--- /srv/rebuilderd/tmp/rebuilderdi36s6L/inputs/xmobar_0.50-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdi36s6L/out/xmobar_0.50-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-14 21:19:48.000000 debian-binary │ -rw-r--r-- 0 0 0 1212 2026-02-14 21:19:48.000000 control.tar.xz │ --rw-r--r-- 0 0 0 9989352 2026-02-14 21:19:48.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 9983112 2026-02-14 21:19:48.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/xmobar │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x39e0918 0x39e0918 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x39e09f8 0x39e09f8 R E 0x1000 │ │ │ │ LOAD 0x39e1710 0x039ea710 0x039ea710 0x279b1c 0x27d794 RW 0x1000 │ │ │ │ DYNAMIC 0x39e1e6c 0x039eae6c 0x039eae6c 0x00190 0x00190 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x39e0910 0x039e8910 0x039e8910 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x39e09f0 0x039e89f0 0x039e89f0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x37f7b2c 0x037ffb2c 0x037ffb2c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x37f7c2c 0x037ffc2c 0x037ffc2c 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x39e1710 0x039ea710 0x039ea710 0x008f0 0x008f0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 00010e4c 008e4c 000030 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 00010e7c 008e7c 000838 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 000116b4 0096b4 0001c0 00 A 5 5 4 │ │ │ │ [ 9] .rel.dyn REL 00011874 009874 000130 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 000119a4 0099a4 001ef0 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 00013894 00b894 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 000138a0 00b8a0 002e7c 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 00016720 00e720 37e9404 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 037ffb24 37f7b24 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 037ffb2c 37f7b2c 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 037ffb40 37f7b40 1e8dcc 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 039e890c 39e090c 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 039e8910 39e0910 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 00016720 00e720 37e9504 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 037ffc24 37f7c24 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 037ffc2c 37f7c2c 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 037ffc40 37f7c40 1e8dac 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 039e89ec 39e09ec 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 039e89f0 39e09f0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 039ea710 39e1710 000064 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 039ea774 39e1774 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 039ea778 39e1778 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 039ea780 39e1780 0006ec 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 039eae6c 39e1e6c 000190 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 039eb000 39e2000 2728fc 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 03c5d8fc 3c548fc 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -770,286 +770,286 @@ │ │ │ │ 766: 00000000 0 FUNC GLOBAL DEFAULT UND cairo_region_equal │ │ │ │ 767: 00000000 0 FUNC GLOBAL DEFAULT UND cairo_region_translate │ │ │ │ 768: 00000000 0 FUNC GLOBAL DEFAULT UND cairo_region_create_rectangles │ │ │ │ 769: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (15) │ │ │ │ 770: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ 771: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ 772: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 773: 00000000 0 FUNC GLOBAL DEFAULT UND fdatasync@GLIBC_2.4 (3) │ │ │ │ - 774: 00000000 0 FUNC GLOBAL DEFAULT UND fsync@GLIBC_2.4 (3) │ │ │ │ - 775: 00000000 0 FUNC GLOBAL DEFAULT UND uname@GLIBC_2.4 (3) │ │ │ │ - 776: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ - 777: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 778: 00000000 0 FUNC GLOBAL DEFAULT UND sleep@GLIBC_2.4 (3) │ │ │ │ - 779: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ - 780: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ - 781: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ - 782: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ - 783: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 784: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 785: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 786: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 787: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ - 788: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 789: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 790: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 791: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 792: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 793: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 794: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 795: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 796: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 797: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 798: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ - 799: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ - 800: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ - 801: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ - 802: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ - 803: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 804: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ - 805: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ - 806: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 807: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 808: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 809: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 810: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ - 811: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ - 812: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ - 813: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ - 814: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ - 815: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ - 816: 00000000 0 FUNC GLOBAL DEFAULT UND execv@GLIBC_2.4 (3) │ │ │ │ - 817: 00000000 0 FUNC GLOBAL DEFAULT UND execve@GLIBC_2.4 (3) │ │ │ │ - 818: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ - 819: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ - 820: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 821: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 822: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ - 823: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 824: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 825: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ - 826: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 827: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 828: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 829: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ - 830: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ - 831: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ - 832: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ - 833: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ - 834: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ - 835: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ - 836: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ - 837: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ - 838: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ - 839: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaIsActive │ │ │ │ - 840: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryVersion │ │ │ │ - 841: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryExtension │ │ │ │ - 842: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryScreens │ │ │ │ - 843: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupColor │ │ │ │ - 844: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocNamedColor │ │ │ │ - 845: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocColor │ │ │ │ - 846: 00000000 0 FUNC GLOBAL DEFAULT UND XParseColor │ │ │ │ - 847: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreColor │ │ │ │ - 848: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryColor │ │ │ │ - 849: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColormap │ │ │ │ - 850: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateColormap │ │ │ │ - 851: 00000000 0 FUNC GLOBAL DEFAULT UND XCopyColormapAndFree │ │ │ │ - 852: 00000000 0 FUNC GLOBAL DEFAULT UND XUninstallColormap │ │ │ │ - 853: 00000000 0 FUNC GLOBAL DEFAULT UND XInstallColormap │ │ │ │ - 854: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryColors │ │ │ │ - 855: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColors │ │ │ │ - 856: 00000000 0 FUNC GLOBAL DEFAULT UND XAllPlanes │ │ │ │ - 857: 00000000 0 FUNC GLOBAL DEFAULT UND XWhitePixel │ │ │ │ - 858: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultGC │ │ │ │ - 859: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultDepth │ │ │ │ - 860: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayHeight │ │ │ │ - 861: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayHeightMM │ │ │ │ - 862: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayWidth │ │ │ │ - 863: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayWidthMM │ │ │ │ - 864: 00000000 0 FUNC GLOBAL DEFAULT UND XMaxRequestSize │ │ │ │ - 865: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayMotionBufferSize │ │ │ │ - 866: 00000000 0 FUNC GLOBAL DEFAULT UND XImageByteOrder │ │ │ │ - 867: 00000000 0 FUNC GLOBAL DEFAULT UND XProtocolRevision │ │ │ │ - 868: 00000000 0 FUNC GLOBAL DEFAULT UND XProtocolVersion │ │ │ │ - 869: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenCount │ │ │ │ - 870: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultVisual │ │ │ │ - 871: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayCells │ │ │ │ - 872: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayPlanes │ │ │ │ - 873: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenOfDisplay │ │ │ │ - 874: 00000000 0 FUNC GLOBAL DEFAULT UND XQLength │ │ │ │ - 875: 00000000 0 FUNC GLOBAL DEFAULT UND XNoOp │ │ │ │ - 876: 00000000 0 FUNC GLOBAL DEFAULT UND XServerVendor │ │ │ │ - 877: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayString │ │ │ │ - 878: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenResourceString │ │ │ │ - 879: 00000000 0 FUNC GLOBAL DEFAULT UND XResourceManagerString │ │ │ │ - 880: 00000000 0 FUNC GLOBAL DEFAULT UND XOpenDisplay │ │ │ │ - 881: 00000000 0 FUNC GLOBAL DEFAULT UND XConfigureWindow │ │ │ │ - 882: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabServer │ │ │ │ - 883: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabServer │ │ │ │ - 884: 00000000 0 FUNC GLOBAL DEFAULT UND XGetTextProperty │ │ │ │ - 885: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextPropertyToTextList │ │ │ │ - 886: 00000000 0 FUNC GLOBAL DEFAULT UND XwcFreeStringList │ │ │ │ - 887: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateFontSet │ │ │ │ - 888: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeStringList │ │ │ │ - 889: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextExtents │ │ │ │ - 890: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchName │ │ │ │ - 891: 00000000 0 FUNC GLOBAL DEFAULT UND XGetTransientForHint │ │ │ │ - 892: 00000000 0 FUNC GLOBAL DEFAULT UND XRefreshKeyboardMapping │ │ │ │ - 893: 00000000 0 FUNC GLOBAL DEFAULT UND XDeleteProperty │ │ │ │ - 894: 00000000 0 FUNC GLOBAL DEFAULT UND XGetClassHint │ │ │ │ - 895: 00000000 0 FUNC GLOBAL DEFAULT UND XSetClassHint │ │ │ │ - 896: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMHints │ │ │ │ - 897: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocWMHints │ │ │ │ - 898: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMHints │ │ │ │ - 899: 00000000 0 FUNC GLOBAL DEFAULT UND XGetCommand │ │ │ │ - 900: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowAttributes │ │ │ │ - 901: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocSizeHints │ │ │ │ - 902: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMNormalHints │ │ │ │ - 903: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMNormalHints │ │ │ │ - 904: 00000000 0 FUNC GLOBAL DEFAULT UND XwcDrawString │ │ │ │ - 905: 00000000 0 FUNC GLOBAL DEFAULT UND XwcDrawImageString │ │ │ │ - 906: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextEscapement │ │ │ │ - 907: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeModifiermap │ │ │ │ - 908: 00000000 0 FUNC GLOBAL DEFAULT UND XGetModifierMapping │ │ │ │ - 909: 00000000 0 FUNC GLOBAL DEFAULT UND XMapRaised │ │ │ │ - 910: 00000000 0 FUNC GLOBAL DEFAULT UND XSetErrorHandler │ │ │ │ - 911: 00000000 0 FUNC GLOBAL DEFAULT UND XConvertSelection │ │ │ │ - 912: 00000000 0 FUNC GLOBAL DEFAULT UND XGetSelectionOwner │ │ │ │ - 913: 00000000 0 FUNC GLOBAL DEFAULT UND XSetSelectionOwner │ │ │ │ - 914: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeProperty │ │ │ │ - 915: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMProtocols │ │ │ │ - 916: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeFontSet │ │ │ │ - 917: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeWindowAttributes │ │ │ │ - 918: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryTree │ │ │ │ - 919: 00000000 0 FUNC GLOBAL DEFAULT UND XKillClient │ │ │ │ - 920: 00000000 0 FUNC GLOBAL DEFAULT UND XGetInputFocus │ │ │ │ - 921: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryPointer │ │ │ │ - 922: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayName │ │ │ │ - 923: 00000000 0 FUNC GLOBAL DEFAULT UND XGeometry │ │ │ │ - 924: 00000000 0 FUNC GLOBAL DEFAULT UND XSetLocaleModifiers │ │ │ │ - 925: 00000000 0 FUNC GLOBAL DEFAULT UND XMatchVisualInfo │ │ │ │ - 926: 00000000 0 FUNC GLOBAL DEFAULT UND XReadBitmapFile │ │ │ │ - 927: 00000000 0 FUNC GLOBAL DEFAULT UND XKeysymToString │ │ │ │ - 928: 00000000 0 FUNC GLOBAL DEFAULT UND XGetIconName │ │ │ │ - 929: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchBuffer │ │ │ │ - 930: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchBytes │ │ │ │ - 931: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestTile │ │ │ │ - 932: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestStipple │ │ │ │ - 933: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestCursor │ │ │ │ - 934: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestSize │ │ │ │ - 935: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayKeycodes │ │ │ │ - 936: 00000000 0 FUNC GLOBAL DEFAULT UND XGetPointerControl │ │ │ │ - 937: 00000000 0 FUNC GLOBAL DEFAULT UND XGetScreenSaver │ │ │ │ - 938: 00000000 0 FUNC GLOBAL DEFAULT UND XGetGeometry │ │ │ │ - 939: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawString │ │ │ │ - 940: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawImageString │ │ │ │ - 941: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreBuffer │ │ │ │ - 942: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreBytes │ │ │ │ - 943: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupString │ │ │ │ - 944: 00000000 0 FUNC GLOBAL DEFAULT UND XCreatePixmapCursor │ │ │ │ - 945: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateGlyphCursor │ │ │ │ - 946: 00000000 0 FUNC GLOBAL DEFAULT UND XRecolorCursor │ │ │ │ - 947: 00000000 0 FUNC GLOBAL DEFAULT UND XRotateBuffers │ │ │ │ - 948: 00000000 0 FUNC GLOBAL DEFAULT UND XFillArc │ │ │ │ - 949: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangle │ │ │ │ - 950: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawArc │ │ │ │ - 951: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawRectangle │ │ │ │ - 952: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawLine │ │ │ │ - 953: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawPoint │ │ │ │ - 954: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeCursor │ │ │ │ - 955: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateFontCursor │ │ │ │ - 956: 00000000 0 FUNC GLOBAL DEFAULT UND XUndefineCursor │ │ │ │ - 957: 00000000 0 FUNC GLOBAL DEFAULT UND XDefineCursor │ │ │ │ - 958: 00000000 0 FUNC GLOBAL DEFAULT UND XSetIconName │ │ │ │ - 959: 00000000 0 FUNC GLOBAL DEFAULT UND XStringToKeysym │ │ │ │ - 960: 00000000 0 FUNC GLOBAL DEFAULT UND XKeycodeToKeysym │ │ │ │ - 961: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupKeysym │ │ │ │ - 962: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapPad │ │ │ │ - 963: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapUnit │ │ │ │ - 964: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapBitOrder │ │ │ │ - 965: 00000000 0 FUNC GLOBAL DEFAULT UND XUnlockDisplay │ │ │ │ - 966: 00000000 0 FUNC GLOBAL DEFAULT UND XLockDisplay │ │ │ │ - 967: 00000000 0 FUNC GLOBAL DEFAULT UND XVisualIDFromVisual │ │ │ │ - 968: 00000000 0 FUNC GLOBAL DEFAULT UND XWarpPointer │ │ │ │ - 969: 00000000 0 FUNC GLOBAL DEFAULT UND XForceScreenSaver │ │ │ │ - 970: 00000000 0 FUNC GLOBAL DEFAULT UND XResetScreenSaver │ │ │ │ - 971: 00000000 0 FUNC GLOBAL DEFAULT UND XActivateScreenSaver │ │ │ │ - 972: 00000000 0 FUNC GLOBAL DEFAULT UND XSetScreenSaver │ │ │ │ - 973: 00000000 0 FUNC GLOBAL DEFAULT UND XSupportsLocale │ │ │ │ - 974: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabKeyboard │ │ │ │ - 975: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKeyboard │ │ │ │ - 976: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabKey │ │ │ │ - 977: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKey │ │ │ │ - 978: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabPointer │ │ │ │ - 979: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabPointer │ │ │ │ - 980: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabButton │ │ │ │ - 981: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabButton │ │ │ │ - 982: 00000000 0 FUNC GLOBAL DEFAULT UND XSetInputFocus │ │ │ │ - 983: 00000000 0 FUNC GLOBAL DEFAULT UND XLastKnownRequestProcessed │ │ │ │ - 984: 00000000 0 FUNC GLOBAL DEFAULT UND XSetCloseDownMode │ │ │ │ - 985: 00000000 0 FUNC GLOBAL DEFAULT UND XBell │ │ │ │ - 986: 00000000 0 FUNC GLOBAL DEFAULT UND XAutoRepeatOn │ │ │ │ - 987: 00000000 0 FUNC GLOBAL DEFAULT UND XAutoRepeatOff │ │ │ │ - 988: 00000000 0 FUNC GLOBAL DEFAULT UND XrmInitialize │ │ │ │ - 989: 00000000 0 FUNC GLOBAL DEFAULT UND XGetVisualInfo │ │ │ │ - 990: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMProtocols │ │ │ │ - 991: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawSegments │ │ │ │ - 992: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangles │ │ │ │ - 993: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawRectangles │ │ │ │ - 994: 00000000 0 FUNC GLOBAL DEFAULT UND XFillPolygon │ │ │ │ - 995: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawLines │ │ │ │ - 996: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawPoints │ │ │ │ - 997: 00000000 0 FUNC GLOBAL DEFAULT UND XFillArcs │ │ │ │ - 998: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawArcs │ │ │ │ - 999: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenInfo │ │ │ │ - 1000: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigRotations │ │ │ │ - 1001: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigTimes │ │ │ │ - 1002: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigCurrentConfiguration │ │ │ │ - 1003: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRotations │ │ │ │ - 1004: 00000000 0 FUNC GLOBAL DEFAULT UND XRRTimes │ │ │ │ - 1005: 00000000 0 FUNC GLOBAL DEFAULT UND XRRChangeOutputProperty │ │ │ │ - 1006: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryExtension │ │ │ │ - 1007: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryVersion │ │ │ │ - 1008: 00000000 0 FUNC GLOBAL DEFAULT UND XRRDeleteOutputProperty │ │ │ │ - 1009: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputPrimary │ │ │ │ - 1010: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetOutputPrimary │ │ │ │ - 1011: 00000000 0 FUNC GLOBAL DEFAULT UND XRRUpdateConfiguration │ │ │ │ - 1012: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRootToScreen │ │ │ │ - 1013: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigCurrentRate │ │ │ │ - 1014: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetScreenConfigAndRate │ │ │ │ - 1015: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetScreenConfig │ │ │ │ - 1016: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeScreenConfigInfo │ │ │ │ - 1017: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetCrtcInfo │ │ │ │ - 1018: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeCrtcInfo │ │ │ │ - 1019: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputInfo │ │ │ │ - 1020: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeOutputInfo │ │ │ │ - 1021: 00000000 0 FUNC GLOBAL DEFAULT UND XRRListOutputProperties │ │ │ │ - 1022: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryOutputProperty │ │ │ │ - 1023: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenResourcesCurrent │ │ │ │ - 1024: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeScreenResources │ │ │ │ - 1025: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenResources │ │ │ │ - 1026: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetMonitors │ │ │ │ - 1027: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeMonitors │ │ │ │ - 1028: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputProperty │ │ │ │ - 1029: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRates │ │ │ │ - 1030: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigRates │ │ │ │ - 1031: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSizes │ │ │ │ - 1032: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigSizes │ │ │ │ - 1033: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigureOutputProperty │ │ │ │ - 1034: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorText │ │ │ │ - 1035: 00000000 0 FUNC GLOBAL DEFAULT UND __printf_chk@GLIBC_2.4 (3) │ │ │ │ - 1036: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (3) │ │ │ │ - 1037: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSetAttributes │ │ │ │ - 1038: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverUnsetAttributes │ │ │ │ - 1039: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverRegister │ │ │ │ - 1040: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverUnregister │ │ │ │ - 1041: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverGetRegistered │ │ │ │ - 1042: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSuspend │ │ │ │ - 1043: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryVersion │ │ │ │ - 1044: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryExtension │ │ │ │ - 1045: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverAllocInfo │ │ │ │ - 1046: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSelectInput │ │ │ │ - 1047: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryInfo │ │ │ │ + 773: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaIsActive │ │ │ │ + 774: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryVersion │ │ │ │ + 775: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryExtension │ │ │ │ + 776: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryScreens │ │ │ │ + 777: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupColor │ │ │ │ + 778: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocNamedColor │ │ │ │ + 779: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocColor │ │ │ │ + 780: 00000000 0 FUNC GLOBAL DEFAULT UND XParseColor │ │ │ │ + 781: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreColor │ │ │ │ + 782: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryColor │ │ │ │ + 783: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColormap │ │ │ │ + 784: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateColormap │ │ │ │ + 785: 00000000 0 FUNC GLOBAL DEFAULT UND XCopyColormapAndFree │ │ │ │ + 786: 00000000 0 FUNC GLOBAL DEFAULT UND XUninstallColormap │ │ │ │ + 787: 00000000 0 FUNC GLOBAL DEFAULT UND XInstallColormap │ │ │ │ + 788: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryColors │ │ │ │ + 789: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColors │ │ │ │ + 790: 00000000 0 FUNC GLOBAL DEFAULT UND XAllPlanes │ │ │ │ + 791: 00000000 0 FUNC GLOBAL DEFAULT UND XWhitePixel │ │ │ │ + 792: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultGC │ │ │ │ + 793: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultDepth │ │ │ │ + 794: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayHeight │ │ │ │ + 795: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayHeightMM │ │ │ │ + 796: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayWidth │ │ │ │ + 797: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayWidthMM │ │ │ │ + 798: 00000000 0 FUNC GLOBAL DEFAULT UND XMaxRequestSize │ │ │ │ + 799: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayMotionBufferSize │ │ │ │ + 800: 00000000 0 FUNC GLOBAL DEFAULT UND XImageByteOrder │ │ │ │ + 801: 00000000 0 FUNC GLOBAL DEFAULT UND XProtocolRevision │ │ │ │ + 802: 00000000 0 FUNC GLOBAL DEFAULT UND XProtocolVersion │ │ │ │ + 803: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenCount │ │ │ │ + 804: 00000000 0 FUNC GLOBAL DEFAULT UND XDefaultVisual │ │ │ │ + 805: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayCells │ │ │ │ + 806: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayPlanes │ │ │ │ + 807: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenOfDisplay │ │ │ │ + 808: 00000000 0 FUNC GLOBAL DEFAULT UND XQLength │ │ │ │ + 809: 00000000 0 FUNC GLOBAL DEFAULT UND XNoOp │ │ │ │ + 810: 00000000 0 FUNC GLOBAL DEFAULT UND XServerVendor │ │ │ │ + 811: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayString │ │ │ │ + 812: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenResourceString │ │ │ │ + 813: 00000000 0 FUNC GLOBAL DEFAULT UND XResourceManagerString │ │ │ │ + 814: 00000000 0 FUNC GLOBAL DEFAULT UND XOpenDisplay │ │ │ │ + 815: 00000000 0 FUNC GLOBAL DEFAULT UND XConfigureWindow │ │ │ │ + 816: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabServer │ │ │ │ + 817: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabServer │ │ │ │ + 818: 00000000 0 FUNC GLOBAL DEFAULT UND XGetTextProperty │ │ │ │ + 819: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextPropertyToTextList │ │ │ │ + 820: 00000000 0 FUNC GLOBAL DEFAULT UND XwcFreeStringList │ │ │ │ + 821: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateFontSet │ │ │ │ + 822: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeStringList │ │ │ │ + 823: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextExtents │ │ │ │ + 824: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchName │ │ │ │ + 825: 00000000 0 FUNC GLOBAL DEFAULT UND XGetTransientForHint │ │ │ │ + 826: 00000000 0 FUNC GLOBAL DEFAULT UND XRefreshKeyboardMapping │ │ │ │ + 827: 00000000 0 FUNC GLOBAL DEFAULT UND XDeleteProperty │ │ │ │ + 828: 00000000 0 FUNC GLOBAL DEFAULT UND XGetClassHint │ │ │ │ + 829: 00000000 0 FUNC GLOBAL DEFAULT UND XSetClassHint │ │ │ │ + 830: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMHints │ │ │ │ + 831: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocWMHints │ │ │ │ + 832: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMHints │ │ │ │ + 833: 00000000 0 FUNC GLOBAL DEFAULT UND XGetCommand │ │ │ │ + 834: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowAttributes │ │ │ │ + 835: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocSizeHints │ │ │ │ + 836: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMNormalHints │ │ │ │ + 837: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMNormalHints │ │ │ │ + 838: 00000000 0 FUNC GLOBAL DEFAULT UND XwcDrawString │ │ │ │ + 839: 00000000 0 FUNC GLOBAL DEFAULT UND XwcDrawImageString │ │ │ │ + 840: 00000000 0 FUNC GLOBAL DEFAULT UND XwcTextEscapement │ │ │ │ + 841: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeModifiermap │ │ │ │ + 842: 00000000 0 FUNC GLOBAL DEFAULT UND XGetModifierMapping │ │ │ │ + 843: 00000000 0 FUNC GLOBAL DEFAULT UND XMapRaised │ │ │ │ + 844: 00000000 0 FUNC GLOBAL DEFAULT UND XSetErrorHandler │ │ │ │ + 845: 00000000 0 FUNC GLOBAL DEFAULT UND XConvertSelection │ │ │ │ + 846: 00000000 0 FUNC GLOBAL DEFAULT UND XGetSelectionOwner │ │ │ │ + 847: 00000000 0 FUNC GLOBAL DEFAULT UND XSetSelectionOwner │ │ │ │ + 848: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeProperty │ │ │ │ + 849: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMProtocols │ │ │ │ + 850: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeFontSet │ │ │ │ + 851: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeWindowAttributes │ │ │ │ + 852: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryTree │ │ │ │ + 853: 00000000 0 FUNC GLOBAL DEFAULT UND XKillClient │ │ │ │ + 854: 00000000 0 FUNC GLOBAL DEFAULT UND XGetInputFocus │ │ │ │ + 855: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryPointer │ │ │ │ + 856: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayName │ │ │ │ + 857: 00000000 0 FUNC GLOBAL DEFAULT UND XGeometry │ │ │ │ + 858: 00000000 0 FUNC GLOBAL DEFAULT UND XSetLocaleModifiers │ │ │ │ + 859: 00000000 0 FUNC GLOBAL DEFAULT UND XMatchVisualInfo │ │ │ │ + 860: 00000000 0 FUNC GLOBAL DEFAULT UND XReadBitmapFile │ │ │ │ + 861: 00000000 0 FUNC GLOBAL DEFAULT UND XKeysymToString │ │ │ │ + 862: 00000000 0 FUNC GLOBAL DEFAULT UND XGetIconName │ │ │ │ + 863: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchBuffer │ │ │ │ + 864: 00000000 0 FUNC GLOBAL DEFAULT UND XFetchBytes │ │ │ │ + 865: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestTile │ │ │ │ + 866: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestStipple │ │ │ │ + 867: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestCursor │ │ │ │ + 868: 00000000 0 FUNC GLOBAL DEFAULT UND XQueryBestSize │ │ │ │ + 869: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayKeycodes │ │ │ │ + 870: 00000000 0 FUNC GLOBAL DEFAULT UND XGetPointerControl │ │ │ │ + 871: 00000000 0 FUNC GLOBAL DEFAULT UND XGetScreenSaver │ │ │ │ + 872: 00000000 0 FUNC GLOBAL DEFAULT UND XGetGeometry │ │ │ │ + 873: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawString │ │ │ │ + 874: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawImageString │ │ │ │ + 875: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreBuffer │ │ │ │ + 876: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreBytes │ │ │ │ + 877: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupString │ │ │ │ + 878: 00000000 0 FUNC GLOBAL DEFAULT UND XCreatePixmapCursor │ │ │ │ + 879: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateGlyphCursor │ │ │ │ + 880: 00000000 0 FUNC GLOBAL DEFAULT UND XRecolorCursor │ │ │ │ + 881: 00000000 0 FUNC GLOBAL DEFAULT UND XRotateBuffers │ │ │ │ + 882: 00000000 0 FUNC GLOBAL DEFAULT UND XFillArc │ │ │ │ + 883: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangle │ │ │ │ + 884: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawArc │ │ │ │ + 885: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawRectangle │ │ │ │ + 886: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawLine │ │ │ │ + 887: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawPoint │ │ │ │ + 888: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeCursor │ │ │ │ + 889: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateFontCursor │ │ │ │ + 890: 00000000 0 FUNC GLOBAL DEFAULT UND XUndefineCursor │ │ │ │ + 891: 00000000 0 FUNC GLOBAL DEFAULT UND XDefineCursor │ │ │ │ + 892: 00000000 0 FUNC GLOBAL DEFAULT UND XSetIconName │ │ │ │ + 893: 00000000 0 FUNC GLOBAL DEFAULT UND XStringToKeysym │ │ │ │ + 894: 00000000 0 FUNC GLOBAL DEFAULT UND XKeycodeToKeysym │ │ │ │ + 895: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupKeysym │ │ │ │ + 896: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapPad │ │ │ │ + 897: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapUnit │ │ │ │ + 898: 00000000 0 FUNC GLOBAL DEFAULT UND XBitmapBitOrder │ │ │ │ + 899: 00000000 0 FUNC GLOBAL DEFAULT UND XUnlockDisplay │ │ │ │ + 900: 00000000 0 FUNC GLOBAL DEFAULT UND XLockDisplay │ │ │ │ + 901: 00000000 0 FUNC GLOBAL DEFAULT UND XVisualIDFromVisual │ │ │ │ + 902: 00000000 0 FUNC GLOBAL DEFAULT UND XWarpPointer │ │ │ │ + 903: 00000000 0 FUNC GLOBAL DEFAULT UND XForceScreenSaver │ │ │ │ + 904: 00000000 0 FUNC GLOBAL DEFAULT UND XResetScreenSaver │ │ │ │ + 905: 00000000 0 FUNC GLOBAL DEFAULT UND XActivateScreenSaver │ │ │ │ + 906: 00000000 0 FUNC GLOBAL DEFAULT UND XSetScreenSaver │ │ │ │ + 907: 00000000 0 FUNC GLOBAL DEFAULT UND XSupportsLocale │ │ │ │ + 908: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabKeyboard │ │ │ │ + 909: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKeyboard │ │ │ │ + 910: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabKey │ │ │ │ + 911: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKey │ │ │ │ + 912: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabPointer │ │ │ │ + 913: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabPointer │ │ │ │ + 914: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabButton │ │ │ │ + 915: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabButton │ │ │ │ + 916: 00000000 0 FUNC GLOBAL DEFAULT UND XSetInputFocus │ │ │ │ + 917: 00000000 0 FUNC GLOBAL DEFAULT UND XLastKnownRequestProcessed │ │ │ │ + 918: 00000000 0 FUNC GLOBAL DEFAULT UND XSetCloseDownMode │ │ │ │ + 919: 00000000 0 FUNC GLOBAL DEFAULT UND XBell │ │ │ │ + 920: 00000000 0 FUNC GLOBAL DEFAULT UND XAutoRepeatOn │ │ │ │ + 921: 00000000 0 FUNC GLOBAL DEFAULT UND XAutoRepeatOff │ │ │ │ + 922: 00000000 0 FUNC GLOBAL DEFAULT UND XrmInitialize │ │ │ │ + 923: 00000000 0 FUNC GLOBAL DEFAULT UND XGetVisualInfo │ │ │ │ + 924: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMProtocols │ │ │ │ + 925: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawSegments │ │ │ │ + 926: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangles │ │ │ │ + 927: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawRectangles │ │ │ │ + 928: 00000000 0 FUNC GLOBAL DEFAULT UND XFillPolygon │ │ │ │ + 929: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawLines │ │ │ │ + 930: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawPoints │ │ │ │ + 931: 00000000 0 FUNC GLOBAL DEFAULT UND XFillArcs │ │ │ │ + 932: 00000000 0 FUNC GLOBAL DEFAULT UND XDrawArcs │ │ │ │ + 933: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenInfo │ │ │ │ + 934: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigRotations │ │ │ │ + 935: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigTimes │ │ │ │ + 936: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigCurrentConfiguration │ │ │ │ + 937: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRotations │ │ │ │ + 938: 00000000 0 FUNC GLOBAL DEFAULT UND XRRTimes │ │ │ │ + 939: 00000000 0 FUNC GLOBAL DEFAULT UND XRRChangeOutputProperty │ │ │ │ + 940: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryExtension │ │ │ │ + 941: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryVersion │ │ │ │ + 942: 00000000 0 FUNC GLOBAL DEFAULT UND XRRDeleteOutputProperty │ │ │ │ + 943: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputPrimary │ │ │ │ + 944: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetOutputPrimary │ │ │ │ + 945: 00000000 0 FUNC GLOBAL DEFAULT UND XRRUpdateConfiguration │ │ │ │ + 946: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRootToScreen │ │ │ │ + 947: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigCurrentRate │ │ │ │ + 948: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetScreenConfigAndRate │ │ │ │ + 949: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSetScreenConfig │ │ │ │ + 950: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeScreenConfigInfo │ │ │ │ + 951: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetCrtcInfo │ │ │ │ + 952: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeCrtcInfo │ │ │ │ + 953: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputInfo │ │ │ │ + 954: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeOutputInfo │ │ │ │ + 955: 00000000 0 FUNC GLOBAL DEFAULT UND XRRListOutputProperties │ │ │ │ + 956: 00000000 0 FUNC GLOBAL DEFAULT UND XRRQueryOutputProperty │ │ │ │ + 957: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenResourcesCurrent │ │ │ │ + 958: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeScreenResources │ │ │ │ + 959: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetScreenResources │ │ │ │ + 960: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetMonitors │ │ │ │ + 961: 00000000 0 FUNC GLOBAL DEFAULT UND XRRFreeMonitors │ │ │ │ + 962: 00000000 0 FUNC GLOBAL DEFAULT UND XRRGetOutputProperty │ │ │ │ + 963: 00000000 0 FUNC GLOBAL DEFAULT UND XRRRates │ │ │ │ + 964: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigRates │ │ │ │ + 965: 00000000 0 FUNC GLOBAL DEFAULT UND XRRSizes │ │ │ │ + 966: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigSizes │ │ │ │ + 967: 00000000 0 FUNC GLOBAL DEFAULT UND XRRConfigureOutputProperty │ │ │ │ + 968: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorText │ │ │ │ + 969: 00000000 0 FUNC GLOBAL DEFAULT UND __printf_chk@GLIBC_2.4 (3) │ │ │ │ + 970: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (3) │ │ │ │ + 971: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSetAttributes │ │ │ │ + 972: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverUnsetAttributes │ │ │ │ + 973: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverRegister │ │ │ │ + 974: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverUnregister │ │ │ │ + 975: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverGetRegistered │ │ │ │ + 976: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSuspend │ │ │ │ + 977: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryVersion │ │ │ │ + 978: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryExtension │ │ │ │ + 979: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverAllocInfo │ │ │ │ + 980: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSelectInput │ │ │ │ + 981: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryInfo │ │ │ │ + 982: 00000000 0 FUNC GLOBAL DEFAULT UND fsync@GLIBC_2.4 (3) │ │ │ │ + 983: 00000000 0 FUNC GLOBAL DEFAULT UND fdatasync@GLIBC_2.4 (3) │ │ │ │ + 984: 00000000 0 FUNC GLOBAL DEFAULT UND sleep@GLIBC_2.4 (3) │ │ │ │ + 985: 00000000 0 FUNC GLOBAL DEFAULT UND uname@GLIBC_2.4 (3) │ │ │ │ + 986: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ + 987: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ + 988: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ + 989: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ + 990: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ + 991: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ + 992: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 993: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 994: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 995: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ + 996: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ + 997: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ + 998: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ + 999: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ + 1000: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 1001: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 1002: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 1003: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 1004: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 1005: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ + 1006: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 1007: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ + 1008: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ + 1009: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ + 1010: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ + 1011: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ + 1012: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ + 1013: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ + 1014: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ + 1015: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 1016: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ + 1017: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ + 1018: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ + 1019: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ + 1020: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ + 1021: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ + 1022: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ + 1023: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ + 1024: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ + 1025: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ + 1026: 00000000 0 FUNC GLOBAL DEFAULT UND execv@GLIBC_2.4 (3) │ │ │ │ + 1027: 00000000 0 FUNC GLOBAL DEFAULT UND execve@GLIBC_2.4 (3) │ │ │ │ + 1028: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ + 1029: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ + 1030: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ + 1031: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 1032: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 1033: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ + 1034: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ + 1035: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 1036: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ + 1037: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 1038: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ + 1039: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ + 1040: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ + 1041: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ + 1042: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ + 1043: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ + 1044: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ + 1045: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ + 1046: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ + 1047: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ 1048: 0001662c 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (18) │ │ │ │ 1049: 00013cb0 0 FUNC GLOBAL DEFAULT UND g_object_unref │ │ │ │ 1050: 00013c98 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ 1051: 000163d4 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (18) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -28,21 +28,21 @@ │ │ │ │ 03c62f40 00009115 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 03c5d888 00009202 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 03c62f3c 00009215 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 03c62ddc 0000ad15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ 03c63258 0000e615 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 03c63250 0000e715 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 03c5d900 0000ec15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -03c61e88 0000ed15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +03c61a58 0000ed15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 03c60e10 00013415 R_ARM_GLOB_DAT 00000000 cairo_surface_destroy │ │ │ │ 03c60a68 00023115 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 03c60d50 00024f15 R_ARM_GLOB_DAT 00000000 cairo_font_options_destroy │ │ │ │ 03c60ec4 00025d15 R_ARM_GLOB_DAT 00000000 cairo_pattern_destroy │ │ │ │ 03c60ed4 00025e15 R_ARM_GLOB_DAT 00000000 cairo_region_destroy │ │ │ │ -03c61d00 00041a15 R_ARM_GLOB_DAT 00013c98 free@GLIBC_2.4 │ │ │ │ +03c61e18 00041a15 R_ARM_GLOB_DAT 00013c98 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x99a4 contains 990 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 03c632b4 00000416 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ 03c632b8 0000e916 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 03c632bc 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 03c632c0 00011916 R_ARM_JUMP_SLOT 00000000 XDefaultRootWindow │ │ │ │ @@ -596,254 +596,254 @@ │ │ │ │ 03c63b50 00001a16 R_ARM_JUMP_SLOT 00000000 snd_strerror@ALSA_0.9 │ │ │ │ 03c63b54 00011416 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ 03c63b58 00030116 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ 03c63b5c 00030216 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ 03c63b60 00030316 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ 03c63b64 00030416 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ 03c63b68 00000a16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -03c63b6c 00030816 R_ARM_JUMP_SLOT 00000000 sigismember@GLIBC_2.4 │ │ │ │ -03c63b70 00030916 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -03c63b74 00030b16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -03c63b78 00031116 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -03c63b7c 00030f16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -03c63b80 00031016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -03c63b84 00031e16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -03c63b88 00032116 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -03c63b8c 00032016 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -03c63b90 00031f16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -03c63b94 00032216 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -03c63b98 00000816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -03c63b9c 00004216 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -03c63ba0 00032916 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -03c63ba4 00032a16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -03c63ba8 00032816 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -03c63bac 00032716 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -03c63bb0 00032316 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -03c63bb4 00032416 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -03c63bb8 00033216 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -03c63bbc 00033016 R_ARM_JUMP_SLOT 00000000 execv@GLIBC_2.4 │ │ │ │ -03c63bc0 00033116 R_ARM_JUMP_SLOT 00000000 execve@GLIBC_2.4 │ │ │ │ -03c63bc4 00033416 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -03c63bc8 00033d16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -03c63bcc 00034416 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -03c63bd0 00000216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -03c63bd4 00004516 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -03c63bd8 00034516 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -03c63bdc 00004416 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -03c63be0 0000ee16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -03c63be4 00034616 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -03c63be8 00034716 R_ARM_JUMP_SLOT 00000000 XineramaIsActive │ │ │ │ -03c63bec 00034816 R_ARM_JUMP_SLOT 00000000 XineramaQueryVersion │ │ │ │ -03c63bf0 00034916 R_ARM_JUMP_SLOT 00000000 XineramaQueryExtension │ │ │ │ -03c63bf4 00034a16 R_ARM_JUMP_SLOT 00000000 XineramaQueryScreens │ │ │ │ -03c63bf8 00034b16 R_ARM_JUMP_SLOT 00000000 XLookupColor │ │ │ │ -03c63bfc 00034c16 R_ARM_JUMP_SLOT 00000000 XAllocNamedColor │ │ │ │ -03c63c00 00034d16 R_ARM_JUMP_SLOT 00000000 XAllocColor │ │ │ │ -03c63c04 00034e16 R_ARM_JUMP_SLOT 00000000 XParseColor │ │ │ │ -03c63c08 00034f16 R_ARM_JUMP_SLOT 00000000 XStoreColor │ │ │ │ -03c63c0c 00035016 R_ARM_JUMP_SLOT 00000000 XQueryColor │ │ │ │ -03c63c10 00035116 R_ARM_JUMP_SLOT 00000000 XFreeColormap │ │ │ │ -03c63c14 00035216 R_ARM_JUMP_SLOT 00000000 XCreateColormap │ │ │ │ -03c63c18 00035316 R_ARM_JUMP_SLOT 00000000 XCopyColormapAndFree │ │ │ │ -03c63c1c 00035416 R_ARM_JUMP_SLOT 00000000 XUninstallColormap │ │ │ │ -03c63c20 00035516 R_ARM_JUMP_SLOT 00000000 XInstallColormap │ │ │ │ -03c63c24 00035616 R_ARM_JUMP_SLOT 00000000 XQueryColors │ │ │ │ -03c63c28 00035716 R_ARM_JUMP_SLOT 00000000 XFreeColors │ │ │ │ -03c63c2c 00035816 R_ARM_JUMP_SLOT 00000000 XAllPlanes │ │ │ │ -03c63c30 00035916 R_ARM_JUMP_SLOT 00000000 XWhitePixel │ │ │ │ -03c63c34 00035a16 R_ARM_JUMP_SLOT 00000000 XDefaultGC │ │ │ │ -03c63c38 00035b16 R_ARM_JUMP_SLOT 00000000 XDefaultDepth │ │ │ │ -03c63c3c 00035c16 R_ARM_JUMP_SLOT 00000000 XDisplayHeight │ │ │ │ -03c63c40 00035d16 R_ARM_JUMP_SLOT 00000000 XDisplayHeightMM │ │ │ │ -03c63c44 00035e16 R_ARM_JUMP_SLOT 00000000 XDisplayWidth │ │ │ │ -03c63c48 00035f16 R_ARM_JUMP_SLOT 00000000 XDisplayWidthMM │ │ │ │ -03c63c4c 00036016 R_ARM_JUMP_SLOT 00000000 XMaxRequestSize │ │ │ │ -03c63c50 00036116 R_ARM_JUMP_SLOT 00000000 XDisplayMotionBufferSize │ │ │ │ -03c63c54 00036216 R_ARM_JUMP_SLOT 00000000 XImageByteOrder │ │ │ │ -03c63c58 00036316 R_ARM_JUMP_SLOT 00000000 XProtocolRevision │ │ │ │ -03c63c5c 00036416 R_ARM_JUMP_SLOT 00000000 XProtocolVersion │ │ │ │ -03c63c60 00036516 R_ARM_JUMP_SLOT 00000000 XScreenCount │ │ │ │ -03c63c64 00036616 R_ARM_JUMP_SLOT 00000000 XDefaultVisual │ │ │ │ -03c63c68 00036716 R_ARM_JUMP_SLOT 00000000 XDisplayCells │ │ │ │ -03c63c6c 00036816 R_ARM_JUMP_SLOT 00000000 XDisplayPlanes │ │ │ │ -03c63c70 00036916 R_ARM_JUMP_SLOT 00000000 XScreenOfDisplay │ │ │ │ -03c63c74 00036a16 R_ARM_JUMP_SLOT 00000000 XQLength │ │ │ │ -03c63c78 00036b16 R_ARM_JUMP_SLOT 00000000 XNoOp │ │ │ │ -03c63c7c 00036c16 R_ARM_JUMP_SLOT 00000000 XServerVendor │ │ │ │ -03c63c80 00036d16 R_ARM_JUMP_SLOT 00000000 XDisplayString │ │ │ │ -03c63c84 00036e16 R_ARM_JUMP_SLOT 00000000 XScreenResourceString │ │ │ │ -03c63c88 00036f16 R_ARM_JUMP_SLOT 00000000 XResourceManagerString │ │ │ │ -03c63c8c 00037016 R_ARM_JUMP_SLOT 00000000 XOpenDisplay │ │ │ │ -03c63c90 00037116 R_ARM_JUMP_SLOT 00000000 XConfigureWindow │ │ │ │ -03c63c94 00037216 R_ARM_JUMP_SLOT 00000000 XGrabServer │ │ │ │ -03c63c98 00037316 R_ARM_JUMP_SLOT 00000000 XUngrabServer │ │ │ │ -03c63c9c 00037416 R_ARM_JUMP_SLOT 00000000 XGetTextProperty │ │ │ │ -03c63ca0 00037516 R_ARM_JUMP_SLOT 00000000 XwcTextPropertyToTextList │ │ │ │ -03c63ca4 00037616 R_ARM_JUMP_SLOT 00000000 XwcFreeStringList │ │ │ │ -03c63ca8 00037716 R_ARM_JUMP_SLOT 00000000 XCreateFontSet │ │ │ │ -03c63cac 00037816 R_ARM_JUMP_SLOT 00000000 XFreeStringList │ │ │ │ -03c63cb0 00037916 R_ARM_JUMP_SLOT 00000000 XwcTextExtents │ │ │ │ -03c63cb4 00037a16 R_ARM_JUMP_SLOT 00000000 XFetchName │ │ │ │ -03c63cb8 00037b16 R_ARM_JUMP_SLOT 00000000 XGetTransientForHint │ │ │ │ -03c63cbc 00037c16 R_ARM_JUMP_SLOT 00000000 XRefreshKeyboardMapping │ │ │ │ -03c63cc0 00037d16 R_ARM_JUMP_SLOT 00000000 XDeleteProperty │ │ │ │ -03c63cc4 00037e16 R_ARM_JUMP_SLOT 00000000 XGetClassHint │ │ │ │ -03c63cc8 00037f16 R_ARM_JUMP_SLOT 00000000 XSetClassHint │ │ │ │ -03c63ccc 00038016 R_ARM_JUMP_SLOT 00000000 XGetWMHints │ │ │ │ -03c63cd0 00038116 R_ARM_JUMP_SLOT 00000000 XAllocWMHints │ │ │ │ -03c63cd4 00038216 R_ARM_JUMP_SLOT 00000000 XSetWMHints │ │ │ │ -03c63cd8 00038316 R_ARM_JUMP_SLOT 00000000 XGetCommand │ │ │ │ -03c63cdc 00038416 R_ARM_JUMP_SLOT 00000000 XGetWindowAttributes │ │ │ │ -03c63ce0 00038516 R_ARM_JUMP_SLOT 00000000 XAllocSizeHints │ │ │ │ -03c63ce4 00038616 R_ARM_JUMP_SLOT 00000000 XSetWMNormalHints │ │ │ │ -03c63ce8 00038716 R_ARM_JUMP_SLOT 00000000 XGetWMNormalHints │ │ │ │ -03c63cec 00038816 R_ARM_JUMP_SLOT 00000000 XwcDrawString │ │ │ │ -03c63cf0 00038916 R_ARM_JUMP_SLOT 00000000 XwcDrawImageString │ │ │ │ -03c63cf4 00038a16 R_ARM_JUMP_SLOT 00000000 XwcTextEscapement │ │ │ │ -03c63cf8 00038b16 R_ARM_JUMP_SLOT 00000000 XFreeModifiermap │ │ │ │ -03c63cfc 00038c16 R_ARM_JUMP_SLOT 00000000 XGetModifierMapping │ │ │ │ -03c63d00 00038d16 R_ARM_JUMP_SLOT 00000000 XMapRaised │ │ │ │ -03c63d04 00038e16 R_ARM_JUMP_SLOT 00000000 XSetErrorHandler │ │ │ │ -03c63d08 00038f16 R_ARM_JUMP_SLOT 00000000 XConvertSelection │ │ │ │ -03c63d0c 00039016 R_ARM_JUMP_SLOT 00000000 XGetSelectionOwner │ │ │ │ -03c63d10 00039116 R_ARM_JUMP_SLOT 00000000 XSetSelectionOwner │ │ │ │ -03c63d14 00039216 R_ARM_JUMP_SLOT 00000000 XChangeProperty │ │ │ │ -03c63d18 00039316 R_ARM_JUMP_SLOT 00000000 XGetWMProtocols │ │ │ │ -03c63d1c 00039416 R_ARM_JUMP_SLOT 00000000 XFreeFontSet │ │ │ │ -03c63d20 00039516 R_ARM_JUMP_SLOT 00000000 XChangeWindowAttributes │ │ │ │ -03c63d24 00039616 R_ARM_JUMP_SLOT 00000000 XQueryTree │ │ │ │ -03c63d28 00039716 R_ARM_JUMP_SLOT 00000000 XKillClient │ │ │ │ -03c63d2c 00039816 R_ARM_JUMP_SLOT 00000000 XGetInputFocus │ │ │ │ -03c63d30 00039916 R_ARM_JUMP_SLOT 00000000 XQueryPointer │ │ │ │ -03c63d34 00039a16 R_ARM_JUMP_SLOT 00000000 XDisplayName │ │ │ │ -03c63d38 00039b16 R_ARM_JUMP_SLOT 00000000 XGeometry │ │ │ │ -03c63d3c 00039c16 R_ARM_JUMP_SLOT 00000000 XSetLocaleModifiers │ │ │ │ -03c63d40 00039d16 R_ARM_JUMP_SLOT 00000000 XMatchVisualInfo │ │ │ │ -03c63d44 00039e16 R_ARM_JUMP_SLOT 00000000 XReadBitmapFile │ │ │ │ -03c63d48 00039f16 R_ARM_JUMP_SLOT 00000000 XKeysymToString │ │ │ │ -03c63d4c 0003a016 R_ARM_JUMP_SLOT 00000000 XGetIconName │ │ │ │ -03c63d50 0003a116 R_ARM_JUMP_SLOT 00000000 XFetchBuffer │ │ │ │ -03c63d54 0003a216 R_ARM_JUMP_SLOT 00000000 XFetchBytes │ │ │ │ -03c63d58 0003a316 R_ARM_JUMP_SLOT 00000000 XQueryBestTile │ │ │ │ -03c63d5c 0003a416 R_ARM_JUMP_SLOT 00000000 XQueryBestStipple │ │ │ │ -03c63d60 0003a516 R_ARM_JUMP_SLOT 00000000 XQueryBestCursor │ │ │ │ -03c63d64 0003a616 R_ARM_JUMP_SLOT 00000000 XQueryBestSize │ │ │ │ -03c63d68 0003a716 R_ARM_JUMP_SLOT 00000000 XDisplayKeycodes │ │ │ │ -03c63d6c 0003a816 R_ARM_JUMP_SLOT 00000000 XGetPointerControl │ │ │ │ -03c63d70 0003a916 R_ARM_JUMP_SLOT 00000000 XGetScreenSaver │ │ │ │ -03c63d74 0003aa16 R_ARM_JUMP_SLOT 00000000 XGetGeometry │ │ │ │ -03c63d78 0003ab16 R_ARM_JUMP_SLOT 00000000 XDrawString │ │ │ │ -03c63d7c 0003ac16 R_ARM_JUMP_SLOT 00000000 XDrawImageString │ │ │ │ -03c63d80 0003ad16 R_ARM_JUMP_SLOT 00000000 XStoreBuffer │ │ │ │ -03c63d84 0003ae16 R_ARM_JUMP_SLOT 00000000 XStoreBytes │ │ │ │ -03c63d88 0003af16 R_ARM_JUMP_SLOT 00000000 XLookupString │ │ │ │ -03c63d8c 0003b016 R_ARM_JUMP_SLOT 00000000 XCreatePixmapCursor │ │ │ │ -03c63d90 0003b116 R_ARM_JUMP_SLOT 00000000 XCreateGlyphCursor │ │ │ │ -03c63d94 0003b216 R_ARM_JUMP_SLOT 00000000 XRecolorCursor │ │ │ │ -03c63d98 0003b316 R_ARM_JUMP_SLOT 00000000 XRotateBuffers │ │ │ │ -03c63d9c 0003b416 R_ARM_JUMP_SLOT 00000000 XFillArc │ │ │ │ -03c63da0 0003b516 R_ARM_JUMP_SLOT 00000000 XFillRectangle │ │ │ │ -03c63da4 0003b616 R_ARM_JUMP_SLOT 00000000 XDrawArc │ │ │ │ -03c63da8 0003b716 R_ARM_JUMP_SLOT 00000000 XDrawRectangle │ │ │ │ -03c63dac 0003b816 R_ARM_JUMP_SLOT 00000000 XDrawLine │ │ │ │ -03c63db0 0003b916 R_ARM_JUMP_SLOT 00000000 XDrawPoint │ │ │ │ -03c63db4 0003ba16 R_ARM_JUMP_SLOT 00000000 XFreeCursor │ │ │ │ -03c63db8 0003bb16 R_ARM_JUMP_SLOT 00000000 XCreateFontCursor │ │ │ │ -03c63dbc 0003bc16 R_ARM_JUMP_SLOT 00000000 XUndefineCursor │ │ │ │ -03c63dc0 0003bd16 R_ARM_JUMP_SLOT 00000000 XDefineCursor │ │ │ │ -03c63dc4 0003be16 R_ARM_JUMP_SLOT 00000000 XSetIconName │ │ │ │ -03c63dc8 0003bf16 R_ARM_JUMP_SLOT 00000000 XStringToKeysym │ │ │ │ -03c63dcc 0003c016 R_ARM_JUMP_SLOT 00000000 XKeycodeToKeysym │ │ │ │ -03c63dd0 0003c116 R_ARM_JUMP_SLOT 00000000 XLookupKeysym │ │ │ │ -03c63dd4 0003c216 R_ARM_JUMP_SLOT 00000000 XBitmapPad │ │ │ │ -03c63dd8 0003c316 R_ARM_JUMP_SLOT 00000000 XBitmapUnit │ │ │ │ -03c63ddc 0003c416 R_ARM_JUMP_SLOT 00000000 XBitmapBitOrder │ │ │ │ -03c63de0 0003c516 R_ARM_JUMP_SLOT 00000000 XUnlockDisplay │ │ │ │ -03c63de4 0003c616 R_ARM_JUMP_SLOT 00000000 XLockDisplay │ │ │ │ -03c63de8 0003c716 R_ARM_JUMP_SLOT 00000000 XVisualIDFromVisual │ │ │ │ -03c63dec 0003c816 R_ARM_JUMP_SLOT 00000000 XWarpPointer │ │ │ │ -03c63df0 0003c916 R_ARM_JUMP_SLOT 00000000 XForceScreenSaver │ │ │ │ -03c63df4 0003ca16 R_ARM_JUMP_SLOT 00000000 XResetScreenSaver │ │ │ │ -03c63df8 0003cb16 R_ARM_JUMP_SLOT 00000000 XActivateScreenSaver │ │ │ │ -03c63dfc 0003cc16 R_ARM_JUMP_SLOT 00000000 XSetScreenSaver │ │ │ │ -03c63e00 0003cd16 R_ARM_JUMP_SLOT 00000000 XSupportsLocale │ │ │ │ -03c63e04 0003ce16 R_ARM_JUMP_SLOT 00000000 XUngrabKeyboard │ │ │ │ -03c63e08 0003cf16 R_ARM_JUMP_SLOT 00000000 XGrabKeyboard │ │ │ │ -03c63e0c 0003d016 R_ARM_JUMP_SLOT 00000000 XUngrabKey │ │ │ │ -03c63e10 0003d116 R_ARM_JUMP_SLOT 00000000 XGrabKey │ │ │ │ -03c63e14 0003d216 R_ARM_JUMP_SLOT 00000000 XUngrabPointer │ │ │ │ -03c63e18 0003d316 R_ARM_JUMP_SLOT 00000000 XGrabPointer │ │ │ │ -03c63e1c 0003d416 R_ARM_JUMP_SLOT 00000000 XUngrabButton │ │ │ │ -03c63e20 0003d516 R_ARM_JUMP_SLOT 00000000 XGrabButton │ │ │ │ -03c63e24 0003d616 R_ARM_JUMP_SLOT 00000000 XSetInputFocus │ │ │ │ -03c63e28 0003d716 R_ARM_JUMP_SLOT 00000000 XLastKnownRequestProcessed │ │ │ │ -03c63e2c 0003d816 R_ARM_JUMP_SLOT 00000000 XSetCloseDownMode │ │ │ │ -03c63e30 0003d916 R_ARM_JUMP_SLOT 00000000 XBell │ │ │ │ -03c63e34 0003da16 R_ARM_JUMP_SLOT 00000000 XAutoRepeatOn │ │ │ │ -03c63e38 0003db16 R_ARM_JUMP_SLOT 00000000 XAutoRepeatOff │ │ │ │ -03c63e3c 0003dc16 R_ARM_JUMP_SLOT 00000000 XrmInitialize │ │ │ │ -03c63e40 0003dd16 R_ARM_JUMP_SLOT 00000000 XGetVisualInfo │ │ │ │ -03c63e44 0003de16 R_ARM_JUMP_SLOT 00000000 XSetWMProtocols │ │ │ │ -03c63e48 0003df16 R_ARM_JUMP_SLOT 00000000 XDrawSegments │ │ │ │ -03c63e4c 0003e016 R_ARM_JUMP_SLOT 00000000 XFillRectangles │ │ │ │ -03c63e50 0003e116 R_ARM_JUMP_SLOT 00000000 XDrawRectangles │ │ │ │ -03c63e54 0003e216 R_ARM_JUMP_SLOT 00000000 XFillPolygon │ │ │ │ -03c63e58 0003e316 R_ARM_JUMP_SLOT 00000000 XDrawLines │ │ │ │ -03c63e5c 0003e416 R_ARM_JUMP_SLOT 00000000 XDrawPoints │ │ │ │ -03c63e60 0003e516 R_ARM_JUMP_SLOT 00000000 XFillArcs │ │ │ │ -03c63e64 0003e616 R_ARM_JUMP_SLOT 00000000 XDrawArcs │ │ │ │ -03c63e68 0003e716 R_ARM_JUMP_SLOT 00000000 XRRGetScreenInfo │ │ │ │ -03c63e6c 0003e816 R_ARM_JUMP_SLOT 00000000 XRRConfigRotations │ │ │ │ -03c63e70 0003e916 R_ARM_JUMP_SLOT 00000000 XRRConfigTimes │ │ │ │ -03c63e74 0003ea16 R_ARM_JUMP_SLOT 00000000 XRRConfigCurrentConfiguration │ │ │ │ -03c63e78 0003eb16 R_ARM_JUMP_SLOT 00000000 XRRRotations │ │ │ │ -03c63e7c 0003ec16 R_ARM_JUMP_SLOT 00000000 XRRTimes │ │ │ │ -03c63e80 0003ed16 R_ARM_JUMP_SLOT 00000000 XRRChangeOutputProperty │ │ │ │ -03c63e84 0003ee16 R_ARM_JUMP_SLOT 00000000 XRRQueryExtension │ │ │ │ -03c63e88 0003ef16 R_ARM_JUMP_SLOT 00000000 XRRQueryVersion │ │ │ │ -03c63e8c 0003f016 R_ARM_JUMP_SLOT 00000000 XRRDeleteOutputProperty │ │ │ │ -03c63e90 0003f116 R_ARM_JUMP_SLOT 00000000 XRRGetOutputPrimary │ │ │ │ -03c63e94 0003f216 R_ARM_JUMP_SLOT 00000000 XRRSetOutputPrimary │ │ │ │ -03c63e98 0003f316 R_ARM_JUMP_SLOT 00000000 XRRUpdateConfiguration │ │ │ │ -03c63e9c 0003f416 R_ARM_JUMP_SLOT 00000000 XRRRootToScreen │ │ │ │ -03c63ea0 0003f516 R_ARM_JUMP_SLOT 00000000 XRRConfigCurrentRate │ │ │ │ -03c63ea4 0003f616 R_ARM_JUMP_SLOT 00000000 XRRSetScreenConfigAndRate │ │ │ │ -03c63ea8 0003f716 R_ARM_JUMP_SLOT 00000000 XRRSetScreenConfig │ │ │ │ -03c63eac 0003f816 R_ARM_JUMP_SLOT 00000000 XRRFreeScreenConfigInfo │ │ │ │ -03c63eb0 0003f916 R_ARM_JUMP_SLOT 00000000 XRRGetCrtcInfo │ │ │ │ -03c63eb4 0003fa16 R_ARM_JUMP_SLOT 00000000 XRRFreeCrtcInfo │ │ │ │ -03c63eb8 0003fb16 R_ARM_JUMP_SLOT 00000000 XRRGetOutputInfo │ │ │ │ -03c63ebc 0003fc16 R_ARM_JUMP_SLOT 00000000 XRRFreeOutputInfo │ │ │ │ -03c63ec0 0003fd16 R_ARM_JUMP_SLOT 00000000 XRRListOutputProperties │ │ │ │ -03c63ec4 0003fe16 R_ARM_JUMP_SLOT 00000000 XRRQueryOutputProperty │ │ │ │ -03c63ec8 0003ff16 R_ARM_JUMP_SLOT 00000000 XRRGetScreenResourcesCurrent │ │ │ │ -03c63ecc 00040016 R_ARM_JUMP_SLOT 00000000 XRRFreeScreenResources │ │ │ │ -03c63ed0 00040116 R_ARM_JUMP_SLOT 00000000 XRRGetScreenResources │ │ │ │ -03c63ed4 00040216 R_ARM_JUMP_SLOT 00000000 XRRGetMonitors │ │ │ │ -03c63ed8 00040316 R_ARM_JUMP_SLOT 00000000 XRRFreeMonitors │ │ │ │ -03c63edc 00040416 R_ARM_JUMP_SLOT 00000000 XRRGetOutputProperty │ │ │ │ -03c63ee0 00040516 R_ARM_JUMP_SLOT 00000000 XRRRates │ │ │ │ -03c63ee4 00040616 R_ARM_JUMP_SLOT 00000000 XRRConfigRates │ │ │ │ -03c63ee8 00040716 R_ARM_JUMP_SLOT 00000000 XRRSizes │ │ │ │ -03c63eec 00040816 R_ARM_JUMP_SLOT 00000000 XRRConfigSizes │ │ │ │ -03c63ef0 00040916 R_ARM_JUMP_SLOT 00000000 XRRConfigureOutputProperty │ │ │ │ -03c63ef4 00040a16 R_ARM_JUMP_SLOT 00000000 XGetErrorText │ │ │ │ -03c63ef8 00040b16 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ -03c63efc 00040c16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ -03c63f00 00040d16 R_ARM_JUMP_SLOT 00000000 XScreenSaverSetAttributes │ │ │ │ -03c63f04 00040e16 R_ARM_JUMP_SLOT 00000000 XScreenSaverUnsetAttributes │ │ │ │ -03c63f08 00040f16 R_ARM_JUMP_SLOT 00000000 XScreenSaverRegister │ │ │ │ -03c63f0c 00041016 R_ARM_JUMP_SLOT 00000000 XScreenSaverUnregister │ │ │ │ -03c63f10 00041116 R_ARM_JUMP_SLOT 00000000 XScreenSaverGetRegistered │ │ │ │ -03c63f14 00041216 R_ARM_JUMP_SLOT 00000000 XScreenSaverSuspend │ │ │ │ -03c63f18 00041316 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryVersion │ │ │ │ -03c63f1c 00041416 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryExtension │ │ │ │ -03c63f20 00041516 R_ARM_JUMP_SLOT 00000000 XScreenSaverAllocInfo │ │ │ │ -03c63f24 00041616 R_ARM_JUMP_SLOT 00000000 XScreenSaverSelectInput │ │ │ │ -03c63f28 00041716 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryInfo │ │ │ │ +03c63b6c 00030516 R_ARM_JUMP_SLOT 00000000 XineramaIsActive │ │ │ │ +03c63b70 00030616 R_ARM_JUMP_SLOT 00000000 XineramaQueryVersion │ │ │ │ +03c63b74 00030716 R_ARM_JUMP_SLOT 00000000 XineramaQueryExtension │ │ │ │ +03c63b78 00030816 R_ARM_JUMP_SLOT 00000000 XineramaQueryScreens │ │ │ │ +03c63b7c 00030916 R_ARM_JUMP_SLOT 00000000 XLookupColor │ │ │ │ +03c63b80 00030a16 R_ARM_JUMP_SLOT 00000000 XAllocNamedColor │ │ │ │ +03c63b84 00030b16 R_ARM_JUMP_SLOT 00000000 XAllocColor │ │ │ │ +03c63b88 00030c16 R_ARM_JUMP_SLOT 00000000 XParseColor │ │ │ │ +03c63b8c 00030d16 R_ARM_JUMP_SLOT 00000000 XStoreColor │ │ │ │ +03c63b90 00030e16 R_ARM_JUMP_SLOT 00000000 XQueryColor │ │ │ │ +03c63b94 00030f16 R_ARM_JUMP_SLOT 00000000 XFreeColormap │ │ │ │ +03c63b98 00031016 R_ARM_JUMP_SLOT 00000000 XCreateColormap │ │ │ │ +03c63b9c 00031116 R_ARM_JUMP_SLOT 00000000 XCopyColormapAndFree │ │ │ │ +03c63ba0 00031216 R_ARM_JUMP_SLOT 00000000 XUninstallColormap │ │ │ │ +03c63ba4 00031316 R_ARM_JUMP_SLOT 00000000 XInstallColormap │ │ │ │ +03c63ba8 00031416 R_ARM_JUMP_SLOT 00000000 XQueryColors │ │ │ │ +03c63bac 00031516 R_ARM_JUMP_SLOT 00000000 XFreeColors │ │ │ │ +03c63bb0 00031616 R_ARM_JUMP_SLOT 00000000 XAllPlanes │ │ │ │ +03c63bb4 00031716 R_ARM_JUMP_SLOT 00000000 XWhitePixel │ │ │ │ +03c63bb8 00031816 R_ARM_JUMP_SLOT 00000000 XDefaultGC │ │ │ │ +03c63bbc 00031916 R_ARM_JUMP_SLOT 00000000 XDefaultDepth │ │ │ │ +03c63bc0 00031a16 R_ARM_JUMP_SLOT 00000000 XDisplayHeight │ │ │ │ +03c63bc4 00031b16 R_ARM_JUMP_SLOT 00000000 XDisplayHeightMM │ │ │ │ +03c63bc8 00031c16 R_ARM_JUMP_SLOT 00000000 XDisplayWidth │ │ │ │ +03c63bcc 00031d16 R_ARM_JUMP_SLOT 00000000 XDisplayWidthMM │ │ │ │ +03c63bd0 00031e16 R_ARM_JUMP_SLOT 00000000 XMaxRequestSize │ │ │ │ +03c63bd4 00031f16 R_ARM_JUMP_SLOT 00000000 XDisplayMotionBufferSize │ │ │ │ +03c63bd8 00032016 R_ARM_JUMP_SLOT 00000000 XImageByteOrder │ │ │ │ +03c63bdc 00032116 R_ARM_JUMP_SLOT 00000000 XProtocolRevision │ │ │ │ +03c63be0 00032216 R_ARM_JUMP_SLOT 00000000 XProtocolVersion │ │ │ │ +03c63be4 00032316 R_ARM_JUMP_SLOT 00000000 XScreenCount │ │ │ │ +03c63be8 00032416 R_ARM_JUMP_SLOT 00000000 XDefaultVisual │ │ │ │ +03c63bec 00032516 R_ARM_JUMP_SLOT 00000000 XDisplayCells │ │ │ │ +03c63bf0 00032616 R_ARM_JUMP_SLOT 00000000 XDisplayPlanes │ │ │ │ +03c63bf4 00032716 R_ARM_JUMP_SLOT 00000000 XScreenOfDisplay │ │ │ │ +03c63bf8 00032816 R_ARM_JUMP_SLOT 00000000 XQLength │ │ │ │ +03c63bfc 00032916 R_ARM_JUMP_SLOT 00000000 XNoOp │ │ │ │ +03c63c00 00032a16 R_ARM_JUMP_SLOT 00000000 XServerVendor │ │ │ │ +03c63c04 00032b16 R_ARM_JUMP_SLOT 00000000 XDisplayString │ │ │ │ +03c63c08 00032c16 R_ARM_JUMP_SLOT 00000000 XScreenResourceString │ │ │ │ +03c63c0c 00032d16 R_ARM_JUMP_SLOT 00000000 XResourceManagerString │ │ │ │ +03c63c10 00032e16 R_ARM_JUMP_SLOT 00000000 XOpenDisplay │ │ │ │ +03c63c14 00032f16 R_ARM_JUMP_SLOT 00000000 XConfigureWindow │ │ │ │ +03c63c18 00033016 R_ARM_JUMP_SLOT 00000000 XGrabServer │ │ │ │ +03c63c1c 00033116 R_ARM_JUMP_SLOT 00000000 XUngrabServer │ │ │ │ +03c63c20 00033216 R_ARM_JUMP_SLOT 00000000 XGetTextProperty │ │ │ │ +03c63c24 00033316 R_ARM_JUMP_SLOT 00000000 XwcTextPropertyToTextList │ │ │ │ +03c63c28 00033416 R_ARM_JUMP_SLOT 00000000 XwcFreeStringList │ │ │ │ +03c63c2c 00033516 R_ARM_JUMP_SLOT 00000000 XCreateFontSet │ │ │ │ +03c63c30 00033616 R_ARM_JUMP_SLOT 00000000 XFreeStringList │ │ │ │ +03c63c34 00033716 R_ARM_JUMP_SLOT 00000000 XwcTextExtents │ │ │ │ +03c63c38 00033816 R_ARM_JUMP_SLOT 00000000 XFetchName │ │ │ │ +03c63c3c 00033916 R_ARM_JUMP_SLOT 00000000 XGetTransientForHint │ │ │ │ +03c63c40 00033a16 R_ARM_JUMP_SLOT 00000000 XRefreshKeyboardMapping │ │ │ │ +03c63c44 00033b16 R_ARM_JUMP_SLOT 00000000 XDeleteProperty │ │ │ │ +03c63c48 00033c16 R_ARM_JUMP_SLOT 00000000 XGetClassHint │ │ │ │ +03c63c4c 00033d16 R_ARM_JUMP_SLOT 00000000 XSetClassHint │ │ │ │ +03c63c50 00033e16 R_ARM_JUMP_SLOT 00000000 XGetWMHints │ │ │ │ +03c63c54 00033f16 R_ARM_JUMP_SLOT 00000000 XAllocWMHints │ │ │ │ +03c63c58 00034016 R_ARM_JUMP_SLOT 00000000 XSetWMHints │ │ │ │ +03c63c5c 00034116 R_ARM_JUMP_SLOT 00000000 XGetCommand │ │ │ │ +03c63c60 00034216 R_ARM_JUMP_SLOT 00000000 XGetWindowAttributes │ │ │ │ +03c63c64 00034316 R_ARM_JUMP_SLOT 00000000 XAllocSizeHints │ │ │ │ +03c63c68 00034416 R_ARM_JUMP_SLOT 00000000 XSetWMNormalHints │ │ │ │ +03c63c6c 00034516 R_ARM_JUMP_SLOT 00000000 XGetWMNormalHints │ │ │ │ +03c63c70 00034616 R_ARM_JUMP_SLOT 00000000 XwcDrawString │ │ │ │ +03c63c74 00034716 R_ARM_JUMP_SLOT 00000000 XwcDrawImageString │ │ │ │ +03c63c78 00034816 R_ARM_JUMP_SLOT 00000000 XwcTextEscapement │ │ │ │ +03c63c7c 00034916 R_ARM_JUMP_SLOT 00000000 XFreeModifiermap │ │ │ │ +03c63c80 00034a16 R_ARM_JUMP_SLOT 00000000 XGetModifierMapping │ │ │ │ +03c63c84 00034b16 R_ARM_JUMP_SLOT 00000000 XMapRaised │ │ │ │ +03c63c88 00034c16 R_ARM_JUMP_SLOT 00000000 XSetErrorHandler │ │ │ │ +03c63c8c 00034d16 R_ARM_JUMP_SLOT 00000000 XConvertSelection │ │ │ │ +03c63c90 00034e16 R_ARM_JUMP_SLOT 00000000 XGetSelectionOwner │ │ │ │ +03c63c94 00034f16 R_ARM_JUMP_SLOT 00000000 XSetSelectionOwner │ │ │ │ +03c63c98 00035016 R_ARM_JUMP_SLOT 00000000 XChangeProperty │ │ │ │ +03c63c9c 00035116 R_ARM_JUMP_SLOT 00000000 XGetWMProtocols │ │ │ │ +03c63ca0 00035216 R_ARM_JUMP_SLOT 00000000 XFreeFontSet │ │ │ │ +03c63ca4 00035316 R_ARM_JUMP_SLOT 00000000 XChangeWindowAttributes │ │ │ │ +03c63ca8 00035416 R_ARM_JUMP_SLOT 00000000 XQueryTree │ │ │ │ +03c63cac 00035516 R_ARM_JUMP_SLOT 00000000 XKillClient │ │ │ │ +03c63cb0 00035616 R_ARM_JUMP_SLOT 00000000 XGetInputFocus │ │ │ │ +03c63cb4 00035716 R_ARM_JUMP_SLOT 00000000 XQueryPointer │ │ │ │ +03c63cb8 00035816 R_ARM_JUMP_SLOT 00000000 XDisplayName │ │ │ │ +03c63cbc 00035916 R_ARM_JUMP_SLOT 00000000 XGeometry │ │ │ │ +03c63cc0 00035a16 R_ARM_JUMP_SLOT 00000000 XSetLocaleModifiers │ │ │ │ +03c63cc4 00035b16 R_ARM_JUMP_SLOT 00000000 XMatchVisualInfo │ │ │ │ +03c63cc8 00035c16 R_ARM_JUMP_SLOT 00000000 XReadBitmapFile │ │ │ │ +03c63ccc 00035d16 R_ARM_JUMP_SLOT 00000000 XKeysymToString │ │ │ │ +03c63cd0 00035e16 R_ARM_JUMP_SLOT 00000000 XGetIconName │ │ │ │ +03c63cd4 00035f16 R_ARM_JUMP_SLOT 00000000 XFetchBuffer │ │ │ │ +03c63cd8 00036016 R_ARM_JUMP_SLOT 00000000 XFetchBytes │ │ │ │ +03c63cdc 00036116 R_ARM_JUMP_SLOT 00000000 XQueryBestTile │ │ │ │ +03c63ce0 00036216 R_ARM_JUMP_SLOT 00000000 XQueryBestStipple │ │ │ │ +03c63ce4 00036316 R_ARM_JUMP_SLOT 00000000 XQueryBestCursor │ │ │ │ +03c63ce8 00036416 R_ARM_JUMP_SLOT 00000000 XQueryBestSize │ │ │ │ +03c63cec 00036516 R_ARM_JUMP_SLOT 00000000 XDisplayKeycodes │ │ │ │ +03c63cf0 00036616 R_ARM_JUMP_SLOT 00000000 XGetPointerControl │ │ │ │ +03c63cf4 00036716 R_ARM_JUMP_SLOT 00000000 XGetScreenSaver │ │ │ │ +03c63cf8 00036816 R_ARM_JUMP_SLOT 00000000 XGetGeometry │ │ │ │ +03c63cfc 00036916 R_ARM_JUMP_SLOT 00000000 XDrawString │ │ │ │ +03c63d00 00036a16 R_ARM_JUMP_SLOT 00000000 XDrawImageString │ │ │ │ +03c63d04 00036b16 R_ARM_JUMP_SLOT 00000000 XStoreBuffer │ │ │ │ +03c63d08 00036c16 R_ARM_JUMP_SLOT 00000000 XStoreBytes │ │ │ │ +03c63d0c 00036d16 R_ARM_JUMP_SLOT 00000000 XLookupString │ │ │ │ +03c63d10 00036e16 R_ARM_JUMP_SLOT 00000000 XCreatePixmapCursor │ │ │ │ +03c63d14 00036f16 R_ARM_JUMP_SLOT 00000000 XCreateGlyphCursor │ │ │ │ +03c63d18 00037016 R_ARM_JUMP_SLOT 00000000 XRecolorCursor │ │ │ │ +03c63d1c 00037116 R_ARM_JUMP_SLOT 00000000 XRotateBuffers │ │ │ │ +03c63d20 00037216 R_ARM_JUMP_SLOT 00000000 XFillArc │ │ │ │ +03c63d24 00037316 R_ARM_JUMP_SLOT 00000000 XFillRectangle │ │ │ │ +03c63d28 00037416 R_ARM_JUMP_SLOT 00000000 XDrawArc │ │ │ │ +03c63d2c 00037516 R_ARM_JUMP_SLOT 00000000 XDrawRectangle │ │ │ │ +03c63d30 00037616 R_ARM_JUMP_SLOT 00000000 XDrawLine │ │ │ │ +03c63d34 00037716 R_ARM_JUMP_SLOT 00000000 XDrawPoint │ │ │ │ +03c63d38 00037816 R_ARM_JUMP_SLOT 00000000 XFreeCursor │ │ │ │ +03c63d3c 00037916 R_ARM_JUMP_SLOT 00000000 XCreateFontCursor │ │ │ │ +03c63d40 00037a16 R_ARM_JUMP_SLOT 00000000 XUndefineCursor │ │ │ │ +03c63d44 00037b16 R_ARM_JUMP_SLOT 00000000 XDefineCursor │ │ │ │ +03c63d48 00037c16 R_ARM_JUMP_SLOT 00000000 XSetIconName │ │ │ │ +03c63d4c 00037d16 R_ARM_JUMP_SLOT 00000000 XStringToKeysym │ │ │ │ +03c63d50 00037e16 R_ARM_JUMP_SLOT 00000000 XKeycodeToKeysym │ │ │ │ +03c63d54 00037f16 R_ARM_JUMP_SLOT 00000000 XLookupKeysym │ │ │ │ +03c63d58 00038016 R_ARM_JUMP_SLOT 00000000 XBitmapPad │ │ │ │ +03c63d5c 00038116 R_ARM_JUMP_SLOT 00000000 XBitmapUnit │ │ │ │ +03c63d60 00038216 R_ARM_JUMP_SLOT 00000000 XBitmapBitOrder │ │ │ │ +03c63d64 00038316 R_ARM_JUMP_SLOT 00000000 XUnlockDisplay │ │ │ │ +03c63d68 00038416 R_ARM_JUMP_SLOT 00000000 XLockDisplay │ │ │ │ +03c63d6c 00038516 R_ARM_JUMP_SLOT 00000000 XVisualIDFromVisual │ │ │ │ +03c63d70 00038616 R_ARM_JUMP_SLOT 00000000 XWarpPointer │ │ │ │ +03c63d74 00038716 R_ARM_JUMP_SLOT 00000000 XForceScreenSaver │ │ │ │ +03c63d78 00038816 R_ARM_JUMP_SLOT 00000000 XResetScreenSaver │ │ │ │ +03c63d7c 00038916 R_ARM_JUMP_SLOT 00000000 XActivateScreenSaver │ │ │ │ +03c63d80 00038a16 R_ARM_JUMP_SLOT 00000000 XSetScreenSaver │ │ │ │ +03c63d84 00038b16 R_ARM_JUMP_SLOT 00000000 XSupportsLocale │ │ │ │ +03c63d88 00038c16 R_ARM_JUMP_SLOT 00000000 XUngrabKeyboard │ │ │ │ +03c63d8c 00038d16 R_ARM_JUMP_SLOT 00000000 XGrabKeyboard │ │ │ │ +03c63d90 00038e16 R_ARM_JUMP_SLOT 00000000 XUngrabKey │ │ │ │ +03c63d94 00038f16 R_ARM_JUMP_SLOT 00000000 XGrabKey │ │ │ │ +03c63d98 00039016 R_ARM_JUMP_SLOT 00000000 XUngrabPointer │ │ │ │ +03c63d9c 00039116 R_ARM_JUMP_SLOT 00000000 XGrabPointer │ │ │ │ +03c63da0 00039216 R_ARM_JUMP_SLOT 00000000 XUngrabButton │ │ │ │ +03c63da4 00039316 R_ARM_JUMP_SLOT 00000000 XGrabButton │ │ │ │ +03c63da8 00039416 R_ARM_JUMP_SLOT 00000000 XSetInputFocus │ │ │ │ +03c63dac 00039516 R_ARM_JUMP_SLOT 00000000 XLastKnownRequestProcessed │ │ │ │ +03c63db0 00039616 R_ARM_JUMP_SLOT 00000000 XSetCloseDownMode │ │ │ │ +03c63db4 00039716 R_ARM_JUMP_SLOT 00000000 XBell │ │ │ │ +03c63db8 00039816 R_ARM_JUMP_SLOT 00000000 XAutoRepeatOn │ │ │ │ +03c63dbc 00039916 R_ARM_JUMP_SLOT 00000000 XAutoRepeatOff │ │ │ │ +03c63dc0 00039a16 R_ARM_JUMP_SLOT 00000000 XrmInitialize │ │ │ │ +03c63dc4 00039b16 R_ARM_JUMP_SLOT 00000000 XGetVisualInfo │ │ │ │ +03c63dc8 00039c16 R_ARM_JUMP_SLOT 00000000 XSetWMProtocols │ │ │ │ +03c63dcc 00039d16 R_ARM_JUMP_SLOT 00000000 XDrawSegments │ │ │ │ +03c63dd0 00039e16 R_ARM_JUMP_SLOT 00000000 XFillRectangles │ │ │ │ +03c63dd4 00039f16 R_ARM_JUMP_SLOT 00000000 XDrawRectangles │ │ │ │ +03c63dd8 0003a016 R_ARM_JUMP_SLOT 00000000 XFillPolygon │ │ │ │ +03c63ddc 0003a116 R_ARM_JUMP_SLOT 00000000 XDrawLines │ │ │ │ +03c63de0 0003a216 R_ARM_JUMP_SLOT 00000000 XDrawPoints │ │ │ │ +03c63de4 0003a316 R_ARM_JUMP_SLOT 00000000 XFillArcs │ │ │ │ +03c63de8 0003a416 R_ARM_JUMP_SLOT 00000000 XDrawArcs │ │ │ │ +03c63dec 0003a516 R_ARM_JUMP_SLOT 00000000 XRRGetScreenInfo │ │ │ │ +03c63df0 0003a616 R_ARM_JUMP_SLOT 00000000 XRRConfigRotations │ │ │ │ +03c63df4 0003a716 R_ARM_JUMP_SLOT 00000000 XRRConfigTimes │ │ │ │ +03c63df8 0003a816 R_ARM_JUMP_SLOT 00000000 XRRConfigCurrentConfiguration │ │ │ │ +03c63dfc 0003a916 R_ARM_JUMP_SLOT 00000000 XRRRotations │ │ │ │ +03c63e00 0003aa16 R_ARM_JUMP_SLOT 00000000 XRRTimes │ │ │ │ +03c63e04 0003ab16 R_ARM_JUMP_SLOT 00000000 XRRChangeOutputProperty │ │ │ │ +03c63e08 0003ac16 R_ARM_JUMP_SLOT 00000000 XRRQueryExtension │ │ │ │ +03c63e0c 0003ad16 R_ARM_JUMP_SLOT 00000000 XRRQueryVersion │ │ │ │ +03c63e10 0003ae16 R_ARM_JUMP_SLOT 00000000 XRRDeleteOutputProperty │ │ │ │ +03c63e14 0003af16 R_ARM_JUMP_SLOT 00000000 XRRGetOutputPrimary │ │ │ │ +03c63e18 0003b016 R_ARM_JUMP_SLOT 00000000 XRRSetOutputPrimary │ │ │ │ +03c63e1c 0003b116 R_ARM_JUMP_SLOT 00000000 XRRUpdateConfiguration │ │ │ │ +03c63e20 0003b216 R_ARM_JUMP_SLOT 00000000 XRRRootToScreen │ │ │ │ +03c63e24 0003b316 R_ARM_JUMP_SLOT 00000000 XRRConfigCurrentRate │ │ │ │ +03c63e28 0003b416 R_ARM_JUMP_SLOT 00000000 XRRSetScreenConfigAndRate │ │ │ │ +03c63e2c 0003b516 R_ARM_JUMP_SLOT 00000000 XRRSetScreenConfig │ │ │ │ +03c63e30 0003b616 R_ARM_JUMP_SLOT 00000000 XRRFreeScreenConfigInfo │ │ │ │ +03c63e34 0003b716 R_ARM_JUMP_SLOT 00000000 XRRGetCrtcInfo │ │ │ │ +03c63e38 0003b816 R_ARM_JUMP_SLOT 00000000 XRRFreeCrtcInfo │ │ │ │ +03c63e3c 0003b916 R_ARM_JUMP_SLOT 00000000 XRRGetOutputInfo │ │ │ │ +03c63e40 0003ba16 R_ARM_JUMP_SLOT 00000000 XRRFreeOutputInfo │ │ │ │ +03c63e44 0003bb16 R_ARM_JUMP_SLOT 00000000 XRRListOutputProperties │ │ │ │ +03c63e48 0003bc16 R_ARM_JUMP_SLOT 00000000 XRRQueryOutputProperty │ │ │ │ +03c63e4c 0003bd16 R_ARM_JUMP_SLOT 00000000 XRRGetScreenResourcesCurrent │ │ │ │ +03c63e50 0003be16 R_ARM_JUMP_SLOT 00000000 XRRFreeScreenResources │ │ │ │ +03c63e54 0003bf16 R_ARM_JUMP_SLOT 00000000 XRRGetScreenResources │ │ │ │ +03c63e58 0003c016 R_ARM_JUMP_SLOT 00000000 XRRGetMonitors │ │ │ │ +03c63e5c 0003c116 R_ARM_JUMP_SLOT 00000000 XRRFreeMonitors │ │ │ │ +03c63e60 0003c216 R_ARM_JUMP_SLOT 00000000 XRRGetOutputProperty │ │ │ │ +03c63e64 0003c316 R_ARM_JUMP_SLOT 00000000 XRRRates │ │ │ │ +03c63e68 0003c416 R_ARM_JUMP_SLOT 00000000 XRRConfigRates │ │ │ │ +03c63e6c 0003c516 R_ARM_JUMP_SLOT 00000000 XRRSizes │ │ │ │ +03c63e70 0003c616 R_ARM_JUMP_SLOT 00000000 XRRConfigSizes │ │ │ │ +03c63e74 0003c716 R_ARM_JUMP_SLOT 00000000 XRRConfigureOutputProperty │ │ │ │ +03c63e78 0003c816 R_ARM_JUMP_SLOT 00000000 XGetErrorText │ │ │ │ +03c63e7c 0003c916 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ +03c63e80 0003ca16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ +03c63e84 0003cb16 R_ARM_JUMP_SLOT 00000000 XScreenSaverSetAttributes │ │ │ │ +03c63e88 0003cc16 R_ARM_JUMP_SLOT 00000000 XScreenSaverUnsetAttributes │ │ │ │ +03c63e8c 0003cd16 R_ARM_JUMP_SLOT 00000000 XScreenSaverRegister │ │ │ │ +03c63e90 0003ce16 R_ARM_JUMP_SLOT 00000000 XScreenSaverUnregister │ │ │ │ +03c63e94 0003cf16 R_ARM_JUMP_SLOT 00000000 XScreenSaverGetRegistered │ │ │ │ +03c63e98 0003d016 R_ARM_JUMP_SLOT 00000000 XScreenSaverSuspend │ │ │ │ +03c63e9c 0003d116 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryVersion │ │ │ │ +03c63ea0 0003d216 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryExtension │ │ │ │ +03c63ea4 0003d316 R_ARM_JUMP_SLOT 00000000 XScreenSaverAllocInfo │ │ │ │ +03c63ea8 0003d416 R_ARM_JUMP_SLOT 00000000 XScreenSaverSelectInput │ │ │ │ +03c63eac 0003d516 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryInfo │ │ │ │ +03c63eb0 0003dc16 R_ARM_JUMP_SLOT 00000000 sigismember@GLIBC_2.4 │ │ │ │ +03c63eb4 0003db16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +03c63eb8 0003da16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +03c63ebc 0003e216 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +03c63ec0 0003e116 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +03c63ec4 0003e016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +03c63ec8 0003ef16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +03c63ecc 0003f216 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +03c63ed0 0003f116 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +03c63ed4 0003f016 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +03c63ed8 0003f316 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +03c63edc 00000816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +03c63ee0 00004216 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +03c63ee4 0003fa16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +03c63ee8 0003fb16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +03c63eec 0003f916 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +03c63ef0 0003f816 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +03c63ef4 0003f416 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +03c63ef8 0003f516 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +03c63efc 00040016 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +03c63f00 00040216 R_ARM_JUMP_SLOT 00000000 execv@GLIBC_2.4 │ │ │ │ +03c63f04 00040316 R_ARM_JUMP_SLOT 00000000 execve@GLIBC_2.4 │ │ │ │ +03c63f08 00040516 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +03c63f0c 00040e16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +03c63f10 00041516 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +03c63f14 00000216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +03c63f18 00004516 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +03c63f1c 00041616 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +03c63f20 00004416 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +03c63f24 0000ee16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +03c63f28 00041716 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ 03c63f2c 0000fa16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ 03c63f30 00011116 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ 03c63f34 00010516 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ 03c63f38 00011216 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ 03c63f3c 00010c16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ 03c63f40 00011616 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ 03c63f44 0000f516 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ @@ -876,23 +876,23 @@ │ │ │ │ 03c63fb0 0000f916 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ 03c63fb4 00010416 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ 03c63fb8 00010616 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ 03c63fbc 00010d16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ 03c63fc0 0000f716 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ 03c63fc4 0000fb16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ 03c63fc8 0000e216 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -03c63fcc 00032f16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +03c63fcc 00040116 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ 03c63fd0 0000dc16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ 03c63fd4 0000db16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 03c63fd8 0000de16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 03c63fdc 0000dd16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 03c63fe0 0000e016 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 03c63fe4 0000df16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -03c63fe8 00032516 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -03c63fec 00032c16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +03c63fe8 0003f616 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +03c63fec 0003fd16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ 03c63ff0 0000d816 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ 03c63ff4 0000d716 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ 03c63ff8 0000d616 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ 03c63ffc 0000d516 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ 03c64000 0000d416 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ 03c64004 0000d316 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ 03c64008 0000d216 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ @@ -937,15 +937,15 @@ │ │ │ │ 03c640a4 0000a816 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ 03c640a8 0000a616 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ 03c640ac 0000a516 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ 03c640b0 0000a316 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ 03c640b4 0000a416 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ 03c640b8 0000ae16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ 03c640bc 0000ac16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -03c640c0 00031416 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +03c640c0 0003e716 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ 03c640c4 0000aa16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ 03c640c8 0000a716 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ 03c640cc 0000a016 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ 03c640d0 0000a216 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ 03c640d4 0000eb16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ 03c640d8 0000a116 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ 03c640dc 00009f16 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ @@ -953,15 +953,15 @@ │ │ │ │ 03c640e4 00009d16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ 03c640e8 00004116 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ 03c640ec 00009c16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ 03c640f0 00009b16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ 03c640f4 00009916 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ 03c640f8 00009a16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ 03c640fc 00009816 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -03c64100 00034316 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +03c64100 00041416 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ 03c64104 00009716 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ 03c64108 00009616 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ 03c6410c 00008516 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ 03c64110 00009516 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ 03c64114 00041b16 R_ARM_JUMP_SLOT 000163d4 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ 03c64118 00009416 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ 03c6411c 00009316 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libXext.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libX11.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0x13894 │ │ │ │ - 0x0000000d (FINI) 0x37ffb24 │ │ │ │ + 0x0000000d (FINI) 0x37ffc24 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x39ea774 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x39ea778 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0x10e7c │ │ │ │ 0x6ffffffe (VERNEED) 0x116b4 │ │ │ │ 0x6fffffff (VERNEEDNUM) 5 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8f5a1ade68d58034dbb1b205fa97e1830213e980 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3f6854a7b54e4896e042e90a4b0158fba1747cae │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -190,31 +190,31 @@ │ │ │ │ 2e8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 2ec: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 2f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 2f4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 2f8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 2fc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 300: 0 (*local*) f (GLIBC_2.25) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 304: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 308: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 30c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 310: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 314: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 318: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 31c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 320: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 324: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 328: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 32c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 330: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 334: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 338: 3 (GLIBC_2.4) 10 (GLIBC_2.28) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 33c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 340: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 344: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 304: 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 308: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 30c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 310: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 314: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 318: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 31c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 320: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 324: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 328: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 32c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 330: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 334: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 338: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 33c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 340: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 344: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 348: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 34c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 350: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 354: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 358: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 35c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 360: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ @@ -239,34 +239,34 @@ │ │ │ │ 3ac: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3b0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3b4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3b8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3bc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3c0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3c4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3c8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 3c8: 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ 3cc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 3d0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3d4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3d8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3dc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3e0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3e4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3e8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3ec: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3f4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3f8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 3fc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 400: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 404: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 408: 0 (*local*) 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) │ │ │ │ - 40c: 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 410: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 414: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 3d4: 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3d8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3dc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3e0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3e4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3e8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3ec: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3f0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3f4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3f8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 3fc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 400: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 404: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 408: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 10 (GLIBC_2.28) 3 (GLIBC_2.4) │ │ │ │ + 40c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 410: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 414: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 418: 12 (LIBFFI_BASE_8.0) 0 (*local*) 3 (GLIBC_2.4) 12 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 5 entries: │ │ │ │ Addr: 0x00000000000116b4 Offset: 0x000096b4 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 15 │ │ │ │ 0x0010: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -641,46 +641,14 @@ │ │ │ │ cairo_region_contains_point │ │ │ │ cairo_region_equal │ │ │ │ cairo_region_translate │ │ │ │ cairo_region_create_rectangles │ │ │ │ getentropy │ │ │ │ GLIBC_2.25 │ │ │ │ realpath │ │ │ │ -fdatasync │ │ │ │ -sigismember │ │ │ │ -sigfillset │ │ │ │ -sigdelset │ │ │ │ -sigsuspend │ │ │ │ -sigpending │ │ │ │ -getgrnam_r │ │ │ │ -getgrgid_r │ │ │ │ -getpwnam_r │ │ │ │ -getgroups │ │ │ │ -setgroups │ │ │ │ -getpwent │ │ │ │ -endgrent │ │ │ │ -setgrent │ │ │ │ -endpwent │ │ │ │ -getgrent │ │ │ │ -setpwent │ │ │ │ -getlogin │ │ │ │ -truncate64 │ │ │ │ -readlink │ │ │ │ -pathconf │ │ │ │ -unsetenv │ │ │ │ -clearenv │ │ │ │ -fdopendir │ │ │ │ -closedir │ │ │ │ -rewinddir │ │ │ │ -GLIBC_2.28 │ │ │ │ -fpathconf │ │ │ │ -openat64 │ │ │ │ -setpriority │ │ │ │ -getpriority │ │ │ │ -readdir64 │ │ │ │ XineramaIsActive │ │ │ │ XineramaQueryVersion │ │ │ │ XineramaQueryExtension │ │ │ │ XineramaQueryScreens │ │ │ │ XLookupColor │ │ │ │ XAllocNamedColor │ │ │ │ XAllocColor │ │ │ │ @@ -880,14 +848,46 @@ │ │ │ │ XScreenSaverGetRegistered │ │ │ │ XScreenSaverSuspend │ │ │ │ XScreenSaverQueryVersion │ │ │ │ XScreenSaverQueryExtension │ │ │ │ XScreenSaverAllocInfo │ │ │ │ XScreenSaverSelectInput │ │ │ │ XScreenSaverQueryInfo │ │ │ │ +fdatasync │ │ │ │ +sigdelset │ │ │ │ +sigfillset │ │ │ │ +sigismember │ │ │ │ +sigpending │ │ │ │ +sigsuspend │ │ │ │ +getgrgid_r │ │ │ │ +getgrnam_r │ │ │ │ +getpwnam_r │ │ │ │ +getgroups │ │ │ │ +setgroups │ │ │ │ +getgrent │ │ │ │ +endpwent │ │ │ │ +setpwent │ │ │ │ +getpwent │ │ │ │ +getlogin │ │ │ │ +endgrent │ │ │ │ +setgrent │ │ │ │ +truncate64 │ │ │ │ +readlink │ │ │ │ +pathconf │ │ │ │ +unsetenv │ │ │ │ +clearenv │ │ │ │ +fdopendir │ │ │ │ +closedir │ │ │ │ +rewinddir │ │ │ │ +GLIBC_2.28 │ │ │ │ +fpathconf │ │ │ │ +openat64 │ │ │ │ +getpriority │ │ │ │ +setpriority │ │ │ │ +readdir64 │ │ │ │ libXrandr.so.2 │ │ │ │ libXrender.so.1 │ │ │ │ libXpm.so.4 │ │ │ │ libpangocairo-1.0.so.0 │ │ │ │ libcairo.so.2 │ │ │ │ libpango-1.0.so.0 │ │ │ │ libgobject-2.0.so.0 │ │ │ │ @@ -11104,18 +11104,18 @@ │ │ │ │ posix_spawn_file_actions_addchdir_np │ │ │ │ sigemptyset │ │ │ │ sigaddset(SIGINT) │ │ │ │ sigaddset(SIGQUIT) │ │ │ │ posix_spawnattr_setsigdefault │ │ │ │ posix_spawnattr_setflags │ │ │ │ posix_spawnp │ │ │ │ -0123456789abcdef │ │ │ │ zdX11zm1zi10zi3zmCGFVEKJzzPn39HHRSEOl7bEzdGraphicsziX11ziXlibziExtraszdX11zzm1zzi10zzi3zzmCGFVEKJzzzzPn39HHRSEOl7bEzuGraphicszziX11zziXlibzziExtraszumkXErrorHandler │ │ │ │ Error: %s │ │ │ │ xmonad: X11 error: %s, request code=%d, error code=%d │ │ │ │ +0123456789abcdef │ │ │ │ forkOS_entry │ │ │ │ libraries/ghc-internal/cbits/inputReady.c │ │ │ │ libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ xn == 1 || y != 0 │ │ │ │ xn >= yn │ │ │ │ xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ rn <= xn │ │ │ │ @@ -17772,14 +17772,72 @@ │ │ │ │ utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ Data.ByteString.Lazy.UTF8 │ │ │ │ errorEmptyList │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ Data.ByteString.Lazy │ │ │ │ libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ ./Data/ByteString/Lazy/UTF8.hs │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +StreamBranch │ │ │ │ +StreamPermParser │ │ │ │ +Text.Parsec.Perm │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Perm.Branch │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Perm.Perm │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -17894,72 +17952,484 @@ │ │ │ │ /usr/share/ │ │ │ │ /usr/local/share/ │ │ │ │ /etc/xdg │ │ │ │ env var │ │ │ │ not found │ │ │ │ prependCurrentDirectory │ │ │ │ directory-1.3.8.5-inplace:System.Directory.Internal.C_utimensat.CTimeSpec │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +Error in function │ │ │ │ +Graphics.X11.Types │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +'XineramaScreenInfo │ │ │ │ +XineramaScreenInfo │ │ │ │ +Graphics.X11.Xinerama │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +, xsi_height = │ │ │ │ +, xsi_width = │ │ │ │ +, xsi_y_org = │ │ │ │ +, xsi_x_org = │ │ │ │ +xsi_screen_number = │ │ │ │ +XineramaScreenInfo { │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xinerama.XineramaScreenInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +Graphics.X11.Xlib.Color │ │ │ │ +Error in function parseColor │ │ │ │ +Error in function allocColor │ │ │ │ +Error in function allocNamedColor │ │ │ │ +Error in function lookupColor │ │ │ │ +openDisplay │ │ │ │ +Graphics.X11.Xlib.Display │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +FontSet │ │ │ │ +ev_forced │ │ │ │ +ev_ss_kind │ │ │ │ +ev_ss_state │ │ │ │ +ev_rr_state │ │ │ │ +ev_connection │ │ │ │ +ev_output │ │ │ │ +ev_rr_height │ │ │ │ +ev_rr_width │ │ │ │ +ev_rr_mode │ │ │ │ +ev_subtype │ │ │ │ +ev_mheight │ │ │ │ +ev_mwidth │ │ │ │ +ev_rotation │ │ │ │ +ev_subpixel_order │ │ │ │ +ev_size_index │ │ │ │ +ev_config_timestamp │ │ │ │ +ev_timestamp │ │ │ │ +ev_message_type │ │ │ │ +ev_propstate │ │ │ │ +ev_property │ │ │ │ +ev_target │ │ │ │ +ev_selection │ │ │ │ +ev_requestor │ │ │ │ +ev_owner │ │ │ │ +ev_focus │ │ │ │ +ev_count │ │ │ │ +ev_first_keycode │ │ │ │ +ev_request │ │ │ │ +ev_from_configure │ │ │ │ +ev_button │ │ │ │ +ev_same_screen │ │ │ │ +ev_keycode │ │ │ │ +ev_state │ │ │ │ +ev_y_root │ │ │ │ +ev_x_root │ │ │ │ +ev_subwindow │ │ │ │ +ev_override_redirect │ │ │ │ +ev_event │ │ │ │ +ev_value_mask │ │ │ │ +ev_detail │ │ │ │ +ev_above │ │ │ │ +ev_border_width │ │ │ │ +ev_height │ │ │ │ +ev_width │ │ │ │ +ev_parent │ │ │ │ +ev_window │ │ │ │ +unknown │ │ │ │ +KeyPress │ │ │ │ +KeyRelease │ │ │ │ +ButtonPress │ │ │ │ +ButtonRelease │ │ │ │ +MotionNotify │ │ │ │ +EnterNotify │ │ │ │ +LeaveNotify │ │ │ │ +FocusOut │ │ │ │ +KeymapNotify │ │ │ │ +GraphicsExpose │ │ │ │ +NoExpose │ │ │ │ +VisibilityNotify │ │ │ │ +CreateNotify │ │ │ │ +DestroyNotify │ │ │ │ +UnmapNotify │ │ │ │ +MapNotify │ │ │ │ +MapRequest │ │ │ │ +ReparentNotify │ │ │ │ +ConfigureNotify │ │ │ │ +ConfigureRequest │ │ │ │ +GravityNotify │ │ │ │ +ResizeRequest │ │ │ │ +CirculateNotify │ │ │ │ +CirculateRequest │ │ │ │ +PropertyNotify │ │ │ │ +SelectionClear │ │ │ │ +SelectionRequest │ │ │ │ +SelectionNotify │ │ │ │ +ColormapNotify │ │ │ │ +ClientMessage │ │ │ │ +MappingNotify │ │ │ │ +LASTEvent │ │ │ │ +ScreenSaverNotify │ │ │ │ +ScreenSaverNotifyEvent {ev_event_type = │ │ │ │ +True, ev_time = │ │ │ │ +False, ev_time = │ │ │ │ +, ev_forced = │ │ │ │ +, ev_ss_kind = │ │ │ │ +, ev_ss_state = │ │ │ │ +RROutputPropertyNotifyEvent {ev_event_type = │ │ │ │ +, ev_rr_state = │ │ │ │ +RROutputChangeNotifyEvent {ev_event_type = │ │ │ │ +, ev_connection = │ │ │ │ +, ev_output = │ │ │ │ +RRCrtcChangeNotifyEvent {ev_event_type = │ │ │ │ +, ev_rr_height = │ │ │ │ +, ev_rr_width = │ │ │ │ +, ev_rr_mode = │ │ │ │ +, ev_crtc = │ │ │ │ +RRNotifyEvent {ev_event_type = │ │ │ │ +, ev_subtype = │ │ │ │ +RRScreenChangeNotifyEvent {ev_event_type = │ │ │ │ +, ev_mheight = │ │ │ │ +, ev_mwidth = │ │ │ │ +, ev_rotation = │ │ │ │ +, ev_subpixel_order = │ │ │ │ +, ev_size_index = │ │ │ │ +, ev_config_timestamp = │ │ │ │ +, ev_timestamp = │ │ │ │ +ClientMessageEvent {ev_event_type = │ │ │ │ +, ev_data = │ │ │ │ +, ev_message_type = │ │ │ │ +FocusChangeEvent {ev_event_type = │ │ │ │ +ExposeEvent {ev_event_type = │ │ │ │ +PropertyEvent {ev_event_type = │ │ │ │ +, ev_propstate = │ │ │ │ +, ev_atom = │ │ │ │ +SelectionClear {ev_event_type = │ │ │ │ +SelectionRequest {ev_event_type = │ │ │ │ +, ev_property = │ │ │ │ +, ev_target = │ │ │ │ +, ev_selection = │ │ │ │ +, ev_requestor = │ │ │ │ +, ev_owner = │ │ │ │ +CrossingEvent {ev_event_type = │ │ │ │ +True, ev_state = │ │ │ │ +False, ev_state = │ │ │ │ +, ev_focus = │ │ │ │ +, ev_mode = │ │ │ │ +MappingNotifyEvent {ev_event_type = │ │ │ │ +, ev_count = │ │ │ │ +, ev_first_keycode = │ │ │ │ +, ev_request = │ │ │ │ +MapNotifyEvent {ev_event_type = │ │ │ │ +UnmapEvent {ev_event_type = │ │ │ │ +, ev_from_configure = │ │ │ │ +DestroyWindowEvent {ev_event_type = │ │ │ │ +MotionEvent {ev_event_type = │ │ │ │ +ButtonEvent {ev_event_type = │ │ │ │ +, ev_button = │ │ │ │ +KeyEvent {ev_event_type = │ │ │ │ +, ev_same_screen = │ │ │ │ +, ev_keycode = │ │ │ │ +, ev_state = │ │ │ │ +, ev_y_root = │ │ │ │ +, ev_x_root = │ │ │ │ +, ev_time = │ │ │ │ +, ev_subwindow = │ │ │ │ +, ev_root = │ │ │ │ +MapRequestEvent {ev_event_type = │ │ │ │ +ConfigureEvent {ev_event_type = │ │ │ │ +, ev_override_redirect = │ │ │ │ +, ev_event = │ │ │ │ +ConfigureRequestEvent {ev_event_type = │ │ │ │ +, ev_value_mask = │ │ │ │ +, ev_detail = │ │ │ │ +, ev_above = │ │ │ │ +, ev_border_width = │ │ │ │ +, ev_height = │ │ │ │ +, ev_width = │ │ │ │ +, ev_y = │ │ │ │ +, ev_x = │ │ │ │ +, ev_parent = │ │ │ │ +, ev_send_event = │ │ │ │ +, ev_serial = │ │ │ │ +AnyEvent {ev_event_type = │ │ │ │ +, ev_window = │ │ │ │ +, ev_event_display = │ │ │ │ +xGetCommand returned status: │ │ │ │ +xAllocSizeHints │ │ │ │ +X11.Extras.setClientMessageEvent': illegal format │ │ │ │ +createFontSet │ │ │ │ +wcTextPropertyToTextList │ │ │ │ +getTextProperty │ │ │ │ +Error in function getWindowAttributes │ │ │ │ +Error in function queryTree │ │ │ │ +X11.Extras.clientMessage: illegal value │ │ │ │ +Graphics/X11/Xlib/Extras.hsc │ │ │ │ +Graphics.X11.Xlib.Extras │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ErrorEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WMHints │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ClassHint │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SizeHints │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.TextProperty │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WindowAttributes │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WindowChanges │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.AnyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ConfigureRequestEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ConfigureEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MapRequestEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.KeyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ButtonEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MotionEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.DestroyWindowEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.UnmapEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MapNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MappingNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.CrossingEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SelectionRequest │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SelectionClear │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.PropertyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ExposeEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.FocusChangeEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ClientMessageEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRScreenChangeNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRCrtcChangeNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RROutputChangeNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RROutputPropertyNotifyEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ScreenSaverNotifyEvent │ │ │ │ +Graphics.X11.Xlib.Misc.XTextProperty │ │ │ │ +Graphics.X11.Xlib.Misc.XComposeStatus │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -StreamBranch │ │ │ │ -StreamPermParser │ │ │ │ -Text.Parsec.Perm │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Perm.Branch │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Perm.Perm │ │ │ │ -, column │ │ │ │ +fromJust │ │ │ │ +Graphics.X11.Xlib.Misc.XErrorEvent │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +Graphics.X11.Xlib.Misc │ │ │ │ +XErrorEvent │ │ │ │ +XComposeStatus │ │ │ │ +XTextProperty │ │ │ │ +XErrorEvent │ │ │ │ +XComposeStatus │ │ │ │ +XTextProperty │ │ │ │ +'XErrorEvent │ │ │ │ +'XComposeStatus │ │ │ │ +'XTextProperty │ │ │ │ +Error in function rotateBuffers │ │ │ │ +Error in function storeBytes │ │ │ │ +Error in function storeBuffer │ │ │ │ +Error in function getGeometry │ │ │ │ +Error in function queryBestSize │ │ │ │ +Error in function queryBestCursor │ │ │ │ +Error in function queryBestStipple │ │ │ │ +Error in function queryBestTile │ │ │ │ +fetchBytes │ │ │ │ +fetchBuffer │ │ │ │ +Error in function getIconName │ │ │ │ +readBitmapFile: BitmapOpenFailed │ │ │ │ +readBitmapFile: BitmapFileInvalid │ │ │ │ +readBitmapFile: BitmapNoMemory │ │ │ │ +readBitmapFile: BitmapUnknownError │ │ │ │ +'Segment │ │ │ │ +'Rectangle │ │ │ │ +'VisualInfo │ │ │ │ +VisualInfo │ │ │ │ +'SetWindowAttributes │ │ │ │ +'GCValues │ │ │ │ +'Display │ │ │ │ +Graphics.X11.Xlib.Types.Point │ │ │ │ +Graphics.X11.Xlib.Types.Rectangle │ │ │ │ +Graphics.X11.Xlib.Types.Segment │ │ │ │ +Graphics.X11.Xlib.Types.Color │ │ │ │ +color_flags │ │ │ │ +color_blue │ │ │ │ +color_green │ │ │ │ +color_red │ │ │ │ +color_pixel │ │ │ │ +, color_flags = │ │ │ │ +, color_blue = │ │ │ │ +, color_green = │ │ │ │ +, color_red = │ │ │ │ +Color {color_pixel = │ │ │ │ +, seg_y2 = │ │ │ │ +, seg_x2 = │ │ │ │ +, seg_y1 = │ │ │ │ +Segment {seg_x1 = │ │ │ │ +, arc_angle2 = │ │ │ │ +, arc_angle1 = │ │ │ │ +, arc_height = │ │ │ │ +, arc_width = │ │ │ │ +, arc_y = │ │ │ │ +Arc {arc_x = │ │ │ │ +rect_height │ │ │ │ +rect_width │ │ │ │ +, rect_height = │ │ │ │ +, rect_width = │ │ │ │ +, rect_y = │ │ │ │ +Rectangle {rect_x = │ │ │ │ +, pt_y = │ │ │ │ +Point {pt_x = │ │ │ │ +, visualInfo_bitsPerRGB = │ │ │ │ +, visualInfo_colormapSize = │ │ │ │ +, visualInfo_blueMask = │ │ │ │ +, visualInfo_greenMask = │ │ │ │ +, visualInfo_redMask = │ │ │ │ +, visualInfo_class = │ │ │ │ +, visualInfo_depth = │ │ │ │ +, visualInfo_screen = │ │ │ │ +, visualInfo_visualID = │ │ │ │ +VisualInfo {visualInfo_visual = │ │ │ │ +SetWindowAttributes │ │ │ │ +GCValues │ │ │ │ +Display │ │ │ │ +Graphics.X11.Xlib.Types.Image │ │ │ │ +Graphics.X11.Xlib.Types.SetWindowAttributes │ │ │ │ +Graphics.X11.Xlib.Types.GCValues │ │ │ │ +Graphics.X11.Xlib.Types.GC │ │ │ │ +Graphics.X11.Xlib.Types.Visual │ │ │ │ +Graphics.X11.Xlib.Types.Screen │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +Graphics.X11.Xlib.Types.Display │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +Graphics.X11.Xlib.Types │ │ │ │ +GCValues │ │ │ │ +SetWindowAttributes │ │ │ │ +Rectangle │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Color │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Segment │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Arc │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Rectangle │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Point │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.VisualInfo │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Graphics.X11.Xrandr.XRRScreenConfiguration │ │ │ │ +XRRScreenConfiguration │ │ │ │ +, xrr_ss_mheight = │ │ │ │ +, xrr_ss_mwidth = │ │ │ │ +, xrr_ss_height = │ │ │ │ +xrr_ss_width = │ │ │ │ +XRRScreenSize { │ │ │ │ +, xrr_sr_modes = │ │ │ │ +, xrr_sr_outputs = │ │ │ │ +, xrr_sr_crtcs = │ │ │ │ +, xrr_sr_configTimestamp = │ │ │ │ +XRRScreenResources {xrr_sr_timestamp = │ │ │ │ +, xrr_mi_modeFlags = │ │ │ │ +, xrr_mi_name = │ │ │ │ +, xrr_mi_vTotal = │ │ │ │ +, xrr_mi_vSyncEnd = │ │ │ │ +, xrr_mi_vSyncStart = │ │ │ │ +, xrr_mi_hSkew = │ │ │ │ +, xrr_mi_hTotal = │ │ │ │ +, xrr_mi_hSyncEnd = │ │ │ │ +, xrr_mi_hSyncStart = │ │ │ │ +, xrr_mi_dotClock = │ │ │ │ +, xrr_mi_height = │ │ │ │ +, xrr_mi_width = │ │ │ │ +XRRModeInfo {xrr_mi_id = │ │ │ │ +, xrr_oi_modes = │ │ │ │ +, xrr_oi_npreferred = │ │ │ │ +, xrr_oi_clones = │ │ │ │ +, xrr_oi_crtcs = │ │ │ │ +, xrr_oi_subpixel_order = │ │ │ │ +, xrr_oi_connection = │ │ │ │ +, xrr_oi_mm_height = │ │ │ │ +, xrr_oi_mm_width = │ │ │ │ +, xrr_oi_name = │ │ │ │ +, xrr_oi_crtc = │ │ │ │ +XRROutputInfo {xrr_oi_timestamp = │ │ │ │ +, xrr_ci_possible = │ │ │ │ +, xrr_ci_rotations = │ │ │ │ +, xrr_ci_outputs = │ │ │ │ +, xrr_ci_rotation = │ │ │ │ +, xrr_ci_mode = │ │ │ │ +, xrr_ci_height = │ │ │ │ +, xrr_ci_width = │ │ │ │ +, xrr_ci_y = │ │ │ │ +, xrr_ci_x = │ │ │ │ +XRRCrtcInfo {xrr_ci_timestamp = │ │ │ │ +True, xrr_pi_values = │ │ │ │ +False, xrr_pi_values = │ │ │ │ +, xrr_pi_immutable = │ │ │ │ +, xrr_pi_range = │ │ │ │ +XRRPropertyInfo {xrr_pi_pending = │ │ │ │ +, xrr_moninf_automatic = │ │ │ │ +, xrr_moninf_primary = │ │ │ │ +xrr_moninf_name = │ │ │ │ +, xrr_moninf_outputs = │ │ │ │ +, xrr_moninf_mheight = │ │ │ │ +, xrr_moninf_mwidth = │ │ │ │ +, xrr_moninf_height = │ │ │ │ +, xrr_moninf_width = │ │ │ │ +, xrr_moninf_y = │ │ │ │ +xrr_moninf_x = │ │ │ │ +XRRMonitorInfo { │ │ │ │ +XRRScreenConfiguration │ │ │ │ +XRRScreenSize │ │ │ │ +'XRRScreenSize │ │ │ │ +XRRModeInfo │ │ │ │ +'XRRModeInfo │ │ │ │ +XRRScreenResources │ │ │ │ +'XRRScreenResources │ │ │ │ +XRROutputInfo │ │ │ │ +'XRROutputInfo │ │ │ │ +XRRCrtcInfo │ │ │ │ +'XRRCrtcInfo │ │ │ │ +XRRPropertyInfo │ │ │ │ +'XRRPropertyInfo │ │ │ │ +XRRMonitorInfo │ │ │ │ +'XRRMonitorInfo │ │ │ │ +'XRRScreenConfiguration │ │ │ │ +impossible happened: prop format is not in 0,8,16,32 ( │ │ │ │ +invalid format │ │ │ │ +Graphics/X11/Xrandr.hsc │ │ │ │ +Graphics.X11.Xrandr │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRMonitorInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRPropertyInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRCrtcInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRROutputInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRScreenResources │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRModeInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRScreenSize │ │ │ │ +Unknown state in xScreenSaverQueryInfo for XScreenSaverState: │ │ │ │ +Unknown kind in xScreenSaverQueryInfo for XScreenSaverKind: │ │ │ │ +Graphics/X11/XScreenSaver.hsc │ │ │ │ +'XScreenSaverInfo │ │ │ │ +XScreenSaverInfo │ │ │ │ +'ScreenSaverExternal │ │ │ │ +'ScreenSaverInternal │ │ │ │ +'ScreenSaverBlanked │ │ │ │ +XScreenSaverKind │ │ │ │ +'ScreenSaverDisabled │ │ │ │ +'ScreenSaverCycle │ │ │ │ +'ScreenSaverOn │ │ │ │ +'ScreenSaverOff │ │ │ │ +XScreenSaverState │ │ │ │ +Graphics.X11.XScreenSaver │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ +, xssi_event_mask = │ │ │ │ +, xssi_idle = │ │ │ │ +, xssi_til_or_since = │ │ │ │ +, xssi_kind = │ │ │ │ +, xssi_state = │ │ │ │ +XScreenSaverInfo {xssi_window = │ │ │ │ +ScreenSaverExternal │ │ │ │ +ScreenSaverInternal │ │ │ │ +ScreenSaverBlanked │ │ │ │ +ScreenSaverDisabled │ │ │ │ +ScreenSaverCycle │ │ │ │ +ScreenSaverOn │ │ │ │ +ScreenSaverOff │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.XScreenSaverInfo │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverBlanked │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverInternal │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverExternal │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverOff │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverOn │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverCycle │ │ │ │ +X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverDisabled │ │ │ │ System.Posix.Error │ │ │ │ unix-2.8.7.0-inplace │ │ │ │ getSysVar │ │ │ │ emptySignalSet │ │ │ │ addSignal │ │ │ │ inSignalSet │ │ │ │ signalProcessGroup │ │ │ │ @@ -19204,484 +19674,14 @@ │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadInt.Overflow │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadInt.Result │ │ │ │ Data.ByteString.ReadNat │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ Negative exponent │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadNat.Result │ │ │ │ -Error in function │ │ │ │ -Graphics.X11.Types │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -'XineramaScreenInfo │ │ │ │ -XineramaScreenInfo │ │ │ │ -Graphics.X11.Xinerama │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -, xsi_height = │ │ │ │ -, xsi_width = │ │ │ │ -, xsi_y_org = │ │ │ │ -, xsi_x_org = │ │ │ │ -xsi_screen_number = │ │ │ │ -XineramaScreenInfo { │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xinerama.XineramaScreenInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -Graphics.X11.Xlib.Color │ │ │ │ -Error in function parseColor │ │ │ │ -Error in function allocColor │ │ │ │ -Error in function allocNamedColor │ │ │ │ -Error in function lookupColor │ │ │ │ -openDisplay │ │ │ │ -Graphics.X11.Xlib.Display │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -FontSet │ │ │ │ -ev_forced │ │ │ │ -ev_ss_kind │ │ │ │ -ev_ss_state │ │ │ │ -ev_rr_state │ │ │ │ -ev_connection │ │ │ │ -ev_output │ │ │ │ -ev_rr_height │ │ │ │ -ev_rr_width │ │ │ │ -ev_rr_mode │ │ │ │ -ev_subtype │ │ │ │ -ev_mheight │ │ │ │ -ev_mwidth │ │ │ │ -ev_rotation │ │ │ │ -ev_subpixel_order │ │ │ │ -ev_size_index │ │ │ │ -ev_config_timestamp │ │ │ │ -ev_timestamp │ │ │ │ -ev_message_type │ │ │ │ -ev_propstate │ │ │ │ -ev_property │ │ │ │ -ev_target │ │ │ │ -ev_selection │ │ │ │ -ev_requestor │ │ │ │ -ev_owner │ │ │ │ -ev_focus │ │ │ │ -ev_count │ │ │ │ -ev_first_keycode │ │ │ │ -ev_request │ │ │ │ -ev_from_configure │ │ │ │ -ev_button │ │ │ │ -ev_same_screen │ │ │ │ -ev_keycode │ │ │ │ -ev_state │ │ │ │ -ev_y_root │ │ │ │ -ev_x_root │ │ │ │ -ev_subwindow │ │ │ │ -ev_override_redirect │ │ │ │ -ev_event │ │ │ │ -ev_value_mask │ │ │ │ -ev_detail │ │ │ │ -ev_above │ │ │ │ -ev_border_width │ │ │ │ -ev_height │ │ │ │ -ev_width │ │ │ │ -ev_parent │ │ │ │ -ev_window │ │ │ │ -unknown │ │ │ │ -KeyPress │ │ │ │ -KeyRelease │ │ │ │ -ButtonPress │ │ │ │ -ButtonRelease │ │ │ │ -MotionNotify │ │ │ │ -EnterNotify │ │ │ │ -LeaveNotify │ │ │ │ -FocusOut │ │ │ │ -KeymapNotify │ │ │ │ -GraphicsExpose │ │ │ │ -NoExpose │ │ │ │ -VisibilityNotify │ │ │ │ -CreateNotify │ │ │ │ -DestroyNotify │ │ │ │ -UnmapNotify │ │ │ │ -MapNotify │ │ │ │ -MapRequest │ │ │ │ -ReparentNotify │ │ │ │ -ConfigureNotify │ │ │ │ -ConfigureRequest │ │ │ │ -GravityNotify │ │ │ │ -ResizeRequest │ │ │ │ -CirculateNotify │ │ │ │ -CirculateRequest │ │ │ │ -PropertyNotify │ │ │ │ -SelectionClear │ │ │ │ -SelectionRequest │ │ │ │ -SelectionNotify │ │ │ │ -ColormapNotify │ │ │ │ -ClientMessage │ │ │ │ -MappingNotify │ │ │ │ -LASTEvent │ │ │ │ -ScreenSaverNotify │ │ │ │ -ScreenSaverNotifyEvent {ev_event_type = │ │ │ │ -True, ev_time = │ │ │ │ -False, ev_time = │ │ │ │ -, ev_forced = │ │ │ │ -, ev_ss_kind = │ │ │ │ -, ev_ss_state = │ │ │ │ -RROutputPropertyNotifyEvent {ev_event_type = │ │ │ │ -, ev_rr_state = │ │ │ │ -RROutputChangeNotifyEvent {ev_event_type = │ │ │ │ -, ev_connection = │ │ │ │ -, ev_output = │ │ │ │ -RRCrtcChangeNotifyEvent {ev_event_type = │ │ │ │ -, ev_rr_height = │ │ │ │ -, ev_rr_width = │ │ │ │ -, ev_rr_mode = │ │ │ │ -, ev_crtc = │ │ │ │ -RRNotifyEvent {ev_event_type = │ │ │ │ -, ev_subtype = │ │ │ │ -RRScreenChangeNotifyEvent {ev_event_type = │ │ │ │ -, ev_mheight = │ │ │ │ -, ev_mwidth = │ │ │ │ -, ev_rotation = │ │ │ │ -, ev_subpixel_order = │ │ │ │ -, ev_size_index = │ │ │ │ -, ev_config_timestamp = │ │ │ │ -, ev_timestamp = │ │ │ │ -ClientMessageEvent {ev_event_type = │ │ │ │ -, ev_data = │ │ │ │ -, ev_message_type = │ │ │ │ -FocusChangeEvent {ev_event_type = │ │ │ │ -ExposeEvent {ev_event_type = │ │ │ │ -PropertyEvent {ev_event_type = │ │ │ │ -, ev_propstate = │ │ │ │ -, ev_atom = │ │ │ │ -SelectionClear {ev_event_type = │ │ │ │ -SelectionRequest {ev_event_type = │ │ │ │ -, ev_property = │ │ │ │ -, ev_target = │ │ │ │ -, ev_selection = │ │ │ │ -, ev_requestor = │ │ │ │ -, ev_owner = │ │ │ │ -CrossingEvent {ev_event_type = │ │ │ │ -True, ev_state = │ │ │ │ -False, ev_state = │ │ │ │ -, ev_focus = │ │ │ │ -, ev_mode = │ │ │ │ -MappingNotifyEvent {ev_event_type = │ │ │ │ -, ev_count = │ │ │ │ -, ev_first_keycode = │ │ │ │ -, ev_request = │ │ │ │ -MapNotifyEvent {ev_event_type = │ │ │ │ -UnmapEvent {ev_event_type = │ │ │ │ -, ev_from_configure = │ │ │ │ -DestroyWindowEvent {ev_event_type = │ │ │ │ -MotionEvent {ev_event_type = │ │ │ │ -ButtonEvent {ev_event_type = │ │ │ │ -, ev_button = │ │ │ │ -KeyEvent {ev_event_type = │ │ │ │ -, ev_same_screen = │ │ │ │ -, ev_keycode = │ │ │ │ -, ev_state = │ │ │ │ -, ev_y_root = │ │ │ │ -, ev_x_root = │ │ │ │ -, ev_time = │ │ │ │ -, ev_subwindow = │ │ │ │ -, ev_root = │ │ │ │ -MapRequestEvent {ev_event_type = │ │ │ │ -ConfigureEvent {ev_event_type = │ │ │ │ -, ev_override_redirect = │ │ │ │ -, ev_event = │ │ │ │ -ConfigureRequestEvent {ev_event_type = │ │ │ │ -, ev_value_mask = │ │ │ │ -, ev_detail = │ │ │ │ -, ev_above = │ │ │ │ -, ev_border_width = │ │ │ │ -, ev_height = │ │ │ │ -, ev_width = │ │ │ │ -, ev_y = │ │ │ │ -, ev_x = │ │ │ │ -, ev_parent = │ │ │ │ -, ev_send_event = │ │ │ │ -, ev_serial = │ │ │ │ -AnyEvent {ev_event_type = │ │ │ │ -, ev_window = │ │ │ │ -, ev_event_display = │ │ │ │ -xGetCommand returned status: │ │ │ │ -xAllocSizeHints │ │ │ │ -X11.Extras.setClientMessageEvent': illegal format │ │ │ │ -createFontSet │ │ │ │ -wcTextPropertyToTextList │ │ │ │ -getTextProperty │ │ │ │ -Error in function getWindowAttributes │ │ │ │ -Error in function queryTree │ │ │ │ -X11.Extras.clientMessage: illegal value │ │ │ │ -Graphics/X11/Xlib/Extras.hsc │ │ │ │ -Graphics.X11.Xlib.Extras │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ErrorEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WMHints │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ClassHint │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SizeHints │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.TextProperty │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WindowAttributes │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.WindowChanges │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.AnyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ConfigureRequestEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ConfigureEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MapRequestEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.KeyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ButtonEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MotionEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.DestroyWindowEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.UnmapEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MapNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.MappingNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.CrossingEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SelectionRequest │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.SelectionClear │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.PropertyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ExposeEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.FocusChangeEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ClientMessageEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRScreenChangeNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RRCrtcChangeNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RROutputChangeNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.RROutputPropertyNotifyEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Extras.ScreenSaverNotifyEvent │ │ │ │ -Graphics.X11.Xlib.Misc.XTextProperty │ │ │ │ -Graphics.X11.Xlib.Misc.XComposeStatus │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Graphics.X11.Xlib.Misc.XErrorEvent │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -Graphics.X11.Xlib.Misc │ │ │ │ -XErrorEvent │ │ │ │ -XComposeStatus │ │ │ │ -XTextProperty │ │ │ │ -XErrorEvent │ │ │ │ -XComposeStatus │ │ │ │ -XTextProperty │ │ │ │ -'XErrorEvent │ │ │ │ -'XComposeStatus │ │ │ │ -'XTextProperty │ │ │ │ -Error in function rotateBuffers │ │ │ │ -Error in function storeBytes │ │ │ │ -Error in function storeBuffer │ │ │ │ -Error in function getGeometry │ │ │ │ -Error in function queryBestSize │ │ │ │ -Error in function queryBestCursor │ │ │ │ -Error in function queryBestStipple │ │ │ │ -Error in function queryBestTile │ │ │ │ -fetchBytes │ │ │ │ -fetchBuffer │ │ │ │ -Error in function getIconName │ │ │ │ -readBitmapFile: BitmapOpenFailed │ │ │ │ -readBitmapFile: BitmapFileInvalid │ │ │ │ -readBitmapFile: BitmapNoMemory │ │ │ │ -readBitmapFile: BitmapUnknownError │ │ │ │ -'Segment │ │ │ │ -'Rectangle │ │ │ │ -'VisualInfo │ │ │ │ -VisualInfo │ │ │ │ -'SetWindowAttributes │ │ │ │ -'GCValues │ │ │ │ -'Display │ │ │ │ -Graphics.X11.Xlib.Types.Point │ │ │ │ -Graphics.X11.Xlib.Types.Rectangle │ │ │ │ -Graphics.X11.Xlib.Types.Segment │ │ │ │ -Graphics.X11.Xlib.Types.Color │ │ │ │ -color_flags │ │ │ │ -color_blue │ │ │ │ -color_green │ │ │ │ -color_red │ │ │ │ -color_pixel │ │ │ │ -, color_flags = │ │ │ │ -, color_blue = │ │ │ │ -, color_green = │ │ │ │ -, color_red = │ │ │ │ -Color {color_pixel = │ │ │ │ -, seg_y2 = │ │ │ │ -, seg_x2 = │ │ │ │ -, seg_y1 = │ │ │ │ -Segment {seg_x1 = │ │ │ │ -, arc_angle2 = │ │ │ │ -, arc_angle1 = │ │ │ │ -, arc_height = │ │ │ │ -, arc_width = │ │ │ │ -, arc_y = │ │ │ │ -Arc {arc_x = │ │ │ │ -rect_height │ │ │ │ -rect_width │ │ │ │ -, rect_height = │ │ │ │ -, rect_width = │ │ │ │ -, rect_y = │ │ │ │ -Rectangle {rect_x = │ │ │ │ -, pt_y = │ │ │ │ -Point {pt_x = │ │ │ │ -, visualInfo_bitsPerRGB = │ │ │ │ -, visualInfo_colormapSize = │ │ │ │ -, visualInfo_blueMask = │ │ │ │ -, visualInfo_greenMask = │ │ │ │ -, visualInfo_redMask = │ │ │ │ -, visualInfo_class = │ │ │ │ -, visualInfo_depth = │ │ │ │ -, visualInfo_screen = │ │ │ │ -, visualInfo_visualID = │ │ │ │ -VisualInfo {visualInfo_visual = │ │ │ │ -SetWindowAttributes │ │ │ │ -GCValues │ │ │ │ -Display │ │ │ │ -Graphics.X11.Xlib.Types.Image │ │ │ │ -Graphics.X11.Xlib.Types.SetWindowAttributes │ │ │ │ -Graphics.X11.Xlib.Types.GCValues │ │ │ │ -Graphics.X11.Xlib.Types.GC │ │ │ │ -Graphics.X11.Xlib.Types.Visual │ │ │ │ -Graphics.X11.Xlib.Types.Screen │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Graphics.X11.Xlib.Types.Display │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -Graphics.X11.Xlib.Types │ │ │ │ -GCValues │ │ │ │ -SetWindowAttributes │ │ │ │ -Rectangle │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Color │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Segment │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Arc │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Rectangle │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.Point │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xlib.Types.VisualInfo │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Graphics.X11.Xrandr.XRRScreenConfiguration │ │ │ │ -XRRScreenConfiguration │ │ │ │ -, xrr_ss_mheight = │ │ │ │ -, xrr_ss_mwidth = │ │ │ │ -, xrr_ss_height = │ │ │ │ -xrr_ss_width = │ │ │ │ -XRRScreenSize { │ │ │ │ -, xrr_sr_modes = │ │ │ │ -, xrr_sr_outputs = │ │ │ │ -, xrr_sr_crtcs = │ │ │ │ -, xrr_sr_configTimestamp = │ │ │ │ -XRRScreenResources {xrr_sr_timestamp = │ │ │ │ -, xrr_mi_modeFlags = │ │ │ │ -, xrr_mi_name = │ │ │ │ -, xrr_mi_vTotal = │ │ │ │ -, xrr_mi_vSyncEnd = │ │ │ │ -, xrr_mi_vSyncStart = │ │ │ │ -, xrr_mi_hSkew = │ │ │ │ -, xrr_mi_hTotal = │ │ │ │ -, xrr_mi_hSyncEnd = │ │ │ │ -, xrr_mi_hSyncStart = │ │ │ │ -, xrr_mi_dotClock = │ │ │ │ -, xrr_mi_height = │ │ │ │ -, xrr_mi_width = │ │ │ │ -XRRModeInfo {xrr_mi_id = │ │ │ │ -, xrr_oi_modes = │ │ │ │ -, xrr_oi_npreferred = │ │ │ │ -, xrr_oi_clones = │ │ │ │ -, xrr_oi_crtcs = │ │ │ │ -, xrr_oi_subpixel_order = │ │ │ │ -, xrr_oi_connection = │ │ │ │ -, xrr_oi_mm_height = │ │ │ │ -, xrr_oi_mm_width = │ │ │ │ -, xrr_oi_name = │ │ │ │ -, xrr_oi_crtc = │ │ │ │ -XRROutputInfo {xrr_oi_timestamp = │ │ │ │ -, xrr_ci_possible = │ │ │ │ -, xrr_ci_rotations = │ │ │ │ -, xrr_ci_outputs = │ │ │ │ -, xrr_ci_rotation = │ │ │ │ -, xrr_ci_mode = │ │ │ │ -, xrr_ci_height = │ │ │ │ -, xrr_ci_width = │ │ │ │ -, xrr_ci_y = │ │ │ │ -, xrr_ci_x = │ │ │ │ -XRRCrtcInfo {xrr_ci_timestamp = │ │ │ │ -True, xrr_pi_values = │ │ │ │ -False, xrr_pi_values = │ │ │ │ -, xrr_pi_immutable = │ │ │ │ -, xrr_pi_range = │ │ │ │ -XRRPropertyInfo {xrr_pi_pending = │ │ │ │ -, xrr_moninf_automatic = │ │ │ │ -, xrr_moninf_primary = │ │ │ │ -xrr_moninf_name = │ │ │ │ -, xrr_moninf_outputs = │ │ │ │ -, xrr_moninf_mheight = │ │ │ │ -, xrr_moninf_mwidth = │ │ │ │ -, xrr_moninf_height = │ │ │ │ -, xrr_moninf_width = │ │ │ │ -, xrr_moninf_y = │ │ │ │ -xrr_moninf_x = │ │ │ │ -XRRMonitorInfo { │ │ │ │ -XRRScreenConfiguration │ │ │ │ -XRRScreenSize │ │ │ │ -'XRRScreenSize │ │ │ │ -XRRModeInfo │ │ │ │ -'XRRModeInfo │ │ │ │ -XRRScreenResources │ │ │ │ -'XRRScreenResources │ │ │ │ -XRROutputInfo │ │ │ │ -'XRROutputInfo │ │ │ │ -XRRCrtcInfo │ │ │ │ -'XRRCrtcInfo │ │ │ │ -XRRPropertyInfo │ │ │ │ -'XRRPropertyInfo │ │ │ │ -XRRMonitorInfo │ │ │ │ -'XRRMonitorInfo │ │ │ │ -'XRRScreenConfiguration │ │ │ │ -impossible happened: prop format is not in 0,8,16,32 ( │ │ │ │ -invalid format │ │ │ │ -Graphics/X11/Xrandr.hsc │ │ │ │ -Graphics.X11.Xrandr │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRMonitorInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRPropertyInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRCrtcInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRROutputInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRScreenResources │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRModeInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.Xrandr.XRRScreenSize │ │ │ │ -Unknown state in xScreenSaverQueryInfo for XScreenSaverState: │ │ │ │ -Unknown kind in xScreenSaverQueryInfo for XScreenSaverKind: │ │ │ │ -Graphics/X11/XScreenSaver.hsc │ │ │ │ -'XScreenSaverInfo │ │ │ │ -XScreenSaverInfo │ │ │ │ -'ScreenSaverExternal │ │ │ │ -'ScreenSaverInternal │ │ │ │ -'ScreenSaverBlanked │ │ │ │ -XScreenSaverKind │ │ │ │ -'ScreenSaverDisabled │ │ │ │ -'ScreenSaverCycle │ │ │ │ -'ScreenSaverOn │ │ │ │ -'ScreenSaverOff │ │ │ │ -XScreenSaverState │ │ │ │ -Graphics.X11.XScreenSaver │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE │ │ │ │ -, xssi_event_mask = │ │ │ │ -, xssi_idle = │ │ │ │ -, xssi_til_or_since = │ │ │ │ -, xssi_kind = │ │ │ │ -, xssi_state = │ │ │ │ -XScreenSaverInfo {xssi_window = │ │ │ │ -ScreenSaverExternal │ │ │ │ -ScreenSaverInternal │ │ │ │ -ScreenSaverBlanked │ │ │ │ -ScreenSaverDisabled │ │ │ │ -ScreenSaverCycle │ │ │ │ -ScreenSaverOn │ │ │ │ -ScreenSaverOff │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.XScreenSaverInfo │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverBlanked │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverInternal │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverExternal │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverOff │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverOn │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverCycle │ │ │ │ -X11-1.10.3-CGFVEKJzPn39HHRSEOl7bE:Graphics.X11.XScreenSaver.ScreenSaverDisabled │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -927,263 +927,263 @@ │ │ │ │ 0x0000fd54 69726f5f 72656769 6f6e5f65 7175616c iro_region_equal │ │ │ │ 0x0000fd64 00636169 726f5f72 6567696f 6e5f7472 .cairo_region_tr │ │ │ │ 0x0000fd74 616e736c 61746500 63616972 6f5f7265 anslate.cairo_re │ │ │ │ 0x0000fd84 67696f6e 5f637265 6174655f 72656374 gion_create_rect │ │ │ │ 0x0000fd94 616e676c 65730067 6574656e 74726f70 angles.getentrop │ │ │ │ 0x0000fda4 7900474c 4942435f 322e3235 00676574 y.GLIBC_2.25.get │ │ │ │ 0x0000fdb4 65756964 00726561 6c706174 68006368 euid.realpath.ch │ │ │ │ - 0x0000fdc4 6f776e00 66646174 6173796e 63006673 own.fdatasync.fs │ │ │ │ - 0x0000fdd4 796e6300 756e616d 65007369 6769736d ync.uname.sigism │ │ │ │ - 0x0000fde4 656d6265 72007369 6766696c 6c736574 ember.sigfillset │ │ │ │ - 0x0000fdf4 00736c65 65700073 69676465 6c736574 .sleep.sigdelset │ │ │ │ - 0x0000fe04 00616c61 726d0073 69677375 7370656e .alarm.sigsuspen │ │ │ │ - 0x0000fe14 64007369 6770656e 64696e67 00676574 d.sigpending.get │ │ │ │ - 0x0000fe24 67726e61 6d5f7200 67657467 72676964 grnam_r.getgrgid │ │ │ │ - 0x0000fe34 5f720067 65747077 6e616d5f 72006765 _r.getpwnam_r.ge │ │ │ │ - 0x0000fe44 7467726f 75707300 73657467 726f7570 tgroups.setgroup │ │ │ │ - 0x0000fe54 73006765 74656769 64007365 74656769 s.getegid.setegi │ │ │ │ - 0x0000fe64 64006765 74707765 6e740073 65746575 d.getpwent.seteu │ │ │ │ - 0x0000fe74 69640065 6e646772 656e7400 73657467 id.endgrent.setg │ │ │ │ - 0x0000fe84 72656e74 00656e64 7077656e 74006765 rent.endpwent.ge │ │ │ │ - 0x0000fe94 74677265 6e740073 65747077 656e7400 tgrent.setpwent. │ │ │ │ - 0x0000fea4 6765746c 6f67696e 006f7065 6e646972 getlogin.opendir │ │ │ │ - 0x0000feb4 006d6b64 69720072 6d646972 00676574 .mkdir.rmdir.get │ │ │ │ - 0x0000fec4 63776400 7472756e 63617465 36340072 cwd.truncate64.r │ │ │ │ - 0x0000fed4 656e616d 65007379 6d6c696e 6b006c69 ename.symlink.li │ │ │ │ - 0x0000fee4 6e6b006c 63686f77 6e007265 61646c69 nk.lchown.readli │ │ │ │ - 0x0000fef4 6e6b0075 6e6c696e 6b006163 63657373 nk.unlink.access │ │ │ │ - 0x0000ff04 0063686d 6f640070 61746863 6f6e6600 .chmod.pathconf. │ │ │ │ - 0x0000ff14 756e7365 74656e76 00636c65 6172656e unsetenv.clearen │ │ │ │ - 0x0000ff24 76007365 74656e76 00707574 656e7600 v.setenv.putenv. │ │ │ │ - 0x0000ff34 65786563 76006578 65637665 00676574 execv.execve.get │ │ │ │ - 0x0000ff44 656e7600 66646f70 656e6469 7200636c env.fdopendir.cl │ │ │ │ - 0x0000ff54 6f736564 69720074 656c6c64 69720073 osedir.telldir.s │ │ │ │ - 0x0000ff64 65656b64 69720066 63686469 72007265 eekdir.fchdir.re │ │ │ │ - 0x0000ff74 77696e64 64697200 73746174 7800474c winddir.statx.GL │ │ │ │ - 0x0000ff84 4942435f 322e3238 00666368 6f776e00 IBC_2.28.fchown. │ │ │ │ - 0x0000ff94 6663686d 6f640066 70617468 636f6e66 fchmod.fpathconf │ │ │ │ - 0x0000ffa4 006f7065 6e617436 34007469 6d657300 .openat64.times. │ │ │ │ - 0x0000ffb4 73657470 72696f72 69747900 6e696365 setpriority.nice │ │ │ │ - 0x0000ffc4 00676574 7072696f 72697479 00676574 .getpriority.get │ │ │ │ - 0x0000ffd4 70677270 00676574 70706964 00726561 pgrp.getppid.rea │ │ │ │ - 0x0000ffe4 64646972 36340074 7a736574 00726561 ddir64.tzset.rea │ │ │ │ - 0x0000fff4 6c6c6f63 0058696e 6572616d 61497341 lloc.XineramaIsA │ │ │ │ - 0x00010004 63746976 65005869 6e657261 6d615175 ctive.XineramaQu │ │ │ │ - 0x00010014 65727956 65727369 6f6e0058 696e6572 eryVersion.Xiner │ │ │ │ - 0x00010024 616d6151 75657279 45787465 6e73696f amaQueryExtensio │ │ │ │ - 0x00010034 6e005869 6e657261 6d615175 65727953 n.XineramaQueryS │ │ │ │ - 0x00010044 63726565 6e730058 4c6f6f6b 7570436f creens.XLookupCo │ │ │ │ - 0x00010054 6c6f7200 58416c6c 6f634e61 6d656443 lor.XAllocNamedC │ │ │ │ - 0x00010064 6f6c6f72 0058416c 6c6f6343 6f6c6f72 olor.XAllocColor │ │ │ │ - 0x00010074 00585061 72736543 6f6c6f72 00585374 .XParseColor.XSt │ │ │ │ - 0x00010084 6f726543 6f6c6f72 00585175 65727943 oreColor.XQueryC │ │ │ │ - 0x00010094 6f6c6f72 00584672 6565436f 6c6f726d olor.XFreeColorm │ │ │ │ - 0x000100a4 61700058 43726561 7465436f 6c6f726d ap.XCreateColorm │ │ │ │ - 0x000100b4 61700058 436f7079 436f6c6f 726d6170 ap.XCopyColormap │ │ │ │ - 0x000100c4 416e6446 72656500 58556e69 6e737461 AndFree.XUninsta │ │ │ │ - 0x000100d4 6c6c436f 6c6f726d 61700058 496e7374 llColormap.XInst │ │ │ │ - 0x000100e4 616c6c43 6f6c6f72 6d617000 58517565 allColormap.XQue │ │ │ │ - 0x000100f4 7279436f 6c6f7273 00584672 6565436f ryColors.XFreeCo │ │ │ │ - 0x00010104 6c6f7273 0058416c 6c506c61 6e657300 lors.XAllPlanes. │ │ │ │ - 0x00010114 58576869 74655069 78656c00 58446566 XWhitePixel.XDef │ │ │ │ - 0x00010124 61756c74 47430058 44656661 756c7444 aultGC.XDefaultD │ │ │ │ - 0x00010134 65707468 00584469 73706c61 79486569 epth.XDisplayHei │ │ │ │ - 0x00010144 67687400 58446973 706c6179 48656967 ght.XDisplayHeig │ │ │ │ - 0x00010154 68744d4d 00584469 73706c61 79576964 htMM.XDisplayWid │ │ │ │ - 0x00010164 74680058 44697370 6c617957 69647468 th.XDisplayWidth │ │ │ │ - 0x00010174 4d4d0058 4d617852 65717565 73745369 MM.XMaxRequestSi │ │ │ │ - 0x00010184 7a650058 44697370 6c61794d 6f74696f ze.XDisplayMotio │ │ │ │ - 0x00010194 6e427566 66657253 697a6500 58496d61 nBufferSize.XIma │ │ │ │ - 0x000101a4 67654279 74654f72 64657200 5850726f geByteOrder.XPro │ │ │ │ - 0x000101b4 746f636f 6c526576 6973696f 6e005850 tocolRevision.XP │ │ │ │ - 0x000101c4 726f746f 636f6c56 65727369 6f6e0058 rotocolVersion.X │ │ │ │ - 0x000101d4 53637265 656e436f 756e7400 58446566 ScreenCount.XDef │ │ │ │ - 0x000101e4 61756c74 56697375 616c0058 44697370 aultVisual.XDisp │ │ │ │ - 0x000101f4 6c617943 656c6c73 00584469 73706c61 layCells.XDispla │ │ │ │ - 0x00010204 79506c61 6e657300 58536372 65656e4f yPlanes.XScreenO │ │ │ │ - 0x00010214 66446973 706c6179 0058514c 656e6774 fDisplay.XQLengt │ │ │ │ - 0x00010224 6800584e 6f4f7000 58536572 76657256 h.XNoOp.XServerV │ │ │ │ - 0x00010234 656e646f 72005844 6973706c 61795374 endor.XDisplaySt │ │ │ │ - 0x00010244 72696e67 00585363 7265656e 5265736f ring.XScreenReso │ │ │ │ - 0x00010254 75726365 53747269 6e670058 5265736f urceString.XReso │ │ │ │ - 0x00010264 75726365 4d616e61 67657253 7472696e urceManagerStrin │ │ │ │ - 0x00010274 6700584f 70656e44 6973706c 61790058 g.XOpenDisplay.X │ │ │ │ - 0x00010284 436f6e66 69677572 6557696e 646f7700 ConfigureWindow. │ │ │ │ - 0x00010294 58477261 62536572 76657200 58556e67 XGrabServer.XUng │ │ │ │ - 0x000102a4 72616253 65727665 72005847 65745465 rabServer.XGetTe │ │ │ │ - 0x000102b4 78745072 6f706572 74790058 77635465 xtProperty.XwcTe │ │ │ │ - 0x000102c4 78745072 6f706572 7479546f 54657874 xtPropertyToText │ │ │ │ - 0x000102d4 4c697374 00587763 46726565 53747269 List.XwcFreeStri │ │ │ │ - 0x000102e4 6e674c69 73740058 43726561 7465466f ngList.XCreateFo │ │ │ │ - 0x000102f4 6e745365 74005846 72656553 7472696e ntSet.XFreeStrin │ │ │ │ - 0x00010304 674c6973 74005877 63546578 74457874 gList.XwcTextExt │ │ │ │ - 0x00010314 656e7473 00584665 7463684e 616d6500 ents.XFetchName. │ │ │ │ - 0x00010324 58476574 5472616e 7369656e 74466f72 XGetTransientFor │ │ │ │ - 0x00010334 48696e74 00585265 66726573 684b6579 Hint.XRefreshKey │ │ │ │ - 0x00010344 626f6172 644d6170 70696e67 00584465 boardMapping.XDe │ │ │ │ - 0x00010354 6c657465 50726f70 65727479 00584765 leteProperty.XGe │ │ │ │ - 0x00010364 74436c61 73734869 6e740058 53657443 tClassHint.XSetC │ │ │ │ - 0x00010374 6c617373 48696e74 00584765 74574d48 lassHint.XGetWMH │ │ │ │ - 0x00010384 696e7473 0058416c 6c6f6357 4d48696e ints.XAllocWMHin │ │ │ │ - 0x00010394 74730058 53657457 4d48696e 74730058 ts.XSetWMHints.X │ │ │ │ - 0x000103a4 47657443 6f6d6d61 6e640058 47657457 GetCommand.XGetW │ │ │ │ - 0x000103b4 696e646f 77417474 72696275 74657300 indowAttributes. │ │ │ │ - 0x000103c4 58416c6c 6f635369 7a654869 6e747300 XAllocSizeHints. │ │ │ │ - 0x000103d4 58536574 574d4e6f 726d616c 48696e74 XSetWMNormalHint │ │ │ │ - 0x000103e4 73005847 6574574d 4e6f726d 616c4869 s.XGetWMNormalHi │ │ │ │ - 0x000103f4 6e747300 58776344 72617753 7472696e nts.XwcDrawStrin │ │ │ │ - 0x00010404 67005877 63447261 77496d61 67655374 g.XwcDrawImageSt │ │ │ │ - 0x00010414 72696e67 00587763 54657874 45736361 ring.XwcTextEsca │ │ │ │ - 0x00010424 70656d65 6e740058 46726565 4d6f6469 pement.XFreeModi │ │ │ │ - 0x00010434 66696572 6d617000 58476574 4d6f6469 fiermap.XGetModi │ │ │ │ - 0x00010444 66696572 4d617070 696e6700 584d6170 fierMapping.XMap │ │ │ │ - 0x00010454 52616973 65640058 53657445 72726f72 Raised.XSetError │ │ │ │ - 0x00010464 48616e64 6c657200 58436f6e 76657274 Handler.XConvert │ │ │ │ - 0x00010474 53656c65 6374696f 6e005847 65745365 Selection.XGetSe │ │ │ │ - 0x00010484 6c656374 696f6e4f 776e6572 00585365 lectionOwner.XSe │ │ │ │ - 0x00010494 7453656c 65637469 6f6e4f77 6e657200 tSelectionOwner. │ │ │ │ - 0x000104a4 58436861 6e676550 726f7065 72747900 XChangeProperty. │ │ │ │ - 0x000104b4 58476574 574d5072 6f746f63 6f6c7300 XGetWMProtocols. │ │ │ │ - 0x000104c4 58467265 65466f6e 74536574 00584368 XFreeFontSet.XCh │ │ │ │ - 0x000104d4 616e6765 57696e64 6f774174 74726962 angeWindowAttrib │ │ │ │ - 0x000104e4 75746573 00585175 65727954 72656500 utes.XQueryTree. │ │ │ │ - 0x000104f4 584b696c 6c436c69 656e7400 58476574 XKillClient.XGet │ │ │ │ - 0x00010504 496e7075 74466f63 75730058 51756572 InputFocus.XQuer │ │ │ │ - 0x00010514 79506f69 6e746572 00584469 73706c61 yPointer.XDispla │ │ │ │ - 0x00010524 794e616d 65005847 656f6d65 74727900 yName.XGeometry. │ │ │ │ - 0x00010534 58536574 4c6f6361 6c654d6f 64696669 XSetLocaleModifi │ │ │ │ - 0x00010544 65727300 584d6174 63685669 7375616c ers.XMatchVisual │ │ │ │ - 0x00010554 496e666f 00585265 61644269 746d6170 Info.XReadBitmap │ │ │ │ - 0x00010564 46696c65 00584b65 7973796d 546f5374 File.XKeysymToSt │ │ │ │ - 0x00010574 72696e67 00584765 7449636f 6e4e616d ring.XGetIconNam │ │ │ │ - 0x00010584 65005846 65746368 42756666 65720058 e.XFetchBuffer.X │ │ │ │ - 0x00010594 46657463 68427974 65730058 51756572 FetchBytes.XQuer │ │ │ │ - 0x000105a4 79426573 7454696c 65005851 75657279 yBestTile.XQuery │ │ │ │ - 0x000105b4 42657374 53746970 706c6500 58517565 BestStipple.XQue │ │ │ │ - 0x000105c4 72794265 73744375 72736f72 00585175 ryBestCursor.XQu │ │ │ │ - 0x000105d4 65727942 65737453 697a6500 58446973 eryBestSize.XDis │ │ │ │ - 0x000105e4 706c6179 4b657963 6f646573 00584765 playKeycodes.XGe │ │ │ │ - 0x000105f4 74506f69 6e746572 436f6e74 726f6c00 tPointerControl. │ │ │ │ - 0x00010604 58476574 53637265 656e5361 76657200 XGetScreenSaver. │ │ │ │ - 0x00010614 58476574 47656f6d 65747279 00584472 XGetGeometry.XDr │ │ │ │ - 0x00010624 61775374 72696e67 00584472 6177496d awString.XDrawIm │ │ │ │ - 0x00010634 61676553 7472696e 67005853 746f7265 ageString.XStore │ │ │ │ - 0x00010644 42756666 65720058 53746f72 65427974 Buffer.XStoreByt │ │ │ │ - 0x00010654 65730058 4c6f6f6b 75705374 72696e67 es.XLookupString │ │ │ │ - 0x00010664 00584372 65617465 5069786d 61704375 .XCreatePixmapCu │ │ │ │ - 0x00010674 72736f72 00584372 65617465 476c7970 rsor.XCreateGlyp │ │ │ │ - 0x00010684 68437572 736f7200 58526563 6f6c6f72 hCursor.XRecolor │ │ │ │ - 0x00010694 43757273 6f720058 526f7461 74654275 Cursor.XRotateBu │ │ │ │ - 0x000106a4 66666572 73005846 696c6c41 72630058 ffers.XFillArc.X │ │ │ │ - 0x000106b4 46696c6c 52656374 616e676c 65005844 FillRectangle.XD │ │ │ │ - 0x000106c4 72617741 72630058 44726177 52656374 rawArc.XDrawRect │ │ │ │ - 0x000106d4 616e676c 65005844 7261774c 696e6500 angle.XDrawLine. │ │ │ │ - 0x000106e4 58447261 77506f69 6e740058 46726565 XDrawPoint.XFree │ │ │ │ - 0x000106f4 43757273 6f720058 43726561 7465466f Cursor.XCreateFo │ │ │ │ - 0x00010704 6e744375 72736f72 0058556e 64656669 ntCursor.XUndefi │ │ │ │ - 0x00010714 6e654375 72736f72 00584465 66696e65 neCursor.XDefine │ │ │ │ - 0x00010724 43757273 6f720058 53657449 636f6e4e Cursor.XSetIconN │ │ │ │ - 0x00010734 616d6500 58537472 696e6754 6f4b6579 ame.XStringToKey │ │ │ │ - 0x00010744 73796d00 584b6579 636f6465 546f4b65 sym.XKeycodeToKe │ │ │ │ - 0x00010754 7973796d 00584c6f 6f6b7570 4b657973 ysym.XLookupKeys │ │ │ │ - 0x00010764 796d0058 4269746d 61705061 64005842 ym.XBitmapPad.XB │ │ │ │ - 0x00010774 69746d61 70556e69 74005842 69746d61 itmapUnit.XBitma │ │ │ │ - 0x00010784 70426974 4f726465 72005855 6e6c6f63 pBitOrder.XUnloc │ │ │ │ - 0x00010794 6b446973 706c6179 00584c6f 636b4469 kDisplay.XLockDi │ │ │ │ - 0x000107a4 73706c61 79005856 69737561 6c494446 splay.XVisualIDF │ │ │ │ - 0x000107b4 726f6d56 69737561 6c005857 61727050 romVisual.XWarpP │ │ │ │ - 0x000107c4 6f696e74 65720058 466f7263 65536372 ointer.XForceScr │ │ │ │ - 0x000107d4 65656e53 61766572 00585265 73657453 eenSaver.XResetS │ │ │ │ - 0x000107e4 63726565 6e536176 65720058 41637469 creenSaver.XActi │ │ │ │ - 0x000107f4 76617465 53637265 656e5361 76657200 vateScreenSaver. │ │ │ │ - 0x00010804 58536574 53637265 656e5361 76657200 XSetScreenSaver. │ │ │ │ - 0x00010814 58537570 706f7274 734c6f63 616c6500 XSupportsLocale. │ │ │ │ - 0x00010824 58556e67 7261624b 6579626f 61726400 XUngrabKeyboard. │ │ │ │ - 0x00010834 58477261 624b6579 626f6172 64005855 XGrabKeyboard.XU │ │ │ │ - 0x00010844 6e677261 624b6579 00584772 61624b65 ngrabKey.XGrabKe │ │ │ │ - 0x00010854 79005855 6e677261 62506f69 6e746572 y.XUngrabPointer │ │ │ │ - 0x00010864 00584772 6162506f 696e7465 72005855 .XGrabPointer.XU │ │ │ │ - 0x00010874 6e677261 62427574 746f6e00 58477261 ngrabButton.XGra │ │ │ │ - 0x00010884 62427574 746f6e00 58536574 496e7075 bButton.XSetInpu │ │ │ │ - 0x00010894 74466f63 75730058 4c617374 4b6e6f77 tFocus.XLastKnow │ │ │ │ - 0x000108a4 6e526571 75657374 50726f63 65737365 nRequestProcesse │ │ │ │ - 0x000108b4 64005853 6574436c 6f736544 6f776e4d d.XSetCloseDownM │ │ │ │ - 0x000108c4 6f646500 5842656c 6c005841 75746f52 ode.XBell.XAutoR │ │ │ │ - 0x000108d4 65706561 744f6e00 58417574 6f526570 epeatOn.XAutoRep │ │ │ │ - 0x000108e4 6561744f 66660058 726d496e 69746961 eatOff.XrmInitia │ │ │ │ - 0x000108f4 6c697a65 00584765 74566973 75616c49 lize.XGetVisualI │ │ │ │ - 0x00010904 6e666f00 58536574 574d5072 6f746f63 nfo.XSetWMProtoc │ │ │ │ - 0x00010914 6f6c7300 58447261 77536567 6d656e74 ols.XDrawSegment │ │ │ │ - 0x00010924 73005846 696c6c52 65637461 6e676c65 s.XFillRectangle │ │ │ │ - 0x00010934 73005844 72617752 65637461 6e676c65 s.XDrawRectangle │ │ │ │ - 0x00010944 73005846 696c6c50 6f6c7967 6f6e0058 s.XFillPolygon.X │ │ │ │ - 0x00010954 44726177 4c696e65 73005844 72617750 DrawLines.XDrawP │ │ │ │ - 0x00010964 6f696e74 73005846 696c6c41 72637300 oints.XFillArcs. │ │ │ │ - 0x00010974 58447261 77417263 73005852 52476574 XDrawArcs.XRRGet │ │ │ │ - 0x00010984 53637265 656e496e 666f0058 5252436f ScreenInfo.XRRCo │ │ │ │ - 0x00010994 6e666967 526f7461 74696f6e 73005852 nfigRotations.XR │ │ │ │ - 0x000109a4 52436f6e 66696754 696d6573 00585252 RConfigTimes.XRR │ │ │ │ - 0x000109b4 436f6e66 69674375 7272656e 74436f6e ConfigCurrentCon │ │ │ │ - 0x000109c4 66696775 72617469 6f6e0058 5252526f figuration.XRRRo │ │ │ │ - 0x000109d4 74617469 6f6e7300 58525254 696d6573 tations.XRRTimes │ │ │ │ - 0x000109e4 00585252 4368616e 67654f75 74707574 .XRRChangeOutput │ │ │ │ - 0x000109f4 50726f70 65727479 00585252 51756572 Property.XRRQuer │ │ │ │ - 0x00010a04 79457874 656e7369 6f6e0058 52525175 yExtension.XRRQu │ │ │ │ - 0x00010a14 65727956 65727369 6f6e0058 52524465 eryVersion.XRRDe │ │ │ │ - 0x00010a24 6c657465 4f757470 75745072 6f706572 leteOutputProper │ │ │ │ - 0x00010a34 74790058 52524765 744f7574 70757450 ty.XRRGetOutputP │ │ │ │ - 0x00010a44 72696d61 72790058 52525365 744f7574 rimary.XRRSetOut │ │ │ │ - 0x00010a54 70757450 72696d61 72790058 52525570 putPrimary.XRRUp │ │ │ │ - 0x00010a64 64617465 436f6e66 69677572 6174696f dateConfiguratio │ │ │ │ - 0x00010a74 6e005852 52526f6f 74546f53 63726565 n.XRRRootToScree │ │ │ │ - 0x00010a84 6e005852 52436f6e 66696743 75727265 n.XRRConfigCurre │ │ │ │ - 0x00010a94 6e745261 74650058 52525365 74536372 ntRate.XRRSetScr │ │ │ │ - 0x00010aa4 65656e43 6f6e6669 67416e64 52617465 eenConfigAndRate │ │ │ │ - 0x00010ab4 00585252 53657453 63726565 6e436f6e .XRRSetScreenCon │ │ │ │ - 0x00010ac4 66696700 58525246 72656553 63726565 fig.XRRFreeScree │ │ │ │ - 0x00010ad4 6e436f6e 66696749 6e666f00 58525247 nConfigInfo.XRRG │ │ │ │ - 0x00010ae4 65744372 7463496e 666f0058 52524672 etCrtcInfo.XRRFr │ │ │ │ - 0x00010af4 65654372 7463496e 666f0058 52524765 eeCrtcInfo.XRRGe │ │ │ │ - 0x00010b04 744f7574 70757449 6e666f00 58525246 tOutputInfo.XRRF │ │ │ │ - 0x00010b14 7265654f 75747075 74496e66 6f005852 reeOutputInfo.XR │ │ │ │ - 0x00010b24 524c6973 744f7574 70757450 726f7065 RListOutputPrope │ │ │ │ - 0x00010b34 72746965 73005852 52517565 72794f75 rties.XRRQueryOu │ │ │ │ - 0x00010b44 74707574 50726f70 65727479 00585252 tputProperty.XRR │ │ │ │ - 0x00010b54 47657453 63726565 6e526573 6f757263 GetScreenResourc │ │ │ │ - 0x00010b64 65734375 7272656e 74005852 52467265 esCurrent.XRRFre │ │ │ │ - 0x00010b74 65536372 65656e52 65736f75 72636573 eScreenResources │ │ │ │ - 0x00010b84 00585252 47657453 63726565 6e526573 .XRRGetScreenRes │ │ │ │ - 0x00010b94 6f757263 65730058 52524765 744d6f6e ources.XRRGetMon │ │ │ │ - 0x00010ba4 69746f72 73005852 52467265 654d6f6e itors.XRRFreeMon │ │ │ │ - 0x00010bb4 69746f72 73005852 52476574 4f757470 itors.XRRGetOutp │ │ │ │ - 0x00010bc4 75745072 6f706572 74790058 52525261 utProperty.XRRRa │ │ │ │ - 0x00010bd4 74657300 58525243 6f6e6669 67526174 tes.XRRConfigRat │ │ │ │ - 0x00010be4 65730058 52525369 7a657300 58525243 es.XRRSizes.XRRC │ │ │ │ - 0x00010bf4 6f6e6669 6753697a 65730058 5252436f onfigSizes.XRRCo │ │ │ │ - 0x00010c04 6e666967 7572654f 75747075 7450726f nfigureOutputPro │ │ │ │ - 0x00010c14 70657274 79005847 65744572 726f7254 perty.XGetErrorT │ │ │ │ - 0x00010c24 65787400 5f5f7072 696e7466 5f63686b ext.__printf_chk │ │ │ │ - 0x00010c34 005f5f66 7072696e 74665f63 686b0058 .__fprintf_chk.X │ │ │ │ - 0x00010c44 53637265 656e5361 76657253 65744174 ScreenSaverSetAt │ │ │ │ - 0x00010c54 74726962 75746573 00585363 7265656e tributes.XScreen │ │ │ │ - 0x00010c64 53617665 72556e73 65744174 74726962 SaverUnsetAttrib │ │ │ │ - 0x00010c74 75746573 00585363 7265656e 53617665 utes.XScreenSave │ │ │ │ - 0x00010c84 72526567 69737465 72005853 63726565 rRegister.XScree │ │ │ │ - 0x00010c94 6e536176 6572556e 72656769 73746572 nSaverUnregister │ │ │ │ - 0x00010ca4 00585363 7265656e 53617665 72476574 .XScreenSaverGet │ │ │ │ - 0x00010cb4 52656769 73746572 65640058 53637265 Registered.XScre │ │ │ │ - 0x00010cc4 656e5361 76657253 75737065 6e640058 enSaverSuspend.X │ │ │ │ - 0x00010cd4 53637265 656e5361 76657251 75657279 ScreenSaverQuery │ │ │ │ - 0x00010ce4 56657273 696f6e00 58536372 65656e53 Version.XScreenS │ │ │ │ - 0x00010cf4 61766572 51756572 79457874 656e7369 averQueryExtensi │ │ │ │ - 0x00010d04 6f6e0058 53637265 656e5361 76657241 on.XScreenSaverA │ │ │ │ - 0x00010d14 6c6c6f63 496e666f 00585363 7265656e llocInfo.XScreen │ │ │ │ - 0x00010d24 53617665 7253656c 65637449 6e707574 SaverSelectInput │ │ │ │ - 0x00010d34 00585363 7265656e 53617665 72517565 .XScreenSaverQue │ │ │ │ - 0x00010d44 7279496e 666f006c 69625872 616e6472 ryInfo.libXrandr │ │ │ │ + 0x0000fdc4 6f776e00 58696e65 72616d61 49734163 own.XineramaIsAc │ │ │ │ + 0x0000fdd4 74697665 0058696e 6572616d 61517565 tive.XineramaQue │ │ │ │ + 0x0000fde4 72795665 7273696f 6e005869 6e657261 ryVersion.Xinera │ │ │ │ + 0x0000fdf4 6d615175 65727945 7874656e 73696f6e maQueryExtension │ │ │ │ + 0x0000fe04 0058696e 6572616d 61517565 72795363 .XineramaQuerySc │ │ │ │ + 0x0000fe14 7265656e 7300584c 6f6f6b75 70436f6c reens.XLookupCol │ │ │ │ + 0x0000fe24 6f720058 416c6c6f 634e616d 6564436f or.XAllocNamedCo │ │ │ │ + 0x0000fe34 6c6f7200 58416c6c 6f63436f 6c6f7200 lor.XAllocColor. │ │ │ │ + 0x0000fe44 58506172 7365436f 6c6f7200 5853746f XParseColor.XSto │ │ │ │ + 0x0000fe54 7265436f 6c6f7200 58517565 7279436f reColor.XQueryCo │ │ │ │ + 0x0000fe64 6c6f7200 58467265 65436f6c 6f726d61 lor.XFreeColorma │ │ │ │ + 0x0000fe74 70005843 72656174 65436f6c 6f726d61 p.XCreateColorma │ │ │ │ + 0x0000fe84 70005843 6f707943 6f6c6f72 6d617041 p.XCopyColormapA │ │ │ │ + 0x0000fe94 6e644672 65650058 556e696e 7374616c ndFree.XUninstal │ │ │ │ + 0x0000fea4 6c436f6c 6f726d61 70005849 6e737461 lColormap.XInsta │ │ │ │ + 0x0000feb4 6c6c436f 6c6f726d 61700058 51756572 llColormap.XQuer │ │ │ │ + 0x0000fec4 79436f6c 6f727300 58467265 65436f6c yColors.XFreeCol │ │ │ │ + 0x0000fed4 6f727300 58416c6c 506c616e 65730058 ors.XAllPlanes.X │ │ │ │ + 0x0000fee4 57686974 65506978 656c0058 44656661 WhitePixel.XDefa │ │ │ │ + 0x0000fef4 756c7447 43005844 65666175 6c744465 ultGC.XDefaultDe │ │ │ │ + 0x0000ff04 70746800 58446973 706c6179 48656967 pth.XDisplayHeig │ │ │ │ + 0x0000ff14 68740058 44697370 6c617948 65696768 ht.XDisplayHeigh │ │ │ │ + 0x0000ff24 744d4d00 58446973 706c6179 57696474 tMM.XDisplayWidt │ │ │ │ + 0x0000ff34 68005844 6973706c 61795769 6474684d h.XDisplayWidthM │ │ │ │ + 0x0000ff44 4d00584d 61785265 71756573 7453697a M.XMaxRequestSiz │ │ │ │ + 0x0000ff54 65005844 6973706c 61794d6f 74696f6e e.XDisplayMotion │ │ │ │ + 0x0000ff64 42756666 65725369 7a650058 496d6167 BufferSize.XImag │ │ │ │ + 0x0000ff74 65427974 654f7264 65720058 50726f74 eByteOrder.XProt │ │ │ │ + 0x0000ff84 6f636f6c 52657669 73696f6e 00585072 ocolRevision.XPr │ │ │ │ + 0x0000ff94 6f746f63 6f6c5665 7273696f 6e005853 otocolVersion.XS │ │ │ │ + 0x0000ffa4 63726565 6e436f75 6e740058 44656661 creenCount.XDefa │ │ │ │ + 0x0000ffb4 756c7456 69737561 6c005844 6973706c ultVisual.XDispl │ │ │ │ + 0x0000ffc4 61794365 6c6c7300 58446973 706c6179 ayCells.XDisplay │ │ │ │ + 0x0000ffd4 506c616e 65730058 53637265 656e4f66 Planes.XScreenOf │ │ │ │ + 0x0000ffe4 44697370 6c617900 58514c65 6e677468 Display.XQLength │ │ │ │ + 0x0000fff4 00584e6f 4f700058 53657276 65725665 .XNoOp.XServerVe │ │ │ │ + 0x00010004 6e646f72 00584469 73706c61 79537472 ndor.XDisplayStr │ │ │ │ + 0x00010014 696e6700 58536372 65656e52 65736f75 ing.XScreenResou │ │ │ │ + 0x00010024 72636553 7472696e 67005852 65736f75 rceString.XResou │ │ │ │ + 0x00010034 7263654d 616e6167 65725374 72696e67 rceManagerString │ │ │ │ + 0x00010044 00584f70 656e4469 73706c61 79005843 .XOpenDisplay.XC │ │ │ │ + 0x00010054 6f6e6669 67757265 57696e64 6f770058 onfigureWindow.X │ │ │ │ + 0x00010064 47726162 53657276 65720058 556e6772 GrabServer.XUngr │ │ │ │ + 0x00010074 61625365 72766572 00584765 74546578 abServer.XGetTex │ │ │ │ + 0x00010084 7450726f 70657274 79005877 63546578 tProperty.XwcTex │ │ │ │ + 0x00010094 7450726f 70657274 79546f54 6578744c tPropertyToTextL │ │ │ │ + 0x000100a4 69737400 58776346 72656553 7472696e ist.XwcFreeStrin │ │ │ │ + 0x000100b4 674c6973 74005843 72656174 65466f6e gList.XCreateFon │ │ │ │ + 0x000100c4 74536574 00584672 65655374 72696e67 tSet.XFreeString │ │ │ │ + 0x000100d4 4c697374 00587763 54657874 45787465 List.XwcTextExte │ │ │ │ + 0x000100e4 6e747300 58466574 63684e61 6d650058 nts.XFetchName.X │ │ │ │ + 0x000100f4 47657454 72616e73 69656e74 466f7248 GetTransientForH │ │ │ │ + 0x00010104 696e7400 58526566 72657368 4b657962 int.XRefreshKeyb │ │ │ │ + 0x00010114 6f617264 4d617070 696e6700 5844656c oardMapping.XDel │ │ │ │ + 0x00010124 65746550 726f7065 72747900 58476574 eteProperty.XGet │ │ │ │ + 0x00010134 436c6173 7348696e 74005853 6574436c ClassHint.XSetCl │ │ │ │ + 0x00010144 61737348 696e7400 58476574 574d4869 assHint.XGetWMHi │ │ │ │ + 0x00010154 6e747300 58416c6c 6f63574d 48696e74 nts.XAllocWMHint │ │ │ │ + 0x00010164 73005853 6574574d 48696e74 73005847 s.XSetWMHints.XG │ │ │ │ + 0x00010174 6574436f 6d6d616e 64005847 65745769 etCommand.XGetWi │ │ │ │ + 0x00010184 6e646f77 41747472 69627574 65730058 ndowAttributes.X │ │ │ │ + 0x00010194 416c6c6f 6353697a 6548696e 74730058 AllocSizeHints.X │ │ │ │ + 0x000101a4 53657457 4d4e6f72 6d616c48 696e7473 SetWMNormalHints │ │ │ │ + 0x000101b4 00584765 74574d4e 6f726d61 6c48696e .XGetWMNormalHin │ │ │ │ + 0x000101c4 74730058 77634472 61775374 72696e67 ts.XwcDrawString │ │ │ │ + 0x000101d4 00587763 44726177 496d6167 65537472 .XwcDrawImageStr │ │ │ │ + 0x000101e4 696e6700 58776354 65787445 73636170 ing.XwcTextEscap │ │ │ │ + 0x000101f4 656d656e 74005846 7265654d 6f646966 ement.XFreeModif │ │ │ │ + 0x00010204 6965726d 61700058 4765744d 6f646966 iermap.XGetModif │ │ │ │ + 0x00010214 6965724d 61707069 6e670058 4d617052 ierMapping.XMapR │ │ │ │ + 0x00010224 61697365 64005853 65744572 726f7248 aised.XSetErrorH │ │ │ │ + 0x00010234 616e646c 65720058 436f6e76 65727453 andler.XConvertS │ │ │ │ + 0x00010244 656c6563 74696f6e 00584765 7453656c election.XGetSel │ │ │ │ + 0x00010254 65637469 6f6e4f77 6e657200 58536574 ectionOwner.XSet │ │ │ │ + 0x00010264 53656c65 6374696f 6e4f776e 65720058 SelectionOwner.X │ │ │ │ + 0x00010274 4368616e 67655072 6f706572 74790058 ChangeProperty.X │ │ │ │ + 0x00010284 47657457 4d50726f 746f636f 6c730058 GetWMProtocols.X │ │ │ │ + 0x00010294 46726565 466f6e74 53657400 58436861 FreeFontSet.XCha │ │ │ │ + 0x000102a4 6e676557 696e646f 77417474 72696275 ngeWindowAttribu │ │ │ │ + 0x000102b4 74657300 58517565 72795472 65650058 tes.XQueryTree.X │ │ │ │ + 0x000102c4 4b696c6c 436c6965 6e740058 47657449 KillClient.XGetI │ │ │ │ + 0x000102d4 6e707574 466f6375 73005851 75657279 nputFocus.XQuery │ │ │ │ + 0x000102e4 506f696e 74657200 58446973 706c6179 Pointer.XDisplay │ │ │ │ + 0x000102f4 4e616d65 00584765 6f6d6574 72790058 Name.XGeometry.X │ │ │ │ + 0x00010304 5365744c 6f63616c 654d6f64 69666965 SetLocaleModifie │ │ │ │ + 0x00010314 72730058 4d617463 68566973 75616c49 rs.XMatchVisualI │ │ │ │ + 0x00010324 6e666f00 58526561 64426974 6d617046 nfo.XReadBitmapF │ │ │ │ + 0x00010334 696c6500 584b6579 73796d54 6f537472 ile.XKeysymToStr │ │ │ │ + 0x00010344 696e6700 58476574 49636f6e 4e616d65 ing.XGetIconName │ │ │ │ + 0x00010354 00584665 74636842 75666665 72005846 .XFetchBuffer.XF │ │ │ │ + 0x00010364 65746368 42797465 73005851 75657279 etchBytes.XQuery │ │ │ │ + 0x00010374 42657374 54696c65 00585175 65727942 BestTile.XQueryB │ │ │ │ + 0x00010384 65737453 74697070 6c650058 51756572 estStipple.XQuer │ │ │ │ + 0x00010394 79426573 74437572 736f7200 58517565 yBestCursor.XQue │ │ │ │ + 0x000103a4 72794265 73745369 7a650058 44697370 ryBestSize.XDisp │ │ │ │ + 0x000103b4 6c61794b 6579636f 64657300 58476574 layKeycodes.XGet │ │ │ │ + 0x000103c4 506f696e 74657243 6f6e7472 6f6c0058 PointerControl.X │ │ │ │ + 0x000103d4 47657453 63726565 6e536176 65720058 GetScreenSaver.X │ │ │ │ + 0x000103e4 47657447 656f6d65 74727900 58447261 GetGeometry.XDra │ │ │ │ + 0x000103f4 77537472 696e6700 58447261 77496d61 wString.XDrawIma │ │ │ │ + 0x00010404 67655374 72696e67 00585374 6f726542 geString.XStoreB │ │ │ │ + 0x00010414 75666665 72005853 746f7265 42797465 uffer.XStoreByte │ │ │ │ + 0x00010424 7300584c 6f6f6b75 70537472 696e6700 s.XLookupString. │ │ │ │ + 0x00010434 58437265 61746550 69786d61 70437572 XCreatePixmapCur │ │ │ │ + 0x00010444 736f7200 58437265 61746547 6c797068 sor.XCreateGlyph │ │ │ │ + 0x00010454 43757273 6f720058 5265636f 6c6f7243 Cursor.XRecolorC │ │ │ │ + 0x00010464 7572736f 72005852 6f746174 65427566 ursor.XRotateBuf │ │ │ │ + 0x00010474 66657273 00584669 6c6c4172 63005846 fers.XFillArc.XF │ │ │ │ + 0x00010484 696c6c52 65637461 6e676c65 00584472 illRectangle.XDr │ │ │ │ + 0x00010494 61774172 63005844 72617752 65637461 awArc.XDrawRecta │ │ │ │ + 0x000104a4 6e676c65 00584472 61774c69 6e650058 ngle.XDrawLine.X │ │ │ │ + 0x000104b4 44726177 506f696e 74005846 72656543 DrawPoint.XFreeC │ │ │ │ + 0x000104c4 7572736f 72005843 72656174 65466f6e ursor.XCreateFon │ │ │ │ + 0x000104d4 74437572 736f7200 58556e64 6566696e tCursor.XUndefin │ │ │ │ + 0x000104e4 65437572 736f7200 58446566 696e6543 eCursor.XDefineC │ │ │ │ + 0x000104f4 7572736f 72005853 65744963 6f6e4e61 ursor.XSetIconNa │ │ │ │ + 0x00010504 6d650058 53747269 6e67546f 4b657973 me.XStringToKeys │ │ │ │ + 0x00010514 796d0058 4b657963 6f646554 6f4b6579 ym.XKeycodeToKey │ │ │ │ + 0x00010524 73796d00 584c6f6f 6b75704b 65797379 sym.XLookupKeysy │ │ │ │ + 0x00010534 6d005842 69746d61 70506164 00584269 m.XBitmapPad.XBi │ │ │ │ + 0x00010544 746d6170 556e6974 00584269 746d6170 tmapUnit.XBitmap │ │ │ │ + 0x00010554 4269744f 72646572 0058556e 6c6f636b BitOrder.XUnlock │ │ │ │ + 0x00010564 44697370 6c617900 584c6f63 6b446973 Display.XLockDis │ │ │ │ + 0x00010574 706c6179 00585669 7375616c 49444672 play.XVisualIDFr │ │ │ │ + 0x00010584 6f6d5669 7375616c 00585761 7270506f omVisual.XWarpPo │ │ │ │ + 0x00010594 696e7465 72005846 6f726365 53637265 inter.XForceScre │ │ │ │ + 0x000105a4 656e5361 76657200 58526573 65745363 enSaver.XResetSc │ │ │ │ + 0x000105b4 7265656e 53617665 72005841 63746976 reenSaver.XActiv │ │ │ │ + 0x000105c4 61746553 63726565 6e536176 65720058 ateScreenSaver.X │ │ │ │ + 0x000105d4 53657453 63726565 6e536176 65720058 SetScreenSaver.X │ │ │ │ + 0x000105e4 53757070 6f727473 4c6f6361 6c650058 SupportsLocale.X │ │ │ │ + 0x000105f4 556e6772 61624b65 79626f61 72640058 UngrabKeyboard.X │ │ │ │ + 0x00010604 47726162 4b657962 6f617264 0058556e GrabKeyboard.XUn │ │ │ │ + 0x00010614 67726162 4b657900 58477261 624b6579 grabKey.XGrabKey │ │ │ │ + 0x00010624 0058556e 67726162 506f696e 74657200 .XUngrabPointer. │ │ │ │ + 0x00010634 58477261 62506f69 6e746572 0058556e XGrabPointer.XUn │ │ │ │ + 0x00010644 67726162 42757474 6f6e0058 47726162 grabButton.XGrab │ │ │ │ + 0x00010654 42757474 6f6e0058 53657449 6e707574 Button.XSetInput │ │ │ │ + 0x00010664 466f6375 7300584c 6173744b 6e6f776e Focus.XLastKnown │ │ │ │ + 0x00010674 52657175 65737450 726f6365 73736564 RequestProcessed │ │ │ │ + 0x00010684 00585365 74436c6f 7365446f 776e4d6f .XSetCloseDownMo │ │ │ │ + 0x00010694 64650058 42656c6c 00584175 746f5265 de.XBell.XAutoRe │ │ │ │ + 0x000106a4 70656174 4f6e0058 4175746f 52657065 peatOn.XAutoRepe │ │ │ │ + 0x000106b4 61744f66 66005872 6d496e69 7469616c atOff.XrmInitial │ │ │ │ + 0x000106c4 697a6500 58476574 56697375 616c496e ize.XGetVisualIn │ │ │ │ + 0x000106d4 666f0058 53657457 4d50726f 746f636f fo.XSetWMProtoco │ │ │ │ + 0x000106e4 6c730058 44726177 5365676d 656e7473 ls.XDrawSegments │ │ │ │ + 0x000106f4 00584669 6c6c5265 6374616e 676c6573 .XFillRectangles │ │ │ │ + 0x00010704 00584472 61775265 6374616e 676c6573 .XDrawRectangles │ │ │ │ + 0x00010714 00584669 6c6c506f 6c79676f 6e005844 .XFillPolygon.XD │ │ │ │ + 0x00010724 7261774c 696e6573 00584472 6177506f rawLines.XDrawPo │ │ │ │ + 0x00010734 696e7473 00584669 6c6c4172 63730058 ints.XFillArcs.X │ │ │ │ + 0x00010744 44726177 41726373 00585252 47657453 DrawArcs.XRRGetS │ │ │ │ + 0x00010754 63726565 6e496e66 6f005852 52436f6e creenInfo.XRRCon │ │ │ │ + 0x00010764 66696752 6f746174 696f6e73 00585252 figRotations.XRR │ │ │ │ + 0x00010774 436f6e66 69675469 6d657300 58525243 ConfigTimes.XRRC │ │ │ │ + 0x00010784 6f6e6669 67437572 72656e74 436f6e66 onfigCurrentConf │ │ │ │ + 0x00010794 69677572 6174696f 6e005852 52526f74 iguration.XRRRot │ │ │ │ + 0x000107a4 6174696f 6e730058 52525469 6d657300 ations.XRRTimes. │ │ │ │ + 0x000107b4 58525243 68616e67 654f7574 70757450 XRRChangeOutputP │ │ │ │ + 0x000107c4 726f7065 72747900 58525251 75657279 roperty.XRRQuery │ │ │ │ + 0x000107d4 45787465 6e73696f 6e005852 52517565 Extension.XRRQue │ │ │ │ + 0x000107e4 72795665 7273696f 6e005852 5244656c ryVersion.XRRDel │ │ │ │ + 0x000107f4 6574654f 75747075 7450726f 70657274 eteOutputPropert │ │ │ │ + 0x00010804 79005852 52476574 4f757470 75745072 y.XRRGetOutputPr │ │ │ │ + 0x00010814 696d6172 79005852 52536574 4f757470 imary.XRRSetOutp │ │ │ │ + 0x00010824 75745072 696d6172 79005852 52557064 utPrimary.XRRUpd │ │ │ │ + 0x00010834 61746543 6f6e6669 67757261 74696f6e ateConfiguration │ │ │ │ + 0x00010844 00585252 526f6f74 546f5363 7265656e .XRRRootToScreen │ │ │ │ + 0x00010854 00585252 436f6e66 69674375 7272656e .XRRConfigCurren │ │ │ │ + 0x00010864 74526174 65005852 52536574 53637265 tRate.XRRSetScre │ │ │ │ + 0x00010874 656e436f 6e666967 416e6452 61746500 enConfigAndRate. │ │ │ │ + 0x00010884 58525253 65745363 7265656e 436f6e66 XRRSetScreenConf │ │ │ │ + 0x00010894 69670058 52524672 65655363 7265656e ig.XRRFreeScreen │ │ │ │ + 0x000108a4 436f6e66 6967496e 666f0058 52524765 ConfigInfo.XRRGe │ │ │ │ + 0x000108b4 74437274 63496e66 6f005852 52467265 tCrtcInfo.XRRFre │ │ │ │ + 0x000108c4 65437274 63496e66 6f005852 52476574 eCrtcInfo.XRRGet │ │ │ │ + 0x000108d4 4f757470 7574496e 666f0058 52524672 OutputInfo.XRRFr │ │ │ │ + 0x000108e4 65654f75 74707574 496e666f 00585252 eeOutputInfo.XRR │ │ │ │ + 0x000108f4 4c697374 4f757470 75745072 6f706572 ListOutputProper │ │ │ │ + 0x00010904 74696573 00585252 51756572 794f7574 ties.XRRQueryOut │ │ │ │ + 0x00010914 70757450 726f7065 72747900 58525247 putProperty.XRRG │ │ │ │ + 0x00010924 65745363 7265656e 5265736f 75726365 etScreenResource │ │ │ │ + 0x00010934 73437572 72656e74 00585252 46726565 sCurrent.XRRFree │ │ │ │ + 0x00010944 53637265 656e5265 736f7572 63657300 ScreenResources. │ │ │ │ + 0x00010954 58525247 65745363 7265656e 5265736f XRRGetScreenReso │ │ │ │ + 0x00010964 75726365 73005852 52476574 4d6f6e69 urces.XRRGetMoni │ │ │ │ + 0x00010974 746f7273 00585252 46726565 4d6f6e69 tors.XRRFreeMoni │ │ │ │ + 0x00010984 746f7273 00585252 4765744f 75747075 tors.XRRGetOutpu │ │ │ │ + 0x00010994 7450726f 70657274 79005852 52526174 tProperty.XRRRat │ │ │ │ + 0x000109a4 65730058 5252436f 6e666967 52617465 es.XRRConfigRate │ │ │ │ + 0x000109b4 73005852 5253697a 65730058 5252436f s.XRRSizes.XRRCo │ │ │ │ + 0x000109c4 6e666967 53697a65 73005852 52436f6e nfigSizes.XRRCon │ │ │ │ + 0x000109d4 66696775 72654f75 74707574 50726f70 figureOutputProp │ │ │ │ + 0x000109e4 65727479 00584765 74457272 6f725465 erty.XGetErrorTe │ │ │ │ + 0x000109f4 7874005f 5f707269 6e74665f 63686b00 xt.__printf_chk. │ │ │ │ + 0x00010a04 5f5f6670 72696e74 665f6368 6b005853 __fprintf_chk.XS │ │ │ │ + 0x00010a14 63726565 6e536176 65725365 74417474 creenSaverSetAtt │ │ │ │ + 0x00010a24 72696275 74657300 58536372 65656e53 ributes.XScreenS │ │ │ │ + 0x00010a34 61766572 556e7365 74417474 72696275 averUnsetAttribu │ │ │ │ + 0x00010a44 74657300 58536372 65656e53 61766572 tes.XScreenSaver │ │ │ │ + 0x00010a54 52656769 73746572 00585363 7265656e Register.XScreen │ │ │ │ + 0x00010a64 53617665 72556e72 65676973 74657200 SaverUnregister. │ │ │ │ + 0x00010a74 58536372 65656e53 61766572 47657452 XScreenSaverGetR │ │ │ │ + 0x00010a84 65676973 74657265 64005853 63726565 egistered.XScree │ │ │ │ + 0x00010a94 6e536176 65725375 7370656e 64005853 nSaverSuspend.XS │ │ │ │ + 0x00010aa4 63726565 6e536176 65725175 65727956 creenSaverQueryV │ │ │ │ + 0x00010ab4 65727369 6f6e0058 53637265 656e5361 ersion.XScreenSa │ │ │ │ + 0x00010ac4 76657251 75657279 45787465 6e73696f verQueryExtensio │ │ │ │ + 0x00010ad4 6e005853 63726565 6e536176 6572416c n.XScreenSaverAl │ │ │ │ + 0x00010ae4 6c6f6349 6e666f00 58536372 65656e53 locInfo.XScreenS │ │ │ │ + 0x00010af4 61766572 53656c65 6374496e 70757400 averSelectInput. │ │ │ │ + 0x00010b04 58536372 65656e53 61766572 51756572 XScreenSaverQuer │ │ │ │ + 0x00010b14 79496e66 6f006673 796e6300 66646174 yInfo.fsync.fdat │ │ │ │ + 0x00010b24 6173796e 6300736c 65657000 756e616d async.sleep.unam │ │ │ │ + 0x00010b34 65007369 6764656c 73657400 73696766 e.sigdelset.sigf │ │ │ │ + 0x00010b44 696c6c73 65740073 69676973 6d656d62 illset.sigismemb │ │ │ │ + 0x00010b54 65720061 6c61726d 00736967 70656e64 er.alarm.sigpend │ │ │ │ + 0x00010b64 696e6700 73696773 75737065 6e640067 ing.sigsuspend.g │ │ │ │ + 0x00010b74 65746772 6769645f 72006765 7467726e etgrgid_r.getgrn │ │ │ │ + 0x00010b84 616d5f72 00676574 70776e61 6d5f7200 am_r.getpwnam_r. │ │ │ │ + 0x00010b94 67657467 726f7570 73007365 7467726f getgroups.setgro │ │ │ │ + 0x00010ba4 75707300 73657465 67696400 73657465 ups.setegid.sete │ │ │ │ + 0x00010bb4 75696400 67657465 67696400 67657467 uid.getegid.getg │ │ │ │ + 0x00010bc4 72656e74 00656e64 7077656e 74007365 rent.endpwent.se │ │ │ │ + 0x00010bd4 74707765 6e740067 65747077 656e7400 tpwent.getpwent. │ │ │ │ + 0x00010be4 6765746c 6f67696e 00656e64 6772656e getlogin.endgren │ │ │ │ + 0x00010bf4 74007365 74677265 6e74006f 70656e64 t.setgrent.opend │ │ │ │ + 0x00010c04 6972006d 6b646972 00726d64 69720067 ir.mkdir.rmdir.g │ │ │ │ + 0x00010c14 65746377 64007472 756e6361 74653634 etcwd.truncate64 │ │ │ │ + 0x00010c24 0072656e 616d6500 73796d6c 696e6b00 .rename.symlink. │ │ │ │ + 0x00010c34 6c696e6b 006c6368 6f776e00 72656164 link.lchown.read │ │ │ │ + 0x00010c44 6c696e6b 00756e6c 696e6b00 61636365 link.unlink.acce │ │ │ │ + 0x00010c54 73730063 686d6f64 00706174 68636f6e ss.chmod.pathcon │ │ │ │ + 0x00010c64 6600756e 73657465 6e760073 6574656e f.unsetenv.seten │ │ │ │ + 0x00010c74 7600636c 65617265 6e760067 6574656e v.clearenv.geten │ │ │ │ + 0x00010c84 76007075 74656e76 00657865 63760065 v.putenv.execv.e │ │ │ │ + 0x00010c94 78656376 65006664 6f70656e 64697200 xecve.fdopendir. │ │ │ │ + 0x00010ca4 636c6f73 65646972 0074656c 6c646972 closedir.telldir │ │ │ │ + 0x00010cb4 00666368 64697200 7365656b 64697200 .fchdir.seekdir. │ │ │ │ + 0x00010cc4 72657769 6e646469 72007374 61747800 rewinddir.statx. │ │ │ │ + 0x00010cd4 474c4942 435f322e 32380066 70617468 GLIBC_2.28.fpath │ │ │ │ + 0x00010ce4 636f6e66 00666368 6f776e00 6663686d conf.fchown.fchm │ │ │ │ + 0x00010cf4 6f64006f 70656e61 74363400 74696d65 od.openat64.time │ │ │ │ + 0x00010d04 73006e69 63650067 65747072 696f7269 s.nice.getpriori │ │ │ │ + 0x00010d14 74790073 65747072 696f7269 74790067 ty.setpriority.g │ │ │ │ + 0x00010d24 65747067 72700067 65747070 69640072 etpgrp.getppid.r │ │ │ │ + 0x00010d34 65616464 69723634 00747a73 65740072 eaddir64.tzset.r │ │ │ │ + 0x00010d44 65616c6c 6f63006c 69625872 616e6472 ealloc.libXrandr │ │ │ │ 0x00010d54 2e736f2e 32006c69 62587265 6e646572 .so.2.libXrender │ │ │ │ 0x00010d64 2e736f2e 31006c69 6258706d 2e736f2e .so.1.libXpm.so. │ │ │ │ 0x00010d74 34006c69 6270616e 676f6361 69726f2d 4.libpangocairo- │ │ │ │ 0x00010d84 312e302e 736f2e30 006c6962 63616972 1.0.so.0.libcair │ │ │ │ 0x00010d94 6f2e736f 2e32006c 69627061 6e676f2d o.so.2.libpango- │ │ │ │ 0x00010da4 312e302e 736f2e30 006c6962 676f626a 1.0.so.0.libgobj │ │ │ │ 0x00010db4 6563742d 322e302e 736f2e30 006c6962 ect-2.0.so.0.lib │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -2796,1210 +2796,1210 @@ │ │ │ │ ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ 000152d0 <__utimensat64@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ -000152dc : │ │ │ │ +000152dc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ -000152e8 : │ │ │ │ +000152e8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ -000152f4 : │ │ │ │ +000152f4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ -00015300 : │ │ │ │ +00015300 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ -0001530c : │ │ │ │ +0001530c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ -00015318 : │ │ │ │ +00015318 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ -00015324 : │ │ │ │ +00015324 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ -00015330 : │ │ │ │ +00015330 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ -0001533c : │ │ │ │ +0001533c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ -00015348 : │ │ │ │ +00015348 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ -00015354 : │ │ │ │ +00015354 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ -00015360 : │ │ │ │ +00015360 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ -0001536c <__lstat64_time64@plt>: │ │ │ │ +0001536c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ -00015378 : │ │ │ │ +00015378 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ -00015384 : │ │ │ │ +00015384 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ -00015390 : │ │ │ │ +00015390 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ -0001539c : │ │ │ │ +0001539c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ -000153a8 : │ │ │ │ +000153a8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ -000153b4 : │ │ │ │ +000153b4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ -000153c0 : │ │ │ │ +000153c0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ -000153cc : │ │ │ │ +000153cc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ -000153d8 : │ │ │ │ +000153d8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ -000153e4 : │ │ │ │ +000153e4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ -000153f0 : │ │ │ │ +000153f0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ -000153fc : │ │ │ │ +000153fc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ -00015408 <__clock_getres64@plt>: │ │ │ │ +00015408 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ -00015414 <__clock_gettime64@plt>: │ │ │ │ +00015414 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ -00015420 : │ │ │ │ +00015420 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ -0001542c <__localtime64_r@plt>: │ │ │ │ +0001542c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ -00015438 : │ │ │ │ +00015438 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ -00015444 : │ │ │ │ +00015444 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ -00015450 : │ │ │ │ +00015450 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ -0001545c : │ │ │ │ +0001545c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ -00015468 : │ │ │ │ +00015468 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ -00015474 : │ │ │ │ +00015474 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ -00015480 : │ │ │ │ +00015480 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ -0001548c : │ │ │ │ +0001548c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ -00015498 : │ │ │ │ +00015498 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ -000154a4 : │ │ │ │ +000154a4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ -000154b0 : │ │ │ │ +000154b0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ -000154bc : │ │ │ │ +000154bc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ -000154c8 : │ │ │ │ +000154c8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ -000154d4 : │ │ │ │ +000154d4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ -000154e0 : │ │ │ │ +000154e0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ -000154ec : │ │ │ │ +000154ec : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ -000154f8 : │ │ │ │ +000154f8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ -00015504 : │ │ │ │ +00015504 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ -00015510 : │ │ │ │ +00015510 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ -0001551c : │ │ │ │ +0001551c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ -00015528 : │ │ │ │ +00015528 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ -00015534 : │ │ │ │ +00015534 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ -00015540 : │ │ │ │ +00015540 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ -0001554c : │ │ │ │ +0001554c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ -00015558 : │ │ │ │ +00015558 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ -00015564 : │ │ │ │ +00015564 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ -00015570 : │ │ │ │ +00015570 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ -0001557c : │ │ │ │ +0001557c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ -00015588 : │ │ │ │ +00015588 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ -00015594 : │ │ │ │ +00015594 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ -000155a0 : │ │ │ │ +000155a0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ -000155ac : │ │ │ │ +000155ac : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ -000155b8 : │ │ │ │ +000155b8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ -000155c4 : │ │ │ │ +000155c4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ -000155d0 : │ │ │ │ +000155d0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ -000155dc : │ │ │ │ +000155dc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ -000155e8 : │ │ │ │ +000155e8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ -000155f4 : │ │ │ │ +000155f4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ -00015600 : │ │ │ │ +00015600 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ -0001560c : │ │ │ │ +0001560c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ -00015618 : │ │ │ │ +00015618 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ -00015624 : │ │ │ │ +00015624 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ -00015630 : │ │ │ │ +00015630 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ -0001563c : │ │ │ │ +0001563c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ -00015648 : │ │ │ │ +00015648 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ -00015654 : │ │ │ │ +00015654 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ -00015660 : │ │ │ │ +00015660 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ -0001566c : │ │ │ │ +0001566c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ -00015678 : │ │ │ │ +00015678 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ -00015684 : │ │ │ │ +00015684 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ -00015690 : │ │ │ │ +00015690 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ -0001569c : │ │ │ │ +0001569c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ -000156a8 : │ │ │ │ +000156a8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ -000156b4 : │ │ │ │ +000156b4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ -000156c0 : │ │ │ │ +000156c0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ -000156cc : │ │ │ │ +000156cc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ -000156d8 : │ │ │ │ +000156d8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ -000156e4 : │ │ │ │ +000156e4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ -000156f0 : │ │ │ │ +000156f0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ -000156fc : │ │ │ │ +000156fc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ -00015708 : │ │ │ │ +00015708 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ -00015714 : │ │ │ │ +00015714 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ -00015720 : │ │ │ │ +00015720 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ -0001572c : │ │ │ │ +0001572c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ -00015738 : │ │ │ │ +00015738 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ -00015744 : │ │ │ │ +00015744 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ -00015750 : │ │ │ │ +00015750 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ -0001575c : │ │ │ │ +0001575c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ -00015768 : │ │ │ │ +00015768 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ -00015774 : │ │ │ │ +00015774 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ -00015780 : │ │ │ │ +00015780 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ -0001578c : │ │ │ │ +0001578c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ -00015798 : │ │ │ │ +00015798 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ -000157a4 : │ │ │ │ +000157a4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ -000157b0 : │ │ │ │ +000157b0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ -000157bc : │ │ │ │ +000157bc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ -000157c8 : │ │ │ │ +000157c8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ -000157d4 : │ │ │ │ +000157d4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ -000157e0 : │ │ │ │ +000157e0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ -000157ec : │ │ │ │ +000157ec : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ -000157f8 : │ │ │ │ +000157f8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ -00015804 : │ │ │ │ +00015804 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ -00015810 : │ │ │ │ +00015810 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ -0001581c : │ │ │ │ +0001581c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ │ │ │ │ -00015828 : │ │ │ │ +00015828 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ │ │ │ │ -00015834 : │ │ │ │ +00015834 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ │ │ │ │ -00015840 : │ │ │ │ +00015840 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ │ │ │ │ -0001584c : │ │ │ │ +0001584c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ │ │ │ │ -00015858 : │ │ │ │ +00015858 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ │ │ │ │ -00015864 : │ │ │ │ +00015864 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ │ │ │ │ -00015870 : │ │ │ │ +00015870 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ │ │ │ │ -0001587c : │ │ │ │ +0001587c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ │ │ │ │ -00015888 : │ │ │ │ +00015888 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ │ │ │ │ -00015894 : │ │ │ │ +00015894 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ │ │ │ │ -000158a0 : │ │ │ │ +000158a0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ │ │ │ │ -000158ac : │ │ │ │ +000158ac : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ │ │ │ │ -000158b8 : │ │ │ │ +000158b8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ │ │ │ │ -000158c4 : │ │ │ │ +000158c4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ │ │ │ │ -000158d0 : │ │ │ │ +000158d0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ │ │ │ │ -000158dc : │ │ │ │ +000158dc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ │ │ │ │ -000158e8 : │ │ │ │ +000158e8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ │ │ │ │ -000158f4 : │ │ │ │ +000158f4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ │ │ │ │ -00015900 : │ │ │ │ +00015900 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ │ │ │ │ -0001590c : │ │ │ │ +0001590c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ │ │ │ │ -00015918 : │ │ │ │ +00015918 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ │ │ │ │ -00015924 : │ │ │ │ +00015924 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ │ │ │ │ -00015930 : │ │ │ │ +00015930 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ │ │ │ │ -0001593c : │ │ │ │ +0001593c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ │ │ │ │ -00015948 : │ │ │ │ +00015948 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ │ │ │ │ -00015954 : │ │ │ │ +00015954 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ │ │ │ │ -00015960 : │ │ │ │ +00015960 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ │ │ │ │ -0001596c : │ │ │ │ +0001596c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ │ │ │ │ -00015978 : │ │ │ │ +00015978 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ │ │ │ │ -00015984 : │ │ │ │ +00015984 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ │ │ │ │ -00015990 : │ │ │ │ +00015990 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ │ │ │ │ -0001599c : │ │ │ │ +0001599c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ │ │ │ │ -000159a8 : │ │ │ │ +000159a8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ │ │ │ │ -000159b4 : │ │ │ │ +000159b4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ │ │ │ │ -000159c0 : │ │ │ │ +000159c0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ │ │ │ │ -000159cc : │ │ │ │ +000159cc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ │ │ │ │ -000159d8 : │ │ │ │ +000159d8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ │ │ │ │ -000159e4 : │ │ │ │ +000159e4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ │ │ │ │ -000159f0 : │ │ │ │ +000159f0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ │ │ │ │ -000159fc : │ │ │ │ +000159fc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ │ │ │ │ -00015a08 : │ │ │ │ +00015a08 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ │ │ │ │ -00015a14 : │ │ │ │ +00015a14 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ │ │ │ │ -00015a20 : │ │ │ │ +00015a20 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ │ │ │ │ -00015a2c : │ │ │ │ +00015a2c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ │ │ │ │ -00015a38 : │ │ │ │ +00015a38 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ │ │ │ │ -00015a44 : │ │ │ │ +00015a44 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #920]! @ 0x398 │ │ │ │ │ │ │ │ -00015a50 : │ │ │ │ +00015a50 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #912]! @ 0x390 │ │ │ │ │ │ │ │ -00015a5c : │ │ │ │ +00015a5c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #904]! @ 0x388 │ │ │ │ │ │ │ │ -00015a68 : │ │ │ │ +00015a68 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #896]! @ 0x380 │ │ │ │ │ │ │ │ -00015a74 : │ │ │ │ +00015a74 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #888]! @ 0x378 │ │ │ │ │ │ │ │ -00015a80 : │ │ │ │ +00015a80 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #880]! @ 0x370 │ │ │ │ │ │ │ │ -00015a8c : │ │ │ │ +00015a8c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #872]! @ 0x368 │ │ │ │ │ │ │ │ -00015a98 : │ │ │ │ +00015a98 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #864]! @ 0x360 │ │ │ │ │ │ │ │ -00015aa4 : │ │ │ │ +00015aa4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #856]! @ 0x358 │ │ │ │ │ │ │ │ -00015ab0 : │ │ │ │ +00015ab0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #848]! @ 0x350 │ │ │ │ │ │ │ │ -00015abc : │ │ │ │ +00015abc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #840]! @ 0x348 │ │ │ │ │ │ │ │ -00015ac8 : │ │ │ │ +00015ac8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #832]! @ 0x340 │ │ │ │ │ │ │ │ -00015ad4 : │ │ │ │ +00015ad4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #824]! @ 0x338 │ │ │ │ │ │ │ │ -00015ae0 : │ │ │ │ +00015ae0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #816]! @ 0x330 │ │ │ │ │ │ │ │ -00015aec : │ │ │ │ +00015aec : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #808]! @ 0x328 │ │ │ │ │ │ │ │ -00015af8 : │ │ │ │ +00015af8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #800]! @ 0x320 │ │ │ │ │ │ │ │ -00015b04 : │ │ │ │ +00015b04 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #792]! @ 0x318 │ │ │ │ │ │ │ │ -00015b10 : │ │ │ │ +00015b10 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #784]! @ 0x310 │ │ │ │ │ │ │ │ -00015b1c : │ │ │ │ +00015b1c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #776]! @ 0x308 │ │ │ │ │ │ │ │ -00015b28 : │ │ │ │ +00015b28 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #768]! @ 0x300 │ │ │ │ │ │ │ │ -00015b34 : │ │ │ │ +00015b34 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ │ │ │ │ -00015b40 : │ │ │ │ +00015b40 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ │ │ │ │ -00015b4c : │ │ │ │ +00015b4c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ │ │ │ │ -00015b58 : │ │ │ │ +00015b58 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ -00015b64 : │ │ │ │ +00015b64 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ -00015b70 : │ │ │ │ +00015b70 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ -00015b7c : │ │ │ │ +00015b7c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ -00015b88 : │ │ │ │ +00015b88 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ -00015b94 : │ │ │ │ +00015b94 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ -00015ba0 : │ │ │ │ +00015ba0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ -00015bac : │ │ │ │ +00015bac : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ -00015bb8 : │ │ │ │ +00015bb8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ -00015bc4 : │ │ │ │ +00015bc4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ -00015bd0 : │ │ │ │ +00015bd0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ -00015bdc : │ │ │ │ +00015bdc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ -00015be8 : │ │ │ │ +00015be8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ -00015bf4 : │ │ │ │ +00015bf4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ -00015c00 : │ │ │ │ +00015c00 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -00015c0c : │ │ │ │ +00015c0c <__printf_chk@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -00015c18 : │ │ │ │ +00015c18 <__fprintf_chk@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ -00015c24 : │ │ │ │ +00015c24 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ -00015c30 : │ │ │ │ +00015c30 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ -00015c3c : │ │ │ │ +00015c3c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ -00015c48 : │ │ │ │ +00015c48 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #576]! @ 0x240 │ │ │ │ │ │ │ │ -00015c54 : │ │ │ │ +00015c54 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #568]! @ 0x238 │ │ │ │ │ │ │ │ -00015c60 : │ │ │ │ +00015c60 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #560]! @ 0x230 │ │ │ │ │ │ │ │ -00015c6c : │ │ │ │ +00015c6c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #552]! @ 0x228 │ │ │ │ │ │ │ │ -00015c78 : │ │ │ │ +00015c78 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #544]! @ 0x220 │ │ │ │ │ │ │ │ -00015c84 : │ │ │ │ +00015c84 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #536]! @ 0x218 │ │ │ │ │ │ │ │ -00015c90 : │ │ │ │ +00015c90 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #528]! @ 0x210 │ │ │ │ │ │ │ │ -00015c9c : │ │ │ │ +00015c9c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #520]! @ 0x208 │ │ │ │ │ │ │ │ -00015ca8 : │ │ │ │ +00015ca8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #512]! @ 0x200 │ │ │ │ │ │ │ │ -00015cb4 : │ │ │ │ +00015cb4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ │ │ │ │ -00015cc0 : │ │ │ │ +00015cc0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ │ │ │ │ -00015ccc : │ │ │ │ +00015ccc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ │ │ │ │ -00015cd8 : │ │ │ │ +00015cd8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ │ │ │ │ -00015ce4 : │ │ │ │ +00015ce4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ -00015cf0 : │ │ │ │ +00015cf0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ │ │ │ │ -00015cfc : │ │ │ │ +00015cfc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ │ │ │ │ -00015d08 : │ │ │ │ +00015d08 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ │ │ │ │ -00015d14 : │ │ │ │ +00015d14 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ │ │ │ │ -00015d20 : │ │ │ │ +00015d20 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ -00015d2c : │ │ │ │ +00015d2c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ │ │ │ │ -00015d38 : │ │ │ │ +00015d38 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ │ │ │ │ -00015d44 : │ │ │ │ +00015d44 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #408]! @ 0x198 │ │ │ │ │ │ │ │ -00015d50 : │ │ │ │ +00015d50 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #400]! @ 0x190 │ │ │ │ │ │ │ │ -00015d5c : │ │ │ │ +00015d5c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #392]! @ 0x188 │ │ │ │ │ │ │ │ -00015d68 : │ │ │ │ +00015d68 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #384]! @ 0x180 │ │ │ │ │ │ │ │ -00015d74 : │ │ │ │ +00015d74 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #376]! @ 0x178 │ │ │ │ │ │ │ │ -00015d80 <__printf_chk@plt>: │ │ │ │ +00015d80 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #368]! @ 0x170 │ │ │ │ │ │ │ │ -00015d8c <__fprintf_chk@plt>: │ │ │ │ +00015d8c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #360]! @ 0x168 │ │ │ │ │ │ │ │ -00015d98 : │ │ │ │ +00015d98 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #352]! @ 0x160 │ │ │ │ │ │ │ │ -00015da4 : │ │ │ │ +00015da4 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #344]! @ 0x158 │ │ │ │ │ │ │ │ -00015db0 : │ │ │ │ +00015db0 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #336]! @ 0x150 │ │ │ │ │ │ │ │ -00015dbc : │ │ │ │ +00015dbc : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #328]! @ 0x148 │ │ │ │ │ │ │ │ -00015dc8 : │ │ │ │ +00015dc8 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #320]! @ 0x140 │ │ │ │ │ │ │ │ -00015dd4 : │ │ │ │ +00015dd4 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #312]! @ 0x138 │ │ │ │ │ │ │ │ -00015de0 : │ │ │ │ +00015de0 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #304]! @ 0x130 │ │ │ │ │ │ │ │ -00015dec : │ │ │ │ +00015dec : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #296]! @ 0x128 │ │ │ │ │ │ │ │ -00015df8 : │ │ │ │ +00015df8 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ -00015e04 : │ │ │ │ +00015e04 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #280]! @ 0x118 │ │ │ │ │ │ │ │ -00015e10 : │ │ │ │ +00015e10 : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ │ ldr pc, [ip, #272]! @ 0x110 │ │ │ │ │ │ │ │ 00015e1c : │ │ │ │ add ip, pc, #60, 12 @ 0x3c00000 │ │ │ │ add ip, ip, #319488 @ 0x4e000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq 167b8 <__cxa_atexit@plt+0xa8> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne 16784 <__cxa_atexit@plt+0x74> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne 16794 <__cxa_atexit@plt+0x84> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq 16928 <__cxa_atexit@plt+0x218> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ + bl 407a00 <__cxa_atexit@plt+0x3f12f0> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b 16844 <__cxa_atexit@plt+0x134> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ + bl 407a08 <__cxa_atexit@plt+0x3f12f8> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,24 +227,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq 16ac8 <__cxa_atexit@plt+0x3b8> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ + bl 407a00 <__cxa_atexit@plt+0x3f12f0> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b 169e0 <__cxa_atexit@plt+0x2d0> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ + bl 407a08 <__cxa_atexit@plt+0x3f12f8> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq 16bd4 <__cxa_atexit@plt+0x4c4> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne 16ba0 <__cxa_atexit@plt+0x490> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne 16bb0 <__cxa_atexit@plt+0x4a0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 16cc8 <__cxa_atexit@plt+0x5b8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ cmp r6, r7 │ │ │ │ bhi 16b44 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq 16cc4 <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne 16c90 <__cxa_atexit@plt+0x580> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne 16c7c <__cxa_atexit@plt+0x56c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi 16b44 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ b 16cc8 <__cxa_atexit@plt+0x5b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 17014 <__cxa_atexit@plt+0x904> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq 16d88 <__cxa_atexit@plt+0x678> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne 16d54 <__cxa_atexit@plt+0x644> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne 16d64 <__cxa_atexit@plt+0x654> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b 16e48 <__cxa_atexit@plt+0x738> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne 16e10 <__cxa_atexit@plt+0x700> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne 16dfc <__cxa_atexit@plt+0x6ec> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 16fcc <__cxa_atexit@plt+0x8bc> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ + bl 407a00 <__cxa_atexit@plt+0x3f12f0> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b 16ee0 <__cxa_atexit@plt+0x7d0> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ + bl 407a08 <__cxa_atexit@plt+0x3f12f8> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b 16ee0 <__cxa_atexit@plt+0x7d0> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b 16d38 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ 17040 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ biceq ip, r4, #124, 14 @ 0x1f00000 │ │ │ │ - orrseq r0, sp, #140, 10 @ 0x23000000 │ │ │ │ + orrseq r0, sp, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - orreq r4, r4, #56, 22 @ 0xe000 │ │ │ │ + orreq r4, r4, #56, 24 @ 0x3800 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ 17b34 <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ 17b38 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 172dc <__cxa_atexit@plt+0xbcc> │ │ │ │ mov r5, #0 │ │ │ │ b 17258 <__cxa_atexit@plt+0xb48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq 17250 <__cxa_atexit@plt+0xb40> │ │ │ │ mov r9, #0 │ │ │ │ b 17448 <__cxa_atexit@plt+0xd38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq 17440 <__cxa_atexit@plt+0xd30> │ │ │ │ tst r3, #8 │ │ │ │ bne 173d0 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq 17250 <__cxa_atexit@plt+0xb40> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b 17094 <__cxa_atexit@plt+0x984> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ + bl 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 17764 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi 17408 <__cxa_atexit@plt+0xcf8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b 173d0 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 4079e8 <__cxa_atexit@plt+0x3f12d8> │ │ │ │ + bl 407a20 <__cxa_atexit@plt+0x3f1310> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi 17500 <__cxa_atexit@plt+0xdf0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ + bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ + bl 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ + bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b 1755c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ + bl 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b 1755c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r3, [pc, #1424] @ 17b6c <__cxa_atexit@plt+0x145c> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ b 17258 <__cxa_atexit@plt+0xb48> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq 1721c <__cxa_atexit@plt+0xb0c> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq 1721c <__cxa_atexit@plt+0xb0c> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ + bl 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 17300 <__cxa_atexit@plt+0xbf0> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 17680 <__cxa_atexit@plt+0xf70> │ │ │ │ b 17300 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq 1721c <__cxa_atexit@plt+0xb0c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ + bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ b 17300 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ + bl 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ b 175c8 <__cxa_atexit@plt+0xeb8> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b 17700 <__cxa_atexit@plt+0xff0> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl 16b14 <__cxa_atexit@plt+0x404> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq 17a1c <__cxa_atexit@plt+0x130c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ + bl 407a30 <__cxa_atexit@plt+0x3f1320> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl 16720 <__cxa_atexit@plt+0x10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b 1784c <__cxa_atexit@plt+0x113c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 407a00 <__cxa_atexit@plt+0x3f12f0> │ │ │ │ + bl 407a38 <__cxa_atexit@plt+0x3f1328> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b 1755c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 1734c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 178e0 <__cxa_atexit@plt+0x11d0> │ │ │ │ b 17428 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b 177e0 <__cxa_atexit@plt+0x10d0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ + bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b 1755c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ + bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 17764 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi 179a8 <__cxa_atexit@plt+0x1298> │ │ │ │ b 17428 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r2, [pc, #428] @ 17b80 <__cxa_atexit@plt+0x1470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b 17370 <__cxa_atexit@plt+0xc60> │ │ │ │ ldr r0, [pc, #416] @ 17b84 <__cxa_atexit@plt+0x1474> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr r0, [pc, #404] @ 17b88 <__cxa_atexit@plt+0x1478> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr r3, [pc, #388] @ 17b8c <__cxa_atexit@plt+0x147c> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq 17a08 <__cxa_atexit@plt+0x12f8> │ │ │ │ mov r9, r4 │ │ │ │ b 17094 <__cxa_atexit@plt+0x984> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq 17a2c <__cxa_atexit@plt+0x131c> │ │ │ │ b 17a14 <__cxa_atexit@plt+0x1304> │ │ │ │ tst r3, #4 │ │ │ │ bne 17240 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r0, [pc, #324] @ 17b90 <__cxa_atexit@plt+0x1480> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1289,42 +1289,42 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b 17aac <__cxa_atexit@plt+0x139c> │ │ │ │ biceq ip, r4, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ biceq r0, r5, #152 @ 0x98 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - orrseq r0, sp, #14 │ │ │ │ + orrseq r0, sp, #238 @ 0xee │ │ │ │ biceq r2, r4, #156, 24 @ 0x9c00 │ │ │ │ - orrseq pc, ip, #888 @ 0x378 │ │ │ │ - orrseq r0, sp, #26 │ │ │ │ + orrseq r0, sp, #190 @ 0xbe │ │ │ │ + orrseq r0, sp, #250 @ 0xfa │ │ │ │ biceq r2, r4, #36, 22 @ 0x9000 │ │ │ │ biceq pc, r4, #160, 26 @ 0x2800 │ │ │ │ biceq pc, r4, #132, 26 @ 0x2100 │ │ │ │ biceq pc, r4, #160, 24 @ 0xa000 │ │ │ │ biceq r2, r4, #100, 18 @ 0x190000 │ │ │ │ biceq pc, r4, #120, 24 @ 0x7800 │ │ │ │ biceq r2, r4, #232, 14 @ 0x3a00000 │ │ │ │ biceq r2, r4, #136, 14 @ 0x2200000 │ │ │ │ biceq r2, r4, #8, 14 @ 0x200000 │ │ │ │ biceq r2, r4, #188, 8 @ 0xbc000000 │ │ │ │ biceq r2, r4, #168, 8 @ 0xa8000000 │ │ │ │ biceq pc, r4, #88, 14 @ 0x1600000 │ │ │ │ - orreq r4, r4, #180, 2 @ 0x2d │ │ │ │ - orreq r4, r4, #248, 2 @ 0x3e │ │ │ │ + orreq r4, r4, #180, 4 @ 0x4000000b │ │ │ │ + orreq r4, r4, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - orreq r4, r4, #124, 2 │ │ │ │ + orreq r4, r4, #124, 4 @ 0xc0000007 │ │ │ │ biceq pc, r4, #100, 12 @ 0x6400000 │ │ │ │ biceq pc, r4, #72, 12 @ 0x4800000 │ │ │ │ biceq pc, r4, #0, 12 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 407a08 <__cxa_atexit@plt+0x3f12f8> │ │ │ │ + bl 407a40 <__cxa_atexit@plt+0x3f1330> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq 17d30 <__cxa_atexit@plt+0x1620> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ 17e84 <__cxa_atexit@plt+0x1774> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 17d38 <__cxa_atexit@plt+0x1628> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ + bl 407a48 <__cxa_atexit@plt+0x3f1338> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 17c2c <__cxa_atexit@plt+0x151c> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,53 +1448,53 @@ │ │ │ │ beq 17e4c <__cxa_atexit@plt+0x173c> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ + bl 407a48 <__cxa_atexit@plt+0x3f1338> │ │ │ │ b 17d14 <__cxa_atexit@plt+0x1604> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi 17e28 <__cxa_atexit@plt+0x1718> │ │ │ │ cmp sl, fp │ │ │ │ bls 17d14 <__cxa_atexit@plt+0x1604> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ + bl 4079f8 <__cxa_atexit@plt+0x3f12e8> │ │ │ │ cmp sl, fp │ │ │ │ bhi 17dec <__cxa_atexit@plt+0x16dc> │ │ │ │ b 17d14 <__cxa_atexit@plt+0x1604> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 17044 <__cxa_atexit@plt+0x934> │ │ │ │ b 17d14 <__cxa_atexit@plt+0x1604> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b 17cfc <__cxa_atexit@plt+0x15ec> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4079e8 <__cxa_atexit@plt+0x3f12d8> │ │ │ │ + bl 407a20 <__cxa_atexit@plt+0x3f1310> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b 17ddc <__cxa_atexit@plt+0x16cc> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b 17cd8 <__cxa_atexit@plt+0x15c8> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 407a18 <__cxa_atexit@plt+0x3f1308> │ │ │ │ + b 407a50 <__cxa_atexit@plt+0x3f1340> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 17ec4 <__cxa_atexit@plt+0x17b4> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne 1805c <__cxa_atexit@plt+0x194c> │ │ │ │ - bl 407a20 <__cxa_atexit@plt+0x3f1310> │ │ │ │ + bl 407a58 <__cxa_atexit@plt+0x3f1348> │ │ │ │ b 18030 <__cxa_atexit@plt+0x1920> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ 1811c <__cxa_atexit@plt+0x1a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ 18e94 <__cxa_atexit@plt+0x2784> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ + bl 407a60 <__cxa_atexit@plt+0x3f1350> │ │ │ │ ldr r2, [pc, #2168] @ 18e98 <__cxa_atexit@plt+0x2788> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq 18cec <__cxa_atexit@plt+0x25dc> │ │ │ │ ldr r2, [pc, #2148] @ 18e9c <__cxa_atexit@plt+0x278c> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b 18534 <__cxa_atexit@plt+0x1e24> │ │ │ │ ldr r5, [pc, #2136] @ 18ea0 <__cxa_atexit@plt+0x2790> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 407a28 <__cxa_atexit@plt+0x3f1318> │ │ │ │ + bl 407a60 <__cxa_atexit@plt+0x3f1350> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 18cdc <__cxa_atexit@plt+0x25cc> │ │ │ │ ldr r2, [pc, #2100] @ 18ea4 <__cxa_atexit@plt+0x2794> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 18d7c <__cxa_atexit@plt+0x266c> │ │ │ │ add r5, r4, #8 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 407a30 <__cxa_atexit@plt+0x3f1320> │ │ │ │ + bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1760] @ 18ec8 <__cxa_atexit@plt+0x27b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq 18800 <__cxa_atexit@plt+0x20f0> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 18d24 <__cxa_atexit@plt+0x2614> │ │ │ │ add r5, r4, #16 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 407a38 <__cxa_atexit@plt+0x3f1328> │ │ │ │ + bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ mov r5, r0 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #4 │ │ │ │ bl 18f30 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #8 │ │ │ │ bl 18f30 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl 18f30 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 407a30 <__cxa_atexit@plt+0x3f1320> │ │ │ │ + bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ bl 18120 <__cxa_atexit@plt+0x1a10> │ │ │ │ mov r5, r0 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 407a40 <__cxa_atexit@plt+0x3f1330> │ │ │ │ + bl 407a78 <__cxa_atexit@plt+0x3f1368> │ │ │ │ b 18480 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1272] @ 18ee8 <__cxa_atexit@plt+0x27d8> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 407a30 <__cxa_atexit@plt+0x3f1320> │ │ │ │ + bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b 18478 <__cxa_atexit@plt+0x1d68> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 407a48 <__cxa_atexit@plt+0x3f1338> │ │ │ │ + bl 407a80 <__cxa_atexit@plt+0x3f1370> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq 18c40 <__cxa_atexit@plt+0x2530> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 407a50 <__cxa_atexit@plt+0x3f1340> │ │ │ │ + bl 407a88 <__cxa_atexit@plt+0x3f1378> │ │ │ │ ldr r3, [pc, #700] @ 18f04 <__cxa_atexit@plt+0x27f4> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,18 +2511,18 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 18f30 <__cxa_atexit@plt+0x2820> │ │ │ │ b 18780 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ 18f2c <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ biceq ip, r4, #12, 26 @ 0x300 │ │ │ │ biceq sl, r4, #44, 30 @ 0xb0 │ │ │ │ - orrseq lr, ip, #252, 30 @ 0x3f0 │ │ │ │ + orrseq pc, ip, #220 @ 0xdc │ │ │ │ biceq ip, r4, #232, 24 @ 0xe800 │ │ │ │ biceq ip, r4, #220, 24 @ 0xdc00 │ │ │ │ biceq ip, r4, #60, 24 @ 0x3c00 │ │ │ │ biceq ip, r4, #172, 22 @ 0x2b000 │ │ │ │ biceq ip, r4, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ biceq ip, r4, #48, 22 @ 0xc000 │ │ │ │ @@ -2563,15 +2563,15 @@ │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffffddb0 │ │ │ │ @ instruction: 0xffffddac │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xffffa818 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - orreq r2, r4, #68, 28 @ 0x440 │ │ │ │ + orreq r2, r4, #68, 30 @ 0x110 │ │ │ │ ldr r1, [pc, #3972] @ 19ebc <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ 19ec0 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ 19ec4 <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ 19ec8 <__cxa_atexit@plt+0x37b8> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr fp, [pc, #4048] @ 19fac <__cxa_atexit@plt+0x389c> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #2036] @ 19f04 <__cxa_atexit@plt+0x37f4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr sl, [pc, #2188] @ 19fac <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 1ad0c <__cxa_atexit@plt+0x45fc> │ │ │ │ ldr r0, [pc, #2004] @ 19f08 <__cxa_atexit@plt+0x37f8> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3561,31 +3561,31 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc 19e6c <__cxa_atexit@plt+0x375c> │ │ │ │ b 198fc <__cxa_atexit@plt+0x31ec> │ │ │ │ biceq sl, r4, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - orrseq pc, ip, #393216 @ 0x60000 │ │ │ │ - orreq r8, r4, #56, 16 @ 0x380000 │ │ │ │ + orrseq pc, ip, #15073280 @ 0xe60000 │ │ │ │ + orreq r8, r4, #56, 18 @ 0xe0000 │ │ │ │ biceq ip, r4, #124 @ 0x7c │ │ │ │ biceq ip, r4, #76 @ 0x4c │ │ │ │ biceq fp, r4, #32, 30 @ 0x80 │ │ │ │ biceq fp, r4, #240, 28 @ 0xf00 │ │ │ │ biceq fp, r4, #132, 28 @ 0x840 │ │ │ │ biceq fp, r4, #84, 28 @ 0x540 │ │ │ │ biceq fp, r4, #44, 26 @ 0xb00 │ │ │ │ biceq fp, r4, #252, 24 @ 0xfc00 │ │ │ │ biceq fp, r4, #224, 22 @ 0x38000 │ │ │ │ biceq fp, r4, #176, 22 @ 0x2c000 │ │ │ │ biceq fp, r4, #76, 22 @ 0x13000 │ │ │ │ biceq fp, r4, #28, 22 @ 0x7000 │ │ │ │ biceq fp, r4, #180, 20 @ 0xb4000 │ │ │ │ biceq fp, r4, #132, 20 @ 0x84000 │ │ │ │ - orreq r8, r4, #20, 2 │ │ │ │ + orreq r8, r4, #20, 4 @ 0x40000001 │ │ │ │ biceq fp, r4, #72, 18 @ 0x120000 │ │ │ │ biceq fp, r4, #24, 18 @ 0x60000 │ │ │ │ biceq fp, r4, #184, 16 @ 0xb80000 │ │ │ │ biceq fp, r4, #136, 16 @ 0x880000 │ │ │ │ biceq fp, r4, #72, 14 @ 0x1200000 │ │ │ │ biceq fp, r4, #24, 14 @ 0x600000 │ │ │ │ biceq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ @@ -3614,16 +3614,16 @@ │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ biceq sl, r4, #168, 18 @ 0x2a0000 │ │ │ │ biceq sl, r4, #120, 18 @ 0x1e0000 │ │ │ │ biceq sl, r4, #232, 16 @ 0xe80000 │ │ │ │ biceq sl, r4, #14024704 @ 0xd60000 │ │ │ │ - orrseq lr, ip, #82 @ 0x52 │ │ │ │ - orreq r7, r4, #36 @ 0x24 │ │ │ │ + orrseq lr, ip, #-2147483636 @ 0x8000000c │ │ │ │ + orreq r7, r4, #36, 2 │ │ │ │ biceq pc, r3, #232, 10 @ 0x3a000000 │ │ │ │ biceq pc, r3, #188, 10 @ 0x2f000000 │ │ │ │ biceq sl, r4, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ biceq pc, r3, #108, 10 @ 0x1b000000 │ │ │ │ biceq pc, r3, #64, 10 @ 0x10000000 │ │ │ │ biceq sl, r4, #236, 14 @ 0x3b00000 │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 407a58 <__cxa_atexit@plt+0x3f1348> │ │ │ │ + bl 407a90 <__cxa_atexit@plt+0x3f1380> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne 1a5e8 <__cxa_atexit@plt+0x3ed8> │ │ │ │ b 1a490 <__cxa_atexit@plt+0x3d80> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 407a60 <__cxa_atexit@plt+0x3f1350> │ │ │ │ + b 407a98 <__cxa_atexit@plt+0x3f1388> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne 19bc4 <__cxa_atexit@plt+0x34b4> │ │ │ │ ldr r2, [pc, #-1772] @ 19f78 <__cxa_atexit@plt+0x3868> │ │ │ │ ldr fp, [pc, #-1772] @ 19f7c <__cxa_atexit@plt+0x386c> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, r3 │ │ │ │ b 18f60 <__cxa_atexit@plt+0x2850> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 191a8 <__cxa_atexit@plt+0x2a98> │ │ │ │ ldr r5, [pc, #-2000] @ 19f90 <__cxa_atexit@plt+0x3880> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ 19f9c <__cxa_atexit@plt+0x388c> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ + bl 407a10 <__cxa_atexit@plt+0x3f1300> │ │ │ │ ldr fp, [pc, #-2072] @ 19fac <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 1afd8 <__cxa_atexit@plt+0x48c8> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 1957c <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r9, [pc, #-2628] @ 19fe4 <__cxa_atexit@plt+0x38d4> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ 19fec <__cxa_atexit@plt+0x38dc> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1a3c4 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 19614 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19244 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1904c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19c3c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1a0a4 <__cxa_atexit@plt+0x3994> │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 1a17c <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19ad8 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19980 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19810 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1a260 <__cxa_atexit@plt+0x3b50> │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1a568 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19780 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19db4 <__cxa_atexit@plt+0x36a4> │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 1939c <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ b 194e8 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 191a8 <__cxa_atexit@plt+0x2a98> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 1957c <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r5, [pc, #-3096] @ 19ff0 <__cxa_atexit@plt+0x38e0> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1a3c4 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 1939c <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19244 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 194e8 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1a260 <__cxa_atexit@plt+0x3b50> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 1a17c <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19ad8 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19980 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19810 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19780 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldrd r2, [sp] │ │ │ │ b 19614 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1a0a4 <__cxa_atexit@plt+0x3994> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1904c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19c3c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ b 19db4 <__cxa_atexit@plt+0x36a4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1a568 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 407a78 <__cxa_atexit@plt+0x3f1368> │ │ │ │ + b 407ab0 <__cxa_atexit@plt+0x3f13a0> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ 1a010 <__cxa_atexit@plt+0x3900> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 407a80 <__cxa_atexit@plt+0x3f1370> │ │ │ │ + b 407ab8 <__cxa_atexit@plt+0x3f13a8> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a88 <__cxa_atexit@plt+0x3f1378> │ │ │ │ + bl 407ac0 <__cxa_atexit@plt+0x3f13b0> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1a780 <__cxa_atexit@plt+0x4070> │ │ │ │ ldr r7, [pc, #-3880] @ 1a014 <__cxa_atexit@plt+0x3904> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #-3912] @ 1a01c <__cxa_atexit@plt+0x390c> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 1af04 <__cxa_atexit@plt+0x47f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a68 <__cxa_atexit@plt+0x3f1358> │ │ │ │ + bl 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 1a720 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r4, [pc, #-3948] @ 1a020 <__cxa_atexit@plt+0x3910> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr sl, [pc, #284] @ 1b160 <__cxa_atexit@plt+0x4a50> │ │ │ │ - bl 407a48 <__cxa_atexit@plt+0x3f1338> │ │ │ │ + bl 407a80 <__cxa_atexit@plt+0x3f1370> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 1a9ec <__cxa_atexit@plt+0x42dc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 407a70 <__cxa_atexit@plt+0x3f1360> │ │ │ │ + bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 1a720 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r5, [pc, #220] @ 1b164 <__cxa_atexit@plt+0x4a54> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 1ae90 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr lr, [pc, #104] @ 1b17c <__cxa_atexit@plt+0x4a6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 407a80 <__cxa_atexit@plt+0x3f1370> │ │ │ │ + bl 407ab8 <__cxa_atexit@plt+0x3f13a8> │ │ │ │ b 1ae90 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr ip, [pc, #80] @ 1b180 <__cxa_atexit@plt+0x4a70> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq 191cc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #64] @ 1b184 <__cxa_atexit@plt+0x4a74> │ │ │ │ @@ -4763,31 +4763,31 @@ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ biceq r9, r4, #92, 30 @ 0x170 │ │ │ │ biceq r9, r4, #292 @ 0x124 │ │ │ │ biceq r9, r4, #100, 30 @ 0x190 │ │ │ │ biceq r9, r4, #24, 30 @ 0x60 │ │ │ │ biceq r9, r4, #5, 30 │ │ │ │ biceq r9, r4, #32, 30 @ 0x80 │ │ │ │ - b 407a90 <__cxa_atexit@plt+0x3f1380> │ │ │ │ + b 407ac8 <__cxa_atexit@plt+0x3f13b8> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 407a98 <__cxa_atexit@plt+0x3f1388> │ │ │ │ + bl 407ad0 <__cxa_atexit@plt+0x3f13c0> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 407a90 <__cxa_atexit@plt+0x3f1380> │ │ │ │ + b 407ac8 <__cxa_atexit@plt+0x3f13b8> │ │ │ │ bleq 57314 <__cxa_atexit@plt+0x40c04> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -4901,15 +4901,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 1b3b8 <__cxa_atexit@plt+0x4ca8> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 406980 <__cxa_atexit@plt+0x3f0270> │ │ │ │ biceq r7, r4, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0xffffa660 │ │ │ │ - cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmneq lr, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffffa664 │ │ │ │ orrseq pc, ip, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5582,15 +5582,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq lr, #164, 26 @ 0x2900 │ │ │ │ + cmneq lr, #164, 28 @ 0xa40 │ │ │ │ biceq r1, r4, #240, 20 @ 0xf0000 │ │ │ │ orrseq pc, ip, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1be7c <__cxa_atexit@plt+0x576c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -5670,15 +5670,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ biceq r1, r4, #164, 18 @ 0x290000 │ │ │ │ - cmneq lr, #1792 @ 0x700 │ │ │ │ + cmneq lr, #448 @ 0x1c0 │ │ │ │ orrseq pc, ip, #8, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bff0 <__cxa_atexit@plt+0x58e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -5939,15 +5939,15 @@ │ │ │ │ orrseq lr, ip, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ biceq r1, r4, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ biceq r1, r4, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmneq lr, #216, 16 @ 0xd80000 │ │ │ │ + cmneq lr, #216, 18 @ 0x360000 │ │ │ │ biceq r1, r4, #152, 12 @ 0x9800000 │ │ │ │ biceq r1, r4, #100, 12 @ 0x6400000 │ │ │ │ biceq r1, r4, #88, 12 @ 0x5800000 │ │ │ │ orrseq lr, ip, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c420 <__cxa_atexit@plt+0x5d10> │ │ │ │ @@ -6542,15 +6542,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #148, 14 @ 0x2500000 │ │ │ │ + cmneq lr, #148, 16 @ 0x940000 │ │ │ │ biceq r0, r4, #40, 24 @ 0x2800 │ │ │ │ orrseq lr, ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -7464,63 +7464,63 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dbc0 <__cxa_atexit@plt+0x74b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #49152 @ 0xc000 │ │ │ │ + cmneq lr, #12288 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dbe0 <__cxa_atexit@plt+0x74d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #14352384 @ 0xdb0000 │ │ │ │ + cmneq lr, #3588096 @ 0x36c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dc00 <__cxa_atexit@plt+0x74f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #11599872 @ 0xb10000 │ │ │ │ + cmneq lr, #2899968 @ 0x2c4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dc20 <__cxa_atexit@plt+0x7510> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #8978432 @ 0x890000 │ │ │ │ + cmneq lr, #2244608 @ 0x224000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dc40 <__cxa_atexit@plt+0x7530> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #3342336 @ 0x330000 │ │ │ │ + cmneq lr, #835584 @ 0xcc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dc60 <__cxa_atexit@plt+0x7550> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #1114112 @ 0x110000 │ │ │ │ + cmneq lr, #278528 @ 0x44000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1dc80 <__cxa_atexit@plt+0x7570> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #62652416 @ 0x3bc0000 │ │ │ │ + cmneq lr, #15663104 @ 0xef0000 │ │ │ │ orrseq sp, ip, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1dccc <__cxa_atexit@plt+0x75bc> │ │ │ │ @@ -7565,15 +7565,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmneq lr, #29622272 @ 0x1c40000 │ │ │ │ + cmneq lr, #7405568 @ 0x710000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dda0 <__cxa_atexit@plt+0x7690> │ │ │ │ @@ -7623,15 +7623,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ biceq pc, r3, #32, 22 @ 0x8000 │ │ │ │ - cmneq lr, #156237824 @ 0x9500000 │ │ │ │ + cmneq lr, #39059456 @ 0x2540000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7725,15 +7725,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #62914560 @ 0x3c00000 │ │ │ │ + cmneq lr, #15728640 @ 0xf00000 │ │ │ │ biceq pc, r3, #128, 18 @ 0x200000 │ │ │ │ biceq pc, r3, #120, 18 @ 0x1e0000 │ │ │ │ orrseq sp, ip, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -7815,15 +7815,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq pc, r3, #64, 16 @ 0x400000 │ │ │ │ - cmneq lr, #-1140850686 @ 0xbc000002 │ │ │ │ + cmneq lr, #-1358954496 @ 0xaf000000 │ │ │ │ biceq pc, r3, #36, 16 @ 0x240000 │ │ │ │ biceq pc, r3, #28, 16 @ 0x1c0000 │ │ │ │ orrseq sp, ip, #208, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -7920,15 +7920,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq lr, #-1610612721 @ 0xa000000f │ │ │ │ biceq pc, r3, #116, 12 @ 0x7400000 │ │ │ │ biceq pc, r3, #108, 12 @ 0x6c00000 │ │ │ │ orrseq sp, ip, #48, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8010,15 +8010,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq pc, r3, #52, 10 @ 0xd000000 │ │ │ │ - cmneq lr, #154 @ 0x9a │ │ │ │ + cmneq lr, #-2147483610 @ 0x80000026 │ │ │ │ biceq pc, r3, #24, 10 @ 0x6000000 │ │ │ │ biceq pc, r3, #16, 10 @ 0x4000000 │ │ │ │ orrseq ip, ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -8115,15 +8115,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #3664 @ 0xe50 │ │ │ │ + cmneq lr, #916 @ 0x394 │ │ │ │ biceq pc, r3, #104, 6 @ 0xa0000001 │ │ │ │ biceq pc, r3, #96, 6 @ 0x80000001 │ │ │ │ orrseq ip, ip, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8205,15 +8205,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq pc, r3, #40, 4 @ 0x80000002 │ │ │ │ - cmneq lr, #8512 @ 0x2140 │ │ │ │ + cmneq lr, #2128 @ 0x850 │ │ │ │ biceq pc, r3, #12, 4 @ 0xc0000000 │ │ │ │ biceq pc, r3, #4, 4 @ 0x40000000 │ │ │ │ orrseq ip, ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -8310,15 +8310,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #208, 22 @ 0x34000 │ │ │ │ + cmneq lr, #208, 24 @ 0xd000 │ │ │ │ biceq pc, r3, #92 @ 0x5c │ │ │ │ biceq pc, r3, #84 @ 0x54 │ │ │ │ orrseq ip, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8400,15 +8400,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, r3, #28, 30 @ 0x70 │ │ │ │ - cmneq lr, #112, 20 @ 0x70000 │ │ │ │ + cmneq lr, #112, 22 @ 0x1c000 │ │ │ │ biceq lr, r3, #0, 30 │ │ │ │ biceq lr, r3, #248, 28 @ 0xf80 │ │ │ │ orrseq ip, ip, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -8505,15 +8505,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #12386304 @ 0xbd0000 │ │ │ │ + cmneq lr, #3096576 @ 0x2f4000 │ │ │ │ biceq lr, r3, #80, 26 @ 0x1400 │ │ │ │ biceq lr, r3, #72, 26 @ 0x1200 │ │ │ │ orrseq ip, ip, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8595,15 +8595,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, r3, #16, 24 @ 0x1000 │ │ │ │ - cmneq lr, #24379392 @ 0x1740000 │ │ │ │ + cmneq lr, #6094848 @ 0x5d0000 │ │ │ │ biceq lr, r3, #244, 22 @ 0x3d000 │ │ │ │ biceq lr, r3, #236, 22 @ 0x3b000 │ │ │ │ orrseq ip, ip, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -8700,15 +8700,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #675282944 @ 0x28400000 │ │ │ │ + cmneq lr, #168820736 @ 0xa100000 │ │ │ │ biceq lr, r3, #68, 20 @ 0x44000 │ │ │ │ biceq lr, r3, #60, 20 @ 0x3c000 │ │ │ │ orrseq ip, ip, #0, 10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8790,15 +8790,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, r3, #4, 18 @ 0x10000 │ │ │ │ - cmneq lr, #1090519040 @ 0x41000000 │ │ │ │ + cmneq lr, #272629760 @ 0x10400000 │ │ │ │ biceq lr, r3, #232, 16 @ 0xe80000 │ │ │ │ biceq lr, r3, #224, 16 @ 0xe00000 │ │ │ │ orrseq ip, ip, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -8895,15 +8895,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #-1342177272 @ 0xb0000008 │ │ │ │ + cmneq lr, #738197506 @ 0x2c000002 │ │ │ │ biceq lr, r3, #56, 14 @ 0xe00000 │ │ │ │ biceq lr, r3, #48, 14 @ 0xc00000 │ │ │ │ orrseq ip, ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -8985,15 +8985,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, r3, #248, 10 @ 0x3e000000 │ │ │ │ - cmneq lr, #-1073741814 @ 0xc000000a │ │ │ │ + cmneq lr, #-1342177278 @ 0xb0000002 │ │ │ │ biceq lr, r3, #220, 10 @ 0x37000000 │ │ │ │ biceq lr, r3, #212, 10 @ 0x35000000 │ │ │ │ orrseq ip, ip, #136 @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9090,15 +9090,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #460 @ 0x1cc │ │ │ │ + cmneq lr, #115 @ 0x73 │ │ │ │ biceq lr, r3, #44, 8 @ 0x2c000000 │ │ │ │ biceq lr, r3, #36, 8 @ 0x24000000 │ │ │ │ orrseq fp, ip, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -9180,15 +9180,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, r3, #236, 4 @ 0xc000000e │ │ │ │ - cmneq lr, #304 @ 0x130 │ │ │ │ + cmneq lr, #19, 30 @ 0x4c │ │ │ │ biceq lr, r3, #208, 4 │ │ │ │ biceq lr, r3, #200, 4 @ 0x8000000c │ │ │ │ orrseq fp, ip, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9285,15 +9285,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #24064 @ 0x5e00 │ │ │ │ + cmneq lr, #6016 @ 0x1780 │ │ │ │ biceq lr, r3, #32, 2 │ │ │ │ biceq lr, r3, #24, 2 │ │ │ │ orrseq fp, ip, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -9375,15 +9375,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #224, 30 @ 0x380 │ │ │ │ - cmneq lr, #1040384 @ 0xfe000 │ │ │ │ + cmneq lr, #260096 @ 0x3f800 │ │ │ │ biceq sp, r3, #196, 30 @ 0x310 │ │ │ │ biceq sp, r3, #188, 30 @ 0x2f0 │ │ │ │ orrseq fp, ip, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9480,15 +9480,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #72, 18 @ 0x120000 │ │ │ │ + cmneq lr, #72, 20 @ 0x48000 │ │ │ │ biceq sp, r3, #20, 28 @ 0x140 │ │ │ │ biceq sp, r3, #12, 28 @ 0xc0 │ │ │ │ orrseq fp, ip, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -9570,15 +9570,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #212, 24 @ 0xd400 │ │ │ │ - cmneq lr, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq lr, #232, 16 @ 0xe80000 │ │ │ │ biceq sp, r3, #184, 24 @ 0xb800 │ │ │ │ biceq sp, r3, #176, 24 @ 0xb000 │ │ │ │ orrseq fp, ip, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9675,15 +9675,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #55574528 @ 0x3500000 │ │ │ │ + cmneq lr, #13893632 @ 0xd40000 │ │ │ │ biceq sp, r3, #8, 22 @ 0x2000 │ │ │ │ biceq sp, r3, #0, 22 │ │ │ │ orrseq fp, ip, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -9765,15 +9765,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #200, 18 @ 0x320000 │ │ │ │ - cmneq lr, #-721420288 @ 0xd5000000 │ │ │ │ + cmneq lr, #893386752 @ 0x35400000 │ │ │ │ biceq sp, r3, #172, 18 @ 0x2b0000 │ │ │ │ biceq sp, r3, #164, 18 @ 0x290000 │ │ │ │ orrseq fp, ip, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9870,15 +9870,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #2080374784 @ 0x7c000000 │ │ │ │ + cmneq lr, #520093696 @ 0x1f000000 │ │ │ │ biceq sp, r3, #252, 14 @ 0x3f00000 │ │ │ │ biceq sp, r3, #244, 14 @ 0x3d00000 │ │ │ │ orrseq fp, ip, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -9960,15 +9960,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #188, 12 @ 0xbc00000 │ │ │ │ - cmneq lr, #-1073741777 @ 0xc000002f │ │ │ │ + cmneq lr, #-268435445 @ 0xf000000b │ │ │ │ biceq sp, r3, #160, 12 @ 0xa000000 │ │ │ │ biceq sp, r3, #152, 12 @ 0x9800000 │ │ │ │ orrseq fp, ip, #76, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -10065,15 +10065,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq lr, #9 │ │ │ │ + cmneq lr, #1073741826 @ 0x40000002 │ │ │ │ biceq sp, r3, #240, 8 @ 0xf0000000 │ │ │ │ biceq sp, r3, #232, 8 @ 0xe8000000 │ │ │ │ orrseq sl, ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -10155,15 +10155,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #176, 6 @ 0xc0000002 │ │ │ │ - cmnpeq sp, #2704 @ p-variant is OBSOLETE @ 0xa90 │ │ │ │ + cmnpeq sp, #676 @ p-variant is OBSOLETE @ 0x2a4 │ │ │ │ biceq sp, r3, #148, 6 @ 0x50000002 │ │ │ │ biceq sp, r3, #140, 6 @ 0x30000002 │ │ │ │ orrseq sl, ip, #64, 28 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -10260,15 +10260,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmnpeq sp, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ + cmnpeq sp, #244, 26 @ p-variant is OBSOLETE @ 0x3d00 │ │ │ │ biceq sp, r3, #228, 2 @ 0x39 │ │ │ │ biceq sp, r3, #220, 2 @ 0x37 │ │ │ │ orrseq sl, ip, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -10350,15 +10350,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r3, #164 @ 0xa4 │ │ │ │ - cmnpeq sp, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ + cmnpeq sp, #148, 24 @ p-variant is OBSOLETE @ 0x9400 │ │ │ │ biceq sp, r3, #136 @ 0x88 │ │ │ │ biceq sp, r3, #128 @ 0x80 │ │ │ │ orrseq sl, ip, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -10455,15 +10455,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmnpeq sp, #224, 18 @ p-variant is OBSOLETE @ 0x380000 │ │ │ │ + cmnpeq sp, #224, 20 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ biceq ip, r3, #216, 28 @ 0xd80 │ │ │ │ biceq ip, r3, #208, 28 @ 0xd00 │ │ │ │ orrseq sl, ip, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -10545,15 +10545,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq ip, r3, #152, 26 @ 0x2600 │ │ │ │ - cmnpeq sp, #128, 16 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + cmnpeq sp, #128, 18 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ biceq ip, r3, #124, 26 @ 0x1f00 │ │ │ │ biceq ip, r3, #116, 26 @ 0x1d00 │ │ │ │ orrseq sl, ip, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -10650,15 +10650,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmnpeq sp, #217055232 @ p-variant is OBSOLETE @ 0xcf00000 │ │ │ │ + cmnpeq sp, #54263808 @ p-variant is OBSOLETE @ 0x33c0000 │ │ │ │ biceq ip, r3, #204, 22 @ 0x33000 │ │ │ │ biceq ip, r3, #196, 22 @ 0x31000 │ │ │ │ orrseq sl, ip, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -10740,15 +10740,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq ip, r3, #140, 20 @ 0x8c000 │ │ │ │ - cmnpeq sp, #465567744 @ p-variant is OBSOLETE @ 0x1bc00000 │ │ │ │ + cmnpeq sp, #116391936 @ p-variant is OBSOLETE @ 0x6f00000 │ │ │ │ biceq ip, r3, #112, 20 @ 0x70000 │ │ │ │ biceq ip, r3, #104, 20 @ 0x68000 │ │ │ │ orrseq sl, ip, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -12079,15 +12079,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #74752 @ 0x12400 │ │ │ │ + cmneq sp, #18688 @ 0x4900 │ │ │ │ orrseq r9, ip, #124, 24 @ 0x7c00 │ │ │ │ biceq fp, r3, #164, 10 @ 0x29000000 │ │ │ │ orrseq sl, ip, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -12968,15 +12968,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r9, ip, #104, 10 @ 0x1a000000 │ │ │ │ - cmneq sp, #-738197503 @ 0xd4000001 │ │ │ │ + cmneq sp, #1962934272 @ 0x75000000 │ │ │ │ biceq sl, r3, #148, 14 @ 0x2500000 │ │ │ │ biceq sl, r3, #140, 14 @ 0x2300000 │ │ │ │ orrseq r9, ip, #0, 10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -13005,15 +13005,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r9, ip, #212, 8 @ 0xd4000000 │ │ │ │ - cmneq sp, #1811939328 @ 0x6c000000 │ │ │ │ + cmneq sp, #452984832 @ 0x1b000000 │ │ │ │ biceq sl, r3, #0, 14 │ │ │ │ biceq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -18450,153 +18450,153 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r5, r3, #136, 4 @ 0x80000008 │ │ │ │ orrseq r4, ip, #76, 8 @ 0x4c000000 │ │ │ │ - cmneq sp, #15168 @ 0x3b40 │ │ │ │ + cmneq sp, #3792 @ 0xed0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #13, 28 @ 0xd0 │ │ │ │ + cmneq sp, #13, 30 @ 0x34 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #48, 28 @ 0x300 │ │ │ │ + cmneq sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #1360 @ 0x550 │ │ │ │ + cmneq sp, #340 @ 0x154 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #120, 28 @ 0x780 │ │ │ │ + cmneq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #2528 @ 0x9e0 │ │ │ │ + cmneq sp, #632 @ 0x278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #3040 @ 0xbe0 │ │ │ │ + cmneq sp, #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #3600 @ 0xe10 │ │ │ │ + cmneq sp, #900 @ 0x384 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #4, 30 │ │ │ │ + cmneq sp, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #39, 30 @ 0x9c │ │ │ │ + cmneq sp, #39 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #72, 30 @ 0x120 │ │ │ │ + cmneq sp, #72 @ 0x48 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #404 @ 0x194 │ │ │ │ + cmneq sp, #101 @ 0x65 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #520 @ 0x208 │ │ │ │ + cmneq sp, #130 @ 0x82 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #636 @ 0x27c │ │ │ │ + cmneq sp, #159 @ 0x9f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #780 @ 0x30c │ │ │ │ + cmneq sp, #195 @ 0xc3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, lr, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #924 @ 0x39c │ │ │ │ + cmneq sp, #231 @ 0xe7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, pc, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #13 │ │ │ │ + cmneq sp, #1073741827 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r0, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #48 @ 0x30 │ │ │ │ + cmneq sp, #48, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r1, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #84 @ 0x54 │ │ │ │ + cmneq sp, #84, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #117 @ 0x75 │ │ │ │ + cmneq sp, #1073741853 @ 0x4000001d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #153 @ 0x99 │ │ │ │ + cmneq sp, #1073741862 @ 0x40000026 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #189 @ 0xbd │ │ │ │ + cmneq sp, #1073741871 @ 0x4000002f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #224 @ 0xe0 │ │ │ │ + cmneq sp, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #-2147483648 @ 0x80000000 │ │ │ │ + cmneq sp, #536870912 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -20718,15 +20718,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r9, ip, #6 │ │ │ │ sub sl, ip, #14 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ ldr r8, [sp] │ │ │ │ - b 103bdbc <__cxa_atexit@plt+0x10256ac> │ │ │ │ + b 103be94 <__cxa_atexit@plt+0x1025784> │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 2ac24 <__cxa_atexit@plt+0x14514> │ │ │ │ @@ -20781,15 +20781,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 2ac04 <__cxa_atexit@plt+0x144f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 103bdbc <__cxa_atexit@plt+0x10256ac> │ │ │ │ + b 103be94 <__cxa_atexit@plt+0x1025784> │ │ │ │ ldr r3, [pc, #40] @ 2ac08 <__cxa_atexit@plt+0x144f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @@ -20800,15 +20800,15 @@ │ │ │ │ biceq r2, r3, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orrseq r2, ip, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 10352a4 <__cxa_atexit@plt+0x101eb94> │ │ │ │ + b 103537c <__cxa_atexit@plt+0x101ec6c> │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2adfc <__cxa_atexit@plt+0x146ec> │ │ │ │ ldr r2, [pc, #476] @ 2ae20 <__cxa_atexit@plt+0x14710> │ │ │ │ @@ -20918,15 +20918,15 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ sub sl, r6, #170 @ 0xaa │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r8, [pc, #112] @ 2ae64 <__cxa_atexit@plt+0x14754> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 103bdbc <__cxa_atexit@plt+0x10256ac> │ │ │ │ + b 103be94 <__cxa_atexit@plt+0x1025784> │ │ │ │ ldr r7, [pc, #100] @ 2ae68 <__cxa_atexit@plt+0x14758> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r4, #184 @ 0xb8 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ @@ -20959,15 +20959,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ b 2ac24 <__cxa_atexit@plt+0x14514> │ │ │ │ orrseq r2, ip, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 10352a4 <__cxa_atexit@plt+0x101eb94> │ │ │ │ + b 103537c <__cxa_atexit@plt+0x101ec6c> │ │ │ │ orrseq r2, ip, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 2aec4 <__cxa_atexit@plt+0x147b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -21271,15 +21271,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #164, 14 @ 0x2900000 │ │ │ │ + cmneq sp, #164, 16 @ 0xa40000 │ │ │ │ biceq r2, r3, #172, 10 @ 0x2b000000 │ │ │ │ orrseq r1, ip, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -21565,15 +21565,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq sp, #-2080374781 @ 0x84000003 │ │ │ │ + cmneq sp, #-520093696 @ 0xe1000000 │ │ │ │ biceq r2, r3, #52, 2 │ │ │ │ orrseq r1, ip, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -21673,15 +21673,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq sp, #1073741851 @ 0x4000001b │ │ │ │ + cmneq sp, #-805306362 @ 0xd0000006 │ │ │ │ biceq r1, r3, #164, 30 @ 0x290 │ │ │ │ biceq r1, r3, #148, 30 @ 0x250 │ │ │ │ biceq r1, r3, #140, 30 @ 0x230 │ │ │ │ orrseq r1, ip, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2b9f4 <__cxa_atexit@plt+0x152e4> │ │ │ │ @@ -21743,15 +21743,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq sp, #221 @ 0xdd │ │ │ │ + cmneq sp, #1073741879 @ 0x40000037 │ │ │ │ biceq r1, r3, #108, 28 @ 0x6c0 │ │ │ │ orrseq r1, ip, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -21862,15 +21862,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq sp, #204, 28 @ 0xcc0 │ │ │ │ + cmneq sp, #204, 30 @ 0x330 │ │ │ │ biceq r1, r3, #144, 24 @ 0x9000 │ │ │ │ orrseq r1, ip, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #52 @ 0x34 │ │ │ │ @@ -25387,15 +25387,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #80, 24 @ 0x5000 │ │ │ │ + cmneq sp, #80, 26 @ 0x1400 │ │ │ │ biceq lr, r2, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25467,15 +25467,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #11264 @ 0x2c00 │ │ │ │ + cmneq sp, #2816 @ 0xb00 │ │ │ │ biceq lr, r2, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25547,15 +25547,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #3227648 @ 0x314000 │ │ │ │ + cmneq sp, #806912 @ 0xc5000 │ │ │ │ biceq lr, r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25627,15 +25627,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #7995392 @ 0x7a0000 │ │ │ │ + cmneq sp, #1998848 @ 0x1e8000 │ │ │ │ biceq lr, r2, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25707,15 +25707,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #48, 14 @ 0xc00000 │ │ │ │ + cmneq sp, #48, 16 @ 0x300000 │ │ │ │ biceq lr, r2, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25787,15 +25787,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #914358272 @ 0x36800000 │ │ │ │ + cmneq sp, #228589568 @ 0xda00000 │ │ │ │ biceq sp, r2, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25867,15 +25867,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #-1828716544 @ 0x93000000 │ │ │ │ + cmneq sp, #616562688 @ 0x24c00000 │ │ │ │ biceq sp, r2, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25947,15 +25947,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #72, 6 @ 0x20000001 │ │ │ │ + cmneq sp, #72, 8 @ 0x48000000 │ │ │ │ biceq sp, r2, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26027,15 +26027,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq sp, #-1610612721 @ 0xa000000f │ │ │ │ biceq sp, r2, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26107,15 +26107,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #174 @ 0xae │ │ │ │ + cmneq sp, #-2147483605 @ 0x8000002b │ │ │ │ biceq sp, r2, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26187,15 +26187,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #388 @ 0x184 │ │ │ │ + cmneq sp, #97 @ 0x61 │ │ │ │ biceq sp, r2, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26267,15 +26267,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq sp, #416 @ 0x1a0 │ │ │ │ + cmneq sp, #26, 30 @ 0x68 │ │ │ │ biceq sp, r2, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26854,15 +26854,15 @@ │ │ │ │ bhi 30abc <__cxa_atexit@plt+0x1a3ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 30ac4 <__cxa_atexit@plt+0x1a3b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 163a078 <__cxa_atexit@plt+0x1623968> │ │ │ │ + b 163a150 <__cxa_atexit@plt+0x1623a40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, r2, #100, 28 @ 0x640 │ │ │ │ orrseq ip, fp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ @@ -27530,15 +27530,15 @@ │ │ │ │ bhi 3154c <__cxa_atexit@plt+0x1ae3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 31554 <__cxa_atexit@plt+0x1ae44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1639574 <__cxa_atexit@plt+0x1622e64> │ │ │ │ + b 163964c <__cxa_atexit@plt+0x1622f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, r2, #212, 6 @ 0x50000003 │ │ │ │ orrseq fp, fp, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ @@ -27691,15 +27691,15 @@ │ │ │ │ bhi 317d0 <__cxa_atexit@plt+0x1b0c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 317d8 <__cxa_atexit@plt+0x1b0c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1639574 <__cxa_atexit@plt+0x1622e64> │ │ │ │ + b 163964c <__cxa_atexit@plt+0x1622f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, r2, #80, 2 │ │ │ │ orrseq fp, fp, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ @@ -28538,15 +28538,15 @@ │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ str lr, [r0] │ │ │ │ sub r8, sl, #6 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ orrseq sl, fp, #124, 28 @ 0x7c0 │ │ │ │ @@ -30842,15 +30842,15 @@ │ │ │ │ orrseq r8, fp, #180, 22 @ 0x2d000 │ │ │ │ orrseq r8, fp, #28, 30 @ 0x70 │ │ │ │ orrseq r8, fp, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 406a38 <__cxa_atexit@plt+0x3f0328> │ │ │ │ orrseq r8, fp, #204, 28 @ 0xcc0 │ │ │ │ @@ -30911,15 +30911,15 @@ │ │ │ │ @ instruction: 0xffffda10 │ │ │ │ orrseq r8, fp, #156, 20 @ 0x9c000 │ │ │ │ orrseq r8, fp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34a54 <__cxa_atexit@plt+0x1e344> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -31310,15 +31310,15 @@ │ │ │ │ @ instruction: 0xffffd3d4 │ │ │ │ orrseq r8, fp, #96, 8 @ 0x60000000 │ │ │ │ orrseq r8, fp, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ orrseq r8, fp, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35090 <__cxa_atexit@plt+0x1e980> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -31332,15 +31332,15 @@ │ │ │ │ bx r0 │ │ │ │ biceq r8, r2, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 14b749c <__cxa_atexit@plt+0x14a0d8c> │ │ │ │ + b 14b7574 <__cxa_atexit@plt+0x14a0e64> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 35108 <__cxa_atexit@plt+0x1e9f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -32411,15 +32411,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #11584 @ 0x2d40 │ │ │ │ + cmneq ip, #2896 @ 0xb50 │ │ │ │ biceq r7, r2, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -32491,15 +32491,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #104, 24 @ 0x6800 │ │ │ │ + cmneq ip, #104, 26 @ 0x1a00 │ │ │ │ biceq r7, r2, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -32557,15 +32557,15 @@ │ │ │ │ bhi 363d8 <__cxa_atexit@plt+0x1fcc8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 363e0 <__cxa_atexit@plt+0x1fcd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1606e0c <__cxa_atexit@plt+0x15f06fc> │ │ │ │ + b 1606ee4 <__cxa_atexit@plt+0x15f07d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -32626,15 +32626,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #92] @ 3653c <__cxa_atexit@plt+0x1fe2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r6, r3 │ │ │ │ b 364fc <__cxa_atexit@plt+0x1fdec> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 36510 <__cxa_atexit@plt+0x1fe00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -32739,15 +32739,15 @@ │ │ │ │ ldr r7, [pc, #144] @ 36728 <__cxa_atexit@plt+0x20018> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r3, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 366fc <__cxa_atexit@plt+0x1ffec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32836,15 +32836,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #92] @ 36884 <__cxa_atexit@plt+0x20174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r6, r3 │ │ │ │ b 36844 <__cxa_atexit@plt+0x20134> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 36858 <__cxa_atexit@plt+0x20148> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -32878,15 +32878,15 @@ │ │ │ │ bhi 368dc <__cxa_atexit@plt+0x201cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 368e4 <__cxa_atexit@plt+0x201d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1606e0c <__cxa_atexit@plt+0x15f06fc> │ │ │ │ + b 1606ee4 <__cxa_atexit@plt+0x15f07d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r2, #68 @ 0x44 │ │ │ │ orrseq r6, fp, #164, 30 @ 0x290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -32954,15 +32954,15 @@ │ │ │ │ ldr r6, [pc, #120] @ 36a6c <__cxa_atexit@plt+0x2035c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ sub r3, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 36a44 <__cxa_atexit@plt+0x20334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -33043,15 +33043,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #68] @ 36ba4 <__cxa_atexit@plt+0x20494> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [ip] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, ip │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ biceq r6, r2, #168, 28 @ 0xa80 │ │ │ │ biceq r6, r2, #60, 28 @ 0x3c0 │ │ │ │ @@ -33071,15 +33071,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36be0 <__cxa_atexit@plt+0x204d0> │ │ │ │ ldr r2, [pc, #28] @ 36bec <__cxa_atexit@plt+0x204dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ biceq r6, r2, #208, 28 @ 0xd00 │ │ │ │ orrseq r6, fp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -33103,15 +33103,15 @@ │ │ │ │ bhi 36c60 <__cxa_atexit@plt+0x20550> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36c68 <__cxa_atexit@plt+0x20558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1606e0c <__cxa_atexit@plt+0x15f06fc> │ │ │ │ + b 1606ee4 <__cxa_atexit@plt+0x15f07d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, r2, #192, 24 @ 0xc000 │ │ │ │ orrseq r6, fp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -33181,15 +33181,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #96] @ 36de8 <__cxa_atexit@plt+0x206d8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -33266,15 +33266,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #68] @ 36f20 <__cxa_atexit@plt+0x20810> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [ip] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, ip │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq r6, r2, #44, 22 @ 0xb000 │ │ │ │ biceq r6, r2, #192, 20 @ 0xc0000 │ │ │ │ @@ -33294,15 +33294,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36f5c <__cxa_atexit@plt+0x2084c> │ │ │ │ ldr r2, [pc, #28] @ 36f68 <__cxa_atexit@plt+0x20858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ biceq r6, r2, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -33662,15 +33662,15 @@ │ │ │ │ bhi 3751c <__cxa_atexit@plt+0x20e0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 37524 <__cxa_atexit@plt+0x20e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1606e0c <__cxa_atexit@plt+0x15f06fc> │ │ │ │ + b 1606ee4 <__cxa_atexit@plt+0x15f07d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, r2, #4, 8 @ 0x4000000 │ │ │ │ orrseq r6, fp, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -33740,15 +33740,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #96] @ 376a4 <__cxa_atexit@plt+0x20f94> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -33825,15 +33825,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #68] @ 377dc <__cxa_atexit@plt+0x210cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [ip] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, ip │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq r6, r2, #112, 4 │ │ │ │ biceq r6, r2, #4, 4 @ 0x40000000 │ │ │ │ @@ -33853,15 +33853,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37818 <__cxa_atexit@plt+0x21108> │ │ │ │ ldr r2, [pc, #28] @ 37824 <__cxa_atexit@plt+0x21114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ biceq r6, r2, #152, 4 @ 0x80000009 │ │ │ │ orrseq r6, fp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -33879,15 +33879,15 @@ │ │ │ │ bx r0 │ │ │ │ biceq r6, r2, #196 @ 0xc4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 14b749c <__cxa_atexit@plt+0x14a0d8c> │ │ │ │ + b 14b7574 <__cxa_atexit@plt+0x14a0e64> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 378d4 <__cxa_atexit@plt+0x211c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -34332,15 +34332,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 37fac <__cxa_atexit@plt+0x2189c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 14dc7e0 <__cxa_atexit@plt+0x14c60d0> │ │ │ │ + b 14dc8b8 <__cxa_atexit@plt+0x14c61a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orrseq r5, fp, #240, 18 @ 0x3c0000 │ │ │ │ biceq r5, r2, #228, 18 @ 0x390000 │ │ │ │ @@ -34353,15 +34353,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37fe8 <__cxa_atexit@plt+0x218d8> │ │ │ │ ldr r2, [pc, #28] @ 37ff4 <__cxa_atexit@plt+0x218e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 14ed4c4 <__cxa_atexit@plt+0x14d6db4> │ │ │ │ + b 14ed59c <__cxa_atexit@plt+0x14d6e8c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ biceq r5, r2, #200, 20 @ 0xc8000 │ │ │ │ orrseq r5, fp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -34707,15 +34707,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #36, 18 @ 0x90000 │ │ │ │ + cmneq ip, #36, 20 @ 0x24000 │ │ │ │ biceq r5, r2, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34762,15 +34762,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ biceq r5, r2, #20, 6 @ 0x50000000 │ │ │ │ - cmneq ip, #6160384 @ 0x5e0000 │ │ │ │ + cmneq ip, #1540096 @ 0x178000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3868c <__cxa_atexit@plt+0x21f7c> │ │ │ │ @@ -34819,15 +34819,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ biceq r5, r2, #56, 4 @ 0x80000003 │ │ │ │ - cmneq ip, #36175872 @ 0x2280000 │ │ │ │ + cmneq ip, #9043968 @ 0x8a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38778 <__cxa_atexit@plt+0x22068> │ │ │ │ @@ -34880,15 +34880,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ biceq r5, r2, #76, 2 │ │ │ │ - cmneq ip, #172, 12 @ 0xac00000 │ │ │ │ + cmneq ip, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38870 <__cxa_atexit@plt+0x22160> │ │ │ │ @@ -34942,15 +34942,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ biceq r5, r2, #80 @ 0x50 │ │ │ │ - cmneq ip, #792723456 @ 0x2f400000 │ │ │ │ + cmneq ip, #198180864 @ 0xbd00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3896c <__cxa_atexit@plt+0x2225c> │ │ │ │ @@ -35005,15 +35005,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ biceq r4, r2, #84, 30 @ 0x150 │ │ │ │ - cmneq ip, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq ip, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38a70 <__cxa_atexit@plt+0x22360> │ │ │ │ @@ -35070,15 +35070,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ biceq r4, r2, #80, 28 @ 0x500 │ │ │ │ - cmneq ip, #224, 6 @ 0x80000003 │ │ │ │ + cmneq ip, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38b80 <__cxa_atexit@plt+0x22470> │ │ │ │ @@ -35135,15 +35135,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq ip, #204, 4 @ 0xc000000c │ │ │ │ + cmneq ip, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -35171,15 +35171,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq ip, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq ip, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -35207,15 +35207,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - cmneq ip, #172, 2 @ 0x2b │ │ │ │ + cmneq ip, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 38de0 <__cxa_atexit@plt+0x226d0> │ │ │ │ ldr r6, [r7, #8] │ │ │ │ @@ -35360,15 +35360,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ biceq r4, r2, #196, 18 @ 0x310000 │ │ │ │ - cmneq ip, #192, 28 @ 0xc00 │ │ │ │ + cmneq ip, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38fec <__cxa_atexit@plt+0x228dc> │ │ │ │ @@ -35421,15 +35421,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ biceq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ - cmneq ip, #14272 @ 0x37c0 │ │ │ │ + cmneq ip, #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 390e4 <__cxa_atexit@plt+0x229d4> │ │ │ │ @@ -35483,15 +35483,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ biceq r4, r2, #220, 14 @ 0x3700000 │ │ │ │ - cmneq ip, #61184 @ 0xef00 │ │ │ │ + cmneq ip, #15296 @ 0x3bc0 │ │ │ │ orrseq r4, fp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -35580,15 +35580,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r4, r2, #132, 12 @ 0x8400000 │ │ │ │ biceq r4, r2, #104, 12 @ 0x6800000 │ │ │ │ biceq r4, r2, #96, 12 @ 0x6000000 │ │ │ │ - cmneq ip, #112640 @ 0x1b800 │ │ │ │ + cmneq ip, #28160 @ 0x6e00 │ │ │ │ orrseq r4, fp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -35669,15 +35669,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ biceq r4, r2, #248, 8 @ 0xf8000000 │ │ │ │ biceq r4, r2, #236, 8 @ 0xec000000 │ │ │ │ - cmneq ip, #4, 20 @ 0x4000 │ │ │ │ + cmneq ip, #4, 22 @ 0x1000 │ │ │ │ orrseq r4, fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -35742,15 +35742,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq r4, r2, #96, 8 @ 0x60000000 │ │ │ │ biceq r4, r2, #180, 8 @ 0xb4000000 │ │ │ │ biceq r4, r2, #72, 8 @ 0x48000000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ biceq r4, r2, #8, 8 @ 0x8000000 │ │ │ │ - cmneq ip, #60, 18 @ 0xf0000 │ │ │ │ + cmneq ip, #60, 20 @ 0x3c000 │ │ │ │ biceq r4, r2, #228, 6 @ 0x90000003 │ │ │ │ orrseq r4, fp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36112,15 +36112,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ biceq r3, r2, #156, 28 @ 0x9c0 │ │ │ │ biceq r3, r2, #52, 28 @ 0x340 │ │ │ │ orrseq r4, fp, #0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - cmneq ip, #1879048207 @ 0x7000000f │ │ │ │ + cmneq ip, #-603979773 @ 0xdc000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39bc0 <__cxa_atexit@plt+0x234b0> │ │ │ │ ldr r2, [pc, #72] @ 39bc8 <__cxa_atexit@plt+0x234b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -36139,31 +36139,31 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq ip, #64, 4 │ │ │ │ - cmneq ip, #-536870908 @ 0xe0000004 │ │ │ │ + cmneq ip, #64, 6 │ │ │ │ + cmneq ip, #939524097 @ 0x38000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 39c08 <__cxa_atexit@plt+0x234f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 39c0c <__cxa_atexit@plt+0x234fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq ip, #12, 4 @ 0xc0000000 │ │ │ │ - cmneq ip, #-1610612736 @ 0xa0000000 │ │ │ │ + cmneq ip, #12, 6 @ 0x30000000 │ │ │ │ + cmneq ip, #671088640 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39c70 <__cxa_atexit@plt+0x23560> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36189,15 +36189,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ biceq r3, r2, #200, 24 @ 0xc800 │ │ │ │ - cmneq ip, #1073741864 @ 0x40000028 │ │ │ │ + cmneq ip, #268435466 @ 0x1000000a │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39cdc <__cxa_atexit@plt+0x235cc> │ │ │ │ @@ -36261,18 +36261,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq ip, #142 @ 0x8e │ │ │ │ + cmneq ip, #-2147483613 @ 0x80000023 │ │ │ │ biceq r3, r2, #0, 24 │ │ │ │ biceq r3, r2, #156, 22 @ 0x27000 │ │ │ │ - cmneq ip, #168 @ 0xa8 │ │ │ │ + cmneq ip, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -36297,18 +36297,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq ip, #936 @ 0x3a8 │ │ │ │ + cmneq ip, #234 @ 0xea │ │ │ │ biceq r3, r2, #92, 22 @ 0x17000 │ │ │ │ biceq r3, r2, #248, 20 @ 0xf8000 │ │ │ │ - cmneq ip, #248, 30 @ 0x3e0 │ │ │ │ + cmneq ip, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39eb4 <__cxa_atexit@plt+0x237a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36334,15 +36334,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ biceq r3, r2, #132, 20 @ 0x84000 │ │ │ │ - cmneq ip, #372 @ 0x174 │ │ │ │ + cmneq ip, #93 @ 0x5d │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39f20 <__cxa_atexit@plt+0x23810> │ │ │ │ @@ -36392,15 +36392,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ biceq r3, r2, #164, 18 @ 0x290000 │ │ │ │ - cmneq ip, #2224 @ 0x8b0 │ │ │ │ + cmneq ip, #556 @ 0x22c │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -36450,15 +36450,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ biceq r3, r2, #100, 18 @ 0x190000 │ │ │ │ biceq r3, r2, #252, 16 @ 0xfc0000 │ │ │ │ orrseq r3, fp, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - cmneq ip, #11712 @ 0x2dc0 │ │ │ │ + cmneq ip, #2928 @ 0xb70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3a0f0 <__cxa_atexit@plt+0x239e0> │ │ │ │ @@ -36540,15 +36540,15 @@ │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ biceq r3, r2, #8, 16 @ 0x80000 │ │ │ │ biceq r3, r2, #160, 14 @ 0x2800000 │ │ │ │ orrseq r3, fp, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - cmneq ip, #22272 @ 0x5700 │ │ │ │ + cmneq ip, #5568 @ 0x15c0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -36594,15 +36594,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ biceq r3, r2, #24, 14 @ 0x600000 │ │ │ │ biceq r3, r2, #176, 12 @ 0xb000000 │ │ │ │ orrseq r3, fp, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - cmneq ip, #117760 @ 0x1cc00 │ │ │ │ + cmneq ip, #29440 @ 0x7300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3a37c <__cxa_atexit@plt+0x23c6c> │ │ │ │ ldr r3, [pc, #168] @ 3a3b4 <__cxa_atexit@plt+0x23ca4> │ │ │ │ @@ -36649,15 +36649,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orrseq r3, fp, #160, 14 @ 0x2800000 │ │ │ │ orrseq r3, fp, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - cmneq ip, #847872 @ 0xcf000 │ │ │ │ + cmneq ip, #211968 @ 0x33c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -36681,15 +36681,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - cmneq ip, #77824 @ 0x13000 │ │ │ │ + cmneq ip, #19456 @ 0x4c00 │ │ │ │ orrseq r3, fp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3a470 <__cxa_atexit@plt+0x23d60> │ │ │ │ @@ -36751,15 +36751,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ biceq r3, r2, #204, 8 @ 0xcc000000 │ │ │ │ orrseq r3, fp, #8, 12 @ 0x800000 │ │ │ │ orrseq r3, fp, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ - cmneq ip, #835584 @ 0xcc000 │ │ │ │ + cmneq ip, #208896 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 3a5e4 <__cxa_atexit@plt+0x23ed4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ str r1, [r5] │ │ │ │ @@ -36787,15 +36787,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ biceq r3, r2, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ - cmneq ip, #7012352 @ 0x6b0000 │ │ │ │ + cmneq ip, #1753088 @ 0x1ac000 │ │ │ │ orrseq r3, fp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3a68c <__cxa_atexit@plt+0x23f7c> │ │ │ │ @@ -40343,21 +40343,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq pc, r1, #40, 26 @ 0xa00 │ │ │ │ orrseq pc, sl, #244, 28 @ 0xf40 │ │ │ │ - cmneq ip, #1610612743 @ 0x60000007 │ │ │ │ + cmneq ip, #-671088639 @ 0xd8000001 │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #-1342177271 @ 0xb0000009 │ │ │ │ + cmneq ip, #1811939330 @ 0x6c000002 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -40419,15 +40419,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #-536870899 @ 0xe000000d │ │ │ │ + cmneq ip, #2013265923 @ 0x78000003 │ │ │ │ biceq pc, r1, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40499,15 +40499,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #-1073741787 @ 0xc0000025 │ │ │ │ + cmneq ip, #1879048201 @ 0x70000009 │ │ │ │ biceq pc, r1, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40568,15 +40568,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3e110 <__cxa_atexit@plt+0x27a00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 15168cc <__cxa_atexit@plt+0x15001bc> │ │ │ │ + b 15169a4 <__cxa_atexit@plt+0x1500294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq pc, sl, #140, 22 @ 0x23000 │ │ │ │ biceq pc, r1, #28, 16 @ 0x1c0000 │ │ │ │ orrseq pc, sl, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -40628,15 +40628,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #332 @ 0x14c │ │ │ │ + cmneq ip, #83 @ 0x53 │ │ │ │ biceq pc, r1, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -40718,15 +40718,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq ip, #14656 @ 0x3940 │ │ │ │ + cmneq ip, #3664 @ 0xe50 │ │ │ │ biceq pc, r1, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e390 <__cxa_atexit@plt+0x27c80> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -40785,26 +40785,26 @@ │ │ │ │ ldr r7, [r2, #1] │ │ │ │ ldr r3, [pc, #84] @ 3e4a8 <__cxa_atexit@plt+0x27d98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 155e8cc <__cxa_atexit@plt+0x15481bc> │ │ │ │ + b 155e9a4 <__cxa_atexit@plt+0x1548294> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3e4ac <__cxa_atexit@plt+0x27d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [pc, #40] @ 3e4b0 <__cxa_atexit@plt+0x27da0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r2 │ │ │ │ - b 15168cc <__cxa_atexit@plt+0x15001bc> │ │ │ │ + b 15169a4 <__cxa_atexit@plt+0x1500294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -40819,46 +40819,46 @@ │ │ │ │ bne 3e4f0 <__cxa_atexit@plt+0x27de0> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [pc, #52] @ 3e514 <__cxa_atexit@plt+0x27e04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ - b 155e8cc <__cxa_atexit@plt+0x15481bc> │ │ │ │ + b 155e9a4 <__cxa_atexit@plt+0x1548294> │ │ │ │ ldr r3, [pc, #20] @ 3e50c <__cxa_atexit@plt+0x27dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 3e510 <__cxa_atexit@plt+0x27e00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 15168cc <__cxa_atexit@plt+0x15001bc> │ │ │ │ + b 15169a4 <__cxa_atexit@plt+0x1500294> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq pc, r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq pc, sl, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 3e540 <__cxa_atexit@plt+0x27e30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 15119a0 <__cxa_atexit@plt+0x14fb290> │ │ │ │ + b 1511a78 <__cxa_atexit@plt+0x14fb368> │ │ │ │ biceq pc, r1, #220, 10 @ 0x37000000 │ │ │ │ orrseq pc, sl, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 3e56c <__cxa_atexit@plt+0x27e5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 15119a0 <__cxa_atexit@plt+0x14fb290> │ │ │ │ + b 1511a78 <__cxa_atexit@plt+0x14fb368> │ │ │ │ biceq pc, r1, #176, 10 @ 0x2c000000 │ │ │ │ orrseq pc, sl, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -40937,15 +40937,15 @@ │ │ │ │ str r9, [r2, #36] @ 0x24 │ │ │ │ str fp, [r5, #20]! │ │ │ │ ldr r8, [pc, #108] @ 3e724 <__cxa_atexit@plt+0x28014> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [sp] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 15144d8 <__cxa_atexit@plt+0x14fddc8> │ │ │ │ + b 15145b0 <__cxa_atexit@plt+0x14fdea0> │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 3e704 <__cxa_atexit@plt+0x27ff4> │ │ │ │ ldr r1, [pc, #52] @ 3e710 <__cxa_atexit@plt+0x28000> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r1, [r2, #4]! │ │ │ │ @@ -41014,15 +41014,15 @@ │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ ldr r8, [pc, #72] @ 3e830 <__cxa_atexit@plt+0x28120> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, fp │ │ │ │ ldr sl, [pc, #64] @ 3e834 <__cxa_atexit@plt+0x28124> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 15144d8 <__cxa_atexit@plt+0x14fddc8> │ │ │ │ + b 15145b0 <__cxa_atexit@plt+0x14fdea0> │ │ │ │ mov r6, r3 │ │ │ │ b 3e80c <__cxa_atexit@plt+0x280fc> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov fp, ip │ │ │ │ @@ -41467,15 +41467,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3ef1c <__cxa_atexit@plt+0x2880c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 15168cc <__cxa_atexit@plt+0x15001bc> │ │ │ │ + b 15169a4 <__cxa_atexit@plt+0x1500294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq lr, sl, #124, 28 @ 0x7c0 │ │ │ │ biceq lr, r1, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -41848,15 +41848,15 @@ │ │ │ │ andeq r0, r0, ip, ror #11 │ │ │ │ biceq lr, r1, #40, 10 @ 0xa000000 │ │ │ │ biceq lr, r1, #192, 8 @ 0xc0000000 │ │ │ │ orrseq lr, sl, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ biceq lr, r1, #136, 8 @ 0x88000000 │ │ │ │ biceq lr, r1, #128, 8 @ 0x80000000 │ │ │ │ - cmneq ip, #10496 @ 0x2900 │ │ │ │ + cmneq ip, #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f53c <__cxa_atexit@plt+0x28e2c> │ │ │ │ ldr r8, [pc, #36] @ 3f544 <__cxa_atexit@plt+0x28e34> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -41865,15 +41865,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #187392 @ 0x2dc00 │ │ │ │ + cmneq ip, #46848 @ 0xb700 │ │ │ │ biceq lr, r1, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f5c4 <__cxa_atexit@plt+0x28eb4> │ │ │ │ @@ -41959,15 +41959,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ biceq lr, r1, #160, 4 │ │ │ │ - cmneq ip, #348160 @ 0x55000 │ │ │ │ + cmneq ip, #87040 @ 0x15400 │ │ │ │ orrseq lr, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -42037,15 +42037,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #901120 @ 0xdc000 │ │ │ │ + cmneq ip, #225280 @ 0x37000 │ │ │ │ biceq lr, r1, #104, 2 │ │ │ │ biceq lr, r1, #188, 2 @ 0x2f │ │ │ │ biceq lr, r1, #84, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -42133,15 +42133,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ biceq sp, r1, #232, 30 @ 0x3a0 │ │ │ │ - cmneq ip, #41156608 @ 0x2740000 │ │ │ │ + cmneq ip, #10289152 @ 0x9d0000 │ │ │ │ orrseq lr, sl, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -42223,15 +42223,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sp, r1, #168, 28 @ 0xa80 │ │ │ │ - cmneq ip, #105906176 @ 0x6500000 │ │ │ │ + cmneq ip, #26476544 @ 0x1940000 │ │ │ │ biceq sp, r1, #136, 28 @ 0x880 │ │ │ │ biceq sp, r1, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orrseq lr, sl, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -42292,15 +42292,15 @@ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq sp, r1, #60, 28 @ 0x3c0 │ │ │ │ biceq sp, r1, #212, 26 @ 0x3500 │ │ │ │ orrseq lr, sl, #48, 4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ biceq sp, r1, #152, 26 @ 0x2600 │ │ │ │ biceq sp, r1, #144, 26 @ 0x2400 │ │ │ │ - cmneq ip, #239075328 @ 0xe400000 │ │ │ │ + cmneq ip, #59768832 @ 0x3900000 │ │ │ │ orrseq lr, sl, #236, 2 @ 0x3b │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -42411,15 +42411,15 @@ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ biceq sp, r1, #96, 24 @ 0x6000 │ │ │ │ biceq sp, r1, #248, 22 @ 0x3e000 │ │ │ │ orrseq lr, sl, #92 @ 0x5c │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ biceq sp, r1, #192, 22 @ 0x30000 │ │ │ │ biceq sp, r1, #184, 22 @ 0x2e000 │ │ │ │ - cmneq ip, #-2080374783 @ 0x84000001 │ │ │ │ + cmneq ip, #1627389952 @ 0x61000000 │ │ │ │ orrseq lr, sl, #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3fe7c <__cxa_atexit@plt+0x2976c> │ │ │ │ @@ -42473,15 +42473,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ orrseq sp, sl, #88, 30 @ 0x160 │ │ │ │ orrseq sp, sl, #120, 30 @ 0x1e0 │ │ │ │ - cmneq ip, #1342177292 @ 0x5000000c │ │ │ │ + cmneq ip, #335544323 @ 0x14000003 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ biceq sp, r1, #228, 20 @ 0xe4000 │ │ │ │ biceq sp, r1, #212, 20 @ 0xd4000 │ │ │ │ orrseq sp, sl, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -42516,15 +42516,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #1073741880 @ 0x40000038 │ │ │ │ + cmneq ip, #268435470 @ 0x1000000e │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ biceq sp, r1, #0, 20 │ │ │ │ biceq sp, r1, #240, 18 @ 0x3c0000 │ │ │ │ orrseq sp, sl, #156, 28 @ 0x9c0 │ │ │ │ orrseq sp, sl, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -42598,15 +42598,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ biceq sp, r1, #144, 18 @ 0x240000 │ │ │ │ orrseq sp, sl, #108, 26 @ 0x1b00 │ │ │ │ orrseq sp, sl, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - cmneq ip, #205 @ 0xcd │ │ │ │ + cmneq ip, #1073741875 @ 0x40000033 │ │ │ │ biceq sp, r1, #240, 16 @ 0xf00000 │ │ │ │ biceq sp, r1, #232, 16 @ 0xe80000 │ │ │ │ orrseq sp, sl, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #144] @ 4016c <__cxa_atexit@plt+0x29a5c> │ │ │ │ @@ -42645,15 +42645,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - cmneq ip, #868 @ 0x364 │ │ │ │ + cmneq ip, #217 @ 0xd9 │ │ │ │ biceq sp, r1, #252, 14 @ 0x3f00000 │ │ │ │ biceq sp, r1, #244, 14 @ 0x3d00000 │ │ │ │ orrseq sp, sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -43002,15 +43002,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 40724 <__cxa_atexit@plt+0x2a014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1477770 <__cxa_atexit@plt+0x1461060> │ │ │ │ + b 1477848 <__cxa_atexit@plt+0x1461138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq sp, sl, #212, 12 @ 0xd400000 │ │ │ │ biceq sp, r1, #116, 4 @ 0x40000007 │ │ │ │ biceq sp, r1, #44, 8 @ 0x2c000000 │ │ │ │ @@ -43139,15 +43139,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 40930 <__cxa_atexit@plt+0x2a220> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1477770 <__cxa_atexit@plt+0x1461060> │ │ │ │ + b 1477848 <__cxa_atexit@plt+0x1461138> │ │ │ │ orrseq sp, sl, #152, 8 @ 0x98000000 │ │ │ │ orrseq sp, sl, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4098c <__cxa_atexit@plt+0x2a27c> │ │ │ │ @@ -43739,15 +43739,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq ip, r1, #160, 16 @ 0xa00000 │ │ │ │ orrseq ip, sl, #160, 26 @ 0x2800 │ │ │ │ - cmnpeq fp, #4048 @ p-variant is OBSOLETE @ 0xfd0 │ │ │ │ + cmnpeq fp, #1012 @ p-variant is OBSOLETE @ 0x3f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq ip, sl, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -46431,38 +46431,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ biceq r9, r1, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq fp, #204, 10 @ 0x33000000 │ │ │ │ + cmneq fp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43cbc <__cxa_atexit@plt+0x2d5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ b 406c10 <__cxa_atexit@plt+0x3f0500> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq fp, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 43cf4 <__cxa_atexit@plt+0x2d5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ tst r7, #3 │ │ │ │ beq 43cec <__cxa_atexit@plt+0x2d5dc> │ │ │ │ b 43d00 <__cxa_atexit@plt+0x2d5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq fp, #128, 10 @ 0x20000000 │ │ │ │ + cmneq fp, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4401c <__cxa_atexit@plt+0x2d90c> │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ @@ -48154,15 +48154,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ add fp, sp, #72 @ 0x48 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ orrseq r8, sl, #56, 20 @ 0x38000 │ │ │ │ - cmneq fp, #248, 20 @ 0xf8000 │ │ │ │ + cmneq fp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #13 │ │ │ │ bne 457cc <__cxa_atexit@plt+0x2f0bc> │ │ │ │ @@ -48289,15 +48289,15 @@ │ │ │ │ biceq r8, r1, #224, 2 @ 0x38 │ │ │ │ biceq r8, r1, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ biceq r8, r1, #8, 4 @ 0x80000000 │ │ │ │ orrseq r8, sl, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq fp, #232, 16 @ 0xe80000 │ │ │ │ + cmneq fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 45b38 <__cxa_atexit@plt+0x2f428> │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ @@ -65314,32 +65314,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 563b0 <__cxa_atexit@plt+0x3fca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq sl, #315392 @ 0x4d000 │ │ │ │ - cmneq sl, #323584 @ 0x4f000 │ │ │ │ + cmneq sl, #78848 @ 0x13400 │ │ │ │ + cmneq sl, #80896 @ 0x13c00 │ │ │ │ orrseq r8, r9, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 563e8 <__cxa_atexit@plt+0x3fcd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 563ec <__cxa_atexit@plt+0x3fcdc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #4046848 @ 0x3dc000 │ │ │ │ - cmneq sl, #36864 @ 0x9000 │ │ │ │ + cmneq sl, #1011712 @ 0xf7000 │ │ │ │ + cmneq sl, #9216 @ 0x2400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56458 <__cxa_atexit@plt+0x3fd48> │ │ │ │ ldr r3, [pc, #88] @ 56468 <__cxa_atexit@plt+0x3fd58> │ │ │ │ @@ -65363,32 +65363,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 56474 <__cxa_atexit@plt+0x3fd64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq sl, #2244608 @ 0x224000 │ │ │ │ - cmneq sl, #2277376 @ 0x22c000 │ │ │ │ + cmneq sl, #561152 @ 0x89000 │ │ │ │ + cmneq sl, #569344 @ 0x8b000 │ │ │ │ orrseq r8, r9, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 564ac <__cxa_atexit@plt+0x3fd9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 564b0 <__cxa_atexit@plt+0x3fda0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #835584 @ 0xcc000 │ │ │ │ - cmneq sl, #1130496 @ 0x114000 │ │ │ │ + cmneq sl, #208896 @ 0x33000 │ │ │ │ + cmneq sl, #282624 @ 0x45000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 564d8 <__cxa_atexit@plt+0x3fdc8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -65595,17 +65595,17 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ 56818 <__cxa_atexit@plt+0x40108> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sl, #859832320 @ 0x33400000 │ │ │ │ - cmneq sl, #901775360 @ 0x35c00000 │ │ │ │ - cmneq sl, #1010827264 @ 0x3c400000 │ │ │ │ + cmneq sl, #214958080 @ 0xcd00000 │ │ │ │ + cmneq sl, #225443840 @ 0xd700000 │ │ │ │ + cmneq sl, #252706816 @ 0xf100000 │ │ │ │ orrseq r8, r9, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 5684c <__cxa_atexit@plt+0x4013c> │ │ │ │ @@ -65619,17 +65619,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 5686c <__cxa_atexit@plt+0x4015c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #356515840 @ 0x15400000 │ │ │ │ - cmneq sl, #415236096 @ 0x18c00000 │ │ │ │ - cmneq sl, #473956352 @ 0x1c400000 │ │ │ │ + cmneq sl, #89128960 @ 0x5500000 │ │ │ │ + cmneq sl, #103809024 @ 0x6300000 │ │ │ │ + cmneq sl, #118489088 @ 0x7100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 568f4 <__cxa_atexit@plt+0x401e4> │ │ │ │ ldr r3, [pc, #108] @ 56904 <__cxa_atexit@plt+0x401f4> │ │ │ │ @@ -65658,17 +65658,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ 56914 <__cxa_atexit@plt+0x40204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sl, #-788529152 @ 0xd1000000 │ │ │ │ - cmneq sl, #-620756992 @ 0xdb000000 │ │ │ │ - cmneq sl, #-184549376 @ 0xf5000000 │ │ │ │ + cmneq sl, #876609536 @ 0x34400000 │ │ │ │ + cmneq sl, #918552576 @ 0x36c00000 │ │ │ │ + cmneq sl, #1027604480 @ 0x3d400000 │ │ │ │ orrseq r8, r9, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 56948 <__cxa_atexit@plt+0x40238> │ │ │ │ @@ -65682,17 +65682,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 56968 <__cxa_atexit@plt+0x40258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #1493172224 @ 0x59000000 │ │ │ │ - cmneq sl, #1728053248 @ 0x67000000 │ │ │ │ - cmneq sl, #1962934272 @ 0x75000000 │ │ │ │ + cmneq sl, #373293056 @ 0x16400000 │ │ │ │ + cmneq sl, #432013312 @ 0x19c00000 │ │ │ │ + cmneq sl, #490733568 @ 0x1d400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 56998 <__cxa_atexit@plt+0x40288> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -65787,15 +65787,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #1879048202 @ 0x7000000a │ │ │ │ + cmneq sl, #-1677721598 @ 0x9c000002 │ │ │ │ biceq r6, r0, #116, 28 @ 0x740 │ │ │ │ orrseq r8, r9, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -67780,15 +67780,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ biceq r4, r0, #44, 30 @ 0xb0 │ │ │ │ - cmneq sl, #-201326591 @ 0xf4000001 │ │ │ │ + cmneq sl, #2097152000 @ 0x7d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 58a94 <__cxa_atexit@plt+0x42384> │ │ │ │ ldr lr, [pc, #76] @ 58aa0 <__cxa_atexit@plt+0x42390> │ │ │ │ @@ -68234,15 +68234,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq sl, #216, 22 @ 0x36000 │ │ │ │ + cmneq sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -68294,15 +68294,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, #140, 14 @ 0x2300000 │ │ │ │ biceq r4, r0, #224, 14 @ 0x3800000 │ │ │ │ biceq r4, r0, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - cmneq sl, #20, 22 @ 0x5000 │ │ │ │ + cmneq sl, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 592b0 <__cxa_atexit@plt+0x42ba0> │ │ │ │ ldr r2, [pc, #92] @ 592b8 <__cxa_atexit@plt+0x42ba8> │ │ │ │ @@ -68327,17 +68327,17 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ 592bc <__cxa_atexit@plt+0x42bac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq sl, #13312 @ 0x3400 │ │ │ │ - cmneq sl, #23552 @ 0x5c00 │ │ │ │ - cmneq sl, #46080 @ 0xb400 │ │ │ │ + cmneq sl, #3328 @ 0xd00 │ │ │ │ + cmneq sl, #5888 @ 0x1700 │ │ │ │ + cmneq sl, #11520 @ 0x2d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 592f8 <__cxa_atexit@plt+0x42be8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -68350,17 +68350,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 59318 <__cxa_atexit@plt+0x42c08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #692224 @ 0xa9000 │ │ │ │ - cmneq sl, #749568 @ 0xb7000 │ │ │ │ - cmneq sl, #806912 @ 0xc5000 │ │ │ │ + cmneq sl, #173056 @ 0x2a400 │ │ │ │ + cmneq sl, #187392 @ 0x2dc00 │ │ │ │ + cmneq sl, #201728 @ 0x31400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 59384 <__cxa_atexit@plt+0x42c74> │ │ │ │ ldr lr, [pc, #76] @ 59390 <__cxa_atexit@plt+0x42c80> │ │ │ │ @@ -68562,15 +68562,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ biceq r4, r0, #252, 4 @ 0xc000000f │ │ │ │ - cmneq sl, #212860928 @ 0xcb00000 │ │ │ │ + cmneq sl, #53215232 @ 0x32c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 596cc <__cxa_atexit@plt+0x42fbc> │ │ │ │ ldr lr, [pc, #76] @ 596d8 <__cxa_atexit@plt+0x42fc8> │ │ │ │ @@ -68768,19 +68768,19 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq sl, #1358954496 @ 0x51000000 │ │ │ │ + cmneq sl, #339738624 @ 0x14400000 │ │ │ │ biceq r4, r0, #44, 4 @ 0xc0000002 │ │ │ │ biceq r3, r0, #156, 30 @ 0x270 │ │ │ │ - cmneq sl, #1660944384 @ 0x63000000 │ │ │ │ - cmneq sl, #1962934272 @ 0x75000000 │ │ │ │ + cmneq sl, #415236096 @ 0x18c00000 │ │ │ │ + cmneq sl, #490733568 @ 0x1d400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -68800,15 +68800,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq sl, #872415232 @ 0x34000000 │ │ │ │ + cmneq sl, #218103808 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -68858,15 +68858,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r3, r0, #180, 28 @ 0xb40 │ │ │ │ biceq r3, r0, #8, 30 │ │ │ │ biceq r3, r0, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq sl, #268435461 @ 0x10000005 │ │ │ │ + cmneq sl, #1140850689 @ 0x44000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 59b6c <__cxa_atexit@plt+0x4345c> │ │ │ │ ldr lr, [pc, #76] @ 59b78 <__cxa_atexit@plt+0x43468> │ │ │ │ @@ -69176,15 +69176,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ biceq r3, r0, #100, 18 @ 0x190000 │ │ │ │ - cmneq sl, #4224 @ 0x1080 │ │ │ │ + cmneq sl, #1056 @ 0x420 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a054 <__cxa_atexit@plt+0x43944> │ │ │ │ ldr r2, [pc, #60] @ 5a05c <__cxa_atexit@plt+0x4394c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -69308,15 +69308,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ biceq r3, r0, #76, 14 @ 0x1300000 │ │ │ │ - cmneq sl, #174080 @ 0x2a800 │ │ │ │ + cmneq sl, #43520 @ 0xaa00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5a274 <__cxa_atexit@plt+0x43b64> │ │ │ │ ldr lr, [pc, #76] @ 5a280 <__cxa_atexit@plt+0x43b70> │ │ │ │ @@ -69762,15 +69762,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq sl, #20, 8 @ 0x14000000 │ │ │ │ + cmneq sl, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -69822,15 +69822,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r2, r0, #172, 30 @ 0x2b0 │ │ │ │ biceq r3, r0, #0 │ │ │ │ biceq r2, r0, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - cmneq sl, #80, 6 @ 0x40000001 │ │ │ │ + cmneq sl, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5aa7c <__cxa_atexit@plt+0x4436c> │ │ │ │ ldr lr, [pc, #76] @ 5aa88 <__cxa_atexit@plt+0x44378> │ │ │ │ @@ -70140,15 +70140,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ biceq r2, r0, #84, 20 @ 0x54000 │ │ │ │ - cmneq sl, #1056 @ 0x420 │ │ │ │ + cmneq sl, #264 @ 0x108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5af88 <__cxa_atexit@plt+0x44878> │ │ │ │ ldr r2, [pc, #92] @ 5af90 <__cxa_atexit@plt+0x44880> │ │ │ │ @@ -70173,17 +70173,17 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ 5af94 <__cxa_atexit@plt+0x44884> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq sl, #848 @ 0x350 │ │ │ │ - cmneq sl, #1008 @ 0x3f0 │ │ │ │ - cmneq sl, #1360 @ 0x550 │ │ │ │ + cmneq sl, #53, 30 @ 0xd4 │ │ │ │ + cmneq sl, #63, 30 @ 0xfc │ │ │ │ + cmneq sl, #340 @ 0x154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 5afd0 <__cxa_atexit@plt+0x448c0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -70196,17 +70196,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 5aff0 <__cxa_atexit@plt+0x448e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #13376 @ 0x3440 │ │ │ │ - cmneq sl, #14272 @ 0x37c0 │ │ │ │ - cmneq sl, #15168 @ 0x3b40 │ │ │ │ + cmneq sl, #3344 @ 0xd10 │ │ │ │ + cmneq sl, #3568 @ 0xdf0 │ │ │ │ + cmneq sl, #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b05c <__cxa_atexit@plt+0x4494c> │ │ │ │ ldr lr, [pc, #76] @ 5b068 <__cxa_atexit@plt+0x44958> │ │ │ │ @@ -70408,15 +70408,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ biceq r2, r0, #36, 12 @ 0x2400000 │ │ │ │ - cmneq sl, #110592 @ 0x1b000 │ │ │ │ + cmneq sl, #27648 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b3a4 <__cxa_atexit@plt+0x44c94> │ │ │ │ ldr lr, [pc, #76] @ 5b3b0 <__cxa_atexit@plt+0x44ca0> │ │ │ │ @@ -70614,19 +70614,19 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq sl, #31719424 @ 0x1e40000 │ │ │ │ + cmneq sl, #7929856 @ 0x790000 │ │ │ │ biceq r2, r0, #84, 10 @ 0x15000000 │ │ │ │ biceq r2, r0, #196, 4 @ 0x4000000c │ │ │ │ - cmneq sl, #36438016 @ 0x22c0000 │ │ │ │ - cmneq sl, #41156608 @ 0x2740000 │ │ │ │ + cmneq sl, #9109504 @ 0x8b0000 │ │ │ │ + cmneq sl, #10289152 @ 0x9d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70646,15 +70646,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq sl, #96, 12 @ 0x6000000 │ │ │ │ + cmneq sl, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -70704,15 +70704,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r2, r0, #220, 2 @ 0x37 │ │ │ │ biceq r2, r0, #48, 4 │ │ │ │ biceq r2, r0, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq sl, #164, 10 @ 0x29000000 │ │ │ │ + cmneq sl, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b81c <__cxa_atexit@plt+0x4510c> │ │ │ │ ldr r8, [pc, #36] @ 5b824 <__cxa_atexit@plt+0x45114> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -70721,15 +70721,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #423624704 @ 0x19400000 │ │ │ │ + cmneq sl, #105906176 @ 0x6500000 │ │ │ │ biceq r2, r0, #4, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b8a4 <__cxa_atexit@plt+0x45194> │ │ │ │ @@ -70815,15 +70815,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ biceq r1, r0, #192, 30 @ 0x300 │ │ │ │ - cmneq sl, #-738197501 @ 0xd4000003 │ │ │ │ + cmneq sl, #-184549376 @ 0xf5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ba24 <__cxa_atexit@plt+0x45314> │ │ │ │ ldr r6, [pc, #128] @ 5ba40 <__cxa_atexit@plt+0x45330> │ │ │ │ @@ -70915,15 +70915,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ biceq r1, r0, #56, 28 @ 0x380 │ │ │ │ - cmneq sl, #-536870907 @ 0xe0000005 │ │ │ │ + cmneq sl, #2013265921 @ 0x78000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bbbc <__cxa_atexit@plt+0x454ac> │ │ │ │ ldr r6, [pc, #136] @ 5bbd8 <__cxa_atexit@plt+0x454c8> │ │ │ │ @@ -71020,15 +71020,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ biceq r1, r0, #156, 24 @ 0x9c00 │ │ │ │ - cmneq sl, #180 @ 0xb4 │ │ │ │ + cmneq sl, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bd68 <__cxa_atexit@plt+0x45658> │ │ │ │ ldr lr, [pc, #144] @ 5bd84 <__cxa_atexit@plt+0x45674> │ │ │ │ @@ -71120,15 +71120,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq sl, #8, 30 │ │ │ │ + cmneq sl, #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -71180,15 +71180,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r1, r0, #116, 20 @ 0x74000 │ │ │ │ biceq r1, r0, #200, 20 @ 0xc8000 │ │ │ │ biceq r1, r0, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmneq sl, #68, 28 @ 0x440 │ │ │ │ + cmneq sl, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bfc0 <__cxa_atexit@plt+0x458b0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -71485,15 +71485,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ biceq r1, r0, #80, 10 @ 0x14000000 │ │ │ │ - cmneq sl, #2342912 @ 0x23c000 │ │ │ │ + cmneq sl, #585728 @ 0x8f000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c45c <__cxa_atexit@plt+0x45d4c> │ │ │ │ ldr r7, [pc, #52] @ 5c46c <__cxa_atexit@plt+0x45d5c> │ │ │ │ @@ -71711,33 +71711,33 @@ │ │ │ │ b 5d118 <__cxa_atexit@plt+0x46a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq sl, #56885248 @ 0x3640000 │ │ │ │ + cmneq sl, #14221312 @ 0xd90000 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ @ instruction: 0xffffc45c │ │ │ │ biceq r1, r0, #24, 8 @ 0x18000000 │ │ │ │ biceq r1, r0, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ - cmneq sl, #11272192 @ 0xac0000 │ │ │ │ + cmneq sl, #2818048 @ 0x2b0000 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffc278 │ │ │ │ - cmneq sl, #49545216 @ 0x2f40000 │ │ │ │ + cmneq sl, #12386304 @ 0xbd0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5c884 <__cxa_atexit@plt+0x46174> │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ @@ -71777,15 +71777,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ biceq r1, r0, #76, 2 │ │ │ │ biceq r1, r0, #228 @ 0xe4 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - cmneq sl, #-83886080 @ 0xfb000000 │ │ │ │ + cmneq sl, #1052770304 @ 0x3ec00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 5c984 <__cxa_atexit@plt+0x46274> │ │ │ │ @@ -71845,15 +71845,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ biceq r1, r0, #104 @ 0x68 │ │ │ │ biceq r0, r0, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - cmneq sl, #204, 6 @ 0x30000003 │ │ │ │ + cmneq sl, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp sl, r6 │ │ │ │ bcc 5ca90 <__cxa_atexit@plt+0x46380> │ │ │ │ @@ -71912,15 +71912,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecb8 │ │ │ │ @ instruction: 0xffffecf0 │ │ │ │ biceq r0, r0, #92, 30 @ 0x170 │ │ │ │ biceq r0, r0, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xffffeae4 │ │ │ │ - cmneq sl, #176, 4 │ │ │ │ + cmneq sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5cb84 <__cxa_atexit@plt+0x46474> │ │ │ │ ldr lr, [pc, #176] @ 5cb94 <__cxa_atexit@plt+0x46484> │ │ │ │ @@ -71970,15 +71970,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffe438 │ │ │ │ @ instruction: 0xffffe7a4 │ │ │ │ biceq r0, r0, #88, 28 @ 0x580 │ │ │ │ biceq r0, r0, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xffffe530 │ │ │ │ - cmneq sl, #-1073741779 @ 0xc000002d │ │ │ │ + cmneq sl, #1879048203 @ 0x7000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5cc48 <__cxa_atexit@plt+0x46538> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ @@ -72018,15 +72018,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffe2a4 │ │ │ │ biceq r0, r0, #136, 26 @ 0x2200 │ │ │ │ biceq r0, r0, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xffffde88 │ │ │ │ - cmneq sl, #230 @ 0xe6 │ │ │ │ + cmneq sl, #-2147483591 @ 0x80000039 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 5cd64 <__cxa_atexit@plt+0x46654> │ │ │ │ @@ -72094,15 +72094,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc28 │ │ │ │ @ instruction: 0xffffdc58 │ │ │ │ biceq r0, r0, #148, 24 @ 0x9400 │ │ │ │ biceq r0, r0, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0xffffda00 │ │ │ │ - cmneq sl, #216, 30 @ 0x360 │ │ │ │ + cmneq sl, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5ce38 <__cxa_atexit@plt+0x46728> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -72142,15 +72142,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffd3bc │ │ │ │ biceq r0, r0, #152, 22 @ 0x26000 │ │ │ │ biceq r0, r0, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0xffffd1f0 │ │ │ │ - cmneq sl, #392 @ 0x188 │ │ │ │ + cmneq sl, #98 @ 0x62 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5cef8 <__cxa_atexit@plt+0x467e8> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ @@ -72190,15 +72190,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffd0e4 │ │ │ │ biceq r0, r0, #216, 20 @ 0xd8000 │ │ │ │ biceq r0, r0, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xffffccc8 │ │ │ │ - cmneq sl, #608 @ 0x260 │ │ │ │ + cmneq sl, #38, 30 @ 0x98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp sl, r6 │ │ │ │ bcc 5cff4 <__cxa_atexit@plt+0x468e4> │ │ │ │ @@ -72257,15 +72257,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffca7c │ │ │ │ @ instruction: 0xffffcab4 │ │ │ │ biceq r0, r0, #248, 18 @ 0x3e0000 │ │ │ │ biceq r0, r0, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xffffc8a8 │ │ │ │ - cmneq sl, #2112 @ 0x840 │ │ │ │ + cmneq sl, #528 @ 0x210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5d0e8 <__cxa_atexit@plt+0x469d8> │ │ │ │ ldr lr, [pc, #176] @ 5d0f8 <__cxa_atexit@plt+0x469e8> │ │ │ │ @@ -72315,15 +72315,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffc1fc │ │ │ │ @ instruction: 0xffffc568 │ │ │ │ biceq r0, r0, #244, 16 @ 0xf40000 │ │ │ │ biceq r0, r0, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffc2f4 │ │ │ │ - cmneq sl, #11008 @ 0x2b00 │ │ │ │ + cmneq sl, #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 5d208 <__cxa_atexit@plt+0x46af8> │ │ │ │ @@ -72391,15 +72391,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbfa4 │ │ │ │ @ instruction: 0xffffbfd4 │ │ │ │ biceq r0, r0, #240, 14 @ 0x3c00000 │ │ │ │ biceq r0, r0, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0xffffbd7c │ │ │ │ - cmneq sl, #24, 22 @ 0x6000 │ │ │ │ + cmneq sl, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5d2dc <__cxa_atexit@plt+0x46bcc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -72439,15 +72439,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffb738 │ │ │ │ biceq r0, r0, #244, 12 @ 0xf400000 │ │ │ │ biceq r0, r0, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xffffb56c │ │ │ │ - cmneq sl, #724992 @ 0xb1000 │ │ │ │ + cmneq sl, #181248 @ 0x2c400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -72591,15 +72591,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #7864320 @ 0x780000 │ │ │ │ + cmneq sl, #1966080 @ 0x1e0000 │ │ │ │ biceq r0, r0, #36, 8 @ 0x24000000 │ │ │ │ orrseq r1, r9, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -73015,15 +73015,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03bffd60 │ │ │ │ - cmneq sl, #107 @ 0x6b │ │ │ │ + cmneq sl, #-1073741798 @ 0xc000001a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5dc50 <__cxa_atexit@plt+0x47540> │ │ │ │ ldr r2, [pc, #60] @ 5dc58 <__cxa_atexit@plt+0x47548> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -73147,15 +73147,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03bffb50 │ │ │ │ - cmneq sl, #1296 @ 0x510 │ │ │ │ + cmneq sl, #324 @ 0x144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5de60 <__cxa_atexit@plt+0x47750> │ │ │ │ ldr r2, [pc, #60] @ 5de68 <__cxa_atexit@plt+0x47758> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -73279,15 +73279,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03bff940 │ │ │ │ - cmneq sl, #14592 @ 0x3900 │ │ │ │ + cmneq sl, #3648 @ 0xe40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e064 <__cxa_atexit@plt+0x47954> │ │ │ │ @@ -73442,31 +73442,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq sl, #66560 @ 0x10400 │ │ │ │ - cmneq sl, #76, 22 @ 0x13000 │ │ │ │ - cmneq sl, #12, 20 @ 0xc000 │ │ │ │ - cmneq sl, #83968 @ 0x14800 │ │ │ │ + cmneq sl, #16640 @ 0x4100 │ │ │ │ + cmneq sl, #76, 24 @ 0x4c00 │ │ │ │ + cmneq sl, #12, 22 @ 0x3000 │ │ │ │ + cmneq sl, #20992 @ 0x5200 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ - cmneq sl, #2932736 @ 0x2cc000 │ │ │ │ + cmneq sl, #733184 @ 0xb3000 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0x03bff788 │ │ │ │ @ instruction: 0x03bff720 │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - cmneq sl, #3555328 @ 0x364000 │ │ │ │ + cmneq sl, #888832 @ 0xd9000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - cmneq sl, #3031040 @ 0x2e4000 │ │ │ │ + cmneq sl, #757760 @ 0xb9000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5e38c <__cxa_atexit@plt+0x47c7c> │ │ │ │ @@ -73507,15 +73507,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0x03bff644 │ │ │ │ @ instruction: 0x03bff5dc │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - cmneq sl, #11075584 @ 0xa90000 │ │ │ │ + cmneq sl, #2768896 @ 0x2a4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5e44c <__cxa_atexit@plt+0x47d3c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -73555,15 +73555,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0x03bff584 │ │ │ │ @ instruction: 0x03bff51c │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - cmneq sl, #63176704 @ 0x3c40000 │ │ │ │ + cmneq sl, #15794176 @ 0xf10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5e50c <__cxa_atexit@plt+0x47dfc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -73603,15 +73603,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0x03bff4c4 │ │ │ │ @ instruction: 0x03bff45c │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ - cmneq sl, #15466496 @ 0xec0000 │ │ │ │ + cmneq sl, #3866624 @ 0x3b0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -73869,19 +73869,19 @@ │ │ │ │ orrseq r0, r9, #212, 16 @ 0xd40000 │ │ │ │ orrseq r0, r9, #200, 16 @ 0xc80000 │ │ │ │ orrseq r0, r9, #52, 16 @ 0x340000 │ │ │ │ orrseq r0, r9, #40, 16 @ 0x280000 │ │ │ │ orrseq r0, r9, #24, 18 @ 0x60000 │ │ │ │ orrseq r0, r9, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - cmneq sl, #-335544320 @ 0xec000000 │ │ │ │ + cmneq sl, #989855744 @ 0x3b000000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq sl, #-469762047 @ 0xe4000001 │ │ │ │ + cmneq sl, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq sl, #872415233 @ 0x34000001 │ │ │ │ + cmneq sl, #1291845632 @ 0x4d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e9fc <__cxa_atexit@plt+0x482ec> │ │ │ │ ldr r7, [pc, #164] @ 5ea2c <__cxa_atexit@plt+0x4831c> │ │ │ │ @@ -74125,18 +74125,18 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #20] @ 5ed58 <__cxa_atexit@plt+0x48648> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #4] @ 5ed54 <__cxa_atexit@plt+0x48644> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #2832 @ 0xb10 │ │ │ │ - cmneq sl, #184, 28 @ 0xb80 │ │ │ │ - cmneq sl, #3232 @ 0xca0 │ │ │ │ - cmneq sl, #3168 @ 0xc60 │ │ │ │ + cmneq sl, #708 @ 0x2c4 │ │ │ │ + cmneq sl, #184, 30 @ 0x2e0 │ │ │ │ + cmneq sl, #808 @ 0x328 │ │ │ │ + cmneq sl, #792 @ 0x318 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ee00 <__cxa_atexit@plt+0x486f0> │ │ │ │ ldr r3, [pc, #140] @ 5ee10 <__cxa_atexit@plt+0x48700> │ │ │ │ @@ -74173,18 +74173,18 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #28] @ 5ee24 <__cxa_atexit@plt+0x48714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq sl, #400 @ 0x190 │ │ │ │ - cmneq sl, #32, 28 @ 0x200 │ │ │ │ - cmneq sl, #2, 28 │ │ │ │ - cmneq sl, #736 @ 0x2e0 │ │ │ │ + cmneq sl, #25, 30 @ 0x64 │ │ │ │ + cmneq sl, #32, 30 @ 0x80 │ │ │ │ + cmneq sl, #2, 30 │ │ │ │ + cmneq sl, #46, 30 @ 0xb8 │ │ │ │ orrseq r0, r9, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 5ee58 <__cxa_atexit@plt+0x48748> │ │ │ │ @@ -74205,18 +74205,18 @@ │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 5ee94 <__cxa_atexit@plt+0x48784> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #7488 @ 0x1d40 │ │ │ │ - cmneq sl, #172, 26 @ 0x2b00 │ │ │ │ - cmneq sl, #8576 @ 0x2180 │ │ │ │ - cmneq sl, #8320 @ 0x2080 │ │ │ │ + cmneq sl, #1872 @ 0x750 │ │ │ │ + cmneq sl, #172, 28 @ 0xac0 │ │ │ │ + cmneq sl, #2144 @ 0x860 │ │ │ │ + cmneq sl, #2080 @ 0x820 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ef40 <__cxa_atexit@plt+0x48830> │ │ │ │ ldr r3, [pc, #140] @ 5ef50 <__cxa_atexit@plt+0x48840> │ │ │ │ @@ -74253,18 +74253,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #28] @ 5ef64 <__cxa_atexit@plt+0x48854> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq sl, #55552 @ 0xd900 │ │ │ │ - cmneq sl, #224, 24 @ 0xe000 │ │ │ │ - cmneq sl, #49664 @ 0xc200 │ │ │ │ - cmneq sl, #60928 @ 0xee00 │ │ │ │ + cmneq sl, #13888 @ 0x3640 │ │ │ │ + cmneq sl, #224, 26 @ 0x3800 │ │ │ │ + cmneq sl, #12416 @ 0x3080 │ │ │ │ + cmneq sl, #15232 @ 0x3b80 │ │ │ │ orrseq r0, r9, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 5ef98 <__cxa_atexit@plt+0x48888> │ │ │ │ @@ -74285,18 +74285,18 @@ │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 5efd4 <__cxa_atexit@plt+0x488c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sl, #13568 @ 0x3500 │ │ │ │ - cmneq sl, #108, 24 @ 0x6c00 │ │ │ │ - cmneq sl, #17920 @ 0x4600 │ │ │ │ - cmneq sl, #16896 @ 0x4200 │ │ │ │ + cmneq sl, #3392 @ 0xd40 │ │ │ │ + cmneq sl, #108, 26 @ 0x1b00 │ │ │ │ + cmneq sl, #4480 @ 0x1180 │ │ │ │ + cmneq sl, #4224 @ 0x1080 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 5f008 <__cxa_atexit@plt+0x488f8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -74430,15 +74430,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #115712 @ 0x1c400 │ │ │ │ + cmneq sl, #28928 @ 0x7100 │ │ │ │ @ instruction: 0x03bfe710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74468,15 +74468,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #888832 @ 0xd9000 │ │ │ │ + cmneq sl, #222208 @ 0x36400 │ │ │ │ @ instruction: 0x03bfe678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74541,17 +74541,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq sl, #72, 20 @ 0x48000 │ │ │ │ + cmneq sl, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq sl, #585728 @ 0x8f000 │ │ │ │ + cmneq sl, #146432 @ 0x23c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -74575,17 +74575,17 @@ │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq sl, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq sl, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmneq sl, #3784704 @ 0x39c000 │ │ │ │ + cmneq sl, #946176 @ 0xe7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f4a0 <__cxa_atexit@plt+0x48d90> │ │ │ │ ldr r8, [pc, #36] @ 5f4a8 <__cxa_atexit@plt+0x48d98> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -74594,15 +74594,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #14745600 @ 0xe10000 │ │ │ │ + cmneq sl, #3686400 @ 0x384000 │ │ │ │ @ instruction: 0x03bfe480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74632,15 +74632,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #4784128 @ 0x490000 │ │ │ │ + cmneq sl, #1196032 @ 0x124000 │ │ │ │ @ instruction: 0x03bfe3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74705,17 +74705,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq sl, #64225280 @ 0x3d40000 │ │ │ │ + cmneq sl, #16056320 @ 0xf50000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq sl, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq sl, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -74739,17 +74739,17 @@ │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq sl, #24379392 @ 0x1740000 │ │ │ │ + cmneq sl, #6094848 @ 0x5d0000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmneq sl, #148, 14 @ 0x2500000 │ │ │ │ + cmneq sl, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f7b0 <__cxa_atexit@plt+0x490a0> │ │ │ │ ldr r6, [pc, #180] @ 5f7cc <__cxa_atexit@plt+0x490bc> │ │ │ │ @@ -74797,17 +74797,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - cmneq sl, #-1140850685 @ 0xbc000003 │ │ │ │ + cmneq sl, #-285212672 @ 0xef000000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq sl, #184549376 @ 0xb000000 │ │ │ │ + cmneq sl, #46137344 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -74834,17 +74834,17 @@ │ │ │ │ str lr, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - cmneq sl, #738197505 @ 0x2c000001 │ │ │ │ + cmneq sl, #1258291200 @ 0x4b000000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmneq sl, #1543503873 @ 0x5c000001 │ │ │ │ + cmneq sl, #1459617792 @ 0x57000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f8e4 <__cxa_atexit@plt+0x491d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74874,15 +74874,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0x03bfe064 │ │ │ │ - cmneq sl, #212, 4 @ 0x4000000d │ │ │ │ + cmneq sl, #212, 6 @ 0x50000003 │ │ │ │ orrseq pc, r8, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -74970,15 +74970,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfdf08 │ │ │ │ @ instruction: 0x03bfdeec │ │ │ │ @ instruction: 0x03bfdee4 │ │ │ │ - cmneq sl, #1073741851 @ 0x4000001b │ │ │ │ + cmneq sl, #-805306362 @ 0xd0000006 │ │ │ │ orrseq pc, r8, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -75067,15 +75067,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfdd88 │ │ │ │ @ instruction: 0x03bfdd6c │ │ │ │ @ instruction: 0x03bfdd64 │ │ │ │ - cmneq sl, #876 @ 0x36c │ │ │ │ + cmneq sl, #219 @ 0xdb │ │ │ │ orrseq pc, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -75167,15 +75167,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0x03bfdc00 │ │ │ │ @ instruction: 0x03bfdbe0 │ │ │ │ @ instruction: 0x03bfdbd4 │ │ │ │ - cmneq sl, #1936 @ 0x790 │ │ │ │ + cmneq sl, #484 @ 0x1e4 │ │ │ │ orrseq pc, r8, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -75247,15 +75247,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x03bfda9c │ │ │ │ - cmneq sl, #3456 @ 0xd80 │ │ │ │ + cmneq sl, #864 @ 0x360 │ │ │ │ orrseq pc, r8, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -75352,15 +75352,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x03bfd8f8 │ │ │ │ @ instruction: 0x03bfd8d8 │ │ │ │ - cmneq sl, #132, 22 @ 0x21000 │ │ │ │ + cmneq sl, #132, 24 @ 0x8400 │ │ │ │ orrseq pc, r8, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75400,15 +75400,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bfd838 │ │ │ │ @ instruction: 0x03bfd818 │ │ │ │ - cmneq sl, #196, 20 @ 0xc4000 │ │ │ │ + cmneq sl, #196, 22 @ 0x31000 │ │ │ │ orrseq pc, r8, #108, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75448,15 +75448,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x03bfd778 │ │ │ │ @ instruction: 0x03bfd758 │ │ │ │ - cmneq sl, #4, 20 @ 0x4000 │ │ │ │ + cmneq sl, #4, 22 @ 0x1000 │ │ │ │ orrseq pc, r8, #172 @ 0xac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 602bc <__cxa_atexit@plt+0x49bac> │ │ │ │ @@ -75572,15 +75572,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq sl, #208666624 @ 0xc700000 │ │ │ │ + cmneq sl, #52166656 @ 0x31c0000 │ │ │ │ orrseq lr, r8, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 60484 <__cxa_atexit@plt+0x49d74> │ │ │ │ @@ -75662,15 +75662,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq sl, #482344960 @ 0x1cc00000 │ │ │ │ + cmneq sl, #120586240 @ 0x7300000 │ │ │ │ orrseq lr, r8, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 605f0 <__cxa_atexit@plt+0x49ee0> │ │ │ │ @@ -75753,15 +75753,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq sl, #352321536 @ 0x15000000 │ │ │ │ + cmneq sl, #88080384 @ 0x5400000 │ │ │ │ orrseq lr, r8, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6075c <__cxa_atexit@plt+0x4a04c> │ │ │ │ @@ -75844,15 +75844,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq sl, #-1342177269 @ 0xb000000b │ │ │ │ + cmneq sl, #-335544318 @ 0xec000002 │ │ │ │ orrseq lr, r8, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 608d4 <__cxa_atexit@plt+0x4a1c4> │ │ │ │ @@ -75938,15 +75938,15 @@ │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq sl, #1073741846 @ 0x40000016 │ │ │ │ + cmneq sl, #-1879048187 @ 0x90000005 │ │ │ │ orrseq lr, r8, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60a4c <__cxa_atexit@plt+0x4a33c> │ │ │ │ @@ -76047,15 +76047,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x03bfce1c │ │ │ │ - cmneq sl, #824 @ 0x338 │ │ │ │ + cmneq sl, #206 @ 0xce │ │ │ │ orrseq lr, r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub r8, r5, #36 @ 0x24 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -76199,15 +76199,15 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfcbe0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmneq sl, #8640 @ 0x21c0 │ │ │ │ + cmneq sl, #2160 @ 0x870 │ │ │ │ orrseq lr, r8, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r9, r4 │ │ │ │ sub r8, r5, #40 @ 0x28 │ │ │ │ @@ -76371,15 +76371,15 @@ │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfc930 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq sl, #909312 @ 0xde000 │ │ │ │ + cmneq sl, #227328 @ 0x37800 │ │ │ │ orrseq lr, r8, #64, 4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -76502,15 +76502,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0x03bfc768 │ │ │ │ @ instruction: 0x03bfc724 │ │ │ │ @ instruction: 0x03bfc6f4 │ │ │ │ - cmneq sl, #13828096 @ 0xd30000 │ │ │ │ + cmneq sl, #3457024 @ 0x34c000 │ │ │ │ orrseq lr, r8, #52 @ 0x34 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76638,15 +76638,15 @@ │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfc53c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq sl, #232, 12 @ 0xe800000 │ │ │ │ + cmneq sl, #232, 14 @ 0x3a00000 │ │ │ │ orrseq sp, r8, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub r8, r5, #52 @ 0x34 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -76856,15 +76856,15 @@ │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfc1dc │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq sl, #144, 6 @ 0x40000002 │ │ │ │ + cmneq sl, #144, 8 @ 0x90000000 │ │ │ │ orrseq sp, r8, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76983,15 +76983,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfbfe8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq sl, #168, 2 @ 0x2a │ │ │ │ + cmneq sl, #168, 4 @ 0x8000000a │ │ │ │ orrseq sp, r8, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #60 @ 0x3c │ │ │ │ cmp fp, lr │ │ │ │ @@ -77210,15 +77210,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - cmnpeq r9, #720 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ + cmnpeq r9, #45, 30 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ orrseq sp, r8, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r5 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -77311,18 +77311,18 @@ │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmnpeq r9, #2624 @ p-variant is OBSOLETE @ 0xa40 │ │ │ │ - cmnpeq r9, #48, 26 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ - cmnpeq r9, #1152 @ p-variant is OBSOLETE @ 0x480 │ │ │ │ - cmnpeq r9, #3968 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ + cmnpeq r9, #656 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ + cmnpeq r9, #48, 28 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + cmnpeq r9, #288 @ p-variant is OBSOLETE @ 0x120 │ │ │ │ + cmnpeq r9, #992 @ p-variant is OBSOLETE @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 61f78 <__cxa_atexit@plt+0x4b868> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -77342,18 +77342,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 61f98 <__cxa_atexit@plt+0x4b888> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmnpeq r9, #28928 @ p-variant is OBSOLETE @ 0x7100 │ │ │ │ - cmnpeq r9, #124, 24 @ p-variant is OBSOLETE @ 0x7c00 │ │ │ │ - cmnpeq r9, #37376 @ p-variant is OBSOLETE @ 0x9200 │ │ │ │ - cmnpeq r9, #36352 @ p-variant is OBSOLETE @ 0x8e00 │ │ │ │ + cmnpeq r9, #7232 @ p-variant is OBSOLETE @ 0x1c40 │ │ │ │ + cmnpeq r9, #124, 26 @ p-variant is OBSOLETE @ 0x1f00 │ │ │ │ + cmnpeq r9, #9344 @ p-variant is OBSOLETE @ 0x2480 │ │ │ │ + cmnpeq r9, #9088 @ p-variant is OBSOLETE @ 0x2380 │ │ │ │ orrseq sp, r8, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #72 @ 0x48 │ │ │ │ cmp r3, ip │ │ │ │ @@ -77411,15 +77411,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmnpeq r9, #29696 @ p-variant is OBSOLETE @ 0x7400 │ │ │ │ + cmnpeq r9, #7424 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ orrseq sp, r8, #0, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 61fb8 <__cxa_atexit@plt+0x4b8a8> │ │ │ │ orrseq sp, r8, #232, 2 @ 0x3a │ │ │ │ @@ -77558,15 +77558,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bfb66c │ │ │ │ - cmnpeq r9, #24379392 @ p-variant is OBSOLETE @ 0x1740000 │ │ │ │ + cmnpeq r9, #6094848 @ p-variant is OBSOLETE @ 0x5d0000 │ │ │ │ orrseq ip, r8, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77648,15 +77648,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x03bfb50c │ │ │ │ - cmnpeq r9, #9437184 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + cmnpeq r9, #2359296 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ orrseq ip, r8, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -77744,15 +77744,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfb3b0 │ │ │ │ @ instruction: 0x03bfb394 │ │ │ │ @ instruction: 0x03bfb38c │ │ │ │ - cmnpeq r9, #-1560281088 @ p-variant is OBSOLETE @ 0xa3000000 │ │ │ │ + cmnpeq r9, #683671552 @ p-variant is OBSOLETE @ 0x28c00000 │ │ │ │ orrseq ip, r8, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -77841,15 +77841,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfb230 │ │ │ │ @ instruction: 0x03bfb214 │ │ │ │ @ instruction: 0x03bfb20c │ │ │ │ - cmnpeq r9, #16, 6 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ + cmnpeq r9, #16, 8 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ orrseq ip, r8, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -77941,15 +77941,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0x03bfb0a8 │ │ │ │ @ instruction: 0x03bfb088 │ │ │ │ @ instruction: 0x03bfb07c │ │ │ │ - cmnpeq r9, #1073741867 @ p-variant is OBSOLETE @ 0x4000002b │ │ │ │ + cmnpeq r9, #-805306358 @ p-variant is OBSOLETE @ 0xd000000a │ │ │ │ orrseq ip, r8, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -78050,15 +78050,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0x03bfaf04 │ │ │ │ @ instruction: 0x03bfaedc │ │ │ │ @ instruction: 0x03bfaed4 │ │ │ │ - cmneq r9, #932 @ 0x3a4 │ │ │ │ + cmnpeq r9, #233 @ p-variant is OBSOLETE @ 0xe9 │ │ │ │ orrseq ip, r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #40 @ 0x28 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 62b38 <__cxa_atexit@plt+0x4c428> │ │ │ │ @@ -78142,15 +78142,15 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfad84 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r9, #2464 @ 0x9a0 │ │ │ │ + cmneq r9, #616 @ 0x268 │ │ │ │ orrseq ip, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -78252,15 +78252,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0x03bfabb0 │ │ │ │ @ instruction: 0x03bfab8c │ │ │ │ - cmneq r9, #55040 @ 0xd700 │ │ │ │ + cmneq r9, #13760 @ 0x35c0 │ │ │ │ orrseq ip, r8, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -78337,15 +78337,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bfab04 │ │ │ │ @ instruction: 0x03bfab58 │ │ │ │ @ instruction: 0x03bfaaec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0x03bfaa94 │ │ │ │ @ instruction: 0x03bfaa70 │ │ │ │ - cmneq r9, #183296 @ 0x2cc00 │ │ │ │ + cmneq r9, #45824 @ 0xb300 │ │ │ │ orrseq ip, r8, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -79063,15 +79063,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03bf9f00 │ │ │ │ - cmneq r9, #2992 @ 0xbb0 │ │ │ │ + cmneq r9, #748 @ 0x2ec │ │ │ │ @ instruction: 0x03bf9ee4 │ │ │ │ @ instruction: 0x03bf9edc │ │ │ │ orrseq fp, r8, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -79189,15 +79189,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03bf9d08 │ │ │ │ - cmneq r9, #48384 @ 0xbd00 │ │ │ │ + cmneq r9, #12096 @ 0x2f40 │ │ │ │ @ instruction: 0x03bf9cec │ │ │ │ @ instruction: 0x03bf9ce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63cd0 <__cxa_atexit@plt+0x4d5c0> │ │ │ │ @@ -79323,15 +79323,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03bf9ad0 │ │ │ │ - cmneq r9, #512000 @ 0x7d000 │ │ │ │ + cmneq r9, #128000 @ 0x1f400 │ │ │ │ orrseq fp, r8, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -79453,32 +79453,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - cmneq r9, #13041664 @ 0xc70000 │ │ │ │ + cmneq r9, #3260416 @ 0x31c000 │ │ │ │ @ instruction: 0x03bf98f4 │ │ │ │ @ instruction: 0x03bf98ec │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0x03bf99d4 │ │ │ │ @ instruction: 0x03bf996c │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - cmneq r9, #13959168 @ 0xd50000 │ │ │ │ + cmneq r9, #3489792 @ 0x354000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03bf9a6c │ │ │ │ @ instruction: 0x03bf9a04 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ orrseq fp, r8, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - cmneq r9, #15532032 @ 0xed0000 │ │ │ │ + cmneq r9, #3883008 @ 0x3b4000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79520,15 +79520,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0x03bf9854 │ │ │ │ @ instruction: 0x03bf97ec │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - cmneq r9, #29622272 @ 0x1c40000 │ │ │ │ + cmneq r9, #7405568 @ 0x710000 │ │ │ │ orrseq fp, r8, #12, 2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -79578,15 +79578,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0x03bf977c │ │ │ │ @ instruction: 0x03bf9714 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - cmneq r9, #181403648 @ 0xad00000 │ │ │ │ + cmneq r9, #45350912 @ 0x2b40000 │ │ │ │ @ instruction: 0x03bf96e0 │ │ │ │ @ instruction: 0x03bf96d8 │ │ │ │ orrseq fp, r8, #28 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -79638,15 +79638,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0x03bf968c │ │ │ │ @ instruction: 0x03bf9624 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - cmneq r9, #817889280 @ 0x30c00000 │ │ │ │ + cmneq r9, #204472320 @ 0xc300000 │ │ │ │ @ instruction: 0x03bf95f0 │ │ │ │ @ instruction: 0x03bf95e8 │ │ │ │ orrseq fp, r8, #144, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -79846,15 +79846,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ @ instruction: 0x03bf934c │ │ │ │ @ instruction: 0x03bf92e4 │ │ │ │ orrseq sl, r8, #208, 30 @ 0x340 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq r9, #-1610612731 @ 0xa0000005 │ │ │ │ + cmneq r9, #1744830465 @ 0x68000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64730 <__cxa_atexit@plt+0x4e020> │ │ │ │ ldr r2, [pc, #92] @ 64738 <__cxa_atexit@plt+0x4e028> │ │ │ │ @@ -79879,17 +79879,17 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ 6473c <__cxa_atexit@plt+0x4e02c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r9, #147849216 @ 0x8d00000 │ │ │ │ - cmneq r9, #158334976 @ 0x9700000 │ │ │ │ - cmneq r9, #181403648 @ 0xad00000 │ │ │ │ + cmneq r9, #36962304 @ 0x2340000 │ │ │ │ + cmneq r9, #39583744 @ 0x25c0000 │ │ │ │ + cmneq r9, #45350912 @ 0x2b40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 64778 <__cxa_atexit@plt+0x4e068> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -79902,17 +79902,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 64798 <__cxa_atexit@plt+0x4e088> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r9, #42991616 @ 0x2900000 │ │ │ │ - cmneq r9, #57671680 @ 0x3700000 │ │ │ │ - cmneq r9, #72351744 @ 0x4500000 │ │ │ │ + cmneq r9, #10747904 @ 0xa40000 │ │ │ │ + cmneq r9, #14417920 @ 0xdc0000 │ │ │ │ + cmneq r9, #18087936 @ 0x1140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 64804 <__cxa_atexit@plt+0x4e0f4> │ │ │ │ ldr lr, [pc, #76] @ 64810 <__cxa_atexit@plt+0x4e100> │ │ │ │ @@ -80114,15 +80114,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0x03bf8e7c │ │ │ │ - cmneq r9, #416 @ 0x1a0 │ │ │ │ + cmneq r9, #26, 30 @ 0x68 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -80176,15 +80176,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03bf8e2c │ │ │ │ @ instruction: 0x03bf8dc4 │ │ │ │ orrseq sl, r8, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq r9, #3456 @ 0xd80 │ │ │ │ + cmneq r9, #864 @ 0x360 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64c4c <__cxa_atexit@plt+0x4e53c> │ │ │ │ @@ -80285,15 +80285,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0x03bf8c74 │ │ │ │ @ instruction: 0x03bf8c0c │ │ │ │ orrseq sl, r8, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - cmneq r9, #133120 @ 0x20800 │ │ │ │ + cmneq r9, #33280 @ 0x8200 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64e40 <__cxa_atexit@plt+0x4e730> │ │ │ │ @@ -80347,15 +80347,15 @@ │ │ │ │ stmib r5, {r0, r1} │ │ │ │ bx r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ orrseq sl, r8, #0, 16 │ │ │ │ orrseq sl, r8, #28, 16 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - cmneq r9, #843776 @ 0xce000 │ │ │ │ + cmneq r9, #210944 @ 0x33800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -80385,15 +80385,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ - cmneq r9, #4096000 @ 0x3e8000 │ │ │ │ + cmneq r9, #1024000 @ 0xfa000 │ │ │ │ orrseq sl, r8, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 64f50 <__cxa_atexit@plt+0x4e840> │ │ │ │ @@ -80462,15 +80462,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x03bf89ec │ │ │ │ orrseq sl, r8, #60, 12 @ 0x3c00000 │ │ │ │ orrseq sl, r8, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - cmneq r9, #32768 @ 0x8000 │ │ │ │ + cmneq r9, #8192 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #136] @ 650f8 <__cxa_atexit@plt+0x4e9e8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ str r1, [r5] │ │ │ │ @@ -80505,15 +80505,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bf8908 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - cmneq r9, #1966080 @ 0x1e0000 │ │ │ │ + cmneq r9, #491520 @ 0x78000 │ │ │ │ orrseq sl, r8, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65180 <__cxa_atexit@plt+0x4ea70> │ │ │ │ @@ -81193,15 +81193,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmneq r9, #2688 @ 0xa80 │ │ │ │ + cmneq r9, #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -81253,15 +81253,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bf7d10 │ │ │ │ @ instruction: 0x03bf7d64 │ │ │ │ @ instruction: 0x03bf7cf8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r9, #26112 @ 0x6600 │ │ │ │ + cmneq r9, #6528 @ 0x1980 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -81328,15 +81328,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bf7c50 │ │ │ │ @ instruction: 0x03bf7be0 │ │ │ │ orrseq r9, r8, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - cmneq r9, #63488 @ 0xf800 │ │ │ │ + cmneq r9, #15872 @ 0x3e00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 65e64 <__cxa_atexit@plt+0x4f754> │ │ │ │ @@ -82126,21 +82126,21 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #32] @ 66a68 <__cxa_atexit@plt+0x50358> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #12] @ 66a60 <__cxa_atexit@plt+0x50350> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r9, #144, 28 @ 0x900 │ │ │ │ - cmneq r9, #2352 @ 0x930 │ │ │ │ - cmneq r9, #1264 @ 0x4f0 │ │ │ │ - cmneq r9, #144, 28 @ 0x900 │ │ │ │ - cmneq r9, #76, 28 @ 0x4c0 │ │ │ │ - cmneq r9, #92, 28 @ 0x5c0 │ │ │ │ - cmneq r9, #1168 @ 0x490 │ │ │ │ + cmneq r9, #144, 30 @ 0x240 │ │ │ │ + cmneq r9, #588 @ 0x24c │ │ │ │ + cmneq r9, #316 @ 0x13c │ │ │ │ + cmneq r9, #144, 30 @ 0x240 │ │ │ │ + cmneq r9, #76, 30 @ 0x130 │ │ │ │ + cmneq r9, #92, 30 @ 0x170 │ │ │ │ + cmneq r9, #292 @ 0x124 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66ac4 <__cxa_atexit@plt+0x503b4> │ │ │ │ ldr r3, [pc, #64] @ 66ad4 <__cxa_atexit@plt+0x503c4> │ │ │ │ @@ -82486,15 +82486,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #9280 @ 0x2440 │ │ │ │ + cmneq r9, #2320 @ 0x910 │ │ │ │ @ instruction: 0x03bf6930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67090 <__cxa_atexit@plt+0x50980> │ │ │ │ ldr r3, [pc, #144] @ 670ac <__cxa_atexit@plt+0x5099c> │ │ │ │ @@ -82591,15 +82591,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03bf67c0 │ │ │ │ - cmneq r9, #232783872 @ 0xde00000 │ │ │ │ + cmneq r9, #58195968 @ 0x3780000 │ │ │ │ orrseq r8, r8, #16, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -82681,15 +82681,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03bf6680 │ │ │ │ - cmneq r9, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r9, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0x03bf6660 │ │ │ │ @ instruction: 0x03bf6658 │ │ │ │ orrseq r7, r8, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -82789,15 +82789,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x03bf64b8 │ │ │ │ - cmneq r9, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r9, #232, 8 @ 0xe8000000 │ │ │ │ orrseq r7, r8, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 67514 <__cxa_atexit@plt+0x50e04> │ │ │ │ @@ -82874,15 +82874,15 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ orrseq r8, r8, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffd2a8 │ │ │ │ @ instruction: 0xffffd12c │ │ │ │ - cmneq r9, #-1744830464 @ 0x98000000 │ │ │ │ + cmneq r9, #637534208 @ 0x26000000 │ │ │ │ orrseq r7, r8, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -82902,15 +82902,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq r9, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r9, #24, 6 @ 0x60000000 │ │ │ │ orrseq r7, r8, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 67700 <__cxa_atexit@plt+0x50ff0> │ │ │ │ @@ -82981,15 +82981,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r9, #241 @ 0xf1 │ │ │ │ + cmneq r9, #1073741884 @ 0x4000003c │ │ │ │ orrseq r7, r8, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -83042,15 +83042,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bf611c │ │ │ │ @ instruction: 0x03bf6170 │ │ │ │ @ instruction: 0x03bf6104 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r9, #41 @ 0x29 │ │ │ │ + cmneq r9, #1073741834 @ 0x4000000a │ │ │ │ @ instruction: 0xfffff6ec │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ orrseq r7, r8, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ @@ -83121,15 +83121,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x03bf6050 │ │ │ │ @ instruction: 0x03bf5fe0 │ │ │ │ orrseq r7, r8, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - cmneq r9, #1, 30 │ │ │ │ + cmneq r9, #1 │ │ │ │ orrseq r7, r8, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67a7c <__cxa_atexit@plt+0x5136c> │ │ │ │ @@ -84468,15 +84468,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #2448 @ 0x990 │ │ │ │ + cmneq r9, #612 @ 0x264 │ │ │ │ @ instruction: 0x03bf4a38 │ │ │ │ orrseq r6, r8, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -84528,15 +84528,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x03bf497c │ │ │ │ - cmneq r9, #4587520 @ 0x460000 │ │ │ │ + cmneq r9, #1146880 @ 0x118000 │ │ │ │ orrseq r6, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6906c <__cxa_atexit@plt+0x5295c> │ │ │ │ @@ -84630,15 +84630,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03bf47ec │ │ │ │ - cmneq r9, #199229440 @ 0xbe00000 │ │ │ │ + cmneq r9, #49807360 @ 0x2f80000 │ │ │ │ orrseq r6, r8, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69214 <__cxa_atexit@plt+0x52b04> │ │ │ │ @@ -84740,15 +84740,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x03bf463c │ │ │ │ - cmneq r9, #130023424 @ 0x7c00000 │ │ │ │ + cmneq r9, #32505856 @ 0x1f00000 │ │ │ │ orrseq r6, r8, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -84827,15 +84827,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03bf44dc │ │ │ │ - cmneq r9, #1946157059 @ 0x74000003 │ │ │ │ + cmneq r9, #-587202560 @ 0xdd000000 │ │ │ │ @ instruction: 0x03bf44cc │ │ │ │ orrseq r6, r8, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -84897,15 +84897,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bf4444 │ │ │ │ @ instruction: 0x03bf4498 │ │ │ │ @ instruction: 0x03bf442c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bf43f0 │ │ │ │ - cmneq r9, #268435471 @ 0x1000000f │ │ │ │ + cmneq r9, #-1006632957 @ 0xc4000003 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ orrseq r6, r8, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -84985,15 +84985,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0x03bf4364 │ │ │ │ @ instruction: 0x03bf42f4 │ │ │ │ orrseq r6, r8, #88, 2 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq r9, #1073741871 @ 0x4000002f │ │ │ │ + cmneq r9, #-805306357 @ 0xd000000b │ │ │ │ @ instruction: 0x03bf42a4 │ │ │ │ @ instruction: 0x03bf4290 │ │ │ │ orrseq r6, r8, #248 @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -85186,15 +85186,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #-1879048184 @ 0x90000008 │ │ │ │ + cmneq r9, #603979778 @ 0x24000002 │ │ │ │ @ instruction: 0x03bf3f58 │ │ │ │ orrseq r5, r8, #32, 28 @ 0x200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -85270,15 +85270,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #1073741836 @ 0x4000000c │ │ │ │ + cmneq r9, #268435459 @ 0x10000003 │ │ │ │ @ instruction: 0x03bf3e08 │ │ │ │ orrseq r5, r8, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -85354,15 +85354,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #220, 30 @ 0x370 │ │ │ │ + cmneq r9, #220 @ 0xdc │ │ │ │ @ instruction: 0x03bf3cb8 │ │ │ │ orrseq r5, r8, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -85438,15 +85438,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #3872 @ 0xf20 │ │ │ │ + cmneq r9, #968 @ 0x3c8 │ │ │ │ @ instruction: 0x03bf3b68 │ │ │ │ orrseq r5, r8, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -87180,15 +87180,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03bf22cc │ │ │ │ orrseq r5, r8, #68, 4 @ 0x40000004 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 6b964 <__cxa_atexit@plt+0x55254> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - cmneq r9, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r9, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ @@ -104736,267 +104736,267 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7cb9c <__cxa_atexit@plt+0x6648c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 406a68 <__cxa_atexit@plt+0x3f0358> │ │ │ │ orrseq r4, r7, #24, 20 @ 0x18000 │ │ │ │ - cmneq r8, #196, 4 @ 0x4000000c │ │ │ │ + cmneq r8, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #536870927 @ 0x2000000f │ │ │ │ + cmneq r8, #-939524093 @ 0xc8000003 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1409286144 @ 0x54000000 │ │ │ │ + cmneq r8, #352321536 @ 0x15000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-402653184 @ 0xe8000000 │ │ │ │ + cmneq r8, #973078528 @ 0x3a000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-2013265919 @ 0x88000001 │ │ │ │ + cmneq r8, #1644167168 @ 0x62000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #603979778 @ 0x24000002 │ │ │ │ + cmneq r8, #-1996488704 @ 0x89000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1140850686 @ 0xbc000002 │ │ │ │ + cmneq r8, #-1358954496 @ 0xaf000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1476395011 @ 0x58000003 │ │ │ │ + cmneq r8, #-704643072 @ 0xd6000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-201326589 @ 0xf4000003 │ │ │ │ + cmneq r8, #-50331648 @ 0xfd000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #587202560 @ 0x23000000 │ │ │ │ + cmneq r8, #146800640 @ 0x8c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1291845632 @ 0x4d000000 │ │ │ │ + cmneq r8, #322961408 @ 0x13400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1979711488 @ 0x76000000 │ │ │ │ + cmneq r8, #494927872 @ 0x1d800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1711276032 @ 0x9a000000 │ │ │ │ + cmneq r8, #645922816 @ 0x26800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1107296256 @ 0xbe000000 │ │ │ │ + cmneq r8, #796917760 @ 0x2f800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq r8, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #41943040 @ 0x2800000 │ │ │ │ + cmneq r8, #10485760 @ 0xa00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #197132288 @ 0xbc00000 │ │ │ │ + cmneq r8, #49283072 @ 0x2f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #348127232 @ 0x14c00000 │ │ │ │ + cmneq r8, #87031808 @ 0x5300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq r8, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #666894336 @ 0x27c00000 │ │ │ │ + cmneq r8, #166723584 @ 0x9f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #834666496 @ 0x31c00000 │ │ │ │ + cmneq r8, #208666624 @ 0xc700000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #985661440 @ 0x3ac00000 │ │ │ │ + cmneq r8, #246415360 @ 0xeb00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #18874368 @ 0x1200000 │ │ │ │ + cmneq r8, #4718592 @ 0x480000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #57671680 @ 0x3700000 │ │ │ │ + cmneq r8, #14417920 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r8, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r8, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #178257920 @ 0xaa00000 │ │ │ │ + cmneq r8, #44564480 @ 0x2a80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #214958080 @ 0xcd00000 │ │ │ │ + cmneq r8, #53739520 @ 0x3340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #252706816 @ 0xf100000 │ │ │ │ + cmneq r8, #63176704 @ 0x3c40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #5767168 @ 0x580000 │ │ │ │ + cmneq r8, #1441792 @ 0x160000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #15204352 @ 0xe80000 │ │ │ │ + cmneq r8, #3801088 @ 0x3a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #25427968 @ 0x1840000 │ │ │ │ + cmneq r8, #6356992 @ 0x610000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #34865152 @ 0x2140000 │ │ │ │ + cmneq r8, #8716288 @ 0x850000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #44826624 @ 0x2ac0000 │ │ │ │ + cmneq r8, #11206656 @ 0xab0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #55050240 @ 0x3480000 │ │ │ │ + cmneq r8, #13762560 @ 0xd20000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #65536000 @ 0x3e80000 │ │ │ │ + cmneq r8, #16384000 @ 0xfa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #2162688 @ 0x210000 │ │ │ │ + cmneq r8, #540672 @ 0x84000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sl, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #72, 16 @ 0x480000 │ │ │ │ + cmneq r8, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #7471104 @ 0x720000 │ │ │ │ + cmneq r8, #1867776 @ 0x1c8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #152, 16 @ 0x980000 │ │ │ │ + cmneq r8, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r8, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #14745600 @ 0xe10000 │ │ │ │ + cmneq r8, #3686400 @ 0x384000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #32768 @ 0x8000 │ │ │ │ + cmneq r8, #8192 @ 0x2000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r7, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105274,15 +105274,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03be0598 │ │ │ │ @ instruction: 0x03be084c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7d41c <__cxa_atexit@plt+0x66d0c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - cmneq r8, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r8, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ @@ -105619,15 +105619,15 @@ │ │ │ │ @ instruction: 0x03be02e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7d96c <__cxa_atexit@plt+0x6725c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #127 @ 0x7f │ │ │ │ + cmneq r8, #-1073741793 @ 0xc000001f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d9a8 <__cxa_atexit@plt+0x67298> │ │ │ │ @@ -105677,15 +105677,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bdff10 │ │ │ │ - cmneq r8, #220, 30 @ 0x370 │ │ │ │ + cmneq r8, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7da8c <__cxa_atexit@plt+0x6737c> │ │ │ │ @@ -106066,15 +106066,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7e068 <__cxa_atexit@plt+0x67958> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #2146304 @ 0x20c000 │ │ │ │ + cmneq r8, #536576 @ 0x83000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7e0a4 <__cxa_atexit@plt+0x67994> │ │ │ │ @@ -106124,15 +106124,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bdf814 │ │ │ │ - cmneq r8, #224, 16 @ 0xe00000 │ │ │ │ + cmneq r8, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e188 <__cxa_atexit@plt+0x67a78> │ │ │ │ @@ -106517,15 +106517,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7e774 <__cxa_atexit@plt+0x68064> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #1879048199 @ 0x70000007 │ │ │ │ + cmneq r8, #-603979775 @ 0xdc000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7e7b0 <__cxa_atexit@plt+0x680a0> │ │ │ │ @@ -106575,15 +106575,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bdf108 │ │ │ │ - cmneq r8, #212, 2 @ 0x35 │ │ │ │ + cmneq r8, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e894 <__cxa_atexit@plt+0x68184> │ │ │ │ @@ -106968,15 +106968,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7ee80 <__cxa_atexit@plt+0x68770> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #109568 @ 0x1ac00 │ │ │ │ + cmneq r8, #27392 @ 0x6b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7eebc <__cxa_atexit@plt+0x687ac> │ │ │ │ @@ -107026,15 +107026,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bde9fc │ │ │ │ - cmneq r8, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r8, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7efa0 <__cxa_atexit@plt+0x68890> │ │ │ │ @@ -107419,15 +107419,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7f58c <__cxa_atexit@plt+0x68e7c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #1593835520 @ 0x5f000000 │ │ │ │ + cmneq r8, #398458880 @ 0x17c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7f5c8 <__cxa_atexit@plt+0x68eb8> │ │ │ │ @@ -107477,15 +107477,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bde2f0 │ │ │ │ - cmneq r8, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r8, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f6ac <__cxa_atexit@plt+0x68f9c> │ │ │ │ @@ -107870,15 +107870,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7fc98 <__cxa_atexit@plt+0x69588> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #5312 @ 0x14c0 │ │ │ │ + cmneq r8, #1328 @ 0x530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7fcd4 <__cxa_atexit@plt+0x695c4> │ │ │ │ @@ -107928,15 +107928,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bddbe4 │ │ │ │ - cmneq r8, #176, 24 @ 0xb000 │ │ │ │ + cmneq r8, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7fdb8 <__cxa_atexit@plt+0x696a8> │ │ │ │ @@ -108321,15 +108321,15 @@ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 803a4 <__cxa_atexit@plt+0x69c94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #74448896 @ 0x4700000 │ │ │ │ + cmneq r8, #18612224 @ 0x11c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 803e0 <__cxa_atexit@plt+0x69cd0> │ │ │ │ @@ -108379,15 +108379,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bdd4d8 │ │ │ │ - cmneq r8, #164, 10 @ 0x29000000 │ │ │ │ + cmneq r8, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 804c4 <__cxa_atexit@plt+0x69db4> │ │ │ │ @@ -108997,15 +108997,15 @@ │ │ │ │ @ instruction: 0x03bdcc1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 80e34 <__cxa_atexit@plt+0x6a724> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #187392 @ 0x2dc00 │ │ │ │ + cmneq r8, #46848 @ 0xb700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 80e70 <__cxa_atexit@plt+0x6a760> │ │ │ │ @@ -109055,15 +109055,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03bdca48 │ │ │ │ - cmneq r8, #20, 22 @ 0x5000 │ │ │ │ + cmneq r8, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80f54 <__cxa_atexit@plt+0x6a844> │ │ │ │ @@ -110635,15 +110635,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0x03bdb1b4 │ │ │ │ @ instruction: 0x03bdb1e8 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - cmneq r8, #-2147483600 @ 0x80000030 │ │ │ │ + cmneq r8, #536870924 @ 0x2000000c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8281c <__cxa_atexit@plt+0x6c10c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -110666,15 +110666,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03bdb154 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - cmneq r8, #234 @ 0xea │ │ │ │ + cmneq r8, #-2147483590 @ 0x8000003a │ │ │ │ orrseq pc, r6, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -123100,15 +123100,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r7, #788 @ 0x314 │ │ │ │ + cmneq r7, #197 @ 0xc5 │ │ │ │ @ instruction: 0x03bceeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8eb20 <__cxa_atexit@plt+0x78410> │ │ │ │ ldr r2, [pc, #136] @ 8eb3c <__cxa_atexit@plt+0x7842c> │ │ │ │ @@ -144415,15 +144415,15 @@ │ │ │ │ @ instruction: 0xffffa2bc │ │ │ │ @ instruction: 0xffffa26c │ │ │ │ @ instruction: 0xffffa1c0 │ │ │ │ @ instruction: 0x03bba5cc │ │ │ │ @ instruction: 0xffffb44c │ │ │ │ @ instruction: 0xffffb3ac │ │ │ │ orrseq lr, r4, #152, 28 @ 0x980 │ │ │ │ - cmnpeq r5, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + cmnpeq r5, #52, 10 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r0, r6 │ │ │ │ bcc a38b0 <__cxa_atexit@plt+0x8d1a0> │ │ │ │ @@ -144523,15 +144523,15 @@ │ │ │ │ @ instruction: 0xffffa13c │ │ │ │ @ instruction: 0xffffa0ec │ │ │ │ @ instruction: 0xffffa040 │ │ │ │ @ instruction: 0x03bba450 │ │ │ │ @ instruction: 0xffffb2cc │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ orrseq lr, r4, #216, 24 @ 0xd800 │ │ │ │ - cmnpeq r5, #140, 4 @ p-variant is OBSOLETE @ 0xc0000008 │ │ │ │ + cmnpeq r5, #140, 6 @ p-variant is OBSOLETE @ 0x30000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #276] @ a3a74 <__cxa_atexit@plt+0x8d364> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -144611,15 +144611,15 @@ │ │ │ │ @ instruction: 0xffff9fac │ │ │ │ @ instruction: 0xffff9f5c │ │ │ │ @ instruction: 0xffff9eb0 │ │ │ │ @ instruction: 0x03bba2c4 │ │ │ │ @ instruction: 0xffffb13c │ │ │ │ @ instruction: 0xffffb09c │ │ │ │ orrseq lr, r4, #104, 22 @ 0x1a000 │ │ │ │ - cmnpeq r5, #52, 2 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r5, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #488] @ a3ca8 <__cxa_atexit@plt+0x8d598> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ @@ -144762,15 +144762,15 @@ │ │ │ │ orrseq lr, r4, #64, 16 @ 0x400000 │ │ │ │ orrseq sp, r4, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0xffff9ad8 │ │ │ │ @ instruction: 0x03bba0c8 │ │ │ │ @ instruction: 0xffff9d14 │ │ │ │ @ instruction: 0xffff9c58 │ │ │ │ orrseq lr, r4, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r5, #228, 28 @ 0xe40 │ │ │ │ + cmneq r5, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a3e0c <__cxa_atexit@plt+0x8d6fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #140] @ 0x8c │ │ │ │ @@ -144841,15 +144841,15 @@ │ │ │ │ @ instruction: 0xffff9afc │ │ │ │ @ instruction: 0xffffad9c │ │ │ │ @ instruction: 0xffffacf4 │ │ │ │ orrseq sp, r4, #240, 16 @ 0xf00000 │ │ │ │ orrseq lr, r4, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0x03bb9ea8 │ │ │ │ orrseq lr, r4, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq r5, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r5, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #500] @ a4050 <__cxa_atexit@plt+0x8d940> │ │ │ │ add r6, pc, r6 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -144995,15 +144995,15 @@ │ │ │ │ orrseq sp, r4, #96, 14 @ 0x1800000 │ │ │ │ orrseq lr, r4, #188 @ 0xbc │ │ │ │ orrseq sp, r4, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0xffff972c │ │ │ │ @ instruction: 0x03bb9d24 │ │ │ │ @ instruction: 0xffff99b8 │ │ │ │ orrseq lr, r4, #52, 10 @ 0xd000000 │ │ │ │ - cmneq r5, #88, 22 @ 0x16000 │ │ │ │ + cmneq r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a41b0 <__cxa_atexit@plt+0x8daa0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #156] @ 0x9c │ │ │ │ @@ -145074,15 +145074,15 @@ │ │ │ │ @ instruction: 0xffff9758 │ │ │ │ @ instruction: 0xffffa9f8 │ │ │ │ @ instruction: 0xffffa950 │ │ │ │ orrseq sp, r4, #176, 10 @ 0x2c000000 │ │ │ │ orrseq sp, r4, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0x03bb9b0c │ │ │ │ orrseq lr, r4, #228, 6 @ 0x90000003 │ │ │ │ - cmneq r5, #40, 20 @ 0x28000 │ │ │ │ + cmneq r5, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #504] @ a43fc <__cxa_atexit@plt+0x8dcec> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r5] │ │ │ │ @@ -145230,15 +145230,15 @@ │ │ │ │ orrseq sp, r4, #140, 6 @ 0x30000002 │ │ │ │ orrseq lr, r4, #176 @ 0xb0 │ │ │ │ orrseq sp, r4, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xffff9380 │ │ │ │ @ instruction: 0x03bb9980 │ │ │ │ @ instruction: 0xffff960c │ │ │ │ orrseq lr, r4, #100, 2 │ │ │ │ - cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r5, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a455c <__cxa_atexit@plt+0x8de4c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #168] @ 0xa8 │ │ │ │ @@ -145309,15 +145309,15 @@ │ │ │ │ @ instruction: 0xffff93ac │ │ │ │ @ instruction: 0xffffa64c │ │ │ │ @ instruction: 0xffffa5a4 │ │ │ │ orrseq sp, r4, #28, 6 @ 0x70000000 │ │ │ │ orrseq sp, r4, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0x03bb9768 │ │ │ │ orrseq lr, r4, #20 │ │ │ │ - cmneq r5, #148, 12 @ 0x9400000 │ │ │ │ + cmneq r5, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #504] @ a47a8 <__cxa_atexit@plt+0x8e098> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r5] │ │ │ │ @@ -145465,15 +145465,15 @@ │ │ │ │ orrseq sp, r4, #248 @ 0xf8 │ │ │ │ orrseq sp, r4, #204, 24 @ 0xcc00 │ │ │ │ orrseq sp, r4, #72 @ 0x48 │ │ │ │ @ instruction: 0xffff8fd4 │ │ │ │ @ instruction: 0x03bb95dc │ │ │ │ @ instruction: 0xffff9260 │ │ │ │ orrseq sp, r4, #148, 26 @ 0x2500 │ │ │ │ - cmneq r5, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r5, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a4908 <__cxa_atexit@plt+0x8e1f8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #180] @ 0xb4 │ │ │ │ @@ -145544,15 +145544,15 @@ │ │ │ │ @ instruction: 0xffff9000 │ │ │ │ @ instruction: 0xffffa2a0 │ │ │ │ @ instruction: 0xffffa1f8 │ │ │ │ orrseq ip, r4, #48, 28 @ 0x300 │ │ │ │ orrseq sp, r4, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0x03bb93c4 │ │ │ │ orrseq sp, r4, #72, 24 @ 0x4800 │ │ │ │ - cmneq r5, #0, 6 │ │ │ │ + cmneq r5, #0, 8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #496] @ a4b44 <__cxa_atexit@plt+0x8e434> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #188] @ 0xbc │ │ │ │ @@ -145698,15 +145698,15 @@ │ │ │ │ @ instruction: 0xffff8c4c │ │ │ │ @ instruction: 0x03bb925c │ │ │ │ orrseq sp, r4, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xffff8e80 │ │ │ │ @ instruction: 0xffff8dc4 │ │ │ │ @ instruction: 0xffff9fb8 │ │ │ │ orrseq sp, r4, #208, 18 @ 0x340000 │ │ │ │ - cmneq r5, #164 @ 0xa4 │ │ │ │ + cmneq r5, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a4cac <__cxa_atexit@plt+0x8e59c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #196] @ 0xc4 │ │ │ │ @@ -145777,15 +145777,15 @@ │ │ │ │ @ instruction: 0xffff8c5c │ │ │ │ @ instruction: 0xffff9efc │ │ │ │ @ instruction: 0xffff9e54 │ │ │ │ orrseq ip, r4, #216, 18 @ 0x360000 │ │ │ │ orrseq sp, r4, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0x03bb9028 │ │ │ │ orrseq sp, r4, #132, 16 @ 0x840000 │ │ │ │ - cmneq r5, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r5, #116 @ 0x74 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #496] @ a4ee8 <__cxa_atexit@plt+0x8e7d8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #204] @ 0xcc │ │ │ │ @@ -145931,15 +145931,15 @@ │ │ │ │ @ instruction: 0xffff88a8 │ │ │ │ @ instruction: 0x03bb8ec0 │ │ │ │ orrseq sp, r4, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0xffff8adc │ │ │ │ @ instruction: 0xffff8a20 │ │ │ │ @ instruction: 0xffff9c14 │ │ │ │ orrseq sp, r4, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r5, #24, 26 @ 0x600 │ │ │ │ + cmneq r5, #24, 28 @ 0x180 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #240] @ a5050 <__cxa_atexit@plt+0x8e940> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #212] @ 0xd4 │ │ │ │ @@ -146010,15 +146010,15 @@ │ │ │ │ @ instruction: 0xffff88b8 │ │ │ │ @ instruction: 0xffff9b58 │ │ │ │ @ instruction: 0xffff9ab0 │ │ │ │ orrseq ip, r4, #92, 12 @ 0x5c00000 │ │ │ │ orrseq sp, r4, #220 @ 0xdc │ │ │ │ @ instruction: 0x03bb8c8c │ │ │ │ orrseq sp, r4, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r5, #232, 22 @ 0x3a000 │ │ │ │ + cmneq r5, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov ip, r6 │ │ │ │ ldr r6, [pc, #508] @ a529c <__cxa_atexit@plt+0x8eb8c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -146168,15 +146168,15 @@ │ │ │ │ orrseq ip, r4, #144, 8 @ 0x90000000 │ │ │ │ @ instruction: 0x03bb8b20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff8784 │ │ │ │ orrseq ip, r4, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0x03bb874c │ │ │ │ orrseq sp, r4, #48, 4 │ │ │ │ - cmneq r5, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r5, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #284] @ a5434 <__cxa_atexit@plt+0x8ed24> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5] │ │ │ │ ldr r7, [r5, #228] @ 0xe4 │ │ │ │ @@ -146261,15 +146261,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xffff9780 │ │ │ │ orrseq ip, r4, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0x03bb8580 │ │ │ │ orrseq ip, r4, #44, 4 @ 0xc0000002 │ │ │ │ orrseq ip, r4, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0x03bb88b4 │ │ │ │ - cmneq r5, #20, 16 @ 0x140000 │ │ │ │ + cmneq r5, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ a54ac <__cxa_atexit@plt+0x8ed9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #36] @ a54b0 <__cxa_atexit@plt+0x8eda0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -146278,174 +146278,174 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ b 406e30 <__cxa_atexit@plt+0x3f0720> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orrseq ip, r4, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0x03bb84dc │ │ │ │ - cmneq r5, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r5, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ a54dc <__cxa_atexit@plt+0x8edcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #228] @ 0xe4 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r5, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a5504 <__cxa_atexit@plt+0x8edf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #164, 14 @ 0x2900000 │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a552c <__cxa_atexit@plt+0x8ee1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a5554 <__cxa_atexit@plt+0x8ee44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r5, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a557c <__cxa_atexit@plt+0x8ee6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a55a4 <__cxa_atexit@plt+0x8ee94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #52, 14 @ 0xd00000 │ │ │ │ + cmneq r5, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a55cc <__cxa_atexit@plt+0x8eebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #24, 14 @ 0x600000 │ │ │ │ + cmneq r5, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ a55f4 <__cxa_atexit@plt+0x8eee4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #164] @ 0xa4 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r5, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a561c <__cxa_atexit@plt+0x8ef0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r5, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ a5644 <__cxa_atexit@plt+0x8ef34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #196, 12 @ 0xc400000 │ │ │ │ + cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a566c <__cxa_atexit@plt+0x8ef5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r5, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a5694 <__cxa_atexit@plt+0x8ef84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r5, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a56bc <__cxa_atexit@plt+0x8efac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r5, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a56e4 <__cxa_atexit@plt+0x8efd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r5, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a570c <__cxa_atexit@plt+0x8effc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r5, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a5730 <__cxa_atexit@plt+0x8f020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ b 406e38 <__cxa_atexit@plt+0x3f0728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r5, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ a5758 <__cxa_atexit@plt+0x8f048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -150415,15 +150415,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #81920 @ 0x14000 │ │ │ │ + cmneq r5, #20480 @ 0x5000 │ │ │ │ @ instruction: 0x03bb43cc │ │ │ │ orrseq r9, r4, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -184559,15 +184559,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r3, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0x03b92e4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cab1c <__cxa_atexit@plt+0xb440c> │ │ │ │ ldr r8, [pc, #36] @ cab24 <__cxa_atexit@plt+0xb4414> │ │ │ │ @@ -184577,15 +184577,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0x03b92e04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ @@ -184970,15 +184970,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ orrseq r8, r2, #28, 4 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r3, #60, 28 @ 0x3c0 │ │ │ │ + cmneq r3, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc cb19c <__cxa_atexit@plt+0xb4a8c> │ │ │ │ @@ -184995,15 +184995,15 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r3, #152, 26 @ 0x2600 │ │ │ │ + cmneq r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb1e4 <__cxa_atexit@plt+0xb4ad4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -185196,15 +185196,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ orrseq r7, r2, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r3, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc cb524 <__cxa_atexit@plt+0xb4e14> │ │ │ │ @@ -185221,15 +185221,15 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r3, #16, 20 @ 0x10000 │ │ │ │ + cmneq r3, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ cb55c <__cxa_atexit@plt+0xb4e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185293,15 +185293,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, ip, r0 │ │ │ │ orrseq r7, r2, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r3, #28, 18 @ 0x70000 │ │ │ │ + cmneq r3, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc cb6a0 <__cxa_atexit@plt+0xb4f90> │ │ │ │ @@ -185316,15 +185316,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r3, #132, 16 @ 0x840000 │ │ │ │ + cmneq r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cb718 <__cxa_atexit@plt+0xb5008> │ │ │ │ ldr r3, [pc, #84] @ cb728 <__cxa_atexit@plt+0xb5018> │ │ │ │ @@ -188122,15 +188122,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b8fac8 │ │ │ │ orrseq r5, r2, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r3, #34048 @ 0x8500 │ │ │ │ + cmneq r3, #8512 @ 0x2140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ ldm r5, {r2, lr} │ │ │ │ @@ -188179,15 +188179,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b8f698 │ │ │ │ @ instruction: 0x03b8f630 │ │ │ │ orrseq r5, r2, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq r3, #54528 @ 0xd500 │ │ │ │ + cmneq r3, #13632 @ 0x3540 │ │ │ │ orrseq r5, r2, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce3a4 <__cxa_atexit@plt+0xb7c94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -188355,15 +188355,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x03b8f338 │ │ │ │ - cmneq r3, #20480 @ 0x5000 │ │ │ │ + cmneq r3, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -188413,15 +188413,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x03b8f2f8 │ │ │ │ @ instruction: 0x03b8f290 │ │ │ │ orrseq r5, r2, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - cmneq r3, #802816 @ 0xc4000 │ │ │ │ + cmneq r3, #200704 @ 0x31000 │ │ │ │ orrseq r5, r2, #208, 2 @ 0x34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188506,15 +188506,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0x03b8f194 │ │ │ │ @ instruction: 0x03b8f12c │ │ │ │ orrseq r5, r2, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - cmneq r3, #52690944 @ 0x3240000 │ │ │ │ + cmneq r3, #13172736 @ 0xc90000 │ │ │ │ orrseq r5, r2, #96 @ 0x60 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -188562,15 +188562,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0x03b8f09c │ │ │ │ @ instruction: 0x03b8f034 │ │ │ │ orrseq r4, r2, #188, 30 @ 0x2f0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - cmneq r3, #231735296 @ 0xdd00000 │ │ │ │ + cmneq r3, #57933824 @ 0x3740000 │ │ │ │ orrseq r4, r2, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce9f4 <__cxa_atexit@plt+0xb82e4> │ │ │ │ @@ -188615,15 +188615,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orrseq r4, r2, #232, 28 @ 0xe80 │ │ │ │ orrseq r4, r2, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - cmneq r3, #47185920 @ 0x2d00000 │ │ │ │ + cmneq r3, #11796480 @ 0xb40000 │ │ │ │ orrseq r4, r2, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -188647,15 +188647,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - cmneq r3, #524288000 @ 0x1f400000 │ │ │ │ + cmneq r3, #131072000 @ 0x7d00000 │ │ │ │ orrseq r4, r2, #92, 28 @ 0x5c0 │ │ │ │ orrseq r4, r2, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -188719,15 +188719,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b8ee4c │ │ │ │ orrseq r4, r2, #72, 26 @ 0x1200 │ │ │ │ orrseq r4, r2, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - cmneq r3, #-1728053248 @ 0x99000000 │ │ │ │ + cmneq r3, #641728512 @ 0x26400000 │ │ │ │ orrseq r4, r2, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ cec68 <__cxa_atexit@plt+0xb8558> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ @@ -188756,15 +188756,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b8ed80 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - cmneq r3, #872415235 @ 0x34000003 │ │ │ │ + cmneq r3, #-855638016 @ 0xcd000000 │ │ │ │ orrseq r4, r2, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -189901,15 +189901,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #72] @ cfe9c <__cxa_atexit@plt+0xb978c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b cfe68 <__cxa_atexit@plt+0xb9758> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ cfe7c <__cxa_atexit@plt+0xb976c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -189939,15 +189939,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cfef0 <__cxa_atexit@plt+0xb97e0> │ │ │ │ ldr r3, [pc, #32] @ cff00 <__cxa_atexit@plt+0xb97f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ orrseq r3, r2, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189959,28 +189959,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cff40 <__cxa_atexit@plt+0xb9830> │ │ │ │ ldr r3, [pc, #28] @ cff4c <__cxa_atexit@plt+0xb983c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orrseq r3, r2, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cff74 <__cxa_atexit@plt+0xb9864> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ orrseq r3, r2, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -190045,15 +190045,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r1, #59 @ 0x3b │ │ │ │ ldr r3, [pc, #136] @ d0110 <__cxa_atexit@plt+0xb9a00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ d00f0 <__cxa_atexit@plt+0xb99e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190134,15 +190134,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #76] @ d0244 <__cxa_atexit@plt+0xb9b34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b d020c <__cxa_atexit@plt+0xb9afc> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ d0224 <__cxa_atexit@plt+0xb9b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190240,15 +190240,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #72] @ d03e8 <__cxa_atexit@plt+0xb9cd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b d03b4 <__cxa_atexit@plt+0xb9ca4> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ d03c8 <__cxa_atexit@plt+0xb9cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190278,15 +190278,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d043c <__cxa_atexit@plt+0xb9d2c> │ │ │ │ ldr r3, [pc, #32] @ d044c <__cxa_atexit@plt+0xb9d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ orrseq r3, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190298,28 +190298,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d048c <__cxa_atexit@plt+0xb9d7c> │ │ │ │ ldr r3, [pc, #28] @ d0498 <__cxa_atexit@plt+0xb9d88> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orrseq r3, r2, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d04c0 <__cxa_atexit@plt+0xb9db0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ orrseq r3, r2, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -190384,15 +190384,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r1, #59 @ 0x3b │ │ │ │ ldr r3, [pc, #136] @ d065c <__cxa_atexit@plt+0xb9f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ d063c <__cxa_atexit@plt+0xb9f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190473,15 +190473,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #76] @ d0790 <__cxa_atexit@plt+0xba080> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b d0758 <__cxa_atexit@plt+0xba048> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ d0770 <__cxa_atexit@plt+0xba060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190528,15 +190528,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b8d514 │ │ │ │ orrseq r3, r2, #72, 8 @ 0x48000000 │ │ │ │ - cmneq r3, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r3, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq r3, r2, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191849,15 +191849,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x03b8bc98 │ │ │ │ - cmneq r3, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r3, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d1d34 <__cxa_atexit@plt+0xbb624> │ │ │ │ @@ -192206,15 +192206,15 @@ │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d2258 <__cxa_atexit@plt+0xbbb48> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r3, #228, 26 @ 0x3900 │ │ │ │ + cmneq r3, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d22b0 <__cxa_atexit@plt+0xbbba0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -192397,15 +192397,15 @@ │ │ │ │ @ instruction: 0x03b8b67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d2554 <__cxa_atexit@plt+0xbbe44> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r3, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r3, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d25ac <__cxa_atexit@plt+0xbbe9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -196473,15 +196473,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r2, #53760 @ 0xd200 │ │ │ │ + cmneq r2, #13440 @ 0x3480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d6548 <__cxa_atexit@plt+0xbfe38> │ │ │ │ @@ -196530,15 +196530,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x03b8737c │ │ │ │ - cmneq r2, #16, 24 @ 0x1000 │ │ │ │ + cmneq r2, #16, 26 @ 0x400 │ │ │ │ orrseq sp, r1, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -197298,24 +197298,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d71ec <__cxa_atexit@plt+0xc0adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, #1073741858 @ 0x40000022 │ │ │ │ + cmneq r2, #-1879048184 @ 0x90000008 │ │ │ │ orrseq sp, r1, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ d720c <__cxa_atexit@plt+0xc0afc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #1073741840 @ 0x40000010 │ │ │ │ + cmneq r2, #268435460 @ 0x10000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ d7234 <__cxa_atexit@plt+0xc0b24> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -197344,24 +197344,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d72a4 <__cxa_atexit@plt+0xc0b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, #209 @ 0xd1 │ │ │ │ + cmneq r2, #1073741876 @ 0x40000034 │ │ │ │ orrseq sp, r1, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ d72c4 <__cxa_atexit@plt+0xc0bb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #137 @ 0x89 │ │ │ │ + cmneq r2, #1073741858 @ 0x40000022 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197393,39 +197393,39 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ d7364 <__cxa_atexit@plt+0xc0c54> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #648 @ 0x288 │ │ │ │ + cmneq r2, #162 @ 0xa2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ d7384 <__cxa_atexit@plt+0xc0c74> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #476 @ 0x1dc │ │ │ │ + cmneq r2, #119 @ 0x77 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ d73a4 <__cxa_atexit@plt+0xc0c94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #296 @ 0x128 │ │ │ │ + cmneq r2, #74 @ 0x4a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ d73c4 <__cxa_atexit@plt+0xc0cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r2, #3984 @ 0xf90 │ │ │ │ + cmneq r2, #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7418 <__cxa_atexit@plt+0xc0d08> │ │ │ │ ldr r2, [pc, #60] @ d7420 <__cxa_atexit@plt+0xc0d10> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197471,15 +197471,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r2, #116, 28 @ 0x740 │ │ │ │ + cmneq r2, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7524 <__cxa_atexit@plt+0xc0e14> │ │ │ │ ldr r2, [pc, #132] @ d7540 <__cxa_atexit@plt+0xc0e30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197573,15 +197573,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b86328 │ │ │ │ - cmneq r2, #232, 24 @ 0xe800 │ │ │ │ + cmneq r2, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197659,15 +197659,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r2, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7814 <__cxa_atexit@plt+0xc1104> │ │ │ │ ldr r2, [pc, #132] @ d7830 <__cxa_atexit@plt+0xc1120> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197761,15 +197761,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b86038 │ │ │ │ - cmneq r2, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq r2, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197847,15 +197847,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r2, #132, 16 @ 0x840000 │ │ │ │ + cmneq r2, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7b04 <__cxa_atexit@plt+0xc13f4> │ │ │ │ ldr r2, [pc, #132] @ d7b20 <__cxa_atexit@plt+0xc1410> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197949,15 +197949,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b85d48 │ │ │ │ - cmneq r2, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r2, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198035,15 +198035,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r2, #578813952 @ 0x22800000 │ │ │ │ + cmneq r2, #144703488 @ 0x8a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7df4 <__cxa_atexit@plt+0xc16e4> │ │ │ │ ldr r2, [pc, #132] @ d7e10 <__cxa_atexit@plt+0xc1700> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198137,15 +198137,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b85a58 │ │ │ │ - cmneq r2, #-134217725 @ 0xf8000003 │ │ │ │ + cmneq r2, #-33554432 @ 0xfe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198322,15 +198322,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r2, #245 @ 0xf5 │ │ │ │ + cmneq r2, #1073741885 @ 0x4000003d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8280 <__cxa_atexit@plt+0xc1b70> │ │ │ │ ldr lr, [pc, #148] @ d82a0 <__cxa_atexit@plt+0xc1b90> │ │ │ │ @@ -198491,15 +198491,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03b854d8 │ │ │ │ - cmneq r2, #1552 @ 0x610 │ │ │ │ + cmneq r2, #388 @ 0x184 │ │ │ │ orrseq fp, r1, #96, 30 @ 0x180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -199279,15 +199279,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r2, #108, 2 │ │ │ │ + cmneq r2, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0x03b8486c │ │ │ │ orrseq fp, r1, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -203195,69 +203195,69 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b80d98 │ │ │ │ orrseq r7, r1, #248, 26 @ 0x3e00 │ │ │ │ - cmneq r2, #52, 10 @ 0xd000000 │ │ │ │ + cmneq r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #381681664 @ 0x16c00000 │ │ │ │ + cmneq r2, #95420416 @ 0x5b00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #562036736 @ 0x21800000 │ │ │ │ + cmneq r2, #140509184 @ 0x8600000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #750780416 @ 0x2cc00000 │ │ │ │ + cmneq r2, #187695104 @ 0xb300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r2, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1069547520 @ 0x3fc00000 │ │ │ │ + cmneq r2, #267386880 @ 0xff00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #39845888 @ 0x2600000 │ │ │ │ + cmneq r2, #9961472 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #82837504 @ 0x4f00000 │ │ │ │ + cmneq r2, #20709376 @ 0x13c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r2, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #175112192 @ 0xa700000 │ │ │ │ + cmneq r2, #43778048 @ 0x29c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r1, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -203327,15 +203327,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r2, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0x03b8090c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -203522,15 +203522,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r2, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0x03b80600 │ │ │ │ orrseq r7, r1, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -204429,15 +204429,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ - cmneq r2, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r2, #220, 10 @ 0x37000000 │ │ │ │ orrseq r6, r1, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne de1a0 <__cxa_atexit@plt+0xc7a90> │ │ │ │ @@ -204474,15 +204474,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ - cmneq r2, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r2, #36, 10 @ 0x9000000 │ │ │ │ orrseq r6, r1, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ cmp r6, #35 @ 0x23 │ │ │ │ bne de278 <__cxa_atexit@plt+0xc7b68> │ │ │ │ @@ -204540,15 +204540,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ - cmneq r2, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r2, #76, 8 @ 0x4c000000 │ │ │ │ orrseq r6, r1, #164, 26 @ 0x2900 │ │ │ │ orrseq r6, r1, #152, 26 @ 0x2600 │ │ │ │ orrseq r6, r1, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -204779,15 +204779,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - cmneq r2, #396 @ 0x18c │ │ │ │ + cmneq r2, #99 @ 0x63 │ │ │ │ orrseq r6, r1, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne de6fc <__cxa_atexit@plt+0xc7fec> │ │ │ │ @@ -204816,15 +204816,15 @@ │ │ │ │ str r3, [r9, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ - cmneq r2, #3248 @ 0xcb0 │ │ │ │ + cmneq r2, #812 @ 0x32c │ │ │ │ orrseq r6, r1, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -204841,15 +204841,15 @@ │ │ │ │ ldr r3, [pc, #24] @ de7c8 <__cxa_atexit@plt+0xc80b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ @ instruction: 0xffffebac │ │ │ │ - cmneq r2, #80, 28 @ 0x500 │ │ │ │ + cmneq r2, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ orrseq r6, r1, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ de7e8 <__cxa_atexit@plt+0xc80d8> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -204872,15 +204872,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r2, #12480 @ 0x30c0 │ │ │ │ + cmneq r2, #3120 @ 0xc30 │ │ │ │ orrseq r6, r1, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de8ac <__cxa_atexit@plt+0xc819c> │ │ │ │ @@ -204995,15 +204995,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orrseq r6, r1, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r2, #11520 @ 0x2d00 │ │ │ │ + cmneq r2, #2880 @ 0xb40 │ │ │ │ orrseq r6, r1, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -205028,15 +205028,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmneq r2, #115712 @ 0x1c400 │ │ │ │ + cmneq r2, #28928 @ 0x7100 │ │ │ │ orrseq r6, r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r8, [pc, #4] @ dead4 <__cxa_atexit@plt+0xc83c4> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -205625,15 +205625,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #-1006632957 @ 0xc4000003 │ │ │ │ + cmneq r2, #-251658240 @ 0xf1000000 │ │ │ │ @ instruction: 0x03b7e5d8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7e550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205665,15 +205665,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #-2080374784 @ 0x84000000 │ │ │ │ + cmneq r2, #553648128 @ 0x21000000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7e4a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df508 <__cxa_atexit@plt+0xc8df8> │ │ │ │ @@ -205804,15 +205804,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #-2147483641 @ 0x80000007 │ │ │ │ + cmneq r2, #-536870911 @ 0xe0000001 │ │ │ │ @ instruction: 0x03b7e30c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7e284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205844,15 +205844,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #78 @ 0x4e │ │ │ │ + cmneq r2, #-2147483629 @ 0x80000013 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7e1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df7d4 <__cxa_atexit@plt+0xc90c4> │ │ │ │ @@ -205983,15 +205983,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #1232 @ 0x4d0 │ │ │ │ + cmneq r2, #308 @ 0x134 │ │ │ │ @ instruction: 0x03b7e040 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7dfb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -206023,15 +206023,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #8000 @ 0x1f40 │ │ │ │ + cmneq r2, #2000 @ 0x7d0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7df08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfaa0 <__cxa_atexit@plt+0xc9390> │ │ │ │ @@ -206162,15 +206162,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r2, #124, 24 @ 0x7c00 │ │ │ │ @ instruction: 0x03b7dd74 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7dcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -206202,15 +206202,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #172, 20 @ 0xac000 │ │ │ │ + cmneq r2, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7dc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfd6c <__cxa_atexit@plt+0xc965c> │ │ │ │ @@ -206341,15 +206341,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #11141120 @ 0xaa0000 │ │ │ │ + cmneq r2, #2785280 @ 0x2a8000 │ │ │ │ @ instruction: 0x03b7daa8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7da20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -206381,15 +206381,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #57147392 @ 0x3680000 │ │ │ │ + cmneq r2, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7d970 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -207174,15 +207174,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #116, 22 @ 0x1d000 │ │ │ │ + cmneq r2, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0x03b7cda4 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x03b7cd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -207214,15 +207214,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r2, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x03b7cc6c │ │ │ │ orrseq r4, r1, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ @@ -211762,27 +211762,27 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff008 │ │ │ │ orrseq r0, r1, #212, 2 @ 0x35 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b e4258 <__cxa_atexit@plt+0xcdb48> │ │ │ │ - cmneq r1, #1090519040 @ 0x41000000 │ │ │ │ + cmneq r1, #272629760 @ 0x10400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #1694498816 @ 0x65000000 │ │ │ │ + cmneq r1, #423624704 @ 0x19400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #-2030043136 @ 0x87000000 │ │ │ │ + cmneq r1, #566231040 @ 0x21c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -212722,15 +212722,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b77c04 │ │ │ │ orrseq pc, r0, #0, 8 │ │ │ │ - cmneq r1, #63963136 @ 0x3d00000 │ │ │ │ + cmneq r1, #15990784 @ 0xf40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -214614,15 +214614,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ @ instruction: 0x03b7598c │ │ │ │ @ instruction: 0x03b75924 │ │ │ │ orrseq sp, r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r1, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e80dc <__cxa_atexit@plt+0xd19cc> │ │ │ │ ldr lr, [pc, #76] @ e80e8 <__cxa_atexit@plt+0xd19d8> │ │ │ │ @@ -214968,15 +214968,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0x03b7535c │ │ │ │ - cmneq r1, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r1, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orrseq sp, r0, #136, 2 @ 0x22 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r9 │ │ │ │ @@ -215030,15 +215030,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b7530c │ │ │ │ @ instruction: 0x03b752a4 │ │ │ │ orrseq sp, r0, #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r1, #36, 10 @ 0x9000000 │ │ │ │ orrseq sp, r0, #168 @ 0xa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215128,15 +215128,15 @@ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0x03b751a0 │ │ │ │ @ instruction: 0x03b75138 │ │ │ │ orrseq ip, r0, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r1, #172, 6 @ 0xb0000002 │ │ │ │ orrseq ip, r0, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -215189,15 +215189,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0x03b7508c │ │ │ │ @ instruction: 0x03b75024 │ │ │ │ orrseq ip, r0, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - cmneq r1, #168, 2 @ 0x2a │ │ │ │ + cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ orrseq ip, r0, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -215255,15 +215255,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x03b74fc4 │ │ │ │ orrseq ip, r0, #108, 26 @ 0x1b00 │ │ │ │ orrseq ip, r0, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ + cmneq r1, #228, 2 @ 0x39 │ │ │ │ orrseq ip, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #132] @ e8b1c <__cxa_atexit@plt+0xd240c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ @@ -215298,15 +215298,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b74ee0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - cmneq r1, #0 │ │ │ │ + cmneq r1, #0, 2 │ │ │ │ orrseq ip, r0, #180, 24 @ 0xb400 │ │ │ │ orrseq ip, r0, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -215362,15 +215362,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ orrseq ip, r0, #188, 22 @ 0x2f000 │ │ │ │ orrseq ip, r0, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - cmneq r1, #60, 30 @ 0xf0 │ │ │ │ + cmneq r1, #60 @ 0x3c │ │ │ │ orrseq ip, r0, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -215401,15 +215401,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - cmneq r1, #100, 28 @ 0x640 │ │ │ │ + cmneq r1, #100, 30 @ 0x190 │ │ │ │ orrseq ip, r0, #20, 22 @ 0x5000 │ │ │ │ orrseq ip, r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -216447,15 +216447,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b741f0 │ │ │ │ orrseq fp, r0, #180, 26 @ 0x2d00 │ │ │ │ - cmneq r1, #11840 @ 0x2e40 │ │ │ │ + cmneq r1, #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -216815,15 +216815,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03b73680 │ │ │ │ - cmneq r1, #622592 @ 0x98000 │ │ │ │ + cmneq r1, #155648 @ 0x26000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ea340 <__cxa_atexit@plt+0xd3c30> │ │ │ │ ldr lr, [pc, #76] @ ea34c <__cxa_atexit@plt+0xd3c3c> │ │ │ │ @@ -217117,15 +217117,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x03b731d4 │ │ │ │ @ instruction: 0x03b731cc │ │ │ │ - cmneq r1, #80, 8 @ 0x50000000 │ │ │ │ + cmneq r1, #80, 10 @ 0x14000000 │ │ │ │ orrseq fp, r0, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217189,15 +217189,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b73140 │ │ │ │ @ instruction: 0x03b73194 │ │ │ │ @ instruction: 0x03b73128 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0x03b730ec │ │ │ │ @ instruction: 0x03b730d4 │ │ │ │ - cmneq r1, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r1, #100, 8 @ 0x64000000 │ │ │ │ orrseq fp, r0, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea8fc <__cxa_atexit@plt+0xd41ec> │ │ │ │ @@ -217298,15 +217298,15 @@ │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03b72ff8 │ │ │ │ @ instruction: 0x03b72f88 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0x03b72f40 │ │ │ │ @ instruction: 0x03b72f38 │ │ │ │ - cmneq r1, #176, 2 @ 0x2c │ │ │ │ + cmneq r1, #176, 4 │ │ │ │ orrseq fp, r0, #84 @ 0x54 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b ea910 <__cxa_atexit@plt+0xd4200> │ │ │ │ @@ -217368,15 +217368,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0x03b72e7c │ │ │ │ @ instruction: 0x03b72e14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ - cmneq r1, #146 @ 0x92 │ │ │ │ + cmneq r1, #-2147483612 @ 0x80000024 │ │ │ │ orrseq sl, r0, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b eaa88 <__cxa_atexit@plt+0xd4378> │ │ │ │ @@ -217647,15 +217647,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #228, 22 @ 0x39000 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0x03b729a4 │ │ │ │ orrseq sl, r0, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -219246,15 +219246,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #192, 4 │ │ │ │ + cmneq r1, #192, 6 │ │ │ │ @ instruction: 0x03b71050 │ │ │ │ orrseq r9, r0, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 407068 <__cxa_atexit@plt+0x3f0958> │ │ │ │ @@ -219271,15 +219271,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldm r5, {r2, r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orrseq r9, r0, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ eca14 <__cxa_atexit@plt+0xd6304> │ │ │ │ @@ -219871,15 +219871,15 @@ │ │ │ │ ldr r3, [pc, #72] @ ed2d0 <__cxa_atexit@plt+0xd6bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #56] @ ed2d4 <__cxa_atexit@plt+0xd6bc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -219979,15 +219979,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r2 │ │ │ │ @@ -220148,15 +220148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #52] @ ed720 <__cxa_atexit@plt+0xd7010> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0x03b70304 │ │ │ │ @ instruction: 0x03b702f4 │ │ │ │ @@ -220254,15 +220254,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r2 │ │ │ │ @@ -220430,21 +220430,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b703c4 │ │ │ │ orrseq r8, r0, #220, 6 @ 0x70000003 │ │ │ │ - cmneq r1, #111 @ 0x6f │ │ │ │ + cmneq r1, #-1073741797 @ 0xc000001b │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #149 @ 0x95 │ │ │ │ + cmneq r1, #1073741861 @ 0x40000025 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq r8, r0, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -220844,15 +220844,15 @@ │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ @ instruction: 0x03b6f858 │ │ │ │ @ instruction: 0x03b6f7f0 │ │ │ │ orrseq r7, r0, #176, 26 @ 0x2c00 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x03b6f7b4 │ │ │ │ @ instruction: 0x03b6f7ac │ │ │ │ - cmneq r1, #40, 22 @ 0xa000 │ │ │ │ + cmneq r1, #40, 24 @ 0x2800 │ │ │ │ orrseq r7, r0, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee214 <__cxa_atexit@plt+0xd7b04> │ │ │ │ ldr r2, [pc, #40] @ ee21c <__cxa_atexit@plt+0xd7b0c> │ │ │ │ @@ -221050,15 +221050,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x03b6f47c │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r1, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0x03b6f45c │ │ │ │ @ instruction: 0x03b6f454 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orrseq r7, r0, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -221119,15 +221119,15 @@ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b6f410 │ │ │ │ @ instruction: 0x03b6f3a8 │ │ │ │ orrseq r7, r0, #100, 18 @ 0x190000 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0x03b6f36c │ │ │ │ @ instruction: 0x03b6f364 │ │ │ │ - cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r1, #224, 14 @ 0x3800000 │ │ │ │ orrseq r7, r0, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -221238,15 +221238,15 @@ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03b6f234 │ │ │ │ @ instruction: 0x03b6f1cc │ │ │ │ orrseq r7, r0, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0x03b6f190 │ │ │ │ @ instruction: 0x03b6f188 │ │ │ │ - cmneq r1, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r1, #4, 12 @ 0x400000 │ │ │ │ orrseq r7, r0, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ee8b0 <__cxa_atexit@plt+0xd81a0> │ │ │ │ @@ -221303,15 +221303,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b6f144 │ │ │ │ orrseq r7, r0, #132, 12 @ 0x8400000 │ │ │ │ orrseq r7, r0, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - cmneq r1, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0x03b6f0a4 │ │ │ │ @ instruction: 0x03b6f09c │ │ │ │ orrseq r7, r0, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #144] @ ee9b0 <__cxa_atexit@plt+0xd82a0> │ │ │ │ @@ -221350,15 +221350,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6f058 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r1, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0x03b6efb8 │ │ │ │ @ instruction: 0x03b6efb0 │ │ │ │ orrseq r7, r0, #184, 10 @ 0x2e000000 │ │ │ │ orrseq r7, r0, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -221413,15 +221413,15 @@ │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orrseq r7, r0, #196, 8 @ 0xc4000000 │ │ │ │ orrseq r7, r0, #244, 8 @ 0xf4000000 │ │ │ │ - cmneq r1, #160, 4 │ │ │ │ + cmneq r1, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0x03b6eeec │ │ │ │ @ instruction: 0x03b6eedc │ │ │ │ orrseq r7, r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -221456,15 +221456,15 @@ │ │ │ │ stmda r5, {r1, r9} │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 2 @ 0x31 │ │ │ │ + cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0x03b6ee10 │ │ │ │ @ instruction: 0x03b6ee00 │ │ │ │ orrseq r7, r0, #8, 8 @ 0x8000000 │ │ │ │ orrseq r7, r0, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -224146,15 +224146,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6c9d4 │ │ │ │ orrseq r4, r0, #160, 26 @ 0x2800 │ │ │ │ - cmneq r1, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r1, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -224214,15 +224214,15 @@ │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0x03b6c3b0 │ │ │ │ @ instruction: 0x03b6c348 │ │ │ │ orrseq r4, r0, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0x03b6c30c │ │ │ │ @ instruction: 0x03b6c304 │ │ │ │ - cmneq r1, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r1, #80, 16 @ 0x500000 │ │ │ │ orrseq r4, r0, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f16b0 <__cxa_atexit@plt+0xdafa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -224424,15 +224424,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b6bfc4 │ │ │ │ - cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r1, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0x03b6bfa4 │ │ │ │ @ instruction: 0x03b6bf9c │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -224493,15 +224493,15 @@ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b6bf58 │ │ │ │ @ instruction: 0x03b6bef0 │ │ │ │ orrseq r4, r0, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x03b6beb4 │ │ │ │ @ instruction: 0x03b6beac │ │ │ │ - cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ + cmneq r1, #248, 6 @ 0xe0000003 │ │ │ │ orrseq r4, r0, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224612,15 +224612,15 @@ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03b6bd7c │ │ │ │ @ instruction: 0x03b6bd14 │ │ │ │ orrseq r4, r0, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0x03b6bcd8 │ │ │ │ @ instruction: 0x03b6bcd0 │ │ │ │ - cmneq r1, #28, 2 │ │ │ │ + cmneq r1, #28, 4 @ 0xc0000001 │ │ │ │ orrseq r4, r0, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f1d68 <__cxa_atexit@plt+0xdb658> │ │ │ │ @@ -224677,15 +224677,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b6bc8c │ │ │ │ orrseq r4, r0, #156, 10 @ 0x27000000 │ │ │ │ orrseq r4, r0, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - cmneq r1, #108 @ 0x6c │ │ │ │ + cmneq r1, #108, 2 │ │ │ │ @ instruction: 0x03b6bbec │ │ │ │ @ instruction: 0x03b6bbe4 │ │ │ │ orrseq r4, r0, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #144] @ f1e68 <__cxa_atexit@plt+0xdb758> │ │ │ │ @@ -224724,15 +224724,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6bba0 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmneq r1, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #128 @ 0x80 │ │ │ │ @ instruction: 0x03b6bb00 │ │ │ │ @ instruction: 0x03b6baf8 │ │ │ │ orrseq r4, r0, #208, 8 @ 0xd0000000 │ │ │ │ orrseq r4, r0, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -224787,15 +224787,15 @@ │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orrseq r4, r0, #220, 6 @ 0x70000003 │ │ │ │ orrseq r4, r0, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r1, #184, 28 @ 0xb80 │ │ │ │ + cmneq r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x03b6ba34 │ │ │ │ @ instruction: 0x03b6ba24 │ │ │ │ orrseq r4, r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -224830,15 +224830,15 @@ │ │ │ │ stmda r5, {r1, r9} │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #220, 26 @ 0x3700 │ │ │ │ + cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0x03b6b958 │ │ │ │ @ instruction: 0x03b6b948 │ │ │ │ orrseq r4, r0, #32, 6 @ 0x80000000 │ │ │ │ orrseq r4, r0, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -224927,15 +224927,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #64] @ f21dc <__cxa_atexit@plt+0xdbacc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b f21b0 <__cxa_atexit@plt+0xdbaa0> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f21c0 <__cxa_atexit@plt+0xdbab0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -225210,29 +225210,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f260c <__cxa_atexit@plt+0xdbefc> │ │ │ │ ldr r3, [pc, #28] @ f2618 <__cxa_atexit@plt+0xdbf08> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 10337ac <__cxa_atexit@plt+0x101d09c> │ │ │ │ + b 1033884 <__cxa_atexit@plt+0x101d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r3, r0, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ f2644 <__cxa_atexit@plt+0xdbf34> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 10337ac <__cxa_atexit@plt+0x101d09c> │ │ │ │ + b 1033884 <__cxa_atexit@plt+0x101d174> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r3, r0, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ f26a4 <__cxa_atexit@plt+0xdbf94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -225332,15 +225332,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r1, #59 @ 0x3b │ │ │ │ ldr r3, [pc, #128] @ f2864 <__cxa_atexit@plt+0xdc154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ f2848 <__cxa_atexit@plt+0xdc138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -225414,15 +225414,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str lr, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #68] @ f297c <__cxa_atexit@plt+0xdc26c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r6, r3 │ │ │ │ b f294c <__cxa_atexit@plt+0xdc23c> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ f2960 <__cxa_atexit@plt+0xdc250> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -226089,15 +226089,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6ab94 │ │ │ │ orrseq r3, r0, #116, 4 @ 0x40000007 │ │ │ │ - cmneq r1, #3325952 @ 0x32c000 │ │ │ │ + cmneq r1, #831488 @ 0xcb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b f37ec <__cxa_atexit@plt+0xdd0dc> │ │ │ │ @@ -226277,15 +226277,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r1, #52166656 @ 0x31c0000 │ │ │ │ + cmneq r1, #13041664 @ 0xc70000 │ │ │ │ @ instruction: 0x03b6a2a8 │ │ │ │ @ instruction: 0x03b6a2a0 │ │ │ │ orrseq r2, r0, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -226347,15 +226347,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6a218 │ │ │ │ @ instruction: 0x03b6a26c │ │ │ │ @ instruction: 0x03b6a200 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmneq r1, #229638144 @ 0xdb00000 │ │ │ │ + cmneq r1, #57409536 @ 0x36c0000 │ │ │ │ @ instruction: 0x03b6a1bc │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orrseq r2, r0, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -226434,15 +226434,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x03b6a140 │ │ │ │ @ instruction: 0x03b6a0d0 │ │ │ │ orrseq r2, r0, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - cmneq r1, #666894336 @ 0x27c00000 │ │ │ │ + cmneq r1, #166723584 @ 0x9f00000 │ │ │ │ @ instruction: 0x03b6a080 │ │ │ │ @ instruction: 0x03b6a06c │ │ │ │ orrseq r2, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -228383,15 +228383,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b687c0 │ │ │ │ orrseq r1, r0, #212, 2 @ 0x35 │ │ │ │ - cmneq r0, #143654912 @ 0x8900000 │ │ │ │ + cmneq r0, #35913728 @ 0x2240000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -229085,15 +229085,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r0, #1840 @ 0x730 │ │ │ │ + cmneq r0, #460 @ 0x1cc │ │ │ │ orrseq r0, r0, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -229165,17 +229165,17 @@ │ │ │ │ b f63c0 <__cxa_atexit@plt+0xdfcb0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq r0, #4544 @ 0x11c0 │ │ │ │ + cmneq r0, #1136 @ 0x470 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r0, #128, 26 @ 0x2000 │ │ │ │ + cmneq r0, #128, 28 @ 0x800 │ │ │ │ orrseq r0, r0, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -229210,17 +229210,17 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq r0, #34560 @ 0x8700 │ │ │ │ + cmneq r0, #8640 @ 0x21c0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq r0, #180, 24 @ 0xb400 │ │ │ │ + cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ orrseq r0, r0, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -229351,15 +229351,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03b67310 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r0, #925696 @ 0xe2000 │ │ │ │ + cmneq r0, #231424 @ 0x38800 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ ble f66fc <__cxa_atexit@plt+0xdffec> │ │ │ │ ldr r3, [pc, #56] @ f6718 <__cxa_atexit@plt+0xe0008> │ │ │ │ @@ -230116,15 +230116,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40448 @ 0x9e00 │ │ │ │ + cmneq r0, #10112 @ 0x2780 │ │ │ │ @ instruction: 0x03b666d0 │ │ │ │ orrseq r0, r0, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -231135,15 +231135,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0x03b6568c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -231190,15 +231190,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x03b655e4 │ │ │ │ - cmneq r0, #202752 @ 0x31800 │ │ │ │ + cmneq r0, #50688 @ 0xc600 │ │ │ │ orreq pc, pc, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -231270,15 +231270,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #172, 20 @ 0xac000 │ │ │ │ + cmneq r0, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0x03b654a0 │ │ │ │ @ instruction: 0x03b65498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -231306,15 +231306,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #16, 20 @ 0x10000 │ │ │ │ + cmneq r0, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0x03b65414 │ │ │ │ @ instruction: 0x03b65468 │ │ │ │ @ instruction: 0x03b65400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -231363,15 +231363,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x03b65330 │ │ │ │ - cmneq r0, #294912 @ 0x48000 │ │ │ │ + cmneq r0, #73728 @ 0x12000 │ │ │ │ orreq pc, pc, #116, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -231453,15 +231453,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b651f0 │ │ │ │ - cmneq r0, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r0, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0x03b651d0 │ │ │ │ @ instruction: 0x03b651c8 │ │ │ │ orreq pc, pc, #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -231972,15 +231972,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #120, 30 @ 0x1e0 │ │ │ │ + cmneq r0, #120 @ 0x78 │ │ │ │ @ instruction: 0x03b64978 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -232027,15 +232027,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x03b648d0 │ │ │ │ - cmneq r0, #1504 @ 0x5e0 │ │ │ │ + cmneq r0, #376 @ 0x178 │ │ │ │ orreq lr, pc, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -232117,15 +232117,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b64790 │ │ │ │ - cmneq r0, #2496 @ 0x9c0 │ │ │ │ + cmneq r0, #624 @ 0x270 │ │ │ │ @ instruction: 0x03b64770 │ │ │ │ @ instruction: 0x03b64768 │ │ │ │ orreq lr, pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -232186,15 +232186,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0x03b64664 │ │ │ │ - cmneq r0, #768 @ 0x300 │ │ │ │ + cmneq r0, #3, 26 @ 0xc0 │ │ │ │ orreq lr, pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f9394 <__cxa_atexit@plt+0xe2c84> │ │ │ │ @@ -232276,15 +232276,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x03b644f8 │ │ │ │ - cmneq r0, #675840 @ 0xa5000 │ │ │ │ + cmneq r0, #168960 @ 0x29400 │ │ │ │ orreq lr, pc, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f9528 <__cxa_atexit@plt+0xe2e18> │ │ │ │ @@ -232389,15 +232389,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r0, #15400960 @ 0xeb0000 │ │ │ │ + cmneq r0, #3850240 @ 0x3ac000 │ │ │ │ orreq lr, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -232450,15 +232450,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6429c │ │ │ │ @ instruction: 0x03b642f0 │ │ │ │ @ instruction: 0x03b64284 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq r0, #2293760 @ 0x230000 │ │ │ │ + cmneq r0, #573440 @ 0x8c000 │ │ │ │ orreq lr, pc, #216 @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -232964,17 +232964,17 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ f9f3c <__cxa_atexit@plt+0xe382c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r0, #108 @ 0x6c │ │ │ │ - cmneq r0, #114 @ 0x72 │ │ │ │ - cmneq r0, #134 @ 0x86 │ │ │ │ + cmneq r0, #108, 2 │ │ │ │ + cmneq r0, #-2147483620 @ 0x8000001c │ │ │ │ + cmneq r0, #-2147483615 @ 0x80000021 │ │ │ │ orreq sp, pc, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq f9f70 <__cxa_atexit@plt+0xe3860> │ │ │ │ @@ -232988,17 +232988,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ f9f90 <__cxa_atexit@plt+0xe3880> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r0, #244, 30 @ 0x3d0 │ │ │ │ - cmneq r0, #1016 @ 0x3f8 │ │ │ │ - cmneq r0, #6 │ │ │ │ + cmneq r0, #244 @ 0xf4 │ │ │ │ + cmneq r0, #254 @ 0xfe │ │ │ │ + cmneq r0, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa018 <__cxa_atexit@plt+0xe3908> │ │ │ │ ldr r3, [pc, #108] @ fa028 <__cxa_atexit@plt+0xe3918> │ │ │ │ @@ -233027,17 +233027,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ fa038 <__cxa_atexit@plt+0xe3928> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r0, #112, 30 @ 0x1c0 │ │ │ │ - cmneq r0, #472 @ 0x1d8 │ │ │ │ - cmneq r0, #552 @ 0x228 │ │ │ │ + cmneq r0, #112 @ 0x70 │ │ │ │ + cmneq r0, #118 @ 0x76 │ │ │ │ + cmneq r0, #138 @ 0x8a │ │ │ │ orreq sp, pc, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq fa06c <__cxa_atexit@plt+0xe395c> │ │ │ │ @@ -233051,17 +233051,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ fa08c <__cxa_atexit@plt+0xe397c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r0, #248, 28 @ 0xf80 │ │ │ │ - cmneq r0, #2, 30 │ │ │ │ - cmneq r0, #10, 30 @ 0x28 │ │ │ │ + cmneq r0, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r0, #2 │ │ │ │ + cmneq r0, #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ fa0bc <__cxa_atexit@plt+0xe39ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -233350,15 +233350,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b6344c │ │ │ │ - cmneq r0, #200, 18 @ 0x320000 │ │ │ │ + cmneq r0, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0x03b6342c │ │ │ │ @ instruction: 0x03b63424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa594 <__cxa_atexit@plt+0xe3e84> │ │ │ │ @@ -233484,15 +233484,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b6320c │ │ │ │ - cmneq r0, #38535168 @ 0x24c0000 │ │ │ │ + cmneq r0, #9633792 @ 0x930000 │ │ │ │ orreq sp, pc, #92, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa788 <__cxa_atexit@plt+0xe4078> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -233694,15 +233694,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b62eec │ │ │ │ - cmneq r0, #1644167168 @ 0x62000000 │ │ │ │ + cmneq r0, #411041792 @ 0x18800000 │ │ │ │ @ instruction: 0x03b62ecc │ │ │ │ @ instruction: 0x03b62ec4 │ │ │ │ orreq ip, pc, #36, 28 @ 0x240 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -233900,35 +233900,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0x03b62d68 │ │ │ │ @ instruction: 0x03b62d00 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0x03b62cbc │ │ │ │ @ instruction: 0x03b62c54 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ @ instruction: 0x03b62c1c │ │ │ │ @ instruction: 0x03b62c14 │ │ │ │ - cmneq r0, #120, 2 │ │ │ │ + cmneq r0, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ - cmneq r0, #-1073741819 @ 0xc0000005 │ │ │ │ + cmneq r0, #1879048193 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0x03b62bcc │ │ │ │ @ instruction: 0x03b62bc4 │ │ │ │ - cmneq r0, #-2147483640 @ 0x80000008 │ │ │ │ + cmneq r0, #536870914 @ 0x20000002 │ │ │ │ orreq ip, pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -233981,15 +233981,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0x03b62af8 │ │ │ │ @ instruction: 0x03b62a90 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0x03b62a5c │ │ │ │ @ instruction: 0x03b62a54 │ │ │ │ - cmneq r0, #728 @ 0x2d8 │ │ │ │ + cmneq r0, #182 @ 0xb6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fafb4 <__cxa_atexit@plt+0xe48a4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -234029,15 +234029,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ @ instruction: 0x03b62a1c │ │ │ │ @ instruction: 0x03b629b4 │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ - cmneq r0, #15, 30 @ 0x3c │ │ │ │ + cmneq r0, #15 │ │ │ │ orreq ip, pc, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -234090,15 +234090,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ @ instruction: 0x03b62944 │ │ │ │ @ instruction: 0x03b628dc │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ @ instruction: 0x03b628a8 │ │ │ │ @ instruction: 0x03b628a0 │ │ │ │ - cmneq r0, #8, 28 @ 0x80 │ │ │ │ + cmneq r0, #8, 30 │ │ │ │ orreq ip, pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -234335,15 +234335,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b624e0 │ │ │ │ - cmneq r0, #64, 20 @ 0x40000 │ │ │ │ + cmneq r0, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0x03b624c4 │ │ │ │ @ instruction: 0x03b624bc │ │ │ │ orreq ip, pc, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -234407,15 +234407,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0x03b623a0 │ │ │ │ - cmneq r0, #16449536 @ 0xfb0000 │ │ │ │ + cmneq r0, #4112384 @ 0x3ec000 │ │ │ │ orreq ip, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -234495,15 +234495,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b62240 │ │ │ │ - cmneq r0, #40632320 @ 0x26c0000 │ │ │ │ + cmneq r0, #10158080 @ 0x9b0000 │ │ │ │ orreq ip, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb7c8 <__cxa_atexit@plt+0xe50b8> │ │ │ │ @@ -234628,15 +234628,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0x03b6202c │ │ │ │ - cmneq r0, #545259520 @ 0x20800000 │ │ │ │ + cmneq r0, #136314880 @ 0x8200000 │ │ │ │ orreq fp, pc, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -234716,15 +234716,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b61ecc │ │ │ │ - cmneq r0, #570425344 @ 0x22000000 │ │ │ │ + cmneq r0, #142606336 @ 0x8800000 │ │ │ │ orreq fp, pc, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbb30 <__cxa_atexit@plt+0xe5420> │ │ │ │ @@ -234995,15 +234995,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0x03b61a78 │ │ │ │ - cmneq r0, #740 @ 0x2e4 │ │ │ │ + cmneq r0, #185 @ 0xb9 │ │ │ │ orreq fp, pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fbf14 <__cxa_atexit@plt+0xe5804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -235070,15 +235070,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0x03b61944 │ │ │ │ - cmneq r0, #2272 @ 0x8e0 │ │ │ │ + cmneq r0, #568 @ 0x238 │ │ │ │ orreq fp, pc, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fc064 <__cxa_atexit@plt+0xe5954> │ │ │ │ @@ -235402,28 +235402,28 @@ │ │ │ │ @ instruction: 0x03b616a0 │ │ │ │ @ instruction: 0x03b61630 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0x03b61780 │ │ │ │ @ instruction: 0x03b61718 │ │ │ │ - cmneq r0, #160, 22 @ 0x28000 │ │ │ │ - cmneq r0, #11520 @ 0x2d00 │ │ │ │ + cmneq r0, #160, 24 @ 0xa000 │ │ │ │ + cmneq r0, #2880 @ 0xb40 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0x03b615a8 │ │ │ │ @ instruction: 0x03b61540 │ │ │ │ @ instruction: 0xffffef8c │ │ │ │ - cmneq r0, #80, 22 @ 0x14000 │ │ │ │ + cmneq r0, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0x03b615d0 │ │ │ │ @ instruction: 0x03b615c8 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - cmneq r0, #3555328 @ 0x364000 │ │ │ │ + cmneq r0, #888832 @ 0xd9000 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - cmneq r0, #57344 @ 0xe000 │ │ │ │ + cmneq r0, #14336 @ 0x3800 │ │ │ │ orreq fp, pc, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fc61c <__cxa_atexit@plt+0xe5f0c> │ │ │ │ @@ -235463,15 +235463,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0x03b613b4 │ │ │ │ @ instruction: 0x03b6134c │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - cmneq r0, #6946816 @ 0x6a0000 │ │ │ │ + cmneq r0, #1736704 @ 0x1a8000 │ │ │ │ orreq fp, pc, #208, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fc6ec <__cxa_atexit@plt+0xe5fdc> │ │ │ │ @@ -235515,15 +235515,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0x03b612ec │ │ │ │ @ instruction: 0x03b61284 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - cmneq r0, #40108032 @ 0x2640000 │ │ │ │ + cmneq r0, #10027008 @ 0x990000 │ │ │ │ orreq fp, pc, #0, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -235699,15 +235699,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ @ instruction: 0x03b6100c │ │ │ │ @ instruction: 0x03b60fa4 │ │ │ │ @ instruction: 0xffffe924 │ │ │ │ - cmneq r0, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq r0, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0x03b60f70 │ │ │ │ @ instruction: 0x03b60f68 │ │ │ │ orreq sl, pc, #20, 30 @ 0x50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -235780,17 +235780,17 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ fcb30 <__cxa_atexit@plt+0xe6420> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r0, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r0, #1644167168 @ 0x62000000 │ │ │ │ - cmneq r0, #1912602624 @ 0x72000000 │ │ │ │ + cmneq r0, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r0, #411041792 @ 0x18800000 │ │ │ │ + cmneq r0, #478150656 @ 0x1c800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq fcb6c <__cxa_atexit@plt+0xe645c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -235803,17 +235803,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ fcb8c <__cxa_atexit@plt+0xe647c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r0, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq r0, #33554432 @ 0x2000000 │ │ │ │ - cmneq r0, #167772160 @ 0xa000000 │ │ │ │ + cmneq r0, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r0, #8388608 @ 0x800000 │ │ │ │ + cmneq r0, #41943040 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b fcabc <__cxa_atexit@plt+0xe63ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -235844,15 +235844,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0x03b60d2c │ │ │ │ - cmneq r0, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcc7c <__cxa_atexit@plt+0xe656c> │ │ │ │ @@ -235902,15 +235902,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x03b60c44 │ │ │ │ - cmneq r0, #176, 2 @ 0x2c │ │ │ │ + cmneq r0, #176, 4 │ │ │ │ orreq sl, pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fcdb8 <__cxa_atexit@plt+0xe66a8> │ │ │ │ @@ -236085,15 +236085,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b60968 │ │ │ │ - cmneq r0, #3296 @ 0xce0 │ │ │ │ + cmneq r0, #824 @ 0x338 │ │ │ │ orreq sl, pc, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fd0cc <__cxa_atexit@plt+0xe69bc> │ │ │ │ @@ -236157,15 +236157,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03b6090c │ │ │ │ @ instruction: 0x03b608a4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq sl, pc, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r0, #13440 @ 0x3480 │ │ │ │ + cmneq r0, #3360 @ 0xd20 │ │ │ │ orreq sl, pc, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -236208,15 +236208,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03b60814 │ │ │ │ @ instruction: 0x03b607ac │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - cmneq r0, #59904 @ 0xea00 │ │ │ │ + cmneq r0, #14976 @ 0x3a80 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd2c8 <__cxa_atexit@plt+0xe6bb8> │ │ │ │ @@ -236534,15 +236534,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b60264 │ │ │ │ - cmneq r0, #55836672 @ 0x3540000 │ │ │ │ + cmneq r0, #13959168 @ 0xd50000 │ │ │ │ orreq sl, pc, #48, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -236626,17 +236626,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x03b601a8 │ │ │ │ @ instruction: 0x03b60140 │ │ │ │ - cmneq r0, #9895936 @ 0x970000 │ │ │ │ + cmneq r0, #2473984 @ 0x25c000 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmneq r0, #105906176 @ 0x6500000 │ │ │ │ + cmneq r0, #26476544 @ 0x1940000 │ │ │ │ orreq sl, pc, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fd910 <__cxa_atexit@plt+0xe7200> │ │ │ │ @@ -236676,15 +236676,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0x03b600c0 │ │ │ │ @ instruction: 0x03b60058 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - cmneq r0, #658505728 @ 0x27400000 │ │ │ │ + cmneq r0, #164626432 @ 0x9d00000 │ │ │ │ orreq sl, pc, #68 @ 0x44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -236823,15 +236823,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orreq r9, pc, #100, 28 @ 0x640 │ │ │ │ orreq r9, pc, #28, 20 @ 0x1c000 │ │ │ │ orreq r9, pc, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r0, #1677721602 @ 0x64000002 │ │ │ │ + cmneq r0, #-1728053248 @ 0x99000000 │ │ │ │ orreq r9, pc, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne fdbd0 <__cxa_atexit@plt+0xe74c0> │ │ │ │ @@ -236857,15 +236857,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq r9, pc, #116, 18 @ 0x1d0000 │ │ │ │ orreq r9, pc, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r0, #-1879048179 @ 0x9000000d │ │ │ │ + cmneq r0, #1677721603 @ 0x64000003 │ │ │ │ orreq r9, pc, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -253710,135 +253710,135 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4fc78 │ │ │ │ orreq sl, lr, #84, 4 @ 0x40000005 │ │ │ │ - cmneq pc, #15744 @ 0x3d80 │ │ │ │ + cmneq pc, #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #368 @ 0x170 │ │ │ │ + cmneq pc, #23, 30 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #912 @ 0x390 │ │ │ │ + cmneq pc, #57, 30 @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #1440 @ 0x5a0 │ │ │ │ + cmneq pc, #360 @ 0x168 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #2016 @ 0x7e0 │ │ │ │ + cmneq pc, #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #2640 @ 0xa50 │ │ │ │ + cmneq pc, #660 @ 0x294 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #3184 @ 0xc70 │ │ │ │ + cmneq pc, #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #3760 @ 0xeb0 │ │ │ │ + cmneq pc, #940 @ 0x3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #15, 30 @ 0x3c │ │ │ │ + cmneq pc, #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #49, 30 @ 0xc4 │ │ │ │ + cmneq pc, #49 @ 0x31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #332 @ 0x14c │ │ │ │ + cmneq pc, #83 @ 0x53 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #472 @ 0x1d8 │ │ │ │ + cmneq pc, #118 @ 0x76 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #160, 30 @ 0x280 │ │ │ │ + cmneq pc, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #792 @ 0x318 │ │ │ │ + cmneq pc, #198 @ 0xc6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #240, 30 @ 0x3c0 │ │ │ │ + cmneq pc, #240 @ 0xf0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #23 │ │ │ │ + cmneq pc, #-1073741819 @ 0xc0000005 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #60 @ 0x3c │ │ │ │ + cmneq pc, #60, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #99 @ 0x63 │ │ │ │ + cmneq pc, #-1073741800 @ 0xc0000018 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #135 @ 0x87 │ │ │ │ + cmneq pc, #-1073741791 @ 0xc0000021 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #172 @ 0xac │ │ │ │ + cmneq pc, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #209 @ 0xd1 │ │ │ │ + cmneq pc, #1073741876 @ 0x40000034 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -253893,15 +253893,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ @ instruction: 0x03b4f3d0 │ │ │ │ @ instruction: 0x03b4f368 │ │ │ │ orreq r9, lr, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ - cmneq pc, #-1073741814 @ 0xc000000a │ │ │ │ + cmneq pc, #-1342177278 @ 0xb0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10e698 <__cxa_atexit@plt+0xf7f88> │ │ │ │ ldr lr, [pc, #76] @ 10e6a4 <__cxa_atexit@plt+0xf7f94> │ │ │ │ @@ -254271,15 +254271,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0x03b4ed40 │ │ │ │ - cmneq pc, #48128 @ 0xbc00 │ │ │ │ + cmneq pc, #12032 @ 0x2f00 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq r9, lr, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r9 │ │ │ │ @@ -254333,15 +254333,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b4ecf0 │ │ │ │ @ instruction: 0x03b4ec88 │ │ │ │ orreq r9, lr, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq pc, #307200 @ 0x4b000 │ │ │ │ + cmneq pc, #76800 @ 0x12c00 │ │ │ │ orreq r9, lr, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -254431,15 +254431,15 @@ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0x03b4eb84 │ │ │ │ @ instruction: 0x03b4eb1c │ │ │ │ orreq r9, lr, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq pc, #13828096 @ 0xd30000 │ │ │ │ + cmneq pc, #3457024 @ 0x34c000 │ │ │ │ orreq r9, lr, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -254492,15 +254492,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0x03b4ea70 │ │ │ │ @ instruction: 0x03b4ea08 │ │ │ │ orreq r9, lr, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - cmneq pc, #54263808 @ 0x33c0000 │ │ │ │ + cmneq pc, #13565952 @ 0xcf0000 │ │ │ │ orreq r9, lr, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -254558,15 +254558,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x03b4e9a8 │ │ │ │ orreq r9, lr, #96, 10 @ 0x18000000 │ │ │ │ orreq r9, lr, #140, 10 @ 0x23000000 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - cmneq pc, #2883584 @ 0x2c0000 │ │ │ │ + cmneq pc, #720896 @ 0xb0000 │ │ │ │ orreq r9, lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #132] @ 10f138 <__cxa_atexit@plt+0xf8a28> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ @@ -254601,15 +254601,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4e8c4 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - cmneq pc, #40894464 @ 0x2700000 │ │ │ │ + cmneq pc, #10223616 @ 0x9c0000 │ │ │ │ orreq r9, lr, #168, 8 @ 0xa8000000 │ │ │ │ orreq r9, lr, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -254665,15 +254665,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ orreq r9, lr, #176, 6 @ 0xc0000002 │ │ │ │ orreq r9, lr, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - cmneq pc, #415236096 @ 0x18c00000 │ │ │ │ + cmneq pc, #103809024 @ 0x6300000 │ │ │ │ orreq r9, lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -254704,15 +254704,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - cmneq pc, #-1962934272 @ 0x8b000000 │ │ │ │ + cmneq pc, #583008256 @ 0x22c00000 │ │ │ │ orreq r9, lr, #8, 6 @ 0x20000000 │ │ │ │ orreq r9, lr, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -255191,15 +255191,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #40] @ 10fa98 <__cxa_atexit@plt+0xf9388> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r7, [pc, #20] @ 10fa9c <__cxa_atexit@plt+0xf938c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orreq r8, lr, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0x03b4df08 │ │ │ │ @@ -255299,15 +255299,15 @@ │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r5, [pc, #104] @ 10fc88 <__cxa_atexit@plt+0xf9578> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -255349,15 +255349,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #56] @ 10fd20 <__cxa_atexit@plt+0xf9610> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10fd14 <__cxa_atexit@plt+0xf9604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -255381,15 +255381,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #40] @ 10fd90 <__cxa_atexit@plt+0xf9680> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r7, [pc, #20] @ 10fd94 <__cxa_atexit@plt+0xf9684> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ orreq r8, lr, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0x03b4dc10 │ │ │ │ @@ -255486,15 +255486,15 @@ │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #80] @ 10ff5c <__cxa_atexit@plt+0xf984c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10ff50 <__cxa_atexit@plt+0xf9840> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -255535,15 +255535,15 @@ │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #64] @ 110010 <__cxa_atexit@plt+0xf9900> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 110004 <__cxa_atexit@plt+0xf98f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -255574,15 +255574,15 @@ │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r5, [pc, #48] @ 11009c <__cxa_atexit@plt+0xf998c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ ldr r7, [pc, #28] @ 1100a0 <__cxa_atexit@plt+0xf9990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @@ -256223,15 +256223,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4d544 │ │ │ │ orreq r7, lr, #116, 30 @ 0x1d0 │ │ │ │ - cmneq pc, #32256 @ 0x7e00 │ │ │ │ + cmneq pc, #8064 @ 0x1f80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -256291,15 +256291,15 @@ │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0x03b4ce7c │ │ │ │ @ instruction: 0x03b4ce14 │ │ │ │ orreq r7, lr, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0x03b4cdd8 │ │ │ │ @ instruction: 0x03b4cdd0 │ │ │ │ - cmneq pc, #88, 24 @ 0x5800 │ │ │ │ + cmneq pc, #88, 26 @ 0x1600 │ │ │ │ orreq r7, lr, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110be4 <__cxa_atexit@plt+0xfa4d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -256501,15 +256501,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b4ca90 │ │ │ │ - cmneq pc, #44, 18 @ 0xb0000 │ │ │ │ + cmneq pc, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0x03b4ca70 │ │ │ │ @ instruction: 0x03b4ca68 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -256570,15 +256570,15 @@ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b4ca24 │ │ │ │ @ instruction: 0x03b4c9bc │ │ │ │ orreq r7, lr, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x03b4c980 │ │ │ │ @ instruction: 0x03b4c978 │ │ │ │ - cmneq pc, #0, 16 │ │ │ │ + cmneq pc, #0, 18 │ │ │ │ orreq r7, lr, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -256689,15 +256689,15 @@ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03b4c848 │ │ │ │ @ instruction: 0x03b4c7e0 │ │ │ │ orreq r7, lr, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0x03b4c7a4 │ │ │ │ @ instruction: 0x03b4c79c │ │ │ │ - cmneq pc, #36, 12 @ 0x2400000 │ │ │ │ + cmneq pc, #36, 14 @ 0x900000 │ │ │ │ orreq r7, lr, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11129c <__cxa_atexit@plt+0xfab8c> │ │ │ │ @@ -256754,15 +256754,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b4c758 │ │ │ │ orreq r7, lr, #112, 14 @ 0x1c00000 │ │ │ │ orreq r7, lr, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - cmneq pc, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq pc, #116, 12 @ 0x7400000 │ │ │ │ @ instruction: 0x03b4c6b8 │ │ │ │ @ instruction: 0x03b4c6b0 │ │ │ │ orreq r7, lr, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #144] @ 11139c <__cxa_atexit@plt+0xfac8c> │ │ │ │ @@ -256801,15 +256801,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4c66c │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmneq pc, #136, 8 @ 0x88000000 │ │ │ │ + cmneq pc, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0x03b4c5cc │ │ │ │ @ instruction: 0x03b4c5c4 │ │ │ │ orreq r7, lr, #164, 12 @ 0xa400000 │ │ │ │ orreq r7, lr, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -256864,15 +256864,15 @@ │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orreq r7, lr, #176, 10 @ 0x2c000000 │ │ │ │ orreq r7, lr, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq pc, #192, 6 │ │ │ │ + cmneq pc, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x03b4c500 │ │ │ │ @ instruction: 0x03b4c4f0 │ │ │ │ orreq r7, lr, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -256907,15 +256907,15 @@ │ │ │ │ stmda r5, {r1, r9} │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #228, 4 @ 0x4000000e │ │ │ │ + cmneq pc, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0x03b4c424 │ │ │ │ @ instruction: 0x03b4c414 │ │ │ │ orreq r7, lr, #244, 8 @ 0xf4000000 │ │ │ │ orreq r7, lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -258443,15 +258443,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4b298 │ │ │ │ orreq r5, lr, #168, 30 @ 0x2a0 │ │ │ │ - cmneq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmneq pc, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1134f8 <__cxa_atexit@plt+0xfcde8> │ │ │ │ @@ -258856,15 +258856,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq pc, #289406976 @ 0x11400000 │ │ │ │ + cmneq pc, #72351744 @ 0x4500000 │ │ │ │ @ instruction: 0x03b4a59c │ │ │ │ @ instruction: 0x03b4a594 │ │ │ │ orreq r5, lr, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -258926,15 +258926,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b4a50c │ │ │ │ @ instruction: 0x03b4a560 │ │ │ │ @ instruction: 0x03b4a4f4 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - cmneq pc, #1493172224 @ 0x59000000 │ │ │ │ + cmneq pc, #373293056 @ 0x16400000 │ │ │ │ @ instruction: 0x03b4a4b0 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orreq r5, lr, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -259014,15 +259014,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x03b4a430 │ │ │ │ @ instruction: 0x03b4a3c0 │ │ │ │ orreq r5, lr, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq pc, #1677721600 @ 0x64000000 │ │ │ │ + cmneq pc, #419430400 @ 0x19000000 │ │ │ │ @ instruction: 0x03b4a370 │ │ │ │ @ instruction: 0x03b4a35c │ │ │ │ orreq r5, lr, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -259915,15 +259915,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq pc, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq pc, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114484 <__cxa_atexit@plt+0xfdd74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -261841,15 +261841,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b47d88 │ │ │ │ orreq r2, lr, #0, 30 │ │ │ │ - cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ + cmneq lr, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r2, lr, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -261933,32 +261933,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 1163dc <__cxa_atexit@plt+0xffccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #28, 12 @ 0x1c00000 │ │ │ │ - cmneq lr, #39845888 @ 0x2600000 │ │ │ │ + cmneq lr, #28, 14 @ 0x700000 │ │ │ │ + cmneq lr, #9961472 @ 0x980000 │ │ │ │ orreq r2, lr, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 116414 <__cxa_atexit@plt+0xffd04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 116418 <__cxa_atexit@plt+0xffd08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #864026624 @ 0x33800000 │ │ │ │ - cmneq lr, #216, 10 @ 0x36000000 │ │ │ │ + cmneq lr, #216006656 @ 0xce00000 │ │ │ │ + cmneq lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 116484 <__cxa_atexit@plt+0xffd74> │ │ │ │ ldr r3, [pc, #88] @ 116494 <__cxa_atexit@plt+0xffd84> │ │ │ │ @@ -261982,32 +261982,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 1164a0 <__cxa_atexit@plt+0xffd90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #88, 10 @ 0x16000000 │ │ │ │ - cmneq lr, #411041792 @ 0x18800000 │ │ │ │ + cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ + cmneq lr, #102760448 @ 0x6200000 │ │ │ │ orreq r2, lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1164d8 <__cxa_atexit@plt+0xffdc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 1164dc <__cxa_atexit@plt+0xffdcc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq lr, #41943040 @ 0x2800000 │ │ │ │ - cmneq lr, #20, 10 @ 0x5000000 │ │ │ │ + cmneq lr, #10485760 @ 0xa00000 │ │ │ │ + cmneq lr, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 116504 <__cxa_atexit@plt+0xffdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -262098,15 +262098,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x03b472f4 │ │ │ │ - cmneq lr, #671088640 @ 0x28000000 │ │ │ │ + cmneq lr, #167772160 @ 0xa000000 │ │ │ │ orreq r2, lr, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1166a0 <__cxa_atexit@plt+0xfff90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -263029,21 +263029,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1174f0 <__cxa_atexit@plt+0x100de0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 406a68 <__cxa_atexit@plt+0x3f0358> │ │ │ │ orreq r1, lr, #236, 30 @ 0x3b0 │ │ │ │ - cmneq lr, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq lr, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #75497472 @ 0x4800000 │ │ │ │ + cmneq lr, #18874368 @ 0x1200000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r1, lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -263164,15 +263164,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b4626c │ │ │ │ - cmneq lr, #-33554432 @ 0xfe000000 │ │ │ │ + cmneq lr, #1065353216 @ 0x3f800000 │ │ │ │ @ instruction: 0x03b46250 │ │ │ │ @ instruction: 0x03b46248 │ │ │ │ orreq r1, lr, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -263290,15 +263290,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b46074 │ │ │ │ - cmneq lr, #536870927 @ 0x2000000f │ │ │ │ + cmneq lr, #-939524093 @ 0xc8000003 │ │ │ │ @ instruction: 0x03b46058 │ │ │ │ @ instruction: 0x03b46050 │ │ │ │ orreq r1, lr, #0, 24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -263502,15 +263502,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b45d2c │ │ │ │ - cmneq lr, #588 @ 0x24c │ │ │ │ + cmneq lr, #147 @ 0x93 │ │ │ │ @ instruction: 0x03b45d0c │ │ │ │ @ instruction: 0x03b45d04 │ │ │ │ orreq r1, lr, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -263714,15 +263714,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03b459dc │ │ │ │ - cmneq lr, #10752 @ 0x2a00 │ │ │ │ + cmneq lr, #2688 @ 0xa80 │ │ │ │ @ instruction: 0x03b459bc │ │ │ │ @ instruction: 0x03b459b4 │ │ │ │ orreq r1, lr, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -263962,42 +263962,42 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmneq lr, #244, 20 @ 0xf4000 │ │ │ │ - cmneq lr, #244, 20 @ 0xf4000 │ │ │ │ + cmneq lr, #244, 22 @ 0x3d000 │ │ │ │ + cmneq lr, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ - cmneq lr, #9043968 @ 0x8a0000 │ │ │ │ + cmneq lr, #2260992 @ 0x228000 │ │ │ │ @ instruction: 0x03b455e0 │ │ │ │ @ instruction: 0x03b455d8 │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ @ instruction: 0x03b45744 │ │ │ │ @ instruction: 0x03b456dc │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - cmneq lr, #13762560 @ 0xd20000 │ │ │ │ + cmneq lr, #3440640 @ 0x348000 │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0x03b45824 │ │ │ │ @ instruction: 0x03b457bc │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ @ instruction: 0x03b4568c │ │ │ │ @ instruction: 0x03b45684 │ │ │ │ - cmneq lr, #13828096 @ 0xd30000 │ │ │ │ + cmneq lr, #3457024 @ 0x34c000 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0x03b45630 │ │ │ │ @ instruction: 0x03b45628 │ │ │ │ - cmneq lr, #6160384 @ 0x5e0000 │ │ │ │ + cmneq lr, #1540096 @ 0x178000 │ │ │ │ orreq r1, lr, #56, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -264050,15 +264050,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x03b45524 │ │ │ │ @ instruction: 0x03b454bc │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0x03b45488 │ │ │ │ @ instruction: 0x03b45480 │ │ │ │ - cmneq lr, #195035136 @ 0xba00000 │ │ │ │ + cmneq lr, #48758784 @ 0x2e80000 │ │ │ │ orreq r1, lr, #68 @ 0x44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -264111,15 +264111,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0x03b45430 │ │ │ │ @ instruction: 0x03b453c8 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0x03b45394 │ │ │ │ @ instruction: 0x03b4538c │ │ │ │ - cmneq lr, #935329792 @ 0x37c00000 │ │ │ │ + cmneq lr, #233832448 @ 0xdf00000 │ │ │ │ orreq r0, lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -264165,15 +264165,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff23c │ │ │ │ @ instruction: 0x03b45344 │ │ │ │ @ instruction: 0x03b452dc │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ - cmneq lr, #260046848 @ 0xf800000 │ │ │ │ + cmneq lr, #65011712 @ 0x3e00000 │ │ │ │ @ instruction: 0x03b452a8 │ │ │ │ @ instruction: 0x03b452a0 │ │ │ │ orreq r0, lr, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -264221,15 +264221,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0x03b45264 │ │ │ │ @ instruction: 0x03b451fc │ │ │ │ @ instruction: 0xffffedf0 │ │ │ │ - cmneq lr, #1912602624 @ 0x72000000 │ │ │ │ + cmneq lr, #478150656 @ 0x1c800000 │ │ │ │ @ instruction: 0x03b451c8 │ │ │ │ @ instruction: 0x03b451c0 │ │ │ │ orreq r0, lr, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ @@ -266829,45 +266829,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b42fb0 │ │ │ │ orreq lr, sp, #184, 20 @ 0xb8000 │ │ │ │ - cmneq lr, #133120 @ 0x20800 │ │ │ │ + cmneq lr, #33280 @ 0x8200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #176, 22 @ 0x2c000 │ │ │ │ + cmneq lr, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #228, 22 @ 0x39000 │ │ │ │ + cmneq lr, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #5376 @ 0x1500 │ │ │ │ + cmneq lr, #1344 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #76, 24 @ 0x4c00 │ │ │ │ + cmneq lr, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #33280 @ 0x8200 │ │ │ │ + cmneq lr, #8320 @ 0x2080 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq lr, sp, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -267202,15 +267202,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0x03b42334 │ │ │ │ - cmneq lr, #2686976 @ 0x290000 │ │ │ │ + cmneq lr, #671744 @ 0xa4000 │ │ │ │ orreq lr, sp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -267251,15 +267251,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0x03b42308 │ │ │ │ @ instruction: 0x03b422a0 │ │ │ │ orreq lr, sp, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq lr, #28573696 @ 0x1b40000 │ │ │ │ + cmneq lr, #7143424 @ 0x6d0000 │ │ │ │ orreq lr, sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11b7c8 <__cxa_atexit@plt+0x1050b8> │ │ │ │ @@ -267325,15 +267325,15 @@ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0x03b42220 │ │ │ │ @ instruction: 0x03b421b8 │ │ │ │ orreq lr, sp, #68, 6 @ 0x10000001 │ │ │ │ orreq lr, sp, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmneq lr, #118489088 @ 0x7100000 │ │ │ │ + cmneq lr, #29622272 @ 0x1c40000 │ │ │ │ orreq lr, sp, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -267379,15 +267379,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x03b42114 │ │ │ │ @ instruction: 0x03b420ac │ │ │ │ orreq lr, sp, #96, 4 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - cmneq lr, #490733568 @ 0x1d400000 │ │ │ │ + cmneq lr, #122683392 @ 0x7500000 │ │ │ │ orreq lr, sp, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11b91c <__cxa_atexit@plt+0x10520c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 11b920 <__cxa_atexit@plt+0x105210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -267417,15 +267417,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 11b988 <__cxa_atexit@plt+0x105278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmneq lr, #-1056964608 @ 0xc1000000 │ │ │ │ + cmneq lr, #809500672 @ 0x30400000 │ │ │ │ orreq lr, sp, #196, 2 @ 0x31 │ │ │ │ orreq lr, sp, #140, 2 @ 0x23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -267448,15 +267448,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - cmneq lr, #1358954496 @ 0x51000000 │ │ │ │ + cmneq lr, #339738624 @ 0x14400000 │ │ │ │ orreq lr, sp, #60, 2 │ │ │ │ orreq lr, sp, #40, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -270232,15 +270232,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0x03b3f3dc │ │ │ │ - cmneq lr, #1556480 @ 0x17c000 │ │ │ │ + cmneq lr, #389120 @ 0x5f000 │ │ │ │ orreq fp, sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -270324,17 +270324,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x03b3f320 │ │ │ │ @ instruction: 0x03b3f2b8 │ │ │ │ - cmneq lr, #2031616 @ 0x1f0000 │ │ │ │ + cmneq lr, #507904 @ 0x7c000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmneq lr, #62652416 @ 0x3bc0000 │ │ │ │ + cmneq lr, #15663104 @ 0xef0000 │ │ │ │ orreq fp, sp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 11e798 <__cxa_atexit@plt+0x108088> │ │ │ │ @@ -270374,15 +270374,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0x03b3f238 │ │ │ │ @ instruction: 0x03b3f1d0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq lr, #10223616 @ 0x9c0000 │ │ │ │ + cmneq lr, #2555904 @ 0x270000 │ │ │ │ orreq fp, sp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11e7e8 <__cxa_atexit@plt+0x1080d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 11e7ec <__cxa_atexit@plt+0x1080dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -270443,15 +270443,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orreq fp, sp, #88, 14 @ 0x1600000 │ │ │ │ orreq fp, sp, #24, 14 @ 0x600000 │ │ │ │ orreq fp, sp, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq lr, #95420416 @ 0x5b00000 │ │ │ │ + cmneq lr, #23855104 @ 0x16c0000 │ │ │ │ orreq fp, sp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11e920 <__cxa_atexit@plt+0x108210> │ │ │ │ @@ -270477,15 +270477,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq fp, sp, #112, 12 @ 0x7000000 │ │ │ │ orreq fp, sp, #100, 12 @ 0x6400000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq lr, #650117120 @ 0x26c00000 │ │ │ │ + cmneq lr, #162529280 @ 0x9b00000 │ │ │ │ orreq fp, sp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -270801,15 +270801,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 11ee78 <__cxa_atexit@plt+0x108768> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 11ee7c <__cxa_atexit@plt+0x10876c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b e1870c <__cxa_atexit@plt+0xe01ffc> │ │ │ │ + b e187e4 <__cxa_atexit@plt+0xe020d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, sp, #116, 10 @ 0x1d000000 │ │ │ │ @ instruction: 0x03b3eb08 │ │ │ │ orreq fp, sp, #20, 10 @ 0x5000000 │ │ │ │ @@ -271546,15 +271546,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x03b3e25c │ │ │ │ orreq sl, sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b e1870c <__cxa_atexit@plt+0xe01ffc> │ │ │ │ + b e187e4 <__cxa_atexit@plt+0xe020d4> │ │ │ │ orreq sl, sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fa68 <__cxa_atexit@plt+0x109358> │ │ │ │ @@ -272601,21 +272601,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3d5a0 │ │ │ │ orreq r9, sp, #60, 22 @ 0xf000 │ │ │ │ - cmneq lr, #687865856 @ 0x29000000 │ │ │ │ + cmneq lr, #171966464 @ 0xa400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #1325400064 @ 0x4f000000 │ │ │ │ + cmneq lr, #331350016 @ 0x13c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -272672,15 +272672,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x03b3ce64 │ │ │ │ @ instruction: 0x03b3cdfc │ │ │ │ orreq r9, sp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - cmneq lr, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq lr, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120bdc <__cxa_atexit@plt+0x10a4cc> │ │ │ │ ldr r8, [pc, #36] @ 120be4 <__cxa_atexit@plt+0x10a4d4> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -272689,15 +272689,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #838860800 @ 0x32000000 │ │ │ │ + cmneq lr, #209715200 @ 0xc800000 │ │ │ │ @ instruction: 0x03b3cd44 │ │ │ │ orreq r9, sp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -272775,15 +272775,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x03b3cc40 │ │ │ │ - cmneq lr, #16, 6 @ 0x40000000 │ │ │ │ + cmneq lr, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x03b3cc24 │ │ │ │ @ instruction: 0x03b3cc1c │ │ │ │ orreq r9, sp, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -272867,15 +272867,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03b3cad8 │ │ │ │ - cmneq lr, #-1073741781 @ 0xc000002b │ │ │ │ + cmneq lr, #-268435446 @ 0xf000000a │ │ │ │ @ instruction: 0x03b3cab8 │ │ │ │ @ instruction: 0x03b3cab0 │ │ │ │ orreq r9, sp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -272952,15 +272952,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq lr, #96 @ 0x60 │ │ │ │ + cmneq lr, #96, 2 │ │ │ │ @ instruction: 0x03b3c95c │ │ │ │ @ instruction: 0x03b3c954 │ │ │ │ orreq r9, sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -272992,15 +272992,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq lr, #192, 30 @ 0x300 │ │ │ │ + cmneq lr, #192 @ 0xc0 │ │ │ │ @ instruction: 0x03b3c8bc │ │ │ │ @ instruction: 0x03b3c8b4 │ │ │ │ orreq r9, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -273051,15 +273051,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3c89c │ │ │ │ @ instruction: 0x03b3c830 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq lr, #240, 28 @ 0xf00 │ │ │ │ + cmneq lr, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0x03b3c7ec │ │ │ │ orreq r9, sp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -273087,15 +273087,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03b3c740 │ │ │ │ - cmneq lr, #48, 28 @ 0x300 │ │ │ │ + cmneq lr, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orreq r9, sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -273149,15 +273149,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0x03b3c6ec │ │ │ │ @ instruction: 0x03b3c684 │ │ │ │ orreq r9, sp, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmneq lr, #76, 26 @ 0x1300 │ │ │ │ + cmneq lr, #76, 28 @ 0x4c0 │ │ │ │ orreq r9, sp, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -273263,15 +273263,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0x03b3c528 │ │ │ │ @ instruction: 0x03b3c4c0 │ │ │ │ orreq r9, sp, #16, 2 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmneq lr, #136, 22 @ 0x22000 │ │ │ │ + cmneq lr, #136, 24 @ 0x8800 │ │ │ │ orreq r9, sp, #204 @ 0xcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -273329,15 +273329,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ orreq r9, sp, #8 │ │ │ │ orreq r9, sp, #44 @ 0x2c │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - cmneq lr, #200, 20 @ 0xc8000 │ │ │ │ + cmneq lr, #200, 22 @ 0x32000 │ │ │ │ orreq r8, sp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -273370,15 +273370,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - cmneq lr, #228, 18 @ 0x390000 │ │ │ │ + cmneq lr, #228, 20 @ 0xe4000 │ │ │ │ orreq r8, sp, #88, 30 @ 0x160 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 121bd0 <__cxa_atexit@plt+0x10b4c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -273390,15 +273390,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #1015808 @ 0xf8000 │ │ │ │ + cmneq lr, #253952 @ 0x3e000 │ │ │ │ @ instruction: 0x03b3c250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121758 <__cxa_atexit@plt+0x10b048> │ │ │ │ @@ -273484,15 +273484,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x03b3c10c │ │ │ │ - cmneq lr, #43778048 @ 0x29c0000 │ │ │ │ + cmneq lr, #10944512 @ 0xa70000 │ │ │ │ orreq r8, sp, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -273547,15 +273547,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0x03b3c018 │ │ │ │ - cmneq lr, #196083712 @ 0xbb00000 │ │ │ │ + cmneq lr, #49020928 @ 0x2ec0000 │ │ │ │ orreq r8, sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -273631,15 +273631,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq lr, #612368384 @ 0x24800000 │ │ │ │ + cmneq lr, #153092096 @ 0x9200000 │ │ │ │ @ instruction: 0x03b3bec0 │ │ │ │ @ instruction: 0x03b3beb8 │ │ │ │ orreq r8, sp, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -273700,15 +273700,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3be30 │ │ │ │ @ instruction: 0x03b3be84 │ │ │ │ @ instruction: 0x03b3be18 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq lr, #-1509949440 @ 0xa6000000 │ │ │ │ + cmneq lr, #696254464 @ 0x29800000 │ │ │ │ @ instruction: 0x03b3bdd4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orreq r8, sp, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -273788,15 +273788,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x03b3bd58 │ │ │ │ @ instruction: 0x03b3bce8 │ │ │ │ orreq r8, sp, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmneq lr, #-1476395007 @ 0xa8000001 │ │ │ │ + cmneq lr, #1778384896 @ 0x6a000000 │ │ │ │ @ instruction: 0x03b3bc98 │ │ │ │ @ instruction: 0x03b3bc84 │ │ │ │ orreq r8, sp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -275608,15 +275608,15 @@ │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x03b39ff8 │ │ │ │ @ instruction: 0x03b3a018 │ │ │ │ - cmneq lr, #61865984 @ 0x3b00000 │ │ │ │ + cmneq lr, #15466496 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1239ac <__cxa_atexit@plt+0x10d29c> │ │ │ │ ldr r8, [pc, #32] @ 1239c4 <__cxa_atexit@plt+0x10d2b4> │ │ │ │ @@ -275625,15 +275625,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #12] @ 1239c0 <__cxa_atexit@plt+0x10d2b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b39fc4 │ │ │ │ - cmneq lr, #952107008 @ 0x38c00000 │ │ │ │ + cmneq lr, #238026752 @ 0xe300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123a44 <__cxa_atexit@plt+0x10d334> │ │ │ │ ldr r2, [pc, #104] @ 123a4c <__cxa_atexit@plt+0x10d33c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -275662,15 +275662,15 @@ │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x03b39f20 │ │ │ │ @ instruction: 0x03b39f40 │ │ │ │ - cmneq lr, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq lr, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 123a84 <__cxa_atexit@plt+0x10d374> │ │ │ │ ldr r8, [pc, #32] @ 123a9c <__cxa_atexit@plt+0x10d38c> │ │ │ │ @@ -275679,15 +275679,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #12] @ 123a98 <__cxa_atexit@plt+0x10d388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b39eec │ │ │ │ - cmneq lr, #16, 10 @ 0x4000000 │ │ │ │ + cmneq lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 123adc <__cxa_atexit@plt+0x10d3cc> │ │ │ │ ldr r2, [pc, #40] @ 123ae8 <__cxa_atexit@plt+0x10d3d8> │ │ │ │ @@ -275910,15 +275910,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r4, [pc, #80] @ 123e78 <__cxa_atexit@plt+0x10d768> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ sub r8, r6, #59 @ 0x3b │ │ │ │ ldr r4, [sp] │ │ │ │ mov fp, sl │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0x03b39c4c │ │ │ │ @ instruction: 0x03b3a108 │ │ │ │ @ instruction: 0x03b39c2c │ │ │ │ @@ -276754,15 +276754,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03b38edc │ │ │ │ orreq r5, sp, #136, 20 @ 0x88000 │ │ │ │ orreq r5, sp, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xffffc54c │ │ │ │ @ instruction: 0xffffc4ac │ │ │ │ - cmneq lr, #60, 10 @ 0xf000000 │ │ │ │ + cmneq lr, #60, 12 @ 0x3c00000 │ │ │ │ orreq r5, sp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #136] @ 124c0c <__cxa_atexit@plt+0x10e4fc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -276798,15 +276798,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b38df4 │ │ │ │ @ instruction: 0xffffc464 │ │ │ │ @ instruction: 0xffffc3c4 │ │ │ │ - cmneq lr, #84, 8 @ 0x54000000 │ │ │ │ + cmneq lr, #84, 10 @ 0x15000000 │ │ │ │ orreq r5, sp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 124c40 <__cxa_atexit@plt+0x10e530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -277336,21 +277336,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b38ba8 │ │ │ │ orreq r5, sp, #48, 12 @ 0x3000000 │ │ │ │ - msreq SPSR_fsc, #154624 @ 0x25c00 │ │ │ │ + msreq SPSR_fsc, #38656 @ 0x9700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fsc, #205824 @ 0x32400 │ │ │ │ + msreq SPSR_fsc, #51456 @ 0xc900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r5, sp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -277782,15 +277782,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - msreq SPSR_fsc, #2342912 @ 0x23c000 │ │ │ │ + msreq SPSR_fsc, #585728 @ 0x8f000 │ │ │ │ @ instruction: 0x03b37de4 │ │ │ │ @ instruction: 0x03b37ddc │ │ │ │ orreq r4, sp, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -277851,15 +277851,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b37d54 │ │ │ │ @ instruction: 0x03b37da8 │ │ │ │ @ instruction: 0x03b37d3c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - msreq SPSR_fsc, #10682368 @ 0xa30000 │ │ │ │ + msreq SPSR_fsc, #2670592 @ 0x28c000 │ │ │ │ @ instruction: 0x03b37cf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125cf4 <__cxa_atexit@plt+0x10f5e4> │ │ │ │ @@ -278073,15 +278073,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b37960 │ │ │ │ - msreq SPSR_fsc, #-553648128 @ 0xdf000000 │ │ │ │ + msreq SPSR_fsc, #935329792 @ 0x37c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126068 <__cxa_atexit@plt+0x10f958> │ │ │ │ ldr lr, [pc, #76] @ 126074 <__cxa_atexit@plt+0x10f964> │ │ │ │ @@ -278225,15 +278225,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - msreq SPSR_fsc, #-1879048186 @ 0x90000006 │ │ │ │ + msreq SPSR_fsc, #-1543503871 @ 0xa4000001 │ │ │ │ orreq r4, sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -278284,15 +278284,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3766c │ │ │ │ @ instruction: 0x03b376c0 │ │ │ │ @ instruction: 0x03b37654 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - msreq SPSR_fsc, #1073741866 @ 0x4000002a │ │ │ │ + msreq SPSR_fsc, #-1879048182 @ 0x9000000a │ │ │ │ orreq r4, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126388 <__cxa_atexit@plt+0x10fc78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -278514,15 +278514,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq sp, #14272 @ 0x37c0 │ │ │ │ + cmneq sp, #3568 @ 0xdf0 │ │ │ │ orreq r4, sp, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -278575,15 +278575,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b371e8 │ │ │ │ @ instruction: 0x03b3723c │ │ │ │ @ instruction: 0x03b371d0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq sp, #1472 @ 0x5c0 │ │ │ │ + cmneq sp, #368 @ 0x170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126840 <__cxa_atexit@plt+0x110130> │ │ │ │ ldr lr, [pc, #76] @ 12684c <__cxa_atexit@plt+0x11013c> │ │ │ │ @@ -278796,15 +278796,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b36e14 │ │ │ │ - cmneq sp, #1933312 @ 0x1d8000 │ │ │ │ + cmneq sp, #483328 @ 0x76000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126bb4 <__cxa_atexit@plt+0x1104a4> │ │ │ │ ldr lr, [pc, #76] @ 126bc0 <__cxa_atexit@plt+0x1104b0> │ │ │ │ @@ -278948,15 +278948,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq sp, #786432 @ 0xc0000 │ │ │ │ + cmneq sp, #196608 @ 0x30000 │ │ │ │ orreq r3, sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -279007,15 +279007,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b36b20 │ │ │ │ @ instruction: 0x03b36b74 │ │ │ │ @ instruction: 0x03b36b08 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq sp, #70254592 @ 0x4300000 │ │ │ │ + cmneq sp, #17563648 @ 0x10c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126f00 <__cxa_atexit@plt+0x1107f0> │ │ │ │ ldr lr, [pc, #76] @ 126f0c <__cxa_atexit@plt+0x1107fc> │ │ │ │ @@ -279159,15 +279159,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq sp, #-1140850686 @ 0xbc000002 │ │ │ │ + cmneq sp, #-1358954496 @ 0xaf000000 │ │ │ │ orreq r3, sp, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -279218,15 +279218,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b367d4 │ │ │ │ @ instruction: 0x03b36828 │ │ │ │ @ instruction: 0x03b367bc │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq sp, #-268435442 @ 0xf000000e │ │ │ │ + cmneq sp, #-1140850685 @ 0xbc000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12724c <__cxa_atexit@plt+0x110b3c> │ │ │ │ ldr lr, [pc, #76] @ 127258 <__cxa_atexit@plt+0x110b48> │ │ │ │ @@ -279439,15 +279439,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b36408 │ │ │ │ - cmneq sp, #340 @ 0x154 │ │ │ │ + cmneq sp, #85 @ 0x55 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1275c0 <__cxa_atexit@plt+0x110eb0> │ │ │ │ ldr lr, [pc, #76] @ 1275cc <__cxa_atexit@plt+0x110ebc> │ │ │ │ @@ -279611,15 +279611,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #180, 24 @ 0xb400 │ │ │ │ + cmneq sp, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0x03b36150 │ │ │ │ @ instruction: 0x03b36148 │ │ │ │ orreq r3, sp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -279680,15 +279680,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b360c0 │ │ │ │ @ instruction: 0x03b36114 │ │ │ │ @ instruction: 0x03b360a8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #200, 22 @ 0x32000 │ │ │ │ + cmneq sp, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0x03b36064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 127988 <__cxa_atexit@plt+0x111278> │ │ │ │ @@ -279883,15 +279883,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq sp, #4390912 @ 0x430000 │ │ │ │ + cmneq sp, #1097728 @ 0x10c000 │ │ │ │ orreq r2, sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -279942,15 +279942,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b35c84 │ │ │ │ @ instruction: 0x03b35cd8 │ │ │ │ @ instruction: 0x03b35c6c │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmneq sp, #34340864 @ 0x20c0000 │ │ │ │ + cmneq sp, #8585216 @ 0x830000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 127d9c <__cxa_atexit@plt+0x11168c> │ │ │ │ ldr lr, [pc, #76] @ 127da8 <__cxa_atexit@plt+0x111698> │ │ │ │ @@ -280163,15 +280163,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b358b8 │ │ │ │ - cmneq sp, #-1677721597 @ 0x9c000003 │ │ │ │ + cmneq sp, #-419430400 @ 0xe7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128110 <__cxa_atexit@plt+0x111a00> │ │ │ │ ldr lr, [pc, #76] @ 12811c <__cxa_atexit@plt+0x111a0c> │ │ │ │ @@ -280384,15 +280384,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b35544 │ │ │ │ - cmneq sp, #109 @ 0x6d │ │ │ │ + cmneq sp, #1073741851 @ 0x4000001b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128484 <__cxa_atexit@plt+0x111d74> │ │ │ │ ldr lr, [pc, #76] @ 128490 <__cxa_atexit@plt+0x111d80> │ │ │ │ @@ -280605,15 +280605,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b351d0 │ │ │ │ - cmneq sp, #244, 24 @ 0xf400 │ │ │ │ + cmneq sp, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1287f8 <__cxa_atexit@plt+0x1120e8> │ │ │ │ ldr lr, [pc, #76] @ 128804 <__cxa_atexit@plt+0x1120f4> │ │ │ │ @@ -280826,15 +280826,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b34e5c │ │ │ │ - cmneq sp, #1933312 @ 0x1d8000 │ │ │ │ + cmneq sp, #483328 @ 0x76000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128b6c <__cxa_atexit@plt+0x11245c> │ │ │ │ ldr lr, [pc, #76] @ 128b78 <__cxa_atexit@plt+0x112468> │ │ │ │ @@ -281047,15 +281047,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b34ae8 │ │ │ │ - cmneq sp, #1031798784 @ 0x3d800000 │ │ │ │ + cmneq sp, #257949696 @ 0xf600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128ee0 <__cxa_atexit@plt+0x1127d0> │ │ │ │ ldr lr, [pc, #76] @ 128eec <__cxa_atexit@plt+0x1127dc> │ │ │ │ @@ -281268,15 +281268,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b34774 │ │ │ │ - cmneq sp, #-1879048185 @ 0x90000007 │ │ │ │ + cmneq sp, #-469762047 @ 0xe4000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 129254 <__cxa_atexit@plt+0x112b44> │ │ │ │ ldr lr, [pc, #76] @ 129260 <__cxa_atexit@plt+0x112b50> │ │ │ │ @@ -281489,15 +281489,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b34400 │ │ │ │ - cmneq sp, #4016 @ 0xfb0 │ │ │ │ + cmneq sp, #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1295c8 <__cxa_atexit@plt+0x112eb8> │ │ │ │ ldr lr, [pc, #76] @ 1295d4 <__cxa_atexit@plt+0x112ec4> │ │ │ │ @@ -281710,15 +281710,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b3408c │ │ │ │ - cmneq sp, #120, 22 @ 0x1e000 │ │ │ │ + cmneq sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12993c <__cxa_atexit@plt+0x11322c> │ │ │ │ ldr lr, [pc, #76] @ 129948 <__cxa_atexit@plt+0x113238> │ │ │ │ @@ -281882,15 +281882,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #14090240 @ 0xd70000 │ │ │ │ + cmneq sp, #3522560 @ 0x35c000 │ │ │ │ @ instruction: 0x03b33dd4 │ │ │ │ @ instruction: 0x03b33dcc │ │ │ │ orreq r0, sp, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -281951,15 +281951,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b33d44 │ │ │ │ @ instruction: 0x03b33d98 │ │ │ │ @ instruction: 0x03b33d2c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #61603840 @ 0x3ac0000 │ │ │ │ + cmneq sp, #15400960 @ 0xeb0000 │ │ │ │ @ instruction: 0x03b33ce8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 129d04 <__cxa_atexit@plt+0x1135f4> │ │ │ │ @@ -282173,15 +282173,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b33950 │ │ │ │ - cmneq sp, #704643072 @ 0x2a000000 │ │ │ │ + cmneq sp, #176160768 @ 0xa800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12a078 <__cxa_atexit@plt+0x113968> │ │ │ │ ldr lr, [pc, #76] @ 12a084 <__cxa_atexit@plt+0x113974> │ │ │ │ @@ -282394,15 +282394,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b335dc │ │ │ │ - cmneq sp, #174 @ 0xae │ │ │ │ + cmneq sp, #-2147483605 @ 0x8000002b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12a3ec <__cxa_atexit@plt+0x113cdc> │ │ │ │ ldr lr, [pc, #76] @ 12a3f8 <__cxa_atexit@plt+0x113ce8> │ │ │ │ @@ -282615,15 +282615,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0x03b33268 │ │ │ │ - cmneq sp, #3200 @ 0xc80 │ │ │ │ + cmneq sp, #800 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12a760 <__cxa_atexit@plt+0x114050> │ │ │ │ ldr lr, [pc, #76] @ 12a76c <__cxa_atexit@plt+0x11405c> │ │ │ │ @@ -282928,15 +282928,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0x03b32d7c │ │ │ │ - cmneq sp, #28, 18 @ 0x70000 │ │ │ │ + cmneq sp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ac44 <__cxa_atexit@plt+0x114534> │ │ │ │ ldr lr, [pc, #76] @ 12ac50 <__cxa_atexit@plt+0x114540> │ │ │ │ @@ -283100,15 +283100,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #725614592 @ 0x2b400000 │ │ │ │ + cmneq sp, #181403648 @ 0xad00000 │ │ │ │ @ instruction: 0x03b32acc │ │ │ │ @ instruction: 0x03b32ac4 │ │ │ │ orreq pc, ip, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -283169,15 +283169,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b32a3c │ │ │ │ @ instruction: 0x03b32a90 │ │ │ │ @ instruction: 0x03b32a24 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #-1056964608 @ 0xc1000000 │ │ │ │ + cmneq sp, #809500672 @ 0x30400000 │ │ │ │ @ instruction: 0x03b329e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b00c <__cxa_atexit@plt+0x1148fc> │ │ │ │ @@ -283397,15 +283397,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x03b32634 │ │ │ │ - cmneq sp, #243 @ 0xf3 │ │ │ │ + cmneq sp, #-1073741764 @ 0xc000003c │ │ │ │ @ instruction: 0x03b32624 │ │ │ │ orreq pc, ip, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -283466,15 +283466,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3259c │ │ │ │ @ instruction: 0x03b325f0 │ │ │ │ @ instruction: 0x03b32584 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x03b32548 │ │ │ │ - cmneq sp, #7 │ │ │ │ + cmneq sp, #-1073741823 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b4ac <__cxa_atexit@plt+0x114d9c> │ │ │ │ ldr lr, [pc, #76] @ 12b4b8 <__cxa_atexit@plt+0x114da8> │ │ │ │ @@ -283638,15 +283638,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #3200 @ 0xc80 │ │ │ │ + cmneq sp, #800 @ 0x320 │ │ │ │ @ instruction: 0x03b32264 │ │ │ │ @ instruction: 0x03b3225c │ │ │ │ orreq pc, ip, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -283707,15 +283707,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b321d4 │ │ │ │ @ instruction: 0x03b32228 │ │ │ │ @ instruction: 0x03b321bc │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #17920 @ 0x4600 │ │ │ │ + cmneq sp, #4480 @ 0x1180 │ │ │ │ @ instruction: 0x03b32178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b874 <__cxa_atexit@plt+0x115164> │ │ │ │ @@ -284074,15 +284074,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0x03b31b94 │ │ │ │ - cmneq sp, #44, 14 @ 0xb00000 │ │ │ │ + cmneq sp, #44, 16 @ 0x2c0000 │ │ │ │ orreq lr, ip, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12be00 <__cxa_atexit@plt+0x1156f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -284233,15 +284233,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq sp, #216, 6 @ 0x60000003 │ │ │ │ + cmneq sp, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0x03b31910 │ │ │ │ @ instruction: 0x03b31908 │ │ │ │ orreq lr, ip, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -284301,15 +284301,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b31888 │ │ │ │ @ instruction: 0x03b318dc │ │ │ │ @ instruction: 0x03b31870 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + cmneq sp, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0x03b3182c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c1bc <__cxa_atexit@plt+0x115aac> │ │ │ │ @@ -284474,15 +284474,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #20 │ │ │ │ + cmneq sp, #20, 2 │ │ │ │ @ instruction: 0x03b31554 │ │ │ │ @ instruction: 0x03b3154c │ │ │ │ orreq lr, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -284543,15 +284543,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b314c4 │ │ │ │ @ instruction: 0x03b31518 │ │ │ │ @ instruction: 0x03b314ac │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #40, 30 @ 0xa0 │ │ │ │ + cmneq sp, #40 @ 0x28 │ │ │ │ @ instruction: 0x03b31468 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c584 <__cxa_atexit@plt+0x115e74> │ │ │ │ @@ -284716,15 +284716,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #68, 24 @ 0x4400 │ │ │ │ + cmneq sp, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0x03b3118c │ │ │ │ @ instruction: 0x03b31184 │ │ │ │ orreq lr, ip, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -284785,15 +284785,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b310fc │ │ │ │ @ instruction: 0x03b31150 │ │ │ │ @ instruction: 0x03b310e4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, #88, 22 @ 0x16000 │ │ │ │ + cmneq sp, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0x03b310a0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cb44 <__cxa_atexit@plt+0x116434> │ │ │ │ @@ -284955,15 +284955,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff9584 │ │ │ │ @ instruction: 0x03b30f74 │ │ │ │ @ instruction: 0x03b30f0c │ │ │ │ muleq r0, ip, r9 │ │ │ │ orreq sp, ip, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xffff92dc │ │ │ │ - cmneq sp, #323584 @ 0x4f000 │ │ │ │ + cmneq sp, #80896 @ 0x13c00 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r9, r3 │ │ │ │ bcc 12cc8c <__cxa_atexit@plt+0x11657c> │ │ │ │ ldr lr, [pc, #268] @ 12ccbc <__cxa_atexit@plt+0x1165ac> │ │ │ │ @@ -285037,15 +285037,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0x03b30d8c │ │ │ │ @ instruction: 0x03b30d1c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - cmneq sp, #132, 14 @ 0x2100000 │ │ │ │ + cmneq sp, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0x03b30ccc │ │ │ │ @ instruction: 0x03b30cb8 │ │ │ │ orreq sp, ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285128,15 +285128,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0x03b30c20 │ │ │ │ @ instruction: 0x03b30bb0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - cmneq sp, #32, 12 @ 0x2000000 │ │ │ │ + cmneq sp, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0x03b30b60 │ │ │ │ @ instruction: 0x03b30b4c │ │ │ │ orreq sp, ip, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285218,15 +285218,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ @ instruction: 0x03b30ab4 │ │ │ │ @ instruction: 0x03b30a44 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffefd0 │ │ │ │ - cmneq sp, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq sp, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0x03b309f4 │ │ │ │ @ instruction: 0x03b309e0 │ │ │ │ orreq sp, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285289,15 +285289,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffeb48 │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ @ instruction: 0x03b30938 │ │ │ │ @ instruction: 0x03b308d0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffeb58 │ │ │ │ - cmneq sp, #64, 8 @ 0x40000000 │ │ │ │ + cmneq sp, #64, 10 @ 0x10000000 │ │ │ │ orreq sp, ip, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 12cfd0 <__cxa_atexit@plt+0x1168c0> │ │ │ │ @@ -285378,15 +285378,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe56c │ │ │ │ @ instruction: 0xffffe5d8 │ │ │ │ @ instruction: 0x03b30838 │ │ │ │ @ instruction: 0x03b307c8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ - cmneq sp, #1610612740 @ 0x60000004 │ │ │ │ + cmneq sp, #402653185 @ 0x18000001 │ │ │ │ @ instruction: 0x03b30778 │ │ │ │ @ instruction: 0x03b30764 │ │ │ │ orreq sp, ip, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285470,15 +285470,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe034 │ │ │ │ @ instruction: 0xffffe0a0 │ │ │ │ @ instruction: 0x03b306c8 │ │ │ │ @ instruction: 0x03b30658 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffded4 │ │ │ │ - cmneq sp, #223 @ 0xdf │ │ │ │ + cmneq sp, #-1073741769 @ 0xc0000037 │ │ │ │ @ instruction: 0x03b30608 │ │ │ │ @ instruction: 0x03b305f4 │ │ │ │ orreq sp, ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285561,15 +285561,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffda28 │ │ │ │ @ instruction: 0xffffda94 │ │ │ │ @ instruction: 0x03b3055c │ │ │ │ @ instruction: 0x03b304ec │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffd8d8 │ │ │ │ - cmneq sp, #500 @ 0x1f4 │ │ │ │ + cmneq sp, #125 @ 0x7d │ │ │ │ @ instruction: 0x03b3049c │ │ │ │ @ instruction: 0x03b30488 │ │ │ │ orreq sp, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -285632,15 +285632,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffd3d4 │ │ │ │ @ instruction: 0xffffd5d0 │ │ │ │ @ instruction: 0x03b303dc │ │ │ │ @ instruction: 0x03b30374 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffd514 │ │ │ │ - cmneq sp, #236, 28 @ 0xec0 │ │ │ │ + cmneq sp, #236, 30 @ 0x3b0 │ │ │ │ orreq sp, ip, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 12d52c <__cxa_atexit@plt+0x116e1c> │ │ │ │ @@ -285691,15 +285691,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffcff4 │ │ │ │ @ instruction: 0x03b302ec │ │ │ │ @ instruction: 0x03b30284 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffcd64 │ │ │ │ - cmneq sp, #2688 @ 0xa80 │ │ │ │ + cmneq sp, #672 @ 0x2a0 │ │ │ │ orreq sp, ip, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -285746,15 +285746,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffcf20 │ │ │ │ @ instruction: 0x03b30218 │ │ │ │ @ instruction: 0x03b301b0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffcc8c │ │ │ │ - cmneq sp, #20992 @ 0x5200 │ │ │ │ + cmneq sp, #5248 @ 0x1480 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12d888 <__cxa_atexit@plt+0x117178> │ │ │ │ @@ -285798,15 +285798,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffcad4 │ │ │ │ @ instruction: 0x03b30140 │ │ │ │ @ instruction: 0x03b300d8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffc844 │ │ │ │ - cmneq sp, #137216 @ 0x21800 │ │ │ │ + cmneq sp, #34304 @ 0x8600 │ │ │ │ orreq sp, ip, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -285853,15 +285853,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffca00 │ │ │ │ @ instruction: 0x03b3006c │ │ │ │ @ instruction: 0x03b30004 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffc76c │ │ │ │ - cmneq sp, #712704 @ 0xae000 │ │ │ │ + cmneq sp, #178176 @ 0x2b800 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12da34 <__cxa_atexit@plt+0x117324> │ │ │ │ @@ -285905,15 +285905,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffc5b4 │ │ │ │ @ instruction: 0x03b2ff94 │ │ │ │ @ instruction: 0x03b2ff2c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffc324 │ │ │ │ - cmneq sp, #3702784 @ 0x388000 │ │ │ │ + cmneq sp, #925696 @ 0xe2000 │ │ │ │ orreq sp, ip, #44 @ 0x2c │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -285960,15 +285960,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffc4e0 │ │ │ │ @ instruction: 0x03b2fec0 │ │ │ │ @ instruction: 0x03b2fe58 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffc24c │ │ │ │ - cmneq sp, #163840 @ 0x28000 │ │ │ │ + cmneq sp, #40960 @ 0xa000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r9, r3 │ │ │ │ bcc 12dc40 <__cxa_atexit@plt+0x117530> │ │ │ │ ldr lr, [pc, #268] @ 12dc70 <__cxa_atexit@plt+0x117560> │ │ │ │ @@ -286042,15 +286042,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbf9c │ │ │ │ @ instruction: 0xffffc008 │ │ │ │ @ instruction: 0x03b2fdd8 │ │ │ │ @ instruction: 0x03b2fd68 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ - cmneq sp, #1769472 @ 0x1b0000 │ │ │ │ + cmneq sp, #442368 @ 0x6c000 │ │ │ │ @ instruction: 0x03b2fd18 │ │ │ │ @ instruction: 0x03b2fd04 │ │ │ │ orreq ip, ip, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -286103,15 +286103,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffbb60 │ │ │ │ @ instruction: 0x03b2fc7c │ │ │ │ @ instruction: 0x03b2fc14 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffb8d0 │ │ │ │ - cmneq sp, #220, 12 @ 0xdc00000 │ │ │ │ + cmneq sp, #220, 14 @ 0x3700000 │ │ │ │ orreq ip, ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286158,15 +286158,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffba8c │ │ │ │ @ instruction: 0x03b2fba8 │ │ │ │ @ instruction: 0x03b2fb40 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffb7f8 │ │ │ │ - cmneq sp, #4, 12 @ 0x400000 │ │ │ │ + cmneq sp, #4, 14 @ 0x100000 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12def8 <__cxa_atexit@plt+0x1177e8> │ │ │ │ @@ -286210,15 +286210,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffb640 │ │ │ │ @ instruction: 0x03b2fad0 │ │ │ │ @ instruction: 0x03b2fa68 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffb3b0 │ │ │ │ - cmneq sp, #264241152 @ 0xfc00000 │ │ │ │ + cmneq sp, #66060288 @ 0x3f00000 │ │ │ │ orreq ip, ip, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286265,15 +286265,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffb56c │ │ │ │ @ instruction: 0x03b2f9fc │ │ │ │ @ instruction: 0x03b2f994 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffb2d8 │ │ │ │ - cmneq sp, #1728053248 @ 0x67000000 │ │ │ │ + cmneq sp, #432013312 @ 0x19c00000 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e0a4 <__cxa_atexit@plt+0x117994> │ │ │ │ @@ -286317,15 +286317,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffb120 │ │ │ │ @ instruction: 0x03b2f924 │ │ │ │ @ instruction: 0x03b2f8bc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffae90 │ │ │ │ - cmneq sp, #1946157058 @ 0x74000002 │ │ │ │ + cmneq sp, #-1660944384 @ 0x9d000000 │ │ │ │ orreq ip, ip, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286372,15 +286372,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffb04c │ │ │ │ @ instruction: 0x03b2f850 │ │ │ │ @ instruction: 0x03b2f7e8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffadb8 │ │ │ │ - cmneq sp, #1342177292 @ 0x5000000c │ │ │ │ + cmneq sp, #335544323 @ 0x14000003 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e250 <__cxa_atexit@plt+0x117b40> │ │ │ │ @@ -286424,15 +286424,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffac00 │ │ │ │ @ instruction: 0x03b2f778 │ │ │ │ @ instruction: 0x03b2f710 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffa970 │ │ │ │ - cmneq sp, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq sp, #-1610612721 @ 0xa000000f │ │ │ │ orreq ip, ip, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286479,15 +286479,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffab2c │ │ │ │ @ instruction: 0x03b2f6a4 │ │ │ │ @ instruction: 0x03b2f63c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffa898 │ │ │ │ - cmneq sp, #-2147483640 @ 0x80000008 │ │ │ │ + cmneq sp, #536870914 @ 0x20000002 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e3fc <__cxa_atexit@plt+0x117cec> │ │ │ │ @@ -286531,15 +286531,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffa6e0 │ │ │ │ @ instruction: 0x03b2f5cc │ │ │ │ @ instruction: 0x03b2f564 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffa450 │ │ │ │ - cmneq sp, #90 @ 0x5a │ │ │ │ + cmneq sp, #-2147483626 @ 0x80000016 │ │ │ │ orreq ip, ip, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286586,15 +286586,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffa60c │ │ │ │ @ instruction: 0x03b2f4f8 │ │ │ │ @ instruction: 0x03b2f490 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffa378 │ │ │ │ - cmneq sp, #520 @ 0x208 │ │ │ │ + cmneq sp, #130 @ 0x82 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e5a8 <__cxa_atexit@plt+0x117e98> │ │ │ │ @@ -286638,15 +286638,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffa1c0 │ │ │ │ @ instruction: 0x03b2f420 │ │ │ │ @ instruction: 0x03b2f3b8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff9f30 │ │ │ │ - cmneq sp, #184, 28 @ 0xb80 │ │ │ │ + cmneq sp, #184, 30 @ 0x2e0 │ │ │ │ orreq ip, ip, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286693,15 +286693,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffa0ec │ │ │ │ @ instruction: 0x03b2f34c │ │ │ │ @ instruction: 0x03b2f2e4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff9e58 │ │ │ │ - cmneq sp, #224, 26 @ 0x3800 │ │ │ │ + cmneq sp, #224, 28 @ 0xe00 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e754 <__cxa_atexit@plt+0x118044> │ │ │ │ @@ -286745,15 +286745,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff9ca0 │ │ │ │ @ instruction: 0x03b2f274 │ │ │ │ @ instruction: 0x03b2f20c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff9a10 │ │ │ │ - cmneq sp, #1088 @ 0x440 │ │ │ │ + cmneq sp, #272 @ 0x110 │ │ │ │ orreq ip, ip, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286800,15 +286800,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff9bcc │ │ │ │ @ instruction: 0x03b2f1a0 │ │ │ │ @ instruction: 0x03b2f138 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff9938 │ │ │ │ - cmneq sp, #14592 @ 0x3900 │ │ │ │ + cmneq sp, #3648 @ 0xe40 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 12e900 <__cxa_atexit@plt+0x1181f0> │ │ │ │ @@ -286852,15 +286852,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff9780 │ │ │ │ @ instruction: 0x03b2f0c8 │ │ │ │ @ instruction: 0x03b2f060 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff94f0 │ │ │ │ - cmneq sp, #109568 @ 0x1ac00 │ │ │ │ + cmneq sp, #27392 @ 0x6b00 │ │ │ │ orreq ip, ip, #96, 2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -286907,15 +286907,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff96ac │ │ │ │ @ instruction: 0x03b2eff4 │ │ │ │ @ instruction: 0x03b2ef8c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff9418 │ │ │ │ - cmneq sp, #602112 @ 0x93000 │ │ │ │ + cmneq sp, #150528 @ 0x24c00 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12eae8 <__cxa_atexit@plt+0x1183d8> │ │ │ │ @@ -286978,15 +286978,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff91b4 │ │ │ │ @ instruction: 0xffff91f0 │ │ │ │ @ instruction: 0x03b2ef04 │ │ │ │ @ instruction: 0x03b2ee94 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff8fc8 │ │ │ │ - cmneq sp, #2342912 @ 0x23c000 │ │ │ │ + cmneq sp, #585728 @ 0x8f000 │ │ │ │ orreq fp, ip, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12ea10 <__cxa_atexit@plt+0x118300> │ │ │ │ @@ -287067,15 +287067,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8c1c │ │ │ │ @ instruction: 0xffff8c88 │ │ │ │ @ instruction: 0x03b2edd4 │ │ │ │ @ instruction: 0x03b2ed64 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff8acc │ │ │ │ - cmneq sp, #120, 16 @ 0x780000 │ │ │ │ + cmneq sp, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0x03b2ed14 │ │ │ │ @ instruction: 0x03b2ed00 │ │ │ │ orreq fp, ip, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -287128,15 +287128,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff87e0 │ │ │ │ @ instruction: 0x03b2ec78 │ │ │ │ @ instruction: 0x03b2ec10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff8550 │ │ │ │ - cmneq sp, #14942208 @ 0xe40000 │ │ │ │ + cmneq sp, #3735552 @ 0x390000 │ │ │ │ orreq fp, ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -287183,15 +287183,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff870c │ │ │ │ @ instruction: 0x03b2eba4 │ │ │ │ @ instruction: 0x03b2eb3c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff8478 │ │ │ │ - cmneq sp, #101711872 @ 0x6100000 │ │ │ │ + cmneq sp, #25427968 @ 0x1840000 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12ef38 <__cxa_atexit@plt+0x118828> │ │ │ │ @@ -287254,15 +287254,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8214 │ │ │ │ @ instruction: 0xffff8250 │ │ │ │ @ instruction: 0x03b2eab4 │ │ │ │ @ instruction: 0x03b2ea44 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff80f0 │ │ │ │ - cmneq sp, #381681664 @ 0x16c00000 │ │ │ │ + cmneq sp, #95420416 @ 0x5b00000 │ │ │ │ orreq fp, ip, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12ee60 <__cxa_atexit@plt+0x118750> │ │ │ │ @@ -287332,15 +287332,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff7d90 │ │ │ │ @ instruction: 0xffff7dcc │ │ │ │ @ instruction: 0x03b2e97c │ │ │ │ @ instruction: 0x03b2e90c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff7c6c │ │ │ │ - cmneq sp, #721420288 @ 0x2b000000 │ │ │ │ + cmneq sp, #180355072 @ 0xac00000 │ │ │ │ orreq fp, ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12ef98 <__cxa_atexit@plt+0x118888> │ │ │ │ @@ -287391,15 +287391,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff79b8 │ │ │ │ @ instruction: 0x03b2e85c │ │ │ │ @ instruction: 0x03b2e7f4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff7728 │ │ │ │ - cmneq sp, #-939524096 @ 0xc8000000 │ │ │ │ + cmneq sp, #838860800 @ 0x32000000 │ │ │ │ orreq fp, ip, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -287446,15 +287446,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff78e4 │ │ │ │ @ instruction: 0x03b2e788 │ │ │ │ @ instruction: 0x03b2e720 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff7650 │ │ │ │ - cmneq sp, #-1610612731 @ 0xa0000005 │ │ │ │ + cmneq sp, #1744830465 @ 0x68000001 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 12f358 <__cxa_atexit@plt+0x118c48> │ │ │ │ @@ -287518,15 +287518,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff73dc │ │ │ │ @ instruction: 0xffff741c │ │ │ │ @ instruction: 0x03b2e694 │ │ │ │ @ instruction: 0x03b2e624 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff72b8 │ │ │ │ - cmneq sp, #-1073741803 @ 0xc0000015 │ │ │ │ + cmneq sp, #1879048197 @ 0x70000005 │ │ │ │ orreq fp, ip, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12f27c <__cxa_atexit@plt+0x118b6c> │ │ │ │ @@ -287596,15 +287596,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6e24 │ │ │ │ @ instruction: 0xffff6e60 │ │ │ │ @ instruction: 0x03b2e55c │ │ │ │ @ instruction: 0x03b2e4ec │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff6d00 │ │ │ │ - cmneq sp, #37 @ 0x25 │ │ │ │ + cmneq sp, #1073741833 @ 0x40000009 │ │ │ │ orreq fp, ip, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12f3b8 <__cxa_atexit@plt+0x118ca8> │ │ │ │ @@ -287658,15 +287658,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffff6a48 │ │ │ │ @ instruction: 0x03b2e438 │ │ │ │ @ instruction: 0x03b2e3d0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffff67b4 │ │ │ │ - cmneq sp, #39, 30 @ 0x9c │ │ │ │ + cmneq sp, #39 @ 0x27 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r9, r3 │ │ │ │ bcc 12f6c8 <__cxa_atexit@plt+0x118fb8> │ │ │ │ ldr lr, [pc, #268] @ 12f6f8 <__cxa_atexit@plt+0x118fe8> │ │ │ │ @@ -287740,15 +287740,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6504 │ │ │ │ @ instruction: 0xffff6570 │ │ │ │ @ instruction: 0x03b2e350 │ │ │ │ @ instruction: 0x03b2e2e0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff63b4 │ │ │ │ - cmneq sp, #944 @ 0x3b0 │ │ │ │ + cmneq sp, #59, 30 @ 0xec │ │ │ │ @ instruction: 0x03b2e290 │ │ │ │ @ instruction: 0x03b2e27c │ │ │ │ orreq fp, ip, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -288693,22 +288693,22 @@ │ │ │ │ @ instruction: 0x03b2d3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1305f4 <__cxa_atexit@plt+0x119ee4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sp, #3200 @ 0xc80 │ │ │ │ + cmneq sp, #800 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 130610 <__cxa_atexit@plt+0x119f00> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq sp, #1408 @ 0x580 │ │ │ │ + cmneq sp, #352 @ 0x160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13064c <__cxa_atexit@plt+0x119f3c> │ │ │ │ @@ -288987,15 +288987,15 @@ │ │ │ │ orreq sl, ip, #148, 6 @ 0x50000002 │ │ │ │ orreq sl, ip, #136, 6 @ 0x20000002 │ │ │ │ orreq sl, ip, #40, 8 @ 0x28000000 │ │ │ │ orreq sl, ip, #28, 8 @ 0x1c000000 │ │ │ │ orreq sl, ip, #212, 6 @ 0x50000003 │ │ │ │ orreq sl, ip, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - cmneq sp, #200, 18 @ 0x320000 │ │ │ │ + cmneq sp, #200, 20 @ 0xc8000 │ │ │ │ orreq sl, ip, #24, 6 @ 0x60000000 │ │ │ │ orreq sl, ip, #12, 6 @ 0x30000000 │ │ │ │ orreq sl, ip, #92, 6 @ 0x70000001 │ │ │ │ orreq sl, ip, #80, 6 @ 0x40000001 │ │ │ │ orreq sl, ip, #196, 8 @ 0xc4000000 │ │ │ │ orreq sl, ip, #184, 8 @ 0xb8000000 │ │ │ │ orreq sl, ip, #68, 8 @ 0x44000000 │ │ │ │ @@ -289013,23 +289013,23 @@ │ │ │ │ orreq sl, ip, #180, 6 @ 0xd0000002 │ │ │ │ orreq sl, ip, #168, 6 @ 0xa0000002 │ │ │ │ orreq sl, ip, #0, 12 │ │ │ │ orreq sl, ip, #244, 10 @ 0x3d000000 │ │ │ │ orreq sl, ip, #252, 8 @ 0xfc000000 │ │ │ │ orreq sl, ip, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - cmneq sp, #244, 16 @ 0xf40000 │ │ │ │ - cmneq sp, #92, 22 @ 0x17000 │ │ │ │ + cmneq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq sp, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ orreq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ orreq sl, ip, #156, 8 @ 0x9c000000 │ │ │ │ orreq sl, ip, #248, 10 @ 0x3e000000 │ │ │ │ orreq sl, ip, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq sp, #236, 20 @ 0xec000 │ │ │ │ + cmneq sp, #236, 22 @ 0x3b000 │ │ │ │ orreq sl, ip, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 130b6c <__cxa_atexit@plt+0x11a45c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -289045,15 +289045,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #42467328 @ 0x2880000 │ │ │ │ + cmneq sp, #10616832 @ 0xa20000 │ │ │ │ @ instruction: 0x03b2ce0c │ │ │ │ orreq sl, ip, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -301470,189 +301470,189 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b2133c │ │ │ │ orreq pc, fp, #148, 8 @ 0x94000000 │ │ │ │ - cmneq ip, #44, 14 @ 0xb00000 │ │ │ │ + cmneq ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #22806528 @ 0x15c0000 │ │ │ │ + cmneq ip, #5701632 @ 0x570000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #34865152 @ 0x2140000 │ │ │ │ + cmneq ip, #8716288 @ 0x850000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #46399488 @ 0x2c40000 │ │ │ │ + cmneq ip, #11599872 @ 0xb10000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #57933824 @ 0x3740000 │ │ │ │ + cmneq ip, #14483456 @ 0xdd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #8, 16 @ 0x80000 │ │ │ │ + cmneq ip, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #3211264 @ 0x310000 │ │ │ │ + cmneq ip, #802816 @ 0xc4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #5963776 @ 0x5b0000 │ │ │ │ + cmneq ip, #1490944 @ 0x16c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #8585216 @ 0x830000 │ │ │ │ + cmneq ip, #2146304 @ 0x20c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #11403264 @ 0xae0000 │ │ │ │ + cmneq ip, #2850816 @ 0x2b8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #14483456 @ 0xdd0000 │ │ │ │ + cmneq ip, #3620864 @ 0x374000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sl, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #114688 @ 0x1c000 │ │ │ │ + cmneq ip, #28672 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #770048 @ 0xbc000 │ │ │ │ + cmneq ip, #192512 @ 0x2f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, ip, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #1409024 @ 0x158000 │ │ │ │ + cmneq ip, #352256 @ 0x56000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #2129920 @ 0x208000 │ │ │ │ + cmneq ip, #532480 @ 0x82000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq ip, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #3588096 @ 0x36c000 │ │ │ │ + cmneq ip, #897024 @ 0xdb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r0, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #28672 @ 0x7000 │ │ │ │ + cmneq ip, #7168 @ 0x1c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r1, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #56, 20 @ 0x38000 │ │ │ │ + cmneq ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #405504 @ 0x63000 │ │ │ │ + cmneq ip, #101376 @ 0x18c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #581632 @ 0x8e000 │ │ │ │ + cmneq ip, #145408 @ 0x23800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #184, 20 @ 0xb8000 │ │ │ │ + cmneq ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #925696 @ 0xe2000 │ │ │ │ + cmneq ip, #231424 @ 0x38800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #12, 22 @ 0x3000 │ │ │ │ + cmneq ip, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #56320 @ 0xdc00 │ │ │ │ + cmneq ip, #14080 @ 0x3700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #101376 @ 0x18c00 │ │ │ │ + cmneq ip, #25344 @ 0x6300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #145408 @ 0x23800 │ │ │ │ + cmneq ip, #36352 @ 0x8e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #184, 22 @ 0x2e000 │ │ │ │ + cmneq ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #224, 22 @ 0x38000 │ │ │ │ + cmneq ip, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #2560 @ 0xa00 │ │ │ │ + cmneq ip, #640 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -301702,15 +301702,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq ip, #56064 @ 0xdb00 │ │ │ │ + cmneq ip, #14016 @ 0x36c0 │ │ │ │ orreq pc, fp, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -301775,15 +301775,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orreq pc, fp, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq ip, #2304 @ 0x900 │ │ │ │ + cmneq ip, #576 @ 0x240 │ │ │ │ orreq pc, fp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -301807,15 +301807,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq ip, #82944 @ 0x14400 │ │ │ │ + cmneq ip, #20736 @ 0x5100 │ │ │ │ orreq pc, fp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13d360 <__cxa_atexit@plt+0x126c50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -304493,15 +304493,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq ip, #7 │ │ │ │ + cmneq ip, #-1073741823 @ 0xc0000001 │ │ │ │ orreq sp, fp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -306535,15 +306535,15 @@ │ │ │ │ @ instruction: 0x03b1c500 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ orreq fp, fp, #208, 4 │ │ │ │ @ instruction: 0x03b1c574 │ │ │ │ @ instruction: 0x03b1c56c │ │ │ │ orreq fp, fp, #208, 4 │ │ │ │ - cmneq ip, #164, 2 @ 0x29 │ │ │ │ + cmneq ip, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 141d30 <__cxa_atexit@plt+0x12b620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ @@ -306590,29 +306590,29 @@ │ │ │ │ @ instruction: 0x03b1c3e8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ orreq fp, fp, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0x03b1c42c │ │ │ │ @ instruction: 0x03b1c424 │ │ │ │ orreq fp, fp, #228, 2 @ 0x39 │ │ │ │ - cmneq ip, #212 @ 0xd4 │ │ │ │ + cmneq ip, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 141dc4 <__cxa_atexit@plt+0x12b6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #124] @ 0x7c │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 141dc8 <__cxa_atexit@plt+0x12b6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 152e64 <__cxa_atexit@plt+0x13c754> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x03b1c388 │ │ │ │ orreq fp, fp, #156, 2 @ 0x27 │ │ │ │ - cmneq ip, #168 @ 0xa8 │ │ │ │ + cmneq ip, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #76] @ 141e30 <__cxa_atexit@plt+0x12b720> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #68] @ 0x44 │ │ │ │ @@ -306631,15 +306631,15 @@ │ │ │ │ b 1510ec <__cxa_atexit@plt+0x13a9dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ orreq fp, fp, #48, 2 │ │ │ │ - cmneq ip, #72 @ 0x48 │ │ │ │ + cmneq ip, #72, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ vldr s0, [pc, #36] @ 141e70 <__cxa_atexit@plt+0x12b760> │ │ │ │ add r3, r7, #3 │ │ │ │ vldr s2, [r3] │ │ │ │ vmul.f32 s16, s2, s0 │ │ │ │ ldr r3, [pc, #24] @ 141e74 <__cxa_atexit@plt+0x12b764> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -306647,15 +306647,15 @@ │ │ │ │ vstr s2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 1510ec <__cxa_atexit@plt+0x13a9dc> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq fp, fp, #220 @ 0xdc │ │ │ │ - cmneq ip, #20 │ │ │ │ + cmneq ip, #20, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141eec <__cxa_atexit@plt+0x12b7dc> │ │ │ │ ldr r2, [pc, #92] @ 141efc <__cxa_atexit@plt+0x12b7ec> │ │ │ │ @@ -306684,30 +306684,30 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe1d4 │ │ │ │ @ instruction: 0x03b1bab4 │ │ │ │ @ instruction: 0x03b1ba44 │ │ │ │ orreq fp, fp, #40 @ 0x28 │ │ │ │ - cmneq ip, #140, 30 @ 0x230 │ │ │ │ + cmneq ip, #140 @ 0x8c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 141f44 <__cxa_atexit@plt+0x12b834> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #100] @ 0x64 │ │ │ │ tst r7, #3 │ │ │ │ beq 141f3c <__cxa_atexit@plt+0x12b82c> │ │ │ │ b 141f54 <__cxa_atexit@plt+0x12b844> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq sl, fp, #236, 30 @ 0x3b0 │ │ │ │ - cmneq ip, #92, 30 @ 0x170 │ │ │ │ + cmneq ip, #92 @ 0x5c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 141fc0 <__cxa_atexit@plt+0x12b8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #104] @ 0x68 │ │ │ │ @@ -306732,15 +306732,15 @@ │ │ │ │ b 142074 <__cxa_atexit@plt+0x12b964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ orreq sl, fp, #104, 30 @ 0x1a0 │ │ │ │ - cmneq ip, #228, 28 @ 0xe40 │ │ │ │ + cmneq ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 142024 <__cxa_atexit@plt+0x12b914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #108] @ 0x6c │ │ │ │ @@ -306756,30 +306756,30 @@ │ │ │ │ beq 14201c <__cxa_atexit@plt+0x12b90c> │ │ │ │ b 142074 <__cxa_atexit@plt+0x12b964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ orreq sl, fp, #8, 30 │ │ │ │ - cmneq ip, #144, 28 @ 0x900 │ │ │ │ + cmneq ip, #144, 30 @ 0x240 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 142064 <__cxa_atexit@plt+0x12b954> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #112] @ 0x70 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #112] @ 0x70 │ │ │ │ tst r7, #3 │ │ │ │ beq 14205c <__cxa_atexit@plt+0x12b94c> │ │ │ │ b 142074 <__cxa_atexit@plt+0x12b964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq sl, fp, #204, 28 @ 0xcc0 │ │ │ │ - cmneq ip, #96, 28 @ 0x600 │ │ │ │ + cmneq ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r1, [pc, #144] @ 14210c <__cxa_atexit@plt+0x12b9fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #116] @ 0x74 │ │ │ │ @@ -306814,15 +306814,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ orreq sl, fp, #32, 28 @ 0x200 │ │ │ │ - cmneq ip, #192, 26 @ 0x3000 │ │ │ │ + cmneq ip, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ ldr r1, [r5, #108] @ 0x6c │ │ │ │ ldr lr, [r5, #112] @ 0x70 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ @@ -306848,15 +306848,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 142190 <__cxa_atexit@plt+0x12ba80> │ │ │ │ b 1421a8 <__cxa_atexit@plt+0x12ba98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq sl, fp, #152, 26 @ 0x2600 │ │ │ │ - cmneq ip, #68, 26 @ 0x1100 │ │ │ │ + cmneq ip, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 14221c <__cxa_atexit@plt+0x12bb0c> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -306995,15 +306995,15 @@ │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffff098 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0x03b1b6b4 │ │ │ │ orreq sl, fp, #76, 22 @ 0x13000 │ │ │ │ - cmneq ip, #4, 22 @ 0x1000 │ │ │ │ + cmneq ip, #4, 24 @ 0x400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142440 <__cxa_atexit@plt+0x12bd30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -307030,15 +307030,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03b1b530 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ orreq sl, fp, #192, 20 @ 0xc0000 │ │ │ │ - cmneq ip, #132, 20 @ 0x84000 │ │ │ │ + cmneq ip, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1424cc <__cxa_atexit@plt+0x12bdbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -307065,15 +307065,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03b1b4a4 │ │ │ │ @ instruction: 0xffffef00 │ │ │ │ orreq sl, fp, #52, 20 @ 0x34000 │ │ │ │ - cmneq ip, #4, 20 @ 0x4000 │ │ │ │ + cmneq ip, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142558 <__cxa_atexit@plt+0x12be48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -307100,15 +307100,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03b1b418 │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ orreq sl, fp, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq ip, #132, 18 @ 0x210000 │ │ │ │ + cmneq ip, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1425e4 <__cxa_atexit@plt+0x12bed4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -307135,15 +307135,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03b1b38c │ │ │ │ @ instruction: 0xffffea90 │ │ │ │ orreq sl, fp, #28, 18 @ 0x70000 │ │ │ │ - cmneq ip, #4, 18 @ 0x10000 │ │ │ │ + cmneq ip, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142670 <__cxa_atexit@plt+0x12bf60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -307276,37 +307276,37 @@ │ │ │ │ @ instruction: 0xffffda10 │ │ │ │ @ instruction: 0xffffdda4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0x03b1b958 │ │ │ │ @ instruction: 0x03b1b950 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq sl, fp, #232, 12 @ 0xe800000 │ │ │ │ - cmneq ip, #220, 12 @ 0xdc00000 │ │ │ │ + cmneq ip, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1426a4 <__cxa_atexit@plt+0x12bf94> │ │ │ │ orreq sl, fp, #180, 12 @ 0xb400000 │ │ │ │ - cmneq ip, #204, 12 @ 0xcc00000 │ │ │ │ + cmneq ip, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 1428a0 <__cxa_atexit@plt+0x12c190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #112] @ 0x70 │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 142898 <__cxa_atexit@plt+0x12c188> │ │ │ │ b 1428b0 <__cxa_atexit@plt+0x12c1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq sl, fp, #120, 12 @ 0x7800000 │ │ │ │ - cmneq ip, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq ip, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 14291c <__cxa_atexit@plt+0x12c20c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #116] @ 0x74 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #156] @ 0x9c │ │ │ │ @@ -307331,15 +307331,15 @@ │ │ │ │ b 1429d0 <__cxa_atexit@plt+0x12c2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ orreq sl, fp, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq ip, #36, 12 @ 0x2400000 │ │ │ │ + cmneq ip, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 142980 <__cxa_atexit@plt+0x12c270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #148] @ 0x94 │ │ │ │ @@ -307355,30 +307355,30 @@ │ │ │ │ beq 142978 <__cxa_atexit@plt+0x12c268> │ │ │ │ b 1429d0 <__cxa_atexit@plt+0x12c2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ orreq sl, fp, #148, 10 @ 0x25000000 │ │ │ │ - cmneq ip, #208, 10 @ 0x34000000 │ │ │ │ + cmneq ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1429c0 <__cxa_atexit@plt+0x12c2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #152] @ 0x98 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #152] @ 0x98 │ │ │ │ tst r7, #3 │ │ │ │ beq 1429b8 <__cxa_atexit@plt+0x12c2a8> │ │ │ │ b 1429d0 <__cxa_atexit@plt+0x12c2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq sl, fp, #88, 10 @ 0x16000000 │ │ │ │ - cmneq ip, #160, 10 @ 0x28000000 │ │ │ │ + cmneq ip, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #192 @ 0xc0 │ │ │ │ cmp r2, r0 │ │ │ │ bcc 142b70 <__cxa_atexit@plt+0x12c460> │ │ │ │ ldr r8, [r5, #160]! @ 0xa0 │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ @@ -307590,27 +307590,27 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea84 │ │ │ │ orreq sl, fp, #128, 6 │ │ │ │ orreq sl, fp, #92, 2 │ │ │ │ orreq r9, fp, #148, 10 @ 0x25000000 │ │ │ │ orreq sl, fp, #76, 6 @ 0x30000001 │ │ │ │ orreq sl, fp, #164, 4 @ 0x4000000a │ │ │ │ - cmneq ip, #56, 4 @ 0x80000003 │ │ │ │ + cmneq ip, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #-1879048186 @ 0x90000006 │ │ │ │ + cmneq ip, #-1543503871 @ 0xa4000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq ip, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -308635,15 +308635,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #48] @ 143dbc <__cxa_atexit@plt+0x12d6ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1056360 <__cxa_atexit@plt+0x103fc50> │ │ │ │ + b 1056438 <__cxa_atexit@plt+0x103fd28> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0x03b19c64 │ │ │ │ @@ -308667,15 +308667,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 143e10 <__cxa_atexit@plt+0x12d700> │ │ │ │ ldr r3, [pc, #32] @ 143e20 <__cxa_atexit@plt+0x12d710> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ orreq r9, fp, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -308687,28 +308687,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 143e60 <__cxa_atexit@plt+0x12d750> │ │ │ │ ldr r3, [pc, #28] @ 143e6c <__cxa_atexit@plt+0x12d75c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orreq r9, fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 143e94 <__cxa_atexit@plt+0x12d784> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1035004 <__cxa_atexit@plt+0x101e8f4> │ │ │ │ + b 10350dc <__cxa_atexit@plt+0x101e9cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ orreq r9, fp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -309140,57 +309140,57 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 14456c <__cxa_atexit@plt+0x12de5c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 406a68 <__cxa_atexit@plt+0x3f0358> │ │ │ │ orreq r9, fp, #248, 2 @ 0x3e │ │ │ │ - cmneq ip, #169984 @ 0x29800 │ │ │ │ + cmneq ip, #42496 @ 0xa600 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #227328 @ 0x37800 │ │ │ │ + cmneq ip, #56832 @ 0xde00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #20, 24 @ 0x1400 │ │ │ │ + cmneq ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #17920 @ 0x4600 │ │ │ │ + cmneq ip, #4480 @ 0x1180 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #32256 @ 0x7e00 │ │ │ │ + cmneq ip, #8064 @ 0x1f80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #47360 @ 0xb900 │ │ │ │ + cmneq ip, #11840 @ 0x2e40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #60672 @ 0xed00 │ │ │ │ + cmneq ip, #15168 @ 0x3b40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #2112 @ 0x840 │ │ │ │ + cmneq ip, #528 @ 0x210 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r9, fp, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -309625,15 +309625,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq ip, #265289728 @ 0xfd00000 │ │ │ │ + cmneq ip, #66322432 @ 0x3f40000 │ │ │ │ orreq r8, fp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309675,15 +309675,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq ip, #55574528 @ 0x3500000 │ │ │ │ + cmneq ip, #13893632 @ 0xd40000 │ │ │ │ orreq r8, fp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309725,15 +309725,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq ip, #457179136 @ 0x1b400000 │ │ │ │ + cmneq ip, #114294784 @ 0x6d00000 │ │ │ │ orreq r8, fp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309879,15 +309879,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0x03b18b34 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmneq ip, #738197505 @ 0x2c000001 │ │ │ │ + cmneq ip, #1258291200 @ 0x4b000000 │ │ │ │ orreq r8, fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #132] @ 14519c <__cxa_atexit@plt+0x12ea8c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ @@ -309921,15 +309921,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - cmneq ip, #-268435448 @ 0xf0000008 │ │ │ │ + cmneq ip, #1006632962 @ 0x3c000002 │ │ │ │ orreq r8, fp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 145200 <__cxa_atexit@plt+0x12eaf0> │ │ │ │ @@ -309954,15 +309954,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - cmneq ip, #-1073741762 @ 0xc000003e │ │ │ │ + cmneq ip, #-1342177265 @ 0xb000000f │ │ │ │ orreq r8, fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -310029,15 +310029,15 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - cmneq ip, #219 @ 0xdb │ │ │ │ + cmneq ip, #-1073741770 @ 0xc0000036 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ orreq r8, fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -310074,15 +310074,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - cmneq ip, #43 @ 0x2b │ │ │ │ + cmneq ip, #-1073741814 @ 0xc000000a │ │ │ │ orreq r8, fp, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 145464 <__cxa_atexit@plt+0x12ed54> │ │ │ │ @@ -310107,15 +310107,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - cmneq ip, #604 @ 0x25c │ │ │ │ + cmneq ip, #151 @ 0x97 │ │ │ │ orreq r8, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #132] @ 14552c <__cxa_atexit@plt+0x12ee1c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -310149,15 +310149,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - cmneq ip, #4080 @ 0xff0 │ │ │ │ + cmneq ip, #1020 @ 0x3fc │ │ │ │ orreq r8, fp, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 145590 <__cxa_atexit@plt+0x12ee80> │ │ │ │ @@ -310182,15 +310182,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - cmneq ip, #1712 @ 0x6b0 │ │ │ │ + cmneq ip, #428 @ 0x1ac │ │ │ │ orreq r8, fp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318432,15 +318432,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #6208 @ 0x1840 │ │ │ │ + cmneq fp, #1552 @ 0x610 │ │ │ │ orreq r0, fp, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -318487,15 +318487,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x03b101e0 │ │ │ │ - cmneq fp, #39680 @ 0x9b00 │ │ │ │ + cmneq fp, #9920 @ 0x26c0 │ │ │ │ orreq r0, fp, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 14d79c <__cxa_atexit@plt+0x13708c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ @@ -318517,15 +318517,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #3328 @ 0xd00 │ │ │ │ + cmneq fp, #832 @ 0x340 │ │ │ │ orreq r0, fp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -318572,15 +318572,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x03b1008c │ │ │ │ - cmneq fp, #72704 @ 0x11c00 │ │ │ │ + cmneq fp, #18176 @ 0x4700 │ │ │ │ orreq pc, sl, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 14d8f0 <__cxa_atexit@plt+0x1371e0> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ @@ -318602,15 +318602,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #757760 @ 0xb9000 │ │ │ │ + cmneq fp, #189440 @ 0x2e400 │ │ │ │ orreq pc, sl, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -318657,15 +318657,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ movseq pc, #56, 30 @ 0xe0 │ │ │ │ - cmneq fp, #3981312 @ 0x3cc000 │ │ │ │ + cmneq fp, #995328 @ 0xf3000 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ orreq r0, fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -319443,15 +319443,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #9536 @ 0x2540 │ │ │ │ + cmneq fp, #2384 @ 0x950 │ │ │ │ orreq pc, sl, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -319498,15 +319498,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ movseq pc, #20, 4 @ 0x40000001 │ │ │ │ - cmneq fp, #52992 @ 0xcf00 │ │ │ │ + cmneq fp, #13248 @ 0x33c0 │ │ │ │ orreq pc, sl, #108, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 14e768 <__cxa_atexit@plt+0x138058> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ @@ -319528,15 +319528,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #16640 @ 0x4100 │ │ │ │ + cmneq fp, #4160 @ 0x1040 │ │ │ │ orreq pc, sl, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -319583,15 +319583,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ movseq pc, #192 @ 0xc0 │ │ │ │ - cmneq fp, #125952 @ 0x1ec00 │ │ │ │ + cmneq fp, #31488 @ 0x7b00 │ │ │ │ orreq pc, sl, #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 14e8bc <__cxa_atexit@plt+0x1381ac> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ @@ -319613,15 +319613,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq fp, #970752 @ 0xed000 │ │ │ │ + cmneq fp, #242688 @ 0x3b400 │ │ │ │ orreq lr, sl, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -319668,15 +319668,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ movseq lr, #108, 30 @ 0x1b0 │ │ │ │ - cmneq fp, #159744 @ 0x27000 │ │ │ │ + cmneq fp, #39936 @ 0x9c00 │ │ │ │ orreq pc, sl, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14ea7c <__cxa_atexit@plt+0x13836c> │ │ │ │ @@ -324489,15 +324489,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq fp, #19 │ │ │ │ + cmneq fp, #-1073741820 @ 0xc0000004 │ │ │ │ orreq sl, sl, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1535a0 <__cxa_atexit@plt+0x13ce90> │ │ │ │ @@ -325765,15 +325765,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq fp, #48, 24 @ 0x3000 │ │ │ │ + cmneq fp, #48, 26 @ 0xc00 │ │ │ │ movseq r9, #20 │ │ │ │ orreq r9, sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -326023,15 +326023,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq fp, #4128768 @ 0x3f0000 │ │ │ │ + cmneq fp, #1032192 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ orreq r9, sl, #200, 12 @ 0xc800000 │ │ │ │ @@ -330817,15 +330817,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq sl, #3776 @ 0xec0 │ │ │ │ + cmneq sl, #944 @ 0x3b0 │ │ │ │ movseq r4, #36, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1598b4 <__cxa_atexit@plt+0x1431a4> │ │ │ │ ldr r2, [pc, #136] @ 1598d0 <__cxa_atexit@plt+0x1431c0> │ │ │ │ @@ -335630,15 +335630,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq sl, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq sl, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0x03aff5f0 │ │ │ │ orreq r0, sl, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -335820,15 +335820,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq sl, #20, 30 @ 0x50 │ │ │ │ + cmneq sl, #20 │ │ │ │ @ instruction: 0x03aff2f8 │ │ │ │ orreq r0, sl, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -342937,15 +342937,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq sl, #988 @ 0x3dc │ │ │ │ + cmneq sl, #247 @ 0xf7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ orreq r8, r9, #128, 28 @ 0x800 │ │ │ │ @@ -345275,15 +345275,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r9, #178176 @ 0x2b800 │ │ │ │ + cmneq r9, #44544 @ 0xae00 │ │ │ │ @ instruction: 0x03af5f3c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -346317,15 +346317,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r9, #18176 @ 0x4700 │ │ │ │ + cmneq r9, #4544 @ 0x11c0 │ │ │ │ @ instruction: 0x03af4ef4 │ │ │ │ orreq r6, r9, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -346911,15 +346911,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r9, #-1946157054 @ 0x8c000002 │ │ │ │ + cmneq r9, #-1560281088 @ 0xa3000000 │ │ │ │ @ instruction: 0x03af45ac │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -355236,21 +355236,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03aecc18 │ │ │ │ orreq lr, r8, #152, 18 @ 0x260000 │ │ │ │ - cmneq r9, #-2080374782 @ 0x84000002 │ │ │ │ + cmneq r9, #-1593835520 @ 0xa1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #1275068419 @ 0x4c000003 │ │ │ │ + cmneq r9, #-754974720 @ 0xd3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -359656,15 +359656,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ae8728 │ │ │ │ orreq sl, r8, #212, 24 @ 0xd400 │ │ │ │ - cmneq r9, #220 @ 0xdc │ │ │ │ + cmneq r9, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -360187,15 +360187,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r9, #364544 @ 0x59000 │ │ │ │ + cmneq r9, #91136 @ 0x16400 │ │ │ │ @ instruction: 0x03ae763c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -361323,15 +361323,15 @@ │ │ │ │ @ instruction: 0x03ae6478 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1774cc <__cxa_atexit@plt+0x160dbc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - msreq SPSR_f, #116, 14 @ 0x1d00000 │ │ │ │ + msreq SPSR_f, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177524 <__cxa_atexit@plt+0x160e14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -366730,15 +366730,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ae18a8 │ │ │ │ orreq r4, r8, #72, 18 @ 0x120000 │ │ │ │ - cmneq r8, #-2113929216 @ 0x82000000 │ │ │ │ + cmneq r8, #545259520 @ 0x20800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -367815,15 +367815,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #2030043136 @ 0x79000000 │ │ │ │ + cmneq r8, #507510784 @ 0x1e400000 │ │ │ │ @ instruction: 0x03adfeec │ │ │ │ orreq r3, r8, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -373869,15 +373869,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ada924 │ │ │ │ orreq lr, r7, #200, 2 @ 0x32 │ │ │ │ - cmneq r8, #164626432 @ 0x9d00000 │ │ │ │ + cmneq r8, #41156608 @ 0x2740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -374687,18 +374687,18 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #20] @ 1845a0 <__cxa_atexit@plt+0x16de90> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #4] @ 18459c <__cxa_atexit@plt+0x16de8c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #60, 24 @ 0x3c00 │ │ │ │ - cmneq r8, #17152 @ 0x4300 │ │ │ │ - cmneq r8, #22784 @ 0x5900 │ │ │ │ - cmneq r8, #20992 @ 0x5200 │ │ │ │ + cmneq r8, #60, 26 @ 0xf00 │ │ │ │ + cmneq r8, #4288 @ 0x10c0 │ │ │ │ + cmneq r8, #5696 @ 0x1640 │ │ │ │ + cmneq r8, #5248 @ 0x1480 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 184648 <__cxa_atexit@plt+0x16df38> │ │ │ │ ldr r3, [pc, #140] @ 184658 <__cxa_atexit@plt+0x16df48> │ │ │ │ @@ -374735,18 +374735,18 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #28] @ 18466c <__cxa_atexit@plt+0x16df5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq r8, #164, 22 @ 0x29000 │ │ │ │ - cmneq r8, #175104 @ 0x2ac00 │ │ │ │ - cmneq r8, #145408 @ 0x23800 │ │ │ │ - cmneq r8, #193536 @ 0x2f400 │ │ │ │ + cmneq r8, #164, 24 @ 0xa400 │ │ │ │ + cmneq r8, #43776 @ 0xab00 │ │ │ │ + cmneq r8, #36352 @ 0x8e00 │ │ │ │ + cmneq r8, #48384 @ 0xbd00 │ │ │ │ orreq sp, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1846a0 <__cxa_atexit@plt+0x16df90> │ │ │ │ @@ -374767,18 +374767,18 @@ │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 1846dc <__cxa_atexit@plt+0x16dfcc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #0, 22 │ │ │ │ - cmneq r8, #56320 @ 0xdc00 │ │ │ │ - cmneq r8, #21504 @ 0x5400 │ │ │ │ - cmneq r8, #14336 @ 0x3800 │ │ │ │ + cmneq r8, #0, 24 │ │ │ │ + cmneq r8, #14080 @ 0x3700 │ │ │ │ + cmneq r8, #5376 @ 0x1500 │ │ │ │ + cmneq r8, #3584 @ 0xe00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 184788 <__cxa_atexit@plt+0x16e078> │ │ │ │ ldr r7, [pc, #132] @ 184790 <__cxa_atexit@plt+0x16e080> │ │ │ │ @@ -374813,18 +374813,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r8, #100, 20 @ 0x64000 │ │ │ │ - cmneq r8, #438272 @ 0x6b000 │ │ │ │ - cmneq r8, #319488 @ 0x4e000 │ │ │ │ - cmneq r8, #512000 @ 0x7d000 │ │ │ │ + cmneq r8, #100, 22 @ 0x19000 │ │ │ │ + cmneq r8, #109568 @ 0x1ac00 │ │ │ │ + cmneq r8, #79872 @ 0x13800 │ │ │ │ + cmneq r8, #128000 @ 0x1f400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1847d4 <__cxa_atexit@plt+0x16e0c4> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -374844,18 +374844,18 @@ │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 184810 <__cxa_atexit@plt+0x16e100> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r8, #204, 18 @ 0x330000 │ │ │ │ - cmneq r8, #12288 @ 0x3000 │ │ │ │ - cmneq r8, #3686400 @ 0x384000 │ │ │ │ - cmneq r8, #3571712 @ 0x368000 │ │ │ │ + cmneq r8, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r8, #3072 @ 0xc00 │ │ │ │ + cmneq r8, #921600 @ 0xe1000 │ │ │ │ + cmneq r8, #892928 @ 0xda000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -376455,15 +376455,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r8, #171 @ 0xab │ │ │ │ + cmneq r8, #-1073741782 @ 0xc000002a │ │ │ │ orreq fp, r7, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1861f0 <__cxa_atexit@plt+0x16fae0> │ │ │ │ @@ -376589,15 +376589,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0x03ad7610 │ │ │ │ - cmneq r8, #2608 @ 0xa30 │ │ │ │ + cmneq r8, #652 @ 0x28c │ │ │ │ orreq fp, r7, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -378704,15 +378704,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #248, 22 @ 0x3e000 │ │ │ │ + cmneq r7, #248, 24 @ 0xf800 │ │ │ │ orreq r9, r7, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0x03ad5520 │ │ │ │ orreq r9, r7, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 18848c <__cxa_atexit@plt+0x171d7c> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -378750,15 +378750,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 18850c <__cxa_atexit@plt+0x171dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r9, r7, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmneq r7, #56, 22 @ 0xe000 │ │ │ │ + cmneq r7, #56, 24 @ 0x3800 │ │ │ │ orreq r9, r7, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 188540 <__cxa_atexit@plt+0x171e30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -378815,15 +378815,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orreq r9, r7, #92, 24 @ 0x5c00 │ │ │ │ orreq r9, r7, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r7, #100, 20 @ 0x64000 │ │ │ │ + cmneq r7, #100, 22 @ 0x19000 │ │ │ │ orreq r9, r7, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 188678 <__cxa_atexit@plt+0x171f68> │ │ │ │ @@ -378850,15 +378850,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 18869c <__cxa_atexit@plt+0x171f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r9, r7, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r7, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r7, #168, 20 @ 0xa8000 │ │ │ │ orreq r9, r7, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -378914,15 +378914,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orreq r9, r7, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0x03ad5ae4 │ │ │ │ orreq r9, r7, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmneq r7, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r7, #200, 18 @ 0x320000 │ │ │ │ orreq r9, r7, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #4 │ │ │ │ bcs 1887e4 <__cxa_atexit@plt+0x1720d4> │ │ │ │ @@ -378959,15 +378959,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r9, r7, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0x03ad5a08 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - cmneq r7, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r7, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1888fc <__cxa_atexit@plt+0x1721ec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -380078,15 +380078,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad3fec │ │ │ │ orreq r8, r7, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0x03ad48a0 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - cmneq r7, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r7, #144, 14 @ 0x2400000 │ │ │ │ orreq r8, r7, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -380136,15 +380136,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad3f04 │ │ │ │ orreq r8, r7, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0x03ad47b8 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - cmneq r7, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r7, #168, 12 @ 0xa800000 │ │ │ │ orreq r8, r7, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -380337,15 +380337,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad3be0 │ │ │ │ orreq r8, r7, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0x03ad4494 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - cmneq r7, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r7, #132, 6 @ 0x10000002 │ │ │ │ orreq r8, r7, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -380395,15 +380395,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad3af8 │ │ │ │ orreq r8, r7, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0x03ad43ac │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - cmneq r7, #156, 2 @ 0x27 │ │ │ │ + cmneq r7, #156, 4 @ 0xc0000009 │ │ │ │ orreq r8, r7, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -380525,15 +380525,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad38f0 │ │ │ │ orreq r8, r7, #148, 2 @ 0x25 │ │ │ │ @ instruction: 0x03ad41a4 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - cmneq r7, #148, 30 @ 0x250 │ │ │ │ + cmneq r7, #148 @ 0x94 │ │ │ │ orreq r8, r7, #108, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -380583,15 +380583,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad3808 │ │ │ │ orreq r8, r7, #172 @ 0xac │ │ │ │ @ instruction: 0x03ad40bc │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - cmneq r7, #172, 28 @ 0xac0 │ │ │ │ + cmneq r7, #172, 30 @ 0x2b0 │ │ │ │ orreq r8, r7, #128 @ 0x80 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -380784,15 +380784,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad34e4 │ │ │ │ orreq r7, r7, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0x03ad3d98 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - cmneq r7, #136, 22 @ 0x22000 │ │ │ │ + cmneq r7, #136, 24 @ 0x8800 │ │ │ │ orreq r7, r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -380842,15 +380842,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad33fc │ │ │ │ orreq r7, r7, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0x03ad3cb0 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - cmneq r7, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r7, #160, 22 @ 0x28000 │ │ │ │ orreq r7, r7, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -381167,15 +381167,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ad2ee8 │ │ │ │ orreq r7, r7, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03ad379c │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - cmneq r7, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r7, #140, 12 @ 0x8c00000 │ │ │ │ orreq r7, r7, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -385782,45 +385782,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03acef18 │ │ │ │ orreq r3, r7, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r7, #292 @ 0x124 │ │ │ │ + cmneq r7, #73 @ 0x49 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #484 @ 0x1e4 │ │ │ │ + cmneq r7, #121 @ 0x79 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #652 @ 0x28c │ │ │ │ + cmneq r7, #163 @ 0xa3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #824 @ 0x338 │ │ │ │ + cmneq r7, #206 @ 0xce │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #996 @ 0x3e4 │ │ │ │ + cmneq r7, #249 @ 0xf9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #36 @ 0x24 │ │ │ │ + cmneq r7, #36, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -385970,15 +385970,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 18f5e8 <__cxa_atexit@plt+0x178ed8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r7, #3664 @ 0xe50 │ │ │ │ + cmneq r7, #916 @ 0x394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18f63c <__cxa_atexit@plt+0x178f2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -386094,15 +386094,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r7, #1408 @ 0x580 │ │ │ │ + cmneq r7, #352 @ 0x160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18f840 <__cxa_atexit@plt+0x179130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -386197,15 +386197,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0x03acdff0 │ │ │ │ - cmneq r7, #141312 @ 0x22800 │ │ │ │ + cmneq r7, #35328 @ 0x8a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386571,15 +386571,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ orreq r2, r7, #244, 18 @ 0x3d0000 │ │ │ │ orreq r2, r7, #172, 18 @ 0x2b0000 │ │ │ │ orreq r2, r7, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r7, #6291456 @ 0x600000 │ │ │ │ + cmneq r7, #1572864 @ 0x180000 │ │ │ │ orreq r2, r7, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 18ffb0 <__cxa_atexit@plt+0x1798a0> │ │ │ │ @@ -386609,15 +386609,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq r2, r7, #248, 16 @ 0xf80000 │ │ │ │ orreq r2, r7, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r7, #226492416 @ 0xd800000 │ │ │ │ + cmneq r7, #56623104 @ 0x3600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -386732,15 +386732,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #536870926 @ 0x2000000e │ │ │ │ + cmneq r7, #-2013265917 @ 0x88000003 │ │ │ │ @ instruction: 0x03acd7b0 │ │ │ │ orreq r2, r7, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -388270,15 +388270,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1919d8 <__cxa_atexit@plt+0x17b2c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r7, #733184 @ 0xb3000 │ │ │ │ + cmneq r7, #183296 @ 0x2cc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 191a4c <__cxa_atexit@plt+0x17b33c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -388415,15 +388415,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r7, #11927552 @ 0xb60000 │ │ │ │ + cmneq r7, #2981888 @ 0x2d8000 │ │ │ │ @ instruction: 0x03acbd3c │ │ │ │ @ instruction: 0x03acbd34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -388548,15 +388548,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x03acbb54 │ │ │ │ - cmneq r7, #182452224 @ 0xae00000 │ │ │ │ + cmneq r7, #45613056 @ 0x2b80000 │ │ │ │ @ instruction: 0x03acbb34 │ │ │ │ @ instruction: 0x03acbb2c │ │ │ │ orreq r0, r7, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -388983,15 +388983,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #472 @ 0x1d8 │ │ │ │ + cmneq r7, #118 @ 0x76 │ │ │ │ @ instruction: 0x03acb484 │ │ │ │ orreq r0, r7, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -392400,33 +392400,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ac87c8 │ │ │ │ orreq sp, r6, #132, 6 @ 0x10000002 │ │ │ │ - cmneq r7, #100, 20 @ 0x64000 │ │ │ │ + cmneq r7, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #148, 20 @ 0x94000 │ │ │ │ + cmneq r7, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #806912 @ 0xc5000 │ │ │ │ + cmneq r7, #201728 @ 0x31400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #1007616 @ 0xf6000 │ │ │ │ + cmneq r7, #251904 @ 0x3d800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -393565,15 +393565,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r7, #266240 @ 0x41000 │ │ │ │ + cmneq r7, #66560 @ 0x10400 │ │ │ │ @ instruction: 0x03ac6cb4 │ │ │ │ orreq ip, r6, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196cfc <__cxa_atexit@plt+0x1805ec> │ │ │ │ @@ -394636,15 +394636,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - msreq SPSR_sx, #167936 @ 0x29000 │ │ │ │ + msreq SPSR_sx, #41984 @ 0xa400 │ │ │ │ @ instruction: 0x03ac5bf8 │ │ │ │ orreq fp, r6, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -395807,15 +395807,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #5439488 @ 0x530000 │ │ │ │ + cmneq r6, #1359872 @ 0x14c000 │ │ │ │ @ instruction: 0x03ac498c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 198fdc <__cxa_atexit@plt+0x1828cc> │ │ │ │ ldr r8, [pc, #36] @ 198fe4 <__cxa_atexit@plt+0x1828d4> │ │ │ │ @@ -395825,15 +395825,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #458752 @ 0x70000 │ │ │ │ + cmneq r6, #114688 @ 0x1c000 │ │ │ │ @ instruction: 0x03ac4944 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199024 <__cxa_atexit@plt+0x182914> │ │ │ │ ldr r8, [pc, #36] @ 19902c <__cxa_atexit@plt+0x18291c> │ │ │ │ @@ -395843,15 +395843,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48758784 @ 0x2e80000 │ │ │ │ + cmneq r6, #12189696 @ 0xba0000 │ │ │ │ @ instruction: 0x03ac48fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -396049,15 +396049,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2030043136 @ 0x79000000 │ │ │ │ + cmneq r6, #507510784 @ 0x1e400000 │ │ │ │ @ instruction: 0x03ac45c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1993a4 <__cxa_atexit@plt+0x182c94> │ │ │ │ ldr r8, [pc, #36] @ 1993ac <__cxa_atexit@plt+0x182c9c> │ │ │ │ @@ -396067,15 +396067,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1056964608 @ 0x3f000000 │ │ │ │ + cmneq r6, #264241152 @ 0xfc00000 │ │ │ │ @ instruction: 0x03ac457c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1993ec <__cxa_atexit@plt+0x182cdc> │ │ │ │ ldr r8, [pc, #36] @ 1993f4 <__cxa_atexit@plt+0x182ce4> │ │ │ │ @@ -396085,15 +396085,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1946157053 @ 0x8c000003 │ │ │ │ + cmneq r6, #-486539264 @ 0xe3000000 │ │ │ │ @ instruction: 0x03ac4534 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199434 <__cxa_atexit@plt+0x182d24> │ │ │ │ ldr r8, [pc, #36] @ 19943c <__cxa_atexit@plt+0x182d2c> │ │ │ │ @@ -396103,15 +396103,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-872415230 @ 0xcc000002 │ │ │ │ + cmneq r6, #-1291845632 @ 0xb3000000 │ │ │ │ @ instruction: 0x03ac44ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19947c <__cxa_atexit@plt+0x182d6c> │ │ │ │ ldr r8, [pc, #36] @ 199484 <__cxa_atexit@plt+0x182d74> │ │ │ │ @@ -396121,15 +396121,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1006632961 @ 0x3c000001 │ │ │ │ + cmneq r6, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x03ac44a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1994c4 <__cxa_atexit@plt+0x182db4> │ │ │ │ ldr r8, [pc, #36] @ 1994cc <__cxa_atexit@plt+0x182dbc> │ │ │ │ @@ -396139,15 +396139,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1744830464 @ 0x68000000 │ │ │ │ + cmneq r6, #436207616 @ 0x1a000000 │ │ │ │ @ instruction: 0x03ac445c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -396561,22 +396561,22 @@ │ │ │ │ @ instruction: 0x03ac4698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 199b64 <__cxa_atexit@plt+0x183454> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r6, #19712 @ 0x4d00 │ │ │ │ + cmneq r6, #4928 @ 0x1340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 199b80 <__cxa_atexit@plt+0x183470> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r6, #12544 @ 0x3100 │ │ │ │ + cmneq r6, #3136 @ 0xc40 │ │ │ │ orreq r9, r6, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199c20 <__cxa_atexit@plt+0x183510> │ │ │ │ ldr lr, [pc, #132] @ 199c28 <__cxa_atexit@plt+0x183518> │ │ │ │ @@ -402282,15 +402282,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r6, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0x03abe4b8 │ │ │ │ orreq r4, r6, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -402362,15 +402362,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #671088643 @ 0x28000003 │ │ │ │ + cmneq r6, #-905969664 @ 0xca000000 │ │ │ │ @ instruction: 0x03abe378 │ │ │ │ orreq r4, r6, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -404287,27 +404287,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03abce40 │ │ │ │ orreq r2, r6, #104, 24 @ 0x6800 │ │ │ │ - cmneq r6, #608174080 @ 0x24400000 │ │ │ │ + cmneq r6, #152043520 @ 0x9100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #809500672 @ 0x30400000 │ │ │ │ + cmneq r6, #202375168 @ 0xc100000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1019215872 @ 0x3cc00000 │ │ │ │ + cmneq r6, #254803968 @ 0xf300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -404430,15 +404430,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r6, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0x03abc310 │ │ │ │ @ instruction: 0x03abc300 │ │ │ │ @ instruction: 0x03abc2f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ @@ -406853,15 +406853,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1a3c30 <__cxa_atexit@plt+0x18d520> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r0, r6, #52, 12 @ 0x3400000 │ │ │ │ - cmneq r6, #55, 30 @ 0xdc │ │ │ │ + cmneq r6, #55 @ 0x37 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -407352,15 +407352,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r6, #1179648 @ 0x120000 │ │ │ │ + cmneq r6, #294912 @ 0x48000 │ │ │ │ orreq r0, r6, #216, 2 @ 0x36 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -407512,15 +407512,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmneq r6, #692060160 @ 0x29400000 │ │ │ │ + cmneq r6, #173015040 @ 0xa500000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ orreq pc, r5, #96, 30 @ 0x180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -409941,15 +409941,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ @ instruction: 0x03ab6d90 │ │ │ │ @ instruction: 0x03ab6d28 │ │ │ │ orreq sp, r5, #0, 28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq r6, #160, 30 @ 0x280 │ │ │ │ + cmneq r6, #160 @ 0xa0 │ │ │ │ orreq sp, r5, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a6cac <__cxa_atexit@plt+0x19059c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -410173,15 +410173,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0x03ab6948 │ │ │ │ - cmneq r6, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r6, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orreq sp, r5, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -410234,15 +410234,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03ab68f8 │ │ │ │ @ instruction: 0x03ab6890 │ │ │ │ orreq sp, r5, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r6, #12, 22 @ 0x3000 │ │ │ │ + cmneq r6, #12, 24 @ 0xc00 │ │ │ │ orreq sp, r5, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -410348,15 +410348,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x03ab6734 │ │ │ │ @ instruction: 0x03ab66cc │ │ │ │ orreq sp, r5, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - cmneq r6, #72, 18 @ 0x120000 │ │ │ │ + cmneq r6, #72, 20 @ 0x48000 │ │ │ │ orreq sp, r5, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -410419,15 +410419,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x03ab6664 │ │ │ │ orreq sp, r5, #144, 12 @ 0x9000000 │ │ │ │ orreq sp, r5, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - cmneq r6, #116, 16 @ 0x740000 │ │ │ │ + cmneq r6, #116, 18 @ 0x1d0000 │ │ │ │ orreq sp, r5, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #140] @ 1a7494 <__cxa_atexit@plt+0x190d84> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -410464,15 +410464,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ab6570 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - cmneq r6, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r6, #132, 16 @ 0x840000 │ │ │ │ orreq sp, r5, #208, 10 @ 0x34000000 │ │ │ │ orreq sp, r5, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -410530,15 +410530,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ orreq sp, r5, #208, 8 @ 0xd0000000 │ │ │ │ orreq sp, r5, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - cmneq r6, #180, 12 @ 0xb400000 │ │ │ │ + cmneq r6, #180, 14 @ 0x2d00000 │ │ │ │ orreq sp, r5, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -410572,15 +410572,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - cmneq r6, #212, 10 @ 0x35000000 │ │ │ │ + cmneq r6, #212, 12 @ 0xd400000 │ │ │ │ orreq sp, r5, #28, 8 @ 0x1c000000 │ │ │ │ orreq sp, r5, #0, 8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -410899,15 +410899,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x03ab5e98 │ │ │ │ @ instruction: 0x03ab5e30 │ │ │ │ orreq ip, r5, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq r6, #162 @ 0xa2 │ │ │ │ + cmneq r6, #-2147483608 @ 0x80000028 │ │ │ │ orreq ip, r5, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a7ba4 <__cxa_atexit@plt+0x191494> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -411076,15 +411076,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0x03ab5b34 │ │ │ │ - msreq SPSR_sc, #13184 @ 0x3380 │ │ │ │ + msreq SPSR_sc, #3296 @ 0xce0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -411134,15 +411134,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x03ab5af4 │ │ │ │ @ instruction: 0x03ab5a8c │ │ │ │ orreq ip, r5, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - msreq SPSR_sc, #64000 @ 0xfa00 │ │ │ │ + msreq SPSR_sc, #16000 @ 0x3e80 │ │ │ │ orreq ip, r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -411227,15 +411227,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0x03ab5990 │ │ │ │ @ instruction: 0x03ab5928 │ │ │ │ orreq ip, r5, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - msreq SPSR_sc, #149504 @ 0x24800 │ │ │ │ + msreq SPSR_sc, #37376 @ 0x9200 │ │ │ │ orreq ip, r5, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -411283,15 +411283,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0x03ab5898 │ │ │ │ @ instruction: 0x03ab5830 │ │ │ │ orreq ip, r5, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - msreq SPSR_sc, #679936 @ 0xa6000 │ │ │ │ + msreq SPSR_sc, #169984 @ 0x29800 │ │ │ │ orreq ip, r5, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -411343,15 +411343,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x03ab57cc │ │ │ │ orreq ip, r5, #152, 16 @ 0x980000 │ │ │ │ orreq ip, r5, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - msreq SPSR_sc, #3768320 @ 0x398000 │ │ │ │ + msreq SPSR_sc, #942080 @ 0xe6000 │ │ │ │ orreq ip, r5, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 1a82e8 <__cxa_atexit@plt+0x191bd8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r1, r6, #1 │ │ │ │ @@ -411380,15 +411380,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ab5700 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ - msreq SPSR_sc, #425984 @ 0x68000 │ │ │ │ + msreq SPSR_sc, #106496 @ 0x1a000 │ │ │ │ orreq ip, r5, #248, 14 @ 0x3e00000 │ │ │ │ orreq ip, r5, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -411434,15 +411434,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orreq ip, r5, #44, 14 @ 0xb00000 │ │ │ │ orreq ip, r5, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ - msreq SPSR_sc, #7208960 @ 0x6e0000 │ │ │ │ + msreq SPSR_sc, #1802240 @ 0x1b8000 │ │ │ │ orreq ip, r5, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -411466,15 +411466,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - msreq SPSR_sc, #49807360 @ 0x2f80000 │ │ │ │ + msreq SPSR_sc, #12451840 @ 0xbe0000 │ │ │ │ orreq ip, r5, #160, 12 @ 0xa000000 │ │ │ │ orreq ip, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -415046,15 +415046,15 @@ │ │ │ │ orreq r9, r5, #48 @ 0x30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1abc3c <__cxa_atexit@plt+0x19552c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b e0f790 <__cxa_atexit@plt+0xdf9080> │ │ │ │ + b e0f868 <__cxa_atexit@plt+0xdf9158> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ orreq r8, r5, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -415263,15 +415263,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub sl, r6, #11 │ │ │ │ add r9, fp, #2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b e11324 <__cxa_atexit@plt+0xdfac14> │ │ │ │ + b e113fc <__cxa_atexit@plt+0xdfacec> │ │ │ │ ldr r3, [pc, #36] @ 1abfcc <__cxa_atexit@plt+0x1958bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @@ -415314,15 +415314,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str fp, [r3, #32] │ │ │ │ sub sl, r6, #11 │ │ │ │ add r9, r9, #2 │ │ │ │ mov fp, ip │ │ │ │ - b e11324 <__cxa_atexit@plt+0xdfac14> │ │ │ │ + b e113fc <__cxa_atexit@plt+0xdfacec> │ │ │ │ ldr r3, [pc, #36] @ 1ac098 <__cxa_atexit@plt+0x195988> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -415778,27 +415778,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ab1abc │ │ │ │ orreq r8, r5, #112, 10 @ 0x1c000000 │ │ │ │ - cmneq r5, #172, 8 @ 0xac000000 │ │ │ │ + cmneq r5, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-788529152 @ 0xd1000000 │ │ │ │ + cmneq r5, #876609536 @ 0x34400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-184549376 @ 0xf5000000 │ │ │ │ + cmneq r5, #1027604480 @ 0x3d400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r8, r5, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -416140,15 +416140,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ @ instruction: 0x03ab0cb4 │ │ │ │ @ instruction: 0x03ab0c4c │ │ │ │ orreq r8, r5, #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq r5, #151 @ 0x97 │ │ │ │ + cmneq r5, #-1073741787 @ 0xc0000025 │ │ │ │ orreq r7, r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1acd88 <__cxa_atexit@plt+0x196678> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -416372,15 +416372,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0x03ab086c │ │ │ │ - cmneq r5, #58112 @ 0xe300 │ │ │ │ + cmneq r5, #14528 @ 0x38c0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ orreq r7, r5, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -416433,15 +416433,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03ab081c │ │ │ │ @ instruction: 0x03ab07b4 │ │ │ │ orreq r7, r5, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r5, #768 @ 0x300 │ │ │ │ + cmneq r5, #3, 26 @ 0xc0 │ │ │ │ orreq r7, r5, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -416547,15 +416547,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x03ab0658 │ │ │ │ @ instruction: 0x03ab05f0 │ │ │ │ orreq r7, r5, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - cmneq r5, #258048 @ 0x3f000 │ │ │ │ + cmneq r5, #64512 @ 0xfc00 │ │ │ │ orreq r7, r5, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -416618,15 +416618,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x03ab0588 │ │ │ │ orreq r7, r5, #176, 16 @ 0xb00000 │ │ │ │ orreq r7, r5, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - cmneq r5, #1753088 @ 0x1ac000 │ │ │ │ + cmneq r5, #438272 @ 0x6b000 │ │ │ │ orreq r7, r5, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #140] @ 1ad570 <__cxa_atexit@plt+0x196e60> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -416663,15 +416663,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03ab0494 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - cmneq r5, #8060928 @ 0x7b0000 │ │ │ │ + cmneq r5, #2015232 @ 0x1ec000 │ │ │ │ orreq r7, r5, #240, 14 @ 0x3c00000 │ │ │ │ orreq r7, r5, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -416729,15 +416729,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ orreq r7, r5, #240, 12 @ 0xf000000 │ │ │ │ orreq r7, r5, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - cmneq r5, #44826624 @ 0x2ac0000 │ │ │ │ + cmneq r5, #11206656 @ 0xab0000 │ │ │ │ orreq r7, r5, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -416771,15 +416771,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - cmneq r5, #212860928 @ 0xcb00000 │ │ │ │ + cmneq r5, #53215232 @ 0x32c0000 │ │ │ │ orreq r7, r5, #60, 12 @ 0x3c00000 │ │ │ │ orreq r7, r5, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -418670,15 +418670,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r5, #6750208 @ 0x670000 │ │ │ │ + cmneq r5, #1687552 @ 0x19c000 │ │ │ │ orreq r5, r5, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -418820,15 +418820,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmneq r5, #22020096 @ 0x1500000 │ │ │ │ + cmneq r5, #5505024 @ 0x540000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4069f8 <__cxa_atexit@plt+0x3f02e8> │ │ │ │ @@ -420113,15 +420113,15 @@ │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ sub sl, r6, #11 │ │ │ │ ldr r7, [pc, #64] @ 1b0b98 <__cxa_atexit@plt+0x19a488> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b e11324 <__cxa_atexit@plt+0xdfac14> │ │ │ │ + b e113fc <__cxa_atexit@plt+0xdfacec> │ │ │ │ ldr r3, [pc, #44] @ 1b0b9c <__cxa_atexit@plt+0x19a48c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r7, ip │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ @@ -420171,15 +420171,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 1b0c80 <__cxa_atexit@plt+0x19a570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ sub sl, r6, #11 │ │ │ │ add r9, r9, #2 │ │ │ │ mov fp, ip │ │ │ │ - b e11324 <__cxa_atexit@plt+0xdfac14> │ │ │ │ + b e113fc <__cxa_atexit@plt+0xdfacec> │ │ │ │ ldr r3, [pc, #44] @ 1b0c84 <__cxa_atexit@plt+0x19a574> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, ip │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ @@ -420283,15 +420283,15 @@ │ │ │ │ orreq r4, r5, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0e10 <__cxa_atexit@plt+0x19a700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b e0f790 <__cxa_atexit@plt+0xdf9080> │ │ │ │ + b e0f868 <__cxa_atexit@plt+0xdf9158> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ orreq r4, r5, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -420531,21 +420531,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03aad09c │ │ │ │ orreq r4, r5, #140, 4 @ 0xc0000008 │ │ │ │ - cmneq r5, #177152 @ 0x2b400 │ │ │ │ + cmneq r5, #44288 @ 0xad00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #214016 @ 0x34400 │ │ │ │ + cmneq r5, #53504 @ 0xd100 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -422824,15 +422824,15 @@ │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1b35c0 <__cxa_atexit@plt+0x19ceb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmneq r5, #1654784 @ 0x194000 │ │ │ │ + cmneq r5, #413696 @ 0x65000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b35fc <__cxa_atexit@plt+0x19ceec> │ │ │ │ @@ -422940,15 +422940,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r5, #2818048 @ 0x2b0000 │ │ │ │ + cmneq r5, #704512 @ 0xac000 │ │ │ │ orreq r2, r5, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -423543,42 +423543,42 @@ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 1b4100 <__cxa_atexit@plt+0x19d9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145b1fc <__cxa_atexit@plt+0x1444aec> │ │ │ │ + b 145b2d4 <__cxa_atexit@plt+0x1444bc4> │ │ │ │ @ instruction: 0x03aaa168 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 1b4124 <__cxa_atexit@plt+0x19da14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145b1fc <__cxa_atexit@plt+0x1444aec> │ │ │ │ + b 145b2d4 <__cxa_atexit@plt+0x1444bc4> │ │ │ │ @ instruction: 0x03aaa144 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 1b4148 <__cxa_atexit@plt+0x19da38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145b1fc <__cxa_atexit@plt+0x1444aec> │ │ │ │ + b 145b2d4 <__cxa_atexit@plt+0x1444bc4> │ │ │ │ @ instruction: 0x03aaa120 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 1b416c <__cxa_atexit@plt+0x19da5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145b1fc <__cxa_atexit@plt+0x1444aec> │ │ │ │ + b 145b2d4 <__cxa_atexit@plt+0x1444bc4> │ │ │ │ @ instruction: 0x03aaa0fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b41a0 <__cxa_atexit@plt+0x19da90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -423682,15 +423682,15 @@ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 1b432c <__cxa_atexit@plt+0x19dc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145b1fc <__cxa_atexit@plt+0x1444aec> │ │ │ │ + b 145b2d4 <__cxa_atexit@plt+0x1444bc4> │ │ │ │ @ instruction: 0x03aa9f3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4360 <__cxa_atexit@plt+0x19dc50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -423798,15 +423798,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b44fc <__cxa_atexit@plt+0x19ddec> │ │ │ │ ldr r3, [pc, #20] @ 1b4504 <__cxa_atexit@plt+0x19ddf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 14637a0 <__cxa_atexit@plt+0x144d090> │ │ │ │ + b 1463878 <__cxa_atexit@plt+0x144d168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orreq r1, r5, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1b4538 <__cxa_atexit@plt+0x19de28> │ │ │ │ @@ -425125,15 +425125,15 @@ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r0, r5, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 14727f4 <__cxa_atexit@plt+0x145c0e4> │ │ │ │ + b 14728cc <__cxa_atexit@plt+0x145c1bc> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b5a1c <__cxa_atexit@plt+0x19f30c> │ │ │ │ ldr lr, [pc, #80] @ 1b5a28 <__cxa_atexit@plt+0x19f318> │ │ │ │ @@ -425750,15 +425750,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03aa767c │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmneq r5, #17152 @ 0x4300 │ │ │ │ + cmneq r5, #4288 @ 0x10c0 │ │ │ │ orreq pc, r4, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -425864,15 +425864,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03aa74c0 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - cmneq r5, #552960 @ 0x87000 │ │ │ │ + cmneq r5, #138240 @ 0x21c00 │ │ │ │ orreq pc, r4, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r6, [r3, #-4] │ │ │ │ @@ -425955,15 +425955,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03aa7354 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - cmneq r5, #442368 @ 0x6c000 │ │ │ │ + cmneq r5, #110592 @ 0x1b000 │ │ │ │ orreq pc, r4, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r6, [r3, #-4] │ │ │ │ @@ -428999,39 +428999,39 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03aa4c94 │ │ │ │ orreq ip, r4, #4, 22 @ 0x1000 │ │ │ │ - cmneq r4, #950272 @ 0xe8000 │ │ │ │ + cmneq r4, #237568 @ 0x3a000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1753088 @ 0x1ac000 │ │ │ │ + cmneq r4, #438272 @ 0x6b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2605056 @ 0x27c000 │ │ │ │ + cmneq r4, #651264 @ 0x9f000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3424256 @ 0x344000 │ │ │ │ + cmneq r4, #856064 @ 0xd1000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #8192 @ 0x2000 │ │ │ │ + cmneq r4, #2048 @ 0x800 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -430217,15 +430217,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4063232 @ 0x3e0000 │ │ │ │ + cmneq r4, #1015808 @ 0xf8000 │ │ │ │ orreq fp, r4, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0x03aa303c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #32] @ 1ba984 <__cxa_atexit@plt+0x1a4274> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -430275,15 +430275,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r4, #6029312 @ 0x5c0000 │ │ │ │ + cmneq r4, #1507328 @ 0x170000 │ │ │ │ @ instruction: 0x03aa2f1c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -430686,15 +430686,15 @@ │ │ │ │ @ instruction: 0x03aa322c │ │ │ │ @ instruction: 0x03aa321c │ │ │ │ orreq fp, r4, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1039b60 <__cxa_atexit@plt+0x1023450> │ │ │ │ + b 1039c38 <__cxa_atexit@plt+0x1023528> │ │ │ │ orreq fp, r4, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ @@ -432405,15 +432405,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 1bcb88 <__cxa_atexit@plt+0x1a6478> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 1bcb8c <__cxa_atexit@plt+0x1a647c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x03aa0eec │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ orreq r9, r4, #0, 20 │ │ │ │ @ instruction: 0x03aa0e0c │ │ │ │ orreq r9, r4, #184, 22 @ 0x2e000 │ │ │ │ @@ -432436,15 +432436,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 1bcbf8 <__cxa_atexit@plt+0x1a64e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1bcbfc <__cxa_atexit@plt+0x1a64ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 10392cc <__cxa_atexit@plt+0x1022bbc> │ │ │ │ + b 10393a4 <__cxa_atexit@plt+0x1022c94> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ orreq r9, r4, #132, 18 @ 0x210000 │ │ │ │ @ instruction: 0x03aa0d90 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x03aa0e68 │ │ │ │ orreq r9, r4, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -433462,15 +433462,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03aa069c │ │ │ │ orreq r8, r4, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r4, #89128960 @ 0x5500000 │ │ │ │ + cmneq r4, #22282240 @ 0x1540000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -433607,15 +433607,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 1bde50 <__cxa_atexit@plt+0x1a7740> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1bde54 <__cxa_atexit@plt+0x1a7744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ed62d4 <__cxa_atexit@plt+0xebfbc4> │ │ │ │ + b ed63ac <__cxa_atexit@plt+0xebfc9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r4, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x03a9fb30 │ │ │ │ orreq r8, r4, #176, 20 @ 0xb0000 │ │ │ │ @@ -433635,15 +433635,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1bdec8 <__cxa_atexit@plt+0x1a77b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edf330 <__cxa_atexit@plt+0xec8c20> │ │ │ │ + b edf408 <__cxa_atexit@plt+0xec8cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r8, r4, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0x03a9fac4 │ │ │ │ @@ -433657,15 +433657,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1bdf08 <__cxa_atexit@plt+0x1a77f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b ee06dc <__cxa_atexit@plt+0xec9fcc> │ │ │ │ + b ee07b4 <__cxa_atexit@plt+0xeca0a4> │ │ │ │ orreq r8, r4, #236, 18 @ 0x3b0000 │ │ │ │ orreq r8, r4, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bdf6c <__cxa_atexit@plt+0x1a785c> │ │ │ │ @@ -433680,15 +433680,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1bdf7c <__cxa_atexit@plt+0x1a786c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edbf84 <__cxa_atexit@plt+0xec5874> │ │ │ │ + b edc05c <__cxa_atexit@plt+0xec594c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r8, r4, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0x03a9fa10 │ │ │ │ @@ -433702,15 +433702,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1bdfbc <__cxa_atexit@plt+0x1a78ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b edcab8 <__cxa_atexit@plt+0xec63a8> │ │ │ │ + b edcb90 <__cxa_atexit@plt+0xec6480> │ │ │ │ orreq r8, r4, #136, 18 @ 0x220000 │ │ │ │ orreq r8, r4, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be000 <__cxa_atexit@plt+0x1a78f0> │ │ │ │ @@ -433723,40 +433723,40 @@ │ │ │ │ ldr r3, [pc, #24] @ 1be010 <__cxa_atexit@plt+0x1a7900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r4, #168, 10 @ 0x2a000000 │ │ │ │ @ instruction: 0x03a9f918 │ │ │ │ orreq r8, r4, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1be038 <__cxa_atexit@plt+0x1a7928> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b eda19c <__cxa_atexit@plt+0xec3a8c> │ │ │ │ + b eda274 <__cxa_atexit@plt+0xec3b64> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orreq r8, r4, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1be068 <__cxa_atexit@plt+0x1a7958> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b edacd0 <__cxa_atexit@plt+0xec45c0> │ │ │ │ + b edada8 <__cxa_atexit@plt+0xec4698> │ │ │ │ orreq r8, r4, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be16c <__cxa_atexit@plt+0x1a7a5c> │ │ │ │ @@ -433947,15 +433947,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 1be3a0 <__cxa_atexit@plt+0x1a7c90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1be3a4 <__cxa_atexit@plt+0x1a7c94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ed62d4 <__cxa_atexit@plt+0xebfbc4> │ │ │ │ + b ed63ac <__cxa_atexit@plt+0xebfc9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r4, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0x03a9f5e0 │ │ │ │ orreq r8, r4, #140, 14 @ 0x2300000 │ │ │ │ @@ -433975,15 +433975,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1be418 <__cxa_atexit@plt+0x1a7d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edf330 <__cxa_atexit@plt+0xec8c20> │ │ │ │ + b edf408 <__cxa_atexit@plt+0xec8cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r8, r4, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0x03a9f574 │ │ │ │ @@ -433997,15 +433997,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1be458 <__cxa_atexit@plt+0x1a7d48> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b ee06dc <__cxa_atexit@plt+0xec9fcc> │ │ │ │ + b ee07b4 <__cxa_atexit@plt+0xeca0a4> │ │ │ │ orreq r8, r4, #200, 12 @ 0xc800000 │ │ │ │ orreq r8, r4, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1be4bc <__cxa_atexit@plt+0x1a7dac> │ │ │ │ @@ -434020,15 +434020,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1be4cc <__cxa_atexit@plt+0x1a7dbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edbf84 <__cxa_atexit@plt+0xec5874> │ │ │ │ + b edc05c <__cxa_atexit@plt+0xec594c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r8, r4, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0x03a9f4c0 │ │ │ │ @@ -434042,15 +434042,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1be50c <__cxa_atexit@plt+0x1a7dfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b edcab8 <__cxa_atexit@plt+0xec63a8> │ │ │ │ + b edcb90 <__cxa_atexit@plt+0xec6480> │ │ │ │ orreq r8, r4, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be568 <__cxa_atexit@plt+0x1a7e58> │ │ │ │ mov r0, r4 │ │ │ │ @@ -434069,15 +434069,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r4, #2080 @ 0x820 │ │ │ │ + cmneq r4, #520 @ 0x208 │ │ │ │ @ instruction: 0x03a9f40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -434149,15 +434149,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r4, #3648 @ 0xe40 │ │ │ │ + cmneq r4, #912 @ 0x390 │ │ │ │ @ instruction: 0x03a9f2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -434223,40 +434223,40 @@ │ │ │ │ ldr r3, [pc, #24] @ 1be7e0 <__cxa_atexit@plt+0x1a80d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #246784 @ 0x3c400 │ │ │ │ + cmneq r4, #61696 @ 0xf100 │ │ │ │ @ instruction: 0x03a9f148 │ │ │ │ orreq r8, r4, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1be808 <__cxa_atexit@plt+0x1a80f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b eda19c <__cxa_atexit@plt+0xec3a8c> │ │ │ │ + b eda274 <__cxa_atexit@plt+0xec3b64> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orreq r8, r4, #108, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1be838 <__cxa_atexit@plt+0x1a8128> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b edacd0 <__cxa_atexit@plt+0xec45c0> │ │ │ │ + b edada8 <__cxa_atexit@plt+0xec4698> │ │ │ │ orreq r8, r4, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be934 <__cxa_atexit@plt+0x1a8224> │ │ │ │ @@ -434446,15 +434446,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b e3e228 <__cxa_atexit@plt+0xe27b18> │ │ │ │ + b e3e300 <__cxa_atexit@plt+0xe27bf0> │ │ │ │ ldr r7, [pc, #24] @ 1beb7c <__cxa_atexit@plt+0x1a846c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -434483,15 +434483,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x03a9efc8 │ │ │ │ orreq r8, r4, #48 @ 0x30 │ │ │ │ @@ -434511,15 +434511,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03a9ef50 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -434572,15 +434572,15 @@ │ │ │ │ @ instruction: 0x03a9ec54 │ │ │ │ orreq r8, r4, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 1bed54 <__cxa_atexit@plt+0x1a8644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b e65c78 <__cxa_atexit@plt+0xe4f568> │ │ │ │ + b e65d50 <__cxa_atexit@plt+0xe4f640> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ orreq r7, r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1bedd4 <__cxa_atexit@plt+0x1a86c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -434591,15 +434591,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 1bedd8 <__cxa_atexit@plt+0x1a86c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 1beddc <__cxa_atexit@plt+0x1a86cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e4a350 <__cxa_atexit@plt+0xe33c40> │ │ │ │ + b e4a428 <__cxa_atexit@plt+0xe33d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 1bede0 <__cxa_atexit@plt+0x1a86d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 1bede4 <__cxa_atexit@plt+0x1a86d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -434624,15 +434624,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 1bee5c <__cxa_atexit@plt+0x1a874c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 1bee60 <__cxa_atexit@plt+0x1a8750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e4a350 <__cxa_atexit@plt+0xe33c40> │ │ │ │ + b e4a428 <__cxa_atexit@plt+0xe33d18> │ │ │ │ ldr r3, [pc, #36] @ 1bee50 <__cxa_atexit@plt+0x1a8740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #28] @ 1bee54 <__cxa_atexit@plt+0x1a8744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1bee58 <__cxa_atexit@plt+0x1a8748> │ │ │ │ @@ -434898,40 +434898,40 @@ │ │ │ │ ldr r3, [pc, #24] @ 1bf26c <__cxa_atexit@plt+0x1a8b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #1073741849 @ 0x40000019 │ │ │ │ + cmneq r4, #1342177286 @ 0x50000006 │ │ │ │ @ instruction: 0x03a9e6bc │ │ │ │ orreq r7, r4, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bf294 <__cxa_atexit@plt+0x1a8b84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b eda19c <__cxa_atexit@plt+0xec3a8c> │ │ │ │ + b eda274 <__cxa_atexit@plt+0xec3b64> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orreq r7, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bf2c4 <__cxa_atexit@plt+0x1a8bb4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b edacd0 <__cxa_atexit@plt+0xec45c0> │ │ │ │ + b edada8 <__cxa_atexit@plt+0xec4698> │ │ │ │ orreq r7, r4, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf3c8 <__cxa_atexit@plt+0x1a8cb8> │ │ │ │ ldr r2, [pc, #244] @ 1bf3e4 <__cxa_atexit@plt+0x1a8cd4> │ │ │ │ @@ -435084,15 +435084,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b e3e228 <__cxa_atexit@plt+0xe27b18> │ │ │ │ + b e3e300 <__cxa_atexit@plt+0xe27bf0> │ │ │ │ mov r6, r3 │ │ │ │ b 1bf564 <__cxa_atexit@plt+0x1a8e54> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1bf574 <__cxa_atexit@plt+0x1a8e64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -435123,15 +435123,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x03a9e5c8 │ │ │ │ orreq r7, r4, #48, 12 @ 0x3000000 │ │ │ │ @@ -435151,15 +435151,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03a9e550 │ │ │ │ orreq r7, r4, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -435176,40 +435176,40 @@ │ │ │ │ ldr r3, [pc, #24] @ 1bf6c4 <__cxa_atexit@plt+0x1a8fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r4, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0x03a9e264 │ │ │ │ orreq r7, r4, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bf6ec <__cxa_atexit@plt+0x1a8fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b eda19c <__cxa_atexit@plt+0xec3a8c> │ │ │ │ + b eda274 <__cxa_atexit@plt+0xec3b64> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orreq r7, r4, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bf71c <__cxa_atexit@plt+0x1a900c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b edacd0 <__cxa_atexit@plt+0xec45c0> │ │ │ │ + b edada8 <__cxa_atexit@plt+0xec4698> │ │ │ │ orreq r7, r4, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf820 <__cxa_atexit@plt+0x1a9110> │ │ │ │ ldr r2, [pc, #244] @ 1bf83c <__cxa_atexit@plt+0x1a912c> │ │ │ │ @@ -435362,15 +435362,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b e3e228 <__cxa_atexit@plt+0xe27b18> │ │ │ │ + b e3e300 <__cxa_atexit@plt+0xe27bf0> │ │ │ │ mov r6, r3 │ │ │ │ b 1bf9bc <__cxa_atexit@plt+0x1a92ac> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1bf9cc <__cxa_atexit@plt+0x1a92bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -435401,15 +435401,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x03a9e170 │ │ │ │ orreq r7, r4, #216, 2 @ 0x36 │ │ │ │ @@ -435429,15 +435429,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e3a158 <__cxa_atexit@plt+0xe23a48> │ │ │ │ + b e3a230 <__cxa_atexit@plt+0xe23b20> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0x03a9e0f8 │ │ │ │ orreq r7, r4, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -435685,15 +435685,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfeb8 <__cxa_atexit@plt+0x1a97a8> │ │ │ │ ldr r3, [pc, #28] @ 1bfec8 <__cxa_atexit@plt+0x1a97b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r7, [pc, #12] @ 1bfecc <__cxa_atexit@plt+0x1a97bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r7, r4, #128, 6 │ │ │ │ orreq r7, r4, #84, 6 @ 0x50000001 │ │ │ │ @@ -435740,30 +435740,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #9] │ │ │ │ str r2, [r3] │ │ │ │ tst r8, #3 │ │ │ │ beq 1c0018 <__cxa_atexit@plt+0x1a9908> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b ee11fc <__cxa_atexit@plt+0xecaaec> │ │ │ │ + b ee12d4 <__cxa_atexit@plt+0xecabc4> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1bffe8 <__cxa_atexit@plt+0x1a98d8> │ │ │ │ ldr r2, [pc, #144] @ 1c0038 <__cxa_atexit@plt+0x1a9928> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r3] │ │ │ │ tst r8, #3 │ │ │ │ beq 1c0018 <__cxa_atexit@plt+0x1a9908> │ │ │ │ ldr r7, [pc, #124] @ 1c003c <__cxa_atexit@plt+0x1a992c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r7, [pc, #116] @ 1c004c <__cxa_atexit@plt+0x1a993c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #108] @ 1c0050 <__cxa_atexit@plt+0x1a9940> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #108] @ 1c005c <__cxa_atexit@plt+0x1a994c> │ │ │ │ @@ -435810,15 +435810,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1c00c0 <__cxa_atexit@plt+0x1a99b0> │ │ │ │ ldr r3, [pc, #48] @ 1c00cc <__cxa_atexit@plt+0x1a99bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r7, [pc, #28] @ 1c00d0 <__cxa_atexit@plt+0x1a99c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -435829,30 +435829,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c00f8 <__cxa_atexit@plt+0x1a99e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b ee11fc <__cxa_atexit@plt+0xecaaec> │ │ │ │ + b ee12d4 <__cxa_atexit@plt+0xecabc4> │ │ │ │ orreq r7, r4, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c0134 <__cxa_atexit@plt+0x1a9a24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ orreq r7, r4, #52, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -438304,15 +438304,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r1, #1 │ │ │ │ str sl, [r9, #8] │ │ │ │ str r5, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3e228 <__cxa_atexit@plt+0xe27b18> │ │ │ │ + b e3e300 <__cxa_atexit@plt+0xe27bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 1c27c4 <__cxa_atexit@plt+0x1ac0b4> │ │ │ │ mov r7, #16 │ │ │ │ @@ -440745,15 +440745,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4dc8 <__cxa_atexit@plt+0x1ae6b8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #56] @ 1c4df4 <__cxa_atexit@plt+0x1ae6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ ldr r3, [pc, #28] @ 1c4df0 <__cxa_atexit@plt+0x1ae6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -440935,30 +440935,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b ee0d24 <__cxa_atexit@plt+0xeca614> │ │ │ │ + b ee0dfc <__cxa_atexit@plt+0xeca6ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c511c <__cxa_atexit@plt+0x1aea0c> │ │ │ │ ldr r2, [pc, #92] @ 1c5134 <__cxa_atexit@plt+0x1aea24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #88] @ 1c5138 <__cxa_atexit@plt+0x1aea28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b ee0d24 <__cxa_atexit@plt+0xeca614> │ │ │ │ + b ee0dfc <__cxa_atexit@plt+0xeca6ec> │ │ │ │ ldr r7, [pc, #40] @ 1c512c <__cxa_atexit@plt+0x1aea1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #32] @ 1c5130 <__cxa_atexit@plt+0x1aea20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -443050,15 +443050,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c7230 <__cxa_atexit@plt+0x1b0b20> │ │ │ │ ldr r3, [pc, #152] @ 1c7254 <__cxa_atexit@plt+0x1b0b44> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r2, [pc, #108] @ 1c7240 <__cxa_atexit@plt+0x1b0b30> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c7218 <__cxa_atexit@plt+0x1b0b08> │ │ │ │ @@ -443101,15 +443101,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c7298 <__cxa_atexit@plt+0x1b0b88> │ │ │ │ ldr r3, [pc, #36] @ 1c72ac <__cxa_atexit@plt+0x1b0b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r7, [pc, #16] @ 1c72b0 <__cxa_atexit@plt+0x1b0ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffff8c50 │ │ │ │ orreq pc, r3, #160, 30 @ 0x280 │ │ │ │ @@ -443394,15 +443394,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r1, #1 │ │ │ │ str sl, [r9, #8] │ │ │ │ str r5, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3e228 <__cxa_atexit@plt+0xe27b18> │ │ │ │ + b e3e300 <__cxa_atexit@plt+0xe27bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 1c774c <__cxa_atexit@plt+0x1b103c> │ │ │ │ mov r7, #16 │ │ │ │ @@ -445835,15 +445835,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c9d50 <__cxa_atexit@plt+0x1b3640> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #56] @ 1c9d7c <__cxa_atexit@plt+0x1b366c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ ldr r3, [pc, #28] @ 1c9d78 <__cxa_atexit@plt+0x1b3668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -446025,30 +446025,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b ee0d24 <__cxa_atexit@plt+0xeca614> │ │ │ │ + b ee0dfc <__cxa_atexit@plt+0xeca6ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ca0a4 <__cxa_atexit@plt+0x1b3994> │ │ │ │ ldr r2, [pc, #92] @ 1ca0bc <__cxa_atexit@plt+0x1b39ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #88] @ 1ca0c0 <__cxa_atexit@plt+0x1b39b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b ee0d24 <__cxa_atexit@plt+0xeca614> │ │ │ │ + b ee0dfc <__cxa_atexit@plt+0xeca6ec> │ │ │ │ ldr r7, [pc, #40] @ 1ca0b4 <__cxa_atexit@plt+0x1b39a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #32] @ 1ca0b8 <__cxa_atexit@plt+0x1b39a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -448140,15 +448140,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cc1b8 <__cxa_atexit@plt+0x1b5aa8> │ │ │ │ ldr r3, [pc, #152] @ 1cc1dc <__cxa_atexit@plt+0x1b5acc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r2, [pc, #108] @ 1cc1c8 <__cxa_atexit@plt+0x1b5ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 1cc1a0 <__cxa_atexit@plt+0x1b5a90> │ │ │ │ @@ -448191,15 +448191,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cc220 <__cxa_atexit@plt+0x1b5b10> │ │ │ │ ldr r3, [pc, #36] @ 1cc234 <__cxa_atexit@plt+0x1b5b24> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r7, [pc, #16] @ 1cc238 <__cxa_atexit@plt+0x1b5b28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffff3cc8 │ │ │ │ orreq fp, r3, #24 │ │ │ │ @@ -448472,27 +448472,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a91c84 │ │ │ │ orreq fp, r3, #120 @ 0x78 │ │ │ │ - cmneq r3, #1776 @ 0x6f0 │ │ │ │ + cmneq r3, #444 @ 0x1bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2656 @ 0xa60 │ │ │ │ + cmneq r3, #664 @ 0x298 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3536 @ 0xdd0 │ │ │ │ + cmneq r3, #884 @ 0x374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq fp, r3, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -448511,15 +448511,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1cc738 <__cxa_atexit@plt+0x1b6028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b eda19c <__cxa_atexit@plt+0xec3a8c> │ │ │ │ + b eda274 <__cxa_atexit@plt+0xec3b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq sl, r3, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0x03a91254 │ │ │ │ @@ -448533,15 +448533,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1cc778 <__cxa_atexit@plt+0x1b6068> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b edacd0 <__cxa_atexit@plt+0xec45c0> │ │ │ │ + b edada8 <__cxa_atexit@plt+0xec4698> │ │ │ │ orreq sl, r3, #124, 30 @ 0x1f0 │ │ │ │ orreq sl, r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1cc7d0 <__cxa_atexit@plt+0x1b60c0> │ │ │ │ @@ -448553,15 +448553,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 1cc7d8 <__cxa_atexit@plt+0x1b60c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1cc7dc <__cxa_atexit@plt+0x1b60cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ed62d4 <__cxa_atexit@plt+0xebfbc4> │ │ │ │ + b ed63ac <__cxa_atexit@plt+0xebfc9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, r3, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0x03a911a8 │ │ │ │ orreq sl, r3, #140, 30 @ 0x230 │ │ │ │ @@ -448581,15 +448581,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1cc850 <__cxa_atexit@plt+0x1b6140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edf330 <__cxa_atexit@plt+0xec8c20> │ │ │ │ + b edf408 <__cxa_atexit@plt+0xec8cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq sl, r3, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x03a9113c │ │ │ │ @@ -448603,15 +448603,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1cc890 <__cxa_atexit@plt+0x1b6180> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b ee06dc <__cxa_atexit@plt+0xec9fcc> │ │ │ │ + b ee07b4 <__cxa_atexit@plt+0xeca0a4> │ │ │ │ orreq sl, r3, #100, 28 @ 0x640 │ │ │ │ orreq sl, r3, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1cc8f4 <__cxa_atexit@plt+0x1b61e4> │ │ │ │ @@ -448626,15 +448626,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1cc904 <__cxa_atexit@plt+0x1b61f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b edbf84 <__cxa_atexit@plt+0xec5874> │ │ │ │ + b edc05c <__cxa_atexit@plt+0xec594c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq sl, r3, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0x03a91088 │ │ │ │ @@ -448648,15 +448648,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1cc944 <__cxa_atexit@plt+0x1b6234> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b edcab8 <__cxa_atexit@plt+0xec63a8> │ │ │ │ + b edcb90 <__cxa_atexit@plt+0xec6480> │ │ │ │ orreq sl, r3, #120, 28 @ 0x780 │ │ │ │ orreq sl, r3, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1cc9a0 <__cxa_atexit@plt+0x1b6290> │ │ │ │ @@ -448695,15 +448695,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1cca14 <__cxa_atexit@plt+0x1b6304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b ee265c <__cxa_atexit@plt+0xecbf4c> │ │ │ │ + b ee2734 <__cxa_atexit@plt+0xecc024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, r3, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0x03a90f74 │ │ │ │ orreq sl, r3, #184, 28 @ 0xb80 │ │ │ │ @@ -448721,15 +448721,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1cca7c <__cxa_atexit@plt+0x1b636c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ecfe24 <__cxa_atexit@plt+0xeb9714> │ │ │ │ + b ecfefc <__cxa_atexit@plt+0xeb97ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, r3, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0x03a90f0c │ │ │ │ orreq sl, r3, #108, 28 @ 0x6c0 │ │ │ │ @@ -448751,15 +448751,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1ccb14 <__cxa_atexit@plt+0x1b6404> │ │ │ │ ldr r3, [pc, #100] @ 1ccb38 <__cxa_atexit@plt+0x1b6428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r7, #255 @ 0xff │ │ │ │ ble 1ccb00 <__cxa_atexit@plt+0x1b63f0> │ │ │ │ ldr r7, [pc, #56] @ 1ccb2c <__cxa_atexit@plt+0x1b641c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #52] @ 1ccb30 <__cxa_atexit@plt+0x1b6420> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -448784,15 +448784,15 @@ │ │ │ │ orreq sl, r3, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ccb64 <__cxa_atexit@plt+0x1b6454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ orreq sl, r3, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -448813,15 +448813,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ beq 1ccc1c <__cxa_atexit@plt+0x1b650c> │ │ │ │ ldr r7, [pc, #108] @ 1ccc38 <__cxa_atexit@plt+0x1b6528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r7, #255 @ 0xff │ │ │ │ ble 1ccc08 <__cxa_atexit@plt+0x1b64f8> │ │ │ │ @@ -448860,15 +448860,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1ccccc <__cxa_atexit@plt+0x1b65bc> │ │ │ │ ldr r3, [pc, #88] @ 1ccce0 <__cxa_atexit@plt+0x1b65d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r7, #255 @ 0xff │ │ │ │ ble 1cccb8 <__cxa_atexit@plt+0x1b65a8> │ │ │ │ ldr r7, [pc, #40] @ 1cccd4 <__cxa_atexit@plt+0x1b65c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #36] @ 1cccd8 <__cxa_atexit@plt+0x1b65c8> │ │ │ │ @@ -448919,15 +448919,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 1ccd88 <__cxa_atexit@plt+0x1b6678> │ │ │ │ ldr r5, [pc, #96] @ 1ccdd0 <__cxa_atexit@plt+0x1b66c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -448962,15 +448962,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 1cce40 <__cxa_atexit@plt+0x1b6730> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b ecfe24 <__cxa_atexit@plt+0xeb9714> │ │ │ │ + b ecfefc <__cxa_atexit@plt+0xeb97ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a90b50 │ │ │ │ @ instruction: 0x03a90b58 │ │ │ │ orreq sl, r3, #236, 20 @ 0xec000 │ │ │ │ @@ -448992,15 +448992,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1ccecc <__cxa_atexit@plt+0x1b67bc> │ │ │ │ ldr r3, [pc, #88] @ 1ccef0 <__cxa_atexit@plt+0x1b67e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ ble 1ccec4 <__cxa_atexit@plt+0x1b67b4> │ │ │ │ ldr r7, [pc, #44] @ 1ccee4 <__cxa_atexit@plt+0x1b67d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #40] @ 1ccee8 <__cxa_atexit@plt+0x1b67d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -449021,15 +449021,15 @@ │ │ │ │ orreq sl, r3, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ccf18 <__cxa_atexit@plt+0x1b6808> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ orreq sl, r3, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -449050,15 +449050,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ beq 1ccfc4 <__cxa_atexit@plt+0x1b68b4> │ │ │ │ ldr r7, [pc, #96] @ 1ccfe0 <__cxa_atexit@plt+0x1b68d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ ble 1ccfbc <__cxa_atexit@plt+0x1b68ac> │ │ │ │ @@ -449092,15 +449092,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ beq 1cd060 <__cxa_atexit@plt+0x1b6950> │ │ │ │ ldr r7, [pc, #80] @ 1cd078 <__cxa_atexit@plt+0x1b6968> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b ed0c74 <__cxa_atexit@plt+0xeba564> │ │ │ │ + b ed0d4c <__cxa_atexit@plt+0xeba63c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ ble 1cd058 <__cxa_atexit@plt+0x1b6948> │ │ │ │ ldr r7, [pc, #32] @ 1cd06c <__cxa_atexit@plt+0x1b695c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #28] @ 1cd070 <__cxa_atexit@plt+0x1b6960> │ │ │ │ @@ -449759,15 +449759,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #88] @ 1cdaf0 <__cxa_atexit@plt+0x1b73e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b e45290 <__cxa_atexit@plt+0xe2eb80> │ │ │ │ + b e45368 <__cxa_atexit@plt+0xe2ec58> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -449826,15 +449826,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cdbac <__cxa_atexit@plt+0x1b749c> │ │ │ │ ldr r3, [pc, #24] @ 1cdbb4 <__cxa_atexit@plt+0x1b74a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b e65c78 <__cxa_atexit@plt+0xe4f568> │ │ │ │ + b e65d50 <__cxa_atexit@plt+0xe4f640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq r9, r3, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1cdc34 <__cxa_atexit@plt+0x1b7524> │ │ │ │ @@ -449847,15 +449847,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 1cdc38 <__cxa_atexit@plt+0x1b7528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 1cdc3c <__cxa_atexit@plt+0x1b752c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e4a350 <__cxa_atexit@plt+0xe33c40> │ │ │ │ + b e4a428 <__cxa_atexit@plt+0xe33d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 1cdc40 <__cxa_atexit@plt+0x1b7530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 1cdc44 <__cxa_atexit@plt+0x1b7534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -449880,15 +449880,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 1cdcbc <__cxa_atexit@plt+0x1b75ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 1cdcc0 <__cxa_atexit@plt+0x1b75b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e4a350 <__cxa_atexit@plt+0xe33c40> │ │ │ │ + b e4a428 <__cxa_atexit@plt+0xe33d18> │ │ │ │ ldr r3, [pc, #36] @ 1cdcb0 <__cxa_atexit@plt+0x1b75a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #28] @ 1cdcb4 <__cxa_atexit@plt+0x1b75a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1cdcb8 <__cxa_atexit@plt+0x1b75a8> │ │ │ │ @@ -449910,15 +449910,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #28] @ 1cdd04 <__cxa_atexit@plt+0x1b75f4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b e41c3c <__cxa_atexit@plt+0xe2b52c> │ │ │ │ + b e41d14 <__cxa_atexit@plt+0xe2b604> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orreq r9, r3, #148, 24 @ 0x9400 │ │ │ │ orreq r9, r3, #56, 20 @ 0x38000 │ │ │ │ orreq r9, r3, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -451651,15 +451651,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ orreq r8, r3, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r3, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r3, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #108] @ 1cf8ac <__cxa_atexit@plt+0x1b919c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -451686,15 +451686,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ orreq r8, r3, #112, 6 @ 0xc0000001 │ │ │ │ - cmneq r3, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r3, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #48] @ 1cf8fc <__cxa_atexit@plt+0x1b91ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -451705,15 +451705,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1cf8f4 <__cxa_atexit@plt+0x1b91e4> │ │ │ │ b 1cf90c <__cxa_atexit@plt+0x1b91fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r8, r3, #36, 6 @ 0x90000000 │ │ │ │ - cmneq r3, #232, 4 @ 0x8000000e │ │ │ │ + cmneq r3, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #244] @ 1cfa0c <__cxa_atexit@plt+0x1b92fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -451777,15 +451777,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ @ instruction: 0x03a8e79c │ │ │ │ @ instruction: 0x03a8e838 │ │ │ │ orreq r8, r3, #4, 4 @ 0x40000000 │ │ │ │ - cmneq r3, #208, 2 @ 0x34 │ │ │ │ + cmneq r3, #208, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cfac0 <__cxa_atexit@plt+0x1b93b0> │ │ │ │ str fp, [sp] │ │ │ │ @@ -452281,15 +452281,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2015232 @ 0x1ec000 │ │ │ │ + cmneq r3, #503808 @ 0x7b000 │ │ │ │ @ instruction: 0x03a8d724 │ │ │ │ orreq r7, r3, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -452367,15 +452367,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x03a8d620 │ │ │ │ - cmneq r3, #5832704 @ 0x590000 │ │ │ │ + cmneq r3, #1458176 @ 0x164000 │ │ │ │ @ instruction: 0x03a8d604 │ │ │ │ @ instruction: 0x03a8d5fc │ │ │ │ orreq r7, r3, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -452459,15 +452459,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03a8d4b8 │ │ │ │ - cmneq r3, #261095424 @ 0xf900000 │ │ │ │ + cmneq r3, #65273856 @ 0x3e40000 │ │ │ │ @ instruction: 0x03a8d498 │ │ │ │ @ instruction: 0x03a8d490 │ │ │ │ orreq r7, r3, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -452555,15 +452555,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0x03a8d340 │ │ │ │ @ instruction: 0x03a8d324 │ │ │ │ - cmneq r3, #511705088 @ 0x1e800000 │ │ │ │ + cmneq r3, #127926272 @ 0x7a00000 │ │ │ │ @ instruction: 0x03a8d314 │ │ │ │ orreq r7, r3, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -452652,15 +452652,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03a8d1c0 │ │ │ │ @ instruction: 0x03a8d1a4 │ │ │ │ @ instruction: 0x03a8d19c │ │ │ │ - cmneq r3, #16777216 @ 0x1000000 │ │ │ │ + cmneq r3, #4194304 @ 0x400000 │ │ │ │ orreq r7, r3, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452749,15 +452749,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03a8d040 │ │ │ │ @ instruction: 0x03a8d024 │ │ │ │ @ instruction: 0x03a8d01c │ │ │ │ - cmneq r3, #-536870906 @ 0xe0000006 │ │ │ │ + cmneq r3, #-1207959551 @ 0xb8000001 │ │ │ │ orreq r7, r3, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452838,15 +452838,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0x03a8ceb4 │ │ │ │ @ instruction: 0x03a8cea8 │ │ │ │ - cmneq r3, #-1073741822 @ 0xc0000002 │ │ │ │ + cmneq r3, #-1342177280 @ 0xb0000000 │ │ │ │ orreq r7, r3, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -452880,15 +452880,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0x03a8ce0c │ │ │ │ @ instruction: 0x03a8ce00 │ │ │ │ - cmneq r3, #99 @ 0x63 │ │ │ │ + cmneq r3, #-1073741800 @ 0xc0000018 │ │ │ │ orreq r7, r3, #12, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -452947,15 +452947,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a8cde4 │ │ │ │ @ instruction: 0x03a8cd78 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0x03a8cd2c │ │ │ │ - cmneq r3, #684 @ 0x2ac │ │ │ │ + cmneq r3, #171 @ 0xab │ │ │ │ @ instruction: 0x03a8cd04 │ │ │ │ orreq r6, r3, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -452983,15 +452983,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03a8cc60 │ │ │ │ - cmneq r3, #3824 @ 0xef0 │ │ │ │ + cmneq r3, #956 @ 0x3bc │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r6, r3, #100, 30 @ 0x190 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -453051,15 +453051,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03a8cbfc │ │ │ │ @ instruction: 0x03a8cb94 │ │ │ │ orreq r6, r3, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - cmneq r3, #15808 @ 0x3dc0 │ │ │ │ + cmneq r3, #3952 @ 0xf70 │ │ │ │ orreq r6, r3, #104, 28 @ 0x680 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d0eb0 <__cxa_atexit@plt+0x1ba7a0> │ │ │ │ @@ -453216,15 +453216,15 @@ │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ orreq r6, r3, #28, 24 @ 0x1c00 │ │ │ │ orreq r6, r3, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - cmneq r3, #146432 @ 0x23c00 │ │ │ │ + cmneq r3, #36608 @ 0x8f00 │ │ │ │ orreq r6, r3, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -453268,15 +453268,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - cmneq r3, #471040 @ 0x73000 │ │ │ │ + cmneq r3, #117760 @ 0x1cc00 │ │ │ │ orreq r6, r3, #56, 22 @ 0xe000 │ │ │ │ orreq r6, r3, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -453354,15 +453354,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x03a8c794 │ │ │ │ orreq r6, r3, #240, 18 @ 0x3c0000 │ │ │ │ orreq r6, r3, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - cmneq r3, #1359872 @ 0x14c000 │ │ │ │ + cmneq r3, #339968 @ 0x53000 │ │ │ │ orreq r6, r3, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #204] @ 1d13b0 <__cxa_atexit@plt+0x1baca0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -453415,15 +453415,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a8c694 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - cmneq r3, #3080192 @ 0x2f0000 │ │ │ │ + cmneq r3, #770048 @ 0xbc000 │ │ │ │ orreq r6, r3, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d13fc <__cxa_atexit@plt+0x1bacec> │ │ │ │ ldr r8, [pc, #36] @ 1d1404 <__cxa_atexit@plt+0x1bacf4> │ │ │ │ @@ -453433,15 +453433,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32243712 @ 0x1ec0000 │ │ │ │ + cmneq r3, #8060928 @ 0x7b0000 │ │ │ │ @ instruction: 0x03a8c524 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1484 <__cxa_atexit@plt+0x1bad74> │ │ │ │ @@ -453527,15 +453527,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x03a8c3e0 │ │ │ │ - cmneq r3, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r3, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1604 <__cxa_atexit@plt+0x1baef4> │ │ │ │ ldr r6, [pc, #128] @ 1d1620 <__cxa_atexit@plt+0x1baf10> │ │ │ │ @@ -453627,15 +453627,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0x03a8c258 │ │ │ │ - cmneq r3, #-134217726 @ 0xf8000002 │ │ │ │ + cmneq r3, #-1107296256 @ 0xbe000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d179c <__cxa_atexit@plt+0x1bb08c> │ │ │ │ ldr r6, [pc, #136] @ 1d17b8 <__cxa_atexit@plt+0x1bb0a8> │ │ │ │ @@ -453732,15 +453732,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x03a8c0bc │ │ │ │ - cmneq r3, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r3, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1948 <__cxa_atexit@plt+0x1bb238> │ │ │ │ ldr lr, [pc, #144] @ 1d1964 <__cxa_atexit@plt+0x1bb254> │ │ │ │ @@ -453840,15 +453840,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x03a8bf08 │ │ │ │ - cmneq r3, #131 @ 0x83 │ │ │ │ + cmneq r3, #-1073741792 @ 0xc0000020 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1d1b10 <__cxa_atexit@plt+0x1bb400> │ │ │ │ ldr lr, [pc, #168] @ 1d1b2c <__cxa_atexit@plt+0x1bb41c> │ │ │ │ @@ -453957,15 +453957,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0x03a8bd34 │ │ │ │ - cmneq r3, #3040 @ 0xbe0 │ │ │ │ + cmneq r3, #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1d1cf8 <__cxa_atexit@plt+0x1bb5e8> │ │ │ │ @@ -454081,15 +454081,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0x03a8bb44 │ │ │ │ - cmneq r3, #55552 @ 0xd900 │ │ │ │ + cmneq r3, #13888 @ 0x3640 │ │ │ │ orreq r5, r3, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454190,15 +454190,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0x03a8b9d4 │ │ │ │ @ instruction: 0x03a8b9ac │ │ │ │ @ instruction: 0x03a8b9a4 │ │ │ │ - cmneq r3, #44, 22 @ 0xb000 │ │ │ │ + cmneq r3, #44, 24 @ 0x2c00 │ │ │ │ orreq r5, r3, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -454304,15 +454304,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x03a8b80c │ │ │ │ @ instruction: 0x03a8b7e4 │ │ │ │ @ instruction: 0x03a8b7c8 │ │ │ │ - cmneq r3, #1851392 @ 0x1c4000 │ │ │ │ + cmneq r3, #462848 @ 0x71000 │ │ │ │ orreq r5, r3, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454424,15 +454424,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0x03a8b640 │ │ │ │ @ instruction: 0x03a8b60c │ │ │ │ @ instruction: 0x03a8b5e8 │ │ │ │ - cmneq r3, #42729472 @ 0x28c0000 │ │ │ │ + cmneq r3, #10682368 @ 0xa30000 │ │ │ │ orreq r5, r3, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454566,15 +454566,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ orreq r5, r3, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xffffe5c0 │ │ │ │ @ instruction: 0xffffe518 │ │ │ │ - cmneq r3, #145752064 @ 0x8b00000 │ │ │ │ + cmneq r3, #36438016 @ 0x22c0000 │ │ │ │ orreq r5, r3, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454623,15 +454623,15 @@ │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a8b31c │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmneq r3, #-1358954496 @ 0xaf000000 │ │ │ │ + cmneq r3, #734003200 @ 0x2bc00000 │ │ │ │ orreq r5, r3, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454763,15 +454763,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03a8b124 │ │ │ │ @ instruction: 0x03a8b0d8 │ │ │ │ @ instruction: 0x03a8b0a0 │ │ │ │ - cmneq r3, #1342177287 @ 0x50000007 │ │ │ │ + cmneq r3, #-738197503 @ 0xd4000001 │ │ │ │ orreq r5, r3, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454912,15 +454912,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03a8aee0 │ │ │ │ @ instruction: 0x03a8ae8c │ │ │ │ @ instruction: 0x03a8ae4c │ │ │ │ - cmneq r3, #43 @ 0x2b │ │ │ │ + cmneq r3, #-1073741814 @ 0xc000000a │ │ │ │ orreq r5, r3, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -455072,15 +455072,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03a8ac7c │ │ │ │ @ instruction: 0x03a8ac1c │ │ │ │ @ instruction: 0x03a8ac04 │ │ │ │ - cmneq r3, #252, 26 @ 0x3f00 │ │ │ │ + cmneq r3, #252, 28 @ 0xfc0 │ │ │ │ orreq r4, r3, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -455246,15 +455246,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0x03a8a9e4 │ │ │ │ @ instruction: 0x03a8a970 │ │ │ │ @ instruction: 0x03a8a964 │ │ │ │ - cmneq r3, #89088 @ 0x15c00 │ │ │ │ + cmneq r3, #22272 @ 0x5700 │ │ │ │ orreq r4, r3, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -455428,15 +455428,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0x03a8a710 │ │ │ │ @ instruction: 0x03a8a698 │ │ │ │ @ instruction: 0x03a8a68c │ │ │ │ - cmneq r3, #8978432 @ 0x890000 │ │ │ │ + cmneq r3, #2244608 @ 0x224000 │ │ │ │ orreq r4, r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -455601,15 +455601,15 @@ │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0x03a8a3d0 │ │ │ │ @ instruction: 0x03a8a3c4 │ │ │ │ - cmneq r3, #884998144 @ 0x34c00000 │ │ │ │ + cmneq r3, #221249536 @ 0xd300000 │ │ │ │ orreq r4, r3, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d3650 <__cxa_atexit@plt+0x1bcf40> │ │ │ │ @@ -457179,15 +457179,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1d4e90 <__cxa_atexit@plt+0x1be780> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r3, #40960 @ 0xa000 │ │ │ │ + cmneq r3, #10240 @ 0x2800 │ │ │ │ orreq r3, r3, #92, 12 @ 0x5c00000 │ │ │ │ orreq r3, r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 1d4eb0 <__cxa_atexit@plt+0x1be7a0> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -457378,15 +457378,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, #262144000 @ 0xfa00000 │ │ │ │ + cmneq r3, #65536000 @ 0x3e80000 │ │ │ │ orreq r3, r3, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1d51e4 <__cxa_atexit@plt+0x1bead4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1d51e8 <__cxa_atexit@plt+0x1bead8> │ │ │ │ @@ -458045,15 +458045,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 1d5c08 <__cxa_atexit@plt+0x1bf4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r2, r3, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r3, #38400 @ 0x9600 │ │ │ │ + cmneq r3, #9600 @ 0x2580 │ │ │ │ orreq r2, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1d5c50 <__cxa_atexit@plt+0x1bf540> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1d5c54 <__cxa_atexit@plt+0x1bf544> │ │ │ │ @@ -458119,15 +458119,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 1d5d30 <__cxa_atexit@plt+0x1bf620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r2, r3, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r3, #112640 @ 0x1b800 │ │ │ │ + cmneq r3, #28160 @ 0x6e00 │ │ │ │ orreq r2, r3, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -458154,15 +458154,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 1d5dbc <__cxa_atexit@plt+0x1bf6ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r2, r3, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmneq r3, #925696 @ 0xe2000 │ │ │ │ + cmneq r3, #231424 @ 0x38800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5e54 <__cxa_atexit@plt+0x1bf744> │ │ │ │ ldr r2, [pc, #136] @ 1d5e70 <__cxa_atexit@plt+0x1bf760> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -460470,15 +460470,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #645922816 @ 0x26800000 │ │ │ │ + cmneq r3, #161480704 @ 0x9a00000 │ │ │ │ @ instruction: 0x03a85730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d8288 <__cxa_atexit@plt+0x1c1b78> │ │ │ │ ldr r2, [pc, #136] @ 1d82a4 <__cxa_atexit@plt+0x1c1b94> │ │ │ │ @@ -461258,15 +461258,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #1212416 @ 0x128000 │ │ │ │ + msreq SPSR_x, #303104 @ 0x4a000 │ │ │ │ @ instruction: 0x03a84ae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d8ed8 <__cxa_atexit@plt+0x1c27c8> │ │ │ │ ldr r2, [pc, #136] @ 1d8ef4 <__cxa_atexit@plt+0x1c27e4> │ │ │ │ @@ -462044,15 +462044,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #2, 26 @ 0x80 │ │ │ │ + cmneq r2, #2, 28 │ │ │ │ @ instruction: 0x03a83e98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d9b20 <__cxa_atexit@plt+0x1c3410> │ │ │ │ ldr r2, [pc, #136] @ 1d9b3c <__cxa_atexit@plt+0x1c342c> │ │ │ │ @@ -462832,15 +462832,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #178 @ 0xb2 │ │ │ │ + cmneq r2, #-2147483604 @ 0x8000002c │ │ │ │ @ instruction: 0x03a83248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da770 <__cxa_atexit@plt+0x1c4060> │ │ │ │ ldr r2, [pc, #136] @ 1da78c <__cxa_atexit@plt+0x1c407c> │ │ │ │ @@ -500161,15 +500161,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq r9, r0, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xfffd6738 │ │ │ │ @ instruction: 0xfffd6e48 │ │ │ │ - cmneq r0, #565248 @ 0x8a000 │ │ │ │ + cmneq r0, #141312 @ 0x22800 │ │ │ │ orreq sl, r0, #96, 4 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fee54 <__cxa_atexit@plt+0x1e8744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -500652,21 +500652,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a5ed88 │ │ │ │ orreq r9, r0, #132, 22 @ 0x21000 │ │ │ │ - cmneq r0, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r0, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #90177536 @ 0x5600000 │ │ │ │ + cmneq r0, #22544384 @ 0x1580000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r9, r0, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -500852,15 +500852,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #109051904 @ 0x6800000 │ │ │ │ + cmneq r0, #27262976 @ 0x1a00000 │ │ │ │ @ instruction: 0x03a5e038 │ │ │ │ orreq r9, r0, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -500928,15 +500928,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #436207616 @ 0x1a000000 │ │ │ │ + cmneq r0, #109051904 @ 0x6800000 │ │ │ │ @ instruction: 0x03a5df3c │ │ │ │ @ instruction: 0x03a5df90 │ │ │ │ @ instruction: 0x03a5df28 │ │ │ │ orreq r9, r0, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -501016,15 +501016,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x03a5ddfc │ │ │ │ - cmneq r0, #192, 4 │ │ │ │ + cmneq r0, #192, 6 │ │ │ │ @ instruction: 0x03a5dde0 │ │ │ │ @ instruction: 0x03a5ddd8 │ │ │ │ orreq r9, r0, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -501076,15 +501076,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03a5dda4 │ │ │ │ @ instruction: 0x03a5dd3c │ │ │ │ orreq r9, r0, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq r0, #216, 2 @ 0x36 │ │ │ │ + cmneq r0, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0x03a5dcfc │ │ │ │ @ instruction: 0x03a5dcf4 │ │ │ │ orreq r9, r0, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -501160,15 +501160,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0x03a5dc90 │ │ │ │ @ instruction: 0x03a5dc28 │ │ │ │ orreq r9, r0, #144, 8 @ 0x90000000 │ │ │ │ orreq r9, r0, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - cmneq r0, #176 @ 0xb0 │ │ │ │ + cmneq r0, #176, 2 @ 0x2c │ │ │ │ @ instruction: 0x03a5dbd4 │ │ │ │ @ instruction: 0x03a5dbcc │ │ │ │ orreq r9, r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -501223,15 +501223,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0x03a5db58 │ │ │ │ @ instruction: 0x03a5daf0 │ │ │ │ orreq r9, r0, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - cmneq r0, #140, 30 @ 0x230 │ │ │ │ + cmneq r0, #140 @ 0x8c │ │ │ │ @ instruction: 0x03a5dab0 │ │ │ │ @ instruction: 0x03a5daa8 │ │ │ │ orreq r9, r0, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -501261,15 +501261,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - cmneq r0, #228, 28 @ 0xe40 │ │ │ │ + cmneq r0, #228, 30 @ 0x390 │ │ │ │ @ instruction: 0x03a5da04 │ │ │ │ @ instruction: 0x03a5d9fc │ │ │ │ orreq r9, r0, #224, 4 │ │ │ │ orreq r9, r0, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -501327,15 +501327,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 200068 <__cxa_atexit@plt+0x1e9958> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #216, 26 @ 0x3600 │ │ │ │ + cmneq r0, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0x03a5d8f8 │ │ │ │ @ instruction: 0x03a5d8f0 │ │ │ │ orreq r9, r0, #40, 4 @ 0x80000002 │ │ │ │ orreq r9, r0, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -501557,15 +501557,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r0, #4161536 @ 0x3f8000 │ │ │ │ + cmneq r0, #1040384 @ 0xfe000 │ │ │ │ orreq r8, r0, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -501612,15 +501612,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a5d4e0 │ │ │ │ @ instruction: 0x03a5d534 │ │ │ │ @ instruction: 0x03a5d4c8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r0, #1343488 @ 0x148000 │ │ │ │ + cmneq r0, #335872 @ 0x52000 │ │ │ │ orreq r8, r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -501674,15 +501674,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x03a5d454 │ │ │ │ @ instruction: 0x03a5d3e4 │ │ │ │ orreq r8, r0, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq r0, #5373952 @ 0x520000 │ │ │ │ + cmneq r0, #1343488 @ 0x148000 │ │ │ │ orreq r8, r0, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 200618 <__cxa_atexit@plt+0x1e9f08> │ │ │ │ @@ -501749,15 +501749,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ orreq r8, r0, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - cmneq r0, #7864320 @ 0x780000 │ │ │ │ + cmneq r0, #1966080 @ 0x1e0000 │ │ │ │ orreq r8, r0, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 200720 <__cxa_atexit@plt+0x1ea010> │ │ │ │ @@ -501812,15 +501812,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0x03a5d1a8 │ │ │ │ orreq r8, r0, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0x03a5d1cc │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - cmneq r0, #85983232 @ 0x5200000 │ │ │ │ + cmneq r0, #21495808 @ 0x1480000 │ │ │ │ @ instruction: 0x03a5d1f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 200848 <__cxa_atexit@plt+0x1ea138> │ │ │ │ @@ -502132,15 +502132,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0x03a5cc6c │ │ │ │ - cmneq r0, #1073741833 @ 0x40000009 │ │ │ │ + cmneq r0, #1342177282 @ 0x50000002 │ │ │ │ orreq r8, r0, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 200d5c <__cxa_atexit@plt+0x1ea64c> │ │ │ │ @@ -502256,15 +502256,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03a5ca9c │ │ │ │ - cmneq r0, #316 @ 0x13c │ │ │ │ + cmneq r0, #79 @ 0x4f │ │ │ │ @ instruction: 0x03a5ca80 │ │ │ │ @ instruction: 0x03a5ca78 │ │ │ │ orreq r8, r0, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -502382,15 +502382,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x03a5c8a4 │ │ │ │ - cmneq r0, #5184 @ 0x1440 │ │ │ │ + cmneq r0, #1296 @ 0x510 │ │ │ │ @ instruction: 0x03a5c888 │ │ │ │ @ instruction: 0x03a5c880 │ │ │ │ orreq r8, r0, #244, 2 @ 0x3d │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -502484,23 +502484,23 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - cmneq r0, #224256 @ 0x36c00 │ │ │ │ + cmneq r0, #56064 @ 0xdb00 │ │ │ │ @ instruction: 0x03a5c710 │ │ │ │ @ instruction: 0x03a5c708 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0x03a5c7dc │ │ │ │ @ instruction: 0x03a5c774 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - cmneq r0, #238592 @ 0x3a400 │ │ │ │ + cmneq r0, #59648 @ 0xe900 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orreq r8, r0, #196 @ 0xc4 │ │ │ │ orreq r7, r0, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -502553,15 +502553,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x03a5c680 │ │ │ │ @ instruction: 0x03a5c618 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - cmneq r0, #692224 @ 0xa9000 │ │ │ │ + cmneq r0, #173056 @ 0x2a400 │ │ │ │ @ instruction: 0x03a5c5e4 │ │ │ │ @ instruction: 0x03a5c5dc │ │ │ │ orreq r7, r0, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -502613,15 +502613,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0x03a5c590 │ │ │ │ @ instruction: 0x03a5c528 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - cmneq r0, #3129344 @ 0x2fc000 │ │ │ │ + cmneq r0, #782336 @ 0xbf000 │ │ │ │ @ instruction: 0x03a5c4f4 │ │ │ │ @ instruction: 0x03a5c4ec │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -502674,15 +502674,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0x03a5c494 │ │ │ │ @ instruction: 0x03a5c42c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ - cmneq r0, #12386304 @ 0xbd0000 │ │ │ │ + cmneq r0, #3096576 @ 0x2f4000 │ │ │ │ orreq r7, r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 201480 <__cxa_atexit@plt+0x1ead70> │ │ │ │ @@ -519986,27 +519986,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a4bf80 │ │ │ │ cmneq pc, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq pc, #139264 @ 0x22000 │ │ │ │ + cmpeq pc, #34816 @ 0x8800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #348160 @ 0x55000 │ │ │ │ + cmpeq pc, #87040 @ 0x15400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #544768 @ 0x85000 │ │ │ │ + cmpeq pc, #136192 @ 0x21400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -527316,21 +527316,21 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a44d5c │ │ │ │ cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ - cmppeq lr, #3047424 @ p-variant is OBSOLETE @ 0x2e8000 │ │ │ │ + cmppeq lr, #761856 @ p-variant is OBSOLETE @ 0xba000 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #240, 18 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ + cmppeq lr, #240, 20 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -531512,15 +531512,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq lr, #2310144 @ 0x234000 │ │ │ │ + cmpeq lr, #577536 @ 0x8d000 │ │ │ │ @ instruction: 0x03a40148 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 21d96c <__cxa_atexit@plt+0x20725c> │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -544533,15 +544533,15 @@ │ │ │ │ cmneq lr, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22a378 <__cxa_atexit@plt+0x213c68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2226b08 <__cxa_atexit@plt+0x22103f8> │ │ │ │ + b 406b50 <__cxa_atexit@plt+0x3f0440> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq lr, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #252] @ 22a48c <__cxa_atexit@plt+0x213d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -544665,24 +544665,24 @@ │ │ │ │ cmneq lr, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22a588 <__cxa_atexit@plt+0x213e78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 221e7c8 <__cxa_atexit@plt+0x22080b8> │ │ │ │ + b 407308 <__cxa_atexit@plt+0x3f0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22a5ac <__cxa_atexit@plt+0x213e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2219784 <__cxa_atexit@plt+0x2203074> │ │ │ │ + b 4073d0 <__cxa_atexit@plt+0x3f0cc0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -545882,18 +545882,18 @@ │ │ │ │ bne 22b80c <__cxa_atexit@plt+0x2150fc> │ │ │ │ ldr r7, [pc, #20] @ 22b88c <__cxa_atexit@plt+0x21517c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a32164 │ │ │ │ - cmpeq sp, #144384 @ 0x23400 │ │ │ │ + cmpeq sp, #36096 @ 0x8d00 │ │ │ │ @ instruction: 0x03a320cc │ │ │ │ - cmpeq sp, #128000 @ 0x1f400 │ │ │ │ - cmpeq sp, #92160 @ 0x16800 │ │ │ │ + cmpeq sp, #32000 @ 0x7d00 │ │ │ │ + cmpeq sp, #23040 @ 0x5a00 │ │ │ │ cmnpeq sp, #156, 22 @ p-variant is OBSOLETE @ 0x27000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22b8d0 <__cxa_atexit@plt+0x2151c0> │ │ │ │ @@ -549604,15 +549604,15 @@ │ │ │ │ @ instruction: 0x03a2e6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 22f2b0 <__cxa_atexit@plt+0x218ba0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq sp, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq sp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22f308 <__cxa_atexit@plt+0x218bf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -551539,24 +551539,24 @@ │ │ │ │ cmneq sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2310f0 <__cxa_atexit@plt+0x21a9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 221e7c8 <__cxa_atexit@plt+0x22080b8> │ │ │ │ + b 407308 <__cxa_atexit@plt+0x3f0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 231114 <__cxa_atexit@plt+0x21aa04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2219784 <__cxa_atexit@plt+0x2203074> │ │ │ │ + b 4073d0 <__cxa_atexit@plt+0x3f0cc0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 231138 <__cxa_atexit@plt+0x21aa28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -554840,15 +554840,15 @@ │ │ │ │ b 234488 <__cxa_atexit@plt+0x21dd78> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #40 @ 0x28 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ cmneq sp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq sp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq sp, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #116] @ 234508 <__cxa_atexit@plt+0x21ddf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -554878,15 +554878,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a29468 │ │ │ │ cmneq sp, #140, 22 @ 0x23000 │ │ │ │ - cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ bne 234554 <__cxa_atexit@plt+0x21de44> │ │ │ │ @@ -554904,15 +554904,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x03a29400 │ │ │ │ cmneq sp, #36, 22 @ 0x9000 │ │ │ │ - cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq sp, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2345d0 <__cxa_atexit@plt+0x21dec0> │ │ │ │ ldr r3, [pc, #112] @ 23460c <__cxa_atexit@plt+0x21defc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -554943,15 +554943,15 @@ │ │ │ │ add r5, r5, #172 @ 0xac │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0x03a29368 │ │ │ │ cmneq sp, #136, 20 @ 0x88000 │ │ │ │ - cmpeq sp, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq sp, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234648 <__cxa_atexit@plt+0x21df38> │ │ │ │ ldr r3, [pc, #40] @ 234660 <__cxa_atexit@plt+0x21df50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -554962,15 +554962,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #172 @ 0xac │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a29314 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq sp, #60, 20 @ 0x3c000 │ │ │ │ - cmpeq sp, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq sp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 234698 <__cxa_atexit@plt+0x21df88> │ │ │ │ ldr r3, [pc, #48] @ 2346b4 <__cxa_atexit@plt+0x21dfa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #164] @ 0xa4 │ │ │ │ @@ -554984,15 +554984,15 @@ │ │ │ │ ldr r0, [r5, #172]! @ 0xac │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a292bc │ │ │ │ cmneq sp, #228, 18 @ 0x390000 │ │ │ │ - cmpeq sp, #0, 4 │ │ │ │ + cmpeq sp, #0, 6 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 234738 <__cxa_atexit@plt+0x21e028> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ @@ -555018,15 +555018,15 @@ │ │ │ │ ldr r0, [r3, #172]! @ 0xac │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x03a29234 │ │ │ │ cmneq sp, #92, 18 @ 0x170000 │ │ │ │ - cmpeq sp, #132, 2 @ 0x21 │ │ │ │ + cmpeq sp, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #164] @ 0xa4 │ │ │ │ cmp r3, r7 │ │ │ │ bne 23477c <__cxa_atexit@plt+0x21e06c> │ │ │ │ ldr r3, [pc, #48] @ 234798 <__cxa_atexit@plt+0x21e088> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555041,15 +555041,15 @@ │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a291d8 │ │ │ │ cmneq sp, #0, 18 │ │ │ │ - cmpeq sp, #52, 2 │ │ │ │ + cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #92] @ 234814 <__cxa_atexit@plt+0x21e104> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -555073,15 +555073,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x03a29154 │ │ │ │ cmneq sp, #128, 16 @ 0x800000 │ │ │ │ - cmpeq sp, #192 @ 0xc0 │ │ │ │ + cmpeq sp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r5, #164] @ 0xa4 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 23485c <__cxa_atexit@plt+0x21e14c> │ │ │ │ ldr r3, [pc, #48] @ 234878 <__cxa_atexit@plt+0x21e168> │ │ │ │ @@ -555097,15 +555097,15 @@ │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a290f8 │ │ │ │ cmneq sp, #32, 16 @ 0x200000 │ │ │ │ - cmpeq sp, #108 @ 0x6c │ │ │ │ + cmpeq sp, #108, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2348e0 <__cxa_atexit@plt+0x21e1d0> │ │ │ │ ldr r2, [pc, #176] @ 234950 <__cxa_atexit@plt+0x21e240> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -555152,15 +555152,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x03a29028 │ │ │ │ cmneq sp, #68, 14 @ 0x1100000 │ │ │ │ - cmpeq sp, #156, 30 @ 0x270 │ │ │ │ + cmpeq sp, #156 @ 0x9c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23498c <__cxa_atexit@plt+0x21e27c> │ │ │ │ ldr r3, [pc, #40] @ 2349a4 <__cxa_atexit@plt+0x21e294> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -555171,15 +555171,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #164 @ 0xa4 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28fd0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq sp, #248, 12 @ 0xf800000 │ │ │ │ - cmpeq sp, #92, 30 @ 0x170 │ │ │ │ + cmpeq sp, #92 @ 0x5c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 234a04 <__cxa_atexit@plt+0x21e2f4> │ │ │ │ ldr r3, [pc, #100] @ 234a2c <__cxa_atexit@plt+0x21e31c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -555207,30 +555207,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0x03a28f50 │ │ │ │ cmneq sp, #104, 12 @ 0x6800000 │ │ │ │ - cmpeq sp, #216, 28 @ 0xd80 │ │ │ │ + cmpeq sp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 234a70 <__cxa_atexit@plt+0x21e360> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #156] @ 0x9c │ │ │ │ tst r7, #3 │ │ │ │ beq 234a68 <__cxa_atexit@plt+0x21e358> │ │ │ │ b 234a80 <__cxa_atexit@plt+0x21e370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq sp, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq sp, #168, 28 @ 0xa80 │ │ │ │ + cmpeq sp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ cmp r3, r7 │ │ │ │ bne 234acc <__cxa_atexit@plt+0x21e3bc> │ │ │ │ ldr r3, [pc, #80] @ 234ae8 <__cxa_atexit@plt+0x21e3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555254,15 +555254,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0x03a28e88 │ │ │ │ cmneq sp, #172, 10 @ 0x2b000000 │ │ │ │ - cmpeq sp, #52, 28 @ 0x340 │ │ │ │ + cmpeq sp, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 234b34 <__cxa_atexit@plt+0x21e424> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -555271,15 +555271,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 234b2c <__cxa_atexit@plt+0x21e41c> │ │ │ │ b 234b44 <__cxa_atexit@plt+0x21e434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq sp, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq sp, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq sp, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 234bbc <__cxa_atexit@plt+0x21e4ac> │ │ │ │ ldr r3, [pc, #176] @ 234c10 <__cxa_atexit@plt+0x21e500> │ │ │ │ @@ -555331,15 +555331,15 @@ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0x03a28d98 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0x03a28d60 │ │ │ │ cmneq sp, #120, 8 @ 0x78000000 │ │ │ │ - cmpeq sp, #24, 26 @ 0x600 │ │ │ │ + cmpeq sp, #24, 28 @ 0x180 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234c88 <__cxa_atexit@plt+0x21e578> │ │ │ │ ldr r2, [pc, #120] @ 234cc0 <__cxa_atexit@plt+0x21e5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -555373,15 +555373,15 @@ │ │ │ │ add r5, r5, #160 @ 0xa0 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x03a28cb0 │ │ │ │ cmneq sp, #208, 6 @ 0x40000003 │ │ │ │ - cmpeq sp, #124, 24 @ 0x7c00 │ │ │ │ + cmpeq sp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234d00 <__cxa_atexit@plt+0x21e5f0> │ │ │ │ ldr r3, [pc, #40] @ 234d18 <__cxa_atexit@plt+0x21e608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -555391,15 +555391,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 234d14 <__cxa_atexit@plt+0x21e604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #156 @ 0x9c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28c5c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #64, 24 @ 0x4000 │ │ │ │ + cmpeq sp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234d48 <__cxa_atexit@plt+0x21e638> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 234d60 <__cxa_atexit@plt+0x21e650> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555409,15 +555409,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 234d5c <__cxa_atexit@plt+0x21e64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28c0c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #4, 24 @ 0x400 │ │ │ │ + cmpeq sp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234d90 <__cxa_atexit@plt+0x21e680> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 234da8 <__cxa_atexit@plt+0x21e698> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555427,15 +555427,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 234da4 <__cxa_atexit@plt+0x21e694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28bc4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #200, 22 @ 0x32000 │ │ │ │ + cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 234dfc <__cxa_atexit@plt+0x21e6ec> │ │ │ │ ldr r3, [pc, #80] @ 234e18 <__cxa_atexit@plt+0x21e708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -555457,29 +555457,29 @@ │ │ │ │ ldr r0, [r5, #148]! @ 0x94 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x03a28b58 │ │ │ │ - cmpeq sp, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 234e58 <__cxa_atexit@plt+0x21e748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #140] @ 0x8c │ │ │ │ tst r7, #3 │ │ │ │ beq 234e50 <__cxa_atexit@plt+0x21e740> │ │ │ │ b 234e64 <__cxa_atexit@plt+0x21e754> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #48, 22 @ 0xc000 │ │ │ │ + cmpeq sp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ cmp r3, r7 │ │ │ │ bne 234eb0 <__cxa_atexit@plt+0x21e7a0> │ │ │ │ ldr r3, [pc, #80] @ 234ecc <__cxa_atexit@plt+0x21e7bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555502,29 +555502,29 @@ │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x03a28aa4 │ │ │ │ - cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 234f0c <__cxa_atexit@plt+0x21e7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ tst r7, #3 │ │ │ │ beq 234f04 <__cxa_atexit@plt+0x21e7f4> │ │ │ │ b 234f18 <__cxa_atexit@plt+0x21e808> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #148, 20 @ 0x94000 │ │ │ │ + cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ bne 234f64 <__cxa_atexit@plt+0x21e854> │ │ │ │ ldr r3, [pc, #80] @ 234f80 <__cxa_atexit@plt+0x21e870> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555547,29 +555547,29 @@ │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x03a289f0 │ │ │ │ - cmpeq sp, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 234fc0 <__cxa_atexit@plt+0x21e8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #132] @ 0x84 │ │ │ │ tst r7, #3 │ │ │ │ beq 234fb8 <__cxa_atexit@plt+0x21e8a8> │ │ │ │ b 234fcc <__cxa_atexit@plt+0x21e8bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ cmp r3, r7 │ │ │ │ bne 23503c <__cxa_atexit@plt+0x21e92c> │ │ │ │ ldr r3, [pc, #128] @ 235064 <__cxa_atexit@plt+0x21e954> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555605,15 +555605,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x03a28918 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmpeq sp, #84, 18 @ 0x150000 │ │ │ │ + cmpeq sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 2350e8 <__cxa_atexit@plt+0x21e9d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -555637,15 +555637,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x03a28880 │ │ │ │ - cmpeq sp, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq sp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 235124 <__cxa_atexit@plt+0x21ea14> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 23513c <__cxa_atexit@plt+0x21ea2c> │ │ │ │ @@ -555656,15 +555656,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 235138 <__cxa_atexit@plt+0x21ea28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28830 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq sp, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23516c <__cxa_atexit@plt+0x21ea5c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 235184 <__cxa_atexit@plt+0x21ea74> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -555674,15 +555674,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 235180 <__cxa_atexit@plt+0x21ea70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a287e8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq sp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2351f8 <__cxa_atexit@plt+0x21eae8> │ │ │ │ ldr r3, [pc, #124] @ 235220 <__cxa_atexit@plt+0x21eb10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -555716,15 +555716,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x03a2875c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq sp, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #104] @ 2352ac <__cxa_atexit@plt+0x21eb9c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -555750,15 +555750,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x03a286bc │ │ │ │ - cmpeq sp, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq sp, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2352ec <__cxa_atexit@plt+0x21ebdc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -555770,15 +555770,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 235300 <__cxa_atexit@plt+0x21ebf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a28668 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 235334 <__cxa_atexit@plt+0x21ec24> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 23534c <__cxa_atexit@plt+0x21ec3c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -556250,15 +556250,15 @@ │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ b 235a90 <__cxa_atexit@plt+0x21f380> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #40 @ 0x28 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq sp, #124 @ 0x7c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #164] @ 0xa4 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 235adc <__cxa_atexit@plt+0x21f3cc> │ │ │ │ ldr r2, [pc, #164] @ 235b50 <__cxa_atexit@plt+0x21f440> │ │ │ │ @@ -556303,15 +556303,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0x03a27e44 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a27e48 │ │ │ │ - cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ + cmpeq sp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 235b88 <__cxa_atexit@plt+0x21f478> │ │ │ │ ldr r3, [pc, #40] @ 235ba0 <__cxa_atexit@plt+0x21f490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -556321,15 +556321,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 235b9c <__cxa_atexit@plt+0x21f48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27dcc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #120, 28 @ 0x780 │ │ │ │ + cmpeq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 235bd4 <__cxa_atexit@plt+0x21f4c4> │ │ │ │ cmp r7, #3 │ │ │ │ bne 235bf0 <__cxa_atexit@plt+0x21f4e0> │ │ │ │ ldr r7, [pc, #76] @ 235c14 <__cxa_atexit@plt+0x21f504> │ │ │ │ @@ -556350,15 +556350,15 @@ │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27d4c │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x03a27d94 │ │ │ │ - cmpeq sp, #16, 28 @ 0x100 │ │ │ │ + cmpeq sp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 235c40 <__cxa_atexit@plt+0x21f530> │ │ │ │ ldr r7, [pc, #52] @ 235c68 <__cxa_atexit@plt+0x21f558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -556371,15 +556371,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 235c5c <__cxa_atexit@plt+0x21f54c> │ │ │ │ b 235c74 <__cxa_atexit@plt+0x21f564> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x03a27d10 │ │ │ │ - cmpeq sp, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 235cf0 <__cxa_atexit@plt+0x21f5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ @@ -556408,15 +556408,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a27c9c │ │ │ │ @ instruction: 0x03a27c78 │ │ │ │ - cmpeq sp, #64, 26 @ 0x1000 │ │ │ │ + cmpeq sp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #164] @ 0xa4 │ │ │ │ cmp r3, r7 │ │ │ │ bge 235d2c <__cxa_atexit@plt+0x21f61c> │ │ │ │ ldr r7, [pc, #76] @ 235d6c <__cxa_atexit@plt+0x21f65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -556437,15 +556437,15 @@ │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a27c24 │ │ │ │ @ instruction: 0x03a27c08 │ │ │ │ - cmpeq sp, #216, 24 @ 0xd800 │ │ │ │ + cmpeq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 235dd0 <__cxa_atexit@plt+0x21f6c0> │ │ │ │ @@ -556492,15 +556492,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0x03a27b50 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a27b58 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, #8, 24 @ 0x800 │ │ │ │ + cmpeq sp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 235e7c <__cxa_atexit@plt+0x21f76c> │ │ │ │ ldr r3, [pc, #40] @ 235e94 <__cxa_atexit@plt+0x21f784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -556510,15 +556510,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 235e90 <__cxa_atexit@plt+0x21f780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27ad8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #204, 22 @ 0x33000 │ │ │ │ + cmpeq sp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 235ec8 <__cxa_atexit@plt+0x21f7b8> │ │ │ │ cmp r7, #3 │ │ │ │ bne 235ee4 <__cxa_atexit@plt+0x21f7d4> │ │ │ │ ldr r7, [pc, #76] @ 235f08 <__cxa_atexit@plt+0x21f7f8> │ │ │ │ @@ -556539,15 +556539,15 @@ │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27a58 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x03a27aa0 │ │ │ │ - cmpeq sp, #100, 22 @ 0x19000 │ │ │ │ + cmpeq sp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 235f34 <__cxa_atexit@plt+0x21f824> │ │ │ │ ldr r7, [pc, #52] @ 235f5c <__cxa_atexit@plt+0x21f84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -556560,15 +556560,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 235f50 <__cxa_atexit@plt+0x21f840> │ │ │ │ b 235f68 <__cxa_atexit@plt+0x21f858> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x03a27a1c │ │ │ │ - cmpeq sp, #28, 22 @ 0x7000 │ │ │ │ + cmpeq sp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 235ff4 <__cxa_atexit@plt+0x21f8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -556601,15 +556601,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0x03a279a0 │ │ │ │ @ instruction: 0x03a27974 │ │ │ │ - cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ + cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ cmp r3, r7 │ │ │ │ bge 236030 <__cxa_atexit@plt+0x21f920> │ │ │ │ ldr r7, [pc, #76] @ 236070 <__cxa_atexit@plt+0x21f960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -556630,15 +556630,15 @@ │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a27920 │ │ │ │ @ instruction: 0x03a27904 │ │ │ │ - cmpeq sp, #28, 20 @ 0x1c000 │ │ │ │ + cmpeq sp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 2360d8 <__cxa_atexit@plt+0x21f9c8> │ │ │ │ @@ -556687,15 +556687,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x03a27838 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x03a27824 │ │ │ │ - cmpeq sp, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 236188 <__cxa_atexit@plt+0x21fa78> │ │ │ │ ldr r3, [pc, #40] @ 2361a0 <__cxa_atexit@plt+0x21fa90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -556705,15 +556705,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 23619c <__cxa_atexit@plt+0x21fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a277cc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #8, 18 @ 0x20000 │ │ │ │ + cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2361d4 <__cxa_atexit@plt+0x21fac4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2361ec <__cxa_atexit@plt+0x21fadc> │ │ │ │ ldr r7, [pc, #64] @ 236208 <__cxa_atexit@plt+0x21faf8> │ │ │ │ @@ -556731,15 +556731,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27750 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0x03a27794 │ │ │ │ - cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq sp, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 236234 <__cxa_atexit@plt+0x21fb24> │ │ │ │ ldr r7, [pc, #40] @ 236250 <__cxa_atexit@plt+0x21fb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -556749,15 +556749,15 @@ │ │ │ │ ldr r3, [pc, #12] @ 23624c <__cxa_atexit@plt+0x21fb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x03a2771c │ │ │ │ - cmpeq sp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 236284 <__cxa_atexit@plt+0x21fb74> │ │ │ │ cmp r3, #3 │ │ │ │ bne 23629c <__cxa_atexit@plt+0x21fb8c> │ │ │ │ ldr r7, [pc, #64] @ 2362b8 <__cxa_atexit@plt+0x21fba8> │ │ │ │ @@ -556775,15 +556775,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a276a0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03a276e4 │ │ │ │ - cmpeq sp, #20, 16 @ 0x140000 │ │ │ │ + cmpeq sp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 2362ec <__cxa_atexit@plt+0x21fbdc> │ │ │ │ cmp r7, #3 │ │ │ │ bne 236328 <__cxa_atexit@plt+0x21fc18> │ │ │ │ ldr r7, [pc, #112] @ 236350 <__cxa_atexit@plt+0x21fc40> │ │ │ │ @@ -556813,29 +556813,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27614 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x03a2767c │ │ │ │ - cmpeq sp, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq sp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 236388 <__cxa_atexit@plt+0x21fc78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #140] @ 0x8c │ │ │ │ tst r7, #3 │ │ │ │ beq 236380 <__cxa_atexit@plt+0x21fc70> │ │ │ │ b 236394 <__cxa_atexit@plt+0x21fc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq sp, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ cmp r3, r7 │ │ │ │ bge 2363b8 <__cxa_atexit@plt+0x21fca8> │ │ │ │ ldr r7, [pc, #112] @ 23641c <__cxa_atexit@plt+0x21fd0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -556865,29 +556865,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x03a27598 │ │ │ │ @ instruction: 0x03a2755c │ │ │ │ - cmpeq sp, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 236458 <__cxa_atexit@plt+0x21fd48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ tst r7, #3 │ │ │ │ beq 236450 <__cxa_atexit@plt+0x21fd40> │ │ │ │ b 236464 <__cxa_atexit@plt+0x21fd54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ bge 236488 <__cxa_atexit@plt+0x21fd78> │ │ │ │ ldr r7, [pc, #112] @ 2364ec <__cxa_atexit@plt+0x21fddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -556917,29 +556917,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x03a274c8 │ │ │ │ @ instruction: 0x03a2748c │ │ │ │ - cmpeq sp, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq sp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 236528 <__cxa_atexit@plt+0x21fe18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #132] @ 0x84 │ │ │ │ tst r7, #3 │ │ │ │ beq 236520 <__cxa_atexit@plt+0x21fe10> │ │ │ │ b 236534 <__cxa_atexit@plt+0x21fe24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq sp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ cmp r3, r7 │ │ │ │ bge 236558 <__cxa_atexit@plt+0x21fe48> │ │ │ │ ldr r7, [pc, #168] @ 2365f4 <__cxa_atexit@plt+0x21fee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -556983,15 +556983,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0x03a273f8 │ │ │ │ @ instruction: 0x03a27394 │ │ │ │ - cmpeq sp, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 236688 <__cxa_atexit@plt+0x21ff78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -557022,15 +557022,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x03a27304 │ │ │ │ @ instruction: 0x03a272e0 │ │ │ │ - cmpeq sp, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bge 2366c4 <__cxa_atexit@plt+0x21ffb4> │ │ │ │ ldr r7, [pc, #64] @ 2366f8 <__cxa_atexit@plt+0x21ffe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -557048,15 +557048,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03a2728c │ │ │ │ @ instruction: 0x03a27274 │ │ │ │ - cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 236730 <__cxa_atexit@plt+0x220020> │ │ │ │ cmp r3, #3 │ │ │ │ bne 236748 <__cxa_atexit@plt+0x220038> │ │ │ │ ldr r7, [pc, #64] @ 236764 <__cxa_atexit@plt+0x220054> │ │ │ │ @@ -557074,15 +557074,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a271f4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03a27238 │ │ │ │ - cmpeq sp, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq sp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 236798 <__cxa_atexit@plt+0x220088> │ │ │ │ cmp r7, #3 │ │ │ │ bne 2367b4 <__cxa_atexit@plt+0x2200a4> │ │ │ │ ldr r7, [pc, #76] @ 2367d8 <__cxa_atexit@plt+0x2200c8> │ │ │ │ @@ -557103,15 +557103,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27188 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a271d0 │ │ │ │ - cmpeq sp, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq sp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -557150,15 +557150,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0x03a270cc │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x03a27138 │ │ │ │ - cmpeq sp, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq sp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2368c4 <__cxa_atexit@plt+0x2201b4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2368dc <__cxa_atexit@plt+0x2201cc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -557168,15 +557168,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 2368d8 <__cxa_atexit@plt+0x2201c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a27090 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 236908 <__cxa_atexit@plt+0x2201f8> │ │ │ │ ldr r7, [pc, #40] @ 236924 <__cxa_atexit@plt+0x220214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -557186,15 +557186,15 @@ │ │ │ │ ldr r3, [pc, #12] @ 236920 <__cxa_atexit@plt+0x220210> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x03a27048 │ │ │ │ - cmpeq sp, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq sp, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 236958 <__cxa_atexit@plt+0x220248> │ │ │ │ cmp r3, #3 │ │ │ │ bne 236970 <__cxa_atexit@plt+0x220260> │ │ │ │ ldr r7, [pc, #64] @ 23698c <__cxa_atexit@plt+0x22027c> │ │ │ │ @@ -557686,15 +557686,15 @@ │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ b 237100 <__cxa_atexit@plt+0x2209f0> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #40 @ 0x28 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq sp, #112, 20 @ 0x70000 │ │ │ │ + cmpeq sp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #164] @ 0xa4 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 23714c <__cxa_atexit@plt+0x220a3c> │ │ │ │ ldr r2, [pc, #164] @ 2371c0 <__cxa_atexit@plt+0x220ab0> │ │ │ │ @@ -557739,15 +557739,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x03a2705c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a2704c │ │ │ │ - cmpeq sp, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq sp, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2371f8 <__cxa_atexit@plt+0x220ae8> │ │ │ │ ldr r3, [pc, #40] @ 237210 <__cxa_atexit@plt+0x220b00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -557757,15 +557757,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 23720c <__cxa_atexit@plt+0x220afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a26fd0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq sp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237244 <__cxa_atexit@plt+0x220b34> │ │ │ │ ldr r3, [pc, #36] @ 237254 <__cxa_atexit@plt+0x220b44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #160] @ 0xa0 │ │ │ │ @@ -557774,15 +557774,15 @@ │ │ │ │ beq 23724c <__cxa_atexit@plt+0x220b3c> │ │ │ │ b 2372b4 <__cxa_atexit@plt+0x220ba4> │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 237280 <__cxa_atexit@plt+0x220b70> │ │ │ │ ldr r7, [pc, #52] @ 2372a8 <__cxa_atexit@plt+0x220b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -557795,15 +557795,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23729c <__cxa_atexit@plt+0x220b8c> │ │ │ │ b 2372b4 <__cxa_atexit@plt+0x220ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x03a26f58 │ │ │ │ - cmpeq sp, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 237330 <__cxa_atexit@plt+0x220c20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ @@ -557832,15 +557832,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a26ee4 │ │ │ │ @ instruction: 0x03a26eac │ │ │ │ - cmpeq sp, #100, 16 @ 0x640000 │ │ │ │ + cmpeq sp, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #164] @ 0xa4 │ │ │ │ cmp r3, r7 │ │ │ │ bge 23736c <__cxa_atexit@plt+0x220c5c> │ │ │ │ ldr r7, [pc, #76] @ 2373ac <__cxa_atexit@plt+0x220c9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -557861,15 +557861,15 @@ │ │ │ │ ldr r0, [r5, #168]! @ 0xa8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a26e6c │ │ │ │ @ instruction: 0x03a26e3c │ │ │ │ - cmpeq sp, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq sp, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 237410 <__cxa_atexit@plt+0x220d00> │ │ │ │ @@ -557916,15 +557916,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x03a26d98 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x03a26d8c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2374bc <__cxa_atexit@plt+0x220dac> │ │ │ │ ldr r3, [pc, #40] @ 2374d4 <__cxa_atexit@plt+0x220dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -557934,15 +557934,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 2374d0 <__cxa_atexit@plt+0x220dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a26d0c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq sp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237508 <__cxa_atexit@plt+0x220df8> │ │ │ │ ldr r3, [pc, #36] @ 237518 <__cxa_atexit@plt+0x220e08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -557951,15 +557951,15 @@ │ │ │ │ beq 237510 <__cxa_atexit@plt+0x220e00> │ │ │ │ b 237578 <__cxa_atexit@plt+0x220e68> │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq sp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 237544 <__cxa_atexit@plt+0x220e34> │ │ │ │ ldr r7, [pc, #52] @ 23756c <__cxa_atexit@plt+0x220e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -557972,15 +557972,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 237560 <__cxa_atexit@plt+0x220e50> │ │ │ │ b 237578 <__cxa_atexit@plt+0x220e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x03a26c94 │ │ │ │ - cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq sp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 237604 <__cxa_atexit@plt+0x220ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -558013,15 +558013,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0x03a26c18 │ │ │ │ @ instruction: 0x03a26bd8 │ │ │ │ - cmpeq sp, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq sp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ cmp r3, r7 │ │ │ │ bge 237640 <__cxa_atexit@plt+0x220f30> │ │ │ │ ldr r7, [pc, #76] @ 237680 <__cxa_atexit@plt+0x220f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -558042,15 +558042,15 @@ │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x03a26b98 │ │ │ │ @ instruction: 0x03a26b68 │ │ │ │ - cmpeq sp, #112, 10 @ 0x1c000000 │ │ │ │ + cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 2376e8 <__cxa_atexit@plt+0x220fd8> │ │ │ │ @@ -558099,15 +558099,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0x03a26ab0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x03a26a88 │ │ │ │ - cmpeq sp, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237798 <__cxa_atexit@plt+0x221088> │ │ │ │ ldr r3, [pc, #40] @ 2377b0 <__cxa_atexit@plt+0x2210a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -558117,29 +558117,29 @@ │ │ │ │ ldr r7, [pc, #12] @ 2377ac <__cxa_atexit@plt+0x22109c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a26a30 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2377e0 <__cxa_atexit@plt+0x2210d0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2377e8 <__cxa_atexit@plt+0x2210d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, #48, 8 @ 0x30000000 │ │ │ │ + cmpeq sp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237814 <__cxa_atexit@plt+0x221104> │ │ │ │ ldr r7, [pc, #40] @ 237830 <__cxa_atexit@plt+0x221120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -558149,29 +558149,29 @@ │ │ │ │ ldr r3, [pc, #12] @ 23782c <__cxa_atexit@plt+0x22111c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x03a269c4 │ │ │ │ - cmpeq sp, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq sp, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237860 <__cxa_atexit@plt+0x221150> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 237868 <__cxa_atexit@plt+0x221158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 407510 <__cxa_atexit@plt+0x3f0e00> │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq sp, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2378bc <__cxa_atexit@plt+0x2211ac> │ │ │ │ ldr r3, [pc, #68] @ 2378cc <__cxa_atexit@plt+0x2211bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -558189,29 +558189,29 @@ │ │ │ │ b 237914 <__cxa_atexit@plt+0x221204> │ │ │ │ ldr r0, [r5, #148]! @ 0x94 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq sp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 237908 <__cxa_atexit@plt+0x2211f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #140] @ 0x8c │ │ │ │ tst r7, #3 │ │ │ │ beq 237900 <__cxa_atexit@plt+0x2211f0> │ │ │ │ b 237914 <__cxa_atexit@plt+0x221204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #64, 6 │ │ │ │ + cmpeq sp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ cmp r3, r7 │ │ │ │ bge 237938 <__cxa_atexit@plt+0x221228> │ │ │ │ ldr r7, [pc, #112] @ 23799c <__cxa_atexit@plt+0x22128c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -558241,29 +558241,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x03a268a0 │ │ │ │ @ instruction: 0x03a26850 │ │ │ │ - cmpeq sp, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sp, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2379d8 <__cxa_atexit@plt+0x2212c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ tst r7, #3 │ │ │ │ beq 2379d0 <__cxa_atexit@plt+0x2212c0> │ │ │ │ b 2379e4 <__cxa_atexit@plt+0x2212d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ bge 237a08 <__cxa_atexit@plt+0x2212f8> │ │ │ │ ldr r7, [pc, #112] @ 237a6c <__cxa_atexit@plt+0x22135c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -558293,29 +558293,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x03a267d0 │ │ │ │ @ instruction: 0x03a26780 │ │ │ │ - cmpeq sp, #252, 2 @ 0x3f │ │ │ │ + cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 237aa8 <__cxa_atexit@plt+0x221398> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #132] @ 0x84 │ │ │ │ tst r7, #3 │ │ │ │ beq 237aa0 <__cxa_atexit@plt+0x221390> │ │ │ │ b 237ab4 <__cxa_atexit@plt+0x2213a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #208, 2 @ 0x34 │ │ │ │ + cmpeq sp, #208, 4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ cmp r3, r7 │ │ │ │ bge 237ad8 <__cxa_atexit@plt+0x2213c8> │ │ │ │ ldr r7, [pc, #168] @ 237b74 <__cxa_atexit@plt+0x221464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -558359,15 +558359,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0x03a26700 │ │ │ │ @ instruction: 0x03a26688 │ │ │ │ - cmpeq sp, #12, 2 │ │ │ │ + cmpeq sp, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 237c08 <__cxa_atexit@plt+0x2214f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -558398,15 +558398,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x03a2660c │ │ │ │ @ instruction: 0x03a265d4 │ │ │ │ - cmpeq sp, #124 @ 0x7c │ │ │ │ + cmpeq sp, #124, 2 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bge 237c44 <__cxa_atexit@plt+0x221534> │ │ │ │ ldr r7, [pc, #64] @ 237c78 <__cxa_atexit@plt+0x221568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -558424,29 +558424,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03a26594 │ │ │ │ @ instruction: 0x03a26568 │ │ │ │ - cmpeq sp, #28 │ │ │ │ + cmpeq sp, #28, 2 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237cac <__cxa_atexit@plt+0x22159c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 237cb4 <__cxa_atexit@plt+0x2215a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq sp, #236 @ 0xec │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237ce8 <__cxa_atexit@plt+0x2215d8> │ │ │ │ ldr r3, [pc, #36] @ 237cf8 <__cxa_atexit@plt+0x2215e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ @@ -558455,15 +558455,15 @@ │ │ │ │ beq 237cf0 <__cxa_atexit@plt+0x2215e0> │ │ │ │ b 237d04 <__cxa_atexit@plt+0x2215f4> │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq sp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -558502,15 +558502,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0x03a26434 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x03a2648c │ │ │ │ - cmpeq sp, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq sp, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237de4 <__cxa_atexit@plt+0x2216d4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 237dfc <__cxa_atexit@plt+0x2216ec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -558520,15 +558520,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 237df8 <__cxa_atexit@plt+0x2216e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a263e4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq sp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237e28 <__cxa_atexit@plt+0x221718> │ │ │ │ ldr r7, [pc, #40] @ 237e44 <__cxa_atexit@plt+0x221734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -558538,15 +558538,15 @@ │ │ │ │ ldr r3, [pc, #12] @ 237e40 <__cxa_atexit@plt+0x221730> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ b 406fd0 <__cxa_atexit@plt+0x3f08c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x03a263b0 │ │ │ │ - cmpeq sp, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237e74 <__cxa_atexit@plt+0x221764> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 237e7c <__cxa_atexit@plt+0x22176c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -562468,153 +562468,153 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a2285c │ │ │ │ cmneq sp, #148, 2 @ 0x25 │ │ │ │ - cmpeq ip, #24, 2 │ │ │ │ + cmpeq ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-2147483628 @ 0x80000014 │ │ │ │ + cmpeq ip, #536870917 @ 0x20000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-2147483613 @ 0x80000023 │ │ │ │ + cmpeq ip, #-536870904 @ 0xe0000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-1073741775 @ 0xc0000031 │ │ │ │ + cmpeq ip, #1879048204 @ 0x7000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-1073741762 @ 0xc000003e │ │ │ │ + cmpeq ip, #-1342177265 @ 0xb000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #48, 4 │ │ │ │ + cmpeq ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-1879048186 @ 0x90000006 │ │ │ │ + cmpeq ip, #-1543503871 @ 0xa4000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq ip, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-536870899 @ 0xe000000d │ │ │ │ + cmpeq ip, #2013265923 @ 0x78000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #1543503872 @ 0x5c000000 │ │ │ │ + cmpeq ip, #385875968 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq ip, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sl, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #402653186 @ 0x18000002 │ │ │ │ + cmpeq ip, #-2046820352 @ 0x86000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, fp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq ip, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, ip, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-201326589 @ 0xf4000003 │ │ │ │ + cmpeq ip, #-50331648 @ 0xfd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #905969664 @ 0x36000000 │ │ │ │ + cmpeq ip, #226492416 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, lr, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #1845493760 @ 0x6e000000 │ │ │ │ + cmpeq ip, #461373440 @ 0x1b800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, pc, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-1509949440 @ 0xa6000000 │ │ │ │ + cmpeq ip, #696254464 @ 0x29800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r0, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #-553648128 @ 0xdf000000 │ │ │ │ + cmpeq ip, #935329792 @ 0x37c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r1, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104857600 @ 0x6400000 │ │ │ │ + cmpeq ip, #26214400 @ 0x1900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #343932928 @ 0x14800000 │ │ │ │ + cmpeq ip, #85983232 @ 0x5200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq ip, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #897581056 @ 0x35800000 │ │ │ │ + cmpeq ip, #224395264 @ 0xd600000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #74448896 @ 0x4700000 │ │ │ │ + cmpeq ip, #18612224 @ 0x11c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -567919,15 +567919,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2410e0 <__cxa_atexit@plt+0x22a9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq ip, #872415235 @ 0x34000003 │ │ │ │ + cmpeq ip, #-855638016 @ 0xcd000000 │ │ │ │ cmneq ip, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -567957,15 +567957,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a1c808 │ │ │ │ cmneq ip, #108, 20 @ 0x6c000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmpeq ip, #872415233 @ 0x34000001 │ │ │ │ + cmpeq ip, #1291845632 @ 0x4d000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568296,15 +568296,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a1c2bc │ │ │ │ cmneq ip, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - cmpeq ip, #1, 28 │ │ │ │ + cmpeq ip, #1, 30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568516,15 +568516,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a1bf4c │ │ │ │ cmneq ip, #176, 2 @ 0x2c │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - cmpeq ip, #593920 @ 0x91000 │ │ │ │ + cmpeq ip, #148480 @ 0x24400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568831,15 +568831,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a1ba60 │ │ │ │ cmneq ip, #196, 24 @ 0xc400 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ - cmpeq ip, #692060160 @ 0x29400000 │ │ │ │ + cmpeq ip, #173015040 @ 0xa500000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -569910,32 +569910,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 243000 <__cxa_atexit@plt+0x22c8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, #29696 @ 0x7400 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ + cmpeq ip, #7424 @ 0x1d00 │ │ │ │ + cmpeq ip, #52, 24 @ 0x3400 │ │ │ │ cmneq ip, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 243038 <__cxa_atexit@plt+0x22c928> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 24303c <__cxa_atexit@plt+0x22c92c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq ip, #888832 @ 0xd9000 │ │ │ │ + cmpeq ip, #220, 22 @ 0x37000 │ │ │ │ + cmpeq ip, #222208 @ 0x36400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2430a8 <__cxa_atexit@plt+0x22c998> │ │ │ │ ldr r3, [pc, #88] @ 2430b8 <__cxa_atexit@plt+0x22c9a8> │ │ │ │ @@ -569959,32 +569959,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 2430c4 <__cxa_atexit@plt+0x22c9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, #364544 @ 0x59000 │ │ │ │ - cmpeq ip, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #91136 @ 0x16400 │ │ │ │ + cmpeq ip, #112, 22 @ 0x1c000 │ │ │ │ cmneq ip, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2430fc <__cxa_atexit@plt+0x22c9ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 243100 <__cxa_atexit@plt+0x22c9f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq ip, #24, 20 @ 0x18000 │ │ │ │ - cmpeq ip, #86016 @ 0x15000 │ │ │ │ + cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ + cmpeq ip, #21504 @ 0x5400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 243128 <__cxa_atexit@plt+0x22ca18> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -570683,16 +570683,16 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [pc, #20] @ 243c10 <__cxa_atexit@plt+0x22d500> │ │ │ │ add r8, pc, r8 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ - cmpeq ip, #11648 @ 0x2d80 │ │ │ │ + cmpeq ip, #192, 28 @ 0xc00 │ │ │ │ + cmpeq ip, #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 243c74 <__cxa_atexit@plt+0x22d564> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -570718,15 +570718,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0x03a19cc4 │ │ │ │ - cmpeq ip, #5824 @ 0x16c0 │ │ │ │ + cmpeq ip, #1456 @ 0x5b0 │ │ │ │ cmneq ip, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -570797,15 +570797,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq ip, #17664 @ 0x4500 │ │ │ │ + cmpeq ip, #4416 @ 0x1140 │ │ │ │ @ instruction: 0x03a19b80 │ │ │ │ @ instruction: 0x03a19b78 │ │ │ │ cmneq ip, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -570866,15 +570866,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a19af8 │ │ │ │ @ instruction: 0x03a19b4c │ │ │ │ @ instruction: 0x03a19ae0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq ip, #99328 @ 0x18400 │ │ │ │ + cmpeq ip, #24832 @ 0x6100 │ │ │ │ @ instruction: 0x03a19a9c │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq ip, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -570948,15 +570948,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x03a19a28 │ │ │ │ @ instruction: 0x03a199b8 │ │ │ │ cmneq ip, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - cmpeq ip, #184320 @ 0x2d000 │ │ │ │ + cmpeq ip, #46080 @ 0xb400 │ │ │ │ @ instruction: 0x03a19968 │ │ │ │ @ instruction: 0x03a1995c │ │ │ │ cmneq ip, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -571100,15 +571100,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ cmneq ip, #148, 2 @ 0x25 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - cmpeq ip, #53739520 @ 0x3340000 │ │ │ │ + cmpeq ip, #13434880 @ 0xcd0000 │ │ │ │ @ instruction: 0x03a19708 │ │ │ │ @ instruction: 0x03a196fc │ │ │ │ cmneq ip, #68, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -571202,15 +571202,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a19638 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ cmneq ip, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - cmpeq ip, #55574528 @ 0x3500000 │ │ │ │ + cmpeq ip, #13893632 @ 0xd40000 │ │ │ │ @ instruction: 0x03a19570 │ │ │ │ @ instruction: 0x03a19564 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -574111,15 +574111,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmneq ip, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq ip, #7929856 @ 0x790000 │ │ │ │ + cmpeq ip, #1982464 @ 0x1e4000 │ │ │ │ @ instruction: 0x03a16810 │ │ │ │ @ instruction: 0x03a167dc │ │ │ │ @ instruction: 0x03a167d0 │ │ │ │ cmneq ip, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2471d0 <__cxa_atexit@plt+0x230ac0> │ │ │ │ @@ -574232,15 +574232,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmneq ip, #128, 4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq ip, #140509184 @ 0x8600000 │ │ │ │ + cmpeq ip, #35127296 @ 0x2180000 │ │ │ │ @ instruction: 0x03a1662c │ │ │ │ @ instruction: 0x03a165f8 │ │ │ │ @ instruction: 0x03a165ec │ │ │ │ cmneq ip, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2473b4 <__cxa_atexit@plt+0x230ca4> │ │ │ │ @@ -575944,15 +575944,15 @@ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ cmneq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ cmneq ip, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0x03a14c18 │ │ │ │ @ instruction: 0xffffe638 │ │ │ │ @ instruction: 0xffffe4b4 │ │ │ │ - cmpeq ip, #5632 @ 0x1600 │ │ │ │ + cmpeq ip, #1408 @ 0x580 │ │ │ │ @ instruction: 0x03a14bbc │ │ │ │ @ instruction: 0x03a14b88 │ │ │ │ @ instruction: 0x03a14b7c │ │ │ │ cmneq ip, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -576018,15 +576018,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq ip, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ cmneq ip, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0x03a14aec │ │ │ │ @ instruction: 0xffffe504 │ │ │ │ @ instruction: 0xffffe380 │ │ │ │ - cmpeq ip, #925696 @ 0xe2000 │ │ │ │ + cmpeq ip, #231424 @ 0x38800 │ │ │ │ @ instruction: 0x03a14a88 │ │ │ │ @ instruction: 0x03a14a54 │ │ │ │ @ instruction: 0x03a14a48 │ │ │ │ cmneq ip, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 248fb0 <__cxa_atexit@plt+0x2328a0> │ │ │ │ @@ -576159,15 +576159,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xfffff03c │ │ │ │ @ instruction: 0xffffe1b8 │ │ │ │ @ instruction: 0xffffe034 │ │ │ │ - cmpeq ip, #2244608 @ 0x224000 │ │ │ │ + cmpeq ip, #561152 @ 0x89000 │ │ │ │ @ instruction: 0x03a14920 │ │ │ │ @ instruction: 0x03a148ec │ │ │ │ @ instruction: 0x03a148e0 │ │ │ │ cmneq ip, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -576306,33 +576306,33 @@ │ │ │ │ b 2775dc <__cxa_atexit@plt+0x260ecc> │ │ │ │ ldr r7, [pc, #12] @ 2493e4 <__cxa_atexit@plt+0x232cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ cmneq ip, #188, 4 @ 0xc000000b │ │ │ │ - cmpeq ip, #3407872 @ 0x340000 │ │ │ │ + cmpeq ip, #851968 @ 0xd0000 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #17039360 @ 0x1040000 │ │ │ │ + cmpeq ip, #4259840 @ 0x410000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #28835840 @ 0x1b80000 │ │ │ │ + cmpeq ip, #7208960 @ 0x6e0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #41156608 @ 0x2740000 │ │ │ │ + cmpeq ip, #10289152 @ 0x9d0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -577804,24 +577804,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24ab54 <__cxa_atexit@plt+0x234444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #-1073741769 @ 0xc0000037 │ │ │ │ + cmpeq ip, #-268435443 @ 0xf000000d │ │ │ │ cmneq ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 24ab74 <__cxa_atexit@plt+0x234464> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq ip, #-1073741787 @ 0xc0000025 │ │ │ │ + cmpeq ip, #1879048201 @ 0x70000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24abcc <__cxa_atexit@plt+0x2344bc> │ │ │ │ ldr r3, [pc, #68] @ 24abdc <__cxa_atexit@plt+0x2344cc> │ │ │ │ @@ -577840,24 +577840,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24abe4 <__cxa_atexit@plt+0x2344d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #-1073741805 @ 0xc0000013 │ │ │ │ + cmpeq ip, #-268435452 @ 0xf0000004 │ │ │ │ cmneq ip, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 24ac04 <__cxa_atexit@plt+0x2344f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq ip, #-1073741823 @ 0xc0000001 │ │ │ │ + cmpeq ip, #1879048192 @ 0x70000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 24ac2c <__cxa_atexit@plt+0x23451c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -585097,33 +585097,33 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 251d40 <__cxa_atexit@plt+0x23b630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ moveq fp, #240, 24 @ 0xf000 │ │ │ │ - cmpeq fp, #205 @ 0xcd │ │ │ │ + cmpeq fp, #1073741875 @ 0x40000033 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #253 @ 0xfd │ │ │ │ + cmpeq fp, #1073741887 @ 0x4000003f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #32, 2 │ │ │ │ + cmpeq fp, #32, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #1073741840 @ 0x40000010 │ │ │ │ + cmpeq fp, #268435460 @ 0x10000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -586601,15 +586601,15 @@ │ │ │ │ bhi 2534c8 <__cxa_atexit@plt+0x23cdb8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2534d0 <__cxa_atexit@plt+0x23cdc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 406e20 <__cxa_atexit@plt+0x3f0710> │ │ │ │ + b 224a090 <__cxa_atexit@plt+0x2233980> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ moveq sl, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -590402,15 +590402,15 @@ │ │ │ │ stm r8, {r0, r4, sl, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ mov r4, fp │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r1 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 406e70 <__cxa_atexit@plt+0x3f0760> │ │ │ │ + b 221bf7c <__cxa_atexit@plt+0x220586c> │ │ │ │ mov r6, r3 │ │ │ │ b 25703c <__cxa_atexit@plt+0x24092c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -590911,15 +590911,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, fp │ │ │ │ mov fp, ip │ │ │ │ - b 406e70 <__cxa_atexit@plt+0x3f0760> │ │ │ │ + b 221bf7c <__cxa_atexit@plt+0x220586c> │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str ip, [r5, #44] @ 0x2c │ │ │ │ add r1, r5, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 2578fc <__cxa_atexit@plt+0x2411ec> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -590961,15 +590961,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, fp │ │ │ │ mov r8, ip │ │ │ │ mov r9, ip │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 406e70 <__cxa_atexit@plt+0x3f0760> │ │ │ │ + b 221bf7c <__cxa_atexit@plt+0x220586c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r2, r6 │ │ │ │ b 25790c <__cxa_atexit@plt+0x2411fc> │ │ │ │ @@ -591483,15 +591483,15 @@ │ │ │ │ str ip, [r6, #32] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 406e70 <__cxa_atexit@plt+0x3f0760> │ │ │ │ + b 221bf7c <__cxa_atexit@plt+0x220586c> │ │ │ │ str sl, [r5, #32] │ │ │ │ str ip, [r5, #36] @ 0x24 │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 2581d0 <__cxa_atexit@plt+0x241ac0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ @@ -591526,15 +591526,15 @@ │ │ │ │ str fp, [r6, #32] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r3 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 406e70 <__cxa_atexit@plt+0x3f0760> │ │ │ │ + b 221bf7c <__cxa_atexit@plt+0x220586c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r2, r6 │ │ │ │ b 2581e0 <__cxa_atexit@plt+0x241ad0> │ │ │ │ @@ -592900,15 +592900,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ moveq r4, #48, 26 @ 0xc00 │ │ │ │ cmneq fp, #220, 30 @ 0x370 │ │ │ │ - cmpeq fp, #7929856 @ 0x790000 │ │ │ │ + cmpeq fp, #1982464 @ 0x1e4000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ vldr d8, [r5, #12] │ │ │ │ @@ -592934,15 +592934,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 2597dc <__cxa_atexit@plt+0x2430cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #48] @ 2597e0 <__cxa_atexit@plt+0x2430d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r7, [pc, #32] @ 2597e4 <__cxa_atexit@plt+0x2430d4> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d8, [r2, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub lr, r2, #20 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ bx r0 │ │ │ │ @@ -592962,15 +592962,15 @@ │ │ │ │ vstr d0, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 259830 <__cxa_atexit@plt+0x243120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 259834 <__cxa_atexit@plt+0x243124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ moveq r4, #112, 18 @ 0x1c0000 │ │ │ │ moveq r4, #252, 22 @ 0x3f000 │ │ │ │ cmneq fp, #228, 30 @ 0x390 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #3 │ │ │ │ @@ -592982,15 +592982,15 @@ │ │ │ │ vstr d0, [r5, #24] │ │ │ │ ldr r3, [pc, #24] @ 259880 <__cxa_atexit@plt+0x243170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 259884 <__cxa_atexit@plt+0x243174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ moveq r4, #32, 18 @ 0x80000 │ │ │ │ moveq r4, #172, 22 @ 0x2b000 │ │ │ │ andeq r1, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #260] @ 2599a0 <__cxa_atexit@plt+0x243290> │ │ │ │ @@ -593099,15 +593099,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 259a78 <__cxa_atexit@plt+0x243368> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1351720 <__cxa_atexit@plt+0x133b010> │ │ │ │ + b 13517f8 <__cxa_atexit@plt+0x133b0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ moveq r3, #112, 30 @ 0x1c0 │ │ │ │ moveq r4, #44, 20 @ 0x2c000 │ │ │ │ @@ -593250,15 +593250,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #-1677721599 @ 0x9c000001 │ │ │ │ + cmpeq fp, #1728053248 @ 0x67000000 │ │ │ │ moveq r3, #128, 24 @ 0x8000 │ │ │ │ cmneq fp, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -593381,15 +593381,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ 259ed8 <__cxa_atexit@plt+0x2437c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 259edc <__cxa_atexit@plt+0x2437cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r7, [pc, #32] @ 259ee0 <__cxa_atexit@plt+0x2437d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ moveq r4, #160, 10 @ 0x28000000 │ │ │ │ @@ -593415,15 +593415,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 259f44 <__cxa_atexit@plt+0x243834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 259f48 <__cxa_atexit@plt+0x243838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 13534d8 <__cxa_atexit@plt+0x133cdc8> │ │ │ │ + b 13535b0 <__cxa_atexit@plt+0x133cea0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ moveq r4, #92, 4 @ 0xc0000005 │ │ │ │ moveq r4, #232, 8 @ 0xe8000000 │ │ │ │ cmneq fp, #84, 18 @ 0x150000 │ │ │ │ cmneq fp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -594075,15 +594075,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ moveq r3, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 13feb5c <__cxa_atexit@plt+0x13e844c> │ │ │ │ + b 13fec34 <__cxa_atexit@plt+0x13e8524> │ │ │ │ cmneq fp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25aa70 <__cxa_atexit@plt+0x244360> │ │ │ │ @@ -594127,15 +594127,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #92] @ 25aaac <__cxa_atexit@plt+0x24439c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 25aa98 <__cxa_atexit@plt+0x244388> │ │ │ │ @@ -594176,15 +594176,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 25ab4c <__cxa_atexit@plt+0x24443c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 25ab50 <__cxa_atexit@plt+0x244440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r7, [pc, #40] @ 25ab54 <__cxa_atexit@plt+0x244444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -594252,15 +594252,15 @@ │ │ │ │ ldr r5, [pc, #92] @ 25ac98 <__cxa_atexit@plt+0x244588> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #84] @ 25ac9c <__cxa_atexit@plt+0x24458c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 25ac90 <__cxa_atexit@plt+0x244580> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r5, #-12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -594311,15 +594311,15 @@ │ │ │ │ ldr r5, [pc, #88] @ 25ad80 <__cxa_atexit@plt+0x244670> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #80] @ 25ad84 <__cxa_atexit@plt+0x244674> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 25ad78 <__cxa_atexit@plt+0x244668> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -594361,15 +594361,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 25ae30 <__cxa_atexit@plt+0x244720> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 25ae34 <__cxa_atexit@plt+0x244724> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r7, [pc, #40] @ 25ae38 <__cxa_atexit@plt+0x244728> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ @@ -595523,15 +595523,15 @@ │ │ │ │ ldr r5, [pc, #76] @ 25c064 <__cxa_atexit@plt+0x245954> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ 25c068 <__cxa_atexit@plt+0x245958> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25c054 <__cxa_atexit@plt+0x245944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -595598,15 +595598,15 @@ │ │ │ │ ldr r5, [pc, #104] @ 25c1ac <__cxa_atexit@plt+0x245a9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #96] @ 25c1b0 <__cxa_atexit@plt+0x245aa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 25c1a4 <__cxa_atexit@plt+0x245a94> │ │ │ │ @@ -595657,15 +595657,15 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r3, [pc, #72] @ 25c27c <__cxa_atexit@plt+0x245b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 25c280 <__cxa_atexit@plt+0x245b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 25c274 <__cxa_atexit@plt+0x245b64> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r3, #-12] │ │ │ │ @@ -595701,15 +595701,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #56] @ 25c31c <__cxa_atexit@plt+0x245c0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 25c320 <__cxa_atexit@plt+0x245c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r7, [pc, #36] @ 25c324 <__cxa_atexit@plt+0x245c14> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ @@ -595882,15 +595882,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ moveq r1, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 13feb5c <__cxa_atexit@plt+0x13e844c> │ │ │ │ + b 13fec34 <__cxa_atexit@plt+0x13e8524> │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ andeq r6, r0, sl │ │ │ │ cmneq fp, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ @@ -599525,15 +599525,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 13feb5c <__cxa_atexit@plt+0x13e844c> │ │ │ │ + b 13fec34 <__cxa_atexit@plt+0x13e8524> │ │ │ │ cmnpeq sl, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25ff18 <__cxa_atexit@plt+0x249808> │ │ │ │ @@ -600760,15 +600760,15 @@ │ │ │ │ ldr r5, [pc, #100] @ 261250 <__cxa_atexit@plt+0x24ab40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #92] @ 261254 <__cxa_atexit@plt+0x24ab44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ 261240 <__cxa_atexit@plt+0x24ab30> │ │ │ │ @@ -600810,15 +600810,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 2612f4 <__cxa_atexit@plt+0x24abe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 2612f8 <__cxa_atexit@plt+0x24abe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 138406c <__cxa_atexit@plt+0x136d95c> │ │ │ │ + b 1384144 <__cxa_atexit@plt+0x136da34> │ │ │ │ ldr r7, [pc, #40] @ 2612fc <__cxa_atexit@plt+0x24abec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -600883,15 +600883,15 @@ │ │ │ │ ldr r5, [pc, #104] @ 261440 <__cxa_atexit@plt+0x24ad30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #96] @ 261444 <__cxa_atexit@plt+0x24ad34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 261438 <__cxa_atexit@plt+0x24ad28> │ │ │ │ @@ -600942,15 +600942,15 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r3, [pc, #72] @ 261510 <__cxa_atexit@plt+0x24ae00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 261514 <__cxa_atexit@plt+0x24ae04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 261508 <__cxa_atexit@plt+0x24adf8> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r3, #-12] │ │ │ │ @@ -600986,15 +600986,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #56] @ 2615b0 <__cxa_atexit@plt+0x24aea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2615b4 <__cxa_atexit@plt+0x24aea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 134edc4 <__cxa_atexit@plt+0x13386b4> │ │ │ │ + b 134ee9c <__cxa_atexit@plt+0x133878c> │ │ │ │ ldr r7, [pc, #36] @ 2615b8 <__cxa_atexit@plt+0x24aea8> │ │ │ │ add r7, pc, r7 │ │ │ │ vstr d0, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ @@ -602057,15 +602057,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ orrseq fp, pc, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 13feb5c <__cxa_atexit@plt+0x13e844c> │ │ │ │ + b 13fec34 <__cxa_atexit@plt+0x13e8524> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2626b0 <__cxa_atexit@plt+0x24bfa0> │ │ │ │ ldr r2, [pc, #64] @ 2626bc <__cxa_atexit@plt+0x24bfac> │ │ │ │ @@ -603988,15 +603988,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r9, pc, #148, 20 @ 0x94000 │ │ │ │ cmneq sl, #152, 18 @ 0x260000 │ │ │ │ - cmpeq sl, #259072 @ 0x3f400 │ │ │ │ + cmpeq sl, #64768 @ 0xfd00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5, {r8, lr} │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -604488,15 +604488,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #-234881024 @ 0xf2000000 │ │ │ │ + cmpeq sl, #1015021568 @ 0x3c800000 │ │ │ │ orrseq r8, pc, #212, 24 @ 0xd400 │ │ │ │ cmneq sl, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -604571,15 +604571,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ orrseq r8, pc, #188, 22 @ 0x2f000 │ │ │ │ - cmpeq sl, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq sl, #188, 8 @ 0xbc000000 │ │ │ │ cmneq sl, #120 @ 0x78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 264e20 <__cxa_atexit@plt+0x24e710> │ │ │ │ @@ -604656,15 +604656,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ orrseq r8, pc, #112, 20 @ 0x70000 │ │ │ │ - cmpeq sl, #268435464 @ 0x10000008 │ │ │ │ + cmpeq sl, #67108866 @ 0x4000002 │ │ │ │ cmneq sl, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 264f7c <__cxa_atexit@plt+0x24e86c> │ │ │ │ @@ -604745,15 +604745,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ orrseq r8, pc, #20, 18 @ 0x50000 │ │ │ │ - cmpeq sl, #-1073741810 @ 0xc000000e │ │ │ │ + cmpeq sl, #-1342177277 @ 0xb0000003 │ │ │ │ cmneq sl, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2650e4 <__cxa_atexit@plt+0x24e9d4> │ │ │ │ @@ -604835,15 +604835,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ orrseq r8, pc, #168, 14 @ 0x2a00000 │ │ │ │ - cmpeq sl, #224, 30 @ 0x380 │ │ │ │ + cmpeq sl, #224 @ 0xe0 │ │ │ │ cmneq sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 26524c <__cxa_atexit@plt+0x24eb3c> │ │ │ │ @@ -604925,15 +604925,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ orrseq r8, pc, #64, 12 @ 0x4000000 │ │ │ │ - cmpeq sl, #2256 @ 0x8d0 │ │ │ │ + cmpeq sl, #564 @ 0x234 │ │ │ │ cmneq sl, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2653c0 <__cxa_atexit@plt+0x24ecb0> │ │ │ │ @@ -605010,15 +605010,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq sl, #4544 @ 0x11c0 │ │ │ │ + cmpeq sl, #1136 @ 0x470 │ │ │ │ cmneq sl, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -605071,15 +605071,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, pc, #84, 8 @ 0x54000000 │ │ │ │ orrseq r8, pc, #168, 8 @ 0xa8000000 │ │ │ │ orrseq r8, pc, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq sl, #32512 @ 0x7f00 │ │ │ │ + cmpeq sl, #8128 @ 0x1fc0 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq sl, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ @@ -605155,15 +605155,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ orrseq r8, pc, #128, 6 │ │ │ │ orrseq r8, pc, #16, 6 @ 0x40000000 │ │ │ │ cmneq sl, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - cmpeq sl, #76800 @ 0x12c00 │ │ │ │ + cmpeq sl, #19200 @ 0x4b00 │ │ │ │ cmneq sl, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 265764 <__cxa_atexit@plt+0x24f054> │ │ │ │ @@ -605999,15 +605999,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, pc, #188 @ 0xbc │ │ │ │ cmneq sl, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq sl, #12224 @ 0x2fc0 │ │ │ │ + cmpeq sl, #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -606539,17 +606539,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orrseq r6, pc, #224, 24 @ 0xe000 │ │ │ │ - cmpeq sl, #1035993088 @ 0x3dc00000 │ │ │ │ - cmpeq sl, #9437184 @ 0x900000 │ │ │ │ - cmpeq sl, #28311552 @ 0x1b00000 │ │ │ │ + cmpeq sl, #258998272 @ 0xf700000 │ │ │ │ + cmpeq sl, #2359296 @ 0x240000 │ │ │ │ + cmpeq sl, #7077888 @ 0x6c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r2, [pc, #228] @ 266d6c <__cxa_atexit@plt+0x25065c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -612933,39 +612933,39 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ orrseq r1, pc, #172, 8 @ 0xac000000 │ │ │ │ cmneq sl, #16, 24 @ 0x1000 │ │ │ │ - cmpeq r9, #1140850688 @ 0x44000000 │ │ │ │ + cmpeq r9, #285212672 @ 0x11000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #-469762048 @ 0xe4000000 │ │ │ │ + cmpeq r9, #956301312 @ 0x39000000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #-2013265919 @ 0x88000001 │ │ │ │ + cmpeq r9, #1644167168 @ 0x62000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #939524098 @ 0x38000002 │ │ │ │ + cmpeq r9, #-1912602624 @ 0x8e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #-469762046 @ 0xe4000002 │ │ │ │ + cmpeq r9, #-1191182336 @ 0xb9000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -613086,15 +613086,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orrseq r0, pc, #208, 12 @ 0xd000000 │ │ │ │ - cmpeq r9, #1409286146 @ 0x54000002 │ │ │ │ + cmpeq r9, #-1795162112 @ 0x95000000 │ │ │ │ orrseq r0, pc, #180, 12 @ 0xb400000 │ │ │ │ orrseq r0, pc, #172, 12 @ 0xac00000 │ │ │ │ cmneq sl, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26d2dc <__cxa_atexit@plt+0x256bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -613162,15 +613162,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orrseq r0, pc, #128, 10 @ 0x20000000 │ │ │ │ - cmpeq r9, #64, 4 │ │ │ │ + cmpeq r9, #64, 6 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 26d540 <__cxa_atexit@plt+0x256e30> │ │ │ │ @@ -613276,19 +613276,19 @@ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ orrseq r0, pc, #40, 10 @ 0xa000000 │ │ │ │ orrseq r0, pc, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ cmneq sl, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmpeq r9, #217 @ 0xd9 │ │ │ │ + cmpeq r9, #1073741878 @ 0x40000036 │ │ │ │ orrseq r0, pc, #252, 6 @ 0xf0000003 │ │ │ │ orrseq r0, pc, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - cmpeq r9, #244 @ 0xf4 │ │ │ │ + cmpeq r9, #244, 2 @ 0x3d │ │ │ │ cmneq sl, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -613331,15 +613331,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ orrseq r0, pc, #116, 6 @ 0xd0000001 │ │ │ │ orrseq r0, pc, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmpeq r9, #164, 30 @ 0x290 │ │ │ │ + cmpeq r9, #164 @ 0xa4 │ │ │ │ cmneq sl, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -613389,15 +613389,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ orrseq r0, pc, #156, 4 @ 0xc0000009 │ │ │ │ orrseq r0, pc, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - cmpeq r9, #3536 @ 0xdd0 │ │ │ │ + cmpeq r9, #884 @ 0x374 │ │ │ │ orrseq r0, pc, #0, 4 │ │ │ │ orrseq r0, pc, #248, 2 @ 0x3e │ │ │ │ cmneq sl, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -613665,15 +613665,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orrseq pc, lr, #196, 26 @ 0x3100 │ │ │ │ - cmpeq r9, #466944 @ 0x72000 │ │ │ │ + cmpeq r9, #116736 @ 0x1c800 │ │ │ │ orrseq pc, lr, #168, 26 @ 0x2a00 │ │ │ │ orrseq pc, lr, #160, 26 @ 0x2800 │ │ │ │ cmneq sl, #120 @ 0x78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -613769,22 +613769,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r9, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - cmpeq r9, #15597568 @ 0xee0000 │ │ │ │ - cmpeq r9, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq r9, #3899392 @ 0x3b8000 │ │ │ │ + cmpeq r9, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ orrseq pc, lr, #208, 24 @ 0xd000 │ │ │ │ orrseq pc, lr, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - cmpeq r9, #12713984 @ 0xc20000 │ │ │ │ + cmpeq r9, #3178496 @ 0x308000 │ │ │ │ orrseq pc, lr, #252, 22 @ 0x3f000 │ │ │ │ orrseq pc, lr, #244, 22 @ 0x3d000 │ │ │ │ cmneq sl, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -613832,15 +613832,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ orrseq pc, lr, #164, 22 @ 0x29000 │ │ │ │ orrseq pc, lr, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmpeq r9, #54001664 @ 0x3380000 │ │ │ │ + cmpeq r9, #13500416 @ 0xce0000 │ │ │ │ orrseq pc, lr, #8, 22 @ 0x2000 │ │ │ │ orrseq pc, lr, #0, 22 │ │ │ │ cmneq sl, #84, 28 @ 0x540 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -613972,15 +613972,15 @@ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ cmneq sl, #100, 24 @ 0x6400 │ │ │ │ cmneq sl, #92, 24 @ 0x5c00 │ │ │ │ cmneq sl, #140, 24 @ 0x8c00 │ │ │ │ cmneq sl, #132, 24 @ 0x8400 │ │ │ │ cmneq sl, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq r9, #10485760 @ 0xa00000 │ │ │ │ + cmpeq r9, #2621440 @ 0x280000 │ │ │ │ orrseq pc, lr, #60, 18 @ 0xf0000 │ │ │ │ orrseq pc, lr, #52, 18 @ 0xd0000 │ │ │ │ cmneq sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -614026,15 +614026,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq sl, #112, 22 @ 0x1c000 │ │ │ │ cmneq sl, #100, 22 @ 0x19000 │ │ │ │ cmneq sl, #156, 22 @ 0x27000 │ │ │ │ cmneq sl, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq r9, #8388608 @ 0x800000 │ │ │ │ + cmpeq r9, #2097152 @ 0x200000 │ │ │ │ orrseq pc, lr, #52, 16 @ 0x340000 │ │ │ │ orrseq pc, lr, #44, 16 @ 0x2c0000 │ │ │ │ cmneq sl, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -614052,15 +614052,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq r9, #252, 8 @ 0xfc000000 │ │ │ │ orrseq pc, lr, #188, 14 @ 0x2f00000 │ │ │ │ cmneq sl, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -616391,15 +616391,15 @@ │ │ │ │ cmneq sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 270654 <__cxa_atexit@plt+0x259f44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2226b08 <__cxa_atexit@plt+0x22103f8> │ │ │ │ + b 406b50 <__cxa_atexit@plt+0x3f0440> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -616419,15 +616419,15 @@ │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 2706c0 <__cxa_atexit@plt+0x259fb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r9, #432 @ 0x1b0 │ │ │ │ + cmpeq r9, #27, 30 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 270718 <__cxa_atexit@plt+0x25a008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -616456,15 +616456,15 @@ │ │ │ │ orrseq sp, lr, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 270754 <__cxa_atexit@plt+0x25a044> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r9, #8640 @ 0x21c0 │ │ │ │ + cmpeq r9, #2160 @ 0x870 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2707ac <__cxa_atexit@plt+0x25a09c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -616735,24 +616735,24 @@ │ │ │ │ cmneq sl, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 270bb4 <__cxa_atexit@plt+0x25a4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 221e7c8 <__cxa_atexit@plt+0x22080b8> │ │ │ │ + b 226c51c <__cxa_atexit@plt+0x2255e0c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sl, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 270bd8 <__cxa_atexit@plt+0x25a4c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2219784 <__cxa_atexit@plt+0x2203074> │ │ │ │ + b 22674d8 <__cxa_atexit@plt+0x2250dc8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sl, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 270c2c <__cxa_atexit@plt+0x25a51c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -616886,15 +616886,15 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ cmneq sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 2223760 <__cxa_atexit@plt+0x220d050> │ │ │ │ + b 406ae0 <__cxa_atexit@plt+0x3f03d0> │ │ │ │ cmneq sl, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -619760,15 +619760,15 @@ │ │ │ │ cmneq r9, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 273af8 <__cxa_atexit@plt+0x25d3e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2226b08 <__cxa_atexit@plt+0x22103f8> │ │ │ │ + b 406b50 <__cxa_atexit@plt+0x3f0440> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r9, #0, 16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 273b48 <__cxa_atexit@plt+0x25d438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -621489,39 +621489,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, lr, #192, 28 @ 0xc00 │ │ │ │ cmneq r9, #12, 28 @ 0xc0 │ │ │ │ - cmpeq r9, #952 @ 0x3b8 │ │ │ │ + cmpeq r9, #238 @ 0xee │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #36 @ 0x24 │ │ │ │ + cmpeq r9, #36, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #90 @ 0x5a │ │ │ │ + cmpeq r9, #-2147483626 @ 0x80000016 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #143 @ 0x8f │ │ │ │ + cmpeq r9, #-1073741789 @ 0xc0000023 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #195 @ 0xc3 │ │ │ │ + cmpeq r9, #-1073741776 @ 0xc0000030 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -621541,21 +621541,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, lr, #220, 24 @ 0xdc00 │ │ │ │ cmneq r9, #64, 28 @ 0x400 │ │ │ │ - cmpeq r9, #249 @ 0xf9 │ │ │ │ + cmpeq r9, #1073741886 @ 0x4000003e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #-1073741813 @ 0xc000000b │ │ │ │ + cmpeq r9, #-268435454 @ 0xf0000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -623653,15 +623653,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2777bc <__cxa_atexit@plt+0x2610ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmpeq r9, #221 @ 0xdd │ │ │ │ + cmpeq r9, #1073741879 @ 0x40000037 │ │ │ │ cmneq r9, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2777f0 <__cxa_atexit@plt+0x2610e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -624022,15 +624022,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r5, lr, #136, 24 @ 0x8800 │ │ │ │ cmneq r9, #204, 18 @ 0x330000 │ │ │ │ orrseq r5, lr, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - cmpeq r9, #78848 @ 0x13400 │ │ │ │ + cmpeq r9, #19712 @ 0x4d00 │ │ │ │ orrseq r5, lr, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 277dd8 <__cxa_atexit@plt+0x2616c8> │ │ │ │ ldr r2, [pc, #72] @ 277df8 <__cxa_atexit@plt+0x2616e8> │ │ │ │ @@ -624371,15 +624371,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ - cmpeq r9, #759169024 @ 0x2d400000 │ │ │ │ + cmpeq r9, #189792256 @ 0xb500000 │ │ │ │ cmneq r9, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 278348 <__cxa_atexit@plt+0x261c38> │ │ │ │ @@ -624423,15 +624423,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff3a0 │ │ │ │ - cmpeq r9, #-452984832 @ 0xe5000000 │ │ │ │ + cmpeq r9, #960495616 @ 0x39400000 │ │ │ │ cmneq r9, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 278418 <__cxa_atexit@plt+0x261d08> │ │ │ │ @@ -624475,15 +624475,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ - cmpeq r9, #352321536 @ 0x15000000 │ │ │ │ + cmpeq r9, #88080384 @ 0x5400000 │ │ │ │ cmneq r9, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2784e8 <__cxa_atexit@plt+0x261dd8> │ │ │ │ @@ -624527,15 +624527,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #216, 2 @ 0x36 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ - cmpeq r9, #335544321 @ 0x14000001 │ │ │ │ + cmpeq r9, #1157627904 @ 0x45000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 2785e8 <__cxa_atexit@plt+0x261ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -631250,15 +631250,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ orrseq pc, sp, #96, 12 @ 0x6000000 │ │ │ │ cmneq r9, #152, 20 @ 0x98000 │ │ │ │ - cmpeq r8, #68, 22 @ 0x11000 │ │ │ │ + cmpeq r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -636159,15 +636159,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ orrseq r9, sp, #44, 28 @ 0x2c0 │ │ │ │ - cmpeq r8, #1342177291 @ 0x5000000b │ │ │ │ + cmpeq r8, #-738197502 @ 0xd4000002 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -636207,15 +636207,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orrseq r9, sp, #4, 28 @ 0x40 │ │ │ │ orrseq r9, sp, #156, 26 @ 0x2700 │ │ │ │ cmneq r8, #84, 30 @ 0x150 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmpeq r8, #1073741887 @ 0x4000003f │ │ │ │ + cmpeq r8, #-805306353 @ 0xd000000f │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 283cc8 <__cxa_atexit@plt+0x26d5b8> │ │ │ │ ldr r3, [pc, #228] @ 283cf8 <__cxa_atexit@plt+0x26d5e8> │ │ │ │ @@ -636280,15 +636280,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orrseq r9, sp, #32, 26 @ 0x800 │ │ │ │ orrseq r9, sp, #184, 24 @ 0xb800 │ │ │ │ cmneq r8, #64, 28 @ 0x400 │ │ │ │ cmneq r8, #84, 28 @ 0x540 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmpeq r8, #1073741825 @ 0x40000001 │ │ │ │ + cmpeq r8, #1342177280 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -636333,15 +636333,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orrseq r9, sp, #24, 24 @ 0x1800 │ │ │ │ orrseq r9, sp, #176, 22 @ 0x2c000 │ │ │ │ cmneq r8, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq r8, #13 │ │ │ │ + cmpeq r8, #1073741827 @ 0x40000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -636362,15 +636362,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - cmpeq r8, #548 @ 0x224 │ │ │ │ + cmpeq r8, #137 @ 0x89 │ │ │ │ cmneq r8, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 283e88 <__cxa_atexit@plt+0x26d778> │ │ │ │ @@ -636431,15 +636431,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 283f74 <__cxa_atexit@plt+0x26d864> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq r8, #1680 @ 0x690 │ │ │ │ + cmpeq r8, #420 @ 0x1a4 │ │ │ │ cmneq r8, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 283fc8 <__cxa_atexit@plt+0x26d8b8> │ │ │ │ ldr r2, [pc, #60] @ 283fd0 <__cxa_atexit@plt+0x26d8c0> │ │ │ │ @@ -636564,15 +636564,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ orrseq r9, sp, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq r8, #21760 @ 0x5500 │ │ │ │ + cmpeq r8, #5440 @ 0x1540 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -636612,15 +636612,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orrseq r9, sp, #176, 14 @ 0x2c00000 │ │ │ │ orrseq r9, sp, #72, 14 @ 0x1200000 │ │ │ │ cmneq r8, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmpeq r8, #160768 @ 0x27400 │ │ │ │ + cmpeq r8, #40192 @ 0x9d00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28431c <__cxa_atexit@plt+0x26dc0c> │ │ │ │ ldr r3, [pc, #228] @ 28434c <__cxa_atexit@plt+0x26dc3c> │ │ │ │ @@ -636685,15 +636685,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orrseq r9, sp, #204, 12 @ 0xcc00000 │ │ │ │ orrseq r9, sp, #100, 12 @ 0x6400000 │ │ │ │ cmneq r8, #20, 16 @ 0x140000 │ │ │ │ cmneq r8, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmpeq r8, #675840 @ 0xa5000 │ │ │ │ + cmpeq r8, #168960 @ 0x29400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -636738,15 +636738,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orrseq r9, sp, #196, 10 @ 0x31000000 │ │ │ │ orrseq r9, sp, #92, 10 @ 0x17000000 │ │ │ │ cmneq r8, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq r8, #2834432 @ 0x2b4000 │ │ │ │ + cmpeq r8, #708608 @ 0xad000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -636767,15 +636767,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - cmpeq r8, #671744 @ 0xa4000 │ │ │ │ + cmpeq r8, #167936 @ 0x29000 │ │ │ │ cmneq r8, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 2844dc <__cxa_atexit@plt+0x26ddcc> │ │ │ │ @@ -636836,15 +636836,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2845c8 <__cxa_atexit@plt+0x26deb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq r8, #589824 @ 0x90000 │ │ │ │ + cmpeq r8, #147456 @ 0x24000 │ │ │ │ cmneq r8, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28461c <__cxa_atexit@plt+0x26df0c> │ │ │ │ ldr r2, [pc, #60] @ 284624 <__cxa_atexit@plt+0x26df14> │ │ │ │ @@ -636969,15 +636969,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ orrseq r9, sp, #132, 2 @ 0x21 │ │ │ │ - cmpeq r8, #1027604480 @ 0x3d400000 │ │ │ │ + cmpeq r8, #256901120 @ 0xf500000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -637017,15 +637017,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orrseq r9, sp, #92, 2 │ │ │ │ orrseq r9, sp, #244 @ 0xf4 │ │ │ │ cmneq r8, #96, 6 @ 0x80000001 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmpeq r8, #255852544 @ 0xf400000 │ │ │ │ + cmpeq r8, #63963136 @ 0x3d00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 284970 <__cxa_atexit@plt+0x26e260> │ │ │ │ ldr r3, [pc, #228] @ 2849a0 <__cxa_atexit@plt+0x26e290> │ │ │ │ @@ -637090,15 +637090,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orrseq r9, sp, #120 @ 0x78 │ │ │ │ orrseq r9, sp, #16 │ │ │ │ cmneq r8, #76, 4 @ 0xc0000004 │ │ │ │ cmneq r8, #96, 4 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmpeq r8, #1157627904 @ 0x45000000 │ │ │ │ + cmpeq r8, #289406976 @ 0x11400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -637143,15 +637143,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orrseq r8, sp, #112, 30 @ 0x1c0 │ │ │ │ orrseq r8, sp, #8, 30 │ │ │ │ cmneq r8, #108, 2 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq r8, #872415233 @ 0x34000001 │ │ │ │ + cmpeq r8, #1291845632 @ 0x4d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -637172,15 +637172,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - cmpeq r8, #-1879048180 @ 0x9000000c │ │ │ │ + cmpeq r8, #603979779 @ 0x24000003 │ │ │ │ cmneq r8, #232 @ 0xe8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 284b30 <__cxa_atexit@plt+0x26e420> │ │ │ │ @@ -637241,15 +637241,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 284c1c <__cxa_atexit@plt+0x26e50c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq r8, #1073741866 @ 0x4000002a │ │ │ │ + cmpeq r8, #-1879048182 @ 0x9000000a │ │ │ │ cmneq r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 284c60 <__cxa_atexit@plt+0x26e550> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -643241,15 +643241,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmpeq r8, #198 @ 0xc6 │ │ │ │ + cmpeq r8, #-2147483599 @ 0x80000031 │ │ │ │ orrseq r2, sp, #112, 30 @ 0x1c0 │ │ │ │ cmneq r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -643775,15 +643775,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r3, sp, #168, 4 @ 0x8000000a │ │ │ │ cmneq r8, #252, 2 @ 0x3f │ │ │ │ - cmpeq r8, #132096 @ 0x20400 │ │ │ │ + cmpeq r8, #33024 @ 0x8100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -645312,15 +645312,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmppeq r7, #218103808 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ + cmppeq r7, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ orrseq r0, sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -652935,45 +652935,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sl, ip, #208, 6 @ 0x40000003 │ │ │ │ cmnpeq r7, #252, 2 @ p-variant is OBSOLETE @ 0x3f │ │ │ │ - cmpeq r7, #2336 @ 0x920 │ │ │ │ + cmpeq r7, #584 @ 0x248 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #3296 @ 0xce0 │ │ │ │ + cmpeq r7, #824 @ 0x338 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #7, 30 │ │ │ │ + cmpeq r7, #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #62, 30 @ 0xf8 │ │ │ │ + cmpeq r7, #62 @ 0x3e │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq r7, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -656309,15 +656309,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #41472 @ 0xa200 │ │ │ │ + cmpeq r7, #10368 @ 0x2880 │ │ │ │ orrseq r6, ip, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2976c0 <__cxa_atexit@plt+0x280fb0> │ │ │ │ @@ -657045,15 +657045,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #234 @ 0xea │ │ │ │ + cmpeq r7, #-2147483590 @ 0x8000003a │ │ │ │ orrseq r5, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 298240 <__cxa_atexit@plt+0x281b30> │ │ │ │ @@ -657671,15 +657671,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #242221056 @ 0xe700000 │ │ │ │ + cmpeq r7, #60555264 @ 0x39c0000 │ │ │ │ orrseq r4, ip, #48, 28 @ 0x300 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 298c08 <__cxa_atexit@plt+0x2824f8> │ │ │ │ @@ -665084,15 +665084,15 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ ldr r7, [pc, #28] @ 29ff4c <__cxa_atexit@plt+0x28983c> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r2, r8, r9} │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -665426,15 +665426,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r6, #5 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ ldr r7, [pc, #32] @ 2a04a8 <__cxa_atexit@plt+0x289d98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -665797,15 +665797,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #16] │ │ │ │ str r9, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -670173,15 +670173,15 @@ │ │ │ │ bhi 2a4eac <__cxa_atexit@plt+0x28e79c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2a4eb4 <__cxa_atexit@plt+0x28e7a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r8, fp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -671414,15 +671414,15 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r3 │ │ │ │ b 2a6220 <__cxa_atexit@plt+0x28fb10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2a6238 <__cxa_atexit@plt+0x28fb28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -671477,15 +671477,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #88] @ 2a636c <__cxa_atexit@plt+0x28fc5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -671542,15 +671542,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ add r5, r5, #20 │ │ │ │ add r9, r1, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #44] @ 2a6444 <__cxa_atexit@plt+0x28fd34> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -671578,15 +671578,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #-16]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 2a64ac <__cxa_atexit@plt+0x28fd9c> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ sub r5, r5, #4 │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2a64d0 <__cxa_atexit@plt+0x28fdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -671603,15 +671603,15 @@ │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2a6504 <__cxa_atexit@plt+0x28fdf4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ ldr r7, [pc, #16] @ 2a651c <__cxa_atexit@plt+0x28fe0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 406ba0 <__cxa_atexit@plt+0x3f0490> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @@ -671620,15 +671620,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 406de8 <__cxa_atexit@plt+0x3f06d8> │ │ │ │ + b 22637c8 <__cxa_atexit@plt+0x224d0b8> │ │ │ │ cmneq r6, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a6598 <__cxa_atexit@plt+0x28fe88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -672150,15 +672150,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ ldr r5, [pc, #56] @ 2a6db4 <__cxa_atexit@plt+0x2906a4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -672177,15 +672177,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r6, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -672218,15 +672218,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r1, #12]! │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40]! @ 0x28 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #44] @ 2a6ed4 <__cxa_atexit@plt+0x2907c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -672266,15 +672266,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ add r5, r5, #20 │ │ │ │ add r9, r1, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #44] @ 2a6f94 <__cxa_atexit@plt+0x290884> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -672317,15 +672317,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r1, #12]! │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40]! @ 0x28 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #44] @ 2a7060 <__cxa_atexit@plt+0x290950> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -672378,15 +672378,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #88] @ 2a7180 <__cxa_atexit@plt+0x290a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -672456,15 +672456,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #88] @ 2a72b8 <__cxa_atexit@plt+0x290ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -672500,28 +672500,28 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 2a7308 <__cxa_atexit@plt+0x290bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 2268fe8 <__cxa_atexit@plt+0x22528d8> │ │ │ │ + b 2219310 <__cxa_atexit@plt+0x2202c00> │ │ │ │ cmneq r6, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a733c <__cxa_atexit@plt+0x290c2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2a7344 <__cxa_atexit@plt+0x290c34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -672550,15 +672550,15 @@ │ │ │ │ bhi 2a73d0 <__cxa_atexit@plt+0x290cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2a73d8 <__cxa_atexit@plt+0x290cc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -672613,15 +672613,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 2a74f4 <__cxa_atexit@plt+0x290de4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ b 2a74dc <__cxa_atexit@plt+0x290dcc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -672652,15 +672652,15 @@ │ │ │ │ stm r2, {r0, r3, r9, sl, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 2a7594 <__cxa_atexit@plt+0x290e84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 2a7598 <__cxa_atexit@plt+0x290e88> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ b 2a7578 <__cxa_atexit@plt+0x290e68> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2a758c <__cxa_atexit@plt+0x290e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -672692,15 +672692,15 @@ │ │ │ │ bhi 2a7608 <__cxa_atexit@plt+0x290ef8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2a7610 <__cxa_atexit@plt+0x290f00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -672729,15 +672729,15 @@ │ │ │ │ bhi 2a769c <__cxa_atexit@plt+0x290f8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2a76a4 <__cxa_atexit@plt+0x290f94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #128, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -672792,15 +672792,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 2a77c0 <__cxa_atexit@plt+0x2910b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ b 2a77a8 <__cxa_atexit@plt+0x291098> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -672931,15 +672931,15 @@ │ │ │ │ str r0, [r9, #28] │ │ │ │ str lr, [r9, #32] │ │ │ │ str r9, [r9, #40] @ 0x28 │ │ │ │ str ip, [r9, #36]! @ 0x24 │ │ │ │ ldr r8, [pc, #64] @ 2a79fc <__cxa_atexit@plt+0x2912ec> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r9 │ │ │ │ b 2a79d4 <__cxa_atexit@plt+0x2912c4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2a79ec <__cxa_atexit@plt+0x2912dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -672983,15 +672983,15 @@ │ │ │ │ str r0, [r9, #28] │ │ │ │ str lr, [r9, #32] │ │ │ │ str r9, [r9, #40] @ 0x28 │ │ │ │ str ip, [r9, #36]! @ 0x24 │ │ │ │ ldr r8, [pc, #64] @ 2a7acc <__cxa_atexit@plt+0x2913bc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r9 │ │ │ │ b 2a7aa4 <__cxa_atexit@plt+0x291394> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2a7abc <__cxa_atexit@plt+0x2913ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -673045,15 +673045,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #88] @ 2a7bec <__cxa_atexit@plt+0x2914dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -673203,15 +673203,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #120] @ 2a7e74 <__cxa_atexit@plt+0x291764> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2a7e5c <__cxa_atexit@plt+0x29174c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -673278,15 +673278,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ 2a7fa0 <__cxa_atexit@plt+0x291890> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2a7f88 <__cxa_atexit@plt+0x291878> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -673349,15 +673349,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #120] @ 2a80bc <__cxa_atexit@plt+0x2919ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2a80a4 <__cxa_atexit@plt+0x291994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -673423,15 +673423,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ 2a81e4 <__cxa_atexit@plt+0x291ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2a81cc <__cxa_atexit@plt+0x291abc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -673599,15 +673599,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2a848c <__cxa_atexit@plt+0x291d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2a8490 <__cxa_atexit@plt+0x291d80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2a8474 <__cxa_atexit@plt+0x291d64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -675342,15 +675342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 2a9f88 <__cxa_atexit@plt+0x293878> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #20] @ 2a9f8c <__cxa_atexit@plt+0x29387c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r6, #164, 24 @ 0xa400 │ │ │ │ cmneq r6, #128, 24 @ 0x8000 │ │ │ │ @@ -675392,15 +675392,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #120] @ 2aa0a8 <__cxa_atexit@plt+0x293998> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2aa090 <__cxa_atexit@plt+0x293980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -675467,15 +675467,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ 2aa1d4 <__cxa_atexit@plt+0x293ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2aa1bc <__cxa_atexit@plt+0x293aac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -675538,15 +675538,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #120] @ 2aa2f0 <__cxa_atexit@plt+0x293be0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2aa2d8 <__cxa_atexit@plt+0x293bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -675612,15 +675612,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ 2aa418 <__cxa_atexit@plt+0x293d08> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #80] @ 2aa400 <__cxa_atexit@plt+0x293cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -675730,15 +675730,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa5d8 <__cxa_atexit@plt+0x293ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2aa5dc <__cxa_atexit@plt+0x293ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2aa5c0 <__cxa_atexit@plt+0x293eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -675954,15 +675954,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa958 <__cxa_atexit@plt+0x294248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2aa95c <__cxa_atexit@plt+0x29424c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2aa940 <__cxa_atexit@plt+0x294230> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -678106,15 +678106,15 @@ │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #120] @ 2acb10 <__cxa_atexit@plt+0x296400> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2acaec <__cxa_atexit@plt+0x2963dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -678244,15 +678244,15 @@ │ │ │ │ bhi 2accc8 <__cxa_atexit@plt+0x2965b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2accd0 <__cxa_atexit@plt+0x2965c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -678281,15 +678281,15 @@ │ │ │ │ bhi 2acd5c <__cxa_atexit@plt+0x29664c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2acd64 <__cxa_atexit@plt+0x296654> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, fp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -678462,15 +678462,15 @@ │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #120] @ 2ad0a0 <__cxa_atexit@plt+0x296990> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2ad07c <__cxa_atexit@plt+0x29696c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -679605,15 +679605,15 @@ │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r9, [r6, #76] @ 0x4c │ │ │ │ str r1, [r6, #80] @ 0x50 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, r9, fp} │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ mov r3, r6 │ │ │ │ b 2ae21c <__cxa_atexit@plt+0x297b0c> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #104] @ 2ae28c <__cxa_atexit@plt+0x297b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -679678,15 +679678,15 @@ │ │ │ │ stmib r2, {r0, r1, r3, sl} │ │ │ │ str r9, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ sub r0, r6, #17 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, lr │ │ │ │ - b 406e68 <__cxa_atexit@plt+0x3f0758> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ ldr r7, [pc, #80] @ 2ae388 <__cxa_atexit@plt+0x297c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #44] @ 2ae37c <__cxa_atexit@plt+0x297c6c> │ │ │ │ @@ -680200,15 +680200,15 @@ │ │ │ │ ldr r5, [pc, #68] @ 2aeb84 <__cxa_atexit@plt+0x298474> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #56] @ 2aeb88 <__cxa_atexit@plt+0x298478> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 406dd8 <__cxa_atexit@plt+0x3f06c8> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ b 2aeb68 <__cxa_atexit@plt+0x298458> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2aeb78 <__cxa_atexit@plt+0x298468> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -681796,15 +681796,15 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ str sl, [r6, #100] @ 0x64 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r0, #48]! @ 0x30 │ │ │ │ str r3, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ sub ip, r0, #4 │ │ │ │ cmp fp, ip │ │ │ │ @@ -681833,15 +681833,15 @@ │ │ │ │ ldr r6, [pc, #160] @ 2b0564 <__cxa_atexit@plt+0x299e54> │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #144] @ 2b0568 <__cxa_atexit@plt+0x299e58> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r2, r6 │ │ │ │ b 2b04fc <__cxa_atexit@plt+0x299dec> │ │ │ │ mov r7, #24 │ │ │ │ @@ -682682,15 +682682,15 @@ │ │ │ │ str r2, [r6, #96] @ 0x60 │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, ip │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 2b12b8 <__cxa_atexit@plt+0x29aba8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -682715,15 +682715,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, ip │ │ │ │ ldr r8, [pc, #160] @ 2b1340 <__cxa_atexit@plt+0x29ac30> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, ip │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -682854,15 +682854,15 @@ │ │ │ │ stm r3, {r2, r9, sl, ip} │ │ │ │ sub r6, lr, #19 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r2 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -683001,15 +683001,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -683033,15 +683033,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r2, [r2, #16] │ │ │ │ str r0, [r2, #12]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ b 2b17ac <__cxa_atexit@plt+0x29b09c> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2b17c0 <__cxa_atexit@plt+0x29b0b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -683075,15 +683075,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r2, [r2, #16] │ │ │ │ str r0, [r2, #12]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ b 2b1854 <__cxa_atexit@plt+0x29b144> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2b1868 <__cxa_atexit@plt+0x29b158> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -683123,15 +683123,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -683191,15 +683191,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2b1a6c <__cxa_atexit@plt+0x29b35c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2b1a70 <__cxa_atexit@plt+0x29b360> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2b1a54 <__cxa_atexit@plt+0x29b344> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -683408,15 +683408,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2b1dd0 <__cxa_atexit@plt+0x29b6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2b1dd4 <__cxa_atexit@plt+0x29b6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2b1db8 <__cxa_atexit@plt+0x29b6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -683467,15 +683467,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -684864,15 +684864,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r6, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -684896,15 +684896,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r2, [r2, #16] │ │ │ │ str r0, [r2, #12]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ b 2b34c8 <__cxa_atexit@plt+0x29cdb8> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2b34dc <__cxa_atexit@plt+0x29cdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -684938,15 +684938,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r2, [r2, #16] │ │ │ │ str r0, [r2, #12]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r2 │ │ │ │ b 2b3570 <__cxa_atexit@plt+0x29ce60> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2b3584 <__cxa_atexit@plt+0x29ce74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -684986,15 +684986,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -685054,15 +685054,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2b3788 <__cxa_atexit@plt+0x29d078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2b378c <__cxa_atexit@plt+0x29d07c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2b3770 <__cxa_atexit@plt+0x29d060> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -685301,15 +685301,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -685369,15 +685369,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2b3c74 <__cxa_atexit@plt+0x29d564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #100] @ 2b3c78 <__cxa_atexit@plt+0x29d568> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2b3c5c <__cxa_atexit@plt+0x29d54c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -687557,15 +687557,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -687628,15 +687628,15 @@ │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #120] @ 2b5fd8 <__cxa_atexit@plt+0x29f8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2b5fb4 <__cxa_atexit@plt+0x29f8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -687808,15 +687808,15 @@ │ │ │ │ bhi 2b6238 <__cxa_atexit@plt+0x29fb28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2b6240 <__cxa_atexit@plt+0x29fb30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r7, sl, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -687845,15 +687845,15 @@ │ │ │ │ bhi 2b62cc <__cxa_atexit@plt+0x29fbbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2b62d4 <__cxa_atexit@plt+0x29fbc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r7, sl, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -689155,15 +689155,15 @@ │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str ip, [r6, #60] @ 0x3c │ │ │ │ str r1, [r6, #64] @ 0x40 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 22b49b0 <__cxa_atexit@plt+0x229e2a0> │ │ │ │ + b 2264cd8 <__cxa_atexit@plt+0x224e5c8> │ │ │ │ mov r3, r6 │ │ │ │ b 2b7754 <__cxa_atexit@plt+0x2a1044> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 2b77c0 <__cxa_atexit@plt+0x2a10b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -689292,15 +689292,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 2b7980 <__cxa_atexit@plt+0x2a1270> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #20] @ 2b7984 <__cxa_atexit@plt+0x2a1274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r5, #116, 8 @ 0x74000000 │ │ │ │ cmneq r5, #80, 8 @ 0x50000000 │ │ │ │ @@ -689343,15 +689343,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #124] @ 2b7aa8 <__cxa_atexit@plt+0x2a1398> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #84] @ 2b7a90 <__cxa_atexit@plt+0x2a1380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -689420,15 +689420,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #128] @ 2b7bdc <__cxa_atexit@plt+0x2a14cc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #84] @ 2b7bc4 <__cxa_atexit@plt+0x2a14b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -689493,15 +689493,15 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #124] @ 2b7d00 <__cxa_atexit@plt+0x2a15f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #84] @ 2b7ce8 <__cxa_atexit@plt+0x2a15d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -689569,15 +689569,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40]! @ 0x28 │ │ │ │ ldr r2, [pc, #128] @ 2b7e30 <__cxa_atexit@plt+0x2a1720> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #84] @ 2b7e18 <__cxa_atexit@plt+0x2a1708> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -689866,15 +689866,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 2b82bc <__cxa_atexit@plt+0x2a1bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #104] @ 2b82c0 <__cxa_atexit@plt+0x2a1bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2b82a4 <__cxa_atexit@plt+0x2a1b94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -691203,15 +691203,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -691272,15 +691272,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 2b98b4 <__cxa_atexit@plt+0x2a31a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #104] @ 2b98b8 <__cxa_atexit@plt+0x2a31a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2b989c <__cxa_atexit@plt+0x2a318c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -691479,15 +691479,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12]! │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -691548,15 +691548,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 2b9d04 <__cxa_atexit@plt+0x2a35f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #104] @ 2b9d08 <__cxa_atexit@plt+0x2a35f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2b9cec <__cxa_atexit@plt+0x2a35dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -692993,15 +692993,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 2bb354 <__cxa_atexit@plt+0x2a4c44> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r7, [pc, #20] @ 2bb358 <__cxa_atexit@plt+0x2a4c48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r5, #80, 22 @ 0x14000 │ │ │ │ cmneq r5, #44, 22 @ 0xb000 │ │ │ │ @@ -693240,15 +693240,15 @@ │ │ │ │ bhi 2bb718 <__cxa_atexit@plt+0x2a5008> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2bb720 <__cxa_atexit@plt+0x2a5010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r2, sl, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -693277,15 +693277,15 @@ │ │ │ │ bhi 2bb7ac <__cxa_atexit@plt+0x2a509c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2bb7b4 <__cxa_atexit@plt+0x2a50a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r2, sl, #112, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -693343,15 +693343,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 2bb8d8 <__cxa_atexit@plt+0x2a51c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp] │ │ │ │ ldmib sp, {r9, fp} │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ b 2bb8c4 <__cxa_atexit@plt+0x2a51b4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -693387,15 +693387,15 @@ │ │ │ │ str r3, [r2, #12] │ │ │ │ add lr, r2, #16 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r2, #28] │ │ │ │ mov r5, ip │ │ │ │ ldr r9, [sp] │ │ │ │ mov sl, r1 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -694118,15 +694118,15 @@ │ │ │ │ bhi 2bc4d0 <__cxa_atexit@plt+0x2a5dc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2bc4d8 <__cxa_atexit@plt+0x2a5dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r1, sl, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -694234,15 +694234,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r5, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -694283,15 +694283,15 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str ip, [r3, #52]! @ 0x34 │ │ │ │ ldr r0, [pc, #80] @ 2bc7a4 <__cxa_atexit@plt+0x2a6094> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r3 │ │ │ │ b 2bc774 <__cxa_atexit@plt+0x2a6064> │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2bc78c <__cxa_atexit@plt+0x2a607c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -694346,15 +694346,15 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str ip, [r3, #52]! @ 0x34 │ │ │ │ ldr r0, [pc, #80] @ 2bc8a0 <__cxa_atexit@plt+0x2a6190> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r3 │ │ │ │ b 2bc870 <__cxa_atexit@plt+0x2a6160> │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2bc888 <__cxa_atexit@plt+0x2a6178> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -694431,15 +694431,15 @@ │ │ │ │ bhi 2bc9b4 <__cxa_atexit@plt+0x2a62a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2bc9bc <__cxa_atexit@plt+0x2a62ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, sl, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -694468,15 +694468,15 @@ │ │ │ │ bhi 2bca48 <__cxa_atexit@plt+0x2a6338> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2bca50 <__cxa_atexit@plt+0x2a6340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, sl, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -694607,15 +694607,15 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str lr, [r3, #52]! @ 0x34 │ │ │ │ add r9, sl, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ mov r6, r3 │ │ │ │ b 2bcc84 <__cxa_atexit@plt+0x2a6574> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ @@ -696322,15 +696322,15 @@ │ │ │ │ str r2, [r2, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #104] @ 2be794 <__cxa_atexit@plt+0x2a8084> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #36]! @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -696566,15 +696566,15 @@ │ │ │ │ str r3, [r8, #32] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str ip, [r8, #40]! @ 0x28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #120] @ 2beb80 <__cxa_atexit@plt+0x2a8470> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 22af6a0 <__cxa_atexit@plt+0x2298f90> │ │ │ │ + b 225f9c8 <__cxa_atexit@plt+0x22492b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2beb5c <__cxa_atexit@plt+0x2a844c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -697216,15 +697216,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 2bf550 <__cxa_atexit@plt+0x2a8e40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ orrseq lr, r9, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -697267,15 +697267,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr sl, [r3, #32] │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ orrseq lr, r9, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq lr, r9, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -697283,15 +697283,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2bf644 <__cxa_atexit@plt+0x2a8f34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #128] @ 2bf6e0 <__cxa_atexit@plt+0x2a8fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -697314,15 +697314,15 @@ │ │ │ │ beq 2bf6d8 <__cxa_atexit@plt+0x2a8fc8> │ │ │ │ ldr r5, [pc, #64] @ 2bf6ec <__cxa_atexit@plt+0x2a8fdc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -697348,15 +697348,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2bf754 <__cxa_atexit@plt+0x2a9044> │ │ │ │ ldr r3, [pc, #44] @ 2bf764 <__cxa_atexit@plt+0x2a9054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -697372,29 +697372,29 @@ │ │ │ │ beq 2bf7a8 <__cxa_atexit@plt+0x2a9098> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 2bf7b4 <__cxa_atexit@plt+0x2a90a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2bf7e0 <__cxa_atexit@plt+0x2a90d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2bf85c <__cxa_atexit@plt+0x2a914c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -698332,15 +698332,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2c06b4 <__cxa_atexit@plt+0x2a9fa4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ ldr sl, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r3, lr, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ @@ -698349,15 +698349,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #52]! @ 0x34 │ │ │ │ ldr sl, [r3, #-48] @ 0xffffffd0 │ │ │ │ ldr r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2c0768 <__cxa_atexit@plt+0x2aa058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -698737,15 +698737,15 @@ │ │ │ │ bhi 2c0cfc <__cxa_atexit@plt+0x2aa5ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c0d04 <__cxa_atexit@plt+0x2aa5f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -699459,15 +699459,15 @@ │ │ │ │ bhi 2c1844 <__cxa_atexit@plt+0x2ab134> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c184c <__cxa_atexit@plt+0x2ab13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #216 @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -699496,15 +699496,15 @@ │ │ │ │ bhi 2c18d8 <__cxa_atexit@plt+0x2ab1c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c18e0 <__cxa_atexit@plt+0x2ab1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #68 @ 0x44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -699598,15 +699598,15 @@ │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r2, #24] │ │ │ │ str ip, [r2, #28] │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ mov sl, r1 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -700371,15 +700371,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c269c <__cxa_atexit@plt+0x2abf8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ orrseq fp, r9, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -700422,15 +700422,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr sl, [r3, #32] │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r9, #128, 4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq fp, r9, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -700438,15 +700438,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2c2790 <__cxa_atexit@plt+0x2ac080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #128] @ 2c282c <__cxa_atexit@plt+0x2ac11c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -700469,15 +700469,15 @@ │ │ │ │ beq 2c2824 <__cxa_atexit@plt+0x2ac114> │ │ │ │ ldr r5, [pc, #64] @ 2c2838 <__cxa_atexit@plt+0x2ac128> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -700503,15 +700503,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2c28a0 <__cxa_atexit@plt+0x2ac190> │ │ │ │ ldr r3, [pc, #44] @ 2c28b0 <__cxa_atexit@plt+0x2ac1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -700527,29 +700527,29 @@ │ │ │ │ beq 2c28f4 <__cxa_atexit@plt+0x2ac1e4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 2c2900 <__cxa_atexit@plt+0x2ac1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2c292c <__cxa_atexit@plt+0x2ac21c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2c29a8 <__cxa_atexit@plt+0x2ac298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -701487,15 +701487,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2c3800 <__cxa_atexit@plt+0x2ad0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ ldr sl, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r3, lr, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ @@ -701504,15 +701504,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #52]! @ 0x34 │ │ │ │ ldr sl, [r3, #-48] @ 0xffffffd0 │ │ │ │ ldr r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 228cc3c <__cxa_atexit@plt+0x227652c> │ │ │ │ + b 223cf64 <__cxa_atexit@plt+0x2226854> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2c38b4 <__cxa_atexit@plt+0x2ad1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -701892,15 +701892,15 @@ │ │ │ │ bhi 2c3e48 <__cxa_atexit@plt+0x2ad738> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c3e50 <__cxa_atexit@plt+0x2ad740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r9, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -702612,15 +702612,15 @@ │ │ │ │ bhi 2c4988 <__cxa_atexit@plt+0x2ae278> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c4990 <__cxa_atexit@plt+0x2ae280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r8, r9, #148, 30 @ 0x250 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -702649,15 +702649,15 @@ │ │ │ │ bhi 2c4a1c <__cxa_atexit@plt+0x2ae30c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c4a24 <__cxa_atexit@plt+0x2ae314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 228cda4 <__cxa_atexit@plt+0x2276694> │ │ │ │ + b 223d0cc <__cxa_atexit@plt+0x22269bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r8, r9, #0, 30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -702751,15 +702751,15 @@ │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r2, #24] │ │ │ │ str ip, [r2, #28] │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ mov sl, r1 │ │ │ │ - b 22a4a78 <__cxa_atexit@plt+0x228e368> │ │ │ │ + b 2254da0 <__cxa_atexit@plt+0x223e690> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -717340,15 +717340,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r3, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq r3, #196, 16 @ 0xc40000 │ │ │ │ orrseq sl, r8, #220, 18 @ 0x370000 │ │ │ │ cmneq r4, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d3008 <__cxa_atexit@plt+0x2bc8f8> │ │ │ │ @@ -722400,15 +722400,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq r3, #120586240 @ 0x7300000 │ │ │ │ + cmpeq r3, #30146560 @ 0x1cc0000 │ │ │ │ orrseq r5, r8, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -723083,15 +723083,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r3, #146432 @ 0x23c00 │ │ │ │ + cmpeq r3, #36608 @ 0x8f00 │ │ │ │ cmneq r3, #40, 28 @ 0x280 │ │ │ │ orrseq r5, r8, #32 │ │ │ │ cmneq r3, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 2d898c <__cxa_atexit@plt+0x2c227c> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -723129,15 +723129,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d8a0c <__cxa_atexit@plt+0x2c22fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r3, #831488 @ 0xcb000 │ │ │ │ + cmpeq r3, #207872 @ 0x32c00 │ │ │ │ cmneq r3, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d8a40 <__cxa_atexit@plt+0x2c2330> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -723194,15 +723194,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq r3, #160, 24 @ 0xa000 │ │ │ │ cmneq r3, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq r3, #4046848 @ 0x3dc000 │ │ │ │ + cmpeq r3, #1011712 @ 0xf7000 │ │ │ │ cmneq r3, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2d8b78 <__cxa_atexit@plt+0x2c2468> │ │ │ │ @@ -723229,15 +723229,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d8b9c <__cxa_atexit@plt+0x2c248c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq r3, #966656 @ 0xec000 │ │ │ │ + cmpeq r3, #241664 @ 0x3b000 │ │ │ │ cmneq r3, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2d8c08 <__cxa_atexit@plt+0x2c24f8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -723282,15 +723282,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r3, #7536640 @ 0x730000 │ │ │ │ + cmpeq r3, #1884160 @ 0x1cc000 │ │ │ │ cmneq r3, #84, 22 @ 0x15000 │ │ │ │ orrseq r4, r8, #4, 26 @ 0x100 │ │ │ │ cmneq r3, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 2d8ca8 <__cxa_atexit@plt+0x2c2598> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -723328,15 +723328,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d8d28 <__cxa_atexit@plt+0x2c2618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r3, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq r3, #144, 16 @ 0x900000 │ │ │ │ cmneq r3, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d8d5c <__cxa_atexit@plt+0x2c264c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -723393,15 +723393,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq r3, #204, 18 @ 0x330000 │ │ │ │ cmneq r3, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq r3, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq r3, #188, 14 @ 0x2f00000 │ │ │ │ cmneq r3, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2d8e94 <__cxa_atexit@plt+0x2c2784> │ │ │ │ @@ -723428,15 +723428,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d8eb8 <__cxa_atexit@plt+0x2c27a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq r3, #0, 12 │ │ │ │ + cmpeq r3, #0, 14 │ │ │ │ cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 2d8ee8 <__cxa_atexit@plt+0x2c27d8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ @@ -723472,15 +723472,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d8f68 <__cxa_atexit@plt+0x2c2858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r3, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq r3, #56, 12 @ 0x3800000 │ │ │ │ cmneq r3, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d8f9c <__cxa_atexit@plt+0x2c288c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -723537,15 +723537,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq r3, #180, 14 @ 0x2d00000 │ │ │ │ cmneq r3, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq r3, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq r3, #100, 10 @ 0x19000000 │ │ │ │ cmneq r3, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2d90d4 <__cxa_atexit@plt+0x2c29c4> │ │ │ │ @@ -723572,15 +723572,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 2d90f8 <__cxa_atexit@plt+0x2c29e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq r3, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq r3, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -725021,15 +725021,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r3, #20 │ │ │ │ orrseq r3, r8, #72, 28 @ 0x480 │ │ │ │ cmneq r3, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0xffffe2f0 │ │ │ │ @ instruction: 0xffffe238 │ │ │ │ - cmpeq r3, #5824 @ 0x16c0 │ │ │ │ + cmpeq r3, #1456 @ 0x5b0 │ │ │ │ cmneq r3, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #4 │ │ │ │ bcs 2da7e4 <__cxa_atexit@plt+0x2c40d4> │ │ │ │ @@ -725066,15 +725066,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #76, 30 @ 0x130 │ │ │ │ orrseq r3, r8, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xffffe220 │ │ │ │ @ instruction: 0xffffe168 │ │ │ │ - cmpeq r3, #35584 @ 0x8b00 │ │ │ │ + cmpeq r3, #8896 @ 0x22c0 │ │ │ │ cmneq r3, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725196,15 +725196,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #96, 30 @ 0x180 │ │ │ │ cmneq r3, #72, 26 @ 0x1200 │ │ │ │ orrseq r3, r8, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xffffe02c │ │ │ │ @ instruction: 0xffffdf74 │ │ │ │ - cmpeq r3, #618496 @ 0x97000 │ │ │ │ + cmpeq r3, #154624 @ 0x25c00 │ │ │ │ cmneq r3, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725254,15 +725254,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #120, 28 @ 0x780 │ │ │ │ cmneq r3, #96, 24 @ 0x6000 │ │ │ │ orrseq r3, r8, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffdf44 │ │ │ │ @ instruction: 0xffffde8c │ │ │ │ - cmpeq r3, #2867200 @ 0x2bc000 │ │ │ │ + cmpeq r3, #716800 @ 0xaf000 │ │ │ │ cmneq r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -725455,15 +725455,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #84, 22 @ 0x15000 │ │ │ │ cmneq r3, #60, 18 @ 0xf0000 │ │ │ │ orrseq r3, r8, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffdc20 │ │ │ │ @ instruction: 0xffffdb68 │ │ │ │ - cmpeq r3, #145752064 @ 0x8b00000 │ │ │ │ + cmpeq r3, #36438016 @ 0x22c0000 │ │ │ │ cmneq r3, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725513,15 +725513,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #108, 20 @ 0x6c000 │ │ │ │ cmneq r3, #84, 16 @ 0x540000 │ │ │ │ orrseq r3, r8, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xffffdb38 │ │ │ │ @ instruction: 0xffffda80 │ │ │ │ - cmpeq r3, #683671552 @ 0x28c00000 │ │ │ │ + cmpeq r3, #170917888 @ 0xa300000 │ │ │ │ cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725643,15 +725643,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #100, 16 @ 0x640000 │ │ │ │ cmneq r3, #76, 12 @ 0x4c00000 │ │ │ │ orrseq r3, r8, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xffffd930 │ │ │ │ @ instruction: 0xffffd878 │ │ │ │ - cmpeq r3, #1811939330 @ 0x6c000002 │ │ │ │ + cmpeq r3, #-1694498816 @ 0x9b000000 │ │ │ │ cmneq r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725701,15 +725701,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #124, 14 @ 0x1f00000 │ │ │ │ cmneq r3, #100, 10 @ 0x19000000 │ │ │ │ orrseq r3, r8, #148, 6 @ 0x50000002 │ │ │ │ @ instruction: 0xffffd848 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - cmpeq r3, #805306379 @ 0x3000000b │ │ │ │ + cmpeq r3, #-872415230 @ 0xcc000002 │ │ │ │ cmneq r3, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -725902,15 +725902,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #88, 8 @ 0x58000000 │ │ │ │ cmneq r3, #64, 4 │ │ │ │ orrseq r3, r8, #112 @ 0x70 │ │ │ │ @ instruction: 0xffffd524 │ │ │ │ @ instruction: 0xffffd46c │ │ │ │ - cmpeq r3, #572 @ 0x23c │ │ │ │ + cmpeq r3, #143 @ 0x8f │ │ │ │ cmneq r3, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -725960,15 +725960,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r8, #112, 6 @ 0xc0000001 │ │ │ │ cmneq r3, #88, 2 │ │ │ │ orrseq r2, r8, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0xffffd43c │ │ │ │ @ instruction: 0xffffd384 │ │ │ │ - cmpeq r3, #2672 @ 0xa70 │ │ │ │ + cmpeq r3, #668 @ 0x29c │ │ │ │ cmneq r3, #44, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -726285,15 +726285,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r1, r8, #92, 28 @ 0x5c0 │ │ │ │ cmneq r3, #68, 24 @ 0x4400 │ │ │ │ orrseq r2, r8, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xffffcf28 │ │ │ │ @ instruction: 0xffffce70 │ │ │ │ - cmpeq r3, #2408448 @ 0x24c000 │ │ │ │ + cmpeq r3, #602112 @ 0x93000 │ │ │ │ cmneq r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -726569,15 +726569,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ orrseq r1, r8, #4, 20 @ 0x4000 │ │ │ │ cmneq r3, #228, 14 @ 0x3900000 │ │ │ │ orrseq r2, r8, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xffffcab4 │ │ │ │ @ instruction: 0xffffc9fc │ │ │ │ - cmpeq r3, #130023424 @ 0x7c00000 │ │ │ │ + cmpeq r3, #32505856 @ 0x1f00000 │ │ │ │ cmneq r3, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #4 │ │ │ │ bcs 2dc014 <__cxa_atexit@plt+0x2c5904> │ │ │ │ @@ -726614,15 +726614,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #28, 14 @ 0x700000 │ │ │ │ orrseq r2, r8, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xffffc9f0 │ │ │ │ @ instruction: 0xffffc938 │ │ │ │ - cmpeq r3, #1526726656 @ 0x5b000000 │ │ │ │ + cmpeq r3, #381681664 @ 0x16c00000 │ │ │ │ cmneq r3, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -727928,15 +727928,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r3, #240, 4 │ │ │ │ orrseq r1, r8, #224 @ 0xe0 │ │ │ │ cmneq r3, #224, 14 @ 0x3800000 │ │ │ │ @ instruction: 0xffffb8a0 │ │ │ │ @ instruction: 0xffffb7e8 │ │ │ │ - cmpeq r2, #208, 30 @ 0x340 │ │ │ │ + cmppeq r2, #208 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ cmneq r3, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #3 │ │ │ │ bcs 2dd550 <__cxa_atexit@plt+0x2c6e40> │ │ │ │ @@ -727973,15 +727973,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #40, 4 @ 0x80000002 │ │ │ │ orrseq r1, r8, #4 │ │ │ │ @ instruction: 0xffffb7d0 │ │ │ │ @ instruction: 0xffffb718 │ │ │ │ - cmpeq r2, #0, 30 │ │ │ │ + cmppeq r2, #0 @ p-variant is OBSOLETE │ │ │ │ cmneq r3, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728103,15 +728103,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r8, #244, 2 @ 0x3d │ │ │ │ cmneq r3, #36 @ 0x24 │ │ │ │ orrseq r0, r8, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xffffb5dc │ │ │ │ @ instruction: 0xffffb524 │ │ │ │ - cmpeq r2, #12, 26 @ 0x300 │ │ │ │ + cmpeq r2, #12, 28 @ 0xc0 │ │ │ │ cmneq r3, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728161,15 +728161,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r8, #12, 2 │ │ │ │ cmneq r3, #60, 30 @ 0xf0 │ │ │ │ orrseq r0, r8, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0xffffb4f4 │ │ │ │ @ instruction: 0xffffb43c │ │ │ │ - cmpeq r2, #36, 24 @ 0x2400 │ │ │ │ + cmpeq r2, #36, 26 @ 0x900 │ │ │ │ cmneq r3, #16, 30 @ 0x40 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -728362,15 +728362,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #232, 26 @ 0x3a00 │ │ │ │ cmneq r3, #24, 24 @ 0x1800 │ │ │ │ orrseq r0, r8, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0xffffb1d0 │ │ │ │ @ instruction: 0xffffb118 │ │ │ │ - cmpeq r2, #0, 18 │ │ │ │ + cmpeq r2, #0, 20 │ │ │ │ cmneq r3, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728420,15 +728420,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #0, 26 │ │ │ │ cmneq r3, #48, 22 @ 0xc000 │ │ │ │ orrseq r0, r8, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xffffb0e8 │ │ │ │ @ instruction: 0xffffb030 │ │ │ │ - cmpeq r2, #24, 16 @ 0x180000 │ │ │ │ + cmpeq r2, #24, 18 @ 0x60000 │ │ │ │ cmneq r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728550,15 +728550,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #248, 20 @ 0xf8000 │ │ │ │ cmneq r3, #40, 18 @ 0xa0000 │ │ │ │ orrseq r0, r8, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0xffffaee0 │ │ │ │ @ instruction: 0xffffae28 │ │ │ │ - cmpeq r2, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq r2, #16, 14 @ 0x400000 │ │ │ │ cmneq r3, #0, 18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728608,15 +728608,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #16, 20 @ 0x10000 │ │ │ │ cmneq r3, #64, 16 @ 0x400000 │ │ │ │ orrseq r0, r8, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xffffadf8 │ │ │ │ @ instruction: 0xffffad40 │ │ │ │ - cmpeq r2, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq r2, #40, 12 @ 0x2800000 │ │ │ │ cmneq r3, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -728809,15 +728809,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #236, 12 @ 0xec00000 │ │ │ │ cmneq r3, #28, 10 @ 0x7000000 │ │ │ │ orrseq r0, r8, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffaad4 │ │ │ │ @ instruction: 0xffffaa1c │ │ │ │ - cmpeq r2, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq r2, #4, 6 @ 0x10000000 │ │ │ │ cmneq r3, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -728867,15 +728867,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #4, 12 @ 0x400000 │ │ │ │ cmneq r3, #52, 8 @ 0x34000000 │ │ │ │ orrseq r0, r8, #32, 4 │ │ │ │ @ instruction: 0xffffa9ec │ │ │ │ @ instruction: 0xffffa934 │ │ │ │ - cmpeq r2, #28, 2 │ │ │ │ + cmpeq r2, #28, 4 @ 0xc0000001 │ │ │ │ cmneq r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -729175,15 +729175,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #52, 2 │ │ │ │ cmneq r3, #100, 30 @ 0x190 │ │ │ │ orrseq pc, r7, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffa51c │ │ │ │ @ instruction: 0xffffa464 │ │ │ │ - cmpeq r2, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq r2, #76, 26 @ 0x1300 │ │ │ │ cmneq r3, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -729429,15 +729429,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ orrseq lr, r7, #84, 26 @ 0x1500 │ │ │ │ cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ orrseq pc, r7, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xffffa120 │ │ │ │ @ instruction: 0xffffa068 │ │ │ │ - cmpeq r2, #80, 16 @ 0x500000 │ │ │ │ + cmpeq r2, #80, 18 @ 0x140000 │ │ │ │ cmneq r3, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #3 │ │ │ │ bcs 2decc4 <__cxa_atexit@plt+0x2c85b4> │ │ │ │ @@ -729474,15 +729474,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ orrseq pc, r7, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xffffa05c │ │ │ │ @ instruction: 0xffff9fa4 │ │ │ │ - cmpeq r2, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq r2, #140, 16 @ 0x8c0000 │ │ │ │ cmneq r3, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -730718,15 +730718,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r3, #128, 14 @ 0x2000000 │ │ │ │ orrseq lr, r7, #76, 10 @ 0x13000000 │ │ │ │ cmneq r3, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffff8f48 │ │ │ │ @ instruction: 0xffff8e90 │ │ │ │ - cmpeq r2, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq r2, #32, 10 @ 0x8000000 │ │ │ │ cmneq r3, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #4 │ │ │ │ bcs 2e00e8 <__cxa_atexit@plt+0x2c99d8> │ │ │ │ @@ -730763,15 +730763,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #184, 12 @ 0xb800000 │ │ │ │ orrseq lr, r7, #112, 8 @ 0x70000000 │ │ │ │ @ instruction: 0xffff8e78 │ │ │ │ @ instruction: 0xffff8dc0 │ │ │ │ - cmpeq r2, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq r2, #80, 8 @ 0x50000000 │ │ │ │ cmneq r3, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -730893,15 +730893,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r7, #92, 12 @ 0x5c00000 │ │ │ │ cmneq r3, #180, 8 @ 0xb4000000 │ │ │ │ orrseq lr, r7, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0xffff8c84 │ │ │ │ @ instruction: 0xffff8bcc │ │ │ │ - cmpeq r2, #92, 2 │ │ │ │ + cmpeq r2, #92, 4 @ 0xc0000005 │ │ │ │ cmneq r3, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -730951,15 +730951,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r7, #116, 10 @ 0x1d000000 │ │ │ │ cmneq r3, #204, 6 @ 0x30000003 │ │ │ │ orrseq lr, r7, #148, 2 @ 0x25 │ │ │ │ @ instruction: 0xffff8b9c │ │ │ │ @ instruction: 0xffff8ae4 │ │ │ │ - cmpeq r2, #116 @ 0x74 │ │ │ │ + cmpeq r2, #116, 2 │ │ │ │ cmneq r3, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -731152,15 +731152,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r7, #80, 4 │ │ │ │ cmneq r3, #168 @ 0xa8 │ │ │ │ orrseq sp, r7, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0xffff8878 │ │ │ │ @ instruction: 0xffff87c0 │ │ │ │ - cmpeq r2, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r2, #80, 28 @ 0x500 │ │ │ │ cmneq r3, #128 @ 0x80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -731210,15 +731210,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r7, #104, 2 │ │ │ │ cmneq r3, #192, 30 @ 0x300 │ │ │ │ orrseq sp, r7, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xffff8790 │ │ │ │ @ instruction: 0xffff86d8 │ │ │ │ - cmpeq r2, #104, 24 @ 0x6800 │ │ │ │ + cmpeq r2, #104, 26 @ 0x1a00 │ │ │ │ cmneq r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -731340,15 +731340,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #96, 30 @ 0x180 │ │ │ │ cmneq r3, #184, 26 @ 0x2e00 │ │ │ │ orrseq sp, r7, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xffff8588 │ │ │ │ @ instruction: 0xffff84d0 │ │ │ │ - cmpeq r2, #96, 20 @ 0x60000 │ │ │ │ + cmpeq r2, #96, 22 @ 0x18000 │ │ │ │ cmneq r3, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -731398,15 +731398,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #120, 28 @ 0x780 │ │ │ │ cmneq r3, #208, 24 @ 0xd000 │ │ │ │ orrseq sp, r7, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xffff84a0 │ │ │ │ @ instruction: 0xffff83e8 │ │ │ │ - cmpeq r2, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq r2, #120, 20 @ 0x78000 │ │ │ │ cmneq r3, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -731599,15 +731599,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #84, 22 @ 0x15000 │ │ │ │ cmneq r3, #172, 18 @ 0x2b0000 │ │ │ │ orrseq sp, r7, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xffff817c │ │ │ │ @ instruction: 0xffff80c4 │ │ │ │ - cmpeq r2, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq r2, #84, 14 @ 0x1500000 │ │ │ │ cmneq r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -731657,15 +731657,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #108, 20 @ 0x6c000 │ │ │ │ cmneq r3, #196, 16 @ 0xc40000 │ │ │ │ orrseq sp, r7, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xffff8094 │ │ │ │ @ instruction: 0xffff7fdc │ │ │ │ - cmpeq r2, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq r2, #108, 12 @ 0x6c00000 │ │ │ │ cmneq r3, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -731982,15 +731982,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #88, 10 @ 0x16000000 │ │ │ │ cmneq r3, #176, 6 @ 0xc0000002 │ │ │ │ orrseq sp, r7, #120, 2 │ │ │ │ @ instruction: 0xffff7b80 │ │ │ │ @ instruction: 0xffff7ac8 │ │ │ │ - cmpeq r2, #88 @ 0x58 │ │ │ │ + cmpeq r2, #88, 2 │ │ │ │ cmneq r3, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -732260,15 +732260,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r7, #0, 2 │ │ │ │ cmneq r3, #88, 30 @ 0x160 │ │ │ │ orrseq ip, r7, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xffff7728 │ │ │ │ @ instruction: 0xffff7670 │ │ │ │ - cmpeq r2, #0, 24 │ │ │ │ + cmpeq r2, #0, 26 │ │ │ │ cmneq r3, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -735325,93 +735325,93 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r9, r7, #176, 24 @ 0xb000 │ │ │ │ cmneq r3, #108, 10 @ 0x1b000000 │ │ │ │ - cmpeq r2, #216, 28 @ 0xd80 │ │ │ │ + cmpeq r2, #216, 30 @ 0x360 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #25, 30 @ 0x64 │ │ │ │ + cmpeq r2, #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #328 @ 0x148 │ │ │ │ + cmpeq r2, #82 @ 0x52 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #588 @ 0x24c │ │ │ │ + cmpeq r2, #147 @ 0x93 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #808 @ 0x328 │ │ │ │ + cmpeq r2, #202 @ 0xca │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #2 │ │ │ │ + cmpeq r2, #-2147483648 @ 0x80000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #59 @ 0x3b │ │ │ │ + cmpeq r2, #-1073741810 @ 0xc000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #117 @ 0x75 │ │ │ │ + cmpeq r2, #1073741853 @ 0x4000001d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #174 @ 0xae │ │ │ │ + cmpeq r2, #-2147483605 @ 0x8000002b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #233 @ 0xe9 │ │ │ │ + cmpeq r2, #1073741882 @ 0x4000003a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #-1073741816 @ 0xc0000008 │ │ │ │ + cmpeq r2, #805306370 @ 0x30000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #1073741848 @ 0x40000018 │ │ │ │ + cmpeq r2, #268435462 @ 0x10000006 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #1073741863 @ 0x40000027 │ │ │ │ + cmpeq r2, #-805306359 @ 0xd0000009 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #1073741879 @ 0x40000037 │ │ │ │ + cmpeq r2, #-805306355 @ 0xd000000d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -742194,15 +742194,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq r2, #552960 @ 0x87000 │ │ │ │ + cmpeq r2, #138240 @ 0x21c00 │ │ │ │ orrseq r2, r7, #88, 10 @ 0x16000000 │ │ │ │ orrseq r2, r7, #80, 10 @ 0x14000000 │ │ │ │ cmneq r2, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -742266,15 +742266,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq r2, #1458176 @ 0x164000 │ │ │ │ + cmpeq r2, #364544 @ 0x59000 │ │ │ │ orrseq r2, r7, #56, 8 @ 0x38000000 │ │ │ │ orrseq r2, r7, #48, 8 @ 0x30000000 │ │ │ │ cmneq r2, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -742329,15 +742329,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmpeq r2, #3276800 @ 0x320000 │ │ │ │ + cmpeq r2, #819200 @ 0xc8000 │ │ │ │ cmneq r2, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2eb688 <__cxa_atexit@plt+0x2d4f78> │ │ │ │ @@ -742537,15 +742537,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq r2, #-369098752 @ 0xea000000 │ │ │ │ + cmpeq r2, #981467136 @ 0x3a800000 │ │ │ │ cmneq r2, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2eb9ac <__cxa_atexit@plt+0x2d529c> │ │ │ │ @@ -742593,15 +742593,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq r2, #16777216 @ 0x1000000 │ │ │ │ + cmpeq r2, #4194304 @ 0x400000 │ │ │ │ cmneq r2, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ebaa8 <__cxa_atexit@plt+0x2d5398> │ │ │ │ @@ -742766,15 +742766,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmpeq r2, #-1073741808 @ 0xc0000010 │ │ │ │ + cmpeq r2, #805306372 @ 0x30000004 │ │ │ │ cmneq r2, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ebd40 <__cxa_atexit@plt+0x2d5630> │ │ │ │ @@ -742822,15 +742822,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq r2, #89 @ 0x59 │ │ │ │ + cmpeq r2, #1073741846 @ 0x40000016 │ │ │ │ cmneq r2, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ebe38 <__cxa_atexit@plt+0x2d5728> │ │ │ │ @@ -742892,15 +742892,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq r2, #88, 30 @ 0x160 │ │ │ │ + cmpeq r2, #88 @ 0x58 │ │ │ │ orrseq r1, r7, #112, 20 @ 0x70000 │ │ │ │ orrseq r1, r7, #104, 20 @ 0x68000 │ │ │ │ cmneq r2, #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -742964,15 +742964,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq r2, #688 @ 0x2b0 │ │ │ │ + cmpeq r2, #43, 30 @ 0xac │ │ │ │ orrseq r1, r7, #80, 18 @ 0x140000 │ │ │ │ orrseq r1, r7, #72, 18 @ 0x120000 │ │ │ │ cmneq r2, #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -743022,15 +743022,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq r2, #1216 @ 0x4c0 │ │ │ │ + cmpeq r2, #304 @ 0x130 │ │ │ │ cmneq r2, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ec160 <__cxa_atexit@plt+0x2d5a50> │ │ │ │ @@ -743211,15 +743211,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq r2, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq r2, #60, 22 @ 0xf000 │ │ │ │ orrseq r1, r7, #116, 10 @ 0x1d000000 │ │ │ │ orrseq r1, r7, #108, 10 @ 0x1b000000 │ │ │ │ cmneq r2, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -743280,15 +743280,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq r2, #16580608 @ 0xfd0000 │ │ │ │ + cmpeq r2, #4145152 @ 0x3f4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ec544 <__cxa_atexit@plt+0x2d5e34> │ │ │ │ ldr r1, [pc, #56] @ 2ec550 <__cxa_atexit@plt+0x2d5e40> │ │ │ │ @@ -743333,15 +743333,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq r2, #2031616 @ 0x1f0000 │ │ │ │ + cmpeq r2, #507904 @ 0x7c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ec644 <__cxa_atexit@plt+0x2d5f34> │ │ │ │ ldr r2, [pc, #100] @ 2ec64c <__cxa_atexit@plt+0x2d5f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -743416,15 +743416,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq r2, #206569472 @ 0xc500000 │ │ │ │ + cmpeq r2, #51642368 @ 0x3140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ec970 <__cxa_atexit@plt+0x2d6260> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -744338,15 +744338,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2ed580 <__cxa_atexit@plt+0x2d6e70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmppeq r1, #20709376 @ p-variant is OBSOLETE @ 0x13c0000 │ │ │ │ + cmppeq r1, #5177344 @ p-variant is OBSOLETE @ 0x4f0000 │ │ │ │ cmneq r2, #116 @ 0x74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -744648,93 +744648,93 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r0, r7, #136, 22 @ 0x22000 │ │ │ │ cmneq r2, #220, 22 @ 0x37000 │ │ │ │ - cmppeq r1, #-1946157053 @ p-variant is OBSOLETE @ 0x8c000003 │ │ │ │ + cmppeq r1, #-486539264 @ p-variant is OBSOLETE @ 0xe3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmppeq r1, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #1442840576 @ p-variant is OBSOLETE @ 0x56000000 │ │ │ │ + cmppeq r1, #360710144 @ p-variant is OBSOLETE @ 0x15800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #-1912602624 @ p-variant is OBSOLETE @ 0x8e000000 │ │ │ │ + cmppeq r1, #595591168 @ p-variant is OBSOLETE @ 0x23800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #-956301312 @ p-variant is OBSOLETE @ 0xc7000000 │ │ │ │ + cmppeq r1, #834666496 @ p-variant is OBSOLETE @ 0x31c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #4194304 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + cmppeq r1, #1048576 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ + cmppeq r1, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #499122176 @ p-variant is OBSOLETE @ 0x1dc00000 │ │ │ │ + cmppeq r1, #124780544 @ p-variant is OBSOLETE @ 0x7700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #759169024 @ p-variant is OBSOLETE @ 0x2d400000 │ │ │ │ + cmppeq r1, #189792256 @ p-variant is OBSOLETE @ 0xb500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #1019215872 @ p-variant is OBSOLETE @ 0x3cc00000 │ │ │ │ + cmppeq r1, #254803968 @ p-variant is OBSOLETE @ 0xf300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #48, 12 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + cmppeq r1, #48, 14 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sl, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #104, 12 @ p-variant is OBSOLETE @ 0x6800000 │ │ │ │ + cmppeq r1, #104, 14 @ p-variant is OBSOLETE @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, fp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ + cmppeq r1, #160, 14 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, ip, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmppeq r1, #229638144 @ p-variant is OBSOLETE @ 0xdb00000 │ │ │ │ + cmppeq r1, #57409536 @ p-variant is OBSOLETE @ 0x36c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -746050,15 +746050,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ef040 <__cxa_atexit@plt+0x2d8930> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r3, [r7, #10] │ │ │ │ str r3, [r5] │ │ │ │ - b 14004a0 <__cxa_atexit@plt+0x13e9d90> │ │ │ │ + b 1400578 <__cxa_atexit@plt+0x13e9e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -746305,15 +746305,15 @@ │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r2, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 13f73e8 <__cxa_atexit@plt+0x13e0cd8> │ │ │ │ + b 13f74c0 <__cxa_atexit@plt+0x13e0db0> │ │ │ │ cmneq r2, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -749592,15 +749592,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r1, #244, 4 @ 0x4000000f │ │ │ │ + cmpeq r1, #244, 6 @ 0xd0000003 │ │ │ │ orrseq fp, r6, #236, 2 @ 0x3b │ │ │ │ cmneq r2, #48, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -756540,15 +756540,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmpeq r1, #105906176 @ 0x6500000 │ │ │ │ + cmpeq r1, #26476544 @ 0x1940000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -756598,15 +756598,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r4, r6, #176, 8 @ 0xb0000000 │ │ │ │ orrseq r4, r6, #4, 10 @ 0x1000000 │ │ │ │ orrseq r4, r6, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq r1, #708837376 @ 0x2a400000 │ │ │ │ + cmpeq r1, #177209344 @ 0xa900000 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -756673,15 +756673,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ orrseq r4, r6, #252, 6 @ 0xf0000003 │ │ │ │ orrseq r4, r6, #140, 6 @ 0x30000002 │ │ │ │ cmneq r1, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - cmpeq r1, #-2063597568 @ 0x85000000 │ │ │ │ + cmpeq r1, #557842432 @ 0x21400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f96b4 <__cxa_atexit@plt+0x2e2fa4> │ │ │ │ ldr r7, [pc, #104] @ 2f96c4 <__cxa_atexit@plt+0x2e2fb4> │ │ │ │ @@ -756819,15 +756819,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ cmneq r1, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - cmpeq r1, #-1879048189 @ 0x90000003 │ │ │ │ + cmpeq r1, #-469762048 @ 0xe4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 2f98a8 <__cxa_atexit@plt+0x2e3198> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -756909,15 +756909,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r4, r6, #96 @ 0x60 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ cmneq r1, #88 @ 0x58 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - cmpeq r1, #209 @ 0xd1 │ │ │ │ + cmpeq r1, #1073741876 @ 0x40000034 │ │ │ │ mov r7, r5 │ │ │ │ ldrh r3, [r7, #12]! │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldrh r8, [r5] │ │ │ │ str r3, [r7] │ │ │ │ mov r5, r7 │ │ │ │ b 2f9a20 <__cxa_atexit@plt+0x2e3310> │ │ │ │ @@ -757746,15 +757746,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmpeq r1, #402653186 @ 0x18000002 │ │ │ │ + cmpeq r1, #-2046820352 @ 0x86000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -757806,15 +757806,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r3, r6, #216, 2 @ 0x36 │ │ │ │ orrseq r3, r6, #44, 4 @ 0xc0000002 │ │ │ │ orrseq r3, r6, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq r1, #536870924 @ 0x2000000c │ │ │ │ + cmpeq r1, #134217731 @ 0x8000003 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -757881,15 +757881,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ orrseq r3, r6, #24, 2 │ │ │ │ orrseq r3, r6, #168 @ 0xa8 │ │ │ │ cmneq r1, #108, 2 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - cmpeq r1, #-2147483610 @ 0x80000026 │ │ │ │ + cmpeq r1, #-1610612727 @ 0xa0000009 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2fa99c <__cxa_atexit@plt+0x2e428c> │ │ │ │ @@ -758903,15 +758903,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq r1, #-2147483624 @ 0x80000018 │ │ │ │ + cmpeq r1, #536870918 @ 0x20000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2fb978 <__cxa_atexit@plt+0x2e5268> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -759099,15 +759099,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ orrseq r1, r6, #72, 26 @ 0x1200 │ │ │ │ - cmpeq r1, #1376 @ 0x560 │ │ │ │ + cmpeq r1, #344 @ 0x158 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -760367,15 +760367,15 @@ │ │ │ │ b 2fcfb0 <__cxa_atexit@plt+0x2e68a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 2fcff0 <__cxa_atexit@plt+0x2e68e0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r1, #80, 20 @ 0x50000 │ │ │ │ + cmpeq r1, #80, 22 @ 0x14000 │ │ │ │ cmneq r1, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2fd078 <__cxa_atexit@plt+0x2e6968> │ │ │ │ @@ -760474,15 +760474,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ orrseq r0, r6, #192, 14 @ 0x3000000 │ │ │ │ - cmpeq r1, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq r1, #168, 18 @ 0x2a0000 │ │ │ │ cmneq r1, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fd228 <__cxa_atexit@plt+0x2e6b18> │ │ │ │ @@ -760577,15 +760577,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ orrseq r0, r6, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq r1, #28, 14 @ 0x700000 │ │ │ │ + cmpeq r1, #28, 16 @ 0x1c0000 │ │ │ │ cmneq r1, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fd3cc <__cxa_atexit@plt+0x2e6cbc> │ │ │ │ @@ -760675,15 +760675,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq r1, #616562688 @ 0x24c00000 │ │ │ │ + cmpeq r1, #154140672 @ 0x9300000 │ │ │ │ cmneq r1, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -760734,15 +760734,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r0, r6, #16, 8 @ 0x10000000 │ │ │ │ orrseq r0, r6, #100, 8 @ 0x64000000 │ │ │ │ orrseq r0, r6, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq r1, #-754974720 @ 0xd3000000 │ │ │ │ + cmpeq r1, #884998144 @ 0x34c00000 │ │ │ │ cmneq r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -760816,15 +760816,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r1, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq r1, #108, 8 @ 0x6c000000 │ │ │ │ orrseq r0, r6, #52, 4 @ 0x40000003 │ │ │ │ cmneq r1, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -760902,15 +760902,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ orrseq r0, r6, #48, 2 │ │ │ │ - cmpeq r1, #-1073741764 @ 0xc000003c │ │ │ │ + cmpeq r1, #805306383 @ 0x3000000f │ │ │ │ orrseq r0, r6, #20, 2 │ │ │ │ orrseq r0, r6, #12, 2 │ │ │ │ cmneq r1, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -761008,15 +761008,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ orrseq pc, r5, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq r1, #96 @ 0x60 │ │ │ │ + cmpeq r1, #96, 2 │ │ │ │ cmneq r1, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fda94 <__cxa_atexit@plt+0x2e7384> │ │ │ │ @@ -761110,15 +761110,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmppeq r0, #2448 @ p-variant is OBSOLETE @ 0x990 │ │ │ │ + cmppeq r0, #612 @ p-variant is OBSOLETE @ 0x264 │ │ │ │ cmneq r1, #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -761169,15 +761169,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq pc, r5, #68, 26 @ 0x1100 │ │ │ │ orrseq pc, r5, #152, 26 @ 0x2600 │ │ │ │ orrseq pc, r5, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmppeq r0, #13888 @ p-variant is OBSOLETE @ 0x3640 │ │ │ │ + cmppeq r0, #3472 @ p-variant is OBSOLETE @ 0xd90 │ │ │ │ cmneq r1, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -761219,15 +761219,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r0, #32, 26 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + cmppeq r0, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ orrseq pc, r5, #232, 22 @ 0x3a000 │ │ │ │ cmneq r1, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -761280,15 +761280,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r0, #44, 24 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ + cmppeq r0, #44, 26 @ p-variant is OBSOLETE @ 0xb00 │ │ │ │ orrseq pc, r5, #244, 20 @ 0xf4000 │ │ │ │ cmneq r1, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -761341,15 +761341,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r0, #56, 22 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ + cmppeq r0, #56, 24 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ orrseq pc, r5, #0, 20 │ │ │ │ cmneq r1, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -761489,15 +761489,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ orrseq pc, r5, #228, 14 @ 0x3900000 │ │ │ │ - cmppeq r0, #132, 16 @ p-variant is OBSOLETE @ 0x840000 │ │ │ │ + cmppeq r0, #132, 18 @ p-variant is OBSOLETE @ 0x210000 │ │ │ │ cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe204 <__cxa_atexit@plt+0x2e7af4> │ │ │ │ @@ -761592,15 +761592,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ orrseq pc, r5, #80, 12 @ 0x5000000 │ │ │ │ - cmppeq r0, #64, 14 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + cmppeq r0, #64, 16 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ cmneq r1, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe3a8 <__cxa_atexit@plt+0x2e7c98> │ │ │ │ @@ -761690,15 +761690,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmppeq r0, #423624704 @ p-variant is OBSOLETE @ 0x19400000 │ │ │ │ + cmppeq r0, #105906176 @ p-variant is OBSOLETE @ 0x6500000 │ │ │ │ cmneq r1, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -761749,15 +761749,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq pc, r5, #52, 8 @ 0x34000000 │ │ │ │ orrseq pc, r5, #136, 8 @ 0x88000000 │ │ │ │ orrseq pc, r5, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmppeq r0, #-1526726656 @ p-variant is OBSOLETE @ 0xa5000000 │ │ │ │ + cmppeq r0, #692060160 @ p-variant is OBSOLETE @ 0x29400000 │ │ │ │ cmneq r1, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -761799,15 +761799,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r0, #16, 8 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + cmppeq r0, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ orrseq pc, r5, #216, 4 @ 0x8000000d │ │ │ │ cmneq r1, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -761880,15 +761880,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orrseq pc, r5, #200, 2 @ 0x32 │ │ │ │ - cmppeq r0, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ + cmppeq r0, #201326593 @ p-variant is OBSOLETE @ 0xc000001 │ │ │ │ cmneq r1, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe824 <__cxa_atexit@plt+0x2e8114> │ │ │ │ @@ -761984,15 +761984,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ orrseq pc, r5, #48 @ 0x30 │ │ │ │ - cmppeq r0, #32, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r0, #32, 4 @ p-variant is OBSOLETE │ │ │ │ cmneq r1, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe9d4 <__cxa_atexit@plt+0x2e82c4> │ │ │ │ @@ -762086,15 +762086,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq r0, #17, 30 @ 0x44 │ │ │ │ + cmppeq r0, #17 @ p-variant is OBSOLETE │ │ │ │ cmneq r1, #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -762145,15 +762145,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq lr, r5, #4, 28 @ 0x40 │ │ │ │ orrseq lr, r5, #88, 28 @ 0x580 │ │ │ │ orrseq lr, r5, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq r0, #1296 @ 0x510 │ │ │ │ + cmpeq r0, #324 @ 0x144 │ │ │ │ cmneq r1, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -762195,15 +762195,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #224, 26 @ 0x3800 │ │ │ │ + cmpeq r0, #224, 28 @ 0xe00 │ │ │ │ orrseq lr, r5, #168, 24 @ 0xa800 │ │ │ │ cmneq r1, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -762256,15 +762256,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #236, 24 @ 0xec00 │ │ │ │ + cmpeq r0, #236, 26 @ 0x3b00 │ │ │ │ orrseq lr, r5, #180, 22 @ 0x2d000 │ │ │ │ cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -762407,15 +762407,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ orrseq lr, r5, #140, 18 @ 0x230000 │ │ │ │ - cmpeq r0, #224, 18 @ 0x380000 │ │ │ │ + cmpeq r0, #224, 20 @ 0xe0000 │ │ │ │ cmneq r1, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ff05c <__cxa_atexit@plt+0x2e894c> │ │ │ │ @@ -762510,15 +762510,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ orrseq lr, r5, #248, 14 @ 0x3e00000 │ │ │ │ - cmpeq r0, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq r0, #232, 18 @ 0x3a0000 │ │ │ │ cmneq r1, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ff200 <__cxa_atexit@plt+0x2e8af0> │ │ │ │ @@ -762608,15 +762608,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq r0, #204472320 @ 0xc300000 │ │ │ │ + cmpeq r0, #51118080 @ 0x30c0000 │ │ │ │ cmneq r1, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -762667,15 +762667,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq lr, r5, #220, 10 @ 0x37000000 │ │ │ │ orrseq lr, r5, #48, 12 @ 0x3000000 │ │ │ │ orrseq lr, r5, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq r0, #3145728 @ 0x300000 │ │ │ │ + cmpeq r0, #786432 @ 0xc0000 │ │ │ │ cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -762717,15 +762717,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq r0, #184, 12 @ 0xb800000 │ │ │ │ orrseq lr, r5, #128, 8 @ 0x80000000 │ │ │ │ cmneq r1, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -762798,15 +762798,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orrseq lr, r5, #112, 6 @ 0xc0000001 │ │ │ │ - cmpeq r0, #1946157058 @ 0x74000002 │ │ │ │ + cmpeq r0, #-1660944384 @ 0x9d000000 │ │ │ │ cmneq r1, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ff67c <__cxa_atexit@plt+0x2e8f6c> │ │ │ │ @@ -762902,15 +762902,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ orrseq lr, r5, #216, 2 @ 0x36 │ │ │ │ - cmpeq r0, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r0, #200, 6 @ 0x20000003 │ │ │ │ cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ff82c <__cxa_atexit@plt+0x2e911c> │ │ │ │ @@ -763004,15 +763004,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq r0, #108 @ 0x6c │ │ │ │ + cmpeq r0, #108, 2 │ │ │ │ cmneq r1, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -763063,15 +763063,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sp, r5, #172, 30 @ 0x2b0 │ │ │ │ orrseq lr, r5, #0 │ │ │ │ orrseq sp, r5, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq r0, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq r0, #172 @ 0xac │ │ │ │ cmneq r1, #20, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -763137,15 +763137,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #40, 30 @ 0xa0 │ │ │ │ + cmpeq r0, #40 @ 0x28 │ │ │ │ orrseq sp, r5, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -763192,15 +763192,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq sp, r5, #72, 26 @ 0x1200 │ │ │ │ - cmpeq r0, #84, 26 @ 0x1500 │ │ │ │ + cmpeq r0, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ffca0 <__cxa_atexit@plt+0x2e9590> │ │ │ │ ldr r6, [pc, #132] @ 2ffcbc <__cxa_atexit@plt+0x2e95ac> │ │ │ │ @@ -763293,15 +763293,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq sp, r5, #188, 22 @ 0x2f000 │ │ │ │ - cmpeq r0, #172, 24 @ 0xac00 │ │ │ │ + cmpeq r0, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ffe44 <__cxa_atexit@plt+0x2e9734> │ │ │ │ ldr r6, [pc, #148] @ 2ffe60 <__cxa_atexit@plt+0x2e9750> │ │ │ │ @@ -763392,15 +763392,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #56, 20 @ 0x38000 │ │ │ │ + cmpeq r0, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -763450,15 +763450,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sp, r5, #160, 18 @ 0x280000 │ │ │ │ orrseq sp, r5, #244, 18 @ 0x3d0000 │ │ │ │ orrseq sp, r5, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq r0, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -763523,15 +763523,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #32, 18 @ 0x80000 │ │ │ │ + cmpeq r0, #32, 20 @ 0x20000 │ │ │ │ orrseq sp, r5, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -763578,15 +763578,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq sp, r5, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq r0, #76, 14 @ 0x1300000 │ │ │ │ + cmpeq r0, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3002a8 <__cxa_atexit@plt+0x2e9b98> │ │ │ │ ldr r6, [pc, #132] @ 3002c4 <__cxa_atexit@plt+0x2e9bb4> │ │ │ │ @@ -763679,15 +763679,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq sp, r5, #180, 10 @ 0x2d000000 │ │ │ │ - cmpeq r0, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq r0, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30044c <__cxa_atexit@plt+0x2e9d3c> │ │ │ │ ldr r6, [pc, #148] @ 300468 <__cxa_atexit@plt+0x2e9d58> │ │ │ │ @@ -763778,15 +763778,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq r0, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -763836,15 +763836,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sp, r5, #152, 6 @ 0x60000002 │ │ │ │ orrseq sp, r5, #236, 6 @ 0xb0000003 │ │ │ │ orrseq sp, r5, #128, 6 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -763875,15 +763875,15 @@ │ │ │ │ orrseq sp, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3006c0 <__cxa_atexit@plt+0x2e9fb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r0, #128, 6 │ │ │ │ + cmpeq r0, #128, 8 @ 0x80000000 │ │ │ │ cmneq r1, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 30074c <__cxa_atexit@plt+0x2ea03c> │ │ │ │ @@ -763984,15 +763984,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ orrseq sp, r5, #232 @ 0xe8 │ │ │ │ - cmpeq r0, #165 @ 0xa5 │ │ │ │ + cmpeq r0, #1073741865 @ 0x40000029 │ │ │ │ cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300900 <__cxa_atexit@plt+0x2ea1f0> │ │ │ │ @@ -764087,15 +764087,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ orrseq ip, r5, #84, 30 @ 0x150 │ │ │ │ - cmpeq r0, #68 @ 0x44 │ │ │ │ + cmpeq r0, #68, 2 │ │ │ │ cmneq r1, #12, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300aa4 <__cxa_atexit@plt+0x2ea394> │ │ │ │ @@ -764185,15 +764185,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq r0, #144, 26 @ 0x2400 │ │ │ │ + cmpeq r0, #144, 28 @ 0x900 │ │ │ │ cmneq r1, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -764244,15 +764244,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq ip, r5, #56, 26 @ 0xe00 │ │ │ │ orrseq ip, r5, #140, 26 @ 0x2300 │ │ │ │ orrseq ip, r5, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq r0, #208, 24 @ 0xd000 │ │ │ │ + cmpeq r0, #208, 26 @ 0x3400 │ │ │ │ cmneq r1, #148, 28 @ 0x940 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -764294,15 +764294,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #20, 26 @ 0x500 │ │ │ │ + cmpeq r0, #20, 28 @ 0x140 │ │ │ │ orrseq ip, r5, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 300d98 <__cxa_atexit@plt+0x2ea688> │ │ │ │ @@ -764383,15 +764383,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffff85c0 │ │ │ │ cmneq r1, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xffff8434 │ │ │ │ - cmpeq r0, #5376 @ 0x1500 │ │ │ │ + cmpeq r0, #1344 @ 0x540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300f14 <__cxa_atexit@plt+0x2ea804> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -764417,15 +764417,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ orrseq ip, r5, #36, 20 @ 0x24000 │ │ │ │ - cmpeq r0, #3031040 @ 0x2e4000 │ │ │ │ + cmpeq r0, #757760 @ 0xb9000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300fc0 <__cxa_atexit@plt+0x2ea8b0> │ │ │ │ ldr r6, [pc, #128] @ 300fdc <__cxa_atexit@plt+0x2ea8cc> │ │ │ │ @@ -764517,15 +764517,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq ip, r5, #156, 16 @ 0x9c0000 │ │ │ │ - cmpeq r0, #140, 18 @ 0x230000 │ │ │ │ + cmpeq r0, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 301158 <__cxa_atexit@plt+0x2eaa48> │ │ │ │ ldr r6, [pc, #136] @ 301174 <__cxa_atexit@plt+0x2eaa64> │ │ │ │ @@ -764612,15 +764612,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #186646528 @ 0xb200000 │ │ │ │ + cmpeq r0, #46661632 @ 0x2c80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -764670,15 +764670,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq ip, r5, #144, 12 @ 0x9000000 │ │ │ │ orrseq ip, r5, #228, 12 @ 0xe400000 │ │ │ │ orrseq ip, r5, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #1031798784 @ 0x3d800000 │ │ │ │ + cmpeq r0, #257949696 @ 0xf600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -764719,15 +764719,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq r0, #112, 14 @ 0x1c00000 │ │ │ │ orrseq ip, r5, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 30143c <__cxa_atexit@plt+0x2ead2c> │ │ │ │ @@ -764808,15 +764808,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffff7f1c │ │ │ │ cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xffff7d90 │ │ │ │ - cmpeq r0, #473956352 @ 0x1c400000 │ │ │ │ + cmpeq r0, #118489088 @ 0x7100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3015b8 <__cxa_atexit@plt+0x2eaea8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -764842,15 +764842,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ orrseq ip, r5, #128, 6 │ │ │ │ - cmpeq r0, #1409286144 @ 0x54000000 │ │ │ │ + cmpeq r0, #352321536 @ 0x15000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 301664 <__cxa_atexit@plt+0x2eaf54> │ │ │ │ ldr r6, [pc, #128] @ 301680 <__cxa_atexit@plt+0x2eaf70> │ │ │ │ @@ -764942,15 +764942,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq ip, r5, #248, 2 @ 0x3e │ │ │ │ - cmpeq r0, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq r0, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3017fc <__cxa_atexit@plt+0x2eb0ec> │ │ │ │ ldr r6, [pc, #136] @ 301818 <__cxa_atexit@plt+0x2eb108> │ │ │ │ @@ -765037,15 +765037,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #920 @ 0x398 │ │ │ │ + cmpeq r0, #230 @ 0xe6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -765095,15 +765095,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq fp, r5, #236, 30 @ 0x3b0 │ │ │ │ orrseq ip, r5, #64 @ 0x40 │ │ │ │ orrseq fp, r5, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #42, 30 @ 0xa8 │ │ │ │ + cmpeq r0, #42 @ 0x2a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -765144,15 +765144,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #204, 30 @ 0x330 │ │ │ │ + cmpeq r0, #204 @ 0xcc │ │ │ │ orrseq fp, r5, #148, 28 @ 0x940 │ │ │ │ cmneq r1, #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -765225,15 +765225,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orrseq fp, r5, #132, 26 @ 0x2100 │ │ │ │ - cmpeq r0, #54016 @ 0xd300 │ │ │ │ + cmpeq r0, #13504 @ 0x34c0 │ │ │ │ cmneq r1, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 301c68 <__cxa_atexit@plt+0x2eb558> │ │ │ │ @@ -765329,15 +765329,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ orrseq fp, r5, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq r0, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq r0, #220, 26 @ 0x3700 │ │ │ │ cmneq r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 301e18 <__cxa_atexit@plt+0x2eb708> │ │ │ │ @@ -765431,15 +765431,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq r0, #164, 18 @ 0x290000 │ │ │ │ + cmpeq r0, #164, 20 @ 0xa4000 │ │ │ │ cmneq r1, #0, 24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -765490,15 +765490,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq fp, r5, #192, 18 @ 0x300000 │ │ │ │ orrseq fp, r5, #20, 20 @ 0x14000 │ │ │ │ orrseq fp, r5, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq r0, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq r0, #228, 18 @ 0x390000 │ │ │ │ cmneq r1, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -765540,15 +765540,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #156, 18 @ 0x270000 │ │ │ │ + cmpeq r0, #156, 20 @ 0x9c000 │ │ │ │ orrseq fp, r5, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 302110 <__cxa_atexit@plt+0x2eba00> │ │ │ │ @@ -765629,15 +765629,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffff7248 │ │ │ │ cmneq r1, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xffff70bc │ │ │ │ - cmpeq r0, #10289152 @ 0x9d0000 │ │ │ │ + cmpeq r0, #2572288 @ 0x274000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30228c <__cxa_atexit@plt+0x2ebb7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -765663,15 +765663,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ orrseq fp, r5, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq r0, #68157440 @ 0x4100000 │ │ │ │ + cmpeq r0, #17039360 @ 0x1040000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302338 <__cxa_atexit@plt+0x2ebc28> │ │ │ │ ldr r6, [pc, #128] @ 302354 <__cxa_atexit@plt+0x2ebc44> │ │ │ │ @@ -765763,15 +765763,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq fp, r5, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq r0, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq r0, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3024d0 <__cxa_atexit@plt+0x2ebdc0> │ │ │ │ ldr r6, [pc, #136] @ 3024ec <__cxa_atexit@plt+0x2ebddc> │ │ │ │ @@ -765858,15 +765858,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r0, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -765916,15 +765916,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq fp, r5, #24, 6 @ 0x60000000 │ │ │ │ orrseq fp, r5, #108, 6 @ 0xb0000001 │ │ │ │ orrseq fp, r5, #0, 6 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #12, 4 @ 0xc0000000 │ │ │ │ + cmpeq r0, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -765975,31 +765975,31 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq r0, #160 @ 0xa0 │ │ │ │ - cmpeq r0, #174 @ 0xae │ │ │ │ + cmpeq r0, #160, 2 @ 0x28 │ │ │ │ + cmpeq r0, #-2147483605 @ 0x8000002b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3027cc <__cxa_atexit@plt+0x2ec0bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 3027d0 <__cxa_atexit@plt+0x2ec0c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r0, #108 @ 0x6c │ │ │ │ - cmpeq r0, #106 @ 0x6a │ │ │ │ + cmpeq r0, #108, 2 │ │ │ │ + cmpeq r0, #-2147483622 @ 0x8000001a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302834 <__cxa_atexit@plt+0x2ec124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -766025,15 +766025,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ orrseq fp, r5, #4, 2 │ │ │ │ - cmpeq r0, #1 │ │ │ │ + cmpeq r0, #1073741824 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3028e0 <__cxa_atexit@plt+0x2ec1d0> │ │ │ │ ldr r6, [pc, #128] @ 3028fc <__cxa_atexit@plt+0x2ec1ec> │ │ │ │ @@ -766125,15 +766125,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq sl, r5, #124, 30 @ 0x1f0 │ │ │ │ - cmpeq r0, #108 @ 0x6c │ │ │ │ + cmpeq r0, #108, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302a78 <__cxa_atexit@plt+0x2ec368> │ │ │ │ ldr r6, [pc, #136] @ 302a94 <__cxa_atexit@plt+0x2ec384> │ │ │ │ @@ -766220,15 +766220,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #2, 26 @ 0x80 │ │ │ │ + cmpeq r0, #2, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -766278,15 +766278,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sl, r5, #112, 26 @ 0x1c00 │ │ │ │ orrseq sl, r5, #196, 26 @ 0x3100 │ │ │ │ orrseq sl, r5, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #17920 @ 0x4600 │ │ │ │ + cmpeq r0, #4480 @ 0x1180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -766327,15 +766327,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r0, #80, 28 @ 0x500 │ │ │ │ orrseq sl, r5, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 302d5c <__cxa_atexit@plt+0x2ec64c> │ │ │ │ @@ -766416,15 +766416,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffff65fc │ │ │ │ cmneq r1, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0xffff6470 │ │ │ │ - cmpeq r0, #20736 @ 0x5100 │ │ │ │ + cmpeq r0, #5184 @ 0x1440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302ed8 <__cxa_atexit@plt+0x2ec7c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -766450,15 +766450,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ orrseq sl, r5, #96, 20 @ 0x60000 │ │ │ │ - cmpeq r0, #4014080 @ 0x3d4000 │ │ │ │ + cmpeq r0, #1003520 @ 0xf5000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302f84 <__cxa_atexit@plt+0x2ec874> │ │ │ │ ldr r6, [pc, #128] @ 302fa0 <__cxa_atexit@plt+0x2ec890> │ │ │ │ @@ -766550,15 +766550,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq sl, r5, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq r0, #200, 18 @ 0x320000 │ │ │ │ + cmpeq r0, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30311c <__cxa_atexit@plt+0x2eca0c> │ │ │ │ ldr r6, [pc, #136] @ 303138 <__cxa_atexit@plt+0x2eca28> │ │ │ │ @@ -766645,15 +766645,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #26214400 @ 0x1900000 │ │ │ │ + cmpeq r0, #6553600 @ 0x640000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -766703,15 +766703,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sl, r5, #204, 12 @ 0xcc00000 │ │ │ │ orrseq sl, r5, #32, 14 @ 0x800000 │ │ │ │ orrseq sl, r5, #180, 12 @ 0xb400000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #390070272 @ 0x17400000 │ │ │ │ + cmpeq r0, #97517568 @ 0x5d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -766776,15 +766776,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq r0, #76, 14 @ 0x1300000 │ │ │ │ orrseq sl, r5, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -766831,15 +766831,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq sl, r5, #108, 8 @ 0x6c000000 │ │ │ │ - cmpeq r0, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30357c <__cxa_atexit@plt+0x2ece6c> │ │ │ │ ldr r6, [pc, #132] @ 303598 <__cxa_atexit@plt+0x2ece88> │ │ │ │ @@ -766932,15 +766932,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq sl, r5, #224, 4 │ │ │ │ - cmpeq r0, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq r0, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 303720 <__cxa_atexit@plt+0x2ed010> │ │ │ │ ldr r6, [pc, #148] @ 30373c <__cxa_atexit@plt+0x2ed02c> │ │ │ │ @@ -767031,15 +767031,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq r0, #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -767089,15 +767089,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sl, r5, #196 @ 0xc4 │ │ │ │ orrseq sl, r5, #24, 2 │ │ │ │ orrseq sl, r5, #172 @ 0xac │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #64, 30 @ 0x100 │ │ │ │ + cmpeq r0, #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -767418,15 +767418,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #68, 24 @ 0x4400 │ │ │ │ + cmpeq r0, #68, 26 @ 0x1100 │ │ │ │ orrseq r9, r5, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -767473,15 +767473,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq r9, r5, #100, 20 @ 0x64000 │ │ │ │ - cmpeq r0, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq r0, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 303f3c <__cxa_atexit@plt+0x2ed82c> │ │ │ │ @@ -767530,15 +767530,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq r9, r5, #136, 18 @ 0x220000 │ │ │ │ - cmpeq r0, #983040 @ 0xf0000 │ │ │ │ + cmpeq r0, #245760 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304078 <__cxa_atexit@plt+0x2ed968> │ │ │ │ ldr r6, [pc, #148] @ 304094 <__cxa_atexit@plt+0x2ed984> │ │ │ │ @@ -767639,15 +767639,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ orrseq r9, r5, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq r0, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq r0, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304234 <__cxa_atexit@plt+0x2edb24> │ │ │ │ ldr lr, [pc, #156] @ 304250 <__cxa_atexit@plt+0x2edb40> │ │ │ │ @@ -767743,15 +767743,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmpeq r0, #-1107296256 @ 0xbe000000 │ │ │ │ + cmpeq r0, #796917760 @ 0x2f800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -767803,15 +767803,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r9, r5, #164, 10 @ 0x29000000 │ │ │ │ orrseq r9, r5, #248, 10 @ 0x3e000000 │ │ │ │ orrseq r9, r5, #140, 10 @ 0x23000000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq r0, #-402653181 @ 0xe8000003 │ │ │ │ + cmpeq r0, #-100663296 @ 0xfa000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -767876,15 +767876,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq r0, #28, 12 @ 0x1c00000 │ │ │ │ orrseq r9, r5, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -767931,15 +767931,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq r9, r5, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq r0, #1073741861 @ 0x40000025 │ │ │ │ + cmpeq r0, #1342177289 @ 0x50000009 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3046ac <__cxa_atexit@plt+0x2edf9c> │ │ │ │ ldr r6, [pc, #132] @ 3046c8 <__cxa_atexit@plt+0x2edfb8> │ │ │ │ @@ -768032,15 +768032,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq r9, r5, #176, 2 @ 0x2c │ │ │ │ - cmpeq r0, #160, 4 │ │ │ │ + cmpeq r0, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304850 <__cxa_atexit@plt+0x2ee140> │ │ │ │ ldr r6, [pc, #148] @ 30486c <__cxa_atexit@plt+0x2ee15c> │ │ │ │ @@ -768131,15 +768131,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #1952 @ 0x7a0 │ │ │ │ + cmpeq r0, #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -768189,15 +768189,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, r5, #148, 30 @ 0x250 │ │ │ │ orrseq r8, r5, #232, 30 @ 0x3a0 │ │ │ │ orrseq r8, r5, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #12160 @ 0x2f80 │ │ │ │ + cmpeq r0, #3040 @ 0xbe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -768248,31 +768248,31 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq r0, #28, 26 @ 0x700 │ │ │ │ - cmpeq r0, #2688 @ 0xa80 │ │ │ │ + cmpeq r0, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq r0, #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 304b50 <__cxa_atexit@plt+0x2ee440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 304b54 <__cxa_atexit@plt+0x2ee444> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r0, #232, 24 @ 0xe800 │ │ │ │ - cmpeq r0, #58880 @ 0xe600 │ │ │ │ + cmpeq r0, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq r0, #14720 @ 0x3980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304bb8 <__cxa_atexit@plt+0x2ee4a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -768298,15 +768298,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ orrseq r8, r5, #128, 26 @ 0x2000 │ │ │ │ - cmpeq r0, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq r0, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304c64 <__cxa_atexit@plt+0x2ee554> │ │ │ │ ldr r6, [pc, #128] @ 304c80 <__cxa_atexit@plt+0x2ee570> │ │ │ │ @@ -768398,15 +768398,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq r8, r5, #248, 22 @ 0x3e000 │ │ │ │ - cmpeq r0, #232, 24 @ 0xe800 │ │ │ │ + cmpeq r0, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304dfc <__cxa_atexit@plt+0x2ee6ec> │ │ │ │ ldr r6, [pc, #136] @ 304e18 <__cxa_atexit@plt+0x2ee708> │ │ │ │ @@ -768493,15 +768493,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq r0, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -768551,15 +768551,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, r5, #236, 18 @ 0x3b0000 │ │ │ │ orrseq r8, r5, #64, 20 @ 0x40000 │ │ │ │ orrseq r8, r5, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -768624,15 +768624,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq r0, #108, 20 @ 0x6c000 │ │ │ │ orrseq r8, r5, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -768679,15 +768679,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq r8, r5, #140, 14 @ 0x2300000 │ │ │ │ - cmpeq r0, #574619648 @ 0x22400000 │ │ │ │ + cmpeq r0, #143654912 @ 0x8900000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30525c <__cxa_atexit@plt+0x2eeb4c> │ │ │ │ ldr r6, [pc, #132] @ 305278 <__cxa_atexit@plt+0x2eeb68> │ │ │ │ @@ -768780,15 +768780,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq r8, r5, #0, 12 │ │ │ │ - cmpeq r0, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq r0, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305400 <__cxa_atexit@plt+0x2eecf0> │ │ │ │ ldr r6, [pc, #148] @ 30541c <__cxa_atexit@plt+0x2eed0c> │ │ │ │ @@ -768879,15 +768879,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #1610612743 @ 0x60000007 │ │ │ │ + cmpeq r0, #-671088639 @ 0xd8000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -768937,15 +768937,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r8, r5, #228, 6 @ 0x90000003 │ │ │ │ orrseq r8, r5, #56, 8 @ 0x38000000 │ │ │ │ orrseq r8, r5, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #-2147483602 @ 0x8000002e │ │ │ │ + cmpeq r0, #-1610612725 @ 0xa000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -768976,15 +768976,15 @@ │ │ │ │ orrseq r8, r5, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 305674 <__cxa_atexit@plt+0x2eef64> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r0, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq r0, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3056e8 <__cxa_atexit@plt+0x2eefd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -769053,15 +769053,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ orrseq r8, r5, #180, 2 @ 0x2d │ │ │ │ - cmpeq r0, #552 @ 0x228 │ │ │ │ + cmpeq r0, #138 @ 0x8a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305834 <__cxa_atexit@plt+0x2ef124> │ │ │ │ ldr r6, [pc, #132] @ 305850 <__cxa_atexit@plt+0x2ef140> │ │ │ │ @@ -769154,15 +769154,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ orrseq r8, r5, #40 @ 0x28 │ │ │ │ - cmpeq r0, #24, 2 │ │ │ │ + cmpeq r0, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3059d8 <__cxa_atexit@plt+0x2ef2c8> │ │ │ │ ldr r6, [pc, #148] @ 3059f4 <__cxa_atexit@plt+0x2ef2e4> │ │ │ │ @@ -769253,15 +769253,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r0, #28928 @ 0x7100 │ │ │ │ + cmpeq r0, #7232 @ 0x1c40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -769311,15 +769311,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r7, r5, #12, 28 @ 0xc0 │ │ │ │ orrseq r7, r5, #96, 28 @ 0x600 │ │ │ │ orrseq r7, r5, #244, 26 @ 0x3d00 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r0, #185344 @ 0x2d400 │ │ │ │ + cmpeq r0, #46336 @ 0xb500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -769377,17 +769377,17 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ 305cb8 <__cxa_atexit@plt+0x2ef5a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq r0, #106496 @ 0x1a000 │ │ │ │ - cmpeq r0, #122880 @ 0x1e000 │ │ │ │ - cmpeq r0, #48, 20 @ 0x30000 │ │ │ │ + cmpeq r0, #26624 @ 0x6800 │ │ │ │ + cmpeq r0, #30720 @ 0x7800 │ │ │ │ + cmpeq r0, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 305cf4 <__cxa_atexit@plt+0x2ef5e4> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -769400,17 +769400,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 305d14 <__cxa_atexit@plt+0x2ef604> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - cmpeq r0, #2981888 @ 0x2d8000 │ │ │ │ - cmpeq r0, #3112960 @ 0x2f8000 │ │ │ │ - cmpeq r0, #200, 18 @ 0x320000 │ │ │ │ + cmpeq r0, #745472 @ 0xb6000 │ │ │ │ + cmpeq r0, #778240 @ 0xbe000 │ │ │ │ + cmpeq r0, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305d80 <__cxa_atexit@plt+0x2ef670> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -769436,15 +769436,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orrseq r7, r5, #184, 22 @ 0x2e000 │ │ │ │ - cmpeq r0, #1556480 @ 0x17c000 │ │ │ │ + cmpeq r0, #389120 @ 0x5f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305e2c <__cxa_atexit@plt+0x2ef71c> │ │ │ │ ldr r6, [pc, #128] @ 305e48 <__cxa_atexit@plt+0x2ef738> │ │ │ │ @@ -769536,15 +769536,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ orrseq r7, r5, #48, 20 @ 0x30000 │ │ │ │ - cmpeq r0, #32, 22 @ 0x8000 │ │ │ │ + cmpeq r0, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305fc4 <__cxa_atexit@plt+0x2ef8b4> │ │ │ │ ldr r6, [pc, #136] @ 305fe0 <__cxa_atexit@plt+0x2ef8d0> │ │ │ │ @@ -769631,15 +769631,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #98566144 @ 0x5e00000 │ │ │ │ + cmpeq r0, #24641536 @ 0x1780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -769689,15 +769689,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r7, r5, #36, 16 @ 0x240000 │ │ │ │ orrseq r7, r5, #120, 16 @ 0x780000 │ │ │ │ orrseq r7, r5, #12, 16 @ 0xc0000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r0, #679477248 @ 0x28800000 │ │ │ │ + cmpeq r0, #169869312 @ 0xa200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -771797,15 +771797,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #1174405120 @ 0x46000000 │ │ │ │ + cmpeq r0, #293601280 @ 0x11800000 │ │ │ │ orrseq r5, r5, #248, 12 @ 0xf800000 │ │ │ │ cmneq r0, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -771881,15 +771881,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq r0, #236, 6 @ 0xb0000003 │ │ │ │ orrseq r5, r5, #168, 10 @ 0x2a000000 │ │ │ │ cmneq r0, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -771965,15 +771965,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #140, 2 @ 0x23 │ │ │ │ + cmpeq r0, #140, 4 @ 0xc0000008 │ │ │ │ orrseq r5, r5, #88, 8 @ 0x58000000 │ │ │ │ cmneq r0, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772049,15 +772049,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #49 @ 0x31 │ │ │ │ + cmpeq r0, #1073741836 @ 0x4000000c │ │ │ │ orrseq r5, r5, #8, 6 @ 0x20000000 │ │ │ │ cmneq r0, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772133,15 +772133,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #3472 @ 0xd90 │ │ │ │ + cmpeq r0, #868 @ 0x364 │ │ │ │ orrseq r5, r5, #184, 2 @ 0x2e │ │ │ │ cmneq r0, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772217,15 +772217,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #8128 @ 0x1fc0 │ │ │ │ + cmpeq r0, #2032 @ 0x7f0 │ │ │ │ orrseq r5, r5, #104 @ 0x68 │ │ │ │ cmneq r0, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772301,15 +772301,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #10496 @ 0x2900 │ │ │ │ + cmpeq r0, #2624 @ 0xa40 │ │ │ │ orrseq r4, r5, #24, 30 @ 0x60 │ │ │ │ cmneq r0, #80, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772385,15 +772385,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #860160 @ 0xd2000 │ │ │ │ + cmpeq r0, #215040 @ 0x34800 │ │ │ │ orrseq r4, r5, #200, 26 @ 0x3200 │ │ │ │ cmneq r0, #24, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772469,15 +772469,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #1867776 @ 0x1c8000 │ │ │ │ + cmpeq r0, #466944 @ 0x72000 │ │ │ │ orrseq r4, r5, #120, 24 @ 0x7800 │ │ │ │ cmneq r0, #224, 30 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772553,15 +772553,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #1441792 @ 0x160000 │ │ │ │ + cmpeq r0, #360448 @ 0x58000 │ │ │ │ orrseq r4, r5, #40, 22 @ 0xa000 │ │ │ │ cmneq r0, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772637,15 +772637,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #199229440 @ 0xbe00000 │ │ │ │ + cmpeq r0, #49807360 @ 0x2f80000 │ │ │ │ orrseq r4, r5, #216, 18 @ 0x360000 │ │ │ │ cmneq r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -772718,15 +772718,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq r0, #104, 12 @ 0x6800000 │ │ │ │ orrseq r4, r5, #148, 16 @ 0x940000 │ │ │ │ cmneq r0, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772802,15 +772802,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #285212672 @ 0x11000000 │ │ │ │ + cmpeq r0, #71303168 @ 0x4400000 │ │ │ │ orrseq r4, r5, #68, 14 @ 0x1100000 │ │ │ │ cmneq r0, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772888,15 +772888,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #-268435446 @ 0xf000000a │ │ │ │ + cmpeq r0, #-1140850686 @ 0xbc000002 │ │ │ │ orrseq r4, r5, #236, 10 @ 0x3b000000 │ │ │ │ cmneq r0, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -772972,15 +772972,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #1073741845 @ 0x40000015 │ │ │ │ + cmpeq r0, #1342177285 @ 0x50000005 │ │ │ │ orrseq r4, r5, #156, 8 @ 0x9c000000 │ │ │ │ cmneq r0, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -773056,15 +773056,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq r0, #252 @ 0xfc │ │ │ │ orrseq r4, r5, #76, 6 @ 0x30000001 │ │ │ │ cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -773140,15 +773140,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #164, 28 @ 0xa40 │ │ │ │ + cmpeq r0, #164, 30 @ 0x290 │ │ │ │ orrseq r4, r5, #252, 2 @ 0x3f │ │ │ │ cmneq r0, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -773224,15 +773224,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #4800 @ 0x12c0 │ │ │ │ + cmpeq r0, #1200 @ 0x4b0 │ │ │ │ orrseq r4, r5, #172 @ 0xac │ │ │ │ cmneq r0, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -773304,15 +773304,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406d98 <__cxa_atexit@plt+0x3f0688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #4, 24 @ 0x400 │ │ │ │ + cmpeq r0, #4, 26 @ 0x100 │ │ │ │ orrseq r3, r5, #108, 30 @ 0x1b0 │ │ │ │ cmneq r0, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -781415,189 +781415,189 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq ip, r4, #124, 26 @ 0x1f00 │ │ │ │ cmneq r0, #128, 6 │ │ │ │ - movteq ip, #61902 @ 0xf1ce │ │ │ │ + movteq ip, #62158 @ 0xf2ce │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #61963 @ 0xf20b │ │ │ │ + movteq ip, #62219 @ 0xf30b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62022 @ 0xf246 │ │ │ │ + movteq ip, #62278 @ 0xf346 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62080 @ 0xf280 │ │ │ │ + movteq ip, #62336 @ 0xf380 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62139 @ 0xf2bb │ │ │ │ + movteq ip, #62395 @ 0xf3bb │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62199 @ 0xf2f7 │ │ │ │ + movteq ip, #62455 @ 0xf3f7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62259 @ 0xf333 │ │ │ │ + movteq ip, #62515 @ 0xf433 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62316 @ 0xf36c │ │ │ │ + movteq ip, #62572 @ 0xf46c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62376 @ 0xf3a8 │ │ │ │ + movteq ip, #62632 @ 0xf4a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62444 @ 0xf3ec │ │ │ │ + movteq ip, #62700 @ 0xf4ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62507 @ 0xf42b │ │ │ │ + movteq ip, #62763 @ 0xf52b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62570 @ 0xf46a │ │ │ │ + movteq ip, #62826 @ 0xf56a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62632 @ 0xf4a8 │ │ │ │ + movteq ip, #62888 @ 0xf5a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62699 @ 0xf4eb │ │ │ │ + movteq ip, #62955 @ 0xf5eb │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62765 @ 0xf52d │ │ │ │ + movteq ip, #63021 @ 0xf62d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62836 @ 0xf574 │ │ │ │ + movteq ip, #63092 @ 0xf674 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62893 @ 0xf5ad │ │ │ │ + movteq ip, #63149 @ 0xf6ad │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #62951 @ 0xf5e7 │ │ │ │ + movteq ip, #63207 @ 0xf6e7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63009 @ 0xf621 │ │ │ │ + movteq ip, #63265 @ 0xf721 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63070 @ 0xf65e │ │ │ │ + movteq ip, #63326 @ 0xf75e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63136 @ 0xf6a0 │ │ │ │ + movteq ip, #63392 @ 0xf7a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63196 @ 0xf6dc │ │ │ │ + movteq ip, #63452 @ 0xf7dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63260 @ 0xf71c │ │ │ │ + movteq ip, #63516 @ 0xf81c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63326 @ 0xf75e │ │ │ │ + movteq ip, #63582 @ 0xf85e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63392 @ 0xf7a0 │ │ │ │ + movteq ip, #63648 @ 0xf8a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63462 @ 0xf7e6 │ │ │ │ + movteq ip, #63718 @ 0xf8e6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63532 @ 0xf82c │ │ │ │ + movteq ip, #63788 @ 0xf92c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63602 @ 0xf872 │ │ │ │ + movteq ip, #63858 @ 0xf972 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63665 @ 0xf8b1 │ │ │ │ + movteq ip, #63921 @ 0xf9b1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #63723 @ 0xf8eb │ │ │ │ + movteq ip, #63979 @ 0xf9eb │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq r0, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -782552,15 +782552,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r7, [r7, r3, lsl #2] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r7, #200 @ 0xc8 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #63676 @ 0xf8bc │ │ │ │ + movteq sp, #63932 @ 0xf9bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 312ae4 <__cxa_atexit@plt+0x2fc3d4> │ │ │ │ @@ -782769,15 +782769,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 312dec <__cxa_atexit@plt+0x2fc6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r0, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movteq ip, #61861 @ 0xf1a5 │ │ │ │ + movteq ip, #62117 @ 0xf2a5 │ │ │ │ cmneq r0, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 312e20 <__cxa_atexit@plt+0x2fc710> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -782901,15 +782901,15 @@ │ │ │ │ orrseq fp, r4, #92, 14 @ 0x1700000 │ │ │ │ orrseq fp, r4, #44, 14 @ 0xb00000 │ │ │ │ orrseq fp, r4, #76, 14 @ 0x1300000 │ │ │ │ orrseq fp, r4, #28, 14 @ 0x700000 │ │ │ │ orrseq fp, r4, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - movteq fp, #65477 @ 0xffc5 │ │ │ │ + movteq ip, #61637 @ 0xf0c5 │ │ │ │ cmneq r0, #152, 30 @ 0x260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31305c <__cxa_atexit@plt+0x2fc94c> │ │ │ │ @@ -783234,15 +783234,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #63961 @ 0xf9d9 │ │ │ │ + movteq fp, #64217 @ 0xfad9 │ │ │ │ orrseq sl, r4, #68, 8 @ 0x44000000 │ │ │ │ cmneq r0, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -784400,15 +784400,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #63264 @ 0xf720 │ │ │ │ + movteq sl, #63520 @ 0xf820 │ │ │ │ orrseq r9, r4, #12, 4 @ 0xc0000000 │ │ │ │ cmneq r0, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -785733,15 +785733,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #61838 @ 0xf18e │ │ │ │ + movteq r9, #62094 @ 0xf28e │ │ │ │ orrseq r7, r4, #56, 26 @ 0xe00 │ │ │ │ cmneq r0, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -786429,19 +786429,19 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #32] @ 316738 <__cxa_atexit@plt+0x300028> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #12] @ 316730 <__cxa_atexit@plt+0x300020> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r8, #63109 @ 0xf685 │ │ │ │ - movteq r8, #63116 @ 0xf68c │ │ │ │ - movteq r8, #63074 @ 0xf662 │ │ │ │ - movteq r8, #63117 @ 0xf68d │ │ │ │ - movteq r8, #63076 @ 0xf664 │ │ │ │ + movteq r8, #63365 @ 0xf785 │ │ │ │ + movteq r8, #63372 @ 0xf78c │ │ │ │ + movteq r8, #63330 @ 0xf762 │ │ │ │ + movteq r8, #63373 @ 0xf78d │ │ │ │ + movteq r8, #63332 @ 0xf764 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31678c <__cxa_atexit@plt+0x30007c> │ │ │ │ ldr r3, [pc, #64] @ 31679c <__cxa_atexit@plt+0x30008c> │ │ │ │ @@ -786623,17 +786623,17 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ 316a3c <__cxa_atexit@plt+0x30032c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movteq r8, #62308 @ 0xf364 │ │ │ │ - movteq r8, #62313 @ 0xf369 │ │ │ │ - movteq r8, #62336 @ 0xf380 │ │ │ │ + movteq r8, #62564 @ 0xf464 │ │ │ │ + movteq r8, #62569 @ 0xf469 │ │ │ │ + movteq r8, #62592 @ 0xf480 │ │ │ │ cmneq r0, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316a70 <__cxa_atexit@plt+0x300360> │ │ │ │ @@ -786647,17 +786647,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 316a90 <__cxa_atexit@plt+0x300380> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r8, #62188 @ 0xf2ec │ │ │ │ - movteq r8, #62197 @ 0xf2f5 │ │ │ │ - movteq r8, #62208 @ 0xf300 │ │ │ │ + movteq r8, #62444 @ 0xf3ec │ │ │ │ + movteq r8, #62453 @ 0xf3f5 │ │ │ │ + movteq r8, #62464 @ 0xf400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 316b18 <__cxa_atexit@plt+0x300408> │ │ │ │ ldr r3, [pc, #108] @ 316b28 <__cxa_atexit@plt+0x300418> │ │ │ │ @@ -786686,17 +786686,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #24] @ 316b38 <__cxa_atexit@plt+0x300428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movteq r8, #62056 @ 0xf268 │ │ │ │ - movteq r8, #62061 @ 0xf26d │ │ │ │ - movteq r8, #62084 @ 0xf284 │ │ │ │ + movteq r8, #62312 @ 0xf368 │ │ │ │ + movteq r8, #62317 @ 0xf36d │ │ │ │ + movteq r8, #62340 @ 0xf384 │ │ │ │ cmneq r0, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316b6c <__cxa_atexit@plt+0x30045c> │ │ │ │ @@ -786710,17 +786710,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #8] @ 316b8c <__cxa_atexit@plt+0x30047c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r8, #61936 @ 0xf1f0 │ │ │ │ - movteq r8, #61945 @ 0xf1f9 │ │ │ │ - movteq r8, #61956 @ 0xf204 │ │ │ │ + movteq r8, #62192 @ 0xf2f0 │ │ │ │ + movteq r8, #62201 @ 0xf2f9 │ │ │ │ + movteq r8, #62212 @ 0xf304 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 316bbc <__cxa_atexit@plt+0x3004ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -789161,15 +789161,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #64263 @ 0xfb07 │ │ │ │ + movteq r5, #64519 @ 0xfc07 │ │ │ │ cmneq pc, #232, 12 @ 0xe800000 │ │ │ │ orrseq r4, r4, #168, 14 @ 0x2a00000 │ │ │ │ cmneq pc, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 319204 <__cxa_atexit@plt+0x302af4> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -789207,15 +789207,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 319284 <__cxa_atexit@plt+0x302b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq r5, #64065 @ 0xfa41 │ │ │ │ + movteq r5, #64321 @ 0xfb41 │ │ │ │ cmneq pc, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3192b8 <__cxa_atexit@plt+0x302ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -789272,15 +789272,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #96, 10 @ 0x18000000 │ │ │ │ cmneq pc, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq r5, #63853 @ 0xf96d │ │ │ │ + movteq r5, #64109 @ 0xfa6d │ │ │ │ cmneq pc, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3193f0 <__cxa_atexit@plt+0x302ce0> │ │ │ │ @@ -789307,15 +789307,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 319414 <__cxa_atexit@plt+0x302d04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r5, #63665 @ 0xf8b1 │ │ │ │ + movteq r5, #63921 @ 0xf9b1 │ │ │ │ cmneq pc, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -789371,15 +789371,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #212, 6 @ 0x50000003 │ │ │ │ orrseq r5, r4, #108, 2 │ │ │ │ cmneq pc, #0, 8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq r5, #63441 @ 0xf7d1 │ │ │ │ + movteq r5, #63697 @ 0xf8d1 │ │ │ │ cmneq pc, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #3 │ │ │ │ bcs 31955c <__cxa_atexit@plt+0x302e4c> │ │ │ │ @@ -789416,15 +789416,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #12, 6 @ 0x30000000 │ │ │ │ orrseq r5, r4, #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq r5, #63233 @ 0xf701 │ │ │ │ + movteq r5, #63489 @ 0xf801 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 319674 <__cxa_atexit@plt+0x302f64> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -790475,15 +790475,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r3, r4, #100, 6 @ 0x90000001 │ │ │ │ cmneq pc, #132, 4 @ 0x40000008 │ │ │ │ orrseq r4, r4, #24 │ │ │ │ @ instruction: 0xffffeca8 │ │ │ │ @ instruction: 0xffffebf0 │ │ │ │ - movteq r4, #63113 @ 0xf689 │ │ │ │ + movteq r4, #63369 @ 0xf789 │ │ │ │ cmneq pc, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -790533,15 +790533,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r3, r4, #124, 4 @ 0xc0000007 │ │ │ │ cmneq pc, #156, 2 @ 0x27 │ │ │ │ orrseq r3, r4, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ - movteq r4, #62881 @ 0xf5a1 │ │ │ │ + movteq r4, #63137 @ 0xf6a1 │ │ │ │ cmneq pc, #112, 2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -790734,15 +790734,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #88, 30 @ 0x160 │ │ │ │ cmneq pc, #120, 28 @ 0x780 │ │ │ │ orrseq r3, r4, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ - movteq r4, #62077 @ 0xf27d │ │ │ │ + movteq r4, #62333 @ 0xf37d │ │ │ │ cmneq pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -790792,15 +790792,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #112, 28 @ 0x700 │ │ │ │ cmneq pc, #144, 26 @ 0x2400 │ │ │ │ orrseq r3, r4, #36, 22 @ 0x9000 │ │ │ │ @ instruction: 0xffffe7b4 │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - movteq r4, #61845 @ 0xf195 │ │ │ │ + movteq r4, #62101 @ 0xf295 │ │ │ │ cmneq pc, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -790922,15 +790922,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #104, 24 @ 0x6800 │ │ │ │ cmneq pc, #136, 22 @ 0x22000 │ │ │ │ orrseq r3, r4, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ @ instruction: 0xffffe4f4 │ │ │ │ - movteq r3, #65421 @ 0xff8d │ │ │ │ + movteq r4, #61581 @ 0xf08d │ │ │ │ cmneq pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -790980,15 +790980,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #128, 22 @ 0x20000 │ │ │ │ cmneq pc, #160, 20 @ 0xa0000 │ │ │ │ orrseq r3, r4, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffe40c │ │ │ │ - movteq r3, #65189 @ 0xfea5 │ │ │ │ + movteq r3, #65445 @ 0xffa5 │ │ │ │ cmneq pc, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -791181,15 +791181,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #92, 16 @ 0x5c0000 │ │ │ │ cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ orrseq r3, r4, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xffffe1a0 │ │ │ │ @ instruction: 0xffffe0e8 │ │ │ │ - movteq r3, #64385 @ 0xfb81 │ │ │ │ + movteq r3, #64641 @ 0xfc81 │ │ │ │ cmneq pc, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -791239,15 +791239,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #116, 14 @ 0x1d00000 │ │ │ │ cmneq pc, #148, 12 @ 0x9400000 │ │ │ │ orrseq r3, r4, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ @ instruction: 0xffffe000 │ │ │ │ - movteq r3, #64153 @ 0xfa99 │ │ │ │ + movteq r3, #64409 @ 0xfb99 │ │ │ │ cmneq pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -791547,15 +791547,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #164, 4 @ 0x4000000a │ │ │ │ cmneq pc, #196, 2 @ 0x31 │ │ │ │ orrseq r2, r4, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0xffffdbe8 │ │ │ │ @ instruction: 0xffffdb30 │ │ │ │ - movteq r3, #62921 @ 0xf5c9 │ │ │ │ + movteq r3, #63177 @ 0xf6c9 │ │ │ │ cmneq pc, #152, 2 @ 0x26 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -791967,15 +791967,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #65327 @ 0xff2f │ │ │ │ + movteq r3, #61487 @ 0xf02f │ │ │ │ cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ orrseq r1, r4, #208, 22 @ 0x34000 │ │ │ │ cmneq pc, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 31bddc <__cxa_atexit@plt+0x3056cc> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -792013,15 +792013,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 31be5c <__cxa_atexit@plt+0x30574c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq r2, #64964 @ 0xfdc4 │ │ │ │ + movteq r2, #65220 @ 0xfec4 │ │ │ │ cmneq pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 31be90 <__cxa_atexit@plt+0x305780> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -792078,15 +792078,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #212, 20 @ 0xd4000 │ │ │ │ cmneq pc, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq r2, #64752 @ 0xfcf0 │ │ │ │ + movteq r2, #65008 @ 0xfdf0 │ │ │ │ cmneq pc, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31bfc8 <__cxa_atexit@plt+0x3058b8> │ │ │ │ @@ -792113,15 +792113,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 31bfec <__cxa_atexit@plt+0x3058dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r2, #64564 @ 0xfc34 │ │ │ │ + movteq r2, #64820 @ 0xfd34 │ │ │ │ cmneq pc, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -792177,15 +792177,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #72, 18 @ 0x120000 │ │ │ │ orrseq r2, r4, #144, 10 @ 0x24000000 │ │ │ │ cmneq pc, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq r2, #64340 @ 0xfb54 │ │ │ │ + movteq r2, #64596 @ 0xfc54 │ │ │ │ cmneq pc, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #5 │ │ │ │ bcs 31c134 <__cxa_atexit@plt+0x305a24> │ │ │ │ @@ -792222,15 +792222,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #128, 16 @ 0x800000 │ │ │ │ orrseq r2, r4, #180, 8 @ 0xb4000000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq r2, #64132 @ 0xfa84 │ │ │ │ + movteq r2, #64388 @ 0xfb84 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31c24c <__cxa_atexit@plt+0x305b3c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -793341,15 +793341,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #156, 12 @ 0x9c00000 │ │ │ │ cmneq pc, #8, 14 @ 0x200000 │ │ │ │ orrseq r1, r4, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - movteq r1, #63772 @ 0xf91c │ │ │ │ + movteq r1, #64028 @ 0xfa1c │ │ │ │ cmneq pc, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -793399,15 +793399,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #180, 10 @ 0x2d000000 │ │ │ │ cmneq pc, #32, 12 @ 0x2000000 │ │ │ │ orrseq r1, r4, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - movteq r1, #63540 @ 0xf834 │ │ │ │ + movteq r1, #63796 @ 0xf934 │ │ │ │ cmneq pc, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -793600,15 +793600,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #144, 4 │ │ │ │ cmneq pc, #252, 4 @ 0xc000000f │ │ │ │ orrseq r0, r4, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - movteq r1, #62736 @ 0xf510 │ │ │ │ + movteq r1, #62992 @ 0xf610 │ │ │ │ cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -793658,15 +793658,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #168, 2 @ 0x2a │ │ │ │ cmneq pc, #20, 4 @ 0x40000001 │ │ │ │ orrseq r0, r4, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - movteq r1, #62504 @ 0xf428 │ │ │ │ + movteq r1, #62760 @ 0xf528 │ │ │ │ cmneq pc, #236, 2 @ 0x3b │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -793788,15 +793788,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r3, #160, 30 @ 0x280 │ │ │ │ cmneq pc, #12 │ │ │ │ orrseq r0, r4, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - movteq r1, #61984 @ 0xf220 │ │ │ │ + movteq r1, #62240 @ 0xf320 │ │ │ │ cmneq pc, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -793846,15 +793846,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r3, #184, 28 @ 0xb80 │ │ │ │ cmneq pc, #36, 30 @ 0x90 │ │ │ │ orrseq r0, r4, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - movteq r1, #61752 @ 0xf138 │ │ │ │ + movteq r1, #62008 @ 0xf238 │ │ │ │ cmneq pc, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -794047,15 +794047,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r3, #148, 22 @ 0x25000 │ │ │ │ cmneq pc, #0, 24 │ │ │ │ orrseq r0, r4, #68, 16 @ 0x440000 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - movteq r0, #65044 @ 0xfe14 │ │ │ │ + movteq r0, #65300 @ 0xff14 │ │ │ │ cmneq pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -794105,15 +794105,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r3, #172, 20 @ 0xac000 │ │ │ │ cmneq pc, #24, 22 @ 0x6000 │ │ │ │ orrseq r0, r4, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - movteq r0, #64812 @ 0xfd2c │ │ │ │ + movteq r0, #65068 @ 0xfe2c │ │ │ │ cmneq pc, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -794430,15 +794430,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r3, #152, 10 @ 0x26000000 │ │ │ │ cmneq pc, #4, 12 @ 0x400000 │ │ │ │ orrseq r0, r4, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - movteq r0, #63512 @ 0xf818 │ │ │ │ + movteq r0, #63768 @ 0xf918 │ │ │ │ cmneq pc, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -794880,15 +794880,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #61867 @ 0xf1ab │ │ │ │ + movteq r0, #62123 @ 0xf2ab │ │ │ │ cmneq pc, #36 @ 0x24 │ │ │ │ orrseq lr, r3, #76, 28 @ 0x4c0 │ │ │ │ cmneq pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 31eb60 <__cxa_atexit@plt+0x308450> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -794926,15 +794926,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 31ebe0 <__cxa_atexit@plt+0x3084d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq pc, #61348 @ 0xefa4 @ │ │ │ │ + movteq r0, #61604 @ 0xf0a4 │ │ │ │ cmneq pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 31ec14 <__cxa_atexit@plt+0x308504> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -794991,15 +794991,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #156, 28 @ 0x9c0 │ │ │ │ cmneq pc, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq pc, #61136 @ 0xeed0 @ │ │ │ │ + movteq pc, #61392 @ 0xefd0 @ │ │ │ │ cmneq pc, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31ed4c <__cxa_atexit@plt+0x30863c> │ │ │ │ @@ -795026,15 +795026,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 31ed70 <__cxa_atexit@plt+0x308660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq pc, #60948 @ 0xee14 @ │ │ │ │ + movteq pc, #61204 @ 0xef14 @ │ │ │ │ cmneq pc, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -795090,15 +795090,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #16, 26 @ 0x400 │ │ │ │ orrseq pc, r3, #4, 16 @ 0x40000 │ │ │ │ cmneq pc, #60, 26 @ 0xf00 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq pc, #60724 @ 0xed34 @ │ │ │ │ + movteq pc, #60980 @ 0xee34 @ │ │ │ │ cmneq pc, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #8 │ │ │ │ bcs 31eeb8 <__cxa_atexit@plt+0x3087a8> │ │ │ │ @@ -795135,15 +795135,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #72, 24 @ 0x4800 │ │ │ │ orrseq pc, r3, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq pc, #60516 @ 0xec64 @ │ │ │ │ + movteq pc, #60772 @ 0xed64 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31efd0 <__cxa_atexit@plt+0x3088c0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -796254,15 +796254,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #24, 18 @ 0x60000 │ │ │ │ cmneq pc, #208, 20 @ 0xd0000 │ │ │ │ orrseq lr, r3, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - movteq lr, #60156 @ 0xeafc │ │ │ │ + movteq lr, #60412 @ 0xebfc │ │ │ │ cmneq pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -796312,15 +796312,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #48, 16 @ 0x300000 │ │ │ │ cmneq pc, #232, 18 @ 0x3a0000 │ │ │ │ orrseq lr, r3, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - movteq lr, #59924 @ 0xea14 │ │ │ │ + movteq lr, #60180 @ 0xeb14 │ │ │ │ cmneq pc, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -796513,15 +796513,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #12, 10 @ 0x3000000 │ │ │ │ cmneq pc, #196, 12 @ 0xc400000 │ │ │ │ orrseq lr, r3, #180, 2 @ 0x2d │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - movteq lr, #59120 @ 0xe6f0 │ │ │ │ + movteq lr, #59376 @ 0xe7f0 │ │ │ │ cmneq pc, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -796571,15 +796571,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #36, 8 @ 0x24000000 │ │ │ │ cmneq pc, #220, 10 @ 0x37000000 │ │ │ │ orrseq lr, r3, #204 @ 0xcc │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - movteq lr, #58888 @ 0xe608 │ │ │ │ + movteq lr, #59144 @ 0xe708 │ │ │ │ cmneq pc, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -796701,15 +796701,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #28, 4 @ 0xc0000001 │ │ │ │ cmneq pc, #212, 6 @ 0x50000003 │ │ │ │ orrseq sp, r3, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - movteq lr, #58368 @ 0xe400 │ │ │ │ + movteq lr, #58624 @ 0xe500 │ │ │ │ cmneq pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -796759,15 +796759,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #52, 2 │ │ │ │ cmneq pc, #236, 4 @ 0xc000000e │ │ │ │ orrseq sp, r3, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - movteq lr, #58136 @ 0xe318 │ │ │ │ + movteq lr, #58392 @ 0xe418 │ │ │ │ cmneq pc, #192, 4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -796960,15 +796960,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r3, #16, 28 @ 0x100 │ │ │ │ cmneq pc, #200, 30 @ 0x320 │ │ │ │ orrseq sp, r3, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - movteq sp, #61428 @ 0xeff4 │ │ │ │ + movteq lr, #57588 @ 0xe0f4 │ │ │ │ cmneq pc, #160, 30 @ 0x280 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -797018,15 +797018,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r3, #40, 26 @ 0xa00 │ │ │ │ cmneq pc, #224, 28 @ 0xe00 │ │ │ │ orrseq sp, r3, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - movteq sp, #61196 @ 0xef0c │ │ │ │ + movteq lr, #57356 @ 0xe00c │ │ │ │ cmneq pc, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -797343,15 +797343,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq ip, r3, #20, 16 @ 0x140000 │ │ │ │ cmneq pc, #204, 18 @ 0x330000 │ │ │ │ orrseq sp, r3, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - movteq sp, #59896 @ 0xe9f8 │ │ │ │ + movteq sp, #60152 @ 0xeaf8 │ │ │ │ cmneq pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -797793,15 +797793,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #58407 @ 0xe427 │ │ │ │ + movteq sp, #58663 @ 0xe527 │ │ │ │ cmneq pc, #236, 6 @ 0xb0000003 │ │ │ │ orrseq ip, r3, #200 @ 0xc8 │ │ │ │ cmneq pc, #192, 6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 3218e4 <__cxa_atexit@plt+0x30b1d4> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -797839,15 +797839,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 321964 <__cxa_atexit@plt+0x30b254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq sp, #57738 @ 0xe18a │ │ │ │ + movteq sp, #57994 @ 0xe28a │ │ │ │ cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 321998 <__cxa_atexit@plt+0x30b288> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -797904,15 +797904,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #100, 4 @ 0x40000006 │ │ │ │ cmneq pc, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq sp, #57526 @ 0xe0b6 │ │ │ │ + movteq sp, #57782 @ 0xe1b6 │ │ │ │ cmneq pc, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 321ad0 <__cxa_atexit@plt+0x30b3c0> │ │ │ │ @@ -797939,15 +797939,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 321af4 <__cxa_atexit@plt+0x30b3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq ip, #61434 @ 0xeffa │ │ │ │ + movteq sp, #57594 @ 0xe0fa │ │ │ │ cmneq pc, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -798003,15 +798003,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #216 @ 0xd8 │ │ │ │ orrseq ip, r3, #124, 20 @ 0x7c000 │ │ │ │ cmneq pc, #4, 2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq ip, #61210 @ 0xef1a │ │ │ │ + movteq sp, #57370 @ 0xe01a │ │ │ │ cmneq pc, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #9 │ │ │ │ bcs 321c3c <__cxa_atexit@plt+0x30b52c> │ │ │ │ @@ -798048,15 +798048,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #16 │ │ │ │ orrseq ip, r3, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq ip, #61002 @ 0xee4a │ │ │ │ + movteq ip, #61258 @ 0xef4a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 321d54 <__cxa_atexit@plt+0x30b644> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -799167,15 +799167,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #148, 22 @ 0x25000 │ │ │ │ cmneq pc, #152, 28 @ 0x980 │ │ │ │ orrseq fp, r3, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - movteq fp, #60642 @ 0xece2 │ │ │ │ + movteq fp, #60898 @ 0xede2 │ │ │ │ cmneq pc, #112, 28 @ 0x700 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -799225,15 +799225,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #172, 20 @ 0xac000 │ │ │ │ cmneq pc, #176, 26 @ 0x2c00 │ │ │ │ orrseq fp, r3, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - movteq fp, #60410 @ 0xebfa │ │ │ │ + movteq fp, #60666 @ 0xecfa │ │ │ │ cmneq pc, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -799426,15 +799426,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #136, 14 @ 0x2200000 │ │ │ │ cmneq pc, #140, 20 @ 0x8c000 │ │ │ │ orrseq fp, r3, #44, 8 @ 0x2c000000 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - movteq fp, #59606 @ 0xe8d6 │ │ │ │ + movteq fp, #59862 @ 0xe9d6 │ │ │ │ cmneq pc, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -799484,15 +799484,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #160, 12 @ 0xa000000 │ │ │ │ cmneq pc, #164, 18 @ 0x290000 │ │ │ │ orrseq fp, r3, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - movteq fp, #59374 @ 0xe7ee │ │ │ │ + movteq fp, #59630 @ 0xe8ee │ │ │ │ cmneq pc, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -799614,15 +799614,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #152, 8 @ 0x98000000 │ │ │ │ cmneq pc, #156, 14 @ 0x2700000 │ │ │ │ orrseq fp, r3, #60, 2 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - movteq fp, #58854 @ 0xe5e6 │ │ │ │ + movteq fp, #59110 @ 0xe6e6 │ │ │ │ cmneq pc, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -799672,15 +799672,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ cmneq pc, #180, 12 @ 0xb400000 │ │ │ │ orrseq fp, r3, #84 @ 0x54 │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - movteq fp, #58622 @ 0xe4fe │ │ │ │ + movteq fp, #58878 @ 0xe5fe │ │ │ │ cmneq pc, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -799873,15 +799873,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r3, #140 @ 0x8c │ │ │ │ cmneq pc, #144, 6 @ 0x40000002 │ │ │ │ orrseq sl, r3, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - movteq fp, #57818 @ 0xe1da │ │ │ │ + movteq fp, #58074 @ 0xe2da │ │ │ │ cmneq pc, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -799931,15 +799931,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r3, #164, 30 @ 0x290 │ │ │ │ cmneq pc, #168, 4 @ 0x8000000a │ │ │ │ orrseq sl, r3, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - movteq fp, #57586 @ 0xe0f2 │ │ │ │ + movteq fp, #57842 @ 0xe1f2 │ │ │ │ cmneq pc, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -800256,15 +800256,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r3, #144, 20 @ 0x90000 │ │ │ │ cmneq pc, #148, 26 @ 0x2500 │ │ │ │ orrseq sl, r3, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - movteq sl, #60382 @ 0xebde │ │ │ │ + movteq sl, #60638 @ 0xecde │ │ │ │ cmneq pc, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -800706,15 +800706,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #59043 @ 0xe6a3 │ │ │ │ + movteq sl, #59299 @ 0xe7a3 │ │ │ │ cmneq pc, #180, 14 @ 0x2d00000 │ │ │ │ orrseq r9, r3, #68, 6 @ 0x10000001 │ │ │ │ cmneq pc, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 324668 <__cxa_atexit@plt+0x30df58> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -800752,15 +800752,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 3246e8 <__cxa_atexit@plt+0x30dfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq sl, #58224 @ 0xe370 │ │ │ │ + movteq sl, #58480 @ 0xe470 │ │ │ │ cmneq pc, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32471c <__cxa_atexit@plt+0x30e00c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -800817,15 +800817,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #44, 12 @ 0x2c00000 │ │ │ │ cmneq pc, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq sl, #58012 @ 0xe29c │ │ │ │ + movteq sl, #58268 @ 0xe39c │ │ │ │ cmneq pc, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 324854 <__cxa_atexit@plt+0x30e144> │ │ │ │ @@ -800852,15 +800852,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 324878 <__cxa_atexit@plt+0x30e168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq sl, #57824 @ 0xe1e0 │ │ │ │ + movteq sl, #58080 @ 0xe2e0 │ │ │ │ cmneq pc, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -800916,15 +800916,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #160, 8 @ 0xa0000000 │ │ │ │ orrseq r9, r3, #244, 24 @ 0xf400 │ │ │ │ cmneq pc, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq sl, #57600 @ 0xe100 │ │ │ │ + movteq sl, #57856 @ 0xe200 │ │ │ │ cmneq pc, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #7 │ │ │ │ bcs 3249c0 <__cxa_atexit@plt+0x30e2b0> │ │ │ │ @@ -800961,15 +800961,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #216, 6 @ 0x60000003 │ │ │ │ orrseq r9, r3, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq sl, #57392 @ 0xe030 │ │ │ │ + movteq sl, #57648 @ 0xe130 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 324ad8 <__cxa_atexit@plt+0x30e3c8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -802080,15 +802080,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #16, 28 @ 0x100 │ │ │ │ cmneq pc, #96, 4 │ │ │ │ orrseq r8, r3, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - movteq r8, #61128 @ 0xeec8 │ │ │ │ + movteq r8, #61384 @ 0xefc8 │ │ │ │ cmneq pc, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -802138,15 +802138,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #40, 26 @ 0xa00 │ │ │ │ cmneq pc, #120, 2 │ │ │ │ orrseq r8, r3, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - movteq r8, #60896 @ 0xede0 │ │ │ │ + movteq r8, #61152 @ 0xeee0 │ │ │ │ cmneq pc, #76, 2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -802339,15 +802339,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #4, 20 @ 0x4000 │ │ │ │ cmneq pc, #84, 28 @ 0x540 │ │ │ │ orrseq r8, r3, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - movteq r8, #60092 @ 0xeabc │ │ │ │ + movteq r8, #60348 @ 0xebbc │ │ │ │ cmneq pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -802397,15 +802397,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #28, 18 @ 0x70000 │ │ │ │ cmneq pc, #108, 26 @ 0x1b00 │ │ │ │ orrseq r8, r3, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - movteq r8, #59860 @ 0xe9d4 │ │ │ │ + movteq r8, #60116 @ 0xead4 │ │ │ │ cmneq pc, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -802527,15 +802527,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #20, 14 @ 0x500000 │ │ │ │ cmneq pc, #100, 22 @ 0x19000 │ │ │ │ orrseq r8, r3, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - movteq r8, #59340 @ 0xe7cc │ │ │ │ + movteq r8, #59596 @ 0xe8cc │ │ │ │ cmneq pc, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -802585,15 +802585,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #44, 12 @ 0x2c00000 │ │ │ │ cmneq pc, #124, 20 @ 0x7c000 │ │ │ │ orrseq r8, r3, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - movteq r8, #59108 @ 0xe6e4 │ │ │ │ + movteq r8, #59364 @ 0xe7e4 │ │ │ │ cmneq pc, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -802786,15 +802786,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ cmneq pc, #88, 14 @ 0x1600000 │ │ │ │ orrseq r7, r3, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - movteq r8, #58304 @ 0xe3c0 │ │ │ │ + movteq r8, #58560 @ 0xe4c0 │ │ │ │ cmneq pc, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -802844,15 +802844,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, r3, #32, 4 │ │ │ │ cmneq pc, #112, 12 @ 0x7000000 │ │ │ │ orrseq r7, r3, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - movteq r8, #58072 @ 0xe2d8 │ │ │ │ + movteq r8, #58328 @ 0xe3d8 │ │ │ │ cmneq pc, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -803169,15 +803169,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r6, r3, #12, 26 @ 0x300 │ │ │ │ cmneq pc, #92, 2 │ │ │ │ orrseq r7, r3, #172, 18 @ 0x2b0000 │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - movteq r7, #60868 @ 0xedc4 │ │ │ │ + movteq r7, #61124 @ 0xeec4 │ │ │ │ cmneq pc, #48, 2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -803586,15 +803586,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 327330 <__cxa_atexit@plt+0x310c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq r7, #59020 @ 0xe68c │ │ │ │ + movteq r7, #59276 @ 0xe78c │ │ │ │ cmneq pc, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 327364 <__cxa_atexit@plt+0x310c54> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -803651,15 +803651,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq pc, #16, 22 @ 0x4000 │ │ │ │ cmneq pc, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq r7, #58808 @ 0xe5b8 │ │ │ │ + movteq r7, #59064 @ 0xe6b8 │ │ │ │ cmneq pc, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32749c <__cxa_atexit@plt+0x310d8c> │ │ │ │ @@ -803686,15 +803686,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 3274c0 <__cxa_atexit@plt+0x310db0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #108, 20 @ 0x6c000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r7, #58620 @ 0xe4fc │ │ │ │ + movteq r7, #58876 @ 0xe5fc │ │ │ │ cmneq pc, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -803750,15 +803750,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq pc, #132, 18 @ 0x210000 │ │ │ │ orrseq r7, r3, #168 @ 0xa8 │ │ │ │ cmneq pc, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq r7, #58396 @ 0xe41c │ │ │ │ + movteq r7, #58652 @ 0xe51c │ │ │ │ cmneq pc, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #3 │ │ │ │ bcs 327608 <__cxa_atexit@plt+0x310ef8> │ │ │ │ @@ -803795,15 +803795,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #188, 16 @ 0xbc0000 │ │ │ │ orrseq r6, r3, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq r7, #58188 @ 0xe34c │ │ │ │ + movteq r7, #58444 @ 0xe44c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 327720 <__cxa_atexit@plt+0x311010> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -804854,15 +804854,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r5, r3, #184, 4 @ 0x8000000b │ │ │ │ msreq SPSR_fsx, #52, 16 @ 0x340000 │ │ │ │ orrseq r5, r3, #84, 30 @ 0x150 │ │ │ │ @ instruction: 0xffffeca8 │ │ │ │ @ instruction: 0xffffebf0 │ │ │ │ - movteq r6, #58068 @ 0xe2d4 │ │ │ │ + movteq r6, #58324 @ 0xe3d4 │ │ │ │ msreq SPSR_fsx, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -804912,15 +804912,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r5, r3, #208, 2 @ 0x34 │ │ │ │ msreq SPSR_fsx, #76, 14 @ 0x1300000 │ │ │ │ orrseq r5, r3, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ - movteq r6, #57836 @ 0xe1ec │ │ │ │ + movteq r6, #58092 @ 0xe2ec │ │ │ │ msreq SPSR_fsx, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -805113,15 +805113,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #172, 28 @ 0xac0 │ │ │ │ msreq SPSR_fsx, #40, 8 @ 0x28000000 │ │ │ │ orrseq r5, r3, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ - movteq r5, #61128 @ 0xeec8 │ │ │ │ + movteq r5, #61384 @ 0xefc8 │ │ │ │ msreq SPSR_fsx, #0, 8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -805171,15 +805171,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #196, 26 @ 0x3100 │ │ │ │ msreq SPSR_fsx, #64, 6 │ │ │ │ orrseq r5, r3, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0xffffe7b4 │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - movteq r5, #60896 @ 0xede0 │ │ │ │ + movteq r5, #61152 @ 0xeee0 │ │ │ │ msreq SPSR_fsx, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -805301,15 +805301,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #188, 22 @ 0x2f000 │ │ │ │ msreq SPSR_fsx, #56, 2 │ │ │ │ orrseq r5, r3, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ @ instruction: 0xffffe4f4 │ │ │ │ - movteq r5, #60376 @ 0xebd8 │ │ │ │ + movteq r5, #60632 @ 0xecd8 │ │ │ │ msreq SPSR_fsx, #16, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -805359,15 +805359,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #212, 20 @ 0xd4000 │ │ │ │ msreq SPSR_fsx, #80 @ 0x50 │ │ │ │ orrseq r5, r3, #112, 14 @ 0x1c00000 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffe40c │ │ │ │ - movteq r5, #60144 @ 0xeaf0 │ │ │ │ + movteq r5, #60400 @ 0xebf0 │ │ │ │ msreq SPSR_fsx, #36 @ 0x24 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -805560,15 +805560,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #176, 14 @ 0x2c00000 │ │ │ │ cmneq lr, #44, 26 @ 0xb00 │ │ │ │ orrseq r5, r3, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0xffffe1a0 │ │ │ │ @ instruction: 0xffffe0e8 │ │ │ │ - movteq r5, #59340 @ 0xe7cc │ │ │ │ + movteq r5, #59596 @ 0xe8cc │ │ │ │ cmneq lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -805618,15 +805618,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #200, 12 @ 0xc800000 │ │ │ │ cmneq lr, #68, 24 @ 0x4400 │ │ │ │ orrseq r5, r3, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ @ instruction: 0xffffe000 │ │ │ │ - movteq r5, #59108 @ 0xe6e4 │ │ │ │ + movteq r5, #59364 @ 0xe7e4 │ │ │ │ cmneq lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -805926,15 +805926,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r3, #248, 2 @ 0x3e │ │ │ │ cmneq lr, #116, 14 @ 0x1d00000 │ │ │ │ orrseq r4, r3, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffdbe8 │ │ │ │ @ instruction: 0xffffdb30 │ │ │ │ - movteq r5, #57876 @ 0xe214 │ │ │ │ + movteq r5, #58132 @ 0xe314 │ │ │ │ cmneq lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -808674,327 +808674,327 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ cmneq lr, #16, 2 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ cmneq lr, #212 @ 0xd4 │ │ │ │ cmneq lr, #208 @ 0xd0 │ │ │ │ - movteq r2, #60825 @ 0xed99 │ │ │ │ + movteq r2, #61081 @ 0xee99 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #60887 @ 0xedd7 │ │ │ │ + movteq r2, #61143 @ 0xeed7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #60949 @ 0xee15 │ │ │ │ + movteq r2, #61205 @ 0xef15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61012 @ 0xee54 │ │ │ │ + movteq r2, #61268 @ 0xef54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61073 @ 0xee91 │ │ │ │ + movteq r2, #61329 @ 0xef91 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61134 @ 0xeece │ │ │ │ + movteq r2, #61390 @ 0xefce │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61197 @ 0xef0d │ │ │ │ + movteq r3, #57357 @ 0xe00d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61272 @ 0xef58 │ │ │ │ + movteq r3, #57432 @ 0xe058 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61346 @ 0xefa2 │ │ │ │ + movteq r3, #57506 @ 0xe0a2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #61418 @ 0xefea │ │ │ │ + movteq r3, #57578 @ 0xe0ea │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57391 @ 0xe02f │ │ │ │ + movteq r3, #57647 @ 0xe12f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57459 @ 0xe073 │ │ │ │ + movteq r3, #57715 @ 0xe173 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57528 @ 0xe0b8 │ │ │ │ + movteq r3, #57784 @ 0xe1b8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57596 @ 0xe0fc │ │ │ │ + movteq r3, #57852 @ 0xe1fc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57664 @ 0xe140 │ │ │ │ + movteq r3, #57920 @ 0xe240 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57729 @ 0xe181 │ │ │ │ + movteq r3, #57985 @ 0xe281 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57796 @ 0xe1c4 │ │ │ │ + movteq r3, #58052 @ 0xe2c4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57863 @ 0xe207 │ │ │ │ + movteq r3, #58119 @ 0xe307 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57927 @ 0xe247 │ │ │ │ + movteq r3, #58183 @ 0xe347 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #57993 @ 0xe289 │ │ │ │ + movteq r3, #58249 @ 0xe389 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58064 @ 0xe2d0 │ │ │ │ + movteq r3, #58320 @ 0xe3d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58135 @ 0xe317 │ │ │ │ + movteq r3, #58391 @ 0xe417 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58205 @ 0xe35d │ │ │ │ + movteq r3, #58461 @ 0xe45d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58278 @ 0xe3a6 │ │ │ │ + movteq r3, #58534 @ 0xe4a6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58351 @ 0xe3ef │ │ │ │ + movteq r3, #58607 @ 0xe4ef │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58419 @ 0xe433 │ │ │ │ + movteq r3, #58675 @ 0xe533 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58491 @ 0xe47b │ │ │ │ + movteq r3, #58747 @ 0xe57b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58556 @ 0xe4bc │ │ │ │ + movteq r3, #58812 @ 0xe5bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58627 @ 0xe503 │ │ │ │ + movteq r3, #58883 @ 0xe603 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58694 @ 0xe546 │ │ │ │ + movteq r3, #58950 @ 0xe646 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58766 @ 0xe58e │ │ │ │ + movteq r3, #59022 @ 0xe68e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58838 @ 0xe5d6 │ │ │ │ + movteq r3, #59094 @ 0xe6d6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58903 @ 0xe617 │ │ │ │ + movteq r3, #59159 @ 0xe717 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #58971 @ 0xe65b │ │ │ │ + movteq r3, #59227 @ 0xe75b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59042 @ 0xe6a2 │ │ │ │ + movteq r3, #59298 @ 0xe7a2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59111 @ 0xe6e7 │ │ │ │ + movteq r3, #59367 @ 0xe7e7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59183 @ 0xe72f │ │ │ │ + movteq r3, #59439 @ 0xe82f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59249 @ 0xe771 │ │ │ │ + movteq r3, #59505 @ 0xe871 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59317 @ 0xe7b5 │ │ │ │ + movteq r3, #59573 @ 0xe8b5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59379 @ 0xe7f3 │ │ │ │ + movteq r3, #59635 @ 0xe8f3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59447 @ 0xe837 │ │ │ │ + movteq r3, #59703 @ 0xe937 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59510 @ 0xe876 │ │ │ │ + movteq r3, #59766 @ 0xe976 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59577 @ 0xe8b9 │ │ │ │ + movteq r3, #59833 @ 0xe9b9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59639 @ 0xe8f7 │ │ │ │ + movteq r3, #59895 @ 0xe9f7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59703 @ 0xe937 │ │ │ │ + movteq r3, #59959 @ 0xea37 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59767 @ 0xe977 │ │ │ │ + movteq r3, #60023 @ 0xea77 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59833 @ 0xe9b9 │ │ │ │ + movteq r3, #60089 @ 0xeab9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59895 @ 0xe9f7 │ │ │ │ + movteq r3, #60151 @ 0xeaf7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #59962 @ 0xea3a │ │ │ │ + movteq r3, #60218 @ 0xeb3a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #60025 @ 0xea79 │ │ │ │ + movteq r3, #60281 @ 0xeb79 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #60093 @ 0xeabd │ │ │ │ + movteq r3, #60349 @ 0xebbd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #60156 @ 0xeafc │ │ │ │ + movteq r3, #60412 @ 0xebfc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #60220 @ 0xeb3c │ │ │ │ + movteq r3, #60476 @ 0xec3c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ @@ -811520,15 +811520,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #58990 @ 0xe66e │ │ │ │ + movteq r1, #59246 @ 0xe76e │ │ │ │ orrseq lr, r2, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -811575,15 +811575,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orrseq lr, r2, #76, 18 @ 0x130000 │ │ │ │ - movteq r1, #58792 @ 0xe5a8 │ │ │ │ + movteq r1, #59048 @ 0xe6a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f054 <__cxa_atexit@plt+0x318944> │ │ │ │ @@ -811632,15 +811632,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq lr, r2, #112, 16 @ 0x700000 │ │ │ │ - movteq r1, #58595 @ 0xe4e3 │ │ │ │ + movteq r1, #58851 @ 0xe5e3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f140 <__cxa_atexit@plt+0x318a30> │ │ │ │ @@ -811693,15 +811693,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ orrseq lr, r2, #132, 14 @ 0x2100000 │ │ │ │ - movteq r1, #58383 @ 0xe40f │ │ │ │ + movteq r1, #58639 @ 0xe50f │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f238 <__cxa_atexit@plt+0x318b28> │ │ │ │ @@ -811755,15 +811755,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orrseq lr, r2, #136, 12 @ 0x8800000 │ │ │ │ - movteq r1, #58150 @ 0xe326 │ │ │ │ + movteq r1, #58406 @ 0xe426 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f334 <__cxa_atexit@plt+0x318c24> │ │ │ │ @@ -811818,15 +811818,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ orrseq lr, r2, #140, 10 @ 0x23000000 │ │ │ │ - movteq r1, #57922 @ 0xe242 │ │ │ │ + movteq r1, #58178 @ 0xe342 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f438 <__cxa_atexit@plt+0x318d28> │ │ │ │ @@ -811883,15 +811883,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ orrseq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ - movteq r1, #57689 @ 0xe159 │ │ │ │ + movteq r1, #57945 @ 0xe259 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f544 <__cxa_atexit@plt+0x318e34> │ │ │ │ @@ -811954,15 +811954,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ orrseq lr, r2, #124, 6 @ 0xf0000001 │ │ │ │ - movteq r1, #57439 @ 0xe05f │ │ │ │ + movteq r1, #57695 @ 0xe15f │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32f670 <__cxa_atexit@plt+0x318f60> │ │ │ │ @@ -812027,15 +812027,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - movteq r0, #61256 @ 0xef48 │ │ │ │ + movteq r1, #57416 @ 0xe048 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -812098,15 +812098,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ orrseq lr, r2, #176, 2 @ 0x2c │ │ │ │ orrseq lr, r2, #4, 4 @ 0x40000000 │ │ │ │ orrseq lr, r2, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - movteq r0, #61020 @ 0xee5c │ │ │ │ + movteq r0, #61276 @ 0xef5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -812981,15 +812981,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq pc, #56962 @ 0xde82 @ │ │ │ │ + movteq pc, #57218 @ 0xdf82 @ │ │ │ │ cmneq lr, #72, 8 @ 0x48000000 │ │ │ │ orrseq sp, r2, #120, 6 @ 0xe0000001 │ │ │ │ cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 330634 <__cxa_atexit@plt+0x319f24> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -813027,15 +813027,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 3306b4 <__cxa_atexit@plt+0x319fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq pc, #56767 @ 0xddbf @ │ │ │ │ + movteq pc, #57023 @ 0xdebf @ │ │ │ │ cmneq lr, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3306e8 <__cxa_atexit@plt+0x319fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -813092,15 +813092,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq lr, #192, 4 │ │ │ │ cmneq lr, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq pc, #56555 @ 0xdceb @ │ │ │ │ + movteq pc, #56811 @ 0xddeb @ │ │ │ │ cmneq lr, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 330820 <__cxa_atexit@plt+0x31a110> │ │ │ │ @@ -813127,15 +813127,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 330844 <__cxa_atexit@plt+0x31a134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #28, 4 @ 0xc0000001 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq pc, #56367 @ 0xdc2f @ │ │ │ │ + movteq pc, #56623 @ 0xdd2f @ │ │ │ │ cmneq lr, #248, 2 @ 0x3e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -813191,15 +813191,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq lr, #52, 2 │ │ │ │ orrseq sp, r2, #120, 24 @ 0x7800 │ │ │ │ cmneq lr, #96, 2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq pc, #56143 @ 0xdb4f @ │ │ │ │ + movteq pc, #56399 @ 0xdc4f @ │ │ │ │ cmneq lr, #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #4 │ │ │ │ bcs 33098c <__cxa_atexit@plt+0x31a27c> │ │ │ │ @@ -813236,15 +813236,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #108 @ 0x6c │ │ │ │ orrseq sp, r2, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq pc, #55935 @ 0xda7f @ │ │ │ │ + movteq pc, #56191 @ 0xdb7f @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 330aa4 <__cxa_atexit@plt+0x31a394> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -814355,15 +814355,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #68, 28 @ 0x440 │ │ │ │ cmneq lr, #244, 28 @ 0xf40 │ │ │ │ orrseq ip, r2, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - movteq lr, #55575 @ 0xd917 │ │ │ │ + movteq lr, #55831 @ 0xda17 │ │ │ │ cmneq lr, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -814413,15 +814413,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #92, 26 @ 0x1700 │ │ │ │ cmneq lr, #12, 28 @ 0xc0 │ │ │ │ orrseq ip, r2, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - movteq lr, #55343 @ 0xd82f │ │ │ │ + movteq lr, #55599 @ 0xd92f │ │ │ │ cmneq lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -814614,15 +814614,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #56, 20 @ 0x38000 │ │ │ │ cmneq lr, #232, 20 @ 0xe8000 │ │ │ │ orrseq ip, r2, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - movteq lr, #54539 @ 0xd50b │ │ │ │ + movteq lr, #54795 @ 0xd60b │ │ │ │ cmneq lr, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -814672,15 +814672,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #80, 18 @ 0x140000 │ │ │ │ cmneq lr, #0, 20 │ │ │ │ orrseq ip, r2, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - movteq lr, #54307 @ 0xd423 │ │ │ │ + movteq lr, #54563 @ 0xd523 │ │ │ │ cmneq lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -814802,15 +814802,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #72, 14 @ 0x1200000 │ │ │ │ cmneq lr, #248, 14 @ 0x3e00000 │ │ │ │ orrseq ip, r2, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - movteq lr, #53787 @ 0xd21b │ │ │ │ + movteq lr, #54043 @ 0xd31b │ │ │ │ cmneq lr, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -814860,15 +814860,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #96, 12 @ 0x6000000 │ │ │ │ cmneq lr, #16, 14 @ 0x400000 │ │ │ │ orrseq ip, r2, #80, 4 │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - movteq lr, #53555 @ 0xd133 │ │ │ │ + movteq lr, #53811 @ 0xd233 │ │ │ │ cmneq lr, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -815061,15 +815061,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #60, 6 @ 0xf0000000 │ │ │ │ cmneq lr, #236, 6 @ 0xb0000003 │ │ │ │ orrseq fp, r2, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - movteq sp, #56847 @ 0xde0f │ │ │ │ + movteq sp, #57103 @ 0xdf0f │ │ │ │ cmneq lr, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -815119,15 +815119,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #84, 4 @ 0x40000005 │ │ │ │ cmneq lr, #4, 6 @ 0x10000000 │ │ │ │ orrseq fp, r2, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - movteq sp, #56615 @ 0xdd27 │ │ │ │ + movteq sp, #56871 @ 0xde27 │ │ │ │ cmneq lr, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -815444,15 +815444,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r2, #64, 26 @ 0x1000 │ │ │ │ cmneq lr, #240, 26 @ 0x3c00 │ │ │ │ orrseq fp, r2, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - movteq sp, #55315 @ 0xd813 │ │ │ │ + movteq sp, #55571 @ 0xd913 │ │ │ │ cmneq lr, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -815745,99 +815745,99 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq fp, r2, #112, 10 @ 0x1c000000 │ │ │ │ cmneq lr, #0, 28 │ │ │ │ - movteq sp, #54595 @ 0xd543 │ │ │ │ + movteq sp, #54851 @ 0xd643 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54653 @ 0xd57d │ │ │ │ + movteq sp, #54909 @ 0xd67d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54713 @ 0xd5b9 │ │ │ │ + movteq sp, #54969 @ 0xd6b9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54774 @ 0xd5f6 │ │ │ │ + movteq sp, #55030 @ 0xd6f6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54836 @ 0xd634 │ │ │ │ + movteq sp, #55092 @ 0xd734 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54895 @ 0xd66f │ │ │ │ + movteq sp, #55151 @ 0xd76f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #54951 @ 0xd6a7 │ │ │ │ + movteq sp, #55207 @ 0xd7a7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55012 @ 0xd6e4 │ │ │ │ + movteq sp, #55268 @ 0xd7e4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55067 @ 0xd71b │ │ │ │ + movteq sp, #55323 @ 0xd81b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55123 @ 0xd753 │ │ │ │ + movteq sp, #55379 @ 0xd853 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55180 @ 0xd78c │ │ │ │ + movteq sp, #55436 @ 0xd88c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55236 @ 0xd7c4 │ │ │ │ + movteq sp, #55492 @ 0xd8c4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55291 @ 0xd7fb │ │ │ │ + movteq sp, #55547 @ 0xd8fb │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55347 @ 0xd833 │ │ │ │ + movteq sp, #55603 @ 0xd933 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #55405 @ 0xd86d │ │ │ │ + movteq sp, #55661 @ 0xd96d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -815904,15 +815904,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 3333b8 <__cxa_atexit@plt+0x31cca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq sp, #55604 @ 0xd934 │ │ │ │ + movteq sp, #55860 @ 0xda34 │ │ │ │ cmneq lr, #244, 26 @ 0x3d00 │ │ │ │ cmneq lr, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3333e0 <__cxa_atexit@plt+0x31ccd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -816153,15 +816153,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq sl, r2, #64, 4 │ │ │ │ cmneq lr, #32, 20 @ 0x20000 │ │ │ │ cmneq lr, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - movteq sp, #54656 @ 0xd580 │ │ │ │ + movteq sp, #54912 @ 0xd680 │ │ │ │ cmneq lr, #108, 6 @ 0xb0000001 │ │ │ │ cmneq lr, #64, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816305,15 +816305,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #224, 30 @ 0x380 │ │ │ │ cmneq lr, #192, 14 @ 0x3000000 │ │ │ │ cmneq lr, #52, 2 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - movteq sp, #54048 @ 0xd320 │ │ │ │ + movteq sp, #54304 @ 0xd420 │ │ │ │ cmneq lr, #104, 2 │ │ │ │ cmneq lr, #60, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816457,15 +816457,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #128, 26 @ 0x2000 │ │ │ │ cmneq lr, #96, 10 @ 0x18000000 │ │ │ │ cmneq lr, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ - movteq sp, #53440 @ 0xd0c0 │ │ │ │ + movteq sp, #53696 @ 0xd1c0 │ │ │ │ cmneq lr, #100, 30 @ 0x190 │ │ │ │ cmneq lr, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816609,15 +816609,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #32, 22 @ 0x8000 │ │ │ │ cmneq lr, #0, 6 │ │ │ │ cmneq lr, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ - movteq ip, #56928 @ 0xde60 │ │ │ │ + movteq ip, #57184 @ 0xdf60 │ │ │ │ cmneq lr, #96, 26 @ 0x1800 │ │ │ │ cmneq lr, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816761,15 +816761,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #192, 16 @ 0xc00000 │ │ │ │ cmneq lr, #160 @ 0xa0 │ │ │ │ cmneq lr, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ - movteq ip, #56320 @ 0xdc00 │ │ │ │ + movteq ip, #56576 @ 0xdd00 │ │ │ │ cmneq lr, #92, 22 @ 0x17000 │ │ │ │ cmneq lr, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816874,15 +816874,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #252, 12 @ 0xfc00000 │ │ │ │ cmneq lr, #220, 28 @ 0xdc0 │ │ │ │ cmneq lr, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ - movteq ip, #55868 @ 0xda3c │ │ │ │ + movteq ip, #56124 @ 0xdb3c │ │ │ │ cmneq lr, #228, 18 @ 0x390000 │ │ │ │ cmneq lr, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -817026,15 +817026,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r2, #156, 8 @ 0x9c000000 │ │ │ │ cmneq lr, #124, 24 @ 0x7c00 │ │ │ │ cmneq lr, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ - movteq ip, #55260 @ 0xd7dc │ │ │ │ + movteq ip, #55516 @ 0xd8dc │ │ │ │ cmneq lr, #224, 14 @ 0x3800000 │ │ │ │ cmneq lr, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -819850,21 +819850,21 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orrseq r7, r2, #68, 10 @ 0x11000000 │ │ │ │ - movteq r9, #56472 @ 0xdc98 │ │ │ │ + movteq r9, #56728 @ 0xdd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #56519 @ 0xdcc7 │ │ │ │ + movteq r9, #56775 @ 0xddc7 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -819963,15 +819963,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r7, r2, #148, 6 @ 0x50000002 │ │ │ │ cmneq lr, #216, 2 @ 0x36 │ │ │ │ - movteq r9, #56257 @ 0xdbc1 │ │ │ │ + movteq r9, #56513 @ 0xdcc1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -822273,15 +822273,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movteq r7, #55352 @ 0xd838 │ │ │ │ + movteq r7, #55608 @ 0xd938 │ │ │ │ orrseq r4, r2, #16, 4 │ │ │ │ cmneq lr, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 406bb8 <__cxa_atexit@plt+0x3f04a8> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -824505,15 +824505,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ orrseq r1, r2, #68, 30 @ 0x110 │ │ │ │ - movteq r5, #54892 @ 0xd66c │ │ │ │ + movteq r5, #55148 @ 0xd76c │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -824553,15 +824553,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orrseq r1, r2, #28, 30 @ 0x70 │ │ │ │ orrseq r1, r2, #180, 28 @ 0xb40 │ │ │ │ msreq SPSR_fsc, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - movteq r5, #54708 @ 0xd5b4 │ │ │ │ + movteq r5, #54964 @ 0xd6b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33bbb0 <__cxa_atexit@plt+0x3254a0> │ │ │ │ ldr r3, [pc, #228] @ 33bbe0 <__cxa_atexit@plt+0x3254d0> │ │ │ │ @@ -824626,15 +824626,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orrseq r1, r2, #56, 28 @ 0x380 │ │ │ │ orrseq r1, r2, #208, 26 @ 0x3400 │ │ │ │ msreq SPSR_fsc, #36, 22 @ 0x9000 │ │ │ │ msreq SPSR_fsc, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - movteq r5, #54460 @ 0xd4bc │ │ │ │ + movteq r5, #54716 @ 0xd5bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -824679,15 +824679,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orrseq r1, r2, #48, 26 @ 0xc00 │ │ │ │ orrseq r1, r2, #200, 24 @ 0xc800 │ │ │ │ msreq SPSR_fsc, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - movteq r5, #54212 @ 0xd3c4 │ │ │ │ + movteq r5, #54468 @ 0xd4c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -824708,15 +824708,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - movteq r5, #54080 @ 0xd340 │ │ │ │ + movteq r5, #54336 @ 0xd440 │ │ │ │ msreq SPSR_fsc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 33bd70 <__cxa_atexit@plt+0x325660> │ │ │ │ @@ -824755,15 +824755,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 33be04 <__cxa_atexit@plt+0x3256f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movteq r5, #53880 @ 0xd278 │ │ │ │ + movteq r5, #54136 @ 0xd378 │ │ │ │ msreq SPSR_fsc, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33be30 <__cxa_atexit@plt+0x325720> │ │ │ │ @@ -825583,15 +825583,15 @@ │ │ │ │ cmneq sp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 33caf4 <__cxa_atexit@plt+0x3263e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 21f19f4 <__cxa_atexit@plt+0x21db2e4> │ │ │ │ + b 21f1acc <__cxa_atexit@plt+0x21db3bc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 33cb24 <__cxa_atexit@plt+0x326414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -825731,15 +825731,15 @@ │ │ │ │ cmneq sp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 33cd44 <__cxa_atexit@plt+0x326634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 21f19f4 <__cxa_atexit@plt+0x21db2e4> │ │ │ │ + b 21f1acc <__cxa_atexit@plt+0x21db3bc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 33cd74 <__cxa_atexit@plt+0x326664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -826558,15 +826558,15 @@ │ │ │ │ bhi 33da30 <__cxa_atexit@plt+0x327320> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 33da38 <__cxa_atexit@plt+0x327328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 21f0cb8 <__cxa_atexit@plt+0x21da5a8> │ │ │ │ + b 21f0d90 <__cxa_atexit@plt+0x21da680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r1, #240, 28 @ 0xf00 │ │ │ │ cmneq sp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -826668,15 +826668,15 @@ │ │ │ │ bhi 33dbe8 <__cxa_atexit@plt+0x3274d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 33dbf0 <__cxa_atexit@plt+0x3274e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 21f0cb8 <__cxa_atexit@plt+0x21da5a8> │ │ │ │ + b 21f0d90 <__cxa_atexit@plt+0x21da680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r1, #56, 26 @ 0xe00 │ │ │ │ cmneq sp, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -826764,15 +826764,15 @@ │ │ │ │ bhi 33dd68 <__cxa_atexit@plt+0x327658> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 33dd70 <__cxa_atexit@plt+0x327660> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 21f0cb8 <__cxa_atexit@plt+0x21da5a8> │ │ │ │ + b 21f0d90 <__cxa_atexit@plt+0x21da680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r1, #184, 22 @ 0x2e000 │ │ │ │ cmneq sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -827113,15 +827113,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 33e304 <__cxa_atexit@plt+0x327bf4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 21f19f4 <__cxa_atexit@plt+0x21db2e4> │ │ │ │ + b 21f1acc <__cxa_atexit@plt+0x21db3bc> │ │ │ │ mov r6, r2 │ │ │ │ b 33e2ec <__cxa_atexit@plt+0x327bdc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 33e2fc <__cxa_atexit@plt+0x327bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -828345,15 +828345,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r1, #55788 @ 0xd9ec │ │ │ │ + movteq r1, #56044 @ 0xdaec │ │ │ │ orrseq lr, r1, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -828425,15 +828425,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r1, #55466 @ 0xd8aa │ │ │ │ + movteq r1, #55722 @ 0xd9aa │ │ │ │ orrseq lr, r1, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -828711,15 +828711,15 @@ │ │ │ │ bhi 33fbd4 <__cxa_atexit@plt+0x3294c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 33fbdc <__cxa_atexit@plt+0x3294cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 21f1cd8 <__cxa_atexit@plt+0x21db5c8> │ │ │ │ + b 21f1db0 <__cxa_atexit@plt+0x21db6a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r1, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -828752,15 +828752,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33fc78 <__cxa_atexit@plt+0x329568> │ │ │ │ ldr r5, [pc, #28] @ 33fc88 <__cxa_atexit@plt+0x329578> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 21f19f4 <__cxa_atexit@plt+0x21db2e4> │ │ │ │ + b 21f1acc <__cxa_atexit@plt+0x21db3bc> │ │ │ │ ldr r7, [pc, #12] @ 33fc8c <__cxa_atexit@plt+0x32957c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq sp, #148, 28 @ 0x940 │ │ │ │ cmneq sp, #0, 22 │ │ │ │ @@ -828808,15 +828808,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33fd58 <__cxa_atexit@plt+0x329648> │ │ │ │ ldr r3, [pc, #24] @ 33fd68 <__cxa_atexit@plt+0x329658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 21f19f4 <__cxa_atexit@plt+0x21db2e4> │ │ │ │ + b 21f1acc <__cxa_atexit@plt+0x21db3bc> │ │ │ │ ldr r7, [pc, #12] @ 33fd6c <__cxa_atexit@plt+0x32965c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq sp, #188, 26 @ 0x2f00 │ │ │ │ cmneq sp, #252, 18 @ 0x3f0000 │ │ │ │ @@ -829048,15 +829048,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movteq r0, #57152 @ 0xdf40 │ │ │ │ + movteq r1, #53312 @ 0xd040 │ │ │ │ orrseq sp, r1, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ orrseq sp, r1, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -829088,15 +829088,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r0, #56944 @ 0xde70 │ │ │ │ + movteq r0, #57200 @ 0xdf70 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ orrseq sp, r1, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -832671,21 +832671,21 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ orrseq sl, r1, #116, 26 @ 0x1d00 │ │ │ │ cmneq sp, #88, 4 @ 0x80000005 │ │ │ │ - movteq sp, #50851 @ 0xc6a3 │ │ │ │ + movteq sp, #51107 @ 0xc7a3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #50902 @ 0xc6d6 │ │ │ │ + movteq sp, #51158 @ 0xc7d6 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -835905,51 +835905,51 @@ │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orrseq r7, r1, #124, 20 @ 0x7c000 │ │ │ │ - movteq sl, #50662 @ 0xc5e6 │ │ │ │ + movteq sl, #50918 @ 0xc6e6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50702 @ 0xc60e │ │ │ │ + movteq sl, #50958 @ 0xc70e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50742 @ 0xc636 │ │ │ │ + movteq sl, #50998 @ 0xc736 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50783 @ 0xc65f │ │ │ │ + movteq sl, #51039 @ 0xc75f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50824 @ 0xc688 │ │ │ │ + movteq sl, #51080 @ 0xc788 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50865 @ 0xc6b1 │ │ │ │ + movteq sl, #51121 @ 0xc7b1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #50906 @ 0xc6da │ │ │ │ + movteq sl, #51162 @ 0xc7da │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -835972,15 +835972,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq sl, #51909 @ 0xcac5 │ │ │ │ + movteq sl, #52165 @ 0xcbc5 │ │ │ │ orrseq r6, r1, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -836052,15 +836052,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq sl, #51578 @ 0xc97a │ │ │ │ + movteq sl, #51834 @ 0xca7a │ │ │ │ orrseq r6, r1, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -836832,15 +836832,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 347ab8 <__cxa_atexit@plt+0x3313a8> │ │ │ │ ldr r3, [pc, #24] @ 347ac8 <__cxa_atexit@plt+0x3313b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #12] @ 347acc <__cxa_atexit@plt+0x3313bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq sp, #96, 16 @ 0x600000 │ │ │ │ cmneq sp, #56, 16 @ 0x380000 │ │ │ │ @@ -837492,15 +837492,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34853c <__cxa_atexit@plt+0x331e2c> │ │ │ │ ldr r5, [pc, #100] @ 34855c <__cxa_atexit@plt+0x331e4c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r3, [pc, #64] @ 348550 <__cxa_atexit@plt+0x331e40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 348534 <__cxa_atexit@plt+0x331e24> │ │ │ │ b 3485b8 <__cxa_atexit@plt+0x331ea8> │ │ │ │ @@ -837526,15 +837526,15 @@ │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 348590 <__cxa_atexit@plt+0x331e80> │ │ │ │ ldr r7, [pc, #32] @ 3485a4 <__cxa_atexit@plt+0x331e94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #16] @ 3485a8 <__cxa_atexit@plt+0x331e98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ cmneq sp, #136, 26 @ 0x2200 │ │ │ │ @@ -837582,15 +837582,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3486b4 <__cxa_atexit@plt+0x331fa4> │ │ │ │ ldr r7, [pc, #128] @ 3486e0 <__cxa_atexit@plt+0x331fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ b 34792c <__cxa_atexit@plt+0x33121c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -837665,15 +837665,15 @@ │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3487dc <__cxa_atexit@plt+0x3320cc> │ │ │ │ ldr r7, [pc, #76] @ 3487fc <__cxa_atexit@plt+0x3320ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #52] @ 3487f8 <__cxa_atexit@plt+0x3320e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ @@ -837694,15 +837694,15 @@ │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 348830 <__cxa_atexit@plt+0x332120> │ │ │ │ ldr r7, [pc, #32] @ 348844 <__cxa_atexit@plt+0x332134> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #16] @ 348848 <__cxa_atexit@plt+0x332138> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2b4 │ │ │ │ cmneq sp, #232, 20 @ 0xe8000 │ │ │ │ @@ -837834,21 +837834,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 348a7c <__cxa_atexit@plt+0x33236c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #52444 @ 0xccdc │ │ │ │ + movteq r8, #52700 @ 0xcddc │ │ │ │ orrseq r4, r1, #28, 30 @ 0x70 │ │ │ │ orrseq r5, r1, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -838146,21 +838146,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 348f5c <__cxa_atexit@plt+0x33284c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #51176 @ 0xc7e8 │ │ │ │ + movteq r8, #51432 @ 0xc8e8 │ │ │ │ orrseq r4, r1, #60, 20 @ 0x3c000 │ │ │ │ orrseq r5, r1, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -838244,21 +838244,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3490e4 <__cxa_atexit@plt+0x3329d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #50767 @ 0xc64f │ │ │ │ + movteq r8, #51023 @ 0xc74f │ │ │ │ orrseq r4, r1, #180, 16 @ 0xb40000 │ │ │ │ orrseq r5, r1, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -840220,15 +840220,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 34afb4 <__cxa_atexit@plt+0x3348a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 34afb8 <__cxa_atexit@plt+0x3348a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #3 │ │ │ │ - b 4a5300 <__cxa_atexit@plt+0x48ebf0> │ │ │ │ + b 4a5328 <__cxa_atexit@plt+0x48ec18> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 3712fc <__cxa_atexit@plt+0x35abec> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq sp, #212, 12 @ 0xd400000 │ │ │ │ cmneq sp, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -840455,15 +840455,15 @@ │ │ │ │ b 406d60 <__cxa_atexit@plt+0x3f0650> │ │ │ │ orrseq r2, r1, #4, 14 @ 0x100000 │ │ │ │ cmneq sp, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4424d4 <__cxa_atexit@plt+0x42bdc4> │ │ │ │ + b 4424fc <__cxa_atexit@plt+0x42bdec> │ │ │ │ cmneq sp, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -840486,21 +840486,21 @@ │ │ │ │ cmneq sp, #192, 6 │ │ │ │ cmneq sp, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 4429e0 <__cxa_atexit@plt+0x42c2d0> │ │ │ │ + b 442a08 <__cxa_atexit@plt+0x42c2f8> │ │ │ │ cmneq sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4483a0 <__cxa_atexit@plt+0x431c90> │ │ │ │ + b 4483c8 <__cxa_atexit@plt+0x431cb8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -840652,15 +840652,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34b668 <__cxa_atexit@plt+0x334f58> │ │ │ │ ldr r3, [pc, #40] @ 34b684 <__cxa_atexit@plt+0x334f74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -840674,27 +840674,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34b6c0 <__cxa_atexit@plt+0x334fb0> │ │ │ │ ldr r3, [pc, #24] @ 34b6cc <__cxa_atexit@plt+0x334fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq sp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34b6f0 <__cxa_atexit@plt+0x334fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -840843,15 +840843,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34b964 <__cxa_atexit@plt+0x335254> │ │ │ │ ldr r3, [pc, #40] @ 34b980 <__cxa_atexit@plt+0x335270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -840865,27 +840865,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34b9bc <__cxa_atexit@plt+0x3352ac> │ │ │ │ ldr r3, [pc, #24] @ 34b9c8 <__cxa_atexit@plt+0x3352b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34b9ec <__cxa_atexit@plt+0x3352dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -840978,15 +840978,15 @@ │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ ldr r3, [pc, #72] @ 34bbb4 <__cxa_atexit@plt+0x3354a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ b 34bb9c <__cxa_atexit@plt+0x33548c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -841003,15 +841003,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 34bbe4 <__cxa_atexit@plt+0x3354d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq sp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -841137,15 +841137,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34bdfc <__cxa_atexit@plt+0x3356ec> │ │ │ │ ldr r3, [pc, #40] @ 34be18 <__cxa_atexit@plt+0x335708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -841159,27 +841159,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34be54 <__cxa_atexit@plt+0x335744> │ │ │ │ ldr r3, [pc, #24] @ 34be60 <__cxa_atexit@plt+0x335750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq sp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34be84 <__cxa_atexit@plt+0x335774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -841321,15 +841321,15 @@ │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [pc, #56] @ 34c100 <__cxa_atexit@plt+0x3359f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 406c88 <__cxa_atexit@plt+0x3f0578> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @@ -841347,15 +841347,15 @@ │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 34c144 <__cxa_atexit@plt+0x335a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq sp, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -841392,15 +841392,15 @@ │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 34c1f8 <__cxa_atexit@plt+0x335ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq sp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -841441,15 +841441,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 34c2c8 <__cxa_atexit@plt+0x335bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8ff124 <__cxa_atexit@plt+0x8e8a14> │ │ │ │ + b 8ff17c <__cxa_atexit@plt+0x8e8a6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r1, r1, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -841578,15 +841578,15 @@ │ │ │ │ cmneq sp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34c4e0 <__cxa_atexit@plt+0x335dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8feedc <__cxa_atexit@plt+0x8e87cc> │ │ │ │ + b 8fef34 <__cxa_atexit@plt+0x8e8824> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sp, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -841653,15 +841653,15 @@ │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ cmneq sp, #64, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ cmneq sp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -841684,26 +841684,26 @@ │ │ │ │ cmneq sp, #8, 2 │ │ │ │ cmneq sp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 44265c <__cxa_atexit@plt+0x42bf4c> │ │ │ │ + b 442684 <__cxa_atexit@plt+0x42bf74> │ │ │ │ cmneq sp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #20] @ 34c6b4 <__cxa_atexit@plt+0x335fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #8] @ 34c6b8 <__cxa_atexit@plt+0x335fa8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 447ef8 <__cxa_atexit@plt+0x4317e8> │ │ │ │ + b 447f20 <__cxa_atexit@plt+0x431810> │ │ │ │ orrseq r2, r1, #88 @ 0x58 │ │ │ │ orrseq r2, r1, #76 @ 0x4c │ │ │ │ cmneq sp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ @@ -841731,15 +841731,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 34c760 <__cxa_atexit@plt+0x336050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 44265c <__cxa_atexit@plt+0x42bf4c> │ │ │ │ + b 442684 <__cxa_atexit@plt+0x42bf74> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @@ -841750,15 +841750,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 34c790 <__cxa_atexit@plt+0x336080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 44265c <__cxa_atexit@plt+0x42bf4c> │ │ │ │ + b 442684 <__cxa_atexit@plt+0x42bf74> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -841831,15 +841831,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 445144 <__cxa_atexit@plt+0x42ea34> │ │ │ │ + b 44516c <__cxa_atexit@plt+0x42ea5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ msreq SPSR_fs, #44, 30 @ 0xb0 │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -841847,15 +841847,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 445144 <__cxa_atexit@plt+0x42ea34> │ │ │ │ + b 44516c <__cxa_atexit@plt+0x42ea5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -842088,15 +842088,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34ccd8 <__cxa_atexit@plt+0x3365c8> │ │ │ │ ldr r3, [pc, #40] @ 34ccf4 <__cxa_atexit@plt+0x3365e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -842110,27 +842110,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34cd30 <__cxa_atexit@plt+0x336620> │ │ │ │ ldr r3, [pc, #24] @ 34cd3c <__cxa_atexit@plt+0x33662c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ msreq SPSR_fs, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34cd60 <__cxa_atexit@plt+0x336650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ msreq SPSR_fs, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -842337,15 +842337,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34d0bc <__cxa_atexit@plt+0x3369ac> │ │ │ │ ldr r3, [pc, #40] @ 34d0d8 <__cxa_atexit@plt+0x3369c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -842359,27 +842359,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34d114 <__cxa_atexit@plt+0x336a04> │ │ │ │ ldr r3, [pc, #24] @ 34d120 <__cxa_atexit@plt+0x336a10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ msreq SPSR_fs, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34d144 <__cxa_atexit@plt+0x336a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ msreq SPSR_fs, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -842493,15 +842493,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [sl, #36] @ 0x24 │ │ │ │ str ip, [sl, #40] @ 0x28 │ │ │ │ mov r9, sl │ │ │ │ str lr, [r9, #56]! @ 0x38 │ │ │ │ str r2, [sl, #44]! @ 0x2c │ │ │ │ ldr r8, [sp] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @@ -842572,15 +842572,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [sl, #36] @ 0x24 │ │ │ │ str ip, [sl, #40] @ 0x28 │ │ │ │ mov r9, sl │ │ │ │ str lr, [r9, #56]! @ 0x38 │ │ │ │ str r2, [sl, #44]! @ 0x2c │ │ │ │ ldr r8, [sp] │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ msreq SPSR_fs, #148, 6 @ 0x50000002 │ │ │ │ msreq SPSR_fs, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -842791,15 +842791,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34d7d4 <__cxa_atexit@plt+0x3370c4> │ │ │ │ ldr r3, [pc, #40] @ 34d7f0 <__cxa_atexit@plt+0x3370e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -842813,27 +842813,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34d82c <__cxa_atexit@plt+0x33711c> │ │ │ │ ldr r3, [pc, #24] @ 34d838 <__cxa_atexit@plt+0x337128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq ip, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34d85c <__cxa_atexit@plt+0x33714c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ + b 442270 <__cxa_atexit@plt+0x42bb60> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq ip, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 406f70 <__cxa_atexit@plt+0x3f0860> │ │ │ │ @@ -843048,15 +843048,15 @@ │ │ │ │ str lr, [sl, #36] @ 0x24 │ │ │ │ str r3, [sl, #40] @ 0x28 │ │ │ │ mov r9, sl │ │ │ │ str ip, [r9, #56]! @ 0x38 │ │ │ │ str r7, [sl, #44]! @ 0x2c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 406c88 <__cxa_atexit@plt+0x3f0578> │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -843143,15 +843143,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 34dd84 <__cxa_atexit@plt+0x337674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ mov r9, sl │ │ │ │ str ip, [r9, #56]! @ 0x38 │ │ │ │ str r0, [sl, #44]! @ 0x2c │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq ip, #164, 20 @ 0xa4000 │ │ │ │ cmneq ip, #152, 20 @ 0x98000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @@ -843247,15 +843247,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 34df24 <__cxa_atexit@plt+0x337814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ mov r9, sl │ │ │ │ str ip, [r9, #56]! @ 0x38 │ │ │ │ str r0, [sl, #44]! @ 0x2c │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq ip, #4, 18 @ 0x10000 │ │ │ │ cmneq ip, #248, 16 @ 0xf80000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffebc4 │ │ │ │ @@ -843306,15 +843306,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 34dfec <__cxa_atexit@plt+0x3378dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8ff124 <__cxa_atexit@plt+0x8e8a14> │ │ │ │ + b 8ff17c <__cxa_atexit@plt+0x8e8a6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq pc, r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -843443,15 +843443,15 @@ │ │ │ │ cmneq ip, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34e204 <__cxa_atexit@plt+0x337af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8feedc <__cxa_atexit@plt+0x8e87cc> │ │ │ │ + b 8fef34 <__cxa_atexit@plt+0x8e8824> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq ip, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -843910,23 +843910,23 @@ │ │ │ │ cmneq ip, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34e950 <__cxa_atexit@plt+0x338240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8feedc <__cxa_atexit@plt+0x8e87cc> │ │ │ │ + b 8fef34 <__cxa_atexit@plt+0x8e8824> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34e970 <__cxa_atexit@plt+0x338260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8ff124 <__cxa_atexit@plt+0x8e8a14> │ │ │ │ + b 8ff17c <__cxa_atexit@plt+0x8e8a6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -844729,15 +844729,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 34f630 <__cxa_atexit@plt+0x338f20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfa89c <__cxa_atexit@plt+0xde418c> │ │ │ │ + b dfa974 <__cxa_atexit@plt+0xde4264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq lr, r0, #96, 6 @ 0x80000001 │ │ │ │ orrseq pc, r0, #0, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -844840,15 +844840,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movteq r1, #52560 @ 0xcd50 │ │ │ │ + movteq r1, #52816 @ 0xce50 │ │ │ │ cmneq ip, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 34f834 <__cxa_atexit@plt+0x339124> │ │ │ │ @@ -844902,15 +844902,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r1, #52326 @ 0xcc66 │ │ │ │ + movteq r1, #52582 @ 0xcd66 │ │ │ │ cmneq ip, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 34f944 <__cxa_atexit@plt+0x339234> │ │ │ │ @@ -844976,19 +844976,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #16] @ 34f9fc <__cxa_atexit@plt+0x3392ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r1, #51988 @ 0xcb14 │ │ │ │ - movteq r1, #51963 @ 0xcafb │ │ │ │ - movteq r1, #51857 @ 0xca91 │ │ │ │ - movteq r1, #51869 @ 0xca9d │ │ │ │ - movteq r1, #51769 @ 0xca39 │ │ │ │ + movteq r1, #52244 @ 0xcc14 │ │ │ │ + movteq r1, #52219 @ 0xcbfb │ │ │ │ + movteq r1, #52113 @ 0xcb91 │ │ │ │ + movteq r1, #52125 @ 0xcb9d │ │ │ │ + movteq r1, #52025 @ 0xcb39 │ │ │ │ cmneq ip, #96 @ 0x60 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -845008,15 +845008,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 34fa78 <__cxa_atexit@plt+0x339368> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movteq r1, #51935 @ 0xcadf │ │ │ │ + movteq r1, #52191 @ 0xcbdf │ │ │ │ cmneq ip, #36 @ 0x24 │ │ │ │ cmneq ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -845061,15 +845061,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ cmneq ip, #100, 30 @ 0x190 │ │ │ │ cmneq ip, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - movteq r1, #51783 @ 0xca47 │ │ │ │ + movteq r1, #52039 @ 0xcb47 │ │ │ │ cmneq ip, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -845091,15 +845091,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 34fbc4 <__cxa_atexit@plt+0x3394b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - movteq r1, #51603 @ 0xc993 │ │ │ │ + movteq r1, #51859 @ 0xca93 │ │ │ │ cmneq ip, #216, 28 @ 0xd80 │ │ │ │ cmneq ip, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34fc2c <__cxa_atexit@plt+0x33951c> │ │ │ │ @@ -845237,19 +845237,19 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #32] @ 34fe18 <__cxa_atexit@plt+0x339708> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #12] @ 34fe10 <__cxa_atexit@plt+0x339700> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r1, #51118 @ 0xc7ae │ │ │ │ - movteq r1, #51101 @ 0xc79d │ │ │ │ - movteq r1, #51038 @ 0xc75e │ │ │ │ - movteq r1, #51073 @ 0xc781 │ │ │ │ - movteq r1, #51024 @ 0xc750 │ │ │ │ + movteq r1, #51374 @ 0xc8ae │ │ │ │ + movteq r1, #51357 @ 0xc89d │ │ │ │ + movteq r1, #51294 @ 0xc85e │ │ │ │ + movteq r1, #51329 @ 0xc881 │ │ │ │ + movteq r1, #51280 @ 0xc850 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34fe6c <__cxa_atexit@plt+0x33975c> │ │ │ │ ldr r3, [pc, #64] @ 34fe7c <__cxa_atexit@plt+0x33976c> │ │ │ │ @@ -845621,15 +845621,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movteq r1, #49172 @ 0xc014 │ │ │ │ + movteq r1, #49428 @ 0xc114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3504a8 <__cxa_atexit@plt+0x339d98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -845792,15 +845792,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orrseq sp, r0, #184, 4 @ 0x8000000b │ │ │ │ - movteq r0, #52600 @ 0xcd78 │ │ │ │ + movteq r0, #52856 @ 0xce78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -852353,15 +852353,15 @@ │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r5, [pc, #56] @ 356d60 <__cxa_atexit@plt+0x340650> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #48] @ 356d64 <__cxa_atexit@plt+0x340654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -852563,15 +852563,15 @@ │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 3570a8 <__cxa_atexit@plt+0x340998> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #48] @ 3570ac <__cxa_atexit@plt+0x34099c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -852772,15 +852772,15 @@ │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r5, [pc, #56] @ 3573ec <__cxa_atexit@plt+0x340cdc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #48] @ 3573f0 <__cxa_atexit@plt+0x340ce0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -852935,15 +852935,15 @@ │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r5, [pc, #56] @ 357678 <__cxa_atexit@plt+0x340f68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #48] @ 35767c <__cxa_atexit@plt+0x340f6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -853840,15 +853840,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp sl, #7 │ │ │ │ movge sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ cmneq ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ @@ -853859,15 +853859,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3584c4 <__cxa_atexit@plt+0x341db4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ cmp sl, #7 │ │ │ │ movge sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r8, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 3584e4 <__cxa_atexit@plt+0x341dd4> │ │ │ │ andeq r8, r0, fp, asr #29 │ │ │ │ @@ -854814,45 +854814,45 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 3593a8 <__cxa_atexit@plt+0x342c98> │ │ │ │ add r8, pc, r8 │ │ │ │ b 406a68 <__cxa_atexit@plt+0x3f0358> │ │ │ │ cmneq ip, #216, 26 @ 0x3600 │ │ │ │ - movteq r8, #46133 @ 0xb435 │ │ │ │ + movteq r8, #46389 @ 0xb535 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #46200 @ 0xb478 │ │ │ │ + movteq r8, #46456 @ 0xb578 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #46268 @ 0xb4bc │ │ │ │ + movteq r8, #46524 @ 0xb5bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #46344 @ 0xb508 │ │ │ │ + movteq r8, #46600 @ 0xb608 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #46418 @ 0xb552 │ │ │ │ + movteq r8, #46674 @ 0xb652 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #46478 @ 0xb58e │ │ │ │ + movteq r8, #46734 @ 0xb68e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -856583,29 +856583,29 @@ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ orrseq r2, r0, #124, 20 @ 0x7c000 │ │ │ │ cmneq ip, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1098dc8 <__cxa_atexit@plt+0x10826b8> │ │ │ │ + b 1098ea0 <__cxa_atexit@plt+0x1082790> │ │ │ │ cmneq ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 10667b4 <__cxa_atexit@plt+0x10500a4> │ │ │ │ + b 106688c <__cxa_atexit@plt+0x105017c> │ │ │ │ cmneq ip, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 10620ec <__cxa_atexit@plt+0x104b9dc> │ │ │ │ + b 10621c4 <__cxa_atexit@plt+0x104bab4> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 35b028 <__cxa_atexit@plt+0x344918> │ │ │ │ @@ -858327,15 +858327,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r5, #20] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -858371,15 +858371,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str ip, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ orrseq r0, r0, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -858559,15 +858559,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @@ -858615,15 +858615,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @@ -858646,15 +858646,15 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr lr, [pc, #32] @ 35cf9c <__cxa_atexit@plt+0x34688c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3, r7, lr} │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orrseq r0, r0, #0, 20 │ │ │ │ cmneq ip, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -858668,15 +858668,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r8, #0 │ │ │ │ - b 106ff60 <__cxa_atexit@plt+0x1059850> │ │ │ │ + b 1070038 <__cxa_atexit@plt+0x1059928> │ │ │ │ orrseq r0, r0, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -858718,15 +858718,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ orrseq r0, r0, #252, 16 @ 0xfc0000 │ │ │ │ orrseq r0, r0, #180, 16 @ 0xb40000 │ │ │ │ - movteq r4, #47510 @ 0xb996 │ │ │ │ + movteq r4, #47766 @ 0xba96 │ │ │ │ cmneq ip, #100, 8 @ 0x64000000 │ │ │ │ cmneq ip, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35d0d8 <__cxa_atexit@plt+0x3469c8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -859016,15 +859016,15 @@ │ │ │ │ beq 35d568 <__cxa_atexit@plt+0x346e58> │ │ │ │ ldr r3, [pc, #64] @ 35d584 <__cxa_atexit@plt+0x346e74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -859046,30 +859046,30 @@ │ │ │ │ beq 35d5d0 <__cxa_atexit@plt+0x346ec0> │ │ │ │ ldr r3, [pc, #32] @ 35d5dc <__cxa_atexit@plt+0x346ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ msreq SPSR_fxc, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 35d60c <__cxa_atexit@plt+0x346efc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 35d62c <__cxa_atexit@plt+0x346f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -859101,15 +859101,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #6 │ │ │ │ mov sl, #1 │ │ │ │ - b 1084100 <__cxa_atexit@plt+0x106d9f0> │ │ │ │ + b 10841d8 <__cxa_atexit@plt+0x106dac8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -859124,15 +859124,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r9, #6 │ │ │ │ mov sl, #1 │ │ │ │ - b 1084100 <__cxa_atexit@plt+0x106d9f0> │ │ │ │ + b 10841d8 <__cxa_atexit@plt+0x106dac8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ msreq SPSR_fxc, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35d730 <__cxa_atexit@plt+0x347020> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -859165,15 +859165,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ ldr r6, [pc, #52] @ 35d7d0 <__cxa_atexit@plt+0x3470c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -859199,15 +859199,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r3, [pc, #32] @ 35d848 <__cxa_atexit@plt+0x347138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orrseq r0, r0, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -859391,15 +859391,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, #6 │ │ │ │ mov sl, #1 │ │ │ │ - b 1084100 <__cxa_atexit@plt+0x106d9f0> │ │ │ │ + b 10841d8 <__cxa_atexit@plt+0x106dac8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @@ -859586,15 +859586,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, #6 │ │ │ │ mov sl, #1 │ │ │ │ - b 1084100 <__cxa_atexit@plt+0x106d9f0> │ │ │ │ + b 10841d8 <__cxa_atexit@plt+0x106dac8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @@ -859622,15 +859622,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 35ded0 <__cxa_atexit@plt+0x3477c0> │ │ │ │ ldr r3, [pc, #40] @ 35dee8 <__cxa_atexit@plt+0x3477d8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -859638,15 +859638,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35df10 <__cxa_atexit@plt+0x347800> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ msreq SPSR_fxc, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -859851,15 +859851,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, #6 │ │ │ │ mov sl, #1 │ │ │ │ - b 1084100 <__cxa_atexit@plt+0x106d9f0> │ │ │ │ + b 10841d8 <__cxa_atexit@plt+0x106dac8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @@ -859940,15 +859940,15 @@ │ │ │ │ beq 35e3c8 <__cxa_atexit@plt+0x347cb8> │ │ │ │ ldr r3, [pc, #60] @ 35e3f0 <__cxa_atexit@plt+0x347ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -859964,15 +859964,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35e428 <__cxa_atexit@plt+0x347d18> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ msreq SPSR_fxc, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -860044,15 +860044,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35e568 <__cxa_atexit@plt+0x347e58> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ msreq SPSR_fxc, #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -860784,15 +860784,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe06c │ │ │ │ @ instruction: 0xffffdcd8 │ │ │ │ orreq lr, pc, #200, 16 @ 0xc80000 │ │ │ │ orreq lr, pc, #120, 16 @ 0x780000 │ │ │ │ - movteq r2, #47442 @ 0xb952 │ │ │ │ + movteq r2, #47698 @ 0xba52 │ │ │ │ cmneq fp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 35f12c <__cxa_atexit@plt+0x348a1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #28] @ 35f130 <__cxa_atexit@plt+0x348a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -860861,15 +860861,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdf38 │ │ │ │ @ instruction: 0xffffdba4 │ │ │ │ orreq lr, pc, #148, 14 @ 0x2500000 │ │ │ │ orreq lr, pc, #68, 14 @ 0x1100000 │ │ │ │ - movteq r2, #47134 @ 0xb81e │ │ │ │ + movteq r2, #47390 @ 0xb91e │ │ │ │ cmneq fp, #236, 4 @ 0xc000000e │ │ │ │ cmneq fp, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -861816,15 +861816,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #22 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r6, #28 │ │ │ │ b 360124 <__cxa_atexit@plt+0x349a14> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -862149,22 +862149,22 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ b 36056c <__cxa_atexit@plt+0x349e5c> │ │ │ │ cmneq fp, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1098dc8 <__cxa_atexit@plt+0x10826b8> │ │ │ │ + b 1098ea0 <__cxa_atexit@plt+0x1082790> │ │ │ │ cmneq fp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 10667b4 <__cxa_atexit@plt+0x10500a4> │ │ │ │ + b 106688c <__cxa_atexit@plt+0x105017c> │ │ │ │ cmneq fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3606bc <__cxa_atexit@plt+0x349fac> │ │ │ │ @@ -862175,30 +862175,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3606b4 <__cxa_atexit@plt+0x349fa4> │ │ │ │ ldr r3, [pc, #36] @ 3606c8 <__cxa_atexit@plt+0x349fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #8192 @ 0x2000 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3606f0 <__cxa_atexit@plt+0x349fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #8192 @ 0x2000 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -863229,15 +863229,15 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 382f88 <__cxa_atexit@plt+0x36c878> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ cmneq fp, #8, 2 │ │ │ │ - movteq r0, #46100 @ 0xb414 │ │ │ │ + movteq r0, #46356 @ 0xb514 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 361758 <__cxa_atexit@plt+0x34b048> │ │ │ │ ldr r3, [pc, #52] @ 361778 <__cxa_atexit@plt+0x34b068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ @@ -863252,15 +863252,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 382f88 <__cxa_atexit@plt+0x36c878> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ cmneq fp, #172 @ 0xac │ │ │ │ - movteq r0, #46016 @ 0xb3c0 │ │ │ │ + movteq r0, #46272 @ 0xb4c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 3618ec <__cxa_atexit@plt+0x34b1dc> │ │ │ │ @@ -863905,15 +863905,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r8, [pc, #56] @ 3621ec <__cxa_atexit@plt+0x34badc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @@ -863980,15 +863980,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #52] @ 362308 <__cxa_atexit@plt+0x34bbf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #40] @ 36230c <__cxa_atexit@plt+0x34bbfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq fp, #136, 10 @ 0x22000000 │ │ │ │ @@ -864070,15 +864070,15 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq fp, #248, 6 @ 0xe0000003 │ │ │ │ - movteq pc, #42752 @ 0xa700 @ │ │ │ │ + movteq pc, #43008 @ 0xa800 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 3624ac <__cxa_atexit@plt+0x34bd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 362490 <__cxa_atexit@plt+0x34bd80> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -864086,65 +864086,65 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #52] @ 3624b0 <__cxa_atexit@plt+0x34bda0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [pc, #40] @ 3624b4 <__cxa_atexit@plt+0x34bda4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3624b8 <__cxa_atexit@plt+0x34bda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ b 3be6fc <__cxa_atexit@plt+0x3a7fec> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ orreq fp, pc, #180, 20 @ 0xb4000 │ │ │ │ orreq ip, pc, #196, 4 @ 0x4000000c │ │ │ │ cmneq fp, #132, 6 @ 0x10000002 │ │ │ │ - movteq pc, #42644 @ 0xa694 @ │ │ │ │ + movteq pc, #42900 @ 0xa794 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3624f4 <__cxa_atexit@plt+0x34bde4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #44] @ 36250c <__cxa_atexit@plt+0x34bdfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 362510 <__cxa_atexit@plt+0x34be00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r3, [pc, #12] @ 362508 <__cxa_atexit@plt+0x34bdf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ b 3be6fc <__cxa_atexit@plt+0x3a7fec> │ │ │ │ orreq ip, pc, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq fp, pc, #80, 20 @ 0x50000 │ │ │ │ cmneq fp, #44, 6 @ 0xb0000000 │ │ │ │ - movteq pc, #42564 @ 0xa644 @ │ │ │ │ + movteq pc, #42820 @ 0xa744 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 36254c <__cxa_atexit@plt+0x34be3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 362544 <__cxa_atexit@plt+0x34be34> │ │ │ │ b 36255c <__cxa_atexit@plt+0x34be4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq fp, #240, 4 │ │ │ │ - movteq pc, #42512 @ 0xa610 @ │ │ │ │ + movteq pc, #42768 @ 0xa710 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 3625fc <__cxa_atexit@plt+0x34beec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ @@ -864168,30 +864168,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3625f0 <__cxa_atexit@plt+0x34bee0> │ │ │ │ ldr r3, [pc, #64] @ 362608 <__cxa_atexit@plt+0x34bef8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ cmneq fp, #52, 4 @ 0x40000003 │ │ │ │ - movteq pc, #42332 @ 0xa55c @ │ │ │ │ + movteq pc, #42588 @ 0xa65c @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 362688 <__cxa_atexit@plt+0x34bf78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -864209,23 +864209,23 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 36267c <__cxa_atexit@plt+0x34bf6c> │ │ │ │ ldr r3, [pc, #36] @ 362690 <__cxa_atexit@plt+0x34bf80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ cmneq fp, #172, 2 @ 0x2b │ │ │ │ - movteq pc, #42204 @ 0xa4dc @ │ │ │ │ + movteq pc, #42460 @ 0xa5dc @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #68] @ 3626f0 <__cxa_atexit@plt+0x34bfe0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strd r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -864235,33 +864235,33 @@ │ │ │ │ ldr r3, [pc, #40] @ 3626f4 <__cxa_atexit@plt+0x34bfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq fp, #72, 2 │ │ │ │ - movteq pc, #42112 @ 0xa480 @ │ │ │ │ + movteq pc, #42368 @ 0xa580 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 362720 <__cxa_atexit@plt+0x34c010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq fp, #28, 2 │ │ │ │ - movteq pc, #42076 @ 0xa45c @ │ │ │ │ + movteq pc, #42332 @ 0xa55c @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ 3627d0 <__cxa_atexit@plt+0x34c0c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -864287,28 +864287,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3627b4 <__cxa_atexit@plt+0x34c0a4> │ │ │ │ ldr r3, [pc, #56] @ 3627dc <__cxa_atexit@plt+0x34c0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ cmneq fp, #96 @ 0x60 │ │ │ │ - movteq pc, #41896 @ 0xa3a8 @ │ │ │ │ + movteq pc, #42152 @ 0xa4a8 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 36285c <__cxa_atexit@plt+0x34c14c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -864326,23 +864326,23 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 362850 <__cxa_atexit@plt+0x34c140> │ │ │ │ ldr r3, [pc, #36] @ 362864 <__cxa_atexit@plt+0x34c154> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ cmneq fp, #216, 30 @ 0x360 │ │ │ │ - movteq pc, #41768 @ 0xa328 @ │ │ │ │ + movteq pc, #42024 @ 0xa428 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #68] @ 3628c4 <__cxa_atexit@plt+0x34c1b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strd r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -864352,33 +864352,33 @@ │ │ │ │ ldr r3, [pc, #40] @ 3628c8 <__cxa_atexit@plt+0x34c1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq fp, #116, 30 @ 0x1d0 │ │ │ │ - movteq pc, #41676 @ 0xa2cc @ │ │ │ │ + movteq pc, #41932 @ 0xa3cc @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3628f4 <__cxa_atexit@plt+0x34c1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq fp, #72, 30 @ 0x120 │ │ │ │ - movteq pc, #41640 @ 0xa2a8 @ │ │ │ │ + movteq pc, #41896 @ 0xa3a8 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 362974 <__cxa_atexit@plt+0x34c264> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ @@ -864391,28 +864391,28 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 362964 <__cxa_atexit@plt+0x34c254> │ │ │ │ ldr r7, [pc, #56] @ 36297c <__cxa_atexit@plt+0x34c26c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ cmneq fp, #192, 28 @ 0xc00 │ │ │ │ - movteq pc, #41512 @ 0xa228 @ │ │ │ │ + movteq pc, #41768 @ 0xa328 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 3629d0 <__cxa_atexit@plt+0x34c2c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ @@ -864420,31 +864420,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3629c8 <__cxa_atexit@plt+0x34c2b8> │ │ │ │ ldr r5, [pc, #28] @ 3629d4 <__cxa_atexit@plt+0x34c2c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq fp, #104, 28 @ 0x680 │ │ │ │ - movteq pc, #41432 @ 0xa1d8 @ │ │ │ │ + movteq pc, #41688 @ 0xa2d8 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3629fc <__cxa_atexit@plt+0x34c2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq fp, #64, 28 @ 0x400 │ │ │ │ - movteq pc, #41400 @ 0xa1b8 @ │ │ │ │ + movteq pc, #41656 @ 0xa2b8 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 362a74 <__cxa_atexit@plt+0x34c364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ @@ -864458,25 +864458,25 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 362a6c <__cxa_atexit@plt+0x34c35c> │ │ │ │ ldr r5, [pc, #44] @ 362a7c <__cxa_atexit@plt+0x34c36c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq fp, #192, 26 @ 0x3000 │ │ │ │ - movteq pc, #41280 @ 0xa140 @ │ │ │ │ + movteq pc, #41536 @ 0xa240 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 362ad0 <__cxa_atexit@plt+0x34c3c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ @@ -864484,65 +864484,65 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 362ac8 <__cxa_atexit@plt+0x34c3b8> │ │ │ │ ldr r5, [pc, #28] @ 362ad4 <__cxa_atexit@plt+0x34c3c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq fp, #104, 26 @ 0x1a00 │ │ │ │ - movteq pc, #41200 @ 0xa0f0 @ │ │ │ │ + movteq pc, #41456 @ 0xa1f0 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 362afc <__cxa_atexit@plt+0x34c3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 22f2b8c <__cxa_atexit@plt+0x22dc47c> │ │ │ │ + b 407340 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq fp, #64, 26 @ 0x1000 │ │ │ │ - movteq pc, #41168 @ 0xa0d0 @ │ │ │ │ + movteq pc, #41424 @ 0xa1d0 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 362b24 <__cxa_atexit@plt+0x34c414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4072f0 <__cxa_atexit@plt+0x3f0be0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq fp, #24, 26 @ 0x600 │ │ │ │ - movteq pc, #41136 @ 0xa0b0 @ │ │ │ │ + movteq pc, #41392 @ 0xa1b0 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 362b50 <__cxa_atexit@plt+0x34c440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 362b54 <__cxa_atexit@plt+0x34c444> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4072e0 <__cxa_atexit@plt+0x3f0bd0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq fp, #152, 24 @ 0x9800 │ │ │ │ cmneq fp, #232, 24 @ 0xe800 │ │ │ │ - movteq pc, #41096 @ 0xa088 @ │ │ │ │ + movteq pc, #41352 @ 0xa188 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 362b80 <__cxa_atexit@plt+0x34c470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 362b84 <__cxa_atexit@plt+0x34c474> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 407228 <__cxa_atexit@plt+0x3f0b18> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq fp, pc, #128, 16 @ 0x800000 │ │ │ │ cmneq fp, #184, 24 @ 0xb800 │ │ │ │ - movteq pc, #41056 @ 0xa060 @ │ │ │ │ + movteq pc, #41312 @ 0xa160 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 362bdc <__cxa_atexit@plt+0x34c4cc> │ │ │ │ ldr r2, [pc, #56] @ 362be8 <__cxa_atexit@plt+0x34c4d8> │ │ │ │ @@ -864561,38 +864561,38 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orreq sl, pc, #220, 28 @ 0xdc0 │ │ │ │ orreq fp, pc, #32, 16 @ 0x200000 │ │ │ │ cmneq fp, #76, 24 @ 0x4c00 │ │ │ │ - movteq lr, #45052 @ 0xaffc │ │ │ │ + movteq pc, #41212 @ 0xa0fc @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 362c18 <__cxa_atexit@plt+0x34c508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4072f0 <__cxa_atexit@plt+0x3f0be0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq fp, #36, 24 @ 0x2400 │ │ │ │ - movteq lr, #45020 @ 0xafdc │ │ │ │ + movteq pc, #41180 @ 0xa0dc @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 362c48 <__cxa_atexit@plt+0x34c538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 362c4c <__cxa_atexit@plt+0x34c53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 23124b4 <__cxa_atexit@plt+0x22fbda4> │ │ │ │ + b 4077b0 <__cxa_atexit@plt+0x3f10a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sl, pc, #232, 30 @ 0x3a0 │ │ │ │ cmneq fp, #240, 22 @ 0x3c000 │ │ │ │ - movteq lr, #44976 @ 0xafb0 │ │ │ │ + movteq pc, #41136 @ 0xa0b0 @ │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 362ce0 <__cxa_atexit@plt+0x34c5d0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -864753,27 +864753,27 @@ │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 362d58 <__cxa_atexit@plt+0x34c648> │ │ │ │ cmneq fp, #76, 18 @ 0x130000 │ │ │ │ - movteq lr, #44308 @ 0xad14 │ │ │ │ + movteq lr, #44564 @ 0xae14 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 362f20 <__cxa_atexit@plt+0x34c810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 362f18 <__cxa_atexit@plt+0x34c808> │ │ │ │ b 362f30 <__cxa_atexit@plt+0x34c820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq fp, #28, 18 @ 0x70000 │ │ │ │ - movteq lr, #44268 @ 0xacec │ │ │ │ + movteq lr, #44524 @ 0xadec │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 362f48 <__cxa_atexit@plt+0x34c838> │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ @@ -865026,15 +865026,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 363360 <__cxa_atexit@plt+0x34cc50> │ │ │ │ ldr r3, [pc, #84] @ 363384 <__cxa_atexit@plt+0x34cc74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -865072,15 +865072,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3633f8 <__cxa_atexit@plt+0x34cce8> │ │ │ │ ldr r3, [pc, #36] @ 36340c <__cxa_atexit@plt+0x34ccfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq fp, #156, 8 @ 0x9c000000 │ │ │ │ @@ -865098,30 +865098,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 363470 <__cxa_atexit@plt+0x34cd60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 36349c <__cxa_atexit@plt+0x34cd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -865336,15 +865336,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 363838 <__cxa_atexit@plt+0x34d128> │ │ │ │ ldr r3, [pc, #84] @ 36385c <__cxa_atexit@plt+0x34d14c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -865382,15 +865382,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3638d0 <__cxa_atexit@plt+0x34d1c0> │ │ │ │ ldr r3, [pc, #36] @ 3638e4 <__cxa_atexit@plt+0x34d1d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq fp, #196, 30 @ 0x310 │ │ │ │ @@ -865408,30 +865408,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 363948 <__cxa_atexit@plt+0x34d238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq fp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 363974 <__cxa_atexit@plt+0x34d264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -865587,15 +865587,15 @@ │ │ │ │ ldr r3, [pc, #100] @ 363c50 <__cxa_atexit@plt+0x34d540> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5, #-108]! @ 0xffffff94 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ ldr r8, [pc, #84] @ 363c54 <__cxa_atexit@plt+0x34d544> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 363c58 <__cxa_atexit@plt+0x34d548> │ │ │ │ @@ -865626,15 +865626,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #84] @ 363ce0 <__cxa_atexit@plt+0x34d5d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r8, [pc, #72] @ 363ce4 <__cxa_atexit@plt+0x34d5d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r3, [pc, #40] @ 363cd0 <__cxa_atexit@plt+0x34d5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ 363cd4 <__cxa_atexit@plt+0x34d5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #60]! @ 0x3c │ │ │ │ ldr r3, [pc, #28] @ 363cd8 <__cxa_atexit@plt+0x34d5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -865646,15 +865646,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ cmneq fp, #232, 22 @ 0x3a000 │ │ │ │ orreq r9, pc, #188, 24 @ 0xbc00 │ │ │ │ cmneq fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq sl, pc, #164, 4 @ 0x4000000a │ │ │ │ cmneq fp, #12, 24 @ 0xc00 │ │ │ │ - movteq sp, #44848 @ 0xaf30 │ │ │ │ + movteq lr, #41008 @ 0xa030 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 363d54 <__cxa_atexit@plt+0x34d644> │ │ │ │ ldr r3, [pc, #80] @ 363d60 <__cxa_atexit@plt+0x34d650> │ │ │ │ @@ -865693,15 +865693,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 363d98 <__cxa_atexit@plt+0x34d688> │ │ │ │ b 363db0 <__cxa_atexit@plt+0x34d6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq fp, #56, 22 @ 0xe000 │ │ │ │ - movteq sp, #44668 @ 0xae7c │ │ │ │ + movteq sp, #44924 @ 0xaf7c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 363f1c <__cxa_atexit@plt+0x34d80c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -865835,15 +865835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #36] @ 363ff4 <__cxa_atexit@plt+0x34d8e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #28] @ 363ff8 <__cxa_atexit@plt+0x34d8e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ orreq r9, pc, #100, 30 @ 0x190 │ │ │ │ cmneq fp, #204, 16 @ 0xcc0000 │ │ │ │ @@ -865853,15 +865853,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 36402c <__cxa_atexit@plt+0x34d91c> │ │ │ │ ldr r3, [pc, #28] @ 364038 <__cxa_atexit@plt+0x34d928> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ 36403c <__cxa_atexit@plt+0x34d92c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r9, pc, #24, 30 @ 0x60 │ │ │ │ cmneq fp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -868411,15 +868411,15 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 366824 <__cxa_atexit@plt+0x350114> │ │ │ │ ldr r3, [pc, #40] @ 366840 <__cxa_atexit@plt+0x350130> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b0 <__cxa_atexit@plt+0x3f10a0> │ │ │ │ + b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r7, pc, #12, 2 │ │ │ │ @@ -868427,15 +868427,15 @@ │ │ │ │ cmneq fp, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 366864 <__cxa_atexit@plt+0x350154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b0 <__cxa_atexit@plt+0x3f10a0> │ │ │ │ + b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -868923,15 +868923,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq r6, pc, #52, 18 @ 0xd0000 │ │ │ │ orreq r6, pc, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ + b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -869525,22 +869525,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 3679bc <__cxa_atexit@plt+0x3512ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r3, [pc, #48] @ 3679c4 <__cxa_atexit@plt+0x3512b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #16] @ 3679c0 <__cxa_atexit@plt+0x3512b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq r6, pc, #28, 26 @ 0x700 │ │ │ │ cmneq fp, #100, 4 @ 0x40000006 │ │ │ │ @@ -869780,15 +869780,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #88] @ 367dd0 <__cxa_atexit@plt+0x3516c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 367dc4 <__cxa_atexit@plt+0x3516b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 367dc8 <__cxa_atexit@plt+0x3516b8> │ │ │ │ @@ -870350,28 +870350,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #124] @ 3686dc <__cxa_atexit@plt+0x351fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r2, [pc, #92] @ 3686d4 <__cxa_atexit@plt+0x351fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ sub sl, r7, r3 │ │ │ │ add r8, r8, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 368694 <__cxa_atexit@plt+0x351f84> │ │ │ │ ldr r3, [pc, #84] @ 3686e4 <__cxa_atexit@plt+0x351fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r3, [pc, #52] @ 3686e0 <__cxa_atexit@plt+0x351fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -870680,15 +870680,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 368b98 <__cxa_atexit@plt+0x352488> │ │ │ │ ldr r3, [pc, #24] @ 368ba8 <__cxa_atexit@plt+0x352498> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r7, [pc, #12] @ 368bac <__cxa_atexit@plt+0x35249c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq fp, #240 @ 0xf0 │ │ │ │ cmneq fp, #200 @ 0xc8 │ │ │ │ @@ -871889,15 +871889,15 @@ │ │ │ │ b 369e84 <__cxa_atexit@plt+0x353774> │ │ │ │ ldr r3, [pc, #24] @ 369e80 <__cxa_atexit@plt+0x353770> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ - movteq r7, #44600 @ 0xae38 │ │ │ │ + movteq r7, #44856 @ 0xaf38 │ │ │ │ orreq r4, pc, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ mov fp, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -871985,15 +871985,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36a018 <__cxa_atexit@plt+0x353908> │ │ │ │ ldr r3, [pc, #96] @ 36a054 <__cxa_atexit@plt+0x353944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r3, [pc, #76] @ 36a050 <__cxa_atexit@plt+0x353940> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 406c88 <__cxa_atexit@plt+0x3f0578> │ │ │ │ @@ -872041,15 +872041,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-20 @ 0xffffffec │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36a124 <__cxa_atexit@plt+0x353a14> │ │ │ │ ldr r3, [pc, #112] @ 36a144 <__cxa_atexit@plt+0x353a34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36a114 <__cxa_atexit@plt+0x353a04> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [pc, #72] @ 36a140 <__cxa_atexit@plt+0x353a30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -872084,15 +872084,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-20 @ 0xffffffec │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36a188 <__cxa_atexit@plt+0x353a78> │ │ │ │ ldr r3, [pc, #28] @ 36a19c <__cxa_atexit@plt+0x353a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r7, [pc, #16] @ 36a1a0 <__cxa_atexit@plt+0x353a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffea38 │ │ │ │ cmneq fp, #0, 22 │ │ │ │ @@ -872221,15 +872221,15 @@ │ │ │ │ ldr sl, [r2, #11] │ │ │ │ sub r2, r3, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36a3c4 <__cxa_atexit@plt+0x353cb4> │ │ │ │ ldr r3, [pc, #80] @ 36a3f4 <__cxa_atexit@plt+0x353ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r3, [pc, #60] @ 36a3f0 <__cxa_atexit@plt+0x353ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ ldr r7, [pc, #24] @ 36a3e4 <__cxa_atexit@plt+0x353cd4> │ │ │ │ @@ -872303,15 +872303,15 @@ │ │ │ │ mov fp, r7 │ │ │ │ cmp r7, r2 │ │ │ │ bhi 36a510 <__cxa_atexit@plt+0x353e00> │ │ │ │ ldr r3, [pc, #84] @ 36a53c <__cxa_atexit@plt+0x353e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r7, [pc, #60] @ 36a538 <__cxa_atexit@plt+0x353e28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 406c88 <__cxa_atexit@plt+0x3f0578> │ │ │ │ @@ -874302,16 +874302,16 @@ │ │ │ │ str r7, [r8, #24] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq r5, #43132 @ 0xa87c │ │ │ │ - movteq r5, #43092 @ 0xa854 │ │ │ │ + movteq r5, #43388 @ 0xa97c │ │ │ │ + movteq r5, #43348 @ 0xa954 │ │ │ │ orreq r1, pc, #96, 28 @ 0x600 │ │ │ │ orreq r1, pc, #88, 26 @ 0x1600 │ │ │ │ mov r8, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -874484,15 +874484,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq r5, #42420 @ 0xa5b4 │ │ │ │ + movteq r5, #42676 @ 0xa6b4 │ │ │ │ orreq r1, pc, #192, 22 @ 0x30000 │ │ │ │ orreq r2, pc, #212 @ 0xd4 │ │ │ │ cmneq fp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -874527,15 +874527,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq r5, #42232 @ 0xa4f8 │ │ │ │ + movteq r5, #42488 @ 0xa5f8 │ │ │ │ orreq r1, pc, #228, 20 @ 0xe4000 │ │ │ │ orreq r1, pc, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ cmneq fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -874719,15 +874719,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 36cabc <__cxa_atexit@plt+0x3563ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 36cac0 <__cxa_atexit@plt+0x3563b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 4077b0 <__cxa_atexit@plt+0x3f10a0> │ │ │ │ + b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r0, pc, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -874869,21 +874869,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r1, pc, #236, 20 @ 0xec000 │ │ │ │ cmneq fp, #116 @ 0x74 │ │ │ │ - movteq r4, #44985 @ 0xafb9 │ │ │ │ + movteq r5, #41145 @ 0xa0b9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r4, #45043 @ 0xaff3 │ │ │ │ + movteq r5, #41203 @ 0xa0f3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -874899,15 +874899,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 36cd98 <__cxa_atexit@plt+0x356688> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfa89c <__cxa_atexit@plt+0xde418c> │ │ │ │ + b dfa974 <__cxa_atexit@plt+0xde4264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r0, pc, #248, 22 @ 0x3e000 │ │ │ │ orreq r1, pc, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -875416,21 +875416,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 36d5b4 <__cxa_atexit@plt+0x356ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r4, #43100 @ 0xa85c │ │ │ │ + movteq r4, #43356 @ 0xa95c │ │ │ │ orreq r0, pc, #228, 6 @ 0x90000003 │ │ │ │ orreq r1, pc, #12, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -876451,21 +876451,21 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #40] @ 36e5dc <__cxa_atexit@plt+0x357ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #20] @ 36e5e0 <__cxa_atexit@plt+0x357ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r3, #43048 @ 0xa828 │ │ │ │ + movteq r3, #43304 @ 0xa928 │ │ │ │ orreq r0, pc, #228 @ 0xe4 │ │ │ │ msreq SPSR_fx, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 36e600 <__cxa_atexit@plt+0x357ef0> │ │ │ │ @@ -876568,15 +876568,15 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #100] @ 36e7ec <__cxa_atexit@plt+0x3580dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -876589,15 +876589,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ msreq SPSR_fx, #116, 12 @ 0x7400000 │ │ │ │ msreq SPSR_fx, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - movteq r3, #42580 @ 0xa654 │ │ │ │ + movteq r3, #42836 @ 0xa754 │ │ │ │ orreq pc, lr, #16, 30 @ 0x40 │ │ │ │ msreq SPSR_fx, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 36e87c <__cxa_atexit@plt+0x35816c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -876618,26 +876618,26 @@ │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #60] @ 36e88c <__cxa_atexit@plt+0x35817c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36e880 <__cxa_atexit@plt+0x358170> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ msreq SPSR_fx, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - movteq r3, #42380 @ 0xa58c │ │ │ │ + movteq r3, #42636 @ 0xa68c │ │ │ │ orreq pc, lr, #72, 28 @ 0x480 │ │ │ │ msreq SPSR_fx, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ @@ -876652,22 +876652,22 @@ │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #44] @ 36e904 <__cxa_atexit@plt+0x3581f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #24] @ 36e908 <__cxa_atexit@plt+0x3581f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - movteq r3, #42244 @ 0xa504 │ │ │ │ + movteq r3, #42500 @ 0xa604 │ │ │ │ orreq pc, lr, #192, 26 @ 0x3000 │ │ │ │ msreq SPSR_fx, #80, 10 @ 0x14000000 │ │ │ │ msreq SPSR_fx, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -877581,15 +877581,15 @@ │ │ │ │ bhi 36f76c <__cxa_atexit@plt+0x35905c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36f774 <__cxa_atexit@plt+0x359064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ + b 4077d0 <__cxa_atexit@plt+0x3f10c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, lr, #180, 2 @ 0x2d │ │ │ │ cmneq sl, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -878667,15 +878667,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r1, r6, #83 @ 0x53 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ stmdb r3, {r2, lr} │ │ │ │ sub r9, r6, #34 @ 0x22 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4077d0 <__cxa_atexit@plt+0x3f10c0> │ │ │ │ + b 4077d8 <__cxa_atexit@plt+0x3f10c8> │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3708ec <__cxa_atexit@plt+0x35a1dc> │ │ │ │ ldr lr, [pc, #148] @ 37090c <__cxa_atexit@plt+0x35a1fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -879812,15 +879812,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 371a5c <__cxa_atexit@plt+0x35b34c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfa89c <__cxa_atexit@plt+0xde418c> │ │ │ │ + b dfa974 <__cxa_atexit@plt+0xde4264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, lr, #52, 30 @ 0xd0 │ │ │ │ orreq ip, lr, #212, 24 @ 0xd400 │ │ │ │ cmneq sl, #144, 14 @ 0x2400000 │ │ │ │ @@ -880054,15 +880054,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - movteq r0, #41574 @ 0xa266 │ │ │ │ + movteq r0, #41830 @ 0xa366 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 371e58 <__cxa_atexit@plt+0x35b748> │ │ │ │ @@ -880112,15 +880112,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq fp, lr, #104, 20 @ 0x68000 │ │ │ │ - movteq r0, #41354 @ 0xa18a │ │ │ │ + movteq r0, #41610 @ 0xa28a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -880367,15 +880367,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3722f4 <__cxa_atexit@plt+0x35bbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - movteq pc, #40322 @ 0x9d82 @ │ │ │ │ + movteq pc, #40578 @ 0x9e82 @ │ │ │ │ cmneq sl, #212, 30 @ 0x350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -880416,15 +880416,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ cmneq sl, #32, 30 @ 0x80 │ │ │ │ cmneq sl, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - movteq pc, #40186 @ 0x9cfa @ │ │ │ │ + movteq pc, #40442 @ 0x9dfa @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -880441,15 +880441,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 37241c <__cxa_atexit@plt+0x35bd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movteq pc, #40026 @ 0x9c5a @ │ │ │ │ + movteq pc, #40282 @ 0x9d5a @ │ │ │ │ cmneq sl, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -880843,15 +880843,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 372a70 <__cxa_atexit@plt+0x35c360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 372a74 <__cxa_atexit@plt+0x35c364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 41e514 <__cxa_atexit@plt+0x407e04> │ │ │ │ + b 41e53c <__cxa_atexit@plt+0x407e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq sl, lr, #192, 28 @ 0xc00 │ │ │ │ orreq sl, lr, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -881038,15 +881038,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 372d7c <__cxa_atexit@plt+0x35c66c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 372d80 <__cxa_atexit@plt+0x35c670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 41d03c <__cxa_atexit@plt+0x40692c> │ │ │ │ + b 41d064 <__cxa_atexit@plt+0x406954> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq sl, lr, #180, 22 @ 0x2d000 │ │ │ │ orreq sl, lr, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -882304,15 +882304,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #40606 @ 0x9e9e │ │ │ │ + movteq sp, #40862 @ 0x9f9e │ │ │ │ orreq r9, lr, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3741a8 <__cxa_atexit@plt+0x35da98> │ │ │ │ @@ -882558,15 +882558,15 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 374530 <__cxa_atexit@plt+0x35de20> │ │ │ │ ldr r3, [pc, #40] @ 37454c <__cxa_atexit@plt+0x35de3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1f0f070 <__cxa_atexit@plt+0x1ef8960> │ │ │ │ + b 1f0f148 <__cxa_atexit@plt+0x1ef8a38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r9, lr, #0, 8 │ │ │ │ @@ -882574,15 +882574,15 @@ │ │ │ │ cmneq sl, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 374570 <__cxa_atexit@plt+0x35de60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1f0f070 <__cxa_atexit@plt+0x1ef8960> │ │ │ │ + b 1f0f148 <__cxa_atexit@plt+0x1ef8a38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sl, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 374598 <__cxa_atexit@plt+0x35de88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -882681,15 +882681,15 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 37471c <__cxa_atexit@plt+0x35e00c> │ │ │ │ ldr r3, [pc, #40] @ 374738 <__cxa_atexit@plt+0x35e028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1f0f070 <__cxa_atexit@plt+0x1ef8960> │ │ │ │ + b 1f0f148 <__cxa_atexit@plt+0x1ef8a38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r9, lr, #20, 4 @ 0x40000001 │ │ │ │ @@ -882697,15 +882697,15 @@ │ │ │ │ cmneq sl, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 37475c <__cxa_atexit@plt+0x35e04c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1f0f070 <__cxa_atexit@plt+0x1ef8960> │ │ │ │ + b 1f0f148 <__cxa_atexit@plt+0x1ef8a38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq sl, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 374784 <__cxa_atexit@plt+0x35e074> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -883060,21 +883060,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 374d24 <__cxa_atexit@plt+0x35e614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #37564 @ 0x92bc │ │ │ │ + movteq sp, #37820 @ 0x93bc │ │ │ │ orreq r8, lr, #116, 24 @ 0x7400 │ │ │ │ orreq r9, lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -883276,15 +883276,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq ip, #40852 @ 0x9f94 │ │ │ │ + movteq sp, #37012 @ 0x9094 │ │ │ │ orreq r9, lr, #48, 4 │ │ │ │ orreq r9, lr, #40, 2 │ │ │ │ cmneq sl, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -883558,15 +883558,15 @@ │ │ │ │ stm r5, {r1, r7, r8, r9} │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r2, [pc, #16] @ 3754d4 <__cxa_atexit@plt+0x35edc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 43b3f8 <__cxa_atexit@plt+0x424ce8> │ │ │ │ + b 43b420 <__cxa_atexit@plt+0x424d10> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r9, lr, #84, 6 @ 0x50000001 │ │ │ │ cmneq sl, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -883592,15 +883592,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 375550 <__cxa_atexit@plt+0x35ee40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ orreq r9, lr, #120, 4 @ 0x80000007 │ │ │ │ - movteq ip, #39529 @ 0x9a69 │ │ │ │ + movteq ip, #39785 @ 0x9b69 │ │ │ │ orreq r9, lr, #108, 2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -883629,15 +883629,15 @@ │ │ │ │ mov r7, fp │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq ip, #39417 @ 0x99f9 │ │ │ │ + movteq ip, #39673 @ 0x9af9 │ │ │ │ orreq r8, lr, #152, 24 @ 0x9800 │ │ │ │ cmneq sl, #48 @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -885777,15 +885777,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #28] @ 377790 <__cxa_atexit@plt+0x361080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1f0c9f8 <__cxa_atexit@plt+0x1ef62e8> │ │ │ │ + b 1f0cad0 <__cxa_atexit@plt+0x1ef63c0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ orreq r7, lr, #172 @ 0xac │ │ │ │ cmneq sl, #60 @ 0x3c │ │ │ │ @@ -886135,15 +886135,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str ip, [r5, #20] │ │ │ │ stmib r5, {r0, r3, lr} │ │ │ │ - b 1f1a3a0 <__cxa_atexit@plt+0x1f03c90> │ │ │ │ + b 1f1a478 <__cxa_atexit@plt+0x1f03d68> │ │ │ │ mov r6, r3 │ │ │ │ b 377d24 <__cxa_atexit@plt+0x361614> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 377d3c <__cxa_atexit@plt+0x36162c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -886401,15 +886401,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 1f1a3a0 <__cxa_atexit@plt+0x1f03c90> │ │ │ │ + b 1f1a478 <__cxa_atexit@plt+0x1f03d68> │ │ │ │ mov r6, r3 │ │ │ │ b 37814c <__cxa_atexit@plt+0x361a3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 378164 <__cxa_atexit@plt+0x361a54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -886642,15 +886642,15 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str ip, [r5, #24] │ │ │ │ str lr, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f1a3a0 <__cxa_atexit@plt+0x1f03c90> │ │ │ │ + b 1f1a478 <__cxa_atexit@plt+0x1f03d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r8, r6 │ │ │ │ b 378518 <__cxa_atexit@plt+0x361e08> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [pc, #28] @ 37853c <__cxa_atexit@plt+0x361e2c> │ │ │ │ @@ -886693,15 +886693,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str lr, [r5, #20] │ │ │ │ stmib r5, {r0, r3, r8} │ │ │ │ mov r8, r7 │ │ │ │ - b 1f1a3a0 <__cxa_atexit@plt+0x1f03c90> │ │ │ │ + b 1f1a478 <__cxa_atexit@plt+0x1f03d68> │ │ │ │ mov r6, r3 │ │ │ │ b 3785dc <__cxa_atexit@plt+0x361ecc> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 3785f8 <__cxa_atexit@plt+0x361ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -886732,21 +886732,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 378684 <__cxa_atexit@plt+0x361f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r9, #39165 @ 0x98fd │ │ │ │ + movteq r9, #39421 @ 0x99fd │ │ │ │ orreq r5, lr, #20, 6 @ 0x50000000 │ │ │ │ orreq r6, lr, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -887026,17 +887026,17 @@ │ │ │ │ bl 13b54 │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r9, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r4, lr, #172, 28 @ 0xac0 │ │ │ │ - movteq r9, #38019 @ 0x9483 │ │ │ │ + movteq r9, #38275 @ 0x9583 │ │ │ │ orreq r4, lr, #172, 28 @ 0xac0 │ │ │ │ - movteq r9, #37971 @ 0x9453 │ │ │ │ + movteq r9, #38227 @ 0x9553 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 378b4c <__cxa_atexit@plt+0x36243c> │ │ │ │ @@ -887089,16 +887089,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #16] @ 378c00 <__cxa_atexit@plt+0x3624f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ - movteq r9, #37791 @ 0x939f │ │ │ │ - movteq r9, #37735 @ 0x9367 │ │ │ │ + movteq r9, #38047 @ 0x949f │ │ │ │ + movteq r9, #37991 @ 0x9467 │ │ │ │ orreq r4, lr, #108, 26 @ 0x1b00 │ │ │ │ orreq r4, lr, #192, 26 @ 0x3000 │ │ │ │ orreq r4, lr, #148, 26 @ 0x2500 │ │ │ │ orreq r4, lr, #100, 26 @ 0x1900 │ │ │ │ cmneq sl, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -887227,21 +887227,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 378e40 <__cxa_atexit@plt+0x362730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r9, #37154 @ 0x9122 │ │ │ │ + movteq r9, #37410 @ 0x9222 │ │ │ │ orreq r4, lr, #88, 22 @ 0x16000 │ │ │ │ orreq r5, lr, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -887347,21 +887347,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 379020 <__cxa_atexit@plt+0x362910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #40753 @ 0x9f31 │ │ │ │ + movteq r9, #36913 @ 0x9031 │ │ │ │ orreq r4, lr, #120, 18 @ 0x1e0000 │ │ │ │ orreq r5, lr, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -887731,21 +887731,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 379620 <__cxa_atexit@plt+0x362f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #39199 @ 0x991f │ │ │ │ + movteq r8, #39455 @ 0x9a1f │ │ │ │ orreq r4, lr, #120, 6 @ 0xe0000001 │ │ │ │ orreq r5, lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -888035,15 +888035,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 379ad0 <__cxa_atexit@plt+0x3633c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 379ad4 <__cxa_atexit@plt+0x3633c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 41e9b0 <__cxa_atexit@plt+0x4082a0> │ │ │ │ + b 41e9d8 <__cxa_atexit@plt+0x4082c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r3, lr, #96, 28 @ 0x600 │ │ │ │ orreq r3, lr, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -888124,15 +888124,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ + b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -888311,15 +888311,15 @@ │ │ │ │ bhi 379f14 <__cxa_atexit@plt+0x363804> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 379f1c <__cxa_atexit@plt+0x36380c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4077d8 <__cxa_atexit@plt+0x3f10c8> │ │ │ │ + b 4077e0 <__cxa_atexit@plt+0x3f10d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r3, lr, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -889153,15 +889153,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 37ac48 <__cxa_atexit@plt+0x364538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4077e0 <__cxa_atexit@plt+0x3f10d0> │ │ │ │ + b 4077e8 <__cxa_atexit@plt+0x3f10d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r2, lr, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -889193,15 +889193,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 37ace8 <__cxa_atexit@plt+0x3645d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4077e0 <__cxa_atexit@plt+0x3f10d0> │ │ │ │ + b 4077e8 <__cxa_atexit@plt+0x3f10d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r2, lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -889238,15 +889238,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ ldr r3, [pc, #20] @ 37ad9c <__cxa_atexit@plt+0x36468c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4077e8 <__cxa_atexit@plt+0x3f10d8> │ │ │ │ + b 4077f0 <__cxa_atexit@plt+0x3f10e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq r3, lr, #168, 20 @ 0xa8000 │ │ │ │ cmneq sl, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -889258,15 +889258,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 37ade4 <__cxa_atexit@plt+0x3646d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #12] @ 37ade8 <__cxa_atexit@plt+0x3646d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4077f0 <__cxa_atexit@plt+0x3f10e0> │ │ │ │ + b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r3, lr, #100, 20 @ 0x64000 │ │ │ │ orreq r3, lr, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -889814,21 +889814,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 37b6ac <__cxa_atexit@plt+0x364f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r6, #39004 @ 0x985c │ │ │ │ + movteq r6, #39260 @ 0x995c │ │ │ │ orreq r2, lr, #236, 4 @ 0xc000000e │ │ │ │ orreq r3, lr, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -889955,21 +889955,21 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #40] @ 37b8dc <__cxa_atexit@plt+0x3651cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #20] @ 37b8e0 <__cxa_atexit@plt+0x3651d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r6, #38432 @ 0x9620 │ │ │ │ + movteq r6, #38688 @ 0x9720 │ │ │ │ orreq r2, lr, #228, 26 @ 0x3900 │ │ │ │ cmneq sl, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 37b900 <__cxa_atexit@plt+0x3651f0> │ │ │ │ @@ -890072,15 +890072,15 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #100] @ 37baec <__cxa_atexit@plt+0x3653dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -890093,15 +890093,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ cmneq sl, #12 │ │ │ │ cmneq sl, #36 @ 0x24 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - movteq r6, #37964 @ 0x944c │ │ │ │ + movteq r6, #38220 @ 0x954c │ │ │ │ orreq r2, lr, #16, 24 @ 0x1000 │ │ │ │ cmneq sl, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 37bb7c <__cxa_atexit@plt+0x36546c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -890122,26 +890122,26 @@ │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #60] @ 37bb8c <__cxa_atexit@plt+0x36547c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37bb80 <__cxa_atexit@plt+0x365470> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ cmneq sl, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - movteq r6, #37764 @ 0x9384 │ │ │ │ + movteq r6, #38020 @ 0x9484 │ │ │ │ orreq r2, lr, #72, 22 @ 0x12000 │ │ │ │ cmneq sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ @@ -890156,22 +890156,22 @@ │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #44] @ 37bc04 <__cxa_atexit@plt+0x3654f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #24] @ 37bc08 <__cxa_atexit@plt+0x3654f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - movteq r6, #37628 @ 0x92fc │ │ │ │ + movteq r6, #37884 @ 0x93fc │ │ │ │ orreq r2, lr, #192, 20 @ 0xc0000 │ │ │ │ cmneq sl, #232, 28 @ 0xe80 │ │ │ │ cmneq sl, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ @@ -890665,29 +890665,29 @@ │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #76] @ 37c414 <__cxa_atexit@plt+0x365d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r8, r6 │ │ │ │ b 37c3ec <__cxa_atexit@plt+0x365cdc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 37c40c <__cxa_atexit@plt+0x365cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - movteq r5, #39720 @ 0x9b28 │ │ │ │ + movteq r5, #39976 @ 0x9c28 │ │ │ │ orreq r1, lr, #20, 14 @ 0x500000 │ │ │ │ cmneq sl, #156, 14 @ 0x2700000 │ │ │ │ - movteq r5, #39652 @ 0x9ae4 │ │ │ │ + movteq r5, #39908 @ 0x9be4 │ │ │ │ orreq r2, lr, #208, 4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37c4f4 <__cxa_atexit@plt+0x365de4> │ │ │ │ @@ -890735,15 +890735,15 @@ │ │ │ │ ldr r7, [pc, #112] @ 37c54c <__cxa_atexit@plt+0x365e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r7, [pc, #72] @ 37c544 <__cxa_atexit@plt+0x365e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r8, r6 │ │ │ │ b 37c514 <__cxa_atexit@plt+0x365e04> │ │ │ │ mov r7, #12 │ │ │ │ @@ -890753,19 +890753,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - movteq r5, #39448 @ 0x9a18 │ │ │ │ + movteq r5, #39704 @ 0x9b18 │ │ │ │ orreq r1, lr, #8, 12 @ 0x800000 │ │ │ │ cmneq sl, #116, 12 @ 0x7400000 │ │ │ │ cmneq sl, #152, 12 @ 0x9800000 │ │ │ │ - movteq r5, #39372 @ 0x99cc │ │ │ │ + movteq r5, #39628 @ 0x9acc │ │ │ │ orreq r2, lr, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -890802,29 +890802,29 @@ │ │ │ │ str lr, [r3, #-4] │ │ │ │ stm r3, {r9, sl} │ │ │ │ ldr r5, [pc, #72] @ 37c638 <__cxa_atexit@plt+0x365f28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r8, r6 │ │ │ │ b 37c610 <__cxa_atexit@plt+0x365f00> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 37c630 <__cxa_atexit@plt+0x365f20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - movteq r5, #39168 @ 0x9900 │ │ │ │ + movteq r5, #39424 @ 0x9a00 │ │ │ │ orreq r1, lr, #236, 8 @ 0xec000000 │ │ │ │ cmneq sl, #120, 10 @ 0x1e000000 │ │ │ │ - movteq r5, #39100 @ 0x98bc │ │ │ │ + movteq r5, #39356 @ 0x99bc │ │ │ │ orreq r2, lr, #168 @ 0xa8 │ │ │ │ andeq r0, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -890860,29 +890860,29 @@ │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #76] @ 37c720 <__cxa_atexit@plt+0x366010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r8, r6 │ │ │ │ b 37c6f8 <__cxa_atexit@plt+0x365fe8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 37c718 <__cxa_atexit@plt+0x366008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - movteq r5, #38924 @ 0x980c │ │ │ │ + movteq r5, #39180 @ 0x990c │ │ │ │ orreq r1, lr, #8, 8 @ 0x8000000 │ │ │ │ cmneq sl, #152, 8 @ 0x98000000 │ │ │ │ - movteq r5, #38856 @ 0x97c8 │ │ │ │ + movteq r5, #39112 @ 0x98c8 │ │ │ │ orreq r1, lr, #196, 30 @ 0x310 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37c800 <__cxa_atexit@plt+0x3660f0> │ │ │ │ @@ -890930,15 +890930,15 @@ │ │ │ │ ldr r7, [pc, #112] @ 37c858 <__cxa_atexit@plt+0x366148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r7, [pc, #72] @ 37c850 <__cxa_atexit@plt+0x366140> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r8, r6 │ │ │ │ b 37c820 <__cxa_atexit@plt+0x366110> │ │ │ │ mov r7, #12 │ │ │ │ @@ -890948,19 +890948,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - movteq r5, #38652 @ 0x96fc │ │ │ │ + movteq r5, #38908 @ 0x97fc │ │ │ │ orreq r1, lr, #252, 4 @ 0xc000000f │ │ │ │ cmneq sl, #112, 6 @ 0xc0000001 │ │ │ │ cmneq sl, #148, 6 @ 0x50000002 │ │ │ │ - movteq r5, #38576 @ 0x96b0 │ │ │ │ + movteq r5, #38832 @ 0x97b0 │ │ │ │ orreq r1, lr, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -890997,29 +890997,29 @@ │ │ │ │ str lr, [r3, #-4] │ │ │ │ stm r3, {r9, sl} │ │ │ │ ldr r5, [pc, #72] @ 37c944 <__cxa_atexit@plt+0x366234> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, #11 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r8, r6 │ │ │ │ b 37c91c <__cxa_atexit@plt+0x36620c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 37c93c <__cxa_atexit@plt+0x36622c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - movteq r5, #38372 @ 0x95e4 │ │ │ │ + movteq r5, #38628 @ 0x96e4 │ │ │ │ orreq r1, lr, #224, 2 @ 0x38 │ │ │ │ cmneq sl, #116, 4 @ 0x40000007 │ │ │ │ - movteq r5, #38304 @ 0x95a0 │ │ │ │ + movteq r5, #38560 @ 0x96a0 │ │ │ │ orreq r1, lr, #156, 26 @ 0x2700 │ │ │ │ cmneq sl, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37c9b4 <__cxa_atexit@plt+0x3662a4> │ │ │ │ @@ -891037,21 +891037,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 37c9c8 <__cxa_atexit@plt+0x3662b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #14 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r5, #38132 @ 0x94f4 │ │ │ │ + movteq r5, #38388 @ 0x95f4 │ │ │ │ orreq r0, lr, #208, 30 @ 0x340 │ │ │ │ orreq r1, lr, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -891157,21 +891157,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 37cba8 <__cxa_atexit@plt+0x366498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r5, #37638 @ 0x9306 │ │ │ │ + movteq r5, #37894 @ 0x9406 │ │ │ │ orreq r0, lr, #240, 26 @ 0x3c00 │ │ │ │ orreq r1, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -891460,15 +891460,15 @@ │ │ │ │ ble 37d07c <__cxa_atexit@plt+0x36696c> │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 37d0c8 <__cxa_atexit@plt+0x3669b8> │ │ │ │ ldr r3, [pc, #132] @ 37d0e0 <__cxa_atexit@plt+0x3669d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ @@ -891682,21 +891682,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 37d3dc <__cxa_atexit@plt+0x366ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r4, #39627 @ 0x9acb │ │ │ │ + movteq r4, #39883 @ 0x9bcb │ │ │ │ orreq r0, lr, #188, 10 @ 0x2f000000 │ │ │ │ orreq r1, lr, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -891808,21 +891808,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 37d5d4 <__cxa_atexit@plt+0x366ec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r4, #39092 @ 0x98b4 │ │ │ │ + movteq r4, #39348 @ 0x99b4 │ │ │ │ orreq r0, lr, #196, 6 @ 0x10000003 │ │ │ │ orreq r1, lr, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -891979,15 +891979,15 @@ │ │ │ │ ldr r6, [pc, #108] @ 37d8b8 <__cxa_atexit@plt+0x3671a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -892000,15 +892000,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ orreq r0, lr, #176, 4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ cmneq sl, #52, 8 @ 0x34000000 │ │ │ │ - movteq r4, #38516 @ 0x9674 │ │ │ │ + movteq r4, #38772 @ 0x9774 │ │ │ │ orreq r0, lr, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37d910 <__cxa_atexit@plt+0x367200> │ │ │ │ @@ -892083,15 +892083,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ sub r3, lr, r9 │ │ │ │ cmp sl, r3 │ │ │ │ ble 37da2c <__cxa_atexit@plt+0x36731c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #292] @ 37db34 <__cxa_atexit@plt+0x367424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -892144,15 +892144,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #88] @ 37db3c <__cxa_atexit@plt+0x36742c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov sl, #2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldr r7, [pc, #24] @ 37db30 <__cxa_atexit@plt+0x367420> │ │ │ │ @@ -892161,15 +892161,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ bx r0 │ │ │ │ orreq r0, lr, #28 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ cmneq sl, #180, 2 @ 0x2d │ │ │ │ orreq r0, lr, #64, 28 @ 0x400 │ │ │ │ - movteq r4, #37856 @ 0x93e0 │ │ │ │ + movteq r4, #38112 @ 0x94e0 │ │ │ │ orreq r0, lr, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -892263,22 +892263,22 @@ │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ ldr r5, [pc, #48] @ 37dcf0 <__cxa_atexit@plt+0x3675e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - movteq r4, #37335 @ 0x91d7 │ │ │ │ + movteq r4, #37591 @ 0x92d7 │ │ │ │ orreq r0, lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37dd48 <__cxa_atexit@plt+0x367638> │ │ │ │ @@ -892382,23 +892382,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r3, [pc, #44] @ 37ded0 <__cxa_atexit@plt+0x3677c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ orreq pc, sp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - movteq r4, #36892 @ 0x901c │ │ │ │ + movteq r4, #37148 @ 0x911c │ │ │ │ orreq r0, lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -892536,15 +892536,15 @@ │ │ │ │ cmp sl, r3 │ │ │ │ ble 37e140 <__cxa_atexit@plt+0x367a30> │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r7, [pc, #264] @ 37e228 <__cxa_atexit@plt+0x367b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ @@ -892592,29 +892592,29 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r3, [pc, #72] @ 37e230 <__cxa_atexit@plt+0x367b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ orreq r0, lr, #48, 14 @ 0xc00000 │ │ │ │ - movteq r3, #40111 @ 0x9caf │ │ │ │ + movteq r3, #40367 @ 0x9daf │ │ │ │ orreq r0, lr, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 37e2c4 <__cxa_atexit@plt+0x367bb4> │ │ │ │ @@ -892643,21 +892643,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r3, [pc, #36] @ 37e2dc <__cxa_atexit@plt+0x367bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq pc, sp, #40, 16 @ 0x280000 │ │ │ │ - movteq r3, #39944 @ 0x9c08 │ │ │ │ + movteq r3, #40200 @ 0x9d08 │ │ │ │ orreq r0, lr, #224, 6 @ 0x80000003 │ │ │ │ b 37e2fc <__cxa_atexit@plt+0x367bec> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -892773,15 +892773,15 @@ │ │ │ │ cmp sl, r2 │ │ │ │ ble 37e4f0 <__cxa_atexit@plt+0x367de0> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr r3, [pc, #116] @ 37e550 <__cxa_atexit@plt+0x367e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7, ip} │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -892974,15 +892974,15 @@ │ │ │ │ cmp sl, r2 │ │ │ │ ble 37e81c <__cxa_atexit@plt+0x36810c> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ stm r5, {r7, r8, fp} │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r3, [pc, #116] @ 37e86c <__cxa_atexit@plt+0x36815c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ @@ -893180,15 +893180,15 @@ │ │ │ │ cmp sl, r2 │ │ │ │ ble 37eb4c <__cxa_atexit@plt+0x36843c> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr r3, [pc, #116] @ 37ebac <__cxa_atexit@plt+0x36849c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7, ip} │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -893381,15 +893381,15 @@ │ │ │ │ cmp sl, r2 │ │ │ │ ble 37ee78 <__cxa_atexit@plt+0x368768> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ stm r5, {r7, r8, fp} │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r3, [pc, #116] @ 37eec8 <__cxa_atexit@plt+0x3687b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ @@ -893575,15 +893575,15 @@ │ │ │ │ bhi 37f154 <__cxa_atexit@plt+0x368a44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 37f15c <__cxa_atexit@plt+0x368a4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 425488 <__cxa_atexit@plt+0x40ed78> │ │ │ │ + b 4254b0 <__cxa_atexit@plt+0x40eda0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, sp, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -893628,26 +893628,26 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r7, [pc, #64] @ 37f254 <__cxa_atexit@plt+0x368b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ orreq lr, sp, #204, 16 @ 0xcc0000 │ │ │ │ - movteq r2, #40108 @ 0x9cac │ │ │ │ + movteq r2, #40364 @ 0x9dac │ │ │ │ orreq pc, sp, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 37f2e8 <__cxa_atexit@plt+0x368bd8> │ │ │ │ @@ -893676,21 +893676,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 37f300 <__cxa_atexit@plt+0x368bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq lr, sp, #4, 16 @ 0x40000 │ │ │ │ - movteq r2, #39908 @ 0x9be4 │ │ │ │ + movteq r2, #40164 @ 0x9ce4 │ │ │ │ orreq pc, sp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -894215,35 +894215,35 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #100] @ 37fba4 <__cxa_atexit@plt+0x369494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, #8 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r8, [pc, #60] @ 37fb98 <__cxa_atexit@plt+0x369488> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #56] @ 37fb9c <__cxa_atexit@plt+0x36948c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, #7 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq r2, #37820 @ 0x93bc │ │ │ │ + movteq r2, #38076 @ 0x94bc │ │ │ │ orreq sp, sp, #144, 30 @ 0x240 │ │ │ │ orreq sp, sp, #208, 30 @ 0x340 │ │ │ │ - movteq r2, #37728 @ 0x9360 │ │ │ │ + movteq r2, #37984 @ 0x9460 │ │ │ │ orreq lr, sp, #52, 22 @ 0xd000 │ │ │ │ - movteq r2, #37755 @ 0x937b │ │ │ │ + movteq r2, #38011 @ 0x947b │ │ │ │ orreq lr, sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37fbe0 <__cxa_atexit@plt+0x3694d0> │ │ │ │ ldr r2, [pc, #36] @ 37fbe8 <__cxa_atexit@plt+0x3694d8> │ │ │ │ @@ -894913,24 +894913,24 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ strbmi r4, [r1], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - movteq r1, #39383 @ 0x99d7 │ │ │ │ + movteq r1, #39639 @ 0x9ad7 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ cmneq r9, #4, 12 @ 0x400000 │ │ │ │ orreq sp, sp, #80, 6 @ 0x40000001 │ │ │ │ orreq sp, sp, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r1, #39339 @ 0x99ab │ │ │ │ - movteq r1, #39219 @ 0x9933 │ │ │ │ + movteq r1, #39595 @ 0x9aab │ │ │ │ + movteq r1, #39475 @ 0x9a33 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, ip, r1 │ │ │ │ cmneq r9, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ orrs r3, r0, r1 │ │ │ │ @@ -895561,15 +895561,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r3, [pc, #116] @ 3810d8 <__cxa_atexit@plt+0x36a9c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ @@ -895833,24 +895833,24 @@ │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ ldr r5, [pc, #56] @ 3814c0 <__cxa_atexit@plt+0x36adb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r3, r6 │ │ │ │ b 3814ac <__cxa_atexit@plt+0x36ad9c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ orreq ip, sp, #72, 12 @ 0x4800000 │ │ │ │ - movteq r0, #39468 @ 0x9a2c │ │ │ │ + movteq r0, #39724 @ 0x9b2c │ │ │ │ orreq sp, sp, #16, 4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38158c <__cxa_atexit@plt+0x36ae7c> │ │ │ │ @@ -895893,27 +895893,27 @@ │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ ldr r5, [pc, #68] @ 3815bc <__cxa_atexit@plt+0x36aeac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3815a4 <__cxa_atexit@plt+0x36ae94> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orreq ip, sp, #104, 10 @ 0x1a000000 │ │ │ │ - movteq r0, #39228 @ 0x993c │ │ │ │ + movteq r0, #39484 @ 0x9a3c │ │ │ │ orreq sp, sp, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -895944,24 +895944,24 @@ │ │ │ │ stm r2, {r8, r9} │ │ │ │ ldr r5, [pc, #56] @ 38167c <__cxa_atexit@plt+0x36af6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r3, r6 │ │ │ │ b 381668 <__cxa_atexit@plt+0x36af58> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ orreq ip, sp, #144, 8 @ 0x90000000 │ │ │ │ - movteq r0, #39028 @ 0x9874 │ │ │ │ + movteq r0, #39284 @ 0x9974 │ │ │ │ orreq sp, sp, #84 @ 0x54 │ │ │ │ cmneq r9, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -896130,15 +896130,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r1 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r7, [pc, #232] @ 381a30 <__cxa_atexit@plt+0x36b320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r8, #80]! @ 0x50 │ │ │ │ ldr r5, [r8, #-4] │ │ │ │ str r7, [r6, #120] @ 0x78 │ │ │ │ str r5, [r6, #124] @ 0x7c │ │ │ │ str r4, [r6, #128] @ 0x80 │ │ │ │ @@ -896179,28 +896179,28 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r6, #132 @ 0x84 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r9 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ orreq ip, sp, #252 @ 0xfc │ │ │ │ orreq ip, sp, #8, 30 │ │ │ │ - movteq r0, #38104 @ 0x94d8 │ │ │ │ + movteq r0, #38360 @ 0x95d8 │ │ │ │ orreq ip, sp, #180, 24 @ 0xb400 │ │ │ │ cmneq r9, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ @@ -896252,15 +896252,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #57 @ 0x39 │ │ │ │ mov r4, ip │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 105a1ec <__cxa_atexit@plt+0x1043adc> │ │ │ │ + b 105a2c4 <__cxa_atexit@plt+0x1043bb4> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ orreq ip, sp, #72, 26 @ 0x1200 │ │ │ │ @@ -896314,15 +896314,15 @@ │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #68] @ 381c50 <__cxa_atexit@plt+0x36b540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 381c54 <__cxa_atexit@plt+0x36b544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ + b 407808 <__cxa_atexit@plt+0x3f10f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -896967,15 +896967,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ 382654 <__cxa_atexit@plt+0x36bf44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 105a1ec <__cxa_atexit@plt+0x1043adc> │ │ │ │ + b 105a2c4 <__cxa_atexit@plt+0x1043bb4> │ │ │ │ orreq ip, sp, #16, 4 │ │ │ │ cmneq r9, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -897108,15 +897108,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ sub r2, r0, r9 │ │ │ │ cmp sl, r2 │ │ │ │ ble 3828a8 <__cxa_atexit@plt+0x36c198> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r3, [pc, #108] @ 3828fc <__cxa_atexit@plt+0x36c1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7, lr} │ │ │ │ str r9, [r6, #16] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r8, #9 │ │ │ │ mov r6, r8 │ │ │ │ @@ -897214,15 +897214,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ 382a30 <__cxa_atexit@plt+0x36c320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 105a1ec <__cxa_atexit@plt+0x1043adc> │ │ │ │ + b 105a2c4 <__cxa_atexit@plt+0x1043bb4> │ │ │ │ orreq fp, sp, #52, 28 @ 0x340 │ │ │ │ cmneq r9, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -897258,15 +897258,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ 382ae0 <__cxa_atexit@plt+0x36c3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 105a1ec <__cxa_atexit@plt+0x1043adc> │ │ │ │ + b 105a2c4 <__cxa_atexit@plt+0x1043bb4> │ │ │ │ orreq fp, sp, #132, 26 @ 0x2100 │ │ │ │ cmneq r9, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -898465,16 +898465,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 383dc4 <__cxa_atexit@plt+0x36d6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r7, sl │ │ │ │ b 381a4c <__cxa_atexit@plt+0x36b33c> │ │ │ │ - movteq lr, #33046 @ 0x8116 │ │ │ │ - movteq lr, #32990 @ 0x80de │ │ │ │ + movteq lr, #33302 @ 0x8216 │ │ │ │ + movteq lr, #33246 @ 0x81de │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ cmneq r9, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ cmneq r9, #8, 30 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ @@ -899120,15 +899120,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #28] @ 38480c <__cxa_atexit@plt+0x36e0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1f0c9f8 <__cxa_atexit@plt+0x1ef62e8> │ │ │ │ + b 1f0cad0 <__cxa_atexit@plt+0x1ef63c0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ orreq sl, sp, #48 @ 0x30 │ │ │ │ cmneq r9, #192, 30 @ 0x300 │ │ │ │ @@ -899570,15 +899570,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #28] @ 384f14 <__cxa_atexit@plt+0x36e804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1f0c9f8 <__cxa_atexit@plt+0x1ef62e8> │ │ │ │ + b 1f0cad0 <__cxa_atexit@plt+0x1ef63c0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ orreq r9, sp, #40, 18 @ 0xa0000 │ │ │ │ cmneq r9, #184, 16 @ 0xb80000 │ │ │ │ @@ -899665,15 +899665,15 @@ │ │ │ │ bhi 38507c <__cxa_atexit@plt+0x36e96c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 385084 <__cxa_atexit@plt+0x36e974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407808 <__cxa_atexit@plt+0x3f10f8> │ │ │ │ + b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, sp, #164, 16 @ 0xa40000 │ │ │ │ cmneq r9, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -899905,15 +899905,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 38544c <__cxa_atexit@plt+0x36ed3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #28] @ 385450 <__cxa_atexit@plt+0x36ed40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r7, [pc, #16] @ 385454 <__cxa_atexit@plt+0x36ed44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r9, sp, #44, 8 @ 0x2c000000 │ │ │ │ cmneq r9, #60, 24 @ 0x3c00 │ │ │ │ @@ -899936,15 +899936,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #36] @ 3854cc <__cxa_atexit@plt+0x36edbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8f1ec <__cxa_atexit@plt+0x1f78adc> │ │ │ │ + b 1f8f2c4 <__cxa_atexit@plt+0x1f78bb4> │ │ │ │ cmneq r9, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r9, sp, #232, 6 @ 0xa0000003 │ │ │ │ orreq r9, sp, #224, 6 @ 0x80000003 │ │ │ │ orreq r9, sp, #212, 6 @ 0x50000003 │ │ │ │ orreq r8, sp, #124, 10 @ 0x1f000000 │ │ │ │ cmneq r9, #132, 22 @ 0x21000 │ │ │ │ @@ -900359,15 +900359,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r3, r9} │ │ │ │ ldr r7, [pc, #92] @ 385ba4 <__cxa_atexit@plt+0x36f494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 385b90 <__cxa_atexit@plt+0x36f480> │ │ │ │ @@ -900427,15 +900427,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #112] @ 385cc8 <__cxa_atexit@plt+0x36f5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ b 385f2c <__cxa_atexit@plt+0x36f81c> │ │ │ │ @@ -900522,15 +900522,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #116] @ 385e48 <__cxa_atexit@plt+0x36f738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 385f2c <__cxa_atexit@plt+0x36f81c> │ │ │ │ @@ -900589,15 +900589,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ 385f14 <__cxa_atexit@plt+0x36f804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r7, [pc, #36] @ 385f18 <__cxa_atexit@plt+0x36f808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #32] @ 385f1c <__cxa_atexit@plt+0x36f80c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -900637,15 +900637,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #92] @ 385ffc <__cxa_atexit@plt+0x36f8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 385ff4 <__cxa_atexit@plt+0x36f8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ @@ -900675,15 +900675,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #36] @ 38605c <__cxa_atexit@plt+0x36f94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r7, [pc, #20] @ 386060 <__cxa_atexit@plt+0x36f950> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ orreq r8, sp, #40, 16 @ 0x280000 │ │ │ │ @@ -900702,15 +900702,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ 3860d8 <__cxa_atexit@plt+0x36f9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r7, [pc, #36] @ 3860dc <__cxa_atexit@plt+0x36f9cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #32] @ 3860e0 <__cxa_atexit@plt+0x36f9d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -900734,15 +900734,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ 386158 <__cxa_atexit@plt+0x36fa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r7, [pc, #36] @ 38615c <__cxa_atexit@plt+0x36fa4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #32] @ 386160 <__cxa_atexit@plt+0x36fa50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -900760,15 +900760,15 @@ │ │ │ │ bhi 386198 <__cxa_atexit@plt+0x36fa88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3861a0 <__cxa_atexit@plt+0x36fa90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407808 <__cxa_atexit@plt+0x3f10f8> │ │ │ │ + b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r7, sp, #136, 14 @ 0x2200000 │ │ │ │ cmneq r9, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -901250,15 +901250,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #12] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #44] @ 386960 <__cxa_atexit@plt+0x370250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ @@ -901295,15 +901295,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #44] @ 386a14 <__cxa_atexit@plt+0x370304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ @@ -901354,15 +901354,15 @@ │ │ │ │ str r6, [r7] │ │ │ │ ldr r6, [pc, #84] @ 386b20 <__cxa_atexit@plt+0x370410> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 386b24 <__cxa_atexit@plt+0x370414> │ │ │ │ @@ -901409,15 +901409,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #44] @ 386bdc <__cxa_atexit@plt+0x3704cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @@ -901441,15 +901441,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 386c44 <__cxa_atexit@plt+0x370534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ orreq r6, sp, #64, 26 @ 0x1000 │ │ │ │ orreq r7, sp, #48, 24 @ 0x3000 │ │ │ │ cmneq r9, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -901475,15 +901475,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 386cf4 <__cxa_atexit@plt+0x3705e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 386cf8 <__cxa_atexit@plt+0x3705e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -901501,15 +901501,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 386d30 <__cxa_atexit@plt+0x370620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ orreq r7, sp, #64, 22 @ 0x10000 │ │ │ │ cmneq r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 386d74 <__cxa_atexit@plt+0x370664> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -901519,15 +901519,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 386d7c <__cxa_atexit@plt+0x37066c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq r6, sp, #4, 24 @ 0x400 │ │ │ │ orreq r7, sp, #248, 20 @ 0xf8000 │ │ │ │ cmneq r9, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 386dc0 <__cxa_atexit@plt+0x3706b0> │ │ │ │ @@ -901538,15 +901538,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 386dc8 <__cxa_atexit@plt+0x3706b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r6, sp, #184, 22 @ 0x2e000 │ │ │ │ orreq r7, sp, #172, 20 @ 0xac000 │ │ │ │ cmneq r9, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 386e2c <__cxa_atexit@plt+0x37071c> │ │ │ │ @@ -901565,15 +901565,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #36] @ 386e40 <__cxa_atexit@plt+0x370730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8f1ec <__cxa_atexit@plt+0x1f78adc> │ │ │ │ + b 1f8f2c4 <__cxa_atexit@plt+0x1f78bb4> │ │ │ │ cmneq r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r7, sp, #116, 20 @ 0x74000 │ │ │ │ orreq r7, sp, #108, 20 @ 0x6c000 │ │ │ │ orreq r7, sp, #96, 20 @ 0x60000 │ │ │ │ orreq r6, sp, #8, 24 @ 0x800 │ │ │ │ cmneq r9, #188, 4 @ 0xc000000b │ │ │ │ @@ -902300,15 +902300,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r6, sp, #216, 28 @ 0xd80 │ │ │ │ cmneq r9, #12, 16 @ 0xc0000 │ │ │ │ - movteq sl, #34585 @ 0x8719 │ │ │ │ + movteq sl, #34841 @ 0x8819 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -902324,15 +902324,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 387a1c <__cxa_atexit@plt+0x37130c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfa89c <__cxa_atexit@plt+0xde418c> │ │ │ │ + b dfa974 <__cxa_atexit@plt+0xde4264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r5, sp, #116, 30 @ 0x1d0 │ │ │ │ orreq r6, sp, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -902386,15 +902386,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq r5, sp, #88, 28 @ 0x580 │ │ │ │ orreq r5, sp, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ + b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -902678,21 +902678,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 387fac <__cxa_atexit@plt+0x37189c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sl, #33280 @ 0x8200 │ │ │ │ + movteq sl, #33536 @ 0x8300 │ │ │ │ orreq r5, sp, #236, 18 @ 0x3b0000 │ │ │ │ orreq r6, sp, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -902798,21 +902798,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 38818c <__cxa_atexit@plt+0x371a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sl, #32776 @ 0x8008 │ │ │ │ + movteq sl, #33032 @ 0x8108 │ │ │ │ orreq r5, sp, #12, 16 @ 0xc0000 │ │ │ │ orreq r6, sp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -902918,21 +902918,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 38836c <__cxa_atexit@plt+0x371c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r9, #36384 @ 0x8e20 │ │ │ │ + movteq r9, #36640 @ 0x8f20 │ │ │ │ orreq r5, sp, #44, 12 @ 0x2c00000 │ │ │ │ orreq r6, sp, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -903038,21 +903038,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 38854c <__cxa_atexit@plt+0x371e3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #14 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r9, #35889 @ 0x8c31 │ │ │ │ + movteq r9, #36145 @ 0x8d31 │ │ │ │ orreq r5, sp, #76, 8 @ 0x4c000000 │ │ │ │ orreq r6, sp, #116, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -903374,16 +903374,16 @@ │ │ │ │ ldr r7, [pc, #32] @ 388a78 <__cxa_atexit@plt+0x372368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ orreq r5, sp, #64 @ 0x40 │ │ │ │ - movteq r9, #34722 @ 0x87a2 │ │ │ │ - movteq r9, #34706 @ 0x8792 │ │ │ │ + movteq r9, #34978 @ 0x88a2 │ │ │ │ + movteq r9, #34962 @ 0x8892 │ │ │ │ muleq r0, ip, r0 │ │ │ │ orreq r4, sp, #4, 30 │ │ │ │ orreq r4, sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -904621,15 +904621,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 389dd8 <__cxa_atexit@plt+0x3736c8> │ │ │ │ b 389df0 <__cxa_atexit@plt+0x3736e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r9, #80, 10 @ 0x14000000 │ │ │ │ - movteq r8, #33744 @ 0x83d0 │ │ │ │ + movteq r8, #34000 @ 0x84d0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 389f4c <__cxa_atexit@plt+0x37383c> │ │ │ │ ldr lr, [pc, #348] @ 389f68 <__cxa_atexit@plt+0x373858> │ │ │ │ @@ -904720,34 +904720,34 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strbmi r4, [r1], #-1352 @ 0xfffffab8 │ │ │ │ @ instruction: 0xffffea58 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - movteq r8, #33524 @ 0x82f4 │ │ │ │ + movteq r8, #33780 @ 0x83f4 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ @ instruction: 0xffffecb4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq r9, #140, 6 @ 0x30000002 │ │ │ │ - movteq r8, #33336 @ 0x8238 │ │ │ │ + movteq r8, #33592 @ 0x8338 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 389fb8 <__cxa_atexit@plt+0x3738a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 389fb0 <__cxa_atexit@plt+0x3738a0> │ │ │ │ b 389fc8 <__cxa_atexit@plt+0x3738b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r9, #84, 6 @ 0x50000001 │ │ │ │ - movteq r8, #33288 @ 0x8208 │ │ │ │ + movteq r8, #33544 @ 0x8308 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r3, #204 @ 0xcc │ │ │ │ cmpne r3, #304 @ 0x130 │ │ │ │ bne 38a05c <__cxa_atexit@plt+0x37394c> │ │ │ │ @@ -904801,15 +904801,15 @@ │ │ │ │ @ instruction: 0x00000eb8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r9, #36, 2 │ │ │ │ cmneq r9, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, ip, ror #29 │ │ │ │ @ instruction: 0xffffeba0 │ │ │ │ cmneq r9, #76, 4 @ 0xc0000004 │ │ │ │ - movteq r8, #33048 @ 0x8118 │ │ │ │ + movteq r8, #33304 @ 0x8218 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 38a10c <__cxa_atexit@plt+0x3739fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -904877,24 +904877,24 @@ │ │ │ │ cmneq r9, #196 @ 0xc4 │ │ │ │ cmneq r9, #168 @ 0xa8 │ │ │ │ orreq r3, sp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ orreq r4, sp, #20, 14 @ 0x500000 │ │ │ │ cmneq r9, #4, 2 │ │ │ │ - movteq r7, #36848 @ 0x8ff0 │ │ │ │ + movteq r8, #33008 @ 0x80f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 38a204 <__cxa_atexit@plt+0x373af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 406a98 <__cxa_atexit@plt+0x3f0388> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r9, #224 @ 0xe0 │ │ │ │ - movteq r7, #36820 @ 0x8fd4 │ │ │ │ + movteq r8, #32980 @ 0x80d4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38a244 <__cxa_atexit@plt+0x373b34> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r2, [pc, #204] @ 38a2fc <__cxa_atexit@plt+0x373bec> │ │ │ │ @@ -904949,15 +904949,15 @@ │ │ │ │ orreq r3, sp, #4, 14 @ 0x100000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq r9, #140, 30 @ 0x230 │ │ │ │ cmneq r9, #112, 30 @ 0x1c0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ orreq r3, sp, #136, 12 @ 0x8800000 │ │ │ │ cmneq r9, #228, 30 @ 0x390 │ │ │ │ - movteq r7, #36576 @ 0x8ee0 │ │ │ │ + movteq r7, #36832 @ 0x8fe0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 38a390 <__cxa_atexit@plt+0x373c80> │ │ │ │ ldr r2, [pc, #188] @ 38a3e0 <__cxa_atexit@plt+0x373cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #184] @ 38a3e4 <__cxa_atexit@plt+0x373cd4> │ │ │ │ @@ -905010,15 +905010,15 @@ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ orreq r3, sp, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ cmneq r9, #180, 28 @ 0xb40 │ │ │ │ cmneq r9, #152, 28 @ 0x980 │ │ │ │ orreq r3, sp, #148, 10 @ 0x25000000 │ │ │ │ cmneq r9, #240, 28 @ 0xf00 │ │ │ │ - movteq r7, #36344 @ 0x8df8 │ │ │ │ + movteq r7, #36600 @ 0x8ef8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 38a4d8 <__cxa_atexit@plt+0x373dc8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmn r2, #1 │ │ │ │ @@ -905077,15 +905077,15 @@ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ cmneq r9, #148, 26 @ 0x2500 │ │ │ │ cmneq r9, #120, 26 @ 0x1e00 │ │ │ │ orreq r3, sp, #16, 10 @ 0x4000000 │ │ │ │ orreq r3, sp, #152, 8 @ 0x98000000 │ │ │ │ cmneq r9, #228, 26 @ 0x3900 │ │ │ │ - movteq r7, #36084 @ 0x8cf4 │ │ │ │ + movteq r7, #36340 @ 0x8df4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38a54c <__cxa_atexit@plt+0x373e3c> │ │ │ │ ldr r3, [pc, #64] @ 38a568 <__cxa_atexit@plt+0x373e58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -905105,15 +905105,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 38aca8 <__cxa_atexit@plt+0x374598> │ │ │ │ orreq r3, sp, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r9, #232, 24 @ 0xe800 │ │ │ │ cmneq r9, #216, 24 @ 0xd800 │ │ │ │ cmneq r9, #116, 26 @ 0x1d00 │ │ │ │ - movteq r7, #35984 @ 0x8c90 │ │ │ │ + movteq r7, #36240 @ 0x8d90 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ 38a5f4 <__cxa_atexit@plt+0x373ee4> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -905139,15 +905139,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r9, #236, 24 @ 0xec00 │ │ │ │ - movteq r7, #35860 @ 0x8c14 │ │ │ │ + movteq r7, #36116 @ 0x8d14 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 38a638 <__cxa_atexit@plt+0x373f28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -905155,15 +905155,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 38a630 <__cxa_atexit@plt+0x373f20> │ │ │ │ b 38a648 <__cxa_atexit@plt+0x373f38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r9, #172, 24 @ 0xac00 │ │ │ │ - movteq r7, #35808 @ 0x8be0 │ │ │ │ + movteq r7, #36064 @ 0x8ce0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r1, #11] │ │ │ │ add r3, r5, #20 │ │ │ │ cmp sl, r2 │ │ │ │ bne 38a690 <__cxa_atexit@plt+0x373f80> │ │ │ │ @@ -905224,15 +905224,15 @@ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ cmneq r9, #92, 22 @ 0x17000 │ │ │ │ cmneq r9, #64, 22 @ 0x10000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ orreq r3, sp, #68, 4 @ 0x40000004 │ │ │ │ cmneq r9, #152, 22 @ 0x26000 │ │ │ │ - movteq r7, #35544 @ 0x8ad8 │ │ │ │ + movteq r7, #35800 @ 0x8bd8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38a798 <__cxa_atexit@plt+0x374088> │ │ │ │ ldr r3, [pc, #64] @ 38a7b4 <__cxa_atexit@plt+0x3740a4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -905252,15 +905252,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 38aca8 <__cxa_atexit@plt+0x374598> │ │ │ │ orreq r3, sp, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ cmneq r9, #156, 20 @ 0x9c000 │ │ │ │ cmneq r9, #140, 20 @ 0x8c000 │ │ │ │ cmneq r9, #40, 22 @ 0xa000 │ │ │ │ - movteq r7, #35444 @ 0x8a74 │ │ │ │ + movteq r7, #35700 @ 0x8b74 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 38a7f8 <__cxa_atexit@plt+0x3740e8> │ │ │ │ ldr r3, [pc, #172] @ 38a88c <__cxa_atexit@plt+0x37417c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #168] @ 38a890 <__cxa_atexit@plt+0x374180> │ │ │ │ @@ -905307,15 +905307,15 @@ │ │ │ │ cmneq r9, #240, 18 @ 0x3c0000 │ │ │ │ cmneq r9, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ cmneq r9, #92, 20 @ 0x5c000 │ │ │ │ cmneq r9, #80, 20 @ 0x50000 │ │ │ │ orreq r3, sp, #244 @ 0xf4 │ │ │ │ cmneq r9, #76, 20 @ 0x4c000 │ │ │ │ - movteq r7, #35236 @ 0x89a4 │ │ │ │ + movteq r7, #35492 @ 0x8aa4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #72] @ 38a8fc <__cxa_atexit@plt+0x3741ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ @@ -905327,38 +905327,38 @@ │ │ │ │ beq 38a8f4 <__cxa_atexit@plt+0x3741e4> │ │ │ │ ldr r3, [pc, #32] @ 38a900 <__cxa_atexit@plt+0x3741f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r9, #228, 18 @ 0x390000 │ │ │ │ - movteq r7, #35144 @ 0x8948 │ │ │ │ + movteq r7, #35400 @ 0x8a48 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 38a92c <__cxa_atexit@plt+0x37421c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r9, #184, 18 @ 0x2e0000 │ │ │ │ - movteq r7, #35112 @ 0x8928 │ │ │ │ + movteq r7, #35368 @ 0x8a28 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 38a954 <__cxa_atexit@plt+0x374244> │ │ │ │ cmneq r9, #160, 18 @ 0x280000 │ │ │ │ - movteq r7, #35100 @ 0x891c │ │ │ │ + movteq r7, #35356 @ 0x8a1c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 38aa5c <__cxa_atexit@plt+0x37434c> │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r1, #8]! │ │ │ │ @@ -905435,15 +905435,15 @@ │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ cmneq r9, #80, 16 @ 0x500000 │ │ │ │ cmneq r9, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ orreq r3, sp, #40, 16 @ 0x280000 │ │ │ │ cmneq r9, #76, 16 @ 0x4c0000 │ │ │ │ - movteq r7, #34772 @ 0x87d4 │ │ │ │ + movteq r7, #35028 @ 0x88d4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38aae4 <__cxa_atexit@plt+0x3743d4> │ │ │ │ ldr r3, [pc, #64] @ 38ab00 <__cxa_atexit@plt+0x3743f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -905463,15 +905463,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 38aca8 <__cxa_atexit@plt+0x374598> │ │ │ │ orreq r2, sp, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ cmneq r9, #80, 14 @ 0x1400000 │ │ │ │ cmneq r9, #64, 14 @ 0x1000000 │ │ │ │ cmneq r9, #220, 14 @ 0x3700000 │ │ │ │ - movteq r7, #34672 @ 0x8770 │ │ │ │ + movteq r7, #34928 @ 0x8870 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 38ab3c <__cxa_atexit@plt+0x37442c> │ │ │ │ ldr r3, [pc, #144] @ 38abc4 <__cxa_atexit@plt+0x3744b4> │ │ │ │ @@ -905510,15 +905510,15 @@ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq r2, sp, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ cmneq r9, #168, 12 @ 0xa800000 │ │ │ │ cmneq r9, #152, 12 @ 0x9800000 │ │ │ │ orreq r2, sp, #16, 28 @ 0x100 │ │ │ │ cmneq r9, #32, 14 @ 0x800000 │ │ │ │ - movteq r7, #34496 @ 0x86c0 │ │ │ │ + movteq r7, #34752 @ 0x87c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38ac10 <__cxa_atexit@plt+0x374500> │ │ │ │ ldr r3, [pc, #64] @ 38ac2c <__cxa_atexit@plt+0x37451c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -905538,15 +905538,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 38aca8 <__cxa_atexit@plt+0x374598> │ │ │ │ orreq r2, sp, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ cmneq r9, #36, 12 @ 0x2400000 │ │ │ │ cmneq r9, #20, 12 @ 0x1400000 │ │ │ │ cmneq r9, #176, 12 @ 0xb000000 │ │ │ │ - movteq r7, #34396 @ 0x865c │ │ │ │ + movteq r7, #34652 @ 0x875c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38ac80 <__cxa_atexit@plt+0x374570> │ │ │ │ ldr r3, [pc, #64] @ 38ac9c <__cxa_atexit@plt+0x37458c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -905634,15 +905634,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xffffde74 │ │ │ │ cmneq r9, #32, 10 @ 0x8000000 │ │ │ │ - movteq r7, #34024 @ 0x84e8 │ │ │ │ + movteq r7, #34280 @ 0x85e8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r6, r5, #4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ade8 <__cxa_atexit@plt+0x3746d8> │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -905690,15 +905690,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffdd84 │ │ │ │ cmneq r9, #244, 6 @ 0xd0000003 │ │ │ │ - movteq r7, #33812 @ 0x8414 │ │ │ │ + movteq r7, #34068 @ 0x8514 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38aef0 <__cxa_atexit@plt+0x3747e0> │ │ │ │ ldr r2, [pc, #60] @ 38aefc <__cxa_atexit@plt+0x3747ec> │ │ │ │ @@ -905717,15 +905717,15 @@ │ │ │ │ b 406bc8 <__cxa_atexit@plt+0x3f04b8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffdd08 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r9, #136, 6 @ 0x20000002 │ │ │ │ - movteq r7, #33712 @ 0x83b0 │ │ │ │ + movteq r7, #33968 @ 0x84b0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38b10c <__cxa_atexit@plt+0x3749fc> │ │ │ │ ldr r7, [r5, #112]! @ 0x70 │ │ │ │ @@ -905963,15 +905963,15 @@ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ @ instruction: 0xffffe800 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ cmneq r9, #220, 30 @ 0x370 │ │ │ │ - movteq r6, #36832 @ 0x8fe0 │ │ │ │ + movteq r7, #32992 @ 0x80e0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38b340 <__cxa_atexit@plt+0x374c30> │ │ │ │ @@ -905998,15 +905998,15 @@ │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffe650 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmneq r9, #64, 30 @ 0x100 │ │ │ │ - movteq r6, #36700 @ 0x8f5c │ │ │ │ + movteq r7, #32860 @ 0x805c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 38b3b8 <__cxa_atexit@plt+0x374ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5, #128] @ 0x80 │ │ │ │ str r2, [r5] │ │ │ │ @@ -906020,15 +906020,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 379240 <__cxa_atexit@plt+0x362b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ cmneq r9, #8, 30 │ │ │ │ - movteq r6, #36620 @ 0x8f0c │ │ │ │ + movteq r7, #32780 @ 0x800c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38b42c <__cxa_atexit@plt+0x374d1c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -906052,15 +906052,15 @@ │ │ │ │ b 3da0c0 <__cxa_atexit@plt+0x3c39b0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffe3e4 │ │ │ │ cmneq r9, #104, 28 @ 0x680 │ │ │ │ - movteq r6, #36500 @ 0x8e94 │ │ │ │ + movteq r6, #36756 @ 0x8f94 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 38b490 <__cxa_atexit@plt+0x374d80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5, #128] @ 0x80 │ │ │ │ str r2, [r5] │ │ │ │ @@ -906074,26 +906074,26 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 379240 <__cxa_atexit@plt+0x362b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r9, #16, 28 @ 0x100 │ │ │ │ - movteq r6, #36420 @ 0x8e44 │ │ │ │ + movteq r6, #36676 @ 0x8f44 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 38b4c0 <__cxa_atexit@plt+0x374db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 379240 <__cxa_atexit@plt+0x362b30> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r9, #212, 26 @ 0x3500 │ │ │ │ - movteq r6, #36384 @ 0x8e20 │ │ │ │ + movteq r6, #36640 @ 0x8f20 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38b4f0 <__cxa_atexit@plt+0x374de0> │ │ │ │ ldr r3, [pc, #28] @ 38b500 <__cxa_atexit@plt+0x374df0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #128] @ 0x80 │ │ │ │ @@ -906101,15 +906101,15 @@ │ │ │ │ b 3dad48 <__cxa_atexit@plt+0x3c4638> │ │ │ │ str r7, [r5, #120] @ 0x78 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 38b654 <__cxa_atexit@plt+0x374f44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r9, #136, 26 @ 0x2200 │ │ │ │ - movteq r6, #36328 @ 0x8de8 │ │ │ │ + movteq r6, #36584 @ 0x8ee8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #112 @ 0x70 │ │ │ │ cmp r3, r0 │ │ │ │ bcc 38b638 <__cxa_atexit@plt+0x374f28> │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r4, [pc, #284] @ 38b648 <__cxa_atexit@plt+0x374f38> │ │ │ │ @@ -906269,22 +906269,22 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq r9, #32, 24 @ 0x2000 │ │ │ │ orreq r2, sp, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0xffffd768 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r9, #232, 20 @ 0xe8000 │ │ │ │ - movteq r6, #35664 @ 0x8b50 │ │ │ │ + movteq r6, #35920 @ 0x8c50 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #120] @ 0x78 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 38b654 <__cxa_atexit@plt+0x374f44> │ │ │ │ cmneq r9, #232, 20 @ 0xe8000 │ │ │ │ - movteq r6, #35644 @ 0x8b3c │ │ │ │ + movteq r6, #35900 @ 0x8c3c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #36] @ 38b804 <__cxa_atexit@plt+0x3750f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ @@ -906295,15 +906295,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 38b808 <__cxa_atexit@plt+0x3750f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 407010 <__cxa_atexit@plt+0x3f0900> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r2, sp, #96, 2 │ │ │ │ cmneq r9, #156, 20 @ 0x9c000 │ │ │ │ - movteq r6, #35576 @ 0x8af8 │ │ │ │ + movteq r6, #35832 @ 0x8bf8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38b89c <__cxa_atexit@plt+0x37518c> │ │ │ │ ldr lr, [pc, #116] @ 38b8a8 <__cxa_atexit@plt+0x375198> │ │ │ │ @@ -906337,26 +906337,26 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xffffd9f8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq r9, #244, 18 @ 0x3d0000 │ │ │ │ - movteq r6, #35416 @ 0x8a58 │ │ │ │ + movteq r6, #35672 @ 0x8b58 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 38b8dc <__cxa_atexit@plt+0x3751cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 379240 <__cxa_atexit@plt+0x362b30> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r9, #184, 18 @ 0x2e0000 │ │ │ │ - movteq r6, #35380 @ 0x8a34 │ │ │ │ + movteq r6, #35636 @ 0x8b34 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38b90c <__cxa_atexit@plt+0x3751fc> │ │ │ │ ldr r3, [pc, #28] @ 38b91c <__cxa_atexit@plt+0x37520c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ @@ -906364,15 +906364,15 @@ │ │ │ │ b 3dad48 <__cxa_atexit@plt+0x3c4638> │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 38ba80 <__cxa_atexit@plt+0x375370> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r9, #108, 18 @ 0x1b0000 │ │ │ │ - movteq r6, #35324 @ 0x89fc │ │ │ │ + movteq r6, #35580 @ 0x8afc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #116 @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ bcc 38ba64 <__cxa_atexit@plt+0x375354> │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r4, [pc, #300] @ 38ba74 <__cxa_atexit@plt+0x375364> │ │ │ │ @@ -906538,15 +906538,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq r9, #244, 14 @ 0x3d00000 │ │ │ │ orreq r2, sp, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0xffffda08 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r9, #180, 12 @ 0xb400000 │ │ │ │ - movteq r6, #34636 @ 0x874c │ │ │ │ + movteq r6, #34892 @ 0x884c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 38ba80 <__cxa_atexit@plt+0x375370> │ │ │ │ cmneq r9, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ @@ -907152,21 +907152,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 38c594 <__cxa_atexit@plt+0x375e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #8 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r5, #35799 @ 0x8bd7 │ │ │ │ + movteq r5, #36055 @ 0x8cd7 │ │ │ │ orreq r1, sp, #4, 8 @ 0x4000000 │ │ │ │ orreq r2, sp, #44, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -907341,15 +907341,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38c86c <__cxa_atexit@plt+0x37615c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1f0e2a4 <__cxa_atexit@plt+0x1ef7b94> │ │ │ │ + b 1f0e37c <__cxa_atexit@plt+0x1ef7c6c> │ │ │ │ orreq r2, sp, #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38c908 <__cxa_atexit@plt+0x3761f8> │ │ │ │ @@ -908419,15 +908419,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38d944 <__cxa_atexit@plt+0x377234> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ cmneq r9, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38d9e0 <__cxa_atexit@plt+0x3772d0> │ │ │ │ @@ -908887,15 +908887,15 @@ │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ cmneq r9, #64, 6 │ │ │ │ - movteq r4, #33440 @ 0x82a0 │ │ │ │ + movteq r4, #33696 @ 0x83a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ cmp sl, r3 │ │ │ │ bne 38e100 <__cxa_atexit@plt+0x3779f0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ @@ -908953,15 +908953,15 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r9, #56, 4 @ 0x80000003 │ │ │ │ - movteq r4, #33184 @ 0x81a0 │ │ │ │ + movteq r4, #33440 @ 0x82a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 38e1f0 <__cxa_atexit@plt+0x377ae0> │ │ │ │ ldr r3, [pc, #144] @ 38e244 <__cxa_atexit@plt+0x377b34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ @@ -908999,15 +908999,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ cmneq r9, #128, 2 │ │ │ │ - movteq r4, #33008 @ 0x80f0 │ │ │ │ + movteq r4, #33264 @ 0x81f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 38e28c <__cxa_atexit@plt+0x377b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #79] @ 0x4f │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ @@ -909016,15 +909016,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 38e284 <__cxa_atexit@plt+0x377b74> │ │ │ │ b 38e29c <__cxa_atexit@plt+0x377b8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r9, #60, 2 │ │ │ │ - movteq r4, #32948 @ 0x80b4 │ │ │ │ + movteq r4, #33204 @ 0x81b4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -909442,15 +909442,15 @@ │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ cmneq r9, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ cmneq r9, #188, 28 @ 0xbc0 │ │ │ │ orreq pc, ip, #232, 28 @ 0xe80 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ cmneq r9, #148, 20 @ 0x94000 │ │ │ │ - movteq r3, #35348 @ 0x8a14 │ │ │ │ + movteq r3, #35604 @ 0x8b14 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 38e978 <__cxa_atexit@plt+0x378268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #79] @ 0x4f │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ @@ -909459,15 +909459,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 38e970 <__cxa_atexit@plt+0x378260> │ │ │ │ b 38e988 <__cxa_atexit@plt+0x378278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r9, #80, 20 @ 0x50000 │ │ │ │ - movteq r3, #35288 @ 0x89d8 │ │ │ │ + movteq r3, #35544 @ 0x8ad8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38ec74 <__cxa_atexit@plt+0x378564> │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ @@ -909747,15 +909747,15 @@ │ │ │ │ ldr r3, [pc, #88] @ 38ee44 <__cxa_atexit@plt+0x378734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r3, [pc, #80] @ 38ee48 <__cxa_atexit@plt+0x378738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 1f94b60 <__cxa_atexit@plt+0x1f7e450> │ │ │ │ + b 1f94c38 <__cxa_atexit@plt+0x1f7e528> │ │ │ │ ldr r7, [pc, #24] @ 38ee24 <__cxa_atexit@plt+0x378714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -910672,15 +910672,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 38fc8c <__cxa_atexit@plt+0x37957c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfb70c <__cxa_atexit@plt+0xde4ffc> │ │ │ │ + b dfb7e4 <__cxa_atexit@plt+0xde50d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sp, ip, #4, 26 @ 0x100 │ │ │ │ orreq lr, ip, #32, 24 @ 0x2000 │ │ │ │ msreq SPSR_f, #192, 14 @ 0x3000000 │ │ │ │ @@ -910700,15 +910700,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 38fd00 <__cxa_atexit@plt+0x3795f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ + b 407820 <__cxa_atexit@plt+0x3f1110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ msreq SPSR_f, #148, 14 @ 0x2500000 │ │ │ │ orreq sp, ip, #148, 24 @ 0x9400 │ │ │ │ orreq lr, ip, #176, 22 @ 0x2c000 │ │ │ │ @@ -910854,15 +910854,15 @@ │ │ │ │ ble 38ff84 <__cxa_atexit@plt+0x379874> │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 38ffd0 <__cxa_atexit@plt+0x3798c0> │ │ │ │ ldr r3, [pc, #132] @ 38ffe8 <__cxa_atexit@plt+0x3798d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ @@ -911269,15 +911269,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r3, [pc, #116] @ 390648 <__cxa_atexit@plt+0x379f38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ @@ -911737,31 +911737,31 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq r2, #33577 @ 0x8329 │ │ │ │ - movteq r2, #33591 @ 0x8337 │ │ │ │ + movteq r2, #33833 @ 0x8429 │ │ │ │ + movteq r2, #33847 @ 0x8437 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 390d54 <__cxa_atexit@plt+0x37a644> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 390d58 <__cxa_atexit@plt+0x37a648> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r2, #33525 @ 0x82f5 │ │ │ │ - movteq r2, #33523 @ 0x82f3 │ │ │ │ + movteq r2, #33781 @ 0x83f5 │ │ │ │ + movteq r2, #33779 @ 0x83f3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 390da0 <__cxa_atexit@plt+0x37a690> │ │ │ │ @@ -911776,15 +911776,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - movteq r2, #33442 @ 0x82a2 │ │ │ │ + movteq r2, #33698 @ 0x83a2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 390e3c <__cxa_atexit@plt+0x37a72c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -911860,15 +911860,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - movteq r2, #33132 @ 0x816c │ │ │ │ + movteq r2, #33388 @ 0x826c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 390f94 <__cxa_atexit@plt+0x37a884> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -911948,15 +911948,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq r2, #32808 @ 0x8028 │ │ │ │ + movteq r2, #33064 @ 0x8128 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3910f8 <__cxa_atexit@plt+0x37a9e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -912037,15 +912037,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movteq r1, #36566 @ 0x8ed6 │ │ │ │ + movteq r1, #36822 @ 0x8fd6 │ │ │ │ cmneq r8, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39124c <__cxa_atexit@plt+0x37ab3c> │ │ │ │ @@ -912067,15 +912067,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 391260 <__cxa_atexit@plt+0x37ab50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -912087,15 +912087,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 391298 <__cxa_atexit@plt+0x37ab88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq sp, ip, #4, 12 @ 0x400000 │ │ │ │ cmneq r8, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -912119,15 +912119,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ ldr r3, [pc, #36] @ 39132c <__cxa_atexit@plt+0x37ac1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 2347bdc <__cxa_atexit@plt+0x23314cc> │ │ │ │ + b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ orreq sp, ip, #136, 10 @ 0x22000000 │ │ │ │ @@ -912160,15 +912160,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - movteq r1, #36097 @ 0x8d01 │ │ │ │ + movteq r1, #36353 @ 0x8e01 │ │ │ │ cmneq r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -912194,15 +912194,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 391460 <__cxa_atexit@plt+0x37ad50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -912215,15 +912215,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 391498 <__cxa_atexit@plt+0x37ad88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq sp, ip, #4, 8 @ 0x4000000 │ │ │ │ cmneq r8, #188 @ 0xbc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -912249,15 +912249,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ ldr r3, [pc, #36] @ 391534 <__cxa_atexit@plt+0x37ae24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 2347bdc <__cxa_atexit@plt+0x23314cc> │ │ │ │ + b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ orreq sp, ip, #128, 6 │ │ │ │ @@ -912301,15 +912301,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ orreq ip, ip, #128, 6 │ │ │ │ - movteq r1, #35578 @ 0x8afa │ │ │ │ + movteq r1, #35834 @ 0x8bfa │ │ │ │ cmneq r8, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -912410,15 +912410,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ orreq ip, ip, #16, 4 │ │ │ │ orreq ip, ip, #232, 2 @ 0x3a │ │ │ │ orreq ip, ip, #224, 2 @ 0x38 │ │ │ │ - movteq r1, #35164 @ 0x895c │ │ │ │ + movteq r1, #35420 @ 0x8a5c │ │ │ │ cmneq r8, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -912514,15 +912514,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ orreq ip, ip, #56 @ 0x38 │ │ │ │ orreq ip, ip, #28 │ │ │ │ - movteq r1, #34749 @ 0x87bd │ │ │ │ + movteq r1, #35005 @ 0x88bd │ │ │ │ cmneq r8, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -912554,15 +912554,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 391a00 <__cxa_atexit@plt+0x37b2f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -912575,15 +912575,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 391a38 <__cxa_atexit@plt+0x37b328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2340cd4 <__cxa_atexit@plt+0x232a5c4> │ │ │ │ + b 4070a8 <__cxa_atexit@plt+0x3f0998> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq ip, ip, #100, 28 @ 0x640 │ │ │ │ cmneq r8, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -912619,15 +912619,15 @@ │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 391af8 <__cxa_atexit@plt+0x37b3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ - b 2347bdc <__cxa_atexit@plt+0x23314cc> │ │ │ │ + b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ orreq ip, ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -912681,15 +912681,15 @@ │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq fp, ip, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movteq r1, #34132 @ 0x8554 │ │ │ │ + movteq r1, #34388 @ 0x8654 │ │ │ │ cmneq r8, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -912812,15 +912812,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ orreq fp, ip, #252, 22 @ 0x3f000 │ │ │ │ orreq fp, ip, #184, 22 @ 0x2e000 │ │ │ │ orreq fp, ip, #136, 22 @ 0x22000 │ │ │ │ - movteq r1, #33616 @ 0x8350 │ │ │ │ + movteq r1, #33872 @ 0x8450 │ │ │ │ cmneq r8, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -912939,15 +912939,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ orreq fp, ip, #180, 18 @ 0x2d0000 │ │ │ │ orreq fp, ip, #124, 18 @ 0x1f0000 │ │ │ │ - movteq r1, #33114 @ 0x815a │ │ │ │ + movteq r1, #33370 @ 0x825a │ │ │ │ cmneq r8, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 391f04 <__cxa_atexit@plt+0x37b7f4> │ │ │ │ cmneq r8, #104, 10 @ 0x1a000000 │ │ │ │ @@ -912970,15 +912970,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - movteq r1, #33009 @ 0x80f1 │ │ │ │ + movteq r1, #33265 @ 0x81f1 │ │ │ │ cmneq r8, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -913030,15 +913030,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq fp, ip, #16, 16 @ 0x100000 │ │ │ │ - movteq r1, #32781 @ 0x800d │ │ │ │ + movteq r1, #33037 @ 0x810d │ │ │ │ cmneq r8, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -913269,15 +913269,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #35633 @ 0x8b31 │ │ │ │ + movteq r0, #35889 @ 0x8c31 │ │ │ │ orreq fp, ip, #32, 8 @ 0x20000000 │ │ │ │ cmneq r8, #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -913328,15 +913328,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #35445 @ 0x8a75 │ │ │ │ + movteq r0, #35701 @ 0x8b75 │ │ │ │ orreq fp, ip, #104, 6 @ 0xa0000001 │ │ │ │ orreq fp, ip, #188, 6 @ 0xf0000002 │ │ │ │ orreq fp, ip, #84, 6 @ 0x50000001 │ │ │ │ cmneq r8, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ @@ -913390,15 +913390,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq fp, ip, #112, 4 │ │ │ │ - movteq r0, #35171 @ 0x8963 │ │ │ │ + movteq r0, #35427 @ 0x8a63 │ │ │ │ cmneq r8, #148, 28 @ 0x940 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -913439,15 +913439,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ orreq fp, ip, #68, 4 @ 0x40000004 │ │ │ │ orreq fp, ip, #220, 2 @ 0x37 │ │ │ │ cmneq r8, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - movteq r0, #34983 @ 0x88a7 │ │ │ │ + movteq r0, #35239 @ 0x89a7 │ │ │ │ cmneq r8, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39288c <__cxa_atexit@plt+0x37c17c> │ │ │ │ @@ -913513,15 +913513,15 @@ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ orreq fp, ip, #92, 2 │ │ │ │ orreq fp, ip, #244 @ 0xf4 │ │ │ │ cmneq r8, #244, 24 @ 0xf400 │ │ │ │ cmneq r8, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - movteq r0, #34731 @ 0x87ab │ │ │ │ + movteq r0, #34987 @ 0x88ab │ │ │ │ cmneq r8, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -913567,15 +913567,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ orreq fp, ip, #80 @ 0x50 │ │ │ │ orreq sl, ip, #232, 30 @ 0x3a0 │ │ │ │ cmneq r8, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - movteq r0, #34479 @ 0x86af │ │ │ │ + movteq r0, #34735 @ 0x87af │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 392a1c <__cxa_atexit@plt+0x37c30c> │ │ │ │ ldr r2, [pc, #84] @ 392a28 <__cxa_atexit@plt+0x37c318> │ │ │ │ @@ -913627,15 +913627,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #34201 @ 0x8599 │ │ │ │ + movteq r0, #34457 @ 0x8699 │ │ │ │ orreq sl, ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 392b20 <__cxa_atexit@plt+0x37c410> │ │ │ │ @@ -913721,15 +913721,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orreq sl, ip, #68, 26 @ 0x1100 │ │ │ │ - movteq r0, #33810 @ 0x8412 │ │ │ │ + movteq r0, #34066 @ 0x8512 │ │ │ │ cmneq r8, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -913800,15 +913800,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movteq r0, #33529 @ 0x82f9 │ │ │ │ + movteq r0, #33785 @ 0x83f9 │ │ │ │ orreq sl, ip, #0, 24 │ │ │ │ orreq sl, ip, #248, 22 @ 0x3e000 │ │ │ │ cmneq r8, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -913869,15 +913869,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ orreq sl, ip, #120, 22 @ 0x1e000 │ │ │ │ orreq sl, ip, #204, 22 @ 0x33000 │ │ │ │ orreq sl, ip, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - movteq r0, #33301 @ 0x8215 │ │ │ │ + movteq r0, #33557 @ 0x8315 │ │ │ │ orreq sl, ip, #28, 22 @ 0x7000 │ │ │ │ cmneq r8, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -914136,15 +914136,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq sl, ip, #200, 12 @ 0xc800000 │ │ │ │ - movteq pc, #32128 @ 0x7d80 @ │ │ │ │ + movteq pc, #32384 @ 0x7e80 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3932dc <__cxa_atexit@plt+0x37cbcc> │ │ │ │ @@ -914232,18 +914232,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ orreq sl, ip, #236, 10 @ 0x3b000000 │ │ │ │ orreq sl, ip, #132, 10 @ 0x21000000 │ │ │ │ - movteq pc, #31896 @ 0x7c98 @ │ │ │ │ - movteq pc, #31889 @ 0x7c91 @ │ │ │ │ + movteq pc, #32152 @ 0x7d98 @ │ │ │ │ + movteq pc, #32145 @ 0x7d91 @ │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movteq pc, #31748 @ 0x7c04 @ │ │ │ │ + movteq pc, #32004 @ 0x7d04 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3934c0 <__cxa_atexit@plt+0x37cdb0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -914283,15 +914283,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ orreq sl, ip, #16, 10 @ 0x4000000 │ │ │ │ orreq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - movteq pc, #31540 @ 0x7b34 @ │ │ │ │ + movteq pc, #31796 @ 0x7c34 @ │ │ │ │ cmneq r8, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3935a4 <__cxa_atexit@plt+0x37ce94> │ │ │ │ @@ -914977,15 +914977,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - movteq lr, #32417 @ 0x7ea1 │ │ │ │ + movteq lr, #32673 @ 0x7fa1 │ │ │ │ orreq r9, ip, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39401c <__cxa_atexit@plt+0x37d90c> │ │ │ │ ldr r2, [pc, #72] @ 394024 <__cxa_atexit@plt+0x37d914> │ │ │ │ @@ -914998,15 +914998,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 394010 <__cxa_atexit@plt+0x37d900> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 425488 <__cxa_atexit@plt+0x40ed78> │ │ │ │ + b 4254b0 <__cxa_atexit@plt+0x40eda0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -915017,24 +915017,24 @@ │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 39405c <__cxa_atexit@plt+0x37d94c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 425488 <__cxa_atexit@plt+0x40ed78> │ │ │ │ + b 4254b0 <__cxa_atexit@plt+0x40eda0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 425488 <__cxa_atexit@plt+0x40ed78> │ │ │ │ + b 4254b0 <__cxa_atexit@plt+0x40eda0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3940d8 <__cxa_atexit@plt+0x37d9c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -915057,15 +915057,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movteq lr, #32123 @ 0x7d7b │ │ │ │ + movteq lr, #32379 @ 0x7e7b │ │ │ │ orreq r9, ip, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 394120 <__cxa_atexit@plt+0x37da10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -915141,15 +915141,15 @@ │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ cmneq r8, #232, 6 @ 0xa0000003 │ │ │ │ cmneq r8, #220, 6 @ 0x70000003 │ │ │ │ cmneq r8, #36, 8 @ 0x24000000 │ │ │ │ cmneq r8, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq lr, #32204 @ 0x7dcc │ │ │ │ + movteq lr, #32460 @ 0x7ecc │ │ │ │ cmneq r8, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 39428c <__cxa_atexit@plt+0x37db7c> │ │ │ │ @@ -915186,15 +915186,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq r8, #48, 6 @ 0xc0000000 │ │ │ │ cmneq r8, #36, 6 @ 0x90000000 │ │ │ │ cmneq r8, #96, 6 @ 0x80000001 │ │ │ │ cmneq r8, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - movteq lr, #32020 @ 0x7d14 │ │ │ │ + movteq lr, #32276 @ 0x7e14 │ │ │ │ cmneq r8, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39435c <__cxa_atexit@plt+0x37dc4c> │ │ │ │ @@ -915218,15 +915218,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movteq lr, #31505 @ 0x7b11 │ │ │ │ + movteq lr, #31761 @ 0x7c11 │ │ │ │ orreq r9, ip, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3943e8 <__cxa_atexit@plt+0x37dcd8> │ │ │ │ ldr r2, [pc, #80] @ 3943f0 <__cxa_atexit@plt+0x37dce0> │ │ │ │ @@ -915307,15 +915307,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - movteq lr, #31175 @ 0x79c7 │ │ │ │ + movteq lr, #31431 @ 0x7ac7 │ │ │ │ orreq r9, ip, #104, 8 @ 0x68000000 │ │ │ │ cmneq r8, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 394568 <__cxa_atexit@plt+0x37de58> │ │ │ │ @@ -915418,15 +915418,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - movteq lr, #30757 @ 0x7825 │ │ │ │ + movteq lr, #31013 @ 0x7925 │ │ │ │ orreq r9, ip, #172, 4 @ 0xc000000a │ │ │ │ cmneq r8, #8, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39475c <__cxa_atexit@plt+0x37e04c> │ │ │ │ @@ -915686,15 +915686,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movteq lr, #29711 @ 0x740f │ │ │ │ + movteq lr, #29967 @ 0x750f │ │ │ │ orreq r8, ip, #124, 28 @ 0x7c0 │ │ │ │ cmneq r8, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 394b74 <__cxa_atexit@plt+0x37e464> │ │ │ │ @@ -915825,15 +915825,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - movteq lr, #29213 @ 0x721d │ │ │ │ + movteq lr, #29469 @ 0x731d │ │ │ │ orreq r8, ip, #112, 24 @ 0x7000 │ │ │ │ orreq r8, ip, #96, 24 @ 0x6000 │ │ │ │ orreq r8, ip, #88, 24 @ 0x5800 │ │ │ │ cmneq r8, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -915966,15 +915966,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - movteq lr, #28675 @ 0x7003 │ │ │ │ + movteq lr, #28931 @ 0x7103 │ │ │ │ orreq r8, ip, #60, 20 @ 0x3c000 │ │ │ │ orreq r8, ip, #44, 20 @ 0x2c000 │ │ │ │ orreq r8, ip, #36, 20 @ 0x24000 │ │ │ │ cmneq r8, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -916107,15 +916107,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - movteq sp, #32233 @ 0x7de9 │ │ │ │ + movteq sp, #32489 @ 0x7ee9 │ │ │ │ orreq r8, ip, #8, 16 @ 0x80000 │ │ │ │ orreq r8, ip, #248, 14 @ 0x3e00000 │ │ │ │ orreq r8, ip, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -916393,15 +916393,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - movteq sp, #31083 @ 0x796b │ │ │ │ + movteq sp, #31339 @ 0x7a6b │ │ │ │ orreq r8, ip, #112, 6 @ 0xc0000001 │ │ │ │ cmneq r8, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 395660 <__cxa_atexit@plt+0x37ef50> │ │ │ │ @@ -916504,15 +916504,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - movteq sp, #30665 @ 0x77c9 │ │ │ │ + movteq sp, #30921 @ 0x78c9 │ │ │ │ orreq r8, ip, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 395800 <__cxa_atexit@plt+0x37f0f0> │ │ │ │ ldr r2, [pc, #80] @ 395808 <__cxa_atexit@plt+0x37f0f8> │ │ │ │ @@ -916593,15 +916593,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - movteq sp, #30335 @ 0x767f │ │ │ │ + movteq sp, #30591 @ 0x777f │ │ │ │ orreq r8, ip, #80 @ 0x50 │ │ │ │ cmneq r8, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3959a0 <__cxa_atexit@plt+0x37f290> │ │ │ │ @@ -916732,15 +916732,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - movteq sp, #29837 @ 0x748d │ │ │ │ + movteq sp, #30093 @ 0x758d │ │ │ │ orreq r7, ip, #68, 28 @ 0x440 │ │ │ │ orreq r7, ip, #52, 28 @ 0x340 │ │ │ │ orreq r7, ip, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -916917,15 +916917,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 395e20 <__cxa_atexit@plt+0x37f710> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b dfa89c <__cxa_atexit@plt+0xde418c> │ │ │ │ + b dfa974 <__cxa_atexit@plt+0xde4264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r7, ip, #112, 22 @ 0x1c000 │ │ │ │ orreq r8, ip, #16, 18 @ 0x40000 │ │ │ │ cmneq r8, #180, 16 @ 0xb40000 │ │ │ │ @@ -918191,15 +918191,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #31781 @ 0x7c25 │ │ │ │ + movteq fp, #32037 @ 0x7d25 │ │ │ │ orreq r6, ip, #144, 14 @ 0x2400000 │ │ │ │ cmneq r8, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #64 @ 0x40 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -919572,30 +919572,30 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 398788 <__cxa_atexit@plt+0x382078> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r5, ip, #176, 2 @ 0x2c │ │ │ │ cmneq r8, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ cmneq r8, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3987f8 <__cxa_atexit@plt+0x3820e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -919620,15 +919620,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #30709 @ 0x77f5 │ │ │ │ + movteq sl, #30965 @ 0x78f5 │ │ │ │ orreq r5, ip, #228 @ 0xe4 │ │ │ │ cmneq r8, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -919669,15 +919669,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movteq sl, #29721 @ 0x7419 │ │ │ │ + movteq sl, #29977 @ 0x7519 │ │ │ │ cmneq r8, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -919728,15 +919728,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ orreq r4, ip, #112, 30 @ 0x1c0 │ │ │ │ - movteq sl, #29533 @ 0x735d │ │ │ │ + movteq sl, #29789 @ 0x745d │ │ │ │ cmneq r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -919774,15 +919774,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ cmneq r8, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xffff9ac4 │ │ │ │ - movteq sl, #30139 @ 0x75bb │ │ │ │ + movteq sl, #30395 @ 0x76bb │ │ │ │ cmneq r8, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 398b50 <__cxa_atexit@plt+0x382440> │ │ │ │ @@ -919824,15 +919824,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq sl, #29238 @ 0x7236 │ │ │ │ + movteq sl, #29494 @ 0x7336 │ │ │ │ cmneq r8, #0, 26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -919852,15 +919852,15 @@ │ │ │ │ str r2, [r9, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - movteq sl, #29098 @ 0x71aa │ │ │ │ + movteq sl, #29354 @ 0x72aa │ │ │ │ cmneq r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -919891,15 +919891,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orreq r4, ip, #232, 24 @ 0xe800 │ │ │ │ - movteq sl, #28963 @ 0x7123 │ │ │ │ + movteq sl, #29219 @ 0x7223 │ │ │ │ cmneq r8, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -919948,15 +919948,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - movteq sl, #28737 @ 0x7041 │ │ │ │ + movteq sl, #28993 @ 0x7141 │ │ │ │ cmneq r8, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ @@ -919993,15 +919993,15 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ add r0, sl, #20 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ @@ -920033,15 +920033,15 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ add r0, sl, #20 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ cmneq r8, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -920076,15 +920076,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ orreq r4, ip, #4, 20 @ 0x4000 │ │ │ │ - movteq r9, #32358 @ 0x7e66 │ │ │ │ + movteq r9, #32614 @ 0x7f66 │ │ │ │ cmneq r8, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -920142,15 +920142,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r9, #32087 @ 0x7d57 │ │ │ │ + movteq r9, #32343 @ 0x7e57 │ │ │ │ cmneq r8, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -920210,15 +920210,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r4, ip, #100, 16 @ 0x640000 │ │ │ │ orreq r4, ip, #184, 16 @ 0xb80000 │ │ │ │ orreq r4, ip, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq r9, #31859 @ 0x7c73 │ │ │ │ + movteq r9, #32115 @ 0x7d73 │ │ │ │ cmneq r8, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -920331,30 +920331,30 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 399364 <__cxa_atexit@plt+0x382c54> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r4, ip, #212, 10 @ 0x35000000 │ │ │ │ cmneq r8, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ cmneq r8, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3993d4 <__cxa_atexit@plt+0x382cc4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -920394,15 +920394,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #31709 @ 0x7bdd │ │ │ │ + movteq r9, #31965 @ 0x7cdd │ │ │ │ orreq r4, ip, #204, 8 @ 0xcc000000 │ │ │ │ cmneq r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -920443,15 +920443,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movteq r9, #30721 @ 0x7801 │ │ │ │ + movteq r9, #30977 @ 0x7901 │ │ │ │ cmneq r8, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -920502,15 +920502,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ orreq r4, ip, #88, 6 @ 0x60000001 │ │ │ │ - movteq r9, #30533 @ 0x7745 │ │ │ │ + movteq r9, #30789 @ 0x7845 │ │ │ │ cmneq r8, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -920548,15 +920548,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ cmneq r8, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffff8eac │ │ │ │ - movteq r9, #31139 @ 0x79a3 │ │ │ │ + movteq r9, #31395 @ 0x7aa3 │ │ │ │ cmneq r8, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39973c <__cxa_atexit@plt+0x38302c> │ │ │ │ @@ -920587,15 +920587,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ orreq r4, ip, #12, 4 @ 0xc0000000 │ │ │ │ - movteq r9, #30150 @ 0x75c6 │ │ │ │ + movteq r9, #30406 @ 0x76c6 │ │ │ │ cmneq r8, #68, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -920683,15 +920683,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ orreq r4, ip, #176 @ 0xb0 │ │ │ │ orreq r4, ip, #148 @ 0x94 │ │ │ │ orreq r4, ip, #140 @ 0x8c │ │ │ │ - movteq r9, #29911 @ 0x74d7 │ │ │ │ + movteq r9, #30167 @ 0x75d7 │ │ │ │ cmneq r8, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -920740,15 +920740,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - movteq r9, #29665 @ 0x73e1 │ │ │ │ + movteq r9, #29921 @ 0x74e1 │ │ │ │ cmneq r8, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ @@ -920787,15 +920787,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str ip, [sl, #20] │ │ │ │ str r3, [sl, #24] │ │ │ │ str lr, [sl, #28] │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ @@ -920828,15 +920828,15 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str ip, [sl, #20] │ │ │ │ str r3, [sl, #24] │ │ │ │ str lr, [sl, #28] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ cmneq r8, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -920871,15 +920871,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ orreq r3, ip, #152, 26 @ 0x2600 │ │ │ │ - movteq r9, #29178 @ 0x71fa │ │ │ │ + movteq r9, #29434 @ 0x72fa │ │ │ │ cmneq r8, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -920937,15 +920937,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r9, #28907 @ 0x70eb │ │ │ │ + movteq r9, #29163 @ 0x71eb │ │ │ │ cmneq r8, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -921005,15 +921005,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r3, ip, #248, 22 @ 0x3e000 │ │ │ │ orreq r3, ip, #76, 24 @ 0x4c00 │ │ │ │ orreq r3, ip, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq r9, #28679 @ 0x7007 │ │ │ │ + movteq r9, #28935 @ 0x7107 │ │ │ │ cmneq r8, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -921128,30 +921128,30 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 399fd8 <__cxa_atexit@plt+0x3838c8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r3, ip, #96, 18 @ 0x180000 │ │ │ │ cmneq r8, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39a064 <__cxa_atexit@plt+0x383954> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -921201,15 +921201,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #32577 @ 0x7f41 │ │ │ │ + movteq r9, #28737 @ 0x7041 │ │ │ │ orreq r3, ip, #48, 16 @ 0x300000 │ │ │ │ cmneq r8, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -921250,15 +921250,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movteq r8, #31589 @ 0x7b65 │ │ │ │ + movteq r8, #31845 @ 0x7c65 │ │ │ │ cmneq r8, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -921309,15 +921309,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ orreq r3, ip, #188, 12 @ 0xbc00000 │ │ │ │ - movteq r8, #31401 @ 0x7aa9 │ │ │ │ + movteq r8, #31657 @ 0x7ba9 │ │ │ │ cmneq r8, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -921355,15 +921355,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ cmneq r8, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffff8210 │ │ │ │ - movteq r8, #32007 @ 0x7d07 │ │ │ │ + movteq r8, #32263 @ 0x7e07 │ │ │ │ cmneq r8, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39a3d8 <__cxa_atexit@plt+0x383cc8> │ │ │ │ @@ -921394,15 +921394,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ orreq r3, ip, #112, 10 @ 0x1c000000 │ │ │ │ - movteq r8, #31018 @ 0x792a │ │ │ │ + movteq r8, #31274 @ 0x7a2a │ │ │ │ cmneq r8, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -921458,15 +921458,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ orreq r3, ip, #108, 8 @ 0x6c000000 │ │ │ │ - movteq r8, #30887 @ 0x78a7 │ │ │ │ + movteq r8, #31143 @ 0x79a7 │ │ │ │ cmneq r8, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -921515,15 +921515,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - movteq r8, #30661 @ 0x77c5 │ │ │ │ + movteq r8, #30917 @ 0x78c5 │ │ │ │ cmneq r8, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ @@ -921561,15 +921561,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str ip, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ str lr, [sl, #28] │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ @@ -921602,15 +921602,15 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str ip, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ str lr, [sl, #28] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ cmneq r8, #40, 2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -921645,15 +921645,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orreq r3, ip, #128, 2 │ │ │ │ - movteq r8, #30178 @ 0x75e2 │ │ │ │ + movteq r8, #30434 @ 0x76e2 │ │ │ │ cmneq r8, #140 @ 0x8c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -921711,15 +921711,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r8, #29907 @ 0x74d3 │ │ │ │ + movteq r8, #30163 @ 0x75d3 │ │ │ │ cmneq r8, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -921779,15 +921779,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r2, ip, #224, 30 @ 0x380 │ │ │ │ orreq r3, ip, #52 @ 0x34 │ │ │ │ orreq r2, ip, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq r8, #29679 @ 0x73ef │ │ │ │ + movteq r8, #29935 @ 0x74ef │ │ │ │ cmneq r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -921986,79 +921986,79 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ad3c <__cxa_atexit@plt+0x38462c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32669 @ 0x7f9d │ │ │ │ + movteq r8, #28829 @ 0x709d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ad5c <__cxa_atexit@plt+0x38464c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32567 @ 0x7f37 │ │ │ │ + movteq r8, #28727 @ 0x7037 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ad7c <__cxa_atexit@plt+0x38466c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32515 @ 0x7f03 │ │ │ │ + movteq r8, #28675 @ 0x7003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ad9c <__cxa_atexit@plt+0x38468c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32467 @ 0x7ed3 │ │ │ │ + movteq r7, #32723 @ 0x7fd3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39adbc <__cxa_atexit@plt+0x3846ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32412 @ 0x7e9c │ │ │ │ + movteq r7, #32668 @ 0x7f9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39addc <__cxa_atexit@plt+0x3846cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32301 @ 0x7e2d │ │ │ │ + movteq r7, #32557 @ 0x7f2d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39adfc <__cxa_atexit@plt+0x3846ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32253 @ 0x7dfd │ │ │ │ + movteq r7, #32509 @ 0x7efd │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ae1c <__cxa_atexit@plt+0x38470c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32201 @ 0x7dc9 │ │ │ │ + movteq r7, #32457 @ 0x7ec9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 39ae3c <__cxa_atexit@plt+0x38472c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #32153 @ 0x7d99 │ │ │ │ + movteq r7, #32409 @ 0x7e99 │ │ │ │ cmneq r8, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39ae88 <__cxa_atexit@plt+0x384778> │ │ │ │ @@ -922380,15 +922380,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - movteq r7, #30834 @ 0x7872 │ │ │ │ + movteq r7, #31090 @ 0x7972 │ │ │ │ cmneq r8, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -922501,15 +922501,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ orreq r2, ip, #28, 8 @ 0x1c000000 │ │ │ │ - movteq r7, #30366 @ 0x769e │ │ │ │ + movteq r7, #30622 @ 0x779e │ │ │ │ cmneq r8, #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -922571,15 +922571,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movteq r7, #30091 @ 0x758b │ │ │ │ + movteq r7, #30347 @ 0x768b │ │ │ │ cmneq r8, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -922636,15 +922636,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ orreq r2, ip, #248, 2 @ 0x3e │ │ │ │ - movteq r7, #29843 @ 0x7493 │ │ │ │ + movteq r7, #30099 @ 0x7593 │ │ │ │ cmneq r8, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -922753,15 +922753,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - movteq r7, #29451 @ 0x730b │ │ │ │ + movteq r7, #29707 @ 0x740b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39b984 <__cxa_atexit@plt+0x385274> │ │ │ │ @@ -922811,15 +922811,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq r1, ip, #60, 30 @ 0xf0 │ │ │ │ - movteq r7, #29231 @ 0x722f │ │ │ │ + movteq r7, #29487 @ 0x732f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -922956,15 +922956,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r6, #32643 @ 0x7f83 │ │ │ │ + movteq r7, #28803 @ 0x7083 │ │ │ │ orreq r1, ip, #240, 24 @ 0xf000 │ │ │ │ orreq r1, ip, #232, 24 @ 0xe800 │ │ │ │ cmneq r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -923046,15 +923046,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq r1, ip, #176, 22 @ 0x2c000 │ │ │ │ - movteq r6, #32291 @ 0x7e23 │ │ │ │ + movteq r6, #32547 @ 0x7f23 │ │ │ │ orreq r1, ip, #148, 22 @ 0x25000 │ │ │ │ orreq r1, ip, #140, 22 @ 0x23000 │ │ │ │ cmneq r8, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -923194,15 +923194,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r6, #31676 @ 0x7bbc │ │ │ │ + movteq r6, #31932 @ 0x7cbc │ │ │ │ orreq r1, ip, #56, 18 @ 0xe0000 │ │ │ │ orreq r1, ip, #48, 18 @ 0xc0000 │ │ │ │ cmneq r8, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -923284,15 +923284,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq r1, ip, #248, 14 @ 0x3e00000 │ │ │ │ - movteq r6, #31324 @ 0x7a5c │ │ │ │ + movteq r6, #31580 @ 0x7b5c │ │ │ │ orreq r1, ip, #220, 14 @ 0x3700000 │ │ │ │ orreq r1, ip, #212, 14 @ 0x3500000 │ │ │ │ cmneq r8, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -923432,15 +923432,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r6, #30702 @ 0x77ee │ │ │ │ + movteq r6, #30958 @ 0x78ee │ │ │ │ orreq r1, ip, #128, 10 @ 0x20000000 │ │ │ │ orreq r1, ip, #120, 10 @ 0x1e000000 │ │ │ │ cmneq r8, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -923522,15 +923522,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq r1, ip, #64, 8 @ 0x40000000 │ │ │ │ - movteq r6, #30350 @ 0x768e │ │ │ │ + movteq r6, #30606 @ 0x778e │ │ │ │ orreq r1, ip, #36, 8 @ 0x24000000 │ │ │ │ orreq r1, ip, #28, 8 @ 0x1c000000 │ │ │ │ cmneq r8, #84 @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -923641,15 +923641,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - movteq r6, #30014 @ 0x753e │ │ │ │ + movteq r6, #30270 @ 0x763e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39c764 <__cxa_atexit@plt+0x386054> │ │ │ │ @@ -923699,15 +923699,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq r1, ip, #92, 2 │ │ │ │ - movteq r6, #29794 @ 0x7462 │ │ │ │ + movteq r6, #30050 @ 0x7562 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -923795,30 +923795,30 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 39c984 <__cxa_atexit@plt+0x386274> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r0, ip, #180, 30 @ 0x2d0 │ │ │ │ cmneq r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39c9f4 <__cxa_atexit@plt+0x3862e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -924065,15 +924065,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r5, #32433 @ 0x7eb1 │ │ │ │ + movteq r5, #32689 @ 0x7fb1 │ │ │ │ cmneq r8, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -924156,15 +924156,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ orreq r0, ip, #56, 20 @ 0x38000 │ │ │ │ - movteq r5, #32081 @ 0x7d51 │ │ │ │ + movteq r5, #32337 @ 0x7e51 │ │ │ │ cmneq r8, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -924386,15 +924386,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq r5, #30918 @ 0x78c6 │ │ │ │ + movteq r5, #31174 @ 0x79c6 │ │ │ │ cmneq r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39d364 <__cxa_atexit@plt+0x386c54> │ │ │ │ @@ -924541,15 +924541,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ orreq r0, ip, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r5, #30314 @ 0x766a │ │ │ │ + movteq r5, #30570 @ 0x776a │ │ │ │ cmneq r8, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -924773,15 +924773,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq r5, #29348 @ 0x72a4 │ │ │ │ + movteq r5, #29604 @ 0x73a4 │ │ │ │ cmneq r8, #68 @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39d970 <__cxa_atexit@plt+0x387260> │ │ │ │ @@ -924928,15 +924928,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ orreq pc, fp, #48, 28 @ 0x300 │ │ │ │ - movteq r5, #28744 @ 0x7048 │ │ │ │ + movteq r5, #29000 @ 0x7148 │ │ │ │ cmneq r8, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -925076,15 +925076,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r4, #32244 @ 0x7df4 │ │ │ │ + movteq r4, #32500 @ 0x7ef4 │ │ │ │ orreq pc, fp, #208, 22 @ 0x34000 │ │ │ │ orreq pc, fp, #200, 22 @ 0x32000 │ │ │ │ cmneq r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -925166,15 +925166,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq pc, fp, #144, 20 @ 0x90000 │ │ │ │ - movteq r4, #31892 @ 0x7c94 │ │ │ │ + movteq r4, #32148 @ 0x7d94 │ │ │ │ orreq pc, fp, #116, 20 @ 0x74000 │ │ │ │ orreq pc, fp, #108, 20 @ 0x6c000 │ │ │ │ cmneq r8, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -925218,28 +925218,28 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 39dfc0 <__cxa_atexit@plt+0x3878b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, #11 │ │ │ │ - b fdcfa0 <__cxa_atexit@plt+0xfc6890> │ │ │ │ + b fdd078 <__cxa_atexit@plt+0xfc6968> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b fdcfa0 <__cxa_atexit@plt+0xfc6890> │ │ │ │ + b fdd078 <__cxa_atexit@plt+0xfc6968> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -925255,15 +925255,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movteq r4, #31869 @ 0x7c7d │ │ │ │ + movteq r4, #32125 @ 0x7d7d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39e0d8 <__cxa_atexit@plt+0x3879c8> │ │ │ │ ldr r2, [pc, #132] @ 39e0f4 <__cxa_atexit@plt+0x3879e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -925285,15 +925285,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 39e0fc <__cxa_atexit@plt+0x3879ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ - b fdcfa0 <__cxa_atexit@plt+0xfc6890> │ │ │ │ + b fdd078 <__cxa_atexit@plt+0xfc6968> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -925318,15 +925318,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 39e160 <__cxa_atexit@plt+0x387a50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b fdcfa0 <__cxa_atexit@plt+0xfc6890> │ │ │ │ + b fdd078 <__cxa_atexit@plt+0xfc6968> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq pc, fp, #76, 16 @ 0x4c0000 │ │ │ │ orreq pc, fp, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -925357,15 +925357,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ orreq pc, fp, #116, 14 @ 0x1d00000 │ │ │ │ - movteq r4, #31473 @ 0x7af1 │ │ │ │ + movteq r4, #31729 @ 0x7bf1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -925577,15 +925577,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - movteq r4, #30628 @ 0x77a4 │ │ │ │ + movteq r4, #30884 @ 0x78a4 │ │ │ │ orreq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ orreq pc, fp, #240, 6 @ 0xc0000003 │ │ │ │ cmneq r8, #60 @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -925723,15 +925723,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ orreq pc, fp, #228, 2 @ 0x39 │ │ │ │ - movteq r4, #30064 @ 0x7570 │ │ │ │ + movteq r4, #30320 @ 0x7670 │ │ │ │ orreq pc, fp, #196, 2 @ 0x31 │ │ │ │ orreq pc, fp, #188, 2 @ 0x2f │ │ │ │ cmneq r8, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -925860,15 +925860,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r4, #29086 @ 0x719e │ │ │ │ + movteq r4, #29342 @ 0x729e │ │ │ │ orreq lr, fp, #144, 30 @ 0x240 │ │ │ │ orreq lr, fp, #136, 30 @ 0x220 │ │ │ │ cmneq r8, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -925950,15 +925950,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq lr, fp, #80, 28 @ 0x500 │ │ │ │ - movteq r4, #28734 @ 0x703e │ │ │ │ + movteq r4, #28990 @ 0x713e │ │ │ │ orreq lr, fp, #52, 28 @ 0x340 │ │ │ │ orreq lr, fp, #44, 28 @ 0x2c0 │ │ │ │ cmneq r8, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -926867,15 +926867,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #30393 @ 0x76b9 │ │ │ │ + movteq r3, #30649 @ 0x77b9 │ │ │ │ orreq sp, fp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -926912,15 +926912,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movteq r3, #28876 @ 0x70cc │ │ │ │ + movteq r3, #29132 @ 0x71cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 39faa0 <__cxa_atexit@plt+0x389390> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -926946,15 +926946,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #30125 @ 0x75ad │ │ │ │ + movteq r3, #30381 @ 0x76ad │ │ │ │ orreq sp, fp, #160, 28 @ 0xa00 │ │ │ │ orreq sp, fp, #244, 28 @ 0xf40 │ │ │ │ orreq sp, fp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -927003,15 +927003,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq sp, fp, #188, 26 @ 0x2f00 │ │ │ │ - movteq r2, #32620 @ 0x7f6c │ │ │ │ + movteq r3, #28780 @ 0x706c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -927238,15 +927238,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 39ff50 <__cxa_atexit@plt+0x389840> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movteq r2, #31668 @ 0x7bb4 │ │ │ │ + movteq r2, #31924 @ 0x7cb4 │ │ │ │ msreq SPSR_sxc, #88, 20 @ 0x58000 │ │ │ │ msreq SPSR_sxc, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -927459,15 +927459,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movteq r2, #30762 @ 0x782a │ │ │ │ + movteq r2, #31018 @ 0x792a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3a0328 <__cxa_atexit@plt+0x389c18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -927562,15 +927562,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ orreq sp, fp, #8, 10 @ 0x2000000 │ │ │ │ - movteq r2, #30366 @ 0x769e │ │ │ │ + movteq r2, #30622 @ 0x779e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -927696,15 +927696,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movteq r2, #29821 @ 0x747d │ │ │ │ + movteq r2, #30077 @ 0x757d │ │ │ │ orreq sp, fp, #220, 4 @ 0xc000000d │ │ │ │ orreq sp, fp, #212, 4 @ 0x4000000d │ │ │ │ cmneq r7, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -927842,15 +927842,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ orreq sp, fp, #200 @ 0xc8 │ │ │ │ - movteq r2, #29257 @ 0x7249 │ │ │ │ + movteq r2, #29513 @ 0x7349 │ │ │ │ orreq sp, fp, #168 @ 0xa8 │ │ │ │ orreq sp, fp, #160 @ 0xa0 │ │ │ │ cmneq r7, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -928535,27 +928535,27 @@ │ │ │ │ cmneq r7, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 407820 <__cxa_atexit@plt+0x3f1110> │ │ │ │ + b 407830 <__cxa_atexit@plt+0x3f1120> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a13c4 <__cxa_atexit@plt+0x38acb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3a13cc <__cxa_atexit@plt+0x38acbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ + b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq ip, fp, #88, 10 @ 0x16000000 │ │ │ │ cmneq r7, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -928575,15 +928575,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq ip, fp, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 407830 <__cxa_atexit@plt+0x3f1120> │ │ │ │ + b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3a14ec <__cxa_atexit@plt+0x38addc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -928879,15 +928879,15 @@ │ │ │ │ bhi 3a18f4 <__cxa_atexit@plt+0x38b1e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3a18fc <__cxa_atexit@plt+0x38b1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ + b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq ip, fp, #40 @ 0x28 │ │ │ │ cmneq r7, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -928907,15 +928907,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq fp, fp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 407830 <__cxa_atexit@plt+0x3f1120> │ │ │ │ + b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3a1a1c <__cxa_atexit@plt+0x38b30c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -929211,15 +929211,15 @@ │ │ │ │ bhi 3a1e24 <__cxa_atexit@plt+0x38b714> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3a1e2c <__cxa_atexit@plt+0x38b71c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ + b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ @@ -929307,15 +929307,15 @@ │ │ │ │ bhi 3a1fa4 <__cxa_atexit@plt+0x38b894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3a1fac <__cxa_atexit@plt+0x38b89c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 407828 <__cxa_atexit@plt+0x3f1118> │ │ │ │ + b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, fp, #120, 18 @ 0x1e0000 │ │ │ │ cmneq r7, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -930282,15 +930282,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #84, 20 @ 0x54000 │ │ │ │ orreq sl, fp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -930305,15 +930305,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ + b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #248, 18 @ 0x3e0000 │ │ │ │ orreq sl, fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -930328,15 +930328,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #156, 18 @ 0x270000 │ │ │ │ orreq sl, fp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -930351,15 +930351,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #64, 18 @ 0x100000 │ │ │ │ orreq sl, fp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -930374,15 +930374,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ + b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #228, 16 @ 0xe40000 │ │ │ │ orreq sl, fp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -930397,15 +930397,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #136, 16 @ 0x880000 │ │ │ │ orreq sl, fp, #8, 22 @ 0x2000 │ │ │ │ cmneq r7, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -930438,15 +930438,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ + b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r7, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -930456,15 +930456,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 3a319c <__cxa_atexit@plt+0x38ca8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ + b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq sl, fp, #12, 20 @ 0xc000 │ │ │ │ cmneq r7, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -930475,15 +930475,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 3a31ec <__cxa_atexit@plt+0x38cadc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3a31e4 <__cxa_atexit@plt+0x38cad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ + b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r7, #104, 18 @ 0x1a0000 │ │ │ │ cmneq r7, #92, 18 @ 0x170000 │ │ │ │ cmneq r7, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a3210 <__cxa_atexit@plt+0x38cb00> │ │ │ │ @@ -931320,15 +931320,15 @@ │ │ │ │ beq 3a3f48 <__cxa_atexit@plt+0x38d838> │ │ │ │ ldr r3, [pc, #104] @ 3a3f6c <__cxa_atexit@plt+0x38d85c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #80] @ 3a3f70 <__cxa_atexit@plt+0x38d860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #68] @ 3a3f78 <__cxa_atexit@plt+0x38d868> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -931364,15 +931364,15 @@ │ │ │ │ beq 3a3fdc <__cxa_atexit@plt+0x38d8cc> │ │ │ │ ldr r3, [pc, #52] @ 3a3fe8 <__cxa_atexit@plt+0x38d8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #28] @ 3a3fec <__cxa_atexit@plt+0x38d8dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -931384,15 +931384,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3a4018 <__cxa_atexit@plt+0x38d908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r7, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 3a4074 <__cxa_atexit@plt+0x38d964> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -931405,29 +931405,29 @@ │ │ │ │ beq 3a406c <__cxa_atexit@plt+0x38d95c> │ │ │ │ ldr r3, [pc, #32] @ 3a4078 <__cxa_atexit@plt+0x38d968> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r7, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3a40a4 <__cxa_atexit@plt+0x38d994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5], #-8 │ │ │ │ b 3a40c8 <__cxa_atexit@plt+0x38d9b8> │ │ │ │ @@ -932058,15 +932058,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a4aa0 <__cxa_atexit@plt+0x38e390> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ cmneq r7, #232 @ 0xe8 │ │ │ │ cmneq r7, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 3a4acc <__cxa_atexit@plt+0x38e3bc> │ │ │ │ @@ -932180,15 +932180,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a4c88 <__cxa_atexit@plt+0x38e578> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ cmneq r7, #0, 30 │ │ │ │ cmneq r7, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -932360,15 +932360,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #220, 18 @ 0x370000 │ │ │ │ orreq r8, fp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -932383,15 +932383,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ + b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #128, 18 @ 0x200000 │ │ │ │ orreq r8, fp, #0, 24 │ │ │ │ cmneq r7, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -932425,15 +932425,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #216, 16 @ 0xd80000 │ │ │ │ orreq r8, fp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -932448,15 +932448,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #124, 16 @ 0x7c0000 │ │ │ │ orreq r8, fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -932471,15 +932471,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407840 <__cxa_atexit@plt+0x3f1130> │ │ │ │ + b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #32, 16 @ 0x200000 │ │ │ │ orreq r8, fp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -932494,15 +932494,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407838 <__cxa_atexit@plt+0x3f1128> │ │ │ │ + b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, fp, #196, 14 @ 0x3100000 │ │ │ │ orreq r8, fp, #68, 20 @ 0x44000 │ │ │ │ cmneq r7, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -932535,15 +932535,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ + b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r7, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -932553,15 +932553,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 3a5260 <__cxa_atexit@plt+0x38eb50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ + b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq r8, fp, #72, 18 @ 0x120000 │ │ │ │ cmneq r7, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -932572,15 +932572,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 3a52b0 <__cxa_atexit@plt+0x38eba0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3a52a8 <__cxa_atexit@plt+0x38eb98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 407848 <__cxa_atexit@plt+0x3f1138> │ │ │ │ + b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r7, #28, 18 @ 0x70000 │ │ │ │ cmneq r7, #16, 18 @ 0x40000 │ │ │ │ cmneq r7, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a52d4 <__cxa_atexit@plt+0x38ebc4> │ │ │ │ @@ -932844,15 +932844,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a56e8 <__cxa_atexit@plt+0x38efd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a56ec <__cxa_atexit@plt+0x38efdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r7, #160, 8 @ 0xa0000000 │ │ │ │ cmneq r7, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -932984,15 +932984,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a5918 <__cxa_atexit@plt+0x38f208> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a591c <__cxa_atexit@plt+0x38f20c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r7, #112, 4 │ │ │ │ cmneq r7, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -933141,15 +933141,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a5b8c <__cxa_atexit@plt+0x38f47c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a5b90 <__cxa_atexit@plt+0x38f480> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r7, #252, 30 @ 0x3f0 │ │ │ │ cmneq r7, #20 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -933269,15 +933269,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a5d8c <__cxa_atexit@plt+0x38f67c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a5d90 <__cxa_atexit@plt+0x38f680> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r7, #252, 26 @ 0x3f00 │ │ │ │ cmneq r7, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -933695,15 +933695,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3a6458 <__cxa_atexit@plt+0x38fd48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #15] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ + b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3a645c <__cxa_atexit@plt+0x38fd4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -933715,15 +933715,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r2, [pc, #16] @ 3a6484 <__cxa_atexit@plt+0x38fd74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ + b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a64a8 <__cxa_atexit@plt+0x38fd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -933746,15 +933746,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3a6524 <__cxa_atexit@plt+0x38fe14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #15] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ + b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3a6528 <__cxa_atexit@plt+0x38fe18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -933766,15 +933766,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r2, [pc, #16] @ 3a6550 <__cxa_atexit@plt+0x38fe40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ + b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a6574 <__cxa_atexit@plt+0x38fe64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -933813,15 +933813,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3a6630 <__cxa_atexit@plt+0x38ff20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sl, #15] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, sl │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3a6634 <__cxa_atexit@plt+0x38ff24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -933833,15 +933833,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r2, [pc, #16] @ 3a665c <__cxa_atexit@plt+0x38ff4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -933855,27 +933855,27 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ + b 407880 <__cxa_atexit@plt+0x3f1170> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a66e4 <__cxa_atexit@plt+0x38ffd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ + b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ orreq r7, fp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a6744 <__cxa_atexit@plt+0x390034> │ │ │ │ @@ -934756,15 +934756,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #26044 @ 0x65bc │ │ │ │ + movteq fp, #26300 @ 0x66bc │ │ │ │ orreq r6, fp, #188, 8 @ 0xbc000000 │ │ │ │ cmneq r7, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -934880,32 +934880,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #40] @ 3a76d0 <__cxa_atexit@plt+0x390fc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407880 <__cxa_atexit@plt+0x3f1170> │ │ │ │ + b 407890 <__cxa_atexit@plt+0x3f1180> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ + b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ cmneq r7, #48, 12 @ 0x3000000 │ │ │ │ cmneq r7, #36, 12 @ 0x2400000 │ │ │ │ cmneq r7, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a76fc <__cxa_atexit@plt+0x390fec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407880 <__cxa_atexit@plt+0x3f1170> │ │ │ │ + b 407890 <__cxa_atexit@plt+0x3f1180> │ │ │ │ ldr r7, [pc, #16] @ 3a7714 <__cxa_atexit@plt+0x391004> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 3a7718 <__cxa_atexit@plt+0x391008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #200, 10 @ 0x32000000 │ │ │ │ @@ -934921,15 +934921,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 3a7760 <__cxa_atexit@plt+0x391050> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ + b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ cmneq r7, #144, 10 @ 0x24000000 │ │ │ │ cmneq r7, #132, 10 @ 0x21000000 │ │ │ │ cmneq r7, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -935162,22 +935162,22 @@ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, sl │ │ │ │ ldr r8, [pc, #4] @ 3a7b1c <__cxa_atexit@plt+0x39140c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq sl, #28466 @ 0x6f32 │ │ │ │ + movteq fp, #24626 @ 0x6032 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3a7b38 <__cxa_atexit@plt+0x391428> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq sl, #28438 @ 0x6f16 │ │ │ │ + movteq fp, #24598 @ 0x6016 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3a7b60 <__cxa_atexit@plt+0x391450> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -935241,15 +935241,15 @@ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orreq r5, fp, #184, 26 @ 0x2e00 │ │ │ │ cmneq r7, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 407890 <__cxa_atexit@plt+0x3f1180> │ │ │ │ + b 4078a0 <__cxa_atexit@plt+0x3f1190> │ │ │ │ cmneq r7, #88, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -940773,32 +940773,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 3ad2d0 <__cxa_atexit@plt+0x396bc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r5, #27869 @ 0x6cdd │ │ │ │ - movteq r5, #27871 @ 0x6cdf │ │ │ │ + movteq r5, #28125 @ 0x6ddd │ │ │ │ + movteq r5, #28127 @ 0x6ddf │ │ │ │ cmneq r7, #156 @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3ad308 <__cxa_atexit@plt+0x396bf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 3ad30c <__cxa_atexit@plt+0x396bfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r5, #27783 @ 0x6c87 │ │ │ │ - movteq r5, #27801 @ 0x6c99 │ │ │ │ + movteq r5, #28039 @ 0x6d87 │ │ │ │ + movteq r5, #28057 @ 0x6d99 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ad378 <__cxa_atexit@plt+0x396c68> │ │ │ │ ldr r3, [pc, #88] @ 3ad388 <__cxa_atexit@plt+0x396c78> │ │ │ │ @@ -940822,32 +940822,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 3ad394 <__cxa_atexit@plt+0x396c84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r5, #27673 @ 0x6c19 │ │ │ │ - movteq r5, #27675 @ 0x6c1b │ │ │ │ + movteq r5, #27929 @ 0x6d19 │ │ │ │ + movteq r5, #27931 @ 0x6d1b │ │ │ │ cmneq r7, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3ad3cc <__cxa_atexit@plt+0x396cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 3ad3d0 <__cxa_atexit@plt+0x396cc0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r5, #27587 @ 0x6bc3 │ │ │ │ - movteq r5, #27605 @ 0x6bd5 │ │ │ │ + movteq r5, #27843 @ 0x6cc3 │ │ │ │ + movteq r5, #27861 @ 0x6cd5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3ad3f8 <__cxa_atexit@plt+0x396ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -940928,15 +940928,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #25641 @ 0x6429 │ │ │ │ + movteq r5, #25897 @ 0x6529 │ │ │ │ orreq r0, fp, #76, 8 @ 0x4c000000 │ │ │ │ cmneq r7, #56, 28 @ 0x380 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -941312,15 +941312,15 @@ │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3adb6c <__cxa_atexit@plt+0x39745c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 3adb74 <__cxa_atexit@plt+0x397464> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ + b 4078a8 <__cxa_atexit@plt+0x3f1198> │ │ │ │ ldr r1, [pc, #84] @ 3adb94 <__cxa_atexit@plt+0x397484> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3adb6c <__cxa_atexit@plt+0x39745c> │ │ │ │ cmp r2, #2 │ │ │ │ @@ -941335,28 +941335,28 @@ │ │ │ │ ldr r7, [pc, #36] @ 3adba0 <__cxa_atexit@plt+0x397490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078a0 <__cxa_atexit@plt+0x3f1190> │ │ │ │ + b 4078b0 <__cxa_atexit@plt+0x3f11a0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq pc, sl, #228, 26 @ 0x3900 │ │ │ │ muleq r0, r4, r0 │ │ │ │ orreq pc, sl, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3adbc8 <__cxa_atexit@plt+0x3974b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ + b 4078a8 <__cxa_atexit@plt+0x3f1198> │ │ │ │ ldr r7, [pc, #12] @ 3adbdc <__cxa_atexit@plt+0x3974cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ orreq pc, sl, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -941368,15 +941368,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078a0 <__cxa_atexit@plt+0x3f1190> │ │ │ │ + b 4078b0 <__cxa_atexit@plt+0x3f11a0> │ │ │ │ orreq pc, sl, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -941412,15 +941412,15 @@ │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3adcfc <__cxa_atexit@plt+0x3975ec> │ │ │ │ cmp r2, #2 │ │ │ │ bne 3add04 <__cxa_atexit@plt+0x3975f4> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078a8 <__cxa_atexit@plt+0x3f1198> │ │ │ │ + b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ ldr r1, [pc, #84] @ 3add24 <__cxa_atexit@plt+0x397614> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3adcfc <__cxa_atexit@plt+0x3975ec> │ │ │ │ cmp r2, #2 │ │ │ │ @@ -941435,28 +941435,28 @@ │ │ │ │ ldr r7, [pc, #36] @ 3add30 <__cxa_atexit@plt+0x397620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078b0 <__cxa_atexit@plt+0x3f11a0> │ │ │ │ + b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq r0, fp, #220, 8 @ 0xdc000000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ orreq r0, fp, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3add58 <__cxa_atexit@plt+0x397648> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078a8 <__cxa_atexit@plt+0x3f1198> │ │ │ │ + b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ ldr r7, [pc, #12] @ 3add6c <__cxa_atexit@plt+0x39765c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ orreq r0, fp, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -941468,15 +941468,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4078b0 <__cxa_atexit@plt+0x3f11a0> │ │ │ │ + b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ orreq r0, fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3addf0 <__cxa_atexit@plt+0x3976e0> │ │ │ │ @@ -945202,15 +945202,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b1800 <__cxa_atexit@plt+0x39b0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ + b 407818 <__cxa_atexit@plt+0x3f1108> │ │ │ │ cmneq r6, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #108 @ 0x6c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b1848 <__cxa_atexit@plt+0x39b138> │ │ │ │ @@ -946444,15 +946444,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #25813 @ 0x64d5 │ │ │ │ + movteq r0, #26069 @ 0x65d5 │ │ │ │ orreq sl, sl, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b2be4 <__cxa_atexit@plt+0x39c4d4> │ │ │ │ @@ -946538,15 +946538,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #25485 @ 0x638d │ │ │ │ + movteq r0, #25741 @ 0x648d │ │ │ │ orreq sl, sl, #128, 24 @ 0x8000 │ │ │ │ orreq sl, sl, #212, 24 @ 0xd400 │ │ │ │ orreq sl, sl, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -946634,15 +946634,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orreq sl, sl, #0, 22 │ │ │ │ - movteq pc, #21998 @ 0x55ee @ │ │ │ │ + movteq pc, #22254 @ 0x56ee @ │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -946682,15 +946682,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orreq sl, sl, #216, 20 @ 0xd8000 │ │ │ │ orreq sl, sl, #112, 20 @ 0x70000 │ │ │ │ msreq SPSR_sx, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - movteq pc, #21814 @ 0x5536 @ │ │ │ │ + movteq pc, #22070 @ 0x5636 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b2ff4 <__cxa_atexit@plt+0x39c8e4> │ │ │ │ ldr r3, [pc, #228] @ 3b3024 <__cxa_atexit@plt+0x39c914> │ │ │ │ @@ -946755,15 +946755,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orreq sl, sl, #244, 18 @ 0x3d0000 │ │ │ │ orreq sl, sl, #140, 18 @ 0x230000 │ │ │ │ msreq SPSR_sx, #28, 4 @ 0xc0000001 │ │ │ │ msreq SPSR_sx, #48, 4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - movteq pc, #21566 @ 0x543e @ │ │ │ │ + movteq pc, #21822 @ 0x553e @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -946808,15 +946808,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orreq sl, sl, #236, 16 @ 0xec0000 │ │ │ │ orreq sl, sl, #132, 16 @ 0x840000 │ │ │ │ msreq SPSR_sx, #60, 2 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - movteq pc, #21318 @ 0x5346 @ │ │ │ │ + movteq pc, #21574 @ 0x5446 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -946837,15 +946837,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - movteq pc, #21186 @ 0x52c2 @ │ │ │ │ + movteq pc, #21442 @ 0x53c2 @ │ │ │ │ msreq SPSR_sx, #184 @ 0xb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3b31b4 <__cxa_atexit@plt+0x39caa4> │ │ │ │ @@ -946907,15 +946907,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b32a4 <__cxa_atexit@plt+0x39cb94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movteq pc, #20894 @ 0x519e @ │ │ │ │ + movteq pc, #21150 @ 0x529e @ │ │ │ │ cmneq r6, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b32e0 <__cxa_atexit@plt+0x39cbd0> │ │ │ │ ldr r8, [pc, #36] @ 3b32e8 <__cxa_atexit@plt+0x39cbd8> │ │ │ │ @@ -946925,15 +946925,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq pc, #23889 @ 0x5d51 @ │ │ │ │ + movteq pc, #24145 @ 0x5e51 @ │ │ │ │ orreq sl, sl, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b3368 <__cxa_atexit@plt+0x39cc58> │ │ │ │ @@ -947019,15 +947019,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq pc, #23561 @ 0x5c09 @ │ │ │ │ + movteq pc, #23817 @ 0x5d09 @ │ │ │ │ orreq sl, sl, #252, 8 @ 0xfc000000 │ │ │ │ orreq sl, sl, #80, 10 @ 0x14000000 │ │ │ │ orreq sl, sl, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -947115,15 +947115,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orreq sl, sl, #124, 6 @ 0xf0000001 │ │ │ │ - movteq lr, #24132 @ 0x5e44 │ │ │ │ + movteq lr, #24388 @ 0x5f44 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -947163,15 +947163,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orreq sl, sl, #84, 6 @ 0x50000001 │ │ │ │ orreq sl, sl, #236, 4 @ 0xc000000e │ │ │ │ cmneq r6, #0, 24 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - movteq lr, #23948 @ 0x5d8c │ │ │ │ + movteq lr, #24204 @ 0x5e8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b3778 <__cxa_atexit@plt+0x39d068> │ │ │ │ ldr r3, [pc, #228] @ 3b37a8 <__cxa_atexit@plt+0x39d098> │ │ │ │ @@ -947236,15 +947236,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ orreq sl, sl, #112, 4 │ │ │ │ orreq sl, sl, #8, 4 @ 0x80000000 │ │ │ │ cmneq r6, #236, 20 @ 0xec000 │ │ │ │ cmneq r6, #0, 22 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - movteq lr, #23700 @ 0x5c94 │ │ │ │ + movteq lr, #23956 @ 0x5d94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -947289,15 +947289,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ orreq sl, sl, #104, 2 │ │ │ │ orreq sl, sl, #0, 2 │ │ │ │ cmneq r6, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - movteq lr, #23452 @ 0x5b9c │ │ │ │ + movteq lr, #23708 @ 0x5c9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -947318,15 +947318,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - movteq lr, #23320 @ 0x5b18 │ │ │ │ + movteq lr, #23576 @ 0x5c18 │ │ │ │ cmneq r6, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3b3938 <__cxa_atexit@plt+0x39d228> │ │ │ │ @@ -947388,15 +947388,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b3a28 <__cxa_atexit@plt+0x39d318> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movteq lr, #23028 @ 0x59f4 │ │ │ │ + movteq lr, #23284 @ 0x5af4 │ │ │ │ cmneq r6, #124, 16 @ 0x7c0000 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -947528,15 +947528,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq pc, #21477 @ 0x53e5 @ │ │ │ │ + movteq pc, #21733 @ 0x54e5 @ │ │ │ │ orreq r9, sl, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b3cd4 <__cxa_atexit@plt+0x39d5c4> │ │ │ │ @@ -947622,15 +947622,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orreq r9, sl, #144, 22 @ 0x24000 │ │ │ │ - movteq lr, #22040 @ 0x5618 │ │ │ │ + movteq lr, #22296 @ 0x5718 │ │ │ │ cmneq r6, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3b3e4c <__cxa_atexit@plt+0x39d73c> │ │ │ │ @@ -947707,15 +947707,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ orreq r9, sl, #68, 20 @ 0x44000 │ │ │ │ - movteq lr, #21723 @ 0x54db │ │ │ │ + movteq lr, #21979 @ 0x55db │ │ │ │ cmneq r6, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3b3fa8 <__cxa_atexit@plt+0x39d898> │ │ │ │ @@ -947786,15 +947786,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movteq lr, #21410 @ 0x53a2 │ │ │ │ + movteq lr, #21666 @ 0x54a2 │ │ │ │ cmneq r6, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -947845,15 +947845,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r9, sl, #116, 16 @ 0x740000 │ │ │ │ orreq r9, sl, #200, 16 @ 0xc80000 │ │ │ │ orreq r9, sl, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - movteq lr, #21218 @ 0x52e2 │ │ │ │ + movteq lr, #21474 @ 0x53e2 │ │ │ │ cmneq r6, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -948333,15 +948333,15 @@ │ │ │ │ eor r0, r1, r9 │ │ │ │ eor r3, r8, r2 │ │ │ │ orrs r3, r3, r0 │ │ │ │ bne 3b4918 <__cxa_atexit@plt+0x39e208> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ + b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ subs r3, r3, r8 │ │ │ │ sbcs r7, r7, r9 │ │ │ │ bge 3b4928 <__cxa_atexit@plt+0x39e218> │ │ │ │ ldr r7, [pc, #64] @ 3b4944 <__cxa_atexit@plt+0x39e234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -948377,15 +948377,15 @@ │ │ │ │ eor r0, r1, r9 │ │ │ │ eor r3, r2, r8 │ │ │ │ orrs r3, r3, r0 │ │ │ │ bne 3b49a4 <__cxa_atexit@plt+0x39e294> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ + b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ subs r7, r8, r2 │ │ │ │ sbcs r7, r9, r1 │ │ │ │ bge 3b49c4 <__cxa_atexit@plt+0x39e2b4> │ │ │ │ ldr r7, [pc, #32] @ 3b49dc <__cxa_atexit@plt+0x39e2cc> │ │ │ │ @@ -948408,15 +948408,15 @@ │ │ │ │ eor r0, r3, r9 │ │ │ │ eor r1, r8, r2 │ │ │ │ orrs r1, r1, r0 │ │ │ │ bne 3b4a18 <__cxa_atexit@plt+0x39e308> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ + b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ subs r7, r2, r8 │ │ │ │ sbcs r7, r9, r3 │ │ │ │ bge 3b4a38 <__cxa_atexit@plt+0x39e328> │ │ │ │ ldr r7, [pc, #28] @ 3b4a4c <__cxa_atexit@plt+0x39e33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -948606,15 +948606,15 @@ │ │ │ │ eor r0, r1, r9 │ │ │ │ eor r3, r8, r2 │ │ │ │ orrs r3, r3, r0 │ │ │ │ bne 3b4d5c <__cxa_atexit@plt+0x39e64c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ + b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ subs r3, r3, r8 │ │ │ │ sbcs r7, r7, r9 │ │ │ │ bge 3b4d6c <__cxa_atexit@plt+0x39e65c> │ │ │ │ ldr r7, [pc, #64] @ 3b4d88 <__cxa_atexit@plt+0x39e678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -948650,15 +948650,15 @@ │ │ │ │ eor r0, r1, r9 │ │ │ │ eor r3, r2, r8 │ │ │ │ orrs r3, r3, r0 │ │ │ │ bne 3b4de8 <__cxa_atexit@plt+0x39e6d8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ + b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ subs r7, r8, r2 │ │ │ │ sbcs r7, r9, r1 │ │ │ │ bge 3b4e08 <__cxa_atexit@plt+0x39e6f8> │ │ │ │ ldr r7, [pc, #32] @ 3b4e20 <__cxa_atexit@plt+0x39e710> │ │ │ │ @@ -948681,15 +948681,15 @@ │ │ │ │ eor r0, r3, r9 │ │ │ │ eor r1, r8, r2 │ │ │ │ orrs r1, r1, r0 │ │ │ │ bne 3b4e5c <__cxa_atexit@plt+0x39e74c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ + b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ subs r7, r2, r8 │ │ │ │ sbcs r7, r9, r3 │ │ │ │ bge 3b4e7c <__cxa_atexit@plt+0x39e76c> │ │ │ │ ldr r7, [pc, #28] @ 3b4e90 <__cxa_atexit@plt+0x39e780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -950067,15 +950067,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - movteq fp, #24533 @ 0x5fd5 │ │ │ │ + movteq ip, #20693 @ 0x50d5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b646c <__cxa_atexit@plt+0x39fd5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -950234,15 +950234,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ orreq r7, sl, #208, 4 │ │ │ │ - movteq fp, #23881 @ 0x5d49 │ │ │ │ + movteq fp, #24137 @ 0x5e49 │ │ │ │ cmneq r6, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -950451,15 +950451,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - movteq fp, #22987 @ 0x59cb │ │ │ │ + movteq fp, #23243 @ 0x5acb │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b6a6c <__cxa_atexit@plt+0x3a035c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -950618,15 +950618,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ orreq r6, sl, #208, 24 @ 0xd000 │ │ │ │ - movteq fp, #22335 @ 0x573f │ │ │ │ + movteq fp, #22591 @ 0x583f │ │ │ │ cmneq r6, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -950987,15 +950987,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ orreq r6, sl, #8, 14 @ 0x200000 │ │ │ │ orreq r6, sl, #0, 14 │ │ │ │ - movteq fp, #20818 @ 0x5152 │ │ │ │ + movteq fp, #21074 @ 0x5252 │ │ │ │ cmneq r6, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -951059,15 +951059,15 @@ │ │ │ │ bx r0 │ │ │ │ orreq r6, sl, #116, 12 @ 0x7400000 │ │ │ │ orreq r6, sl, #200, 12 @ 0xc800000 │ │ │ │ orreq r6, sl, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ orreq r6, sl, #32, 12 @ 0x2000000 │ │ │ │ orreq r6, sl, #8, 12 @ 0x800000 │ │ │ │ - movteq fp, #20582 @ 0x5066 │ │ │ │ + movteq fp, #20838 @ 0x5166 │ │ │ │ cmneq r6, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -951571,15 +951571,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq sl, #22603 @ 0x584b │ │ │ │ + movteq sl, #22859 @ 0x594b │ │ │ │ orreq r5, sl, #212, 26 @ 0x3500 │ │ │ │ orreq r5, sl, #204, 26 @ 0x3300 │ │ │ │ cmneq r6, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -951661,15 +951661,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ orreq r5, sl, #148, 24 @ 0x9400 │ │ │ │ - movteq sl, #22251 @ 0x56eb │ │ │ │ + movteq sl, #22507 @ 0x57eb │ │ │ │ orreq r5, sl, #120, 24 @ 0x7800 │ │ │ │ orreq r5, sl, #112, 24 @ 0x7000 │ │ │ │ cmneq r6, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -951786,15 +951786,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - movteq sl, #21717 @ 0x54d5 │ │ │ │ + movteq sl, #21973 @ 0x55d5 │ │ │ │ cmneq r6, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b7f70 <__cxa_atexit@plt+0x3a1860> │ │ │ │ @@ -951875,15 +951875,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ orreq r5, sl, #28, 18 @ 0x70000 │ │ │ │ - movteq sl, #21373 @ 0x537d │ │ │ │ + movteq sl, #21629 @ 0x547d │ │ │ │ cmneq r6, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -952347,15 +952347,15 @@ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ cmneq r6, #176, 28 @ 0xb00 │ │ │ │ cmneq r6, #168, 28 @ 0xa80 │ │ │ │ cmneq r6, #240, 28 @ 0xf00 │ │ │ │ cmneq r6, #232, 28 @ 0xe80 │ │ │ │ cmneq r6, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - movteq sl, #22680 @ 0x5898 │ │ │ │ + movteq sl, #22936 @ 0x5998 │ │ │ │ cmneq r6, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 3b87e4 <__cxa_atexit@plt+0x3a20d4> │ │ │ │ @@ -952392,15 +952392,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ cmneq r6, #216, 26 @ 0x3600 │ │ │ │ cmneq r6, #204, 26 @ 0x3300 │ │ │ │ cmneq r6, #8, 28 @ 0x80 │ │ │ │ cmneq r6, #252, 26 @ 0x3f00 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - movteq sl, #22460 @ 0x57bc │ │ │ │ + movteq sl, #22716 @ 0x58bc │ │ │ │ cmneq r6, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -952690,15 +952690,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffd985c │ │ │ │ - movteq sl, #21331 @ 0x5353 │ │ │ │ + movteq sl, #21587 @ 0x5453 │ │ │ │ cmneq r6, #180, 16 @ 0xb40000 │ │ │ │ cmneq r6, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -952739,15 +952739,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b8dc4 <__cxa_atexit@plt+0x3a26b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movteq sl, #21123 @ 0x5283 │ │ │ │ + movteq sl, #21379 @ 0x5383 │ │ │ │ cmneq r6, #48, 14 @ 0xc00000 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -952807,30 +952807,30 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 3b8ed4 <__cxa_atexit@plt+0x3a27c4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r4, sl, #100, 20 @ 0x64000 │ │ │ │ cmneq r6, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 416228 <__cxa_atexit@plt+0x3ffb18> │ │ │ │ + b 416250 <__cxa_atexit@plt+0x3ffb40> │ │ │ │ cmneq r6, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b8f50 <__cxa_atexit@plt+0x3a2840> │ │ │ │ ldr r2, [pc, #40] @ 3b8f58 <__cxa_atexit@plt+0x3a2848> │ │ │ │ @@ -952936,15 +952936,15 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ @@ -952981,15 +952981,15 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ orreq r4, sl, #64, 20 @ 0x40000 │ │ │ │ orreq r4, sl, #176, 14 @ 0x2c00000 │ │ │ │ cmneq r6, #96, 8 @ 0x60000000 │ │ │ │ @@ -953054,15 +953054,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r9, #20724 @ 0x50f4 │ │ │ │ + movteq r9, #20980 @ 0x51f4 │ │ │ │ cmneq r6, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b9324 <__cxa_atexit@plt+0x3a2c14> │ │ │ │ @@ -953187,15 +953187,15 @@ │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r0, r3, sl, lr} │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ @@ -953231,15 +953231,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r0, r2, sl, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ + b 4257c8 <__cxa_atexit@plt+0x40f0b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ orreq r4, sl, #80, 12 @ 0x5000000 │ │ │ │ orreq r4, sl, #192, 6 │ │ │ │ cmneq r6, #120 @ 0x78 │ │ │ │ @@ -953312,15 +953312,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ orreq r4, sl, #180, 4 @ 0x4000000b │ │ │ │ - movteq r8, #23792 @ 0x5cf0 │ │ │ │ + movteq r8, #24048 @ 0x5df0 │ │ │ │ cmneq r6, #72, 30 @ 0x120 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -954500,15 +954500,15 @@ │ │ │ │ bhi 3ba948 <__cxa_atexit@plt+0x3a4238> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ba950 <__cxa_atexit@plt+0x3a4240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407808 <__cxa_atexit@plt+0x3f10f8> │ │ │ │ + b 407810 <__cxa_atexit@plt+0x3f1100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, sl, #216, 30 @ 0x360 │ │ │ │ cmneq r6, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -956629,15 +956629,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3bca8c <__cxa_atexit@plt+0x3a637c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078b8 <__cxa_atexit@plt+0x3f11a8> │ │ │ │ + b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -956871,15 +956871,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078c0 <__cxa_atexit@plt+0x3f11b0> │ │ │ │ + b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ ldr r7, [pc, #12] @ 3bce68 <__cxa_atexit@plt+0x3a6758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ orreq r0, sl, #232, 20 @ 0xe8000 │ │ │ │ orreq r0, sl, #36, 22 @ 0x9000 │ │ │ │ @@ -958559,15 +958559,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3be8cc <__cxa_atexit@plt+0x3a81bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 3be8d0 <__cxa_atexit@plt+0x3a81c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #28] @ 3be8d8 <__cxa_atexit@plt+0x3a81c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -958597,15 +958597,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #44] @ 3be964 <__cxa_atexit@plt+0x3a8254> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #24] @ 3be96c <__cxa_atexit@plt+0x3a825c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r6, #48, 22 @ 0xc000 │ │ │ │ @@ -958618,15 +958618,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3be9a0 <__cxa_atexit@plt+0x3a8290> │ │ │ │ ldr r8, [pc, #24] @ 3be9a8 <__cxa_atexit@plt+0x3a8298> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ cmneq r6, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -958885,15 +958885,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3bede4 <__cxa_atexit@plt+0x3a86d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 3bede8 <__cxa_atexit@plt+0x3a86d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #28] @ 3bedf0 <__cxa_atexit@plt+0x3a86e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -958923,15 +958923,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #44] @ 3bee7c <__cxa_atexit@plt+0x3a876c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #24] @ 3bee84 <__cxa_atexit@plt+0x3a8774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r6, #24, 12 @ 0x1800000 │ │ │ │ @@ -958953,15 +958953,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3beef4 <__cxa_atexit@plt+0x3a87e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ ldr r8, [pc, #40] @ 3beef8 <__cxa_atexit@plt+0x3a87e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #12] @ 3beef0 <__cxa_atexit@plt+0x3a87e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ orreq lr, r9, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -959403,15 +959403,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3bf5fc <__cxa_atexit@plt+0x3a8eec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #40] @ 3bf600 <__cxa_atexit@plt+0x3a8ef0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #28] @ 3bf608 <__cxa_atexit@plt+0x3a8ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -959439,15 +959439,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 3bf688 <__cxa_atexit@plt+0x3a8f78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #36] @ 3bf68c <__cxa_atexit@plt+0x3a8f7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #24] @ 3bf694 <__cxa_atexit@plt+0x3a8f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ msreq SPSR_sc, #0, 28 │ │ │ │ @@ -959469,15 +959469,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3bf704 <__cxa_atexit@plt+0x3a8ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [pc, #32] @ 3bf708 <__cxa_atexit@plt+0x3a8ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #12] @ 3bf700 <__cxa_atexit@plt+0x3a8ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ orreq lr, r9, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -959736,15 +959736,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 3bfb28 <__cxa_atexit@plt+0x3a9418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r8, [pc, #32] @ 3bfb2c <__cxa_atexit@plt+0x3a941c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ msreq SPSR_sc, #92, 18 @ 0x170000 │ │ │ │ msreq SPSR_sc, #48, 18 @ 0xc0000 │ │ │ │ @@ -959766,15 +959766,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3bfb9c <__cxa_atexit@plt+0x3a948c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #28] @ 3bfba0 <__cxa_atexit@plt+0x3a9490> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ msreq SPSR_sc, #228, 16 @ 0xe40000 │ │ │ │ msreq SPSR_sc, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r7, lsl #19 │ │ │ │ @@ -959790,15 +959790,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3bfbf0 <__cxa_atexit@plt+0x3a94e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [pc, #16] @ 3bfbf4 <__cxa_atexit@plt+0x3a94e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ msreq SPSR_sc, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #20 │ │ │ │ tst r7, #3 │ │ │ │ @@ -960049,15 +960049,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3c0014 <__cxa_atexit@plt+0x3a9904> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #40] @ 3c0018 <__cxa_atexit@plt+0x3a9908> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #28] @ 3c0020 <__cxa_atexit@plt+0x3a9910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -960085,15 +960085,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 3c00a0 <__cxa_atexit@plt+0x3a9990> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #36] @ 3c00a4 <__cxa_atexit@plt+0x3a9994> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #24] @ 3c00ac <__cxa_atexit@plt+0x3a999c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ msreq SPSR_sc, #232, 6 @ 0xa0000003 │ │ │ │ @@ -960115,15 +960115,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3c011c <__cxa_atexit@plt+0x3a9a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [pc, #32] @ 3c0120 <__cxa_atexit@plt+0x3a9a10> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r7, [pc, #12] @ 3c0118 <__cxa_atexit@plt+0x3a9a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ orreq sp, r9, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -960409,15 +960409,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 3c05ac <__cxa_atexit@plt+0x3a9e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r8, [pc, #32] @ 3c05b0 <__cxa_atexit@plt+0x3a9ea0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ cmneq r5, #216, 28 @ 0xd80 │ │ │ │ cmneq r5, #172, 28 @ 0xac0 │ │ │ │ @@ -960439,15 +960439,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3c0620 <__cxa_atexit@plt+0x3a9f10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #28] @ 3c0624 <__cxa_atexit@plt+0x3a9f14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r5, #96, 28 @ 0x600 │ │ │ │ cmneq r5, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r7, lsl #19 │ │ │ │ @@ -960463,15 +960463,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c0674 <__cxa_atexit@plt+0x3a9f64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [pc, #16] @ 3c0678 <__cxa_atexit@plt+0x3a9f68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4078c8 <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r5, #0, 28 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ @@ -962122,333 +962122,333 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq ip, r9, #196, 12 @ 0xc400000 │ │ │ │ cmneq r6, #212, 16 @ 0xd40000 │ │ │ │ - movteq r1, #20828 @ 0x515c │ │ │ │ + movteq r1, #21084 @ 0x525c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #20888 @ 0x5198 │ │ │ │ + movteq r1, #21144 @ 0x5298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #20953 @ 0x51d9 │ │ │ │ + movteq r1, #21209 @ 0x52d9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21017 @ 0x5219 │ │ │ │ + movteq r1, #21273 @ 0x5319 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21081 @ 0x5259 │ │ │ │ + movteq r1, #21337 @ 0x5359 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21142 @ 0x5296 │ │ │ │ + movteq r1, #21398 @ 0x5396 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21202 @ 0x52d2 │ │ │ │ + movteq r1, #21458 @ 0x53d2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21266 @ 0x5312 │ │ │ │ + movteq r1, #21522 @ 0x5412 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21326 @ 0x534e │ │ │ │ + movteq r1, #21582 @ 0x544e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21388 @ 0x538c │ │ │ │ + movteq r1, #21644 @ 0x548c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21450 @ 0x53ca │ │ │ │ + movteq r1, #21706 @ 0x54ca │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21512 @ 0x5408 │ │ │ │ + movteq r1, #21768 @ 0x5508 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21570 @ 0x5442 │ │ │ │ + movteq r1, #21826 @ 0x5542 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21635 @ 0x5483 │ │ │ │ + movteq r1, #21891 @ 0x5583 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sl, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21697 @ 0x54c1 │ │ │ │ + movteq r1, #21953 @ 0x55c1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21763 @ 0x5503 │ │ │ │ + movteq r1, #22019 @ 0x5603 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21830 @ 0x5546 │ │ │ │ + movteq r1, #22086 @ 0x5646 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21890 @ 0x5582 │ │ │ │ + movteq r1, #22146 @ 0x5682 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #21961 @ 0x55c9 │ │ │ │ + movteq r1, #22217 @ 0x56c9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22026 @ 0x560a │ │ │ │ + movteq r1, #22282 @ 0x570a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22090 @ 0x564a │ │ │ │ + movteq r1, #22346 @ 0x574a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22152 @ 0x5688 │ │ │ │ + movteq r1, #22408 @ 0x5788 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22219 @ 0x56cb │ │ │ │ + movteq r1, #22475 @ 0x57cb │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22281 @ 0x5709 │ │ │ │ + movteq r1, #22537 @ 0x5809 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22357 @ 0x5755 │ │ │ │ + movteq r1, #22613 @ 0x5855 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22418 @ 0x5792 │ │ │ │ + movteq r1, #22674 @ 0x5892 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22483 @ 0x57d3 │ │ │ │ + movteq r1, #22739 @ 0x58d3 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22535 @ 0x5807 │ │ │ │ + movteq r1, #22791 @ 0x5907 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22588 @ 0x583c │ │ │ │ + movteq r1, #22844 @ 0x593c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22640 @ 0x5870 │ │ │ │ + movteq r1, #22896 @ 0x5970 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22701 @ 0x58ad │ │ │ │ + movteq r1, #22957 @ 0x59ad │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22759 @ 0x58e7 │ │ │ │ + movteq r1, #23015 @ 0x59e7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22815 @ 0x591f │ │ │ │ + movteq r1, #23071 @ 0x5a1f │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22865 @ 0x5951 │ │ │ │ + movteq r1, #23121 @ 0x5a51 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22918 @ 0x5986 │ │ │ │ + movteq r1, #23174 @ 0x5a86 │ │ │ │ andeq r0, r6, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #22970 @ 0x59ba │ │ │ │ + movteq r1, #23226 @ 0x5aba │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23023 @ 0x59ef │ │ │ │ + movteq r1, #23279 @ 0x5aef │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23079 @ 0x5a27 │ │ │ │ + movteq r1, #23335 @ 0x5b27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23127 @ 0x5a57 │ │ │ │ + movteq r1, #23383 @ 0x5b57 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23176 @ 0x5a88 │ │ │ │ + movteq r1, #23432 @ 0x5b88 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23241 @ 0x5ac9 │ │ │ │ + movteq r1, #23497 @ 0x5bc9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23305 @ 0x5b09 │ │ │ │ + movteq r1, #23561 @ 0x5c09 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23372 @ 0x5b4c │ │ │ │ + movteq r1, #23628 @ 0x5c4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23431 @ 0x5b87 │ │ │ │ + movteq r1, #23687 @ 0x5c87 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23489 @ 0x5bc1 │ │ │ │ + movteq r1, #23745 @ 0x5cc1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23552 @ 0x5c00 │ │ │ │ + movteq r1, #23808 @ 0x5d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23614 @ 0x5c3e │ │ │ │ + movteq r1, #23870 @ 0x5d3e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23683 @ 0x5c83 │ │ │ │ + movteq r1, #23939 @ 0x5d83 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23741 @ 0x5cbd │ │ │ │ + movteq r1, #23997 @ 0x5dbd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23808 @ 0x5d00 │ │ │ │ + movteq r1, #24064 @ 0x5e00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23878 @ 0x5d46 │ │ │ │ + movteq r1, #24134 @ 0x5e46 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23928 @ 0x5d78 │ │ │ │ + movteq r1, #24184 @ 0x5e78 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #23979 @ 0x5dab │ │ │ │ + movteq r1, #24235 @ 0x5eab │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #24037 @ 0x5de5 │ │ │ │ + movteq r1, #24293 @ 0x5ee5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq r6, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -962693,15 +962693,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r1, #23596 @ 0x5c2c │ │ │ │ + movteq r1, #23852 @ 0x5d2c │ │ │ │ orreq fp, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -963464,15 +963464,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3c3570 <__cxa_atexit@plt+0x3ace60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ msreq SPSR_sc, #60, 10 @ 0xf000000 │ │ │ │ msreq SPSR_sc, #72, 10 @ 0x12000000 │ │ │ │ orreq sl, r9, #28, 8 @ 0x1c000000 │ │ │ │ @@ -963490,15 +963490,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 3c35d0 <__cxa_atexit@plt+0x3acec0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3c35d4 <__cxa_atexit@plt+0x3acec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ + b 4078e8 <__cxa_atexit@plt+0x3f11d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ msreq SPSR_sc, #20, 10 @ 0x5000000 │ │ │ │ orreq sl, r9, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ @@ -963599,32 +963599,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 3c3778 <__cxa_atexit@plt+0x3ad068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r0, #23936 @ 0x5d80 │ │ │ │ - movteq r0, #23969 @ 0x5da1 │ │ │ │ + movteq r0, #24192 @ 0x5e80 │ │ │ │ + movteq r0, #24225 @ 0x5ea1 │ │ │ │ msreq SPSR_sc, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3c37b0 <__cxa_atexit@plt+0x3ad0a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 3c37b4 <__cxa_atexit@plt+0x3ad0a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r0, #23881 @ 0x5d49 │ │ │ │ - movteq r0, #23868 @ 0x5d3c │ │ │ │ + movteq r0, #24137 @ 0x5e49 │ │ │ │ + movteq r0, #24124 @ 0x5e3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c3820 <__cxa_atexit@plt+0x3ad110> │ │ │ │ ldr r3, [pc, #88] @ 3c3830 <__cxa_atexit@plt+0x3ad120> │ │ │ │ @@ -963648,32 +963648,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r7, [pc, #20] @ 3c383c <__cxa_atexit@plt+0x3ad12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r0, #23740 @ 0x5cbc │ │ │ │ - movteq r0, #23773 @ 0x5cdd │ │ │ │ + movteq r0, #23996 @ 0x5dbc │ │ │ │ + movteq r0, #24029 @ 0x5ddd │ │ │ │ msreq SPSR_sc, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3c3874 <__cxa_atexit@plt+0x3ad164> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 3c3878 <__cxa_atexit@plt+0x3ad168> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r0, #23685 @ 0x5c85 │ │ │ │ - movteq r0, #23672 @ 0x5c78 │ │ │ │ + movteq r0, #23941 @ 0x5d85 │ │ │ │ + movteq r0, #23928 @ 0x5d78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3c38a0 <__cxa_atexit@plt+0x3ad190> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -963955,15 +963955,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 3c3d18 <__cxa_atexit@plt+0x3ad608> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ + b 4078f0 <__cxa_atexit@plt+0x3f11e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r9, #124, 24 @ 0x7c00 │ │ │ │ orreq sl, r9, #192, 22 @ 0x30000 │ │ │ │ msreq SPSR_sc, #16, 2 │ │ │ │ @@ -964036,15 +964036,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #21970 @ 0x55d2 │ │ │ │ + movteq r0, #22226 @ 0x56d2 │ │ │ │ orreq r9, r9, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -964091,15 +964091,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq r9, r9, #60, 20 @ 0x3c000 │ │ │ │ - movteq r0, #21772 @ 0x550c │ │ │ │ + movteq r0, #22028 @ 0x560c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3c3f64 <__cxa_atexit@plt+0x3ad854> │ │ │ │ @@ -964138,15 +964138,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - movteq r0, #21588 @ 0x5454 │ │ │ │ + movteq r0, #21844 @ 0x5554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3c4048 <__cxa_atexit@plt+0x3ad938> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -964172,15 +964172,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #21474 @ 0x53e2 │ │ │ │ + movteq r0, #21730 @ 0x54e2 │ │ │ │ orreq r9, r9, #248, 16 @ 0xf80000 │ │ │ │ orreq r9, r9, #76, 18 @ 0x130000 │ │ │ │ orreq r9, r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -964229,15 +964229,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq r9, r9, #20, 16 @ 0x140000 │ │ │ │ - movteq r0, #21220 @ 0x52e4 │ │ │ │ + movteq r0, #21476 @ 0x53e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3c418c <__cxa_atexit@plt+0x3ada7c> │ │ │ │ @@ -964286,15 +964286,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r9, r9, #56, 14 @ 0xe00000 │ │ │ │ - movteq r0, #21012 @ 0x5214 │ │ │ │ + movteq r0, #21268 @ 0x5314 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -968288,15 +968288,15 @@ │ │ │ │ cmp sl, #1 │ │ │ │ blt 3c80b8 <__cxa_atexit@plt+0x3b19a8> │ │ │ │ ldr r3, [pc, #64] @ 3c80e8 <__cxa_atexit@plt+0x3b19d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldrb r8, [r3] │ │ │ │ - b 4078e8 <__cxa_atexit@plt+0x3f11d8> │ │ │ │ + b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ add r7, r5, #12 │ │ │ │ ldr r3, [pc, #32] @ 3c80e4 <__cxa_atexit@plt+0x3b19d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r7 │ │ │ │ b 3c35e4 <__cxa_atexit@plt+0x3aced4> │ │ │ │ @@ -968372,15 +968372,15 @@ │ │ │ │ cmp r3, sl │ │ │ │ bge 3c8208 <__cxa_atexit@plt+0x3b1af8> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [pc, #40] @ 3c8224 <__cxa_atexit@plt+0x3b1b14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r8, [r2, r3] │ │ │ │ str r1, [r5] │ │ │ │ - b 4078e8 <__cxa_atexit@plt+0x3f11d8> │ │ │ │ + b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ add r7, r5, #24 │ │ │ │ ldr r3, [pc, #20] @ 3c8228 <__cxa_atexit@plt+0x3b1b18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5, #24] │ │ │ │ mov r5, r7 │ │ │ │ b 3c35e4 <__cxa_atexit@plt+0x3aced4> │ │ │ │ @@ -968600,15 +968600,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c85bc <__cxa_atexit@plt+0x3b1eac> │ │ │ │ ldr r3, [pc, #76] @ 3c85d8 <__cxa_atexit@plt+0x3b1ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r3, [pc, #48] @ 3c85d0 <__cxa_atexit@plt+0x3b1ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3c85b4 <__cxa_atexit@plt+0x3b1ea4> │ │ │ │ b 3c8638 <__cxa_atexit@plt+0x3b1f28> │ │ │ │ @@ -968630,15 +968630,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c8610 <__cxa_atexit@plt+0x3b1f00> │ │ │ │ ldr r3, [pc, #36] @ 3c8628 <__cxa_atexit@plt+0x3b1f18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #12] @ 3c8624 <__cxa_atexit@plt+0x3b1f14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ cmneq r5, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ @@ -968686,15 +968686,15 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne 3c8708 <__cxa_atexit@plt+0x3b1ff8> │ │ │ │ ldr r7, [pc, #108] @ 3c874c <__cxa_atexit@plt+0x3b203c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ b 3c2aa8 <__cxa_atexit@plt+0x3ac398> │ │ │ │ ldr r7, [pc, #68] @ 3c8754 <__cxa_atexit@plt+0x3b2044> │ │ │ │ @@ -968767,15 +968767,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c8834 <__cxa_atexit@plt+0x3b2124> │ │ │ │ ldr r3, [pc, #48] @ 3c8858 <__cxa_atexit@plt+0x3b2148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #24] @ 3c8854 <__cxa_atexit@plt+0x3b2144> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -968789,15 +968789,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c888c <__cxa_atexit@plt+0x3b217c> │ │ │ │ ldr r3, [pc, #36] @ 3c88a4 <__cxa_atexit@plt+0x3b2194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ ldr r7, [pc, #12] @ 3c88a0 <__cxa_atexit@plt+0x3b2190> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -968836,15 +968836,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq r5, #116 @ 0x74 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - movteq fp, #19146 @ 0x4aca │ │ │ │ + movteq fp, #19402 @ 0x4bca │ │ │ │ cmneq r5, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 3c898c <__cxa_atexit@plt+0x3b227c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -968895,15 +968895,15 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq r5, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movteq fp, #18902 @ 0x49d6 │ │ │ │ + movteq fp, #19158 @ 0x4ad6 │ │ │ │ cmneq r5, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 3c8a78 <__cxa_atexit@plt+0x3b2368> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, #44] @ 3c8a7c <__cxa_atexit@plt+0x3b236c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -968922,15 +968922,15 @@ │ │ │ │ cmneq r5, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c8aa0 <__cxa_atexit@plt+0x3b2390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1f97e5c <__cxa_atexit@plt+0x1f8174c> │ │ │ │ + b 1f97f34 <__cxa_atexit@plt+0x1f81824> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r5, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c8b30 <__cxa_atexit@plt+0x3b2420> │ │ │ │ @@ -969056,15 +969056,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #36] @ 3c8ccc <__cxa_atexit@plt+0x3b25bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8f1ec <__cxa_atexit@plt+0x1f78adc> │ │ │ │ + b 1f8f2c4 <__cxa_atexit@plt+0x1f78bb4> │ │ │ │ cmneq r5, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r5, r9, #232, 22 @ 0x3a000 │ │ │ │ orreq r5, r9, #224, 22 @ 0x38000 │ │ │ │ orreq r5, r9, #212, 22 @ 0x35000 │ │ │ │ orreq r4, r9, #124, 26 @ 0x1f00 │ │ │ │ cmneq r5, #48, 6 @ 0xc0000000 │ │ │ │ @@ -969797,15 +969797,15 @@ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c984c <__cxa_atexit@plt+0x3b313c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 4078f0 <__cxa_atexit@plt+0x3f11e0> │ │ │ │ + b 407900 <__cxa_atexit@plt+0x3f11f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c98d8 <__cxa_atexit@plt+0x3b31c8> │ │ │ │ @@ -970184,17 +970184,17 @@ │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ orreq r3, r9, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - movteq sl, #17835 @ 0x45ab │ │ │ │ + movteq sl, #18091 @ 0x46ab │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - movteq sl, #17847 @ 0x45b7 │ │ │ │ + movteq sl, #18103 @ 0x46b7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c9e88 <__cxa_atexit@plt+0x3b3778> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -970222,17 +970222,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 3c9eec <__cxa_atexit@plt+0x3b37dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - movteq sl, #17667 @ 0x4503 │ │ │ │ + movteq sl, #17923 @ 0x4603 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - movteq sl, #17679 @ 0x450f │ │ │ │ + movteq sl, #17935 @ 0x460f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3c9f38 <__cxa_atexit@plt+0x3b3828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3c9f3c <__cxa_atexit@plt+0x3b382c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ 3c9f40 <__cxa_atexit@plt+0x3b3830> │ │ │ │ @@ -970243,16 +970243,16 @@ │ │ │ │ cmp r0, #2 │ │ │ │ moveq r2, r3 │ │ │ │ moveq r8, r1 │ │ │ │ str r2, [r5] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - movteq sl, #17595 @ 0x44bb │ │ │ │ - movteq sl, #17599 @ 0x44bf │ │ │ │ + movteq sl, #17851 @ 0x45bb │ │ │ │ + movteq sl, #17855 @ 0x45bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -971217,45 +971217,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r3, r9, #160, 20 @ 0xa0000 │ │ │ │ cmneq r5, #100, 4 @ 0x40000006 │ │ │ │ - movteq r9, #18137 @ 0x46d9 │ │ │ │ + movteq r9, #18393 @ 0x47d9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18188 @ 0x470c │ │ │ │ + movteq r9, #18444 @ 0x480c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18235 @ 0x473b │ │ │ │ + movteq r9, #18491 @ 0x483b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18283 @ 0x476b │ │ │ │ + movteq r9, #18539 @ 0x486b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18334 @ 0x479e │ │ │ │ + movteq r9, #18590 @ 0x489e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18381 @ 0x47cd │ │ │ │ + movteq r9, #18637 @ 0x48cd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -972289,15 +972289,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20]! │ │ │ │ str r6, [r2, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ + b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [sl, #3] │ │ │ │ mov r5, r2 │ │ │ │ b 406a38 <__cxa_atexit@plt+0x3f0328> │ │ │ │ ldr r7, [pc, #36] @ 3cbf80 <__cxa_atexit@plt+0x3b5870> │ │ │ │ @@ -972341,15 +972341,15 @@ │ │ │ │ str r3, [r6, #32] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20]! │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ + b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ b 406a38 <__cxa_atexit@plt+0x3f0328> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ @@ -972372,15 +972372,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3cc09c <__cxa_atexit@plt+0x3b598c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 407900 <__cxa_atexit@plt+0x3f11f0> │ │ │ │ + b 407910 <__cxa_atexit@plt+0x3f1200> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r9, #244, 16 @ 0xf40000 │ │ │ │ orreq r2, r9, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -972442,15 +972442,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3cc1b4 <__cxa_atexit@plt+0x3b5aa4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 407900 <__cxa_atexit@plt+0x3f11f0> │ │ │ │ + b 407910 <__cxa_atexit@plt+0x3f1200> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r9, #220, 14 @ 0x3700000 │ │ │ │ orreq r2, r9, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -972592,15 +972592,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3cc40c <__cxa_atexit@plt+0x3b5cfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 407900 <__cxa_atexit@plt+0x3f11f0> │ │ │ │ + b 407910 <__cxa_atexit@plt+0x3f1200> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r9, #132, 10 @ 0x21000000 │ │ │ │ orreq r2, r9, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -972883,15 +972883,15 @@ │ │ │ │ bhi 3cc884 <__cxa_atexit@plt+0x3b6174> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3cc88c <__cxa_atexit@plt+0x3b617c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r9, #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -972932,15 +972932,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ + b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -972996,15 +972996,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cca48 <__cxa_atexit@plt+0x3b6338> │ │ │ │ ldr r2, [pc, #28] @ 3cca58 <__cxa_atexit@plt+0x3b6348> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ + b 407880 <__cxa_atexit@plt+0x3f1170> │ │ │ │ ldr r7, [pc, #12] @ 3cca5c <__cxa_atexit@plt+0x3b634c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r5, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -973048,15 +973048,15 @@ │ │ │ │ bhi 3ccb18 <__cxa_atexit@plt+0x3b6408> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ccb20 <__cxa_atexit@plt+0x3b6410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ + b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r0, r9, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -973170,15 +973170,15 @@ │ │ │ │ bhi 3ccd00 <__cxa_atexit@plt+0x3b65f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ccd08 <__cxa_atexit@plt+0x3b65f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ + b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r0, r9, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -973332,15 +973332,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r1, #2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ + b 407918 <__cxa_atexit@plt+0x3f1208> │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 3ccfc8 <__cxa_atexit@plt+0x3b68b8> │ │ │ │ ldr r7, [pc, #80] @ 3ccff8 <__cxa_atexit@plt+0x3b68e8> │ │ │ │ @@ -973586,15 +973586,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r1, #2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ + b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 3cd3c0 <__cxa_atexit@plt+0x3b6cb0> │ │ │ │ ldr r7, [pc, #80] @ 3cd3f0 <__cxa_atexit@plt+0x3b6ce0> │ │ │ │ @@ -974597,15 +974597,15 @@ │ │ │ │ bhi 3ce34c <__cxa_atexit@plt+0x3b7c3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ce354 <__cxa_atexit@plt+0x3b7c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r8, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -974692,15 +974692,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ - b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ + b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -974812,15 +974812,15 @@ │ │ │ │ str r1, [r6, #24] │ │ │ │ ldr r1, [pc, #44] @ 3ce6c0 <__cxa_atexit@plt+0x3b7fb0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #28]! │ │ │ │ str r6, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4078f8 <__cxa_atexit@plt+0x3f11e8> │ │ │ │ + b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ orreq pc, r8, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @@ -974883,15 +974883,15 @@ │ │ │ │ stm lr, {r0, r1, r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ beq 3ce7c4 <__cxa_atexit@plt+0x3b80b4> │ │ │ │ mov r5, r2 │ │ │ │ b 3ce604 <__cxa_atexit@plt+0x3b7ef4> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -975574,15 +975574,15 @@ │ │ │ │ bhi 3cf290 <__cxa_atexit@plt+0x3b8b80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3cf298 <__cxa_atexit@plt+0x3b8b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ + b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -975623,15 +975623,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 407878 <__cxa_atexit@plt+0x3f1168> │ │ │ │ + b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -975687,15 +975687,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cf454 <__cxa_atexit@plt+0x3b8d44> │ │ │ │ ldr r2, [pc, #28] @ 3cf464 <__cxa_atexit@plt+0x3b8d54> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ + b 407880 <__cxa_atexit@plt+0x3f1170> │ │ │ │ ldr r7, [pc, #12] @ 3cf468 <__cxa_atexit@plt+0x3b8d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r5, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -975767,15 +975767,15 @@ │ │ │ │ bhi 3cf594 <__cxa_atexit@plt+0x3b8e84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3cf59c <__cxa_atexit@plt+0x3b8e8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ + b 407870 <__cxa_atexit@plt+0x3f1160> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -975915,15 +975915,15 @@ │ │ │ │ bhi 3cf7e4 <__cxa_atexit@plt+0x3b90d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3cf7ec <__cxa_atexit@plt+0x3b90dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407858 <__cxa_atexit@plt+0x3f1148> │ │ │ │ + b 407868 <__cxa_atexit@plt+0x3f1158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, #60, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -976078,15 +976078,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r1, #2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - b 407908 <__cxa_atexit@plt+0x3f11f8> │ │ │ │ + b 407918 <__cxa_atexit@plt+0x3f1208> │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 3cfab0 <__cxa_atexit@plt+0x3b93a0> │ │ │ │ ldr r7, [pc, #80] @ 3cfae0 <__cxa_atexit@plt+0x3b93d0> │ │ │ │ @@ -976333,15 +976333,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r1, #2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - b 407850 <__cxa_atexit@plt+0x3f1140> │ │ │ │ + b 407860 <__cxa_atexit@plt+0x3f1150> │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 3cfeac <__cxa_atexit@plt+0x3b979c> │ │ │ │ ldr r7, [pc, #80] @ 3cfedc <__cxa_atexit@plt+0x3b97cc> │ │ │ │ @@ -978449,15 +978449,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d1f9c <__cxa_atexit@plt+0x3bb88c> │ │ │ │ ldr r3, [pc, #84] @ 3d1fc0 <__cxa_atexit@plt+0x3bb8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -978495,15 +978495,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d2034 <__cxa_atexit@plt+0x3bb924> │ │ │ │ ldr r3, [pc, #36] @ 3d2048 <__cxa_atexit@plt+0x3bb938> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq r5, #252, 18 @ 0x3f0000 │ │ │ │ @@ -978521,30 +978521,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 3d20ac <__cxa_atexit@plt+0x3bb99c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r5, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d20d8 <__cxa_atexit@plt+0x3bb9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -978589,15 +978589,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [pc, #68] @ 3d21e4 <__cxa_atexit@plt+0x3bbad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 2321890 <__cxa_atexit@plt+0x230b180> │ │ │ │ + b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -978626,15 +978626,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r3, [pc, #40] @ 3d2254 <__cxa_atexit@plt+0x3bbb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 2321890 <__cxa_atexit@plt+0x230b180> │ │ │ │ + b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, #0, 14 │ │ │ │ orreq fp, r8, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -978656,15 +978656,15 @@ │ │ │ │ str r8, [r2] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d22c8 <__cxa_atexit@plt+0x3bbbb8> │ │ │ │ ldm r5, {r3, r9} │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -978681,25 +978681,25 @@ │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d231c <__cxa_atexit@plt+0x3bbc0c> │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d237c <__cxa_atexit@plt+0x3bbc6c> │ │ │ │ ldr r2, [pc, #36] @ 3d2384 <__cxa_atexit@plt+0x3bbc74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -978741,15 +978741,15 @@ │ │ │ │ orreq fp, r8, #172, 10 @ 0x2b000000 │ │ │ │ cmneq r5, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 407910 <__cxa_atexit@plt+0x3f1200> │ │ │ │ + b 407930 <__cxa_atexit@plt+0x3f1220> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d2484 <__cxa_atexit@plt+0x3bbd74> │ │ │ │ ldr r2, [pc, #116] @ 3d24a0 <__cxa_atexit@plt+0x3bbd90> │ │ │ │ @@ -979413,15 +979413,15 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r3, [pc, #52] @ 3d2eb8 <__cxa_atexit@plt+0x3bc7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 407918 <__cxa_atexit@plt+0x3f1208> │ │ │ │ + b 407938 <__cxa_atexit@plt+0x3f1228> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -980184,15 +980184,15 @@ │ │ │ │ ldr r1, [pc, #32] @ 3d3aa0 <__cxa_atexit@plt+0x3bd390> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r8, [pc, #16] @ 3d3aa4 <__cxa_atexit@plt+0x3bd394> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ msreq SPSR_s, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq sl, r8, #172, 8 @ 0xac000000 │ │ │ │ msreq SPSR_s, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -980214,15 +980214,15 @@ │ │ │ │ ldr r1, [pc, #28] @ 3d3b14 <__cxa_atexit@plt+0x3bd404> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 3d3b18 <__cxa_atexit@plt+0x3bd408> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ msreq SPSR_s, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq sl, r8, #52, 8 @ 0x34000000 │ │ │ │ msreq SPSR_s, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -981305,15 +981305,15 @@ │ │ │ │ beq 3d4c58 <__cxa_atexit@plt+0x3be548> │ │ │ │ ldr r3, [pc, #120] @ 3d4c80 <__cxa_atexit@plt+0x3be570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr lr, [pc, #96] @ 3d4c84 <__cxa_atexit@plt+0x3be574> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -981357,15 +981357,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d4cf8 <__cxa_atexit@plt+0x3be5e8> │ │ │ │ ldr r3, [pc, #44] @ 3d4d08 <__cxa_atexit@plt+0x3be5f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -981382,29 +981382,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d4d50 <__cxa_atexit@plt+0x3be640> │ │ │ │ ldr r3, [pc, #28] @ 3d4d5c <__cxa_atexit@plt+0x3be64c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, #76, 26 @ 0x1300 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d4d88 <__cxa_atexit@plt+0x3be678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r4, #20, 26 @ 0x500 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -981421,15 +981421,15 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub sl, r6, #11 │ │ │ │ mov r8, r2 │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orreq r9, r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -981496,15 +981496,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bge 3d4f18 <__cxa_atexit@plt+0x3be808> │ │ │ │ ldr r3, [pc, #364] @ 3d5074 <__cxa_atexit@plt+0x3be964> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 3d4fac <__cxa_atexit@plt+0x3be89c> │ │ │ │ ldr r1, [r7, #18] │ │ │ │ cmp r2, r1 │ │ │ │ ble 3d5024 <__cxa_atexit@plt+0x3be914> │ │ │ │ @@ -981533,15 +981533,15 @@ │ │ │ │ beq 3d5044 <__cxa_atexit@plt+0x3be934> │ │ │ │ ldr lr, [pc, #216] @ 3d5070 <__cxa_atexit@plt+0x3be960> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r2, [pc, #156] @ 3d5050 <__cxa_atexit@plt+0x3be940> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ beq 3d5018 <__cxa_atexit@plt+0x3be908> │ │ │ │ ldr r1, [pc, #136] @ 3d5054 <__cxa_atexit@plt+0x3be944> │ │ │ │ @@ -981560,15 +981560,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d503c <__cxa_atexit@plt+0x3be92c> │ │ │ │ ldr r3, [pc, #84] @ 3d505c <__cxa_atexit@plt+0x3be94c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3d5060 <__cxa_atexit@plt+0x3be950> │ │ │ │ add r3, pc, r3 │ │ │ │ b 3d4f08 <__cxa_atexit@plt+0x3be7f8> │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -981645,15 +981645,15 @@ │ │ │ │ beq 3d5178 <__cxa_atexit@plt+0x3bea68> │ │ │ │ ldr lr, [pc, #52] @ 3d518c <__cxa_atexit@plt+0x3bea7c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -981674,28 +981674,28 @@ │ │ │ │ ldr r2, [pc, #36] @ 3d51ec <__cxa_atexit@plt+0x3beadc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r3, #-8] │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ stmda r3, {r1, r2} │ │ │ │ stm r5, {r0, r9} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r4, #188, 16 @ 0xbc0000 │ │ │ │ andeq r1, r0, ip, ror #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d5214 <__cxa_atexit@plt+0x3beb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -981717,15 +981717,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub sl, r6, #18 │ │ │ │ mov r8, ip │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r9, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -981811,15 +981811,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d5410 <__cxa_atexit@plt+0x3bed00> │ │ │ │ ldr r3, [pc, #44] @ 3d5420 <__cxa_atexit@plt+0x3bed10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -981836,29 +981836,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d5468 <__cxa_atexit@plt+0x3bed58> │ │ │ │ ldr r3, [pc, #28] @ 3d5474 <__cxa_atexit@plt+0x3bed64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d54a0 <__cxa_atexit@plt+0x3bed90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 22f1ef0 <__cxa_atexit@plt+0x22db7e0> │ │ │ │ + b 4070a0 <__cxa_atexit@plt+0x3f0990> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r4, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -981879,15 +981879,15 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r7, r8} │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub sl, r6, #18 │ │ │ │ mov r8, r2 │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406a90 <__cxa_atexit@plt+0x3f0380> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orreq r9, r8, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -981945,15 +981945,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ ldr r8, [pc, #20] @ 3d5628 <__cxa_atexit@plt+0x3bef18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq r8, r8, #44, 18 @ 0xb0000 │ │ │ │ cmneq r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -982100,15 +982100,15 @@ │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ stm r5, {r1, sl} │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 3d58b0 <__cxa_atexit@plt+0x3bf1a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -982266,15 +982266,15 @@ │ │ │ │ stmda r5, {r0, r2} │ │ │ │ stmib r5, {r1, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r8, [pc, #48] @ 3d5b48 <__cxa_atexit@plt+0x3bf438> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2320880 <__cxa_atexit@plt+0x230a170> │ │ │ │ + b 4070b8 <__cxa_atexit@plt+0x3f09a8> │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -982832,15 +982832,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r3, [r7, #14] │ │ │ │ str sl, [r5, #12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov sl, r3 │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ ldr lr, [pc, #104] @ 3d6468 <__cxa_atexit@plt+0x3bfd58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -982856,15 +982856,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #44] @ 3d6470 <__cxa_atexit@plt+0x3bfd60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ - b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ + b 407948 <__cxa_atexit@plt+0x3f1238> │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ orreq r7, r8, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orreq r7, r8, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @@ -982881,21 +982881,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r3, [r7, #14] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #12] │ │ │ │ str sl, [r5, #-4]! │ │ │ │ mov sl, r3 │ │ │ │ - b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ + b 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ ldr r3, [pc, #16] @ 3d64d4 <__cxa_atexit@plt+0x3bfdc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ + b 407948 <__cxa_atexit@plt+0x3f1238> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r4, #224, 10 @ 0x38000000 │ │ │ │ andeq r1, r0, sl, ror #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -983377,57 +983377,57 @@ │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #18 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq r7, r8, #192, 24 @ 0xc000 │ │ │ │ - movteq sp, #15313 @ 0x3bd1 │ │ │ │ + movteq sp, #15569 @ 0x3cd1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15354 @ 0x3bfa │ │ │ │ + movteq sp, #15610 @ 0x3cfa │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15393 @ 0x3c21 │ │ │ │ + movteq sp, #15649 @ 0x3d21 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15436 @ 0x3c4c │ │ │ │ + movteq sp, #15692 @ 0x3d4c │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15479 @ 0x3c77 │ │ │ │ + movteq sp, #15735 @ 0x3d77 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15523 @ 0x3ca3 │ │ │ │ + movteq sp, #15779 @ 0x3da3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15565 @ 0x3ccd │ │ │ │ + movteq sp, #15821 @ 0x3dcd │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #15602 @ 0x3cf2 │ │ │ │ + movteq sp, #15858 @ 0x3df2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -983476,15 +983476,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq r6, r8, #80, 22 @ 0x14000 │ │ │ │ orreq r6, r8, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ + b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d6e50 <__cxa_atexit@plt+0x3c0740> │ │ │ │ ldr r2, [pc, #52] @ 3d6e58 <__cxa_atexit@plt+0x3c0748> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -983504,15 +983504,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq r6, r8, #224, 20 @ 0xe0000 │ │ │ │ orreq r6, r8, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4077b8 <__cxa_atexit@plt+0x3f10a8> │ │ │ │ + b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d6f00 <__cxa_atexit@plt+0x3c07f0> │ │ │ │ @@ -984259,15 +984259,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ orreq r5, r8, #148, 30 @ 0x250 │ │ │ │ orreq r6, r8, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - movteq sp, #12408 @ 0x3078 │ │ │ │ + movteq sp, #12664 @ 0x3178 │ │ │ │ orreq r6, r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ cmneq r4, #40, 2 │ │ │ │ andeq r0, r0, r5, lsr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -987155,15 +987155,15 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ sub sl, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b fe170c <__cxa_atexit@plt+0xfcaffc> │ │ │ │ + b fe17e4 <__cxa_atexit@plt+0xfcb0d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3da7b4 <__cxa_atexit@plt+0x3c40a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ @@ -987210,15 +987210,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ sub sl, r6, #7 │ │ │ │ - b fe170c <__cxa_atexit@plt+0xfcaffc> │ │ │ │ + b fe17e4 <__cxa_atexit@plt+0xfcb0d4> │ │ │ │ ldr r7, [pc, #28] @ 3da884 <__cxa_atexit@plt+0x3c4174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -987354,15 +987354,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #64] @ 3daacc <__cxa_atexit@plt+0x3c43bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b fdeab0 <__cxa_atexit@plt+0xfc83a0> │ │ │ │ + b fdeb88 <__cxa_atexit@plt+0xfc8478> │ │ │ │ ldr r7, [pc, #56] @ 3daae0 <__cxa_atexit@plt+0x3c43d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -987533,15 +987533,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dad6c <__cxa_atexit@plt+0x3c465c> │ │ │ │ ldr r3, [pc, #32] @ 3dad7c <__cxa_atexit@plt+0x3c466c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, #31 │ │ │ │ - b fe0164 <__cxa_atexit@plt+0xfc9a54> │ │ │ │ + b fe023c <__cxa_atexit@plt+0xfc9b2c> │ │ │ │ ldr r7, [pc, #12] @ 3dad80 <__cxa_atexit@plt+0x3c4670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r4, #188, 28 @ 0xbc0 │ │ │ │ cmneq r4, #144, 28 @ 0x900 │ │ │ │ @@ -987635,15 +987635,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3daf04 <__cxa_atexit@plt+0x3c47f4> │ │ │ │ ldr r3, [pc, #32] @ 3daf14 <__cxa_atexit@plt+0x3c4804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, #31 │ │ │ │ - b fe0164 <__cxa_atexit@plt+0xfc9a54> │ │ │ │ + b fe023c <__cxa_atexit@plt+0xfc9b2c> │ │ │ │ ldr r7, [pc, #12] @ 3daf18 <__cxa_atexit@plt+0x3c4808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ cmneq r4, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -988540,15 +988540,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dbd28 <__cxa_atexit@plt+0x3c5618> │ │ │ │ ldr r5, [pc, #28] @ 3dbd38 <__cxa_atexit@plt+0x3c5628> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 8edd50 <__cxa_atexit@plt+0x8d7640> │ │ │ │ + b 8edda8 <__cxa_atexit@plt+0x8d7698> │ │ │ │ ldr r7, [pc, #12] @ 3dbd3c <__cxa_atexit@plt+0x3c562c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r4, #120, 30 @ 0x1e0 │ │ │ │ cmneq r4, #88, 30 @ 0x160 │ │ │ │ @@ -989491,15 +989491,15 @@ │ │ │ │ ldr r3, [pc, #84] @ 3dcc40 <__cxa_atexit@plt+0x3c6530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #80] @ 3dcc44 <__cxa_atexit@plt+0x3c6534> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ str r1, [r5] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 407930 <__cxa_atexit@plt+0x3f1220> │ │ │ │ + b 407950 <__cxa_atexit@plt+0x3f1240> │ │ │ │ ldr r5, [pc, #48] @ 3dcc3c <__cxa_atexit@plt+0x3c652c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r3] │ │ │ │ str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 3dcc2c <__cxa_atexit@plt+0x3c651c> │ │ │ │ mov r5, r3 │ │ │ │ @@ -989532,15 +989532,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #260] @ 3dcd98 <__cxa_atexit@plt+0x3c6688> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r6, #3] │ │ │ │ str r1, [r5] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 407930 <__cxa_atexit@plt+0x3f1220> │ │ │ │ + b 407950 <__cxa_atexit@plt+0x3f1240> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3dcd6c <__cxa_atexit@plt+0x3c665c> │ │ │ │ ldr lr, [pc, #184] @ 3dcd78 <__cxa_atexit@plt+0x3c6668> │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -989560,15 +989560,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #132] @ 3dcd88 <__cxa_atexit@plt+0x3c6678> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r3] │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 407930 <__cxa_atexit@plt+0x3f1220> │ │ │ │ + b 407950 <__cxa_atexit@plt+0x3f1240> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r6, [pc, #108] @ 3dcd90 <__cxa_atexit@plt+0x3c6680> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3dcd58 <__cxa_atexit@plt+0x3c6648> │ │ │ │ @@ -990028,23 +990028,23 @@ │ │ │ │ mov r2, #9 │ │ │ │ bl 13b54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3dd374 <__cxa_atexit@plt+0x3c6c64> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ orreq r0, r8, #160, 10 @ 0x28000000 │ │ │ │ - movteq r7, #14295 @ 0x37d7 │ │ │ │ - movteq r7, #14266 @ 0x37ba │ │ │ │ + movteq r7, #14551 @ 0x38d7 │ │ │ │ + movteq r7, #14522 @ 0x38ba │ │ │ │ orreq r0, r8, #48, 10 @ 0xc000000 │ │ │ │ - movteq r7, #14360 @ 0x3818 │ │ │ │ + movteq r7, #14616 @ 0x3918 │ │ │ │ orreq r0, r8, #184, 10 @ 0x2e000000 │ │ │ │ - movteq r7, #14332 @ 0x37fc │ │ │ │ - movteq r7, #14186 @ 0x376a │ │ │ │ + movteq r7, #14588 @ 0x38fc │ │ │ │ + movteq r7, #14442 @ 0x386a │ │ │ │ orreq r0, r8, #20, 10 @ 0x5000000 │ │ │ │ - movteq r7, #14158 @ 0x374e │ │ │ │ + movteq r7, #14414 @ 0x384e │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3dd4a8 <__cxa_atexit@plt+0x3c6d98> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -990098,15 +990098,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r8} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, fp │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r7, [pc, #64] @ 3dd5c8 <__cxa_atexit@plt+0x3c6eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3dd5c4 <__cxa_atexit@plt+0x3c6eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -990293,15 +990293,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, fp │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4077c0 <__cxa_atexit@plt+0x3f10b0> │ │ │ │ + b 4077c8 <__cxa_atexit@plt+0x3f10b8> │ │ │ │ ldr r7, [pc, #36] @ 3dd8b8 <__cxa_atexit@plt+0x3c71a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -990362,15 +990362,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 3dd9b0 <__cxa_atexit@plt+0x3c72a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3dd9b4 <__cxa_atexit@plt+0x3c72a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4078d8 <__cxa_atexit@plt+0x3f11c8> │ │ │ │ + b 4078e8 <__cxa_atexit@plt+0x3f11d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #252, 6 @ 0xf0000003 │ │ │ │ orreq pc, r7, #208, 30 @ 0x340 │ │ │ │ cmneq r4, #16, 10 @ 0x4000000 │ │ │ │ @@ -990390,15 +990390,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3dda28 <__cxa_atexit@plt+0x3c7318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #208, 8 @ 0xd0000000 │ │ │ │ cmneq r4, #64, 8 @ 0x40000000 │ │ │ │ orreq pc, r7, #100, 30 @ 0x190 │ │ │ │ @@ -990419,15 +990419,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3dda9c <__cxa_atexit@plt+0x3c738c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #12, 10 @ 0x3000000 │ │ │ │ cmneq r4, #184, 8 @ 0xb8000000 │ │ │ │ orreq pc, r7, #240, 28 @ 0xf00 │ │ │ │ @@ -990676,20 +990676,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 3dde90 <__cxa_atexit@plt+0x3c7780> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 3dde94 <__cxa_atexit@plt+0x3c7784> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ b 3dde58 <__cxa_atexit@plt+0x3c7748> │ │ │ │ orreq pc, r7, #12, 22 @ 0x3000 │ │ │ │ - movteq r6, #15657 @ 0x3d29 │ │ │ │ + movteq r6, #15913 @ 0x3e29 │ │ │ │ orreq r0, r8, #240, 20 @ 0xf0000 │ │ │ │ orreq pc, r7, #4, 22 @ 0x1000 │ │ │ │ cmneq r4, #116 @ 0x74 │ │ │ │ cmneq r4, #104 @ 0x68 │ │ │ │ - movteq r6, #15809 @ 0x3dc1 │ │ │ │ + movteq r6, #16065 @ 0x3ec1 │ │ │ │ orreq r0, r8, #136, 22 @ 0x22000 │ │ │ │ cmneq r4, #156, 2 @ 0x27 │ │ │ │ cmneq r4, #144, 2 @ 0x24 │ │ │ │ cmneq r4, #0, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -990800,30 +990800,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3de090 <__cxa_atexit@plt+0x3c7980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #176, 30 @ 0x2c0 │ │ │ │ cmneq r4, #196, 28 @ 0xc40 │ │ │ │ orreq pc, r7, #252, 16 @ 0xfc0000 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3de0b4 <__cxa_atexit@plt+0x3c79a4> │ │ │ │ ldr r3, [pc, #28] @ 3de0c8 <__cxa_atexit@plt+0x3c79b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #16] @ 3de0cc <__cxa_atexit@plt+0x3c79bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r4, #144, 30 @ 0x240 │ │ │ │ @@ -990835,15 +990835,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3de104 <__cxa_atexit@plt+0x3c79f4> │ │ │ │ ldr r3, [pc, #32] @ 3de11c <__cxa_atexit@plt+0x3c7a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #20] @ 3de120 <__cxa_atexit@plt+0x3c7a10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -990858,15 +990858,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r4, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 3de188 <__cxa_atexit@plt+0x3c7a78> │ │ │ │ @@ -991007,15 +991007,15 @@ │ │ │ │ b 3dd4a8 <__cxa_atexit@plt+0x3c6d98> │ │ │ │ ldr r7, [pc, #40] @ 3de3c8 <__cxa_atexit@plt+0x3c7cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - movteq r6, #14217 @ 0x3789 │ │ │ │ + movteq r6, #14473 @ 0x3889 │ │ │ │ orreq r0, r8, #224, 10 @ 0x38000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r4, #216, 24 @ 0xd800 │ │ │ │ cmneq r4, #204, 24 @ 0xcc00 │ │ │ │ orreq pc, r7, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -991098,15 +991098,15 @@ │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3de52c <__cxa_atexit@plt+0x3c7e1c> │ │ │ │ ldr r5, [pc, #56] @ 3de54c <__cxa_atexit@plt+0x3c7e3c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3de548 <__cxa_atexit@plt+0x3c7e38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -991128,15 +991128,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3de598 <__cxa_atexit@plt+0x3c7e88> │ │ │ │ ldr r3, [pc, #32] @ 3de5b0 <__cxa_atexit@plt+0x3c7ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #20] @ 3de5b4 <__cxa_atexit@plt+0x3c7ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @@ -991167,15 +991167,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r0, #12]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 434530 <__cxa_atexit@plt+0x41de20> │ │ │ │ + b 434558 <__cxa_atexit@plt+0x41de48> │ │ │ │ mov r6, r3 │ │ │ │ b 3de644 <__cxa_atexit@plt+0x3c7f34> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3de658 <__cxa_atexit@plt+0x3c7f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -991260,15 +991260,15 @@ │ │ │ │ beq 3de7b4 <__cxa_atexit@plt+0x3c80a4> │ │ │ │ ldr r3, [pc, #60] @ 3de7d0 <__cxa_atexit@plt+0x3c80c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -991287,29 +991287,29 @@ │ │ │ │ beq 3de814 <__cxa_atexit@plt+0x3c8104> │ │ │ │ ldr r3, [pc, #32] @ 3de820 <__cxa_atexit@plt+0x3c8110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3de84c <__cxa_atexit@plt+0x3c813c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -991465,15 +991465,15 @@ │ │ │ │ beq 3deb10 <__cxa_atexit@plt+0x3c8400> │ │ │ │ ldr r3, [pc, #96] @ 3deb28 <__cxa_atexit@plt+0x3c8418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r3, [pc, #52] @ 3deb18 <__cxa_atexit@plt+0x3c8408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3deb10 <__cxa_atexit@plt+0x3c8400> │ │ │ │ ldr r3, [pc, #32] @ 3deb1c <__cxa_atexit@plt+0x3c840c> │ │ │ │ @@ -991507,29 +991507,29 @@ │ │ │ │ beq 3deb84 <__cxa_atexit@plt+0x3c8474> │ │ │ │ ldr r3, [pc, #32] @ 3deb90 <__cxa_atexit@plt+0x3c8480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r2, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3debbc <__cxa_atexit@plt+0x3c84ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r4, #236, 6 @ 0xb0000003 │ │ │ │ andeq r2, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 3debe4 <__cxa_atexit@plt+0x3c84d4> │ │ │ │ @@ -991651,15 +991651,15 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dedd0 <__cxa_atexit@plt+0x3c86c0> │ │ │ │ ldr r3, [pc, #56] @ 3dedf4 <__cxa_atexit@plt+0x3c86e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3dedf0 <__cxa_atexit@plt+0x3c86e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -991684,15 +991684,15 @@ │ │ │ │ stm r5, {r0, r3} │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dee48 <__cxa_atexit@plt+0x3c8738> │ │ │ │ ldr r3, [pc, #36] @ 3dee64 <__cxa_atexit@plt+0x3c8754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #24] @ 3dee68 <__cxa_atexit@plt+0x3c8758> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -992438,15 +992438,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3dfa10 <__cxa_atexit@plt+0x3c9300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 407938 <__cxa_atexit@plt+0x3f1228> │ │ │ │ + b 407958 <__cxa_atexit@plt+0x3f1248> │ │ │ │ orreq lr, r7, #36, 30 @ 0x90 │ │ │ │ cmneq r4, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -992462,15 +992462,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3dfa94 <__cxa_atexit@plt+0x3c9384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 10598d0 <__cxa_atexit@plt+0x10431c0> │ │ │ │ + b 10599a8 <__cxa_atexit@plt+0x1043298> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -992675,21 +992675,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3dfde0 <__cxa_atexit@plt+0x3c96d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r4, #15634 @ 0x3d12 │ │ │ │ + movteq r4, #15890 @ 0x3e12 │ │ │ │ orreq sp, r7, #184, 22 @ 0x2e000 │ │ │ │ orreq lr, r7, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -993398,15 +993398,15 @@ │ │ │ │ ldr r3, [r6, #-4] │ │ │ │ ldr r2, [pc, #280] @ 3e0a14 <__cxa_atexit@plt+0x3ca304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 10598d0 <__cxa_atexit@plt+0x10431c0> │ │ │ │ + b 10599a8 <__cxa_atexit@plt+0x1043298> │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 3e09c4 <__cxa_atexit@plt+0x3ca2b4> │ │ │ │ ldr r7, [pc, #248] @ 3e0a1c <__cxa_atexit@plt+0x3ca30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #60] @ 0x3c │ │ │ │ @@ -993505,15 +993505,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e0ad4 <__cxa_atexit@plt+0x3ca3c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #44, 14 @ 0xb00000 │ │ │ │ cmneq r4, #216, 12 @ 0xd800000 │ │ │ │ orreq ip, r7, #184, 28 @ 0xb80 │ │ │ │ @@ -993555,15 +993555,15 @@ │ │ │ │ bcc 3e0ba0 <__cxa_atexit@plt+0x3ca490> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add sl, r7, #8 │ │ │ │ add r1, r3, #1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r9 │ │ │ │ - bl 407940 <__cxa_atexit@plt+0x3f1230> │ │ │ │ + bl 407960 <__cxa_atexit@plt+0x3f1250> │ │ │ │ ldr r3, [pc, #32] @ 3e0bac <__cxa_atexit@plt+0x3ca49c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @@ -993588,38 +993588,38 @@ │ │ │ │ cmp r3, r2 │ │ │ │ ldrbne r3, [r3] │ │ │ │ cmpne r3, #47 @ 0x2f │ │ │ │ bne 3e0c10 <__cxa_atexit@plt+0x3ca500> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 407948 <__cxa_atexit@plt+0x3f1238> │ │ │ │ + bl 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ cmp r0, #2 │ │ │ │ bge 3e0c30 <__cxa_atexit@plt+0x3ca520> │ │ │ │ ldr r7, [pc, #72] @ 3e0c60 <__cxa_atexit@plt+0x3ca550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #68] @ 3e0c64 <__cxa_atexit@plt+0x3ca554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3e0c58 <__cxa_atexit@plt+0x3ca548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 407950 <__cxa_atexit@plt+0x3f1240> │ │ │ │ + b 407970 <__cxa_atexit@plt+0x3f1260> │ │ │ │ ldr r7, [pc, #20] @ 3e0c5c <__cxa_atexit@plt+0x3ca54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #16233 @ 0x3f69 │ │ │ │ + movteq r4, #12393 @ 0x3069 │ │ │ │ orreq sp, r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r4, #196, 10 @ 0x31000000 │ │ │ │ - movteq r3, #16173 @ 0x3f2d │ │ │ │ + movteq r4, #12333 @ 0x302d │ │ │ │ orreq sp, r7, #120, 20 @ 0x78000 │ │ │ │ cmneq r4, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 3e0c8c <__cxa_atexit@plt+0x3ca57c> │ │ │ │ @@ -993762,29 +993762,29 @@ │ │ │ │ cmp r3, r2 │ │ │ │ ldrbne r3, [r3] │ │ │ │ cmpne r3, #47 @ 0x2f │ │ │ │ bne 3e0ef8 <__cxa_atexit@plt+0x3ca7e8> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 407948 <__cxa_atexit@plt+0x3f1238> │ │ │ │ + bl 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ cmp r0, #2 │ │ │ │ bge 3e0ee8 <__cxa_atexit@plt+0x3ca7d8> │ │ │ │ ldr r7, [pc, #192] @ 3e0f90 <__cxa_atexit@plt+0x3ca880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #188] @ 3e0f94 <__cxa_atexit@plt+0x3ca884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #176] @ 3e0fa0 <__cxa_atexit@plt+0x3ca890> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 407950 <__cxa_atexit@plt+0x3f1240> │ │ │ │ + b 407970 <__cxa_atexit@plt+0x3f1260> │ │ │ │ mov lr, #1 │ │ │ │ ldr r3, [pc, #128] @ 3e0f84 <__cxa_atexit@plt+0x3ca874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ str r2, [r5] │ │ │ │ @@ -993810,20 +993810,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 406bb0 <__cxa_atexit@plt+0x3f04a0> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - movteq r3, #15537 @ 0x3cb1 │ │ │ │ + movteq r3, #15793 @ 0x3db1 │ │ │ │ orreq sp, r7, #120, 20 @ 0x78000 │ │ │ │ orreq sp, r7, #148, 14 @ 0x2500000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - movteq r3, #15329 @ 0x3be1 │ │ │ │ - movteq r3, #15477 @ 0x3c75 │ │ │ │ + movteq r3, #15585 @ 0x3ce1 │ │ │ │ + movteq r3, #15733 @ 0x3d75 │ │ │ │ orreq sp, r7, #192, 14 @ 0x3000000 │ │ │ │ cmneq r4, #192, 4 │ │ │ │ orreq sp, r7, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -994284,15 +994284,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e1700 <__cxa_atexit@plt+0x3caff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #184, 22 @ 0x2e000 │ │ │ │ cmneq r4, #172, 20 @ 0xac000 │ │ │ │ orreq ip, r7, #140, 4 @ 0xc0000008 │ │ │ │ @@ -994313,15 +994313,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e1774 <__cxa_atexit@plt+0x3cb064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #180, 22 @ 0x2d000 │ │ │ │ cmneq r4, #244, 12 @ 0xf400000 │ │ │ │ orreq ip, r7, #24, 4 @ 0x80000001 │ │ │ │ @@ -994342,15 +994342,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e17e8 <__cxa_atexit@plt+0x3cb0d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4078d0 <__cxa_atexit@plt+0x3f11c0> │ │ │ │ + b 4078e0 <__cxa_atexit@plt+0x3f11d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, #184, 22 @ 0x2e000 │ │ │ │ cmneq r4, #108, 14 @ 0x1b00000 │ │ │ │ orreq ip, r7, #164, 2 @ 0x29 │ │ │ │ @@ -994664,15 +994664,15 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ stmda r3, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ beq 3e1ce4 <__cxa_atexit@plt+0x3cb5d4> │ │ │ │ add r5, r3, #4 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 2310b0c <__cxa_atexit@plt+0x22fa3fc> │ │ │ │ + b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -994684,25 +994684,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 3e1d28 <__cxa_atexit@plt+0x3cb618> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 2310b0c <__cxa_atexit@plt+0x22fa3fc> │ │ │ │ + b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r4, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 2310b0c <__cxa_atexit@plt+0x22fa3fc> │ │ │ │ + b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ cmneq r4, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e1db0 <__cxa_atexit@plt+0x3cb6a0> │ │ │ │ @@ -994744,15 +994744,15 @@ │ │ │ │ ldr r2, [pc, #216] @ 3e1ed8 <__cxa_atexit@plt+0x3cb7c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 2321890 <__cxa_atexit@plt+0x230b180> │ │ │ │ + b 407920 <__cxa_atexit@plt+0x3f1210> │ │ │ │ ldr r6, [pc, #164] @ 3e1ec4 <__cxa_atexit@plt+0x3cb7b4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 3e1e50 <__cxa_atexit@plt+0x3cb740> │ │ │ │ cmp r6, #2 │ │ │ │ @@ -995060,15 +995060,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r0, [pc, #32] @ 3e2314 <__cxa_atexit@plt+0x3cbc04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 3e2318 <__cxa_atexit@plt+0x3cbc08> │ │ │ │ - movteq r2, #14341 @ 0x3805 │ │ │ │ + movteq r2, #14597 @ 0x3905 │ │ │ │ orreq ip, r7, #92, 12 @ 0x5c00000 │ │ │ │ orreq fp, r7, #132, 12 @ 0x8400000 │ │ │ │ cmneq r4, #164 @ 0xa4 │ │ │ │ cmneq r4, #152 @ 0x98 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -995200,15 +995200,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3e2558 <__cxa_atexit@plt+0x3cbe48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #44] @ 3e255c <__cxa_atexit@plt+0x3cbe4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #13933 @ 0x366d │ │ │ │ + movteq r2, #14189 @ 0x376d │ │ │ │ orreq ip, r7, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ cmneq r4, #112, 28 @ 0x700 │ │ │ │ @@ -995723,15 +995723,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e2d7c <__cxa_atexit@plt+0x3cc66c> │ │ │ │ ldr r3, [pc, #80] @ 3e2dac <__cxa_atexit@plt+0x3cc69c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 3e2f08 <__cxa_atexit@plt+0x3cc7f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3e2da8 <__cxa_atexit@plt+0x3cc698> │ │ │ │ @@ -995770,15 +995770,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e2e28 <__cxa_atexit@plt+0x3cc718> │ │ │ │ ldr r3, [pc, #52] @ 3e2e4c <__cxa_atexit@plt+0x3cc73c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3e2e48 <__cxa_atexit@plt+0x3cc738> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -995804,15 +995804,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e2ea8 <__cxa_atexit@plt+0x3cc798> │ │ │ │ ldr r3, [pc, #36] @ 3e2ec4 <__cxa_atexit@plt+0x3cc7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r7, [pc, #24] @ 3e2ec8 <__cxa_atexit@plt+0x3cc7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -996118,21 +996118,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3e33ac <__cxa_atexit@plt+0x3ccc9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #14134 @ 0x3736 │ │ │ │ + movteq r1, #14390 @ 0x3836 │ │ │ │ orreq sl, r7, #236, 10 @ 0x3b000000 │ │ │ │ orreq fp, r7, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -996867,15 +996867,15 @@ │ │ │ │ ldr r3, [r3, #6] │ │ │ │ ldr r0, [pc, #84] @ 3e3f84 <__cxa_atexit@plt+0x3cd874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3e3f7c <__cxa_atexit@plt+0x3cd86c> │ │ │ │ @@ -996908,15 +996908,15 @@ │ │ │ │ ldr r3, [r3, #6] │ │ │ │ ldr r0, [pc, #68] @ 3e4018 <__cxa_atexit@plt+0x3cd908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3e4010 <__cxa_atexit@plt+0x3cd900> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -996941,15 +996941,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 3e4088 <__cxa_atexit@plt+0x3cd978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r3, [pc, #24] @ 3e408c <__cxa_atexit@plt+0x3cd97c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @@ -997088,15 +997088,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #76] @ 3e42f4 <__cxa_atexit@plt+0x3cdbe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3e42e8 <__cxa_atexit@plt+0x3cdbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -997201,15 +997201,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #104] @ 3e44d0 <__cxa_atexit@plt+0x3cddc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #16]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ @@ -997254,15 +997254,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #68] @ 3e4580 <__cxa_atexit@plt+0x3cde70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3e4578 <__cxa_atexit@plt+0x3cde68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ @@ -997292,15 +997292,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #68] @ 3e4618 <__cxa_atexit@plt+0x3cdf08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3e4610 <__cxa_atexit@plt+0x3cdf00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ @@ -997328,15 +997328,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #64] @ 3e46a8 <__cxa_atexit@plt+0x3cdf98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 43683c <__cxa_atexit@plt+0x42012c> │ │ │ │ + b 436864 <__cxa_atexit@plt+0x420154> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3e46a0 <__cxa_atexit@plt+0x3cdf90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ @@ -997533,15 +997533,15 @@ │ │ │ │ str r0, [r2] │ │ │ │ tst r7, #3 │ │ │ │ beq 3e49c8 <__cxa_atexit@plt+0x3ce2b8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -997572,15 +997572,15 @@ │ │ │ │ str r8, [r2] │ │ │ │ tst r7, #3 │ │ │ │ beq 3e4a58 <__cxa_atexit@plt+0x3ce348> │ │ │ │ ldm r5, {r3, r9} │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -997597,25 +997597,25 @@ │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 3e4aac <__cxa_atexit@plt+0x3ce39c> │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 231bf6c <__cxa_atexit@plt+0x230585c> │ │ │ │ + b 407928 <__cxa_atexit@plt+0x3f1218> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -997679,15 +997679,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #12533 @ 0x30f5 │ │ │ │ + movteq r0, #12789 @ 0x31f5 │ │ │ │ orreq r8, r7, #144, 26 @ 0x2400 │ │ │ │ msreq SPSR_xc, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -997835,15 +997835,15 @@ │ │ │ │ ands r1, r7, #3 │ │ │ │ beq 3e4e7c <__cxa_atexit@plt+0x3ce76c> │ │ │ │ cmp r2, r1 │ │ │ │ bne 3e4e88 <__cxa_atexit@plt+0x3ce778> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ + b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ ldr r7, [pc, #56] @ 3e4ea4 <__cxa_atexit@plt+0x3ce794> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #48] @ 3e4ea8 <__cxa_atexit@plt+0x3ce798> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -997872,15 +997872,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 3e4ef8 <__cxa_atexit@plt+0x3ce7e8> │ │ │ │ cmp r3, r2 │ │ │ │ bne 3e4f00 <__cxa_atexit@plt+0x3ce7f0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ + b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e4f18 <__cxa_atexit@plt+0x3ce808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -997892,15 +997892,15 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3e4f48 <__cxa_atexit@plt+0x3ce838> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 407888 <__cxa_atexit@plt+0x3f1178> │ │ │ │ + b 407898 <__cxa_atexit@plt+0x3f1188> │ │ │ │ ldr r7, [pc, #12] @ 3e4f5c <__cxa_atexit@plt+0x3ce84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ orreq r8, r7, #12, 20 @ 0xc000 │ │ │ │ msreq SPSR_xc, #148, 10 @ 0x25000000 │ │ │ │ @@ -998338,15 +998338,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq pc, #9788 @ 0x263c @ │ │ │ │ + movteq pc, #10044 @ 0x273c @ │ │ │ │ orreq r8, r7, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -998418,15 +998418,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 406ba8 <__cxa_atexit@plt+0x3f0498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq pc, #9466 @ 0x24fa @ │ │ │ │ + movteq pc, #9722 @ 0x25fa @ │ │ │ │ orreq r8, r7, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -998518,15 +998518,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3e5934 <__cxa_atexit@plt+0x3cf224> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r5} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -999292,15 +999292,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3e653c <__cxa_atexit@plt+0x3cfe2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r7, r7, #84, 8 @ 0x54000000 │ │ │ │ orreq r7, r7, #92, 8 @ 0x5c000000 │ │ │ │ cmneq r3, #44, 2 │ │ │ │ @@ -999346,19 +999346,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #68] @ 3e664c <__cxa_atexit@plt+0x3cff3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #48] @ 3e6648 <__cxa_atexit@plt+0x3cff38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3e6644 <__cxa_atexit@plt+0x3cff34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ @@ -999391,15 +999391,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #24] @ 3e66d4 <__cxa_atexit@plt+0x3cffc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @@ -999422,15 +999422,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e6748 <__cxa_atexit@plt+0x3d0038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 407958 <__cxa_atexit@plt+0x3f1248> │ │ │ │ + b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #112, 2 │ │ │ │ cmneq r3, #152, 30 @ 0x260 │ │ │ │ orreq r7, r7, #68, 4 @ 0x40000004 │ │ │ │ @@ -999451,15 +999451,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e67bc <__cxa_atexit@plt+0x3d00ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 407958 <__cxa_atexit@plt+0x3f1248> │ │ │ │ + b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #68, 2 │ │ │ │ cmneq r3, #36, 30 @ 0x90 │ │ │ │ orreq r7, r7, #208, 2 @ 0x34 │ │ │ │ @@ -999542,15 +999542,15 @@ │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #92] @ 3e6974 <__cxa_atexit@plt+0x3d0264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #88] @ 3e6978 <__cxa_atexit@plt+0x3d0268> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -999596,15 +999596,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #24] @ 3e6a08 <__cxa_atexit@plt+0x3d02f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @@ -999632,15 +999632,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #32] @ 3e6aa0 <__cxa_atexit@plt+0x3d0390> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 3e6aa4 <__cxa_atexit@plt+0x3d0394> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ @@ -1000217,15 +1000217,15 @@ │ │ │ │ lsrpl r1, ip, r4 │ │ │ │ tst r1, #1 │ │ │ │ mov sl, r9 │ │ │ │ beq 3e72e0 <__cxa_atexit@plt+0x3d0bd0> │ │ │ │ sub r4, r2, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 407aa8 <__cxa_atexit@plt+0x3f1398> │ │ │ │ + bl 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ mov sl, r0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 3e72e0 <__cxa_atexit@plt+0x3d0bd0> │ │ │ │ ldr r7, [pc, #204] @ 3e747c <__cxa_atexit@plt+0x3d0d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1001347,30 +1001347,30 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r5, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #120] @ 3e85c4 <__cxa_atexit@plt+0x3d1eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #112] @ 3e85c8 <__cxa_atexit@plt+0x3d1eb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 3e85cc <__cxa_atexit@plt+0x3d1ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #56] @ 3e85c0 <__cxa_atexit@plt+0x3d1eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3e85bc <__cxa_atexit@plt+0x3d1eac> │ │ │ │ @@ -1001415,19 +1001415,19 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #76] @ 3e86a8 <__cxa_atexit@plt+0x3d1f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #56] @ 3e86a4 <__cxa_atexit@plt+0x3d1f94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3e86a0 <__cxa_atexit@plt+0x3d1f90> │ │ │ │ @@ -1001680,30 +1001680,30 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r5, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #120] @ 3e8af8 <__cxa_atexit@plt+0x3d23e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #112] @ 3e8afc <__cxa_atexit@plt+0x3d23ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 3e8b00 <__cxa_atexit@plt+0x3d23f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #56] @ 3e8af4 <__cxa_atexit@plt+0x3d23e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3e8af0 <__cxa_atexit@plt+0x3d23e0> │ │ │ │ @@ -1001748,19 +1001748,19 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #76] @ 3e8bdc <__cxa_atexit@plt+0x3d24cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #56] @ 3e8bd8 <__cxa_atexit@plt+0x3d24c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3e8bd4 <__cxa_atexit@plt+0x3d24c4> │ │ │ │ @@ -1001887,30 +1001887,30 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r5, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #120] @ 3e8e34 <__cxa_atexit@plt+0x3d2724> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #112] @ 3e8e38 <__cxa_atexit@plt+0x3d2728> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 3e8e3c <__cxa_atexit@plt+0x3d272c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r7, [pc, #56] @ 3e8e30 <__cxa_atexit@plt+0x3d2720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3e8e2c <__cxa_atexit@plt+0x3d271c> │ │ │ │ @@ -1001955,19 +1001955,19 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #76] @ 3e8f18 <__cxa_atexit@plt+0x3d2808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 407aa0 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ ldr r3, [pc, #56] @ 3e8f14 <__cxa_atexit@plt+0x3d2804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3e8f10 <__cxa_atexit@plt+0x3d2800> │ │ │ │ @@ -1002550,15 +1002550,15 @@ │ │ │ │ lsrpl r1, ip, r4 │ │ │ │ tst r1, #1 │ │ │ │ mov sl, r9 │ │ │ │ beq 3e9754 <__cxa_atexit@plt+0x3d3044> │ │ │ │ sub r4, r2, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 23e8fe0 <__cxa_atexit@plt+0x23d28d0> │ │ │ │ + bl 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ mov sl, r0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 3e9754 <__cxa_atexit@plt+0x3d3044> │ │ │ │ ldr r7, [pc, #204] @ 3e98f0 <__cxa_atexit@plt+0x3d31e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1004619,27 +1004619,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r3, r7, #16, 2 │ │ │ │ cmneq r3, #140, 2 @ 0x23 │ │ │ │ - movteq r9, #9367 @ 0x2497 │ │ │ │ + movteq r9, #9623 @ 0x2597 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #9424 @ 0x24d0 │ │ │ │ + movteq r9, #9680 @ 0x25d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #9481 @ 0x2509 │ │ │ │ + movteq r9, #9737 @ 0x2609 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ cmneq r3, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1006797,15 +1006797,15 @@ │ │ │ │ bcs 3eda6c <__cxa_atexit@plt+0x3d735c> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r1, [r5, #16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 407960 <__cxa_atexit@plt+0x3f1250> │ │ │ │ + b 407998 <__cxa_atexit@plt+0x3f1288> │ │ │ │ stmib sp, {r1, r4, fp} │ │ │ │ ldr fp, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, r3, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ bl 139b0 │ │ │ │ sub r3, sl, r8 │ │ │ │ @@ -1007140,15 +1007140,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r3, r7, #7 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 10598d0 <__cxa_atexit@plt+0x10431c0> │ │ │ │ + b 10599a8 <__cxa_atexit@plt+0x1043298> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3edffc <__cxa_atexit@plt+0x3d78ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1007176,15 +1007176,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 3ee068 <__cxa_atexit@plt+0x3d7958> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 10598d0 <__cxa_atexit@plt+0x10431c0> │ │ │ │ + b 10599a8 <__cxa_atexit@plt+0x1043298> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1007509,15 +1007509,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 406a28 <__cxa_atexit@plt+0x3f0318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #12551 @ 0x3107 │ │ │ │ + movteq r9, #12807 @ 0x3207 │ │ │ │ orreq pc, r6, #248, 6 @ 0xe0000003 │ │ │ │ cmneq r3, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1007672,15 +1007672,15 @@ │ │ │ │ bne 3ee844 <__cxa_atexit@plt+0x3d8134> │ │ │ │ ldr r0, [pc, #88] @ 3ee85c <__cxa_atexit@plt+0x3d814c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r1, #2] │ │ │ │ ldr r8, [lr, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ + b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ cmp r0, #1 │ │ │ │ bne 3ee844 <__cxa_atexit@plt+0x3d8134> │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r7, [lr, #3] │ │ │ │ ldr r3, [pc, #40] @ 3ee858 <__cxa_atexit@plt+0x3d8148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r0 │ │ │ │ @@ -1007736,30 +1007736,30 @@ │ │ │ │ bne 3ee97c <__cxa_atexit@plt+0x3d826c> │ │ │ │ ldr r0, [pc, #144] @ 3ee994 <__cxa_atexit@plt+0x3d8284> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #8] │ │ │ │ ldr r9, [r1, #1] │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r0, [r5] │ │ │ │ - b 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ + b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ ldr r7, [pc, #120] @ 3ee998 <__cxa_atexit@plt+0x3d8288> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #112] @ 3ee99c <__cxa_atexit@plt+0x3d828c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmp r0, #2 │ │ │ │ bne 3ee97c <__cxa_atexit@plt+0x3d826c> │ │ │ │ ldr r0, [pc, #80] @ 3ee990 <__cxa_atexit@plt+0x3d8280> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #8] │ │ │ │ ldr r9, [r1, #2] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ str r0, [r5] │ │ │ │ - b 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ + b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ cmp r0, #1 │ │ │ │ bne 3ee97c <__cxa_atexit@plt+0x3d826c> │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ cmp r1, r0 │ │ │ │ bne 3ee97c <__cxa_atexit@plt+0x3d826c> │ │ │ │ str lr, [r5, #8] │ │ │ │ @@ -1007825,15 +1007825,15 @@ │ │ │ │ bne 3eeaa8 <__cxa_atexit@plt+0x3d8398> │ │ │ │ ldr r0, [pc, #88] @ 3eeac0 <__cxa_atexit@plt+0x3d83b0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r1, #2] │ │ │ │ ldr r8, [lr, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ + b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ cmp r0, #1 │ │ │ │ bne 3eeaa8 <__cxa_atexit@plt+0x3d8398> │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r7, [lr, #3] │ │ │ │ ldr r3, [pc, #40] @ 3eeabc <__cxa_atexit@plt+0x3d83ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r0 │ │ │ │ @@ -1007900,15 +1007900,15 @@ │ │ │ │ bne 3eebd4 <__cxa_atexit@plt+0x3d84c4> │ │ │ │ ldr r0, [pc, #88] @ 3eebec <__cxa_atexit@plt+0x3d84dc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r1, #2] │ │ │ │ ldr r8, [lr, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 407968 <__cxa_atexit@plt+0x3f1258> │ │ │ │ + b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ cmp r0, #1 │ │ │ │ bne 3eebd4 <__cxa_atexit@plt+0x3d84c4> │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r7, [lr, #3] │ │ │ │ ldr r3, [pc, #40] @ 3eebe8 <__cxa_atexit@plt+0x3d84d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r0 │ │ │ │ @@ -1008475,15 +1008475,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ b 406c20 <__cxa_atexit@plt+0x3f0510> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 407970 <__cxa_atexit@plt+0x3f1260> │ │ │ │ + b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #80] @ 3ef50c <__cxa_atexit@plt+0x3d8dfc> │ │ │ │ add r6, pc, r6 │ │ │ │ b 3ef4c8 <__cxa_atexit@plt+0x3d8db8> │ │ │ │ @@ -1009722,15 +1009722,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ orreq sp, r6, #64, 2 │ │ │ │ - movteq r6, #15988 @ 0x3e74 │ │ │ │ + movteq r6, #16244 @ 0x3f74 │ │ │ │ cmneq r3, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f0858 <__cxa_atexit@plt+0x3da148> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -1009881,15 +1009881,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orreq ip, r6, #204, 28 @ 0xcc0 │ │ │ │ - movteq r6, #15322 @ 0x3bda │ │ │ │ + movteq r6, #15578 @ 0x3cda │ │ │ │ cmneq r3, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ b 406f48 <__cxa_atexit@plt+0x3f0838> │ │ │ │ @@ -1009949,15 +1009949,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ orreq ip, r6, #180, 26 @ 0x2d00 │ │ │ │ - movteq r6, #15063 @ 0x3ad7 │ │ │ │ + movteq r6, #15319 @ 0x3bd7 │ │ │ │ cmneq r3, #176 @ 0xb0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f0d58 <__cxa_atexit@plt+0x3da648> │ │ │ │ @@ -1010077,30 +1010077,30 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - movteq r6, #14612 @ 0x3914 │ │ │ │ + movteq r6, #14868 @ 0x3a14 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ orreq ip, r6, #188, 24 @ 0xbc00 │ │ │ │ orreq ip, r6, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ orreq ip, r6, #28, 26 @ 0x700 │ │ │ │ orreq ip, r6, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - movteq r6, #14663 @ 0x3947 │ │ │ │ + movteq r6, #14919 @ 0x3a47 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r3, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - movteq r6, #14622 @ 0x391e │ │ │ │ + movteq r6, #14878 @ 0x3a1e │ │ │ │ cmneq r3, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -1010143,15 +1010143,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ orreq ip, r6, #68, 22 @ 0x11000 │ │ │ │ orreq ip, r6, #220, 20 @ 0xdc000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - movteq r6, #14295 @ 0x37d7 │ │ │ │ + movteq r6, #14551 @ 0x38d7 │ │ │ │ cmneq r3, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -1010199,15 +1010199,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ orreq ip, r6, #116, 20 @ 0x74000 │ │ │ │ orreq ip, r6, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - movteq r6, #14066 @ 0x36f2 │ │ │ │ + movteq r6, #14322 @ 0x37f2 │ │ │ │ cmneq r3, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -1010250,15 +1010250,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ orreq ip, r6, #152, 18 @ 0x260000 │ │ │ │ orreq ip, r6, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ - movteq r6, #13884 @ 0x363c │ │ │ │ + movteq r6, #14140 @ 0x373c │ │ │ │ cmneq r3, #8, 24 @ 0x800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f10dc <__cxa_atexit@plt+0x3da9cc> │ │ │ │ @@ -1010642,15 +1010642,15 @@ │ │ │ │ bhi 3f1680 <__cxa_atexit@plt+0x3daf70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f1688 <__cxa_atexit@plt+0x3daf78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ + b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq ip, r6, #160, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1011048,15 +1011048,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ + b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1011427,15 +1011427,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 3f22ec <__cxa_atexit@plt+0x3dbbdc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r3 │ │ │ │ b 3f22d4 <__cxa_atexit@plt+0x3dbbc4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f22e4 <__cxa_atexit@plt+0x3dbbd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1011922,15 +1011922,15 @@ │ │ │ │ bhi 3f2a80 <__cxa_atexit@plt+0x3dc370> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f2a88 <__cxa_atexit@plt+0x3dc378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ + b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, r6, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1012245,15 +1012245,15 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ + b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -1012294,15 +1012294,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 407980 <__cxa_atexit@plt+0x3f1270> │ │ │ │ + b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ orreq sl, r6, #152, 22 @ 0x26000 │ │ │ │ cmneq r3, #132, 22 @ 0x21000 │ │ │ │ @@ -1012662,15 +1012662,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 3f3638 <__cxa_atexit@plt+0x3dcf28> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r3 │ │ │ │ b 3f3620 <__cxa_atexit@plt+0x3dcf10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f3630 <__cxa_atexit@plt+0x3dcf20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1013383,15 +1013383,15 @@ │ │ │ │ bhi 3f4154 <__cxa_atexit@plt+0x3dda44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f415c <__cxa_atexit@plt+0x3dda4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ + b 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -1013588,15 +1013588,15 @@ │ │ │ │ bhi 3f4488 <__cxa_atexit@plt+0x3ddd78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f4490 <__cxa_atexit@plt+0x3ddd80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ + b 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, #152, 8 @ 0x98000000 │ │ │ │ cmneq r3, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1013604,15 +1013604,15 @@ │ │ │ │ bhi 3f44c8 <__cxa_atexit@plt+0x3dddb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f44d0 <__cxa_atexit@plt+0x3dddc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ + b 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1013833,15 +1013833,15 @@ │ │ │ │ bhi 3f485c <__cxa_atexit@plt+0x3de14c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f4864 <__cxa_atexit@plt+0x3de154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407990 <__cxa_atexit@plt+0x3f1280> │ │ │ │ + b 4079c8 <__cxa_atexit@plt+0x3f12b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1014256,15 +1014256,15 @@ │ │ │ │ beq 3f4f1c <__cxa_atexit@plt+0x3de80c> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #68] @ 3f4f2c <__cxa_atexit@plt+0x3de81c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 407998 <__cxa_atexit@plt+0x3f1288> │ │ │ │ + b 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3f4f30 <__cxa_atexit@plt+0x3de820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1014281,15 +1014281,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 3f4f5c <__cxa_atexit@plt+0x3de84c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 407998 <__cxa_atexit@plt+0x3f1288> │ │ │ │ + b 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1014869,27 +1014869,27 @@ │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r7, [pc, #68] @ 3f58bc <__cxa_atexit@plt+0x3df1ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #6 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - movteq r1, #15666 @ 0x3d32 │ │ │ │ + movteq r1, #15922 @ 0x3e32 │ │ │ │ orreq r8, r6, #112, 4 │ │ │ │ - movteq r1, #15590 @ 0x3ce6 │ │ │ │ + movteq r1, #15846 @ 0x3de6 │ │ │ │ orreq r8, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #12 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 3f5960 <__cxa_atexit@plt+0x3df250> │ │ │ │ @@ -1014922,22 +1014922,22 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r2, [pc, #44] @ 3f597c <__cxa_atexit@plt+0x3df26c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #6 │ │ │ │ - b 4077f8 <__cxa_atexit@plt+0x3f10e8> │ │ │ │ + b 407800 <__cxa_atexit@plt+0x3f10f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ - movteq r1, #15442 @ 0x3c52 │ │ │ │ + movteq r1, #15698 @ 0x3d52 │ │ │ │ orreq r8, r6, #144, 2 @ 0x24 │ │ │ │ - movteq r1, #15374 @ 0x3c0e │ │ │ │ + movteq r1, #15630 @ 0x3d0e │ │ │ │ orreq r8, r6, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -1015102,15 +1015102,15 @@ │ │ │ │ beq 3f5c54 <__cxa_atexit@plt+0x3df544> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #68] @ 3f5c64 <__cxa_atexit@plt+0x3df554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 407998 <__cxa_atexit@plt+0x3f1288> │ │ │ │ + b 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3f5c68 <__cxa_atexit@plt+0x3df558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1015127,15 +1015127,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 3f5c94 <__cxa_atexit@plt+0x3df584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 407998 <__cxa_atexit@plt+0x3f1288> │ │ │ │ + b 4079d0 <__cxa_atexit@plt+0x3f12c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1015304,21 +1015304,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f5f74 <__cxa_atexit@plt+0x3df864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #18 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #13831 @ 0x3607 │ │ │ │ + movteq r1, #14087 @ 0x3707 │ │ │ │ orreq r7, r6, #36, 20 @ 0x24000 │ │ │ │ orreq r8, r6, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1015424,21 +1015424,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6154 <__cxa_atexit@plt+0x3dfa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #13344 @ 0x3420 │ │ │ │ + movteq r1, #13600 @ 0x3520 │ │ │ │ orreq r7, r6, #68, 16 @ 0x440000 │ │ │ │ orreq r8, r6, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1015544,21 +1015544,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6334 <__cxa_atexit@plt+0x3dfc24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #12857 @ 0x3239 │ │ │ │ + movteq r1, #13113 @ 0x3339 │ │ │ │ orreq r7, r6, #100, 12 @ 0x6400000 │ │ │ │ orreq r8, r6, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1015664,21 +1015664,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6514 <__cxa_atexit@plt+0x3dfe04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #12366 @ 0x304e │ │ │ │ + movteq r1, #12622 @ 0x314e │ │ │ │ orreq r7, r6, #132, 8 @ 0x84000000 │ │ │ │ orreq r8, r6, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1015784,21 +1015784,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f66f4 <__cxa_atexit@plt+0x3dffe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #15975 @ 0x3e67 │ │ │ │ + movteq r0, #16231 @ 0x3f67 │ │ │ │ orreq r7, r6, #164, 4 @ 0x4000000a │ │ │ │ orreq r7, r6, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1015904,21 +1015904,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f68d4 <__cxa_atexit@plt+0x3e01c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #15482 @ 0x3c7a │ │ │ │ + movteq r0, #15738 @ 0x3d7a │ │ │ │ orreq r7, r6, #196 @ 0xc4 │ │ │ │ orreq r7, r6, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016024,21 +1016024,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6ab4 <__cxa_atexit@plt+0x3e03a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #14982 @ 0x3a86 │ │ │ │ + movteq r0, #15238 @ 0x3b86 │ │ │ │ orreq r6, r6, #228, 28 @ 0xe40 │ │ │ │ orreq r7, r6, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016144,21 +1016144,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6c94 <__cxa_atexit@plt+0x3e0584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #14494 @ 0x389e │ │ │ │ + movteq r0, #14750 @ 0x399e │ │ │ │ orreq r6, r6, #4, 26 @ 0x100 │ │ │ │ orreq r7, r6, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016264,21 +1016264,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f6e74 <__cxa_atexit@plt+0x3e0764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #13997 @ 0x36ad │ │ │ │ + movteq r0, #14253 @ 0x37ad │ │ │ │ orreq r6, r6, #36, 22 @ 0x9000 │ │ │ │ orreq r7, r6, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016384,21 +1016384,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7054 <__cxa_atexit@plt+0x3e0944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #13513 @ 0x34c9 │ │ │ │ + movteq r0, #13769 @ 0x35c9 │ │ │ │ orreq r6, r6, #68, 18 @ 0x110000 │ │ │ │ orreq r7, r6, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016504,21 +1016504,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7234 <__cxa_atexit@plt+0x3e0b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #13028 @ 0x32e4 │ │ │ │ + movteq r0, #13284 @ 0x33e4 │ │ │ │ orreq r6, r6, #100, 14 @ 0x1900000 │ │ │ │ orreq r7, r6, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016624,21 +1016624,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7414 <__cxa_atexit@plt+0x3e0d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r0, #12537 @ 0x30f9 │ │ │ │ + movteq r0, #12793 @ 0x31f9 │ │ │ │ orreq r6, r6, #132, 10 @ 0x21000000 │ │ │ │ orreq r7, r6, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016744,21 +1016744,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f75f4 <__cxa_atexit@plt+0x3e0ee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #12049 @ 0x2f11 @ │ │ │ │ + movteq r0, #12305 @ 0x3011 │ │ │ │ orreq r6, r6, #164, 6 @ 0x90000002 │ │ │ │ orreq r7, r6, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016864,21 +1016864,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f77d4 <__cxa_atexit@plt+0x3e10c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #11551 @ 0x2d1f @ │ │ │ │ + movteq pc, #11807 @ 0x2e1f @ │ │ │ │ orreq r6, r6, #196, 2 @ 0x31 │ │ │ │ orreq r6, r6, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1016984,21 +1016984,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f79b4 <__cxa_atexit@plt+0x3e12a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #11063 @ 0x2b37 @ │ │ │ │ + movteq pc, #11319 @ 0x2c37 @ │ │ │ │ orreq r5, r6, #228, 30 @ 0x390 │ │ │ │ orreq r6, r6, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017104,21 +1017104,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7b94 <__cxa_atexit@plt+0x3e1484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #10580 @ 0x2954 @ │ │ │ │ + movteq pc, #10836 @ 0x2a54 @ │ │ │ │ orreq r5, r6, #4, 28 @ 0x40 │ │ │ │ orreq r6, r6, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017224,21 +1017224,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7d74 <__cxa_atexit@plt+0x3e1664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #10093 @ 0x276d @ │ │ │ │ + movteq pc, #10349 @ 0x286d @ │ │ │ │ orreq r5, r6, #36, 24 @ 0x2400 │ │ │ │ orreq r6, r6, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017344,21 +1017344,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f7f54 <__cxa_atexit@plt+0x3e1844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #11 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #9601 @ 0x2581 @ │ │ │ │ + movteq pc, #9857 @ 0x2681 @ │ │ │ │ orreq r5, r6, #68, 20 @ 0x44000 │ │ │ │ orreq r6, r6, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017464,21 +1017464,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f8134 <__cxa_atexit@plt+0x3e1a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #9113 @ 0x2399 @ │ │ │ │ + movteq pc, #9369 @ 0x2499 @ │ │ │ │ orreq r5, r6, #100, 16 @ 0x640000 │ │ │ │ orreq r6, r6, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017584,21 +1017584,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f8314 <__cxa_atexit@plt+0x3e1c04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #5 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #8627 @ 0x21b3 @ │ │ │ │ + movteq pc, #8883 @ 0x22b3 @ │ │ │ │ orreq r5, r6, #132, 12 @ 0x8400000 │ │ │ │ orreq r6, r6, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017704,21 +1017704,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f84f4 <__cxa_atexit@plt+0x3e1de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #12223 @ 0x2fbf │ │ │ │ + movteq pc, #8383 @ 0x20bf @ │ │ │ │ orreq r5, r6, #164, 8 @ 0xa4000000 │ │ │ │ orreq r6, r6, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017824,21 +1017824,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f86d4 <__cxa_atexit@plt+0x3e1fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #18 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #11724 @ 0x2dcc │ │ │ │ + movteq lr, #11980 @ 0x2ecc │ │ │ │ orreq r5, r6, #196, 4 @ 0x4000000c │ │ │ │ orreq r5, r6, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1017944,21 +1017944,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f88b4 <__cxa_atexit@plt+0x3e21a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #11237 @ 0x2be5 │ │ │ │ + movteq lr, #11493 @ 0x2ce5 │ │ │ │ orreq r5, r6, #228 @ 0xe4 │ │ │ │ orreq r5, r6, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018064,21 +1018064,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f8a94 <__cxa_atexit@plt+0x3e2384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #10744 @ 0x29f8 │ │ │ │ + movteq lr, #11000 @ 0x2af8 │ │ │ │ orreq r4, r6, #4, 30 │ │ │ │ orreq r5, r6, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018184,21 +1018184,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f8c74 <__cxa_atexit@plt+0x3e2564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #8 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #10255 @ 0x280f │ │ │ │ + movteq lr, #10511 @ 0x290f │ │ │ │ orreq r4, r6, #36, 26 @ 0x900 │ │ │ │ orreq r5, r6, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018304,21 +1018304,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f8e54 <__cxa_atexit@plt+0x3e2744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #9761 @ 0x2621 │ │ │ │ + movteq lr, #10017 @ 0x2721 │ │ │ │ orreq r4, r6, #68, 22 @ 0x11000 │ │ │ │ orreq r5, r6, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018424,21 +1018424,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9034 <__cxa_atexit@plt+0x3e2924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #9261 @ 0x242d │ │ │ │ + movteq lr, #9517 @ 0x252d │ │ │ │ orreq r4, r6, #100, 18 @ 0x190000 │ │ │ │ orreq r5, r6, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018544,21 +1018544,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9214 <__cxa_atexit@plt+0x3e2b04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #8 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #8772 @ 0x2244 │ │ │ │ + movteq lr, #9028 @ 0x2344 │ │ │ │ orreq r4, r6, #132, 14 @ 0x2100000 │ │ │ │ orreq r5, r6, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018664,21 +1018664,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f93f4 <__cxa_atexit@plt+0x3e2ce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq lr, #8278 @ 0x2056 │ │ │ │ + movteq lr, #8534 @ 0x2156 │ │ │ │ orreq r4, r6, #164, 10 @ 0x29000000 │ │ │ │ orreq r5, r6, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018784,21 +1018784,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f95d4 <__cxa_atexit@plt+0x3e2ec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #11876 @ 0x2e64 │ │ │ │ + movteq sp, #12132 @ 0x2f64 │ │ │ │ orreq r4, r6, #196, 6 @ 0x10000003 │ │ │ │ orreq r5, r6, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1018904,21 +1018904,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f97b4 <__cxa_atexit@plt+0x3e30a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #8 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #11387 @ 0x2c7b │ │ │ │ + movteq sp, #11643 @ 0x2d7b │ │ │ │ orreq r4, r6, #228, 2 @ 0x39 │ │ │ │ orreq r4, r6, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019024,21 +1019024,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9994 <__cxa_atexit@plt+0x3e3284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #10902 @ 0x2a96 │ │ │ │ + movteq sp, #11158 @ 0x2b96 │ │ │ │ orreq r4, r6, #4 │ │ │ │ orreq r4, r6, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019144,21 +1019144,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9b74 <__cxa_atexit@plt+0x3e3464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #10417 @ 0x28b1 │ │ │ │ + movteq sp, #10673 @ 0x29b1 │ │ │ │ orreq r3, r6, #36, 28 @ 0x240 │ │ │ │ orreq r4, r6, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019264,21 +1019264,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9d54 <__cxa_atexit@plt+0x3e3644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #9929 @ 0x26c9 │ │ │ │ + movteq sp, #10185 @ 0x27c9 │ │ │ │ orreq r3, r6, #68, 24 @ 0x4400 │ │ │ │ orreq r4, r6, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019384,21 +1019384,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3f9f34 <__cxa_atexit@plt+0x3e3824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #9442 @ 0x24e2 │ │ │ │ + movteq sp, #9698 @ 0x25e2 │ │ │ │ orreq r3, r6, #100, 20 @ 0x64000 │ │ │ │ orreq r4, r6, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019504,21 +1019504,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fa114 <__cxa_atexit@plt+0x3e3a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #8957 @ 0x22fd │ │ │ │ + movteq sp, #9213 @ 0x23fd │ │ │ │ orreq r3, r6, #132, 16 @ 0x840000 │ │ │ │ orreq r4, r6, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019624,21 +1019624,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fa2f4 <__cxa_atexit@plt+0x3e3be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq sp, #8472 @ 0x2118 │ │ │ │ + movteq sp, #8728 @ 0x2218 │ │ │ │ orreq r3, r6, #164, 12 @ 0xa400000 │ │ │ │ orreq r4, r6, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019744,21 +1019744,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fa4d4 <__cxa_atexit@plt+0x3e3dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #12075 @ 0x2f2b │ │ │ │ + movteq sp, #8235 @ 0x202b │ │ │ │ orreq r3, r6, #196, 8 @ 0xc4000000 │ │ │ │ orreq r4, r6, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019864,21 +1019864,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fa6b4 <__cxa_atexit@plt+0x3e3fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #11581 @ 0x2d3d │ │ │ │ + movteq ip, #11837 @ 0x2e3d │ │ │ │ orreq r3, r6, #228, 4 @ 0x4000000e │ │ │ │ orreq r4, r6, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1019984,21 +1019984,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fa894 <__cxa_atexit@plt+0x3e4184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #11 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #11089 @ 0x2b51 │ │ │ │ + movteq ip, #11345 @ 0x2c51 │ │ │ │ orreq r3, r6, #4, 2 │ │ │ │ orreq r3, r6, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020104,21 +1020104,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3faa74 <__cxa_atexit@plt+0x3e4364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #10592 @ 0x2960 │ │ │ │ + movteq ip, #10848 @ 0x2a60 │ │ │ │ orreq r2, r6, #36, 30 @ 0x90 │ │ │ │ orreq r3, r6, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020224,21 +1020224,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fac54 <__cxa_atexit@plt+0x3e4544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #14 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #10097 @ 0x2771 │ │ │ │ + movteq ip, #10353 @ 0x2871 │ │ │ │ orreq r2, r6, #68, 26 @ 0x1100 │ │ │ │ orreq r3, r6, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020344,21 +1020344,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fae34 <__cxa_atexit@plt+0x3e4724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #9600 @ 0x2580 │ │ │ │ + movteq ip, #9856 @ 0x2680 │ │ │ │ orreq r2, r6, #100, 22 @ 0x19000 │ │ │ │ orreq r3, r6, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020464,21 +1020464,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb014 <__cxa_atexit@plt+0x3e4904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #16 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #9103 @ 0x238f │ │ │ │ + movteq ip, #9359 @ 0x248f │ │ │ │ orreq r2, r6, #132, 18 @ 0x210000 │ │ │ │ orreq r3, r6, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020584,21 +1020584,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb1f4 <__cxa_atexit@plt+0x3e4ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #8612 @ 0x21a4 │ │ │ │ + movteq ip, #8868 @ 0x22a4 │ │ │ │ orreq r2, r6, #164, 14 @ 0x2900000 │ │ │ │ orreq r3, r6, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020704,21 +1020704,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb3d4 <__cxa_atexit@plt+0x3e4cc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #12214 @ 0x2fb6 │ │ │ │ + movteq ip, #8374 @ 0x20b6 │ │ │ │ orreq r2, r6, #196, 10 @ 0x31000000 │ │ │ │ orreq r3, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020824,21 +1020824,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb5b4 <__cxa_atexit@plt+0x3e4ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #11720 @ 0x2dc8 │ │ │ │ + movteq fp, #11976 @ 0x2ec8 │ │ │ │ orreq r2, r6, #228, 6 @ 0x90000003 │ │ │ │ orreq r3, r6, #12, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1020944,21 +1020944,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb794 <__cxa_atexit@plt+0x3e5084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #5 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #11234 @ 0x2be2 │ │ │ │ + movteq fp, #11490 @ 0x2ce2 │ │ │ │ orreq r2, r6, #4, 4 @ 0x40000000 │ │ │ │ orreq r2, r6, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021064,21 +1021064,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fb974 <__cxa_atexit@plt+0x3e5264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #10750 @ 0x29fe │ │ │ │ + movteq fp, #11006 @ 0x2afe │ │ │ │ orreq r2, r6, #36 @ 0x24 │ │ │ │ orreq r2, r6, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021184,21 +1021184,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fbb54 <__cxa_atexit@plt+0x3e5444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #13 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #10256 @ 0x2810 │ │ │ │ + movteq fp, #10512 @ 0x2910 │ │ │ │ orreq r1, r6, #68, 28 @ 0x440 │ │ │ │ orreq r2, r6, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021304,21 +1021304,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fbd34 <__cxa_atexit@plt+0x3e5624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #9760 @ 0x2620 │ │ │ │ + movteq fp, #10016 @ 0x2720 │ │ │ │ orreq r1, r6, #100, 24 @ 0x6400 │ │ │ │ orreq r2, r6, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021424,21 +1021424,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fbf14 <__cxa_atexit@plt+0x3e5804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #15 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #9264 @ 0x2430 │ │ │ │ + movteq fp, #9520 @ 0x2530 │ │ │ │ orreq r1, r6, #132, 20 @ 0x84000 │ │ │ │ orreq r2, r6, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021544,21 +1021544,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fc0f4 <__cxa_atexit@plt+0x3e59e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #14 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #8769 @ 0x2241 │ │ │ │ + movteq fp, #9025 @ 0x2341 │ │ │ │ orreq r1, r6, #164, 16 @ 0xa40000 │ │ │ │ orreq r2, r6, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021664,21 +1021664,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 3fc2d4 <__cxa_atexit@plt+0x3e5bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e00198 <__cxa_atexit@plt+0xde9a88> │ │ │ │ + b e00270 <__cxa_atexit@plt+0xde9b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #8282 @ 0x205a │ │ │ │ + movteq fp, #8538 @ 0x215a │ │ │ │ orreq r1, r6, #196, 12 @ 0xc400000 │ │ │ │ orreq r2, r6, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -1021888,15 +1021888,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3fc644 <__cxa_atexit@plt+0x3e5f34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ + b 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r1, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -1021925,15 +1021925,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3fc6d8 <__cxa_atexit@plt+0x3e5fc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4079a0 <__cxa_atexit@plt+0x3f1290> │ │ │ │ + b 4079d8 <__cxa_atexit@plt+0x3f12c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r1, r6, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -1021957,15 +1021957,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fc74c <__cxa_atexit@plt+0x3e603c> │ │ │ │ ldr r3, [pc, #24] @ 3fc75c <__cxa_atexit@plt+0x3e604c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r7, [pc, #12] @ 3fc760 <__cxa_atexit@plt+0x3e6050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r2, #44, 2 │ │ │ │ cmneq r2, #4, 2 │ │ │ │ @@ -1022126,15 +1022126,15 @@ │ │ │ │ str sl, [r6, #16] │ │ │ │ sub r2, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #56] @ 3fca1c <__cxa_atexit@plt+0x3e630c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r7, [pc, #40] @ 3fca20 <__cxa_atexit@plt+0x3e6310> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1022176,15 +1022176,15 @@ │ │ │ │ str sl, [r6, #16] │ │ │ │ sub r2, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #56] @ 3fcae4 <__cxa_atexit@plt+0x3e63d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r6, [pc, #40] @ 3fcae8 <__cxa_atexit@plt+0x3e63d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ @@ -1022208,15 +1022208,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #140] @ 3fcbb4 <__cxa_atexit@plt+0x3e64a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ + b 4079e8 <__cxa_atexit@plt+0x3f12d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3fcba0 <__cxa_atexit@plt+0x3e6490> │ │ │ │ ldr r7, [pc, #104] @ 3fcbb8 <__cxa_atexit@plt+0x3e64a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -1022253,15 +1022253,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 3fcbec <__cxa_atexit@plt+0x3e64dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ + b 4079e8 <__cxa_atexit@plt+0x3f12d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -1022415,15 +1022415,15 @@ │ │ │ │ addeq r9, r0, #2 │ │ │ │ sub sl, r2, #1 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3fcee0 <__cxa_atexit@plt+0x3e67d0> │ │ │ │ ldr r3, [pc, #164] @ 3fcf10 <__cxa_atexit@plt+0x3e6800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r7, [pc, #132] @ 3fcf00 <__cxa_atexit@plt+0x3e67f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #128] @ 3fcf04 <__cxa_atexit@plt+0x3e67f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #16]! │ │ │ │ ldr r5, [r5] │ │ │ │ @@ -1022581,15 +1022581,15 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3fd11c <__cxa_atexit@plt+0x3e6a0c> │ │ │ │ ldr r3, [pc, #56] @ 3fd13c <__cxa_atexit@plt+0x3e6a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r7, [pc, #36] @ 3fd138 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3fd134 <__cxa_atexit@plt+0x3e6a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1022733,15 +1022733,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #132] @ 3fd3dc <__cxa_atexit@plt+0x3e6ccc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 3fd3d0 <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #72] @ 3fd3d4 <__cxa_atexit@plt+0x3e6cc4> │ │ │ │ @@ -1022824,15 +1022824,15 @@ │ │ │ │ str r2, [r1], #-24 @ 0xffffffe8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3fd504 <__cxa_atexit@plt+0x3e6df4> │ │ │ │ ldr r5, [pc, #100] @ 3fd530 <__cxa_atexit@plt+0x3e6e20> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ + b 4079e0 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ ldr r7, [pc, #68] @ 3fd524 <__cxa_atexit@plt+0x3e6e14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #60] @ 3fd528 <__cxa_atexit@plt+0x3e6e18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3fd520 <__cxa_atexit@plt+0x3e6e10> │ │ │ │ @@ -1022840,15 +1022840,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3fd51c <__cxa_atexit@plt+0x3e6e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #8414 @ 0x20de │ │ │ │ + movteq sl, #8670 @ 0x21de │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ cmneq r2, #116, 6 @ 0xd0000001 │ │ │ │ cmneq r2, #152, 6 @ 0x60000002 │ │ │ │ cmneq r2, #192, 6 │ │ │ │ cmneq r2, #180, 6 @ 0xd0000002 │ │ │ │ orreq r0, r6, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ @@ -1023057,27 +1023057,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 406998 <__cxa_atexit@plt+0x3f0288> │ │ │ │ orreq r1, r6, #244 @ 0xf4 │ │ │ │ - movteq r9, #11872 @ 0x2e60 │ │ │ │ + movteq r9, #12128 @ 0x2f60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #11929 @ 0x2e99 │ │ │ │ + movteq r9, #12185 @ 0x2f99 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #11988 @ 0x2ed4 │ │ │ │ + movteq r9, #12244 @ 0x2fd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1026054,23 +1026054,23 @@ │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #48] @ 40076c <__cxa_atexit@plt+0x3ea05c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r8, [pc, #12] @ 400754 <__cxa_atexit@plt+0x3ea044> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ - movteq r7, #8887 @ 0x22b7 │ │ │ │ - movteq r7, #8894 @ 0x22be │ │ │ │ - movteq r7, #8805 @ 0x2265 │ │ │ │ - movteq r7, #8897 @ 0x22c1 │ │ │ │ - movteq r7, #8818 @ 0x2272 │ │ │ │ - movteq r7, #8836 @ 0x2284 │ │ │ │ - movteq r7, #8816 @ 0x2270 │ │ │ │ - movteq r7, #8832 @ 0x2280 │ │ │ │ - movteq r7, #8778 @ 0x224a │ │ │ │ + movteq r7, #9143 @ 0x23b7 │ │ │ │ + movteq r7, #9150 @ 0x23be │ │ │ │ + movteq r7, #9061 @ 0x2365 │ │ │ │ + movteq r7, #9153 @ 0x23c1 │ │ │ │ + movteq r7, #9074 @ 0x2372 │ │ │ │ + movteq r7, #9092 @ 0x2384 │ │ │ │ + movteq r7, #9072 @ 0x2370 │ │ │ │ + movteq r7, #9088 @ 0x2380 │ │ │ │ + movteq r7, #9034 @ 0x234a │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4007c0 <__cxa_atexit@plt+0x3ea0b0> │ │ │ │ ldr r3, [pc, #64] @ 4007d0 <__cxa_atexit@plt+0x3ea0c0> │ │ │ │ @@ -1026347,15 +1026347,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4069e0 <__cxa_atexit@plt+0x3f02d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r6, #11526 @ 0x2d06 │ │ │ │ + movteq r6, #11782 @ 0x2e06 │ │ │ │ cmneq r2, #144, 2 @ 0x24 │ │ │ │ orreq ip, r5, #160, 26 @ 0x2800 │ │ │ │ cmneq r2, #100, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 400c0c <__cxa_atexit@plt+0x3ea4fc> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -1026393,15 +1026393,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 400c8c <__cxa_atexit@plt+0x3ea57c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq r6, #11335 @ 0x2c47 │ │ │ │ + movteq r6, #11591 @ 0x2d47 │ │ │ │ cmneq r2, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 400cc0 <__cxa_atexit@plt+0x3ea5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -1026458,15 +1026458,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ cmneq r2, #8 │ │ │ │ cmneq r2, #48 @ 0x30 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq r6, #11123 @ 0x2b73 │ │ │ │ + movteq r6, #11379 @ 0x2c73 │ │ │ │ cmneq r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 400df8 <__cxa_atexit@plt+0x3ea6e8> │ │ │ │ @@ -1026493,15 +1026493,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 400e1c <__cxa_atexit@plt+0x3ea70c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #100, 30 @ 0x190 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r6, #10935 @ 0x2ab7 │ │ │ │ + movteq r6, #11191 @ 0x2bb7 │ │ │ │ cmneq r2, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1026557,15 +1026557,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r2, #124, 28 @ 0x7c0 │ │ │ │ orreq sp, r5, #236, 20 @ 0xec000 │ │ │ │ cmneq r2, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - movteq r6, #10711 @ 0x29d7 │ │ │ │ + movteq r6, #10967 @ 0x2ad7 │ │ │ │ cmneq r2, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #9 │ │ │ │ bcs 400f64 <__cxa_atexit@plt+0x3ea854> │ │ │ │ @@ -1026602,15 +1026602,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #180, 26 @ 0x2d00 │ │ │ │ orreq sp, r5, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq r6, #10503 @ 0x2907 │ │ │ │ + movteq r6, #10759 @ 0x2a07 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 40107c <__cxa_atexit@plt+0x3ea96c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -1028090,15 +1028090,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq fp, r5, #168, 4 @ 0x8000000a │ │ │ │ cmneq r2, #120, 12 @ 0x7800000 │ │ │ │ orreq ip, r5, #228, 4 @ 0x4000000e │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ @ instruction: 0xffffe53c │ │ │ │ - movteq r5, #8667 @ 0x21db │ │ │ │ + movteq r5, #8923 @ 0x22db │ │ │ │ cmneq r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1028148,15 +1028148,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq fp, r5, #192, 2 @ 0x30 │ │ │ │ cmneq r2, #144, 10 @ 0x24000000 │ │ │ │ orreq ip, r5, #252, 2 @ 0x3f │ │ │ │ @ instruction: 0xffffe50c │ │ │ │ @ instruction: 0xffffe454 │ │ │ │ - movteq r5, #8435 @ 0x20f3 │ │ │ │ + movteq r5, #8691 @ 0x21f3 │ │ │ │ cmneq r2, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -1028349,15 +1028349,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #156, 28 @ 0x9c0 │ │ │ │ cmneq r2, #108, 4 @ 0xc0000006 │ │ │ │ orreq fp, r5, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0xffffe1e8 │ │ │ │ @ instruction: 0xffffe130 │ │ │ │ - movteq r4, #11727 @ 0x2dcf │ │ │ │ + movteq r4, #11983 @ 0x2ecf │ │ │ │ cmneq r2, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1028407,15 +1028407,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #180, 26 @ 0x2d00 │ │ │ │ cmneq r2, #132, 2 @ 0x21 │ │ │ │ orreq fp, r5, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xffffe100 │ │ │ │ @ instruction: 0xffffe048 │ │ │ │ - movteq r4, #11495 @ 0x2ce7 │ │ │ │ + movteq r4, #11751 @ 0x2de7 │ │ │ │ cmneq r2, #92, 2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1028537,15 +1028537,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #172, 22 @ 0x2b000 │ │ │ │ cmneq r2, #124, 30 @ 0x1f0 │ │ │ │ orreq fp, r5, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xffffdef8 │ │ │ │ @ instruction: 0xffffde40 │ │ │ │ - movteq r4, #10975 @ 0x2adf │ │ │ │ + movteq r4, #11231 @ 0x2bdf │ │ │ │ cmneq r2, #84, 30 @ 0x150 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1028595,15 +1028595,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #196, 20 @ 0xc4000 │ │ │ │ cmneq r2, #148, 28 @ 0x940 │ │ │ │ orreq fp, r5, #0, 22 │ │ │ │ @ instruction: 0xffffde10 │ │ │ │ @ instruction: 0xffffdd58 │ │ │ │ - movteq r4, #10743 @ 0x29f7 │ │ │ │ + movteq r4, #10999 @ 0x2af7 │ │ │ │ cmneq r2, #104, 28 @ 0x680 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -1028796,15 +1028796,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #160, 14 @ 0x2800000 │ │ │ │ cmneq r2, #112, 22 @ 0x1c000 │ │ │ │ orreq fp, r5, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0xffffdaec │ │ │ │ @ instruction: 0xffffda34 │ │ │ │ - movteq r4, #9939 @ 0x26d3 │ │ │ │ + movteq r4, #10195 @ 0x27d3 │ │ │ │ cmneq r2, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1028854,15 +1028854,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #184, 12 @ 0xb800000 │ │ │ │ cmneq r2, #136, 20 @ 0x88000 │ │ │ │ orreq fp, r5, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xffffda04 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ - movteq r4, #9707 @ 0x25eb │ │ │ │ + movteq r4, #9963 @ 0x26eb │ │ │ │ cmneq r2, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1029179,15 +1029179,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq sl, r5, #164, 2 @ 0x29 │ │ │ │ cmneq r2, #116, 10 @ 0x1d000000 │ │ │ │ orreq fp, r5, #224, 2 @ 0x38 │ │ │ │ @ instruction: 0xffffd4f0 │ │ │ │ @ instruction: 0xffffd438 │ │ │ │ - movteq r4, #8407 @ 0x20d7 │ │ │ │ + movteq r4, #8663 @ 0x21d7 │ │ │ │ cmneq r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -1029585,15 +1029585,15 @@ │ │ │ │ orreq r9, r5, #104, 22 @ 0x1a000 │ │ │ │ cmneq r2, #40, 30 @ 0xa0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq sl, r5, #144, 22 @ 0x24000 │ │ │ │ orreq r9, r5, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffffce90 │ │ │ │ @ instruction: 0xffffcdd8 │ │ │ │ - movteq r3, #10871 @ 0x2a77 │ │ │ │ + movteq r3, #11127 @ 0x2b77 │ │ │ │ cmneq r2, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 403ea0 <__cxa_atexit@plt+0x3ed790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -1029932,15 +1029932,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ tst r3, #3 │ │ │ │ bne 4043a4 <__cxa_atexit@plt+0x3edc94> │ │ │ │ ldr r7, [pc, #12] @ 404410 <__cxa_atexit@plt+0x3edd00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1030007,15 +1030007,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 4044b8 <__cxa_atexit@plt+0x3edda8> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030086,15 +1030086,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 4045f4 <__cxa_atexit@plt+0x3edee4> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030165,15 +1030165,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 404730 <__cxa_atexit@plt+0x3ee020> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030244,15 +1030244,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 40486c <__cxa_atexit@plt+0x3ee15c> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030323,15 +1030323,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 4049a8 <__cxa_atexit@plt+0x3ee298> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030402,15 +1030402,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 404ae4 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030481,15 +1030481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 404c20 <__cxa_atexit@plt+0x3ee510> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030560,15 +1030560,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 404d5c <__cxa_atexit@plt+0x3ee64c> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030652,15 +1030652,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh lr, [r3, #-2] │ │ │ │ b 404e78 <__cxa_atexit@plt+0x3ee768> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -1030701,15 +1030701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, r3 │ │ │ │ bge 404fa0 <__cxa_atexit@plt+0x3ee890> │ │ │ │ ldr r7, [pc, #12] @ 405014 <__cxa_atexit@plt+0x3ee904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1030912,15 +1030912,15 @@ │ │ │ │ str r8, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4079b8 <__cxa_atexit@plt+0x3f12a8> │ │ │ │ + b 4079f0 <__cxa_atexit@plt+0x3f12e0> │ │ │ │ ldr r7, [pc, #36] @ 405364 <__cxa_atexit@plt+0x3eec54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -1031235,15 +1031235,15 @@ │ │ │ │ bhi 405844 <__cxa_atexit@plt+0x3ef134> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 40584c <__cxa_atexit@plt+0x3ef13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ + b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r5, #220 @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1031440,15 +1031440,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 405ba0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r3 │ │ │ │ b 405b88 <__cxa_atexit@plt+0x3ef478> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 405b98 <__cxa_atexit@plt+0x3ef488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1031515,15 +1031515,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 405cf0 <__cxa_atexit@plt+0x3ef5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1031560,15 +1031560,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r7 │ │ │ │ b 405d68 <__cxa_atexit@plt+0x3ef658> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ 405d7c <__cxa_atexit@plt+0x3ef66c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1031584,15 +1031584,15 @@ │ │ │ │ bhi 405db8 <__cxa_atexit@plt+0x3ef6a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 405dc0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 407978 <__cxa_atexit@plt+0x3f1268> │ │ │ │ + b 4079b0 <__cxa_atexit@plt+0x3f12a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r7, r5, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1031789,15 +1031789,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 406114 <__cxa_atexit@plt+0x3efa04> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r3 │ │ │ │ b 4060fc <__cxa_atexit@plt+0x3ef9ec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 40610c <__cxa_atexit@plt+0x3ef9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1031864,15 +1031864,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 406264 <__cxa_atexit@plt+0x3efb54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1031909,15 +1031909,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 407988 <__cxa_atexit@plt+0x3f1278> │ │ │ │ + b 4079c0 <__cxa_atexit@plt+0x3f12b0> │ │ │ │ mov r6, r7 │ │ │ │ b 4062dc <__cxa_atexit@plt+0x3efbcc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ 4062f0 <__cxa_atexit@plt+0x3efbe0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1032153,15 +1032153,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 406688 <__cxa_atexit@plt+0x3eff78> │ │ │ │ b 406710 <__cxa_atexit@plt+0x3f0000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 407970 <__cxa_atexit@plt+0x3f1260> │ │ │ │ + b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ ldr r7, [pc, #20] @ 4066b8 <__cxa_atexit@plt+0x3effa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @@ -1032177,15 +1032177,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4066fc <__cxa_atexit@plt+0x3effec> │ │ │ │ b 406710 <__cxa_atexit@plt+0x3f0000> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 407970 <__cxa_atexit@plt+0x3f1260> │ │ │ │ + b 4079a8 <__cxa_atexit@plt+0x3f1298> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -1032283,2889 +1032283,2899 @@ │ │ │ │ msreq SPSR_c, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 406634 <__cxa_atexit@plt+0x3eff24> │ │ │ │ - movteq r1, #8544 @ 0x2160 │ │ │ │ + movteq r1, #8800 @ 0x2260 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8591 @ 0x218f │ │ │ │ + movteq r1, #8847 @ 0x228f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8639 @ 0x21bf │ │ │ │ + movteq r1, #8895 @ 0x22bf │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8687 @ 0x21ef │ │ │ │ + movteq r1, #8943 @ 0x22ef │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8734 @ 0x221e │ │ │ │ + movteq r1, #8990 @ 0x231e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8784 @ 0x2250 │ │ │ │ + movteq r1, #9040 @ 0x2350 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8833 @ 0x2281 │ │ │ │ + movteq r1, #9089 @ 0x2381 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8884 @ 0x22b4 │ │ │ │ + movteq r1, #9140 @ 0x23b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #8935 @ 0x22e7 │ │ │ │ + movteq r1, #9191 @ 0x23e7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr pc, [pc, #-4] @ 40697c <__cxa_atexit@plt+0x3f026c> │ │ │ │ - cmpeq pc, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ ldr pc, [pc, #-4] @ 406984 <__cxa_atexit@plt+0x3f0274> │ │ │ │ - cmneq fp, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq fp, #160, 10 @ 0x28000000 │ │ │ │ ldr pc, [pc, #-4] @ 40698c <__cxa_atexit@plt+0x3f027c> │ │ │ │ - @ instruction: 0x032bbdc0 │ │ │ │ + @ instruction: 0x032bbec0 │ │ │ │ ldr pc, [pc, #-4] @ 406994 <__cxa_atexit@plt+0x3f0284> │ │ │ │ - cmpeq ip, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ ldr pc, [pc, #-4] @ 40699c <__cxa_atexit@plt+0x3f028c> │ │ │ │ - cmneq sp, #164, 6 @ 0x90000002 │ │ │ │ + cmneq sp, #164, 8 @ 0xa4000000 │ │ │ │ ldr pc, [pc, #-4] @ 4069a4 <__cxa_atexit@plt+0x3f0294> │ │ │ │ - rsbseq fp, r1, #124, 24 @ 0x7c00 │ │ │ │ + rsbseq pc, pc, #20, 20 @ 0x14000 │ │ │ │ ldr pc, [pc, #-4] @ 4069ac <__cxa_atexit@plt+0x3f029c> │ │ │ │ - rsbseq sl, r1, #180, 18 @ 0x2d0000 │ │ │ │ + rsbseq lr, pc, #76, 14 @ 0x1300000 │ │ │ │ ldr pc, [pc, #-4] @ 4069b4 <__cxa_atexit@plt+0x3f02a4> │ │ │ │ - rsbseq r9, r1, #236, 18 @ 0x3b0000 │ │ │ │ + rsbseq sp, pc, #132, 14 @ 0x2100000 │ │ │ │ ldr pc, [pc, #-4] @ 4069bc <__cxa_atexit@plt+0x3f02ac> │ │ │ │ - cmpeq r4, #12, 12 @ 0xc00000 │ │ │ │ + cmpeq r4, #164, 10 @ 0x29000000 │ │ │ │ ldr pc, [pc, #-4] @ 4069c4 <__cxa_atexit@plt+0x3f02b4> │ │ │ │ - cmneq r6, #44, 2 │ │ │ │ + cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ ldr pc, [pc, #-4] @ 4069cc <__cxa_atexit@plt+0x3f02bc> │ │ │ │ - cmpeq r4, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq r4, #196, 4 @ 0x4000000c │ │ │ │ ldr pc, [pc, #-4] @ 4069d4 <__cxa_atexit@plt+0x3f02c4> │ │ │ │ - rsbseq lr, r1, #148, 20 @ 0x94000 │ │ │ │ + addeq r2, r0, #44, 16 @ 0x2c0000 │ │ │ │ ldr pc, [pc, #-4] @ 4069dc <__cxa_atexit@plt+0x3f02cc> │ │ │ │ - eoreq r7, r8, #244, 16 @ 0xf40000 │ │ │ │ + eoreq r7, r3, #28, 24 @ 0x1c00 │ │ │ │ ldr pc, [pc, #-4] @ 4069e4 <__cxa_atexit@plt+0x3f02d4> │ │ │ │ - cmneq r2, #228, 24 @ 0xe400 │ │ │ │ + cmneq r2, #228, 26 @ 0x3900 │ │ │ │ ldr pc, [pc, #-4] @ 4069ec <__cxa_atexit@plt+0x3f02dc> │ │ │ │ - @ instruction: 0x03253f90 │ │ │ │ + @ instruction: 0x03254090 │ │ │ │ ldr pc, [pc, #-4] @ 4069f4 <__cxa_atexit@plt+0x3f02e4> │ │ │ │ - @ instruction: 0x03254438 │ │ │ │ + @ instruction: 0x03254538 │ │ │ │ ldr pc, [pc, #-4] @ 4069fc <__cxa_atexit@plt+0x3f02ec> │ │ │ │ - @ instruction: 0x032e19dc │ │ │ │ + @ instruction: 0x032e1adc │ │ │ │ ldr pc, [pc, #-4] @ 406a04 <__cxa_atexit@plt+0x3f02f4> │ │ │ │ - teqeq r5, #116 @ 0x74 │ │ │ │ + teqeq r5, #116, 2 │ │ │ │ ldr pc, [pc, #-4] @ 406a0c <__cxa_atexit@plt+0x3f02fc> │ │ │ │ - movteq r7, #43352 @ 0xa958 │ │ │ │ + movteq r7, #43608 @ 0xaa58 │ │ │ │ ldr pc, [pc, #-4] @ 406a14 <__cxa_atexit@plt+0x3f0304> │ │ │ │ - @ instruction: 0x032e5d94 │ │ │ │ + @ instruction: 0x032e5e94 │ │ │ │ ldr pc, [pc, #-4] @ 406a1c <__cxa_atexit@plt+0x3f030c> │ │ │ │ - eoreq r9, ip, #104, 14 @ 0x1a00000 │ │ │ │ + eorseq ip, sl, #228, 26 @ 0x3900 │ │ │ │ ldr pc, [pc, #-4] @ 406a24 <__cxa_atexit@plt+0x3f0314> │ │ │ │ - cmneq sp, #52, 2 │ │ │ │ + cmneq sp, #52, 4 @ 0x40000003 │ │ │ │ ldr pc, [pc, #-4] @ 406a2c <__cxa_atexit@plt+0x3f031c> │ │ │ │ - tsteq r4, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r4, #92, 12 @ 0x5c00000 │ │ │ │ ldr pc, [pc, #-4] @ 406a34 <__cxa_atexit@plt+0x3f0324> │ │ │ │ - cmpeq lr, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq lr, #252 @ 0xfc │ │ │ │ ldr pc, [pc, #-4] @ 406a3c <__cxa_atexit@plt+0x3f032c> │ │ │ │ - cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq lr, #248, 10 @ 0x3e000000 │ │ │ │ ldr pc, [pc, #-4] @ 406a44 <__cxa_atexit@plt+0x3f0334> │ │ │ │ - cmpeq ip, #16, 30 @ 0x40 │ │ │ │ + cmpeq ip, #16 │ │ │ │ ldr pc, [pc, #-4] @ 406a4c <__cxa_atexit@plt+0x3f033c> │ │ │ │ - @ instruction: 0x03298f18 │ │ │ │ + @ instruction: 0x03299018 │ │ │ │ ldr pc, [pc, #-4] @ 406a54 <__cxa_atexit@plt+0x3f0344> │ │ │ │ - cmpeq r7, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq r7, #252, 10 @ 0x3f000000 │ │ │ │ ldr pc, [pc, #-4] @ 406a5c <__cxa_atexit@plt+0x3f034c> │ │ │ │ - cmpeq r7, #72, 22 @ 0x12000 │ │ │ │ + cmpeq r7, #72, 24 @ 0x4800 │ │ │ │ ldr pc, [pc, #-4] @ 406a64 <__cxa_atexit@plt+0x3f0354> │ │ │ │ - cmpeq r5, #108, 2 │ │ │ │ + cmpeq r5, #4, 2 │ │ │ │ ldr pc, [pc, #-4] @ 406a6c <__cxa_atexit@plt+0x3f035c> │ │ │ │ - cmneq r3, #128, 20 @ 0x80000 │ │ │ │ + cmneq r3, #128, 22 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 406a74 <__cxa_atexit@plt+0x3f0364> │ │ │ │ - teqeq r5, #24, 2 │ │ │ │ + teqeq r5, #24, 4 @ 0x80000001 │ │ │ │ ldr pc, [pc, #-4] @ 406a7c <__cxa_atexit@plt+0x3f036c> │ │ │ │ - tsteq r3, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r3, #92, 12 @ 0x5c00000 │ │ │ │ ldr pc, [pc, #-4] @ 406a84 <__cxa_atexit@plt+0x3f0374> │ │ │ │ - tsteq r3, #116, 24 @ 0x7400 │ │ │ │ + tsteq r3, #116, 26 @ 0x1d00 │ │ │ │ ldr pc, [pc, #-4] @ 406a8c <__cxa_atexit@plt+0x3f037c> │ │ │ │ - cmneq r2, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r2, #196, 16 @ 0xc40000 │ │ │ │ ldr pc, [pc, #-4] @ 406a94 <__cxa_atexit@plt+0x3f0384> │ │ │ │ - cmneq sp, #36, 8 @ 0x24000000 │ │ │ │ + cmneq sp, #36, 10 @ 0x9000000 │ │ │ │ ldr pc, [pc, #-4] @ 406a9c <__cxa_atexit@plt+0x3f038c> │ │ │ │ - cmneq r4, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r4, #204, 10 @ 0x33000000 │ │ │ │ ldr pc, [pc, #-4] @ 406aa4 <__cxa_atexit@plt+0x3f0394> │ │ │ │ - cmneq r2, #80, 4 │ │ │ │ + cmneq r2, #80, 6 @ 0x40000001 │ │ │ │ ldr pc, [pc, #-4] @ 406aac <__cxa_atexit@plt+0x3f039c> │ │ │ │ - @ instruction: 0x032e1e48 │ │ │ │ + @ instruction: 0x032e1f48 │ │ │ │ ldr pc, [pc, #-4] @ 406ab4 <__cxa_atexit@plt+0x3f03a4> │ │ │ │ - eoreq ip, ip, #92, 16 @ 0x5c0000 │ │ │ │ + eorseq pc, sl, #216, 28 @ 0xd80 │ │ │ │ ldr pc, [pc, #-4] @ 406abc <__cxa_atexit@plt+0x3f03ac> │ │ │ │ - movweq ip, #4716 @ 0x126c │ │ │ │ + movweq ip, #4976 @ 0x1370 │ │ │ │ ldr pc, [pc, #-4] @ 406ac4 <__cxa_atexit@plt+0x3f03b4> │ │ │ │ - movweq ip, #4588 @ 0x11ec │ │ │ │ + movweq ip, #4848 @ 0x12f0 │ │ │ │ ldr pc, [pc, #-4] @ 406acc <__cxa_atexit@plt+0x3f03bc> │ │ │ │ - msreq CPSR_fsc, #0, 22 │ │ │ │ + msreq CPSR_fsc, #0, 24 │ │ │ │ ldr pc, [pc, #-4] @ 406ad4 <__cxa_atexit@plt+0x3f03c4> │ │ │ │ - msreq CPSR_fsc, #80, 26 @ 0x1400 │ │ │ │ + msreq CPSR_fsc, #80, 28 @ 0x500 │ │ │ │ ldr pc, [pc, #-4] @ 406adc <__cxa_atexit@plt+0x3f03cc> │ │ │ │ - @ instruction: 0x03252828 │ │ │ │ + @ instruction: 0x03252928 │ │ │ │ ldr pc, [pc, #-4] @ 406ae4 <__cxa_atexit@plt+0x3f03d4> │ │ │ │ - eoreq r3, r2, #96, 14 @ 0x1800000 │ │ │ │ + eoreq r1, r7, #180, 8 @ 0xb4000000 │ │ │ │ ldr pc, [pc, #-4] @ 406aec <__cxa_atexit@plt+0x3f03dc> │ │ │ │ - rsbseq r5, r3, #112, 16 @ 0x700000 │ │ │ │ + addeq r9, r1, #8, 12 @ 0x800000 │ │ │ │ ldr pc, [pc, #-4] @ 406af4 <__cxa_atexit@plt+0x3f03e4> │ │ │ │ - cmneq sp, #160, 22 @ 0x28000 │ │ │ │ + cmneq sp, #160, 24 @ 0xa000 │ │ │ │ ldr pc, [pc, #-4] @ 406afc <__cxa_atexit@plt+0x3f03ec> │ │ │ │ - eoreq r9, r1, #244, 18 @ 0x3d0000 │ │ │ │ + eoreq r7, r6, #72, 14 @ 0x1200000 │ │ │ │ ldr pc, [pc, #-4] @ 406b04 <__cxa_atexit@plt+0x3f03f4> │ │ │ │ - eoreq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ + eoreq pc, r6, #76, 14 @ 0x1300000 │ │ │ │ ldr pc, [pc, #-4] @ 406b0c <__cxa_atexit@plt+0x3f03fc> │ │ │ │ - cmpeq r4, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq r4, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 406b14 <__cxa_atexit@plt+0x3f0404> │ │ │ │ - rsbseq sp, r1, #92, 28 @ 0x5c0 │ │ │ │ + addeq r1, r0, #244, 22 @ 0x3d000 │ │ │ │ ldr pc, [pc, #-4] @ 406b1c <__cxa_atexit@plt+0x3f040c> │ │ │ │ - movteq r7, #35060 @ 0x88f4 │ │ │ │ + movteq r7, #35316 @ 0x89f4 │ │ │ │ ldr pc, [pc, #-4] @ 406b24 <__cxa_atexit@plt+0x3f0414> │ │ │ │ - movteq fp, #41900 @ 0xa3ac │ │ │ │ + movteq fp, #42156 @ 0xa4ac │ │ │ │ ldr pc, [pc, #-4] @ 406b2c <__cxa_atexit@plt+0x3f041c> │ │ │ │ - cmpeq ip, #40 @ 0x28 │ │ │ │ + cmpeq ip, #40, 2 │ │ │ │ ldr pc, [pc, #-4] @ 406b34 <__cxa_atexit@plt+0x3f0424> │ │ │ │ - @ instruction: 0x03262f30 │ │ │ │ + @ instruction: 0x03263030 │ │ │ │ ldr pc, [pc, #-4] @ 406b3c <__cxa_atexit@plt+0x3f042c> │ │ │ │ - @ instruction: 0x03261710 │ │ │ │ + @ instruction: 0x03261810 │ │ │ │ ldr pc, [pc, #-4] @ 406b44 <__cxa_atexit@plt+0x3f0434> │ │ │ │ - @ instruction: 0x032e1b80 │ │ │ │ + @ instruction: 0x032e1c80 │ │ │ │ ldr pc, [pc, #-4] @ 406b4c <__cxa_atexit@plt+0x3f043c> │ │ │ │ - eoreq sp, r1, #12, 10 @ 0x3000000 │ │ │ │ + eoreq fp, r6, #96, 4 │ │ │ │ ldr pc, [pc, #-4] @ 406b54 <__cxa_atexit@plt+0x3f0444> │ │ │ │ - eoreq r6, r2, #8, 22 @ 0x2000 │ │ │ │ + eoreq r4, r7, #92, 16 @ 0x5c0000 │ │ │ │ ldr pc, [pc, #-4] @ 406b5c <__cxa_atexit@plt+0x3f044c> │ │ │ │ - tsteq r4, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r4, #108, 14 @ 0x1b00000 │ │ │ │ ldr pc, [pc, #-4] @ 406b64 <__cxa_atexit@plt+0x3f0454> │ │ │ │ - cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r1, #40, 6 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 406b6c <__cxa_atexit@plt+0x3f045c> │ │ │ │ - movteq r9, #40740 @ 0x9f24 │ │ │ │ + movteq sl, #36900 @ 0x9024 │ │ │ │ ldr pc, [pc, #-4] @ 406b74 <__cxa_atexit@plt+0x3f0464> │ │ │ │ - cmneq sp, #128, 4 │ │ │ │ + cmneq sp, #128, 6 │ │ │ │ ldr pc, [pc, #-4] @ 406b7c <__cxa_atexit@plt+0x3f046c> │ │ │ │ - cmneq sp, #36, 6 @ 0x90000000 │ │ │ │ + cmneq sp, #36, 8 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 406b84 <__cxa_atexit@plt+0x3f0474> │ │ │ │ - cmneq sp, #116 @ 0x74 │ │ │ │ + cmneq sp, #116, 2 │ │ │ │ ldr pc, [pc, #-4] @ 406b8c <__cxa_atexit@plt+0x3f047c> │ │ │ │ - cmneq sp, #192, 26 @ 0x3000 │ │ │ │ + cmneq sp, #192, 28 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 406b94 <__cxa_atexit@plt+0x3f0484> │ │ │ │ - cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + cmneq sp, #244, 6 @ 0xd0000003 │ │ │ │ ldr pc, [pc, #-4] @ 406b9c <__cxa_atexit@plt+0x3f048c> │ │ │ │ - movteq fp, #29408 @ 0x72e0 │ │ │ │ + movteq fp, #29664 @ 0x73e0 │ │ │ │ ldr pc, [pc, #-4] @ 406ba4 <__cxa_atexit@plt+0x3f0494> │ │ │ │ - cmneq sp, #164, 28 @ 0xa40 │ │ │ │ + cmneq sp, #164, 30 @ 0x290 │ │ │ │ ldr pc, [pc, #-4] @ 406bac <__cxa_atexit@plt+0x3f049c> │ │ │ │ - subseq lr, lr, #124, 28 @ 0x7c0 │ │ │ │ + rsbeq r2, sp, #20, 24 @ 0x1400 │ │ │ │ ldr pc, [pc, #-4] @ 406bb4 <__cxa_atexit@plt+0x3f04a4> │ │ │ │ - cmneq sp, #80, 30 @ 0x140 │ │ │ │ + cmneq sp, #80 @ 0x50 │ │ │ │ ldr pc, [pc, #-4] @ 406bbc <__cxa_atexit@plt+0x3f04ac> │ │ │ │ - subeq r3, r3, #140, 18 @ 0x230000 │ │ │ │ + subseq r7, r1, #12 │ │ │ │ ldr pc, [pc, #-4] @ 406bc4 <__cxa_atexit@plt+0x3f04b4> │ │ │ │ - subeq r3, r3, #152, 12 @ 0x9800000 │ │ │ │ + subseq r6, r1, #24, 26 @ 0x600 │ │ │ │ ldr pc, [pc, #-4] @ 406bcc <__cxa_atexit@plt+0x3f04bc> │ │ │ │ - cmneq lr, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq lr, #248, 12 @ 0xf800000 │ │ │ │ ldr pc, [pc, #-4] @ 406bd4 <__cxa_atexit@plt+0x3f04c4> │ │ │ │ - cmneq ip, #80, 2 │ │ │ │ + cmneq ip, #80, 4 │ │ │ │ ldr pc, [pc, #-4] @ 406bdc <__cxa_atexit@plt+0x3f04cc> │ │ │ │ - cmneq sp, #40, 30 @ 0xa0 │ │ │ │ + cmneq sp, #40 @ 0x28 │ │ │ │ ldr pc, [pc, #-4] @ 406be4 <__cxa_atexit@plt+0x3f04d4> │ │ │ │ - cmneq sp, #56, 2 │ │ │ │ + cmneq sp, #56, 4 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 406bec <__cxa_atexit@plt+0x3f04dc> │ │ │ │ - addseq r6, r1, #112, 10 @ 0x1c000000 │ │ │ │ + addseq sl, pc, #104, 6 @ 0xa0000001 │ │ │ │ ldr pc, [pc, #-4] @ 406bf4 <__cxa_atexit@plt+0x3f04e4> │ │ │ │ - eoreq r6, r1, #132, 26 @ 0x2100 │ │ │ │ + eoreq r6, r1, #92, 28 @ 0x5c0 │ │ │ │ ldr pc, [pc, #-4] @ 406bfc <__cxa_atexit@plt+0x3f04ec> │ │ │ │ - cmneq lr, #20, 10 @ 0x5000000 │ │ │ │ + cmneq lr, #20, 12 @ 0x1400000 │ │ │ │ ldr pc, [pc, #-4] @ 406c04 <__cxa_atexit@plt+0x3f04f4> │ │ │ │ - cmpeq r4, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq r4, #212, 18 @ 0x350000 │ │ │ │ ldr pc, [pc, #-4] @ 406c0c <__cxa_atexit@plt+0x3f04fc> │ │ │ │ - cmpeq r4, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq r4, #228, 22 @ 0x39000 │ │ │ │ ldr pc, [pc, #-4] @ 406c14 <__cxa_atexit@plt+0x3f0504> │ │ │ │ - cmpeq r4, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq r4, #72, 22 @ 0x12000 │ │ │ │ ldr pc, [pc, #-4] @ 406c1c <__cxa_atexit@plt+0x3f050c> │ │ │ │ - cmpeq r4, #56, 26 @ 0xe00 │ │ │ │ + cmpeq r4, #208, 24 @ 0xd000 │ │ │ │ ldr pc, [pc, #-4] @ 406c24 <__cxa_atexit@plt+0x3f0514> │ │ │ │ - cmneq lr, #32, 14 @ 0x800000 │ │ │ │ + cmneq lr, #32, 16 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 406c2c <__cxa_atexit@plt+0x3f051c> │ │ │ │ - subseq lr, lr, #4, 10 @ 0x1000000 │ │ │ │ + rsbeq r2, sp, #156, 4 @ 0xc0000009 │ │ │ │ ldr pc, [pc, #-4] @ 406c34 <__cxa_atexit@plt+0x3f0524> │ │ │ │ - cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq lr, #168, 20 @ 0xa8000 │ │ │ │ ldr pc, [pc, #-4] @ 406c3c <__cxa_atexit@plt+0x3f052c> │ │ │ │ - cmneq lr, #216, 28 @ 0xd80 │ │ │ │ + cmneq lr, #216, 30 @ 0x360 │ │ │ │ ldr pc, [pc, #-4] @ 406c44 <__cxa_atexit@plt+0x3f0534> │ │ │ │ - cmneq lr, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ ldr pc, [pc, #-4] @ 406c4c <__cxa_atexit@plt+0x3f053c> │ │ │ │ - cmneq r6, #220, 24 @ 0xdc00 │ │ │ │ + cmneq r6, #220, 26 @ 0x3700 │ │ │ │ ldr pc, [pc, #-4] @ 406c54 <__cxa_atexit@plt+0x3f0544> │ │ │ │ - andseq r2, pc, #108, 10 @ 0x1b000000 │ │ │ │ + andseq r2, pc, #68, 12 @ 0x4400000 │ │ │ │ ldr pc, [pc, #-4] @ 406c5c <__cxa_atexit@plt+0x3f054c> │ │ │ │ - cmpeq r8, #128, 16 @ 0x800000 │ │ │ │ + cmpeq r8, #128, 18 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 406c64 <__cxa_atexit@plt+0x3f0554> │ │ │ │ - movteq sl, #38580 @ 0x96b4 │ │ │ │ + movteq sl, #38836 @ 0x97b4 │ │ │ │ ldr pc, [pc, #-4] @ 406c6c <__cxa_atexit@plt+0x3f055c> │ │ │ │ - cmpeq r8, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq r8, #96, 14 @ 0x1800000 │ │ │ │ ldr pc, [pc, #-4] @ 406c74 <__cxa_atexit@plt+0x3f0564> │ │ │ │ - cmneq ip, #176, 2 @ 0x2c │ │ │ │ + cmneq ip, #176, 4 │ │ │ │ ldr pc, [pc, #-4] @ 406c7c <__cxa_atexit@plt+0x3f056c> │ │ │ │ - msreq SPSR_fx, #236, 14 @ 0x3b00000 │ │ │ │ + msreq SPSR_fx, #236, 16 @ 0xec0000 │ │ │ │ ldr pc, [pc, #-4] @ 406c84 <__cxa_atexit@plt+0x3f0574> │ │ │ │ - cmneq sp, #152, 10 @ 0x26000000 │ │ │ │ + cmneq sp, #152, 12 @ 0x9800000 │ │ │ │ ldr pc, [pc, #-4] @ 406c8c <__cxa_atexit@plt+0x3f057c> │ │ │ │ - cmneq sp, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq sp, #188, 8 @ 0xbc000000 │ │ │ │ ldr pc, [pc, #-4] @ 406c94 <__cxa_atexit@plt+0x3f0584> │ │ │ │ - addseq ip, r6, #236, 16 @ 0xec0000 │ │ │ │ + eoreq pc, ip, #232, 20 @ 0xe8000 │ │ │ │ ldr pc, [pc, #-4] @ 406c9c <__cxa_atexit@plt+0x3f058c> │ │ │ │ - cmneq sp, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq sp, #124, 18 @ 0x1f0000 │ │ │ │ ldr pc, [pc, #-4] @ 406ca4 <__cxa_atexit@plt+0x3f0594> │ │ │ │ - cmneq lr, #84, 16 @ 0x540000 │ │ │ │ + cmneq lr, #84, 18 @ 0x150000 │ │ │ │ ldr pc, [pc, #-4] @ 406cac <__cxa_atexit@plt+0x3f059c> │ │ │ │ - addseq r5, r5, #132 @ 0x84 │ │ │ │ + eoreq r8, fp, #112, 8 @ 0x70000000 │ │ │ │ ldr pc, [pc, #-4] @ 406cb4 <__cxa_atexit@plt+0x3f05a4> │ │ │ │ - addseq r5, r6, #192, 30 @ 0x300 │ │ │ │ + eoreq r9, ip, #188, 2 @ 0x2f │ │ │ │ ldr pc, [pc, #-4] @ 406cbc <__cxa_atexit@plt+0x3f05ac> │ │ │ │ - addseq r5, r9, #84, 18 @ 0x150000 │ │ │ │ + eoreq r8, pc, #80, 22 @ 0x14000 │ │ │ │ ldr pc, [pc, #-4] @ 406cc4 <__cxa_atexit@plt+0x3f05b4> │ │ │ │ - cmneq sp, #20, 6 @ 0x50000000 │ │ │ │ + cmneq sp, #20, 8 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 406ccc <__cxa_atexit@plt+0x3f05bc> │ │ │ │ - cmneq fp, #216, 4 @ 0x8000000d │ │ │ │ + cmneq fp, #216, 6 @ 0x60000003 │ │ │ │ ldr pc, [pc, #-4] @ 406cd4 <__cxa_atexit@plt+0x3f05c4> │ │ │ │ - cmneq fp, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq fp, #176, 8 @ 0xb0000000 │ │ │ │ ldr pc, [pc, #-4] @ 406cdc <__cxa_atexit@plt+0x3f05cc> │ │ │ │ - addseq r3, sl, #180, 14 @ 0x2d00000 │ │ │ │ + eorseq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ ldr pc, [pc, #-4] @ 406ce4 <__cxa_atexit@plt+0x3f05d4> │ │ │ │ - cmneq sp, #136, 18 @ 0x220000 │ │ │ │ + cmneq sp, #136, 20 @ 0x88000 │ │ │ │ ldr pc, [pc, #-4] @ 406cec <__cxa_atexit@plt+0x3f05dc> │ │ │ │ - cmneq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq sp, #244, 16 @ 0xf40000 │ │ │ │ ldr pc, [pc, #-4] @ 406cf4 <__cxa_atexit@plt+0x3f05e4> │ │ │ │ - cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmneq lr, #92, 26 @ 0x1700 │ │ │ │ ldr pc, [pc, #-4] @ 406cfc <__cxa_atexit@plt+0x3f05ec> │ │ │ │ - msreq CPSR_fx, #92, 12 @ 0x5c00000 │ │ │ │ + msreq CPSR_fx, #92, 14 @ 0x1700000 │ │ │ │ ldr pc, [pc, #-4] @ 406d04 <__cxa_atexit@plt+0x3f05f4> │ │ │ │ - addseq r6, r6, #140, 10 @ 0x23000000 │ │ │ │ + eoreq r9, ip, #136, 14 @ 0x2200000 │ │ │ │ ldr pc, [pc, #-4] @ 406d0c <__cxa_atexit@plt+0x3f05fc> │ │ │ │ - addseq r0, r9, #188, 30 @ 0x2f0 │ │ │ │ + eoreq r4, pc, #184, 2 @ 0x2e │ │ │ │ ldr pc, [pc, #-4] @ 406d14 <__cxa_atexit@plt+0x3f0604> │ │ │ │ - cmppeq r8, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ + cmppeq r8, #188, 4 @ p-variant is OBSOLETE @ 0xc000000b │ │ │ │ ldr pc, [pc, #-4] @ 406d1c <__cxa_atexit@plt+0x3f060c> │ │ │ │ - cmpeq r5, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq r5, #140, 18 @ 0x230000 │ │ │ │ ldr pc, [pc, #-4] @ 406d24 <__cxa_atexit@plt+0x3f0614> │ │ │ │ - addseq sp, sl, #68, 14 @ 0x1100000 │ │ │ │ + eorseq r0, r1, #64, 18 @ 0x100000 │ │ │ │ ldr pc, [pc, #-4] @ 406d2c <__cxa_atexit@plt+0x3f061c> │ │ │ │ - cmpeq r4, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq r4, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 406d34 <__cxa_atexit@plt+0x3f0624> │ │ │ │ - cmneq lr, #132, 14 @ 0x2100000 │ │ │ │ + cmneq lr, #132, 16 @ 0x840000 │ │ │ │ ldr pc, [pc, #-4] @ 406d3c <__cxa_atexit@plt+0x3f062c> │ │ │ │ - @ instruction: 0x032a4b9c │ │ │ │ + @ instruction: 0x032a4c9c │ │ │ │ ldr pc, [pc, #-4] @ 406d44 <__cxa_atexit@plt+0x3f0634> │ │ │ │ - cmpeq r4, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq r4, #88, 16 @ 0x580000 │ │ │ │ ldr pc, [pc, #-4] @ 406d4c <__cxa_atexit@plt+0x3f063c> │ │ │ │ - cmneq r2, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r2, #108, 20 @ 0x6c000 │ │ │ │ ldr pc, [pc, #-4] @ 406d54 <__cxa_atexit@plt+0x3f0644> │ │ │ │ - teqeq r6, #108, 22 @ 0x1b000 │ │ │ │ + teqeq r6, #108, 24 @ 0x6c00 │ │ │ │ ldr pc, [pc, #-4] @ 406d5c <__cxa_atexit@plt+0x3f064c> │ │ │ │ - cmneq r6, #36, 28 @ 0x240 │ │ │ │ + cmneq r6, #36, 30 @ 0x90 │ │ │ │ ldr pc, [pc, #-4] @ 406d64 <__cxa_atexit@plt+0x3f0654> │ │ │ │ - cmneq sp, #252, 28 @ 0xfc0 │ │ │ │ + cmneq sp, #252, 30 @ 0x3f0 │ │ │ │ ldr pc, [pc, #-4] @ 406d6c <__cxa_atexit@plt+0x3f065c> │ │ │ │ - cmpeq r4, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq r4, #160, 8 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 406d74 <__cxa_atexit@plt+0x3f0664> │ │ │ │ - cmneq r3, #208 @ 0xd0 │ │ │ │ + cmneq r3, #208, 2 @ 0x34 │ │ │ │ ldr pc, [pc, #-4] @ 406d7c <__cxa_atexit@plt+0x3f066c> │ │ │ │ - cmpeq r6, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq r6, #16, 8 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 406d84 <__cxa_atexit@plt+0x3f0674> │ │ │ │ - teqeq r8, #36, 14 @ 0x900000 │ │ │ │ + teqeq r8, #36, 16 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 406d8c <__cxa_atexit@plt+0x3f067c> │ │ │ │ - movteq r7, #49876 @ 0xc2d4 │ │ │ │ + movteq r7, #50132 @ 0xc3d4 │ │ │ │ ldr pc, [pc, #-4] @ 406d94 <__cxa_atexit@plt+0x3f0684> │ │ │ │ - cmpeq ip, #12, 28 @ 0xc0 │ │ │ │ + cmpeq ip, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 406d9c <__cxa_atexit@plt+0x3f068c> │ │ │ │ - tsteq r4, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r4, #128, 14 @ 0x2000000 │ │ │ │ ldr pc, [pc, #-4] @ 406da4 <__cxa_atexit@plt+0x3f0694> │ │ │ │ - cmpeq r5, #76, 14 @ 0x1300000 │ │ │ │ + cmpeq r5, #228, 12 @ 0xe400000 │ │ │ │ ldr pc, [pc, #-4] @ 406dac <__cxa_atexit@plt+0x3f069c> │ │ │ │ - cmneq r4, #188, 20 @ 0xbc000 │ │ │ │ + cmneq r4, #188, 22 @ 0x2f000 │ │ │ │ ldr pc, [pc, #-4] @ 406db4 <__cxa_atexit@plt+0x3f06a4> │ │ │ │ - cmneq r6, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r6, #48, 16 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 406dbc <__cxa_atexit@plt+0x3f06ac> │ │ │ │ - cmneq r4, #84, 28 @ 0x540 │ │ │ │ + cmneq r4, #84, 30 @ 0x150 │ │ │ │ ldr pc, [pc, #-4] @ 406dc4 <__cxa_atexit@plt+0x3f06b4> │ │ │ │ - cmneq r3, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r3, #184, 10 @ 0x2e000000 │ │ │ │ ldr pc, [pc, #-4] @ 406dcc <__cxa_atexit@plt+0x3f06bc> │ │ │ │ - cmpeq r5, #120, 24 @ 0x7800 │ │ │ │ + cmpeq r5, #16, 24 @ 0x1000 │ │ │ │ ldr pc, [pc, #-4] @ 406dd4 <__cxa_atexit@plt+0x3f06c4> │ │ │ │ - cmneq r6, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r6, #212, 10 @ 0x35000000 │ │ │ │ ldr pc, [pc, #-4] @ 406ddc <__cxa_atexit@plt+0x3f06cc> │ │ │ │ - eoreq pc, sl, #160, 12 @ 0xa000000 │ │ │ │ + eoreq pc, r5, #200, 18 @ 0x320000 │ │ │ │ ldr pc, [pc, #-4] @ 406de4 <__cxa_atexit@plt+0x3f06d4> │ │ │ │ - eoreq ip, r8, #164, 26 @ 0x2900 │ │ │ │ + eoreq sp, r3, #204 @ 0xcc │ │ │ │ ldr pc, [pc, #-4] @ 406dec <__cxa_atexit@plt+0x3f06dc> │ │ │ │ - eoreq r3, fp, #160, 8 @ 0xa0000000 │ │ │ │ + eoreq r3, r6, #200, 14 @ 0x3200000 │ │ │ │ ldr pc, [pc, #-4] @ 406df4 <__cxa_atexit@plt+0x3f06e4> │ │ │ │ - eoreq r4, sl, #120, 20 @ 0x78000 │ │ │ │ + eoreq r4, r5, #160, 26 @ 0x2800 │ │ │ │ ldr pc, [pc, #-4] @ 406dfc <__cxa_atexit@plt+0x3f06ec> │ │ │ │ - eoreq r2, fp, #236, 20 @ 0xec000 │ │ │ │ + eoreq r2, r6, #20, 28 @ 0x140 │ │ │ │ ldr pc, [pc, #-4] @ 406e04 <__cxa_atexit@plt+0x3f06f4> │ │ │ │ - eoreq lr, r6, #164, 2 @ 0x29 │ │ │ │ + eoreq lr, r1, #204, 8 @ 0xcc000000 │ │ │ │ ldr pc, [pc, #-4] @ 406e0c <__cxa_atexit@plt+0x3f06fc> │ │ │ │ - eoreq r3, r8, #100, 10 @ 0x19000000 │ │ │ │ + eoreq r3, r3, #140, 16 @ 0x8c0000 │ │ │ │ ldr pc, [pc, #-4] @ 406e14 <__cxa_atexit@plt+0x3f0704> │ │ │ │ - cmneq lr, #244, 26 @ 0x3d00 │ │ │ │ + cmneq lr, #244, 28 @ 0xf40 │ │ │ │ ldr pc, [pc, #-4] @ 406e1c <__cxa_atexit@plt+0x3f070c> │ │ │ │ - cmpeq ip, #172, 6 @ 0xb0000002 │ │ │ │ + cmpeq ip, #172, 8 @ 0xac000000 │ │ │ │ ldr pc, [pc, #-4] @ 406e24 <__cxa_atexit@plt+0x3f0714> │ │ │ │ - eoreq r9, r9, #104, 26 @ 0x1a00 │ │ │ │ + eoreq sl, r4, #144 @ 0x90 │ │ │ │ ldr pc, [pc, #-4] @ 406e2c <__cxa_atexit@plt+0x3f071c> │ │ │ │ - eoreq ip, r8, #60, 24 @ 0x3c00 │ │ │ │ + eoreq ip, r3, #100, 30 @ 0x190 │ │ │ │ ldr pc, [pc, #-4] @ 406e34 <__cxa_atexit@plt+0x3f0724> │ │ │ │ - eoreq r0, r9, #40, 28 @ 0x280 │ │ │ │ + eoreq r1, r4, #80, 2 │ │ │ │ ldr pc, [pc, #-4] @ 406e3c <__cxa_atexit@plt+0x3f072c> │ │ │ │ - eoreq r0, r9, #112, 16 @ 0x700000 │ │ │ │ + eoreq r0, r4, #152, 22 @ 0x26000 │ │ │ │ ldr pc, [pc, #-4] @ 406e44 <__cxa_atexit@plt+0x3f0734> │ │ │ │ - eoreq pc, r8, #152, 22 @ 0x26000 │ │ │ │ + eoreq pc, r3, #192, 28 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 406e4c <__cxa_atexit@plt+0x3f073c> │ │ │ │ - cmneq lr, #220 @ 0xdc │ │ │ │ + cmneq lr, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 406e54 <__cxa_atexit@plt+0x3f0744> │ │ │ │ - movteq r0, #59384 @ 0xe7f8 │ │ │ │ + movteq r0, #59640 @ 0xe8f8 │ │ │ │ ldr pc, [pc, #-4] @ 406e5c <__cxa_atexit@plt+0x3f074c> │ │ │ │ - cmpeq r7, #152, 2 @ 0x26 │ │ │ │ + cmpeq r7, #152, 4 @ 0x80000009 │ │ │ │ ldr pc, [pc, #-4] @ 406e64 <__cxa_atexit@plt+0x3f0754> │ │ │ │ - cmpeq r8, #172, 6 @ 0xb0000002 │ │ │ │ + cmpeq r8, #172, 8 @ 0xac000000 │ │ │ │ ldr pc, [pc, #-4] @ 406e6c <__cxa_atexit@plt+0x3f075c> │ │ │ │ - eoreq r4, fp, #176, 18 @ 0x2c0000 │ │ │ │ + eoreq r4, r6, #216, 24 @ 0xd800 │ │ │ │ ldr pc, [pc, #-4] @ 406e74 <__cxa_atexit@plt+0x3f0764> │ │ │ │ - eoreq fp, r6, #84, 24 @ 0x5400 │ │ │ │ + eoreq fp, r1, #124, 30 @ 0x1f0 │ │ │ │ ldr pc, [pc, #-4] @ 406e7c <__cxa_atexit@plt+0x3f076c> │ │ │ │ - cmneq r2, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r2, #60, 26 @ 0xf00 │ │ │ │ ldr pc, [pc, #-4] @ 406e84 <__cxa_atexit@plt+0x3f0774> │ │ │ │ - eoreq r4, r7, #124, 14 @ 0x1f00000 │ │ │ │ + eoreq r4, r2, #164, 20 @ 0xa4000 │ │ │ │ ldr pc, [pc, #-4] @ 406e8c <__cxa_atexit@plt+0x3f077c> │ │ │ │ - eoreq ip, r9, #168, 4 @ 0x8000000a │ │ │ │ + eoreq ip, r4, #208, 10 @ 0x34000000 │ │ │ │ ldr pc, [pc, #-4] @ 406e94 <__cxa_atexit@plt+0x3f0784> │ │ │ │ - @ instruction: 0x03261db0 │ │ │ │ + @ instruction: 0x03261eb0 │ │ │ │ ldr pc, [pc, #-4] @ 406e9c <__cxa_atexit@plt+0x3f078c> │ │ │ │ - cmpeq ip, #192, 18 @ 0x300000 │ │ │ │ + cmpeq ip, #192, 20 @ 0xc0000 │ │ │ │ ldr pc, [pc, #-4] @ 406ea4 <__cxa_atexit@plt+0x3f0794> │ │ │ │ - cmneq r4, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r4, #192, 18 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 406eac <__cxa_atexit@plt+0x3f079c> │ │ │ │ - cmpeq r5, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq r5, #40, 8 @ 0x28000000 │ │ │ │ ldr pc, [pc, #-4] @ 406eb4 <__cxa_atexit@plt+0x3f07a4> │ │ │ │ - cmpeq ip, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq ip, #228, 18 @ 0x390000 │ │ │ │ ldr pc, [pc, #-4] @ 406ebc <__cxa_atexit@plt+0x3f07ac> │ │ │ │ - cmneq r6, #236, 28 @ 0xec0 │ │ │ │ + cmneq r6, #236, 30 @ 0x3b0 │ │ │ │ ldr pc, [pc, #-4] @ 406ec4 <__cxa_atexit@plt+0x3f07b4> │ │ │ │ - eorseq r6, r9, #196, 24 @ 0xc400 │ │ │ │ + subeq sl, r7, #64, 6 │ │ │ │ ldr pc, [pc, #-4] @ 406ecc <__cxa_atexit@plt+0x3f07bc> │ │ │ │ - cmneq sp, #36, 20 @ 0x24000 │ │ │ │ + cmneq sp, #36, 22 @ 0x9000 │ │ │ │ ldr pc, [pc, #-4] @ 406ed4 <__cxa_atexit@plt+0x3f07c4> │ │ │ │ - cmneq r6, #196, 24 @ 0xc400 │ │ │ │ + cmneq r6, #196, 26 @ 0x3100 │ │ │ │ ldr pc, [pc, #-4] @ 406edc <__cxa_atexit@plt+0x3f07cc> │ │ │ │ - teqeq r6, #236, 22 @ 0x3b000 │ │ │ │ + teqeq r6, #236, 24 @ 0xec00 │ │ │ │ ldr pc, [pc, #-4] @ 406ee4 <__cxa_atexit@plt+0x3f07d4> │ │ │ │ - rsbseq ip, r7, #104, 22 @ 0x1a000 │ │ │ │ + addeq r0, r6, #0, 18 │ │ │ │ ldr pc, [pc, #-4] @ 406eec <__cxa_atexit@plt+0x3f07dc> │ │ │ │ - cmneq sp, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ ldr pc, [pc, #-4] @ 406ef4 <__cxa_atexit@plt+0x3f07e4> │ │ │ │ - eorseq r1, sl, #136, 2 @ 0x22 │ │ │ │ + subeq r4, r8, #4, 16 @ 0x40000 │ │ │ │ ldr pc, [pc, #-4] @ 406efc <__cxa_atexit@plt+0x3f07ec> │ │ │ │ - rsbseq r7, r4, #160, 2 @ 0x28 │ │ │ │ + addeq sl, r2, #56, 30 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 406f04 <__cxa_atexit@plt+0x3f07f4> │ │ │ │ - eoreq sp, r5, #52, 28 @ 0x340 │ │ │ │ + eoreq fp, sl, #136, 22 @ 0x22000 │ │ │ │ ldr pc, [pc, #-4] @ 406f0c <__cxa_atexit@plt+0x3f07fc> │ │ │ │ - eoreq r9, r2, #152, 6 @ 0x60000002 │ │ │ │ + eoreq r7, r7, #236 @ 0xec │ │ │ │ ldr pc, [pc, #-4] @ 406f14 <__cxa_atexit@plt+0x3f0804> │ │ │ │ - eoreq r2, ip, #252, 30 @ 0x3f0 │ │ │ │ + eorseq r6, sl, #120, 12 @ 0x7800000 │ │ │ │ ldr pc, [pc, #-4] @ 406f1c <__cxa_atexit@plt+0x3f080c> │ │ │ │ - rsbseq r7, r4, #208, 8 @ 0xd0000000 │ │ │ │ + addeq fp, r2, #104, 4 @ 0x80000006 │ │ │ │ ldr pc, [pc, #-4] @ 406f24 <__cxa_atexit@plt+0x3f0814> │ │ │ │ - eoreq r4, r2, #252, 14 @ 0x3f00000 │ │ │ │ + eoreq r2, r7, #80, 10 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 406f2c <__cxa_atexit@plt+0x3f081c> │ │ │ │ - cmneq r6, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r6, #92, 8 @ 0x5c000000 │ │ │ │ ldr pc, [pc, #-4] @ 406f34 <__cxa_atexit@plt+0x3f0824> │ │ │ │ - cmneq r2, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r2, #176, 18 @ 0x2c0000 │ │ │ │ ldr pc, [pc, #-4] @ 406f3c <__cxa_atexit@plt+0x3f082c> │ │ │ │ - cmneq r6, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r6, #92, 30 @ 0x170 │ │ │ │ ldr pc, [pc, #-4] @ 406f44 <__cxa_atexit@plt+0x3f0834> │ │ │ │ - cmneq r1, #216, 30 @ 0x360 │ │ │ │ + cmneq r1, #216 @ 0xd8 │ │ │ │ ldr pc, [pc, #-4] @ 406f4c <__cxa_atexit@plt+0x3f083c> │ │ │ │ - cmpeq lr, #184, 28 @ 0xb80 │ │ │ │ + cmpeq lr, #184, 30 @ 0x2e0 │ │ │ │ ldr pc, [pc, #-4] @ 406f54 <__cxa_atexit@plt+0x3f0844> │ │ │ │ - movteq sp, #24520 @ 0x5fc8 │ │ │ │ + movteq lr, #20680 @ 0x50c8 │ │ │ │ ldr pc, [pc, #-4] @ 406f5c <__cxa_atexit@plt+0x3f084c> │ │ │ │ - cmneq sp, #248, 20 @ 0xf8000 │ │ │ │ + cmneq sp, #248, 22 @ 0x3e000 │ │ │ │ ldr pc, [pc, #-4] @ 406f64 <__cxa_atexit@plt+0x3f0854> │ │ │ │ - eoreq r6, fp, #160, 30 @ 0x280 │ │ │ │ + eorseq sl, r9, #28, 12 @ 0x1c00000 │ │ │ │ ldr pc, [pc, #-4] @ 406f6c <__cxa_atexit@plt+0x3f085c> │ │ │ │ - cmneq sp, #248, 26 @ 0x3e00 │ │ │ │ + cmneq sp, #248, 28 @ 0xf80 │ │ │ │ ldr pc, [pc, #-4] @ 406f74 <__cxa_atexit@plt+0x3f0864> │ │ │ │ - tsteq r4, #48, 4 │ │ │ │ + tsteq r4, #88, 4 @ 0x80000005 │ │ │ │ ldr pc, [pc, #-4] @ 406f7c <__cxa_atexit@plt+0x3f086c> │ │ │ │ - @ instruction: 0x0329e89c │ │ │ │ + @ instruction: 0x0329e99c │ │ │ │ ldr pc, [pc, #-4] @ 406f84 <__cxa_atexit@plt+0x3f0874> │ │ │ │ - cmneq sp, #56, 14 @ 0xe00000 │ │ │ │ + cmneq sp, #56, 16 @ 0x380000 │ │ │ │ ldr pc, [pc, #-4] @ 406f8c <__cxa_atexit@plt+0x3f087c> │ │ │ │ - cmneq sp, #116, 16 @ 0x740000 │ │ │ │ + cmneq sp, #116, 18 @ 0x1d0000 │ │ │ │ ldr pc, [pc, #-4] @ 406f94 <__cxa_atexit@plt+0x3f0884> │ │ │ │ - cmneq sp, #212, 14 @ 0x3500000 │ │ │ │ + cmneq sp, #212, 16 @ 0xd40000 │ │ │ │ ldr pc, [pc, #-4] @ 406f9c <__cxa_atexit@plt+0x3f088c> │ │ │ │ - cmneq sp, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq sp, #188, 8 @ 0xbc000000 │ │ │ │ ldr pc, [pc, #-4] @ 406fa4 <__cxa_atexit@plt+0x3f0894> │ │ │ │ - eoreq r5, fp, #184, 24 @ 0xb800 │ │ │ │ + eorseq r9, r9, #52, 6 @ 0xd0000000 │ │ │ │ ldr pc, [pc, #-4] @ 406fac <__cxa_atexit@plt+0x3f089c> │ │ │ │ - cmneq sp, #4, 20 @ 0x4000 │ │ │ │ + cmneq sp, #4, 22 @ 0x1000 │ │ │ │ ldr pc, [pc, #-4] @ 406fb4 <__cxa_atexit@plt+0x3f08a4> │ │ │ │ - cmpeq lr, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq lr, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [pc, #-4] @ 406fbc <__cxa_atexit@plt+0x3f08ac> │ │ │ │ - tsteq r1, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r1, #212, 6 @ 0x50000003 │ │ │ │ ldr pc, [pc, #-4] @ 406fc4 <__cxa_atexit@plt+0x3f08b4> │ │ │ │ - tsteq r2, #240, 4 │ │ │ │ + tsteq r2, #240, 6 @ 0xc0000003 │ │ │ │ ldr pc, [pc, #-4] @ 406fcc <__cxa_atexit@plt+0x3f08bc> │ │ │ │ - @ instruction: 0x03251b28 │ │ │ │ + @ instruction: 0x03251c28 │ │ │ │ ldr pc, [pc, #-4] @ 406fd4 <__cxa_atexit@plt+0x3f08c4> │ │ │ │ - cmneq r9, #80, 24 @ 0x5000 │ │ │ │ + cmneq r9, #80, 26 @ 0x1400 │ │ │ │ ldr pc, [pc, #-4] @ 406fdc <__cxa_atexit@plt+0x3f08cc> │ │ │ │ - rsbseq r5, ip, #76 @ 0x4c │ │ │ │ + addeq r8, sl, #228, 26 @ 0x3900 │ │ │ │ ldr pc, [pc, #-4] @ 406fe4 <__cxa_atexit@plt+0x3f08d4> │ │ │ │ - rsbseq r1, r8, #52, 30 @ 0xd0 │ │ │ │ + addeq r5, r6, #204, 24 @ 0xcc00 │ │ │ │ ldr pc, [pc, #-4] @ 406fec <__cxa_atexit@plt+0x3f08dc> │ │ │ │ - adcseq lr, r2, #216, 4 @ 0x8000000d │ │ │ │ + adcseq lr, r2, #60, 18 @ 0xf0000 │ │ │ │ ldr pc, [pc, #-4] @ 406ff4 <__cxa_atexit@plt+0x3f08e4> │ │ │ │ - adcseq r0, r3, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r0, r3, #172, 26 @ 0x2b00 │ │ │ │ ldr pc, [pc, #-4] @ 406ffc <__cxa_atexit@plt+0x3f08ec> │ │ │ │ - addseq pc, fp, #80, 26 @ 0x1400 │ │ │ │ + eorseq r2, r2, #76, 30 @ 0x130 │ │ │ │ ldr pc, [pc, #-4] @ 407004 <__cxa_atexit@plt+0x3f08f4> │ │ │ │ - addseq r3, fp, #248, 26 @ 0x3e00 │ │ │ │ + eorseq r6, r1, #244, 30 @ 0x3d0 │ │ │ │ ldr pc, [pc, #-4] @ 40700c <__cxa_atexit@plt+0x3f08fc> │ │ │ │ - cmneq sp, #228, 10 @ 0x39000000 │ │ │ │ + cmneq sp, #228, 12 @ 0xe400000 │ │ │ │ ldr pc, [pc, #-4] @ 407014 <__cxa_atexit@plt+0x3f0904> │ │ │ │ - cmneq sp, #204, 30 @ 0x330 │ │ │ │ + cmneq sp, #204 @ 0xcc │ │ │ │ ldr pc, [pc, #-4] @ 40701c <__cxa_atexit@plt+0x3f090c> │ │ │ │ - cmpeq r4, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq r4, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 407024 <__cxa_atexit@plt+0x3f0914> │ │ │ │ - addseq r6, r5, #164, 4 @ 0x4000000a │ │ │ │ + eoreq r9, fp, #144, 12 @ 0x9000000 │ │ │ │ ldr pc, [pc, #-4] @ 40702c <__cxa_atexit@plt+0x3f091c> │ │ │ │ - cmneq sp, #228, 14 @ 0x3900000 │ │ │ │ + cmneq sp, #228, 16 @ 0xe40000 │ │ │ │ ldr pc, [pc, #-4] @ 407034 <__cxa_atexit@plt+0x3f0924> │ │ │ │ - msreq CPSR_fsc, #48, 28 @ 0x300 │ │ │ │ + msreq CPSR_fsc, #48, 30 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 40703c <__cxa_atexit@plt+0x3f092c> │ │ │ │ - msreq CPSR_fsc, #128, 22 @ 0x20000 │ │ │ │ + msreq CPSR_fsc, #128, 24 @ 0x8000 │ │ │ │ ldr pc, [pc, #-4] @ 407044 <__cxa_atexit@plt+0x3f0934> │ │ │ │ - tsteq r3, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r3, #68, 14 @ 0x1100000 │ │ │ │ ldr pc, [pc, #-4] @ 40704c <__cxa_atexit@plt+0x3f093c> │ │ │ │ - cmneq sl, #160, 4 │ │ │ │ + cmneq sl, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 407054 <__cxa_atexit@plt+0x3f0944> │ │ │ │ - cmneq sp, #40, 10 @ 0xa000000 │ │ │ │ + cmneq sp, #40, 12 @ 0x2800000 │ │ │ │ ldr pc, [pc, #-4] @ 40705c <__cxa_atexit@plt+0x3f094c> │ │ │ │ - cmpeq ip, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq ip, #84, 8 @ 0x54000000 │ │ │ │ ldr pc, [pc, #-4] @ 407064 <__cxa_atexit@plt+0x3f0954> │ │ │ │ - cmpeq r6, #52, 26 @ 0xd00 │ │ │ │ + cmpeq r6, #204, 24 @ 0xcc00 │ │ │ │ ldr pc, [pc, #-4] @ 40706c <__cxa_atexit@plt+0x3f095c> │ │ │ │ - movteq pc, #43520 @ 0xaa00 @ │ │ │ │ + movteq pc, #43776 @ 0xab00 @ │ │ │ │ ldr pc, [pc, #-4] @ 407074 <__cxa_atexit@plt+0x3f0964> │ │ │ │ - movteq fp, #39240 @ 0x9948 │ │ │ │ + movteq fp, #39496 @ 0x9a48 │ │ │ │ ldr pc, [pc, #-4] @ 40707c <__cxa_atexit@plt+0x3f096c> │ │ │ │ - cmneq r6, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r6, #252, 12 @ 0xfc00000 │ │ │ │ ldr pc, [pc, #-4] @ 407084 <__cxa_atexit@plt+0x3f0974> │ │ │ │ - cmneq sp, #132, 14 @ 0x2100000 │ │ │ │ + cmneq sp, #132, 16 @ 0x840000 │ │ │ │ ldr pc, [pc, #-4] @ 40708c <__cxa_atexit@plt+0x3f097c> │ │ │ │ - cmneq sp, #80, 8 @ 0x50000000 │ │ │ │ + cmneq sp, #80, 10 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 407094 <__cxa_atexit@plt+0x3f0984> │ │ │ │ - cmneq sp, #24, 8 @ 0x18000000 │ │ │ │ + cmneq sp, #24, 10 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 40709c <__cxa_atexit@plt+0x3f098c> │ │ │ │ - movteq r6, #30840 @ 0x7878 │ │ │ │ + movteq r6, #31096 @ 0x7978 │ │ │ │ ldr pc, [pc, #-4] @ 4070a4 <__cxa_atexit@plt+0x3f0994> │ │ │ │ - eoreq r1, pc, #240, 28 @ 0xf00 │ │ │ │ + eorseq r5, sp, #108, 10 @ 0x1b000000 │ │ │ │ ldr pc, [pc, #-4] @ 4070ac <__cxa_atexit@plt+0x3f099c> │ │ │ │ - eorseq r0, r4, #212, 24 @ 0xd400 │ │ │ │ + subeq r4, r2, #80, 6 @ 0x40000001 │ │ │ │ ldr pc, [pc, #-4] @ 4070b4 <__cxa_atexit@plt+0x3f09a4> │ │ │ │ - eorseq sp, r5, #168, 26 @ 0x2a00 │ │ │ │ + subeq r1, r4, #36, 8 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 4070bc <__cxa_atexit@plt+0x3f09ac> │ │ │ │ - eorseq r0, r2, #128, 16 @ 0x800000 │ │ │ │ + subeq r3, r0, #252, 28 @ 0xfc0 │ │ │ │ ldr pc, [pc, #-4] @ 4070c4 <__cxa_atexit@plt+0x3f09b4> │ │ │ │ - eorseq fp, r2, #76, 2 │ │ │ │ + subeq lr, r0, #200, 14 @ 0x3200000 │ │ │ │ ldr pc, [pc, #-4] @ 4070cc <__cxa_atexit@plt+0x3f09bc> │ │ │ │ - eorseq r2, fp, #72, 30 @ 0x120 │ │ │ │ + subeq r6, r9, #196, 10 @ 0x31000000 │ │ │ │ ldr pc, [pc, #-4] @ 4070d4 <__cxa_atexit@plt+0x3f09c4> │ │ │ │ - @ instruction: 0x032b24b4 │ │ │ │ + @ instruction: 0x032b25b4 │ │ │ │ ldr pc, [pc, #-4] @ 4070dc <__cxa_atexit@plt+0x3f09cc> │ │ │ │ - cmneq lr, #12, 22 @ 0x3000 │ │ │ │ + cmneq lr, #12, 24 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 4070e4 <__cxa_atexit@plt+0x3f09d4> │ │ │ │ - adcseq r1, r6, #236, 26 @ 0x3b00 │ │ │ │ + adcseq r2, r6, #80, 8 @ 0x50000000 │ │ │ │ ldr pc, [pc, #-4] @ 4070ec <__cxa_atexit@plt+0x3f09dc> │ │ │ │ - adcseq r4, r1, #68, 10 @ 0x11000000 │ │ │ │ + adcseq r4, r1, #168, 22 @ 0x2a000 │ │ │ │ ldr pc, [pc, #-4] @ 4070f4 <__cxa_atexit@plt+0x3f09e4> │ │ │ │ - adcseq r2, r4, #92, 2 │ │ │ │ + adcseq r2, r4, #192, 14 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 4070fc <__cxa_atexit@plt+0x3f09ec> │ │ │ │ - adcseq r4, r3, #140, 12 @ 0x8c00000 │ │ │ │ + adcseq r4, r3, #240, 24 @ 0xf000 │ │ │ │ ldr pc, [pc, #-4] @ 407104 <__cxa_atexit@plt+0x3f09f4> │ │ │ │ - adcseq r3, r3, #156, 28 @ 0x9c0 │ │ │ │ + adcseq r4, r3, #0, 10 │ │ │ │ ldr pc, [pc, #-4] @ 40710c <__cxa_atexit@plt+0x3f09fc> │ │ │ │ - adcseq pc, r3, #228, 24 @ 0xe400 │ │ │ │ + adcseq r0, r4, #72, 6 @ 0x20000001 │ │ │ │ ldr pc, [pc, #-4] @ 407114 <__cxa_atexit@plt+0x3f0a04> │ │ │ │ - adcseq r6, r7, #232 @ 0xe8 │ │ │ │ + adcseq r6, r7, #76, 14 @ 0x1300000 │ │ │ │ ldr pc, [pc, #-4] @ 40711c <__cxa_atexit@plt+0x3f0a0c> │ │ │ │ - adcseq r4, r7, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r5, r7, #12 │ │ │ │ ldr pc, [pc, #-4] @ 407124 <__cxa_atexit@plt+0x3f0a14> │ │ │ │ - adcseq fp, r7, #164, 22 @ 0x29000 │ │ │ │ + adcseq ip, r7, #8, 4 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 40712c <__cxa_atexit@plt+0x3f0a1c> │ │ │ │ - adcseq sp, r7, #132 @ 0x84 │ │ │ │ + adcseq sp, r7, #232, 12 @ 0xe800000 │ │ │ │ ldr pc, [pc, #-4] @ 407134 <__cxa_atexit@plt+0x3f0a24> │ │ │ │ - adcseq r3, r3, #248, 22 @ 0x3e000 │ │ │ │ + adcseq r4, r3, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 40713c <__cxa_atexit@plt+0x3f0a2c> │ │ │ │ - adcseq r9, r3, #48, 2 │ │ │ │ + adcseq r9, r3, #148, 14 @ 0x2500000 │ │ │ │ ldr pc, [pc, #-4] @ 407144 <__cxa_atexit@plt+0x3f0a34> │ │ │ │ - andseq r0, pc, #216 @ 0xd8 │ │ │ │ + andseq r0, pc, #176, 2 @ 0x2c │ │ │ │ ldr pc, [pc, #-4] @ 40714c <__cxa_atexit@plt+0x3f0a3c> │ │ │ │ - addseq r0, sl, #72, 22 @ 0x12000 │ │ │ │ + eorseq r3, r0, #68, 26 @ 0x1100 │ │ │ │ ldr pc, [pc, #-4] @ 407154 <__cxa_atexit@plt+0x3f0a44> │ │ │ │ - addseq pc, r9, #12, 14 @ 0x300000 │ │ │ │ + eorseq r2, r0, #8, 18 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 40715c <__cxa_atexit@plt+0x3f0a4c> │ │ │ │ - adceq ip, r2, #152, 24 @ 0x9800 │ │ │ │ + eorseq pc, r8, #148, 28 @ 0x940 │ │ │ │ ldr pc, [pc, #-4] @ 407164 <__cxa_atexit@plt+0x3f0a54> │ │ │ │ - cmpeq ip, #52, 16 @ 0x340000 │ │ │ │ + cmpeq ip, #52, 18 @ 0xd0000 │ │ │ │ ldr pc, [pc, #-4] @ 40716c <__cxa_atexit@plt+0x3f0a5c> │ │ │ │ - cmpeq r6, #252 @ 0xfc │ │ │ │ + cmpeq r6, #148 @ 0x94 │ │ │ │ ldr pc, [pc, #-4] @ 407174 <__cxa_atexit@plt+0x3f0a64> │ │ │ │ - eoreq r3, ip, #236, 4 @ 0xc000000e │ │ │ │ + eorseq r6, sl, #104, 18 @ 0x1a0000 │ │ │ │ ldr pc, [pc, #-4] @ 40717c <__cxa_atexit@plt+0x3f0a6c> │ │ │ │ - cmpeq r4, #100, 26 @ 0x1900 │ │ │ │ + cmpeq r4, #252, 24 @ 0xfc00 │ │ │ │ ldr pc, [pc, #-4] @ 407184 <__cxa_atexit@plt+0x3f0a74> │ │ │ │ - cmpeq r4, #240, 2 @ 0x3c │ │ │ │ + cmpeq r4, #136, 2 @ 0x22 │ │ │ │ ldr pc, [pc, #-4] @ 40718c <__cxa_atexit@plt+0x3f0a7c> │ │ │ │ - rsbseq sl, r7, #196, 26 @ 0x3100 │ │ │ │ + addeq lr, r5, #92, 22 @ 0x17000 │ │ │ │ ldr pc, [pc, #-4] @ 407194 <__cxa_atexit@plt+0x3f0a84> │ │ │ │ - rsbseq fp, r7, #164, 24 @ 0xa400 │ │ │ │ + addeq pc, r5, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [pc, #-4] @ 40719c <__cxa_atexit@plt+0x3f0a8c> │ │ │ │ - eoreq ip, ip, #20, 18 @ 0x50000 │ │ │ │ + eorseq pc, sl, #144, 30 @ 0x240 │ │ │ │ ldr pc, [pc, #-4] @ 4071a4 <__cxa_atexit@plt+0x3f0a94> │ │ │ │ - movteq r1, #14368 @ 0x3820 │ │ │ │ + movteq r1, #14624 @ 0x3920 │ │ │ │ ldr pc, [pc, #-4] @ 4071ac <__cxa_atexit@plt+0x3f0a9c> │ │ │ │ - cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ ldr pc, [pc, #-4] @ 4071b4 <__cxa_atexit@plt+0x3f0aa4> │ │ │ │ - cmpeq pc, #60, 26 @ 0xf00 │ │ │ │ + cmpeq pc, #60, 28 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 4071bc <__cxa_atexit@plt+0x3f0aac> │ │ │ │ - cmpeq r4, #212, 22 @ 0x35000 │ │ │ │ + cmpeq r4, #108, 22 @ 0x1b000 │ │ │ │ ldr pc, [pc, #-4] @ 4071c4 <__cxa_atexit@plt+0x3f0ab4> │ │ │ │ - cmpeq r6, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq r6, #64, 6 │ │ │ │ ldr pc, [pc, #-4] @ 4071cc <__cxa_atexit@plt+0x3f0abc> │ │ │ │ - cmneq r8, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r8, #60, 6 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 4071d4 <__cxa_atexit@plt+0x3f0ac4> │ │ │ │ - cmpeq r7, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq r7, #128, 6 │ │ │ │ ldr pc, [pc, #-4] @ 4071dc <__cxa_atexit@plt+0x3f0acc> │ │ │ │ - cmpeq r4, #152, 20 @ 0x98000 │ │ │ │ + cmpeq r4, #48, 20 @ 0x30000 │ │ │ │ ldr pc, [pc, #-4] @ 4071e4 <__cxa_atexit@plt+0x3f0ad4> │ │ │ │ - @ instruction: 0x03244e1c │ │ │ │ + @ instruction: 0x03244f1c │ │ │ │ ldr pc, [pc, #-4] @ 4071ec <__cxa_atexit@plt+0x3f0adc> │ │ │ │ - @ instruction: 0x0326201c │ │ │ │ + @ instruction: 0x0326211c │ │ │ │ ldr pc, [pc, #-4] @ 4071f4 <__cxa_atexit@plt+0x3f0ae4> │ │ │ │ - addseq r1, sl, #192, 16 @ 0xc00000 │ │ │ │ + eorseq r4, r0, #188, 20 @ 0xbc000 │ │ │ │ ldr pc, [pc, #-4] @ 4071fc <__cxa_atexit@plt+0x3f0aec> │ │ │ │ - addseq r1, fp, #244, 18 @ 0x3d0000 │ │ │ │ + eorseq r4, r1, #240, 22 @ 0x3c000 │ │ │ │ ldr pc, [pc, #-4] @ 407204 <__cxa_atexit@plt+0x3f0af4> │ │ │ │ - cmpeq ip, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq ip, #116, 20 @ 0x74000 │ │ │ │ ldr pc, [pc, #-4] @ 40720c <__cxa_atexit@plt+0x3f0afc> │ │ │ │ - cmneq r8, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r8, #240, 14 @ 0x3c00000 │ │ │ │ ldr pc, [pc, #-4] @ 407214 <__cxa_atexit@plt+0x3f0b04> │ │ │ │ - cmneq lr, #124, 24 @ 0x7c00 │ │ │ │ + cmneq lr, #124, 26 @ 0x1f00 │ │ │ │ ldr pc, [pc, #-4] @ 40721c <__cxa_atexit@plt+0x3f0b0c> │ │ │ │ - cmpeq r7, #176, 28 @ 0xb00 │ │ │ │ + cmpeq r7, #176, 30 @ 0x2c0 │ │ │ │ ldr pc, [pc, #-4] @ 407224 <__cxa_atexit@plt+0x3f0b14> │ │ │ │ - cmneq r2, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r2, #108 @ 0x6c │ │ │ │ ldr pc, [pc, #-4] @ 40722c <__cxa_atexit@plt+0x3f0b1c> │ │ │ │ - cmneq r2, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r2, #204, 22 @ 0x33000 │ │ │ │ ldr pc, [pc, #-4] @ 407234 <__cxa_atexit@plt+0x3f0b24> │ │ │ │ - tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ ldr pc, [pc, #-4] @ 40723c <__cxa_atexit@plt+0x3f0b2c> │ │ │ │ - teqeq ip, #124, 2 │ │ │ │ + teqeq ip, #124, 4 @ 0xc0000007 │ │ │ │ ldr pc, [pc, #-4] @ 407244 <__cxa_atexit@plt+0x3f0b34> │ │ │ │ - cmneq sp, #32, 14 @ 0x800000 │ │ │ │ + cmneq sp, #32, 16 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 40724c <__cxa_atexit@plt+0x3f0b3c> │ │ │ │ - cmneq r2, #0, 16 │ │ │ │ + cmneq r2, #0, 18 │ │ │ │ ldr pc, [pc, #-4] @ 407254 <__cxa_atexit@plt+0x3f0b44> │ │ │ │ - tsteq r3, #0, 10 │ │ │ │ + tsteq r3, #0, 12 │ │ │ │ ldr pc, [pc, #-4] @ 40725c <__cxa_atexit@plt+0x3f0b4c> │ │ │ │ - @ instruction: 0x03260b48 │ │ │ │ + @ instruction: 0x03260c48 │ │ │ │ ldr pc, [pc, #-4] @ 407264 <__cxa_atexit@plt+0x3f0b54> │ │ │ │ - cmneq r6, #44, 2 │ │ │ │ + cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ ldr pc, [pc, #-4] @ 40726c <__cxa_atexit@plt+0x3f0b5c> │ │ │ │ - addeq sp, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r1, sl, #120, 18 @ 0x1e0000 │ │ │ │ ldr pc, [pc, #-4] @ 407274 <__cxa_atexit@plt+0x3f0b64> │ │ │ │ - addeq sl, fp, #132 @ 0x84 │ │ │ │ + addseq sp, r9, #28, 28 @ 0x1c0 │ │ │ │ ldr pc, [pc, #-4] @ 40727c <__cxa_atexit@plt+0x3f0b6c> │ │ │ │ - cmpeq r4, #8, 20 @ 0x8000 │ │ │ │ + cmpeq r4, #160, 18 @ 0x280000 │ │ │ │ ldr pc, [pc, #-4] @ 407284 <__cxa_atexit@plt+0x3f0b74> │ │ │ │ - cmpeq sp, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq sp, #100, 12 @ 0x6400000 │ │ │ │ ldr pc, [pc, #-4] @ 40728c <__cxa_atexit@plt+0x3f0b7c> │ │ │ │ - cmpeq r4, #168, 28 @ 0xa80 │ │ │ │ + cmpeq r4, #64, 28 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 407294 <__cxa_atexit@plt+0x3f0b84> │ │ │ │ - cmneq r5, #80, 2 │ │ │ │ + cmneq r5, #80, 4 │ │ │ │ ldr pc, [pc, #-4] @ 40729c <__cxa_atexit@plt+0x3f0b8c> │ │ │ │ - cmneq r2, #240, 4 │ │ │ │ + cmneq r2, #240, 6 @ 0xc0000003 │ │ │ │ ldr pc, [pc, #-4] @ 4072a4 <__cxa_atexit@plt+0x3f0b94> │ │ │ │ - msreq CPSR_fsc, #96, 24 @ 0x6000 │ │ │ │ + msreq CPSR_fsc, #96, 26 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 4072ac <__cxa_atexit@plt+0x3f0b9c> │ │ │ │ - msreq CPSR_fsc, #208, 24 @ 0xd000 │ │ │ │ + msreq CPSR_fsc, #208, 26 @ 0x3400 │ │ │ │ ldr pc, [pc, #-4] @ 4072b4 <__cxa_atexit@plt+0x3f0ba4> │ │ │ │ - msreq CPSR_fsc, #128, 30 @ 0x200 │ │ │ │ + @ instruction: 0x032e0080 │ │ │ │ ldr pc, [pc, #-4] @ 4072bc <__cxa_atexit@plt+0x3f0bac> │ │ │ │ - cmneq sp, #212, 6 @ 0x50000003 │ │ │ │ + cmneq sp, #212, 8 @ 0xd4000000 │ │ │ │ ldr pc, [pc, #-4] @ 4072c4 <__cxa_atexit@plt+0x3f0bb4> │ │ │ │ - movteq r3, #28348 @ 0x6ebc │ │ │ │ + movteq r3, #28604 @ 0x6fbc │ │ │ │ ldr pc, [pc, #-4] @ 4072cc <__cxa_atexit@plt+0x3f0bbc> │ │ │ │ - cmneq sp, #80, 16 @ 0x500000 │ │ │ │ + cmneq sp, #80, 18 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 4072d4 <__cxa_atexit@plt+0x3f0bc4> │ │ │ │ - cmneq r2, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r2, #92, 14 @ 0x1700000 │ │ │ │ ldr pc, [pc, #-4] @ 4072dc <__cxa_atexit@plt+0x3f0bcc> │ │ │ │ - cmneq lr, #216, 6 @ 0x60000003 │ │ │ │ + cmneq lr, #216, 8 @ 0xd8000000 │ │ │ │ ldr pc, [pc, #-4] @ 4072e4 <__cxa_atexit@plt+0x3f0bd4> │ │ │ │ - cmneq r1, #196, 30 @ 0x310 │ │ │ │ + cmneq r1, #196 @ 0xc4 │ │ │ │ ldr pc, [pc, #-4] @ 4072ec <__cxa_atexit@plt+0x3f0bdc> │ │ │ │ - teqeq r7, #184, 18 @ 0x2e0000 │ │ │ │ + teqeq r7, #184, 20 @ 0xb8000 │ │ │ │ ldr pc, [pc, #-4] @ 4072f4 <__cxa_atexit@plt+0x3f0be4> │ │ │ │ - cmneq r1, #112, 24 @ 0x7000 │ │ │ │ + cmneq r1, #112, 26 @ 0x1c00 │ │ │ │ ldr pc, [pc, #-4] @ 4072fc <__cxa_atexit@plt+0x3f0bec> │ │ │ │ - @ instruction: 0x032621c4 │ │ │ │ + @ instruction: 0x032622c4 │ │ │ │ ldr pc, [pc, #-4] @ 407304 <__cxa_atexit@plt+0x3f0bf4> │ │ │ │ - cmpeq r4, #124 @ 0x7c │ │ │ │ + cmpeq r4, #20 │ │ │ │ ldr pc, [pc, #-4] @ 40730c <__cxa_atexit@plt+0x3f0bfc> │ │ │ │ - eoreq lr, r1, #200, 14 @ 0x3200000 │ │ │ │ + eoreq ip, r6, #28, 10 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 407314 <__cxa_atexit@plt+0x3f0c04> │ │ │ │ - eoreq r9, r1, #0, 6 │ │ │ │ + eoreq r7, r6, #84 @ 0x54 │ │ │ │ ldr pc, [pc, #-4] @ 40731c <__cxa_atexit@plt+0x3f0c0c> │ │ │ │ - movteq r8, #33544 @ 0x8308 │ │ │ │ + movteq r8, #33800 @ 0x8408 │ │ │ │ ldr pc, [pc, #-4] @ 407324 <__cxa_atexit@plt+0x3f0c14> │ │ │ │ - addeq r8, r8, #148, 28 @ 0x940 │ │ │ │ + addseq ip, r6, #44, 24 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 40732c <__cxa_atexit@plt+0x3f0c1c> │ │ │ │ - cmpeq r4, #76, 30 @ 0x130 │ │ │ │ + cmpeq r4, #228, 28 @ 0xe40 │ │ │ │ ldr pc, [pc, #-4] @ 407334 <__cxa_atexit@plt+0x3f0c24> │ │ │ │ - @ instruction: 0x03254dd0 │ │ │ │ + @ instruction: 0x03254ed0 │ │ │ │ ldr pc, [pc, #-4] @ 40733c <__cxa_atexit@plt+0x3f0c2c> │ │ │ │ - teqeq r8, #112, 22 @ 0x1c000 │ │ │ │ + teqeq r8, #112, 24 @ 0x7000 │ │ │ │ ldr pc, [pc, #-4] @ 407344 <__cxa_atexit@plt+0x3f0c34> │ │ │ │ - eoreq r2, pc, #140, 22 @ 0x23000 │ │ │ │ + eorseq r6, sp, #8, 4 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 40734c <__cxa_atexit@plt+0x3f0c3c> │ │ │ │ - cmpeq r9, #144, 18 @ 0x240000 │ │ │ │ + cmpeq r9, #144, 20 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 407354 <__cxa_atexit@plt+0x3f0c44> │ │ │ │ - teqeq r7, #136, 14 @ 0x2200000 │ │ │ │ + teqeq r7, #136, 16 @ 0x880000 │ │ │ │ ldr pc, [pc, #-4] @ 40735c <__cxa_atexit@plt+0x3f0c4c> │ │ │ │ - cmneq r2, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r2, #124, 20 @ 0x7c000 │ │ │ │ ldr pc, [pc, #-4] @ 407364 <__cxa_atexit@plt+0x3f0c54> │ │ │ │ - cmneq sp, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq sp, #124, 10 @ 0x1f000000 │ │ │ │ ldr pc, [pc, #-4] @ 40736c <__cxa_atexit@plt+0x3f0c5c> │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ + cmneq r6, #220 @ 0xdc │ │ │ │ ldr pc, [pc, #-4] @ 407374 <__cxa_atexit@plt+0x3f0c64> │ │ │ │ - cmneq r6, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r6, #236, 6 @ 0xb0000003 │ │ │ │ ldr pc, [pc, #-4] @ 40737c <__cxa_atexit@plt+0x3f0c6c> │ │ │ │ - cmneq r6, #92, 30 @ 0x170 │ │ │ │ + cmneq r6, #92 @ 0x5c │ │ │ │ ldr pc, [pc, #-4] @ 407384 <__cxa_atexit@plt+0x3f0c74> │ │ │ │ - movteq r7, #33492 @ 0x82d4 │ │ │ │ + movteq r7, #33748 @ 0x83d4 │ │ │ │ ldr pc, [pc, #-4] @ 40738c <__cxa_atexit@plt+0x3f0c7c> │ │ │ │ - addseq r6, r4, #200 @ 0xc8 │ │ │ │ + adceq r9, r2, #192, 28 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 407394 <__cxa_atexit@plt+0x3f0c84> │ │ │ │ - teqeq r7, #68, 16 @ 0x440000 │ │ │ │ + teqeq r7, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 40739c <__cxa_atexit@plt+0x3f0c8c> │ │ │ │ - cmnpeq r7, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ + cmnpeq r7, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ ldr pc, [pc, #-4] @ 4073a4 <__cxa_atexit@plt+0x3f0c94> │ │ │ │ - cmnpeq r1, #52, 28 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + cmnpeq r1, #52, 30 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ ldr pc, [pc, #-4] @ 4073ac <__cxa_atexit@plt+0x3f0c9c> │ │ │ │ - addseq r7, r5, #40, 2 │ │ │ │ + eoreq sl, fp, #20, 10 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 4073b4 <__cxa_atexit@plt+0x3f0ca4> │ │ │ │ - adcseq r1, r6, #132, 6 @ 0x10000002 │ │ │ │ + adcseq r1, r6, #232, 18 @ 0x3a0000 │ │ │ │ ldr pc, [pc, #-4] @ 4073bc <__cxa_atexit@plt+0x3f0cac> │ │ │ │ - adcseq r7, r7, #200, 10 @ 0x32000000 │ │ │ │ + adcseq r7, r7, #44, 24 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 4073c4 <__cxa_atexit@plt+0x3f0cb4> │ │ │ │ - cmpeq r4, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq r4, #64, 30 @ 0x100 │ │ │ │ ldr pc, [pc, #-4] @ 4073cc <__cxa_atexit@plt+0x3f0cbc> │ │ │ │ - addseq r3, r4, #72, 12 @ 0x4800000 │ │ │ │ + adceq r7, r2, #64, 8 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 4073d4 <__cxa_atexit@plt+0x3f0cc4> │ │ │ │ - eoreq r9, r1, #132, 14 @ 0x2100000 │ │ │ │ + eoreq r7, r6, #216, 8 @ 0xd8000000 │ │ │ │ ldr pc, [pc, #-4] @ 4073dc <__cxa_atexit@plt+0x3f0ccc> │ │ │ │ - addeq r2, ip, #108, 24 @ 0x6c00 │ │ │ │ + addseq r6, sl, #100, 20 @ 0x64000 │ │ │ │ ldr pc, [pc, #-4] @ 4073e4 <__cxa_atexit@plt+0x3f0cd4> │ │ │ │ - addeq r6, r9, #168, 4 @ 0x8000000a │ │ │ │ + addseq sl, r7, #64 @ 0x40 │ │ │ │ ldr pc, [pc, #-4] @ 4073ec <__cxa_atexit@plt+0x3f0cdc> │ │ │ │ - movteq r1, #55076 @ 0xd724 │ │ │ │ + movteq r1, #55332 @ 0xd824 │ │ │ │ ldr pc, [pc, #-4] @ 4073f4 <__cxa_atexit@plt+0x3f0ce4> │ │ │ │ - tsteq r4, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r4, #236, 12 @ 0xec00000 │ │ │ │ ldr pc, [pc, #-4] @ 4073fc <__cxa_atexit@plt+0x3f0cec> │ │ │ │ - eorseq r2, sl, #152, 18 @ 0x260000 │ │ │ │ + subeq r6, r8, #20 │ │ │ │ ldr pc, [pc, #-4] @ 407404 <__cxa_atexit@plt+0x3f0cf4> │ │ │ │ - teqeq r7, #68, 2 │ │ │ │ + teqeq r7, #68, 4 @ 0x40000004 │ │ │ │ ldr pc, [pc, #-4] @ 40740c <__cxa_atexit@plt+0x3f0cfc> │ │ │ │ - cmneq sp, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq sp, #236, 8 @ 0xec000000 │ │ │ │ ldr pc, [pc, #-4] @ 407414 <__cxa_atexit@plt+0x3f0d04> │ │ │ │ - cmpeq r4, #100, 30 @ 0x190 │ │ │ │ + cmpeq r4, #252, 28 @ 0xfc0 │ │ │ │ ldr pc, [pc, #-4] @ 40741c <__cxa_atexit@plt+0x3f0d0c> │ │ │ │ - subseq lr, lr, #116, 10 @ 0x1d000000 │ │ │ │ + rsbeq r2, sp, #12, 6 @ 0x30000000 │ │ │ │ ldr pc, [pc, #-4] @ 407424 <__cxa_atexit@plt+0x3f0d14> │ │ │ │ - tsteq r2, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r2, #200, 6 @ 0x20000003 │ │ │ │ ldr pc, [pc, #-4] @ 40742c <__cxa_atexit@plt+0x3f0d1c> │ │ │ │ - tsteq r2, #52, 24 @ 0x3400 │ │ │ │ + tsteq r2, #52, 26 @ 0xd00 │ │ │ │ ldr pc, [pc, #-4] @ 407434 <__cxa_atexit@plt+0x3f0d24> │ │ │ │ - tsteq r2, #48, 2 │ │ │ │ + tsteq r2, #48, 4 │ │ │ │ ldr pc, [pc, #-4] @ 40743c <__cxa_atexit@plt+0x3f0d2c> │ │ │ │ - tsteq r2, #68, 16 @ 0x440000 │ │ │ │ + tsteq r2, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 407444 <__cxa_atexit@plt+0x3f0d34> │ │ │ │ - movteq r3, #58928 @ 0xe630 │ │ │ │ + movteq r3, #59184 @ 0xe730 │ │ │ │ ldr pc, [pc, #-4] @ 40744c <__cxa_atexit@plt+0x3f0d3c> │ │ │ │ - cmneq sp, #4, 8 @ 0x4000000 │ │ │ │ + cmneq sp, #4, 10 @ 0x1000000 │ │ │ │ ldr pc, [pc, #-4] @ 407454 <__cxa_atexit@plt+0x3f0d44> │ │ │ │ - movteq r3, #60096 @ 0xeac0 │ │ │ │ + movteq r3, #60352 @ 0xebc0 │ │ │ │ ldr pc, [pc, #-4] @ 40745c <__cxa_atexit@plt+0x3f0d4c> │ │ │ │ - movteq r1, #58112 @ 0xe300 │ │ │ │ + movteq r1, #58368 @ 0xe400 │ │ │ │ ldr pc, [pc, #-4] @ 407464 <__cxa_atexit@plt+0x3f0d54> │ │ │ │ - cmneq pc, #2320 @ 0x910 │ │ │ │ + cmneq pc, #580 @ 0x244 │ │ │ │ ldr pc, [pc, #-4] @ 40746c <__cxa_atexit@plt+0x3f0d5c> │ │ │ │ - teqeq r5, #152, 4 @ 0x80000009 │ │ │ │ + teqeq r5, #152, 6 @ 0x60000002 │ │ │ │ ldr pc, [pc, #-4] @ 407474 <__cxa_atexit@plt+0x3f0d64> │ │ │ │ - cmneq sp, #112 @ 0x70 │ │ │ │ + cmneq sp, #112, 2 │ │ │ │ ldr pc, [pc, #-4] @ 40747c <__cxa_atexit@plt+0x3f0d6c> │ │ │ │ - tsteq r4, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ ldr pc, [pc, #-4] @ 407484 <__cxa_atexit@plt+0x3f0d74> │ │ │ │ - rsbseq r1, r8, #120, 18 @ 0x1e0000 │ │ │ │ + addeq r5, r6, #16, 14 @ 0x400000 │ │ │ │ ldr pc, [pc, #-4] @ 40748c <__cxa_atexit@plt+0x3f0d7c> │ │ │ │ - rsbseq r1, r8, #248, 16 @ 0xf80000 │ │ │ │ + addeq r5, r6, #144, 12 @ 0x9000000 │ │ │ │ ldr pc, [pc, #-4] @ 407494 <__cxa_atexit@plt+0x3f0d84> │ │ │ │ - eoreq r8, sl, #244, 2 @ 0x3d │ │ │ │ + eoreq r8, r5, #28, 10 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 40749c <__cxa_atexit@plt+0x3f0d8c> │ │ │ │ - eoreq lr, sl, #16, 30 @ 0x40 │ │ │ │ + eoreq pc, r5, #56, 4 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 4074a4 <__cxa_atexit@plt+0x3f0d94> │ │ │ │ - movteq r6, #34024 @ 0x84e8 │ │ │ │ + movteq r6, #34280 @ 0x85e8 │ │ │ │ ldr pc, [pc, #-4] @ 4074ac <__cxa_atexit@plt+0x3f0d9c> │ │ │ │ - @ instruction: 0x0325dc58 │ │ │ │ + @ instruction: 0x0325dd58 │ │ │ │ ldr pc, [pc, #-4] @ 4074b4 <__cxa_atexit@plt+0x3f0da4> │ │ │ │ - eoreq lr, r2, #220, 2 @ 0x37 │ │ │ │ + eoreq fp, r7, #48, 30 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 4074bc <__cxa_atexit@plt+0x3f0dac> │ │ │ │ - addeq sp, fp, #104, 26 @ 0x1a00 │ │ │ │ + addseq r1, sl, #96, 22 @ 0x18000 │ │ │ │ ldr pc, [pc, #-4] @ 4074c4 <__cxa_atexit@plt+0x3f0db4> │ │ │ │ - teqeq r7, #196, 22 @ 0x31000 │ │ │ │ + teqeq r7, #196, 24 @ 0xc400 │ │ │ │ ldr pc, [pc, #-4] @ 4074cc <__cxa_atexit@plt+0x3f0dbc> │ │ │ │ - cmpeq r8, #16, 24 @ 0x1000 │ │ │ │ + cmpeq r8, #16, 26 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 4074d4 <__cxa_atexit@plt+0x3f0dc4> │ │ │ │ - addeq fp, r7, #192, 10 @ 0x30000000 │ │ │ │ + addseq pc, r5, #88, 6 @ 0x60000001 │ │ │ │ ldr pc, [pc, #-4] @ 4074dc <__cxa_atexit@plt+0x3f0dcc> │ │ │ │ - movteq r0, #51632 @ 0xc9b0 │ │ │ │ + movteq r0, #51888 @ 0xcab0 │ │ │ │ ldr pc, [pc, #-4] @ 4074e4 <__cxa_atexit@plt+0x3f0dd4> │ │ │ │ - cmneq r9, #160, 24 @ 0xa000 │ │ │ │ + cmneq r9, #160, 26 @ 0x2800 │ │ │ │ ldr pc, [pc, #-4] @ 4074ec <__cxa_atexit@plt+0x3f0ddc> │ │ │ │ - addeq sl, fp, #192, 28 @ 0xc00 │ │ │ │ + addseq lr, r9, #88, 24 @ 0x5800 │ │ │ │ ldr pc, [pc, #-4] @ 4074f4 <__cxa_atexit@plt+0x3f0de4> │ │ │ │ - cmpeq r4, #36, 2 │ │ │ │ + cmpeq r4, #188 @ 0xbc │ │ │ │ ldr pc, [pc, #-4] @ 4074fc <__cxa_atexit@plt+0x3f0dec> │ │ │ │ - cmpeq r4, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq r4, #64, 4 │ │ │ │ ldr pc, [pc, #-4] @ 407504 <__cxa_atexit@plt+0x3f0df4> │ │ │ │ - teqeq r3, #128, 20 @ 0x80000 │ │ │ │ + teqeq r3, #128, 22 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 40750c <__cxa_atexit@plt+0x3f0dfc> │ │ │ │ - cmpeq r4, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq r4, #12, 14 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 407514 <__cxa_atexit@plt+0x3f0e04> │ │ │ │ - cmnpeq r9, #120, 22 @ p-variant is OBSOLETE @ 0x1e000 │ │ │ │ + cmnpeq r9, #120, 24 @ p-variant is OBSOLETE @ 0x7800 │ │ │ │ ldr pc, [pc, #-4] @ 40751c <__cxa_atexit@plt+0x3f0e0c> │ │ │ │ - cmnpeq r9, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ + cmnpeq r9, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ ldr pc, [pc, #-4] @ 407524 <__cxa_atexit@plt+0x3f0e14> │ │ │ │ - cmneq r0, #240, 16 @ 0xf00000 │ │ │ │ + cmneq r0, #240, 18 @ 0x3c0000 │ │ │ │ ldr pc, [pc, #-4] @ 40752c <__cxa_atexit@plt+0x3f0e1c> │ │ │ │ - eoreq r2, pc, #60, 18 @ 0xf0000 │ │ │ │ + eorseq r5, sp, #184, 30 @ 0x2e0 │ │ │ │ ldr pc, [pc, #-4] @ 407534 <__cxa_atexit@plt+0x3f0e24> │ │ │ │ - eorseq r2, r1, #84 @ 0x54 │ │ │ │ + eorseq r5, pc, #208, 12 @ 0xd000000 │ │ │ │ ldr pc, [pc, #-4] @ 40753c <__cxa_atexit@plt+0x3f0e2c> │ │ │ │ - @ instruction: 0x032e703c │ │ │ │ + @ instruction: 0x032e713c │ │ │ │ ldr pc, [pc, #-4] @ 407544 <__cxa_atexit@plt+0x3f0e34> │ │ │ │ - teqeq r6, #104, 10 @ 0x1a000000 │ │ │ │ + teqeq r6, #104, 12 @ 0x6800000 │ │ │ │ ldr pc, [pc, #-4] @ 40754c <__cxa_atexit@plt+0x3f0e3c> │ │ │ │ - cmneq sl, #212, 18 @ 0x350000 │ │ │ │ + cmneq sl, #212, 20 @ 0xd4000 │ │ │ │ ldr pc, [pc, #-4] @ 407554 <__cxa_atexit@plt+0x3f0e44> │ │ │ │ - eorseq pc, sl, #100, 22 @ 0x19000 │ │ │ │ + subeq r3, r9, #224, 2 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 40755c <__cxa_atexit@plt+0x3f0e4c> │ │ │ │ - teqeq r7, #140, 18 @ 0x230000 │ │ │ │ + teqeq r7, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 407564 <__cxa_atexit@plt+0x3f0e54> │ │ │ │ - teqeq r7, #220, 4 @ 0xc000000d │ │ │ │ + teqeq r7, #220, 6 @ 0x70000003 │ │ │ │ ldr pc, [pc, #-4] @ 40756c <__cxa_atexit@plt+0x3f0e5c> │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ + cmneq r1, #28, 16 @ 0x1c0000 │ │ │ │ ldr pc, [pc, #-4] @ 407574 <__cxa_atexit@plt+0x3f0e64> │ │ │ │ - @ instruction: 0x032ad3f0 │ │ │ │ + @ instruction: 0x032ad4f0 │ │ │ │ ldr pc, [pc, #-4] @ 40757c <__cxa_atexit@plt+0x3f0e6c> │ │ │ │ - @ instruction: 0x03245458 │ │ │ │ + @ instruction: 0x03245558 │ │ │ │ ldr pc, [pc, #-4] @ 407584 <__cxa_atexit@plt+0x3f0e74> │ │ │ │ - addseq ip, r4, #192, 18 @ 0x300000 │ │ │ │ + adceq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ ldr pc, [pc, #-4] @ 40758c <__cxa_atexit@plt+0x3f0e7c> │ │ │ │ - cmpeq r5, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r5, #24, 26 @ 0x600 │ │ │ │ ldr pc, [pc, #-4] @ 407594 <__cxa_atexit@plt+0x3f0e84> │ │ │ │ - teqeq r7, #8, 30 │ │ │ │ + teqpeq r7, #8 @ p-variant is OBSOLETE │ │ │ │ ldr pc, [pc, #-4] @ 40759c <__cxa_atexit@plt+0x3f0e8c> │ │ │ │ - movteq r6, #58784 @ 0xe5a0 │ │ │ │ + movteq r6, #59040 @ 0xe6a0 │ │ │ │ ldr pc, [pc, #-4] @ 4075a4 <__cxa_atexit@plt+0x3f0e94> │ │ │ │ - @ instruction: 0x032a4d3c │ │ │ │ + @ instruction: 0x032a4e3c │ │ │ │ ldr pc, [pc, #-4] @ 4075ac <__cxa_atexit@plt+0x3f0e9c> │ │ │ │ - @ instruction: 0x032bc50c │ │ │ │ + @ instruction: 0x032bc60c │ │ │ │ ldr pc, [pc, #-4] @ 4075b4 <__cxa_atexit@plt+0x3f0ea4> │ │ │ │ - movteq ip, #21396 @ 0x5394 │ │ │ │ + movteq ip, #21652 @ 0x5494 │ │ │ │ ldr pc, [pc, #-4] @ 4075bc <__cxa_atexit@plt+0x3f0eac> │ │ │ │ - teqeq ip, #16, 10 @ 0x4000000 │ │ │ │ + teqeq ip, #16, 12 @ 0x1000000 │ │ │ │ ldr pc, [pc, #-4] @ 4075c4 <__cxa_atexit@plt+0x3f0eb4> │ │ │ │ - @ instruction: 0x032a1c80 │ │ │ │ + @ instruction: 0x032a1d80 │ │ │ │ ldr pc, [pc, #-4] @ 4075cc <__cxa_atexit@plt+0x3f0ebc> │ │ │ │ - tstpeq r4, #184, 10 @ p-variant is OBSOLETE @ 0x2e000000 │ │ │ │ + tstpeq r4, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ ldr pc, [pc, #-4] @ 4075d4 <__cxa_atexit@plt+0x3f0ec4> │ │ │ │ - tstpeq r4, #56, 12 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ + tstpeq r4, #96, 12 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 4075dc <__cxa_atexit@plt+0x3f0ecc> │ │ │ │ - @ instruction: 0x032d639c │ │ │ │ + @ instruction: 0x032d649c │ │ │ │ ldr pc, [pc, #-4] @ 4075e4 <__cxa_atexit@plt+0x3f0ed4> │ │ │ │ - subeq r5, lr, #120, 16 @ 0x780000 │ │ │ │ + subseq r9, ip, #184, 14 @ 0x2e00000 │ │ │ │ ldr pc, [pc, #-4] @ 4075ec <__cxa_atexit@plt+0x3f0edc> │ │ │ │ - subeq r5, lr, #4, 20 @ 0x4000 │ │ │ │ + subseq r9, ip, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 4075f4 <__cxa_atexit@plt+0x3f0ee4> │ │ │ │ - addeq r2, sl, #184, 22 @ 0x2e000 │ │ │ │ + addseq r6, r8, #80, 18 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 4075fc <__cxa_atexit@plt+0x3f0eec> │ │ │ │ - addeq r3, sl, #52, 2 │ │ │ │ + addseq r6, r8, #204, 28 @ 0xcc0 │ │ │ │ ldr pc, [pc, #-4] @ 407604 <__cxa_atexit@plt+0x3f0ef4> │ │ │ │ - movteq lr, #52944 @ 0xced0 │ │ │ │ + movteq lr, #53200 @ 0xcfd0 │ │ │ │ ldr pc, [pc, #-4] @ 40760c <__cxa_atexit@plt+0x3f0efc> │ │ │ │ - eorseq r9, lr, #16, 2 │ │ │ │ + subeq ip, ip, #144, 14 @ 0x2400000 │ │ │ │ ldr pc, [pc, #-4] @ 407614 <__cxa_atexit@plt+0x3f0f04> │ │ │ │ - subeq ip, ip, #32, 2 │ │ │ │ + subseq r0, fp, #96 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 40761c <__cxa_atexit@plt+0x3f0f0c> │ │ │ │ - sbceq r5, r6, #144, 30 @ 0x240 │ │ │ │ + sbceq r6, r6, #244, 10 @ 0x3d000000 │ │ │ │ ldr pc, [pc, #-4] @ 407624 <__cxa_atexit@plt+0x3f0f14> │ │ │ │ - sbceq lr, r7, #168, 26 @ 0x2a00 │ │ │ │ + sbceq pc, r7, #12, 8 @ 0xc000000 │ │ │ │ ldr pc, [pc, #-4] @ 40762c <__cxa_atexit@plt+0x3f0f1c> │ │ │ │ - movweq r3, #12924 @ 0x327c │ │ │ │ + movweq r3, #13184 @ 0x3380 │ │ │ │ ldr pc, [pc, #-4] @ 407634 <__cxa_atexit@plt+0x3f0f24> │ │ │ │ - cmneq r1, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r1, #56, 12 @ 0x3800000 │ │ │ │ ldr pc, [pc, #-4] @ 40763c <__cxa_atexit@plt+0x3f0f2c> │ │ │ │ - cmpeq r5, #52, 16 @ 0x340000 │ │ │ │ + cmpeq r5, #204, 14 @ 0x3300000 │ │ │ │ ldr pc, [pc, #-4] @ 407644 <__cxa_atexit@plt+0x3f0f34> │ │ │ │ - cmpeq r5, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq r5, #236, 12 @ 0xec00000 │ │ │ │ ldr pc, [pc, #-4] @ 40764c <__cxa_atexit@plt+0x3f0f3c> │ │ │ │ - cmpeq r8, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq r8, #28, 30 @ 0x70 │ │ │ │ ldr pc, [pc, #-4] @ 407654 <__cxa_atexit@plt+0x3f0f44> │ │ │ │ - cmppeq r8, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + cmppeq r8, #44, 6 @ p-variant is OBSOLETE @ 0xb0000000 │ │ │ │ ldr pc, [pc, #-4] @ 40765c <__cxa_atexit@plt+0x3f0f4c> │ │ │ │ - cmpeq r8, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq r8, #204, 26 @ 0x3300 │ │ │ │ ldr pc, [pc, #-4] @ 407664 <__cxa_atexit@plt+0x3f0f54> │ │ │ │ - cmpeq r8, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq r8, #76, 26 @ 0x1300 │ │ │ │ ldr pc, [pc, #-4] @ 40766c <__cxa_atexit@plt+0x3f0f5c> │ │ │ │ - teqeq r7, #120, 14 @ 0x1e00000 │ │ │ │ + teqeq r7, #120, 16 @ 0x780000 │ │ │ │ ldr pc, [pc, #-4] @ 407674 <__cxa_atexit@plt+0x3f0f64> │ │ │ │ - teqeq r7, #56, 10 @ 0xe000000 │ │ │ │ + teqeq r7, #56, 12 @ 0x3800000 │ │ │ │ ldr pc, [pc, #-4] @ 40767c <__cxa_atexit@plt+0x3f0f6c> │ │ │ │ - cmpeq r5, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq r5, #60, 16 @ 0x3c0000 │ │ │ │ ldr pc, [pc, #-4] @ 407684 <__cxa_atexit@plt+0x3f0f74> │ │ │ │ - cmneq lr, #212, 2 @ 0x35 │ │ │ │ + cmneq lr, #212, 4 @ 0x4000000d │ │ │ │ ldr pc, [pc, #-4] @ 40768c <__cxa_atexit@plt+0x3f0f7c> │ │ │ │ - teqpeq ip, #16, 30 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + teqeq sp, #16 │ │ │ │ ldr pc, [pc, #-4] @ 407694 <__cxa_atexit@plt+0x3f0f84> │ │ │ │ - teqeq r1, #8, 22 @ 0x2000 │ │ │ │ + teqeq r1, #8, 24 @ 0x800 │ │ │ │ ldr pc, [pc, #-4] @ 40769c <__cxa_atexit@plt+0x3f0f8c> │ │ │ │ - teqeq r3, #196, 10 @ 0x31000000 │ │ │ │ + teqeq r3, #196, 12 @ 0xc400000 │ │ │ │ ldr pc, [pc, #-4] @ 4076a4 <__cxa_atexit@plt+0x3f0f94> │ │ │ │ - teqeq r3, #16, 28 @ 0x100 │ │ │ │ + teqeq r3, #16, 30 @ 0x40 │ │ │ │ ldr pc, [pc, #-4] @ 4076ac <__cxa_atexit@plt+0x3f0f9c> │ │ │ │ - cmneq r0, #84, 28 @ 0x540 │ │ │ │ + cmneq r0, #84, 30 @ 0x150 │ │ │ │ ldr pc, [pc, #-4] @ 4076b4 <__cxa_atexit@plt+0x3f0fa4> │ │ │ │ - subeq r5, r6, #4, 20 @ 0x4000 │ │ │ │ + subseq r9, r4, #132 @ 0x84 │ │ │ │ ldr pc, [pc, #-4] @ 4076bc <__cxa_atexit@plt+0x3f0fac> │ │ │ │ - teqeq ip, #68 @ 0x44 │ │ │ │ + teqeq ip, #68, 2 │ │ │ │ ldr pc, [pc, #-4] @ 4076c4 <__cxa_atexit@plt+0x3f0fb4> │ │ │ │ - teqeq r2, #16, 8 @ 0x10000000 │ │ │ │ + teqeq r2, #16, 10 @ 0x4000000 │ │ │ │ ldr pc, [pc, #-4] @ 4076cc <__cxa_atexit@plt+0x3f0fbc> │ │ │ │ - teqeq r2, #160, 6 @ 0x80000002 │ │ │ │ + teqeq r2, #160, 8 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 4076d4 <__cxa_atexit@plt+0x3f0fc4> │ │ │ │ - @ instruction: 0x032e1664 │ │ │ │ + @ instruction: 0x032e1764 │ │ │ │ ldr pc, [pc, #-4] @ 4076dc <__cxa_atexit@plt+0x3f0fcc> │ │ │ │ - cmneq sp, #144, 4 │ │ │ │ + cmneq sp, #144, 6 @ 0x40000002 │ │ │ │ ldr pc, [pc, #-4] @ 4076e4 <__cxa_atexit@plt+0x3f0fd4> │ │ │ │ - cmneq sp, #164, 4 @ 0x4000000a │ │ │ │ + cmneq sp, #164, 6 @ 0x90000002 │ │ │ │ ldr pc, [pc, #-4] @ 4076ec <__cxa_atexit@plt+0x3f0fdc> │ │ │ │ - @ instruction: 0x032b2164 │ │ │ │ + @ instruction: 0x032b2264 │ │ │ │ ldr pc, [pc, #-4] @ 4076f4 <__cxa_atexit@plt+0x3f0fe4> │ │ │ │ - @ instruction: 0x032a1e08 │ │ │ │ + @ instruction: 0x032a1f08 │ │ │ │ ldr pc, [pc, #-4] @ 4076fc <__cxa_atexit@plt+0x3f0fec> │ │ │ │ - @ instruction: 0x032a22a0 │ │ │ │ + @ instruction: 0x032a23a0 │ │ │ │ ldr pc, [pc, #-4] @ 407704 <__cxa_atexit@plt+0x3f0ff4> │ │ │ │ - @ instruction: 0x032a2c70 │ │ │ │ + @ instruction: 0x032a2d70 │ │ │ │ ldr pc, [pc, #-4] @ 40770c <__cxa_atexit@plt+0x3f0ffc> │ │ │ │ - @ instruction: 0x032a1708 │ │ │ │ + @ instruction: 0x032a1808 │ │ │ │ ldr pc, [pc, #-4] @ 407714 <__cxa_atexit@plt+0x3f1004> │ │ │ │ - cmnpeq sl, #92, 10 @ p-variant is OBSOLETE @ 0x17000000 │ │ │ │ + cmnpeq sl, #92, 12 @ p-variant is OBSOLETE @ 0x5c00000 │ │ │ │ ldr pc, [pc, #-4] @ 40771c <__cxa_atexit@plt+0x3f100c> │ │ │ │ - subeq sl, r0, #228, 30 @ 0x390 │ │ │ │ + subeq lr, lr, #100, 12 @ 0x6400000 │ │ │ │ ldr pc, [pc, #-4] @ 407724 <__cxa_atexit@plt+0x3f1014> │ │ │ │ - subeq r4, r8, #156, 22 @ 0x27000 │ │ │ │ + subseq r8, r6, #28, 4 @ 0xc0000001 │ │ │ │ ldr pc, [pc, #-4] @ 40772c <__cxa_atexit@plt+0x3f101c> │ │ │ │ - cmneq sp, #0, 24 │ │ │ │ + cmneq sp, #0, 26 │ │ │ │ ldr pc, [pc, #-4] @ 407734 <__cxa_atexit@plt+0x3f1024> │ │ │ │ - cmneq sp, #56, 24 @ 0x3800 │ │ │ │ + cmneq sp, #56, 26 @ 0xe00 │ │ │ │ ldr pc, [pc, #-4] @ 40773c <__cxa_atexit@plt+0x3f102c> │ │ │ │ - subseq r0, pc, #84, 30 @ 0x150 │ │ │ │ + rsbeq r4, sp, #236, 24 @ 0xec00 │ │ │ │ ldr pc, [pc, #-4] @ 407744 <__cxa_atexit@plt+0x3f1034> │ │ │ │ - cmneq sp, #236, 16 @ 0xec0000 │ │ │ │ + cmneq sp, #236, 18 @ 0x3b0000 │ │ │ │ ldr pc, [pc, #-4] @ 40774c <__cxa_atexit@plt+0x3f103c> │ │ │ │ - subseq r9, sp, #100, 22 @ 0x19000 │ │ │ │ + rsbeq sp, fp, #252, 16 @ 0xfc0000 │ │ │ │ ldr pc, [pc, #-4] @ 407754 <__cxa_atexit@plt+0x3f1044> │ │ │ │ - addseq r4, r3, #252, 30 @ 0x3f0 │ │ │ │ + adceq r8, r1, #244, 26 @ 0x3d00 │ │ │ │ ldr pc, [pc, #-4] @ 40775c <__cxa_atexit@plt+0x3f104c> │ │ │ │ - addeq r2, r6, #96, 18 @ 0x180000 │ │ │ │ + addseq r6, r4, #248, 12 @ 0xf800000 │ │ │ │ ldr pc, [pc, #-4] @ 407764 <__cxa_atexit@plt+0x3f1054> │ │ │ │ - cmneq r2, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r2, #116, 28 @ 0x740 │ │ │ │ ldr pc, [pc, #-4] @ 40776c <__cxa_atexit@plt+0x3f105c> │ │ │ │ - rsbseq ip, r5, #24, 6 @ 0x60000000 │ │ │ │ + addeq r0, r4, #176 @ 0xb0 │ │ │ │ ldr pc, [pc, #-4] @ 407774 <__cxa_atexit@plt+0x3f1064> │ │ │ │ - addseq r7, r3, #220, 2 @ 0x37 │ │ │ │ + adceq sl, r1, #212, 30 @ 0x350 │ │ │ │ ldr pc, [pc, #-4] @ 40777c <__cxa_atexit@plt+0x3f106c> │ │ │ │ - msreq CPSR_fsc, #240, 22 @ 0x3c000 │ │ │ │ + msreq CPSR_fsc, #240, 24 @ 0xf000 │ │ │ │ ldr pc, [pc, #-4] @ 407784 <__cxa_atexit@plt+0x3f1074> │ │ │ │ - rsbseq ip, r5, #152, 4 @ 0x80000009 │ │ │ │ + addeq r0, r4, #48 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 40778c <__cxa_atexit@plt+0x3f107c> │ │ │ │ - addseq sp, r3, #28 │ │ │ │ + adceq r0, r2, #20, 28 @ 0x140 │ │ │ │ ldr pc, [pc, #-4] @ 407794 <__cxa_atexit@plt+0x3f1084> │ │ │ │ - cmneq sl, #48 @ 0x30 │ │ │ │ + cmneq sl, #48, 2 │ │ │ │ ldr pc, [pc, #-4] @ 40779c <__cxa_atexit@plt+0x3f108c> │ │ │ │ - cmneq r0, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r0, #164, 18 @ 0x290000 │ │ │ │ ldr pc, [pc, #-4] @ 4077a4 <__cxa_atexit@plt+0x3f1094> │ │ │ │ - tsteq r4, #24, 28 @ 0x180 │ │ │ │ + tsteq r4, #64, 28 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 4077ac <__cxa_atexit@plt+0x3f109c> │ │ │ │ - tsteq r3, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r3, #208, 22 @ 0x34000 │ │ │ │ ldr pc, [pc, #-4] @ 4077b4 <__cxa_atexit@plt+0x3f10a4> │ │ │ │ - addeq r6, r7, #144, 22 @ 0x24000 │ │ │ │ + eorseq r5, pc, #48, 22 @ 0xc000 │ │ │ │ ldr pc, [pc, #-4] @ 4077bc <__cxa_atexit@plt+0x3f10ac> │ │ │ │ - addeq lr, r9, #56, 18 @ 0xe0000 │ │ │ │ + addseq sl, r5, #40, 18 @ 0xa0000 │ │ │ │ ldr pc, [pc, #-4] @ 4077c4 <__cxa_atexit@plt+0x3f10b4> │ │ │ │ - addseq pc, r4, #228, 14 @ 0x3900000 │ │ │ │ + addseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ ldr pc, [pc, #-4] @ 4077cc <__cxa_atexit@plt+0x3f10bc> │ │ │ │ - movteq ip, #23044 @ 0x5a04 │ │ │ │ + adceq r3, r3, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 4077d4 <__cxa_atexit@plt+0x3f10c4> │ │ │ │ - cmneq lr, #152, 30 @ 0x260 │ │ │ │ + movteq ip, #23300 @ 0x5b04 │ │ │ │ ldr pc, [pc, #-4] @ 4077dc <__cxa_atexit@plt+0x3f10cc> │ │ │ │ - addeq lr, fp, #196, 16 @ 0xc40000 │ │ │ │ + cmneq lr, #152 @ 0x98 │ │ │ │ ldr pc, [pc, #-4] @ 4077e4 <__cxa_atexit@plt+0x3f10d4> │ │ │ │ - cmneq r2, #228, 26 @ 0x3900 │ │ │ │ + addseq r2, sl, #188, 12 @ 0xbc00000 │ │ │ │ ldr pc, [pc, #-4] @ 4077ec <__cxa_atexit@plt+0x3f10dc> │ │ │ │ - addeq ip, r5, #112, 4 │ │ │ │ + cmneq r2, #228, 28 @ 0xe40 │ │ │ │ ldr pc, [pc, #-4] @ 4077f4 <__cxa_atexit@plt+0x3f10e4> │ │ │ │ - movteq r9, #37704 @ 0x9348 │ │ │ │ + addseq r0, r4, #8 │ │ │ │ ldr pc, [pc, #-4] @ 4077fc <__cxa_atexit@plt+0x3f10ec> │ │ │ │ - addseq r7, r0, #96, 30 @ 0x180 │ │ │ │ + movteq r9, #37960 @ 0x9448 │ │ │ │ ldr pc, [pc, #-4] @ 407804 <__cxa_atexit@plt+0x3f10f4> │ │ │ │ - cmneq r2, #172, 10 @ 0x2b000000 │ │ │ │ + addseq fp, lr, #88, 26 @ 0x1600 │ │ │ │ ldr pc, [pc, #-4] @ 40780c <__cxa_atexit@plt+0x3f10fc> │ │ │ │ - addseq r3, r4, #128, 20 @ 0x80000 │ │ │ │ + cmneq r2, #172, 12 @ 0xac00000 │ │ │ │ ldr pc, [pc, #-4] @ 407814 <__cxa_atexit@plt+0x3f1104> │ │ │ │ - @ instruction: 0x032525c0 │ │ │ │ + adceq r7, r2, #120, 16 @ 0x780000 │ │ │ │ ldr pc, [pc, #-4] @ 40781c <__cxa_atexit@plt+0x3f110c> │ │ │ │ - cmneq r9, #152, 14 @ 0x2600000 │ │ │ │ + @ instruction: 0x032526c0 │ │ │ │ ldr pc, [pc, #-4] @ 407824 <__cxa_atexit@plt+0x3f1114> │ │ │ │ - @ instruction: 0x032e1898 │ │ │ │ + cmneq r9, #152, 16 @ 0x980000 │ │ │ │ ldr pc, [pc, #-4] @ 40782c <__cxa_atexit@plt+0x3f111c> │ │ │ │ - movteq pc, #52412 @ 0xccbc @ │ │ │ │ + subeq fp, r2, #88, 4 @ 0x80000005 │ │ │ │ ldr pc, [pc, #-4] @ 407834 <__cxa_atexit@plt+0x3f1124> │ │ │ │ - addeq pc, r7, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0x032e1998 │ │ │ │ ldr pc, [pc, #-4] @ 40783c <__cxa_atexit@plt+0x3f112c> │ │ │ │ - cmpeq r8, #28, 30 @ 0x70 │ │ │ │ + movteq pc, #52668 @ 0xcdbc @ │ │ │ │ ldr pc, [pc, #-4] @ 407844 <__cxa_atexit@plt+0x3f1134> │ │ │ │ - cmpeq r8, #140, 30 @ 0x230 │ │ │ │ + addseq r3, r6, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 40784c <__cxa_atexit@plt+0x3f113c> │ │ │ │ - cmppeq r8, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ + cmppeq r8, #28 @ p-variant is OBSOLETE │ │ │ │ ldr pc, [pc, #-4] @ 407854 <__cxa_atexit@plt+0x3f1144> │ │ │ │ - cmneq r6, #188 @ 0xbc │ │ │ │ + cmppeq r8, #140 @ p-variant is OBSOLETE @ 0x8c │ │ │ │ ldr pc, [pc, #-4] @ 40785c <__cxa_atexit@plt+0x3f114c> │ │ │ │ - @ instruction: 0x0326dce4 │ │ │ │ + cmppeq r8, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 407864 <__cxa_atexit@plt+0x3f1154> │ │ │ │ - @ instruction: 0x0326cf00 │ │ │ │ + cmneq r6, #188, 2 @ 0x2f │ │ │ │ ldr pc, [pc, #-4] @ 40786c <__cxa_atexit@plt+0x3f115c> │ │ │ │ - msreq CPSR_fsc, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0x0326dde4 │ │ │ │ ldr pc, [pc, #-4] @ 407874 <__cxa_atexit@plt+0x3f1164> │ │ │ │ - msreq CPSR_fsc, #192, 6 │ │ │ │ + @ instruction: 0x0326d000 │ │ │ │ ldr pc, [pc, #-4] @ 40787c <__cxa_atexit@plt+0x3f116c> │ │ │ │ - msreq CPSR_fsc, #144, 10 @ 0x24000000 │ │ │ │ + msreq CPSR_fsc, #64, 10 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 407884 <__cxa_atexit@plt+0x3f1174> │ │ │ │ - cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ + msreq CPSR_fsc, #192, 8 @ 0xc0000000 │ │ │ │ ldr pc, [pc, #-4] @ 40788c <__cxa_atexit@plt+0x3f117c> │ │ │ │ - eorseq r9, lr, #108, 10 @ 0x1b000000 │ │ │ │ + msreq CPSR_fsc, #144, 12 @ 0x9000000 │ │ │ │ ldr pc, [pc, #-4] @ 407894 <__cxa_atexit@plt+0x3f1184> │ │ │ │ - addseq r3, r4, #208, 28 @ 0xd00 │ │ │ │ + cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 40789c <__cxa_atexit@plt+0x3f118c> │ │ │ │ - cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ + subeq ip, ip, #236, 22 @ 0x3b000 │ │ │ │ ldr pc, [pc, #-4] @ 4078a4 <__cxa_atexit@plt+0x3f1194> │ │ │ │ - subeq r8, r0, #80 @ 0x50 │ │ │ │ + adceq r7, r2, #200, 24 @ 0xc800 │ │ │ │ ldr pc, [pc, #-4] @ 4078ac <__cxa_atexit@plt+0x3f119c> │ │ │ │ - cmneq r0, #88, 12 @ 0x5800000 │ │ │ │ + cmneq r0, #180, 20 @ 0xb4000 │ │ │ │ ldr pc, [pc, #-4] @ 4078b4 <__cxa_atexit@plt+0x3f11a4> │ │ │ │ - subeq r7, r0, #40, 18 @ 0xa0000 │ │ │ │ + subeq fp, lr, #208, 12 @ 0xd000000 │ │ │ │ ldr pc, [pc, #-4] @ 4078bc <__cxa_atexit@plt+0x3f11ac> │ │ │ │ - cmnpeq r7, #160, 26 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ + cmneq r0, #88, 14 @ 0x1600000 │ │ │ │ ldr pc, [pc, #-4] @ 4078c4 <__cxa_atexit@plt+0x3f11b4> │ │ │ │ - cmnpeq r7, #244, 20 @ p-variant is OBSOLETE @ 0xf4000 │ │ │ │ + subeq sl, lr, #168, 30 @ 0x2a0 │ │ │ │ ldr pc, [pc, #-4] @ 4078cc <__cxa_atexit@plt+0x3f11bc> │ │ │ │ - cmneq sl, #20, 4 @ 0x40000001 │ │ │ │ + cmnpeq r7, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ ldr pc, [pc, #-4] @ 4078d4 <__cxa_atexit@plt+0x3f11c4> │ │ │ │ - addeq r1, r5, #192, 24 @ 0xc000 │ │ │ │ + cmnpeq r7, #244, 22 @ p-variant is OBSOLETE @ 0x3d000 │ │ │ │ ldr pc, [pc, #-4] @ 4078dc <__cxa_atexit@plt+0x3f11cc> │ │ │ │ - addseq r5, r3, #152, 22 @ 0x26000 │ │ │ │ + cmneq sl, #20, 6 @ 0x50000000 │ │ │ │ ldr pc, [pc, #-4] @ 4078e4 <__cxa_atexit@plt+0x3f11d4> │ │ │ │ - cmpeq sp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r5, r3, #88, 20 @ 0x58000 │ │ │ │ ldr pc, [pc, #-4] @ 4078ec <__cxa_atexit@plt+0x3f11dc> │ │ │ │ - cmneq r7, #168, 16 @ 0xa80000 │ │ │ │ + adceq r9, r1, #144, 18 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 4078f4 <__cxa_atexit@plt+0x3f11e4> │ │ │ │ - subseq r8, sp, #196, 30 @ 0x310 │ │ │ │ + cmpeq sp, #176, 10 @ 0x2c000000 │ │ │ │ ldr pc, [pc, #-4] @ 4078fc <__cxa_atexit@plt+0x3f11ec> │ │ │ │ - msreq CPSR_fsc, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r7, #168, 18 @ 0x2a0000 │ │ │ │ ldr pc, [pc, #-4] @ 407904 <__cxa_atexit@plt+0x3f11f4> │ │ │ │ - @ instruction: 0x0326c864 │ │ │ │ + rsbeq ip, fp, #92, 26 @ 0x1700 │ │ │ │ ldr pc, [pc, #-4] @ 40790c <__cxa_atexit@plt+0x3f11fc> │ │ │ │ - cmneq r6, #156, 2 @ 0x27 │ │ │ │ + msreq CPSR_fsc, #176, 10 @ 0x2c000000 │ │ │ │ ldr pc, [pc, #-4] @ 407914 <__cxa_atexit@plt+0x3f1204> │ │ │ │ - adcseq r0, r0, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0x0326c964 │ │ │ │ ldr pc, [pc, #-4] @ 40791c <__cxa_atexit@plt+0x3f120c> │ │ │ │ - adcseq r3, r1, #8, 24 @ 0x800 │ │ │ │ + cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ ldr pc, [pc, #-4] @ 407924 <__cxa_atexit@plt+0x3f1214> │ │ │ │ - adcseq r0, r0, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r4, r0, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 40792c <__cxa_atexit@plt+0x3f121c> │ │ │ │ - adcseq r7, r3, #60, 26 @ 0xf00 │ │ │ │ + eorseq pc, pc, #232, 10 @ 0x3a000000 │ │ │ │ ldr pc, [pc, #-4] @ 407934 <__cxa_atexit@plt+0x3f1224> │ │ │ │ - cmneq r6, #96, 18 @ 0x180000 │ │ │ │ + adcseq r1, r0, #224, 6 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 40793c <__cxa_atexit@plt+0x3f122c> │ │ │ │ - @ instruction: 0x03205c68 │ │ │ │ + adcseq r4, r1, #108, 4 @ 0xc0000006 │ │ │ │ ldr pc, [pc, #-4] @ 407944 <__cxa_atexit@plt+0x3f1234> │ │ │ │ - addeq sp, r4, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r0, r0, #148, 18 @ 0x250000 │ │ │ │ ldr pc, [pc, #-4] @ 40794c <__cxa_atexit@plt+0x3f123c> │ │ │ │ - addeq sp, r4, #116, 20 @ 0x74000 │ │ │ │ + adcseq r8, r3, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 407954 <__cxa_atexit@plt+0x3f1244> │ │ │ │ - addeq r3, r5, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r6, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [pc, #-4] @ 40795c <__cxa_atexit@plt+0x3f124c> │ │ │ │ - subeq r0, r0, #132, 6 @ 0x10000002 │ │ │ │ + @ instruction: 0x03205d68 │ │ │ │ ldr pc, [pc, #-4] @ 407964 <__cxa_atexit@plt+0x3f1254> │ │ │ │ - subeq ip, r2, #68, 26 @ 0x1100 │ │ │ │ + addseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ ldr pc, [pc, #-4] @ 40796c <__cxa_atexit@plt+0x3f125c> │ │ │ │ - cmneq pc, #32, 22 @ 0x8000 │ │ │ │ + addseq r1, r3, #12, 16 @ 0xc0000 │ │ │ │ ldr pc, [pc, #-4] @ 407974 <__cxa_atexit@plt+0x3f1264> │ │ │ │ - tsteq r6, #144, 20 @ 0x90000 │ │ │ │ + addseq r7, r3, #240, 8 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 40797c <__cxa_atexit@plt+0x3f126c> │ │ │ │ - msreq CPSR_fsc, #224, 14 @ 0x3800000 │ │ │ │ + eorseq r4, pc, #136, 2 @ 0x22 │ │ │ │ ldr pc, [pc, #-4] @ 407984 <__cxa_atexit@plt+0x3f1274> │ │ │ │ - msreq CPSR_fsc, #80, 16 @ 0x500000 │ │ │ │ + subeq sp, ip, #104 @ 0x68 │ │ │ │ ldr pc, [pc, #-4] @ 40798c <__cxa_atexit@plt+0x3f127c> │ │ │ │ - msreq CPSR_fsc, #96, 14 @ 0x1800000 │ │ │ │ + subeq r3, lr, #4, 20 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 407994 <__cxa_atexit@plt+0x3f1284> │ │ │ │ - addseq r0, r2, #116, 2 │ │ │ │ + subeq ip, ip, #96, 12 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 40799c <__cxa_atexit@plt+0x3f128c> │ │ │ │ - addeq lr, fp, #116, 12 @ 0x7400000 │ │ │ │ + subseq r0, r1, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 4079a4 <__cxa_atexit@plt+0x3f1294> │ │ │ │ - cmneq r1, #204, 24 @ 0xcc00 │ │ │ │ + cmneq pc, #32, 24 @ 0x2000 │ │ │ │ ldr pc, [pc, #-4] @ 4079ac <__cxa_atexit@plt+0x3f129c> │ │ │ │ - addseq r1, r5, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r6, #184, 20 @ 0xb8000 │ │ │ │ ldr pc, [pc, #-4] @ 4079b4 <__cxa_atexit@plt+0x3f12a4> │ │ │ │ - cmneq r1, #180, 12 @ 0xb400000 │ │ │ │ + msreq CPSR_fsc, #224, 16 @ 0xe00000 │ │ │ │ ldr pc, [pc, #-4] @ 4079bc <__cxa_atexit@plt+0x3f12ac> │ │ │ │ - @ instruction: 0x032d86a4 │ │ │ │ + msreq CPSR_fsc, #80, 18 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 4079c4 <__cxa_atexit@plt+0x3f12b4> │ │ │ │ - cmneq ip, #248, 12 @ 0xf800000 │ │ │ │ + msreq CPSR_fsc, #96, 16 @ 0x600000 │ │ │ │ ldr pc, [pc, #-4] @ 4079cc <__cxa_atexit@plt+0x3f12bc> │ │ │ │ - cmneq ip, #96, 20 @ 0x60000 │ │ │ │ + adceq r3, r0, #108, 30 @ 0x1b0 │ │ │ │ ldr pc, [pc, #-4] @ 4079d4 <__cxa_atexit@plt+0x3f12c4> │ │ │ │ - cmneq ip, #64, 8 @ 0x40000000 │ │ │ │ + addseq r2, sl, #108, 8 @ 0x6c000000 │ │ │ │ ldr pc, [pc, #-4] @ 4079dc <__cxa_atexit@plt+0x3f12cc> │ │ │ │ - cmneq fp, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq r1, #204, 26 @ 0x3300 │ │ │ │ ldr pc, [pc, #-4] @ 4079e4 <__cxa_atexit@plt+0x3f12d4> │ │ │ │ - cmneq ip, #240, 24 @ 0xf000 │ │ │ │ + adceq r5, r3, #96, 8 @ 0x60000000 │ │ │ │ ldr pc, [pc, #-4] @ 4079ec <__cxa_atexit@plt+0x3f12dc> │ │ │ │ - cmneq ip, #8, 22 @ 0x2000 │ │ │ │ + cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ ldr pc, [pc, #-4] @ 4079f4 <__cxa_atexit@plt+0x3f12e4> │ │ │ │ - cmneq ip, #32, 24 @ 0x2000 │ │ │ │ + @ instruction: 0x032d87a4 │ │ │ │ ldr pc, [pc, #-4] @ 4079fc <__cxa_atexit@plt+0x3f12ec> │ │ │ │ - cmnpeq ip, #180, 6 @ p-variant is OBSOLETE @ 0xd0000002 │ │ │ │ + cmneq ip, #248, 14 @ 0x3e00000 │ │ │ │ ldr pc, [pc, #-4] @ 407a04 <__cxa_atexit@plt+0x3f12f4> │ │ │ │ - cmneq ip, #172, 22 @ 0x2b000 │ │ │ │ + cmneq ip, #96, 22 @ 0x18000 │ │ │ │ ldr pc, [pc, #-4] @ 407a0c <__cxa_atexit@plt+0x3f12fc> │ │ │ │ - cmneq ip, #80, 4 │ │ │ │ + cmneq ip, #64, 10 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 407a14 <__cxa_atexit@plt+0x3f1304> │ │ │ │ - cmneq ip, #188, 26 @ 0x2f00 │ │ │ │ + cmneq fp, #28, 18 @ 0x70000 │ │ │ │ ldr pc, [pc, #-4] @ 407a1c <__cxa_atexit@plt+0x3f130c> │ │ │ │ - cmneq ip, #112, 4 │ │ │ │ + cmneq ip, #240, 26 @ 0x3c00 │ │ │ │ ldr pc, [pc, #-4] @ 407a24 <__cxa_atexit@plt+0x3f1314> │ │ │ │ - cmneq ip, #20, 14 @ 0x500000 │ │ │ │ + cmneq ip, #8, 24 @ 0x800 │ │ │ │ ldr pc, [pc, #-4] @ 407a2c <__cxa_atexit@plt+0x3f131c> │ │ │ │ - cmnpeq ip, #252, 26 @ p-variant is OBSOLETE @ 0x3f00 │ │ │ │ + cmneq ip, #32, 26 @ 0x800 │ │ │ │ ldr pc, [pc, #-4] @ 407a34 <__cxa_atexit@plt+0x3f1324> │ │ │ │ - cmneq sp, #184 @ 0xb8 │ │ │ │ + cmnpeq ip, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ ldr pc, [pc, #-4] @ 407a3c <__cxa_atexit@plt+0x3f132c> │ │ │ │ - cmnpeq ip, #24, 30 @ p-variant is OBSOLETE @ 0x60 │ │ │ │ + cmneq ip, #172, 24 @ 0xac00 │ │ │ │ ldr pc, [pc, #-4] @ 407a44 <__cxa_atexit@plt+0x3f1334> │ │ │ │ - cmnpeq ip, #136, 24 @ p-variant is OBSOLETE @ 0x8800 │ │ │ │ + cmneq ip, #80, 6 @ 0x40000001 │ │ │ │ ldr pc, [pc, #-4] @ 407a4c <__cxa_atexit@plt+0x3f133c> │ │ │ │ - cmneq ip, #204, 18 @ 0x330000 │ │ │ │ + cmneq ip, #188, 28 @ 0xbc0 │ │ │ │ ldr pc, [pc, #-4] @ 407a54 <__cxa_atexit@plt+0x3f1344> │ │ │ │ - cmneq ip, #76, 20 @ 0x4c000 │ │ │ │ + cmneq ip, #112, 6 @ 0xc0000001 │ │ │ │ ldr pc, [pc, #-4] @ 407a5c <__cxa_atexit@plt+0x3f134c> │ │ │ │ - cmneq sp, #108, 28 @ 0x6c0 │ │ │ │ + cmneq ip, #20, 16 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 407a64 <__cxa_atexit@plt+0x3f1354> │ │ │ │ - cmneq pc, #76, 10 @ 0x13000000 │ │ │ │ + cmnpeq ip, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ ldr pc, [pc, #-4] @ 407a6c <__cxa_atexit@plt+0x3f135c> │ │ │ │ - cmneq ip, #144, 24 @ 0x9000 │ │ │ │ + cmneq sp, #184, 2 @ 0x2e │ │ │ │ ldr pc, [pc, #-4] @ 407a74 <__cxa_atexit@plt+0x3f1364> │ │ │ │ - cmneq pc, #148, 8 @ 0x94000000 │ │ │ │ + cmneq sp, #24 │ │ │ │ ldr pc, [pc, #-4] @ 407a7c <__cxa_atexit@plt+0x3f136c> │ │ │ │ - cmneq pc, #84, 2 │ │ │ │ + cmnpeq ip, #136, 26 @ p-variant is OBSOLETE @ 0x2200 │ │ │ │ ldr pc, [pc, #-4] @ 407a84 <__cxa_atexit@plt+0x3f1374> │ │ │ │ - cmneq ip, #120, 30 @ 0x1e0 │ │ │ │ + cmneq ip, #204, 20 @ 0xcc000 │ │ │ │ ldr pc, [pc, #-4] @ 407a8c <__cxa_atexit@plt+0x3f137c> │ │ │ │ - cmneq lr, #84, 10 @ 0x15000000 │ │ │ │ + cmneq ip, #76, 22 @ 0x13000 │ │ │ │ ldr pc, [pc, #-4] @ 407a94 <__cxa_atexit@plt+0x3f1384> │ │ │ │ - cmneq pc, #200, 30 @ 0x320 │ │ │ │ + cmneq sp, #108, 30 @ 0x1b0 │ │ │ │ ldr pc, [pc, #-4] @ 407a9c <__cxa_atexit@plt+0x3f138c> │ │ │ │ - cmneq sp, #128, 28 @ 0x800 │ │ │ │ + cmneq pc, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 407aa4 <__cxa_atexit@plt+0x3f1394> │ │ │ │ - eorseq r9, lr, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq ip, #144, 26 @ 0x2400 │ │ │ │ ldr pc, [pc, #-4] @ 407aac <__cxa_atexit@plt+0x3f139c> │ │ │ │ - eorseq r8, lr, #224, 30 @ 0x380 │ │ │ │ - cmneq r1, #200, 24 @ 0xc800 │ │ │ │ + cmneq pc, #148, 10 @ 0x25000000 │ │ │ │ + ldr pc, [pc, #-4] @ 407ab4 <__cxa_atexit@plt+0x3f13a4> │ │ │ │ + cmneq pc, #84, 4 @ 0x40000005 │ │ │ │ + ldr pc, [pc, #-4] @ 407abc <__cxa_atexit@plt+0x3f13ac> │ │ │ │ + cmneq ip, #120 @ 0x78 │ │ │ │ + ldr pc, [pc, #-4] @ 407ac4 <__cxa_atexit@plt+0x3f13b4> │ │ │ │ + cmneq lr, #84, 12 @ 0x5400000 │ │ │ │ + ldr pc, [pc, #-4] @ 407acc <__cxa_atexit@plt+0x3f13bc> │ │ │ │ + cmneq pc, #200 @ 0xc8 │ │ │ │ + ldr pc, [pc, #-4] @ 407ad4 <__cxa_atexit@plt+0x3f13c4> │ │ │ │ + cmneq sp, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 407b14 <__cxa_atexit@plt+0x3f1404> │ │ │ │ + bhi 407b3c <__cxa_atexit@plt+0x3f142c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 407b0c <__cxa_atexit@plt+0x3f13fc> │ │ │ │ - ldr r3, [pc, #56] @ 407b1c <__cxa_atexit@plt+0x3f140c> │ │ │ │ + beq 407b34 <__cxa_atexit@plt+0x3f1424> │ │ │ │ + ldr r3, [pc, #56] @ 407b44 <__cxa_atexit@plt+0x3f1434> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 407b20 <__cxa_atexit@plt+0x3f1410> │ │ │ │ + ldr r2, [pc, #52] @ 407b48 <__cxa_atexit@plt+0x3f1438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 407b24 <__cxa_atexit@plt+0x3f1414> │ │ │ │ + ldr r5, [pc, #40] @ 407b4c <__cxa_atexit@plt+0x3f143c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 785c68 <__cxa_atexit@plt+0x76f558> │ │ │ │ + b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 24 @ 0x7400 │ │ │ │ - orreq r5, r5, #116, 28 @ 0x740 │ │ │ │ - orreq r5, r5, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r1, #76, 24 @ 0x4c00 │ │ │ │ + orreq r5, r5, #76, 28 @ 0x4c0 │ │ │ │ + orreq r5, r5, #84, 28 @ 0x540 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 407b94 <__cxa_atexit@plt+0x3f1484> │ │ │ │ - ldr r7, [pc, #92] @ 407ba4 <__cxa_atexit@plt+0x3f1494> │ │ │ │ + bhi 407bbc <__cxa_atexit@plt+0x3f14ac> │ │ │ │ + ldr r7, [pc, #92] @ 407bcc <__cxa_atexit@plt+0x3f14bc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 407b78 <__cxa_atexit@plt+0x3f1468> │ │ │ │ - ldr r2, [pc, #76] @ 407ba8 <__cxa_atexit@plt+0x3f1498> │ │ │ │ + beq 407ba0 <__cxa_atexit@plt+0x3f1490> │ │ │ │ + ldr r2, [pc, #76] @ 407bd0 <__cxa_atexit@plt+0x3f14c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 407b88 <__cxa_atexit@plt+0x3f1478> │ │ │ │ + beq 407bb0 <__cxa_atexit@plt+0x3f14a0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 785c70 <__cxa_atexit@plt+0x76f560> │ │ │ │ + b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 407bac <__cxa_atexit@plt+0x3f149c> │ │ │ │ + ldr r7, [pc, #16] @ 407bd4 <__cxa_atexit@plt+0x3f14c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq r1, #0, 24 │ │ │ │ + cmneq r1, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 407be8 <__cxa_atexit@plt+0x3f14d8> │ │ │ │ + ldr r3, [pc, #40] @ 407c10 <__cxa_atexit@plt+0x3f1500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 407be0 <__cxa_atexit@plt+0x3f14d0> │ │ │ │ + beq 407c08 <__cxa_atexit@plt+0x3f14f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785c70 <__cxa_atexit@plt+0x76f560> │ │ │ │ + b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785c70 <__cxa_atexit@plt+0x76f560> │ │ │ │ + b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 407c6c <__cxa_atexit@plt+0x3f155c> │ │ │ │ - ldr r7, [pc, #88] @ 407c80 <__cxa_atexit@plt+0x3f1570> │ │ │ │ + bhi 407c94 <__cxa_atexit@plt+0x3f1584> │ │ │ │ + ldr r7, [pc, #88] @ 407ca8 <__cxa_atexit@plt+0x3f1598> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 407c58 <__cxa_atexit@plt+0x3f1548> │ │ │ │ - ldr r2, [pc, #72] @ 407c84 <__cxa_atexit@plt+0x3f1574> │ │ │ │ + beq 407c80 <__cxa_atexit@plt+0x3f1570> │ │ │ │ + ldr r2, [pc, #72] @ 407cac <__cxa_atexit@plt+0x3f159c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 407c64 <__cxa_atexit@plt+0x3f1554> │ │ │ │ - b 407ccc <__cxa_atexit@plt+0x3f15bc> │ │ │ │ + beq 407c8c <__cxa_atexit@plt+0x3f157c> │ │ │ │ + b 407cf4 <__cxa_atexit@plt+0x3f15e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 407c88 <__cxa_atexit@plt+0x3f1578> │ │ │ │ + ldr r7, [pc, #20] @ 407cb0 <__cxa_atexit@plt+0x3f15a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r1, #44, 22 @ 0xb000 │ │ │ │ + cmneq r1, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 407cc0 <__cxa_atexit@plt+0x3f15b0> │ │ │ │ + ldr r3, [pc, #36] @ 407ce8 <__cxa_atexit@plt+0x3f15d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 407cb8 <__cxa_atexit@plt+0x3f15a8> │ │ │ │ - b 407ccc <__cxa_atexit@plt+0x3f15bc> │ │ │ │ + beq 407ce0 <__cxa_atexit@plt+0x3f15d0> │ │ │ │ + b 407cf4 <__cxa_atexit@plt+0x3f15e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 407d44 <__cxa_atexit@plt+0x3f1634> │ │ │ │ + ldr r2, [pc, #112] @ 407d6c <__cxa_atexit@plt+0x3f165c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 407d20 <__cxa_atexit@plt+0x3f1610> │ │ │ │ - ldr r2, [pc, #88] @ 407d48 <__cxa_atexit@plt+0x3f1638> │ │ │ │ + beq 407d48 <__cxa_atexit@plt+0x3f1638> │ │ │ │ + ldr r2, [pc, #88] @ 407d70 <__cxa_atexit@plt+0x3f1660> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 407d2c <__cxa_atexit@plt+0x3f161c> │ │ │ │ + beq 407d54 <__cxa_atexit@plt+0x3f1644> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 407d34 <__cxa_atexit@plt+0x3f1624> │ │ │ │ - ldr r7, [pc, #52] @ 407d4c <__cxa_atexit@plt+0x3f163c> │ │ │ │ + bne 407d5c <__cxa_atexit@plt+0x3f164c> │ │ │ │ + ldr r7, [pc, #52] @ 407d74 <__cxa_atexit@plt+0x3f1664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 407d50 <__cxa_atexit@plt+0x3f1640> │ │ │ │ + ldr r7, [pc, #20] @ 407d78 <__cxa_atexit@plt+0x3f1668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r5, r5, #68, 24 @ 0x4400 │ │ │ │ - orreq r5, r5, #8, 24 @ 0x800 │ │ │ │ + orreq r5, r5, #28, 24 @ 0x1c00 │ │ │ │ + orreq r5, r5, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 407db0 <__cxa_atexit@plt+0x3f16a0> │ │ │ │ + ldr r2, [pc, #76] @ 407dd8 <__cxa_atexit@plt+0x3f16c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 407d98 <__cxa_atexit@plt+0x3f1688> │ │ │ │ + beq 407dc0 <__cxa_atexit@plt+0x3f16b0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 407da0 <__cxa_atexit@plt+0x3f1690> │ │ │ │ - ldr r7, [pc, #36] @ 407db4 <__cxa_atexit@plt+0x3f16a4> │ │ │ │ + bne 407dc8 <__cxa_atexit@plt+0x3f16b8> │ │ │ │ + ldr r7, [pc, #36] @ 407ddc <__cxa_atexit@plt+0x3f16cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 407db8 <__cxa_atexit@plt+0x3f16a8> │ │ │ │ + ldr r7, [pc, #16] @ 407de0 <__cxa_atexit@plt+0x3f16d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r5, r5, #204, 22 @ 0x33000 │ │ │ │ - orreq r5, r5, #156, 22 @ 0x27000 │ │ │ │ + orreq r5, r5, #164, 22 @ 0x29000 │ │ │ │ + orreq r5, r5, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 407df0 <__cxa_atexit@plt+0x3f16e0> │ │ │ │ + ldr r3, [pc, #36] @ 407e18 <__cxa_atexit@plt+0x3f1708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 407df4 <__cxa_atexit@plt+0x3f16e4> │ │ │ │ + ldr r7, [pc, #20] @ 407e1c <__cxa_atexit@plt+0x3f170c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r5, #144, 22 @ 0x24000 │ │ │ │ - orreq r5, r5, #100, 22 @ 0x19000 │ │ │ │ + orreq r5, r5, #104, 22 @ 0x1a000 │ │ │ │ + orreq r5, r5, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 407e28 <__cxa_atexit@plt+0x3f1718> │ │ │ │ - ldr r5, [pc, #32] @ 407e38 <__cxa_atexit@plt+0x3f1728> │ │ │ │ + bhi 407e50 <__cxa_atexit@plt+0x3f1740> │ │ │ │ + ldr r5, [pc, #32] @ 407e60 <__cxa_atexit@plt+0x3f1750> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 407e3c <__cxa_atexit@plt+0x3f172c> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 407e64 <__cxa_atexit@plt+0x3f1754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, #132, 18 @ 0x210000 │ │ │ │ + cmneq r1, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407e84 <__cxa_atexit@plt+0x3f1774> │ │ │ │ - ldr r2, [pc, #44] @ 407e90 <__cxa_atexit@plt+0x3f1780> │ │ │ │ + bcc 407eac <__cxa_atexit@plt+0x3f179c> │ │ │ │ + ldr r2, [pc, #44] @ 407eb8 <__cxa_atexit@plt+0x3f17a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r5, #68, 18 @ 0x110000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r5, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 407f0c <__cxa_atexit@plt+0x3f17fc> │ │ │ │ - ldr r3, [pc, #128] @ 407f34 <__cxa_atexit@plt+0x3f1824> │ │ │ │ + bhi 407f34 <__cxa_atexit@plt+0x3f1824> │ │ │ │ + ldr r3, [pc, #128] @ 407f5c <__cxa_atexit@plt+0x3f184c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 407efc <__cxa_atexit@plt+0x3f17ec> │ │ │ │ + beq 407f24 <__cxa_atexit@plt+0x3f1814> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 407f1c <__cxa_atexit@plt+0x3f180c> │ │ │ │ - ldr r7, [pc, #100] @ 407f3c <__cxa_atexit@plt+0x3f182c> │ │ │ │ + bcc 407f44 <__cxa_atexit@plt+0x3f1834> │ │ │ │ + ldr r7, [pc, #100] @ 407f64 <__cxa_atexit@plt+0x3f1854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 407f38 <__cxa_atexit@plt+0x3f1828> │ │ │ │ + ldr r7, [pc, #36] @ 407f60 <__cxa_atexit@plt+0x3f1850> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq r1, #164, 16 @ 0xa40000 │ │ │ │ - orreq r5, r5, #156, 22 @ 0x27000 │ │ │ │ + cmneq r1, #124, 16 @ 0x7c0000 │ │ │ │ + orreq r5, r5, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407f84 <__cxa_atexit@plt+0x3f1874> │ │ │ │ - ldr r2, [pc, #44] @ 407f90 <__cxa_atexit@plt+0x3f1880> │ │ │ │ + bcc 407fac <__cxa_atexit@plt+0x3f189c> │ │ │ │ + ldr r2, [pc, #44] @ 407fb8 <__cxa_atexit@plt+0x3f18a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r5, #16, 22 @ 0x4000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r5, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 407fcc <__cxa_atexit@plt+0x3f18bc> │ │ │ │ - ldr r3, [pc, #40] @ 407fe4 <__cxa_atexit@plt+0x3f18d4> │ │ │ │ + bcc 407ff4 <__cxa_atexit@plt+0x3f18e4> │ │ │ │ + ldr r3, [pc, #40] @ 40800c <__cxa_atexit@plt+0x3f18fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 407fe8 <__cxa_atexit@plt+0x3f18d8> │ │ │ │ + ldr r7, [pc, #20] @ 408010 <__cxa_atexit@plt+0x3f1900> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r5, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq r1, #248, 14 @ 0x3e00000 │ │ │ │ + orreq r6, r5, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r1, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408024 <__cxa_atexit@plt+0x3f1914> │ │ │ │ - ldr r2, [pc, #36] @ 40802c <__cxa_atexit@plt+0x3f191c> │ │ │ │ + bhi 40804c <__cxa_atexit@plt+0x3f193c> │ │ │ │ + ldr r2, [pc, #36] @ 408054 <__cxa_atexit@plt+0x3f1944> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 408030 <__cxa_atexit@plt+0x3f1920> │ │ │ │ + ldr r1, [pc, #32] @ 408058 <__cxa_atexit@plt+0x3f1948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 14 @ 0x3100000 │ │ │ │ - orreq r5, r5, #0, 18 │ │ │ │ - cmneq r1, #148, 14 @ 0x2500000 │ │ │ │ + cmneq r1, #156, 14 @ 0x2700000 │ │ │ │ + orreq r5, r5, #216, 16 @ 0xd80000 │ │ │ │ + cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40809c <__cxa_atexit@plt+0x3f198c> │ │ │ │ + bhi 4080c4 <__cxa_atexit@plt+0x3f19b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4080a8 <__cxa_atexit@plt+0x3f1998> │ │ │ │ - ldr r1, [pc, #80] @ 4080b8 <__cxa_atexit@plt+0x3f19a8> │ │ │ │ + bcc 4080d0 <__cxa_atexit@plt+0x3f19c0> │ │ │ │ + ldr r1, [pc, #80] @ 4080e0 <__cxa_atexit@plt+0x3f19d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 4080bc <__cxa_atexit@plt+0x3f19ac> │ │ │ │ + ldr r2, [pc, #76] @ 4080e4 <__cxa_atexit@plt+0x3f19d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 4080c0 <__cxa_atexit@plt+0x3f19b0> │ │ │ │ + ldr r7, [pc, #52] @ 4080e8 <__cxa_atexit@plt+0x3f19d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r5, r5, #160, 16 @ 0xa00000 │ │ │ │ - orreq r6, r5, #0, 18 │ │ │ │ + orreq r5, r5, #120, 16 @ 0x780000 │ │ │ │ + orreq r6, r5, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 408114 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ - ldr r7, [pc, #64] @ 40812c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + bcc 40813c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ + ldr r7, [pc, #64] @ 408154 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #48] @ 408130 <__cxa_atexit@plt+0x3f1a20> │ │ │ │ + ldr r7, [pc, #48] @ 408158 <__cxa_atexit@plt+0x3f1a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #24] @ 408134 <__cxa_atexit@plt+0x3f1a24> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #24] @ 40815c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - orreq r6, r5, #144, 16 @ 0x900000 │ │ │ │ - cmneq r1, #192, 12 @ 0xc000000 │ │ │ │ + orreq r6, r5, #104, 16 @ 0x680000 │ │ │ │ + cmneq r1, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408170 <__cxa_atexit@plt+0x3f1a60> │ │ │ │ - ldr r2, [pc, #36] @ 408178 <__cxa_atexit@plt+0x3f1a68> │ │ │ │ + bhi 408198 <__cxa_atexit@plt+0x3f1a88> │ │ │ │ + ldr r2, [pc, #36] @ 4081a0 <__cxa_atexit@plt+0x3f1a90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 40817c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ + ldr r1, [pc, #32] @ 4081a4 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #120, 12 @ 0x7800000 │ │ │ │ - orreq r5, r5, #180, 14 @ 0x2d00000 │ │ │ │ - cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ + cmneq r1, #80, 12 @ 0x5000000 │ │ │ │ + orreq r5, r5, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r1, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4081ec <__cxa_atexit@plt+0x3f1adc> │ │ │ │ + bhi 408214 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4081f8 <__cxa_atexit@plt+0x3f1ae8> │ │ │ │ - ldr r1, [pc, #84] @ 408208 <__cxa_atexit@plt+0x3f1af8> │ │ │ │ + bcc 408220 <__cxa_atexit@plt+0x3f1b10> │ │ │ │ + ldr r1, [pc, #84] @ 408230 <__cxa_atexit@plt+0x3f1b20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 40820c <__cxa_atexit@plt+0x3f1afc> │ │ │ │ + ldr r2, [pc, #80] @ 408234 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 408210 <__cxa_atexit@plt+0x3f1b00> │ │ │ │ + ldr r7, [pc, #52] @ 408238 <__cxa_atexit@plt+0x3f1b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r5, r5, #84, 14 @ 0x1500000 │ │ │ │ - orreq r6, r5, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq r1, #188, 10 @ 0x2f000000 │ │ │ │ + orreq r5, r5, #44, 14 @ 0xb00000 │ │ │ │ + orreq r6, r5, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r1, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4082a8 <__cxa_atexit@plt+0x3f1b98> │ │ │ │ - ldr r6, [pc, #148] @ 4082d0 <__cxa_atexit@plt+0x3f1bc0> │ │ │ │ + bhi 4082d0 <__cxa_atexit@plt+0x3f1bc0> │ │ │ │ + ldr r6, [pc, #148] @ 4082f8 <__cxa_atexit@plt+0x3f1be8> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r6, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 408294 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ + beq 4082bc <__cxa_atexit@plt+0x3f1bac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4082bc <__cxa_atexit@plt+0x3f1bac> │ │ │ │ - ldr r2, [pc, #120] @ 4082d8 <__cxa_atexit@plt+0x3f1bc8> │ │ │ │ + bcc 4082e4 <__cxa_atexit@plt+0x3f1bd4> │ │ │ │ + ldr r2, [pc, #120] @ 408300 <__cxa_atexit@plt+0x3f1bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr sl, [sl, #7] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - ldr r2, [pc, #84] @ 4082dc <__cxa_atexit@plt+0x3f1bcc> │ │ │ │ + ldr r2, [pc, #84] @ 408304 <__cxa_atexit@plt+0x3f1bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4082d4 <__cxa_atexit@plt+0x3f1bc4> │ │ │ │ + ldr r7, [pc, #36] @ 4082fc <__cxa_atexit@plt+0x3f1bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq r1, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r1, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - orreq r6, r5, #8, 14 @ 0x200000 │ │ │ │ - cmneq r1, #244, 8 @ 0xf4000000 │ │ │ │ + orreq r6, r5, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r1, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40833c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ - ldr r3, [pc, #64] @ 408348 <__cxa_atexit@plt+0x3f1c38> │ │ │ │ + bcc 408364 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ + ldr r3, [pc, #64] @ 408370 <__cxa_atexit@plt+0x3f1c60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - ldr r3, [pc, #28] @ 40834c <__cxa_atexit@plt+0x3f1c3c> │ │ │ │ + ldr r3, [pc, #28] @ 408374 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - orreq r6, r5, #96, 12 @ 0x6000000 │ │ │ │ + orreq r6, r5, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40839c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ - ldr r3, [pc, #60] @ 4083ac <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ + bhi 4083c4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + ldr r3, [pc, #60] @ 4083d4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40838c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ + beq 4083b4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4083b0 <__cxa_atexit@plt+0x3f1ca0> │ │ │ │ + ldr r7, [pc, #12] @ 4083d8 <__cxa_atexit@plt+0x3f1cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r1, #80, 8 @ 0x50000000 │ │ │ │ + cmneq r1, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40841c <__cxa_atexit@plt+0x3f1d0c> │ │ │ │ - ldr r3, [pc, #60] @ 40842c <__cxa_atexit@plt+0x3f1d1c> │ │ │ │ + bhi 408444 <__cxa_atexit@plt+0x3f1d34> │ │ │ │ + ldr r3, [pc, #60] @ 408454 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40840c <__cxa_atexit@plt+0x3f1cfc> │ │ │ │ + beq 408434 <__cxa_atexit@plt+0x3f1d24> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 408430 <__cxa_atexit@plt+0x3f1d20> │ │ │ │ + ldr r7, [pc, #12] @ 408458 <__cxa_atexit@plt+0x3f1d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r1, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r1, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 408474 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ + ldr r7, [pc, #12] @ 40849c <__cxa_atexit@plt+0x3f1d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq r1, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r1, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r1, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4084cc <__cxa_atexit@plt+0x3f1dbc> │ │ │ │ - ldr r3, [pc, #64] @ 4084dc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ + bhi 4084f4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ + ldr r3, [pc, #64] @ 408504 <__cxa_atexit@plt+0x3f1df4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4084bc <__cxa_atexit@plt+0x3f1dac> │ │ │ │ - ldr r7, [pc, #48] @ 4084e0 <__cxa_atexit@plt+0x3f1dd0> │ │ │ │ + beq 4084e4 <__cxa_atexit@plt+0x3f1dd4> │ │ │ │ + ldr r7, [pc, #48] @ 408508 <__cxa_atexit@plt+0x3f1df8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4084e4 <__cxa_atexit@plt+0x3f1dd4> │ │ │ │ + ldr r7, [pc, #16] @ 40850c <__cxa_atexit@plt+0x3f1dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r1, #216, 6 @ 0x60000003 │ │ │ │ - cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r1, #152, 6 @ 0x60000002 │ │ │ │ + cmneq r1, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ + cmneq r1, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 408508 <__cxa_atexit@plt+0x3f1df8> │ │ │ │ + ldr r7, [pc, #12] @ 408530 <__cxa_atexit@plt+0x3f1e20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #140, 6 @ 0x30000002 │ │ │ │ + cmneq r1, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 40852c <__cxa_atexit@plt+0x3f1e1c> │ │ │ │ + ldr r7, [pc, #12] @ 408554 <__cxa_atexit@plt+0x3f1e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r5, #56, 8 @ 0x38000000 │ │ │ │ + orreq r5, r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 408550 <__cxa_atexit@plt+0x3f1e40> │ │ │ │ + ldr r7, [pc, #12] @ 408578 <__cxa_atexit@plt+0x3f1e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r5, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ + orreq r5, r5, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r1, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4085ac <__cxa_atexit@plt+0x3f1e9c> │ │ │ │ + bhi 4085d4 <__cxa_atexit@plt+0x3f1ec4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4085a4 <__cxa_atexit@plt+0x3f1e94> │ │ │ │ - ldr r3, [pc, #44] @ 4085b4 <__cxa_atexit@plt+0x3f1ea4> │ │ │ │ + beq 4085cc <__cxa_atexit@plt+0x3f1ebc> │ │ │ │ + ldr r3, [pc, #44] @ 4085dc <__cxa_atexit@plt+0x3f1ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 4085b8 <__cxa_atexit@plt+0x3f1ea8> │ │ │ │ + ldr r2, [pc, #40] @ 4085e0 <__cxa_atexit@plt+0x3f1ed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 8 @ 0x4c000000 │ │ │ │ - orreq r5, r5, #208, 6 @ 0x40000003 │ │ │ │ - cmneq r1, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ + orreq r5, r5, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq r1, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 408684 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ - ldr r3, [pc, #180] @ 408694 <__cxa_atexit@plt+0x3f1f84> │ │ │ │ + bhi 4086ac <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ + ldr r3, [pc, #180] @ 4086bc <__cxa_atexit@plt+0x3f1fac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 408648 <__cxa_atexit@plt+0x3f1f38> │ │ │ │ - ldr r7, [pc, #156] @ 408698 <__cxa_atexit@plt+0x3f1f88> │ │ │ │ + beq 408670 <__cxa_atexit@plt+0x3f1f60> │ │ │ │ + ldr r7, [pc, #156] @ 4086c0 <__cxa_atexit@plt+0x3f1fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r9, [sl, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-16]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r9, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 408658 <__cxa_atexit@plt+0x3f1f48> │ │ │ │ + beq 408680 <__cxa_atexit@plt+0x3f1f70> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 408664 <__cxa_atexit@plt+0x3f1f54> │ │ │ │ + beq 40868c <__cxa_atexit@plt+0x3f1f7c> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 408678 <__cxa_atexit@plt+0x3f1f68> │ │ │ │ - ldr r3, [pc, #100] @ 4086a4 <__cxa_atexit@plt+0x3f1f94> │ │ │ │ + bne 4086a0 <__cxa_atexit@plt+0x3f1f90> │ │ │ │ + ldr r3, [pc, #100] @ 4086cc <__cxa_atexit@plt+0x3f1fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 4086a0 <__cxa_atexit@plt+0x3f1f90> │ │ │ │ + ldr r2, [pc, #52] @ 4086c8 <__cxa_atexit@plt+0x3f1fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #28] @ 40869c <__cxa_atexit@plt+0x3f1f8c> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #28] @ 4086c4 <__cxa_atexit@plt+0x3f1fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #28] @ 4086a8 <__cxa_atexit@plt+0x3f1f98> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #28] @ 4086d0 <__cxa_atexit@plt+0x3f1fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - cmneq r1, #120, 6 @ 0xe0000001 │ │ │ │ - orreq r6, r5, #32, 6 @ 0x80000000 │ │ │ │ - orreq r6, r5, #80, 6 @ 0x40000001 │ │ │ │ - cmneq r1, #144, 6 @ 0x40000002 │ │ │ │ - cmneq r1, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r1, #80, 6 @ 0x40000001 │ │ │ │ + orreq r6, r5, #248, 4 @ 0x8000000f │ │ │ │ + orreq r6, r5, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ 408740 <__cxa_atexit@plt+0x3f2030> │ │ │ │ + ldr r1, [pc, #120] @ 408768 <__cxa_atexit@plt+0x3f2058> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 40870c <__cxa_atexit@plt+0x3f1ffc> │ │ │ │ + beq 408734 <__cxa_atexit@plt+0x3f2024> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 408718 <__cxa_atexit@plt+0x3f2008> │ │ │ │ + beq 408740 <__cxa_atexit@plt+0x3f2030> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 408730 <__cxa_atexit@plt+0x3f2020> │ │ │ │ - ldr r3, [pc, #76] @ 40874c <__cxa_atexit@plt+0x3f203c> │ │ │ │ + bne 408758 <__cxa_atexit@plt+0x3f2048> │ │ │ │ + ldr r3, [pc, #76] @ 408774 <__cxa_atexit@plt+0x3f2064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5], #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 408748 <__cxa_atexit@plt+0x3f2038> │ │ │ │ + ldr r3, [pc, #40] @ 408770 <__cxa_atexit@plt+0x3f2060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #12] @ 408744 <__cxa_atexit@plt+0x3f2034> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #12] @ 40876c <__cxa_atexit@plt+0x3f205c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq r1, #192, 4 │ │ │ │ - orreq r6, r5, #108, 4 @ 0xc0000006 │ │ │ │ - orreq r6, r5, #144, 4 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ + cmneq r1, #152, 4 @ 0x80000009 │ │ │ │ + orreq r6, r5, #68, 4 @ 0x40000004 │ │ │ │ + orreq r6, r5, #104, 4 @ 0x80000006 │ │ │ │ + cmneq r1, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40878c <__cxa_atexit@plt+0x3f207c> │ │ │ │ + beq 4087b4 <__cxa_atexit@plt+0x3f20a4> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 4087a4 <__cxa_atexit@plt+0x3f2094> │ │ │ │ - ldr r3, [pc, #64] @ 4087bc <__cxa_atexit@plt+0x3f20ac> │ │ │ │ + bne 4087cc <__cxa_atexit@plt+0x3f20bc> │ │ │ │ + ldr r3, [pc, #64] @ 4087e4 <__cxa_atexit@plt+0x3f20d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r3, [pc, #36] @ 4087b8 <__cxa_atexit@plt+0x3f20a8> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r3, [pc, #36] @ 4087e0 <__cxa_atexit@plt+0x3f20d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #8] @ 4087b4 <__cxa_atexit@plt+0x3f20a4> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #8] @ 4087dc <__cxa_atexit@plt+0x3f20cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - cmneq r1, #76, 4 @ 0xc0000004 │ │ │ │ - orreq r6, r5, #248, 2 @ 0x3e │ │ │ │ - orreq r6, r5, #20, 4 @ 0x40000001 │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + cmneq r1, #36, 4 @ 0x40000002 │ │ │ │ + orreq r6, r5, #208, 2 @ 0x34 │ │ │ │ + orreq r6, r5, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4087f0 <__cxa_atexit@plt+0x3f20e0> │ │ │ │ + bhi 408818 <__cxa_atexit@plt+0x3f2108> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4087f8 <__cxa_atexit@plt+0x3f20e8> │ │ │ │ + ldr r2, [pc, #24] @ 408820 <__cxa_atexit@plt+0x3f2110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r5, #48, 2 │ │ │ │ + orreq r5, r5, #8, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4088a4 <__cxa_atexit@plt+0x3f2194> │ │ │ │ - ldr r3, [pc, #144] @ 4088ac <__cxa_atexit@plt+0x3f219c> │ │ │ │ + bhi 4088cc <__cxa_atexit@plt+0x3f21bc> │ │ │ │ + ldr r3, [pc, #144] @ 4088d4 <__cxa_atexit@plt+0x3f21c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 408874 <__cxa_atexit@plt+0x3f2164> │ │ │ │ - ldr r1, [pc, #112] @ 4088b0 <__cxa_atexit@plt+0x3f21a0> │ │ │ │ + beq 40889c <__cxa_atexit@plt+0x3f218c> │ │ │ │ + ldr r1, [pc, #112] @ 4088d8 <__cxa_atexit@plt+0x3f21c8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 408884 <__cxa_atexit@plt+0x3f2174> │ │ │ │ + beq 4088ac <__cxa_atexit@plt+0x3f219c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40889c <__cxa_atexit@plt+0x3f218c> │ │ │ │ + bne 4088c4 <__cxa_atexit@plt+0x3f21b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 4088b4 <__cxa_atexit@plt+0x3f21a4> │ │ │ │ + ldr r3, [pc, #40] @ 4088dc <__cxa_atexit@plt+0x3f21cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r5, r5, #240 @ 0xf0 │ │ │ │ + orreq r5, r5, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 408924 <__cxa_atexit@plt+0x3f2214> │ │ │ │ + ldr r2, [pc, #84] @ 40894c <__cxa_atexit@plt+0x3f223c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 4088fc <__cxa_atexit@plt+0x3f21ec> │ │ │ │ + beq 408924 <__cxa_atexit@plt+0x3f2214> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 408918 <__cxa_atexit@plt+0x3f2208> │ │ │ │ + bne 408940 <__cxa_atexit@plt+0x3f2230> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 408928 <__cxa_atexit@plt+0x3f2218> │ │ │ │ + ldr r3, [pc, #24] @ 408950 <__cxa_atexit@plt+0x3f2240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r5, r5, #108 @ 0x6c │ │ │ │ + orreq r5, r5, #68 @ 0x44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40895c <__cxa_atexit@plt+0x3f224c> │ │ │ │ - ldr r3, [pc, #32] @ 408968 <__cxa_atexit@plt+0x3f2258> │ │ │ │ + bne 408984 <__cxa_atexit@plt+0x3f2274> │ │ │ │ + ldr r3, [pc, #32] @ 408990 <__cxa_atexit@plt+0x3f2280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - orreq r5, r5, #52 @ 0x34 │ │ │ │ - cmneq r1, #192 @ 0xc0 │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + orreq r5, r5, #12 │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4089b0 <__cxa_atexit@plt+0x3f22a0> │ │ │ │ + bhi 4089d8 <__cxa_atexit@plt+0x3f22c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 4089b8 <__cxa_atexit@plt+0x3f22a8> │ │ │ │ + ldr r1, [pc, #36] @ 4089e0 <__cxa_atexit@plt+0x3f22d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 4089bc <__cxa_atexit@plt+0x3f22ac> │ │ │ │ + ldr r7, [pc, #28] @ 4089e4 <__cxa_atexit@plt+0x3f22d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #124, 30 @ 0x1f0 │ │ │ │ - orreq r5, r5, #240, 30 @ 0x3c0 │ │ │ │ + orreq r4, r5, #84, 30 @ 0x150 │ │ │ │ + orreq r5, r5, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4089f4 <__cxa_atexit@plt+0x3f22e4> │ │ │ │ + bhi 408a1c <__cxa_atexit@plt+0x3f230c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 4089fc <__cxa_atexit@plt+0x3f22ec> │ │ │ │ + ldr r1, [pc, #24] @ 408a24 <__cxa_atexit@plt+0x3f2314> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #44, 30 @ 0xb0 │ │ │ │ + orreq r4, r5, #4, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 408a88 <__cxa_atexit@plt+0x3f2378> │ │ │ │ + bhi 408ab0 <__cxa_atexit@plt+0x3f23a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 408a94 <__cxa_atexit@plt+0x3f2384> │ │ │ │ - ldr lr, [pc, #116] @ 408aa4 <__cxa_atexit@plt+0x3f2394> │ │ │ │ + bcc 408abc <__cxa_atexit@plt+0x3f23ac> │ │ │ │ + ldr lr, [pc, #116] @ 408acc <__cxa_atexit@plt+0x3f23bc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 408aa8 <__cxa_atexit@plt+0x3f2398> │ │ │ │ + ldr r0, [pc, #108] @ 408ad0 <__cxa_atexit@plt+0x3f23c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 408aac <__cxa_atexit@plt+0x3f239c> │ │ │ │ + ldr r2, [pc, #80] @ 408ad4 <__cxa_atexit@plt+0x3f23c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 408ab0 <__cxa_atexit@plt+0x3f23a0> │ │ │ │ + ldr r5, [pc, #68] @ 408ad8 <__cxa_atexit@plt+0x3f23c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 408ab4 <__cxa_atexit@plt+0x3f23a4> │ │ │ │ + ldr r2, [pc, #60] @ 408adc <__cxa_atexit@plt+0x3f23cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq r4, r5, #212, 28 @ 0xd40 │ │ │ │ - orreq r4, r5, #32, 30 @ 0x80 │ │ │ │ - orreq r4, r5, #240, 28 @ 0xf00 │ │ │ │ - orreq r4, r5, #148, 30 @ 0x250 │ │ │ │ + orreq r4, r5, #172, 28 @ 0xac0 │ │ │ │ + orreq r4, r5, #248, 28 @ 0xf80 │ │ │ │ + orreq r4, r5, #200, 28 @ 0xc80 │ │ │ │ + orreq r4, r5, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408aec <__cxa_atexit@plt+0x3f23dc> │ │ │ │ + bhi 408b14 <__cxa_atexit@plt+0x3f2404> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 408af4 <__cxa_atexit@plt+0x3f23e4> │ │ │ │ + ldr r1, [pc, #24] @ 408b1c <__cxa_atexit@plt+0x3f240c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #52, 28 @ 0x340 │ │ │ │ + orreq r4, r5, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 408b78 <__cxa_atexit@plt+0x3f2468> │ │ │ │ + bhi 408ba0 <__cxa_atexit@plt+0x3f2490> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 408b84 <__cxa_atexit@plt+0x3f2474> │ │ │ │ - ldr lr, [pc, #104] @ 408b94 <__cxa_atexit@plt+0x3f2484> │ │ │ │ + bcc 408bac <__cxa_atexit@plt+0x3f249c> │ │ │ │ + ldr lr, [pc, #104] @ 408bbc <__cxa_atexit@plt+0x3f24ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 408b98 <__cxa_atexit@plt+0x3f2488> │ │ │ │ + ldr r0, [pc, #88] @ 408bc0 <__cxa_atexit@plt+0x3f24b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 408b9c <__cxa_atexit@plt+0x3f248c> │ │ │ │ + ldr r5, [pc, #76] @ 408bc4 <__cxa_atexit@plt+0x3f24b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 408ba0 <__cxa_atexit@plt+0x3f2490> │ │ │ │ + ldr r1, [pc, #68] @ 408bc8 <__cxa_atexit@plt+0x3f24b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r4, r5, #60, 28 @ 0x3c0 │ │ │ │ - orreq r4, r5, #244, 26 @ 0x3d00 │ │ │ │ - orreq r4, r5, #176, 28 @ 0xb00 │ │ │ │ + orreq r4, r5, #20, 28 @ 0x140 │ │ │ │ + orreq r4, r5, #204, 26 @ 0x3300 │ │ │ │ + orreq r4, r5, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 408c1c <__cxa_atexit@plt+0x3f250c> │ │ │ │ + bhi 408c44 <__cxa_atexit@plt+0x3f2534> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 408c28 <__cxa_atexit@plt+0x3f2518> │ │ │ │ - ldr lr, [pc, #100] @ 408c38 <__cxa_atexit@plt+0x3f2528> │ │ │ │ + bcc 408c50 <__cxa_atexit@plt+0x3f2540> │ │ │ │ + ldr lr, [pc, #100] @ 408c60 <__cxa_atexit@plt+0x3f2550> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 408c3c <__cxa_atexit@plt+0x3f252c> │ │ │ │ + ldr r0, [pc, #92] @ 408c64 <__cxa_atexit@plt+0x3f2554> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 408c40 <__cxa_atexit@plt+0x3f2530> │ │ │ │ + ldr r2, [pc, #64] @ 408c68 <__cxa_atexit@plt+0x3f2558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r4, r5, #48, 26 @ 0xc00 │ │ │ │ - orreq r4, r5, #152, 30 @ 0x260 │ │ │ │ + orreq r4, r5, #8, 26 @ 0x200 │ │ │ │ + orreq r4, r5, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408c78 <__cxa_atexit@plt+0x3f2568> │ │ │ │ + bhi 408ca0 <__cxa_atexit@plt+0x3f2590> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 408c80 <__cxa_atexit@plt+0x3f2570> │ │ │ │ + ldr r1, [pc, #24] @ 408ca8 <__cxa_atexit@plt+0x3f2598> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #168, 24 @ 0xa800 │ │ │ │ + orreq r4, r5, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408d08 <__cxa_atexit@plt+0x3f25f8> │ │ │ │ - ldr lr, [pc, #108] @ 408d10 <__cxa_atexit@plt+0x3f2600> │ │ │ │ + bhi 408d30 <__cxa_atexit@plt+0x3f2620> │ │ │ │ + ldr lr, [pc, #108] @ 408d38 <__cxa_atexit@plt+0x3f2628> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 408cf0 <__cxa_atexit@plt+0x3f25e0> │ │ │ │ - ldr r3, [pc, #64] @ 408d14 <__cxa_atexit@plt+0x3f2604> │ │ │ │ + beq 408d18 <__cxa_atexit@plt+0x3f2608> │ │ │ │ + ldr r3, [pc, #64] @ 408d3c <__cxa_atexit@plt+0x3f262c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 408d00 <__cxa_atexit@plt+0x3f25f0> │ │ │ │ - b 408d58 <__cxa_atexit@plt+0x3f2648> │ │ │ │ + beq 408d28 <__cxa_atexit@plt+0x3f2618> │ │ │ │ + b 408d80 <__cxa_atexit@plt+0x3f2670> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 408d4c <__cxa_atexit@plt+0x3f263c> │ │ │ │ + ldr r2, [pc, #28] @ 408d74 <__cxa_atexit@plt+0x3f2664> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 408d44 <__cxa_atexit@plt+0x3f2634> │ │ │ │ - b 408d58 <__cxa_atexit@plt+0x3f2648> │ │ │ │ + beq 408d6c <__cxa_atexit@plt+0x3f265c> │ │ │ │ + b 408d80 <__cxa_atexit@plt+0x3f2670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 408de4 <__cxa_atexit@plt+0x3f26d4> │ │ │ │ + bne 408e0c <__cxa_atexit@plt+0x3f26fc> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 408e48 <__cxa_atexit@plt+0x3f2738> │ │ │ │ - ldr lr, [pc, #232] @ 408e7c <__cxa_atexit@plt+0x3f276c> │ │ │ │ + bcc 408e70 <__cxa_atexit@plt+0x3f2760> │ │ │ │ + ldr lr, [pc, #232] @ 408ea4 <__cxa_atexit@plt+0x3f2794> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 408e80 <__cxa_atexit@plt+0x3f2770> │ │ │ │ + ldr r0, [pc, #228] @ 408ea8 <__cxa_atexit@plt+0x3f2798> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 408e84 <__cxa_atexit@plt+0x3f2774> │ │ │ │ + ldr r5, [pc, #208] @ 408eac <__cxa_atexit@plt+0x3f279c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 408e88 <__cxa_atexit@plt+0x3f2778> │ │ │ │ + ldr r1, [pc, #200] @ 408eb0 <__cxa_atexit@plt+0x3f27a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 408e5c <__cxa_atexit@plt+0x3f274c> │ │ │ │ - ldr r1, [pc, #120] @ 408e70 <__cxa_atexit@plt+0x3f2760> │ │ │ │ + bcc 408e84 <__cxa_atexit@plt+0x3f2774> │ │ │ │ + ldr r1, [pc, #120] @ 408e98 <__cxa_atexit@plt+0x3f2788> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 408e74 <__cxa_atexit@plt+0x3f2764> │ │ │ │ + ldr r0, [pc, #84] @ 408e9c <__cxa_atexit@plt+0x3f278c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 408e78 <__cxa_atexit@plt+0x3f2768> │ │ │ │ + ldr r0, [pc, #76] @ 408ea0 <__cxa_atexit@plt+0x3f2790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - orreq r4, r5, #108, 26 @ 0x1b00 │ │ │ │ + orreq r4, r5, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - orreq r4, r5, #224, 22 @ 0x38000 │ │ │ │ - orreq r4, r5, #144, 22 @ 0x24000 │ │ │ │ - orreq r4, r5, #76, 24 @ 0x4c00 │ │ │ │ - cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ + orreq r4, r5, #184, 22 @ 0x2e000 │ │ │ │ + orreq r4, r5, #104, 22 @ 0x1a000 │ │ │ │ + orreq r4, r5, #36, 24 @ 0x2400 │ │ │ │ + cmneq r1, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408ed0 <__cxa_atexit@plt+0x3f27c0> │ │ │ │ + bhi 408ef8 <__cxa_atexit@plt+0x3f27e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 408ed8 <__cxa_atexit@plt+0x3f27c8> │ │ │ │ + ldr r1, [pc, #36] @ 408f00 <__cxa_atexit@plt+0x3f27f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 408edc <__cxa_atexit@plt+0x3f27cc> │ │ │ │ + ldr r7, [pc, #28] @ 408f04 <__cxa_atexit@plt+0x3f27f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #92, 20 @ 0x5c000 │ │ │ │ - orreq r5, r5, #204, 20 @ 0xcc000 │ │ │ │ + orreq r4, r5, #52, 20 @ 0x34000 │ │ │ │ + orreq r5, r5, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408f14 <__cxa_atexit@plt+0x3f2804> │ │ │ │ + bhi 408f3c <__cxa_atexit@plt+0x3f282c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 408f1c <__cxa_atexit@plt+0x3f280c> │ │ │ │ + ldr r1, [pc, #24] @ 408f44 <__cxa_atexit@plt+0x3f2834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #12, 20 @ 0xc000 │ │ │ │ + orreq r4, r5, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 408fa8 <__cxa_atexit@plt+0x3f2898> │ │ │ │ + bhi 408fd0 <__cxa_atexit@plt+0x3f28c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 408fb4 <__cxa_atexit@plt+0x3f28a4> │ │ │ │ - ldr lr, [pc, #116] @ 408fc4 <__cxa_atexit@plt+0x3f28b4> │ │ │ │ + bcc 408fdc <__cxa_atexit@plt+0x3f28cc> │ │ │ │ + ldr lr, [pc, #116] @ 408fec <__cxa_atexit@plt+0x3f28dc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 408fc8 <__cxa_atexit@plt+0x3f28b8> │ │ │ │ + ldr r0, [pc, #108] @ 408ff0 <__cxa_atexit@plt+0x3f28e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 408fcc <__cxa_atexit@plt+0x3f28bc> │ │ │ │ + ldr r2, [pc, #80] @ 408ff4 <__cxa_atexit@plt+0x3f28e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 408fd0 <__cxa_atexit@plt+0x3f28c0> │ │ │ │ + ldr r5, [pc, #68] @ 408ff8 <__cxa_atexit@plt+0x3f28e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 408fd4 <__cxa_atexit@plt+0x3f28c4> │ │ │ │ + ldr r2, [pc, #60] @ 408ffc <__cxa_atexit@plt+0x3f28ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq r4, r5, #180, 18 @ 0x2d0000 │ │ │ │ - orreq r4, r5, #0, 20 │ │ │ │ - orreq r4, r5, #208, 18 @ 0x340000 │ │ │ │ - orreq r4, r5, #116, 20 @ 0x74000 │ │ │ │ + orreq r4, r5, #140, 18 @ 0x230000 │ │ │ │ + orreq r4, r5, #216, 18 @ 0x360000 │ │ │ │ + orreq r4, r5, #168, 18 @ 0x2a0000 │ │ │ │ + orreq r4, r5, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40900c <__cxa_atexit@plt+0x3f28fc> │ │ │ │ + bhi 409034 <__cxa_atexit@plt+0x3f2924> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 409014 <__cxa_atexit@plt+0x3f2904> │ │ │ │ + ldr r1, [pc, #24] @ 40903c <__cxa_atexit@plt+0x3f292c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #20, 18 @ 0x50000 │ │ │ │ + orreq r4, r5, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 409098 <__cxa_atexit@plt+0x3f2988> │ │ │ │ + bhi 4090c0 <__cxa_atexit@plt+0x3f29b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4090a4 <__cxa_atexit@plt+0x3f2994> │ │ │ │ - ldr lr, [pc, #104] @ 4090b4 <__cxa_atexit@plt+0x3f29a4> │ │ │ │ + bcc 4090cc <__cxa_atexit@plt+0x3f29bc> │ │ │ │ + ldr lr, [pc, #104] @ 4090dc <__cxa_atexit@plt+0x3f29cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 4090b8 <__cxa_atexit@plt+0x3f29a8> │ │ │ │ + ldr r0, [pc, #88] @ 4090e0 <__cxa_atexit@plt+0x3f29d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 4090bc <__cxa_atexit@plt+0x3f29ac> │ │ │ │ + ldr r5, [pc, #76] @ 4090e4 <__cxa_atexit@plt+0x3f29d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 4090c0 <__cxa_atexit@plt+0x3f29b0> │ │ │ │ + ldr r1, [pc, #68] @ 4090e8 <__cxa_atexit@plt+0x3f29d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r4, r5, #28, 18 @ 0x70000 │ │ │ │ - orreq r4, r5, #212, 16 @ 0xd40000 │ │ │ │ - orreq r4, r5, #144, 18 @ 0x240000 │ │ │ │ + orreq r4, r5, #244, 16 @ 0xf40000 │ │ │ │ + orreq r4, r5, #172, 16 @ 0xac0000 │ │ │ │ + orreq r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40913c <__cxa_atexit@plt+0x3f2a2c> │ │ │ │ + bhi 409164 <__cxa_atexit@plt+0x3f2a54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 409148 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - ldr lr, [pc, #100] @ 409158 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + bcc 409170 <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + ldr lr, [pc, #100] @ 409180 <__cxa_atexit@plt+0x3f2a70> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 40915c <__cxa_atexit@plt+0x3f2a4c> │ │ │ │ + ldr r0, [pc, #92] @ 409184 <__cxa_atexit@plt+0x3f2a74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 409160 <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + ldr r2, [pc, #64] @ 409188 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r4, r5, #16, 16 @ 0x100000 │ │ │ │ - orreq r4, r5, #120, 20 @ 0x78000 │ │ │ │ + orreq r4, r5, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r4, r5, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409198 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + bhi 4091c0 <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 4091a0 <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + ldr r1, [pc, #24] @ 4091c8 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #136, 14 @ 0x2200000 │ │ │ │ + orreq r4, r5, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409228 <__cxa_atexit@plt+0x3f2b18> │ │ │ │ - ldr lr, [pc, #108] @ 409230 <__cxa_atexit@plt+0x3f2b20> │ │ │ │ + bhi 409250 <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + ldr lr, [pc, #108] @ 409258 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 409210 <__cxa_atexit@plt+0x3f2b00> │ │ │ │ - ldr r3, [pc, #64] @ 409234 <__cxa_atexit@plt+0x3f2b24> │ │ │ │ + beq 409238 <__cxa_atexit@plt+0x3f2b28> │ │ │ │ + ldr r3, [pc, #64] @ 40925c <__cxa_atexit@plt+0x3f2b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 409220 <__cxa_atexit@plt+0x3f2b10> │ │ │ │ - b 409278 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + beq 409248 <__cxa_atexit@plt+0x3f2b38> │ │ │ │ + b 4092a0 <__cxa_atexit@plt+0x3f2b90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 40926c <__cxa_atexit@plt+0x3f2b5c> │ │ │ │ + ldr r2, [pc, #28] @ 409294 <__cxa_atexit@plt+0x3f2b84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 409264 <__cxa_atexit@plt+0x3f2b54> │ │ │ │ - b 409278 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + beq 40928c <__cxa_atexit@plt+0x3f2b7c> │ │ │ │ + b 4092a0 <__cxa_atexit@plt+0x3f2b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 409304 <__cxa_atexit@plt+0x3f2bf4> │ │ │ │ + bne 40932c <__cxa_atexit@plt+0x3f2c1c> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 409368 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr lr, [pc, #232] @ 40939c <__cxa_atexit@plt+0x3f2c8c> │ │ │ │ + bcc 409390 <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + ldr lr, [pc, #232] @ 4093c4 <__cxa_atexit@plt+0x3f2cb4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 4093a0 <__cxa_atexit@plt+0x3f2c90> │ │ │ │ + ldr r0, [pc, #228] @ 4093c8 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 4093a4 <__cxa_atexit@plt+0x3f2c94> │ │ │ │ + ldr r5, [pc, #208] @ 4093cc <__cxa_atexit@plt+0x3f2cbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 4093a8 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + ldr r1, [pc, #200] @ 4093d0 <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 40937c <__cxa_atexit@plt+0x3f2c6c> │ │ │ │ - ldr r1, [pc, #120] @ 409390 <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + bcc 4093a4 <__cxa_atexit@plt+0x3f2c94> │ │ │ │ + ldr r1, [pc, #120] @ 4093b8 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 409394 <__cxa_atexit@plt+0x3f2c84> │ │ │ │ + ldr r0, [pc, #84] @ 4093bc <__cxa_atexit@plt+0x3f2cac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 409398 <__cxa_atexit@plt+0x3f2c88> │ │ │ │ + ldr r0, [pc, #76] @ 4093c0 <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - orreq r4, r5, #76, 16 @ 0x4c0000 │ │ │ │ + orreq r4, r5, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - orreq r4, r5, #192, 12 @ 0xc000000 │ │ │ │ - orreq r4, r5, #112, 12 @ 0x7000000 │ │ │ │ - orreq r4, r5, #44, 14 @ 0xb00000 │ │ │ │ + orreq r4, r5, #152, 12 @ 0x9800000 │ │ │ │ + orreq r4, r5, #72, 12 @ 0x4800000 │ │ │ │ + orreq r4, r5, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4093f8 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - ldr r2, [pc, #56] @ 409400 <__cxa_atexit@plt+0x3f2cf0> │ │ │ │ + bhi 409420 <__cxa_atexit@plt+0x3f2d10> │ │ │ │ + ldr r2, [pc, #56] @ 409428 <__cxa_atexit@plt+0x3f2d18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 409404 <__cxa_atexit@plt+0x3f2cf4> │ │ │ │ + ldr r1, [pc, #48] @ 40942c <__cxa_atexit@plt+0x3f2d1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 409408 <__cxa_atexit@plt+0x3f2cf8> │ │ │ │ + ldr r1, [pc, #40] @ 409430 <__cxa_atexit@plt+0x3f2d20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #92, 12 @ 0x5c00000 │ │ │ │ - orreq r4, r5, #60, 10 @ 0xf000000 │ │ │ │ - orreq r4, r5, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r1, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r1, #52, 12 @ 0x3400000 │ │ │ │ + orreq r4, r5, #20, 10 @ 0x5000000 │ │ │ │ + orreq r4, r5, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4094bc <__cxa_atexit@plt+0x3f2dac> │ │ │ │ + bhi 4094e4 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4094c8 <__cxa_atexit@plt+0x3f2db8> │ │ │ │ + bcc 4094f0 <__cxa_atexit@plt+0x3f2de0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 4094d8 <__cxa_atexit@plt+0x3f2dc8> │ │ │ │ + ldr r1, [pc, #148] @ 409500 <__cxa_atexit@plt+0x3f2df0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ sub r2, r6, #27 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 4094dc <__cxa_atexit@plt+0x3f2dcc> │ │ │ │ + ldr r2, [pc, #116] @ 409504 <__cxa_atexit@plt+0x3f2df4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 4094e0 <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + ldr r2, [pc, #108] @ 409508 <__cxa_atexit@plt+0x3f2df8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #4]! │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 4094e4 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + ldr sl, [pc, #96] @ 40950c <__cxa_atexit@plt+0x3f2dfc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 4094e8 <__cxa_atexit@plt+0x3f2dd8> │ │ │ │ + ldr r2, [pc, #92] @ 409510 <__cxa_atexit@plt+0x3f2e00> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #204, 8 @ 0xcc000000 │ │ │ │ - orreq r4, r5, #48, 14 @ 0xc00000 │ │ │ │ + orreq r4, r5, #164, 8 @ 0xa4000000 │ │ │ │ + orreq r4, r5, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #76, 10 @ 0x13000000 │ │ │ │ + cmneq r1, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4095d8 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr lr, [pc, #232] @ 4095f8 <__cxa_atexit@plt+0x3f2ee8> │ │ │ │ + bhi 409600 <__cxa_atexit@plt+0x3f2ef0> │ │ │ │ + ldr lr, [pc, #232] @ 409620 <__cxa_atexit@plt+0x3f2f10> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #220] @ 4095fc <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r9, [pc, #220] @ 409624 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4095cc <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + beq 4095f4 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 4095e4 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ - ldr lr, [pc, #168] @ 409600 <__cxa_atexit@plt+0x3f2ef0> │ │ │ │ + bcc 40960c <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr lr, [pc, #168] @ 409628 <__cxa_atexit@plt+0x3f2f18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #164] @ 409604 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r8, [pc, #164] @ 40962c <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ 409608 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ + ldr r9, [pc, #160] @ 409630 <__cxa_atexit@plt+0x3f2f20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4]! │ │ │ │ sub r1, ip, #39 @ 0x27 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #124] @ 40960c <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r9, [pc, #124] @ 409634 <__cxa_atexit@plt+0x3f2f24> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [r1, #36]! @ 0x24 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ @@ -1035173,125 +1035183,125 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, ip │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - orreq r4, r5, #240, 6 @ 0xc0000003 │ │ │ │ + orreq r4, r5, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ - orreq r4, r5, #48, 12 @ 0x3000000 │ │ │ │ + orreq r4, r5, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r1, #40, 8 @ 0x28000000 │ │ │ │ + cmneq r1, #0, 8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ cmp r2, lr │ │ │ │ - bcc 4096ac <__cxa_atexit@plt+0x3f2f9c> │ │ │ │ - ldr r8, [pc, #136] @ 4096bc <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + bcc 4096d4 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r8, [pc, #136] @ 4096e4 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #132] @ 4096c0 <__cxa_atexit@plt+0x3f2fb0> │ │ │ │ + ldr r9, [pc, #132] @ 4096e8 <__cxa_atexit@plt+0x3f2fd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4]! │ │ │ │ sub r1, lr, #39 @ 0x27 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #96] @ 4096c4 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + ldr r1, [pc, #96] @ 4096ec <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 4096c8 <__cxa_atexit@plt+0x3f2fb8> │ │ │ │ + ldr r1, [pc, #56] @ 4096f0 <__cxa_atexit@plt+0x3f2fe0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ - orreq r4, r5, #92, 10 @ 0x17000000 │ │ │ │ + orreq r4, r5, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r1, #64, 6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 409720 <__cxa_atexit@plt+0x3f3010> │ │ │ │ + bhi 409748 <__cxa_atexit@plt+0x3f3038> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 409728 <__cxa_atexit@plt+0x3f3018> │ │ │ │ - ldr r1, [pc, #64] @ 409744 <__cxa_atexit@plt+0x3f3034> │ │ │ │ + bcc 409750 <__cxa_atexit@plt+0x3f3040> │ │ │ │ + ldr r1, [pc, #64] @ 40976c <__cxa_atexit@plt+0x3f305c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 409748 <__cxa_atexit@plt+0x3f3038> │ │ │ │ + ldr r0, [pc, #60] @ 409770 <__cxa_atexit@plt+0x3f3060> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ + b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ mov r6, r3 │ │ │ │ - b 409730 <__cxa_atexit@plt+0x3f3020> │ │ │ │ + b 409758 <__cxa_atexit@plt+0x3f3048> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 409740 <__cxa_atexit@plt+0x3f3030> │ │ │ │ + ldr r7, [pc, #8] @ 409768 <__cxa_atexit@plt+0x3f3058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #24, 6 @ 0x60000000 │ │ │ │ + cmneq r1, #240, 4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - cmneq r1, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4097c8 <__cxa_atexit@plt+0x3f30b8> │ │ │ │ - ldr r8, [pc, #96] @ 4097d4 <__cxa_atexit@plt+0x3f30c4> │ │ │ │ + bcc 4097f0 <__cxa_atexit@plt+0x3f30e0> │ │ │ │ + ldr r8, [pc, #96] @ 4097fc <__cxa_atexit@plt+0x3f30ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 4097d8 <__cxa_atexit@plt+0x3f30c8> │ │ │ │ + ldr lr, [pc, #92] @ 409800 <__cxa_atexit@plt+0x3f30f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 4097dc <__cxa_atexit@plt+0x3f30cc> │ │ │ │ + ldr r9, [pc, #84] @ 409804 <__cxa_atexit@plt+0x3f30f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -1035300,418 +1035310,418 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ - orreq r4, r5, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r1, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r4, r5, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409824 <__cxa_atexit@plt+0x3f3114> │ │ │ │ + bhi 40984c <__cxa_atexit@plt+0x3f313c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40982c <__cxa_atexit@plt+0x3f311c> │ │ │ │ + ldr r1, [pc, #36] @ 409854 <__cxa_atexit@plt+0x3f3144> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 409830 <__cxa_atexit@plt+0x3f3120> │ │ │ │ + ldr r7, [pc, #28] @ 409858 <__cxa_atexit@plt+0x3f3148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #8, 2 │ │ │ │ - orreq r5, r5, #124, 2 │ │ │ │ + orreq r4, r5, #224 @ 0xe0 │ │ │ │ + orreq r5, r5, #84, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409868 <__cxa_atexit@plt+0x3f3158> │ │ │ │ + bhi 409890 <__cxa_atexit@plt+0x3f3180> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 409870 <__cxa_atexit@plt+0x3f3160> │ │ │ │ + ldr r1, [pc, #24] @ 409898 <__cxa_atexit@plt+0x3f3188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #184 @ 0xb8 │ │ │ │ + orreq r4, r5, #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4098d8 <__cxa_atexit@plt+0x3f31c8> │ │ │ │ + bhi 409900 <__cxa_atexit@plt+0x3f31f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4098e4 <__cxa_atexit@plt+0x3f31d4> │ │ │ │ - ldr lr, [pc, #76] @ 4098f4 <__cxa_atexit@plt+0x3f31e4> │ │ │ │ + bcc 40990c <__cxa_atexit@plt+0x3f31fc> │ │ │ │ + ldr lr, [pc, #76] @ 40991c <__cxa_atexit@plt+0x3f320c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 4098f8 <__cxa_atexit@plt+0x3f31e8> │ │ │ │ + ldr r9, [pc, #64] @ 409920 <__cxa_atexit@plt+0x3f3210> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r4, r5, #196 @ 0xc4 │ │ │ │ + orreq r4, r5, #156 @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409968 <__cxa_atexit@plt+0x3f3258> │ │ │ │ + bhi 409990 <__cxa_atexit@plt+0x3f3280> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 409974 <__cxa_atexit@plt+0x3f3264> │ │ │ │ + bcc 40999c <__cxa_atexit@plt+0x3f328c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 409984 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + ldr lr, [pc, #76] @ 4099ac <__cxa_atexit@plt+0x3f329c> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 409988 <__cxa_atexit@plt+0x3f3278> │ │ │ │ + ldr sl, [pc, #68] @ 4099b0 <__cxa_atexit@plt+0x3f32a0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r4, r5, #84, 4 @ 0x40000005 │ │ │ │ - cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + orreq r4, r5, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r1, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4099d0 <__cxa_atexit@plt+0x3f32c0> │ │ │ │ + bhi 4099f8 <__cxa_atexit@plt+0x3f32e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 4099d8 <__cxa_atexit@plt+0x3f32c8> │ │ │ │ + ldr r1, [pc, #36] @ 409a00 <__cxa_atexit@plt+0x3f32f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 4099dc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + ldr r7, [pc, #28] @ 409a04 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #92, 30 @ 0x170 │ │ │ │ - orreq r4, r5, #204, 30 @ 0x330 │ │ │ │ + orreq r3, r5, #52, 30 @ 0xd0 │ │ │ │ + orreq r4, r5, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409a14 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + bhi 409a3c <__cxa_atexit@plt+0x3f332c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 409a1c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + ldr r1, [pc, #24] @ 409a44 <__cxa_atexit@plt+0x3f3334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #12, 30 @ 0x30 │ │ │ │ + orreq r3, r5, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 409a84 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + bhi 409aac <__cxa_atexit@plt+0x3f339c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 409a90 <__cxa_atexit@plt+0x3f3380> │ │ │ │ - ldr lr, [pc, #76] @ 409aa0 <__cxa_atexit@plt+0x3f3390> │ │ │ │ + bcc 409ab8 <__cxa_atexit@plt+0x3f33a8> │ │ │ │ + ldr lr, [pc, #76] @ 409ac8 <__cxa_atexit@plt+0x3f33b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 409aa4 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + ldr r9, [pc, #64] @ 409acc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r3, r5, #24, 30 @ 0x60 │ │ │ │ + orreq r3, r5, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409b14 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + bhi 409b3c <__cxa_atexit@plt+0x3f342c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 409b20 <__cxa_atexit@plt+0x3f3410> │ │ │ │ + bcc 409b48 <__cxa_atexit@plt+0x3f3438> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 409b30 <__cxa_atexit@plt+0x3f3420> │ │ │ │ + ldr lr, [pc, #76] @ 409b58 <__cxa_atexit@plt+0x3f3448> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 409b34 <__cxa_atexit@plt+0x3f3424> │ │ │ │ + ldr sl, [pc, #68] @ 409b5c <__cxa_atexit@plt+0x3f344c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r4, r5, #168 @ 0xa8 │ │ │ │ + orreq r4, r5, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409b84 <__cxa_atexit@plt+0x3f3474> │ │ │ │ - ldr r2, [pc, #56] @ 409b8c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + bhi 409bac <__cxa_atexit@plt+0x3f349c> │ │ │ │ + ldr r2, [pc, #56] @ 409bb4 <__cxa_atexit@plt+0x3f34a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 409b90 <__cxa_atexit@plt+0x3f3480> │ │ │ │ + ldr r1, [pc, #48] @ 409bb8 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 409b94 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + ldr r1, [pc, #40] @ 409bbc <__cxa_atexit@plt+0x3f34ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #120, 24 @ 0x7800 │ │ │ │ - orreq r3, r5, #176, 26 @ 0x2c00 │ │ │ │ - orreq r3, r5, #16, 28 @ 0x100 │ │ │ │ - cmneq r1, #48, 24 @ 0x3000 │ │ │ │ + cmneq r1, #80, 24 @ 0x5000 │ │ │ │ + orreq r3, r5, #136, 26 @ 0x2200 │ │ │ │ + orreq r3, r5, #232, 26 @ 0x3a00 │ │ │ │ + cmneq r1, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 409c38 <__cxa_atexit@plt+0x3f3528> │ │ │ │ + bhi 409c60 <__cxa_atexit@plt+0x3f3550> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 409c44 <__cxa_atexit@plt+0x3f3534> │ │ │ │ - ldr lr, [pc, #136] @ 409c54 <__cxa_atexit@plt+0x3f3544> │ │ │ │ + bcc 409c6c <__cxa_atexit@plt+0x3f355c> │ │ │ │ + ldr lr, [pc, #136] @ 409c7c <__cxa_atexit@plt+0x3f356c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ 409c58 <__cxa_atexit@plt+0x3f3548> │ │ │ │ + ldr r0, [pc, #128] @ 409c80 <__cxa_atexit@plt+0x3f3570> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #100] @ 409c5c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + ldr r2, [pc, #100] @ 409c84 <__cxa_atexit@plt+0x3f3574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 409c60 <__cxa_atexit@plt+0x3f3550> │ │ │ │ + ldr lr, [pc, #88] @ 409c88 <__cxa_atexit@plt+0x3f3578> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 409c64 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + ldr r2, [pc, #84] @ 409c8c <__cxa_atexit@plt+0x3f357c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r1, #36] @ 0x24 │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - orreq r3, r5, #56, 26 @ 0xe00 │ │ │ │ - orreq r3, r5, #160, 30 @ 0x280 │ │ │ │ + orreq r3, r5, #16, 26 @ 0x400 │ │ │ │ + orreq r3, r5, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #204, 26 @ 0x3300 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 409d00 <__cxa_atexit@plt+0x3f35f0> │ │ │ │ + bhi 409d28 <__cxa_atexit@plt+0x3f3618> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ cmp r1, ip │ │ │ │ - bcc 409d08 <__cxa_atexit@plt+0x3f35f8> │ │ │ │ - ldr r1, [pc, #140] @ 409d28 <__cxa_atexit@plt+0x3f3618> │ │ │ │ + bcc 409d30 <__cxa_atexit@plt+0x3f3620> │ │ │ │ + ldr r1, [pc, #140] @ 409d50 <__cxa_atexit@plt+0x3f3640> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 409d2c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + ldr r0, [pc, #136] @ 409d54 <__cxa_atexit@plt+0x3f3644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ sub lr, ip, #27 │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #96] @ 409d30 <__cxa_atexit@plt+0x3f3620> │ │ │ │ + ldr r1, [pc, #96] @ 409d58 <__cxa_atexit@plt+0x3f3648> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #28]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - ldr r5, [pc, #76] @ 409d34 <__cxa_atexit@plt+0x3f3624> │ │ │ │ + ldr r5, [pc, #76] @ 409d5c <__cxa_atexit@plt+0x3f364c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov ip, r6 │ │ │ │ - b 409d10 <__cxa_atexit@plt+0x3f3600> │ │ │ │ + b 409d38 <__cxa_atexit@plt+0x3f3628> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 409d24 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + ldr r7, [pc, #12] @ 409d4c <__cxa_atexit@plt+0x3f363c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #64, 26 @ 0x1000 │ │ │ │ + cmneq r1, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - orreq r3, r5, #244, 28 @ 0xf40 │ │ │ │ + orreq r3, r5, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 409d80 <__cxa_atexit@plt+0x3f3670> │ │ │ │ - ldr r7, [pc, #52] @ 409d90 <__cxa_atexit@plt+0x3f3680> │ │ │ │ + bhi 409da8 <__cxa_atexit@plt+0x3f3698> │ │ │ │ + ldr r7, [pc, #52] @ 409db8 <__cxa_atexit@plt+0x3f36a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 409d74 <__cxa_atexit@plt+0x3f3664> │ │ │ │ + beq 409d9c <__cxa_atexit@plt+0x3f368c> │ │ │ │ mov r7, sl │ │ │ │ - b 409da4 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 409dcc <__cxa_atexit@plt+0x3f36bc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 409d94 <__cxa_atexit@plt+0x3f3684> │ │ │ │ + ldr r7, [pc, #12] @ 409dbc <__cxa_atexit@plt+0x3f36ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, #216, 24 @ 0xd800 │ │ │ │ - cmneq r1, #184, 24 @ 0xb800 │ │ │ │ + cmneq r1, #176, 24 @ 0xb000 │ │ │ │ + cmneq r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #220] @ 409e90 <__cxa_atexit@plt+0x3f3780> │ │ │ │ + ldr r2, [pc, #220] @ 409eb8 <__cxa_atexit@plt+0x3f37a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 409e58 <__cxa_atexit@plt+0x3f3748> │ │ │ │ + beq 409e80 <__cxa_atexit@plt+0x3f3770> │ │ │ │ ldm r5, {r7, sl} │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ str r7, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 409e68 <__cxa_atexit@plt+0x3f3758> │ │ │ │ + bhi 409e90 <__cxa_atexit@plt+0x3f3780> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 409e70 <__cxa_atexit@plt+0x3f3760> │ │ │ │ - ldr lr, [pc, #152] @ 409e98 <__cxa_atexit@plt+0x3f3788> │ │ │ │ + bcc 409e98 <__cxa_atexit@plt+0x3f3788> │ │ │ │ + ldr lr, [pc, #152] @ 409ec0 <__cxa_atexit@plt+0x3f37b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #148] @ 409e9c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + ldr ip, [pc, #148] @ 409ec4 <__cxa_atexit@plt+0x3f37b4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #144] @ 409ea0 <__cxa_atexit@plt+0x3f3790> │ │ │ │ + ldr r0, [pc, #144] @ 409ec8 <__cxa_atexit@plt+0x3f37b8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 409ea4 <__cxa_atexit@plt+0x3f3794> │ │ │ │ + ldr r3, [pc, #140] @ 409ecc <__cxa_atexit@plt+0x3f37bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r1, r2, #27 │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ @@ -1035720,403 +1035730,403 @@ │ │ │ │ stmib r5, {r0, r1} │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r7, r9, lr} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 409e78 <__cxa_atexit@plt+0x3f3768> │ │ │ │ + b 409ea0 <__cxa_atexit@plt+0x3f3790> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 409e94 <__cxa_atexit@plt+0x3f3784> │ │ │ │ + ldr r7, [pc, #20] @ 409ebc <__cxa_atexit@plt+0x3f37ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq r1, #216, 22 @ 0x36000 │ │ │ │ + cmneq r1, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - orreq r3, r5, #128, 26 @ 0x2000 │ │ │ │ - cmneq r1, #168, 22 @ 0x2a000 │ │ │ │ + orreq r3, r5, #88, 26 @ 0x1600 │ │ │ │ + cmneq r1, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 409f4c <__cxa_atexit@plt+0x3f383c> │ │ │ │ + bhi 409f74 <__cxa_atexit@plt+0x3f3864> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #48 @ 0x30 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 409f54 <__cxa_atexit@plt+0x3f3844> │ │ │ │ - ldr ip, [pc, #124] @ 409f74 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + bcc 409f7c <__cxa_atexit@plt+0x3f386c> │ │ │ │ + ldr ip, [pc, #124] @ 409f9c <__cxa_atexit@plt+0x3f388c> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #120] @ 409f78 <__cxa_atexit@plt+0x3f3868> │ │ │ │ + ldr r3, [pc, #120] @ 409fa0 <__cxa_atexit@plt+0x3f3890> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #116] @ 409f7c <__cxa_atexit@plt+0x3f386c> │ │ │ │ + ldr r0, [pc, #116] @ 409fa4 <__cxa_atexit@plt+0x3f3894> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #27 │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ str sl, [r7, #40] @ 0x28 │ │ │ │ str r9, [r7, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str ip, [r3, #28]! │ │ │ │ stmib r2, {r0, r3, lr} │ │ │ │ str r1, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #72] @ 409f80 <__cxa_atexit@plt+0x3f3870> │ │ │ │ + ldr r3, [pc, #72] @ 409fa8 <__cxa_atexit@plt+0x3f3898> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r7, [r7, #24] │ │ │ │ mov r7, r8 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r7 │ │ │ │ - b 409f5c <__cxa_atexit@plt+0x3f384c> │ │ │ │ + b 409f84 <__cxa_atexit@plt+0x3f3874> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 409f70 <__cxa_atexit@plt+0x3f3860> │ │ │ │ + ldr r7, [pc, #12] @ 409f98 <__cxa_atexit@plt+0x3f3888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #244, 20 @ 0xf4000 │ │ │ │ + cmneq r1, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - orreq r3, r5, #144, 24 @ 0x9000 │ │ │ │ + orreq r3, r5, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409fb4 <__cxa_atexit@plt+0x3f38a4> │ │ │ │ + bhi 409fdc <__cxa_atexit@plt+0x3f38cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 409fbc <__cxa_atexit@plt+0x3f38ac> │ │ │ │ + ldr r2, [pc, #24] @ 409fe4 <__cxa_atexit@plt+0x3f38d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #108, 18 @ 0x1b0000 │ │ │ │ + orreq r3, r5, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a068 <__cxa_atexit@plt+0x3f3958> │ │ │ │ - ldr r3, [pc, #144] @ 40a070 <__cxa_atexit@plt+0x3f3960> │ │ │ │ + bhi 40a090 <__cxa_atexit@plt+0x3f3980> │ │ │ │ + ldr r3, [pc, #144] @ 40a098 <__cxa_atexit@plt+0x3f3988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 40a038 <__cxa_atexit@plt+0x3f3928> │ │ │ │ - ldr r1, [pc, #112] @ 40a074 <__cxa_atexit@plt+0x3f3964> │ │ │ │ + beq 40a060 <__cxa_atexit@plt+0x3f3950> │ │ │ │ + ldr r1, [pc, #112] @ 40a09c <__cxa_atexit@plt+0x3f398c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 40a048 <__cxa_atexit@plt+0x3f3938> │ │ │ │ + beq 40a070 <__cxa_atexit@plt+0x3f3960> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40a060 <__cxa_atexit@plt+0x3f3950> │ │ │ │ + bne 40a088 <__cxa_atexit@plt+0x3f3978> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 40a078 <__cxa_atexit@plt+0x3f3968> │ │ │ │ + ldr r3, [pc, #40] @ 40a0a0 <__cxa_atexit@plt+0x3f3990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r3, r5, #44, 18 @ 0xb0000 │ │ │ │ + orreq r3, r5, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 40a0e8 <__cxa_atexit@plt+0x3f39d8> │ │ │ │ + ldr r2, [pc, #84] @ 40a110 <__cxa_atexit@plt+0x3f3a00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40a0c0 <__cxa_atexit@plt+0x3f39b0> │ │ │ │ + beq 40a0e8 <__cxa_atexit@plt+0x3f39d8> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 40a0dc <__cxa_atexit@plt+0x3f39cc> │ │ │ │ + bne 40a104 <__cxa_atexit@plt+0x3f39f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 40a0ec <__cxa_atexit@plt+0x3f39dc> │ │ │ │ + ldr r3, [pc, #24] @ 40a114 <__cxa_atexit@plt+0x3f3a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r3, r5, #168, 16 @ 0xa80000 │ │ │ │ + orreq r3, r5, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40a120 <__cxa_atexit@plt+0x3f3a10> │ │ │ │ - ldr r3, [pc, #32] @ 40a12c <__cxa_atexit@plt+0x3f3a1c> │ │ │ │ + bne 40a148 <__cxa_atexit@plt+0x3f3a38> │ │ │ │ + ldr r3, [pc, #32] @ 40a154 <__cxa_atexit@plt+0x3f3a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - orreq r3, r5, #112, 16 @ 0x700000 │ │ │ │ - cmneq r1, #252, 16 @ 0xfc0000 │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + orreq r3, r5, #72, 16 @ 0x480000 │ │ │ │ + cmneq r1, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a174 <__cxa_atexit@plt+0x3f3a64> │ │ │ │ + bhi 40a19c <__cxa_atexit@plt+0x3f3a8c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40a17c <__cxa_atexit@plt+0x3f3a6c> │ │ │ │ + ldr r1, [pc, #36] @ 40a1a4 <__cxa_atexit@plt+0x3f3a94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40a180 <__cxa_atexit@plt+0x3f3a70> │ │ │ │ + ldr r7, [pc, #28] @ 40a1a8 <__cxa_atexit@plt+0x3f3a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #184, 14 @ 0x2e00000 │ │ │ │ - orreq r4, r5, #44, 16 @ 0x2c0000 │ │ │ │ + orreq r3, r5, #144, 14 @ 0x2400000 │ │ │ │ + orreq r4, r5, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a1b8 <__cxa_atexit@plt+0x3f3aa8> │ │ │ │ + bhi 40a1e0 <__cxa_atexit@plt+0x3f3ad0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 40a1c0 <__cxa_atexit@plt+0x3f3ab0> │ │ │ │ + ldr r1, [pc, #24] @ 40a1e8 <__cxa_atexit@plt+0x3f3ad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #104, 14 @ 0x1a00000 │ │ │ │ + orreq r3, r5, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40a244 <__cxa_atexit@plt+0x3f3b34> │ │ │ │ + bhi 40a26c <__cxa_atexit@plt+0x3f3b5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a250 <__cxa_atexit@plt+0x3f3b40> │ │ │ │ + bcc 40a278 <__cxa_atexit@plt+0x3f3b68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 40a260 <__cxa_atexit@plt+0x3f3b50> │ │ │ │ + ldr r1, [pc, #104] @ 40a288 <__cxa_atexit@plt+0x3f3b78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 40a264 <__cxa_atexit@plt+0x3f3b54> │ │ │ │ + ldr sl, [pc, #72] @ 40a28c <__cxa_atexit@plt+0x3f3b7c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 40a268 <__cxa_atexit@plt+0x3f3b58> │ │ │ │ + ldr r2, [pc, #68] @ 40a290 <__cxa_atexit@plt+0x3f3b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 40a26c <__cxa_atexit@plt+0x3f3b5c> │ │ │ │ + ldr r2, [pc, #56] @ 40a294 <__cxa_atexit@plt+0x3f3b84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #24, 14 @ 0x600000 │ │ │ │ + orreq r3, r5, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r3, r5, #88, 14 @ 0x1600000 │ │ │ │ - orreq r3, r5, #216, 14 @ 0x3600000 │ │ │ │ + orreq r3, r5, #48, 14 @ 0xc00000 │ │ │ │ + orreq r3, r5, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a2a4 <__cxa_atexit@plt+0x3f3b94> │ │ │ │ + bhi 40a2cc <__cxa_atexit@plt+0x3f3bbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 40a2ac <__cxa_atexit@plt+0x3f3b9c> │ │ │ │ + ldr r1, [pc, #24] @ 40a2d4 <__cxa_atexit@plt+0x3f3bc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #124, 12 @ 0x7c00000 │ │ │ │ + orreq r3, r5, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40a330 <__cxa_atexit@plt+0x3f3c20> │ │ │ │ + bhi 40a358 <__cxa_atexit@plt+0x3f3c48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a33c <__cxa_atexit@plt+0x3f3c2c> │ │ │ │ - ldr lr, [pc, #104] @ 40a34c <__cxa_atexit@plt+0x3f3c3c> │ │ │ │ + bcc 40a364 <__cxa_atexit@plt+0x3f3c54> │ │ │ │ + ldr lr, [pc, #104] @ 40a374 <__cxa_atexit@plt+0x3f3c64> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 40a350 <__cxa_atexit@plt+0x3f3c40> │ │ │ │ + ldr r0, [pc, #88] @ 40a378 <__cxa_atexit@plt+0x3f3c68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 40a354 <__cxa_atexit@plt+0x3f3c44> │ │ │ │ + ldr r5, [pc, #76] @ 40a37c <__cxa_atexit@plt+0x3f3c6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 40a358 <__cxa_atexit@plt+0x3f3c48> │ │ │ │ + ldr r1, [pc, #68] @ 40a380 <__cxa_atexit@plt+0x3f3c70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r3, r5, #132, 12 @ 0x8400000 │ │ │ │ - orreq r3, r5, #60, 12 @ 0x3c00000 │ │ │ │ - orreq r3, r5, #248, 12 @ 0xf800000 │ │ │ │ + orreq r3, r5, #92, 12 @ 0x5c00000 │ │ │ │ + orreq r3, r5, #20, 12 @ 0x1400000 │ │ │ │ + orreq r3, r5, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40a3d4 <__cxa_atexit@plt+0x3f3cc4> │ │ │ │ + bhi 40a3fc <__cxa_atexit@plt+0x3f3cec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a3e0 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr lr, [pc, #100] @ 40a3f0 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + bcc 40a408 <__cxa_atexit@plt+0x3f3cf8> │ │ │ │ + ldr lr, [pc, #100] @ 40a418 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 40a3f4 <__cxa_atexit@plt+0x3f3ce4> │ │ │ │ + ldr r0, [pc, #92] @ 40a41c <__cxa_atexit@plt+0x3f3d0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 40a3f8 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + ldr r2, [pc, #64] @ 40a420 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r3, r5, #120, 10 @ 0x1e000000 │ │ │ │ - orreq r3, r5, #224, 14 @ 0x3800000 │ │ │ │ + orreq r3, r5, #80, 10 @ 0x14000000 │ │ │ │ + orreq r3, r5, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a4d0 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr lr, [pc, #212] @ 40a4f0 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ + bhi 40a4f8 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ + ldr lr, [pc, #212] @ 40a518 <__cxa_atexit@plt+0x3f3e08> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40a4c0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ + beq 40a4e8 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ cmp r2, sl │ │ │ │ - bcc 40a4d8 <__cxa_atexit@plt+0x3f3dc8> │ │ │ │ - ldr lr, [pc, #152] @ 40a4f4 <__cxa_atexit@plt+0x3f3de4> │ │ │ │ + bcc 40a500 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ + ldr lr, [pc, #152] @ 40a51c <__cxa_atexit@plt+0x3f3e0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 40a4f8 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ + ldr r9, [pc, #148] @ 40a520 <__cxa_atexit@plt+0x3f3e10> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 40a4fc <__cxa_atexit@plt+0x3f3dec> │ │ │ │ + ldr r3, [pc, #144] @ 40a524 <__cxa_atexit@plt+0x3f3e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr ip, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -1036130,43 +1036140,43 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - orreq r3, r5, #44, 14 @ 0xb00000 │ │ │ │ + orreq r3, r5, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a584 <__cxa_atexit@plt+0x3f3e74> │ │ │ │ - ldr lr, [pc, #108] @ 40a590 <__cxa_atexit@plt+0x3f3e80> │ │ │ │ + bcc 40a5ac <__cxa_atexit@plt+0x3f3e9c> │ │ │ │ + ldr lr, [pc, #108] @ 40a5b8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 40a594 <__cxa_atexit@plt+0x3f3e84> │ │ │ │ + ldr r8, [pc, #104] @ 40a5bc <__cxa_atexit@plt+0x3f3eac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 40a598 <__cxa_atexit@plt+0x3f3e88> │ │ │ │ + ldr r9, [pc, #100] @ 40a5c0 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -1036179,227 +1036189,227 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - orreq r3, r5, #100, 12 @ 0x6400000 │ │ │ │ - cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ + orreq r3, r5, #60, 12 @ 0x3c00000 │ │ │ │ + cmneq r1, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a5e0 <__cxa_atexit@plt+0x3f3ed0> │ │ │ │ + bhi 40a608 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40a5e8 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + ldr r1, [pc, #36] @ 40a610 <__cxa_atexit@plt+0x3f3f00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40a5ec <__cxa_atexit@plt+0x3f3edc> │ │ │ │ + ldr r7, [pc, #28] @ 40a614 <__cxa_atexit@plt+0x3f3f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #76, 6 @ 0x30000001 │ │ │ │ - orreq r4, r5, #188, 6 @ 0xf0000002 │ │ │ │ + orreq r3, r5, #36, 6 @ 0x90000000 │ │ │ │ + orreq r4, r5, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a624 <__cxa_atexit@plt+0x3f3f14> │ │ │ │ + bhi 40a64c <__cxa_atexit@plt+0x3f3f3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 40a62c <__cxa_atexit@plt+0x3f3f1c> │ │ │ │ + ldr r1, [pc, #24] @ 40a654 <__cxa_atexit@plt+0x3f3f44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #252, 4 @ 0xc000000f │ │ │ │ + orreq r3, r5, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40a6b0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ + bhi 40a6d8 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a6bc <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + bcc 40a6e4 <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 40a6cc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r1, [pc, #104] @ 40a6f4 <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 40a6d0 <__cxa_atexit@plt+0x3f3fc0> │ │ │ │ + ldr sl, [pc, #72] @ 40a6f8 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 40a6d4 <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ + ldr r2, [pc, #68] @ 40a6fc <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 40a6d8 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + ldr r2, [pc, #56] @ 40a700 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #172, 4 @ 0xc000000a │ │ │ │ + orreq r3, r5, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r3, r5, #236, 4 @ 0xc000000e │ │ │ │ - orreq r3, r5, #108, 6 @ 0xb0000001 │ │ │ │ + orreq r3, r5, #196, 4 @ 0x4000000c │ │ │ │ + orreq r3, r5, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a710 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + bhi 40a738 <__cxa_atexit@plt+0x3f4028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 40a718 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + ldr r1, [pc, #24] @ 40a740 <__cxa_atexit@plt+0x3f4030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r5, #16, 4 │ │ │ │ + orreq r3, r5, #232, 2 @ 0x3a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40a79c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bhi 40a7c4 <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a7a8 <__cxa_atexit@plt+0x3f4098> │ │ │ │ - ldr lr, [pc, #104] @ 40a7b8 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ + bcc 40a7d0 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + ldr lr, [pc, #104] @ 40a7e0 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 40a7bc <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldr r0, [pc, #88] @ 40a7e4 <__cxa_atexit@plt+0x3f40d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 40a7c0 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + ldr r5, [pc, #76] @ 40a7e8 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 40a7c4 <__cxa_atexit@plt+0x3f40b4> │ │ │ │ + ldr r1, [pc, #68] @ 40a7ec <__cxa_atexit@plt+0x3f40dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r3, r5, #24, 4 @ 0x80000001 │ │ │ │ - orreq r3, r5, #208, 2 @ 0x34 │ │ │ │ - orreq r3, r5, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r3, r5, #240, 2 @ 0x3c │ │ │ │ + orreq r3, r5, #168, 2 @ 0x2a │ │ │ │ + orreq r3, r5, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40a840 <__cxa_atexit@plt+0x3f4130> │ │ │ │ + bhi 40a868 <__cxa_atexit@plt+0x3f4158> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40a84c <__cxa_atexit@plt+0x3f413c> │ │ │ │ - ldr lr, [pc, #100] @ 40a85c <__cxa_atexit@plt+0x3f414c> │ │ │ │ + bcc 40a874 <__cxa_atexit@plt+0x3f4164> │ │ │ │ + ldr lr, [pc, #100] @ 40a884 <__cxa_atexit@plt+0x3f4174> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 40a860 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + ldr r0, [pc, #92] @ 40a888 <__cxa_atexit@plt+0x3f4178> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 40a864 <__cxa_atexit@plt+0x3f4154> │ │ │ │ + ldr r2, [pc, #64] @ 40a88c <__cxa_atexit@plt+0x3f417c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r3, r5, #12, 2 │ │ │ │ - orreq r3, r5, #116, 6 @ 0xd0000001 │ │ │ │ + orreq r3, r5, #228 @ 0xe4 │ │ │ │ + orreq r3, r5, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a93c <__cxa_atexit@plt+0x3f422c> │ │ │ │ - ldr lr, [pc, #212] @ 40a95c <__cxa_atexit@plt+0x3f424c> │ │ │ │ + bhi 40a964 <__cxa_atexit@plt+0x3f4254> │ │ │ │ + ldr lr, [pc, #212] @ 40a984 <__cxa_atexit@plt+0x3f4274> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40a92c <__cxa_atexit@plt+0x3f421c> │ │ │ │ + beq 40a954 <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ cmp r2, sl │ │ │ │ - bcc 40a944 <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldr lr, [pc, #152] @ 40a960 <__cxa_atexit@plt+0x3f4250> │ │ │ │ + bcc 40a96c <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr lr, [pc, #152] @ 40a988 <__cxa_atexit@plt+0x3f4278> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 40a964 <__cxa_atexit@plt+0x3f4254> │ │ │ │ + ldr r9, [pc, #148] @ 40a98c <__cxa_atexit@plt+0x3f427c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 40a968 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + ldr r3, [pc, #144] @ 40a990 <__cxa_atexit@plt+0x3f4280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr ip, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -1036413,43 +1036423,43 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - orreq r3, r5, #192, 4 │ │ │ │ + orreq r3, r5, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a9f0 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ - ldr lr, [pc, #108] @ 40a9fc <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + bcc 40aa18 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + ldr lr, [pc, #108] @ 40aa24 <__cxa_atexit@plt+0x3f4314> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 40aa00 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + ldr r8, [pc, #104] @ 40aa28 <__cxa_atexit@plt+0x3f4318> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 40aa04 <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r9, [pc, #100] @ 40aa2c <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -1036462,141 +1036472,141 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - orreq r3, r5, #248, 2 @ 0x3e │ │ │ │ + orreq r3, r5, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40aa54 <__cxa_atexit@plt+0x3f4344> │ │ │ │ - ldr r2, [pc, #56] @ 40aa5c <__cxa_atexit@plt+0x3f434c> │ │ │ │ + bhi 40aa7c <__cxa_atexit@plt+0x3f436c> │ │ │ │ + ldr r2, [pc, #56] @ 40aa84 <__cxa_atexit@plt+0x3f4374> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 40aa60 <__cxa_atexit@plt+0x3f4350> │ │ │ │ + ldr r1, [pc, #48] @ 40aa88 <__cxa_atexit@plt+0x3f4378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 40aa64 <__cxa_atexit@plt+0x3f4354> │ │ │ │ + ldr r1, [pc, #40] @ 40aa8c <__cxa_atexit@plt+0x3f437c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #0 │ │ │ │ - orreq r2, r5, #224, 28 @ 0xe00 │ │ │ │ - orreq r2, r5, #64, 30 @ 0x100 │ │ │ │ - cmneq r1, #96, 26 @ 0x1800 │ │ │ │ + cmneq r1, #216, 30 @ 0x360 │ │ │ │ + orreq r2, r5, #184, 28 @ 0xb80 │ │ │ │ + orreq r2, r5, #24, 30 @ 0x60 │ │ │ │ + cmneq r1, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 40ab18 <__cxa_atexit@plt+0x3f4408> │ │ │ │ + bhi 40ab40 <__cxa_atexit@plt+0x3f4430> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40ab24 <__cxa_atexit@plt+0x3f4414> │ │ │ │ + bcc 40ab4c <__cxa_atexit@plt+0x3f443c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 40ab34 <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r1, [pc, #148] @ 40ab5c <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ sub r2, r6, #27 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 40ab38 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + ldr r2, [pc, #116] @ 40ab60 <__cxa_atexit@plt+0x3f4450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 40ab3c <__cxa_atexit@plt+0x3f442c> │ │ │ │ + ldr r2, [pc, #108] @ 40ab64 <__cxa_atexit@plt+0x3f4454> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #4]! │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 40ab40 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + ldr sl, [pc, #96] @ 40ab68 <__cxa_atexit@plt+0x3f4458> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 40ab44 <__cxa_atexit@plt+0x3f4434> │ │ │ │ + ldr r2, [pc, #92] @ 40ab6c <__cxa_atexit@plt+0x3f445c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #112, 28 @ 0x700 │ │ │ │ - orreq r3, r5, #212 @ 0xd4 │ │ │ │ + orreq r2, r5, #72, 28 @ 0x480 │ │ │ │ + orreq r3, r5, #172 @ 0xac │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #240, 28 @ 0xf00 │ │ │ │ + cmneq r1, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 40ac34 <__cxa_atexit@plt+0x3f4524> │ │ │ │ - ldr lr, [pc, #232] @ 40ac54 <__cxa_atexit@plt+0x3f4544> │ │ │ │ + bhi 40ac5c <__cxa_atexit@plt+0x3f454c> │ │ │ │ + ldr lr, [pc, #232] @ 40ac7c <__cxa_atexit@plt+0x3f456c> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #220] @ 40ac58 <__cxa_atexit@plt+0x3f4548> │ │ │ │ + ldr r9, [pc, #220] @ 40ac80 <__cxa_atexit@plt+0x3f4570> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40ac28 <__cxa_atexit@plt+0x3f4518> │ │ │ │ + beq 40ac50 <__cxa_atexit@plt+0x3f4540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 40ac40 <__cxa_atexit@plt+0x3f4530> │ │ │ │ - ldr lr, [pc, #168] @ 40ac5c <__cxa_atexit@plt+0x3f454c> │ │ │ │ + bcc 40ac68 <__cxa_atexit@plt+0x3f4558> │ │ │ │ + ldr lr, [pc, #168] @ 40ac84 <__cxa_atexit@plt+0x3f4574> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #164] @ 40ac60 <__cxa_atexit@plt+0x3f4550> │ │ │ │ + ldr r8, [pc, #164] @ 40ac88 <__cxa_atexit@plt+0x3f4578> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ 40ac64 <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldr r9, [pc, #160] @ 40ac8c <__cxa_atexit@plt+0x3f457c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4]! │ │ │ │ sub r1, ip, #39 @ 0x27 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #124] @ 40ac68 <__cxa_atexit@plt+0x3f4558> │ │ │ │ + ldr r9, [pc, #124] @ 40ac90 <__cxa_atexit@plt+0x3f4580> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [r1, #36]! @ 0x24 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ @@ -1036604,125 +1036614,125 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, ip │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - orreq r2, r5, #148, 26 @ 0x2500 │ │ │ │ + orreq r2, r5, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - orreq r2, r5, #212, 30 @ 0x350 │ │ │ │ + orreq r2, r5, #172, 30 @ 0x2b0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r1, #204, 26 @ 0x3300 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ cmp r2, lr │ │ │ │ - bcc 40ad08 <__cxa_atexit@plt+0x3f45f8> │ │ │ │ - ldr r8, [pc, #136] @ 40ad18 <__cxa_atexit@plt+0x3f4608> │ │ │ │ + bcc 40ad30 <__cxa_atexit@plt+0x3f4620> │ │ │ │ + ldr r8, [pc, #136] @ 40ad40 <__cxa_atexit@plt+0x3f4630> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #132] @ 40ad1c <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldr r9, [pc, #132] @ 40ad44 <__cxa_atexit@plt+0x3f4634> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4]! │ │ │ │ sub r1, lr, #39 @ 0x27 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #96] @ 40ad20 <__cxa_atexit@plt+0x3f4610> │ │ │ │ + ldr r1, [pc, #96] @ 40ad48 <__cxa_atexit@plt+0x3f4638> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 40ad24 <__cxa_atexit@plt+0x3f4614> │ │ │ │ + ldr r1, [pc, #56] @ 40ad4c <__cxa_atexit@plt+0x3f463c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ - orreq r2, r5, #0, 30 │ │ │ │ + orreq r2, r5, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - cmneq r1, #12, 26 @ 0x300 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40ad7c <__cxa_atexit@plt+0x3f466c> │ │ │ │ + bhi 40ada4 <__cxa_atexit@plt+0x3f4694> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40ad84 <__cxa_atexit@plt+0x3f4674> │ │ │ │ - ldr r1, [pc, #64] @ 40ada0 <__cxa_atexit@plt+0x3f4690> │ │ │ │ + bcc 40adac <__cxa_atexit@plt+0x3f469c> │ │ │ │ + ldr r1, [pc, #64] @ 40adc8 <__cxa_atexit@plt+0x3f46b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 40ada4 <__cxa_atexit@plt+0x3f4694> │ │ │ │ + ldr r0, [pc, #60] @ 40adcc <__cxa_atexit@plt+0x3f46bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ + b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ mov r6, r3 │ │ │ │ - b 40ad8c <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40adb4 <__cxa_atexit@plt+0x3f46a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 40ad9c <__cxa_atexit@plt+0x3f468c> │ │ │ │ + ldr r7, [pc, #8] @ 40adc4 <__cxa_atexit@plt+0x3f46b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #212, 24 @ 0xd400 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ - cmneq r1, #144, 24 @ 0x9000 │ │ │ │ + cmneq r1, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40ae24 <__cxa_atexit@plt+0x3f4714> │ │ │ │ - ldr r8, [pc, #96] @ 40ae30 <__cxa_atexit@plt+0x3f4720> │ │ │ │ + bcc 40ae4c <__cxa_atexit@plt+0x3f473c> │ │ │ │ + ldr r8, [pc, #96] @ 40ae58 <__cxa_atexit@plt+0x3f4748> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 40ae34 <__cxa_atexit@plt+0x3f4724> │ │ │ │ + ldr lr, [pc, #92] @ 40ae5c <__cxa_atexit@plt+0x3f474c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 40ae38 <__cxa_atexit@plt+0x3f4728> │ │ │ │ + ldr r9, [pc, #84] @ 40ae60 <__cxa_atexit@plt+0x3f4750> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -1036731,255 +1036741,255 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffff1f0 │ │ │ │ - orreq r2, r5, #180, 26 @ 0x2d00 │ │ │ │ - cmneq r1, #240, 22 @ 0x3c000 │ │ │ │ + orreq r2, r5, #140, 26 @ 0x2300 │ │ │ │ + cmneq r1, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40ae80 <__cxa_atexit@plt+0x3f4770> │ │ │ │ + bhi 40aea8 <__cxa_atexit@plt+0x3f4798> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40ae88 <__cxa_atexit@plt+0x3f4778> │ │ │ │ + ldr r1, [pc, #36] @ 40aeb0 <__cxa_atexit@plt+0x3f47a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40ae8c <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldr r7, [pc, #28] @ 40aeb4 <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #172, 20 @ 0xac000 │ │ │ │ - orreq r3, r5, #32, 22 @ 0x8000 │ │ │ │ - cmneq r1, #156, 22 @ 0x27000 │ │ │ │ + orreq r2, r5, #132, 20 @ 0x84000 │ │ │ │ + orreq r3, r5, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r1, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40aef4 <__cxa_atexit@plt+0x3f47e4> │ │ │ │ + bhi 40af1c <__cxa_atexit@plt+0x3f480c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40af00 <__cxa_atexit@plt+0x3f47f0> │ │ │ │ - ldr r1, [pc, #76] @ 40af10 <__cxa_atexit@plt+0x3f4800> │ │ │ │ + bcc 40af28 <__cxa_atexit@plt+0x3f4818> │ │ │ │ + ldr r1, [pc, #76] @ 40af38 <__cxa_atexit@plt+0x3f4828> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 40af14 <__cxa_atexit@plt+0x3f4804> │ │ │ │ + ldr r2, [pc, #72] @ 40af3c <__cxa_atexit@plt+0x3f482c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - orreq r2, r5, #68, 20 @ 0x44000 │ │ │ │ - cmneq r1, #176, 16 @ 0xb00000 │ │ │ │ + orreq r2, r5, #28, 20 @ 0x1c000 │ │ │ │ + cmneq r1, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40af5c <__cxa_atexit@plt+0x3f484c> │ │ │ │ + bhi 40af84 <__cxa_atexit@plt+0x3f4874> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40af64 <__cxa_atexit@plt+0x3f4854> │ │ │ │ + ldr r1, [pc, #36] @ 40af8c <__cxa_atexit@plt+0x3f487c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40af68 <__cxa_atexit@plt+0x3f4858> │ │ │ │ + ldr r7, [pc, #28] @ 40af90 <__cxa_atexit@plt+0x3f4880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #208, 18 @ 0x340000 │ │ │ │ - orreq r3, r5, #64, 20 @ 0x40000 │ │ │ │ - cmneq r1, #200, 20 @ 0xc8000 │ │ │ │ + orreq r2, r5, #168, 18 @ 0x2a0000 │ │ │ │ + orreq r3, r5, #24, 20 @ 0x18000 │ │ │ │ + cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b018 <__cxa_atexit@plt+0x3f4908> │ │ │ │ - ldr r6, [pc, #168] @ 40b03c <__cxa_atexit@plt+0x3f492c> │ │ │ │ + bhi 40b040 <__cxa_atexit@plt+0x3f4930> │ │ │ │ + ldr r6, [pc, #168] @ 40b064 <__cxa_atexit@plt+0x3f4954> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40b008 <__cxa_atexit@plt+0x3f48f8> │ │ │ │ + beq 40b030 <__cxa_atexit@plt+0x3f4920> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40b02c <__cxa_atexit@plt+0x3f491c> │ │ │ │ - ldr lr, [pc, #128] @ 40b044 <__cxa_atexit@plt+0x3f4934> │ │ │ │ + bcc 40b054 <__cxa_atexit@plt+0x3f4944> │ │ │ │ + ldr lr, [pc, #128] @ 40b06c <__cxa_atexit@plt+0x3f495c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldmda r5, {r0, r7} │ │ │ │ str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 40b048 <__cxa_atexit@plt+0x3f4938> │ │ │ │ + ldr lr, [pc, #104] @ 40b070 <__cxa_atexit@plt+0x3f4960> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r2, #32] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ add r1, r2, #8 │ │ │ │ stm r1, {r3, r7, r8} │ │ │ │ str r0, [r2, #20] │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40b040 <__cxa_atexit@plt+0x3f4930> │ │ │ │ + ldr r7, [pc, #32] @ 40b068 <__cxa_atexit@plt+0x3f4958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq r1, #80, 20 @ 0x50000 │ │ │ │ + cmneq r1, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r1, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r1, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40b0b4 <__cxa_atexit@plt+0x3f49a4> │ │ │ │ - ldr lr, [pc, #76] @ 40b0c0 <__cxa_atexit@plt+0x3f49b0> │ │ │ │ + bcc 40b0dc <__cxa_atexit@plt+0x3f49cc> │ │ │ │ + ldr lr, [pc, #76] @ 40b0e8 <__cxa_atexit@plt+0x3f49d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r0, r3, r7} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 40b0c4 <__cxa_atexit@plt+0x3f49b4> │ │ │ │ + ldr lr, [pc, #56] @ 40b0ec <__cxa_atexit@plt+0x3f49dc> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r1, #100, 18 @ 0x190000 │ │ │ │ + cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b10c <__cxa_atexit@plt+0x3f49fc> │ │ │ │ + bhi 40b134 <__cxa_atexit@plt+0x3f4a24> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b114 <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + ldr r1, [pc, #36] @ 40b13c <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b118 <__cxa_atexit@plt+0x3f4a08> │ │ │ │ + ldr r7, [pc, #28] @ 40b140 <__cxa_atexit@plt+0x3f4a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #32, 16 @ 0x200000 │ │ │ │ - orreq r3, r5, #148, 16 @ 0x940000 │ │ │ │ - cmneq r1, #172, 12 @ 0xac00000 │ │ │ │ + orreq r2, r5, #248, 14 @ 0x3e00000 │ │ │ │ + orreq r3, r5, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r1, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b160 <__cxa_atexit@plt+0x3f4a50> │ │ │ │ + bhi 40b188 <__cxa_atexit@plt+0x3f4a78> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b168 <__cxa_atexit@plt+0x3f4a58> │ │ │ │ + ldr r1, [pc, #36] @ 40b190 <__cxa_atexit@plt+0x3f4a80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b16c <__cxa_atexit@plt+0x3f4a5c> │ │ │ │ + ldr r7, [pc, #28] @ 40b194 <__cxa_atexit@plt+0x3f4a84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #204, 14 @ 0x3300000 │ │ │ │ - orreq r3, r5, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r1, #196, 16 @ 0xc40000 │ │ │ │ + orreq r2, r5, #164, 14 @ 0x2900000 │ │ │ │ + orreq r3, r5, #20, 16 @ 0x140000 │ │ │ │ + cmneq r1, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b230 <__cxa_atexit@plt+0x3f4b20> │ │ │ │ - ldr r7, [pc, #196] @ 40b258 <__cxa_atexit@plt+0x3f4b48> │ │ │ │ + bhi 40b258 <__cxa_atexit@plt+0x3f4b48> │ │ │ │ + ldr r7, [pc, #196] @ 40b280 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 40b220 <__cxa_atexit@plt+0x3f4b10> │ │ │ │ + beq 40b248 <__cxa_atexit@plt+0x3f4b38> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #56 @ 0x38 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 40b240 <__cxa_atexit@plt+0x3f4b30> │ │ │ │ - ldr r8, [pc, #168] @ 40b260 <__cxa_atexit@plt+0x3f4b50> │ │ │ │ + bcc 40b268 <__cxa_atexit@plt+0x3f4b58> │ │ │ │ + ldr r8, [pc, #168] @ 40b288 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #164] @ 40b264 <__cxa_atexit@plt+0x3f4b54> │ │ │ │ + ldr lr, [pc, #164] @ 40b28c <__cxa_atexit@plt+0x3f4b7c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r9, [r9, #7] │ │ │ │ ldmda r5, {r7, ip} │ │ │ │ str r8, [r6, #4]! │ │ │ │ sub r0, r2, #34 @ 0x22 │ │ │ │ - ldr r3, [pc, #140] @ 40b268 <__cxa_atexit@plt+0x3f4b58> │ │ │ │ + ldr r3, [pc, #140] @ 40b290 <__cxa_atexit@plt+0x3f4b80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - ldr r8, [pc, #132] @ 40b26c <__cxa_atexit@plt+0x3f4b5c> │ │ │ │ + ldr r8, [pc, #132] @ 40b294 <__cxa_atexit@plt+0x3f4b84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #28]! │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ @@ -1036991,51 +1037001,51 @@ │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 40b25c <__cxa_atexit@plt+0x3f4b4c> │ │ │ │ + ldr r7, [pc, #36] @ 40b284 <__cxa_atexit@plt+0x3f4b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq r1, #64, 16 @ 0x400000 │ │ │ │ + cmneq r1, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r2, r5, #156, 14 @ 0x2700000 │ │ │ │ - orreq r2, r5, #48, 14 @ 0xc00000 │ │ │ │ - cmneq r1, #200, 14 @ 0x3200000 │ │ │ │ + orreq r2, r5, #116, 14 @ 0x1d00000 │ │ │ │ + orreq r2, r5, #8, 14 @ 0x200000 │ │ │ │ + cmneq r1, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b304 <__cxa_atexit@plt+0x3f4bf4> │ │ │ │ - ldr r2, [pc, #120] @ 40b310 <__cxa_atexit@plt+0x3f4c00> │ │ │ │ + bcc 40b32c <__cxa_atexit@plt+0x3f4c1c> │ │ │ │ + ldr r2, [pc, #120] @ 40b338 <__cxa_atexit@plt+0x3f4c28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 40b314 <__cxa_atexit@plt+0x3f4c04> │ │ │ │ + ldr lr, [pc, #116] @ 40b33c <__cxa_atexit@plt+0x3f4c2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ sub r0, r6, #34 @ 0x22 │ │ │ │ - ldr r8, [pc, #88] @ 40b318 <__cxa_atexit@plt+0x3f4c08> │ │ │ │ + ldr r8, [pc, #88] @ 40b340 <__cxa_atexit@plt+0x3f4c30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #84] @ 40b31c <__cxa_atexit@plt+0x3f4c0c> │ │ │ │ + ldr r7, [pc, #84] @ 40b344 <__cxa_atexit@plt+0x3f4c34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #28]! │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ @@ -1037046,250 +1037056,250 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - orreq r2, r5, #88, 12 @ 0x5800000 │ │ │ │ - orreq r2, r5, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r1, #12, 14 @ 0x300000 │ │ │ │ + orreq r2, r5, #48, 12 @ 0x3000000 │ │ │ │ + orreq r2, r5, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r1, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b364 <__cxa_atexit@plt+0x3f4c54> │ │ │ │ + bhi 40b38c <__cxa_atexit@plt+0x3f4c7c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b36c <__cxa_atexit@plt+0x3f4c5c> │ │ │ │ + ldr r1, [pc, #36] @ 40b394 <__cxa_atexit@plt+0x3f4c84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b370 <__cxa_atexit@plt+0x3f4c60> │ │ │ │ + ldr r7, [pc, #28] @ 40b398 <__cxa_atexit@plt+0x3f4c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #200, 10 @ 0x32000000 │ │ │ │ - orreq r3, r5, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r1, #84, 8 @ 0x54000000 │ │ │ │ + orreq r2, r5, #160, 10 @ 0x28000000 │ │ │ │ + orreq r3, r5, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r1, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b3b8 <__cxa_atexit@plt+0x3f4ca8> │ │ │ │ + bhi 40b3e0 <__cxa_atexit@plt+0x3f4cd0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b3c0 <__cxa_atexit@plt+0x3f4cb0> │ │ │ │ + ldr r1, [pc, #36] @ 40b3e8 <__cxa_atexit@plt+0x3f4cd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b3c4 <__cxa_atexit@plt+0x3f4cb4> │ │ │ │ + ldr r7, [pc, #28] @ 40b3ec <__cxa_atexit@plt+0x3f4cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #116, 10 @ 0x1d000000 │ │ │ │ - orreq r3, r5, #228, 10 @ 0x39000000 │ │ │ │ - cmneq r1, #0, 8 │ │ │ │ + orreq r2, r5, #76, 10 @ 0x13000000 │ │ │ │ + orreq r3, r5, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq r1, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b42c <__cxa_atexit@plt+0x3f4d1c> │ │ │ │ + bhi 40b454 <__cxa_atexit@plt+0x3f4d44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b438 <__cxa_atexit@plt+0x3f4d28> │ │ │ │ - ldr r1, [pc, #76] @ 40b448 <__cxa_atexit@plt+0x3f4d38> │ │ │ │ + bcc 40b460 <__cxa_atexit@plt+0x3f4d50> │ │ │ │ + ldr r1, [pc, #76] @ 40b470 <__cxa_atexit@plt+0x3f4d60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 40b44c <__cxa_atexit@plt+0x3f4d3c> │ │ │ │ + ldr r2, [pc, #72] @ 40b474 <__cxa_atexit@plt+0x3f4d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - orreq r2, r5, #12, 10 @ 0x3000000 │ │ │ │ - cmneq r1, #228, 10 @ 0x39000000 │ │ │ │ + orreq r2, r5, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq r1, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b4fc <__cxa_atexit@plt+0x3f4dec> │ │ │ │ - ldr r6, [pc, #168] @ 40b520 <__cxa_atexit@plt+0x3f4e10> │ │ │ │ + bhi 40b524 <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + ldr r6, [pc, #168] @ 40b548 <__cxa_atexit@plt+0x3f4e38> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40b4ec <__cxa_atexit@plt+0x3f4ddc> │ │ │ │ + beq 40b514 <__cxa_atexit@plt+0x3f4e04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 40b510 <__cxa_atexit@plt+0x3f4e00> │ │ │ │ - ldr lr, [pc, #128] @ 40b528 <__cxa_atexit@plt+0x3f4e18> │ │ │ │ + bcc 40b538 <__cxa_atexit@plt+0x3f4e28> │ │ │ │ + ldr lr, [pc, #128] @ 40b550 <__cxa_atexit@plt+0x3f4e40> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 40b52c <__cxa_atexit@plt+0x3f4e1c> │ │ │ │ + ldr lr, [pc, #104] @ 40b554 <__cxa_atexit@plt+0x3f4e44> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ add r0, r2, #24 │ │ │ │ stm r0, {r3, r7, r8} │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40b524 <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + ldr r7, [pc, #32] @ 40b54c <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq r1, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r1, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r1, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40b598 <__cxa_atexit@plt+0x3f4e88> │ │ │ │ - ldr lr, [pc, #76] @ 40b5a4 <__cxa_atexit@plt+0x3f4e94> │ │ │ │ + bcc 40b5c0 <__cxa_atexit@plt+0x3f4eb0> │ │ │ │ + ldr lr, [pc, #76] @ 40b5cc <__cxa_atexit@plt+0x3f4ebc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r0, r3, r7} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 40b5a8 <__cxa_atexit@plt+0x3f4e98> │ │ │ │ + ldr lr, [pc, #56] @ 40b5d0 <__cxa_atexit@plt+0x3f4ec0> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r1, #128, 8 @ 0x80000000 │ │ │ │ + cmneq r1, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b5f0 <__cxa_atexit@plt+0x3f4ee0> │ │ │ │ + bhi 40b618 <__cxa_atexit@plt+0x3f4f08> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b5f8 <__cxa_atexit@plt+0x3f4ee8> │ │ │ │ + ldr r1, [pc, #36] @ 40b620 <__cxa_atexit@plt+0x3f4f10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b5fc <__cxa_atexit@plt+0x3f4eec> │ │ │ │ + ldr r7, [pc, #28] @ 40b624 <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #60, 6 @ 0xf0000000 │ │ │ │ - orreq r3, r5, #176, 6 @ 0xc0000002 │ │ │ │ - cmneq r1, #200, 2 @ 0x32 │ │ │ │ + orreq r2, r5, #20, 6 @ 0x50000000 │ │ │ │ + orreq r3, r5, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r1, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b644 <__cxa_atexit@plt+0x3f4f34> │ │ │ │ + bhi 40b66c <__cxa_atexit@plt+0x3f4f5c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 40b64c <__cxa_atexit@plt+0x3f4f3c> │ │ │ │ + ldr r1, [pc, #36] @ 40b674 <__cxa_atexit@plt+0x3f4f64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 40b650 <__cxa_atexit@plt+0x3f4f40> │ │ │ │ + ldr r7, [pc, #28] @ 40b678 <__cxa_atexit@plt+0x3f4f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r5, #232, 4 @ 0x8000000e │ │ │ │ - orreq r3, r5, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r1, #224, 6 @ 0x80000003 │ │ │ │ + orreq r2, r5, #192, 4 │ │ │ │ + orreq r3, r5, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r1, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b6fc <__cxa_atexit@plt+0x3f4fec> │ │ │ │ - ldr r7, [pc, #172] @ 40b724 <__cxa_atexit@plt+0x3f5014> │ │ │ │ + bhi 40b724 <__cxa_atexit@plt+0x3f5014> │ │ │ │ + ldr r7, [pc, #172] @ 40b74c <__cxa_atexit@plt+0x3f503c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 40b6ec <__cxa_atexit@plt+0x3f4fdc> │ │ │ │ + beq 40b714 <__cxa_atexit@plt+0x3f5004> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 40b70c <__cxa_atexit@plt+0x3f4ffc> │ │ │ │ - ldr r8, [pc, #144] @ 40b72c <__cxa_atexit@plt+0x3f501c> │ │ │ │ + bcc 40b734 <__cxa_atexit@plt+0x3f5024> │ │ │ │ + ldr r8, [pc, #144] @ 40b754 <__cxa_atexit@plt+0x3f5044> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 40b730 <__cxa_atexit@plt+0x3f5020> │ │ │ │ + ldr lr, [pc, #140] @ 40b758 <__cxa_atexit@plt+0x3f5048> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 40b734 <__cxa_atexit@plt+0x3f5024> │ │ │ │ + ldr r8, [pc, #116] @ 40b75c <__cxa_atexit@plt+0x3f504c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #16]! │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ @@ -1037298,99 +1037308,99 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 40b728 <__cxa_atexit@plt+0x3f5018> │ │ │ │ + ldr r7, [pc, #36] @ 40b750 <__cxa_atexit@plt+0x3f5040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r1, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r3, r5, #232 @ 0xe8 │ │ │ │ - cmneq r1, #0, 6 │ │ │ │ + orreq r3, r5, #192 @ 0xc0 │ │ │ │ + cmneq r1, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b7ac <__cxa_atexit@plt+0x3f509c> │ │ │ │ - ldr r2, [pc, #88] @ 40b7b8 <__cxa_atexit@plt+0x3f50a8> │ │ │ │ + bcc 40b7d4 <__cxa_atexit@plt+0x3f50c4> │ │ │ │ + ldr r2, [pc, #88] @ 40b7e0 <__cxa_atexit@plt+0x3f50d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 40b7bc <__cxa_atexit@plt+0x3f50ac> │ │ │ │ + ldr lr, [pc, #84] @ 40b7e4 <__cxa_atexit@plt+0x3f50d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 40b7c0 <__cxa_atexit@plt+0x3f50b0> │ │ │ │ + ldr r8, [pc, #60] @ 40b7e8 <__cxa_atexit@plt+0x3f50d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, r3 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - orreq r3, r5, #36 @ 0x24 │ │ │ │ + orreq r2, r5, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40b808 <__cxa_atexit@plt+0x3f50f8> │ │ │ │ - ldr r7, [pc, #52] @ 40b81c <__cxa_atexit@plt+0x3f510c> │ │ │ │ + bhi 40b830 <__cxa_atexit@plt+0x3f5120> │ │ │ │ + ldr r7, [pc, #52] @ 40b844 <__cxa_atexit@plt+0x3f5134> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40b7fc <__cxa_atexit@plt+0x3f50ec> │ │ │ │ + beq 40b824 <__cxa_atexit@plt+0x3f5114> │ │ │ │ mov r7, r8 │ │ │ │ - b 40b82c <__cxa_atexit@plt+0x3f511c> │ │ │ │ + b 40b854 <__cxa_atexit@plt+0x3f5144> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40b820 <__cxa_atexit@plt+0x3f5110> │ │ │ │ + ldr r7, [pc, #16] @ 40b848 <__cxa_atexit@plt+0x3f5138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, #40, 22 @ 0xa000 │ │ │ │ + cmneq r1, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40c140 <__cxa_atexit@plt+0x3f5a30> │ │ │ │ + bcc 40c168 <__cxa_atexit@plt+0x3f5a58> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 40c114 <__cxa_atexit@plt+0x3f5a04> │ │ │ │ + bhi 40c13c <__cxa_atexit@plt+0x3f5a2c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @@ -1037798,280 +1037808,280 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ - ldr r7, [pc, #644] @ 40c158 <__cxa_atexit@plt+0x3f5a48> │ │ │ │ + ldr r7, [pc, #644] @ 40c180 <__cxa_atexit@plt+0x3f5a70> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #804] @ 40c204 <__cxa_atexit@plt+0x3f5af4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #804] @ 40c22c <__cxa_atexit@plt+0x3f5b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #748] @ 40c1d8 <__cxa_atexit@plt+0x3f5ac8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #748] @ 40c200 <__cxa_atexit@plt+0x3f5af0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #764] @ 40c1f4 <__cxa_atexit@plt+0x3f5ae4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #764] @ 40c21c <__cxa_atexit@plt+0x3f5b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #748] @ 40c1f0 <__cxa_atexit@plt+0x3f5ae0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #748] @ 40c218 <__cxa_atexit@plt+0x3f5b08> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #728] @ 40c1e8 <__cxa_atexit@plt+0x3f5ad8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #728] @ 40c210 <__cxa_atexit@plt+0x3f5b00> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #676] @ 40c1c0 <__cxa_atexit@plt+0x3f5ab0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #676] @ 40c1e8 <__cxa_atexit@plt+0x3f5ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #736] @ 40c208 <__cxa_atexit@plt+0x3f5af8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #736] @ 40c230 <__cxa_atexit@plt+0x3f5b20> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #620] @ 40c1a0 <__cxa_atexit@plt+0x3f5a90> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #620] @ 40c1c8 <__cxa_atexit@plt+0x3f5ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #668] @ 40c1dc <__cxa_atexit@plt+0x3f5acc> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #668] @ 40c204 <__cxa_atexit@plt+0x3f5af4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #608] @ 40c1ac <__cxa_atexit@plt+0x3f5a9c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #608] @ 40c1d4 <__cxa_atexit@plt+0x3f5ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #564] @ 40c18c <__cxa_atexit@plt+0x3f5a7c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #564] @ 40c1b4 <__cxa_atexit@plt+0x3f5aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #600] @ 40c1bc <__cxa_atexit@plt+0x3f5aac> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #600] @ 40c1e4 <__cxa_atexit@plt+0x3f5ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #520] @ 40c178 <__cxa_atexit@plt+0x3f5a68> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #520] @ 40c1a0 <__cxa_atexit@plt+0x3f5a90> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #568] @ 40c1b4 <__cxa_atexit@plt+0x3f5aa4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #568] @ 40c1dc <__cxa_atexit@plt+0x3f5acc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #624] @ 40c1f8 <__cxa_atexit@plt+0x3f5ae8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #624] @ 40c220 <__cxa_atexit@plt+0x3f5b10> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #492] @ 40c180 <__cxa_atexit@plt+0x3f5a70> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #492] @ 40c1a8 <__cxa_atexit@plt+0x3f5a98> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #552] @ 40c1c8 <__cxa_atexit@plt+0x3f5ab8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #552] @ 40c1f0 <__cxa_atexit@plt+0x3f5ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #440] @ 40c164 <__cxa_atexit@plt+0x3f5a54> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #440] @ 40c18c <__cxa_atexit@plt+0x3f5a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #424] @ 40c160 <__cxa_atexit@plt+0x3f5a50> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #424] @ 40c188 <__cxa_atexit@plt+0x3f5a78> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #520] @ 40c1cc <__cxa_atexit@plt+0x3f5abc> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #520] @ 40c1f4 <__cxa_atexit@plt+0x3f5ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #516] @ 40c1d4 <__cxa_atexit@plt+0x3f5ac4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #516] @ 40c1fc <__cxa_atexit@plt+0x3f5aec> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #468] @ 40c1b0 <__cxa_atexit@plt+0x3f5aa0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #468] @ 40c1d8 <__cxa_atexit@plt+0x3f5ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #416] @ 40c188 <__cxa_atexit@plt+0x3f5a78> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #416] @ 40c1b0 <__cxa_atexit@plt+0x3f5aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #432] @ 40c1a4 <__cxa_atexit@plt+0x3f5a94> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #432] @ 40c1cc <__cxa_atexit@plt+0x3f5abc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #360] @ 40c168 <__cxa_atexit@plt+0x3f5a58> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #360] @ 40c190 <__cxa_atexit@plt+0x3f5a80> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #376] @ 40c184 <__cxa_atexit@plt+0x3f5a74> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #376] @ 40c1ac <__cxa_atexit@plt+0x3f5a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #484] @ 40c1fc <__cxa_atexit@plt+0x3f5aec> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #484] @ 40c224 <__cxa_atexit@plt+0x3f5b14> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #312] @ 40c15c <__cxa_atexit@plt+0x3f5a4c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #312] @ 40c184 <__cxa_atexit@plt+0x3f5a74> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #476] @ 40c20c <__cxa_atexit@plt+0x3f5afc> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #476] @ 40c234 <__cxa_atexit@plt+0x3f5b24> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #304] @ 40c16c <__cxa_atexit@plt+0x3f5a5c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #304] @ 40c194 <__cxa_atexit@plt+0x3f5a84> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #368] @ 40c1b8 <__cxa_atexit@plt+0x3f5aa8> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #368] @ 40c1e0 <__cxa_atexit@plt+0x3f5ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #444] @ 40c210 <__cxa_atexit@plt+0x3f5b00> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #444] @ 40c238 <__cxa_atexit@plt+0x3f5b28> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #396] @ 40c1ec <__cxa_atexit@plt+0x3f5adc> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #396] @ 40c214 <__cxa_atexit@plt+0x3f5b04> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #356] @ 40c1d0 <__cxa_atexit@plt+0x3f5ac0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #356] @ 40c1f8 <__cxa_atexit@plt+0x3f5ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #280] @ 40c190 <__cxa_atexit@plt+0x3f5a80> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #280] @ 40c1b8 <__cxa_atexit@plt+0x3f5aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #272] @ 40c194 <__cxa_atexit@plt+0x3f5a84> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #272] @ 40c1bc <__cxa_atexit@plt+0x3f5aac> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #224] @ 40c170 <__cxa_atexit@plt+0x3f5a60> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #224] @ 40c198 <__cxa_atexit@plt+0x3f5a88> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #216] @ 40c174 <__cxa_atexit@plt+0x3f5a64> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #216] @ 40c19c <__cxa_atexit@plt+0x3f5a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #212] @ 40c17c <__cxa_atexit@plt+0x3f5a6c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #212] @ 40c1a4 <__cxa_atexit@plt+0x3f5a94> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #300] @ 40c1e0 <__cxa_atexit@plt+0x3f5ad0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #300] @ 40c208 <__cxa_atexit@plt+0x3f5af8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #220] @ 40c19c <__cxa_atexit@plt+0x3f5a8c> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #220] @ 40c1c4 <__cxa_atexit@plt+0x3f5ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #204] @ 40c198 <__cxa_atexit@plt+0x3f5a88> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #204] @ 40c1c0 <__cxa_atexit@plt+0x3f5ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #296] @ 40c200 <__cxa_atexit@plt+0x3f5af0> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #296] @ 40c228 <__cxa_atexit@plt+0x3f5b18> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #196] @ 40c1a8 <__cxa_atexit@plt+0x3f5a98> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #196] @ 40c1d0 <__cxa_atexit@plt+0x3f5ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #212] @ 40c1c4 <__cxa_atexit@plt+0x3f5ab4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #212] @ 40c1ec <__cxa_atexit@plt+0x3f5adc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #232] @ 40c1e4 <__cxa_atexit@plt+0x3f5ad4> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #232] @ 40c20c <__cxa_atexit@plt+0x3f5afc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c108 <__cxa_atexit@plt+0x3f59f8> │ │ │ │ - ldr r7, [pc, #268] @ 40c214 <__cxa_atexit@plt+0x3f5b04> │ │ │ │ + b 40c130 <__cxa_atexit@plt+0x3f5a20> │ │ │ │ + ldr r7, [pc, #268] @ 40c23c <__cxa_atexit@plt+0x3f5b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 40c150 <__cxa_atexit@plt+0x3f5a40> │ │ │ │ + ldr r2, [pc, #52] @ 40c178 <__cxa_atexit@plt+0x3f5a68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 40c154 <__cxa_atexit@plt+0x3f5a44> │ │ │ │ + ldr r1, [pc, #48] @ 40c17c <__cxa_atexit@plt+0x3f5a6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r1, #8, 4 @ 0x80000000 │ │ │ │ - orreq r2, r5, #132, 12 @ 0x8400000 │ │ │ │ - cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r1, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r1, #144, 22 @ 0x24000 │ │ │ │ - cmneq r1, #200, 22 @ 0x32000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r1, #224, 2 @ 0x38 │ │ │ │ + orreq r2, r5, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r1, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r1, #104, 22 @ 0x1a000 │ │ │ │ cmneq r1, #160, 22 @ 0x28000 │ │ │ │ - cmneq r1, #144, 22 @ 0x24000 │ │ │ │ + cmneq r1, #120, 22 @ 0x1e000 │ │ │ │ cmneq r1, #104, 22 @ 0x1a000 │ │ │ │ - cmneq r1, #136, 22 @ 0x22000 │ │ │ │ - cmneq r1, #224, 24 @ 0xe000 │ │ │ │ - cmneq r1, #212, 22 @ 0x35000 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ - cmneq r1, #200, 24 @ 0xc800 │ │ │ │ - cmneq r1, #24, 26 @ 0x600 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ - cmneq r1, #224, 24 @ 0xe000 │ │ │ │ - cmneq r1, #0, 26 │ │ │ │ - cmneq r1, #228, 24 @ 0xe400 │ │ │ │ - cmneq r1, #28, 26 @ 0x700 │ │ │ │ - cmneq r1, #212, 28 @ 0xd40 │ │ │ │ - cmneq r1, #64, 28 @ 0x400 │ │ │ │ - cmneq r1, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r1, #64, 22 @ 0x10000 │ │ │ │ + cmneq r1, #96, 22 @ 0x18000 │ │ │ │ + cmneq r1, #184, 24 @ 0xb800 │ │ │ │ + cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ + cmneq r1, #160, 24 @ 0xa000 │ │ │ │ + cmneq r1, #240, 24 @ 0xf000 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r1, #184, 24 @ 0xb800 │ │ │ │ + cmneq r1, #216, 24 @ 0xd800 │ │ │ │ + cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r1, #244, 24 @ 0xf400 │ │ │ │ + cmneq r1, #172, 28 @ 0xac0 │ │ │ │ + cmneq r1, #24, 28 @ 0x180 │ │ │ │ + cmneq r1, #84, 26 @ 0x1500 │ │ │ │ + cmneq r1, #24, 30 @ 0x60 │ │ │ │ + cmneq r1, #180, 28 @ 0xb40 │ │ │ │ cmneq r1, #64, 30 @ 0x100 │ │ │ │ - cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r1, #104, 30 @ 0x1a0 │ │ │ │ - cmneq r1, #200, 28 @ 0xc80 │ │ │ │ - cmneq r1, #216, 30 @ 0x360 │ │ │ │ + cmneq r1, #160, 28 @ 0xa00 │ │ │ │ + cmneq r1, #176, 30 @ 0x2c0 │ │ │ │ + cmneq r1, #36 @ 0x24 │ │ │ │ + cmneq r1, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r1, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r1, #0 │ │ │ │ + cmneq r1, #132, 30 @ 0x210 │ │ │ │ cmneq r1, #76 @ 0x4c │ │ │ │ - cmneq r1, #164, 28 @ 0xa40 │ │ │ │ - cmneq r1, #32 │ │ │ │ - cmneq r1, #40 @ 0x28 │ │ │ │ - cmneq r1, #172, 30 @ 0x2b0 │ │ │ │ - cmneq r1, #116 @ 0x74 │ │ │ │ - cmneq r1, #132, 2 @ 0x21 │ │ │ │ cmneq r1, #92, 2 │ │ │ │ - cmneq r1, #20 │ │ │ │ - cmneq r1, #248, 30 @ 0x3e0 │ │ │ │ - cmneq r1, #16, 4 │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ - cmneq r1, #116, 4 @ 0x40000007 │ │ │ │ - cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ - cmneq r1, #72, 4 @ 0x80000004 │ │ │ │ - cmneq r1, #228, 2 @ 0x39 │ │ │ │ - cmneq r1, #80, 2 │ │ │ │ - cmneq r1, #116, 6 @ 0xd0000001 │ │ │ │ - cmneq r1, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r1, #124, 4 @ 0xc0000007 │ │ │ │ + cmneq r1, #52, 2 │ │ │ │ + cmneq r1, #236, 30 @ 0x3b0 │ │ │ │ + cmneq r1, #208, 30 @ 0x340 │ │ │ │ + cmneq r1, #232, 2 @ 0x3a │ │ │ │ + cmneq r1, #196 @ 0xc4 │ │ │ │ + cmneq r1, #76, 4 @ 0xc0000004 │ │ │ │ cmneq r1, #132, 4 @ 0x40000008 │ │ │ │ - cmneq r1, #252, 2 @ 0x3f │ │ │ │ + cmneq r1, #32, 4 │ │ │ │ + cmneq r1, #188, 2 @ 0x2f │ │ │ │ + cmneq r1, #40, 2 │ │ │ │ + cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r1, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r1, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r1, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40c278 <__cxa_atexit@plt+0x3f5b68> │ │ │ │ - ldr r7, [pc, #80] @ 40c28c <__cxa_atexit@plt+0x3f5b7c> │ │ │ │ + bhi 40c2a0 <__cxa_atexit@plt+0x3f5b90> │ │ │ │ + ldr r7, [pc, #80] @ 40c2b4 <__cxa_atexit@plt+0x3f5ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40c264 <__cxa_atexit@plt+0x3f5b54> │ │ │ │ - ldr r3, [pc, #64] @ 40c290 <__cxa_atexit@plt+0x3f5b80> │ │ │ │ + beq 40c28c <__cxa_atexit@plt+0x3f5b7c> │ │ │ │ + ldr r3, [pc, #64] @ 40c2b8 <__cxa_atexit@plt+0x3f5ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40c270 <__cxa_atexit@plt+0x3f5b60> │ │ │ │ - b 40c2d0 <__cxa_atexit@plt+0x3f5bc0> │ │ │ │ + beq 40c298 <__cxa_atexit@plt+0x3f5b88> │ │ │ │ + b 40c2f8 <__cxa_atexit@plt+0x3f5be8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40c294 <__cxa_atexit@plt+0x3f5b84> │ │ │ │ + ldr r7, [pc, #20] @ 40c2bc <__cxa_atexit@plt+0x3f5bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r1, #188 @ 0xbc │ │ │ │ + cmneq r1, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 40c2c4 <__cxa_atexit@plt+0x3f5bb4> │ │ │ │ + ldr r3, [pc, #28] @ 40c2ec <__cxa_atexit@plt+0x3f5bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40c2bc <__cxa_atexit@plt+0x3f5bac> │ │ │ │ - b 40c2d0 <__cxa_atexit@plt+0x3f5bc0> │ │ │ │ + beq 40c2e4 <__cxa_atexit@plt+0x3f5bd4> │ │ │ │ + b 40c2f8 <__cxa_atexit@plt+0x3f5be8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40cc00 <__cxa_atexit@plt+0x3f64f0> │ │ │ │ + bcc 40cc28 <__cxa_atexit@plt+0x3f6518> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r2, r7, #99 @ 0x63 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 40cbb8 <__cxa_atexit@plt+0x3f64a8> │ │ │ │ + bhi 40cbe0 <__cxa_atexit@plt+0x3f64d0> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @@ -1038479,165 +1038489,165 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ - ldr r7, [pc, #676] @ 40cc1c <__cxa_atexit@plt+0x3f650c> │ │ │ │ + ldr r7, [pc, #676] @ 40cc44 <__cxa_atexit@plt+0x3f6534> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #836] @ 40ccc8 <__cxa_atexit@plt+0x3f65b8> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #836] @ 40ccf0 <__cxa_atexit@plt+0x3f65e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #780] @ 40cc9c <__cxa_atexit@plt+0x3f658c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #780] @ 40ccc4 <__cxa_atexit@plt+0x3f65b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #796] @ 40ccb8 <__cxa_atexit@plt+0x3f65a8> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #796] @ 40cce0 <__cxa_atexit@plt+0x3f65d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #780] @ 40ccb4 <__cxa_atexit@plt+0x3f65a4> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #780] @ 40ccdc <__cxa_atexit@plt+0x3f65cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #760] @ 40ccac <__cxa_atexit@plt+0x3f659c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #760] @ 40ccd4 <__cxa_atexit@plt+0x3f65c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #708] @ 40cc84 <__cxa_atexit@plt+0x3f6574> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #708] @ 40ccac <__cxa_atexit@plt+0x3f659c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #768] @ 40cccc <__cxa_atexit@plt+0x3f65bc> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #768] @ 40ccf4 <__cxa_atexit@plt+0x3f65e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #652] @ 40cc64 <__cxa_atexit@plt+0x3f6554> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #652] @ 40cc8c <__cxa_atexit@plt+0x3f657c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #700] @ 40cca0 <__cxa_atexit@plt+0x3f6590> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #700] @ 40ccc8 <__cxa_atexit@plt+0x3f65b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #640] @ 40cc70 <__cxa_atexit@plt+0x3f6560> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #640] @ 40cc98 <__cxa_atexit@plt+0x3f6588> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #596] @ 40cc50 <__cxa_atexit@plt+0x3f6540> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #596] @ 40cc78 <__cxa_atexit@plt+0x3f6568> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #632] @ 40cc80 <__cxa_atexit@plt+0x3f6570> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #632] @ 40cca8 <__cxa_atexit@plt+0x3f6598> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #552] @ 40cc3c <__cxa_atexit@plt+0x3f652c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #552] @ 40cc64 <__cxa_atexit@plt+0x3f6554> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #600] @ 40cc78 <__cxa_atexit@plt+0x3f6568> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #600] @ 40cca0 <__cxa_atexit@plt+0x3f6590> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #656] @ 40ccbc <__cxa_atexit@plt+0x3f65ac> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #656] @ 40cce4 <__cxa_atexit@plt+0x3f65d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #524] @ 40cc44 <__cxa_atexit@plt+0x3f6534> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #524] @ 40cc6c <__cxa_atexit@plt+0x3f655c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #584] @ 40cc8c <__cxa_atexit@plt+0x3f657c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #584] @ 40ccb4 <__cxa_atexit@plt+0x3f65a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #472] @ 40cc28 <__cxa_atexit@plt+0x3f6518> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #472] @ 40cc50 <__cxa_atexit@plt+0x3f6540> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #456] @ 40cc24 <__cxa_atexit@plt+0x3f6514> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #456] @ 40cc4c <__cxa_atexit@plt+0x3f653c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #552] @ 40cc90 <__cxa_atexit@plt+0x3f6580> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #552] @ 40ccb8 <__cxa_atexit@plt+0x3f65a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #548] @ 40cc98 <__cxa_atexit@plt+0x3f6588> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #548] @ 40ccc0 <__cxa_atexit@plt+0x3f65b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #500] @ 40cc74 <__cxa_atexit@plt+0x3f6564> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #500] @ 40cc9c <__cxa_atexit@plt+0x3f658c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #448] @ 40cc4c <__cxa_atexit@plt+0x3f653c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #448] @ 40cc74 <__cxa_atexit@plt+0x3f6564> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #464] @ 40cc68 <__cxa_atexit@plt+0x3f6558> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #464] @ 40cc90 <__cxa_atexit@plt+0x3f6580> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #392] @ 40cc2c <__cxa_atexit@plt+0x3f651c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #392] @ 40cc54 <__cxa_atexit@plt+0x3f6544> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #408] @ 40cc48 <__cxa_atexit@plt+0x3f6538> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #408] @ 40cc70 <__cxa_atexit@plt+0x3f6560> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #516] @ 40ccc0 <__cxa_atexit@plt+0x3f65b0> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #516] @ 40cce8 <__cxa_atexit@plt+0x3f65d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #344] @ 40cc20 <__cxa_atexit@plt+0x3f6510> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #344] @ 40cc48 <__cxa_atexit@plt+0x3f6538> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #508] @ 40ccd0 <__cxa_atexit@plt+0x3f65c0> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #508] @ 40ccf8 <__cxa_atexit@plt+0x3f65e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #336] @ 40cc30 <__cxa_atexit@plt+0x3f6520> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #336] @ 40cc58 <__cxa_atexit@plt+0x3f6548> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #400] @ 40cc7c <__cxa_atexit@plt+0x3f656c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #400] @ 40cca4 <__cxa_atexit@plt+0x3f6594> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #476] @ 40ccd4 <__cxa_atexit@plt+0x3f65c4> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #476] @ 40ccfc <__cxa_atexit@plt+0x3f65ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #428] @ 40ccb0 <__cxa_atexit@plt+0x3f65a0> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #428] @ 40ccd8 <__cxa_atexit@plt+0x3f65c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #388] @ 40cc94 <__cxa_atexit@plt+0x3f6584> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #388] @ 40ccbc <__cxa_atexit@plt+0x3f65ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #312] @ 40cc54 <__cxa_atexit@plt+0x3f6544> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #312] @ 40cc7c <__cxa_atexit@plt+0x3f656c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #304] @ 40cc58 <__cxa_atexit@plt+0x3f6548> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #304] @ 40cc80 <__cxa_atexit@plt+0x3f6570> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #256] @ 40cc34 <__cxa_atexit@plt+0x3f6524> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #256] @ 40cc5c <__cxa_atexit@plt+0x3f654c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #248] @ 40cc38 <__cxa_atexit@plt+0x3f6528> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #248] @ 40cc60 <__cxa_atexit@plt+0x3f6550> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #244] @ 40cc40 <__cxa_atexit@plt+0x3f6530> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #244] @ 40cc68 <__cxa_atexit@plt+0x3f6558> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #332] @ 40cca4 <__cxa_atexit@plt+0x3f6594> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #332] @ 40cccc <__cxa_atexit@plt+0x3f65bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #252] @ 40cc60 <__cxa_atexit@plt+0x3f6550> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #252] @ 40cc88 <__cxa_atexit@plt+0x3f6578> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #236] @ 40cc5c <__cxa_atexit@plt+0x3f654c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #236] @ 40cc84 <__cxa_atexit@plt+0x3f6574> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #328] @ 40ccc4 <__cxa_atexit@plt+0x3f65b4> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #328] @ 40ccec <__cxa_atexit@plt+0x3f65dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #228] @ 40cc6c <__cxa_atexit@plt+0x3f655c> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #228] @ 40cc94 <__cxa_atexit@plt+0x3f6584> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #244] @ 40cc88 <__cxa_atexit@plt+0x3f6578> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #244] @ 40ccb0 <__cxa_atexit@plt+0x3f65a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #264] @ 40cca8 <__cxa_atexit@plt+0x3f6598> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #264] @ 40ccd0 <__cxa_atexit@plt+0x3f65c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cbac <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r7, [pc, #300] @ 40ccd8 <__cxa_atexit@plt+0x3f65c8> │ │ │ │ + b 40cbd4 <__cxa_atexit@plt+0x3f64c4> │ │ │ │ + ldr r7, [pc, #300] @ 40cd00 <__cxa_atexit@plt+0x3f65f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #80] @ 40cc10 <__cxa_atexit@plt+0x3f6500> │ │ │ │ + ldr r8, [pc, #80] @ 40cc38 <__cxa_atexit@plt+0x3f6528> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 40cc14 <__cxa_atexit@plt+0x3f6504> │ │ │ │ + ldr lr, [pc, #76] @ 40cc3c <__cxa_atexit@plt+0x3f652c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #72] @ 40cc18 <__cxa_atexit@plt+0x3f6508> │ │ │ │ + ldr r9, [pc, #72] @ 40cc40 <__cxa_atexit@plt+0x3f6530> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #15 │ │ │ │ add r7, r7, #1 │ │ │ │ add r1, r8, #1 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ @@ -1038646,121 +1038656,121 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r1, #100, 14 @ 0x1900000 │ │ │ │ - orreq r1, r5, #224, 22 @ 0x38000 │ │ │ │ - orreq r0, r5, #168, 28 @ 0xa80 │ │ │ │ - cmneq r1, #120, 2 │ │ │ │ - cmneq r1, #84 @ 0x54 │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ - cmneq r1, #36, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ + orreq r1, r5, #184, 22 @ 0x2e000 │ │ │ │ + orreq r0, r5, #128, 28 @ 0x800 │ │ │ │ + cmneq r1, #80, 2 │ │ │ │ + cmneq r1, #44 @ 0x2c │ │ │ │ + cmneq r1, #196 @ 0xc4 │ │ │ │ cmneq r1, #252 @ 0xfc │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ + cmneq r1, #212 @ 0xd4 │ │ │ │ cmneq r1, #196 @ 0xc4 │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ - cmneq r1, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r1, #48, 2 │ │ │ │ - cmneq r1, #112, 4 │ │ │ │ - cmneq r1, #36, 4 @ 0x40000002 │ │ │ │ - cmneq r1, #116, 4 @ 0x40000007 │ │ │ │ - cmneq r1, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r1, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ - cmneq r1, #64, 4 │ │ │ │ - cmneq r1, #120, 4 @ 0x80000007 │ │ │ │ - cmneq r1, #48, 8 @ 0x30000000 │ │ │ │ - cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ - cmneq r1, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r1, #156 @ 0x9c │ │ │ │ + cmneq r1, #188 @ 0xbc │ │ │ │ + cmneq r1, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r1, #8, 2 │ │ │ │ + cmneq r1, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r1, #252, 2 @ 0x3f │ │ │ │ + cmneq r1, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r1, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r1, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r1, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r1, #80, 4 │ │ │ │ + cmneq r1, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r1, #116, 6 @ 0xd0000001 │ │ │ │ + cmneq r1, #176, 4 │ │ │ │ + cmneq r1, #116, 8 @ 0x74000000 │ │ │ │ + cmneq r1, #16, 8 @ 0x10000000 │ │ │ │ cmneq r1, #156, 8 @ 0x9c000000 │ │ │ │ - cmneq r1, #56, 8 @ 0x38000000 │ │ │ │ - cmneq r1, #196, 8 @ 0xc4000000 │ │ │ │ - cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ - cmneq r1, #52, 10 @ 0xd000000 │ │ │ │ + cmneq r1, #252, 6 @ 0xf0000003 │ │ │ │ + cmneq r1, #12, 10 @ 0x3000000 │ │ │ │ + cmneq r1, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r1, #216, 6 @ 0x60000003 │ │ │ │ + cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r1, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r1, #224, 8 @ 0xe0000000 │ │ │ │ cmneq r1, #168, 10 @ 0x2a000000 │ │ │ │ - cmneq r1, #0, 8 │ │ │ │ - cmneq r1, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq r1, #132, 10 @ 0x21000000 │ │ │ │ - cmneq r1, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r1, #208, 10 @ 0x34000000 │ │ │ │ - cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ cmneq r1, #184, 12 @ 0xb800000 │ │ │ │ - cmneq r1, #112, 10 @ 0x1c000000 │ │ │ │ - cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ - cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r1, #208, 14 @ 0x3400000 │ │ │ │ - cmneq r1, #8, 16 @ 0x80000 │ │ │ │ - cmneq r1, #164, 14 @ 0x2900000 │ │ │ │ - cmneq r1, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r1, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r1, #208, 16 @ 0xd00000 │ │ │ │ - cmneq r1, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r1, #216, 14 @ 0x3600000 │ │ │ │ + cmneq r1, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r1, #44, 10 @ 0xb000000 │ │ │ │ + cmneq r1, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r1, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r1, #168, 14 @ 0x2a00000 │ │ │ │ cmneq r1, #224, 14 @ 0x3800000 │ │ │ │ - cmneq r1, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r1, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r1, #24, 14 @ 0x600000 │ │ │ │ + cmneq r1, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r1, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r1, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r1, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r1, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r1, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40cd3c <__cxa_atexit@plt+0x3f662c> │ │ │ │ - ldr r7, [pc, #80] @ 40cd50 <__cxa_atexit@plt+0x3f6640> │ │ │ │ + bhi 40cd64 <__cxa_atexit@plt+0x3f6654> │ │ │ │ + ldr r7, [pc, #80] @ 40cd78 <__cxa_atexit@plt+0x3f6668> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40cd28 <__cxa_atexit@plt+0x3f6618> │ │ │ │ - ldr r3, [pc, #64] @ 40cd54 <__cxa_atexit@plt+0x3f6644> │ │ │ │ + beq 40cd50 <__cxa_atexit@plt+0x3f6640> │ │ │ │ + ldr r3, [pc, #64] @ 40cd7c <__cxa_atexit@plt+0x3f666c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40cd34 <__cxa_atexit@plt+0x3f6624> │ │ │ │ - b 40cd94 <__cxa_atexit@plt+0x3f6684> │ │ │ │ + beq 40cd5c <__cxa_atexit@plt+0x3f664c> │ │ │ │ + b 40cdbc <__cxa_atexit@plt+0x3f66ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40cd58 <__cxa_atexit@plt+0x3f6648> │ │ │ │ + ldr r7, [pc, #20] @ 40cd80 <__cxa_atexit@plt+0x3f6670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r1, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 40cd88 <__cxa_atexit@plt+0x3f6678> │ │ │ │ + ldr r3, [pc, #28] @ 40cdb0 <__cxa_atexit@plt+0x3f66a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40cd80 <__cxa_atexit@plt+0x3f6670> │ │ │ │ - b 40cd94 <__cxa_atexit@plt+0x3f6684> │ │ │ │ + beq 40cda8 <__cxa_atexit@plt+0x3f6698> │ │ │ │ + b 40cdbc <__cxa_atexit@plt+0x3f66ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40d6c4 <__cxa_atexit@plt+0x3f6fb4> │ │ │ │ + bcc 40d6ec <__cxa_atexit@plt+0x3f6fdc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r2, r7, #101 @ 0x65 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 40d67c <__cxa_atexit@plt+0x3f6f6c> │ │ │ │ + bhi 40d6a4 <__cxa_atexit@plt+0x3f6f94> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @@ -1039168,165 +1039178,165 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ - ldr r7, [pc, #676] @ 40d6e0 <__cxa_atexit@plt+0x3f6fd0> │ │ │ │ + ldr r7, [pc, #676] @ 40d708 <__cxa_atexit@plt+0x3f6ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #836] @ 40d78c <__cxa_atexit@plt+0x3f707c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #836] @ 40d7b4 <__cxa_atexit@plt+0x3f70a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #780] @ 40d760 <__cxa_atexit@plt+0x3f7050> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #780] @ 40d788 <__cxa_atexit@plt+0x3f7078> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #796] @ 40d77c <__cxa_atexit@plt+0x3f706c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #796] @ 40d7a4 <__cxa_atexit@plt+0x3f7094> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #780] @ 40d778 <__cxa_atexit@plt+0x3f7068> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #780] @ 40d7a0 <__cxa_atexit@plt+0x3f7090> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #760] @ 40d770 <__cxa_atexit@plt+0x3f7060> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #760] @ 40d798 <__cxa_atexit@plt+0x3f7088> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #708] @ 40d748 <__cxa_atexit@plt+0x3f7038> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #708] @ 40d770 <__cxa_atexit@plt+0x3f7060> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #768] @ 40d790 <__cxa_atexit@plt+0x3f7080> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #768] @ 40d7b8 <__cxa_atexit@plt+0x3f70a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #652] @ 40d728 <__cxa_atexit@plt+0x3f7018> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #652] @ 40d750 <__cxa_atexit@plt+0x3f7040> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #700] @ 40d764 <__cxa_atexit@plt+0x3f7054> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #700] @ 40d78c <__cxa_atexit@plt+0x3f707c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #640] @ 40d734 <__cxa_atexit@plt+0x3f7024> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #640] @ 40d75c <__cxa_atexit@plt+0x3f704c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #596] @ 40d714 <__cxa_atexit@plt+0x3f7004> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #596] @ 40d73c <__cxa_atexit@plt+0x3f702c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #632] @ 40d744 <__cxa_atexit@plt+0x3f7034> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #632] @ 40d76c <__cxa_atexit@plt+0x3f705c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #552] @ 40d700 <__cxa_atexit@plt+0x3f6ff0> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #552] @ 40d728 <__cxa_atexit@plt+0x3f7018> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #600] @ 40d73c <__cxa_atexit@plt+0x3f702c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #600] @ 40d764 <__cxa_atexit@plt+0x3f7054> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #656] @ 40d780 <__cxa_atexit@plt+0x3f7070> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #656] @ 40d7a8 <__cxa_atexit@plt+0x3f7098> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #524] @ 40d708 <__cxa_atexit@plt+0x3f6ff8> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #524] @ 40d730 <__cxa_atexit@plt+0x3f7020> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #584] @ 40d750 <__cxa_atexit@plt+0x3f7040> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #584] @ 40d778 <__cxa_atexit@plt+0x3f7068> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #472] @ 40d6ec <__cxa_atexit@plt+0x3f6fdc> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #472] @ 40d714 <__cxa_atexit@plt+0x3f7004> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #456] @ 40d6e8 <__cxa_atexit@plt+0x3f6fd8> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #456] @ 40d710 <__cxa_atexit@plt+0x3f7000> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #552] @ 40d754 <__cxa_atexit@plt+0x3f7044> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #552] @ 40d77c <__cxa_atexit@plt+0x3f706c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #548] @ 40d75c <__cxa_atexit@plt+0x3f704c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #548] @ 40d784 <__cxa_atexit@plt+0x3f7074> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #500] @ 40d738 <__cxa_atexit@plt+0x3f7028> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #500] @ 40d760 <__cxa_atexit@plt+0x3f7050> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #448] @ 40d710 <__cxa_atexit@plt+0x3f7000> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #448] @ 40d738 <__cxa_atexit@plt+0x3f7028> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #464] @ 40d72c <__cxa_atexit@plt+0x3f701c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #464] @ 40d754 <__cxa_atexit@plt+0x3f7044> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #392] @ 40d6f0 <__cxa_atexit@plt+0x3f6fe0> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #392] @ 40d718 <__cxa_atexit@plt+0x3f7008> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #408] @ 40d70c <__cxa_atexit@plt+0x3f6ffc> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #408] @ 40d734 <__cxa_atexit@plt+0x3f7024> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #516] @ 40d784 <__cxa_atexit@plt+0x3f7074> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #516] @ 40d7ac <__cxa_atexit@plt+0x3f709c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #344] @ 40d6e4 <__cxa_atexit@plt+0x3f6fd4> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #344] @ 40d70c <__cxa_atexit@plt+0x3f6ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #508] @ 40d794 <__cxa_atexit@plt+0x3f7084> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #508] @ 40d7bc <__cxa_atexit@plt+0x3f70ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #336] @ 40d6f4 <__cxa_atexit@plt+0x3f6fe4> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #336] @ 40d71c <__cxa_atexit@plt+0x3f700c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #400] @ 40d740 <__cxa_atexit@plt+0x3f7030> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #400] @ 40d768 <__cxa_atexit@plt+0x3f7058> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #476] @ 40d798 <__cxa_atexit@plt+0x3f7088> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #476] @ 40d7c0 <__cxa_atexit@plt+0x3f70b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #428] @ 40d774 <__cxa_atexit@plt+0x3f7064> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #428] @ 40d79c <__cxa_atexit@plt+0x3f708c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #388] @ 40d758 <__cxa_atexit@plt+0x3f7048> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #388] @ 40d780 <__cxa_atexit@plt+0x3f7070> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #312] @ 40d718 <__cxa_atexit@plt+0x3f7008> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #312] @ 40d740 <__cxa_atexit@plt+0x3f7030> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #304] @ 40d71c <__cxa_atexit@plt+0x3f700c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #304] @ 40d744 <__cxa_atexit@plt+0x3f7034> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #256] @ 40d6f8 <__cxa_atexit@plt+0x3f6fe8> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #256] @ 40d720 <__cxa_atexit@plt+0x3f7010> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #248] @ 40d6fc <__cxa_atexit@plt+0x3f6fec> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #248] @ 40d724 <__cxa_atexit@plt+0x3f7014> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #244] @ 40d704 <__cxa_atexit@plt+0x3f6ff4> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #244] @ 40d72c <__cxa_atexit@plt+0x3f701c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #332] @ 40d768 <__cxa_atexit@plt+0x3f7058> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #332] @ 40d790 <__cxa_atexit@plt+0x3f7080> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #252] @ 40d724 <__cxa_atexit@plt+0x3f7014> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #252] @ 40d74c <__cxa_atexit@plt+0x3f703c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #236] @ 40d720 <__cxa_atexit@plt+0x3f7010> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #236] @ 40d748 <__cxa_atexit@plt+0x3f7038> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #328] @ 40d788 <__cxa_atexit@plt+0x3f7078> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #328] @ 40d7b0 <__cxa_atexit@plt+0x3f70a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #228] @ 40d730 <__cxa_atexit@plt+0x3f7020> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #228] @ 40d758 <__cxa_atexit@plt+0x3f7048> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #244] @ 40d74c <__cxa_atexit@plt+0x3f703c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #244] @ 40d774 <__cxa_atexit@plt+0x3f7064> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #264] @ 40d76c <__cxa_atexit@plt+0x3f705c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #264] @ 40d794 <__cxa_atexit@plt+0x3f7084> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d670 <__cxa_atexit@plt+0x3f6f60> │ │ │ │ - ldr r7, [pc, #300] @ 40d79c <__cxa_atexit@plt+0x3f708c> │ │ │ │ + b 40d698 <__cxa_atexit@plt+0x3f6f88> │ │ │ │ + ldr r7, [pc, #300] @ 40d7c4 <__cxa_atexit@plt+0x3f70b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #80] @ 40d6d4 <__cxa_atexit@plt+0x3f6fc4> │ │ │ │ + ldr r8, [pc, #80] @ 40d6fc <__cxa_atexit@plt+0x3f6fec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 40d6d8 <__cxa_atexit@plt+0x3f6fc8> │ │ │ │ + ldr lr, [pc, #76] @ 40d700 <__cxa_atexit@plt+0x3f6ff0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #72] @ 40d6dc <__cxa_atexit@plt+0x3f6fcc> │ │ │ │ + ldr r9, [pc, #72] @ 40d704 <__cxa_atexit@plt+0x3f6ff4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #15 │ │ │ │ sub r7, r7, #1 │ │ │ │ add r1, r8, #1 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ @@ -1039335,140 +1039345,140 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r1, #160, 24 @ 0xa000 │ │ │ │ - orreq r1, r5, #28, 2 │ │ │ │ - orreq r0, r5, #228, 6 @ 0x90000003 │ │ │ │ - cmneq r1, #180, 12 @ 0xb400000 │ │ │ │ - cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ - cmneq r1, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r1, #96, 12 @ 0x6000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r1, #120, 24 @ 0x7800 │ │ │ │ + orreq r1, r5, #244 @ 0xf4 │ │ │ │ + orreq r0, r5, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r1, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r1, #0, 12 │ │ │ │ cmneq r1, #56, 12 @ 0x3800000 │ │ │ │ - cmneq r1, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r1, #16, 12 @ 0x1000000 │ │ │ │ cmneq r1, #0, 12 │ │ │ │ - cmneq r1, #32, 12 @ 0x2000000 │ │ │ │ - cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq r1, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r1, #172, 14 @ 0x2b00000 │ │ │ │ - cmneq r1, #96, 14 @ 0x1800000 │ │ │ │ - cmneq r1, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq r1, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq r1, #152, 14 @ 0x2600000 │ │ │ │ - cmneq r1, #124, 14 @ 0x1f00000 │ │ │ │ - cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ - cmneq r1, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r1, #216, 16 @ 0xd80000 │ │ │ │ - cmneq r1, #20, 16 @ 0x140000 │ │ │ │ + cmneq r1, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r1, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r1, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r1, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r1, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r1, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r1, #68, 16 @ 0x440000 │ │ │ │ + cmneq r1, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq r1, #84, 14 @ 0x1500000 │ │ │ │ + cmneq r1, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r1, #68, 18 @ 0x110000 │ │ │ │ + cmneq r1, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r1, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r1, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq r1, #76, 18 @ 0x130000 │ │ │ │ cmneq r1, #216, 18 @ 0x360000 │ │ │ │ - cmneq r1, #116, 18 @ 0x1d0000 │ │ │ │ - cmneq r1, #0, 20 │ │ │ │ - cmneq r1, #96, 18 @ 0x180000 │ │ │ │ - cmneq r1, #112, 20 @ 0x70000 │ │ │ │ + cmneq r1, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r1, #72, 20 @ 0x48000 │ │ │ │ + cmneq r1, #188, 20 @ 0xbc000 │ │ │ │ + cmneq r1, #20, 18 @ 0x50000 │ │ │ │ + cmneq r1, #144, 20 @ 0x90000 │ │ │ │ + cmneq r1, #152, 20 @ 0x98000 │ │ │ │ + cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ cmneq r1, #228, 20 @ 0xe4000 │ │ │ │ - cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ - cmneq r1, #184, 20 @ 0xb8000 │ │ │ │ - cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ - cmneq r1, #68, 20 @ 0x44000 │ │ │ │ - cmneq r1, #12, 22 @ 0x3000 │ │ │ │ - cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ - cmneq r1, #172, 20 @ 0xac000 │ │ │ │ - cmneq r1, #144, 20 @ 0x90000 │ │ │ │ - cmneq r1, #168, 24 @ 0xa800 │ │ │ │ - cmneq r1, #132, 22 @ 0x21000 │ │ │ │ - cmneq r1, #12, 26 @ 0x300 │ │ │ │ - cmneq r1, #68, 26 @ 0x1100 │ │ │ │ - cmneq r1, #224, 24 @ 0xe000 │ │ │ │ - cmneq r1, #124, 24 @ 0x7c00 │ │ │ │ - cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r1, #12, 28 @ 0xc0 │ │ │ │ - cmneq r1, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ + cmneq r1, #204, 22 @ 0x33000 │ │ │ │ + cmneq r1, #132, 20 @ 0x84000 │ │ │ │ + cmneq r1, #104, 20 @ 0x68000 │ │ │ │ + cmneq r1, #128, 24 @ 0x8000 │ │ │ │ + cmneq r1, #92, 22 @ 0x17000 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ cmneq r1, #28, 26 @ 0x700 │ │ │ │ - cmneq r1, #148, 24 @ 0x9400 │ │ │ │ + cmneq r1, #184, 24 @ 0xb800 │ │ │ │ + cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + cmneq r1, #192, 22 @ 0x30000 │ │ │ │ + cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #200, 26 @ 0x3200 │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ + cmneq r1, #244, 24 @ 0xf400 │ │ │ │ + cmneq r1, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40d84c <__cxa_atexit@plt+0x3f713c> │ │ │ │ + bhi 40d874 <__cxa_atexit@plt+0x3f7164> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #164] @ 40d86c <__cxa_atexit@plt+0x3f715c> │ │ │ │ + ldr r0, [pc, #164] @ 40d894 <__cxa_atexit@plt+0x3f7184> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ - bne 40d7e4 <__cxa_atexit@plt+0x3f70d4> │ │ │ │ - ldr r7, [pc, #148] @ 40d870 <__cxa_atexit@plt+0x3f7160> │ │ │ │ + bne 40d80c <__cxa_atexit@plt+0x3f70fc> │ │ │ │ + ldr r7, [pc, #148] @ 40d898 <__cxa_atexit@plt+0x3f7188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40d858 <__cxa_atexit@plt+0x3f7148> │ │ │ │ - ldr r2, [pc, #112] @ 40d874 <__cxa_atexit@plt+0x3f7164> │ │ │ │ + bcc 40d880 <__cxa_atexit@plt+0x3f7170> │ │ │ │ + ldr r2, [pc, #112] @ 40d89c <__cxa_atexit@plt+0x3f718c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 40d878 <__cxa_atexit@plt+0x3f7168> │ │ │ │ + ldr r1, [pc, #108] @ 40d8a0 <__cxa_atexit@plt+0x3f7190> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #96] @ 40d87c <__cxa_atexit@plt+0x3f716c> │ │ │ │ + ldr r2, [pc, #96] @ 40d8a4 <__cxa_atexit@plt+0x3f7194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r5, #72, 2 │ │ │ │ - orreq r0, r5, #156, 2 @ 0x27 │ │ │ │ + orreq r0, r5, #32, 2 │ │ │ │ + orreq r0, r5, #116, 2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r0, r5, #252 @ 0xfc │ │ │ │ + orreq r0, r5, #212 @ 0xd4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40e27c <__cxa_atexit@plt+0x3f7b6c> │ │ │ │ + bhi 40e2a4 <__cxa_atexit@plt+0x3f7b94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 40e284 <__cxa_atexit@plt+0x3f7b74> │ │ │ │ - ldr r1, [pc, #2540] @ 40e29c <__cxa_atexit@plt+0x3f7b8c> │ │ │ │ + bcc 40e2ac <__cxa_atexit@plt+0x3f7b9c> │ │ │ │ + ldr r1, [pc, #2540] @ 40e2c4 <__cxa_atexit@plt+0x3f7bb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 40e244 <__cxa_atexit@plt+0x3f7b34> │ │ │ │ + bhi 40e26c <__cxa_atexit@plt+0x3f7b5c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1039876,293 +1039886,293 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 40e2ac <__cxa_atexit@plt+0x3f7b9c> │ │ │ │ + ldr r7, [pc, #864] @ 40e2d4 <__cxa_atexit@plt+0x3f7bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 40e358 <__cxa_atexit@plt+0x3f7c48> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 40e380 <__cxa_atexit@plt+0x3f7c70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 40e32c <__cxa_atexit@plt+0x3f7c1c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 40e354 <__cxa_atexit@plt+0x3f7c44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 40e348 <__cxa_atexit@plt+0x3f7c38> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 40e370 <__cxa_atexit@plt+0x3f7c60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 40e344 <__cxa_atexit@plt+0x3f7c34> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 40e36c <__cxa_atexit@plt+0x3f7c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 40e33c <__cxa_atexit@plt+0x3f7c2c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 40e364 <__cxa_atexit@plt+0x3f7c54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 40e314 <__cxa_atexit@plt+0x3f7c04> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 40e33c <__cxa_atexit@plt+0x3f7c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 40e35c <__cxa_atexit@plt+0x3f7c4c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 40e384 <__cxa_atexit@plt+0x3f7c74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 40e2f4 <__cxa_atexit@plt+0x3f7be4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 40e31c <__cxa_atexit@plt+0x3f7c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 40e330 <__cxa_atexit@plt+0x3f7c20> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 40e358 <__cxa_atexit@plt+0x3f7c48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 40e300 <__cxa_atexit@plt+0x3f7bf0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 40e328 <__cxa_atexit@plt+0x3f7c18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 40e2e0 <__cxa_atexit@plt+0x3f7bd0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 40e308 <__cxa_atexit@plt+0x3f7bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 40e310 <__cxa_atexit@plt+0x3f7c00> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 40e338 <__cxa_atexit@plt+0x3f7c28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 40e2cc <__cxa_atexit@plt+0x3f7bbc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 40e2f4 <__cxa_atexit@plt+0x3f7be4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 40e308 <__cxa_atexit@plt+0x3f7bf8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 40e330 <__cxa_atexit@plt+0x3f7c20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 40e34c <__cxa_atexit@plt+0x3f7c3c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 40e374 <__cxa_atexit@plt+0x3f7c64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 40e2d4 <__cxa_atexit@plt+0x3f7bc4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 40e2fc <__cxa_atexit@plt+0x3f7bec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 40e31c <__cxa_atexit@plt+0x3f7c0c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 40e344 <__cxa_atexit@plt+0x3f7c34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 40e2b8 <__cxa_atexit@plt+0x3f7ba8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 40e2e0 <__cxa_atexit@plt+0x3f7bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 40e2b4 <__cxa_atexit@plt+0x3f7ba4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 40e2dc <__cxa_atexit@plt+0x3f7bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 40e320 <__cxa_atexit@plt+0x3f7c10> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 40e348 <__cxa_atexit@plt+0x3f7c38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 40e328 <__cxa_atexit@plt+0x3f7c18> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 40e350 <__cxa_atexit@plt+0x3f7c40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 40e304 <__cxa_atexit@plt+0x3f7bf4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 40e32c <__cxa_atexit@plt+0x3f7c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 40e2dc <__cxa_atexit@plt+0x3f7bcc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 40e304 <__cxa_atexit@plt+0x3f7bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 40e2f8 <__cxa_atexit@plt+0x3f7be8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 40e320 <__cxa_atexit@plt+0x3f7c10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 40e2bc <__cxa_atexit@plt+0x3f7bac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 40e2e4 <__cxa_atexit@plt+0x3f7bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 40e2d8 <__cxa_atexit@plt+0x3f7bc8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 40e300 <__cxa_atexit@plt+0x3f7bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 40e350 <__cxa_atexit@plt+0x3f7c40> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 40e378 <__cxa_atexit@plt+0x3f7c68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 40e2b0 <__cxa_atexit@plt+0x3f7ba0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 40e2d8 <__cxa_atexit@plt+0x3f7bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 40e360 <__cxa_atexit@plt+0x3f7c50> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 40e388 <__cxa_atexit@plt+0x3f7c78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 40e2c0 <__cxa_atexit@plt+0x3f7bb0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 40e2e8 <__cxa_atexit@plt+0x3f7bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 40e30c <__cxa_atexit@plt+0x3f7bfc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 40e334 <__cxa_atexit@plt+0x3f7c24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 40e364 <__cxa_atexit@plt+0x3f7c54> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 40e38c <__cxa_atexit@plt+0x3f7c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 40e340 <__cxa_atexit@plt+0x3f7c30> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 40e368 <__cxa_atexit@plt+0x3f7c58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 40e324 <__cxa_atexit@plt+0x3f7c14> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 40e34c <__cxa_atexit@plt+0x3f7c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 40e2e4 <__cxa_atexit@plt+0x3f7bd4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 40e30c <__cxa_atexit@plt+0x3f7bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 40e2e8 <__cxa_atexit@plt+0x3f7bd8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 40e310 <__cxa_atexit@plt+0x3f7c00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 40e2c4 <__cxa_atexit@plt+0x3f7bb4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 40e2ec <__cxa_atexit@plt+0x3f7bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 40e2c8 <__cxa_atexit@plt+0x3f7bb8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 40e2f0 <__cxa_atexit@plt+0x3f7be0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 40e2d0 <__cxa_atexit@plt+0x3f7bc0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 40e2f8 <__cxa_atexit@plt+0x3f7be8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 40e334 <__cxa_atexit@plt+0x3f7c24> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 40e35c <__cxa_atexit@plt+0x3f7c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 40e2f0 <__cxa_atexit@plt+0x3f7be0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 40e318 <__cxa_atexit@plt+0x3f7c08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 40e2ec <__cxa_atexit@plt+0x3f7bdc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 40e314 <__cxa_atexit@plt+0x3f7c04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 40e354 <__cxa_atexit@plt+0x3f7c44> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 40e37c <__cxa_atexit@plt+0x3f7c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 40e2fc <__cxa_atexit@plt+0x3f7bec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 40e324 <__cxa_atexit@plt+0x3f7c14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 40e318 <__cxa_atexit@plt+0x3f7c08> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 40e340 <__cxa_atexit@plt+0x3f7c30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 40e338 <__cxa_atexit@plt+0x3f7c28> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 40e360 <__cxa_atexit@plt+0x3f7c50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 40e368 <__cxa_atexit@plt+0x3f7c58> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 40e390 <__cxa_atexit@plt+0x3f7c80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 40e2a0 <__cxa_atexit@plt+0x3f7b90> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 40e2c8 <__cxa_atexit@plt+0x3f7bb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 40e2a4 <__cxa_atexit@plt+0x3f7b94> │ │ │ │ + ldr lr, [pc, #80] @ 40e2cc <__cxa_atexit@plt+0x3f7bbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 40e2a8 <__cxa_atexit@plt+0x3f7b98> │ │ │ │ + ldr r0, [pc, #76] @ 40e2d0 <__cxa_atexit@plt+0x3f7bc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 40e28c <__cxa_atexit@plt+0x3f7b7c> │ │ │ │ + b 40e2b4 <__cxa_atexit@plt+0x3f7ba4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r5, #96 @ 0x60 │ │ │ │ - cmneq r1, #216 @ 0xd8 │ │ │ │ - orreq r0, r5, #84, 10 @ 0x15000000 │ │ │ │ - orreq pc, r4, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq r1, #164, 22 @ 0x29000 │ │ │ │ - cmneq r1, #16, 20 @ 0x10000 │ │ │ │ - cmneq r1, #204, 20 @ 0xcc000 │ │ │ │ - cmneq r1, #8, 22 @ 0x2000 │ │ │ │ - cmneq r1, #196, 20 @ 0xc4000 │ │ │ │ - cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ - cmneq r1, #92, 20 @ 0x5c000 │ │ │ │ + orreq r0, r5, #56 @ 0x38 │ │ │ │ + cmneq r1, #176 @ 0xb0 │ │ │ │ + orreq r0, r5, #44, 10 @ 0xb000000 │ │ │ │ + orreq pc, r4, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r1, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r1, #224, 20 @ 0xe0000 │ │ │ │ + cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ cmneq r1, #120, 20 @ 0x78000 │ │ │ │ + cmneq r1, #52, 20 @ 0x34000 │ │ │ │ + cmneq r1, #80, 20 @ 0x50000 │ │ │ │ + cmneq r1, #12, 24 @ 0xc00 │ │ │ │ + cmneq r1, #152, 20 @ 0x98000 │ │ │ │ cmneq r1, #52, 24 @ 0x3400 │ │ │ │ - cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ - cmneq r1, #92, 24 @ 0x5c00 │ │ │ │ - cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r1, #68, 24 @ 0x4400 │ │ │ │ - cmneq r1, #48, 26 @ 0xc00 │ │ │ │ - cmneq r1, #220, 22 @ 0x37000 │ │ │ │ - cmneq r1, #248, 22 @ 0x3e000 │ │ │ │ - cmneq r1, #196, 22 @ 0x31000 │ │ │ │ - cmneq r1, #0, 24 │ │ │ │ - cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ - cmneq r1, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + cmneq r1, #192, 22 @ 0x30000 │ │ │ │ + cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ + cmneq r1, #8, 26 @ 0x200 │ │ │ │ + cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r1, #208, 22 @ 0x34000 │ │ │ │ + cmneq r1, #156, 22 @ 0x27000 │ │ │ │ + cmneq r1, #216, 22 @ 0x36000 │ │ │ │ + cmneq r1, #20, 28 @ 0x140 │ │ │ │ + cmneq r1, #64, 26 @ 0x1000 │ │ │ │ + cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r1, #120, 28 @ 0x780 │ │ │ │ + cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #144, 28 @ 0x900 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r1, #8, 30 │ │ │ │ + cmneq r1, #148, 30 @ 0x250 │ │ │ │ + cmneq r1, #80, 26 @ 0x1400 │ │ │ │ + cmneq r1, #60, 30 @ 0xf0 │ │ │ │ + cmneq r1, #56, 30 @ 0xe0 │ │ │ │ + cmneq r1, #132, 28 @ 0x840 │ │ │ │ + cmneq r1, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #220 @ 0xdc │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ + cmneq r1, #212, 28 @ 0xd40 │ │ │ │ cmneq r1, #160, 28 @ 0xa00 │ │ │ │ - cmneq r1, #12, 28 @ 0xc0 │ │ │ │ - cmneq r1, #184, 28 @ 0xb80 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ - cmneq r1, #48, 30 @ 0xc0 │ │ │ │ - cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ - cmneq r1, #120, 26 @ 0x1e00 │ │ │ │ - cmneq r1, #100, 30 @ 0x190 │ │ │ │ - cmneq r1, #96, 30 @ 0x180 │ │ │ │ - cmneq r1, #172, 28 @ 0xac0 │ │ │ │ - cmneq r1, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r1, #4, 2 │ │ │ │ - cmneq r1, #192 @ 0xc0 │ │ │ │ - cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r1, #200, 28 @ 0xc80 │ │ │ │ - cmneq r1, #132, 2 @ 0x21 │ │ │ │ - cmneq r1, #240, 30 @ 0x3c0 │ │ │ │ - cmneq r1, #236, 2 @ 0x3b │ │ │ │ - cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r1, #148, 2 @ 0x25 │ │ │ │ - cmneq r1, #0, 2 │ │ │ │ - cmneq r1, #44 @ 0x2c │ │ │ │ - cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ - cmneq r1, #144, 2 @ 0x24 │ │ │ │ - cmneq r1, #140, 2 @ 0x23 │ │ │ │ - cmneq r1, #200 @ 0xc8 │ │ │ │ + cmneq r1, #92, 2 │ │ │ │ + cmneq r1, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #196, 2 @ 0x31 │ │ │ │ + cmneq r1, #0, 4 │ │ │ │ + cmneq r1, #108, 2 │ │ │ │ + cmneq r1, #216 @ 0xd8 │ │ │ │ + cmneq r1, #4 │ │ │ │ + cmneq r1, #208, 4 │ │ │ │ + cmneq r1, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r1, #104, 2 │ │ │ │ + cmneq r1, #100, 2 │ │ │ │ + cmneq r1, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40e3dc <__cxa_atexit@plt+0x3f7ccc> │ │ │ │ - ldr r9, [pc, #88] @ 40e3ec <__cxa_atexit@plt+0x3f7cdc> │ │ │ │ + bcc 40e404 <__cxa_atexit@plt+0x3f7cf4> │ │ │ │ + ldr r9, [pc, #88] @ 40e414 <__cxa_atexit@plt+0x3f7d04> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #84] @ 40e3f0 <__cxa_atexit@plt+0x3f7ce0> │ │ │ │ + ldr r1, [pc, #84] @ 40e418 <__cxa_atexit@plt+0x3f7d08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 40e3f4 <__cxa_atexit@plt+0x3f7ce4> │ │ │ │ + ldr lr, [pc, #80] @ 40e41c <__cxa_atexit@plt+0x3f7d0c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -1040176,239 +1040186,239 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ - orreq pc, r4, #116, 10 @ 0x1d000000 │ │ │ │ + orreq pc, r4, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40e498 <__cxa_atexit@plt+0x3f7d88> │ │ │ │ + bcc 40e4c0 <__cxa_atexit@plt+0x3f7db0> │ │ │ │ cmp r8, r9 │ │ │ │ - ble 40e430 <__cxa_atexit@plt+0x3f7d20> │ │ │ │ - ldr r7, [pc, #156] @ 40e4c0 <__cxa_atexit@plt+0x3f7db0> │ │ │ │ + ble 40e458 <__cxa_atexit@plt+0x3f7d48> │ │ │ │ + ldr r7, [pc, #156] @ 40e4e8 <__cxa_atexit@plt+0x3f7dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 40e4bc <__cxa_atexit@plt+0x3f7dac> │ │ │ │ + ldr r7, [pc, #132] @ 40e4e4 <__cxa_atexit@plt+0x3f7dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r6, {r7, r9} │ │ │ │ sub r7, r3, #3 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40e4a8 <__cxa_atexit@plt+0x3f7d98> │ │ │ │ - ldr r2, [pc, #116] @ 40e4c8 <__cxa_atexit@plt+0x3f7db8> │ │ │ │ + bcc 40e4d0 <__cxa_atexit@plt+0x3f7dc0> │ │ │ │ + ldr r2, [pc, #116] @ 40e4f0 <__cxa_atexit@plt+0x3f7de0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 40e4cc <__cxa_atexit@plt+0x3f7dbc> │ │ │ │ + ldr r1, [pc, #112] @ 40e4f4 <__cxa_atexit@plt+0x3f7de4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #108] @ 40e4d0 <__cxa_atexit@plt+0x3f7dc0> │ │ │ │ + ldr lr, [pc, #108] @ 40e4f8 <__cxa_atexit@plt+0x3f7de8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #12]! │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r7, r8, r9} │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 40e4c4 <__cxa_atexit@plt+0x3f7db4> │ │ │ │ + ldr r7, [pc, #36] @ 40e4ec <__cxa_atexit@plt+0x3f7ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ - b 40e4ac <__cxa_atexit@plt+0x3f7d9c> │ │ │ │ + b 40e4d4 <__cxa_atexit@plt+0x3f7dc4> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq pc, r4, #84, 10 @ 0x15000000 │ │ │ │ - cmneq r1, #164, 28 @ 0xa40 │ │ │ │ + orreq pc, r4, #44, 10 @ 0xb000000 │ │ │ │ + cmneq r1, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ @ instruction: 0xfffff348 │ │ │ │ - orreq pc, r4, #180, 8 @ 0xb4000000 │ │ │ │ + orreq pc, r4, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40e518 <__cxa_atexit@plt+0x3f7e08> │ │ │ │ - ldr r7, [pc, #52] @ 40e52c <__cxa_atexit@plt+0x3f7e1c> │ │ │ │ + bhi 40e540 <__cxa_atexit@plt+0x3f7e30> │ │ │ │ + ldr r7, [pc, #52] @ 40e554 <__cxa_atexit@plt+0x3f7e44> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 40e50c <__cxa_atexit@plt+0x3f7dfc> │ │ │ │ + beq 40e534 <__cxa_atexit@plt+0x3f7e24> │ │ │ │ mov r7, r8 │ │ │ │ - b 40e53c <__cxa_atexit@plt+0x3f7e2c> │ │ │ │ + b 40e564 <__cxa_atexit@plt+0x3f7e54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40e530 <__cxa_atexit@plt+0x3f7e20> │ │ │ │ + ldr r7, [pc, #16] @ 40e558 <__cxa_atexit@plt+0x3f7e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, #40, 28 @ 0x280 │ │ │ │ + cmneq r1, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 40e59c <__cxa_atexit@plt+0x3f7e8c> │ │ │ │ + ldr r3, [pc, #88] @ 40e5c4 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e594 <__cxa_atexit@plt+0x3f7e84> │ │ │ │ - ldr r3, [pc, #68] @ 40e5a0 <__cxa_atexit@plt+0x3f7e90> │ │ │ │ + beq 40e5bc <__cxa_atexit@plt+0x3f7eac> │ │ │ │ + ldr r3, [pc, #68] @ 40e5c8 <__cxa_atexit@plt+0x3f7eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e594 <__cxa_atexit@plt+0x3f7e84> │ │ │ │ - ldr r3, [pc, #44] @ 40e5a4 <__cxa_atexit@plt+0x3f7e94> │ │ │ │ + beq 40e5bc <__cxa_atexit@plt+0x3f7eac> │ │ │ │ + ldr r3, [pc, #44] @ 40e5cc <__cxa_atexit@plt+0x3f7ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e594 <__cxa_atexit@plt+0x3f7e84> │ │ │ │ + beq 40e5bc <__cxa_atexit@plt+0x3f7eac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40e404 <__cxa_atexit@plt+0x3f7cf4> │ │ │ │ + b 40e42c <__cxa_atexit@plt+0x3f7d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 40e5f8 <__cxa_atexit@plt+0x3f7ee8> │ │ │ │ + ldr r3, [pc, #64] @ 40e620 <__cxa_atexit@plt+0x3f7f10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e5f0 <__cxa_atexit@plt+0x3f7ee0> │ │ │ │ - ldr r3, [pc, #40] @ 40e5fc <__cxa_atexit@plt+0x3f7eec> │ │ │ │ + beq 40e618 <__cxa_atexit@plt+0x3f7f08> │ │ │ │ + ldr r3, [pc, #40] @ 40e624 <__cxa_atexit@plt+0x3f7f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e5f0 <__cxa_atexit@plt+0x3f7ee0> │ │ │ │ + beq 40e618 <__cxa_atexit@plt+0x3f7f08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40e404 <__cxa_atexit@plt+0x3f7cf4> │ │ │ │ + b 40e42c <__cxa_atexit@plt+0x3f7d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 40e638 <__cxa_atexit@plt+0x3f7f28> │ │ │ │ + ldr r3, [pc, #40] @ 40e660 <__cxa_atexit@plt+0x3f7f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40e630 <__cxa_atexit@plt+0x3f7f20> │ │ │ │ + beq 40e658 <__cxa_atexit@plt+0x3f7f48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40e404 <__cxa_atexit@plt+0x3f7cf4> │ │ │ │ + b 40e42c <__cxa_atexit@plt+0x3f7d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40e404 <__cxa_atexit@plt+0x3f7cf4> │ │ │ │ + b 40e42c <__cxa_atexit@plt+0x3f7d1c> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40e6f0 <__cxa_atexit@plt+0x3f7fe0> │ │ │ │ + bhi 40e718 <__cxa_atexit@plt+0x3f8008> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 40e718 <__cxa_atexit@plt+0x3f8008> │ │ │ │ + ldr r2, [pc, #156] @ 40e740 <__cxa_atexit@plt+0x3f8030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ - bne 40e698 <__cxa_atexit@plt+0x3f7f88> │ │ │ │ - ldr r7, [pc, #144] @ 40e720 <__cxa_atexit@plt+0x3f8010> │ │ │ │ + bne 40e6c0 <__cxa_atexit@plt+0x3f7fb0> │ │ │ │ + ldr r7, [pc, #144] @ 40e748 <__cxa_atexit@plt+0x3f8038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 40e6fc <__cxa_atexit@plt+0x3f7fec> │ │ │ │ - ldr r7, [pc, #112] @ 40e724 <__cxa_atexit@plt+0x3f8014> │ │ │ │ + bcc 40e724 <__cxa_atexit@plt+0x3f8014> │ │ │ │ + ldr r7, [pc, #112] @ 40e74c <__cxa_atexit@plt+0x3f803c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 40e728 <__cxa_atexit@plt+0x3f8018> │ │ │ │ + ldr r2, [pc, #108] @ 40e750 <__cxa_atexit@plt+0x3f8040> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 40e72c <__cxa_atexit@plt+0x3f801c> │ │ │ │ + ldr r7, [pc, #100] @ 40e754 <__cxa_atexit@plt+0x3f8044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 40e71c <__cxa_atexit@plt+0x3f800c> │ │ │ │ + ldr r7, [pc, #24] @ 40e744 <__cxa_atexit@plt+0x3f8034> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r4, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r1, #72, 24 @ 0x4800 │ │ │ │ - orreq pc, r4, #232, 4 @ 0x8000000e │ │ │ │ + orreq pc, r4, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r1, #32, 24 @ 0x2000 │ │ │ │ + orreq pc, r4, #192, 4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq pc, r4, #80, 4 │ │ │ │ + orreq pc, r4, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40f12c <__cxa_atexit@plt+0x3f8a1c> │ │ │ │ + bhi 40f154 <__cxa_atexit@plt+0x3f8a44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 40f134 <__cxa_atexit@plt+0x3f8a24> │ │ │ │ - ldr r1, [pc, #2540] @ 40f14c <__cxa_atexit@plt+0x3f8a3c> │ │ │ │ + bcc 40f15c <__cxa_atexit@plt+0x3f8a4c> │ │ │ │ + ldr r1, [pc, #2540] @ 40f174 <__cxa_atexit@plt+0x3f8a64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 40f0f4 <__cxa_atexit@plt+0x3f89e4> │ │ │ │ + bhi 40f11c <__cxa_atexit@plt+0x3f8a0c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1040816,375 +1040826,375 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 40f15c <__cxa_atexit@plt+0x3f8a4c> │ │ │ │ + ldr r7, [pc, #864] @ 40f184 <__cxa_atexit@plt+0x3f8a74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 40f208 <__cxa_atexit@plt+0x3f8af8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 40f230 <__cxa_atexit@plt+0x3f8b20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 40f1dc <__cxa_atexit@plt+0x3f8acc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 40f204 <__cxa_atexit@plt+0x3f8af4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 40f1f8 <__cxa_atexit@plt+0x3f8ae8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 40f220 <__cxa_atexit@plt+0x3f8b10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 40f1f4 <__cxa_atexit@plt+0x3f8ae4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 40f21c <__cxa_atexit@plt+0x3f8b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 40f1ec <__cxa_atexit@plt+0x3f8adc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 40f214 <__cxa_atexit@plt+0x3f8b04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 40f1c4 <__cxa_atexit@plt+0x3f8ab4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 40f1ec <__cxa_atexit@plt+0x3f8adc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 40f20c <__cxa_atexit@plt+0x3f8afc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 40f234 <__cxa_atexit@plt+0x3f8b24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 40f1a4 <__cxa_atexit@plt+0x3f8a94> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 40f1cc <__cxa_atexit@plt+0x3f8abc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 40f1e0 <__cxa_atexit@plt+0x3f8ad0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 40f208 <__cxa_atexit@plt+0x3f8af8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 40f1b0 <__cxa_atexit@plt+0x3f8aa0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 40f1d8 <__cxa_atexit@plt+0x3f8ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 40f190 <__cxa_atexit@plt+0x3f8a80> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 40f1b8 <__cxa_atexit@plt+0x3f8aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 40f1c0 <__cxa_atexit@plt+0x3f8ab0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 40f1e8 <__cxa_atexit@plt+0x3f8ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 40f17c <__cxa_atexit@plt+0x3f8a6c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 40f1a4 <__cxa_atexit@plt+0x3f8a94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 40f1b8 <__cxa_atexit@plt+0x3f8aa8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 40f1e0 <__cxa_atexit@plt+0x3f8ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 40f1fc <__cxa_atexit@plt+0x3f8aec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 40f224 <__cxa_atexit@plt+0x3f8b14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 40f184 <__cxa_atexit@plt+0x3f8a74> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 40f1ac <__cxa_atexit@plt+0x3f8a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 40f1cc <__cxa_atexit@plt+0x3f8abc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 40f1f4 <__cxa_atexit@plt+0x3f8ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 40f168 <__cxa_atexit@plt+0x3f8a58> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 40f190 <__cxa_atexit@plt+0x3f8a80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 40f164 <__cxa_atexit@plt+0x3f8a54> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 40f18c <__cxa_atexit@plt+0x3f8a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 40f1d0 <__cxa_atexit@plt+0x3f8ac0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 40f1f8 <__cxa_atexit@plt+0x3f8ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 40f1d8 <__cxa_atexit@plt+0x3f8ac8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 40f200 <__cxa_atexit@plt+0x3f8af0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 40f1b4 <__cxa_atexit@plt+0x3f8aa4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 40f1dc <__cxa_atexit@plt+0x3f8acc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 40f18c <__cxa_atexit@plt+0x3f8a7c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 40f1b4 <__cxa_atexit@plt+0x3f8aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 40f1a8 <__cxa_atexit@plt+0x3f8a98> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 40f1d0 <__cxa_atexit@plt+0x3f8ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 40f16c <__cxa_atexit@plt+0x3f8a5c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 40f194 <__cxa_atexit@plt+0x3f8a84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 40f188 <__cxa_atexit@plt+0x3f8a78> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 40f1b0 <__cxa_atexit@plt+0x3f8aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 40f200 <__cxa_atexit@plt+0x3f8af0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 40f228 <__cxa_atexit@plt+0x3f8b18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 40f160 <__cxa_atexit@plt+0x3f8a50> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 40f188 <__cxa_atexit@plt+0x3f8a78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 40f210 <__cxa_atexit@plt+0x3f8b00> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 40f238 <__cxa_atexit@plt+0x3f8b28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 40f170 <__cxa_atexit@plt+0x3f8a60> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 40f198 <__cxa_atexit@plt+0x3f8a88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 40f1bc <__cxa_atexit@plt+0x3f8aac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 40f1e4 <__cxa_atexit@plt+0x3f8ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 40f214 <__cxa_atexit@plt+0x3f8b04> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 40f23c <__cxa_atexit@plt+0x3f8b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 40f1f0 <__cxa_atexit@plt+0x3f8ae0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 40f218 <__cxa_atexit@plt+0x3f8b08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 40f1d4 <__cxa_atexit@plt+0x3f8ac4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 40f1fc <__cxa_atexit@plt+0x3f8aec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 40f194 <__cxa_atexit@plt+0x3f8a84> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 40f1bc <__cxa_atexit@plt+0x3f8aac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 40f198 <__cxa_atexit@plt+0x3f8a88> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 40f1c0 <__cxa_atexit@plt+0x3f8ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 40f174 <__cxa_atexit@plt+0x3f8a64> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 40f19c <__cxa_atexit@plt+0x3f8a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 40f178 <__cxa_atexit@plt+0x3f8a68> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 40f1a0 <__cxa_atexit@plt+0x3f8a90> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 40f180 <__cxa_atexit@plt+0x3f8a70> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 40f1a8 <__cxa_atexit@plt+0x3f8a98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 40f1e4 <__cxa_atexit@plt+0x3f8ad4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 40f20c <__cxa_atexit@plt+0x3f8afc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 40f1a0 <__cxa_atexit@plt+0x3f8a90> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 40f1c8 <__cxa_atexit@plt+0x3f8ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 40f19c <__cxa_atexit@plt+0x3f8a8c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 40f1c4 <__cxa_atexit@plt+0x3f8ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 40f204 <__cxa_atexit@plt+0x3f8af4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 40f22c <__cxa_atexit@plt+0x3f8b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 40f1ac <__cxa_atexit@plt+0x3f8a9c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 40f1d4 <__cxa_atexit@plt+0x3f8ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 40f1c8 <__cxa_atexit@plt+0x3f8ab8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 40f1f0 <__cxa_atexit@plt+0x3f8ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 40f1e8 <__cxa_atexit@plt+0x3f8ad8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 40f210 <__cxa_atexit@plt+0x3f8b00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 40f218 <__cxa_atexit@plt+0x3f8b08> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 40f240 <__cxa_atexit@plt+0x3f8b30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 40f150 <__cxa_atexit@plt+0x3f8a40> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 40f178 <__cxa_atexit@plt+0x3f8a68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 40f154 <__cxa_atexit@plt+0x3f8a44> │ │ │ │ + ldr lr, [pc, #80] @ 40f17c <__cxa_atexit@plt+0x3f8a6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 40f158 <__cxa_atexit@plt+0x3f8a48> │ │ │ │ + ldr r0, [pc, #76] @ 40f180 <__cxa_atexit@plt+0x3f8a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 40f13c <__cxa_atexit@plt+0x3f8a2c> │ │ │ │ + b 40f164 <__cxa_atexit@plt+0x3f8a54> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r4, #176, 2 @ 0x2c │ │ │ │ - cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ - orreq pc, r4, #164, 12 @ 0xa400000 │ │ │ │ - orreq lr, r4, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r1, #244, 24 @ 0xf400 │ │ │ │ - cmneq r1, #96, 22 @ 0x18000 │ │ │ │ - cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r1, #88, 24 @ 0x5800 │ │ │ │ - cmneq r1, #20, 24 @ 0x1400 │ │ │ │ - cmneq r1, #240, 22 @ 0x3c000 │ │ │ │ - cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ + orreq pc, r4, #136, 2 @ 0x22 │ │ │ │ + cmneq r1, #0, 4 │ │ │ │ + orreq pc, r4, #124, 12 @ 0x7c00000 │ │ │ │ + orreq lr, r4, #68, 18 @ 0x110000 │ │ │ │ + cmneq r1, #204, 24 @ 0xcc00 │ │ │ │ + cmneq r1, #56, 22 @ 0xe000 │ │ │ │ + cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r1, #48, 24 @ 0x3000 │ │ │ │ + cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ cmneq r1, #200, 22 @ 0x32000 │ │ │ │ + cmneq r1, #132, 22 @ 0x21000 │ │ │ │ + cmneq r1, #160, 22 @ 0x28000 │ │ │ │ + cmneq r1, #92, 26 @ 0x1700 │ │ │ │ + cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ cmneq r1, #132, 26 @ 0x2100 │ │ │ │ - cmneq r1, #16, 24 @ 0x1000 │ │ │ │ - cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ - cmneq r1, #56, 26 @ 0xe00 │ │ │ │ - cmneq r1, #148, 26 @ 0x2500 │ │ │ │ - cmneq r1, #128, 28 @ 0x800 │ │ │ │ - cmneq r1, #44, 26 @ 0xb00 │ │ │ │ - cmneq r1, #72, 26 @ 0x1200 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ - cmneq r1, #80, 26 @ 0x1400 │ │ │ │ - cmneq r1, #140, 30 @ 0x230 │ │ │ │ - cmneq r1, #184, 28 @ 0xb80 │ │ │ │ - cmneq r1, #164, 26 @ 0x2900 │ │ │ │ + cmneq r1, #16, 26 @ 0x400 │ │ │ │ + cmneq r1, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r1, #88, 28 @ 0x580 │ │ │ │ + cmneq r1, #4, 26 @ 0x100 │ │ │ │ + cmneq r1, #32, 26 @ 0x800 │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ + cmneq r1, #40, 26 @ 0xa00 │ │ │ │ + cmneq r1, #100, 30 @ 0x190 │ │ │ │ + cmneq r1, #144, 28 @ 0x900 │ │ │ │ + cmneq r1, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r1, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #52, 30 @ 0xd0 │ │ │ │ + cmneq r1, #224, 30 @ 0x380 │ │ │ │ + cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ + cmneq r1, #88 @ 0x58 │ │ │ │ + cmneq r1, #228 @ 0xe4 │ │ │ │ + cmneq r1, #160, 28 @ 0xa00 │ │ │ │ + cmneq r1, #140 @ 0x8c │ │ │ │ + cmneq r1, #136 @ 0x88 │ │ │ │ + cmneq r1, #212, 30 @ 0x350 │ │ │ │ + cmneq r1, #208 @ 0xd0 │ │ │ │ + cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r1, #232, 2 @ 0x3a │ │ │ │ + cmneq r1, #36 @ 0x24 │ │ │ │ cmneq r1, #240, 30 @ 0x3c0 │ │ │ │ - cmneq r1, #92, 30 @ 0x170 │ │ │ │ - cmneq r1, #8 │ │ │ │ - cmneq r1, #36, 30 @ 0x90 │ │ │ │ - cmneq r1, #128 @ 0x80 │ │ │ │ - cmneq r1, #12, 2 │ │ │ │ - cmneq r1, #200, 28 @ 0xc80 │ │ │ │ - cmneq r1, #180 @ 0xb4 │ │ │ │ - cmneq r1, #176 @ 0xb0 │ │ │ │ - cmneq r1, #252, 30 @ 0x3f0 │ │ │ │ - cmneq r1, #248 @ 0xf8 │ │ │ │ - cmneq r1, #84, 4 @ 0x40000005 │ │ │ │ - cmneq r1, #16, 4 │ │ │ │ - cmneq r1, #76 @ 0x4c │ │ │ │ - cmneq r1, #24 │ │ │ │ - cmneq r1, #212, 4 @ 0x4000000d │ │ │ │ - cmneq r1, #64, 2 │ │ │ │ - cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ - cmneq r1, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r1, #228, 4 @ 0x4000000e │ │ │ │ - cmneq r1, #80, 4 │ │ │ │ - cmneq r1, #124, 2 │ │ │ │ - cmneq r1, #72, 8 @ 0x48000000 │ │ │ │ - cmneq r1, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r1, #224, 4 │ │ │ │ - cmneq r1, #220, 4 @ 0xc000000d │ │ │ │ - cmneq r1, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r1, #24, 2 │ │ │ │ + cmneq r1, #20, 6 @ 0x50000000 │ │ │ │ + cmneq r1, #80, 6 @ 0x40000001 │ │ │ │ + cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r1, #84, 2 │ │ │ │ + cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r1, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r1, #184, 4 @ 0x8000000b │ │ │ │ + cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r1, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40f27c <__cxa_atexit@plt+0x3f8b6c> │ │ │ │ - ldr r3, [pc, #80] @ 40f294 <__cxa_atexit@plt+0x3f8b84> │ │ │ │ + bcc 40f2a4 <__cxa_atexit@plt+0x3f8b94> │ │ │ │ + ldr r3, [pc, #80] @ 40f2bc <__cxa_atexit@plt+0x3f8bac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 40f298 <__cxa_atexit@plt+0x3f8b88> │ │ │ │ + ldr r2, [pc, #76] @ 40f2c0 <__cxa_atexit@plt+0x3f8bb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 40f29c <__cxa_atexit@plt+0x3f8b8c> │ │ │ │ + ldr r1, [pc, #72] @ 40f2c4 <__cxa_atexit@plt+0x3f8bb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f2a0 <__cxa_atexit@plt+0x3f8b90> │ │ │ │ + ldr r7, [pc, #28] @ 40f2c8 <__cxa_atexit@plt+0x3f8bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ - orreq lr, r4, #196, 12 @ 0xc400000 │ │ │ │ - cmneq r1, #200 @ 0xc8 │ │ │ │ + orreq lr, r4, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r1, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40f304 <__cxa_atexit@plt+0x3f8bf4> │ │ │ │ - ldr r3, [pc, #80] @ 40f31c <__cxa_atexit@plt+0x3f8c0c> │ │ │ │ + bcc 40f32c <__cxa_atexit@plt+0x3f8c1c> │ │ │ │ + ldr r3, [pc, #80] @ 40f344 <__cxa_atexit@plt+0x3f8c34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 40f320 <__cxa_atexit@plt+0x3f8c10> │ │ │ │ + ldr r2, [pc, #76] @ 40f348 <__cxa_atexit@plt+0x3f8c38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 40f324 <__cxa_atexit@plt+0x3f8c14> │ │ │ │ + ldr r1, [pc, #72] @ 40f34c <__cxa_atexit@plt+0x3f8c3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f328 <__cxa_atexit@plt+0x3f8c18> │ │ │ │ + ldr r7, [pc, #28] @ 40f350 <__cxa_atexit@plt+0x3f8c40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ - orreq lr, r4, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r1, #64 @ 0x40 │ │ │ │ + orreq lr, r4, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r1, #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40f3e4 <__cxa_atexit@plt+0x3f8cd4> │ │ │ │ - ldr r7, [pc, #196] @ 40f410 <__cxa_atexit@plt+0x3f8d00> │ │ │ │ + bhi 40f40c <__cxa_atexit@plt+0x3f8cfc> │ │ │ │ + ldr r7, [pc, #196] @ 40f438 <__cxa_atexit@plt+0x3f8d28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 40f3c8 <__cxa_atexit@plt+0x3f8cb8> │ │ │ │ - ldr r2, [pc, #180] @ 40f414 <__cxa_atexit@plt+0x3f8d04> │ │ │ │ + beq 40f3f0 <__cxa_atexit@plt+0x3f8ce0> │ │ │ │ + ldr r2, [pc, #180] @ 40f43c <__cxa_atexit@plt+0x3f8d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40f3d8 <__cxa_atexit@plt+0x3f8cc8> │ │ │ │ + beq 40f400 <__cxa_atexit@plt+0x3f8cf0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 40f3f4 <__cxa_atexit@plt+0x3f8ce4> │ │ │ │ - ldr r7, [pc, #148] @ 40f420 <__cxa_atexit@plt+0x3f8d10> │ │ │ │ + bcc 40f41c <__cxa_atexit@plt+0x3f8d0c> │ │ │ │ + ldr r7, [pc, #148] @ 40f448 <__cxa_atexit@plt+0x3f8d38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #144] @ 40f424 <__cxa_atexit@plt+0x3f8d14> │ │ │ │ + ldr r2, [pc, #144] @ 40f44c <__cxa_atexit@plt+0x3f8d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 40f428 <__cxa_atexit@plt+0x3f8d18> │ │ │ │ + ldr r1, [pc, #140] @ 40f450 <__cxa_atexit@plt+0x3f8d40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ @@ -1041196,201 +1041206,201 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 40f41c <__cxa_atexit@plt+0x3f8d0c> │ │ │ │ + ldr r7, [pc, #48] @ 40f444 <__cxa_atexit@plt+0x3f8d34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f418 <__cxa_atexit@plt+0x3f8d08> │ │ │ │ + ldr r7, [pc, #28] @ 40f440 <__cxa_atexit@plt+0x3f8d30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - cmneq r1, #80, 30 @ 0x140 │ │ │ │ - cmneq r1, #104, 30 @ 0x1a0 │ │ │ │ + cmneq r1, #40, 30 @ 0xa0 │ │ │ │ + cmneq r1, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ - orreq lr, r4, #124, 10 @ 0x1f000000 │ │ │ │ + orreq lr, r4, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 40f4cc <__cxa_atexit@plt+0x3f8dbc> │ │ │ │ + ldr r3, [pc, #144] @ 40f4f4 <__cxa_atexit@plt+0x3f8de4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40f4a8 <__cxa_atexit@plt+0x3f8d98> │ │ │ │ + beq 40f4d0 <__cxa_atexit@plt+0x3f8dc0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 40f4b0 <__cxa_atexit@plt+0x3f8da0> │ │ │ │ - ldr r7, [pc, #104] @ 40f4d4 <__cxa_atexit@plt+0x3f8dc4> │ │ │ │ + bcc 40f4d8 <__cxa_atexit@plt+0x3f8dc8> │ │ │ │ + ldr r7, [pc, #104] @ 40f4fc <__cxa_atexit@plt+0x3f8dec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 40f4d8 <__cxa_atexit@plt+0x3f8dc8> │ │ │ │ + ldr r2, [pc, #100] @ 40f500 <__cxa_atexit@plt+0x3f8df0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 40f4dc <__cxa_atexit@plt+0x3f8dcc> │ │ │ │ + ldr r1, [pc, #96] @ 40f504 <__cxa_atexit@plt+0x3f8df4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 40f4d0 <__cxa_atexit@plt+0x3f8dc0> │ │ │ │ + ldr r7, [pc, #24] @ 40f4f8 <__cxa_atexit@plt+0x3f8de8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq r1, #148, 28 @ 0x940 │ │ │ │ + cmneq r1, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ - orreq lr, r4, #156, 8 @ 0x9c000000 │ │ │ │ + orreq lr, r4, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 40f544 <__cxa_atexit@plt+0x3f8e34> │ │ │ │ - ldr r7, [pc, #80] @ 40f55c <__cxa_atexit@plt+0x3f8e4c> │ │ │ │ + bcc 40f56c <__cxa_atexit@plt+0x3f8e5c> │ │ │ │ + ldr r7, [pc, #80] @ 40f584 <__cxa_atexit@plt+0x3f8e74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 40f560 <__cxa_atexit@plt+0x3f8e50> │ │ │ │ + ldr r2, [pc, #76] @ 40f588 <__cxa_atexit@plt+0x3f8e78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 40f564 <__cxa_atexit@plt+0x3f8e54> │ │ │ │ + ldr r1, [pc, #72] @ 40f58c <__cxa_atexit@plt+0x3f8e7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [r2, #12]! │ │ │ │ str r8, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f568 <__cxa_atexit@plt+0x3f8e58> │ │ │ │ + ldr r7, [pc, #28] @ 40f590 <__cxa_atexit@plt+0x3f8e80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ - orreq lr, r4, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r1, #0, 28 │ │ │ │ + orreq lr, r4, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r1, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40f648 <__cxa_atexit@plt+0x3f8f38> │ │ │ │ + bhi 40f670 <__cxa_atexit@plt+0x3f8f60> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr lr, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ 40f66c <__cxa_atexit@plt+0x3f8f5c> │ │ │ │ + ldr r1, [pc, #208] @ 40f694 <__cxa_atexit@plt+0x3f8f84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r0, lr │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 40f658 <__cxa_atexit@plt+0x3f8f48> │ │ │ │ + bcc 40f680 <__cxa_atexit@plt+0x3f8f70> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r8, r2 │ │ │ │ - bge 40f5f8 <__cxa_atexit@plt+0x3f8ee8> │ │ │ │ - ldr r7, [pc, #168] @ 40f670 <__cxa_atexit@plt+0x3f8f60> │ │ │ │ + bge 40f620 <__cxa_atexit@plt+0x3f8f10> │ │ │ │ + ldr r7, [pc, #168] @ 40f698 <__cxa_atexit@plt+0x3f8f88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ 40f674 <__cxa_atexit@plt+0x3f8f64> │ │ │ │ + ldr r7, [pc, #160] @ 40f69c <__cxa_atexit@plt+0x3f8f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ 40f678 <__cxa_atexit@plt+0x3f8f68> │ │ │ │ + ldr r7, [pc, #144] @ 40f6a0 <__cxa_atexit@plt+0x3f8f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #124] @ 40f67c <__cxa_atexit@plt+0x3f8f6c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #124] @ 40f6a4 <__cxa_atexit@plt+0x3f8f94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 40f680 <__cxa_atexit@plt+0x3f8f70> │ │ │ │ + ldr r1, [pc, #120] @ 40f6a8 <__cxa_atexit@plt+0x3f8f98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ 40f684 <__cxa_atexit@plt+0x3f8f74> │ │ │ │ + ldr r2, [pc, #108] @ 40f6ac <__cxa_atexit@plt+0x3f8f9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r4, #116, 6 @ 0xd0000001 │ │ │ │ + orreq lr, r4, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ - orreq lr, r4, #68, 6 @ 0x10000001 │ │ │ │ - orreq lr, r4, #144, 6 @ 0x40000002 │ │ │ │ + orreq lr, r4, #28, 6 @ 0x70000000 │ │ │ │ + orreq lr, r4, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq lr, r4, #0, 6 │ │ │ │ + orreq lr, r4, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 410084 <__cxa_atexit@plt+0x3f9974> │ │ │ │ + bhi 4100ac <__cxa_atexit@plt+0x3f999c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41008c <__cxa_atexit@plt+0x3f997c> │ │ │ │ - ldr r1, [pc, #2540] @ 4100a4 <__cxa_atexit@plt+0x3f9994> │ │ │ │ + bcc 4100b4 <__cxa_atexit@plt+0x3f99a4> │ │ │ │ + ldr r1, [pc, #2540] @ 4100cc <__cxa_atexit@plt+0x3f99bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 41004c <__cxa_atexit@plt+0x3f993c> │ │ │ │ + bhi 410074 <__cxa_atexit@plt+0x3f9964> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1041798,298 +1041808,298 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 4100b4 <__cxa_atexit@plt+0x3f99a4> │ │ │ │ + ldr r7, [pc, #864] @ 4100dc <__cxa_atexit@plt+0x3f99cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 410160 <__cxa_atexit@plt+0x3f9a50> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 410188 <__cxa_atexit@plt+0x3f9a78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 410134 <__cxa_atexit@plt+0x3f9a24> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 41015c <__cxa_atexit@plt+0x3f9a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 410150 <__cxa_atexit@plt+0x3f9a40> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 410178 <__cxa_atexit@plt+0x3f9a68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 41014c <__cxa_atexit@plt+0x3f9a3c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 410174 <__cxa_atexit@plt+0x3f9a64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 410144 <__cxa_atexit@plt+0x3f9a34> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 41016c <__cxa_atexit@plt+0x3f9a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 41011c <__cxa_atexit@plt+0x3f9a0c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 410144 <__cxa_atexit@plt+0x3f9a34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 410164 <__cxa_atexit@plt+0x3f9a54> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 41018c <__cxa_atexit@plt+0x3f9a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 4100fc <__cxa_atexit@plt+0x3f99ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 410124 <__cxa_atexit@plt+0x3f9a14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 410138 <__cxa_atexit@plt+0x3f9a28> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 410160 <__cxa_atexit@plt+0x3f9a50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 410108 <__cxa_atexit@plt+0x3f99f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 410130 <__cxa_atexit@plt+0x3f9a20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 4100e8 <__cxa_atexit@plt+0x3f99d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 410110 <__cxa_atexit@plt+0x3f9a00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 410118 <__cxa_atexit@plt+0x3f9a08> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 410140 <__cxa_atexit@plt+0x3f9a30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 4100d4 <__cxa_atexit@plt+0x3f99c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 4100fc <__cxa_atexit@plt+0x3f99ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 410110 <__cxa_atexit@plt+0x3f9a00> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 410138 <__cxa_atexit@plt+0x3f9a28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 410154 <__cxa_atexit@plt+0x3f9a44> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 41017c <__cxa_atexit@plt+0x3f9a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 4100dc <__cxa_atexit@plt+0x3f99cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 410104 <__cxa_atexit@plt+0x3f99f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 410124 <__cxa_atexit@plt+0x3f9a14> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 41014c <__cxa_atexit@plt+0x3f9a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 4100c0 <__cxa_atexit@plt+0x3f99b0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 4100e8 <__cxa_atexit@plt+0x3f99d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 4100bc <__cxa_atexit@plt+0x3f99ac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 4100e4 <__cxa_atexit@plt+0x3f99d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 410128 <__cxa_atexit@plt+0x3f9a18> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 410150 <__cxa_atexit@plt+0x3f9a40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 410130 <__cxa_atexit@plt+0x3f9a20> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 410158 <__cxa_atexit@plt+0x3f9a48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 41010c <__cxa_atexit@plt+0x3f99fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 410134 <__cxa_atexit@plt+0x3f9a24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 4100e4 <__cxa_atexit@plt+0x3f99d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 41010c <__cxa_atexit@plt+0x3f99fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 410100 <__cxa_atexit@plt+0x3f99f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 410128 <__cxa_atexit@plt+0x3f9a18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 4100c4 <__cxa_atexit@plt+0x3f99b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 4100ec <__cxa_atexit@plt+0x3f99dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 4100e0 <__cxa_atexit@plt+0x3f99d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 410108 <__cxa_atexit@plt+0x3f99f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 410158 <__cxa_atexit@plt+0x3f9a48> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 410180 <__cxa_atexit@plt+0x3f9a70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 4100b8 <__cxa_atexit@plt+0x3f99a8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 4100e0 <__cxa_atexit@plt+0x3f99d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 410168 <__cxa_atexit@plt+0x3f9a58> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 410190 <__cxa_atexit@plt+0x3f9a80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 4100c8 <__cxa_atexit@plt+0x3f99b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 4100f0 <__cxa_atexit@plt+0x3f99e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 410114 <__cxa_atexit@plt+0x3f9a04> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 41013c <__cxa_atexit@plt+0x3f9a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 41016c <__cxa_atexit@plt+0x3f9a5c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 410194 <__cxa_atexit@plt+0x3f9a84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 410148 <__cxa_atexit@plt+0x3f9a38> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 410170 <__cxa_atexit@plt+0x3f9a60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 41012c <__cxa_atexit@plt+0x3f9a1c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 410154 <__cxa_atexit@plt+0x3f9a44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 4100ec <__cxa_atexit@plt+0x3f99dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 410114 <__cxa_atexit@plt+0x3f9a04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 4100f0 <__cxa_atexit@plt+0x3f99e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 410118 <__cxa_atexit@plt+0x3f9a08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 4100cc <__cxa_atexit@plt+0x3f99bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 4100f4 <__cxa_atexit@plt+0x3f99e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 4100d0 <__cxa_atexit@plt+0x3f99c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 4100f8 <__cxa_atexit@plt+0x3f99e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4100d8 <__cxa_atexit@plt+0x3f99c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 410100 <__cxa_atexit@plt+0x3f99f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 41013c <__cxa_atexit@plt+0x3f9a2c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 410164 <__cxa_atexit@plt+0x3f9a54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4100f8 <__cxa_atexit@plt+0x3f99e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 410120 <__cxa_atexit@plt+0x3f9a10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 4100f4 <__cxa_atexit@plt+0x3f99e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 41011c <__cxa_atexit@plt+0x3f9a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 41015c <__cxa_atexit@plt+0x3f9a4c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 410184 <__cxa_atexit@plt+0x3f9a74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 410104 <__cxa_atexit@plt+0x3f99f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 41012c <__cxa_atexit@plt+0x3f9a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 410120 <__cxa_atexit@plt+0x3f9a10> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 410148 <__cxa_atexit@plt+0x3f9a38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 410140 <__cxa_atexit@plt+0x3f9a30> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 410168 <__cxa_atexit@plt+0x3f9a58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 410170 <__cxa_atexit@plt+0x3f9a60> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 410198 <__cxa_atexit@plt+0x3f9a88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 4100a8 <__cxa_atexit@plt+0x3f9998> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 4100d0 <__cxa_atexit@plt+0x3f99c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 4100ac <__cxa_atexit@plt+0x3f999c> │ │ │ │ + ldr lr, [pc, #80] @ 4100d4 <__cxa_atexit@plt+0x3f99c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4100b0 <__cxa_atexit@plt+0x3f99a0> │ │ │ │ + ldr r0, [pc, #76] @ 4100d8 <__cxa_atexit@plt+0x3f99c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 410094 <__cxa_atexit@plt+0x3f9984> │ │ │ │ + b 4100bc <__cxa_atexit@plt+0x3f99ac> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r4, #88, 4 @ 0x80000005 │ │ │ │ - cmneq r1, #208, 4 │ │ │ │ - orreq lr, r4, #76, 14 @ 0x1300000 │ │ │ │ - orreq sp, r4, #20, 20 @ 0x14000 │ │ │ │ - cmneq r1, #156, 26 @ 0x2700 │ │ │ │ - cmneq r1, #8, 24 @ 0x800 │ │ │ │ - cmneq r1, #196, 24 @ 0xc400 │ │ │ │ - cmneq r1, #0, 26 │ │ │ │ - cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r1, #152, 24 @ 0x9800 │ │ │ │ - cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + orreq lr, r4, #48, 4 │ │ │ │ + cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ + orreq lr, r4, #36, 14 @ 0x900000 │ │ │ │ + orreq sp, r4, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #224, 22 @ 0x38000 │ │ │ │ + cmneq r1, #156, 24 @ 0x9c00 │ │ │ │ + cmneq r1, #216, 24 @ 0xd800 │ │ │ │ + cmneq r1, #148, 24 @ 0x9400 │ │ │ │ cmneq r1, #112, 24 @ 0x7000 │ │ │ │ + cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r1, #72, 24 @ 0x4800 │ │ │ │ + cmneq r1, #4, 28 @ 0x40 │ │ │ │ + cmneq r1, #144, 24 @ 0x9000 │ │ │ │ cmneq r1, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r1, #184, 24 @ 0xb800 │ │ │ │ - cmneq r1, #84, 28 @ 0x540 │ │ │ │ - cmneq r1, #224, 26 @ 0x3800 │ │ │ │ - cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ - cmneq r1, #40, 30 @ 0xa0 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ - cmneq r1, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ - cmneq r1, #248, 26 @ 0x3e00 │ │ │ │ - cmneq r1, #52 @ 0x34 │ │ │ │ - cmneq r1, #96, 30 @ 0x180 │ │ │ │ - cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ + cmneq r1, #20, 28 @ 0x140 │ │ │ │ + cmneq r1, #0, 30 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r1, #200, 26 @ 0x3200 │ │ │ │ + cmneq r1, #148, 26 @ 0x2500 │ │ │ │ + cmneq r1, #208, 26 @ 0x3400 │ │ │ │ + cmneq r1, #12 │ │ │ │ + cmneq r1, #56, 30 @ 0xe0 │ │ │ │ + cmneq r1, #36, 28 @ 0x240 │ │ │ │ + cmneq r1, #112 @ 0x70 │ │ │ │ + cmneq r1, #220, 30 @ 0x370 │ │ │ │ + cmneq r1, #136 @ 0x88 │ │ │ │ + cmneq r1, #164, 30 @ 0x290 │ │ │ │ + cmneq r1, #0, 2 │ │ │ │ + cmneq r1, #140, 2 @ 0x23 │ │ │ │ + cmneq r1, #72, 30 @ 0x120 │ │ │ │ + cmneq r1, #52, 2 │ │ │ │ + cmneq r1, #48, 2 │ │ │ │ + cmneq r1, #124 @ 0x7c │ │ │ │ + cmneq r1, #120, 2 │ │ │ │ + cmneq r1, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r1, #144, 4 │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ cmneq r1, #152 @ 0x98 │ │ │ │ - cmneq r1, #4 │ │ │ │ - cmneq r1, #176 @ 0xb0 │ │ │ │ - cmneq r1, #204, 30 @ 0x330 │ │ │ │ - cmneq r1, #40, 2 │ │ │ │ - cmneq r1, #180, 2 @ 0x2d │ │ │ │ - cmneq r1, #112, 30 @ 0x1c0 │ │ │ │ - cmneq r1, #92, 2 │ │ │ │ - cmneq r1, #88, 2 │ │ │ │ - cmneq r1, #164 @ 0xa4 │ │ │ │ - cmneq r1, #160, 2 @ 0x28 │ │ │ │ - cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ - cmneq r1, #184, 4 @ 0x8000000b │ │ │ │ - cmneq r1, #244 @ 0xf4 │ │ │ │ - cmneq r1, #192 @ 0xc0 │ │ │ │ - cmneq r1, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq r1, #232, 2 @ 0x3a │ │ │ │ - cmneq r1, #228, 6 @ 0x90000003 │ │ │ │ - cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ - cmneq r1, #140, 6 @ 0x30000002 │ │ │ │ - cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r1, #36, 4 @ 0x40000002 │ │ │ │ - cmneq r1, #240, 8 @ 0xf0000000 │ │ │ │ - cmneq r1, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r1, #136, 6 @ 0x20000002 │ │ │ │ - cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ - cmneq r1, #192, 4 │ │ │ │ + cmneq r1, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r1, #192, 2 @ 0x30 │ │ │ │ + cmneq r1, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r1, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r1, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r1, #208, 4 │ │ │ │ + cmneq r1, #252, 2 @ 0x3f │ │ │ │ + cmneq r1, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r1, #148, 8 @ 0x94000000 │ │ │ │ + cmneq r1, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r1, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r1, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 410b70 <__cxa_atexit@plt+0x3fa460> │ │ │ │ + bhi 410b98 <__cxa_atexit@plt+0x3fa488> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 410b78 <__cxa_atexit@plt+0x3fa468> │ │ │ │ - ldr r1, [pc, #2540] @ 410b90 <__cxa_atexit@plt+0x3fa480> │ │ │ │ + bcc 410ba0 <__cxa_atexit@plt+0x3fa490> │ │ │ │ + ldr r1, [pc, #2540] @ 410bb8 <__cxa_atexit@plt+0x3fa4a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 410b38 <__cxa_atexit@plt+0x3fa428> │ │ │ │ + bhi 410b60 <__cxa_atexit@plt+0x3fa450> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1042497,312 +1042507,312 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 410ba0 <__cxa_atexit@plt+0x3fa490> │ │ │ │ + ldr r7, [pc, #864] @ 410bc8 <__cxa_atexit@plt+0x3fa4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 410c4c <__cxa_atexit@plt+0x3fa53c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 410c74 <__cxa_atexit@plt+0x3fa564> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 410c20 <__cxa_atexit@plt+0x3fa510> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 410c48 <__cxa_atexit@plt+0x3fa538> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 410c3c <__cxa_atexit@plt+0x3fa52c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 410c64 <__cxa_atexit@plt+0x3fa554> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 410c38 <__cxa_atexit@plt+0x3fa528> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 410c60 <__cxa_atexit@plt+0x3fa550> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 410c30 <__cxa_atexit@plt+0x3fa520> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 410c58 <__cxa_atexit@plt+0x3fa548> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 410c08 <__cxa_atexit@plt+0x3fa4f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 410c30 <__cxa_atexit@plt+0x3fa520> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 410c50 <__cxa_atexit@plt+0x3fa540> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 410c78 <__cxa_atexit@plt+0x3fa568> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 410be8 <__cxa_atexit@plt+0x3fa4d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 410c10 <__cxa_atexit@plt+0x3fa500> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 410c24 <__cxa_atexit@plt+0x3fa514> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 410c4c <__cxa_atexit@plt+0x3fa53c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 410bf4 <__cxa_atexit@plt+0x3fa4e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 410c1c <__cxa_atexit@plt+0x3fa50c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 410bd4 <__cxa_atexit@plt+0x3fa4c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 410bfc <__cxa_atexit@plt+0x3fa4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 410c04 <__cxa_atexit@plt+0x3fa4f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 410c2c <__cxa_atexit@plt+0x3fa51c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 410bc0 <__cxa_atexit@plt+0x3fa4b0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 410be8 <__cxa_atexit@plt+0x3fa4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 410bfc <__cxa_atexit@plt+0x3fa4ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 410c24 <__cxa_atexit@plt+0x3fa514> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 410c40 <__cxa_atexit@plt+0x3fa530> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 410c68 <__cxa_atexit@plt+0x3fa558> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 410bc8 <__cxa_atexit@plt+0x3fa4b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 410bf0 <__cxa_atexit@plt+0x3fa4e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 410c10 <__cxa_atexit@plt+0x3fa500> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 410c38 <__cxa_atexit@plt+0x3fa528> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 410bac <__cxa_atexit@plt+0x3fa49c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 410bd4 <__cxa_atexit@plt+0x3fa4c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 410ba8 <__cxa_atexit@plt+0x3fa498> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 410bd0 <__cxa_atexit@plt+0x3fa4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 410c14 <__cxa_atexit@plt+0x3fa504> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 410c3c <__cxa_atexit@plt+0x3fa52c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 410c1c <__cxa_atexit@plt+0x3fa50c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 410c44 <__cxa_atexit@plt+0x3fa534> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 410bf8 <__cxa_atexit@plt+0x3fa4e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 410c20 <__cxa_atexit@plt+0x3fa510> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 410bd0 <__cxa_atexit@plt+0x3fa4c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 410bf8 <__cxa_atexit@plt+0x3fa4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 410bec <__cxa_atexit@plt+0x3fa4dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 410c14 <__cxa_atexit@plt+0x3fa504> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 410bb0 <__cxa_atexit@plt+0x3fa4a0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 410bd8 <__cxa_atexit@plt+0x3fa4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 410bcc <__cxa_atexit@plt+0x3fa4bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 410bf4 <__cxa_atexit@plt+0x3fa4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 410c44 <__cxa_atexit@plt+0x3fa534> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 410c6c <__cxa_atexit@plt+0x3fa55c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 410ba4 <__cxa_atexit@plt+0x3fa494> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 410bcc <__cxa_atexit@plt+0x3fa4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 410c54 <__cxa_atexit@plt+0x3fa544> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 410c7c <__cxa_atexit@plt+0x3fa56c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 410bb4 <__cxa_atexit@plt+0x3fa4a4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 410bdc <__cxa_atexit@plt+0x3fa4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 410c00 <__cxa_atexit@plt+0x3fa4f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 410c28 <__cxa_atexit@plt+0x3fa518> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 410c58 <__cxa_atexit@plt+0x3fa548> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 410c80 <__cxa_atexit@plt+0x3fa570> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 410c34 <__cxa_atexit@plt+0x3fa524> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 410c5c <__cxa_atexit@plt+0x3fa54c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 410c18 <__cxa_atexit@plt+0x3fa508> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 410c40 <__cxa_atexit@plt+0x3fa530> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 410bd8 <__cxa_atexit@plt+0x3fa4c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 410c00 <__cxa_atexit@plt+0x3fa4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 410bdc <__cxa_atexit@plt+0x3fa4cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 410c04 <__cxa_atexit@plt+0x3fa4f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 410bb8 <__cxa_atexit@plt+0x3fa4a8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 410be0 <__cxa_atexit@plt+0x3fa4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 410bbc <__cxa_atexit@plt+0x3fa4ac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 410be4 <__cxa_atexit@plt+0x3fa4d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 410bc4 <__cxa_atexit@plt+0x3fa4b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 410bec <__cxa_atexit@plt+0x3fa4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 410c28 <__cxa_atexit@plt+0x3fa518> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 410c50 <__cxa_atexit@plt+0x3fa540> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 410be4 <__cxa_atexit@plt+0x3fa4d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 410c0c <__cxa_atexit@plt+0x3fa4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 410be0 <__cxa_atexit@plt+0x3fa4d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 410c08 <__cxa_atexit@plt+0x3fa4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 410c48 <__cxa_atexit@plt+0x3fa538> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 410c70 <__cxa_atexit@plt+0x3fa560> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 410bf0 <__cxa_atexit@plt+0x3fa4e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 410c18 <__cxa_atexit@plt+0x3fa508> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 410c0c <__cxa_atexit@plt+0x3fa4fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 410c34 <__cxa_atexit@plt+0x3fa524> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 410c2c <__cxa_atexit@plt+0x3fa51c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 410c54 <__cxa_atexit@plt+0x3fa544> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 410c5c <__cxa_atexit@plt+0x3fa54c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 410c84 <__cxa_atexit@plt+0x3fa574> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 410b94 <__cxa_atexit@plt+0x3fa484> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 410bbc <__cxa_atexit@plt+0x3fa4ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 410b98 <__cxa_atexit@plt+0x3fa488> │ │ │ │ + ldr lr, [pc, #80] @ 410bc0 <__cxa_atexit@plt+0x3fa4b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 410b9c <__cxa_atexit@plt+0x3fa48c> │ │ │ │ + ldr r0, [pc, #76] @ 410bc4 <__cxa_atexit@plt+0x3fa4b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 410b80 <__cxa_atexit@plt+0x3fa470> │ │ │ │ + b 410ba8 <__cxa_atexit@plt+0x3fa498> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r4, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r1, #228, 14 @ 0x3900000 │ │ │ │ - orreq sp, r4, #96, 24 @ 0x6000 │ │ │ │ - orreq ip, r4, #40, 30 @ 0xa0 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ - cmneq r1, #28, 2 │ │ │ │ - cmneq r1, #216, 2 @ 0x36 │ │ │ │ - cmneq r1, #20, 4 @ 0x40000001 │ │ │ │ - cmneq r1, #208, 2 @ 0x34 │ │ │ │ - cmneq r1, #172, 2 @ 0x2b │ │ │ │ - cmneq r1, #104, 2 │ │ │ │ + orreq sp, r4, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r1, #188, 14 @ 0x2f00000 │ │ │ │ + orreq sp, r4, #56, 24 @ 0x3800 │ │ │ │ + orreq ip, r4, #0, 30 │ │ │ │ + cmneq r1, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r1, #244 @ 0xf4 │ │ │ │ + cmneq r1, #176, 2 @ 0x2c │ │ │ │ + cmneq r1, #236, 2 @ 0x3b │ │ │ │ + cmneq r1, #168, 2 @ 0x2a │ │ │ │ cmneq r1, #132, 2 @ 0x21 │ │ │ │ + cmneq r1, #64, 2 │ │ │ │ + cmneq r1, #92, 2 │ │ │ │ + cmneq r1, #24, 6 @ 0x60000000 │ │ │ │ + cmneq r1, #164, 2 @ 0x29 │ │ │ │ cmneq r1, #64, 6 │ │ │ │ - cmneq r1, #204, 2 @ 0x33 │ │ │ │ - cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ - cmneq r1, #244, 4 @ 0x4000000f │ │ │ │ - cmneq r1, #80, 6 @ 0x40000001 │ │ │ │ - cmneq r1, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq r1, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r1, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r1, #208, 4 │ │ │ │ - cmneq r1, #12, 6 @ 0x30000000 │ │ │ │ - cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ - cmneq r1, #116, 8 @ 0x74000000 │ │ │ │ - cmneq r1, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ + cmneq r1, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq r1, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r1, #192, 4 │ │ │ │ + cmneq r1, #220, 4 @ 0xc000000d │ │ │ │ + cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ + cmneq r1, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r1, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r1, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r1, #132, 10 @ 0x21000000 │ │ │ │ + cmneq r1, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq r1, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r1, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r1, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r1, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r1, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ + cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r1, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r1, #164, 14 @ 0x2900000 │ │ │ │ + cmneq r1, #224, 10 @ 0x38000000 │ │ │ │ cmneq r1, #172, 10 @ 0x2b000000 │ │ │ │ - cmneq r1, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r1, #196, 10 @ 0x31000000 │ │ │ │ - cmneq r1, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r1, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r1, #200, 12 @ 0xc800000 │ │ │ │ - cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ - cmneq r1, #112, 12 @ 0x7000000 │ │ │ │ - cmneq r1, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r1, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r1, #180, 12 @ 0xb400000 │ │ │ │ - cmneq r1, #16, 16 @ 0x100000 │ │ │ │ - cmneq r1, #204, 14 @ 0x3300000 │ │ │ │ - cmneq r1, #8, 12 @ 0x800000 │ │ │ │ - cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ - cmneq r1, #144, 16 @ 0x900000 │ │ │ │ - cmneq r1, #252, 12 @ 0xfc00000 │ │ │ │ - cmneq r1, #248, 16 @ 0xf80000 │ │ │ │ - cmneq r1, #52, 18 @ 0xd0000 │ │ │ │ - cmneq r1, #160, 16 @ 0xa00000 │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ - cmneq r1, #56, 14 @ 0xe00000 │ │ │ │ - cmneq r1, #4, 20 @ 0x4000 │ │ │ │ - cmneq r1, #208, 18 @ 0x340000 │ │ │ │ - cmneq r1, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq r1, #152, 16 @ 0x980000 │ │ │ │ - cmneq r1, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r1, #104, 16 @ 0x680000 │ │ │ │ + cmneq r1, #212, 12 @ 0xd400000 │ │ │ │ + cmneq r1, #208, 16 @ 0xd00000 │ │ │ │ + cmneq r1, #12, 18 @ 0x30000 │ │ │ │ + cmneq r1, #120, 16 @ 0x780000 │ │ │ │ + cmneq r1, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r1, #16, 14 @ 0x400000 │ │ │ │ + cmneq r1, #220, 18 @ 0x370000 │ │ │ │ + cmneq r1, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r1, #116, 16 @ 0x740000 │ │ │ │ + cmneq r1, #112, 16 @ 0x700000 │ │ │ │ + cmneq r1, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 410d1c <__cxa_atexit@plt+0x3fa60c> │ │ │ │ + bcc 410d44 <__cxa_atexit@plt+0x3fa634> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r8, r2 │ │ │ │ - bge 410ccc <__cxa_atexit@plt+0x3fa5bc> │ │ │ │ - ldr r7, [pc, #152] @ 410d2c <__cxa_atexit@plt+0x3fa61c> │ │ │ │ + bge 410cf4 <__cxa_atexit@plt+0x3fa5e4> │ │ │ │ + ldr r7, [pc, #152] @ 410d54 <__cxa_atexit@plt+0x3fa644> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ 410d30 <__cxa_atexit@plt+0x3fa620> │ │ │ │ + ldr r2, [pc, #148] @ 410d58 <__cxa_atexit@plt+0x3fa648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ 410d34 <__cxa_atexit@plt+0x3fa624> │ │ │ │ + ldr r7, [pc, #124] @ 410d5c <__cxa_atexit@plt+0x3fa64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #20]! │ │ │ │ sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [pc, #100] @ 410d38 <__cxa_atexit@plt+0x3fa628> │ │ │ │ + ldr r9, [pc, #100] @ 410d60 <__cxa_atexit@plt+0x3fa650> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ 410d3c <__cxa_atexit@plt+0x3fa62c> │ │ │ │ + ldr r1, [pc, #96] @ 410d64 <__cxa_atexit@plt+0x3fa654> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ 410d40 <__cxa_atexit@plt+0x3fa630> │ │ │ │ + ldr lr, [pc, #92] @ 410d68 <__cxa_atexit@plt+0x3fa658> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -1042815,121 +1042825,121 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - orreq ip, r4, #124, 24 @ 0x7c00 │ │ │ │ - orreq ip, r4, #192, 24 @ 0xc000 │ │ │ │ + orreq ip, r4, #84, 24 @ 0x5400 │ │ │ │ + orreq ip, r4, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ @ instruction: 0xffffe894 │ │ │ │ - orreq ip, r4, #52, 24 @ 0x3400 │ │ │ │ + orreq ip, r4, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 410e40 <__cxa_atexit@plt+0x3fa730> │ │ │ │ + bhi 410e68 <__cxa_atexit@plt+0x3fa758> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 410e48 <__cxa_atexit@plt+0x3fa738> │ │ │ │ - ldr lr, [pc, #256] @ 410e74 <__cxa_atexit@plt+0x3fa764> │ │ │ │ + bcc 410e70 <__cxa_atexit@plt+0x3fa760> │ │ │ │ + ldr lr, [pc, #256] @ 410e9c <__cxa_atexit@plt+0x3fa78c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ 410e78 <__cxa_atexit@plt+0x3fa768> │ │ │ │ + ldr r0, [pc, #252] @ 410ea0 <__cxa_atexit@plt+0x3fa790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ sub r7, r8, r2 │ │ │ │ sub r2, r0, r7 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 410e60 <__cxa_atexit@plt+0x3fa750> │ │ │ │ + bcc 410e88 <__cxa_atexit@plt+0x3fa778> │ │ │ │ cmp r8, r2 │ │ │ │ - bge 410df0 <__cxa_atexit@plt+0x3fa6e0> │ │ │ │ - ldr r7, [pc, #188] @ 410e7c <__cxa_atexit@plt+0x3fa76c> │ │ │ │ + bge 410e18 <__cxa_atexit@plt+0x3fa708> │ │ │ │ + ldr r7, [pc, #188] @ 410ea4 <__cxa_atexit@plt+0x3fa794> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ 410e80 <__cxa_atexit@plt+0x3fa770> │ │ │ │ + ldr r7, [pc, #180] @ 410ea8 <__cxa_atexit@plt+0x3fa798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ 410e84 <__cxa_atexit@plt+0x3fa774> │ │ │ │ + ldr r7, [pc, #164] @ 410eac <__cxa_atexit@plt+0x3fa79c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #144] @ 410e88 <__cxa_atexit@plt+0x3fa778> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #144] @ 410eb0 <__cxa_atexit@plt+0x3fa7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 410e8c <__cxa_atexit@plt+0x3fa77c> │ │ │ │ + ldr r1, [pc, #140] @ 410eb4 <__cxa_atexit@plt+0x3fa7a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ 410e90 <__cxa_atexit@plt+0x3fa780> │ │ │ │ + ldr lr, [pc, #132] @ 410eb8 <__cxa_atexit@plt+0x3fa7a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r6, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #20]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 410e50 <__cxa_atexit@plt+0x3fa740> │ │ │ │ + b 410e78 <__cxa_atexit@plt+0x3fa768> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - orreq ip, r4, #148, 22 @ 0x25000 │ │ │ │ + orreq ip, r4, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ - orreq ip, r4, #76, 22 @ 0x13000 │ │ │ │ - orreq ip, r4, #152, 22 @ 0x26000 │ │ │ │ + orreq ip, r4, #36, 22 @ 0x9000 │ │ │ │ + orreq ip, r4, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ - orreq ip, r4, #12, 22 @ 0x3000 │ │ │ │ + orreq ip, r4, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 411890 <__cxa_atexit@plt+0x3fb180> │ │ │ │ + bhi 4118b8 <__cxa_atexit@plt+0x3fb1a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 411898 <__cxa_atexit@plt+0x3fb188> │ │ │ │ - ldr r1, [pc, #2540] @ 4118b0 <__cxa_atexit@plt+0x3fb1a0> │ │ │ │ + bcc 4118c0 <__cxa_atexit@plt+0x3fb1b0> │ │ │ │ + ldr r1, [pc, #2540] @ 4118d8 <__cxa_atexit@plt+0x3fb1c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 411858 <__cxa_atexit@plt+0x3fb148> │ │ │ │ + bhi 411880 <__cxa_atexit@plt+0x3fb170> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1043337,298 +1043347,298 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 4118c0 <__cxa_atexit@plt+0x3fb1b0> │ │ │ │ + ldr r7, [pc, #864] @ 4118e8 <__cxa_atexit@plt+0x3fb1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 41196c <__cxa_atexit@plt+0x3fb25c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 411994 <__cxa_atexit@plt+0x3fb284> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 411940 <__cxa_atexit@plt+0x3fb230> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 411968 <__cxa_atexit@plt+0x3fb258> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 41195c <__cxa_atexit@plt+0x3fb24c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 411984 <__cxa_atexit@plt+0x3fb274> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 411958 <__cxa_atexit@plt+0x3fb248> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 411980 <__cxa_atexit@plt+0x3fb270> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 411950 <__cxa_atexit@plt+0x3fb240> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 411978 <__cxa_atexit@plt+0x3fb268> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 411928 <__cxa_atexit@plt+0x3fb218> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 411950 <__cxa_atexit@plt+0x3fb240> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 411970 <__cxa_atexit@plt+0x3fb260> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 411998 <__cxa_atexit@plt+0x3fb288> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 411908 <__cxa_atexit@plt+0x3fb1f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 411930 <__cxa_atexit@plt+0x3fb220> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 411944 <__cxa_atexit@plt+0x3fb234> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 41196c <__cxa_atexit@plt+0x3fb25c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 411914 <__cxa_atexit@plt+0x3fb204> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 41193c <__cxa_atexit@plt+0x3fb22c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 4118f4 <__cxa_atexit@plt+0x3fb1e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 41191c <__cxa_atexit@plt+0x3fb20c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 411924 <__cxa_atexit@plt+0x3fb214> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 41194c <__cxa_atexit@plt+0x3fb23c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 4118e0 <__cxa_atexit@plt+0x3fb1d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 411908 <__cxa_atexit@plt+0x3fb1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 41191c <__cxa_atexit@plt+0x3fb20c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 411944 <__cxa_atexit@plt+0x3fb234> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 411960 <__cxa_atexit@plt+0x3fb250> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 411988 <__cxa_atexit@plt+0x3fb278> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 4118e8 <__cxa_atexit@plt+0x3fb1d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 411910 <__cxa_atexit@plt+0x3fb200> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 411930 <__cxa_atexit@plt+0x3fb220> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 411958 <__cxa_atexit@plt+0x3fb248> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 4118cc <__cxa_atexit@plt+0x3fb1bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 4118f4 <__cxa_atexit@plt+0x3fb1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 4118c8 <__cxa_atexit@plt+0x3fb1b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 4118f0 <__cxa_atexit@plt+0x3fb1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 411934 <__cxa_atexit@plt+0x3fb224> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 41195c <__cxa_atexit@plt+0x3fb24c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 41193c <__cxa_atexit@plt+0x3fb22c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 411964 <__cxa_atexit@plt+0x3fb254> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 411918 <__cxa_atexit@plt+0x3fb208> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 411940 <__cxa_atexit@plt+0x3fb230> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 4118f0 <__cxa_atexit@plt+0x3fb1e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 411918 <__cxa_atexit@plt+0x3fb208> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 41190c <__cxa_atexit@plt+0x3fb1fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 411934 <__cxa_atexit@plt+0x3fb224> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 4118d0 <__cxa_atexit@plt+0x3fb1c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 4118f8 <__cxa_atexit@plt+0x3fb1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 4118ec <__cxa_atexit@plt+0x3fb1dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 411914 <__cxa_atexit@plt+0x3fb204> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 411964 <__cxa_atexit@plt+0x3fb254> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 41198c <__cxa_atexit@plt+0x3fb27c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 4118c4 <__cxa_atexit@plt+0x3fb1b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 4118ec <__cxa_atexit@plt+0x3fb1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 411974 <__cxa_atexit@plt+0x3fb264> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 41199c <__cxa_atexit@plt+0x3fb28c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 4118d4 <__cxa_atexit@plt+0x3fb1c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 4118fc <__cxa_atexit@plt+0x3fb1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 411920 <__cxa_atexit@plt+0x3fb210> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 411948 <__cxa_atexit@plt+0x3fb238> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 411978 <__cxa_atexit@plt+0x3fb268> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 4119a0 <__cxa_atexit@plt+0x3fb290> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 411954 <__cxa_atexit@plt+0x3fb244> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 41197c <__cxa_atexit@plt+0x3fb26c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 411938 <__cxa_atexit@plt+0x3fb228> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 411960 <__cxa_atexit@plt+0x3fb250> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 4118f8 <__cxa_atexit@plt+0x3fb1e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 411920 <__cxa_atexit@plt+0x3fb210> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 4118fc <__cxa_atexit@plt+0x3fb1ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 411924 <__cxa_atexit@plt+0x3fb214> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 4118d8 <__cxa_atexit@plt+0x3fb1c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 411900 <__cxa_atexit@plt+0x3fb1f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 4118dc <__cxa_atexit@plt+0x3fb1cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 411904 <__cxa_atexit@plt+0x3fb1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4118e4 <__cxa_atexit@plt+0x3fb1d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 41190c <__cxa_atexit@plt+0x3fb1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 411948 <__cxa_atexit@plt+0x3fb238> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 411970 <__cxa_atexit@plt+0x3fb260> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 411904 <__cxa_atexit@plt+0x3fb1f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 41192c <__cxa_atexit@plt+0x3fb21c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 411900 <__cxa_atexit@plt+0x3fb1f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 411928 <__cxa_atexit@plt+0x3fb218> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 411968 <__cxa_atexit@plt+0x3fb258> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 411990 <__cxa_atexit@plt+0x3fb280> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 411910 <__cxa_atexit@plt+0x3fb200> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 411938 <__cxa_atexit@plt+0x3fb228> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 41192c <__cxa_atexit@plt+0x3fb21c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 411954 <__cxa_atexit@plt+0x3fb244> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 41194c <__cxa_atexit@plt+0x3fb23c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 411974 <__cxa_atexit@plt+0x3fb264> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 41197c <__cxa_atexit@plt+0x3fb26c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 4119a4 <__cxa_atexit@plt+0x3fb294> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 4118b4 <__cxa_atexit@plt+0x3fb1a4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 4118dc <__cxa_atexit@plt+0x3fb1cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 4118b8 <__cxa_atexit@plt+0x3fb1a8> │ │ │ │ + ldr lr, [pc, #80] @ 4118e0 <__cxa_atexit@plt+0x3fb1d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4118bc <__cxa_atexit@plt+0x3fb1ac> │ │ │ │ + ldr r0, [pc, #76] @ 4118e4 <__cxa_atexit@plt+0x3fb1d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 4118a0 <__cxa_atexit@plt+0x3fb190> │ │ │ │ + b 4118c8 <__cxa_atexit@plt+0x3fb1b8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r4, #76, 20 @ 0x4c000 │ │ │ │ - cmneq r1, #196, 20 @ 0xc4000 │ │ │ │ - orreq ip, r4, #64, 30 @ 0x100 │ │ │ │ - orreq ip, r4, #8, 4 @ 0x80000000 │ │ │ │ - cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ - cmneq r1, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r1, #184, 8 @ 0xb8000000 │ │ │ │ - cmneq r1, #244, 8 @ 0xf4000000 │ │ │ │ - cmneq r1, #176, 8 @ 0xb0000000 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ - cmneq r1, #72, 8 @ 0x48000000 │ │ │ │ + orreq ip, r4, #36, 20 @ 0x24000 │ │ │ │ + cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ + orreq ip, r4, #24, 30 @ 0x60 │ │ │ │ + orreq ip, r4, #224, 2 @ 0x38 │ │ │ │ + cmneq r1, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r1, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r1, #144, 8 @ 0x90000000 │ │ │ │ + cmneq r1, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r1, #136, 8 @ 0x88000000 │ │ │ │ cmneq r1, #100, 8 @ 0x64000000 │ │ │ │ + cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r1, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq r1, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ cmneq r1, #32, 12 @ 0x2000000 │ │ │ │ - cmneq r1, #172, 8 @ 0xac000000 │ │ │ │ - cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ - cmneq r1, #48, 12 @ 0x3000000 │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ - cmneq r1, #200, 10 @ 0x32000000 │ │ │ │ - cmneq r1, #228, 10 @ 0x39000000 │ │ │ │ - cmneq r1, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r1, #236, 10 @ 0x3b000000 │ │ │ │ - cmneq r1, #40, 16 @ 0x280000 │ │ │ │ - cmneq r1, #84, 14 @ 0x1500000 │ │ │ │ - cmneq r1, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r1, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r1, #8, 12 @ 0x800000 │ │ │ │ + cmneq r1, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r1, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r1, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq r1, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r1, #196, 10 @ 0x31000000 │ │ │ │ + cmneq r1, #0, 16 │ │ │ │ + cmneq r1, #44, 14 @ 0xb00000 │ │ │ │ + cmneq r1, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r1, #100, 16 @ 0x640000 │ │ │ │ + cmneq r1, #208, 14 @ 0x3400000 │ │ │ │ + cmneq r1, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r1, #152, 14 @ 0x2600000 │ │ │ │ + cmneq r1, #244, 16 @ 0xf40000 │ │ │ │ + cmneq r1, #128, 18 @ 0x200000 │ │ │ │ + cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ + cmneq r1, #40, 18 @ 0xa0000 │ │ │ │ + cmneq r1, #36, 18 @ 0x90000 │ │ │ │ + cmneq r1, #112, 16 @ 0x700000 │ │ │ │ + cmneq r1, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r1, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r1, #132, 20 @ 0x84000 │ │ │ │ + cmneq r1, #192, 16 @ 0xc00000 │ │ │ │ cmneq r1, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r1, #248, 14 @ 0x3e00000 │ │ │ │ - cmneq r1, #164, 16 @ 0xa40000 │ │ │ │ - cmneq r1, #192, 14 @ 0x3000000 │ │ │ │ - cmneq r1, #28, 18 @ 0x70000 │ │ │ │ - cmneq r1, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq r1, #100, 14 @ 0x1900000 │ │ │ │ - cmneq r1, #80, 18 @ 0x140000 │ │ │ │ - cmneq r1, #76, 18 @ 0x130000 │ │ │ │ - cmneq r1, #152, 16 @ 0x980000 │ │ │ │ - cmneq r1, #148, 18 @ 0x250000 │ │ │ │ - cmneq r1, #240, 20 @ 0xf0000 │ │ │ │ - cmneq r1, #172, 20 @ 0xac000 │ │ │ │ - cmneq r1, #232, 16 @ 0xe80000 │ │ │ │ - cmneq r1, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r1, #112, 22 @ 0x1c000 │ │ │ │ - cmneq r1, #220, 18 @ 0x370000 │ │ │ │ - cmneq r1, #216, 22 @ 0x36000 │ │ │ │ - cmneq r1, #20, 24 @ 0x1400 │ │ │ │ - cmneq r1, #128, 22 @ 0x20000 │ │ │ │ - cmneq r1, #236, 20 @ 0xec000 │ │ │ │ - cmneq r1, #24, 20 @ 0x18000 │ │ │ │ - cmneq r1, #228, 24 @ 0xe400 │ │ │ │ - cmneq r1, #176, 24 @ 0xb000 │ │ │ │ - cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r1, #120, 22 @ 0x1e000 │ │ │ │ - cmneq r1, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r1, #72, 22 @ 0x12000 │ │ │ │ + cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r1, #176, 22 @ 0x2c000 │ │ │ │ + cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r1, #88, 22 @ 0x16000 │ │ │ │ + cmneq r1, #196, 20 @ 0xc4000 │ │ │ │ + cmneq r1, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r1, #136, 24 @ 0x8800 │ │ │ │ + cmneq r1, #84, 22 @ 0x15000 │ │ │ │ + cmneq r1, #80, 22 @ 0x14000 │ │ │ │ + cmneq r1, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41237c <__cxa_atexit@plt+0x3fbc6c> │ │ │ │ + bhi 4123a4 <__cxa_atexit@plt+0x3fbc94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 412384 <__cxa_atexit@plt+0x3fbc74> │ │ │ │ - ldr r1, [pc, #2540] @ 41239c <__cxa_atexit@plt+0x3fbc8c> │ │ │ │ + bcc 4123ac <__cxa_atexit@plt+0x3fbc9c> │ │ │ │ + ldr r1, [pc, #2540] @ 4123c4 <__cxa_atexit@plt+0x3fbcb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 412344 <__cxa_atexit@plt+0x3fbc34> │ │ │ │ + bhi 41236c <__cxa_atexit@plt+0x3fbc5c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1044036,369 +1044046,369 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 4123ac <__cxa_atexit@plt+0x3fbc9c> │ │ │ │ + ldr r7, [pc, #864] @ 4123d4 <__cxa_atexit@plt+0x3fbcc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 412458 <__cxa_atexit@plt+0x3fbd48> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 412480 <__cxa_atexit@plt+0x3fbd70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 41242c <__cxa_atexit@plt+0x3fbd1c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 412454 <__cxa_atexit@plt+0x3fbd44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 412448 <__cxa_atexit@plt+0x3fbd38> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 412470 <__cxa_atexit@plt+0x3fbd60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 412444 <__cxa_atexit@plt+0x3fbd34> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 41246c <__cxa_atexit@plt+0x3fbd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 41243c <__cxa_atexit@plt+0x3fbd2c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 412464 <__cxa_atexit@plt+0x3fbd54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 412414 <__cxa_atexit@plt+0x3fbd04> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 41243c <__cxa_atexit@plt+0x3fbd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 41245c <__cxa_atexit@plt+0x3fbd4c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 412484 <__cxa_atexit@plt+0x3fbd74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 4123f4 <__cxa_atexit@plt+0x3fbce4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 41241c <__cxa_atexit@plt+0x3fbd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 412430 <__cxa_atexit@plt+0x3fbd20> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 412458 <__cxa_atexit@plt+0x3fbd48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 412400 <__cxa_atexit@plt+0x3fbcf0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 412428 <__cxa_atexit@plt+0x3fbd18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 4123e0 <__cxa_atexit@plt+0x3fbcd0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 412408 <__cxa_atexit@plt+0x3fbcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 412410 <__cxa_atexit@plt+0x3fbd00> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 412438 <__cxa_atexit@plt+0x3fbd28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 4123cc <__cxa_atexit@plt+0x3fbcbc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 4123f4 <__cxa_atexit@plt+0x3fbce4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 412408 <__cxa_atexit@plt+0x3fbcf8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 412430 <__cxa_atexit@plt+0x3fbd20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 41244c <__cxa_atexit@plt+0x3fbd3c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 412474 <__cxa_atexit@plt+0x3fbd64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 4123d4 <__cxa_atexit@plt+0x3fbcc4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 4123fc <__cxa_atexit@plt+0x3fbcec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 41241c <__cxa_atexit@plt+0x3fbd0c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 412444 <__cxa_atexit@plt+0x3fbd34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 4123b8 <__cxa_atexit@plt+0x3fbca8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 4123e0 <__cxa_atexit@plt+0x3fbcd0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 4123b4 <__cxa_atexit@plt+0x3fbca4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 4123dc <__cxa_atexit@plt+0x3fbccc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 412420 <__cxa_atexit@plt+0x3fbd10> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 412448 <__cxa_atexit@plt+0x3fbd38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 412428 <__cxa_atexit@plt+0x3fbd18> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 412450 <__cxa_atexit@plt+0x3fbd40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 412404 <__cxa_atexit@plt+0x3fbcf4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 41242c <__cxa_atexit@plt+0x3fbd1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 4123dc <__cxa_atexit@plt+0x3fbccc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 412404 <__cxa_atexit@plt+0x3fbcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 4123f8 <__cxa_atexit@plt+0x3fbce8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 412420 <__cxa_atexit@plt+0x3fbd10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 4123bc <__cxa_atexit@plt+0x3fbcac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 4123e4 <__cxa_atexit@plt+0x3fbcd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 4123d8 <__cxa_atexit@plt+0x3fbcc8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 412400 <__cxa_atexit@plt+0x3fbcf0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 412450 <__cxa_atexit@plt+0x3fbd40> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 412478 <__cxa_atexit@plt+0x3fbd68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 4123b0 <__cxa_atexit@plt+0x3fbca0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 4123d8 <__cxa_atexit@plt+0x3fbcc8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 412460 <__cxa_atexit@plt+0x3fbd50> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 412488 <__cxa_atexit@plt+0x3fbd78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 4123c0 <__cxa_atexit@plt+0x3fbcb0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 4123e8 <__cxa_atexit@plt+0x3fbcd8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 41240c <__cxa_atexit@plt+0x3fbcfc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 412434 <__cxa_atexit@plt+0x3fbd24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 412464 <__cxa_atexit@plt+0x3fbd54> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 41248c <__cxa_atexit@plt+0x3fbd7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 412440 <__cxa_atexit@plt+0x3fbd30> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 412468 <__cxa_atexit@plt+0x3fbd58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 412424 <__cxa_atexit@plt+0x3fbd14> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 41244c <__cxa_atexit@plt+0x3fbd3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 4123e4 <__cxa_atexit@plt+0x3fbcd4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 41240c <__cxa_atexit@plt+0x3fbcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 4123e8 <__cxa_atexit@plt+0x3fbcd8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 412410 <__cxa_atexit@plt+0x3fbd00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 4123c4 <__cxa_atexit@plt+0x3fbcb4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 4123ec <__cxa_atexit@plt+0x3fbcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 4123c8 <__cxa_atexit@plt+0x3fbcb8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 4123f0 <__cxa_atexit@plt+0x3fbce0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4123d0 <__cxa_atexit@plt+0x3fbcc0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 4123f8 <__cxa_atexit@plt+0x3fbce8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 412434 <__cxa_atexit@plt+0x3fbd24> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 41245c <__cxa_atexit@plt+0x3fbd4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4123f0 <__cxa_atexit@plt+0x3fbce0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 412418 <__cxa_atexit@plt+0x3fbd08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 4123ec <__cxa_atexit@plt+0x3fbcdc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 412414 <__cxa_atexit@plt+0x3fbd04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 412454 <__cxa_atexit@plt+0x3fbd44> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 41247c <__cxa_atexit@plt+0x3fbd6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 4123fc <__cxa_atexit@plt+0x3fbcec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 412424 <__cxa_atexit@plt+0x3fbd14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 412418 <__cxa_atexit@plt+0x3fbd08> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 412440 <__cxa_atexit@plt+0x3fbd30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 412438 <__cxa_atexit@plt+0x3fbd28> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 412460 <__cxa_atexit@plt+0x3fbd50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 412468 <__cxa_atexit@plt+0x3fbd58> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 412490 <__cxa_atexit@plt+0x3fbd80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 4123a0 <__cxa_atexit@plt+0x3fbc90> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 4123c8 <__cxa_atexit@plt+0x3fbcb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 4123a4 <__cxa_atexit@plt+0x3fbc94> │ │ │ │ + ldr lr, [pc, #80] @ 4123cc <__cxa_atexit@plt+0x3fbcbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4123a8 <__cxa_atexit@plt+0x3fbc98> │ │ │ │ + ldr r0, [pc, #76] @ 4123d0 <__cxa_atexit@plt+0x3fbcc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41238c <__cxa_atexit@plt+0x3fbc7c> │ │ │ │ + b 4123b4 <__cxa_atexit@plt+0x3fbca4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r4, #96, 30 @ 0x180 │ │ │ │ - cmneq r1, #216, 30 @ 0x360 │ │ │ │ - orreq ip, r4, #84, 8 @ 0x54000000 │ │ │ │ - orreq fp, r4, #28, 14 @ 0x700000 │ │ │ │ - cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ - cmneq r1, #16, 18 @ 0x40000 │ │ │ │ - cmneq r1, #204, 18 @ 0x330000 │ │ │ │ - cmneq r1, #8, 20 @ 0x8000 │ │ │ │ - cmneq r1, #196, 18 @ 0x310000 │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ - cmneq r1, #92, 18 @ 0x170000 │ │ │ │ + orreq fp, r4, #56, 30 @ 0xe0 │ │ │ │ + cmneq r1, #176, 30 @ 0x2c0 │ │ │ │ + orreq ip, r4, #44, 8 @ 0x2c000000 │ │ │ │ + orreq fp, r4, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r1, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r1, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r1, #164, 18 @ 0x290000 │ │ │ │ + cmneq r1, #224, 18 @ 0x380000 │ │ │ │ + cmneq r1, #156, 18 @ 0x270000 │ │ │ │ cmneq r1, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r1, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r1, #80, 18 @ 0x140000 │ │ │ │ + cmneq r1, #12, 22 @ 0x3000 │ │ │ │ + cmneq r1, #152, 18 @ 0x260000 │ │ │ │ cmneq r1, #52, 22 @ 0xd000 │ │ │ │ - cmneq r1, #192, 18 @ 0x300000 │ │ │ │ - cmneq r1, #92, 22 @ 0x17000 │ │ │ │ - cmneq r1, #232, 20 @ 0xe8000 │ │ │ │ - cmneq r1, #68, 22 @ 0x11000 │ │ │ │ - cmneq r1, #48, 24 @ 0x3000 │ │ │ │ - cmneq r1, #220, 20 @ 0xdc000 │ │ │ │ - cmneq r1, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r1, #196, 20 @ 0xc4000 │ │ │ │ - cmneq r1, #0, 22 │ │ │ │ - cmneq r1, #60, 26 @ 0xf00 │ │ │ │ - cmneq r1, #104, 24 @ 0x6800 │ │ │ │ - cmneq r1, #84, 22 @ 0x15000 │ │ │ │ + cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r1, #28, 22 @ 0x7000 │ │ │ │ + cmneq r1, #8, 24 @ 0x800 │ │ │ │ + cmneq r1, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r1, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ + cmneq r1, #216, 20 @ 0xd8000 │ │ │ │ + cmneq r1, #20, 26 @ 0x500 │ │ │ │ + cmneq r1, #64, 24 @ 0x4000 │ │ │ │ + cmneq r1, #44, 22 @ 0xb000 │ │ │ │ + cmneq r1, #120, 26 @ 0x1e00 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ + cmneq r1, #144, 26 @ 0x2400 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ + cmneq r1, #8, 28 @ 0x80 │ │ │ │ + cmneq r1, #148, 28 @ 0x940 │ │ │ │ + cmneq r1, #80, 24 @ 0x5000 │ │ │ │ + cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + cmneq r1, #56, 28 @ 0x380 │ │ │ │ + cmneq r1, #132, 26 @ 0x2100 │ │ │ │ + cmneq r1, #128, 28 @ 0x800 │ │ │ │ + cmneq r1, #220, 30 @ 0x370 │ │ │ │ + cmneq r1, #152, 30 @ 0x260 │ │ │ │ + cmneq r1, #212, 26 @ 0x3500 │ │ │ │ cmneq r1, #160, 26 @ 0x2800 │ │ │ │ - cmneq r1, #12, 26 @ 0x300 │ │ │ │ - cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ - cmneq r1, #212, 24 @ 0xd400 │ │ │ │ - cmneq r1, #48, 28 @ 0x300 │ │ │ │ - cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ - cmneq r1, #120, 24 @ 0x7800 │ │ │ │ - cmneq r1, #100, 28 @ 0x640 │ │ │ │ - cmneq r1, #96, 28 @ 0x600 │ │ │ │ - cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ - cmneq r1, #168, 28 @ 0xa80 │ │ │ │ - cmneq r1, #4 │ │ │ │ - cmneq r1, #192, 30 @ 0x300 │ │ │ │ - cmneq r1, #252, 26 @ 0x3f00 │ │ │ │ - cmneq r1, #200, 26 @ 0x3200 │ │ │ │ - cmneq r1, #132 @ 0x84 │ │ │ │ - cmneq r1, #240, 28 @ 0xf00 │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ - cmneq r1, #40, 2 │ │ │ │ - cmneq r1, #148 @ 0x94 │ │ │ │ - cmneq r1, #0 │ │ │ │ - cmneq r1, #44, 30 @ 0xb0 │ │ │ │ - cmneq r1, #248, 2 @ 0x3e │ │ │ │ - cmneq r1, #196, 2 @ 0x31 │ │ │ │ - cmneq r1, #144 @ 0x90 │ │ │ │ - cmneq r1, #140 @ 0x8c │ │ │ │ - cmneq r1, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #92 @ 0x5c │ │ │ │ + cmneq r1, #200, 28 @ 0xc80 │ │ │ │ + cmneq r1, #196 @ 0xc4 │ │ │ │ + cmneq r1, #0, 2 │ │ │ │ + cmneq r1, #108 @ 0x6c │ │ │ │ + cmneq r1, #216, 30 @ 0x360 │ │ │ │ + cmneq r1, #4, 30 │ │ │ │ + cmneq r1, #208, 2 @ 0x34 │ │ │ │ + cmneq r1, #156, 2 @ 0x27 │ │ │ │ + cmneq r1, #104 @ 0x68 │ │ │ │ + cmneq r1, #100 @ 0x64 │ │ │ │ + cmneq r1, #160, 30 @ 0x280 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 412548 <__cxa_atexit@plt+0x3fbe38> │ │ │ │ + bhi 412570 <__cxa_atexit@plt+0x3fbe60> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr lr, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ 41256c <__cxa_atexit@plt+0x3fbe5c> │ │ │ │ + ldr r1, [pc, #208] @ 412594 <__cxa_atexit@plt+0x3fbe84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r0, lr │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 412558 <__cxa_atexit@plt+0x3fbe48> │ │ │ │ + bcc 412580 <__cxa_atexit@plt+0x3fbe70> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r8, r2 │ │ │ │ - ble 4124f8 <__cxa_atexit@plt+0x3fbde8> │ │ │ │ - ldr r7, [pc, #168] @ 412570 <__cxa_atexit@plt+0x3fbe60> │ │ │ │ + ble 412520 <__cxa_atexit@plt+0x3fbe10> │ │ │ │ + ldr r7, [pc, #168] @ 412598 <__cxa_atexit@plt+0x3fbe88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ 412574 <__cxa_atexit@plt+0x3fbe64> │ │ │ │ + ldr r7, [pc, #160] @ 41259c <__cxa_atexit@plt+0x3fbe8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ 412578 <__cxa_atexit@plt+0x3fbe68> │ │ │ │ + ldr r7, [pc, #144] @ 4125a0 <__cxa_atexit@plt+0x3fbe90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #124] @ 41257c <__cxa_atexit@plt+0x3fbe6c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #124] @ 4125a4 <__cxa_atexit@plt+0x3fbe94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 412580 <__cxa_atexit@plt+0x3fbe70> │ │ │ │ + ldr r1, [pc, #120] @ 4125a8 <__cxa_atexit@plt+0x3fbe98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ 412584 <__cxa_atexit@plt+0x3fbe74> │ │ │ │ + ldr r2, [pc, #108] @ 4125ac <__cxa_atexit@plt+0x3fbe9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r4, #116, 8 @ 0x74000000 │ │ │ │ + orreq fp, r4, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ - orreq fp, r4, #68, 8 @ 0x44000000 │ │ │ │ - orreq fp, r4, #144, 8 @ 0x90000000 │ │ │ │ + orreq fp, r4, #28, 8 @ 0x1c000000 │ │ │ │ + orreq fp, r4, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq fp, r4, #0, 8 │ │ │ │ + orreq fp, r4, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 412f84 <__cxa_atexit@plt+0x3fc874> │ │ │ │ + bhi 412fac <__cxa_atexit@plt+0x3fc89c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 412f8c <__cxa_atexit@plt+0x3fc87c> │ │ │ │ - ldr r1, [pc, #2540] @ 412fa4 <__cxa_atexit@plt+0x3fc894> │ │ │ │ + bcc 412fb4 <__cxa_atexit@plt+0x3fc8a4> │ │ │ │ + ldr r1, [pc, #2540] @ 412fcc <__cxa_atexit@plt+0x3fc8bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 412f4c <__cxa_atexit@plt+0x3fc83c> │ │ │ │ + bhi 412f74 <__cxa_atexit@plt+0x3fc864> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1044806,298 +1044816,298 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 412fb4 <__cxa_atexit@plt+0x3fc8a4> │ │ │ │ + ldr r7, [pc, #864] @ 412fdc <__cxa_atexit@plt+0x3fc8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 413060 <__cxa_atexit@plt+0x3fc950> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 413088 <__cxa_atexit@plt+0x3fc978> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 413034 <__cxa_atexit@plt+0x3fc924> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 41305c <__cxa_atexit@plt+0x3fc94c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 413050 <__cxa_atexit@plt+0x3fc940> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 413078 <__cxa_atexit@plt+0x3fc968> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 41304c <__cxa_atexit@plt+0x3fc93c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 413074 <__cxa_atexit@plt+0x3fc964> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 413044 <__cxa_atexit@plt+0x3fc934> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 41306c <__cxa_atexit@plt+0x3fc95c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 41301c <__cxa_atexit@plt+0x3fc90c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 413044 <__cxa_atexit@plt+0x3fc934> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 413064 <__cxa_atexit@plt+0x3fc954> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 41308c <__cxa_atexit@plt+0x3fc97c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 412ffc <__cxa_atexit@plt+0x3fc8ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 413024 <__cxa_atexit@plt+0x3fc914> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 413038 <__cxa_atexit@plt+0x3fc928> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 413060 <__cxa_atexit@plt+0x3fc950> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 413008 <__cxa_atexit@plt+0x3fc8f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 413030 <__cxa_atexit@plt+0x3fc920> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 412fe8 <__cxa_atexit@plt+0x3fc8d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 413010 <__cxa_atexit@plt+0x3fc900> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 413018 <__cxa_atexit@plt+0x3fc908> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 413040 <__cxa_atexit@plt+0x3fc930> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 412fd4 <__cxa_atexit@plt+0x3fc8c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 412ffc <__cxa_atexit@plt+0x3fc8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 413010 <__cxa_atexit@plt+0x3fc900> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 413038 <__cxa_atexit@plt+0x3fc928> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 413054 <__cxa_atexit@plt+0x3fc944> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 41307c <__cxa_atexit@plt+0x3fc96c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 412fdc <__cxa_atexit@plt+0x3fc8cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 413004 <__cxa_atexit@plt+0x3fc8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 413024 <__cxa_atexit@plt+0x3fc914> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 41304c <__cxa_atexit@plt+0x3fc93c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 412fc0 <__cxa_atexit@plt+0x3fc8b0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 412fe8 <__cxa_atexit@plt+0x3fc8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 412fbc <__cxa_atexit@plt+0x3fc8ac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 412fe4 <__cxa_atexit@plt+0x3fc8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 413028 <__cxa_atexit@plt+0x3fc918> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 413050 <__cxa_atexit@plt+0x3fc940> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 413030 <__cxa_atexit@plt+0x3fc920> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 413058 <__cxa_atexit@plt+0x3fc948> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 41300c <__cxa_atexit@plt+0x3fc8fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 413034 <__cxa_atexit@plt+0x3fc924> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 412fe4 <__cxa_atexit@plt+0x3fc8d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 41300c <__cxa_atexit@plt+0x3fc8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 413000 <__cxa_atexit@plt+0x3fc8f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 413028 <__cxa_atexit@plt+0x3fc918> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 412fc4 <__cxa_atexit@plt+0x3fc8b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 412fec <__cxa_atexit@plt+0x3fc8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 412fe0 <__cxa_atexit@plt+0x3fc8d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 413008 <__cxa_atexit@plt+0x3fc8f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 413058 <__cxa_atexit@plt+0x3fc948> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 413080 <__cxa_atexit@plt+0x3fc970> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 412fb8 <__cxa_atexit@plt+0x3fc8a8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 412fe0 <__cxa_atexit@plt+0x3fc8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 413068 <__cxa_atexit@plt+0x3fc958> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 413090 <__cxa_atexit@plt+0x3fc980> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 412fc8 <__cxa_atexit@plt+0x3fc8b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 412ff0 <__cxa_atexit@plt+0x3fc8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 413014 <__cxa_atexit@plt+0x3fc904> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 41303c <__cxa_atexit@plt+0x3fc92c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 41306c <__cxa_atexit@plt+0x3fc95c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 413094 <__cxa_atexit@plt+0x3fc984> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 413048 <__cxa_atexit@plt+0x3fc938> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 413070 <__cxa_atexit@plt+0x3fc960> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 41302c <__cxa_atexit@plt+0x3fc91c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 413054 <__cxa_atexit@plt+0x3fc944> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 412fec <__cxa_atexit@plt+0x3fc8dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 413014 <__cxa_atexit@plt+0x3fc904> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 412ff0 <__cxa_atexit@plt+0x3fc8e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 413018 <__cxa_atexit@plt+0x3fc908> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 412fcc <__cxa_atexit@plt+0x3fc8bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 412ff4 <__cxa_atexit@plt+0x3fc8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 412fd0 <__cxa_atexit@plt+0x3fc8c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 412ff8 <__cxa_atexit@plt+0x3fc8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 412fd8 <__cxa_atexit@plt+0x3fc8c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 413000 <__cxa_atexit@plt+0x3fc8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 41303c <__cxa_atexit@plt+0x3fc92c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 413064 <__cxa_atexit@plt+0x3fc954> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 412ff8 <__cxa_atexit@plt+0x3fc8e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 413020 <__cxa_atexit@plt+0x3fc910> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 412ff4 <__cxa_atexit@plt+0x3fc8e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 41301c <__cxa_atexit@plt+0x3fc90c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 41305c <__cxa_atexit@plt+0x3fc94c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 413084 <__cxa_atexit@plt+0x3fc974> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 413004 <__cxa_atexit@plt+0x3fc8f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 41302c <__cxa_atexit@plt+0x3fc91c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 413020 <__cxa_atexit@plt+0x3fc910> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 413048 <__cxa_atexit@plt+0x3fc938> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 413040 <__cxa_atexit@plt+0x3fc930> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 413068 <__cxa_atexit@plt+0x3fc958> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 413070 <__cxa_atexit@plt+0x3fc960> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 413098 <__cxa_atexit@plt+0x3fc988> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 412fa8 <__cxa_atexit@plt+0x3fc898> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 412fd0 <__cxa_atexit@plt+0x3fc8c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 412fac <__cxa_atexit@plt+0x3fc89c> │ │ │ │ + ldr lr, [pc, #80] @ 412fd4 <__cxa_atexit@plt+0x3fc8c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 412fb0 <__cxa_atexit@plt+0x3fc8a0> │ │ │ │ + ldr r0, [pc, #76] @ 412fd8 <__cxa_atexit@plt+0x3fc8c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 412f94 <__cxa_atexit@plt+0x3fc884> │ │ │ │ + b 412fbc <__cxa_atexit@plt+0x3fc8ac> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r4, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ - orreq fp, r4, #76, 16 @ 0x4c0000 │ │ │ │ - orreq sl, r4, #20, 22 @ 0x5000 │ │ │ │ - cmneq r1, #156, 28 @ 0x9c0 │ │ │ │ - cmneq r1, #8, 26 @ 0x200 │ │ │ │ - cmneq r1, #196, 26 @ 0x3100 │ │ │ │ - cmneq r1, #0, 28 │ │ │ │ - cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ - cmneq r1, #152, 26 @ 0x2600 │ │ │ │ - cmneq r1, #84, 26 @ 0x1500 │ │ │ │ + orreq fp, r4, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r1, #168, 6 @ 0xa0000002 │ │ │ │ + orreq fp, r4, #36, 16 @ 0x240000 │ │ │ │ + orreq sl, r4, #236, 20 @ 0xec000 │ │ │ │ + cmneq r1, #116, 28 @ 0x740 │ │ │ │ + cmneq r1, #224, 24 @ 0xe000 │ │ │ │ + cmneq r1, #156, 26 @ 0x2700 │ │ │ │ + cmneq r1, #216, 26 @ 0x3600 │ │ │ │ + cmneq r1, #148, 26 @ 0x2500 │ │ │ │ cmneq r1, #112, 26 @ 0x1c00 │ │ │ │ + cmneq r1, #44, 26 @ 0xb00 │ │ │ │ + cmneq r1, #72, 26 @ 0x1200 │ │ │ │ + cmneq r1, #4, 30 │ │ │ │ + cmneq r1, #144, 26 @ 0x2400 │ │ │ │ cmneq r1, #44, 30 @ 0xb0 │ │ │ │ - cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ - cmneq r1, #84, 30 @ 0x150 │ │ │ │ - cmneq r1, #224, 28 @ 0xe00 │ │ │ │ - cmneq r1, #60, 30 @ 0xf0 │ │ │ │ - cmneq r1, #40 @ 0x28 │ │ │ │ - cmneq r1, #212, 28 @ 0xd40 │ │ │ │ - cmneq r1, #240, 28 @ 0xf00 │ │ │ │ - cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ - cmneq r1, #248, 28 @ 0xf80 │ │ │ │ - cmneq r1, #52, 2 │ │ │ │ - cmneq r1, #96 @ 0x60 │ │ │ │ - cmneq r1, #76, 30 @ 0x130 │ │ │ │ - cmneq r1, #152, 2 @ 0x26 │ │ │ │ - cmneq r1, #4, 2 │ │ │ │ - cmneq r1, #176, 2 @ 0x2c │ │ │ │ - cmneq r1, #204 @ 0xcc │ │ │ │ - cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ - cmneq r1, #112 @ 0x70 │ │ │ │ - cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ - cmneq r1, #88, 4 @ 0x80000005 │ │ │ │ - cmneq r1, #164, 2 @ 0x29 │ │ │ │ - cmneq r1, #160, 4 │ │ │ │ - cmneq r1, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r1, #184, 6 @ 0xe0000002 │ │ │ │ - cmneq r1, #244, 2 @ 0x3d │ │ │ │ - cmneq r1, #192, 2 @ 0x30 │ │ │ │ - cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ - cmneq r1, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r1, #228, 8 @ 0xe4000000 │ │ │ │ - cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ - cmneq r1, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq r1, #36, 6 @ 0x90000000 │ │ │ │ - cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r1, #188, 10 @ 0x2f000000 │ │ │ │ - cmneq r1, #136, 8 @ 0x88000000 │ │ │ │ - cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ - cmneq r1, #192, 6 │ │ │ │ + cmneq r1, #184, 28 @ 0xb80 │ │ │ │ + cmneq r1, #20, 30 @ 0x50 │ │ │ │ + cmneq r1, #0 │ │ │ │ + cmneq r1, #172, 28 @ 0xac0 │ │ │ │ + cmneq r1, #200, 28 @ 0xc80 │ │ │ │ + cmneq r1, #148, 28 @ 0x940 │ │ │ │ + cmneq r1, #208, 28 @ 0xd00 │ │ │ │ + cmneq r1, #12, 2 │ │ │ │ + cmneq r1, #56 @ 0x38 │ │ │ │ + cmneq r1, #36, 30 @ 0x90 │ │ │ │ + cmneq r1, #112, 2 │ │ │ │ + cmneq r1, #220 @ 0xdc │ │ │ │ + cmneq r1, #136, 2 @ 0x22 │ │ │ │ + cmneq r1, #164 @ 0xa4 │ │ │ │ + cmneq r1, #0, 4 │ │ │ │ + cmneq r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r1, #72 @ 0x48 │ │ │ │ + cmneq r1, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r1, #48, 4 │ │ │ │ + cmneq r1, #124, 2 │ │ │ │ + cmneq r1, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r1, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r1, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r1, #204, 2 @ 0x33 │ │ │ │ + cmneq r1, #152, 2 @ 0x26 │ │ │ │ + cmneq r1, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r1, #192, 4 │ │ │ │ + cmneq r1, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r1, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r1, #100, 8 @ 0x64000000 │ │ │ │ + cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r1, #200, 10 @ 0x32000000 │ │ │ │ + cmneq r1, #148, 10 @ 0x25000000 │ │ │ │ + cmneq r1, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r1, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 413a70 <__cxa_atexit@plt+0x3fd360> │ │ │ │ + bhi 413a98 <__cxa_atexit@plt+0x3fd388> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 413a78 <__cxa_atexit@plt+0x3fd368> │ │ │ │ - ldr r1, [pc, #2540] @ 413a90 <__cxa_atexit@plt+0x3fd380> │ │ │ │ + bcc 413aa0 <__cxa_atexit@plt+0x3fd390> │ │ │ │ + ldr r1, [pc, #2540] @ 413ab8 <__cxa_atexit@plt+0x3fd3a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 413a38 <__cxa_atexit@plt+0x3fd328> │ │ │ │ + bhi 413a60 <__cxa_atexit@plt+0x3fd350> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1045505,312 +1045515,312 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 413aa0 <__cxa_atexit@plt+0x3fd390> │ │ │ │ + ldr r7, [pc, #864] @ 413ac8 <__cxa_atexit@plt+0x3fd3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 413b4c <__cxa_atexit@plt+0x3fd43c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 413b74 <__cxa_atexit@plt+0x3fd464> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 413b20 <__cxa_atexit@plt+0x3fd410> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 413b48 <__cxa_atexit@plt+0x3fd438> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 413b3c <__cxa_atexit@plt+0x3fd42c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 413b64 <__cxa_atexit@plt+0x3fd454> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 413b38 <__cxa_atexit@plt+0x3fd428> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 413b60 <__cxa_atexit@plt+0x3fd450> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 413b30 <__cxa_atexit@plt+0x3fd420> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 413b58 <__cxa_atexit@plt+0x3fd448> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 413b08 <__cxa_atexit@plt+0x3fd3f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 413b30 <__cxa_atexit@plt+0x3fd420> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 413b50 <__cxa_atexit@plt+0x3fd440> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 413b78 <__cxa_atexit@plt+0x3fd468> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 413ae8 <__cxa_atexit@plt+0x3fd3d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 413b10 <__cxa_atexit@plt+0x3fd400> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 413b24 <__cxa_atexit@plt+0x3fd414> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 413b4c <__cxa_atexit@plt+0x3fd43c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 413af4 <__cxa_atexit@plt+0x3fd3e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 413b1c <__cxa_atexit@plt+0x3fd40c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 413ad4 <__cxa_atexit@plt+0x3fd3c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 413afc <__cxa_atexit@plt+0x3fd3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 413b04 <__cxa_atexit@plt+0x3fd3f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 413b2c <__cxa_atexit@plt+0x3fd41c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 413ac0 <__cxa_atexit@plt+0x3fd3b0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 413ae8 <__cxa_atexit@plt+0x3fd3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 413afc <__cxa_atexit@plt+0x3fd3ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 413b24 <__cxa_atexit@plt+0x3fd414> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 413b40 <__cxa_atexit@plt+0x3fd430> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 413b68 <__cxa_atexit@plt+0x3fd458> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 413ac8 <__cxa_atexit@plt+0x3fd3b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 413af0 <__cxa_atexit@plt+0x3fd3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 413b10 <__cxa_atexit@plt+0x3fd400> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 413b38 <__cxa_atexit@plt+0x3fd428> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 413aac <__cxa_atexit@plt+0x3fd39c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 413ad4 <__cxa_atexit@plt+0x3fd3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 413aa8 <__cxa_atexit@plt+0x3fd398> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 413ad0 <__cxa_atexit@plt+0x3fd3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 413b14 <__cxa_atexit@plt+0x3fd404> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 413b3c <__cxa_atexit@plt+0x3fd42c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 413b1c <__cxa_atexit@plt+0x3fd40c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 413b44 <__cxa_atexit@plt+0x3fd434> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 413af8 <__cxa_atexit@plt+0x3fd3e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 413b20 <__cxa_atexit@plt+0x3fd410> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 413ad0 <__cxa_atexit@plt+0x3fd3c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 413af8 <__cxa_atexit@plt+0x3fd3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 413aec <__cxa_atexit@plt+0x3fd3dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 413b14 <__cxa_atexit@plt+0x3fd404> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 413ab0 <__cxa_atexit@plt+0x3fd3a0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 413ad8 <__cxa_atexit@plt+0x3fd3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 413acc <__cxa_atexit@plt+0x3fd3bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 413af4 <__cxa_atexit@plt+0x3fd3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 413b44 <__cxa_atexit@plt+0x3fd434> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 413b6c <__cxa_atexit@plt+0x3fd45c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 413aa4 <__cxa_atexit@plt+0x3fd394> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 413acc <__cxa_atexit@plt+0x3fd3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 413b54 <__cxa_atexit@plt+0x3fd444> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 413b7c <__cxa_atexit@plt+0x3fd46c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 413ab4 <__cxa_atexit@plt+0x3fd3a4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 413adc <__cxa_atexit@plt+0x3fd3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 413b00 <__cxa_atexit@plt+0x3fd3f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 413b28 <__cxa_atexit@plt+0x3fd418> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 413b58 <__cxa_atexit@plt+0x3fd448> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 413b80 <__cxa_atexit@plt+0x3fd470> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 413b34 <__cxa_atexit@plt+0x3fd424> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 413b5c <__cxa_atexit@plt+0x3fd44c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 413b18 <__cxa_atexit@plt+0x3fd408> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 413b40 <__cxa_atexit@plt+0x3fd430> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 413ad8 <__cxa_atexit@plt+0x3fd3c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 413b00 <__cxa_atexit@plt+0x3fd3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 413adc <__cxa_atexit@plt+0x3fd3cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 413b04 <__cxa_atexit@plt+0x3fd3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 413ab8 <__cxa_atexit@plt+0x3fd3a8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 413ae0 <__cxa_atexit@plt+0x3fd3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 413abc <__cxa_atexit@plt+0x3fd3ac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 413ae4 <__cxa_atexit@plt+0x3fd3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 413ac4 <__cxa_atexit@plt+0x3fd3b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 413aec <__cxa_atexit@plt+0x3fd3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 413b28 <__cxa_atexit@plt+0x3fd418> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 413b50 <__cxa_atexit@plt+0x3fd440> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 413ae4 <__cxa_atexit@plt+0x3fd3d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 413b0c <__cxa_atexit@plt+0x3fd3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 413ae0 <__cxa_atexit@plt+0x3fd3d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 413b08 <__cxa_atexit@plt+0x3fd3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 413b48 <__cxa_atexit@plt+0x3fd438> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 413b70 <__cxa_atexit@plt+0x3fd460> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 413af0 <__cxa_atexit@plt+0x3fd3e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 413b18 <__cxa_atexit@plt+0x3fd408> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 413b0c <__cxa_atexit@plt+0x3fd3fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 413b34 <__cxa_atexit@plt+0x3fd424> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 413b2c <__cxa_atexit@plt+0x3fd41c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 413b54 <__cxa_atexit@plt+0x3fd444> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 413b5c <__cxa_atexit@plt+0x3fd44c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 413b84 <__cxa_atexit@plt+0x3fd474> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 413a94 <__cxa_atexit@plt+0x3fd384> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 413abc <__cxa_atexit@plt+0x3fd3ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 413a98 <__cxa_atexit@plt+0x3fd388> │ │ │ │ + ldr lr, [pc, #80] @ 413ac0 <__cxa_atexit@plt+0x3fd3b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 413a9c <__cxa_atexit@plt+0x3fd38c> │ │ │ │ + ldr r0, [pc, #76] @ 413ac4 <__cxa_atexit@plt+0x3fd3b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 413a80 <__cxa_atexit@plt+0x3fd370> │ │ │ │ + b 413aa8 <__cxa_atexit@plt+0x3fd398> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r4, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r1, #228, 16 @ 0xe40000 │ │ │ │ - orreq sl, r4, #96, 26 @ 0x1800 │ │ │ │ - orreq sl, r4, #40 @ 0x28 │ │ │ │ - cmneq r1, #176, 6 @ 0xc0000002 │ │ │ │ - cmneq r1, #28, 4 @ 0xc0000001 │ │ │ │ - cmneq r1, #216, 4 @ 0x8000000d │ │ │ │ - cmneq r1, #20, 6 @ 0x50000000 │ │ │ │ - cmneq r1, #208, 4 │ │ │ │ - cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ - cmneq r1, #104, 4 @ 0x80000006 │ │ │ │ + orreq sl, r4, #68, 16 @ 0x440000 │ │ │ │ + cmneq r1, #188, 16 @ 0xbc0000 │ │ │ │ + orreq sl, r4, #56, 26 @ 0xe00 │ │ │ │ + orreq sl, r4, #0 │ │ │ │ + cmneq r1, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r1, #244, 2 @ 0x3d │ │ │ │ + cmneq r1, #176, 4 │ │ │ │ + cmneq r1, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ cmneq r1, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r1, #64, 4 │ │ │ │ + cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r1, #24, 8 @ 0x18000000 │ │ │ │ + cmneq r1, #164, 4 @ 0x4000000a │ │ │ │ cmneq r1, #64, 8 @ 0x40000000 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ - cmneq r1, #104, 8 @ 0x68000000 │ │ │ │ - cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r1, #80, 8 @ 0x50000000 │ │ │ │ - cmneq r1, #60, 10 @ 0xf000000 │ │ │ │ - cmneq r1, #232, 6 @ 0xa0000003 │ │ │ │ - cmneq r1, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ - cmneq r1, #12, 8 @ 0xc000000 │ │ │ │ - cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r1, #116, 10 @ 0x1d000000 │ │ │ │ - cmneq r1, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ + cmneq r1, #40, 8 @ 0x28000000 │ │ │ │ + cmneq r1, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r1, #192, 6 │ │ │ │ + cmneq r1, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r1, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq r1, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r1, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r1, #76, 10 @ 0x13000000 │ │ │ │ + cmneq r1, #56, 8 @ 0x38000000 │ │ │ │ + cmneq r1, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r1, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r1, #20, 14 @ 0x500000 │ │ │ │ + cmneq r1, #160, 14 @ 0x2800000 │ │ │ │ + cmneq r1, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r1, #72, 14 @ 0x1200000 │ │ │ │ + cmneq r1, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r1, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r1, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r1, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r1, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ cmneq r1, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r1, #24, 12 @ 0x1800000 │ │ │ │ - cmneq r1, #196, 12 @ 0xc400000 │ │ │ │ - cmneq r1, #224, 10 @ 0x38000000 │ │ │ │ - cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ - cmneq r1, #200, 14 @ 0x3200000 │ │ │ │ - cmneq r1, #132, 10 @ 0x21000000 │ │ │ │ - cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ - cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r1, #184, 12 @ 0xb800000 │ │ │ │ - cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ - cmneq r1, #16, 18 @ 0x40000 │ │ │ │ - cmneq r1, #204, 16 @ 0xcc0000 │ │ │ │ - cmneq r1, #8, 14 @ 0x200000 │ │ │ │ - cmneq r1, #212, 12 @ 0xd400000 │ │ │ │ - cmneq r1, #144, 18 @ 0x240000 │ │ │ │ - cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ - cmneq r1, #248, 18 @ 0x3e0000 │ │ │ │ - cmneq r1, #52, 20 @ 0x34000 │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ - cmneq r1, #12, 18 @ 0x30000 │ │ │ │ - cmneq r1, #56, 16 @ 0x380000 │ │ │ │ - cmneq r1, #4, 22 @ 0x1000 │ │ │ │ - cmneq r1, #208, 20 @ 0xd0000 │ │ │ │ - cmneq r1, #156, 18 @ 0x270000 │ │ │ │ - cmneq r1, #152, 18 @ 0x260000 │ │ │ │ - cmneq r1, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r1, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq r1, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r1, #208, 18 @ 0x340000 │ │ │ │ + cmneq r1, #12, 20 @ 0xc000 │ │ │ │ + cmneq r1, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r1, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r1, #16, 16 @ 0x100000 │ │ │ │ + cmneq r1, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r1, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r1, #116, 18 @ 0x1d0000 │ │ │ │ + cmneq r1, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r1, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413c1c <__cxa_atexit@plt+0x3fd50c> │ │ │ │ + bcc 413c44 <__cxa_atexit@plt+0x3fd534> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r8, r2 │ │ │ │ - ble 413bcc <__cxa_atexit@plt+0x3fd4bc> │ │ │ │ - ldr r7, [pc, #152] @ 413c2c <__cxa_atexit@plt+0x3fd51c> │ │ │ │ + ble 413bf4 <__cxa_atexit@plt+0x3fd4e4> │ │ │ │ + ldr r7, [pc, #152] @ 413c54 <__cxa_atexit@plt+0x3fd544> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ 413c30 <__cxa_atexit@plt+0x3fd520> │ │ │ │ + ldr r2, [pc, #148] @ 413c58 <__cxa_atexit@plt+0x3fd548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ 413c34 <__cxa_atexit@plt+0x3fd524> │ │ │ │ + ldr r7, [pc, #124] @ 413c5c <__cxa_atexit@plt+0x3fd54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #20]! │ │ │ │ sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [pc, #100] @ 413c38 <__cxa_atexit@plt+0x3fd528> │ │ │ │ + ldr r9, [pc, #100] @ 413c60 <__cxa_atexit@plt+0x3fd550> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ 413c3c <__cxa_atexit@plt+0x3fd52c> │ │ │ │ + ldr r1, [pc, #96] @ 413c64 <__cxa_atexit@plt+0x3fd554> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ 413c40 <__cxa_atexit@plt+0x3fd530> │ │ │ │ + ldr lr, [pc, #92] @ 413c68 <__cxa_atexit@plt+0x3fd558> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -1045823,121 +1045833,121 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - orreq r9, r4, #124, 26 @ 0x1f00 │ │ │ │ - orreq r9, r4, #192, 26 @ 0x3000 │ │ │ │ + orreq r9, r4, #84, 26 @ 0x1500 │ │ │ │ + orreq r9, r4, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ @ instruction: 0xffffe894 │ │ │ │ - orreq r9, r4, #52, 26 @ 0xd00 │ │ │ │ + orreq r9, r4, #12, 26 @ 0x300 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 413d40 <__cxa_atexit@plt+0x3fd630> │ │ │ │ + bhi 413d68 <__cxa_atexit@plt+0x3fd658> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 413d48 <__cxa_atexit@plt+0x3fd638> │ │ │ │ - ldr lr, [pc, #256] @ 413d74 <__cxa_atexit@plt+0x3fd664> │ │ │ │ + bcc 413d70 <__cxa_atexit@plt+0x3fd660> │ │ │ │ + ldr lr, [pc, #256] @ 413d9c <__cxa_atexit@plt+0x3fd68c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ 413d78 <__cxa_atexit@plt+0x3fd668> │ │ │ │ + ldr r0, [pc, #252] @ 413da0 <__cxa_atexit@plt+0x3fd690> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ sub r7, r8, r2 │ │ │ │ sub r2, r0, r7 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 413d60 <__cxa_atexit@plt+0x3fd650> │ │ │ │ + bcc 413d88 <__cxa_atexit@plt+0x3fd678> │ │ │ │ cmp r8, r2 │ │ │ │ - ble 413cf0 <__cxa_atexit@plt+0x3fd5e0> │ │ │ │ - ldr r7, [pc, #188] @ 413d7c <__cxa_atexit@plt+0x3fd66c> │ │ │ │ + ble 413d18 <__cxa_atexit@plt+0x3fd608> │ │ │ │ + ldr r7, [pc, #188] @ 413da4 <__cxa_atexit@plt+0x3fd694> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ 413d80 <__cxa_atexit@plt+0x3fd670> │ │ │ │ + ldr r7, [pc, #180] @ 413da8 <__cxa_atexit@plt+0x3fd698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ 413d84 <__cxa_atexit@plt+0x3fd674> │ │ │ │ + ldr r7, [pc, #164] @ 413dac <__cxa_atexit@plt+0x3fd69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #144] @ 413d88 <__cxa_atexit@plt+0x3fd678> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #144] @ 413db0 <__cxa_atexit@plt+0x3fd6a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 413d8c <__cxa_atexit@plt+0x3fd67c> │ │ │ │ + ldr r1, [pc, #140] @ 413db4 <__cxa_atexit@plt+0x3fd6a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ 413d90 <__cxa_atexit@plt+0x3fd680> │ │ │ │ + ldr lr, [pc, #132] @ 413db8 <__cxa_atexit@plt+0x3fd6a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r6, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #20]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 413d50 <__cxa_atexit@plt+0x3fd640> │ │ │ │ + b 413d78 <__cxa_atexit@plt+0x3fd668> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - orreq r9, r4, #148, 24 @ 0x9400 │ │ │ │ + orreq r9, r4, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ - orreq r9, r4, #76, 24 @ 0x4c00 │ │ │ │ - orreq r9, r4, #152, 24 @ 0x9800 │ │ │ │ + orreq r9, r4, #36, 24 @ 0x2400 │ │ │ │ + orreq r9, r4, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ - orreq r9, r4, #12, 24 @ 0xc00 │ │ │ │ + orreq r9, r4, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 414790 <__cxa_atexit@plt+0x3fe080> │ │ │ │ + bhi 4147b8 <__cxa_atexit@plt+0x3fe0a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 414798 <__cxa_atexit@plt+0x3fe088> │ │ │ │ - ldr r1, [pc, #2540] @ 4147b0 <__cxa_atexit@plt+0x3fe0a0> │ │ │ │ + bcc 4147c0 <__cxa_atexit@plt+0x3fe0b0> │ │ │ │ + ldr r1, [pc, #2540] @ 4147d8 <__cxa_atexit@plt+0x3fe0c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 414758 <__cxa_atexit@plt+0x3fe048> │ │ │ │ + bhi 414780 <__cxa_atexit@plt+0x3fe070> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1046345,298 +1046355,298 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 4147c0 <__cxa_atexit@plt+0x3fe0b0> │ │ │ │ + ldr r7, [pc, #864] @ 4147e8 <__cxa_atexit@plt+0x3fe0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 41486c <__cxa_atexit@plt+0x3fe15c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 414894 <__cxa_atexit@plt+0x3fe184> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 414840 <__cxa_atexit@plt+0x3fe130> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 414868 <__cxa_atexit@plt+0x3fe158> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 41485c <__cxa_atexit@plt+0x3fe14c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 414884 <__cxa_atexit@plt+0x3fe174> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 414858 <__cxa_atexit@plt+0x3fe148> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 414880 <__cxa_atexit@plt+0x3fe170> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 414850 <__cxa_atexit@plt+0x3fe140> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 414878 <__cxa_atexit@plt+0x3fe168> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 414828 <__cxa_atexit@plt+0x3fe118> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 414850 <__cxa_atexit@plt+0x3fe140> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 414870 <__cxa_atexit@plt+0x3fe160> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 414898 <__cxa_atexit@plt+0x3fe188> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 414808 <__cxa_atexit@plt+0x3fe0f8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 414830 <__cxa_atexit@plt+0x3fe120> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 414844 <__cxa_atexit@plt+0x3fe134> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 41486c <__cxa_atexit@plt+0x3fe15c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 414814 <__cxa_atexit@plt+0x3fe104> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 41483c <__cxa_atexit@plt+0x3fe12c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 4147f4 <__cxa_atexit@plt+0x3fe0e4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 41481c <__cxa_atexit@plt+0x3fe10c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 414824 <__cxa_atexit@plt+0x3fe114> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 41484c <__cxa_atexit@plt+0x3fe13c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 4147e0 <__cxa_atexit@plt+0x3fe0d0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 414808 <__cxa_atexit@plt+0x3fe0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 41481c <__cxa_atexit@plt+0x3fe10c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 414844 <__cxa_atexit@plt+0x3fe134> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 414860 <__cxa_atexit@plt+0x3fe150> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 414888 <__cxa_atexit@plt+0x3fe178> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 4147e8 <__cxa_atexit@plt+0x3fe0d8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 414810 <__cxa_atexit@plt+0x3fe100> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 414830 <__cxa_atexit@plt+0x3fe120> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 414858 <__cxa_atexit@plt+0x3fe148> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 4147cc <__cxa_atexit@plt+0x3fe0bc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 4147f4 <__cxa_atexit@plt+0x3fe0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 4147c8 <__cxa_atexit@plt+0x3fe0b8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 4147f0 <__cxa_atexit@plt+0x3fe0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 414834 <__cxa_atexit@plt+0x3fe124> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 41485c <__cxa_atexit@plt+0x3fe14c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 41483c <__cxa_atexit@plt+0x3fe12c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 414864 <__cxa_atexit@plt+0x3fe154> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 414818 <__cxa_atexit@plt+0x3fe108> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 414840 <__cxa_atexit@plt+0x3fe130> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 4147f0 <__cxa_atexit@plt+0x3fe0e0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 414818 <__cxa_atexit@plt+0x3fe108> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 41480c <__cxa_atexit@plt+0x3fe0fc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 414834 <__cxa_atexit@plt+0x3fe124> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 4147d0 <__cxa_atexit@plt+0x3fe0c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 4147f8 <__cxa_atexit@plt+0x3fe0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 4147ec <__cxa_atexit@plt+0x3fe0dc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 414814 <__cxa_atexit@plt+0x3fe104> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 414864 <__cxa_atexit@plt+0x3fe154> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 41488c <__cxa_atexit@plt+0x3fe17c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 4147c4 <__cxa_atexit@plt+0x3fe0b4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 4147ec <__cxa_atexit@plt+0x3fe0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 414874 <__cxa_atexit@plt+0x3fe164> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 41489c <__cxa_atexit@plt+0x3fe18c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 4147d4 <__cxa_atexit@plt+0x3fe0c4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 4147fc <__cxa_atexit@plt+0x3fe0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 414820 <__cxa_atexit@plt+0x3fe110> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 414848 <__cxa_atexit@plt+0x3fe138> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 414878 <__cxa_atexit@plt+0x3fe168> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 4148a0 <__cxa_atexit@plt+0x3fe190> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 414854 <__cxa_atexit@plt+0x3fe144> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 41487c <__cxa_atexit@plt+0x3fe16c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 414838 <__cxa_atexit@plt+0x3fe128> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 414860 <__cxa_atexit@plt+0x3fe150> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 4147f8 <__cxa_atexit@plt+0x3fe0e8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 414820 <__cxa_atexit@plt+0x3fe110> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 4147fc <__cxa_atexit@plt+0x3fe0ec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 414824 <__cxa_atexit@plt+0x3fe114> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 4147d8 <__cxa_atexit@plt+0x3fe0c8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 414800 <__cxa_atexit@plt+0x3fe0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 4147dc <__cxa_atexit@plt+0x3fe0cc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 414804 <__cxa_atexit@plt+0x3fe0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4147e4 <__cxa_atexit@plt+0x3fe0d4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 41480c <__cxa_atexit@plt+0x3fe0fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 414848 <__cxa_atexit@plt+0x3fe138> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 414870 <__cxa_atexit@plt+0x3fe160> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 414804 <__cxa_atexit@plt+0x3fe0f4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 41482c <__cxa_atexit@plt+0x3fe11c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 414800 <__cxa_atexit@plt+0x3fe0f0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 414828 <__cxa_atexit@plt+0x3fe118> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 414868 <__cxa_atexit@plt+0x3fe158> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 414890 <__cxa_atexit@plt+0x3fe180> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 414810 <__cxa_atexit@plt+0x3fe100> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 414838 <__cxa_atexit@plt+0x3fe128> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 41482c <__cxa_atexit@plt+0x3fe11c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 414854 <__cxa_atexit@plt+0x3fe144> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 41484c <__cxa_atexit@plt+0x3fe13c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 414874 <__cxa_atexit@plt+0x3fe164> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 41487c <__cxa_atexit@plt+0x3fe16c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 4148a4 <__cxa_atexit@plt+0x3fe194> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 4147b4 <__cxa_atexit@plt+0x3fe0a4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 4147dc <__cxa_atexit@plt+0x3fe0cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 4147b8 <__cxa_atexit@plt+0x3fe0a8> │ │ │ │ + ldr lr, [pc, #80] @ 4147e0 <__cxa_atexit@plt+0x3fe0d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4147bc <__cxa_atexit@plt+0x3fe0ac> │ │ │ │ + ldr r0, [pc, #76] @ 4147e4 <__cxa_atexit@plt+0x3fe0d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 4147a0 <__cxa_atexit@plt+0x3fe090> │ │ │ │ + b 4147c8 <__cxa_atexit@plt+0x3fe0b8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, #76, 22 @ 0x13000 │ │ │ │ - cmneq r1, #196, 22 @ 0x31000 │ │ │ │ - orreq sl, r4, #64 @ 0x40 │ │ │ │ - orreq r9, r4, #8, 6 @ 0x20000000 │ │ │ │ - cmneq r1, #144, 12 @ 0x9000000 │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ - cmneq r1, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r1, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq r1, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r1, #140, 10 @ 0x23000000 │ │ │ │ - cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ + orreq r9, r4, #36, 22 @ 0x9000 │ │ │ │ + cmneq r1, #156, 22 @ 0x27000 │ │ │ │ + orreq sl, r4, #24 │ │ │ │ + orreq r9, r4, #224, 4 │ │ │ │ + cmneq r1, #104, 12 @ 0x6800000 │ │ │ │ + cmneq r1, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r1, #136, 10 @ 0x22000000 │ │ │ │ cmneq r1, #100, 10 @ 0x19000000 │ │ │ │ + cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r1, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r1, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r1, #132, 10 @ 0x21000000 │ │ │ │ cmneq r1, #32, 14 @ 0x800000 │ │ │ │ - cmneq r1, #172, 10 @ 0x2b000000 │ │ │ │ - cmneq r1, #72, 14 @ 0x1200000 │ │ │ │ - cmneq r1, #212, 12 @ 0xd400000 │ │ │ │ - cmneq r1, #48, 14 @ 0xc00000 │ │ │ │ - cmneq r1, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq r1, #200, 12 @ 0xc800000 │ │ │ │ - cmneq r1, #228, 12 @ 0xe400000 │ │ │ │ - cmneq r1, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r1, #236, 12 @ 0xec00000 │ │ │ │ - cmneq r1, #40, 18 @ 0xa0000 │ │ │ │ - cmneq r1, #84, 16 @ 0x540000 │ │ │ │ - cmneq r1, #64, 14 @ 0x1000000 │ │ │ │ + cmneq r1, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r1, #8, 14 @ 0x200000 │ │ │ │ + cmneq r1, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq r1, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r1, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r1, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r1, #196, 12 @ 0xc400000 │ │ │ │ + cmneq r1, #0, 18 │ │ │ │ + cmneq r1, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r1, #24, 14 @ 0x600000 │ │ │ │ + cmneq r1, #100, 18 @ 0x190000 │ │ │ │ + cmneq r1, #208, 16 @ 0xd00000 │ │ │ │ + cmneq r1, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r1, #152, 16 @ 0x980000 │ │ │ │ + cmneq r1, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r1, #128, 20 @ 0x80000 │ │ │ │ + cmneq r1, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq r1, #40, 20 @ 0x28000 │ │ │ │ + cmneq r1, #36, 20 @ 0x24000 │ │ │ │ + cmneq r1, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r1, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r1, #200, 22 @ 0x32000 │ │ │ │ + cmneq r1, #132, 22 @ 0x21000 │ │ │ │ + cmneq r1, #192, 18 @ 0x300000 │ │ │ │ cmneq r1, #140, 18 @ 0x230000 │ │ │ │ - cmneq r1, #248, 16 @ 0xf80000 │ │ │ │ - cmneq r1, #164, 18 @ 0x290000 │ │ │ │ - cmneq r1, #192, 16 @ 0xc00000 │ │ │ │ - cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ - cmneq r1, #168, 20 @ 0xa8000 │ │ │ │ - cmneq r1, #100, 16 @ 0x640000 │ │ │ │ - cmneq r1, #80, 20 @ 0x50000 │ │ │ │ - cmneq r1, #76, 20 @ 0x4c000 │ │ │ │ - cmneq r1, #152, 18 @ 0x260000 │ │ │ │ - cmneq r1, #148, 20 @ 0x94000 │ │ │ │ - cmneq r1, #240, 22 @ 0x3c000 │ │ │ │ - cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ - cmneq r1, #232, 18 @ 0x3a0000 │ │ │ │ - cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r1, #112, 24 @ 0x7000 │ │ │ │ - cmneq r1, #220, 20 @ 0xdc000 │ │ │ │ - cmneq r1, #216, 24 @ 0xd800 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ - cmneq r1, #128, 24 @ 0x8000 │ │ │ │ - cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ - cmneq r1, #24, 22 @ 0x6000 │ │ │ │ - cmneq r1, #228, 26 @ 0x3900 │ │ │ │ - cmneq r1, #176, 26 @ 0x2c00 │ │ │ │ - cmneq r1, #124, 24 @ 0x7c00 │ │ │ │ - cmneq r1, #120, 24 @ 0x7800 │ │ │ │ - cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r1, #72, 24 @ 0x4800 │ │ │ │ + cmneq r1, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r1, #176, 24 @ 0xb000 │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ + cmneq r1, #88, 24 @ 0x5800 │ │ │ │ + cmneq r1, #196, 22 @ 0x31000 │ │ │ │ + cmneq r1, #240, 20 @ 0xf0000 │ │ │ │ + cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r1, #136, 26 @ 0x2200 │ │ │ │ + cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + cmneq r1, #80, 24 @ 0x5000 │ │ │ │ + cmneq r1, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41527c <__cxa_atexit@plt+0x3feb6c> │ │ │ │ + bhi 4152a4 <__cxa_atexit@plt+0x3feb94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 415284 <__cxa_atexit@plt+0x3feb74> │ │ │ │ - ldr r1, [pc, #2540] @ 41529c <__cxa_atexit@plt+0x3feb8c> │ │ │ │ + bcc 4152ac <__cxa_atexit@plt+0x3feb9c> │ │ │ │ + ldr r1, [pc, #2540] @ 4152c4 <__cxa_atexit@plt+0x3febb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ sub r2, r7, #100 @ 0x64 │ │ │ │ lsr r1, r2, #2 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ - bhi 415244 <__cxa_atexit@plt+0x3feb34> │ │ │ │ + bhi 41526c <__cxa_atexit@plt+0x3feb5c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ @@ -1047044,315 +1047054,315 @@ │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - ldr r7, [pc, #864] @ 4152ac <__cxa_atexit@plt+0x3feb9c> │ │ │ │ + ldr r7, [pc, #864] @ 4152d4 <__cxa_atexit@plt+0x3febc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #1020] @ 415358 <__cxa_atexit@plt+0x3fec48> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #1020] @ 415380 <__cxa_atexit@plt+0x3fec70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #960] @ 41532c <__cxa_atexit@plt+0x3fec1c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #960] @ 415354 <__cxa_atexit@plt+0x3fec44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #972] @ 415348 <__cxa_atexit@plt+0x3fec38> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #972] @ 415370 <__cxa_atexit@plt+0x3fec60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #952] @ 415344 <__cxa_atexit@plt+0x3fec34> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #952] @ 41536c <__cxa_atexit@plt+0x3fec5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 41533c <__cxa_atexit@plt+0x3fec2c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 415364 <__cxa_atexit@plt+0x3fec54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #872] @ 415314 <__cxa_atexit@plt+0x3fec04> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #872] @ 41533c <__cxa_atexit@plt+0x3fec2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #928] @ 41535c <__cxa_atexit@plt+0x3fec4c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #928] @ 415384 <__cxa_atexit@plt+0x3fec74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #808] @ 4152f4 <__cxa_atexit@plt+0x3febe4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #808] @ 41531c <__cxa_atexit@plt+0x3fec0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #852] @ 415330 <__cxa_atexit@plt+0x3fec20> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #852] @ 415358 <__cxa_atexit@plt+0x3fec48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #788] @ 415300 <__cxa_atexit@plt+0x3febf0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #788] @ 415328 <__cxa_atexit@plt+0x3fec18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #740] @ 4152e0 <__cxa_atexit@plt+0x3febd0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #740] @ 415308 <__cxa_atexit@plt+0x3febf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #772] @ 415310 <__cxa_atexit@plt+0x3fec00> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #772] @ 415338 <__cxa_atexit@plt+0x3fec28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #688] @ 4152cc <__cxa_atexit@plt+0x3febbc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #688] @ 4152f4 <__cxa_atexit@plt+0x3febe4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #732] @ 415308 <__cxa_atexit@plt+0x3febf8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #732] @ 415330 <__cxa_atexit@plt+0x3fec20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #784] @ 41534c <__cxa_atexit@plt+0x3fec3c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #784] @ 415374 <__cxa_atexit@plt+0x3fec64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #648] @ 4152d4 <__cxa_atexit@plt+0x3febc4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #648] @ 4152fc <__cxa_atexit@plt+0x3febec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #704] @ 41531c <__cxa_atexit@plt+0x3fec0c> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #704] @ 415344 <__cxa_atexit@plt+0x3fec34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #588] @ 4152b8 <__cxa_atexit@plt+0x3feba8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #588] @ 4152e0 <__cxa_atexit@plt+0x3febd0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #568] @ 4152b4 <__cxa_atexit@plt+0x3feba4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #568] @ 4152dc <__cxa_atexit@plt+0x3febcc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #660] @ 415320 <__cxa_atexit@plt+0x3fec10> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #660] @ 415348 <__cxa_atexit@plt+0x3fec38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #652] @ 415328 <__cxa_atexit@plt+0x3fec18> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #652] @ 415350 <__cxa_atexit@plt+0x3fec40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #600] @ 415304 <__cxa_atexit@plt+0x3febf4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #600] @ 41532c <__cxa_atexit@plt+0x3fec1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #544] @ 4152dc <__cxa_atexit@plt+0x3febcc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #544] @ 415304 <__cxa_atexit@plt+0x3febf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #556] @ 4152f8 <__cxa_atexit@plt+0x3febe8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #556] @ 415320 <__cxa_atexit@plt+0x3fec10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #480] @ 4152bc <__cxa_atexit@plt+0x3febac> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #480] @ 4152e4 <__cxa_atexit@plt+0x3febd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #492] @ 4152d8 <__cxa_atexit@plt+0x3febc8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #492] @ 415300 <__cxa_atexit@plt+0x3febf0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #596] @ 415350 <__cxa_atexit@plt+0x3fec40> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #596] @ 415378 <__cxa_atexit@plt+0x3fec68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #420] @ 4152b0 <__cxa_atexit@plt+0x3feba0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #420] @ 4152d8 <__cxa_atexit@plt+0x3febc8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #580] @ 415360 <__cxa_atexit@plt+0x3fec50> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #580] @ 415388 <__cxa_atexit@plt+0x3fec78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #404] @ 4152c0 <__cxa_atexit@plt+0x3febb0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #404] @ 4152e8 <__cxa_atexit@plt+0x3febd8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #464] @ 41530c <__cxa_atexit@plt+0x3febfc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #464] @ 415334 <__cxa_atexit@plt+0x3fec24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #536] @ 415364 <__cxa_atexit@plt+0x3fec54> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #536] @ 41538c <__cxa_atexit@plt+0x3fec7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #484] @ 415340 <__cxa_atexit@plt+0x3fec30> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #484] @ 415368 <__cxa_atexit@plt+0x3fec58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #440] @ 415324 <__cxa_atexit@plt+0x3fec14> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #440] @ 41534c <__cxa_atexit@plt+0x3fec3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 4152e4 <__cxa_atexit@plt+0x3febd4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 41530c <__cxa_atexit@plt+0x3febfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #348] @ 4152e8 <__cxa_atexit@plt+0x3febd8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #348] @ 415310 <__cxa_atexit@plt+0x3fec00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #296] @ 4152c4 <__cxa_atexit@plt+0x3febb4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #296] @ 4152ec <__cxa_atexit@plt+0x3febdc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #284] @ 4152c8 <__cxa_atexit@plt+0x3febb8> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #284] @ 4152f0 <__cxa_atexit@plt+0x3febe0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4152d0 <__cxa_atexit@plt+0x3febc0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 4152f8 <__cxa_atexit@plt+0x3febe8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #360] @ 415334 <__cxa_atexit@plt+0x3fec24> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #360] @ 41535c <__cxa_atexit@plt+0x3fec4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #276] @ 4152f0 <__cxa_atexit@plt+0x3febe0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #276] @ 415318 <__cxa_atexit@plt+0x3fec08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #256] @ 4152ec <__cxa_atexit@plt+0x3febdc> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #256] @ 415314 <__cxa_atexit@plt+0x3fec04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #344] @ 415354 <__cxa_atexit@plt+0x3fec44> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #344] @ 41537c <__cxa_atexit@plt+0x3fec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #240] @ 4152fc <__cxa_atexit@plt+0x3febec> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #240] @ 415324 <__cxa_atexit@plt+0x3fec14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #252] @ 415318 <__cxa_atexit@plt+0x3fec08> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #252] @ 415340 <__cxa_atexit@plt+0x3fec30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #268] @ 415338 <__cxa_atexit@plt+0x3fec28> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #268] @ 415360 <__cxa_atexit@plt+0x3fec50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #300] @ 415368 <__cxa_atexit@plt+0x3fec58> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #300] @ 415390 <__cxa_atexit@plt+0x3fec80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #84] @ 4152a0 <__cxa_atexit@plt+0x3feb90> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #84] @ 4152c8 <__cxa_atexit@plt+0x3febb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 4152a4 <__cxa_atexit@plt+0x3feb94> │ │ │ │ + ldr lr, [pc, #80] @ 4152cc <__cxa_atexit@plt+0x3febbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4152a8 <__cxa_atexit@plt+0x3feb98> │ │ │ │ + ldr r0, [pc, #76] @ 4152d0 <__cxa_atexit@plt+0x3febc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #15 │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41528c <__cxa_atexit@plt+0x3feb7c> │ │ │ │ + b 4152b4 <__cxa_atexit@plt+0x3feba4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, #96 @ 0x60 │ │ │ │ - cmneq r1, #216 @ 0xd8 │ │ │ │ - orreq r9, r4, #84, 10 @ 0x15000000 │ │ │ │ - orreq r8, r4, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq r1, #164, 22 @ 0x29000 │ │ │ │ - cmneq r1, #16, 20 @ 0x10000 │ │ │ │ - cmneq r1, #204, 20 @ 0xcc000 │ │ │ │ - cmneq r1, #8, 22 @ 0x2000 │ │ │ │ - cmneq r1, #196, 20 @ 0xc4000 │ │ │ │ - cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ - cmneq r1, #92, 20 @ 0x5c000 │ │ │ │ + orreq r9, r4, #56 @ 0x38 │ │ │ │ + cmneq r1, #176 @ 0xb0 │ │ │ │ + orreq r9, r4, #44, 10 @ 0xb000000 │ │ │ │ + orreq r8, r4, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r1, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r1, #224, 20 @ 0xe0000 │ │ │ │ + cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ cmneq r1, #120, 20 @ 0x78000 │ │ │ │ + cmneq r1, #52, 20 @ 0x34000 │ │ │ │ + cmneq r1, #80, 20 @ 0x50000 │ │ │ │ + cmneq r1, #12, 24 @ 0xc00 │ │ │ │ + cmneq r1, #152, 20 @ 0x98000 │ │ │ │ cmneq r1, #52, 24 @ 0x3400 │ │ │ │ - cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ - cmneq r1, #92, 24 @ 0x5c00 │ │ │ │ - cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r1, #68, 24 @ 0x4400 │ │ │ │ - cmneq r1, #48, 26 @ 0xc00 │ │ │ │ - cmneq r1, #220, 22 @ 0x37000 │ │ │ │ - cmneq r1, #248, 22 @ 0x3e000 │ │ │ │ - cmneq r1, #196, 22 @ 0x31000 │ │ │ │ - cmneq r1, #0, 24 │ │ │ │ - cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ - cmneq r1, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + cmneq r1, #192, 22 @ 0x30000 │ │ │ │ + cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ + cmneq r1, #8, 26 @ 0x200 │ │ │ │ + cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r1, #208, 22 @ 0x34000 │ │ │ │ + cmneq r1, #156, 22 @ 0x27000 │ │ │ │ + cmneq r1, #216, 22 @ 0x36000 │ │ │ │ + cmneq r1, #20, 28 @ 0x140 │ │ │ │ + cmneq r1, #64, 26 @ 0x1000 │ │ │ │ + cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r1, #120, 28 @ 0x780 │ │ │ │ + cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #144, 28 @ 0x900 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r1, #8, 30 │ │ │ │ + cmneq r1, #148, 30 @ 0x250 │ │ │ │ + cmneq r1, #80, 26 @ 0x1400 │ │ │ │ + cmneq r1, #60, 30 @ 0xf0 │ │ │ │ + cmneq r1, #56, 30 @ 0xe0 │ │ │ │ + cmneq r1, #132, 28 @ 0x840 │ │ │ │ + cmneq r1, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #220 @ 0xdc │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ + cmneq r1, #212, 28 @ 0xd40 │ │ │ │ cmneq r1, #160, 28 @ 0xa00 │ │ │ │ - cmneq r1, #12, 28 @ 0xc0 │ │ │ │ - cmneq r1, #184, 28 @ 0xb80 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ - cmneq r1, #48, 30 @ 0xc0 │ │ │ │ - cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ - cmneq r1, #120, 26 @ 0x1e00 │ │ │ │ - cmneq r1, #100, 30 @ 0x190 │ │ │ │ - cmneq r1, #96, 30 @ 0x180 │ │ │ │ - cmneq r1, #172, 28 @ 0xac0 │ │ │ │ - cmneq r1, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r1, #4, 2 │ │ │ │ - cmneq r1, #192 @ 0xc0 │ │ │ │ - cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r1, #200, 28 @ 0xc80 │ │ │ │ - cmneq r1, #132, 2 @ 0x21 │ │ │ │ - cmneq r1, #240, 30 @ 0x3c0 │ │ │ │ - cmneq r1, #236, 2 @ 0x3b │ │ │ │ - cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r1, #148, 2 @ 0x25 │ │ │ │ - cmneq r1, #0, 2 │ │ │ │ - cmneq r1, #44 @ 0x2c │ │ │ │ - cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ - cmneq r1, #144, 2 @ 0x24 │ │ │ │ - cmneq r1, #140, 2 @ 0x23 │ │ │ │ - cmneq r1, #200 @ 0xc8 │ │ │ │ + cmneq r1, #92, 2 │ │ │ │ + cmneq r1, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #196, 2 @ 0x31 │ │ │ │ + cmneq r1, #0, 4 │ │ │ │ + cmneq r1, #108, 2 │ │ │ │ + cmneq r1, #216 @ 0xd8 │ │ │ │ + cmneq r1, #4 │ │ │ │ + cmneq r1, #208, 4 │ │ │ │ + cmneq r1, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r1, #104, 2 │ │ │ │ + cmneq r1, #100, 2 │ │ │ │ + cmneq r1, #160 @ 0xa0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 415470 <__cxa_atexit@plt+0x3fed60> │ │ │ │ + bcc 415498 <__cxa_atexit@plt+0x3fed88> │ │ │ │ cmp r9, r8 │ │ │ │ - bge 4153ac <__cxa_atexit@plt+0x3fec9c> │ │ │ │ + bge 4153d4 <__cxa_atexit@plt+0x3fecc4> │ │ │ │ cmp sl, r9 │ │ │ │ - ble 4153d0 <__cxa_atexit@plt+0x3fecc0> │ │ │ │ + ble 4153f8 <__cxa_atexit@plt+0x3fece8> │ │ │ │ cmp sl, r8 │ │ │ │ - bgt 4153bc <__cxa_atexit@plt+0x3fecac> │ │ │ │ - ldr r7, [pc, #240] @ 415498 <__cxa_atexit@plt+0x3fed88> │ │ │ │ + bgt 4153e4 <__cxa_atexit@plt+0x3fecd4> │ │ │ │ + ldr r7, [pc, #240] @ 4154c0 <__cxa_atexit@plt+0x3fedb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 41543c <__cxa_atexit@plt+0x3fed2c> │ │ │ │ + b 415464 <__cxa_atexit@plt+0x3fed54> │ │ │ │ cmp sl, r9 │ │ │ │ - bge 4153e4 <__cxa_atexit@plt+0x3fecd4> │ │ │ │ + bge 41540c <__cxa_atexit@plt+0x3fecfc> │ │ │ │ cmp sl, r8 │ │ │ │ - bge 415434 <__cxa_atexit@plt+0x3fed24> │ │ │ │ - ldr r7, [pc, #224] @ 4154a4 <__cxa_atexit@plt+0x3fed94> │ │ │ │ + bge 41545c <__cxa_atexit@plt+0x3fed4c> │ │ │ │ + ldr r7, [pc, #224] @ 4154cc <__cxa_atexit@plt+0x3fedbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #180] @ 41548c <__cxa_atexit@plt+0x3fed7c> │ │ │ │ + ldr r7, [pc, #180] @ 4154b4 <__cxa_atexit@plt+0x3feda4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #176] @ 415490 <__cxa_atexit@plt+0x3fed80> │ │ │ │ + ldr r2, [pc, #176] @ 4154b8 <__cxa_atexit@plt+0x3feda8> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4153f4 <__cxa_atexit@plt+0x3fece4> │ │ │ │ - ldr r7, [pc, #188] @ 4154a8 <__cxa_atexit@plt+0x3fed98> │ │ │ │ + b 41541c <__cxa_atexit@plt+0x3fed0c> │ │ │ │ + ldr r7, [pc, #188] @ 4154d0 <__cxa_atexit@plt+0x3fedc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #184] @ 4154ac <__cxa_atexit@plt+0x3fed9c> │ │ │ │ + ldr r2, [pc, #184] @ 4154d4 <__cxa_atexit@plt+0x3fedc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 415494 <__cxa_atexit@plt+0x3fed84> │ │ │ │ + ldr r1, [pc, #152] @ 4154bc <__cxa_atexit@plt+0x3fedac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1047360,1636 +1047370,1636 @@ │ │ │ │ str r8, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 4154b0 <__cxa_atexit@plt+0x3feda0> │ │ │ │ + ldr r7, [pc, #116] @ 4154d8 <__cxa_atexit@plt+0x3fedc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #88] @ 41549c <__cxa_atexit@plt+0x3fed8c> │ │ │ │ + ldr r2, [pc, #88] @ 4154c4 <__cxa_atexit@plt+0x3fedb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ 4154a0 <__cxa_atexit@plt+0x3fed90> │ │ │ │ + ldr r7, [pc, #64] @ 4154c8 <__cxa_atexit@plt+0x3fedb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4154b4 <__cxa_atexit@plt+0x3feda4> │ │ │ │ + ldr r7, [pc, #60] @ 4154dc <__cxa_atexit@plt+0x3fedcc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbac0 │ │ │ │ @ instruction: 0xffffb968 │ │ │ │ - orreq r8, r4, #28, 10 @ 0x7000000 │ │ │ │ + orreq r8, r4, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xffffc5dc │ │ │ │ - orreq r8, r4, #212, 8 @ 0xd4000000 │ │ │ │ - orreq r8, r4, #24, 10 @ 0x6000000 │ │ │ │ - orreq r8, r4, #180, 10 @ 0x2d000000 │ │ │ │ + orreq r8, r4, #172, 8 @ 0xac000000 │ │ │ │ + orreq r8, r4, #240, 8 @ 0xf0000000 │ │ │ │ + orreq r8, r4, #140, 10 @ 0x23000000 │ │ │ │ @ instruction: 0xffffe9ac │ │ │ │ @ instruction: 0xffffe854 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - cmneq r1, #224, 28 @ 0xe00 │ │ │ │ + cmneq r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415538 <__cxa_atexit@plt+0x3fee28> │ │ │ │ - ldr r7, [pc, #112] @ 41554c <__cxa_atexit@plt+0x3fee3c> │ │ │ │ + bhi 415560 <__cxa_atexit@plt+0x3fee50> │ │ │ │ + ldr r7, [pc, #112] @ 415574 <__cxa_atexit@plt+0x3fee64> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 41552c <__cxa_atexit@plt+0x3fee1c> │ │ │ │ - ldr r2, [pc, #96] @ 415550 <__cxa_atexit@plt+0x3fee40> │ │ │ │ + beq 415554 <__cxa_atexit@plt+0x3fee44> │ │ │ │ + ldr r2, [pc, #96] @ 415578 <__cxa_atexit@plt+0x3fee68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415524 <__cxa_atexit@plt+0x3fee14> │ │ │ │ - ldr r2, [pc, #76] @ 415554 <__cxa_atexit@plt+0x3fee44> │ │ │ │ + beq 41554c <__cxa_atexit@plt+0x3fee3c> │ │ │ │ + ldr r2, [pc, #76] @ 41557c <__cxa_atexit@plt+0x3fee6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415524 <__cxa_atexit@plt+0x3fee14> │ │ │ │ - b 4155f0 <__cxa_atexit@plt+0x3feee0> │ │ │ │ + beq 41554c <__cxa_atexit@plt+0x3fee3c> │ │ │ │ + b 415618 <__cxa_atexit@plt+0x3fef08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 415558 <__cxa_atexit@plt+0x3fee48> │ │ │ │ + ldr r7, [pc, #24] @ 415580 <__cxa_atexit@plt+0x3fee70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq r1, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r1, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 4155a8 <__cxa_atexit@plt+0x3fee98> │ │ │ │ + ldr r3, [pc, #60] @ 4155d0 <__cxa_atexit@plt+0x3feec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4155a0 <__cxa_atexit@plt+0x3fee90> │ │ │ │ - ldr r3, [pc, #40] @ 4155ac <__cxa_atexit@plt+0x3fee9c> │ │ │ │ + beq 4155c8 <__cxa_atexit@plt+0x3feeb8> │ │ │ │ + ldr r3, [pc, #40] @ 4155d4 <__cxa_atexit@plt+0x3feec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4155a0 <__cxa_atexit@plt+0x3fee90> │ │ │ │ - b 4155f0 <__cxa_atexit@plt+0x3feee0> │ │ │ │ + beq 4155c8 <__cxa_atexit@plt+0x3feeb8> │ │ │ │ + b 415618 <__cxa_atexit@plt+0x3fef08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4155e4 <__cxa_atexit@plt+0x3feed4> │ │ │ │ + ldr r3, [pc, #36] @ 41560c <__cxa_atexit@plt+0x3feefc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4155dc <__cxa_atexit@plt+0x3feecc> │ │ │ │ - b 4155f0 <__cxa_atexit@plt+0x3feee0> │ │ │ │ + beq 415604 <__cxa_atexit@plt+0x3feef4> │ │ │ │ + b 415618 <__cxa_atexit@plt+0x3fef08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 415658 <__cxa_atexit@plt+0x3fef48> │ │ │ │ + ldr r3, [pc, #96] @ 415680 <__cxa_atexit@plt+0x3fef70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415650 <__cxa_atexit@plt+0x3fef40> │ │ │ │ - ldr r3, [pc, #76] @ 41565c <__cxa_atexit@plt+0x3fef4c> │ │ │ │ + beq 415678 <__cxa_atexit@plt+0x3fef68> │ │ │ │ + ldr r3, [pc, #76] @ 415684 <__cxa_atexit@plt+0x3fef74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415650 <__cxa_atexit@plt+0x3fef40> │ │ │ │ - ldr r3, [pc, #48] @ 415660 <__cxa_atexit@plt+0x3fef50> │ │ │ │ + beq 415678 <__cxa_atexit@plt+0x3fef68> │ │ │ │ + ldr r3, [pc, #48] @ 415688 <__cxa_atexit@plt+0x3fef78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415650 <__cxa_atexit@plt+0x3fef40> │ │ │ │ + beq 415678 <__cxa_atexit@plt+0x3fef68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 415378 <__cxa_atexit@plt+0x3fec68> │ │ │ │ + b 4153a0 <__cxa_atexit@plt+0x3fec90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 4156bc <__cxa_atexit@plt+0x3fefac> │ │ │ │ + ldr r3, [pc, #72] @ 4156e4 <__cxa_atexit@plt+0x3fefd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4156b4 <__cxa_atexit@plt+0x3fefa4> │ │ │ │ - ldr r3, [pc, #44] @ 4156c0 <__cxa_atexit@plt+0x3fefb0> │ │ │ │ + beq 4156dc <__cxa_atexit@plt+0x3fefcc> │ │ │ │ + ldr r3, [pc, #44] @ 4156e8 <__cxa_atexit@plt+0x3fefd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4156b4 <__cxa_atexit@plt+0x3fefa4> │ │ │ │ + beq 4156dc <__cxa_atexit@plt+0x3fefcc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 415378 <__cxa_atexit@plt+0x3fec68> │ │ │ │ + b 4153a0 <__cxa_atexit@plt+0x3fec90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 4156fc <__cxa_atexit@plt+0x3fefec> │ │ │ │ + ldr r3, [pc, #40] @ 415724 <__cxa_atexit@plt+0x3ff014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4156f4 <__cxa_atexit@plt+0x3fefe4> │ │ │ │ + beq 41571c <__cxa_atexit@plt+0x3ff00c> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 415378 <__cxa_atexit@plt+0x3fec68> │ │ │ │ + b 4153a0 <__cxa_atexit@plt+0x3fec90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 415378 <__cxa_atexit@plt+0x3fec68> │ │ │ │ + b 4153a0 <__cxa_atexit@plt+0x3fec90> │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415764 <__cxa_atexit@plt+0x3ff054> │ │ │ │ + bhi 41578c <__cxa_atexit@plt+0x3ff07c> │ │ │ │ cmp r9, r8 │ │ │ │ - bge 415750 <__cxa_atexit@plt+0x3ff040> │ │ │ │ - ldr r3, [pc, #60] @ 415780 <__cxa_atexit@plt+0x3ff070> │ │ │ │ + bge 415778 <__cxa_atexit@plt+0x3ff068> │ │ │ │ + ldr r3, [pc, #60] @ 4157a8 <__cxa_atexit@plt+0x3ff098> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ - ldr r3, [pc, #32] @ 415778 <__cxa_atexit@plt+0x3ff068> │ │ │ │ + b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + ldr r3, [pc, #32] @ 4157a0 <__cxa_atexit@plt+0x3ff090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ - ldr r7, [pc, #16] @ 41577c <__cxa_atexit@plt+0x3ff06c> │ │ │ │ + b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + ldr r7, [pc, #16] @ 4157a4 <__cxa_atexit@plt+0x3ff094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r1, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4157a4 <__cxa_atexit@plt+0x3ff094> │ │ │ │ + ldr r3, [pc, #16] @ 4157cc <__cxa_atexit@plt+0x3ff0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r1, #164, 22 @ 0x29000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4157c8 <__cxa_atexit@plt+0x3ff0b8> │ │ │ │ + ldr r3, [pc, #16] @ 4157f0 <__cxa_atexit@plt+0x3ff0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r1, #128, 22 @ 0x20000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r1, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41582c <__cxa_atexit@plt+0x3ff11c> │ │ │ │ - ldr r7, [pc, #80] @ 415840 <__cxa_atexit@plt+0x3ff130> │ │ │ │ + bhi 415854 <__cxa_atexit@plt+0x3ff144> │ │ │ │ + ldr r7, [pc, #80] @ 415868 <__cxa_atexit@plt+0x3ff158> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 415818 <__cxa_atexit@plt+0x3ff108> │ │ │ │ - ldr r3, [pc, #64] @ 415844 <__cxa_atexit@plt+0x3ff134> │ │ │ │ + beq 415840 <__cxa_atexit@plt+0x3ff130> │ │ │ │ + ldr r3, [pc, #64] @ 41586c <__cxa_atexit@plt+0x3ff15c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415824 <__cxa_atexit@plt+0x3ff114> │ │ │ │ - b 415884 <__cxa_atexit@plt+0x3ff174> │ │ │ │ + beq 41584c <__cxa_atexit@plt+0x3ff13c> │ │ │ │ + b 4158ac <__cxa_atexit@plt+0x3ff19c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 415848 <__cxa_atexit@plt+0x3ff138> │ │ │ │ + ldr r7, [pc, #20] @ 415870 <__cxa_atexit@plt+0x3ff160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r1, #48, 22 @ 0xc000 │ │ │ │ + cmneq r1, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 415878 <__cxa_atexit@plt+0x3ff168> │ │ │ │ + ldr r3, [pc, #28] @ 4158a0 <__cxa_atexit@plt+0x3ff190> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415870 <__cxa_atexit@plt+0x3ff160> │ │ │ │ - b 415884 <__cxa_atexit@plt+0x3ff174> │ │ │ │ + beq 415898 <__cxa_atexit@plt+0x3ff188> │ │ │ │ + b 4158ac <__cxa_atexit@plt+0x3ff19c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #140] @ 41591c <__cxa_atexit@plt+0x3ff20c> │ │ │ │ + ldr r2, [pc, #140] @ 415944 <__cxa_atexit@plt+0x3ff234> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r3] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4158e8 <__cxa_atexit@plt+0x3ff1d8> │ │ │ │ - ldr r2, [pc, #112] @ 415920 <__cxa_atexit@plt+0x3ff210> │ │ │ │ + beq 415910 <__cxa_atexit@plt+0x3ff200> │ │ │ │ + ldr r2, [pc, #112] @ 415948 <__cxa_atexit@plt+0x3ff238> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4158e8 <__cxa_atexit@plt+0x3ff1d8> │ │ │ │ + beq 415910 <__cxa_atexit@plt+0x3ff200> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415908 <__cxa_atexit@plt+0x3ff1f8> │ │ │ │ + bhi 415930 <__cxa_atexit@plt+0x3ff220> │ │ │ │ cmp r9, r8 │ │ │ │ - bge 4158f4 <__cxa_atexit@plt+0x3ff1e4> │ │ │ │ - ldr r3, [pc, #80] @ 41592c <__cxa_atexit@plt+0x3ff21c> │ │ │ │ + bge 41591c <__cxa_atexit@plt+0x3ff20c> │ │ │ │ + ldr r3, [pc, #80] @ 415954 <__cxa_atexit@plt+0x3ff244> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ + b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 415924 <__cxa_atexit@plt+0x3ff214> │ │ │ │ + ldr r3, [pc, #40] @ 41594c <__cxa_atexit@plt+0x3ff23c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ - ldr r7, [pc, #24] @ 415928 <__cxa_atexit@plt+0x3ff218> │ │ │ │ + b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + ldr r7, [pc, #24] @ 415950 <__cxa_atexit@plt+0x3ff240> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq r1, #80, 20 @ 0x50000 │ │ │ │ + cmneq r1, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 4159b8 <__cxa_atexit@plt+0x3ff2a8> │ │ │ │ + ldr r3, [pc, #120] @ 4159e0 <__cxa_atexit@plt+0x3ff2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415984 <__cxa_atexit@plt+0x3ff274> │ │ │ │ + beq 4159ac <__cxa_atexit@plt+0x3ff29c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4159a4 <__cxa_atexit@plt+0x3ff294> │ │ │ │ + bhi 4159cc <__cxa_atexit@plt+0x3ff2bc> │ │ │ │ cmp r9, r8 │ │ │ │ - bge 41598c <__cxa_atexit@plt+0x3ff27c> │ │ │ │ - ldr r5, [pc, #80] @ 4159c4 <__cxa_atexit@plt+0x3ff2b4> │ │ │ │ + bge 4159b4 <__cxa_atexit@plt+0x3ff2a4> │ │ │ │ + ldr r5, [pc, #80] @ 4159ec <__cxa_atexit@plt+0x3ff2dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ + b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 4159bc <__cxa_atexit@plt+0x3ff2ac> │ │ │ │ + ldr r5, [pc, #40] @ 4159e4 <__cxa_atexit@plt+0x3ff2d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ - ldr r7, [pc, #20] @ 4159c0 <__cxa_atexit@plt+0x3ff2b0> │ │ │ │ + b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + ldr r7, [pc, #20] @ 4159e8 <__cxa_atexit@plt+0x3ff2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r1, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415a14 <__cxa_atexit@plt+0x3ff304> │ │ │ │ + bhi 415a3c <__cxa_atexit@plt+0x3ff32c> │ │ │ │ cmp r9, r8 │ │ │ │ - bge 415a00 <__cxa_atexit@plt+0x3ff2f0> │ │ │ │ - ldr r3, [pc, #60] @ 415a30 <__cxa_atexit@plt+0x3ff320> │ │ │ │ + bge 415a28 <__cxa_atexit@plt+0x3ff318> │ │ │ │ + ldr r3, [pc, #60] @ 415a58 <__cxa_atexit@plt+0x3ff348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ - ldr r3, [pc, #32] @ 415a28 <__cxa_atexit@plt+0x3ff318> │ │ │ │ + b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + ldr r3, [pc, #32] @ 415a50 <__cxa_atexit@plt+0x3ff340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ - ldr r7, [pc, #16] @ 415a2c <__cxa_atexit@plt+0x3ff31c> │ │ │ │ + b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + ldr r7, [pc, #16] @ 415a54 <__cxa_atexit@plt+0x3ff344> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmneq r1, #68, 18 @ 0x110000 │ │ │ │ + cmneq r1, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415a9c <__cxa_atexit@plt+0x3ff38c> │ │ │ │ - ldr r2, [pc, #84] @ 415aa8 <__cxa_atexit@plt+0x3ff398> │ │ │ │ + bhi 415ac4 <__cxa_atexit@plt+0x3ff3b4> │ │ │ │ + ldr r2, [pc, #84] @ 415ad0 <__cxa_atexit@plt+0x3ff3c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 415aac <__cxa_atexit@plt+0x3ff39c> │ │ │ │ + ldr r1, [pc, #76] @ 415ad4 <__cxa_atexit@plt+0x3ff3c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415a94 <__cxa_atexit@plt+0x3ff384> │ │ │ │ - ldr r3, [pc, #52] @ 415ab0 <__cxa_atexit@plt+0x3ff3a0> │ │ │ │ + beq 415abc <__cxa_atexit@plt+0x3ff3ac> │ │ │ │ + ldr r3, [pc, #52] @ 415ad8 <__cxa_atexit@plt+0x3ff3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r7, r4, #176, 28 @ 0xb00 │ │ │ │ - orreq r7, r4, #252, 28 @ 0xfc0 │ │ │ │ + orreq r7, r4, #136, 28 @ 0x880 │ │ │ │ + orreq r7, r4, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 415adc <__cxa_atexit@plt+0x3ff3cc> │ │ │ │ + ldr r3, [pc, #24] @ 415b04 <__cxa_atexit@plt+0x3ff3f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - orreq r7, r4, #180, 28 @ 0xb40 │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + orreq r7, r4, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 415b18 <__cxa_atexit@plt+0x3ff408> │ │ │ │ - ldr r8, [pc, #36] @ 415b20 <__cxa_atexit@plt+0x3ff410> │ │ │ │ + bhi 415b40 <__cxa_atexit@plt+0x3ff430> │ │ │ │ + ldr r8, [pc, #36] @ 415b48 <__cxa_atexit@plt+0x3ff438> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 415b24 <__cxa_atexit@plt+0x3ff414> │ │ │ │ + ldr r2, [pc, #28] @ 415b4c <__cxa_atexit@plt+0x3ff43c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #4508 @ 0x119c │ │ │ │ - orreq r7, r4, #8, 28 @ 0x80 │ │ │ │ - cmneq r1, #96, 16 @ 0x600000 │ │ │ │ + movteq r2, #4724 @ 0x1274 │ │ │ │ + orreq r7, r4, #224, 26 @ 0x3800 │ │ │ │ + cmneq r1, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415ba0 <__cxa_atexit@plt+0x3ff490> │ │ │ │ + bhi 415bc8 <__cxa_atexit@plt+0x3ff4b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 415ba8 <__cxa_atexit@plt+0x3ff498> │ │ │ │ - ldr r1, [pc, #92] @ 415bbc <__cxa_atexit@plt+0x3ff4ac> │ │ │ │ + bcc 415bd0 <__cxa_atexit@plt+0x3ff4c0> │ │ │ │ + ldr r1, [pc, #92] @ 415be4 <__cxa_atexit@plt+0x3ff4d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 415bc0 <__cxa_atexit@plt+0x3ff4b0> │ │ │ │ + ldr r0, [pc, #88] @ 415be8 <__cxa_atexit@plt+0x3ff4d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 415bc4 <__cxa_atexit@plt+0x3ff4b4> │ │ │ │ + ldr r1, [pc, #68] @ 415bec <__cxa_atexit@plt+0x3ff4dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 415bc8 <__cxa_atexit@plt+0x3ff4b8> │ │ │ │ + ldr r0, [pc, #60] @ 415bf0 <__cxa_atexit@plt+0x3ff4e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 415bb0 <__cxa_atexit@plt+0x3ff4a0> │ │ │ │ + b 415bd8 <__cxa_atexit@plt+0x3ff4c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r7, r4, #168, 26 @ 0x2a00 │ │ │ │ - orreq r7, r4, #148, 26 @ 0x2500 │ │ │ │ - orreq r7, r4, #140, 26 @ 0x2300 │ │ │ │ - cmneq r1, #188, 14 @ 0x2f00000 │ │ │ │ + orreq r7, r4, #128, 26 @ 0x2000 │ │ │ │ + orreq r7, r4, #108, 26 @ 0x1b00 │ │ │ │ + orreq r7, r4, #100, 26 @ 0x1900 │ │ │ │ + cmneq r1, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415c54 <__cxa_atexit@plt+0x3ff544> │ │ │ │ + bhi 415c7c <__cxa_atexit@plt+0x3ff56c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 415c5c <__cxa_atexit@plt+0x3ff54c> │ │ │ │ - ldr r1, [pc, #108] @ 415c70 <__cxa_atexit@plt+0x3ff560> │ │ │ │ + bcc 415c84 <__cxa_atexit@plt+0x3ff574> │ │ │ │ + ldr r1, [pc, #108] @ 415c98 <__cxa_atexit@plt+0x3ff588> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 415c74 <__cxa_atexit@plt+0x3ff564> │ │ │ │ + ldr r0, [pc, #104] @ 415c9c <__cxa_atexit@plt+0x3ff58c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 415c78 <__cxa_atexit@plt+0x3ff568> │ │ │ │ + ldr r8, [pc, #88] @ 415ca0 <__cxa_atexit@plt+0x3ff590> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 415c7c <__cxa_atexit@plt+0x3ff56c> │ │ │ │ + ldr r1, [pc, #80] @ 415ca4 <__cxa_atexit@plt+0x3ff594> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 415c80 <__cxa_atexit@plt+0x3ff570> │ │ │ │ + ldr lr, [pc, #72] @ 415ca8 <__cxa_atexit@plt+0x3ff598> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 415c64 <__cxa_atexit@plt+0x3ff554> │ │ │ │ + b 415c8c <__cxa_atexit@plt+0x3ff57c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r7, r4, #4, 26 @ 0x100 │ │ │ │ - movteq r2, #4218 @ 0x107a │ │ │ │ - orreq r7, r4, #232, 24 @ 0xe800 │ │ │ │ - orreq r7, r4, #224, 24 @ 0xe000 │ │ │ │ - cmneq r1, #4, 14 @ 0x100000 │ │ │ │ + orreq r7, r4, #220, 24 @ 0xdc00 │ │ │ │ + movteq r2, #4434 @ 0x1152 │ │ │ │ + orreq r7, r4, #192, 24 @ 0xc000 │ │ │ │ + orreq r7, r4, #184, 24 @ 0xb800 │ │ │ │ + cmneq r1, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 415d10 <__cxa_atexit@plt+0x3ff600> │ │ │ │ - ldr r6, [pc, #132] @ 415d2c <__cxa_atexit@plt+0x3ff61c> │ │ │ │ + bhi 415d38 <__cxa_atexit@plt+0x3ff628> │ │ │ │ + ldr r6, [pc, #132] @ 415d54 <__cxa_atexit@plt+0x3ff644> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 415d00 <__cxa_atexit@plt+0x3ff5f0> │ │ │ │ + beq 415d28 <__cxa_atexit@plt+0x3ff618> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 415d1c <__cxa_atexit@plt+0x3ff60c> │ │ │ │ - ldr r3, [pc, #80] @ 415d30 <__cxa_atexit@plt+0x3ff620> │ │ │ │ + bcc 415d44 <__cxa_atexit@plt+0x3ff634> │ │ │ │ + ldr r3, [pc, #80] @ 415d58 <__cxa_atexit@plt+0x3ff648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r1, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r1, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 415d80 <__cxa_atexit@plt+0x3ff670> │ │ │ │ - ldr r3, [pc, #48] @ 415d8c <__cxa_atexit@plt+0x3ff67c> │ │ │ │ + bcc 415da8 <__cxa_atexit@plt+0x3ff698> │ │ │ │ + ldr r3, [pc, #48] @ 415db4 <__cxa_atexit@plt+0x3ff6a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq r1, #244, 10 @ 0x3d000000 │ │ │ │ + cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 415de4 <__cxa_atexit@plt+0x3ff6d4> │ │ │ │ - ldr r2, [pc, #56] @ 415df4 <__cxa_atexit@plt+0x3ff6e4> │ │ │ │ + bcc 415e0c <__cxa_atexit@plt+0x3ff6fc> │ │ │ │ + ldr r2, [pc, #56] @ 415e1c <__cxa_atexit@plt+0x3ff70c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 415df8 <__cxa_atexit@plt+0x3ff6e8> │ │ │ │ + ldr r3, [pc, #44] @ 415e20 <__cxa_atexit@plt+0x3ff710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movteq r1, #7905 @ 0x1ee1 │ │ │ │ + movteq r1, #8121 @ 0x1fb9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 415e64 <__cxa_atexit@plt+0x3ff754> │ │ │ │ + bhi 415e8c <__cxa_atexit@plt+0x3ff77c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 415e70 <__cxa_atexit@plt+0x3ff760> │ │ │ │ - ldr r8, [pc, #84] @ 415e80 <__cxa_atexit@plt+0x3ff770> │ │ │ │ + bcc 415e98 <__cxa_atexit@plt+0x3ff788> │ │ │ │ + ldr r8, [pc, #84] @ 415ea8 <__cxa_atexit@plt+0x3ff798> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ 415e84 <__cxa_atexit@plt+0x3ff774> │ │ │ │ + ldr r1, [pc, #80] @ 415eac <__cxa_atexit@plt+0x3ff79c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 415e88 <__cxa_atexit@plt+0x3ff778> │ │ │ │ + ldr r5, [pc, #72] @ 415eb0 <__cxa_atexit@plt+0x3ff7a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ 415e8c <__cxa_atexit@plt+0x3ff77c> │ │ │ │ + ldr r0, [pc, #60] @ 415eb4 <__cxa_atexit@plt+0x3ff7a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #7788 @ 0x1e6c │ │ │ │ - orreq r7, r4, #220, 20 @ 0xdc000 │ │ │ │ - orreq r7, r4, #48, 22 @ 0xc000 │ │ │ │ - orreq r7, r4, #200, 20 @ 0xc8000 │ │ │ │ - cmneq r1, #248, 8 @ 0xf8000000 │ │ │ │ + movteq r1, #8004 @ 0x1f44 │ │ │ │ + orreq r7, r4, #180, 20 @ 0xb4000 │ │ │ │ + orreq r7, r4, #8, 22 @ 0x2000 │ │ │ │ + orreq r7, r4, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r1, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415f08 <__cxa_atexit@plt+0x3ff7f8> │ │ │ │ + bhi 415f30 <__cxa_atexit@plt+0x3ff820> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 415f10 <__cxa_atexit@plt+0x3ff800> │ │ │ │ - ldr r1, [pc, #92] @ 415f24 <__cxa_atexit@plt+0x3ff814> │ │ │ │ + bcc 415f38 <__cxa_atexit@plt+0x3ff828> │ │ │ │ + ldr r1, [pc, #92] @ 415f4c <__cxa_atexit@plt+0x3ff83c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 415f28 <__cxa_atexit@plt+0x3ff818> │ │ │ │ + ldr r0, [pc, #88] @ 415f50 <__cxa_atexit@plt+0x3ff840> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 415f2c <__cxa_atexit@plt+0x3ff81c> │ │ │ │ + ldr r1, [pc, #68] @ 415f54 <__cxa_atexit@plt+0x3ff844> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 415f30 <__cxa_atexit@plt+0x3ff820> │ │ │ │ + ldr r0, [pc, #60] @ 415f58 <__cxa_atexit@plt+0x3ff848> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 415f18 <__cxa_atexit@plt+0x3ff808> │ │ │ │ + b 415f40 <__cxa_atexit@plt+0x3ff830> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - orreq r7, r4, #64, 20 @ 0x40000 │ │ │ │ - orreq r7, r4, #44, 20 @ 0x2c000 │ │ │ │ - orreq r7, r4, #36, 20 @ 0x24000 │ │ │ │ - cmneq r1, #84, 8 @ 0x54000000 │ │ │ │ + orreq r7, r4, #24, 20 @ 0x18000 │ │ │ │ + orreq r7, r4, #4, 20 @ 0x4000 │ │ │ │ + orreq r7, r4, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq r1, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 415fbc <__cxa_atexit@plt+0x3ff8ac> │ │ │ │ + bhi 415fe4 <__cxa_atexit@plt+0x3ff8d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 415fc4 <__cxa_atexit@plt+0x3ff8b4> │ │ │ │ - ldr r1, [pc, #108] @ 415fd8 <__cxa_atexit@plt+0x3ff8c8> │ │ │ │ + bcc 415fec <__cxa_atexit@plt+0x3ff8dc> │ │ │ │ + ldr r1, [pc, #108] @ 416000 <__cxa_atexit@plt+0x3ff8f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 415fdc <__cxa_atexit@plt+0x3ff8cc> │ │ │ │ + ldr r0, [pc, #104] @ 416004 <__cxa_atexit@plt+0x3ff8f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 415fe0 <__cxa_atexit@plt+0x3ff8d0> │ │ │ │ + ldr r8, [pc, #88] @ 416008 <__cxa_atexit@plt+0x3ff8f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 415fe4 <__cxa_atexit@plt+0x3ff8d4> │ │ │ │ + ldr r1, [pc, #80] @ 41600c <__cxa_atexit@plt+0x3ff8fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 415fe8 <__cxa_atexit@plt+0x3ff8d8> │ │ │ │ + ldr lr, [pc, #72] @ 416010 <__cxa_atexit@plt+0x3ff900> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 415fcc <__cxa_atexit@plt+0x3ff8bc> │ │ │ │ + b 415ff4 <__cxa_atexit@plt+0x3ff8e4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r7, r4, #156, 18 @ 0x270000 │ │ │ │ - movteq r1, #7442 @ 0x1d12 │ │ │ │ - orreq r7, r4, #128, 18 @ 0x200000 │ │ │ │ - orreq r7, r4, #120, 18 @ 0x1e0000 │ │ │ │ - cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ + orreq r7, r4, #116, 18 @ 0x1d0000 │ │ │ │ + movteq r1, #7658 @ 0x1dea │ │ │ │ + orreq r7, r4, #88, 18 @ 0x160000 │ │ │ │ + orreq r7, r4, #80, 18 @ 0x140000 │ │ │ │ + cmneq r1, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 416078 <__cxa_atexit@plt+0x3ff968> │ │ │ │ - ldr r6, [pc, #132] @ 416094 <__cxa_atexit@plt+0x3ff984> │ │ │ │ + bhi 4160a0 <__cxa_atexit@plt+0x3ff990> │ │ │ │ + ldr r6, [pc, #132] @ 4160bc <__cxa_atexit@plt+0x3ff9ac> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416068 <__cxa_atexit@plt+0x3ff958> │ │ │ │ + beq 416090 <__cxa_atexit@plt+0x3ff980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 416084 <__cxa_atexit@plt+0x3ff974> │ │ │ │ - ldr r3, [pc, #80] @ 416098 <__cxa_atexit@plt+0x3ff988> │ │ │ │ + bcc 4160ac <__cxa_atexit@plt+0x3ff99c> │ │ │ │ + ldr r3, [pc, #80] @ 4160c0 <__cxa_atexit@plt+0x3ff9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r1, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4160e8 <__cxa_atexit@plt+0x3ff9d8> │ │ │ │ - ldr r3, [pc, #48] @ 4160f4 <__cxa_atexit@plt+0x3ff9e4> │ │ │ │ + bcc 416110 <__cxa_atexit@plt+0x3ffa00> │ │ │ │ + ldr r3, [pc, #48] @ 41611c <__cxa_atexit@plt+0x3ffa0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq r1, #144, 4 │ │ │ │ + cmneq r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 416164 <__cxa_atexit@plt+0x3ffa54> │ │ │ │ + bhi 41618c <__cxa_atexit@plt+0x3ffa7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 416170 <__cxa_atexit@plt+0x3ffa60> │ │ │ │ - ldr r2, [pc, #84] @ 416180 <__cxa_atexit@plt+0x3ffa70> │ │ │ │ + bcc 416198 <__cxa_atexit@plt+0x3ffa88> │ │ │ │ + ldr r2, [pc, #84] @ 4161a8 <__cxa_atexit@plt+0x3ffa98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 416184 <__cxa_atexit@plt+0x3ffa74> │ │ │ │ + ldr r1, [pc, #80] @ 4161ac <__cxa_atexit@plt+0x3ffa9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 416188 <__cxa_atexit@plt+0x3ffa78> │ │ │ │ + ldr r8, [pc, #60] @ 4161b0 <__cxa_atexit@plt+0x3ffaa0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - orreq r7, r4, #220, 14 @ 0x3700000 │ │ │ │ - movteq r1, #7009 @ 0x1b61 │ │ │ │ - cmneq r1, #248, 2 @ 0x3e │ │ │ │ + orreq r7, r4, #180, 14 @ 0x2d00000 │ │ │ │ + movteq r1, #7225 @ 0x1c39 │ │ │ │ + cmneq r1, #208, 2 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4161fc <__cxa_atexit@plt+0x3ffaec> │ │ │ │ - ldr lr, [pc, #84] @ 41620c <__cxa_atexit@plt+0x3ffafc> │ │ │ │ + bcc 416224 <__cxa_atexit@plt+0x3ffb14> │ │ │ │ + ldr lr, [pc, #84] @ 416234 <__cxa_atexit@plt+0x3ffb24> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 416210 <__cxa_atexit@plt+0x3ffb00> │ │ │ │ + ldr r1, [pc, #80] @ 416238 <__cxa_atexit@plt+0x3ffb28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 416214 <__cxa_atexit@plt+0x3ffb04> │ │ │ │ + ldr lr, [pc, #56] @ 41623c <__cxa_atexit@plt+0x3ffb2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - orreq r7, r4, #180, 14 @ 0x2d00000 │ │ │ │ - orreq r7, r4, #60, 14 @ 0xf00000 │ │ │ │ - cmneq r1, #108, 2 │ │ │ │ + orreq r7, r4, #140, 14 @ 0x2300000 │ │ │ │ + orreq r7, r4, #20, 14 @ 0x500000 │ │ │ │ + cmneq r1, #68, 2 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 416284 <__cxa_atexit@plt+0x3ffb74> │ │ │ │ - ldr r7, [pc, #88] @ 41629c <__cxa_atexit@plt+0x3ffb8c> │ │ │ │ + bcc 4162ac <__cxa_atexit@plt+0x3ffb9c> │ │ │ │ + ldr r7, [pc, #88] @ 4162c4 <__cxa_atexit@plt+0x3ffbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 416268 <__cxa_atexit@plt+0x3ffb58> │ │ │ │ - ldr r1, [pc, #64] @ 4162a4 <__cxa_atexit@plt+0x3ffb94> │ │ │ │ + ble 416290 <__cxa_atexit@plt+0x3ffb80> │ │ │ │ + ldr r1, [pc, #64] @ 4162cc <__cxa_atexit@plt+0x3ffbbc> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 416270 <__cxa_atexit@plt+0x3ffb60> │ │ │ │ - ldr r1, [pc, #48] @ 4162a0 <__cxa_atexit@plt+0x3ffb90> │ │ │ │ + b 416298 <__cxa_atexit@plt+0x3ffb88> │ │ │ │ + ldr r1, [pc, #48] @ 4162c8 <__cxa_atexit@plt+0x3ffbb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4162a8 <__cxa_atexit@plt+0x3ffb98> │ │ │ │ + ldr r7, [pc, #28] @ 4162d0 <__cxa_atexit@plt+0x3ffbc0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r1, #16, 2 │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ + cmneq r1, #232 @ 0xe8 │ │ │ │ + cmneq r1, #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4162f4 <__cxa_atexit@plt+0x3ffbe4> │ │ │ │ - ldr r7, [pc, #52] @ 416308 <__cxa_atexit@plt+0x3ffbf8> │ │ │ │ + bhi 41631c <__cxa_atexit@plt+0x3ffc0c> │ │ │ │ + ldr r7, [pc, #52] @ 416330 <__cxa_atexit@plt+0x3ffc20> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4162e8 <__cxa_atexit@plt+0x3ffbd8> │ │ │ │ + beq 416310 <__cxa_atexit@plt+0x3ffc00> │ │ │ │ mov r7, r8 │ │ │ │ - b 41631c <__cxa_atexit@plt+0x3ffc0c> │ │ │ │ + b 416344 <__cxa_atexit@plt+0x3ffc34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41630c <__cxa_atexit@plt+0x3ffbfc> │ │ │ │ + ldr r7, [pc, #16] @ 416334 <__cxa_atexit@plt+0x3ffc24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, #168 @ 0xa8 │ │ │ │ - cmneq r1, #132 @ 0x84 │ │ │ │ + cmneq r1, #128 @ 0x80 │ │ │ │ + cmneq r1, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 4163c4 <__cxa_atexit@plt+0x3ffcb4> │ │ │ │ + ldr r3, [pc, #160] @ 4163ec <__cxa_atexit@plt+0x3ffcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416380 <__cxa_atexit@plt+0x3ffc70> │ │ │ │ + beq 4163a8 <__cxa_atexit@plt+0x3ffc98> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4163a8 <__cxa_atexit@plt+0x3ffc98> │ │ │ │ - ldr r7, [pc, #108] @ 4163c8 <__cxa_atexit@plt+0x3ffcb8> │ │ │ │ + bcc 4163d0 <__cxa_atexit@plt+0x3ffcc0> │ │ │ │ + ldr r7, [pc, #108] @ 4163f0 <__cxa_atexit@plt+0x3ffce0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str sl, [r2, #8] │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 416388 <__cxa_atexit@plt+0x3ffc78> │ │ │ │ - ldr r1, [pc, #84] @ 4163d0 <__cxa_atexit@plt+0x3ffcc0> │ │ │ │ + ble 4163b0 <__cxa_atexit@plt+0x3ffca0> │ │ │ │ + ldr r1, [pc, #84] @ 4163f8 <__cxa_atexit@plt+0x3ffce8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 416390 <__cxa_atexit@plt+0x3ffc80> │ │ │ │ + b 4163b8 <__cxa_atexit@plt+0x3ffca8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #60] @ 4163cc <__cxa_atexit@plt+0x3ffcbc> │ │ │ │ + ldr r1, [pc, #60] @ 4163f4 <__cxa_atexit@plt+0x3ffce4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4163d4 <__cxa_atexit@plt+0x3ffcc4> │ │ │ │ + ldr r7, [pc, #36] @ 4163fc <__cxa_atexit@plt+0x3ffcec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r1, #236, 30 @ 0x3b0 │ │ │ │ - cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r1, #196, 30 @ 0x310 │ │ │ │ + cmneq r1, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r6, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 416454 <__cxa_atexit@plt+0x3ffd44> │ │ │ │ - ldr r7, [pc, #88] @ 41646c <__cxa_atexit@plt+0x3ffd5c> │ │ │ │ + bcc 41647c <__cxa_atexit@plt+0x3ffd6c> │ │ │ │ + ldr r7, [pc, #88] @ 416494 <__cxa_atexit@plt+0x3ffd84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 416438 <__cxa_atexit@plt+0x3ffd28> │ │ │ │ - ldr r1, [pc, #64] @ 416474 <__cxa_atexit@plt+0x3ffd64> │ │ │ │ + ble 416460 <__cxa_atexit@plt+0x3ffd50> │ │ │ │ + ldr r1, [pc, #64] @ 41649c <__cxa_atexit@plt+0x3ffd8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 416440 <__cxa_atexit@plt+0x3ffd30> │ │ │ │ - ldr r1, [pc, #48] @ 416470 <__cxa_atexit@plt+0x3ffd60> │ │ │ │ + b 416468 <__cxa_atexit@plt+0x3ffd58> │ │ │ │ + ldr r1, [pc, #48] @ 416498 <__cxa_atexit@plt+0x3ffd88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 416478 <__cxa_atexit@plt+0x3ffd68> │ │ │ │ + ldr r7, [pc, #28] @ 4164a0 <__cxa_atexit@plt+0x3ffd90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r1, #64, 30 @ 0x100 │ │ │ │ - cmneq r1, #20, 30 @ 0x50 │ │ │ │ + cmneq r1, #24, 30 @ 0x60 │ │ │ │ + cmneq r1, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41650c <__cxa_atexit@plt+0x3ffdfc> │ │ │ │ - ldr r7, [pc, #156] @ 416540 <__cxa_atexit@plt+0x3ffe30> │ │ │ │ + bhi 416534 <__cxa_atexit@plt+0x3ffe24> │ │ │ │ + ldr r7, [pc, #156] @ 416568 <__cxa_atexit@plt+0x3ffe58> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 416500 <__cxa_atexit@plt+0x3ffdf0> │ │ │ │ - ldr r7, [pc, #140] @ 416544 <__cxa_atexit@plt+0x3ffe34> │ │ │ │ + beq 416528 <__cxa_atexit@plt+0x3ffe18> │ │ │ │ + ldr r7, [pc, #140] @ 41656c <__cxa_atexit@plt+0x3ffe5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 416520 <__cxa_atexit@plt+0x3ffe10> │ │ │ │ - ldr r7, [pc, #116] @ 416550 <__cxa_atexit@plt+0x3ffe40> │ │ │ │ + bcc 416548 <__cxa_atexit@plt+0x3ffe38> │ │ │ │ + ldr r7, [pc, #116] @ 416578 <__cxa_atexit@plt+0x3ffe68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 416554 <__cxa_atexit@plt+0x3ffe44> │ │ │ │ + ldr r2, [pc, #112] @ 41657c <__cxa_atexit@plt+0x3ffe6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r9} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 41654c <__cxa_atexit@plt+0x3ffe3c> │ │ │ │ + ldr r7, [pc, #56] @ 416574 <__cxa_atexit@plt+0x3ffe64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 416548 <__cxa_atexit@plt+0x3ffe38> │ │ │ │ + ldr r7, [pc, #32] @ 416570 <__cxa_atexit@plt+0x3ffe60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r7, r4, #196, 8 @ 0xc4000000 │ │ │ │ - cmneq r1, #116, 28 @ 0x740 │ │ │ │ - cmneq r1, #152, 28 @ 0x980 │ │ │ │ + orreq r7, r4, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r1, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + cmneq r1, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #96] @ 4165d0 <__cxa_atexit@plt+0x3ffec0> │ │ │ │ + ldr r6, [pc, #96] @ 4165f8 <__cxa_atexit@plt+0x3ffee8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4165b4 <__cxa_atexit@plt+0x3ffea4> │ │ │ │ - ldr r7, [pc, #64] @ 4165d4 <__cxa_atexit@plt+0x3ffec4> │ │ │ │ + bcc 4165dc <__cxa_atexit@plt+0x3ffecc> │ │ │ │ + ldr r7, [pc, #64] @ 4165fc <__cxa_atexit@plt+0x3ffeec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4165d8 <__cxa_atexit@plt+0x3ffec8> │ │ │ │ + ldr r2, [pc, #60] @ 416600 <__cxa_atexit@plt+0x3ffef0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ - ldr r7, [pc, #32] @ 4165dc <__cxa_atexit@plt+0x3ffecc> │ │ │ │ + b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ + ldr r7, [pc, #32] @ 416604 <__cxa_atexit@plt+0x3ffef4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r4, #12, 8 @ 0xc000000 │ │ │ │ + orreq r7, r4, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ - cmneq r1, #224, 26 @ 0x3800 │ │ │ │ - cmneq r1, #192, 26 @ 0x3000 │ │ │ │ + cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ + cmneq r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 416608 <__cxa_atexit@plt+0x3ffef8> │ │ │ │ + ldr r3, [pc, #8] @ 416630 <__cxa_atexit@plt+0x3fff20> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ cmneq r1, #132, 26 @ 0x2100 │ │ │ │ + cmneq r1, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4166b0 <__cxa_atexit@plt+0x3fffa0> │ │ │ │ - ldr r3, [pc, #176] @ 4166e0 <__cxa_atexit@plt+0x3fffd0> │ │ │ │ + bhi 4166d8 <__cxa_atexit@plt+0x3fffc8> │ │ │ │ + ldr r3, [pc, #176] @ 416708 <__cxa_atexit@plt+0x3ffff8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4166a0 <__cxa_atexit@plt+0x3fff90> │ │ │ │ - ldr r7, [pc, #156] @ 4166e4 <__cxa_atexit@plt+0x3fffd4> │ │ │ │ + beq 4166c8 <__cxa_atexit@plt+0x3fffb8> │ │ │ │ + ldr r7, [pc, #156] @ 41670c <__cxa_atexit@plt+0x3ffffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #140] @ 4166e8 <__cxa_atexit@plt+0x3fffd8> │ │ │ │ + ldr r7, [pc, #140] @ 416710 <__cxa_atexit@plt+0x400000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4166c0 <__cxa_atexit@plt+0x3fffb0> │ │ │ │ - ldr r7, [pc, #120] @ 4166f4 <__cxa_atexit@plt+0x3fffe4> │ │ │ │ + bcc 4166e8 <__cxa_atexit@plt+0x3fffd8> │ │ │ │ + ldr r7, [pc, #120] @ 41671c <__cxa_atexit@plt+0x40000c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 4166f8 <__cxa_atexit@plt+0x3fffe8> │ │ │ │ + ldr r2, [pc, #116] @ 416720 <__cxa_atexit@plt+0x400010> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r9} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4166f0 <__cxa_atexit@plt+0x3fffe0> │ │ │ │ + ldr r7, [pc, #56] @ 416718 <__cxa_atexit@plt+0x400008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4166ec <__cxa_atexit@plt+0x3fffdc> │ │ │ │ + ldr r7, [pc, #36] @ 416714 <__cxa_atexit@plt+0x400004> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r7, r4, #52, 6 @ 0xd0000000 │ │ │ │ - orreq r7, r4, #28, 6 @ 0x70000000 │ │ │ │ - cmneq r1, #212, 24 @ 0xd400 │ │ │ │ - cmneq r1, #12, 26 @ 0x300 │ │ │ │ + orreq r7, r4, #12, 6 @ 0x30000000 │ │ │ │ + orreq r7, r4, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - cmneq r1, #152, 24 @ 0x9800 │ │ │ │ + cmneq r1, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #112] @ 416784 <__cxa_atexit@plt+0x400074> │ │ │ │ + ldr r6, [pc, #112] @ 4167ac <__cxa_atexit@plt+0x40009c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #100] @ 416788 <__cxa_atexit@plt+0x400078> │ │ │ │ + ldr r6, [pc, #100] @ 4167b0 <__cxa_atexit@plt+0x4000a0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 416768 <__cxa_atexit@plt+0x400058> │ │ │ │ - ldr r7, [pc, #68] @ 41678c <__cxa_atexit@plt+0x40007c> │ │ │ │ + bcc 416790 <__cxa_atexit@plt+0x400080> │ │ │ │ + ldr r7, [pc, #68] @ 4167b4 <__cxa_atexit@plt+0x4000a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 416790 <__cxa_atexit@plt+0x400080> │ │ │ │ + ldr r2, [pc, #64] @ 4167b8 <__cxa_atexit@plt+0x4000a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ - ldr r7, [pc, #36] @ 416794 <__cxa_atexit@plt+0x400084> │ │ │ │ + b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ + ldr r7, [pc, #36] @ 4167bc <__cxa_atexit@plt+0x4000ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r4, #100, 4 @ 0x40000006 │ │ │ │ - orreq r7, r4, #88, 4 @ 0x80000005 │ │ │ │ + orreq r7, r4, #60, 4 @ 0xc0000003 │ │ │ │ + orreq r7, r4, #48, 4 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r1, #4, 24 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 416804 <__cxa_atexit@plt+0x4000f4> │ │ │ │ - ldr r7, [pc, #92] @ 416814 <__cxa_atexit@plt+0x400104> │ │ │ │ + bhi 41682c <__cxa_atexit@plt+0x40011c> │ │ │ │ + ldr r7, [pc, #92] @ 41683c <__cxa_atexit@plt+0x40012c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4167e8 <__cxa_atexit@plt+0x4000d8> │ │ │ │ - ldr r2, [pc, #76] @ 416818 <__cxa_atexit@plt+0x400108> │ │ │ │ + beq 416810 <__cxa_atexit@plt+0x400100> │ │ │ │ + ldr r2, [pc, #76] @ 416840 <__cxa_atexit@plt+0x400130> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4167f8 <__cxa_atexit@plt+0x4000e8> │ │ │ │ + beq 416820 <__cxa_atexit@plt+0x400110> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41681c <__cxa_atexit@plt+0x40010c> │ │ │ │ + ldr r7, [pc, #16] @ 416844 <__cxa_atexit@plt+0x400134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq r1, #212, 22 @ 0x35000 │ │ │ │ + cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 416858 <__cxa_atexit@plt+0x400148> │ │ │ │ + ldr r3, [pc, #40] @ 416880 <__cxa_atexit@plt+0x400170> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416850 <__cxa_atexit@plt+0x400140> │ │ │ │ + beq 416878 <__cxa_atexit@plt+0x400168> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4168dc <__cxa_atexit@plt+0x4001cc> │ │ │ │ - ldr r7, [pc, #88] @ 4168f0 <__cxa_atexit@plt+0x4001e0> │ │ │ │ + bhi 416904 <__cxa_atexit@plt+0x4001f4> │ │ │ │ + ldr r7, [pc, #88] @ 416918 <__cxa_atexit@plt+0x400208> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4168c8 <__cxa_atexit@plt+0x4001b8> │ │ │ │ - ldr r2, [pc, #72] @ 4168f4 <__cxa_atexit@plt+0x4001e4> │ │ │ │ + beq 4168f0 <__cxa_atexit@plt+0x4001e0> │ │ │ │ + ldr r2, [pc, #72] @ 41691c <__cxa_atexit@plt+0x40020c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4168d4 <__cxa_atexit@plt+0x4001c4> │ │ │ │ - b 41693c <__cxa_atexit@plt+0x40022c> │ │ │ │ + beq 4168fc <__cxa_atexit@plt+0x4001ec> │ │ │ │ + b 416964 <__cxa_atexit@plt+0x400254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4168f8 <__cxa_atexit@plt+0x4001e8> │ │ │ │ + ldr r7, [pc, #20] @ 416920 <__cxa_atexit@plt+0x400210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r1, #0, 22 │ │ │ │ + cmneq r1, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 416930 <__cxa_atexit@plt+0x400220> │ │ │ │ + ldr r3, [pc, #36] @ 416958 <__cxa_atexit@plt+0x400248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416928 <__cxa_atexit@plt+0x400218> │ │ │ │ - b 41693c <__cxa_atexit@plt+0x40022c> │ │ │ │ + beq 416950 <__cxa_atexit@plt+0x400240> │ │ │ │ + b 416964 <__cxa_atexit@plt+0x400254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 4169b4 <__cxa_atexit@plt+0x4002a4> │ │ │ │ + ldr r2, [pc, #112] @ 4169dc <__cxa_atexit@plt+0x4002cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 416990 <__cxa_atexit@plt+0x400280> │ │ │ │ - ldr r2, [pc, #88] @ 4169b8 <__cxa_atexit@plt+0x4002a8> │ │ │ │ + beq 4169b8 <__cxa_atexit@plt+0x4002a8> │ │ │ │ + ldr r2, [pc, #88] @ 4169e0 <__cxa_atexit@plt+0x4002d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 41699c <__cxa_atexit@plt+0x40028c> │ │ │ │ + beq 4169c4 <__cxa_atexit@plt+0x4002b4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 4169a4 <__cxa_atexit@plt+0x400294> │ │ │ │ - ldr r7, [pc, #56] @ 4169c0 <__cxa_atexit@plt+0x4002b0> │ │ │ │ + ble 4169cc <__cxa_atexit@plt+0x4002bc> │ │ │ │ + ldr r7, [pc, #56] @ 4169e8 <__cxa_atexit@plt+0x4002d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4169bc <__cxa_atexit@plt+0x4002ac> │ │ │ │ + ldr r7, [pc, #16] @ 4169e4 <__cxa_atexit@plt+0x4002d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r6, r4, #152, 30 @ 0x260 │ │ │ │ - orreq r6, r4, #212, 30 @ 0x350 │ │ │ │ + orreq r6, r4, #112, 30 @ 0x1c0 │ │ │ │ + orreq r6, r4, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 416a20 <__cxa_atexit@plt+0x400310> │ │ │ │ + ldr r2, [pc, #76] @ 416a48 <__cxa_atexit@plt+0x400338> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416a08 <__cxa_atexit@plt+0x4002f8> │ │ │ │ + beq 416a30 <__cxa_atexit@plt+0x400320> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 416a10 <__cxa_atexit@plt+0x400300> │ │ │ │ - ldr r7, [pc, #40] @ 416a28 <__cxa_atexit@plt+0x400318> │ │ │ │ + ble 416a38 <__cxa_atexit@plt+0x400328> │ │ │ │ + ldr r7, [pc, #40] @ 416a50 <__cxa_atexit@plt+0x400340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 416a24 <__cxa_atexit@plt+0x400314> │ │ │ │ + ldr r7, [pc, #12] @ 416a4c <__cxa_atexit@plt+0x40033c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r6, r4, #44, 30 @ 0xb0 │ │ │ │ - orreq r6, r4, #92, 30 @ 0x170 │ │ │ │ + orreq r6, r4, #4, 30 │ │ │ │ + orreq r6, r4, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 416a60 <__cxa_atexit@plt+0x400350> │ │ │ │ + ldr r3, [pc, #36] @ 416a88 <__cxa_atexit@plt+0x400378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 416a64 <__cxa_atexit@plt+0x400354> │ │ │ │ + ldr r7, [pc, #20] @ 416a8c <__cxa_atexit@plt+0x40037c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addgt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #32, 30 @ 0x80 │ │ │ │ - orreq r6, r4, #244, 28 @ 0xf40 │ │ │ │ + orreq r6, r4, #248, 28 @ 0xf80 │ │ │ │ + orreq r6, r4, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 416ad0 <__cxa_atexit@plt+0x4003c0> │ │ │ │ - ldr r7, [pc, #88] @ 416ae4 <__cxa_atexit@plt+0x4003d4> │ │ │ │ + bhi 416af8 <__cxa_atexit@plt+0x4003e8> │ │ │ │ + ldr r7, [pc, #88] @ 416b0c <__cxa_atexit@plt+0x4003fc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 416abc <__cxa_atexit@plt+0x4003ac> │ │ │ │ - ldr r2, [pc, #72] @ 416ae8 <__cxa_atexit@plt+0x4003d8> │ │ │ │ + beq 416ae4 <__cxa_atexit@plt+0x4003d4> │ │ │ │ + ldr r2, [pc, #72] @ 416b10 <__cxa_atexit@plt+0x400400> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416ac8 <__cxa_atexit@plt+0x4003b8> │ │ │ │ - b 416b30 <__cxa_atexit@plt+0x400420> │ │ │ │ + beq 416af0 <__cxa_atexit@plt+0x4003e0> │ │ │ │ + b 416b58 <__cxa_atexit@plt+0x400448> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 416aec <__cxa_atexit@plt+0x4003dc> │ │ │ │ + ldr r7, [pc, #20] @ 416b14 <__cxa_atexit@plt+0x400404> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r1, #16, 18 @ 0x40000 │ │ │ │ + cmneq r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 416b24 <__cxa_atexit@plt+0x400414> │ │ │ │ + ldr r3, [pc, #36] @ 416b4c <__cxa_atexit@plt+0x40043c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416b1c <__cxa_atexit@plt+0x40040c> │ │ │ │ - b 416b30 <__cxa_atexit@plt+0x400420> │ │ │ │ + beq 416b44 <__cxa_atexit@plt+0x400434> │ │ │ │ + b 416b58 <__cxa_atexit@plt+0x400448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 416ba8 <__cxa_atexit@plt+0x400498> │ │ │ │ + ldr r2, [pc, #112] @ 416bd0 <__cxa_atexit@plt+0x4004c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 416b84 <__cxa_atexit@plt+0x400474> │ │ │ │ - ldr r2, [pc, #88] @ 416bac <__cxa_atexit@plt+0x40049c> │ │ │ │ + beq 416bac <__cxa_atexit@plt+0x40049c> │ │ │ │ + ldr r2, [pc, #88] @ 416bd4 <__cxa_atexit@plt+0x4004c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416b90 <__cxa_atexit@plt+0x400480> │ │ │ │ + beq 416bb8 <__cxa_atexit@plt+0x4004a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 416b98 <__cxa_atexit@plt+0x400488> │ │ │ │ - ldr r7, [pc, #56] @ 416bb4 <__cxa_atexit@plt+0x4004a4> │ │ │ │ + ble 416bc0 <__cxa_atexit@plt+0x4004b0> │ │ │ │ + ldr r7, [pc, #56] @ 416bdc <__cxa_atexit@plt+0x4004cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 416bb0 <__cxa_atexit@plt+0x4004a0> │ │ │ │ + ldr r7, [pc, #16] @ 416bd8 <__cxa_atexit@plt+0x4004c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r6, r4, #188, 26 @ 0x2f00 │ │ │ │ - orreq r6, r4, #200, 26 @ 0x3200 │ │ │ │ + orreq r6, r4, #148, 26 @ 0x2500 │ │ │ │ + orreq r6, r4, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 416c14 <__cxa_atexit@plt+0x400504> │ │ │ │ + ldr r2, [pc, #76] @ 416c3c <__cxa_atexit@plt+0x40052c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416bfc <__cxa_atexit@plt+0x4004ec> │ │ │ │ + beq 416c24 <__cxa_atexit@plt+0x400514> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 416c04 <__cxa_atexit@plt+0x4004f4> │ │ │ │ - ldr r7, [pc, #40] @ 416c1c <__cxa_atexit@plt+0x40050c> │ │ │ │ + ble 416c2c <__cxa_atexit@plt+0x40051c> │ │ │ │ + ldr r7, [pc, #40] @ 416c44 <__cxa_atexit@plt+0x400534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 416c18 <__cxa_atexit@plt+0x400508> │ │ │ │ + ldr r7, [pc, #12] @ 416c40 <__cxa_atexit@plt+0x400530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r6, r4, #80, 26 @ 0x1400 │ │ │ │ - orreq r6, r4, #80, 26 @ 0x1400 │ │ │ │ + orreq r6, r4, #40, 26 @ 0xa00 │ │ │ │ + orreq r6, r4, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 416c54 <__cxa_atexit@plt+0x400544> │ │ │ │ + ldr r3, [pc, #36] @ 416c7c <__cxa_atexit@plt+0x40056c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 416c58 <__cxa_atexit@plt+0x400548> │ │ │ │ + ldr r7, [pc, #20] @ 416c80 <__cxa_atexit@plt+0x400570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r1, r2 │ │ │ │ addgt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #20, 26 @ 0x500 │ │ │ │ - orreq r6, r4, #24, 26 @ 0x600 │ │ │ │ + orreq r6, r4, #236, 24 @ 0xec00 │ │ │ │ + orreq r6, r4, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 416880 <__cxa_atexit@plt+0x400170> │ │ │ │ + b 4168a8 <__cxa_atexit@plt+0x400198> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 416ce8 <__cxa_atexit@plt+0x4005d8> │ │ │ │ - ldr r3, [pc, #96] @ 416cf8 <__cxa_atexit@plt+0x4005e8> │ │ │ │ + bhi 416d10 <__cxa_atexit@plt+0x400600> │ │ │ │ + ldr r3, [pc, #96] @ 416d20 <__cxa_atexit@plt+0x400610> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 416cd0 <__cxa_atexit@plt+0x4005c0> │ │ │ │ - ldr r7, [pc, #72] @ 416cfc <__cxa_atexit@plt+0x4005ec> │ │ │ │ + beq 416cf8 <__cxa_atexit@plt+0x4005e8> │ │ │ │ + ldr r7, [pc, #72] @ 416d24 <__cxa_atexit@plt+0x400614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416ce0 <__cxa_atexit@plt+0x4005d0> │ │ │ │ - b 416d48 <__cxa_atexit@plt+0x400638> │ │ │ │ + beq 416d08 <__cxa_atexit@plt+0x4005f8> │ │ │ │ + b 416d70 <__cxa_atexit@plt+0x400660> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 416d00 <__cxa_atexit@plt+0x4005f0> │ │ │ │ + ldr r7, [pc, #16] @ 416d28 <__cxa_atexit@plt+0x400618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq r1, #0, 14 │ │ │ │ + cmneq r1, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 416d3c <__cxa_atexit@plt+0x40062c> │ │ │ │ + ldr r2, [pc, #36] @ 416d64 <__cxa_atexit@plt+0x400654> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 416d34 <__cxa_atexit@plt+0x400624> │ │ │ │ - b 416d48 <__cxa_atexit@plt+0x400638> │ │ │ │ + beq 416d5c <__cxa_atexit@plt+0x40064c> │ │ │ │ + b 416d70 <__cxa_atexit@plt+0x400660> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 416db8 <__cxa_atexit@plt+0x4006a8> │ │ │ │ + ldr r2, [pc, #100] @ 416de0 <__cxa_atexit@plt+0x4006d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 416dac <__cxa_atexit@plt+0x40069c> │ │ │ │ - ldr r1, [pc, #68] @ 416dbc <__cxa_atexit@plt+0x4006ac> │ │ │ │ + beq 416dd4 <__cxa_atexit@plt+0x4006c4> │ │ │ │ + ldr r1, [pc, #68] @ 416de4 <__cxa_atexit@plt+0x4006d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416dac <__cxa_atexit@plt+0x40069c> │ │ │ │ + beq 416dd4 <__cxa_atexit@plt+0x4006c4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ cmp r2, r7 │ │ │ │ ldrgt r7, [r5, #8] │ │ │ │ ldrle r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1048997,22 +1049007,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 416e10 <__cxa_atexit@plt+0x400700> │ │ │ │ + ldr r3, [pc, #64] @ 416e38 <__cxa_atexit@plt+0x400728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416e08 <__cxa_atexit@plt+0x4006f8> │ │ │ │ + beq 416e30 <__cxa_atexit@plt+0x400720> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ cmp r2, r7 │ │ │ │ ldrgt r7, [r5, #12] │ │ │ │ ldrle r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1049032,202 +1049042,202 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 416ea4 <__cxa_atexit@plt+0x400794> │ │ │ │ - ldr r7, [pc, #88] @ 416eb8 <__cxa_atexit@plt+0x4007a8> │ │ │ │ + bhi 416ecc <__cxa_atexit@plt+0x4007bc> │ │ │ │ + ldr r7, [pc, #88] @ 416ee0 <__cxa_atexit@plt+0x4007d0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 416e90 <__cxa_atexit@plt+0x400780> │ │ │ │ - ldr r2, [pc, #72] @ 416ebc <__cxa_atexit@plt+0x4007ac> │ │ │ │ + beq 416eb8 <__cxa_atexit@plt+0x4007a8> │ │ │ │ + ldr r2, [pc, #72] @ 416ee4 <__cxa_atexit@plt+0x4007d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416e9c <__cxa_atexit@plt+0x40078c> │ │ │ │ - b 416f04 <__cxa_atexit@plt+0x4007f4> │ │ │ │ + beq 416ec4 <__cxa_atexit@plt+0x4007b4> │ │ │ │ + b 416f2c <__cxa_atexit@plt+0x40081c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 416ec0 <__cxa_atexit@plt+0x4007b0> │ │ │ │ + ldr r7, [pc, #20] @ 416ee8 <__cxa_atexit@plt+0x4007d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 416ef8 <__cxa_atexit@plt+0x4007e8> │ │ │ │ + ldr r3, [pc, #36] @ 416f20 <__cxa_atexit@plt+0x400810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 416ef0 <__cxa_atexit@plt+0x4007e0> │ │ │ │ - b 416f04 <__cxa_atexit@plt+0x4007f4> │ │ │ │ + beq 416f18 <__cxa_atexit@plt+0x400808> │ │ │ │ + b 416f2c <__cxa_atexit@plt+0x40081c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 416f7c <__cxa_atexit@plt+0x40086c> │ │ │ │ + ldr r2, [pc, #112] @ 416fa4 <__cxa_atexit@plt+0x400894> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 416f58 <__cxa_atexit@plt+0x400848> │ │ │ │ - ldr r2, [pc, #88] @ 416f80 <__cxa_atexit@plt+0x400870> │ │ │ │ + beq 416f80 <__cxa_atexit@plt+0x400870> │ │ │ │ + ldr r2, [pc, #88] @ 416fa8 <__cxa_atexit@plt+0x400898> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416f64 <__cxa_atexit@plt+0x400854> │ │ │ │ + beq 416f8c <__cxa_atexit@plt+0x40087c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 416f6c <__cxa_atexit@plt+0x40085c> │ │ │ │ - ldr r7, [pc, #56] @ 416f88 <__cxa_atexit@plt+0x400878> │ │ │ │ + ble 416f94 <__cxa_atexit@plt+0x400884> │ │ │ │ + ldr r7, [pc, #56] @ 416fb0 <__cxa_atexit@plt+0x4008a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 416f84 <__cxa_atexit@plt+0x400874> │ │ │ │ + ldr r7, [pc, #16] @ 416fac <__cxa_atexit@plt+0x40089c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r6, r4, #232, 18 @ 0x3a0000 │ │ │ │ - orreq r6, r4, #244, 18 @ 0x3d0000 │ │ │ │ + orreq r6, r4, #192, 18 @ 0x300000 │ │ │ │ + orreq r6, r4, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 416fe8 <__cxa_atexit@plt+0x4008d8> │ │ │ │ + ldr r2, [pc, #76] @ 417010 <__cxa_atexit@plt+0x400900> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 416fd0 <__cxa_atexit@plt+0x4008c0> │ │ │ │ + beq 416ff8 <__cxa_atexit@plt+0x4008e8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - ble 416fd8 <__cxa_atexit@plt+0x4008c8> │ │ │ │ - ldr r7, [pc, #40] @ 416ff0 <__cxa_atexit@plt+0x4008e0> │ │ │ │ + ble 417000 <__cxa_atexit@plt+0x4008f0> │ │ │ │ + ldr r7, [pc, #40] @ 417018 <__cxa_atexit@plt+0x400908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 416fec <__cxa_atexit@plt+0x4008dc> │ │ │ │ + ldr r7, [pc, #12] @ 417014 <__cxa_atexit@plt+0x400904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r6, r4, #124, 18 @ 0x1f0000 │ │ │ │ - orreq r6, r4, #124, 18 @ 0x1f0000 │ │ │ │ + orreq r6, r4, #84, 18 @ 0x150000 │ │ │ │ + orreq r6, r4, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 417028 <__cxa_atexit@plt+0x400918> │ │ │ │ + ldr r3, [pc, #36] @ 417050 <__cxa_atexit@plt+0x400940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 41702c <__cxa_atexit@plt+0x40091c> │ │ │ │ + ldr r7, [pc, #20] @ 417054 <__cxa_atexit@plt+0x400944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r1, r2 │ │ │ │ addgt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #64, 18 @ 0x100000 │ │ │ │ - orreq r6, r4, #68, 18 @ 0x110000 │ │ │ │ + orreq r6, r4, #24, 18 @ 0x60000 │ │ │ │ + orreq r6, r4, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4170a0 <__cxa_atexit@plt+0x400990> │ │ │ │ - ldr r3, [pc, #96] @ 4170b0 <__cxa_atexit@plt+0x4009a0> │ │ │ │ + bhi 4170c8 <__cxa_atexit@plt+0x4009b8> │ │ │ │ + ldr r3, [pc, #96] @ 4170d8 <__cxa_atexit@plt+0x4009c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 417088 <__cxa_atexit@plt+0x400978> │ │ │ │ - ldr r7, [pc, #72] @ 4170b4 <__cxa_atexit@plt+0x4009a4> │ │ │ │ + beq 4170b0 <__cxa_atexit@plt+0x4009a0> │ │ │ │ + ldr r7, [pc, #72] @ 4170dc <__cxa_atexit@plt+0x4009cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 417098 <__cxa_atexit@plt+0x400988> │ │ │ │ - b 417100 <__cxa_atexit@plt+0x4009f0> │ │ │ │ + beq 4170c0 <__cxa_atexit@plt+0x4009b0> │ │ │ │ + b 417128 <__cxa_atexit@plt+0x400a18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4170b8 <__cxa_atexit@plt+0x4009a8> │ │ │ │ + ldr r7, [pc, #16] @ 4170e0 <__cxa_atexit@plt+0x4009d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq r1, #80, 6 @ 0x40000001 │ │ │ │ + cmneq r1, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 4170f4 <__cxa_atexit@plt+0x4009e4> │ │ │ │ + ldr r2, [pc, #36] @ 41711c <__cxa_atexit@plt+0x400a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4170ec <__cxa_atexit@plt+0x4009dc> │ │ │ │ - b 417100 <__cxa_atexit@plt+0x4009f0> │ │ │ │ + beq 417114 <__cxa_atexit@plt+0x400a04> │ │ │ │ + b 417128 <__cxa_atexit@plt+0x400a18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 417170 <__cxa_atexit@plt+0x400a60> │ │ │ │ + ldr r2, [pc, #100] @ 417198 <__cxa_atexit@plt+0x400a88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 417164 <__cxa_atexit@plt+0x400a54> │ │ │ │ - ldr r1, [pc, #68] @ 417174 <__cxa_atexit@plt+0x400a64> │ │ │ │ + beq 41718c <__cxa_atexit@plt+0x400a7c> │ │ │ │ + ldr r1, [pc, #68] @ 41719c <__cxa_atexit@plt+0x400a8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 417164 <__cxa_atexit@plt+0x400a54> │ │ │ │ + beq 41718c <__cxa_atexit@plt+0x400a7c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ cmp r2, r7 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldrle r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1049235,22 +1049245,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 4171c8 <__cxa_atexit@plt+0x400ab8> │ │ │ │ + ldr r3, [pc, #64] @ 4171f0 <__cxa_atexit@plt+0x400ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4171c0 <__cxa_atexit@plt+0x400ab0> │ │ │ │ + beq 4171e8 <__cxa_atexit@plt+0x400ad8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ cmp r2, r7 │ │ │ │ ldrgt r7, [r5, #8] │ │ │ │ ldrle r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1049269,2821 +1049279,2821 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 417290 <__cxa_atexit@plt+0x400b80> │ │ │ │ - ldr r7, [pc, #140] @ 4172a0 <__cxa_atexit@plt+0x400b90> │ │ │ │ + bhi 4172b8 <__cxa_atexit@plt+0x400ba8> │ │ │ │ + ldr r7, [pc, #140] @ 4172c8 <__cxa_atexit@plt+0x400bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 417260 <__cxa_atexit@plt+0x400b50> │ │ │ │ - ldr r2, [pc, #124] @ 4172a4 <__cxa_atexit@plt+0x400b94> │ │ │ │ + beq 417288 <__cxa_atexit@plt+0x400b78> │ │ │ │ + ldr r2, [pc, #124] @ 4172cc <__cxa_atexit@plt+0x400bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417270 <__cxa_atexit@plt+0x400b60> │ │ │ │ + beq 417298 <__cxa_atexit@plt+0x400b88> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ - blt 41727c <__cxa_atexit@plt+0x400b6c> │ │ │ │ - ldr r3, [pc, #92] @ 4172a8 <__cxa_atexit@plt+0x400b98> │ │ │ │ + blt 4172a4 <__cxa_atexit@plt+0x400b94> │ │ │ │ + ldr r3, [pc, #92] @ 4172d0 <__cxa_atexit@plt+0x400bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #600 @ 0x258 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4172b0 <__cxa_atexit@plt+0x400ba0> │ │ │ │ + ldr r7, [pc, #44] @ 4172d8 <__cxa_atexit@plt+0x400bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4172ac <__cxa_atexit@plt+0x400b9c> │ │ │ │ + ldr r7, [pc, #20] @ 4172d4 <__cxa_atexit@plt+0x400bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r4, #48, 16 @ 0x300000 │ │ │ │ - cmneq r1, #140, 2 @ 0x23 │ │ │ │ - orreq r6, r4, #216, 12 @ 0xd800000 │ │ │ │ + orreq r6, r4, #8, 16 @ 0x80000 │ │ │ │ + cmneq r1, #100, 2 │ │ │ │ + orreq r6, r4, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 417318 <__cxa_atexit@plt+0x400c08> │ │ │ │ + ldr r3, [pc, #84] @ 417340 <__cxa_atexit@plt+0x400c30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4172fc <__cxa_atexit@plt+0x400bec> │ │ │ │ + beq 417324 <__cxa_atexit@plt+0x400c14> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ - blt 417304 <__cxa_atexit@plt+0x400bf4> │ │ │ │ - ldr r3, [pc, #52] @ 41731c <__cxa_atexit@plt+0x400c0c> │ │ │ │ + blt 41732c <__cxa_atexit@plt+0x400c1c> │ │ │ │ + ldr r3, [pc, #52] @ 417344 <__cxa_atexit@plt+0x400c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #600 @ 0x258 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417320 <__cxa_atexit@plt+0x400c10> │ │ │ │ + ldr r7, [pc, #20] @ 417348 <__cxa_atexit@plt+0x400c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r4, #148, 14 @ 0x2500000 │ │ │ │ - orreq r6, r4, #80, 12 @ 0x5000000 │ │ │ │ + orreq r6, r4, #108, 14 @ 0x1b00000 │ │ │ │ + orreq r6, r4, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ - blt 417354 <__cxa_atexit@plt+0x400c44> │ │ │ │ - ldr r3, [pc, #44] @ 41736c <__cxa_atexit@plt+0x400c5c> │ │ │ │ + blt 41737c <__cxa_atexit@plt+0x400c6c> │ │ │ │ + ldr r3, [pc, #44] @ 417394 <__cxa_atexit@plt+0x400c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #600 @ 0x258 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 417368 <__cxa_atexit@plt+0x400c58> │ │ │ │ + ldr r7, [pc, #12] @ 417390 <__cxa_atexit@plt+0x400c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #0, 12 │ │ │ │ - orreq r6, r4, #60, 14 @ 0xf00000 │ │ │ │ + orreq r6, r4, #216, 10 @ 0x36000000 │ │ │ │ + orreq r6, r4, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41740c <__cxa_atexit@plt+0x400cfc> │ │ │ │ - ldr r7, [pc, #140] @ 41741c <__cxa_atexit@plt+0x400d0c> │ │ │ │ + bhi 417434 <__cxa_atexit@plt+0x400d24> │ │ │ │ + ldr r7, [pc, #140] @ 417444 <__cxa_atexit@plt+0x400d34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4173dc <__cxa_atexit@plt+0x400ccc> │ │ │ │ - ldr r2, [pc, #124] @ 417420 <__cxa_atexit@plt+0x400d10> │ │ │ │ + beq 417404 <__cxa_atexit@plt+0x400cf4> │ │ │ │ + ldr r2, [pc, #124] @ 417448 <__cxa_atexit@plt+0x400d38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4173ec <__cxa_atexit@plt+0x400cdc> │ │ │ │ + beq 417414 <__cxa_atexit@plt+0x400d04> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ - blt 4173f8 <__cxa_atexit@plt+0x400ce8> │ │ │ │ - ldr r3, [pc, #92] @ 417424 <__cxa_atexit@plt+0x400d14> │ │ │ │ + blt 417420 <__cxa_atexit@plt+0x400d10> │ │ │ │ + ldr r3, [pc, #92] @ 41744c <__cxa_atexit@plt+0x400d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 41742c <__cxa_atexit@plt+0x400d1c> │ │ │ │ + ldr r7, [pc, #44] @ 417454 <__cxa_atexit@plt+0x400d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417428 <__cxa_atexit@plt+0x400d18> │ │ │ │ + ldr r7, [pc, #20] @ 417450 <__cxa_atexit@plt+0x400d40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r4, #180, 12 @ 0xb400000 │ │ │ │ - cmneq r1, #20 │ │ │ │ - orreq r6, r4, #92, 10 @ 0x17000000 │ │ │ │ + orreq r6, r4, #140, 12 @ 0x8c00000 │ │ │ │ + msreq SPSR_, #236, 30 @ 0x3b0 │ │ │ │ + orreq r6, r4, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 417494 <__cxa_atexit@plt+0x400d84> │ │ │ │ + ldr r3, [pc, #84] @ 4174bc <__cxa_atexit@plt+0x400dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417478 <__cxa_atexit@plt+0x400d68> │ │ │ │ + beq 4174a0 <__cxa_atexit@plt+0x400d90> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ - blt 417480 <__cxa_atexit@plt+0x400d70> │ │ │ │ - ldr r3, [pc, #52] @ 417498 <__cxa_atexit@plt+0x400d88> │ │ │ │ + blt 4174a8 <__cxa_atexit@plt+0x400d98> │ │ │ │ + ldr r3, [pc, #52] @ 4174c0 <__cxa_atexit@plt+0x400db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41749c <__cxa_atexit@plt+0x400d8c> │ │ │ │ + ldr r7, [pc, #20] @ 4174c4 <__cxa_atexit@plt+0x400db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r4, #24, 12 @ 0x1800000 │ │ │ │ - orreq r6, r4, #212, 8 @ 0xd4000000 │ │ │ │ + orreq r6, r4, #240, 10 @ 0x3c000000 │ │ │ │ + orreq r6, r4, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ - blt 4174d0 <__cxa_atexit@plt+0x400dc0> │ │ │ │ - ldr r3, [pc, #44] @ 4174e8 <__cxa_atexit@plt+0x400dd8> │ │ │ │ + blt 4174f8 <__cxa_atexit@plt+0x400de8> │ │ │ │ + ldr r3, [pc, #44] @ 417510 <__cxa_atexit@plt+0x400e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #500 @ 0x1f4 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4174e4 <__cxa_atexit@plt+0x400dd4> │ │ │ │ + ldr r7, [pc, #12] @ 41750c <__cxa_atexit@plt+0x400dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #132, 8 @ 0x84000000 │ │ │ │ - orreq r6, r4, #192, 10 @ 0x30000000 │ │ │ │ + orreq r6, r4, #92, 8 @ 0x5c000000 │ │ │ │ + orreq r6, r4, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 417588 <__cxa_atexit@plt+0x400e78> │ │ │ │ - ldr r7, [pc, #140] @ 417598 <__cxa_atexit@plt+0x400e88> │ │ │ │ + bhi 4175b0 <__cxa_atexit@plt+0x400ea0> │ │ │ │ + ldr r7, [pc, #140] @ 4175c0 <__cxa_atexit@plt+0x400eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 417558 <__cxa_atexit@plt+0x400e48> │ │ │ │ - ldr r2, [pc, #124] @ 41759c <__cxa_atexit@plt+0x400e8c> │ │ │ │ + beq 417580 <__cxa_atexit@plt+0x400e70> │ │ │ │ + ldr r2, [pc, #124] @ 4175c4 <__cxa_atexit@plt+0x400eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417568 <__cxa_atexit@plt+0x400e58> │ │ │ │ + beq 417590 <__cxa_atexit@plt+0x400e80> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ - blt 417574 <__cxa_atexit@plt+0x400e64> │ │ │ │ - ldr r3, [pc, #92] @ 4175a0 <__cxa_atexit@plt+0x400e90> │ │ │ │ + blt 41759c <__cxa_atexit@plt+0x400e8c> │ │ │ │ + ldr r3, [pc, #92] @ 4175c8 <__cxa_atexit@plt+0x400eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4175a8 <__cxa_atexit@plt+0x400e98> │ │ │ │ + ldr r7, [pc, #44] @ 4175d0 <__cxa_atexit@plt+0x400ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4175a4 <__cxa_atexit@plt+0x400e94> │ │ │ │ + ldr r7, [pc, #20] @ 4175cc <__cxa_atexit@plt+0x400ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r4, #56, 10 @ 0xe000000 │ │ │ │ - msreq SPSR_, #156, 28 @ 0x9c0 │ │ │ │ - orreq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ + orreq r6, r4, #16, 10 @ 0x4000000 │ │ │ │ + msreq SPSR_, #116, 28 @ 0x740 │ │ │ │ + orreq r6, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 417610 <__cxa_atexit@plt+0x400f00> │ │ │ │ + ldr r3, [pc, #84] @ 417638 <__cxa_atexit@plt+0x400f28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4175f4 <__cxa_atexit@plt+0x400ee4> │ │ │ │ + beq 41761c <__cxa_atexit@plt+0x400f0c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ - blt 4175fc <__cxa_atexit@plt+0x400eec> │ │ │ │ - ldr r3, [pc, #52] @ 417614 <__cxa_atexit@plt+0x400f04> │ │ │ │ + blt 417624 <__cxa_atexit@plt+0x400f14> │ │ │ │ + ldr r3, [pc, #52] @ 41763c <__cxa_atexit@plt+0x400f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417618 <__cxa_atexit@plt+0x400f08> │ │ │ │ + ldr r7, [pc, #20] @ 417640 <__cxa_atexit@plt+0x400f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r4, #156, 8 @ 0x9c000000 │ │ │ │ - orreq r6, r4, #88, 6 @ 0x60000001 │ │ │ │ + orreq r6, r4, #116, 8 @ 0x74000000 │ │ │ │ + orreq r6, r4, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ - blt 41764c <__cxa_atexit@plt+0x400f3c> │ │ │ │ - ldr r3, [pc, #44] @ 417664 <__cxa_atexit@plt+0x400f54> │ │ │ │ + blt 417674 <__cxa_atexit@plt+0x400f64> │ │ │ │ + ldr r3, [pc, #44] @ 41768c <__cxa_atexit@plt+0x400f7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #400 @ 0x190 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 417660 <__cxa_atexit@plt+0x400f50> │ │ │ │ + ldr r7, [pc, #12] @ 417688 <__cxa_atexit@plt+0x400f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #8, 6 @ 0x20000000 │ │ │ │ - orreq r6, r4, #68, 8 @ 0x44000000 │ │ │ │ + orreq r6, r4, #224, 4 │ │ │ │ + orreq r6, r4, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 417704 <__cxa_atexit@plt+0x400ff4> │ │ │ │ - ldr r7, [pc, #140] @ 417714 <__cxa_atexit@plt+0x401004> │ │ │ │ + bhi 41772c <__cxa_atexit@plt+0x40101c> │ │ │ │ + ldr r7, [pc, #140] @ 41773c <__cxa_atexit@plt+0x40102c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4176d4 <__cxa_atexit@plt+0x400fc4> │ │ │ │ - ldr r2, [pc, #124] @ 417718 <__cxa_atexit@plt+0x401008> │ │ │ │ + beq 4176fc <__cxa_atexit@plt+0x400fec> │ │ │ │ + ldr r2, [pc, #124] @ 417740 <__cxa_atexit@plt+0x401030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4176e4 <__cxa_atexit@plt+0x400fd4> │ │ │ │ + beq 41770c <__cxa_atexit@plt+0x400ffc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #199 @ 0xc7 │ │ │ │ - ble 4176f0 <__cxa_atexit@plt+0x400fe0> │ │ │ │ - ldr r3, [pc, #92] @ 41771c <__cxa_atexit@plt+0x40100c> │ │ │ │ + ble 417718 <__cxa_atexit@plt+0x401008> │ │ │ │ + ldr r3, [pc, #92] @ 417744 <__cxa_atexit@plt+0x401034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 417724 <__cxa_atexit@plt+0x401014> │ │ │ │ + ldr r7, [pc, #44] @ 41774c <__cxa_atexit@plt+0x40103c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417720 <__cxa_atexit@plt+0x401010> │ │ │ │ + ldr r7, [pc, #20] @ 417748 <__cxa_atexit@plt+0x401038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r4, #188, 6 @ 0xf0000002 │ │ │ │ - msreq SPSR_, #36, 26 @ 0x900 │ │ │ │ - orreq r6, r4, #100, 4 @ 0x40000006 │ │ │ │ + orreq r6, r4, #148, 6 @ 0x50000002 │ │ │ │ + msreq SPSR_, #252, 24 @ 0xfc00 │ │ │ │ + orreq r6, r4, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 41778c <__cxa_atexit@plt+0x40107c> │ │ │ │ + ldr r3, [pc, #84] @ 4177b4 <__cxa_atexit@plt+0x4010a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417770 <__cxa_atexit@plt+0x401060> │ │ │ │ + beq 417798 <__cxa_atexit@plt+0x401088> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #199 @ 0xc7 │ │ │ │ - ble 417778 <__cxa_atexit@plt+0x401068> │ │ │ │ - ldr r3, [pc, #52] @ 417790 <__cxa_atexit@plt+0x401080> │ │ │ │ + ble 4177a0 <__cxa_atexit@plt+0x401090> │ │ │ │ + ldr r3, [pc, #52] @ 4177b8 <__cxa_atexit@plt+0x4010a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417794 <__cxa_atexit@plt+0x401084> │ │ │ │ + ldr r7, [pc, #20] @ 4177bc <__cxa_atexit@plt+0x4010ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r4, #32, 6 @ 0x80000000 │ │ │ │ - orreq r6, r4, #220, 2 @ 0x37 │ │ │ │ + orreq r6, r4, #248, 4 @ 0x8000000f │ │ │ │ + orreq r6, r4, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #199 @ 0xc7 │ │ │ │ - ble 4177c8 <__cxa_atexit@plt+0x4010b8> │ │ │ │ - ldr r3, [pc, #44] @ 4177e0 <__cxa_atexit@plt+0x4010d0> │ │ │ │ + ble 4177f0 <__cxa_atexit@plt+0x4010e0> │ │ │ │ + ldr r3, [pc, #44] @ 417808 <__cxa_atexit@plt+0x4010f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #300 @ 0x12c │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4177dc <__cxa_atexit@plt+0x4010cc> │ │ │ │ + ldr r7, [pc, #12] @ 417804 <__cxa_atexit@plt+0x4010f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #140, 2 @ 0x23 │ │ │ │ - orreq r6, r4, #200, 4 @ 0x8000000c │ │ │ │ + orreq r6, r4, #100, 2 │ │ │ │ + orreq r6, r4, #160, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 417880 <__cxa_atexit@plt+0x401170> │ │ │ │ - ldr r7, [pc, #140] @ 417890 <__cxa_atexit@plt+0x401180> │ │ │ │ + bhi 4178a8 <__cxa_atexit@plt+0x401198> │ │ │ │ + ldr r7, [pc, #140] @ 4178b8 <__cxa_atexit@plt+0x4011a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 417850 <__cxa_atexit@plt+0x401140> │ │ │ │ - ldr r2, [pc, #124] @ 417894 <__cxa_atexit@plt+0x401184> │ │ │ │ + beq 417878 <__cxa_atexit@plt+0x401168> │ │ │ │ + ldr r2, [pc, #124] @ 4178bc <__cxa_atexit@plt+0x4011ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417860 <__cxa_atexit@plt+0x401150> │ │ │ │ + beq 417888 <__cxa_atexit@plt+0x401178> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #99 @ 0x63 │ │ │ │ - ble 41786c <__cxa_atexit@plt+0x40115c> │ │ │ │ - ldr r3, [pc, #92] @ 417898 <__cxa_atexit@plt+0x401188> │ │ │ │ + ble 417894 <__cxa_atexit@plt+0x401184> │ │ │ │ + ldr r3, [pc, #92] @ 4178c0 <__cxa_atexit@plt+0x4011b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4178a0 <__cxa_atexit@plt+0x401190> │ │ │ │ + ldr r7, [pc, #44] @ 4178c8 <__cxa_atexit@plt+0x4011b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41789c <__cxa_atexit@plt+0x40118c> │ │ │ │ + ldr r7, [pc, #20] @ 4178c4 <__cxa_atexit@plt+0x4011b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r4, #64, 4 │ │ │ │ - msreq SPSR_, #172, 22 @ 0x2b000 │ │ │ │ - orreq r6, r4, #232 @ 0xe8 │ │ │ │ + orreq r6, r4, #24, 4 @ 0x80000001 │ │ │ │ + msreq SPSR_, #132, 22 @ 0x21000 │ │ │ │ + orreq r6, r4, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 417908 <__cxa_atexit@plt+0x4011f8> │ │ │ │ + ldr r3, [pc, #84] @ 417930 <__cxa_atexit@plt+0x401220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4178ec <__cxa_atexit@plt+0x4011dc> │ │ │ │ + beq 417914 <__cxa_atexit@plt+0x401204> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #99 @ 0x63 │ │ │ │ - ble 4178f4 <__cxa_atexit@plt+0x4011e4> │ │ │ │ - ldr r3, [pc, #52] @ 41790c <__cxa_atexit@plt+0x4011fc> │ │ │ │ + ble 41791c <__cxa_atexit@plt+0x40120c> │ │ │ │ + ldr r3, [pc, #52] @ 417934 <__cxa_atexit@plt+0x401224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417910 <__cxa_atexit@plt+0x401200> │ │ │ │ + ldr r7, [pc, #20] @ 417938 <__cxa_atexit@plt+0x401228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r4, #164, 2 @ 0x29 │ │ │ │ - orreq r6, r4, #96 @ 0x60 │ │ │ │ + orreq r6, r4, #124, 2 │ │ │ │ + orreq r6, r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #99 @ 0x63 │ │ │ │ - ble 417944 <__cxa_atexit@plt+0x401234> │ │ │ │ - ldr r3, [pc, #44] @ 41795c <__cxa_atexit@plt+0x40124c> │ │ │ │ + ble 41796c <__cxa_atexit@plt+0x40125c> │ │ │ │ + ldr r3, [pc, #44] @ 417984 <__cxa_atexit@plt+0x401274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ addlt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 417958 <__cxa_atexit@plt+0x401248> │ │ │ │ + ldr r7, [pc, #12] @ 417980 <__cxa_atexit@plt+0x401270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #16 │ │ │ │ - orreq r6, r4, #76, 2 │ │ │ │ + orreq r5, r4, #232, 30 @ 0x3a0 │ │ │ │ + orreq r6, r4, #36, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 417998 <__cxa_atexit@plt+0x401288> │ │ │ │ - ldr r3, [pc, #40] @ 4179b0 <__cxa_atexit@plt+0x4012a0> │ │ │ │ + bcc 4179c0 <__cxa_atexit@plt+0x4012b0> │ │ │ │ + ldr r3, [pc, #40] @ 4179d8 <__cxa_atexit@plt+0x4012c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4179b4 <__cxa_atexit@plt+0x4012a4> │ │ │ │ + ldr r7, [pc, #20] @ 4179dc <__cxa_atexit@plt+0x4012cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #32, 28 @ 0x200 │ │ │ │ - msreq SPSR_, #152, 20 @ 0x98000 │ │ │ │ - movteq r0, #5917 @ 0x171d │ │ │ │ + orreq r6, r4, #248, 26 @ 0x3e00 │ │ │ │ + msreq SPSR_, #112, 20 @ 0x70000 │ │ │ │ + movteq r0, #6133 @ 0x17f5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #100, 20 @ 0x64000 │ │ │ │ + msreq SPSR_, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 417a24 <__cxa_atexit@plt+0x401314> │ │ │ │ + bhi 417a4c <__cxa_atexit@plt+0x40133c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 417a1c <__cxa_atexit@plt+0x40130c> │ │ │ │ - ldr r8, [pc, #40] @ 417a2c <__cxa_atexit@plt+0x40131c> │ │ │ │ + beq 417a44 <__cxa_atexit@plt+0x401334> │ │ │ │ + ldr r8, [pc, #40] @ 417a54 <__cxa_atexit@plt+0x401344> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 417a30 <__cxa_atexit@plt+0x401320> │ │ │ │ + ldr r3, [pc, #36] @ 417a58 <__cxa_atexit@plt+0x401348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ + b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #6056 @ 0x17a8 │ │ │ │ - orreq r5, r4, #84, 30 @ 0x150 │ │ │ │ - msreq SPSR_, #8, 20 @ 0x8000 │ │ │ │ + movteq r0, #6272 @ 0x1880 │ │ │ │ + orreq r5, r4, #44, 30 @ 0xb0 │ │ │ │ + msreq SPSR_, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 417a7c <__cxa_atexit@plt+0x40136c> │ │ │ │ - ldr r7, [pc, #52] @ 417a8c <__cxa_atexit@plt+0x40137c> │ │ │ │ + bhi 417aa4 <__cxa_atexit@plt+0x401394> │ │ │ │ + ldr r7, [pc, #52] @ 417ab4 <__cxa_atexit@plt+0x4013a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 417a70 <__cxa_atexit@plt+0x401360> │ │ │ │ + beq 417a98 <__cxa_atexit@plt+0x401388> │ │ │ │ mov r7, r8 │ │ │ │ - b 417aa0 <__cxa_atexit@plt+0x401390> │ │ │ │ + b 417ac8 <__cxa_atexit@plt+0x4013b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 417a90 <__cxa_atexit@plt+0x401380> │ │ │ │ + ldr r7, [pc, #12] @ 417ab8 <__cxa_atexit@plt+0x4013a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - msreq SPSR_, #212, 18 @ 0x350000 │ │ │ │ msreq SPSR_, #172, 18 @ 0x2b0000 │ │ │ │ + msreq SPSR_, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 417b20 <__cxa_atexit@plt+0x401410> │ │ │ │ + ldr r2, [pc, #116] @ 417b48 <__cxa_atexit@plt+0x401438> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 417af8 <__cxa_atexit@plt+0x4013e8> │ │ │ │ + beq 417b20 <__cxa_atexit@plt+0x401410> │ │ │ │ ldr r7, [r5] │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - bne 417b04 <__cxa_atexit@plt+0x4013f4> │ │ │ │ - ldr r3, [pc, #64] @ 417b24 <__cxa_atexit@plt+0x401414> │ │ │ │ + bne 417b2c <__cxa_atexit@plt+0x40141c> │ │ │ │ + ldr r3, [pc, #64] @ 417b4c <__cxa_atexit@plt+0x40143c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417b18 <__cxa_atexit@plt+0x401408> │ │ │ │ - b 417b98 <__cxa_atexit@plt+0x401488> │ │ │ │ + beq 417b40 <__cxa_atexit@plt+0x401430> │ │ │ │ + b 417bc0 <__cxa_atexit@plt+0x4014b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 417b28 <__cxa_atexit@plt+0x401418> │ │ │ │ + ldr r7, [pc, #28] @ 417b50 <__cxa_atexit@plt+0x401440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq r5, r4, #80, 28 @ 0x500 │ │ │ │ - msreq SPSR_, #20, 18 @ 0x50000 │ │ │ │ + orreq r5, r4, #40, 28 @ 0x280 │ │ │ │ + msreq SPSR_, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 417b68 <__cxa_atexit@plt+0x401458> │ │ │ │ - ldr r3, [pc, #48] @ 417b84 <__cxa_atexit@plt+0x401474> │ │ │ │ + bne 417b90 <__cxa_atexit@plt+0x401480> │ │ │ │ + ldr r3, [pc, #48] @ 417bac <__cxa_atexit@plt+0x40149c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 417b7c <__cxa_atexit@plt+0x40146c> │ │ │ │ - b 417b98 <__cxa_atexit@plt+0x401488> │ │ │ │ - ldr r7, [pc, #24] @ 417b88 <__cxa_atexit@plt+0x401478> │ │ │ │ + beq 417ba4 <__cxa_atexit@plt+0x401494> │ │ │ │ + b 417bc0 <__cxa_atexit@plt+0x4014b0> │ │ │ │ + ldr r7, [pc, #24] @ 417bb0 <__cxa_atexit@plt+0x4014a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r5, r4, #236, 26 @ 0x3b00 │ │ │ │ - msreq SPSR_, #180, 16 @ 0xb40000 │ │ │ │ + orreq r5, r4, #196, 26 @ 0x3100 │ │ │ │ + msreq SPSR_, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 417bd4 <__cxa_atexit@plt+0x4014c4> │ │ │ │ - ldr r1, [pc, #120] @ 417c30 <__cxa_atexit@plt+0x401520> │ │ │ │ + bne 417bfc <__cxa_atexit@plt+0x4014ec> │ │ │ │ + ldr r1, [pc, #120] @ 417c58 <__cxa_atexit@plt+0x401548> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #2 │ │ │ │ - beq 417c14 <__cxa_atexit@plt+0x401504> │ │ │ │ + beq 417c3c <__cxa_atexit@plt+0x40152c> │ │ │ │ cmp r2, #0 │ │ │ │ - beq 417bf4 <__cxa_atexit@plt+0x4014e4> │ │ │ │ - b 417bfc <__cxa_atexit@plt+0x4014ec> │ │ │ │ - ldr r1, [pc, #80] @ 417c2c <__cxa_atexit@plt+0x40151c> │ │ │ │ + beq 417c1c <__cxa_atexit@plt+0x40150c> │ │ │ │ + b 417c24 <__cxa_atexit@plt+0x401514> │ │ │ │ + ldr r1, [pc, #80] @ 417c54 <__cxa_atexit@plt+0x401544> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #2 │ │ │ │ - beq 417bfc <__cxa_atexit@plt+0x4014ec> │ │ │ │ + beq 417c24 <__cxa_atexit@plt+0x401514> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 417c20 <__cxa_atexit@plt+0x401510> │ │ │ │ + bne 417c48 <__cxa_atexit@plt+0x401538> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 417c34 <__cxa_atexit@plt+0x401524> │ │ │ │ + ldr r7, [pc, #48] @ 417c5c <__cxa_atexit@plt+0x40154c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #40] @ 417c38 <__cxa_atexit@plt+0x401528> │ │ │ │ + ldr r0, [pc, #40] @ 417c60 <__cxa_atexit@plt+0x401550> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ + b 785d58 <__cxa_atexit@plt+0x76f648> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ + b 785d58 <__cxa_atexit@plt+0x76f648> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - msreq SPSR_, #68, 16 @ 0x440000 │ │ │ │ - msreq SPSR_, #56, 16 @ 0x380000 │ │ │ │ - msreq SPSR_, #4, 16 @ 0x40000 │ │ │ │ + msreq SPSR_, #28, 16 @ 0x1c0000 │ │ │ │ + msreq SPSR_, #16, 16 @ 0x100000 │ │ │ │ + msreq SPSR_, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 417c64 <__cxa_atexit@plt+0x401554> │ │ │ │ + bne 417c8c <__cxa_atexit@plt+0x40157c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ - ldr r7, [pc, #16] @ 417c7c <__cxa_atexit@plt+0x40156c> │ │ │ │ + b 785d58 <__cxa_atexit@plt+0x76f648> │ │ │ │ + ldr r7, [pc, #16] @ 417ca4 <__cxa_atexit@plt+0x401594> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 417c80 <__cxa_atexit@plt+0x401570> │ │ │ │ + ldr r0, [pc, #8] @ 417ca8 <__cxa_atexit@plt+0x401598> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #220, 14 @ 0x3700000 │ │ │ │ - msreq SPSR_, #208, 14 @ 0x3400000 │ │ │ │ - msreq SPSR_, #188, 14 @ 0x2f00000 │ │ │ │ + msreq SPSR_, #180, 14 @ 0x2d00000 │ │ │ │ + msreq SPSR_, #168, 14 @ 0x2a00000 │ │ │ │ + msreq SPSR_, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 417cb4 <__cxa_atexit@plt+0x4015a4> │ │ │ │ - ldr r7, [pc, #32] @ 417cc4 <__cxa_atexit@plt+0x4015b4> │ │ │ │ + bne 417cdc <__cxa_atexit@plt+0x4015cc> │ │ │ │ + ldr r7, [pc, #32] @ 417cec <__cxa_atexit@plt+0x4015dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 417cc8 <__cxa_atexit@plt+0x4015b8> │ │ │ │ + ldr r0, [pc, #24] @ 417cf0 <__cxa_atexit@plt+0x4015e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ - msreq SPSR_, #164, 14 @ 0x2900000 │ │ │ │ - msreq SPSR_, #152, 14 @ 0x2600000 │ │ │ │ - msreq SPSR_, #128, 14 @ 0x2000000 │ │ │ │ + b 785d58 <__cxa_atexit@plt+0x76f648> │ │ │ │ + msreq SPSR_, #124, 14 @ 0x1f00000 │ │ │ │ + msreq SPSR_, #112, 14 @ 0x1c00000 │ │ │ │ + msreq SPSR_, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 417d2c <__cxa_atexit@plt+0x40161c> │ │ │ │ - ldr r7, [pc, #96] @ 417d50 <__cxa_atexit@plt+0x401640> │ │ │ │ + bhi 417d54 <__cxa_atexit@plt+0x401644> │ │ │ │ + ldr r7, [pc, #96] @ 417d78 <__cxa_atexit@plt+0x401668> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 417d3c <__cxa_atexit@plt+0x40162c> │ │ │ │ - ldr r7, [pc, #76] @ 417d54 <__cxa_atexit@plt+0x401644> │ │ │ │ + bhi 417d64 <__cxa_atexit@plt+0x401654> │ │ │ │ + ldr r7, [pc, #76] @ 417d7c <__cxa_atexit@plt+0x40166c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 417d20 <__cxa_atexit@plt+0x401610> │ │ │ │ + beq 417d48 <__cxa_atexit@plt+0x401638> │ │ │ │ mov r7, r8 │ │ │ │ - b 417aa0 <__cxa_atexit@plt+0x401390> │ │ │ │ + b 417ac8 <__cxa_atexit@plt+0x4013b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 417d5c <__cxa_atexit@plt+0x40164c> │ │ │ │ + ldr r7, [pc, #40] @ 417d84 <__cxa_atexit@plt+0x401674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 417d58 <__cxa_atexit@plt+0x401648> │ │ │ │ + ldr r7, [pc, #20] @ 417d80 <__cxa_atexit@plt+0x401670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - msreq SPSR_, #20, 14 @ 0x500000 │ │ │ │ - msreq SPSR_, #44, 14 @ 0xb00000 │ │ │ │ + msreq SPSR_, #236, 12 @ 0xec00000 │ │ │ │ + msreq SPSR_, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 417d94 <__cxa_atexit@plt+0x401684> │ │ │ │ + ldr r2, [pc, #36] @ 417dbc <__cxa_atexit@plt+0x4016ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 417d98 <__cxa_atexit@plt+0x401688> │ │ │ │ + ldr r3, [pc, #32] @ 417dc0 <__cxa_atexit@plt+0x4016b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #236, 22 @ 0x3b000 │ │ │ │ - orreq r5, r4, #204, 22 @ 0x33000 │ │ │ │ + orreq r5, r4, #196, 22 @ 0x31000 │ │ │ │ + orreq r5, r4, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 417de0 <__cxa_atexit@plt+0x4016d0> │ │ │ │ - ldr r7, [pc, #52] @ 417df4 <__cxa_atexit@plt+0x4016e4> │ │ │ │ + bhi 417e08 <__cxa_atexit@plt+0x4016f8> │ │ │ │ + ldr r7, [pc, #52] @ 417e1c <__cxa_atexit@plt+0x40170c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 417dd4 <__cxa_atexit@plt+0x4016c4> │ │ │ │ + beq 417dfc <__cxa_atexit@plt+0x4016ec> │ │ │ │ mov r7, r8 │ │ │ │ - b 417e04 <__cxa_atexit@plt+0x4016f4> │ │ │ │ + b 417e2c <__cxa_atexit@plt+0x40171c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 417df8 <__cxa_atexit@plt+0x4016e8> │ │ │ │ + ldr r7, [pc, #16] @ 417e20 <__cxa_atexit@plt+0x401710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - msreq SPSR_, #144, 12 @ 0x9000000 │ │ │ │ + msreq SPSR_, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 417e48 <__cxa_atexit@plt+0x401738> │ │ │ │ - ldr r1, [pc, #136] @ 417eac <__cxa_atexit@plt+0x40179c> │ │ │ │ + bne 417e70 <__cxa_atexit@plt+0x401760> │ │ │ │ + ldr r1, [pc, #136] @ 417ed4 <__cxa_atexit@plt+0x4017c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 417e7c <__cxa_atexit@plt+0x40176c> │ │ │ │ + beq 417ea4 <__cxa_atexit@plt+0x401794> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 417e84 <__cxa_atexit@plt+0x401774> │ │ │ │ + bne 417eac <__cxa_atexit@plt+0x40179c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ - ldr r1, [pc, #84] @ 417ea4 <__cxa_atexit@plt+0x401794> │ │ │ │ + b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + ldr r1, [pc, #84] @ 417ecc <__cxa_atexit@plt+0x4017bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 417e7c <__cxa_atexit@plt+0x40176c> │ │ │ │ + beq 417ea4 <__cxa_atexit@plt+0x401794> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 417e98 <__cxa_atexit@plt+0x401788> │ │ │ │ - ldr r7, [pc, #56] @ 417ea8 <__cxa_atexit@plt+0x401798> │ │ │ │ + bne 417ec0 <__cxa_atexit@plt+0x4017b0> │ │ │ │ + ldr r7, [pc, #56] @ 417ed0 <__cxa_atexit@plt+0x4017c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 417eb0 <__cxa_atexit@plt+0x4017a0> │ │ │ │ + ldr r7, [pc, #36] @ 417ed8 <__cxa_atexit@plt+0x4017c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ + b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r5, r4, #212, 20 @ 0xd4000 │ │ │ │ + orreq r5, r4, #172, 20 @ 0xac000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r5, r4, #208, 20 @ 0xd0000 │ │ │ │ + orreq r5, r4, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 417ed8 <__cxa_atexit@plt+0x4017c8> │ │ │ │ + bne 417f00 <__cxa_atexit@plt+0x4017f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ - ldr r7, [pc, #12] @ 417eec <__cxa_atexit@plt+0x4017dc> │ │ │ │ + b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + ldr r7, [pc, #12] @ 417f14 <__cxa_atexit@plt+0x401804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #124, 20 @ 0x7c000 │ │ │ │ + orreq r5, r4, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 417f18 <__cxa_atexit@plt+0x401808> │ │ │ │ - ldr r7, [pc, #28] @ 417f28 <__cxa_atexit@plt+0x401818> │ │ │ │ + bne 417f40 <__cxa_atexit@plt+0x401830> │ │ │ │ + ldr r7, [pc, #28] @ 417f50 <__cxa_atexit@plt+0x401840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d38 <__cxa_atexit@plt+0x76f628> │ │ │ │ - orreq r5, r4, #56, 20 @ 0x38000 │ │ │ │ + b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + orreq r5, r4, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 417f70 <__cxa_atexit@plt+0x401860> │ │ │ │ - ldr r7, [pc, #52] @ 417f84 <__cxa_atexit@plt+0x401874> │ │ │ │ + bhi 417f98 <__cxa_atexit@plt+0x401888> │ │ │ │ + ldr r7, [pc, #52] @ 417fac <__cxa_atexit@plt+0x40189c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 417f64 <__cxa_atexit@plt+0x401854> │ │ │ │ + beq 417f8c <__cxa_atexit@plt+0x40187c> │ │ │ │ mov r7, r8 │ │ │ │ - b 417f94 <__cxa_atexit@plt+0x401884> │ │ │ │ + b 417fbc <__cxa_atexit@plt+0x4018ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 417f88 <__cxa_atexit@plt+0x401878> │ │ │ │ + ldr r7, [pc, #16] @ 417fb0 <__cxa_atexit@plt+0x4018a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - msreq SPSR_, #4, 10 @ 0x1000000 │ │ │ │ + msreq SPSR_, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 417fd8 <__cxa_atexit@plt+0x4018c8> │ │ │ │ - ldr r1, [pc, #136] @ 41803c <__cxa_atexit@plt+0x40192c> │ │ │ │ + bne 418000 <__cxa_atexit@plt+0x4018f0> │ │ │ │ + ldr r1, [pc, #136] @ 418064 <__cxa_atexit@plt+0x401954> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 41800c <__cxa_atexit@plt+0x4018fc> │ │ │ │ + beq 418034 <__cxa_atexit@plt+0x401924> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 418014 <__cxa_atexit@plt+0x401904> │ │ │ │ + bne 41803c <__cxa_atexit@plt+0x40192c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ - ldr r1, [pc, #84] @ 418034 <__cxa_atexit@plt+0x401924> │ │ │ │ + b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + ldr r1, [pc, #84] @ 41805c <__cxa_atexit@plt+0x40194c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 41800c <__cxa_atexit@plt+0x4018fc> │ │ │ │ + beq 418034 <__cxa_atexit@plt+0x401924> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 418028 <__cxa_atexit@plt+0x401918> │ │ │ │ - ldr r7, [pc, #56] @ 418038 <__cxa_atexit@plt+0x401928> │ │ │ │ + bne 418050 <__cxa_atexit@plt+0x401940> │ │ │ │ + ldr r7, [pc, #56] @ 418060 <__cxa_atexit@plt+0x401950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 418040 <__cxa_atexit@plt+0x401930> │ │ │ │ + ldr r7, [pc, #36] @ 418068 <__cxa_atexit@plt+0x401958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r6, r4, #204, 2 @ 0x33 │ │ │ │ + orreq r6, r4, #164, 2 @ 0x29 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r6, r4, #180, 2 @ 0x2d │ │ │ │ + orreq r6, r4, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 418068 <__cxa_atexit@plt+0x401958> │ │ │ │ + bne 418090 <__cxa_atexit@plt+0x401980> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ - ldr r7, [pc, #12] @ 41807c <__cxa_atexit@plt+0x40196c> │ │ │ │ + b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + ldr r7, [pc, #12] @ 4180a4 <__cxa_atexit@plt+0x401994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, #96, 2 │ │ │ │ + orreq r6, r4, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4180a8 <__cxa_atexit@plt+0x401998> │ │ │ │ - ldr r7, [pc, #28] @ 4180b8 <__cxa_atexit@plt+0x4019a8> │ │ │ │ + bne 4180d0 <__cxa_atexit@plt+0x4019c0> │ │ │ │ + ldr r7, [pc, #28] @ 4180e0 <__cxa_atexit@plt+0x4019d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ - orreq r6, r4, #48, 2 │ │ │ │ + b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + orreq r6, r4, #8, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 418124 <__cxa_atexit@plt+0x401a14> │ │ │ │ - ldr r2, [pc, #84] @ 418130 <__cxa_atexit@plt+0x401a20> │ │ │ │ + bhi 41814c <__cxa_atexit@plt+0x401a3c> │ │ │ │ + ldr r2, [pc, #84] @ 418158 <__cxa_atexit@plt+0x401a48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 418134 <__cxa_atexit@plt+0x401a24> │ │ │ │ + ldr r1, [pc, #76] @ 41815c <__cxa_atexit@plt+0x401a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41811c <__cxa_atexit@plt+0x401a0c> │ │ │ │ - ldr r3, [pc, #52] @ 418138 <__cxa_atexit@plt+0x401a28> │ │ │ │ + beq 418144 <__cxa_atexit@plt+0x401a34> │ │ │ │ + ldr r3, [pc, #52] @ 418160 <__cxa_atexit@plt+0x401a50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r5, r4, #40, 16 @ 0x280000 │ │ │ │ - orreq r5, r4, #116, 16 @ 0x740000 │ │ │ │ + orreq r5, r4, #0, 16 │ │ │ │ + orreq r5, r4, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 418164 <__cxa_atexit@plt+0x401a54> │ │ │ │ + ldr r3, [pc, #24] @ 41818c <__cxa_atexit@plt+0x401a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - orreq r5, r4, #44, 16 @ 0x2c0000 │ │ │ │ - msreq SPSR_, #16, 6 @ 0x40000000 │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + orreq r5, r4, #4, 16 @ 0x40000 │ │ │ │ + msreq SPSR_, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4181d0 <__cxa_atexit@plt+0x401ac0> │ │ │ │ + bhi 4181f8 <__cxa_atexit@plt+0x401ae8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4181dc <__cxa_atexit@plt+0x401acc> │ │ │ │ - ldr r1, [pc, #80] @ 4181ec <__cxa_atexit@plt+0x401adc> │ │ │ │ + bcc 418204 <__cxa_atexit@plt+0x401af4> │ │ │ │ + ldr r1, [pc, #80] @ 418214 <__cxa_atexit@plt+0x401b04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 4181f0 <__cxa_atexit@plt+0x401ae0> │ │ │ │ + ldr r5, [pc, #72] @ 418218 <__cxa_atexit@plt+0x401b08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 4181f4 <__cxa_atexit@plt+0x401ae4> │ │ │ │ + ldr r0, [pc, #56] @ 41821c <__cxa_atexit@plt+0x401b0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #116, 14 @ 0x1d00000 │ │ │ │ - orreq r5, r4, #108, 14 @ 0x1b00000 │ │ │ │ - orreq r5, r4, #92, 14 @ 0x1700000 │ │ │ │ - msreq SPSR_, #124, 4 @ 0xc0000007 │ │ │ │ + orreq r5, r4, #76, 14 @ 0x1300000 │ │ │ │ + orreq r5, r4, #68, 14 @ 0x1100000 │ │ │ │ + orreq r5, r4, #52, 14 @ 0xd00000 │ │ │ │ + msreq SPSR_, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 418268 <__cxa_atexit@plt+0x401b58> │ │ │ │ - ldr r1, [pc, #84] @ 418278 <__cxa_atexit@plt+0x401b68> │ │ │ │ + bcc 418290 <__cxa_atexit@plt+0x401b80> │ │ │ │ + ldr r1, [pc, #84] @ 4182a0 <__cxa_atexit@plt+0x401b90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 41827c <__cxa_atexit@plt+0x401b6c> │ │ │ │ + ldr lr, [pc, #80] @ 4182a4 <__cxa_atexit@plt+0x401b94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 418280 <__cxa_atexit@plt+0x401b70> │ │ │ │ + ldr r1, [pc, #68] @ 4182a8 <__cxa_atexit@plt+0x401b98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #60] @ 418284 <__cxa_atexit@plt+0x401b74> │ │ │ │ + ldr r2, [pc, #60] @ 4182ac <__cxa_atexit@plt+0x401b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq pc, #3964 @ 0xf7c @ │ │ │ │ - orreq r5, r4, #216, 12 @ 0xd800000 │ │ │ │ - orreq r5, r4, #208, 12 @ 0xd000000 │ │ │ │ - msreq SPSR_, #240, 2 @ 0x3c │ │ │ │ + movteq r0, #4180 @ 0x1054 │ │ │ │ + orreq r5, r4, #176, 12 @ 0xb000000 │ │ │ │ + orreq r5, r4, #168, 12 @ 0xa800000 │ │ │ │ + msreq SPSR_, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41830c <__cxa_atexit@plt+0x401bfc> │ │ │ │ + bhi 418334 <__cxa_atexit@plt+0x401c24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 418314 <__cxa_atexit@plt+0x401c04> │ │ │ │ - ldr r1, [pc, #104] @ 418328 <__cxa_atexit@plt+0x401c18> │ │ │ │ + bcc 41833c <__cxa_atexit@plt+0x401c2c> │ │ │ │ + ldr r1, [pc, #104] @ 418350 <__cxa_atexit@plt+0x401c40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 41832c <__cxa_atexit@plt+0x401c1c> │ │ │ │ + ldr r0, [pc, #84] @ 418354 <__cxa_atexit@plt+0x401c44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 418330 <__cxa_atexit@plt+0x401c20> │ │ │ │ + ldr lr, [pc, #76] @ 418358 <__cxa_atexit@plt+0x401c48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 418334 <__cxa_atexit@plt+0x401c24> │ │ │ │ + ldr r1, [pc, #72] @ 41835c <__cxa_atexit@plt+0x401c4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 41831c <__cxa_atexit@plt+0x401c0c> │ │ │ │ + b 418344 <__cxa_atexit@plt+0x401c34> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ - orreq r5, r4, #60, 12 @ 0x3c00000 │ │ │ │ - orreq r5, r4, #52, 12 @ 0x3400000 │ │ │ │ - orreq r5, r4, #132, 12 @ 0x8400000 │ │ │ │ - msreq SPSR_, #64, 2 │ │ │ │ + orreq r5, r4, #40, 12 @ 0x2800000 │ │ │ │ + orreq r5, r4, #20, 12 @ 0x1400000 │ │ │ │ + orreq r5, r4, #12, 12 @ 0xc00000 │ │ │ │ + orreq r5, r4, #92, 12 @ 0x5c00000 │ │ │ │ + msreq SPSR_, #24, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4183c0 <__cxa_atexit@plt+0x401cb0> │ │ │ │ + bhi 4183e8 <__cxa_atexit@plt+0x401cd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4183c8 <__cxa_atexit@plt+0x401cb8> │ │ │ │ - ldr r1, [pc, #108] @ 4183dc <__cxa_atexit@plt+0x401ccc> │ │ │ │ + bcc 4183f0 <__cxa_atexit@plt+0x401ce0> │ │ │ │ + ldr r1, [pc, #108] @ 418404 <__cxa_atexit@plt+0x401cf4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 4183e0 <__cxa_atexit@plt+0x401cd0> │ │ │ │ + ldr r0, [pc, #104] @ 418408 <__cxa_atexit@plt+0x401cf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 4183e4 <__cxa_atexit@plt+0x401cd4> │ │ │ │ + ldr r8, [pc, #88] @ 41840c <__cxa_atexit@plt+0x401cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 4183e8 <__cxa_atexit@plt+0x401cd8> │ │ │ │ + ldr r1, [pc, #80] @ 418410 <__cxa_atexit@plt+0x401d00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4183ec <__cxa_atexit@plt+0x401cdc> │ │ │ │ + ldr lr, [pc, #72] @ 418414 <__cxa_atexit@plt+0x401d04> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 4183d0 <__cxa_atexit@plt+0x401cc0> │ │ │ │ + b 4183f8 <__cxa_atexit@plt+0x401ce8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ - movteq pc, #3612 @ 0xe1c @ │ │ │ │ - orreq r5, r4, #124, 10 @ 0x1f000000 │ │ │ │ - orreq r5, r4, #116, 10 @ 0x1d000000 │ │ │ │ - msreq SPSR_, #132 @ 0x84 │ │ │ │ + orreq r5, r4, #112, 10 @ 0x1c000000 │ │ │ │ + movteq pc, #3828 @ 0xef4 @ │ │ │ │ + orreq r5, r4, #84, 10 @ 0x15000000 │ │ │ │ + orreq r5, r4, #76, 10 @ 0x13000000 │ │ │ │ + msreq SPSR_, #92 @ 0x5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 418458 <__cxa_atexit@plt+0x401d48> │ │ │ │ - ldr r2, [pc, #76] @ 418468 <__cxa_atexit@plt+0x401d58> │ │ │ │ + bcc 418480 <__cxa_atexit@plt+0x401d70> │ │ │ │ + ldr r2, [pc, #76] @ 418490 <__cxa_atexit@plt+0x401d80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 41846c <__cxa_atexit@plt+0x401d5c> │ │ │ │ + ldr r1, [pc, #72] @ 418494 <__cxa_atexit@plt+0x401d84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 418470 <__cxa_atexit@plt+0x401d60> │ │ │ │ + ldr r2, [pc, #52] @ 418498 <__cxa_atexit@plt+0x401d88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - orreq r5, r4, #80, 10 @ 0x14000000 │ │ │ │ - orreq r5, r4, #220, 8 @ 0xdc000000 │ │ │ │ + orreq r5, r4, #40, 10 @ 0xa000000 │ │ │ │ + orreq r5, r4, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4184dc <__cxa_atexit@plt+0x401dcc> │ │ │ │ - ldr r2, [pc, #84] @ 4184e8 <__cxa_atexit@plt+0x401dd8> │ │ │ │ + bhi 418504 <__cxa_atexit@plt+0x401df4> │ │ │ │ + ldr r2, [pc, #84] @ 418510 <__cxa_atexit@plt+0x401e00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 4184ec <__cxa_atexit@plt+0x401ddc> │ │ │ │ + ldr r1, [pc, #76] @ 418514 <__cxa_atexit@plt+0x401e04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4184d4 <__cxa_atexit@plt+0x401dc4> │ │ │ │ - ldr r3, [pc, #52] @ 4184f0 <__cxa_atexit@plt+0x401de0> │ │ │ │ + beq 4184fc <__cxa_atexit@plt+0x401dec> │ │ │ │ + ldr r3, [pc, #52] @ 418518 <__cxa_atexit@plt+0x401e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r5, r4, #112, 8 @ 0x70000000 │ │ │ │ - orreq r5, r4, #188, 8 @ 0xbc000000 │ │ │ │ + orreq r5, r4, #72, 8 @ 0x48000000 │ │ │ │ + orreq r5, r4, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 41851c <__cxa_atexit@plt+0x401e0c> │ │ │ │ + ldr r3, [pc, #24] @ 418544 <__cxa_atexit@plt+0x401e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - orreq r5, r4, #116, 8 @ 0x74000000 │ │ │ │ - cmneq r0, #88, 30 @ 0x160 │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + orreq r5, r4, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r0, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 418588 <__cxa_atexit@plt+0x401e78> │ │ │ │ + bhi 4185b0 <__cxa_atexit@plt+0x401ea0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 418594 <__cxa_atexit@plt+0x401e84> │ │ │ │ - ldr r1, [pc, #80] @ 4185a4 <__cxa_atexit@plt+0x401e94> │ │ │ │ + bcc 4185bc <__cxa_atexit@plt+0x401eac> │ │ │ │ + ldr r1, [pc, #80] @ 4185cc <__cxa_atexit@plt+0x401ebc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 4185a8 <__cxa_atexit@plt+0x401e98> │ │ │ │ + ldr r5, [pc, #72] @ 4185d0 <__cxa_atexit@plt+0x401ec0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 4185ac <__cxa_atexit@plt+0x401e9c> │ │ │ │ + ldr r0, [pc, #56] @ 4185d4 <__cxa_atexit@plt+0x401ec4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #188, 6 @ 0xf0000002 │ │ │ │ - orreq r5, r4, #180, 6 @ 0xd0000002 │ │ │ │ - orreq r5, r4, #164, 6 @ 0x90000002 │ │ │ │ - cmneq r0, #196, 28 @ 0xc40 │ │ │ │ + orreq r5, r4, #148, 6 @ 0x50000002 │ │ │ │ + orreq r5, r4, #140, 6 @ 0x30000002 │ │ │ │ + orreq r5, r4, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq r0, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 418620 <__cxa_atexit@plt+0x401f10> │ │ │ │ - ldr r1, [pc, #84] @ 418630 <__cxa_atexit@plt+0x401f20> │ │ │ │ + bcc 418648 <__cxa_atexit@plt+0x401f38> │ │ │ │ + ldr r1, [pc, #84] @ 418658 <__cxa_atexit@plt+0x401f48> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 418634 <__cxa_atexit@plt+0x401f24> │ │ │ │ + ldr lr, [pc, #80] @ 41865c <__cxa_atexit@plt+0x401f4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 418638 <__cxa_atexit@plt+0x401f28> │ │ │ │ + ldr r1, [pc, #68] @ 418660 <__cxa_atexit@plt+0x401f50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #60] @ 41863c <__cxa_atexit@plt+0x401f2c> │ │ │ │ + ldr r2, [pc, #60] @ 418664 <__cxa_atexit@plt+0x401f54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq pc, #3008 @ 0xbc0 @ │ │ │ │ - orreq r5, r4, #32, 6 @ 0x80000000 │ │ │ │ - orreq r5, r4, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r0, #56, 28 @ 0x380 │ │ │ │ + movteq pc, #3224 @ 0xc98 @ │ │ │ │ + orreq r5, r4, #248, 4 @ 0x8000000f │ │ │ │ + orreq r5, r4, #240, 4 │ │ │ │ + cmneq r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4186c4 <__cxa_atexit@plt+0x401fb4> │ │ │ │ + bhi 4186ec <__cxa_atexit@plt+0x401fdc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4186cc <__cxa_atexit@plt+0x401fbc> │ │ │ │ - ldr r1, [pc, #104] @ 4186e0 <__cxa_atexit@plt+0x401fd0> │ │ │ │ + bcc 4186f4 <__cxa_atexit@plt+0x401fe4> │ │ │ │ + ldr r1, [pc, #104] @ 418708 <__cxa_atexit@plt+0x401ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 4186e4 <__cxa_atexit@plt+0x401fd4> │ │ │ │ + ldr r0, [pc, #84] @ 41870c <__cxa_atexit@plt+0x401ffc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 4186e8 <__cxa_atexit@plt+0x401fd8> │ │ │ │ + ldr lr, [pc, #76] @ 418710 <__cxa_atexit@plt+0x402000> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 4186ec <__cxa_atexit@plt+0x401fdc> │ │ │ │ + ldr r1, [pc, #72] @ 418714 <__cxa_atexit@plt+0x402004> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 4186d4 <__cxa_atexit@plt+0x401fc4> │ │ │ │ + b 4186fc <__cxa_atexit@plt+0x401fec> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r4, #152, 4 @ 0x80000009 │ │ │ │ - orreq r5, r4, #132, 4 @ 0x40000008 │ │ │ │ - orreq r5, r4, #124, 4 @ 0xc0000007 │ │ │ │ - orreq r5, r4, #204, 4 @ 0xc000000c │ │ │ │ - cmneq r0, #136, 26 @ 0x2200 │ │ │ │ + orreq r5, r4, #112, 4 │ │ │ │ + orreq r5, r4, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r5, r4, #84, 4 @ 0x40000005 │ │ │ │ + orreq r5, r4, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 418778 <__cxa_atexit@plt+0x402068> │ │ │ │ + bhi 4187a0 <__cxa_atexit@plt+0x402090> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 418780 <__cxa_atexit@plt+0x402070> │ │ │ │ - ldr r1, [pc, #108] @ 418794 <__cxa_atexit@plt+0x402084> │ │ │ │ + bcc 4187a8 <__cxa_atexit@plt+0x402098> │ │ │ │ + ldr r1, [pc, #108] @ 4187bc <__cxa_atexit@plt+0x4020ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 418798 <__cxa_atexit@plt+0x402088> │ │ │ │ + ldr r0, [pc, #104] @ 4187c0 <__cxa_atexit@plt+0x4020b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 41879c <__cxa_atexit@plt+0x40208c> │ │ │ │ + ldr r8, [pc, #88] @ 4187c4 <__cxa_atexit@plt+0x4020b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 4187a0 <__cxa_atexit@plt+0x402090> │ │ │ │ + ldr r1, [pc, #80] @ 4187c8 <__cxa_atexit@plt+0x4020b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4187a4 <__cxa_atexit@plt+0x402094> │ │ │ │ + ldr lr, [pc, #72] @ 4187cc <__cxa_atexit@plt+0x4020bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 418788 <__cxa_atexit@plt+0x402078> │ │ │ │ + b 4187b0 <__cxa_atexit@plt+0x4020a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r5, r4, #224, 2 @ 0x38 │ │ │ │ - movteq pc, #2656 @ 0xa60 @ │ │ │ │ - orreq r5, r4, #196, 2 @ 0x31 │ │ │ │ - orreq r5, r4, #188, 2 @ 0x2f │ │ │ │ - cmneq r0, #204, 24 @ 0xcc00 │ │ │ │ + orreq r5, r4, #184, 2 @ 0x2e │ │ │ │ + movteq pc, #2872 @ 0xb38 @ │ │ │ │ + orreq r5, r4, #156, 2 @ 0x27 │ │ │ │ + orreq r5, r4, #148, 2 @ 0x25 │ │ │ │ + cmneq r0, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 418810 <__cxa_atexit@plt+0x402100> │ │ │ │ - ldr r2, [pc, #76] @ 418820 <__cxa_atexit@plt+0x402110> │ │ │ │ + bcc 418838 <__cxa_atexit@plt+0x402128> │ │ │ │ + ldr r2, [pc, #76] @ 418848 <__cxa_atexit@plt+0x402138> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 418824 <__cxa_atexit@plt+0x402114> │ │ │ │ + ldr r1, [pc, #72] @ 41884c <__cxa_atexit@plt+0x40213c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 418828 <__cxa_atexit@plt+0x402118> │ │ │ │ + ldr r2, [pc, #52] @ 418850 <__cxa_atexit@plt+0x402140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - orreq r5, r4, #152, 2 @ 0x26 │ │ │ │ - orreq r5, r4, #36, 2 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ + orreq r5, r4, #112, 2 │ │ │ │ + orreq r5, r4, #252 @ 0xfc │ │ │ │ + cmneq r0, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 418910 <__cxa_atexit@plt+0x402200> │ │ │ │ + bhi 418938 <__cxa_atexit@plt+0x402228> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r6, r1, #20 │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4188a0 <__cxa_atexit@plt+0x402190> │ │ │ │ + bne 4188c8 <__cxa_atexit@plt+0x4021b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 418924 <__cxa_atexit@plt+0x402214> │ │ │ │ - ldr r3, [pc, #224] @ 418958 <__cxa_atexit@plt+0x402248> │ │ │ │ + bcc 41894c <__cxa_atexit@plt+0x40223c> │ │ │ │ + ldr r3, [pc, #224] @ 418980 <__cxa_atexit@plt+0x402270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r7, [r2, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 4188e0 <__cxa_atexit@plt+0x4021d0> │ │ │ │ - ldr r3, [pc, #196] @ 418960 <__cxa_atexit@plt+0x402250> │ │ │ │ + ble 418908 <__cxa_atexit@plt+0x4021f8> │ │ │ │ + ldr r3, [pc, #196] @ 418988 <__cxa_atexit@plt+0x402278> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4188e8 <__cxa_atexit@plt+0x4021d8> │ │ │ │ + b 418910 <__cxa_atexit@plt+0x402200> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 418930 <__cxa_atexit@plt+0x402220> │ │ │ │ - ldr r2, [pc, #144] @ 418948 <__cxa_atexit@plt+0x402238> │ │ │ │ + bcc 418958 <__cxa_atexit@plt+0x402248> │ │ │ │ + ldr r2, [pc, #144] @ 418970 <__cxa_atexit@plt+0x402260> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 4188f8 <__cxa_atexit@plt+0x4021e8> │ │ │ │ - ldr r2, [pc, #116] @ 418950 <__cxa_atexit@plt+0x402240> │ │ │ │ + ble 418920 <__cxa_atexit@plt+0x402210> │ │ │ │ + ldr r2, [pc, #116] @ 418978 <__cxa_atexit@plt+0x402268> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 418900 <__cxa_atexit@plt+0x4021f0> │ │ │ │ - ldr r3, [pc, #116] @ 41895c <__cxa_atexit@plt+0x40224c> │ │ │ │ + b 418928 <__cxa_atexit@plt+0x402218> │ │ │ │ + ldr r3, [pc, #116] @ 418984 <__cxa_atexit@plt+0x402274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r1, #16] │ │ │ │ str r2, [r1, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 41894c <__cxa_atexit@plt+0x40223c> │ │ │ │ + ldr r2, [pc, #76] @ 418974 <__cxa_atexit@plt+0x402264> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #16] │ │ │ │ str r3, [r1, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 418968 <__cxa_atexit@plt+0x402258> │ │ │ │ + ldr r7, [pc, #80] @ 418990 <__cxa_atexit@plt+0x402280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 418964 <__cxa_atexit@plt+0x402254> │ │ │ │ + ldr r3, [pc, #56] @ 41898c <__cxa_atexit@plt+0x40227c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 418938 <__cxa_atexit@plt+0x402228> │ │ │ │ - ldr r3, [pc, #28] @ 418954 <__cxa_atexit@plt+0x402244> │ │ │ │ + b 418960 <__cxa_atexit@plt+0x402250> │ │ │ │ + ldr r3, [pc, #28] @ 41897c <__cxa_atexit@plt+0x40226c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, #116, 22 @ 0x1d000 │ │ │ │ - cmneq r0, #12, 22 @ 0x3000 │ │ │ │ + cmneq r0, #76, 22 @ 0x13000 │ │ │ │ + cmneq r0, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4189e0 <__cxa_atexit@plt+0x4022d0> │ │ │ │ - ldr r1, [pc, #96] @ 4189f8 <__cxa_atexit@plt+0x4022e8> │ │ │ │ + bcc 418a08 <__cxa_atexit@plt+0x4022f8> │ │ │ │ + ldr r1, [pc, #96] @ 418a20 <__cxa_atexit@plt+0x402310> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 4189c8 <__cxa_atexit@plt+0x4022b8> │ │ │ │ - ldr r1, [pc, #60] @ 418a00 <__cxa_atexit@plt+0x4022f0> │ │ │ │ + ble 4189f0 <__cxa_atexit@plt+0x4022e0> │ │ │ │ + ldr r1, [pc, #60] @ 418a28 <__cxa_atexit@plt+0x402318> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4189d0 <__cxa_atexit@plt+0x4022c0> │ │ │ │ - ldr r1, [pc, #44] @ 4189fc <__cxa_atexit@plt+0x4022ec> │ │ │ │ + b 4189f8 <__cxa_atexit@plt+0x4022e8> │ │ │ │ + ldr r1, [pc, #44] @ 418a24 <__cxa_atexit@plt+0x402314> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 418a04 <__cxa_atexit@plt+0x4022f4> │ │ │ │ + ldr r3, [pc, #28] @ 418a2c <__cxa_atexit@plt+0x40231c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r0, #112, 20 @ 0x70000 │ │ │ │ + cmneq r0, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 418a7c <__cxa_atexit@plt+0x40236c> │ │ │ │ - ldr r1, [pc, #96] @ 418a94 <__cxa_atexit@plt+0x402384> │ │ │ │ + bcc 418aa4 <__cxa_atexit@plt+0x402394> │ │ │ │ + ldr r1, [pc, #96] @ 418abc <__cxa_atexit@plt+0x4023ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 418a64 <__cxa_atexit@plt+0x402354> │ │ │ │ - ldr r1, [pc, #60] @ 418a9c <__cxa_atexit@plt+0x40238c> │ │ │ │ + ble 418a8c <__cxa_atexit@plt+0x40237c> │ │ │ │ + ldr r1, [pc, #60] @ 418ac4 <__cxa_atexit@plt+0x4023b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 418a6c <__cxa_atexit@plt+0x40235c> │ │ │ │ - ldr r1, [pc, #44] @ 418a98 <__cxa_atexit@plt+0x402388> │ │ │ │ + b 418a94 <__cxa_atexit@plt+0x402384> │ │ │ │ + ldr r1, [pc, #44] @ 418ac0 <__cxa_atexit@plt+0x4023b0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 418aa0 <__cxa_atexit@plt+0x402390> │ │ │ │ + ldr r3, [pc, #28] @ 418ac8 <__cxa_atexit@plt+0x4023b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r0, #220, 18 @ 0x370000 │ │ │ │ + cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 418b14 <__cxa_atexit@plt+0x402404> │ │ │ │ - ldr r3, [pc, #92] @ 418b24 <__cxa_atexit@plt+0x402414> │ │ │ │ + bhi 418b3c <__cxa_atexit@plt+0x40242c> │ │ │ │ + ldr r3, [pc, #92] @ 418b4c <__cxa_atexit@plt+0x40243c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 418af4 <__cxa_atexit@plt+0x4023e4> │ │ │ │ - ldr r3, [pc, #76] @ 418b28 <__cxa_atexit@plt+0x402418> │ │ │ │ + beq 418b1c <__cxa_atexit@plt+0x40240c> │ │ │ │ + ldr r3, [pc, #76] @ 418b50 <__cxa_atexit@plt+0x402440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 418b04 <__cxa_atexit@plt+0x4023f4> │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ + beq 418b2c <__cxa_atexit@plt+0x40241c> │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 418b2c <__cxa_atexit@plt+0x40241c> │ │ │ │ + ldr r7, [pc, #16] @ 418b54 <__cxa_atexit@plt+0x402444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r0, #120, 18 @ 0x1e0000 │ │ │ │ - cmneq r0, #84, 18 @ 0x150000 │ │ │ │ + cmneq r0, #80, 18 @ 0x140000 │ │ │ │ + cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 418b6c <__cxa_atexit@plt+0x40245c> │ │ │ │ + ldr r3, [pc, #40] @ 418b94 <__cxa_atexit@plt+0x402484> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 418b60 <__cxa_atexit@plt+0x402450> │ │ │ │ + beq 418b88 <__cxa_atexit@plt+0x402478> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r0, #20, 18 @ 0x50000 │ │ │ │ + cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ - cmneq r0, #244, 16 @ 0xf40000 │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ + cmneq r0, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 418be8 <__cxa_atexit@plt+0x4024d8> │ │ │ │ - ldr r7, [pc, #72] @ 418c00 <__cxa_atexit@plt+0x4024f0> │ │ │ │ + bhi 418c10 <__cxa_atexit@plt+0x402500> │ │ │ │ + ldr r7, [pc, #72] @ 418c28 <__cxa_atexit@plt+0x402518> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r9} │ │ │ │ tst r3, #3 │ │ │ │ - beq 418bdc <__cxa_atexit@plt+0x4024cc> │ │ │ │ - ldr r7, [pc, #56] @ 418c04 <__cxa_atexit@plt+0x4024f4> │ │ │ │ + beq 418c04 <__cxa_atexit@plt+0x4024f4> │ │ │ │ + ldr r7, [pc, #56] @ 418c2c <__cxa_atexit@plt+0x40251c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r3 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 418c08 <__cxa_atexit@plt+0x4024f8> │ │ │ │ + ldr r7, [pc, #24] @ 418c30 <__cxa_atexit@plt+0x402520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r4, #176, 26 @ 0x2c00 │ │ │ │ - cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ - cmneq r0, #120, 16 @ 0x780000 │ │ │ │ + orreq r4, r4, #136, 26 @ 0x2200 │ │ │ │ + cmneq r0, #132, 16 @ 0x840000 │ │ │ │ + cmneq r0, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 418c30 <__cxa_atexit@plt+0x402520> │ │ │ │ + ldr r3, [pc, #16] @ 418c58 <__cxa_atexit@plt+0x402548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ - orreq r4, r4, #92, 26 @ 0x1700 │ │ │ │ - cmneq r0, #92, 16 @ 0x5c0000 │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ + orreq r4, r4, #52, 26 @ 0xd00 │ │ │ │ + cmneq r0, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 418c5c <__cxa_atexit@plt+0x40254c> │ │ │ │ + ldr r3, [pc, #8] @ 418c84 <__cxa_atexit@plt+0x402574> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmneq r0, #72, 16 @ 0x480000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ cmneq r0, #32, 16 @ 0x200000 │ │ │ │ + cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 418ccc <__cxa_atexit@plt+0x4025bc> │ │ │ │ - ldr r3, [pc, #88] @ 418ce0 <__cxa_atexit@plt+0x4025d0> │ │ │ │ + bhi 418cf4 <__cxa_atexit@plt+0x4025e4> │ │ │ │ + ldr r3, [pc, #88] @ 418d08 <__cxa_atexit@plt+0x4025f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 418cbc <__cxa_atexit@plt+0x4025ac> │ │ │ │ - ldr r7, [pc, #68] @ 418ce4 <__cxa_atexit@plt+0x4025d4> │ │ │ │ + beq 418ce4 <__cxa_atexit@plt+0x4025d4> │ │ │ │ + ldr r7, [pc, #68] @ 418d0c <__cxa_atexit@plt+0x4025fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #60] @ 418ce8 <__cxa_atexit@plt+0x4025d8> │ │ │ │ + ldr r7, [pc, #60] @ 418d10 <__cxa_atexit@plt+0x402600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, #0 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 418cec <__cxa_atexit@plt+0x4025dc> │ │ │ │ + ldr r7, [pc, #24] @ 418d14 <__cxa_atexit@plt+0x402604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r4, r4, #220, 24 @ 0xdc00 │ │ │ │ - orreq r4, r4, #204, 24 @ 0xcc00 │ │ │ │ - cmneq r0, #216, 14 @ 0x3600000 │ │ │ │ - cmneq r0, #148, 14 @ 0x2500000 │ │ │ │ + orreq r4, r4, #180, 24 @ 0xb400 │ │ │ │ + orreq r4, r4, #164, 24 @ 0xa400 │ │ │ │ + cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 418d24 <__cxa_atexit@plt+0x402614> │ │ │ │ + ldr r3, [pc, #32] @ 418d4c <__cxa_atexit@plt+0x40263c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 418d28 <__cxa_atexit@plt+0x402618> │ │ │ │ + ldr r3, [pc, #20] @ 418d50 <__cxa_atexit@plt+0x402640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 41883c <__cxa_atexit@plt+0x40212c> │ │ │ │ - orreq r4, r4, #116, 24 @ 0x7400 │ │ │ │ - orreq r4, r4, #104, 24 @ 0x6800 │ │ │ │ + b 418864 <__cxa_atexit@plt+0x402154> │ │ │ │ + orreq r4, r4, #76, 24 @ 0x4c00 │ │ │ │ + orreq r4, r4, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 418da4 <__cxa_atexit@plt+0x402694> │ │ │ │ - ldr r3, [pc, #104] @ 418dbc <__cxa_atexit@plt+0x4026ac> │ │ │ │ + bcc 418dcc <__cxa_atexit@plt+0x4026bc> │ │ │ │ + ldr r3, [pc, #104] @ 418de4 <__cxa_atexit@plt+0x4026d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #26 │ │ │ │ - ldr r9, [pc, #88] @ 418dc0 <__cxa_atexit@plt+0x4026b0> │ │ │ │ + ldr r9, [pc, #88] @ 418de8 <__cxa_atexit@plt+0x4026d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #84] @ 418dc4 <__cxa_atexit@plt+0x4026b4> │ │ │ │ + ldr lr, [pc, #84] @ 418dec <__cxa_atexit@plt+0x4026dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #80] @ 418dc8 <__cxa_atexit@plt+0x4026b8> │ │ │ │ + ldr r1, [pc, #80] @ 418df0 <__cxa_atexit@plt+0x4026e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r7 │ │ │ │ str r1, [r2, #20]! │ │ │ │ str r8, [r7, #28] │ │ │ │ str r9, [r7, #32] │ │ │ │ str r2, [r7, #36] @ 0x24 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ str r8, [r7, #8] │ │ │ │ str lr, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 418dcc <__cxa_atexit@plt+0x4026bc> │ │ │ │ + ldr r7, [pc, #32] @ 418df4 <__cxa_atexit@plt+0x4026e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r4, #160, 26 @ 0x2800 │ │ │ │ - orreq r4, r4, #164, 24 @ 0xa400 │ │ │ │ - orreq r4, r4, #200, 22 @ 0x32000 │ │ │ │ - orreq r4, r4, #128, 26 @ 0x2000 │ │ │ │ - cmneq r0, #252, 14 @ 0x3f00000 │ │ │ │ + orreq r4, r4, #120, 26 @ 0x1e00 │ │ │ │ + orreq r4, r4, #124, 24 @ 0x7c00 │ │ │ │ + orreq r4, r4, #160, 22 @ 0x28000 │ │ │ │ + orreq r4, r4, #88, 26 @ 0x1600 │ │ │ │ + cmneq r0, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 418df0 <__cxa_atexit@plt+0x4026e0> │ │ │ │ + ldr r3, [pc, #8] @ 418e18 <__cxa_atexit@plt+0x402708> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ - cmneq r0, #180, 14 @ 0x2d00000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r0, #152, 14 @ 0x2600000 │ │ │ │ + cmneq r0, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 418e38 <__cxa_atexit@plt+0x402728> │ │ │ │ - ldr r2, [pc, #44] @ 418e44 <__cxa_atexit@plt+0x402734> │ │ │ │ + bhi 418e60 <__cxa_atexit@plt+0x402750> │ │ │ │ + ldr r2, [pc, #44] @ 418e6c <__cxa_atexit@plt+0x40275c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #36] @ 418e48 <__cxa_atexit@plt+0x402738> │ │ │ │ + ldr r3, [pc, #36] @ 418e70 <__cxa_atexit@plt+0x402760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #24] @ 418e4c <__cxa_atexit@plt+0x40273c> │ │ │ │ + ldr r9, [pc, #24] @ 418e74 <__cxa_atexit@plt+0x402764> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r4, #248, 20 @ 0xf8000 │ │ │ │ - orreq r5, r4, #8, 22 @ 0x2000 │ │ │ │ - orreq r5, r4, #8, 16 @ 0x80000 │ │ │ │ - cmneq r0, #88, 14 @ 0x1600000 │ │ │ │ + orreq r4, r4, #208, 20 @ 0xd0000 │ │ │ │ + orreq r5, r4, #224, 20 @ 0xe0000 │ │ │ │ + orreq r5, r4, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r0, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 418f10 <__cxa_atexit@plt+0x402800> │ │ │ │ - ldr r2, [pc, #188] @ 418f2c <__cxa_atexit@plt+0x40281c> │ │ │ │ + bhi 418f38 <__cxa_atexit@plt+0x402828> │ │ │ │ + ldr r2, [pc, #188] @ 418f54 <__cxa_atexit@plt+0x402844> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #180] @ 418f30 <__cxa_atexit@plt+0x402820> │ │ │ │ + ldr r1, [pc, #180] @ 418f58 <__cxa_atexit@plt+0x402848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #160] @ 418f34 <__cxa_atexit@plt+0x402824> │ │ │ │ + ldrne r2, [pc, #160] @ 418f5c <__cxa_atexit@plt+0x40284c> │ │ │ │ addne r2, pc, r2 │ │ │ │ ldrne r7, [r7, #7] │ │ │ │ strne r2, [r3] │ │ │ │ andsne r2, r7, #3 │ │ │ │ - bne 418eb0 <__cxa_atexit@plt+0x4027a0> │ │ │ │ + bne 418ed8 <__cxa_atexit@plt+0x4027c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 418efc <__cxa_atexit@plt+0x4027ec> │ │ │ │ + bne 418f24 <__cxa_atexit@plt+0x402814> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 418f18 <__cxa_atexit@plt+0x402808> │ │ │ │ - ldr r3, [pc, #108] @ 418f3c <__cxa_atexit@plt+0x40282c> │ │ │ │ + bcc 418f40 <__cxa_atexit@plt+0x402830> │ │ │ │ + ldr r3, [pc, #108] @ 418f64 <__cxa_atexit@plt+0x402854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ 418f40 <__cxa_atexit@plt+0x402830> │ │ │ │ + ldr r1, [pc, #104] @ 418f68 <__cxa_atexit@plt+0x402858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 418f38 <__cxa_atexit@plt+0x402828> │ │ │ │ + ldr r7, [pc, #52] @ 418f60 <__cxa_atexit@plt+0x402850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r4, r4, #148, 20 @ 0x94000 │ │ │ │ + orreq r4, r4, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - orreq r4, r4, #84, 20 @ 0x54000 │ │ │ │ + orreq r4, r4, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r4, r4, #96, 20 @ 0x60000 │ │ │ │ - cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + orreq r4, r4, #56, 20 @ 0x38000 │ │ │ │ + cmneq r0, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 418fe0 <__cxa_atexit@plt+0x4028d0> │ │ │ │ + ldr r3, [pc, #136] @ 419008 <__cxa_atexit@plt+0x4028f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 418fb4 <__cxa_atexit@plt+0x4028a4> │ │ │ │ + beq 418fdc <__cxa_atexit@plt+0x4028cc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 418fbc <__cxa_atexit@plt+0x4028ac> │ │ │ │ + bne 418fe4 <__cxa_atexit@plt+0x4028d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 418fd0 <__cxa_atexit@plt+0x4028c0> │ │ │ │ - ldr r2, [pc, #96] @ 418fe8 <__cxa_atexit@plt+0x4028d8> │ │ │ │ + bcc 418ff8 <__cxa_atexit@plt+0x4028e8> │ │ │ │ + ldr r2, [pc, #96] @ 419010 <__cxa_atexit@plt+0x402900> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 418fec <__cxa_atexit@plt+0x4028dc> │ │ │ │ + ldr r1, [pc, #92] @ 419014 <__cxa_atexit@plt+0x402904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 418fe4 <__cxa_atexit@plt+0x4028d4> │ │ │ │ + ldr r7, [pc, #32] @ 41900c <__cxa_atexit@plt+0x4028fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r4, r4, #148, 18 @ 0x250000 │ │ │ │ + orreq r4, r4, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - orreq r4, r4, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq r0, #184, 10 @ 0x2e000000 │ │ │ │ + orreq r4, r4, #128, 18 @ 0x200000 │ │ │ │ + cmneq r0, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41904c <__cxa_atexit@plt+0x40293c> │ │ │ │ + bne 419074 <__cxa_atexit@plt+0x402964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 419060 <__cxa_atexit@plt+0x402950> │ │ │ │ - ldr r2, [pc, #84] @ 419074 <__cxa_atexit@plt+0x402964> │ │ │ │ + bcc 419088 <__cxa_atexit@plt+0x402978> │ │ │ │ + ldr r2, [pc, #84] @ 41909c <__cxa_atexit@plt+0x40298c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 419078 <__cxa_atexit@plt+0x402968> │ │ │ │ + ldr r1, [pc, #80] @ 4190a0 <__cxa_atexit@plt+0x402990> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 419070 <__cxa_atexit@plt+0x402960> │ │ │ │ + ldr r7, [pc, #28] @ 419098 <__cxa_atexit@plt+0x402988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r4, #4, 18 @ 0x10000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r4, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - orreq r4, r4, #16, 18 @ 0x40000 │ │ │ │ - cmneq r0, #44, 10 @ 0xb000000 │ │ │ │ + orreq r4, r4, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r0, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4190e8 <__cxa_atexit@plt+0x4029d8> │ │ │ │ - ldr r2, [pc, #84] @ 4190f0 <__cxa_atexit@plt+0x4029e0> │ │ │ │ + bhi 419110 <__cxa_atexit@plt+0x402a00> │ │ │ │ + ldr r2, [pc, #84] @ 419118 <__cxa_atexit@plt+0x402a08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 4190f4 <__cxa_atexit@plt+0x4029e4> │ │ │ │ + ldr r1, [pc, #76] @ 41911c <__cxa_atexit@plt+0x402a0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4190dc <__cxa_atexit@plt+0x4029cc> │ │ │ │ - ldr r3, [pc, #52] @ 4190f8 <__cxa_atexit@plt+0x4029e8> │ │ │ │ + beq 419104 <__cxa_atexit@plt+0x4029f4> │ │ │ │ + ldr r3, [pc, #52] @ 419120 <__cxa_atexit@plt+0x402a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r9, [pc, #36] @ 4190fc <__cxa_atexit@plt+0x4029ec> │ │ │ │ + ldr r9, [pc, #36] @ 419124 <__cxa_atexit@plt+0x402a14> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r4, r4, #104, 16 @ 0x680000 │ │ │ │ - orreq r5, r4, #104, 16 @ 0x680000 │ │ │ │ - orreq r5, r4, #100, 10 @ 0x19000000 │ │ │ │ - cmneq r0, #168, 8 @ 0xa8000000 │ │ │ │ + orreq r4, r4, #64, 16 @ 0x400000 │ │ │ │ + orreq r5, r4, #64, 16 @ 0x400000 │ │ │ │ + orreq r5, r4, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 41912c <__cxa_atexit@plt+0x402a1c> │ │ │ │ + ldr r3, [pc, #24] @ 419154 <__cxa_atexit@plt+0x402a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r9, [pc, #8] @ 419130 <__cxa_atexit@plt+0x402a20> │ │ │ │ + ldr r9, [pc, #8] @ 419158 <__cxa_atexit@plt+0x402a48> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - orreq r5, r4, #24, 16 @ 0x180000 │ │ │ │ - orreq r5, r4, #20, 10 @ 0x5000000 │ │ │ │ - cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + orreq r5, r4, #240, 14 @ 0x3c00000 │ │ │ │ + orreq r5, r4, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 419188 <__cxa_atexit@plt+0x402a78> │ │ │ │ - ldr r7, [pc, #64] @ 4191a0 <__cxa_atexit@plt+0x402a90> │ │ │ │ + bcc 4191b0 <__cxa_atexit@plt+0x402aa0> │ │ │ │ + ldr r7, [pc, #64] @ 4191c8 <__cxa_atexit@plt+0x402ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4191a4 <__cxa_atexit@plt+0x402a94> │ │ │ │ + ldr r2, [pc, #60] @ 4191cc <__cxa_atexit@plt+0x402abc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #12]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4191a8 <__cxa_atexit@plt+0x402a98> │ │ │ │ + ldr r7, [pc, #24] @ 4191d0 <__cxa_atexit@plt+0x402ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r0, #48, 8 @ 0x30000000 │ │ │ │ cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r0, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 41923c <__cxa_atexit@plt+0x402b2c> │ │ │ │ - ldr r7, [pc, #180] @ 419284 <__cxa_atexit@plt+0x402b74> │ │ │ │ + bhi 419264 <__cxa_atexit@plt+0x402b54> │ │ │ │ + ldr r7, [pc, #180] @ 4192ac <__cxa_atexit@plt+0x402b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r1] │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 41924c <__cxa_atexit@plt+0x402b3c> │ │ │ │ - ldr r7, [pc, #156] @ 419288 <__cxa_atexit@plt+0x402b78> │ │ │ │ + bcc 419274 <__cxa_atexit@plt+0x402b64> │ │ │ │ + ldr r7, [pc, #156] @ 4192b0 <__cxa_atexit@plt+0x402ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 41928c <__cxa_atexit@plt+0x402b7c> │ │ │ │ + ldr r2, [pc, #152] @ 4192b4 <__cxa_atexit@plt+0x402ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #12]! │ │ │ │ add r2, r3, #32 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 41926c <__cxa_atexit@plt+0x402b5c> │ │ │ │ - ldr r1, [pc, #120] @ 419298 <__cxa_atexit@plt+0x402b88> │ │ │ │ + bcc 419294 <__cxa_atexit@plt+0x402b84> │ │ │ │ + ldr r1, [pc, #120] @ 4192c0 <__cxa_atexit@plt+0x402bb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 419294 <__cxa_atexit@plt+0x402b84> │ │ │ │ + ldr r7, [pc, #80] @ 4192bc <__cxa_atexit@plt+0x402bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 419290 <__cxa_atexit@plt+0x402b80> │ │ │ │ + ldr r7, [pc, #60] @ 4192b8 <__cxa_atexit@plt+0x402ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq r0, #108, 6 @ 0xb0000001 │ │ │ │ - cmneq r0, #132, 6 @ 0x10000002 │ │ │ │ - orreq r4, r4, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r0, #68, 6 @ 0x10000001 │ │ │ │ + cmneq r0, #92, 6 @ 0x70000001 │ │ │ │ + orreq r4, r4, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4192d0 <__cxa_atexit@plt+0x402bc0> │ │ │ │ - ldr r2, [pc, #28] @ 4192dc <__cxa_atexit@plt+0x402bcc> │ │ │ │ + bcc 4192f8 <__cxa_atexit@plt+0x402be8> │ │ │ │ + ldr r2, [pc, #28] @ 419304 <__cxa_atexit@plt+0x402bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r4, r4, #76, 14 @ 0x1300000 │ │ │ │ - cmneq r0, #220, 4 @ 0xc000000d │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r4, r4, #36, 14 @ 0x900000 │ │ │ │ + cmneq r0, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 419304 <__cxa_atexit@plt+0x402bf4> │ │ │ │ + ldr r3, [pc, #8] @ 41932c <__cxa_atexit@plt+0x402c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r0, #204, 4 @ 0xc000000c │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 419338 <__cxa_atexit@plt+0x402c28> │ │ │ │ + bhi 419360 <__cxa_atexit@plt+0x402c50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 419340 <__cxa_atexit@plt+0x402c30> │ │ │ │ + ldr r2, [pc, #24] @ 419368 <__cxa_atexit@plt+0x402c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785d58 <__cxa_atexit@plt+0x76f648> │ │ │ │ + b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r4, #232, 10 @ 0x3a000000 │ │ │ │ + orreq r4, r4, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 419400 <__cxa_atexit@plt+0x402cf0> │ │ │ │ - ldr r2, [pc, #188] @ 41941c <__cxa_atexit@plt+0x402d0c> │ │ │ │ + bhi 419428 <__cxa_atexit@plt+0x402d18> │ │ │ │ + ldr r2, [pc, #188] @ 419444 <__cxa_atexit@plt+0x402d34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #180] @ 419420 <__cxa_atexit@plt+0x402d10> │ │ │ │ + ldr r1, [pc, #180] @ 419448 <__cxa_atexit@plt+0x402d38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #160] @ 419424 <__cxa_atexit@plt+0x402d14> │ │ │ │ + ldrne r2, [pc, #160] @ 41944c <__cxa_atexit@plt+0x402d3c> │ │ │ │ addne r2, pc, r2 │ │ │ │ ldrne r7, [r7, #7] │ │ │ │ strne r2, [r3] │ │ │ │ andsne r2, r7, #3 │ │ │ │ - bne 4193a0 <__cxa_atexit@plt+0x402c90> │ │ │ │ + bne 4193c8 <__cxa_atexit@plt+0x402cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4193ec <__cxa_atexit@plt+0x402cdc> │ │ │ │ + bne 419414 <__cxa_atexit@plt+0x402d04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 419408 <__cxa_atexit@plt+0x402cf8> │ │ │ │ - ldr r3, [pc, #108] @ 41942c <__cxa_atexit@plt+0x402d1c> │ │ │ │ + bcc 419430 <__cxa_atexit@plt+0x402d20> │ │ │ │ + ldr r3, [pc, #108] @ 419454 <__cxa_atexit@plt+0x402d44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ 419430 <__cxa_atexit@plt+0x402d20> │ │ │ │ + ldr r1, [pc, #104] @ 419458 <__cxa_atexit@plt+0x402d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 419428 <__cxa_atexit@plt+0x402d18> │ │ │ │ + ldr r7, [pc, #52] @ 419450 <__cxa_atexit@plt+0x402d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq r4, r4, #164, 10 @ 0x29000000 │ │ │ │ + orreq r4, r4, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - orreq r4, r4, #100, 10 @ 0x19000000 │ │ │ │ + orreq r4, r4, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq r4, r4, #112, 10 @ 0x1c000000 │ │ │ │ + orreq r4, r4, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 4194cc <__cxa_atexit@plt+0x402dbc> │ │ │ │ + ldr r3, [pc, #136] @ 4194f4 <__cxa_atexit@plt+0x402de4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4194a0 <__cxa_atexit@plt+0x402d90> │ │ │ │ + beq 4194c8 <__cxa_atexit@plt+0x402db8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4194a8 <__cxa_atexit@plt+0x402d98> │ │ │ │ + bne 4194d0 <__cxa_atexit@plt+0x402dc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4194bc <__cxa_atexit@plt+0x402dac> │ │ │ │ - ldr r2, [pc, #96] @ 4194d4 <__cxa_atexit@plt+0x402dc4> │ │ │ │ + bcc 4194e4 <__cxa_atexit@plt+0x402dd4> │ │ │ │ + ldr r2, [pc, #96] @ 4194fc <__cxa_atexit@plt+0x402dec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 4194d8 <__cxa_atexit@plt+0x402dc8> │ │ │ │ + ldr r1, [pc, #92] @ 419500 <__cxa_atexit@plt+0x402df0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4194d0 <__cxa_atexit@plt+0x402dc0> │ │ │ │ + ldr r7, [pc, #32] @ 4194f8 <__cxa_atexit@plt+0x402de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - orreq r4, r4, #168, 8 @ 0xa8000000 │ │ │ │ + orreq r4, r4, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - orreq r4, r4, #188, 8 @ 0xbc000000 │ │ │ │ + orreq r4, r4, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 419534 <__cxa_atexit@plt+0x402e24> │ │ │ │ + bne 41955c <__cxa_atexit@plt+0x402e4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 419548 <__cxa_atexit@plt+0x402e38> │ │ │ │ - ldr r2, [pc, #84] @ 41955c <__cxa_atexit@plt+0x402e4c> │ │ │ │ + bcc 419570 <__cxa_atexit@plt+0x402e60> │ │ │ │ + ldr r2, [pc, #84] @ 419584 <__cxa_atexit@plt+0x402e74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 419560 <__cxa_atexit@plt+0x402e50> │ │ │ │ + ldr r1, [pc, #80] @ 419588 <__cxa_atexit@plt+0x402e78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 419558 <__cxa_atexit@plt+0x402e48> │ │ │ │ + ldr r7, [pc, #28] @ 419580 <__cxa_atexit@plt+0x402e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r4, #28, 8 @ 0x1c000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r4, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - orreq r4, r4, #40, 8 @ 0x28000000 │ │ │ │ + orreq r4, r4, #0, 8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4195d4 <__cxa_atexit@plt+0x402ec4> │ │ │ │ - ldr r2, [pc, #92] @ 4195dc <__cxa_atexit@plt+0x402ecc> │ │ │ │ + bhi 4195fc <__cxa_atexit@plt+0x402eec> │ │ │ │ + ldr r2, [pc, #92] @ 419604 <__cxa_atexit@plt+0x402ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 4195e0 <__cxa_atexit@plt+0x402ed0> │ │ │ │ + ldr r1, [pc, #84] @ 419608 <__cxa_atexit@plt+0x402ef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4195c8 <__cxa_atexit@plt+0x402eb8> │ │ │ │ - ldr r2, [pc, #60] @ 4195e4 <__cxa_atexit@plt+0x402ed4> │ │ │ │ + beq 4195f0 <__cxa_atexit@plt+0x402ee0> │ │ │ │ + ldr r2, [pc, #60] @ 41960c <__cxa_atexit@plt+0x402efc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4195c8 <__cxa_atexit@plt+0x402eb8> │ │ │ │ + beq 4195f0 <__cxa_atexit@plt+0x402ee0> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r4, r4, #132, 6 @ 0x10000002 │ │ │ │ + orreq r4, r4, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 419620 <__cxa_atexit@plt+0x402f10> │ │ │ │ + ldr r3, [pc, #40] @ 419648 <__cxa_atexit@plt+0x402f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 419618 <__cxa_atexit@plt+0x402f08> │ │ │ │ + beq 419640 <__cxa_atexit@plt+0x402f30> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785d60 <__cxa_atexit@plt+0x76f650> │ │ │ │ + b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41969c <__cxa_atexit@plt+0x402f8c> │ │ │ │ - ldr r3, [pc, #80] @ 4196b4 <__cxa_atexit@plt+0x402fa4> │ │ │ │ + bcc 4196c4 <__cxa_atexit@plt+0x402fb4> │ │ │ │ + ldr r3, [pc, #80] @ 4196dc <__cxa_atexit@plt+0x402fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 4196b8 <__cxa_atexit@plt+0x402fa8> │ │ │ │ + ldr r2, [pc, #76] @ 4196e0 <__cxa_atexit@plt+0x402fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4196bc <__cxa_atexit@plt+0x402fac> │ │ │ │ + ldr r1, [pc, #72] @ 4196e4 <__cxa_atexit@plt+0x402fd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4196c0 <__cxa_atexit@plt+0x402fb0> │ │ │ │ + ldr r7, [pc, #28] @ 4196e8 <__cxa_atexit@plt+0x402fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - orreq r4, r4, #152, 6 @ 0x60000002 │ │ │ │ - cmneq r0, #52, 30 @ 0xd0 │ │ │ │ + orreq r4, r4, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq r0, #12, 30 @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4196e4 <__cxa_atexit@plt+0x402fd4> │ │ │ │ + ldr r3, [pc, #8] @ 41970c <__cxa_atexit@plt+0x402ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r0, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r0, #32, 30 @ 0x80 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r0, #212, 28 @ 0xd40 │ │ │ │ + cmneq r0, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41974c <__cxa_atexit@plt+0x40303c> │ │ │ │ + bhi 419774 <__cxa_atexit@plt+0x403064> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 419744 <__cxa_atexit@plt+0x403034> │ │ │ │ - ldr r3, [pc, #56] @ 419754 <__cxa_atexit@plt+0x403044> │ │ │ │ + beq 41976c <__cxa_atexit@plt+0x40305c> │ │ │ │ + ldr r3, [pc, #56] @ 41977c <__cxa_atexit@plt+0x40306c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 419758 <__cxa_atexit@plt+0x403048> │ │ │ │ + ldr r2, [pc, #52] @ 419780 <__cxa_atexit@plt+0x403070> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 41975c <__cxa_atexit@plt+0x40304c> │ │ │ │ + ldr r3, [pc, #44] @ 419784 <__cxa_atexit@plt+0x403074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ - orreq r4, r4, #48, 4 │ │ │ │ - cmneq r0, #168, 28 @ 0xa80 │ │ │ │ + cmneq r0, #180, 28 @ 0xb40 │ │ │ │ + orreq r4, r4, #8, 4 @ 0x80000000 │ │ │ │ + cmneq r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 41978c <__cxa_atexit@plt+0x40307c> │ │ │ │ + ldr r3, [pc, #24] @ 4197b4 <__cxa_atexit@plt+0x4030a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 419790 <__cxa_atexit@plt+0x403080> │ │ │ │ + ldr r2, [pc, #20] @ 4197b8 <__cxa_atexit@plt+0x4030a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r0, #132, 28 @ 0x840 │ │ │ │ + cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4197f8 <__cxa_atexit@plt+0x4030e8> │ │ │ │ - ldr lr, [pc, #80] @ 419810 <__cxa_atexit@plt+0x403100> │ │ │ │ + bcc 419820 <__cxa_atexit@plt+0x403110> │ │ │ │ + ldr lr, [pc, #80] @ 419838 <__cxa_atexit@plt+0x403128> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 419814 <__cxa_atexit@plt+0x403104> │ │ │ │ + ldr r8, [pc, #68] @ 41983c <__cxa_atexit@plt+0x40312c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 419818 <__cxa_atexit@plt+0x403108> │ │ │ │ + ldr r3, [pc, #24] @ 419840 <__cxa_atexit@plt+0x403130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r4, r4, #136, 20 @ 0x88000 │ │ │ │ - orreq r4, r4, #144, 18 @ 0x240000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r4, r4, #96, 20 @ 0x60000 │ │ │ │ + orreq r4, r4, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 419874 <__cxa_atexit@plt+0x403164> │ │ │ │ - ldr r8, [pc, #76] @ 41988c <__cxa_atexit@plt+0x40317c> │ │ │ │ + bcc 41989c <__cxa_atexit@plt+0x40318c> │ │ │ │ + ldr r8, [pc, #76] @ 4198b4 <__cxa_atexit@plt+0x4031a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 419890 <__cxa_atexit@plt+0x403180> │ │ │ │ + ldr lr, [pc, #72] @ 4198b8 <__cxa_atexit@plt+0x4031a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 419894 <__cxa_atexit@plt+0x403184> │ │ │ │ + ldr r3, [pc, #24] @ 4198bc <__cxa_atexit@plt+0x4031ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r4, r4, #8, 20 @ 0x8000 │ │ │ │ - orreq r4, r4, #24, 18 @ 0x60000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r4, r4, #224, 18 @ 0x380000 │ │ │ │ + orreq r4, r4, #240, 16 @ 0xf00000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4198cc <__cxa_atexit@plt+0x4031bc> │ │ │ │ + bhi 4198f4 <__cxa_atexit@plt+0x4031e4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 4198d4 <__cxa_atexit@plt+0x4031c4> │ │ │ │ + ldr r1, [pc, #24] @ 4198fc <__cxa_atexit@plt+0x4031ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4198e4 <__cxa_atexit@plt+0x4031d4> │ │ │ │ + b 41990c <__cxa_atexit@plt+0x4031fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r4, #84 @ 0x54 │ │ │ │ + orreq r4, r4, #44 @ 0x2c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 419974 <__cxa_atexit@plt+0x403264> │ │ │ │ + bhi 41999c <__cxa_atexit@plt+0x40328c> │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 419968 <__cxa_atexit@plt+0x403258> │ │ │ │ + beq 419990 <__cxa_atexit@plt+0x403280> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 419984 <__cxa_atexit@plt+0x403274> │ │ │ │ - ldr r2, [pc, #136] @ 4199a8 <__cxa_atexit@plt+0x403298> │ │ │ │ + bcc 4199ac <__cxa_atexit@plt+0x40329c> │ │ │ │ + ldr r2, [pc, #136] @ 4199d0 <__cxa_atexit@plt+0x4032c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #116] @ 4199ac <__cxa_atexit@plt+0x40329c> │ │ │ │ + ldr lr, [pc, #116] @ 4199d4 <__cxa_atexit@plt+0x4032c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ strb r7, [r6, #20] │ │ │ │ - ldr r7, [pc, #108] @ 4199b0 <__cxa_atexit@plt+0x4032a0> │ │ │ │ + ldr r7, [pc, #108] @ 4199d8 <__cxa_atexit@plt+0x4032c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4199a4 <__cxa_atexit@plt+0x403294> │ │ │ │ + ldr r7, [pc, #40] @ 4199cc <__cxa_atexit@plt+0x4032bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 4199a0 <__cxa_atexit@plt+0x403290> │ │ │ │ + ldr r6, [pc, #20] @ 4199c8 <__cxa_atexit@plt+0x4032b8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, #176, 24 @ 0xb000 │ │ │ │ + cmneq r0, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - orreq r3, r4, #224, 30 @ 0x380 │ │ │ │ - orreq r4, r4, #164, 12 @ 0xa400000 │ │ │ │ + orreq r3, r4, #184, 30 @ 0x2e0 │ │ │ │ + orreq r4, r4, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 419a20 <__cxa_atexit@plt+0x403310> │ │ │ │ - ldr r2, [pc, #92] @ 419a38 <__cxa_atexit@plt+0x403328> │ │ │ │ + bcc 419a48 <__cxa_atexit@plt+0x403338> │ │ │ │ + ldr r2, [pc, #92] @ 419a60 <__cxa_atexit@plt+0x403350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ sub r2, r6, #15 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 419a3c <__cxa_atexit@plt+0x40332c> │ │ │ │ + ldr lr, [pc, #68] @ 419a64 <__cxa_atexit@plt+0x403354> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ strb r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #60] @ 419a40 <__cxa_atexit@plt+0x403330> │ │ │ │ + ldr r7, [pc, #60] @ 419a68 <__cxa_atexit@plt+0x403358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r1, r7} │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 419a44 <__cxa_atexit@plt+0x403334> │ │ │ │ + ldr r3, [pc, #28] @ 419a6c <__cxa_atexit@plt+0x40335c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - orreq r3, r4, #32, 30 @ 0x80 │ │ │ │ - orreq r4, r4, #228, 10 @ 0x39000000 │ │ │ │ + orreq r3, r4, #248, 28 @ 0xf80 │ │ │ │ + orreq r4, r4, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 419aa4 <__cxa_atexit@plt+0x403394> │ │ │ │ + bhi 419acc <__cxa_atexit@plt+0x4033bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 419a9c <__cxa_atexit@plt+0x40338c> │ │ │ │ - ldr r8, [pc, #52] @ 419aac <__cxa_atexit@plt+0x40339c> │ │ │ │ + beq 419ac4 <__cxa_atexit@plt+0x4033b4> │ │ │ │ + ldr r8, [pc, #52] @ 419ad4 <__cxa_atexit@plt+0x4033c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #48] @ 419ab0 <__cxa_atexit@plt+0x4033a0> │ │ │ │ + ldr r7, [pc, #48] @ 419ad8 <__cxa_atexit@plt+0x4033c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #36] @ 419ab4 <__cxa_atexit@plt+0x4033a4> │ │ │ │ + ldr r7, [pc, #36] @ 419adc <__cxa_atexit@plt+0x4033cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4198e4 <__cxa_atexit@plt+0x4031d4> │ │ │ │ + b 41990c <__cxa_atexit@plt+0x4031fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #1748 @ 0x6d4 │ │ │ │ - orreq r3, r4, #224, 28 @ 0xe00 │ │ │ │ - orreq r3, r4, #232, 28 @ 0xe80 │ │ │ │ + movteq lr, #1964 @ 0x7ac │ │ │ │ + orreq r3, r4, #184, 28 @ 0xb80 │ │ │ │ + orreq r3, r4, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 419b14 <__cxa_atexit@plt+0x403404> │ │ │ │ + bhi 419b3c <__cxa_atexit@plt+0x40342c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 419b0c <__cxa_atexit@plt+0x4033fc> │ │ │ │ - ldr r8, [pc, #52] @ 419b1c <__cxa_atexit@plt+0x40340c> │ │ │ │ + beq 419b34 <__cxa_atexit@plt+0x403424> │ │ │ │ + ldr r8, [pc, #52] @ 419b44 <__cxa_atexit@plt+0x403434> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #48] @ 419b20 <__cxa_atexit@plt+0x403410> │ │ │ │ + ldr r7, [pc, #48] @ 419b48 <__cxa_atexit@plt+0x403438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #36] @ 419b24 <__cxa_atexit@plt+0x403414> │ │ │ │ + ldr r7, [pc, #36] @ 419b4c <__cxa_atexit@plt+0x40343c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4198e4 <__cxa_atexit@plt+0x4031d4> │ │ │ │ + b 41990c <__cxa_atexit@plt+0x4031fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #1624 @ 0x658 │ │ │ │ - orreq r3, r4, #112, 28 @ 0x700 │ │ │ │ - orreq r3, r4, #120, 28 @ 0x780 │ │ │ │ + movteq lr, #1840 @ 0x730 │ │ │ │ + orreq r3, r4, #72, 28 @ 0x480 │ │ │ │ + orreq r3, r4, #80, 28 @ 0x500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 419bfc <__cxa_atexit@plt+0x4034ec> │ │ │ │ + bhi 419c24 <__cxa_atexit@plt+0x403514> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #172] @ 419c20 <__cxa_atexit@plt+0x403510> │ │ │ │ + ldr r0, [pc, #172] @ 419c48 <__cxa_atexit@plt+0x403538> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r1, #1 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 419c0c <__cxa_atexit@plt+0x4034fc> │ │ │ │ + bcc 419c34 <__cxa_atexit@plt+0x403524> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 419ba8 <__cxa_atexit@plt+0x403498> │ │ │ │ - ldr r7, [pc, #132] @ 419c24 <__cxa_atexit@plt+0x403514> │ │ │ │ + bne 419bd0 <__cxa_atexit@plt+0x4034c0> │ │ │ │ + ldr r7, [pc, #132] @ 419c4c <__cxa_atexit@plt+0x40353c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r2, [pc, #120] @ 419c28 <__cxa_atexit@plt+0x403518> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r2, [pc, #120] @ 419c50 <__cxa_atexit@plt+0x403540> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 419c2c <__cxa_atexit@plt+0x40351c> │ │ │ │ + ldr lr, [pc, #116] @ 419c54 <__cxa_atexit@plt+0x403544> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldrb r1, [r8] │ │ │ │ - ldr r9, [pc, #104] @ 419c30 <__cxa_atexit@plt+0x403520> │ │ │ │ + ldr r9, [pc, #104] @ 419c58 <__cxa_atexit@plt+0x403548> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #4]! │ │ │ │ strb r1, [r6, #28] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #16]! │ │ │ │ str lr, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r4, #156, 26 @ 0x2700 │ │ │ │ - cmneq r0, #176, 20 @ 0xb0000 │ │ │ │ + orreq r3, r4, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r0, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0x00000eb4 │ │ │ │ andeq r0, r0, ip, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 419cc0 <__cxa_atexit@plt+0x4035b0> │ │ │ │ - ldr r3, [pc, #140] @ 419ce0 <__cxa_atexit@plt+0x4035d0> │ │ │ │ + bhi 419ce8 <__cxa_atexit@plt+0x4035d8> │ │ │ │ + ldr r3, [pc, #140] @ 419d08 <__cxa_atexit@plt+0x4035f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldrb r7, [r7, #6] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ strb r7, [r5, #-8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 419cb0 <__cxa_atexit@plt+0x4035a0> │ │ │ │ + beq 419cd8 <__cxa_atexit@plt+0x4035c8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 419cc8 <__cxa_atexit@plt+0x4035b8> │ │ │ │ + bcc 419cf0 <__cxa_atexit@plt+0x4035e0> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #72] @ 419ce4 <__cxa_atexit@plt+0x4035d4> │ │ │ │ + ldr r0, [pc, #72] @ 419d0c <__cxa_atexit@plt+0x4035fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r3, r4, #12, 28 @ 0xc0 │ │ │ │ + orreq r3, r4, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 419d34 <__cxa_atexit@plt+0x403624> │ │ │ │ + bcc 419d5c <__cxa_atexit@plt+0x40364c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #32] @ 419d40 <__cxa_atexit@plt+0x403630> │ │ │ │ + ldr r0, [pc, #32] @ 419d68 <__cxa_atexit@plt+0x403658> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r4, #136, 26 @ 0x2200 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r4, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 419e18 <__cxa_atexit@plt+0x403708> │ │ │ │ - ldr r3, [pc, #212] @ 419e38 <__cxa_atexit@plt+0x403728> │ │ │ │ + bhi 419e40 <__cxa_atexit@plt+0x403730> │ │ │ │ + ldr r3, [pc, #212] @ 419e60 <__cxa_atexit@plt+0x403750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r7, [r7, #1] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ strb r7, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 419dc4 <__cxa_atexit@plt+0x4036b4> │ │ │ │ + beq 419dec <__cxa_atexit@plt+0x4036dc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 419e20 <__cxa_atexit@plt+0x403710> │ │ │ │ + bcc 419e48 <__cxa_atexit@plt+0x403738> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r0, [r9, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldrb lr, [r5, #-8] │ │ │ │ sub r1, r0, r2 │ │ │ │ cmp r1, #1 │ │ │ │ - blt 419dd4 <__cxa_atexit@plt+0x4036c4> │ │ │ │ + blt 419dfc <__cxa_atexit@plt+0x4036ec> │ │ │ │ strb lr, [r2], #1 │ │ │ │ str r0, [r6, #12]! │ │ │ │ - ldr r1, [pc, #140] @ 419e44 <__cxa_atexit@plt+0x403734> │ │ │ │ + ldr r1, [pc, #140] @ 419e6c <__cxa_atexit@plt+0x40375c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r2} │ │ │ │ sub r8, r3, #23 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #96] @ 419e3c <__cxa_atexit@plt+0x40372c> │ │ │ │ + ldr r8, [pc, #96] @ 419e64 <__cxa_atexit@plt+0x403754> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #1 │ │ │ │ - ldr sl, [pc, #88] @ 419e40 <__cxa_atexit@plt+0x403730> │ │ │ │ + ldr sl, [pc, #88] @ 419e68 <__cxa_atexit@plt+0x403758> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ strb lr, [r6, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r3, #22 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ @@ -1052096,143 +1052106,143 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - orreq r3, r4, #196, 24 @ 0xc400 │ │ │ │ - orreq r3, r4, #240, 24 @ 0xf000 │ │ │ │ + orreq r3, r4, #156, 24 @ 0x9c00 │ │ │ │ + orreq r3, r4, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 419ee4 <__cxa_atexit@plt+0x4037d4> │ │ │ │ + bcc 419f0c <__cxa_atexit@plt+0x4037fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ sub r1, r0, r2 │ │ │ │ cmp r1, #1 │ │ │ │ - blt 419ea4 <__cxa_atexit@plt+0x403794> │ │ │ │ + blt 419ecc <__cxa_atexit@plt+0x4037bc> │ │ │ │ strb lr, [r2], #1 │ │ │ │ str r0, [r3, #12]! │ │ │ │ - ldr r1, [pc, #104] @ 419ef8 <__cxa_atexit@plt+0x4037e8> │ │ │ │ + ldr r1, [pc, #104] @ 419f20 <__cxa_atexit@plt+0x403810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #68] @ 419ef0 <__cxa_atexit@plt+0x4037e0> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #68] @ 419f18 <__cxa_atexit@plt+0x403808> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #1 │ │ │ │ - ldr sl, [pc, #60] @ 419ef4 <__cxa_atexit@plt+0x4037e4> │ │ │ │ + ldr sl, [pc, #60] @ 419f1c <__cxa_atexit@plt+0x40380c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ strb lr, [r3, #12] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r1, r6, #22 │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - orreq r3, r4, #244, 22 @ 0x3d000 │ │ │ │ - orreq r3, r4, #24, 24 @ 0x1800 │ │ │ │ + orreq r3, r4, #204, 22 @ 0x33000 │ │ │ │ + orreq r3, r4, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 419f78 <__cxa_atexit@plt+0x403868> │ │ │ │ + bhi 419fa0 <__cxa_atexit@plt+0x403890> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 419f80 <__cxa_atexit@plt+0x403870> │ │ │ │ - ldr r1, [pc, #100] @ 419f94 <__cxa_atexit@plt+0x403884> │ │ │ │ + bcc 419fa8 <__cxa_atexit@plt+0x403898> │ │ │ │ + ldr r1, [pc, #100] @ 419fbc <__cxa_atexit@plt+0x4038ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r2, r6, #23 │ │ │ │ ldrb r7, [r7, #8] │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr r0, [pc, #80] @ 419f98 <__cxa_atexit@plt+0x403888> │ │ │ │ + ldr r0, [pc, #80] @ 419fc0 <__cxa_atexit@plt+0x4038b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ lsr r2, r7, #4 │ │ │ │ - ldr r1, [pc, #64] @ 419f9c <__cxa_atexit@plt+0x40388c> │ │ │ │ + ldr r1, [pc, #64] @ 419fc4 <__cxa_atexit@plt+0x4038b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ and r7, r7, #15 │ │ │ │ strb r7, [r3, #8] │ │ │ │ strb r2, [r3, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 419f88 <__cxa_atexit@plt+0x403878> │ │ │ │ + b 419fb0 <__cxa_atexit@plt+0x4038a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r4, #224, 18 @ 0x380000 │ │ │ │ - orreq r3, r4, #196, 20 @ 0xc4000 │ │ │ │ - orreq r4, r4, #140 @ 0x8c │ │ │ │ + orreq r3, r4, #184, 18 @ 0x2e0000 │ │ │ │ + orreq r3, r4, #156, 20 @ 0x9c000 │ │ │ │ + orreq r4, r4, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 419fec <__cxa_atexit@plt+0x4038dc> │ │ │ │ - ldr r2, [pc, #56] @ 419ff8 <__cxa_atexit@plt+0x4038e8> │ │ │ │ + bhi 41a014 <__cxa_atexit@plt+0x403904> │ │ │ │ + ldr r2, [pc, #56] @ 41a020 <__cxa_atexit@plt+0x403910> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 419ffc <__cxa_atexit@plt+0x4038ec> │ │ │ │ + ldr r1, [pc, #48] @ 41a024 <__cxa_atexit@plt+0x403914> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 419fe4 <__cxa_atexit@plt+0x4038d4> │ │ │ │ - b 41a008 <__cxa_atexit@plt+0x4038f8> │ │ │ │ + beq 41a00c <__cxa_atexit@plt+0x4038fc> │ │ │ │ + b 41a030 <__cxa_atexit@plt+0x403920> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r3, r4, #68, 18 @ 0x110000 │ │ │ │ + orreq r3, r4, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #104] @ 41a07c <__cxa_atexit@plt+0x40396c> │ │ │ │ + ldr r6, [pc, #104] @ 41a0a4 <__cxa_atexit@plt+0x403994> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a064 <__cxa_atexit@plt+0x403954> │ │ │ │ + beq 41a08c <__cxa_atexit@plt+0x40397c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a070 <__cxa_atexit@plt+0x403960> │ │ │ │ - ldr r1, [pc, #68] @ 41a080 <__cxa_atexit@plt+0x403970> │ │ │ │ + bcc 41a098 <__cxa_atexit@plt+0x403988> │ │ │ │ + ldr r1, [pc, #68] @ 41a0a8 <__cxa_atexit@plt+0x403998> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ str r1, [r3, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1052241,78 +1052251,78 @@ │ │ │ │ strb r3, [r6] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r3, r4, #172, 30 @ 0x2b0 │ │ │ │ + orreq r3, r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a0d0 <__cxa_atexit@plt+0x4039c0> │ │ │ │ - ldr r1, [pc, #52] @ 41a0dc <__cxa_atexit@plt+0x4039cc> │ │ │ │ + bcc 41a0f8 <__cxa_atexit@plt+0x4039e8> │ │ │ │ + ldr r1, [pc, #52] @ 41a104 <__cxa_atexit@plt+0x4039f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ str r1, [r3, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ ldr r0, [r5] │ │ │ │ addcs r3, r2, #55 @ 0x37 │ │ │ │ orrcc r3, r2, #48 @ 0x30 │ │ │ │ strb r3, [r6] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r4, #64, 30 @ 0x100 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41a12c <__cxa_atexit@plt+0x403a1c> │ │ │ │ - ldr r2, [pc, #56] @ 41a138 <__cxa_atexit@plt+0x403a28> │ │ │ │ + bhi 41a154 <__cxa_atexit@plt+0x403a44> │ │ │ │ + ldr r2, [pc, #56] @ 41a160 <__cxa_atexit@plt+0x403a50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 41a13c <__cxa_atexit@plt+0x403a2c> │ │ │ │ + ldr r1, [pc, #48] @ 41a164 <__cxa_atexit@plt+0x403a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a124 <__cxa_atexit@plt+0x403a14> │ │ │ │ - b 41a148 <__cxa_atexit@plt+0x403a38> │ │ │ │ + beq 41a14c <__cxa_atexit@plt+0x403a3c> │ │ │ │ + b 41a170 <__cxa_atexit@plt+0x403a60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r3, r4, #4, 16 @ 0x40000 │ │ │ │ + orreq r3, r4, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #104] @ 41a1bc <__cxa_atexit@plt+0x403aac> │ │ │ │ + ldr r6, [pc, #104] @ 41a1e4 <__cxa_atexit@plt+0x403ad4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a1a4 <__cxa_atexit@plt+0x403a94> │ │ │ │ + beq 41a1cc <__cxa_atexit@plt+0x403abc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a1b0 <__cxa_atexit@plt+0x403aa0> │ │ │ │ - ldr r1, [pc, #68] @ 41a1c0 <__cxa_atexit@plt+0x403ab0> │ │ │ │ + bcc 41a1d8 <__cxa_atexit@plt+0x403ac8> │ │ │ │ + ldr r1, [pc, #68] @ 41a1e8 <__cxa_atexit@plt+0x403ad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ str r1, [r3, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1052321,496 +1052331,496 @@ │ │ │ │ strb r3, [r6] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r3, r4, #108, 28 @ 0x6c0 │ │ │ │ + orreq r3, r4, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a210 <__cxa_atexit@plt+0x403b00> │ │ │ │ - ldr r1, [pc, #52] @ 41a21c <__cxa_atexit@plt+0x403b0c> │ │ │ │ + bcc 41a238 <__cxa_atexit@plt+0x403b28> │ │ │ │ + ldr r1, [pc, #52] @ 41a244 <__cxa_atexit@plt+0x403b34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ str r1, [r3, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ ldr r0, [r5] │ │ │ │ addcs r3, r2, #55 @ 0x37 │ │ │ │ orrcc r3, r2, #48 @ 0x30 │ │ │ │ strb r3, [r6] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r4, #0, 28 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r4, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41a278 <__cxa_atexit@plt+0x403b68> │ │ │ │ - ldr r3, [pc, #64] @ 41a280 <__cxa_atexit@plt+0x403b70> │ │ │ │ + bhi 41a2a0 <__cxa_atexit@plt+0x403b90> │ │ │ │ + ldr r3, [pc, #64] @ 41a2a8 <__cxa_atexit@plt+0x403b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 41a26c <__cxa_atexit@plt+0x403b5c> │ │ │ │ + beq 41a294 <__cxa_atexit@plt+0x403b84> │ │ │ │ mov r7, r8 │ │ │ │ - b 41a28c <__cxa_atexit@plt+0x403b7c> │ │ │ │ + b 41a2b4 <__cxa_atexit@plt+0x403ba4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #192] @ 41a35c <__cxa_atexit@plt+0x403c4c> │ │ │ │ + ldr r1, [pc, #192] @ 41a384 <__cxa_atexit@plt+0x403c74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, #37 @ 0x25 │ │ │ │ strb r7, [r3] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 41a32c <__cxa_atexit@plt+0x403c1c> │ │ │ │ - ldr r1, [pc, #152] @ 41a360 <__cxa_atexit@plt+0x403c50> │ │ │ │ + beq 41a354 <__cxa_atexit@plt+0x403c44> │ │ │ │ + ldr r1, [pc, #152] @ 41a388 <__cxa_atexit@plt+0x403c78> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldrb r2, [r2, #3] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r1, r0 │ │ │ │ strb r2, [r1, #1]! │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a33c <__cxa_atexit@plt+0x403c2c> │ │ │ │ + beq 41a364 <__cxa_atexit@plt+0x403c54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41a348 <__cxa_atexit@plt+0x403c38> │ │ │ │ + bcc 41a370 <__cxa_atexit@plt+0x403c60> │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ strb r3, [r0, #2] │ │ │ │ add r3, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 41a364 <__cxa_atexit@plt+0x403c54> │ │ │ │ + ldr r0, [pc, #80] @ 41a38c <__cxa_atexit@plt+0x403c7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - orreq r3, r4, #148, 14 @ 0x2500000 │ │ │ │ + orreq r3, r4, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #128] @ 41a3fc <__cxa_atexit@plt+0x403cec> │ │ │ │ + ldr r1, [pc, #128] @ 41a424 <__cxa_atexit@plt+0x403d14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r0 │ │ │ │ strb r3, [r2, #1]! │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a3e4 <__cxa_atexit@plt+0x403cd4> │ │ │ │ + beq 41a40c <__cxa_atexit@plt+0x403cfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41a3ec <__cxa_atexit@plt+0x403cdc> │ │ │ │ + bcc 41a414 <__cxa_atexit@plt+0x403d04> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strb r2, [r0, #2] │ │ │ │ add r2, r0, #3 │ │ │ │ - ldr r0, [pc, #52] @ 41a400 <__cxa_atexit@plt+0x403cf0> │ │ │ │ + ldr r0, [pc, #52] @ 41a428 <__cxa_atexit@plt+0x403d18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r3, r4, #220, 12 @ 0xdc00000 │ │ │ │ + orreq r3, r4, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a458 <__cxa_atexit@plt+0x403d48> │ │ │ │ + bcc 41a480 <__cxa_atexit@plt+0x403d70> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ strb r7, [r0, #1] │ │ │ │ add r7, r0, #2 │ │ │ │ - ldr r0, [pc, #36] @ 41a464 <__cxa_atexit@plt+0x403d54> │ │ │ │ + ldr r0, [pc, #36] @ 41a48c <__cxa_atexit@plt+0x403d7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r4, #104, 12 @ 0x6800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r4, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41a4bc <__cxa_atexit@plt+0x403dac> │ │ │ │ - ldr r3, [pc, #60] @ 41a4c4 <__cxa_atexit@plt+0x403db4> │ │ │ │ + bhi 41a4e4 <__cxa_atexit@plt+0x403dd4> │ │ │ │ + ldr r3, [pc, #60] @ 41a4ec <__cxa_atexit@plt+0x403ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 41a4b0 <__cxa_atexit@plt+0x403da0> │ │ │ │ + beq 41a4d8 <__cxa_atexit@plt+0x403dc8> │ │ │ │ mov r7, r9 │ │ │ │ - b 41a4d0 <__cxa_atexit@plt+0x403dc0> │ │ │ │ + b 41a4f8 <__cxa_atexit@plt+0x403de8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r8, r3 │ │ │ │ - bcc 41a5e4 <__cxa_atexit@plt+0x403ed4> │ │ │ │ + bcc 41a60c <__cxa_atexit@plt+0x403efc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r0, r1, r2 │ │ │ │ cmp r0, #3 │ │ │ │ - bge 41a538 <__cxa_atexit@plt+0x403e28> │ │ │ │ - ldr r9, [pc, #276] @ 41a614 <__cxa_atexit@plt+0x403f04> │ │ │ │ + bge 41a560 <__cxa_atexit@plt+0x403e50> │ │ │ │ + ldr r9, [pc, #276] @ 41a63c <__cxa_atexit@plt+0x403f2c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov lr, #3 │ │ │ │ - ldr r8, [pc, #268] @ 41a618 <__cxa_atexit@plt+0x403f08> │ │ │ │ + ldr r8, [pc, #268] @ 41a640 <__cxa_atexit@plt+0x403f30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub sl, r3, #26 │ │ │ │ str r9, [r6, #4] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, r7, r8, sl, lr} │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [pc, #204] @ 41a60c <__cxa_atexit@plt+0x403efc> │ │ │ │ + ldr r0, [pc, #204] @ 41a634 <__cxa_atexit@plt+0x403f24> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ strb r3, [r2] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a5c8 <__cxa_atexit@plt+0x403eb8> │ │ │ │ - ldr r1, [pc, #172] @ 41a610 <__cxa_atexit@plt+0x403f00> │ │ │ │ + beq 41a5f0 <__cxa_atexit@plt+0x403ee0> │ │ │ │ + ldr r1, [pc, #172] @ 41a638 <__cxa_atexit@plt+0x403f28> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r1, r0 │ │ │ │ strb r7, [r1, #1]! │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 41a5d4 <__cxa_atexit@plt+0x403ec4> │ │ │ │ + beq 41a5fc <__cxa_atexit@plt+0x403eec> │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r8, lr │ │ │ │ - bcc 41a5f4 <__cxa_atexit@plt+0x403ee4> │ │ │ │ + bcc 41a61c <__cxa_atexit@plt+0x403f0c> │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ strb r1, [r0, #2] │ │ │ │ add r0, r0, #3 │ │ │ │ - ldr r1, [pc, #112] @ 41a61c <__cxa_atexit@plt+0x403f0c> │ │ │ │ + ldr r1, [pc, #112] @ 41a644 <__cxa_atexit@plt+0x403f34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - orreq r3, r4, #160, 10 @ 0x28000000 │ │ │ │ - orreq r3, r4, #252, 8 @ 0xfc000000 │ │ │ │ + orreq r3, r4, #120, 10 @ 0x1e000000 │ │ │ │ + orreq r3, r4, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #128] @ 41a6b4 <__cxa_atexit@plt+0x403fa4> │ │ │ │ + ldr r1, [pc, #128] @ 41a6dc <__cxa_atexit@plt+0x403fcc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r0 │ │ │ │ strb r3, [r2, #1]! │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41a69c <__cxa_atexit@plt+0x403f8c> │ │ │ │ + beq 41a6c4 <__cxa_atexit@plt+0x403fb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41a6a4 <__cxa_atexit@plt+0x403f94> │ │ │ │ + bcc 41a6cc <__cxa_atexit@plt+0x403fbc> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strb r2, [r0, #2] │ │ │ │ add r2, r0, #3 │ │ │ │ - ldr r0, [pc, #52] @ 41a6b8 <__cxa_atexit@plt+0x403fa8> │ │ │ │ + ldr r0, [pc, #52] @ 41a6e0 <__cxa_atexit@plt+0x403fd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r3, r4, #36, 8 @ 0x24000000 │ │ │ │ + orreq r3, r4, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a710 <__cxa_atexit@plt+0x404000> │ │ │ │ + bcc 41a738 <__cxa_atexit@plt+0x404028> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ strb r7, [r0, #1] │ │ │ │ add r7, r0, #2 │ │ │ │ - ldr r0, [pc, #36] @ 41a71c <__cxa_atexit@plt+0x40400c> │ │ │ │ + ldr r0, [pc, #36] @ 41a744 <__cxa_atexit@plt+0x404034> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r4, #176, 6 @ 0xc0000002 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41a7f0 <__cxa_atexit@plt+0x4040e0> │ │ │ │ + bhi 41a818 <__cxa_atexit@plt+0x404108> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #244] @ 41a834 <__cxa_atexit@plt+0x404124> │ │ │ │ + ldr r1, [pc, #244] @ 41a85c <__cxa_atexit@plt+0x40414c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r2, [r7, #12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ and r1, r2, #223 @ 0xdf │ │ │ │ sub r1, r1, #65 @ 0x41 │ │ │ │ cmp r1, #26 │ │ │ │ subcs r1, r2, #48 @ 0x30 │ │ │ │ cmpcs r1, #10 │ │ │ │ - bcs 41a798 <__cxa_atexit@plt+0x404088> │ │ │ │ + bcs 41a7c0 <__cxa_atexit@plt+0x4040b0> │ │ │ │ strb r2, [r5, #-12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41a7f8 <__cxa_atexit@plt+0x4040e8> │ │ │ │ + bcc 41a820 <__cxa_atexit@plt+0x404110> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #204] @ 41a84c <__cxa_atexit@plt+0x40413c> │ │ │ │ + ldr r7, [pc, #204] @ 41a874 <__cxa_atexit@plt+0x404164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ strb r2, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ strb r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41a814 <__cxa_atexit@plt+0x404104> │ │ │ │ - ldr r3, [pc, #132] @ 41a840 <__cxa_atexit@plt+0x404130> │ │ │ │ + bcc 41a83c <__cxa_atexit@plt+0x40412c> │ │ │ │ + ldr r3, [pc, #132] @ 41a868 <__cxa_atexit@plt+0x404158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-16]! │ │ │ │ - ldr r1, [pc, #124] @ 41a844 <__cxa_atexit@plt+0x404134> │ │ │ │ + ldr r1, [pc, #124] @ 41a86c <__cxa_atexit@plt+0x40415c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r3, [r5] │ │ │ │ strb r0, [r6, #8] │ │ │ │ - ldr r6, [pc, #104] @ 41a848 <__cxa_atexit@plt+0x404138> │ │ │ │ + ldr r6, [pc, #104] @ 41a870 <__cxa_atexit@plt+0x404160> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ + b 785db8 <__cxa_atexit@plt+0x76f6a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 41a83c <__cxa_atexit@plt+0x40412c> │ │ │ │ + ldr r6, [pc, #60] @ 41a864 <__cxa_atexit@plt+0x404154> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r6, [pc, #28] @ 41a838 <__cxa_atexit@plt+0x404128> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r6, [pc, #28] @ 41a860 <__cxa_atexit@plt+0x404150> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r3, r4, #208, 2 @ 0x34 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r3, r4, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - orreq r3, r4, #32, 16 @ 0x200000 │ │ │ │ - orreq r3, r4, #12, 16 @ 0xc0000 │ │ │ │ + orreq r3, r4, #248, 14 @ 0x3e00000 │ │ │ │ + orreq r3, r4, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41a8a4 <__cxa_atexit@plt+0x404194> │ │ │ │ - ldr r2, [pc, #72] @ 41a8bc <__cxa_atexit@plt+0x4041ac> │ │ │ │ + bcc 41a8cc <__cxa_atexit@plt+0x4041bc> │ │ │ │ + ldr r2, [pc, #72] @ 41a8e4 <__cxa_atexit@plt+0x4041d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 41a8c0 <__cxa_atexit@plt+0x4041b0> │ │ │ │ + ldr r1, [pc, #64] @ 41a8e8 <__cxa_atexit@plt+0x4041d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r5] │ │ │ │ strb r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #44] @ 41a8c4 <__cxa_atexit@plt+0x4041b4> │ │ │ │ + ldr r3, [pc, #44] @ 41a8ec <__cxa_atexit@plt+0x4041dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ - ldr r3, [pc, #28] @ 41a8c8 <__cxa_atexit@plt+0x4041b8> │ │ │ │ + b 785db8 <__cxa_atexit@plt+0x76f6a8> │ │ │ │ + ldr r3, [pc, #28] @ 41a8f0 <__cxa_atexit@plt+0x4041e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r3, r4, #104, 14 @ 0x1a00000 │ │ │ │ - orreq r3, r4, #84, 14 @ 0x1500000 │ │ │ │ + orreq r3, r4, #64, 14 @ 0x1000000 │ │ │ │ + orreq r3, r4, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41a914 <__cxa_atexit@plt+0x404204> │ │ │ │ + bne 41a93c <__cxa_atexit@plt+0x40422c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41a984 <__cxa_atexit@plt+0x404274> │ │ │ │ + bcc 41a9ac <__cxa_atexit@plt+0x40429c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #200] @ 41a9c4 <__cxa_atexit@plt+0x4042b4> │ │ │ │ + ldr r7, [pc, #200] @ 41a9ec <__cxa_atexit@plt+0x4042dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ strb r2, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41a9a0 <__cxa_atexit@plt+0x404290> │ │ │ │ - ldr r7, [pc, #136] @ 41a9b4 <__cxa_atexit@plt+0x4042a4> │ │ │ │ + bcc 41a9c8 <__cxa_atexit@plt+0x4042b8> │ │ │ │ + ldr r7, [pc, #136] @ 41a9dc <__cxa_atexit@plt+0x4042cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #132] @ 41a9b8 <__cxa_atexit@plt+0x4042a8> │ │ │ │ + ldr lr, [pc, #132] @ 41a9e0 <__cxa_atexit@plt+0x4042d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 41a9bc <__cxa_atexit@plt+0x4042ac> │ │ │ │ + ldr r1, [pc, #128] @ 41a9e4 <__cxa_atexit@plt+0x4042d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #124] @ 41a9c0 <__cxa_atexit@plt+0x4042b0> │ │ │ │ + ldr r8, [pc, #124] @ 41a9e8 <__cxa_atexit@plt+0x4042d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldrb r7, [r5, #-4] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #12]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -1052820,116 +1052830,116 @@ │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 41a9b0 <__cxa_atexit@plt+0x4042a0> │ │ │ │ + ldr r6, [pc, #36] @ 41a9d8 <__cxa_atexit@plt+0x4042c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41aa04 <__cxa_atexit@plt+0x4042f4> │ │ │ │ + bcc 41aa2c <__cxa_atexit@plt+0x40431c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ 41aa1c <__cxa_atexit@plt+0x40430c> │ │ │ │ + ldr r7, [pc, #44] @ 41aa44 <__cxa_atexit@plt+0x404334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ strb r2, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41aa20 <__cxa_atexit@plt+0x404310> │ │ │ │ + ldr r3, [pc, #20] @ 41aa48 <__cxa_atexit@plt+0x404338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41aa58 <__cxa_atexit@plt+0x404348> │ │ │ │ + bhi 41aa80 <__cxa_atexit@plt+0x404370> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41aa60 <__cxa_atexit@plt+0x404350> │ │ │ │ + ldr r1, [pc, #24] @ 41aa88 <__cxa_atexit@plt+0x404378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r4, #200, 28 @ 0xc80 │ │ │ │ + orreq r2, r4, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41aaa8 <__cxa_atexit@plt+0x404398> │ │ │ │ - ldr r2, [pc, #44] @ 41aab8 <__cxa_atexit@plt+0x4043a8> │ │ │ │ + bcc 41aad0 <__cxa_atexit@plt+0x4043c0> │ │ │ │ + ldr r2, [pc, #44] @ 41aae0 <__cxa_atexit@plt+0x4043d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ab54 <__cxa_atexit@plt+0x404444> │ │ │ │ + bcc 41ab7c <__cxa_atexit@plt+0x40446c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 41ab00 <__cxa_atexit@plt+0x4043f0> │ │ │ │ - ldr r7, [pc, #116] @ 41ab64 <__cxa_atexit@plt+0x404454> │ │ │ │ + bne 41ab28 <__cxa_atexit@plt+0x404418> │ │ │ │ + ldr r7, [pc, #116] @ 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #96] @ 41ab68 <__cxa_atexit@plt+0x404458> │ │ │ │ + ldr r0, [pc, #96] @ 41ab90 <__cxa_atexit@plt+0x404480> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #92] @ 41ab6c <__cxa_atexit@plt+0x40445c> │ │ │ │ + ldr lr, [pc, #92] @ 41ab94 <__cxa_atexit@plt+0x404484> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldrb r2, [r8] │ │ │ │ - ldr r9, [pc, #80] @ 41ab70 <__cxa_atexit@plt+0x404460> │ │ │ │ + ldr r9, [pc, #80] @ 41ab98 <__cxa_atexit@plt+0x404488> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ strb r2, [r3, #28] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1052940,45 +1052950,45 @@ │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #96, 22 @ 0x18000 │ │ │ │ + cmneq r0, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41ac38 <__cxa_atexit@plt+0x404528> │ │ │ │ - ldr r7, [pc, #208] @ 41ac74 <__cxa_atexit@plt+0x404564> │ │ │ │ + bcc 41ac60 <__cxa_atexit@plt+0x404550> │ │ │ │ + ldr r7, [pc, #208] @ 41ac9c <__cxa_atexit@plt+0x40458c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5], #4 │ │ │ │ add r3, r0, r9 │ │ │ │ stmib r6, {r7, r8, sl} │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r7, r2, #11 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41ac5c <__cxa_atexit@plt+0x40454c> │ │ │ │ + bcc 41ac84 <__cxa_atexit@plt+0x404574> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41ac20 <__cxa_atexit@plt+0x404510> │ │ │ │ - ldr r2, [pc, #172] @ 41ac80 <__cxa_atexit@plt+0x404570> │ │ │ │ + beq 41ac48 <__cxa_atexit@plt+0x404538> │ │ │ │ + ldr r2, [pc, #172] @ 41aca8 <__cxa_atexit@plt+0x404598> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #168] @ 41ac84 <__cxa_atexit@plt+0x404574> │ │ │ │ + ldr lr, [pc, #168] @ 41acac <__cxa_atexit@plt+0x40459c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #164] @ 41ac88 <__cxa_atexit@plt+0x404578> │ │ │ │ + ldr r8, [pc, #164] @ 41acb0 <__cxa_atexit@plt+0x4045a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5] │ │ │ │ ldrb r1, [r9] │ │ │ │ str r2, [r6, #36]! @ 0x24 │ │ │ │ strb r1, [r6, #12] │ │ │ │ stmdb r6, {r7, r9} │ │ │ │ ldr r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ @@ -1052987,21 +1052997,21 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 41ac78 <__cxa_atexit@plt+0x404568> │ │ │ │ + ldr r7, [pc, #80] @ 41aca0 <__cxa_atexit@plt+0x404590> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41ac7c <__cxa_atexit@plt+0x40456c> │ │ │ │ + ldr r7, [pc, #60] @ 41aca4 <__cxa_atexit@plt+0x404594> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r2 │ │ │ │ @@ -1053009,677 +1053019,677 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r0, #40, 20 @ 0x28000 │ │ │ │ - cmneq r0, #20, 20 @ 0x14000 │ │ │ │ + cmneq r0, #0, 20 │ │ │ │ + cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffef68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41ace4 <__cxa_atexit@plt+0x4045d4> │ │ │ │ - ldr r3, [pc, #72] @ 41acf4 <__cxa_atexit@plt+0x4045e4> │ │ │ │ + bhi 41ad0c <__cxa_atexit@plt+0x4045fc> │ │ │ │ + ldr r3, [pc, #72] @ 41ad1c <__cxa_atexit@plt+0x40460c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 41acd4 <__cxa_atexit@plt+0x4045c4> │ │ │ │ + beq 41acfc <__cxa_atexit@plt+0x4045ec> │ │ │ │ ldr sl, [r9, #3] │ │ │ │ ldr r7, [r9, #7] │ │ │ │ ldr r3, [r9, #11] │ │ │ │ ldr r8, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 41acf8 <__cxa_atexit@plt+0x4045e8> │ │ │ │ + ldr r7, [pc, #12] @ 41ad20 <__cxa_atexit@plt+0x404610> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r0, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ - cmneq r0, #52, 18 @ 0xd0000 │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ + cmneq r0, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41ad64 <__cxa_atexit@plt+0x404654> │ │ │ │ - ldr r7, [pc, #52] @ 41ad78 <__cxa_atexit@plt+0x404668> │ │ │ │ + bhi 41ad8c <__cxa_atexit@plt+0x40467c> │ │ │ │ + ldr r7, [pc, #52] @ 41ada0 <__cxa_atexit@plt+0x404690> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 41ad58 <__cxa_atexit@plt+0x404648> │ │ │ │ + beq 41ad80 <__cxa_atexit@plt+0x404670> │ │ │ │ mov r7, r8 │ │ │ │ - b 41ad8c <__cxa_atexit@plt+0x40467c> │ │ │ │ + b 41adb4 <__cxa_atexit@plt+0x4046a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41ad7c <__cxa_atexit@plt+0x40466c> │ │ │ │ + ldr r7, [pc, #16] @ 41ada4 <__cxa_atexit@plt+0x404694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, #0, 18 │ │ │ │ - cmneq r0, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r0, #216, 16 @ 0xd80000 │ │ │ │ + cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41ade0 <__cxa_atexit@plt+0x4046d0> │ │ │ │ + bne 41ae08 <__cxa_atexit@plt+0x4046f8> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41ae38 <__cxa_atexit@plt+0x404728> │ │ │ │ - ldr r7, [pc, #212] @ 41ae80 <__cxa_atexit@plt+0x404770> │ │ │ │ + bhi 41ae60 <__cxa_atexit@plt+0x404750> │ │ │ │ + ldr r7, [pc, #212] @ 41aea8 <__cxa_atexit@plt+0x404798> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #208] @ 41ae84 <__cxa_atexit@plt+0x404774> │ │ │ │ + ldr r2, [pc, #208] @ 41aeac <__cxa_atexit@plt+0x40479c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 41ae2c <__cxa_atexit@plt+0x40471c> │ │ │ │ + beq 41ae54 <__cxa_atexit@plt+0x404744> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r5, [r3, #11] │ │ │ │ - ldr r8, [pc, #172] @ 41ae88 <__cxa_atexit@plt+0x404778> │ │ │ │ + ldr r8, [pc, #172] @ 41aeb0 <__cxa_atexit@plt+0x4047a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 41ae20 <__cxa_atexit@plt+0x404710> │ │ │ │ + b 41ae48 <__cxa_atexit@plt+0x404738> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41ae4c <__cxa_atexit@plt+0x40473c> │ │ │ │ - ldr r7, [pc, #124] @ 41ae6c <__cxa_atexit@plt+0x40475c> │ │ │ │ + bhi 41ae74 <__cxa_atexit@plt+0x404764> │ │ │ │ + ldr r7, [pc, #124] @ 41ae94 <__cxa_atexit@plt+0x404784> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #120] @ 41ae70 <__cxa_atexit@plt+0x404760> │ │ │ │ + ldr r2, [pc, #120] @ 41ae98 <__cxa_atexit@plt+0x404788> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 41ae2c <__cxa_atexit@plt+0x40471c> │ │ │ │ + beq 41ae54 <__cxa_atexit@plt+0x404744> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r5, [r3, #11] │ │ │ │ - ldr r8, [pc, #84] @ 41ae74 <__cxa_atexit@plt+0x404764> │ │ │ │ + ldr r8, [pc, #84] @ 41ae9c <__cxa_atexit@plt+0x40478c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 41ae8c <__cxa_atexit@plt+0x40477c> │ │ │ │ + ldr r7, [pc, #76] @ 41aeb4 <__cxa_atexit@plt+0x4047a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #72] @ 41ae90 <__cxa_atexit@plt+0x404780> │ │ │ │ + ldr r8, [pc, #72] @ 41aeb8 <__cxa_atexit@plt+0x4047a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 41ae5c <__cxa_atexit@plt+0x40474c> │ │ │ │ - ldr r7, [pc, #36] @ 41ae78 <__cxa_atexit@plt+0x404768> │ │ │ │ + b 41ae84 <__cxa_atexit@plt+0x404774> │ │ │ │ + ldr r7, [pc, #36] @ 41aea0 <__cxa_atexit@plt+0x404790> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #32] @ 41ae7c <__cxa_atexit@plt+0x40476c> │ │ │ │ + ldr r8, [pc, #32] @ 41aea4 <__cxa_atexit@plt+0x404794> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r0, #72, 16 @ 0x480000 │ │ │ │ cmneq r0, #32, 16 @ 0x200000 │ │ │ │ - cmneq r0, #4, 16 @ 0x40000 │ │ │ │ - cmneq r0, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r0, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r0, #188, 14 @ 0x2f00000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ cmneq r0, #84, 16 @ 0x540000 │ │ │ │ - cmneq r0, #24, 16 @ 0x180000 │ │ │ │ - cmneq r0, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r0, #208, 14 @ 0x3400000 │ │ │ │ + cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r0, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r0, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41aee0 <__cxa_atexit@plt+0x4047d0> │ │ │ │ - ldr r7, [pc, #52] @ 41aef4 <__cxa_atexit@plt+0x4047e4> │ │ │ │ + bhi 41af08 <__cxa_atexit@plt+0x4047f8> │ │ │ │ + ldr r7, [pc, #52] @ 41af1c <__cxa_atexit@plt+0x40480c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 41aed4 <__cxa_atexit@plt+0x4047c4> │ │ │ │ + beq 41aefc <__cxa_atexit@plt+0x4047ec> │ │ │ │ mov r7, r8 │ │ │ │ - b 41ad8c <__cxa_atexit@plt+0x40467c> │ │ │ │ + b 41adb4 <__cxa_atexit@plt+0x4046a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41aef8 <__cxa_atexit@plt+0x4047e8> │ │ │ │ + ldr r7, [pc, #16] @ 41af20 <__cxa_atexit@plt+0x404810> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41af50 <__cxa_atexit@plt+0x404840> │ │ │ │ + bhi 41af78 <__cxa_atexit@plt+0x404868> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41af58 <__cxa_atexit@plt+0x404848> │ │ │ │ - ldr r2, [pc, #68] @ 41af74 <__cxa_atexit@plt+0x404864> │ │ │ │ + bcc 41af80 <__cxa_atexit@plt+0x404870> │ │ │ │ + ldr r2, [pc, #68] @ 41af9c <__cxa_atexit@plt+0x40488c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 41af78 <__cxa_atexit@plt+0x404868> │ │ │ │ + ldr r1, [pc, #64] @ 41afa0 <__cxa_atexit@plt+0x404890> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 41af60 <__cxa_atexit@plt+0x404850> │ │ │ │ + b 41af88 <__cxa_atexit@plt+0x404878> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 41af70 <__cxa_atexit@plt+0x404860> │ │ │ │ + ldr r7, [pc, #8] @ 41af98 <__cxa_atexit@plt+0x404888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40, 14 @ 0xa00000 │ │ │ │ + cmneq r0, #0, 14 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r0, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r0, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41afcc <__cxa_atexit@plt+0x4048bc> │ │ │ │ + bne 41aff4 <__cxa_atexit@plt+0x4048e4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 41aff0 <__cxa_atexit@plt+0x4048e0> │ │ │ │ + ldr lr, [pc, #64] @ 41b018 <__cxa_atexit@plt+0x404908> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41afe8 <__cxa_atexit@plt+0x4048d8> │ │ │ │ - b 41b004 <__cxa_atexit@plt+0x4048f4> │ │ │ │ - ldr r7, [pc, #32] @ 41aff4 <__cxa_atexit@plt+0x4048e4> │ │ │ │ + beq 41b010 <__cxa_atexit@plt+0x404900> │ │ │ │ + b 41b02c <__cxa_atexit@plt+0x40491c> │ │ │ │ + ldr r7, [pc, #32] @ 41b01c <__cxa_atexit@plt+0x40490c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r3, r4, #196, 12 @ 0xc400000 │ │ │ │ - cmneq r0, #128, 12 @ 0x8000000 │ │ │ │ + orreq r3, r4, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r0, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41b05c <__cxa_atexit@plt+0x40494c> │ │ │ │ + bne 41b084 <__cxa_atexit@plt+0x404974> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 41b06c <__cxa_atexit@plt+0x40495c> │ │ │ │ - ldr r1, [pc, #100] @ 41b08c <__cxa_atexit@plt+0x40497c> │ │ │ │ + bmi 41b094 <__cxa_atexit@plt+0x404984> │ │ │ │ + ldr r1, [pc, #100] @ 41b0b4 <__cxa_atexit@plt+0x4049a4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41b080 <__cxa_atexit@plt+0x404970> │ │ │ │ + beq 41b0a8 <__cxa_atexit@plt+0x404998> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 41b090 <__cxa_atexit@plt+0x404980> │ │ │ │ + ldr r3, [pc, #68] @ 41b0b8 <__cxa_atexit@plt+0x4049a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41b094 <__cxa_atexit@plt+0x404984> │ │ │ │ + ldr r7, [pc, #32] @ 41b0bc <__cxa_atexit@plt+0x4049ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r3, r4, #232, 16 @ 0xe80000 │ │ │ │ - cmneq r0, #212, 10 @ 0x35000000 │ │ │ │ + orreq r3, r4, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r0, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 41b0c0 <__cxa_atexit@plt+0x4049b0> │ │ │ │ + ldr r3, [pc, #16] @ 41b0e8 <__cxa_atexit@plt+0x4049d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41b10c <__cxa_atexit@plt+0x4049fc> │ │ │ │ - ldr r2, [pc, #52] @ 41b124 <__cxa_atexit@plt+0x404a14> │ │ │ │ + bcc 41b134 <__cxa_atexit@plt+0x404a24> │ │ │ │ + ldr r2, [pc, #52] @ 41b14c <__cxa_atexit@plt+0x404a3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41b128 <__cxa_atexit@plt+0x404a18> │ │ │ │ + ldr r3, [pc, #20] @ 41b150 <__cxa_atexit@plt+0x404a40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r3, r4, #88, 2 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r3, r4, #48, 2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41b16c <__cxa_atexit@plt+0x404a5c> │ │ │ │ + bcc 41b194 <__cxa_atexit@plt+0x404a84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 41b184 <__cxa_atexit@plt+0x404a74> │ │ │ │ + ldr r1, [pc, #36] @ 41b1ac <__cxa_atexit@plt+0x404a9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41b188 <__cxa_atexit@plt+0x404a78> │ │ │ │ + ldr r3, [pc, #20] @ 41b1b0 <__cxa_atexit@plt+0x404aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r3, r4, #232 @ 0xe8 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r3, r4, #192 @ 0xc0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r0, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r0, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41b200 <__cxa_atexit@plt+0x404af0> │ │ │ │ - ldr r6, [pc, #132] @ 41b238 <__cxa_atexit@plt+0x404b28> │ │ │ │ + bhi 41b228 <__cxa_atexit@plt+0x404b18> │ │ │ │ + ldr r6, [pc, #132] @ 41b260 <__cxa_atexit@plt+0x404b50> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41b214 <__cxa_atexit@plt+0x404b04> │ │ │ │ + bhi 41b23c <__cxa_atexit@plt+0x404b2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41b21c <__cxa_atexit@plt+0x404b0c> │ │ │ │ - ldr r2, [pc, #100] @ 41b244 <__cxa_atexit@plt+0x404b34> │ │ │ │ + bcc 41b244 <__cxa_atexit@plt+0x404b34> │ │ │ │ + ldr r2, [pc, #100] @ 41b26c <__cxa_atexit@plt+0x404b5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 41b248 <__cxa_atexit@plt+0x404b38> │ │ │ │ + ldr r1, [pc, #96] @ 41b270 <__cxa_atexit@plt+0x404b60> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 41b240 <__cxa_atexit@plt+0x404b30> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 41b268 <__cxa_atexit@plt+0x404b58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 41b224 <__cxa_atexit@plt+0x404b14> │ │ │ │ + b 41b24c <__cxa_atexit@plt+0x404b3c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41b23c <__cxa_atexit@plt+0x404b2c> │ │ │ │ + ldr r7, [pc, #16] @ 41b264 <__cxa_atexit@plt+0x404b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r0, #100, 8 @ 0x64000000 │ │ │ │ - cmneq r0, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r0, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq r0, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41b29c <__cxa_atexit@plt+0x404b8c> │ │ │ │ - ldr lr, [pc, #60] @ 41b2b4 <__cxa_atexit@plt+0x404ba4> │ │ │ │ + bcc 41b2c4 <__cxa_atexit@plt+0x404bb4> │ │ │ │ + ldr lr, [pc, #60] @ 41b2dc <__cxa_atexit@plt+0x404bcc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41b2b8 <__cxa_atexit@plt+0x404ba8> │ │ │ │ + ldr r3, [pc, #20] @ 41b2e0 <__cxa_atexit@plt+0x404bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r2, r4, #232, 28 @ 0xe80 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r2, r4, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41b304 <__cxa_atexit@plt+0x404bf4> │ │ │ │ + bcc 41b32c <__cxa_atexit@plt+0x404c1c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 41b31c <__cxa_atexit@plt+0x404c0c> │ │ │ │ + ldr r0, [pc, #44] @ 41b344 <__cxa_atexit@plt+0x404c34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 41b320 <__cxa_atexit@plt+0x404c10> │ │ │ │ + ldr r3, [pc, #20] @ 41b348 <__cxa_atexit@plt+0x404c38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r2, r4, #112, 28 @ 0x700 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r2, r4, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #20, 6 @ 0x50000000 │ │ │ │ + cmneq r0, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 41b390 <__cxa_atexit@plt+0x404c80> │ │ │ │ + bhi 41b3b8 <__cxa_atexit@plt+0x404ca8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41b388 <__cxa_atexit@plt+0x404c78> │ │ │ │ - ldr r8, [pc, #64] @ 41b398 <__cxa_atexit@plt+0x404c88> │ │ │ │ + beq 41b3b0 <__cxa_atexit@plt+0x404ca0> │ │ │ │ + ldr r8, [pc, #64] @ 41b3c0 <__cxa_atexit@plt+0x404cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #60] @ 41b39c <__cxa_atexit@plt+0x404c8c> │ │ │ │ + ldr r7, [pc, #60] @ 41b3c4 <__cxa_atexit@plt+0x404cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 41b3a0 <__cxa_atexit@plt+0x404c90> │ │ │ │ + ldr r7, [pc, #40] @ 41b3c8 <__cxa_atexit@plt+0x404cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 4 @ 0x8000000e │ │ │ │ - orreq r2, r4, #0, 12 │ │ │ │ - orreq r3, r4, #32, 6 @ 0x80000000 │ │ │ │ - cmneq r0, #12, 6 @ 0x30000000 │ │ │ │ + cmneq r0, #192, 4 │ │ │ │ + orreq r2, r4, #216, 10 @ 0x36000000 │ │ │ │ + orreq r3, r4, #248, 4 @ 0x8000000f │ │ │ │ + cmneq r0, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41b420 <__cxa_atexit@plt+0x404d10> │ │ │ │ - ldr r3, [pc, #104] @ 41b430 <__cxa_atexit@plt+0x404d20> │ │ │ │ + bhi 41b448 <__cxa_atexit@plt+0x404d38> │ │ │ │ + ldr r3, [pc, #104] @ 41b458 <__cxa_atexit@plt+0x404d48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 41b404 <__cxa_atexit@plt+0x404cf4> │ │ │ │ + beq 41b42c <__cxa_atexit@plt+0x404d1c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 41b414 <__cxa_atexit@plt+0x404d04> │ │ │ │ - ldr r3, [pc, #80] @ 41b43c <__cxa_atexit@plt+0x404d2c> │ │ │ │ + beq 41b43c <__cxa_atexit@plt+0x404d2c> │ │ │ │ + ldr r3, [pc, #80] @ 41b464 <__cxa_atexit@plt+0x404d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 41b434 <__cxa_atexit@plt+0x404d24> │ │ │ │ + ldr r7, [pc, #24] @ 41b45c <__cxa_atexit@plt+0x404d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #16] @ 41b438 <__cxa_atexit@plt+0x404d28> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #16] @ 41b460 <__cxa_atexit@plt+0x404d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq r0, #144, 4 │ │ │ │ - cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #104, 4 @ 0x80000006 │ │ │ │ + cmneq r0, #124, 4 @ 0xc0000007 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r0, #116, 4 @ 0x40000007 │ │ │ │ + cmneq r0, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 41b47c <__cxa_atexit@plt+0x404d6c> │ │ │ │ + beq 41b4a4 <__cxa_atexit@plt+0x404d94> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #32] @ 41b48c <__cxa_atexit@plt+0x404d7c> │ │ │ │ + ldr r1, [pc, #32] @ 41b4b4 <__cxa_atexit@plt+0x404da4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 41b490 <__cxa_atexit@plt+0x404d80> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 41b4b8 <__cxa_atexit@plt+0x404da8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r0, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r0, #164, 2 @ 0x29 │ │ │ │ + cmneq r0, #0, 4 │ │ │ │ + cmneq r0, #124, 2 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #24 │ │ │ │ cmp r3, r8 │ │ │ │ - bcc 41b518 <__cxa_atexit@plt+0x404e08> │ │ │ │ + bcc 41b540 <__cxa_atexit@plt+0x404e30> │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r9} │ │ │ │ add r3, r3, r2 │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #76] @ 41b528 <__cxa_atexit@plt+0x404e18> │ │ │ │ + ldr r3, [pc, #76] @ 41b550 <__cxa_atexit@plt+0x404e40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 41b52c <__cxa_atexit@plt+0x404e1c> │ │ │ │ + ldr r2, [pc, #72] @ 41b554 <__cxa_atexit@plt+0x404e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub sl, r8, #17 │ │ │ │ - ldr r1, [pc, #64] @ 41b530 <__cxa_atexit@plt+0x404e20> │ │ │ │ + ldr r1, [pc, #64] @ 41b558 <__cxa_atexit@plt+0x404e48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ str r9, [r6, #24] │ │ │ │ str r9, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #100, 2 │ │ │ │ - orreq r2, r4, #124, 24 @ 0x7c00 │ │ │ │ - orreq r2, r4, #88, 26 @ 0x1600 │ │ │ │ - cmneq r0, #152, 2 @ 0x26 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #60, 2 │ │ │ │ + orreq r2, r4, #84, 24 @ 0x5400 │ │ │ │ + orreq r2, r4, #48, 26 @ 0xc00 │ │ │ │ + cmneq r0, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41b568 <__cxa_atexit@plt+0x404e58> │ │ │ │ + bhi 41b590 <__cxa_atexit@plt+0x404e80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41b570 <__cxa_atexit@plt+0x404e60> │ │ │ │ + ldr r2, [pc, #24] @ 41b598 <__cxa_atexit@plt+0x404e88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41b928 <__cxa_atexit@plt+0x405218> │ │ │ │ + b 41b950 <__cxa_atexit@plt+0x405240> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r4, #184, 6 @ 0xe0000002 │ │ │ │ + orreq r2, r4, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41b600 <__cxa_atexit@plt+0x404ef0> │ │ │ │ - ldr r2, [pc, #116] @ 41b608 <__cxa_atexit@plt+0x404ef8> │ │ │ │ + bhi 41b628 <__cxa_atexit@plt+0x404f18> │ │ │ │ + ldr r2, [pc, #116] @ 41b630 <__cxa_atexit@plt+0x404f20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 41b5e8 <__cxa_atexit@plt+0x404ed8> │ │ │ │ - ldr r3, [pc, #88] @ 41b60c <__cxa_atexit@plt+0x404efc> │ │ │ │ + beq 41b610 <__cxa_atexit@plt+0x404f00> │ │ │ │ + ldr r3, [pc, #88] @ 41b634 <__cxa_atexit@plt+0x404f24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 41b5f4 <__cxa_atexit@plt+0x404ee4> │ │ │ │ + beq 41b61c <__cxa_atexit@plt+0x404f0c> │ │ │ │ mov r7, r3 │ │ │ │ - b 41b664 <__cxa_atexit@plt+0x404f54> │ │ │ │ + b 41b68c <__cxa_atexit@plt+0x404f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 41b658 <__cxa_atexit@plt+0x404f48> │ │ │ │ + ldr lr, [pc, #52] @ 41b680 <__cxa_atexit@plt+0x404f70> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41b650 <__cxa_atexit@plt+0x404f40> │ │ │ │ - b 41b664 <__cxa_atexit@plt+0x404f54> │ │ │ │ + beq 41b678 <__cxa_atexit@plt+0x404f68> │ │ │ │ + b 41b68c <__cxa_atexit@plt+0x404f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 41b730 <__cxa_atexit@plt+0x405020> │ │ │ │ + bcc 41b758 <__cxa_atexit@plt+0x405048> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 41b6d0 <__cxa_atexit@plt+0x404fc0> │ │ │ │ + bge 41b6f8 <__cxa_atexit@plt+0x404fe8> │ │ │ │ ldr fp, [r3, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ sub r0, fp, r8 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 41b6fc <__cxa_atexit@plt+0x404fec> │ │ │ │ + ble 41b724 <__cxa_atexit@plt+0x405014> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #116] @ 41b74c <__cxa_atexit@plt+0x40503c> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #116] @ 41b774 <__cxa_atexit@plt+0x405064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -1053688,166 +1053698,166 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ str lr, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ str fp, [r6, #12]! │ │ │ │ add r3, r8, sl │ │ │ │ - ldr r2, [pc, #44] @ 41b748 <__cxa_atexit@plt+0x405038> │ │ │ │ + ldr r2, [pc, #44] @ 41b770 <__cxa_atexit@plt+0x405060> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r4, #140, 6 @ 0x30000002 │ │ │ │ - orreq r3, r4, #120, 2 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r4, #100, 6 @ 0x90000001 │ │ │ │ + orreq r3, r4, #80, 2 │ │ │ │ + cmneq r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41b7a0 <__cxa_atexit@plt+0x405090> │ │ │ │ - ldr r2, [pc, #56] @ 41b7ac <__cxa_atexit@plt+0x40509c> │ │ │ │ + bhi 41b7c8 <__cxa_atexit@plt+0x4050b8> │ │ │ │ + ldr r2, [pc, #56] @ 41b7d4 <__cxa_atexit@plt+0x4050c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 41b7b0 <__cxa_atexit@plt+0x4050a0> │ │ │ │ + ldr r1, [pc, #48] @ 41b7d8 <__cxa_atexit@plt+0x4050c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41b798 <__cxa_atexit@plt+0x405088> │ │ │ │ - b 41b7c0 <__cxa_atexit@plt+0x4050b0> │ │ │ │ + beq 41b7c0 <__cxa_atexit@plt+0x4050b0> │ │ │ │ + b 41b7e8 <__cxa_atexit@plt+0x4050d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r2, r4, #144, 2 @ 0x24 │ │ │ │ - cmneq r0, #116, 28 @ 0x740 │ │ │ │ + orreq r2, r4, #104, 2 │ │ │ │ + cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41b7fc <__cxa_atexit@plt+0x4050ec> │ │ │ │ + bne 41b824 <__cxa_atexit@plt+0x405114> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41b838 <__cxa_atexit@plt+0x405128> │ │ │ │ - ldr r2, [pc, #108] @ 41b850 <__cxa_atexit@plt+0x405140> │ │ │ │ + bcc 41b860 <__cxa_atexit@plt+0x405150> │ │ │ │ + ldr r2, [pc, #108] @ 41b878 <__cxa_atexit@plt+0x405168> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 41b848 <__cxa_atexit@plt+0x405138> │ │ │ │ + ldr r3, [pc, #68] @ 41b870 <__cxa_atexit@plt+0x405160> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41b830 <__cxa_atexit@plt+0x405120> │ │ │ │ + beq 41b858 <__cxa_atexit@plt+0x405148> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #36] @ 41b84c <__cxa_atexit@plt+0x40513c> │ │ │ │ + ldr r8, [pc, #36] @ 41b874 <__cxa_atexit@plt+0x405164> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r0, #8, 28 @ 0x80 │ │ │ │ + cmneq r0, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmneq r0, #212, 26 @ 0x3500 │ │ │ │ + cmneq r0, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #8] @ 41b87c <__cxa_atexit@plt+0x40516c> │ │ │ │ + ldr r8, [pc, #8] @ 41b8a4 <__cxa_atexit@plt+0x405194> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ - cmneq r0, #188, 26 @ 0x2f00 │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ + cmneq r0, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41b8b4 <__cxa_atexit@plt+0x4051a4> │ │ │ │ + bhi 41b8dc <__cxa_atexit@plt+0x4051cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41b8bc <__cxa_atexit@plt+0x4051ac> │ │ │ │ + ldr r1, [pc, #24] @ 41b8e4 <__cxa_atexit@plt+0x4051d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r4, #108 @ 0x6c │ │ │ │ + orreq r2, r4, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41b904 <__cxa_atexit@plt+0x4051f4> │ │ │ │ - ldr r2, [pc, #44] @ 41b914 <__cxa_atexit@plt+0x405204> │ │ │ │ + bcc 41b92c <__cxa_atexit@plt+0x40521c> │ │ │ │ + ldr r2, [pc, #44] @ 41b93c <__cxa_atexit@plt+0x40522c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #12, 26 @ 0x300 │ │ │ │ + cmneq r0, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41b9d4 <__cxa_atexit@plt+0x4052c4> │ │ │ │ - ldr r7, [pc, #192] @ 41b9fc <__cxa_atexit@plt+0x4052ec> │ │ │ │ + bhi 41b9fc <__cxa_atexit@plt+0x4052ec> │ │ │ │ + ldr r7, [pc, #192] @ 41ba24 <__cxa_atexit@plt+0x405314> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 41b9b0 <__cxa_atexit@plt+0x4052a0> │ │ │ │ + beq 41b9d8 <__cxa_atexit@plt+0x4052c8> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41b9c0 <__cxa_atexit@plt+0x4052b0> │ │ │ │ + bne 41b9e8 <__cxa_atexit@plt+0x4052d8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 41b9e4 <__cxa_atexit@plt+0x4052d4> │ │ │ │ - ldr r7, [pc, #160] @ 41ba08 <__cxa_atexit@plt+0x4052f8> │ │ │ │ + bcc 41ba0c <__cxa_atexit@plt+0x4052fc> │ │ │ │ + ldr r7, [pc, #160] @ 41ba30 <__cxa_atexit@plt+0x405320> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 41ba0c <__cxa_atexit@plt+0x4052fc> │ │ │ │ + ldr lr, [pc, #156] @ 41ba34 <__cxa_atexit@plt+0x405324> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 41ba10 <__cxa_atexit@plt+0x405300> │ │ │ │ + ldr r9, [pc, #152] @ 41ba38 <__cxa_atexit@plt+0x405328> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1053859,50 +1053869,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41ba04 <__cxa_atexit@plt+0x4052f4> │ │ │ │ + ldr r7, [pc, #60] @ 41ba2c <__cxa_atexit@plt+0x40531c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41ba00 <__cxa_atexit@plt+0x4052f0> │ │ │ │ + ldr r7, [pc, #36] @ 41ba28 <__cxa_atexit@plt+0x405318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq r0, #248, 24 @ 0xf800 │ │ │ │ - cmneq r0, #136, 24 @ 0x8800 │ │ │ │ + cmneq r0, #208, 24 @ 0xd000 │ │ │ │ + cmneq r0, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - cmneq r0, #184, 24 @ 0xb800 │ │ │ │ + cmneq r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41ba8c <__cxa_atexit@plt+0x40537c> │ │ │ │ + bne 41bab4 <__cxa_atexit@plt+0x4053a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41baa0 <__cxa_atexit@plt+0x405390> │ │ │ │ - ldr r2, [pc, #112] @ 41bab4 <__cxa_atexit@plt+0x4053a4> │ │ │ │ + bcc 41bac8 <__cxa_atexit@plt+0x4053b8> │ │ │ │ + ldr r2, [pc, #112] @ 41badc <__cxa_atexit@plt+0x4053cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 41bab8 <__cxa_atexit@plt+0x4053a8> │ │ │ │ + ldr lr, [pc, #108] @ 41bae0 <__cxa_atexit@plt+0x4053d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 41babc <__cxa_atexit@plt+0x4053ac> │ │ │ │ + ldr r8, [pc, #104] @ 41bae4 <__cxa_atexit@plt+0x4053d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1053910,169 +1053920,169 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41bab0 <__cxa_atexit@plt+0x4053a0> │ │ │ │ + ldr r7, [pc, #28] @ 41bad8 <__cxa_atexit@plt+0x4053c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #188, 22 @ 0x2f000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - cmneq r0, #12, 24 @ 0xc00 │ │ │ │ + cmneq r0, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41baf4 <__cxa_atexit@plt+0x4053e4> │ │ │ │ + bhi 41bb1c <__cxa_atexit@plt+0x40540c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41bafc <__cxa_atexit@plt+0x4053ec> │ │ │ │ + ldr r2, [pc, #24] @ 41bb24 <__cxa_atexit@plt+0x405414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41b928 <__cxa_atexit@plt+0x405218> │ │ │ │ + b 41b950 <__cxa_atexit@plt+0x405240> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #44, 28 @ 0x2c0 │ │ │ │ + orreq r1, r4, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41bb34 <__cxa_atexit@plt+0x405424> │ │ │ │ + bhi 41bb5c <__cxa_atexit@plt+0x40544c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41bb3c <__cxa_atexit@plt+0x40542c> │ │ │ │ + ldr r1, [pc, #24] @ 41bb64 <__cxa_atexit@plt+0x405454> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #236, 26 @ 0x3b00 │ │ │ │ + orreq r1, r4, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41bbfc <__cxa_atexit@plt+0x4054ec> │ │ │ │ - ldr r3, [pc, #188] @ 41bc1c <__cxa_atexit@plt+0x40550c> │ │ │ │ + bhi 41bc24 <__cxa_atexit@plt+0x405514> │ │ │ │ + ldr r3, [pc, #188] @ 41bc44 <__cxa_atexit@plt+0x405534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 41bbc0 <__cxa_atexit@plt+0x4054b0> │ │ │ │ + beq 41bbe8 <__cxa_atexit@plt+0x4054d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41bc04 <__cxa_atexit@plt+0x4054f4> │ │ │ │ + bcc 41bc2c <__cxa_atexit@plt+0x40551c> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, r1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 41bbd0 <__cxa_atexit@plt+0x4054c0> │ │ │ │ + ble 41bbf8 <__cxa_atexit@plt+0x4054e8> │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ strb r0, [r1], #1 │ │ │ │ - ldr r0, [pc, #112] @ 41bc20 <__cxa_atexit@plt+0x405510> │ │ │ │ + ldr r0, [pc, #112] @ 41bc48 <__cxa_atexit@plt+0x405538> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 41bc24 <__cxa_atexit@plt+0x405514> │ │ │ │ + ldr r3, [pc, #76] @ 41bc4c <__cxa_atexit@plt+0x40553c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r7, [pc, #64] @ 41bc28 <__cxa_atexit@plt+0x405518> │ │ │ │ + ldr r7, [pc, #64] @ 41bc50 <__cxa_atexit@plt+0x405540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r1, r4, #248, 28 @ 0xf80 │ │ │ │ - movteq ip, #1382 @ 0x566 │ │ │ │ - orreq r2, r4, #176, 20 @ 0xb0000 │ │ │ │ + orreq r1, r4, #208, 28 @ 0xd00 │ │ │ │ + movteq ip, #1598 @ 0x63e │ │ │ │ + orreq r2, r4, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41bcb0 <__cxa_atexit@plt+0x4055a0> │ │ │ │ + bcc 41bcd8 <__cxa_atexit@plt+0x4055c8> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ sub r2, r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 41bc8c <__cxa_atexit@plt+0x40557c> │ │ │ │ + ble 41bcb4 <__cxa_atexit@plt+0x4055a4> │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ strb r2, [r0], #1 │ │ │ │ - ldr r2, [pc, #84] @ 41bcc0 <__cxa_atexit@plt+0x4055b0> │ │ │ │ + ldr r2, [pc, #84] @ 41bce8 <__cxa_atexit@plt+0x4055d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #48] @ 41bcc4 <__cxa_atexit@plt+0x4055b4> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #48] @ 41bcec <__cxa_atexit@plt+0x4055dc> │ │ │ │ add r8, pc, r8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 41bcc8 <__cxa_atexit@plt+0x4055b8> │ │ │ │ + ldr r3, [pc, #36] @ 41bcf0 <__cxa_atexit@plt+0x4055e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r4, #60, 28 @ 0x3c0 │ │ │ │ - movteq ip, #1194 @ 0x4aa │ │ │ │ - orreq r2, r4, #244, 18 @ 0x3d0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r4, #20, 28 @ 0x140 │ │ │ │ + movteq ip, #1410 @ 0x582 │ │ │ │ + orreq r2, r4, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41bd20 <__cxa_atexit@plt+0x405610> │ │ │ │ - ldr r2, [pc, #60] @ 41bd30 <__cxa_atexit@plt+0x405620> │ │ │ │ + bcc 41bd48 <__cxa_atexit@plt+0x405638> │ │ │ │ + ldr r2, [pc, #60] @ 41bd58 <__cxa_atexit@plt+0x405648> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 41bd34 <__cxa_atexit@plt+0x405624> │ │ │ │ + ldr r1, [pc, #56] @ 41bd5c <__cxa_atexit@plt+0x40564c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ @@ -1054081,652 +1054091,652 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r0, #148, 18 @ 0x250000 │ │ │ │ + cmneq r0, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41bde0 <__cxa_atexit@plt+0x4056d0> │ │ │ │ - ldr r2, [pc, #164] @ 41bdfc <__cxa_atexit@plt+0x4056ec> │ │ │ │ + bhi 41be08 <__cxa_atexit@plt+0x4056f8> │ │ │ │ + ldr r2, [pc, #164] @ 41be24 <__cxa_atexit@plt+0x405714> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 41be00 <__cxa_atexit@plt+0x4056f0> │ │ │ │ + ldr r1, [pc, #156] @ 41be28 <__cxa_atexit@plt+0x405718> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 41bdc0 <__cxa_atexit@plt+0x4056b0> │ │ │ │ + beq 41bde8 <__cxa_atexit@plt+0x4056d8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41bdcc <__cxa_atexit@plt+0x4056bc> │ │ │ │ + bne 41bdf4 <__cxa_atexit@plt+0x4056e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41bde8 <__cxa_atexit@plt+0x4056d8> │ │ │ │ - ldr r3, [pc, #112] @ 41be08 <__cxa_atexit@plt+0x4056f8> │ │ │ │ + bcc 41be10 <__cxa_atexit@plt+0x405700> │ │ │ │ + ldr r3, [pc, #112] @ 41be30 <__cxa_atexit@plt+0x405720> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #108] @ 41be0c <__cxa_atexit@plt+0x4056fc> │ │ │ │ + ldr r1, [pc, #108] @ 41be34 <__cxa_atexit@plt+0x405724> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 41be04 <__cxa_atexit@plt+0x4056f4> │ │ │ │ + ldr r7, [pc, #48] @ 41be2c <__cxa_atexit@plt+0x40571c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq r1, r4, #172, 22 @ 0x2b000 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + orreq r1, r4, #132, 22 @ 0x21000 │ │ │ │ + cmneq r0, #84, 16 @ 0x540000 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r0, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r0, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41be68 <__cxa_atexit@plt+0x405758> │ │ │ │ + bne 41be90 <__cxa_atexit@plt+0x405780> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41be7c <__cxa_atexit@plt+0x40576c> │ │ │ │ - ldr r2, [pc, #80] @ 41be90 <__cxa_atexit@plt+0x405780> │ │ │ │ + bcc 41bea4 <__cxa_atexit@plt+0x405794> │ │ │ │ + ldr r2, [pc, #80] @ 41beb8 <__cxa_atexit@plt+0x4057a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 41be94 <__cxa_atexit@plt+0x405784> │ │ │ │ + ldr r1, [pc, #76] @ 41bebc <__cxa_atexit@plt+0x4057ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41be8c <__cxa_atexit@plt+0x40577c> │ │ │ │ + ldr r7, [pc, #28] @ 41beb4 <__cxa_atexit@plt+0x4057a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #224, 14 @ 0x3800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq r0, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41bf00 <__cxa_atexit@plt+0x4057f0> │ │ │ │ - ldr r2, [pc, #80] @ 41bf0c <__cxa_atexit@plt+0x4057fc> │ │ │ │ + bhi 41bf28 <__cxa_atexit@plt+0x405818> │ │ │ │ + ldr r2, [pc, #80] @ 41bf34 <__cxa_atexit@plt+0x405824> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 41bf10 <__cxa_atexit@plt+0x405800> │ │ │ │ + ldr r1, [pc, #72] @ 41bf38 <__cxa_atexit@plt+0x405828> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41bef8 <__cxa_atexit@plt+0x4057e8> │ │ │ │ + beq 41bf20 <__cxa_atexit@plt+0x405810> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #36] @ 41bf14 <__cxa_atexit@plt+0x405804> │ │ │ │ + ldr r8, [pc, #36] @ 41bf3c <__cxa_atexit@plt+0x40582c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r1, r4, #72, 20 @ 0x48000 │ │ │ │ - cmneq r0, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r0, #16, 14 @ 0x400000 │ │ │ │ + orreq r1, r4, #32, 20 @ 0x20000 │ │ │ │ + cmneq r0, #24, 14 @ 0x600000 │ │ │ │ + cmneq r0, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #8] @ 41bf40 <__cxa_atexit@plt+0x405830> │ │ │ │ + ldr r8, [pc, #8] @ 41bf68 <__cxa_atexit@plt+0x405858> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ - cmneq r0, #248, 12 @ 0xf800000 │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ + cmneq r0, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41bfac <__cxa_atexit@plt+0x40589c> │ │ │ │ + bhi 41bfd4 <__cxa_atexit@plt+0x4058c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41bfb8 <__cxa_atexit@plt+0x4058a8> │ │ │ │ - ldr r1, [pc, #64] @ 41bfc8 <__cxa_atexit@plt+0x4058b8> │ │ │ │ + bcc 41bfe0 <__cxa_atexit@plt+0x4058d0> │ │ │ │ + ldr r1, [pc, #64] @ 41bff0 <__cxa_atexit@plt+0x4058e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 41bfcc <__cxa_atexit@plt+0x4058bc> │ │ │ │ + ldr r0, [pc, #60] @ 41bff4 <__cxa_atexit@plt+0x4058e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - orreq r1, r4, #128, 18 @ 0x200000 │ │ │ │ + orreq r1, r4, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41c02c <__cxa_atexit@plt+0x40591c> │ │ │ │ + bhi 41c054 <__cxa_atexit@plt+0x405944> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41c038 <__cxa_atexit@plt+0x405928> │ │ │ │ - ldr r2, [pc, #72] @ 41c048 <__cxa_atexit@plt+0x405938> │ │ │ │ + bcc 41c060 <__cxa_atexit@plt+0x405950> │ │ │ │ + ldr r2, [pc, #72] @ 41c070 <__cxa_atexit@plt+0x405960> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 41c04c <__cxa_atexit@plt+0x40593c> │ │ │ │ + ldr r1, [pc, #68] @ 41c074 <__cxa_atexit@plt+0x405964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - orreq r1, r4, #8, 18 @ 0x20000 │ │ │ │ + orreq r1, r4, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41c09c <__cxa_atexit@plt+0x40598c> │ │ │ │ - ldr r2, [pc, #52] @ 41c0ac <__cxa_atexit@plt+0x40599c> │ │ │ │ + bcc 41c0c4 <__cxa_atexit@plt+0x4059b4> │ │ │ │ + ldr r2, [pc, #52] @ 41c0d4 <__cxa_atexit@plt+0x4059c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41c118 <__cxa_atexit@plt+0x405a08> │ │ │ │ - ldr r3, [pc, #88] @ 41c130 <__cxa_atexit@plt+0x405a20> │ │ │ │ + bcc 41c140 <__cxa_atexit@plt+0x405a30> │ │ │ │ + ldr r3, [pc, #88] @ 41c158 <__cxa_atexit@plt+0x405a48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 41c134 <__cxa_atexit@plt+0x405a24> │ │ │ │ + ldr r2, [pc, #84] @ 41c15c <__cxa_atexit@plt+0x405a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 41c138 <__cxa_atexit@plt+0x405a28> │ │ │ │ + ldr r1, [pc, #80] @ 41c160 <__cxa_atexit@plt+0x405a50> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r9, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41c13c <__cxa_atexit@plt+0x405a2c> │ │ │ │ + ldr r7, [pc, #28] @ 41c164 <__cxa_atexit@plt+0x405a54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmneq r0, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq r0, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41c1c4 <__cxa_atexit@plt+0x405ab4> │ │ │ │ + bhi 41c1ec <__cxa_atexit@plt+0x405adc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41c1cc <__cxa_atexit@plt+0x405abc> │ │ │ │ + bcc 41c1f4 <__cxa_atexit@plt+0x405ae4> │ │ │ │ sub r1, sl, r9 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 41c19c <__cxa_atexit@plt+0x405a8c> │ │ │ │ + ble 41c1c4 <__cxa_atexit@plt+0x405ab4> │ │ │ │ mov r7, #63 @ 0x3f │ │ │ │ strb r7, [r9], #1 │ │ │ │ - ldr r7, [pc, #100] @ 41c1e8 <__cxa_atexit@plt+0x405ad8> │ │ │ │ + ldr r7, [pc, #100] @ 41c210 <__cxa_atexit@plt+0x405b00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r9, sl} │ │ │ │ sub r2, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r3, [pc, #76] @ 41c1f0 <__cxa_atexit@plt+0x405ae0> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r3, [pc, #76] @ 41c218 <__cxa_atexit@plt+0x405b08> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 41c1f4 <__cxa_atexit@plt+0x405ae4> │ │ │ │ + ldr r5, [pc, #68] @ 41c21c <__cxa_atexit@plt+0x405b0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41c1d4 <__cxa_atexit@plt+0x405ac4> │ │ │ │ + b 41c1fc <__cxa_atexit@plt+0x405aec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41c1ec <__cxa_atexit@plt+0x405adc> │ │ │ │ + ldr r7, [pc, #16] @ 41c214 <__cxa_atexit@plt+0x405b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #36, 18 @ 0x90000 │ │ │ │ - cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ - movteq fp, #3992 @ 0xf98 │ │ │ │ - orreq r2, r4, #232, 8 @ 0xe8000000 │ │ │ │ + orreq r1, r4, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq r0, #232, 8 @ 0xe8000000 │ │ │ │ + movteq ip, #112 @ 0x70 │ │ │ │ + orreq r2, r4, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41c2c0 <__cxa_atexit@plt+0x405bb0> │ │ │ │ - ldr r3, [pc, #228] @ 41c2fc <__cxa_atexit@plt+0x405bec> │ │ │ │ + bhi 41c2e8 <__cxa_atexit@plt+0x405bd8> │ │ │ │ + ldr r3, [pc, #228] @ 41c324 <__cxa_atexit@plt+0x405c14> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 41c284 <__cxa_atexit@plt+0x405b74> │ │ │ │ + beq 41c2ac <__cxa_atexit@plt+0x405b9c> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41c2d0 <__cxa_atexit@plt+0x405bc0> │ │ │ │ + bhi 41c2f8 <__cxa_atexit@plt+0x405be8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #12 │ │ │ │ cmp r7, r0 │ │ │ │ - bcc 41c2d8 <__cxa_atexit@plt+0x405bc8> │ │ │ │ + bcc 41c300 <__cxa_atexit@plt+0x405bf0> │ │ │ │ sub r7, sl, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 41c294 <__cxa_atexit@plt+0x405b84> │ │ │ │ + ble 41c2bc <__cxa_atexit@plt+0x405bac> │ │ │ │ mov r7, #63 @ 0x3f │ │ │ │ strb r7, [r3], #1 │ │ │ │ - ldr r7, [pc, #152] @ 41c300 <__cxa_atexit@plt+0x405bf0> │ │ │ │ + ldr r7, [pc, #152] @ 41c328 <__cxa_atexit@plt+0x405c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ sub r8, r0, #7 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #112] @ 41c30c <__cxa_atexit@plt+0x405bfc> │ │ │ │ + ldr r8, [pc, #112] @ 41c334 <__cxa_atexit@plt+0x405c24> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ - ldr r7, [pc, #104] @ 41c310 <__cxa_atexit@plt+0x405c00> │ │ │ │ + ldr r7, [pc, #104] @ 41c338 <__cxa_atexit@plt+0x405c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r7, [pc, #64] @ 41c308 <__cxa_atexit@plt+0x405bf8> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r7, [pc, #64] @ 41c330 <__cxa_atexit@plt+0x405c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r0, r6 │ │ │ │ - b 41c2e0 <__cxa_atexit@plt+0x405bd0> │ │ │ │ + b 41c308 <__cxa_atexit@plt+0x405bf8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 41c304 <__cxa_atexit@plt+0x405bf4> │ │ │ │ + ldr r7, [pc, #28] @ 41c32c <__cxa_atexit@plt+0x405c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r1, r4, #64, 16 @ 0x400000 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r0, #40, 8 @ 0x28000000 │ │ │ │ - movteq fp, #3744 @ 0xea0 │ │ │ │ - orreq r2, r4, #240, 6 @ 0xc0000003 │ │ │ │ + orreq r1, r4, #24, 16 @ 0x180000 │ │ │ │ + cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r0, #0, 8 │ │ │ │ + movteq fp, #3960 @ 0xf78 │ │ │ │ + orreq r2, r4, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr lr, [r2, #4] │ │ │ │ sub r1, r2, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 41c3a4 <__cxa_atexit@plt+0x405c94> │ │ │ │ + bhi 41c3cc <__cxa_atexit@plt+0x405cbc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 41c3ac <__cxa_atexit@plt+0x405c9c> │ │ │ │ + bcc 41c3d4 <__cxa_atexit@plt+0x405cc4> │ │ │ │ sub r0, sl, r9 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 41c37c <__cxa_atexit@plt+0x405c6c> │ │ │ │ + ble 41c3a4 <__cxa_atexit@plt+0x405c94> │ │ │ │ mov r0, #63 @ 0x3f │ │ │ │ strb r0, [r9], #1 │ │ │ │ - ldr r0, [pc, #100] @ 41c3cc <__cxa_atexit@plt+0x405cbc> │ │ │ │ + ldr r0, [pc, #100] @ 41c3f4 <__cxa_atexit@plt+0x405ce4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r9, sl} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #80] @ 41c3d4 <__cxa_atexit@plt+0x405cc4> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #80] @ 41c3fc <__cxa_atexit@plt+0x405cec> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2, #-4] │ │ │ │ stm r2, {r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 41c3d8 <__cxa_atexit@plt+0x405cc8> │ │ │ │ + ldr r5, [pc, #68] @ 41c400 <__cxa_atexit@plt+0x405cf0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41c3b4 <__cxa_atexit@plt+0x405ca4> │ │ │ │ + b 41c3dc <__cxa_atexit@plt+0x405ccc> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 41c3d0 <__cxa_atexit@plt+0x405cc0> │ │ │ │ + ldr r7, [pc, #20] @ 41c3f8 <__cxa_atexit@plt+0x405ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ - movteq fp, #3512 @ 0xdb8 │ │ │ │ - orreq r2, r4, #4, 6 @ 0x10000000 │ │ │ │ + orreq r1, r4, #24, 14 @ 0x600000 │ │ │ │ + cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + movteq fp, #3728 @ 0xe90 │ │ │ │ + orreq r2, r4, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41c460 <__cxa_atexit@plt+0x405d50> │ │ │ │ + bhi 41c488 <__cxa_atexit@plt+0x405d78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41c468 <__cxa_atexit@plt+0x405d58> │ │ │ │ + bcc 41c490 <__cxa_atexit@plt+0x405d80> │ │ │ │ sub r1, sl, r9 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 41c438 <__cxa_atexit@plt+0x405d28> │ │ │ │ + ble 41c460 <__cxa_atexit@plt+0x405d50> │ │ │ │ mov r7, #38 @ 0x26 │ │ │ │ strb r7, [r9], #1 │ │ │ │ - ldr r7, [pc, #100] @ 41c484 <__cxa_atexit@plt+0x405d74> │ │ │ │ + ldr r7, [pc, #100] @ 41c4ac <__cxa_atexit@plt+0x405d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r9, sl} │ │ │ │ sub r2, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r3, [pc, #76] @ 41c48c <__cxa_atexit@plt+0x405d7c> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r3, [pc, #76] @ 41c4b4 <__cxa_atexit@plt+0x405da4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 41c490 <__cxa_atexit@plt+0x405d80> │ │ │ │ + ldr r5, [pc, #68] @ 41c4b8 <__cxa_atexit@plt+0x405da8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41c470 <__cxa_atexit@plt+0x405d60> │ │ │ │ + b 41c498 <__cxa_atexit@plt+0x405d88> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41c488 <__cxa_atexit@plt+0x405d78> │ │ │ │ + ldr r7, [pc, #16] @ 41c4b0 <__cxa_atexit@plt+0x405da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #136, 12 @ 0x8800000 │ │ │ │ - cmneq r0, #124, 4 @ 0xc0000007 │ │ │ │ - movteq fp, #3322 @ 0xcfa │ │ │ │ - orreq r2, r4, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r1, r4, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ + movteq fp, #3538 @ 0xdd2 │ │ │ │ + orreq r2, r4, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41c55c <__cxa_atexit@plt+0x405e4c> │ │ │ │ - ldr r3, [pc, #228] @ 41c598 <__cxa_atexit@plt+0x405e88> │ │ │ │ + bhi 41c584 <__cxa_atexit@plt+0x405e74> │ │ │ │ + ldr r3, [pc, #228] @ 41c5c0 <__cxa_atexit@plt+0x405eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 41c520 <__cxa_atexit@plt+0x405e10> │ │ │ │ + beq 41c548 <__cxa_atexit@plt+0x405e38> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41c56c <__cxa_atexit@plt+0x405e5c> │ │ │ │ + bhi 41c594 <__cxa_atexit@plt+0x405e84> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #12 │ │ │ │ cmp r7, r0 │ │ │ │ - bcc 41c574 <__cxa_atexit@plt+0x405e64> │ │ │ │ + bcc 41c59c <__cxa_atexit@plt+0x405e8c> │ │ │ │ sub r7, sl, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 41c530 <__cxa_atexit@plt+0x405e20> │ │ │ │ + ble 41c558 <__cxa_atexit@plt+0x405e48> │ │ │ │ mov r7, #38 @ 0x26 │ │ │ │ strb r7, [r3], #1 │ │ │ │ - ldr r7, [pc, #152] @ 41c59c <__cxa_atexit@plt+0x405e8c> │ │ │ │ + ldr r7, [pc, #152] @ 41c5c4 <__cxa_atexit@plt+0x405eb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ sub r8, r0, #7 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #112] @ 41c5a8 <__cxa_atexit@plt+0x405e98> │ │ │ │ + ldr r8, [pc, #112] @ 41c5d0 <__cxa_atexit@plt+0x405ec0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ - ldr r7, [pc, #104] @ 41c5ac <__cxa_atexit@plt+0x405e9c> │ │ │ │ + ldr r7, [pc, #104] @ 41c5d4 <__cxa_atexit@plt+0x405ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r7, [pc, #64] @ 41c5a4 <__cxa_atexit@plt+0x405e94> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r7, [pc, #64] @ 41c5cc <__cxa_atexit@plt+0x405ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r0, r6 │ │ │ │ - b 41c57c <__cxa_atexit@plt+0x405e6c> │ │ │ │ + b 41c5a4 <__cxa_atexit@plt+0x405e94> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 41c5a0 <__cxa_atexit@plt+0x405e90> │ │ │ │ + ldr r7, [pc, #28] @ 41c5c8 <__cxa_atexit@plt+0x405eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r1, r4, #164, 10 @ 0x29000000 │ │ │ │ - cmneq r0, #112, 2 │ │ │ │ - cmneq r0, #148, 2 @ 0x25 │ │ │ │ - movteq fp, #3074 @ 0xc02 │ │ │ │ - orreq r2, r4, #84, 2 │ │ │ │ + orreq r1, r4, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r0, #72, 2 │ │ │ │ + cmneq r0, #108, 2 │ │ │ │ + movteq fp, #3290 @ 0xcda │ │ │ │ + orreq r2, r4, #44, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr lr, [r2, #4] │ │ │ │ sub r1, r2, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 41c640 <__cxa_atexit@plt+0x405f30> │ │ │ │ + bhi 41c668 <__cxa_atexit@plt+0x405f58> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 41c648 <__cxa_atexit@plt+0x405f38> │ │ │ │ + bcc 41c670 <__cxa_atexit@plt+0x405f60> │ │ │ │ sub r0, sl, r9 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 41c618 <__cxa_atexit@plt+0x405f08> │ │ │ │ + ble 41c640 <__cxa_atexit@plt+0x405f30> │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ strb r0, [r9], #1 │ │ │ │ - ldr r0, [pc, #100] @ 41c668 <__cxa_atexit@plt+0x405f58> │ │ │ │ + ldr r0, [pc, #100] @ 41c690 <__cxa_atexit@plt+0x405f80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r9, sl} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #80] @ 41c670 <__cxa_atexit@plt+0x405f60> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #80] @ 41c698 <__cxa_atexit@plt+0x405f88> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2, #-4] │ │ │ │ stm r2, {r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 41c674 <__cxa_atexit@plt+0x405f64> │ │ │ │ + ldr r5, [pc, #68] @ 41c69c <__cxa_atexit@plt+0x405f8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 41c650 <__cxa_atexit@plt+0x405f40> │ │ │ │ + b 41c678 <__cxa_atexit@plt+0x405f68> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 41c66c <__cxa_atexit@plt+0x405f5c> │ │ │ │ + ldr r7, [pc, #20] @ 41c694 <__cxa_atexit@plt+0x405f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #164, 8 @ 0xa4000000 │ │ │ │ - cmneq r0, #156 @ 0x9c │ │ │ │ - movteq fp, #2842 @ 0xb1a │ │ │ │ - orreq r2, r4, #104 @ 0x68 │ │ │ │ - cmneq r0, #124 @ 0x7c │ │ │ │ + orreq r1, r4, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq r0, #116 @ 0x74 │ │ │ │ + movteq fp, #3058 @ 0xbf2 │ │ │ │ + orreq r2, r4, #64 @ 0x40 │ │ │ │ + cmneq r0, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41c6ac <__cxa_atexit@plt+0x405f9c> │ │ │ │ + bhi 41c6d4 <__cxa_atexit@plt+0x405fc4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41c6b4 <__cxa_atexit@plt+0x405fa4> │ │ │ │ + ldr r2, [pc, #24] @ 41c6dc <__cxa_atexit@plt+0x405fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41c92c <__cxa_atexit@plt+0x40621c> │ │ │ │ + b 41c954 <__cxa_atexit@plt+0x406244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #116, 4 @ 0x40000007 │ │ │ │ - cmneq r0, #28 │ │ │ │ + orreq r1, r4, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r0, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41c778 <__cxa_atexit@plt+0x406068> │ │ │ │ - ldr r2, [pc, #208] @ 41c7a8 <__cxa_atexit@plt+0x406098> │ │ │ │ + bhi 41c7a0 <__cxa_atexit@plt+0x406090> │ │ │ │ + ldr r2, [pc, #208] @ 41c7d0 <__cxa_atexit@plt+0x4060c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #200] @ 41c7ac <__cxa_atexit@plt+0x40609c> │ │ │ │ + ldr r1, [pc, #200] @ 41c7d4 <__cxa_atexit@plt+0x4060c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41c76c <__cxa_atexit@plt+0x40605c> │ │ │ │ + beq 41c794 <__cxa_atexit@plt+0x406084> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 41c780 <__cxa_atexit@plt+0x406070> │ │ │ │ - ldr r7, [pc, #156] @ 41c7b8 <__cxa_atexit@plt+0x4060a8> │ │ │ │ + bcc 41c7a8 <__cxa_atexit@plt+0x406098> │ │ │ │ + ldr r7, [pc, #156] @ 41c7e0 <__cxa_atexit@plt+0x4060d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 41c7bc <__cxa_atexit@plt+0x4060ac> │ │ │ │ + ldr r2, [pc, #152] @ 41c7e4 <__cxa_atexit@plt+0x4060d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #148] @ 41c7c0 <__cxa_atexit@plt+0x4060b0> │ │ │ │ + ldr lr, [pc, #148] @ 41c7e8 <__cxa_atexit@plt+0x4060d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #144] @ 41c7c4 <__cxa_atexit@plt+0x4060b4> │ │ │ │ + ldr r1, [pc, #144] @ 41c7ec <__cxa_atexit@plt+0x4060dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -1054739,140 +1054749,140 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 41c7b0 <__cxa_atexit@plt+0x4060a0> │ │ │ │ + ldr r6, [pc, #40] @ 41c7d8 <__cxa_atexit@plt+0x4060c8> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #36] @ 41c7b4 <__cxa_atexit@plt+0x4060a4> │ │ │ │ + ldr r7, [pc, #36] @ 41c7dc <__cxa_atexit@plt+0x4060cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq r1, r4, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r0, #112, 30 @ 0x1c0 │ │ │ │ - cmneq r0, #76, 30 @ 0x130 │ │ │ │ + orreq r1, r4, #4, 4 @ 0x40000000 │ │ │ │ + cmneq r0, #72, 30 @ 0x120 │ │ │ │ + cmneq r0, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - cmneq r0, #212, 30 @ 0x350 │ │ │ │ + cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ - cmneq r0, #12, 30 @ 0x30 │ │ │ │ + cmneq r0, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 41c848 <__cxa_atexit@plt+0x406138> │ │ │ │ - ldr r7, [pc, #112] @ 41c86c <__cxa_atexit@plt+0x40615c> │ │ │ │ + bcc 41c870 <__cxa_atexit@plt+0x406160> │ │ │ │ + ldr r7, [pc, #112] @ 41c894 <__cxa_atexit@plt+0x406184> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 41c870 <__cxa_atexit@plt+0x406160> │ │ │ │ + ldr r2, [pc, #108] @ 41c898 <__cxa_atexit@plt+0x406188> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 41c874 <__cxa_atexit@plt+0x406164> │ │ │ │ + ldr lr, [pc, #104] @ 41c89c <__cxa_atexit@plt+0x40618c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 41c878 <__cxa_atexit@plt+0x406168> │ │ │ │ + ldr r1, [pc, #100] @ 41c8a0 <__cxa_atexit@plt+0x406190> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 41c87c <__cxa_atexit@plt+0x40616c> │ │ │ │ + ldr r3, [pc, #44] @ 41c8a4 <__cxa_atexit@plt+0x406194> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 41c880 <__cxa_atexit@plt+0x406170> │ │ │ │ + ldr r7, [pc, #40] @ 41c8a8 <__cxa_atexit@plt+0x406198> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ - cmneq r0, #244, 28 @ 0xf40 │ │ │ │ + cmneq r0, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ - cmneq r0, #168, 28 @ 0xa80 │ │ │ │ - cmneq r0, #132, 28 @ 0x840 │ │ │ │ + cmneq r0, #128, 28 @ 0x800 │ │ │ │ + cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41c8b8 <__cxa_atexit@plt+0x4061a8> │ │ │ │ + bhi 41c8e0 <__cxa_atexit@plt+0x4061d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41c8c0 <__cxa_atexit@plt+0x4061b0> │ │ │ │ + ldr r1, [pc, #24] @ 41c8e8 <__cxa_atexit@plt+0x4061d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, #104 @ 0x68 │ │ │ │ + orreq r1, r4, #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41c908 <__cxa_atexit@plt+0x4061f8> │ │ │ │ - ldr r2, [pc, #44] @ 41c918 <__cxa_atexit@plt+0x406208> │ │ │ │ + bcc 41c930 <__cxa_atexit@plt+0x406220> │ │ │ │ + ldr r2, [pc, #44] @ 41c940 <__cxa_atexit@plt+0x406230> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41c9d8 <__cxa_atexit@plt+0x4062c8> │ │ │ │ - ldr r7, [pc, #192] @ 41ca00 <__cxa_atexit@plt+0x4062f0> │ │ │ │ + bhi 41ca00 <__cxa_atexit@plt+0x4062f0> │ │ │ │ + ldr r7, [pc, #192] @ 41ca28 <__cxa_atexit@plt+0x406318> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 41c9b4 <__cxa_atexit@plt+0x4062a4> │ │ │ │ + beq 41c9dc <__cxa_atexit@plt+0x4062cc> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41c9c4 <__cxa_atexit@plt+0x4062b4> │ │ │ │ + bne 41c9ec <__cxa_atexit@plt+0x4062dc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 41c9e8 <__cxa_atexit@plt+0x4062d8> │ │ │ │ - ldr r7, [pc, #160] @ 41ca0c <__cxa_atexit@plt+0x4062fc> │ │ │ │ + bcc 41ca10 <__cxa_atexit@plt+0x406300> │ │ │ │ + ldr r7, [pc, #160] @ 41ca34 <__cxa_atexit@plt+0x406324> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 41ca10 <__cxa_atexit@plt+0x406300> │ │ │ │ + ldr lr, [pc, #156] @ 41ca38 <__cxa_atexit@plt+0x406328> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 41ca14 <__cxa_atexit@plt+0x406304> │ │ │ │ + ldr r9, [pc, #152] @ 41ca3c <__cxa_atexit@plt+0x40632c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1054884,50 +1054894,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41ca08 <__cxa_atexit@plt+0x4062f8> │ │ │ │ + ldr r7, [pc, #60] @ 41ca30 <__cxa_atexit@plt+0x406320> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41ca04 <__cxa_atexit@plt+0x4062f4> │ │ │ │ + ldr r7, [pc, #36] @ 41ca2c <__cxa_atexit@plt+0x40631c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq r0, #28, 26 @ 0x700 │ │ │ │ - cmneq r0, #132, 24 @ 0x8400 │ │ │ │ + cmneq r0, #244, 24 @ 0xf400 │ │ │ │ + cmneq r0, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq r0, #220, 24 @ 0xdc00 │ │ │ │ + cmneq r0, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41ca90 <__cxa_atexit@plt+0x406380> │ │ │ │ + bne 41cab8 <__cxa_atexit@plt+0x4063a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41caa4 <__cxa_atexit@plt+0x406394> │ │ │ │ - ldr r2, [pc, #112] @ 41cab8 <__cxa_atexit@plt+0x4063a8> │ │ │ │ + bcc 41cacc <__cxa_atexit@plt+0x4063bc> │ │ │ │ + ldr r2, [pc, #112] @ 41cae0 <__cxa_atexit@plt+0x4063d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 41cabc <__cxa_atexit@plt+0x4063ac> │ │ │ │ + ldr lr, [pc, #108] @ 41cae4 <__cxa_atexit@plt+0x4063d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 41cac0 <__cxa_atexit@plt+0x4063b0> │ │ │ │ + ldr r8, [pc, #104] @ 41cae8 <__cxa_atexit@plt+0x4063d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1054935,116 +1054945,116 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41cab4 <__cxa_atexit@plt+0x4063a4> │ │ │ │ + ldr r7, [pc, #28] @ 41cadc <__cxa_atexit@plt+0x4063cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #184, 22 @ 0x2e000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41cb3c <__cxa_atexit@plt+0x40642c> │ │ │ │ - ldr r2, [pc, #96] @ 41cb44 <__cxa_atexit@plt+0x406434> │ │ │ │ + bhi 41cb64 <__cxa_atexit@plt+0x406454> │ │ │ │ + ldr r2, [pc, #96] @ 41cb6c <__cxa_atexit@plt+0x40645c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 41cb18 <__cxa_atexit@plt+0x406408> │ │ │ │ + beq 41cb40 <__cxa_atexit@plt+0x406430> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #-4]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41cb24 <__cxa_atexit@plt+0x406414> │ │ │ │ + bne 41cb4c <__cxa_atexit@plt+0x40643c> │ │ │ │ mov r8, r7 │ │ │ │ - b 41c204 <__cxa_atexit@plt+0x405af4> │ │ │ │ + b 41c22c <__cxa_atexit@plt+0x405b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 41cb48 <__cxa_atexit@plt+0x406438> │ │ │ │ + ldr r5, [pc, #28] @ 41cb70 <__cxa_atexit@plt+0x406460> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r0, r4, #36, 28 @ 0x240 │ │ │ │ + orreq r0, r4, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41cb7c <__cxa_atexit@plt+0x40646c> │ │ │ │ + bne 41cba4 <__cxa_atexit@plt+0x406494> │ │ │ │ add r5, r3, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 41c204 <__cxa_atexit@plt+0x405af4> │ │ │ │ - ldr r3, [pc, #12] @ 41cb90 <__cxa_atexit@plt+0x406480> │ │ │ │ + b 41c22c <__cxa_atexit@plt+0x405b1c> │ │ │ │ + ldr r3, [pc, #12] @ 41cbb8 <__cxa_atexit@plt+0x4064a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - orreq r0, r4, #204, 26 @ 0x3300 │ │ │ │ - cmneq r0, #64, 22 @ 0x10000 │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + orreq r0, r4, #164, 26 @ 0x2900 │ │ │ │ + cmneq r0, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41cc64 <__cxa_atexit@plt+0x406554> │ │ │ │ - ldr lr, [pc, #232] @ 41cca0 <__cxa_atexit@plt+0x406590> │ │ │ │ + bhi 41cc8c <__cxa_atexit@plt+0x40657c> │ │ │ │ + ldr lr, [pc, #232] @ 41ccc8 <__cxa_atexit@plt+0x4065b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #220] @ 41cca4 <__cxa_atexit@plt+0x406594> │ │ │ │ + ldr r1, [pc, #220] @ 41cccc <__cxa_atexit@plt+0x4065bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 41cc58 <__cxa_atexit@plt+0x406548> │ │ │ │ + beq 41cc80 <__cxa_atexit@plt+0x406570> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41cc70 <__cxa_atexit@plt+0x406560> │ │ │ │ - ldr r3, [pc, #184] @ 41cca8 <__cxa_atexit@plt+0x406598> │ │ │ │ + bcc 41cc98 <__cxa_atexit@plt+0x406588> │ │ │ │ + ldr r3, [pc, #184] @ 41ccd0 <__cxa_atexit@plt+0x4065c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r2, #1 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41cc84 <__cxa_atexit@plt+0x406574> │ │ │ │ - ldr r7, [pc, #148] @ 41ccb0 <__cxa_atexit@plt+0x4065a0> │ │ │ │ + bcc 41ccac <__cxa_atexit@plt+0x40659c> │ │ │ │ + ldr r7, [pc, #148] @ 41ccd8 <__cxa_atexit@plt+0x4065c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #144] @ 41ccb4 <__cxa_atexit@plt+0x4065a4> │ │ │ │ + ldr r2, [pc, #144] @ 41ccdc <__cxa_atexit@plt+0x4065cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 41ccb8 <__cxa_atexit@plt+0x4065a8> │ │ │ │ + ldr r1, [pc, #140] @ 41cce0 <__cxa_atexit@plt+0x4065d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #12]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ @@ -1055059,52 +1055069,52 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #32] @ 41ccac <__cxa_atexit@plt+0x40659c> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #32] @ 41ccd4 <__cxa_atexit@plt+0x4065c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - orreq r0, r4, #72, 26 @ 0x1200 │ │ │ │ + orreq r0, r4, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r0, #80, 20 @ 0x50000 │ │ │ │ + cmneq r0, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ - cmneq r0, #24, 20 @ 0x18000 │ │ │ │ + cmneq r0, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41cd48 <__cxa_atexit@plt+0x406638> │ │ │ │ - ldr r1, [pc, #148] @ 41cd74 <__cxa_atexit@plt+0x406664> │ │ │ │ + bcc 41cd70 <__cxa_atexit@plt+0x406660> │ │ │ │ + ldr r1, [pc, #148] @ 41cd9c <__cxa_atexit@plt+0x40668c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #1 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41cd58 <__cxa_atexit@plt+0x406648> │ │ │ │ - ldr r7, [pc, #112] @ 41cd7c <__cxa_atexit@plt+0x40666c> │ │ │ │ + bcc 41cd80 <__cxa_atexit@plt+0x406670> │ │ │ │ + ldr r7, [pc, #112] @ 41cda4 <__cxa_atexit@plt+0x406694> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 41cd80 <__cxa_atexit@plt+0x406670> │ │ │ │ + ldr r2, [pc, #108] @ 41cda8 <__cxa_atexit@plt+0x406698> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 41cd84 <__cxa_atexit@plt+0x406674> │ │ │ │ + ldr r1, [pc, #104] @ 41cdac <__cxa_atexit@plt+0x40669c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #12]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ @@ -1055112,106 +1055122,106 @@ │ │ │ │ stm lr, {r2, r6, r7, r8} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #24] @ 41cd78 <__cxa_atexit@plt+0x406668> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #24] @ 41cda0 <__cxa_atexit@plt+0x406690> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r0, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ @ instruction: 0xfffff344 │ │ │ │ @ instruction: 0xfffff184 │ │ │ │ - cmneq r0, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41cdbc <__cxa_atexit@plt+0x4066ac> │ │ │ │ + bhi 41cde4 <__cxa_atexit@plt+0x4066d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41cdc4 <__cxa_atexit@plt+0x4066b4> │ │ │ │ + ldr r2, [pc, #24] @ 41cdec <__cxa_atexit@plt+0x4066dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41c92c <__cxa_atexit@plt+0x40621c> │ │ │ │ + b 41c954 <__cxa_atexit@plt+0x406244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r4, #100, 22 @ 0x19000 │ │ │ │ + orreq r0, r4, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41cdfc <__cxa_atexit@plt+0x4066ec> │ │ │ │ + bhi 41ce24 <__cxa_atexit@plt+0x406714> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41ce04 <__cxa_atexit@plt+0x4066f4> │ │ │ │ + ldr r1, [pc, #24] @ 41ce2c <__cxa_atexit@plt+0x40671c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r4, #36, 22 @ 0x9000 │ │ │ │ + orreq r0, r4, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ce4c <__cxa_atexit@plt+0x40673c> │ │ │ │ - ldr r2, [pc, #44] @ 41ce5c <__cxa_atexit@plt+0x40674c> │ │ │ │ + bcc 41ce74 <__cxa_atexit@plt+0x406764> │ │ │ │ + ldr r2, [pc, #44] @ 41ce84 <__cxa_atexit@plt+0x406774> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #152, 16 @ 0x980000 │ │ │ │ + cmneq r0, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41cf24 <__cxa_atexit@plt+0x406814> │ │ │ │ - ldr r7, [pc, #200] @ 41cf4c <__cxa_atexit@plt+0x40683c> │ │ │ │ + bhi 41cf4c <__cxa_atexit@plt+0x40683c> │ │ │ │ + ldr r7, [pc, #200] @ 41cf74 <__cxa_atexit@plt+0x406864> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 41cf00 <__cxa_atexit@plt+0x4067f0> │ │ │ │ + beq 41cf28 <__cxa_atexit@plt+0x406818> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41cf10 <__cxa_atexit@plt+0x406800> │ │ │ │ + bne 41cf38 <__cxa_atexit@plt+0x406828> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 41cf34 <__cxa_atexit@plt+0x406824> │ │ │ │ - ldr r7, [pc, #168] @ 41cf58 <__cxa_atexit@plt+0x406848> │ │ │ │ + bcc 41cf5c <__cxa_atexit@plt+0x40684c> │ │ │ │ + ldr r7, [pc, #168] @ 41cf80 <__cxa_atexit@plt+0x406870> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #164] @ 41cf5c <__cxa_atexit@plt+0x40684c> │ │ │ │ + ldr lr, [pc, #164] @ 41cf84 <__cxa_atexit@plt+0x406874> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r3, [r9, #6] │ │ │ │ - ldr r8, [pc, #152] @ 41cf60 <__cxa_atexit@plt+0x406850> │ │ │ │ + ldr r8, [pc, #152] @ 41cf88 <__cxa_atexit@plt+0x406878> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1055223,50 +1055233,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41cf54 <__cxa_atexit@plt+0x406844> │ │ │ │ + ldr r7, [pc, #60] @ 41cf7c <__cxa_atexit@plt+0x40686c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41cf50 <__cxa_atexit@plt+0x406840> │ │ │ │ + ldr r7, [pc, #36] @ 41cf78 <__cxa_atexit@plt+0x406868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq r0, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r0, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #152, 14 @ 0x2600000 │ │ │ │ + cmneq r0, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41cfe4 <__cxa_atexit@plt+0x4068d4> │ │ │ │ + bne 41d00c <__cxa_atexit@plt+0x4068fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41cff8 <__cxa_atexit@plt+0x4068e8> │ │ │ │ - ldr r2, [pc, #120] @ 41d00c <__cxa_atexit@plt+0x4068fc> │ │ │ │ + bcc 41d020 <__cxa_atexit@plt+0x406910> │ │ │ │ + ldr r2, [pc, #120] @ 41d034 <__cxa_atexit@plt+0x406924> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 41d010 <__cxa_atexit@plt+0x406900> │ │ │ │ + ldr lr, [pc, #116] @ 41d038 <__cxa_atexit@plt+0x406928> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #112] @ 41d014 <__cxa_atexit@plt+0x406904> │ │ │ │ + ldr r8, [pc, #112] @ 41d03c <__cxa_atexit@plt+0x40692c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -1055276,468 +1055286,468 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 41d008 <__cxa_atexit@plt+0x4068f8> │ │ │ │ + ldr r7, [pc, #28] @ 41d030 <__cxa_atexit@plt+0x406920> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r0, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 41ce70 <__cxa_atexit@plt+0x406760> │ │ │ │ + b 41ce98 <__cxa_atexit@plt+0x406788> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41d084 <__cxa_atexit@plt+0x406974> │ │ │ │ + bhi 41d0ac <__cxa_atexit@plt+0x40699c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d08c <__cxa_atexit@plt+0x40697c> │ │ │ │ - ldr r2, [pc, #68] @ 41d0a8 <__cxa_atexit@plt+0x406998> │ │ │ │ + bcc 41d0b4 <__cxa_atexit@plt+0x4069a4> │ │ │ │ + ldr r2, [pc, #68] @ 41d0d0 <__cxa_atexit@plt+0x4069c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 41d0ac <__cxa_atexit@plt+0x40699c> │ │ │ │ + ldr r1, [pc, #64] @ 41d0d4 <__cxa_atexit@plt+0x4069c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 41d094 <__cxa_atexit@plt+0x406984> │ │ │ │ + b 41d0bc <__cxa_atexit@plt+0x4069ac> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 41d0a4 <__cxa_atexit@plt+0x406994> │ │ │ │ + ldr r7, [pc, #8] @ 41d0cc <__cxa_atexit@plt+0x4069bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r0, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r0, #200, 10 @ 0x32000000 │ │ │ │ + cmneq r0, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41d100 <__cxa_atexit@plt+0x4069f0> │ │ │ │ + bne 41d128 <__cxa_atexit@plt+0x406a18> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 41d124 <__cxa_atexit@plt+0x406a14> │ │ │ │ + ldr lr, [pc, #64] @ 41d14c <__cxa_atexit@plt+0x406a3c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41d11c <__cxa_atexit@plt+0x406a0c> │ │ │ │ - b 41d138 <__cxa_atexit@plt+0x406a28> │ │ │ │ - ldr r7, [pc, #32] @ 41d128 <__cxa_atexit@plt+0x406a18> │ │ │ │ + beq 41d144 <__cxa_atexit@plt+0x406a34> │ │ │ │ + b 41d160 <__cxa_atexit@plt+0x406a50> │ │ │ │ + ldr r7, [pc, #32] @ 41d150 <__cxa_atexit@plt+0x406a40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r4, #144, 10 @ 0x24000000 │ │ │ │ - cmneq r0, #76, 10 @ 0x13000000 │ │ │ │ + orreq r1, r4, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r0, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41d190 <__cxa_atexit@plt+0x406a80> │ │ │ │ + bne 41d1b8 <__cxa_atexit@plt+0x406aa8> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 41d1a0 <__cxa_atexit@plt+0x406a90> │ │ │ │ - ldr r1, [pc, #100] @ 41d1c0 <__cxa_atexit@plt+0x406ab0> │ │ │ │ + bmi 41d1c8 <__cxa_atexit@plt+0x406ab8> │ │ │ │ + ldr r1, [pc, #100] @ 41d1e8 <__cxa_atexit@plt+0x406ad8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41d1b4 <__cxa_atexit@plt+0x406aa4> │ │ │ │ + beq 41d1dc <__cxa_atexit@plt+0x406acc> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 41d1c4 <__cxa_atexit@plt+0x406ab4> │ │ │ │ + ldr r3, [pc, #68] @ 41d1ec <__cxa_atexit@plt+0x406adc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41d1c8 <__cxa_atexit@plt+0x406ab8> │ │ │ │ + ldr r7, [pc, #32] @ 41d1f0 <__cxa_atexit@plt+0x406ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r1, r4, #180, 14 @ 0x2d00000 │ │ │ │ - cmneq r0, #160, 8 @ 0xa0000000 │ │ │ │ + orreq r1, r4, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r0, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 41d1f4 <__cxa_atexit@plt+0x406ae4> │ │ │ │ + ldr r3, [pc, #16] @ 41d21c <__cxa_atexit@plt+0x406b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d240 <__cxa_atexit@plt+0x406b30> │ │ │ │ - ldr r2, [pc, #52] @ 41d258 <__cxa_atexit@plt+0x406b48> │ │ │ │ + bcc 41d268 <__cxa_atexit@plt+0x406b58> │ │ │ │ + ldr r2, [pc, #52] @ 41d280 <__cxa_atexit@plt+0x406b70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41d25c <__cxa_atexit@plt+0x406b4c> │ │ │ │ + ldr r3, [pc, #20] @ 41d284 <__cxa_atexit@plt+0x406b74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r1, r4, #36 @ 0x24 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r0, r4, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d2a0 <__cxa_atexit@plt+0x406b90> │ │ │ │ + bcc 41d2c8 <__cxa_atexit@plt+0x406bb8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 41d2b8 <__cxa_atexit@plt+0x406ba8> │ │ │ │ + ldr r1, [pc, #36] @ 41d2e0 <__cxa_atexit@plt+0x406bd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41d2bc <__cxa_atexit@plt+0x406bac> │ │ │ │ + ldr r3, [pc, #20] @ 41d2e4 <__cxa_atexit@plt+0x406bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r0, r4, #180, 30 @ 0x2d0 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r0, r4, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r0, #80, 8 @ 0x50000000 │ │ │ │ + cmneq r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41d334 <__cxa_atexit@plt+0x406c24> │ │ │ │ - ldr r6, [pc, #132] @ 41d36c <__cxa_atexit@plt+0x406c5c> │ │ │ │ + bhi 41d35c <__cxa_atexit@plt+0x406c4c> │ │ │ │ + ldr r6, [pc, #132] @ 41d394 <__cxa_atexit@plt+0x406c84> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41d348 <__cxa_atexit@plt+0x406c38> │ │ │ │ + bhi 41d370 <__cxa_atexit@plt+0x406c60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41d350 <__cxa_atexit@plt+0x406c40> │ │ │ │ - ldr r2, [pc, #100] @ 41d378 <__cxa_atexit@plt+0x406c68> │ │ │ │ + bcc 41d378 <__cxa_atexit@plt+0x406c68> │ │ │ │ + ldr r2, [pc, #100] @ 41d3a0 <__cxa_atexit@plt+0x406c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 41d37c <__cxa_atexit@plt+0x406c6c> │ │ │ │ + ldr r1, [pc, #96] @ 41d3a4 <__cxa_atexit@plt+0x406c94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 41d374 <__cxa_atexit@plt+0x406c64> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 41d39c <__cxa_atexit@plt+0x406c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 41d358 <__cxa_atexit@plt+0x406c48> │ │ │ │ + b 41d380 <__cxa_atexit@plt+0x406c70> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41d370 <__cxa_atexit@plt+0x406c60> │ │ │ │ + ldr r7, [pc, #16] @ 41d398 <__cxa_atexit@plt+0x406c88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r0, #188, 6 @ 0xf0000002 │ │ │ │ - cmneq r0, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r0, #148, 6 @ 0x50000002 │ │ │ │ + cmneq r0, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d3d0 <__cxa_atexit@plt+0x406cc0> │ │ │ │ - ldr lr, [pc, #60] @ 41d3e8 <__cxa_atexit@plt+0x406cd8> │ │ │ │ + bcc 41d3f8 <__cxa_atexit@plt+0x406ce8> │ │ │ │ + ldr lr, [pc, #60] @ 41d410 <__cxa_atexit@plt+0x406d00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41d3ec <__cxa_atexit@plt+0x406cdc> │ │ │ │ + ldr r3, [pc, #20] @ 41d414 <__cxa_atexit@plt+0x406d04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r0, r4, #180, 26 @ 0x2d00 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r0, r4, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d438 <__cxa_atexit@plt+0x406d28> │ │ │ │ + bcc 41d460 <__cxa_atexit@plt+0x406d50> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 41d450 <__cxa_atexit@plt+0x406d40> │ │ │ │ + ldr r0, [pc, #44] @ 41d478 <__cxa_atexit@plt+0x406d68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 41d454 <__cxa_atexit@plt+0x406d44> │ │ │ │ + ldr r3, [pc, #20] @ 41d47c <__cxa_atexit@plt+0x406d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r0, r4, #60, 26 @ 0xf00 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r0, r4, #20, 26 @ 0x500 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #208, 2 @ 0x34 │ │ │ │ + cmneq r0, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41d4c0 <__cxa_atexit@plt+0x406db0> │ │ │ │ - ldr r2, [pc, #80] @ 41d4cc <__cxa_atexit@plt+0x406dbc> │ │ │ │ + bhi 41d4e8 <__cxa_atexit@plt+0x406dd8> │ │ │ │ + ldr r2, [pc, #80] @ 41d4f4 <__cxa_atexit@plt+0x406de4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 41d4d0 <__cxa_atexit@plt+0x406dc0> │ │ │ │ + ldr r1, [pc, #72] @ 41d4f8 <__cxa_atexit@plt+0x406de8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41d4b8 <__cxa_atexit@plt+0x406da8> │ │ │ │ + beq 41d4e0 <__cxa_atexit@plt+0x406dd0> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #36] @ 41d4d4 <__cxa_atexit@plt+0x406dc4> │ │ │ │ + ldr r8, [pc, #36] @ 41d4fc <__cxa_atexit@plt+0x406dec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r0, r4, #136, 8 @ 0x88000000 │ │ │ │ - cmneq r0, #128, 2 │ │ │ │ - cmneq r0, #80, 2 │ │ │ │ + orreq r0, r4, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r0, #88, 2 │ │ │ │ + cmneq r0, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #8] @ 41d500 <__cxa_atexit@plt+0x406df0> │ │ │ │ + ldr r8, [pc, #8] @ 41d528 <__cxa_atexit@plt+0x406e18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ - cmneq r0, #56, 2 │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ + cmneq r0, #16, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41d538 <__cxa_atexit@plt+0x406e28> │ │ │ │ + bhi 41d560 <__cxa_atexit@plt+0x406e50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41d540 <__cxa_atexit@plt+0x406e30> │ │ │ │ + ldr r1, [pc, #24] @ 41d568 <__cxa_atexit@plt+0x406e58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r4, #232, 6 @ 0xa0000003 │ │ │ │ + orreq r0, r4, #192, 6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41d600 <__cxa_atexit@plt+0x406ef0> │ │ │ │ - ldr r3, [pc, #188] @ 41d620 <__cxa_atexit@plt+0x406f10> │ │ │ │ + bhi 41d628 <__cxa_atexit@plt+0x406f18> │ │ │ │ + ldr r3, [pc, #188] @ 41d648 <__cxa_atexit@plt+0x406f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 41d5c4 <__cxa_atexit@plt+0x406eb4> │ │ │ │ + beq 41d5ec <__cxa_atexit@plt+0x406edc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41d608 <__cxa_atexit@plt+0x406ef8> │ │ │ │ + bcc 41d630 <__cxa_atexit@plt+0x406f20> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, r1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 41d5d4 <__cxa_atexit@plt+0x406ec4> │ │ │ │ + ble 41d5fc <__cxa_atexit@plt+0x406eec> │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ strb r0, [r1], #1 │ │ │ │ - ldr r0, [pc, #112] @ 41d624 <__cxa_atexit@plt+0x406f14> │ │ │ │ + ldr r0, [pc, #112] @ 41d64c <__cxa_atexit@plt+0x406f3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 41d628 <__cxa_atexit@plt+0x406f18> │ │ │ │ + ldr r3, [pc, #76] @ 41d650 <__cxa_atexit@plt+0x406f40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r7, [pc, #64] @ 41d62c <__cxa_atexit@plt+0x406f1c> │ │ │ │ + ldr r7, [pc, #64] @ 41d654 <__cxa_atexit@plt+0x406f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r0, r4, #244, 8 @ 0xf4000000 │ │ │ │ - movteq sl, #2914 @ 0xb62 │ │ │ │ - orreq r1, r4, #172 @ 0xac │ │ │ │ + orreq r0, r4, #204, 8 @ 0xcc000000 │ │ │ │ + movteq sl, #3130 @ 0xc3a │ │ │ │ + orreq r1, r4, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41d6b4 <__cxa_atexit@plt+0x406fa4> │ │ │ │ + bcc 41d6dc <__cxa_atexit@plt+0x406fcc> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ sub r2, r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 41d690 <__cxa_atexit@plt+0x406f80> │ │ │ │ + ble 41d6b8 <__cxa_atexit@plt+0x406fa8> │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ strb r2, [r0], #1 │ │ │ │ - ldr r2, [pc, #84] @ 41d6c4 <__cxa_atexit@plt+0x406fb4> │ │ │ │ + ldr r2, [pc, #84] @ 41d6ec <__cxa_atexit@plt+0x406fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #48] @ 41d6c8 <__cxa_atexit@plt+0x406fb8> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #48] @ 41d6f0 <__cxa_atexit@plt+0x406fe0> │ │ │ │ add r8, pc, r8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 41d6cc <__cxa_atexit@plt+0x406fbc> │ │ │ │ + ldr r3, [pc, #36] @ 41d6f4 <__cxa_atexit@plt+0x406fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r0, r4, #56, 8 @ 0x38000000 │ │ │ │ - movteq sl, #2726 @ 0xaa6 │ │ │ │ - orreq r0, r4, #240, 30 @ 0x3c0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r0, r4, #16, 8 @ 0x10000000 │ │ │ │ + movteq sl, #2942 @ 0xb7e │ │ │ │ + orreq r0, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41d724 <__cxa_atexit@plt+0x407014> │ │ │ │ - ldr r2, [pc, #60] @ 41d734 <__cxa_atexit@plt+0x407024> │ │ │ │ + bcc 41d74c <__cxa_atexit@plt+0x40703c> │ │ │ │ + ldr r2, [pc, #60] @ 41d75c <__cxa_atexit@plt+0x40704c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 41d738 <__cxa_atexit@plt+0x407028> │ │ │ │ + ldr r1, [pc, #56] @ 41d760 <__cxa_atexit@plt+0x407050> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ @@ -1055746,321 +1055756,321 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r0, #236, 28 @ 0xec0 │ │ │ │ + cmneq r0, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41d7e8 <__cxa_atexit@plt+0x4070d8> │ │ │ │ - ldr r2, [pc, #168] @ 41d804 <__cxa_atexit@plt+0x4070f4> │ │ │ │ + bhi 41d810 <__cxa_atexit@plt+0x407100> │ │ │ │ + ldr r2, [pc, #168] @ 41d82c <__cxa_atexit@plt+0x40711c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 41d808 <__cxa_atexit@plt+0x4070f8> │ │ │ │ + ldr r1, [pc, #160] @ 41d830 <__cxa_atexit@plt+0x407120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 41d7c8 <__cxa_atexit@plt+0x4070b8> │ │ │ │ + beq 41d7f0 <__cxa_atexit@plt+0x4070e0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41d7d4 <__cxa_atexit@plt+0x4070c4> │ │ │ │ + bne 41d7fc <__cxa_atexit@plt+0x4070ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41d7f0 <__cxa_atexit@plt+0x4070e0> │ │ │ │ - ldr r3, [pc, #116] @ 41d810 <__cxa_atexit@plt+0x407100> │ │ │ │ + bcc 41d818 <__cxa_atexit@plt+0x407108> │ │ │ │ + ldr r3, [pc, #116] @ 41d838 <__cxa_atexit@plt+0x407128> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 41d814 <__cxa_atexit@plt+0x407104> │ │ │ │ + ldr r1, [pc, #112] @ 41d83c <__cxa_atexit@plt+0x40712c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 41d80c <__cxa_atexit@plt+0x4070fc> │ │ │ │ + ldr r7, [pc, #48] @ 41d834 <__cxa_atexit@plt+0x407124> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq r0, r4, #168, 2 @ 0x2a │ │ │ │ - cmneq r0, #116, 28 @ 0x740 │ │ │ │ + orreq r0, r4, #128, 2 │ │ │ │ + cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r0, #16, 28 @ 0x100 │ │ │ │ + cmneq r0, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41d874 <__cxa_atexit@plt+0x407164> │ │ │ │ + bne 41d89c <__cxa_atexit@plt+0x40718c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41d888 <__cxa_atexit@plt+0x407178> │ │ │ │ - ldr r2, [pc, #84] @ 41d89c <__cxa_atexit@plt+0x40718c> │ │ │ │ + bcc 41d8b0 <__cxa_atexit@plt+0x4071a0> │ │ │ │ + ldr r2, [pc, #84] @ 41d8c4 <__cxa_atexit@plt+0x4071b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 41d8a0 <__cxa_atexit@plt+0x407190> │ │ │ │ + ldr r1, [pc, #80] @ 41d8c8 <__cxa_atexit@plt+0x4071b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41d898 <__cxa_atexit@plt+0x407188> │ │ │ │ + ldr r7, [pc, #28] @ 41d8c0 <__cxa_atexit@plt+0x4071b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #212, 26 @ 0x3500 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq r0, #132, 26 @ 0x2100 │ │ │ │ + cmneq r0, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41d90c <__cxa_atexit@plt+0x4071fc> │ │ │ │ - ldr r2, [pc, #80] @ 41d918 <__cxa_atexit@plt+0x407208> │ │ │ │ + bhi 41d934 <__cxa_atexit@plt+0x407224> │ │ │ │ + ldr r2, [pc, #80] @ 41d940 <__cxa_atexit@plt+0x407230> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 41d91c <__cxa_atexit@plt+0x40720c> │ │ │ │ + ldr r1, [pc, #72] @ 41d944 <__cxa_atexit@plt+0x407234> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41d904 <__cxa_atexit@plt+0x4071f4> │ │ │ │ + beq 41d92c <__cxa_atexit@plt+0x40721c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #36] @ 41d920 <__cxa_atexit@plt+0x407210> │ │ │ │ + ldr r8, [pc, #36] @ 41d948 <__cxa_atexit@plt+0x407238> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r0, r4, #60 @ 0x3c │ │ │ │ - cmneq r0, #52, 26 @ 0xd00 │ │ │ │ - cmneq r0, #4, 26 @ 0x100 │ │ │ │ + orreq r0, r4, #20 │ │ │ │ + cmneq r0, #12, 26 @ 0x300 │ │ │ │ + cmneq r0, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #8] @ 41d94c <__cxa_atexit@plt+0x40723c> │ │ │ │ + ldr r8, [pc, #8] @ 41d974 <__cxa_atexit@plt+0x407264> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ - cmneq r0, #236, 24 @ 0xec00 │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ + cmneq r0, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41d9b8 <__cxa_atexit@plt+0x4072a8> │ │ │ │ + bhi 41d9e0 <__cxa_atexit@plt+0x4072d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41d9c4 <__cxa_atexit@plt+0x4072b4> │ │ │ │ - ldr r1, [pc, #64] @ 41d9d4 <__cxa_atexit@plt+0x4072c4> │ │ │ │ + bcc 41d9ec <__cxa_atexit@plt+0x4072dc> │ │ │ │ + ldr r1, [pc, #64] @ 41d9fc <__cxa_atexit@plt+0x4072ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 41d9d8 <__cxa_atexit@plt+0x4072c8> │ │ │ │ + ldr r0, [pc, #60] @ 41da00 <__cxa_atexit@plt+0x4072f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - orreq pc, r3, #116, 30 @ 0x1d0 │ │ │ │ + orreq pc, r3, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41da38 <__cxa_atexit@plt+0x407328> │ │ │ │ + bhi 41da60 <__cxa_atexit@plt+0x407350> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41da44 <__cxa_atexit@plt+0x407334> │ │ │ │ - ldr r2, [pc, #72] @ 41da54 <__cxa_atexit@plt+0x407344> │ │ │ │ + bcc 41da6c <__cxa_atexit@plt+0x40735c> │ │ │ │ + ldr r2, [pc, #72] @ 41da7c <__cxa_atexit@plt+0x40736c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 41da58 <__cxa_atexit@plt+0x407348> │ │ │ │ + ldr r1, [pc, #68] @ 41da80 <__cxa_atexit@plt+0x407370> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - orreq pc, r3, #252, 28 @ 0xfc0 │ │ │ │ + orreq pc, r3, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41daa8 <__cxa_atexit@plt+0x407398> │ │ │ │ - ldr r2, [pc, #52] @ 41dab8 <__cxa_atexit@plt+0x4073a8> │ │ │ │ + bcc 41dad0 <__cxa_atexit@plt+0x4073c0> │ │ │ │ + ldr r2, [pc, #52] @ 41dae0 <__cxa_atexit@plt+0x4073d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #104, 22 @ 0x1a000 │ │ │ │ + cmneq r0, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41db28 <__cxa_atexit@plt+0x407418> │ │ │ │ - ldr r3, [pc, #88] @ 41db40 <__cxa_atexit@plt+0x407430> │ │ │ │ + bcc 41db50 <__cxa_atexit@plt+0x407440> │ │ │ │ + ldr r3, [pc, #88] @ 41db68 <__cxa_atexit@plt+0x407458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 41db44 <__cxa_atexit@plt+0x407434> │ │ │ │ + ldr r2, [pc, #84] @ 41db6c <__cxa_atexit@plt+0x40745c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 41db48 <__cxa_atexit@plt+0x407438> │ │ │ │ + ldr r1, [pc, #80] @ 41db70 <__cxa_atexit@plt+0x407460> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r9, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41db4c <__cxa_atexit@plt+0x40743c> │ │ │ │ + ldr r7, [pc, #28] @ 41db74 <__cxa_atexit@plt+0x407464> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq r0, #8, 24 @ 0x800 │ │ │ │ - cmneq r0, #232, 22 @ 0x3a000 │ │ │ │ + cmneq r0, #224, 22 @ 0x38000 │ │ │ │ + cmneq r0, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41db84 <__cxa_atexit@plt+0x407474> │ │ │ │ + bhi 41dbac <__cxa_atexit@plt+0x40749c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41db8c <__cxa_atexit@plt+0x40747c> │ │ │ │ + ldr r2, [pc, #24] @ 41dbb4 <__cxa_atexit@plt+0x4074a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41de04 <__cxa_atexit@plt+0x4076f4> │ │ │ │ + b 41de2c <__cxa_atexit@plt+0x40771c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #156, 26 @ 0x2700 │ │ │ │ - cmneq r0, #160, 22 @ 0x28000 │ │ │ │ + orreq pc, r3, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r0, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41dc50 <__cxa_atexit@plt+0x407540> │ │ │ │ - ldr r2, [pc, #208] @ 41dc80 <__cxa_atexit@plt+0x407570> │ │ │ │ + bhi 41dc78 <__cxa_atexit@plt+0x407568> │ │ │ │ + ldr r2, [pc, #208] @ 41dca8 <__cxa_atexit@plt+0x407598> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #200] @ 41dc84 <__cxa_atexit@plt+0x407574> │ │ │ │ + ldr r1, [pc, #200] @ 41dcac <__cxa_atexit@plt+0x40759c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41dc44 <__cxa_atexit@plt+0x407534> │ │ │ │ + beq 41dc6c <__cxa_atexit@plt+0x40755c> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 41dc58 <__cxa_atexit@plt+0x407548> │ │ │ │ - ldr r7, [pc, #156] @ 41dc90 <__cxa_atexit@plt+0x407580> │ │ │ │ + bcc 41dc80 <__cxa_atexit@plt+0x407570> │ │ │ │ + ldr r7, [pc, #156] @ 41dcb8 <__cxa_atexit@plt+0x4075a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 41dc94 <__cxa_atexit@plt+0x407584> │ │ │ │ + ldr r2, [pc, #152] @ 41dcbc <__cxa_atexit@plt+0x4075ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #148] @ 41dc98 <__cxa_atexit@plt+0x407588> │ │ │ │ + ldr lr, [pc, #148] @ 41dcc0 <__cxa_atexit@plt+0x4075b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #144] @ 41dc9c <__cxa_atexit@plt+0x40758c> │ │ │ │ + ldr r1, [pc, #144] @ 41dcc4 <__cxa_atexit@plt+0x4075b4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -1056073,140 +1056083,140 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 41dc88 <__cxa_atexit@plt+0x407578> │ │ │ │ + ldr r6, [pc, #40] @ 41dcb0 <__cxa_atexit@plt+0x4075a0> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #36] @ 41dc8c <__cxa_atexit@plt+0x40757c> │ │ │ │ + ldr r7, [pc, #36] @ 41dcb4 <__cxa_atexit@plt+0x4075a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq pc, r3, #84, 26 @ 0x1500 │ │ │ │ - cmneq r0, #152, 20 @ 0x98000 │ │ │ │ - cmneq r0, #208, 20 @ 0xd0000 │ │ │ │ + orreq pc, r3, #44, 26 @ 0xb00 │ │ │ │ + cmneq r0, #112, 20 @ 0x70000 │ │ │ │ + cmneq r0, #168, 20 @ 0xa8000 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmneq r0, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r0, #212, 20 @ 0xd4000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - cmneq r0, #144, 20 @ 0x90000 │ │ │ │ + cmneq r0, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 41dd20 <__cxa_atexit@plt+0x407610> │ │ │ │ - ldr r7, [pc, #112] @ 41dd44 <__cxa_atexit@plt+0x407634> │ │ │ │ + bcc 41dd48 <__cxa_atexit@plt+0x407638> │ │ │ │ + ldr r7, [pc, #112] @ 41dd6c <__cxa_atexit@plt+0x40765c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 41dd48 <__cxa_atexit@plt+0x407638> │ │ │ │ + ldr r2, [pc, #108] @ 41dd70 <__cxa_atexit@plt+0x407660> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 41dd4c <__cxa_atexit@plt+0x40763c> │ │ │ │ + ldr lr, [pc, #104] @ 41dd74 <__cxa_atexit@plt+0x407664> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 41dd50 <__cxa_atexit@plt+0x407640> │ │ │ │ + ldr r1, [pc, #100] @ 41dd78 <__cxa_atexit@plt+0x407668> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 41dd54 <__cxa_atexit@plt+0x407644> │ │ │ │ + ldr r3, [pc, #44] @ 41dd7c <__cxa_atexit@plt+0x40766c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 41dd58 <__cxa_atexit@plt+0x407648> │ │ │ │ + ldr r7, [pc, #40] @ 41dd80 <__cxa_atexit@plt+0x407670> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - cmneq r0, #28, 20 @ 0x1c000 │ │ │ │ + cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmneq r0, #208, 18 @ 0x340000 │ │ │ │ - cmneq r0, #8, 20 @ 0x8000 │ │ │ │ + cmneq r0, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r0, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41dd90 <__cxa_atexit@plt+0x407680> │ │ │ │ + bhi 41ddb8 <__cxa_atexit@plt+0x4076a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41dd98 <__cxa_atexit@plt+0x407688> │ │ │ │ + ldr r1, [pc, #24] @ 41ddc0 <__cxa_atexit@plt+0x4076b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #144, 22 @ 0x24000 │ │ │ │ + orreq pc, r3, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41dde0 <__cxa_atexit@plt+0x4076d0> │ │ │ │ - ldr r2, [pc, #44] @ 41ddf0 <__cxa_atexit@plt+0x4076e0> │ │ │ │ + bcc 41de08 <__cxa_atexit@plt+0x4076f8> │ │ │ │ + ldr r2, [pc, #44] @ 41de18 <__cxa_atexit@plt+0x407708> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r0, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41deb0 <__cxa_atexit@plt+0x4077a0> │ │ │ │ - ldr r7, [pc, #192] @ 41ded8 <__cxa_atexit@plt+0x4077c8> │ │ │ │ + bhi 41ded8 <__cxa_atexit@plt+0x4077c8> │ │ │ │ + ldr r7, [pc, #192] @ 41df00 <__cxa_atexit@plt+0x4077f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 41de8c <__cxa_atexit@plt+0x40777c> │ │ │ │ + beq 41deb4 <__cxa_atexit@plt+0x4077a4> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41de9c <__cxa_atexit@plt+0x40778c> │ │ │ │ + bne 41dec4 <__cxa_atexit@plt+0x4077b4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 41dec0 <__cxa_atexit@plt+0x4077b0> │ │ │ │ - ldr r7, [pc, #160] @ 41dee4 <__cxa_atexit@plt+0x4077d4> │ │ │ │ + bcc 41dee8 <__cxa_atexit@plt+0x4077d8> │ │ │ │ + ldr r7, [pc, #160] @ 41df0c <__cxa_atexit@plt+0x4077fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 41dee8 <__cxa_atexit@plt+0x4077d8> │ │ │ │ + ldr lr, [pc, #156] @ 41df10 <__cxa_atexit@plt+0x407800> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 41deec <__cxa_atexit@plt+0x4077dc> │ │ │ │ + ldr r9, [pc, #152] @ 41df14 <__cxa_atexit@plt+0x407804> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1056218,50 +1056228,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41dee0 <__cxa_atexit@plt+0x4077d0> │ │ │ │ + ldr r7, [pc, #60] @ 41df08 <__cxa_atexit@plt+0x4077f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41dedc <__cxa_atexit@plt+0x4077cc> │ │ │ │ + ldr r7, [pc, #36] @ 41df04 <__cxa_atexit@plt+0x4077f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq r0, #136, 16 @ 0x880000 │ │ │ │ - cmneq r0, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq r0, #96, 16 @ 0x600000 │ │ │ │ + cmneq r0, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq r0, #72, 16 @ 0x480000 │ │ │ │ + cmneq r0, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41df68 <__cxa_atexit@plt+0x407858> │ │ │ │ + bne 41df90 <__cxa_atexit@plt+0x407880> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41df7c <__cxa_atexit@plt+0x40786c> │ │ │ │ - ldr r2, [pc, #112] @ 41df90 <__cxa_atexit@plt+0x407880> │ │ │ │ + bcc 41dfa4 <__cxa_atexit@plt+0x407894> │ │ │ │ + ldr r2, [pc, #112] @ 41dfb8 <__cxa_atexit@plt+0x4078a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 41df94 <__cxa_atexit@plt+0x407884> │ │ │ │ + ldr lr, [pc, #108] @ 41dfbc <__cxa_atexit@plt+0x4078ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 41df98 <__cxa_atexit@plt+0x407888> │ │ │ │ + ldr r8, [pc, #104] @ 41dfc0 <__cxa_atexit@plt+0x4078b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1056269,116 +1056279,116 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41df8c <__cxa_atexit@plt+0x40787c> │ │ │ │ + ldr r7, [pc, #28] @ 41dfb4 <__cxa_atexit@plt+0x4078a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #224, 12 @ 0xe000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e014 <__cxa_atexit@plt+0x407904> │ │ │ │ - ldr r2, [pc, #96] @ 41e01c <__cxa_atexit@plt+0x40790c> │ │ │ │ + bhi 41e03c <__cxa_atexit@plt+0x40792c> │ │ │ │ + ldr r2, [pc, #96] @ 41e044 <__cxa_atexit@plt+0x407934> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 41dff0 <__cxa_atexit@plt+0x4078e0> │ │ │ │ + beq 41e018 <__cxa_atexit@plt+0x407908> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #-4]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41dffc <__cxa_atexit@plt+0x4078ec> │ │ │ │ + bne 41e024 <__cxa_atexit@plt+0x407914> │ │ │ │ mov r8, r7 │ │ │ │ - b 41c204 <__cxa_atexit@plt+0x405af4> │ │ │ │ + b 41c22c <__cxa_atexit@plt+0x405b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 41e020 <__cxa_atexit@plt+0x407910> │ │ │ │ + ldr r5, [pc, #28] @ 41e048 <__cxa_atexit@plt+0x407938> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq pc, r3, #76, 18 @ 0x130000 │ │ │ │ + orreq pc, r3, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 41e054 <__cxa_atexit@plt+0x407944> │ │ │ │ + bne 41e07c <__cxa_atexit@plt+0x40796c> │ │ │ │ add r5, r3, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 41c204 <__cxa_atexit@plt+0x405af4> │ │ │ │ - ldr r3, [pc, #12] @ 41e068 <__cxa_atexit@plt+0x407958> │ │ │ │ + b 41c22c <__cxa_atexit@plt+0x405b1c> │ │ │ │ + ldr r3, [pc, #12] @ 41e090 <__cxa_atexit@plt+0x407980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - orreq pc, r3, #244, 16 @ 0xf40000 │ │ │ │ - cmneq r0, #196, 12 @ 0xc400000 │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + orreq pc, r3, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r0, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e13c <__cxa_atexit@plt+0x407a2c> │ │ │ │ - ldr lr, [pc, #232] @ 41e178 <__cxa_atexit@plt+0x407a68> │ │ │ │ + bhi 41e164 <__cxa_atexit@plt+0x407a54> │ │ │ │ + ldr lr, [pc, #232] @ 41e1a0 <__cxa_atexit@plt+0x407a90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #220] @ 41e17c <__cxa_atexit@plt+0x407a6c> │ │ │ │ + ldr r1, [pc, #220] @ 41e1a4 <__cxa_atexit@plt+0x407a94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 41e130 <__cxa_atexit@plt+0x407a20> │ │ │ │ + beq 41e158 <__cxa_atexit@plt+0x407a48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 41e148 <__cxa_atexit@plt+0x407a38> │ │ │ │ - ldr r3, [pc, #184] @ 41e180 <__cxa_atexit@plt+0x407a70> │ │ │ │ + bcc 41e170 <__cxa_atexit@plt+0x407a60> │ │ │ │ + ldr r3, [pc, #184] @ 41e1a8 <__cxa_atexit@plt+0x407a98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r2, #1 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41e15c <__cxa_atexit@plt+0x407a4c> │ │ │ │ - ldr r7, [pc, #148] @ 41e188 <__cxa_atexit@plt+0x407a78> │ │ │ │ + bcc 41e184 <__cxa_atexit@plt+0x407a74> │ │ │ │ + ldr r7, [pc, #148] @ 41e1b0 <__cxa_atexit@plt+0x407aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #144] @ 41e18c <__cxa_atexit@plt+0x407a7c> │ │ │ │ + ldr r2, [pc, #144] @ 41e1b4 <__cxa_atexit@plt+0x407aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 41e190 <__cxa_atexit@plt+0x407a80> │ │ │ │ + ldr r1, [pc, #140] @ 41e1b8 <__cxa_atexit@plt+0x407aa8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #12]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ @@ -1056393,52 +1056403,52 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #32] @ 41e184 <__cxa_atexit@plt+0x407a74> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #32] @ 41e1ac <__cxa_atexit@plt+0x407a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - orreq pc, r3, #112, 16 @ 0x700000 │ │ │ │ + orreq pc, r3, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r0, #212, 10 @ 0x35000000 │ │ │ │ + cmneq r0, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - cmneq r0, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41e220 <__cxa_atexit@plt+0x407b10> │ │ │ │ - ldr r1, [pc, #148] @ 41e24c <__cxa_atexit@plt+0x407b3c> │ │ │ │ + bcc 41e248 <__cxa_atexit@plt+0x407b38> │ │ │ │ + ldr r1, [pc, #148] @ 41e274 <__cxa_atexit@plt+0x407b64> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #1 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41e230 <__cxa_atexit@plt+0x407b20> │ │ │ │ - ldr r7, [pc, #112] @ 41e254 <__cxa_atexit@plt+0x407b44> │ │ │ │ + bcc 41e258 <__cxa_atexit@plt+0x407b48> │ │ │ │ + ldr r7, [pc, #112] @ 41e27c <__cxa_atexit@plt+0x407b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 41e258 <__cxa_atexit@plt+0x407b48> │ │ │ │ + ldr r2, [pc, #108] @ 41e280 <__cxa_atexit@plt+0x407b70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 41e25c <__cxa_atexit@plt+0x407b4c> │ │ │ │ + ldr r1, [pc, #104] @ 41e284 <__cxa_atexit@plt+0x407b74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #12]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ @@ -1056446,106 +1056456,106 @@ │ │ │ │ stm lr, {r2, r6, r7, r8} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #24] @ 41e250 <__cxa_atexit@plt+0x407b40> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #24] @ 41e278 <__cxa_atexit@plt+0x407b68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #0, 10 │ │ │ │ + cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r0, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e294 <__cxa_atexit@plt+0x407b84> │ │ │ │ + bhi 41e2bc <__cxa_atexit@plt+0x407bac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41e29c <__cxa_atexit@plt+0x407b8c> │ │ │ │ + ldr r2, [pc, #24] @ 41e2c4 <__cxa_atexit@plt+0x407bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41de04 <__cxa_atexit@plt+0x4076f4> │ │ │ │ + b 41de2c <__cxa_atexit@plt+0x40771c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #140, 12 @ 0x8c00000 │ │ │ │ + orreq pc, r3, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e2d4 <__cxa_atexit@plt+0x407bc4> │ │ │ │ + bhi 41e2fc <__cxa_atexit@plt+0x407bec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 41e2dc <__cxa_atexit@plt+0x407bcc> │ │ │ │ + ldr r1, [pc, #24] @ 41e304 <__cxa_atexit@plt+0x407bf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #76, 12 @ 0x4c00000 │ │ │ │ + orreq pc, r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e324 <__cxa_atexit@plt+0x407c14> │ │ │ │ - ldr r2, [pc, #44] @ 41e334 <__cxa_atexit@plt+0x407c24> │ │ │ │ + bcc 41e34c <__cxa_atexit@plt+0x407c3c> │ │ │ │ + ldr r2, [pc, #44] @ 41e35c <__cxa_atexit@plt+0x407c4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e3fc <__cxa_atexit@plt+0x407cec> │ │ │ │ - ldr r7, [pc, #200] @ 41e424 <__cxa_atexit@plt+0x407d14> │ │ │ │ + bhi 41e424 <__cxa_atexit@plt+0x407d14> │ │ │ │ + ldr r7, [pc, #200] @ 41e44c <__cxa_atexit@plt+0x407d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 41e3d8 <__cxa_atexit@plt+0x407cc8> │ │ │ │ + beq 41e400 <__cxa_atexit@plt+0x407cf0> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 41e3e8 <__cxa_atexit@plt+0x407cd8> │ │ │ │ + bne 41e410 <__cxa_atexit@plt+0x407d00> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 41e40c <__cxa_atexit@plt+0x407cfc> │ │ │ │ - ldr r7, [pc, #168] @ 41e430 <__cxa_atexit@plt+0x407d20> │ │ │ │ + bcc 41e434 <__cxa_atexit@plt+0x407d24> │ │ │ │ + ldr r7, [pc, #168] @ 41e458 <__cxa_atexit@plt+0x407d48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #164] @ 41e434 <__cxa_atexit@plt+0x407d24> │ │ │ │ + ldr lr, [pc, #164] @ 41e45c <__cxa_atexit@plt+0x407d4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r3, [r9, #6] │ │ │ │ - ldr r8, [pc, #152] @ 41e438 <__cxa_atexit@plt+0x407d28> │ │ │ │ + ldr r8, [pc, #152] @ 41e460 <__cxa_atexit@plt+0x407d50> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1056557,50 +1056567,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41e42c <__cxa_atexit@plt+0x407d1c> │ │ │ │ + ldr r7, [pc, #60] @ 41e454 <__cxa_atexit@plt+0x407d44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41e428 <__cxa_atexit@plt+0x407d18> │ │ │ │ + ldr r7, [pc, #36] @ 41e450 <__cxa_atexit@plt+0x407d40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq r0, #84, 6 @ 0x50000001 │ │ │ │ - cmneq r0, #96, 4 │ │ │ │ + cmneq r0, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r0, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ + cmneq r0, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41e4bc <__cxa_atexit@plt+0x407dac> │ │ │ │ + bne 41e4e4 <__cxa_atexit@plt+0x407dd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41e4d0 <__cxa_atexit@plt+0x407dc0> │ │ │ │ - ldr r2, [pc, #120] @ 41e4e4 <__cxa_atexit@plt+0x407dd4> │ │ │ │ + bcc 41e4f8 <__cxa_atexit@plt+0x407de8> │ │ │ │ + ldr r2, [pc, #120] @ 41e50c <__cxa_atexit@plt+0x407dfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 41e4e8 <__cxa_atexit@plt+0x407dd8> │ │ │ │ + ldr lr, [pc, #116] @ 41e510 <__cxa_atexit@plt+0x407e00> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #112] @ 41e4ec <__cxa_atexit@plt+0x407ddc> │ │ │ │ + ldr r8, [pc, #112] @ 41e514 <__cxa_atexit@plt+0x407e04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -1056610,962 +1056620,962 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 41e4e0 <__cxa_atexit@plt+0x407dd0> │ │ │ │ + ldr r7, [pc, #28] @ 41e508 <__cxa_atexit@plt+0x407df8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #140, 2 @ 0x23 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #100, 2 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #96, 4 │ │ │ │ + cmneq r0, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 41e348 <__cxa_atexit@plt+0x407c38> │ │ │ │ + b 41e370 <__cxa_atexit@plt+0x407c60> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41e55c <__cxa_atexit@plt+0x407e4c> │ │ │ │ + bhi 41e584 <__cxa_atexit@plt+0x407e74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e564 <__cxa_atexit@plt+0x407e54> │ │ │ │ - ldr r2, [pc, #68] @ 41e580 <__cxa_atexit@plt+0x407e70> │ │ │ │ + bcc 41e58c <__cxa_atexit@plt+0x407e7c> │ │ │ │ + ldr r2, [pc, #68] @ 41e5a8 <__cxa_atexit@plt+0x407e98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 41e584 <__cxa_atexit@plt+0x407e74> │ │ │ │ + ldr r1, [pc, #64] @ 41e5ac <__cxa_atexit@plt+0x407e9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 41e56c <__cxa_atexit@plt+0x407e5c> │ │ │ │ + b 41e594 <__cxa_atexit@plt+0x407e84> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 41e57c <__cxa_atexit@plt+0x407e6c> │ │ │ │ + ldr r7, [pc, #8] @ 41e5a4 <__cxa_atexit@plt+0x407e94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #236, 2 @ 0x3b │ │ │ │ + cmneq r0, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r0, #240 @ 0xf0 │ │ │ │ + cmneq r0, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41e5d8 <__cxa_atexit@plt+0x407ec8> │ │ │ │ + bne 41e600 <__cxa_atexit@plt+0x407ef0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 41e5fc <__cxa_atexit@plt+0x407eec> │ │ │ │ + ldr lr, [pc, #64] @ 41e624 <__cxa_atexit@plt+0x407f14> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41e5f4 <__cxa_atexit@plt+0x407ee4> │ │ │ │ - b 41e610 <__cxa_atexit@plt+0x407f00> │ │ │ │ - ldr r7, [pc, #32] @ 41e600 <__cxa_atexit@plt+0x407ef0> │ │ │ │ + beq 41e61c <__cxa_atexit@plt+0x407f0c> │ │ │ │ + b 41e638 <__cxa_atexit@plt+0x407f28> │ │ │ │ + ldr r7, [pc, #32] @ 41e628 <__cxa_atexit@plt+0x407f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r0, r4, #184 @ 0xb8 │ │ │ │ - cmneq r0, #116 @ 0x74 │ │ │ │ + orreq r0, r4, #144 @ 0x90 │ │ │ │ + cmneq r0, #76 @ 0x4c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41e668 <__cxa_atexit@plt+0x407f58> │ │ │ │ + bne 41e690 <__cxa_atexit@plt+0x407f80> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 41e678 <__cxa_atexit@plt+0x407f68> │ │ │ │ - ldr r1, [pc, #100] @ 41e698 <__cxa_atexit@plt+0x407f88> │ │ │ │ + bmi 41e6a0 <__cxa_atexit@plt+0x407f90> │ │ │ │ + ldr r1, [pc, #100] @ 41e6c0 <__cxa_atexit@plt+0x407fb0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41e68c <__cxa_atexit@plt+0x407f7c> │ │ │ │ + beq 41e6b4 <__cxa_atexit@plt+0x407fa4> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 41e69c <__cxa_atexit@plt+0x407f8c> │ │ │ │ + ldr r3, [pc, #68] @ 41e6c4 <__cxa_atexit@plt+0x407fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41e6a0 <__cxa_atexit@plt+0x407f90> │ │ │ │ + ldr r7, [pc, #32] @ 41e6c8 <__cxa_atexit@plt+0x407fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r0, r4, #220, 4 @ 0xc000000d │ │ │ │ - cmneq r0, #200, 30 @ 0x320 │ │ │ │ + orreq r0, r4, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r0, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 41e6cc <__cxa_atexit@plt+0x407fbc> │ │ │ │ + ldr r3, [pc, #16] @ 41e6f4 <__cxa_atexit@plt+0x407fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e718 <__cxa_atexit@plt+0x408008> │ │ │ │ - ldr r2, [pc, #52] @ 41e730 <__cxa_atexit@plt+0x408020> │ │ │ │ + bcc 41e740 <__cxa_atexit@plt+0x408030> │ │ │ │ + ldr r2, [pc, #52] @ 41e758 <__cxa_atexit@plt+0x408048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41e734 <__cxa_atexit@plt+0x408024> │ │ │ │ + ldr r3, [pc, #20] @ 41e75c <__cxa_atexit@plt+0x40804c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #76, 22 @ 0x13000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e778 <__cxa_atexit@plt+0x408068> │ │ │ │ + bcc 41e7a0 <__cxa_atexit@plt+0x408090> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 41e790 <__cxa_atexit@plt+0x408080> │ │ │ │ + ldr r1, [pc, #36] @ 41e7b8 <__cxa_atexit@plt+0x4080a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41e794 <__cxa_atexit@plt+0x408084> │ │ │ │ + ldr r3, [pc, #20] @ 41e7bc <__cxa_atexit@plt+0x4080ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #220, 20 @ 0xdc000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r0, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r0, #148, 30 @ 0x250 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41e80c <__cxa_atexit@plt+0x4080fc> │ │ │ │ - ldr r6, [pc, #132] @ 41e844 <__cxa_atexit@plt+0x408134> │ │ │ │ + bhi 41e834 <__cxa_atexit@plt+0x408124> │ │ │ │ + ldr r6, [pc, #132] @ 41e86c <__cxa_atexit@plt+0x40815c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41e820 <__cxa_atexit@plt+0x408110> │ │ │ │ + bhi 41e848 <__cxa_atexit@plt+0x408138> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41e828 <__cxa_atexit@plt+0x408118> │ │ │ │ - ldr r2, [pc, #100] @ 41e850 <__cxa_atexit@plt+0x408140> │ │ │ │ + bcc 41e850 <__cxa_atexit@plt+0x408140> │ │ │ │ + ldr r2, [pc, #100] @ 41e878 <__cxa_atexit@plt+0x408168> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 41e854 <__cxa_atexit@plt+0x408144> │ │ │ │ + ldr r1, [pc, #96] @ 41e87c <__cxa_atexit@plt+0x40816c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 41e84c <__cxa_atexit@plt+0x40813c> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 41e874 <__cxa_atexit@plt+0x408164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 41e830 <__cxa_atexit@plt+0x408120> │ │ │ │ + b 41e858 <__cxa_atexit@plt+0x408148> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41e848 <__cxa_atexit@plt+0x408138> │ │ │ │ + ldr r7, [pc, #16] @ 41e870 <__cxa_atexit@plt+0x408160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r0, #40, 30 @ 0xa0 │ │ │ │ - cmneq r0, #96, 30 @ 0x180 │ │ │ │ + cmneq r0, #0, 30 │ │ │ │ + cmneq r0, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e8a8 <__cxa_atexit@plt+0x408198> │ │ │ │ - ldr lr, [pc, #60] @ 41e8c0 <__cxa_atexit@plt+0x4081b0> │ │ │ │ + bcc 41e8d0 <__cxa_atexit@plt+0x4081c0> │ │ │ │ + ldr lr, [pc, #60] @ 41e8e8 <__cxa_atexit@plt+0x4081d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41e8c4 <__cxa_atexit@plt+0x4081b4> │ │ │ │ + ldr r3, [pc, #20] @ 41e8ec <__cxa_atexit@plt+0x4081dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #220, 16 @ 0xdc0000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41e910 <__cxa_atexit@plt+0x408200> │ │ │ │ + bcc 41e938 <__cxa_atexit@plt+0x408228> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 41e928 <__cxa_atexit@plt+0x408218> │ │ │ │ + ldr r0, [pc, #44] @ 41e950 <__cxa_atexit@plt+0x408240> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 41e92c <__cxa_atexit@plt+0x40821c> │ │ │ │ + ldr r3, [pc, #20] @ 41e954 <__cxa_atexit@plt+0x408244> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #100, 16 @ 0x640000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #60, 16 @ 0x3c0000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #32, 28 @ 0x200 │ │ │ │ + cmneq r0, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e974 <__cxa_atexit@plt+0x408264> │ │ │ │ - ldr r2, [pc, #44] @ 41e97c <__cxa_atexit@plt+0x40826c> │ │ │ │ + bhi 41e99c <__cxa_atexit@plt+0x40828c> │ │ │ │ + ldr r2, [pc, #44] @ 41e9a4 <__cxa_atexit@plt+0x408294> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 41e980 <__cxa_atexit@plt+0x408270> │ │ │ │ + ldr r0, [pc, #32] @ 41e9a8 <__cxa_atexit@plt+0x408298> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ - cmneq r0, #204, 26 @ 0x3300 │ │ │ │ + cmneq r0, #32, 24 @ 0x2000 │ │ │ │ + cmneq r0, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 41e348 <__cxa_atexit@plt+0x407c38> │ │ │ │ - cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ + b 41e370 <__cxa_atexit@plt+0x407c60> │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41e9f8 <__cxa_atexit@plt+0x4082e8> │ │ │ │ + bhi 41ea20 <__cxa_atexit@plt+0x408310> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ea00 <__cxa_atexit@plt+0x4082f0> │ │ │ │ - ldr r2, [pc, #68] @ 41ea1c <__cxa_atexit@plt+0x40830c> │ │ │ │ + bcc 41ea28 <__cxa_atexit@plt+0x408318> │ │ │ │ + ldr r2, [pc, #68] @ 41ea44 <__cxa_atexit@plt+0x408334> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 41ea20 <__cxa_atexit@plt+0x408310> │ │ │ │ + ldr r1, [pc, #64] @ 41ea48 <__cxa_atexit@plt+0x408338> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 41ea08 <__cxa_atexit@plt+0x4082f8> │ │ │ │ + b 41ea30 <__cxa_atexit@plt+0x408320> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 41ea18 <__cxa_atexit@plt+0x408308> │ │ │ │ + ldr r7, [pc, #8] @ 41ea40 <__cxa_atexit@plt+0x408330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r0, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r0, #84, 24 @ 0x5400 │ │ │ │ + cmneq r0, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41ea74 <__cxa_atexit@plt+0x408364> │ │ │ │ + bne 41ea9c <__cxa_atexit@plt+0x40838c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 41ea98 <__cxa_atexit@plt+0x408388> │ │ │ │ + ldr lr, [pc, #64] @ 41eac0 <__cxa_atexit@plt+0x4083b0> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 41ea90 <__cxa_atexit@plt+0x408380> │ │ │ │ - b 41eaac <__cxa_atexit@plt+0x40839c> │ │ │ │ - ldr r7, [pc, #32] @ 41ea9c <__cxa_atexit@plt+0x40838c> │ │ │ │ + beq 41eab8 <__cxa_atexit@plt+0x4083a8> │ │ │ │ + b 41ead4 <__cxa_atexit@plt+0x4083c4> │ │ │ │ + ldr r7, [pc, #32] @ 41eac4 <__cxa_atexit@plt+0x4083b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq pc, r3, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r0, #216, 22 @ 0x36000 │ │ │ │ + orreq pc, r3, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41eb04 <__cxa_atexit@plt+0x4083f4> │ │ │ │ + bne 41eb2c <__cxa_atexit@plt+0x40841c> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 41eb14 <__cxa_atexit@plt+0x408404> │ │ │ │ - ldr r1, [pc, #100] @ 41eb34 <__cxa_atexit@plt+0x408424> │ │ │ │ + bmi 41eb3c <__cxa_atexit@plt+0x40842c> │ │ │ │ + ldr r1, [pc, #100] @ 41eb5c <__cxa_atexit@plt+0x40844c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41eb28 <__cxa_atexit@plt+0x408418> │ │ │ │ + beq 41eb50 <__cxa_atexit@plt+0x408440> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 41eb38 <__cxa_atexit@plt+0x408428> │ │ │ │ + ldr r3, [pc, #68] @ 41eb60 <__cxa_atexit@plt+0x408450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41eb3c <__cxa_atexit@plt+0x40842c> │ │ │ │ + ldr r7, [pc, #32] @ 41eb64 <__cxa_atexit@plt+0x408454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq pc, r3, #64, 28 @ 0x400 │ │ │ │ - cmneq r0, #44, 22 @ 0xb000 │ │ │ │ + orreq pc, r3, #24, 28 @ 0x180 │ │ │ │ + cmneq r0, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 41eb68 <__cxa_atexit@plt+0x408458> │ │ │ │ + ldr r3, [pc, #16] @ 41eb90 <__cxa_atexit@plt+0x408480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ebb4 <__cxa_atexit@plt+0x4084a4> │ │ │ │ - ldr r2, [pc, #52] @ 41ebcc <__cxa_atexit@plt+0x4084bc> │ │ │ │ + bcc 41ebdc <__cxa_atexit@plt+0x4084cc> │ │ │ │ + ldr r2, [pc, #52] @ 41ebf4 <__cxa_atexit@plt+0x4084e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41ebd0 <__cxa_atexit@plt+0x4084c0> │ │ │ │ + ldr r3, [pc, #20] @ 41ebf8 <__cxa_atexit@plt+0x4084e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #176, 12 @ 0xb000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ec14 <__cxa_atexit@plt+0x408504> │ │ │ │ + bcc 41ec3c <__cxa_atexit@plt+0x40852c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 41ec2c <__cxa_atexit@plt+0x40851c> │ │ │ │ + ldr r1, [pc, #36] @ 41ec54 <__cxa_atexit@plt+0x408544> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41ec30 <__cxa_atexit@plt+0x408520> │ │ │ │ + ldr r3, [pc, #20] @ 41ec58 <__cxa_atexit@plt+0x408548> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r0, #60, 22 @ 0xf000 │ │ │ │ + cmneq r0, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41eca8 <__cxa_atexit@plt+0x408598> │ │ │ │ - ldr r6, [pc, #132] @ 41ece0 <__cxa_atexit@plt+0x4085d0> │ │ │ │ + bhi 41ecd0 <__cxa_atexit@plt+0x4085c0> │ │ │ │ + ldr r6, [pc, #132] @ 41ed08 <__cxa_atexit@plt+0x4085f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 41ecbc <__cxa_atexit@plt+0x4085ac> │ │ │ │ + bhi 41ece4 <__cxa_atexit@plt+0x4085d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41ecc4 <__cxa_atexit@plt+0x4085b4> │ │ │ │ - ldr r2, [pc, #100] @ 41ecec <__cxa_atexit@plt+0x4085dc> │ │ │ │ + bcc 41ecec <__cxa_atexit@plt+0x4085dc> │ │ │ │ + ldr r2, [pc, #100] @ 41ed14 <__cxa_atexit@plt+0x408604> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 41ecf0 <__cxa_atexit@plt+0x4085e0> │ │ │ │ + ldr r1, [pc, #96] @ 41ed18 <__cxa_atexit@plt+0x408608> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 41ece8 <__cxa_atexit@plt+0x4085d8> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 41ed10 <__cxa_atexit@plt+0x408600> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 41eccc <__cxa_atexit@plt+0x4085bc> │ │ │ │ + b 41ecf4 <__cxa_atexit@plt+0x4085e4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 41ece4 <__cxa_atexit@plt+0x4085d4> │ │ │ │ + ldr r7, [pc, #16] @ 41ed0c <__cxa_atexit@plt+0x4085fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r0, #168, 20 @ 0xa8000 │ │ │ │ - cmneq r0, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r0, #128, 20 @ 0x80000 │ │ │ │ + cmneq r0, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41ed44 <__cxa_atexit@plt+0x408634> │ │ │ │ - ldr lr, [pc, #60] @ 41ed5c <__cxa_atexit@plt+0x40864c> │ │ │ │ + bcc 41ed6c <__cxa_atexit@plt+0x40865c> │ │ │ │ + ldr lr, [pc, #60] @ 41ed84 <__cxa_atexit@plt+0x408674> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41ed60 <__cxa_atexit@plt+0x408650> │ │ │ │ + ldr r3, [pc, #20] @ 41ed88 <__cxa_atexit@plt+0x408678> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #64, 8 @ 0x40000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41edac <__cxa_atexit@plt+0x40869c> │ │ │ │ + bcc 41edd4 <__cxa_atexit@plt+0x4086c4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 41edc4 <__cxa_atexit@plt+0x4086b4> │ │ │ │ + ldr r0, [pc, #44] @ 41edec <__cxa_atexit@plt+0x4086dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 41edc8 <__cxa_atexit@plt+0x4086b8> │ │ │ │ + ldr r3, [pc, #20] @ 41edf0 <__cxa_atexit@plt+0x4086e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq pc, r3, #200, 6 @ 0x20000003 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq pc, r3, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #128, 18 @ 0x200000 │ │ │ │ + cmneq r0, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41ee08 <__cxa_atexit@plt+0x4086f8> │ │ │ │ - ldr r2, [pc, #40] @ 41ee18 <__cxa_atexit@plt+0x408708> │ │ │ │ + bhi 41ee30 <__cxa_atexit@plt+0x408720> │ │ │ │ + ldr r2, [pc, #40] @ 41ee40 <__cxa_atexit@plt+0x408730> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 41ee1c <__cxa_atexit@plt+0x40870c> │ │ │ │ + ldr r1, [pc, #36] @ 41ee44 <__cxa_atexit@plt+0x408734> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #16] @ 41ee20 <__cxa_atexit@plt+0x408710> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #16] @ 41ee48 <__cxa_atexit@plt+0x408738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #224, 14 @ 0x3800000 │ │ │ │ - cmneq r0, #124, 18 @ 0x1f0000 │ │ │ │ - cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ + cmneq r0, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r0, #84, 18 @ 0x150000 │ │ │ │ + cmneq r0, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 41e348 <__cxa_atexit@plt+0x407c38> │ │ │ │ + b 41e370 <__cxa_atexit@plt+0x407c60> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 41eebc <__cxa_atexit@plt+0x4087ac> │ │ │ │ + bhi 41eee4 <__cxa_atexit@plt+0x4087d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 41eec4 <__cxa_atexit@plt+0x4087b4> │ │ │ │ + bcc 41eeec <__cxa_atexit@plt+0x4087dc> │ │ │ │ sub r1, r8, #48 @ 0x30 │ │ │ │ uxtb r0, r1 │ │ │ │ cmp r0, #10 │ │ │ │ - bcs 41eeac <__cxa_atexit@plt+0x40879c> │ │ │ │ - ldr r7, [pc, #92] @ 41eee0 <__cxa_atexit@plt+0x4087d0> │ │ │ │ + bcs 41eed4 <__cxa_atexit@plt+0x4087c4> │ │ │ │ + ldr r7, [pc, #92] @ 41ef08 <__cxa_atexit@plt+0x4087f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #88] @ 41eee4 <__cxa_atexit@plt+0x4087d4> │ │ │ │ + ldr r2, [pc, #88] @ 41ef0c <__cxa_atexit@plt+0x4087fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r6, #11 │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ strb r1, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ strb r8, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 41eef4 <__cxa_atexit@plt+0x4087e4> │ │ │ │ + b 41ef1c <__cxa_atexit@plt+0x40880c> │ │ │ │ mov r6, r3 │ │ │ │ - b 41eecc <__cxa_atexit@plt+0x4087bc> │ │ │ │ + b 41eef4 <__cxa_atexit@plt+0x4087e4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 41eee8 <__cxa_atexit@plt+0x4087d8> │ │ │ │ + ldr r7, [pc, #20] @ 41ef10 <__cxa_atexit@plt+0x408800> │ │ │ │ add r7, pc, r7 │ │ │ │ uxtb r8, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r3, #180, 20 @ 0xb4000 │ │ │ │ - orreq pc, r3, #92, 2 │ │ │ │ - cmneq r0, #192, 16 @ 0xc00000 │ │ │ │ + orreq lr, r3, #140, 20 @ 0x8c000 │ │ │ │ + orreq pc, r3, #52, 2 │ │ │ │ + cmneq r0, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41efa4 <__cxa_atexit@plt+0x408894> │ │ │ │ + bcc 41efcc <__cxa_atexit@plt+0x4088bc> │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ - bls 41ef8c <__cxa_atexit@plt+0x40887c> │ │ │ │ + bls 41efb4 <__cxa_atexit@plt+0x4088a4> │ │ │ │ cmp r7, #71 @ 0x47 │ │ │ │ - bcs 41ef48 <__cxa_atexit@plt+0x408838> │ │ │ │ - ldr r2, [pc, #160] @ 41efc4 <__cxa_atexit@plt+0x4088b4> │ │ │ │ + bcs 41ef70 <__cxa_atexit@plt+0x408860> │ │ │ │ + ldr r2, [pc, #160] @ 41efec <__cxa_atexit@plt+0x4088dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #156] @ 41efc8 <__cxa_atexit@plt+0x4088b8> │ │ │ │ + ldr r1, [pc, #156] @ 41eff0 <__cxa_atexit@plt+0x4088e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r1, r6, #11 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r7, #55 @ 0x37 │ │ │ │ - b 41ef80 <__cxa_atexit@plt+0x408870> │ │ │ │ + b 41efa8 <__cxa_atexit@plt+0x408898> │ │ │ │ sub r2, r7, #97 @ 0x61 │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 41ef8c <__cxa_atexit@plt+0x40887c> │ │ │ │ - ldr r2, [pc, #92] @ 41efbc <__cxa_atexit@plt+0x4088ac> │ │ │ │ + bhi 41efb4 <__cxa_atexit@plt+0x4088a4> │ │ │ │ + ldr r2, [pc, #92] @ 41efe4 <__cxa_atexit@plt+0x4088d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #88] @ 41efc0 <__cxa_atexit@plt+0x4088b0> │ │ │ │ + ldr r1, [pc, #88] @ 41efe8 <__cxa_atexit@plt+0x4088d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r1, r6, #11 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r7, #87 @ 0x57 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41efd0 <__cxa_atexit@plt+0x4088c0> │ │ │ │ + ldr r7, [pc, #60] @ 41eff8 <__cxa_atexit@plt+0x4088e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 41efcc <__cxa_atexit@plt+0x4088bc> │ │ │ │ + ldr r3, [pc, #32] @ 41eff4 <__cxa_atexit@plt+0x4088e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r3, #216, 18 @ 0x360000 │ │ │ │ - orreq pc, r3, #128 @ 0x80 │ │ │ │ - orreq lr, r3, #20, 20 @ 0x14000 │ │ │ │ - orreq pc, r3, #188 @ 0xbc │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r3, #176, 18 @ 0x2c0000 │ │ │ │ + orreq pc, r3, #88 @ 0x58 │ │ │ │ + orreq lr, r3, #236, 18 @ 0x3b0000 │ │ │ │ + orreq pc, r3, #148 @ 0x94 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq lr, r3, #196, 18 @ 0x310000 │ │ │ │ + orreq lr, r3, #156, 18 @ 0x270000 │ │ │ │ ldm r5, {r1, r2, r3} │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41f020 <__cxa_atexit@plt+0x408910> │ │ │ │ + bhi 41f048 <__cxa_atexit@plt+0x408938> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41f004 <__cxa_atexit@plt+0x4088f4> │ │ │ │ - ldr r0, [pc, #68] @ 41f03c <__cxa_atexit@plt+0x40892c> │ │ │ │ + bmi 41f02c <__cxa_atexit@plt+0x40891c> │ │ │ │ + ldr r0, [pc, #68] @ 41f064 <__cxa_atexit@plt+0x408954> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #40] @ 41f034 <__cxa_atexit@plt+0x408924> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #40] @ 41f05c <__cxa_atexit@plt+0x40894c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41f038 <__cxa_atexit@plt+0x408928> │ │ │ │ + ldr r7, [pc, #16] @ 41f060 <__cxa_atexit@plt+0x408950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #140, 12 @ 0x8c00000 │ │ │ │ - cmneq r0, #132, 14 @ 0x2100000 │ │ │ │ + orreq pc, r3, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmneq r0, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41f0a0 <__cxa_atexit@plt+0x408990> │ │ │ │ + bhi 41f0c8 <__cxa_atexit@plt+0x4089b8> │ │ │ │ ldr r7, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41f084 <__cxa_atexit@plt+0x408974> │ │ │ │ - ldr r3, [pc, #72] @ 41f0c0 <__cxa_atexit@plt+0x4089b0> │ │ │ │ + bmi 41f0ac <__cxa_atexit@plt+0x40899c> │ │ │ │ + ldr r3, [pc, #72] @ 41f0e8 <__cxa_atexit@plt+0x4089d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #44] @ 41f0b8 <__cxa_atexit@plt+0x4089a8> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #44] @ 41f0e0 <__cxa_atexit@plt+0x4089d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41f0bc <__cxa_atexit@plt+0x4089ac> │ │ │ │ + ldr r7, [pc, #20] @ 41f0e4 <__cxa_atexit@plt+0x4089d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r0, #4, 14 @ 0x100000 │ │ │ │ + orreq pc, r3, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r0, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r0, #212, 12 @ 0xd400000 │ │ │ │ + cmneq r0, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41f124 <__cxa_atexit@plt+0x408a14> │ │ │ │ + bcc 41f14c <__cxa_atexit@plt+0x408a3c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r1, [pc, #56] @ 41f130 <__cxa_atexit@plt+0x408a20> │ │ │ │ + ldr r1, [pc, #56] @ 41f158 <__cxa_atexit@plt+0x408a48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r8, #0 │ │ │ │ sub r3, r6, #1 │ │ │ │ add r1, r7, #8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq pc, r3, #80, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq pc, r3, #40, 2 │ │ │ │ mov fp, r8 │ │ │ │ - ldr sl, [pc, #464] @ 41f310 <__cxa_atexit@plt+0x408c00> │ │ │ │ + ldr sl, [pc, #464] @ 41f338 <__cxa_atexit@plt+0x408c28> │ │ │ │ add sl, pc, sl │ │ │ │ mov lr, #32 │ │ │ │ - b 41f154 <__cxa_atexit@plt+0x408a44> │ │ │ │ + b 41f17c <__cxa_atexit@plt+0x408a6c> │ │ │ │ strb r1, [r8, r9] │ │ │ │ add r1, r8, #1 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r5, #20 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ cmp r0, r9 │ │ │ │ - beq 41f1fc <__cxa_atexit@plt+0x408aec> │ │ │ │ + beq 41f224 <__cxa_atexit@plt+0x408b14> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 41f1fc <__cxa_atexit@plt+0x408aec> │ │ │ │ + blt 41f224 <__cxa_atexit@plt+0x408b14> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb r1, [r2], #1 │ │ │ │ sub r0, r3, #1 │ │ │ │ cmp r1, #43 @ 0x2b │ │ │ │ - beq 41f1b4 <__cxa_atexit@plt+0x408aa4> │ │ │ │ + beq 41f1dc <__cxa_atexit@plt+0x408acc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ strb r1, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #-4] │ │ │ │ cmp r1, #37 @ 0x25 │ │ │ │ - bne 41f148 <__cxa_atexit@plt+0x408a38> │ │ │ │ + bne 41f170 <__cxa_atexit@plt+0x408a60> │ │ │ │ mov r1, #37 @ 0x25 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 41f148 <__cxa_atexit@plt+0x408a38> │ │ │ │ - b 41f240 <__cxa_atexit@plt+0x408b30> │ │ │ │ + beq 41f170 <__cxa_atexit@plt+0x408a60> │ │ │ │ + b 41f268 <__cxa_atexit@plt+0x408b58> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str sl, [r3, #-8]! │ │ │ │ strb r1, [r3, #20] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #4] │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 41f2d0 <__cxa_atexit@plt+0x408bc0> │ │ │ │ + beq 41f2f8 <__cxa_atexit@plt+0x408be8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 41f2dc <__cxa_atexit@plt+0x408bcc> │ │ │ │ + bne 41f304 <__cxa_atexit@plt+0x408bf4> │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ strb lr, [r3, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 41f154 <__cxa_atexit@plt+0x408a44> │ │ │ │ + b 41f17c <__cxa_atexit@plt+0x408a6c> │ │ │ │ cmp r0, r9 │ │ │ │ - bge 41f234 <__cxa_atexit@plt+0x408b24> │ │ │ │ + bge 41f25c <__cxa_atexit@plt+0x408b4c> │ │ │ │ cmp r0, #0 │ │ │ │ - bmi 41f2b4 <__cxa_atexit@plt+0x408ba4> │ │ │ │ - ldr r7, [pc, #276] @ 41f328 <__cxa_atexit@plt+0x408c18> │ │ │ │ + bmi 41f2dc <__cxa_atexit@plt+0x408bcc> │ │ │ │ + ldr r7, [pc, #276] @ 41f350 <__cxa_atexit@plt+0x408c40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ - ldr r7, [pc, #268] @ 41f32c <__cxa_atexit@plt+0x408c1c> │ │ │ │ + ldr r7, [pc, #268] @ 41f354 <__cxa_atexit@plt+0x408c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #204] @ 41f314 <__cxa_atexit@plt+0x408c04> │ │ │ │ + ldr r1, [pc, #204] @ 41f33c <__cxa_atexit@plt+0x408c2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r8, [r2] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ sub lr, r3, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 41f2e8 <__cxa_atexit@plt+0x408bd8> │ │ │ │ + bhi 41f310 <__cxa_atexit@plt+0x408c00> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 41f2f0 <__cxa_atexit@plt+0x408be0> │ │ │ │ + bcc 41f318 <__cxa_atexit@plt+0x408c08> │ │ │ │ sub r0, r8, #48 @ 0x30 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #10 │ │ │ │ - bcs 41f2c4 <__cxa_atexit@plt+0x408bb4> │ │ │ │ - ldr r7, [pc, #144] @ 41f318 <__cxa_atexit@plt+0x408c08> │ │ │ │ + bcs 41f2ec <__cxa_atexit@plt+0x408bdc> │ │ │ │ + ldr r7, [pc, #144] @ 41f340 <__cxa_atexit@plt+0x408c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ strb r0, [r6, #8] │ │ │ │ - ldr r5, [pc, #136] @ 41f31c <__cxa_atexit@plt+0x408c0c> │ │ │ │ + ldr r5, [pc, #136] @ 41f344 <__cxa_atexit@plt+0x408c34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r6, #4] │ │ │ │ sub r5, r2, #11 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r5, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 41f5b0 <__cxa_atexit@plt+0x408ea0> │ │ │ │ + b 41f5d8 <__cxa_atexit@plt+0x408ec8> │ │ │ │ add r5, r5, #32 │ │ │ │ - ldr r7, [pc, #100] @ 41f324 <__cxa_atexit@plt+0x408c14> │ │ │ │ + ldr r7, [pc, #100] @ 41f34c <__cxa_atexit@plt+0x408c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ strb r8, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 41eef4 <__cxa_atexit@plt+0x4087e4> │ │ │ │ + b 41ef1c <__cxa_atexit@plt+0x40880c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ - b 41f494 <__cxa_atexit@plt+0x408d84> │ │ │ │ + b 41f4bc <__cxa_atexit@plt+0x408dac> │ │ │ │ mov r2, r6 │ │ │ │ - b 41f2f8 <__cxa_atexit@plt+0x408be8> │ │ │ │ + b 41f320 <__cxa_atexit@plt+0x408c10> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 41f320 <__cxa_atexit@plt+0x408c10> │ │ │ │ + ldr r7, [pc, #32] @ 41f348 <__cxa_atexit@plt+0x408c38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - orreq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ - orreq lr, r3, #84, 26 @ 0x1500 │ │ │ │ - cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ - orreq pc, r3, #36, 12 @ 0x2400000 │ │ │ │ + orreq lr, r3, #136, 12 @ 0x8800000 │ │ │ │ + orreq lr, r3, #44, 26 @ 0xb00 │ │ │ │ + cmneq r0, #108, 8 @ 0x6c000000 │ │ │ │ + orreq pc, r3, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - orreq lr, r3, #76, 14 @ 0x1300000 │ │ │ │ + orreq lr, r3, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #144] @ 41f3d0 <__cxa_atexit@plt+0x408cc0> │ │ │ │ + ldr r2, [pc, #144] @ 41f3f8 <__cxa_atexit@plt+0x408ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 41f3b0 <__cxa_atexit@plt+0x408ca0> │ │ │ │ + beq 41f3d8 <__cxa_atexit@plt+0x408cc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 41f3bc <__cxa_atexit@plt+0x408cac> │ │ │ │ + bcc 41f3e4 <__cxa_atexit@plt+0x408cd4> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r1, r3, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r2, fp │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #68] @ 41f3d4 <__cxa_atexit@plt+0x408cc4> │ │ │ │ + ldr r3, [pc, #68] @ 41f3fc <__cxa_atexit@plt+0x408cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r8, r9, #1 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ mov r9, fp │ │ │ │ @@ -1057574,290 +1057584,290 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - orreq lr, r3, #184, 28 @ 0xb80 │ │ │ │ + orreq lr, r3, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41f430 <__cxa_atexit@plt+0x408d20> │ │ │ │ + bcc 41f458 <__cxa_atexit@plt+0x408d48> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, r7, r3 │ │ │ │ add r7, sl, #8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #28] @ 41f43c <__cxa_atexit@plt+0x408d2c> │ │ │ │ + ldr r3, [pc, #28] @ 41f464 <__cxa_atexit@plt+0x408d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, sl} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r3, #40, 28 @ 0x280 │ │ │ │ - cmneq r0, #88, 6 @ 0x60000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r3, #0, 28 │ │ │ │ + cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ andeq r2, r0, r9, lsr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41f48c <__cxa_atexit@plt+0x408d7c> │ │ │ │ + bne 41f4b4 <__cxa_atexit@plt+0x408da4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ mov r2, #32 │ │ │ │ strb r2, [r0, r1] │ │ │ │ add r0, r1, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 41f494 <__cxa_atexit@plt+0x408d84> │ │ │ │ + b 41f4bc <__cxa_atexit@plt+0x408dac> │ │ │ │ mov fp, r8 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ cmp r2, #37 @ 0x25 │ │ │ │ - bne 41f53c <__cxa_atexit@plt+0x408e2c> │ │ │ │ + bne 41f564 <__cxa_atexit@plt+0x408e54> │ │ │ │ cmp r1, #1 │ │ │ │ - blt 41f538 <__cxa_atexit@plt+0x408e28> │ │ │ │ - ldr r2, [pc, #200] @ 41f594 <__cxa_atexit@plt+0x408e84> │ │ │ │ + blt 41f560 <__cxa_atexit@plt+0x408e50> │ │ │ │ + ldr r2, [pc, #200] @ 41f5bc <__cxa_atexit@plt+0x408eac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r8, [r8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub lr, r3, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 41f56c <__cxa_atexit@plt+0x408e5c> │ │ │ │ + bhi 41f594 <__cxa_atexit@plt+0x408e84> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 41f574 <__cxa_atexit@plt+0x408e64> │ │ │ │ + bcc 41f59c <__cxa_atexit@plt+0x408e8c> │ │ │ │ sub r0, r8, #48 @ 0x30 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #10 │ │ │ │ - bcs 41f560 <__cxa_atexit@plt+0x408e50> │ │ │ │ - ldr r7, [pc, #140] @ 41f598 <__cxa_atexit@plt+0x408e88> │ │ │ │ + bcs 41f588 <__cxa_atexit@plt+0x408e78> │ │ │ │ + ldr r7, [pc, #140] @ 41f5c0 <__cxa_atexit@plt+0x408eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ strb r0, [r6, #8] │ │ │ │ - ldr r5, [pc, #132] @ 41f59c <__cxa_atexit@plt+0x408e8c> │ │ │ │ + ldr r5, [pc, #132] @ 41f5c4 <__cxa_atexit@plt+0x408eb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r6, #4] │ │ │ │ sub r5, r2, #11 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r5, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 41f5b0 <__cxa_atexit@plt+0x408ea0> │ │ │ │ + b 41f5d8 <__cxa_atexit@plt+0x408ec8> │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ strb r2, [r0, r9] │ │ │ │ add r0, r0, #1 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ strb r8, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ - b 41eef4 <__cxa_atexit@plt+0x4087e4> │ │ │ │ + b 41ef1c <__cxa_atexit@plt+0x40880c> │ │ │ │ mov r2, r6 │ │ │ │ - b 41f57c <__cxa_atexit@plt+0x408e6c> │ │ │ │ + b 41f5a4 <__cxa_atexit@plt+0x408e94> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 41f5a0 <__cxa_atexit@plt+0x408e90> │ │ │ │ + ldr r7, [pc, #28] @ 41f5c8 <__cxa_atexit@plt+0x408eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq lr, r3, #44, 8 @ 0x2c000000 │ │ │ │ - orreq lr, r3, #208, 20 @ 0xd0000 │ │ │ │ - cmneq r0, #16, 4 │ │ │ │ - cmneq r0, #244, 2 @ 0x3d │ │ │ │ + orreq lr, r3, #4, 8 @ 0x4000000 │ │ │ │ + orreq lr, r3, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r0, #232, 2 @ 0x3a │ │ │ │ + cmneq r0, #204, 2 @ 0x33 │ │ │ │ andeq r2, r0, r9, lsr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r8, [r3, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 41f660 <__cxa_atexit@plt+0x408f50> │ │ │ │ + bne 41f688 <__cxa_atexit@plt+0x408f78> │ │ │ │ sub r9, sl, #1 │ │ │ │ cmp r9, #1 │ │ │ │ - blt 41f660 <__cxa_atexit@plt+0x408f50> │ │ │ │ - ldr r1, [pc, #212] @ 41f6bc <__cxa_atexit@plt+0x408fac> │ │ │ │ + blt 41f688 <__cxa_atexit@plt+0x408f78> │ │ │ │ + ldr r1, [pc, #212] @ 41f6e4 <__cxa_atexit@plt+0x408fd4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldrb r8, [r2, #1]! │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r3, [r5, #20] │ │ │ │ mov lr, r5 │ │ │ │ str r1, [lr, #-8]! │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 41f694 <__cxa_atexit@plt+0x408f84> │ │ │ │ + bhi 41f6bc <__cxa_atexit@plt+0x408fac> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 41f69c <__cxa_atexit@plt+0x408f8c> │ │ │ │ + bcc 41f6c4 <__cxa_atexit@plt+0x408fb4> │ │ │ │ sub r0, r8, #48 @ 0x30 │ │ │ │ uxtb r3, r0 │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 41f688 <__cxa_atexit@plt+0x408f78> │ │ │ │ - ldr r1, [pc, #140] @ 41f6c0 <__cxa_atexit@plt+0x408fb0> │ │ │ │ + bcs 41f6b0 <__cxa_atexit@plt+0x408fa0> │ │ │ │ + ldr r1, [pc, #140] @ 41f6e8 <__cxa_atexit@plt+0x408fd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ strb r0, [r6, #8] │ │ │ │ - ldr r0, [pc, #132] @ 41f6c4 <__cxa_atexit@plt+0x408fb4> │ │ │ │ + ldr r0, [pc, #132] @ 41f6ec <__cxa_atexit@plt+0x408fdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ sub r0, r2, #11 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 41f6d8 <__cxa_atexit@plt+0x408fc8> │ │ │ │ + b 41f700 <__cxa_atexit@plt+0x408ff0> │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ strb r0, [r1, r8] │ │ │ │ add r0, r1, #1 │ │ │ │ str lr, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ strb r8, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ - b 41eef4 <__cxa_atexit@plt+0x4087e4> │ │ │ │ + b 41ef1c <__cxa_atexit@plt+0x40880c> │ │ │ │ mov r2, r6 │ │ │ │ - b 41f6a4 <__cxa_atexit@plt+0x408f94> │ │ │ │ + b 41f6cc <__cxa_atexit@plt+0x408fbc> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 41f6c8 <__cxa_atexit@plt+0x408fb8> │ │ │ │ + ldr r7, [pc, #28] @ 41f6f0 <__cxa_atexit@plt+0x408fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - orreq lr, r3, #4, 6 @ 0x10000000 │ │ │ │ - orreq lr, r3, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq r0, #232 @ 0xe8 │ │ │ │ - cmneq r0, #204 @ 0xcc │ │ │ │ + orreq lr, r3, #220, 4 @ 0xc000000d │ │ │ │ + orreq lr, r3, #128, 18 @ 0x200000 │ │ │ │ + cmneq r0, #192 @ 0xc0 │ │ │ │ + cmneq r0, #164 @ 0xa4 │ │ │ │ andeq sl, r0, fp, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41f754 <__cxa_atexit@plt+0x409044> │ │ │ │ - ldr r2, [pc, #176] @ 41f79c <__cxa_atexit@plt+0x40908c> │ │ │ │ + bne 41f77c <__cxa_atexit@plt+0x40906c> │ │ │ │ + ldr r2, [pc, #176] @ 41f7c4 <__cxa_atexit@plt+0x4090b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 41f788 <__cxa_atexit@plt+0x409078> │ │ │ │ - ldr r2, [pc, #148] @ 41f7a0 <__cxa_atexit@plt+0x409090> │ │ │ │ + beq 41f7b0 <__cxa_atexit@plt+0x4090a0> │ │ │ │ + ldr r2, [pc, #148] @ 41f7c8 <__cxa_atexit@plt+0x4090b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ strb r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41f794 <__cxa_atexit@plt+0x409084> │ │ │ │ + beq 41f7bc <__cxa_atexit@plt+0x4090ac> │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ orr r2, r2, r3, lsl #4 │ │ │ │ strb r2, [r1, r0] │ │ │ │ add r1, r8, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ sub r3, lr, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ - b 41f77c <__cxa_atexit@plt+0x40906c> │ │ │ │ + b 41f7a4 <__cxa_atexit@plt+0x409094> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ strb r2, [r0, r1] │ │ │ │ add r0, r1, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, fp │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmneq r0, #244, 30 @ 0x3d0 │ │ │ │ + cmneq r0, #204, 30 @ 0x330 │ │ │ │ andeq sl, r0, fp, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 41f814 <__cxa_atexit@plt+0x409104> │ │ │ │ + ldr r2, [pc, #92] @ 41f83c <__cxa_atexit@plt+0x40912c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ strb r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41f80c <__cxa_atexit@plt+0x4090fc> │ │ │ │ + beq 41f834 <__cxa_atexit@plt+0x409124> │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ orr r2, r2, r3, lsl #4 │ │ │ │ strb r2, [r1, r0] │ │ │ │ add r1, r8, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ sub r3, lr, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, fp │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, #128, 30 @ 0x200 │ │ │ │ + cmneq r0, #88, 30 @ 0x160 │ │ │ │ andeq sl, r0, fp, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ @@ -1057867,349 +1057877,349 @@ │ │ │ │ add r0, r9, #1 │ │ │ │ add r1, r1, #1 │ │ │ │ sub r3, lr, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 41f134 <__cxa_atexit@plt+0x408a24> │ │ │ │ - cmneq r0, #60, 30 @ 0xf0 │ │ │ │ + b 41f15c <__cxa_atexit@plt+0x408a4c> │ │ │ │ + cmneq r0, #20, 30 @ 0x50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41f8ac <__cxa_atexit@plt+0x40919c> │ │ │ │ - ldr r7, [pc, #52] @ 41f8bc <__cxa_atexit@plt+0x4091ac> │ │ │ │ + bhi 41f8d4 <__cxa_atexit@plt+0x4091c4> │ │ │ │ + ldr r7, [pc, #52] @ 41f8e4 <__cxa_atexit@plt+0x4091d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 41f8a0 <__cxa_atexit@plt+0x409190> │ │ │ │ + beq 41f8c8 <__cxa_atexit@plt+0x4091b8> │ │ │ │ mov r7, r9 │ │ │ │ - b 41f8d0 <__cxa_atexit@plt+0x4091c0> │ │ │ │ + b 41f8f8 <__cxa_atexit@plt+0x4091e8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 41f8c0 <__cxa_atexit@plt+0x4091b0> │ │ │ │ + ldr r7, [pc, #12] @ 41f8e8 <__cxa_atexit@plt+0x4091d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, #0, 30 │ │ │ │ - cmneq r0, #224, 28 @ 0xe00 │ │ │ │ + cmneq r0, #216, 28 @ 0xd80 │ │ │ │ + cmneq r0, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #192] @ 41f998 <__cxa_atexit@plt+0x409288> │ │ │ │ + ldr r0, [pc, #192] @ 41f9c0 <__cxa_atexit@plt+0x4092b0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ sub r0, r5, #44 @ 0x2c │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 41f960 <__cxa_atexit@plt+0x409250> │ │ │ │ + bhi 41f988 <__cxa_atexit@plt+0x409278> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41f918 <__cxa_atexit@plt+0x409208> │ │ │ │ - ldr r0, [pc, #156] @ 41f9a8 <__cxa_atexit@plt+0x409298> │ │ │ │ + bmi 41f940 <__cxa_atexit@plt+0x409230> │ │ │ │ + ldr r0, [pc, #156] @ 41f9d0 <__cxa_atexit@plt+0x4092c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ mov r7, #0 │ │ │ │ - ldr r3, [pc, #120] @ 41f99c <__cxa_atexit@plt+0x40928c> │ │ │ │ + ldr r3, [pc, #120] @ 41f9c4 <__cxa_atexit@plt+0x4092b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41f978 <__cxa_atexit@plt+0x409268> │ │ │ │ - ldr r1, [pc, #100] @ 41f9ac <__cxa_atexit@plt+0x40929c> │ │ │ │ + bcc 41f9a0 <__cxa_atexit@plt+0x409290> │ │ │ │ + ldr r1, [pc, #100] @ 41f9d4 <__cxa_atexit@plt+0x4092c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ str r7, [r6, #16] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 41f9a4 <__cxa_atexit@plt+0x409294> │ │ │ │ + ldr r7, [pc, #60] @ 41f9cc <__cxa_atexit@plt+0x4092bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41f9a0 <__cxa_atexit@plt+0x409290> │ │ │ │ + ldr r7, [pc, #32] @ 41f9c8 <__cxa_atexit@plt+0x4092b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq lr, r3, #116, 26 @ 0x1d00 │ │ │ │ + orreq lr, r3, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq r0, #68, 28 @ 0x440 │ │ │ │ + cmneq r0, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - orreq lr, r3, #24, 16 @ 0x180000 │ │ │ │ + orreq lr, r3, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41fa00 <__cxa_atexit@plt+0x4092f0> │ │ │ │ - ldr lr, [pc, #60] @ 41fa18 <__cxa_atexit@plt+0x409308> │ │ │ │ + bcc 41fa28 <__cxa_atexit@plt+0x409318> │ │ │ │ + ldr lr, [pc, #60] @ 41fa40 <__cxa_atexit@plt+0x409330> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41fa1c <__cxa_atexit@plt+0x40930c> │ │ │ │ + ldr r3, [pc, #20] @ 41fa44 <__cxa_atexit@plt+0x409334> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r3, #132, 14 @ 0x2100000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r3, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41fa68 <__cxa_atexit@plt+0x409358> │ │ │ │ + bcc 41fa90 <__cxa_atexit@plt+0x409380> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 41fa80 <__cxa_atexit@plt+0x409370> │ │ │ │ + ldr r0, [pc, #44] @ 41faa8 <__cxa_atexit@plt+0x409398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 41fa84 <__cxa_atexit@plt+0x409374> │ │ │ │ + ldr r3, [pc, #20] @ 41faac <__cxa_atexit@plt+0x40939c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r3, #12, 14 @ 0x300000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r3, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ - cmneq r0, #36, 26 @ 0x900 │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ + cmneq r0, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41fad8 <__cxa_atexit@plt+0x4093c8> │ │ │ │ - ldr r2, [pc, #92] @ 41fb10 <__cxa_atexit@plt+0x409400> │ │ │ │ + bhi 41fb00 <__cxa_atexit@plt+0x4093f0> │ │ │ │ + ldr r2, [pc, #92] @ 41fb38 <__cxa_atexit@plt+0x409428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 41fae4 <__cxa_atexit@plt+0x4093d4> │ │ │ │ - ldr r7, [pc, #72] @ 41fb18 <__cxa_atexit@plt+0x409408> │ │ │ │ + bcc 41fb0c <__cxa_atexit@plt+0x4093fc> │ │ │ │ + ldr r7, [pc, #72] @ 41fb40 <__cxa_atexit@plt+0x409430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 41fb14 <__cxa_atexit@plt+0x409404> │ │ │ │ + ldr r6, [pc, #32] @ 41fb3c <__cxa_atexit@plt+0x40942c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r3, #92, 28 @ 0x5c0 │ │ │ │ - orreq lr, r3, #164, 22 @ 0x29000 │ │ │ │ - orreq sp, r3, #168, 28 @ 0xa80 │ │ │ │ - cmneq r0, #248, 20 @ 0xf8000 │ │ │ │ + orreq sp, r3, #52, 28 @ 0x340 │ │ │ │ + orreq lr, r3, #124, 22 @ 0x1f000 │ │ │ │ + orreq sp, r3, #128, 28 @ 0x800 │ │ │ │ + cmneq r0, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41fbc4 <__cxa_atexit@plt+0x4094b4> │ │ │ │ + bhi 41fbec <__cxa_atexit@plt+0x4094dc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr lr, [pc, #160] @ 41fbe8 <__cxa_atexit@plt+0x4094d8> │ │ │ │ + ldr lr, [pc, #160] @ 41fc10 <__cxa_atexit@plt+0x409500> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #0 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 41fb94 <__cxa_atexit@plt+0x409484> │ │ │ │ - ldr r2, [pc, #124] @ 41fbf0 <__cxa_atexit@plt+0x4094e0> │ │ │ │ + blt 41fbbc <__cxa_atexit@plt+0x4094ac> │ │ │ │ + ldr r2, [pc, #124] @ 41fc18 <__cxa_atexit@plt+0x409508> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #120] @ 41fbf4 <__cxa_atexit@plt+0x4094e4> │ │ │ │ + ldr r7, [pc, #120] @ 41fc1c <__cxa_atexit@plt+0x40950c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r3] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ strb r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #104] @ 41fbf8 <__cxa_atexit@plt+0x4094e8> │ │ │ │ + ldr r0, [pc, #104] @ 41fc20 <__cxa_atexit@plt+0x409510> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 41fbcc <__cxa_atexit@plt+0x4094bc> │ │ │ │ - ldr r7, [pc, #80] @ 41fbfc <__cxa_atexit@plt+0x4094ec> │ │ │ │ + bcc 41fbf4 <__cxa_atexit@plt+0x4094e4> │ │ │ │ + ldr r7, [pc, #80] @ 41fc24 <__cxa_atexit@plt+0x409514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 41fbec <__cxa_atexit@plt+0x4094dc> │ │ │ │ + ldr r6, [pc, #24] @ 41fc14 <__cxa_atexit@plt+0x409504> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r3, #200, 26 @ 0x3200 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r3, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmneq r0, #160, 20 @ 0xa0000 │ │ │ │ - cmneq r0, #140, 20 @ 0x8c000 │ │ │ │ - orreq sp, r3, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r0, #120, 20 @ 0x78000 │ │ │ │ + cmneq r0, #100, 20 @ 0x64000 │ │ │ │ + orreq sp, r3, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41fc38 <__cxa_atexit@plt+0x409528> │ │ │ │ + bcc 41fc60 <__cxa_atexit@plt+0x409550> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 41fc50 <__cxa_atexit@plt+0x409540> │ │ │ │ + ldr r2, [pc, #36] @ 41fc78 <__cxa_atexit@plt+0x409568> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 41fc54 <__cxa_atexit@plt+0x409544> │ │ │ │ + ldr r3, [pc, #20] @ 41fc7c <__cxa_atexit@plt+0x40956c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r3, #76, 28 @ 0x4c0 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r3, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmneq r0, #188, 18 @ 0x2f0000 │ │ │ │ + cmneq r0, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41fd04 <__cxa_atexit@plt+0x4095f4> │ │ │ │ + bcc 41fd2c <__cxa_atexit@plt+0x40961c> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldrb r1, [r5, #4] │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41fca4 <__cxa_atexit@plt+0x409594> │ │ │ │ - ldr r3, [pc, #116] @ 41fd10 <__cxa_atexit@plt+0x409600> │ │ │ │ + beq 41fccc <__cxa_atexit@plt+0x4095bc> │ │ │ │ + ldr r3, [pc, #116] @ 41fd38 <__cxa_atexit@plt+0x409628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ - b 41fcf8 <__cxa_atexit@plt+0x4095e8> │ │ │ │ + b 41fd20 <__cxa_atexit@plt+0x409610> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ - bge 41fce8 <__cxa_atexit@plt+0x4095d8> │ │ │ │ + bge 41fd10 <__cxa_atexit@plt+0x409600> │ │ │ │ ldr r6, [r5, #8] │ │ │ │ ldrb r6, [r6, r7] │ │ │ │ - ldr r3, [pc, #80] @ 41fd18 <__cxa_atexit@plt+0x409608> │ │ │ │ + ldr r3, [pc, #80] @ 41fd40 <__cxa_atexit@plt+0x409630> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #76] @ 41fd1c <__cxa_atexit@plt+0x40960c> │ │ │ │ + ldr r7, [pc, #76] @ 41fd44 <__cxa_atexit@plt+0x409634> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ strb r6, [r5, #4] │ │ │ │ - ldr r0, [pc, #64] @ 41fd20 <__cxa_atexit@plt+0x409610> │ │ │ │ + ldr r0, [pc, #64] @ 41fd48 <__cxa_atexit@plt+0x409638> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41fd14 <__cxa_atexit@plt+0x409604> │ │ │ │ + ldr r7, [pc, #36] @ 41fd3c <__cxa_atexit@plt+0x40962c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #4] │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r3, #220, 26 @ 0x3700 │ │ │ │ - orreq sp, r3, #136, 26 @ 0x2200 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r3, #180, 26 @ 0x2d00 │ │ │ │ + orreq sp, r3, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq r0, #76, 18 @ 0x130000 │ │ │ │ - cmneq r0, #60, 18 @ 0xf0000 │ │ │ │ - cmneq r0, #144, 20 @ 0x90000 │ │ │ │ + cmneq r0, #36, 18 @ 0x90000 │ │ │ │ + cmneq r0, #20, 18 @ 0x50000 │ │ │ │ + cmneq r0, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 41fddc <__cxa_atexit@plt+0x4096cc> │ │ │ │ + bhi 41fe04 <__cxa_atexit@plt+0x4096f4> │ │ │ │ add r9, r2, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r7, [r2, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #144] @ 41fde8 <__cxa_atexit@plt+0x4096d8> │ │ │ │ + ldr r0, [pc, #144] @ 41fe10 <__cxa_atexit@plt+0x409700> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r2, #24] │ │ │ │ ldr r2, [r2, #28] │ │ │ │ - ldr r3, [pc, #128] @ 41fdec <__cxa_atexit@plt+0x4096dc> │ │ │ │ + ldr r3, [pc, #128] @ 41fe14 <__cxa_atexit@plt+0x409704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r3, r5, #20 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 41fdb0 <__cxa_atexit@plt+0x4096a0> │ │ │ │ + beq 41fdd8 <__cxa_atexit@plt+0x4096c8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ sub r3, r7, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bge 41fdbc <__cxa_atexit@plt+0x4096ac> │ │ │ │ + bge 41fde4 <__cxa_atexit@plt+0x4096d4> │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ @@ -1058217,90 +1058227,90 @@ │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ add r2, r2, r1 │ │ │ │ add r8, r2, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ sub sl, r3, #1 │ │ │ │ - b 4205b4 <__cxa_atexit@plt+0x409ea4> │ │ │ │ + b 4205dc <__cxa_atexit@plt+0x409ecc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r3, #184, 22 @ 0x2e000 │ │ │ │ + orreq sp, r3, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r0, #196, 18 @ 0x310000 │ │ │ │ + cmneq r0, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ sub r3, r7, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bge 41fe24 <__cxa_atexit@plt+0x409714> │ │ │ │ + bge 41fe4c <__cxa_atexit@plt+0x40973c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r2, r2, r1 │ │ │ │ add r8, r2, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ sub sl, r3, #1 │ │ │ │ - b 4205b4 <__cxa_atexit@plt+0x409ea4> │ │ │ │ + b 4205dc <__cxa_atexit@plt+0x409ecc> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41fea8 <__cxa_atexit@plt+0x409798> │ │ │ │ - ldr lr, [pc, #80] @ 41feb4 <__cxa_atexit@plt+0x4097a4> │ │ │ │ + bhi 41fed0 <__cxa_atexit@plt+0x4097c0> │ │ │ │ + ldr lr, [pc, #80] @ 41fedc <__cxa_atexit@plt+0x4097cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #64] @ 41feb8 <__cxa_atexit@plt+0x4097a8> │ │ │ │ + ldr r8, [pc, #64] @ 41fee0 <__cxa_atexit@plt+0x4097d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r2, #-20] @ 0xffffffec │ │ │ │ str r1, [r2, #-16] │ │ │ │ str r0, [r2, #-12] │ │ │ │ str r8, [r2, #-8] │ │ │ │ str r7, [r2, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 41fe9c <__cxa_atexit@plt+0x40978c> │ │ │ │ + beq 41fec4 <__cxa_atexit@plt+0x4097b4> │ │ │ │ mov r7, r3 │ │ │ │ - b 41fec4 <__cxa_atexit@plt+0x4097b4> │ │ │ │ + b 41feec <__cxa_atexit@plt+0x4097dc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq sp, r3, #152, 20 @ 0x98000 │ │ │ │ + orreq sp, r3, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41ff98 <__cxa_atexit@plt+0x409888> │ │ │ │ + bcc 41ffc0 <__cxa_atexit@plt+0x4098b0> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldmib r5, {r8, fp} │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r2, r9 │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41ff4c <__cxa_atexit@plt+0x40983c> │ │ │ │ - ldr lr, [pc, #172] @ 41ffb0 <__cxa_atexit@plt+0x4098a0> │ │ │ │ + beq 41ff74 <__cxa_atexit@plt+0x409864> │ │ │ │ + ldr lr, [pc, #172] @ 41ffd8 <__cxa_atexit@plt+0x4098c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #168] @ 41ffb4 <__cxa_atexit@plt+0x4098a4> │ │ │ │ + ldr r3, [pc, #168] @ 41ffdc <__cxa_atexit@plt+0x4098cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ sub r7, r6, #23 │ │ │ │ str lr, [sl, #36] @ 0x24 │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ str r2, [sl, #44] @ 0x2c │ │ │ │ @@ -1058310,472 +1058320,472 @@ │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3, fp} │ │ │ │ str r8, [sl, #28] │ │ │ │ str r7, [sl, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #80] @ 41ffa4 <__cxa_atexit@plt+0x409894> │ │ │ │ + ldr r7, [pc, #80] @ 41ffcc <__cxa_atexit@plt+0x4098bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [sl, #28]! │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ - ldr r3, [pc, #60] @ 41ffa8 <__cxa_atexit@plt+0x409898> │ │ │ │ + ldr r3, [pc, #60] @ 41ffd0 <__cxa_atexit@plt+0x4098c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 41ffac <__cxa_atexit@plt+0x40989c> │ │ │ │ + ldr r2, [pc, #56] @ 41ffd4 <__cxa_atexit@plt+0x4098c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [sl, #-24] @ 0xffffffe8 │ │ │ │ str fp, [sl, #-20] @ 0xffffffec │ │ │ │ str r8, [sl, #-16] │ │ │ │ str r9, [sl, #-12] │ │ │ │ stmdb sl, {r3, r7} │ │ │ │ sub r7, r6, #23 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r3, #60, 14 @ 0xf00000 │ │ │ │ - orreq sp, r3, #160, 20 @ 0xa0000 │ │ │ │ - orreq lr, r3, #236, 2 @ 0x3b │ │ │ │ - orreq sp, r3, #8, 22 @ 0x2000 │ │ │ │ - orreq lr, r3, #84, 4 @ 0x40000005 │ │ │ │ - cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r3, #20, 14 @ 0x500000 │ │ │ │ + orreq sp, r3, #120, 20 @ 0x78000 │ │ │ │ + orreq lr, r3, #196, 2 @ 0x31 │ │ │ │ + orreq sp, r3, #224, 20 @ 0xe0000 │ │ │ │ + orreq lr, r3, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r0, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 420054 <__cxa_atexit@plt+0x409944> │ │ │ │ - ldr r8, [pc, #156] @ 420074 <__cxa_atexit@plt+0x409964> │ │ │ │ + bhi 42007c <__cxa_atexit@plt+0x40996c> │ │ │ │ + ldr r8, [pc, #156] @ 42009c <__cxa_atexit@plt+0x40998c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r0, [pc, #136] @ 420078 <__cxa_atexit@plt+0x409968> │ │ │ │ + ldr r0, [pc, #136] @ 4200a0 <__cxa_atexit@plt+0x409990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r0, r2, #1 │ │ │ │ sub r2, r5, #60 @ 0x3c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42005c <__cxa_atexit@plt+0x40994c> │ │ │ │ + bhi 420084 <__cxa_atexit@plt+0x409974> │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 420038 <__cxa_atexit@plt+0x409928> │ │ │ │ - ldr r2, [pc, #100] @ 420084 <__cxa_atexit@plt+0x409974> │ │ │ │ + bmi 420060 <__cxa_atexit@plt+0x409950> │ │ │ │ + ldr r2, [pc, #100] @ 4200ac <__cxa_atexit@plt+0x40999c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #60] @ 42007c <__cxa_atexit@plt+0x40996c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #60] @ 4200a4 <__cxa_atexit@plt+0x409994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #-12]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 420080 <__cxa_atexit@plt+0x409970> │ │ │ │ + ldr r7, [pc, #28] @ 4200a8 <__cxa_atexit@plt+0x409998> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ bx r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq sp, r3, #32, 18 @ 0x80000 │ │ │ │ - orreq lr, r3, #88, 12 @ 0x5800000 │ │ │ │ - cmneq r0, #72, 14 @ 0x1200000 │ │ │ │ + orreq sp, r3, #248, 16 @ 0xf80000 │ │ │ │ + orreq lr, r3, #48, 12 @ 0x3000000 │ │ │ │ + cmneq r0, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xfffff0ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4200d8 <__cxa_atexit@plt+0x4099c8> │ │ │ │ - ldr lr, [pc, #60] @ 4200f0 <__cxa_atexit@plt+0x4099e0> │ │ │ │ + bcc 420100 <__cxa_atexit@plt+0x4099f0> │ │ │ │ + ldr lr, [pc, #60] @ 420118 <__cxa_atexit@plt+0x409a08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4200f4 <__cxa_atexit@plt+0x4099e4> │ │ │ │ + ldr r3, [pc, #20] @ 42011c <__cxa_atexit@plt+0x409a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r3, #172 @ 0xac │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r3, #132 @ 0x84 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 420140 <__cxa_atexit@plt+0x409a30> │ │ │ │ + bcc 420168 <__cxa_atexit@plt+0x409a58> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 420158 <__cxa_atexit@plt+0x409a48> │ │ │ │ + ldr r0, [pc, #44] @ 420180 <__cxa_atexit@plt+0x409a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 42015c <__cxa_atexit@plt+0x409a4c> │ │ │ │ + ldr r3, [pc, #20] @ 420184 <__cxa_atexit@plt+0x409a74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r3, #52 @ 0x34 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r3, #12 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4201b8 <__cxa_atexit@plt+0x409aa8> │ │ │ │ - ldr lr, [pc, #64] @ 4201c4 <__cxa_atexit@plt+0x409ab4> │ │ │ │ + bhi 4201e0 <__cxa_atexit@plt+0x409ad0> │ │ │ │ + ldr lr, [pc, #64] @ 4201ec <__cxa_atexit@plt+0x409adc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 4201c8 <__cxa_atexit@plt+0x409ab8> │ │ │ │ + ldr r1, [pc, #52] @ 4201f0 <__cxa_atexit@plt+0x409ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r2, #-16] │ │ │ │ stmdb r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 4201ac <__cxa_atexit@plt+0x409a9c> │ │ │ │ + beq 4201d4 <__cxa_atexit@plt+0x409ac4> │ │ │ │ mov r7, r3 │ │ │ │ - b 4201d8 <__cxa_atexit@plt+0x409ac8> │ │ │ │ + b 420200 <__cxa_atexit@plt+0x409af0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sp, r3, #124, 14 @ 0x1f00000 │ │ │ │ - cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ + orreq sp, r3, #84, 14 @ 0x1500000 │ │ │ │ + cmneq r0, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 42027c <__cxa_atexit@plt+0x409b6c> │ │ │ │ + ldr r3, [pc, #156] @ 4202a4 <__cxa_atexit@plt+0x409b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 420250 <__cxa_atexit@plt+0x409b40> │ │ │ │ + beq 420278 <__cxa_atexit@plt+0x409b68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42026c <__cxa_atexit@plt+0x409b5c> │ │ │ │ + bcc 420294 <__cxa_atexit@plt+0x409b84> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 420258 <__cxa_atexit@plt+0x409b48> │ │ │ │ - ldr lr, [pc, #112] @ 420284 <__cxa_atexit@plt+0x409b74> │ │ │ │ + blt 420280 <__cxa_atexit@plt+0x409b70> │ │ │ │ + ldr lr, [pc, #112] @ 4202ac <__cxa_atexit@plt+0x409b9c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 420288 <__cxa_atexit@plt+0x409b78> │ │ │ │ + ldr lr, [pc, #92] @ 4202b0 <__cxa_atexit@plt+0x409ba0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r1, r7} │ │ │ │ str r2, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 420280 <__cxa_atexit@plt+0x409b70> │ │ │ │ + ldr r7, [pc, #32] @ 4202a8 <__cxa_atexit@plt+0x409b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq sp, r3, #248, 12 @ 0xf800000 │ │ │ │ + orreq sp, r3, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - orreq sp, r3, #12, 14 @ 0x300000 │ │ │ │ - cmneq r0, #24, 10 @ 0x6000000 │ │ │ │ + orreq sp, r3, #228, 12 @ 0xe400000 │ │ │ │ + cmneq r0, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42030c <__cxa_atexit@plt+0x409bfc> │ │ │ │ + bcc 420334 <__cxa_atexit@plt+0x409c24> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 4202f8 <__cxa_atexit@plt+0x409be8> │ │ │ │ - ldr lr, [pc, #100] @ 420320 <__cxa_atexit@plt+0x409c10> │ │ │ │ + blt 420320 <__cxa_atexit@plt+0x409c10> │ │ │ │ + ldr lr, [pc, #100] @ 420348 <__cxa_atexit@plt+0x409c38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 420324 <__cxa_atexit@plt+0x409c14> │ │ │ │ + ldr lr, [pc, #80] @ 42034c <__cxa_atexit@plt+0x409c3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r1, r7} │ │ │ │ str r2, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 42031c <__cxa_atexit@plt+0x409c0c> │ │ │ │ + ldr r7, [pc, #28] @ 420344 <__cxa_atexit@plt+0x409c34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r3, #88, 12 @ 0x5800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r3, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - orreq sp, r3, #100, 12 @ 0x6400000 │ │ │ │ - cmneq r0, #124, 8 @ 0x7c000000 │ │ │ │ + orreq sp, r3, #60, 12 @ 0x3c00000 │ │ │ │ + cmneq r0, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 420398 <__cxa_atexit@plt+0x409c88> │ │ │ │ - ldr r2, [pc, #88] @ 4203a0 <__cxa_atexit@plt+0x409c90> │ │ │ │ + bhi 4203c0 <__cxa_atexit@plt+0x409cb0> │ │ │ │ + ldr r2, [pc, #88] @ 4203c8 <__cxa_atexit@plt+0x409cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #72] @ 4203a4 <__cxa_atexit@plt+0x409c94> │ │ │ │ + ldr r2, [pc, #72] @ 4203cc <__cxa_atexit@plt+0x409cbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 420384 <__cxa_atexit@plt+0x409c74> │ │ │ │ - ldr r2, [pc, #56] @ 4203a8 <__cxa_atexit@plt+0x409c98> │ │ │ │ + beq 4203ac <__cxa_atexit@plt+0x409c9c> │ │ │ │ + ldr r2, [pc, #56] @ 4203d0 <__cxa_atexit@plt+0x409cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 420390 <__cxa_atexit@plt+0x409c80> │ │ │ │ - b 4203ec <__cxa_atexit@plt+0x409cdc> │ │ │ │ + beq 4203b8 <__cxa_atexit@plt+0x409ca8> │ │ │ │ + b 420414 <__cxa_atexit@plt+0x409d04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq sp, r3, #180, 10 @ 0x2d000000 │ │ │ │ + orreq sp, r3, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r0, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r0, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4203dc <__cxa_atexit@plt+0x409ccc> │ │ │ │ + ldr r3, [pc, #28] @ 420404 <__cxa_atexit@plt+0x409cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4203d4 <__cxa_atexit@plt+0x409cc4> │ │ │ │ - b 4203ec <__cxa_atexit@plt+0x409cdc> │ │ │ │ + beq 4203fc <__cxa_atexit@plt+0x409cec> │ │ │ │ + b 420414 <__cxa_atexit@plt+0x409d04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r0, #196, 6 @ 0x10000003 │ │ │ │ + cmneq r0, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #192] @ 4204b4 <__cxa_atexit@plt+0x409da4> │ │ │ │ + ldr r0, [pc, #192] @ 4204dc <__cxa_atexit@plt+0x409dcc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ sub r0, r5, #44 @ 0x2c │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 42047c <__cxa_atexit@plt+0x409d6c> │ │ │ │ + bhi 4204a4 <__cxa_atexit@plt+0x409d94> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 420434 <__cxa_atexit@plt+0x409d24> │ │ │ │ - ldr r0, [pc, #156] @ 4204c4 <__cxa_atexit@plt+0x409db4> │ │ │ │ + bmi 42045c <__cxa_atexit@plt+0x409d4c> │ │ │ │ + ldr r0, [pc, #156] @ 4204ec <__cxa_atexit@plt+0x409ddc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ mov r7, #0 │ │ │ │ - ldr r3, [pc, #120] @ 4204b8 <__cxa_atexit@plt+0x409da8> │ │ │ │ + ldr r3, [pc, #120] @ 4204e0 <__cxa_atexit@plt+0x409dd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 420494 <__cxa_atexit@plt+0x409d84> │ │ │ │ - ldr r1, [pc, #100] @ 4204c8 <__cxa_atexit@plt+0x409db8> │ │ │ │ + bcc 4204bc <__cxa_atexit@plt+0x409dac> │ │ │ │ + ldr r1, [pc, #100] @ 4204f0 <__cxa_atexit@plt+0x409de0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ str r7, [r6, #16] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4204c0 <__cxa_atexit@plt+0x409db0> │ │ │ │ + ldr r7, [pc, #60] @ 4204e8 <__cxa_atexit@plt+0x409dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4204bc <__cxa_atexit@plt+0x409dac> │ │ │ │ + ldr r7, [pc, #32] @ 4204e4 <__cxa_atexit@plt+0x409dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq lr, r3, #88, 4 @ 0x80000005 │ │ │ │ + orreq lr, r3, #48, 4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq r0, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq r0, #0, 6 │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ - orreq sp, r3, #252, 24 @ 0xfc00 │ │ │ │ + orreq sp, r3, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42051c <__cxa_atexit@plt+0x409e0c> │ │ │ │ - ldr lr, [pc, #60] @ 420534 <__cxa_atexit@plt+0x409e24> │ │ │ │ + bcc 420544 <__cxa_atexit@plt+0x409e34> │ │ │ │ + ldr lr, [pc, #60] @ 42055c <__cxa_atexit@plt+0x409e4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 420538 <__cxa_atexit@plt+0x409e28> │ │ │ │ + ldr r3, [pc, #20] @ 420560 <__cxa_atexit@plt+0x409e50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r3, #104, 24 @ 0x6800 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 420584 <__cxa_atexit@plt+0x409e74> │ │ │ │ + bcc 4205ac <__cxa_atexit@plt+0x409e9c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 42059c <__cxa_atexit@plt+0x409e8c> │ │ │ │ + ldr r0, [pc, #44] @ 4205c4 <__cxa_atexit@plt+0x409eb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 4205a0 <__cxa_atexit@plt+0x409e90> │ │ │ │ + ldr r3, [pc, #20] @ 4205c8 <__cxa_atexit@plt+0x409eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r3, #240, 22 @ 0x3c000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r3, #200, 22 @ 0x32000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r0, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r0, #228, 2 @ 0x39 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4206dc <__cxa_atexit@plt+0x409fcc> │ │ │ │ + bcc 420704 <__cxa_atexit@plt+0x409ff4> │ │ │ │ cmp sl, #1 │ │ │ │ - blt 4206bc <__cxa_atexit@plt+0x409fac> │ │ │ │ - ldr r0, [pc, #280] @ 4206f8 <__cxa_atexit@plt+0x409fe8> │ │ │ │ + blt 4206e4 <__cxa_atexit@plt+0x409fd4> │ │ │ │ + ldr r0, [pc, #280] @ 420720 <__cxa_atexit@plt+0x40a010> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #264] @ 4206fc <__cxa_atexit@plt+0x409fec> │ │ │ │ + ldr ip, [pc, #264] @ 420724 <__cxa_atexit@plt+0x40a014> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [sp, #8] │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [sp] │ │ │ │ str r5, [r3, #80] @ 0x50 │ │ │ │ str r8, [r3, #68] @ 0x44 │ │ │ │ str r9, [r3, #60] @ 0x3c │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r2, [pc, #216] @ 420700 <__cxa_atexit@plt+0x409ff0> │ │ │ │ + ldr r2, [pc, #216] @ 420728 <__cxa_atexit@plt+0x40a018> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #20]! │ │ │ │ mov r0, r3 │ │ │ │ str ip, [r0, #72]! @ 0x48 │ │ │ │ mov ip, r3 │ │ │ │ - ldr r2, [pc, #196] @ 420704 <__cxa_atexit@plt+0x409ff4> │ │ │ │ + ldr r2, [pc, #196] @ 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [ip, #88]! @ 0x58 │ │ │ │ mov lr, r3 │ │ │ │ - ldr r2, [pc, #184] @ 420708 <__cxa_atexit@plt+0x409ff8> │ │ │ │ + ldr r2, [pc, #184] @ 420730 <__cxa_atexit@plt+0x40a020> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [lr, #52]! @ 0x34 │ │ │ │ str r5, [r3, #96] @ 0x60 │ │ │ │ str lr, [r3, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #168] @ 42070c <__cxa_atexit@plt+0x409ffc> │ │ │ │ + ldr r2, [pc, #168] @ 420734 <__cxa_atexit@plt+0x40a024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ str r0, [r3, #112] @ 0x70 │ │ │ │ - ldr r0, [pc, #152] @ 420710 <__cxa_atexit@plt+0x40a000> │ │ │ │ + ldr r0, [pc, #152] @ 420738 <__cxa_atexit@plt+0x40a028> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ str r1, [r3, #124] @ 0x7c │ │ │ │ str lr, [r3, #84] @ 0x54 │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ @@ -1058786,683 +1058796,683 @@ │ │ │ │ add lr, r3, #40 @ 0x28 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [fp] │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4206f4 <__cxa_atexit@plt+0x409fe4> │ │ │ │ + ldr r7, [pc, #48] @ 42071c <__cxa_atexit@plt+0x40a00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [fp] │ │ │ │ mov r5, fp │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, fp │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - orreq sp, r3, #180, 4 @ 0x4000000b │ │ │ │ + orreq sp, r3, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - orreq sp, r3, #168, 6 @ 0xa0000002 │ │ │ │ - orreq sp, r3, #160, 4 │ │ │ │ + orreq sp, r3, #128, 6 │ │ │ │ + orreq sp, r3, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmneq r0, #148 @ 0x94 │ │ │ │ + cmneq r0, #108 @ 0x6c │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4207a4 <__cxa_atexit@plt+0x40a094> │ │ │ │ - ldr r7, [pc, #124] @ 4207c4 <__cxa_atexit@plt+0x40a0b4> │ │ │ │ + bcc 4207cc <__cxa_atexit@plt+0x40a0bc> │ │ │ │ + ldr r7, [pc, #124] @ 4207ec <__cxa_atexit@plt+0x40a0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ 4207c8 <__cxa_atexit@plt+0x40a0b8> │ │ │ │ + ldr r1, [pc, #120] @ 4207f0 <__cxa_atexit@plt+0x40a0e0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r2, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ str r7, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ str r2, [r2, #20] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 420790 <__cxa_atexit@plt+0x40a080> │ │ │ │ + blt 4207b8 <__cxa_atexit@plt+0x40a0a8> │ │ │ │ ldrb r2, [r9] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ - bne 420790 <__cxa_atexit@plt+0x40a080> │ │ │ │ + bne 4207b8 <__cxa_atexit@plt+0x40a0a8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r9, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ - b 420798 <__cxa_atexit@plt+0x40a088> │ │ │ │ + b 4207c0 <__cxa_atexit@plt+0x40a0b0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 4205b4 <__cxa_atexit@plt+0x409ea4> │ │ │ │ - ldr r7, [pc, #32] @ 4207cc <__cxa_atexit@plt+0x40a0bc> │ │ │ │ + b 4205dc <__cxa_atexit@plt+0x409ecc> │ │ │ │ + ldr r7, [pc, #32] @ 4207f4 <__cxa_atexit@plt+0x40a0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r0, #32 │ │ │ │ - cmneq r0, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r0, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r0, #200, 30 @ 0x320 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42082c <__cxa_atexit@plt+0x40a11c> │ │ │ │ - ldr r3, [pc, #72] @ 42083c <__cxa_atexit@plt+0x40a12c> │ │ │ │ + bhi 420854 <__cxa_atexit@plt+0x40a144> │ │ │ │ + ldr r3, [pc, #72] @ 420864 <__cxa_atexit@plt+0x40a154> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 42081c <__cxa_atexit@plt+0x40a10c> │ │ │ │ + beq 420844 <__cxa_atexit@plt+0x40a134> │ │ │ │ ldr sl, [r9, #3] │ │ │ │ ldr r7, [r9, #7] │ │ │ │ ldr r3, [r9, #11] │ │ │ │ ldr r8, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 420840 <__cxa_atexit@plt+0x40a130> │ │ │ │ + ldr r7, [pc, #12] @ 420868 <__cxa_atexit@plt+0x40a158> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r0, #160, 30 @ 0x280 │ │ │ │ - cmneq r0, #128, 30 @ 0x200 │ │ │ │ + cmneq r0, #120, 30 @ 0x1e0 │ │ │ │ + cmneq r0, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ - cmneq r0, #88, 30 @ 0x160 │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ + cmneq r0, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4208c8 <__cxa_atexit@plt+0x40a1b8> │ │ │ │ - ldr r7, [pc, #76] @ 4208dc <__cxa_atexit@plt+0x40a1cc> │ │ │ │ + bhi 4208f0 <__cxa_atexit@plt+0x40a1e0> │ │ │ │ + ldr r7, [pc, #76] @ 420904 <__cxa_atexit@plt+0x40a1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4208bc <__cxa_atexit@plt+0x40a1ac> │ │ │ │ + beq 4208e4 <__cxa_atexit@plt+0x40a1d4> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 4208e0 <__cxa_atexit@plt+0x40a1d0> │ │ │ │ + ldr r7, [pc, #44] @ 420908 <__cxa_atexit@plt+0x40a1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4208e4 <__cxa_atexit@plt+0x40a1d4> │ │ │ │ + ldr r7, [pc, #20] @ 42090c <__cxa_atexit@plt+0x40a1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq sp, r3, #144 @ 0x90 │ │ │ │ - cmneq r0, #12, 30 @ 0x30 │ │ │ │ - cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ + orreq sp, r3, #104 @ 0x68 │ │ │ │ + cmneq r0, #228, 28 @ 0xe40 │ │ │ │ + cmneq r0, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 420914 <__cxa_atexit@plt+0x40a204> │ │ │ │ + ldr r7, [pc, #8] @ 42093c <__cxa_atexit@plt+0x40a22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ - orreq sp, r3, #56 @ 0x38 │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ + orreq sp, r3, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4209a4 <__cxa_atexit@plt+0x40a294> │ │ │ │ - ldr r2, [pc, #120] @ 4209ac <__cxa_atexit@plt+0x40a29c> │ │ │ │ + bhi 4209cc <__cxa_atexit@plt+0x40a2bc> │ │ │ │ + ldr r2, [pc, #120] @ 4209d4 <__cxa_atexit@plt+0x40a2c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 4209b0 <__cxa_atexit@plt+0x40a2a0> │ │ │ │ + ldr r1, [pc, #112] @ 4209d8 <__cxa_atexit@plt+0x40a2c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #92] @ 4209b4 <__cxa_atexit@plt+0x40a2a4> │ │ │ │ + ldrne r2, [pc, #92] @ 4209dc <__cxa_atexit@plt+0x40a2cc> │ │ │ │ addne r2, pc, r2 │ │ │ │ ldrne r7, [r7, #7] │ │ │ │ strne r2, [r3] │ │ │ │ andsne r2, r7, #3 │ │ │ │ - bne 420974 <__cxa_atexit@plt+0x40a264> │ │ │ │ + bne 42099c <__cxa_atexit@plt+0x40a28c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 420990 <__cxa_atexit@plt+0x40a280> │ │ │ │ + bne 4209b8 <__cxa_atexit@plt+0x40a2a8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4209b8 <__cxa_atexit@plt+0x40a2a8> │ │ │ │ + ldr r7, [pc, #32] @ 4209e0 <__cxa_atexit@plt+0x40a2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq ip, r3, #208, 30 @ 0x340 │ │ │ │ + orreq ip, r3, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq sp, r3, #248, 24 @ 0xf800 │ │ │ │ + orreq sp, r3, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 420a14 <__cxa_atexit@plt+0x40a304> │ │ │ │ + ldr r3, [pc, #72] @ 420a3c <__cxa_atexit@plt+0x40a32c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4209f8 <__cxa_atexit@plt+0x40a2e8> │ │ │ │ + beq 420a20 <__cxa_atexit@plt+0x40a310> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 420a00 <__cxa_atexit@plt+0x40a2f0> │ │ │ │ + bne 420a28 <__cxa_atexit@plt+0x40a318> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 420a18 <__cxa_atexit@plt+0x40a308> │ │ │ │ + ldr r7, [pc, #16] @ 420a40 <__cxa_atexit@plt+0x40a330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq sp, r3, #136, 24 @ 0x8800 │ │ │ │ + orreq sp, r3, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 420a44 <__cxa_atexit@plt+0x40a334> │ │ │ │ + bne 420a6c <__cxa_atexit@plt+0x40a35c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 420a58 <__cxa_atexit@plt+0x40a348> │ │ │ │ + ldr r7, [pc, #12] @ 420a80 <__cxa_atexit@plt+0x40a370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq sp, r3, #68, 24 @ 0x4400 │ │ │ │ + orreq sp, r3, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 420ac0 <__cxa_atexit@plt+0x40a3b0> │ │ │ │ - ldr r3, [pc, #84] @ 420ad8 <__cxa_atexit@plt+0x40a3c8> │ │ │ │ + bcc 420ae8 <__cxa_atexit@plt+0x40a3d8> │ │ │ │ + ldr r3, [pc, #84] @ 420b00 <__cxa_atexit@plt+0x40a3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 420adc <__cxa_atexit@plt+0x40a3cc> │ │ │ │ + ldr r2, [pc, #80] @ 420b04 <__cxa_atexit@plt+0x40a3f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #64] @ 420ae0 <__cxa_atexit@plt+0x40a3d0> │ │ │ │ + ldr r3, [pc, #64] @ 420b08 <__cxa_atexit@plt+0x40a3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r1, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ str r7, [r7, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 420ae4 <__cxa_atexit@plt+0x40a3d4> │ │ │ │ + ldr r7, [pc, #28] @ 420b0c <__cxa_atexit@plt+0x40a3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - orreq ip, r3, #128, 30 @ 0x200 │ │ │ │ - orreq sp, r3, #88 @ 0x58 │ │ │ │ - cmneq r0, #28, 26 @ 0x700 │ │ │ │ - cmneq r0, #216, 24 @ 0xd800 │ │ │ │ + orreq ip, r3, #88, 30 @ 0x160 │ │ │ │ + orreq sp, r3, #48 @ 0x30 │ │ │ │ + cmneq r0, #244, 24 @ 0xf400 │ │ │ │ + cmneq r0, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 420b58 <__cxa_atexit@plt+0x40a448> │ │ │ │ - ldr r3, [pc, #92] @ 420b68 <__cxa_atexit@plt+0x40a458> │ │ │ │ + bhi 420b80 <__cxa_atexit@plt+0x40a470> │ │ │ │ + ldr r3, [pc, #92] @ 420b90 <__cxa_atexit@plt+0x40a480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 420b48 <__cxa_atexit@plt+0x40a438> │ │ │ │ + beq 420b70 <__cxa_atexit@plt+0x40a460> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #60] @ 420b6c <__cxa_atexit@plt+0x40a45c> │ │ │ │ + ldr r3, [pc, #60] @ 420b94 <__cxa_atexit@plt+0x40a484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #48] @ 420b70 <__cxa_atexit@plt+0x40a460> │ │ │ │ + ldr r7, [pc, #48] @ 420b98 <__cxa_atexit@plt+0x40a488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 420b74 <__cxa_atexit@plt+0x40a464> │ │ │ │ + ldr r7, [pc, #20] @ 420b9c <__cxa_atexit@plt+0x40a48c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq ip, r3, #4, 28 @ 0x40 │ │ │ │ - cmneq r0, #136, 24 @ 0x8800 │ │ │ │ - cmneq r0, #76, 24 @ 0x4c00 │ │ │ │ + orreq ip, r3, #220, 26 @ 0x3700 │ │ │ │ + cmneq r0, #96, 24 @ 0x6000 │ │ │ │ + cmneq r0, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 420bb0 <__cxa_atexit@plt+0x40a4a0> │ │ │ │ + ldr r3, [pc, #36] @ 420bd8 <__cxa_atexit@plt+0x40a4c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 420bb4 <__cxa_atexit@plt+0x40a4a4> │ │ │ │ + ldr r7, [pc, #12] @ 420bdc <__cxa_atexit@plt+0x40a4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq ip, r3, #156, 26 @ 0x2700 │ │ │ │ + orreq ip, r3, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 420bd8 <__cxa_atexit@plt+0x40a4c8> │ │ │ │ + ldr r3, [pc, #16] @ 420c00 <__cxa_atexit@plt+0x40a4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r0, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r0, #8, 24 @ 0x800 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r0, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r0, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 420c4c <__cxa_atexit@plt+0x40a53c> │ │ │ │ - ldr r3, [pc, #92] @ 420c5c <__cxa_atexit@plt+0x40a54c> │ │ │ │ + bhi 420c74 <__cxa_atexit@plt+0x40a564> │ │ │ │ + ldr r3, [pc, #92] @ 420c84 <__cxa_atexit@plt+0x40a574> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 420c3c <__cxa_atexit@plt+0x40a52c> │ │ │ │ + beq 420c64 <__cxa_atexit@plt+0x40a554> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #60] @ 420c60 <__cxa_atexit@plt+0x40a550> │ │ │ │ + ldr r3, [pc, #60] @ 420c88 <__cxa_atexit@plt+0x40a578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #48] @ 420c64 <__cxa_atexit@plt+0x40a554> │ │ │ │ + ldr r7, [pc, #48] @ 420c8c <__cxa_atexit@plt+0x40a57c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 420c68 <__cxa_atexit@plt+0x40a558> │ │ │ │ + ldr r7, [pc, #20] @ 420c90 <__cxa_atexit@plt+0x40a580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq ip, r3, #16, 26 @ 0x400 │ │ │ │ - cmneq r0, #172, 22 @ 0x2b000 │ │ │ │ - cmneq r0, #124, 22 @ 0x1f000 │ │ │ │ + orreq ip, r3, #232, 24 @ 0xe800 │ │ │ │ + cmneq r0, #132, 22 @ 0x21000 │ │ │ │ + cmneq r0, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 420ca4 <__cxa_atexit@plt+0x40a594> │ │ │ │ + ldr r3, [pc, #36] @ 420ccc <__cxa_atexit@plt+0x40a5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 420ca8 <__cxa_atexit@plt+0x40a598> │ │ │ │ + ldr r7, [pc, #12] @ 420cd0 <__cxa_atexit@plt+0x40a5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq ip, r3, #168, 24 @ 0xa800 │ │ │ │ - cmneq r0, #20, 18 @ 0x50000 │ │ │ │ + orreq ip, r3, #128, 24 @ 0x8000 │ │ │ │ + cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 420cd0 <__cxa_atexit@plt+0x40a5c0> │ │ │ │ + ldr r3, [pc, #16] @ 420cf8 <__cxa_atexit@plt+0x40a5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmneq r0, #8, 18 @ 0x20000 │ │ │ │ - cmneq r0, #44, 22 @ 0xb000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmneq r0, #224, 16 @ 0xe00000 │ │ │ │ + cmneq r0, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 420d08 <__cxa_atexit@plt+0x40a5f8> │ │ │ │ + bhi 420d30 <__cxa_atexit@plt+0x40a620> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 420d10 <__cxa_atexit@plt+0x40a600> │ │ │ │ + ldr r2, [pc, #24] @ 420d38 <__cxa_atexit@plt+0x40a628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 421184 <__cxa_atexit@plt+0x40aa74> │ │ │ │ + b 4211ac <__cxa_atexit@plt+0x40aa9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #24, 24 @ 0x1800 │ │ │ │ - cmneq r0, #160, 18 @ 0x280000 │ │ │ │ + orreq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ + cmneq r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 420da8 <__cxa_atexit@plt+0x40a698> │ │ │ │ - ldr r1, [pc, #124] @ 420db4 <__cxa_atexit@plt+0x40a6a4> │ │ │ │ + bhi 420dd0 <__cxa_atexit@plt+0x40a6c0> │ │ │ │ + ldr r1, [pc, #124] @ 420ddc <__cxa_atexit@plt+0x40a6cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #108] @ 420db8 <__cxa_atexit@plt+0x40a6a8> │ │ │ │ + ldr r1, [pc, #108] @ 420de0 <__cxa_atexit@plt+0x40a6d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 420d8c <__cxa_atexit@plt+0x40a67c> │ │ │ │ + beq 420db4 <__cxa_atexit@plt+0x40a6a4> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 420d98 <__cxa_atexit@plt+0x40a688> │ │ │ │ - ldr r2, [pc, #84] @ 420dc0 <__cxa_atexit@plt+0x40a6b0> │ │ │ │ + beq 420dc0 <__cxa_atexit@plt+0x40a6b0> │ │ │ │ + ldr r2, [pc, #84] @ 420de8 <__cxa_atexit@plt+0x40a6d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 420dbc <__cxa_atexit@plt+0x40a6ac> │ │ │ │ + ldr r7, [pc, #28] @ 420de4 <__cxa_atexit@plt+0x40a6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq ip, r3, #196, 22 @ 0x31000 │ │ │ │ - cmneq r0, #12, 18 @ 0x30000 │ │ │ │ + orreq ip, r3, #156, 22 @ 0x27000 │ │ │ │ + cmneq r0, #228, 16 @ 0xe40000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq r0, #240, 16 @ 0xf00000 │ │ │ │ + cmneq r0, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 420e00 <__cxa_atexit@plt+0x40a6f0> │ │ │ │ + beq 420e28 <__cxa_atexit@plt+0x40a718> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #32] @ 420e10 <__cxa_atexit@plt+0x40a700> │ │ │ │ + ldr r1, [pc, #32] @ 420e38 <__cxa_atexit@plt+0x40a728> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 420e14 <__cxa_atexit@plt+0x40a704> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 420e3c <__cxa_atexit@plt+0x40a72c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r0, #164, 16 @ 0xa40000 │ │ │ │ - cmneq r0, #32, 16 @ 0x200000 │ │ │ │ + cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #24 │ │ │ │ cmp r3, r8 │ │ │ │ - bcc 420e9c <__cxa_atexit@plt+0x40a78c> │ │ │ │ + bcc 420ec4 <__cxa_atexit@plt+0x40a7b4> │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r9} │ │ │ │ add r3, r3, r2 │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #76] @ 420eac <__cxa_atexit@plt+0x40a79c> │ │ │ │ + ldr r3, [pc, #76] @ 420ed4 <__cxa_atexit@plt+0x40a7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 420eb0 <__cxa_atexit@plt+0x40a7a0> │ │ │ │ + ldr r2, [pc, #72] @ 420ed8 <__cxa_atexit@plt+0x40a7c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub sl, r8, #17 │ │ │ │ - ldr r1, [pc, #64] @ 420eb4 <__cxa_atexit@plt+0x40a7a4> │ │ │ │ + ldr r1, [pc, #64] @ 420edc <__cxa_atexit@plt+0x40a7cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ str r9, [r6, #24] │ │ │ │ str r9, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 41ab8c <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 41abb4 <__cxa_atexit@plt+0x4044a4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #224, 14 @ 0x3800000 │ │ │ │ - orreq sp, r3, #248, 4 @ 0x8000000f │ │ │ │ - orreq sp, r3, #212, 6 @ 0x50000003 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #184, 14 @ 0x2e00000 │ │ │ │ + orreq sp, r3, #208, 4 │ │ │ │ + orreq sp, r3, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 420eec <__cxa_atexit@plt+0x40a7dc> │ │ │ │ + bhi 420f14 <__cxa_atexit@plt+0x40a804> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 420ef4 <__cxa_atexit@plt+0x40a7e4> │ │ │ │ + ldr r1, [pc, #24] @ 420f1c <__cxa_atexit@plt+0x40a80c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #52, 20 @ 0x34000 │ │ │ │ + orreq ip, r3, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 420f54 <__cxa_atexit@plt+0x40a844> │ │ │ │ + bhi 420f7c <__cxa_atexit@plt+0x40a86c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 420f60 <__cxa_atexit@plt+0x40a850> │ │ │ │ - ldr r2, [pc, #72] @ 420f70 <__cxa_atexit@plt+0x40a860> │ │ │ │ + bcc 420f88 <__cxa_atexit@plt+0x40a878> │ │ │ │ + ldr r2, [pc, #72] @ 420f98 <__cxa_atexit@plt+0x40a888> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 420f74 <__cxa_atexit@plt+0x40a864> │ │ │ │ + ldr r1, [pc, #68] @ 420f9c <__cxa_atexit@plt+0x40a88c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq ip, r3, #224, 18 @ 0x380000 │ │ │ │ + orreq ip, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421034 <__cxa_atexit@plt+0x40a924> │ │ │ │ - ldr r3, [pc, #188] @ 421054 <__cxa_atexit@plt+0x40a944> │ │ │ │ + bhi 42105c <__cxa_atexit@plt+0x40a94c> │ │ │ │ + ldr r3, [pc, #188] @ 42107c <__cxa_atexit@plt+0x40a96c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 420ff8 <__cxa_atexit@plt+0x40a8e8> │ │ │ │ + beq 421020 <__cxa_atexit@plt+0x40a910> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42103c <__cxa_atexit@plt+0x40a92c> │ │ │ │ + bcc 421064 <__cxa_atexit@plt+0x40a954> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, r1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 421008 <__cxa_atexit@plt+0x40a8f8> │ │ │ │ + ble 421030 <__cxa_atexit@plt+0x40a920> │ │ │ │ mov r0, #47 @ 0x2f │ │ │ │ strb r0, [r1], #1 │ │ │ │ - ldr r0, [pc, #112] @ 421058 <__cxa_atexit@plt+0x40a948> │ │ │ │ + ldr r0, [pc, #112] @ 421080 <__cxa_atexit@plt+0x40a970> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 42105c <__cxa_atexit@plt+0x40a94c> │ │ │ │ + ldr r3, [pc, #76] @ 421084 <__cxa_atexit@plt+0x40a974> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r7, [pc, #64] @ 421060 <__cxa_atexit@plt+0x40a950> │ │ │ │ + ldr r7, [pc, #64] @ 421088 <__cxa_atexit@plt+0x40a978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq ip, r3, #192, 20 @ 0xc0000 │ │ │ │ - movteq r7, #296 @ 0x128 │ │ │ │ - orreq sp, r3, #120, 12 @ 0x7800000 │ │ │ │ + orreq ip, r3, #152, 20 @ 0x98000 │ │ │ │ + movteq r7, #512 @ 0x200 │ │ │ │ + orreq sp, r3, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4210e8 <__cxa_atexit@plt+0x40a9d8> │ │ │ │ + bcc 421110 <__cxa_atexit@plt+0x40aa00> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ sub r2, r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 4210c4 <__cxa_atexit@plt+0x40a9b4> │ │ │ │ + ble 4210ec <__cxa_atexit@plt+0x40a9dc> │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ strb r2, [r0], #1 │ │ │ │ - ldr r2, [pc, #84] @ 4210f8 <__cxa_atexit@plt+0x40a9e8> │ │ │ │ + ldr r2, [pc, #84] @ 421120 <__cxa_atexit@plt+0x40aa10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #48] @ 4210fc <__cxa_atexit@plt+0x40a9ec> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #48] @ 421124 <__cxa_atexit@plt+0x40aa14> │ │ │ │ add r8, pc, r8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 421100 <__cxa_atexit@plt+0x40a9f0> │ │ │ │ + ldr r3, [pc, #36] @ 421128 <__cxa_atexit@plt+0x40aa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r3, #4, 20 @ 0x4000 │ │ │ │ - movteq r7, #108 @ 0x6c │ │ │ │ - orreq sp, r3, #188, 10 @ 0x2f000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r3, #220, 18 @ 0x370000 │ │ │ │ + movteq r7, #324 @ 0x144 │ │ │ │ + orreq sp, r3, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42115c <__cxa_atexit@plt+0x40aa4c> │ │ │ │ - ldr r2, [pc, #64] @ 42116c <__cxa_atexit@plt+0x40aa5c> │ │ │ │ + bcc 421184 <__cxa_atexit@plt+0x40aa74> │ │ │ │ + ldr r2, [pc, #64] @ 421194 <__cxa_atexit@plt+0x40aa84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #60] @ 421170 <__cxa_atexit@plt+0x40aa60> │ │ │ │ + ldr lr, [pc, #60] @ 421198 <__cxa_atexit@plt+0x40aa88> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ @@ -1059472,37 +1059482,37 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r0, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r0, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421230 <__cxa_atexit@plt+0x40ab20> │ │ │ │ - ldr r7, [pc, #192] @ 421258 <__cxa_atexit@plt+0x40ab48> │ │ │ │ + bhi 421258 <__cxa_atexit@plt+0x40ab48> │ │ │ │ + ldr r7, [pc, #192] @ 421280 <__cxa_atexit@plt+0x40ab70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 42120c <__cxa_atexit@plt+0x40aafc> │ │ │ │ + beq 421234 <__cxa_atexit@plt+0x40ab24> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42121c <__cxa_atexit@plt+0x40ab0c> │ │ │ │ + bne 421244 <__cxa_atexit@plt+0x40ab34> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 421240 <__cxa_atexit@plt+0x40ab30> │ │ │ │ - ldr r7, [pc, #160] @ 421264 <__cxa_atexit@plt+0x40ab54> │ │ │ │ + bcc 421268 <__cxa_atexit@plt+0x40ab58> │ │ │ │ + ldr r7, [pc, #160] @ 42128c <__cxa_atexit@plt+0x40ab7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 421268 <__cxa_atexit@plt+0x40ab58> │ │ │ │ + ldr lr, [pc, #156] @ 421290 <__cxa_atexit@plt+0x40ab80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 42126c <__cxa_atexit@plt+0x40ab5c> │ │ │ │ + ldr r9, [pc, #152] @ 421294 <__cxa_atexit@plt+0x40ab84> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1059514,50 +1059524,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 421260 <__cxa_atexit@plt+0x40ab50> │ │ │ │ + ldr r7, [pc, #60] @ 421288 <__cxa_atexit@plt+0x40ab78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 42125c <__cxa_atexit@plt+0x40ab4c> │ │ │ │ + ldr r7, [pc, #36] @ 421284 <__cxa_atexit@plt+0x40ab74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq r0, #208, 10 @ 0x34000000 │ │ │ │ - cmneq r0, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r0, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - cmneq r0, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r0, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4212e8 <__cxa_atexit@plt+0x40abd8> │ │ │ │ + bne 421310 <__cxa_atexit@plt+0x40ac00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4212fc <__cxa_atexit@plt+0x40abec> │ │ │ │ - ldr r2, [pc, #112] @ 421310 <__cxa_atexit@plt+0x40ac00> │ │ │ │ + bcc 421324 <__cxa_atexit@plt+0x40ac14> │ │ │ │ + ldr r2, [pc, #112] @ 421338 <__cxa_atexit@plt+0x40ac28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 421314 <__cxa_atexit@plt+0x40ac04> │ │ │ │ + ldr lr, [pc, #108] @ 42133c <__cxa_atexit@plt+0x40ac2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 421318 <__cxa_atexit@plt+0x40ac08> │ │ │ │ + ldr r8, [pc, #104] @ 421340 <__cxa_atexit@plt+0x40ac30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1059565,73 +1059575,73 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 42130c <__cxa_atexit@plt+0x40abfc> │ │ │ │ + ldr r7, [pc, #28] @ 421334 <__cxa_atexit@plt+0x40ac24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #96, 6 @ 0x80000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - cmneq r0, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r0, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421350 <__cxa_atexit@plt+0x40ac40> │ │ │ │ + bhi 421378 <__cxa_atexit@plt+0x40ac68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 421358 <__cxa_atexit@plt+0x40ac48> │ │ │ │ + ldr r2, [pc, #24] @ 421380 <__cxa_atexit@plt+0x40ac70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4215d0 <__cxa_atexit@plt+0x40aec0> │ │ │ │ + b 4215f8 <__cxa_atexit@plt+0x40aee8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #208, 10 @ 0x34000000 │ │ │ │ - cmneq r0, #212, 6 @ 0x50000003 │ │ │ │ + orreq ip, r3, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r0, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42141c <__cxa_atexit@plt+0x40ad0c> │ │ │ │ - ldr r2, [pc, #208] @ 42144c <__cxa_atexit@plt+0x40ad3c> │ │ │ │ + bhi 421444 <__cxa_atexit@plt+0x40ad34> │ │ │ │ + ldr r2, [pc, #208] @ 421474 <__cxa_atexit@plt+0x40ad64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #200] @ 421450 <__cxa_atexit@plt+0x40ad40> │ │ │ │ + ldr r1, [pc, #200] @ 421478 <__cxa_atexit@plt+0x40ad68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 421410 <__cxa_atexit@plt+0x40ad00> │ │ │ │ + beq 421438 <__cxa_atexit@plt+0x40ad28> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 421424 <__cxa_atexit@plt+0x40ad14> │ │ │ │ - ldr r7, [pc, #156] @ 42145c <__cxa_atexit@plt+0x40ad4c> │ │ │ │ + bcc 42144c <__cxa_atexit@plt+0x40ad3c> │ │ │ │ + ldr r7, [pc, #156] @ 421484 <__cxa_atexit@plt+0x40ad74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 421460 <__cxa_atexit@plt+0x40ad50> │ │ │ │ + ldr r2, [pc, #152] @ 421488 <__cxa_atexit@plt+0x40ad78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #148] @ 421464 <__cxa_atexit@plt+0x40ad54> │ │ │ │ + ldr lr, [pc, #148] @ 42148c <__cxa_atexit@plt+0x40ad7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #144] @ 421468 <__cxa_atexit@plt+0x40ad58> │ │ │ │ + ldr r1, [pc, #144] @ 421490 <__cxa_atexit@plt+0x40ad80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -1059644,140 +1059654,140 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 421454 <__cxa_atexit@plt+0x40ad44> │ │ │ │ + ldr r6, [pc, #40] @ 42147c <__cxa_atexit@plt+0x40ad6c> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #36] @ 421458 <__cxa_atexit@plt+0x40ad48> │ │ │ │ + ldr r7, [pc, #36] @ 421480 <__cxa_atexit@plt+0x40ad70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq ip, r3, #136, 10 @ 0x22000000 │ │ │ │ - cmneq r0, #204, 4 @ 0xc000000c │ │ │ │ - cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ + orreq ip, r3, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xffffc384 │ │ │ │ - cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffc694 │ │ │ │ @ instruction: 0xffffc4d4 │ │ │ │ - cmneq r0, #196, 4 @ 0x4000000c │ │ │ │ + cmneq r0, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4214ec <__cxa_atexit@plt+0x40addc> │ │ │ │ - ldr r7, [pc, #112] @ 421510 <__cxa_atexit@plt+0x40ae00> │ │ │ │ + bcc 421514 <__cxa_atexit@plt+0x40ae04> │ │ │ │ + ldr r7, [pc, #112] @ 421538 <__cxa_atexit@plt+0x40ae28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 421514 <__cxa_atexit@plt+0x40ae04> │ │ │ │ + ldr r2, [pc, #108] @ 42153c <__cxa_atexit@plt+0x40ae2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 421518 <__cxa_atexit@plt+0x40ae08> │ │ │ │ + ldr lr, [pc, #104] @ 421540 <__cxa_atexit@plt+0x40ae30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 42151c <__cxa_atexit@plt+0x40ae0c> │ │ │ │ + ldr r1, [pc, #100] @ 421544 <__cxa_atexit@plt+0x40ae34> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 421520 <__cxa_atexit@plt+0x40ae10> │ │ │ │ + ldr r3, [pc, #44] @ 421548 <__cxa_atexit@plt+0x40ae38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 421524 <__cxa_atexit@plt+0x40ae14> │ │ │ │ + ldr r7, [pc, #40] @ 42154c <__cxa_atexit@plt+0x40ae3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc2a4 │ │ │ │ - cmneq r0, #80, 4 │ │ │ │ + cmneq r0, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0xffffc5b4 │ │ │ │ @ instruction: 0xffffc3f4 │ │ │ │ - cmneq r0, #4, 4 @ 0x40000000 │ │ │ │ - cmneq r0, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r0, #220, 2 @ 0x37 │ │ │ │ + cmneq r0, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42155c <__cxa_atexit@plt+0x40ae4c> │ │ │ │ + bhi 421584 <__cxa_atexit@plt+0x40ae74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 421564 <__cxa_atexit@plt+0x40ae54> │ │ │ │ + ldr r1, [pc, #24] @ 42158c <__cxa_atexit@plt+0x40ae7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #196, 6 @ 0x10000003 │ │ │ │ + orreq ip, r3, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4215ac <__cxa_atexit@plt+0x40ae9c> │ │ │ │ - ldr r2, [pc, #44] @ 4215bc <__cxa_atexit@plt+0x40aeac> │ │ │ │ + bcc 4215d4 <__cxa_atexit@plt+0x40aec4> │ │ │ │ + ldr r2, [pc, #44] @ 4215e4 <__cxa_atexit@plt+0x40aed4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #108, 2 │ │ │ │ + cmneq r0, #68, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42167c <__cxa_atexit@plt+0x40af6c> │ │ │ │ - ldr r7, [pc, #192] @ 4216a4 <__cxa_atexit@plt+0x40af94> │ │ │ │ + bhi 4216a4 <__cxa_atexit@plt+0x40af94> │ │ │ │ + ldr r7, [pc, #192] @ 4216cc <__cxa_atexit@plt+0x40afbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 421658 <__cxa_atexit@plt+0x40af48> │ │ │ │ + beq 421680 <__cxa_atexit@plt+0x40af70> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 421668 <__cxa_atexit@plt+0x40af58> │ │ │ │ + bne 421690 <__cxa_atexit@plt+0x40af80> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 42168c <__cxa_atexit@plt+0x40af7c> │ │ │ │ - ldr r7, [pc, #160] @ 4216b0 <__cxa_atexit@plt+0x40afa0> │ │ │ │ + bcc 4216b4 <__cxa_atexit@plt+0x40afa4> │ │ │ │ + ldr r7, [pc, #160] @ 4216d8 <__cxa_atexit@plt+0x40afc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 4216b4 <__cxa_atexit@plt+0x40afa4> │ │ │ │ + ldr lr, [pc, #156] @ 4216dc <__cxa_atexit@plt+0x40afcc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 4216b8 <__cxa_atexit@plt+0x40afa8> │ │ │ │ + ldr r9, [pc, #152] @ 4216e0 <__cxa_atexit@plt+0x40afd0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -1059789,50 +1059799,50 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4216ac <__cxa_atexit@plt+0x40af9c> │ │ │ │ + ldr r7, [pc, #60] @ 4216d4 <__cxa_atexit@plt+0x40afc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4216a8 <__cxa_atexit@plt+0x40af98> │ │ │ │ + ldr r7, [pc, #36] @ 4216d0 <__cxa_atexit@plt+0x40afc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq r0, #140, 2 @ 0x23 │ │ │ │ - cmneq r0, #224, 30 @ 0x380 │ │ │ │ + cmneq r0, #100, 2 │ │ │ │ + cmneq r0, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq r0, #76, 2 │ │ │ │ + cmneq r0, #36, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 421734 <__cxa_atexit@plt+0x40b024> │ │ │ │ + bne 42175c <__cxa_atexit@plt+0x40b04c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 421748 <__cxa_atexit@plt+0x40b038> │ │ │ │ - ldr r2, [pc, #112] @ 42175c <__cxa_atexit@plt+0x40b04c> │ │ │ │ + bcc 421770 <__cxa_atexit@plt+0x40b060> │ │ │ │ + ldr r2, [pc, #112] @ 421784 <__cxa_atexit@plt+0x40b074> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 421760 <__cxa_atexit@plt+0x40b050> │ │ │ │ + ldr lr, [pc, #108] @ 421788 <__cxa_atexit@plt+0x40b078> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 421764 <__cxa_atexit@plt+0x40b054> │ │ │ │ + ldr r8, [pc, #104] @ 42178c <__cxa_atexit@plt+0x40b07c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ @@ -1059840,57 +1059850,57 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 421758 <__cxa_atexit@plt+0x40b048> │ │ │ │ + ldr r7, [pc, #28] @ 421780 <__cxa_atexit@plt+0x40b070> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #20, 30 @ 0x50 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - cmneq r0, #200, 30 @ 0x320 │ │ │ │ + cmneq r0, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421828 <__cxa_atexit@plt+0x40b118> │ │ │ │ - ldr r2, [pc, #208] @ 421858 <__cxa_atexit@plt+0x40b148> │ │ │ │ + bhi 421850 <__cxa_atexit@plt+0x40b140> │ │ │ │ + ldr r2, [pc, #208] @ 421880 <__cxa_atexit@plt+0x40b170> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #200] @ 42185c <__cxa_atexit@plt+0x40b14c> │ │ │ │ + ldr r1, [pc, #200] @ 421884 <__cxa_atexit@plt+0x40b174> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42181c <__cxa_atexit@plt+0x40b10c> │ │ │ │ + beq 421844 <__cxa_atexit@plt+0x40b134> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 421830 <__cxa_atexit@plt+0x40b120> │ │ │ │ - ldr r7, [pc, #156] @ 421868 <__cxa_atexit@plt+0x40b158> │ │ │ │ + bcc 421858 <__cxa_atexit@plt+0x40b148> │ │ │ │ + ldr r7, [pc, #156] @ 421890 <__cxa_atexit@plt+0x40b180> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 42186c <__cxa_atexit@plt+0x40b15c> │ │ │ │ + ldr r2, [pc, #152] @ 421894 <__cxa_atexit@plt+0x40b184> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #148] @ 421870 <__cxa_atexit@plt+0x40b160> │ │ │ │ + ldr lr, [pc, #148] @ 421898 <__cxa_atexit@plt+0x40b188> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #144] @ 421874 <__cxa_atexit@plt+0x40b164> │ │ │ │ + ldr r1, [pc, #144] @ 42189c <__cxa_atexit@plt+0x40b18c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -1059903,211 +1059913,211 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 421860 <__cxa_atexit@plt+0x40b150> │ │ │ │ + ldr r6, [pc, #40] @ 421888 <__cxa_atexit@plt+0x40b178> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #36] @ 421864 <__cxa_atexit@plt+0x40b154> │ │ │ │ + ldr r7, [pc, #36] @ 42188c <__cxa_atexit@plt+0x40b17c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq ip, r3, #124, 2 │ │ │ │ - cmneq r0, #184, 28 @ 0xb80 │ │ │ │ - cmneq r0, #248, 28 @ 0xf80 │ │ │ │ + orreq ip, r3, #84, 2 │ │ │ │ + cmneq r0, #144, 28 @ 0x900 │ │ │ │ + cmneq r0, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0xffffbf78 │ │ │ │ - cmneq r0, #28, 30 @ 0x70 │ │ │ │ + cmneq r0, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ @ instruction: 0xffffc0c8 │ │ │ │ - cmneq r0, #184, 28 @ 0xb80 │ │ │ │ + cmneq r0, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4218f8 <__cxa_atexit@plt+0x40b1e8> │ │ │ │ - ldr r7, [pc, #112] @ 42191c <__cxa_atexit@plt+0x40b20c> │ │ │ │ + bcc 421920 <__cxa_atexit@plt+0x40b210> │ │ │ │ + ldr r7, [pc, #112] @ 421944 <__cxa_atexit@plt+0x40b234> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 421920 <__cxa_atexit@plt+0x40b210> │ │ │ │ + ldr r2, [pc, #108] @ 421948 <__cxa_atexit@plt+0x40b238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 421924 <__cxa_atexit@plt+0x40b214> │ │ │ │ + ldr lr, [pc, #104] @ 42194c <__cxa_atexit@plt+0x40b23c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 421928 <__cxa_atexit@plt+0x40b218> │ │ │ │ + ldr r1, [pc, #100] @ 421950 <__cxa_atexit@plt+0x40b240> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, r2, #3 │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 42192c <__cxa_atexit@plt+0x40b21c> │ │ │ │ + ldr r3, [pc, #44] @ 421954 <__cxa_atexit@plt+0x40b244> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 421930 <__cxa_atexit@plt+0x40b220> │ │ │ │ + ldr r7, [pc, #40] @ 421958 <__cxa_atexit@plt+0x40b248> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbe98 │ │ │ │ - cmneq r0, #60, 28 @ 0x3c0 │ │ │ │ + cmneq r0, #20, 28 @ 0x140 │ │ │ │ @ instruction: 0xffffc1a8 │ │ │ │ @ instruction: 0xffffbfe8 │ │ │ │ - cmneq r0, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r0, #48, 28 @ 0x300 │ │ │ │ - cmneq r0, #212, 28 @ 0xd40 │ │ │ │ + cmneq r0, #200, 26 @ 0x3200 │ │ │ │ + cmneq r0, #8, 28 @ 0x80 │ │ │ │ + cmneq r0, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421968 <__cxa_atexit@plt+0x40b258> │ │ │ │ + bhi 421990 <__cxa_atexit@plt+0x40b280> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 421970 <__cxa_atexit@plt+0x40b260> │ │ │ │ + ldr r2, [pc, #24] @ 421998 <__cxa_atexit@plt+0x40b288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4215d0 <__cxa_atexit@plt+0x40aec0> │ │ │ │ + b 4215f8 <__cxa_atexit@plt+0x40aee8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #184, 30 @ 0x2e0 │ │ │ │ - cmneq r0, #140, 28 @ 0x8c0 │ │ │ │ + orreq fp, r3, #144, 30 @ 0x240 │ │ │ │ + cmneq r0, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4219a8 <__cxa_atexit@plt+0x40b298> │ │ │ │ + bhi 4219d0 <__cxa_atexit@plt+0x40b2c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4219b0 <__cxa_atexit@plt+0x40b2a0> │ │ │ │ + ldr r2, [pc, #24] @ 4219d8 <__cxa_atexit@plt+0x40b2c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 421184 <__cxa_atexit@plt+0x40aa74> │ │ │ │ + b 4211ac <__cxa_atexit@plt+0x40aa9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #120, 30 @ 0x1e0 │ │ │ │ + orreq fp, r3, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4219e8 <__cxa_atexit@plt+0x40b2d8> │ │ │ │ + bhi 421a10 <__cxa_atexit@plt+0x40b300> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 4219f0 <__cxa_atexit@plt+0x40b2e0> │ │ │ │ + ldr r1, [pc, #24] @ 421a18 <__cxa_atexit@plt+0x40b308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #56, 30 @ 0xe0 │ │ │ │ + orreq fp, r3, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421a50 <__cxa_atexit@plt+0x40b340> │ │ │ │ + bhi 421a78 <__cxa_atexit@plt+0x40b368> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 421a5c <__cxa_atexit@plt+0x40b34c> │ │ │ │ - ldr r2, [pc, #72] @ 421a6c <__cxa_atexit@plt+0x40b35c> │ │ │ │ + bcc 421a84 <__cxa_atexit@plt+0x40b374> │ │ │ │ + ldr r2, [pc, #72] @ 421a94 <__cxa_atexit@plt+0x40b384> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 421a70 <__cxa_atexit@plt+0x40b360> │ │ │ │ + ldr r1, [pc, #68] @ 421a98 <__cxa_atexit@plt+0x40b388> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq fp, r3, #228, 28 @ 0xe40 │ │ │ │ + orreq fp, r3, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 421ac0 <__cxa_atexit@plt+0x40b3b0> │ │ │ │ - ldr r2, [pc, #52] @ 421ad0 <__cxa_atexit@plt+0x40b3c0> │ │ │ │ + bcc 421ae8 <__cxa_atexit@plt+0x40b3d8> │ │ │ │ + ldr r2, [pc, #52] @ 421af8 <__cxa_atexit@plt+0x40b3e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #56, 26 @ 0xe00 │ │ │ │ + cmneq r0, #16, 26 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421b9c <__cxa_atexit@plt+0x40b48c> │ │ │ │ - ldr r7, [pc, #204] @ 421bc4 <__cxa_atexit@plt+0x40b4b4> │ │ │ │ + bhi 421bc4 <__cxa_atexit@plt+0x40b4b4> │ │ │ │ + ldr r7, [pc, #204] @ 421bec <__cxa_atexit@plt+0x40b4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 421b88 <__cxa_atexit@plt+0x40b478> │ │ │ │ + beq 421bb0 <__cxa_atexit@plt+0x40b4a0> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 421b98 <__cxa_atexit@plt+0x40b488> │ │ │ │ + bne 421bc0 <__cxa_atexit@plt+0x40b4b0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 421bac <__cxa_atexit@plt+0x40b49c> │ │ │ │ - ldr r7, [pc, #164] @ 421bcc <__cxa_atexit@plt+0x40b4bc> │ │ │ │ + bcc 421bd4 <__cxa_atexit@plt+0x40b4c4> │ │ │ │ + ldr r7, [pc, #164] @ 421bf4 <__cxa_atexit@plt+0x40b4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #160] @ 421bd0 <__cxa_atexit@plt+0x40b4c0> │ │ │ │ + ldr lr, [pc, #160] @ 421bf8 <__cxa_atexit@plt+0x40b4e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #156] @ 421bd4 <__cxa_atexit@plt+0x40b4c4> │ │ │ │ + ldr sl, [pc, #156] @ 421bfc <__cxa_atexit@plt+0x40b4ec> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r9, #2] │ │ │ │ ldr r1, [r9, #6] │ │ │ │ - ldr r9, [pc, #144] @ 421bd8 <__cxa_atexit@plt+0x40b4c8> │ │ │ │ + ldr r9, [pc, #144] @ 421c00 <__cxa_atexit@plt+0x40b4f0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #24]! │ │ │ │ @@ -1060121,49 +1060131,49 @@ │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - b 421184 <__cxa_atexit@plt+0x40aa74> │ │ │ │ - ldr r7, [pc, #36] @ 421bc8 <__cxa_atexit@plt+0x40b4b8> │ │ │ │ + b 4211ac <__cxa_atexit@plt+0x40aa9c> │ │ │ │ + ldr r7, [pc, #36] @ 421bf0 <__cxa_atexit@plt+0x40b4e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmneq r0, #136, 24 @ 0x8800 │ │ │ │ + cmneq r0, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq r0, #52, 24 @ 0x3400 │ │ │ │ + cmneq r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 421c70 <__cxa_atexit@plt+0x40b560> │ │ │ │ + bne 421c98 <__cxa_atexit@plt+0x40b588> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 421c78 <__cxa_atexit@plt+0x40b568> │ │ │ │ - ldr r2, [pc, #120] @ 421c88 <__cxa_atexit@plt+0x40b578> │ │ │ │ + bcc 421ca0 <__cxa_atexit@plt+0x40b590> │ │ │ │ + ldr r2, [pc, #120] @ 421cb0 <__cxa_atexit@plt+0x40b5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 421c8c <__cxa_atexit@plt+0x40b57c> │ │ │ │ + ldr lr, [pc, #116] @ 421cb4 <__cxa_atexit@plt+0x40b5a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #112] @ 421c90 <__cxa_atexit@plt+0x40b580> │ │ │ │ + ldr sl, [pc, #112] @ 421cb8 <__cxa_atexit@plt+0x40b5a8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #108] @ 421c94 <__cxa_atexit@plt+0x40b584> │ │ │ │ + ldr r9, [pc, #108] @ 421cbc <__cxa_atexit@plt+0x40b5ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #20] │ │ │ │ str r1, [r6, #8] │ │ │ │ @@ -1060176,1453 +1060186,1453 @@ │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 421184 <__cxa_atexit@plt+0x40aa74> │ │ │ │ + b 4211ac <__cxa_atexit@plt+0x40aa9c> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ andeq r0, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 421d1c <__cxa_atexit@plt+0x40b60c> │ │ │ │ + bhi 421d44 <__cxa_atexit@plt+0x40b634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 421d24 <__cxa_atexit@plt+0x40b614> │ │ │ │ + bcc 421d4c <__cxa_atexit@plt+0x40b63c> │ │ │ │ sub r1, sl, r9 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 421cf4 <__cxa_atexit@plt+0x40b5e4> │ │ │ │ + ble 421d1c <__cxa_atexit@plt+0x40b60c> │ │ │ │ mov r7, #47 @ 0x2f │ │ │ │ strb r7, [r9], #1 │ │ │ │ - ldr r7, [pc, #100] @ 421d40 <__cxa_atexit@plt+0x40b630> │ │ │ │ + ldr r7, [pc, #100] @ 421d68 <__cxa_atexit@plt+0x40b658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r9, sl} │ │ │ │ sub r2, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r3, [pc, #76] @ 421d48 <__cxa_atexit@plt+0x40b638> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r3, [pc, #76] @ 421d70 <__cxa_atexit@plt+0x40b660> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 421d4c <__cxa_atexit@plt+0x40b63c> │ │ │ │ + ldr r5, [pc, #68] @ 421d74 <__cxa_atexit@plt+0x40b664> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 421d2c <__cxa_atexit@plt+0x40b61c> │ │ │ │ + b 421d54 <__cxa_atexit@plt+0x40b644> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 421d44 <__cxa_atexit@plt+0x40b634> │ │ │ │ + ldr r7, [pc, #16] @ 421d6c <__cxa_atexit@plt+0x40b65c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #204, 26 @ 0x3300 │ │ │ │ - cmneq r0, #0, 22 │ │ │ │ - movteq r6, #1084 @ 0x43c │ │ │ │ - orreq ip, r3, #144, 18 @ 0x240000 │ │ │ │ + orreq fp, r3, #164, 26 @ 0x2900 │ │ │ │ + cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ + movteq r6, #1300 @ 0x514 │ │ │ │ + orreq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 421e18 <__cxa_atexit@plt+0x40b708> │ │ │ │ - ldr r3, [pc, #228] @ 421e54 <__cxa_atexit@plt+0x40b744> │ │ │ │ + bhi 421e40 <__cxa_atexit@plt+0x40b730> │ │ │ │ + ldr r3, [pc, #228] @ 421e7c <__cxa_atexit@plt+0x40b76c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 421ddc <__cxa_atexit@plt+0x40b6cc> │ │ │ │ + beq 421e04 <__cxa_atexit@plt+0x40b6f4> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 421e28 <__cxa_atexit@plt+0x40b718> │ │ │ │ + bhi 421e50 <__cxa_atexit@plt+0x40b740> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #12 │ │ │ │ cmp r7, r0 │ │ │ │ - bcc 421e30 <__cxa_atexit@plt+0x40b720> │ │ │ │ + bcc 421e58 <__cxa_atexit@plt+0x40b748> │ │ │ │ sub r7, sl, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 421dec <__cxa_atexit@plt+0x40b6dc> │ │ │ │ + ble 421e14 <__cxa_atexit@plt+0x40b704> │ │ │ │ mov r7, #47 @ 0x2f │ │ │ │ strb r7, [r3], #1 │ │ │ │ - ldr r7, [pc, #152] @ 421e58 <__cxa_atexit@plt+0x40b748> │ │ │ │ + ldr r7, [pc, #152] @ 421e80 <__cxa_atexit@plt+0x40b770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ sub r8, r0, #7 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #112] @ 421e64 <__cxa_atexit@plt+0x40b754> │ │ │ │ + ldr r8, [pc, #112] @ 421e8c <__cxa_atexit@plt+0x40b77c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ - ldr r7, [pc, #104] @ 421e68 <__cxa_atexit@plt+0x40b758> │ │ │ │ + ldr r7, [pc, #104] @ 421e90 <__cxa_atexit@plt+0x40b780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r7, [pc, #64] @ 421e60 <__cxa_atexit@plt+0x40b750> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r7, [pc, #64] @ 421e88 <__cxa_atexit@plt+0x40b778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r0, r6 │ │ │ │ - b 421e38 <__cxa_atexit@plt+0x40b728> │ │ │ │ + b 421e60 <__cxa_atexit@plt+0x40b750> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 421e5c <__cxa_atexit@plt+0x40b74c> │ │ │ │ + ldr r7, [pc, #28] @ 421e84 <__cxa_atexit@plt+0x40b774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq fp, r3, #232, 24 @ 0xe800 │ │ │ │ - cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r0, #24, 20 @ 0x18000 │ │ │ │ - movteq r6, #836 @ 0x344 │ │ │ │ - orreq ip, r3, #152, 16 @ 0x980000 │ │ │ │ + orreq fp, r3, #192, 24 @ 0xc000 │ │ │ │ + cmneq r0, #204, 18 @ 0x330000 │ │ │ │ + cmneq r0, #240, 18 @ 0x3c0000 │ │ │ │ + movteq r6, #1052 @ 0x41c │ │ │ │ + orreq ip, r3, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr lr, [r2, #4] │ │ │ │ sub r1, r2, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 421efc <__cxa_atexit@plt+0x40b7ec> │ │ │ │ + bhi 421f24 <__cxa_atexit@plt+0x40b814> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 421f04 <__cxa_atexit@plt+0x40b7f4> │ │ │ │ + bcc 421f2c <__cxa_atexit@plt+0x40b81c> │ │ │ │ sub r0, sl, r9 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 421ed4 <__cxa_atexit@plt+0x40b7c4> │ │ │ │ + ble 421efc <__cxa_atexit@plt+0x40b7ec> │ │ │ │ mov r0, #47 @ 0x2f │ │ │ │ strb r0, [r9], #1 │ │ │ │ - ldr r0, [pc, #100] @ 421f24 <__cxa_atexit@plt+0x40b814> │ │ │ │ + ldr r0, [pc, #100] @ 421f4c <__cxa_atexit@plt+0x40b83c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r9, sl} │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r8, [pc, #80] @ 421f2c <__cxa_atexit@plt+0x40b81c> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r8, [pc, #80] @ 421f54 <__cxa_atexit@plt+0x40b844> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2, #-4] │ │ │ │ stm r2, {r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ 421f30 <__cxa_atexit@plt+0x40b820> │ │ │ │ + ldr r5, [pc, #68] @ 421f58 <__cxa_atexit@plt+0x40b848> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, #1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r3, r6 │ │ │ │ - b 421f0c <__cxa_atexit@plt+0x40b7fc> │ │ │ │ + b 421f34 <__cxa_atexit@plt+0x40b824> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 421f28 <__cxa_atexit@plt+0x40b818> │ │ │ │ + ldr r7, [pc, #20] @ 421f50 <__cxa_atexit@plt+0x40b840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r0, #32, 18 @ 0x80000 │ │ │ │ - movteq r6, #604 @ 0x25c │ │ │ │ - orreq ip, r3, #172, 14 @ 0x2b00000 │ │ │ │ + orreq fp, r3, #192, 22 @ 0x30000 │ │ │ │ + cmneq r0, #248, 16 @ 0xf80000 │ │ │ │ + movteq r6, #820 @ 0x334 │ │ │ │ + orreq ip, r3, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 421fb0 <__cxa_atexit@plt+0x40b8a0> │ │ │ │ + bhi 421fd8 <__cxa_atexit@plt+0x40b8c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 421fcc <__cxa_atexit@plt+0x40b8bc> │ │ │ │ + ldr r2, [pc, #96] @ 421ff4 <__cxa_atexit@plt+0x40b8e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 421fb8 <__cxa_atexit@plt+0x40b8a8> │ │ │ │ - ldr r3, [pc, #76] @ 421fd0 <__cxa_atexit@plt+0x40b8c0> │ │ │ │ + bhi 421fe0 <__cxa_atexit@plt+0x40b8d0> │ │ │ │ + ldr r3, [pc, #76] @ 421ff8 <__cxa_atexit@plt+0x40b8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 421fa0 <__cxa_atexit@plt+0x40b890> │ │ │ │ + beq 421fc8 <__cxa_atexit@plt+0x40b8b8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 422040 <__cxa_atexit@plt+0x40b930> │ │ │ │ + b 422068 <__cxa_atexit@plt+0x40b958> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 421fd4 <__cxa_atexit@plt+0x40b8c4> │ │ │ │ + ldr r7, [pc, #20] @ 421ffc <__cxa_atexit@plt+0x40b8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #164, 18 @ 0x290000 │ │ │ │ + orreq fp, r3, #124, 18 @ 0x1f0000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r0, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42201c <__cxa_atexit@plt+0x40b90c> │ │ │ │ - ldr r7, [pc, #52] @ 422030 <__cxa_atexit@plt+0x40b920> │ │ │ │ + bhi 422044 <__cxa_atexit@plt+0x40b934> │ │ │ │ + ldr r7, [pc, #52] @ 422058 <__cxa_atexit@plt+0x40b948> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 422010 <__cxa_atexit@plt+0x40b900> │ │ │ │ + beq 422038 <__cxa_atexit@plt+0x40b928> │ │ │ │ mov r7, r8 │ │ │ │ - b 422040 <__cxa_atexit@plt+0x40b930> │ │ │ │ + b 422068 <__cxa_atexit@plt+0x40b958> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 422034 <__cxa_atexit@plt+0x40b924> │ │ │ │ + ldr r7, [pc, #16] @ 42205c <__cxa_atexit@plt+0x40b94c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #24, 16 @ 0x180000 │ │ │ │ + cmneq r0, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 42208c <__cxa_atexit@plt+0x40b97c> │ │ │ │ + bne 4220b4 <__cxa_atexit@plt+0x40b9a4> │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4220b4 <__cxa_atexit@plt+0x40b9a4> │ │ │ │ - ldr r1, [pc, #100] @ 4220d0 <__cxa_atexit@plt+0x40b9c0> │ │ │ │ + bcc 4220dc <__cxa_atexit@plt+0x40b9cc> │ │ │ │ + ldr r1, [pc, #100] @ 4220f8 <__cxa_atexit@plt+0x40b9e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4220c0 <__cxa_atexit@plt+0x40b9b0> │ │ │ │ - ldr r7, [pc, #44] @ 4220cc <__cxa_atexit@plt+0x40b9bc> │ │ │ │ + bcc 4220e8 <__cxa_atexit@plt+0x40b9d8> │ │ │ │ + ldr r7, [pc, #44] @ 4220f4 <__cxa_atexit@plt+0x40b9e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ str r2, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42210c <__cxa_atexit@plt+0x40b9fc> │ │ │ │ - ldr r2, [pc, #36] @ 422114 <__cxa_atexit@plt+0x40ba04> │ │ │ │ + bhi 422134 <__cxa_atexit@plt+0x40ba24> │ │ │ │ + ldr r2, [pc, #36] @ 42213c <__cxa_atexit@plt+0x40ba2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 422118 <__cxa_atexit@plt+0x40ba08> │ │ │ │ + ldr r1, [pc, #32] @ 422140 <__cxa_atexit@plt+0x40ba30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 785db8 <__cxa_atexit@plt+0x76f6a8> │ │ │ │ + b 785de0 <__cxa_atexit@plt+0x76f6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 14 @ 0x1200000 │ │ │ │ - orreq fp, r3, #24, 16 @ 0x180000 │ │ │ │ - cmneq r0, #164, 10 @ 0x29000000 │ │ │ │ + cmneq r0, #32, 14 @ 0x800000 │ │ │ │ + orreq fp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq r0, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42215c <__cxa_atexit@plt+0x40ba4c> │ │ │ │ - ldr r3, [pc, #44] @ 422174 <__cxa_atexit@plt+0x40ba64> │ │ │ │ + bhi 422184 <__cxa_atexit@plt+0x40ba74> │ │ │ │ + ldr r3, [pc, #44] @ 42219c <__cxa_atexit@plt+0x40ba8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 422178 <__cxa_atexit@plt+0x40ba68> │ │ │ │ + ldr r2, [pc, #40] @ 4221a0 <__cxa_atexit@plt+0x40ba90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #24] @ 42217c <__cxa_atexit@plt+0x40ba6c> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #24] @ 4221a4 <__cxa_atexit@plt+0x40ba94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq r0, #220, 12 @ 0xdc00000 │ │ │ │ + cmneq r0, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r0, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4221ec <__cxa_atexit@plt+0x40badc> │ │ │ │ + bne 422214 <__cxa_atexit@plt+0x40bb04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 422200 <__cxa_atexit@plt+0x40baf0> │ │ │ │ - ldr r2, [pc, #104] @ 422214 <__cxa_atexit@plt+0x40bb04> │ │ │ │ + bcc 422228 <__cxa_atexit@plt+0x40bb18> │ │ │ │ + ldr r2, [pc, #104] @ 42223c <__cxa_atexit@plt+0x40bb2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #92] @ 422218 <__cxa_atexit@plt+0x40bb08> │ │ │ │ + ldr r0, [pc, #92] @ 422240 <__cxa_atexit@plt+0x40bb30> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 42221c <__cxa_atexit@plt+0x40bb0c> │ │ │ │ + ldr r2, [pc, #84] @ 422244 <__cxa_atexit@plt+0x40bb34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r3, #6 │ │ │ │ add r7, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r7, [pc, #28] @ 422210 <__cxa_atexit@plt+0x40bb00> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r7, [pc, #28] @ 422238 <__cxa_atexit@plt+0x40bb28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #92, 8 @ 0x5c000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #52, 8 @ 0x34000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #128, 12 @ 0x8000000 │ │ │ │ - orreq fp, r3, #80, 14 @ 0x1400000 │ │ │ │ - cmneq r0, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r0, #88, 12 @ 0x5800000 │ │ │ │ + orreq fp, r3, #40, 14 @ 0xa00000 │ │ │ │ + cmneq r0, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 422284 <__cxa_atexit@plt+0x40bb74> │ │ │ │ + bhi 4222ac <__cxa_atexit@plt+0x40bb9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42227c <__cxa_atexit@plt+0x40bb6c> │ │ │ │ - ldr r3, [pc, #56] @ 42228c <__cxa_atexit@plt+0x40bb7c> │ │ │ │ + beq 4222a4 <__cxa_atexit@plt+0x40bb94> │ │ │ │ + ldr r3, [pc, #56] @ 4222b4 <__cxa_atexit@plt+0x40bba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 422290 <__cxa_atexit@plt+0x40bb80> │ │ │ │ + ldr r3, [pc, #48] @ 4222b8 <__cxa_atexit@plt+0x40bba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 422294 <__cxa_atexit@plt+0x40bb84> │ │ │ │ + ldr r3, [pc, #36] @ 4222bc <__cxa_atexit@plt+0x40bbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq fp, r3, #0, 14 │ │ │ │ - orreq fp, r3, #8, 14 @ 0x200000 │ │ │ │ - cmneq r0, #168, 10 @ 0x2a000000 │ │ │ │ + orreq fp, r3, #216, 12 @ 0xd800000 │ │ │ │ + orreq fp, r3, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r0, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4222c4 <__cxa_atexit@plt+0x40bbb4> │ │ │ │ + ldr r3, [pc, #24] @ 4222ec <__cxa_atexit@plt+0x40bbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 4222c8 <__cxa_atexit@plt+0x40bbb8> │ │ │ │ + ldr r3, [pc, #16] @ 4222f0 <__cxa_atexit@plt+0x40bbe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq fp, r3, #192, 12 @ 0xc000000 │ │ │ │ + orreq fp, r3, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 422330 <__cxa_atexit@plt+0x40bc20> │ │ │ │ - ldr lr, [pc, #80] @ 422348 <__cxa_atexit@plt+0x40bc38> │ │ │ │ + bcc 422358 <__cxa_atexit@plt+0x40bc48> │ │ │ │ + ldr lr, [pc, #80] @ 422370 <__cxa_atexit@plt+0x40bc60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 42234c <__cxa_atexit@plt+0x40bc3c> │ │ │ │ + ldr r8, [pc, #68] @ 422374 <__cxa_atexit@plt+0x40bc64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 422350 <__cxa_atexit@plt+0x40bc40> │ │ │ │ + ldr r3, [pc, #24] @ 422378 <__cxa_atexit@plt+0x40bc68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r3, #80, 30 @ 0x140 │ │ │ │ - orreq fp, r3, #88, 28 @ 0x580 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r3, #40, 30 @ 0xa0 │ │ │ │ + orreq fp, r3, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4223ac <__cxa_atexit@plt+0x40bc9c> │ │ │ │ - ldr r8, [pc, #76] @ 4223c4 <__cxa_atexit@plt+0x40bcb4> │ │ │ │ + bcc 4223d4 <__cxa_atexit@plt+0x40bcc4> │ │ │ │ + ldr r8, [pc, #76] @ 4223ec <__cxa_atexit@plt+0x40bcdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 4223c8 <__cxa_atexit@plt+0x40bcb8> │ │ │ │ + ldr lr, [pc, #72] @ 4223f0 <__cxa_atexit@plt+0x40bce0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 4223cc <__cxa_atexit@plt+0x40bcbc> │ │ │ │ + ldr r3, [pc, #24] @ 4223f4 <__cxa_atexit@plt+0x40bce4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r3, #208, 28 @ 0xd00 │ │ │ │ - orreq fp, r3, #224, 26 @ 0x3800 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r3, #168, 28 @ 0xa80 │ │ │ │ + orreq fp, r3, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmneq r0, #120, 8 @ 0x78000000 │ │ │ │ + cmneq r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 422594 <__cxa_atexit@plt+0x40be84> │ │ │ │ + bhi 4225bc <__cxa_atexit@plt+0x40beac> │ │ │ │ cmp sl, #7 │ │ │ │ - blt 422410 <__cxa_atexit@plt+0x40bd00> │ │ │ │ - ldr r0, [pc, #424] @ 4225a4 <__cxa_atexit@plt+0x40be94> │ │ │ │ + blt 422438 <__cxa_atexit@plt+0x40bd28> │ │ │ │ + ldr r0, [pc, #424] @ 4225cc <__cxa_atexit@plt+0x40bebc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #7 │ │ │ │ bl 13b54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42246c <__cxa_atexit@plt+0x40bd5c> │ │ │ │ + beq 422494 <__cxa_atexit@plt+0x40bd84> │ │ │ │ cmp sl, #8 │ │ │ │ - bge 422424 <__cxa_atexit@plt+0x40bd14> │ │ │ │ - ldr r3, [pc, #448] @ 4225e0 <__cxa_atexit@plt+0x40bed0> │ │ │ │ + bge 42244c <__cxa_atexit@plt+0x40bd3c> │ │ │ │ + ldr r3, [pc, #448] @ 422608 <__cxa_atexit@plt+0x40bef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 422448 <__cxa_atexit@plt+0x40bd38> │ │ │ │ - ldr r0, [pc, #380] @ 4225a8 <__cxa_atexit@plt+0x40be98> │ │ │ │ + b 422470 <__cxa_atexit@plt+0x40bd60> │ │ │ │ + ldr r0, [pc, #380] @ 4225d0 <__cxa_atexit@plt+0x40bec0> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #8 │ │ │ │ bl 13b54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42249c <__cxa_atexit@plt+0x40bd8c> │ │ │ │ - ldr r3, [pc, #356] @ 4225ac <__cxa_atexit@plt+0x40be9c> │ │ │ │ + beq 4224c4 <__cxa_atexit@plt+0x40bdb4> │ │ │ │ + ldr r3, [pc, #356] @ 4225d4 <__cxa_atexit@plt+0x40bec4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #352] @ 4225b0 <__cxa_atexit@plt+0x40bea0> │ │ │ │ + ldr r7, [pc, #352] @ 4225d8 <__cxa_atexit@plt+0x40bec8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - ldr r0, [pc, #332] @ 4225b4 <__cxa_atexit@plt+0x40bea4> │ │ │ │ + ldr r0, [pc, #332] @ 4225dc <__cxa_atexit@plt+0x40becc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ subs sl, sl, #7 │ │ │ │ - beq 4224f0 <__cxa_atexit@plt+0x40bde0> │ │ │ │ + beq 422518 <__cxa_atexit@plt+0x40be08> │ │ │ │ add r8, r8, #7 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 422550 <__cxa_atexit@plt+0x40be40> │ │ │ │ - ldr r3, [pc, #332] @ 4225e4 <__cxa_atexit@plt+0x40bed4> │ │ │ │ + beq 422578 <__cxa_atexit@plt+0x40be68> │ │ │ │ + ldr r3, [pc, #332] @ 42260c <__cxa_atexit@plt+0x40befc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4224c8 <__cxa_atexit@plt+0x40bdb8> │ │ │ │ + b 4224f0 <__cxa_atexit@plt+0x40bde0> │ │ │ │ subs sl, sl, #8 │ │ │ │ - beq 422514 <__cxa_atexit@plt+0x40be04> │ │ │ │ + beq 42253c <__cxa_atexit@plt+0x40be2c> │ │ │ │ add r8, r8, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42255c <__cxa_atexit@plt+0x40be4c> │ │ │ │ - ldr r3, [pc, #240] @ 4225b8 <__cxa_atexit@plt+0x40bea8> │ │ │ │ + beq 422584 <__cxa_atexit@plt+0x40be74> │ │ │ │ + ldr r3, [pc, #240] @ 4225e0 <__cxa_atexit@plt+0x40bed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #236] @ 4225bc <__cxa_atexit@plt+0x40beac> │ │ │ │ + ldr r7, [pc, #236] @ 4225e4 <__cxa_atexit@plt+0x40bed4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r0, [pc, #212] @ 4225c0 <__cxa_atexit@plt+0x40beb0> │ │ │ │ + ldr r0, [pc, #212] @ 4225e8 <__cxa_atexit@plt+0x40bed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r2, #0 │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 422568 <__cxa_atexit@plt+0x40be58> │ │ │ │ - ldr r3, [pc, #220] @ 4225ec <__cxa_atexit@plt+0x40bedc> │ │ │ │ + beq 422590 <__cxa_atexit@plt+0x40be80> │ │ │ │ + ldr r3, [pc, #220] @ 422614 <__cxa_atexit@plt+0x40bf04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 422534 <__cxa_atexit@plt+0x40be24> │ │ │ │ + b 42255c <__cxa_atexit@plt+0x40be4c> │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r2, #0 │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 422574 <__cxa_atexit@plt+0x40be64> │ │ │ │ - ldr r3, [pc, #156] @ 4225d0 <__cxa_atexit@plt+0x40bec0> │ │ │ │ + beq 42259c <__cxa_atexit@plt+0x40be8c> │ │ │ │ + ldr r3, [pc, #156] @ 4225f8 <__cxa_atexit@plt+0x40bee8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #152] @ 4225d4 <__cxa_atexit@plt+0x40bec4> │ │ │ │ + ldr r7, [pc, #152] @ 4225fc <__cxa_atexit@plt+0x40beec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #140] @ 4225d8 <__cxa_atexit@plt+0x40bec8> │ │ │ │ + ldr r0, [pc, #140] @ 422600 <__cxa_atexit@plt+0x40bef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #144] @ 4225e8 <__cxa_atexit@plt+0x40bed8> │ │ │ │ + ldr r3, [pc, #144] @ 422610 <__cxa_atexit@plt+0x40bf00> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 42257c <__cxa_atexit@plt+0x40be6c> │ │ │ │ - ldr r3, [pc, #96] @ 4225c4 <__cxa_atexit@plt+0x40beb4> │ │ │ │ + b 4225a4 <__cxa_atexit@plt+0x40be94> │ │ │ │ + ldr r3, [pc, #96] @ 4225ec <__cxa_atexit@plt+0x40bedc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 42257c <__cxa_atexit@plt+0x40be6c> │ │ │ │ - ldr r3, [pc, #128] @ 4225f0 <__cxa_atexit@plt+0x40bee0> │ │ │ │ + b 4225a4 <__cxa_atexit@plt+0x40be94> │ │ │ │ + ldr r3, [pc, #128] @ 422618 <__cxa_atexit@plt+0x40bf08> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 42257c <__cxa_atexit@plt+0x40be6c> │ │ │ │ - ldr r3, [pc, #96] @ 4225dc <__cxa_atexit@plt+0x40becc> │ │ │ │ + b 4225a4 <__cxa_atexit@plt+0x40be94> │ │ │ │ + ldr r3, [pc, #96] @ 422604 <__cxa_atexit@plt+0x40bef4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #68] @ 4225c8 <__cxa_atexit@plt+0x40beb8> │ │ │ │ + ldr r7, [pc, #68] @ 4225f0 <__cxa_atexit@plt+0x40bee0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #60] @ 4225cc <__cxa_atexit@plt+0x40bebc> │ │ │ │ + ldr r0, [pc, #60] @ 4225f4 <__cxa_atexit@plt+0x40bee4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 4225f4 <__cxa_atexit@plt+0x40bee4> │ │ │ │ + ldr r7, [pc, #88] @ 42261c <__cxa_atexit@plt+0x40bf0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #3371 @ 0xd2b │ │ │ │ - movteq r5, #3331 @ 0xd03 │ │ │ │ + movteq r5, #3587 @ 0xe03 │ │ │ │ + movteq r5, #3547 @ 0xddb │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r0, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r0, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - cmneq r0, #132, 6 @ 0x10000002 │ │ │ │ - cmneq r0, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r0, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r0, #64, 6 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ - cmneq r0, #208, 4 │ │ │ │ - cmneq r0, #196, 4 @ 0x4000000c │ │ │ │ + cmneq r0, #168, 4 @ 0x8000000a │ │ │ │ + cmneq r0, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ - cmneq r0, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r0, #240, 4 │ │ │ │ + cmneq r0, #224, 4 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r0, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r0, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 422628 <__cxa_atexit@plt+0x40bf18> │ │ │ │ - ldr r7, [pc, #44] @ 422644 <__cxa_atexit@plt+0x40bf34> │ │ │ │ + beq 422650 <__cxa_atexit@plt+0x40bf40> │ │ │ │ + ldr r7, [pc, #44] @ 42266c <__cxa_atexit@plt+0x40bf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 422648 <__cxa_atexit@plt+0x40bf38> │ │ │ │ + ldr r7, [pc, #24] @ 422670 <__cxa_atexit@plt+0x40bf60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 42264c <__cxa_atexit@plt+0x40bf3c> │ │ │ │ + ldr r3, [pc, #20] @ 422674 <__cxa_atexit@plt+0x40bf64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #128 @ 0x80 │ │ │ │ - movteq r5, #2824 @ 0xb08 │ │ │ │ - orreq ip, r3, #96 @ 0x60 │ │ │ │ + orreq ip, r3, #88 @ 0x58 │ │ │ │ + movteq r5, #3040 @ 0xbe0 │ │ │ │ + orreq ip, r3, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ rsb sl, r3, #0 │ │ │ │ cmn r2, r3 │ │ │ │ - bne 422698 <__cxa_atexit@plt+0x40bf88> │ │ │ │ + bne 4226c0 <__cxa_atexit@plt+0x40bfb0> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r3, r1 │ │ │ │ - bne 4226b8 <__cxa_atexit@plt+0x40bfa8> │ │ │ │ - ldr r7, [pc, #100] @ 4226e4 <__cxa_atexit@plt+0x40bfd4> │ │ │ │ + bne 4226e0 <__cxa_atexit@plt+0x40bfd0> │ │ │ │ + ldr r7, [pc, #100] @ 42270c <__cxa_atexit@plt+0x40bffc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 4226e8 <__cxa_atexit@plt+0x40bfd8> │ │ │ │ + ldr r3, [pc, #96] @ 422710 <__cxa_atexit@plt+0x40c000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ stm r5, {r3, sl} │ │ │ │ - ldr r7, [pc, #72] @ 4226ec <__cxa_atexit@plt+0x40bfdc> │ │ │ │ + ldr r7, [pc, #72] @ 422714 <__cxa_atexit@plt+0x40c004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #48] @ 4226f0 <__cxa_atexit@plt+0x40bfe0> │ │ │ │ + ldr lr, [pc, #48] @ 422718 <__cxa_atexit@plt+0x40c008> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ stmdb r5, {r0, r2, lr} │ │ │ │ stm r5, {r3, sl} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #28] @ 4226f4 <__cxa_atexit@plt+0x40bfe4> │ │ │ │ + ldr r2, [pc, #28] @ 42271c <__cxa_atexit@plt+0x40c00c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #2744 @ 0xab8 │ │ │ │ - orreq ip, r3, #16 │ │ │ │ - orreq fp, r3, #244, 30 @ 0x3d0 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #2960 @ 0xb90 │ │ │ │ + orreq fp, r3, #232, 30 @ 0x3a0 │ │ │ │ + orreq fp, r3, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq fp, r3, #192, 30 @ 0x300 │ │ │ │ + orreq fp, r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42272c <__cxa_atexit@plt+0x40c01c> │ │ │ │ - ldr r7, [pc, #52] @ 422748 <__cxa_atexit@plt+0x40c038> │ │ │ │ + bne 422754 <__cxa_atexit@plt+0x40c044> │ │ │ │ + ldr r7, [pc, #52] @ 422770 <__cxa_atexit@plt+0x40c060> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 42274c <__cxa_atexit@plt+0x40c03c> │ │ │ │ + ldr r3, [pc, #48] @ 422774 <__cxa_atexit@plt+0x40c064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r3, [pc, #12] @ 422744 <__cxa_atexit@plt+0x40c034> │ │ │ │ + ldr r3, [pc, #12] @ 42276c <__cxa_atexit@plt+0x40c05c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #96, 30 @ 0x180 │ │ │ │ - movteq r5, #2596 @ 0xa24 │ │ │ │ - orreq fp, r3, #124, 30 @ 0x1f0 │ │ │ │ + orreq fp, r3, #56, 30 @ 0xe0 │ │ │ │ + movteq r5, #2812 @ 0xafc │ │ │ │ + orreq fp, r3, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 422780 <__cxa_atexit@plt+0x40c070> │ │ │ │ - ldr r7, [pc, #44] @ 42279c <__cxa_atexit@plt+0x40c08c> │ │ │ │ + beq 4227a8 <__cxa_atexit@plt+0x40c098> │ │ │ │ + ldr r7, [pc, #44] @ 4227c4 <__cxa_atexit@plt+0x40c0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4227a0 <__cxa_atexit@plt+0x40c090> │ │ │ │ + ldr r7, [pc, #24] @ 4227c8 <__cxa_atexit@plt+0x40c0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 4227a4 <__cxa_atexit@plt+0x40c094> │ │ │ │ + ldr r3, [pc, #20] @ 4227cc <__cxa_atexit@plt+0x40c0bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #40, 30 @ 0xa0 │ │ │ │ - movteq r5, #2480 @ 0x9b0 │ │ │ │ - orreq fp, r3, #8, 30 │ │ │ │ + orreq fp, r3, #0, 30 │ │ │ │ + movteq r5, #2696 @ 0xa88 │ │ │ │ + orreq fp, r3, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r1, r1, r3 │ │ │ │ add sl, r1, r0 │ │ │ │ cmp sl, r2 │ │ │ │ - bne 4227fc <__cxa_atexit@plt+0x40c0ec> │ │ │ │ + bne 422824 <__cxa_atexit@plt+0x40c114> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r3, r1 │ │ │ │ - bne 422814 <__cxa_atexit@plt+0x40c104> │ │ │ │ - ldr r7, [pc, #88] @ 42283c <__cxa_atexit@plt+0x40c12c> │ │ │ │ + bne 42283c <__cxa_atexit@plt+0x40c12c> │ │ │ │ + ldr r7, [pc, #88] @ 422864 <__cxa_atexit@plt+0x40c154> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ 422840 <__cxa_atexit@plt+0x40c130> │ │ │ │ + ldr r3, [pc, #84] @ 422868 <__cxa_atexit@plt+0x40c158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #40] @ 422844 <__cxa_atexit@plt+0x40c134> │ │ │ │ + ldr lr, [pc, #40] @ 42286c <__cxa_atexit@plt+0x40c15c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #2388 @ 0x954 │ │ │ │ - orreq fp, r3, #172, 28 @ 0xac0 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #2604 @ 0xa2c │ │ │ │ + orreq fp, r3, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42287c <__cxa_atexit@plt+0x40c16c> │ │ │ │ - ldr r7, [pc, #40] @ 42288c <__cxa_atexit@plt+0x40c17c> │ │ │ │ + bne 4228a4 <__cxa_atexit@plt+0x40c194> │ │ │ │ + ldr r7, [pc, #40] @ 4228b4 <__cxa_atexit@plt+0x40c1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #36] @ 422890 <__cxa_atexit@plt+0x40c180> │ │ │ │ + ldr r3, [pc, #36] @ 4228b8 <__cxa_atexit@plt+0x40c1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ bx r0 │ │ │ │ - movteq r5, #2260 @ 0x8d4 │ │ │ │ - orreq fp, r3, #44, 28 @ 0x2c0 │ │ │ │ + movteq r5, #2476 @ 0x9ac │ │ │ │ + orreq fp, r3, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 4228dc <__cxa_atexit@plt+0x40c1cc> │ │ │ │ + bne 422904 <__cxa_atexit@plt+0x40c1f4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 4228e8 <__cxa_atexit@plt+0x40c1d8> │ │ │ │ - ldr r7, [pc, #68] @ 422908 <__cxa_atexit@plt+0x40c1f8> │ │ │ │ + bne 422910 <__cxa_atexit@plt+0x40c200> │ │ │ │ + ldr r7, [pc, #68] @ 422930 <__cxa_atexit@plt+0x40c220> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 42290c <__cxa_atexit@plt+0x40c1fc> │ │ │ │ + ldr r3, [pc, #64] @ 422934 <__cxa_atexit@plt+0x40c224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #32] @ 422910 <__cxa_atexit@plt+0x40c200> │ │ │ │ + ldr r1, [pc, #32] @ 422938 <__cxa_atexit@plt+0x40c228> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #2164 @ 0x874 │ │ │ │ - orreq fp, r3, #204, 26 @ 0x3300 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #2380 @ 0x94c │ │ │ │ + orreq fp, r3, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 422948 <__cxa_atexit@plt+0x40c238> │ │ │ │ - ldr r7, [pc, #36] @ 422954 <__cxa_atexit@plt+0x40c244> │ │ │ │ + bne 422970 <__cxa_atexit@plt+0x40c260> │ │ │ │ + ldr r7, [pc, #36] @ 42297c <__cxa_atexit@plt+0x40c26c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 422958 <__cxa_atexit@plt+0x40c248> │ │ │ │ + ldr r3, [pc, #32] @ 422980 <__cxa_atexit@plt+0x40c270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ - movteq r5, #2056 @ 0x808 │ │ │ │ - orreq fp, r3, #96, 26 @ 0x1800 │ │ │ │ + movteq r5, #2272 @ 0x8e0 │ │ │ │ + orreq fp, r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 42298c <__cxa_atexit@plt+0x40c27c> │ │ │ │ - ldr r7, [pc, #44] @ 4229a8 <__cxa_atexit@plt+0x40c298> │ │ │ │ + beq 4229b4 <__cxa_atexit@plt+0x40c2a4> │ │ │ │ + ldr r7, [pc, #44] @ 4229d0 <__cxa_atexit@plt+0x40c2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4229ac <__cxa_atexit@plt+0x40c29c> │ │ │ │ + ldr r7, [pc, #24] @ 4229d4 <__cxa_atexit@plt+0x40c2c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 4229b0 <__cxa_atexit@plt+0x40c2a0> │ │ │ │ + ldr r3, [pc, #20] @ 4229d8 <__cxa_atexit@plt+0x40c2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #28, 26 @ 0x700 │ │ │ │ - movteq r5, #1956 @ 0x7a4 │ │ │ │ - orreq fp, r3, #252, 24 @ 0xfc00 │ │ │ │ + orreq fp, r3, #244, 24 @ 0xf400 │ │ │ │ + movteq r5, #2172 @ 0x87c │ │ │ │ + orreq fp, r3, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ rsb sl, r3, #0 │ │ │ │ cmn r2, r3 │ │ │ │ - bne 4229fc <__cxa_atexit@plt+0x40c2ec> │ │ │ │ + bne 422a24 <__cxa_atexit@plt+0x40c314> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r3, r1 │ │ │ │ - bne 422a1c <__cxa_atexit@plt+0x40c30c> │ │ │ │ - ldr r7, [pc, #100] @ 422a48 <__cxa_atexit@plt+0x40c338> │ │ │ │ + bne 422a44 <__cxa_atexit@plt+0x40c334> │ │ │ │ + ldr r7, [pc, #100] @ 422a70 <__cxa_atexit@plt+0x40c360> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 422a4c <__cxa_atexit@plt+0x40c33c> │ │ │ │ + ldr r3, [pc, #96] @ 422a74 <__cxa_atexit@plt+0x40c364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ stm r5, {r3, sl} │ │ │ │ - ldr r7, [pc, #72] @ 422a50 <__cxa_atexit@plt+0x40c340> │ │ │ │ + ldr r7, [pc, #72] @ 422a78 <__cxa_atexit@plt+0x40c368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #48] @ 422a54 <__cxa_atexit@plt+0x40c344> │ │ │ │ + ldr lr, [pc, #48] @ 422a7c <__cxa_atexit@plt+0x40c36c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ stmdb r5, {r0, r2, lr} │ │ │ │ stm r5, {r3, sl} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #28] @ 422a58 <__cxa_atexit@plt+0x40c348> │ │ │ │ + ldr r2, [pc, #28] @ 422a80 <__cxa_atexit@plt+0x40c370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #1876 @ 0x754 │ │ │ │ - orreq fp, r3, #172, 24 @ 0xac00 │ │ │ │ - orreq fp, r3, #144, 24 @ 0x9000 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #2092 @ 0x82c │ │ │ │ + orreq fp, r3, #132, 24 @ 0x8400 │ │ │ │ + orreq fp, r3, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq fp, r3, #92, 24 @ 0x5c00 │ │ │ │ + orreq fp, r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 422a90 <__cxa_atexit@plt+0x40c380> │ │ │ │ - ldr r7, [pc, #52] @ 422aac <__cxa_atexit@plt+0x40c39c> │ │ │ │ + bne 422ab8 <__cxa_atexit@plt+0x40c3a8> │ │ │ │ + ldr r7, [pc, #52] @ 422ad4 <__cxa_atexit@plt+0x40c3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 422ab0 <__cxa_atexit@plt+0x40c3a0> │ │ │ │ + ldr r3, [pc, #48] @ 422ad8 <__cxa_atexit@plt+0x40c3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r3, [pc, #12] @ 422aa8 <__cxa_atexit@plt+0x40c398> │ │ │ │ + ldr r3, [pc, #12] @ 422ad0 <__cxa_atexit@plt+0x40c3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #252, 22 @ 0x3f000 │ │ │ │ - movteq r5, #1728 @ 0x6c0 │ │ │ │ - orreq fp, r3, #24, 24 @ 0x1800 │ │ │ │ + orreq fp, r3, #212, 22 @ 0x35000 │ │ │ │ + movteq r5, #1944 @ 0x798 │ │ │ │ + orreq fp, r3, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 422ae4 <__cxa_atexit@plt+0x40c3d4> │ │ │ │ - ldr r7, [pc, #44] @ 422b00 <__cxa_atexit@plt+0x40c3f0> │ │ │ │ + beq 422b0c <__cxa_atexit@plt+0x40c3fc> │ │ │ │ + ldr r7, [pc, #44] @ 422b28 <__cxa_atexit@plt+0x40c418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 422b04 <__cxa_atexit@plt+0x40c3f4> │ │ │ │ + ldr r7, [pc, #24] @ 422b2c <__cxa_atexit@plt+0x40c41c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 422b08 <__cxa_atexit@plt+0x40c3f8> │ │ │ │ + ldr r3, [pc, #20] @ 422b30 <__cxa_atexit@plt+0x40c420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #196, 22 @ 0x31000 │ │ │ │ - movteq r5, #1612 @ 0x64c │ │ │ │ - orreq fp, r3, #164, 22 @ 0x29000 │ │ │ │ + orreq fp, r3, #156, 22 @ 0x27000 │ │ │ │ + movteq r5, #1828 @ 0x724 │ │ │ │ + orreq fp, r3, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r1, r1, r3 │ │ │ │ add sl, r1, r0 │ │ │ │ cmp sl, r2 │ │ │ │ - bne 422b60 <__cxa_atexit@plt+0x40c450> │ │ │ │ + bne 422b88 <__cxa_atexit@plt+0x40c478> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r3, r1 │ │ │ │ - bne 422b78 <__cxa_atexit@plt+0x40c468> │ │ │ │ - ldr r7, [pc, #88] @ 422ba0 <__cxa_atexit@plt+0x40c490> │ │ │ │ + bne 422ba0 <__cxa_atexit@plt+0x40c490> │ │ │ │ + ldr r7, [pc, #88] @ 422bc8 <__cxa_atexit@plt+0x40c4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ 422ba4 <__cxa_atexit@plt+0x40c494> │ │ │ │ + ldr r3, [pc, #84] @ 422bcc <__cxa_atexit@plt+0x40c4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #40] @ 422ba8 <__cxa_atexit@plt+0x40c498> │ │ │ │ + ldr lr, [pc, #40] @ 422bd0 <__cxa_atexit@plt+0x40c4c0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #1520 @ 0x5f0 │ │ │ │ - orreq fp, r3, #72, 22 @ 0x12000 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #1736 @ 0x6c8 │ │ │ │ + orreq fp, r3, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 422be0 <__cxa_atexit@plt+0x40c4d0> │ │ │ │ - ldr r7, [pc, #40] @ 422bf0 <__cxa_atexit@plt+0x40c4e0> │ │ │ │ + bne 422c08 <__cxa_atexit@plt+0x40c4f8> │ │ │ │ + ldr r7, [pc, #40] @ 422c18 <__cxa_atexit@plt+0x40c508> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #36] @ 422bf4 <__cxa_atexit@plt+0x40c4e4> │ │ │ │ + ldr r3, [pc, #36] @ 422c1c <__cxa_atexit@plt+0x40c50c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ bx r0 │ │ │ │ - movteq r5, #1392 @ 0x570 │ │ │ │ - orreq fp, r3, #200, 20 @ 0xc8000 │ │ │ │ + movteq r5, #1608 @ 0x648 │ │ │ │ + orreq fp, r3, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 422c40 <__cxa_atexit@plt+0x40c530> │ │ │ │ + bne 422c68 <__cxa_atexit@plt+0x40c558> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 422c4c <__cxa_atexit@plt+0x40c53c> │ │ │ │ - ldr r7, [pc, #68] @ 422c6c <__cxa_atexit@plt+0x40c55c> │ │ │ │ + bne 422c74 <__cxa_atexit@plt+0x40c564> │ │ │ │ + ldr r7, [pc, #68] @ 422c94 <__cxa_atexit@plt+0x40c584> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 422c70 <__cxa_atexit@plt+0x40c560> │ │ │ │ + ldr r3, [pc, #64] @ 422c98 <__cxa_atexit@plt+0x40c588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #32] @ 422c74 <__cxa_atexit@plt+0x40c564> │ │ │ │ + ldr r1, [pc, #32] @ 422c9c <__cxa_atexit@plt+0x40c58c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - movteq r5, #1296 @ 0x510 │ │ │ │ - orreq fp, r3, #104, 20 @ 0x68000 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + movteq r5, #1512 @ 0x5e8 │ │ │ │ + orreq fp, r3, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 422cac <__cxa_atexit@plt+0x40c59c> │ │ │ │ - ldr r7, [pc, #36] @ 422cb8 <__cxa_atexit@plt+0x40c5a8> │ │ │ │ + bne 422cd4 <__cxa_atexit@plt+0x40c5c4> │ │ │ │ + ldr r7, [pc, #36] @ 422ce0 <__cxa_atexit@plt+0x40c5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 422cbc <__cxa_atexit@plt+0x40c5ac> │ │ │ │ + ldr r3, [pc, #32] @ 422ce4 <__cxa_atexit@plt+0x40c5d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ - movteq r5, #1188 @ 0x4a4 │ │ │ │ - orreq fp, r3, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq r0, #152, 22 @ 0x26000 │ │ │ │ + movteq r5, #1404 @ 0x57c │ │ │ │ + orreq fp, r3, #212, 18 @ 0x350000 │ │ │ │ + cmneq r0, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 422d1c <__cxa_atexit@plt+0x40c60c> │ │ │ │ - ldr r7, [pc, #72] @ 422d2c <__cxa_atexit@plt+0x40c61c> │ │ │ │ + bhi 422d44 <__cxa_atexit@plt+0x40c634> │ │ │ │ + ldr r7, [pc, #72] @ 422d54 <__cxa_atexit@plt+0x40c644> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 422d10 <__cxa_atexit@plt+0x40c600> │ │ │ │ - ldr r3, [pc, #56] @ 422d30 <__cxa_atexit@plt+0x40c620> │ │ │ │ + beq 422d38 <__cxa_atexit@plt+0x40c628> │ │ │ │ + ldr r3, [pc, #56] @ 422d58 <__cxa_atexit@plt+0x40c648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4223e0 <__cxa_atexit@plt+0x40bcd0> │ │ │ │ + b 422408 <__cxa_atexit@plt+0x40bcf8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 422d34 <__cxa_atexit@plt+0x40c624> │ │ │ │ + ldr r7, [pc, #16] @ 422d5c <__cxa_atexit@plt+0x40c64c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r0, #72, 22 @ 0x12000 │ │ │ │ - cmneq r0, #36, 22 @ 0x9000 │ │ │ │ + cmneq r0, #32, 22 @ 0x8000 │ │ │ │ + cmneq r0, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 422d60 <__cxa_atexit@plt+0x40c650> │ │ │ │ + ldr r3, [pc, #20] @ 422d88 <__cxa_atexit@plt+0x40c678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 4223e0 <__cxa_atexit@plt+0x40bcd0> │ │ │ │ + b 422408 <__cxa_atexit@plt+0x40bcf8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 422db4 <__cxa_atexit@plt+0x40c6a4> │ │ │ │ - ldr lr, [pc, #60] @ 422dcc <__cxa_atexit@plt+0x40c6bc> │ │ │ │ + bcc 422ddc <__cxa_atexit@plt+0x40c6cc> │ │ │ │ + ldr lr, [pc, #60] @ 422df4 <__cxa_atexit@plt+0x40c6e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 422dd0 <__cxa_atexit@plt+0x40c6c0> │ │ │ │ + ldr r3, [pc, #20] @ 422df8 <__cxa_atexit@plt+0x40c6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r3, #208, 6 @ 0x40000003 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r3, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 422e1c <__cxa_atexit@plt+0x40c70c> │ │ │ │ + bcc 422e44 <__cxa_atexit@plt+0x40c734> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 422e34 <__cxa_atexit@plt+0x40c724> │ │ │ │ + ldr r0, [pc, #44] @ 422e5c <__cxa_atexit@plt+0x40c74c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 422e38 <__cxa_atexit@plt+0x40c728> │ │ │ │ + ldr r3, [pc, #20] @ 422e60 <__cxa_atexit@plt+0x40c750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r3, #88, 6 @ 0x60000001 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r3, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 422e80 <__cxa_atexit@plt+0x40c770> │ │ │ │ - ldr r7, [pc, #52] @ 422e90 <__cxa_atexit@plt+0x40c780> │ │ │ │ + bhi 422ea8 <__cxa_atexit@plt+0x40c798> │ │ │ │ + ldr r7, [pc, #52] @ 422eb8 <__cxa_atexit@plt+0x40c7a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 422e74 <__cxa_atexit@plt+0x40c764> │ │ │ │ + beq 422e9c <__cxa_atexit@plt+0x40c78c> │ │ │ │ mov r7, r9 │ │ │ │ - b 422ea0 <__cxa_atexit@plt+0x40c790> │ │ │ │ + b 422ec8 <__cxa_atexit@plt+0x40c7b8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 422e94 <__cxa_atexit@plt+0x40c784> │ │ │ │ + ldr r7, [pc, #12] @ 422ebc <__cxa_atexit@plt+0x40c7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 422ed4 <__cxa_atexit@plt+0x40c7c4> │ │ │ │ - ldr r1, [pc, #60] @ 422efc <__cxa_atexit@plt+0x40c7ec> │ │ │ │ + bne 422efc <__cxa_atexit@plt+0x40c7ec> │ │ │ │ + ldr r1, [pc, #60] @ 422f24 <__cxa_atexit@plt+0x40c814> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ stm r5, {r1, r3} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 422ef0 <__cxa_atexit@plt+0x40c7e0> │ │ │ │ - b 422f08 <__cxa_atexit@plt+0x40c7f8> │ │ │ │ - ldr r1, [pc, #28] @ 422ef8 <__cxa_atexit@plt+0x40c7e8> │ │ │ │ + beq 422f18 <__cxa_atexit@plt+0x40c808> │ │ │ │ + b 422f30 <__cxa_atexit@plt+0x40c820> │ │ │ │ + ldr r1, [pc, #28] @ 422f20 <__cxa_atexit@plt+0x40c810> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r1, r3} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 422ef0 <__cxa_atexit@plt+0x40c7e0> │ │ │ │ - b 4230b8 <__cxa_atexit@plt+0x40c9a8> │ │ │ │ + beq 422f18 <__cxa_atexit@plt+0x40c808> │ │ │ │ + b 4230e0 <__cxa_atexit@plt+0x40c9d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 422f84 <__cxa_atexit@plt+0x40c874> │ │ │ │ - ldr r3, [pc, #144] @ 422fac <__cxa_atexit@plt+0x40c89c> │ │ │ │ + bne 422fac <__cxa_atexit@plt+0x40c89c> │ │ │ │ + ldr r3, [pc, #144] @ 422fd4 <__cxa_atexit@plt+0x40c8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 422f98 <__cxa_atexit@plt+0x40c888> │ │ │ │ + beq 422fc0 <__cxa_atexit@plt+0x40c8b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #112] @ 422fb0 <__cxa_atexit@plt+0x40c8a0> │ │ │ │ + ldr r2, [pc, #112] @ 422fd8 <__cxa_atexit@plt+0x40c8c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 422fa0 <__cxa_atexit@plt+0x40c890> │ │ │ │ - ldr lr, [pc, #76] @ 422fb4 <__cxa_atexit@plt+0x40c8a4> │ │ │ │ + beq 422fc8 <__cxa_atexit@plt+0x40c8b8> │ │ │ │ + ldr lr, [pc, #76] @ 422fdc <__cxa_atexit@plt+0x40c8cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - ldr r7, [pc, #44] @ 422fb8 <__cxa_atexit@plt+0x40c8a8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + ldr r7, [pc, #44] @ 422fe0 <__cxa_atexit@plt+0x40c8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq sl, r3, #184, 18 @ 0x2e0000 │ │ │ │ + orreq sl, r3, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 423030 <__cxa_atexit@plt+0x40c920> │ │ │ │ + ldr r0, [pc, #88] @ 423058 <__cxa_atexit@plt+0x40c948> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 423024 <__cxa_atexit@plt+0x40c914> │ │ │ │ - ldr lr, [pc, #56] @ 423034 <__cxa_atexit@plt+0x40c924> │ │ │ │ + beq 42304c <__cxa_atexit@plt+0x40c93c> │ │ │ │ + ldr lr, [pc, #56] @ 42305c <__cxa_atexit@plt+0x40c94c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 423070 <__cxa_atexit@plt+0x40c960> │ │ │ │ + ldr r3, [pc, #40] @ 423098 <__cxa_atexit@plt+0x40c988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4230a8 <__cxa_atexit@plt+0x40c998> │ │ │ │ + ldr r2, [pc, #36] @ 4230d0 <__cxa_atexit@plt+0x40c9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 4230ac <__cxa_atexit@plt+0x40c99c> │ │ │ │ + ldr r3, [pc, #32] @ 4230d4 <__cxa_atexit@plt+0x40c9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #216, 16 @ 0xd80000 │ │ │ │ - orreq sl, r3, #184, 16 @ 0xb80000 │ │ │ │ + orreq sl, r3, #176, 16 @ 0xb00000 │ │ │ │ + orreq sl, r3, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4230d8 <__cxa_atexit@plt+0x40c9c8> │ │ │ │ - ldr r7, [pc, #156] @ 423168 <__cxa_atexit@plt+0x40ca58> │ │ │ │ + bne 423100 <__cxa_atexit@plt+0x40c9f0> │ │ │ │ + ldr r7, [pc, #156] @ 423190 <__cxa_atexit@plt+0x40ca80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #124] @ 42315c <__cxa_atexit@plt+0x40ca4c> │ │ │ │ + ldr r3, [pc, #124] @ 423184 <__cxa_atexit@plt+0x40ca74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423148 <__cxa_atexit@plt+0x40ca38> │ │ │ │ + beq 423170 <__cxa_atexit@plt+0x40ca60> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #92] @ 423160 <__cxa_atexit@plt+0x40ca50> │ │ │ │ + ldr r2, [pc, #92] @ 423188 <__cxa_atexit@plt+0x40ca78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 423150 <__cxa_atexit@plt+0x40ca40> │ │ │ │ - ldr lr, [pc, #56] @ 423164 <__cxa_atexit@plt+0x40ca54> │ │ │ │ + beq 423178 <__cxa_atexit@plt+0x40ca68> │ │ │ │ + ldr lr, [pc, #56] @ 42318c <__cxa_atexit@plt+0x40ca7c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - orreq sl, r3, #144, 16 @ 0x900000 │ │ │ │ + orreq sl, r3, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 4231e0 <__cxa_atexit@plt+0x40cad0> │ │ │ │ + ldr r0, [pc, #88] @ 423208 <__cxa_atexit@plt+0x40caf8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4231d4 <__cxa_atexit@plt+0x40cac4> │ │ │ │ - ldr lr, [pc, #56] @ 4231e4 <__cxa_atexit@plt+0x40cad4> │ │ │ │ + beq 4231fc <__cxa_atexit@plt+0x40caec> │ │ │ │ + ldr lr, [pc, #56] @ 42320c <__cxa_atexit@plt+0x40cafc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 423220 <__cxa_atexit@plt+0x40cb10> │ │ │ │ + ldr r3, [pc, #40] @ 423248 <__cxa_atexit@plt+0x40cb38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 423258 <__cxa_atexit@plt+0x40cb48> │ │ │ │ + ldr r2, [pc, #36] @ 423280 <__cxa_atexit@plt+0x40cb70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 42325c <__cxa_atexit@plt+0x40cb4c> │ │ │ │ + ldr r3, [pc, #32] @ 423284 <__cxa_atexit@plt+0x40cb74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #40, 14 @ 0xa00000 │ │ │ │ - orreq sl, r3, #8, 14 @ 0x200000 │ │ │ │ + orreq sl, r3, #0, 14 │ │ │ │ + orreq sl, r3, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4232bc <__cxa_atexit@plt+0x40cbac> │ │ │ │ - ldr r7, [pc, #96] @ 4232e0 <__cxa_atexit@plt+0x40cbd0> │ │ │ │ + bhi 4232e4 <__cxa_atexit@plt+0x40cbd4> │ │ │ │ + ldr r7, [pc, #96] @ 423308 <__cxa_atexit@plt+0x40cbf8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, r9} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4232cc <__cxa_atexit@plt+0x40cbbc> │ │ │ │ - ldr r7, [pc, #76] @ 4232e4 <__cxa_atexit@plt+0x40cbd4> │ │ │ │ + bhi 4232f4 <__cxa_atexit@plt+0x40cbe4> │ │ │ │ + ldr r7, [pc, #76] @ 42330c <__cxa_atexit@plt+0x40cbfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4232b0 <__cxa_atexit@plt+0x40cba0> │ │ │ │ + beq 4232d8 <__cxa_atexit@plt+0x40cbc8> │ │ │ │ mov r7, r9 │ │ │ │ - b 422ea0 <__cxa_atexit@plt+0x40c790> │ │ │ │ + b 422ec8 <__cxa_atexit@plt+0x40c7b8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4232ec <__cxa_atexit@plt+0x40cbdc> │ │ │ │ + ldr r7, [pc, #40] @ 423314 <__cxa_atexit@plt+0x40cc04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4232e8 <__cxa_atexit@plt+0x40cbd8> │ │ │ │ + ldr r7, [pc, #20] @ 423310 <__cxa_atexit@plt+0x40cc00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - cmneq r0, #160, 10 @ 0x28000000 │ │ │ │ - cmneq r0, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq r0, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq r0, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -1061631,337 +1061641,337 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 423360 <__cxa_atexit@plt+0x40cc50> │ │ │ │ - ldr r7, [pc, #52] @ 423370 <__cxa_atexit@plt+0x40cc60> │ │ │ │ + bhi 423388 <__cxa_atexit@plt+0x40cc78> │ │ │ │ + ldr r7, [pc, #52] @ 423398 <__cxa_atexit@plt+0x40cc88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 423354 <__cxa_atexit@plt+0x40cc44> │ │ │ │ + beq 42337c <__cxa_atexit@plt+0x40cc6c> │ │ │ │ mov r7, r8 │ │ │ │ - b 423380 <__cxa_atexit@plt+0x40cc70> │ │ │ │ + b 4233a8 <__cxa_atexit@plt+0x40cc98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 423374 <__cxa_atexit@plt+0x40cc64> │ │ │ │ + ldr r7, [pc, #12] @ 42339c <__cxa_atexit@plt+0x40cc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r0, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 4233b4 <__cxa_atexit@plt+0x40cca4> │ │ │ │ - ldr r1, [pc, #60] @ 4233dc <__cxa_atexit@plt+0x40cccc> │ │ │ │ + bne 4233dc <__cxa_atexit@plt+0x40cccc> │ │ │ │ + ldr r1, [pc, #60] @ 423404 <__cxa_atexit@plt+0x40ccf4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ stm r5, {r1, r3} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4233d0 <__cxa_atexit@plt+0x40ccc0> │ │ │ │ - b 4233e8 <__cxa_atexit@plt+0x40ccd8> │ │ │ │ - ldr r1, [pc, #28] @ 4233d8 <__cxa_atexit@plt+0x40ccc8> │ │ │ │ + beq 4233f8 <__cxa_atexit@plt+0x40cce8> │ │ │ │ + b 423410 <__cxa_atexit@plt+0x40cd00> │ │ │ │ + ldr r1, [pc, #28] @ 423400 <__cxa_atexit@plt+0x40ccf0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r1, r3} │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4233d0 <__cxa_atexit@plt+0x40ccc0> │ │ │ │ - b 423598 <__cxa_atexit@plt+0x40ce88> │ │ │ │ + beq 4233f8 <__cxa_atexit@plt+0x40cce8> │ │ │ │ + b 4235c0 <__cxa_atexit@plt+0x40ceb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 423464 <__cxa_atexit@plt+0x40cd54> │ │ │ │ - ldr r3, [pc, #144] @ 42348c <__cxa_atexit@plt+0x40cd7c> │ │ │ │ + bne 42348c <__cxa_atexit@plt+0x40cd7c> │ │ │ │ + ldr r3, [pc, #144] @ 4234b4 <__cxa_atexit@plt+0x40cda4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423478 <__cxa_atexit@plt+0x40cd68> │ │ │ │ + beq 4234a0 <__cxa_atexit@plt+0x40cd90> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #112] @ 423490 <__cxa_atexit@plt+0x40cd80> │ │ │ │ + ldr r2, [pc, #112] @ 4234b8 <__cxa_atexit@plt+0x40cda8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 423480 <__cxa_atexit@plt+0x40cd70> │ │ │ │ - ldr lr, [pc, #76] @ 423494 <__cxa_atexit@plt+0x40cd84> │ │ │ │ + beq 4234a8 <__cxa_atexit@plt+0x40cd98> │ │ │ │ + ldr lr, [pc, #76] @ 4234bc <__cxa_atexit@plt+0x40cdac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - ldr r7, [pc, #44] @ 423498 <__cxa_atexit@plt+0x40cd88> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + ldr r7, [pc, #44] @ 4234c0 <__cxa_atexit@plt+0x40cdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq sl, r3, #216, 8 @ 0xd8000000 │ │ │ │ + orreq sl, r3, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 423510 <__cxa_atexit@plt+0x40ce00> │ │ │ │ + ldr r0, [pc, #88] @ 423538 <__cxa_atexit@plt+0x40ce28> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 423504 <__cxa_atexit@plt+0x40cdf4> │ │ │ │ - ldr lr, [pc, #56] @ 423514 <__cxa_atexit@plt+0x40ce04> │ │ │ │ + beq 42352c <__cxa_atexit@plt+0x40ce1c> │ │ │ │ + ldr lr, [pc, #56] @ 42353c <__cxa_atexit@plt+0x40ce2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 423550 <__cxa_atexit@plt+0x40ce40> │ │ │ │ + ldr r3, [pc, #40] @ 423578 <__cxa_atexit@plt+0x40ce68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 423588 <__cxa_atexit@plt+0x40ce78> │ │ │ │ + ldr r2, [pc, #36] @ 4235b0 <__cxa_atexit@plt+0x40cea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 42358c <__cxa_atexit@plt+0x40ce7c> │ │ │ │ + ldr r3, [pc, #32] @ 4235b4 <__cxa_atexit@plt+0x40cea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #248, 6 @ 0xe0000003 │ │ │ │ - orreq sl, r3, #216, 6 @ 0x60000003 │ │ │ │ + orreq sl, r3, #208, 6 @ 0x40000003 │ │ │ │ + orreq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4235b8 <__cxa_atexit@plt+0x40cea8> │ │ │ │ - ldr r7, [pc, #156] @ 423648 <__cxa_atexit@plt+0x40cf38> │ │ │ │ + bne 4235e0 <__cxa_atexit@plt+0x40ced0> │ │ │ │ + ldr r7, [pc, #156] @ 423670 <__cxa_atexit@plt+0x40cf60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #124] @ 42363c <__cxa_atexit@plt+0x40cf2c> │ │ │ │ + ldr r3, [pc, #124] @ 423664 <__cxa_atexit@plt+0x40cf54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423628 <__cxa_atexit@plt+0x40cf18> │ │ │ │ + beq 423650 <__cxa_atexit@plt+0x40cf40> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #92] @ 423640 <__cxa_atexit@plt+0x40cf30> │ │ │ │ + ldr r2, [pc, #92] @ 423668 <__cxa_atexit@plt+0x40cf58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 423630 <__cxa_atexit@plt+0x40cf20> │ │ │ │ - ldr lr, [pc, #56] @ 423644 <__cxa_atexit@plt+0x40cf34> │ │ │ │ + beq 423658 <__cxa_atexit@plt+0x40cf48> │ │ │ │ + ldr lr, [pc, #56] @ 42366c <__cxa_atexit@plt+0x40cf5c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - orreq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ + orreq sl, r3, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 4236c0 <__cxa_atexit@plt+0x40cfb0> │ │ │ │ + ldr r0, [pc, #88] @ 4236e8 <__cxa_atexit@plt+0x40cfd8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4236b4 <__cxa_atexit@plt+0x40cfa4> │ │ │ │ - ldr lr, [pc, #56] @ 4236c4 <__cxa_atexit@plt+0x40cfb4> │ │ │ │ + beq 4236dc <__cxa_atexit@plt+0x40cfcc> │ │ │ │ + ldr lr, [pc, #56] @ 4236ec <__cxa_atexit@plt+0x40cfdc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 423700 <__cxa_atexit@plt+0x40cff0> │ │ │ │ + ldr r3, [pc, #40] @ 423728 <__cxa_atexit@plt+0x40d018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 423738 <__cxa_atexit@plt+0x40d028> │ │ │ │ + ldr r2, [pc, #36] @ 423760 <__cxa_atexit@plt+0x40d050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 42373c <__cxa_atexit@plt+0x40d02c> │ │ │ │ + ldr r3, [pc, #32] @ 423764 <__cxa_atexit@plt+0x40d054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #72, 4 @ 0x80000004 │ │ │ │ - orreq sl, r3, #40, 4 @ 0x80000002 │ │ │ │ + orreq sl, r3, #32, 4 │ │ │ │ + orreq sl, r3, #0, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 423784 <__cxa_atexit@plt+0x40d074> │ │ │ │ - ldr r7, [pc, #64] @ 4237a4 <__cxa_atexit@plt+0x40d094> │ │ │ │ + bhi 4237ac <__cxa_atexit@plt+0x40d09c> │ │ │ │ + ldr r7, [pc, #64] @ 4237cc <__cxa_atexit@plt+0x40d0bc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 423778 <__cxa_atexit@plt+0x40d068> │ │ │ │ + beq 4237a0 <__cxa_atexit@plt+0x40d090> │ │ │ │ mov r7, r9 │ │ │ │ - b 417e04 <__cxa_atexit@plt+0x4016f4> │ │ │ │ + b 417e2c <__cxa_atexit@plt+0x40171c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4237a8 <__cxa_atexit@plt+0x40d098> │ │ │ │ + ldr r7, [pc, #28] @ 4237d0 <__cxa_atexit@plt+0x40d0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff469c │ │ │ │ - cmneq r0, #236, 24 @ 0xec00 │ │ │ │ + cmneq r0, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 423808 <__cxa_atexit@plt+0x40d0f8> │ │ │ │ - ldr r7, [pc, #96] @ 42382c <__cxa_atexit@plt+0x40d11c> │ │ │ │ + bhi 423830 <__cxa_atexit@plt+0x40d120> │ │ │ │ + ldr r7, [pc, #96] @ 423854 <__cxa_atexit@plt+0x40d144> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, r9} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 423818 <__cxa_atexit@plt+0x40d108> │ │ │ │ - ldr r7, [pc, #76] @ 423830 <__cxa_atexit@plt+0x40d120> │ │ │ │ + bhi 423840 <__cxa_atexit@plt+0x40d130> │ │ │ │ + ldr r7, [pc, #76] @ 423858 <__cxa_atexit@plt+0x40d148> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4237fc <__cxa_atexit@plt+0x40d0ec> │ │ │ │ + beq 423824 <__cxa_atexit@plt+0x40d114> │ │ │ │ mov r7, r9 │ │ │ │ - b 422ea0 <__cxa_atexit@plt+0x40c790> │ │ │ │ + b 422ec8 <__cxa_atexit@plt+0x40c7b8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 423838 <__cxa_atexit@plt+0x40d128> │ │ │ │ + ldr r7, [pc, #40] @ 423860 <__cxa_atexit@plt+0x40d150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 423834 <__cxa_atexit@plt+0x40d124> │ │ │ │ + ldr r7, [pc, #20] @ 42385c <__cxa_atexit@plt+0x40d14c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - cmneq r0, #84 @ 0x54 │ │ │ │ - cmneq r0, #116 @ 0x74 │ │ │ │ + cmneq r0, #44 @ 0x2c │ │ │ │ + cmneq r0, #76 @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -1061970,53 +1061980,53 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4238b4 <__cxa_atexit@plt+0x40d1a4> │ │ │ │ - ldr r2, [pc, #56] @ 4238c0 <__cxa_atexit@plt+0x40d1b0> │ │ │ │ + bhi 4238dc <__cxa_atexit@plt+0x40d1cc> │ │ │ │ + ldr r2, [pc, #56] @ 4238e8 <__cxa_atexit@plt+0x40d1d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 4238c4 <__cxa_atexit@plt+0x40d1b4> │ │ │ │ + ldr r1, [pc, #48] @ 4238ec <__cxa_atexit@plt+0x40d1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4238ac <__cxa_atexit@plt+0x40d19c> │ │ │ │ - b 4238d0 <__cxa_atexit@plt+0x40d1c0> │ │ │ │ + beq 4238d4 <__cxa_atexit@plt+0x40d1c4> │ │ │ │ + b 4238f8 <__cxa_atexit@plt+0x40d1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq sl, r3, #124 @ 0x7c │ │ │ │ + orreq sl, r3, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42398c <__cxa_atexit@plt+0x40d27c> │ │ │ │ + bcc 4239b4 <__cxa_atexit@plt+0x40d2a4> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42395c <__cxa_atexit@plt+0x40d24c> │ │ │ │ - ldr lr, [pc, #140] @ 4239a0 <__cxa_atexit@plt+0x40d290> │ │ │ │ + beq 423984 <__cxa_atexit@plt+0x40d274> │ │ │ │ + ldr lr, [pc, #140] @ 4239c8 <__cxa_atexit@plt+0x40d2b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #136] @ 4239a4 <__cxa_atexit@plt+0x40d294> │ │ │ │ + ldr r3, [pc, #136] @ 4239cc <__cxa_atexit@plt+0x40d2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ sub r7, r6, #23 │ │ │ │ str lr, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r2, [r8, #44] @ 0x2c │ │ │ │ @@ -1062026,143 +1062036,143 @@ │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r3, fp} │ │ │ │ str r9, [r8, #28] │ │ │ │ str r7, [r8, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - ldr r3, [pc, #52] @ 423998 <__cxa_atexit@plt+0x40d288> │ │ │ │ + ldr r3, [pc, #52] @ 4239c0 <__cxa_atexit@plt+0x40d2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r8, #12]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 42399c <__cxa_atexit@plt+0x40d28c> │ │ │ │ + ldr r3, [pc, #36] @ 4239c4 <__cxa_atexit@plt+0x40d2b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r8, {r3, r7} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sl, r3, #44, 26 @ 0xb00 │ │ │ │ - orreq sl, r3, #148 @ 0x94 │ │ │ │ - orreq sl, r3, #248 @ 0xf8 │ │ │ │ - orreq sl, r3, #68, 16 @ 0x440000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sl, r3, #4, 26 @ 0x100 │ │ │ │ + orreq sl, r3, #108 @ 0x6c │ │ │ │ + orreq sl, r3, #208 @ 0xd0 │ │ │ │ + orreq sl, r3, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 423a1c <__cxa_atexit@plt+0x40d30c> │ │ │ │ + bcc 423a44 <__cxa_atexit@plt+0x40d334> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #2 │ │ │ │ - bge 4239e8 <__cxa_atexit@plt+0x40d2d8> │ │ │ │ - ldr r7, [pc, #84] @ 423a2c <__cxa_atexit@plt+0x40d31c> │ │ │ │ + bge 423a10 <__cxa_atexit@plt+0x40d300> │ │ │ │ + ldr r7, [pc, #84] @ 423a54 <__cxa_atexit@plt+0x40d344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 423a30 <__cxa_atexit@plt+0x40d320> │ │ │ │ + ldr lr, [pc, #48] @ 423a58 <__cxa_atexit@plt+0x40d348> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #184, 24 @ 0xb800 │ │ │ │ - orreq sl, r3, #96, 14 @ 0x1800000 │ │ │ │ - cmneq r0, #132, 28 @ 0x840 │ │ │ │ + orreq sl, r3, #144, 24 @ 0x9000 │ │ │ │ + orreq sl, r3, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 423a9c <__cxa_atexit@plt+0x40d38c> │ │ │ │ - ldr r2, [pc, #80] @ 423aa8 <__cxa_atexit@plt+0x40d398> │ │ │ │ + bhi 423ac4 <__cxa_atexit@plt+0x40d3b4> │ │ │ │ + ldr r2, [pc, #80] @ 423ad0 <__cxa_atexit@plt+0x40d3c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 423aac <__cxa_atexit@plt+0x40d39c> │ │ │ │ + ldr r1, [pc, #72] @ 423ad4 <__cxa_atexit@plt+0x40d3c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423a94 <__cxa_atexit@plt+0x40d384> │ │ │ │ - ldr r3, [pc, #48] @ 423ab0 <__cxa_atexit@plt+0x40d3a0> │ │ │ │ + beq 423abc <__cxa_atexit@plt+0x40d3ac> │ │ │ │ + ldr r3, [pc, #48] @ 423ad8 <__cxa_atexit@plt+0x40d3c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423a94 <__cxa_atexit@plt+0x40d384> │ │ │ │ - b 423af4 <__cxa_atexit@plt+0x40d3e4> │ │ │ │ + beq 423abc <__cxa_atexit@plt+0x40d3ac> │ │ │ │ + b 423b1c <__cxa_atexit@plt+0x40d40c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r9, r3, #172, 28 @ 0xac0 │ │ │ │ + orreq r9, r3, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r0, #4, 28 @ 0x40 │ │ │ │ + cmneq r0, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 423ae4 <__cxa_atexit@plt+0x40d3d4> │ │ │ │ + ldr r3, [pc, #28] @ 423b0c <__cxa_atexit@plt+0x40d3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423adc <__cxa_atexit@plt+0x40d3cc> │ │ │ │ - b 423af4 <__cxa_atexit@plt+0x40d3e4> │ │ │ │ + beq 423b04 <__cxa_atexit@plt+0x40d3f4> │ │ │ │ + b 423b1c <__cxa_atexit@plt+0x40d40c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r0, #208, 26 @ 0x3400 │ │ │ │ + cmneq r0, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 423bb4 <__cxa_atexit@plt+0x40d4a4> │ │ │ │ + bcc 423bdc <__cxa_atexit@plt+0x40d4cc> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 423ba0 <__cxa_atexit@plt+0x40d490> │ │ │ │ - ldr r1, [pc, #200] @ 423be0 <__cxa_atexit@plt+0x40d4d0> │ │ │ │ + blt 423bc8 <__cxa_atexit@plt+0x40d4b8> │ │ │ │ + ldr r1, [pc, #200] @ 423c08 <__cxa_atexit@plt+0x40d4f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r3, [r8, #16] │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 423bc4 <__cxa_atexit@plt+0x40d4b4> │ │ │ │ - ldr r7, [pc, #160] @ 423bec <__cxa_atexit@plt+0x40d4dc> │ │ │ │ + bcc 423bec <__cxa_atexit@plt+0x40d4dc> │ │ │ │ + ldr r7, [pc, #160] @ 423c14 <__cxa_atexit@plt+0x40d504> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #156] @ 423bf0 <__cxa_atexit@plt+0x40d4e0> │ │ │ │ + ldr r2, [pc, #156] @ 423c18 <__cxa_atexit@plt+0x40d508> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 423bf4 <__cxa_atexit@plt+0x40d4e4> │ │ │ │ + ldr r1, [pc, #152] @ 423c1c <__cxa_atexit@plt+0x40d50c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #148] @ 423bf8 <__cxa_atexit@plt+0x40d4e8> │ │ │ │ + ldr lr, [pc, #148] @ 423c20 <__cxa_atexit@plt+0x40d510> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #24]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r1, #12]! │ │ │ │ mov r7, r6 │ │ │ │ @@ -1062171,272 +1062181,272 @@ │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 423be8 <__cxa_atexit@plt+0x40d4d8> │ │ │ │ + ldr r7, [pc, #64] @ 423c10 <__cxa_atexit@plt+0x40d500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #24] @ 423be4 <__cxa_atexit@plt+0x40d4d4> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #24] @ 423c0c <__cxa_atexit@plt+0x40d4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r0, #244, 24 @ 0xf400 │ │ │ │ - orreq r9, r3, #208, 26 @ 0x3400 │ │ │ │ + cmneq r0, #204, 24 @ 0xcc00 │ │ │ │ + orreq r9, r3, #168, 26 @ 0x2a00 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - orreq r9, r3, #180, 26 @ 0x2d00 │ │ │ │ - cmneq r0, #172, 24 @ 0xac00 │ │ │ │ + orreq r9, r3, #140, 26 @ 0x2300 │ │ │ │ + cmneq r0, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 423c4c <__cxa_atexit@plt+0x40d53c> │ │ │ │ - ldr r2, [pc, #56] @ 423c54 <__cxa_atexit@plt+0x40d544> │ │ │ │ + bhi 423c74 <__cxa_atexit@plt+0x40d564> │ │ │ │ + ldr r2, [pc, #56] @ 423c7c <__cxa_atexit@plt+0x40d56c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 423c58 <__cxa_atexit@plt+0x40d548> │ │ │ │ + ldr r2, [pc, #44] @ 423c80 <__cxa_atexit@plt+0x40d570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 423c40 <__cxa_atexit@plt+0x40d530> │ │ │ │ + beq 423c68 <__cxa_atexit@plt+0x40d558> │ │ │ │ mov r7, r3 │ │ │ │ - b 423c68 <__cxa_atexit@plt+0x40d558> │ │ │ │ + b 423c90 <__cxa_atexit@plt+0x40d580> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r9, r3, #228, 24 @ 0xe400 │ │ │ │ - cmneq r0, #76, 24 @ 0x4c00 │ │ │ │ + orreq r9, r3, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r0, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #268] @ 423d7c <__cxa_atexit@plt+0x40d66c> │ │ │ │ + ldr r3, [pc, #268] @ 423da4 <__cxa_atexit@plt+0x40d694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 423cd0 <__cxa_atexit@plt+0x40d5c0> │ │ │ │ - ldr r1, [pc, #248] @ 423d80 <__cxa_atexit@plt+0x40d670> │ │ │ │ + beq 423cf8 <__cxa_atexit@plt+0x40d5e8> │ │ │ │ + ldr r1, [pc, #248] @ 423da8 <__cxa_atexit@plt+0x40d698> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r5, #48 @ 0x30 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 423d38 <__cxa_atexit@plt+0x40d628> │ │ │ │ + bhi 423d60 <__cxa_atexit@plt+0x40d650> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 423cd8 <__cxa_atexit@plt+0x40d5c8> │ │ │ │ - ldr r1, [pc, #220] @ 423d94 <__cxa_atexit@plt+0x40d684> │ │ │ │ + bmi 423d00 <__cxa_atexit@plt+0x40d5f0> │ │ │ │ + ldr r1, [pc, #220] @ 423dbc <__cxa_atexit@plt+0x40d6ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [pc, #212] @ 423d98 <__cxa_atexit@plt+0x40d688> │ │ │ │ + ldr r1, [pc, #212] @ 423dc0 <__cxa_atexit@plt+0x40d6b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [pc, #160] @ 423d84 <__cxa_atexit@plt+0x40d674> │ │ │ │ + ldr r7, [pc, #160] @ 423dac <__cxa_atexit@plt+0x40d69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #2 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r3, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #16 │ │ │ │ cmp r1, r7 │ │ │ │ - bcc 423d5c <__cxa_atexit@plt+0x40d64c> │ │ │ │ - ldr r1, [pc, #148] @ 423d9c <__cxa_atexit@plt+0x40d68c> │ │ │ │ + bcc 423d84 <__cxa_atexit@plt+0x40d674> │ │ │ │ + ldr r1, [pc, #148] @ 423dc4 <__cxa_atexit@plt+0x40d6b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r3} │ │ │ │ str r3, [r6, #16] │ │ │ │ - ldr r6, [pc, #136] @ 423da0 <__cxa_atexit@plt+0x40d690> │ │ │ │ + ldr r6, [pc, #136] @ 423dc8 <__cxa_atexit@plt+0x40d6b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ sub sl, r7, #11 │ │ │ │ - ldr r9, [pc, #120] @ 423da4 <__cxa_atexit@plt+0x40d694> │ │ │ │ + ldr r9, [pc, #120] @ 423dcc <__cxa_atexit@plt+0x40d6bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, #0 │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - ldr r7, [pc, #76] @ 423d8c <__cxa_atexit@plt+0x40d67c> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + ldr r7, [pc, #76] @ 423db4 <__cxa_atexit@plt+0x40d6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #72] @ 423d90 <__cxa_atexit@plt+0x40d680> │ │ │ │ + ldr r1, [pc, #72] @ 423db8 <__cxa_atexit@plt+0x40d6a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 423d88 <__cxa_atexit@plt+0x40d678> │ │ │ │ + ldr r6, [pc, #36] @ 423db0 <__cxa_atexit@plt+0x40d6a0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r7 │ │ │ │ mov r7, #0 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq sl, r3, #180, 18 @ 0x2d0000 │ │ │ │ + orreq sl, r3, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ - orreq r9, r3, #20, 24 @ 0x1400 │ │ │ │ + cmneq r0, #68, 20 @ 0x44000 │ │ │ │ + orreq r9, r3, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xffffb414 │ │ │ │ - orreq r9, r3, #152, 24 @ 0x9800 │ │ │ │ - orreq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ - orreq sl, r3, #20, 24 @ 0x1400 │ │ │ │ - orreq sl, r3, #16, 18 @ 0x40000 │ │ │ │ - cmneq r0, #0, 22 │ │ │ │ + orreq r9, r3, #112, 24 @ 0x7000 │ │ │ │ + orreq sl, r3, #48, 8 @ 0x30000000 │ │ │ │ + orreq sl, r3, #236, 22 @ 0x3b000 │ │ │ │ + orreq sl, r3, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #136] @ 423e44 <__cxa_atexit@plt+0x40d734> │ │ │ │ + ldr r1, [pc, #136] @ 423e6c <__cxa_atexit@plt+0x40d75c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r5, #48 @ 0x30 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 423e20 <__cxa_atexit@plt+0x40d710> │ │ │ │ + bhi 423e48 <__cxa_atexit@plt+0x40d738> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 423e04 <__cxa_atexit@plt+0x40d6f4> │ │ │ │ - ldr r1, [pc, #104] @ 423e54 <__cxa_atexit@plt+0x40d744> │ │ │ │ + bmi 423e2c <__cxa_atexit@plt+0x40d71c> │ │ │ │ + ldr r1, [pc, #104] @ 423e7c <__cxa_atexit@plt+0x40d76c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [pc, #96] @ 423e58 <__cxa_atexit@plt+0x40d748> │ │ │ │ + ldr r1, [pc, #96] @ 423e80 <__cxa_atexit@plt+0x40d770> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #60] @ 423e48 <__cxa_atexit@plt+0x40d738> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #60] @ 423e70 <__cxa_atexit@plt+0x40d760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 423e4c <__cxa_atexit@plt+0x40d73c> │ │ │ │ + ldr r7, [pc, #36] @ 423e74 <__cxa_atexit@plt+0x40d764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #32] @ 423e50 <__cxa_atexit@plt+0x40d740> │ │ │ │ + ldr r1, [pc, #32] @ 423e78 <__cxa_atexit@plt+0x40d768> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq sl, r3, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r0, #132, 18 @ 0x210000 │ │ │ │ - orreq r9, r3, #44, 22 @ 0xb000 │ │ │ │ + orreq sl, r3, #100, 16 @ 0x640000 │ │ │ │ + cmneq r0, #92, 18 @ 0x170000 │ │ │ │ + orreq r9, r3, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xffffb2e0 │ │ │ │ - orreq r9, r3, #100, 22 @ 0x19000 │ │ │ │ - cmneq r0, #76, 14 @ 0x1300000 │ │ │ │ + orreq r9, r3, #60, 22 @ 0xf000 │ │ │ │ + cmneq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 423ebc <__cxa_atexit@plt+0x40d7ac> │ │ │ │ + bcc 423ee4 <__cxa_atexit@plt+0x40d7d4> │ │ │ │ ldmdb r5, {r2, lr} │ │ │ │ ldr r0, [r5], #4 │ │ │ │ - ldr r1, [pc, #64] @ 423ed4 <__cxa_atexit@plt+0x40d7c4> │ │ │ │ + ldr r1, [pc, #64] @ 423efc <__cxa_atexit@plt+0x40d7ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - ldr r3, [pc, #48] @ 423ed8 <__cxa_atexit@plt+0x40d7c8> │ │ │ │ + ldr r3, [pc, #48] @ 423f00 <__cxa_atexit@plt+0x40d7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r9, [pc, #36] @ 423edc <__cxa_atexit@plt+0x40d7cc> │ │ │ │ + ldr r9, [pc, #36] @ 423f04 <__cxa_atexit@plt+0x40d7f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - ldr r3, [pc, #28] @ 423ee0 <__cxa_atexit@plt+0x40d7d0> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + ldr r3, [pc, #28] @ 423f08 <__cxa_atexit@plt+0x40d7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sl, r3, #204, 4 @ 0xc000000c │ │ │ │ - orreq sl, r3, #132, 20 @ 0x84000 │ │ │ │ - orreq sl, r3, #132, 14 @ 0x2100000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sl, r3, #164, 4 @ 0x4000000a │ │ │ │ + orreq sl, r3, #92, 20 @ 0x5c000 │ │ │ │ + orreq sl, r3, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r0, #196, 12 @ 0xc400000 │ │ │ │ + cmneq r0, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 423f40 <__cxa_atexit@plt+0x40d830> │ │ │ │ + bcc 423f68 <__cxa_atexit@plt+0x40d858> │ │ │ │ ldmib r5, {r2, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr r1, [pc, #68] @ 423f58 <__cxa_atexit@plt+0x40d848> │ │ │ │ + ldr r1, [pc, #68] @ 423f80 <__cxa_atexit@plt+0x40d870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - ldr r3, [pc, #52] @ 423f5c <__cxa_atexit@plt+0x40d84c> │ │ │ │ + ldr r3, [pc, #52] @ 423f84 <__cxa_atexit@plt+0x40d874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r9, [pc, #36] @ 423f60 <__cxa_atexit@plt+0x40d850> │ │ │ │ + ldr r9, [pc, #36] @ 423f88 <__cxa_atexit@plt+0x40d878> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - ldr r3, [pc, #28] @ 423f64 <__cxa_atexit@plt+0x40d854> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + ldr r3, [pc, #28] @ 423f8c <__cxa_atexit@plt+0x40d87c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sl, r3, #76, 4 @ 0xc0000004 │ │ │ │ - orreq sl, r3, #4, 20 @ 0x4000 │ │ │ │ - orreq sl, r3, #0, 14 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sl, r3, #36, 4 @ 0x40000002 │ │ │ │ + orreq sl, r3, #220, 18 @ 0x370000 │ │ │ │ + orreq sl, r3, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmneq r0, #60, 18 @ 0xf0000 │ │ │ │ + cmneq r0, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 423fe4 <__cxa_atexit@plt+0x40d8d4> │ │ │ │ - ldr r3, [pc, #104] @ 423ffc <__cxa_atexit@plt+0x40d8ec> │ │ │ │ + bcc 42400c <__cxa_atexit@plt+0x40d8fc> │ │ │ │ + ldr r3, [pc, #104] @ 424024 <__cxa_atexit@plt+0x40d914> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 424000 <__cxa_atexit@plt+0x40d8f0> │ │ │ │ + ldr r2, [pc, #100] @ 424028 <__cxa_atexit@plt+0x40d918> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 424004 <__cxa_atexit@plt+0x40d8f4> │ │ │ │ + ldr r1, [pc, #96] @ 42402c <__cxa_atexit@plt+0x40d91c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ 424008 <__cxa_atexit@plt+0x40d8f8> │ │ │ │ + ldr lr, [pc, #92] @ 424030 <__cxa_atexit@plt+0x40d920> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r1, #12]! │ │ │ │ mov r3, r7 │ │ │ │ @@ -1062444,48 +1062454,48 @@ │ │ │ │ str r7, [r7, #32] │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 42400c <__cxa_atexit@plt+0x40d8fc> │ │ │ │ + ldr r7, [pc, #32] @ 424034 <__cxa_atexit@plt+0x40d924> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - orreq r9, r3, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r0, #212, 16 @ 0xd40000 │ │ │ │ + orreq r9, r3, #68, 18 @ 0x110000 │ │ │ │ + cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4240a8 <__cxa_atexit@plt+0x40d998> │ │ │ │ + bhi 4240d0 <__cxa_atexit@plt+0x40d9c0> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ cmp r1, #1 │ │ │ │ - blt 42409c <__cxa_atexit@plt+0x40d98c> │ │ │ │ + blt 4240c4 <__cxa_atexit@plt+0x40d9b4> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldrb r0, [r2] │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ - bne 42409c <__cxa_atexit@plt+0x40d98c> │ │ │ │ + bne 4240c4 <__cxa_atexit@plt+0x40d9b4> │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4240b0 <__cxa_atexit@plt+0x40d9a0> │ │ │ │ - ldr lr, [pc, #100] @ 4240d4 <__cxa_atexit@plt+0x40d9c4> │ │ │ │ + bcc 4240d8 <__cxa_atexit@plt+0x40d9c8> │ │ │ │ + ldr lr, [pc, #100] @ 4240fc <__cxa_atexit@plt+0x40d9ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, r2, #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1062495,74 +1062505,74 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4240d0 <__cxa_atexit@plt+0x40d9c0> │ │ │ │ + ldr r7, [pc, #24] @ 4240f8 <__cxa_atexit@plt+0x40d9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq sl, r3, #240 @ 0xf0 │ │ │ │ + orreq sl, r3, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 424130 <__cxa_atexit@plt+0x40da20> │ │ │ │ + bcc 424158 <__cxa_atexit@plt+0x40da48> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ 42414c <__cxa_atexit@plt+0x40da3c> │ │ │ │ + ldr lr, [pc, #60] @ 424174 <__cxa_atexit@plt+0x40da64> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #1 │ │ │ │ sub r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 424150 <__cxa_atexit@plt+0x40da40> │ │ │ │ + ldr r3, [pc, #24] @ 424178 <__cxa_atexit@plt+0x40da68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq sl, r3, #80 @ 0x50 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq sl, r3, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4241d8 <__cxa_atexit@plt+0x40dac8> │ │ │ │ + bhi 424200 <__cxa_atexit@plt+0x40daf0> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - bne 4241cc <__cxa_atexit@plt+0x40dabc> │ │ │ │ + bne 4241f4 <__cxa_atexit@plt+0x40dae4> │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-8] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4241e0 <__cxa_atexit@plt+0x40dad0> │ │ │ │ - ldr r7, [pc, #96] @ 424204 <__cxa_atexit@plt+0x40daf4> │ │ │ │ + bcc 424208 <__cxa_atexit@plt+0x40daf8> │ │ │ │ + ldr r7, [pc, #96] @ 42422c <__cxa_atexit@plt+0x40db1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ mov lr, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1062571,194 +1062581,194 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 424200 <__cxa_atexit@plt+0x40daf0> │ │ │ │ + ldr r7, [pc, #24] @ 424228 <__cxa_atexit@plt+0x40db18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r9, r3, #188, 30 @ 0x2f0 │ │ │ │ + orreq r9, r3, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 424258 <__cxa_atexit@plt+0x40db48> │ │ │ │ - ldr lr, [pc, #68] @ 424274 <__cxa_atexit@plt+0x40db64> │ │ │ │ + bcc 424280 <__cxa_atexit@plt+0x40db70> │ │ │ │ + ldr lr, [pc, #68] @ 42429c <__cxa_atexit@plt+0x40db8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 424278 <__cxa_atexit@plt+0x40db68> │ │ │ │ + ldr r3, [pc, #24] @ 4242a0 <__cxa_atexit@plt+0x40db90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r9, r3, #48, 30 @ 0xc0 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r9, r3, #8, 30 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - cmneq r0, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r0, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4242f8 <__cxa_atexit@plt+0x40dbe8> │ │ │ │ - ldr r3, [pc, #104] @ 424308 <__cxa_atexit@plt+0x40dbf8> │ │ │ │ + bhi 424320 <__cxa_atexit@plt+0x40dc10> │ │ │ │ + ldr r3, [pc, #104] @ 424330 <__cxa_atexit@plt+0x40dc20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4242e8 <__cxa_atexit@plt+0x40dbd8> │ │ │ │ - ldr r3, [pc, #84] @ 42430c <__cxa_atexit@plt+0x40dbfc> │ │ │ │ + beq 424310 <__cxa_atexit@plt+0x40dc00> │ │ │ │ + ldr r3, [pc, #84] @ 424334 <__cxa_atexit@plt+0x40dc24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #80] @ 424310 <__cxa_atexit@plt+0x40dc00> │ │ │ │ + ldr r7, [pc, #80] @ 424338 <__cxa_atexit@plt+0x40dc28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 424314 <__cxa_atexit@plt+0x40dc04> │ │ │ │ + ldr r0, [pc, #48] @ 42433c <__cxa_atexit@plt+0x40dc2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 424318 <__cxa_atexit@plt+0x40dc08> │ │ │ │ + ldr r7, [pc, #24] @ 424340 <__cxa_atexit@plt+0x40dc30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq r0, #148, 10 @ 0x25000000 │ │ │ │ - cmneq r0, #112, 10 @ 0x1c000000 │ │ │ │ - cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ - cmneq r0, #164, 10 @ 0x29000000 │ │ │ │ + cmneq r0, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r0, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq r0, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 42435c <__cxa_atexit@plt+0x40dc4c> │ │ │ │ + ldr r2, [pc, #44] @ 424384 <__cxa_atexit@plt+0x40dc74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #28] @ 424360 <__cxa_atexit@plt+0x40dc50> │ │ │ │ + ldr lr, [pc, #28] @ 424388 <__cxa_atexit@plt+0x40dc78> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r1, r3, r7} │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #16] @ 424364 <__cxa_atexit@plt+0x40dc54> │ │ │ │ + ldr r0, [pc, #16] @ 42438c <__cxa_atexit@plt+0x40dc7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ - cmneq r0, #0, 10 │ │ │ │ - cmneq r0, #80, 10 @ 0x14000000 │ │ │ │ + cmneq r0, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 4243a8 <__cxa_atexit@plt+0x40dc98> │ │ │ │ + bne 4243d0 <__cxa_atexit@plt+0x40dcc0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 4243ac <__cxa_atexit@plt+0x40dc9c> │ │ │ │ - ldr r7, [pc, #48] @ 4243cc <__cxa_atexit@plt+0x40dcbc> │ │ │ │ + bne 4243d4 <__cxa_atexit@plt+0x40dcc4> │ │ │ │ + ldr r7, [pc, #48] @ 4243f4 <__cxa_atexit@plt+0x40dce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - b 424414 <__cxa_atexit@plt+0x40dd04> │ │ │ │ - ldr r1, [pc, #28] @ 4243d0 <__cxa_atexit@plt+0x40dcc0> │ │ │ │ + b 42443c <__cxa_atexit@plt+0x40dd2c> │ │ │ │ + ldr r1, [pc, #28] @ 4243f8 <__cxa_atexit@plt+0x40dce8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - orreq r9, r3, #220, 10 @ 0x37000000 │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + orreq r9, r3, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r0, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 424400 <__cxa_atexit@plt+0x40dcf0> │ │ │ │ - ldr r7, [pc, #16] @ 424404 <__cxa_atexit@plt+0x40dcf4> │ │ │ │ + bne 424428 <__cxa_atexit@plt+0x40dd18> │ │ │ │ + ldr r7, [pc, #16] @ 42442c <__cxa_atexit@plt+0x40dd1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - b 424414 <__cxa_atexit@plt+0x40dd04> │ │ │ │ - orreq r9, r3, #132, 10 @ 0x21000000 │ │ │ │ - cmneq r0, #176, 8 @ 0xb0000000 │ │ │ │ + b 42443c <__cxa_atexit@plt+0x40dd2c> │ │ │ │ + orreq r9, r3, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r0, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 424580 <__cxa_atexit@plt+0x40de70> │ │ │ │ + bcc 4245a8 <__cxa_atexit@plt+0x40de98> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 424460 <__cxa_atexit@plt+0x40dd50> │ │ │ │ - ldr r3, [pc, #432] @ 4245ec <__cxa_atexit@plt+0x40dedc> │ │ │ │ + bne 424488 <__cxa_atexit@plt+0x40dd78> │ │ │ │ + ldr r3, [pc, #432] @ 424614 <__cxa_atexit@plt+0x40df04> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, r3 │ │ │ │ ldrbne r3, [r7] │ │ │ │ subsne r3, r3, #47 @ 0x2f │ │ │ │ - bne 4244f0 <__cxa_atexit@plt+0x40dde0> │ │ │ │ - ldr r7, [pc, #440] @ 42460c <__cxa_atexit@plt+0x40defc> │ │ │ │ + bne 424518 <__cxa_atexit@plt+0x40de08> │ │ │ │ + ldr r7, [pc, #440] @ 424634 <__cxa_atexit@plt+0x40df24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #368] @ 4245d8 <__cxa_atexit@plt+0x40dec8> │ │ │ │ + ldr lr, [pc, #368] @ 424600 <__cxa_atexit@plt+0x40def0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r3, [r8, #20] │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42459c <__cxa_atexit@plt+0x40de8c> │ │ │ │ - ldr r7, [pc, #320] @ 4245dc <__cxa_atexit@plt+0x40decc> │ │ │ │ + bcc 4245c4 <__cxa_atexit@plt+0x40deb4> │ │ │ │ + ldr r7, [pc, #320] @ 424604 <__cxa_atexit@plt+0x40def4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #316] @ 4245e0 <__cxa_atexit@plt+0x40ded0> │ │ │ │ + ldr r2, [pc, #316] @ 424608 <__cxa_atexit@plt+0x40def8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #312] @ 4245e4 <__cxa_atexit@plt+0x40ded4> │ │ │ │ + ldr r1, [pc, #312] @ 42460c <__cxa_atexit@plt+0x40defc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #308] @ 4245e8 <__cxa_atexit@plt+0x40ded8> │ │ │ │ + ldr lr, [pc, #308] @ 424610 <__cxa_atexit@plt+0x40df00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #28]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r1, #12]! │ │ │ │ mov r7, r6 │ │ │ │ @@ -1062770,113 +1062780,113 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4245b8 <__cxa_atexit@plt+0x40dea8> │ │ │ │ - ldr lr, [pc, #232] @ 4245f0 <__cxa_atexit@plt+0x40dee0> │ │ │ │ + bcc 4245e0 <__cxa_atexit@plt+0x40ded0> │ │ │ │ + ldr lr, [pc, #232] @ 424618 <__cxa_atexit@plt+0x40df08> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42459c <__cxa_atexit@plt+0x40de8c> │ │ │ │ - ldr r7, [pc, #188] @ 4245f4 <__cxa_atexit@plt+0x40dee4> │ │ │ │ + bcc 4245c4 <__cxa_atexit@plt+0x40deb4> │ │ │ │ + ldr r7, [pc, #188] @ 42461c <__cxa_atexit@plt+0x40df0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #184] @ 4245f8 <__cxa_atexit@plt+0x40dee8> │ │ │ │ + ldr lr, [pc, #184] @ 424620 <__cxa_atexit@plt+0x40df10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #180] @ 4245fc <__cxa_atexit@plt+0x40deec> │ │ │ │ + ldr r1, [pc, #180] @ 424624 <__cxa_atexit@plt+0x40df14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #176] @ 424600 <__cxa_atexit@plt+0x40def0> │ │ │ │ + ldr r9, [pc, #176] @ 424628 <__cxa_atexit@plt+0x40df18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #36]! @ 0x24 │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #12]! │ │ │ │ str r2, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ - b 4244e4 <__cxa_atexit@plt+0x40ddd4> │ │ │ │ - ldr r6, [pc, #136] @ 424610 <__cxa_atexit@plt+0x40df00> │ │ │ │ + b 42450c <__cxa_atexit@plt+0x40ddfc> │ │ │ │ + ldr r6, [pc, #136] @ 424638 <__cxa_atexit@plt+0x40df28> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #96] @ 424604 <__cxa_atexit@plt+0x40def4> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #96] @ 42462c <__cxa_atexit@plt+0x40df1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #72] @ 424608 <__cxa_atexit@plt+0x40def8> │ │ │ │ + ldr r6, [pc, #72] @ 424630 <__cxa_atexit@plt+0x40df20> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ - orreq r9, r3, #100, 8 @ 0x64000000 │ │ │ │ - movteq r3, #3324 @ 0xcfc │ │ │ │ + orreq r9, r3, #60, 8 @ 0x3c000000 │ │ │ │ + movteq r3, #3540 @ 0xdd4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ - orreq r9, r3, #200, 6 @ 0x20000003 │ │ │ │ - cmneq r0, #28, 6 @ 0x70000000 │ │ │ │ + orreq r9, r3, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r0, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r9, r3, #36, 10 @ 0x9000000 │ │ │ │ + orreq r9, r3, #252, 8 @ 0xfc000000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4246c8 <__cxa_atexit@plt+0x40dfb8> │ │ │ │ - ldr r3, [pc, #200] @ 424704 <__cxa_atexit@plt+0x40dff4> │ │ │ │ + bcc 4246f0 <__cxa_atexit@plt+0x40dfe0> │ │ │ │ + ldr r3, [pc, #200] @ 42472c <__cxa_atexit@plt+0x40e01c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4246e8 <__cxa_atexit@plt+0x40dfd8> │ │ │ │ - ldr r7, [pc, #156] @ 424710 <__cxa_atexit@plt+0x40e000> │ │ │ │ + bcc 424710 <__cxa_atexit@plt+0x40e000> │ │ │ │ + ldr r7, [pc, #156] @ 424738 <__cxa_atexit@plt+0x40e028> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #152] @ 424714 <__cxa_atexit@plt+0x40e004> │ │ │ │ + ldr r2, [pc, #152] @ 42473c <__cxa_atexit@plt+0x40e02c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #148] @ 424718 <__cxa_atexit@plt+0x40e008> │ │ │ │ + ldr r1, [pc, #148] @ 424740 <__cxa_atexit@plt+0x40e030> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #144] @ 42471c <__cxa_atexit@plt+0x40e00c> │ │ │ │ + ldr lr, [pc, #144] @ 424744 <__cxa_atexit@plt+0x40e034> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #24]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r1, #12]! │ │ │ │ mov r7, r6 │ │ │ │ @@ -1062885,80 +1062895,80 @@ │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 42470c <__cxa_atexit@plt+0x40dffc> │ │ │ │ + ldr r6, [pc, #60] @ 424734 <__cxa_atexit@plt+0x40e024> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - ldr r7, [pc, #24] @ 424708 <__cxa_atexit@plt+0x40dff8> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + ldr r7, [pc, #24] @ 424730 <__cxa_atexit@plt+0x40e020> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - cmneq r0, #208, 2 @ 0x34 │ │ │ │ + cmneq r0, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - orreq r9, r3, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r9, r3, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42476c <__cxa_atexit@plt+0x40e05c> │ │ │ │ - ldr r2, [pc, #56] @ 424778 <__cxa_atexit@plt+0x40e068> │ │ │ │ + bhi 424794 <__cxa_atexit@plt+0x40e084> │ │ │ │ + ldr r2, [pc, #56] @ 4247a0 <__cxa_atexit@plt+0x40e090> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 42477c <__cxa_atexit@plt+0x40e06c> │ │ │ │ + ldr r1, [pc, #48] @ 4247a4 <__cxa_atexit@plt+0x40e094> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 424764 <__cxa_atexit@plt+0x40e054> │ │ │ │ - b 424788 <__cxa_atexit@plt+0x40e078> │ │ │ │ + beq 42478c <__cxa_atexit@plt+0x40e07c> │ │ │ │ + b 4247b0 <__cxa_atexit@plt+0x40e0a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r9, r3, #196, 2 @ 0x31 │ │ │ │ + orreq r9, r3, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 424844 <__cxa_atexit@plt+0x40e134> │ │ │ │ + bcc 42486c <__cxa_atexit@plt+0x40e15c> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 424814 <__cxa_atexit@plt+0x40e104> │ │ │ │ - ldr lr, [pc, #140] @ 424858 <__cxa_atexit@plt+0x40e148> │ │ │ │ + beq 42483c <__cxa_atexit@plt+0x40e12c> │ │ │ │ + ldr lr, [pc, #140] @ 424880 <__cxa_atexit@plt+0x40e170> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #136] @ 42485c <__cxa_atexit@plt+0x40e14c> │ │ │ │ + ldr r3, [pc, #136] @ 424884 <__cxa_atexit@plt+0x40e174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ sub r7, r6, #23 │ │ │ │ str lr, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r2, [r8, #44] @ 0x2c │ │ │ │ @@ -1062968,1260 +1062978,1260 @@ │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r3, fp} │ │ │ │ str r9, [r8, #28] │ │ │ │ str r7, [r8, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - ldr r3, [pc, #52] @ 424850 <__cxa_atexit@plt+0x40e140> │ │ │ │ + ldr r3, [pc, #52] @ 424878 <__cxa_atexit@plt+0x40e168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r8, #12]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 424854 <__cxa_atexit@plt+0x40e144> │ │ │ │ + ldr r3, [pc, #36] @ 42487c <__cxa_atexit@plt+0x40e16c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r8, {r3, r7} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r3, #116, 28 @ 0x740 │ │ │ │ - orreq r9, r3, #220, 2 @ 0x37 │ │ │ │ - orreq r9, r3, #64, 4 │ │ │ │ - orreq r9, r3, #140, 18 @ 0x230000 │ │ │ │ - cmneq r0, #100, 30 @ 0x190 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r3, #76, 28 @ 0x4c0 │ │ │ │ + orreq r9, r3, #180, 2 @ 0x2d │ │ │ │ + orreq r9, r3, #24, 4 @ 0x80000001 │ │ │ │ + orreq r9, r3, #100, 18 @ 0x190000 │ │ │ │ + cmneq r0, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4248e4 <__cxa_atexit@plt+0x40e1d4> │ │ │ │ - ldr r2, [pc, #108] @ 4248f0 <__cxa_atexit@plt+0x40e1e0> │ │ │ │ + bhi 42490c <__cxa_atexit@plt+0x40e1fc> │ │ │ │ + ldr r2, [pc, #108] @ 424918 <__cxa_atexit@plt+0x40e208> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 4248f4 <__cxa_atexit@plt+0x40e1e4> │ │ │ │ + ldr r1, [pc, #100] @ 42491c <__cxa_atexit@plt+0x40e20c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4248dc <__cxa_atexit@plt+0x40e1cc> │ │ │ │ - ldr r3, [pc, #76] @ 4248f8 <__cxa_atexit@plt+0x40e1e8> │ │ │ │ + beq 424904 <__cxa_atexit@plt+0x40e1f4> │ │ │ │ + ldr r3, [pc, #76] @ 424920 <__cxa_atexit@plt+0x40e210> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4248dc <__cxa_atexit@plt+0x40e1cc> │ │ │ │ + beq 424904 <__cxa_atexit@plt+0x40e1f4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 4248fc <__cxa_atexit@plt+0x40e1ec> │ │ │ │ + ldr r7, [pc, #40] @ 424924 <__cxa_atexit@plt+0x40e214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r9, r3, #128 @ 0x80 │ │ │ │ + orreq r9, r3, #88 @ 0x58 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq r9, r3, #112 @ 0x70 │ │ │ │ - cmneq r0, #196, 28 @ 0xc40 │ │ │ │ + orreq r9, r3, #72 @ 0x48 │ │ │ │ + cmneq r0, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 42494c <__cxa_atexit@plt+0x40e23c> │ │ │ │ + ldr r3, [pc, #56] @ 424974 <__cxa_atexit@plt+0x40e264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 424944 <__cxa_atexit@plt+0x40e234> │ │ │ │ + beq 42496c <__cxa_atexit@plt+0x40e25c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #20] @ 424950 <__cxa_atexit@plt+0x40e240> │ │ │ │ + ldr r7, [pc, #20] @ 424978 <__cxa_atexit@plt+0x40e268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r9, r3, #8 │ │ │ │ - cmneq r0, #112, 28 @ 0x700 │ │ │ │ + orreq r8, r3, #224, 30 @ 0x380 │ │ │ │ + cmneq r0, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 424980 <__cxa_atexit@plt+0x40e270> │ │ │ │ + ldr r7, [pc, #8] @ 4249a8 <__cxa_atexit@plt+0x40e298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - b 42072c <__cxa_atexit@plt+0x40a01c> │ │ │ │ - orreq r8, r3, #204, 30 @ 0x330 │ │ │ │ - cmneq r0, #76, 30 @ 0x130 │ │ │ │ + b 420754 <__cxa_atexit@plt+0x40a044> │ │ │ │ + orreq r8, r3, #164, 30 @ 0x290 │ │ │ │ + cmneq r0, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 424a3c <__cxa_atexit@plt+0x40e32c> │ │ │ │ - ldr r2, [pc, #180] @ 424a58 <__cxa_atexit@plt+0x40e348> │ │ │ │ + bhi 424a64 <__cxa_atexit@plt+0x40e354> │ │ │ │ + ldr r2, [pc, #180] @ 424a80 <__cxa_atexit@plt+0x40e370> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #172] @ 424a5c <__cxa_atexit@plt+0x40e34c> │ │ │ │ + ldr r1, [pc, #172] @ 424a84 <__cxa_atexit@plt+0x40e374> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 424a20 <__cxa_atexit@plt+0x40e310> │ │ │ │ + beq 424a48 <__cxa_atexit@plt+0x40e338> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 424a44 <__cxa_atexit@plt+0x40e334> │ │ │ │ - ldr r7, [pc, #132] @ 424a60 <__cxa_atexit@plt+0x40e350> │ │ │ │ + bhi 424a6c <__cxa_atexit@plt+0x40e35c> │ │ │ │ + ldr r7, [pc, #132] @ 424a88 <__cxa_atexit@plt+0x40e378> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 424a2c <__cxa_atexit@plt+0x40e31c> │ │ │ │ - ldr r3, [pc, #116] @ 424a64 <__cxa_atexit@plt+0x40e354> │ │ │ │ + beq 424a54 <__cxa_atexit@plt+0x40e344> │ │ │ │ + ldr r3, [pc, #116] @ 424a8c <__cxa_atexit@plt+0x40e37c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #112] @ 424a68 <__cxa_atexit@plt+0x40e358> │ │ │ │ + ldr r7, [pc, #112] @ 424a90 <__cxa_atexit@plt+0x40e380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 424a6c <__cxa_atexit@plt+0x40e35c> │ │ │ │ + ldr r0, [pc, #80] @ 424a94 <__cxa_atexit@plt+0x40e384> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 424a70 <__cxa_atexit@plt+0x40e360> │ │ │ │ + ldr r7, [pc, #36] @ 424a98 <__cxa_atexit@plt+0x40e388> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq r8, r3, #96, 30 @ 0x180 │ │ │ │ + orreq r8, r3, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ - cmneq r0, #56, 28 @ 0x380 │ │ │ │ - cmneq r0, #140, 28 @ 0x8c0 │ │ │ │ - cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r0, #52, 28 @ 0x340 │ │ │ │ + cmneq r0, #16, 28 @ 0x100 │ │ │ │ + cmneq r0, #100, 28 @ 0x640 │ │ │ │ + cmneq r0, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 424ae8 <__cxa_atexit@plt+0x40e3d8> │ │ │ │ - ldr r7, [pc, #100] @ 424afc <__cxa_atexit@plt+0x40e3ec> │ │ │ │ + bhi 424b10 <__cxa_atexit@plt+0x40e400> │ │ │ │ + ldr r7, [pc, #100] @ 424b24 <__cxa_atexit@plt+0x40e414> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 424adc <__cxa_atexit@plt+0x40e3cc> │ │ │ │ - ldr r3, [pc, #84] @ 424b00 <__cxa_atexit@plt+0x40e3f0> │ │ │ │ + beq 424b04 <__cxa_atexit@plt+0x40e3f4> │ │ │ │ + ldr r3, [pc, #84] @ 424b28 <__cxa_atexit@plt+0x40e418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ - ldr r7, [pc, #68] @ 424b04 <__cxa_atexit@plt+0x40e3f4> │ │ │ │ + ldr r7, [pc, #68] @ 424b2c <__cxa_atexit@plt+0x40e41c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r8} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #48] @ 424b08 <__cxa_atexit@plt+0x40e3f8> │ │ │ │ + ldr r0, [pc, #48] @ 424b30 <__cxa_atexit@plt+0x40e420> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 424b0c <__cxa_atexit@plt+0x40e3fc> │ │ │ │ + ldr r7, [pc, #28] @ 424b34 <__cxa_atexit@plt+0x40e424> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmneq r0, #148, 26 @ 0x2500 │ │ │ │ - cmneq r0, #124, 26 @ 0x1f00 │ │ │ │ - cmneq r0, #232, 26 @ 0x3a00 │ │ │ │ + cmneq r0, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r0, #84, 26 @ 0x1500 │ │ │ │ + cmneq r0, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 424b70 <__cxa_atexit@plt+0x40e460> │ │ │ │ - ldr r7, [pc, #80] @ 424b88 <__cxa_atexit@plt+0x40e478> │ │ │ │ + bcc 424b98 <__cxa_atexit@plt+0x40e488> │ │ │ │ + ldr r7, [pc, #80] @ 424bb0 <__cxa_atexit@plt+0x40e4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 424b8c <__cxa_atexit@plt+0x40e47c> │ │ │ │ + ldr r2, [pc, #76] @ 424bb4 <__cxa_atexit@plt+0x40e4a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 424b90 <__cxa_atexit@plt+0x40e480> │ │ │ │ + ldr r1, [pc, #72] @ 424bb8 <__cxa_atexit@plt+0x40e4a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #24]! │ │ │ │ str r1, [r3, #12]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 424b94 <__cxa_atexit@plt+0x40e484> │ │ │ │ + ldr r7, [pc, #28] @ 424bbc <__cxa_atexit@plt+0x40e4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - cmneq r0, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r0, #60, 26 @ 0xf00 │ │ │ │ + cmneq r0, #64, 26 @ 0x1000 │ │ │ │ + cmneq r0, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 424c38 <__cxa_atexit@plt+0x40e528> │ │ │ │ - ldr r7, [pc, #196] @ 424c80 <__cxa_atexit@plt+0x40e570> │ │ │ │ + bhi 424c60 <__cxa_atexit@plt+0x40e550> │ │ │ │ + ldr r7, [pc, #196] @ 424ca8 <__cxa_atexit@plt+0x40e598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r1] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 424c48 <__cxa_atexit@plt+0x40e538> │ │ │ │ - ldr r7, [pc, #172] @ 424c84 <__cxa_atexit@plt+0x40e574> │ │ │ │ + bcc 424c70 <__cxa_atexit@plt+0x40e560> │ │ │ │ + ldr r7, [pc, #172] @ 424cac <__cxa_atexit@plt+0x40e59c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #168] @ 424c88 <__cxa_atexit@plt+0x40e578> │ │ │ │ + ldr r2, [pc, #168] @ 424cb0 <__cxa_atexit@plt+0x40e5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #164] @ 424c8c <__cxa_atexit@plt+0x40e57c> │ │ │ │ + ldr lr, [pc, #164] @ 424cb4 <__cxa_atexit@plt+0x40e5a4> │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #24]! │ │ │ │ add r2, r3, #44 @ 0x2c │ │ │ │ str lr, [r3, #12]! │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 424c68 <__cxa_atexit@plt+0x40e558> │ │ │ │ - ldr r1, [pc, #124] @ 424c98 <__cxa_atexit@plt+0x40e588> │ │ │ │ + bcc 424c90 <__cxa_atexit@plt+0x40e580> │ │ │ │ + ldr r1, [pc, #124] @ 424cc0 <__cxa_atexit@plt+0x40e5b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 424c94 <__cxa_atexit@plt+0x40e584> │ │ │ │ + ldr r7, [pc, #84] @ 424cbc <__cxa_atexit@plt+0x40e5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 424c90 <__cxa_atexit@plt+0x40e580> │ │ │ │ + ldr r7, [pc, #64] @ 424cb8 <__cxa_atexit@plt+0x40e5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - cmneq r0, #144, 24 @ 0x9000 │ │ │ │ - cmneq r0, #176, 24 @ 0xb000 │ │ │ │ - orreq r8, r3, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r0, #104, 24 @ 0x6800 │ │ │ │ + cmneq r0, #136, 24 @ 0x8800 │ │ │ │ + orreq r8, r3, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 424cd0 <__cxa_atexit@plt+0x40e5c0> │ │ │ │ - ldr r2, [pc, #28] @ 424cdc <__cxa_atexit@plt+0x40e5cc> │ │ │ │ + bcc 424cf8 <__cxa_atexit@plt+0x40e5e8> │ │ │ │ + ldr r2, [pc, #28] @ 424d04 <__cxa_atexit@plt+0x40e5f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r8, r3, #76, 26 @ 0x1300 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r8, r3, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 424d18 <__cxa_atexit@plt+0x40e608> │ │ │ │ - ldr r3, [pc, #40] @ 424d30 <__cxa_atexit@plt+0x40e620> │ │ │ │ + bcc 424d40 <__cxa_atexit@plt+0x40e630> │ │ │ │ + ldr r3, [pc, #40] @ 424d58 <__cxa_atexit@plt+0x40e648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 424d34 <__cxa_atexit@plt+0x40e624> │ │ │ │ + ldr r7, [pc, #20] @ 424d5c <__cxa_atexit@plt+0x40e64c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #140, 24 @ 0x8c00 │ │ │ │ - cmneq r0, #216, 22 @ 0x36000 │ │ │ │ + orreq r9, r3, #100, 24 @ 0x6400 │ │ │ │ + cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 424d70 <__cxa_atexit@plt+0x40e660> │ │ │ │ - ldr r3, [pc, #40] @ 424d88 <__cxa_atexit@plt+0x40e678> │ │ │ │ + bcc 424d98 <__cxa_atexit@plt+0x40e688> │ │ │ │ + ldr r3, [pc, #40] @ 424db0 <__cxa_atexit@plt+0x40e6a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 424d8c <__cxa_atexit@plt+0x40e67c> │ │ │ │ + ldr r7, [pc, #20] @ 424db4 <__cxa_atexit@plt+0x40e6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #56, 24 @ 0x3800 │ │ │ │ - cmneq r0, #132, 22 @ 0x21000 │ │ │ │ - movteq r3, #1085 @ 0x43d │ │ │ │ + orreq r9, r3, #16, 24 @ 0x1000 │ │ │ │ + cmneq r0, #92, 22 @ 0x17000 │ │ │ │ + movteq r3, #1301 @ 0x515 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #1128 @ 0x468 │ │ │ │ + movteq r3, #1344 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 424e60 <__cxa_atexit@plt+0x40e750> │ │ │ │ - ldr r7, [pc, #164] @ 424e84 <__cxa_atexit@plt+0x40e774> │ │ │ │ + bhi 424e88 <__cxa_atexit@plt+0x40e778> │ │ │ │ + ldr r7, [pc, #164] @ 424eac <__cxa_atexit@plt+0x40e79c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 424e44 <__cxa_atexit@plt+0x40e734> │ │ │ │ - ldr r2, [pc, #148] @ 424e88 <__cxa_atexit@plt+0x40e778> │ │ │ │ + beq 424e6c <__cxa_atexit@plt+0x40e75c> │ │ │ │ + ldr r2, [pc, #148] @ 424eb0 <__cxa_atexit@plt+0x40e7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 424e54 <__cxa_atexit@plt+0x40e744> │ │ │ │ + beq 424e7c <__cxa_atexit@plt+0x40e76c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 424e70 <__cxa_atexit@plt+0x40e760> │ │ │ │ + bcc 424e98 <__cxa_atexit@plt+0x40e788> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #100] @ 424e90 <__cxa_atexit@plt+0x40e780> │ │ │ │ + ldr r3, [pc, #100] @ 424eb8 <__cxa_atexit@plt+0x40e7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 424e8c <__cxa_atexit@plt+0x40e77c> │ │ │ │ + ldr r7, [pc, #36] @ 424eb4 <__cxa_atexit@plt+0x40e7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq r0, #152, 20 @ 0x98000 │ │ │ │ - orreq r9, r3, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r0, #112, 20 @ 0x70000 │ │ │ │ + orreq r9, r3, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 424f04 <__cxa_atexit@plt+0x40e7f4> │ │ │ │ + ldr r3, [pc, #96] @ 424f2c <__cxa_atexit@plt+0x40e81c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 424eec <__cxa_atexit@plt+0x40e7dc> │ │ │ │ + beq 424f14 <__cxa_atexit@plt+0x40e804> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 424ef4 <__cxa_atexit@plt+0x40e7e4> │ │ │ │ + bcc 424f1c <__cxa_atexit@plt+0x40e80c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 424f08 <__cxa_atexit@plt+0x40e7f8> │ │ │ │ + ldr r1, [pc, #44] @ 424f30 <__cxa_atexit@plt+0x40e820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r9, r3, #192, 16 @ 0xc00000 │ │ │ │ + orreq r9, r3, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 424f50 <__cxa_atexit@plt+0x40e840> │ │ │ │ - ldr r2, [pc, #44] @ 424f5c <__cxa_atexit@plt+0x40e84c> │ │ │ │ + bcc 424f78 <__cxa_atexit@plt+0x40e868> │ │ │ │ + ldr r2, [pc, #44] @ 424f84 <__cxa_atexit@plt+0x40e874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r3, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r3, #68, 16 @ 0x440000 │ │ │ │ + cmneq r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 424fc4 <__cxa_atexit@plt+0x40e8b4> │ │ │ │ + bhi 424fec <__cxa_atexit@plt+0x40e8dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 424fbc <__cxa_atexit@plt+0x40e8ac> │ │ │ │ - ldr r3, [pc, #56] @ 424fcc <__cxa_atexit@plt+0x40e8bc> │ │ │ │ + beq 424fe4 <__cxa_atexit@plt+0x40e8d4> │ │ │ │ + ldr r3, [pc, #56] @ 424ff4 <__cxa_atexit@plt+0x40e8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 424fd0 <__cxa_atexit@plt+0x40e8c0> │ │ │ │ + ldr r2, [pc, #52] @ 424ff8 <__cxa_atexit@plt+0x40e8e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 424fd4 <__cxa_atexit@plt+0x40e8c4> │ │ │ │ + ldr r5, [pc, #40] @ 424ffc <__cxa_atexit@plt+0x40e8ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 785c68 <__cxa_atexit@plt+0x76f558> │ │ │ │ + b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152, 18 @ 0x260000 │ │ │ │ - orreq r8, r3, #196, 18 @ 0x310000 │ │ │ │ - orreq r8, r3, #204, 18 @ 0x330000 │ │ │ │ + cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ + orreq r8, r3, #156, 18 @ 0x270000 │ │ │ │ + orreq r8, r3, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 425094 <__cxa_atexit@plt+0x40e984> │ │ │ │ - ldr r3, [pc, #172] @ 4250a4 <__cxa_atexit@plt+0x40e994> │ │ │ │ + bhi 4250bc <__cxa_atexit@plt+0x40e9ac> │ │ │ │ + ldr r3, [pc, #172] @ 4250cc <__cxa_atexit@plt+0x40e9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 425064 <__cxa_atexit@plt+0x40e954> │ │ │ │ - ldr r7, [pc, #148] @ 4250a8 <__cxa_atexit@plt+0x40e998> │ │ │ │ + beq 42508c <__cxa_atexit@plt+0x40e97c> │ │ │ │ + ldr r7, [pc, #148] @ 4250d0 <__cxa_atexit@plt+0x40e9c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 425074 <__cxa_atexit@plt+0x40e964> │ │ │ │ + beq 42509c <__cxa_atexit@plt+0x40e98c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 425080 <__cxa_atexit@plt+0x40e970> │ │ │ │ + bne 4250a8 <__cxa_atexit@plt+0x40e998> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #92] @ 4250ac <__cxa_atexit@plt+0x40e99c> │ │ │ │ + ldr r3, [pc, #92] @ 4250d4 <__cxa_atexit@plt+0x40e9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4250b4 <__cxa_atexit@plt+0x40e9a4> │ │ │ │ + ldr r7, [pc, #44] @ 4250dc <__cxa_atexit@plt+0x40e9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4250b0 <__cxa_atexit@plt+0x40e9a0> │ │ │ │ + ldr r7, [pc, #20] @ 4250d8 <__cxa_atexit@plt+0x40e9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r8, r3, #44, 20 @ 0x2c000 │ │ │ │ - cmneq r0, #212, 16 @ 0xd40000 │ │ │ │ - orreq r8, r3, #212, 16 @ 0xd40000 │ │ │ │ + orreq r8, r3, #4, 20 @ 0x4000 │ │ │ │ + cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ + orreq r8, r3, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 42513c <__cxa_atexit@plt+0x40ea2c> │ │ │ │ + ldr r1, [pc, #108] @ 425164 <__cxa_atexit@plt+0x40ea54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42511c <__cxa_atexit@plt+0x40ea0c> │ │ │ │ + beq 425144 <__cxa_atexit@plt+0x40ea34> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 425128 <__cxa_atexit@plt+0x40ea18> │ │ │ │ + bne 425150 <__cxa_atexit@plt+0x40ea40> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r2, [pc, #56] @ 425140 <__cxa_atexit@plt+0x40ea30> │ │ │ │ + ldr r2, [pc, #56] @ 425168 <__cxa_atexit@plt+0x40ea58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 425144 <__cxa_atexit@plt+0x40ea34> │ │ │ │ + ldr r7, [pc, #20] @ 42516c <__cxa_atexit@plt+0x40ea5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r8, r3, #116, 18 @ 0x1d0000 │ │ │ │ - orreq r8, r3, #44, 16 @ 0x2c0000 │ │ │ │ + orreq r8, r3, #76, 18 @ 0x130000 │ │ │ │ + orreq r8, r3, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 425184 <__cxa_atexit@plt+0x40ea74> │ │ │ │ + bne 4251ac <__cxa_atexit@plt+0x40ea9c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #44] @ 42519c <__cxa_atexit@plt+0x40ea8c> │ │ │ │ + ldr r2, [pc, #44] @ 4251c4 <__cxa_atexit@plt+0x40eab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 425198 <__cxa_atexit@plt+0x40ea88> │ │ │ │ + ldr r7, [pc, #12] @ 4251c0 <__cxa_atexit@plt+0x40eab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #208, 14 @ 0x3400000 │ │ │ │ - orreq r8, r3, #12, 18 @ 0x30000 │ │ │ │ + orreq r8, r3, #168, 14 @ 0x2a00000 │ │ │ │ + orreq r8, r3, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 425258 <__cxa_atexit@plt+0x40eb48> │ │ │ │ - ldr r3, [pc, #168] @ 425268 <__cxa_atexit@plt+0x40eb58> │ │ │ │ + bhi 425280 <__cxa_atexit@plt+0x40eb70> │ │ │ │ + ldr r3, [pc, #168] @ 425290 <__cxa_atexit@plt+0x40eb80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 425228 <__cxa_atexit@plt+0x40eb18> │ │ │ │ - ldr r7, [pc, #144] @ 42526c <__cxa_atexit@plt+0x40eb5c> │ │ │ │ + beq 425250 <__cxa_atexit@plt+0x40eb40> │ │ │ │ + ldr r7, [pc, #144] @ 425294 <__cxa_atexit@plt+0x40eb84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 425238 <__cxa_atexit@plt+0x40eb28> │ │ │ │ + beq 425260 <__cxa_atexit@plt+0x40eb50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ ldreq r7, [r7, #7] │ │ │ │ cmpeq r2, r7 │ │ │ │ - beq 425244 <__cxa_atexit@plt+0x40eb34> │ │ │ │ - ldr r7, [pc, #92] @ 425278 <__cxa_atexit@plt+0x40eb68> │ │ │ │ + beq 42526c <__cxa_atexit@plt+0x40eb5c> │ │ │ │ + ldr r7, [pc, #92] @ 4252a0 <__cxa_atexit@plt+0x40eb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 425270 <__cxa_atexit@plt+0x40eb60> │ │ │ │ + ldr r7, [pc, #36] @ 425298 <__cxa_atexit@plt+0x40eb88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 425274 <__cxa_atexit@plt+0x40eb64> │ │ │ │ + ldr r7, [pc, #20] @ 42529c <__cxa_atexit@plt+0x40eb8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq r8, r3, #16, 14 @ 0x400000 │ │ │ │ - cmneq r0, #20, 14 @ 0x500000 │ │ │ │ - orreq r8, r3, #40, 14 @ 0xa00000 │ │ │ │ + orreq r8, r3, #232, 12 @ 0xe800000 │ │ │ │ + cmneq r0, #236, 12 @ 0xec00000 │ │ │ │ + orreq r8, r3, #0, 14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 425300 <__cxa_atexit@plt+0x40ebf0> │ │ │ │ + ldr r1, [pc, #108] @ 425328 <__cxa_atexit@plt+0x40ec18> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4252f4 <__cxa_atexit@plt+0x40ebe4> │ │ │ │ + beq 42531c <__cxa_atexit@plt+0x40ec0c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 4252e0 <__cxa_atexit@plt+0x40ebd0> │ │ │ │ + bne 425308 <__cxa_atexit@plt+0x40ebf8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 4252e0 <__cxa_atexit@plt+0x40ebd0> │ │ │ │ - ldr r7, [pc, #48] @ 425304 <__cxa_atexit@plt+0x40ebf4> │ │ │ │ + bne 425308 <__cxa_atexit@plt+0x40ebf8> │ │ │ │ + ldr r7, [pc, #48] @ 42532c <__cxa_atexit@plt+0x40ec1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 425308 <__cxa_atexit@plt+0x40ebf8> │ │ │ │ + ldr r7, [pc, #32] @ 425330 <__cxa_atexit@plt+0x40ec20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r8, r3, #136, 12 @ 0x8800000 │ │ │ │ - orreq r8, r3, #92, 12 @ 0x5c00000 │ │ │ │ + orreq r8, r3, #96, 12 @ 0x6000000 │ │ │ │ + orreq r8, r3, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 42535c <__cxa_atexit@plt+0x40ec4c> │ │ │ │ + ldr r3, [pc, #64] @ 425384 <__cxa_atexit@plt+0x40ec74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 425350 <__cxa_atexit@plt+0x40ec40> │ │ │ │ - ldr r2, [pc, #44] @ 425360 <__cxa_atexit@plt+0x40ec50> │ │ │ │ + bne 425378 <__cxa_atexit@plt+0x40ec68> │ │ │ │ + ldr r2, [pc, #44] @ 425388 <__cxa_atexit@plt+0x40ec78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r7, r3, #2 │ │ │ │ cmp r0, r1 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #40, 12 @ 0x2800000 │ │ │ │ - orreq r8, r3, #40, 12 @ 0x2800000 │ │ │ │ + orreq r8, r3, #0, 12 │ │ │ │ + orreq r8, r3, #0, 12 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 425380 <__cxa_atexit@plt+0x40ec70> │ │ │ │ + ldr r3, [pc, #12] @ 4253a8 <__cxa_atexit@plt+0x40ec98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r8, r3, #4, 12 @ 0x400000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r8, r3, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4253c0 <__cxa_atexit@plt+0x40ecb0> │ │ │ │ - ldr r3, [pc, #40] @ 4253d0 <__cxa_atexit@plt+0x40ecc0> │ │ │ │ + bcc 4253e8 <__cxa_atexit@plt+0x40ecd8> │ │ │ │ + ldr r3, [pc, #40] @ 4253f8 <__cxa_atexit@plt+0x40ece8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 4253d4 <__cxa_atexit@plt+0x40ecc4> │ │ │ │ + ldr r8, [pc, #36] @ 4253fc <__cxa_atexit@plt+0x40ecec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - movteq r2, #3925 @ 0xf55 │ │ │ │ + movteq r3, #45 @ 0x2d │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42543c <__cxa_atexit@plt+0x40ed2c> │ │ │ │ + bhi 425464 <__cxa_atexit@plt+0x40ed54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 425448 <__cxa_atexit@plt+0x40ed38> │ │ │ │ - ldr lr, [pc, #80] @ 425458 <__cxa_atexit@plt+0x40ed48> │ │ │ │ + bcc 425470 <__cxa_atexit@plt+0x40ed60> │ │ │ │ + ldr lr, [pc, #80] @ 425480 <__cxa_atexit@plt+0x40ed70> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 42545c <__cxa_atexit@plt+0x40ed4c> │ │ │ │ + ldr r1, [pc, #68] @ 425484 <__cxa_atexit@plt+0x40ed74> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r5, [pc, #48] @ 425460 <__cxa_atexit@plt+0x40ed50> │ │ │ │ + ldr r5, [pc, #48] @ 425488 <__cxa_atexit@plt+0x40ed78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - orreq r8, r3, #72, 10 @ 0x12000000 │ │ │ │ + orreq r8, r3, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4254c4 <__cxa_atexit@plt+0x40edb4> │ │ │ │ - ldr r1, [pc, #56] @ 4254dc <__cxa_atexit@plt+0x40edcc> │ │ │ │ + bcc 4254ec <__cxa_atexit@plt+0x40eddc> │ │ │ │ + ldr r1, [pc, #56] @ 425504 <__cxa_atexit@plt+0x40edf4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ 4254e0 <__cxa_atexit@plt+0x40edd0> │ │ │ │ + ldr r2, [pc, #52] @ 425508 <__cxa_atexit@plt+0x40edf8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 4254e4 <__cxa_atexit@plt+0x40edd4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 42550c <__cxa_atexit@plt+0x40edfc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - movteq r2, #3675 @ 0xe5b │ │ │ │ - cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ + movteq r2, #3891 @ 0xf33 │ │ │ │ + cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42556c <__cxa_atexit@plt+0x40ee5c> │ │ │ │ - ldr r3, [pc, #148] @ 42559c <__cxa_atexit@plt+0x40ee8c> │ │ │ │ + bhi 425594 <__cxa_atexit@plt+0x40ee84> │ │ │ │ + ldr r3, [pc, #148] @ 4255c4 <__cxa_atexit@plt+0x40eeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42555c <__cxa_atexit@plt+0x40ee4c> │ │ │ │ + beq 425584 <__cxa_atexit@plt+0x40ee74> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 42557c <__cxa_atexit@plt+0x40ee6c> │ │ │ │ - ldr r7, [pc, #116] @ 4255a8 <__cxa_atexit@plt+0x40ee98> │ │ │ │ + bcc 4255a4 <__cxa_atexit@plt+0x40ee94> │ │ │ │ + ldr r7, [pc, #116] @ 4255d0 <__cxa_atexit@plt+0x40eec0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 4255ac <__cxa_atexit@plt+0x40ee9c> │ │ │ │ + ldr r2, [pc, #112] @ 4255d4 <__cxa_atexit@plt+0x40eec4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4255a4 <__cxa_atexit@plt+0x40ee94> │ │ │ │ + ldr r7, [pc, #48] @ 4255cc <__cxa_atexit@plt+0x40eebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4255a0 <__cxa_atexit@plt+0x40ee90> │ │ │ │ + ldr r7, [pc, #28] @ 4255c8 <__cxa_atexit@plt+0x40eeb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r0, #24, 8 @ 0x18000000 │ │ │ │ + cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r0, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - movteq r2, #3531 @ 0xdcb │ │ │ │ + movteq r2, #3747 @ 0xea3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425600 <__cxa_atexit@plt+0x40eef0> │ │ │ │ - ldr r1, [pc, #56] @ 425618 <__cxa_atexit@plt+0x40ef08> │ │ │ │ + bcc 425628 <__cxa_atexit@plt+0x40ef18> │ │ │ │ + ldr r1, [pc, #56] @ 425640 <__cxa_atexit@plt+0x40ef30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ 42561c <__cxa_atexit@plt+0x40ef0c> │ │ │ │ + ldr r2, [pc, #52] @ 425644 <__cxa_atexit@plt+0x40ef34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 425620 <__cxa_atexit@plt+0x40ef10> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 425648 <__cxa_atexit@plt+0x40ef38> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - movteq r2, #3359 @ 0xd1f │ │ │ │ - cmneq r0, #128, 6 │ │ │ │ + movteq r2, #3575 @ 0xdf7 │ │ │ │ + cmneq r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 425664 <__cxa_atexit@plt+0x40ef54> │ │ │ │ - ldr r2, [pc, #44] @ 42566c <__cxa_atexit@plt+0x40ef5c> │ │ │ │ + bhi 42568c <__cxa_atexit@plt+0x40ef7c> │ │ │ │ + ldr r2, [pc, #44] @ 425694 <__cxa_atexit@plt+0x40ef84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #24] @ 425670 <__cxa_atexit@plt+0x40ef60> │ │ │ │ + ldr r5, [pc, #24] @ 425698 <__cxa_atexit@plt+0x40ef88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r8, r3, #32, 6 @ 0x80000000 │ │ │ │ + orreq r8, r3, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4256d0 <__cxa_atexit@plt+0x40efc0> │ │ │ │ - ldr r3, [pc, #48] @ 4256e0 <__cxa_atexit@plt+0x40efd0> │ │ │ │ + bcc 4256f8 <__cxa_atexit@plt+0x40efe8> │ │ │ │ + ldr r3, [pc, #48] @ 425708 <__cxa_atexit@plt+0x40eff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 4256e4 <__cxa_atexit@plt+0x40efd4> │ │ │ │ + ldr r8, [pc, #36] @ 42570c <__cxa_atexit@plt+0x40effc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - movteq r2, #3141 @ 0xc45 │ │ │ │ + movteq r2, #3357 @ 0xd1d │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 425754 <__cxa_atexit@plt+0x40f044> │ │ │ │ + bhi 42577c <__cxa_atexit@plt+0x40f06c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 425760 <__cxa_atexit@plt+0x40f050> │ │ │ │ - ldr lr, [pc, #88] @ 425770 <__cxa_atexit@plt+0x40f060> │ │ │ │ + bcc 425788 <__cxa_atexit@plt+0x40f078> │ │ │ │ + ldr lr, [pc, #88] @ 425798 <__cxa_atexit@plt+0x40f088> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 425774 <__cxa_atexit@plt+0x40f064> │ │ │ │ + ldr r0, [pc, #72] @ 42579c <__cxa_atexit@plt+0x40f08c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r5, [pc, #48] @ 425778 <__cxa_atexit@plt+0x40f068> │ │ │ │ + ldr r5, [pc, #48] @ 4257a0 <__cxa_atexit@plt+0x40f090> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r8, r3, #48, 4 │ │ │ │ + orreq r8, r3, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4257e0 <__cxa_atexit@plt+0x40f0d0> │ │ │ │ - ldr r1, [pc, #60] @ 4257f8 <__cxa_atexit@plt+0x40f0e8> │ │ │ │ + bcc 425808 <__cxa_atexit@plt+0x40f0f8> │ │ │ │ + ldr r1, [pc, #60] @ 425820 <__cxa_atexit@plt+0x40f110> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #56] @ 4257fc <__cxa_atexit@plt+0x40f0ec> │ │ │ │ + ldr r2, [pc, #56] @ 425824 <__cxa_atexit@plt+0x40f114> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 425800 <__cxa_atexit@plt+0x40f0f0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 425828 <__cxa_atexit@plt+0x40f118> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - movteq r2, #2883 @ 0xb43 │ │ │ │ - cmneq r0, #168, 2 @ 0x2a │ │ │ │ + movteq r2, #3099 @ 0xc1b │ │ │ │ + cmneq r0, #128, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 425894 <__cxa_atexit@plt+0x40f184> │ │ │ │ - ldr r3, [pc, #160] @ 4258c4 <__cxa_atexit@plt+0x40f1b4> │ │ │ │ + bhi 4258bc <__cxa_atexit@plt+0x40f1ac> │ │ │ │ + ldr r3, [pc, #160] @ 4258ec <__cxa_atexit@plt+0x40f1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 425884 <__cxa_atexit@plt+0x40f174> │ │ │ │ + beq 4258ac <__cxa_atexit@plt+0x40f19c> │ │ │ │ ldr r8, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #20 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 4258a4 <__cxa_atexit@plt+0x40f194> │ │ │ │ - ldr r7, [pc, #124] @ 4258d0 <__cxa_atexit@plt+0x40f1c0> │ │ │ │ + bcc 4258cc <__cxa_atexit@plt+0x40f1bc> │ │ │ │ + ldr r7, [pc, #124] @ 4258f8 <__cxa_atexit@plt+0x40f1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #120] @ 4258d4 <__cxa_atexit@plt+0x40f1c4> │ │ │ │ + ldr r2, [pc, #120] @ 4258fc <__cxa_atexit@plt+0x40f1ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4258cc <__cxa_atexit@plt+0x40f1bc> │ │ │ │ + ldr r7, [pc, #48] @ 4258f4 <__cxa_atexit@plt+0x40f1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4258c8 <__cxa_atexit@plt+0x40f1b8> │ │ │ │ + ldr r7, [pc, #28] @ 4258f0 <__cxa_atexit@plt+0x40f1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq r0, #228 @ 0xe4 │ │ │ │ - cmneq r0, #248 @ 0xf8 │ │ │ │ + cmneq r0, #188 @ 0xbc │ │ │ │ + cmneq r0, #208 @ 0xd0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - movteq r2, #2731 @ 0xaab │ │ │ │ + movteq r2, #2947 @ 0xb83 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425934 <__cxa_atexit@plt+0x40f224> │ │ │ │ - ldr r1, [pc, #60] @ 42594c <__cxa_atexit@plt+0x40f23c> │ │ │ │ + bcc 42595c <__cxa_atexit@plt+0x40f24c> │ │ │ │ + ldr r1, [pc, #60] @ 425974 <__cxa_atexit@plt+0x40f264> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #56] @ 425950 <__cxa_atexit@plt+0x40f240> │ │ │ │ + ldr r2, [pc, #56] @ 425978 <__cxa_atexit@plt+0x40f268> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 425954 <__cxa_atexit@plt+0x40f244> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 42597c <__cxa_atexit@plt+0x40f26c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movteq r2, #2543 @ 0x9ef │ │ │ │ - cmneq r0, #84 @ 0x54 │ │ │ │ + movteq r2, #2759 @ 0xac7 │ │ │ │ + cmneq r0, #44 @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4259e4 <__cxa_atexit@plt+0x40f2d4> │ │ │ │ - ldr r3, [pc, #156] @ 425a14 <__cxa_atexit@plt+0x40f304> │ │ │ │ + bhi 425a0c <__cxa_atexit@plt+0x40f2fc> │ │ │ │ + ldr r3, [pc, #156] @ 425a3c <__cxa_atexit@plt+0x40f32c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4259d4 <__cxa_atexit@plt+0x40f2c4> │ │ │ │ + beq 4259fc <__cxa_atexit@plt+0x40f2ec> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #20 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 4259f4 <__cxa_atexit@plt+0x40f2e4> │ │ │ │ - ldr r7, [pc, #120] @ 425a20 <__cxa_atexit@plt+0x40f310> │ │ │ │ + bcc 425a1c <__cxa_atexit@plt+0x40f30c> │ │ │ │ + ldr r7, [pc, #120] @ 425a48 <__cxa_atexit@plt+0x40f338> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 425a24 <__cxa_atexit@plt+0x40f314> │ │ │ │ + ldr r2, [pc, #116] @ 425a4c <__cxa_atexit@plt+0x40f33c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 425a1c <__cxa_atexit@plt+0x40f30c> │ │ │ │ + ldr r7, [pc, #48] @ 425a44 <__cxa_atexit@plt+0x40f334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 425a18 <__cxa_atexit@plt+0x40f308> │ │ │ │ + ldr r7, [pc, #28] @ 425a40 <__cxa_atexit@plt+0x40f330> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq r0, #148, 30 @ 0x250 │ │ │ │ - cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r0, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r0, #132, 30 @ 0x210 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - movteq r2, #2391 @ 0x957 │ │ │ │ + movteq r2, #2607 @ 0xa2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425a84 <__cxa_atexit@plt+0x40f374> │ │ │ │ - ldr r1, [pc, #60] @ 425a9c <__cxa_atexit@plt+0x40f38c> │ │ │ │ + bcc 425aac <__cxa_atexit@plt+0x40f39c> │ │ │ │ + ldr r1, [pc, #60] @ 425ac4 <__cxa_atexit@plt+0x40f3b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #56] @ 425aa0 <__cxa_atexit@plt+0x40f390> │ │ │ │ + ldr r2, [pc, #56] @ 425ac8 <__cxa_atexit@plt+0x40f3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 425aa4 <__cxa_atexit@plt+0x40f394> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 425acc <__cxa_atexit@plt+0x40f3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - movteq r2, #2207 @ 0x89f │ │ │ │ - cmneq r0, #4, 30 │ │ │ │ + movteq r2, #2423 @ 0x977 │ │ │ │ + cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 425acc <__cxa_atexit@plt+0x40f3bc> │ │ │ │ + ldr r3, [pc, #8] @ 425af4 <__cxa_atexit@plt+0x40f3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmneq r0, #212, 28 @ 0xd40 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmneq r0, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 425b00 <__cxa_atexit@plt+0x40f3f0> │ │ │ │ - ldr r5, [pc, #32] @ 425b10 <__cxa_atexit@plt+0x40f400> │ │ │ │ + bhi 425b28 <__cxa_atexit@plt+0x40f418> │ │ │ │ + ldr r5, [pc, #32] @ 425b38 <__cxa_atexit@plt+0x40f428> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 425b14 <__cxa_atexit@plt+0x40f404> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 425b3c <__cxa_atexit@plt+0x40f42c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, #172, 28 @ 0xac0 │ │ │ │ + cmneq r0, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 424dcc <__cxa_atexit@plt+0x40e6bc> │ │ │ │ + b 424df4 <__cxa_atexit@plt+0x40e6e4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 425bc8 <__cxa_atexit@plt+0x40f4b8> │ │ │ │ - ldr r7, [pc, #160] @ 425bf0 <__cxa_atexit@plt+0x40f4e0> │ │ │ │ + bhi 425bf0 <__cxa_atexit@plt+0x40f4e0> │ │ │ │ + ldr r7, [pc, #160] @ 425c18 <__cxa_atexit@plt+0x40f508> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 425bb8 <__cxa_atexit@plt+0x40f4a8> │ │ │ │ + beq 425be0 <__cxa_atexit@plt+0x40f4d0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 425bd8 <__cxa_atexit@plt+0x40f4c8> │ │ │ │ + bcc 425c00 <__cxa_atexit@plt+0x40f4f0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr ip, [r5] │ │ │ │ sub r1, r2, #23 │ │ │ │ sub r0, r2, #15 │ │ │ │ - ldr lr, [pc, #112] @ 425bf8 <__cxa_atexit@plt+0x40f4e8> │ │ │ │ + ldr lr, [pc, #112] @ 425c20 <__cxa_atexit@plt+0x40f510> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #108] @ 425bfc <__cxa_atexit@plt+0x40f4ec> │ │ │ │ + ldr r8, [pc, #108] @ 425c24 <__cxa_atexit@plt+0x40f514> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ @@ -1064229,1920 +1064239,1920 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 425bf4 <__cxa_atexit@plt+0x40f4e4> │ │ │ │ + ldr r7, [pc, #36] @ 425c1c <__cxa_atexit@plt+0x40f50c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq r0, #232, 26 @ 0x3a00 │ │ │ │ - orreq r7, r3, #236, 28 @ 0xec0 │ │ │ │ - orreq r7, r3, #232, 28 @ 0xe80 │ │ │ │ + cmneq r0, #192, 26 @ 0x3000 │ │ │ │ + orreq r7, r3, #196, 28 @ 0xc40 │ │ │ │ + orreq r7, r3, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425c64 <__cxa_atexit@plt+0x40f554> │ │ │ │ + bcc 425c8c <__cxa_atexit@plt+0x40f57c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #23 │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #56] @ 425c70 <__cxa_atexit@plt+0x40f560> │ │ │ │ + ldr lr, [pc, #56] @ 425c98 <__cxa_atexit@plt+0x40f588> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #52] @ 425c74 <__cxa_atexit@plt+0x40f564> │ │ │ │ + ldr r8, [pc, #52] @ 425c9c <__cxa_atexit@plt+0x40f58c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r7, r3, #60, 28 @ 0x3c0 │ │ │ │ - orreq r7, r3, #56, 28 @ 0x380 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r7, r3, #20, 28 @ 0x140 │ │ │ │ + orreq r7, r3, #16, 28 @ 0x100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 424dcc <__cxa_atexit@plt+0x40e6bc> │ │ │ │ + b 424df4 <__cxa_atexit@plt+0x40e6e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 425cc0 <__cxa_atexit@plt+0x40f5b0> │ │ │ │ - ldr r2, [pc, #36] @ 425cc8 <__cxa_atexit@plt+0x40f5b8> │ │ │ │ + bhi 425ce8 <__cxa_atexit@plt+0x40f5d8> │ │ │ │ + ldr r2, [pc, #36] @ 425cf0 <__cxa_atexit@plt+0x40f5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 425ccc <__cxa_atexit@plt+0x40f5bc> │ │ │ │ + ldr r1, [pc, #32] @ 425cf4 <__cxa_atexit@plt+0x40f5e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40, 26 @ 0xa00 │ │ │ │ - orreq r7, r3, #100, 24 @ 0x6400 │ │ │ │ - cmneq r0, #248, 24 @ 0xf800 │ │ │ │ + cmneq r0, #0, 26 │ │ │ │ + orreq r7, r3, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r0, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 425d38 <__cxa_atexit@plt+0x40f628> │ │ │ │ + bhi 425d60 <__cxa_atexit@plt+0x40f650> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425d44 <__cxa_atexit@plt+0x40f634> │ │ │ │ - ldr r1, [pc, #80] @ 425d54 <__cxa_atexit@plt+0x40f644> │ │ │ │ + bcc 425d6c <__cxa_atexit@plt+0x40f65c> │ │ │ │ + ldr r1, [pc, #80] @ 425d7c <__cxa_atexit@plt+0x40f66c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 425d58 <__cxa_atexit@plt+0x40f648> │ │ │ │ + ldr r2, [pc, #76] @ 425d80 <__cxa_atexit@plt+0x40f670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 425d5c <__cxa_atexit@plt+0x40f64c> │ │ │ │ + ldr r7, [pc, #52] @ 425d84 <__cxa_atexit@plt+0x40f674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r7, r3, #4, 24 @ 0x400 │ │ │ │ - orreq r8, r3, #100, 24 @ 0x6400 │ │ │ │ - cmneq r0, #100, 24 @ 0x6400 │ │ │ │ + orreq r7, r3, #220, 22 @ 0x37000 │ │ │ │ + orreq r8, r3, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r0, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 425db4 <__cxa_atexit@plt+0x40f6a4> │ │ │ │ - ldr r7, [pc, #64] @ 425dcc <__cxa_atexit@plt+0x40f6bc> │ │ │ │ + bcc 425ddc <__cxa_atexit@plt+0x40f6cc> │ │ │ │ + ldr r7, [pc, #64] @ 425df4 <__cxa_atexit@plt+0x40f6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #48] @ 425dd0 <__cxa_atexit@plt+0x40f6c0> │ │ │ │ + ldr r7, [pc, #48] @ 425df8 <__cxa_atexit@plt+0x40f6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #24] @ 425dd4 <__cxa_atexit@plt+0x40f6c4> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #24] @ 425dfc <__cxa_atexit@plt+0x40f6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq r8, r3, #236, 22 @ 0x3b000 │ │ │ │ - cmneq r0, #32, 24 @ 0x2000 │ │ │ │ + orreq r8, r3, #196, 22 @ 0x31000 │ │ │ │ + cmneq r0, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 425e10 <__cxa_atexit@plt+0x40f700> │ │ │ │ - ldr r2, [pc, #36] @ 425e18 <__cxa_atexit@plt+0x40f708> │ │ │ │ + bhi 425e38 <__cxa_atexit@plt+0x40f728> │ │ │ │ + ldr r2, [pc, #36] @ 425e40 <__cxa_atexit@plt+0x40f730> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 425e1c <__cxa_atexit@plt+0x40f70c> │ │ │ │ + ldr r1, [pc, #32] @ 425e44 <__cxa_atexit@plt+0x40f734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #216, 22 @ 0x36000 │ │ │ │ - orreq r7, r3, #20, 22 @ 0x5000 │ │ │ │ - cmneq r0, #168, 22 @ 0x2a000 │ │ │ │ + cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ + orreq r7, r3, #236, 20 @ 0xec000 │ │ │ │ + cmneq r0, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 425e9c <__cxa_atexit@plt+0x40f78c> │ │ │ │ + bhi 425ec4 <__cxa_atexit@plt+0x40f7b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425ea4 <__cxa_atexit@plt+0x40f794> │ │ │ │ - ldr r2, [pc, #96] @ 425eb8 <__cxa_atexit@plt+0x40f7a8> │ │ │ │ + bcc 425ecc <__cxa_atexit@plt+0x40f7bc> │ │ │ │ + ldr r2, [pc, #96] @ 425ee0 <__cxa_atexit@plt+0x40f7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 425ebc <__cxa_atexit@plt+0x40f7ac> │ │ │ │ + ldr r1, [pc, #92] @ 425ee4 <__cxa_atexit@plt+0x40f7d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r9, #12]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - ldr r2, [pc, #64] @ 425ec0 <__cxa_atexit@plt+0x40f7b0> │ │ │ │ + ldr r2, [pc, #64] @ 425ee8 <__cxa_atexit@plt+0x40f7d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r9, {r2, r7} │ │ │ │ - ldr r7, [pc, #56] @ 425ec4 <__cxa_atexit@plt+0x40f7b4> │ │ │ │ + ldr r7, [pc, #56] @ 425eec <__cxa_atexit@plt+0x40f7dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub sl, r6, #15 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, r9 │ │ │ │ - b 425eac <__cxa_atexit@plt+0x40f79c> │ │ │ │ + b 425ed4 <__cxa_atexit@plt+0x40f7c4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r7, r3, #176, 20 @ 0xb0000 │ │ │ │ - orreq r7, r3, #248, 22 @ 0x3e000 │ │ │ │ - orreq r8, r3, #0, 22 │ │ │ │ - cmneq r0, #252, 20 @ 0xfc000 │ │ │ │ + orreq r7, r3, #136, 20 @ 0x88000 │ │ │ │ + orreq r7, r3, #208, 22 @ 0x34000 │ │ │ │ + orreq r8, r3, #216, 20 @ 0xd8000 │ │ │ │ + cmneq r0, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 425f70 <__cxa_atexit@plt+0x40f860> │ │ │ │ - ldr r6, [pc, #168] @ 425f98 <__cxa_atexit@plt+0x40f888> │ │ │ │ + bhi 425f98 <__cxa_atexit@plt+0x40f888> │ │ │ │ + ldr r6, [pc, #168] @ 425fc0 <__cxa_atexit@plt+0x40f8b0> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r6, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 425f5c <__cxa_atexit@plt+0x40f84c> │ │ │ │ + beq 425f84 <__cxa_atexit@plt+0x40f874> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 425f84 <__cxa_atexit@plt+0x40f874> │ │ │ │ - ldr lr, [pc, #140] @ 425fa0 <__cxa_atexit@plt+0x40f890> │ │ │ │ + bcc 425fac <__cxa_atexit@plt+0x40f89c> │ │ │ │ + ldr lr, [pc, #140] @ 425fc8 <__cxa_atexit@plt+0x40f8b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #12]! │ │ │ │ - ldr r1, [pc, #116] @ 425fa4 <__cxa_atexit@plt+0x40f894> │ │ │ │ + ldr r1, [pc, #116] @ 425fcc <__cxa_atexit@plt+0x40f8bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - ldr r2, [pc, #92] @ 425fa8 <__cxa_atexit@plt+0x40f898> │ │ │ │ + ldr r2, [pc, #92] @ 425fd0 <__cxa_atexit@plt+0x40f8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ sub sl, r6, #23 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 425f9c <__cxa_atexit@plt+0x40f88c> │ │ │ │ + ldr r7, [pc, #36] @ 425fc4 <__cxa_atexit@plt+0x40f8b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r0, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - orreq r7, r3, #72, 22 @ 0x12000 │ │ │ │ - orreq r8, r3, #64, 20 @ 0x40000 │ │ │ │ - cmneq r0, #28, 20 @ 0x1c000 │ │ │ │ + orreq r7, r3, #32, 22 @ 0x8000 │ │ │ │ + orreq r8, r3, #24, 20 @ 0x18000 │ │ │ │ + cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42601c <__cxa_atexit@plt+0x40f90c> │ │ │ │ - ldr r3, [pc, #84] @ 426028 <__cxa_atexit@plt+0x40f918> │ │ │ │ + bcc 426044 <__cxa_atexit@plt+0x40f934> │ │ │ │ + ldr r3, [pc, #84] @ 426050 <__cxa_atexit@plt+0x40f940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #12]! │ │ │ │ - ldr r3, [pc, #60] @ 42602c <__cxa_atexit@plt+0x40f91c> │ │ │ │ + ldr r3, [pc, #60] @ 426054 <__cxa_atexit@plt+0x40f944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #-8] │ │ │ │ str r1, [r9, #-4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - ldr r3, [pc, #36] @ 426030 <__cxa_atexit@plt+0x40f920> │ │ │ │ + ldr r3, [pc, #36] @ 426058 <__cxa_atexit@plt+0x40f948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - orreq r7, r3, #136, 20 @ 0x88000 │ │ │ │ - orreq r8, r3, #128, 18 @ 0x200000 │ │ │ │ + orreq r7, r3, #96, 20 @ 0x60000 │ │ │ │ + orreq r8, r3, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426078 <__cxa_atexit@plt+0x40f968> │ │ │ │ - ldr r7, [pc, #52] @ 426088 <__cxa_atexit@plt+0x40f978> │ │ │ │ + bhi 4260a0 <__cxa_atexit@plt+0x40f990> │ │ │ │ + ldr r7, [pc, #52] @ 4260b0 <__cxa_atexit@plt+0x40f9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42606c <__cxa_atexit@plt+0x40f95c> │ │ │ │ + beq 426094 <__cxa_atexit@plt+0x40f984> │ │ │ │ mov r7, r8 │ │ │ │ - b 426098 <__cxa_atexit@plt+0x40f988> │ │ │ │ + b 4260c0 <__cxa_atexit@plt+0x40f9b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42608c <__cxa_atexit@plt+0x40f97c> │ │ │ │ + ldr r7, [pc, #12] @ 4260b4 <__cxa_atexit@plt+0x40f9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 42612c <__cxa_atexit@plt+0x40fa1c> │ │ │ │ + ldr r1, [pc, #132] @ 426154 <__cxa_atexit@plt+0x40fa44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4260e4 <__cxa_atexit@plt+0x40f9d4> │ │ │ │ + beq 42610c <__cxa_atexit@plt+0x40f9fc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 4260f0 <__cxa_atexit@plt+0x40f9e0> │ │ │ │ - ldr r7, [pc, #92] @ 426134 <__cxa_atexit@plt+0x40fa24> │ │ │ │ + bge 426118 <__cxa_atexit@plt+0x40fa08> │ │ │ │ + ldr r7, [pc, #92] @ 42615c <__cxa_atexit@plt+0x40fa4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 426118 <__cxa_atexit@plt+0x40fa08> │ │ │ │ + bne 426140 <__cxa_atexit@plt+0x40fa30> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 426130 <__cxa_atexit@plt+0x40fa20> │ │ │ │ + ldr r2, [pc, #44] @ 426158 <__cxa_atexit@plt+0x40fa48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 426138 <__cxa_atexit@plt+0x40fa28> │ │ │ │ + ldr r7, [pc, #24] @ 426160 <__cxa_atexit@plt+0x40fa50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r7, r3, #120, 18 @ 0x1e0000 │ │ │ │ - orreq r7, r3, #108, 16 @ 0x6c0000 │ │ │ │ - orreq r7, r3, #60, 16 @ 0x3c0000 │ │ │ │ + orreq r7, r3, #80, 18 @ 0x140000 │ │ │ │ + orreq r7, r3, #68, 16 @ 0x440000 │ │ │ │ + orreq r7, r3, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 426168 <__cxa_atexit@plt+0x40fa58> │ │ │ │ - ldr r7, [pc, #72] @ 4261a4 <__cxa_atexit@plt+0x40fa94> │ │ │ │ + bge 426190 <__cxa_atexit@plt+0x40fa80> │ │ │ │ + ldr r7, [pc, #72] @ 4261cc <__cxa_atexit@plt+0x40fabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne 426190 <__cxa_atexit@plt+0x40fa80> │ │ │ │ + bne 4261b8 <__cxa_atexit@plt+0x40faa8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #48] @ 4261ac <__cxa_atexit@plt+0x40fa9c> │ │ │ │ + ldr r2, [pc, #48] @ 4261d4 <__cxa_atexit@plt+0x40fac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4261a8 <__cxa_atexit@plt+0x40fa98> │ │ │ │ + ldr r7, [pc, #16] @ 4261d0 <__cxa_atexit@plt+0x40fac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ - orreq r7, r3, #196, 14 @ 0x3100000 │ │ │ │ - orreq r7, r3, #0, 18 │ │ │ │ + orreq r7, r3, #192, 14 @ 0x3000000 │ │ │ │ + orreq r7, r3, #156, 14 @ 0x2700000 │ │ │ │ + orreq r7, r3, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4261f4 <__cxa_atexit@plt+0x40fae4> │ │ │ │ - ldr r7, [pc, #52] @ 426204 <__cxa_atexit@plt+0x40faf4> │ │ │ │ + bhi 42621c <__cxa_atexit@plt+0x40fb0c> │ │ │ │ + ldr r7, [pc, #52] @ 42622c <__cxa_atexit@plt+0x40fb1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4261e8 <__cxa_atexit@plt+0x40fad8> │ │ │ │ + beq 426210 <__cxa_atexit@plt+0x40fb00> │ │ │ │ mov r7, r8 │ │ │ │ - b 426214 <__cxa_atexit@plt+0x40fb04> │ │ │ │ + b 42623c <__cxa_atexit@plt+0x40fb2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 426208 <__cxa_atexit@plt+0x40faf8> │ │ │ │ + ldr r7, [pc, #12] @ 426230 <__cxa_atexit@plt+0x40fb20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq r0, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 426290 <__cxa_atexit@plt+0x40fb80> │ │ │ │ + ldr r1, [pc, #108] @ 4262b8 <__cxa_atexit@plt+0x40fba8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 426260 <__cxa_atexit@plt+0x40fb50> │ │ │ │ + beq 426288 <__cxa_atexit@plt+0x40fb78> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 42626c <__cxa_atexit@plt+0x40fb5c> │ │ │ │ - ldr r7, [pc, #64] @ 426294 <__cxa_atexit@plt+0x40fb84> │ │ │ │ + bge 426294 <__cxa_atexit@plt+0x40fb84> │ │ │ │ + ldr r7, [pc, #64] @ 4262bc <__cxa_atexit@plt+0x40fbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 42627c <__cxa_atexit@plt+0x40fb6c> │ │ │ │ + bne 4262a4 <__cxa_atexit@plt+0x40fb94> │ │ │ │ ldr r8, [r5], #8 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 785de0 <__cxa_atexit@plt+0x76f6d0> │ │ │ │ - ldr r7, [pc, #20] @ 426298 <__cxa_atexit@plt+0x40fb88> │ │ │ │ + b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + ldr r7, [pc, #20] @ 4262c0 <__cxa_atexit@plt+0x40fbb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r7, r3, #120, 30 @ 0x1e0 │ │ │ │ - orreq r7, r3, #76, 30 @ 0x130 │ │ │ │ + orreq r7, r3, #80, 30 @ 0x140 │ │ │ │ + orreq r7, r3, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 4262c8 <__cxa_atexit@plt+0x40fbb8> │ │ │ │ - ldr r7, [pc, #52] @ 4262f0 <__cxa_atexit@plt+0x40fbe0> │ │ │ │ + bge 4262f0 <__cxa_atexit@plt+0x40fbe0> │ │ │ │ + ldr r7, [pc, #52] @ 426318 <__cxa_atexit@plt+0x40fc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne 4262dc <__cxa_atexit@plt+0x40fbcc> │ │ │ │ + bne 426304 <__cxa_atexit@plt+0x40fbf4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785de0 <__cxa_atexit@plt+0x76f6d0> │ │ │ │ - ldr r7, [pc, #16] @ 4262f4 <__cxa_atexit@plt+0x40fbe4> │ │ │ │ + b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + ldr r7, [pc, #16] @ 42631c <__cxa_atexit@plt+0x40fc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #16, 30 @ 0x40 │ │ │ │ - orreq r7, r3, #236, 28 @ 0xec0 │ │ │ │ + orreq r7, r3, #232, 28 @ 0xe80 │ │ │ │ + orreq r7, r3, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4263b8 <__cxa_atexit@plt+0x40fca8> │ │ │ │ - ldr r3, [pc, #176] @ 4263c8 <__cxa_atexit@plt+0x40fcb8> │ │ │ │ + bhi 4263e0 <__cxa_atexit@plt+0x40fcd0> │ │ │ │ + ldr r3, [pc, #176] @ 4263f0 <__cxa_atexit@plt+0x40fce0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 426378 <__cxa_atexit@plt+0x40fc68> │ │ │ │ - ldr r7, [pc, #152] @ 4263cc <__cxa_atexit@plt+0x40fcbc> │ │ │ │ + beq 4263a0 <__cxa_atexit@plt+0x40fc90> │ │ │ │ + ldr r7, [pc, #152] @ 4263f4 <__cxa_atexit@plt+0x40fce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 426388 <__cxa_atexit@plt+0x40fc78> │ │ │ │ + beq 4263b0 <__cxa_atexit@plt+0x40fca0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ - bge 426394 <__cxa_atexit@plt+0x40fc84> │ │ │ │ - ldr r7, [pc, #100] @ 4263d0 <__cxa_atexit@plt+0x40fcc0> │ │ │ │ + bge 4263bc <__cxa_atexit@plt+0x40fcac> │ │ │ │ + ldr r7, [pc, #100] @ 4263f8 <__cxa_atexit@plt+0x40fce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 4263a4 <__cxa_atexit@plt+0x40fc94> │ │ │ │ + bne 4263cc <__cxa_atexit@plt+0x40fcbc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r2, r7 │ │ │ │ - blt 426364 <__cxa_atexit@plt+0x40fc54> │ │ │ │ - ldr r7, [pc, #44] @ 4263d8 <__cxa_atexit@plt+0x40fcc8> │ │ │ │ + blt 42638c <__cxa_atexit@plt+0x40fc7c> │ │ │ │ + ldr r7, [pc, #44] @ 426400 <__cxa_atexit@plt+0x40fcf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4263d4 <__cxa_atexit@plt+0x40fcc4> │ │ │ │ + ldr r7, [pc, #20] @ 4263fc <__cxa_atexit@plt+0x40fcec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - orreq r7, r3, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r0, #52, 12 @ 0x3400000 │ │ │ │ - orreq r7, r3, #152, 10 @ 0x26000000 │ │ │ │ + orreq r7, r3, #200, 10 @ 0x32000000 │ │ │ │ + cmneq r0, #12, 12 @ 0xc00000 │ │ │ │ + orreq r7, r3, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #112] @ 426464 <__cxa_atexit@plt+0x40fd54> │ │ │ │ + ldr r1, [pc, #112] @ 42648c <__cxa_atexit@plt+0x40fd7c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 426430 <__cxa_atexit@plt+0x40fd20> │ │ │ │ + beq 426458 <__cxa_atexit@plt+0x40fd48> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 42643c <__cxa_atexit@plt+0x40fd2c> │ │ │ │ - ldr r7, [pc, #68] @ 426468 <__cxa_atexit@plt+0x40fd58> │ │ │ │ + bge 426464 <__cxa_atexit@plt+0x40fd54> │ │ │ │ + ldr r7, [pc, #68] @ 426490 <__cxa_atexit@plt+0x40fd80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 426450 <__cxa_atexit@plt+0x40fd40> │ │ │ │ + bne 426478 <__cxa_atexit@plt+0x40fd68> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ - blt 42641c <__cxa_atexit@plt+0x40fd0c> │ │ │ │ - ldr r7, [pc, #20] @ 42646c <__cxa_atexit@plt+0x40fd5c> │ │ │ │ + blt 426444 <__cxa_atexit@plt+0x40fd34> │ │ │ │ + ldr r7, [pc, #20] @ 426494 <__cxa_atexit@plt+0x40fd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r7, r3, #56, 10 @ 0xe000000 │ │ │ │ - orreq r7, r3, #236, 8 @ 0xec000000 │ │ │ │ + orreq r7, r3, #16, 10 @ 0x4000000 │ │ │ │ + orreq r7, r3, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r7 │ │ │ │ - bge 4264a0 <__cxa_atexit@plt+0x40fd90> │ │ │ │ - ldr r7, [pc, #56] @ 4264cc <__cxa_atexit@plt+0x40fdbc> │ │ │ │ + bge 4264c8 <__cxa_atexit@plt+0x40fdb8> │ │ │ │ + ldr r7, [pc, #56] @ 4264f4 <__cxa_atexit@plt+0x40fde4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4264c8 <__cxa_atexit@plt+0x40fdb8> │ │ │ │ + ldr r7, [pc, #32] @ 4264f0 <__cxa_atexit@plt+0x40fde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - bne 4264c0 <__cxa_atexit@plt+0x40fdb0> │ │ │ │ + bne 4264e8 <__cxa_atexit@plt+0x40fdd8> │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 42648c <__cxa_atexit@plt+0x40fd7c> │ │ │ │ + blt 4264b4 <__cxa_atexit@plt+0x40fda4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #156, 8 @ 0x9c000000 │ │ │ │ - orreq r7, r3, #200, 8 @ 0xc8000000 │ │ │ │ + orreq r7, r3, #116, 8 @ 0x74000000 │ │ │ │ + orreq r7, r3, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426580 <__cxa_atexit@plt+0x40fe70> │ │ │ │ - ldr r3, [pc, #160] @ 426590 <__cxa_atexit@plt+0x40fe80> │ │ │ │ + bhi 4265a8 <__cxa_atexit@plt+0x40fe98> │ │ │ │ + ldr r3, [pc, #160] @ 4265b8 <__cxa_atexit@plt+0x40fea8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 426548 <__cxa_atexit@plt+0x40fe38> │ │ │ │ - ldr r7, [pc, #136] @ 426594 <__cxa_atexit@plt+0x40fe84> │ │ │ │ + beq 426570 <__cxa_atexit@plt+0x40fe60> │ │ │ │ + ldr r7, [pc, #136] @ 4265bc <__cxa_atexit@plt+0x40feac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r9, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 426558 <__cxa_atexit@plt+0x40fe48> │ │ │ │ + beq 426580 <__cxa_atexit@plt+0x40fe70> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ - bge 426564 <__cxa_atexit@plt+0x40fe54> │ │ │ │ + bge 42658c <__cxa_atexit@plt+0x40fe7c> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 426574 <__cxa_atexit@plt+0x40fe64> │ │ │ │ + bne 42659c <__cxa_atexit@plt+0x40fe8c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 426540 <__cxa_atexit@plt+0x40fe30> │ │ │ │ + blt 426568 <__cxa_atexit@plt+0x40fe58> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 426598 <__cxa_atexit@plt+0x40fe88> │ │ │ │ + ldr r7, [pc, #16] @ 4265c0 <__cxa_atexit@plt+0x40feb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ 42661c <__cxa_atexit@plt+0x40ff0c> │ │ │ │ + ldr r2, [pc, #108] @ 426644 <__cxa_atexit@plt+0x40ff34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4265ec <__cxa_atexit@plt+0x40fedc> │ │ │ │ + beq 426614 <__cxa_atexit@plt+0x40ff04> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 4265f8 <__cxa_atexit@plt+0x40fee8> │ │ │ │ + bge 426620 <__cxa_atexit@plt+0x40ff10> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - bne 426610 <__cxa_atexit@plt+0x40ff00> │ │ │ │ + bne 426638 <__cxa_atexit@plt+0x40ff28> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ cmp r1, r2 │ │ │ │ - blt 4265e4 <__cxa_atexit@plt+0x40fed4> │ │ │ │ + blt 42660c <__cxa_atexit@plt+0x40fefc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 426654 <__cxa_atexit@plt+0x40ff44> │ │ │ │ + blt 42667c <__cxa_atexit@plt+0x40ff6c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - bne 426654 <__cxa_atexit@plt+0x40ff44> │ │ │ │ + bne 42667c <__cxa_atexit@plt+0x40ff6c> │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, r2 │ │ │ │ movlt r7, r3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42671c <__cxa_atexit@plt+0x41000c> │ │ │ │ - ldr r3, [pc, #176] @ 42672c <__cxa_atexit@plt+0x41001c> │ │ │ │ + bhi 426744 <__cxa_atexit@plt+0x410034> │ │ │ │ + ldr r3, [pc, #176] @ 426754 <__cxa_atexit@plt+0x410044> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4266dc <__cxa_atexit@plt+0x40ffcc> │ │ │ │ - ldr r7, [pc, #152] @ 426730 <__cxa_atexit@plt+0x410020> │ │ │ │ + beq 426704 <__cxa_atexit@plt+0x40fff4> │ │ │ │ + ldr r7, [pc, #152] @ 426758 <__cxa_atexit@plt+0x410048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4266ec <__cxa_atexit@plt+0x40ffdc> │ │ │ │ + beq 426714 <__cxa_atexit@plt+0x410004> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ - bge 4266f8 <__cxa_atexit@plt+0x40ffe8> │ │ │ │ - ldr r7, [pc, #100] @ 426734 <__cxa_atexit@plt+0x410024> │ │ │ │ + bge 426720 <__cxa_atexit@plt+0x410010> │ │ │ │ + ldr r7, [pc, #100] @ 42675c <__cxa_atexit@plt+0x41004c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 426708 <__cxa_atexit@plt+0x40fff8> │ │ │ │ + bne 426730 <__cxa_atexit@plt+0x410020> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r2, r7 │ │ │ │ - blt 4266c8 <__cxa_atexit@plt+0x40ffb8> │ │ │ │ - ldr r7, [pc, #44] @ 42673c <__cxa_atexit@plt+0x41002c> │ │ │ │ + blt 4266f0 <__cxa_atexit@plt+0x40ffe0> │ │ │ │ + ldr r7, [pc, #44] @ 426764 <__cxa_atexit@plt+0x410054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 426738 <__cxa_atexit@plt+0x410028> │ │ │ │ + ldr r7, [pc, #20] @ 426760 <__cxa_atexit@plt+0x410050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - orreq r7, r3, #140, 4 @ 0xc0000008 │ │ │ │ - cmneq r0, #216, 4 @ 0x8000000d │ │ │ │ - orreq r7, r3, #52, 4 @ 0x40000003 │ │ │ │ + orreq r7, r3, #100, 4 @ 0x40000006 │ │ │ │ + cmneq r0, #176, 4 │ │ │ │ + orreq r7, r3, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #112] @ 4267c8 <__cxa_atexit@plt+0x4100b8> │ │ │ │ + ldr r1, [pc, #112] @ 4267f0 <__cxa_atexit@plt+0x4100e0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 426794 <__cxa_atexit@plt+0x410084> │ │ │ │ + beq 4267bc <__cxa_atexit@plt+0x4100ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bge 4267a0 <__cxa_atexit@plt+0x410090> │ │ │ │ - ldr r7, [pc, #68] @ 4267cc <__cxa_atexit@plt+0x4100bc> │ │ │ │ + bge 4267c8 <__cxa_atexit@plt+0x4100b8> │ │ │ │ + ldr r7, [pc, #68] @ 4267f4 <__cxa_atexit@plt+0x4100e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 4267b4 <__cxa_atexit@plt+0x4100a4> │ │ │ │ + bne 4267dc <__cxa_atexit@plt+0x4100cc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ - blt 426780 <__cxa_atexit@plt+0x410070> │ │ │ │ - ldr r7, [pc, #20] @ 4267d0 <__cxa_atexit@plt+0x4100c0> │ │ │ │ + blt 4267a8 <__cxa_atexit@plt+0x410098> │ │ │ │ + ldr r7, [pc, #20] @ 4267f8 <__cxa_atexit@plt+0x4100e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r7, r3, #212, 2 @ 0x35 │ │ │ │ - orreq r7, r3, #136, 2 @ 0x22 │ │ │ │ + orreq r7, r3, #172, 2 @ 0x2b │ │ │ │ + orreq r7, r3, #96, 2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r7 │ │ │ │ - bge 426804 <__cxa_atexit@plt+0x4100f4> │ │ │ │ - ldr r7, [pc, #56] @ 426830 <__cxa_atexit@plt+0x410120> │ │ │ │ + bge 42682c <__cxa_atexit@plt+0x41011c> │ │ │ │ + ldr r7, [pc, #56] @ 426858 <__cxa_atexit@plt+0x410148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 42682c <__cxa_atexit@plt+0x41011c> │ │ │ │ + ldr r7, [pc, #32] @ 426854 <__cxa_atexit@plt+0x410144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - bne 426824 <__cxa_atexit@plt+0x410114> │ │ │ │ + bne 42684c <__cxa_atexit@plt+0x41013c> │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 4267f0 <__cxa_atexit@plt+0x4100e0> │ │ │ │ + blt 426818 <__cxa_atexit@plt+0x410108> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #56, 2 │ │ │ │ - orreq r7, r3, #100, 2 │ │ │ │ + orreq r7, r3, #16, 2 │ │ │ │ + orreq r7, r3, #60, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426878 <__cxa_atexit@plt+0x410168> │ │ │ │ - ldr r7, [pc, #64] @ 426894 <__cxa_atexit@plt+0x410184> │ │ │ │ + bhi 4268a0 <__cxa_atexit@plt+0x410190> │ │ │ │ + ldr r7, [pc, #64] @ 4268bc <__cxa_atexit@plt+0x4101ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 42686c <__cxa_atexit@plt+0x41015c> │ │ │ │ + beq 426894 <__cxa_atexit@plt+0x410184> │ │ │ │ mov r7, r9 │ │ │ │ - b 426098 <__cxa_atexit@plt+0x40f988> │ │ │ │ + b 4260c0 <__cxa_atexit@plt+0x40f9b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 426898 <__cxa_atexit@plt+0x410188> │ │ │ │ + ldr r7, [pc, #24] @ 4268c0 <__cxa_atexit@plt+0x4101b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - cmneq r0, #108, 2 │ │ │ │ + cmneq r0, #68, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42694c <__cxa_atexit@plt+0x41023c> │ │ │ │ - ldr r3, [pc, #160] @ 42695c <__cxa_atexit@plt+0x41024c> │ │ │ │ + bhi 426974 <__cxa_atexit@plt+0x410264> │ │ │ │ + ldr r3, [pc, #160] @ 426984 <__cxa_atexit@plt+0x410274> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 426918 <__cxa_atexit@plt+0x410208> │ │ │ │ - ldr r7, [pc, #136] @ 426960 <__cxa_atexit@plt+0x410250> │ │ │ │ + beq 426940 <__cxa_atexit@plt+0x410230> │ │ │ │ + ldr r7, [pc, #136] @ 426988 <__cxa_atexit@plt+0x410278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r9, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 426928 <__cxa_atexit@plt+0x410218> │ │ │ │ + beq 426950 <__cxa_atexit@plt+0x410240> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ - bge 426934 <__cxa_atexit@plt+0x410224> │ │ │ │ + bge 42695c <__cxa_atexit@plt+0x41024c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 426944 <__cxa_atexit@plt+0x410234> │ │ │ │ + bne 42696c <__cxa_atexit@plt+0x41025c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 42690c <__cxa_atexit@plt+0x4101fc> │ │ │ │ + blt 426934 <__cxa_atexit@plt+0x410224> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 426964 <__cxa_atexit@plt+0x410254> │ │ │ │ + ldr r7, [pc, #16] @ 42698c <__cxa_atexit@plt+0x41027c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmneq r0, #176 @ 0xb0 │ │ │ │ + cmneq r0, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 4269e4 <__cxa_atexit@plt+0x4102d4> │ │ │ │ + ldr r2, [pc, #104] @ 426a0c <__cxa_atexit@plt+0x4102fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4269bc <__cxa_atexit@plt+0x4102ac> │ │ │ │ + beq 4269e4 <__cxa_atexit@plt+0x4102d4> │ │ │ │ ldm r5, {r2, r3} │ │ │ │ ldr r1, [r7, #3] │ │ │ │ cmp r2, r1 │ │ │ │ - bge 4269c8 <__cxa_atexit@plt+0x4102b8> │ │ │ │ + bge 4269f0 <__cxa_atexit@plt+0x4102e0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 4269dc <__cxa_atexit@plt+0x4102cc> │ │ │ │ + bne 426a04 <__cxa_atexit@plt+0x4102f4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ cmp r1, r2 │ │ │ │ - blt 4269b0 <__cxa_atexit@plt+0x4102a0> │ │ │ │ + blt 4269d8 <__cxa_atexit@plt+0x4102c8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ cmp r2, r1 │ │ │ │ - bge 426a10 <__cxa_atexit@plt+0x410300> │ │ │ │ + bge 426a38 <__cxa_atexit@plt+0x410328> │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bne 426a08 <__cxa_atexit@plt+0x4102f8> │ │ │ │ + bne 426a30 <__cxa_atexit@plt+0x410320> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, r2 │ │ │ │ movlt r7, r3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426a9c <__cxa_atexit@plt+0x41038c> │ │ │ │ - ldr r3, [pc, #120] @ 426ac4 <__cxa_atexit@plt+0x4103b4> │ │ │ │ + bhi 426ac4 <__cxa_atexit@plt+0x4103b4> │ │ │ │ + ldr r3, [pc, #120] @ 426aec <__cxa_atexit@plt+0x4103dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 426a8c <__cxa_atexit@plt+0x41037c> │ │ │ │ + beq 426ab4 <__cxa_atexit@plt+0x4103a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 426aac <__cxa_atexit@plt+0x41039c> │ │ │ │ - ldr r7, [pc, #92] @ 426acc <__cxa_atexit@plt+0x4103bc> │ │ │ │ + bcc 426ad4 <__cxa_atexit@plt+0x4103c4> │ │ │ │ + ldr r7, [pc, #92] @ 426af4 <__cxa_atexit@plt+0x4103e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 426ac8 <__cxa_atexit@plt+0x4103b8> │ │ │ │ + ldr r7, [pc, #36] @ 426af0 <__cxa_atexit@plt+0x4103e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq r0, #140, 30 @ 0x230 │ │ │ │ - orreq r7, r3, #8 │ │ │ │ + cmneq r0, #100, 30 @ 0x190 │ │ │ │ + orreq r6, r3, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 426b08 <__cxa_atexit@plt+0x4103f8> │ │ │ │ - ldr r2, [pc, #32] @ 426b14 <__cxa_atexit@plt+0x410404> │ │ │ │ + bcc 426b30 <__cxa_atexit@plt+0x410420> │ │ │ │ + ldr r2, [pc, #32] @ 426b3c <__cxa_atexit@plt+0x41042c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r3, #132, 30 @ 0x210 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r3, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426b88 <__cxa_atexit@plt+0x410478> │ │ │ │ - ldr r3, [pc, #120] @ 426bb0 <__cxa_atexit@plt+0x4104a0> │ │ │ │ + bhi 426bb0 <__cxa_atexit@plt+0x4104a0> │ │ │ │ + ldr r3, [pc, #120] @ 426bd8 <__cxa_atexit@plt+0x4104c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 426b78 <__cxa_atexit@plt+0x410468> │ │ │ │ + beq 426ba0 <__cxa_atexit@plt+0x410490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 426b98 <__cxa_atexit@plt+0x410488> │ │ │ │ - ldr r7, [pc, #92] @ 426bb8 <__cxa_atexit@plt+0x4104a8> │ │ │ │ + bcc 426bc0 <__cxa_atexit@plt+0x4104b0> │ │ │ │ + ldr r7, [pc, #92] @ 426be0 <__cxa_atexit@plt+0x4104d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 426bb4 <__cxa_atexit@plt+0x4104a4> │ │ │ │ + ldr r7, [pc, #36] @ 426bdc <__cxa_atexit@plt+0x4104cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq r0, #164, 28 @ 0xa40 │ │ │ │ - orreq r6, r3, #28, 30 @ 0x70 │ │ │ │ + cmneq r0, #124, 28 @ 0x7c0 │ │ │ │ + orreq r6, r3, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 426bf4 <__cxa_atexit@plt+0x4104e4> │ │ │ │ - ldr r2, [pc, #32] @ 426c00 <__cxa_atexit@plt+0x4104f0> │ │ │ │ + bcc 426c1c <__cxa_atexit@plt+0x41050c> │ │ │ │ + ldr r2, [pc, #32] @ 426c28 <__cxa_atexit@plt+0x410518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r3, #152, 28 @ 0x980 │ │ │ │ - cmneq r0, #0, 30 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r3, #112, 28 @ 0x700 │ │ │ │ + cmneq r0, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 426c28 <__cxa_atexit@plt+0x410518> │ │ │ │ + ldr r7, [pc, #12] @ 426c50 <__cxa_atexit@plt+0x410540> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 28 @ 0xf40 │ │ │ │ - cmneq r0, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r0, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r0, #148, 28 @ 0x940 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426c80 <__cxa_atexit@plt+0x410570> │ │ │ │ - ldr r3, [pc, #64] @ 426c90 <__cxa_atexit@plt+0x410580> │ │ │ │ + bhi 426ca8 <__cxa_atexit@plt+0x410598> │ │ │ │ + ldr r3, [pc, #64] @ 426cb8 <__cxa_atexit@plt+0x4105a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 426c70 <__cxa_atexit@plt+0x410560> │ │ │ │ - ldr r7, [pc, #48] @ 426c94 <__cxa_atexit@plt+0x410584> │ │ │ │ + beq 426c98 <__cxa_atexit@plt+0x410588> │ │ │ │ + ldr r7, [pc, #48] @ 426cbc <__cxa_atexit@plt+0x4105ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 426c98 <__cxa_atexit@plt+0x410588> │ │ │ │ + ldr r7, [pc, #16] @ 426cc0 <__cxa_atexit@plt+0x4105b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r0, #144, 28 @ 0x900 │ │ │ │ - cmneq r0, #172, 28 @ 0xac0 │ │ │ │ - cmneq r0, #80, 28 @ 0x500 │ │ │ │ + cmneq r0, #104, 28 @ 0x680 │ │ │ │ + cmneq r0, #132, 28 @ 0x840 │ │ │ │ + cmneq r0, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 426cbc <__cxa_atexit@plt+0x4105ac> │ │ │ │ + ldr r7, [pc, #12] @ 426ce4 <__cxa_atexit@plt+0x4105d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 28 @ 0x440 │ │ │ │ + cmneq r0, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 426ce0 <__cxa_atexit@plt+0x4105d0> │ │ │ │ + ldr r7, [pc, #12] @ 426d08 <__cxa_atexit@plt+0x4105f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #132, 24 @ 0x8400 │ │ │ │ + orreq r6, r3, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 426d04 <__cxa_atexit@plt+0x4105f4> │ │ │ │ + ldr r7, [pc, #12] @ 426d2c <__cxa_atexit@plt+0x41061c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #96, 24 @ 0x6000 │ │ │ │ - cmneq r0, #52, 30 @ 0xd0 │ │ │ │ + orreq r6, r3, #56, 24 @ 0x3800 │ │ │ │ + cmneq r0, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 426d60 <__cxa_atexit@plt+0x410650> │ │ │ │ + bhi 426d88 <__cxa_atexit@plt+0x410678> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 426d58 <__cxa_atexit@plt+0x410648> │ │ │ │ - ldr r3, [pc, #44] @ 426d68 <__cxa_atexit@plt+0x410658> │ │ │ │ + beq 426d80 <__cxa_atexit@plt+0x410670> │ │ │ │ + ldr r3, [pc, #44] @ 426d90 <__cxa_atexit@plt+0x410680> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 426d6c <__cxa_atexit@plt+0x41065c> │ │ │ │ + ldr r2, [pc, #40] @ 426d94 <__cxa_atexit@plt+0x410684> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 28 @ 0xf40 │ │ │ │ - orreq r6, r3, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r0, #232, 28 @ 0xe80 │ │ │ │ + cmneq r0, #204, 28 @ 0xcc0 │ │ │ │ + orreq r6, r3, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r0, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 426db8 <__cxa_atexit@plt+0x4106a8> │ │ │ │ - ldr r7, [pc, #52] @ 426dc8 <__cxa_atexit@plt+0x4106b8> │ │ │ │ + bhi 426de0 <__cxa_atexit@plt+0x4106d0> │ │ │ │ + ldr r7, [pc, #52] @ 426df0 <__cxa_atexit@plt+0x4106e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 426dac <__cxa_atexit@plt+0x41069c> │ │ │ │ + beq 426dd4 <__cxa_atexit@plt+0x4106c4> │ │ │ │ mov r7, sl │ │ │ │ - b 426ddc <__cxa_atexit@plt+0x4106cc> │ │ │ │ + b 426e04 <__cxa_atexit@plt+0x4106f4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 426dcc <__cxa_atexit@plt+0x4106bc> │ │ │ │ + ldr r7, [pc, #12] @ 426df4 <__cxa_atexit@plt+0x4106e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, #180, 28 @ 0xb40 │ │ │ │ cmneq r0, #140, 28 @ 0x8c0 │ │ │ │ + cmneq r0, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #188] @ 426ea8 <__cxa_atexit@plt+0x410798> │ │ │ │ + ldr r1, [pc, #188] @ 426ed0 <__cxa_atexit@plt+0x4107c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 426e4c <__cxa_atexit@plt+0x41073c> │ │ │ │ + beq 426e74 <__cxa_atexit@plt+0x410764> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 426e94 <__cxa_atexit@plt+0x410784> │ │ │ │ + bcc 426ebc <__cxa_atexit@plt+0x4107ac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 426e58 <__cxa_atexit@plt+0x410748> │ │ │ │ + beq 426e80 <__cxa_atexit@plt+0x410770> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 426e84 <__cxa_atexit@plt+0x410774> │ │ │ │ + bne 426eac <__cxa_atexit@plt+0x41079c> │ │ │ │ ldr r2, [r5], #12 │ │ │ │ - ldr r1, [pc, #128] @ 426eb8 <__cxa_atexit@plt+0x4107a8> │ │ │ │ + ldr r1, [pc, #128] @ 426ee0 <__cxa_atexit@plt+0x4107d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #120] @ 426ebc <__cxa_atexit@plt+0x4107ac> │ │ │ │ + ldr r6, [pc, #120] @ 426ee4 <__cxa_atexit@plt+0x4107d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ - b 426e78 <__cxa_atexit@plt+0x410768> │ │ │ │ + b 426ea0 <__cxa_atexit@plt+0x410790> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #76] @ 426eb0 <__cxa_atexit@plt+0x4107a0> │ │ │ │ + ldr r1, [pc, #76] @ 426ed8 <__cxa_atexit@plt+0x4107c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #68] @ 426eb4 <__cxa_atexit@plt+0x4107a4> │ │ │ │ + ldr r6, [pc, #68] @ 426edc <__cxa_atexit@plt+0x4107cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #32] @ 426eac <__cxa_atexit@plt+0x41079c> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #32] @ 426ed4 <__cxa_atexit@plt+0x4107c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq r0, #200, 26 @ 0x3200 │ │ │ │ - orreq r6, r3, #20, 24 @ 0x1400 │ │ │ │ - orreq r7, r3, #28, 22 @ 0x7000 │ │ │ │ - orreq r6, r3, #64, 24 @ 0x4000 │ │ │ │ - orreq r7, r3, #72, 22 @ 0x12000 │ │ │ │ - cmneq r0, #156, 26 @ 0x2700 │ │ │ │ + cmneq r0, #160, 26 @ 0x2800 │ │ │ │ + orreq r6, r3, #236, 22 @ 0x3b000 │ │ │ │ + orreq r7, r3, #244, 20 @ 0xf4000 │ │ │ │ + orreq r6, r3, #24, 24 @ 0x1800 │ │ │ │ + orreq r7, r3, #32, 22 @ 0x8000 │ │ │ │ + cmneq r0, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 426f40 <__cxa_atexit@plt+0x410830> │ │ │ │ + bcc 426f68 <__cxa_atexit@plt+0x410858> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 426f00 <__cxa_atexit@plt+0x4107f0> │ │ │ │ + beq 426f28 <__cxa_atexit@plt+0x410818> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 426f2c <__cxa_atexit@plt+0x41081c> │ │ │ │ + bne 426f54 <__cxa_atexit@plt+0x410844> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - b 426f04 <__cxa_atexit@plt+0x4107f4> │ │ │ │ + b 426f2c <__cxa_atexit@plt+0x41081c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #68] @ 426f50 <__cxa_atexit@plt+0x410840> │ │ │ │ + ldr r1, [pc, #68] @ 426f78 <__cxa_atexit@plt+0x410868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - ldr r3, [pc, #56] @ 426f54 <__cxa_atexit@plt+0x410844> │ │ │ │ + ldr r3, [pc, #56] @ 426f7c <__cxa_atexit@plt+0x41086c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #24] @ 426f4c <__cxa_atexit@plt+0x41083c> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #24] @ 426f74 <__cxa_atexit@plt+0x410864> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq r0, #32, 26 @ 0x800 │ │ │ │ - orreq r6, r3, #108, 22 @ 0x1b000 │ │ │ │ - orreq r7, r3, #112, 20 @ 0x70000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq r0, #248, 24 @ 0xf800 │ │ │ │ + orreq r6, r3, #68, 22 @ 0x11000 │ │ │ │ + orreq r7, r3, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 426f88 <__cxa_atexit@plt+0x410878> │ │ │ │ + bhi 426fb0 <__cxa_atexit@plt+0x4108a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 426f90 <__cxa_atexit@plt+0x410880> │ │ │ │ + ldr r2, [pc, #24] @ 426fb8 <__cxa_atexit@plt+0x4108a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #152, 18 @ 0x260000 │ │ │ │ + orreq r6, r3, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42703c <__cxa_atexit@plt+0x41092c> │ │ │ │ - ldr r3, [pc, #144] @ 427044 <__cxa_atexit@plt+0x410934> │ │ │ │ + bhi 427064 <__cxa_atexit@plt+0x410954> │ │ │ │ + ldr r3, [pc, #144] @ 42706c <__cxa_atexit@plt+0x41095c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 42700c <__cxa_atexit@plt+0x4108fc> │ │ │ │ - ldr r1, [pc, #112] @ 427048 <__cxa_atexit@plt+0x410938> │ │ │ │ + beq 427034 <__cxa_atexit@plt+0x410924> │ │ │ │ + ldr r1, [pc, #112] @ 427070 <__cxa_atexit@plt+0x410960> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 42701c <__cxa_atexit@plt+0x41090c> │ │ │ │ + beq 427044 <__cxa_atexit@plt+0x410934> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 427034 <__cxa_atexit@plt+0x410924> │ │ │ │ + bne 42705c <__cxa_atexit@plt+0x41094c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 42704c <__cxa_atexit@plt+0x41093c> │ │ │ │ + ldr r3, [pc, #40] @ 427074 <__cxa_atexit@plt+0x410964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r6, r3, #88, 18 @ 0x160000 │ │ │ │ + orreq r6, r3, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 4270bc <__cxa_atexit@plt+0x4109ac> │ │ │ │ + ldr r2, [pc, #84] @ 4270e4 <__cxa_atexit@plt+0x4109d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 427094 <__cxa_atexit@plt+0x410984> │ │ │ │ + beq 4270bc <__cxa_atexit@plt+0x4109ac> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4270b0 <__cxa_atexit@plt+0x4109a0> │ │ │ │ + bne 4270d8 <__cxa_atexit@plt+0x4109c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 4270c0 <__cxa_atexit@plt+0x4109b0> │ │ │ │ + ldr r3, [pc, #24] @ 4270e8 <__cxa_atexit@plt+0x4109d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r6, r3, #212, 16 @ 0xd40000 │ │ │ │ + orreq r6, r3, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4270f4 <__cxa_atexit@plt+0x4109e4> │ │ │ │ - ldr r3, [pc, #32] @ 427100 <__cxa_atexit@plt+0x4109f0> │ │ │ │ + bne 42711c <__cxa_atexit@plt+0x410a0c> │ │ │ │ + ldr r3, [pc, #32] @ 427128 <__cxa_atexit@plt+0x410a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - orreq r6, r3, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq r0, #196, 16 @ 0xc40000 │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + orreq r6, r3, #116, 16 @ 0x740000 │ │ │ │ + cmneq r0, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427148 <__cxa_atexit@plt+0x410a38> │ │ │ │ + bhi 427170 <__cxa_atexit@plt+0x410a60> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 427150 <__cxa_atexit@plt+0x410a40> │ │ │ │ + ldr r1, [pc, #36] @ 427178 <__cxa_atexit@plt+0x410a68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 427154 <__cxa_atexit@plt+0x410a44> │ │ │ │ + ldr r7, [pc, #28] @ 42717c <__cxa_atexit@plt+0x410a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #228, 14 @ 0x3900000 │ │ │ │ - orreq r7, r3, #84, 16 @ 0x540000 │ │ │ │ + orreq r6, r3, #188, 14 @ 0x2f00000 │ │ │ │ + orreq r7, r3, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42718c <__cxa_atexit@plt+0x410a7c> │ │ │ │ + bhi 4271b4 <__cxa_atexit@plt+0x410aa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 427194 <__cxa_atexit@plt+0x410a84> │ │ │ │ + ldr r1, [pc, #24] @ 4271bc <__cxa_atexit@plt+0x410aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #148, 14 @ 0x2500000 │ │ │ │ + orreq r6, r3, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 427220 <__cxa_atexit@plt+0x410b10> │ │ │ │ + bhi 427248 <__cxa_atexit@plt+0x410b38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42722c <__cxa_atexit@plt+0x410b1c> │ │ │ │ - ldr lr, [pc, #116] @ 42723c <__cxa_atexit@plt+0x410b2c> │ │ │ │ + bcc 427254 <__cxa_atexit@plt+0x410b44> │ │ │ │ + ldr lr, [pc, #116] @ 427264 <__cxa_atexit@plt+0x410b54> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 427240 <__cxa_atexit@plt+0x410b30> │ │ │ │ + ldr r0, [pc, #108] @ 427268 <__cxa_atexit@plt+0x410b58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 427244 <__cxa_atexit@plt+0x410b34> │ │ │ │ + ldr r2, [pc, #80] @ 42726c <__cxa_atexit@plt+0x410b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 427248 <__cxa_atexit@plt+0x410b38> │ │ │ │ + ldr r5, [pc, #68] @ 427270 <__cxa_atexit@plt+0x410b60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 42724c <__cxa_atexit@plt+0x410b3c> │ │ │ │ + ldr r2, [pc, #60] @ 427274 <__cxa_atexit@plt+0x410b64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq r6, r3, #60, 14 @ 0xf00000 │ │ │ │ - orreq r6, r3, #136, 14 @ 0x2200000 │ │ │ │ - orreq r6, r3, #88, 14 @ 0x1600000 │ │ │ │ - orreq r6, r3, #252, 14 @ 0x3f00000 │ │ │ │ + orreq r6, r3, #20, 14 @ 0x500000 │ │ │ │ + orreq r6, r3, #96, 14 @ 0x1800000 │ │ │ │ + orreq r6, r3, #48, 14 @ 0xc00000 │ │ │ │ + orreq r6, r3, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427284 <__cxa_atexit@plt+0x410b74> │ │ │ │ + bhi 4272ac <__cxa_atexit@plt+0x410b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 42728c <__cxa_atexit@plt+0x410b7c> │ │ │ │ + ldr r1, [pc, #24] @ 4272b4 <__cxa_atexit@plt+0x410ba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #156, 12 @ 0x9c00000 │ │ │ │ + orreq r6, r3, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 427310 <__cxa_atexit@plt+0x410c00> │ │ │ │ + bhi 427338 <__cxa_atexit@plt+0x410c28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42731c <__cxa_atexit@plt+0x410c0c> │ │ │ │ - ldr lr, [pc, #104] @ 42732c <__cxa_atexit@plt+0x410c1c> │ │ │ │ + bcc 427344 <__cxa_atexit@plt+0x410c34> │ │ │ │ + ldr lr, [pc, #104] @ 427354 <__cxa_atexit@plt+0x410c44> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 427330 <__cxa_atexit@plt+0x410c20> │ │ │ │ + ldr r0, [pc, #88] @ 427358 <__cxa_atexit@plt+0x410c48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 427334 <__cxa_atexit@plt+0x410c24> │ │ │ │ + ldr r5, [pc, #76] @ 42735c <__cxa_atexit@plt+0x410c4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 427338 <__cxa_atexit@plt+0x410c28> │ │ │ │ + ldr r1, [pc, #68] @ 427360 <__cxa_atexit@plt+0x410c50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r6, r3, #164, 12 @ 0xa400000 │ │ │ │ - orreq r6, r3, #92, 12 @ 0x5c00000 │ │ │ │ - orreq r6, r3, #24, 14 @ 0x600000 │ │ │ │ + orreq r6, r3, #124, 12 @ 0x7c00000 │ │ │ │ + orreq r6, r3, #52, 12 @ 0x3400000 │ │ │ │ + orreq r6, r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4273b4 <__cxa_atexit@plt+0x410ca4> │ │ │ │ + bhi 4273dc <__cxa_atexit@plt+0x410ccc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4273c0 <__cxa_atexit@plt+0x410cb0> │ │ │ │ - ldr lr, [pc, #100] @ 4273d0 <__cxa_atexit@plt+0x410cc0> │ │ │ │ + bcc 4273e8 <__cxa_atexit@plt+0x410cd8> │ │ │ │ + ldr lr, [pc, #100] @ 4273f8 <__cxa_atexit@plt+0x410ce8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 4273d4 <__cxa_atexit@plt+0x410cc4> │ │ │ │ + ldr r0, [pc, #92] @ 4273fc <__cxa_atexit@plt+0x410cec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 4273d8 <__cxa_atexit@plt+0x410cc8> │ │ │ │ + ldr r2, [pc, #64] @ 427400 <__cxa_atexit@plt+0x410cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r6, r3, #152, 10 @ 0x26000000 │ │ │ │ - orreq r6, r3, #0, 16 │ │ │ │ + orreq r6, r3, #112, 10 @ 0x1c000000 │ │ │ │ + orreq r6, r3, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427410 <__cxa_atexit@plt+0x410d00> │ │ │ │ + bhi 427438 <__cxa_atexit@plt+0x410d28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 427418 <__cxa_atexit@plt+0x410d08> │ │ │ │ + ldr r1, [pc, #24] @ 427440 <__cxa_atexit@plt+0x410d30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #16, 10 @ 0x4000000 │ │ │ │ + orreq r6, r3, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4274a0 <__cxa_atexit@plt+0x410d90> │ │ │ │ - ldr lr, [pc, #108] @ 4274a8 <__cxa_atexit@plt+0x410d98> │ │ │ │ + bhi 4274c8 <__cxa_atexit@plt+0x410db8> │ │ │ │ + ldr lr, [pc, #108] @ 4274d0 <__cxa_atexit@plt+0x410dc0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 427488 <__cxa_atexit@plt+0x410d78> │ │ │ │ - ldr r3, [pc, #64] @ 4274ac <__cxa_atexit@plt+0x410d9c> │ │ │ │ + beq 4274b0 <__cxa_atexit@plt+0x410da0> │ │ │ │ + ldr r3, [pc, #64] @ 4274d4 <__cxa_atexit@plt+0x410dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 427498 <__cxa_atexit@plt+0x410d88> │ │ │ │ - b 4274f0 <__cxa_atexit@plt+0x410de0> │ │ │ │ + beq 4274c0 <__cxa_atexit@plt+0x410db0> │ │ │ │ + b 427518 <__cxa_atexit@plt+0x410e08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 4274e4 <__cxa_atexit@plt+0x410dd4> │ │ │ │ + ldr r2, [pc, #28] @ 42750c <__cxa_atexit@plt+0x410dfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4274dc <__cxa_atexit@plt+0x410dcc> │ │ │ │ - b 4274f0 <__cxa_atexit@plt+0x410de0> │ │ │ │ + beq 427504 <__cxa_atexit@plt+0x410df4> │ │ │ │ + b 427518 <__cxa_atexit@plt+0x410e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 42757c <__cxa_atexit@plt+0x410e6c> │ │ │ │ + bne 4275a4 <__cxa_atexit@plt+0x410e94> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4275e0 <__cxa_atexit@plt+0x410ed0> │ │ │ │ - ldr lr, [pc, #232] @ 427614 <__cxa_atexit@plt+0x410f04> │ │ │ │ + bcc 427608 <__cxa_atexit@plt+0x410ef8> │ │ │ │ + ldr lr, [pc, #232] @ 42763c <__cxa_atexit@plt+0x410f2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 427618 <__cxa_atexit@plt+0x410f08> │ │ │ │ + ldr r0, [pc, #228] @ 427640 <__cxa_atexit@plt+0x410f30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 42761c <__cxa_atexit@plt+0x410f0c> │ │ │ │ + ldr r5, [pc, #208] @ 427644 <__cxa_atexit@plt+0x410f34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 427620 <__cxa_atexit@plt+0x410f10> │ │ │ │ + ldr r1, [pc, #200] @ 427648 <__cxa_atexit@plt+0x410f38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4275f4 <__cxa_atexit@plt+0x410ee4> │ │ │ │ - ldr r1, [pc, #120] @ 427608 <__cxa_atexit@plt+0x410ef8> │ │ │ │ + bcc 42761c <__cxa_atexit@plt+0x410f0c> │ │ │ │ + ldr r1, [pc, #120] @ 427630 <__cxa_atexit@plt+0x410f20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 42760c <__cxa_atexit@plt+0x410efc> │ │ │ │ + ldr r0, [pc, #84] @ 427634 <__cxa_atexit@plt+0x410f24> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 427610 <__cxa_atexit@plt+0x410f00> │ │ │ │ + ldr r0, [pc, #76] @ 427638 <__cxa_atexit@plt+0x410f28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - orreq r6, r3, #212, 10 @ 0x35000000 │ │ │ │ + orreq r6, r3, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - orreq r6, r3, #72, 8 @ 0x48000000 │ │ │ │ - orreq r6, r3, #248, 6 @ 0xe0000003 │ │ │ │ - orreq r6, r3, #180, 8 @ 0xb4000000 │ │ │ │ - cmneq r0, #160, 6 @ 0x80000002 │ │ │ │ + orreq r6, r3, #32, 8 @ 0x20000000 │ │ │ │ + orreq r6, r3, #208, 6 @ 0x40000003 │ │ │ │ + orreq r6, r3, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 4276b0 <__cxa_atexit@plt+0x410fa0> │ │ │ │ + bhi 4276d8 <__cxa_atexit@plt+0x410fc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4276bc <__cxa_atexit@plt+0x410fac> │ │ │ │ + bcc 4276e4 <__cxa_atexit@plt+0x410fd4> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 4276cc <__cxa_atexit@plt+0x410fbc> │ │ │ │ + ldr lr, [pc, #96] @ 4276f4 <__cxa_atexit@plt+0x410fe4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 4276d0 <__cxa_atexit@plt+0x410fc0> │ │ │ │ + ldr r5, [pc, #80] @ 4276f8 <__cxa_atexit@plt+0x410fe8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 4276d4 <__cxa_atexit@plt+0x410fc4> │ │ │ │ + ldr r5, [pc, #64] @ 4276fc <__cxa_atexit@plt+0x410fec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #44, 10 @ 0xb000000 │ │ │ │ + orreq r6, r3, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427724 <__cxa_atexit@plt+0x411014> │ │ │ │ - ldr r2, [pc, #56] @ 42772c <__cxa_atexit@plt+0x41101c> │ │ │ │ + bhi 42774c <__cxa_atexit@plt+0x41103c> │ │ │ │ + ldr r2, [pc, #56] @ 427754 <__cxa_atexit@plt+0x411044> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 427730 <__cxa_atexit@plt+0x411020> │ │ │ │ + ldr r1, [pc, #48] @ 427758 <__cxa_atexit@plt+0x411048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 427734 <__cxa_atexit@plt+0x411024> │ │ │ │ + ldr r1, [pc, #40] @ 42775c <__cxa_atexit@plt+0x41104c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #136, 10 @ 0x22000000 │ │ │ │ - orreq r6, r3, #16, 4 │ │ │ │ - orreq r6, r3, #112, 4 │ │ │ │ - cmneq r0, #144, 4 │ │ │ │ + cmneq r0, #96, 10 @ 0x18000000 │ │ │ │ + orreq r6, r3, #232, 2 @ 0x3a │ │ │ │ + orreq r6, r3, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 427820 <__cxa_atexit@plt+0x411110> │ │ │ │ + bhi 427848 <__cxa_atexit@plt+0x411138> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 427828 <__cxa_atexit@plt+0x411118> │ │ │ │ - ldr r9, [pc, #224] @ 427850 <__cxa_atexit@plt+0x411140> │ │ │ │ + bcc 427850 <__cxa_atexit@plt+0x411140> │ │ │ │ + ldr r9, [pc, #224] @ 427878 <__cxa_atexit@plt+0x411168> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #220] @ 427854 <__cxa_atexit@plt+0x411144> │ │ │ │ + ldr r7, [pc, #220] @ 42787c <__cxa_atexit@plt+0x41116c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [r1, #8] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #12]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #184] @ 427858 <__cxa_atexit@plt+0x411148> │ │ │ │ + ldr r2, [pc, #184] @ 427880 <__cxa_atexit@plt+0x411170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-8] │ │ │ │ str r1, [r8, #-4] │ │ │ │ sub r9, r6, #15 │ │ │ │ sub ip, r5, #20 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 427844 <__cxa_atexit@plt+0x411134> │ │ │ │ + bhi 42786c <__cxa_atexit@plt+0x41115c> │ │ │ │ add r6, r3, #56 @ 0x38 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 42783c <__cxa_atexit@plt+0x41112c> │ │ │ │ + bcc 427864 <__cxa_atexit@plt+0x411154> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #128] @ 42785c <__cxa_atexit@plt+0x41114c> │ │ │ │ + ldr lr, [pc, #128] @ 427884 <__cxa_atexit@plt+0x411174> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #112] @ 427860 <__cxa_atexit@plt+0x411150> │ │ │ │ + ldr r5, [pc, #112] @ 427888 <__cxa_atexit@plt+0x411178> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #24]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #96] @ 427864 <__cxa_atexit@plt+0x411154> │ │ │ │ + ldr r5, [pc, #96] @ 42788c <__cxa_atexit@plt+0x41117c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 427830 <__cxa_atexit@plt+0x411120> │ │ │ │ + b 427858 <__cxa_atexit@plt+0x411148> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r6, r3, #152, 2 @ 0x26 │ │ │ │ - orreq r6, r3, #216, 4 @ 0x8000000d │ │ │ │ - orreq r6, r3, #188, 6 @ 0xf0000002 │ │ │ │ + orreq r6, r3, #112, 2 │ │ │ │ + orreq r6, r3, #176, 4 │ │ │ │ + orreq r6, r3, #148, 6 @ 0x50000002 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - cmneq r0, #96, 2 │ │ │ │ + cmneq r0, #56, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4278d4 <__cxa_atexit@plt+0x4111c4> │ │ │ │ - ldr lr, [pc, #84] @ 4278e0 <__cxa_atexit@plt+0x4111d0> │ │ │ │ + bhi 4278fc <__cxa_atexit@plt+0x4111ec> │ │ │ │ + ldr lr, [pc, #84] @ 427908 <__cxa_atexit@plt+0x4111f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #64] @ 4278e4 <__cxa_atexit@plt+0x4111d4> │ │ │ │ + ldr r9, [pc, #64] @ 42790c <__cxa_atexit@plt+0x4111fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 4278c8 <__cxa_atexit@plt+0x4111b8> │ │ │ │ + beq 4278f0 <__cxa_atexit@plt+0x4111e0> │ │ │ │ mov r7, r2 │ │ │ │ - b 4278f4 <__cxa_atexit@plt+0x4111e4> │ │ │ │ + b 42791c <__cxa_atexit@plt+0x41120c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r6, r3, #108 @ 0x6c │ │ │ │ - cmneq r0, #224 @ 0xe0 │ │ │ │ + orreq r6, r3, #68 @ 0x44 │ │ │ │ + cmneq r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 4279d0 <__cxa_atexit@plt+0x4112c0> │ │ │ │ - ldr r9, [pc, #224] @ 4279f4 <__cxa_atexit@plt+0x4112e4> │ │ │ │ + bcc 4279f8 <__cxa_atexit@plt+0x4112e8> │ │ │ │ + ldr r9, [pc, #224] @ 427a1c <__cxa_atexit@plt+0x41130c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #28]! │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ sub r7, r6, #38 @ 0x26 │ │ │ │ str r7, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - ldr r0, [pc, #176] @ 4279f8 <__cxa_atexit@plt+0x4112e8> │ │ │ │ + ldr r0, [pc, #176] @ 427a20 <__cxa_atexit@plt+0x411310> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r9, [r8, #-12] │ │ │ │ - ldr r1, [pc, #156] @ 4279fc <__cxa_atexit@plt+0x4112ec> │ │ │ │ + ldr r1, [pc, #156] @ 427a24 <__cxa_atexit@plt+0x411314> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r8, {r1, sl} │ │ │ │ sub r9, r6, #23 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4279e8 <__cxa_atexit@plt+0x4112d8> │ │ │ │ + bhi 427a10 <__cxa_atexit@plt+0x411300> │ │ │ │ add r6, r3, #80 @ 0x50 │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 4279e0 <__cxa_atexit@plt+0x4112d0> │ │ │ │ - ldr sl, [pc, #124] @ 427a00 <__cxa_atexit@plt+0x4112f0> │ │ │ │ + bcc 427a08 <__cxa_atexit@plt+0x4112f8> │ │ │ │ + ldr sl, [pc, #124] @ 427a28 <__cxa_atexit@plt+0x411318> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #120] @ 427a04 <__cxa_atexit@plt+0x4112f4> │ │ │ │ + ldr lr, [pc, #120] @ 427a2c <__cxa_atexit@plt+0x41131c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 427a08 <__cxa_atexit@plt+0x4112f8> │ │ │ │ + ldr r0, [pc, #116] @ 427a30 <__cxa_atexit@plt+0x411320> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #15 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r3, #48]! @ 0x30 │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r3, #-36] @ 0xffffffdc │ │ │ │ @@ -1066150,76 +1066160,76 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - orreq r6, r3, #24, 2 │ │ │ │ + orreq r6, r3, #240 @ 0xf0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - orreq r6, r3, #4, 4 @ 0x40000000 │ │ │ │ - cmppeq pc, #184, 30 @ p-variant is OBSOLETE @ 0x2e0 │ │ │ │ + orreq r6, r3, #220, 2 @ 0x37 │ │ │ │ + cmppeq pc, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 427a60 <__cxa_atexit@plt+0x411350> │ │ │ │ + bhi 427a88 <__cxa_atexit@plt+0x411378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 427a68 <__cxa_atexit@plt+0x411358> │ │ │ │ - ldr r1, [pc, #64] @ 427a84 <__cxa_atexit@plt+0x411374> │ │ │ │ + bcc 427a90 <__cxa_atexit@plt+0x411380> │ │ │ │ + ldr r1, [pc, #64] @ 427aac <__cxa_atexit@plt+0x41139c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 427a88 <__cxa_atexit@plt+0x411378> │ │ │ │ + ldr r0, [pc, #60] @ 427ab0 <__cxa_atexit@plt+0x4113a0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ + b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ mov r6, r3 │ │ │ │ - b 427a70 <__cxa_atexit@plt+0x411360> │ │ │ │ + b 427a98 <__cxa_atexit@plt+0x411388> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 427a80 <__cxa_atexit@plt+0x411370> │ │ │ │ + ldr r7, [pc, #8] @ 427aa8 <__cxa_atexit@plt+0x411398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r0, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ - cmppeq pc, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + cmppeq pc, #20, 30 @ p-variant is OBSOLETE @ 0x50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 427b08 <__cxa_atexit@plt+0x4113f8> │ │ │ │ - ldr r8, [pc, #96] @ 427b14 <__cxa_atexit@plt+0x411404> │ │ │ │ + bcc 427b30 <__cxa_atexit@plt+0x411420> │ │ │ │ + ldr r8, [pc, #96] @ 427b3c <__cxa_atexit@plt+0x41142c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 427b18 <__cxa_atexit@plt+0x411408> │ │ │ │ + ldr lr, [pc, #92] @ 427b40 <__cxa_atexit@plt+0x411430> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 427b1c <__cxa_atexit@plt+0x41140c> │ │ │ │ + ldr r9, [pc, #84] @ 427b44 <__cxa_atexit@plt+0x411434> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -1066228,733 +1066238,733 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - orreq r6, r3, #208 @ 0xd0 │ │ │ │ + orreq r6, r3, #168 @ 0xa8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 427f20 <__cxa_atexit@plt+0x411810> │ │ │ │ - cmppeq pc, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ + b 427f48 <__cxa_atexit@plt+0x411838> │ │ │ │ + cmppeq pc, #120, 28 @ p-variant is OBSOLETE @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427b6c <__cxa_atexit@plt+0x41145c> │ │ │ │ + bhi 427b94 <__cxa_atexit@plt+0x411484> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 427b74 <__cxa_atexit@plt+0x411464> │ │ │ │ + ldr r1, [pc, #36] @ 427b9c <__cxa_atexit@plt+0x41148c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 427b78 <__cxa_atexit@plt+0x411468> │ │ │ │ + ldr r7, [pc, #28] @ 427ba0 <__cxa_atexit@plt+0x411490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #192, 26 @ 0x3000 │ │ │ │ - orreq r6, r3, #48, 28 @ 0x300 │ │ │ │ + orreq r5, r3, #152, 26 @ 0x2600 │ │ │ │ + orreq r6, r3, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427bb0 <__cxa_atexit@plt+0x4114a0> │ │ │ │ + bhi 427bd8 <__cxa_atexit@plt+0x4114c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 427bb8 <__cxa_atexit@plt+0x4114a8> │ │ │ │ + ldr r1, [pc, #24] @ 427be0 <__cxa_atexit@plt+0x4114d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ + orreq r5, r3, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 427c20 <__cxa_atexit@plt+0x411510> │ │ │ │ + bhi 427c48 <__cxa_atexit@plt+0x411538> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 427c2c <__cxa_atexit@plt+0x41151c> │ │ │ │ - ldr lr, [pc, #76] @ 427c3c <__cxa_atexit@plt+0x41152c> │ │ │ │ + bcc 427c54 <__cxa_atexit@plt+0x411544> │ │ │ │ + ldr lr, [pc, #76] @ 427c64 <__cxa_atexit@plt+0x411554> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 427c40 <__cxa_atexit@plt+0x411530> │ │ │ │ + ldr r9, [pc, #64] @ 427c68 <__cxa_atexit@plt+0x411558> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r5, r3, #124, 26 @ 0x1f00 │ │ │ │ + orreq r5, r3, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427cb0 <__cxa_atexit@plt+0x4115a0> │ │ │ │ + bhi 427cd8 <__cxa_atexit@plt+0x4115c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 427cbc <__cxa_atexit@plt+0x4115ac> │ │ │ │ + bcc 427ce4 <__cxa_atexit@plt+0x4115d4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 427ccc <__cxa_atexit@plt+0x4115bc> │ │ │ │ + ldr lr, [pc, #76] @ 427cf4 <__cxa_atexit@plt+0x4115e4> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 427cd0 <__cxa_atexit@plt+0x4115c0> │ │ │ │ + ldr sl, [pc, #68] @ 427cf8 <__cxa_atexit@plt+0x4115e8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r5, r3, #12, 30 @ 0x30 │ │ │ │ - cmppeq pc, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ + orreq r5, r3, #228, 28 @ 0xe40 │ │ │ │ + cmppeq pc, #200, 24 @ p-variant is OBSOLETE @ 0xc800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 427d58 <__cxa_atexit@plt+0x411648> │ │ │ │ + bhi 427d80 <__cxa_atexit@plt+0x411670> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 427d64 <__cxa_atexit@plt+0x411654> │ │ │ │ - ldr sl, [pc, #104] @ 427d74 <__cxa_atexit@plt+0x411664> │ │ │ │ + bcc 427d8c <__cxa_atexit@plt+0x41167c> │ │ │ │ + ldr sl, [pc, #104] @ 427d9c <__cxa_atexit@plt+0x41168c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ sub r2, r6, #7 │ │ │ │ - ldr lr, [pc, #88] @ 427d78 <__cxa_atexit@plt+0x411668> │ │ │ │ + ldr lr, [pc, #88] @ 427da0 <__cxa_atexit@plt+0x411690> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ 427d7c <__cxa_atexit@plt+0x41166c> │ │ │ │ + ldr r5, [pc, #60] @ 427da4 <__cxa_atexit@plt+0x411694> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - orreq r5, r3, #120, 28 @ 0x780 │ │ │ │ + orreq r5, r3, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 427dcc <__cxa_atexit@plt+0x4116bc> │ │ │ │ - ldr r2, [pc, #56] @ 427dd4 <__cxa_atexit@plt+0x4116c4> │ │ │ │ + bhi 427df4 <__cxa_atexit@plt+0x4116e4> │ │ │ │ + ldr r2, [pc, #56] @ 427dfc <__cxa_atexit@plt+0x4116ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 427dd8 <__cxa_atexit@plt+0x4116c8> │ │ │ │ + ldr r1, [pc, #48] @ 427e00 <__cxa_atexit@plt+0x4116f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 427ddc <__cxa_atexit@plt+0x4116cc> │ │ │ │ + ldr r1, [pc, #40] @ 427e04 <__cxa_atexit@plt+0x4116f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ - orreq r5, r3, #104, 22 @ 0x1a000 │ │ │ │ - orreq r5, r3, #200, 22 @ 0x32000 │ │ │ │ - cmppeq pc, #232, 22 @ p-variant is OBSOLETE @ 0x3a000 │ │ │ │ + cmppeq pc, #8, 24 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + orreq r5, r3, #64, 22 @ 0x10000 │ │ │ │ + orreq r5, r3, #160, 22 @ 0x28000 │ │ │ │ + cmppeq pc, #192, 22 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 427ec0 <__cxa_atexit@plt+0x4117b0> │ │ │ │ + bhi 427ee8 <__cxa_atexit@plt+0x4117d8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 427ec8 <__cxa_atexit@plt+0x4117b8> │ │ │ │ - ldr r9, [pc, #216] @ 427ef0 <__cxa_atexit@plt+0x4117e0> │ │ │ │ + bcc 427ef0 <__cxa_atexit@plt+0x4117e0> │ │ │ │ + ldr r9, [pc, #216] @ 427f18 <__cxa_atexit@plt+0x411808> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #212] @ 427ef4 <__cxa_atexit@plt+0x4117e4> │ │ │ │ + ldr r7, [pc, #212] @ 427f1c <__cxa_atexit@plt+0x41180c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [r1, #8] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #12]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #176] @ 427ef8 <__cxa_atexit@plt+0x4117e8> │ │ │ │ + ldr r2, [pc, #176] @ 427f20 <__cxa_atexit@plt+0x411810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-8] │ │ │ │ str r1, [r8, #-4] │ │ │ │ sub r9, r6, #15 │ │ │ │ sub ip, r5, #20 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 427ee4 <__cxa_atexit@plt+0x4117d4> │ │ │ │ + bhi 427f0c <__cxa_atexit@plt+0x4117fc> │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 427edc <__cxa_atexit@plt+0x4117cc> │ │ │ │ - ldr sl, [pc, #136] @ 427efc <__cxa_atexit@plt+0x4117ec> │ │ │ │ + bcc 427f04 <__cxa_atexit@plt+0x4117f4> │ │ │ │ + ldr sl, [pc, #136] @ 427f24 <__cxa_atexit@plt+0x411814> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr lr, [pc, #120] @ 427f00 <__cxa_atexit@plt+0x4117f0> │ │ │ │ + ldr lr, [pc, #120] @ 427f28 <__cxa_atexit@plt+0x411818> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r3, #24]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 427f04 <__cxa_atexit@plt+0x4117f4> │ │ │ │ + ldr r5, [pc, #92] @ 427f2c <__cxa_atexit@plt+0x41181c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 427ed0 <__cxa_atexit@plt+0x4117c0> │ │ │ │ + b 427ef8 <__cxa_atexit@plt+0x4117e8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r5, r3, #240, 20 @ 0xf0000 │ │ │ │ - orreq r5, r3, #48, 24 @ 0x3000 │ │ │ │ + orreq r5, r3, #200, 20 @ 0xc8000 │ │ │ │ + orreq r5, r3, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - orreq r5, r3, #16, 26 @ 0x400 │ │ │ │ + orreq r5, r3, #232, 24 @ 0xe800 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - cmppeq pc, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ + cmppeq pc, #140, 20 @ p-variant is OBSOLETE @ 0x8c000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 427fe4 <__cxa_atexit@plt+0x4118d4> │ │ │ │ - ldr ip, [pc, #216] @ 428018 <__cxa_atexit@plt+0x411908> │ │ │ │ + bcc 42800c <__cxa_atexit@plt+0x4118fc> │ │ │ │ + ldr ip, [pc, #216] @ 428040 <__cxa_atexit@plt+0x411930> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r7, [pc, #212] @ 42801c <__cxa_atexit@plt+0x41190c> │ │ │ │ + ldr r7, [pc, #212] @ 428044 <__cxa_atexit@plt+0x411934> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr lr, [r2], #-8 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r8, #24]! │ │ │ │ sub r7, r6, #34 @ 0x22 │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str ip, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r9, [r8, #-12] │ │ │ │ - ldr r1, [pc, #164] @ 428020 <__cxa_atexit@plt+0x411910> │ │ │ │ + ldr r1, [pc, #164] @ 428048 <__cxa_atexit@plt+0x411938> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r8, {r1, lr} │ │ │ │ sub r9, r6, #23 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42800c <__cxa_atexit@plt+0x4118fc> │ │ │ │ + bhi 428034 <__cxa_atexit@plt+0x411924> │ │ │ │ add r6, r3, #68 @ 0x44 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 428004 <__cxa_atexit@plt+0x4118f4> │ │ │ │ - ldr sl, [pc, #136] @ 428028 <__cxa_atexit@plt+0x411918> │ │ │ │ + bcc 42802c <__cxa_atexit@plt+0x41191c> │ │ │ │ + ldr sl, [pc, #136] @ 428050 <__cxa_atexit@plt+0x411940> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #132] @ 42802c <__cxa_atexit@plt+0x41191c> │ │ │ │ + ldr lr, [pc, #132] @ 428054 <__cxa_atexit@plt+0x411944> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #128] @ 428030 <__cxa_atexit@plt+0x411920> │ │ │ │ + ldr r0, [pc, #128] @ 428058 <__cxa_atexit@plt+0x411948> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #7 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r1, [r5] │ │ │ │ str sl, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ - ldr r7, [pc, #56] @ 428024 <__cxa_atexit@plt+0x411914> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ + ldr r7, [pc, #56] @ 42804c <__cxa_atexit@plt+0x41193c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - orreq r5, r3, #252, 20 @ 0xfc000 │ │ │ │ - cmppeq pc, #168, 24 @ p-variant is OBSOLETE @ 0xa800 │ │ │ │ + orreq r5, r3, #212, 20 @ 0xd4000 │ │ │ │ + cmppeq pc, #128, 24 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - orreq r5, r3, #232, 22 @ 0x3a000 │ │ │ │ - cmppeq pc, #84, 24 @ p-variant is OBSOLETE @ 0x5400 │ │ │ │ + orreq r5, r3, #192, 22 @ 0x30000 │ │ │ │ + cmppeq pc, #44, 24 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4280c4 <__cxa_atexit@plt+0x4119b4> │ │ │ │ - ldr r3, [pc, #124] @ 4280d4 <__cxa_atexit@plt+0x4119c4> │ │ │ │ + bhi 4280ec <__cxa_atexit@plt+0x4119dc> │ │ │ │ + ldr r3, [pc, #124] @ 4280fc <__cxa_atexit@plt+0x4119ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 4280a4 <__cxa_atexit@plt+0x411994> │ │ │ │ - ldr r1, [pc, #100] @ 4280d8 <__cxa_atexit@plt+0x4119c8> │ │ │ │ + beq 4280cc <__cxa_atexit@plt+0x4119bc> │ │ │ │ + ldr r1, [pc, #100] @ 428100 <__cxa_atexit@plt+0x4119f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sl, #3] │ │ │ │ ldr r2, [sl, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ ldr r8, [r3, #8] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4280b4 <__cxa_atexit@plt+0x4119a4> │ │ │ │ + beq 4280dc <__cxa_atexit@plt+0x4119cc> │ │ │ │ ldr r9, [r5, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 427f20 <__cxa_atexit@plt+0x411810> │ │ │ │ + b 427f48 <__cxa_atexit@plt+0x411838> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4280dc <__cxa_atexit@plt+0x4119cc> │ │ │ │ + ldr r7, [pc, #16] @ 428104 <__cxa_atexit@plt+0x4119f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmppeq pc, #208, 22 @ p-variant is OBSOLETE @ 0x34000 │ │ │ │ - cmppeq pc, #172, 22 @ p-variant is OBSOLETE @ 0x2b000 │ │ │ │ + cmppeq pc, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ + cmppeq pc, #132, 22 @ p-variant is OBSOLETE @ 0x21000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #60] @ 428138 <__cxa_atexit@plt+0x411a28> │ │ │ │ + ldr r2, [pc, #60] @ 428160 <__cxa_atexit@plt+0x411a50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 428128 <__cxa_atexit@plt+0x411a18> │ │ │ │ + beq 428150 <__cxa_atexit@plt+0x411a40> │ │ │ │ ldm r5, {r7, sl} │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ - b 427f20 <__cxa_atexit@plt+0x411810> │ │ │ │ + b 427f48 <__cxa_atexit@plt+0x411838> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq pc, #80, 22 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ + cmppeq pc, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 427f20 <__cxa_atexit@plt+0x411810> │ │ │ │ + b 427f48 <__cxa_atexit@plt+0x411838> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42818c <__cxa_atexit@plt+0x411a7c> │ │ │ │ + bhi 4281b4 <__cxa_atexit@plt+0x411aa4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 428194 <__cxa_atexit@plt+0x411a84> │ │ │ │ + ldr r2, [pc, #24] @ 4281bc <__cxa_atexit@plt+0x411aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #148, 14 @ 0x2500000 │ │ │ │ + orreq r5, r3, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428240 <__cxa_atexit@plt+0x411b30> │ │ │ │ - ldr r3, [pc, #144] @ 428248 <__cxa_atexit@plt+0x411b38> │ │ │ │ + bhi 428268 <__cxa_atexit@plt+0x411b58> │ │ │ │ + ldr r3, [pc, #144] @ 428270 <__cxa_atexit@plt+0x411b60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 428210 <__cxa_atexit@plt+0x411b00> │ │ │ │ - ldr r1, [pc, #112] @ 42824c <__cxa_atexit@plt+0x411b3c> │ │ │ │ + beq 428238 <__cxa_atexit@plt+0x411b28> │ │ │ │ + ldr r1, [pc, #112] @ 428274 <__cxa_atexit@plt+0x411b64> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 428220 <__cxa_atexit@plt+0x411b10> │ │ │ │ + beq 428248 <__cxa_atexit@plt+0x411b38> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 428238 <__cxa_atexit@plt+0x411b28> │ │ │ │ + bne 428260 <__cxa_atexit@plt+0x411b50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 428250 <__cxa_atexit@plt+0x411b40> │ │ │ │ + ldr r3, [pc, #40] @ 428278 <__cxa_atexit@plt+0x411b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r5, r3, #84, 14 @ 0x1500000 │ │ │ │ + orreq r5, r3, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 4282c0 <__cxa_atexit@plt+0x411bb0> │ │ │ │ + ldr r2, [pc, #84] @ 4282e8 <__cxa_atexit@plt+0x411bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 428298 <__cxa_atexit@plt+0x411b88> │ │ │ │ + beq 4282c0 <__cxa_atexit@plt+0x411bb0> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4282b4 <__cxa_atexit@plt+0x411ba4> │ │ │ │ + bne 4282dc <__cxa_atexit@plt+0x411bcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 4282c4 <__cxa_atexit@plt+0x411bb4> │ │ │ │ + ldr r3, [pc, #24] @ 4282ec <__cxa_atexit@plt+0x411bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r5, r3, #208, 12 @ 0xd000000 │ │ │ │ + orreq r5, r3, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4282f8 <__cxa_atexit@plt+0x411be8> │ │ │ │ - ldr r3, [pc, #32] @ 428304 <__cxa_atexit@plt+0x411bf4> │ │ │ │ + bne 428320 <__cxa_atexit@plt+0x411c10> │ │ │ │ + ldr r3, [pc, #32] @ 42832c <__cxa_atexit@plt+0x411c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - orreq r5, r3, #152, 12 @ 0x9800000 │ │ │ │ - cmppeq pc, #192, 12 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + orreq r5, r3, #112, 12 @ 0x7000000 │ │ │ │ + cmppeq pc, #152, 12 @ p-variant is OBSOLETE @ 0x9800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42834c <__cxa_atexit@plt+0x411c3c> │ │ │ │ + bhi 428374 <__cxa_atexit@plt+0x411c64> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 428354 <__cxa_atexit@plt+0x411c44> │ │ │ │ + ldr r1, [pc, #36] @ 42837c <__cxa_atexit@plt+0x411c6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 428358 <__cxa_atexit@plt+0x411c48> │ │ │ │ + ldr r7, [pc, #28] @ 428380 <__cxa_atexit@plt+0x411c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #224, 10 @ 0x38000000 │ │ │ │ - orreq r6, r3, #80, 12 @ 0x5000000 │ │ │ │ + orreq r5, r3, #184, 10 @ 0x2e000000 │ │ │ │ + orreq r6, r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428390 <__cxa_atexit@plt+0x411c80> │ │ │ │ + bhi 4283b8 <__cxa_atexit@plt+0x411ca8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 428398 <__cxa_atexit@plt+0x411c88> │ │ │ │ + ldr r1, [pc, #24] @ 4283c0 <__cxa_atexit@plt+0x411cb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #144, 10 @ 0x24000000 │ │ │ │ + orreq r5, r3, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 42841c <__cxa_atexit@plt+0x411d0c> │ │ │ │ + bhi 428444 <__cxa_atexit@plt+0x411d34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 428428 <__cxa_atexit@plt+0x411d18> │ │ │ │ + bcc 428450 <__cxa_atexit@plt+0x411d40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 428438 <__cxa_atexit@plt+0x411d28> │ │ │ │ + ldr r1, [pc, #104] @ 428460 <__cxa_atexit@plt+0x411d50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 42843c <__cxa_atexit@plt+0x411d2c> │ │ │ │ + ldr sl, [pc, #72] @ 428464 <__cxa_atexit@plt+0x411d54> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 428440 <__cxa_atexit@plt+0x411d30> │ │ │ │ + ldr r2, [pc, #68] @ 428468 <__cxa_atexit@plt+0x411d58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 428444 <__cxa_atexit@plt+0x411d34> │ │ │ │ + ldr r2, [pc, #56] @ 42846c <__cxa_atexit@plt+0x411d5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #64, 10 @ 0x10000000 │ │ │ │ + orreq r5, r3, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r5, r3, #128, 10 @ 0x20000000 │ │ │ │ - orreq r5, r3, #0, 12 │ │ │ │ + orreq r5, r3, #88, 10 @ 0x16000000 │ │ │ │ + orreq r5, r3, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42847c <__cxa_atexit@plt+0x411d6c> │ │ │ │ + bhi 4284a4 <__cxa_atexit@plt+0x411d94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 428484 <__cxa_atexit@plt+0x411d74> │ │ │ │ + ldr r1, [pc, #24] @ 4284ac <__cxa_atexit@plt+0x411d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #164, 8 @ 0xa4000000 │ │ │ │ + orreq r5, r3, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 428508 <__cxa_atexit@plt+0x411df8> │ │ │ │ + bhi 428530 <__cxa_atexit@plt+0x411e20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 428514 <__cxa_atexit@plt+0x411e04> │ │ │ │ - ldr lr, [pc, #104] @ 428524 <__cxa_atexit@plt+0x411e14> │ │ │ │ + bcc 42853c <__cxa_atexit@plt+0x411e2c> │ │ │ │ + ldr lr, [pc, #104] @ 42854c <__cxa_atexit@plt+0x411e3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 428528 <__cxa_atexit@plt+0x411e18> │ │ │ │ + ldr r0, [pc, #88] @ 428550 <__cxa_atexit@plt+0x411e40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 42852c <__cxa_atexit@plt+0x411e1c> │ │ │ │ + ldr r5, [pc, #76] @ 428554 <__cxa_atexit@plt+0x411e44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 428530 <__cxa_atexit@plt+0x411e20> │ │ │ │ + ldr r1, [pc, #68] @ 428558 <__cxa_atexit@plt+0x411e48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r5, r3, #172, 8 @ 0xac000000 │ │ │ │ - orreq r5, r3, #100, 8 @ 0x64000000 │ │ │ │ - orreq r5, r3, #32, 10 @ 0x8000000 │ │ │ │ + orreq r5, r3, #132, 8 @ 0x84000000 │ │ │ │ + orreq r5, r3, #60, 8 @ 0x3c000000 │ │ │ │ + orreq r5, r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4285ac <__cxa_atexit@plt+0x411e9c> │ │ │ │ + bhi 4285d4 <__cxa_atexit@plt+0x411ec4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4285b8 <__cxa_atexit@plt+0x411ea8> │ │ │ │ - ldr lr, [pc, #100] @ 4285c8 <__cxa_atexit@plt+0x411eb8> │ │ │ │ + bcc 4285e0 <__cxa_atexit@plt+0x411ed0> │ │ │ │ + ldr lr, [pc, #100] @ 4285f0 <__cxa_atexit@plt+0x411ee0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 4285cc <__cxa_atexit@plt+0x411ebc> │ │ │ │ + ldr r0, [pc, #92] @ 4285f4 <__cxa_atexit@plt+0x411ee4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 4285d0 <__cxa_atexit@plt+0x411ec0> │ │ │ │ + ldr r2, [pc, #64] @ 4285f8 <__cxa_atexit@plt+0x411ee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - orreq r5, r3, #160, 6 @ 0x80000002 │ │ │ │ - orreq r5, r3, #8, 12 @ 0x800000 │ │ │ │ + orreq r5, r3, #120, 6 @ 0xe0000001 │ │ │ │ + orreq r5, r3, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4286a8 <__cxa_atexit@plt+0x411f98> │ │ │ │ - ldr lr, [pc, #212] @ 4286c8 <__cxa_atexit@plt+0x411fb8> │ │ │ │ + bhi 4286d0 <__cxa_atexit@plt+0x411fc0> │ │ │ │ + ldr lr, [pc, #212] @ 4286f0 <__cxa_atexit@plt+0x411fe0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 428698 <__cxa_atexit@plt+0x411f88> │ │ │ │ + beq 4286c0 <__cxa_atexit@plt+0x411fb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ cmp r2, sl │ │ │ │ - bcc 4286b0 <__cxa_atexit@plt+0x411fa0> │ │ │ │ - ldr lr, [pc, #152] @ 4286cc <__cxa_atexit@plt+0x411fbc> │ │ │ │ + bcc 4286d8 <__cxa_atexit@plt+0x411fc8> │ │ │ │ + ldr lr, [pc, #152] @ 4286f4 <__cxa_atexit@plt+0x411fe4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 4286d0 <__cxa_atexit@plt+0x411fc0> │ │ │ │ + ldr r9, [pc, #148] @ 4286f8 <__cxa_atexit@plt+0x411fe8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 4286d4 <__cxa_atexit@plt+0x411fc4> │ │ │ │ + ldr r3, [pc, #144] @ 4286fc <__cxa_atexit@plt+0x411fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr ip, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -1066968,43 +1066978,43 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - orreq r5, r3, #84, 10 @ 0x15000000 │ │ │ │ + orreq r5, r3, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42875c <__cxa_atexit@plt+0x41204c> │ │ │ │ - ldr lr, [pc, #108] @ 428768 <__cxa_atexit@plt+0x412058> │ │ │ │ + bcc 428784 <__cxa_atexit@plt+0x412074> │ │ │ │ + ldr lr, [pc, #108] @ 428790 <__cxa_atexit@plt+0x412080> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 42876c <__cxa_atexit@plt+0x41205c> │ │ │ │ + ldr r8, [pc, #104] @ 428794 <__cxa_atexit@plt+0x412084> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 428770 <__cxa_atexit@plt+0x412060> │ │ │ │ + ldr r9, [pc, #100] @ 428798 <__cxa_atexit@plt+0x412088> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -1067017,240 +1067027,240 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - orreq r5, r3, #140, 8 @ 0x8c000000 │ │ │ │ - cmppeq pc, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + orreq r5, r3, #100, 8 @ 0x64000000 │ │ │ │ + cmppeq pc, #40, 4 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 428800 <__cxa_atexit@plt+0x4120f0> │ │ │ │ + bhi 428828 <__cxa_atexit@plt+0x412118> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42880c <__cxa_atexit@plt+0x4120fc> │ │ │ │ + bcc 428834 <__cxa_atexit@plt+0x412124> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 42881c <__cxa_atexit@plt+0x41210c> │ │ │ │ + ldr lr, [pc, #96] @ 428844 <__cxa_atexit@plt+0x412134> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 428820 <__cxa_atexit@plt+0x412110> │ │ │ │ + ldr r5, [pc, #80] @ 428848 <__cxa_atexit@plt+0x412138> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 428824 <__cxa_atexit@plt+0x412114> │ │ │ │ + ldr r5, [pc, #64] @ 42884c <__cxa_atexit@plt+0x41213c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #220, 6 @ 0x70000003 │ │ │ │ + orreq r5, r3, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428874 <__cxa_atexit@plt+0x412164> │ │ │ │ - ldr r2, [pc, #56] @ 42887c <__cxa_atexit@plt+0x41216c> │ │ │ │ + bhi 42889c <__cxa_atexit@plt+0x41218c> │ │ │ │ + ldr r2, [pc, #56] @ 4288a4 <__cxa_atexit@plt+0x412194> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 428880 <__cxa_atexit@plt+0x412170> │ │ │ │ + ldr r1, [pc, #48] @ 4288a8 <__cxa_atexit@plt+0x412198> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 428884 <__cxa_atexit@plt+0x412174> │ │ │ │ + ldr r1, [pc, #40] @ 4288ac <__cxa_atexit@plt+0x41219c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #56, 8 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - orreq r5, r3, #192 @ 0xc0 │ │ │ │ - orreq r5, r3, #32, 2 │ │ │ │ - cmppeq pc, #64, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, #16, 8 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + orreq r5, r3, #152 @ 0x98 │ │ │ │ + orreq r5, r3, #248 @ 0xf8 │ │ │ │ + cmppeq pc, #24, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 428970 <__cxa_atexit@plt+0x412260> │ │ │ │ + bhi 428998 <__cxa_atexit@plt+0x412288> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 428978 <__cxa_atexit@plt+0x412268> │ │ │ │ - ldr r9, [pc, #224] @ 4289a0 <__cxa_atexit@plt+0x412290> │ │ │ │ + bcc 4289a0 <__cxa_atexit@plt+0x412290> │ │ │ │ + ldr r9, [pc, #224] @ 4289c8 <__cxa_atexit@plt+0x4122b8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #220] @ 4289a4 <__cxa_atexit@plt+0x412294> │ │ │ │ + ldr r7, [pc, #220] @ 4289cc <__cxa_atexit@plt+0x4122bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [r1, #8] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #12]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #184] @ 4289a8 <__cxa_atexit@plt+0x412298> │ │ │ │ + ldr r2, [pc, #184] @ 4289d0 <__cxa_atexit@plt+0x4122c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-8] │ │ │ │ str r1, [r8, #-4] │ │ │ │ sub r9, r6, #15 │ │ │ │ sub ip, r5, #20 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 428994 <__cxa_atexit@plt+0x412284> │ │ │ │ + bhi 4289bc <__cxa_atexit@plt+0x4122ac> │ │ │ │ add r6, r3, #56 @ 0x38 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 42898c <__cxa_atexit@plt+0x41227c> │ │ │ │ + bcc 4289b4 <__cxa_atexit@plt+0x4122a4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #128] @ 4289ac <__cxa_atexit@plt+0x41229c> │ │ │ │ + ldr lr, [pc, #128] @ 4289d4 <__cxa_atexit@plt+0x4122c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #112] @ 4289b0 <__cxa_atexit@plt+0x4122a0> │ │ │ │ + ldr r5, [pc, #112] @ 4289d8 <__cxa_atexit@plt+0x4122c8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #24]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #96] @ 4289b4 <__cxa_atexit@plt+0x4122a4> │ │ │ │ + ldr r5, [pc, #96] @ 4289dc <__cxa_atexit@plt+0x4122cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 428980 <__cxa_atexit@plt+0x412270> │ │ │ │ + b 4289a8 <__cxa_atexit@plt+0x412298> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r5, r3, #72 @ 0x48 │ │ │ │ - orreq r5, r3, #136, 2 @ 0x22 │ │ │ │ - orreq r5, r3, #108, 4 @ 0xc0000006 │ │ │ │ + orreq r5, r3, #32 │ │ │ │ + orreq r5, r3, #96, 2 │ │ │ │ + orreq r5, r3, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmppeq pc, #16 @ p-variant is OBSOLETE │ │ │ │ + cmpeq pc, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 428a24 <__cxa_atexit@plt+0x412314> │ │ │ │ - ldr lr, [pc, #84] @ 428a30 <__cxa_atexit@plt+0x412320> │ │ │ │ + bhi 428a4c <__cxa_atexit@plt+0x41233c> │ │ │ │ + ldr lr, [pc, #84] @ 428a58 <__cxa_atexit@plt+0x412348> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #64] @ 428a34 <__cxa_atexit@plt+0x412324> │ │ │ │ + ldr r9, [pc, #64] @ 428a5c <__cxa_atexit@plt+0x41234c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 428a18 <__cxa_atexit@plt+0x412308> │ │ │ │ + beq 428a40 <__cxa_atexit@plt+0x412330> │ │ │ │ mov r7, r2 │ │ │ │ - b 428a44 <__cxa_atexit@plt+0x412334> │ │ │ │ + b 428a6c <__cxa_atexit@plt+0x41235c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r4, r3, #28, 30 @ 0x70 │ │ │ │ - cmpeq pc, #144, 30 @ 0x240 │ │ │ │ + orreq r4, r3, #244, 28 @ 0xf40 │ │ │ │ + cmpeq pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 428b20 <__cxa_atexit@plt+0x412410> │ │ │ │ - ldr r9, [pc, #224] @ 428b44 <__cxa_atexit@plt+0x412434> │ │ │ │ + bcc 428b48 <__cxa_atexit@plt+0x412438> │ │ │ │ + ldr r9, [pc, #224] @ 428b6c <__cxa_atexit@plt+0x41245c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #28]! │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ sub r7, r6, #38 @ 0x26 │ │ │ │ str r7, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - ldr r0, [pc, #176] @ 428b48 <__cxa_atexit@plt+0x412438> │ │ │ │ + ldr r0, [pc, #176] @ 428b70 <__cxa_atexit@plt+0x412460> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r9, [r8, #-12] │ │ │ │ - ldr r1, [pc, #156] @ 428b4c <__cxa_atexit@plt+0x41243c> │ │ │ │ + ldr r1, [pc, #156] @ 428b74 <__cxa_atexit@plt+0x412464> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r8, {r1, sl} │ │ │ │ sub r9, r6, #23 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 428b38 <__cxa_atexit@plt+0x412428> │ │ │ │ + bhi 428b60 <__cxa_atexit@plt+0x412450> │ │ │ │ add r6, r3, #80 @ 0x50 │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 428b30 <__cxa_atexit@plt+0x412420> │ │ │ │ - ldr sl, [pc, #124] @ 428b50 <__cxa_atexit@plt+0x412440> │ │ │ │ + bcc 428b58 <__cxa_atexit@plt+0x412448> │ │ │ │ + ldr sl, [pc, #124] @ 428b78 <__cxa_atexit@plt+0x412468> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #120] @ 428b54 <__cxa_atexit@plt+0x412444> │ │ │ │ + ldr lr, [pc, #120] @ 428b7c <__cxa_atexit@plt+0x41246c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 428b58 <__cxa_atexit@plt+0x412448> │ │ │ │ + ldr r0, [pc, #116] @ 428b80 <__cxa_atexit@plt+0x412470> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #15 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r3, #48]! @ 0x30 │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r3, #-36] @ 0xffffffdc │ │ │ │ @@ -1067258,76 +1067268,76 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - orreq r4, r3, #200, 30 @ 0x320 │ │ │ │ + orreq r4, r3, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - orreq r5, r3, #180 @ 0xb4 │ │ │ │ - cmpeq pc, #104, 28 @ 0x680 │ │ │ │ + orreq r5, r3, #140 @ 0x8c │ │ │ │ + cmpeq pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 428bb0 <__cxa_atexit@plt+0x4124a0> │ │ │ │ + bhi 428bd8 <__cxa_atexit@plt+0x4124c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 428bb8 <__cxa_atexit@plt+0x4124a8> │ │ │ │ - ldr r1, [pc, #64] @ 428bd4 <__cxa_atexit@plt+0x4124c4> │ │ │ │ + bcc 428be0 <__cxa_atexit@plt+0x4124d0> │ │ │ │ + ldr r1, [pc, #64] @ 428bfc <__cxa_atexit@plt+0x4124ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 428bd8 <__cxa_atexit@plt+0x4124c8> │ │ │ │ + ldr r0, [pc, #60] @ 428c00 <__cxa_atexit@plt+0x4124f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ + b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ mov r6, r3 │ │ │ │ - b 428bc0 <__cxa_atexit@plt+0x4124b0> │ │ │ │ + b 428be8 <__cxa_atexit@plt+0x4124d8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 428bd0 <__cxa_atexit@plt+0x4124c0> │ │ │ │ + ldr r7, [pc, #8] @ 428bf8 <__cxa_atexit@plt+0x4124e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ + cmppeq pc, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - cmpeq pc, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq pc, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 428c58 <__cxa_atexit@plt+0x412548> │ │ │ │ - ldr r8, [pc, #96] @ 428c64 <__cxa_atexit@plt+0x412554> │ │ │ │ + bcc 428c80 <__cxa_atexit@plt+0x412570> │ │ │ │ + ldr r8, [pc, #96] @ 428c8c <__cxa_atexit@plt+0x41257c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 428c68 <__cxa_atexit@plt+0x412558> │ │ │ │ + ldr lr, [pc, #92] @ 428c90 <__cxa_atexit@plt+0x412580> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 428c6c <__cxa_atexit@plt+0x41255c> │ │ │ │ + ldr r9, [pc, #84] @ 428c94 <__cxa_atexit@plt+0x412584> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -1067336,178 +1067346,178 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ - orreq r4, r3, #128, 30 @ 0x200 │ │ │ │ + orreq r4, r3, #88, 30 @ 0x160 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 428cd0 <__cxa_atexit@plt+0x4125c0> │ │ │ │ - ldr r8, [pc, #96] @ 428cf4 <__cxa_atexit@plt+0x4125e4> │ │ │ │ + bcc 428cf8 <__cxa_atexit@plt+0x4125e8> │ │ │ │ + ldr r8, [pc, #96] @ 428d1c <__cxa_atexit@plt+0x41260c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 428cf8 <__cxa_atexit@plt+0x4125e8> │ │ │ │ + ldr lr, [pc, #92] @ 428d20 <__cxa_atexit@plt+0x412610> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r3, [pc, #36] @ 428cfc <__cxa_atexit@plt+0x4125ec> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r3, [pc, #36] @ 428d24 <__cxa_atexit@plt+0x412614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - cmpeq pc, #212, 30 @ 0x350 │ │ │ │ - cmpeq pc, #200, 24 @ 0xc800 │ │ │ │ + cmpeq pc, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428d68 <__cxa_atexit@plt+0x412658> │ │ │ │ + bhi 428d90 <__cxa_atexit@plt+0x412680> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 428d74 <__cxa_atexit@plt+0x412664> │ │ │ │ - ldr r1, [pc, #80] @ 428d84 <__cxa_atexit@plt+0x412674> │ │ │ │ + bcc 428d9c <__cxa_atexit@plt+0x41268c> │ │ │ │ + ldr r1, [pc, #80] @ 428dac <__cxa_atexit@plt+0x41269c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 428d88 <__cxa_atexit@plt+0x412678> │ │ │ │ + ldr r5, [pc, #64] @ 428db0 <__cxa_atexit@plt+0x4126a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 428d8c <__cxa_atexit@plt+0x41267c> │ │ │ │ + ldr r7, [pc, #56] @ 428db4 <__cxa_atexit@plt+0x4126a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #220, 22 @ 0x37000 │ │ │ │ - orreq r4, r3, #48, 26 @ 0xc00 │ │ │ │ - orreq r5, r3, #56, 24 @ 0x3800 │ │ │ │ - cmpeq pc, #56, 24 @ 0x3800 │ │ │ │ + orreq r4, r3, #180, 22 @ 0x2d000 │ │ │ │ + orreq r4, r3, #8, 26 @ 0x200 │ │ │ │ + orreq r5, r3, #16, 24 @ 0x1000 │ │ │ │ + cmpeq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428df8 <__cxa_atexit@plt+0x4126e8> │ │ │ │ + bhi 428e20 <__cxa_atexit@plt+0x412710> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 428e04 <__cxa_atexit@plt+0x4126f4> │ │ │ │ - ldr r1, [pc, #80] @ 428e14 <__cxa_atexit@plt+0x412704> │ │ │ │ + bcc 428e2c <__cxa_atexit@plt+0x41271c> │ │ │ │ + ldr r1, [pc, #80] @ 428e3c <__cxa_atexit@plt+0x41272c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 428e18 <__cxa_atexit@plt+0x412708> │ │ │ │ + ldr r2, [pc, #76] @ 428e40 <__cxa_atexit@plt+0x412730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r4, r3, #68, 22 @ 0x11000 │ │ │ │ - cmpeq pc, #172, 22 @ 0x2b000 │ │ │ │ + orreq r4, r3, #28, 22 @ 0x7000 │ │ │ │ + cmpeq pc, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 428e84 <__cxa_atexit@plt+0x412774> │ │ │ │ + bhi 428eac <__cxa_atexit@plt+0x41279c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 428e90 <__cxa_atexit@plt+0x412780> │ │ │ │ - ldr r1, [pc, #80] @ 428ea0 <__cxa_atexit@plt+0x412790> │ │ │ │ + bcc 428eb8 <__cxa_atexit@plt+0x4127a8> │ │ │ │ + ldr r1, [pc, #80] @ 428ec8 <__cxa_atexit@plt+0x4127b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 428ea4 <__cxa_atexit@plt+0x412794> │ │ │ │ + ldr r5, [pc, #64] @ 428ecc <__cxa_atexit@plt+0x4127bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 428ea8 <__cxa_atexit@plt+0x412798> │ │ │ │ + ldr r7, [pc, #56] @ 428ed0 <__cxa_atexit@plt+0x4127c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #192, 20 @ 0xc0000 │ │ │ │ - orreq r4, r3, #20, 24 @ 0x1400 │ │ │ │ - orreq r5, r3, #28, 22 @ 0x7000 │ │ │ │ + orreq r4, r3, #152, 20 @ 0x98000 │ │ │ │ + orreq r4, r3, #236, 22 @ 0x3b000 │ │ │ │ + orreq r5, r3, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - cmpeq pc, #16, 22 @ 0x4000 │ │ │ │ + cmpeq pc, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 428f28 <__cxa_atexit@plt+0x412818> │ │ │ │ - ldr r7, [pc, #104] @ 428f48 <__cxa_atexit@plt+0x412838> │ │ │ │ + bcc 428f50 <__cxa_atexit@plt+0x412840> │ │ │ │ + ldr r7, [pc, #104] @ 428f70 <__cxa_atexit@plt+0x412860> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #100] @ 428f4c <__cxa_atexit@plt+0x41283c> │ │ │ │ + ldr r1, [pc, #100] @ 428f74 <__cxa_atexit@plt+0x412864> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ @@ -1067516,237 +1067526,237 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #24]! │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #32] @ 428f50 <__cxa_atexit@plt+0x412840> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #32] @ 428f78 <__cxa_atexit@plt+0x412868> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq pc, #76, 26 @ 0x1300 │ │ │ │ + cmpeq pc, #84, 26 @ 0x1500 │ │ │ │ + cmpeq pc, #36, 26 @ 0x900 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 429010 <__cxa_atexit@plt+0x412900> │ │ │ │ - ldr r2, [pc, #208] @ 42904c <__cxa_atexit@plt+0x41293c> │ │ │ │ + bhi 429038 <__cxa_atexit@plt+0x412928> │ │ │ │ + ldr r2, [pc, #208] @ 429074 <__cxa_atexit@plt+0x412964> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 429000 <__cxa_atexit@plt+0x4128f0> │ │ │ │ + beq 429028 <__cxa_atexit@plt+0x412918> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 429024 <__cxa_atexit@plt+0x412914> │ │ │ │ - ldr r1, [pc, #144] @ 429058 <__cxa_atexit@plt+0x412948> │ │ │ │ + bcc 42904c <__cxa_atexit@plt+0x41293c> │ │ │ │ + ldr r1, [pc, #144] @ 429080 <__cxa_atexit@plt+0x412970> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #140] @ 42905c <__cxa_atexit@plt+0x41294c> │ │ │ │ + ldr r9, [pc, #140] @ 429084 <__cxa_atexit@plt+0x412974> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #24]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 429054 <__cxa_atexit@plt+0x412944> │ │ │ │ + ldr r7, [pc, #60] @ 42907c <__cxa_atexit@plt+0x41296c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 429050 <__cxa_atexit@plt+0x412940> │ │ │ │ + ldr r3, [pc, #36] @ 429078 <__cxa_atexit@plt+0x412968> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq pc, #128, 24 @ 0x8000 │ │ │ │ - cmpeq pc, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq pc, #88, 24 @ 0x5800 │ │ │ │ + cmpeq pc, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmpeq pc, #68, 24 @ 0x4400 │ │ │ │ + cmpeq pc, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 4290d8 <__cxa_atexit@plt+0x4129c8> │ │ │ │ - ldr r8, [pc, #92] @ 429100 <__cxa_atexit@plt+0x4129f0> │ │ │ │ + bcc 429100 <__cxa_atexit@plt+0x4129f0> │ │ │ │ + ldr r8, [pc, #92] @ 429128 <__cxa_atexit@plt+0x412a18> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 429104 <__cxa_atexit@plt+0x4129f4> │ │ │ │ + ldr lr, [pc, #88] @ 42912c <__cxa_atexit@plt+0x412a1c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r8, [r9, #4]! │ │ │ │ str r1, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ add r3, r9, #8 │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r3, [pc, #40] @ 429108 <__cxa_atexit@plt+0x4129f8> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r3, [pc, #40] @ 429130 <__cxa_atexit@plt+0x412a20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - cmpeq pc, #204, 22 @ 0x33000 │ │ │ │ - cmpeq pc, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq pc, #164, 22 @ 0x29000 │ │ │ │ + cmpeq pc, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 429174 <__cxa_atexit@plt+0x412a64> │ │ │ │ + bhi 42919c <__cxa_atexit@plt+0x412a8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 429180 <__cxa_atexit@plt+0x412a70> │ │ │ │ - ldr r1, [pc, #80] @ 429190 <__cxa_atexit@plt+0x412a80> │ │ │ │ + bcc 4291a8 <__cxa_atexit@plt+0x412a98> │ │ │ │ + ldr r1, [pc, #80] @ 4291b8 <__cxa_atexit@plt+0x412aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 429194 <__cxa_atexit@plt+0x412a84> │ │ │ │ + ldr r5, [pc, #64] @ 4291bc <__cxa_atexit@plt+0x412aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 429198 <__cxa_atexit@plt+0x412a88> │ │ │ │ + ldr r7, [pc, #56] @ 4291c0 <__cxa_atexit@plt+0x412ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #208, 14 @ 0x3400000 │ │ │ │ - orreq r4, r3, #36, 18 @ 0x90000 │ │ │ │ - orreq r5, r3, #44, 16 @ 0x2c0000 │ │ │ │ - cmpeq pc, #44, 16 @ 0x2c0000 │ │ │ │ + orreq r4, r3, #168, 14 @ 0x2a00000 │ │ │ │ + orreq r4, r3, #252, 16 @ 0xfc0000 │ │ │ │ + orreq r5, r3, #4, 16 @ 0x40000 │ │ │ │ + cmpeq pc, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 429204 <__cxa_atexit@plt+0x412af4> │ │ │ │ + bhi 42922c <__cxa_atexit@plt+0x412b1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 429210 <__cxa_atexit@plt+0x412b00> │ │ │ │ - ldr r1, [pc, #80] @ 429220 <__cxa_atexit@plt+0x412b10> │ │ │ │ + bcc 429238 <__cxa_atexit@plt+0x412b28> │ │ │ │ + ldr r1, [pc, #80] @ 429248 <__cxa_atexit@plt+0x412b38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 429224 <__cxa_atexit@plt+0x412b14> │ │ │ │ + ldr r5, [pc, #64] @ 42924c <__cxa_atexit@plt+0x412b3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 429228 <__cxa_atexit@plt+0x412b18> │ │ │ │ + ldr r7, [pc, #56] @ 429250 <__cxa_atexit@plt+0x412b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #64, 14 @ 0x1000000 │ │ │ │ - orreq r4, r3, #148, 16 @ 0x940000 │ │ │ │ - orreq r5, r3, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq pc, #152, 14 @ 0x2600000 │ │ │ │ + orreq r4, r3, #24, 14 @ 0x600000 │ │ │ │ + orreq r4, r3, #108, 16 @ 0x6c0000 │ │ │ │ + orreq r5, r3, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4292e8 <__cxa_atexit@plt+0x412bd8> │ │ │ │ - ldr r7, [pc, #192] @ 429310 <__cxa_atexit@plt+0x412c00> │ │ │ │ + bhi 429310 <__cxa_atexit@plt+0x412c00> │ │ │ │ + ldr r7, [pc, #192] @ 429338 <__cxa_atexit@plt+0x412c28> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4292d8 <__cxa_atexit@plt+0x412bc8> │ │ │ │ + beq 429300 <__cxa_atexit@plt+0x412bf0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #56 @ 0x38 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 4292f8 <__cxa_atexit@plt+0x412be8> │ │ │ │ - ldr r7, [pc, #164] @ 429318 <__cxa_atexit@plt+0x412c08> │ │ │ │ + bcc 429320 <__cxa_atexit@plt+0x412c10> │ │ │ │ + ldr r7, [pc, #164] @ 429340 <__cxa_atexit@plt+0x412c30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r8, [r9, #7] │ │ │ │ - ldr lr, [pc, #152] @ 42931c <__cxa_atexit@plt+0x412c0c> │ │ │ │ + ldr lr, [pc, #152] @ 429344 <__cxa_atexit@plt+0x412c34> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #4]! │ │ │ │ sub r7, r2, #34 @ 0x22 │ │ │ │ - ldr r0, [pc, #140] @ 429320 <__cxa_atexit@plt+0x412c10> │ │ │ │ + ldr r0, [pc, #140] @ 429348 <__cxa_atexit@plt+0x412c38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldmda r5, {r1, ip} │ │ │ │ - ldr r9, [pc, #128] @ 429324 <__cxa_atexit@plt+0x412c14> │ │ │ │ + ldr r9, [pc, #128] @ 42934c <__cxa_atexit@plt+0x412c3c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #28]! │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ @@ -1067757,51 +1067767,51 @@ │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 429314 <__cxa_atexit@plt+0x412c04> │ │ │ │ + ldr r7, [pc, #36] @ 42933c <__cxa_atexit@plt+0x412c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq pc, #204, 18 @ 0x330000 │ │ │ │ + cmpeq pc, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r4, r3, #228, 12 @ 0xe400000 │ │ │ │ - orreq r4, r3, #116, 12 @ 0x7400000 │ │ │ │ - cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ + orreq r4, r3, #188, 12 @ 0xbc00000 │ │ │ │ + orreq r4, r3, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4293bc <__cxa_atexit@plt+0x412cac> │ │ │ │ - ldr r2, [pc, #120] @ 4293c8 <__cxa_atexit@plt+0x412cb8> │ │ │ │ + bcc 4293e4 <__cxa_atexit@plt+0x412cd4> │ │ │ │ + ldr r2, [pc, #120] @ 4293f0 <__cxa_atexit@plt+0x412ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ 4293cc <__cxa_atexit@plt+0x412cbc> │ │ │ │ + ldr lr, [pc, #116] @ 4293f4 <__cxa_atexit@plt+0x412ce4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ sub r2, r6, #34 @ 0x22 │ │ │ │ - ldr r0, [pc, #92] @ 4293d0 <__cxa_atexit@plt+0x412cc0> │ │ │ │ + ldr r0, [pc, #92] @ 4293f8 <__cxa_atexit@plt+0x412ce8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ - ldr r8, [pc, #84] @ 4293d4 <__cxa_atexit@plt+0x412cc4> │ │ │ │ + ldr r8, [pc, #84] @ 4293fc <__cxa_atexit@plt+0x412cec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r0, r3 │ │ │ │ str lr, [r0, #28]! │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ @@ -1067812,177 +1067822,177 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - orreq r4, r3, #4, 12 @ 0x400000 │ │ │ │ - orreq r4, r3, #152, 10 @ 0x26000000 │ │ │ │ + orreq r4, r3, #220, 10 @ 0x37000000 │ │ │ │ + orreq r4, r3, #112, 10 @ 0x1c000000 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 429438 <__cxa_atexit@plt+0x412d28> │ │ │ │ - ldr r8, [pc, #96] @ 429460 <__cxa_atexit@plt+0x412d50> │ │ │ │ + bcc 429460 <__cxa_atexit@plt+0x412d50> │ │ │ │ + ldr r8, [pc, #96] @ 429488 <__cxa_atexit@plt+0x412d78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 429464 <__cxa_atexit@plt+0x412d54> │ │ │ │ + ldr lr, [pc, #92] @ 42948c <__cxa_atexit@plt+0x412d7c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r3, r9, #24 │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r3, [pc, #40] @ 429468 <__cxa_atexit@plt+0x412d58> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r3, [pc, #40] @ 429490 <__cxa_atexit@plt+0x412d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - cmpeq pc, #132, 16 @ 0x840000 │ │ │ │ - cmpeq pc, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq pc, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq pc, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4294d4 <__cxa_atexit@plt+0x412dc4> │ │ │ │ + bhi 4294fc <__cxa_atexit@plt+0x412dec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4294e0 <__cxa_atexit@plt+0x412dd0> │ │ │ │ - ldr r1, [pc, #80] @ 4294f0 <__cxa_atexit@plt+0x412de0> │ │ │ │ + bcc 429508 <__cxa_atexit@plt+0x412df8> │ │ │ │ + ldr r1, [pc, #80] @ 429518 <__cxa_atexit@plt+0x412e08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 4294f4 <__cxa_atexit@plt+0x412de4> │ │ │ │ + ldr r5, [pc, #64] @ 42951c <__cxa_atexit@plt+0x412e0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 4294f8 <__cxa_atexit@plt+0x412de8> │ │ │ │ + ldr r7, [pc, #56] @ 429520 <__cxa_atexit@plt+0x412e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #112, 8 @ 0x70000000 │ │ │ │ - orreq r4, r3, #196, 10 @ 0x31000000 │ │ │ │ - orreq r5, r3, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq pc, #204, 8 @ 0xcc000000 │ │ │ │ + orreq r4, r3, #72, 8 @ 0x48000000 │ │ │ │ + orreq r4, r3, #156, 10 @ 0x27000000 │ │ │ │ + orreq r5, r3, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq pc, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 429564 <__cxa_atexit@plt+0x412e54> │ │ │ │ + bhi 42958c <__cxa_atexit@plt+0x412e7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 429570 <__cxa_atexit@plt+0x412e60> │ │ │ │ - ldr r1, [pc, #80] @ 429580 <__cxa_atexit@plt+0x412e70> │ │ │ │ + bcc 429598 <__cxa_atexit@plt+0x412e88> │ │ │ │ + ldr r1, [pc, #80] @ 4295a8 <__cxa_atexit@plt+0x412e98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 429584 <__cxa_atexit@plt+0x412e74> │ │ │ │ + ldr r5, [pc, #64] @ 4295ac <__cxa_atexit@plt+0x412e9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 429588 <__cxa_atexit@plt+0x412e78> │ │ │ │ + ldr r7, [pc, #56] @ 4295b0 <__cxa_atexit@plt+0x412ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #224, 6 @ 0x80000003 │ │ │ │ - orreq r4, r3, #52, 10 @ 0xd000000 │ │ │ │ - orreq r5, r3, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq pc, #60, 8 @ 0x3c000000 │ │ │ │ + orreq r4, r3, #184, 6 @ 0xe0000002 │ │ │ │ + orreq r4, r3, #12, 10 @ 0x3000000 │ │ │ │ + orreq r5, r3, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4295f4 <__cxa_atexit@plt+0x412ee4> │ │ │ │ + bhi 42961c <__cxa_atexit@plt+0x412f0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 429600 <__cxa_atexit@plt+0x412ef0> │ │ │ │ - ldr r1, [pc, #80] @ 429610 <__cxa_atexit@plt+0x412f00> │ │ │ │ + bcc 429628 <__cxa_atexit@plt+0x412f18> │ │ │ │ + ldr r1, [pc, #80] @ 429638 <__cxa_atexit@plt+0x412f28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 429614 <__cxa_atexit@plt+0x412f04> │ │ │ │ + ldr r2, [pc, #76] @ 42963c <__cxa_atexit@plt+0x412f2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r4, r3, #72, 6 @ 0x20000001 │ │ │ │ + orreq r4, r3, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - cmpeq pc, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq pc, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 429694 <__cxa_atexit@plt+0x412f84> │ │ │ │ - ldr r7, [pc, #104] @ 4296b4 <__cxa_atexit@plt+0x412fa4> │ │ │ │ + bcc 4296bc <__cxa_atexit@plt+0x412fac> │ │ │ │ + ldr r7, [pc, #104] @ 4296dc <__cxa_atexit@plt+0x412fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #100] @ 4296b8 <__cxa_atexit@plt+0x412fa8> │ │ │ │ + ldr r1, [pc, #100] @ 4296e0 <__cxa_atexit@plt+0x412fd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #24] │ │ │ │ @@ -1067991,641 +1068001,641 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #16]! │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #32] @ 4296bc <__cxa_atexit@plt+0x412fac> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #32] @ 4296e4 <__cxa_atexit@plt+0x412fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq pc, #40, 12 @ 0x2800000 │ │ │ │ - cmpeq pc, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq pc, #0, 12 │ │ │ │ + cmpeq pc, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 42977c <__cxa_atexit@plt+0x41306c> │ │ │ │ - ldr r2, [pc, #208] @ 4297b8 <__cxa_atexit@plt+0x4130a8> │ │ │ │ + bhi 4297a4 <__cxa_atexit@plt+0x413094> │ │ │ │ + ldr r2, [pc, #208] @ 4297e0 <__cxa_atexit@plt+0x4130d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42976c <__cxa_atexit@plt+0x41305c> │ │ │ │ + beq 429794 <__cxa_atexit@plt+0x413084> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 429790 <__cxa_atexit@plt+0x413080> │ │ │ │ - ldr r2, [pc, #144] @ 4297c4 <__cxa_atexit@plt+0x4130b4> │ │ │ │ + bcc 4297b8 <__cxa_atexit@plt+0x4130a8> │ │ │ │ + ldr r2, [pc, #144] @ 4297ec <__cxa_atexit@plt+0x4130dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #140] @ 4297c8 <__cxa_atexit@plt+0x4130b8> │ │ │ │ + ldr r9, [pc, #140] @ 4297f0 <__cxa_atexit@plt+0x4130e0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r8, #16]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4297c0 <__cxa_atexit@plt+0x4130b0> │ │ │ │ + ldr r7, [pc, #60] @ 4297e8 <__cxa_atexit@plt+0x4130d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 4297bc <__cxa_atexit@plt+0x4130ac> │ │ │ │ + ldr r3, [pc, #36] @ 4297e4 <__cxa_atexit@plt+0x4130d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq pc, #44, 10 @ 0xb000000 │ │ │ │ - cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq pc, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq pc, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmpeq pc, #240, 8 @ 0xf0000000 │ │ │ │ + cmpeq pc, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldmib r5, {r1, r2, r7} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 429840 <__cxa_atexit@plt+0x413130> │ │ │ │ - ldr r8, [pc, #92] @ 429864 <__cxa_atexit@plt+0x413154> │ │ │ │ + bcc 429868 <__cxa_atexit@plt+0x413158> │ │ │ │ + ldr r8, [pc, #92] @ 42988c <__cxa_atexit@plt+0x41317c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 429868 <__cxa_atexit@plt+0x413158> │ │ │ │ + ldr lr, [pc, #88] @ 429890 <__cxa_atexit@plt+0x413180> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r8, [r9, #4]! │ │ │ │ str r2, [r9, #24] │ │ │ │ str r1, [r9, #28] │ │ │ │ str r7, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r3, [pc, #36] @ 42986c <__cxa_atexit@plt+0x41315c> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r3, [pc, #36] @ 429894 <__cxa_atexit@plt+0x413184> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmpeq pc, #124, 8 @ 0x7c000000 │ │ │ │ - cmpeq pc, #84, 2 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq pc, #44, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429908 <__cxa_atexit@plt+0x4131f8> │ │ │ │ - ldr r7, [pc, #156] @ 429930 <__cxa_atexit@plt+0x413220> │ │ │ │ + bhi 429930 <__cxa_atexit@plt+0x413220> │ │ │ │ + ldr r7, [pc, #156] @ 429958 <__cxa_atexit@plt+0x413248> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r8, [r3, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4298f8 <__cxa_atexit@plt+0x4131e8> │ │ │ │ + beq 429920 <__cxa_atexit@plt+0x413210> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 429918 <__cxa_atexit@plt+0x413208> │ │ │ │ - ldr r7, [pc, #120] @ 429938 <__cxa_atexit@plt+0x413228> │ │ │ │ + bcc 429940 <__cxa_atexit@plt+0x413230> │ │ │ │ + ldr r7, [pc, #120] @ 429960 <__cxa_atexit@plt+0x413250> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #108] @ 42993c <__cxa_atexit@plt+0x41322c> │ │ │ │ + ldr r0, [pc, #108] @ 429964 <__cxa_atexit@plt+0x413254> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ - ldr r7, [pc, #92] @ 429940 <__cxa_atexit@plt+0x413230> │ │ │ │ + ldr r7, [pc, #92] @ 429968 <__cxa_atexit@plt+0x413258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r9, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 429934 <__cxa_atexit@plt+0x413224> │ │ │ │ + ldr r7, [pc, #36] @ 42995c <__cxa_atexit@plt+0x41324c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq pc, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq pc, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq r4, r3, #168, 2 @ 0x2a │ │ │ │ - orreq r5, r3, #168 @ 0xa8 │ │ │ │ - cmpeq pc, #132 @ 0x84 │ │ │ │ + orreq r4, r3, #128, 2 │ │ │ │ + orreq r5, r3, #128 @ 0x80 │ │ │ │ + cmpeq pc, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4299a4 <__cxa_atexit@plt+0x413294> │ │ │ │ - ldr lr, [pc, #68] @ 4299b0 <__cxa_atexit@plt+0x4132a0> │ │ │ │ + bcc 4299cc <__cxa_atexit@plt+0x4132bc> │ │ │ │ + ldr lr, [pc, #68] @ 4299d8 <__cxa_atexit@plt+0x4132c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ 4299b4 <__cxa_atexit@plt+0x4132a4> │ │ │ │ + ldr r1, [pc, #64] @ 4299dc <__cxa_atexit@plt+0x4132cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 4299b8 <__cxa_atexit@plt+0x4132a8> │ │ │ │ + ldr r3, [pc, #32] @ 4299e0 <__cxa_atexit@plt+0x4132d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r4, r3, #4, 2 │ │ │ │ - orreq r4, r3, #244, 30 @ 0x3d0 │ │ │ │ - cmpeq pc, #12 │ │ │ │ + orreq r4, r3, #220 @ 0xdc │ │ │ │ + orreq r4, r3, #204, 30 @ 0x330 │ │ │ │ + cmpeq pc, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 429a1c <__cxa_atexit@plt+0x41330c> │ │ │ │ - ldr r2, [pc, #68] @ 429a28 <__cxa_atexit@plt+0x413318> │ │ │ │ + bcc 429a44 <__cxa_atexit@plt+0x413334> │ │ │ │ + ldr r2, [pc, #68] @ 429a50 <__cxa_atexit@plt+0x413340> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 429a2c <__cxa_atexit@plt+0x41331c> │ │ │ │ + ldr lr, [pc, #64] @ 429a54 <__cxa_atexit@plt+0x413344> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 429a30 <__cxa_atexit@plt+0x413320> │ │ │ │ + ldr r3, [pc, #32] @ 429a58 <__cxa_atexit@plt+0x413348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r4, r3, #140 @ 0x8c │ │ │ │ - orreq r4, r3, #124, 30 @ 0x1f0 │ │ │ │ + orreq r4, r3, #100 @ 0x64 │ │ │ │ + orreq r4, r3, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 429a78 <__cxa_atexit@plt+0x413368> │ │ │ │ - ldr r2, [pc, #44] @ 429a84 <__cxa_atexit@plt+0x413374> │ │ │ │ + bcc 429aa0 <__cxa_atexit@plt+0x413390> │ │ │ │ + ldr r2, [pc, #44] @ 429aac <__cxa_atexit@plt+0x41339c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r3, #68, 26 @ 0x1100 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r3, #28, 26 @ 0x700 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 429ac0 <__cxa_atexit@plt+0x4133b0> │ │ │ │ - ldr r3, [pc, #40] @ 429ad8 <__cxa_atexit@plt+0x4133c8> │ │ │ │ + bcc 429ae8 <__cxa_atexit@plt+0x4133d8> │ │ │ │ + ldr r3, [pc, #40] @ 429b00 <__cxa_atexit@plt+0x4133f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 429adc <__cxa_atexit@plt+0x4133cc> │ │ │ │ + ldr r7, [pc, #20] @ 429b04 <__cxa_atexit@plt+0x4133f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #236, 24 @ 0xec00 │ │ │ │ - cmpeq pc, #88, 4 @ 0x80000005 │ │ │ │ - teqeq pc, #7667712 @ 0x750000 │ │ │ │ + orreq r4, r3, #196, 24 @ 0xc400 │ │ │ │ + cmpeq pc, #48, 4 │ │ │ │ + teqeq pc, #1261568 @ 0x134000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq pc, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429b8c <__cxa_atexit@plt+0x41347c> │ │ │ │ - ldr r3, [pc, #128] @ 429b9c <__cxa_atexit@plt+0x41348c> │ │ │ │ + bhi 429bb4 <__cxa_atexit@plt+0x4134a4> │ │ │ │ + ldr r3, [pc, #128] @ 429bc4 <__cxa_atexit@plt+0x4134b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 429ba8 <__cxa_atexit@plt+0x413498> │ │ │ │ + ldr r7, [pc, #80] @ 429bd0 <__cxa_atexit@plt+0x4134c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ 429bac <__cxa_atexit@plt+0x41349c> │ │ │ │ + ldr r0, [pc, #76] @ 429bd4 <__cxa_atexit@plt+0x4134c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 429bb0 <__cxa_atexit@plt+0x4134a0> │ │ │ │ + ldr r7, [pc, #68] @ 429bd8 <__cxa_atexit@plt+0x4134c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ 429bb4 <__cxa_atexit@plt+0x4134a4> │ │ │ │ + ldr r0, [pc, #64] @ 429bdc <__cxa_atexit@plt+0x4134cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 429ba0 <__cxa_atexit@plt+0x413490> │ │ │ │ + ldr r7, [pc, #32] @ 429bc8 <__cxa_atexit@plt+0x4134b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 429ba4 <__cxa_atexit@plt+0x413494> │ │ │ │ + ldr r0, [pc, #28] @ 429bcc <__cxa_atexit@plt+0x4134bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 429bb8 <__cxa_atexit@plt+0x4134a8> │ │ │ │ + ldr r7, [pc, #36] @ 429be0 <__cxa_atexit@plt+0x4134d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq pc, #164, 2 @ 0x29 │ │ │ │ - cmpeq pc, #156, 2 @ 0x27 │ │ │ │ - cmpeq pc, #224, 2 @ 0x38 │ │ │ │ - cmpeq pc, #216, 2 @ 0x36 │ │ │ │ - cmpeq pc, #224, 2 @ 0x38 │ │ │ │ - cmpeq pc, #216, 2 @ 0x36 │ │ │ │ - cmpeq pc, #224, 2 @ 0x38 │ │ │ │ - cmpeq pc, #156, 2 @ 0x27 │ │ │ │ + cmpeq pc, #124, 2 │ │ │ │ + cmpeq pc, #116, 2 │ │ │ │ + cmpeq pc, #184, 2 @ 0x2e │ │ │ │ + cmpeq pc, #176, 2 @ 0x2c │ │ │ │ + cmpeq pc, #184, 2 @ 0x2e │ │ │ │ + cmpeq pc, #176, 2 @ 0x2c │ │ │ │ + cmpeq pc, #184, 2 @ 0x2e │ │ │ │ + cmpeq pc, #116, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 429bec <__cxa_atexit@plt+0x4134dc> │ │ │ │ - ldr r7, [pc, #36] @ 429c00 <__cxa_atexit@plt+0x4134f0> │ │ │ │ + beq 429c14 <__cxa_atexit@plt+0x413504> │ │ │ │ + ldr r7, [pc, #36] @ 429c28 <__cxa_atexit@plt+0x413518> │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ 429c08 <__cxa_atexit@plt+0x4134f8> │ │ │ │ + ldreq r7, [pc, #32] @ 429c30 <__cxa_atexit@plt+0x413520> │ │ │ │ addeq r7, pc, r7 │ │ │ │ - b 429bf4 <__cxa_atexit@plt+0x4134e4> │ │ │ │ - ldr r7, [pc, #16] @ 429c04 <__cxa_atexit@plt+0x4134f4> │ │ │ │ + b 429c1c <__cxa_atexit@plt+0x41350c> │ │ │ │ + ldr r7, [pc, #16] @ 429c2c <__cxa_atexit@plt+0x41351c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 2 │ │ │ │ - cmpeq pc, #68, 2 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ + cmpeq pc, #32, 2 │ │ │ │ + cmpeq pc, #28, 2 │ │ │ │ + cmpeq pc, #60, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429c88 <__cxa_atexit@plt+0x413578> │ │ │ │ - ldr r3, [pc, #108] @ 429c98 <__cxa_atexit@plt+0x413588> │ │ │ │ + bhi 429cb0 <__cxa_atexit@plt+0x4135a0> │ │ │ │ + ldr r3, [pc, #108] @ 429cc0 <__cxa_atexit@plt+0x4135b0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 429c58 <__cxa_atexit@plt+0x413548> │ │ │ │ + beq 429c80 <__cxa_atexit@plt+0x413570> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - beq 429c68 <__cxa_atexit@plt+0x413558> │ │ │ │ + beq 429c90 <__cxa_atexit@plt+0x413580> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 429c74 <__cxa_atexit@plt+0x413564> │ │ │ │ - ldr r8, [pc, #80] @ 429ca4 <__cxa_atexit@plt+0x413594> │ │ │ │ + bne 429c9c <__cxa_atexit@plt+0x41358c> │ │ │ │ + ldr r8, [pc, #80] @ 429ccc <__cxa_atexit@plt+0x4135bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 429c7c <__cxa_atexit@plt+0x41356c> │ │ │ │ + b 429ca4 <__cxa_atexit@plt+0x413594> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #48] @ 429ca0 <__cxa_atexit@plt+0x413590> │ │ │ │ + ldr r8, [pc, #48] @ 429cc8 <__cxa_atexit@plt+0x4135b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 429c7c <__cxa_atexit@plt+0x41356c> │ │ │ │ - ldr r8, [pc, #32] @ 429c9c <__cxa_atexit@plt+0x41358c> │ │ │ │ + b 429ca4 <__cxa_atexit@plt+0x413594> │ │ │ │ + ldr r8, [pc, #32] @ 429cc4 <__cxa_atexit@plt+0x4135b4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 429ca8 <__cxa_atexit@plt+0x413598> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 429cd0 <__cxa_atexit@plt+0x4135c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq pc, #2588672 @ 0x278000 │ │ │ │ - teqeq pc, #2670592 @ 0x28c000 │ │ │ │ - teqeq pc, #3047424 @ 0x2e8000 │ │ │ │ - cmpeq pc, #236 @ 0xec │ │ │ │ + teqeq pc, #483328 @ 0x76000 │ │ │ │ + teqeq pc, #503808 @ 0x7b000 │ │ │ │ + teqeq pc, #598016 @ 0x92000 │ │ │ │ + cmpeq pc, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 429cdc <__cxa_atexit@plt+0x4135cc> │ │ │ │ + beq 429d04 <__cxa_atexit@plt+0x4135f4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 429cec <__cxa_atexit@plt+0x4135dc> │ │ │ │ - ldr r8, [pc, #48] @ 429d04 <__cxa_atexit@plt+0x4135f4> │ │ │ │ + bne 429d14 <__cxa_atexit@plt+0x413604> │ │ │ │ + ldr r8, [pc, #48] @ 429d2c <__cxa_atexit@plt+0x41361c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #28] @ 429d00 <__cxa_atexit@plt+0x4135f0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #28] @ 429d28 <__cxa_atexit@plt+0x413618> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #8] @ 429cfc <__cxa_atexit@plt+0x4135ec> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #8] @ 429d24 <__cxa_atexit@plt+0x413614> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq pc, #622592 @ 0x98000 │ │ │ │ - teqeq pc, #770048 @ 0xbc000 │ │ │ │ - teqeq pc, #950272 @ 0xe8000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq pc, #4161536 @ 0x3f8000 │ │ │ │ + teqeq pc, #28672 @ 0x7000 │ │ │ │ + teqeq pc, #73728 @ 0x12000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429d84 <__cxa_atexit@plt+0x413674> │ │ │ │ - ldr r3, [pc, #108] @ 429d94 <__cxa_atexit@plt+0x413684> │ │ │ │ + bhi 429dac <__cxa_atexit@plt+0x41369c> │ │ │ │ + ldr r3, [pc, #108] @ 429dbc <__cxa_atexit@plt+0x4136ac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 429d54 <__cxa_atexit@plt+0x413644> │ │ │ │ + beq 429d7c <__cxa_atexit@plt+0x41366c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 429d64 <__cxa_atexit@plt+0x413654> │ │ │ │ + beq 429d8c <__cxa_atexit@plt+0x41367c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 429d70 <__cxa_atexit@plt+0x413660> │ │ │ │ - ldr r3, [pc, #80] @ 429da0 <__cxa_atexit@plt+0x413690> │ │ │ │ + bne 429d98 <__cxa_atexit@plt+0x413688> │ │ │ │ + ldr r3, [pc, #80] @ 429dc8 <__cxa_atexit@plt+0x4136b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 429d78 <__cxa_atexit@plt+0x413668> │ │ │ │ + b 429da0 <__cxa_atexit@plt+0x413690> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 429d9c <__cxa_atexit@plt+0x41368c> │ │ │ │ + ldr r3, [pc, #48] @ 429dc4 <__cxa_atexit@plt+0x4136b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 429d78 <__cxa_atexit@plt+0x413668> │ │ │ │ - ldr r3, [pc, #32] @ 429d98 <__cxa_atexit@plt+0x413688> │ │ │ │ + b 429da0 <__cxa_atexit@plt+0x413690> │ │ │ │ + ldr r3, [pc, #32] @ 429dc0 <__cxa_atexit@plt+0x4136b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #24] @ 429da4 <__cxa_atexit@plt+0x413694> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #24] @ 429dcc <__cxa_atexit@plt+0x4136bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq pc, #10616832 @ 0xa20000 │ │ │ │ - teqeq pc, #10944512 @ 0xa70000 │ │ │ │ - teqeq pc, #12451840 @ 0xbe0000 │ │ │ │ - cmpeq pc, #244, 30 @ 0x3d0 │ │ │ │ + teqeq pc, #1998848 @ 0x1e8000 │ │ │ │ + teqeq pc, #2080768 @ 0x1fc000 │ │ │ │ + teqeq pc, #2457600 @ 0x258000 │ │ │ │ + cmpeq pc, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 429dd8 <__cxa_atexit@plt+0x4136c8> │ │ │ │ + beq 429e00 <__cxa_atexit@plt+0x4136f0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 429de8 <__cxa_atexit@plt+0x4136d8> │ │ │ │ - ldr r8, [pc, #48] @ 429e00 <__cxa_atexit@plt+0x4136f0> │ │ │ │ + bne 429e10 <__cxa_atexit@plt+0x413700> │ │ │ │ + ldr r8, [pc, #48] @ 429e28 <__cxa_atexit@plt+0x413718> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #28] @ 429dfc <__cxa_atexit@plt+0x4136ec> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #28] @ 429e24 <__cxa_atexit@plt+0x413714> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #8] @ 429df8 <__cxa_atexit@plt+0x4136e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #8] @ 429e20 <__cxa_atexit@plt+0x413710> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq pc, #2752512 @ 0x2a0000 │ │ │ │ - teqeq pc, #3342336 @ 0x330000 │ │ │ │ - teqeq pc, #4063232 @ 0x3e0000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq pc, #32768 @ 0x8000 │ │ │ │ + teqeq pc, #180224 @ 0x2c000 │ │ │ │ + teqeq pc, #360448 @ 0x58000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 429e28 <__cxa_atexit@plt+0x413718> │ │ │ │ + ldr r3, [pc, #8] @ 429e50 <__cxa_atexit@plt+0x413740> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq pc, #96, 30 @ 0x180 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429e7c <__cxa_atexit@plt+0x41376c> │ │ │ │ - ldr r3, [pc, #64] @ 429e8c <__cxa_atexit@plt+0x41377c> │ │ │ │ + bhi 429ea4 <__cxa_atexit@plt+0x413794> │ │ │ │ + ldr r3, [pc, #64] @ 429eb4 <__cxa_atexit@plt+0x4137a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 429e6c <__cxa_atexit@plt+0x41375c> │ │ │ │ - ldr r7, [pc, #48] @ 429e90 <__cxa_atexit@plt+0x413780> │ │ │ │ + beq 429e94 <__cxa_atexit@plt+0x413784> │ │ │ │ + ldr r7, [pc, #48] @ 429eb8 <__cxa_atexit@plt+0x4137a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 429e94 <__cxa_atexit@plt+0x413784> │ │ │ │ + ldr r7, [pc, #16] @ 429ebc <__cxa_atexit@plt+0x4137ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r3, r3, #196, 22 @ 0x31000 │ │ │ │ - cmpeq pc, #24, 30 @ 0x60 │ │ │ │ + orreq r3, r3, #156, 22 @ 0x27000 │ │ │ │ + cmpeq pc, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 429eb4 <__cxa_atexit@plt+0x4137a4> │ │ │ │ + ldr r7, [pc, #12] @ 429edc <__cxa_atexit@plt+0x4137cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #124, 22 @ 0x1f000 │ │ │ │ + orreq r3, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 429f08 <__cxa_atexit@plt+0x4137f8> │ │ │ │ - ldr r3, [pc, #64] @ 429f18 <__cxa_atexit@plt+0x413808> │ │ │ │ + bhi 429f30 <__cxa_atexit@plt+0x413820> │ │ │ │ + ldr r3, [pc, #64] @ 429f40 <__cxa_atexit@plt+0x413830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 429ef8 <__cxa_atexit@plt+0x4137e8> │ │ │ │ - ldr r7, [pc, #48] @ 429f1c <__cxa_atexit@plt+0x41380c> │ │ │ │ + beq 429f20 <__cxa_atexit@plt+0x413810> │ │ │ │ + ldr r7, [pc, #48] @ 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 429f20 <__cxa_atexit@plt+0x413810> │ │ │ │ + ldr r7, [pc, #16] @ 429f48 <__cxa_atexit@plt+0x413838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - orreq r3, r3, #56, 22 @ 0xe000 │ │ │ │ - cmpeq pc, #140, 28 @ 0x8c0 │ │ │ │ + orreq r3, r3, #16, 22 @ 0x4000 │ │ │ │ + cmpeq pc, #100, 28 @ 0x640 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ + b 429f6c <__cxa_atexit@plt+0x41385c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 429fa4 <__cxa_atexit@plt+0x413894> │ │ │ │ + bhi 429fcc <__cxa_atexit@plt+0x4138bc> │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 429f88 <__cxa_atexit@plt+0x413878> │ │ │ │ - ldr r2, [pc, #88] @ 429fbc <__cxa_atexit@plt+0x4138ac> │ │ │ │ + bne 429fb0 <__cxa_atexit@plt+0x4138a0> │ │ │ │ + ldr r2, [pc, #88] @ 429fe4 <__cxa_atexit@plt+0x4138d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r7, [r8, #2] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 429f98 <__cxa_atexit@plt+0x413888> │ │ │ │ + beq 429fc0 <__cxa_atexit@plt+0x4138b0> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 429fd8 <__cxa_atexit@plt+0x4138c8> │ │ │ │ + b 42a000 <__cxa_atexit@plt+0x4138f0> │ │ │ │ str r9, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ - b 429fd8 <__cxa_atexit@plt+0x4138c8> │ │ │ │ + b 42a000 <__cxa_atexit@plt+0x4138f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 429fc0 <__cxa_atexit@plt+0x4138b0> │ │ │ │ + ldr r7, [pc, #20] @ 429fe8 <__cxa_atexit@plt+0x4138d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq pc, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq pc, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 429fd8 <__cxa_atexit@plt+0x4138c8> │ │ │ │ + b 42a000 <__cxa_atexit@plt+0x4138f0> │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42a028 <__cxa_atexit@plt+0x413918> │ │ │ │ - ldr r7, [pc, #156] @ 42a08c <__cxa_atexit@plt+0x41397c> │ │ │ │ + bne 42a050 <__cxa_atexit@plt+0x413940> │ │ │ │ + ldr r7, [pc, #156] @ 42a0b4 <__cxa_atexit@plt+0x4139a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42a05c <__cxa_atexit@plt+0x41394c> │ │ │ │ + beq 42a084 <__cxa_atexit@plt+0x413974> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #128] @ 42a090 <__cxa_atexit@plt+0x413980> │ │ │ │ + ldr r2, [pc, #128] @ 42a0b8 <__cxa_atexit@plt+0x4139a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a06c <__cxa_atexit@plt+0x41395c> │ │ │ │ + beq 42a094 <__cxa_atexit@plt+0x413984> │ │ │ │ mov fp, r8 │ │ │ │ - b 42a0d8 <__cxa_atexit@plt+0x4139c8> │ │ │ │ + b 42a100 <__cxa_atexit@plt+0x4139f0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a054 <__cxa_atexit@plt+0x413944> │ │ │ │ - ldr r1, [pc, #68] @ 42a088 <__cxa_atexit@plt+0x413978> │ │ │ │ + bne 42a07c <__cxa_atexit@plt+0x41396c> │ │ │ │ + ldr r1, [pc, #68] @ 42a0b0 <__cxa_atexit@plt+0x4139a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a078 <__cxa_atexit@plt+0x413968> │ │ │ │ + beq 42a0a0 <__cxa_atexit@plt+0x413990> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 42a1a4 <__cxa_atexit@plt+0x413a94> │ │ │ │ + b 42a1cc <__cxa_atexit@plt+0x413abc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ @@ -1068637,106 +1068647,106 @@ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 42a0cc <__cxa_atexit@plt+0x4139bc> │ │ │ │ + ldr r2, [pc, #28] @ 42a0f4 <__cxa_atexit@plt+0x4139e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a0c4 <__cxa_atexit@plt+0x4139b4> │ │ │ │ - b 42a0d8 <__cxa_atexit@plt+0x4139c8> │ │ │ │ + beq 42a0ec <__cxa_atexit@plt+0x4139dc> │ │ │ │ + b 42a100 <__cxa_atexit@plt+0x4139f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 42a138 <__cxa_atexit@plt+0x413a28> │ │ │ │ + ldr r2, [pc, #88] @ 42a160 <__cxa_atexit@plt+0x413a50> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a12c <__cxa_atexit@plt+0x413a1c> │ │ │ │ + beq 42a154 <__cxa_atexit@plt+0x413a44> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a120 <__cxa_atexit@plt+0x413a10> │ │ │ │ - ldr r1, [pc, #44] @ 42a13c <__cxa_atexit@plt+0x413a2c> │ │ │ │ + bne 42a148 <__cxa_atexit@plt+0x413a38> │ │ │ │ + ldr r1, [pc, #44] @ 42a164 <__cxa_atexit@plt+0x413a54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a12c <__cxa_atexit@plt+0x413a1c> │ │ │ │ + beq 42a154 <__cxa_atexit@plt+0x413a44> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ - b 42a1a4 <__cxa_atexit@plt+0x413a94> │ │ │ │ + b 42a1cc <__cxa_atexit@plt+0x413abc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a174 <__cxa_atexit@plt+0x413a64> │ │ │ │ - ldr r1, [pc, #40] @ 42a18c <__cxa_atexit@plt+0x413a7c> │ │ │ │ + bne 42a19c <__cxa_atexit@plt+0x413a8c> │ │ │ │ + ldr r1, [pc, #40] @ 42a1b4 <__cxa_atexit@plt+0x413aa4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a180 <__cxa_atexit@plt+0x413a70> │ │ │ │ + beq 42a1a8 <__cxa_atexit@plt+0x413a98> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 42a1a4 <__cxa_atexit@plt+0x413a94> │ │ │ │ + b 42a1cc <__cxa_atexit@plt+0x413abc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 42a1a4 <__cxa_atexit@plt+0x413a94> │ │ │ │ + b 42a1cc <__cxa_atexit@plt+0x413abc> │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42a1ec <__cxa_atexit@plt+0x413adc> │ │ │ │ - ldr r2, [pc, #136] @ 42a244 <__cxa_atexit@plt+0x413b34> │ │ │ │ + bne 42a214 <__cxa_atexit@plt+0x413b04> │ │ │ │ + ldr r2, [pc, #136] @ 42a26c <__cxa_atexit@plt+0x413b5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a224 <__cxa_atexit@plt+0x413b14> │ │ │ │ + beq 42a24c <__cxa_atexit@plt+0x413b3c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a218 <__cxa_atexit@plt+0x413b08> │ │ │ │ - ldr r1, [pc, #96] @ 42a248 <__cxa_atexit@plt+0x413b38> │ │ │ │ + bne 42a240 <__cxa_atexit@plt+0x413b30> │ │ │ │ + ldr r1, [pc, #96] @ 42a270 <__cxa_atexit@plt+0x413b60> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 42a208 <__cxa_atexit@plt+0x413af8> │ │ │ │ + b 42a230 <__cxa_atexit@plt+0x413b20> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a218 <__cxa_atexit@plt+0x413b08> │ │ │ │ - ldr r1, [pc, #56] @ 42a240 <__cxa_atexit@plt+0x413b30> │ │ │ │ + bne 42a240 <__cxa_atexit@plt+0x413b30> │ │ │ │ + ldr r1, [pc, #56] @ 42a268 <__cxa_atexit@plt+0x413b58> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a230 <__cxa_atexit@plt+0x413b20> │ │ │ │ + beq 42a258 <__cxa_atexit@plt+0x413b48> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1068748,21 +1068758,21 @@ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 42a280 <__cxa_atexit@plt+0x413b70> │ │ │ │ - ldr r1, [pc, #36] @ 42a294 <__cxa_atexit@plt+0x413b84> │ │ │ │ + bne 42a2a8 <__cxa_atexit@plt+0x413b98> │ │ │ │ + ldr r1, [pc, #36] @ 42a2bc <__cxa_atexit@plt+0x413bac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a288 <__cxa_atexit@plt+0x413b78> │ │ │ │ + beq 42a2b0 <__cxa_atexit@plt+0x413ba0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1068774,22 +1068784,22 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42a358 <__cxa_atexit@plt+0x413c48> │ │ │ │ - ldr r3, [pc, #144] @ 42a368 <__cxa_atexit@plt+0x413c58> │ │ │ │ + bhi 42a380 <__cxa_atexit@plt+0x413c70> │ │ │ │ + ldr r3, [pc, #144] @ 42a390 <__cxa_atexit@plt+0x413c80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 42a340 <__cxa_atexit@plt+0x413c30> │ │ │ │ - ldr lr, [pc, #124] @ 42a36c <__cxa_atexit@plt+0x413c5c> │ │ │ │ + beq 42a368 <__cxa_atexit@plt+0x413c58> │ │ │ │ + ldr lr, [pc, #124] @ 42a394 <__cxa_atexit@plt+0x413c84> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r8, #19] │ │ │ │ ldr sl, [r8, #23] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ ldr r0, [r8, #35] @ 0x23 │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ @@ -1068801,230 +1068811,230 @@ │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ ldr r2, [r8, #15] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #20] │ │ │ │ stmib r5, {r0, r2, r9, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a350 <__cxa_atexit@plt+0x413c40> │ │ │ │ - b 42a3d4 <__cxa_atexit@plt+0x413cc4> │ │ │ │ + beq 42a378 <__cxa_atexit@plt+0x413c68> │ │ │ │ + b 42a3fc <__cxa_atexit@plt+0x413cec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42a370 <__cxa_atexit@plt+0x413c60> │ │ │ │ + ldr r7, [pc, #16] @ 42a398 <__cxa_atexit@plt+0x413c88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq pc, #72, 20 @ 0x48000 │ │ │ │ + cmpeq pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add ip, r3, #7 │ │ │ │ ldm ip, {r0, r1, r2, r9, sl, ip} │ │ │ │ ldr r3, [r3, #31] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r5, #32 │ │ │ │ stm r0, {r1, r2, r9, sl, ip} │ │ │ │ stmdb r5, {r3, r8, lr} │ │ │ │ - ldr r3, [pc, #24] @ 42a3c8 <__cxa_atexit@plt+0x413cb8> │ │ │ │ + ldr r3, [pc, #24] @ 42a3f0 <__cxa_atexit@plt+0x413ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a3c0 <__cxa_atexit@plt+0x413cb0> │ │ │ │ - b 42a3d4 <__cxa_atexit@plt+0x413cc4> │ │ │ │ + beq 42a3e8 <__cxa_atexit@plt+0x413cd8> │ │ │ │ + b 42a3fc <__cxa_atexit@plt+0x413cec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 42a440 <__cxa_atexit@plt+0x413d30> │ │ │ │ + ldr r3, [pc, #100] @ 42a468 <__cxa_atexit@plt+0x413d58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a428 <__cxa_atexit@plt+0x413d18> │ │ │ │ - ldr r2, [pc, #80] @ 42a444 <__cxa_atexit@plt+0x413d34> │ │ │ │ + beq 42a450 <__cxa_atexit@plt+0x413d40> │ │ │ │ + ldr r2, [pc, #80] @ 42a46c <__cxa_atexit@plt+0x413d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ str r2, [r7] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42a430 <__cxa_atexit@plt+0x413d20> │ │ │ │ + beq 42a458 <__cxa_atexit@plt+0x413d48> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ - ldr r2, [pc, #52] @ 42a448 <__cxa_atexit@plt+0x413d38> │ │ │ │ + ldr r2, [pc, #52] @ 42a470 <__cxa_atexit@plt+0x413d60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a428 <__cxa_atexit@plt+0x413d18> │ │ │ │ - b 42a4f0 <__cxa_atexit@plt+0x413de0> │ │ │ │ + beq 42a450 <__cxa_atexit@plt+0x413d40> │ │ │ │ + b 42a518 <__cxa_atexit@plt+0x413e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 42a4a8 <__cxa_atexit@plt+0x413d98> │ │ │ │ + ldr r2, [pc, #76] @ 42a4d0 <__cxa_atexit@plt+0x413dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ str r2, [r7] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42a490 <__cxa_atexit@plt+0x413d80> │ │ │ │ + beq 42a4b8 <__cxa_atexit@plt+0x413da8> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 42a4ac <__cxa_atexit@plt+0x413d9c> │ │ │ │ + ldr r2, [pc, #48] @ 42a4d4 <__cxa_atexit@plt+0x413dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a4a0 <__cxa_atexit@plt+0x413d90> │ │ │ │ - b 42a4f0 <__cxa_atexit@plt+0x413de0> │ │ │ │ + beq 42a4c8 <__cxa_atexit@plt+0x413db8> │ │ │ │ + b 42a518 <__cxa_atexit@plt+0x413e08> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ 42a4e4 <__cxa_atexit@plt+0x413dd4> │ │ │ │ + ldr r2, [pc, #28] @ 42a50c <__cxa_atexit@plt+0x413dfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a4dc <__cxa_atexit@plt+0x413dcc> │ │ │ │ - b 42a4f0 <__cxa_atexit@plt+0x413de0> │ │ │ │ + beq 42a504 <__cxa_atexit@plt+0x413df4> │ │ │ │ + b 42a518 <__cxa_atexit@plt+0x413e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 42a55c <__cxa_atexit@plt+0x413e4c> │ │ │ │ + ldr r2, [pc, #96] @ 42a584 <__cxa_atexit@plt+0x413e74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a548 <__cxa_atexit@plt+0x413e38> │ │ │ │ - ldr r2, [pc, #76] @ 42a560 <__cxa_atexit@plt+0x413e50> │ │ │ │ + beq 42a570 <__cxa_atexit@plt+0x413e60> │ │ │ │ + ldr r2, [pc, #76] @ 42a588 <__cxa_atexit@plt+0x413e78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42a550 <__cxa_atexit@plt+0x413e40> │ │ │ │ - ldr r2, [pc, #52] @ 42a564 <__cxa_atexit@plt+0x413e54> │ │ │ │ + beq 42a578 <__cxa_atexit@plt+0x413e68> │ │ │ │ + ldr r2, [pc, #52] @ 42a58c <__cxa_atexit@plt+0x413e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a548 <__cxa_atexit@plt+0x413e38> │ │ │ │ - b 42a610 <__cxa_atexit@plt+0x413f00> │ │ │ │ + beq 42a570 <__cxa_atexit@plt+0x413e60> │ │ │ │ + b 42a638 <__cxa_atexit@plt+0x413f28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 42a5c8 <__cxa_atexit@plt+0x413eb8> │ │ │ │ + ldr r2, [pc, #76] @ 42a5f0 <__cxa_atexit@plt+0x413ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a5b4 <__cxa_atexit@plt+0x413ea4> │ │ │ │ - ldr r2, [pc, #52] @ 42a5cc <__cxa_atexit@plt+0x413ebc> │ │ │ │ + beq 42a5dc <__cxa_atexit@plt+0x413ecc> │ │ │ │ + ldr r2, [pc, #52] @ 42a5f4 <__cxa_atexit@plt+0x413ee4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42a5bc <__cxa_atexit@plt+0x413eac> │ │ │ │ + beq 42a5e4 <__cxa_atexit@plt+0x413ed4> │ │ │ │ mov r7, r3 │ │ │ │ - b 42a610 <__cxa_atexit@plt+0x413f00> │ │ │ │ + b 42a638 <__cxa_atexit@plt+0x413f28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 42a604 <__cxa_atexit@plt+0x413ef4> │ │ │ │ + ldr r2, [pc, #32] @ 42a62c <__cxa_atexit@plt+0x413f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a5fc <__cxa_atexit@plt+0x413eec> │ │ │ │ - b 42a610 <__cxa_atexit@plt+0x413f00> │ │ │ │ + beq 42a624 <__cxa_atexit@plt+0x413f14> │ │ │ │ + b 42a638 <__cxa_atexit@plt+0x413f28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #156] @ 42a6b8 <__cxa_atexit@plt+0x413fa8> │ │ │ │ + ldr r2, [pc, #156] @ 42a6e0 <__cxa_atexit@plt+0x413fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a698 <__cxa_atexit@plt+0x413f88> │ │ │ │ - ldr r1, [pc, #132] @ 42a6bc <__cxa_atexit@plt+0x413fac> │ │ │ │ + beq 42a6c0 <__cxa_atexit@plt+0x413fb0> │ │ │ │ + ldr r1, [pc, #132] @ 42a6e4 <__cxa_atexit@plt+0x413fd4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r2, #3 │ │ │ │ - beq 42a6a0 <__cxa_atexit@plt+0x413f90> │ │ │ │ - ldr r0, [pc, #108] @ 42a6c0 <__cxa_atexit@plt+0x413fb0> │ │ │ │ + beq 42a6c8 <__cxa_atexit@plt+0x413fb8> │ │ │ │ + ldr r0, [pc, #108] @ 42a6e8 <__cxa_atexit@plt+0x413fd8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r1, #3 │ │ │ │ - beq 42a6ac <__cxa_atexit@plt+0x413f9c> │ │ │ │ + beq 42a6d4 <__cxa_atexit@plt+0x413fc4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #80] @ 42a6c4 <__cxa_atexit@plt+0x413fb4> │ │ │ │ + ldr lr, [pc, #80] @ 42a6ec <__cxa_atexit@plt+0x413fdc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stm r5, {r0, r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ mov r7, r1 │ │ │ │ - b 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ + b 429f6c <__cxa_atexit@plt+0x41385c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ @@ -1069032,1191 +1069042,1191 @@ │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #112] @ 42a74c <__cxa_atexit@plt+0x41403c> │ │ │ │ + ldr r2, [pc, #112] @ 42a774 <__cxa_atexit@plt+0x414064> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a738 <__cxa_atexit@plt+0x414028> │ │ │ │ - ldr r1, [pc, #88] @ 42a750 <__cxa_atexit@plt+0x414040> │ │ │ │ + beq 42a760 <__cxa_atexit@plt+0x414050> │ │ │ │ + ldr r1, [pc, #88] @ 42a778 <__cxa_atexit@plt+0x414068> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r2, #3 │ │ │ │ - beq 42a740 <__cxa_atexit@plt+0x414030> │ │ │ │ + beq 42a768 <__cxa_atexit@plt+0x414058> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 42a754 <__cxa_atexit@plt+0x414044> │ │ │ │ + ldr lr, [pc, #60] @ 42a77c <__cxa_atexit@plt+0x41406c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stm r5, {r0, r1, r3, r7} │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ mov r7, r2 │ │ │ │ - b 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ + b 429f6c <__cxa_atexit@plt+0x41385c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 42a7bc <__cxa_atexit@plt+0x4140ac> │ │ │ │ + ldr r2, [pc, #80] @ 42a7e4 <__cxa_atexit@plt+0x4140d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42a7b4 <__cxa_atexit@plt+0x4140a4> │ │ │ │ + beq 42a7dc <__cxa_atexit@plt+0x4140cc> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #52] @ 42a7c0 <__cxa_atexit@plt+0x4140b0> │ │ │ │ + ldr lr, [pc, #52] @ 42a7e8 <__cxa_atexit@plt+0x4140d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ - b 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ + b 429f6c <__cxa_atexit@plt+0x41385c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #48] @ 42a808 <__cxa_atexit@plt+0x4140f8> │ │ │ │ + ldr r3, [pc, #48] @ 42a830 <__cxa_atexit@plt+0x414120> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ - b 429f44 <__cxa_atexit@plt+0x413834> │ │ │ │ + b 429f6c <__cxa_atexit@plt+0x41385c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 42a828 <__cxa_atexit@plt+0x414118> │ │ │ │ + ldr r7, [pc, #12] @ 42a850 <__cxa_atexit@plt+0x414140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #8, 4 @ 0x80000000 │ │ │ │ + orreq r3, r3, #224, 2 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 42a2c4 <__cxa_atexit@plt+0x413bb4> │ │ │ │ + b 42a2ec <__cxa_atexit@plt+0x413bdc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42a8c0 <__cxa_atexit@plt+0x4141b0> │ │ │ │ - ldr r7, [pc, #116] @ 42a8d0 <__cxa_atexit@plt+0x4141c0> │ │ │ │ + bhi 42a8e8 <__cxa_atexit@plt+0x4141d8> │ │ │ │ + ldr r7, [pc, #116] @ 42a8f8 <__cxa_atexit@plt+0x4141e8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 42a8a4 <__cxa_atexit@plt+0x414194> │ │ │ │ - ldr r1, [pc, #100] @ 42a8d4 <__cxa_atexit@plt+0x4141c4> │ │ │ │ + beq 42a8cc <__cxa_atexit@plt+0x4141bc> │ │ │ │ + ldr r1, [pc, #100] @ 42a8fc <__cxa_atexit@plt+0x4141ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 42a8b4 <__cxa_atexit@plt+0x4141a4> │ │ │ │ - ldr r7, [pc, #72] @ 42a8d8 <__cxa_atexit@plt+0x4141c8> │ │ │ │ + beq 42a8dc <__cxa_atexit@plt+0x4141cc> │ │ │ │ + ldr r7, [pc, #72] @ 42a900 <__cxa_atexit@plt+0x4141f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42a8dc <__cxa_atexit@plt+0x4141cc> │ │ │ │ + ldr r7, [pc, #20] @ 42a904 <__cxa_atexit@plt+0x4141f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r3, r3, #236, 2 @ 0x3b │ │ │ │ - cmpeq pc, #232, 8 @ 0xe8000000 │ │ │ │ + orreq r3, r3, #196, 2 @ 0x31 │ │ │ │ + cmpeq pc, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 42a934 <__cxa_atexit@plt+0x414224> │ │ │ │ + ldr r2, [pc, #64] @ 42a95c <__cxa_atexit@plt+0x41424c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42a92c <__cxa_atexit@plt+0x41421c> │ │ │ │ - ldr r7, [pc, #32] @ 42a938 <__cxa_atexit@plt+0x414228> │ │ │ │ + beq 42a954 <__cxa_atexit@plt+0x414244> │ │ │ │ + ldr r7, [pc, #32] @ 42a960 <__cxa_atexit@plt+0x414250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r3, r3, #100, 2 │ │ │ │ + orreq r3, r3, #60, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 42a96c <__cxa_atexit@plt+0x41425c> │ │ │ │ + ldr r3, [pc, #32] @ 42a994 <__cxa_atexit@plt+0x414284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #48, 2 │ │ │ │ + orreq r3, r3, #8, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42aa04 <__cxa_atexit@plt+0x4142f4> │ │ │ │ - ldr r7, [pc, #132] @ 42aa14 <__cxa_atexit@plt+0x414304> │ │ │ │ + bhi 42aa2c <__cxa_atexit@plt+0x41431c> │ │ │ │ + ldr r7, [pc, #132] @ 42aa3c <__cxa_atexit@plt+0x41432c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 42a9d8 <__cxa_atexit@plt+0x4142c8> │ │ │ │ - ldr r1, [pc, #116] @ 42aa18 <__cxa_atexit@plt+0x414308> │ │ │ │ + beq 42aa00 <__cxa_atexit@plt+0x4142f0> │ │ │ │ + ldr r1, [pc, #116] @ 42aa40 <__cxa_atexit@plt+0x414330> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 42a9e8 <__cxa_atexit@plt+0x4142d8> │ │ │ │ + beq 42aa10 <__cxa_atexit@plt+0x414300> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 42a9f4 <__cxa_atexit@plt+0x4142e4> │ │ │ │ - ldr r7, [pc, #76] @ 42aa1c <__cxa_atexit@plt+0x41430c> │ │ │ │ + bne 42aa1c <__cxa_atexit@plt+0x41430c> │ │ │ │ + ldr r7, [pc, #76] @ 42aa44 <__cxa_atexit@plt+0x414334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 42aa24 <__cxa_atexit@plt+0x414314> │ │ │ │ + ldr r7, [pc, #40] @ 42aa4c <__cxa_atexit@plt+0x41433c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42aa20 <__cxa_atexit@plt+0x414310> │ │ │ │ + ldr r7, [pc, #20] @ 42aa48 <__cxa_atexit@plt+0x414338> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq r2, r3, #140, 30 @ 0x230 │ │ │ │ - cmpeq pc, #168, 6 @ 0xa0000002 │ │ │ │ - orreq r2, r3, #72, 30 @ 0x120 │ │ │ │ + orreq r2, r3, #100, 30 @ 0x190 │ │ │ │ + cmpeq pc, #128, 6 │ │ │ │ + orreq r2, r3, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 42aa8c <__cxa_atexit@plt+0x41437c> │ │ │ │ + ldr r2, [pc, #80] @ 42aab4 <__cxa_atexit@plt+0x4143a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42aa74 <__cxa_atexit@plt+0x414364> │ │ │ │ + beq 42aa9c <__cxa_atexit@plt+0x41438c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42aa7c <__cxa_atexit@plt+0x41436c> │ │ │ │ - ldr r7, [pc, #36] @ 42aa90 <__cxa_atexit@plt+0x414380> │ │ │ │ + bne 42aaa4 <__cxa_atexit@plt+0x414394> │ │ │ │ + ldr r7, [pc, #36] @ 42aab8 <__cxa_atexit@plt+0x4143a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42aa94 <__cxa_atexit@plt+0x414384> │ │ │ │ + ldr r7, [pc, #16] @ 42aabc <__cxa_atexit@plt+0x4143ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r2, r3, #240, 28 @ 0xf00 │ │ │ │ - orreq r2, r3, #192, 28 @ 0xc00 │ │ │ │ + orreq r2, r3, #200, 28 @ 0xc80 │ │ │ │ + orreq r2, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 42aad4 <__cxa_atexit@plt+0x4143c4> │ │ │ │ + ldr r2, [pc, #44] @ 42aafc <__cxa_atexit@plt+0x4143ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 42aad8 <__cxa_atexit@plt+0x4143c8> │ │ │ │ + ldr r3, [pc, #40] @ 42ab00 <__cxa_atexit@plt+0x4143f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #180, 28 @ 0xb40 │ │ │ │ - orreq r2, r3, #148, 28 @ 0x940 │ │ │ │ + orreq r2, r3, #140, 28 @ 0x8c0 │ │ │ │ + orreq r2, r3, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42ab44 <__cxa_atexit@plt+0x414434> │ │ │ │ - ldr r2, [pc, #84] @ 42ab50 <__cxa_atexit@plt+0x414440> │ │ │ │ + bhi 42ab6c <__cxa_atexit@plt+0x41445c> │ │ │ │ + ldr r2, [pc, #84] @ 42ab78 <__cxa_atexit@plt+0x414468> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 42ab54 <__cxa_atexit@plt+0x414444> │ │ │ │ + ldr r1, [pc, #76] @ 42ab7c <__cxa_atexit@plt+0x41446c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ab3c <__cxa_atexit@plt+0x41442c> │ │ │ │ - ldr r3, [pc, #52] @ 42ab58 <__cxa_atexit@plt+0x414448> │ │ │ │ + beq 42ab64 <__cxa_atexit@plt+0x414454> │ │ │ │ + ldr r3, [pc, #52] @ 42ab80 <__cxa_atexit@plt+0x414470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r2, r3, #8, 28 @ 0x80 │ │ │ │ - orreq r2, r3, #84, 28 @ 0x540 │ │ │ │ + orreq r2, r3, #224, 26 @ 0x3800 │ │ │ │ + orreq r2, r3, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42ab84 <__cxa_atexit@plt+0x414474> │ │ │ │ + ldr r3, [pc, #24] @ 42abac <__cxa_atexit@plt+0x41449c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - orreq r2, r3, #12, 28 @ 0xc0 │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + orreq r2, r3, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42abf0 <__cxa_atexit@plt+0x4144e0> │ │ │ │ - ldr r2, [pc, #84] @ 42abfc <__cxa_atexit@plt+0x4144ec> │ │ │ │ + bhi 42ac18 <__cxa_atexit@plt+0x414508> │ │ │ │ + ldr r2, [pc, #84] @ 42ac24 <__cxa_atexit@plt+0x414514> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 42ac00 <__cxa_atexit@plt+0x4144f0> │ │ │ │ + ldr r1, [pc, #76] @ 42ac28 <__cxa_atexit@plt+0x414518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42abe8 <__cxa_atexit@plt+0x4144d8> │ │ │ │ - ldr r3, [pc, #52] @ 42ac04 <__cxa_atexit@plt+0x4144f4> │ │ │ │ + beq 42ac10 <__cxa_atexit@plt+0x414500> │ │ │ │ + ldr r3, [pc, #52] @ 42ac2c <__cxa_atexit@plt+0x41451c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r2, r3, #92, 26 @ 0x1700 │ │ │ │ - orreq r2, r3, #168, 26 @ 0x2a00 │ │ │ │ + orreq r2, r3, #52, 26 @ 0xd00 │ │ │ │ + orreq r2, r3, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42ac30 <__cxa_atexit@plt+0x414520> │ │ │ │ + ldr r3, [pc, #24] @ 42ac58 <__cxa_atexit@plt+0x414548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - orreq r2, r3, #96, 26 @ 0x1800 │ │ │ │ - cmpeq pc, #152, 2 @ 0x26 │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + orreq r2, r3, #56, 26 @ 0xe00 │ │ │ │ + cmpeq pc, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42ac7c <__cxa_atexit@plt+0x41456c> │ │ │ │ - ldr r2, [pc, #48] @ 42ac88 <__cxa_atexit@plt+0x414578> │ │ │ │ + bhi 42aca4 <__cxa_atexit@plt+0x414594> │ │ │ │ + ldr r2, [pc, #48] @ 42acb0 <__cxa_atexit@plt+0x4145a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 42ac8c <__cxa_atexit@plt+0x41457c> │ │ │ │ + ldr r3, [pc, #40] @ 42acb4 <__cxa_atexit@plt+0x4145a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 42ac90 <__cxa_atexit@plt+0x414580> │ │ │ │ + ldr r3, [pc, #32] @ 42acb8 <__cxa_atexit@plt+0x4145a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #184, 24 @ 0xb800 │ │ │ │ - orreq r3, r3, #80, 24 @ 0x5000 │ │ │ │ - orreq r2, r3, #252, 24 @ 0xfc00 │ │ │ │ - cmpeq pc, #80, 2 │ │ │ │ + orreq r2, r3, #144, 24 @ 0x9000 │ │ │ │ + orreq r3, r3, #40, 24 @ 0x2800 │ │ │ │ + orreq r2, r3, #212, 24 @ 0xd400 │ │ │ │ + cmpeq pc, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42acdc <__cxa_atexit@plt+0x4145cc> │ │ │ │ - ldr r2, [pc, #48] @ 42ace8 <__cxa_atexit@plt+0x4145d8> │ │ │ │ + bhi 42ad04 <__cxa_atexit@plt+0x4145f4> │ │ │ │ + ldr r2, [pc, #48] @ 42ad10 <__cxa_atexit@plt+0x414600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 42acec <__cxa_atexit@plt+0x4145dc> │ │ │ │ + ldr r3, [pc, #40] @ 42ad14 <__cxa_atexit@plt+0x414604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 42acf0 <__cxa_atexit@plt+0x4145e0> │ │ │ │ + ldr r3, [pc, #32] @ 42ad18 <__cxa_atexit@plt+0x414608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #88, 24 @ 0x5800 │ │ │ │ - orreq r3, r3, #216, 24 @ 0xd800 │ │ │ │ - orreq r2, r3, #156, 24 @ 0x9c00 │ │ │ │ - cmpeq pc, #228 @ 0xe4 │ │ │ │ + orreq r2, r3, #48, 24 @ 0x3000 │ │ │ │ + orreq r3, r3, #176, 24 @ 0xb000 │ │ │ │ + orreq r2, r3, #116, 24 @ 0x7400 │ │ │ │ + cmpeq pc, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42ad3c <__cxa_atexit@plt+0x41462c> │ │ │ │ - ldr r2, [pc, #48] @ 42ad48 <__cxa_atexit@plt+0x414638> │ │ │ │ + bhi 42ad64 <__cxa_atexit@plt+0x414654> │ │ │ │ + ldr r2, [pc, #48] @ 42ad70 <__cxa_atexit@plt+0x414660> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 42ad4c <__cxa_atexit@plt+0x41463c> │ │ │ │ + ldr r3, [pc, #40] @ 42ad74 <__cxa_atexit@plt+0x414664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 42ad50 <__cxa_atexit@plt+0x414640> │ │ │ │ + ldr r3, [pc, #32] @ 42ad78 <__cxa_atexit@plt+0x414668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #248, 22 @ 0x3e000 │ │ │ │ - orreq r3, r3, #124, 24 @ 0x7c00 │ │ │ │ - orreq r2, r3, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq pc, #120 @ 0x78 │ │ │ │ + orreq r2, r3, #208, 22 @ 0x34000 │ │ │ │ + orreq r3, r3, #84, 24 @ 0x5400 │ │ │ │ + orreq r2, r3, #20, 24 @ 0x1400 │ │ │ │ + cmpeq pc, #80 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42ad9c <__cxa_atexit@plt+0x41468c> │ │ │ │ - ldr r2, [pc, #48] @ 42ada8 <__cxa_atexit@plt+0x414698> │ │ │ │ + bhi 42adc4 <__cxa_atexit@plt+0x4146b4> │ │ │ │ + ldr r2, [pc, #48] @ 42add0 <__cxa_atexit@plt+0x4146c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 42adac <__cxa_atexit@plt+0x41469c> │ │ │ │ + ldr r3, [pc, #40] @ 42add4 <__cxa_atexit@plt+0x4146c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 42adb0 <__cxa_atexit@plt+0x4146a0> │ │ │ │ + ldr r3, [pc, #32] @ 42add8 <__cxa_atexit@plt+0x4146c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #152, 22 @ 0x26000 │ │ │ │ - orreq r3, r3, #48, 22 @ 0xc000 │ │ │ │ - orreq r2, r3, #220, 22 @ 0x37000 │ │ │ │ - cmpeq pc, #204, 30 @ 0x330 │ │ │ │ + orreq r2, r3, #112, 22 @ 0x1c000 │ │ │ │ + orreq r3, r3, #8, 22 @ 0x2000 │ │ │ │ + orreq r2, r3, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq pc, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42adfc <__cxa_atexit@plt+0x4146ec> │ │ │ │ - ldr r2, [pc, #48] @ 42ae08 <__cxa_atexit@plt+0x4146f8> │ │ │ │ + bhi 42ae24 <__cxa_atexit@plt+0x414714> │ │ │ │ + ldr r2, [pc, #48] @ 42ae30 <__cxa_atexit@plt+0x414720> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 42ae0c <__cxa_atexit@plt+0x4146fc> │ │ │ │ + ldr r1, [pc, #44] @ 42ae34 <__cxa_atexit@plt+0x414724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #36] @ 42ae10 <__cxa_atexit@plt+0x414700> │ │ │ │ + ldr r3, [pc, #36] @ 42ae38 <__cxa_atexit@plt+0x414728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #176, 30 @ 0x2c0 │ │ │ │ - orreq r2, r3, #48, 22 @ 0xc000 │ │ │ │ - orreq r2, r3, #128, 22 @ 0x20000 │ │ │ │ + cmpeq pc, #136, 30 @ 0x220 │ │ │ │ + orreq r2, r3, #8, 22 @ 0x2000 │ │ │ │ + orreq r2, r3, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42ae70 <__cxa_atexit@plt+0x414760> │ │ │ │ - ldr r2, [pc, #72] @ 42ae78 <__cxa_atexit@plt+0x414768> │ │ │ │ + bhi 42ae98 <__cxa_atexit@plt+0x414788> │ │ │ │ + ldr r2, [pc, #72] @ 42aea0 <__cxa_atexit@plt+0x414790> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42ae64 <__cxa_atexit@plt+0x414754> │ │ │ │ + beq 42ae8c <__cxa_atexit@plt+0x41477c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 42ae80 <__cxa_atexit@plt+0x414770> │ │ │ │ + ldrne r8, [pc, #40] @ 42aea8 <__cxa_atexit@plt+0x414798> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 42ae7c <__cxa_atexit@plt+0x41476c> │ │ │ │ + ldreq r8, [pc, #28] @ 42aea4 <__cxa_atexit@plt+0x414794> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq pc, #188, 12 @ 0xbc00000 │ │ │ │ - teqeq pc, #211812352 @ 0xca00000 │ │ │ │ + teqeq pc, #148, 14 @ 0x2500000 │ │ │ │ + teqeq pc, #42467328 @ 0x2880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 42aeb8 <__cxa_atexit@plt+0x4147a8> │ │ │ │ + ldr r2, [pc, #36] @ 42aee0 <__cxa_atexit@plt+0x4147d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 42aebc <__cxa_atexit@plt+0x4147ac> │ │ │ │ + ldr r8, [pc, #32] @ 42aee4 <__cxa_atexit@plt+0x4147d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq pc, #136, 12 @ 0x8800000 │ │ │ │ - teqeq pc, #140509184 @ 0x8600000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq pc, #96, 14 @ 0x1800000 │ │ │ │ + teqeq pc, #24641536 @ 0x1780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42af20 <__cxa_atexit@plt+0x414810> │ │ │ │ + bhi 42af48 <__cxa_atexit@plt+0x414838> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42af2c <__cxa_atexit@plt+0x41481c> │ │ │ │ - ldr r2, [pc, #76] @ 42af3c <__cxa_atexit@plt+0x41482c> │ │ │ │ + bcc 42af54 <__cxa_atexit@plt+0x414844> │ │ │ │ + ldr r2, [pc, #76] @ 42af64 <__cxa_atexit@plt+0x414854> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 42af40 <__cxa_atexit@plt+0x414830> │ │ │ │ + ldr r1, [pc, #72] @ 42af68 <__cxa_atexit@plt+0x414858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 42af44 <__cxa_atexit@plt+0x414834> │ │ │ │ + ldr r8, [pc, #56] @ 42af6c <__cxa_atexit@plt+0x41485c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - orreq r2, r3, #24, 20 @ 0x18000 │ │ │ │ - teqeq pc, #30408704 @ 0x1d00000 │ │ │ │ + orreq r2, r3, #240, 18 @ 0x3c0000 │ │ │ │ + teqeq pc, #256901120 @ 0xf500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42af88 <__cxa_atexit@plt+0x414878> │ │ │ │ - ldr r3, [pc, #44] @ 42af98 <__cxa_atexit@plt+0x414888> │ │ │ │ + bcc 42afb0 <__cxa_atexit@plt+0x4148a0> │ │ │ │ + ldr r3, [pc, #44] @ 42afc0 <__cxa_atexit@plt+0x4148b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42aff8 <__cxa_atexit@plt+0x4148e8> │ │ │ │ - ldr r2, [pc, #72] @ 42b000 <__cxa_atexit@plt+0x4148f0> │ │ │ │ + bhi 42b020 <__cxa_atexit@plt+0x414910> │ │ │ │ + ldr r2, [pc, #72] @ 42b028 <__cxa_atexit@plt+0x414918> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42afec <__cxa_atexit@plt+0x4148dc> │ │ │ │ + beq 42b014 <__cxa_atexit@plt+0x414904> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 42b008 <__cxa_atexit@plt+0x4148f8> │ │ │ │ + ldrne r8, [pc, #40] @ 42b030 <__cxa_atexit@plt+0x414920> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 42b004 <__cxa_atexit@plt+0x4148f4> │ │ │ │ + ldreq r8, [pc, #28] @ 42b02c <__cxa_atexit@plt+0x41491c> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq pc, #52, 10 @ 0xd000000 │ │ │ │ - teqeq pc, #276824064 @ 0x10800000 │ │ │ │ + teqeq pc, #12, 12 @ 0xc00000 │ │ │ │ + teqeq pc, #27262976 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 42b040 <__cxa_atexit@plt+0x414930> │ │ │ │ + ldr r2, [pc, #36] @ 42b068 <__cxa_atexit@plt+0x414958> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 42b044 <__cxa_atexit@plt+0x414934> │ │ │ │ + ldr r8, [pc, #32] @ 42b06c <__cxa_atexit@plt+0x41495c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq pc, #0, 10 │ │ │ │ - teqeq pc, #-33554432 @ 0xfe000000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq pc, #216, 10 @ 0x36000000 │ │ │ │ + teqeq pc, #897581056 @ 0x35800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42b0a8 <__cxa_atexit@plt+0x414998> │ │ │ │ + bhi 42b0d0 <__cxa_atexit@plt+0x4149c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b0b4 <__cxa_atexit@plt+0x4149a4> │ │ │ │ - ldr r2, [pc, #76] @ 42b0c4 <__cxa_atexit@plt+0x4149b4> │ │ │ │ + bcc 42b0dc <__cxa_atexit@plt+0x4149cc> │ │ │ │ + ldr r2, [pc, #76] @ 42b0ec <__cxa_atexit@plt+0x4149dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 42b0c8 <__cxa_atexit@plt+0x4149b8> │ │ │ │ + ldr r1, [pc, #72] @ 42b0f0 <__cxa_atexit@plt+0x4149e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 42b0cc <__cxa_atexit@plt+0x4149bc> │ │ │ │ + ldr r8, [pc, #56] @ 42b0f4 <__cxa_atexit@plt+0x4149e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - orreq r2, r3, #144, 16 @ 0x900000 │ │ │ │ - teqeq pc, #-1795162112 @ 0x95000000 │ │ │ │ + orreq r2, r3, #104, 16 @ 0x680000 │ │ │ │ + teqeq pc, #457179136 @ 0x1b400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b110 <__cxa_atexit@plt+0x414a00> │ │ │ │ - ldr r3, [pc, #44] @ 42b120 <__cxa_atexit@plt+0x414a10> │ │ │ │ + bcc 42b138 <__cxa_atexit@plt+0x414a28> │ │ │ │ + ldr r3, [pc, #44] @ 42b148 <__cxa_atexit@plt+0x414a38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42b1dc <__cxa_atexit@plt+0x414acc> │ │ │ │ - ldr r6, [pc, #180] @ 42b1f8 <__cxa_atexit@plt+0x414ae8> │ │ │ │ + bhi 42b204 <__cxa_atexit@plt+0x414af4> │ │ │ │ + ldr r6, [pc, #180] @ 42b220 <__cxa_atexit@plt+0x414b10> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r6, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42b1a0 <__cxa_atexit@plt+0x414a90> │ │ │ │ + beq 42b1c8 <__cxa_atexit@plt+0x414ab8> │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42b1b0 <__cxa_atexit@plt+0x414aa0> │ │ │ │ + bne 42b1d8 <__cxa_atexit@plt+0x414ac8> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42b1e8 <__cxa_atexit@plt+0x414ad8> │ │ │ │ - ldr r1, [pc, #112] @ 42b204 <__cxa_atexit@plt+0x414af4> │ │ │ │ + bcc 42b210 <__cxa_atexit@plt+0x414b00> │ │ │ │ + ldr r1, [pc, #112] @ 42b22c <__cxa_atexit@plt+0x414b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #108] @ 42b208 <__cxa_atexit@plt+0x414af8> │ │ │ │ + ldr r8, [pc, #108] @ 42b230 <__cxa_atexit@plt+0x414b20> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 42b1c8 <__cxa_atexit@plt+0x414ab8> │ │ │ │ + b 42b1f0 <__cxa_atexit@plt+0x414ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42b1e8 <__cxa_atexit@plt+0x414ad8> │ │ │ │ - ldr r1, [pc, #60] @ 42b1fc <__cxa_atexit@plt+0x414aec> │ │ │ │ + bcc 42b210 <__cxa_atexit@plt+0x414b00> │ │ │ │ + ldr r1, [pc, #60] @ 42b224 <__cxa_atexit@plt+0x414b14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #56] @ 42b200 <__cxa_atexit@plt+0x414af0> │ │ │ │ + ldr r8, [pc, #56] @ 42b228 <__cxa_atexit@plt+0x414b18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - teqeq pc, #-335544319 @ 0xec000001 │ │ │ │ + teqeq pc, #1392508928 @ 0x53000000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq pc, #-1811939327 @ 0x94000001 │ │ │ │ + teqeq pc, #1023410176 @ 0x3d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42b250 <__cxa_atexit@plt+0x414b40> │ │ │ │ + bne 42b278 <__cxa_atexit@plt+0x414b68> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 42b280 <__cxa_atexit@plt+0x414b70> │ │ │ │ - ldr r0, [pc, #80] @ 42b294 <__cxa_atexit@plt+0x414b84> │ │ │ │ + bcc 42b2a8 <__cxa_atexit@plt+0x414b98> │ │ │ │ + ldr r0, [pc, #80] @ 42b2bc <__cxa_atexit@plt+0x414bac> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #76] @ 42b298 <__cxa_atexit@plt+0x414b88> │ │ │ │ + ldr r8, [pc, #76] @ 42b2c0 <__cxa_atexit@plt+0x414bb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 42b268 <__cxa_atexit@plt+0x414b58> │ │ │ │ + b 42b290 <__cxa_atexit@plt+0x414b80> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 42b280 <__cxa_atexit@plt+0x414b70> │ │ │ │ - ldr r0, [pc, #44] @ 42b28c <__cxa_atexit@plt+0x414b7c> │ │ │ │ + bcc 42b2a8 <__cxa_atexit@plt+0x414b98> │ │ │ │ + ldr r0, [pc, #44] @ 42b2b4 <__cxa_atexit@plt+0x414ba4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #40] @ 42b290 <__cxa_atexit@plt+0x414b80> │ │ │ │ + ldr r8, [pc, #40] @ 42b2b8 <__cxa_atexit@plt+0x414ba8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - teqeq pc, #-1342177267 @ 0xb000000d │ │ │ │ + teqeq pc, #-872415230 @ 0xcc000002 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - teqeq pc, #1342177291 @ 0x5000000b │ │ │ │ + teqeq pc, #872415234 @ 0x34000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b2f0 <__cxa_atexit@plt+0x414be0> │ │ │ │ - ldr lr, [pc, #64] @ 42b300 <__cxa_atexit@plt+0x414bf0> │ │ │ │ + bcc 42b318 <__cxa_atexit@plt+0x414c08> │ │ │ │ + ldr lr, [pc, #64] @ 42b328 <__cxa_atexit@plt+0x414c18> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #44] @ 42b304 <__cxa_atexit@plt+0x414bf4> │ │ │ │ + ldr r8, [pc, #44] @ 42b32c <__cxa_atexit@plt+0x414c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - teqeq pc, #1879048200 @ 0x70000008 │ │ │ │ + teqeq pc, #2080374785 @ 0x7c000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 42b398 <__cxa_atexit@plt+0x414c88> │ │ │ │ + bhi 42b3c0 <__cxa_atexit@plt+0x414cb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42b3a4 <__cxa_atexit@plt+0x414c94> │ │ │ │ - ldr lr, [pc, #124] @ 42b3b4 <__cxa_atexit@plt+0x414ca4> │ │ │ │ + bcc 42b3cc <__cxa_atexit@plt+0x414cbc> │ │ │ │ + ldr lr, [pc, #124] @ 42b3dc <__cxa_atexit@plt+0x414ccc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r7, #12 │ │ │ │ ldm r9, {r1, r3, r9} │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #104] @ 42b3b8 <__cxa_atexit@plt+0x414ca8> │ │ │ │ + ldr r0, [pc, #104] @ 42b3e0 <__cxa_atexit@plt+0x414cd0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str sl, [r2, #8] │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42b38c <__cxa_atexit@plt+0x414c7c> │ │ │ │ + beq 42b3b4 <__cxa_atexit@plt+0x414ca4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 42b3c0 <__cxa_atexit@plt+0x414cb0> │ │ │ │ + ldrne r8, [pc, #64] @ 42b3e8 <__cxa_atexit@plt+0x414cd8> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 42b3bc <__cxa_atexit@plt+0x414cac> │ │ │ │ + ldreq r8, [pc, #52] @ 42b3e4 <__cxa_atexit@plt+0x414cd4> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - orreq r2, r3, #80, 14 @ 0x1400000 │ │ │ │ - orreq r2, r3, #84, 14 @ 0x1500000 │ │ │ │ + orreq r2, r3, #40, 14 @ 0xa00000 │ │ │ │ + orreq r2, r3, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 42b3f8 <__cxa_atexit@plt+0x414ce8> │ │ │ │ + ldr r2, [pc, #24] @ 42b420 <__cxa_atexit@plt+0x414d10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 42b3fc <__cxa_atexit@plt+0x414cec> │ │ │ │ + ldr r8, [pc, #16] @ 42b424 <__cxa_atexit@plt+0x414d14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - orreq r2, r3, #248, 12 @ 0xf800000 │ │ │ │ - orreq r2, r3, #232, 12 @ 0xe800000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + orreq r2, r3, #208, 12 @ 0xd000000 │ │ │ │ + orreq r2, r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b470 <__cxa_atexit@plt+0x414d60> │ │ │ │ + bhi 42b498 <__cxa_atexit@plt+0x414d88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b478 <__cxa_atexit@plt+0x414d68> │ │ │ │ - ldr lr, [pc, #88] @ 42b48c <__cxa_atexit@plt+0x414d7c> │ │ │ │ + bcc 42b4a0 <__cxa_atexit@plt+0x414d90> │ │ │ │ + ldr lr, [pc, #88] @ 42b4b4 <__cxa_atexit@plt+0x414da4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 42b490 <__cxa_atexit@plt+0x414d80> │ │ │ │ + ldr r1, [pc, #84] @ 42b4b8 <__cxa_atexit@plt+0x414da8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 42b494 <__cxa_atexit@plt+0x414d84> │ │ │ │ + ldr r8, [pc, #56] @ 42b4bc <__cxa_atexit@plt+0x414dac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 42b480 <__cxa_atexit@plt+0x414d70> │ │ │ │ + b 42b4a8 <__cxa_atexit@plt+0x414d98> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - orreq r2, r3, #212, 8 @ 0xd4000000 │ │ │ │ - teqeq pc, #24, 2 │ │ │ │ + orreq r2, r3, #172, 8 @ 0xac000000 │ │ │ │ + teqeq pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b4e8 <__cxa_atexit@plt+0x414dd8> │ │ │ │ - ldr lr, [pc, #60] @ 42b4f8 <__cxa_atexit@plt+0x414de8> │ │ │ │ + bcc 42b510 <__cxa_atexit@plt+0x414e00> │ │ │ │ + ldr lr, [pc, #60] @ 42b520 <__cxa_atexit@plt+0x414e10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b56c <__cxa_atexit@plt+0x414e5c> │ │ │ │ + bhi 42b594 <__cxa_atexit@plt+0x414e84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b574 <__cxa_atexit@plt+0x414e64> │ │ │ │ - ldr lr, [pc, #88] @ 42b588 <__cxa_atexit@plt+0x414e78> │ │ │ │ + bcc 42b59c <__cxa_atexit@plt+0x414e8c> │ │ │ │ + ldr lr, [pc, #88] @ 42b5b0 <__cxa_atexit@plt+0x414ea0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 42b58c <__cxa_atexit@plt+0x414e7c> │ │ │ │ + ldr r1, [pc, #84] @ 42b5b4 <__cxa_atexit@plt+0x414ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 42b590 <__cxa_atexit@plt+0x414e80> │ │ │ │ + ldr r8, [pc, #56] @ 42b5b8 <__cxa_atexit@plt+0x414ea8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 42b57c <__cxa_atexit@plt+0x414e6c> │ │ │ │ + b 42b5a4 <__cxa_atexit@plt+0x414e94> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - orreq r2, r3, #216, 6 @ 0x60000003 │ │ │ │ - teqeq pc, #51 @ 0x33 │ │ │ │ + orreq r2, r3, #176, 6 @ 0xc0000002 │ │ │ │ + teqeq pc, #-1073741822 @ 0xc0000002 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b5ec <__cxa_atexit@plt+0x414edc> │ │ │ │ + bcc 42b614 <__cxa_atexit@plt+0x414f04> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r0, [pc, #44] @ 42b5fc <__cxa_atexit@plt+0x414eec> │ │ │ │ + ldr r0, [pc, #44] @ 42b624 <__cxa_atexit@plt+0x414f14> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b670 <__cxa_atexit@plt+0x414f60> │ │ │ │ + bhi 42b698 <__cxa_atexit@plt+0x414f88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b678 <__cxa_atexit@plt+0x414f68> │ │ │ │ - ldr r8, [pc, #88] @ 42b68c <__cxa_atexit@plt+0x414f7c> │ │ │ │ + bcc 42b6a0 <__cxa_atexit@plt+0x414f90> │ │ │ │ + ldr r8, [pc, #88] @ 42b6b4 <__cxa_atexit@plt+0x414fa4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #84] @ 42b690 <__cxa_atexit@plt+0x414f80> │ │ │ │ + ldr r1, [pc, #84] @ 42b6b8 <__cxa_atexit@plt+0x414fa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r0, r2, sl, ip, lr} │ │ │ │ str r8, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 42b694 <__cxa_atexit@plt+0x414f84> │ │ │ │ + ldr r8, [pc, #56] @ 42b6bc <__cxa_atexit@plt+0x414fac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 42b680 <__cxa_atexit@plt+0x414f70> │ │ │ │ + b 42b6a8 <__cxa_atexit@plt+0x414f98> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r2, r3, #212, 4 @ 0x4000000d │ │ │ │ - teqeq pc, #68, 30 @ 0x110 │ │ │ │ + orreq r2, r3, #172, 4 @ 0xc000000a │ │ │ │ + teqeq pc, #28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b6f8 <__cxa_atexit@plt+0x414fe8> │ │ │ │ + bcc 42b720 <__cxa_atexit@plt+0x415010> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #48] @ 42b708 <__cxa_atexit@plt+0x414ff8> │ │ │ │ + ldr r0, [pc, #48] @ 42b730 <__cxa_atexit@plt+0x415020> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b78c <__cxa_atexit@plt+0x41507c> │ │ │ │ + bhi 42b7b4 <__cxa_atexit@plt+0x4150a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b794 <__cxa_atexit@plt+0x415084> │ │ │ │ - ldr r8, [pc, #104] @ 42b7a8 <__cxa_atexit@plt+0x415098> │ │ │ │ + bcc 42b7bc <__cxa_atexit@plt+0x4150ac> │ │ │ │ + ldr r8, [pc, #104] @ 42b7d0 <__cxa_atexit@plt+0x4150c0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #100] @ 42b7ac <__cxa_atexit@plt+0x41509c> │ │ │ │ + ldr r1, [pc, #100] @ 42b7d4 <__cxa_atexit@plt+0x4150c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ str r8, [r9, #4]! │ │ │ │ - ldr r8, [pc, #64] @ 42b7b0 <__cxa_atexit@plt+0x4150a0> │ │ │ │ + ldr r8, [pc, #64] @ 42b7d8 <__cxa_atexit@plt+0x4150c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 42b79c <__cxa_atexit@plt+0x41508c> │ │ │ │ + b 42b7c4 <__cxa_atexit@plt+0x4150b4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - orreq r2, r3, #200, 2 @ 0x32 │ │ │ │ - teqeq pc, #1104 @ 0x450 │ │ │ │ + orreq r2, r3, #160, 2 @ 0x28 │ │ │ │ + teqeq pc, #29, 30 @ 0x74 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42b824 <__cxa_atexit@plt+0x415114> │ │ │ │ + bcc 42b84c <__cxa_atexit@plt+0x41513c> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #24] │ │ │ │ add ip, r7, #28 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #56] @ 42b834 <__cxa_atexit@plt+0x415124> │ │ │ │ + ldr lr, [pc, #56] @ 42b85c <__cxa_atexit@plt+0x41514c> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str fp, [r8, #24] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b8d4 <__cxa_atexit@plt+0x4151c4> │ │ │ │ + bhi 42b8fc <__cxa_atexit@plt+0x4151ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42b8dc <__cxa_atexit@plt+0x4151cc> │ │ │ │ - ldr r1, [pc, #132] @ 42b8f0 <__cxa_atexit@plt+0x4151e0> │ │ │ │ + bcc 42b904 <__cxa_atexit@plt+0x4151f4> │ │ │ │ + ldr r1, [pc, #132] @ 42b918 <__cxa_atexit@plt+0x415208> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str r6, [sp] │ │ │ │ mov r6, r4 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #84] @ 42b8f4 <__cxa_atexit@plt+0x4151e4> │ │ │ │ + ldr r8, [pc, #84] @ 42b91c <__cxa_atexit@plt+0x41520c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r9, #4]! │ │ │ │ str lr, [r9, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #72] @ 42b8f8 <__cxa_atexit@plt+0x4151e8> │ │ │ │ + ldr r8, [pc, #72] @ 42b920 <__cxa_atexit@plt+0x415210> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 42b8e4 <__cxa_atexit@plt+0x4151d4> │ │ │ │ + b 42b90c <__cxa_atexit@plt+0x4151fc> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, #164 @ 0xa4 │ │ │ │ + orreq r2, r3, #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - teqeq pc, #1728 @ 0x6c0 │ │ │ │ - cmpeq pc, #196, 8 @ 0xc4000000 │ │ │ │ + teqeq pc, #15552 @ 0x3cc0 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42b9bc <__cxa_atexit@plt+0x4152ac> │ │ │ │ + bhi 42b9e4 <__cxa_atexit@plt+0x4152d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #56 @ 0x38 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42b9c4 <__cxa_atexit@plt+0x4152b4> │ │ │ │ - ldr lr, [pc, #164] @ 42b9d8 <__cxa_atexit@plt+0x4152c8> │ │ │ │ + bcc 42b9ec <__cxa_atexit@plt+0x4152dc> │ │ │ │ + ldr lr, [pc, #164] @ 42ba00 <__cxa_atexit@plt+0x4152f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 42b9dc <__cxa_atexit@plt+0x4152cc> │ │ │ │ + ldr r0, [pc, #160] @ 42ba04 <__cxa_atexit@plt+0x4152f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r1, r9, sl, ip} │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -1070224,119 +1070234,119 @@ │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 42b9e0 <__cxa_atexit@plt+0x4152d0> │ │ │ │ + ldr lr, [pc, #100] @ 42ba08 <__cxa_atexit@plt+0x4152f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add lr, lr, #1 │ │ │ │ - ldr r0, [pc, #92] @ 42b9e4 <__cxa_atexit@plt+0x4152d4> │ │ │ │ + ldr r0, [pc, #92] @ 42ba0c <__cxa_atexit@plt+0x4152fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, sl, ip} │ │ │ │ str r5, [r3, #32] │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldm sp, {r4, r5, r8, fp} │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 42b9cc <__cxa_atexit@plt+0x4152bc> │ │ │ │ + b 42b9f4 <__cxa_atexit@plt+0x4152e4> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - orreq r1, r3, #212, 30 @ 0x350 │ │ │ │ - orreq r1, r3, #152, 30 @ 0x260 │ │ │ │ - orreq r1, r3, #144, 30 @ 0x240 │ │ │ │ - cmpeq pc, #216, 6 @ 0x60000003 │ │ │ │ + orreq r1, r3, #172, 30 @ 0x2b0 │ │ │ │ + orreq r1, r3, #112, 30 @ 0x1c0 │ │ │ │ + orreq r1, r3, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq pc, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42baac <__cxa_atexit@plt+0x41539c> │ │ │ │ + bhi 42bad4 <__cxa_atexit@plt+0x4153c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42bab4 <__cxa_atexit@plt+0x4153a4> │ │ │ │ - ldr lr, [pc, #168] @ 42bac8 <__cxa_atexit@plt+0x4153b8> │ │ │ │ + bcc 42badc <__cxa_atexit@plt+0x4153cc> │ │ │ │ + ldr lr, [pc, #168] @ 42baf0 <__cxa_atexit@plt+0x4153e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #164] @ 42bacc <__cxa_atexit@plt+0x4153bc> │ │ │ │ + ldr r0, [pc, #164] @ 42baf4 <__cxa_atexit@plt+0x4153e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add ip, r7, #12 │ │ │ │ ldm ip, {r0, r1, r9, sl, ip} │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r5, [r7, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ ldr r8, [r7, #44] @ 0x2c │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 42bad0 <__cxa_atexit@plt+0x4153c0> │ │ │ │ + ldr lr, [pc, #112] @ 42baf8 <__cxa_atexit@plt+0x4153e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add lr, lr, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, r9, sl, ip} │ │ │ │ str r5, [r3, #32] │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #76] @ 42bad4 <__cxa_atexit@plt+0x4153c4> │ │ │ │ + ldr r0, [pc, #76] @ 42bafc <__cxa_atexit@plt+0x4153ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str lr, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldm sp, {r4, r5} │ │ │ │ - ldr r8, [pc, #52] @ 42bad8 <__cxa_atexit@plt+0x4153c8> │ │ │ │ + ldr r8, [pc, #52] @ 42bb00 <__cxa_atexit@plt+0x4153f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 42babc <__cxa_atexit@plt+0x4153ac> │ │ │ │ + b 42bae4 <__cxa_atexit@plt+0x4153d4> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - orreq r1, r3, #232, 28 @ 0xe80 │ │ │ │ - orreq r1, r3, #180, 28 @ 0xb40 │ │ │ │ - orreq r1, r3, #144, 28 @ 0x900 │ │ │ │ - teqeq pc, #59392 @ 0xe800 │ │ │ │ - cmpeq pc, #228, 4 @ 0x4000000e │ │ │ │ + orreq r1, r3, #192, 28 @ 0xc00 │ │ │ │ + orreq r1, r3, #140, 28 @ 0x8c0 │ │ │ │ + orreq r1, r3, #104, 28 @ 0x680 │ │ │ │ + teqeq pc, #4608 @ 0x1200 │ │ │ │ + cmpeq pc, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42bba8 <__cxa_atexit@plt+0x415498> │ │ │ │ + bhi 42bbd0 <__cxa_atexit@plt+0x4154c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42bbb0 <__cxa_atexit@plt+0x4154a0> │ │ │ │ - ldr r8, [pc, #176] @ 42bbc4 <__cxa_atexit@plt+0x4154b4> │ │ │ │ + bcc 42bbd8 <__cxa_atexit@plt+0x4154c8> │ │ │ │ + ldr r8, [pc, #176] @ 42bbec <__cxa_atexit@plt+0x4154dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #172] @ 42bbc8 <__cxa_atexit@plt+0x4154b8> │ │ │ │ + ldr r0, [pc, #172] @ 42bbf0 <__cxa_atexit@plt+0x4154e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r1, [sp] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r9, sl, ip, lr} │ │ │ │ @@ -1070345,212 +1070355,212 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r5, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r7, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #108] @ 42bbcc <__cxa_atexit@plt+0x4154bc> │ │ │ │ + ldr r8, [pc, #108] @ 42bbf4 <__cxa_atexit@plt+0x4154e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r8, r8, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r0, [sp] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, r9, sl, ip, lr} │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r5, [r3, #44] @ 0x2c │ │ │ │ - ldr r5, [pc, #72] @ 42bbd0 <__cxa_atexit@plt+0x4154c0> │ │ │ │ + ldr r5, [pc, #72] @ 42bbf8 <__cxa_atexit@plt+0x4154e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ str r8, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add fp, sp, #8 │ │ │ │ ldm fp, {r4, r8, fp} │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 42bbb8 <__cxa_atexit@plt+0x4154a8> │ │ │ │ + b 42bbe0 <__cxa_atexit@plt+0x4154d0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - orreq r1, r3, #244, 26 @ 0x3d00 │ │ │ │ - orreq r1, r3, #180, 26 @ 0x2d00 │ │ │ │ - orreq r1, r3, #144, 26 @ 0x2400 │ │ │ │ - cmpeq pc, #232, 2 @ 0x3a │ │ │ │ + orreq r1, r3, #204, 26 @ 0x3300 │ │ │ │ + orreq r1, r3, #140, 26 @ 0x2300 │ │ │ │ + orreq r1, r3, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42bc9c <__cxa_atexit@plt+0x41558c> │ │ │ │ + bcc 42bcc4 <__cxa_atexit@plt+0x4155b4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp] │ │ │ │ add ip, r7, #11 │ │ │ │ ldm ip, {r2, r9, sl, ip} │ │ │ │ ldr r5, [r7, #27] │ │ │ │ ldr lr, [r7, #31] │ │ │ │ str lr, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #124] @ 42bcb0 <__cxa_atexit@plt+0x4155a0> │ │ │ │ + ldr r0, [pc, #124] @ 42bcd8 <__cxa_atexit@plt+0x4155c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 42bcb4 <__cxa_atexit@plt+0x4155a4> │ │ │ │ + ldr lr, [pc, #116] @ 42bcdc <__cxa_atexit@plt+0x4155cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add lr, lr, #1 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r0, [sp] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r9, sl, ip} │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #64] @ 42bcb8 <__cxa_atexit@plt+0x4155a8> │ │ │ │ + ldr r0, [pc, #64] @ 42bce0 <__cxa_atexit@plt+0x4155d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str lr, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - ldr r8, [pc, #40] @ 42bcbc <__cxa_atexit@plt+0x4155ac> │ │ │ │ + ldr r8, [pc, #40] @ 42bce4 <__cxa_atexit@plt+0x4155d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - orreq r1, r3, #212, 24 @ 0xd400 │ │ │ │ - orreq r1, r3, #160, 24 @ 0xa000 │ │ │ │ - teqeq pc, #1540096 @ 0x178000 │ │ │ │ - cmpeq pc, #0, 2 │ │ │ │ + orreq r1, r3, #172, 24 @ 0xac00 │ │ │ │ + orreq r1, r3, #120, 24 @ 0x7800 │ │ │ │ + teqeq pc, #221184 @ 0x36000 │ │ │ │ + cmpeq pc, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42bd28 <__cxa_atexit@plt+0x415618> │ │ │ │ + bhi 42bd50 <__cxa_atexit@plt+0x415640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42bd34 <__cxa_atexit@plt+0x415624> │ │ │ │ - ldr r1, [pc, #80] @ 42bd44 <__cxa_atexit@plt+0x415634> │ │ │ │ + bcc 42bd5c <__cxa_atexit@plt+0x41564c> │ │ │ │ + ldr r1, [pc, #80] @ 42bd6c <__cxa_atexit@plt+0x41565c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 42bd48 <__cxa_atexit@plt+0x415638> │ │ │ │ + ldr r5, [pc, #72] @ 42bd70 <__cxa_atexit@plt+0x415660> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 42bd4c <__cxa_atexit@plt+0x41563c> │ │ │ │ + ldr r0, [pc, #56] @ 42bd74 <__cxa_atexit@plt+0x415664> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 42bbe4 <__cxa_atexit@plt+0x4154d4> │ │ │ │ + b 42bc0c <__cxa_atexit@plt+0x4154fc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r3, #28, 24 @ 0x1c00 │ │ │ │ - orreq r1, r3, #112, 24 @ 0x7000 │ │ │ │ - orreq r1, r3, #4, 24 @ 0x400 │ │ │ │ - cmpeq pc, #108 @ 0x6c │ │ │ │ + orreq r1, r3, #244, 22 @ 0x3d000 │ │ │ │ + orreq r1, r3, #72, 24 @ 0x4800 │ │ │ │ + orreq r1, r3, #220, 22 @ 0x37000 │ │ │ │ + cmpeq pc, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42bdb8 <__cxa_atexit@plt+0x4156a8> │ │ │ │ - ldr r2, [pc, #76] @ 42bdc8 <__cxa_atexit@plt+0x4156b8> │ │ │ │ + bcc 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ + ldr r2, [pc, #76] @ 42bdf0 <__cxa_atexit@plt+0x4156e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 42bdcc <__cxa_atexit@plt+0x4156bc> │ │ │ │ + ldr r1, [pc, #72] @ 42bdf4 <__cxa_atexit@plt+0x4156e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 42bdd0 <__cxa_atexit@plt+0x4156c0> │ │ │ │ + ldr r2, [pc, #52] @ 42bdf8 <__cxa_atexit@plt+0x4156e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq r1, r3, #240, 22 @ 0x3c000 │ │ │ │ - orreq r1, r3, #124, 22 @ 0x1f000 │ │ │ │ + orreq r1, r3, #200, 22 @ 0x32000 │ │ │ │ + orreq r1, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #136 @ 0x88 │ │ │ │ cmp r7, sl │ │ │ │ - bcc 42bf30 <__cxa_atexit@plt+0x415820> │ │ │ │ + bcc 42bf58 <__cxa_atexit@plt+0x415848> │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r0, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ str r8, [sp] │ │ │ │ ldr lr, [r9, #15] │ │ │ │ ldr r2, [r9, #19] │ │ │ │ ldr fp, [r9, #23] │ │ │ │ ldr r8, [r9, #27] │ │ │ │ ldr r5, [r9, #31] │ │ │ │ ldr ip, [r9, #35] @ 0x23 │ │ │ │ ldr r9, [r9, #39] @ 0x27 │ │ │ │ - ldr r4, [pc, #292] @ 42bf4c <__cxa_atexit@plt+0x41583c> │ │ │ │ + ldr r4, [pc, #292] @ 42bf74 <__cxa_atexit@plt+0x415864> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #4]! │ │ │ │ - ldr r4, [pc, #280] @ 42bf50 <__cxa_atexit@plt+0x415840> │ │ │ │ + ldr r4, [pc, #280] @ 42bf78 <__cxa_atexit@plt+0x415868> │ │ │ │ add r4, pc, r4 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ - ldr fp, [pc, #272] @ 42bf54 <__cxa_atexit@plt+0x415844> │ │ │ │ + ldr fp, [pc, #272] @ 42bf7c <__cxa_atexit@plt+0x41586c> │ │ │ │ add fp, pc, fp │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #264] @ 42bf58 <__cxa_atexit@plt+0x415848> │ │ │ │ + ldr r2, [pc, #264] @ 42bf80 <__cxa_atexit@plt+0x415870> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #256] @ 42bf5c <__cxa_atexit@plt+0x41584c> │ │ │ │ + ldr lr, [pc, #256] @ 42bf84 <__cxa_atexit@plt+0x415874> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #32] │ │ │ │ - ldr r7, [pc, #248] @ 42bf60 <__cxa_atexit@plt+0x415850> │ │ │ │ + ldr r7, [pc, #248] @ 42bf88 <__cxa_atexit@plt+0x415878> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #240] @ 42bf64 <__cxa_atexit@plt+0x415854> │ │ │ │ + ldr r0, [pc, #240] @ 42bf8c <__cxa_atexit@plt+0x41587c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r4, [r1, #12]! │ │ │ │ mov r4, r3 │ │ │ │ str fp, [r4, #24]! │ │ │ │ mov fp, r3 │ │ │ │ @@ -1070558,31 +1070568,31 @@ │ │ │ │ mov r2, r3 │ │ │ │ str lr, [r2, #48]! @ 0x30 │ │ │ │ mov lr, r3 │ │ │ │ str r7, [lr, #60]! @ 0x3c │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r7, #72]! @ 0x48 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #180] @ 42bf68 <__cxa_atexit@plt+0x415858> │ │ │ │ + ldr r0, [pc, #180] @ 42bf90 <__cxa_atexit@plt+0x415880> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ str r9, [r3, #88] @ 0x58 │ │ │ │ str r7, [r3, #92] @ 0x5c │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ stm r0, {r5, r8, lr} │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ str fp, [r3, #112] @ 0x70 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ str r1, [r3, #120] @ 0x78 │ │ │ │ str r3, [r3, #124] @ 0x7c │ │ │ │ sub r7, sl, #47 @ 0x2f │ │ │ │ ldr r5, [sp] │ │ │ │ cmp r5, #10 │ │ │ │ - ble 42bf18 <__cxa_atexit@plt+0x415808> │ │ │ │ - ldr r4, [pc, #120] @ 42bf6c <__cxa_atexit@plt+0x41585c> │ │ │ │ + ble 42bf40 <__cxa_atexit@plt+0x415830> │ │ │ │ + ldr r4, [pc, #120] @ 42bf94 <__cxa_atexit@plt+0x415884> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r4, [r6, #132] @ 0x84 │ │ │ │ str r7, [r6, #136] @ 0x88 │ │ │ │ sub r7, sl, #3 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -1070591,15 +1070601,15 @@ │ │ │ │ bx r0 │ │ │ │ add r6, r3, #124 @ 0x7c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 42bf70 <__cxa_atexit@plt+0x415860> │ │ │ │ + ldr r7, [pc, #56] @ 42bf98 <__cxa_atexit@plt+0x415888> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecb8 │ │ │ │ @@ -1070607,581 +1070617,581 @@ │ │ │ │ @ instruction: 0xffffedf8 │ │ │ │ @ instruction: 0xffffee4c │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ @ instruction: 0xffffef48 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmpeq pc, #192, 28 @ 0xc00 │ │ │ │ - cmpeq pc, #120, 28 @ 0x780 │ │ │ │ + cmpeq pc, #152, 28 @ 0x980 │ │ │ │ + cmpeq pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42bfe4 <__cxa_atexit@plt+0x4158d4> │ │ │ │ - ldr r3, [pc, #92] @ 42bff4 <__cxa_atexit@plt+0x4158e4> │ │ │ │ + bhi 42c00c <__cxa_atexit@plt+0x4158fc> │ │ │ │ + ldr r3, [pc, #92] @ 42c01c <__cxa_atexit@plt+0x41590c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 42bfc4 <__cxa_atexit@plt+0x4158b4> │ │ │ │ - ldr r3, [pc, #76] @ 42bff8 <__cxa_atexit@plt+0x4158e8> │ │ │ │ + beq 42bfec <__cxa_atexit@plt+0x4158dc> │ │ │ │ + ldr r3, [pc, #76] @ 42c020 <__cxa_atexit@plt+0x415910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 42bfd4 <__cxa_atexit@plt+0x4158c4> │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ + beq 42bffc <__cxa_atexit@plt+0x4158ec> │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42bffc <__cxa_atexit@plt+0x4158ec> │ │ │ │ + ldr r7, [pc, #16] @ 42c024 <__cxa_atexit@plt+0x415914> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq pc, #40, 28 @ 0x280 │ │ │ │ - cmpeq pc, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq pc, #0, 28 │ │ │ │ + cmpeq pc, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 42c03c <__cxa_atexit@plt+0x41592c> │ │ │ │ + ldr r3, [pc, #40] @ 42c064 <__cxa_atexit@plt+0x415954> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 42c030 <__cxa_atexit@plt+0x415920> │ │ │ │ + beq 42c058 <__cxa_atexit@plt+0x415948> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ - cmpeq pc, #144, 26 @ 0x2400 │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ + cmpeq pc, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42c0b8 <__cxa_atexit@plt+0x4159a8> │ │ │ │ - ldr r7, [pc, #72] @ 42c0d0 <__cxa_atexit@plt+0x4159c0> │ │ │ │ + bhi 42c0e0 <__cxa_atexit@plt+0x4159d0> │ │ │ │ + ldr r7, [pc, #72] @ 42c0f8 <__cxa_atexit@plt+0x4159e8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r9} │ │ │ │ tst r3, #3 │ │ │ │ - beq 42c0ac <__cxa_atexit@plt+0x41599c> │ │ │ │ - ldr r7, [pc, #56] @ 42c0d4 <__cxa_atexit@plt+0x4159c4> │ │ │ │ + beq 42c0d4 <__cxa_atexit@plt+0x4159c4> │ │ │ │ + ldr r7, [pc, #56] @ 42c0fc <__cxa_atexit@plt+0x4159ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r3 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42c0d8 <__cxa_atexit@plt+0x4159c8> │ │ │ │ + ldr r7, [pc, #24] @ 42c100 <__cxa_atexit@plt+0x4159f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r1, r3, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq pc, #92, 26 @ 0x1700 │ │ │ │ - cmpeq pc, #20, 26 @ 0x500 │ │ │ │ + orreq r1, r3, #184, 16 @ 0xb80000 │ │ │ │ + cmpeq pc, #52, 26 @ 0xd00 │ │ │ │ + cmpeq pc, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42c100 <__cxa_atexit@plt+0x4159f0> │ │ │ │ + ldr r3, [pc, #16] @ 42c128 <__cxa_atexit@plt+0x415a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ - orreq r1, r3, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq pc, #12, 26 @ 0x300 │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ + orreq r1, r3, #100, 16 @ 0x640000 │ │ │ │ + cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 42c12c <__cxa_atexit@plt+0x415a1c> │ │ │ │ + ldr r3, [pc, #8] @ 42c154 <__cxa_atexit@plt+0x415a44> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq pc, #248, 24 @ 0xf800 │ │ │ │ - cmpeq pc, #188, 24 @ 0xbc00 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq pc, #208, 24 @ 0xd000 │ │ │ │ + cmpeq pc, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c19c <__cxa_atexit@plt+0x415a8c> │ │ │ │ - ldr r3, [pc, #88] @ 42c1b0 <__cxa_atexit@plt+0x415aa0> │ │ │ │ + bhi 42c1c4 <__cxa_atexit@plt+0x415ab4> │ │ │ │ + ldr r3, [pc, #88] @ 42c1d8 <__cxa_atexit@plt+0x415ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 42c18c <__cxa_atexit@plt+0x415a7c> │ │ │ │ - ldr r7, [pc, #68] @ 42c1b4 <__cxa_atexit@plt+0x415aa4> │ │ │ │ + beq 42c1b4 <__cxa_atexit@plt+0x415aa4> │ │ │ │ + ldr r7, [pc, #68] @ 42c1dc <__cxa_atexit@plt+0x415acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #60] @ 42c1b8 <__cxa_atexit@plt+0x415aa8> │ │ │ │ + ldr r7, [pc, #60] @ 42c1e0 <__cxa_atexit@plt+0x415ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, #0 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42c1bc <__cxa_atexit@plt+0x415aac> │ │ │ │ + ldr r7, [pc, #24] @ 42c1e4 <__cxa_atexit@plt+0x415ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r3, #12, 16 @ 0xc0000 │ │ │ │ - orreq r1, r3, #252, 14 @ 0x3f00000 │ │ │ │ - cmpeq pc, #136, 24 @ 0x8800 │ │ │ │ - cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ + orreq r1, r3, #228, 14 @ 0x3900000 │ │ │ │ + orreq r1, r3, #212, 14 @ 0x3500000 │ │ │ │ + cmpeq pc, #96, 24 @ 0x6000 │ │ │ │ + cmpeq pc, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 42c1f4 <__cxa_atexit@plt+0x415ae4> │ │ │ │ + ldr r3, [pc, #32] @ 42c21c <__cxa_atexit@plt+0x415b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 42c1f8 <__cxa_atexit@plt+0x415ae8> │ │ │ │ + ldr r3, [pc, #20] @ 42c220 <__cxa_atexit@plt+0x415b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 42bde0 <__cxa_atexit@plt+0x4156d0> │ │ │ │ - orreq r1, r3, #164, 14 @ 0x2900000 │ │ │ │ - orreq r1, r3, #152, 14 @ 0x2600000 │ │ │ │ + b 42be08 <__cxa_atexit@plt+0x4156f8> │ │ │ │ + orreq r1, r3, #124, 14 @ 0x1f00000 │ │ │ │ + orreq r1, r3, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c248 <__cxa_atexit@plt+0x415b38> │ │ │ │ - ldr r3, [pc, #60] @ 42c258 <__cxa_atexit@plt+0x415b48> │ │ │ │ + bhi 42c270 <__cxa_atexit@plt+0x415b60> │ │ │ │ + ldr r3, [pc, #60] @ 42c280 <__cxa_atexit@plt+0x415b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c238 <__cxa_atexit@plt+0x415b28> │ │ │ │ + beq 42c260 <__cxa_atexit@plt+0x415b50> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c25c <__cxa_atexit@plt+0x415b4c> │ │ │ │ + ldr r7, [pc, #12] @ 42c284 <__cxa_atexit@plt+0x415b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #248, 22 @ 0x3e000 │ │ │ │ + cmpeq pc, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c2c8 <__cxa_atexit@plt+0x415bb8> │ │ │ │ - ldr r3, [pc, #60] @ 42c2d8 <__cxa_atexit@plt+0x415bc8> │ │ │ │ + bhi 42c2f0 <__cxa_atexit@plt+0x415be0> │ │ │ │ + ldr r3, [pc, #60] @ 42c300 <__cxa_atexit@plt+0x415bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c2b8 <__cxa_atexit@plt+0x415ba8> │ │ │ │ + beq 42c2e0 <__cxa_atexit@plt+0x415bd0> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c2dc <__cxa_atexit@plt+0x415bcc> │ │ │ │ + ldr r7, [pc, #12] @ 42c304 <__cxa_atexit@plt+0x415bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #124, 22 @ 0x1f000 │ │ │ │ + cmpeq pc, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c348 <__cxa_atexit@plt+0x415c38> │ │ │ │ - ldr r3, [pc, #60] @ 42c358 <__cxa_atexit@plt+0x415c48> │ │ │ │ + bhi 42c370 <__cxa_atexit@plt+0x415c60> │ │ │ │ + ldr r3, [pc, #60] @ 42c380 <__cxa_atexit@plt+0x415c70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c338 <__cxa_atexit@plt+0x415c28> │ │ │ │ + beq 42c360 <__cxa_atexit@plt+0x415c50> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c35c <__cxa_atexit@plt+0x415c4c> │ │ │ │ + ldr r7, [pc, #12] @ 42c384 <__cxa_atexit@plt+0x415c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #0, 22 │ │ │ │ + cmpeq pc, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c3c8 <__cxa_atexit@plt+0x415cb8> │ │ │ │ - ldr r3, [pc, #60] @ 42c3d8 <__cxa_atexit@plt+0x415cc8> │ │ │ │ + bhi 42c3f0 <__cxa_atexit@plt+0x415ce0> │ │ │ │ + ldr r3, [pc, #60] @ 42c400 <__cxa_atexit@plt+0x415cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c3b8 <__cxa_atexit@plt+0x415ca8> │ │ │ │ + beq 42c3e0 <__cxa_atexit@plt+0x415cd0> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c3dc <__cxa_atexit@plt+0x415ccc> │ │ │ │ + ldr r7, [pc, #12] @ 42c404 <__cxa_atexit@plt+0x415cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #132, 20 @ 0x84000 │ │ │ │ + cmpeq pc, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c448 <__cxa_atexit@plt+0x415d38> │ │ │ │ - ldr r3, [pc, #60] @ 42c458 <__cxa_atexit@plt+0x415d48> │ │ │ │ + bhi 42c470 <__cxa_atexit@plt+0x415d60> │ │ │ │ + ldr r3, [pc, #60] @ 42c480 <__cxa_atexit@plt+0x415d70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c438 <__cxa_atexit@plt+0x415d28> │ │ │ │ + beq 42c460 <__cxa_atexit@plt+0x415d50> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c45c <__cxa_atexit@plt+0x415d4c> │ │ │ │ + ldr r7, [pc, #12] @ 42c484 <__cxa_atexit@plt+0x415d74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #8, 20 @ 0x8000 │ │ │ │ + cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c4c8 <__cxa_atexit@plt+0x415db8> │ │ │ │ - ldr r3, [pc, #60] @ 42c4d8 <__cxa_atexit@plt+0x415dc8> │ │ │ │ + bhi 42c4f0 <__cxa_atexit@plt+0x415de0> │ │ │ │ + ldr r3, [pc, #60] @ 42c500 <__cxa_atexit@plt+0x415df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c4b8 <__cxa_atexit@plt+0x415da8> │ │ │ │ + beq 42c4e0 <__cxa_atexit@plt+0x415dd0> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c4dc <__cxa_atexit@plt+0x415dcc> │ │ │ │ + ldr r7, [pc, #12] @ 42c504 <__cxa_atexit@plt+0x415df4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #140, 18 @ 0x230000 │ │ │ │ + cmpeq pc, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c548 <__cxa_atexit@plt+0x415e38> │ │ │ │ - ldr r3, [pc, #60] @ 42c558 <__cxa_atexit@plt+0x415e48> │ │ │ │ + bhi 42c570 <__cxa_atexit@plt+0x415e60> │ │ │ │ + ldr r3, [pc, #60] @ 42c580 <__cxa_atexit@plt+0x415e70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c538 <__cxa_atexit@plt+0x415e28> │ │ │ │ + beq 42c560 <__cxa_atexit@plt+0x415e50> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c55c <__cxa_atexit@plt+0x415e4c> │ │ │ │ + ldr r7, [pc, #12] @ 42c584 <__cxa_atexit@plt+0x415e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #16, 18 @ 0x40000 │ │ │ │ + cmpeq pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c5c8 <__cxa_atexit@plt+0x415eb8> │ │ │ │ - ldr r3, [pc, #60] @ 42c5d8 <__cxa_atexit@plt+0x415ec8> │ │ │ │ + bhi 42c5f0 <__cxa_atexit@plt+0x415ee0> │ │ │ │ + ldr r3, [pc, #60] @ 42c600 <__cxa_atexit@plt+0x415ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c5b8 <__cxa_atexit@plt+0x415ea8> │ │ │ │ + beq 42c5e0 <__cxa_atexit@plt+0x415ed0> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c5dc <__cxa_atexit@plt+0x415ecc> │ │ │ │ + ldr r7, [pc, #12] @ 42c604 <__cxa_atexit@plt+0x415ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #148, 16 @ 0x940000 │ │ │ │ + cmpeq pc, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c648 <__cxa_atexit@plt+0x415f38> │ │ │ │ - ldr r3, [pc, #60] @ 42c658 <__cxa_atexit@plt+0x415f48> │ │ │ │ + bhi 42c670 <__cxa_atexit@plt+0x415f60> │ │ │ │ + ldr r3, [pc, #60] @ 42c680 <__cxa_atexit@plt+0x415f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c638 <__cxa_atexit@plt+0x415f28> │ │ │ │ + beq 42c660 <__cxa_atexit@plt+0x415f50> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c65c <__cxa_atexit@plt+0x415f4c> │ │ │ │ + ldr r7, [pc, #12] @ 42c684 <__cxa_atexit@plt+0x415f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #24, 16 @ 0x180000 │ │ │ │ + cmpeq pc, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c6c8 <__cxa_atexit@plt+0x415fb8> │ │ │ │ - ldr r3, [pc, #60] @ 42c6d8 <__cxa_atexit@plt+0x415fc8> │ │ │ │ + bhi 42c6f0 <__cxa_atexit@plt+0x415fe0> │ │ │ │ + ldr r3, [pc, #60] @ 42c700 <__cxa_atexit@plt+0x415ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42c6b8 <__cxa_atexit@plt+0x415fa8> │ │ │ │ + beq 42c6e0 <__cxa_atexit@plt+0x415fd0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42c6dc <__cxa_atexit@plt+0x415fcc> │ │ │ │ + ldr r7, [pc, #12] @ 42c704 <__cxa_atexit@plt+0x415ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq pc, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42c794 <__cxa_atexit@plt+0x416084> │ │ │ │ - ldr r1, [pc, #132] @ 42c7a0 <__cxa_atexit@plt+0x416090> │ │ │ │ + bhi 42c7bc <__cxa_atexit@plt+0x4160ac> │ │ │ │ + ldr r1, [pc, #132] @ 42c7c8 <__cxa_atexit@plt+0x4160b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #112] @ 42c7a4 <__cxa_atexit@plt+0x416094> │ │ │ │ + ldr r1, [pc, #112] @ 42c7cc <__cxa_atexit@plt+0x4160bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 42c77c <__cxa_atexit@plt+0x41606c> │ │ │ │ - ldr r3, [pc, #96] @ 42c7a8 <__cxa_atexit@plt+0x416098> │ │ │ │ + beq 42c7a4 <__cxa_atexit@plt+0x416094> │ │ │ │ + ldr r3, [pc, #96] @ 42c7d0 <__cxa_atexit@plt+0x4160c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42c788 <__cxa_atexit@plt+0x416078> │ │ │ │ + beq 42c7b0 <__cxa_atexit@plt+0x4160a0> │ │ │ │ mov r7, r3 │ │ │ │ - b 42c7fc <__cxa_atexit@plt+0x4160ec> │ │ │ │ + b 42c824 <__cxa_atexit@plt+0x416114> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r1, r3, #220, 2 @ 0x37 │ │ │ │ + orreq r1, r3, #180, 2 @ 0x2d │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #48] @ 42c7f0 <__cxa_atexit@plt+0x4160e0> │ │ │ │ + ldr lr, [pc, #48] @ 42c818 <__cxa_atexit@plt+0x416108> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ stm r5, {r0, r3} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42c7e8 <__cxa_atexit@plt+0x4160d8> │ │ │ │ - b 42c7fc <__cxa_atexit@plt+0x4160ec> │ │ │ │ + beq 42c810 <__cxa_atexit@plt+0x416100> │ │ │ │ + b 42c824 <__cxa_atexit@plt+0x416114> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42c8c8 <__cxa_atexit@plt+0x4161b8> │ │ │ │ + bcc 42c8f0 <__cxa_atexit@plt+0x4161e0> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r9 │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42c890 <__cxa_atexit@plt+0x416180> │ │ │ │ - ldr lr, [pc, #148] @ 42c8dc <__cxa_atexit@plt+0x4161cc> │ │ │ │ + beq 42c8b8 <__cxa_atexit@plt+0x4161a8> │ │ │ │ + ldr lr, [pc, #148] @ 42c904 <__cxa_atexit@plt+0x4161f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #144] @ 42c8e0 <__cxa_atexit@plt+0x4161d0> │ │ │ │ + ldr r3, [pc, #144] @ 42c908 <__cxa_atexit@plt+0x4161f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ sub r7, r6, #23 │ │ │ │ str lr, [sl, #36] @ 0x24 │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ str r2, [sl, #44] @ 0x2c │ │ │ │ @@ -1071191,2140 +1071201,2140 @@ │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3, fp} │ │ │ │ str r8, [sl, #28] │ │ │ │ str r7, [sl, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #60] @ 42c8d4 <__cxa_atexit@plt+0x4161c4> │ │ │ │ + ldr r7, [pc, #60] @ 42c8fc <__cxa_atexit@plt+0x4161ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [sl, #12]! │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #44] @ 42c8d8 <__cxa_atexit@plt+0x4161c8> │ │ │ │ + ldr r7, [pc, #44] @ 42c900 <__cxa_atexit@plt+0x4161f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #-8] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [sl, #-4] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r3, #248, 26 @ 0x3e00 │ │ │ │ - orreq r1, r3, #96, 2 │ │ │ │ - orreq r1, r3, #196, 2 @ 0x31 │ │ │ │ - orreq r1, r3, #16, 18 @ 0x40000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r3, #208, 26 @ 0x3400 │ │ │ │ + orreq r1, r3, #56, 2 │ │ │ │ + orreq r1, r3, #156, 2 @ 0x27 │ │ │ │ + orreq r1, r3, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42c930 <__cxa_atexit@plt+0x416220> │ │ │ │ - ldr r2, [pc, #56] @ 42c93c <__cxa_atexit@plt+0x41622c> │ │ │ │ + bhi 42c958 <__cxa_atexit@plt+0x416248> │ │ │ │ + ldr r2, [pc, #56] @ 42c964 <__cxa_atexit@plt+0x416254> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 42c940 <__cxa_atexit@plt+0x416230> │ │ │ │ + ldr r1, [pc, #48] @ 42c968 <__cxa_atexit@plt+0x416258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42c928 <__cxa_atexit@plt+0x416218> │ │ │ │ - b 42c94c <__cxa_atexit@plt+0x41623c> │ │ │ │ + beq 42c950 <__cxa_atexit@plt+0x416240> │ │ │ │ + b 42c974 <__cxa_atexit@plt+0x416264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r1, r3, #0 │ │ │ │ + orreq r0, r3, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 42c9e4 <__cxa_atexit@plt+0x4162d4> │ │ │ │ + ldr r3, [pc, #144] @ 42ca0c <__cxa_atexit@plt+0x4162fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42c994 <__cxa_atexit@plt+0x416284> │ │ │ │ + beq 42c9bc <__cxa_atexit@plt+0x4162ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42c9d4 <__cxa_atexit@plt+0x4162c4> │ │ │ │ + bcc 42c9fc <__cxa_atexit@plt+0x4162ec> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #2 │ │ │ │ - bge 42c99c <__cxa_atexit@plt+0x41628c> │ │ │ │ - ldr r7, [pc, #96] @ 42c9e8 <__cxa_atexit@plt+0x4162d8> │ │ │ │ + bge 42c9c4 <__cxa_atexit@plt+0x4162b4> │ │ │ │ + ldr r7, [pc, #96] @ 42ca10 <__cxa_atexit@plt+0x416300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 42c9ec <__cxa_atexit@plt+0x4162dc> │ │ │ │ + ldr lr, [pc, #56] @ 42ca14 <__cxa_atexit@plt+0x416304> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r1, r3, #8, 26 @ 0x200 │ │ │ │ - orreq r1, r3, #172, 14 @ 0x2b00000 │ │ │ │ + orreq r1, r3, #224, 24 @ 0xe000 │ │ │ │ + orreq r1, r3, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42ca60 <__cxa_atexit@plt+0x416350> │ │ │ │ + bcc 42ca88 <__cxa_atexit@plt+0x416378> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #2 │ │ │ │ - bge 42ca28 <__cxa_atexit@plt+0x416318> │ │ │ │ - ldr r7, [pc, #84] @ 42ca70 <__cxa_atexit@plt+0x416360> │ │ │ │ + bge 42ca50 <__cxa_atexit@plt+0x416340> │ │ │ │ + ldr r7, [pc, #84] @ 42ca98 <__cxa_atexit@plt+0x416388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 42ca74 <__cxa_atexit@plt+0x416364> │ │ │ │ + ldr lr, [pc, #52] @ 42ca9c <__cxa_atexit@plt+0x41638c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r3, #116, 24 @ 0x7400 │ │ │ │ - orreq r1, r3, #32, 14 @ 0x800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r3, #76, 24 @ 0x4c00 │ │ │ │ + orreq r1, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 42cadc <__cxa_atexit@plt+0x4163cc> │ │ │ │ - ldr r7, [pc, #84] @ 42caf4 <__cxa_atexit@plt+0x4163e4> │ │ │ │ + bcc 42cb04 <__cxa_atexit@plt+0x4163f4> │ │ │ │ + ldr r7, [pc, #84] @ 42cb1c <__cxa_atexit@plt+0x41640c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 42caf8 <__cxa_atexit@plt+0x4163e8> │ │ │ │ + ldr r2, [pc, #80] @ 42cb20 <__cxa_atexit@plt+0x416410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #24] │ │ │ │ - ldr r1, [pc, #52] @ 42cafc <__cxa_atexit@plt+0x4163ec> │ │ │ │ + ldr r1, [pc, #52] @ 42cb24 <__cxa_atexit@plt+0x416414> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #28]! │ │ │ │ str r2, [r3, #16]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 42cb00 <__cxa_atexit@plt+0x4163f0> │ │ │ │ + ldr r7, [pc, #28] @ 42cb28 <__cxa_atexit@plt+0x416418> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - orreq r1, r3, #48 @ 0x30 │ │ │ │ - cmpeq pc, #140, 6 @ 0x30000002 │ │ │ │ - cmpeq pc, #68, 12 @ 0x4400000 │ │ │ │ + orreq r1, r3, #8 │ │ │ │ + cmpeq pc, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq pc, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #92 @ 0x5c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42cb4c <__cxa_atexit@plt+0x41643c> │ │ │ │ - ldr r7, [pc, #52] @ 42cb5c <__cxa_atexit@plt+0x41644c> │ │ │ │ + bhi 42cb74 <__cxa_atexit@plt+0x416464> │ │ │ │ + ldr r7, [pc, #52] @ 42cb84 <__cxa_atexit@plt+0x416474> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42cb40 <__cxa_atexit@plt+0x416430> │ │ │ │ + beq 42cb68 <__cxa_atexit@plt+0x416458> │ │ │ │ mov r7, r8 │ │ │ │ - b 42cb70 <__cxa_atexit@plt+0x416460> │ │ │ │ + b 42cb98 <__cxa_atexit@plt+0x416488> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42cb60 <__cxa_atexit@plt+0x416450> │ │ │ │ + ldr r7, [pc, #12] @ 42cb88 <__cxa_atexit@plt+0x416478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, #12, 12 @ 0xc00000 │ │ │ │ - cmpeq pc, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq pc, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r8, r9, sl, ip} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr lr, [r3, #35] @ 0x23 │ │ │ │ ldr r3, [r3, #39] @ 0x27 │ │ │ │ stm r5, {r1, r2} │ │ │ │ - ldr r1, [pc, #52] @ 42cbdc <__cxa_atexit@plt+0x4164cc> │ │ │ │ + ldr r1, [pc, #52] @ 42cc04 <__cxa_atexit@plt+0x4164f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r5, #24 │ │ │ │ stm r0, {r8, r9, sl, ip, lr} │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cbd0 <__cxa_atexit@plt+0x4164c0> │ │ │ │ + beq 42cbf8 <__cxa_atexit@plt+0x4164e8> │ │ │ │ ldr fp, [sp] │ │ │ │ - b 42cbec <__cxa_atexit@plt+0x4164dc> │ │ │ │ + b 42cc14 <__cxa_atexit@plt+0x416504> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq pc, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r8, r9, sl, ip} │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #35] @ 0x23 │ │ │ │ ldr r3, [r3, #39] @ 0x27 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #104] @ 42cc8c <__cxa_atexit@plt+0x41657c> │ │ │ │ + ldr r1, [pc, #104] @ 42ccb4 <__cxa_atexit@plt+0x4165a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r8, r9, sl, ip} │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-36]! @ 0xffffffdc │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cc78 <__cxa_atexit@plt+0x416568> │ │ │ │ - ldr r3, [pc, #64] @ 42cc90 <__cxa_atexit@plt+0x416580> │ │ │ │ + beq 42cca0 <__cxa_atexit@plt+0x416590> │ │ │ │ + ldr r3, [pc, #64] @ 42ccb8 <__cxa_atexit@plt+0x4165a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cc84 <__cxa_atexit@plt+0x416574> │ │ │ │ - b 42cce8 <__cxa_atexit@plt+0x4165d8> │ │ │ │ + beq 42ccac <__cxa_atexit@plt+0x41659c> │ │ │ │ + b 42cd10 <__cxa_atexit@plt+0x416600> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq pc, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq pc, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 42ccd8 <__cxa_atexit@plt+0x4165c8> │ │ │ │ + ldr r0, [pc, #36] @ 42cd00 <__cxa_atexit@plt+0x4165f0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5, #76] @ 0x4c │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ccd0 <__cxa_atexit@plt+0x4165c0> │ │ │ │ - b 42cce8 <__cxa_atexit@plt+0x4165d8> │ │ │ │ + beq 42ccf8 <__cxa_atexit@plt+0x4165e8> │ │ │ │ + b 42cd10 <__cxa_atexit@plt+0x416600> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq pc, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, #53 @ 0x35 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 42cd5c <__cxa_atexit@plt+0x41664c> │ │ │ │ + bne 42cd84 <__cxa_atexit@plt+0x416674> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r8, r2 │ │ │ │ - bne 42cd70 <__cxa_atexit@plt+0x416660> │ │ │ │ - ldr r7, [pc, #144] @ 42cda0 <__cxa_atexit@plt+0x416690> │ │ │ │ + bne 42cd98 <__cxa_atexit@plt+0x416688> │ │ │ │ + ldr r7, [pc, #144] @ 42cdc8 <__cxa_atexit@plt+0x4166b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #72] @ 0x48 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cd94 <__cxa_atexit@plt+0x416684> │ │ │ │ - ldr lr, [pc, #120] @ 42cda4 <__cxa_atexit@plt+0x416694> │ │ │ │ + beq 42cdbc <__cxa_atexit@plt+0x4166ac> │ │ │ │ + ldr lr, [pc, #120] @ 42cdcc <__cxa_atexit@plt+0x4166bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str lr, [r5, #8] │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #80] @ 0x50 │ │ │ │ str r0, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cd94 <__cxa_atexit@plt+0x416684> │ │ │ │ + beq 42cdbc <__cxa_atexit@plt+0x4166ac> │ │ │ │ mov r5, r3 │ │ │ │ - b 42ce94 <__cxa_atexit@plt+0x416784> │ │ │ │ - ldr r7, [pc, #68] @ 42cda8 <__cxa_atexit@plt+0x416698> │ │ │ │ + b 42cebc <__cxa_atexit@plt+0x4167ac> │ │ │ │ + ldr r7, [pc, #68] @ 42cdd0 <__cxa_atexit@plt+0x4166c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #52] @ 42cdac <__cxa_atexit@plt+0x41669c> │ │ │ │ + ldr r1, [pc, #52] @ 42cdd4 <__cxa_atexit@plt+0x4166c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - orreq r0, r3, #248, 22 @ 0x3e000 │ │ │ │ + orreq r0, r3, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq pc, #116, 6 @ 0xd0000001 │ │ │ │ addeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42ce14 <__cxa_atexit@plt+0x416704> │ │ │ │ - ldr r3, [pc, #96] @ 42ce30 <__cxa_atexit@plt+0x416720> │ │ │ │ + bne 42ce3c <__cxa_atexit@plt+0x41672c> │ │ │ │ + ldr r3, [pc, #96] @ 42ce58 <__cxa_atexit@plt+0x416748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ce28 <__cxa_atexit@plt+0x416718> │ │ │ │ - ldr r3, [pc, #76] @ 42ce34 <__cxa_atexit@plt+0x416724> │ │ │ │ + beq 42ce50 <__cxa_atexit@plt+0x416740> │ │ │ │ + ldr r3, [pc, #76] @ 42ce5c <__cxa_atexit@plt+0x41674c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r1, [r5, #76] @ 0x4c │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ce28 <__cxa_atexit@plt+0x416718> │ │ │ │ - b 42ce94 <__cxa_atexit@plt+0x416784> │ │ │ │ - ldr r7, [pc, #28] @ 42ce38 <__cxa_atexit@plt+0x416728> │ │ │ │ + beq 42ce50 <__cxa_atexit@plt+0x416740> │ │ │ │ + b 42cebc <__cxa_atexit@plt+0x4167ac> │ │ │ │ + ldr r7, [pc, #28] @ 42ce60 <__cxa_atexit@plt+0x416750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r0, r3, #64, 22 @ 0x10000 │ │ │ │ - cmpeq pc, #16, 6 @ 0x40000000 │ │ │ │ + orreq r0, r3, #24, 22 @ 0x6000 │ │ │ │ + cmpeq pc, #232, 4 @ 0x8000000e │ │ │ │ sbceq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 42ce84 <__cxa_atexit@plt+0x416774> │ │ │ │ + ldr r3, [pc, #52] @ 42ceac <__cxa_atexit@plt+0x41679c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r1, [r5, #76] @ 0x4c │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ce7c <__cxa_atexit@plt+0x41676c> │ │ │ │ - b 42ce94 <__cxa_atexit@plt+0x416784> │ │ │ │ + beq 42cea4 <__cxa_atexit@plt+0x416794> │ │ │ │ + b 42cebc <__cxa_atexit@plt+0x4167ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq pc, #156, 4 @ 0xc0000009 │ │ │ │ addeq r2, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ cmp sl, r3 │ │ │ │ - bne 42ced0 <__cxa_atexit@plt+0x4167c0> │ │ │ │ + bne 42cef8 <__cxa_atexit@plt+0x4167e8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ cmp r8, r2 │ │ │ │ - bne 42cee4 <__cxa_atexit@plt+0x4167d4> │ │ │ │ - ldr r3, [pc, #80] @ 42cf0c <__cxa_atexit@plt+0x4167fc> │ │ │ │ + bne 42cf0c <__cxa_atexit@plt+0x4167fc> │ │ │ │ + ldr r3, [pc, #80] @ 42cf34 <__cxa_atexit@plt+0x416824> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cf04 <__cxa_atexit@plt+0x4167f4> │ │ │ │ - b 42cf7c <__cxa_atexit@plt+0x41686c> │ │ │ │ - ldr r7, [pc, #56] @ 42cf10 <__cxa_atexit@plt+0x416800> │ │ │ │ + beq 42cf2c <__cxa_atexit@plt+0x41681c> │ │ │ │ + b 42cfa4 <__cxa_atexit@plt+0x416894> │ │ │ │ + ldr r7, [pc, #56] @ 42cf38 <__cxa_atexit@plt+0x416828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 42cf14 <__cxa_atexit@plt+0x416804> │ │ │ │ + ldr r1, [pc, #40] @ 42cf3c <__cxa_atexit@plt+0x41682c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r0, r3, #132, 20 @ 0x84000 │ │ │ │ + orreq r0, r3, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq pc, #12, 4 @ 0xc0000000 │ │ │ │ sbceq r2, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42cf4c <__cxa_atexit@plt+0x41683c> │ │ │ │ - ldr r3, [pc, #48] @ 42cf68 <__cxa_atexit@plt+0x416858> │ │ │ │ + bne 42cf74 <__cxa_atexit@plt+0x416864> │ │ │ │ + ldr r3, [pc, #48] @ 42cf90 <__cxa_atexit@plt+0x416880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cf60 <__cxa_atexit@plt+0x416850> │ │ │ │ - b 42cf7c <__cxa_atexit@plt+0x41686c> │ │ │ │ - ldr r7, [pc, #24] @ 42cf6c <__cxa_atexit@plt+0x41685c> │ │ │ │ + beq 42cf88 <__cxa_atexit@plt+0x416878> │ │ │ │ + b 42cfa4 <__cxa_atexit@plt+0x416894> │ │ │ │ + ldr r7, [pc, #24] @ 42cf94 <__cxa_atexit@plt+0x416884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #8, 20 @ 0x8000 │ │ │ │ - cmpeq pc, #220, 2 @ 0x37 │ │ │ │ + orreq r0, r3, #224, 18 @ 0x380000 │ │ │ │ + cmpeq pc, #180, 2 @ 0x2d │ │ │ │ sbceq r2, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42cfe4 <__cxa_atexit@plt+0x4168d4> │ │ │ │ + ldr r2, [pc, #92] @ 42d00c <__cxa_atexit@plt+0x4168fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ str r2, [r5, #76] @ 0x4c │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42cfc8 <__cxa_atexit@plt+0x4168b8> │ │ │ │ + beq 42cff0 <__cxa_atexit@plt+0x4168e0> │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42cfd0 <__cxa_atexit@plt+0x4168c0> │ │ │ │ - ldr r3, [pc, #52] @ 42cfe8 <__cxa_atexit@plt+0x4168d8> │ │ │ │ + bne 42cff8 <__cxa_atexit@plt+0x4168e8> │ │ │ │ + ldr r3, [pc, #52] @ 42d010 <__cxa_atexit@plt+0x416900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42cfc8 <__cxa_atexit@plt+0x4168b8> │ │ │ │ - b 42d05c <__cxa_atexit@plt+0x41694c> │ │ │ │ + beq 42cff0 <__cxa_atexit@plt+0x4168e0> │ │ │ │ + b 42d084 <__cxa_atexit@plt+0x416974> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42cfec <__cxa_atexit@plt+0x4168dc> │ │ │ │ + ldr r7, [pc, #20] @ 42d014 <__cxa_atexit@plt+0x416904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r0, r3, #132, 18 @ 0x210000 │ │ │ │ - cmpeq pc, #92, 2 │ │ │ │ + orreq r0, r3, #92, 18 @ 0x170000 │ │ │ │ + cmpeq pc, #52, 2 │ │ │ │ sbceq r2, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42d02c <__cxa_atexit@plt+0x41691c> │ │ │ │ - ldr r3, [pc, #48] @ 42d048 <__cxa_atexit@plt+0x416938> │ │ │ │ + bne 42d054 <__cxa_atexit@plt+0x416944> │ │ │ │ + ldr r3, [pc, #48] @ 42d070 <__cxa_atexit@plt+0x416960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d040 <__cxa_atexit@plt+0x416930> │ │ │ │ - b 42d05c <__cxa_atexit@plt+0x41694c> │ │ │ │ - ldr r7, [pc, #24] @ 42d04c <__cxa_atexit@plt+0x41693c> │ │ │ │ + beq 42d068 <__cxa_atexit@plt+0x416958> │ │ │ │ + b 42d084 <__cxa_atexit@plt+0x416974> │ │ │ │ + ldr r7, [pc, #24] @ 42d074 <__cxa_atexit@plt+0x416964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq pc, #252 @ 0xfc │ │ │ │ + orreq r0, r3, #0, 18 │ │ │ │ + cmpeq pc, #212 @ 0xd4 │ │ │ │ sbceq r6, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d08c <__cxa_atexit@plt+0x41697c> │ │ │ │ - ldr r3, [pc, #68] @ 42d0b4 <__cxa_atexit@plt+0x4169a4> │ │ │ │ + bne 42d0b4 <__cxa_atexit@plt+0x4169a4> │ │ │ │ + ldr r3, [pc, #68] @ 42d0dc <__cxa_atexit@plt+0x4169cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d0a8 <__cxa_atexit@plt+0x416998> │ │ │ │ - b 42d0c4 <__cxa_atexit@plt+0x4169b4> │ │ │ │ - ldr r7, [pc, #28] @ 42d0b0 <__cxa_atexit@plt+0x4169a0> │ │ │ │ + beq 42d0d0 <__cxa_atexit@plt+0x4169c0> │ │ │ │ + b 42d0ec <__cxa_atexit@plt+0x4169dc> │ │ │ │ + ldr r7, [pc, #28] @ 42d0d8 <__cxa_atexit@plt+0x4169c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d0a8 <__cxa_atexit@plt+0x416998> │ │ │ │ - b 42d294 <__cxa_atexit@plt+0x416b84> │ │ │ │ + beq 42d0d0 <__cxa_atexit@plt+0x4169c0> │ │ │ │ + b 42d2bc <__cxa_atexit@plt+0x416bac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #148 @ 0x94 │ │ │ │ + cmpeq pc, #108 @ 0x6c │ │ │ │ eoreq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d120 <__cxa_atexit@plt+0x416a10> │ │ │ │ - ldr r2, [pc, #112] @ 42d148 <__cxa_atexit@plt+0x416a38> │ │ │ │ + bne 42d148 <__cxa_atexit@plt+0x416a38> │ │ │ │ + ldr r2, [pc, #112] @ 42d170 <__cxa_atexit@plt+0x416a60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #72] @ 0x48 │ │ │ │ tst r3, #3 │ │ │ │ - beq 42d134 <__cxa_atexit@plt+0x416a24> │ │ │ │ - ldr r2, [pc, #84] @ 42d14c <__cxa_atexit@plt+0x416a3c> │ │ │ │ + beq 42d15c <__cxa_atexit@plt+0x416a4c> │ │ │ │ + ldr r2, [pc, #84] @ 42d174 <__cxa_atexit@plt+0x416a64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d140 <__cxa_atexit@plt+0x416a30> │ │ │ │ - b 42d1ac <__cxa_atexit@plt+0x416a9c> │ │ │ │ - ldr r7, [pc, #40] @ 42d150 <__cxa_atexit@plt+0x416a40> │ │ │ │ + beq 42d168 <__cxa_atexit@plt+0x416a58> │ │ │ │ + b 42d1d4 <__cxa_atexit@plt+0x416ac4> │ │ │ │ + ldr r7, [pc, #40] @ 42d178 <__cxa_atexit@plt+0x416a68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq r0, r3, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq pc, #248, 30 @ 0x3e0 │ │ │ │ + orreq r0, r3, #20, 16 @ 0x140000 │ │ │ │ + cmpeq pc, #208, 30 @ 0x340 │ │ │ │ eoreq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 42d19c <__cxa_atexit@plt+0x416a8c> │ │ │ │ + ldr r3, [pc, #52] @ 42d1c4 <__cxa_atexit@plt+0x416ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d194 <__cxa_atexit@plt+0x416a84> │ │ │ │ - b 42d1ac <__cxa_atexit@plt+0x416a9c> │ │ │ │ + beq 42d1bc <__cxa_atexit@plt+0x416aac> │ │ │ │ + b 42d1d4 <__cxa_atexit@plt+0x416ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq pc, #132, 30 @ 0x210 │ │ │ │ subeq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ cmp sl, r3 │ │ │ │ - bne 42d1e8 <__cxa_atexit@plt+0x416ad8> │ │ │ │ + bne 42d210 <__cxa_atexit@plt+0x416b00> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ cmp r8, r2 │ │ │ │ - bne 42d1fc <__cxa_atexit@plt+0x416aec> │ │ │ │ - ldr r3, [pc, #80] @ 42d224 <__cxa_atexit@plt+0x416b14> │ │ │ │ + bne 42d224 <__cxa_atexit@plt+0x416b14> │ │ │ │ + ldr r3, [pc, #80] @ 42d24c <__cxa_atexit@plt+0x416b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d21c <__cxa_atexit@plt+0x416b0c> │ │ │ │ - b 42d294 <__cxa_atexit@plt+0x416b84> │ │ │ │ - ldr r7, [pc, #56] @ 42d228 <__cxa_atexit@plt+0x416b18> │ │ │ │ + beq 42d244 <__cxa_atexit@plt+0x416b34> │ │ │ │ + b 42d2bc <__cxa_atexit@plt+0x416bac> │ │ │ │ + ldr r7, [pc, #56] @ 42d250 <__cxa_atexit@plt+0x416b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 42d22c <__cxa_atexit@plt+0x416b1c> │ │ │ │ + ldr r1, [pc, #40] @ 42d254 <__cxa_atexit@plt+0x416b44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r0, r3, #108, 14 @ 0x1b00000 │ │ │ │ + orreq r0, r3, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #28, 30 @ 0x70 │ │ │ │ + cmpeq pc, #244, 28 @ 0xf40 │ │ │ │ rsbeq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42d264 <__cxa_atexit@plt+0x416b54> │ │ │ │ - ldr r3, [pc, #48] @ 42d280 <__cxa_atexit@plt+0x416b70> │ │ │ │ + bne 42d28c <__cxa_atexit@plt+0x416b7c> │ │ │ │ + ldr r3, [pc, #48] @ 42d2a8 <__cxa_atexit@plt+0x416b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d278 <__cxa_atexit@plt+0x416b68> │ │ │ │ - b 42d294 <__cxa_atexit@plt+0x416b84> │ │ │ │ - ldr r7, [pc, #24] @ 42d284 <__cxa_atexit@plt+0x416b74> │ │ │ │ + beq 42d2a0 <__cxa_atexit@plt+0x416b90> │ │ │ │ + b 42d2bc <__cxa_atexit@plt+0x416bac> │ │ │ │ + ldr r7, [pc, #24] @ 42d2ac <__cxa_atexit@plt+0x416b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq pc, #196, 28 @ 0xc40 │ │ │ │ + orreq r0, r3, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq pc, #156, 28 @ 0x9c0 │ │ │ │ rsbeq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42d2fc <__cxa_atexit@plt+0x416bec> │ │ │ │ + ldr r2, [pc, #92] @ 42d324 <__cxa_atexit@plt+0x416c14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42d2e0 <__cxa_atexit@plt+0x416bd0> │ │ │ │ + beq 42d308 <__cxa_atexit@plt+0x416bf8> │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42d2e8 <__cxa_atexit@plt+0x416bd8> │ │ │ │ - ldr r3, [pc, #52] @ 42d300 <__cxa_atexit@plt+0x416bf0> │ │ │ │ + bne 42d310 <__cxa_atexit@plt+0x416c00> │ │ │ │ + ldr r3, [pc, #52] @ 42d328 <__cxa_atexit@plt+0x416c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d2e0 <__cxa_atexit@plt+0x416bd0> │ │ │ │ - b 42d374 <__cxa_atexit@plt+0x416c64> │ │ │ │ + beq 42d308 <__cxa_atexit@plt+0x416bf8> │ │ │ │ + b 42d39c <__cxa_atexit@plt+0x416c8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42d304 <__cxa_atexit@plt+0x416bf4> │ │ │ │ + ldr r7, [pc, #20] @ 42d32c <__cxa_atexit@plt+0x416c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r0, r3, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq pc, #68, 28 @ 0x440 │ │ │ │ + orreq r0, r3, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq pc, #28, 28 @ 0x1c0 │ │ │ │ rsbeq r3, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42d344 <__cxa_atexit@plt+0x416c34> │ │ │ │ - ldr r3, [pc, #48] @ 42d360 <__cxa_atexit@plt+0x416c50> │ │ │ │ + bne 42d36c <__cxa_atexit@plt+0x416c5c> │ │ │ │ + ldr r3, [pc, #48] @ 42d388 <__cxa_atexit@plt+0x416c78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d358 <__cxa_atexit@plt+0x416c48> │ │ │ │ - b 42d374 <__cxa_atexit@plt+0x416c64> │ │ │ │ - ldr r7, [pc, #24] @ 42d364 <__cxa_atexit@plt+0x416c54> │ │ │ │ + beq 42d380 <__cxa_atexit@plt+0x416c70> │ │ │ │ + b 42d39c <__cxa_atexit@plt+0x416c8c> │ │ │ │ + ldr r7, [pc, #24] @ 42d38c <__cxa_atexit@plt+0x416c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #16, 12 @ 0x1000000 │ │ │ │ - cmpeq pc, #228, 26 @ 0x3900 │ │ │ │ + orreq r0, r3, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq pc, #188, 26 @ 0x2f00 │ │ │ │ rsbeq r7, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d3a4 <__cxa_atexit@plt+0x416c94> │ │ │ │ - ldr r3, [pc, #68] @ 42d3cc <__cxa_atexit@plt+0x416cbc> │ │ │ │ + bne 42d3cc <__cxa_atexit@plt+0x416cbc> │ │ │ │ + ldr r3, [pc, #68] @ 42d3f4 <__cxa_atexit@plt+0x416ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d3c0 <__cxa_atexit@plt+0x416cb0> │ │ │ │ - b 42d3dc <__cxa_atexit@plt+0x416ccc> │ │ │ │ - ldr r7, [pc, #28] @ 42d3c8 <__cxa_atexit@plt+0x416cb8> │ │ │ │ + beq 42d3e8 <__cxa_atexit@plt+0x416cd8> │ │ │ │ + b 42d404 <__cxa_atexit@plt+0x416cf4> │ │ │ │ + ldr r7, [pc, #28] @ 42d3f0 <__cxa_atexit@plt+0x416ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d3c0 <__cxa_atexit@plt+0x416cb0> │ │ │ │ - b 42d5c0 <__cxa_atexit@plt+0x416eb0> │ │ │ │ + beq 42d3e8 <__cxa_atexit@plt+0x416cd8> │ │ │ │ + b 42d5e8 <__cxa_atexit@plt+0x416ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq pc, #84, 26 @ 0x1500 │ │ │ │ andseq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d448 <__cxa_atexit@plt+0x416d38> │ │ │ │ - ldr r2, [pc, #128] @ 42d470 <__cxa_atexit@plt+0x416d60> │ │ │ │ + bne 42d470 <__cxa_atexit@plt+0x416d60> │ │ │ │ + ldr r2, [pc, #128] @ 42d498 <__cxa_atexit@plt+0x416d88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ tst r3, #3 │ │ │ │ - beq 42d45c <__cxa_atexit@plt+0x416d4c> │ │ │ │ - ldr r2, [pc, #100] @ 42d474 <__cxa_atexit@plt+0x416d64> │ │ │ │ + beq 42d484 <__cxa_atexit@plt+0x416d74> │ │ │ │ + ldr r2, [pc, #100] @ 42d49c <__cxa_atexit@plt+0x416d8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ str r8, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d468 <__cxa_atexit@plt+0x416d58> │ │ │ │ - ldr r3, [pc, #68] @ 42d478 <__cxa_atexit@plt+0x416d68> │ │ │ │ + beq 42d490 <__cxa_atexit@plt+0x416d80> │ │ │ │ + ldr r3, [pc, #68] @ 42d4a0 <__cxa_atexit@plt+0x416d90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ - ldr r7, [pc, #44] @ 42d47c <__cxa_atexit@plt+0x416d6c> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + ldr r7, [pc, #44] @ 42d4a4 <__cxa_atexit@plt+0x416d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r0, r3, #20, 10 @ 0x5000000 │ │ │ │ - cmpeq pc, #204, 24 @ 0xcc00 │ │ │ │ + orreq r0, r3, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq pc, #164, 24 @ 0xa400 │ │ │ │ andseq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 42d4d8 <__cxa_atexit@plt+0x416dc8> │ │ │ │ + ldr r3, [pc, #68] @ 42d500 <__cxa_atexit@plt+0x416df0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #64] @ 0x40 │ │ │ │ str r8, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d4d0 <__cxa_atexit@plt+0x416dc0> │ │ │ │ - ldr r3, [pc, #32] @ 42d4dc <__cxa_atexit@plt+0x416dcc> │ │ │ │ + beq 42d4f8 <__cxa_atexit@plt+0x416de8> │ │ │ │ + ldr r3, [pc, #32] @ 42d504 <__cxa_atexit@plt+0x416df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq pc, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq pc, #68, 24 @ 0x4400 │ │ │ │ andeq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42d50c <__cxa_atexit@plt+0x416dfc> │ │ │ │ + ldr r3, [pc, #24] @ 42d534 <__cxa_atexit@plt+0x416e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq pc, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq pc, #20, 24 @ 0x1400 │ │ │ │ andeq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d540 <__cxa_atexit@plt+0x416e30> │ │ │ │ - ldr r3, [pc, #40] @ 42d558 <__cxa_atexit@plt+0x416e48> │ │ │ │ + bne 42d568 <__cxa_atexit@plt+0x416e58> │ │ │ │ + ldr r3, [pc, #40] @ 42d580 <__cxa_atexit@plt+0x416e70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ - ldr r7, [pc, #12] @ 42d554 <__cxa_atexit@plt+0x416e44> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + ldr r7, [pc, #12] @ 42d57c <__cxa_atexit@plt+0x416e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r3, #20, 8 @ 0x14000000 │ │ │ │ + orreq r0, r3, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq pc, #200, 22 @ 0x32000 │ │ │ │ eorseq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42d590 <__cxa_atexit@plt+0x416e80> │ │ │ │ - ldr r3, [pc, #48] @ 42d5ac <__cxa_atexit@plt+0x416e9c> │ │ │ │ + bne 42d5b8 <__cxa_atexit@plt+0x416ea8> │ │ │ │ + ldr r3, [pc, #48] @ 42d5d4 <__cxa_atexit@plt+0x416ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d5a4 <__cxa_atexit@plt+0x416e94> │ │ │ │ - b 42d5c0 <__cxa_atexit@plt+0x416eb0> │ │ │ │ - ldr r7, [pc, #24] @ 42d5b0 <__cxa_atexit@plt+0x416ea0> │ │ │ │ + beq 42d5cc <__cxa_atexit@plt+0x416ebc> │ │ │ │ + b 42d5e8 <__cxa_atexit@plt+0x416ed8> │ │ │ │ + ldr r7, [pc, #24] @ 42d5d8 <__cxa_atexit@plt+0x416ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #196, 6 @ 0x10000003 │ │ │ │ - cmpeq pc, #152, 22 @ 0x26000 │ │ │ │ + orreq r0, r3, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ eorseq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42d628 <__cxa_atexit@plt+0x416f18> │ │ │ │ + ldr r2, [pc, #92] @ 42d650 <__cxa_atexit@plt+0x416f40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42d60c <__cxa_atexit@plt+0x416efc> │ │ │ │ + beq 42d634 <__cxa_atexit@plt+0x416f24> │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42d614 <__cxa_atexit@plt+0x416f04> │ │ │ │ - ldr r3, [pc, #52] @ 42d62c <__cxa_atexit@plt+0x416f1c> │ │ │ │ + bne 42d63c <__cxa_atexit@plt+0x416f2c> │ │ │ │ + ldr r3, [pc, #52] @ 42d654 <__cxa_atexit@plt+0x416f44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d60c <__cxa_atexit@plt+0x416efc> │ │ │ │ - b 42d6a0 <__cxa_atexit@plt+0x416f90> │ │ │ │ + beq 42d634 <__cxa_atexit@plt+0x416f24> │ │ │ │ + b 42d6c8 <__cxa_atexit@plt+0x416fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42d630 <__cxa_atexit@plt+0x416f20> │ │ │ │ + ldr r7, [pc, #20] @ 42d658 <__cxa_atexit@plt+0x416f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r0, r3, #64, 6 │ │ │ │ - cmpeq pc, #24, 22 @ 0x6000 │ │ │ │ + orreq r0, r3, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq pc, #240, 20 @ 0xf0000 │ │ │ │ eorseq r3, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42d670 <__cxa_atexit@plt+0x416f60> │ │ │ │ - ldr r3, [pc, #48] @ 42d68c <__cxa_atexit@plt+0x416f7c> │ │ │ │ + bne 42d698 <__cxa_atexit@plt+0x416f88> │ │ │ │ + ldr r3, [pc, #48] @ 42d6b4 <__cxa_atexit@plt+0x416fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d684 <__cxa_atexit@plt+0x416f74> │ │ │ │ - b 42d6a0 <__cxa_atexit@plt+0x416f90> │ │ │ │ - ldr r7, [pc, #24] @ 42d690 <__cxa_atexit@plt+0x416f80> │ │ │ │ + beq 42d6ac <__cxa_atexit@plt+0x416f9c> │ │ │ │ + b 42d6c8 <__cxa_atexit@plt+0x416fb8> │ │ │ │ + ldr r7, [pc, #24] @ 42d6b8 <__cxa_atexit@plt+0x416fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #228, 4 @ 0x4000000e │ │ │ │ - cmpeq pc, #184, 20 @ 0xb8000 │ │ │ │ + orreq r0, r3, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq pc, #144, 20 @ 0x90000 │ │ │ │ eorseq r7, r0, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d6f4 <__cxa_atexit@plt+0x416fe4> │ │ │ │ - ldr r2, [pc, #136] @ 42d73c <__cxa_atexit@plt+0x41702c> │ │ │ │ + bne 42d71c <__cxa_atexit@plt+0x41700c> │ │ │ │ + ldr r2, [pc, #136] @ 42d764 <__cxa_atexit@plt+0x417054> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42d710 <__cxa_atexit@plt+0x417000> │ │ │ │ + beq 42d738 <__cxa_atexit@plt+0x417028> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42d724 <__cxa_atexit@plt+0x417014> │ │ │ │ - ldr r2, [pc, #96] @ 42d740 <__cxa_atexit@plt+0x417030> │ │ │ │ + bne 42d74c <__cxa_atexit@plt+0x41703c> │ │ │ │ + ldr r2, [pc, #96] @ 42d768 <__cxa_atexit@plt+0x417058> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ - ldr r7, [pc, #60] @ 42d738 <__cxa_atexit@plt+0x417028> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + ldr r7, [pc, #60] @ 42d760 <__cxa_atexit@plt+0x417050> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d71c <__cxa_atexit@plt+0x41700c> │ │ │ │ - b 42d7f8 <__cxa_atexit@plt+0x4170e8> │ │ │ │ + beq 42d744 <__cxa_atexit@plt+0x417034> │ │ │ │ + b 42d820 <__cxa_atexit@plt+0x417110> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42d744 <__cxa_atexit@plt+0x417034> │ │ │ │ + ldr r7, [pc, #24] @ 42d76c <__cxa_atexit@plt+0x41705c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r0, r3, #56, 4 @ 0x80000003 │ │ │ │ - cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ + orreq r0, r3, #16, 4 │ │ │ │ + cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ andeq r3, r8, r0, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d778 <__cxa_atexit@plt+0x417068> │ │ │ │ - ldr r3, [pc, #40] @ 42d790 <__cxa_atexit@plt+0x417080> │ │ │ │ + bne 42d7a0 <__cxa_atexit@plt+0x417090> │ │ │ │ + ldr r3, [pc, #40] @ 42d7b8 <__cxa_atexit@plt+0x4170a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ - b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ - ldr r7, [pc, #12] @ 42d78c <__cxa_atexit@plt+0x41707c> │ │ │ │ + b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + ldr r7, [pc, #12] @ 42d7b4 <__cxa_atexit@plt+0x4170a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r3, #228, 2 @ 0x39 │ │ │ │ + orreq r0, r3, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ andseq r3, r8, r0, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42d7c8 <__cxa_atexit@plt+0x4170b8> │ │ │ │ - ldr r3, [pc, #48] @ 42d7e4 <__cxa_atexit@plt+0x4170d4> │ │ │ │ + bne 42d7f0 <__cxa_atexit@plt+0x4170e0> │ │ │ │ + ldr r3, [pc, #48] @ 42d80c <__cxa_atexit@plt+0x4170fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d7dc <__cxa_atexit@plt+0x4170cc> │ │ │ │ - b 42d7f8 <__cxa_atexit@plt+0x4170e8> │ │ │ │ - ldr r7, [pc, #24] @ 42d7e8 <__cxa_atexit@plt+0x4170d8> │ │ │ │ + beq 42d804 <__cxa_atexit@plt+0x4170f4> │ │ │ │ + b 42d820 <__cxa_atexit@plt+0x417110> │ │ │ │ + ldr r7, [pc, #24] @ 42d810 <__cxa_atexit@plt+0x417100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #140, 2 @ 0x23 │ │ │ │ - cmpeq pc, #96, 18 @ 0x180000 │ │ │ │ + orreq r0, r3, #100, 2 │ │ │ │ + cmpeq pc, #56, 18 @ 0xe0000 │ │ │ │ andseq r3, r8, r0, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42d860 <__cxa_atexit@plt+0x417150> │ │ │ │ + ldr r2, [pc, #92] @ 42d888 <__cxa_atexit@plt+0x417178> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ str r2, [r5, #64] @ 0x40 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42d844 <__cxa_atexit@plt+0x417134> │ │ │ │ + beq 42d86c <__cxa_atexit@plt+0x41715c> │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42d84c <__cxa_atexit@plt+0x41713c> │ │ │ │ - ldr r3, [pc, #52] @ 42d864 <__cxa_atexit@plt+0x417154> │ │ │ │ + bne 42d874 <__cxa_atexit@plt+0x417164> │ │ │ │ + ldr r3, [pc, #52] @ 42d88c <__cxa_atexit@plt+0x41717c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d844 <__cxa_atexit@plt+0x417134> │ │ │ │ - b 42d8d8 <__cxa_atexit@plt+0x4171c8> │ │ │ │ + beq 42d86c <__cxa_atexit@plt+0x41715c> │ │ │ │ + b 42d900 <__cxa_atexit@plt+0x4171f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42d868 <__cxa_atexit@plt+0x417158> │ │ │ │ + ldr r7, [pc, #20] @ 42d890 <__cxa_atexit@plt+0x417180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r0, r3, #8, 2 │ │ │ │ - cmpeq pc, #224, 16 @ 0xe00000 │ │ │ │ + orreq r0, r3, #224 @ 0xe0 │ │ │ │ + cmpeq pc, #184, 16 @ 0xb80000 │ │ │ │ andseq r3, r8, r0, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42d8a8 <__cxa_atexit@plt+0x417198> │ │ │ │ - ldr r3, [pc, #48] @ 42d8c4 <__cxa_atexit@plt+0x4171b4> │ │ │ │ + bne 42d8d0 <__cxa_atexit@plt+0x4171c0> │ │ │ │ + ldr r3, [pc, #48] @ 42d8ec <__cxa_atexit@plt+0x4171dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d8bc <__cxa_atexit@plt+0x4171ac> │ │ │ │ - b 42d8d8 <__cxa_atexit@plt+0x4171c8> │ │ │ │ - ldr r7, [pc, #24] @ 42d8c8 <__cxa_atexit@plt+0x4171b8> │ │ │ │ + beq 42d8e4 <__cxa_atexit@plt+0x4171d4> │ │ │ │ + b 42d900 <__cxa_atexit@plt+0x4171f0> │ │ │ │ + ldr r7, [pc, #24] @ 42d8f0 <__cxa_atexit@plt+0x4171e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r0, r3, #172 @ 0xac │ │ │ │ - cmpeq pc, #128, 16 @ 0x800000 │ │ │ │ + orreq r0, r3, #132 @ 0x84 │ │ │ │ + cmpeq pc, #88, 16 @ 0x580000 │ │ │ │ andseq r7, r8, r0, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d908 <__cxa_atexit@plt+0x4171f8> │ │ │ │ - ldr r3, [pc, #68] @ 42d930 <__cxa_atexit@plt+0x417220> │ │ │ │ + bne 42d930 <__cxa_atexit@plt+0x417220> │ │ │ │ + ldr r3, [pc, #68] @ 42d958 <__cxa_atexit@plt+0x417248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d924 <__cxa_atexit@plt+0x417214> │ │ │ │ - b 42d940 <__cxa_atexit@plt+0x417230> │ │ │ │ - ldr r7, [pc, #28] @ 42d92c <__cxa_atexit@plt+0x41721c> │ │ │ │ + beq 42d94c <__cxa_atexit@plt+0x41723c> │ │ │ │ + b 42d968 <__cxa_atexit@plt+0x417258> │ │ │ │ + ldr r7, [pc, #28] @ 42d954 <__cxa_atexit@plt+0x417244> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d924 <__cxa_atexit@plt+0x417214> │ │ │ │ - b 42db10 <__cxa_atexit@plt+0x417400> │ │ │ │ + beq 42d94c <__cxa_atexit@plt+0x41723c> │ │ │ │ + b 42db38 <__cxa_atexit@plt+0x417428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #24, 16 @ 0x180000 │ │ │ │ + cmpeq pc, #240, 14 @ 0x3c00000 │ │ │ │ andeq r3, r4, pc, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42d99c <__cxa_atexit@plt+0x41728c> │ │ │ │ - ldr r2, [pc, #112] @ 42d9c4 <__cxa_atexit@plt+0x4172b4> │ │ │ │ + bne 42d9c4 <__cxa_atexit@plt+0x4172b4> │ │ │ │ + ldr r2, [pc, #112] @ 42d9ec <__cxa_atexit@plt+0x4172dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ tst r3, #3 │ │ │ │ - beq 42d9b0 <__cxa_atexit@plt+0x4172a0> │ │ │ │ - ldr r2, [pc, #84] @ 42d9c8 <__cxa_atexit@plt+0x4172b8> │ │ │ │ + beq 42d9d8 <__cxa_atexit@plt+0x4172c8> │ │ │ │ + ldr r2, [pc, #84] @ 42d9f0 <__cxa_atexit@plt+0x4172e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42d9bc <__cxa_atexit@plt+0x4172ac> │ │ │ │ - b 42da28 <__cxa_atexit@plt+0x417318> │ │ │ │ - ldr r7, [pc, #40] @ 42d9cc <__cxa_atexit@plt+0x4172bc> │ │ │ │ + beq 42d9e4 <__cxa_atexit@plt+0x4172d4> │ │ │ │ + b 42da50 <__cxa_atexit@plt+0x417340> │ │ │ │ + ldr r7, [pc, #40] @ 42d9f4 <__cxa_atexit@plt+0x4172e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq pc, r2, #192, 30 @ 0x300 │ │ │ │ - cmpeq pc, #124, 14 @ 0x1f00000 │ │ │ │ + orreq pc, r2, #152, 30 @ 0x260 │ │ │ │ + cmpeq pc, #84, 14 @ 0x1500000 │ │ │ │ andeq r3, r4, pc, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 42da18 <__cxa_atexit@plt+0x417308> │ │ │ │ + ldr r3, [pc, #52] @ 42da40 <__cxa_atexit@plt+0x417330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r1, [r5, #60] @ 0x3c │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42da10 <__cxa_atexit@plt+0x417300> │ │ │ │ - b 42da28 <__cxa_atexit@plt+0x417318> │ │ │ │ + beq 42da38 <__cxa_atexit@plt+0x417328> │ │ │ │ + b 42da50 <__cxa_atexit@plt+0x417340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq pc, #8, 14 @ 0x200000 │ │ │ │ andeq r3, r8, pc, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ cmp sl, r3 │ │ │ │ - bne 42da64 <__cxa_atexit@plt+0x417354> │ │ │ │ + bne 42da8c <__cxa_atexit@plt+0x41737c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r2 │ │ │ │ - bne 42da78 <__cxa_atexit@plt+0x417368> │ │ │ │ - ldr r3, [pc, #80] @ 42daa0 <__cxa_atexit@plt+0x417390> │ │ │ │ + bne 42daa0 <__cxa_atexit@plt+0x417390> │ │ │ │ + ldr r3, [pc, #80] @ 42dac8 <__cxa_atexit@plt+0x4173b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42da98 <__cxa_atexit@plt+0x417388> │ │ │ │ - b 42db10 <__cxa_atexit@plt+0x417400> │ │ │ │ - ldr r7, [pc, #56] @ 42daa4 <__cxa_atexit@plt+0x417394> │ │ │ │ + beq 42dac0 <__cxa_atexit@plt+0x4173b0> │ │ │ │ + b 42db38 <__cxa_atexit@plt+0x417428> │ │ │ │ + ldr r7, [pc, #56] @ 42dacc <__cxa_atexit@plt+0x4173bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 42daa8 <__cxa_atexit@plt+0x417398> │ │ │ │ + ldr r1, [pc, #40] @ 42dad0 <__cxa_atexit@plt+0x4173c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #56] @ 0x38 │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq pc, r2, #240, 28 @ 0xf00 │ │ │ │ + orreq pc, r2, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r3, ip, pc, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 42dae0 <__cxa_atexit@plt+0x4173d0> │ │ │ │ - ldr r3, [pc, #48] @ 42dafc <__cxa_atexit@plt+0x4173ec> │ │ │ │ + bne 42db08 <__cxa_atexit@plt+0x4173f8> │ │ │ │ + ldr r3, [pc, #48] @ 42db24 <__cxa_atexit@plt+0x417414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42daf4 <__cxa_atexit@plt+0x4173e4> │ │ │ │ - b 42db10 <__cxa_atexit@plt+0x417400> │ │ │ │ - ldr r7, [pc, #24] @ 42db00 <__cxa_atexit@plt+0x4173f0> │ │ │ │ + beq 42db1c <__cxa_atexit@plt+0x41740c> │ │ │ │ + b 42db38 <__cxa_atexit@plt+0x417428> │ │ │ │ + ldr r7, [pc, #24] @ 42db28 <__cxa_atexit@plt+0x417418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq pc, r2, #116, 28 @ 0x740 │ │ │ │ - cmpeq pc, #72, 12 @ 0x4800000 │ │ │ │ + orreq pc, r2, #76, 28 @ 0x4c0 │ │ │ │ + cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ andeq r7, ip, pc, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #104] @ 42db88 <__cxa_atexit@plt+0x417478> │ │ │ │ + ldr r1, [pc, #104] @ 42dbb0 <__cxa_atexit@plt+0x4174a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r1, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42db68 <__cxa_atexit@plt+0x417458> │ │ │ │ + beq 42db90 <__cxa_atexit@plt+0x417480> │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r7, r2 │ │ │ │ - bne 42db70 <__cxa_atexit@plt+0x417460> │ │ │ │ - ldr r2, [pc, #56] @ 42db8c <__cxa_atexit@plt+0x41747c> │ │ │ │ + bne 42db98 <__cxa_atexit@plt+0x417488> │ │ │ │ + ldr r2, [pc, #56] @ 42dbb4 <__cxa_atexit@plt+0x4174a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42db68 <__cxa_atexit@plt+0x417458> │ │ │ │ - b 42dc00 <__cxa_atexit@plt+0x4174f0> │ │ │ │ + beq 42db90 <__cxa_atexit@plt+0x417480> │ │ │ │ + b 42dc28 <__cxa_atexit@plt+0x417518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42db90 <__cxa_atexit@plt+0x417480> │ │ │ │ + ldr r7, [pc, #24] @ 42dbb8 <__cxa_atexit@plt+0x4174a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #64]! @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq pc, r2, #228, 26 @ 0x3900 │ │ │ │ - cmpeq pc, #184, 10 @ 0x2e000000 │ │ │ │ + orreq pc, r2, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r3, r6, lr, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42dbd0 <__cxa_atexit@plt+0x4174c0> │ │ │ │ - ldr r3, [pc, #48] @ 42dbec <__cxa_atexit@plt+0x4174dc> │ │ │ │ + bne 42dbf8 <__cxa_atexit@plt+0x4174e8> │ │ │ │ + ldr r3, [pc, #48] @ 42dc14 <__cxa_atexit@plt+0x417504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42dbe4 <__cxa_atexit@plt+0x4174d4> │ │ │ │ - b 42dc00 <__cxa_atexit@plt+0x4174f0> │ │ │ │ - ldr r7, [pc, #24] @ 42dbf0 <__cxa_atexit@plt+0x4174e0> │ │ │ │ + beq 42dc0c <__cxa_atexit@plt+0x4174fc> │ │ │ │ + b 42dc28 <__cxa_atexit@plt+0x417518> │ │ │ │ + ldr r7, [pc, #24] @ 42dc18 <__cxa_atexit@plt+0x417508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq pc, r2, #132, 26 @ 0x2100 │ │ │ │ - cmpeq pc, #88, 10 @ 0x16000000 │ │ │ │ + orreq pc, r2, #92, 26 @ 0x1700 │ │ │ │ + cmpeq pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r7, r6, lr, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #104] @ 42dc78 <__cxa_atexit@plt+0x417568> │ │ │ │ + ldr r1, [pc, #104] @ 42dca0 <__cxa_atexit@plt+0x417590> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42dc58 <__cxa_atexit@plt+0x417548> │ │ │ │ + beq 42dc80 <__cxa_atexit@plt+0x417570> │ │ │ │ ldr r7, [r3, #56] @ 0x38 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r7, r2 │ │ │ │ - bne 42dc60 <__cxa_atexit@plt+0x417550> │ │ │ │ - ldr r2, [pc, #56] @ 42dc7c <__cxa_atexit@plt+0x41756c> │ │ │ │ + bne 42dc88 <__cxa_atexit@plt+0x417578> │ │ │ │ + ldr r2, [pc, #56] @ 42dca4 <__cxa_atexit@plt+0x417594> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42dc58 <__cxa_atexit@plt+0x417548> │ │ │ │ - b 42dcf0 <__cxa_atexit@plt+0x4175e0> │ │ │ │ + beq 42dc80 <__cxa_atexit@plt+0x417570> │ │ │ │ + b 42dd18 <__cxa_atexit@plt+0x417608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42dc80 <__cxa_atexit@plt+0x417570> │ │ │ │ + ldr r7, [pc, #24] @ 42dca8 <__cxa_atexit@plt+0x417598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #60]! @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq pc, r2, #244, 24 @ 0xf400 │ │ │ │ - cmpeq pc, #200, 8 @ 0xc8000000 │ │ │ │ + orreq pc, r2, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq pc, #160, 8 @ 0xa0000000 │ │ │ │ andeq r3, r3, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42dcc0 <__cxa_atexit@plt+0x4175b0> │ │ │ │ - ldr r3, [pc, #48] @ 42dcdc <__cxa_atexit@plt+0x4175cc> │ │ │ │ + bne 42dce8 <__cxa_atexit@plt+0x4175d8> │ │ │ │ + ldr r3, [pc, #48] @ 42dd04 <__cxa_atexit@plt+0x4175f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42dcd4 <__cxa_atexit@plt+0x4175c4> │ │ │ │ - b 42dcf0 <__cxa_atexit@plt+0x4175e0> │ │ │ │ - ldr r7, [pc, #24] @ 42dce0 <__cxa_atexit@plt+0x4175d0> │ │ │ │ + beq 42dcfc <__cxa_atexit@plt+0x4175ec> │ │ │ │ + b 42dd18 <__cxa_atexit@plt+0x417608> │ │ │ │ + ldr r7, [pc, #24] @ 42dd08 <__cxa_atexit@plt+0x4175f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq pc, r2, #148, 24 @ 0x9400 │ │ │ │ - cmpeq pc, #104, 8 @ 0x68000000 │ │ │ │ + orreq pc, r2, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r3, r3, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42dd58 <__cxa_atexit@plt+0x417648> │ │ │ │ + ldr r2, [pc, #92] @ 42dd80 <__cxa_atexit@plt+0x417670> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42dd3c <__cxa_atexit@plt+0x41762c> │ │ │ │ + beq 42dd64 <__cxa_atexit@plt+0x417654> │ │ │ │ cmp r3, r2 │ │ │ │ - bne 42dd44 <__cxa_atexit@plt+0x417634> │ │ │ │ - ldr r3, [pc, #52] @ 42dd5c <__cxa_atexit@plt+0x41764c> │ │ │ │ + bne 42dd6c <__cxa_atexit@plt+0x41765c> │ │ │ │ + ldr r3, [pc, #52] @ 42dd84 <__cxa_atexit@plt+0x417674> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42dd3c <__cxa_atexit@plt+0x41762c> │ │ │ │ - b 42ddd0 <__cxa_atexit@plt+0x4176c0> │ │ │ │ + beq 42dd64 <__cxa_atexit@plt+0x417654> │ │ │ │ + b 42ddf8 <__cxa_atexit@plt+0x4176e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42dd60 <__cxa_atexit@plt+0x417650> │ │ │ │ + ldr r7, [pc, #20] @ 42dd88 <__cxa_atexit@plt+0x417678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r2, #16, 24 @ 0x1000 │ │ │ │ - cmpeq pc, #232, 6 @ 0xa0000003 │ │ │ │ + orreq pc, r2, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq pc, #192, 6 │ │ │ │ andeq r3, r3, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42dda0 <__cxa_atexit@plt+0x417690> │ │ │ │ - ldr r3, [pc, #48] @ 42ddbc <__cxa_atexit@plt+0x4176ac> │ │ │ │ + bne 42ddc8 <__cxa_atexit@plt+0x4176b8> │ │ │ │ + ldr r3, [pc, #48] @ 42dde4 <__cxa_atexit@plt+0x4176d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ddb4 <__cxa_atexit@plt+0x4176a4> │ │ │ │ - b 42ddd0 <__cxa_atexit@plt+0x4176c0> │ │ │ │ - ldr r7, [pc, #24] @ 42ddc0 <__cxa_atexit@plt+0x4176b0> │ │ │ │ + beq 42dddc <__cxa_atexit@plt+0x4176cc> │ │ │ │ + b 42ddf8 <__cxa_atexit@plt+0x4176e8> │ │ │ │ + ldr r7, [pc, #24] @ 42dde8 <__cxa_atexit@plt+0x4176d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq pc, r2, #180, 22 @ 0x2d000 │ │ │ │ - cmpeq pc, #136, 6 @ 0x20000002 │ │ │ │ + orreq pc, r2, #140, 22 @ 0x23000 │ │ │ │ + cmpeq pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r7, r3, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42de08 <__cxa_atexit@plt+0x4176f8> │ │ │ │ - ldr r2, [pc, #144] @ 42de78 <__cxa_atexit@plt+0x417768> │ │ │ │ + bne 42de30 <__cxa_atexit@plt+0x417720> │ │ │ │ + ldr r2, [pc, #144] @ 42dea0 <__cxa_atexit@plt+0x417790> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42de60 <__cxa_atexit@plt+0x417750> │ │ │ │ + beq 42de88 <__cxa_atexit@plt+0x417778> │ │ │ │ mov r5, r3 │ │ │ │ - b 42de88 <__cxa_atexit@plt+0x417778> │ │ │ │ - ldr r2, [pc, #92] @ 42de6c <__cxa_atexit@plt+0x41775c> │ │ │ │ + b 42deb0 <__cxa_atexit@plt+0x4177a0> │ │ │ │ + ldr r2, [pc, #92] @ 42de94 <__cxa_atexit@plt+0x417784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42de60 <__cxa_atexit@plt+0x417750> │ │ │ │ - ldr r7, [pc, #72] @ 42de70 <__cxa_atexit@plt+0x417760> │ │ │ │ + beq 42de88 <__cxa_atexit@plt+0x417778> │ │ │ │ + ldr r7, [pc, #72] @ 42de98 <__cxa_atexit@plt+0x417788> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #48]! @ 0x30 │ │ │ │ ldr r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r2, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 42de60 <__cxa_atexit@plt+0x417750> │ │ │ │ - ldr r7, [pc, #40] @ 42de74 <__cxa_atexit@plt+0x417764> │ │ │ │ + beq 42de88 <__cxa_atexit@plt+0x417778> │ │ │ │ + ldr r7, [pc, #40] @ 42de9c <__cxa_atexit@plt+0x41778c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq pc, r2, #48, 24 @ 0x3000 │ │ │ │ + orreq pc, r2, #8, 24 @ 0x800 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq pc, #208, 4 │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ andeq fp, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42ded4 <__cxa_atexit@plt+0x4177c4> │ │ │ │ - ldr r2, [pc, #96] @ 42defc <__cxa_atexit@plt+0x4177ec> │ │ │ │ + bne 42defc <__cxa_atexit@plt+0x4177ec> │ │ │ │ + ldr r2, [pc, #96] @ 42df24 <__cxa_atexit@plt+0x417814> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 42dee8 <__cxa_atexit@plt+0x4177d8> │ │ │ │ - ldr r3, [pc, #68] @ 42df00 <__cxa_atexit@plt+0x4177f0> │ │ │ │ + beq 42df10 <__cxa_atexit@plt+0x417800> │ │ │ │ + ldr r3, [pc, #68] @ 42df28 <__cxa_atexit@plt+0x417818> │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42def4 <__cxa_atexit@plt+0x4177e4> │ │ │ │ - b 42df50 <__cxa_atexit@plt+0x417840> │ │ │ │ - ldr r7, [pc, #40] @ 42df04 <__cxa_atexit@plt+0x4177f4> │ │ │ │ + beq 42df1c <__cxa_atexit@plt+0x41780c> │ │ │ │ + b 42df78 <__cxa_atexit@plt+0x417868> │ │ │ │ + ldr r7, [pc, #40] @ 42df2c <__cxa_atexit@plt+0x41781c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq pc, r2, #136, 20 @ 0x88000 │ │ │ │ + orreq pc, r2, #96, 20 @ 0x60000 │ │ │ │ andeq fp, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 42df44 <__cxa_atexit@plt+0x417834> │ │ │ │ + ldr r2, [pc, #40] @ 42df6c <__cxa_atexit@plt+0x41785c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 42df3c <__cxa_atexit@plt+0x41782c> │ │ │ │ - b 42df50 <__cxa_atexit@plt+0x417840> │ │ │ │ + beq 42df64 <__cxa_atexit@plt+0x417854> │ │ │ │ + b 42df78 <__cxa_atexit@plt+0x417868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq fp, r1, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42dfbc <__cxa_atexit@plt+0x4178ac> │ │ │ │ - ldr r3, [pc, #120] @ 42dfe4 <__cxa_atexit@plt+0x4178d4> │ │ │ │ + bne 42dfe4 <__cxa_atexit@plt+0x4178d4> │ │ │ │ + ldr r3, [pc, #120] @ 42e00c <__cxa_atexit@plt+0x4178fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42dfd0 <__cxa_atexit@plt+0x4178c0> │ │ │ │ - ldr r7, [pc, #100] @ 42dfe8 <__cxa_atexit@plt+0x4178d8> │ │ │ │ + beq 42dff8 <__cxa_atexit@plt+0x4178e8> │ │ │ │ + ldr r7, [pc, #100] @ 42e010 <__cxa_atexit@plt+0x417900> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #44]! @ 0x2c │ │ │ │ ldr r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r2, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 42dfd8 <__cxa_atexit@plt+0x4178c8> │ │ │ │ - ldr r7, [pc, #68] @ 42dfec <__cxa_atexit@plt+0x4178dc> │ │ │ │ + beq 42e000 <__cxa_atexit@plt+0x4178f0> │ │ │ │ + ldr r7, [pc, #68] @ 42e014 <__cxa_atexit@plt+0x417904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 42dff0 <__cxa_atexit@plt+0x4178e0> │ │ │ │ + ldr r7, [pc, #44] @ 42e018 <__cxa_atexit@plt+0x417908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq pc, r2, #212, 20 @ 0xd4000 │ │ │ │ - orreq pc, r2, #152, 18 @ 0x260000 │ │ │ │ + orreq pc, r2, #172, 20 @ 0xac000 │ │ │ │ + orreq pc, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 42e054 <__cxa_atexit@plt+0x417944> │ │ │ │ + ldr r2, [pc, #80] @ 42e07c <__cxa_atexit@plt+0x41796c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42e048 <__cxa_atexit@plt+0x417938> │ │ │ │ + beq 42e070 <__cxa_atexit@plt+0x417960> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [pc, #40] @ 42e058 <__cxa_atexit@plt+0x417948> │ │ │ │ + ldr r7, [pc, #40] @ 42e080 <__cxa_atexit@plt+0x417970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq pc, r2, #76, 20 @ 0x4c000 │ │ │ │ + orreq pc, r2, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 42e08c <__cxa_atexit@plt+0x41797c> │ │ │ │ + ldr r3, [pc, #32] @ 42e0b4 <__cxa_atexit@plt+0x4179a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #16, 20 @ 0x10000 │ │ │ │ + orreq pc, r2, #232, 18 @ 0x3a0000 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 42e0f0 <__cxa_atexit@plt+0x4179e0> │ │ │ │ + ldr r2, [pc, #80] @ 42e118 <__cxa_atexit@plt+0x417a08> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 42e0e4 <__cxa_atexit@plt+0x4179d4> │ │ │ │ + beq 42e10c <__cxa_atexit@plt+0x4179fc> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [pc, #40] @ 42e0f4 <__cxa_atexit@plt+0x4179e4> │ │ │ │ + ldr r7, [pc, #40] @ 42e11c <__cxa_atexit@plt+0x417a0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ + orreq pc, r2, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 42e128 <__cxa_atexit@plt+0x417a18> │ │ │ │ + ldr r3, [pc, #32] @ 42e150 <__cxa_atexit@plt+0x417a40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq pc, #40 @ 0x28 │ │ │ │ + orreq pc, r2, #76, 18 @ 0x130000 │ │ │ │ + cmpeq pc, #0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42e18c <__cxa_atexit@plt+0x417a7c> │ │ │ │ - ldr r7, [pc, #96] @ 42e1b0 <__cxa_atexit@plt+0x417aa0> │ │ │ │ + bhi 42e1b4 <__cxa_atexit@plt+0x417aa4> │ │ │ │ + ldr r7, [pc, #96] @ 42e1d8 <__cxa_atexit@plt+0x417ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #96 @ 0x60 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42e19c <__cxa_atexit@plt+0x417a8c> │ │ │ │ - ldr r7, [pc, #76] @ 42e1b4 <__cxa_atexit@plt+0x417aa4> │ │ │ │ + bhi 42e1c4 <__cxa_atexit@plt+0x417ab4> │ │ │ │ + ldr r7, [pc, #76] @ 42e1dc <__cxa_atexit@plt+0x417acc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42e180 <__cxa_atexit@plt+0x417a70> │ │ │ │ + beq 42e1a8 <__cxa_atexit@plt+0x417a98> │ │ │ │ mov r7, r8 │ │ │ │ - b 42cb70 <__cxa_atexit@plt+0x416460> │ │ │ │ + b 42cb98 <__cxa_atexit@plt+0x416488> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 42e1bc <__cxa_atexit@plt+0x417aac> │ │ │ │ + ldr r7, [pc, #40] @ 42e1e4 <__cxa_atexit@plt+0x417ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 42e1b8 <__cxa_atexit@plt+0x417aa8> │ │ │ │ + ldr r7, [pc, #20] @ 42e1e0 <__cxa_atexit@plt+0x417ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffea04 │ │ │ │ - cmpeq pc, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq pc, #212, 30 @ 0x350 │ │ │ │ + cmpeq pc, #148, 30 @ 0x250 │ │ │ │ + cmpeq pc, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 42e1f4 <__cxa_atexit@plt+0x417ae4> │ │ │ │ + ldr r2, [pc, #36] @ 42e21c <__cxa_atexit@plt+0x417b0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 42e1f8 <__cxa_atexit@plt+0x417ae8> │ │ │ │ + ldr r3, [pc, #32] @ 42e220 <__cxa_atexit@plt+0x417b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #140, 14 @ 0x2300000 │ │ │ │ - orreq pc, r2, #108, 14 @ 0x1b00000 │ │ │ │ + orreq pc, r2, #100, 14 @ 0x1900000 │ │ │ │ + orreq pc, r2, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42e2b4 <__cxa_atexit@plt+0x417ba4> │ │ │ │ - ldr r3, [pc, #228] @ 42e2fc <__cxa_atexit@plt+0x417bec> │ │ │ │ + bhi 42e2dc <__cxa_atexit@plt+0x417bcc> │ │ │ │ + ldr r3, [pc, #228] @ 42e324 <__cxa_atexit@plt+0x417c14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #220] @ 42e300 <__cxa_atexit@plt+0x417bf0> │ │ │ │ + ldr r1, [pc, #220] @ 42e328 <__cxa_atexit@plt+0x417c18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42e2bc <__cxa_atexit@plt+0x417bac> │ │ │ │ - ldr r7, [pc, #188] @ 42e304 <__cxa_atexit@plt+0x417bf4> │ │ │ │ + bcc 42e2e4 <__cxa_atexit@plt+0x417bd4> │ │ │ │ + ldr r7, [pc, #188] @ 42e32c <__cxa_atexit@plt+0x417c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #184] @ 42e308 <__cxa_atexit@plt+0x417bf8> │ │ │ │ + ldr r3, [pc, #184] @ 42e330 <__cxa_atexit@plt+0x417c20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #180] @ 42e30c <__cxa_atexit@plt+0x417bfc> │ │ │ │ + ldr r0, [pc, #180] @ 42e334 <__cxa_atexit@plt+0x417c24> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str r8, [r8, #24] │ │ │ │ - ldr r3, [pc, #148] @ 42e310 <__cxa_atexit@plt+0x417c00> │ │ │ │ + ldr r3, [pc, #148] @ 42e338 <__cxa_atexit@plt+0x417c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r7, r8 │ │ │ │ str r3, [r7, #28]! │ │ │ │ add r3, r8, #48 @ 0x30 │ │ │ │ str r0, [r8, #16]! │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42e2e8 <__cxa_atexit@plt+0x417bd8> │ │ │ │ - ldr r2, [pc, #128] @ 42e31c <__cxa_atexit@plt+0x417c0c> │ │ │ │ + bcc 42e310 <__cxa_atexit@plt+0x417c00> │ │ │ │ + ldr r2, [pc, #128] @ 42e344 <__cxa_atexit@plt+0x417c34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 42e314 <__cxa_atexit@plt+0x417c04> │ │ │ │ + ldr r6, [pc, #80] @ 42e33c <__cxa_atexit@plt+0x417c2c> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #76] @ 42e318 <__cxa_atexit@plt+0x417c08> │ │ │ │ + ldr r7, [pc, #76] @ 42e340 <__cxa_atexit@plt+0x417c30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - orreq pc, r2, #236, 12 @ 0xec00000 │ │ │ │ + orreq pc, r2, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xffffe4b8 │ │ │ │ - cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ + cmpeq pc, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xffffe690 │ │ │ │ - orreq pc, r2, #124, 16 @ 0x7c0000 │ │ │ │ - cmpeq pc, #196, 28 @ 0xc40 │ │ │ │ - cmpeq pc, #164, 22 @ 0x29000 │ │ │ │ - orreq pc, r2, #112, 14 @ 0x1c00000 │ │ │ │ + orreq pc, r2, #84, 16 @ 0x540000 │ │ │ │ + cmpeq pc, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq pc, #124, 22 @ 0x1f000 │ │ │ │ + orreq pc, r2, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42e354 <__cxa_atexit@plt+0x417c44> │ │ │ │ - ldr r2, [pc, #28] @ 42e360 <__cxa_atexit@plt+0x417c50> │ │ │ │ + bcc 42e37c <__cxa_atexit@plt+0x417c6c> │ │ │ │ + ldr r2, [pc, #28] @ 42e388 <__cxa_atexit@plt+0x417c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq pc, r2, #200, 12 @ 0xc800000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq pc, r2, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42e3b8 <__cxa_atexit@plt+0x417ca8> │ │ │ │ - ldr r2, [pc, #64] @ 42e3c0 <__cxa_atexit@plt+0x417cb0> │ │ │ │ + bhi 42e3e0 <__cxa_atexit@plt+0x417cd0> │ │ │ │ + ldr r2, [pc, #64] @ 42e3e8 <__cxa_atexit@plt+0x417cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 42e3c4 <__cxa_atexit@plt+0x417cb4> │ │ │ │ + ldr r1, [pc, #56] @ 42e3ec <__cxa_atexit@plt+0x417cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42e3ac <__cxa_atexit@plt+0x417c9c> │ │ │ │ + beq 42e3d4 <__cxa_atexit@plt+0x417cc4> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 42e958 <__cxa_atexit@plt+0x418248> │ │ │ │ + b 42e980 <__cxa_atexit@plt+0x418270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq pc, r2, #132, 10 @ 0x21000000 │ │ │ │ + orreq pc, r2, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 42e958 <__cxa_atexit@plt+0x418248> │ │ │ │ + b 42e980 <__cxa_atexit@plt+0x418270> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42e4b4 <__cxa_atexit@plt+0x417da4> │ │ │ │ + bhi 42e4dc <__cxa_atexit@plt+0x417dcc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 42e4bc <__cxa_atexit@plt+0x417dac> │ │ │ │ - ldr r2, [pc, #264] @ 42e510 <__cxa_atexit@plt+0x417e00> │ │ │ │ + bcc 42e4e4 <__cxa_atexit@plt+0x417dd4> │ │ │ │ + ldr r2, [pc, #264] @ 42e538 <__cxa_atexit@plt+0x417e28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #256] @ 42e514 <__cxa_atexit@plt+0x417e04> │ │ │ │ + ldr r0, [pc, #256] @ 42e53c <__cxa_atexit@plt+0x417e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #240] @ 42e518 <__cxa_atexit@plt+0x417e08> │ │ │ │ + ldr r2, [pc, #240] @ 42e540 <__cxa_atexit@plt+0x417e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r2, r9, #48 @ 0x30 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 42e4d0 <__cxa_atexit@plt+0x417dc0> │ │ │ │ - ldr r7, [pc, #212] @ 42e51c <__cxa_atexit@plt+0x417e0c> │ │ │ │ + bcc 42e4f8 <__cxa_atexit@plt+0x417de8> │ │ │ │ + ldr r7, [pc, #212] @ 42e544 <__cxa_atexit@plt+0x417e34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #208] @ 42e520 <__cxa_atexit@plt+0x417e10> │ │ │ │ + ldr r2, [pc, #208] @ 42e548 <__cxa_atexit@plt+0x417e38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #204] @ 42e524 <__cxa_atexit@plt+0x417e14> │ │ │ │ + ldr r0, [pc, #204] @ 42e54c <__cxa_atexit@plt+0x417e3c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #16]! │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str r8, [r8, #24] │ │ │ │ - ldr r2, [pc, #172] @ 42e528 <__cxa_atexit@plt+0x417e18> │ │ │ │ + ldr r2, [pc, #172] @ 42e550 <__cxa_atexit@plt+0x417e40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r7, #28]! │ │ │ │ add r2, r8, #48 @ 0x30 │ │ │ │ str r0, [r8, #16]! │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 42e4fc <__cxa_atexit@plt+0x417dec> │ │ │ │ - ldr r3, [pc, #152] @ 42e534 <__cxa_atexit@plt+0x417e24> │ │ │ │ + bcc 42e524 <__cxa_atexit@plt+0x417e14> │ │ │ │ + ldr r3, [pc, #152] @ 42e55c <__cxa_atexit@plt+0x417e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r3, r7, r8} │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 42e4c4 <__cxa_atexit@plt+0x417db4> │ │ │ │ + b 42e4ec <__cxa_atexit@plt+0x417ddc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 42e52c <__cxa_atexit@plt+0x417e1c> │ │ │ │ + ldr r6, [pc, #84] @ 42e554 <__cxa_atexit@plt+0x417e44> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #80] @ 42e530 <__cxa_atexit@plt+0x417e20> │ │ │ │ + ldr r7, [pc, #80] @ 42e558 <__cxa_atexit@plt+0x417e48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq pc, r2, #252, 8 @ 0xfc000000 │ │ │ │ - orreq pc, r2, #32, 14 @ 0x800000 │ │ │ │ + orreq pc, r2, #212, 8 @ 0xd4000000 │ │ │ │ + orreq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ - cmpeq pc, #48, 26 @ 0xc00 │ │ │ │ + cmpeq pc, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xffffe490 │ │ │ │ - orreq pc, r2, #124, 12 @ 0x7c00000 │ │ │ │ - cmpeq pc, #168, 24 @ 0xa800 │ │ │ │ - cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ - orreq pc, r2, #112, 10 @ 0x1c000000 │ │ │ │ + orreq pc, r2, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq pc, #128, 24 @ 0x8000 │ │ │ │ + cmpeq pc, #104, 18 @ 0x1a0000 │ │ │ │ + orreq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42e56c <__cxa_atexit@plt+0x417e5c> │ │ │ │ - ldr r2, [pc, #28] @ 42e578 <__cxa_atexit@plt+0x417e68> │ │ │ │ + bcc 42e594 <__cxa_atexit@plt+0x417e84> │ │ │ │ + ldr r2, [pc, #28] @ 42e5a0 <__cxa_atexit@plt+0x417e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq pc, r2, #176, 8 @ 0xb0000000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq pc, r2, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42e5e4 <__cxa_atexit@plt+0x417ed4> │ │ │ │ - ldr r2, [pc, #84] @ 42e5ec <__cxa_atexit@plt+0x417edc> │ │ │ │ + bhi 42e60c <__cxa_atexit@plt+0x417efc> │ │ │ │ + ldr r2, [pc, #84] @ 42e614 <__cxa_atexit@plt+0x417f04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #72] @ 42e5f0 <__cxa_atexit@plt+0x417ee0> │ │ │ │ + ldr r2, [pc, #72] @ 42e618 <__cxa_atexit@plt+0x417f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 42e5d0 <__cxa_atexit@plt+0x417ec0> │ │ │ │ - ldr r2, [pc, #56] @ 42e5f4 <__cxa_atexit@plt+0x417ee4> │ │ │ │ + beq 42e5f8 <__cxa_atexit@plt+0x417ee8> │ │ │ │ + ldr r2, [pc, #56] @ 42e61c <__cxa_atexit@plt+0x417f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42e5dc <__cxa_atexit@plt+0x417ecc> │ │ │ │ - b 42e630 <__cxa_atexit@plt+0x417f20> │ │ │ │ + beq 42e604 <__cxa_atexit@plt+0x417ef4> │ │ │ │ + b 42e658 <__cxa_atexit@plt+0x417f48> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq pc, r2, #104, 6 @ 0xa0000001 │ │ │ │ + orreq pc, r2, #64, 6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 42e624 <__cxa_atexit@plt+0x417f14> │ │ │ │ + ldr r3, [pc, #28] @ 42e64c <__cxa_atexit@plt+0x417f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42e61c <__cxa_atexit@plt+0x417f0c> │ │ │ │ - b 42e630 <__cxa_atexit@plt+0x417f20> │ │ │ │ + beq 42e644 <__cxa_atexit@plt+0x417f34> │ │ │ │ + b 42e658 <__cxa_atexit@plt+0x417f48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 42e65c <__cxa_atexit@plt+0x417f4c> │ │ │ │ + blt 42e684 <__cxa_atexit@plt+0x417f74> │ │ │ │ subs r3, r3, #1 │ │ │ │ - beq 42e65c <__cxa_atexit@plt+0x417f4c> │ │ │ │ + beq 42e684 <__cxa_atexit@plt+0x417f74> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrb r1, [r2, r3] │ │ │ │ cmp r1, #34 @ 0x22 │ │ │ │ ldrbeq r1, [r2] │ │ │ │ cmpeq r1, #34 @ 0x22 │ │ │ │ - beq 42e664 <__cxa_atexit@plt+0x417f54> │ │ │ │ + beq 42e68c <__cxa_atexit@plt+0x417f7c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #34 @ 0x22 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42e6c0 <__cxa_atexit@plt+0x417fb0> │ │ │ │ + bcc 42e6e8 <__cxa_atexit@plt+0x417fd8> │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr lr, [pc, #76] @ 42e6e4 <__cxa_atexit@plt+0x417fd4> │ │ │ │ + ldr lr, [pc, #76] @ 42e70c <__cxa_atexit@plt+0x417ffc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r1, r1, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42e6e0 <__cxa_atexit@plt+0x417fd0> │ │ │ │ + ldr r7, [pc, #24] @ 42e708 <__cxa_atexit@plt+0x417ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r2, #200, 20 @ 0xc8000 │ │ │ │ + orreq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 42e740 <__cxa_atexit@plt+0x418030> │ │ │ │ + bcc 42e768 <__cxa_atexit@plt+0x418058> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ 42e75c <__cxa_atexit@plt+0x41804c> │ │ │ │ + ldr lr, [pc, #60] @ 42e784 <__cxa_atexit@plt+0x418074> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r1, r1, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 42e760 <__cxa_atexit@plt+0x418050> │ │ │ │ + ldr r3, [pc, #24] @ 42e788 <__cxa_atexit@plt+0x418078> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq pc, r2, #64, 20 @ 0x40000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq pc, r2, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42e7cc <__cxa_atexit@plt+0x4180bc> │ │ │ │ - ldr r2, [pc, #84] @ 42e7d4 <__cxa_atexit@plt+0x4180c4> │ │ │ │ + bhi 42e7f4 <__cxa_atexit@plt+0x4180e4> │ │ │ │ + ldr r2, [pc, #84] @ 42e7fc <__cxa_atexit@plt+0x4180ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #72] @ 42e7d8 <__cxa_atexit@plt+0x4180c8> │ │ │ │ + ldr r2, [pc, #72] @ 42e800 <__cxa_atexit@plt+0x4180f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 42e7b8 <__cxa_atexit@plt+0x4180a8> │ │ │ │ - ldr r2, [pc, #56] @ 42e7dc <__cxa_atexit@plt+0x4180cc> │ │ │ │ + beq 42e7e0 <__cxa_atexit@plt+0x4180d0> │ │ │ │ + ldr r2, [pc, #56] @ 42e804 <__cxa_atexit@plt+0x4180f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42e7c4 <__cxa_atexit@plt+0x4180b4> │ │ │ │ - b 42e818 <__cxa_atexit@plt+0x418108> │ │ │ │ + beq 42e7ec <__cxa_atexit@plt+0x4180dc> │ │ │ │ + b 42e840 <__cxa_atexit@plt+0x418130> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq pc, r2, #128, 2 │ │ │ │ + orreq pc, r2, #88, 2 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 42e80c <__cxa_atexit@plt+0x4180fc> │ │ │ │ + ldr r3, [pc, #28] @ 42e834 <__cxa_atexit@plt+0x418124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42e804 <__cxa_atexit@plt+0x4180f4> │ │ │ │ - b 42e818 <__cxa_atexit@plt+0x418108> │ │ │ │ + beq 42e82c <__cxa_atexit@plt+0x41811c> │ │ │ │ + b 42e840 <__cxa_atexit@plt+0x418130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 42e848 <__cxa_atexit@plt+0x418138> │ │ │ │ + blt 42e870 <__cxa_atexit@plt+0x418160> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ ldrb r0, [r1, r7] │ │ │ │ cmp r0, #32 │ │ │ │ - bne 42e85c <__cxa_atexit@plt+0x41814c> │ │ │ │ + bne 42e884 <__cxa_atexit@plt+0x418174> │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 42e830 <__cxa_atexit@plt+0x418120> │ │ │ │ - ldr r7, [pc, #124] @ 42e8cc <__cxa_atexit@plt+0x4181bc> │ │ │ │ + bne 42e858 <__cxa_atexit@plt+0x418148> │ │ │ │ + ldr r7, [pc, #124] @ 42e8f4 <__cxa_atexit@plt+0x4181e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r2, r3, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42e8ac <__cxa_atexit@plt+0x41819c> │ │ │ │ + bcc 42e8d4 <__cxa_atexit@plt+0x4181c4> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #76] @ 42e8d0 <__cxa_atexit@plt+0x4181c0> │ │ │ │ + ldr lr, [pc, #76] @ 42e8f8 <__cxa_atexit@plt+0x4181e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r1, r7 │ │ │ │ add r0, r0, r7 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #20] @ 42e8c8 <__cxa_atexit@plt+0x4181b8> │ │ │ │ + ldr r6, [pc, #20] @ 42e8f0 <__cxa_atexit@plt+0x4181e0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq pc, #64, 18 @ 0x100000 │ │ │ │ - orreq pc, r2, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq pc, #24, 18 @ 0x60000 │ │ │ │ + orreq pc, r2, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42e92c <__cxa_atexit@plt+0x41821c> │ │ │ │ + bcc 42e954 <__cxa_atexit@plt+0x418244> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 42e944 <__cxa_atexit@plt+0x418234> │ │ │ │ + ldr lr, [pc, #56] @ 42e96c <__cxa_atexit@plt+0x41825c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r1, r7 │ │ │ │ add r0, r0, r7 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 42e948 <__cxa_atexit@plt+0x418238> │ │ │ │ + ldr r3, [pc, #20] @ 42e970 <__cxa_atexit@plt+0x418260> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq pc, r2, #84, 16 @ 0x540000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq pc, r2, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42ea50 <__cxa_atexit@plt+0x418340> │ │ │ │ - ldr r7, [pc, #268] @ 42ea78 <__cxa_atexit@plt+0x418368> │ │ │ │ + bhi 42ea78 <__cxa_atexit@plt+0x418368> │ │ │ │ + ldr r7, [pc, #268] @ 42eaa0 <__cxa_atexit@plt+0x418390> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42ea2c <__cxa_atexit@plt+0x41831c> │ │ │ │ + beq 42ea54 <__cxa_atexit@plt+0x418344> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ cmp r7, sl │ │ │ │ - bcc 42ea60 <__cxa_atexit@plt+0x418350> │ │ │ │ + bcc 42ea88 <__cxa_atexit@plt+0x418378> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 42ea3c <__cxa_atexit@plt+0x41832c> │ │ │ │ - ldr r7, [pc, #232] @ 42ea84 <__cxa_atexit@plt+0x418374> │ │ │ │ + blt 42ea64 <__cxa_atexit@plt+0x418354> │ │ │ │ + ldr r7, [pc, #232] @ 42eaac <__cxa_atexit@plt+0x41839c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #228] @ 42ea88 <__cxa_atexit@plt+0x418378> │ │ │ │ + ldr r0, [pc, #228] @ 42eab0 <__cxa_atexit@plt+0x4183a0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #224] @ 42ea8c <__cxa_atexit@plt+0x41837c> │ │ │ │ + ldr ip, [pc, #224] @ 42eab4 <__cxa_atexit@plt+0x4183a4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #220] @ 42ea90 <__cxa_atexit@plt+0x418380> │ │ │ │ + ldr lr, [pc, #220] @ 42eab8 <__cxa_atexit@plt+0x4183a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #216] @ 42ea94 <__cxa_atexit@plt+0x418384> │ │ │ │ + ldr r9, [pc, #216] @ 42eabc <__cxa_atexit@plt+0x4183ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r6, #4]! │ │ │ │ sub r7, sl, #19 │ │ │ │ - ldr r1, [pc, #204] @ 42ea98 <__cxa_atexit@plt+0x418388> │ │ │ │ + ldr r1, [pc, #204] @ 42eac0 <__cxa_atexit@plt+0x4183b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #12]! │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #36]! @ 0x24 │ │ │ │ @@ -1073332,390 +1073342,390 @@ │ │ │ │ str lr, [ip, #48]! @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #24]! │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ str ip, [r6, #64] @ 0x40 │ │ │ │ str r2, [r6, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #144] @ 42ea9c <__cxa_atexit@plt+0x41838c> │ │ │ │ + ldr r2, [pc, #144] @ 42eac4 <__cxa_atexit@plt+0x4183b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #32] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, sl, #6 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 42ea7c <__cxa_atexit@plt+0x41836c> │ │ │ │ + ldr r7, [pc, #56] @ 42eaa4 <__cxa_atexit@plt+0x418394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 42ea80 <__cxa_atexit@plt+0x418370> │ │ │ │ + ldr r7, [pc, #40] @ 42eaa8 <__cxa_atexit@plt+0x418398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq lr, r2, #52, 30 @ 0xd0 │ │ │ │ - cmpeq pc, #76, 14 @ 0x1300000 │ │ │ │ + orreq lr, r2, #12, 30 @ 0x30 │ │ │ │ + cmpeq pc, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - orreq pc, r2, #64 @ 0x40 │ │ │ │ - orreq lr, r2, #12, 30 @ 0x30 │ │ │ │ + orreq pc, r2, #24 │ │ │ │ + orreq lr, r2, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #84 @ 0x54 │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 42eb70 <__cxa_atexit@plt+0x418460> │ │ │ │ + bcc 42eb98 <__cxa_atexit@plt+0x418488> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 42eb5c <__cxa_atexit@plt+0x41844c> │ │ │ │ - ldr r2, [pc, #184] @ 42eb84 <__cxa_atexit@plt+0x418474> │ │ │ │ + blt 42eb84 <__cxa_atexit@plt+0x418474> │ │ │ │ + ldr r2, [pc, #184] @ 42ebac <__cxa_atexit@plt+0x41849c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #180] @ 42eb88 <__cxa_atexit@plt+0x418478> │ │ │ │ + ldr ip, [pc, #180] @ 42ebb0 <__cxa_atexit@plt+0x4184a0> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #176] @ 42eb8c <__cxa_atexit@plt+0x41847c> │ │ │ │ + ldr lr, [pc, #176] @ 42ebb4 <__cxa_atexit@plt+0x4184a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #172] @ 42eb90 <__cxa_atexit@plt+0x418480> │ │ │ │ + ldr r1, [pc, #172] @ 42ebb8 <__cxa_atexit@plt+0x4184a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r9, #19 │ │ │ │ - ldr sl, [pc, #156] @ 42eb94 <__cxa_atexit@plt+0x418484> │ │ │ │ + ldr sl, [pc, #156] @ 42ebbc <__cxa_atexit@plt+0x4184ac> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #152] @ 42eb98 <__cxa_atexit@plt+0x418488> │ │ │ │ + ldr r8, [pc, #152] @ 42ebc0 <__cxa_atexit@plt+0x4184b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str ip, [r7, #12]! │ │ │ │ mov ip, r6 │ │ │ │ str lr, [ip, #36]! @ 0x24 │ │ │ │ mov lr, r6 │ │ │ │ str r1, [lr, #48]! @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #116] @ 42eb9c <__cxa_atexit@plt+0x41848c> │ │ │ │ + ldr r1, [pc, #116] @ 42ebc4 <__cxa_atexit@plt+0x4184b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #24]! │ │ │ │ add r1, r6, #56 @ 0x38 │ │ │ │ stm r1, {r3, r8, lr} │ │ │ │ str ip, [r6, #68] @ 0x44 │ │ │ │ str sl, [r6, #72] @ 0x48 │ │ │ │ str r2, [r6, #76] @ 0x4c │ │ │ │ str r7, [r6, #80] @ 0x50 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #32] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 42eb80 <__cxa_atexit@plt+0x418470> │ │ │ │ + ldr r7, [pc, #28] @ 42eba8 <__cxa_atexit@plt+0x418498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r2, #20, 28 @ 0x140 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r2, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - orreq lr, r2, #32, 28 @ 0x200 │ │ │ │ - orreq lr, r2, #12, 30 @ 0x30 │ │ │ │ + orreq lr, r2, #248, 26 @ 0x3e00 │ │ │ │ + orreq lr, r2, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - cmpeq pc, #0, 12 │ │ │ │ + cmpeq pc, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42ec0c <__cxa_atexit@plt+0x4184fc> │ │ │ │ - ldr r2, [pc, #84] @ 42ec14 <__cxa_atexit@plt+0x418504> │ │ │ │ + bhi 42ec34 <__cxa_atexit@plt+0x418524> │ │ │ │ + ldr r2, [pc, #84] @ 42ec3c <__cxa_atexit@plt+0x41852c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 42ec18 <__cxa_atexit@plt+0x418508> │ │ │ │ + ldr r1, [pc, #76] @ 42ec40 <__cxa_atexit@plt+0x418530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ec00 <__cxa_atexit@plt+0x4184f0> │ │ │ │ - ldr r3, [pc, #52] @ 42ec1c <__cxa_atexit@plt+0x41850c> │ │ │ │ + beq 42ec28 <__cxa_atexit@plt+0x418518> │ │ │ │ + ldr r3, [pc, #52] @ 42ec44 <__cxa_atexit@plt+0x418534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r9, [pc, #36] @ 42ec20 <__cxa_atexit@plt+0x418510> │ │ │ │ + ldr r9, [pc, #36] @ 42ec48 <__cxa_atexit@plt+0x418538> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq lr, r2, #68, 26 @ 0x1100 │ │ │ │ - orreq pc, r2, #68, 26 @ 0x1100 │ │ │ │ - orreq pc, r2, #64, 20 @ 0x40000 │ │ │ │ - cmpeq pc, #124, 10 @ 0x1f000000 │ │ │ │ + orreq lr, r2, #28, 26 @ 0x700 │ │ │ │ + orreq pc, r2, #28, 26 @ 0x700 │ │ │ │ + orreq pc, r2, #24, 20 @ 0x18000 │ │ │ │ + cmpeq pc, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42ec50 <__cxa_atexit@plt+0x418540> │ │ │ │ + ldr r3, [pc, #24] @ 42ec78 <__cxa_atexit@plt+0x418568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r9, [pc, #8] @ 42ec54 <__cxa_atexit@plt+0x418544> │ │ │ │ + ldr r9, [pc, #8] @ 42ec7c <__cxa_atexit@plt+0x41856c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - orreq pc, r2, #244, 24 @ 0xf400 │ │ │ │ - orreq pc, r2, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + orreq pc, r2, #204, 24 @ 0xcc00 │ │ │ │ + orreq pc, r2, #200, 18 @ 0x320000 │ │ │ │ + cmpeq pc, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42ecc4 <__cxa_atexit@plt+0x4185b4> │ │ │ │ - ldr r2, [pc, #84] @ 42eccc <__cxa_atexit@plt+0x4185bc> │ │ │ │ + bhi 42ecec <__cxa_atexit@plt+0x4185dc> │ │ │ │ + ldr r2, [pc, #84] @ 42ecf4 <__cxa_atexit@plt+0x4185e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 42ecd0 <__cxa_atexit@plt+0x4185c0> │ │ │ │ + ldr r1, [pc, #76] @ 42ecf8 <__cxa_atexit@plt+0x4185e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ecb8 <__cxa_atexit@plt+0x4185a8> │ │ │ │ - ldr r3, [pc, #52] @ 42ecd4 <__cxa_atexit@plt+0x4185c4> │ │ │ │ + beq 42ece0 <__cxa_atexit@plt+0x4185d0> │ │ │ │ + ldr r3, [pc, #52] @ 42ecfc <__cxa_atexit@plt+0x4185ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r9, [pc, #36] @ 42ecd8 <__cxa_atexit@plt+0x4185c8> │ │ │ │ + ldr r9, [pc, #36] @ 42ed00 <__cxa_atexit@plt+0x4185f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq lr, r2, #140, 24 @ 0x8c00 │ │ │ │ - orreq pc, r2, #140, 24 @ 0x8c00 │ │ │ │ - orreq pc, r2, #136, 18 @ 0x220000 │ │ │ │ - cmpeq pc, #196, 8 @ 0xc4000000 │ │ │ │ + orreq lr, r2, #100, 24 @ 0x6400 │ │ │ │ + orreq pc, r2, #100, 24 @ 0x6400 │ │ │ │ + orreq pc, r2, #96, 18 @ 0x180000 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42ed08 <__cxa_atexit@plt+0x4185f8> │ │ │ │ + ldr r3, [pc, #24] @ 42ed30 <__cxa_atexit@plt+0x418620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r9, [pc, #8] @ 42ed0c <__cxa_atexit@plt+0x4185fc> │ │ │ │ + ldr r9, [pc, #8] @ 42ed34 <__cxa_atexit@plt+0x418624> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785d48 <__cxa_atexit@plt+0x76f638> │ │ │ │ - orreq pc, r2, #60, 24 @ 0x3c00 │ │ │ │ - orreq pc, r2, #56, 18 @ 0xe0000 │ │ │ │ - cmpeq pc, #140, 8 @ 0x8c000000 │ │ │ │ + b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + orreq pc, r2, #20, 24 @ 0x1400 │ │ │ │ + orreq pc, r2, #16, 18 @ 0x40000 │ │ │ │ + cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42ed74 <__cxa_atexit@plt+0x418664> │ │ │ │ - ldr r3, [pc, #80] @ 42ed8c <__cxa_atexit@plt+0x41867c> │ │ │ │ + bcc 42ed9c <__cxa_atexit@plt+0x41868c> │ │ │ │ + ldr r3, [pc, #80] @ 42edb4 <__cxa_atexit@plt+0x4186a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 42ed90 <__cxa_atexit@plt+0x418680> │ │ │ │ + ldr r2, [pc, #76] @ 42edb8 <__cxa_atexit@plt+0x4186a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 42ed94 <__cxa_atexit@plt+0x418684> │ │ │ │ + ldr r1, [pc, #72] @ 42edbc <__cxa_atexit@plt+0x4186ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 42ed98 <__cxa_atexit@plt+0x418688> │ │ │ │ + ldr r7, [pc, #28] @ 42edc0 <__cxa_atexit@plt+0x4186b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - orreq lr, r2, #192, 24 @ 0xc000 │ │ │ │ - cmpeq pc, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq pc, #16, 8 @ 0x10000000 │ │ │ │ + orreq lr, r2, #152, 24 @ 0x9800 │ │ │ │ + cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42edcc <__cxa_atexit@plt+0x4186bc> │ │ │ │ - ldr r5, [pc, #28] @ 42eddc <__cxa_atexit@plt+0x4186cc> │ │ │ │ + bhi 42edf4 <__cxa_atexit@plt+0x4186e4> │ │ │ │ + ldr r5, [pc, #28] @ 42ee04 <__cxa_atexit@plt+0x4186f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - b 42e958 <__cxa_atexit@plt+0x418248> │ │ │ │ - ldr r7, [pc, #12] @ 42ede0 <__cxa_atexit@plt+0x4186d0> │ │ │ │ + b 42e980 <__cxa_atexit@plt+0x418270> │ │ │ │ + ldr r7, [pc, #12] @ 42ee08 <__cxa_atexit@plt+0x4186f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq pc, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq pc, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq pc, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq pc, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42ee08 <__cxa_atexit@plt+0x4186f8> │ │ │ │ + ldr r3, [pc, #16] @ 42ee30 <__cxa_atexit@plt+0x418720> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmpeq pc, #192, 6 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmpeq pc, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42ee40 <__cxa_atexit@plt+0x418730> │ │ │ │ + bhi 42ee68 <__cxa_atexit@plt+0x418758> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 42ee48 <__cxa_atexit@plt+0x418738> │ │ │ │ + ldr r1, [pc, #24] @ 42ee70 <__cxa_atexit@plt+0x418760> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #224, 20 @ 0xe0000 │ │ │ │ + orreq lr, r2, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 42eecc <__cxa_atexit@plt+0x4187bc> │ │ │ │ - ldr r3, [pc, #128] @ 42eeec <__cxa_atexit@plt+0x4187dc> │ │ │ │ + bhi 42eef4 <__cxa_atexit@plt+0x4187e4> │ │ │ │ + ldr r3, [pc, #128] @ 42ef14 <__cxa_atexit@plt+0x418804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 42eebc <__cxa_atexit@plt+0x4187ac> │ │ │ │ + beq 42eee4 <__cxa_atexit@plt+0x4187d4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 42eed4 <__cxa_atexit@plt+0x4187c4> │ │ │ │ + bcc 42eefc <__cxa_atexit@plt+0x4187ec> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #72] @ 42eef0 <__cxa_atexit@plt+0x4187e0> │ │ │ │ + ldr r0, [pc, #72] @ 42ef18 <__cxa_atexit@plt+0x418808> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq lr, r2, #0, 24 │ │ │ │ + orreq lr, r2, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42ef40 <__cxa_atexit@plt+0x418830> │ │ │ │ + bcc 42ef68 <__cxa_atexit@plt+0x418858> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #32] @ 42ef4c <__cxa_atexit@plt+0x41883c> │ │ │ │ + ldr r0, [pc, #32] @ 42ef74 <__cxa_atexit@plt+0x418864> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r2, #124, 22 @ 0x1f000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r2, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42f010 <__cxa_atexit@plt+0x418900> │ │ │ │ - ldr r2, [pc, #192] @ 42f030 <__cxa_atexit@plt+0x418920> │ │ │ │ + bhi 42f038 <__cxa_atexit@plt+0x418928> │ │ │ │ + ldr r2, [pc, #192] @ 42f058 <__cxa_atexit@plt+0x418948> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 42efd0 <__cxa_atexit@plt+0x4188c0> │ │ │ │ + beq 42eff8 <__cxa_atexit@plt+0x4188e8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 42f018 <__cxa_atexit@plt+0x418908> │ │ │ │ + bcc 42f040 <__cxa_atexit@plt+0x418930> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ sub r7, r1, r3 │ │ │ │ cmp r7, #1 │ │ │ │ - blt 42efe0 <__cxa_atexit@plt+0x4188d0> │ │ │ │ + blt 42f008 <__cxa_atexit@plt+0x4188f8> │ │ │ │ mov r7, #61 @ 0x3d │ │ │ │ strb r7, [r3], #1 │ │ │ │ - ldr r0, [pc, #124] @ 42f038 <__cxa_atexit@plt+0x418928> │ │ │ │ + ldr r0, [pc, #124] @ 42f060 <__cxa_atexit@plt+0x418950> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r1, [r6, #12]! │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ sub r8, r2, #11 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 42f034 <__cxa_atexit@plt+0x418924> │ │ │ │ + ldr lr, [pc, #76] @ 42f05c <__cxa_atexit@plt+0x41894c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1073726,1005 +1073736,1005 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq lr, r2, #156, 20 @ 0x9c000 │ │ │ │ orreq lr, r2, #196, 20 @ 0xc4000 │ │ │ │ - orreq lr, r2, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42f0c4 <__cxa_atexit@plt+0x4189b4> │ │ │ │ + bcc 42f0ec <__cxa_atexit@plt+0x4189dc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ sub r7, r1, r2 │ │ │ │ cmp r7, #1 │ │ │ │ - blt 42f098 <__cxa_atexit@plt+0x418988> │ │ │ │ + blt 42f0c0 <__cxa_atexit@plt+0x4189b0> │ │ │ │ mov r7, #61 @ 0x3d │ │ │ │ strb r7, [r2], #1 │ │ │ │ - ldr r0, [pc, #88] @ 42f0d4 <__cxa_atexit@plt+0x4189c4> │ │ │ │ + ldr r0, [pc, #88] @ 42f0fc <__cxa_atexit@plt+0x4189ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r1, [r3, #12]! │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr lr, [pc, #48] @ 42f0d0 <__cxa_atexit@plt+0x4189c0> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr lr, [pc, #48] @ 42f0f8 <__cxa_atexit@plt+0x4189e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ mov r7, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r2, #12, 20 @ 0xc000 │ │ │ │ - orreq lr, r2, #44, 20 @ 0x2c000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r2, #228, 18 @ 0x390000 │ │ │ │ + orreq lr, r2, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42f144 <__cxa_atexit@plt+0x418a34> │ │ │ │ - ldr r3, [pc, #92] @ 42f15c <__cxa_atexit@plt+0x418a4c> │ │ │ │ + bcc 42f16c <__cxa_atexit@plt+0x418a5c> │ │ │ │ + ldr r3, [pc, #92] @ 42f184 <__cxa_atexit@plt+0x418a74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 42f160 <__cxa_atexit@plt+0x418a50> │ │ │ │ + ldr r2, [pc, #88] @ 42f188 <__cxa_atexit@plt+0x418a78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 42f164 <__cxa_atexit@plt+0x418a54> │ │ │ │ + ldr r1, [pc, #84] @ 42f18c <__cxa_atexit@plt+0x418a7c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r7, #4]! │ │ │ │ sub r3, r6, #14 │ │ │ │ str sl, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ sub r3, r6, #6 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r7, [pc, #28] @ 42f168 <__cxa_atexit@plt+0x418a58> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r7, [pc, #28] @ 42f190 <__cxa_atexit@plt+0x418a80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmpeq pc, #212 @ 0xd4 │ │ │ │ + cmpeq pc, #172 @ 0xac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42f1cc <__cxa_atexit@plt+0x418abc> │ │ │ │ - ldr r3, [pc, #80] @ 42f1dc <__cxa_atexit@plt+0x418acc> │ │ │ │ + bhi 42f1f4 <__cxa_atexit@plt+0x418ae4> │ │ │ │ + ldr r3, [pc, #80] @ 42f204 <__cxa_atexit@plt+0x418af4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 42f1bc <__cxa_atexit@plt+0x418aac> │ │ │ │ - ldr r3, [pc, #56] @ 42f1e0 <__cxa_atexit@plt+0x418ad0> │ │ │ │ + beq 42f1e4 <__cxa_atexit@plt+0x418ad4> │ │ │ │ + ldr r3, [pc, #56] @ 42f208 <__cxa_atexit@plt+0x418af8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42f1e4 <__cxa_atexit@plt+0x418ad4> │ │ │ │ + ldr r7, [pc, #16] @ 42f20c <__cxa_atexit@plt+0x418afc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq pc, #80 @ 0x50 │ │ │ │ + cmpeq pc, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 42f210 <__cxa_atexit@plt+0x418b00> │ │ │ │ + ldr r2, [pc, #16] @ 42f238 <__cxa_atexit@plt+0x418b28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42f288 <__cxa_atexit@plt+0x418b78> │ │ │ │ - ldr r2, [pc, #92] @ 42f2a4 <__cxa_atexit@plt+0x418b94> │ │ │ │ + bcc 42f2b0 <__cxa_atexit@plt+0x418ba0> │ │ │ │ + ldr r2, [pc, #92] @ 42f2cc <__cxa_atexit@plt+0x418bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 42f2a8 <__cxa_atexit@plt+0x418b98> │ │ │ │ + ldr r1, [pc, #88] @ 42f2d0 <__cxa_atexit@plt+0x418bc0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 42f2ac <__cxa_atexit@plt+0x418b9c> │ │ │ │ + ldr r0, [pc, #84] @ 42f2d4 <__cxa_atexit@plt+0x418bc4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #4]! │ │ │ │ sub r2, r6, #14 │ │ │ │ str sl, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r0, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r1, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r2, [r7, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r7, [pc, #32] @ 42f2b0 <__cxa_atexit@plt+0x418ba0> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r7, [pc, #32] @ 42f2d8 <__cxa_atexit@plt+0x418bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - cmpeq pc, #144, 30 @ 0x240 │ │ │ │ + cmpeq pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42f2e4 <__cxa_atexit@plt+0x418bd4> │ │ │ │ + bhi 42f30c <__cxa_atexit@plt+0x418bfc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 42f2ec <__cxa_atexit@plt+0x418bdc> │ │ │ │ + ldr r2, [pc, #24] @ 42f314 <__cxa_atexit@plt+0x418c04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + b 785e20 <__cxa_atexit@plt+0x76f710> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq pc, #76, 30 @ 0x130 │ │ │ │ + orreq lr, r2, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq pc, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42f324 <__cxa_atexit@plt+0x418c14> │ │ │ │ + bhi 42f34c <__cxa_atexit@plt+0x418c3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 42f32c <__cxa_atexit@plt+0x418c1c> │ │ │ │ + ldr r2, [pc, #24] @ 42f354 <__cxa_atexit@plt+0x418c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 22d9e1c <__cxa_atexit@plt+0x22c370c> │ │ │ │ + b 23bd498 <__cxa_atexit@plt+0x23a6d88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq pc, #44, 30 @ 0xb0 │ │ │ │ + orreq lr, r2, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq pc, #4, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 42f3e0 <__cxa_atexit@plt+0x418cd0> │ │ │ │ - ldr lr, [pc, #152] @ 42f3e8 <__cxa_atexit@plt+0x418cd8> │ │ │ │ + bhi 42f408 <__cxa_atexit@plt+0x418cf8> │ │ │ │ + ldr lr, [pc, #152] @ 42f410 <__cxa_atexit@plt+0x418d00> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #136] @ 42f3ec <__cxa_atexit@plt+0x418cdc> │ │ │ │ + ldr r9, [pc, #136] @ 42f414 <__cxa_atexit@plt+0x418d04> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 42f3c4 <__cxa_atexit@plt+0x418cb4> │ │ │ │ - ldr r3, [pc, #100] @ 42f3f0 <__cxa_atexit@plt+0x418ce0> │ │ │ │ + beq 42f3ec <__cxa_atexit@plt+0x418cdc> │ │ │ │ + ldr r3, [pc, #100] @ 42f418 <__cxa_atexit@plt+0x418d08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42f3d4 <__cxa_atexit@plt+0x418cc4> │ │ │ │ - ldr r3, [pc, #72] @ 42f3f4 <__cxa_atexit@plt+0x418ce4> │ │ │ │ + beq 42f3fc <__cxa_atexit@plt+0x418cec> │ │ │ │ + ldr r3, [pc, #72] @ 42f41c <__cxa_atexit@plt+0x418d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + b 785e28 <__cxa_atexit@plt+0x76f718> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq lr, r2, #172, 10 @ 0x2b000000 │ │ │ │ + orreq lr, r2, #132, 10 @ 0x21000000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq pc, #100, 28 @ 0x640 │ │ │ │ + cmpeq pc, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 42f44c <__cxa_atexit@plt+0x418d3c> │ │ │ │ + ldr r3, [pc, #64] @ 42f474 <__cxa_atexit@plt+0x418d64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42f444 <__cxa_atexit@plt+0x418d34> │ │ │ │ - ldr r3, [pc, #36] @ 42f450 <__cxa_atexit@plt+0x418d40> │ │ │ │ + beq 42f46c <__cxa_atexit@plt+0x418d5c> │ │ │ │ + ldr r3, [pc, #36] @ 42f478 <__cxa_atexit@plt+0x418d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + b 785e28 <__cxa_atexit@plt+0x76f718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq pc, #8, 28 @ 0x80 │ │ │ │ + cmpeq pc, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42f480 <__cxa_atexit@plt+0x418d70> │ │ │ │ + ldr r3, [pc, #24] @ 42f4a8 <__cxa_atexit@plt+0x418d98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + b 785e28 <__cxa_atexit@plt+0x76f718> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq pc, #196, 26 @ 0x3100 │ │ │ │ + cmpeq pc, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42f4d0 <__cxa_atexit@plt+0x418dc0> │ │ │ │ - ldr r3, [pc, #48] @ 42f4dc <__cxa_atexit@plt+0x418dcc> │ │ │ │ + bcc 42f4f8 <__cxa_atexit@plt+0x418de8> │ │ │ │ + ldr r3, [pc, #48] @ 42f504 <__cxa_atexit@plt+0x418df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 42f4e0 <__cxa_atexit@plt+0x418dd0> │ │ │ │ + ldr r2, [pc, #40] @ 42f508 <__cxa_atexit@plt+0x418df8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 22d7ac8 <__cxa_atexit@plt+0x22c13b8> │ │ │ │ + b 23bb144 <__cxa_atexit@plt+0x23a4a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmpeq pc, #76, 26 @ 0x1300 │ │ │ │ + cmpeq pc, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 22da564 <__cxa_atexit@plt+0x22c3e54> │ │ │ │ - cmpeq pc, #108, 26 @ 0x1b00 │ │ │ │ + b 23bdbe0 <__cxa_atexit@plt+0x23a74d0> │ │ │ │ + cmpeq pc, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 42f56c <__cxa_atexit@plt+0x418e5c> │ │ │ │ - ldr r1, [pc, #84] @ 42f578 <__cxa_atexit@plt+0x418e68> │ │ │ │ + bhi 42f594 <__cxa_atexit@plt+0x418e84> │ │ │ │ + ldr r1, [pc, #84] @ 42f5a0 <__cxa_atexit@plt+0x418e90> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #68] @ 42f57c <__cxa_atexit@plt+0x418e6c> │ │ │ │ + ldr r1, [pc, #68] @ 42f5a4 <__cxa_atexit@plt+0x418e94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 42f560 <__cxa_atexit@plt+0x418e50> │ │ │ │ - ldr r3, [pc, #52] @ 42f580 <__cxa_atexit@plt+0x418e70> │ │ │ │ + beq 42f588 <__cxa_atexit@plt+0x418e78> │ │ │ │ + ldr r3, [pc, #52] @ 42f5a8 <__cxa_atexit@plt+0x418e98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 22fe03c <__cxa_atexit@plt+0x22e792c> │ │ │ │ + b 23e16b8 <__cxa_atexit@plt+0x23cafa8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq lr, r2, #216, 6 @ 0x60000003 │ │ │ │ + orreq lr, r2, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq pc, #232, 24 @ 0xe800 │ │ │ │ + cmpeq pc, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #12] @ 42f5ac <__cxa_atexit@plt+0x418e9c> │ │ │ │ + ldr r2, [pc, #12] @ 42f5d4 <__cxa_atexit@plt+0x418ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 22fe03c <__cxa_atexit@plt+0x22e792c> │ │ │ │ + b 23e16b8 <__cxa_atexit@plt+0x23cafa8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq pc, #172, 24 @ 0xac00 │ │ │ │ + cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 42f5e4 <__cxa_atexit@plt+0x418ed4> │ │ │ │ + ldr r3, [pc, #32] @ 42f60c <__cxa_atexit@plt+0x418efc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42f5dc <__cxa_atexit@plt+0x418ecc> │ │ │ │ - b 42f5f4 <__cxa_atexit@plt+0x418ee4> │ │ │ │ + beq 42f604 <__cxa_atexit@plt+0x418ef4> │ │ │ │ + b 42f61c <__cxa_atexit@plt+0x418f0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq pc, #116, 24 @ 0x7400 │ │ │ │ + cmpeq pc, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 42f628 <__cxa_atexit@plt+0x418f18> │ │ │ │ + beq 42f650 <__cxa_atexit@plt+0x418f40> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 42f61c <__cxa_atexit@plt+0x418f0c> │ │ │ │ + bne 42f644 <__cxa_atexit@plt+0x418f34> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #69 @ 0x45 │ │ │ │ - ble 42f648 <__cxa_atexit@plt+0x418f38> │ │ │ │ - ldr r3, [pc, #176] @ 42f6e0 <__cxa_atexit@plt+0x418fd0> │ │ │ │ + ble 42f670 <__cxa_atexit@plt+0x418f60> │ │ │ │ + ldr r3, [pc, #176] @ 42f708 <__cxa_atexit@plt+0x418ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42f640 <__cxa_atexit@plt+0x418f30> │ │ │ │ - b 42f6f8 <__cxa_atexit@plt+0x418fe8> │ │ │ │ + beq 42f668 <__cxa_atexit@plt+0x418f58> │ │ │ │ + b 42f720 <__cxa_atexit@plt+0x419010> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmn r3, #1 │ │ │ │ - ble 42f610 <__cxa_atexit@plt+0x418f00> │ │ │ │ - ldr r7, [pc, #128] @ 42f6d8 <__cxa_atexit@plt+0x418fc8> │ │ │ │ + ble 42f638 <__cxa_atexit@plt+0x418f28> │ │ │ │ + ldr r7, [pc, #128] @ 42f700 <__cxa_atexit@plt+0x418ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42f6bc <__cxa_atexit@plt+0x418fac> │ │ │ │ - ldr r2, [pc, #108] @ 42f6e4 <__cxa_atexit@plt+0x418fd4> │ │ │ │ + bcc 42f6e4 <__cxa_atexit@plt+0x418fd4> │ │ │ │ + ldr r2, [pc, #108] @ 42f70c <__cxa_atexit@plt+0x418ffc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ - ldr r8, [pc, #80] @ 42f6e8 <__cxa_atexit@plt+0x418fd8> │ │ │ │ + ldr r8, [pc, #80] @ 42f710 <__cxa_atexit@plt+0x419000> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r0, r6, #16 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ str r6, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #24] @ 42f6dc <__cxa_atexit@plt+0x418fcc> │ │ │ │ + ldr r6, [pc, #24] @ 42f704 <__cxa_atexit@plt+0x418ff4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq pc, #208, 22 @ 0x34000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq pc, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - orreq lr, r2, #76, 22 @ 0x13000 │ │ │ │ - cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ + orreq lr, r2, #36, 22 @ 0x9000 │ │ │ │ + cmpeq pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 42f784 <__cxa_atexit@plt+0x419074> │ │ │ │ + beq 42f7ac <__cxa_atexit@plt+0x41909c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 42f718 <__cxa_atexit@plt+0x419008> │ │ │ │ + beq 42f740 <__cxa_atexit@plt+0x419030> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bge 42f784 <__cxa_atexit@plt+0x419074> │ │ │ │ - ldr r7, [pc, #140] @ 42f7ac <__cxa_atexit@plt+0x41909c> │ │ │ │ + bge 42f7ac <__cxa_atexit@plt+0x41909c> │ │ │ │ + ldr r7, [pc, #140] @ 42f7d4 <__cxa_atexit@plt+0x4190c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42f790 <__cxa_atexit@plt+0x419080> │ │ │ │ - ldr r2, [pc, #116] @ 42f7b4 <__cxa_atexit@plt+0x4190a4> │ │ │ │ + bcc 42f7b8 <__cxa_atexit@plt+0x4190a8> │ │ │ │ + ldr r2, [pc, #116] @ 42f7dc <__cxa_atexit@plt+0x4190cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ - ldr r8, [pc, #88] @ 42f7b8 <__cxa_atexit@plt+0x4190a8> │ │ │ │ + ldr r8, [pc, #88] @ 42f7e0 <__cxa_atexit@plt+0x4190d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r0, r6, #16 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ str r6, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 42f7b0 <__cxa_atexit@plt+0x4190a0> │ │ │ │ + ldr r6, [pc, #24] @ 42f7d8 <__cxa_atexit@plt+0x4190c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq pc, #16, 22 @ 0x4000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq pc, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - orreq lr, r2, #132, 20 @ 0x84000 │ │ │ │ - cmpeq pc, #160, 20 @ 0xa0000 │ │ │ │ + orreq lr, r2, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42f828 <__cxa_atexit@plt+0x419118> │ │ │ │ - ldr r2, [pc, #88] @ 42f840 <__cxa_atexit@plt+0x419130> │ │ │ │ + bcc 42f850 <__cxa_atexit@plt+0x419140> │ │ │ │ + ldr r2, [pc, #88] @ 42f868 <__cxa_atexit@plt+0x419158> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ - ldr r8, [pc, #60] @ 42f844 <__cxa_atexit@plt+0x419134> │ │ │ │ + ldr r8, [pc, #60] @ 42f86c <__cxa_atexit@plt+0x41915c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 42f848 <__cxa_atexit@plt+0x419138> │ │ │ │ + ldr r3, [pc, #24] @ 42f870 <__cxa_atexit@plt+0x419160> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - orreq lr, r2, #220, 18 @ 0x370000 │ │ │ │ + orreq lr, r2, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 42f914 <__cxa_atexit@plt+0x419204> │ │ │ │ + bhi 42f93c <__cxa_atexit@plt+0x41922c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 42f91c <__cxa_atexit@plt+0x41920c> │ │ │ │ - ldr r9, [pc, #184] @ 42f93c <__cxa_atexit@plt+0x41922c> │ │ │ │ + bcc 42f944 <__cxa_atexit@plt+0x419234> │ │ │ │ + ldr r9, [pc, #184] @ 42f964 <__cxa_atexit@plt+0x419254> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #180] @ 42f940 <__cxa_atexit@plt+0x419230> │ │ │ │ + ldr lr, [pc, #180] @ 42f968 <__cxa_atexit@plt+0x419258> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #176] @ 42f944 <__cxa_atexit@plt+0x419234> │ │ │ │ + ldr sl, [pc, #176] @ 42f96c <__cxa_atexit@plt+0x41925c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #172] @ 42f948 <__cxa_atexit@plt+0x419238> │ │ │ │ + ldr r1, [pc, #172] @ 42f970 <__cxa_atexit@plt+0x419260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ sub r0, r6, #6 │ │ │ │ str r1, [r2, #-12] │ │ │ │ stmdb r2, {r0, sl} │ │ │ │ str r9, [r3, #4]! │ │ │ │ - ldr r0, [pc, #148] @ 42f94c <__cxa_atexit@plt+0x41923c> │ │ │ │ + ldr r0, [pc, #148] @ 42f974 <__cxa_atexit@plt+0x419264> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr r9, [pc, #136] @ 42f950 <__cxa_atexit@plt+0x419240> │ │ │ │ + ldr r9, [pc, #136] @ 42f978 <__cxa_atexit@plt+0x419268> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #132] @ 42f954 <__cxa_atexit@plt+0x419244> │ │ │ │ + ldr r2, [pc, #132] @ 42f97c <__cxa_atexit@plt+0x41926c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - ldr r3, [pc, #100] @ 42f958 <__cxa_atexit@plt+0x419248> │ │ │ │ + ldr r3, [pc, #100] @ 42f980 <__cxa_atexit@plt+0x419270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #92] @ 42f95c <__cxa_atexit@plt+0x41924c> │ │ │ │ + ldr r3, [pc, #92] @ 42f984 <__cxa_atexit@plt+0x419274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #84] @ 42f960 <__cxa_atexit@plt+0x419250> │ │ │ │ + ldr r3, [pc, #84] @ 42f988 <__cxa_atexit@plt+0x419278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 2352c90 <__cxa_atexit@plt+0x233c580> │ │ │ │ + b 785e30 <__cxa_atexit@plt+0x76f720> │ │ │ │ mov r6, r3 │ │ │ │ - b 42f924 <__cxa_atexit@plt+0x419214> │ │ │ │ + b 42f94c <__cxa_atexit@plt+0x41923c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 42f938 <__cxa_atexit@plt+0x419228> │ │ │ │ + ldr r7, [pc, #12] @ 42f960 <__cxa_atexit@plt+0x419250> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 18 @ 0x160000 │ │ │ │ + cmpeq pc, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - cmpeq pc, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq pc, #204, 10 @ 0x33000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq lr, r2, #160, 12 @ 0xa000000 │ │ │ │ - orreq lr, r2, #192 @ 0xc0 │ │ │ │ - orreq lr, r2, #80 @ 0x50 │ │ │ │ - orreq lr, r2, #60, 2 │ │ │ │ - orreq lr, r2, #48, 10 @ 0xc000000 │ │ │ │ - orreq pc, r2, #164 @ 0xa4 │ │ │ │ - orreq lr, r2, #56 @ 0x38 │ │ │ │ - cmpeq pc, #8, 18 @ 0x20000 │ │ │ │ + orreq lr, r2, #120, 12 @ 0x7800000 │ │ │ │ + orreq lr, r2, #152 @ 0x98 │ │ │ │ + orreq lr, r2, #40 @ 0x28 │ │ │ │ + orreq lr, r2, #20, 2 │ │ │ │ + orreq lr, r2, #8, 10 @ 0x2000000 │ │ │ │ + orreq pc, r2, #124 @ 0x7c │ │ │ │ + orreq lr, r2, #16 │ │ │ │ + cmpeq pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42f9c0 <__cxa_atexit@plt+0x4192b0> │ │ │ │ + bne 42f9e8 <__cxa_atexit@plt+0x4192d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42f9d4 <__cxa_atexit@plt+0x4192c4> │ │ │ │ - ldr r2, [pc, #84] @ 42f9e8 <__cxa_atexit@plt+0x4192d8> │ │ │ │ + bcc 42f9fc <__cxa_atexit@plt+0x4192ec> │ │ │ │ + ldr r2, [pc, #84] @ 42fa10 <__cxa_atexit@plt+0x419300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 42f9ec <__cxa_atexit@plt+0x4192dc> │ │ │ │ + ldr r1, [pc, #80] @ 42fa14 <__cxa_atexit@plt+0x419304> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 42f9e4 <__cxa_atexit@plt+0x4192d4> │ │ │ │ + ldr r7, [pc, #28] @ 42fa0c <__cxa_atexit@plt+0x4192fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r2, #144, 30 @ 0x240 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r2, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - orreq sp, r2, #156, 30 @ 0x270 │ │ │ │ + orreq sp, r2, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42fa40 <__cxa_atexit@plt+0x419330> │ │ │ │ - ldr r2, [pc, #64] @ 42fa50 <__cxa_atexit@plt+0x419340> │ │ │ │ + bhi 42fa68 <__cxa_atexit@plt+0x419358> │ │ │ │ + ldr r2, [pc, #64] @ 42fa78 <__cxa_atexit@plt+0x419368> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #60] @ 42fa54 <__cxa_atexit@plt+0x419344> │ │ │ │ + ldr sl, [pc, #60] @ 42fa7c <__cxa_atexit@plt+0x41936c> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #48] @ 42fa58 <__cxa_atexit@plt+0x419348> │ │ │ │ + ldr r5, [pc, #48] @ 42fa80 <__cxa_atexit@plt+0x419370> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #40] @ 42fa5c <__cxa_atexit@plt+0x41934c> │ │ │ │ + ldr r5, [pc, #40] @ 42fa84 <__cxa_atexit@plt+0x419374> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 235dda8 <__cxa_atexit@plt+0x2347698> │ │ │ │ - ldr r7, [pc, #24] @ 42fa60 <__cxa_atexit@plt+0x419350> │ │ │ │ + b 785e38 <__cxa_atexit@plt+0x76f728> │ │ │ │ + ldr r7, [pc, #24] @ 42fa88 <__cxa_atexit@plt+0x419378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq pc, #104, 8 @ 0x68000000 │ │ │ │ - orreq lr, r2, #128, 30 @ 0x200 │ │ │ │ - orreq lr, r2, #8, 10 @ 0x2000000 │ │ │ │ - cmpeq pc, #100, 16 @ 0x640000 │ │ │ │ - cmpeq pc, #52, 16 @ 0x340000 │ │ │ │ + cmpeq pc, #64, 8 @ 0x40000000 │ │ │ │ + orreq lr, r2, #88, 30 @ 0x160 │ │ │ │ + orreq lr, r2, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq pc, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42fa88 <__cxa_atexit@plt+0x419378> │ │ │ │ + ldr r3, [pc, #16] @ 42fab0 <__cxa_atexit@plt+0x4193a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq pc, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ - cmpeq pc, #248, 14 @ 0x3e00000 │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ + cmpeq pc, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42fb18 <__cxa_atexit@plt+0x419408> │ │ │ │ - ldr r3, [pc, #112] @ 42fb3c <__cxa_atexit@plt+0x41942c> │ │ │ │ + bhi 42fb40 <__cxa_atexit@plt+0x419430> │ │ │ │ + ldr r3, [pc, #112] @ 42fb64 <__cxa_atexit@plt+0x419454> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ sub r3, r2, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42fb28 <__cxa_atexit@plt+0x419418> │ │ │ │ - ldr r2, [pc, #96] @ 42fb48 <__cxa_atexit@plt+0x419438> │ │ │ │ + bhi 42fb50 <__cxa_atexit@plt+0x419440> │ │ │ │ + ldr r2, [pc, #96] @ 42fb70 <__cxa_atexit@plt+0x419460> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #92] @ 42fb4c <__cxa_atexit@plt+0x41943c> │ │ │ │ + ldr sl, [pc, #92] @ 42fb74 <__cxa_atexit@plt+0x419464> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #80] @ 42fb50 <__cxa_atexit@plt+0x419440> │ │ │ │ + ldr r5, [pc, #80] @ 42fb78 <__cxa_atexit@plt+0x419468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #72] @ 42fb54 <__cxa_atexit@plt+0x419444> │ │ │ │ + ldr r5, [pc, #72] @ 42fb7c <__cxa_atexit@plt+0x41946c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 235dda8 <__cxa_atexit@plt+0x2347698> │ │ │ │ - ldr r7, [pc, #36] @ 42fb44 <__cxa_atexit@plt+0x419434> │ │ │ │ + b 785e38 <__cxa_atexit@plt+0x76f728> │ │ │ │ + ldr r7, [pc, #36] @ 42fb6c <__cxa_atexit@plt+0x41945c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42fb40 <__cxa_atexit@plt+0x419430> │ │ │ │ + ldr r7, [pc, #16] @ 42fb68 <__cxa_atexit@plt+0x419458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq pc, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq pc, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq pc, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq pc, #144, 6 @ 0x40000002 │ │ │ │ - orreq lr, r2, #168, 28 @ 0xa80 │ │ │ │ - orreq lr, r2, #48, 8 @ 0x30000000 │ │ │ │ + cmpeq pc, #104, 6 @ 0xa0000001 │ │ │ │ + orreq lr, r2, #128, 28 @ 0x800 │ │ │ │ + orreq lr, r2, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42fbbc <__cxa_atexit@plt+0x4194ac> │ │ │ │ - ldr lr, [pc, #80] @ 42fbd4 <__cxa_atexit@plt+0x4194c4> │ │ │ │ + bcc 42fbe4 <__cxa_atexit@plt+0x4194d4> │ │ │ │ + ldr lr, [pc, #80] @ 42fbfc <__cxa_atexit@plt+0x4194ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 42fbd8 <__cxa_atexit@plt+0x4194c8> │ │ │ │ + ldr r8, [pc, #68] @ 42fc00 <__cxa_atexit@plt+0x4194f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 42fbdc <__cxa_atexit@plt+0x4194cc> │ │ │ │ + ldr r3, [pc, #24] @ 42fc04 <__cxa_atexit@plt+0x4194f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r2, #196, 12 @ 0xc400000 │ │ │ │ - orreq lr, r2, #204, 10 @ 0x33000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r2, #156, 12 @ 0x9c00000 │ │ │ │ + orreq lr, r2, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42fc38 <__cxa_atexit@plt+0x419528> │ │ │ │ - ldr r8, [pc, #76] @ 42fc50 <__cxa_atexit@plt+0x419540> │ │ │ │ + bcc 42fc60 <__cxa_atexit@plt+0x419550> │ │ │ │ + ldr r8, [pc, #76] @ 42fc78 <__cxa_atexit@plt+0x419568> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 42fc54 <__cxa_atexit@plt+0x419544> │ │ │ │ + ldr lr, [pc, #72] @ 42fc7c <__cxa_atexit@plt+0x41956c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 42fc58 <__cxa_atexit@plt+0x419548> │ │ │ │ + ldr r3, [pc, #24] @ 42fc80 <__cxa_atexit@plt+0x419570> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r2, #68, 12 @ 0x4400000 │ │ │ │ - orreq lr, r2, #84, 10 @ 0x15000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r2, #28, 12 @ 0x1c00000 │ │ │ │ + orreq lr, r2, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - cmpeq pc, #48, 12 @ 0x3000000 │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + cmpeq pc, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42fcd4 <__cxa_atexit@plt+0x4195c4> │ │ │ │ - ldr r3, [pc, #72] @ 42fcdc <__cxa_atexit@plt+0x4195cc> │ │ │ │ + bhi 42fcfc <__cxa_atexit@plt+0x4195ec> │ │ │ │ + ldr r3, [pc, #72] @ 42fd04 <__cxa_atexit@plt+0x4195f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr sl, [pc, #64] @ 42fce0 <__cxa_atexit@plt+0x4195d0> │ │ │ │ + ldr sl, [pc, #64] @ 42fd08 <__cxa_atexit@plt+0x4195f8> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #56] @ 42fce4 <__cxa_atexit@plt+0x4195d4> │ │ │ │ + ldr r2, [pc, #56] @ 42fd0c <__cxa_atexit@plt+0x4195fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #40] @ 42fce8 <__cxa_atexit@plt+0x4195d8> │ │ │ │ + ldr r3, [pc, #40] @ 42fd10 <__cxa_atexit@plt+0x419600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #32] @ 42fcec <__cxa_atexit@plt+0x4195dc> │ │ │ │ + ldr r3, [pc, #32] @ 42fd14 <__cxa_atexit@plt+0x419604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 235dda8 <__cxa_atexit@plt+0x2347698> │ │ │ │ + b 785e38 <__cxa_atexit@plt+0x76f728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq pc, #224, 2 @ 0x38 │ │ │ │ - orreq sp, r2, #100, 24 @ 0x6400 │ │ │ │ - orreq lr, r2, #232, 24 @ 0xe800 │ │ │ │ - orreq lr, r2, #112, 4 │ │ │ │ - cmpeq pc, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq pc, #184, 2 @ 0x2e │ │ │ │ + orreq sp, r2, #60, 24 @ 0x3c00 │ │ │ │ + orreq lr, r2, #192, 24 @ 0xc000 │ │ │ │ + orreq lr, r2, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42fd14 <__cxa_atexit@plt+0x419604> │ │ │ │ + ldr r3, [pc, #16] @ 42fd3c <__cxa_atexit@plt+0x41962c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq pc, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42fd3c <__cxa_atexit@plt+0x41962c> │ │ │ │ + ldr r3, [pc, #16] @ 42fd64 <__cxa_atexit@plt+0x419654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42fda4 <__cxa_atexit@plt+0x419694> │ │ │ │ - ldr lr, [pc, #80] @ 42fdbc <__cxa_atexit@plt+0x4196ac> │ │ │ │ + bcc 42fdcc <__cxa_atexit@plt+0x4196bc> │ │ │ │ + ldr lr, [pc, #80] @ 42fde4 <__cxa_atexit@plt+0x4196d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 42fdc0 <__cxa_atexit@plt+0x4196b0> │ │ │ │ + ldr r8, [pc, #68] @ 42fde8 <__cxa_atexit@plt+0x4196d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 42fdc4 <__cxa_atexit@plt+0x4196b4> │ │ │ │ + ldr r3, [pc, #24] @ 42fdec <__cxa_atexit@plt+0x4196dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r2, #220, 8 @ 0xdc000000 │ │ │ │ - orreq lr, r2, #228, 6 @ 0x90000003 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r2, #180, 8 @ 0xb4000000 │ │ │ │ + orreq lr, r2, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42fe20 <__cxa_atexit@plt+0x419710> │ │ │ │ - ldr r8, [pc, #76] @ 42fe38 <__cxa_atexit@plt+0x419728> │ │ │ │ + bcc 42fe48 <__cxa_atexit@plt+0x419738> │ │ │ │ + ldr r8, [pc, #76] @ 42fe60 <__cxa_atexit@plt+0x419750> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 42fe3c <__cxa_atexit@plt+0x41972c> │ │ │ │ + ldr lr, [pc, #72] @ 42fe64 <__cxa_atexit@plt+0x419754> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 42fe40 <__cxa_atexit@plt+0x419730> │ │ │ │ + ldr r3, [pc, #24] @ 42fe68 <__cxa_atexit@plt+0x419758> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq lr, r2, #92, 8 @ 0x5c000000 │ │ │ │ - orreq lr, r2, #108, 6 @ 0xb0000001 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq lr, r2, #52, 8 @ 0x34000000 │ │ │ │ + orreq lr, r2, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42fed4 <__cxa_atexit@plt+0x4197c4> │ │ │ │ - ldr r2, [pc, #120] @ 42fedc <__cxa_atexit@plt+0x4197cc> │ │ │ │ + bhi 42fefc <__cxa_atexit@plt+0x4197ec> │ │ │ │ + ldr r2, [pc, #120] @ 42ff04 <__cxa_atexit@plt+0x4197f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 42febc <__cxa_atexit@plt+0x4197ac> │ │ │ │ - ldr r3, [pc, #88] @ 42fee0 <__cxa_atexit@plt+0x4197d0> │ │ │ │ + beq 42fee4 <__cxa_atexit@plt+0x4197d4> │ │ │ │ + ldr r3, [pc, #88] @ 42ff08 <__cxa_atexit@plt+0x4197f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 42fec8 <__cxa_atexit@plt+0x4197b8> │ │ │ │ + beq 42fef0 <__cxa_atexit@plt+0x4197e0> │ │ │ │ mov r7, r3 │ │ │ │ - b 42ff38 <__cxa_atexit@plt+0x419828> │ │ │ │ + b 42ff60 <__cxa_atexit@plt+0x419850> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 42ff2c <__cxa_atexit@plt+0x41981c> │ │ │ │ + ldr lr, [pc, #52] @ 42ff54 <__cxa_atexit@plt+0x419844> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42ff24 <__cxa_atexit@plt+0x419814> │ │ │ │ - b 42ff38 <__cxa_atexit@plt+0x419828> │ │ │ │ + beq 42ff4c <__cxa_atexit@plt+0x41983c> │ │ │ │ + b 42ff60 <__cxa_atexit@plt+0x419850> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 430004 <__cxa_atexit@plt+0x4198f4> │ │ │ │ + bcc 43002c <__cxa_atexit@plt+0x41991c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 42ffa4 <__cxa_atexit@plt+0x419894> │ │ │ │ + bge 42ffcc <__cxa_atexit@plt+0x4198bc> │ │ │ │ ldr fp, [r3, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ sub r0, fp, r8 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 42ffd0 <__cxa_atexit@plt+0x4198c0> │ │ │ │ + ble 42fff8 <__cxa_atexit@plt+0x4198e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #116] @ 430020 <__cxa_atexit@plt+0x419910> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #116] @ 430048 <__cxa_atexit@plt+0x419938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -1074733,533 +1074743,533 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ str lr, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ str fp, [r6, #12]! │ │ │ │ add r3, r8, sl │ │ │ │ - ldr r2, [pc, #44] @ 43001c <__cxa_atexit@plt+0x41990c> │ │ │ │ + ldr r2, [pc, #44] @ 430044 <__cxa_atexit@plt+0x419934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r2, #184, 20 @ 0xb8000 │ │ │ │ - orreq lr, r2, #164, 16 @ 0xa40000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r2, #144, 20 @ 0x90000 │ │ │ │ + orreq lr, r2, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 430074 <__cxa_atexit@plt+0x419964> │ │ │ │ - ldr r2, [pc, #56] @ 430084 <__cxa_atexit@plt+0x419974> │ │ │ │ + bcc 43009c <__cxa_atexit@plt+0x41998c> │ │ │ │ + ldr r2, [pc, #56] @ 4300ac <__cxa_atexit@plt+0x41999c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 430088 <__cxa_atexit@plt+0x419978> │ │ │ │ + ldr r1, [pc, #52] @ 4300b0 <__cxa_atexit@plt+0x4199a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, r1, #1 │ │ │ │ - ldr r7, [pc, #28] @ 43008c <__cxa_atexit@plt+0x41997c> │ │ │ │ + ldr r7, [pc, #28] @ 4300b4 <__cxa_atexit@plt+0x4199a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq pc, #124, 4 @ 0xc0000007 │ │ │ │ - orreq lr, r2, #60, 18 @ 0xf0000 │ │ │ │ - cmpeq pc, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq pc, #84, 4 @ 0x40000005 │ │ │ │ + orreq lr, r2, #20, 18 @ 0x50000 │ │ │ │ + cmpeq pc, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 430150 <__cxa_atexit@plt+0x419a40> │ │ │ │ - ldr r2, [pc, #188] @ 43016c <__cxa_atexit@plt+0x419a5c> │ │ │ │ + bhi 430178 <__cxa_atexit@plt+0x419a68> │ │ │ │ + ldr r2, [pc, #188] @ 430194 <__cxa_atexit@plt+0x419a84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #180] @ 430170 <__cxa_atexit@plt+0x419a60> │ │ │ │ + ldr r1, [pc, #180] @ 430198 <__cxa_atexit@plt+0x419a88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #160] @ 430174 <__cxa_atexit@plt+0x419a64> │ │ │ │ + ldrne r2, [pc, #160] @ 43019c <__cxa_atexit@plt+0x419a8c> │ │ │ │ addne r2, pc, r2 │ │ │ │ ldrne r7, [r7, #15] │ │ │ │ strne r2, [r3] │ │ │ │ andsne r2, r7, #3 │ │ │ │ - bne 4300f0 <__cxa_atexit@plt+0x4199e0> │ │ │ │ + bne 430118 <__cxa_atexit@plt+0x419a08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 43013c <__cxa_atexit@plt+0x419a2c> │ │ │ │ + bne 430164 <__cxa_atexit@plt+0x419a54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 430158 <__cxa_atexit@plt+0x419a48> │ │ │ │ - ldr r3, [pc, #108] @ 43017c <__cxa_atexit@plt+0x419a6c> │ │ │ │ + bcc 430180 <__cxa_atexit@plt+0x419a70> │ │ │ │ + ldr r3, [pc, #108] @ 4301a4 <__cxa_atexit@plt+0x419a94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ 430180 <__cxa_atexit@plt+0x419a70> │ │ │ │ + ldr r1, [pc, #104] @ 4301a8 <__cxa_atexit@plt+0x419a98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 430178 <__cxa_atexit@plt+0x419a68> │ │ │ │ + ldr r7, [pc, #52] @ 4301a0 <__cxa_atexit@plt+0x419a90> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq sp, r2, #84, 16 @ 0x540000 │ │ │ │ + orreq sp, r2, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - cmpeq pc, #180, 2 @ 0x2d │ │ │ │ + cmpeq pc, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq pc, #32, 2 │ │ │ │ + cmpeq pc, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 430220 <__cxa_atexit@plt+0x419b10> │ │ │ │ + ldr r3, [pc, #136] @ 430248 <__cxa_atexit@plt+0x419b38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4301f4 <__cxa_atexit@plt+0x419ae4> │ │ │ │ + beq 43021c <__cxa_atexit@plt+0x419b0c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4301fc <__cxa_atexit@plt+0x419aec> │ │ │ │ + bne 430224 <__cxa_atexit@plt+0x419b14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 430210 <__cxa_atexit@plt+0x419b00> │ │ │ │ - ldr r2, [pc, #96] @ 430228 <__cxa_atexit@plt+0x419b18> │ │ │ │ + bcc 430238 <__cxa_atexit@plt+0x419b28> │ │ │ │ + ldr r2, [pc, #96] @ 430250 <__cxa_atexit@plt+0x419b40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 43022c <__cxa_atexit@plt+0x419b1c> │ │ │ │ + ldr r1, [pc, #92] @ 430254 <__cxa_atexit@plt+0x419b44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 430224 <__cxa_atexit@plt+0x419b14> │ │ │ │ + ldr r7, [pc, #32] @ 43024c <__cxa_atexit@plt+0x419b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq pc, #244 @ 0xf4 │ │ │ │ + cmpeq pc, #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq pc, #116 @ 0x74 │ │ │ │ + cmpeq pc, #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 43028c <__cxa_atexit@plt+0x419b7c> │ │ │ │ + bne 4302b4 <__cxa_atexit@plt+0x419ba4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4302a0 <__cxa_atexit@plt+0x419b90> │ │ │ │ - ldr r2, [pc, #84] @ 4302b4 <__cxa_atexit@plt+0x419ba4> │ │ │ │ + bcc 4302c8 <__cxa_atexit@plt+0x419bb8> │ │ │ │ + ldr r2, [pc, #84] @ 4302dc <__cxa_atexit@plt+0x419bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4302b8 <__cxa_atexit@plt+0x419ba8> │ │ │ │ + ldr r1, [pc, #80] @ 4302e0 <__cxa_atexit@plt+0x419bd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4302b0 <__cxa_atexit@plt+0x419ba0> │ │ │ │ + ldr r7, [pc, #28] @ 4302d8 <__cxa_atexit@plt+0x419bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq pc, #100 @ 0x64 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq pc, #60 @ 0x3c │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq pc, #124 @ 0x7c │ │ │ │ + cmpeq pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 430324 <__cxa_atexit@plt+0x419c14> │ │ │ │ - ldr r2, [pc, #80] @ 430330 <__cxa_atexit@plt+0x419c20> │ │ │ │ + bhi 43034c <__cxa_atexit@plt+0x419c3c> │ │ │ │ + ldr r2, [pc, #80] @ 430358 <__cxa_atexit@plt+0x419c48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #68] @ 430334 <__cxa_atexit@plt+0x419c24> │ │ │ │ + ldr r2, [pc, #68] @ 43035c <__cxa_atexit@plt+0x419c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 43031c <__cxa_atexit@plt+0x419c0c> │ │ │ │ - ldr r3, [pc, #52] @ 430338 <__cxa_atexit@plt+0x419c28> │ │ │ │ + beq 430344 <__cxa_atexit@plt+0x419c34> │ │ │ │ + ldr r3, [pc, #52] @ 430360 <__cxa_atexit@plt+0x419c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 43033c <__cxa_atexit@plt+0x419c2c> │ │ │ │ + ldr r3, [pc, #44] @ 430364 <__cxa_atexit@plt+0x419c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ + b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq sp, r2, #32, 12 @ 0x2000000 │ │ │ │ + orreq sp, r2, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq sp, r2, #216, 28 @ 0xd80 │ │ │ │ - cmpeq pc, #248, 30 @ 0x3e0 │ │ │ │ + orreq sp, r2, #176, 28 @ 0xb00 │ │ │ │ + cmpeq pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 43036c <__cxa_atexit@plt+0x419c5c> │ │ │ │ + ldr r3, [pc, #24] @ 430394 <__cxa_atexit@plt+0x419c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 430370 <__cxa_atexit@plt+0x419c60> │ │ │ │ + ldr r3, [pc, #16] @ 430398 <__cxa_atexit@plt+0x419c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ + b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r2, #136, 28 @ 0x880 │ │ │ │ - cmpeq pc, #196, 30 @ 0x310 │ │ │ │ + orreq sp, r2, #96, 28 @ 0x600 │ │ │ │ + cmpeq pc, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4303a0 <__cxa_atexit@plt+0x419c90> │ │ │ │ + ldr r3, [pc, #24] @ 4303c8 <__cxa_atexit@plt+0x419cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 4303a4 <__cxa_atexit@plt+0x419c94> │ │ │ │ + ldr r3, [pc, #16] @ 4303cc <__cxa_atexit@plt+0x419cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ + b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r2, #84, 28 @ 0x540 │ │ │ │ - cmpeq pc, #128, 30 @ 0x200 │ │ │ │ + orreq sp, r2, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 430404 <__cxa_atexit@plt+0x419cf4> │ │ │ │ + ldr r2, [pc, #72] @ 43042c <__cxa_atexit@plt+0x419d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #56] @ 430408 <__cxa_atexit@plt+0x419cf8> │ │ │ │ + ldr r7, [pc, #56] @ 430430 <__cxa_atexit@plt+0x419d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4303f8 <__cxa_atexit@plt+0x419ce8> │ │ │ │ - ldr r7, [pc, #44] @ 43040c <__cxa_atexit@plt+0x419cfc> │ │ │ │ + beq 430420 <__cxa_atexit@plt+0x419d10> │ │ │ │ + ldr r7, [pc, #44] @ 430434 <__cxa_atexit@plt+0x419d24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 430410 <__cxa_atexit@plt+0x419d00> │ │ │ │ + ldr r7, [pc, #32] @ 430438 <__cxa_atexit@plt+0x419d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq lr, r2, #88, 10 @ 0x16000000 │ │ │ │ + orreq lr, r2, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq lr, r2, #56, 10 @ 0xe000000 │ │ │ │ - cmpeq pc, #4, 30 │ │ │ │ + orreq lr, r2, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq pc, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 430438 <__cxa_atexit@plt+0x419d28> │ │ │ │ + ldr r3, [pc, #16] @ 430460 <__cxa_atexit@plt+0x419d50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 785e18 <__cxa_atexit@plt+0x76f708> │ │ │ │ + b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #200, 28 @ 0xc80 │ │ │ │ + cmpeq pc, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 4304b8 <__cxa_atexit@plt+0x419da8> │ │ │ │ + ldr r3, [pc, #104] @ 4304e0 <__cxa_atexit@plt+0x419dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 430498 <__cxa_atexit@plt+0x419d88> │ │ │ │ + beq 4304c0 <__cxa_atexit@plt+0x419db0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r8, #2 │ │ │ │ ldreq r7, [r8, #3] │ │ │ │ cmpeq r7, #0 │ │ │ │ - beq 4304a8 <__cxa_atexit@plt+0x419d98> │ │ │ │ - ldr r7, [pc, #56] @ 4304c0 <__cxa_atexit@plt+0x419db0> │ │ │ │ + beq 4304d0 <__cxa_atexit@plt+0x419dc0> │ │ │ │ + ldr r7, [pc, #56] @ 4304e8 <__cxa_atexit@plt+0x419dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785e20 <__cxa_atexit@plt+0x76f710> │ │ │ │ + b 785e58 <__cxa_atexit@plt+0x76f748> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 4304bc <__cxa_atexit@plt+0x419dac> │ │ │ │ + ldr r7, [pc, #8] @ 4304e4 <__cxa_atexit@plt+0x419dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq sp, r2, #232, 24 @ 0xe800 │ │ │ │ + orreq sp, r2, #192, 24 @ 0xc000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq pc, #64, 28 @ 0x400 │ │ │ │ + cmpeq pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ tst r7, #2 │ │ │ │ ldreq r2, [r7, #3] │ │ │ │ cmpeq r2, #0 │ │ │ │ - beq 4304fc <__cxa_atexit@plt+0x419dec> │ │ │ │ - ldr r3, [pc, #24] @ 43050c <__cxa_atexit@plt+0x419dfc> │ │ │ │ + beq 430524 <__cxa_atexit@plt+0x419e14> │ │ │ │ + ldr r3, [pc, #24] @ 430534 <__cxa_atexit@plt+0x419e24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785e20 <__cxa_atexit@plt+0x76f710> │ │ │ │ + b 785e58 <__cxa_atexit@plt+0x76f748> │ │ │ │ add r5, r3, #12 │ │ │ │ - ldr r7, [pc, #8] @ 430510 <__cxa_atexit@plt+0x419e00> │ │ │ │ + ldr r7, [pc, #8] @ 430538 <__cxa_atexit@plt+0x419e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r2, #148, 24 @ 0x9400 │ │ │ │ - cmpeq pc, #224, 26 @ 0x3800 │ │ │ │ + orreq sp, r2, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 430544 <__cxa_atexit@plt+0x419e34> │ │ │ │ + ldr r3, [pc, #28] @ 43056c <__cxa_atexit@plt+0x419e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 430548 <__cxa_atexit@plt+0x419e38> │ │ │ │ + ldr r3, [pc, #20] @ 430570 <__cxa_atexit@plt+0x419e60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 785e28 <__cxa_atexit@plt+0x76f718> │ │ │ │ + b 785e60 <__cxa_atexit@plt+0x76f750> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sp, r2, #68, 8 @ 0x44000000 │ │ │ │ - cmpeq pc, #76, 26 @ 0x1300 │ │ │ │ + orreq sp, r2, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq pc, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 430570 <__cxa_atexit@plt+0x419e60> │ │ │ │ + ldr r3, [pc, #16] @ 430598 <__cxa_atexit@plt+0x419e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #36, 26 @ 0x900 │ │ │ │ + cmpeq pc, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 430598 <__cxa_atexit@plt+0x419e88> │ │ │ │ + ldr r3, [pc, #16] @ 4305c0 <__cxa_atexit@plt+0x419eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 430600 <__cxa_atexit@plt+0x419ef0> │ │ │ │ - ldr lr, [pc, #80] @ 430618 <__cxa_atexit@plt+0x419f08> │ │ │ │ + bcc 430628 <__cxa_atexit@plt+0x419f18> │ │ │ │ + ldr lr, [pc, #80] @ 430640 <__cxa_atexit@plt+0x419f30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 43061c <__cxa_atexit@plt+0x419f0c> │ │ │ │ + ldr r8, [pc, #68] @ 430644 <__cxa_atexit@plt+0x419f34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 430620 <__cxa_atexit@plt+0x419f10> │ │ │ │ + ldr r3, [pc, #24] @ 430648 <__cxa_atexit@plt+0x419f38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r2, #128, 24 @ 0x8000 │ │ │ │ - orreq sp, r2, #136, 22 @ 0x22000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r2, #88, 24 @ 0x5800 │ │ │ │ + orreq sp, r2, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43067c <__cxa_atexit@plt+0x419f6c> │ │ │ │ - ldr r8, [pc, #76] @ 430694 <__cxa_atexit@plt+0x419f84> │ │ │ │ + bcc 4306a4 <__cxa_atexit@plt+0x419f94> │ │ │ │ + ldr r8, [pc, #76] @ 4306bc <__cxa_atexit@plt+0x419fac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 430698 <__cxa_atexit@plt+0x419f88> │ │ │ │ + ldr lr, [pc, #72] @ 4306c0 <__cxa_atexit@plt+0x419fb0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 43069c <__cxa_atexit@plt+0x419f8c> │ │ │ │ + ldr r3, [pc, #24] @ 4306c4 <__cxa_atexit@plt+0x419fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sp, r2, #0, 24 │ │ │ │ - orreq sp, r2, #16, 22 @ 0x4000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sp, r2, #216, 22 @ 0x36000 │ │ │ │ + orreq sp, r2, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 430730 <__cxa_atexit@plt+0x41a020> │ │ │ │ - ldr r2, [pc, #120] @ 430738 <__cxa_atexit@plt+0x41a028> │ │ │ │ + bhi 430758 <__cxa_atexit@plt+0x41a048> │ │ │ │ + ldr r2, [pc, #120] @ 430760 <__cxa_atexit@plt+0x41a050> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 430718 <__cxa_atexit@plt+0x41a008> │ │ │ │ - ldr r3, [pc, #88] @ 43073c <__cxa_atexit@plt+0x41a02c> │ │ │ │ + beq 430740 <__cxa_atexit@plt+0x41a030> │ │ │ │ + ldr r3, [pc, #88] @ 430764 <__cxa_atexit@plt+0x41a054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 430724 <__cxa_atexit@plt+0x41a014> │ │ │ │ + beq 43074c <__cxa_atexit@plt+0x41a03c> │ │ │ │ mov r7, r3 │ │ │ │ - b 430794 <__cxa_atexit@plt+0x41a084> │ │ │ │ + b 4307bc <__cxa_atexit@plt+0x41a0ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 430788 <__cxa_atexit@plt+0x41a078> │ │ │ │ + ldr lr, [pc, #52] @ 4307b0 <__cxa_atexit@plt+0x41a0a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 430780 <__cxa_atexit@plt+0x41a070> │ │ │ │ - b 430794 <__cxa_atexit@plt+0x41a084> │ │ │ │ + beq 4307a8 <__cxa_atexit@plt+0x41a098> │ │ │ │ + b 4307bc <__cxa_atexit@plt+0x41a0ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 430860 <__cxa_atexit@plt+0x41a150> │ │ │ │ + bcc 430888 <__cxa_atexit@plt+0x41a178> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 430800 <__cxa_atexit@plt+0x41a0f0> │ │ │ │ + bge 430828 <__cxa_atexit@plt+0x41a118> │ │ │ │ ldr fp, [r3, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ sub r0, fp, r8 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 43082c <__cxa_atexit@plt+0x41a11c> │ │ │ │ + ble 430854 <__cxa_atexit@plt+0x41a144> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #116] @ 43087c <__cxa_atexit@plt+0x41a16c> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #116] @ 4308a4 <__cxa_atexit@plt+0x41a194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -1075268,348 +1075278,348 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ str lr, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ str fp, [r6, #12]! │ │ │ │ add r3, r8, sl │ │ │ │ - ldr r2, [pc, #44] @ 430878 <__cxa_atexit@plt+0x41a168> │ │ │ │ + ldr r2, [pc, #44] @ 4308a0 <__cxa_atexit@plt+0x41a190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r2, #92, 4 @ 0xc0000005 │ │ │ │ - orreq lr, r2, #72 @ 0x48 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r2, #52, 4 @ 0x40000003 │ │ │ │ + orreq lr, r2, #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4308d0 <__cxa_atexit@plt+0x41a1c0> │ │ │ │ - ldr r2, [pc, #56] @ 4308e0 <__cxa_atexit@plt+0x41a1d0> │ │ │ │ + bcc 4308f8 <__cxa_atexit@plt+0x41a1e8> │ │ │ │ + ldr r2, [pc, #56] @ 430908 <__cxa_atexit@plt+0x41a1f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 4308e4 <__cxa_atexit@plt+0x41a1d4> │ │ │ │ + ldr r1, [pc, #52] @ 43090c <__cxa_atexit@plt+0x41a1fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, r1, #1 │ │ │ │ - ldr r7, [pc, #28] @ 4308e8 <__cxa_atexit@plt+0x41a1d8> │ │ │ │ + ldr r7, [pc, #28] @ 430910 <__cxa_atexit@plt+0x41a200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq pc, #52, 20 @ 0x34000 │ │ │ │ - orreq lr, r2, #224 @ 0xe0 │ │ │ │ - cmpeq pc, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq pc, #12, 20 @ 0xc000 │ │ │ │ + orreq lr, r2, #184 @ 0xb8 │ │ │ │ + cmpeq pc, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4309ac <__cxa_atexit@plt+0x41a29c> │ │ │ │ - ldr r2, [pc, #188] @ 4309c8 <__cxa_atexit@plt+0x41a2b8> │ │ │ │ + bhi 4309d4 <__cxa_atexit@plt+0x41a2c4> │ │ │ │ + ldr r2, [pc, #188] @ 4309f0 <__cxa_atexit@plt+0x41a2e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #180] @ 4309cc <__cxa_atexit@plt+0x41a2bc> │ │ │ │ + ldr r1, [pc, #180] @ 4309f4 <__cxa_atexit@plt+0x41a2e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #160] @ 4309d0 <__cxa_atexit@plt+0x41a2c0> │ │ │ │ + ldrne r2, [pc, #160] @ 4309f8 <__cxa_atexit@plt+0x41a2e8> │ │ │ │ addne r2, pc, r2 │ │ │ │ ldrne r7, [r7, #19] │ │ │ │ strne r2, [r3] │ │ │ │ andsne r2, r7, #3 │ │ │ │ - bne 43094c <__cxa_atexit@plt+0x41a23c> │ │ │ │ + bne 430974 <__cxa_atexit@plt+0x41a264> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 430998 <__cxa_atexit@plt+0x41a288> │ │ │ │ + bne 4309c0 <__cxa_atexit@plt+0x41a2b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4309b4 <__cxa_atexit@plt+0x41a2a4> │ │ │ │ - ldr r3, [pc, #108] @ 4309d8 <__cxa_atexit@plt+0x41a2c8> │ │ │ │ + bcc 4309dc <__cxa_atexit@plt+0x41a2cc> │ │ │ │ + ldr r3, [pc, #108] @ 430a00 <__cxa_atexit@plt+0x41a2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ 4309dc <__cxa_atexit@plt+0x41a2cc> │ │ │ │ + ldr r1, [pc, #104] @ 430a04 <__cxa_atexit@plt+0x41a2f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4309d4 <__cxa_atexit@plt+0x41a2c4> │ │ │ │ + ldr r7, [pc, #52] @ 4309fc <__cxa_atexit@plt+0x41a2ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq ip, r2, #248, 30 @ 0x3e0 │ │ │ │ + orreq ip, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - cmpeq pc, #88, 18 @ 0x160000 │ │ │ │ + cmpeq pc, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq pc, #88, 18 @ 0x160000 │ │ │ │ + cmpeq pc, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 430a7c <__cxa_atexit@plt+0x41a36c> │ │ │ │ + ldr r3, [pc, #136] @ 430aa4 <__cxa_atexit@plt+0x41a394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 430a50 <__cxa_atexit@plt+0x41a340> │ │ │ │ + beq 430a78 <__cxa_atexit@plt+0x41a368> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 430a58 <__cxa_atexit@plt+0x41a348> │ │ │ │ + bne 430a80 <__cxa_atexit@plt+0x41a370> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 430a6c <__cxa_atexit@plt+0x41a35c> │ │ │ │ - ldr r2, [pc, #96] @ 430a84 <__cxa_atexit@plt+0x41a374> │ │ │ │ + bcc 430a94 <__cxa_atexit@plt+0x41a384> │ │ │ │ + ldr r2, [pc, #96] @ 430aac <__cxa_atexit@plt+0x41a39c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 430a88 <__cxa_atexit@plt+0x41a378> │ │ │ │ + ldr r1, [pc, #92] @ 430ab0 <__cxa_atexit@plt+0x41a3a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 430a80 <__cxa_atexit@plt+0x41a370> │ │ │ │ + ldr r7, [pc, #32] @ 430aa8 <__cxa_atexit@plt+0x41a398> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq pc, #152, 16 @ 0x980000 │ │ │ │ + cmpeq pc, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq pc, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq pc, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 430ae8 <__cxa_atexit@plt+0x41a3d8> │ │ │ │ + bne 430b10 <__cxa_atexit@plt+0x41a400> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 430afc <__cxa_atexit@plt+0x41a3ec> │ │ │ │ - ldr r2, [pc, #84] @ 430b10 <__cxa_atexit@plt+0x41a400> │ │ │ │ + bcc 430b24 <__cxa_atexit@plt+0x41a414> │ │ │ │ + ldr r2, [pc, #84] @ 430b38 <__cxa_atexit@plt+0x41a428> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 430b14 <__cxa_atexit@plt+0x41a404> │ │ │ │ + ldr r1, [pc, #80] @ 430b3c <__cxa_atexit@plt+0x41a42c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 430b0c <__cxa_atexit@plt+0x41a3fc> │ │ │ │ + ldr r7, [pc, #28] @ 430b34 <__cxa_atexit@plt+0x41a424> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq pc, #8, 16 @ 0x80000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq pc, #224, 14 @ 0x3800000 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 430b60 <__cxa_atexit@plt+0x41a450> │ │ │ │ - ldr r2, [pc, #48] @ 430b6c <__cxa_atexit@plt+0x41a45c> │ │ │ │ + bhi 430b88 <__cxa_atexit@plt+0x41a478> │ │ │ │ + ldr r2, [pc, #48] @ 430b94 <__cxa_atexit@plt+0x41a484> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 430b58 <__cxa_atexit@plt+0x41a448> │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ + beq 430b80 <__cxa_atexit@plt+0x41a470> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 430c04 <__cxa_atexit@plt+0x41a4f4> │ │ │ │ - ldr r7, [pc, #204] @ 430c5c <__cxa_atexit@plt+0x41a54c> │ │ │ │ + bne 430c2c <__cxa_atexit@plt+0x41a51c> │ │ │ │ + ldr r7, [pc, #204] @ 430c84 <__cxa_atexit@plt+0x41a574> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 430c10 <__cxa_atexit@plt+0x41a500> │ │ │ │ + beq 430c38 <__cxa_atexit@plt+0x41a528> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ - bcc 430c48 <__cxa_atexit@plt+0x41a538> │ │ │ │ + bcc 430c70 <__cxa_atexit@plt+0x41a560> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r9, sl │ │ │ │ cmp r3, #12 │ │ │ │ - ble 430c1c <__cxa_atexit@plt+0x41a50c> │ │ │ │ - ldr r1, [pc, #148] @ 430c60 <__cxa_atexit@plt+0x41a550> │ │ │ │ + ble 430c44 <__cxa_atexit@plt+0x41a534> │ │ │ │ + ldr r1, [pc, #148] @ 430c88 <__cxa_atexit@plt+0x41a578> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #13 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r7, lr │ │ │ │ bl 139b0 │ │ │ │ add r3, sl, #13 │ │ │ │ - ldr r2, [pc, #120] @ 430c64 <__cxa_atexit@plt+0x41a554> │ │ │ │ + ldr r2, [pc, #120] @ 430c8c <__cxa_atexit@plt+0x41a57c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r7, #7 │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 430c68 <__cxa_atexit@plt+0x41a558> │ │ │ │ + ldr r3, [pc, #68] @ 430c90 <__cxa_atexit@plt+0x41a580> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r7, [pc, #56] @ 430c6c <__cxa_atexit@plt+0x41a55c> │ │ │ │ + ldr r7, [pc, #56] @ 430c94 <__cxa_atexit@plt+0x41a584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #13 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - teqeq pc, #40, 16 @ 0x280000 │ │ │ │ - orreq ip, r2, #188, 28 @ 0xbc0 │ │ │ │ - teqeq pc, #208, 14 @ 0x3400000 │ │ │ │ - orreq sp, r2, #100, 20 @ 0x64000 │ │ │ │ + teqeq pc, #0, 18 │ │ │ │ + orreq ip, r2, #148, 28 @ 0x940 │ │ │ │ + teqeq pc, #168, 16 @ 0xa80000 │ │ │ │ + orreq sp, r2, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #12 │ │ │ │ cmp r3, r9 │ │ │ │ - bcc 430d10 <__cxa_atexit@plt+0x41a600> │ │ │ │ + bcc 430d38 <__cxa_atexit@plt+0x41a628> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ sub r3, r8, sl │ │ │ │ cmp r3, #12 │ │ │ │ - ble 430ce4 <__cxa_atexit@plt+0x41a5d4> │ │ │ │ - ldr r1, [pc, #120] @ 430d20 <__cxa_atexit@plt+0x41a610> │ │ │ │ + ble 430d0c <__cxa_atexit@plt+0x41a5fc> │ │ │ │ + ldr r1, [pc, #120] @ 430d48 <__cxa_atexit@plt+0x41a638> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #13 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ bl 139b0 │ │ │ │ add r7, sl, #13 │ │ │ │ - ldr r3, [pc, #92] @ 430d24 <__cxa_atexit@plt+0x41a614> │ │ │ │ + ldr r3, [pc, #92] @ 430d4c <__cxa_atexit@plt+0x41a63c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r3, [pc, #60] @ 430d28 <__cxa_atexit@plt+0x41a618> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r3, [pc, #60] @ 430d50 <__cxa_atexit@plt+0x41a640> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ 430d2c <__cxa_atexit@plt+0x41a61c> │ │ │ │ + ldr r2, [pc, #44] @ 430d54 <__cxa_atexit@plt+0x41a644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, #13 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - teqeq pc, #76, 14 @ 0x1300000 │ │ │ │ - orreq ip, r2, #224, 26 @ 0x3800 │ │ │ │ - teqeq pc, #8, 14 @ 0x200000 │ │ │ │ - orreq sp, r2, #152, 18 @ 0x260000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + teqeq pc, #36, 16 @ 0x240000 │ │ │ │ + orreq ip, r2, #184, 26 @ 0x2e00 │ │ │ │ + teqeq pc, #224, 14 @ 0x3800000 │ │ │ │ + orreq sp, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 430d84 <__cxa_atexit@plt+0x41a674> │ │ │ │ - ldr r2, [pc, #48] @ 430d90 <__cxa_atexit@plt+0x41a680> │ │ │ │ + bhi 430dac <__cxa_atexit@plt+0x41a69c> │ │ │ │ + ldr r2, [pc, #48] @ 430db8 <__cxa_atexit@plt+0x41a6a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 430d7c <__cxa_atexit@plt+0x41a66c> │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ + beq 430da4 <__cxa_atexit@plt+0x41a694> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -1075617,24 +1075627,24 @@ │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 430de8 <__cxa_atexit@plt+0x41a6d8> │ │ │ │ - ldr r2, [pc, #48] @ 430df4 <__cxa_atexit@plt+0x41a6e4> │ │ │ │ + bhi 430e10 <__cxa_atexit@plt+0x41a700> │ │ │ │ + ldr r2, [pc, #48] @ 430e1c <__cxa_atexit@plt+0x41a70c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 430de0 <__cxa_atexit@plt+0x41a6d0> │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ + beq 430e08 <__cxa_atexit@plt+0x41a6f8> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -1075642,78 +1075652,78 @@ │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 430e4c <__cxa_atexit@plt+0x41a73c> │ │ │ │ - ldr r2, [pc, #48] @ 430e58 <__cxa_atexit@plt+0x41a748> │ │ │ │ + bhi 430e74 <__cxa_atexit@plt+0x41a764> │ │ │ │ + ldr r2, [pc, #48] @ 430e80 <__cxa_atexit@plt+0x41a770> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 430e44 <__cxa_atexit@plt+0x41a734> │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ + beq 430e6c <__cxa_atexit@plt+0x41a75c> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 430ea4 <__cxa_atexit@plt+0x41a794> │ │ │ │ - ldr r2, [pc, #48] @ 430eb0 <__cxa_atexit@plt+0x41a7a0> │ │ │ │ + bhi 430ecc <__cxa_atexit@plt+0x41a7bc> │ │ │ │ + ldr r2, [pc, #48] @ 430ed8 <__cxa_atexit@plt+0x41a7c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 430e9c <__cxa_atexit@plt+0x41a78c> │ │ │ │ - b 430ebc <__cxa_atexit@plt+0x41a7ac> │ │ │ │ + beq 430ec4 <__cxa_atexit@plt+0x41a7b4> │ │ │ │ + b 430ee4 <__cxa_atexit@plt+0x41a7d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 430ee4 <__cxa_atexit@plt+0x41a7d4> │ │ │ │ - ldr r3, [pc, #112] @ 430f40 <__cxa_atexit@plt+0x41a830> │ │ │ │ + bne 430f0c <__cxa_atexit@plt+0x41a7fc> │ │ │ │ + ldr r3, [pc, #112] @ 430f68 <__cxa_atexit@plt+0x41a858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 430f1c <__cxa_atexit@plt+0x41a80c> │ │ │ │ - b 430f4c <__cxa_atexit@plt+0x41a83c> │ │ │ │ + beq 430f44 <__cxa_atexit@plt+0x41a834> │ │ │ │ + b 430f74 <__cxa_atexit@plt+0x41a864> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldmib r3, {r8, r9} │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 430f30 <__cxa_atexit@plt+0x41a820> │ │ │ │ - ldr r2, [pc, #60] @ 430f3c <__cxa_atexit@plt+0x41a82c> │ │ │ │ + bhi 430f58 <__cxa_atexit@plt+0x41a848> │ │ │ │ + ldr r2, [pc, #60] @ 430f64 <__cxa_atexit@plt+0x41a854> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 430f24 <__cxa_atexit@plt+0x41a814> │ │ │ │ + beq 430f4c <__cxa_atexit@plt+0x41a83c> │ │ │ │ mov r5, r3 │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1075723,340 +1075733,340 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 430f84 <__cxa_atexit@plt+0x41a874> │ │ │ │ + beq 430fac <__cxa_atexit@plt+0x41a89c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 430f9c <__cxa_atexit@plt+0x41a88c> │ │ │ │ - ldr r3, [pc, #80] @ 430fc4 <__cxa_atexit@plt+0x41a8b4> │ │ │ │ + bne 430fc4 <__cxa_atexit@plt+0x41a8b4> │ │ │ │ + ldr r3, [pc, #80] @ 430fec <__cxa_atexit@plt+0x41a8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 430fb4 <__cxa_atexit@plt+0x41a8a4> │ │ │ │ - b 430fd0 <__cxa_atexit@plt+0x41a8c0> │ │ │ │ - ldr r3, [pc, #52] @ 430fc0 <__cxa_atexit@plt+0x41a8b0> │ │ │ │ + beq 430fdc <__cxa_atexit@plt+0x41a8cc> │ │ │ │ + b 430ff8 <__cxa_atexit@plt+0x41a8e8> │ │ │ │ + ldr r3, [pc, #52] @ 430fe8 <__cxa_atexit@plt+0x41a8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 430fb4 <__cxa_atexit@plt+0x41a8a4> │ │ │ │ - b 431100 <__cxa_atexit@plt+0x41a9f0> │ │ │ │ - ldr r3, [pc, #24] @ 430fbc <__cxa_atexit@plt+0x41a8ac> │ │ │ │ + beq 430fdc <__cxa_atexit@plt+0x41a8cc> │ │ │ │ + b 431128 <__cxa_atexit@plt+0x41aa18> │ │ │ │ + ldr r3, [pc, #24] @ 430fe4 <__cxa_atexit@plt+0x41a8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 430fb4 <__cxa_atexit@plt+0x41a8a4> │ │ │ │ - b 431230 <__cxa_atexit@plt+0x41ab20> │ │ │ │ + beq 430fdc <__cxa_atexit@plt+0x41a8cc> │ │ │ │ + b 431258 <__cxa_atexit@plt+0x41ab48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4310c0 <__cxa_atexit@plt+0x41a9b0> │ │ │ │ + bcc 4310e8 <__cxa_atexit@plt+0x41a9d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r1, [r3, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ cmp r2, #14 │ │ │ │ - ble 431070 <__cxa_atexit@plt+0x41a960> │ │ │ │ + ble 431098 <__cxa_atexit@plt+0x41a988> │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r1, [pc, #204] @ 4310e0 <__cxa_atexit@plt+0x41a9d0> │ │ │ │ + ldr r1, [pc, #204] @ 431108 <__cxa_atexit@plt+0x41a9f8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #15 │ │ │ │ bl 139b0 │ │ │ │ add r7, r9, #15 │ │ │ │ - ldr r3, [pc, #184] @ 4310e4 <__cxa_atexit@plt+0x41a9d4> │ │ │ │ + ldr r3, [pc, #184] @ 43110c <__cxa_atexit@plt+0x41a9fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7, r8} │ │ │ │ sub r9, r6, #7 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4310cc <__cxa_atexit@plt+0x41a9bc> │ │ │ │ - ldr r2, [pc, #160] @ 4310e8 <__cxa_atexit@plt+0x41a9d8> │ │ │ │ + bhi 4310f4 <__cxa_atexit@plt+0x41a9e4> │ │ │ │ + ldr r2, [pc, #160] @ 431110 <__cxa_atexit@plt+0x41aa00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4310b4 <__cxa_atexit@plt+0x41a9a4> │ │ │ │ + beq 4310dc <__cxa_atexit@plt+0x41a9cc> │ │ │ │ mov r5, r3 │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ - ldr r2, [pc, #116] @ 4310ec <__cxa_atexit@plt+0x41a9dc> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ + ldr r2, [pc, #116] @ 431114 <__cxa_atexit@plt+0x41aa04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 4310f0 <__cxa_atexit@plt+0x41a9e0> │ │ │ │ + ldr lr, [pc, #112] @ 431118 <__cxa_atexit@plt+0x41aa08> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ sub r1, r6, #6 │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ - ldr r5, [pc, #84] @ 4310f4 <__cxa_atexit@plt+0x41a9e4> │ │ │ │ + ldr r5, [pc, #84] @ 43111c <__cxa_atexit@plt+0x41aa0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ mov sl, #15 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #240, 6 @ 0xc0000003 │ │ │ │ - orreq ip, r2, #124, 20 @ 0x7c000 │ │ │ │ + teqeq pc, #200, 8 @ 0xc8000000 │ │ │ │ + orreq ip, r2, #84, 20 @ 0x54000 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - teqeq pc, #132, 6 @ 0x10000002 │ │ │ │ - orreq sp, r2, #248, 10 @ 0x3e000000 │ │ │ │ + teqeq pc, #92, 8 @ 0x5c000000 │ │ │ │ + orreq sp, r2, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4311f0 <__cxa_atexit@plt+0x41aae0> │ │ │ │ + bcc 431218 <__cxa_atexit@plt+0x41ab08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r1, [r3, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ cmp r2, #16 │ │ │ │ - ble 4311a0 <__cxa_atexit@plt+0x41aa90> │ │ │ │ + ble 4311c8 <__cxa_atexit@plt+0x41aab8> │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r1, [pc, #204] @ 431210 <__cxa_atexit@plt+0x41ab00> │ │ │ │ + ldr r1, [pc, #204] @ 431238 <__cxa_atexit@plt+0x41ab28> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #17 │ │ │ │ bl 139b0 │ │ │ │ add r7, r9, #17 │ │ │ │ - ldr r3, [pc, #184] @ 431214 <__cxa_atexit@plt+0x41ab04> │ │ │ │ + ldr r3, [pc, #184] @ 43123c <__cxa_atexit@plt+0x41ab2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7, r8} │ │ │ │ sub r9, r6, #7 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4311fc <__cxa_atexit@plt+0x41aaec> │ │ │ │ - ldr r2, [pc, #160] @ 431218 <__cxa_atexit@plt+0x41ab08> │ │ │ │ + bhi 431224 <__cxa_atexit@plt+0x41ab14> │ │ │ │ + ldr r2, [pc, #160] @ 431240 <__cxa_atexit@plt+0x41ab30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4311e4 <__cxa_atexit@plt+0x41aad4> │ │ │ │ + beq 43120c <__cxa_atexit@plt+0x41aafc> │ │ │ │ mov r5, r3 │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ - ldr r2, [pc, #116] @ 43121c <__cxa_atexit@plt+0x41ab0c> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ + ldr r2, [pc, #116] @ 431244 <__cxa_atexit@plt+0x41ab34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 431220 <__cxa_atexit@plt+0x41ab10> │ │ │ │ + ldr lr, [pc, #112] @ 431248 <__cxa_atexit@plt+0x41ab38> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ sub r1, r6, #6 │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ - ldr r5, [pc, #84] @ 431224 <__cxa_atexit@plt+0x41ab14> │ │ │ │ + ldr r5, [pc, #84] @ 43124c <__cxa_atexit@plt+0x41ab3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ mov sl, #17 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #208, 4 │ │ │ │ - orreq ip, r2, #76, 18 @ 0x130000 │ │ │ │ + teqeq pc, #168, 6 @ 0xa0000002 │ │ │ │ + orreq ip, r2, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - teqeq pc, #100, 4 @ 0x40000006 │ │ │ │ - orreq sp, r2, #200, 8 @ 0xc8000000 │ │ │ │ + teqeq pc, #60, 6 @ 0xf0000000 │ │ │ │ + orreq sp, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 431320 <__cxa_atexit@plt+0x41ac10> │ │ │ │ + bcc 431348 <__cxa_atexit@plt+0x41ac38> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r1, [r3, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ cmp r2, #13 │ │ │ │ - ble 4312d0 <__cxa_atexit@plt+0x41abc0> │ │ │ │ + ble 4312f8 <__cxa_atexit@plt+0x41abe8> │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r1, [pc, #204] @ 431340 <__cxa_atexit@plt+0x41ac30> │ │ │ │ + ldr r1, [pc, #204] @ 431368 <__cxa_atexit@plt+0x41ac58> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #14 │ │ │ │ bl 139b0 │ │ │ │ add r7, r9, #14 │ │ │ │ - ldr r3, [pc, #184] @ 431344 <__cxa_atexit@plt+0x41ac34> │ │ │ │ + ldr r3, [pc, #184] @ 43136c <__cxa_atexit@plt+0x41ac5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7, r8} │ │ │ │ sub r9, r6, #7 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43132c <__cxa_atexit@plt+0x41ac1c> │ │ │ │ - ldr r2, [pc, #160] @ 431348 <__cxa_atexit@plt+0x41ac38> │ │ │ │ + bhi 431354 <__cxa_atexit@plt+0x41ac44> │ │ │ │ + ldr r2, [pc, #160] @ 431370 <__cxa_atexit@plt+0x41ac60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 431314 <__cxa_atexit@plt+0x41ac04> │ │ │ │ + beq 43133c <__cxa_atexit@plt+0x41ac2c> │ │ │ │ mov r5, r3 │ │ │ │ - b 430b78 <__cxa_atexit@plt+0x41a468> │ │ │ │ - ldr r2, [pc, #116] @ 43134c <__cxa_atexit@plt+0x41ac3c> │ │ │ │ + b 430ba0 <__cxa_atexit@plt+0x41a490> │ │ │ │ + ldr r2, [pc, #116] @ 431374 <__cxa_atexit@plt+0x41ac64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 431350 <__cxa_atexit@plt+0x41ac40> │ │ │ │ + ldr lr, [pc, #112] @ 431378 <__cxa_atexit@plt+0x41ac68> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ sub r1, r6, #6 │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ - ldr r5, [pc, #84] @ 431354 <__cxa_atexit@plt+0x41ac44> │ │ │ │ + ldr r5, [pc, #84] @ 43137c <__cxa_atexit@plt+0x41ac6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ mov sl, #14 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #184, 2 @ 0x2e │ │ │ │ - orreq ip, r2, #28, 16 @ 0x1c0000 │ │ │ │ + teqeq pc, #144, 4 │ │ │ │ + orreq ip, r2, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - teqeq pc, #76, 2 │ │ │ │ - orreq sp, r2, #152, 6 @ 0x60000002 │ │ │ │ + teqeq pc, #36, 4 @ 0x40000002 │ │ │ │ + orreq sp, r2, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4313ac <__cxa_atexit@plt+0x41ac9c> │ │ │ │ - ldr r2, [pc, #48] @ 4313b8 <__cxa_atexit@plt+0x41aca8> │ │ │ │ + bhi 4313d4 <__cxa_atexit@plt+0x41acc4> │ │ │ │ + ldr r2, [pc, #48] @ 4313e0 <__cxa_atexit@plt+0x41acd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4313a4 <__cxa_atexit@plt+0x41ac94> │ │ │ │ - b 430ebc <__cxa_atexit@plt+0x41a7ac> │ │ │ │ + beq 4313cc <__cxa_atexit@plt+0x41acbc> │ │ │ │ + b 430ee4 <__cxa_atexit@plt+0x41a7d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431404 <__cxa_atexit@plt+0x41acf4> │ │ │ │ - ldr r2, [pc, #48] @ 431410 <__cxa_atexit@plt+0x41ad00> │ │ │ │ + bhi 43142c <__cxa_atexit@plt+0x41ad1c> │ │ │ │ + ldr r2, [pc, #48] @ 431438 <__cxa_atexit@plt+0x41ad28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4313fc <__cxa_atexit@plt+0x41acec> │ │ │ │ - b 43141c <__cxa_atexit@plt+0x41ad0c> │ │ │ │ + beq 431424 <__cxa_atexit@plt+0x41ad14> │ │ │ │ + b 431444 <__cxa_atexit@plt+0x41ad34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 431448 <__cxa_atexit@plt+0x41ad38> │ │ │ │ - ldr r7, [pc, #104] @ 43149c <__cxa_atexit@plt+0x41ad8c> │ │ │ │ + bne 431470 <__cxa_atexit@plt+0x41ad60> │ │ │ │ + ldr r7, [pc, #104] @ 4314c4 <__cxa_atexit@plt+0x41adb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 431478 <__cxa_atexit@plt+0x41ad68> │ │ │ │ + beq 4314a0 <__cxa_atexit@plt+0x41ad90> │ │ │ │ mov r7, r9 │ │ │ │ - b 4314a8 <__cxa_atexit@plt+0x41ad98> │ │ │ │ + b 4314d0 <__cxa_atexit@plt+0x41adc0> │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43148c <__cxa_atexit@plt+0x41ad7c> │ │ │ │ - ldr r3, [pc, #60] @ 431498 <__cxa_atexit@plt+0x41ad88> │ │ │ │ + bhi 4314b4 <__cxa_atexit@plt+0x41ada4> │ │ │ │ + ldr r3, [pc, #60] @ 4314c0 <__cxa_atexit@plt+0x41adb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431484 <__cxa_atexit@plt+0x41ad74> │ │ │ │ - b 430ebc <__cxa_atexit@plt+0x41a7ac> │ │ │ │ + beq 4314ac <__cxa_atexit@plt+0x41ad9c> │ │ │ │ + b 430ee4 <__cxa_atexit@plt+0x41a7d4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1076066,23 +1076076,23 @@ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4315b4 <__cxa_atexit@plt+0x41aea4> │ │ │ │ + bcc 4315dc <__cxa_atexit@plt+0x41aecc> │ │ │ │ ldr r0, [sl, #3] │ │ │ │ ldr r9, [sl, #7] │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [r1, #4]! │ │ │ │ ldr r8, [r1, #4] │ │ │ │ sub r2, r9, r0 │ │ │ │ cmp r2, #7 │ │ │ │ - ble 431564 <__cxa_atexit@plt+0x41ae54> │ │ │ │ + ble 43158c <__cxa_atexit@plt+0x41ae7c> │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ strb r2, [r0, #5] │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ strb r2, [r0, #3] │ │ │ │ mov r1, #83 @ 0x53 │ │ │ │ strb r1, [r0, #2] │ │ │ │ mov r1, #32 │ │ │ │ @@ -1076091,141 +1076101,141 @@ │ │ │ │ strb r1, [r0] │ │ │ │ mov lr, #99 @ 0x63 │ │ │ │ add r1, r0, #8 │ │ │ │ strb lr, [r0, #4]! │ │ │ │ strb r2, [r0, #3] │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ strb r2, [r0, #2] │ │ │ │ - ldr r2, [pc, #168] @ 4315d0 <__cxa_atexit@plt+0x41aec0> │ │ │ │ + ldr r2, [pc, #168] @ 4315f8 <__cxa_atexit@plt+0x41aee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4315c4 <__cxa_atexit@plt+0x41aeb4> │ │ │ │ - ldr r3, [pc, #140] @ 4315d4 <__cxa_atexit@plt+0x41aec4> │ │ │ │ + bhi 4315ec <__cxa_atexit@plt+0x41aedc> │ │ │ │ + ldr r3, [pc, #140] @ 4315fc <__cxa_atexit@plt+0x41aeec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4315ac <__cxa_atexit@plt+0x41ae9c> │ │ │ │ - b 430ebc <__cxa_atexit@plt+0x41a7ac> │ │ │ │ - ldr r2, [pc, #108] @ 4315d8 <__cxa_atexit@plt+0x41aec8> │ │ │ │ + beq 4315d4 <__cxa_atexit@plt+0x41aec4> │ │ │ │ + b 430ee4 <__cxa_atexit@plt+0x41a7d4> │ │ │ │ + ldr r2, [pc, #108] @ 431600 <__cxa_atexit@plt+0x41aef0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 4315dc <__cxa_atexit@plt+0x41aecc> │ │ │ │ + ldr lr, [pc, #104] @ 431604 <__cxa_atexit@plt+0x41aef4> │ │ │ │ add lr, pc, lr │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - ldr r0, [pc, #76] @ 4315e0 <__cxa_atexit@plt+0x41aed0> │ │ │ │ + ldr r0, [pc, #76] @ 431608 <__cxa_atexit@plt+0x41aef8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ mov r8, lr │ │ │ │ mov sl, #8 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r2, #128, 10 @ 0x20000000 │ │ │ │ + orreq ip, r2, #88, 10 @ 0x16000000 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - teqeq pc, #3184 @ 0xc70 │ │ │ │ - orreq sp, r2, #4, 2 │ │ │ │ + teqeq pc, #636 @ 0x27c │ │ │ │ + orreq sp, r2, #220 @ 0xdc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431638 <__cxa_atexit@plt+0x41af28> │ │ │ │ - ldr r2, [pc, #48] @ 431644 <__cxa_atexit@plt+0x41af34> │ │ │ │ + bhi 431660 <__cxa_atexit@plt+0x41af50> │ │ │ │ + ldr r2, [pc, #48] @ 43166c <__cxa_atexit@plt+0x41af5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431630 <__cxa_atexit@plt+0x41af20> │ │ │ │ - b 43141c <__cxa_atexit@plt+0x41ad0c> │ │ │ │ + beq 431658 <__cxa_atexit@plt+0x41af48> │ │ │ │ + b 431444 <__cxa_atexit@plt+0x41ad34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431698 <__cxa_atexit@plt+0x41af88> │ │ │ │ - ldr lr, [pc, #56] @ 4316a4 <__cxa_atexit@plt+0x41af94> │ │ │ │ + bhi 4316c0 <__cxa_atexit@plt+0x41afb0> │ │ │ │ + ldr lr, [pc, #56] @ 4316cc <__cxa_atexit@plt+0x41afbc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r7, #6 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431690 <__cxa_atexit@plt+0x41af80> │ │ │ │ - b 4316b0 <__cxa_atexit@plt+0x41afa0> │ │ │ │ + beq 4316b8 <__cxa_atexit@plt+0x41afa8> │ │ │ │ + b 4316d8 <__cxa_atexit@plt+0x41afc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4316dc <__cxa_atexit@plt+0x41afcc> │ │ │ │ - ldr r7, [pc, #124] @ 431744 <__cxa_atexit@plt+0x41b034> │ │ │ │ + bne 431704 <__cxa_atexit@plt+0x41aff4> │ │ │ │ + ldr r7, [pc, #124] @ 43176c <__cxa_atexit@plt+0x41b05c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 43171c <__cxa_atexit@plt+0x41b00c> │ │ │ │ + beq 431744 <__cxa_atexit@plt+0x41b034> │ │ │ │ mov r7, r9 │ │ │ │ - b 431750 <__cxa_atexit@plt+0x41b040> │ │ │ │ + b 431778 <__cxa_atexit@plt+0x41b068> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 431734 <__cxa_atexit@plt+0x41b024> │ │ │ │ - ldr r2, [pc, #72] @ 431740 <__cxa_atexit@plt+0x41b030> │ │ │ │ + bhi 43175c <__cxa_atexit@plt+0x41b04c> │ │ │ │ + ldr r2, [pc, #72] @ 431768 <__cxa_atexit@plt+0x41b058> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431728 <__cxa_atexit@plt+0x41b018> │ │ │ │ + beq 431750 <__cxa_atexit@plt+0x41b040> │ │ │ │ mov r5, r3 │ │ │ │ - b 43141c <__cxa_atexit@plt+0x41ad0c> │ │ │ │ + b 431444 <__cxa_atexit@plt+0x41ad34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -1076234,214 +1076244,214 @@ │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ - bcc 431840 <__cxa_atexit@plt+0x41b130> │ │ │ │ + bcc 431868 <__cxa_atexit@plt+0x41b158> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r9, sl │ │ │ │ cmp r3, #9 │ │ │ │ - ble 4317fc <__cxa_atexit@plt+0x41b0ec> │ │ │ │ + ble 431824 <__cxa_atexit@plt+0x41b114> │ │ │ │ mov r8, r5 │ │ │ │ ldr r0, [r8, #4]! │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r8, #4] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r1, [pc, #212] @ 431864 <__cxa_atexit@plt+0x41b154> │ │ │ │ + ldr r1, [pc, #212] @ 43188c <__cxa_atexit@plt+0x41b17c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #10 │ │ │ │ mov r7, lr │ │ │ │ bl 139b0 │ │ │ │ mov r1, r7 │ │ │ │ add r3, sl, #10 │ │ │ │ - ldr r2, [pc, #184] @ 431868 <__cxa_atexit@plt+0x41b158> │ │ │ │ + ldr r2, [pc, #184] @ 431890 <__cxa_atexit@plt+0x41b180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r9} │ │ │ │ sub r9, r7, #7 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 431850 <__cxa_atexit@plt+0x41b140> │ │ │ │ - ldr r6, [pc, #164] @ 43186c <__cxa_atexit@plt+0x41b15c> │ │ │ │ + bhi 431878 <__cxa_atexit@plt+0x41b168> │ │ │ │ + ldr r6, [pc, #164] @ 431894 <__cxa_atexit@plt+0x41b184> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 431830 <__cxa_atexit@plt+0x41b120> │ │ │ │ + beq 431858 <__cxa_atexit@plt+0x41b148> │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ - b 43141c <__cxa_atexit@plt+0x41ad0c> │ │ │ │ + b 431444 <__cxa_atexit@plt+0x41ad34> │ │ │ │ add r3, r5, #8 │ │ │ │ - ldr r8, [pc, #104] @ 431870 <__cxa_atexit@plt+0x41b160> │ │ │ │ + ldr r8, [pc, #104] @ 431898 <__cxa_atexit@plt+0x41b188> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ - ldr r5, [pc, #84] @ 431874 <__cxa_atexit@plt+0x41b164> │ │ │ │ + ldr r5, [pc, #84] @ 43189c <__cxa_atexit@plt+0x41b18c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #10 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ ldm sp, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #180, 24 @ 0xb400 │ │ │ │ - orreq ip, r2, #248, 4 @ 0x8000000f │ │ │ │ + teqeq pc, #140, 26 @ 0x2300 │ │ │ │ + orreq ip, r2, #208, 4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - teqeq pc, #60, 24 @ 0x3c00 │ │ │ │ - orreq ip, r2, #120, 28 @ 0x780 │ │ │ │ + teqeq pc, #20, 26 @ 0x500 │ │ │ │ + orreq ip, r2, #80, 28 @ 0x500 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4318c0 <__cxa_atexit@plt+0x41b1b0> │ │ │ │ - ldr r2, [pc, #48] @ 4318cc <__cxa_atexit@plt+0x41b1bc> │ │ │ │ + bhi 4318e8 <__cxa_atexit@plt+0x41b1d8> │ │ │ │ + ldr r2, [pc, #48] @ 4318f4 <__cxa_atexit@plt+0x41b1e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4318b8 <__cxa_atexit@plt+0x41b1a8> │ │ │ │ - b 4318d8 <__cxa_atexit@plt+0x41b1c8> │ │ │ │ + beq 4318e0 <__cxa_atexit@plt+0x41b1d0> │ │ │ │ + b 431900 <__cxa_atexit@plt+0x41b1f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r7, r8 │ │ │ │ - bcc 4319d8 <__cxa_atexit@plt+0x41b2c8> │ │ │ │ + bcc 431a00 <__cxa_atexit@plt+0x41b2f0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r9, [r2, #4] │ │ │ │ mov r1, #241 @ 0xf1 │ │ │ │ orr r1, r1, #7936 @ 0x1f00 │ │ │ │ cmp sl, r1 │ │ │ │ - bge 431934 <__cxa_atexit@plt+0x41b224> │ │ │ │ + bge 43195c <__cxa_atexit@plt+0x41b24c> │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ sub r0, lr, r9 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 431950 <__cxa_atexit@plt+0x41b240> │ │ │ │ + ble 431978 <__cxa_atexit@plt+0x41b268> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r2, [pc, #204] @ 431a08 <__cxa_atexit@plt+0x41b2f8> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r2, [pc, #204] @ 431a30 <__cxa_atexit@plt+0x41b320> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r7, r9} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r8, #9 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r4, lr │ │ │ │ bl 139b0 │ │ │ │ mov ip, fp │ │ │ │ str r4, [r6, #12]! │ │ │ │ add r3, sl, r9 │ │ │ │ - ldr r2, [pc, #136] @ 431a00 <__cxa_atexit@plt+0x41b2f0> │ │ │ │ + ldr r2, [pc, #136] @ 431a28 <__cxa_atexit@plt+0x41b318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ sub r8, r8, #11 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4319ec <__cxa_atexit@plt+0x41b2dc> │ │ │ │ - ldr lr, [pc, #112] @ 431a04 <__cxa_atexit@plt+0x41b2f4> │ │ │ │ + bhi 431a14 <__cxa_atexit@plt+0x41b304> │ │ │ │ + ldr lr, [pc, #112] @ 431a2c <__cxa_atexit@plt+0x41b31c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r7, #6 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4319c4 <__cxa_atexit@plt+0x41b2b4> │ │ │ │ + beq 4319ec <__cxa_atexit@plt+0x41b2dc> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 4316b0 <__cxa_atexit@plt+0x41afa0> │ │ │ │ + b 4316d8 <__cxa_atexit@plt+0x41afc8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - orreq ip, r2, #48, 2 │ │ │ │ + orreq ip, r2, #8, 2 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - orreq ip, r2, #20, 30 @ 0x50 │ │ │ │ + orreq ip, r2, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 431a98 <__cxa_atexit@plt+0x41b388> │ │ │ │ - ldr r2, [pc, #128] @ 431aac <__cxa_atexit@plt+0x41b39c> │ │ │ │ + bhi 431ac0 <__cxa_atexit@plt+0x41b3b0> │ │ │ │ + ldr r2, [pc, #128] @ 431ad4 <__cxa_atexit@plt+0x41b3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 431a7c <__cxa_atexit@plt+0x41b36c> │ │ │ │ + beq 431aa4 <__cxa_atexit@plt+0x41b394> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 431aa0 <__cxa_atexit@plt+0x41b390> │ │ │ │ - ldr r1, [pc, #84] @ 431ab0 <__cxa_atexit@plt+0x41b3a0> │ │ │ │ + bhi 431ac8 <__cxa_atexit@plt+0x41b3b8> │ │ │ │ + ldr r1, [pc, #84] @ 431ad8 <__cxa_atexit@plt+0x41b3c8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431a8c <__cxa_atexit@plt+0x41b37c> │ │ │ │ + beq 431ab4 <__cxa_atexit@plt+0x41b3a4> │ │ │ │ mov r5, r2 │ │ │ │ - b 4318d8 <__cxa_atexit@plt+0x41b1c8> │ │ │ │ + b 431900 <__cxa_atexit@plt+0x41b1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -1076456,154 +1076466,154 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431b08 <__cxa_atexit@plt+0x41b3f8> │ │ │ │ - ldr r2, [pc, #52] @ 431b14 <__cxa_atexit@plt+0x41b404> │ │ │ │ + bhi 431b30 <__cxa_atexit@plt+0x41b420> │ │ │ │ + ldr r2, [pc, #52] @ 431b3c <__cxa_atexit@plt+0x41b42c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-8] │ │ │ │ sub lr, r3, #4 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431b00 <__cxa_atexit@plt+0x41b3f0> │ │ │ │ - b 4318d8 <__cxa_atexit@plt+0x41b1c8> │ │ │ │ + beq 431b28 <__cxa_atexit@plt+0x41b418> │ │ │ │ + b 431900 <__cxa_atexit@plt+0x41b1f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431b60 <__cxa_atexit@plt+0x41b450> │ │ │ │ - ldr r2, [pc, #48] @ 431b6c <__cxa_atexit@plt+0x41b45c> │ │ │ │ + bhi 431b88 <__cxa_atexit@plt+0x41b478> │ │ │ │ + ldr r2, [pc, #48] @ 431b94 <__cxa_atexit@plt+0x41b484> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431b58 <__cxa_atexit@plt+0x41b448> │ │ │ │ - b 431b78 <__cxa_atexit@plt+0x41b468> │ │ │ │ + beq 431b80 <__cxa_atexit@plt+0x41b470> │ │ │ │ + b 431ba0 <__cxa_atexit@plt+0x41b490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 431c5c <__cxa_atexit@plt+0x41b54c> │ │ │ │ + bcc 431c84 <__cxa_atexit@plt+0x41b574> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r7, [r2, #23] │ │ │ │ ldr r4, [r2, #27] │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [r2, #31] │ │ │ │ ldr r1, [r2, #35] @ 0x23 │ │ │ │ ldr r2, [r2, #39] @ 0x27 │ │ │ │ sub ip, r6, #49 @ 0x31 │ │ │ │ sub r0, r6, #57 @ 0x39 │ │ │ │ sub r4, r6, #26 │ │ │ │ sub lr, r6, #37 @ 0x25 │ │ │ │ ldr fp, [r5, #4] │ │ │ │ - ldr r8, [pc, #164] @ 431c70 <__cxa_atexit@plt+0x41b560> │ │ │ │ + ldr r8, [pc, #164] @ 431c98 <__cxa_atexit@plt+0x41b588> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #152] @ 431c74 <__cxa_atexit@plt+0x41b564> │ │ │ │ + ldr r2, [pc, #152] @ 431c9c <__cxa_atexit@plt+0x41b58c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - ldr r0, [pc, #136] @ 431c78 <__cxa_atexit@plt+0x41b568> │ │ │ │ + ldr r0, [pc, #136] @ 431ca0 <__cxa_atexit@plt+0x41b590> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - ldr r0, [pc, #120] @ 431c7c <__cxa_atexit@plt+0x41b56c> │ │ │ │ + ldr r0, [pc, #120] @ 431ca4 <__cxa_atexit@plt+0x41b594> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #116] @ 431c80 <__cxa_atexit@plt+0x41b570> │ │ │ │ + ldr r1, [pc, #116] @ 431ca8 <__cxa_atexit@plt+0x41b598> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r3, #36 @ 0x24 │ │ │ │ stm r2, {r1, fp, lr} │ │ │ │ - ldr r1, [pc, #104] @ 431c84 <__cxa_atexit@plt+0x41b574> │ │ │ │ + ldr r1, [pc, #104] @ 431cac <__cxa_atexit@plt+0x41b59c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r3, #48 @ 0x30 │ │ │ │ stm r2, {r1, fp, lr} │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ sub r4, r6, #14 │ │ │ │ stm r5, {r0, r4} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431c4c <__cxa_atexit@plt+0x41b53c> │ │ │ │ + beq 431c74 <__cxa_atexit@plt+0x41b564> │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 431c90 <__cxa_atexit@plt+0x41b580> │ │ │ │ + b 431cb8 <__cxa_atexit@plt+0x41b5a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ @ instruction: 0xfffff288 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 431cc4 <__cxa_atexit@plt+0x41b5b4> │ │ │ │ - ldr r3, [pc, #132] @ 431d2c <__cxa_atexit@plt+0x41b61c> │ │ │ │ + bne 431cec <__cxa_atexit@plt+0x41b5dc> │ │ │ │ + ldr r3, [pc, #132] @ 431d54 <__cxa_atexit@plt+0x41b644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 431d04 <__cxa_atexit@plt+0x41b5f4> │ │ │ │ + beq 431d2c <__cxa_atexit@plt+0x41b61c> │ │ │ │ mov r7, r8 │ │ │ │ - b 431d38 <__cxa_atexit@plt+0x41b628> │ │ │ │ + b 431d60 <__cxa_atexit@plt+0x41b650> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 431d1c <__cxa_atexit@plt+0x41b60c> │ │ │ │ - ldr lr, [pc, #76] @ 431d28 <__cxa_atexit@plt+0x41b618> │ │ │ │ + bhi 431d44 <__cxa_atexit@plt+0x41b634> │ │ │ │ + ldr lr, [pc, #76] @ 431d50 <__cxa_atexit@plt+0x41b640> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r7, #6 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431d10 <__cxa_atexit@plt+0x41b600> │ │ │ │ + beq 431d38 <__cxa_atexit@plt+0x41b628> │ │ │ │ mov r5, r3 │ │ │ │ - b 4316b0 <__cxa_atexit@plt+0x41afa0> │ │ │ │ + b 4316d8 <__cxa_atexit@plt+0x41afc8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -1076614,195 +1076624,195 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add r7, r3, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bcc 431e24 <__cxa_atexit@plt+0x41b714> │ │ │ │ + bcc 431e4c <__cxa_atexit@plt+0x41b73c> │ │ │ │ ldr sl, [r0, #3] │ │ │ │ ldr r9, [r0, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr lr, [pc, #224] @ 431e48 <__cxa_atexit@plt+0x41b738> │ │ │ │ + ldr lr, [pc, #224] @ 431e70 <__cxa_atexit@plt+0x41b760> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r6, #12]! │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ sub r1, r7, #13 │ │ │ │ sub r2, r9, sl │ │ │ │ cmp r2, #8 │ │ │ │ - ble 431dd8 <__cxa_atexit@plt+0x41b6c8> │ │ │ │ + ble 431e00 <__cxa_atexit@plt+0x41b6f0> │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #184] @ 431e4c <__cxa_atexit@plt+0x41b73c> │ │ │ │ + ldr r1, [pc, #184] @ 431e74 <__cxa_atexit@plt+0x41b764> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #9 │ │ │ │ bl 139b0 │ │ │ │ add r8, sl, #9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 431e38 <__cxa_atexit@plt+0x41b728> │ │ │ │ - ldr r2, [pc, #152] @ 431e50 <__cxa_atexit@plt+0x41b740> │ │ │ │ + bhi 431e60 <__cxa_atexit@plt+0x41b750> │ │ │ │ + ldr r2, [pc, #152] @ 431e78 <__cxa_atexit@plt+0x41b768> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ ldr r7, [r7, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431e18 <__cxa_atexit@plt+0x41b708> │ │ │ │ + beq 431e40 <__cxa_atexit@plt+0x41b730> │ │ │ │ mov r5, r3 │ │ │ │ - b 4318d8 <__cxa_atexit@plt+0x41b1c8> │ │ │ │ - ldr r6, [pc, #116] @ 431e54 <__cxa_atexit@plt+0x41b744> │ │ │ │ + b 431900 <__cxa_atexit@plt+0x41b1f0> │ │ │ │ + ldr r6, [pc, #116] @ 431e7c <__cxa_atexit@plt+0x41b76c> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #112] @ 431e58 <__cxa_atexit@plt+0x41b748> │ │ │ │ + ldr r8, [pc, #112] @ 431e80 <__cxa_atexit@plt+0x41b770> │ │ │ │ add r8, pc, r8 │ │ │ │ str r6, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r6, r7, #2 │ │ │ │ stm r5, {r6, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r6, [pc, #88] @ 431e5c <__cxa_atexit@plt+0x41b74c> │ │ │ │ + ldr r6, [pc, #88] @ 431e84 <__cxa_atexit@plt+0x41b774> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r0 │ │ │ │ mov sl, #9 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r0 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - teqeq pc, #192, 12 @ 0xc000000 │ │ │ │ + teqeq pc, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - teqeq pc, #108, 12 @ 0x6c00000 │ │ │ │ - orreq ip, r2, #148, 16 @ 0x940000 │ │ │ │ + teqeq pc, #68, 14 @ 0x1100000 │ │ │ │ + orreq ip, r2, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 431ebc <__cxa_atexit@plt+0x41b7ac> │ │ │ │ + bhi 431ee4 <__cxa_atexit@plt+0x41b7d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 431ec8 <__cxa_atexit@plt+0x41b7b8> │ │ │ │ - ldr r1, [pc, #72] @ 431ed8 <__cxa_atexit@plt+0x41b7c8> │ │ │ │ + bcc 431ef0 <__cxa_atexit@plt+0x41b7e0> │ │ │ │ + ldr r1, [pc, #72] @ 431f00 <__cxa_atexit@plt+0x41b7f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 431edc <__cxa_atexit@plt+0x41b7cc> │ │ │ │ + ldr r0, [pc, #68] @ 431f04 <__cxa_atexit@plt+0x41b7f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - orreq fp, r2, #120, 20 @ 0x78000 │ │ │ │ + orreq fp, r2, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 431f44 <__cxa_atexit@plt+0x41b834> │ │ │ │ + bhi 431f6c <__cxa_atexit@plt+0x41b85c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 431f50 <__cxa_atexit@plt+0x41b840> │ │ │ │ - ldr r2, [pc, #80] @ 431f60 <__cxa_atexit@plt+0x41b850> │ │ │ │ + bcc 431f78 <__cxa_atexit@plt+0x41b868> │ │ │ │ + ldr r2, [pc, #80] @ 431f88 <__cxa_atexit@plt+0x41b878> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 431f64 <__cxa_atexit@plt+0x41b854> │ │ │ │ + ldr r1, [pc, #76] @ 431f8c <__cxa_atexit@plt+0x41b87c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - orreq fp, r2, #248, 18 @ 0x3e0000 │ │ │ │ + orreq fp, r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 431fb0 <__cxa_atexit@plt+0x41b8a0> │ │ │ │ - ldr r2, [pc, #48] @ 431fbc <__cxa_atexit@plt+0x41b8ac> │ │ │ │ + bhi 431fd8 <__cxa_atexit@plt+0x41b8c8> │ │ │ │ + ldr r2, [pc, #48] @ 431fe4 <__cxa_atexit@plt+0x41b8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 431fa8 <__cxa_atexit@plt+0x41b898> │ │ │ │ - b 431fc8 <__cxa_atexit@plt+0x41b8b8> │ │ │ │ + beq 431fd0 <__cxa_atexit@plt+0x41b8c0> │ │ │ │ + b 431ff0 <__cxa_atexit@plt+0x41b8e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r3, r8 │ │ │ │ - bcc 43207c <__cxa_atexit@plt+0x41b96c> │ │ │ │ + bcc 4320a4 <__cxa_atexit@plt+0x41b994> │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 43201c <__cxa_atexit@plt+0x41b90c> │ │ │ │ + bge 432044 <__cxa_atexit@plt+0x41b934> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ sub r2, r0, r9 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 43203c <__cxa_atexit@plt+0x41b92c> │ │ │ │ + ble 432064 <__cxa_atexit@plt+0x41b954> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #108] @ 432090 <__cxa_atexit@plt+0x41b980> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #108] @ 4320b8 <__cxa_atexit@plt+0x41b9a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7, lr} │ │ │ │ str r9, [r6, #16] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r8, #9 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @@ -1076810,56 +1076820,56 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ bl 139b0 │ │ │ │ str r7, [r6, #12]! │ │ │ │ add r7, sl, r9 │ │ │ │ - ldr r3, [pc, #40] @ 43208c <__cxa_atexit@plt+0x41b97c> │ │ │ │ + ldr r3, [pc, #40] @ 4320b4 <__cxa_atexit@plt+0x41b9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r8, #11 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq fp, r2, #68, 20 @ 0x44000 │ │ │ │ - orreq ip, r2, #44, 16 @ 0x2c0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq fp, r2, #28, 20 @ 0x1c000 │ │ │ │ + orreq ip, r2, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 432120 <__cxa_atexit@plt+0x41ba10> │ │ │ │ - ldr r2, [pc, #128] @ 432134 <__cxa_atexit@plt+0x41ba24> │ │ │ │ + bhi 432148 <__cxa_atexit@plt+0x41ba38> │ │ │ │ + ldr r2, [pc, #128] @ 43215c <__cxa_atexit@plt+0x41ba4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 432104 <__cxa_atexit@plt+0x41b9f4> │ │ │ │ + beq 43212c <__cxa_atexit@plt+0x41ba1c> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 432128 <__cxa_atexit@plt+0x41ba18> │ │ │ │ - ldr r1, [pc, #84] @ 432138 <__cxa_atexit@plt+0x41ba28> │ │ │ │ + bhi 432150 <__cxa_atexit@plt+0x41ba40> │ │ │ │ + ldr r1, [pc, #84] @ 432160 <__cxa_atexit@plt+0x41ba50> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 432114 <__cxa_atexit@plt+0x41ba04> │ │ │ │ + beq 43213c <__cxa_atexit@plt+0x41ba2c> │ │ │ │ mov r5, r2 │ │ │ │ - b 431fc8 <__cxa_atexit@plt+0x41b8b8> │ │ │ │ + b 431ff0 <__cxa_atexit@plt+0x41b8e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -1076874,252 +1076884,252 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 432190 <__cxa_atexit@plt+0x41ba80> │ │ │ │ - ldr r2, [pc, #52] @ 43219c <__cxa_atexit@plt+0x41ba8c> │ │ │ │ + bhi 4321b8 <__cxa_atexit@plt+0x41baa8> │ │ │ │ + ldr r2, [pc, #52] @ 4321c4 <__cxa_atexit@plt+0x41bab4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-8] │ │ │ │ sub lr, r3, #4 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 432188 <__cxa_atexit@plt+0x41ba78> │ │ │ │ - b 431fc8 <__cxa_atexit@plt+0x41b8b8> │ │ │ │ + beq 4321b0 <__cxa_atexit@plt+0x41baa0> │ │ │ │ + b 431ff0 <__cxa_atexit@plt+0x41b8e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4321e8 <__cxa_atexit@plt+0x41bad8> │ │ │ │ - ldr r2, [pc, #48] @ 4321f4 <__cxa_atexit@plt+0x41bae4> │ │ │ │ + bhi 432210 <__cxa_atexit@plt+0x41bb00> │ │ │ │ + ldr r2, [pc, #48] @ 43221c <__cxa_atexit@plt+0x41bb0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4321e0 <__cxa_atexit@plt+0x41bad0> │ │ │ │ - b 432200 <__cxa_atexit@plt+0x41baf0> │ │ │ │ + beq 432208 <__cxa_atexit@plt+0x41baf8> │ │ │ │ + b 432228 <__cxa_atexit@plt+0x41bb18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 432268 <__cxa_atexit@plt+0x41bb58> │ │ │ │ + ldr r3, [pc, #96] @ 432290 <__cxa_atexit@plt+0x41bb80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 432248 <__cxa_atexit@plt+0x41bb38> │ │ │ │ + beq 432270 <__cxa_atexit@plt+0x41bb60> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 432250 <__cxa_atexit@plt+0x41bb40> │ │ │ │ - ldr r3, [pc, #64] @ 43226c <__cxa_atexit@plt+0x41bb5c> │ │ │ │ + bne 432278 <__cxa_atexit@plt+0x41bb68> │ │ │ │ + ldr r3, [pc, #64] @ 432294 <__cxa_atexit@plt+0x41bb84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43225c <__cxa_atexit@plt+0x41bb4c> │ │ │ │ + beq 432284 <__cxa_atexit@plt+0x41bb74> │ │ │ │ mov r7, r8 │ │ │ │ - b 4322d0 <__cxa_atexit@plt+0x41bbc0> │ │ │ │ + b 4322f8 <__cxa_atexit@plt+0x41bbe8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4322ac <__cxa_atexit@plt+0x41bb9c> │ │ │ │ - ldr r3, [pc, #52] @ 4322c4 <__cxa_atexit@plt+0x41bbb4> │ │ │ │ + bne 4322d4 <__cxa_atexit@plt+0x41bbc4> │ │ │ │ + ldr r3, [pc, #52] @ 4322ec <__cxa_atexit@plt+0x41bbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4322b8 <__cxa_atexit@plt+0x41bba8> │ │ │ │ + beq 4322e0 <__cxa_atexit@plt+0x41bbd0> │ │ │ │ mov r7, r8 │ │ │ │ - b 4322d0 <__cxa_atexit@plt+0x41bbc0> │ │ │ │ + b 4322f8 <__cxa_atexit@plt+0x41bbe8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add r7, r3, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bcc 4323bc <__cxa_atexit@plt+0x41bcac> │ │ │ │ + bcc 4323e4 <__cxa_atexit@plt+0x41bcd4> │ │ │ │ ldr sl, [r0, #3] │ │ │ │ ldr r9, [r0, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr lr, [pc, #224] @ 4323e0 <__cxa_atexit@plt+0x41bcd0> │ │ │ │ + ldr lr, [pc, #224] @ 432408 <__cxa_atexit@plt+0x41bcf8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r6, #12]! │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ sub r1, r7, #13 │ │ │ │ sub r2, r9, sl │ │ │ │ cmp r2, #6 │ │ │ │ - ble 432370 <__cxa_atexit@plt+0x41bc60> │ │ │ │ + ble 432398 <__cxa_atexit@plt+0x41bc88> │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #184] @ 4323e4 <__cxa_atexit@plt+0x41bcd4> │ │ │ │ + ldr r1, [pc, #184] @ 43240c <__cxa_atexit@plt+0x41bcfc> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #7 │ │ │ │ bl 139b0 │ │ │ │ add r8, sl, #7 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4323d0 <__cxa_atexit@plt+0x41bcc0> │ │ │ │ - ldr r2, [pc, #152] @ 4323e8 <__cxa_atexit@plt+0x41bcd8> │ │ │ │ + bhi 4323f8 <__cxa_atexit@plt+0x41bce8> │ │ │ │ + ldr r2, [pc, #152] @ 432410 <__cxa_atexit@plt+0x41bd00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ ldr r7, [r7, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4323b0 <__cxa_atexit@plt+0x41bca0> │ │ │ │ + beq 4323d8 <__cxa_atexit@plt+0x41bcc8> │ │ │ │ mov r5, r3 │ │ │ │ - b 431fc8 <__cxa_atexit@plt+0x41b8b8> │ │ │ │ - ldr r6, [pc, #116] @ 4323ec <__cxa_atexit@plt+0x41bcdc> │ │ │ │ + b 431ff0 <__cxa_atexit@plt+0x41b8e0> │ │ │ │ + ldr r6, [pc, #116] @ 432414 <__cxa_atexit@plt+0x41bd04> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #112] @ 4323f0 <__cxa_atexit@plt+0x41bce0> │ │ │ │ + ldr r8, [pc, #112] @ 432418 <__cxa_atexit@plt+0x41bd08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r6, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r6, r7, #2 │ │ │ │ stm r5, {r6, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r6, [pc, #88] @ 4323f4 <__cxa_atexit@plt+0x41bce4> │ │ │ │ + ldr r6, [pc, #88] @ 43241c <__cxa_atexit@plt+0x41bd0c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r0 │ │ │ │ mov sl, #7 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r0 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - teqeq pc, #72, 2 │ │ │ │ + teqeq pc, #32, 4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - teqeq pc, #244 @ 0xf4 │ │ │ │ - orreq ip, r2, #252, 4 @ 0xc000000f │ │ │ │ + teqeq pc, #204, 2 @ 0x33 │ │ │ │ + orreq ip, r2, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 432458 <__cxa_atexit@plt+0x41bd48> │ │ │ │ - ldr r2, [pc, #72] @ 432464 <__cxa_atexit@plt+0x41bd54> │ │ │ │ + bhi 432480 <__cxa_atexit@plt+0x41bd70> │ │ │ │ + ldr r2, [pc, #72] @ 43248c <__cxa_atexit@plt+0x41bd7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r1, r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 432450 <__cxa_atexit@plt+0x41bd40> │ │ │ │ - ldr r3, [pc, #44] @ 432468 <__cxa_atexit@plt+0x41bd58> │ │ │ │ + beq 432478 <__cxa_atexit@plt+0x41bd68> │ │ │ │ + ldr r3, [pc, #44] @ 432490 <__cxa_atexit@plt+0x41bd80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 432450 <__cxa_atexit@plt+0x41bd40> │ │ │ │ - b 4324a4 <__cxa_atexit@plt+0x41bd94> │ │ │ │ + beq 432478 <__cxa_atexit@plt+0x41bd68> │ │ │ │ + b 4324cc <__cxa_atexit@plt+0x41bdbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 432498 <__cxa_atexit@plt+0x41bd88> │ │ │ │ + ldr r3, [pc, #28] @ 4324c0 <__cxa_atexit@plt+0x41bdb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 432490 <__cxa_atexit@plt+0x41bd80> │ │ │ │ - b 4324a4 <__cxa_atexit@plt+0x41bd94> │ │ │ │ + beq 4324b8 <__cxa_atexit@plt+0x41bda8> │ │ │ │ + b 4324cc <__cxa_atexit@plt+0x41bdbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ mov fp, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r7, r8 │ │ │ │ - bcc 4325bc <__cxa_atexit@plt+0x41beac> │ │ │ │ + bcc 4325e4 <__cxa_atexit@plt+0x41bed4> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r9, [r2, #4] │ │ │ │ mov r1, #241 @ 0xf1 │ │ │ │ orr r1, r1, #7936 @ 0x1f00 │ │ │ │ cmp sl, r1 │ │ │ │ - bge 432510 <__cxa_atexit@plt+0x41be00> │ │ │ │ + bge 432538 <__cxa_atexit@plt+0x41be28> │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ sub r0, r4, r9 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 432534 <__cxa_atexit@plt+0x41be24> │ │ │ │ + ble 43255c <__cxa_atexit@plt+0x41be4c> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r2, [pc, #224] @ 4325f8 <__cxa_atexit@plt+0x41bee8> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r2, [pc, #224] @ 432620 <__cxa_atexit@plt+0x41bf10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r7, r9} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r8, #9 │ │ │ │ mov r4, fp │ │ │ │ mov r6, r8 │ │ │ │ mov fp, lr │ │ │ │ @@ -1077128,75 +1077138,75 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r7, lr │ │ │ │ bl 139b0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r6, #12]! │ │ │ │ add r3, sl, r9 │ │ │ │ - ldr r2, [pc, #148] @ 4325f0 <__cxa_atexit@plt+0x41bee0> │ │ │ │ + ldr r2, [pc, #148] @ 432618 <__cxa_atexit@plt+0x41bf08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ sub r8, r8, #11 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r7, r3 │ │ │ │ - bhi 4325d8 <__cxa_atexit@plt+0x41bec8> │ │ │ │ - ldr r2, [pc, #124] @ 4325f4 <__cxa_atexit@plt+0x41bee4> │ │ │ │ + bhi 432600 <__cxa_atexit@plt+0x41bef0> │ │ │ │ + ldr r2, [pc, #124] @ 43261c <__cxa_atexit@plt+0x41bf0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4325a8 <__cxa_atexit@plt+0x41be98> │ │ │ │ + beq 4325d0 <__cxa_atexit@plt+0x41bec0> │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r0 │ │ │ │ - b 432200 <__cxa_atexit@plt+0x41baf0> │ │ │ │ + b 432228 <__cxa_atexit@plt+0x41bb18> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - orreq fp, r2, #76, 10 @ 0x13000000 │ │ │ │ + orreq fp, r2, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - orreq ip, r2, #56, 6 @ 0xe0000000 │ │ │ │ + orreq ip, r2, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 432658 <__cxa_atexit@plt+0x41bf48> │ │ │ │ - ldr r2, [pc, #68] @ 432660 <__cxa_atexit@plt+0x41bf50> │ │ │ │ + bhi 432680 <__cxa_atexit@plt+0x41bf70> │ │ │ │ + ldr r2, [pc, #68] @ 432688 <__cxa_atexit@plt+0x41bf78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 432648 <__cxa_atexit@plt+0x41bf38> │ │ │ │ + beq 432670 <__cxa_atexit@plt+0x41bf60> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ strb r2, [r3], #1 │ │ │ │ mov r8, r3 │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -1077204,81 +1077214,81 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strb r3, [r8], #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4326ec <__cxa_atexit@plt+0x41bfdc> │ │ │ │ + bcc 432714 <__cxa_atexit@plt+0x41c004> │ │ │ │ sub r2, r9, r8 │ │ │ │ cmp r2, #1 │ │ │ │ - blt 4326c0 <__cxa_atexit@plt+0x41bfb0> │ │ │ │ + blt 4326e8 <__cxa_atexit@plt+0x41bfd8> │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ ldr r7, [r7, #1] │ │ │ │ strb r3, [r8], #1 │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ mov r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 432700 <__cxa_atexit@plt+0x41bff0> │ │ │ │ + ldr r1, [pc, #44] @ 432728 <__cxa_atexit@plt+0x41c018> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, #216, 6 @ 0x60000003 │ │ │ │ + orreq fp, r2, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4327ac <__cxa_atexit@plt+0x41c09c> │ │ │ │ - ldr r2, [pc, #164] @ 4327c8 <__cxa_atexit@plt+0x41c0b8> │ │ │ │ + bhi 4327d4 <__cxa_atexit@plt+0x41c0c4> │ │ │ │ + ldr r2, [pc, #164] @ 4327f0 <__cxa_atexit@plt+0x41c0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 432770 <__cxa_atexit@plt+0x41c060> │ │ │ │ + beq 432798 <__cxa_atexit@plt+0x41c088> │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4327b4 <__cxa_atexit@plt+0x41c0a4> │ │ │ │ + bcc 4327dc <__cxa_atexit@plt+0x41c0cc> │ │ │ │ sub r2, r9, r8 │ │ │ │ cmp r2, #1 │ │ │ │ - blt 432780 <__cxa_atexit@plt+0x41c070> │ │ │ │ + blt 4327a8 <__cxa_atexit@plt+0x41c098> │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ ldr r7, [r7, #1] │ │ │ │ strb r3, [r8], #1 │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ mov r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 4327cc <__cxa_atexit@plt+0x41c0bc> │ │ │ │ + ldr r1, [pc, #56] @ 4327f4 <__cxa_atexit@plt+0x41c0e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1077286,175 +1077296,175 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq fp, r2, #24, 6 @ 0x60000000 │ │ │ │ + orreq fp, r2, #240, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 432844 <__cxa_atexit@plt+0x41c134> │ │ │ │ + bcc 43286c <__cxa_atexit@plt+0x41c15c> │ │ │ │ sub r2, r9, r8 │ │ │ │ cmp r2, #1 │ │ │ │ - blt 432818 <__cxa_atexit@plt+0x41c108> │ │ │ │ + blt 432840 <__cxa_atexit@plt+0x41c130> │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ ldr r7, [r7, #1] │ │ │ │ strb r3, [r8], #1 │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ mov r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 432858 <__cxa_atexit@plt+0x41c148> │ │ │ │ + ldr r1, [pc, #44] @ 432880 <__cxa_atexit@plt+0x41c170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, #128, 4 │ │ │ │ + orreq fp, r2, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 432910 <__cxa_atexit@plt+0x41c200> │ │ │ │ - ldr lr, [pc, #156] @ 432918 <__cxa_atexit@plt+0x41c208> │ │ │ │ + bhi 432938 <__cxa_atexit@plt+0x41c228> │ │ │ │ + ldr lr, [pc, #156] @ 432940 <__cxa_atexit@plt+0x41c230> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r7, #6 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ str r1, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4328f8 <__cxa_atexit@plt+0x41c1e8> │ │ │ │ - ldr r2, [pc, #112] @ 43291c <__cxa_atexit@plt+0x41c20c> │ │ │ │ + beq 432920 <__cxa_atexit@plt+0x41c210> │ │ │ │ + ldr r2, [pc, #112] @ 432944 <__cxa_atexit@plt+0x41c234> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4328f8 <__cxa_atexit@plt+0x41c1e8> │ │ │ │ - ldr r3, [pc, #92] @ 432920 <__cxa_atexit@plt+0x41c210> │ │ │ │ + beq 432920 <__cxa_atexit@plt+0x41c210> │ │ │ │ + ldr r3, [pc, #92] @ 432948 <__cxa_atexit@plt+0x41c238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 432904 <__cxa_atexit@plt+0x41c1f4> │ │ │ │ + beq 43292c <__cxa_atexit@plt+0x41c21c> │ │ │ │ mov r7, r3 │ │ │ │ - b 4329e8 <__cxa_atexit@plt+0x41c2d8> │ │ │ │ + b 432a10 <__cxa_atexit@plt+0x41c300> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 43298c <__cxa_atexit@plt+0x41c27c> │ │ │ │ + ldr r2, [pc, #88] @ 4329b4 <__cxa_atexit@plt+0x41c2a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 432978 <__cxa_atexit@plt+0x41c268> │ │ │ │ - ldr lr, [pc, #68] @ 432990 <__cxa_atexit@plt+0x41c280> │ │ │ │ + beq 4329a0 <__cxa_atexit@plt+0x41c290> │ │ │ │ + ldr lr, [pc, #68] @ 4329b8 <__cxa_atexit@plt+0x41c2a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 432984 <__cxa_atexit@plt+0x41c274> │ │ │ │ - b 4329e8 <__cxa_atexit@plt+0x41c2d8> │ │ │ │ + beq 4329ac <__cxa_atexit@plt+0x41c29c> │ │ │ │ + b 432a10 <__cxa_atexit@plt+0x41c300> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 4329dc <__cxa_atexit@plt+0x41c2cc> │ │ │ │ + ldr lr, [pc, #52] @ 432a04 <__cxa_atexit@plt+0x41c2f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4329d4 <__cxa_atexit@plt+0x41c2c4> │ │ │ │ - b 4329e8 <__cxa_atexit@plt+0x41c2d8> │ │ │ │ + beq 4329fc <__cxa_atexit@plt+0x41c2ec> │ │ │ │ + b 432a10 <__cxa_atexit@plt+0x41c300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add fp, r6, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 432af0 <__cxa_atexit@plt+0x41c3e0> │ │ │ │ + bcc 432b18 <__cxa_atexit@plt+0x41c408> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, #241 @ 0xf1 │ │ │ │ orr r3, r3, #7936 @ 0x1f00 │ │ │ │ cmp sl, r3 │ │ │ │ - bge 432a4c <__cxa_atexit@plt+0x41c33c> │ │ │ │ + bge 432a74 <__cxa_atexit@plt+0x41c364> │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ sub r3, lr, r8 │ │ │ │ cmp sl, r3 │ │ │ │ - ble 432a7c <__cxa_atexit@plt+0x41c36c> │ │ │ │ + ble 432aa4 <__cxa_atexit@plt+0x41c394> │ │ │ │ add r3, r5, #20 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, r2 │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r7, [pc, #180] @ 432b08 <__cxa_atexit@plt+0x41c3f8> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r7, [pc, #180] @ 432b30 <__cxa_atexit@plt+0x41c420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #32]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ @@ -1077469,89 +1077479,89 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ mov r9, lr │ │ │ │ bl 139b0 │ │ │ │ add r8, r8, sl │ │ │ │ sub r3, r9, r8 │ │ │ │ cmp r3, #1 │ │ │ │ - blt 432ac0 <__cxa_atexit@plt+0x41c3b0> │ │ │ │ + blt 432ae8 <__cxa_atexit@plt+0x41c3d8> │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ strb r3, [r8], #1 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 432404 <__cxa_atexit@plt+0x41bcf4> │ │ │ │ + b 43242c <__cxa_atexit@plt+0x41bd1c> │ │ │ │ mov r7, #1 │ │ │ │ - ldr r3, [pc, #56] @ 432b04 <__cxa_atexit@plt+0x41c3f4> │ │ │ │ + ldr r3, [pc, #56] @ 432b2c <__cxa_atexit@plt+0x41c41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r3, r7, r8} │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, fp, #10 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ mov fp, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sl, r2, #224, 30 @ 0x380 │ │ │ │ - orreq fp, r2, #252, 26 @ 0x3f00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sl, r2, #184, 30 @ 0x2e0 │ │ │ │ + orreq fp, r2, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 432be8 <__cxa_atexit@plt+0x41c4d8> │ │ │ │ - ldr r0, [pc, #196] @ 432bfc <__cxa_atexit@plt+0x41c4ec> │ │ │ │ + bcc 432c10 <__cxa_atexit@plt+0x41c500> │ │ │ │ + ldr r0, [pc, #196] @ 432c24 <__cxa_atexit@plt+0x41c514> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r8, r6, #22 │ │ │ │ sub r1, r6, #33 @ 0x21 │ │ │ │ - ldr r9, [pc, #168] @ 432c00 <__cxa_atexit@plt+0x41c4f0> │ │ │ │ + ldr r9, [pc, #168] @ 432c28 <__cxa_atexit@plt+0x41c518> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r0, r6, #42 @ 0x2a │ │ │ │ sub lr, r6, #53 @ 0x35 │ │ │ │ str r1, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #152] @ 432c04 <__cxa_atexit@plt+0x41c4f4> │ │ │ │ + ldr r1, [pc, #152] @ 432c2c <__cxa_atexit@plt+0x41c51c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ str lr, [r3, #80] @ 0x50 │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ str r8, [r3, #88] @ 0x58 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ sub r1, r6, #66 @ 0x42 │ │ │ │ add r8, r3, #40 @ 0x28 │ │ │ │ stm r8, {r1, r2, r9, lr} │ │ │ │ - ldr r1, [pc, #116] @ 432c08 <__cxa_atexit@plt+0x41c4f8> │ │ │ │ + ldr r1, [pc, #116] @ 432c30 <__cxa_atexit@plt+0x41c520> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #56] @ 0x38 │ │ │ │ str lr, [r3, #60] @ 0x3c │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #100] @ 432c0c <__cxa_atexit@plt+0x41c4fc> │ │ │ │ + ldr r1, [pc, #100] @ 432c34 <__cxa_atexit@plt+0x41c524> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #76] @ 432c10 <__cxa_atexit@plt+0x41c500> │ │ │ │ + ldr r7, [pc, #76] @ 432c38 <__cxa_atexit@plt+0x41c528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #60] @ 432c14 <__cxa_atexit@plt+0x41c504> │ │ │ │ + ldr r7, [pc, #60] @ 432c3c <__cxa_atexit@plt+0x41c52c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #14 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1077568,1204 +1077578,1204 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 432c80 <__cxa_atexit@plt+0x41c570> │ │ │ │ - ldr r3, [pc, #88] @ 432c98 <__cxa_atexit@plt+0x41c588> │ │ │ │ + bcc 432ca8 <__cxa_atexit@plt+0x41c598> │ │ │ │ + ldr r3, [pc, #88] @ 432cc0 <__cxa_atexit@plt+0x41c5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 432c9c <__cxa_atexit@plt+0x41c58c> │ │ │ │ + ldr r2, [pc, #84] @ 432cc4 <__cxa_atexit@plt+0x41c5b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 432ca0 <__cxa_atexit@plt+0x41c590> │ │ │ │ + ldr r1, [pc, #80] @ 432cc8 <__cxa_atexit@plt+0x41c5b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 432ca4 <__cxa_atexit@plt+0x41c594> │ │ │ │ + ldr r7, [pc, #28] @ 432ccc <__cxa_atexit@plt+0x41c5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd458 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffdca4 │ │ │ │ - cmpeq pc, #200, 12 @ 0xc800000 │ │ │ │ cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 432d14 <__cxa_atexit@plt+0x41c604> │ │ │ │ - ldr r7, [pc, #88] @ 432d2c <__cxa_atexit@plt+0x41c61c> │ │ │ │ + bcc 432d3c <__cxa_atexit@plt+0x41c62c> │ │ │ │ + ldr r7, [pc, #88] @ 432d54 <__cxa_atexit@plt+0x41c644> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 432d30 <__cxa_atexit@plt+0x41c620> │ │ │ │ + ldr r2, [pc, #84] @ 432d58 <__cxa_atexit@plt+0x41c648> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 432d34 <__cxa_atexit@plt+0x41c624> │ │ │ │ + ldr r1, [pc, #80] @ 432d5c <__cxa_atexit@plt+0x41c64c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 432d38 <__cxa_atexit@plt+0x41c628> │ │ │ │ + ldr r7, [pc, #28] @ 432d60 <__cxa_atexit@plt+0x41c650> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd3c4 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffdc10 │ │ │ │ - cmpeq pc, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq pc, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 432d8c <__cxa_atexit@plt+0x41c67c> │ │ │ │ + bhi 432db4 <__cxa_atexit@plt+0x41c6a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 432d94 <__cxa_atexit@plt+0x41c684> │ │ │ │ - ldr r2, [pc, #64] @ 432db0 <__cxa_atexit@plt+0x41c6a0> │ │ │ │ + bcc 432dbc <__cxa_atexit@plt+0x41c6ac> │ │ │ │ + ldr r2, [pc, #64] @ 432dd8 <__cxa_atexit@plt+0x41c6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 432db4 <__cxa_atexit@plt+0x41c6a4> │ │ │ │ + ldr r1, [pc, #60] @ 432ddc <__cxa_atexit@plt+0x41c6cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 432d9c <__cxa_atexit@plt+0x41c68c> │ │ │ │ + b 432dc4 <__cxa_atexit@plt+0x41c6b4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 432dac <__cxa_atexit@plt+0x41c69c> │ │ │ │ + ldr r7, [pc, #8] @ 432dd4 <__cxa_atexit@plt+0x41c6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq pc, #176, 10 @ 0x2c000000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq pc, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 432e08 <__cxa_atexit@plt+0x41c6f8> │ │ │ │ + bne 432e30 <__cxa_atexit@plt+0x41c720> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 432e2c <__cxa_atexit@plt+0x41c71c> │ │ │ │ + ldr lr, [pc, #64] @ 432e54 <__cxa_atexit@plt+0x41c744> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 432e24 <__cxa_atexit@plt+0x41c714> │ │ │ │ - b 432e40 <__cxa_atexit@plt+0x41c730> │ │ │ │ - ldr r7, [pc, #32] @ 432e30 <__cxa_atexit@plt+0x41c720> │ │ │ │ + beq 432e4c <__cxa_atexit@plt+0x41c73c> │ │ │ │ + b 432e68 <__cxa_atexit@plt+0x41c758> │ │ │ │ + ldr r7, [pc, #32] @ 432e58 <__cxa_atexit@plt+0x41c748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq fp, r2, #136, 16 @ 0x880000 │ │ │ │ - cmpeq pc, #48, 10 @ 0xc000000 │ │ │ │ + orreq fp, r2, #96, 16 @ 0x600000 │ │ │ │ + cmpeq pc, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 432e98 <__cxa_atexit@plt+0x41c788> │ │ │ │ + bne 432ec0 <__cxa_atexit@plt+0x41c7b0> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 432ea8 <__cxa_atexit@plt+0x41c798> │ │ │ │ - ldr r1, [pc, #100] @ 432ec8 <__cxa_atexit@plt+0x41c7b8> │ │ │ │ + bmi 432ed0 <__cxa_atexit@plt+0x41c7c0> │ │ │ │ + ldr r1, [pc, #100] @ 432ef0 <__cxa_atexit@plt+0x41c7e0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 432ebc <__cxa_atexit@plt+0x41c7ac> │ │ │ │ + beq 432ee4 <__cxa_atexit@plt+0x41c7d4> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 432ecc <__cxa_atexit@plt+0x41c7bc> │ │ │ │ + ldr r3, [pc, #68] @ 432ef4 <__cxa_atexit@plt+0x41c7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 432ed0 <__cxa_atexit@plt+0x41c7c0> │ │ │ │ + ldr r7, [pc, #32] @ 432ef8 <__cxa_atexit@plt+0x41c7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq fp, r2, #172, 20 @ 0xac000 │ │ │ │ - cmpeq pc, #132, 8 @ 0x84000000 │ │ │ │ + orreq fp, r2, #132, 20 @ 0x84000 │ │ │ │ + cmpeq pc, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 432efc <__cxa_atexit@plt+0x41c7ec> │ │ │ │ + ldr r3, [pc, #16] @ 432f24 <__cxa_atexit@plt+0x41c814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 432f48 <__cxa_atexit@plt+0x41c838> │ │ │ │ - ldr r2, [pc, #52] @ 432f60 <__cxa_atexit@plt+0x41c850> │ │ │ │ + bcc 432f70 <__cxa_atexit@plt+0x41c860> │ │ │ │ + ldr r2, [pc, #52] @ 432f88 <__cxa_atexit@plt+0x41c878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 432f64 <__cxa_atexit@plt+0x41c854> │ │ │ │ + ldr r3, [pc, #20] @ 432f8c <__cxa_atexit@plt+0x41c87c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r2, #28, 6 @ 0x70000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r2, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 432fa8 <__cxa_atexit@plt+0x41c898> │ │ │ │ + bcc 432fd0 <__cxa_atexit@plt+0x41c8c0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 432fc0 <__cxa_atexit@plt+0x41c8b0> │ │ │ │ + ldr r1, [pc, #36] @ 432fe8 <__cxa_atexit@plt+0x41c8d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 432fc4 <__cxa_atexit@plt+0x41c8b4> │ │ │ │ + ldr r3, [pc, #20] @ 432fec <__cxa_atexit@plt+0x41c8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r2, #172, 4 @ 0xc000000a │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r2, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq pc, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq pc, #128, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 433038 <__cxa_atexit@plt+0x41c928> │ │ │ │ - ldr r6, [pc, #128] @ 433070 <__cxa_atexit@plt+0x41c960> │ │ │ │ + bhi 433060 <__cxa_atexit@plt+0x41c950> │ │ │ │ + ldr r6, [pc, #128] @ 433098 <__cxa_atexit@plt+0x41c988> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 43304c <__cxa_atexit@plt+0x41c93c> │ │ │ │ + bhi 433074 <__cxa_atexit@plt+0x41c964> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 433054 <__cxa_atexit@plt+0x41c944> │ │ │ │ - ldr r2, [pc, #96] @ 43307c <__cxa_atexit@plt+0x41c96c> │ │ │ │ + bcc 43307c <__cxa_atexit@plt+0x41c96c> │ │ │ │ + ldr r2, [pc, #96] @ 4330a4 <__cxa_atexit@plt+0x41c994> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 433080 <__cxa_atexit@plt+0x41c970> │ │ │ │ + ldr r1, [pc, #92] @ 4330a8 <__cxa_atexit@plt+0x41c998> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 433078 <__cxa_atexit@plt+0x41c968> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 4330a0 <__cxa_atexit@plt+0x41c990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 43305c <__cxa_atexit@plt+0x41c94c> │ │ │ │ + b 433084 <__cxa_atexit@plt+0x41c974> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 433074 <__cxa_atexit@plt+0x41c964> │ │ │ │ + ldr r7, [pc, #16] @ 43309c <__cxa_atexit@plt+0x41c98c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq pc, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq pc, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq pc, #240, 4 │ │ │ │ + cmpeq pc, #40, 6 @ 0xa0000000 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4330d4 <__cxa_atexit@plt+0x41c9c4> │ │ │ │ - ldr lr, [pc, #60] @ 4330ec <__cxa_atexit@plt+0x41c9dc> │ │ │ │ + bcc 4330fc <__cxa_atexit@plt+0x41c9ec> │ │ │ │ + ldr lr, [pc, #60] @ 433114 <__cxa_atexit@plt+0x41ca04> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4330f0 <__cxa_atexit@plt+0x41c9e0> │ │ │ │ + ldr r3, [pc, #20] @ 433118 <__cxa_atexit@plt+0x41ca08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r2, #176 @ 0xb0 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r2, #136 @ 0x88 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43313c <__cxa_atexit@plt+0x41ca2c> │ │ │ │ + bcc 433164 <__cxa_atexit@plt+0x41ca54> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 433154 <__cxa_atexit@plt+0x41ca44> │ │ │ │ + ldr r0, [pc, #44] @ 43317c <__cxa_atexit@plt+0x41ca6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 433158 <__cxa_atexit@plt+0x41ca48> │ │ │ │ + ldr r3, [pc, #20] @ 433180 <__cxa_atexit@plt+0x41ca70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r2, #56 @ 0x38 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r2, #16 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 433194 <__cxa_atexit@plt+0x41ca84> │ │ │ │ - ldr r3, [pc, #36] @ 43319c <__cxa_atexit@plt+0x41ca8c> │ │ │ │ + bhi 4331bc <__cxa_atexit@plt+0x41caac> │ │ │ │ + ldr r3, [pc, #36] @ 4331c4 <__cxa_atexit@plt+0x41cab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43318c <__cxa_atexit@plt+0x41ca7c> │ │ │ │ - b 4331a8 <__cxa_atexit@plt+0x41ca98> │ │ │ │ + beq 4331b4 <__cxa_atexit@plt+0x41caa4> │ │ │ │ + b 4331d0 <__cxa_atexit@plt+0x41cac0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 4331d8 <__cxa_atexit@plt+0x41cac8> │ │ │ │ + blt 433200 <__cxa_atexit@plt+0x41caf0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ ldrb r0, [r1, r7] │ │ │ │ cmp r0, #32 │ │ │ │ - bne 4331ec <__cxa_atexit@plt+0x41cadc> │ │ │ │ + bne 433214 <__cxa_atexit@plt+0x41cb04> │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 4331c0 <__cxa_atexit@plt+0x41cab0> │ │ │ │ - ldr r7, [pc, #124] @ 43325c <__cxa_atexit@plt+0x41cb4c> │ │ │ │ + bne 4331e8 <__cxa_atexit@plt+0x41cad8> │ │ │ │ + ldr r7, [pc, #124] @ 433284 <__cxa_atexit@plt+0x41cb74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r2, r3, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43323c <__cxa_atexit@plt+0x41cb2c> │ │ │ │ + bcc 433264 <__cxa_atexit@plt+0x41cb54> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #76] @ 433260 <__cxa_atexit@plt+0x41cb50> │ │ │ │ + ldr lr, [pc, #76] @ 433288 <__cxa_atexit@plt+0x41cb78> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r1, r7 │ │ │ │ add r0, r0, r7 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #20] @ 433258 <__cxa_atexit@plt+0x41cb48> │ │ │ │ + ldr r6, [pc, #20] @ 433280 <__cxa_atexit@plt+0x41cb70> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq pc, #176, 30 @ 0x2c0 │ │ │ │ - orreq sl, r2, #76, 30 @ 0x130 │ │ │ │ + cmpeq pc, #136, 30 @ 0x220 │ │ │ │ + orreq sl, r2, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4332bc <__cxa_atexit@plt+0x41cbac> │ │ │ │ + bcc 4332e4 <__cxa_atexit@plt+0x41cbd4> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 4332d4 <__cxa_atexit@plt+0x41cbc4> │ │ │ │ + ldr lr, [pc, #56] @ 4332fc <__cxa_atexit@plt+0x41cbec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r1, r7 │ │ │ │ add r0, r0, r7 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 4332d8 <__cxa_atexit@plt+0x41cbc8> │ │ │ │ + ldr r3, [pc, #20] @ 433300 <__cxa_atexit@plt+0x41cbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq sl, r2, #196, 28 @ 0xc40 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq sl, r2, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43336c <__cxa_atexit@plt+0x41cc5c> │ │ │ │ - ldr r6, [pc, #164] @ 4333a8 <__cxa_atexit@plt+0x41cc98> │ │ │ │ + bcc 433394 <__cxa_atexit@plt+0x41cc84> │ │ │ │ + ldr r6, [pc, #164] @ 4333d0 <__cxa_atexit@plt+0x41ccc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r6, r9, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 433384 <__cxa_atexit@plt+0x41cc74> │ │ │ │ - ldr r7, [pc, #148] @ 4333b8 <__cxa_atexit@plt+0x41cca8> │ │ │ │ + bcc 4333ac <__cxa_atexit@plt+0x41cc9c> │ │ │ │ + ldr r7, [pc, #148] @ 4333e0 <__cxa_atexit@plt+0x41ccd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #144] @ 4333bc <__cxa_atexit@plt+0x41ccac> │ │ │ │ + ldr r2, [pc, #144] @ 4333e4 <__cxa_atexit@plt+0x41ccd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 4333c0 <__cxa_atexit@plt+0x41ccb0> │ │ │ │ + ldr r1, [pc, #140] @ 4333e8 <__cxa_atexit@plt+0x41ccd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #16]! │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #24] │ │ │ │ - ldr r2, [pc, #108] @ 4333c4 <__cxa_atexit@plt+0x41ccb4> │ │ │ │ + ldr r2, [pc, #108] @ 4333ec <__cxa_atexit@plt+0x41ccdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #28]! │ │ │ │ str r1, [r3, #16]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4333b4 <__cxa_atexit@plt+0x41cca4> │ │ │ │ + ldr r7, [pc, #64] @ 4333dc <__cxa_atexit@plt+0x41cccc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 4333ac <__cxa_atexit@plt+0x41cc9c> │ │ │ │ + ldr r3, [pc, #32] @ 4333d4 <__cxa_atexit@plt+0x41ccc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #28] @ 4333b0 <__cxa_atexit@plt+0x41cca0> │ │ │ │ + ldr r7, [pc, #28] @ 4333d8 <__cxa_atexit@plt+0x41ccc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq pc, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq pc, #36 @ 0x24 │ │ │ │ + cmpeq pc, #204, 26 @ 0x3300 │ │ │ │ + cmpeq pc, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq pc, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xffff93dc │ │ │ │ - cmpeq pc, #84, 28 @ 0x540 │ │ │ │ + cmpeq pc, #44, 28 @ 0x2c0 │ │ │ │ @ instruction: 0xffff95b4 │ │ │ │ - orreq sl, r2, #160, 14 @ 0x2800000 │ │ │ │ + orreq sl, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 433498 <__cxa_atexit@plt+0x41cd88> │ │ │ │ - ldr r7, [pc, #276] @ 433500 <__cxa_atexit@plt+0x41cdf0> │ │ │ │ + bhi 4334c0 <__cxa_atexit@plt+0x41cdb0> │ │ │ │ + ldr r7, [pc, #276] @ 433528 <__cxa_atexit@plt+0x41ce18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4334ac <__cxa_atexit@plt+0x41cd9c> │ │ │ │ - ldr r7, [pc, #252] @ 433504 <__cxa_atexit@plt+0x41cdf4> │ │ │ │ + bcc 4334d4 <__cxa_atexit@plt+0x41cdc4> │ │ │ │ + ldr r7, [pc, #252] @ 43352c <__cxa_atexit@plt+0x41ce1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4334c8 <__cxa_atexit@plt+0x41cdb8> │ │ │ │ - ldr r7, [pc, #224] @ 433508 <__cxa_atexit@plt+0x41cdf8> │ │ │ │ + bcc 4334f0 <__cxa_atexit@plt+0x41cde0> │ │ │ │ + ldr r7, [pc, #224] @ 433530 <__cxa_atexit@plt+0x41ce20> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #220] @ 43350c <__cxa_atexit@plt+0x41cdfc> │ │ │ │ + ldr r3, [pc, #220] @ 433534 <__cxa_atexit@plt+0x41ce24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #216] @ 433510 <__cxa_atexit@plt+0x41ce00> │ │ │ │ + ldr r0, [pc, #216] @ 433538 <__cxa_atexit@plt+0x41ce28> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #16]! │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str r8, [r8, #24] │ │ │ │ - ldr r3, [pc, #184] @ 433514 <__cxa_atexit@plt+0x41ce04> │ │ │ │ + ldr r3, [pc, #184] @ 43353c <__cxa_atexit@plt+0x41ce2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r7, r8 │ │ │ │ str r3, [r7, #28]! │ │ │ │ add r3, r8, #48 @ 0x30 │ │ │ │ str r0, [r8, #16]! │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4334f0 <__cxa_atexit@plt+0x41cde0> │ │ │ │ - ldr r5, [pc, #172] @ 433528 <__cxa_atexit@plt+0x41ce18> │ │ │ │ + bcc 433518 <__cxa_atexit@plt+0x41ce08> │ │ │ │ + ldr r5, [pc, #172] @ 433550 <__cxa_atexit@plt+0x41ce40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r5, r7, r8} │ │ │ │ ldr r0, [r2] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 433524 <__cxa_atexit@plt+0x41ce14> │ │ │ │ + ldr r7, [pc, #132] @ 43354c <__cxa_atexit@plt+0x41ce3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 433520 <__cxa_atexit@plt+0x41ce10> │ │ │ │ + ldr r7, [pc, #108] @ 433548 <__cxa_atexit@plt+0x41ce38> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #72] @ 433518 <__cxa_atexit@plt+0x41ce08> │ │ │ │ + ldr r6, [pc, #72] @ 433540 <__cxa_atexit@plt+0x41ce30> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #68] @ 43351c <__cxa_atexit@plt+0x41ce0c> │ │ │ │ + ldr r7, [pc, #68] @ 433544 <__cxa_atexit@plt+0x41ce34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffff92d8 │ │ │ │ - cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ + cmpeq pc, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0xffff94b0 │ │ │ │ - orreq sl, r2, #156, 12 @ 0x9c00000 │ │ │ │ - cmpeq pc, #176, 24 @ 0xb000 │ │ │ │ - cmpeq pc, #152, 18 @ 0x260000 │ │ │ │ - cmpeq pc, #228, 28 @ 0xe40 │ │ │ │ - cmpeq pc, #252, 28 @ 0xfc0 │ │ │ │ - orreq sl, r2, #144, 10 @ 0x24000000 │ │ │ │ + orreq sl, r2, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq pc, #136, 24 @ 0x8800 │ │ │ │ + cmpeq pc, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq pc, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq pc, #212, 28 @ 0xd40 │ │ │ │ + orreq sl, r2, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 433560 <__cxa_atexit@plt+0x41ce50> │ │ │ │ - ldr r2, [pc, #28] @ 43356c <__cxa_atexit@plt+0x41ce5c> │ │ │ │ + bcc 433588 <__cxa_atexit@plt+0x41ce78> │ │ │ │ + ldr r2, [pc, #28] @ 433594 <__cxa_atexit@plt+0x41ce84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq sl, r2, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq pc, #40, 28 @ 0x280 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq sl, r2, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq pc, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 433620 <__cxa_atexit@plt+0x41cf10> │ │ │ │ - ldr r1, [pc, #152] @ 433628 <__cxa_atexit@plt+0x41cf18> │ │ │ │ + bhi 433648 <__cxa_atexit@plt+0x41cf38> │ │ │ │ + ldr r1, [pc, #152] @ 433650 <__cxa_atexit@plt+0x41cf40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ - ldr r1, [pc, #136] @ 43362c <__cxa_atexit@plt+0x41cf1c> │ │ │ │ + ldr r1, [pc, #136] @ 433654 <__cxa_atexit@plt+0x41cf44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 4335f4 <__cxa_atexit@plt+0x41cee4> │ │ │ │ - ldr r1, [pc, #120] @ 433630 <__cxa_atexit@plt+0x41cf20> │ │ │ │ + beq 43361c <__cxa_atexit@plt+0x41cf0c> │ │ │ │ + ldr r1, [pc, #120] @ 433658 <__cxa_atexit@plt+0x41cf48> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 433604 <__cxa_atexit@plt+0x41cef4> │ │ │ │ + beq 43362c <__cxa_atexit@plt+0x41cf1c> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 433610 <__cxa_atexit@plt+0x41cf00> │ │ │ │ - ldr r2, [pc, #92] @ 433638 <__cxa_atexit@plt+0x41cf28> │ │ │ │ + bmi 433638 <__cxa_atexit@plt+0x41cf28> │ │ │ │ + ldr r2, [pc, #92] @ 433660 <__cxa_atexit@plt+0x41cf50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r7, [pc, #24] @ 433634 <__cxa_atexit@plt+0x41cf24> │ │ │ │ + ldr r7, [pc, #24] @ 43365c <__cxa_atexit@plt+0x41cf4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq sl, r2, #108, 6 @ 0xb0000001 │ │ │ │ + orreq sl, r2, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq fp, r2, #200, 4 @ 0x8000000c │ │ │ │ + orreq fp, r2, #160, 4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmpeq pc, #92, 26 @ 0x1700 │ │ │ │ + cmpeq pc, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 4336a4 <__cxa_atexit@plt+0x41cf94> │ │ │ │ + ldr r3, [pc, #84] @ 4336cc <__cxa_atexit@plt+0x41cfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43368c <__cxa_atexit@plt+0x41cf7c> │ │ │ │ + beq 4336b4 <__cxa_atexit@plt+0x41cfa4> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 433694 <__cxa_atexit@plt+0x41cf84> │ │ │ │ + bmi 4336bc <__cxa_atexit@plt+0x41cfac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #48] @ 4336ac <__cxa_atexit@plt+0x41cf9c> │ │ │ │ + ldr r1, [pc, #48] @ 4336d4 <__cxa_atexit@plt+0x41cfc4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 4336a8 <__cxa_atexit@plt+0x41cf98> │ │ │ │ + ldr r7, [pc, #8] @ 4336d0 <__cxa_atexit@plt+0x41cfc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq fp, r2, #68, 4 @ 0x40000004 │ │ │ │ + orreq fp, r2, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq pc, #232, 24 @ 0xe800 │ │ │ │ + cmpeq pc, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4336ec <__cxa_atexit@plt+0x41cfdc> │ │ │ │ + bmi 433714 <__cxa_atexit@plt+0x41d004> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #32] @ 4336fc <__cxa_atexit@plt+0x41cfec> │ │ │ │ + ldr r1, [pc, #32] @ 433724 <__cxa_atexit@plt+0x41d014> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 433700 <__cxa_atexit@plt+0x41cff0> │ │ │ │ + ldr r7, [pc, #8] @ 433728 <__cxa_atexit@plt+0x41d018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq fp, r2, #236, 2 @ 0x3b │ │ │ │ + orreq fp, r2, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43379c <__cxa_atexit@plt+0x41d08c> │ │ │ │ - ldr r2, [pc, #164] @ 4337c8 <__cxa_atexit@plt+0x41d0b8> │ │ │ │ + bcc 4337c4 <__cxa_atexit@plt+0x41d0b4> │ │ │ │ + ldr r2, [pc, #164] @ 4337f0 <__cxa_atexit@plt+0x41d0e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ mov lr, #0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r2, r3, #1 │ │ │ │ add r0, r7, #8 │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r2, [r5] │ │ │ │ cmp r8, #1 │ │ │ │ - blt 433764 <__cxa_atexit@plt+0x41d054> │ │ │ │ - ldr r6, [pc, #128] @ 4337d0 <__cxa_atexit@plt+0x41d0c0> │ │ │ │ + blt 43378c <__cxa_atexit@plt+0x41d07c> │ │ │ │ + ldr r6, [pc, #128] @ 4337f8 <__cxa_atexit@plt+0x41d0e8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ ldr r6, [r5, #24] │ │ │ │ ldrb r8, [r6] │ │ │ │ mov r6, r3 │ │ │ │ - b 785e30 <__cxa_atexit@plt+0x76f720> │ │ │ │ + b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4337ac <__cxa_atexit@plt+0x41d09c> │ │ │ │ - ldr r7, [pc, #92] @ 4337d4 <__cxa_atexit@plt+0x41d0c4> │ │ │ │ + bcc 4337d4 <__cxa_atexit@plt+0x41d0c4> │ │ │ │ + ldr r7, [pc, #92] @ 4337fc <__cxa_atexit@plt+0x41d0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #24] @ 4337cc <__cxa_atexit@plt+0x41d0bc> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #24] @ 4337f4 <__cxa_atexit@plt+0x41d0e4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sl, r2, #36, 22 @ 0x9000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sl, r2, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq sl, r2, #232, 18 @ 0x3a0000 │ │ │ │ + orreq sl, r2, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43381c <__cxa_atexit@plt+0x41d10c> │ │ │ │ + bcc 433844 <__cxa_atexit@plt+0x41d134> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 433834 <__cxa_atexit@plt+0x41d124> │ │ │ │ + ldr r0, [pc, #40] @ 43385c <__cxa_atexit@plt+0x41d14c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 433838 <__cxa_atexit@plt+0x41d128> │ │ │ │ + ldr r3, [pc, #20] @ 433860 <__cxa_atexit@plt+0x41d150> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq sl, r2, #84, 18 @ 0x150000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq sl, r2, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r6, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r5, #20] │ │ │ │ strb r7, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ cmp r3, r1 │ │ │ │ - bge 433878 <__cxa_atexit@plt+0x41d168> │ │ │ │ + bge 4338a0 <__cxa_atexit@plt+0x41d190> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #104] @ 4338d4 <__cxa_atexit@plt+0x41d1c4> │ │ │ │ + ldr r1, [pc, #104] @ 4338fc <__cxa_atexit@plt+0x41d1ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r8, [r2, r3] │ │ │ │ str r1, [r5] │ │ │ │ - b 785e30 <__cxa_atexit@plt+0x76f720> │ │ │ │ + b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 4338b4 <__cxa_atexit@plt+0x41d1a4> │ │ │ │ - ldr lr, [pc, #72] @ 4338d8 <__cxa_atexit@plt+0x41d1c8> │ │ │ │ + bcc 4338dc <__cxa_atexit@plt+0x41d1cc> │ │ │ │ + ldr lr, [pc, #72] @ 433900 <__cxa_atexit@plt+0x41d1f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 4338d0 <__cxa_atexit@plt+0x41d1c0> │ │ │ │ + ldr r6, [pc, #20] @ 4338f8 <__cxa_atexit@plt+0x41d1e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ - orreq sl, r2, #208, 16 @ 0xd00000 │ │ │ │ - cmpeq pc, #184, 20 @ 0xb8000 │ │ │ │ + orreq sl, r2, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 433930 <__cxa_atexit@plt+0x41d220> │ │ │ │ - ldr r2, [pc, #64] @ 433948 <__cxa_atexit@plt+0x41d238> │ │ │ │ + bcc 433958 <__cxa_atexit@plt+0x41d248> │ │ │ │ + ldr r2, [pc, #64] @ 433970 <__cxa_atexit@plt+0x41d260> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #60] @ 43394c <__cxa_atexit@plt+0x41d23c> │ │ │ │ + ldr r7, [pc, #60] @ 433974 <__cxa_atexit@plt+0x41d264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #12]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 433950 <__cxa_atexit@plt+0x41d240> │ │ │ │ + ldr r7, [pc, #24] @ 433978 <__cxa_atexit@plt+0x41d268> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - orreq sl, r2, #228, 2 @ 0x39 │ │ │ │ - cmpeq pc, #116, 20 @ 0x74000 │ │ │ │ + orreq sl, r2, #188, 2 @ 0x2f │ │ │ │ cmpeq pc, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq pc, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 4339e4 <__cxa_atexit@plt+0x41d2d4> │ │ │ │ - ldr r7, [pc, #180] @ 433a2c <__cxa_atexit@plt+0x41d31c> │ │ │ │ + bhi 433a0c <__cxa_atexit@plt+0x41d2fc> │ │ │ │ + ldr r7, [pc, #180] @ 433a54 <__cxa_atexit@plt+0x41d344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r1] │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 4339f4 <__cxa_atexit@plt+0x41d2e4> │ │ │ │ - ldr r2, [pc, #156] @ 433a30 <__cxa_atexit@plt+0x41d320> │ │ │ │ + bcc 433a1c <__cxa_atexit@plt+0x41d30c> │ │ │ │ + ldr r2, [pc, #156] @ 433a58 <__cxa_atexit@plt+0x41d348> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #152] @ 433a34 <__cxa_atexit@plt+0x41d324> │ │ │ │ + ldr r7, [pc, #152] @ 433a5c <__cxa_atexit@plt+0x41d34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #12]! │ │ │ │ add r2, r3, #32 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 433a14 <__cxa_atexit@plt+0x41d304> │ │ │ │ - ldr r1, [pc, #120] @ 433a40 <__cxa_atexit@plt+0x41d330> │ │ │ │ + bcc 433a3c <__cxa_atexit@plt+0x41d32c> │ │ │ │ + ldr r1, [pc, #120] @ 433a68 <__cxa_atexit@plt+0x41d358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 433a3c <__cxa_atexit@plt+0x41d32c> │ │ │ │ + ldr r7, [pc, #80] @ 433a64 <__cxa_atexit@plt+0x41d354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 433a38 <__cxa_atexit@plt+0x41d328> │ │ │ │ + ldr r7, [pc, #60] @ 433a60 <__cxa_atexit@plt+0x41d350> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - orreq sl, r2, #88, 2 │ │ │ │ - cmpeq pc, #176, 18 @ 0x2c0000 │ │ │ │ - cmpeq pc, #200, 18 @ 0x320000 │ │ │ │ - orreq sl, r2, #68 @ 0x44 │ │ │ │ + orreq sl, r2, #48, 2 │ │ │ │ + cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ + cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ + orreq sl, r2, #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 433a78 <__cxa_atexit@plt+0x41d368> │ │ │ │ - ldr r2, [pc, #28] @ 433a84 <__cxa_atexit@plt+0x41d374> │ │ │ │ + bcc 433aa0 <__cxa_atexit@plt+0x41d390> │ │ │ │ + ldr r2, [pc, #28] @ 433aac <__cxa_atexit@plt+0x41d39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r2, #164, 30 @ 0x290 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r2, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 433ab0 <__cxa_atexit@plt+0x41d3a0> │ │ │ │ + bhi 433ad8 <__cxa_atexit@plt+0x41d3c8> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 433ac4 <__cxa_atexit@plt+0x41d3b4> │ │ │ │ - ldr r7, [pc, #8] @ 433ac0 <__cxa_atexit@plt+0x41d3b0> │ │ │ │ + b 433aec <__cxa_atexit@plt+0x41d3dc> │ │ │ │ + ldr r7, [pc, #8] @ 433ae8 <__cxa_atexit@plt+0x41d3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #4, 18 @ 0x10000 │ │ │ │ + cmpeq pc, #220, 16 @ 0xdc0000 │ │ │ │ mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 433b2c <__cxa_atexit@plt+0x41d41c> │ │ │ │ + ldr r3, [pc, #92] @ 433b54 <__cxa_atexit@plt+0x41d444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 433b08 <__cxa_atexit@plt+0x41d3f8> │ │ │ │ + bne 433b30 <__cxa_atexit@plt+0x41d420> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ subs r2, r2, #1 │ │ │ │ - beq 433b1c <__cxa_atexit@plt+0x41d40c> │ │ │ │ + beq 433b44 <__cxa_atexit@plt+0x41d434> │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 433b24 <__cxa_atexit@plt+0x41d414> │ │ │ │ + beq 433b4c <__cxa_atexit@plt+0x41d43c> │ │ │ │ stm r5, {r2, r7} │ │ │ │ - b 433ad0 <__cxa_atexit@plt+0x41d3c0> │ │ │ │ - ldr r7, [pc, #32] @ 433b30 <__cxa_atexit@plt+0x41d420> │ │ │ │ + b 433af8 <__cxa_atexit@plt+0x41d3e8> │ │ │ │ + ldr r7, [pc, #32] @ 433b58 <__cxa_atexit@plt+0x41d448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r9, r2, #104, 28 @ 0x680 │ │ │ │ + orreq r9, r2, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 433ac4 <__cxa_atexit@plt+0x41d3b4> │ │ │ │ - cmpeq pc, #148, 16 @ 0x940000 │ │ │ │ + b 433aec <__cxa_atexit@plt+0x41d3dc> │ │ │ │ + cmpeq pc, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 433bcc <__cxa_atexit@plt+0x41d4bc> │ │ │ │ + bhi 433bf4 <__cxa_atexit@plt+0x41d4e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 433bc4 <__cxa_atexit@plt+0x41d4b4> │ │ │ │ - ldr r3, [pc, #84] @ 433bd4 <__cxa_atexit@plt+0x41d4c4> │ │ │ │ + beq 433bec <__cxa_atexit@plt+0x41d4dc> │ │ │ │ + ldr r3, [pc, #84] @ 433bfc <__cxa_atexit@plt+0x41d4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 433bd8 <__cxa_atexit@plt+0x41d4c8> │ │ │ │ + ldr r2, [pc, #80] @ 433c00 <__cxa_atexit@plt+0x41d4f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #64] @ 433bdc <__cxa_atexit@plt+0x41d4cc> │ │ │ │ + ldr r5, [pc, #64] @ 433c04 <__cxa_atexit@plt+0x41d4f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #3 │ │ │ │ - ldr r5, [pc, #56] @ 433be0 <__cxa_atexit@plt+0x41d4d0> │ │ │ │ + ldr r5, [pc, #56] @ 433c08 <__cxa_atexit@plt+0x41d4f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ 433be4 <__cxa_atexit@plt+0x41d4d4> │ │ │ │ + ldr r5, [pc, #48] @ 433c0c <__cxa_atexit@plt+0x41d4fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785e38 <__cxa_atexit@plt+0x76f728> │ │ │ │ + b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r9, r2, #216, 26 @ 0x3600 │ │ │ │ - orreq sl, r2, #72, 2 │ │ │ │ - orreq r9, r2, #36, 28 @ 0x240 │ │ │ │ - orreq r9, r2, #28, 28 @ 0x1c0 │ │ │ │ + orreq r9, r2, #176, 26 @ 0x2c00 │ │ │ │ + orreq sl, r2, #32, 2 │ │ │ │ + orreq r9, r2, #252, 26 @ 0x3f00 │ │ │ │ + orreq r9, r2, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 433c1c <__cxa_atexit@plt+0x41d50c> │ │ │ │ - ldr r2, [pc, #28] @ 433c28 <__cxa_atexit@plt+0x41d518> │ │ │ │ + bcc 433c44 <__cxa_atexit@plt+0x41d534> │ │ │ │ + ldr r2, [pc, #28] @ 433c50 <__cxa_atexit@plt+0x41d540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r2, #200, 26 @ 0x3200 │ │ │ │ - cmpeq pc, #80, 16 @ 0x500000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r2, #160, 26 @ 0x2800 │ │ │ │ + cmpeq pc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 433c80 <__cxa_atexit@plt+0x41d570> │ │ │ │ + bhi 433ca8 <__cxa_atexit@plt+0x41d598> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 433c78 <__cxa_atexit@plt+0x41d568> │ │ │ │ - ldr r3, [pc, #40] @ 433c88 <__cxa_atexit@plt+0x41d578> │ │ │ │ + beq 433ca0 <__cxa_atexit@plt+0x41d590> │ │ │ │ + ldr r3, [pc, #40] @ 433cb0 <__cxa_atexit@plt+0x41d5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 433c8c <__cxa_atexit@plt+0x41d57c> │ │ │ │ + ldr r8, [pc, #28] @ 433cb4 <__cxa_atexit@plt+0x41d5a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ + b 785e78 <__cxa_atexit@plt+0x76f768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #0, 26 │ │ │ │ - orreq r9, r2, #148, 26 @ 0x2500 │ │ │ │ - cmpeq pc, #12, 16 @ 0xc0000 │ │ │ │ + orreq r9, r2, #216, 24 @ 0xd800 │ │ │ │ + orreq r9, r2, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq pc, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 433ce4 <__cxa_atexit@plt+0x41d5d4> │ │ │ │ + bhi 433d0c <__cxa_atexit@plt+0x41d5fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 433cdc <__cxa_atexit@plt+0x41d5cc> │ │ │ │ - ldr r3, [pc, #40] @ 433cec <__cxa_atexit@plt+0x41d5dc> │ │ │ │ + beq 433d04 <__cxa_atexit@plt+0x41d5f4> │ │ │ │ + ldr r3, [pc, #40] @ 433d14 <__cxa_atexit@plt+0x41d604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 433cf0 <__cxa_atexit@plt+0x41d5e0> │ │ │ │ + ldr r8, [pc, #28] @ 433d18 <__cxa_atexit@plt+0x41d608> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ + b 785e78 <__cxa_atexit@plt+0x76f768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #156, 24 @ 0x9c00 │ │ │ │ - orreq r9, r2, #44, 26 @ 0xb00 │ │ │ │ + orreq r9, r2, #116, 24 @ 0x7400 │ │ │ │ + orreq r9, r2, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 433d28 <__cxa_atexit@plt+0x41d618> │ │ │ │ + bhi 433d50 <__cxa_atexit@plt+0x41d640> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 433d30 <__cxa_atexit@plt+0x41d620> │ │ │ │ + ldr r1, [pc, #24] @ 433d58 <__cxa_atexit@plt+0x41d648> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #248, 22 @ 0x3e000 │ │ │ │ + orreq r9, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 433db4 <__cxa_atexit@plt+0x41d6a4> │ │ │ │ - ldr r3, [pc, #128] @ 433dd4 <__cxa_atexit@plt+0x41d6c4> │ │ │ │ + bhi 433ddc <__cxa_atexit@plt+0x41d6cc> │ │ │ │ + ldr r3, [pc, #128] @ 433dfc <__cxa_atexit@plt+0x41d6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 433da4 <__cxa_atexit@plt+0x41d694> │ │ │ │ + beq 433dcc <__cxa_atexit@plt+0x41d6bc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 433dbc <__cxa_atexit@plt+0x41d6ac> │ │ │ │ + bcc 433de4 <__cxa_atexit@plt+0x41d6d4> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ mov r0, #59 @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #72] @ 433dd8 <__cxa_atexit@plt+0x41d6c8> │ │ │ │ + ldr r0, [pc, #72] @ 433e00 <__cxa_atexit@plt+0x41d6f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r9, r2, #24, 26 @ 0x600 │ │ │ │ + orreq r9, r2, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 433e28 <__cxa_atexit@plt+0x41d718> │ │ │ │ + bcc 433e50 <__cxa_atexit@plt+0x41d740> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #59 @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strb r0, [r2], #1 │ │ │ │ - ldr r0, [pc, #32] @ 433e34 <__cxa_atexit@plt+0x41d724> │ │ │ │ + ldr r0, [pc, #32] @ 433e5c <__cxa_atexit@plt+0x41d74c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r2, #148, 24 @ 0x9400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r2, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 433ef8 <__cxa_atexit@plt+0x41d7e8> │ │ │ │ - ldr r2, [pc, #192] @ 433f18 <__cxa_atexit@plt+0x41d808> │ │ │ │ + bhi 433f20 <__cxa_atexit@plt+0x41d810> │ │ │ │ + ldr r2, [pc, #192] @ 433f40 <__cxa_atexit@plt+0x41d830> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 433eb8 <__cxa_atexit@plt+0x41d7a8> │ │ │ │ + beq 433ee0 <__cxa_atexit@plt+0x41d7d0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 433f00 <__cxa_atexit@plt+0x41d7f0> │ │ │ │ + bcc 433f28 <__cxa_atexit@plt+0x41d818> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ sub r7, r1, r3 │ │ │ │ cmp r7, #1 │ │ │ │ - blt 433ec8 <__cxa_atexit@plt+0x41d7b8> │ │ │ │ + blt 433ef0 <__cxa_atexit@plt+0x41d7e0> │ │ │ │ mov r7, #59 @ 0x3b │ │ │ │ strb r7, [r3], #1 │ │ │ │ - ldr r0, [pc, #124] @ 433f20 <__cxa_atexit@plt+0x41d810> │ │ │ │ + ldr r0, [pc, #124] @ 433f48 <__cxa_atexit@plt+0x41d838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r1, [r6, #12]! │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ sub r8, r2, #11 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 433f1c <__cxa_atexit@plt+0x41d80c> │ │ │ │ + ldr lr, [pc, #76] @ 433f44 <__cxa_atexit@plt+0x41d834> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1078776,217 +1078786,217 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq r9, r2, #180, 22 @ 0x2d000 │ │ │ │ orreq r9, r2, #220, 22 @ 0x37000 │ │ │ │ - orreq r9, r2, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 433fac <__cxa_atexit@plt+0x41d89c> │ │ │ │ + bcc 433fd4 <__cxa_atexit@plt+0x41d8c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ sub r7, r1, r2 │ │ │ │ cmp r7, #1 │ │ │ │ - blt 433f80 <__cxa_atexit@plt+0x41d870> │ │ │ │ + blt 433fa8 <__cxa_atexit@plt+0x41d898> │ │ │ │ mov r7, #59 @ 0x3b │ │ │ │ strb r7, [r2], #1 │ │ │ │ - ldr r0, [pc, #88] @ 433fbc <__cxa_atexit@plt+0x41d8ac> │ │ │ │ + ldr r0, [pc, #88] @ 433fe4 <__cxa_atexit@plt+0x41d8d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r1, [r3, #12]! │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr lr, [pc, #48] @ 433fb8 <__cxa_atexit@plt+0x41d8a8> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr lr, [pc, #48] @ 433fe0 <__cxa_atexit@plt+0x41d8d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ mov r7, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r2, #36, 22 @ 0x9000 │ │ │ │ - orreq r9, r2, #68, 22 @ 0x11000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r2, #252, 20 @ 0xfc000 │ │ │ │ + orreq r9, r2, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43402c <__cxa_atexit@plt+0x41d91c> │ │ │ │ - ldr r3, [pc, #92] @ 434044 <__cxa_atexit@plt+0x41d934> │ │ │ │ + bcc 434054 <__cxa_atexit@plt+0x41d944> │ │ │ │ + ldr r3, [pc, #92] @ 43406c <__cxa_atexit@plt+0x41d95c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 434048 <__cxa_atexit@plt+0x41d938> │ │ │ │ + ldr r2, [pc, #88] @ 434070 <__cxa_atexit@plt+0x41d960> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 43404c <__cxa_atexit@plt+0x41d93c> │ │ │ │ + ldr r1, [pc, #84] @ 434074 <__cxa_atexit@plt+0x41d964> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r7, #4]! │ │ │ │ sub r3, r6, #14 │ │ │ │ str sl, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ sub r3, r6, #6 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r7, [pc, #28] @ 434050 <__cxa_atexit@plt+0x41d940> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r7, [pc, #28] @ 434078 <__cxa_atexit@plt+0x41d968> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmpeq pc, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq pc, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4340f8 <__cxa_atexit@plt+0x41d9e8> │ │ │ │ - ldr r2, [pc, #140] @ 434100 <__cxa_atexit@plt+0x41d9f0> │ │ │ │ + bhi 434120 <__cxa_atexit@plt+0x41da10> │ │ │ │ + ldr r2, [pc, #140] @ 434128 <__cxa_atexit@plt+0x41da18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4340e0 <__cxa_atexit@plt+0x41d9d0> │ │ │ │ - ldr r2, [pc, #112] @ 434104 <__cxa_atexit@plt+0x41d9f4> │ │ │ │ + beq 434108 <__cxa_atexit@plt+0x41d9f8> │ │ │ │ + ldr r2, [pc, #112] @ 43412c <__cxa_atexit@plt+0x41da1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4340e0 <__cxa_atexit@plt+0x41d9d0> │ │ │ │ - ldr r3, [pc, #92] @ 434108 <__cxa_atexit@plt+0x41d9f8> │ │ │ │ + beq 434108 <__cxa_atexit@plt+0x41d9f8> │ │ │ │ + ldr r3, [pc, #92] @ 434130 <__cxa_atexit@plt+0x41da20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4340ec <__cxa_atexit@plt+0x41d9dc> │ │ │ │ + beq 434114 <__cxa_atexit@plt+0x41da04> │ │ │ │ mov r7, r3 │ │ │ │ - b 4341d0 <__cxa_atexit@plt+0x41dac0> │ │ │ │ + b 4341f8 <__cxa_atexit@plt+0x41dae8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 434174 <__cxa_atexit@plt+0x41da64> │ │ │ │ + ldr r2, [pc, #88] @ 43419c <__cxa_atexit@plt+0x41da8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 434160 <__cxa_atexit@plt+0x41da50> │ │ │ │ - ldr lr, [pc, #68] @ 434178 <__cxa_atexit@plt+0x41da68> │ │ │ │ + beq 434188 <__cxa_atexit@plt+0x41da78> │ │ │ │ + ldr lr, [pc, #68] @ 4341a0 <__cxa_atexit@plt+0x41da90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43416c <__cxa_atexit@plt+0x41da5c> │ │ │ │ - b 4341d0 <__cxa_atexit@plt+0x41dac0> │ │ │ │ + beq 434194 <__cxa_atexit@plt+0x41da84> │ │ │ │ + b 4341f8 <__cxa_atexit@plt+0x41dae8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 4341c4 <__cxa_atexit@plt+0x41dab4> │ │ │ │ + ldr lr, [pc, #52] @ 4341ec <__cxa_atexit@plt+0x41dadc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4341bc <__cxa_atexit@plt+0x41daac> │ │ │ │ - b 4341d0 <__cxa_atexit@plt+0x41dac0> │ │ │ │ + beq 4341e4 <__cxa_atexit@plt+0x41dad4> │ │ │ │ + b 4341f8 <__cxa_atexit@plt+0x41dae8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 43429c <__cxa_atexit@plt+0x41db8c> │ │ │ │ + bcc 4342c4 <__cxa_atexit@plt+0x41dbb4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 43423c <__cxa_atexit@plt+0x41db2c> │ │ │ │ + bge 434264 <__cxa_atexit@plt+0x41db54> │ │ │ │ ldr fp, [r3, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ sub r0, fp, r8 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 434268 <__cxa_atexit@plt+0x41db58> │ │ │ │ + ble 434290 <__cxa_atexit@plt+0x41db80> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #116] @ 4342b8 <__cxa_atexit@plt+0x41dba8> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #116] @ 4342e0 <__cxa_atexit@plt+0x41dbd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -1078995,152 +1079005,152 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ str lr, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ str fp, [r6, #12]! │ │ │ │ add r3, r8, sl │ │ │ │ - ldr r2, [pc, #44] @ 4342b4 <__cxa_atexit@plt+0x41dba4> │ │ │ │ + ldr r2, [pc, #44] @ 4342dc <__cxa_atexit@plt+0x41dbcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r2, #32, 16 @ 0x200000 │ │ │ │ - orreq sl, r2, #12, 12 @ 0xc00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r2, #248, 14 @ 0x3e00000 │ │ │ │ + orreq sl, r2, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 434360 <__cxa_atexit@plt+0x41dc50> │ │ │ │ - ldr r2, [pc, #140] @ 434368 <__cxa_atexit@plt+0x41dc58> │ │ │ │ + bhi 434388 <__cxa_atexit@plt+0x41dc78> │ │ │ │ + ldr r2, [pc, #140] @ 434390 <__cxa_atexit@plt+0x41dc80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 434348 <__cxa_atexit@plt+0x41dc38> │ │ │ │ - ldr r2, [pc, #112] @ 43436c <__cxa_atexit@plt+0x41dc5c> │ │ │ │ + beq 434370 <__cxa_atexit@plt+0x41dc60> │ │ │ │ + ldr r2, [pc, #112] @ 434394 <__cxa_atexit@plt+0x41dc84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434348 <__cxa_atexit@plt+0x41dc38> │ │ │ │ - ldr r3, [pc, #92] @ 434370 <__cxa_atexit@plt+0x41dc60> │ │ │ │ + beq 434370 <__cxa_atexit@plt+0x41dc60> │ │ │ │ + ldr r3, [pc, #92] @ 434398 <__cxa_atexit@plt+0x41dc88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 434354 <__cxa_atexit@plt+0x41dc44> │ │ │ │ + beq 43437c <__cxa_atexit@plt+0x41dc6c> │ │ │ │ mov r7, r3 │ │ │ │ - b 434438 <__cxa_atexit@plt+0x41dd28> │ │ │ │ + b 434460 <__cxa_atexit@plt+0x41dd50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 4343dc <__cxa_atexit@plt+0x41dccc> │ │ │ │ + ldr r2, [pc, #88] @ 434404 <__cxa_atexit@plt+0x41dcf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4343c8 <__cxa_atexit@plt+0x41dcb8> │ │ │ │ - ldr lr, [pc, #68] @ 4343e0 <__cxa_atexit@plt+0x41dcd0> │ │ │ │ + beq 4343f0 <__cxa_atexit@plt+0x41dce0> │ │ │ │ + ldr lr, [pc, #68] @ 434408 <__cxa_atexit@plt+0x41dcf8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4343d4 <__cxa_atexit@plt+0x41dcc4> │ │ │ │ - b 434438 <__cxa_atexit@plt+0x41dd28> │ │ │ │ + beq 4343fc <__cxa_atexit@plt+0x41dcec> │ │ │ │ + b 434460 <__cxa_atexit@plt+0x41dd50> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 43442c <__cxa_atexit@plt+0x41dd1c> │ │ │ │ + ldr lr, [pc, #52] @ 434454 <__cxa_atexit@plt+0x41dd44> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 434424 <__cxa_atexit@plt+0x41dd14> │ │ │ │ - b 434438 <__cxa_atexit@plt+0x41dd28> │ │ │ │ + beq 43444c <__cxa_atexit@plt+0x41dd3c> │ │ │ │ + b 434460 <__cxa_atexit@plt+0x41dd50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 434504 <__cxa_atexit@plt+0x41ddf4> │ │ │ │ + bcc 43452c <__cxa_atexit@plt+0x41de1c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ orr r2, r2, #7936 @ 0x1f00 │ │ │ │ cmp sl, r2 │ │ │ │ - bge 4344a4 <__cxa_atexit@plt+0x41dd94> │ │ │ │ + bge 4344cc <__cxa_atexit@plt+0x41ddbc> │ │ │ │ ldr fp, [r3, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ sub r0, fp, r8 │ │ │ │ cmp sl, r0 │ │ │ │ - ble 4344d0 <__cxa_atexit@plt+0x41ddc0> │ │ │ │ + ble 4344f8 <__cxa_atexit@plt+0x41dde8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r7, r8, fp} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ - ldr r3, [pc, #116] @ 434520 <__cxa_atexit@plt+0x41de10> │ │ │ │ + b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + ldr r3, [pc, #116] @ 434548 <__cxa_atexit@plt+0x41de38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ sub r7, r9, #9 │ │ │ │ @@ -1079149,1037 +1079159,1037 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, sl │ │ │ │ str lr, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ str fp, [r6, #12]! │ │ │ │ add r3, r8, sl │ │ │ │ - ldr r2, [pc, #44] @ 43451c <__cxa_atexit@plt+0x41de0c> │ │ │ │ + ldr r2, [pc, #44] @ 434544 <__cxa_atexit@plt+0x41de34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r2, #184, 10 @ 0x2e000000 │ │ │ │ - orreq sl, r2, #164, 6 @ 0x90000002 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r2, #144, 10 @ 0x24000000 │ │ │ │ + orreq sl, r2, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 434570 <__cxa_atexit@plt+0x41de60> │ │ │ │ - ldr r3, [pc, #60] @ 434588 <__cxa_atexit@plt+0x41de78> │ │ │ │ + bcc 434598 <__cxa_atexit@plt+0x41de88> │ │ │ │ + ldr r3, [pc, #60] @ 4345b0 <__cxa_atexit@plt+0x41dea0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 43458c <__cxa_atexit@plt+0x41de7c> │ │ │ │ + ldr r2, [pc, #56] @ 4345b4 <__cxa_atexit@plt+0x41dea4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r2, r8} │ │ │ │ str r3, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #1 │ │ │ │ sub r8, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 434590 <__cxa_atexit@plt+0x41de80> │ │ │ │ + ldr r7, [pc, #24] @ 4345b8 <__cxa_atexit@plt+0x41dea8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - cmpeq pc, #80, 30 @ 0x140 │ │ │ │ + cmpeq pc, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 434618 <__cxa_atexit@plt+0x41df08> │ │ │ │ - ldr r7, [pc, #168] @ 43465c <__cxa_atexit@plt+0x41df4c> │ │ │ │ + bhi 434640 <__cxa_atexit@plt+0x41df30> │ │ │ │ + ldr r7, [pc, #168] @ 434684 <__cxa_atexit@plt+0x41df74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r2] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 434628 <__cxa_atexit@plt+0x41df18> │ │ │ │ - ldr r7, [pc, #144] @ 434660 <__cxa_atexit@plt+0x41df50> │ │ │ │ + bcc 434650 <__cxa_atexit@plt+0x41df40> │ │ │ │ + ldr r7, [pc, #144] @ 434688 <__cxa_atexit@plt+0x41df78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #140] @ 434664 <__cxa_atexit@plt+0x41df54> │ │ │ │ + ldr r0, [pc, #140] @ 43468c <__cxa_atexit@plt+0x41df7c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r3, #1 │ │ │ │ sub r8, r3, #9 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 434648 <__cxa_atexit@plt+0x41df38> │ │ │ │ - ldr r2, [pc, #112] @ 434670 <__cxa_atexit@plt+0x41df60> │ │ │ │ + bcc 434670 <__cxa_atexit@plt+0x41df60> │ │ │ │ + ldr r2, [pc, #112] @ 434698 <__cxa_atexit@plt+0x41df88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 43466c <__cxa_atexit@plt+0x41df5c> │ │ │ │ + ldr r7, [pc, #76] @ 434694 <__cxa_atexit@plt+0x41df84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 434668 <__cxa_atexit@plt+0x41df58> │ │ │ │ + ldr r7, [pc, #56] @ 434690 <__cxa_atexit@plt+0x41df80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - cmpeq pc, #152, 28 @ 0x980 │ │ │ │ - cmpeq pc, #172, 28 @ 0xac0 │ │ │ │ - orreq r9, r2, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq pc, #112, 28 @ 0x700 │ │ │ │ + cmpeq pc, #132, 28 @ 0x840 │ │ │ │ + orreq r9, r2, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4346a8 <__cxa_atexit@plt+0x41df98> │ │ │ │ - ldr r2, [pc, #28] @ 4346b4 <__cxa_atexit@plt+0x41dfa4> │ │ │ │ + bcc 4346d0 <__cxa_atexit@plt+0x41dfc0> │ │ │ │ + ldr r2, [pc, #28] @ 4346dc <__cxa_atexit@plt+0x41dfcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r2, #116, 6 @ 0xd0000001 │ │ │ │ - cmpeq pc, #12, 28 @ 0xc0 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r2, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq pc, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4346f8 <__cxa_atexit@plt+0x41dfe8> │ │ │ │ - ldr r3, [pc, #44] @ 434710 <__cxa_atexit@plt+0x41e000> │ │ │ │ + bhi 434720 <__cxa_atexit@plt+0x41e010> │ │ │ │ + ldr r3, [pc, #44] @ 434738 <__cxa_atexit@plt+0x41e028> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 434714 <__cxa_atexit@plt+0x41e004> │ │ │ │ + ldr r2, [pc, #40] @ 43473c <__cxa_atexit@plt+0x41e02c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #24] @ 434718 <__cxa_atexit@plt+0x41e008> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #24] @ 434740 <__cxa_atexit@plt+0x41e030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #224, 26 @ 0x3800 │ │ │ │ - cmpeq pc, #220, 26 @ 0x3700 │ │ │ │ - cmpeq pc, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq pc, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq pc, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq pc, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 434754 <__cxa_atexit@plt+0x41e044> │ │ │ │ - ldr r3, [pc, #48] @ 43476c <__cxa_atexit@plt+0x41e05c> │ │ │ │ + bne 43477c <__cxa_atexit@plt+0x41e06c> │ │ │ │ + ldr r3, [pc, #48] @ 434794 <__cxa_atexit@plt+0x41e084> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 434770 <__cxa_atexit@plt+0x41e060> │ │ │ │ + ldr r2, [pc, #44] @ 434798 <__cxa_atexit@plt+0x41e088> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #12] @ 434768 <__cxa_atexit@plt+0x41e058> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #12] @ 434790 <__cxa_atexit@plt+0x41e080> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #156, 22 @ 0x27000 │ │ │ │ + cmpeq pc, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #224, 20 @ 0xe0000 │ │ │ │ - cmpeq pc, #84, 26 @ 0x1500 │ │ │ │ + cmpeq pc, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq pc, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 434798 <__cxa_atexit@plt+0x41e088> │ │ │ │ + ldr r3, [pc, #16] @ 4347c0 <__cxa_atexit@plt+0x41e0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ - cmpeq pc, #60, 26 @ 0xf00 │ │ │ │ - cmpeq pc, #56, 26 @ 0xe00 │ │ │ │ + b 785e80 <__cxa_atexit@plt+0x76f770> │ │ │ │ + cmpeq pc, #20, 26 @ 0x500 │ │ │ │ + cmpeq pc, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4347d8 <__cxa_atexit@plt+0x41e0c8> │ │ │ │ - ldr r5, [pc, #44] @ 4347ec <__cxa_atexit@plt+0x41e0dc> │ │ │ │ + bhi 434800 <__cxa_atexit@plt+0x41e0f0> │ │ │ │ + ldr r5, [pc, #44] @ 434814 <__cxa_atexit@plt+0x41e104> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #40] @ 4347f0 <__cxa_atexit@plt+0x41e0e0> │ │ │ │ + ldr r2, [pc, #40] @ 434818 <__cxa_atexit@plt+0x41e108> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #20] @ 4347f4 <__cxa_atexit@plt+0x41e0e4> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #20] @ 43481c <__cxa_atexit@plt+0x41e10c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq pc, #4, 26 @ 0x100 │ │ │ │ - cmpeq pc, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq pc, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 434848 <__cxa_atexit@plt+0x41e138> │ │ │ │ + bhi 434870 <__cxa_atexit@plt+0x41e160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434850 <__cxa_atexit@plt+0x41e140> │ │ │ │ - ldr r2, [pc, #64] @ 43486c <__cxa_atexit@plt+0x41e15c> │ │ │ │ + bcc 434878 <__cxa_atexit@plt+0x41e168> │ │ │ │ + ldr r2, [pc, #64] @ 434894 <__cxa_atexit@plt+0x41e184> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 434870 <__cxa_atexit@plt+0x41e160> │ │ │ │ + ldr r1, [pc, #60] @ 434898 <__cxa_atexit@plt+0x41e188> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 434858 <__cxa_atexit@plt+0x41e148> │ │ │ │ + b 434880 <__cxa_atexit@plt+0x41e170> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 434868 <__cxa_atexit@plt+0x41e158> │ │ │ │ + ldr r7, [pc, #8] @ 434890 <__cxa_atexit@plt+0x41e180> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ + cmpeq pc, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4348c4 <__cxa_atexit@plt+0x41e1b4> │ │ │ │ + bne 4348ec <__cxa_atexit@plt+0x41e1dc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 4348e8 <__cxa_atexit@plt+0x41e1d8> │ │ │ │ + ldr lr, [pc, #64] @ 434910 <__cxa_atexit@plt+0x41e200> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4348e0 <__cxa_atexit@plt+0x41e1d0> │ │ │ │ - b 4348fc <__cxa_atexit@plt+0x41e1ec> │ │ │ │ - ldr r7, [pc, #32] @ 4348ec <__cxa_atexit@plt+0x41e1dc> │ │ │ │ + beq 434908 <__cxa_atexit@plt+0x41e1f8> │ │ │ │ + b 434924 <__cxa_atexit@plt+0x41e214> │ │ │ │ + ldr r7, [pc, #32] @ 434914 <__cxa_atexit@plt+0x41e204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r9, r2, #204, 26 @ 0x3300 │ │ │ │ - cmpeq pc, #116, 20 @ 0x74000 │ │ │ │ + orreq r9, r2, #164, 26 @ 0x2900 │ │ │ │ + cmpeq pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 434954 <__cxa_atexit@plt+0x41e244> │ │ │ │ + bne 43497c <__cxa_atexit@plt+0x41e26c> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r2, r3, r9 │ │ │ │ - bmi 434964 <__cxa_atexit@plt+0x41e254> │ │ │ │ - ldr r1, [pc, #100] @ 434984 <__cxa_atexit@plt+0x41e274> │ │ │ │ + bmi 43498c <__cxa_atexit@plt+0x41e27c> │ │ │ │ + ldr r1, [pc, #100] @ 4349ac <__cxa_atexit@plt+0x41e29c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434978 <__cxa_atexit@plt+0x41e268> │ │ │ │ + beq 4349a0 <__cxa_atexit@plt+0x41e290> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #68] @ 434988 <__cxa_atexit@plt+0x41e278> │ │ │ │ + ldr r3, [pc, #68] @ 4349b0 <__cxa_atexit@plt+0x41e2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 43498c <__cxa_atexit@plt+0x41e27c> │ │ │ │ + ldr r7, [pc, #32] @ 4349b4 <__cxa_atexit@plt+0x41e2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r9, r2, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq pc, #200, 18 @ 0x320000 │ │ │ │ + orreq r9, r2, #200, 30 @ 0x320 │ │ │ │ + cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 4349b8 <__cxa_atexit@plt+0x41e2a8> │ │ │ │ + ldr r3, [pc, #16] @ 4349e0 <__cxa_atexit@plt+0x41e2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434a04 <__cxa_atexit@plt+0x41e2f4> │ │ │ │ - ldr r2, [pc, #52] @ 434a1c <__cxa_atexit@plt+0x41e30c> │ │ │ │ + bcc 434a2c <__cxa_atexit@plt+0x41e31c> │ │ │ │ + ldr r2, [pc, #52] @ 434a44 <__cxa_atexit@plt+0x41e334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 434a20 <__cxa_atexit@plt+0x41e310> │ │ │ │ + ldr r3, [pc, #20] @ 434a48 <__cxa_atexit@plt+0x41e338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r2, #96, 16 @ 0x600000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434a64 <__cxa_atexit@plt+0x41e354> │ │ │ │ + bcc 434a8c <__cxa_atexit@plt+0x41e37c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 434a7c <__cxa_atexit@plt+0x41e36c> │ │ │ │ + ldr r1, [pc, #36] @ 434aa4 <__cxa_atexit@plt+0x41e394> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 434a80 <__cxa_atexit@plt+0x41e370> │ │ │ │ + ldr r3, [pc, #20] @ 434aa8 <__cxa_atexit@plt+0x41e398> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r2, #240, 14 @ 0x3c00000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r2, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq pc, #84, 20 @ 0x54000 │ │ │ │ + cmpeq pc, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 434af4 <__cxa_atexit@plt+0x41e3e4> │ │ │ │ - ldr r6, [pc, #128] @ 434b2c <__cxa_atexit@plt+0x41e41c> │ │ │ │ + bhi 434b1c <__cxa_atexit@plt+0x41e40c> │ │ │ │ + ldr r6, [pc, #128] @ 434b54 <__cxa_atexit@plt+0x41e444> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-4]! │ │ │ │ sub r6, r2, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 434b08 <__cxa_atexit@plt+0x41e3f8> │ │ │ │ + bhi 434b30 <__cxa_atexit@plt+0x41e420> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 434b10 <__cxa_atexit@plt+0x41e400> │ │ │ │ - ldr r2, [pc, #96] @ 434b38 <__cxa_atexit@plt+0x41e428> │ │ │ │ + bcc 434b38 <__cxa_atexit@plt+0x41e428> │ │ │ │ + ldr r2, [pc, #96] @ 434b60 <__cxa_atexit@plt+0x41e450> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 434b3c <__cxa_atexit@plt+0x41e42c> │ │ │ │ + ldr r1, [pc, #92] @ 434b64 <__cxa_atexit@plt+0x41e454> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ - ldr r7, [pc, #56] @ 434b34 <__cxa_atexit@plt+0x41e424> │ │ │ │ + b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + ldr r7, [pc, #56] @ 434b5c <__cxa_atexit@plt+0x41e44c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 434b18 <__cxa_atexit@plt+0x41e408> │ │ │ │ + b 434b40 <__cxa_atexit@plt+0x41e430> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 434b30 <__cxa_atexit@plt+0x41e420> │ │ │ │ + ldr r7, [pc, #16] @ 434b58 <__cxa_atexit@plt+0x41e448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq pc, #196, 18 @ 0x310000 │ │ │ │ - cmpeq pc, #252, 18 @ 0x3f0000 │ │ │ │ + cmpeq pc, #156, 18 @ 0x270000 │ │ │ │ + cmpeq pc, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434b90 <__cxa_atexit@plt+0x41e480> │ │ │ │ - ldr lr, [pc, #60] @ 434ba8 <__cxa_atexit@plt+0x41e498> │ │ │ │ + bcc 434bb8 <__cxa_atexit@plt+0x41e4a8> │ │ │ │ + ldr lr, [pc, #60] @ 434bd0 <__cxa_atexit@plt+0x41e4c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 434bac <__cxa_atexit@plt+0x41e49c> │ │ │ │ + ldr r3, [pc, #20] @ 434bd4 <__cxa_atexit@plt+0x41e4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r2, #244, 10 @ 0x3d000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r2, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434bf8 <__cxa_atexit@plt+0x41e4e8> │ │ │ │ + bcc 434c20 <__cxa_atexit@plt+0x41e510> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 434c10 <__cxa_atexit@plt+0x41e500> │ │ │ │ + ldr r0, [pc, #44] @ 434c38 <__cxa_atexit@plt+0x41e528> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 434c14 <__cxa_atexit@plt+0x41e504> │ │ │ │ + ldr r3, [pc, #20] @ 434c3c <__cxa_atexit@plt+0x41e52c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r2, #124, 10 @ 0x1f000000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r2, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 434ca0 <__cxa_atexit@plt+0x41e590> │ │ │ │ - ldr r2, [pc, #112] @ 434ca8 <__cxa_atexit@plt+0x41e598> │ │ │ │ + bhi 434cc8 <__cxa_atexit@plt+0x41e5b8> │ │ │ │ + ldr r2, [pc, #112] @ 434cd0 <__cxa_atexit@plt+0x41e5c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 434c94 <__cxa_atexit@plt+0x41e584> │ │ │ │ - ldr r2, [pc, #84] @ 434cac <__cxa_atexit@plt+0x41e59c> │ │ │ │ + beq 434cbc <__cxa_atexit@plt+0x41e5ac> │ │ │ │ + ldr r2, [pc, #84] @ 434cd4 <__cxa_atexit@plt+0x41e5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434c94 <__cxa_atexit@plt+0x41e584> │ │ │ │ - ldr r3, [pc, #64] @ 434cb0 <__cxa_atexit@plt+0x41e5a0> │ │ │ │ + beq 434cbc <__cxa_atexit@plt+0x41e5ac> │ │ │ │ + ldr r3, [pc, #64] @ 434cd8 <__cxa_atexit@plt+0x41e5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 434d04 <__cxa_atexit@plt+0x41e5f4> │ │ │ │ + ldr r3, [pc, #64] @ 434d2c <__cxa_atexit@plt+0x41e61c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434cfc <__cxa_atexit@plt+0x41e5ec> │ │ │ │ + beq 434d24 <__cxa_atexit@plt+0x41e614> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 434d08 <__cxa_atexit@plt+0x41e5f8> │ │ │ │ + ldr r0, [pc, #32] @ 434d30 <__cxa_atexit@plt+0x41e620> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 434d3c <__cxa_atexit@plt+0x41e62c> │ │ │ │ + ldr r0, [pc, #20] @ 434d64 <__cxa_atexit@plt+0x41e654> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #188] @ 434e0c <__cxa_atexit@plt+0x41e6fc> │ │ │ │ + ldr r2, [pc, #188] @ 434e34 <__cxa_atexit@plt+0x41e724> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 434db8 <__cxa_atexit@plt+0x41e6a8> │ │ │ │ + beq 434de0 <__cxa_atexit@plt+0x41e6d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #12 │ │ │ │ cmp r2, ip │ │ │ │ - bcc 434df8 <__cxa_atexit@plt+0x41e6e8> │ │ │ │ + bcc 434e20 <__cxa_atexit@plt+0x41e710> │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r1, #8]! │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ add r9, r0, r2 │ │ │ │ cmp sl, r9 │ │ │ │ - bcs 434dc4 <__cxa_atexit@plt+0x41e6b4> │ │ │ │ + bcs 434dec <__cxa_atexit@plt+0x41e6dc> │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 242cd44 <__cxa_atexit@plt+0x2416634> │ │ │ │ + b 785e88 <__cxa_atexit@plt+0x76f778> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #48] @ 434e10 <__cxa_atexit@plt+0x41e700> │ │ │ │ + ldr r3, [pc, #48] @ 434e38 <__cxa_atexit@plt+0x41e728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq r8, r2, #200, 24 @ 0xc800 │ │ │ │ + orreq r8, r2, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ - bcc 434ea8 <__cxa_atexit@plt+0x41e798> │ │ │ │ + bcc 434ed0 <__cxa_atexit@plt+0x41e7c0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ ldmib r3, {r8, ip} │ │ │ │ add sl, r0, r2 │ │ │ │ cmp r9, sl │ │ │ │ - bcs 434e6c <__cxa_atexit@plt+0x41e75c> │ │ │ │ + bcs 434e94 <__cxa_atexit@plt+0x41e784> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 242cd44 <__cxa_atexit@plt+0x2416634> │ │ │ │ + b 785e88 <__cxa_atexit@plt+0x76f778> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r7, [pc, #44] @ 434eb8 <__cxa_atexit@plt+0x41e7a8> │ │ │ │ + ldr r7, [pc, #44] @ 434ee0 <__cxa_atexit@plt+0x41e7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r2, #28, 24 @ 0x1c00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r2, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 434f44 <__cxa_atexit@plt+0x41e834> │ │ │ │ - ldr r2, [pc, #112] @ 434f4c <__cxa_atexit@plt+0x41e83c> │ │ │ │ + bhi 434f6c <__cxa_atexit@plt+0x41e85c> │ │ │ │ + ldr r2, [pc, #112] @ 434f74 <__cxa_atexit@plt+0x41e864> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 434f38 <__cxa_atexit@plt+0x41e828> │ │ │ │ - ldr r2, [pc, #84] @ 434f50 <__cxa_atexit@plt+0x41e840> │ │ │ │ + beq 434f60 <__cxa_atexit@plt+0x41e850> │ │ │ │ + ldr r2, [pc, #84] @ 434f78 <__cxa_atexit@plt+0x41e868> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434f38 <__cxa_atexit@plt+0x41e828> │ │ │ │ - ldr r3, [pc, #64] @ 434f54 <__cxa_atexit@plt+0x41e844> │ │ │ │ + beq 434f60 <__cxa_atexit@plt+0x41e850> │ │ │ │ + ldr r3, [pc, #64] @ 434f7c <__cxa_atexit@plt+0x41e86c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 434fa8 <__cxa_atexit@plt+0x41e898> │ │ │ │ + ldr r3, [pc, #64] @ 434fd0 <__cxa_atexit@plt+0x41e8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 434fa0 <__cxa_atexit@plt+0x41e890> │ │ │ │ + beq 434fc8 <__cxa_atexit@plt+0x41e8b8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 434fac <__cxa_atexit@plt+0x41e89c> │ │ │ │ + ldr r0, [pc, #32] @ 434fd4 <__cxa_atexit@plt+0x41e8c4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 434fe0 <__cxa_atexit@plt+0x41e8d0> │ │ │ │ + ldr r0, [pc, #20] @ 435008 <__cxa_atexit@plt+0x41e8f8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #188] @ 4350b0 <__cxa_atexit@plt+0x41e9a0> │ │ │ │ + ldr r2, [pc, #188] @ 4350d8 <__cxa_atexit@plt+0x41e9c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 43505c <__cxa_atexit@plt+0x41e94c> │ │ │ │ + beq 435084 <__cxa_atexit@plt+0x41e974> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #12 │ │ │ │ cmp r2, ip │ │ │ │ - bcc 43509c <__cxa_atexit@plt+0x41e98c> │ │ │ │ + bcc 4350c4 <__cxa_atexit@plt+0x41e9b4> │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r1, #8]! │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ add r9, r0, r2 │ │ │ │ cmp sl, r9 │ │ │ │ - bcs 435068 <__cxa_atexit@plt+0x41e958> │ │ │ │ + bcs 435090 <__cxa_atexit@plt+0x41e980> │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 242cd44 <__cxa_atexit@plt+0x2416634> │ │ │ │ + b 785e88 <__cxa_atexit@plt+0x76f778> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #48] @ 4350b4 <__cxa_atexit@plt+0x41e9a4> │ │ │ │ + ldr r3, [pc, #48] @ 4350dc <__cxa_atexit@plt+0x41e9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq r8, r2, #36, 20 @ 0x24000 │ │ │ │ + orreq r8, r2, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ - bcc 43514c <__cxa_atexit@plt+0x41ea3c> │ │ │ │ + bcc 435174 <__cxa_atexit@plt+0x41ea64> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ ldmib r3, {r8, ip} │ │ │ │ add sl, r0, r2 │ │ │ │ cmp r9, sl │ │ │ │ - bcs 435110 <__cxa_atexit@plt+0x41ea00> │ │ │ │ + bcs 435138 <__cxa_atexit@plt+0x41ea28> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 242cd44 <__cxa_atexit@plt+0x2416634> │ │ │ │ + b 785e88 <__cxa_atexit@plt+0x76f778> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r7, [pc, #44] @ 43515c <__cxa_atexit@plt+0x41ea4c> │ │ │ │ + ldr r7, [pc, #44] @ 435184 <__cxa_atexit@plt+0x41ea74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r2, #120, 18 @ 0x1e0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r2, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4351ac <__cxa_atexit@plt+0x41ea9c> │ │ │ │ - ldr r3, [pc, #60] @ 4351c4 <__cxa_atexit@plt+0x41eab4> │ │ │ │ + bcc 4351d4 <__cxa_atexit@plt+0x41eac4> │ │ │ │ + ldr r3, [pc, #60] @ 4351ec <__cxa_atexit@plt+0x41eadc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 4351c8 <__cxa_atexit@plt+0x41eab8> │ │ │ │ + ldr r2, [pc, #56] @ 4351f0 <__cxa_atexit@plt+0x41eae0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r2, r8} │ │ │ │ str r3, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #1 │ │ │ │ sub r8, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4351cc <__cxa_atexit@plt+0x41eabc> │ │ │ │ + ldr r7, [pc, #24] @ 4351f4 <__cxa_atexit@plt+0x41eae4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - cmpeq pc, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq pc, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 435254 <__cxa_atexit@plt+0x41eb44> │ │ │ │ - ldr r7, [pc, #168] @ 435298 <__cxa_atexit@plt+0x41eb88> │ │ │ │ + bhi 43527c <__cxa_atexit@plt+0x41eb6c> │ │ │ │ + ldr r7, [pc, #168] @ 4352c0 <__cxa_atexit@plt+0x41ebb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r2] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 435264 <__cxa_atexit@plt+0x41eb54> │ │ │ │ - ldr r7, [pc, #144] @ 43529c <__cxa_atexit@plt+0x41eb8c> │ │ │ │ + bcc 43528c <__cxa_atexit@plt+0x41eb7c> │ │ │ │ + ldr r7, [pc, #144] @ 4352c4 <__cxa_atexit@plt+0x41ebb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #140] @ 4352a0 <__cxa_atexit@plt+0x41eb90> │ │ │ │ + ldr r0, [pc, #140] @ 4352c8 <__cxa_atexit@plt+0x41ebb8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r7, r3, #1 │ │ │ │ sub r8, r3, #9 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 435284 <__cxa_atexit@plt+0x41eb74> │ │ │ │ - ldr r2, [pc, #112] @ 4352ac <__cxa_atexit@plt+0x41eb9c> │ │ │ │ + bcc 4352ac <__cxa_atexit@plt+0x41eb9c> │ │ │ │ + ldr r2, [pc, #112] @ 4352d4 <__cxa_atexit@plt+0x41ebc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 4352a8 <__cxa_atexit@plt+0x41eb98> │ │ │ │ + ldr r7, [pc, #76] @ 4352d0 <__cxa_atexit@plt+0x41ebc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4352a4 <__cxa_atexit@plt+0x41eb94> │ │ │ │ + ldr r7, [pc, #56] @ 4352cc <__cxa_atexit@plt+0x41ebbc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - cmpeq pc, #148, 4 @ 0x40000009 │ │ │ │ - cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ - orreq r8, r2, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq pc, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq pc, #128, 4 │ │ │ │ + orreq r8, r2, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4352e4 <__cxa_atexit@plt+0x41ebd4> │ │ │ │ - ldr r2, [pc, #28] @ 4352f0 <__cxa_atexit@plt+0x41ebe0> │ │ │ │ + bcc 43530c <__cxa_atexit@plt+0x41ebfc> │ │ │ │ + ldr r2, [pc, #28] @ 435318 <__cxa_atexit@plt+0x41ec08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r8, r2, #56, 14 @ 0xe00000 │ │ │ │ - cmpeq pc, #208, 2 @ 0x34 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r8, r2, #16, 14 @ 0x400000 │ │ │ │ + cmpeq pc, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 435334 <__cxa_atexit@plt+0x41ec24> │ │ │ │ - ldr r3, [pc, #44] @ 43534c <__cxa_atexit@plt+0x41ec3c> │ │ │ │ + bhi 43535c <__cxa_atexit@plt+0x41ec4c> │ │ │ │ + ldr r3, [pc, #44] @ 435374 <__cxa_atexit@plt+0x41ec64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 435350 <__cxa_atexit@plt+0x41ec40> │ │ │ │ + ldr r2, [pc, #40] @ 435378 <__cxa_atexit@plt+0x41ec68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #24] @ 435354 <__cxa_atexit@plt+0x41ec44> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #24] @ 43537c <__cxa_atexit@plt+0x41ec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #220, 2 @ 0x37 │ │ │ │ - cmpeq pc, #204, 2 @ 0x33 │ │ │ │ - cmpeq pc, #112, 2 │ │ │ │ + cmpeq pc, #180, 2 @ 0x2d │ │ │ │ + cmpeq pc, #164, 2 @ 0x29 │ │ │ │ + cmpeq pc, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 435390 <__cxa_atexit@plt+0x41ec80> │ │ │ │ - ldr r3, [pc, #48] @ 4353a8 <__cxa_atexit@plt+0x41ec98> │ │ │ │ + bne 4353b8 <__cxa_atexit@plt+0x41eca8> │ │ │ │ + ldr r3, [pc, #48] @ 4353d0 <__cxa_atexit@plt+0x41ecc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 4353ac <__cxa_atexit@plt+0x41ec9c> │ │ │ │ + ldr r2, [pc, #44] @ 4353d4 <__cxa_atexit@plt+0x41ecc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - ldr r7, [pc, #12] @ 4353a4 <__cxa_atexit@plt+0x41ec94> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + ldr r7, [pc, #12] @ 4353cc <__cxa_atexit@plt+0x41ecbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 30 @ 0x180 │ │ │ │ + cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #164, 28 @ 0xa40 │ │ │ │ - cmpeq pc, #24, 2 │ │ │ │ + cmpeq pc, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq pc, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4353d4 <__cxa_atexit@plt+0x41ecc4> │ │ │ │ + ldr r3, [pc, #16] @ 4353fc <__cxa_atexit@plt+0x41ecec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ - cmpeq pc, #0, 2 │ │ │ │ + b 785e80 <__cxa_atexit@plt+0x76f770> │ │ │ │ + cmpeq pc, #216 @ 0xd8 │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 43545c <__cxa_atexit@plt+0x41ed4c> │ │ │ │ + bcc 435484 <__cxa_atexit@plt+0x41ed74> │ │ │ │ ldr r3, [r5, #40]! @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #-4] │ │ │ │ - ldr ip, [pc, #84] @ 43547c <__cxa_atexit@plt+0x41ed6c> │ │ │ │ + ldr ip, [pc, #84] @ 4354a4 <__cxa_atexit@plt+0x41ed94> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r7, #4] │ │ │ │ str r2, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str lr, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ stm lr, {r0, r3, r4, sl} │ │ │ │ str r9, [r7, #36] @ 0x24 │ │ │ │ str r8, [r7, #40] @ 0x28 │ │ │ │ str fp, [r7, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 435480 <__cxa_atexit@plt+0x41ed70> │ │ │ │ + ldr r7, [pc, #28] @ 4354a8 <__cxa_atexit@plt+0x41ed98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #12, 10 @ 0x3000000 │ │ │ │ - cmpeq pc, #172 @ 0xac │ │ │ │ + orreq r9, r2, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq pc, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 435520 <__cxa_atexit@plt+0x41ee10> │ │ │ │ + bcc 435548 <__cxa_atexit@plt+0x41ee38> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r5, #24] │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ str ip, [sp, #8] │ │ │ │ - ldr r0, [pc, #88] @ 435540 <__cxa_atexit@plt+0x41ee30> │ │ │ │ + ldr r0, [pc, #88] @ 435568 <__cxa_atexit@plt+0x41ee58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r7, {r0, r8, r9, sl} │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r7, #32] │ │ │ │ @@ -1080187,73 +1080197,73 @@ │ │ │ │ str fp, [r7, #40] @ 0x28 │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 435544 <__cxa_atexit@plt+0x41ee34> │ │ │ │ + ldr r7, [pc, #28] @ 43556c <__cxa_atexit@plt+0x41ee5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #76, 8 @ 0x4c000000 │ │ │ │ - cmpeq pc, #232, 30 @ 0x3a0 │ │ │ │ + orreq r9, r2, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq pc, #192, 30 @ 0x300 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435580 <__cxa_atexit@plt+0x41ee70> │ │ │ │ + bhi 4355a8 <__cxa_atexit@plt+0x41ee98> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #28] @ 435588 <__cxa_atexit@plt+0x41ee78> │ │ │ │ + ldr r0, [pc, #28] @ 4355b0 <__cxa_atexit@plt+0x41eea0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 435598 <__cxa_atexit@plt+0x41ee88> │ │ │ │ + b 4355c0 <__cxa_atexit@plt+0x41eeb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, #164, 6 @ 0x90000002 │ │ │ │ + orreq r8, r2, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 435698 <__cxa_atexit@plt+0x41ef88> │ │ │ │ + bcc 4356c0 <__cxa_atexit@plt+0x41efb0> │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r4, fp, r8 │ │ │ │ sub sl, r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #59 @ 0x3b │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 435648 <__cxa_atexit@plt+0x41ef38> │ │ │ │ - ldr r3, [pc, #200] @ 4356b4 <__cxa_atexit@plt+0x41efa4> │ │ │ │ + beq 435670 <__cxa_atexit@plt+0x41ef60> │ │ │ │ + ldr r3, [pc, #200] @ 4356dc <__cxa_atexit@plt+0x41efcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5] │ │ │ │ str r3, [r9, #4]! │ │ │ │ sub r3, r6, #23 │ │ │ │ - ldr lr, [pc, #184] @ 4356b8 <__cxa_atexit@plt+0x41efa8> │ │ │ │ + ldr lr, [pc, #184] @ 4356e0 <__cxa_atexit@plt+0x41efd0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r0, fp │ │ │ │ sub r2, r0, r8 │ │ │ │ - ldr r8, [pc, #172] @ 4356bc <__cxa_atexit@plt+0x41efac> │ │ │ │ + ldr r8, [pc, #172] @ 4356e4 <__cxa_atexit@plt+0x41efd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r4, [r9, #24] │ │ │ │ @@ -1080261,23 +1080271,23 @@ │ │ │ │ str lr, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ str r9, [r9, #40] @ 0x28 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #88] @ 4356a8 <__cxa_atexit@plt+0x41ef98> │ │ │ │ + ldr r7, [pc, #88] @ 4356d0 <__cxa_atexit@plt+0x41efc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #28]! │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ - ldr r3, [pc, #68] @ 4356ac <__cxa_atexit@plt+0x41ef9c> │ │ │ │ + ldr r3, [pc, #68] @ 4356d4 <__cxa_atexit@plt+0x41efc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #64] @ 4356b0 <__cxa_atexit@plt+0x41efa0> │ │ │ │ + ldr r2, [pc, #64] @ 4356d8 <__cxa_atexit@plt+0x41efc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r9, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ sub lr, r9, #20 │ │ │ │ stm lr, {r2, r4, sl} │ │ │ │ stmdb r9, {r3, r7} │ │ │ │ sub r7, r6, #22 │ │ │ │ @@ -1080285,1168 +1080295,1168 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, #40, 6 @ 0xa0000000 │ │ │ │ - orreq r8, r2, #176, 4 │ │ │ │ - orreq r8, r2, #240, 20 @ 0xf0000 │ │ │ │ + orreq r8, r2, #0, 6 │ │ │ │ + orreq r8, r2, #136, 4 @ 0x80000008 │ │ │ │ + orreq r8, r2, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - orreq r8, r2, #24, 6 @ 0x60000000 │ │ │ │ - orreq r8, r2, #80, 22 @ 0x14000 │ │ │ │ + orreq r8, r2, #240, 4 │ │ │ │ + orreq r8, r2, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 435778 <__cxa_atexit@plt+0x41f068> │ │ │ │ - ldr r2, [pc, #180] @ 435794 <__cxa_atexit@plt+0x41f084> │ │ │ │ + bhi 4357a0 <__cxa_atexit@plt+0x41f090> │ │ │ │ + ldr r2, [pc, #180] @ 4357bc <__cxa_atexit@plt+0x41f0ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #172] @ 435798 <__cxa_atexit@plt+0x41f088> │ │ │ │ + ldr r1, [pc, #172] @ 4357c0 <__cxa_atexit@plt+0x41f0b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 435758 <__cxa_atexit@plt+0x41f048> │ │ │ │ + beq 435780 <__cxa_atexit@plt+0x41f070> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 435784 <__cxa_atexit@plt+0x41f074> │ │ │ │ + bcc 4357ac <__cxa_atexit@plt+0x41f09c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 435760 <__cxa_atexit@plt+0x41f050> │ │ │ │ - ldr lr, [pc, #124] @ 4357a0 <__cxa_atexit@plt+0x41f090> │ │ │ │ + beq 435788 <__cxa_atexit@plt+0x41f078> │ │ │ │ + ldr lr, [pc, #124] @ 4357c8 <__cxa_atexit@plt+0x41f0b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #112] @ 4357a4 <__cxa_atexit@plt+0x41f094> │ │ │ │ + ldr r3, [pc, #112] @ 4357cc <__cxa_atexit@plt+0x41f0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ - b 435598 <__cxa_atexit@plt+0x41ee88> │ │ │ │ + b 4355c0 <__cxa_atexit@plt+0x41eeb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 43579c <__cxa_atexit@plt+0x41f08c> │ │ │ │ + ldr r7, [pc, #52] @ 4357c4 <__cxa_atexit@plt+0x41f0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #-8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r8, r2, #36, 4 @ 0x40000002 │ │ │ │ - orreq r8, r2, #16, 4 │ │ │ │ + orreq r8, r2, #252, 2 @ 0x3f │ │ │ │ + orreq r8, r2, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43581c <__cxa_atexit@plt+0x41f10c> │ │ │ │ + bcc 435844 <__cxa_atexit@plt+0x41f134> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 435808 <__cxa_atexit@plt+0x41f0f8> │ │ │ │ - ldr lr, [pc, #92] @ 435830 <__cxa_atexit@plt+0x41f120> │ │ │ │ + beq 435830 <__cxa_atexit@plt+0x41f120> │ │ │ │ + ldr lr, [pc, #92] @ 435858 <__cxa_atexit@plt+0x41f148> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 435834 <__cxa_atexit@plt+0x41f124> │ │ │ │ + ldr r1, [pc, #80] @ 43585c <__cxa_atexit@plt+0x41f14c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 435598 <__cxa_atexit@plt+0x41ee88> │ │ │ │ - ldr r7, [pc, #28] @ 43582c <__cxa_atexit@plt+0x41f11c> │ │ │ │ + b 4355c0 <__cxa_atexit@plt+0x41eeb0> │ │ │ │ + ldr r7, [pc, #28] @ 435854 <__cxa_atexit@plt+0x41f144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r2, #104, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r2, #64, 2 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 435858 <__cxa_atexit@plt+0x41f148> │ │ │ │ + ldr r3, [pc, #16] @ 435880 <__cxa_atexit@plt+0x41f170> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmpeq pc, #84, 22 @ 0x15000 │ │ │ │ - cmpeq pc, #80, 22 @ 0x14000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmpeq pc, #44, 22 @ 0xb000 │ │ │ │ + cmpeq pc, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4358dc <__cxa_atexit@plt+0x41f1cc> │ │ │ │ - ldr r2, [pc, #124] @ 4358fc <__cxa_atexit@plt+0x41f1ec> │ │ │ │ + bhi 435904 <__cxa_atexit@plt+0x41f1f4> │ │ │ │ + ldr r2, [pc, #124] @ 435924 <__cxa_atexit@plt+0x41f214> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 435900 <__cxa_atexit@plt+0x41f1f0> │ │ │ │ + ldr r1, [pc, #116] @ 435928 <__cxa_atexit@plt+0x41f218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4358d0 <__cxa_atexit@plt+0x41f1c0> │ │ │ │ - ldr r7, [pc, #92] @ 435904 <__cxa_atexit@plt+0x41f1f4> │ │ │ │ + beq 4358f8 <__cxa_atexit@plt+0x41f1e8> │ │ │ │ + ldr r7, [pc, #92] @ 43592c <__cxa_atexit@plt+0x41f21c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4358e8 <__cxa_atexit@plt+0x41f1d8> │ │ │ │ + bhi 435910 <__cxa_atexit@plt+0x41f200> │ │ │ │ mov r5, #1 │ │ │ │ str r5, [r3, #-20] @ 0xffffffec │ │ │ │ str r9, [r3, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 433ac4 <__cxa_atexit@plt+0x41d3b4> │ │ │ │ + b 433aec <__cxa_atexit@plt+0x41d3dc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 435908 <__cxa_atexit@plt+0x41f1f8> │ │ │ │ + ldr r7, [pc, #24] @ 435930 <__cxa_atexit@plt+0x41f220> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r8, r2, #132 @ 0x84 │ │ │ │ + orreq r8, r2, #92 @ 0x5c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq pc, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq pc, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq pc, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 43595c <__cxa_atexit@plt+0x41f24c> │ │ │ │ + ldr r3, [pc, #56] @ 435984 <__cxa_atexit@plt+0x41f274> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 435948 <__cxa_atexit@plt+0x41f238> │ │ │ │ + bhi 435970 <__cxa_atexit@plt+0x41f260> │ │ │ │ mov r3, #1 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 433ac4 <__cxa_atexit@plt+0x41d3b4> │ │ │ │ - ldr r7, [pc, #16] @ 435960 <__cxa_atexit@plt+0x41f250> │ │ │ │ + b 433aec <__cxa_atexit@plt+0x41d3dc> │ │ │ │ + ldr r7, [pc, #16] @ 435988 <__cxa_atexit@plt+0x41f278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq pc, #108, 20 @ 0x6c000 │ │ │ │ - cmpeq pc, #72, 20 @ 0x48000 │ │ │ │ + cmpeq pc, #68, 20 @ 0x44000 │ │ │ │ + cmpeq pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 435988 <__cxa_atexit@plt+0x41f278> │ │ │ │ + ldr r3, [pc, #16] @ 4359b0 <__cxa_atexit@plt+0x41f2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ - cmpeq pc, #60, 20 @ 0x3c000 │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ + cmpeq pc, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4359e0 <__cxa_atexit@plt+0x41f2d0> │ │ │ │ - ldr r2, [pc, #64] @ 4359e8 <__cxa_atexit@plt+0x41f2d8> │ │ │ │ + bhi 435a08 <__cxa_atexit@plt+0x41f2f8> │ │ │ │ + ldr r2, [pc, #64] @ 435a10 <__cxa_atexit@plt+0x41f300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 4359ec <__cxa_atexit@plt+0x41f2dc> │ │ │ │ + ldr r1, [pc, #60] @ 435a14 <__cxa_atexit@plt+0x41f304> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 4359f0 <__cxa_atexit@plt+0x41f2e0> │ │ │ │ + ldr r0, [pc, #52] @ 435a18 <__cxa_atexit@plt+0x41f308> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 4359f4 <__cxa_atexit@plt+0x41f2e4> │ │ │ │ + ldr r0, [pc, #44] @ 435a1c <__cxa_atexit@plt+0x41f30c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ - orreq r7, r2, #84, 30 @ 0x150 │ │ │ │ - orreq r8, r2, #72, 26 @ 0x1200 │ │ │ │ + cmpeq pc, #152, 20 @ 0x98000 │ │ │ │ + orreq r7, r2, #44, 30 @ 0xb0 │ │ │ │ + orreq r8, r2, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 435a2c <__cxa_atexit@plt+0x41f31c> │ │ │ │ + ldr r2, [pc, #36] @ 435a54 <__cxa_atexit@plt+0x41f344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 435a30 <__cxa_atexit@plt+0x41f320> │ │ │ │ + ldr r3, [pc, #32] @ 435a58 <__cxa_atexit@plt+0x41f348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #60, 30 @ 0xf0 │ │ │ │ - orreq r7, r2, #76, 30 @ 0x130 │ │ │ │ + orreq r7, r2, #20, 30 @ 0x50 │ │ │ │ + orreq r7, r2, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435a88 <__cxa_atexit@plt+0x41f378> │ │ │ │ - ldr r2, [pc, #64] @ 435a90 <__cxa_atexit@plt+0x41f380> │ │ │ │ + bhi 435ab0 <__cxa_atexit@plt+0x41f3a0> │ │ │ │ + ldr r2, [pc, #64] @ 435ab8 <__cxa_atexit@plt+0x41f3a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 435a94 <__cxa_atexit@plt+0x41f384> │ │ │ │ + ldr r1, [pc, #60] @ 435abc <__cxa_atexit@plt+0x41f3ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 435a98 <__cxa_atexit@plt+0x41f388> │ │ │ │ + ldr r0, [pc, #52] @ 435ac0 <__cxa_atexit@plt+0x41f3b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 435a9c <__cxa_atexit@plt+0x41f38c> │ │ │ │ + ldr r0, [pc, #44] @ 435ac4 <__cxa_atexit@plt+0x41f3b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ - orreq r7, r2, #172, 28 @ 0xac0 │ │ │ │ - orreq r8, r2, #160, 24 @ 0xa000 │ │ │ │ + cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ + orreq r7, r2, #132, 28 @ 0x840 │ │ │ │ + orreq r8, r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 435ad0 <__cxa_atexit@plt+0x41f3c0> │ │ │ │ - ldr r3, [pc, #48] @ 435aec <__cxa_atexit@plt+0x41f3dc> │ │ │ │ + bne 435af8 <__cxa_atexit@plt+0x41f3e8> │ │ │ │ + ldr r3, [pc, #48] @ 435b14 <__cxa_atexit@plt+0x41f404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 435ae4 <__cxa_atexit@plt+0x41f3d4> │ │ │ │ - b 435afc <__cxa_atexit@plt+0x41f3ec> │ │ │ │ - ldr r7, [pc, #24] @ 435af0 <__cxa_atexit@plt+0x41f3e0> │ │ │ │ + beq 435b0c <__cxa_atexit@plt+0x41f3fc> │ │ │ │ + b 435b24 <__cxa_atexit@plt+0x41f414> │ │ │ │ + ldr r7, [pc, #24] @ 435b18 <__cxa_atexit@plt+0x41f408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r7, r2, #128, 28 @ 0x800 │ │ │ │ + orreq r7, r2, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #288] @ 435c24 <__cxa_atexit@plt+0x41f514> │ │ │ │ + ldr r2, [pc, #288] @ 435c4c <__cxa_atexit@plt+0x41f53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add sl, r2, #1 │ │ │ │ cmp r9, #3 │ │ │ │ - beq 435ba4 <__cxa_atexit@plt+0x41f494> │ │ │ │ + beq 435bcc <__cxa_atexit@plt+0x41f4bc> │ │ │ │ cmp r9, #4 │ │ │ │ - beq 435b74 <__cxa_atexit@plt+0x41f464> │ │ │ │ + beq 435b9c <__cxa_atexit@plt+0x41f48c> │ │ │ │ cmp r9, #6 │ │ │ │ - bne 435b98 <__cxa_atexit@plt+0x41f488> │ │ │ │ - ldr r7, [pc, #256] @ 435c30 <__cxa_atexit@plt+0x41f520> │ │ │ │ + bne 435bc0 <__cxa_atexit@plt+0x41f4b0> │ │ │ │ + ldr r7, [pc, #256] @ 435c58 <__cxa_atexit@plt+0x41f548> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #252] @ 435c34 <__cxa_atexit@plt+0x41f524> │ │ │ │ + ldr r3, [pc, #252] @ 435c5c <__cxa_atexit@plt+0x41f54c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r8, r3 │ │ │ │ - beq 435be4 <__cxa_atexit@plt+0x41f4d4> │ │ │ │ - ldr r1, [pc, #236] @ 435c38 <__cxa_atexit@plt+0x41f528> │ │ │ │ + beq 435c0c <__cxa_atexit@plt+0x41f4fc> │ │ │ │ + ldr r1, [pc, #236] @ 435c60 <__cxa_atexit@plt+0x41f550> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #6 │ │ │ │ bl 13b54 │ │ │ │ - ldr r2, [pc, #220] @ 435c3c <__cxa_atexit@plt+0x41f52c> │ │ │ │ + ldr r2, [pc, #220] @ 435c64 <__cxa_atexit@plt+0x41f554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 435be4 <__cxa_atexit@plt+0x41f4d4> │ │ │ │ + beq 435c0c <__cxa_atexit@plt+0x41f4fc> │ │ │ │ cmp r9, #4 │ │ │ │ mov r7, sl │ │ │ │ - bne 435be4 <__cxa_atexit@plt+0x41f4d4> │ │ │ │ - ldr lr, [pc, #172] @ 435c28 <__cxa_atexit@plt+0x41f518> │ │ │ │ + bne 435c0c <__cxa_atexit@plt+0x41f4fc> │ │ │ │ + ldr lr, [pc, #172] @ 435c50 <__cxa_atexit@plt+0x41f540> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #168] @ 435c2c <__cxa_atexit@plt+0x41f51c> │ │ │ │ + ldr r3, [pc, #168] @ 435c54 <__cxa_atexit@plt+0x41f544> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, r3 │ │ │ │ - bne 435bec <__cxa_atexit@plt+0x41f4dc> │ │ │ │ + bne 435c14 <__cxa_atexit@plt+0x41f504> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r7, sl │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #148] @ 435c40 <__cxa_atexit@plt+0x41f530> │ │ │ │ + ldr r7, [pc, #148] @ 435c68 <__cxa_atexit@plt+0x41f558> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ 435c44 <__cxa_atexit@plt+0x41f534> │ │ │ │ + ldr r3, [pc, #144] @ 435c6c <__cxa_atexit@plt+0x41f55c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r8, r3 │ │ │ │ - beq 435be4 <__cxa_atexit@plt+0x41f4d4> │ │ │ │ - ldr r1, [pc, #128] @ 435c48 <__cxa_atexit@plt+0x41f538> │ │ │ │ + beq 435c0c <__cxa_atexit@plt+0x41f4fc> │ │ │ │ + ldr r1, [pc, #128] @ 435c70 <__cxa_atexit@plt+0x41f560> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #3 │ │ │ │ bl 13b54 │ │ │ │ - ldr r2, [pc, #112] @ 435c4c <__cxa_atexit@plt+0x41f53c> │ │ │ │ + ldr r2, [pc, #112] @ 435c74 <__cxa_atexit@plt+0x41f564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 435b18 <__cxa_atexit@plt+0x41f408> │ │ │ │ + bne 435b40 <__cxa_atexit@plt+0x41f430> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrb r3, [r8] │ │ │ │ ldrb r7, [r8, #1] │ │ │ │ ldrb r1, [r8, #2] │ │ │ │ ldrb r0, [r8, #3] │ │ │ │ orr r1, r1, r0, lsl #8 │ │ │ │ orr r3, r3, r7, lsl #8 │ │ │ │ - ldr r0, [pc, #20] @ 435c20 <__cxa_atexit@plt+0x41f510> │ │ │ │ + ldr r0, [pc, #20] @ 435c48 <__cxa_atexit@plt+0x41f538> │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add r7, lr, #2 │ │ │ │ cmp r3, r0 │ │ │ │ addne r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ - orreq r7, r2, #84, 28 @ 0x540 │ │ │ │ - cmpeq pc, #188, 18 @ 0x2f0000 │ │ │ │ - teqeq pc, #565248 @ 0x8a000 │ │ │ │ - cmpeq pc, #248, 18 @ 0x3e0000 │ │ │ │ - teqeq pc, #897024 @ 0xdb000 │ │ │ │ - teqeq pc, #815104 @ 0xc7000 │ │ │ │ - orreq r7, r2, #248, 26 @ 0x3e00 │ │ │ │ - cmpeq pc, #108, 18 @ 0x1b0000 │ │ │ │ - teqeq pc, #417792 @ 0x66000 │ │ │ │ - teqeq pc, #335872 @ 0x52000 │ │ │ │ - orreq r7, r2, #124, 26 @ 0x1f00 │ │ │ │ + orreq r7, r2, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq pc, #148, 18 @ 0x250000 │ │ │ │ + teqeq pc, #100352 @ 0x18800 │ │ │ │ + cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ + teqeq pc, #183296 @ 0x2cc00 │ │ │ │ + teqeq pc, #162816 @ 0x27c00 │ │ │ │ + orreq r7, r2, #208, 26 @ 0x3400 │ │ │ │ + cmpeq pc, #68, 18 @ 0x110000 │ │ │ │ + teqeq pc, #63488 @ 0xf800 │ │ │ │ + teqeq pc, #43008 @ 0xa800 │ │ │ │ + orreq r7, r2, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435ca4 <__cxa_atexit@plt+0x41f594> │ │ │ │ - ldr r2, [pc, #64] @ 435cac <__cxa_atexit@plt+0x41f59c> │ │ │ │ + bhi 435ccc <__cxa_atexit@plt+0x41f5bc> │ │ │ │ + ldr r2, [pc, #64] @ 435cd4 <__cxa_atexit@plt+0x41f5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 435cb0 <__cxa_atexit@plt+0x41f5a0> │ │ │ │ + ldr r1, [pc, #60] @ 435cd8 <__cxa_atexit@plt+0x41f5c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 435cb4 <__cxa_atexit@plt+0x41f5a4> │ │ │ │ + ldr r0, [pc, #52] @ 435cdc <__cxa_atexit@plt+0x41f5cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 435cb8 <__cxa_atexit@plt+0x41f5a8> │ │ │ │ + ldr r0, [pc, #44] @ 435ce0 <__cxa_atexit@plt+0x41f5d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq pc, #212, 14 @ 0x3500000 │ │ │ │ - orreq r7, r2, #144, 24 @ 0x9000 │ │ │ │ - orreq r8, r2, #132, 20 @ 0x84000 │ │ │ │ + cmpeq pc, #172, 14 @ 0x2b00000 │ │ │ │ + orreq r7, r2, #104, 24 @ 0x6800 │ │ │ │ + orreq r8, r2, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 435cf0 <__cxa_atexit@plt+0x41f5e0> │ │ │ │ + ldr r2, [pc, #36] @ 435d18 <__cxa_atexit@plt+0x41f608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 435cf4 <__cxa_atexit@plt+0x41f5e4> │ │ │ │ + ldr r3, [pc, #32] @ 435d1c <__cxa_atexit@plt+0x41f60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #120, 24 @ 0x7800 │ │ │ │ - orreq r7, r2, #136, 24 @ 0x8800 │ │ │ │ + orreq r7, r2, #80, 24 @ 0x5000 │ │ │ │ + orreq r7, r2, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435d4c <__cxa_atexit@plt+0x41f63c> │ │ │ │ - ldr r2, [pc, #64] @ 435d54 <__cxa_atexit@plt+0x41f644> │ │ │ │ + bhi 435d74 <__cxa_atexit@plt+0x41f664> │ │ │ │ + ldr r2, [pc, #64] @ 435d7c <__cxa_atexit@plt+0x41f66c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 435d58 <__cxa_atexit@plt+0x41f648> │ │ │ │ + ldr r1, [pc, #60] @ 435d80 <__cxa_atexit@plt+0x41f670> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 435d5c <__cxa_atexit@plt+0x41f64c> │ │ │ │ + ldr r0, [pc, #52] @ 435d84 <__cxa_atexit@plt+0x41f674> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 435d60 <__cxa_atexit@plt+0x41f650> │ │ │ │ + ldr r0, [pc, #44] @ 435d88 <__cxa_atexit@plt+0x41f678> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ - orreq r7, r2, #232, 22 @ 0x3a000 │ │ │ │ - orreq r8, r2, #220, 18 @ 0x370000 │ │ │ │ + cmpeq pc, #240, 12 @ 0xf000000 │ │ │ │ + orreq r7, r2, #192, 22 @ 0x30000 │ │ │ │ + orreq r8, r2, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 435d98 <__cxa_atexit@plt+0x41f688> │ │ │ │ + ldr r2, [pc, #36] @ 435dc0 <__cxa_atexit@plt+0x41f6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 435d9c <__cxa_atexit@plt+0x41f68c> │ │ │ │ + ldr r3, [pc, #32] @ 435dc4 <__cxa_atexit@plt+0x41f6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #208, 22 @ 0x34000 │ │ │ │ - orreq r7, r2, #224, 22 @ 0x38000 │ │ │ │ + orreq r7, r2, #168, 22 @ 0x2a000 │ │ │ │ + orreq r7, r2, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 435de4 <__cxa_atexit@plt+0x41f6d4> │ │ │ │ - ldr r2, [pc, #48] @ 435df0 <__cxa_atexit@plt+0x41f6e0> │ │ │ │ + bhi 435e0c <__cxa_atexit@plt+0x41f6fc> │ │ │ │ + ldr r2, [pc, #48] @ 435e18 <__cxa_atexit@plt+0x41f708> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 435df4 <__cxa_atexit@plt+0x41f6e4> │ │ │ │ + ldr r1, [pc, #44] @ 435e1c <__cxa_atexit@plt+0x41f70c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #36] @ 435df8 <__cxa_atexit@plt+0x41f6e8> │ │ │ │ + ldr r3, [pc, #36] @ 435e20 <__cxa_atexit@plt+0x41f710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 12 @ 0x6000000 │ │ │ │ - orreq r7, r2, #72, 22 @ 0x12000 │ │ │ │ - orreq r8, r2, #60, 18 @ 0xf0000 │ │ │ │ - cmpeq pc, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq pc, #56, 12 @ 0x3800000 │ │ │ │ + orreq r7, r2, #32, 22 @ 0x8000 │ │ │ │ + orreq r8, r2, #20, 18 @ 0x50000 │ │ │ │ + cmpeq pc, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435e3c <__cxa_atexit@plt+0x41f72c> │ │ │ │ - ldr r3, [pc, #40] @ 435e44 <__cxa_atexit@plt+0x41f734> │ │ │ │ + bhi 435e64 <__cxa_atexit@plt+0x41f754> │ │ │ │ + ldr r3, [pc, #40] @ 435e6c <__cxa_atexit@plt+0x41f75c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 435e48 <__cxa_atexit@plt+0x41f738> │ │ │ │ + ldr r8, [pc, #36] @ 435e70 <__cxa_atexit@plt+0x41f760> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ 435e4c <__cxa_atexit@plt+0x41f73c> │ │ │ │ + ldr r3, [pc, #24] @ 435e74 <__cxa_atexit@plt+0x41f764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 785e58 <__cxa_atexit@plt+0x76f748> │ │ │ │ + b 785e98 <__cxa_atexit@plt+0x76f788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, #216, 10 @ 0x36000000 │ │ │ │ - orreq r7, r2, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq pc, #0, 14 │ │ │ │ + cmpeq pc, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r7, r2, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq pc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 435e70 <__cxa_atexit@plt+0x41f760> │ │ │ │ + ldr r3, [pc, #12] @ 435e98 <__cxa_atexit@plt+0x41f788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785e60 <__cxa_atexit@plt+0x76f750> │ │ │ │ + b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq pc, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq pc, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 435ed0 <__cxa_atexit@plt+0x41f7c0> │ │ │ │ + bne 435ef8 <__cxa_atexit@plt+0x41f7e8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ 435f04 <__cxa_atexit@plt+0x41f7f4> │ │ │ │ + ldr r2, [pc, #104] @ 435f2c <__cxa_atexit@plt+0x41f81c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 435ee8 <__cxa_atexit@plt+0x41f7d8> │ │ │ │ + beq 435f10 <__cxa_atexit@plt+0x41f800> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 435ef4 <__cxa_atexit@plt+0x41f7e4> │ │ │ │ - ldr r7, [pc, #72] @ 435f08 <__cxa_atexit@plt+0x41f7f8> │ │ │ │ + bne 435f1c <__cxa_atexit@plt+0x41f80c> │ │ │ │ + ldr r7, [pc, #72] @ 435f30 <__cxa_atexit@plt+0x41f820> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ 435f0c <__cxa_atexit@plt+0x41f7fc> │ │ │ │ + ldr r0, [pc, #64] @ 435f34 <__cxa_atexit@plt+0x41f824> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 435f10 <__cxa_atexit@plt+0x41f800> │ │ │ │ + ldr r7, [pc, #56] @ 435f38 <__cxa_atexit@plt+0x41f828> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ 435f14 <__cxa_atexit@plt+0x41f804> │ │ │ │ + ldr r0, [pc, #48] @ 435f3c <__cxa_atexit@plt+0x41f82c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ - ldr r9, [pc, #24] @ 435f18 <__cxa_atexit@plt+0x41f808> │ │ │ │ + ldr r9, [pc, #24] @ 435f40 <__cxa_atexit@plt+0x41f830> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ + b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq pc, #244, 10 @ 0x3d000000 │ │ │ │ - cmpeq pc, #232, 10 @ 0x3a000000 │ │ │ │ - cmpeq pc, #188, 10 @ 0x2f000000 │ │ │ │ - cmpeq pc, #176, 10 @ 0x2c000000 │ │ │ │ - orreq r8, r2, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq pc, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq pc, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq pc, #136, 10 @ 0x22000000 │ │ │ │ + orreq r8, r2, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 435f4c <__cxa_atexit@plt+0x41f83c> │ │ │ │ - ldr r7, [pc, #40] @ 435f64 <__cxa_atexit@plt+0x41f854> │ │ │ │ + bne 435f74 <__cxa_atexit@plt+0x41f864> │ │ │ │ + ldr r7, [pc, #40] @ 435f8c <__cxa_atexit@plt+0x41f87c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #32] @ 435f68 <__cxa_atexit@plt+0x41f858> │ │ │ │ + ldr r0, [pc, #32] @ 435f90 <__cxa_atexit@plt+0x41f880> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r9, [pc, #4] @ 435f60 <__cxa_atexit@plt+0x41f850> │ │ │ │ + ldr r9, [pc, #4] @ 435f88 <__cxa_atexit@plt+0x41f878> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785e10 <__cxa_atexit@plt+0x76f700> │ │ │ │ - orreq r8, r2, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq pc, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq pc, #108, 10 @ 0x1b000000 │ │ │ │ - cmpeq pc, #244, 10 @ 0x3d000000 │ │ │ │ + b 785e48 <__cxa_atexit@plt+0x76f738> │ │ │ │ + orreq r8, r2, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq pc, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq pc, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq pc, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 435fbc <__cxa_atexit@plt+0x41f8ac> │ │ │ │ - ldr r3, [pc, #56] @ 435fc4 <__cxa_atexit@plt+0x41f8b4> │ │ │ │ + bhi 435fe4 <__cxa_atexit@plt+0x41f8d4> │ │ │ │ + ldr r3, [pc, #56] @ 435fec <__cxa_atexit@plt+0x41f8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 435fc8 <__cxa_atexit@plt+0x41f8b8> │ │ │ │ + ldr r2, [pc, #52] @ 435ff0 <__cxa_atexit@plt+0x41f8e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #40] @ 435fcc <__cxa_atexit@plt+0x41f8bc> │ │ │ │ + ldr r3, [pc, #40] @ 435ff4 <__cxa_atexit@plt+0x41f8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 435fd0 <__cxa_atexit@plt+0x41f8c0> │ │ │ │ + ldr r3, [pc, #32] @ 435ff8 <__cxa_atexit@plt+0x41f8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #120, 8 @ 0x78000000 │ │ │ │ - orreq r7, r2, #108, 18 @ 0x1b0000 │ │ │ │ - orreq r8, r2, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq pc, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq pc, #80, 8 @ 0x50000000 │ │ │ │ + orreq r7, r2, #68, 18 @ 0x110000 │ │ │ │ + orreq r8, r2, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq pc, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 436030 <__cxa_atexit@plt+0x41f920> │ │ │ │ - ldr r3, [pc, #88] @ 43604c <__cxa_atexit@plt+0x41f93c> │ │ │ │ + bne 436058 <__cxa_atexit@plt+0x41f948> │ │ │ │ + ldr r3, [pc, #88] @ 436074 <__cxa_atexit@plt+0x41f964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436044 <__cxa_atexit@plt+0x41f934> │ │ │ │ - ldr r3, [pc, #68] @ 436050 <__cxa_atexit@plt+0x41f940> │ │ │ │ + beq 43606c <__cxa_atexit@plt+0x41f95c> │ │ │ │ + ldr r3, [pc, #68] @ 436078 <__cxa_atexit@plt+0x41f968> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ 436054 <__cxa_atexit@plt+0x41f944> │ │ │ │ + ldr r3, [pc, #48] @ 43607c <__cxa_atexit@plt+0x41f96c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ - ldr r7, [pc, #32] @ 436058 <__cxa_atexit@plt+0x41f948> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + ldr r7, [pc, #32] @ 436080 <__cxa_atexit@plt+0x41f970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r7, r2, #84, 18 @ 0x150000 │ │ │ │ - orreq r7, r2, #32, 18 @ 0x80000 │ │ │ │ - cmpeq pc, #4, 10 @ 0x1000000 │ │ │ │ + orreq r7, r2, #44, 18 @ 0xb0000 │ │ │ │ + orreq r7, r2, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq pc, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 436094 <__cxa_atexit@plt+0x41f984> │ │ │ │ + ldr r3, [pc, #36] @ 4360bc <__cxa_atexit@plt+0x41f9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 436098 <__cxa_atexit@plt+0x41f988> │ │ │ │ + ldr r3, [pc, #16] @ 4360c0 <__cxa_atexit@plt+0x41f9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r7, r2, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq pc, #196, 8 @ 0xc4000000 │ │ │ │ + orreq r7, r2, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 4360b8 <__cxa_atexit@plt+0x41f9a8> │ │ │ │ - ldr r2, [pc, #248] @ 4361b8 <__cxa_atexit@plt+0x41faa8> │ │ │ │ + b 4360e0 <__cxa_atexit@plt+0x41f9d0> │ │ │ │ + ldr r2, [pc, #248] @ 4361e0 <__cxa_atexit@plt+0x41fad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #244] @ 4361bc <__cxa_atexit@plt+0x41faac> │ │ │ │ + ldr r1, [pc, #244] @ 4361e4 <__cxa_atexit@plt+0x41fad4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 43611c <__cxa_atexit@plt+0x41fa0c> │ │ │ │ + bne 436144 <__cxa_atexit@plt+0x41fa34> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 436164 <__cxa_atexit@plt+0x41fa54> │ │ │ │ + beq 43618c <__cxa_atexit@plt+0x41fa7c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 436174 <__cxa_atexit@plt+0x41fa64> │ │ │ │ + bcs 43619c <__cxa_atexit@plt+0x41fa8c> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43618c <__cxa_atexit@plt+0x41fa7c> │ │ │ │ + beq 4361b4 <__cxa_atexit@plt+0x41faa4> │ │ │ │ str r7, [r5] │ │ │ │ - b 4360c8 <__cxa_atexit@plt+0x41f9b8> │ │ │ │ + b 4360f0 <__cxa_atexit@plt+0x41f9e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 436198 <__cxa_atexit@plt+0x41fa88> │ │ │ │ - ldr r7, [pc, #144] @ 4361c4 <__cxa_atexit@plt+0x41fab4> │ │ │ │ + bcc 4361c0 <__cxa_atexit@plt+0x41fab0> │ │ │ │ + ldr r7, [pc, #144] @ 4361ec <__cxa_atexit@plt+0x41fadc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #128] @ 4361c8 <__cxa_atexit@plt+0x41fab8> │ │ │ │ + ldr r2, [pc, #128] @ 4361f0 <__cxa_atexit@plt+0x41fae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 4361cc <__cxa_atexit@plt+0x41fabc> │ │ │ │ + ldr r7, [pc, #80] @ 4361f4 <__cxa_atexit@plt+0x41fae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 4361c0 <__cxa_atexit@plt+0x41fab0> │ │ │ │ + ldr r6, [pc, #32] @ 4361e8 <__cxa_atexit@plt+0x41fad8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - orreq r7, r2, #240, 14 @ 0x3c00000 │ │ │ │ - orreq r7, r2, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq pc, #144, 6 @ 0x40000002 │ │ │ │ + orreq r7, r2, #200, 14 @ 0x3200000 │ │ │ │ + orreq r7, r2, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq pc, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 436210 <__cxa_atexit@plt+0x41fb00> │ │ │ │ - ldr r3, [pc, #56] @ 43622c <__cxa_atexit@plt+0x41fb1c> │ │ │ │ + bcs 436238 <__cxa_atexit@plt+0x41fb28> │ │ │ │ + ldr r3, [pc, #56] @ 436254 <__cxa_atexit@plt+0x41fb44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436224 <__cxa_atexit@plt+0x41fb14> │ │ │ │ + beq 43624c <__cxa_atexit@plt+0x41fb3c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ - b 4360b8 <__cxa_atexit@plt+0x41f9a8> │ │ │ │ - ldr r7, [pc, #24] @ 436230 <__cxa_atexit@plt+0x41fb20> │ │ │ │ + b 4360e0 <__cxa_atexit@plt+0x41f9d0> │ │ │ │ + ldr r7, [pc, #24] @ 436258 <__cxa_atexit@plt+0x41fb48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r7, r2, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq pc, #44, 6 @ 0xb0000000 │ │ │ │ + orreq r7, r2, #24, 14 @ 0x600000 │ │ │ │ + cmpeq pc, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 4360b8 <__cxa_atexit@plt+0x41f9a8> │ │ │ │ - cmpeq pc, #20, 6 @ 0x50000000 │ │ │ │ + b 4360e0 <__cxa_atexit@plt+0x41f9d0> │ │ │ │ + cmpeq pc, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43629c <__cxa_atexit@plt+0x41fb8c> │ │ │ │ - ldr r7, [pc, #64] @ 4362b4 <__cxa_atexit@plt+0x41fba4> │ │ │ │ + bcc 4362c4 <__cxa_atexit@plt+0x41fbb4> │ │ │ │ + ldr r7, [pc, #64] @ 4362dc <__cxa_atexit@plt+0x41fbcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 4362b8 <__cxa_atexit@plt+0x41fba8> │ │ │ │ + ldr r2, [pc, #48] @ 4362e0 <__cxa_atexit@plt+0x41fbd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4362bc <__cxa_atexit@plt+0x41fbac> │ │ │ │ + ldr r3, [pc, #24] @ 4362e4 <__cxa_atexit@plt+0x41fbd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - orreq r7, r2, #176, 12 @ 0xb000000 │ │ │ │ + orreq r7, r2, #136, 12 @ 0x8800000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq pc, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq pc, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 436318 <__cxa_atexit@plt+0x41fc08> │ │ │ │ - ldr r2, [pc, #64] @ 436320 <__cxa_atexit@plt+0x41fc10> │ │ │ │ + bhi 436340 <__cxa_atexit@plt+0x41fc30> │ │ │ │ + ldr r2, [pc, #64] @ 436348 <__cxa_atexit@plt+0x41fc38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 436324 <__cxa_atexit@plt+0x41fc14> │ │ │ │ + ldr r1, [pc, #60] @ 43634c <__cxa_atexit@plt+0x41fc3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 436328 <__cxa_atexit@plt+0x41fc18> │ │ │ │ + ldr r0, [pc, #52] @ 436350 <__cxa_atexit@plt+0x41fc40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 43632c <__cxa_atexit@plt+0x41fc1c> │ │ │ │ + ldr r0, [pc, #44] @ 436354 <__cxa_atexit@plt+0x41fc44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq pc, #236 @ 0xec │ │ │ │ - orreq r7, r2, #28, 12 @ 0x1c00000 │ │ │ │ - orreq r8, r2, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq pc, #76, 30 @ 0x130 │ │ │ │ + cmpeq pc, #196 @ 0xc4 │ │ │ │ + orreq r7, r2, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r8, r2, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq pc, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 436408 <__cxa_atexit@plt+0x41fcf8> │ │ │ │ + bne 436430 <__cxa_atexit@plt+0x41fd20> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43641c <__cxa_atexit@plt+0x41fd0c> │ │ │ │ + bhi 436444 <__cxa_atexit@plt+0x41fd34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 436424 <__cxa_atexit@plt+0x41fd14> │ │ │ │ - ldr r9, [pc, #220] @ 43644c <__cxa_atexit@plt+0x41fd3c> │ │ │ │ + bcc 43644c <__cxa_atexit@plt+0x41fd3c> │ │ │ │ + ldr r9, [pc, #220] @ 436474 <__cxa_atexit@plt+0x41fd64> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #216] @ 436450 <__cxa_atexit@plt+0x41fd40> │ │ │ │ + ldr lr, [pc, #216] @ 436478 <__cxa_atexit@plt+0x41fd68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #212] @ 436454 <__cxa_atexit@plt+0x41fd44> │ │ │ │ + ldr sl, [pc, #212] @ 43647c <__cxa_atexit@plt+0x41fd6c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #208] @ 436458 <__cxa_atexit@plt+0x41fd48> │ │ │ │ + ldr r1, [pc, #208] @ 436480 <__cxa_atexit@plt+0x41fd70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ sub r0, r3, #6 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, sl} │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r0, [pc, #184] @ 43645c <__cxa_atexit@plt+0x41fd4c> │ │ │ │ + ldr r0, [pc, #184] @ 436484 <__cxa_atexit@plt+0x41fd74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r9, [pc, #172] @ 436460 <__cxa_atexit@plt+0x41fd50> │ │ │ │ + ldr r9, [pc, #172] @ 436488 <__cxa_atexit@plt+0x41fd78> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r5, [pc, #168] @ 436464 <__cxa_atexit@plt+0x41fd54> │ │ │ │ + ldr r5, [pc, #168] @ 43648c <__cxa_atexit@plt+0x41fd7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r5, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ - ldr r6, [pc, #136] @ 436468 <__cxa_atexit@plt+0x41fd58> │ │ │ │ + ldr r6, [pc, #136] @ 436490 <__cxa_atexit@plt+0x41fd80> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ - ldr r6, [pc, #128] @ 43646c <__cxa_atexit@plt+0x41fd5c> │ │ │ │ + ldr r6, [pc, #128] @ 436494 <__cxa_atexit@plt+0x41fd84> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ - ldr r6, [pc, #120] @ 436470 <__cxa_atexit@plt+0x41fd60> │ │ │ │ + ldr r6, [pc, #120] @ 436498 <__cxa_atexit@plt+0x41fd88> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 2352c90 <__cxa_atexit@plt+0x233c580> │ │ │ │ - ldr r7, [pc, #56] @ 436448 <__cxa_atexit@plt+0x41fd38> │ │ │ │ + b 243630c <__cxa_atexit@plt+0x241fbfc> │ │ │ │ + ldr r7, [pc, #56] @ 436470 <__cxa_atexit@plt+0x41fd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 43642c <__cxa_atexit@plt+0x41fd1c> │ │ │ │ + b 436454 <__cxa_atexit@plt+0x41fd44> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #12] @ 436444 <__cxa_atexit@plt+0x41fd34> │ │ │ │ + ldr r7, [pc, #12] @ 43646c <__cxa_atexit@plt+0x41fd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #76, 28 @ 0x4c0 │ │ │ │ - orreq r7, r2, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq pc, #36, 28 @ 0x240 │ │ │ │ + orreq r7, r2, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xffff8f48 │ │ │ │ - cmpeq pc, #8, 22 @ 0x2000 │ │ │ │ + cmpeq pc, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffff95ec │ │ │ │ - orreq r7, r2, #180, 22 @ 0x2d000 │ │ │ │ - orreq r7, r2, #212, 10 @ 0x35000000 │ │ │ │ - orreq r7, r2, #100, 10 @ 0x19000000 │ │ │ │ - orreq r7, r2, #80, 12 @ 0x5000000 │ │ │ │ - orreq r7, r2, #68, 20 @ 0x44000 │ │ │ │ - orreq r8, r2, #184, 10 @ 0x2e000000 │ │ │ │ - orreq r7, r2, #76, 10 @ 0x13000000 │ │ │ │ + orreq r7, r2, #140, 22 @ 0x23000 │ │ │ │ + orreq r7, r2, #172, 10 @ 0x2b000000 │ │ │ │ + orreq r7, r2, #60, 10 @ 0xf000000 │ │ │ │ + orreq r7, r2, #40, 12 @ 0x2800000 │ │ │ │ + orreq r7, r2, #28, 20 @ 0x1c000 │ │ │ │ + orreq r8, r2, #144, 10 @ 0x24000000 │ │ │ │ + orreq r7, r2, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4364b8 <__cxa_atexit@plt+0x41fda8> │ │ │ │ - ldr r2, [pc, #48] @ 4364c4 <__cxa_atexit@plt+0x41fdb4> │ │ │ │ + bhi 4364e0 <__cxa_atexit@plt+0x41fdd0> │ │ │ │ + ldr r2, [pc, #48] @ 4364ec <__cxa_atexit@plt+0x41fddc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 4364c8 <__cxa_atexit@plt+0x41fdb8> │ │ │ │ + ldr r1, [pc, #44] @ 4364f0 <__cxa_atexit@plt+0x41fde0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #36] @ 4364cc <__cxa_atexit@plt+0x41fdbc> │ │ │ │ + ldr r3, [pc, #36] @ 4364f4 <__cxa_atexit@plt+0x41fde4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 30 @ 0xb0 │ │ │ │ - orreq r7, r2, #116, 8 @ 0x74000000 │ │ │ │ - orreq r8, r2, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq pc, #4, 30 │ │ │ │ + orreq r7, r2, #76, 8 @ 0x4c000000 │ │ │ │ + orreq r8, r2, #64, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43651c <__cxa_atexit@plt+0x41fe0c> │ │ │ │ - ldr r2, [pc, #56] @ 436524 <__cxa_atexit@plt+0x41fe14> │ │ │ │ + bhi 436544 <__cxa_atexit@plt+0x41fe34> │ │ │ │ + ldr r2, [pc, #56] @ 43654c <__cxa_atexit@plt+0x41fe3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 436528 <__cxa_atexit@plt+0x41fe18> │ │ │ │ + ldr r2, [pc, #44] @ 436550 <__cxa_atexit@plt+0x41fe40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 436510 <__cxa_atexit@plt+0x41fe00> │ │ │ │ + beq 436538 <__cxa_atexit@plt+0x41fe28> │ │ │ │ mov r7, r3 │ │ │ │ - b 436534 <__cxa_atexit@plt+0x41fe24> │ │ │ │ + b 43655c <__cxa_atexit@plt+0x41fe4c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r7, r2, #20, 8 @ 0x14000000 │ │ │ │ + orreq r7, r2, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 436574 <__cxa_atexit@plt+0x41fe64> │ │ │ │ - ldr r3, [pc, #72] @ 436590 <__cxa_atexit@plt+0x41fe80> │ │ │ │ + bne 43659c <__cxa_atexit@plt+0x41fe8c> │ │ │ │ + ldr r3, [pc, #72] @ 4365b8 <__cxa_atexit@plt+0x41fea8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436588 <__cxa_atexit@plt+0x41fe78> │ │ │ │ - ldr r3, [pc, #52] @ 436594 <__cxa_atexit@plt+0x41fe84> │ │ │ │ + beq 4365b0 <__cxa_atexit@plt+0x41fea0> │ │ │ │ + ldr r3, [pc, #52] @ 4365bc <__cxa_atexit@plt+0x41feac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436588 <__cxa_atexit@plt+0x41fe78> │ │ │ │ - b 4365d4 <__cxa_atexit@plt+0x41fec4> │ │ │ │ - ldr r7, [pc, #28] @ 436598 <__cxa_atexit@plt+0x41fe88> │ │ │ │ + beq 4365b0 <__cxa_atexit@plt+0x41fea0> │ │ │ │ + b 4365fc <__cxa_atexit@plt+0x41feec> │ │ │ │ + ldr r7, [pc, #28] @ 4365c0 <__cxa_atexit@plt+0x41feb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r8, r2, #20, 2 │ │ │ │ + orreq r8, r2, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4365c8 <__cxa_atexit@plt+0x41feb8> │ │ │ │ + ldr r3, [pc, #28] @ 4365f0 <__cxa_atexit@plt+0x41fee0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4365c0 <__cxa_atexit@plt+0x41feb0> │ │ │ │ - b 4365d4 <__cxa_atexit@plt+0x41fec4> │ │ │ │ + beq 4365e8 <__cxa_atexit@plt+0x41fed8> │ │ │ │ + b 4365fc <__cxa_atexit@plt+0x41feec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 436600 <__cxa_atexit@plt+0x41fef0> │ │ │ │ + blt 436628 <__cxa_atexit@plt+0x41ff18> │ │ │ │ subs r3, r3, #1 │ │ │ │ - beq 436600 <__cxa_atexit@plt+0x41fef0> │ │ │ │ + beq 436628 <__cxa_atexit@plt+0x41ff18> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrb r1, [r2, r3] │ │ │ │ cmp r1, #34 @ 0x22 │ │ │ │ ldrbeq r1, [r2] │ │ │ │ cmpeq r1, #34 @ 0x22 │ │ │ │ - beq 436608 <__cxa_atexit@plt+0x41fef8> │ │ │ │ + beq 436630 <__cxa_atexit@plt+0x41ff20> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #34 @ 0x22 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 436664 <__cxa_atexit@plt+0x41ff54> │ │ │ │ + bcc 43668c <__cxa_atexit@plt+0x41ff7c> │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr lr, [pc, #76] @ 436688 <__cxa_atexit@plt+0x41ff78> │ │ │ │ + ldr lr, [pc, #76] @ 4366b0 <__cxa_atexit@plt+0x41ffa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r1, r1, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 436684 <__cxa_atexit@plt+0x41ff74> │ │ │ │ + ldr r7, [pc, #24] @ 4366ac <__cxa_atexit@plt+0x41ff9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r7, r2, #36, 22 @ 0x9000 │ │ │ │ + orreq r7, r2, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4366e4 <__cxa_atexit@plt+0x41ffd4> │ │ │ │ + bcc 43670c <__cxa_atexit@plt+0x41fffc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ 436700 <__cxa_atexit@plt+0x41fff0> │ │ │ │ + ldr lr, [pc, #60] @ 436728 <__cxa_atexit@plt+0x420018> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r1, r1, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 436704 <__cxa_atexit@plt+0x41fff4> │ │ │ │ + ldr r3, [pc, #24] @ 43672c <__cxa_atexit@plt+0x42001c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r7, r2, #156, 20 @ 0x9c000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r7, r2, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 436798 <__cxa_atexit@plt+0x420088> │ │ │ │ - ldr r2, [pc, #124] @ 4367a0 <__cxa_atexit@plt+0x420090> │ │ │ │ + bhi 4367c0 <__cxa_atexit@plt+0x4200b0> │ │ │ │ + ldr r2, [pc, #124] @ 4367c8 <__cxa_atexit@plt+0x4200b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 4367a4 <__cxa_atexit@plt+0x420094> │ │ │ │ + ldr r1, [pc, #116] @ 4367cc <__cxa_atexit@plt+0x4200bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 436778 <__cxa_atexit@plt+0x420068> │ │ │ │ + beq 4367a0 <__cxa_atexit@plt+0x420090> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 436784 <__cxa_atexit@plt+0x420074> │ │ │ │ - ldr r2, [pc, #84] @ 4367a8 <__cxa_atexit@plt+0x420098> │ │ │ │ + bne 4367ac <__cxa_atexit@plt+0x42009c> │ │ │ │ + ldr r2, [pc, #84] @ 4367d0 <__cxa_atexit@plt+0x4200c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436778 <__cxa_atexit@plt+0x420068> │ │ │ │ + beq 4367a0 <__cxa_atexit@plt+0x420090> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4367ac <__cxa_atexit@plt+0x42009c> │ │ │ │ + ldr r7, [pc, #32] @ 4367d4 <__cxa_atexit@plt+0x4200c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq r7, r2, #224, 2 @ 0x38 │ │ │ │ + orreq r7, r2, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq r7, r2, #4, 30 │ │ │ │ + orreq r7, r2, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4367f0 <__cxa_atexit@plt+0x4200e0> │ │ │ │ - ldr r3, [pc, #64] @ 43680c <__cxa_atexit@plt+0x4200fc> │ │ │ │ + bne 436818 <__cxa_atexit@plt+0x420108> │ │ │ │ + ldr r3, [pc, #64] @ 436834 <__cxa_atexit@plt+0x420124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 436804 <__cxa_atexit@plt+0x4200f4> │ │ │ │ + beq 43682c <__cxa_atexit@plt+0x42011c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 436810 <__cxa_atexit@plt+0x420100> │ │ │ │ + ldr r7, [pc, #24] @ 436838 <__cxa_atexit@plt+0x420128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r7, r2, #152, 28 @ 0x980 │ │ │ │ + orreq r7, r2, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 436978 <__cxa_atexit@plt+0x420268> │ │ │ │ + bhi 4369a0 <__cxa_atexit@plt+0x420290> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #144 @ 0x90 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 436980 <__cxa_atexit@plt+0x420270> │ │ │ │ - ldr r7, [pc, #312] @ 43699c <__cxa_atexit@plt+0x42028c> │ │ │ │ + bcc 4369a8 <__cxa_atexit@plt+0x420298> │ │ │ │ + ldr r7, [pc, #312] @ 4369c4 <__cxa_atexit@plt+0x4202b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #308] @ 4369a0 <__cxa_atexit@plt+0x420290> │ │ │ │ + ldr r1, [pc, #308] @ 4369c8 <__cxa_atexit@plt+0x4202b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #304] @ 4369a4 <__cxa_atexit@plt+0x420294> │ │ │ │ + ldr r0, [pc, #304] @ 4369cc <__cxa_atexit@plt+0x4202bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - ldr lr, [pc, #292] @ 4369a8 <__cxa_atexit@plt+0x420298> │ │ │ │ + ldr lr, [pc, #292] @ 4369d0 <__cxa_atexit@plt+0x4202c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #288] @ 4369ac <__cxa_atexit@plt+0x42029c> │ │ │ │ + ldr sl, [pc, #288] @ 4369d4 <__cxa_atexit@plt+0x4202c4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #284] @ 4369b0 <__cxa_atexit@plt+0x4202a0> │ │ │ │ + ldr r3, [pc, #284] @ 4369d8 <__cxa_atexit@plt+0x4202c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #280] @ 4369b4 <__cxa_atexit@plt+0x4202a4> │ │ │ │ + ldr ip, [pc, #280] @ 4369dc <__cxa_atexit@plt+0x4202cc> │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r7, #12]! │ │ │ │ - ldr r1, [pc, #260] @ 4369b8 <__cxa_atexit@plt+0x4202a8> │ │ │ │ + ldr r1, [pc, #260] @ 4369e0 <__cxa_atexit@plt+0x4202d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r2, #116] @ 0x74 │ │ │ │ str r7, [r2, #104] @ 0x68 │ │ │ │ str r7, [r2, #92] @ 0x5c │ │ │ │ str r7, [r2, #80] @ 0x50 │ │ │ │ str r7, [r2, #68] @ 0x44 │ │ │ │ str r7, [r2, #56] @ 0x38 │ │ │ │ @@ -1081460,28 +1081470,28 @@ │ │ │ │ str sl, [r9, #108]! @ 0x6c │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sl, #96]! @ 0x60 │ │ │ │ mov lr, r2 │ │ │ │ str ip, [lr, #84]! @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r0, #72]! @ 0x48 │ │ │ │ - ldr r1, [pc, #176] @ 4369bc <__cxa_atexit@plt+0x4202ac> │ │ │ │ + ldr r1, [pc, #176] @ 4369e4 <__cxa_atexit@plt+0x4202d4> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r2 │ │ │ │ str r1, [r3, #60]! @ 0x3c │ │ │ │ - ldr r1, [pc, #164] @ 4369c0 <__cxa_atexit@plt+0x4202b0> │ │ │ │ + ldr r1, [pc, #164] @ 4369e8 <__cxa_atexit@plt+0x4202d8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, r2 │ │ │ │ str r1, [ip, #48]! @ 0x30 │ │ │ │ - ldr r1, [pc, #152] @ 4369c4 <__cxa_atexit@plt+0x4202b4> │ │ │ │ + ldr r1, [pc, #152] @ 4369ec <__cxa_atexit@plt+0x4202dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r2 │ │ │ │ str r1, [fp, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #136] @ 4369c8 <__cxa_atexit@plt+0x4202b8> │ │ │ │ + ldr r1, [pc, #136] @ 4369f0 <__cxa_atexit@plt+0x4202e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r2, #140] @ 0x8c │ │ │ │ str r2, [r2, #128] @ 0x80 │ │ │ │ str r2, [r2, #20] │ │ │ │ str r1, [r2, #24]! │ │ │ │ ldr r1, [r5] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1081490,75 +1081500,75 @@ │ │ │ │ str fp, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 436988 <__cxa_atexit@plt+0x420278> │ │ │ │ + b 4369b0 <__cxa_atexit@plt+0x4202a0> │ │ │ │ mov r7, #144 @ 0x90 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 436998 <__cxa_atexit@plt+0x420288> │ │ │ │ + ldr r7, [pc, #8] @ 4369c0 <__cxa_atexit@plt+0x4202b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq pc, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xffffee60 │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ - cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ + cmpeq pc, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 436ba8 <__cxa_atexit@plt+0x420498> │ │ │ │ - ldr r7, [pc, #532] @ 436c04 <__cxa_atexit@plt+0x4204f4> │ │ │ │ + bhi 436bd0 <__cxa_atexit@plt+0x4204c0> │ │ │ │ + ldr r7, [pc, #532] @ 436c2c <__cxa_atexit@plt+0x42051c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-4]! │ │ │ │ sub r7, r2, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 436bb8 <__cxa_atexit@plt+0x4204a8> │ │ │ │ + bhi 436be0 <__cxa_atexit@plt+0x4204d0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #144 @ 0x90 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 436bc0 <__cxa_atexit@plt+0x4204b0> │ │ │ │ + bcc 436be8 <__cxa_atexit@plt+0x4204d8> │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - ldr r0, [pc, #484] @ 436c08 <__cxa_atexit@plt+0x4204f8> │ │ │ │ + ldr r0, [pc, #484] @ 436c30 <__cxa_atexit@plt+0x420520> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #480] @ 436c0c <__cxa_atexit@plt+0x4204fc> │ │ │ │ + ldr r1, [pc, #480] @ 436c34 <__cxa_atexit@plt+0x420524> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #476] @ 436c10 <__cxa_atexit@plt+0x420500> │ │ │ │ + ldr r3, [pc, #476] @ 436c38 <__cxa_atexit@plt+0x420528> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [pc, #472] @ 436c14 <__cxa_atexit@plt+0x420504> │ │ │ │ + ldr r4, [pc, #472] @ 436c3c <__cxa_atexit@plt+0x42052c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr lr, [pc, #464] @ 436c18 <__cxa_atexit@plt+0x420508> │ │ │ │ + ldr lr, [pc, #464] @ 436c40 <__cxa_atexit@plt+0x420530> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #460] @ 436c1c <__cxa_atexit@plt+0x42050c> │ │ │ │ + ldr ip, [pc, #460] @ 436c44 <__cxa_atexit@plt+0x420534> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr fp, [pc, #456] @ 436c20 <__cxa_atexit@plt+0x420510> │ │ │ │ + ldr fp, [pc, #456] @ 436c48 <__cxa_atexit@plt+0x420538> │ │ │ │ add fp, pc, fp │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r0, #12]! │ │ │ │ - ldr r9, [pc, #432] @ 436c24 <__cxa_atexit@plt+0x420514> │ │ │ │ + ldr r9, [pc, #432] @ 436c4c <__cxa_atexit@plt+0x42053c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ str r0, [r2, #104] @ 0x68 │ │ │ │ str r0, [r2, #92] @ 0x5c │ │ │ │ str r0, [r2, #80] @ 0x50 │ │ │ │ str r0, [r2, #68] @ 0x44 │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ @@ -1081572,27 +1081582,27 @@ │ │ │ │ str lr, [sl, #108]! @ 0x6c │ │ │ │ mov r3, r2 │ │ │ │ str ip, [r3, #120]! @ 0x78 │ │ │ │ mov lr, r2 │ │ │ │ str fp, [lr, #84]! @ 0x54 │ │ │ │ mov r1, r2 │ │ │ │ str r9, [r1, #72]! @ 0x48 │ │ │ │ - ldr r9, [pc, #348] @ 436c28 <__cxa_atexit@plt+0x420518> │ │ │ │ + ldr r9, [pc, #348] @ 436c50 <__cxa_atexit@plt+0x420540> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r2 │ │ │ │ str r9, [r4, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #336] @ 436c2c <__cxa_atexit@plt+0x42051c> │ │ │ │ + ldr r9, [pc, #336] @ 436c54 <__cxa_atexit@plt+0x420544> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r2 │ │ │ │ str r9, [r0, #48]! @ 0x30 │ │ │ │ - ldr r9, [pc, #324] @ 436c30 <__cxa_atexit@plt+0x420520> │ │ │ │ + ldr r9, [pc, #324] @ 436c58 <__cxa_atexit@plt+0x420548> │ │ │ │ add r9, pc, r9 │ │ │ │ mov ip, r2 │ │ │ │ str r9, [ip, #36]! @ 0x24 │ │ │ │ - ldr r9, [pc, #312] @ 436c34 <__cxa_atexit@plt+0x420524> │ │ │ │ + ldr r9, [pc, #312] @ 436c5c <__cxa_atexit@plt+0x42054c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, r2 │ │ │ │ str r9, [fp, #24]! │ │ │ │ str r2, [r2, #140] @ 0x8c │ │ │ │ str r2, [r2, #128] @ 0x80 │ │ │ │ str r2, [r2, #20] │ │ │ │ str fp, [r5, #-8] │ │ │ │ @@ -1081604,22 +1081614,22 @@ │ │ │ │ str r4, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, r2, #184 @ 0xb8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 436be0 <__cxa_atexit@plt+0x4204d0> │ │ │ │ + bcc 436c08 <__cxa_atexit@plt+0x4204f8> │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [sp] │ │ │ │ sub fp, r5, #20 │ │ │ │ ldm fp, {r1, r4, r9, fp} │ │ │ │ ldr r0, [r5] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #220] @ 436c44 <__cxa_atexit@plt+0x420534> │ │ │ │ + ldr ip, [pc, #220] @ 436c6c <__cxa_atexit@plt+0x42055c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r6, #148] @ 0x94 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ str r3, [r6, #156] @ 0x9c │ │ │ │ str sl, [r6, #160] @ 0xa0 │ │ │ │ str r8, [r6, #164] @ 0xa4 │ │ │ │ str lr, [r6, #168] @ 0xa8 │ │ │ │ @@ -1081629,74 +1081639,74 @@ │ │ │ │ stm lr, {r1, r4, r9, fp} │ │ │ │ sub r7, r2, #39 @ 0x27 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #144] @ 436c40 <__cxa_atexit@plt+0x420530> │ │ │ │ + ldr r7, [pc, #144] @ 436c68 <__cxa_atexit@plt+0x420558> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 436bc8 <__cxa_atexit@plt+0x4204b8> │ │ │ │ + b 436bf0 <__cxa_atexit@plt+0x4204e0> │ │ │ │ mov r7, #144 @ 0x90 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #108] @ 436c3c <__cxa_atexit@plt+0x42052c> │ │ │ │ + ldr r7, [pc, #108] @ 436c64 <__cxa_atexit@plt+0x420554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 436c38 <__cxa_atexit@plt+0x420528> │ │ │ │ + ldr r6, [pc, #80] @ 436c60 <__cxa_atexit@plt+0x420550> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ @ instruction: 0xffffee38 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ @ instruction: 0xfffff330 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ @ instruction: 0xfffff178 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ @ instruction: 0xffffee94 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq pc, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ - orreq r7, r2, #204, 26 @ 0x3300 │ │ │ │ + cmpeq pc, #128, 18 @ 0x200000 │ │ │ │ + cmpeq pc, #180, 18 @ 0x2d0000 │ │ │ │ + orreq r7, r2, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ str r7, [r5, #24] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 436cd4 <__cxa_atexit@plt+0x4205c4> │ │ │ │ + bcc 436cfc <__cxa_atexit@plt+0x4205ec> │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ sub r9, r5, #4 │ │ │ │ ldm r9, {r0, r7, r8, r9} │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ - ldr sl, [pc, #88] @ 436cf4 <__cxa_atexit@plt+0x4205e4> │ │ │ │ + ldr sl, [pc, #88] @ 436d1c <__cxa_atexit@plt+0x42060c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stmib r3, {sl, lr} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r7, r8, r9} │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -1081704,42 +1081714,42 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 436cf8 <__cxa_atexit@plt+0x4205e8> │ │ │ │ + ldr r3, [pc, #28] @ 436d20 <__cxa_atexit@plt+0x420610> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r7, r2, #152, 24 @ 0x9800 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r7, r2, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 436d80 <__cxa_atexit@plt+0x420670> │ │ │ │ + bcc 436da8 <__cxa_atexit@plt+0x420698> │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r0, r7, r8, r9} │ │ │ │ ldr r4, [r5, #28] │ │ │ │ ldr ip, [r5, #32] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #88] @ 436da0 <__cxa_atexit@plt+0x420690> │ │ │ │ + ldr sl, [pc, #88] @ 436dc8 <__cxa_atexit@plt+0x4206b8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stmib r3, {sl, lr} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r7, r8, r9} │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ @@ -1081747,1874 +1081757,1874 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 436da4 <__cxa_atexit@plt+0x420694> │ │ │ │ + ldr r3, [pc, #28] @ 436dcc <__cxa_atexit@plt+0x4206bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r7, r2, #236, 22 @ 0x3b000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r7, r2, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - teqeq pc, #7208960 @ 0x6e0000 │ │ │ │ + teqeq pc, #1146880 @ 0x118000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #9371648 @ 0x8f0000 │ │ │ │ + teqeq pc, #1687552 @ 0x19c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #11141120 @ 0xaa0000 │ │ │ │ + teqeq pc, #2129920 @ 0x208000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #200, 16 @ 0xc80000 │ │ │ │ + teqeq pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 436e9c <__cxa_atexit@plt+0x42078c> │ │ │ │ + bhi 436ec4 <__cxa_atexit@plt+0x4207b4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #152] @ 436ec4 <__cxa_atexit@plt+0x4207b4> │ │ │ │ + ldr r2, [pc, #152] @ 436eec <__cxa_atexit@plt+0x4207dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r8, r7, #1 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 436ea8 <__cxa_atexit@plt+0x420798> │ │ │ │ + bcc 436ed0 <__cxa_atexit@plt+0x4207c0> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 436e60 <__cxa_atexit@plt+0x420750> │ │ │ │ - ldr r7, [pc, #112] @ 436ec8 <__cxa_atexit@plt+0x4207b8> │ │ │ │ + bne 436e88 <__cxa_atexit@plt+0x420778> │ │ │ │ + ldr r7, [pc, #112] @ 436ef0 <__cxa_atexit@plt+0x4207e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #104] @ 436ed0 <__cxa_atexit@plt+0x4207c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #104] @ 436ef8 <__cxa_atexit@plt+0x4207e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 436ed4 <__cxa_atexit@plt+0x4207c4> │ │ │ │ + ldr r2, [pc, #100] @ 436efc <__cxa_atexit@plt+0x4207ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #88] @ 436ed8 <__cxa_atexit@plt+0x4207c8> │ │ │ │ + ldr r2, [pc, #88] @ 436f00 <__cxa_atexit@plt+0x4207f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 436ecc <__cxa_atexit@plt+0x4207bc> │ │ │ │ + ldr r7, [pc, #28] @ 436ef4 <__cxa_atexit@plt+0x4207e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #228, 20 @ 0xe4000 │ │ │ │ - cmpeq pc, #104, 14 @ 0x1a00000 │ │ │ │ - cmpeq pc, #32, 14 @ 0x800000 │ │ │ │ + orreq r6, r2, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq pc, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq pc, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq pc, #56, 14 @ 0xe00000 │ │ │ │ - orreq r6, r2, #152, 20 @ 0x98000 │ │ │ │ + cmpeq pc, #16, 14 @ 0x400000 │ │ │ │ + orreq r6, r2, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 436f58 <__cxa_atexit@plt+0x420848> │ │ │ │ + bcc 436f80 <__cxa_atexit@plt+0x420870> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 436f1c <__cxa_atexit@plt+0x42080c> │ │ │ │ - ldr r7, [pc, #100] @ 436f70 <__cxa_atexit@plt+0x420860> │ │ │ │ + bne 436f44 <__cxa_atexit@plt+0x420834> │ │ │ │ + ldr r7, [pc, #100] @ 436f98 <__cxa_atexit@plt+0x420888> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 436f78 <__cxa_atexit@plt+0x420868> │ │ │ │ + ldr r7, [pc, #84] @ 436fa0 <__cxa_atexit@plt+0x420890> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 436f7c <__cxa_atexit@plt+0x42086c> │ │ │ │ + ldr r2, [pc, #80] @ 436fa4 <__cxa_atexit@plt+0x420894> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 436f80 <__cxa_atexit@plt+0x420870> │ │ │ │ + ldr r2, [pc, #64] @ 436fa8 <__cxa_atexit@plt+0x420898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 436f74 <__cxa_atexit@plt+0x420864> │ │ │ │ + ldr r7, [pc, #20] @ 436f9c <__cxa_atexit@plt+0x42088c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 12 @ 0xb400000 │ │ │ │ - cmpeq pc, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq pc, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq pc, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, #124, 12 @ 0x7c00000 │ │ │ │ - orreq r6, r2, #216, 18 @ 0x360000 │ │ │ │ + cmpeq pc, #84, 12 @ 0x5400000 │ │ │ │ + orreq r6, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437018 <__cxa_atexit@plt+0x420908> │ │ │ │ + bhi 437040 <__cxa_atexit@plt+0x420930> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43700c <__cxa_atexit@plt+0x4208fc> │ │ │ │ - ldr r7, [pc, #140] @ 437044 <__cxa_atexit@plt+0x420934> │ │ │ │ + beq 437034 <__cxa_atexit@plt+0x420924> │ │ │ │ + ldr r7, [pc, #140] @ 43706c <__cxa_atexit@plt+0x42095c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 437024 <__cxa_atexit@plt+0x420914> │ │ │ │ - ldr r7, [pc, #116] @ 43704c <__cxa_atexit@plt+0x42093c> │ │ │ │ + bcc 43704c <__cxa_atexit@plt+0x42093c> │ │ │ │ + ldr r7, [pc, #116] @ 437074 <__cxa_atexit@plt+0x420964> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 437050 <__cxa_atexit@plt+0x420940> │ │ │ │ + ldr r2, [pc, #112] @ 437078 <__cxa_atexit@plt+0x420968> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 437054 <__cxa_atexit@plt+0x420944> │ │ │ │ + ldr r2, [pc, #100] @ 43707c <__cxa_atexit@plt+0x42096c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r1, #133 @ 0x85 │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437048 <__cxa_atexit@plt+0x420938> │ │ │ │ + ldr r7, [pc, #28] @ 437070 <__cxa_atexit@plt+0x420960> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #133 @ 0x85 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq pc, #164, 10 @ 0x29000000 │ │ │ │ + orreq r6, r2, #128, 18 @ 0x200000 │ │ │ │ + cmpeq pc, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmpeq pc, #200, 10 @ 0x32000000 │ │ │ │ - orreq r6, r2, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq pc, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq pc, #160, 10 @ 0x28000000 │ │ │ │ + orreq r6, r2, #0, 18 │ │ │ │ + cmpeq pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4370fc <__cxa_atexit@plt+0x4209ec> │ │ │ │ + bhi 437124 <__cxa_atexit@plt+0x420a14> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #160] @ 437124 <__cxa_atexit@plt+0x420a14> │ │ │ │ + ldr r2, [pc, #160] @ 43714c <__cxa_atexit@plt+0x420a3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #51 @ 0x33 │ │ │ │ - bne 4370a4 <__cxa_atexit@plt+0x420994> │ │ │ │ - ldr r7, [pc, #148] @ 43712c <__cxa_atexit@plt+0x420a1c> │ │ │ │ + bne 4370cc <__cxa_atexit@plt+0x4209bc> │ │ │ │ + ldr r7, [pc, #148] @ 437154 <__cxa_atexit@plt+0x420a44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #144] @ 437130 <__cxa_atexit@plt+0x420a20> │ │ │ │ + ldr r0, [pc, #144] @ 437158 <__cxa_atexit@plt+0x420a48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 437108 <__cxa_atexit@plt+0x4209f8> │ │ │ │ - ldr r7, [pc, #116] @ 437134 <__cxa_atexit@plt+0x420a24> │ │ │ │ + bcc 437130 <__cxa_atexit@plt+0x420a20> │ │ │ │ + ldr r7, [pc, #116] @ 43715c <__cxa_atexit@plt+0x420a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 437138 <__cxa_atexit@plt+0x420a28> │ │ │ │ + ldr r2, [pc, #112] @ 437160 <__cxa_atexit@plt+0x420a50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 43713c <__cxa_atexit@plt+0x420a2c> │ │ │ │ + ldr r7, [pc, #104] @ 437164 <__cxa_atexit@plt+0x420a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 437128 <__cxa_atexit@plt+0x420a18> │ │ │ │ + ldr r7, [pc, #24] @ 437150 <__cxa_atexit@plt+0x420a40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq pc, #224, 8 @ 0xe0000000 │ │ │ │ - cmpeq pc, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq pc, #52, 10 @ 0xd000000 │ │ │ │ + orreq r6, r2, #100, 16 @ 0x640000 │ │ │ │ + cmpeq pc, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq pc, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq pc, #12, 10 @ 0x3000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r6, r2, #68, 16 @ 0x440000 │ │ │ │ - cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ + orreq r6, r2, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq pc, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4371a8 <__cxa_atexit@plt+0x420a98> │ │ │ │ + bhi 4371d0 <__cxa_atexit@plt+0x420ac0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4371b0 <__cxa_atexit@plt+0x420aa0> │ │ │ │ - ldr r1, [pc, #76] @ 4371c4 <__cxa_atexit@plt+0x420ab4> │ │ │ │ + bcc 4371d8 <__cxa_atexit@plt+0x420ac8> │ │ │ │ + ldr r1, [pc, #76] @ 4371ec <__cxa_atexit@plt+0x420adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 4371a0 <__cxa_atexit@plt+0x420a90> │ │ │ │ + bcs 4371c8 <__cxa_atexit@plt+0x420ab8> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 4371c8 <__cxa_atexit@plt+0x420ab8> │ │ │ │ + ldr r7, [pc, #52] @ 4371f0 <__cxa_atexit@plt+0x420ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 4371b8 <__cxa_atexit@plt+0x420aa8> │ │ │ │ + b 4371e0 <__cxa_atexit@plt+0x420ad0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #152, 14 @ 0x2600000 │ │ │ │ - orreq r6, r2, #84, 28 @ 0x540 │ │ │ │ + orreq r6, r2, #112, 14 @ 0x1c00000 │ │ │ │ + orreq r6, r2, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43722c <__cxa_atexit@plt+0x420b1c> │ │ │ │ - ldr r3, [pc, #80] @ 437244 <__cxa_atexit@plt+0x420b34> │ │ │ │ + bcc 437254 <__cxa_atexit@plt+0x420b44> │ │ │ │ + ldr r3, [pc, #80] @ 43726c <__cxa_atexit@plt+0x420b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 437248 <__cxa_atexit@plt+0x420b38> │ │ │ │ + ldr r2, [pc, #76] @ 437270 <__cxa_atexit@plt+0x420b60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43724c <__cxa_atexit@plt+0x420b3c> │ │ │ │ + ldr r1, [pc, #72] @ 437274 <__cxa_atexit@plt+0x420b64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437250 <__cxa_atexit@plt+0x420b40> │ │ │ │ + ldr r7, [pc, #28] @ 437278 <__cxa_atexit@plt+0x420b68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - orreq r6, r2, #20, 14 @ 0x500000 │ │ │ │ - cmpeq pc, #188, 6 @ 0xf0000002 │ │ │ │ + orreq r6, r2, #236, 12 @ 0xec00000 │ │ │ │ cmpeq pc, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq pc, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4372f8 <__cxa_atexit@plt+0x420be8> │ │ │ │ + bhi 437320 <__cxa_atexit@plt+0x420c10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4372ec <__cxa_atexit@plt+0x420bdc> │ │ │ │ - ldr r7, [pc, #152] @ 437324 <__cxa_atexit@plt+0x420c14> │ │ │ │ + beq 437314 <__cxa_atexit@plt+0x420c04> │ │ │ │ + ldr r7, [pc, #152] @ 43734c <__cxa_atexit@plt+0x420c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 437304 <__cxa_atexit@plt+0x420bf4> │ │ │ │ - ldr r7, [pc, #128] @ 43732c <__cxa_atexit@plt+0x420c1c> │ │ │ │ + bcc 43732c <__cxa_atexit@plt+0x420c1c> │ │ │ │ + ldr r7, [pc, #128] @ 437354 <__cxa_atexit@plt+0x420c44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 437330 <__cxa_atexit@plt+0x420c20> │ │ │ │ + ldr r2, [pc, #124] @ 437358 <__cxa_atexit@plt+0x420c48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 437334 <__cxa_atexit@plt+0x420c24> │ │ │ │ + ldr r7, [pc, #116] @ 43735c <__cxa_atexit@plt+0x420c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #26 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437328 <__cxa_atexit@plt+0x420c18> │ │ │ │ + ldr r7, [pc, #28] @ 437350 <__cxa_atexit@plt+0x420c40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #26 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #212, 12 @ 0xd400000 │ │ │ │ - cmpeq pc, #228, 4 @ 0x4000000e │ │ │ │ + orreq r6, r2, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq pc, #188, 4 @ 0xc000000b │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - orreq r6, r2, #88, 12 @ 0x5800000 │ │ │ │ - cmpeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + orreq r6, r2, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq pc, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4373d8 <__cxa_atexit@plt+0x420cc8> │ │ │ │ + bhi 437400 <__cxa_atexit@plt+0x420cf0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 437400 <__cxa_atexit@plt+0x420cf0> │ │ │ │ + ldr r2, [pc, #156] @ 437428 <__cxa_atexit@plt+0x420d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #25 │ │ │ │ - bne 437380 <__cxa_atexit@plt+0x420c70> │ │ │ │ - ldr r7, [pc, #144] @ 437408 <__cxa_atexit@plt+0x420cf8> │ │ │ │ + bne 4373a8 <__cxa_atexit@plt+0x420c98> │ │ │ │ + ldr r7, [pc, #144] @ 437430 <__cxa_atexit@plt+0x420d20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4373e4 <__cxa_atexit@plt+0x420cd4> │ │ │ │ - ldr r7, [pc, #112] @ 43740c <__cxa_atexit@plt+0x420cfc> │ │ │ │ + bcc 43740c <__cxa_atexit@plt+0x420cfc> │ │ │ │ + ldr r7, [pc, #112] @ 437434 <__cxa_atexit@plt+0x420d24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 437410 <__cxa_atexit@plt+0x420d00> │ │ │ │ + ldr r2, [pc, #108] @ 437438 <__cxa_atexit@plt+0x420d28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 437414 <__cxa_atexit@plt+0x420d04> │ │ │ │ + ldr r7, [pc, #100] @ 43743c <__cxa_atexit@plt+0x420d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 437404 <__cxa_atexit@plt+0x420cf4> │ │ │ │ + ldr r7, [pc, #24] @ 43742c <__cxa_atexit@plt+0x420d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #172, 10 @ 0x2b000000 │ │ │ │ - cmpeq pc, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq pc, #232, 4 @ 0x8000000e │ │ │ │ + orreq r6, r2, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq pc, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq pc, #192, 4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r6, r2, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq pc, #196, 2 @ 0x31 │ │ │ │ + orreq r6, r2, #64, 10 @ 0x10000000 │ │ │ │ + cmpeq pc, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437480 <__cxa_atexit@plt+0x420d70> │ │ │ │ + bhi 4374a8 <__cxa_atexit@plt+0x420d98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 437488 <__cxa_atexit@plt+0x420d78> │ │ │ │ - ldr r1, [pc, #76] @ 43749c <__cxa_atexit@plt+0x420d8c> │ │ │ │ + bcc 4374b0 <__cxa_atexit@plt+0x420da0> │ │ │ │ + ldr r1, [pc, #76] @ 4374c4 <__cxa_atexit@plt+0x420db4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 437478 <__cxa_atexit@plt+0x420d68> │ │ │ │ + bcs 4374a0 <__cxa_atexit@plt+0x420d90> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 4374a0 <__cxa_atexit@plt+0x420d90> │ │ │ │ + ldr r7, [pc, #52] @ 4374c8 <__cxa_atexit@plt+0x420db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 437490 <__cxa_atexit@plt+0x420d80> │ │ │ │ + b 4374b8 <__cxa_atexit@plt+0x420da8> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #192, 8 @ 0xc0000000 │ │ │ │ - orreq r6, r2, #124, 22 @ 0x1f000 │ │ │ │ + orreq r6, r2, #152, 8 @ 0x98000000 │ │ │ │ + orreq r6, r2, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 437504 <__cxa_atexit@plt+0x420df4> │ │ │ │ - ldr r3, [pc, #80] @ 43751c <__cxa_atexit@plt+0x420e0c> │ │ │ │ + bcc 43752c <__cxa_atexit@plt+0x420e1c> │ │ │ │ + ldr r3, [pc, #80] @ 437544 <__cxa_atexit@plt+0x420e34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 437520 <__cxa_atexit@plt+0x420e10> │ │ │ │ + ldr r2, [pc, #76] @ 437548 <__cxa_atexit@plt+0x420e38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 437524 <__cxa_atexit@plt+0x420e14> │ │ │ │ + ldr r1, [pc, #72] @ 43754c <__cxa_atexit@plt+0x420e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437528 <__cxa_atexit@plt+0x420e18> │ │ │ │ + ldr r7, [pc, #28] @ 437550 <__cxa_atexit@plt+0x420e40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - orreq r6, r2, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ + orreq r6, r2, #20, 8 @ 0x14000000 │ │ │ │ cmpeq pc, #60, 2 │ │ │ │ + cmpeq pc, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4375d0 <__cxa_atexit@plt+0x420ec0> │ │ │ │ + bhi 4375f8 <__cxa_atexit@plt+0x420ee8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4375c4 <__cxa_atexit@plt+0x420eb4> │ │ │ │ - ldr r7, [pc, #152] @ 4375fc <__cxa_atexit@plt+0x420eec> │ │ │ │ + beq 4375ec <__cxa_atexit@plt+0x420edc> │ │ │ │ + ldr r7, [pc, #152] @ 437624 <__cxa_atexit@plt+0x420f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4375dc <__cxa_atexit@plt+0x420ecc> │ │ │ │ - ldr r7, [pc, #128] @ 437604 <__cxa_atexit@plt+0x420ef4> │ │ │ │ + bcc 437604 <__cxa_atexit@plt+0x420ef4> │ │ │ │ + ldr r7, [pc, #128] @ 43762c <__cxa_atexit@plt+0x420f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 437608 <__cxa_atexit@plt+0x420ef8> │ │ │ │ + ldr r2, [pc, #124] @ 437630 <__cxa_atexit@plt+0x420f20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 43760c <__cxa_atexit@plt+0x420efc> │ │ │ │ + ldr r7, [pc, #116] @ 437634 <__cxa_atexit@plt+0x420f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437600 <__cxa_atexit@plt+0x420ef0> │ │ │ │ + ldr r7, [pc, #28] @ 437628 <__cxa_atexit@plt+0x420f18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq pc, #140 @ 0x8c │ │ │ │ + orreq r6, r2, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq pc, #100 @ 0x64 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - orreq r6, r2, #128, 6 │ │ │ │ - cmpeq pc, #232 @ 0xe8 │ │ │ │ + orreq r6, r2, #88, 6 @ 0x60000001 │ │ │ │ + cmpeq pc, #192 @ 0xc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4376b0 <__cxa_atexit@plt+0x420fa0> │ │ │ │ + bhi 4376d8 <__cxa_atexit@plt+0x420fc8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 4376d8 <__cxa_atexit@plt+0x420fc8> │ │ │ │ + ldr r2, [pc, #156] @ 437700 <__cxa_atexit@plt+0x420ff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #61 @ 0x3d │ │ │ │ - bne 437658 <__cxa_atexit@plt+0x420f48> │ │ │ │ - ldr r7, [pc, #144] @ 4376e0 <__cxa_atexit@plt+0x420fd0> │ │ │ │ + bne 437680 <__cxa_atexit@plt+0x420f70> │ │ │ │ + ldr r7, [pc, #144] @ 437708 <__cxa_atexit@plt+0x420ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4376bc <__cxa_atexit@plt+0x420fac> │ │ │ │ - ldr r7, [pc, #112] @ 4376e4 <__cxa_atexit@plt+0x420fd4> │ │ │ │ + bcc 4376e4 <__cxa_atexit@plt+0x420fd4> │ │ │ │ + ldr r7, [pc, #112] @ 43770c <__cxa_atexit@plt+0x420ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 4376e8 <__cxa_atexit@plt+0x420fd8> │ │ │ │ + ldr r2, [pc, #108] @ 437710 <__cxa_atexit@plt+0x421000> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 4376ec <__cxa_atexit@plt+0x420fdc> │ │ │ │ + ldr r7, [pc, #100] @ 437714 <__cxa_atexit@plt+0x421004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4376dc <__cxa_atexit@plt+0x420fcc> │ │ │ │ + ldr r7, [pc, #24] @ 437704 <__cxa_atexit@plt+0x420ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq pc, #60 @ 0x3c │ │ │ │ - cmpeq pc, #160 @ 0xa0 │ │ │ │ + orreq r6, r2, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq pc, #20 │ │ │ │ + cmpeq pc, #120 @ 0x78 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r6, r2, #144, 4 │ │ │ │ - cmpeq pc, #236, 28 @ 0xec0 │ │ │ │ + orreq r6, r2, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq pc, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437758 <__cxa_atexit@plt+0x421048> │ │ │ │ + bhi 437780 <__cxa_atexit@plt+0x421070> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 437760 <__cxa_atexit@plt+0x421050> │ │ │ │ - ldr r1, [pc, #76] @ 437774 <__cxa_atexit@plt+0x421064> │ │ │ │ + bcc 437788 <__cxa_atexit@plt+0x421078> │ │ │ │ + ldr r1, [pc, #76] @ 43779c <__cxa_atexit@plt+0x42108c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 437750 <__cxa_atexit@plt+0x421040> │ │ │ │ + bcs 437778 <__cxa_atexit@plt+0x421068> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 437778 <__cxa_atexit@plt+0x421068> │ │ │ │ + ldr r7, [pc, #52] @ 4377a0 <__cxa_atexit@plt+0x421090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 437768 <__cxa_atexit@plt+0x421058> │ │ │ │ + b 437790 <__cxa_atexit@plt+0x421080> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #232, 2 @ 0x3a │ │ │ │ - orreq r6, r2, #164, 16 @ 0xa40000 │ │ │ │ + orreq r6, r2, #192, 2 @ 0x30 │ │ │ │ + orreq r6, r2, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4377dc <__cxa_atexit@plt+0x4210cc> │ │ │ │ - ldr r3, [pc, #80] @ 4377f4 <__cxa_atexit@plt+0x4210e4> │ │ │ │ + bcc 437804 <__cxa_atexit@plt+0x4210f4> │ │ │ │ + ldr r3, [pc, #80] @ 43781c <__cxa_atexit@plt+0x42110c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 4377f8 <__cxa_atexit@plt+0x4210e8> │ │ │ │ + ldr r2, [pc, #76] @ 437820 <__cxa_atexit@plt+0x421110> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4377fc <__cxa_atexit@plt+0x4210ec> │ │ │ │ + ldr r1, [pc, #72] @ 437824 <__cxa_atexit@plt+0x421114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437800 <__cxa_atexit@plt+0x4210f0> │ │ │ │ + ldr r7, [pc, #28] @ 437828 <__cxa_atexit@plt+0x421118> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - orreq r6, r2, #100, 2 │ │ │ │ - cmpeq pc, #28, 30 @ 0x70 │ │ │ │ + orreq r6, r2, #60, 2 │ │ │ │ cmpeq pc, #244, 28 @ 0xf40 │ │ │ │ + cmpeq pc, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4378a8 <__cxa_atexit@plt+0x421198> │ │ │ │ + bhi 4378d0 <__cxa_atexit@plt+0x4211c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43789c <__cxa_atexit@plt+0x42118c> │ │ │ │ - ldr r7, [pc, #152] @ 4378d4 <__cxa_atexit@plt+0x4211c4> │ │ │ │ + beq 4378c4 <__cxa_atexit@plt+0x4211b4> │ │ │ │ + ldr r7, [pc, #152] @ 4378fc <__cxa_atexit@plt+0x4211ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4378b4 <__cxa_atexit@plt+0x4211a4> │ │ │ │ - ldr r7, [pc, #128] @ 4378dc <__cxa_atexit@plt+0x4211cc> │ │ │ │ + bcc 4378dc <__cxa_atexit@plt+0x4211cc> │ │ │ │ + ldr r7, [pc, #128] @ 437904 <__cxa_atexit@plt+0x4211f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 4378e0 <__cxa_atexit@plt+0x4211d0> │ │ │ │ + ldr r2, [pc, #124] @ 437908 <__cxa_atexit@plt+0x4211f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 4378e4 <__cxa_atexit@plt+0x4211d4> │ │ │ │ + ldr r7, [pc, #116] @ 43790c <__cxa_atexit@plt+0x4211fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4378d8 <__cxa_atexit@plt+0x4211c8> │ │ │ │ + ldr r7, [pc, #28] @ 437900 <__cxa_atexit@plt+0x4211f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #36, 2 │ │ │ │ - cmpeq pc, #68, 28 @ 0x440 │ │ │ │ + orreq r6, r2, #252 @ 0xfc │ │ │ │ + cmpeq pc, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - orreq r6, r2, #168 @ 0xa8 │ │ │ │ - cmpeq pc, #144, 28 @ 0x900 │ │ │ │ + orreq r6, r2, #128 @ 0x80 │ │ │ │ + cmpeq pc, #104, 28 @ 0x680 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437980 <__cxa_atexit@plt+0x421270> │ │ │ │ + bhi 4379a8 <__cxa_atexit@plt+0x421298> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #152] @ 4379a8 <__cxa_atexit@plt+0x421298> │ │ │ │ + ldr r2, [pc, #152] @ 4379d0 <__cxa_atexit@plt+0x4212c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r8, r7, #1 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43798c <__cxa_atexit@plt+0x42127c> │ │ │ │ + bcc 4379b4 <__cxa_atexit@plt+0x4212a4> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 437944 <__cxa_atexit@plt+0x421234> │ │ │ │ - ldr r7, [pc, #112] @ 4379ac <__cxa_atexit@plt+0x42129c> │ │ │ │ + bne 43796c <__cxa_atexit@plt+0x42125c> │ │ │ │ + ldr r7, [pc, #112] @ 4379d4 <__cxa_atexit@plt+0x4212c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ - ldr r7, [pc, #104] @ 4379b4 <__cxa_atexit@plt+0x4212a4> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + ldr r7, [pc, #104] @ 4379dc <__cxa_atexit@plt+0x4212cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 4379b8 <__cxa_atexit@plt+0x4212a8> │ │ │ │ + ldr r2, [pc, #100] @ 4379e0 <__cxa_atexit@plt+0x4212d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #88] @ 4379bc <__cxa_atexit@plt+0x4212ac> │ │ │ │ + ldr r2, [pc, #88] @ 4379e4 <__cxa_atexit@plt+0x4212d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4379b0 <__cxa_atexit@plt+0x4212a0> │ │ │ │ + ldr r7, [pc, #28] @ 4379d8 <__cxa_atexit@plt+0x4212c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #0 │ │ │ │ - cmpeq pc, #52, 28 @ 0x340 │ │ │ │ - cmpeq pc, #236, 26 @ 0x3b00 │ │ │ │ + orreq r5, r2, #216, 30 @ 0x360 │ │ │ │ + cmpeq pc, #12, 28 @ 0xc0 │ │ │ │ + cmpeq pc, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq pc, #84, 24 @ 0x5400 │ │ │ │ - orreq r5, r2, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq pc, #164, 26 @ 0x2900 │ │ │ │ + cmpeq pc, #44, 24 @ 0x2c00 │ │ │ │ + orreq r5, r2, #140, 30 @ 0x230 │ │ │ │ + cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 437a40 <__cxa_atexit@plt+0x421330> │ │ │ │ + bcc 437a68 <__cxa_atexit@plt+0x421358> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 437a04 <__cxa_atexit@plt+0x4212f4> │ │ │ │ - ldr r7, [pc, #100] @ 437a58 <__cxa_atexit@plt+0x421348> │ │ │ │ + bne 437a2c <__cxa_atexit@plt+0x42131c> │ │ │ │ + ldr r7, [pc, #100] @ 437a80 <__cxa_atexit@plt+0x421370> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 437a60 <__cxa_atexit@plt+0x421350> │ │ │ │ + ldr r7, [pc, #84] @ 437a88 <__cxa_atexit@plt+0x421378> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 437a64 <__cxa_atexit@plt+0x421354> │ │ │ │ + ldr r2, [pc, #80] @ 437a8c <__cxa_atexit@plt+0x42137c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 437a68 <__cxa_atexit@plt+0x421358> │ │ │ │ + ldr r2, [pc, #64] @ 437a90 <__cxa_atexit@plt+0x421380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 437a5c <__cxa_atexit@plt+0x42134c> │ │ │ │ + ldr r7, [pc, #20] @ 437a84 <__cxa_atexit@plt+0x421374> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq pc, #56, 26 @ 0xe00 │ │ │ │ + cmpeq pc, #84, 26 @ 0x1500 │ │ │ │ + cmpeq pc, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq pc, #148, 22 @ 0x25000 │ │ │ │ - orreq r5, r2, #240, 28 @ 0xf00 │ │ │ │ - cmpeq pc, #12, 26 @ 0x300 │ │ │ │ + cmpeq pc, #108, 22 @ 0x1b000 │ │ │ │ + orreq r5, r2, #200, 28 @ 0xc80 │ │ │ │ + cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437b04 <__cxa_atexit@plt+0x4213f4> │ │ │ │ + bhi 437b2c <__cxa_atexit@plt+0x42141c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 437af8 <__cxa_atexit@plt+0x4213e8> │ │ │ │ - ldr r7, [pc, #140] @ 437b30 <__cxa_atexit@plt+0x421420> │ │ │ │ + beq 437b20 <__cxa_atexit@plt+0x421410> │ │ │ │ + ldr r7, [pc, #140] @ 437b58 <__cxa_atexit@plt+0x421448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 437b10 <__cxa_atexit@plt+0x421400> │ │ │ │ - ldr r7, [pc, #116] @ 437b38 <__cxa_atexit@plt+0x421428> │ │ │ │ + bcc 437b38 <__cxa_atexit@plt+0x421428> │ │ │ │ + ldr r7, [pc, #116] @ 437b60 <__cxa_atexit@plt+0x421450> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 437b3c <__cxa_atexit@plt+0x42142c> │ │ │ │ + ldr r2, [pc, #112] @ 437b64 <__cxa_atexit@plt+0x421454> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 437b40 <__cxa_atexit@plt+0x421430> │ │ │ │ + ldr r2, [pc, #100] @ 437b68 <__cxa_atexit@plt+0x421458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r1, #43 @ 0x2b │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 437b34 <__cxa_atexit@plt+0x421424> │ │ │ │ + ldr r7, [pc, #28] @ 437b5c <__cxa_atexit@plt+0x42144c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #43 @ 0x2b │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq pc, #104, 24 @ 0x6800 │ │ │ │ + orreq r5, r2, #148, 28 @ 0x940 │ │ │ │ + cmpeq pc, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ - orreq r5, r2, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq pc, #88, 24 @ 0x5800 │ │ │ │ + cmpeq pc, #180, 20 @ 0xb4000 │ │ │ │ + orreq r5, r2, #20, 28 @ 0x140 │ │ │ │ + cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 437ba8 <__cxa_atexit@plt+0x421498> │ │ │ │ + bhi 437bd0 <__cxa_atexit@plt+0x4214c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 437ba0 <__cxa_atexit@plt+0x421490> │ │ │ │ - ldr r3, [pc, #56] @ 437bb0 <__cxa_atexit@plt+0x4214a0> │ │ │ │ + beq 437bc8 <__cxa_atexit@plt+0x4214b8> │ │ │ │ + ldr r3, [pc, #56] @ 437bd8 <__cxa_atexit@plt+0x4214c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 437bb4 <__cxa_atexit@plt+0x4214a4> │ │ │ │ + ldr r7, [pc, #52] @ 437bdc <__cxa_atexit@plt+0x4214cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 437bb8 <__cxa_atexit@plt+0x4214a8> │ │ │ │ + ldr r3, [pc, #44] @ 437be0 <__cxa_atexit@plt+0x4214d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 437bbc <__cxa_atexit@plt+0x4214ac> │ │ │ │ + ldr r0, [pc, #32] @ 437be4 <__cxa_atexit@plt+0x4214d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #8, 24 @ 0x800 │ │ │ │ - orreq r5, r2, #212, 26 @ 0x3500 │ │ │ │ - cmpeq pc, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq pc, #220, 22 @ 0x37000 │ │ │ │ + cmpeq pc, #224, 22 @ 0x38000 │ │ │ │ + orreq r5, r2, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq pc, #196, 22 @ 0x31000 │ │ │ │ + cmpeq pc, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 437be4 <__cxa_atexit@plt+0x4214d4> │ │ │ │ + ldr r3, [pc, #16] @ 437c0c <__cxa_atexit@plt+0x4214fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq pc, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 437c1c <__cxa_atexit@plt+0x42150c> │ │ │ │ + ldr r2, [pc, #32] @ 437c44 <__cxa_atexit@plt+0x421534> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 437c20 <__cxa_atexit@plt+0x421510> │ │ │ │ + ldr r3, [pc, #28] @ 437c48 <__cxa_atexit@plt+0x421538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 437c24 <__cxa_atexit@plt+0x421514> │ │ │ │ + ldr r0, [pc, #16] @ 437c4c <__cxa_atexit@plt+0x42153c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #132, 22 @ 0x21000 │ │ │ │ - cmpeq pc, #116, 22 @ 0x1d000 │ │ │ │ - cmpeq pc, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq pc, #92, 22 @ 0x17000 │ │ │ │ + cmpeq pc, #76, 22 @ 0x13000 │ │ │ │ + cmpeq pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 437c4c <__cxa_atexit@plt+0x42153c> │ │ │ │ + ldr r3, [pc, #16] @ 437c74 <__cxa_atexit@plt+0x421564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 437cb0 <__cxa_atexit@plt+0x4215a0> │ │ │ │ - ldr lr, [pc, #76] @ 437cc8 <__cxa_atexit@plt+0x4215b8> │ │ │ │ + bcc 437cd8 <__cxa_atexit@plt+0x4215c8> │ │ │ │ + ldr lr, [pc, #76] @ 437cf0 <__cxa_atexit@plt+0x4215e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr r8, [pc, #64] @ 437ccc <__cxa_atexit@plt+0x4215bc> │ │ │ │ + ldr r8, [pc, #64] @ 437cf4 <__cxa_atexit@plt+0x4215e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #13 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 437cd0 <__cxa_atexit@plt+0x4215c0> │ │ │ │ + ldr r3, [pc, #24] @ 437cf8 <__cxa_atexit@plt+0x4215e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r2, #204, 10 @ 0x33000000 │ │ │ │ - orreq r6, r2, #68, 4 @ 0x40000004 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r2, #164, 10 @ 0x29000000 │ │ │ │ + orreq r6, r2, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 437d28 <__cxa_atexit@plt+0x421618> │ │ │ │ - ldr r8, [pc, #72] @ 437d40 <__cxa_atexit@plt+0x421630> │ │ │ │ + bcc 437d50 <__cxa_atexit@plt+0x421640> │ │ │ │ + ldr r8, [pc, #72] @ 437d68 <__cxa_atexit@plt+0x421658> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 437d44 <__cxa_atexit@plt+0x421634> │ │ │ │ + ldr lr, [pc, #68] @ 437d6c <__cxa_atexit@plt+0x42165c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ sub r7, r6, #13 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 437d48 <__cxa_atexit@plt+0x421638> │ │ │ │ + ldr r3, [pc, #24] @ 437d70 <__cxa_atexit@plt+0x421660> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r2, #80, 10 @ 0x14000000 │ │ │ │ - orreq r6, r2, #208, 2 @ 0x34 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r2, #40, 10 @ 0xa000000 │ │ │ │ + orreq r6, r2, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 437d68 <__cxa_atexit@plt+0x421658> │ │ │ │ + ldr r8, [pc, #4] @ 437d90 <__cxa_atexit@plt+0x421680> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 43bdcc <__cxa_atexit@plt+0x4256bc> │ │ │ │ - cmpeq pc, #80, 20 @ 0x50000 │ │ │ │ + b 43bdf4 <__cxa_atexit@plt+0x4256e4> │ │ │ │ + cmpeq pc, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 437da8 <__cxa_atexit@plt+0x421698> │ │ │ │ - ldr r3, [pc, #44] @ 437db8 <__cxa_atexit@plt+0x4216a8> │ │ │ │ + bhi 437dd0 <__cxa_atexit@plt+0x4216c0> │ │ │ │ + ldr r3, [pc, #44] @ 437de0 <__cxa_atexit@plt+0x4216d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 437dbc <__cxa_atexit@plt+0x4216ac> │ │ │ │ + ldr r7, [pc, #40] @ 437de4 <__cxa_atexit@plt+0x4216d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ 437dc0 <__cxa_atexit@plt+0x4216b0> │ │ │ │ + ldr r0, [pc, #28] @ 437de8 <__cxa_atexit@plt+0x4216d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 437dc4 <__cxa_atexit@plt+0x4216b4> │ │ │ │ + ldr r7, [pc, #20] @ 437dec <__cxa_atexit@plt+0x4216dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, #32, 20 @ 0x20000 │ │ │ │ - cmpeq pc, #16, 20 @ 0x10000 │ │ │ │ - cmpeq pc, #48, 20 @ 0x30000 │ │ │ │ - cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ + cmpeq pc, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq pc, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq pc, #8, 20 @ 0x8000 │ │ │ │ + cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #88] @ 437e3c <__cxa_atexit@plt+0x42172c> │ │ │ │ + ldr r1, [pc, #88] @ 437e64 <__cxa_atexit@plt+0x421754> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 437e30 <__cxa_atexit@plt+0x421720> │ │ │ │ + beq 437e58 <__cxa_atexit@plt+0x421748> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r5, [pc, #28] @ 437e40 <__cxa_atexit@plt+0x421730> │ │ │ │ + ldr r5, [pc, #28] @ 437e68 <__cxa_atexit@plt+0x421758> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r6, r2, #244, 18 @ 0x3d0000 │ │ │ │ - cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ + orreq r6, r2, #204, 18 @ 0x330000 │ │ │ │ + cmpeq pc, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r3, [pc, #8] @ 437e7c <__cxa_atexit@plt+0x42176c> │ │ │ │ + ldr r3, [pc, #8] @ 437ea4 <__cxa_atexit@plt+0x421794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ - orreq r6, r2, #164, 18 @ 0x290000 │ │ │ │ - cmpeq pc, #184, 18 @ 0x2e0000 │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ + orreq r6, r2, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437f20 <__cxa_atexit@plt+0x421810> │ │ │ │ + bhi 437f48 <__cxa_atexit@plt+0x421838> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 437f48 <__cxa_atexit@plt+0x421838> │ │ │ │ + ldr r2, [pc, #156] @ 437f70 <__cxa_atexit@plt+0x421860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #57 @ 0x39 │ │ │ │ - bne 437ec8 <__cxa_atexit@plt+0x4217b8> │ │ │ │ - ldr r7, [pc, #144] @ 437f50 <__cxa_atexit@plt+0x421840> │ │ │ │ + bne 437ef0 <__cxa_atexit@plt+0x4217e0> │ │ │ │ + ldr r7, [pc, #144] @ 437f78 <__cxa_atexit@plt+0x421868> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 437f2c <__cxa_atexit@plt+0x42181c> │ │ │ │ - ldr r7, [pc, #112] @ 437f54 <__cxa_atexit@plt+0x421844> │ │ │ │ + bcc 437f54 <__cxa_atexit@plt+0x421844> │ │ │ │ + ldr r7, [pc, #112] @ 437f7c <__cxa_atexit@plt+0x42186c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 437f58 <__cxa_atexit@plt+0x421848> │ │ │ │ + ldr r2, [pc, #108] @ 437f80 <__cxa_atexit@plt+0x421870> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 437f5c <__cxa_atexit@plt+0x42184c> │ │ │ │ + ldr r7, [pc, #100] @ 437f84 <__cxa_atexit@plt+0x421874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 437f4c <__cxa_atexit@plt+0x42183c> │ │ │ │ + ldr r7, [pc, #24] @ 437f74 <__cxa_atexit@plt+0x421864> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #100, 20 @ 0x64000 │ │ │ │ - cmpeq pc, #12, 18 @ 0x30000 │ │ │ │ - cmpeq pc, #112, 18 @ 0x1c0000 │ │ │ │ + orreq r5, r2, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq pc, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq pc, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r5, r2, #32, 20 @ 0x20000 │ │ │ │ - cmpeq pc, #124, 12 @ 0x7c00000 │ │ │ │ + orreq r5, r2, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq pc, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 437fc8 <__cxa_atexit@plt+0x4218b8> │ │ │ │ + bhi 437ff0 <__cxa_atexit@plt+0x4218e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 437fd0 <__cxa_atexit@plt+0x4218c0> │ │ │ │ - ldr r1, [pc, #76] @ 437fe4 <__cxa_atexit@plt+0x4218d4> │ │ │ │ + bcc 437ff8 <__cxa_atexit@plt+0x4218e8> │ │ │ │ + ldr r1, [pc, #76] @ 43800c <__cxa_atexit@plt+0x4218fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 437fc0 <__cxa_atexit@plt+0x4218b0> │ │ │ │ + bcs 437fe8 <__cxa_atexit@plt+0x4218d8> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 437fe8 <__cxa_atexit@plt+0x4218d8> │ │ │ │ + ldr r7, [pc, #52] @ 438010 <__cxa_atexit@plt+0x421900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 437fd8 <__cxa_atexit@plt+0x4218c8> │ │ │ │ + b 438000 <__cxa_atexit@plt+0x4218f0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #120, 18 @ 0x1e0000 │ │ │ │ - orreq r6, r2, #52 @ 0x34 │ │ │ │ - cmpeq pc, #236, 10 @ 0x3b000000 │ │ │ │ + orreq r5, r2, #80, 18 @ 0x140000 │ │ │ │ + orreq r6, r2, #12 │ │ │ │ + cmpeq pc, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 438050 <__cxa_atexit@plt+0x421940> │ │ │ │ - ldr r3, [pc, #80] @ 438068 <__cxa_atexit@plt+0x421958> │ │ │ │ + bcc 438078 <__cxa_atexit@plt+0x421968> │ │ │ │ + ldr r3, [pc, #80] @ 438090 <__cxa_atexit@plt+0x421980> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 43806c <__cxa_atexit@plt+0x42195c> │ │ │ │ + ldr r2, [pc, #76] @ 438094 <__cxa_atexit@plt+0x421984> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 438070 <__cxa_atexit@plt+0x421960> │ │ │ │ + ldr r1, [pc, #72] @ 438098 <__cxa_atexit@plt+0x421988> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 438074 <__cxa_atexit@plt+0x421964> │ │ │ │ + ldr r7, [pc, #28] @ 43809c <__cxa_atexit@plt+0x42198c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r5, r2, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq pc, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r5, r2, #200, 16 @ 0xc80000 │ │ │ │ cmpeq pc, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq pc, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43811c <__cxa_atexit@plt+0x421a0c> │ │ │ │ + bhi 438144 <__cxa_atexit@plt+0x421a34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 438110 <__cxa_atexit@plt+0x421a00> │ │ │ │ - ldr r7, [pc, #152] @ 438148 <__cxa_atexit@plt+0x421a38> │ │ │ │ + beq 438138 <__cxa_atexit@plt+0x421a28> │ │ │ │ + ldr r7, [pc, #152] @ 438170 <__cxa_atexit@plt+0x421a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 438128 <__cxa_atexit@plt+0x421a18> │ │ │ │ - ldr r7, [pc, #128] @ 438150 <__cxa_atexit@plt+0x421a40> │ │ │ │ + bcc 438150 <__cxa_atexit@plt+0x421a40> │ │ │ │ + ldr r7, [pc, #128] @ 438178 <__cxa_atexit@plt+0x421a68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 438154 <__cxa_atexit@plt+0x421a44> │ │ │ │ + ldr r2, [pc, #124] @ 43817c <__cxa_atexit@plt+0x421a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 438158 <__cxa_atexit@plt+0x421a48> │ │ │ │ + ldr r7, [pc, #116] @ 438180 <__cxa_atexit@plt+0x421a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43814c <__cxa_atexit@plt+0x421a3c> │ │ │ │ + ldr r7, [pc, #28] @ 438174 <__cxa_atexit@plt+0x421a64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq pc, #16, 14 @ 0x400000 │ │ │ │ + orreq r5, r2, #136, 16 @ 0x880000 │ │ │ │ + cmpeq pc, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - orreq r5, r2, #52, 16 @ 0x340000 │ │ │ │ - cmpeq pc, #244, 12 @ 0xf400000 │ │ │ │ + orreq r5, r2, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 438200 <__cxa_atexit@plt+0x421af0> │ │ │ │ + bhi 438228 <__cxa_atexit@plt+0x421b18> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #160] @ 438228 <__cxa_atexit@plt+0x421b18> │ │ │ │ + ldr r2, [pc, #160] @ 438250 <__cxa_atexit@plt+0x421b40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #122 @ 0x7a │ │ │ │ - bne 4381a8 <__cxa_atexit@plt+0x421a98> │ │ │ │ - ldr r7, [pc, #148] @ 438230 <__cxa_atexit@plt+0x421b20> │ │ │ │ + bne 4381d0 <__cxa_atexit@plt+0x421ac0> │ │ │ │ + ldr r7, [pc, #148] @ 438258 <__cxa_atexit@plt+0x421b48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #144] @ 438234 <__cxa_atexit@plt+0x421b24> │ │ │ │ + ldr r0, [pc, #144] @ 43825c <__cxa_atexit@plt+0x421b4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43820c <__cxa_atexit@plt+0x421afc> │ │ │ │ - ldr r7, [pc, #116] @ 438238 <__cxa_atexit@plt+0x421b28> │ │ │ │ + bcc 438234 <__cxa_atexit@plt+0x421b24> │ │ │ │ + ldr r7, [pc, #116] @ 438260 <__cxa_atexit@plt+0x421b50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 43823c <__cxa_atexit@plt+0x421b2c> │ │ │ │ + ldr r2, [pc, #112] @ 438264 <__cxa_atexit@plt+0x421b54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 438240 <__cxa_atexit@plt+0x421b30> │ │ │ │ + ldr r7, [pc, #104] @ 438268 <__cxa_atexit@plt+0x421b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43822c <__cxa_atexit@plt+0x421b1c> │ │ │ │ + ldr r7, [pc, #24] @ 438254 <__cxa_atexit@plt+0x421b44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #136, 14 @ 0x2200000 │ │ │ │ - cmpeq pc, #68, 12 @ 0x4400000 │ │ │ │ - cmpeq pc, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq pc, #164, 12 @ 0xa400000 │ │ │ │ + orreq r5, r2, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq pc, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq pc, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq pc, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r2, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq pc, #152, 6 @ 0x60000002 │ │ │ │ + orreq r5, r2, #24, 14 @ 0x600000 │ │ │ │ + cmpeq pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4382ac <__cxa_atexit@plt+0x421b9c> │ │ │ │ + bhi 4382d4 <__cxa_atexit@plt+0x421bc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4382b4 <__cxa_atexit@plt+0x421ba4> │ │ │ │ - ldr r1, [pc, #76] @ 4382c8 <__cxa_atexit@plt+0x421bb8> │ │ │ │ + bcc 4382dc <__cxa_atexit@plt+0x421bcc> │ │ │ │ + ldr r1, [pc, #76] @ 4382f0 <__cxa_atexit@plt+0x421be0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 4382a4 <__cxa_atexit@plt+0x421b94> │ │ │ │ + bcs 4382cc <__cxa_atexit@plt+0x421bbc> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 4382cc <__cxa_atexit@plt+0x421bbc> │ │ │ │ + ldr r7, [pc, #52] @ 4382f4 <__cxa_atexit@plt+0x421be4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 4382bc <__cxa_atexit@plt+0x421bac> │ │ │ │ + b 4382e4 <__cxa_atexit@plt+0x421bd4> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #148, 12 @ 0x9400000 │ │ │ │ - orreq r5, r2, #80, 26 @ 0x1400 │ │ │ │ + orreq r5, r2, #108, 12 @ 0x6c00000 │ │ │ │ + orreq r5, r2, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 438330 <__cxa_atexit@plt+0x421c20> │ │ │ │ - ldr r3, [pc, #80] @ 438348 <__cxa_atexit@plt+0x421c38> │ │ │ │ + bcc 438358 <__cxa_atexit@plt+0x421c48> │ │ │ │ + ldr r3, [pc, #80] @ 438370 <__cxa_atexit@plt+0x421c60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 43834c <__cxa_atexit@plt+0x421c3c> │ │ │ │ + ldr r2, [pc, #76] @ 438374 <__cxa_atexit@plt+0x421c64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 438350 <__cxa_atexit@plt+0x421c40> │ │ │ │ + ldr r1, [pc, #72] @ 438378 <__cxa_atexit@plt+0x421c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 438354 <__cxa_atexit@plt+0x421c44> │ │ │ │ + ldr r7, [pc, #28] @ 43837c <__cxa_atexit@plt+0x421c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - orreq r5, r2, #16, 12 @ 0x1000000 │ │ │ │ - cmpeq pc, #32, 10 @ 0x8000000 │ │ │ │ + orreq r5, r2, #232, 10 @ 0x3a000000 │ │ │ │ cmpeq pc, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq pc, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4383fc <__cxa_atexit@plt+0x421cec> │ │ │ │ + bhi 438424 <__cxa_atexit@plt+0x421d14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4383f0 <__cxa_atexit@plt+0x421ce0> │ │ │ │ - ldr r7, [pc, #152] @ 438428 <__cxa_atexit@plt+0x421d18> │ │ │ │ + beq 438418 <__cxa_atexit@plt+0x421d08> │ │ │ │ + ldr r7, [pc, #152] @ 438450 <__cxa_atexit@plt+0x421d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 438408 <__cxa_atexit@plt+0x421cf8> │ │ │ │ - ldr r7, [pc, #128] @ 438430 <__cxa_atexit@plt+0x421d20> │ │ │ │ + bcc 438430 <__cxa_atexit@plt+0x421d20> │ │ │ │ + ldr r7, [pc, #128] @ 438458 <__cxa_atexit@plt+0x421d48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 438434 <__cxa_atexit@plt+0x421d24> │ │ │ │ + ldr r2, [pc, #124] @ 43845c <__cxa_atexit@plt+0x421d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 438438 <__cxa_atexit@plt+0x421d28> │ │ │ │ + ldr r7, [pc, #116] @ 438460 <__cxa_atexit@plt+0x421d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #97 @ 0x61 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43842c <__cxa_atexit@plt+0x421d1c> │ │ │ │ + ldr r7, [pc, #28] @ 438454 <__cxa_atexit@plt+0x421d44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #97 @ 0x61 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #208, 10 @ 0x34000000 │ │ │ │ - cmpeq pc, #72, 8 @ 0x48000000 │ │ │ │ + orreq r5, r2, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq pc, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - orreq r5, r2, #84, 10 @ 0x15000000 │ │ │ │ - cmpeq pc, #52, 8 @ 0x34000000 │ │ │ │ + orreq r5, r2, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq pc, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4384e0 <__cxa_atexit@plt+0x421dd0> │ │ │ │ + bhi 438508 <__cxa_atexit@plt+0x421df8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #160] @ 438508 <__cxa_atexit@plt+0x421df8> │ │ │ │ + ldr r2, [pc, #160] @ 438530 <__cxa_atexit@plt+0x421e20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #90 @ 0x5a │ │ │ │ - bne 438488 <__cxa_atexit@plt+0x421d78> │ │ │ │ - ldr r7, [pc, #148] @ 438510 <__cxa_atexit@plt+0x421e00> │ │ │ │ + bne 4384b0 <__cxa_atexit@plt+0x421da0> │ │ │ │ + ldr r7, [pc, #148] @ 438538 <__cxa_atexit@plt+0x421e28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #144] @ 438514 <__cxa_atexit@plt+0x421e04> │ │ │ │ + ldr r0, [pc, #144] @ 43853c <__cxa_atexit@plt+0x421e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4384ec <__cxa_atexit@plt+0x421ddc> │ │ │ │ - ldr r7, [pc, #116] @ 438518 <__cxa_atexit@plt+0x421e08> │ │ │ │ + bcc 438514 <__cxa_atexit@plt+0x421e04> │ │ │ │ + ldr r7, [pc, #116] @ 438540 <__cxa_atexit@plt+0x421e30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 43851c <__cxa_atexit@plt+0x421e0c> │ │ │ │ + ldr r2, [pc, #112] @ 438544 <__cxa_atexit@plt+0x421e34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 438520 <__cxa_atexit@plt+0x421e10> │ │ │ │ + ldr r7, [pc, #104] @ 438548 <__cxa_atexit@plt+0x421e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43850c <__cxa_atexit@plt+0x421dfc> │ │ │ │ + ldr r7, [pc, #24] @ 438534 <__cxa_atexit@plt+0x421e24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #168, 8 @ 0xa8000000 │ │ │ │ - cmpeq pc, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq pc, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq pc, #228, 6 @ 0x90000003 │ │ │ │ + orreq r5, r2, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq pc, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq pc, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq pc, #188, 6 @ 0xf0000002 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r2, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq pc, #184 @ 0xb8 │ │ │ │ + orreq r5, r2, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq pc, #144 @ 0x90 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43858c <__cxa_atexit@plt+0x421e7c> │ │ │ │ + bhi 4385b4 <__cxa_atexit@plt+0x421ea4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 438594 <__cxa_atexit@plt+0x421e84> │ │ │ │ - ldr r1, [pc, #76] @ 4385a8 <__cxa_atexit@plt+0x421e98> │ │ │ │ + bcc 4385bc <__cxa_atexit@plt+0x421eac> │ │ │ │ + ldr r1, [pc, #76] @ 4385d0 <__cxa_atexit@plt+0x421ec0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #256 @ 0x100 │ │ │ │ - bcs 438584 <__cxa_atexit@plt+0x421e74> │ │ │ │ + bcs 4385ac <__cxa_atexit@plt+0x421e9c> │ │ │ │ strb r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #52] @ 4385ac <__cxa_atexit@plt+0x421e9c> │ │ │ │ + ldr r7, [pc, #52] @ 4385d4 <__cxa_atexit@plt+0x421ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 785e70 <__cxa_atexit@plt+0x76f760> │ │ │ │ + b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 43859c <__cxa_atexit@plt+0x421e8c> │ │ │ │ + b 4385c4 <__cxa_atexit@plt+0x421eb4> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #180, 6 @ 0xd0000002 │ │ │ │ - orreq r5, r2, #112, 20 @ 0x70000 │ │ │ │ + orreq r5, r2, #140, 6 @ 0x30000002 │ │ │ │ + orreq r5, r2, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 438610 <__cxa_atexit@plt+0x421f00> │ │ │ │ - ldr r3, [pc, #80] @ 438628 <__cxa_atexit@plt+0x421f18> │ │ │ │ + bcc 438638 <__cxa_atexit@plt+0x421f28> │ │ │ │ + ldr r3, [pc, #80] @ 438650 <__cxa_atexit@plt+0x421f40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 43862c <__cxa_atexit@plt+0x421f1c> │ │ │ │ + ldr r2, [pc, #76] @ 438654 <__cxa_atexit@plt+0x421f44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 438630 <__cxa_atexit@plt+0x421f20> │ │ │ │ + ldr r1, [pc, #72] @ 438658 <__cxa_atexit@plt+0x421f48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [r2, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 438634 <__cxa_atexit@plt+0x421f24> │ │ │ │ + ldr r7, [pc, #28] @ 43865c <__cxa_atexit@plt+0x421f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - orreq r5, r2, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq pc, #96, 4 │ │ │ │ + orreq r5, r2, #8, 6 @ 0x20000000 │ │ │ │ cmpeq pc, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq pc, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4386dc <__cxa_atexit@plt+0x421fcc> │ │ │ │ + bhi 438704 <__cxa_atexit@plt+0x421ff4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4386d0 <__cxa_atexit@plt+0x421fc0> │ │ │ │ - ldr r7, [pc, #152] @ 438708 <__cxa_atexit@plt+0x421ff8> │ │ │ │ + beq 4386f8 <__cxa_atexit@plt+0x421fe8> │ │ │ │ + ldr r7, [pc, #152] @ 438730 <__cxa_atexit@plt+0x422020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4386e8 <__cxa_atexit@plt+0x421fd8> │ │ │ │ - ldr r7, [pc, #128] @ 438710 <__cxa_atexit@plt+0x422000> │ │ │ │ + bcc 438710 <__cxa_atexit@plt+0x422000> │ │ │ │ + ldr r7, [pc, #128] @ 438738 <__cxa_atexit@plt+0x422028> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 438714 <__cxa_atexit@plt+0x422004> │ │ │ │ + ldr r2, [pc, #124] @ 43873c <__cxa_atexit@plt+0x42202c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 438718 <__cxa_atexit@plt+0x422008> │ │ │ │ + ldr r7, [pc, #116] @ 438740 <__cxa_atexit@plt+0x422030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785e68 <__cxa_atexit@plt+0x76f758> │ │ │ │ + b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43870c <__cxa_atexit@plt+0x421ffc> │ │ │ │ + ldr r7, [pc, #28] @ 438734 <__cxa_atexit@plt+0x422024> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #65 @ 0x41 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #240, 4 │ │ │ │ - cmpeq pc, #136, 2 @ 0x22 │ │ │ │ + orreq r5, r2, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq pc, #96, 2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - orreq r5, r2, #116, 4 @ 0x40000007 │ │ │ │ - cmpeq pc, #116, 2 │ │ │ │ + orreq r5, r2, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq pc, #76, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 438780 <__cxa_atexit@plt+0x422070> │ │ │ │ + bhi 4387a8 <__cxa_atexit@plt+0x422098> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 438778 <__cxa_atexit@plt+0x422068> │ │ │ │ - ldr r3, [pc, #56] @ 438788 <__cxa_atexit@plt+0x422078> │ │ │ │ + beq 4387a0 <__cxa_atexit@plt+0x422090> │ │ │ │ + ldr r3, [pc, #56] @ 4387b0 <__cxa_atexit@plt+0x4220a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 43878c <__cxa_atexit@plt+0x42207c> │ │ │ │ + ldr r7, [pc, #52] @ 4387b4 <__cxa_atexit@plt+0x4220a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 438790 <__cxa_atexit@plt+0x422080> │ │ │ │ + ldr r3, [pc, #44] @ 4387b8 <__cxa_atexit@plt+0x4220a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 438794 <__cxa_atexit@plt+0x422084> │ │ │ │ + ldr r0, [pc, #32] @ 4387bc <__cxa_atexit@plt+0x4220ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #48, 2 │ │ │ │ - orreq r5, r2, #252, 2 @ 0x3f │ │ │ │ - cmpeq pc, #20, 2 │ │ │ │ - cmpeq pc, #248 @ 0xf8 │ │ │ │ + cmpeq pc, #8, 2 │ │ │ │ + orreq r5, r2, #212, 2 @ 0x35 │ │ │ │ + cmpeq pc, #236 @ 0xec │ │ │ │ + cmpeq pc, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4387bc <__cxa_atexit@plt+0x4220ac> │ │ │ │ + ldr r3, [pc, #16] @ 4387e4 <__cxa_atexit@plt+0x4220d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq pc, #208 @ 0xd0 │ │ │ │ + cmpeq pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 4387f4 <__cxa_atexit@plt+0x4220e4> │ │ │ │ + ldr r2, [pc, #32] @ 43881c <__cxa_atexit@plt+0x42210c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 4387f8 <__cxa_atexit@plt+0x4220e8> │ │ │ │ + ldr r3, [pc, #28] @ 438820 <__cxa_atexit@plt+0x422110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 4387fc <__cxa_atexit@plt+0x4220ec> │ │ │ │ + ldr r0, [pc, #16] @ 438824 <__cxa_atexit@plt+0x422114> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, #172 @ 0xac │ │ │ │ - cmpeq pc, #156 @ 0x9c │ │ │ │ - cmppeq lr, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + cmpeq pc, #132 @ 0x84 │ │ │ │ + cmpeq pc, #116 @ 0x74 │ │ │ │ + cmppeq lr, #104, 30 @ p-variant is OBSOLETE @ 0x1a0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 438824 <__cxa_atexit@plt+0x422114> │ │ │ │ + ldr r3, [pc, #16] @ 43884c <__cxa_atexit@plt+0x42213c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43888c <__cxa_atexit@plt+0x42217c> │ │ │ │ - ldr lr, [pc, #80] @ 4388a4 <__cxa_atexit@plt+0x422194> │ │ │ │ + bcc 4388b4 <__cxa_atexit@plt+0x4221a4> │ │ │ │ + ldr lr, [pc, #80] @ 4388cc <__cxa_atexit@plt+0x4221bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 4388a8 <__cxa_atexit@plt+0x422198> │ │ │ │ + ldr r8, [pc, #68] @ 4388d0 <__cxa_atexit@plt+0x4221c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 4388ac <__cxa_atexit@plt+0x42219c> │ │ │ │ + ldr r3, [pc, #24] @ 4388d4 <__cxa_atexit@plt+0x4221c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r5, r2, #244, 18 @ 0x3d0000 │ │ │ │ - orreq r5, r2, #252, 16 @ 0xfc0000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r5, r2, #204, 18 @ 0x330000 │ │ │ │ + orreq r5, r2, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 438908 <__cxa_atexit@plt+0x4221f8> │ │ │ │ - ldr r8, [pc, #76] @ 438920 <__cxa_atexit@plt+0x422210> │ │ │ │ + bcc 438930 <__cxa_atexit@plt+0x422220> │ │ │ │ + ldr r8, [pc, #76] @ 438948 <__cxa_atexit@plt+0x422238> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 438924 <__cxa_atexit@plt+0x422214> │ │ │ │ + ldr lr, [pc, #72] @ 43894c <__cxa_atexit@plt+0x42223c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 438928 <__cxa_atexit@plt+0x422218> │ │ │ │ + ldr r3, [pc, #24] @ 438950 <__cxa_atexit@plt+0x422240> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r5, r2, #116, 18 @ 0x1d0000 │ │ │ │ - orreq r5, r2, #132, 16 @ 0x840000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r5, r2, #76, 18 @ 0x130000 │ │ │ │ + orreq r5, r2, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmppeq lr, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + cmppeq lr, #104, 30 @ p-variant is OBSOLETE @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 438990 <__cxa_atexit@plt+0x422280> │ │ │ │ + bhi 4389b8 <__cxa_atexit@plt+0x4222a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 438988 <__cxa_atexit@plt+0x422278> │ │ │ │ - ldr r3, [pc, #56] @ 438998 <__cxa_atexit@plt+0x422288> │ │ │ │ + beq 4389b0 <__cxa_atexit@plt+0x4222a0> │ │ │ │ + ldr r3, [pc, #56] @ 4389c0 <__cxa_atexit@plt+0x4222b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 43899c <__cxa_atexit@plt+0x42228c> │ │ │ │ + ldr r7, [pc, #52] @ 4389c4 <__cxa_atexit@plt+0x4222b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 4389a0 <__cxa_atexit@plt+0x422290> │ │ │ │ + ldr r3, [pc, #44] @ 4389c8 <__cxa_atexit@plt+0x4222b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 4389a4 <__cxa_atexit@plt+0x422294> │ │ │ │ + ldr r0, [pc, #32] @ 4389cc <__cxa_atexit@plt+0x4222bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq lr, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ - orreq r4, r2, #236, 30 @ 0x3b0 │ │ │ │ - cmppeq lr, #36, 30 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ - cmppeq lr, #8, 30 @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, #24, 30 @ p-variant is OBSOLETE @ 0x60 │ │ │ │ + orreq r4, r2, #196, 30 @ 0x310 │ │ │ │ + cmppeq lr, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + cmppeq lr, #224, 28 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4389d0 <__cxa_atexit@plt+0x4222c0> │ │ │ │ + ldr r3, [pc, #20] @ 4389f8 <__cxa_atexit@plt+0x4222e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 43c8a0 <__cxa_atexit@plt+0x426190> │ │ │ │ + b 43c8c8 <__cxa_atexit@plt+0x4261b8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 438a44 <__cxa_atexit@plt+0x422334> │ │ │ │ - ldr lr, [pc, #92] @ 438a5c <__cxa_atexit@plt+0x42234c> │ │ │ │ + bcc 438a6c <__cxa_atexit@plt+0x42235c> │ │ │ │ + ldr lr, [pc, #92] @ 438a84 <__cxa_atexit@plt+0x422374> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #72] @ 438a60 <__cxa_atexit@plt+0x422350> │ │ │ │ + ldr r8, [pc, #72] @ 438a88 <__cxa_atexit@plt+0x422378> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #21 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 438a64 <__cxa_atexit@plt+0x422354> │ │ │ │ + ldr r3, [pc, #24] @ 438a8c <__cxa_atexit@plt+0x42237c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r5, r2, #72, 16 @ 0x480000 │ │ │ │ - orreq r5, r2, #152, 30 @ 0x260 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r5, r2, #32, 16 @ 0x200000 │ │ │ │ + orreq r5, r2, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 438ad0 <__cxa_atexit@plt+0x4223c0> │ │ │ │ - ldr r8, [pc, #92] @ 438ae8 <__cxa_atexit@plt+0x4223d8> │ │ │ │ + bcc 438af8 <__cxa_atexit@plt+0x4223e8> │ │ │ │ + ldr r8, [pc, #92] @ 438b10 <__cxa_atexit@plt+0x422400> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ 438aec <__cxa_atexit@plt+0x4223dc> │ │ │ │ + ldr lr, [pc, #88] @ 438b14 <__cxa_atexit@plt+0x422404> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r2, r6, #21 │ │ │ │ @@ -1083623,129 +1083633,129 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 438af0 <__cxa_atexit@plt+0x4223e0> │ │ │ │ + ldr r3, [pc, #24] @ 438b18 <__cxa_atexit@plt+0x422408> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r5, r2, #188, 14 @ 0x2f00000 │ │ │ │ - orreq r5, r2, #28, 30 @ 0x70 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r5, r2, #148, 14 @ 0x2500000 │ │ │ │ + orreq r5, r2, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 438b30 <__cxa_atexit@plt+0x422420> │ │ │ │ - ldr r3, [pc, #44] @ 438b40 <__cxa_atexit@plt+0x422430> │ │ │ │ + bhi 438b58 <__cxa_atexit@plt+0x422448> │ │ │ │ + ldr r3, [pc, #44] @ 438b68 <__cxa_atexit@plt+0x422458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 438b44 <__cxa_atexit@plt+0x422434> │ │ │ │ + ldr r7, [pc, #40] @ 438b6c <__cxa_atexit@plt+0x42245c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ 438b48 <__cxa_atexit@plt+0x422438> │ │ │ │ + ldr r0, [pc, #28] @ 438b70 <__cxa_atexit@plt+0x422460> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 438b4c <__cxa_atexit@plt+0x42243c> │ │ │ │ + ldr r7, [pc, #20] @ 438b74 <__cxa_atexit@plt+0x422464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq lr, #184, 26 @ p-variant is OBSOLETE @ 0x2e00 │ │ │ │ - cmppeq lr, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ - cmppeq lr, #184, 26 @ p-variant is OBSOLETE @ 0x2e00 │ │ │ │ - cmppeq lr, #140, 26 @ p-variant is OBSOLETE @ 0x2300 │ │ │ │ + cmppeq lr, #144, 26 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ + cmppeq lr, #128, 26 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + cmppeq lr, #144, 26 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ + cmppeq lr, #100, 26 @ p-variant is OBSOLETE @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 438bd4 <__cxa_atexit@plt+0x4224c4> │ │ │ │ + ldr lr, [pc, #96] @ 438bfc <__cxa_atexit@plt+0x4224ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 438bc8 <__cxa_atexit@plt+0x4224b8> │ │ │ │ + beq 438bf0 <__cxa_atexit@plt+0x4224e0> │ │ │ │ ldmdb r5, {r8, lr} │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r2, r7, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r8, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #28] @ 438bd8 <__cxa_atexit@plt+0x4224c8> │ │ │ │ + ldr r5, [pc, #28] @ 438c00 <__cxa_atexit@plt+0x4224f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 43b3f8 <__cxa_atexit@plt+0x424ce8> │ │ │ │ + b 43b420 <__cxa_atexit@plt+0x424d10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r5, r2, #92, 24 @ 0x5c00 │ │ │ │ - cmppeq lr, #0, 26 @ p-variant is OBSOLETE │ │ │ │ + orreq r5, r2, #52, 24 @ 0x3400 │ │ │ │ + cmppeq lr, #216, 24 @ p-variant is OBSOLETE @ 0xd800 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r5, {r3, lr} │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - ldr r3, [pc, #8] @ 438c1c <__cxa_atexit@plt+0x42250c> │ │ │ │ + ldr r3, [pc, #8] @ 438c44 <__cxa_atexit@plt+0x422534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 43b3f8 <__cxa_atexit@plt+0x424ce8> │ │ │ │ - orreq r5, r2, #4, 24 @ 0x400 │ │ │ │ + b 43b420 <__cxa_atexit@plt+0x424d10> │ │ │ │ + orreq r5, r2, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 438cdc <__cxa_atexit@plt+0x4225cc> │ │ │ │ - ldr r3, [pc, #192] @ 438d00 <__cxa_atexit@plt+0x4225f0> │ │ │ │ + bhi 438d04 <__cxa_atexit@plt+0x4225f4> │ │ │ │ + ldr r3, [pc, #192] @ 438d28 <__cxa_atexit@plt+0x422618> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 438cc0 <__cxa_atexit@plt+0x4225b0> │ │ │ │ - ldr r7, [pc, #168] @ 438d04 <__cxa_atexit@plt+0x4225f4> │ │ │ │ + beq 438ce8 <__cxa_atexit@plt+0x4225d8> │ │ │ │ + ldr r7, [pc, #168] @ 438d2c <__cxa_atexit@plt+0x42261c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-12]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ stmib r2, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 438cd0 <__cxa_atexit@plt+0x4225c0> │ │ │ │ + beq 438cf8 <__cxa_atexit@plt+0x4225e8> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 438cec <__cxa_atexit@plt+0x4225dc> │ │ │ │ + bcc 438d14 <__cxa_atexit@plt+0x422604> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr ip, [r5] │ │ │ │ - ldr r7, [pc, #108] @ 438d0c <__cxa_atexit@plt+0x4225fc> │ │ │ │ + ldr r7, [pc, #108] @ 438d34 <__cxa_atexit@plt+0x422624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ @@ -1083754,45 +1083764,45 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 438d08 <__cxa_atexit@plt+0x4225f8> │ │ │ │ + ldr r7, [pc, #36] @ 438d30 <__cxa_atexit@plt+0x422620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmppeq lr, #28, 24 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ - orreq r5, r2, #16, 26 @ 0x400 │ │ │ │ + cmppeq lr, #244, 22 @ p-variant is OBSOLETE @ 0x3d000 │ │ │ │ + orreq r5, r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 438da8 <__cxa_atexit@plt+0x422698> │ │ │ │ + ldr r1, [pc, #128] @ 438dd0 <__cxa_atexit@plt+0x4226c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 438d88 <__cxa_atexit@plt+0x422678> │ │ │ │ + beq 438db0 <__cxa_atexit@plt+0x4226a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 438d94 <__cxa_atexit@plt+0x422684> │ │ │ │ - ldr lr, [pc, #80] @ 438dac <__cxa_atexit@plt+0x42269c> │ │ │ │ + bcc 438dbc <__cxa_atexit@plt+0x4226ac> │ │ │ │ + ldr lr, [pc, #80] @ 438dd4 <__cxa_atexit@plt+0x4226c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldm r5, {r1, r2} │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ @@ -1083804,25 +1083814,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r5, r2, #84, 24 @ 0x5400 │ │ │ │ + orreq r5, r2, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 438e04 <__cxa_atexit@plt+0x4226f4> │ │ │ │ - ldr lr, [pc, #60] @ 438e10 <__cxa_atexit@plt+0x422700> │ │ │ │ + bcc 438e2c <__cxa_atexit@plt+0x42271c> │ │ │ │ + ldr lr, [pc, #60] @ 438e38 <__cxa_atexit@plt+0x422728> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -1083830,583 +1083840,583 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r2, #220, 22 @ 0x37000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r2, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 438e98 <__cxa_atexit@plt+0x422788> │ │ │ │ - ldr r7, [pc, #116] @ 438ea8 <__cxa_atexit@plt+0x422798> │ │ │ │ + bhi 438ec0 <__cxa_atexit@plt+0x4227b0> │ │ │ │ + ldr r7, [pc, #116] @ 438ed0 <__cxa_atexit@plt+0x4227c0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 438e7c <__cxa_atexit@plt+0x42276c> │ │ │ │ - ldr r1, [pc, #100] @ 438eac <__cxa_atexit@plt+0x42279c> │ │ │ │ + beq 438ea4 <__cxa_atexit@plt+0x422794> │ │ │ │ + ldr r1, [pc, #100] @ 438ed4 <__cxa_atexit@plt+0x4227c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 438e8c <__cxa_atexit@plt+0x42277c> │ │ │ │ - ldr r7, [pc, #72] @ 438eb0 <__cxa_atexit@plt+0x4227a0> │ │ │ │ + beq 438eb4 <__cxa_atexit@plt+0x4227a4> │ │ │ │ + ldr r7, [pc, #72] @ 438ed8 <__cxa_atexit@plt+0x4227c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 438eb4 <__cxa_atexit@plt+0x4227a4> │ │ │ │ + ldr r7, [pc, #20] @ 438edc <__cxa_atexit@plt+0x4227cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r4, r2, #20, 24 @ 0x1400 │ │ │ │ - cmppeq lr, #100, 20 @ p-variant is OBSOLETE @ 0x64000 │ │ │ │ + orreq r4, r2, #236, 22 @ 0x3b000 │ │ │ │ + cmppeq lr, #60, 20 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 438f0c <__cxa_atexit@plt+0x4227fc> │ │ │ │ + ldr r2, [pc, #64] @ 438f34 <__cxa_atexit@plt+0x422824> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 438f04 <__cxa_atexit@plt+0x4227f4> │ │ │ │ - ldr r7, [pc, #32] @ 438f10 <__cxa_atexit@plt+0x422800> │ │ │ │ + beq 438f2c <__cxa_atexit@plt+0x42281c> │ │ │ │ + ldr r7, [pc, #32] @ 438f38 <__cxa_atexit@plt+0x422828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r4, r2, #140, 22 @ 0x23000 │ │ │ │ + orreq r4, r2, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 438f44 <__cxa_atexit@plt+0x422834> │ │ │ │ + ldr r3, [pc, #32] @ 438f6c <__cxa_atexit@plt+0x42285c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #88, 22 @ 0x16000 │ │ │ │ + orreq r4, r2, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 438fdc <__cxa_atexit@plt+0x4228cc> │ │ │ │ - ldr r7, [pc, #132] @ 438fec <__cxa_atexit@plt+0x4228dc> │ │ │ │ + bhi 439004 <__cxa_atexit@plt+0x4228f4> │ │ │ │ + ldr r7, [pc, #132] @ 439014 <__cxa_atexit@plt+0x422904> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 438fb0 <__cxa_atexit@plt+0x4228a0> │ │ │ │ - ldr r1, [pc, #116] @ 438ff0 <__cxa_atexit@plt+0x4228e0> │ │ │ │ + beq 438fd8 <__cxa_atexit@plt+0x4228c8> │ │ │ │ + ldr r1, [pc, #116] @ 439018 <__cxa_atexit@plt+0x422908> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 438fc0 <__cxa_atexit@plt+0x4228b0> │ │ │ │ + beq 438fe8 <__cxa_atexit@plt+0x4228d8> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 438fcc <__cxa_atexit@plt+0x4228bc> │ │ │ │ - ldr r7, [pc, #76] @ 438ff4 <__cxa_atexit@plt+0x4228e4> │ │ │ │ + bne 438ff4 <__cxa_atexit@plt+0x4228e4> │ │ │ │ + ldr r7, [pc, #76] @ 43901c <__cxa_atexit@plt+0x42290c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 438ffc <__cxa_atexit@plt+0x4228ec> │ │ │ │ + ldr r7, [pc, #40] @ 439024 <__cxa_atexit@plt+0x422914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 438ff8 <__cxa_atexit@plt+0x4228e8> │ │ │ │ + ldr r7, [pc, #20] @ 439020 <__cxa_atexit@plt+0x422910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - orreq r4, r2, #180, 18 @ 0x2d0000 │ │ │ │ - cmppeq lr, #36, 18 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ - orreq r4, r2, #112, 18 @ 0x1c0000 │ │ │ │ + orreq r4, r2, #140, 18 @ 0x230000 │ │ │ │ + cmppeq lr, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ + orreq r4, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 439064 <__cxa_atexit@plt+0x422954> │ │ │ │ + ldr r2, [pc, #80] @ 43908c <__cxa_atexit@plt+0x42297c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 43904c <__cxa_atexit@plt+0x42293c> │ │ │ │ + beq 439074 <__cxa_atexit@plt+0x422964> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - bne 439054 <__cxa_atexit@plt+0x422944> │ │ │ │ - ldr r7, [pc, #36] @ 439068 <__cxa_atexit@plt+0x422958> │ │ │ │ + bne 43907c <__cxa_atexit@plt+0x42296c> │ │ │ │ + ldr r7, [pc, #36] @ 439090 <__cxa_atexit@plt+0x422980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 43906c <__cxa_atexit@plt+0x42295c> │ │ │ │ + ldr r7, [pc, #16] @ 439094 <__cxa_atexit@plt+0x422984> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r4, r2, #24, 18 @ 0x60000 │ │ │ │ - orreq r4, r2, #232, 16 @ 0xe80000 │ │ │ │ + orreq r4, r2, #240, 16 @ 0xf00000 │ │ │ │ + orreq r4, r2, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 4390ac <__cxa_atexit@plt+0x42299c> │ │ │ │ + ldr r2, [pc, #44] @ 4390d4 <__cxa_atexit@plt+0x4229c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 4390b0 <__cxa_atexit@plt+0x4229a0> │ │ │ │ + ldr r3, [pc, #40] @ 4390d8 <__cxa_atexit@plt+0x4229c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #220, 16 @ 0xdc0000 │ │ │ │ - orreq r4, r2, #188, 16 @ 0xbc0000 │ │ │ │ + orreq r4, r2, #180, 16 @ 0xb40000 │ │ │ │ + orreq r4, r2, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4390dc <__cxa_atexit@plt+0x4229cc> │ │ │ │ - ldr r3, [pc, #24] @ 4390ec <__cxa_atexit@plt+0x4229dc> │ │ │ │ + bhi 439104 <__cxa_atexit@plt+0x4229f4> │ │ │ │ + ldr r3, [pc, #24] @ 439114 <__cxa_atexit@plt+0x422a04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785e78 <__cxa_atexit@plt+0x76f768> │ │ │ │ - ldr r7, [pc, #12] @ 4390f0 <__cxa_atexit@plt+0x4229e0> │ │ │ │ + b 785eb8 <__cxa_atexit@plt+0x76f7a8> │ │ │ │ + ldr r7, [pc, #12] @ 439118 <__cxa_atexit@plt+0x422a08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmppeq lr, #64, 16 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + cmppeq lr, #24, 16 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 439110 <__cxa_atexit@plt+0x422a00> │ │ │ │ + ldr r3, [pc, #12] @ 439138 <__cxa_atexit@plt+0x422a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785e80 <__cxa_atexit@plt+0x76f770> │ │ │ │ + b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 439140 <__cxa_atexit@plt+0x422a30> │ │ │ │ + ldr r3, [pc, #28] @ 439168 <__cxa_atexit@plt+0x422a58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 439144 <__cxa_atexit@plt+0x422a34> │ │ │ │ + ldr r3, [pc, #16] @ 43916c <__cxa_atexit@plt+0x422a5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e88 <__cxa_atexit@plt+0x76f778> │ │ │ │ - cmppeq lr, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ - orreq r4, r2, #72, 16 @ 0x480000 │ │ │ │ - cmppeq lr, #216, 14 @ p-variant is OBSOLETE @ 0x3600000 │ │ │ │ + b 785ec8 <__cxa_atexit@plt+0x76f7b8> │ │ │ │ + cmppeq lr, #208, 14 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ + orreq r4, r2, #32, 16 @ 0x200000 │ │ │ │ + cmppeq lr, #176, 14 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4391ac <__cxa_atexit@plt+0x422a9c> │ │ │ │ - ldr lr, [pc, #76] @ 4391b8 <__cxa_atexit@plt+0x422aa8> │ │ │ │ + bhi 4391d4 <__cxa_atexit@plt+0x422ac4> │ │ │ │ + ldr lr, [pc, #76] @ 4391e0 <__cxa_atexit@plt+0x422ad0> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #64] @ 4391bc <__cxa_atexit@plt+0x422aac> │ │ │ │ + ldr r8, [pc, #64] @ 4391e4 <__cxa_atexit@plt+0x422ad4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r2, #-20] @ 0xffffffec │ │ │ │ str r1, [r2, #-16] │ │ │ │ str r0, [r2, #-12] │ │ │ │ str r8, [r2, #-8] │ │ │ │ str r7, [r2, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4391a0 <__cxa_atexit@plt+0x422a90> │ │ │ │ + beq 4391c8 <__cxa_atexit@plt+0x422ab8> │ │ │ │ mov r7, r3 │ │ │ │ - b 4391cc <__cxa_atexit@plt+0x422abc> │ │ │ │ + b 4391f4 <__cxa_atexit@plt+0x422ae4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r2, #148, 14 @ 0x2500000 │ │ │ │ - cmppeq lr, #96, 14 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + orreq r4, r2, #108, 14 @ 0x1b00000 │ │ │ │ + cmppeq lr, #56, 14 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43929c <__cxa_atexit@plt+0x422b8c> │ │ │ │ + bcc 4392c4 <__cxa_atexit@plt+0x422bb4> │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp r1, #1 │ │ │ │ - blt 439240 <__cxa_atexit@plt+0x422b30> │ │ │ │ - ldr r1, [pc, #204] @ 4392c8 <__cxa_atexit@plt+0x422bb8> │ │ │ │ + blt 439268 <__cxa_atexit@plt+0x422b58> │ │ │ │ + ldr r1, [pc, #204] @ 4392f0 <__cxa_atexit@plt+0x422be0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4392ac <__cxa_atexit@plt+0x422b9c> │ │ │ │ + bhi 4392d4 <__cxa_atexit@plt+0x422bc4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #168] @ 4392cc <__cxa_atexit@plt+0x422bbc> │ │ │ │ + ldr r0, [pc, #168] @ 4392f4 <__cxa_atexit@plt+0x422be4> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 439280 <__cxa_atexit@plt+0x422b70> │ │ │ │ + beq 4392a8 <__cxa_atexit@plt+0x422b98> │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 4392b8 <__cxa_atexit@plt+0x422ba8> │ │ │ │ + bhi 4392e0 <__cxa_atexit@plt+0x422bd0> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #112] @ 4392d0 <__cxa_atexit@plt+0x422bc0> │ │ │ │ + ldr r0, [pc, #112] @ 4392f8 <__cxa_atexit@plt+0x422be8> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r6, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 43928c <__cxa_atexit@plt+0x422b7c> │ │ │ │ + beq 4392b4 <__cxa_atexit@plt+0x422ba4> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r6, #-6] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #28, 14 @ 0x700000 │ │ │ │ + orreq r4, r2, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r4, ror #25 │ │ │ │ - cmppeq lr, #76, 12 @ p-variant is OBSOLETE @ 0x4c00000 │ │ │ │ + cmppeq lr, #36, 12 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 439338 <__cxa_atexit@plt+0x422c28> │ │ │ │ - ldr lr, [pc, #76] @ 439344 <__cxa_atexit@plt+0x422c34> │ │ │ │ + bhi 439360 <__cxa_atexit@plt+0x422c50> │ │ │ │ + ldr lr, [pc, #76] @ 43936c <__cxa_atexit@plt+0x422c5c> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #64] @ 439348 <__cxa_atexit@plt+0x422c38> │ │ │ │ + ldr r8, [pc, #64] @ 439370 <__cxa_atexit@plt+0x422c60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r2, #-20] @ 0xffffffec │ │ │ │ str r1, [r2, #-16] │ │ │ │ str r0, [r2, #-12] │ │ │ │ str r8, [r2, #-8] │ │ │ │ str r7, [r2, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 43932c <__cxa_atexit@plt+0x422c1c> │ │ │ │ + beq 439354 <__cxa_atexit@plt+0x422c44> │ │ │ │ mov r7, r3 │ │ │ │ - b 439358 <__cxa_atexit@plt+0x422c48> │ │ │ │ + b 439380 <__cxa_atexit@plt+0x422c70> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r2, #8, 12 @ 0x800000 │ │ │ │ - cmppeq lr, #212, 10 @ p-variant is OBSOLETE @ 0x35000000 │ │ │ │ + orreq r4, r2, #224, 10 @ 0x38000000 │ │ │ │ + cmppeq lr, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 439428 <__cxa_atexit@plt+0x422d18> │ │ │ │ + bcc 439450 <__cxa_atexit@plt+0x422d40> │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp r1, #1 │ │ │ │ - blt 4393cc <__cxa_atexit@plt+0x422cbc> │ │ │ │ - ldr r1, [pc, #204] @ 439454 <__cxa_atexit@plt+0x422d44> │ │ │ │ + blt 4393f4 <__cxa_atexit@plt+0x422ce4> │ │ │ │ + ldr r1, [pc, #204] @ 43947c <__cxa_atexit@plt+0x422d6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439438 <__cxa_atexit@plt+0x422d28> │ │ │ │ + bhi 439460 <__cxa_atexit@plt+0x422d50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #168] @ 439458 <__cxa_atexit@plt+0x422d48> │ │ │ │ + ldr r0, [pc, #168] @ 439480 <__cxa_atexit@plt+0x422d70> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 43940c <__cxa_atexit@plt+0x422cfc> │ │ │ │ + beq 439434 <__cxa_atexit@plt+0x422d24> │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 439444 <__cxa_atexit@plt+0x422d34> │ │ │ │ + bhi 43946c <__cxa_atexit@plt+0x422d5c> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #112] @ 43945c <__cxa_atexit@plt+0x422d4c> │ │ │ │ + ldr r0, [pc, #112] @ 439484 <__cxa_atexit@plt+0x422d74> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r6, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 439418 <__cxa_atexit@plt+0x422d08> │ │ │ │ + beq 439440 <__cxa_atexit@plt+0x422d30> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r6, #-6] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #144, 10 @ 0x24000000 │ │ │ │ + orreq r4, r2, #104, 10 @ 0x1a000000 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - cmppeq lr, #192, 8 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + cmppeq lr, #152, 8 @ p-variant is OBSOLETE @ 0x98000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4394c4 <__cxa_atexit@plt+0x422db4> │ │ │ │ - ldr lr, [pc, #76] @ 4394d0 <__cxa_atexit@plt+0x422dc0> │ │ │ │ + bhi 4394ec <__cxa_atexit@plt+0x422ddc> │ │ │ │ + ldr lr, [pc, #76] @ 4394f8 <__cxa_atexit@plt+0x422de8> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #64] @ 4394d4 <__cxa_atexit@plt+0x422dc4> │ │ │ │ + ldr r8, [pc, #64] @ 4394fc <__cxa_atexit@plt+0x422dec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r2, #-20] @ 0xffffffec │ │ │ │ str r1, [r2, #-16] │ │ │ │ str r0, [r2, #-12] │ │ │ │ str r8, [r2, #-8] │ │ │ │ str r7, [r2, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4394b8 <__cxa_atexit@plt+0x422da8> │ │ │ │ + beq 4394e0 <__cxa_atexit@plt+0x422dd0> │ │ │ │ mov r7, r3 │ │ │ │ - b 4394e4 <__cxa_atexit@plt+0x422dd4> │ │ │ │ + b 43950c <__cxa_atexit@plt+0x422dfc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r2, #124, 8 @ 0x7c000000 │ │ │ │ - cmppeq lr, #72, 8 @ p-variant is OBSOLETE @ 0x48000000 │ │ │ │ + orreq r4, r2, #84, 8 @ 0x54000000 │ │ │ │ + cmppeq lr, #32, 8 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4395b4 <__cxa_atexit@plt+0x422ea4> │ │ │ │ + bcc 4395dc <__cxa_atexit@plt+0x422ecc> │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp r1, #1 │ │ │ │ - blt 439558 <__cxa_atexit@plt+0x422e48> │ │ │ │ - ldr r1, [pc, #204] @ 4395e0 <__cxa_atexit@plt+0x422ed0> │ │ │ │ + blt 439580 <__cxa_atexit@plt+0x422e70> │ │ │ │ + ldr r1, [pc, #204] @ 439608 <__cxa_atexit@plt+0x422ef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4395c4 <__cxa_atexit@plt+0x422eb4> │ │ │ │ + bhi 4395ec <__cxa_atexit@plt+0x422edc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #168] @ 4395e4 <__cxa_atexit@plt+0x422ed4> │ │ │ │ + ldr r0, [pc, #168] @ 43960c <__cxa_atexit@plt+0x422efc> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 439598 <__cxa_atexit@plt+0x422e88> │ │ │ │ + beq 4395c0 <__cxa_atexit@plt+0x422eb0> │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 4395d0 <__cxa_atexit@plt+0x422ec0> │ │ │ │ + bhi 4395f8 <__cxa_atexit@plt+0x422ee8> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #112] @ 4395e8 <__cxa_atexit@plt+0x422ed8> │ │ │ │ + ldr r0, [pc, #112] @ 439610 <__cxa_atexit@plt+0x422f00> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r6, r7} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4395a4 <__cxa_atexit@plt+0x422e94> │ │ │ │ + beq 4395cc <__cxa_atexit@plt+0x422ebc> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r6, #-6] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #4, 8 @ 0x4000000 │ │ │ │ + orreq r4, r2, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - cmppeq lr, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + cmppeq lr, #8, 6 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439648 <__cxa_atexit@plt+0x422f38> │ │ │ │ - ldr r3, [pc, #64] @ 439650 <__cxa_atexit@plt+0x422f40> │ │ │ │ + bhi 439670 <__cxa_atexit@plt+0x422f60> │ │ │ │ + ldr r3, [pc, #64] @ 439678 <__cxa_atexit@plt+0x422f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 43963c <__cxa_atexit@plt+0x422f2c> │ │ │ │ + beq 439664 <__cxa_atexit@plt+0x422f54> │ │ │ │ mov r7, r9 │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmppeq lr, #204, 4 @ p-variant is OBSOLETE @ 0xc000000c │ │ │ │ + cmppeq lr, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4396d0 <__cxa_atexit@plt+0x422fc0> │ │ │ │ + bne 4396f8 <__cxa_atexit@plt+0x422fe8> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #192] @ 439740 <__cxa_atexit@plt+0x423030> │ │ │ │ + ldr r2, [pc, #192] @ 439768 <__cxa_atexit@plt+0x423058> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 439714 <__cxa_atexit@plt+0x423004> │ │ │ │ - ldr r3, [pc, #168] @ 439744 <__cxa_atexit@plt+0x423034> │ │ │ │ + beq 43973c <__cxa_atexit@plt+0x42302c> │ │ │ │ + ldr r3, [pc, #168] @ 43976c <__cxa_atexit@plt+0x42305c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 439720 <__cxa_atexit@plt+0x423010> │ │ │ │ + beq 439748 <__cxa_atexit@plt+0x423038> │ │ │ │ mov r7, r3 │ │ │ │ - b 4397ac <__cxa_atexit@plt+0x42309c> │ │ │ │ + b 4397d4 <__cxa_atexit@plt+0x4230c4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 43972c <__cxa_atexit@plt+0x42301c> │ │ │ │ - ldr r7, [pc, #96] @ 439748 <__cxa_atexit@plt+0x423038> │ │ │ │ + bcc 439754 <__cxa_atexit@plt+0x423044> │ │ │ │ + ldr r7, [pc, #96] @ 439770 <__cxa_atexit@plt+0x423060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [pc, #88] @ 43974c <__cxa_atexit@plt+0x42303c> │ │ │ │ + ldr r3, [pc, #88] @ 439774 <__cxa_atexit@plt+0x423064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r2, #6 │ │ │ │ @@ -1084418,142 +1084428,142 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - orreq r4, r2, #48, 4 │ │ │ │ - orreq r4, r2, #132, 4 @ 0x40000008 │ │ │ │ - cmppeq lr, #208, 2 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + orreq r4, r2, #8, 4 @ 0x80000000 │ │ │ │ + orreq r4, r2, #92, 4 @ 0xc0000005 │ │ │ │ + cmppeq lr, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #52] @ 43979c <__cxa_atexit@plt+0x42308c> │ │ │ │ + ldr lr, [pc, #52] @ 4397c4 <__cxa_atexit@plt+0x4230b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 439794 <__cxa_atexit@plt+0x423084> │ │ │ │ - b 4397ac <__cxa_atexit@plt+0x42309c> │ │ │ │ + beq 4397bc <__cxa_atexit@plt+0x4230ac> │ │ │ │ + b 4397d4 <__cxa_atexit@plt+0x4230c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq lr, #128, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, #88, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43988c <__cxa_atexit@plt+0x42317c> │ │ │ │ + bcc 4398b4 <__cxa_atexit@plt+0x4231a4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ sub r1, r1, r0 │ │ │ │ cmp r1, #1 │ │ │ │ - blt 43982c <__cxa_atexit@plt+0x42311c> │ │ │ │ + blt 439854 <__cxa_atexit@plt+0x423144> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ cmp r2, r1 │ │ │ │ - ble 439854 <__cxa_atexit@plt+0x423144> │ │ │ │ + ble 43987c <__cxa_atexit@plt+0x42316c> │ │ │ │ str r7, [r5, #28] │ │ │ │ str fp, [sp] │ │ │ │ sub fp, r2, r1 │ │ │ │ add r2, r9, r1 │ │ │ │ - ldr ip, [pc, #152] @ 43989c <__cxa_atexit@plt+0x42318c> │ │ │ │ + ldr ip, [pc, #152] @ 4398c4 <__cxa_atexit@plt+0x4231b4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str fp, [r6, #16] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r2, r3, #11 │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmda r5, {r1, r2, r9} │ │ │ │ stmib r5, {r0, r8, lr} │ │ │ │ - b 439880 <__cxa_atexit@plt+0x423170> │ │ │ │ + b 4398a8 <__cxa_atexit@plt+0x423198> │ │ │ │ mov r1, #0 │ │ │ │ - ldr r2, [pc, #108] @ 4398a4 <__cxa_atexit@plt+0x423194> │ │ │ │ + ldr r2, [pc, #108] @ 4398cc <__cxa_atexit@plt+0x4231bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r1, [r5] │ │ │ │ - b 439870 <__cxa_atexit@plt+0x423160> │ │ │ │ + b 439898 <__cxa_atexit@plt+0x423188> │ │ │ │ str r7, [r5, #28] │ │ │ │ - ldr r1, [pc, #64] @ 4398a0 <__cxa_atexit@plt+0x423190> │ │ │ │ + ldr r1, [pc, #64] @ 4398c8 <__cxa_atexit@plt+0x4231b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r9} │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r3, r6 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 4398b4 <__cxa_atexit@plt+0x4231a4> │ │ │ │ + b 4398dc <__cxa_atexit@plt+0x4231cc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r2, #92, 18 @ 0x170000 │ │ │ │ - orreq r4, r2, #48, 28 @ 0x300 │ │ │ │ - orreq r4, r2, #96, 28 @ 0x600 │ │ │ │ - cmppeq lr, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r2, #52, 18 @ 0xd0000 │ │ │ │ + orreq r4, r2, #8, 28 @ 0x80 │ │ │ │ + orreq r4, r2, #56, 28 @ 0x380 │ │ │ │ + cmppeq lr, #80 @ p-variant is OBSOLETE @ 0x50 │ │ │ │ andeq r0, r1, ip, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 439a20 <__cxa_atexit@plt+0x423310> │ │ │ │ + bcc 439a48 <__cxa_atexit@plt+0x423338> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 439910 <__cxa_atexit@plt+0x423200> │ │ │ │ + beq 439938 <__cxa_atexit@plt+0x423228> │ │ │ │ cmp r2, #0 │ │ │ │ - beq 439978 <__cxa_atexit@plt+0x423268> │ │ │ │ + beq 4399a0 <__cxa_atexit@plt+0x423290> │ │ │ │ adds r7, r1, r2 │ │ │ │ - bmi 439a04 <__cxa_atexit@plt+0x4232f4> │ │ │ │ - ldr r3, [pc, #356] @ 439a60 <__cxa_atexit@plt+0x423350> │ │ │ │ + bmi 439a2c <__cxa_atexit@plt+0x42331c> │ │ │ │ + ldr r3, [pc, #356] @ 439a88 <__cxa_atexit@plt+0x423378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ cmp r2, r0 │ │ │ │ - bne 4399c0 <__cxa_atexit@plt+0x4232b0> │ │ │ │ + bne 4399e8 <__cxa_atexit@plt+0x4232d8> │ │ │ │ add r0, r6, #4 │ │ │ │ - ldr ip, [pc, #292] @ 439a50 <__cxa_atexit@plt+0x423340> │ │ │ │ + ldr ip, [pc, #292] @ 439a78 <__cxa_atexit@plt+0x423368> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #284] @ 439a54 <__cxa_atexit@plt+0x423344> │ │ │ │ + ldr r0, [pc, #284] @ 439a7c <__cxa_atexit@plt+0x42336c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #280] @ 439a58 <__cxa_atexit@plt+0x423348> │ │ │ │ + ldr r1, [pc, #280] @ 439a80 <__cxa_atexit@plt+0x423370> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ add r7, r6, #24 │ │ │ │ stm r7, {r1, r8, lr} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ @@ -1084562,80 +1084572,80 @@ │ │ │ │ sub r7, r3, #23 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r1, r0 │ │ │ │ - bne 4399d8 <__cxa_atexit@plt+0x4232c8> │ │ │ │ - ldr r2, [pc, #188] @ 439a44 <__cxa_atexit@plt+0x423334> │ │ │ │ + bne 439a00 <__cxa_atexit@plt+0x4232f0> │ │ │ │ + ldr r2, [pc, #188] @ 439a6c <__cxa_atexit@plt+0x42335c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #52]! @ 0x34 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #176] @ 439a48 <__cxa_atexit@plt+0x423338> │ │ │ │ + ldr r2, [pc, #176] @ 439a70 <__cxa_atexit@plt+0x423360> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r6, r6, #28 │ │ │ │ sub r7, r3, #22 │ │ │ │ bx r1 │ │ │ │ sub r0, r3, #43 @ 0x2b │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r2, [r6, #16]! │ │ │ │ - ldr r0, [pc, #120] @ 439a4c <__cxa_atexit@plt+0x42333c> │ │ │ │ + ldr r0, [pc, #120] @ 439a74 <__cxa_atexit@plt+0x423364> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r6, {r0, r8, lr} │ │ │ │ - ldr r3, [pc, #96] @ 439a40 <__cxa_atexit@plt+0x423330> │ │ │ │ + ldr r3, [pc, #96] @ 439a68 <__cxa_atexit@plt+0x423358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 439a18 <__cxa_atexit@plt+0x423308> │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ - ldr r7, [pc, #48] @ 439a3c <__cxa_atexit@plt+0x42332c> │ │ │ │ + beq 439a40 <__cxa_atexit@plt+0x423330> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ + ldr r7, [pc, #48] @ 439a64 <__cxa_atexit@plt+0x423354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ 439a5c <__cxa_atexit@plt+0x42334c> │ │ │ │ + ldr r6, [pc, #52] @ 439a84 <__cxa_atexit@plt+0x423374> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r4, r2, #176, 26 @ 0x2c00 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r4, r2, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - orreq r3, r2, #128, 30 @ 0x200 │ │ │ │ - orreq r4, r2, #140, 14 @ 0x2300000 │ │ │ │ + orreq r3, r2, #88, 30 @ 0x160 │ │ │ │ + orreq r4, r2, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - orreq r3, r2, #224, 30 @ 0x380 │ │ │ │ - orreq r4, r2, #32, 16 @ 0x200000 │ │ │ │ + orreq r3, r2, #184, 30 @ 0x2e0 │ │ │ │ + orreq r4, r2, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - cmpeq lr, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq lr, #148, 28 @ 0x940 │ │ │ │ andeq r8, r1, ip, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #56 @ 0x38 │ │ │ │ cmp r7, r8 │ │ │ │ - bcc 439bc4 <__cxa_atexit@plt+0x4234b4> │ │ │ │ + bcc 439bec <__cxa_atexit@plt+0x4234dc> │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ @@ -1084648,32 +1084658,32 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r9, sl, #8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #252] @ 439bd8 <__cxa_atexit@plt+0x4234c8> │ │ │ │ + ldr r3, [pc, #252] @ 439c00 <__cxa_atexit@plt+0x4234f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, sl} │ │ │ │ add r0, r4, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bl 139b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ sub r4, r8, #49 @ 0x31 │ │ │ │ cmp r0, r7 │ │ │ │ - bne 439b68 <__cxa_atexit@plt+0x423458> │ │ │ │ + bne 439b90 <__cxa_atexit@plt+0x423480> │ │ │ │ add r7, r6, #12 │ │ │ │ - ldr r3, [pc, #216] @ 439be4 <__cxa_atexit@plt+0x4234d4> │ │ │ │ + ldr r3, [pc, #216] @ 439c0c <__cxa_atexit@plt+0x4234fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #208] @ 439be8 <__cxa_atexit@plt+0x4234d8> │ │ │ │ + ldr r7, [pc, #208] @ 439c10 <__cxa_atexit@plt+0x423500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #204] @ 439bec <__cxa_atexit@plt+0x4234dc> │ │ │ │ + ldr r2, [pc, #204] @ 439c14 <__cxa_atexit@plt+0x423504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #20] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #24] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add lr, r6, #28 │ │ │ │ @@ -1084685,287 +1084695,287 @@ │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r8, #6 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 439bdc <__cxa_atexit@plt+0x4234cc> │ │ │ │ + ldr r7, [pc, #108] @ 439c04 <__cxa_atexit@plt+0x4234f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r6, #24]! │ │ │ │ str r7, [r5, #32]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #92] @ 439be0 <__cxa_atexit@plt+0x4234d0> │ │ │ │ + ldr r3, [pc, #92] @ 439c08 <__cxa_atexit@plt+0x4234f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r4, r9} │ │ │ │ ldr r4, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r3, r8, #43 @ 0x2b │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ tst r7, #3 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - beq 439bb8 <__cxa_atexit@plt+0x4234a8> │ │ │ │ + beq 439be0 <__cxa_atexit@plt+0x4234d0> │ │ │ │ ldr r4, [sp, #24] │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ mov r7, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r2, #108, 14 @ 0x1b00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r2, #68, 14 @ 0x1100000 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - orreq r4, r2, #220, 10 @ 0x37000000 │ │ │ │ + orreq r4, r2, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ - orreq r3, r2, #0, 28 │ │ │ │ - orreq r4, r2, #64, 12 @ 0x4000000 │ │ │ │ - cmpeq lr, #48, 26 @ 0xc00 │ │ │ │ + orreq r3, r2, #216, 26 @ 0x3600 │ │ │ │ + orreq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 439cb0 <__cxa_atexit@plt+0x4235a0> │ │ │ │ + bhi 439cd8 <__cxa_atexit@plt+0x4235c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 439cbc <__cxa_atexit@plt+0x4235ac> │ │ │ │ - ldr r2, [pc, #184] @ 439cdc <__cxa_atexit@plt+0x4235cc> │ │ │ │ + bcc 439ce4 <__cxa_atexit@plt+0x4235d4> │ │ │ │ + ldr r2, [pc, #184] @ 439d04 <__cxa_atexit@plt+0x4235f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr sl, [pc, #152] @ 439ce0 <__cxa_atexit@plt+0x4235d0> │ │ │ │ + ldr sl, [pc, #152] @ 439d08 <__cxa_atexit@plt+0x4235f8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r7, r7, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ str sl, [r1, #4] │ │ │ │ str r8, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ str r7, [r1, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r0, r5, #60 @ 0x3c │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 439ccc <__cxa_atexit@plt+0x4235bc> │ │ │ │ - ldr r7, [pc, #108] @ 439ce4 <__cxa_atexit@plt+0x4235d4> │ │ │ │ + bhi 439cf4 <__cxa_atexit@plt+0x4235e4> │ │ │ │ + ldr r7, [pc, #108] @ 439d0c <__cxa_atexit@plt+0x4235fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 439ca4 <__cxa_atexit@plt+0x423594> │ │ │ │ + beq 439ccc <__cxa_atexit@plt+0x4235bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #236, 24 @ 0xec00 │ │ │ │ - orreq r4, r2, #24, 10 @ 0x6000000 │ │ │ │ + orreq r3, r2, #196, 24 @ 0xc400 │ │ │ │ + orreq r4, r2, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - cmpeq lr, #56, 24 @ 0x3800 │ │ │ │ + cmpeq lr, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439d74 <__cxa_atexit@plt+0x423664> │ │ │ │ + bhi 439d9c <__cxa_atexit@plt+0x42368c> │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #132] @ 439d98 <__cxa_atexit@plt+0x423688> │ │ │ │ + ldr r1, [pc, #132] @ 439dc0 <__cxa_atexit@plt+0x4236b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ sub r2, r5, #60 @ 0x3c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 439d80 <__cxa_atexit@plt+0x423670> │ │ │ │ - ldr r3, [pc, #112] @ 439d9c <__cxa_atexit@plt+0x42368c> │ │ │ │ + bhi 439da8 <__cxa_atexit@plt+0x423698> │ │ │ │ + ldr r3, [pc, #112] @ 439dc4 <__cxa_atexit@plt+0x4236b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #104] @ 439da0 <__cxa_atexit@plt+0x423690> │ │ │ │ + ldr r3, [pc, #104] @ 439dc8 <__cxa_atexit@plt+0x4236b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 439d68 <__cxa_atexit@plt+0x423658> │ │ │ │ + beq 439d90 <__cxa_atexit@plt+0x423680> │ │ │ │ mov r7, r9 │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 439da4 <__cxa_atexit@plt+0x423694> │ │ │ │ + ldr r5, [pc, #28] @ 439dcc <__cxa_atexit@plt+0x4236bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #252, 22 @ 0x3f000 │ │ │ │ + orreq r3, r2, #212, 22 @ 0x35000 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - orreq r4, r2, #88, 18 @ 0x160000 │ │ │ │ - orreq r4, r2, #8, 18 @ 0x20000 │ │ │ │ - cmpeq lr, #120, 22 @ 0x1e000 │ │ │ │ + orreq r4, r2, #48, 18 @ 0xc0000 │ │ │ │ + orreq r4, r2, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 439e28 <__cxa_atexit@plt+0x423718> │ │ │ │ + bhi 439e50 <__cxa_atexit@plt+0x423740> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ - ldr r1, [pc, #104] @ 439e40 <__cxa_atexit@plt+0x423730> │ │ │ │ + ldr r1, [pc, #104] @ 439e68 <__cxa_atexit@plt+0x423758> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439e34 <__cxa_atexit@plt+0x423724> │ │ │ │ - ldr r3, [pc, #84] @ 439e44 <__cxa_atexit@plt+0x423734> │ │ │ │ + bhi 439e5c <__cxa_atexit@plt+0x42374c> │ │ │ │ + ldr r3, [pc, #84] @ 439e6c <__cxa_atexit@plt+0x42375c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 439e1c <__cxa_atexit@plt+0x42370c> │ │ │ │ + beq 439e44 <__cxa_atexit@plt+0x423734> │ │ │ │ mov r7, r9 │ │ │ │ - b 439660 <__cxa_atexit@plt+0x422f50> │ │ │ │ + b 439688 <__cxa_atexit@plt+0x422f78> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #56, 22 @ 0xe000 │ │ │ │ + orreq r3, r2, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - cmpeq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq lr, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 439ebc <__cxa_atexit@plt+0x4237ac> │ │ │ │ + bhi 439ee4 <__cxa_atexit@plt+0x4237d4> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #96] @ 439ed4 <__cxa_atexit@plt+0x4237c4> │ │ │ │ + ldr r1, [pc, #96] @ 439efc <__cxa_atexit@plt+0x4237ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439ec8 <__cxa_atexit@plt+0x4237b8> │ │ │ │ - ldr r3, [pc, #76] @ 439ed8 <__cxa_atexit@plt+0x4237c8> │ │ │ │ + bhi 439ef0 <__cxa_atexit@plt+0x4237e0> │ │ │ │ + ldr r3, [pc, #76] @ 439f00 <__cxa_atexit@plt+0x4237f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r0, r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 439eb0 <__cxa_atexit@plt+0x4237a0> │ │ │ │ + beq 439ed8 <__cxa_atexit@plt+0x4237c8> │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #156, 20 @ 0x9c000 │ │ │ │ + orreq r3, r2, #116, 20 @ 0x74000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq lr, #64, 20 @ 0x40000 │ │ │ │ + cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 439f30 <__cxa_atexit@plt+0x423820> │ │ │ │ - ldr r3, [pc, #56] @ 439f38 <__cxa_atexit@plt+0x423828> │ │ │ │ + bhi 439f58 <__cxa_atexit@plt+0x423848> │ │ │ │ + ldr r3, [pc, #56] @ 439f60 <__cxa_atexit@plt+0x423850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 439f24 <__cxa_atexit@plt+0x423814> │ │ │ │ + beq 439f4c <__cxa_atexit@plt+0x42383c> │ │ │ │ mov r7, r8 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #228, 18 @ 0x390000 │ │ │ │ + cmpeq lr, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 43a044 <__cxa_atexit@plt+0x423934> │ │ │ │ + bne 43a06c <__cxa_atexit@plt+0x42395c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 43a058 <__cxa_atexit@plt+0x423948> │ │ │ │ + beq 43a080 <__cxa_atexit@plt+0x423970> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 43a068 <__cxa_atexit@plt+0x423958> │ │ │ │ - ldr r1, [pc, #424] @ 43a124 <__cxa_atexit@plt+0x423a14> │ │ │ │ + beq 43a090 <__cxa_atexit@plt+0x423980> │ │ │ │ + ldr r1, [pc, #424] @ 43a14c <__cxa_atexit@plt+0x423a3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r8, r5 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43a0bc <__cxa_atexit@plt+0x4239ac> │ │ │ │ + beq 43a0e4 <__cxa_atexit@plt+0x4239d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp r3, ip │ │ │ │ - bcc 43a0fc <__cxa_atexit@plt+0x4239ec> │ │ │ │ - ldr r3, [pc, #396] @ 43a13c <__cxa_atexit@plt+0x423a2c> │ │ │ │ + bcc 43a124 <__cxa_atexit@plt+0x423a14> │ │ │ │ + ldr r3, [pc, #396] @ 43a164 <__cxa_atexit@plt+0x423a54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r6, #4] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldm r5, {r9, sl} │ │ │ │ @@ -1084981,130 +1084991,130 @@ │ │ │ │ and r3, r3, r2, lsr #31 │ │ │ │ orr sl, r0, r3 │ │ │ │ sub r3, r3, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ add r9, r3, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ + bl 785ed0 <__cxa_atexit@plt+0x76f7c0> │ │ │ │ sub r3, r0, sl │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mul r6, r0, r2 │ │ │ │ rsb r3, sl, #0 │ │ │ │ and r3, r2, r3 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ sub r3, r3, r2 │ │ │ │ sub r6, r9, r6 │ │ │ │ add r6, r3, r6 │ │ │ │ str r6, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ - b 43a298 <__cxa_atexit@plt+0x423b88> │ │ │ │ - ldr r7, [pc, #236] @ 43a138 <__cxa_atexit@plt+0x423a28> │ │ │ │ + b 43a2c0 <__cxa_atexit@plt+0x423bb0> │ │ │ │ + ldr r7, [pc, #236] @ 43a160 <__cxa_atexit@plt+0x423a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #208] @ 43a134 <__cxa_atexit@plt+0x423a24> │ │ │ │ + ldr r7, [pc, #208] @ 43a15c <__cxa_atexit@plt+0x423a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r3, [pc, #184] @ 43a128 <__cxa_atexit@plt+0x423a18> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r3, [pc, #184] @ 43a150 <__cxa_atexit@plt+0x423a40> │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r1, #0 │ │ │ │ stm r5, {r1, r2, r7} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43a0c8 <__cxa_atexit@plt+0x4239b8> │ │ │ │ + beq 43a0f0 <__cxa_atexit@plt+0x4239e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43a110 <__cxa_atexit@plt+0x423a00> │ │ │ │ + bcc 43a138 <__cxa_atexit@plt+0x423a28> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - bne 43a0d4 <__cxa_atexit@plt+0x4239c4> │ │ │ │ - ldr r3, [pc, #132] @ 43a130 <__cxa_atexit@plt+0x423a20> │ │ │ │ + bne 43a0fc <__cxa_atexit@plt+0x4239ec> │ │ │ │ + ldr r3, [pc, #132] @ 43a158 <__cxa_atexit@plt+0x423a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r2, #0 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r3, r6 │ │ │ │ - b 43a0f0 <__cxa_atexit@plt+0x4239e0> │ │ │ │ + b 43a118 <__cxa_atexit@plt+0x423a08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #80] @ 43a12c <__cxa_atexit@plt+0x423a1c> │ │ │ │ + ldr r1, [pc, #80] @ 43a154 <__cxa_atexit@plt+0x423a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r0, #0 │ │ │ │ rsb r2, r2, #0 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ sub r6, r3, #3 │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 43a298 <__cxa_atexit@plt+0x423b88> │ │ │ │ + b 43a2c0 <__cxa_atexit@plt+0x423bb0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq r3, r2, #156, 18 @ 0x270000 │ │ │ │ - orreq r3, r2, #68, 30 @ 0x110 │ │ │ │ - orreq r4, r2, #56, 2 │ │ │ │ - orreq r3, r2, #44, 18 @ 0xb0000 │ │ │ │ - orreq r3, r2, #200, 20 @ 0xc8000 │ │ │ │ - cmpeq lr, #224, 14 @ 0x3800000 │ │ │ │ + orreq r3, r2, #116, 18 @ 0x1d0000 │ │ │ │ + orreq r3, r2, #28, 30 @ 0x70 │ │ │ │ + orreq r4, r2, #16, 2 │ │ │ │ + orreq r3, r2, #4, 18 @ 0x10000 │ │ │ │ + orreq r3, r2, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq lr, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43a1a4 <__cxa_atexit@plt+0x423a94> │ │ │ │ + bcc 43a1cc <__cxa_atexit@plt+0x423abc> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - bne 43a184 <__cxa_atexit@plt+0x423a74> │ │ │ │ - ldr r6, [pc, #64] @ 43a1b4 <__cxa_atexit@plt+0x423aa4> │ │ │ │ + bne 43a1ac <__cxa_atexit@plt+0x423a9c> │ │ │ │ + ldr r6, [pc, #64] @ 43a1dc <__cxa_atexit@plt+0x423acc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ mov r2, #0 │ │ │ │ stmda r5!, {r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ - b 43a298 <__cxa_atexit@plt+0x423b88> │ │ │ │ - ldr r1, [pc, #36] @ 43a1b0 <__cxa_atexit@plt+0x423aa0> │ │ │ │ + b 43a2c0 <__cxa_atexit@plt+0x423bb0> │ │ │ │ + ldr r1, [pc, #36] @ 43a1d8 <__cxa_atexit@plt+0x423ac8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r0, #0 │ │ │ │ rsb r2, r2, #0 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r3, r6, #3 │ │ │ │ stmda r5!, {r0, r3} │ │ │ │ - b 43a298 <__cxa_atexit@plt+0x423b88> │ │ │ │ + b 43a2c0 <__cxa_atexit@plt+0x423bb0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r2, #236, 16 @ 0xec0000 │ │ │ │ - orreq r3, r2, #124, 28 @ 0x7c0 │ │ │ │ - cmpeq lr, #104, 14 @ 0x1a00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r2, #196, 16 @ 0xc40000 │ │ │ │ + orreq r3, r2, #84, 28 @ 0x540 │ │ │ │ + cmpeq lr, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r7, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #8 │ │ │ │ cmp r3, r0 │ │ │ │ - bcc 43a278 <__cxa_atexit@plt+0x423b68> │ │ │ │ - ldr r3, [pc, #172] @ 43a288 <__cxa_atexit@plt+0x423b78> │ │ │ │ + bcc 43a2a0 <__cxa_atexit@plt+0x423b90> │ │ │ │ + ldr r3, [pc, #172] @ 43a2b0 <__cxa_atexit@plt+0x423ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -1085123,637 +1085133,637 @@ │ │ │ │ mov r7, r0 │ │ │ │ orr r8, r1, r3 │ │ │ │ str fp, [sp] │ │ │ │ sub fp, r3, r1 │ │ │ │ add sl, fp, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ + bl 785ed0 <__cxa_atexit@plt+0x76f7c0> │ │ │ │ sub r3, r0, r8 │ │ │ │ str r3, [r6, #8] │ │ │ │ mul r6, r0, r9 │ │ │ │ rsb r3, r8, #0 │ │ │ │ and r3, r9, r3 │ │ │ │ sub r3, r3, fp │ │ │ │ sub r6, sl, r6 │ │ │ │ add r6, r3, r6 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 43a298 <__cxa_atexit@plt+0x423b88> │ │ │ │ + b 43a2c0 <__cxa_atexit@plt+0x423bb0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r2, #156, 16 @ 0x9c0000 │ │ │ │ - cmpeq lr, #148, 12 @ 0x9400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r2, #116, 16 @ 0x740000 │ │ │ │ + cmpeq lr, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43a358 <__cxa_atexit@plt+0x423c48> │ │ │ │ + bcc 43a380 <__cxa_atexit@plt+0x423c70> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ ldr r7, [r2, #16] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 43a304 <__cxa_atexit@plt+0x423bf4> │ │ │ │ - ldr r3, [pc, #176] @ 43a374 <__cxa_atexit@plt+0x423c64> │ │ │ │ + beq 43a32c <__cxa_atexit@plt+0x423c1c> │ │ │ │ + ldr r3, [pc, #176] @ 43a39c <__cxa_atexit@plt+0x423c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43a344 <__cxa_atexit@plt+0x423c34> │ │ │ │ - ldr r3, [pc, #160] @ 43a378 <__cxa_atexit@plt+0x423c68> │ │ │ │ + beq 43a36c <__cxa_atexit@plt+0x423c5c> │ │ │ │ + ldr r3, [pc, #160] @ 43a3a0 <__cxa_atexit@plt+0x423c90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 43a350 <__cxa_atexit@plt+0x423c40> │ │ │ │ - b 43a3e0 <__cxa_atexit@plt+0x423cd0> │ │ │ │ - ldr r2, [pc, #112] @ 43a37c <__cxa_atexit@plt+0x423c6c> │ │ │ │ + beq 43a378 <__cxa_atexit@plt+0x423c68> │ │ │ │ + b 43a408 <__cxa_atexit@plt+0x423cf8> │ │ │ │ + ldr r2, [pc, #112] @ 43a3a4 <__cxa_atexit@plt+0x423c94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 43a380 <__cxa_atexit@plt+0x423c70> │ │ │ │ + ldr lr, [pc, #92] @ 43a3a8 <__cxa_atexit@plt+0x423c98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 43a384 <__cxa_atexit@plt+0x423c74> │ │ │ │ + ldr r6, [pc, #36] @ 43a3ac <__cxa_atexit@plt+0x423c9c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - orreq r3, r2, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r3, r2, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq lr, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq lr, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r6, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 43a3d0 <__cxa_atexit@plt+0x423cc0> │ │ │ │ + ldr r3, [pc, #52] @ 43a3f8 <__cxa_atexit@plt+0x423ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r1, [r5, #16] │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43a3c8 <__cxa_atexit@plt+0x423cb8> │ │ │ │ - b 43a3e0 <__cxa_atexit@plt+0x423cd0> │ │ │ │ + beq 43a3f0 <__cxa_atexit@plt+0x423ce0> │ │ │ │ + b 43a408 <__cxa_atexit@plt+0x423cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #76, 10 @ 0x13000000 │ │ │ │ + cmpeq lr, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43a514 <__cxa_atexit@plt+0x423e04> │ │ │ │ + bcc 43a53c <__cxa_atexit@plt+0x423e2c> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mul r7, r2, r7 │ │ │ │ cmp r7, #1 │ │ │ │ - blt 43a494 <__cxa_atexit@plt+0x423d84> │ │ │ │ + blt 43a4bc <__cxa_atexit@plt+0x423dac> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add ip, r3, #4 │ │ │ │ cmp r7, r2 │ │ │ │ - bge 43a4dc <__cxa_atexit@plt+0x423dcc> │ │ │ │ - ldr r9, [pc, #264] @ 43a534 <__cxa_atexit@plt+0x423e24> │ │ │ │ + bge 43a504 <__cxa_atexit@plt+0x423df4> │ │ │ │ + ldr r9, [pc, #264] @ 43a55c <__cxa_atexit@plt+0x423e4c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r0, [sp] │ │ │ │ str r9, [r3, #4] │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r0, r6, #23 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr sl, [pc, #228] @ 43a538 <__cxa_atexit@plt+0x423e28> │ │ │ │ + ldr sl, [pc, #228] @ 43a560 <__cxa_atexit@plt+0x423e50> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r3, #52] @ 0x34 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ str ip, [r3, #60] @ 0x3c │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #188] @ 43a53c <__cxa_atexit@plt+0x423e2c> │ │ │ │ + ldr r7, [pc, #188] @ 43a564 <__cxa_atexit@plt+0x423e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #140] @ 43a528 <__cxa_atexit@plt+0x423e18> │ │ │ │ + ldr r8, [pc, #140] @ 43a550 <__cxa_atexit@plt+0x423e40> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #136] @ 43a52c <__cxa_atexit@plt+0x423e1c> │ │ │ │ + ldr r2, [pc, #136] @ 43a554 <__cxa_atexit@plt+0x423e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #32]! │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #120] @ 43a530 <__cxa_atexit@plt+0x423e20> │ │ │ │ + ldr r8, [pc, #120] @ 43a558 <__cxa_atexit@plt+0x423e48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r3, r3, #28 │ │ │ │ sub r7, r6, #34 @ 0x22 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ - ldr r8, [pc, #60] @ 43a520 <__cxa_atexit@plt+0x423e10> │ │ │ │ + ldr r8, [pc, #60] @ 43a548 <__cxa_atexit@plt+0x423e38> │ │ │ │ add r8, pc, r8 │ │ │ │ str ip, [r3, #28]! │ │ │ │ ldr r2, [r5, #32]! │ │ │ │ - ldr r7, [pc, #48] @ 43a524 <__cxa_atexit@plt+0x423e14> │ │ │ │ + ldr r7, [pc, #48] @ 43a54c <__cxa_atexit@plt+0x423e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ sub r7, r6, #38 @ 0x26 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - orreq r3, r2, #36, 8 @ 0x24000000 │ │ │ │ + orreq r3, r2, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - orreq r4, r2, #236, 2 @ 0x3b │ │ │ │ - orreq r3, r2, #96, 8 @ 0x60000000 │ │ │ │ + orreq r4, r2, #196, 2 @ 0x31 │ │ │ │ + orreq r3, r2, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - orreq r3, r2, #196, 8 @ 0xc4000000 │ │ │ │ - orreq r3, r2, #224, 24 @ 0xe000 │ │ │ │ - cmpeq lr, #220, 6 @ 0x70000003 │ │ │ │ + orreq r3, r2, #156, 8 @ 0x9c000000 │ │ │ │ + orreq r3, r2, #184, 24 @ 0xb800 │ │ │ │ + cmpeq lr, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43a5d8 <__cxa_atexit@plt+0x423ec8> │ │ │ │ - ldr lr, [pc, #144] @ 43a5fc <__cxa_atexit@plt+0x423eec> │ │ │ │ + bcc 43a600 <__cxa_atexit@plt+0x423ef0> │ │ │ │ + ldr lr, [pc, #144] @ 43a624 <__cxa_atexit@plt+0x423f14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #140] @ 43a600 <__cxa_atexit@plt+0x423ef0> │ │ │ │ + ldr r1, [pc, #140] @ 43a628 <__cxa_atexit@plt+0x423f18> │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r0, r8, #31 │ │ │ │ sub r2, r6, #22 │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r3, {r1, r7, r8, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43a5f0 <__cxa_atexit@plt+0x423ee0> │ │ │ │ - ldr r3, [pc, #96] @ 43a604 <__cxa_atexit@plt+0x423ef4> │ │ │ │ + bhi 43a618 <__cxa_atexit@plt+0x423f08> │ │ │ │ + ldr r3, [pc, #96] @ 43a62c <__cxa_atexit@plt+0x423f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43a5cc <__cxa_atexit@plt+0x423ebc> │ │ │ │ + beq 43a5f4 <__cxa_atexit@plt+0x423ee4> │ │ │ │ mov r7, r9 │ │ │ │ - b 439f48 <__cxa_atexit@plt+0x423838> │ │ │ │ + b 439f70 <__cxa_atexit@plt+0x423860> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 43a608 <__cxa_atexit@plt+0x423ef8> │ │ │ │ + ldr r7, [pc, #40] @ 43a630 <__cxa_atexit@plt+0x423f20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - cmpeq lr, #92, 6 @ 0x70000001 │ │ │ │ - cmpeq lr, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43a67c <__cxa_atexit@plt+0x423f6c> │ │ │ │ - ldr r3, [pc, #92] @ 43a68c <__cxa_atexit@plt+0x423f7c> │ │ │ │ + bhi 43a6a4 <__cxa_atexit@plt+0x423f94> │ │ │ │ + ldr r3, [pc, #92] @ 43a6b4 <__cxa_atexit@plt+0x423fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 43a65c <__cxa_atexit@plt+0x423f4c> │ │ │ │ - ldr r3, [pc, #76] @ 43a690 <__cxa_atexit@plt+0x423f80> │ │ │ │ + beq 43a684 <__cxa_atexit@plt+0x423f74> │ │ │ │ + ldr r3, [pc, #76] @ 43a6b8 <__cxa_atexit@plt+0x423fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43a66c <__cxa_atexit@plt+0x423f5c> │ │ │ │ - b 43a550 <__cxa_atexit@plt+0x423e40> │ │ │ │ + beq 43a694 <__cxa_atexit@plt+0x423f84> │ │ │ │ + b 43a578 <__cxa_atexit@plt+0x423e68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 43a694 <__cxa_atexit@plt+0x423f84> │ │ │ │ + ldr r7, [pc, #16] @ 43a6bc <__cxa_atexit@plt+0x423fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq lr, #192, 4 │ │ │ │ - cmpeq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq lr, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq lr, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 43a6d4 <__cxa_atexit@plt+0x423fc4> │ │ │ │ + ldr r3, [pc, #40] @ 43a6fc <__cxa_atexit@plt+0x423fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43a6c8 <__cxa_atexit@plt+0x423fb8> │ │ │ │ + beq 43a6f0 <__cxa_atexit@plt+0x423fe0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 43a550 <__cxa_atexit@plt+0x423e40> │ │ │ │ + b 43a578 <__cxa_atexit@plt+0x423e68> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 43a550 <__cxa_atexit@plt+0x423e40> │ │ │ │ + b 43a578 <__cxa_atexit@plt+0x423e68> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 785e98 <__cxa_atexit@plt+0x76f788> │ │ │ │ + b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43a774 <__cxa_atexit@plt+0x424064> │ │ │ │ - ldr r3, [pc, #96] @ 43a784 <__cxa_atexit@plt+0x424074> │ │ │ │ + bhi 43a79c <__cxa_atexit@plt+0x42408c> │ │ │ │ + ldr r3, [pc, #96] @ 43a7ac <__cxa_atexit@plt+0x42409c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43a764 <__cxa_atexit@plt+0x424054> │ │ │ │ - ldr r7, [pc, #72] @ 43a788 <__cxa_atexit@plt+0x424078> │ │ │ │ + beq 43a78c <__cxa_atexit@plt+0x42407c> │ │ │ │ + ldr r7, [pc, #72] @ 43a7b0 <__cxa_atexit@plt+0x4240a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 43a78c <__cxa_atexit@plt+0x42407c> │ │ │ │ + ldr r7, [pc, #16] @ 43a7b4 <__cxa_atexit@plt+0x4240a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq lr, #212, 2 @ 0x35 │ │ │ │ + cmpeq lr, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #16] @ 43a7bc <__cxa_atexit@plt+0x4240ac> │ │ │ │ + ldr r0, [pc, #16] @ 43a7e4 <__cxa_atexit@plt+0x4240d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43a81c <__cxa_atexit@plt+0x42410c> │ │ │ │ - ldr r8, [pc, #68] @ 43a828 <__cxa_atexit@plt+0x424118> │ │ │ │ + bcc 43a844 <__cxa_atexit@plt+0x424134> │ │ │ │ + ldr r8, [pc, #68] @ 43a850 <__cxa_atexit@plt+0x424140> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 43a82c <__cxa_atexit@plt+0x42411c> │ │ │ │ + ldr lr, [pc, #64] @ 43a854 <__cxa_atexit@plt+0x424144> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [pc, #52] @ 43a830 <__cxa_atexit@plt+0x424120> │ │ │ │ + ldr r2, [pc, #52] @ 43a858 <__cxa_atexit@plt+0x424148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r3, r2, #140, 4 @ 0xc0000008 │ │ │ │ - orreq r3, r2, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r3, r2, #100, 4 @ 0x40000006 │ │ │ │ + orreq r3, r2, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 43a854 <__cxa_atexit@plt+0x424144> │ │ │ │ + ldr r7, [pc, #12] @ 43a87c <__cxa_atexit@plt+0x42416c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 785eb0 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ + b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 785eb8 <__cxa_atexit@plt+0x76f7a8> │ │ │ │ + b 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43a8f8 <__cxa_atexit@plt+0x4241e8> │ │ │ │ - ldr r3, [pc, #120] @ 43a920 <__cxa_atexit@plt+0x424210> │ │ │ │ + bhi 43a920 <__cxa_atexit@plt+0x424210> │ │ │ │ + ldr r3, [pc, #120] @ 43a948 <__cxa_atexit@plt+0x424238> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43a8e8 <__cxa_atexit@plt+0x4241d8> │ │ │ │ + beq 43a910 <__cxa_atexit@plt+0x424200> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43a908 <__cxa_atexit@plt+0x4241f8> │ │ │ │ + bcc 43a930 <__cxa_atexit@plt+0x424220> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #88] @ 43a928 <__cxa_atexit@plt+0x424218> │ │ │ │ + ldr r2, [pc, #88] @ 43a950 <__cxa_atexit@plt+0x424240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 43a924 <__cxa_atexit@plt+0x424214> │ │ │ │ + ldr r7, [pc, #36] @ 43a94c <__cxa_atexit@plt+0x42423c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ - orreq r3, r2, #96, 4 │ │ │ │ + cmpeq lr, #20, 4 @ 0x40000001 │ │ │ │ + orreq r3, r2, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43a968 <__cxa_atexit@plt+0x424258> │ │ │ │ + bcc 43a990 <__cxa_atexit@plt+0x424280> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 43a974 <__cxa_atexit@plt+0x424264> │ │ │ │ + ldr r2, [pc, #32] @ 43a99c <__cxa_atexit@plt+0x42428c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r2, #220, 2 @ 0x37 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r2, #180, 2 @ 0x2d │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43a9e8 <__cxa_atexit@plt+0x4242d8> │ │ │ │ - ldr r3, [pc, #120] @ 43aa10 <__cxa_atexit@plt+0x424300> │ │ │ │ + bhi 43aa10 <__cxa_atexit@plt+0x424300> │ │ │ │ + ldr r3, [pc, #120] @ 43aa38 <__cxa_atexit@plt+0x424328> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43a9d8 <__cxa_atexit@plt+0x4242c8> │ │ │ │ + beq 43aa00 <__cxa_atexit@plt+0x4242f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43a9f8 <__cxa_atexit@plt+0x4242e8> │ │ │ │ + bcc 43aa20 <__cxa_atexit@plt+0x424310> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #88] @ 43aa18 <__cxa_atexit@plt+0x424308> │ │ │ │ + ldr r2, [pc, #88] @ 43aa40 <__cxa_atexit@plt+0x424330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 43aa14 <__cxa_atexit@plt+0x424304> │ │ │ │ + ldr r7, [pc, #36] @ 43aa3c <__cxa_atexit@plt+0x42432c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmpeq lr, #76, 2 │ │ │ │ - orreq r3, r2, #112, 2 │ │ │ │ - cmpeq lr, #188, 2 @ 0x2f │ │ │ │ + cmpeq lr, #36, 2 │ │ │ │ + orreq r3, r2, #72, 2 │ │ │ │ + cmpeq lr, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 43aa7c <__cxa_atexit@plt+0x42436c> │ │ │ │ + bhi 43aaa4 <__cxa_atexit@plt+0x424394> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43aa74 <__cxa_atexit@plt+0x424364> │ │ │ │ - ldr r3, [pc, #52] @ 43aa84 <__cxa_atexit@plt+0x424374> │ │ │ │ + beq 43aa9c <__cxa_atexit@plt+0x42438c> │ │ │ │ + ldr r3, [pc, #52] @ 43aaac <__cxa_atexit@plt+0x42439c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 43aa88 <__cxa_atexit@plt+0x424378> │ │ │ │ + ldr r9, [pc, #48] @ 43aab0 <__cxa_atexit@plt+0x4243a0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 43aa8c <__cxa_atexit@plt+0x42437c> │ │ │ │ + ldr r2, [pc, #44] @ 43aab4 <__cxa_atexit@plt+0x4243a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #104, 2 │ │ │ │ - cmpeq lr, #116, 2 │ │ │ │ - orreq r2, r2, #0, 30 │ │ │ │ + cmpeq lr, #64, 2 │ │ │ │ + cmpeq lr, #76, 2 │ │ │ │ + orreq r2, r2, #216, 28 @ 0xd80 │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43aabc <__cxa_atexit@plt+0x4243ac> │ │ │ │ - ldr r2, [pc, #40] @ 43aad4 <__cxa_atexit@plt+0x4243c4> │ │ │ │ + bhi 43aae4 <__cxa_atexit@plt+0x4243d4> │ │ │ │ + ldr r2, [pc, #40] @ 43aafc <__cxa_atexit@plt+0x4243ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #20] @ 43aad8 <__cxa_atexit@plt+0x4243c8> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #20] @ 43ab00 <__cxa_atexit@plt+0x4243f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ bx r2 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - cmpeq lr, #92, 2 │ │ │ │ + cmpeq lr, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43ab3c <__cxa_atexit@plt+0x42442c> │ │ │ │ + bhi 43ab64 <__cxa_atexit@plt+0x424454> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #104] @ 43ab64 <__cxa_atexit@plt+0x424454> │ │ │ │ + ldr r3, [pc, #104] @ 43ab8c <__cxa_atexit@plt+0x42447c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43ab44 <__cxa_atexit@plt+0x424434> │ │ │ │ - ldr r2, [pc, #68] @ 43ab6c <__cxa_atexit@plt+0x42445c> │ │ │ │ + bcc 43ab6c <__cxa_atexit@plt+0x42445c> │ │ │ │ + ldr r2, [pc, #68] @ 43ab94 <__cxa_atexit@plt+0x424484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 43ab68 <__cxa_atexit@plt+0x424458> │ │ │ │ + ldr r6, [pc, #28] @ 43ab90 <__cxa_atexit@plt+0x424480> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r2, r2, #20, 28 @ 0x140 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r2, r2, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r2, #80, 30 @ 0x140 │ │ │ │ + orreq r2, r2, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43aba8 <__cxa_atexit@plt+0x424498> │ │ │ │ - ldr r2, [pc, #40] @ 43abc0 <__cxa_atexit@plt+0x4244b0> │ │ │ │ + bcc 43abd0 <__cxa_atexit@plt+0x4244c0> │ │ │ │ + ldr r2, [pc, #40] @ 43abe8 <__cxa_atexit@plt+0x4244d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 43abc4 <__cxa_atexit@plt+0x4244b4> │ │ │ │ + ldr r3, [pc, #20] @ 43abec <__cxa_atexit@plt+0x4244dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r2, r2, #224, 28 @ 0xe00 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r2, r2, #184, 28 @ 0xb80 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43af20 <__cxa_atexit@plt+0x424810> │ │ │ │ + bhi 43af48 <__cxa_atexit@plt+0x424838> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43af28 <__cxa_atexit@plt+0x424818> │ │ │ │ + bcc 43af50 <__cxa_atexit@plt+0x424840> │ │ │ │ stmib sp, {r2, r3} │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr lr, [pc, #928] @ 43afa0 <__cxa_atexit@plt+0x424890> │ │ │ │ + ldr lr, [pc, #928] @ 43afc8 <__cxa_atexit@plt+0x4248b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ @@ -1085765,15 +1085775,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r8, #2 │ │ │ │ cmp r3, r9 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r4, [sp, #24] │ │ │ │ - bcs 43acbc <__cxa_atexit@plt+0x4245ac> │ │ │ │ + bcs 43ace4 <__cxa_atexit@plt+0x4245d4> │ │ │ │ str ip, [sp] │ │ │ │ mov fp, #254 @ 0xfe │ │ │ │ orr fp, fp, #7936 @ 0x1f00 │ │ │ │ ldrb r4, [r8] │ │ │ │ ldrb r2, [r8, #1] │ │ │ │ ldrb sl, [r8, #2] │ │ │ │ lsl ip, r2, #8 │ │ │ │ @@ -1085789,39 +1085799,39 @@ │ │ │ │ ldrh r2, [r2] │ │ │ │ strh r2, [r3, #2] │ │ │ │ add r4, r8, #3 │ │ │ │ add r0, r0, #4 │ │ │ │ add r2, r8, #5 │ │ │ │ cmp r2, r9 │ │ │ │ mov r8, r4 │ │ │ │ - bcc 43ac58 <__cxa_atexit@plt+0x424548> │ │ │ │ + bcc 43ac80 <__cxa_atexit@plt+0x424570> │ │ │ │ add sl, lr, r0 │ │ │ │ add r3, r4, #2 │ │ │ │ ldr ip, [sp] │ │ │ │ - b 43acc4 <__cxa_atexit@plt+0x4245b4> │ │ │ │ + b 43acec <__cxa_atexit@plt+0x4245dc> │ │ │ │ mov sl, lr │ │ │ │ mov r4, r8 │ │ │ │ cmp r4, r9 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bne 43ad40 <__cxa_atexit@plt+0x424630> │ │ │ │ + bne 43ad68 <__cxa_atexit@plt+0x424658> │ │ │ │ str lr, [r5, #-12] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ cmp r4, r3 │ │ │ │ - bcc 43af3c <__cxa_atexit@plt+0x42482c> │ │ │ │ - ldr lr, [pc, #720] @ 43afc8 <__cxa_atexit@plt+0x4248b8> │ │ │ │ + bcc 43af64 <__cxa_atexit@plt+0x424854> │ │ │ │ + ldr lr, [pc, #720] @ 43aff0 <__cxa_atexit@plt+0x4248e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r4, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #700] @ 43afcc <__cxa_atexit@plt+0x4248bc> │ │ │ │ + ldr r8, [pc, #700] @ 43aff4 <__cxa_atexit@plt+0x4248e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r7, r3, #17 │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r4, [r6, #32] │ │ │ │ @@ -1085832,59 +1085842,59 @@ │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r4] │ │ │ │ lsr r7, r1, #2 │ │ │ │ ldrb r7, [r7, r2] │ │ │ │ strb r7, [sl] │ │ │ │ cmp r3, r9 │ │ │ │ - bne 43ae38 <__cxa_atexit@plt+0x424728> │ │ │ │ + bne 43ae60 <__cxa_atexit@plt+0x424750> │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ and r1, r1, #3 │ │ │ │ add r1, r2, r1, lsl #4 │ │ │ │ and r4, r3, #15 │ │ │ │ lsl r4, r4, #2 │ │ │ │ ldrb r1, [r1, r3, lsr #4] │ │ │ │ ldrb r3, [r4, r2] │ │ │ │ - ldr r4, [pc, #560] @ 43afac <__cxa_atexit@plt+0x42489c> │ │ │ │ + ldr r4, [pc, #560] @ 43afd4 <__cxa_atexit@plt+0x4248c4> │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sl, #1] │ │ │ │ strb r3, [sl, #2] │ │ │ │ str r4, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst ip, #3 │ │ │ │ - beq 43af08 <__cxa_atexit@plt+0x4247f8> │ │ │ │ + beq 43af30 <__cxa_atexit@plt+0x424820> │ │ │ │ mov r3, r5 │ │ │ │ ldr r4, [r3, #-16]! │ │ │ │ ldr r1, [ip, #3] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ mov r2, #3 │ │ │ │ cmp r1, #0 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ - bne 43add8 <__cxa_atexit@plt+0x4246c8> │ │ │ │ + bne 43ae00 <__cxa_atexit@plt+0x4246f0> │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ strb r1, [r2, #3] │ │ │ │ mov r2, #4 │ │ │ │ add r7, r7, r2 │ │ │ │ stmdb r5, {r4, r7} │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ cmp r4, r2 │ │ │ │ - bcc 43af60 <__cxa_atexit@plt+0x424850> │ │ │ │ - ldr lr, [pc, #456] @ 43afc0 <__cxa_atexit@plt+0x4248b0> │ │ │ │ + bcc 43af88 <__cxa_atexit@plt+0x424878> │ │ │ │ + ldr lr, [pc, #456] @ 43afe8 <__cxa_atexit@plt+0x4248d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #440] @ 43afc4 <__cxa_atexit@plt+0x4248b4> │ │ │ │ + ldr r8, [pc, #440] @ 43afec <__cxa_atexit@plt+0x4248dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r4, r2, #17 │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r4, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ @@ -1085892,52 +1085902,52 @@ │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ and r1, r1, #3 │ │ │ │ lsl r1, r1, #4 │ │ │ │ ldrb r1, [r1, r2] │ │ │ │ - ldr r3, [pc, #344] @ 43afa4 <__cxa_atexit@plt+0x424894> │ │ │ │ + ldr r3, [pc, #344] @ 43afcc <__cxa_atexit@plt+0x4248bc> │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [sl, #1] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst ip, #3 │ │ │ │ - beq 43af08 <__cxa_atexit@plt+0x4247f8> │ │ │ │ + beq 43af30 <__cxa_atexit@plt+0x424820> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-16]! │ │ │ │ ldr r1, [ip, #3] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r2, #2 │ │ │ │ cmp r1, #0 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ - bne 43aea8 <__cxa_atexit@plt+0x424798> │ │ │ │ + bne 43aed0 <__cxa_atexit@plt+0x4247c0> │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r1, [r2, #2] │ │ │ │ mov r2, #4 │ │ │ │ add r0, r0, r2 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 43af7c <__cxa_atexit@plt+0x42486c> │ │ │ │ - ldr lr, [pc, #236] @ 43afb8 <__cxa_atexit@plt+0x4248a8> │ │ │ │ + bcc 43afa4 <__cxa_atexit@plt+0x424894> │ │ │ │ + ldr lr, [pc, #236] @ 43afe0 <__cxa_atexit@plt+0x4248d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr ip, [r5] │ │ │ │ - ldr r8, [pc, #220] @ 43afbc <__cxa_atexit@plt+0x4248ac> │ │ │ │ + ldr r8, [pc, #220] @ 43afe4 <__cxa_atexit@plt+0x4248d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r7, r2, #17 │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ @@ -1085948,718 +1085958,718 @@ │ │ │ │ ldr r0, [ip] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldmib sp, {r5, r6} │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 43af30 <__cxa_atexit@plt+0x424820> │ │ │ │ + b 43af58 <__cxa_atexit@plt+0x424848> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #112] @ 43afb4 <__cxa_atexit@plt+0x4248a4> │ │ │ │ + ldr r6, [pc, #112] @ 43afdc <__cxa_atexit@plt+0x4248cc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #72] @ 43afb0 <__cxa_atexit@plt+0x4248a0> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #72] @ 43afd8 <__cxa_atexit@plt+0x4248c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r4, r9 │ │ │ │ - b 43af90 <__cxa_atexit@plt+0x424880> │ │ │ │ - ldr r7, [pc, #36] @ 43afa8 <__cxa_atexit@plt+0x424898> │ │ │ │ + b 43afb8 <__cxa_atexit@plt+0x4248a8> │ │ │ │ + ldr r7, [pc, #36] @ 43afd0 <__cxa_atexit@plt+0x4248c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, ip │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - orreq r3, r2, #124, 6 @ 0xf0000001 │ │ │ │ - orreq r3, r2, #128, 4 │ │ │ │ - orreq r3, r2, #80, 8 @ 0x50000000 │ │ │ │ orreq r3, r2, #84, 6 @ 0x50000001 │ │ │ │ - orreq r3, r2, #80, 10 @ 0x14000000 │ │ │ │ - orreq r3, r2, #80, 8 @ 0x50000000 │ │ │ │ + orreq r3, r2, #88, 4 @ 0x80000005 │ │ │ │ + orreq r3, r2, #40, 8 @ 0x28000000 │ │ │ │ + orreq r3, r2, #44, 6 @ 0xb0000000 │ │ │ │ + orreq r3, r2, #40, 10 @ 0xa000000 │ │ │ │ + orreq r3, r2, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ mov r0, #3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 43b004 <__cxa_atexit@plt+0x4248f4> │ │ │ │ + bne 43b02c <__cxa_atexit@plt+0x42491c> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ strb r2, [r0, #3] │ │ │ │ mov r0, #4 │ │ │ │ add r0, r1, r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str lr, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 43b05c <__cxa_atexit@plt+0x42494c> │ │ │ │ - ldr r8, [pc, #88] @ 43b080 <__cxa_atexit@plt+0x424970> │ │ │ │ + bcc 43b084 <__cxa_atexit@plt+0x424974> │ │ │ │ + ldr r8, [pc, #88] @ 43b0a8 <__cxa_atexit@plt+0x424998> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ 43b084 <__cxa_atexit@plt+0x424974> │ │ │ │ + ldr lr, [pc, #84] @ 43b0ac <__cxa_atexit@plt+0x42499c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldmdb r5, {r1, r3, r7} │ │ │ │ sub r0, r2, #17 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #24] @ 43b07c <__cxa_atexit@plt+0x42496c> │ │ │ │ + ldr r6, [pc, #24] @ 43b0a4 <__cxa_atexit@plt+0x424994> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r3, r2, #32, 4 │ │ │ │ - orreq r3, r2, #48, 2 │ │ │ │ + orreq r3, r2, #248, 2 @ 0x3e │ │ │ │ + orreq r3, r2, #8, 2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ mov r0, #2 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 43b0c0 <__cxa_atexit@plt+0x4249b0> │ │ │ │ + bne 43b0e8 <__cxa_atexit@plt+0x4249d8> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ strb r2, [r0, #3] │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov r0, #4 │ │ │ │ add r0, r1, r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str lr, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 43b118 <__cxa_atexit@plt+0x424a08> │ │ │ │ - ldr r8, [pc, #88] @ 43b13c <__cxa_atexit@plt+0x424a2c> │ │ │ │ + bcc 43b140 <__cxa_atexit@plt+0x424a30> │ │ │ │ + ldr r8, [pc, #88] @ 43b164 <__cxa_atexit@plt+0x424a54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ 43b140 <__cxa_atexit@plt+0x424a30> │ │ │ │ + ldr lr, [pc, #84] @ 43b168 <__cxa_atexit@plt+0x424a58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldmdb r5, {r1, r3, r7} │ │ │ │ sub r0, r2, #17 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #24] @ 43b138 <__cxa_atexit@plt+0x424a28> │ │ │ │ + ldr r6, [pc, #24] @ 43b160 <__cxa_atexit@plt+0x424a50> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r3, r2, #100, 2 │ │ │ │ - orreq r3, r2, #116 @ 0x74 │ │ │ │ + orreq r3, r2, #60, 2 │ │ │ │ + orreq r3, r2, #76 @ 0x4c │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43b198 <__cxa_atexit@plt+0x424a88> │ │ │ │ - ldr r8, [pc, #72] @ 43b1b0 <__cxa_atexit@plt+0x424aa0> │ │ │ │ + bcc 43b1c0 <__cxa_atexit@plt+0x424ab0> │ │ │ │ + ldr r8, [pc, #72] @ 43b1d8 <__cxa_atexit@plt+0x424ac8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 43b1b4 <__cxa_atexit@plt+0x424aa4> │ │ │ │ + ldr lr, [pc, #68] @ 43b1dc <__cxa_atexit@plt+0x424acc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 43b1b8 <__cxa_atexit@plt+0x424aa8> │ │ │ │ + ldr r3, [pc, #24] @ 43b1e0 <__cxa_atexit@plt+0x424ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r3, r2, #224 @ 0xe0 │ │ │ │ - orreq r2, r2, #240, 30 @ 0x3c0 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r3, r2, #184 @ 0xb8 │ │ │ │ + orreq r2, r2, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43b234 <__cxa_atexit@plt+0x424b24> │ │ │ │ + bcc 43b25c <__cxa_atexit@plt+0x424b4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r9, [pc, #72] @ 43b244 <__cxa_atexit@plt+0x424b34> │ │ │ │ + ldr r9, [pc, #72] @ 43b26c <__cxa_atexit@plt+0x424b5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #68] @ 43b248 <__cxa_atexit@plt+0x424b38> │ │ │ │ + ldr sl, [pc, #68] @ 43b270 <__cxa_atexit@plt+0x424b60> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #1 │ │ │ │ sub r8, r6, #31 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #76 @ 0x4c │ │ │ │ + orreq r3, r2, #36 @ 0x24 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43b2b4 <__cxa_atexit@plt+0x424ba4> │ │ │ │ + bcc 43b2dc <__cxa_atexit@plt+0x424bcc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #52] @ 43b2c4 <__cxa_atexit@plt+0x424bb4> │ │ │ │ + ldr r0, [pc, #52] @ 43b2ec <__cxa_atexit@plt+0x424bdc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r9} │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r8, r6, #23 │ │ │ │ mov r7, lr │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq lr, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq lr, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43b360 <__cxa_atexit@plt+0x424c50> │ │ │ │ + bhi 43b388 <__cxa_atexit@plt+0x424c78> │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr lr, [pc, #120] @ 43b368 <__cxa_atexit@plt+0x424c58> │ │ │ │ + ldr lr, [pc, #120] @ 43b390 <__cxa_atexit@plt+0x424c80> │ │ │ │ add r0, r1, #2 │ │ │ │ add r2, r0, r0, lsr #31 │ │ │ │ smmul r2, r2, lr │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ sub r2, r2, r0, lsr #31 │ │ │ │ lsls lr, r2, #2 │ │ │ │ - bmi 43b354 <__cxa_atexit@plt+0x424c44> │ │ │ │ + bmi 43b37c <__cxa_atexit@plt+0x424c6c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r2, [pc, #68] @ 43b370 <__cxa_atexit@plt+0x424c60> │ │ │ │ + ldr r2, [pc, #68] @ 43b398 <__cxa_atexit@plt+0x424c88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #16] @ 43b36c <__cxa_atexit@plt+0x424c5c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #16] @ 43b394 <__cxa_atexit@plt+0x424c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - orreq r3, r2, #136, 10 @ 0x22000000 │ │ │ │ + orreq r3, r2, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r7, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43b3d0 <__cxa_atexit@plt+0x424cc0> │ │ │ │ - ldr lr, [pc, #68] @ 43b3dc <__cxa_atexit@plt+0x424ccc> │ │ │ │ + bcc 43b3f8 <__cxa_atexit@plt+0x424ce8> │ │ │ │ + ldr lr, [pc, #68] @ 43b404 <__cxa_atexit@plt+0x424cf4> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8, sl, ip} │ │ │ │ str r1, [r3, #32] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #27 │ │ │ │ mov r7, r9 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - cmpeq lr, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43b420 <__cxa_atexit@plt+0x424d10> │ │ │ │ - ldr r2, [pc, #44] @ 43b438 <__cxa_atexit@plt+0x424d28> │ │ │ │ + bhi 43b448 <__cxa_atexit@plt+0x424d38> │ │ │ │ + ldr r2, [pc, #44] @ 43b460 <__cxa_atexit@plt+0x424d50> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #20] @ 43b43c <__cxa_atexit@plt+0x424d2c> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #20] @ 43b464 <__cxa_atexit@plt+0x424d54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ - cmpeq lr, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq lr, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq lr, #160, 14 @ 0x2800000 │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43b4e0 <__cxa_atexit@plt+0x424dd0> │ │ │ │ + bcc 43b508 <__cxa_atexit@plt+0x424df8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #32]! │ │ │ │ cmn r1, #-536870911 @ 0xe0000001 │ │ │ │ - ble 43b484 <__cxa_atexit@plt+0x424d74> │ │ │ │ - ldr r7, [pc, #116] @ 43b4ec <__cxa_atexit@plt+0x424ddc> │ │ │ │ + ble 43b4ac <__cxa_atexit@plt+0x424d9c> │ │ │ │ + ldr r7, [pc, #116] @ 43b514 <__cxa_atexit@plt+0x424e04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r8, [pc, #100] @ 43b4f0 <__cxa_atexit@plt+0x424de0> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r8, [pc, #100] @ 43b518 <__cxa_atexit@plt+0x424e08> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ ldm lr, {r0, ip, lr} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r8, [r5, #32] │ │ │ │ - ldr r5, [pc, #68] @ 43b4f4 <__cxa_atexit@plt+0x424de4> │ │ │ │ + ldr r5, [pc, #68] @ 43b51c <__cxa_atexit@plt+0x424e0c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str lr, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str r9, [r2, #20] │ │ │ │ str ip, [r2, #24] │ │ │ │ str fp, [r2, #28] │ │ │ │ str r1, [r2, #32] │ │ │ │ sub r8, r6, #27 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmpeq lr, #124, 14 @ 0x1f00000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmpeq lr, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 14 @ 0x100000 │ │ │ │ + cmpeq lr, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43b594 <__cxa_atexit@plt+0x424e84> │ │ │ │ - ldr r3, [pc, #112] @ 43b5a4 <__cxa_atexit@plt+0x424e94> │ │ │ │ + bhi 43b5bc <__cxa_atexit@plt+0x424eac> │ │ │ │ + ldr r3, [pc, #112] @ 43b5cc <__cxa_atexit@plt+0x424ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43b57c <__cxa_atexit@plt+0x424e6c> │ │ │ │ - ldr r7, [pc, #88] @ 43b5a8 <__cxa_atexit@plt+0x424e98> │ │ │ │ + beq 43b5a4 <__cxa_atexit@plt+0x424e94> │ │ │ │ + ldr r7, [pc, #88] @ 43b5d0 <__cxa_atexit@plt+0x424ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43b58c <__cxa_atexit@plt+0x424e7c> │ │ │ │ - b 43b608 <__cxa_atexit@plt+0x424ef8> │ │ │ │ + beq 43b5b4 <__cxa_atexit@plt+0x424ea4> │ │ │ │ + b 43b630 <__cxa_atexit@plt+0x424f20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 43b5ac <__cxa_atexit@plt+0x424e9c> │ │ │ │ + ldr r7, [pc, #16] @ 43b5d4 <__cxa_atexit@plt+0x424ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq lr, #140, 12 @ 0x8c00000 │ │ │ │ - cmpeq lr, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq lr, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #36] @ 43b5f8 <__cxa_atexit@plt+0x424ee8> │ │ │ │ + ldr lr, [pc, #36] @ 43b620 <__cxa_atexit@plt+0x424f10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43b5f0 <__cxa_atexit@plt+0x424ee0> │ │ │ │ - b 43b608 <__cxa_atexit@plt+0x424ef8> │ │ │ │ + beq 43b618 <__cxa_atexit@plt+0x424f08> │ │ │ │ + b 43b630 <__cxa_atexit@plt+0x424f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #132] @ 43b6a0 <__cxa_atexit@plt+0x424f90> │ │ │ │ + ldr r0, [pc, #132] @ 43b6c8 <__cxa_atexit@plt+0x424fb8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43b678 <__cxa_atexit@plt+0x424f68> │ │ │ │ + beq 43b6a0 <__cxa_atexit@plt+0x424f90> │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r5, #12 │ │ │ │ stm r9, {r0, r1, r2} │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43b684 <__cxa_atexit@plt+0x424f74> │ │ │ │ - ldr r0, [pc, #64] @ 43b6a8 <__cxa_atexit@plt+0x424f98> │ │ │ │ + bhi 43b6ac <__cxa_atexit@plt+0x424f9c> │ │ │ │ + ldr r0, [pc, #64] @ 43b6d0 <__cxa_atexit@plt+0x424fc0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8, lr} │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 43b6a4 <__cxa_atexit@plt+0x424f94> │ │ │ │ + ldr r2, [pc, #24] @ 43b6cc <__cxa_atexit@plt+0x424fbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r7, r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq lr, #148, 10 @ 0x25000000 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ cmpeq lr, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + cmpeq lr, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r7, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r3, [r5, #28] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43b700 <__cxa_atexit@plt+0x424ff0> │ │ │ │ - ldr r0, [pc, #48] @ 43b71c <__cxa_atexit@plt+0x42500c> │ │ │ │ + bhi 43b728 <__cxa_atexit@plt+0x425018> │ │ │ │ + ldr r0, [pc, #48] @ 43b744 <__cxa_atexit@plt+0x425034> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r3, [pc, #24] @ 43b720 <__cxa_atexit@plt+0x425010> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r3, [pc, #24] @ 43b748 <__cxa_atexit@plt+0x425038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - cmpeq lr, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 43b744 <__cxa_atexit@plt+0x425034> │ │ │ │ + ldr r7, [pc, #12] @ 43b76c <__cxa_atexit@plt+0x42505c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #88, 30 @ 0x160 │ │ │ │ + orreq r2, r2, #48, 30 @ 0xc0 │ │ │ │ ldm r5, {r0, r1, lr} │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43b770 <__cxa_atexit@plt+0x425060> │ │ │ │ - ldr r2, [pc, #36] @ 43b784 <__cxa_atexit@plt+0x425074> │ │ │ │ + bhi 43b798 <__cxa_atexit@plt+0x425088> │ │ │ │ + ldr r2, [pc, #36] @ 43b7ac <__cxa_atexit@plt+0x42509c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #16] @ 43b788 <__cxa_atexit@plt+0x425078> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #16] @ 43b7b0 <__cxa_atexit@plt+0x4250a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ - cmpeq lr, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq lr, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr fp, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ - b 43b890 <__cxa_atexit@plt+0x425180> │ │ │ │ + b 43b8b8 <__cxa_atexit@plt+0x4251a8> │ │ │ │ mov r4, fp │ │ │ │ cmp r3, ip │ │ │ │ mov fp, #99 @ 0x63 │ │ │ │ mov r1, r6 │ │ │ │ - bcs 43b7e8 <__cxa_atexit@plt+0x4250d8> │ │ │ │ + bcs 43b810 <__cxa_atexit@plt+0x425100> │ │ │ │ ldrb r1, [r3] │ │ │ │ ldrb fp, [r2, r1] │ │ │ │ cmp fp, #255 @ 0xff │ │ │ │ - bne 43b830 <__cxa_atexit@plt+0x425120> │ │ │ │ + bne 43b858 <__cxa_atexit@plt+0x425148> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ - bne 43b7c4 <__cxa_atexit@plt+0x4250b4> │ │ │ │ + bne 43b7ec <__cxa_atexit@plt+0x4250dc> │ │ │ │ mov fp, #99 @ 0x63 │ │ │ │ mov r1, r6 │ │ │ │ cmp r1, ip │ │ │ │ - bcs 43b80c <__cxa_atexit@plt+0x4250fc> │ │ │ │ + bcs 43b834 <__cxa_atexit@plt+0x425124> │ │ │ │ ldrb r3, [r1] │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne 43b840 <__cxa_atexit@plt+0x425130> │ │ │ │ + bne 43b868 <__cxa_atexit@plt+0x425158> │ │ │ │ add r1, r1, #1 │ │ │ │ cmp ip, r1 │ │ │ │ - bne 43b7f0 <__cxa_atexit@plt+0x4250e0> │ │ │ │ + bne 43b818 <__cxa_atexit@plt+0x425108> │ │ │ │ mov r3, #99 @ 0x63 │ │ │ │ mov r9, r6 │ │ │ │ - b 43b844 <__cxa_atexit@plt+0x425134> │ │ │ │ + b 43b86c <__cxa_atexit@plt+0x42515c> │ │ │ │ add r3, r9, #1 │ │ │ │ cmp r3, ip │ │ │ │ - bcc 43b8d4 <__cxa_atexit@plt+0x4251c4> │ │ │ │ - b 43b8f4 <__cxa_atexit@plt+0x4251e4> │ │ │ │ + bcc 43b8fc <__cxa_atexit@plt+0x4251ec> │ │ │ │ + b 43b91c <__cxa_atexit@plt+0x42520c> │ │ │ │ add r3, r3, #1 │ │ │ │ - b 43b8fc <__cxa_atexit@plt+0x4251ec> │ │ │ │ + b 43b924 <__cxa_atexit@plt+0x425214> │ │ │ │ add r1, r3, #1 │ │ │ │ cmp r1, ip │ │ │ │ - bcc 43b7f0 <__cxa_atexit@plt+0x4250e0> │ │ │ │ - b 43b80c <__cxa_atexit@plt+0x4250fc> │ │ │ │ + bcc 43b818 <__cxa_atexit@plt+0x425108> │ │ │ │ + b 43b834 <__cxa_atexit@plt+0x425124> │ │ │ │ add r9, r1, #1 │ │ │ │ lsl r6, lr, #12 │ │ │ │ orr r2, r6, r0, lsl #18 │ │ │ │ lsr r2, r2, #16 │ │ │ │ strb r2, [r8] │ │ │ │ cmp fp, #99 @ 0x63 │ │ │ │ - beq 43b940 <__cxa_atexit@plt+0x425230> │ │ │ │ + beq 43b968 <__cxa_atexit@plt+0x425258> │ │ │ │ lsl r2, fp, #6 │ │ │ │ orr r6, r2, r6 │ │ │ │ lsr r6, r6, #8 │ │ │ │ strb r6, [r8, #1] │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ - beq 43b958 <__cxa_atexit@plt+0x425248> │ │ │ │ + beq 43b980 <__cxa_atexit@plt+0x425270> │ │ │ │ orr r6, r3, fp, lsl #6 │ │ │ │ strb r6, [r8, #2] │ │ │ │ add r8, r8, #3 │ │ │ │ ldr fp, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ add sl, sl, #3 │ │ │ │ cmp r9, ip │ │ │ │ - bcs 43b918 <__cxa_atexit@plt+0x425208> │ │ │ │ + bcs 43b940 <__cxa_atexit@plt+0x425230> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r6, [r7, #20] │ │ │ │ ldrb r3, [r9] │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ cmpne r0, #255 @ 0xff │ │ │ │ - bne 43b818 <__cxa_atexit@plt+0x425108> │ │ │ │ + bne 43b840 <__cxa_atexit@plt+0x425130> │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, ip │ │ │ │ - bcc 43b8a4 <__cxa_atexit@plt+0x425194> │ │ │ │ + bcc 43b8cc <__cxa_atexit@plt+0x4251bc> │ │ │ │ mov r0, #99 @ 0x63 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, ip │ │ │ │ - bcs 43b8f4 <__cxa_atexit@plt+0x4251e4> │ │ │ │ + bcs 43b91c <__cxa_atexit@plt+0x42520c> │ │ │ │ ldrb r1, [r3] │ │ │ │ ldrb lr, [r2, r1] │ │ │ │ cmp lr, #99 @ 0x63 │ │ │ │ cmpne lr, #255 @ 0xff │ │ │ │ - bne 43b828 <__cxa_atexit@plt+0x425118> │ │ │ │ + bne 43b850 <__cxa_atexit@plt+0x425140> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ - bne 43b8d4 <__cxa_atexit@plt+0x4251c4> │ │ │ │ + bne 43b8fc <__cxa_atexit@plt+0x4251ec> │ │ │ │ mov lr, #99 @ 0x63 │ │ │ │ mov r3, r6 │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ cmpne lr, #99 @ 0x63 │ │ │ │ - bne 43b7b0 <__cxa_atexit@plt+0x4250a0> │ │ │ │ + bne 43b7d8 <__cxa_atexit@plt+0x4250c8> │ │ │ │ cmp sl, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bgt 43b920 <__cxa_atexit@plt+0x425210> │ │ │ │ - b 43b97c <__cxa_atexit@plt+0x42526c> │ │ │ │ + bgt 43b948 <__cxa_atexit@plt+0x425238> │ │ │ │ + b 43b9a4 <__cxa_atexit@plt+0x425294> │ │ │ │ cmp sl, #0 │ │ │ │ - ble 43b97c <__cxa_atexit@plt+0x42526c> │ │ │ │ + ble 43b9a4 <__cxa_atexit@plt+0x425294> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r0, [r5] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, r3 │ │ │ │ mov r8, fp │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ cmn sl, #-2147483646 @ 0x80000002 │ │ │ │ - bhi 43b97c <__cxa_atexit@plt+0x42526c> │ │ │ │ + bhi 43b9a4 <__cxa_atexit@plt+0x425294> │ │ │ │ mov r8, r4 │ │ │ │ mov r7, r5 │ │ │ │ add r9, sl, #1 │ │ │ │ - b 43b96c <__cxa_atexit@plt+0x42525c> │ │ │ │ + b 43b994 <__cxa_atexit@plt+0x425284> │ │ │ │ add r9, sl, #2 │ │ │ │ cmp r9, #1 │ │ │ │ - blt 43b97c <__cxa_atexit@plt+0x42526c> │ │ │ │ + blt 43b9a4 <__cxa_atexit@plt+0x425294> │ │ │ │ mov r8, r4 │ │ │ │ mov r7, r5 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r0, [r5] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 43b9a4 <__cxa_atexit@plt+0x425294> │ │ │ │ + ldr r7, [pc, #32] @ 43b9cc <__cxa_atexit@plt+0x4252bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r0, [r5] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #20, 26 @ 0x500 │ │ │ │ + orreq r2, r2, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 43ba24 <__cxa_atexit@plt+0x425314> │ │ │ │ + bhi 43ba4c <__cxa_atexit@plt+0x42533c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43ba30 <__cxa_atexit@plt+0x425320> │ │ │ │ - ldr lr, [pc, #100] @ 43ba40 <__cxa_atexit@plt+0x425330> │ │ │ │ + bcc 43ba58 <__cxa_atexit@plt+0x425348> │ │ │ │ + ldr lr, [pc, #100] @ 43ba68 <__cxa_atexit@plt+0x425358> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr sl, [pc, #80] @ 43ba44 <__cxa_atexit@plt+0x425334> │ │ │ │ + ldr sl, [pc, #80] @ 43ba6c <__cxa_atexit@plt+0x42535c> │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r7, r7, r9 │ │ │ │ add r8, r0, #8 │ │ │ │ sub r0, r7, #1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 43b798 <__cxa_atexit@plt+0x425088> │ │ │ │ + b 43b7c0 <__cxa_atexit@plt+0x4250b0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1086669,661 +1086679,661 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43ba98 <__cxa_atexit@plt+0x425388> │ │ │ │ - ldr lr, [pc, #60] @ 43bab0 <__cxa_atexit@plt+0x4253a0> │ │ │ │ + bcc 43bac0 <__cxa_atexit@plt+0x4253b0> │ │ │ │ + ldr lr, [pc, #60] @ 43bad8 <__cxa_atexit@plt+0x4253c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 43bab4 <__cxa_atexit@plt+0x4253a4> │ │ │ │ + ldr r3, [pc, #20] @ 43badc <__cxa_atexit@plt+0x4253cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r2, r2, #236, 12 @ 0xec00000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r2, r2, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43bb00 <__cxa_atexit@plt+0x4253f0> │ │ │ │ + bcc 43bb28 <__cxa_atexit@plt+0x425418> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 43bb18 <__cxa_atexit@plt+0x425408> │ │ │ │ + ldr r0, [pc, #44] @ 43bb40 <__cxa_atexit@plt+0x425430> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 43bb1c <__cxa_atexit@plt+0x42540c> │ │ │ │ + ldr r3, [pc, #20] @ 43bb44 <__cxa_atexit@plt+0x425434> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r2, r2, #116, 12 @ 0x7400000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r2, r2, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43bb84 <__cxa_atexit@plt+0x425474> │ │ │ │ - ldr lr, [pc, #76] @ 43bb94 <__cxa_atexit@plt+0x425484> │ │ │ │ + bcc 43bbac <__cxa_atexit@plt+0x42549c> │ │ │ │ + ldr lr, [pc, #76] @ 43bbbc <__cxa_atexit@plt+0x4254ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ sub r7, r6, #25 │ │ │ │ - ldr r0, [pc, #52] @ 43bb98 <__cxa_atexit@plt+0x425488> │ │ │ │ + ldr r0, [pc, #52] @ 43bbc0 <__cxa_atexit@plt+0x4254b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #19 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r2, r2, #228, 12 @ 0xe400000 │ │ │ │ - cmpeq lr, #92 @ 0x5c │ │ │ │ + orreq r2, r2, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq lr, #52 @ 0x34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43bc04 <__cxa_atexit@plt+0x4254f4> │ │ │ │ + bhi 43bc2c <__cxa_atexit@plt+0x42551c> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ cmp r2, #0 │ │ │ │ - bmi 43bbf8 <__cxa_atexit@plt+0x4254e8> │ │ │ │ - ldr lr, [pc, #68] @ 43bc10 <__cxa_atexit@plt+0x425500> │ │ │ │ + bmi 43bc20 <__cxa_atexit@plt+0x425510> │ │ │ │ + ldr lr, [pc, #68] @ 43bc38 <__cxa_atexit@plt+0x425528> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43bc0c <__cxa_atexit@plt+0x4254fc> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43bc34 <__cxa_atexit@plt+0x425524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #228, 24 @ 0xe400 │ │ │ │ + orreq r2, r2, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43bc64 <__cxa_atexit@plt+0x425554> │ │ │ │ - ldr lr, [pc, #56] @ 43bc70 <__cxa_atexit@plt+0x425560> │ │ │ │ + bcc 43bc8c <__cxa_atexit@plt+0x42557c> │ │ │ │ + ldr lr, [pc, #56] @ 43bc98 <__cxa_atexit@plt+0x425588> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ - cmpeq lr, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43bcac <__cxa_atexit@plt+0x42559c> │ │ │ │ - ldr r2, [pc, #36] @ 43bcc4 <__cxa_atexit@plt+0x4255b4> │ │ │ │ + bhi 43bcd4 <__cxa_atexit@plt+0x4255c4> │ │ │ │ + ldr r2, [pc, #36] @ 43bcec <__cxa_atexit@plt+0x4255dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #20] @ 43bcc8 <__cxa_atexit@plt+0x4255b8> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #20] @ 43bcf0 <__cxa_atexit@plt+0x4255e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #128, 30 @ 0x200 │ │ │ │ - cmpeq lr, #48, 30 @ 0xc0 │ │ │ │ + cmpeq lr, #88, 30 @ 0x160 │ │ │ │ + cmpeq lr, #8, 30 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r5, r3 │ │ │ │ - bcc 43bd68 <__cxa_atexit@plt+0x425658> │ │ │ │ + bcc 43bd90 <__cxa_atexit@plt+0x425680> │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r0, r1, #3 │ │ │ │ asr r0, r0, #2 │ │ │ │ cmp r0, #1 │ │ │ │ - blt 43bd4c <__cxa_atexit@plt+0x42563c> │ │ │ │ - ldr lr, [pc, #116] @ 43bd84 <__cxa_atexit@plt+0x425674> │ │ │ │ + blt 43bd74 <__cxa_atexit@plt+0x425664> │ │ │ │ + ldr lr, [pc, #116] @ 43bdac <__cxa_atexit@plt+0x42569c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #112] @ 43bd88 <__cxa_atexit@plt+0x425678> │ │ │ │ + ldr r8, [pc, #112] @ 43bdb0 <__cxa_atexit@plt+0x4256a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, r0, lsl #1 │ │ │ │ ldr sl, [r2, #4] │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str r8, [r2, #20] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ - ldr r3, [pc, #40] @ 43bd7c <__cxa_atexit@plt+0x42566c> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ + ldr r3, [pc, #40] @ 43bda4 <__cxa_atexit@plt+0x425694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 43bd80 <__cxa_atexit@plt+0x425670> │ │ │ │ + ldr r2, [pc, #36] @ 43bda8 <__cxa_atexit@plt+0x425698> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #212, 28 @ 0xd40 │ │ │ │ + cmpeq lr, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq lr, #68, 28 @ 0x440 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43be04 <__cxa_atexit@plt+0x4256f4> │ │ │ │ - ldr r7, [pc, #52] @ 43be14 <__cxa_atexit@plt+0x425704> │ │ │ │ + bhi 43be2c <__cxa_atexit@plt+0x42571c> │ │ │ │ + ldr r7, [pc, #52] @ 43be3c <__cxa_atexit@plt+0x42572c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43bdf8 <__cxa_atexit@plt+0x4256e8> │ │ │ │ + beq 43be20 <__cxa_atexit@plt+0x425710> │ │ │ │ mov r7, r8 │ │ │ │ - b 43be28 <__cxa_atexit@plt+0x425718> │ │ │ │ + b 43be50 <__cxa_atexit@plt+0x425740> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 43be18 <__cxa_atexit@plt+0x425708> │ │ │ │ + ldr r7, [pc, #12] @ 43be40 <__cxa_atexit@plt+0x425730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #48, 28 @ 0x300 │ │ │ │ - cmpeq lr, #16, 28 @ 0x100 │ │ │ │ + cmpeq lr, #8, 28 @ 0x80 │ │ │ │ + cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 43beb8 <__cxa_atexit@plt+0x4257a8> │ │ │ │ + ldr r1, [pc, #128] @ 43bee0 <__cxa_atexit@plt+0x4257d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43be94 <__cxa_atexit@plt+0x425784> │ │ │ │ + beq 43bebc <__cxa_atexit@plt+0x4257ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43bea0 <__cxa_atexit@plt+0x425790> │ │ │ │ - ldr r2, [pc, #60] @ 43bec0 <__cxa_atexit@plt+0x4257b0> │ │ │ │ + bhi 43bec8 <__cxa_atexit@plt+0x4257b8> │ │ │ │ + ldr r2, [pc, #60] @ 43bee8 <__cxa_atexit@plt+0x4257d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 43bebc <__cxa_atexit@plt+0x4257ac> │ │ │ │ + ldr r7, [pc, #20] @ 43bee4 <__cxa_atexit@plt+0x4257d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ + cmpeq lr, #100, 26 @ 0x1900 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmpeq lr, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq lr, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43bf10 <__cxa_atexit@plt+0x425800> │ │ │ │ - ldr r2, [pc, #44] @ 43bf28 <__cxa_atexit@plt+0x425818> │ │ │ │ + bhi 43bf38 <__cxa_atexit@plt+0x425828> │ │ │ │ + ldr r2, [pc, #44] @ 43bf50 <__cxa_atexit@plt+0x425840> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #20] @ 43bf2c <__cxa_atexit@plt+0x42581c> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #20] @ 43bf54 <__cxa_atexit@plt+0x425844> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - cmpeq lr, #28, 26 @ 0x700 │ │ │ │ + cmpeq lr, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 43bf4c <__cxa_atexit@plt+0x42583c> │ │ │ │ + ldr r3, [pc, #12] @ 43bf74 <__cxa_atexit@plt+0x425864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r1, r2, #56, 20 @ 0x38000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r1, r2, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43bf8c <__cxa_atexit@plt+0x42587c> │ │ │ │ - ldr r3, [pc, #40] @ 43bf9c <__cxa_atexit@plt+0x42588c> │ │ │ │ + bcc 43bfb4 <__cxa_atexit@plt+0x4258a4> │ │ │ │ + ldr r3, [pc, #40] @ 43bfc4 <__cxa_atexit@plt+0x4258b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 43bfa0 <__cxa_atexit@plt+0x425890> │ │ │ │ + ldr r8, [pc, #36] @ 43bfc8 <__cxa_atexit@plt+0x4258b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - teqeq lr, #229376 @ 0x38000 │ │ │ │ + teqeq lr, #3768320 @ 0x398000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c008 <__cxa_atexit@plt+0x4258f8> │ │ │ │ + bhi 43c030 <__cxa_atexit@plt+0x425920> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c014 <__cxa_atexit@plt+0x425904> │ │ │ │ - ldr lr, [pc, #80] @ 43c024 <__cxa_atexit@plt+0x425914> │ │ │ │ + bcc 43c03c <__cxa_atexit@plt+0x42592c> │ │ │ │ + ldr lr, [pc, #80] @ 43c04c <__cxa_atexit@plt+0x42593c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 43c028 <__cxa_atexit@plt+0x425918> │ │ │ │ + ldr r1, [pc, #68] @ 43c050 <__cxa_atexit@plt+0x425940> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r5, [pc, #48] @ 43c02c <__cxa_atexit@plt+0x42591c> │ │ │ │ + ldr r5, [pc, #48] @ 43c054 <__cxa_atexit@plt+0x425944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - orreq r1, r2, #124, 18 @ 0x1f0000 │ │ │ │ + orreq r1, r2, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ - cmpeq lr, #40, 26 @ 0xa00 │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + cmpeq lr, #0, 26 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c0b0 <__cxa_atexit@plt+0x4259a0> │ │ │ │ + bhi 43c0d8 <__cxa_atexit@plt+0x4259c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c0b8 <__cxa_atexit@plt+0x4259a8> │ │ │ │ - ldr r5, [pc, #84] @ 43c0d4 <__cxa_atexit@plt+0x4259c4> │ │ │ │ + bcc 43c0e0 <__cxa_atexit@plt+0x4259d0> │ │ │ │ + ldr r5, [pc, #84] @ 43c0fc <__cxa_atexit@plt+0x4259ec> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #80] @ 43c0d8 <__cxa_atexit@plt+0x4259c8> │ │ │ │ + ldr r0, [pc, #80] @ 43c100 <__cxa_atexit@plt+0x4259f0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 43c0dc <__cxa_atexit@plt+0x4259cc> │ │ │ │ + ldr r1, [pc, #76] @ 43c104 <__cxa_atexit@plt+0x4259f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 43c0c0 <__cxa_atexit@plt+0x4259b0> │ │ │ │ + b 43c0e8 <__cxa_atexit@plt+0x4259d8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 43c0d0 <__cxa_atexit@plt+0x4259c0> │ │ │ │ + ldr r7, [pc, #8] @ 43c0f8 <__cxa_atexit@plt+0x4259e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq lr, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - teqeq lr, #393216 @ 0x60000 │ │ │ │ - cmpeq lr, #148, 24 @ 0x9400 │ │ │ │ + teqeq lr, #14548992 @ 0xde0000 │ │ │ │ + cmpeq lr, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 43c10c <__cxa_atexit@plt+0x4259fc> │ │ │ │ + ldr r3, [pc, #24] @ 43c134 <__cxa_atexit@plt+0x425a24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #20] @ 43c110 <__cxa_atexit@plt+0x425a00> │ │ │ │ + ldr r9, [pc, #20] @ 43c138 <__cxa_atexit@plt+0x425a28> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 785ec8 <__cxa_atexit@plt+0x76f7b8> │ │ │ │ - cmpeq lr, #116, 24 @ 0x7400 │ │ │ │ - cmpeq lr, #164, 22 @ 0x29000 │ │ │ │ + b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + cmpeq lr, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq lr, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 43c130 <__cxa_atexit@plt+0x425a20> │ │ │ │ + ldr r3, [pc, #12] @ 43c158 <__cxa_atexit@plt+0x425a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r1, r2, #84, 16 @ 0x540000 │ │ │ │ - cmpeq lr, #152, 24 @ 0x9800 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r1, r2, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43c194 <__cxa_atexit@plt+0x425a84> │ │ │ │ + bhi 43c1bc <__cxa_atexit@plt+0x425aac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43c19c <__cxa_atexit@plt+0x425a8c> │ │ │ │ - ldr r5, [pc, #76] @ 43c1b8 <__cxa_atexit@plt+0x425aa8> │ │ │ │ + bcc 43c1c4 <__cxa_atexit@plt+0x425ab4> │ │ │ │ + ldr r5, [pc, #76] @ 43c1e0 <__cxa_atexit@plt+0x425ad0> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 43c1bc <__cxa_atexit@plt+0x425aac> │ │ │ │ + ldr r1, [pc, #72] @ 43c1e4 <__cxa_atexit@plt+0x425ad4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 43c1c0 <__cxa_atexit@plt+0x425ab0> │ │ │ │ + ldr r2, [pc, #68] @ 43c1e8 <__cxa_atexit@plt+0x425ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 43c1a4 <__cxa_atexit@plt+0x425a94> │ │ │ │ + b 43c1cc <__cxa_atexit@plt+0x425abc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 43c1b4 <__cxa_atexit@plt+0x425aa4> │ │ │ │ + ldr r7, [pc, #8] @ 43c1dc <__cxa_atexit@plt+0x425acc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #64, 24 @ 0x4000 │ │ │ │ + cmpeq lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - teqeq lr, #265289728 @ 0xfd00000 │ │ │ │ - cmpeq lr, #12, 24 @ 0xc00 │ │ │ │ + teqeq lr, #55836672 @ 0x3540000 │ │ │ │ + cmpeq lr, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 43c1f0 <__cxa_atexit@plt+0x425ae0> │ │ │ │ + ldr r3, [pc, #24] @ 43c218 <__cxa_atexit@plt+0x425b08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #20] @ 43c1f4 <__cxa_atexit@plt+0x425ae4> │ │ │ │ + ldr r9, [pc, #20] @ 43c21c <__cxa_atexit@plt+0x425b0c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 785ec8 <__cxa_atexit@plt+0x76f7b8> │ │ │ │ - cmpeq lr, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq lr, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq lr, #0, 24 │ │ │ │ + b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + cmpeq lr, #196, 22 @ 0x31000 │ │ │ │ + cmpeq lr, #152, 20 @ 0x98000 │ │ │ │ + cmpeq lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43c24c <__cxa_atexit@plt+0x425b3c> │ │ │ │ + bhi 43c274 <__cxa_atexit@plt+0x425b64> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 43c258 <__cxa_atexit@plt+0x425b48> │ │ │ │ + ldr r1, [pc, #52] @ 43c280 <__cxa_atexit@plt+0x425b70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ - bne 43c240 <__cxa_atexit@plt+0x425b30> │ │ │ │ - ldr r7, [pc, #36] @ 43c25c <__cxa_atexit@plt+0x425b4c> │ │ │ │ + bne 43c268 <__cxa_atexit@plt+0x425b58> │ │ │ │ + ldr r7, [pc, #36] @ 43c284 <__cxa_atexit@plt+0x425b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 43c750 <__cxa_atexit@plt+0x426040> │ │ │ │ + b 43c778 <__cxa_atexit@plt+0x426068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #236, 12 @ 0xec00000 │ │ │ │ - orreq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq lr, #152, 22 @ 0x26000 │ │ │ │ + orreq r1, r2, #196, 12 @ 0xc400000 │ │ │ │ + orreq r1, r2, #24, 14 @ 0x600000 │ │ │ │ + cmpeq lr, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43c364 <__cxa_atexit@plt+0x425c54> │ │ │ │ + bhi 43c38c <__cxa_atexit@plt+0x425c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c36c <__cxa_atexit@plt+0x425c5c> │ │ │ │ - ldr r3, [pc, #304] @ 43c3c8 <__cxa_atexit@plt+0x425cb8> │ │ │ │ + bcc 43c394 <__cxa_atexit@plt+0x425c84> │ │ │ │ + ldr r3, [pc, #304] @ 43c3f0 <__cxa_atexit@plt+0x425ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r2, {r3, r7} │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 43c2d4 <__cxa_atexit@plt+0x425bc4> │ │ │ │ + bmi 43c2fc <__cxa_atexit@plt+0x425bec> │ │ │ │ ldr r8, [r7, #20] │ │ │ │ cmp r3, r8 │ │ │ │ - bge 43c318 <__cxa_atexit@plt+0x425c08> │ │ │ │ + bge 43c340 <__cxa_atexit@plt+0x425c30> │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7, r3] │ │ │ │ - ldr r3, [pc, #272] @ 43c3d4 <__cxa_atexit@plt+0x425cc4> │ │ │ │ + ldr r3, [pc, #272] @ 43c3fc <__cxa_atexit@plt+0x425cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #4] │ │ │ │ strb r7, [r9, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ sub r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c380 <__cxa_atexit@plt+0x425c70> │ │ │ │ + bhi 43c3a8 <__cxa_atexit@plt+0x425c98> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c388 <__cxa_atexit@plt+0x425c78> │ │ │ │ - ldr r5, [pc, #240] @ 43c3e4 <__cxa_atexit@plt+0x425cd4> │ │ │ │ + bcc 43c3b0 <__cxa_atexit@plt+0x425ca0> │ │ │ │ + ldr r5, [pc, #240] @ 43c40c <__cxa_atexit@plt+0x425cfc> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #236] @ 43c3e8 <__cxa_atexit@plt+0x425cd8> │ │ │ │ + ldr r1, [pc, #236] @ 43c410 <__cxa_atexit@plt+0x425d00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #232] @ 43c3ec <__cxa_atexit@plt+0x425cdc> │ │ │ │ + ldr r8, [pc, #232] @ 43c414 <__cxa_atexit@plt+0x425d04> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ sub r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c3a4 <__cxa_atexit@plt+0x425c94> │ │ │ │ + bhi 43c3cc <__cxa_atexit@plt+0x425cbc> │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c3ac <__cxa_atexit@plt+0x425c9c> │ │ │ │ - ldr r5, [pc, #160] @ 43c3d8 <__cxa_atexit@plt+0x425cc8> │ │ │ │ + bcc 43c3d4 <__cxa_atexit@plt+0x425cc4> │ │ │ │ + ldr r5, [pc, #160] @ 43c400 <__cxa_atexit@plt+0x425cf0> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #156] @ 43c3dc <__cxa_atexit@plt+0x425ccc> │ │ │ │ + ldr r0, [pc, #156] @ 43c404 <__cxa_atexit@plt+0x425cf4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #152] @ 43c3e0 <__cxa_atexit@plt+0x425cd0> │ │ │ │ + ldr r1, [pc, #152] @ 43c408 <__cxa_atexit@plt+0x425cf8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 43c374 <__cxa_atexit@plt+0x425c64> │ │ │ │ + b 43c39c <__cxa_atexit@plt+0x425c8c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 43c390 <__cxa_atexit@plt+0x425c80> │ │ │ │ + b 43c3b8 <__cxa_atexit@plt+0x425ca8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 43c3d0 <__cxa_atexit@plt+0x425cc0> │ │ │ │ + ldr r7, [pc, #56] @ 43c3f8 <__cxa_atexit@plt+0x425ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 43c3b4 <__cxa_atexit@plt+0x425ca4> │ │ │ │ + b 43c3dc <__cxa_atexit@plt+0x425ccc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 43c3cc <__cxa_atexit@plt+0x425cbc> │ │ │ │ + ldr r7, [pc, #16] @ 43c3f4 <__cxa_atexit@plt+0x425ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq lr, #212, 18 @ 0x350000 │ │ │ │ - cmpeq lr, #84, 20 @ 0x54000 │ │ │ │ - orreq r1, r2, #36, 26 @ 0x900 │ │ │ │ + orreq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq lr, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq lr, #44, 20 @ 0x2c000 │ │ │ │ + orreq r1, r2, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - teqeq lr, #327155712 @ 0x13800000 │ │ │ │ + teqeq lr, #39845888 @ 0x2600000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - teqeq lr, #490733568 @ 0x1d400000 │ │ │ │ - cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + teqeq lr, #80740352 @ 0x4d00000 │ │ │ │ + cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43c4c8 <__cxa_atexit@plt+0x425db8> │ │ │ │ + bhi 43c4f0 <__cxa_atexit@plt+0x425de0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #204] @ 43c4e8 <__cxa_atexit@plt+0x425dd8> │ │ │ │ + ldr r1, [pc, #204] @ 43c510 <__cxa_atexit@plt+0x425e00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ - bne 43c438 <__cxa_atexit@plt+0x425d28> │ │ │ │ + bne 43c460 <__cxa_atexit@plt+0x425d50> │ │ │ │ ldr r7, [r7, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43c4d4 <__cxa_atexit@plt+0x425dc4> │ │ │ │ - ldr lr, [pc, #148] @ 43c4ec <__cxa_atexit@plt+0x425ddc> │ │ │ │ + bcc 43c4fc <__cxa_atexit@plt+0x425dec> │ │ │ │ + ldr lr, [pc, #148] @ 43c514 <__cxa_atexit@plt+0x425e04> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add ip, r7, #7 │ │ │ │ ldm ip, {r0, r2, ip} │ │ │ │ ldr sl, [r7, #19] │ │ │ │ str lr, [r6, #4]! │ │ │ │ sub r1, r3, #18 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str r1, [r6, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #112] @ 43c4f0 <__cxa_atexit@plt+0x425de0> │ │ │ │ + ldr r1, [pc, #112] @ 43c518 <__cxa_atexit@plt+0x425e08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #108] @ 43c4f4 <__cxa_atexit@plt+0x425de4> │ │ │ │ + ldr r0, [pc, #108] @ 43c51c <__cxa_atexit@plt+0x425e0c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #20]! │ │ │ │ str r9, [r6, #28] │ │ │ │ @@ -1087332,149 +1087342,149 @@ │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #244, 8 @ 0xf4000000 │ │ │ │ + orreq r1, r2, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - orreq r1, r2, #152, 8 @ 0x98000000 │ │ │ │ + orreq r1, r2, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq lr, #0, 18 │ │ │ │ + cmpeq lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43c5fc <__cxa_atexit@plt+0x425eec> │ │ │ │ + bhi 43c624 <__cxa_atexit@plt+0x425f14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c604 <__cxa_atexit@plt+0x425ef4> │ │ │ │ - ldr r3, [pc, #304] @ 43c660 <__cxa_atexit@plt+0x425f50> │ │ │ │ + bcc 43c62c <__cxa_atexit@plt+0x425f1c> │ │ │ │ + ldr r3, [pc, #304] @ 43c688 <__cxa_atexit@plt+0x425f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r2, {r3, r7} │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 43c56c <__cxa_atexit@plt+0x425e5c> │ │ │ │ + bmi 43c594 <__cxa_atexit@plt+0x425e84> │ │ │ │ ldr r8, [r7, #20] │ │ │ │ cmp r3, r8 │ │ │ │ - bge 43c5b0 <__cxa_atexit@plt+0x425ea0> │ │ │ │ + bge 43c5d8 <__cxa_atexit@plt+0x425ec8> │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7, r3] │ │ │ │ - ldr r3, [pc, #272] @ 43c66c <__cxa_atexit@plt+0x425f5c> │ │ │ │ + ldr r3, [pc, #272] @ 43c694 <__cxa_atexit@plt+0x425f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #4] │ │ │ │ strb r7, [r9, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ sub r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c618 <__cxa_atexit@plt+0x425f08> │ │ │ │ + bhi 43c640 <__cxa_atexit@plt+0x425f30> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c620 <__cxa_atexit@plt+0x425f10> │ │ │ │ - ldr r5, [pc, #240] @ 43c67c <__cxa_atexit@plt+0x425f6c> │ │ │ │ + bcc 43c648 <__cxa_atexit@plt+0x425f38> │ │ │ │ + ldr r5, [pc, #240] @ 43c6a4 <__cxa_atexit@plt+0x425f94> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #236] @ 43c680 <__cxa_atexit@plt+0x425f70> │ │ │ │ + ldr r1, [pc, #236] @ 43c6a8 <__cxa_atexit@plt+0x425f98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #232] @ 43c684 <__cxa_atexit@plt+0x425f74> │ │ │ │ + ldr r8, [pc, #232] @ 43c6ac <__cxa_atexit@plt+0x425f9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ sub r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43c63c <__cxa_atexit@plt+0x425f2c> │ │ │ │ + bhi 43c664 <__cxa_atexit@plt+0x425f54> │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 43c644 <__cxa_atexit@plt+0x425f34> │ │ │ │ - ldr r5, [pc, #160] @ 43c670 <__cxa_atexit@plt+0x425f60> │ │ │ │ + bcc 43c66c <__cxa_atexit@plt+0x425f5c> │ │ │ │ + ldr r5, [pc, #160] @ 43c698 <__cxa_atexit@plt+0x425f88> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #156] @ 43c674 <__cxa_atexit@plt+0x425f64> │ │ │ │ + ldr r0, [pc, #156] @ 43c69c <__cxa_atexit@plt+0x425f8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #152] @ 43c678 <__cxa_atexit@plt+0x425f68> │ │ │ │ + ldr r1, [pc, #152] @ 43c6a0 <__cxa_atexit@plt+0x425f90> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 43c60c <__cxa_atexit@plt+0x425efc> │ │ │ │ + b 43c634 <__cxa_atexit@plt+0x425f24> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 43c628 <__cxa_atexit@plt+0x425f18> │ │ │ │ + b 43c650 <__cxa_atexit@plt+0x425f40> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 43c668 <__cxa_atexit@plt+0x425f58> │ │ │ │ + ldr r7, [pc, #56] @ 43c690 <__cxa_atexit@plt+0x425f80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 43c64c <__cxa_atexit@plt+0x425f3c> │ │ │ │ + b 43c674 <__cxa_atexit@plt+0x425f64> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 43c664 <__cxa_atexit@plt+0x425f54> │ │ │ │ + ldr r7, [pc, #16] @ 43c68c <__cxa_atexit@plt+0x425f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #224, 6 @ 0x80000003 │ │ │ │ - cmpeq lr, #60, 14 @ 0xf00000 │ │ │ │ - cmpeq lr, #188, 14 @ 0x2f00000 │ │ │ │ - orreq r1, r2, #140, 20 @ 0x8c000 │ │ │ │ + orreq r1, r2, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq lr, #20, 14 @ 0x500000 │ │ │ │ + cmpeq lr, #148, 14 @ 0x2500000 │ │ │ │ + orreq r1, r2, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - teqeq lr, #1610612747 @ 0x6000000b │ │ │ │ + teqeq lr, #939524098 @ 0x38000002 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - teqeq lr, #-805306355 @ 0xd000000d │ │ │ │ - cmpeq lr, #108, 14 @ 0x1b00000 │ │ │ │ + teqeq lr, #-738197502 @ 0xd4000002 │ │ │ │ + cmpeq lr, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43c724 <__cxa_atexit@plt+0x426014> │ │ │ │ - ldr lr, [pc, #128] @ 43c734 <__cxa_atexit@plt+0x426024> │ │ │ │ + bcc 43c74c <__cxa_atexit@plt+0x42603c> │ │ │ │ + ldr lr, [pc, #128] @ 43c75c <__cxa_atexit@plt+0x42604c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add ip, r7, #7 │ │ │ │ ldm ip, {r0, r2, ip} │ │ │ │ ldr sl, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ sub r1, r6, #18 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #92] @ 43c738 <__cxa_atexit@plt+0x426028> │ │ │ │ + ldr r1, [pc, #92] @ 43c760 <__cxa_atexit@plt+0x426050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 43c73c <__cxa_atexit@plt+0x42602c> │ │ │ │ + ldr r0, [pc, #88] @ 43c764 <__cxa_atexit@plt+0x426054> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r7, #20]! │ │ │ │ str r9, [r3, #28] │ │ │ │ @@ -1087489,33 +1087499,33 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - orreq r1, r2, #60, 4 @ 0xc0000003 │ │ │ │ + orreq r1, r2, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmpeq lr, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq lr, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #64 @ 0x40 │ │ │ │ cmp r0, sl │ │ │ │ - bcc 43c84c <__cxa_atexit@plt+0x42613c> │ │ │ │ + bcc 43c874 <__cxa_atexit@plt+0x426164> │ │ │ │ mov lr, r6 │ │ │ │ str fp, [sp] │ │ │ │ - ldr r9, [pc, #268] @ 43c87c <__cxa_atexit@plt+0x42616c> │ │ │ │ + ldr r9, [pc, #268] @ 43c8a4 <__cxa_atexit@plt+0x426194> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr fp, [pc, #264] @ 43c880 <__cxa_atexit@plt+0x426170> │ │ │ │ + ldr fp, [pc, #264] @ 43c8a8 <__cxa_atexit@plt+0x426198> │ │ │ │ add fp, pc, fp │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, r3, ip} │ │ │ │ - ldr r1, [pc, #252] @ 43c884 <__cxa_atexit@plt+0x426174> │ │ │ │ + ldr r1, [pc, #252] @ 43c8ac <__cxa_atexit@plt+0x42619c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ str ip, [r6, #60] @ 0x3c │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r7, r6 │ │ │ │ @@ -1087525,23 +1087535,23 @@ │ │ │ │ str fp, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ add r2, r6, #128 @ 0x80 │ │ │ │ sub r7, sl, #19 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 43c860 <__cxa_atexit@plt+0x426150> │ │ │ │ - ldr r0, [pc, #180] @ 43c888 <__cxa_atexit@plt+0x426178> │ │ │ │ + bcc 43c888 <__cxa_atexit@plt+0x426178> │ │ │ │ + ldr r0, [pc, #180] @ 43c8b0 <__cxa_atexit@plt+0x4261a0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #176] @ 43c88c <__cxa_atexit@plt+0x42617c> │ │ │ │ + ldr r8, [pc, #176] @ 43c8b4 <__cxa_atexit@plt+0x4261a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [lr, #68]! @ 0x44 │ │ │ │ sub r0, r2, #18 │ │ │ │ str r0, [lr, #64] @ 0x40 │ │ │ │ - ldr r9, [pc, #160] @ 43c890 <__cxa_atexit@plt+0x426180> │ │ │ │ + ldr r9, [pc, #160] @ 43c8b8 <__cxa_atexit@plt+0x4261a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, #0 │ │ │ │ ldr fp, [lr, #-20] @ 0xffffffec │ │ │ │ ldr r0, [lr, #-16] │ │ │ │ ldr r6, [lr, #-12] │ │ │ │ ldr r3, [lr, #-8] │ │ │ │ mov r1, lr │ │ │ │ @@ -1087575,228 +1087585,228 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - orreq r1, r2, #40, 2 │ │ │ │ + orreq r1, r2, #0, 2 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 43c8f0 <__cxa_atexit@plt+0x4261e0> │ │ │ │ + bhi 43c918 <__cxa_atexit@plt+0x426208> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43c8f8 <__cxa_atexit@plt+0x4261e8> │ │ │ │ - ldr r3, [pc, #76] @ 43c914 <__cxa_atexit@plt+0x426204> │ │ │ │ + bcc 43c920 <__cxa_atexit@plt+0x426210> │ │ │ │ + ldr r3, [pc, #76] @ 43c93c <__cxa_atexit@plt+0x42622c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 43c918 <__cxa_atexit@plt+0x426208> │ │ │ │ + ldr r2, [pc, #72] @ 43c940 <__cxa_atexit@plt+0x426230> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ str r8, [r7, #12] │ │ │ │ str sl, [r7, #16] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ mov r8, #0 │ │ │ │ - b 43c750 <__cxa_atexit@plt+0x426040> │ │ │ │ + b 43c778 <__cxa_atexit@plt+0x426068> │ │ │ │ mov r6, r7 │ │ │ │ - b 43c900 <__cxa_atexit@plt+0x4261f0> │ │ │ │ + b 43c928 <__cxa_atexit@plt+0x426218> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 43c910 <__cxa_atexit@plt+0x426200> │ │ │ │ + ldr r7, [pc, #8] @ 43c938 <__cxa_atexit@plt+0x426228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq lr, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq lr, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq lr, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 43c944 <__cxa_atexit@plt+0x426234> │ │ │ │ + ldr r3, [pc, #20] @ 43c96c <__cxa_atexit@plt+0x42625c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq lr, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq lr, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 43c96c <__cxa_atexit@plt+0x42625c> │ │ │ │ + ldr r3, [pc, #16] @ 43c994 <__cxa_atexit@plt+0x426284> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785d70 <__cxa_atexit@plt+0x76f660> │ │ │ │ + b 785d98 <__cxa_atexit@plt+0x76f688> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ mov r9, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43ca38 <__cxa_atexit@plt+0x426328> │ │ │ │ - ldr r3, [pc, #192] @ 43ca70 <__cxa_atexit@plt+0x426360> │ │ │ │ + bhi 43ca60 <__cxa_atexit@plt+0x426350> │ │ │ │ + ldr r3, [pc, #192] @ 43ca98 <__cxa_atexit@plt+0x426388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 43ca28 <__cxa_atexit@plt+0x426318> │ │ │ │ - ldr r3, [pc, #172] @ 43ca74 <__cxa_atexit@plt+0x426364> │ │ │ │ + beq 43ca50 <__cxa_atexit@plt+0x426340> │ │ │ │ + ldr r3, [pc, #172] @ 43ca9c <__cxa_atexit@plt+0x42638c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #3] │ │ │ │ mov r1, r8 │ │ │ │ ldr r8, [r8, #7] │ │ │ │ ldr sl, [r1, #11] │ │ │ │ str r3, [r5, #-4] │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43ca48 <__cxa_atexit@plt+0x426338> │ │ │ │ + bhi 43ca70 <__cxa_atexit@plt+0x426360> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43ca50 <__cxa_atexit@plt+0x426340> │ │ │ │ - ldr r7, [pc, #132] @ 43ca80 <__cxa_atexit@plt+0x426370> │ │ │ │ + bcc 43ca78 <__cxa_atexit@plt+0x426368> │ │ │ │ + ldr r7, [pc, #132] @ 43caa8 <__cxa_atexit@plt+0x426398> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 43ca84 <__cxa_atexit@plt+0x426374> │ │ │ │ + ldr r2, [pc, #128] @ 43caac <__cxa_atexit@plt+0x42639c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, r9} │ │ │ │ str r8, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 43c750 <__cxa_atexit@plt+0x426040> │ │ │ │ + b 43c778 <__cxa_atexit@plt+0x426068> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 43ca7c <__cxa_atexit@plt+0x42636c> │ │ │ │ + ldr r7, [pc, #60] @ 43caa4 <__cxa_atexit@plt+0x426394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 43ca58 <__cxa_atexit@plt+0x426348> │ │ │ │ + b 43ca80 <__cxa_atexit@plt+0x426370> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 43ca78 <__cxa_atexit@plt+0x426368> │ │ │ │ + ldr r7, [pc, #24] @ 43caa0 <__cxa_atexit@plt+0x426390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - cmpeq lr, #176, 6 @ 0xc0000002 │ │ │ │ - cmpeq lr, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq lr, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq lr, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq lr, #128, 6 │ │ │ │ + cmpeq lr, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #124] @ 43cb1c <__cxa_atexit@plt+0x42640c> │ │ │ │ + ldr r6, [pc, #124] @ 43cb44 <__cxa_atexit@plt+0x426434> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov r7, r5 │ │ │ │ str r6, [r7], #-16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43cafc <__cxa_atexit@plt+0x4263ec> │ │ │ │ + bhi 43cb24 <__cxa_atexit@plt+0x426414> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43cb04 <__cxa_atexit@plt+0x4263f4> │ │ │ │ - ldr r7, [pc, #80] @ 43cb24 <__cxa_atexit@plt+0x426414> │ │ │ │ + bcc 43cb2c <__cxa_atexit@plt+0x42641c> │ │ │ │ + ldr r7, [pc, #80] @ 43cb4c <__cxa_atexit@plt+0x42643c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 43cb28 <__cxa_atexit@plt+0x426418> │ │ │ │ + ldr r2, [pc, #76] @ 43cb50 <__cxa_atexit@plt+0x426440> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r7, r9} │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ mov r8, #0 │ │ │ │ - b 43c750 <__cxa_atexit@plt+0x426040> │ │ │ │ + b 43c778 <__cxa_atexit@plt+0x426068> │ │ │ │ mov r6, r3 │ │ │ │ - b 43cb0c <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b 43cb34 <__cxa_atexit@plt+0x426424> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 43cb20 <__cxa_atexit@plt+0x426410> │ │ │ │ + ldr r7, [pc, #12] @ 43cb48 <__cxa_atexit@plt+0x426438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq lr, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq lr, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43cb9c <__cxa_atexit@plt+0x42648c> │ │ │ │ - ldr lr, [pc, #92] @ 43cbb4 <__cxa_atexit@plt+0x4264a4> │ │ │ │ + bcc 43cbc4 <__cxa_atexit@plt+0x4264b4> │ │ │ │ + ldr lr, [pc, #92] @ 43cbdc <__cxa_atexit@plt+0x4264cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #72] @ 43cbb8 <__cxa_atexit@plt+0x4264a8> │ │ │ │ + ldr r8, [pc, #72] @ 43cbe0 <__cxa_atexit@plt+0x4264d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #21 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 43cbbc <__cxa_atexit@plt+0x4264ac> │ │ │ │ + ldr r3, [pc, #24] @ 43cbe4 <__cxa_atexit@plt+0x4264d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r1, r2, #240, 12 @ 0xf000000 │ │ │ │ - orreq r1, r2, #64, 28 @ 0x400 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r1, r2, #200, 12 @ 0xc800000 │ │ │ │ + orreq r1, r2, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43cc28 <__cxa_atexit@plt+0x426518> │ │ │ │ - ldr r8, [pc, #92] @ 43cc40 <__cxa_atexit@plt+0x426530> │ │ │ │ + bcc 43cc50 <__cxa_atexit@plt+0x426540> │ │ │ │ + ldr r8, [pc, #92] @ 43cc68 <__cxa_atexit@plt+0x426558> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ 43cc44 <__cxa_atexit@plt+0x426534> │ │ │ │ + ldr lr, [pc, #88] @ 43cc6c <__cxa_atexit@plt+0x42655c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r2, r6, #21 │ │ │ │ @@ -1087805,1114 +1087815,1114 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 43cc48 <__cxa_atexit@plt+0x426538> │ │ │ │ + ldr r3, [pc, #24] @ 43cc70 <__cxa_atexit@plt+0x426560> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r1, r2, #100, 12 @ 0x6400000 │ │ │ │ - orreq r1, r2, #196, 26 @ 0x3100 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r1, r2, #60, 12 @ 0x3c00000 │ │ │ │ + orreq r1, r2, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmpeq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq lr, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 43ccac <__cxa_atexit@plt+0x42659c> │ │ │ │ + bhi 43ccd4 <__cxa_atexit@plt+0x4265c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43cca4 <__cxa_atexit@plt+0x426594> │ │ │ │ - ldr r3, [pc, #52] @ 43ccb4 <__cxa_atexit@plt+0x4265a4> │ │ │ │ + beq 43cccc <__cxa_atexit@plt+0x4265bc> │ │ │ │ + ldr r3, [pc, #52] @ 43ccdc <__cxa_atexit@plt+0x4265cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 43ccb8 <__cxa_atexit@plt+0x4265a8> │ │ │ │ + ldr r9, [pc, #48] @ 43cce0 <__cxa_atexit@plt+0x4265d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 43ccbc <__cxa_atexit@plt+0x4265ac> │ │ │ │ + ldr r2, [pc, #44] @ 43cce4 <__cxa_atexit@plt+0x4265d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ed0 <__cxa_atexit@plt+0x76f7c0> │ │ │ │ + b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq lr, #196, 30 @ 0x310 │ │ │ │ - orreq r0, r2, #208, 24 @ 0xd000 │ │ │ │ + cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq lr, #156, 30 @ 0x270 │ │ │ │ + orreq r0, r2, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 43cd18 <__cxa_atexit@plt+0x426608> │ │ │ │ + bhi 43cd40 <__cxa_atexit@plt+0x426630> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43cd10 <__cxa_atexit@plt+0x426600> │ │ │ │ - ldr r7, [pc, #48] @ 43cd20 <__cxa_atexit@plt+0x426610> │ │ │ │ + beq 43cd38 <__cxa_atexit@plt+0x426628> │ │ │ │ + ldr r7, [pc, #48] @ 43cd48 <__cxa_atexit@plt+0x426638> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 43cd24 <__cxa_atexit@plt+0x426614> │ │ │ │ + ldr r3, [pc, #44] @ 43cd4c <__cxa_atexit@plt+0x42663c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, #1 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r0, r2, #104, 24 @ 0x6800 │ │ │ │ + orreq r0, r2, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43cd84 <__cxa_atexit@plt+0x426674> │ │ │ │ + bcc 43cdac <__cxa_atexit@plt+0x42669c> │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r1, r7 │ │ │ │ strb r2, [r1, #8]! │ │ │ │ mov lr, #1 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r6, #17 │ │ │ │ - ldr r8, [pc, #44] @ 43cd90 <__cxa_atexit@plt+0x426680> │ │ │ │ + ldr r8, [pc, #44] @ 43cdb8 <__cxa_atexit@plt+0x4266a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #40] @ 43cd94 <__cxa_atexit@plt+0x426684> │ │ │ │ + ldr r0, [pc, #40] @ 43cdbc <__cxa_atexit@plt+0x4266ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7, r8} │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r2, #252, 6 @ 0xf0000003 │ │ │ │ - orreq r1, r2, #220, 8 @ 0xdc000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r2, #212, 6 @ 0x50000003 │ │ │ │ + orreq r1, r2, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 43cdf0 <__cxa_atexit@plt+0x4266e0> │ │ │ │ + bhi 43ce18 <__cxa_atexit@plt+0x426708> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43cde8 <__cxa_atexit@plt+0x4266d8> │ │ │ │ - ldr r7, [pc, #48] @ 43cdf8 <__cxa_atexit@plt+0x4266e8> │ │ │ │ + beq 43ce10 <__cxa_atexit@plt+0x426700> │ │ │ │ + ldr r7, [pc, #48] @ 43ce20 <__cxa_atexit@plt+0x426710> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 43cdfc <__cxa_atexit@plt+0x4266ec> │ │ │ │ + ldr r3, [pc, #44] @ 43ce24 <__cxa_atexit@plt+0x426714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, #2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r0, r2, #144, 22 @ 0x24000 │ │ │ │ + orreq r0, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43ce60 <__cxa_atexit@plt+0x426750> │ │ │ │ + bcc 43ce88 <__cxa_atexit@plt+0x426778> │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ strb r2, [r7, #9] │ │ │ │ mov r1, r7 │ │ │ │ strb r2, [r1, #8]! │ │ │ │ mov lr, #2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r6, #17 │ │ │ │ - ldr r8, [pc, #44] @ 43ce6c <__cxa_atexit@plt+0x42675c> │ │ │ │ + ldr r8, [pc, #44] @ 43ce94 <__cxa_atexit@plt+0x426784> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #40] @ 43ce70 <__cxa_atexit@plt+0x426760> │ │ │ │ + ldr r0, [pc, #40] @ 43ce98 <__cxa_atexit@plt+0x426788> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7, r8} │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r2, #32, 6 @ 0x80000000 │ │ │ │ - orreq r1, r2, #0, 8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r2, #248, 4 @ 0x8000000f │ │ │ │ + orreq r1, r2, #216, 6 @ 0x60000003 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43cea4 <__cxa_atexit@plt+0x426794> │ │ │ │ + ldr r1, [pc, #16] @ 43cecc <__cxa_atexit@plt+0x4267bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #228, 20 @ 0xe4000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43cf08 <__cxa_atexit@plt+0x4267f8> │ │ │ │ + bhi 43cf30 <__cxa_atexit@plt+0x426820> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43cf14 <__cxa_atexit@plt+0x426804> │ │ │ │ - ldr r2, [pc, #76] @ 43cf24 <__cxa_atexit@plt+0x426814> │ │ │ │ + bcc 43cf3c <__cxa_atexit@plt+0x42682c> │ │ │ │ + ldr r2, [pc, #76] @ 43cf4c <__cxa_atexit@plt+0x42683c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43cf28 <__cxa_atexit@plt+0x426818> │ │ │ │ + ldr r1, [pc, #72] @ 43cf50 <__cxa_atexit@plt+0x426840> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43cf2c <__cxa_atexit@plt+0x42681c> │ │ │ │ + ldr r8, [pc, #56] @ 43cf54 <__cxa_atexit@plt+0x426844> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #48, 20 @ 0x30000 │ │ │ │ - teqeq lr, #1458176 @ 0x164000 │ │ │ │ + orreq r0, r2, #8, 20 @ 0x8000 │ │ │ │ + teqeq lr, #200704 @ 0x31000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43cf58 <__cxa_atexit@plt+0x426848> │ │ │ │ + ldr r1, [pc, #16] @ 43cf80 <__cxa_atexit@plt+0x426870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #48, 20 @ 0x30000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43cfbc <__cxa_atexit@plt+0x4268ac> │ │ │ │ + bhi 43cfe4 <__cxa_atexit@plt+0x4268d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43cfc8 <__cxa_atexit@plt+0x4268b8> │ │ │ │ - ldr r2, [pc, #76] @ 43cfd8 <__cxa_atexit@plt+0x4268c8> │ │ │ │ + bcc 43cff0 <__cxa_atexit@plt+0x4268e0> │ │ │ │ + ldr r2, [pc, #76] @ 43d000 <__cxa_atexit@plt+0x4268f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43cfdc <__cxa_atexit@plt+0x4268cc> │ │ │ │ + ldr r1, [pc, #72] @ 43d004 <__cxa_atexit@plt+0x4268f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43cfe0 <__cxa_atexit@plt+0x4268d0> │ │ │ │ + ldr r8, [pc, #56] @ 43d008 <__cxa_atexit@plt+0x4268f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #124, 18 @ 0x1f0000 │ │ │ │ - teqeq lr, #10813440 @ 0xa50000 │ │ │ │ + orreq r0, r2, #84, 18 @ 0x150000 │ │ │ │ + teqeq lr, #2048000 @ 0x1f4000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d00c <__cxa_atexit@plt+0x4268fc> │ │ │ │ + ldr r1, [pc, #16] @ 43d034 <__cxa_atexit@plt+0x426924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #124, 18 @ 0x1f0000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d070 <__cxa_atexit@plt+0x426960> │ │ │ │ + bhi 43d098 <__cxa_atexit@plt+0x426988> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d07c <__cxa_atexit@plt+0x42696c> │ │ │ │ - ldr r2, [pc, #76] @ 43d08c <__cxa_atexit@plt+0x42697c> │ │ │ │ + bcc 43d0a4 <__cxa_atexit@plt+0x426994> │ │ │ │ + ldr r2, [pc, #76] @ 43d0b4 <__cxa_atexit@plt+0x4269a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d090 <__cxa_atexit@plt+0x426980> │ │ │ │ + ldr r1, [pc, #72] @ 43d0b8 <__cxa_atexit@plt+0x4269a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d094 <__cxa_atexit@plt+0x426984> │ │ │ │ + ldr r8, [pc, #56] @ 43d0bc <__cxa_atexit@plt+0x4269ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #200, 16 @ 0xc80000 │ │ │ │ - teqeq lr, #55312384 @ 0x34c0000 │ │ │ │ + orreq r0, r2, #160, 16 @ 0xa00000 │ │ │ │ + teqeq lr, #11206656 @ 0xab0000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d0c0 <__cxa_atexit@plt+0x4269b0> │ │ │ │ + ldr r1, [pc, #16] @ 43d0e8 <__cxa_atexit@plt+0x4269d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #200, 16 @ 0xc80000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d124 <__cxa_atexit@plt+0x426a14> │ │ │ │ + bhi 43d14c <__cxa_atexit@plt+0x426a3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d130 <__cxa_atexit@plt+0x426a20> │ │ │ │ - ldr r2, [pc, #76] @ 43d140 <__cxa_atexit@plt+0x426a30> │ │ │ │ + bcc 43d158 <__cxa_atexit@plt+0x426a48> │ │ │ │ + ldr r2, [pc, #76] @ 43d168 <__cxa_atexit@plt+0x426a58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d144 <__cxa_atexit@plt+0x426a34> │ │ │ │ + ldr r1, [pc, #72] @ 43d16c <__cxa_atexit@plt+0x426a5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d148 <__cxa_atexit@plt+0x426a38> │ │ │ │ + ldr r8, [pc, #56] @ 43d170 <__cxa_atexit@plt+0x426a60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #20, 16 @ 0x140000 │ │ │ │ - teqeq lr, #8126464 @ 0x7c0000 │ │ │ │ + orreq r0, r2, #236, 14 @ 0x3b00000 │ │ │ │ + teqeq lr, #64749568 @ 0x3dc0000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d174 <__cxa_atexit@plt+0x426a64> │ │ │ │ + ldr r1, [pc, #16] @ 43d19c <__cxa_atexit@plt+0x426a8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #20, 16 @ 0x140000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d1d8 <__cxa_atexit@plt+0x426ac8> │ │ │ │ + bhi 43d200 <__cxa_atexit@plt+0x426af0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d1e4 <__cxa_atexit@plt+0x426ad4> │ │ │ │ - ldr r2, [pc, #76] @ 43d1f4 <__cxa_atexit@plt+0x426ae4> │ │ │ │ + bcc 43d20c <__cxa_atexit@plt+0x426afc> │ │ │ │ + ldr r2, [pc, #76] @ 43d21c <__cxa_atexit@plt+0x426b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d1f8 <__cxa_atexit@plt+0x426ae8> │ │ │ │ + ldr r1, [pc, #72] @ 43d220 <__cxa_atexit@plt+0x426b10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d1fc <__cxa_atexit@plt+0x426aec> │ │ │ │ + ldr r8, [pc, #56] @ 43d224 <__cxa_atexit@plt+0x426b14> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #96, 14 @ 0x1800000 │ │ │ │ - teqeq lr, #112197632 @ 0x6b00000 │ │ │ │ + orreq r0, r2, #56, 14 @ 0xe00000 │ │ │ │ + teqeq lr, #17563648 @ 0x10c0000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #12] @ 43d224 <__cxa_atexit@plt+0x426b14> │ │ │ │ + ldr r1, [pc, #12] @ 43d24c <__cxa_atexit@plt+0x426b3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r8, r3, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #96, 14 @ 0x1800000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d288 <__cxa_atexit@plt+0x426b78> │ │ │ │ + bhi 43d2b0 <__cxa_atexit@plt+0x426ba0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d294 <__cxa_atexit@plt+0x426b84> │ │ │ │ - ldr r2, [pc, #76] @ 43d2a4 <__cxa_atexit@plt+0x426b94> │ │ │ │ + bcc 43d2bc <__cxa_atexit@plt+0x426bac> │ │ │ │ + ldr r2, [pc, #76] @ 43d2cc <__cxa_atexit@plt+0x426bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d2a8 <__cxa_atexit@plt+0x426b98> │ │ │ │ + ldr r1, [pc, #72] @ 43d2d0 <__cxa_atexit@plt+0x426bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d2ac <__cxa_atexit@plt+0x426b9c> │ │ │ │ + ldr r8, [pc, #56] @ 43d2d4 <__cxa_atexit@plt+0x426bc4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - orreq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ - teqeq lr, #784334848 @ 0x2ec00000 │ │ │ │ + orreq r0, r2, #136, 12 @ 0x8800000 │ │ │ │ + teqeq lr, #154140672 @ 0x9300000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d2d8 <__cxa_atexit@plt+0x426bc8> │ │ │ │ + ldr r1, [pc, #16] @ 43d300 <__cxa_atexit@plt+0x426bf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d33c <__cxa_atexit@plt+0x426c2c> │ │ │ │ + bhi 43d364 <__cxa_atexit@plt+0x426c54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d348 <__cxa_atexit@plt+0x426c38> │ │ │ │ - ldr r2, [pc, #76] @ 43d358 <__cxa_atexit@plt+0x426c48> │ │ │ │ + bcc 43d370 <__cxa_atexit@plt+0x426c60> │ │ │ │ + ldr r2, [pc, #76] @ 43d380 <__cxa_atexit@plt+0x426c70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d35c <__cxa_atexit@plt+0x426c4c> │ │ │ │ + ldr r1, [pc, #72] @ 43d384 <__cxa_atexit@plt+0x426c74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d360 <__cxa_atexit@plt+0x426c50> │ │ │ │ + ldr r8, [pc, #56] @ 43d388 <__cxa_atexit@plt+0x426c78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #252, 10 @ 0x3f000000 │ │ │ │ - teqeq lr, #29360128 @ 0x1c00000 │ │ │ │ + orreq r0, r2, #212, 10 @ 0x35000000 │ │ │ │ + teqeq lr, #935329792 @ 0x37c00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d38c <__cxa_atexit@plt+0x426c7c> │ │ │ │ + ldr r1, [pc, #16] @ 43d3b4 <__cxa_atexit@plt+0x426ca4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #252, 10 @ 0x3f000000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d3f0 <__cxa_atexit@plt+0x426ce0> │ │ │ │ + bhi 43d418 <__cxa_atexit@plt+0x426d08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d3fc <__cxa_atexit@plt+0x426cec> │ │ │ │ - ldr r2, [pc, #76] @ 43d40c <__cxa_atexit@plt+0x426cfc> │ │ │ │ + bcc 43d424 <__cxa_atexit@plt+0x426d14> │ │ │ │ + ldr r2, [pc, #76] @ 43d434 <__cxa_atexit@plt+0x426d24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d410 <__cxa_atexit@plt+0x426d00> │ │ │ │ + ldr r1, [pc, #72] @ 43d438 <__cxa_atexit@plt+0x426d28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d414 <__cxa_atexit@plt+0x426d04> │ │ │ │ + ldr r8, [pc, #56] @ 43d43c <__cxa_atexit@plt+0x426d2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #72, 10 @ 0x12000000 │ │ │ │ - teqeq lr, #96, 6 @ 0x80000001 │ │ │ │ + orreq r0, r2, #32, 10 @ 0x8000000 │ │ │ │ + teqeq lr, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #12] @ 43d43c <__cxa_atexit@plt+0x426d2c> │ │ │ │ + ldr r1, [pc, #12] @ 43d464 <__cxa_atexit@plt+0x426d54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r8, r3, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #72, 10 @ 0x12000000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d4a0 <__cxa_atexit@plt+0x426d90> │ │ │ │ + bhi 43d4c8 <__cxa_atexit@plt+0x426db8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d4ac <__cxa_atexit@plt+0x426d9c> │ │ │ │ - ldr r2, [pc, #76] @ 43d4bc <__cxa_atexit@plt+0x426dac> │ │ │ │ + bcc 43d4d4 <__cxa_atexit@plt+0x426dc4> │ │ │ │ + ldr r2, [pc, #76] @ 43d4e4 <__cxa_atexit@plt+0x426dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d4c0 <__cxa_atexit@plt+0x426db0> │ │ │ │ + ldr r1, [pc, #72] @ 43d4e8 <__cxa_atexit@plt+0x426dd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d4c4 <__cxa_atexit@plt+0x426db4> │ │ │ │ + ldr r8, [pc, #56] @ 43d4ec <__cxa_atexit@plt+0x426ddc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - orreq r0, r2, #152, 8 @ 0x98000000 │ │ │ │ - teqeq lr, #176, 4 │ │ │ │ + orreq r0, r2, #112, 8 @ 0x70000000 │ │ │ │ + teqeq lr, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d4f0 <__cxa_atexit@plt+0x426de0> │ │ │ │ + ldr r1, [pc, #16] @ 43d518 <__cxa_atexit@plt+0x426e08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #152, 8 @ 0x98000000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d554 <__cxa_atexit@plt+0x426e44> │ │ │ │ + bhi 43d57c <__cxa_atexit@plt+0x426e6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d560 <__cxa_atexit@plt+0x426e50> │ │ │ │ - ldr r2, [pc, #76] @ 43d570 <__cxa_atexit@plt+0x426e60> │ │ │ │ + bcc 43d588 <__cxa_atexit@plt+0x426e78> │ │ │ │ + ldr r2, [pc, #76] @ 43d598 <__cxa_atexit@plt+0x426e88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d574 <__cxa_atexit@plt+0x426e64> │ │ │ │ + ldr r1, [pc, #72] @ 43d59c <__cxa_atexit@plt+0x426e8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d578 <__cxa_atexit@plt+0x426e68> │ │ │ │ + ldr r8, [pc, #56] @ 43d5a0 <__cxa_atexit@plt+0x426e90> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #228, 6 @ 0x90000003 │ │ │ │ - teqeq lr, #-268435442 @ 0xf000000e │ │ │ │ + orreq r0, r2, #188, 6 @ 0xf0000002 │ │ │ │ + teqeq lr, #469762051 @ 0x1c000003 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d5a4 <__cxa_atexit@plt+0x426e94> │ │ │ │ + ldr r1, [pc, #16] @ 43d5cc <__cxa_atexit@plt+0x426ebc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #228, 6 @ 0x90000003 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d608 <__cxa_atexit@plt+0x426ef8> │ │ │ │ + bhi 43d630 <__cxa_atexit@plt+0x426f20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d614 <__cxa_atexit@plt+0x426f04> │ │ │ │ - ldr r2, [pc, #76] @ 43d624 <__cxa_atexit@plt+0x426f14> │ │ │ │ + bcc 43d63c <__cxa_atexit@plt+0x426f2c> │ │ │ │ + ldr r2, [pc, #76] @ 43d64c <__cxa_atexit@plt+0x426f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d628 <__cxa_atexit@plt+0x426f18> │ │ │ │ + ldr r1, [pc, #72] @ 43d650 <__cxa_atexit@plt+0x426f40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d62c <__cxa_atexit@plt+0x426f1c> │ │ │ │ + ldr r8, [pc, #56] @ 43d654 <__cxa_atexit@plt+0x426f44> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #48, 6 @ 0xc0000000 │ │ │ │ - teqeq lr, #-1342177277 @ 0xb0000003 │ │ │ │ + orreq r0, r2, #8, 6 @ 0x20000000 │ │ │ │ + teqeq lr, #1275068416 @ 0x4c000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d658 <__cxa_atexit@plt+0x426f48> │ │ │ │ + ldr r1, [pc, #16] @ 43d680 <__cxa_atexit@plt+0x426f70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #48, 6 @ 0xc0000000 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d6bc <__cxa_atexit@plt+0x426fac> │ │ │ │ + bhi 43d6e4 <__cxa_atexit@plt+0x426fd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d6c8 <__cxa_atexit@plt+0x426fb8> │ │ │ │ - ldr r2, [pc, #76] @ 43d6d8 <__cxa_atexit@plt+0x426fc8> │ │ │ │ + bcc 43d6f0 <__cxa_atexit@plt+0x426fe0> │ │ │ │ + ldr r2, [pc, #76] @ 43d700 <__cxa_atexit@plt+0x426ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d6dc <__cxa_atexit@plt+0x426fcc> │ │ │ │ + ldr r1, [pc, #72] @ 43d704 <__cxa_atexit@plt+0x426ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d6e0 <__cxa_atexit@plt+0x426fd0> │ │ │ │ + ldr r8, [pc, #56] @ 43d708 <__cxa_atexit@plt+0x426ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #124, 4 @ 0xc0000007 │ │ │ │ - teqeq lr, #-1073741791 @ 0xc0000021 │ │ │ │ + orreq r0, r2, #84, 4 @ 0x40000005 │ │ │ │ + teqeq lr, #-268435451 @ 0xf0000005 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #12] @ 43d708 <__cxa_atexit@plt+0x426ff8> │ │ │ │ + ldr r1, [pc, #12] @ 43d730 <__cxa_atexit@plt+0x427020> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r8, r3, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #124, 4 @ 0xc0000007 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d76c <__cxa_atexit@plt+0x42705c> │ │ │ │ + bhi 43d794 <__cxa_atexit@plt+0x427084> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d778 <__cxa_atexit@plt+0x427068> │ │ │ │ - ldr r2, [pc, #76] @ 43d788 <__cxa_atexit@plt+0x427078> │ │ │ │ + bcc 43d7a0 <__cxa_atexit@plt+0x427090> │ │ │ │ + ldr r2, [pc, #76] @ 43d7b0 <__cxa_atexit@plt+0x4270a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d78c <__cxa_atexit@plt+0x42707c> │ │ │ │ + ldr r1, [pc, #72] @ 43d7b4 <__cxa_atexit@plt+0x4270a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d790 <__cxa_atexit@plt+0x427080> │ │ │ │ + ldr r8, [pc, #56] @ 43d7b8 <__cxa_atexit@plt+0x4270a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - orreq r0, r2, #204, 2 @ 0x33 │ │ │ │ - teqeq lr, #215 @ 0xd7 │ │ │ │ + orreq r0, r2, #164, 2 @ 0x29 │ │ │ │ + teqeq lr, #-1073741781 @ 0xc000002b │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d7bc <__cxa_atexit@plt+0x4270ac> │ │ │ │ + ldr r1, [pc, #16] @ 43d7e4 <__cxa_atexit@plt+0x4270d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #204, 2 @ 0x33 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d820 <__cxa_atexit@plt+0x427110> │ │ │ │ + bhi 43d848 <__cxa_atexit@plt+0x427138> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d82c <__cxa_atexit@plt+0x42711c> │ │ │ │ - ldr r2, [pc, #76] @ 43d83c <__cxa_atexit@plt+0x42712c> │ │ │ │ + bcc 43d854 <__cxa_atexit@plt+0x427144> │ │ │ │ + ldr r2, [pc, #76] @ 43d864 <__cxa_atexit@plt+0x427154> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d840 <__cxa_atexit@plt+0x427130> │ │ │ │ + ldr r1, [pc, #72] @ 43d868 <__cxa_atexit@plt+0x427158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d844 <__cxa_atexit@plt+0x427134> │ │ │ │ + ldr r8, [pc, #56] @ 43d86c <__cxa_atexit@plt+0x42715c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #24, 2 │ │ │ │ - teqeq lr, #48, 30 @ 0xc0 │ │ │ │ + orreq r0, r2, #240 @ 0xf0 │ │ │ │ + teqeq lr, #8 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d870 <__cxa_atexit@plt+0x427160> │ │ │ │ + ldr r1, [pc, #16] @ 43d898 <__cxa_atexit@plt+0x427188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #24, 2 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #240 @ 0xf0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d8d4 <__cxa_atexit@plt+0x4271c4> │ │ │ │ + bhi 43d8fc <__cxa_atexit@plt+0x4271ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d8e0 <__cxa_atexit@plt+0x4271d0> │ │ │ │ - ldr r2, [pc, #76] @ 43d8f0 <__cxa_atexit@plt+0x4271e0> │ │ │ │ + bcc 43d908 <__cxa_atexit@plt+0x4271f8> │ │ │ │ + ldr r2, [pc, #76] @ 43d918 <__cxa_atexit@plt+0x427208> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d8f4 <__cxa_atexit@plt+0x4271e4> │ │ │ │ + ldr r1, [pc, #72] @ 43d91c <__cxa_atexit@plt+0x42720c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d8f8 <__cxa_atexit@plt+0x4271e8> │ │ │ │ + ldr r8, [pc, #56] @ 43d920 <__cxa_atexit@plt+0x427210> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq r0, r2, #100 @ 0x64 │ │ │ │ - teqeq lr, #124, 28 @ 0x7c0 │ │ │ │ + orreq r0, r2, #60 @ 0x3c │ │ │ │ + teqeq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #16] @ 43d924 <__cxa_atexit@plt+0x427214> │ │ │ │ + ldr r1, [pc, #16] @ 43d94c <__cxa_atexit@plt+0x42723c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r3, r2, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq r0, r2, #100 @ 0x64 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq r0, r2, #60 @ 0x3c │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d988 <__cxa_atexit@plt+0x427278> │ │ │ │ + bhi 43d9b0 <__cxa_atexit@plt+0x4272a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43d994 <__cxa_atexit@plt+0x427284> │ │ │ │ - ldr r2, [pc, #76] @ 43d9a4 <__cxa_atexit@plt+0x427294> │ │ │ │ + bcc 43d9bc <__cxa_atexit@plt+0x4272ac> │ │ │ │ + ldr r2, [pc, #76] @ 43d9cc <__cxa_atexit@plt+0x4272bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43d9a8 <__cxa_atexit@plt+0x427298> │ │ │ │ + ldr r1, [pc, #72] @ 43d9d0 <__cxa_atexit@plt+0x4272c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43d9ac <__cxa_atexit@plt+0x42729c> │ │ │ │ + ldr r8, [pc, #56] @ 43d9d4 <__cxa_atexit@plt+0x4272c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - orreq pc, r1, #176, 30 @ 0x2c0 │ │ │ │ - teqeq lr, #200, 26 @ 0x3200 │ │ │ │ + orreq pc, r1, #136, 30 @ 0x220 │ │ │ │ + teqeq lr, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #12] @ 43d9d4 <__cxa_atexit@plt+0x4272c4> │ │ │ │ + ldr r1, [pc, #12] @ 43d9fc <__cxa_atexit@plt+0x4272ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ sub r8, r3, r2 │ │ │ │ - b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ - orreq pc, r1, #176, 30 @ 0x2c0 │ │ │ │ + b 785df8 <__cxa_atexit@plt+0x76f6e8> │ │ │ │ + orreq pc, r1, #136, 30 @ 0x220 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43da38 <__cxa_atexit@plt+0x427328> │ │ │ │ + bhi 43da60 <__cxa_atexit@plt+0x427350> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43da44 <__cxa_atexit@plt+0x427334> │ │ │ │ - ldr r2, [pc, #76] @ 43da54 <__cxa_atexit@plt+0x427344> │ │ │ │ + bcc 43da6c <__cxa_atexit@plt+0x42735c> │ │ │ │ + ldr r2, [pc, #76] @ 43da7c <__cxa_atexit@plt+0x42736c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 43da58 <__cxa_atexit@plt+0x427348> │ │ │ │ + ldr r1, [pc, #72] @ 43da80 <__cxa_atexit@plt+0x427370> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 43da5c <__cxa_atexit@plt+0x42734c> │ │ │ │ + ldr r8, [pc, #56] @ 43da84 <__cxa_atexit@plt+0x427374> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - orreq pc, r1, #0, 30 │ │ │ │ - teqeq lr, #24, 26 @ 0x600 │ │ │ │ + orreq pc, r1, #216, 28 @ 0xd80 │ │ │ │ + teqeq lr, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43dab4 <__cxa_atexit@plt+0x4273a4> │ │ │ │ + bhi 43dadc <__cxa_atexit@plt+0x4273cc> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add r0, r2, #8 │ │ │ │ add r2, r3, r1 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ - b 43dabc <__cxa_atexit@plt+0x4273ac> │ │ │ │ + b 43dae4 <__cxa_atexit@plt+0x4273d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r1, r3 │ │ │ │ ldrb r2, [r1], #4 │ │ │ │ ldrb r9, [sl, r2] │ │ │ │ cmp r1, r0 │ │ │ │ - bcs 43db08 <__cxa_atexit@plt+0x4273f8> │ │ │ │ + bcs 43db30 <__cxa_atexit@plt+0x427420> │ │ │ │ cmp r9, #99 @ 0x63 │ │ │ │ - bne 43db54 <__cxa_atexit@plt+0x427444> │ │ │ │ + bne 43db7c <__cxa_atexit@plt+0x42746c> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dcd0 <__cxa_atexit@plt+0x4275c0> │ │ │ │ - ldr r7, [pc, #624] @ 43dd74 <__cxa_atexit@plt+0x427664> │ │ │ │ + bcc 43dcf8 <__cxa_atexit@plt+0x4275e8> │ │ │ │ + ldr r7, [pc, #624] @ 43dd9c <__cxa_atexit@plt+0x42768c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43db30 <__cxa_atexit@plt+0x427420> │ │ │ │ + b 43db58 <__cxa_atexit@plt+0x427448> │ │ │ │ cmp r9, #99 @ 0x63 │ │ │ │ - bne 43db88 <__cxa_atexit@plt+0x427478> │ │ │ │ + bne 43dbb0 <__cxa_atexit@plt+0x4274a0> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dcdc <__cxa_atexit@plt+0x4275cc> │ │ │ │ - ldr r7, [pc, #544] @ 43dd50 <__cxa_atexit@plt+0x427640> │ │ │ │ + bcc 43dd04 <__cxa_atexit@plt+0x4275f4> │ │ │ │ + ldr r7, [pc, #544] @ 43dd78 <__cxa_atexit@plt+0x427668> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #524] @ 43dd54 <__cxa_atexit@plt+0x427644> │ │ │ │ + ldr r1, [pc, #524] @ 43dd7c <__cxa_atexit@plt+0x42766c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - b 43dca8 <__cxa_atexit@plt+0x427598> │ │ │ │ + b 43dcd0 <__cxa_atexit@plt+0x4275c0> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ ldrb r0, [sl, r2] │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ - bne 43dbbc <__cxa_atexit@plt+0x4274ac> │ │ │ │ + bne 43dbe4 <__cxa_atexit@plt+0x4274d4> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dce8 <__cxa_atexit@plt+0x4275d8> │ │ │ │ - ldr r7, [pc, #488] @ 43dd6c <__cxa_atexit@plt+0x42765c> │ │ │ │ + bcc 43dd10 <__cxa_atexit@plt+0x427600> │ │ │ │ + ldr r7, [pc, #488] @ 43dd94 <__cxa_atexit@plt+0x427684> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43dc88 <__cxa_atexit@plt+0x427578> │ │ │ │ + b 43dcb0 <__cxa_atexit@plt+0x4275a0> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ ldrb r0, [sl, r2] │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ - bne 43dbf0 <__cxa_atexit@plt+0x4274e0> │ │ │ │ + bne 43dc18 <__cxa_atexit@plt+0x427508> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dcf4 <__cxa_atexit@plt+0x4275e4> │ │ │ │ - ldr r7, [pc, #400] @ 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + bcc 43dd1c <__cxa_atexit@plt+0x42760c> │ │ │ │ + ldr r7, [pc, #400] @ 43dd70 <__cxa_atexit@plt+0x427660> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43dc88 <__cxa_atexit@plt+0x427578> │ │ │ │ + b 43dcb0 <__cxa_atexit@plt+0x4275a0> │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb lr, [sl, r2] │ │ │ │ cmp lr, #99 @ 0x63 │ │ │ │ - bne 43dc24 <__cxa_atexit@plt+0x427514> │ │ │ │ + bne 43dc4c <__cxa_atexit@plt+0x42753c> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dd00 <__cxa_atexit@plt+0x4275f0> │ │ │ │ - ldr r7, [pc, #376] @ 43dd64 <__cxa_atexit@plt+0x427654> │ │ │ │ + bcc 43dd28 <__cxa_atexit@plt+0x427618> │ │ │ │ + ldr r7, [pc, #376] @ 43dd8c <__cxa_atexit@plt+0x42767c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43dc88 <__cxa_atexit@plt+0x427578> │ │ │ │ + b 43dcb0 <__cxa_atexit@plt+0x4275a0> │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldrb r1, [sl, r2] │ │ │ │ ldrb r2, [sl, r3] │ │ │ │ cmp r1, #99 @ 0x63 │ │ │ │ - bne 43dc58 <__cxa_atexit@plt+0x427548> │ │ │ │ + bne 43dc80 <__cxa_atexit@plt+0x427570> │ │ │ │ cmp r2, #99 @ 0x63 │ │ │ │ - bne 43dc6c <__cxa_atexit@plt+0x42755c> │ │ │ │ + bne 43dc94 <__cxa_atexit@plt+0x427584> │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r3, #99 @ 0x63 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ - b 43dc60 <__cxa_atexit@plt+0x427550> │ │ │ │ + b 43dc88 <__cxa_atexit@plt+0x427578> │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ ldrb r1, [sl, r1] │ │ │ │ cmp r1, #99 @ 0x63 │ │ │ │ - bne 43dcc0 <__cxa_atexit@plt+0x4275b0> │ │ │ │ + bne 43dce8 <__cxa_atexit@plt+0x4275d8> │ │ │ │ mov r7, #99 @ 0x63 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dd0c <__cxa_atexit@plt+0x4275fc> │ │ │ │ - ldr r7, [pc, #264] @ 43dd5c <__cxa_atexit@plt+0x42764c> │ │ │ │ + bcc 43dd34 <__cxa_atexit@plt+0x427624> │ │ │ │ + ldr r7, [pc, #264] @ 43dd84 <__cxa_atexit@plt+0x427674> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43dc88 <__cxa_atexit@plt+0x427578> │ │ │ │ + b 43dcb0 <__cxa_atexit@plt+0x4275a0> │ │ │ │ str r9, [r5, #16] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5], #-12 │ │ │ │ mov fp, r8 │ │ │ │ - b 43e258 <__cxa_atexit@plt+0x427b48> │ │ │ │ + b 43e280 <__cxa_atexit@plt+0x427b70> │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 43dd18 <__cxa_atexit@plt+0x427608> │ │ │ │ - ldr r7, [pc, #180] @ 43dd3c <__cxa_atexit@plt+0x42762c> │ │ │ │ + bcc 43dd40 <__cxa_atexit@plt+0x427630> │ │ │ │ + ldr r7, [pc, #180] @ 43dd64 <__cxa_atexit@plt+0x427654> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 43dd40 <__cxa_atexit@plt+0x427630> │ │ │ │ + ldr r1, [pc, #160] @ 43dd68 <__cxa_atexit@plt+0x427658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ str r9, [r5, #-16]! │ │ │ │ stmib r5, {r0, lr} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 43df7c <__cxa_atexit@plt+0x42786c> │ │ │ │ - ldr r6, [pc, #160] @ 43dd78 <__cxa_atexit@plt+0x427668> │ │ │ │ + b 43dfa4 <__cxa_atexit@plt+0x427894> │ │ │ │ + ldr r6, [pc, #160] @ 43dda0 <__cxa_atexit@plt+0x427690> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #116] @ 43dd58 <__cxa_atexit@plt+0x427648> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #116] @ 43dd80 <__cxa_atexit@plt+0x427670> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #128] @ 43dd70 <__cxa_atexit@plt+0x427660> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #128] @ 43dd98 <__cxa_atexit@plt+0x427688> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #80] @ 43dd4c <__cxa_atexit@plt+0x42763c> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #80] @ 43dd74 <__cxa_atexit@plt+0x427664> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #96] @ 43dd68 <__cxa_atexit@plt+0x427658> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #96] @ 43dd90 <__cxa_atexit@plt+0x427680> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #76] @ 43dd60 <__cxa_atexit@plt+0x427650> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #76] @ 43dd88 <__cxa_atexit@plt+0x427678> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 43dd20 <__cxa_atexit@plt+0x427610> │ │ │ │ - ldr r6, [pc, #36] @ 43dd44 <__cxa_atexit@plt+0x427634> │ │ │ │ + b 43dd48 <__cxa_atexit@plt+0x427638> │ │ │ │ + ldr r6, [pc, #36] @ 43dd6c <__cxa_atexit@plt+0x42765c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - orreq pc, r1, #88, 26 @ 0x1600 │ │ │ │ + orreq pc, r1, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - orreq pc, r1, #176, 28 @ 0xb00 │ │ │ │ + orreq pc, r1, #136, 28 @ 0x880 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -1088921,172 +1088931,172 @@ │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43ddd4 <__cxa_atexit@plt+0x4276c4> │ │ │ │ - ldr r7, [pc, #76] @ 43ddf0 <__cxa_atexit@plt+0x4276e0> │ │ │ │ + bcc 43ddfc <__cxa_atexit@plt+0x4276ec> │ │ │ │ + ldr r7, [pc, #76] @ 43de18 <__cxa_atexit@plt+0x427708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43ddf4 <__cxa_atexit@plt+0x4276e4> │ │ │ │ + ldr r1, [pc, #56] @ 43de1c <__cxa_atexit@plt+0x42770c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43ddf8 <__cxa_atexit@plt+0x4276e8> │ │ │ │ + ldr r3, [pc, #28] @ 43de20 <__cxa_atexit@plt+0x427710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - orreq pc, r1, #60, 24 @ 0x3c00 │ │ │ │ + orreq pc, r1, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43de54 <__cxa_atexit@plt+0x427744> │ │ │ │ - ldr r7, [pc, #76] @ 43de70 <__cxa_atexit@plt+0x427760> │ │ │ │ + bcc 43de7c <__cxa_atexit@plt+0x42776c> │ │ │ │ + ldr r7, [pc, #76] @ 43de98 <__cxa_atexit@plt+0x427788> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43de74 <__cxa_atexit@plt+0x427764> │ │ │ │ + ldr r1, [pc, #56] @ 43de9c <__cxa_atexit@plt+0x42778c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43de78 <__cxa_atexit@plt+0x427768> │ │ │ │ + ldr r3, [pc, #28] @ 43dea0 <__cxa_atexit@plt+0x427790> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - orreq pc, r1, #188, 22 @ 0x2f000 │ │ │ │ + orreq pc, r1, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43ded4 <__cxa_atexit@plt+0x4277c4> │ │ │ │ - ldr r7, [pc, #76] @ 43def0 <__cxa_atexit@plt+0x4277e0> │ │ │ │ + bcc 43defc <__cxa_atexit@plt+0x4277ec> │ │ │ │ + ldr r7, [pc, #76] @ 43df18 <__cxa_atexit@plt+0x427808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43def4 <__cxa_atexit@plt+0x4277e4> │ │ │ │ + ldr r1, [pc, #56] @ 43df1c <__cxa_atexit@plt+0x42780c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43def8 <__cxa_atexit@plt+0x4277e8> │ │ │ │ + ldr r3, [pc, #28] @ 43df20 <__cxa_atexit@plt+0x427810> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - orreq pc, r1, #60, 22 @ 0xf000 │ │ │ │ + orreq pc, r1, #20, 22 @ 0x5000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43df54 <__cxa_atexit@plt+0x427844> │ │ │ │ - ldr r7, [pc, #76] @ 43df70 <__cxa_atexit@plt+0x427860> │ │ │ │ + bcc 43df7c <__cxa_atexit@plt+0x42786c> │ │ │ │ + ldr r7, [pc, #76] @ 43df98 <__cxa_atexit@plt+0x427888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43df74 <__cxa_atexit@plt+0x427864> │ │ │ │ + ldr r1, [pc, #56] @ 43df9c <__cxa_atexit@plt+0x42788c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43df78 <__cxa_atexit@plt+0x427868> │ │ │ │ + ldr r3, [pc, #28] @ 43dfa0 <__cxa_atexit@plt+0x427890> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ - orreq pc, r1, #188, 20 @ 0xbc000 │ │ │ │ + orreq pc, r1, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 43e07c <__cxa_atexit@plt+0x42796c> │ │ │ │ + bcc 43e0a4 <__cxa_atexit@plt+0x427994> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ - bne 43dfcc <__cxa_atexit@plt+0x4278bc> │ │ │ │ - ldr r7, [pc, #252] @ 43e0ac <__cxa_atexit@plt+0x42799c> │ │ │ │ + bne 43dff4 <__cxa_atexit@plt+0x4278e4> │ │ │ │ + ldr r7, [pc, #252] @ 43e0d4 <__cxa_atexit@plt+0x4279c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #248] @ 43e0b0 <__cxa_atexit@plt+0x4279a0> │ │ │ │ + ldr r2, [pc, #248] @ 43e0d8 <__cxa_atexit@plt+0x4279c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 43e024 <__cxa_atexit@plt+0x427914> │ │ │ │ + b 43e04c <__cxa_atexit@plt+0x42793c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - bne 43dfe4 <__cxa_atexit@plt+0x4278d4> │ │ │ │ - ldr r7, [pc, #200] @ 43e0a8 <__cxa_atexit@plt+0x427998> │ │ │ │ + bne 43e00c <__cxa_atexit@plt+0x4278fc> │ │ │ │ + ldr r7, [pc, #200] @ 43e0d0 <__cxa_atexit@plt+0x4279c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43e00c <__cxa_atexit@plt+0x4278fc> │ │ │ │ + b 43e034 <__cxa_atexit@plt+0x427924> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ - bne 43dffc <__cxa_atexit@plt+0x4278ec> │ │ │ │ - ldr r7, [pc, #172] @ 43e0a4 <__cxa_atexit@plt+0x427994> │ │ │ │ + bne 43e024 <__cxa_atexit@plt+0x427914> │ │ │ │ + ldr r7, [pc, #172] @ 43e0cc <__cxa_atexit@plt+0x4279bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43e00c <__cxa_atexit@plt+0x4278fc> │ │ │ │ + b 43e034 <__cxa_atexit@plt+0x427924> │ │ │ │ cmp lr, #255 @ 0xff │ │ │ │ - bne 43e038 <__cxa_atexit@plt+0x427928> │ │ │ │ - ldr r7, [pc, #144] @ 43e09c <__cxa_atexit@plt+0x42798c> │ │ │ │ + bne 43e060 <__cxa_atexit@plt+0x427950> │ │ │ │ + ldr r7, [pc, #144] @ 43e0c4 <__cxa_atexit@plt+0x4279b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #140] @ 43e0a0 <__cxa_atexit@plt+0x427990> │ │ │ │ + ldr r2, [pc, #140] @ 43e0c8 <__cxa_atexit@plt+0x4279b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ @@ -1089105,183 +1089115,183 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r6, [r0, #2] │ │ │ │ strb sl, [r0, #1] │ │ │ │ strb lr, [r0] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 43dabc <__cxa_atexit@plt+0x4273ac> │ │ │ │ - ldr r0, [pc, #48] @ 43e0b4 <__cxa_atexit@plt+0x4279a4> │ │ │ │ + b 43dae4 <__cxa_atexit@plt+0x4273d4> │ │ │ │ + ldr r0, [pc, #48] @ 43e0dc <__cxa_atexit@plt+0x4279cc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r7, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ - orreq pc, r1, #228, 18 @ 0x390000 │ │ │ │ + orreq pc, r1, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - orreq pc, r1, #64, 20 @ 0x40000 │ │ │ │ + orreq pc, r1, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq pc, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 43df7c <__cxa_atexit@plt+0x42786c> │ │ │ │ + b 43dfa4 <__cxa_atexit@plt+0x427894> │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43e128 <__cxa_atexit@plt+0x427a18> │ │ │ │ - ldr r7, [pc, #76] @ 43e144 <__cxa_atexit@plt+0x427a34> │ │ │ │ + bcc 43e150 <__cxa_atexit@plt+0x427a40> │ │ │ │ + ldr r7, [pc, #76] @ 43e16c <__cxa_atexit@plt+0x427a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43e148 <__cxa_atexit@plt+0x427a38> │ │ │ │ + ldr r1, [pc, #56] @ 43e170 <__cxa_atexit@plt+0x427a60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43e14c <__cxa_atexit@plt+0x427a3c> │ │ │ │ + ldr r3, [pc, #28] @ 43e174 <__cxa_atexit@plt+0x427a64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ - orreq pc, r1, #232, 16 @ 0xe80000 │ │ │ │ + orreq pc, r1, #192, 16 @ 0xc00000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43e1a8 <__cxa_atexit@plt+0x427a98> │ │ │ │ - ldr r7, [pc, #76] @ 43e1c4 <__cxa_atexit@plt+0x427ab4> │ │ │ │ + bcc 43e1d0 <__cxa_atexit@plt+0x427ac0> │ │ │ │ + ldr r7, [pc, #76] @ 43e1ec <__cxa_atexit@plt+0x427adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43e1c8 <__cxa_atexit@plt+0x427ab8> │ │ │ │ + ldr r1, [pc, #56] @ 43e1f0 <__cxa_atexit@plt+0x427ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43e1cc <__cxa_atexit@plt+0x427abc> │ │ │ │ + ldr r3, [pc, #28] @ 43e1f4 <__cxa_atexit@plt+0x427ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ - orreq pc, r1, #104, 16 @ 0x680000 │ │ │ │ + orreq pc, r1, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43e228 <__cxa_atexit@plt+0x427b18> │ │ │ │ - ldr r7, [pc, #76] @ 43e244 <__cxa_atexit@plt+0x427b34> │ │ │ │ + bcc 43e250 <__cxa_atexit@plt+0x427b40> │ │ │ │ + ldr r7, [pc, #76] @ 43e26c <__cxa_atexit@plt+0x427b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43e248 <__cxa_atexit@plt+0x427b38> │ │ │ │ + ldr r1, [pc, #56] @ 43e270 <__cxa_atexit@plt+0x427b60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43e24c <__cxa_atexit@plt+0x427b3c> │ │ │ │ + ldr r3, [pc, #28] @ 43e274 <__cxa_atexit@plt+0x427b64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff0e8 │ │ │ │ - orreq pc, r1, #232, 14 @ 0x3a00000 │ │ │ │ + orreq pc, r1, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r3, r0, r9, ror #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43e3c0 <__cxa_atexit@plt+0x427cb0> │ │ │ │ + bcc 43e3e8 <__cxa_atexit@plt+0x427cd8> │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #16]! │ │ │ │ ldr r0, [r2, #12] │ │ │ │ ldr r1, [r2, #20] │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - bne 43e2a4 <__cxa_atexit@plt+0x427b94> │ │ │ │ - ldr r7, [pc, #364] @ 43e3f4 <__cxa_atexit@plt+0x427ce4> │ │ │ │ + bne 43e2cc <__cxa_atexit@plt+0x427bbc> │ │ │ │ + ldr r7, [pc, #364] @ 43e41c <__cxa_atexit@plt+0x427d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #360] @ 43e3f8 <__cxa_atexit@plt+0x427ce8> │ │ │ │ + ldr r2, [pc, #360] @ 43e420 <__cxa_atexit@plt+0x427d10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ - b 43e328 <__cxa_atexit@plt+0x427c18> │ │ │ │ + b 43e350 <__cxa_atexit@plt+0x427c40> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ cmp r9, #255 @ 0xff │ │ │ │ - bne 43e2d4 <__cxa_atexit@plt+0x427bc4> │ │ │ │ - ldr r7, [pc, #308] @ 43e3ec <__cxa_atexit@plt+0x427cdc> │ │ │ │ + bne 43e2fc <__cxa_atexit@plt+0x427bec> │ │ │ │ + ldr r7, [pc, #308] @ 43e414 <__cxa_atexit@plt+0x427d04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #304] @ 43e3f0 <__cxa_atexit@plt+0x427ce0> │ │ │ │ + ldr r2, [pc, #304] @ 43e418 <__cxa_atexit@plt+0x427d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - b 43e328 <__cxa_atexit@plt+0x427c18> │ │ │ │ + b 43e350 <__cxa_atexit@plt+0x427c40> │ │ │ │ mov lr, r5 │ │ │ │ ldr r1, [lr, #4]! │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - bne 43e2f0 <__cxa_atexit@plt+0x427be0> │ │ │ │ - ldr r7, [pc, #252] @ 43e3e8 <__cxa_atexit@plt+0x427cd8> │ │ │ │ + bne 43e318 <__cxa_atexit@plt+0x427c08> │ │ │ │ + ldr r7, [pc, #252] @ 43e410 <__cxa_atexit@plt+0x427d00> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43e304 <__cxa_atexit@plt+0x427bf4> │ │ │ │ + b 43e32c <__cxa_atexit@plt+0x427c1c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ - bne 43e33c <__cxa_atexit@plt+0x427c2c> │ │ │ │ - ldr r7, [pc, #220] @ 43e3e0 <__cxa_atexit@plt+0x427cd0> │ │ │ │ + bne 43e364 <__cxa_atexit@plt+0x427c54> │ │ │ │ + ldr r7, [pc, #220] @ 43e408 <__cxa_atexit@plt+0x427cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #196] @ 43e3e4 <__cxa_atexit@plt+0x427cd4> │ │ │ │ + ldr r2, [pc, #196] @ 43e40c <__cxa_atexit@plt+0x427cfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1089290,226 +1089300,226 @@ │ │ │ │ orr r0, r3, r0, lsl #18 │ │ │ │ orr r0, r0, r1, lsl #6 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ orr sl, r0, r8 │ │ │ │ lsr r0, sl, #16 │ │ │ │ strb r0, [r3] │ │ │ │ cmp r1, #99 @ 0x63 │ │ │ │ - bne 43e38c <__cxa_atexit@plt+0x427c7c> │ │ │ │ + bne 43e3b4 <__cxa_atexit@plt+0x427ca4> │ │ │ │ cmp r8, #99 @ 0x63 │ │ │ │ - bne 43e394 <__cxa_atexit@plt+0x427c84> │ │ │ │ - ldr r7, [pc, #108] @ 43e3dc <__cxa_atexit@plt+0x427ccc> │ │ │ │ + bne 43e3bc <__cxa_atexit@plt+0x427cac> │ │ │ │ + ldr r7, [pc, #108] @ 43e404 <__cxa_atexit@plt+0x427cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r7, [r7, #4] │ │ │ │ ands r7, r9, r7 │ │ │ │ - beq 43e3ac <__cxa_atexit@plt+0x427c9c> │ │ │ │ + beq 43e3d4 <__cxa_atexit@plt+0x427cc4> │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 43e50c <__cxa_atexit@plt+0x427dfc> │ │ │ │ + b 43e534 <__cxa_atexit@plt+0x427e24> │ │ │ │ str r1, [r5, #28] │ │ │ │ - b 43e39c <__cxa_atexit@plt+0x427c8c> │ │ │ │ + b 43e3c4 <__cxa_atexit@plt+0x427cb4> │ │ │ │ mov r0, #99 @ 0x63 │ │ │ │ str r0, [r5, #28] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, lr │ │ │ │ - b 43e608 <__cxa_atexit@plt+0x427ef8> │ │ │ │ + b 43e630 <__cxa_atexit@plt+0x427f20> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, fp │ │ │ │ - b 43e400 <__cxa_atexit@plt+0x427cf0> │ │ │ │ - ldr r6, [pc, #52] @ 43e3fc <__cxa_atexit@plt+0x427cec> │ │ │ │ + b 43e428 <__cxa_atexit@plt+0x427d18> │ │ │ │ + ldr r6, [pc, #52] @ 43e424 <__cxa_atexit@plt+0x427d14> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmpeq lr, #40, 18 @ 0xa0000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmpeq lr, #0, 18 │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - orreq pc, r1, #216, 12 @ 0xd800000 │ │ │ │ + orreq pc, r1, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xffffeddc │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ - orreq pc, r1, #56, 14 @ 0xe00000 │ │ │ │ + orreq pc, r1, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ - orreq pc, r1, #104, 14 @ 0x1a00000 │ │ │ │ + orreq pc, r1, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43e458 <__cxa_atexit@plt+0x427d48> │ │ │ │ - ldr r8, [pc, #84] @ 43e474 <__cxa_atexit@plt+0x427d64> │ │ │ │ + bcc 43e480 <__cxa_atexit@plt+0x427d70> │ │ │ │ + ldr r8, [pc, #84] @ 43e49c <__cxa_atexit@plt+0x427d8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #80] @ 43e478 <__cxa_atexit@plt+0x427d68> │ │ │ │ + ldr lr, [pc, #80] @ 43e4a0 <__cxa_atexit@plt+0x427d90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldm r5, {r1, r2} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ sub r0, r6, #19 │ │ │ │ sub r3, r3, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ str r8, [r7, #4] │ │ │ │ add r8, r7, #8 │ │ │ │ stm r8, {r1, r2, r3, lr} │ │ │ │ str r0, [r7, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 43e47c <__cxa_atexit@plt+0x427d6c> │ │ │ │ + ldr r7, [pc, #28] @ 43e4a4 <__cxa_atexit@plt+0x427d94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq pc, r1, #64, 26 @ 0x1000 │ │ │ │ - orreq pc, r1, #212, 10 @ 0x35000000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq pc, r1, #24, 26 @ 0x600 │ │ │ │ + orreq pc, r1, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43e4e4 <__cxa_atexit@plt+0x427dd4> │ │ │ │ - ldr r8, [pc, #88] @ 43e500 <__cxa_atexit@plt+0x427df0> │ │ │ │ + bcc 43e50c <__cxa_atexit@plt+0x427dfc> │ │ │ │ + ldr r8, [pc, #88] @ 43e528 <__cxa_atexit@plt+0x427e18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ 43e504 <__cxa_atexit@plt+0x427df4> │ │ │ │ + ldr lr, [pc, #84] @ 43e52c <__cxa_atexit@plt+0x427e1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ sub r0, r6, #19 │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ str r8, [r3, #4] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r2, r7, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 43e508 <__cxa_atexit@plt+0x427df8> │ │ │ │ + ldr r3, [pc, #28] @ 43e530 <__cxa_atexit@plt+0x427e20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq pc, r1, #184, 24 @ 0xb800 │ │ │ │ - orreq pc, r1, #76, 10 @ 0x13000000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq pc, r1, #144, 24 @ 0x9000 │ │ │ │ + orreq pc, r1, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43e558 <__cxa_atexit@plt+0x427e48> │ │ │ │ - ldr r3, [pc, #72] @ 43e574 <__cxa_atexit@plt+0x427e64> │ │ │ │ + bcc 43e580 <__cxa_atexit@plt+0x427e70> │ │ │ │ + ldr r3, [pc, #72] @ 43e59c <__cxa_atexit@plt+0x427e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 43e578 <__cxa_atexit@plt+0x427e68> │ │ │ │ + ldr r3, [pc, #52] @ 43e5a0 <__cxa_atexit@plt+0x427e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43e57c <__cxa_atexit@plt+0x427e6c> │ │ │ │ + ldr r7, [pc, #28] @ 43e5a4 <__cxa_atexit@plt+0x427e94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xffffea34 │ │ │ │ - orreq pc, r1, #180, 8 @ 0xb4000000 │ │ │ │ + orreq pc, r1, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43e5d8 <__cxa_atexit@plt+0x427ec8> │ │ │ │ - ldr r7, [pc, #76] @ 43e5f4 <__cxa_atexit@plt+0x427ee4> │ │ │ │ + bcc 43e600 <__cxa_atexit@plt+0x427ef0> │ │ │ │ + ldr r7, [pc, #76] @ 43e61c <__cxa_atexit@plt+0x427f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 43e5f8 <__cxa_atexit@plt+0x427ee8> │ │ │ │ + ldr r1, [pc, #56] @ 43e620 <__cxa_atexit@plt+0x427f10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 43e5fc <__cxa_atexit@plt+0x427eec> │ │ │ │ + ldr r3, [pc, #28] @ 43e624 <__cxa_atexit@plt+0x427f14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ - orreq pc, r1, #56, 8 @ 0x38000000 │ │ │ │ + orreq pc, r1, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r1, r0, r8, ror #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43e72c <__cxa_atexit@plt+0x42801c> │ │ │ │ + bcc 43e754 <__cxa_atexit@plt+0x428044> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #99 @ 0x63 │ │ │ │ - bne 43e678 <__cxa_atexit@plt+0x427f68> │ │ │ │ - ldr r7, [pc, #276] @ 43e744 <__cxa_atexit@plt+0x428034> │ │ │ │ + bne 43e6a0 <__cxa_atexit@plt+0x427f90> │ │ │ │ + ldr r7, [pc, #276] @ 43e76c <__cxa_atexit@plt+0x42805c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldrb r7, [r7, #4] │ │ │ │ ands r7, r2, r7 │ │ │ │ - beq 43e6d0 <__cxa_atexit@plt+0x427fc0> │ │ │ │ + beq 43e6f8 <__cxa_atexit@plt+0x427fe8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #272] @ 43e75c <__cxa_atexit@plt+0x42804c> │ │ │ │ + ldr lr, [pc, #272] @ 43e784 <__cxa_atexit@plt+0x428074> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #252] @ 43e760 <__cxa_atexit@plt+0x428050> │ │ │ │ + ldr r7, [pc, #252] @ 43e788 <__cxa_atexit@plt+0x428078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r7, [r0, #2] │ │ │ │ - ldr r2, [pc, #180] @ 43e754 <__cxa_atexit@plt+0x428044> │ │ │ │ + ldr r2, [pc, #180] @ 43e77c <__cxa_atexit@plt+0x42806c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r0, r0, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #168] @ 43e758 <__cxa_atexit@plt+0x428048> │ │ │ │ + ldr r8, [pc, #168] @ 43e780 <__cxa_atexit@plt+0x428070> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r7, r6, #19 │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -1089521,1484 +1089531,1484 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ lsr r7, r7, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #-4] │ │ │ │ strb r7, [r0, #1] │ │ │ │ sub r2, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 43e748 <__cxa_atexit@plt+0x428038> │ │ │ │ + ldr r8, [pc, #72] @ 43e770 <__cxa_atexit@plt+0x428060> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r0, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - ldr r7, [pc, #60] @ 43e74c <__cxa_atexit@plt+0x42803c> │ │ │ │ + ldr r7, [pc, #60] @ 43e774 <__cxa_atexit@plt+0x428064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 43e750 <__cxa_atexit@plt+0x428040> │ │ │ │ + ldr r3, [pc, #28] @ 43e778 <__cxa_atexit@plt+0x428068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ - orreq pc, r1, #252, 4 @ 0xc000000f │ │ │ │ - orreq pc, r1, #80, 20 @ 0x50000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmpeq lr, #208, 14 @ 0x3400000 │ │ │ │ + orreq pc, r1, #212, 4 @ 0x4000000d │ │ │ │ + orreq pc, r1, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - orreq pc, r1, #192, 20 @ 0xc0000 │ │ │ │ - orreq pc, r1, #76, 6 @ 0x30000001 │ │ │ │ + orreq pc, r1, #152, 20 @ 0x98000 │ │ │ │ + orreq pc, r1, #36, 6 @ 0x90000000 │ │ │ │ @ instruction: 0xffffe860 │ │ │ │ - orreq pc, r1, #148, 6 @ 0x50000002 │ │ │ │ + orreq pc, r1, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43e7c8 <__cxa_atexit@plt+0x4280b8> │ │ │ │ - ldr lr, [pc, #76] @ 43e7d8 <__cxa_atexit@plt+0x4280c8> │ │ │ │ + bcc 43e7f0 <__cxa_atexit@plt+0x4280e0> │ │ │ │ + ldr lr, [pc, #76] @ 43e800 <__cxa_atexit@plt+0x4280f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ sub r7, r6, #25 │ │ │ │ - ldr r0, [pc, #52] @ 43e7dc <__cxa_atexit@plt+0x4280cc> │ │ │ │ + ldr r0, [pc, #52] @ 43e804 <__cxa_atexit@plt+0x4280f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #19 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - orreq pc, r1, #160, 20 @ 0xa0000 │ │ │ │ - cmpeq lr, #24, 8 @ 0x18000000 │ │ │ │ + orreq pc, r1, #120, 20 @ 0x78000 │ │ │ │ + cmpeq lr, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43e848 <__cxa_atexit@plt+0x428138> │ │ │ │ + bhi 43e870 <__cxa_atexit@plt+0x428160> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43e83c <__cxa_atexit@plt+0x42812c> │ │ │ │ - ldr r1, [pc, #60] @ 43e854 <__cxa_atexit@plt+0x428144> │ │ │ │ + bmi 43e864 <__cxa_atexit@plt+0x428154> │ │ │ │ + ldr r1, [pc, #60] @ 43e87c <__cxa_atexit@plt+0x42816c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43e850 <__cxa_atexit@plt+0x428140> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43e878 <__cxa_atexit@plt+0x428168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r2, #160 @ 0xa0 │ │ │ │ + orreq r0, r2, #120 @ 0x78 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43e8ac <__cxa_atexit@plt+0x42819c> │ │ │ │ - ldr lr, [pc, #60] @ 43e8b8 <__cxa_atexit@plt+0x4281a8> │ │ │ │ + bcc 43e8d4 <__cxa_atexit@plt+0x4281c4> │ │ │ │ + ldr lr, [pc, #60] @ 43e8e0 <__cxa_atexit@plt+0x4281d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq lr, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq lr, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43e934 <__cxa_atexit@plt+0x428224> │ │ │ │ + bhi 43e95c <__cxa_atexit@plt+0x42824c> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43e928 <__cxa_atexit@plt+0x428218> │ │ │ │ - ldr r1, [pc, #60] @ 43e940 <__cxa_atexit@plt+0x428230> │ │ │ │ + bmi 43e950 <__cxa_atexit@plt+0x428240> │ │ │ │ + ldr r1, [pc, #60] @ 43e968 <__cxa_atexit@plt+0x428258> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43e93c <__cxa_atexit@plt+0x42822c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43e964 <__cxa_atexit@plt+0x428254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #180, 30 @ 0x2d0 │ │ │ │ + orreq pc, r1, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq lr, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43e9bc <__cxa_atexit@plt+0x4282ac> │ │ │ │ + bhi 43e9e4 <__cxa_atexit@plt+0x4282d4> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43e9b0 <__cxa_atexit@plt+0x4282a0> │ │ │ │ - ldr r1, [pc, #60] @ 43e9c8 <__cxa_atexit@plt+0x4282b8> │ │ │ │ + bmi 43e9d8 <__cxa_atexit@plt+0x4282c8> │ │ │ │ + ldr r1, [pc, #60] @ 43e9f0 <__cxa_atexit@plt+0x4282e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43e9c4 <__cxa_atexit@plt+0x4282b4> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43e9ec <__cxa_atexit@plt+0x4282dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #44, 30 @ 0xb0 │ │ │ │ + orreq pc, r1, #4, 30 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq lr, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq lr, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43ea44 <__cxa_atexit@plt+0x428334> │ │ │ │ + bhi 43ea6c <__cxa_atexit@plt+0x42835c> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43ea38 <__cxa_atexit@plt+0x428328> │ │ │ │ - ldr r1, [pc, #60] @ 43ea50 <__cxa_atexit@plt+0x428340> │ │ │ │ + bmi 43ea60 <__cxa_atexit@plt+0x428350> │ │ │ │ + ldr r1, [pc, #60] @ 43ea78 <__cxa_atexit@plt+0x428368> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43ea4c <__cxa_atexit@plt+0x42833c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43ea74 <__cxa_atexit@plt+0x428364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #164, 28 @ 0xa40 │ │ │ │ + orreq pc, r1, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq lr, #164, 2 @ 0x29 │ │ │ │ + cmpeq lr, #124, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43eacc <__cxa_atexit@plt+0x4283bc> │ │ │ │ + bhi 43eaf4 <__cxa_atexit@plt+0x4283e4> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43eac0 <__cxa_atexit@plt+0x4283b0> │ │ │ │ - ldr r1, [pc, #60] @ 43ead8 <__cxa_atexit@plt+0x4283c8> │ │ │ │ + bmi 43eae8 <__cxa_atexit@plt+0x4283d8> │ │ │ │ + ldr r1, [pc, #60] @ 43eb00 <__cxa_atexit@plt+0x4283f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43ead4 <__cxa_atexit@plt+0x4283c4> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43eafc <__cxa_atexit@plt+0x4283ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #28, 28 @ 0x1c0 │ │ │ │ + orreq pc, r1, #244, 26 @ 0x3d00 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - cmpeq lr, #28, 2 │ │ │ │ + cmpeq lr, #244 @ 0xf4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43eb54 <__cxa_atexit@plt+0x428444> │ │ │ │ + bhi 43eb7c <__cxa_atexit@plt+0x42846c> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43eb48 <__cxa_atexit@plt+0x428438> │ │ │ │ - ldr r1, [pc, #60] @ 43eb60 <__cxa_atexit@plt+0x428450> │ │ │ │ + bmi 43eb70 <__cxa_atexit@plt+0x428460> │ │ │ │ + ldr r1, [pc, #60] @ 43eb88 <__cxa_atexit@plt+0x428478> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43eb5c <__cxa_atexit@plt+0x42844c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43eb84 <__cxa_atexit@plt+0x428474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #148, 26 @ 0x2500 │ │ │ │ + orreq pc, r1, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmpeq lr, #148 @ 0x94 │ │ │ │ + cmpeq lr, #108 @ 0x6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43ebdc <__cxa_atexit@plt+0x4284cc> │ │ │ │ + bhi 43ec04 <__cxa_atexit@plt+0x4284f4> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43ebd0 <__cxa_atexit@plt+0x4284c0> │ │ │ │ - ldr r1, [pc, #60] @ 43ebe8 <__cxa_atexit@plt+0x4284d8> │ │ │ │ + bmi 43ebf8 <__cxa_atexit@plt+0x4284e8> │ │ │ │ + ldr r1, [pc, #60] @ 43ec10 <__cxa_atexit@plt+0x428500> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43ebe4 <__cxa_atexit@plt+0x4284d4> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43ec0c <__cxa_atexit@plt+0x4284fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #12, 26 @ 0x300 │ │ │ │ + orreq pc, r1, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmpeq lr, #12 │ │ │ │ + cmpeq lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43ec64 <__cxa_atexit@plt+0x428554> │ │ │ │ + bhi 43ec8c <__cxa_atexit@plt+0x42857c> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43ec58 <__cxa_atexit@plt+0x428548> │ │ │ │ - ldr r1, [pc, #60] @ 43ec70 <__cxa_atexit@plt+0x428560> │ │ │ │ + bmi 43ec80 <__cxa_atexit@plt+0x428570> │ │ │ │ + ldr r1, [pc, #60] @ 43ec98 <__cxa_atexit@plt+0x428588> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43ec6c <__cxa_atexit@plt+0x42855c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43ec94 <__cxa_atexit@plt+0x428584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #132, 24 @ 0x8400 │ │ │ │ + orreq pc, r1, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - cmpeq lr, #132, 30 @ 0x210 │ │ │ │ + cmpeq lr, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r9, [r3, #11] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43ecec <__cxa_atexit@plt+0x4285dc> │ │ │ │ + bhi 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ addmi r2, r2, #3 │ │ │ │ asrs r2, r2, #2 │ │ │ │ - bmi 43ece0 <__cxa_atexit@plt+0x4285d0> │ │ │ │ - ldr r1, [pc, #60] @ 43ecf8 <__cxa_atexit@plt+0x4285e8> │ │ │ │ + bmi 43ed08 <__cxa_atexit@plt+0x4285f8> │ │ │ │ + ldr r1, [pc, #60] @ 43ed20 <__cxa_atexit@plt+0x428610> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #12] @ 43ecf4 <__cxa_atexit@plt+0x4285e4> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #12] @ 43ed1c <__cxa_atexit@plt+0x42860c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #252, 22 @ 0x3f000 │ │ │ │ + orreq pc, r1, #212, 22 @ 0x35000 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xffffe160 │ │ │ │ andeq r0, r0, r6, asr #10 │ │ │ │ - cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq lr, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43ed9c <__cxa_atexit@plt+0x42868c> │ │ │ │ + bhi 43edc4 <__cxa_atexit@plt+0x4286b4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 43eda4 <__cxa_atexit@plt+0x428694> │ │ │ │ + bcc 43edcc <__cxa_atexit@plt+0x4286bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 43ed78 <__cxa_atexit@plt+0x428668> │ │ │ │ - ldr r2, [pc, #124] @ 43edc4 <__cxa_atexit@plt+0x4286b4> │ │ │ │ + beq 43eda0 <__cxa_atexit@plt+0x428690> │ │ │ │ + ldr r2, [pc, #124] @ 43edec <__cxa_atexit@plt+0x4286dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 43edc8 <__cxa_atexit@plt+0x4286b8> │ │ │ │ + ldr r1, [pc, #120] @ 43edf0 <__cxa_atexit@plt+0x4286e0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ sub r3, r6, #5 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 43ed90 <__cxa_atexit@plt+0x428680> │ │ │ │ + beq 43edb8 <__cxa_atexit@plt+0x4286a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 43ede0 <__cxa_atexit@plt+0x4286d0> │ │ │ │ - ldr r7, [pc, #76] @ 43edcc <__cxa_atexit@plt+0x4286bc> │ │ │ │ + b 43ee08 <__cxa_atexit@plt+0x4286f8> │ │ │ │ + ldr r7, [pc, #76] @ 43edf4 <__cxa_atexit@plt+0x4286e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 43edac <__cxa_atexit@plt+0x42869c> │ │ │ │ + b 43edd4 <__cxa_atexit@plt+0x4286c4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 43edd0 <__cxa_atexit@plt+0x4286c0> │ │ │ │ + ldr r7, [pc, #28] @ 43edf8 <__cxa_atexit@plt+0x4286e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq lr, #200, 2 @ 0x32 │ │ │ │ - cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq lr, #232, 2 @ 0x3a │ │ │ │ + cmpeq lr, #160, 2 @ 0x28 │ │ │ │ + cmpeq lr, #12, 4 @ 0xc0000000 │ │ │ │ + cmpeq lr, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ addmi r3, r3, #3 │ │ │ │ bic r3, r3, #3 │ │ │ │ sub r3, r2, r3 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 43ee34 <__cxa_atexit@plt+0x428724> │ │ │ │ + beq 43ee5c <__cxa_atexit@plt+0x42874c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 43ee5c <__cxa_atexit@plt+0x42874c> │ │ │ │ + bne 43ee84 <__cxa_atexit@plt+0x428774> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 43eec8 <__cxa_atexit@plt+0x4287b8> │ │ │ │ + beq 43eef0 <__cxa_atexit@plt+0x4287e0> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 43ee9c <__cxa_atexit@plt+0x42878c> │ │ │ │ + beq 43eec4 <__cxa_atexit@plt+0x4287b4> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 43ee6c <__cxa_atexit@plt+0x42875c> │ │ │ │ - ldr r3, [pc, #240] @ 43ef1c <__cxa_atexit@plt+0x42880c> │ │ │ │ + bne 43ee94 <__cxa_atexit@plt+0x428784> │ │ │ │ + ldr r3, [pc, #240] @ 43ef44 <__cxa_atexit@plt+0x428834> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 43eed4 <__cxa_atexit@plt+0x4287c4> │ │ │ │ + beq 43eefc <__cxa_atexit@plt+0x4287ec> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 43eea8 <__cxa_atexit@plt+0x428798> │ │ │ │ + beq 43eed0 <__cxa_atexit@plt+0x4287c0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 43ee6c <__cxa_atexit@plt+0x42875c> │ │ │ │ - ldr r3, [pc, #172] @ 43ef00 <__cxa_atexit@plt+0x4287f0> │ │ │ │ + bne 43ee94 <__cxa_atexit@plt+0x428784> │ │ │ │ + ldr r3, [pc, #172] @ 43ef28 <__cxa_atexit@plt+0x428818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ cmp r3, #0 │ │ │ │ - beq 43ee78 <__cxa_atexit@plt+0x428768> │ │ │ │ + beq 43eea0 <__cxa_atexit@plt+0x428790> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 43ee88 <__cxa_atexit@plt+0x428778> │ │ │ │ - ldr r7, [pc, #136] @ 43eefc <__cxa_atexit@plt+0x4287ec> │ │ │ │ + bne 43eeb0 <__cxa_atexit@plt+0x4287a0> │ │ │ │ + ldr r7, [pc, #136] @ 43ef24 <__cxa_atexit@plt+0x428814> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 43ee90 <__cxa_atexit@plt+0x428780> │ │ │ │ - ldr r3, [pc, #120] @ 43eef8 <__cxa_atexit@plt+0x4287e8> │ │ │ │ + b 43eeb8 <__cxa_atexit@plt+0x4287a8> │ │ │ │ + ldr r3, [pc, #120] @ 43ef20 <__cxa_atexit@plt+0x428810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #100] @ 43eef4 <__cxa_atexit@plt+0x4287e4> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #100] @ 43ef1c <__cxa_atexit@plt+0x42880c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #124] @ 43ef20 <__cxa_atexit@plt+0x428810> │ │ │ │ + ldr r3, [pc, #124] @ 43ef48 <__cxa_atexit@plt+0x428838> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 43eeb0 <__cxa_atexit@plt+0x4287a0> │ │ │ │ - ldr r3, [pc, #84] @ 43ef04 <__cxa_atexit@plt+0x4287f4> │ │ │ │ + b 43eed8 <__cxa_atexit@plt+0x4287c8> │ │ │ │ + ldr r3, [pc, #84] @ 43ef2c <__cxa_atexit@plt+0x42881c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #80] @ 43ef08 <__cxa_atexit@plt+0x4287f8> │ │ │ │ + ldr r7, [pc, #80] @ 43ef30 <__cxa_atexit@plt+0x428820> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #72] @ 43ef0c <__cxa_atexit@plt+0x4287fc> │ │ │ │ + ldr r0, [pc, #72] @ 43ef34 <__cxa_atexit@plt+0x428824> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 43ef24 <__cxa_atexit@plt+0x428814> │ │ │ │ + ldr r3, [pc, #84] @ 43ef4c <__cxa_atexit@plt+0x42883c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 43eedc <__cxa_atexit@plt+0x4287cc> │ │ │ │ - ldr r3, [pc, #52] @ 43ef10 <__cxa_atexit@plt+0x428800> │ │ │ │ + b 43ef04 <__cxa_atexit@plt+0x4287f4> │ │ │ │ + ldr r3, [pc, #52] @ 43ef38 <__cxa_atexit@plt+0x428828> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #48] @ 43ef14 <__cxa_atexit@plt+0x428804> │ │ │ │ + ldr r7, [pc, #48] @ 43ef3c <__cxa_atexit@plt+0x42882c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 43ef18 <__cxa_atexit@plt+0x428808> │ │ │ │ + ldr r0, [pc, #40] @ 43ef40 <__cxa_atexit@plt+0x428830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #200, 30 @ 0x320 │ │ │ │ + cmpeq lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - cmpeq lr, #4 │ │ │ │ + cmpeq lr, #220, 30 @ 0x370 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - cmpeq lr, #116 @ 0x74 │ │ │ │ - cmpeq lr, #104 @ 0x68 │ │ │ │ + cmpeq lr, #76 @ 0x4c │ │ │ │ + cmpeq lr, #64 @ 0x40 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ - cmpeq lr, #56 @ 0x38 │ │ │ │ - cmpeq lr, #44 @ 0x2c │ │ │ │ + cmpeq lr, #16 │ │ │ │ + cmpeq lr, #4 │ │ │ │ andeq r0, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, #132 @ 0x84 │ │ │ │ + cmpeq lr, #92 @ 0x5c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 43ef6c <__cxa_atexit@plt+0x42885c> │ │ │ │ + beq 43ef94 <__cxa_atexit@plt+0x428884> │ │ │ │ adds r3, r2, r3 │ │ │ │ - bmi 43ef8c <__cxa_atexit@plt+0x42887c> │ │ │ │ - ldr r1, [pc, #84] @ 43efa8 <__cxa_atexit@plt+0x428898> │ │ │ │ + bmi 43efb4 <__cxa_atexit@plt+0x4288a4> │ │ │ │ + ldr r1, [pc, #84] @ 43efd0 <__cxa_atexit@plt+0x4288c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r0, r2, r3, r7} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 43efa4 <__cxa_atexit@plt+0x428894> │ │ │ │ + ldr r0, [pc, #40] @ 43efcc <__cxa_atexit@plt+0x4288bc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #12] @ 43efa0 <__cxa_atexit@plt+0x428890> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #12] @ 43efc8 <__cxa_atexit@plt+0x4288b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #40, 16 @ 0x280000 │ │ │ │ + orreq pc, r1, #0, 16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43f030 <__cxa_atexit@plt+0x428920> │ │ │ │ + bcc 43f058 <__cxa_atexit@plt+0x428948> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #64] @ 43f03c <__cxa_atexit@plt+0x42892c> │ │ │ │ + ldr r3, [pc, #64] @ 43f064 <__cxa_atexit@plt+0x428954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ add r0, r9, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #40] @ 43f040 <__cxa_atexit@plt+0x428930> │ │ │ │ + ldr r3, [pc, #40] @ 43f068 <__cxa_atexit@plt+0x428958> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r5, #16] │ │ │ │ sub r2, r6, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq pc, r1, #76, 4 @ 0xc0000004 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq pc, r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #88, 30 @ 0x160 │ │ │ │ + cmpeq lr, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f0a0 <__cxa_atexit@plt+0x428990> │ │ │ │ - ldr lr, [pc, #64] @ 43f0ac <__cxa_atexit@plt+0x42899c> │ │ │ │ + bcc 43f0c8 <__cxa_atexit@plt+0x4289b8> │ │ │ │ + ldr lr, [pc, #64] @ 43f0d4 <__cxa_atexit@plt+0x4289c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #60] @ 43f0b0 <__cxa_atexit@plt+0x4289a0> │ │ │ │ + ldr r8, [pc, #60] @ 43f0d8 <__cxa_atexit@plt+0x4289c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #168, 28 @ 0xa80 │ │ │ │ + cmpeq lr, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 43f128 <__cxa_atexit@plt+0x428a18> │ │ │ │ + ldr r3, [pc, #96] @ 43f150 <__cxa_atexit@plt+0x428a40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43f108 <__cxa_atexit@plt+0x4289f8> │ │ │ │ + beq 43f130 <__cxa_atexit@plt+0x428a20> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f110 <__cxa_atexit@plt+0x428a00> │ │ │ │ + blt 43f138 <__cxa_atexit@plt+0x428a28> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f10c <__cxa_atexit@plt+0x4289fc> │ │ │ │ - ldr r7, [pc, #44] @ 43f12c <__cxa_atexit@plt+0x428a1c> │ │ │ │ + bne 43f134 <__cxa_atexit@plt+0x428a24> │ │ │ │ + ldr r7, [pc, #44] @ 43f154 <__cxa_atexit@plt+0x428a44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43f130 <__cxa_atexit@plt+0x428a20> │ │ │ │ + ldr r7, [pc, #24] @ 43f158 <__cxa_atexit@plt+0x428a48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #16] @ 43f134 <__cxa_atexit@plt+0x428a24> │ │ │ │ + ldr r0, [pc, #16] @ 43f15c <__cxa_atexit@plt+0x428a4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq lr, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq lr, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ - cmpeq lr, #36, 28 @ 0x240 │ │ │ │ + cmpeq lr, #20, 28 @ 0x140 │ │ │ │ + cmpeq lr, #204, 26 @ 0x3300 │ │ │ │ + cmpeq lr, #192, 26 @ 0x3000 │ │ │ │ + cmpeq lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f178 <__cxa_atexit@plt+0x428a68> │ │ │ │ + blt 43f1a0 <__cxa_atexit@plt+0x428a90> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f18c <__cxa_atexit@plt+0x428a7c> │ │ │ │ - ldr r7, [pc, #32] @ 43f190 <__cxa_atexit@plt+0x428a80> │ │ │ │ + bne 43f1b4 <__cxa_atexit@plt+0x428aa4> │ │ │ │ + ldr r7, [pc, #32] @ 43f1b8 <__cxa_atexit@plt+0x428aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 43f194 <__cxa_atexit@plt+0x428a84> │ │ │ │ + ldr r7, [pc, #20] @ 43f1bc <__cxa_atexit@plt+0x428aac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #12] @ 43f198 <__cxa_atexit@plt+0x428a88> │ │ │ │ + ldr r0, [pc, #12] @ 43f1c0 <__cxa_atexit@plt+0x428ab0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #204, 26 @ 0x3300 │ │ │ │ - cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ - cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ - cmpeq lr, #16, 28 @ 0x100 │ │ │ │ + cmpeq lr, #164, 26 @ 0x2900 │ │ │ │ + cmpeq lr, #100, 26 @ 0x1900 │ │ │ │ + cmpeq lr, #88, 26 @ 0x1600 │ │ │ │ + cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 43f1e0 <__cxa_atexit@plt+0x428ad0> │ │ │ │ + beq 43f208 <__cxa_atexit@plt+0x428af8> │ │ │ │ adds r3, r2, r3 │ │ │ │ - bmi 43f200 <__cxa_atexit@plt+0x428af0> │ │ │ │ - ldr r1, [pc, #84] @ 43f21c <__cxa_atexit@plt+0x428b0c> │ │ │ │ + bmi 43f228 <__cxa_atexit@plt+0x428b18> │ │ │ │ + ldr r1, [pc, #84] @ 43f244 <__cxa_atexit@plt+0x428b34> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r0, r2, r3, r7} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 43f218 <__cxa_atexit@plt+0x428b08> │ │ │ │ + ldr r0, [pc, #40] @ 43f240 <__cxa_atexit@plt+0x428b30> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #12] @ 43f214 <__cxa_atexit@plt+0x428b04> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #12] @ 43f23c <__cxa_atexit@plt+0x428b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #180, 10 @ 0x2d000000 │ │ │ │ + orreq pc, r1, #140, 10 @ 0x23000000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq lr, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43f2a4 <__cxa_atexit@plt+0x428b94> │ │ │ │ + bcc 43f2cc <__cxa_atexit@plt+0x428bbc> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #64] @ 43f2b0 <__cxa_atexit@plt+0x428ba0> │ │ │ │ + ldr r3, [pc, #64] @ 43f2d8 <__cxa_atexit@plt+0x428bc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ add r0, r9, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #40] @ 43f2b4 <__cxa_atexit@plt+0x428ba4> │ │ │ │ + ldr r3, [pc, #40] @ 43f2dc <__cxa_atexit@plt+0x428bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r5, #16] │ │ │ │ sub r2, r6, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r1, #216, 30 @ 0x360 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r1, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #228, 24 @ 0xe400 │ │ │ │ + cmpeq lr, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f314 <__cxa_atexit@plt+0x428c04> │ │ │ │ - ldr lr, [pc, #64] @ 43f320 <__cxa_atexit@plt+0x428c10> │ │ │ │ + bcc 43f33c <__cxa_atexit@plt+0x428c2c> │ │ │ │ + ldr lr, [pc, #64] @ 43f348 <__cxa_atexit@plt+0x428c38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #60] @ 43f324 <__cxa_atexit@plt+0x428c14> │ │ │ │ + ldr r8, [pc, #60] @ 43f34c <__cxa_atexit@plt+0x428c3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #52, 24 @ 0x3400 │ │ │ │ + cmpeq lr, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 43f39c <__cxa_atexit@plt+0x428c8c> │ │ │ │ + ldr r3, [pc, #96] @ 43f3c4 <__cxa_atexit@plt+0x428cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43f37c <__cxa_atexit@plt+0x428c6c> │ │ │ │ + beq 43f3a4 <__cxa_atexit@plt+0x428c94> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f384 <__cxa_atexit@plt+0x428c74> │ │ │ │ + blt 43f3ac <__cxa_atexit@plt+0x428c9c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f380 <__cxa_atexit@plt+0x428c70> │ │ │ │ - ldr r7, [pc, #44] @ 43f3a0 <__cxa_atexit@plt+0x428c90> │ │ │ │ + bne 43f3a8 <__cxa_atexit@plt+0x428c98> │ │ │ │ + ldr r7, [pc, #44] @ 43f3c8 <__cxa_atexit@plt+0x428cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43f3a4 <__cxa_atexit@plt+0x428c94> │ │ │ │ + ldr r7, [pc, #24] @ 43f3cc <__cxa_atexit@plt+0x428cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #16] @ 43f3a8 <__cxa_atexit@plt+0x428c98> │ │ │ │ + ldr r0, [pc, #16] @ 43f3d0 <__cxa_atexit@plt+0x428cc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq lr, #200, 22 @ 0x32000 │ │ │ │ - cmpeq lr, #128, 22 @ 0x20000 │ │ │ │ - cmpeq lr, #116, 22 @ 0x1d000 │ │ │ │ - cmpeq lr, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq lr, #160, 22 @ 0x28000 │ │ │ │ + cmpeq lr, #88, 22 @ 0x16000 │ │ │ │ + cmpeq lr, #76, 22 @ 0x13000 │ │ │ │ + cmpeq lr, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f3ec <__cxa_atexit@plt+0x428cdc> │ │ │ │ + blt 43f414 <__cxa_atexit@plt+0x428d04> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f400 <__cxa_atexit@plt+0x428cf0> │ │ │ │ - ldr r7, [pc, #32] @ 43f404 <__cxa_atexit@plt+0x428cf4> │ │ │ │ + bne 43f428 <__cxa_atexit@plt+0x428d18> │ │ │ │ + ldr r7, [pc, #32] @ 43f42c <__cxa_atexit@plt+0x428d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 43f408 <__cxa_atexit@plt+0x428cf8> │ │ │ │ + ldr r7, [pc, #20] @ 43f430 <__cxa_atexit@plt+0x428d20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #12] @ 43f40c <__cxa_atexit@plt+0x428cfc> │ │ │ │ + ldr r0, [pc, #12] @ 43f434 <__cxa_atexit@plt+0x428d24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #88, 22 @ 0x16000 │ │ │ │ - cmpeq lr, #24, 22 @ 0x6000 │ │ │ │ - cmpeq lr, #12, 22 @ 0x3000 │ │ │ │ - cmpeq lr, #140, 22 @ 0x23000 │ │ │ │ + cmpeq lr, #48, 22 @ 0xc000 │ │ │ │ + cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq lr, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq lr, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f464 <__cxa_atexit@plt+0x428d54> │ │ │ │ - ldr lr, [pc, #56] @ 43f470 <__cxa_atexit@plt+0x428d60> │ │ │ │ + bcc 43f48c <__cxa_atexit@plt+0x428d7c> │ │ │ │ + ldr lr, [pc, #56] @ 43f498 <__cxa_atexit@plt+0x428d88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #52] @ 43f474 <__cxa_atexit@plt+0x428d64> │ │ │ │ + ldr r8, [pc, #52] @ 43f49c <__cxa_atexit@plt+0x428d8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq lr, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 43f4ec <__cxa_atexit@plt+0x428ddc> │ │ │ │ + ldr r3, [pc, #96] @ 43f514 <__cxa_atexit@plt+0x428e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43f4cc <__cxa_atexit@plt+0x428dbc> │ │ │ │ + beq 43f4f4 <__cxa_atexit@plt+0x428de4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f4d4 <__cxa_atexit@plt+0x428dc4> │ │ │ │ + blt 43f4fc <__cxa_atexit@plt+0x428dec> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f4d0 <__cxa_atexit@plt+0x428dc0> │ │ │ │ - ldr r7, [pc, #44] @ 43f4f0 <__cxa_atexit@plt+0x428de0> │ │ │ │ + bne 43f4f8 <__cxa_atexit@plt+0x428de8> │ │ │ │ + ldr r7, [pc, #44] @ 43f518 <__cxa_atexit@plt+0x428e08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43f4f4 <__cxa_atexit@plt+0x428de4> │ │ │ │ + ldr r7, [pc, #24] @ 43f51c <__cxa_atexit@plt+0x428e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #16] @ 43f4f8 <__cxa_atexit@plt+0x428de8> │ │ │ │ + ldr r0, [pc, #16] @ 43f520 <__cxa_atexit@plt+0x428e10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq lr, #120, 20 @ 0x78000 │ │ │ │ - cmpeq lr, #48, 20 @ 0x30000 │ │ │ │ - cmpeq lr, #36, 20 @ 0x24000 │ │ │ │ - cmpeq lr, #96, 20 @ 0x60000 │ │ │ │ + cmpeq lr, #80, 20 @ 0x50000 │ │ │ │ + cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + cmpeq lr, #252, 18 @ 0x3f0000 │ │ │ │ + cmpeq lr, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f53c <__cxa_atexit@plt+0x428e2c> │ │ │ │ + blt 43f564 <__cxa_atexit@plt+0x428e54> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f550 <__cxa_atexit@plt+0x428e40> │ │ │ │ - ldr r7, [pc, #32] @ 43f554 <__cxa_atexit@plt+0x428e44> │ │ │ │ + bne 43f578 <__cxa_atexit@plt+0x428e68> │ │ │ │ + ldr r7, [pc, #32] @ 43f57c <__cxa_atexit@plt+0x428e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 43f558 <__cxa_atexit@plt+0x428e48> │ │ │ │ + ldr r7, [pc, #20] @ 43f580 <__cxa_atexit@plt+0x428e70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #12] @ 43f55c <__cxa_atexit@plt+0x428e4c> │ │ │ │ + ldr r0, [pc, #12] @ 43f584 <__cxa_atexit@plt+0x428e74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ - cmpeq lr, #200, 18 @ 0x320000 │ │ │ │ - cmpeq lr, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq lr, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ + cmpeq lr, #160, 18 @ 0x280000 │ │ │ │ + cmpeq lr, #148, 18 @ 0x250000 │ │ │ │ + cmpeq lr, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 43f5a4 <__cxa_atexit@plt+0x428e94> │ │ │ │ + beq 43f5cc <__cxa_atexit@plt+0x428ebc> │ │ │ │ adds r3, r2, r3 │ │ │ │ - bmi 43f5c4 <__cxa_atexit@plt+0x428eb4> │ │ │ │ - ldr r1, [pc, #84] @ 43f5e0 <__cxa_atexit@plt+0x428ed0> │ │ │ │ + bmi 43f5ec <__cxa_atexit@plt+0x428edc> │ │ │ │ + ldr r1, [pc, #84] @ 43f608 <__cxa_atexit@plt+0x428ef8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r0, r2, r3, r7} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 43f5dc <__cxa_atexit@plt+0x428ecc> │ │ │ │ + ldr r0, [pc, #40] @ 43f604 <__cxa_atexit@plt+0x428ef4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #12] @ 43f5d8 <__cxa_atexit@plt+0x428ec8> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #12] @ 43f600 <__cxa_atexit@plt+0x428ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #240, 2 @ 0x3c │ │ │ │ + orreq pc, r1, #200, 2 @ 0x32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, #152, 18 @ 0x260000 │ │ │ │ + cmpeq lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43f668 <__cxa_atexit@plt+0x428f58> │ │ │ │ + bcc 43f690 <__cxa_atexit@plt+0x428f80> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #64] @ 43f674 <__cxa_atexit@plt+0x428f64> │ │ │ │ + ldr r3, [pc, #64] @ 43f69c <__cxa_atexit@plt+0x428f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ add r0, r9, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #40] @ 43f678 <__cxa_atexit@plt+0x428f68> │ │ │ │ + ldr r3, [pc, #40] @ 43f6a0 <__cxa_atexit@plt+0x428f90> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r5, #16] │ │ │ │ sub r2, r6, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r1, #20, 24 @ 0x1400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r1, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #0, 18 │ │ │ │ + cmpeq lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f6d8 <__cxa_atexit@plt+0x428fc8> │ │ │ │ - ldr lr, [pc, #64] @ 43f6e4 <__cxa_atexit@plt+0x428fd4> │ │ │ │ + bcc 43f700 <__cxa_atexit@plt+0x428ff0> │ │ │ │ + ldr lr, [pc, #64] @ 43f70c <__cxa_atexit@plt+0x428ffc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #60] @ 43f6e8 <__cxa_atexit@plt+0x428fd8> │ │ │ │ + ldr r8, [pc, #60] @ 43f710 <__cxa_atexit@plt+0x429000> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #96, 16 @ 0x600000 │ │ │ │ + cmpeq lr, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 43f760 <__cxa_atexit@plt+0x429050> │ │ │ │ + ldr r3, [pc, #96] @ 43f788 <__cxa_atexit@plt+0x429078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43f740 <__cxa_atexit@plt+0x429030> │ │ │ │ + beq 43f768 <__cxa_atexit@plt+0x429058> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f748 <__cxa_atexit@plt+0x429038> │ │ │ │ + blt 43f770 <__cxa_atexit@plt+0x429060> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f744 <__cxa_atexit@plt+0x429034> │ │ │ │ - ldr r7, [pc, #44] @ 43f764 <__cxa_atexit@plt+0x429054> │ │ │ │ + bne 43f76c <__cxa_atexit@plt+0x42905c> │ │ │ │ + ldr r7, [pc, #44] @ 43f78c <__cxa_atexit@plt+0x42907c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 43f768 <__cxa_atexit@plt+0x429058> │ │ │ │ + ldr r7, [pc, #24] @ 43f790 <__cxa_atexit@plt+0x429080> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #16] @ 43f76c <__cxa_atexit@plt+0x42905c> │ │ │ │ + ldr r0, [pc, #16] @ 43f794 <__cxa_atexit@plt+0x429084> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq lr, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq lr, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq lr, #176, 14 @ 0x2c00000 │ │ │ │ - cmpeq lr, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq lr, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq lr, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq lr, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq lr, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - blt 43f7b0 <__cxa_atexit@plt+0x4290a0> │ │ │ │ + blt 43f7d8 <__cxa_atexit@plt+0x4290c8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - bne 43f7c4 <__cxa_atexit@plt+0x4290b4> │ │ │ │ - ldr r7, [pc, #32] @ 43f7c8 <__cxa_atexit@plt+0x4290b8> │ │ │ │ + bne 43f7ec <__cxa_atexit@plt+0x4290dc> │ │ │ │ + ldr r7, [pc, #32] @ 43f7f0 <__cxa_atexit@plt+0x4290e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 43f7cc <__cxa_atexit@plt+0x4290bc> │ │ │ │ + ldr r7, [pc, #20] @ 43f7f4 <__cxa_atexit@plt+0x4290e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #12] @ 43f7d0 <__cxa_atexit@plt+0x4290c0> │ │ │ │ + ldr r0, [pc, #12] @ 43f7f8 <__cxa_atexit@plt+0x4290e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq lr, #84, 14 @ 0x1500000 │ │ │ │ - cmpeq lr, #72, 14 @ 0x1200000 │ │ │ │ - cmpeq lr, #152, 14 @ 0x2600000 │ │ │ │ + cmpeq lr, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq lr, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq lr, #32, 14 @ 0x800000 │ │ │ │ + cmpeq lr, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 43f818 <__cxa_atexit@plt+0x429108> │ │ │ │ + beq 43f840 <__cxa_atexit@plt+0x429130> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r3, r3, r2 │ │ │ │ - bmi 43f828 <__cxa_atexit@plt+0x429118> │ │ │ │ - ldr r1, [pc, #68] @ 43f844 <__cxa_atexit@plt+0x429134> │ │ │ │ + bmi 43f850 <__cxa_atexit@plt+0x429140> │ │ │ │ + ldr r1, [pc, #68] @ 43f86c <__cxa_atexit@plt+0x42915c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r0, r2, r3, r7} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r3, [pc, #32] @ 43f840 <__cxa_atexit@plt+0x429130> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r3, [pc, #32] @ 43f868 <__cxa_atexit@plt+0x429158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ - ldr r7, [pc, #12] @ 43f83c <__cxa_atexit@plt+0x42912c> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r7, [pc, #12] @ 43f864 <__cxa_atexit@plt+0x429154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #140, 30 @ 0x230 │ │ │ │ + orreq lr, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq lr, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f89c <__cxa_atexit@plt+0x42918c> │ │ │ │ - ldr lr, [pc, #56] @ 43f8a8 <__cxa_atexit@plt+0x429198> │ │ │ │ + bcc 43f8c4 <__cxa_atexit@plt+0x4291b4> │ │ │ │ + ldr lr, [pc, #56] @ 43f8d0 <__cxa_atexit@plt+0x4291c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #52] @ 43f8ac <__cxa_atexit@plt+0x42919c> │ │ │ │ + ldr r8, [pc, #52] @ 43f8d4 <__cxa_atexit@plt+0x4291c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff1f0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq lr, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43f94c <__cxa_atexit@plt+0x42923c> │ │ │ │ + bcc 43f974 <__cxa_atexit@plt+0x429264> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r9 │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #64] @ 43f958 <__cxa_atexit@plt+0x429248> │ │ │ │ + ldr r3, [pc, #64] @ 43f980 <__cxa_atexit@plt+0x429270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ add r0, r9, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp] │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #40] @ 43f95c <__cxa_atexit@plt+0x42924c> │ │ │ │ + ldr r3, [pc, #40] @ 43f984 <__cxa_atexit@plt+0x429274> │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r6, #1 │ │ │ │ str fp, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 785ea0 <__cxa_atexit@plt+0x76f790> │ │ │ │ + b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq lr, r1, #48, 18 @ 0xc0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq lr, r1, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq lr, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43f9b4 <__cxa_atexit@plt+0x4292a4> │ │ │ │ - ldr lr, [pc, #56] @ 43f9c0 <__cxa_atexit@plt+0x4292b0> │ │ │ │ + bcc 43f9dc <__cxa_atexit@plt+0x4292cc> │ │ │ │ + ldr lr, [pc, #56] @ 43f9e8 <__cxa_atexit@plt+0x4292d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #52] @ 43f9c4 <__cxa_atexit@plt+0x4292b4> │ │ │ │ + ldr r8, [pc, #52] @ 43f9ec <__cxa_atexit@plt+0x4292dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq lr, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43fa34 <__cxa_atexit@plt+0x429324> │ │ │ │ - ldr lr, [pc, #56] @ 43fa40 <__cxa_atexit@plt+0x429330> │ │ │ │ + bcc 43fa5c <__cxa_atexit@plt+0x42934c> │ │ │ │ + ldr lr, [pc, #56] @ 43fa68 <__cxa_atexit@plt+0x429358> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #52] @ 43fa44 <__cxa_atexit@plt+0x429334> │ │ │ │ + ldr r8, [pc, #52] @ 43fa6c <__cxa_atexit@plt+0x42935c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffef48 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #156, 2 @ 0x27 │ │ │ │ + cmpeq lr, #116, 2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43fab4 <__cxa_atexit@plt+0x4293a4> │ │ │ │ - ldr lr, [pc, #56] @ 43fac0 <__cxa_atexit@plt+0x4293b0> │ │ │ │ + bcc 43fadc <__cxa_atexit@plt+0x4293cc> │ │ │ │ + ldr lr, [pc, #56] @ 43fae8 <__cxa_atexit@plt+0x4293d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #52] @ 43fac4 <__cxa_atexit@plt+0x4293b4> │ │ │ │ + ldr r8, [pc, #52] @ 43faec <__cxa_atexit@plt+0x4293dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 785ea8 <__cxa_atexit@plt+0x76f798> │ │ │ │ + b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffee40 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq lr, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43fb7c <__cxa_atexit@plt+0x42946c> │ │ │ │ - ldr r7, [pc, #136] @ 43fb8c <__cxa_atexit@plt+0x42947c> │ │ │ │ + bhi 43fba4 <__cxa_atexit@plt+0x429494> │ │ │ │ + ldr r7, [pc, #136] @ 43fbb4 <__cxa_atexit@plt+0x4294a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43fb60 <__cxa_atexit@plt+0x429450> │ │ │ │ - ldr r7, [pc, #112] @ 43fb90 <__cxa_atexit@plt+0x429480> │ │ │ │ + beq 43fb88 <__cxa_atexit@plt+0x429478> │ │ │ │ + ldr r7, [pc, #112] @ 43fbb8 <__cxa_atexit@plt+0x4294a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r9, #3] │ │ │ │ ldr r9, [r9, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-16]! │ │ │ │ ldr r7, [r2, #12] │ │ │ │ str sl, [r2, #4] │ │ │ │ str r9, [r2, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43fb70 <__cxa_atexit@plt+0x429460> │ │ │ │ + beq 43fb98 <__cxa_atexit@plt+0x429488> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 43fb94 <__cxa_atexit@plt+0x429484> │ │ │ │ + ldr r7, [pc, #16] @ 43fbbc <__cxa_atexit@plt+0x4294ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq lr, #108, 8 @ 0x6c000000 │ │ │ │ - cmpeq lr, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq lr, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq lr, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 43fbf8 <__cxa_atexit@plt+0x4294e8> │ │ │ │ + ldr r1, [pc, #68] @ 43fc20 <__cxa_atexit@plt+0x429510> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 43fbec <__cxa_atexit@plt+0x4294dc> │ │ │ │ + beq 43fc14 <__cxa_atexit@plt+0x429504> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr sl, [r5] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq lr, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq lr, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 43ed14 <__cxa_atexit@plt+0x428604> │ │ │ │ + b 43ed3c <__cxa_atexit@plt+0x42862c> │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 43fc6c <__cxa_atexit@plt+0x42955c> │ │ │ │ - ldr lr, [pc, #68] @ 43fc8c <__cxa_atexit@plt+0x42957c> │ │ │ │ + bcc 43fc94 <__cxa_atexit@plt+0x429584> │ │ │ │ + ldr lr, [pc, #68] @ 43fcb4 <__cxa_atexit@plt+0x4295a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str lr, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ str r2, [r7, #16] │ │ │ │ str r8, [r7, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43fc90 <__cxa_atexit@plt+0x429580> │ │ │ │ + ldr r7, [pc, #28] @ 43fcb8 <__cxa_atexit@plt+0x4295a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r8} │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq lr, #132, 6 @ 0x10000002 │ │ │ │ + orreq lr, r1, #64, 26 @ 0x1000 │ │ │ │ + cmpeq lr, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43fce4 <__cxa_atexit@plt+0x4295d4> │ │ │ │ - ldr r3, [pc, #60] @ 43fd04 <__cxa_atexit@plt+0x4295f4> │ │ │ │ + bcc 43fd0c <__cxa_atexit@plt+0x4295fc> │ │ │ │ + ldr r3, [pc, #60] @ 43fd2c <__cxa_atexit@plt+0x42961c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r7, {r3, r9} │ │ │ │ add lr, r7, #12 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 43fd08 <__cxa_atexit@plt+0x4295f8> │ │ │ │ + ldr r7, [pc, #28] @ 43fd30 <__cxa_atexit@plt+0x429620> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #232, 24 @ 0xe800 │ │ │ │ - cmpeq lr, #12, 6 @ 0x30000000 │ │ │ │ - teqeq lr, #56832 @ 0xde00 │ │ │ │ + orreq lr, r1, #192, 24 @ 0xc000 │ │ │ │ + cmpeq lr, #228, 4 @ 0x4000000e │ │ │ │ + teqeq lr, #11648 @ 0x2d80 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #1664 @ 0x680 │ │ │ │ + teqeq lr, #15488 @ 0x3c80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #5760 @ 0x1680 │ │ │ │ + teqeq lr, #800 @ 0x320 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #10048 @ 0x2740 │ │ │ │ + teqeq lr, #1872 @ 0x750 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 43fd8c <__cxa_atexit@plt+0x42967c> │ │ │ │ + ldr r7, [pc, #12] @ 43fdb4 <__cxa_atexit@plt+0x4296a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #216, 22 @ 0x36000 │ │ │ │ + orreq sp, r1, #176, 22 @ 0x2c000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 43fe34 <__cxa_atexit@plt+0x429724> │ │ │ │ + bhi 43fe5c <__cxa_atexit@plt+0x42974c> │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 43fdec <__cxa_atexit@plt+0x4296dc> │ │ │ │ - ldr r7, [pc, #104] @ 43fe48 <__cxa_atexit@plt+0x429738> │ │ │ │ + bne 43fe14 <__cxa_atexit@plt+0x429704> │ │ │ │ + ldr r7, [pc, #104] @ 43fe70 <__cxa_atexit@plt+0x429760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #92] @ 43fe50 <__cxa_atexit@plt+0x429740> │ │ │ │ + ldr lr, [pc, #92] @ 43fe78 <__cxa_atexit@plt+0x429768> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr ip, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1091007,48 +1091017,48 @@ │ │ │ │ ldr r0, [r1, #7] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str ip, [r5] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - ldr r7, [pc, #16] @ 43fe4c <__cxa_atexit@plt+0x42973c> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + ldr r7, [pc, #16] @ 43fe74 <__cxa_atexit@plt+0x429764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #120, 22 @ 0x1e000 │ │ │ │ - cmpeq lr, #220, 2 @ 0x37 │ │ │ │ + orreq sp, r1, #80, 22 @ 0x14000 │ │ │ │ + cmpeq lr, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 43fe9c <__cxa_atexit@plt+0x42978c> │ │ │ │ + beq 43fec4 <__cxa_atexit@plt+0x4297b4> │ │ │ │ mov r3, #8 │ │ │ │ cmp r2, #3 │ │ │ │ movne r3, #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r5, #24] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 43fecc <__cxa_atexit@plt+0x4297bc> │ │ │ │ - ldr r7, [pc, #148] @ 43ff24 <__cxa_atexit@plt+0x429814> │ │ │ │ + bne 43fef4 <__cxa_atexit@plt+0x4297e4> │ │ │ │ + ldr r7, [pc, #148] @ 43ff4c <__cxa_atexit@plt+0x42983c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43ff14 <__cxa_atexit@plt+0x429804> │ │ │ │ + bcc 43ff3c <__cxa_atexit@plt+0x42982c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #112] @ 43ff2c <__cxa_atexit@plt+0x42981c> │ │ │ │ + ldr r2, [pc, #112] @ 43ff54 <__cxa_atexit@plt+0x429844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ @@ -1091058,3732 +1091068,3732 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r1, #3] │ │ │ │ ldr lr, [r1, #7] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 43ff28 <__cxa_atexit@plt+0x429818> │ │ │ │ + ldr r0, [pc, #36] @ 43ff50 <__cxa_atexit@plt+0x429840> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, ip} │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r1, #200, 20 @ 0xc8000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r1, #160, 20 @ 0xa0000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - orreq sp, r1, #124, 20 @ 0x7c000 │ │ │ │ + orreq sp, r1, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43ff68 <__cxa_atexit@plt+0x429858> │ │ │ │ + bhi 43ff90 <__cxa_atexit@plt+0x429880> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r9, [r5] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ - ldr r7, [pc, #12] @ 43ff7c <__cxa_atexit@plt+0x42986c> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ + ldr r7, [pc, #12] @ 43ffa4 <__cxa_atexit@plt+0x429894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172 @ 0xac │ │ │ │ - cmpeq lr, #148 @ 0x94 │ │ │ │ + cmpeq lr, #132 @ 0x84 │ │ │ │ + cmpeq lr, #108 @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 43ffe8 <__cxa_atexit@plt+0x4298d8> │ │ │ │ - ldr r3, [pc, #84] @ 43fff8 <__cxa_atexit@plt+0x4298e8> │ │ │ │ + bhi 440010 <__cxa_atexit@plt+0x429900> │ │ │ │ + ldr r3, [pc, #84] @ 440020 <__cxa_atexit@plt+0x429910> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 43ffd8 <__cxa_atexit@plt+0x4298c8> │ │ │ │ - ldr r7, [pc, #64] @ 43fffc <__cxa_atexit@plt+0x4298ec> │ │ │ │ + beq 440000 <__cxa_atexit@plt+0x4298f0> │ │ │ │ + ldr r7, [pc, #64] @ 440024 <__cxa_atexit@plt+0x429914> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 440000 <__cxa_atexit@plt+0x4298f0> │ │ │ │ + ldr r7, [pc, #16] @ 440028 <__cxa_atexit@plt+0x429918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq lr, #64 @ 0x40 │ │ │ │ - cmpeq lr, #20 │ │ │ │ + cmpeq lr, #24 │ │ │ │ + cmpeq lr, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 44002c <__cxa_atexit@plt+0x42991c> │ │ │ │ + ldr r2, [pc, #12] @ 440054 <__cxa_atexit@plt+0x429944> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 440058 <__cxa_atexit@plt+0x429948> │ │ │ │ + ldr r3, [pc, #20] @ 440080 <__cxa_atexit@plt+0x429970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 44005c <__cxa_atexit@plt+0x42994c> │ │ │ │ + ldr r9, [pc, #12] @ 440084 <__cxa_atexit@plt+0x429974> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sp, r1, #64, 22 @ 0x10000 │ │ │ │ + orreq sp, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4400a4 <__cxa_atexit@plt+0x429994> │ │ │ │ + bne 4400cc <__cxa_atexit@plt+0x4299bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4400b0 <__cxa_atexit@plt+0x4299a0> │ │ │ │ + bcc 4400d8 <__cxa_atexit@plt+0x4299c8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 4400c0 <__cxa_atexit@plt+0x4299b0> │ │ │ │ + ldr r2, [pc, #44] @ 4400e8 <__cxa_atexit@plt+0x4299d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ + b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r1, #100, 18 @ 0x190000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r1, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 440130 <__cxa_atexit@plt+0x429a20> │ │ │ │ - ldr r3, [pc, #92] @ 440140 <__cxa_atexit@plt+0x429a30> │ │ │ │ + bhi 440158 <__cxa_atexit@plt+0x429a48> │ │ │ │ + ldr r3, [pc, #92] @ 440168 <__cxa_atexit@plt+0x429a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 440110 <__cxa_atexit@plt+0x429a00> │ │ │ │ + beq 440138 <__cxa_atexit@plt+0x429a28> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 440120 <__cxa_atexit@plt+0x429a10> │ │ │ │ - ldr r7, [pc, #60] @ 440144 <__cxa_atexit@plt+0x429a34> │ │ │ │ + bne 440148 <__cxa_atexit@plt+0x429a38> │ │ │ │ + ldr r7, [pc, #60] @ 44016c <__cxa_atexit@plt+0x429a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 44014c <__cxa_atexit@plt+0x429a3c> │ │ │ │ + ldr r7, [pc, #36] @ 440174 <__cxa_atexit@plt+0x429a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 440148 <__cxa_atexit@plt+0x429a38> │ │ │ │ + ldr r7, [pc, #16] @ 440170 <__cxa_atexit@plt+0x429a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq sp, r1, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq lr, #20, 30 @ 0x50 │ │ │ │ - orreq sp, r1, #52, 16 @ 0x340000 │ │ │ │ + orreq sp, r1, #20, 16 @ 0x140000 │ │ │ │ + cmpeq lr, #236, 28 @ 0xec0 │ │ │ │ + orreq sp, r1, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 440180 <__cxa_atexit@plt+0x429a70> │ │ │ │ + ldr r3, [pc, #32] @ 4401a8 <__cxa_atexit@plt+0x429a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 440184 <__cxa_atexit@plt+0x429a74> │ │ │ │ + ldr r2, [pc, #28] @ 4401ac <__cxa_atexit@plt+0x429a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #228, 14 @ 0x3900000 │ │ │ │ - orreq sp, r1, #244, 14 @ 0x3d00000 │ │ │ │ - cmpeq lr, #192, 28 @ 0xc00 │ │ │ │ + orreq sp, r1, #188, 14 @ 0x2f00000 │ │ │ │ + orreq sp, r1, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 440218 <__cxa_atexit@plt+0x429b08> │ │ │ │ + bhi 440240 <__cxa_atexit@plt+0x429b30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 440210 <__cxa_atexit@plt+0x429b00> │ │ │ │ - ldr r3, [pc, #100] @ 440220 <__cxa_atexit@plt+0x429b10> │ │ │ │ + beq 440238 <__cxa_atexit@plt+0x429b28> │ │ │ │ + ldr r3, [pc, #100] @ 440248 <__cxa_atexit@plt+0x429b38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 440224 <__cxa_atexit@plt+0x429b14> │ │ │ │ + ldr r2, [pc, #96] @ 44024c <__cxa_atexit@plt+0x429b3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 440228 <__cxa_atexit@plt+0x429b18> │ │ │ │ + ldr r1, [pc, #92] @ 440250 <__cxa_atexit@plt+0x429b40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #68] @ 44022c <__cxa_atexit@plt+0x429b1c> │ │ │ │ + ldr r5, [pc, #68] @ 440254 <__cxa_atexit@plt+0x429b44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ - ldr r5, [pc, #60] @ 440230 <__cxa_atexit@plt+0x429b20> │ │ │ │ + ldr r5, [pc, #60] @ 440258 <__cxa_atexit@plt+0x429b48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #52] @ 440234 <__cxa_atexit@plt+0x429b24> │ │ │ │ + ldr r5, [pc, #52] @ 44025c <__cxa_atexit@plt+0x429b4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1088160 <__cxa_atexit@plt+0x1071a50> │ │ │ │ + b 1088238 <__cxa_atexit@plt+0x1071b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq sp, r1, #156, 14 @ 0x2700000 │ │ │ │ - orreq sp, r1, #200, 18 @ 0x320000 │ │ │ │ - orreq lr, r1, #204, 14 @ 0x3300000 │ │ │ │ - orreq lr, r1, #204, 8 @ 0xcc000000 │ │ │ │ - orreq sp, r1, #204, 14 @ 0x3300000 │ │ │ │ + orreq sp, r1, #116, 14 @ 0x1d00000 │ │ │ │ + orreq sp, r1, #160, 18 @ 0x280000 │ │ │ │ + orreq lr, r1, #164, 14 @ 0x2900000 │ │ │ │ + orreq lr, r1, #164, 8 @ 0xa4000000 │ │ │ │ + orreq sp, r1, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44026c <__cxa_atexit@plt+0x429b5c> │ │ │ │ - ldr r2, [pc, #28] @ 440278 <__cxa_atexit@plt+0x429b68> │ │ │ │ + bcc 440294 <__cxa_atexit@plt+0x429b84> │ │ │ │ + ldr r2, [pc, #28] @ 4402a0 <__cxa_atexit@plt+0x429b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r1, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq lr, #144, 28 @ 0x900 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r1, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq lr, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 4402dc <__cxa_atexit@plt+0x429bcc> │ │ │ │ + bhi 440304 <__cxa_atexit@plt+0x429bf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4402d4 <__cxa_atexit@plt+0x429bc4> │ │ │ │ - ldr r3, [pc, #52] @ 4402e4 <__cxa_atexit@plt+0x429bd4> │ │ │ │ + beq 4402fc <__cxa_atexit@plt+0x429bec> │ │ │ │ + ldr r3, [pc, #52] @ 44030c <__cxa_atexit@plt+0x429bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 4402e8 <__cxa_atexit@plt+0x429bd8> │ │ │ │ + ldr r9, [pc, #48] @ 440310 <__cxa_atexit@plt+0x429c00> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 4402ec <__cxa_atexit@plt+0x429bdc> │ │ │ │ + ldr r2, [pc, #44] @ 440314 <__cxa_atexit@plt+0x429c04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq lr, #72, 28 @ 0x480 │ │ │ │ - orreq sp, r1, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq lr, #20, 28 @ 0x140 │ │ │ │ + cmpeq lr, #32, 28 @ 0x200 │ │ │ │ + orreq sp, r1, #120, 12 @ 0x7800000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 4413c0 <__cxa_atexit@plt+0x42acb0> │ │ │ │ - cmpeq lr, #152, 28 @ 0x980 │ │ │ │ + b 4413e8 <__cxa_atexit@plt+0x42acd8> │ │ │ │ + cmpeq lr, #112, 28 @ 0x700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 440358 <__cxa_atexit@plt+0x429c48> │ │ │ │ - ldr r2, [pc, #68] @ 440364 <__cxa_atexit@plt+0x429c54> │ │ │ │ + bhi 440380 <__cxa_atexit@plt+0x429c70> │ │ │ │ + ldr r2, [pc, #68] @ 44038c <__cxa_atexit@plt+0x429c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 440350 <__cxa_atexit@plt+0x429c40> │ │ │ │ - ldr r3, [pc, #48] @ 440368 <__cxa_atexit@plt+0x429c58> │ │ │ │ + beq 440378 <__cxa_atexit@plt+0x429c68> │ │ │ │ + ldr r3, [pc, #48] @ 440390 <__cxa_atexit@plt+0x429c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 44036c <__cxa_atexit@plt+0x429c5c> │ │ │ │ + ldr r3, [pc, #36] @ 440394 <__cxa_atexit@plt+0x429c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq lr, r1, #8, 8 @ 0x8000000 │ │ │ │ - cmpeq lr, #36, 28 @ 0x240 │ │ │ │ + orreq lr, r1, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44039c <__cxa_atexit@plt+0x429c8c> │ │ │ │ + ldr r3, [pc, #24] @ 4403c4 <__cxa_atexit@plt+0x429cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 4403a0 <__cxa_atexit@plt+0x429c90> │ │ │ │ + ldr r3, [pc, #12] @ 4403c8 <__cxa_atexit@plt+0x429cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq lr, r1, #188, 6 @ 0xf0000002 │ │ │ │ - cmpeq lr, #240, 26 @ 0x3c00 │ │ │ │ + orreq lr, r1, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq lr, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44043c <__cxa_atexit@plt+0x429d2c> │ │ │ │ + ldr r7, [pc, #132] @ 440464 <__cxa_atexit@plt+0x429d54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 440418 <__cxa_atexit@plt+0x429d08> │ │ │ │ - ldr r3, [pc, #116] @ 440440 <__cxa_atexit@plt+0x429d30> │ │ │ │ + beq 440440 <__cxa_atexit@plt+0x429d30> │ │ │ │ + ldr r3, [pc, #116] @ 440468 <__cxa_atexit@plt+0x429d58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440424 <__cxa_atexit@plt+0x429d14> │ │ │ │ + beq 44044c <__cxa_atexit@plt+0x429d3c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440434 <__cxa_atexit@plt+0x429d24> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44045c <__cxa_atexit@plt+0x429d4c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44042c <__cxa_atexit@plt+0x429d1c> │ │ │ │ - ldr r3, [pc, #68] @ 440444 <__cxa_atexit@plt+0x429d34> │ │ │ │ + beq 440454 <__cxa_atexit@plt+0x429d44> │ │ │ │ + ldr r3, [pc, #68] @ 44046c <__cxa_atexit@plt+0x429d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 440448 <__cxa_atexit@plt+0x429d38> │ │ │ │ + ldr r3, [pc, #60] @ 440470 <__cxa_atexit@plt+0x429d60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq lr, r1, #72, 6 @ 0x20000001 │ │ │ │ - cmpeq lr, #72, 26 @ 0x1200 │ │ │ │ + orreq lr, r1, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 4404c4 <__cxa_atexit@plt+0x429db4> │ │ │ │ + ldr r3, [pc, #100] @ 4404ec <__cxa_atexit@plt+0x429ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4404ac <__cxa_atexit@plt+0x429d9c> │ │ │ │ + beq 4404d4 <__cxa_atexit@plt+0x429dc4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 4404bc <__cxa_atexit@plt+0x429dac> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 4404e4 <__cxa_atexit@plt+0x429dd4> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4404b4 <__cxa_atexit@plt+0x429da4> │ │ │ │ - ldr r3, [pc, #52] @ 4404c8 <__cxa_atexit@plt+0x429db8> │ │ │ │ + beq 4404dc <__cxa_atexit@plt+0x429dcc> │ │ │ │ + ldr r3, [pc, #52] @ 4404f0 <__cxa_atexit@plt+0x429de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 4404cc <__cxa_atexit@plt+0x429dbc> │ │ │ │ + ldr r3, [pc, #44] @ 4404f4 <__cxa_atexit@plt+0x429de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq lr, r1, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq lr, #196, 24 @ 0xc400 │ │ │ │ + orreq lr, r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440520 <__cxa_atexit@plt+0x429e10> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 440548 <__cxa_atexit@plt+0x429e38> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 440518 <__cxa_atexit@plt+0x429e08> │ │ │ │ - ldr r3, [pc, #40] @ 440528 <__cxa_atexit@plt+0x429e18> │ │ │ │ + beq 440540 <__cxa_atexit@plt+0x429e30> │ │ │ │ + ldr r3, [pc, #40] @ 440550 <__cxa_atexit@plt+0x429e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44052c <__cxa_atexit@plt+0x429e1c> │ │ │ │ + ldr r3, [pc, #32] @ 440554 <__cxa_atexit@plt+0x429e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq lr, r1, #72, 4 @ 0x80000004 │ │ │ │ - cmpeq lr, #88, 24 @ 0x5800 │ │ │ │ + orreq lr, r1, #32, 4 │ │ │ │ + cmpeq lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #32, 24 @ 0x2000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4405dc <__cxa_atexit@plt+0x429ecc> │ │ │ │ - ldr r2, [pc, #120] @ 4405e4 <__cxa_atexit@plt+0x429ed4> │ │ │ │ + bhi 440604 <__cxa_atexit@plt+0x429ef4> │ │ │ │ + ldr r2, [pc, #120] @ 44060c <__cxa_atexit@plt+0x429efc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4405c0 <__cxa_atexit@plt+0x429eb0> │ │ │ │ - ldr r2, [pc, #92] @ 4405e8 <__cxa_atexit@plt+0x429ed8> │ │ │ │ + beq 4405e8 <__cxa_atexit@plt+0x429ed8> │ │ │ │ + ldr r2, [pc, #92] @ 440610 <__cxa_atexit@plt+0x429f00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4405d0 <__cxa_atexit@plt+0x429ec0> │ │ │ │ - ldr r3, [pc, #64] @ 4405ec <__cxa_atexit@plt+0x429edc> │ │ │ │ + beq 4405f8 <__cxa_atexit@plt+0x429ee8> │ │ │ │ + ldr r3, [pc, #64] @ 440614 <__cxa_atexit@plt+0x429f04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #124, 22 @ 0x1f000 │ │ │ │ + cmpeq lr, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 440640 <__cxa_atexit@plt+0x429f30> │ │ │ │ + ldr r3, [pc, #60] @ 440668 <__cxa_atexit@plt+0x429f58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440638 <__cxa_atexit@plt+0x429f28> │ │ │ │ - ldr r3, [pc, #32] @ 440644 <__cxa_atexit@plt+0x429f34> │ │ │ │ + beq 440660 <__cxa_atexit@plt+0x429f50> │ │ │ │ + ldr r3, [pc, #32] @ 44066c <__cxa_atexit@plt+0x429f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #36, 22 @ 0x9000 │ │ │ │ + cmpeq lr, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 440674 <__cxa_atexit@plt+0x429f64> │ │ │ │ + ldr r3, [pc, #24] @ 44069c <__cxa_atexit@plt+0x429f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 440694 <__cxa_atexit@plt+0x429f84> │ │ │ │ + ldr r7, [pc, #12] @ 4406bc <__cxa_atexit@plt+0x429fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #156, 6 @ 0x70000002 │ │ │ │ - cmpeq lr, #220, 20 @ 0xdc000 │ │ │ │ + orreq sp, r1, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq lr, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44073c <__cxa_atexit@plt+0x42a02c> │ │ │ │ - ldr r3, [pc, #156] @ 440758 <__cxa_atexit@plt+0x42a048> │ │ │ │ + bhi 440764 <__cxa_atexit@plt+0x42a054> │ │ │ │ + ldr r3, [pc, #156] @ 440780 <__cxa_atexit@plt+0x42a070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440730 <__cxa_atexit@plt+0x42a020> │ │ │ │ + beq 440758 <__cxa_atexit@plt+0x42a048> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 440744 <__cxa_atexit@plt+0x42a034> │ │ │ │ - ldr r2, [pc, #108] @ 44075c <__cxa_atexit@plt+0x42a04c> │ │ │ │ + bcc 44076c <__cxa_atexit@plt+0x42a05c> │ │ │ │ + ldr r2, [pc, #108] @ 440784 <__cxa_atexit@plt+0x42a074> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #96] @ 440760 <__cxa_atexit@plt+0x42a050> │ │ │ │ + ldr lr, [pc, #96] @ 440788 <__cxa_atexit@plt+0x42a078> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r6, [pc, #72] @ 440764 <__cxa_atexit@plt+0x42a054> │ │ │ │ + ldr r6, [pc, #72] @ 44078c <__cxa_atexit@plt+0x42a07c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - orreq lr, r1, #48 @ 0x30 │ │ │ │ - cmpeq lr, #16, 20 @ 0x10000 │ │ │ │ + orreq lr, r1, #8 │ │ │ │ + cmpeq lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4407cc <__cxa_atexit@plt+0x42a0bc> │ │ │ │ - ldr r2, [pc, #72] @ 4407d8 <__cxa_atexit@plt+0x42a0c8> │ │ │ │ + bcc 4407f4 <__cxa_atexit@plt+0x42a0e4> │ │ │ │ + ldr r2, [pc, #72] @ 440800 <__cxa_atexit@plt+0x42a0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #68] @ 4407dc <__cxa_atexit@plt+0x42a0cc> │ │ │ │ + ldr lr, [pc, #68] @ 440804 <__cxa_atexit@plt+0x42a0f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #40] @ 4407e0 <__cxa_atexit@plt+0x42a0d0> │ │ │ │ + ldr r0, [pc, #40] @ 440808 <__cxa_atexit@plt+0x42a0f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sp, r1, #148, 30 @ 0x250 │ │ │ │ + orreq sp, r1, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 440824 <__cxa_atexit@plt+0x42a114> │ │ │ │ + bcc 44084c <__cxa_atexit@plt+0x42a13c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 440830 <__cxa_atexit@plt+0x42a120> │ │ │ │ + ldr r1, [pc, #28] @ 440858 <__cxa_atexit@plt+0x42a148> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sp, r1, #248, 2 @ 0x3e │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sp, r1, #208, 2 @ 0x34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq lr, #72, 18 @ 0x120000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq lr, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4408a8 <__cxa_atexit@plt+0x42a198> │ │ │ │ - ldr r2, [pc, #68] @ 4408b4 <__cxa_atexit@plt+0x42a1a4> │ │ │ │ + bhi 4408d0 <__cxa_atexit@plt+0x42a1c0> │ │ │ │ + ldr r2, [pc, #68] @ 4408dc <__cxa_atexit@plt+0x42a1cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4408a0 <__cxa_atexit@plt+0x42a190> │ │ │ │ - ldr r3, [pc, #48] @ 4408b8 <__cxa_atexit@plt+0x42a1a8> │ │ │ │ + beq 4408c8 <__cxa_atexit@plt+0x42a1b8> │ │ │ │ + ldr r3, [pc, #48] @ 4408e0 <__cxa_atexit@plt+0x42a1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 4408bc <__cxa_atexit@plt+0x42a1ac> │ │ │ │ + ldr r3, [pc, #36] @ 4408e4 <__cxa_atexit@plt+0x42a1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq sp, r1, #184, 28 @ 0xb80 │ │ │ │ - cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ + orreq sp, r1, #144, 28 @ 0x900 │ │ │ │ + cmpeq lr, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4408ec <__cxa_atexit@plt+0x42a1dc> │ │ │ │ + ldr r3, [pc, #24] @ 440914 <__cxa_atexit@plt+0x42a204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 4408f0 <__cxa_atexit@plt+0x42a1e0> │ │ │ │ + ldr r3, [pc, #12] @ 440918 <__cxa_atexit@plt+0x42a208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r1, #108, 28 @ 0x6c0 │ │ │ │ - cmpeq lr, #160, 16 @ 0xa00000 │ │ │ │ + orreq sp, r1, #68, 28 @ 0x440 │ │ │ │ + cmpeq lr, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44098c <__cxa_atexit@plt+0x42a27c> │ │ │ │ + ldr r7, [pc, #132] @ 4409b4 <__cxa_atexit@plt+0x42a2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 440968 <__cxa_atexit@plt+0x42a258> │ │ │ │ - ldr r3, [pc, #116] @ 440990 <__cxa_atexit@plt+0x42a280> │ │ │ │ + beq 440990 <__cxa_atexit@plt+0x42a280> │ │ │ │ + ldr r3, [pc, #116] @ 4409b8 <__cxa_atexit@plt+0x42a2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440974 <__cxa_atexit@plt+0x42a264> │ │ │ │ + beq 44099c <__cxa_atexit@plt+0x42a28c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440984 <__cxa_atexit@plt+0x42a274> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 4409ac <__cxa_atexit@plt+0x42a29c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44097c <__cxa_atexit@plt+0x42a26c> │ │ │ │ - ldr r3, [pc, #68] @ 440994 <__cxa_atexit@plt+0x42a284> │ │ │ │ + beq 4409a4 <__cxa_atexit@plt+0x42a294> │ │ │ │ + ldr r3, [pc, #68] @ 4409bc <__cxa_atexit@plt+0x42a2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 440998 <__cxa_atexit@plt+0x42a288> │ │ │ │ + ldr r3, [pc, #60] @ 4409c0 <__cxa_atexit@plt+0x42a2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq sp, r1, #248, 26 @ 0x3e00 │ │ │ │ - cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ + orreq sp, r1, #208, 26 @ 0x3400 │ │ │ │ + cmpeq lr, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 440a14 <__cxa_atexit@plt+0x42a304> │ │ │ │ + ldr r3, [pc, #100] @ 440a3c <__cxa_atexit@plt+0x42a32c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4409fc <__cxa_atexit@plt+0x42a2ec> │ │ │ │ + beq 440a24 <__cxa_atexit@plt+0x42a314> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440a0c <__cxa_atexit@plt+0x42a2fc> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 440a34 <__cxa_atexit@plt+0x42a324> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 440a04 <__cxa_atexit@plt+0x42a2f4> │ │ │ │ - ldr r3, [pc, #52] @ 440a18 <__cxa_atexit@plt+0x42a308> │ │ │ │ + beq 440a2c <__cxa_atexit@plt+0x42a31c> │ │ │ │ + ldr r3, [pc, #52] @ 440a40 <__cxa_atexit@plt+0x42a330> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 440a1c <__cxa_atexit@plt+0x42a30c> │ │ │ │ + ldr r3, [pc, #44] @ 440a44 <__cxa_atexit@plt+0x42a334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq sp, r1, #100, 26 @ 0x1900 │ │ │ │ - cmpeq lr, #116, 14 @ 0x1d00000 │ │ │ │ + orreq sp, r1, #60, 26 @ 0xf00 │ │ │ │ + cmpeq lr, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440a70 <__cxa_atexit@plt+0x42a360> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 440a98 <__cxa_atexit@plt+0x42a388> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 440a68 <__cxa_atexit@plt+0x42a358> │ │ │ │ - ldr r3, [pc, #40] @ 440a78 <__cxa_atexit@plt+0x42a368> │ │ │ │ + beq 440a90 <__cxa_atexit@plt+0x42a380> │ │ │ │ + ldr r3, [pc, #40] @ 440aa0 <__cxa_atexit@plt+0x42a390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 440a7c <__cxa_atexit@plt+0x42a36c> │ │ │ │ + ldr r3, [pc, #32] @ 440aa4 <__cxa_atexit@plt+0x42a394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq sp, r1, #248, 24 @ 0xf800 │ │ │ │ - cmpeq lr, #8, 14 @ 0x200000 │ │ │ │ + orreq sp, r1, #208, 24 @ 0xd000 │ │ │ │ + cmpeq lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #208, 12 @ 0xd000000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 440b2c <__cxa_atexit@plt+0x42a41c> │ │ │ │ - ldr r2, [pc, #120] @ 440b34 <__cxa_atexit@plt+0x42a424> │ │ │ │ + bhi 440b54 <__cxa_atexit@plt+0x42a444> │ │ │ │ + ldr r2, [pc, #120] @ 440b5c <__cxa_atexit@plt+0x42a44c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 440b10 <__cxa_atexit@plt+0x42a400> │ │ │ │ - ldr r2, [pc, #92] @ 440b38 <__cxa_atexit@plt+0x42a428> │ │ │ │ + beq 440b38 <__cxa_atexit@plt+0x42a428> │ │ │ │ + ldr r2, [pc, #92] @ 440b60 <__cxa_atexit@plt+0x42a450> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440b20 <__cxa_atexit@plt+0x42a410> │ │ │ │ - ldr r3, [pc, #64] @ 440b3c <__cxa_atexit@plt+0x42a42c> │ │ │ │ + beq 440b48 <__cxa_atexit@plt+0x42a438> │ │ │ │ + ldr r3, [pc, #64] @ 440b64 <__cxa_atexit@plt+0x42a454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 440b90 <__cxa_atexit@plt+0x42a480> │ │ │ │ + ldr r3, [pc, #60] @ 440bb8 <__cxa_atexit@plt+0x42a4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440b88 <__cxa_atexit@plt+0x42a478> │ │ │ │ - ldr r3, [pc, #32] @ 440b94 <__cxa_atexit@plt+0x42a484> │ │ │ │ + beq 440bb0 <__cxa_atexit@plt+0x42a4a0> │ │ │ │ + ldr r3, [pc, #32] @ 440bbc <__cxa_atexit@plt+0x42a4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq lr, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 440bc4 <__cxa_atexit@plt+0x42a4b4> │ │ │ │ + ldr r3, [pc, #24] @ 440bec <__cxa_atexit@plt+0x42a4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 440be4 <__cxa_atexit@plt+0x42a4d4> │ │ │ │ + ldr r7, [pc, #12] @ 440c0c <__cxa_atexit@plt+0x42a4fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #76, 28 @ 0x4c0 │ │ │ │ - cmpeq lr, #140, 10 @ 0x23000000 │ │ │ │ + orreq ip, r1, #36, 28 @ 0x240 │ │ │ │ + cmpeq lr, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 440c8c <__cxa_atexit@plt+0x42a57c> │ │ │ │ - ldr r3, [pc, #156] @ 440ca8 <__cxa_atexit@plt+0x42a598> │ │ │ │ + bhi 440cb4 <__cxa_atexit@plt+0x42a5a4> │ │ │ │ + ldr r3, [pc, #156] @ 440cd0 <__cxa_atexit@plt+0x42a5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440c80 <__cxa_atexit@plt+0x42a570> │ │ │ │ + beq 440ca8 <__cxa_atexit@plt+0x42a598> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 440c94 <__cxa_atexit@plt+0x42a584> │ │ │ │ - ldr r2, [pc, #108] @ 440cac <__cxa_atexit@plt+0x42a59c> │ │ │ │ + bcc 440cbc <__cxa_atexit@plt+0x42a5ac> │ │ │ │ + ldr r2, [pc, #108] @ 440cd4 <__cxa_atexit@plt+0x42a5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #96] @ 440cb0 <__cxa_atexit@plt+0x42a5a0> │ │ │ │ + ldr lr, [pc, #96] @ 440cd8 <__cxa_atexit@plt+0x42a5c8> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r6, [pc, #72] @ 440cb4 <__cxa_atexit@plt+0x42a5a4> │ │ │ │ + ldr r6, [pc, #72] @ 440cdc <__cxa_atexit@plt+0x42a5cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - orreq sp, r1, #224, 20 @ 0xe0000 │ │ │ │ - cmpeq lr, #192, 8 @ 0xc0000000 │ │ │ │ + orreq sp, r1, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq lr, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 440d1c <__cxa_atexit@plt+0x42a60c> │ │ │ │ - ldr r2, [pc, #72] @ 440d28 <__cxa_atexit@plt+0x42a618> │ │ │ │ + bcc 440d44 <__cxa_atexit@plt+0x42a634> │ │ │ │ + ldr r2, [pc, #72] @ 440d50 <__cxa_atexit@plt+0x42a640> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #68] @ 440d2c <__cxa_atexit@plt+0x42a61c> │ │ │ │ + ldr lr, [pc, #68] @ 440d54 <__cxa_atexit@plt+0x42a644> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #40] @ 440d30 <__cxa_atexit@plt+0x42a620> │ │ │ │ + ldr r0, [pc, #40] @ 440d58 <__cxa_atexit@plt+0x42a648> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sp, r1, #68, 20 @ 0x44000 │ │ │ │ + orreq sp, r1, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 440d74 <__cxa_atexit@plt+0x42a664> │ │ │ │ + bcc 440d9c <__cxa_atexit@plt+0x42a68c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 440d80 <__cxa_atexit@plt+0x42a670> │ │ │ │ + ldr r1, [pc, #28] @ 440da8 <__cxa_atexit@plt+0x42a698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r1, #168, 24 @ 0xa800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r1, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq lr, #24, 8 @ 0x18000000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq lr, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 440dd4 <__cxa_atexit@plt+0x42a6c4> │ │ │ │ - ldr r2, [pc, #32] @ 440ddc <__cxa_atexit@plt+0x42a6cc> │ │ │ │ + bhi 440dfc <__cxa_atexit@plt+0x42a6ec> │ │ │ │ + ldr r2, [pc, #32] @ 440e04 <__cxa_atexit@plt+0x42a6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r1, r8, r9, sl} │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq lr, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 440e40 <__cxa_atexit@plt+0x42a730> │ │ │ │ - ldr r8, [pc, #68] @ 440e4c <__cxa_atexit@plt+0x42a73c> │ │ │ │ + bcc 440e68 <__cxa_atexit@plt+0x42a758> │ │ │ │ + ldr r8, [pc, #68] @ 440e74 <__cxa_atexit@plt+0x42a764> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #64] @ 440e50 <__cxa_atexit@plt+0x42a740> │ │ │ │ + ldr r1, [pc, #64] @ 440e78 <__cxa_atexit@plt+0x42a768> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 440e54 <__cxa_atexit@plt+0x42a744> │ │ │ │ + ldr lr, [pc, #60] @ 440e7c <__cxa_atexit@plt+0x42a76c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r2, r6, #15 │ │ │ │ stmib r3, {r1, r7, r8} │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq lr, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 440eb8 <__cxa_atexit@plt+0x42a7a8> │ │ │ │ - ldr r2, [pc, #68] @ 440ec4 <__cxa_atexit@plt+0x42a7b4> │ │ │ │ + bhi 440ee0 <__cxa_atexit@plt+0x42a7d0> │ │ │ │ + ldr r2, [pc, #68] @ 440eec <__cxa_atexit@plt+0x42a7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 440eb0 <__cxa_atexit@plt+0x42a7a0> │ │ │ │ - ldr r3, [pc, #48] @ 440ec8 <__cxa_atexit@plt+0x42a7b8> │ │ │ │ + beq 440ed8 <__cxa_atexit@plt+0x42a7c8> │ │ │ │ + ldr r3, [pc, #48] @ 440ef0 <__cxa_atexit@plt+0x42a7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 440ecc <__cxa_atexit@plt+0x42a7bc> │ │ │ │ + ldr r3, [pc, #36] @ 440ef4 <__cxa_atexit@plt+0x42a7e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq sp, r1, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq lr, #196, 4 @ 0x4000000c │ │ │ │ + orreq sp, r1, #128, 16 @ 0x800000 │ │ │ │ + cmpeq lr, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 440efc <__cxa_atexit@plt+0x42a7ec> │ │ │ │ + ldr r3, [pc, #24] @ 440f24 <__cxa_atexit@plt+0x42a814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 440f00 <__cxa_atexit@plt+0x42a7f0> │ │ │ │ + ldr r3, [pc, #12] @ 440f28 <__cxa_atexit@plt+0x42a818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r1, #92, 16 @ 0x5c0000 │ │ │ │ - cmpeq lr, #144, 4 │ │ │ │ + orreq sp, r1, #52, 16 @ 0x340000 │ │ │ │ + cmpeq lr, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 440f9c <__cxa_atexit@plt+0x42a88c> │ │ │ │ + ldr r7, [pc, #132] @ 440fc4 <__cxa_atexit@plt+0x42a8b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 440f78 <__cxa_atexit@plt+0x42a868> │ │ │ │ - ldr r3, [pc, #116] @ 440fa0 <__cxa_atexit@plt+0x42a890> │ │ │ │ + beq 440fa0 <__cxa_atexit@plt+0x42a890> │ │ │ │ + ldr r3, [pc, #116] @ 440fc8 <__cxa_atexit@plt+0x42a8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 440f84 <__cxa_atexit@plt+0x42a874> │ │ │ │ + beq 440fac <__cxa_atexit@plt+0x42a89c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 440f94 <__cxa_atexit@plt+0x42a884> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 440fbc <__cxa_atexit@plt+0x42a8ac> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 440f8c <__cxa_atexit@plt+0x42a87c> │ │ │ │ - ldr r3, [pc, #68] @ 440fa4 <__cxa_atexit@plt+0x42a894> │ │ │ │ + beq 440fb4 <__cxa_atexit@plt+0x42a8a4> │ │ │ │ + ldr r3, [pc, #68] @ 440fcc <__cxa_atexit@plt+0x42a8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 440fa8 <__cxa_atexit@plt+0x42a898> │ │ │ │ + ldr r3, [pc, #60] @ 440fd0 <__cxa_atexit@plt+0x42a8c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq sp, r1, #232, 14 @ 0x3a00000 │ │ │ │ - cmpeq lr, #232, 2 @ 0x3a │ │ │ │ + orreq sp, r1, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq lr, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 441024 <__cxa_atexit@plt+0x42a914> │ │ │ │ + ldr r3, [pc, #100] @ 44104c <__cxa_atexit@plt+0x42a93c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44100c <__cxa_atexit@plt+0x42a8fc> │ │ │ │ + beq 441034 <__cxa_atexit@plt+0x42a924> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44101c <__cxa_atexit@plt+0x42a90c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 441044 <__cxa_atexit@plt+0x42a934> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 441014 <__cxa_atexit@plt+0x42a904> │ │ │ │ - ldr r3, [pc, #52] @ 441028 <__cxa_atexit@plt+0x42a918> │ │ │ │ + beq 44103c <__cxa_atexit@plt+0x42a92c> │ │ │ │ + ldr r3, [pc, #52] @ 441050 <__cxa_atexit@plt+0x42a940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44102c <__cxa_atexit@plt+0x42a91c> │ │ │ │ + ldr r3, [pc, #44] @ 441054 <__cxa_atexit@plt+0x42a944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq sp, r1, #84, 14 @ 0x1500000 │ │ │ │ - cmpeq lr, #100, 2 │ │ │ │ + orreq sp, r1, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq lr, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 441080 <__cxa_atexit@plt+0x42a970> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 4410a8 <__cxa_atexit@plt+0x42a998> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 441078 <__cxa_atexit@plt+0x42a968> │ │ │ │ - ldr r3, [pc, #40] @ 441088 <__cxa_atexit@plt+0x42a978> │ │ │ │ + beq 4410a0 <__cxa_atexit@plt+0x42a990> │ │ │ │ + ldr r3, [pc, #40] @ 4410b0 <__cxa_atexit@plt+0x42a9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44108c <__cxa_atexit@plt+0x42a97c> │ │ │ │ + ldr r3, [pc, #32] @ 4410b4 <__cxa_atexit@plt+0x42a9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq sp, r1, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq lr, #248 @ 0xf8 │ │ │ │ + orreq sp, r1, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq lr, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #192 @ 0xc0 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #152 @ 0x98 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44113c <__cxa_atexit@plt+0x42aa2c> │ │ │ │ - ldr r2, [pc, #120] @ 441144 <__cxa_atexit@plt+0x42aa34> │ │ │ │ + bhi 441164 <__cxa_atexit@plt+0x42aa54> │ │ │ │ + ldr r2, [pc, #120] @ 44116c <__cxa_atexit@plt+0x42aa5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 441120 <__cxa_atexit@plt+0x42aa10> │ │ │ │ - ldr r2, [pc, #92] @ 441148 <__cxa_atexit@plt+0x42aa38> │ │ │ │ + beq 441148 <__cxa_atexit@plt+0x42aa38> │ │ │ │ + ldr r2, [pc, #92] @ 441170 <__cxa_atexit@plt+0x42aa60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441130 <__cxa_atexit@plt+0x42aa20> │ │ │ │ - ldr r3, [pc, #64] @ 44114c <__cxa_atexit@plt+0x42aa3c> │ │ │ │ + beq 441158 <__cxa_atexit@plt+0x42aa48> │ │ │ │ + ldr r3, [pc, #64] @ 441174 <__cxa_atexit@plt+0x42aa64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #28 │ │ │ │ + cmpeq lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 4411a0 <__cxa_atexit@plt+0x42aa90> │ │ │ │ + ldr r3, [pc, #60] @ 4411c8 <__cxa_atexit@plt+0x42aab8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441198 <__cxa_atexit@plt+0x42aa88> │ │ │ │ - ldr r3, [pc, #32] @ 4411a4 <__cxa_atexit@plt+0x42aa94> │ │ │ │ + beq 4411c0 <__cxa_atexit@plt+0x42aab0> │ │ │ │ + ldr r3, [pc, #32] @ 4411cc <__cxa_atexit@plt+0x42aabc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + cmpeq lr, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4411d4 <__cxa_atexit@plt+0x42aac4> │ │ │ │ + ldr r3, [pc, #24] @ 4411fc <__cxa_atexit@plt+0x42aaec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 108aec0 <__cxa_atexit@plt+0x10747b0> │ │ │ │ + b 108af98 <__cxa_atexit@plt+0x1074888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4411f4 <__cxa_atexit@plt+0x42aae4> │ │ │ │ + ldr r7, [pc, #12] @ 44121c <__cxa_atexit@plt+0x42ab0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq lr, #124, 30 @ 0x1f0 │ │ │ │ + orreq ip, r1, #20, 16 @ 0x140000 │ │ │ │ + cmpeq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44129c <__cxa_atexit@plt+0x42ab8c> │ │ │ │ - ldr r3, [pc, #156] @ 4412b8 <__cxa_atexit@plt+0x42aba8> │ │ │ │ + bhi 4412c4 <__cxa_atexit@plt+0x42abb4> │ │ │ │ + ldr r3, [pc, #156] @ 4412e0 <__cxa_atexit@plt+0x42abd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441290 <__cxa_atexit@plt+0x42ab80> │ │ │ │ + beq 4412b8 <__cxa_atexit@plt+0x42aba8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4412a4 <__cxa_atexit@plt+0x42ab94> │ │ │ │ - ldr r2, [pc, #108] @ 4412bc <__cxa_atexit@plt+0x42abac> │ │ │ │ + bcc 4412cc <__cxa_atexit@plt+0x42abbc> │ │ │ │ + ldr r2, [pc, #108] @ 4412e4 <__cxa_atexit@plt+0x42abd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #96] @ 4412c0 <__cxa_atexit@plt+0x42abb0> │ │ │ │ + ldr lr, [pc, #96] @ 4412e8 <__cxa_atexit@plt+0x42abd8> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r6, [pc, #72] @ 4412c4 <__cxa_atexit@plt+0x42abb4> │ │ │ │ + ldr r6, [pc, #72] @ 4412ec <__cxa_atexit@plt+0x42abdc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - orreq sp, r1, #208, 8 @ 0xd0000000 │ │ │ │ - cmpeq lr, #176, 28 @ 0xb00 │ │ │ │ + orreq sp, r1, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq lr, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44132c <__cxa_atexit@plt+0x42ac1c> │ │ │ │ - ldr r2, [pc, #72] @ 441338 <__cxa_atexit@plt+0x42ac28> │ │ │ │ + bcc 441354 <__cxa_atexit@plt+0x42ac44> │ │ │ │ + ldr r2, [pc, #72] @ 441360 <__cxa_atexit@plt+0x42ac50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #68] @ 44133c <__cxa_atexit@plt+0x42ac2c> │ │ │ │ + ldr lr, [pc, #68] @ 441364 <__cxa_atexit@plt+0x42ac54> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #40] @ 441340 <__cxa_atexit@plt+0x42ac30> │ │ │ │ + ldr r0, [pc, #40] @ 441368 <__cxa_atexit@plt+0x42ac58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 1092e44 <__cxa_atexit@plt+0x107c734> │ │ │ │ + b 1092f1c <__cxa_atexit@plt+0x107c80c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sp, r1, #52, 8 @ 0x34000000 │ │ │ │ + orreq sp, r1, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 441384 <__cxa_atexit@plt+0x42ac74> │ │ │ │ + bcc 4413ac <__cxa_atexit@plt+0x42ac9c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 441390 <__cxa_atexit@plt+0x42ac80> │ │ │ │ + ldr r1, [pc, #28] @ 4413b8 <__cxa_atexit@plt+0x42aca8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r1, #152, 12 @ 0x9800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r1, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq lr, #0, 28 │ │ │ │ + cmpeq lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4413f0 <__cxa_atexit@plt+0x42ace0> │ │ │ │ - ldr r2, [pc, #52] @ 441408 <__cxa_atexit@plt+0x42acf8> │ │ │ │ + bhi 441418 <__cxa_atexit@plt+0x42ad08> │ │ │ │ + ldr r2, [pc, #52] @ 441430 <__cxa_atexit@plt+0x42ad20> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #20] @ 44140c <__cxa_atexit@plt+0x42acfc> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #20] @ 441434 <__cxa_atexit@plt+0x42ad24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ - cmpeq lr, #164, 26 @ 0x2900 │ │ │ │ + cmpeq lr, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq lr, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4414a0 <__cxa_atexit@plt+0x42ad90> │ │ │ │ + bcc 4414c8 <__cxa_atexit@plt+0x42adb8> │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ ldr r9, [r2, #-4] │ │ │ │ ldr r8, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 441464 <__cxa_atexit@plt+0x42ad54> │ │ │ │ + beq 44148c <__cxa_atexit@plt+0x42ad7c> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 44148c <__cxa_atexit@plt+0x42ad7c> │ │ │ │ - ldr r7, [pc, #100] @ 4414b8 <__cxa_atexit@plt+0x42ada8> │ │ │ │ + bne 4414b4 <__cxa_atexit@plt+0x42ada4> │ │ │ │ + ldr r7, [pc, #100] @ 4414e0 <__cxa_atexit@plt+0x42add0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, #1 │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ - ldr r7, [pc, #72] @ 4414b4 <__cxa_atexit@plt+0x42ada4> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ + ldr r7, [pc, #72] @ 4414dc <__cxa_atexit@plt+0x42adcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r5, [pc, #28] @ 4414b0 <__cxa_atexit@plt+0x42ada0> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r5, [pc, #28] @ 4414d8 <__cxa_atexit@plt+0x42adc8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 108c34c <__cxa_atexit@plt+0x1075c3c> │ │ │ │ + b 108c424 <__cxa_atexit@plt+0x1075d14> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq lr, #232, 24 @ 0xe800 │ │ │ │ + cmpeq lr, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44151c <__cxa_atexit@plt+0x42ae0c> │ │ │ │ - ldr r8, [pc, #68] @ 441528 <__cxa_atexit@plt+0x42ae18> │ │ │ │ + bcc 441544 <__cxa_atexit@plt+0x42ae34> │ │ │ │ + ldr r8, [pc, #68] @ 441550 <__cxa_atexit@plt+0x42ae40> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #64] @ 44152c <__cxa_atexit@plt+0x42ae1c> │ │ │ │ + ldr r1, [pc, #64] @ 441554 <__cxa_atexit@plt+0x42ae44> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 441530 <__cxa_atexit@plt+0x42ae20> │ │ │ │ + ldr lr, [pc, #60] @ 441558 <__cxa_atexit@plt+0x42ae48> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r2, r6, #15 │ │ │ │ stmib r3, {r1, r7, r8} │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq lr, #112, 24 @ 0x7000 │ │ │ │ + cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 441594 <__cxa_atexit@plt+0x42ae84> │ │ │ │ - ldr r8, [pc, #68] @ 4415a0 <__cxa_atexit@plt+0x42ae90> │ │ │ │ + bcc 4415bc <__cxa_atexit@plt+0x42aeac> │ │ │ │ + ldr r8, [pc, #68] @ 4415c8 <__cxa_atexit@plt+0x42aeb8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #64] @ 4415a4 <__cxa_atexit@plt+0x42ae94> │ │ │ │ + ldr r1, [pc, #64] @ 4415cc <__cxa_atexit@plt+0x42aebc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 4415a8 <__cxa_atexit@plt+0x42ae98> │ │ │ │ + ldr lr, [pc, #60] @ 4415d0 <__cxa_atexit@plt+0x42aec0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r2, r6, #15 │ │ │ │ stmib r3, {r1, r7, r8} │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff148 │ │ │ │ @ instruction: 0xffffeda0 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ - cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + cmpeq lr, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 441630 <__cxa_atexit@plt+0x42af20> │ │ │ │ - ldr r3, [pc, #136] @ 441658 <__cxa_atexit@plt+0x42af48> │ │ │ │ + bhi 441658 <__cxa_atexit@plt+0x42af48> │ │ │ │ + ldr r3, [pc, #136] @ 441680 <__cxa_atexit@plt+0x42af70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 441620 <__cxa_atexit@plt+0x42af10> │ │ │ │ + beq 441648 <__cxa_atexit@plt+0x42af38> │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr lr, [r8, #15] │ │ │ │ ldr r1, [r8, #19] │ │ │ │ ldr r2, [r8, #23] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 441640 <__cxa_atexit@plt+0x42af30> │ │ │ │ - ldr r3, [pc, #96] @ 441664 <__cxa_atexit@plt+0x42af54> │ │ │ │ + bhi 441668 <__cxa_atexit@plt+0x42af58> │ │ │ │ + ldr r3, [pc, #96] @ 44168c <__cxa_atexit@plt+0x42af7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 441660 <__cxa_atexit@plt+0x42af50> │ │ │ │ + ldr r7, [pc, #40] @ 441688 <__cxa_atexit@plt+0x42af78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 44165c <__cxa_atexit@plt+0x42af4c> │ │ │ │ + ldr r7, [pc, #20] @ 441684 <__cxa_atexit@plt+0x42af74> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq lr, #132, 22 @ 0x21000 │ │ │ │ - cmpeq lr, #156, 22 @ 0x27000 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ cmpeq lr, #92, 22 @ 0x17000 │ │ │ │ + cmpeq lr, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + cmpeq lr, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r8, [r7, #23] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3], #-16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4416b4 <__cxa_atexit@plt+0x42afa4> │ │ │ │ - ldr r1, [pc, #48] @ 4416cc <__cxa_atexit@plt+0x42afbc> │ │ │ │ + bhi 4416dc <__cxa_atexit@plt+0x42afcc> │ │ │ │ + ldr r1, [pc, #48] @ 4416f4 <__cxa_atexit@plt+0x42afe4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #20] @ 4416d0 <__cxa_atexit@plt+0x42afc0> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #20] @ 4416f8 <__cxa_atexit@plt+0x42afe8> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-12]! │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmpeq lr, #16, 22 @ 0x4000 │ │ │ │ - cmpeq lr, #64, 18 @ 0x100000 │ │ │ │ + cmpeq lr, #232, 20 @ 0xe8000 │ │ │ │ + cmpeq lr, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44173c <__cxa_atexit@plt+0x42b02c> │ │ │ │ - ldr r3, [pc, #84] @ 44174c <__cxa_atexit@plt+0x42b03c> │ │ │ │ + bhi 441764 <__cxa_atexit@plt+0x42b054> │ │ │ │ + ldr r3, [pc, #84] @ 441774 <__cxa_atexit@plt+0x42b064> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 44172c <__cxa_atexit@plt+0x42b01c> │ │ │ │ - ldr r7, [pc, #64] @ 441750 <__cxa_atexit@plt+0x42b040> │ │ │ │ + beq 441754 <__cxa_atexit@plt+0x42b044> │ │ │ │ + ldr r7, [pc, #64] @ 441778 <__cxa_atexit@plt+0x42b068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 441754 <__cxa_atexit@plt+0x42b044> │ │ │ │ + ldr r7, [pc, #16] @ 44177c <__cxa_atexit@plt+0x42b06c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq lr, #152, 20 @ 0x98000 │ │ │ │ - cmpeq lr, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq lr, #112, 20 @ 0x70000 │ │ │ │ + cmpeq lr, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 441780 <__cxa_atexit@plt+0x42b070> │ │ │ │ + ldr r2, [pc, #12] @ 4417a8 <__cxa_atexit@plt+0x42b098> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #148, 16 @ 0x940000 │ │ │ │ + cmpeq lr, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4417ac <__cxa_atexit@plt+0x42b09c> │ │ │ │ + ldr r3, [pc, #20] @ 4417d4 <__cxa_atexit@plt+0x42b0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 4417b0 <__cxa_atexit@plt+0x42b0a0> │ │ │ │ + ldr r9, [pc, #12] @ 4417d8 <__cxa_atexit@plt+0x42b0c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r1, #236, 6 @ 0xb0000003 │ │ │ │ + orreq ip, r1, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4417f8 <__cxa_atexit@plt+0x42b0e8> │ │ │ │ + bne 441820 <__cxa_atexit@plt+0x42b110> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 441804 <__cxa_atexit@plt+0x42b0f4> │ │ │ │ + bcc 44182c <__cxa_atexit@plt+0x42b11c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 441814 <__cxa_atexit@plt+0x42b104> │ │ │ │ + ldr r2, [pc, #44] @ 44183c <__cxa_atexit@plt+0x42b12c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ + b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r1, #16, 4 │ │ │ │ - cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r1, #232, 2 @ 0x3a │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 44186c <__cxa_atexit@plt+0x42b15c> │ │ │ │ + bhi 441894 <__cxa_atexit@plt+0x42b184> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 441864 <__cxa_atexit@plt+0x42b154> │ │ │ │ - ldr r8, [pc, #40] @ 441874 <__cxa_atexit@plt+0x42b164> │ │ │ │ + beq 44188c <__cxa_atexit@plt+0x42b17c> │ │ │ │ + ldr r8, [pc, #40] @ 44189c <__cxa_atexit@plt+0x42b18c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 441878 <__cxa_atexit@plt+0x42b168> │ │ │ │ + ldr r3, [pc, #36] @ 4418a0 <__cxa_atexit@plt+0x42b190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ + b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #822083584 @ 0x31000000 │ │ │ │ - orreq ip, r1, #12, 2 │ │ │ │ + teqeq lr, #37748736 @ 0x2400000 │ │ │ │ + orreq ip, r1, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4418b8 <__cxa_atexit@plt+0x42b1a8> │ │ │ │ - ldr r2, [pc, #40] @ 4418c0 <__cxa_atexit@plt+0x42b1b0> │ │ │ │ + bhi 4418e0 <__cxa_atexit@plt+0x42b1d0> │ │ │ │ + ldr r2, [pc, #40] @ 4418e8 <__cxa_atexit@plt+0x42b1d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 4418c4 <__cxa_atexit@plt+0x42b1b4> │ │ │ │ + ldr r1, [pc, #32] @ 4418ec <__cxa_atexit@plt+0x42b1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8ff124 <__cxa_atexit@plt+0x8e8a14> │ │ │ │ + b 8ff17c <__cxa_atexit@plt+0x8e8a6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq ip, r1, #108 @ 0x6c │ │ │ │ + orreq ip, r1, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4418fc <__cxa_atexit@plt+0x42b1ec> │ │ │ │ - ldr r2, [pc, #28] @ 441908 <__cxa_atexit@plt+0x42b1f8> │ │ │ │ + bcc 441924 <__cxa_atexit@plt+0x42b214> │ │ │ │ + ldr r2, [pc, #28] @ 441930 <__cxa_atexit@plt+0x42b220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r1, #0, 28 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r1, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 441950 <__cxa_atexit@plt+0x42b240> │ │ │ │ - ldr r7, [pc, #52] @ 441964 <__cxa_atexit@plt+0x42b254> │ │ │ │ + bhi 441978 <__cxa_atexit@plt+0x42b268> │ │ │ │ + ldr r7, [pc, #52] @ 44198c <__cxa_atexit@plt+0x42b27c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 441968 <__cxa_atexit@plt+0x42b258> │ │ │ │ + ldr r7, [pc, #44] @ 441990 <__cxa_atexit@plt+0x42b280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #36] @ 44196c <__cxa_atexit@plt+0x42b25c> │ │ │ │ + ldr r3, [pc, #36] @ 441994 <__cxa_atexit@plt+0x42b284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ - ldr r7, [pc, #24] @ 441970 <__cxa_atexit@plt+0x42b260> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ + ldr r7, [pc, #24] @ 441998 <__cxa_atexit@plt+0x42b288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq ip, r1, #180, 26 @ 0x2d00 │ │ │ │ - orreq ip, r1, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq lr, #68, 18 @ 0x110000 │ │ │ │ - cmpeq lr, #20, 18 @ 0x50000 │ │ │ │ + orreq ip, r1, #140, 26 @ 0x2300 │ │ │ │ + orreq ip, r1, #132, 26 @ 0x2100 │ │ │ │ + cmpeq lr, #28, 18 @ 0x70000 │ │ │ │ + cmpeq lr, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 441994 <__cxa_atexit@plt+0x42b284> │ │ │ │ + ldr r3, [pc, #12] @ 4419bc <__cxa_atexit@plt+0x42b2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8feedc <__cxa_atexit@plt+0x8e87cc> │ │ │ │ + b 8fef34 <__cxa_atexit@plt+0x8e8824> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4419d0 <__cxa_atexit@plt+0x42b2c0> │ │ │ │ - ldr r2, [pc, #32] @ 4419dc <__cxa_atexit@plt+0x42b2cc> │ │ │ │ + bcc 4419f8 <__cxa_atexit@plt+0x42b2e8> │ │ │ │ + ldr r2, [pc, #32] @ 441a04 <__cxa_atexit@plt+0x42b2f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmpeq lr, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq lr, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 441a28 <__cxa_atexit@plt+0x42b318> │ │ │ │ - ldr r7, [pc, #52] @ 441a3c <__cxa_atexit@plt+0x42b32c> │ │ │ │ + bhi 441a50 <__cxa_atexit@plt+0x42b340> │ │ │ │ + ldr r7, [pc, #52] @ 441a64 <__cxa_atexit@plt+0x42b354> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 441a40 <__cxa_atexit@plt+0x42b330> │ │ │ │ + ldr r7, [pc, #44] @ 441a68 <__cxa_atexit@plt+0x42b358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #36] @ 441a44 <__cxa_atexit@plt+0x42b334> │ │ │ │ + ldr r3, [pc, #36] @ 441a6c <__cxa_atexit@plt+0x42b35c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ - ldr r7, [pc, #24] @ 441a48 <__cxa_atexit@plt+0x42b338> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ + ldr r7, [pc, #24] @ 441a70 <__cxa_atexit@plt+0x42b360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - orreq ip, r1, #220, 24 @ 0xdc00 │ │ │ │ - orreq ip, r1, #212, 24 @ 0xd400 │ │ │ │ - cmpeq lr, #108, 16 @ 0x6c0000 │ │ │ │ + orreq ip, r1, #180, 24 @ 0xb400 │ │ │ │ + orreq ip, r1, #172, 24 @ 0xac00 │ │ │ │ + cmpeq lr, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 441a90 <__cxa_atexit@plt+0x42b380> │ │ │ │ - ldr r3, [pc, #52] @ 441aa8 <__cxa_atexit@plt+0x42b398> │ │ │ │ + bcc 441ab8 <__cxa_atexit@plt+0x42b3a8> │ │ │ │ + ldr r3, [pc, #52] @ 441ad0 <__cxa_atexit@plt+0x42b3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #44] @ 441aac <__cxa_atexit@plt+0x42b39c> │ │ │ │ + ldr r2, [pc, #44] @ 441ad4 <__cxa_atexit@plt+0x42b3c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r7, {r2, r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 441ab0 <__cxa_atexit@plt+0x42b3a0> │ │ │ │ + ldr r7, [pc, #24] @ 441ad8 <__cxa_atexit@plt+0x42b3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #176, 30 @ 0x2c0 │ │ │ │ - orreq fp, r1, #140, 30 @ 0x230 │ │ │ │ - cmpeq lr, #32, 16 @ 0x200000 │ │ │ │ + orreq fp, r1, #136, 30 @ 0x220 │ │ │ │ + orreq fp, r1, #100, 30 @ 0x190 │ │ │ │ + cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 441b24 <__cxa_atexit@plt+0x42b414> │ │ │ │ - ldr r7, [pc, #96] @ 441b38 <__cxa_atexit@plt+0x42b428> │ │ │ │ + bhi 441b4c <__cxa_atexit@plt+0x42b43c> │ │ │ │ + ldr r7, [pc, #96] @ 441b60 <__cxa_atexit@plt+0x42b450> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 441b10 <__cxa_atexit@plt+0x42b400> │ │ │ │ - ldr r3, [pc, #80] @ 441b3c <__cxa_atexit@plt+0x42b42c> │ │ │ │ + beq 441b38 <__cxa_atexit@plt+0x42b428> │ │ │ │ + ldr r3, [pc, #80] @ 441b64 <__cxa_atexit@plt+0x42b454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441b1c <__cxa_atexit@plt+0x42b40c> │ │ │ │ - ldr r3, [pc, #60] @ 441b40 <__cxa_atexit@plt+0x42b430> │ │ │ │ + beq 441b44 <__cxa_atexit@plt+0x42b434> │ │ │ │ + ldr r3, [pc, #60] @ 441b68 <__cxa_atexit@plt+0x42b458> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 441b44 <__cxa_atexit@plt+0x42b434> │ │ │ │ + ldr r7, [pc, #24] @ 441b6c <__cxa_atexit@plt+0x42b45c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq lr, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq lr, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 441b84 <__cxa_atexit@plt+0x42b474> │ │ │ │ + ldr r3, [pc, #44] @ 441bac <__cxa_atexit@plt+0x42b49c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441b7c <__cxa_atexit@plt+0x42b46c> │ │ │ │ - ldr r3, [pc, #24] @ 441b88 <__cxa_atexit@plt+0x42b478> │ │ │ │ + beq 441ba4 <__cxa_atexit@plt+0x42b494> │ │ │ │ + ldr r3, [pc, #24] @ 441bb0 <__cxa_atexit@plt+0x42b4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 441ba8 <__cxa_atexit@plt+0x42b498> │ │ │ │ + ldr r3, [pc, #12] @ 441bd0 <__cxa_atexit@plt+0x42b4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 441c04 <__cxa_atexit@plt+0x42b4f4> │ │ │ │ + ldr r3, [pc, #72] @ 441c2c <__cxa_atexit@plt+0x42b51c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 441bdc <__cxa_atexit@plt+0x42b4cc> │ │ │ │ + beq 441c04 <__cxa_atexit@plt+0x42b4f4> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 441bf0 <__cxa_atexit@plt+0x42b4e0> │ │ │ │ + bne 441c18 <__cxa_atexit@plt+0x42b508> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 441c0c <__cxa_atexit@plt+0x42b4fc> │ │ │ │ + ldr r7, [pc, #40] @ 441c34 <__cxa_atexit@plt+0x42b524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 441c08 <__cxa_atexit@plt+0x42b4f8> │ │ │ │ + ldr r7, [pc, #16] @ 441c30 <__cxa_atexit@plt+0x42b520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq fp, r1, #100, 26 @ 0x1900 │ │ │ │ - orreq fp, r1, #96, 26 @ 0x1800 │ │ │ │ + orreq fp, r1, #60, 26 @ 0xf00 │ │ │ │ + orreq fp, r1, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 441c44 <__cxa_atexit@plt+0x42b534> │ │ │ │ + ldr r2, [pc, #36] @ 441c6c <__cxa_atexit@plt+0x42b55c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 441c48 <__cxa_atexit@plt+0x42b538> │ │ │ │ + ldr r3, [pc, #32] @ 441c70 <__cxa_atexit@plt+0x42b560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #36, 26 @ 0x900 │ │ │ │ - orreq fp, r1, #52, 26 @ 0xd00 │ │ │ │ + orreq fp, r1, #252, 24 @ 0xfc00 │ │ │ │ + orreq fp, r1, #12, 26 @ 0x300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 441cbc <__cxa_atexit@plt+0x42b5ac> │ │ │ │ - ldr r7, [pc, #96] @ 441cd0 <__cxa_atexit@plt+0x42b5c0> │ │ │ │ + bhi 441ce4 <__cxa_atexit@plt+0x42b5d4> │ │ │ │ + ldr r7, [pc, #96] @ 441cf8 <__cxa_atexit@plt+0x42b5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 441ca8 <__cxa_atexit@plt+0x42b598> │ │ │ │ - ldr r3, [pc, #80] @ 441cd4 <__cxa_atexit@plt+0x42b5c4> │ │ │ │ + beq 441cd0 <__cxa_atexit@plt+0x42b5c0> │ │ │ │ + ldr r3, [pc, #80] @ 441cfc <__cxa_atexit@plt+0x42b5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 441cb4 <__cxa_atexit@plt+0x42b5a4> │ │ │ │ - ldr r3, [pc, #60] @ 441cd8 <__cxa_atexit@plt+0x42b5c8> │ │ │ │ + beq 441cdc <__cxa_atexit@plt+0x42b5cc> │ │ │ │ + ldr r3, [pc, #60] @ 441d00 <__cxa_atexit@plt+0x42b5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 441cdc <__cxa_atexit@plt+0x42b5cc> │ │ │ │ + ldr r7, [pc, #24] @ 441d04 <__cxa_atexit@plt+0x42b5f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq lr, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq lr, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 441d28 <__cxa_atexit@plt+0x42b618> │ │ │ │ - ldr r3, [pc, #56] @ 441d40 <__cxa_atexit@plt+0x42b630> │ │ │ │ + bcc 441d50 <__cxa_atexit@plt+0x42b640> │ │ │ │ + ldr r3, [pc, #56] @ 441d68 <__cxa_atexit@plt+0x42b658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #48] @ 441d44 <__cxa_atexit@plt+0x42b634> │ │ │ │ + ldr r2, [pc, #48] @ 441d6c <__cxa_atexit@plt+0x42b65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r7, {r2, r8} │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 441d48 <__cxa_atexit@plt+0x42b638> │ │ │ │ + ldr r7, [pc, #24] @ 441d70 <__cxa_atexit@plt+0x42b660> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #136, 18 @ 0x220000 │ │ │ │ - orreq fp, r1, #248, 24 @ 0xf800 │ │ │ │ - cmpeq lr, #248, 10 @ 0x3e000000 │ │ │ │ - cmpeq lr, #200, 4 @ 0x8000000c │ │ │ │ + orreq ip, r1, #96, 18 @ 0x180000 │ │ │ │ + orreq fp, r1, #208, 24 @ 0xd000 │ │ │ │ + cmpeq lr, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq lr, #160, 4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 441db0 <__cxa_atexit@plt+0x42b6a0> │ │ │ │ - ldr r3, [pc, #80] @ 441dc0 <__cxa_atexit@plt+0x42b6b0> │ │ │ │ + bhi 441dd8 <__cxa_atexit@plt+0x42b6c8> │ │ │ │ + ldr r3, [pc, #80] @ 441de8 <__cxa_atexit@plt+0x42b6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 441da0 <__cxa_atexit@plt+0x42b690> │ │ │ │ - ldr r7, [pc, #60] @ 441dc4 <__cxa_atexit@plt+0x42b6b4> │ │ │ │ + beq 441dc8 <__cxa_atexit@plt+0x42b6b8> │ │ │ │ + ldr r7, [pc, #60] @ 441dec <__cxa_atexit@plt+0x42b6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 441dc8 <__cxa_atexit@plt+0x42b6b8> │ │ │ │ + ldr r7, [pc, #16] @ 441df0 <__cxa_atexit@plt+0x42b6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq lr, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq lr, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq lr, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq lr, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 441df0 <__cxa_atexit@plt+0x42b6e0> │ │ │ │ + ldr r3, [pc, #16] @ 441e18 <__cxa_atexit@plt+0x42b708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq lr, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 441e1c <__cxa_atexit@plt+0x42b70c> │ │ │ │ + ldr r3, [pc, #20] @ 441e44 <__cxa_atexit@plt+0x42b734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 441e20 <__cxa_atexit@plt+0x42b710> │ │ │ │ + ldr r9, [pc, #12] @ 441e48 <__cxa_atexit@plt+0x42b738> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r1, #124, 26 @ 0x1f00 │ │ │ │ + orreq fp, r1, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 441e4c <__cxa_atexit@plt+0x42b73c> │ │ │ │ - ldr r7, [pc, #24] @ 441e58 <__cxa_atexit@plt+0x42b748> │ │ │ │ + bne 441e74 <__cxa_atexit@plt+0x42b764> │ │ │ │ + ldr r7, [pc, #24] @ 441e80 <__cxa_atexit@plt+0x42b770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785ee8 <__cxa_atexit@plt+0x76f7d8> │ │ │ │ - orreq fp, r1, #228, 22 @ 0x39000 │ │ │ │ - cmpeq lr, #40, 6 @ 0xa0000000 │ │ │ │ + b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ + orreq fp, r1, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq lr, #0, 6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 441e94 <__cxa_atexit@plt+0x42b784> │ │ │ │ - ldr r2, [pc, #28] @ 441e9c <__cxa_atexit@plt+0x42b78c> │ │ │ │ + bhi 441ebc <__cxa_atexit@plt+0x42b7ac> │ │ │ │ + ldr r2, [pc, #28] @ 441ec4 <__cxa_atexit@plt+0x42b7b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq lr, #192, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #144, 8 @ 0x90000000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 441ed8 <__cxa_atexit@plt+0x42b7c8> │ │ │ │ + ldr r3, [pc, #12] @ 441f00 <__cxa_atexit@plt+0x42b7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 471254 <__cxa_atexit@plt+0x45ab44> │ │ │ │ - orreq fp, r1, #136, 20 @ 0x88000 │ │ │ │ - cmpeq lr, #116, 8 @ 0x74000000 │ │ │ │ + b 47127c <__cxa_atexit@plt+0x45ab6c> │ │ │ │ + orreq fp, r1, #96, 20 @ 0x60000 │ │ │ │ + cmpeq lr, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 441f28 <__cxa_atexit@plt+0x42b818> │ │ │ │ - ldr r2, [pc, #48] @ 441f38 <__cxa_atexit@plt+0x42b828> │ │ │ │ + bcc 441f50 <__cxa_atexit@plt+0x42b840> │ │ │ │ + ldr r2, [pc, #48] @ 441f60 <__cxa_atexit@plt+0x42b850> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 441f3c <__cxa_atexit@plt+0x42b82c> │ │ │ │ + ldr r1, [pc, #44] @ 441f64 <__cxa_atexit@plt+0x42b854> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq lr, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq lr, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq lr, #48, 4 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq lr, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 441f8c <__cxa_atexit@plt+0x42b87c> │ │ │ │ - ldr r2, [pc, #28] @ 441f94 <__cxa_atexit@plt+0x42b884> │ │ │ │ + bhi 441fb4 <__cxa_atexit@plt+0x42b8a4> │ │ │ │ + ldr r2, [pc, #28] @ 441fbc <__cxa_atexit@plt+0x42b8ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, #240, 2 @ 0x3c │ │ │ │ + cmpeq lr, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #152, 6 @ 0x60000002 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 441fd0 <__cxa_atexit@plt+0x42b8c0> │ │ │ │ + ldr r3, [pc, #12] @ 441ff8 <__cxa_atexit@plt+0x42b8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 471254 <__cxa_atexit@plt+0x45ab44> │ │ │ │ - orreq fp, r1, #144, 18 @ 0x240000 │ │ │ │ - cmpeq lr, #124, 6 @ 0xf0000001 │ │ │ │ + b 47127c <__cxa_atexit@plt+0x45ab6c> │ │ │ │ + orreq fp, r1, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq lr, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 442020 <__cxa_atexit@plt+0x42b910> │ │ │ │ - ldr r2, [pc, #48] @ 442030 <__cxa_atexit@plt+0x42b920> │ │ │ │ + bcc 442048 <__cxa_atexit@plt+0x42b938> │ │ │ │ + ldr r2, [pc, #48] @ 442058 <__cxa_atexit@plt+0x42b948> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 442034 <__cxa_atexit@plt+0x42b924> │ │ │ │ + ldr r1, [pc, #44] @ 44205c <__cxa_atexit@plt+0x42b94c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq lr, #64, 6 │ │ │ │ + cmpeq lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq lr, #20, 6 @ 0x50000000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq lr, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4420d8 <__cxa_atexit@plt+0x42b9c8> │ │ │ │ + bhi 442100 <__cxa_atexit@plt+0x42b9f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4420e4 <__cxa_atexit@plt+0x42b9d4> │ │ │ │ - ldr lr, [pc, #112] @ 4420f4 <__cxa_atexit@plt+0x42b9e4> │ │ │ │ + bcc 44210c <__cxa_atexit@plt+0x42b9fc> │ │ │ │ + ldr lr, [pc, #112] @ 44211c <__cxa_atexit@plt+0x42ba0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 4420f8 <__cxa_atexit@plt+0x42b9e8> │ │ │ │ + ldr r8, [pc, #108] @ 442120 <__cxa_atexit@plt+0x42ba10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #104] @ 4420fc <__cxa_atexit@plt+0x42b9ec> │ │ │ │ + ldr r9, [pc, #104] @ 442124 <__cxa_atexit@plt+0x42ba14> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r1, r6, #11 │ │ │ │ - ldr sl, [pc, #88] @ 442100 <__cxa_atexit@plt+0x42b9f0> │ │ │ │ + ldr sl, [pc, #88] @ 442128 <__cxa_atexit@plt+0x42ba18> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r7, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ str r1, [r2, #24] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r5, r3 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 442128 <__cxa_atexit@plt+0x42ba18> │ │ │ │ + ldr r3, [pc, #20] @ 442150 <__cxa_atexit@plt+0x42ba40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68 @ 0x44 │ │ │ │ + cmpeq lr, #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 442178 <__cxa_atexit@plt+0x42ba68> │ │ │ │ - ldr r2, [pc, #28] @ 442180 <__cxa_atexit@plt+0x42ba70> │ │ │ │ + bhi 4421a0 <__cxa_atexit@plt+0x42ba90> │ │ │ │ + ldr r2, [pc, #28] @ 4421a8 <__cxa_atexit@plt+0x42ba98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, #4 │ │ │ │ + cmpeq lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #172, 2 @ 0x2b │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4421bc <__cxa_atexit@plt+0x42baac> │ │ │ │ + ldr r3, [pc, #12] @ 4421e4 <__cxa_atexit@plt+0x42bad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 471254 <__cxa_atexit@plt+0x45ab44> │ │ │ │ - orreq fp, r1, #164, 14 @ 0x2900000 │ │ │ │ - cmpeq lr, #144, 2 @ 0x24 │ │ │ │ + b 47127c <__cxa_atexit@plt+0x45ab6c> │ │ │ │ + orreq fp, r1, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq lr, #104, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44220c <__cxa_atexit@plt+0x42bafc> │ │ │ │ - ldr r2, [pc, #48] @ 44221c <__cxa_atexit@plt+0x42bb0c> │ │ │ │ + bcc 442234 <__cxa_atexit@plt+0x42bb24> │ │ │ │ + ldr r2, [pc, #48] @ 442244 <__cxa_atexit@plt+0x42bb34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 442220 <__cxa_atexit@plt+0x42bb10> │ │ │ │ + ldr r1, [pc, #44] @ 442248 <__cxa_atexit@plt+0x42bb38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq lr, #84, 2 │ │ │ │ + cmpeq lr, #44, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq lr, #56, 2 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq lr, #16, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442268 <__cxa_atexit@plt+0x42bb58> │ │ │ │ - ldr r7, [pc, #28] @ 442278 <__cxa_atexit@plt+0x42bb68> │ │ │ │ + bhi 442290 <__cxa_atexit@plt+0x42bb80> │ │ │ │ + ldr r7, [pc, #28] @ 4422a0 <__cxa_atexit@plt+0x42bb90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r7, [pc, #12] @ 44227c <__cxa_atexit@plt+0x42bb6c> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r7, [pc, #12] @ 4422a4 <__cxa_atexit@plt+0x42bb94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #32, 2 │ │ │ │ - cmpeq lr, #244 @ 0xf4 │ │ │ │ + cmpeq lr, #248 @ 0xf8 │ │ │ │ + cmpeq lr, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4422ac <__cxa_atexit@plt+0x42bb9c> │ │ │ │ + ldr r3, [pc, #24] @ 4422d4 <__cxa_atexit@plt+0x42bbc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4422a4 <__cxa_atexit@plt+0x42bb94> │ │ │ │ - b 4422bc <__cxa_atexit@plt+0x42bbac> │ │ │ │ + beq 4422cc <__cxa_atexit@plt+0x42bbbc> │ │ │ │ + b 4422e4 <__cxa_atexit@plt+0x42bbd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #196 @ 0xc4 │ │ │ │ + cmpeq lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 442304 <__cxa_atexit@plt+0x42bbf4> │ │ │ │ + beq 44232c <__cxa_atexit@plt+0x42bc1c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 442310 <__cxa_atexit@plt+0x42bc00> │ │ │ │ - ldr r3, [pc, #76] @ 442324 <__cxa_atexit@plt+0x42bc14> │ │ │ │ + bne 442338 <__cxa_atexit@plt+0x42bc28> │ │ │ │ + ldr r3, [pc, #76] @ 44234c <__cxa_atexit@plt+0x42bc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44231c <__cxa_atexit@plt+0x42bc0c> │ │ │ │ + beq 442344 <__cxa_atexit@plt+0x42bc34> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #48] @ 442328 <__cxa_atexit@plt+0x42bc18> │ │ │ │ + ldr r2, [pc, #48] @ 442350 <__cxa_atexit@plt+0x42bc40> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1098dc8 <__cxa_atexit@plt+0x10826b8> │ │ │ │ + b 1098ea0 <__cxa_atexit@plt+0x1082790> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq lr, #56 @ 0x38 │ │ │ │ + cmpeq lr, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #12] @ 442354 <__cxa_atexit@plt+0x42bc44> │ │ │ │ + ldr r2, [pc, #12] @ 44237c <__cxa_atexit@plt+0x42bc6c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #12 │ │ │ │ + cmpeq lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 442424 <__cxa_atexit@plt+0x42bd14> │ │ │ │ + bcc 44244c <__cxa_atexit@plt+0x42bd3c> │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4423b0 <__cxa_atexit@plt+0x42bca0> │ │ │ │ + beq 4423d8 <__cxa_atexit@plt+0x42bcc8> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 4423d8 <__cxa_atexit@plt+0x42bcc8> │ │ │ │ - ldr lr, [pc, #176] @ 442444 <__cxa_atexit@plt+0x42bd34> │ │ │ │ + bne 442400 <__cxa_atexit@plt+0x42bcf0> │ │ │ │ + ldr lr, [pc, #176] @ 44246c <__cxa_atexit@plt+0x42bd5c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #172] @ 442448 <__cxa_atexit@plt+0x42bd38> │ │ │ │ + ldr r9, [pc, #172] @ 442470 <__cxa_atexit@plt+0x42bd60> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #168] @ 44244c <__cxa_atexit@plt+0x42bd3c> │ │ │ │ + ldr r7, [pc, #168] @ 442474 <__cxa_atexit@plt+0x42bd64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #164] @ 442450 <__cxa_atexit@plt+0x42bd40> │ │ │ │ + ldr r8, [pc, #164] @ 442478 <__cxa_atexit@plt+0x42bd68> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4423f8 <__cxa_atexit@plt+0x42bce8> │ │ │ │ + b 442420 <__cxa_atexit@plt+0x42bd10> │ │ │ │ add r2, r3, #12 │ │ │ │ - ldr r7, [pc, #132] @ 442440 <__cxa_atexit@plt+0x42bd30> │ │ │ │ + ldr r7, [pc, #132] @ 442468 <__cxa_atexit@plt+0x42bd58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #19 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr lr, [pc, #80] @ 442430 <__cxa_atexit@plt+0x42bd20> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr lr, [pc, #80] @ 442458 <__cxa_atexit@plt+0x42bd48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #76] @ 442434 <__cxa_atexit@plt+0x42bd24> │ │ │ │ + ldr r9, [pc, #76] @ 44245c <__cxa_atexit@plt+0x42bd4c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #72] @ 442438 <__cxa_atexit@plt+0x42bd28> │ │ │ │ + ldr r7, [pc, #72] @ 442460 <__cxa_atexit@plt+0x42bd50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #68] @ 44243c <__cxa_atexit@plt+0x42bd2c> │ │ │ │ + ldr r8, [pc, #68] @ 442464 <__cxa_atexit@plt+0x42bd54> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r2, r6, #11 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r8, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #12] @ 442474 <__cxa_atexit@plt+0x42bd64> │ │ │ │ + ldr r2, [pc, #12] @ 44249c <__cxa_atexit@plt+0x42bd8c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #12] @ 4424ac <__cxa_atexit@plt+0x42bd9c> │ │ │ │ + ldr r2, [pc, #12] @ 4424d4 <__cxa_atexit@plt+0x42bdc4> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 28 @ 0xc00 │ │ │ │ + cmpeq lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 442548 <__cxa_atexit@plt+0x42be38> │ │ │ │ - ldr r7, [pc, #124] @ 442568 <__cxa_atexit@plt+0x42be58> │ │ │ │ + bhi 442570 <__cxa_atexit@plt+0x42be60> │ │ │ │ + ldr r7, [pc, #124] @ 442590 <__cxa_atexit@plt+0x42be80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 442534 <__cxa_atexit@plt+0x42be24> │ │ │ │ - ldr r2, [pc, #108] @ 44256c <__cxa_atexit@plt+0x42be5c> │ │ │ │ + beq 44255c <__cxa_atexit@plt+0x42be4c> │ │ │ │ + ldr r2, [pc, #108] @ 442594 <__cxa_atexit@plt+0x42be84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442540 <__cxa_atexit@plt+0x42be30> │ │ │ │ + beq 442568 <__cxa_atexit@plt+0x42be58> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442554 <__cxa_atexit@plt+0x42be44> │ │ │ │ - ldr r7, [pc, #80] @ 442578 <__cxa_atexit@plt+0x42be68> │ │ │ │ + bhi 44257c <__cxa_atexit@plt+0x42be6c> │ │ │ │ + ldr r7, [pc, #80] @ 4425a0 <__cxa_atexit@plt+0x42be90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 442574 <__cxa_atexit@plt+0x42be64> │ │ │ │ + ldr r7, [pc, #36] @ 44259c <__cxa_atexit@plt+0x42be8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 44255c <__cxa_atexit@plt+0x42be4c> │ │ │ │ - ldr r7, [pc, #20] @ 442570 <__cxa_atexit@plt+0x42be60> │ │ │ │ + b 442584 <__cxa_atexit@plt+0x42be74> │ │ │ │ + ldr r7, [pc, #20] @ 442598 <__cxa_atexit@plt+0x42be88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq lr, #52, 28 @ 0x340 │ │ │ │ - cmpeq lr, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ cmpeq lr, #12, 28 @ 0xc0 │ │ │ │ + cmpeq lr, #32, 28 @ 0x200 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmpeq lr, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 4425e0 <__cxa_atexit@plt+0x42bed0> │ │ │ │ + ldr r3, [pc, #80] @ 442608 <__cxa_atexit@plt+0x42bef8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4425c4 <__cxa_atexit@plt+0x42beb4> │ │ │ │ + beq 4425ec <__cxa_atexit@plt+0x42bedc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4425cc <__cxa_atexit@plt+0x42bebc> │ │ │ │ - ldr r7, [pc, #48] @ 4425e8 <__cxa_atexit@plt+0x42bed8> │ │ │ │ + bhi 4425f4 <__cxa_atexit@plt+0x42bee4> │ │ │ │ + ldr r7, [pc, #48] @ 442610 <__cxa_atexit@plt+0x42bf00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4425e4 <__cxa_atexit@plt+0x42bed4> │ │ │ │ + ldr r7, [pc, #16] @ 44260c <__cxa_atexit@plt+0x42befc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq lr, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq lr, #148, 26 @ 0x2500 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - cmpeq lr, #156, 26 @ 0x2700 │ │ │ │ + cmpeq lr, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44261c <__cxa_atexit@plt+0x42bf0c> │ │ │ │ - ldr r7, [pc, #32] @ 442630 <__cxa_atexit@plt+0x42bf20> │ │ │ │ + bhi 442644 <__cxa_atexit@plt+0x42bf34> │ │ │ │ + ldr r7, [pc, #32] @ 442658 <__cxa_atexit@plt+0x42bf48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r7, [pc, #16] @ 442634 <__cxa_atexit@plt+0x42bf24> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r7, [pc, #16] @ 44265c <__cxa_atexit@plt+0x42bf4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - cmpeq lr, #108, 26 @ 0x1b00 │ │ │ │ - cmpeq lr, #84, 26 @ 0x1500 │ │ │ │ + cmpeq lr, #68, 26 @ 0x1100 │ │ │ │ + cmpeq lr, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 4424d4 <__cxa_atexit@plt+0x42bdc4> │ │ │ │ - cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ + b 4424fc <__cxa_atexit@plt+0x42bdec> │ │ │ │ + cmpeq lr, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442680 <__cxa_atexit@plt+0x42bf70> │ │ │ │ - ldr r7, [pc, #32] @ 442690 <__cxa_atexit@plt+0x42bf80> │ │ │ │ + bhi 4426a8 <__cxa_atexit@plt+0x42bf98> │ │ │ │ + ldr r7, [pc, #32] @ 4426b8 <__cxa_atexit@plt+0x42bfa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r7, [pc, #12] @ 442694 <__cxa_atexit@plt+0x42bf84> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r7, [pc, #12] @ 4426bc <__cxa_atexit@plt+0x42bfac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #100, 26 @ 0x1900 │ │ │ │ - cmpeq lr, #56, 26 @ 0xe00 │ │ │ │ + cmpeq lr, #60, 26 @ 0xf00 │ │ │ │ + cmpeq lr, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4426c4 <__cxa_atexit@plt+0x42bfb4> │ │ │ │ + ldr r3, [pc, #24] @ 4426ec <__cxa_atexit@plt+0x42bfdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4426bc <__cxa_atexit@plt+0x42bfac> │ │ │ │ - b 4426d4 <__cxa_atexit@plt+0x42bfc4> │ │ │ │ + beq 4426e4 <__cxa_atexit@plt+0x42bfd4> │ │ │ │ + b 4426fc <__cxa_atexit@plt+0x42bfec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #8, 26 @ 0x200 │ │ │ │ + cmpeq lr, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 442738 <__cxa_atexit@plt+0x42c028> │ │ │ │ + beq 442760 <__cxa_atexit@plt+0x42c050> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 442744 <__cxa_atexit@plt+0x42c034> │ │ │ │ + bne 44276c <__cxa_atexit@plt+0x42c05c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4427e8 <__cxa_atexit@plt+0x42c0d8> │ │ │ │ - ldr lr, [pc, #284] @ 442820 <__cxa_atexit@plt+0x42c110> │ │ │ │ + bcc 442810 <__cxa_atexit@plt+0x42c100> │ │ │ │ + ldr lr, [pc, #284] @ 442848 <__cxa_atexit@plt+0x42c138> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #280] @ 442824 <__cxa_atexit@plt+0x42c114> │ │ │ │ + ldr r1, [pc, #280] @ 44284c <__cxa_atexit@plt+0x42c13c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ - ldr r2, [pc, #268] @ 442828 <__cxa_atexit@plt+0x42c118> │ │ │ │ + ldr r2, [pc, #268] @ 442850 <__cxa_atexit@plt+0x42c140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 10667b4 <__cxa_atexit@plt+0x10500a4> │ │ │ │ - ldr r3, [pc, #192] @ 44280c <__cxa_atexit@plt+0x42c0fc> │ │ │ │ + b 106688c <__cxa_atexit@plt+0x105017c> │ │ │ │ + ldr r3, [pc, #192] @ 442834 <__cxa_atexit@plt+0x42c124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4427d0 <__cxa_atexit@plt+0x42c0c0> │ │ │ │ + beq 4427f8 <__cxa_atexit@plt+0x42c0e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #16 │ │ │ │ cmp r3, r7 │ │ │ │ - bcc 4427f8 <__cxa_atexit@plt+0x42c0e8> │ │ │ │ + bcc 442820 <__cxa_atexit@plt+0x42c110> │ │ │ │ ldr r3, [r9, #11] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4427dc <__cxa_atexit@plt+0x42c0cc> │ │ │ │ - ldr lr, [pc, #144] @ 442810 <__cxa_atexit@plt+0x42c100> │ │ │ │ + beq 442804 <__cxa_atexit@plt+0x42c0f4> │ │ │ │ + ldr lr, [pc, #144] @ 442838 <__cxa_atexit@plt+0x42c128> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r0, [r9, #7] │ │ │ │ - ldr sl, [pc, #132] @ 442814 <__cxa_atexit@plt+0x42c104> │ │ │ │ + ldr sl, [pc, #132] @ 44283c <__cxa_atexit@plt+0x42c12c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #128] @ 442818 <__cxa_atexit@plt+0x42c108> │ │ │ │ + ldr r2, [pc, #128] @ 442840 <__cxa_atexit@plt+0x42c130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, sl} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r6, [pc, #108] @ 44281c <__cxa_atexit@plt+0x42c10c> │ │ │ │ + ldr r6, [pc, #108] @ 442844 <__cxa_atexit@plt+0x42c134> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ sub r3, r7, #3 │ │ │ │ sub sl, r7, #11 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + b 785f98 <__cxa_atexit@plt+0x76f888> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ + b 785fa0 <__cxa_atexit@plt+0x76f890> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - orreq fp, r1, #232, 6 @ 0xa0000003 │ │ │ │ - orreq fp, r1, #224, 4 │ │ │ │ - orreq fp, r1, #148, 2 @ 0x25 │ │ │ │ + orreq fp, r1, #192, 6 │ │ │ │ + orreq fp, r1, #184, 4 @ 0x8000000b │ │ │ │ + orreq fp, r1, #108, 2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq fp, r1, #108, 4 @ 0xc0000006 │ │ │ │ - orreq fp, r1, #252, 2 @ 0x3f │ │ │ │ - cmpeq lr, #152, 22 @ 0x26000 │ │ │ │ + orreq fp, r1, #68, 4 @ 0x40000004 │ │ │ │ + orreq fp, r1, #212, 2 @ 0x35 │ │ │ │ + cmpeq lr, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 44285c <__cxa_atexit@plt+0x42c14c> │ │ │ │ + ldr r3, [pc, #24] @ 442884 <__cxa_atexit@plt+0x42c174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 442860 <__cxa_atexit@plt+0x42c150> │ │ │ │ + ldr r3, [pc, #16] @ 442888 <__cxa_atexit@plt+0x42c178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 46751c <__cxa_atexit@plt+0x450e0c> │ │ │ │ - orreq fp, r1, #12, 2 │ │ │ │ - orreq fp, r1, #4, 2 │ │ │ │ - cmpeq lr, #76, 22 @ 0x13000 │ │ │ │ + b 467544 <__cxa_atexit@plt+0x450e34> │ │ │ │ + orreq fp, r1, #228 @ 0xe4 │ │ │ │ + orreq fp, r1, #220 @ 0xdc │ │ │ │ + cmpeq lr, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4428ec <__cxa_atexit@plt+0x42c1dc> │ │ │ │ + bcc 442914 <__cxa_atexit@plt+0x42c204> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4428e0 <__cxa_atexit@plt+0x42c1d0> │ │ │ │ - ldr lr, [pc, #92] @ 4428f8 <__cxa_atexit@plt+0x42c1e8> │ │ │ │ + beq 442908 <__cxa_atexit@plt+0x42c1f8> │ │ │ │ + ldr lr, [pc, #92] @ 442920 <__cxa_atexit@plt+0x42c210> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #80] @ 4428fc <__cxa_atexit@plt+0x42c1ec> │ │ │ │ + ldr r9, [pc, #80] @ 442924 <__cxa_atexit@plt+0x42c214> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #76] @ 442900 <__cxa_atexit@plt+0x42c1f0> │ │ │ │ + ldr r0, [pc, #76] @ 442928 <__cxa_atexit@plt+0x42c218> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r9} │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str sl, [r5] │ │ │ │ - ldr r3, [pc, #56] @ 442904 <__cxa_atexit@plt+0x42c1f4> │ │ │ │ + ldr r3, [pc, #56] @ 44292c <__cxa_atexit@plt+0x42c21c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + b 785f98 <__cxa_atexit@plt+0x76f888> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ + b 785fa0 <__cxa_atexit@plt+0x76f890> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq fp, r1, #204, 4 @ 0xc000000c │ │ │ │ - orreq fp, r1, #196, 2 @ 0x31 │ │ │ │ - orreq fp, r1, #120 @ 0x78 │ │ │ │ - cmpeq lr, #152, 20 @ 0x98000 │ │ │ │ + orreq fp, r1, #164, 4 @ 0x4000000a │ │ │ │ + orreq fp, r1, #156, 2 @ 0x27 │ │ │ │ + orreq fp, r1, #80 @ 0x50 │ │ │ │ + cmpeq lr, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 442978 <__cxa_atexit@plt+0x42c268> │ │ │ │ + ldr r3, [pc, #92] @ 4429a0 <__cxa_atexit@plt+0x42c290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 44294c <__cxa_atexit@plt+0x42c23c> │ │ │ │ + beq 442974 <__cxa_atexit@plt+0x42c264> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 442954 <__cxa_atexit@plt+0x42c244> │ │ │ │ - ldr r3, [pc, #72] @ 442984 <__cxa_atexit@plt+0x42c274> │ │ │ │ + bne 44297c <__cxa_atexit@plt+0x42c26c> │ │ │ │ + ldr r3, [pc, #72] @ 4429ac <__cxa_atexit@plt+0x42c29c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r7, #10] │ │ │ │ - b 442968 <__cxa_atexit@plt+0x42c258> │ │ │ │ + b 442990 <__cxa_atexit@plt+0x42c280> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 44297c <__cxa_atexit@plt+0x42c26c> │ │ │ │ + ldr r3, [pc, #32] @ 4429a4 <__cxa_atexit@plt+0x42c294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r8, [pc, #16] @ 442980 <__cxa_atexit@plt+0x42c270> │ │ │ │ + ldr r8, [pc, #16] @ 4429a8 <__cxa_atexit@plt+0x42c298> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq ip, r1, #92 @ 0x5c │ │ │ │ - orreq ip, r1, #76 @ 0x4c │ │ │ │ - orreq ip, r1, #124 @ 0x7c │ │ │ │ - cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ + orreq ip, r1, #52 @ 0x34 │ │ │ │ + orreq ip, r1, #36 @ 0x24 │ │ │ │ + orreq ip, r1, #84 @ 0x54 │ │ │ │ + cmpeq lr, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr sl, [r7, r2] │ │ │ │ - ldr r3, [pc, #24] @ 4429c8 <__cxa_atexit@plt+0x42c2b8> │ │ │ │ + ldr r3, [pc, #24] @ 4429f0 <__cxa_atexit@plt+0x42c2e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 4429cc <__cxa_atexit@plt+0x42c2bc> │ │ │ │ + ldr r8, [pc, #12] @ 4429f4 <__cxa_atexit@plt+0x42c2e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ - orreq ip, r1, #8 │ │ │ │ - orreq fp, r1, #252, 30 @ 0x3f0 │ │ │ │ - cmpeq lr, #16, 20 @ 0x10000 │ │ │ │ + b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ + orreq fp, r1, #224, 30 @ 0x380 │ │ │ │ + orreq fp, r1, #212, 30 @ 0x350 │ │ │ │ + cmpeq lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 442a5c <__cxa_atexit@plt+0x42c34c> │ │ │ │ - ldr r7, [pc, #140] @ 442a80 <__cxa_atexit@plt+0x42c370> │ │ │ │ + bhi 442a84 <__cxa_atexit@plt+0x42c374> │ │ │ │ + ldr r7, [pc, #140] @ 442aa8 <__cxa_atexit@plt+0x42c398> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 442a40 <__cxa_atexit@plt+0x42c330> │ │ │ │ - ldr r2, [pc, #124] @ 442a84 <__cxa_atexit@plt+0x42c374> │ │ │ │ + beq 442a68 <__cxa_atexit@plt+0x42c358> │ │ │ │ + ldr r2, [pc, #124] @ 442aac <__cxa_atexit@plt+0x42c39c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442a50 <__cxa_atexit@plt+0x42c340> │ │ │ │ + beq 442a78 <__cxa_atexit@plt+0x42c368> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442a6c <__cxa_atexit@plt+0x42c35c> │ │ │ │ - ldr r7, [pc, #96] @ 442a90 <__cxa_atexit@plt+0x42c380> │ │ │ │ + bhi 442a94 <__cxa_atexit@plt+0x42c384> │ │ │ │ + ldr r7, [pc, #96] @ 442ab8 <__cxa_atexit@plt+0x42c3a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 442a8c <__cxa_atexit@plt+0x42c37c> │ │ │ │ + ldr r7, [pc, #40] @ 442ab4 <__cxa_atexit@plt+0x42c3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ - ldr r7, [pc, #16] @ 442a88 <__cxa_atexit@plt+0x42c378> │ │ │ │ + ldr r7, [pc, #16] @ 442ab0 <__cxa_atexit@plt+0x42c3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmpeq lr, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq lr, #144, 18 @ 0x240000 │ │ │ │ + cmpeq lr, #76, 18 @ 0x130000 │ │ │ │ + cmpeq lr, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - cmpeq lr, #80, 18 @ 0x140000 │ │ │ │ + cmpeq lr, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 442afc <__cxa_atexit@plt+0x42c3ec> │ │ │ │ + ldr r3, [pc, #84] @ 442b24 <__cxa_atexit@plt+0x42c414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442adc <__cxa_atexit@plt+0x42c3cc> │ │ │ │ + beq 442b04 <__cxa_atexit@plt+0x42c3f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442ae4 <__cxa_atexit@plt+0x42c3d4> │ │ │ │ - ldr r7, [pc, #52] @ 442b04 <__cxa_atexit@plt+0x42c3f4> │ │ │ │ + bhi 442b0c <__cxa_atexit@plt+0x42c3fc> │ │ │ │ + ldr r7, [pc, #52] @ 442b2c <__cxa_atexit@plt+0x42c41c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 442b00 <__cxa_atexit@plt+0x42c3f0> │ │ │ │ + ldr r7, [pc, #16] @ 442b28 <__cxa_atexit@plt+0x42c418> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq lr, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - cmpeq lr, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq lr, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442b3c <__cxa_atexit@plt+0x42c42c> │ │ │ │ - ldr r7, [pc, #32] @ 442b50 <__cxa_atexit@plt+0x42c440> │ │ │ │ + bhi 442b64 <__cxa_atexit@plt+0x42c454> │ │ │ │ + ldr r7, [pc, #32] @ 442b78 <__cxa_atexit@plt+0x42c468> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r7, [pc, #16] @ 442b54 <__cxa_atexit@plt+0x42c444> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r7, [pc, #16] @ 442b7c <__cxa_atexit@plt+0x42c46c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - cmpeq lr, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq lr, #144, 16 @ 0x900000 │ │ │ │ + cmpeq lr, #128, 16 @ 0x800000 │ │ │ │ + cmpeq lr, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 4429e0 <__cxa_atexit@plt+0x42c2d0> │ │ │ │ + b 442a08 <__cxa_atexit@plt+0x42c2f8> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 442b8c <__cxa_atexit@plt+0x42c47c> │ │ │ │ + ldr r7, [pc, #12] @ 442bb4 <__cxa_atexit@plt+0x42c4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #164, 28 @ 0xa40 │ │ │ │ + orreq sl, r1, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 442bb0 <__cxa_atexit@plt+0x42c4a0> │ │ │ │ + ldr r7, [pc, #12] @ 442bd8 <__cxa_atexit@plt+0x42c4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #28, 28 @ 0x1c0 │ │ │ │ - cmpeq lr, #172, 16 @ 0xac0000 │ │ │ │ + orreq fp, r1, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq lr, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 442c40 <__cxa_atexit@plt+0x42c530> │ │ │ │ - ldr r2, [pc, #116] @ 442c48 <__cxa_atexit@plt+0x42c538> │ │ │ │ + bhi 442c68 <__cxa_atexit@plt+0x42c558> │ │ │ │ + ldr r2, [pc, #116] @ 442c70 <__cxa_atexit@plt+0x42c560> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #104] @ 442c4c <__cxa_atexit@plt+0x42c53c> │ │ │ │ + ldr r2, [pc, #104] @ 442c74 <__cxa_atexit@plt+0x42c564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 442c2c <__cxa_atexit@plt+0x42c51c> │ │ │ │ - ldr r2, [pc, #88] @ 442c50 <__cxa_atexit@plt+0x42c540> │ │ │ │ + beq 442c54 <__cxa_atexit@plt+0x42c544> │ │ │ │ + ldr r2, [pc, #88] @ 442c78 <__cxa_atexit@plt+0x42c568> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442c38 <__cxa_atexit@plt+0x42c528> │ │ │ │ - ldr r3, [pc, #68] @ 442c54 <__cxa_atexit@plt+0x42c544> │ │ │ │ + beq 442c60 <__cxa_atexit@plt+0x42c550> │ │ │ │ + ldr r3, [pc, #68] @ 442c7c <__cxa_atexit@plt+0x42c56c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 442c58 <__cxa_atexit@plt+0x42c548> │ │ │ │ + ldr r2, [pc, #64] @ 442c80 <__cxa_atexit@plt+0x42c570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq sl, r1, #44, 26 @ 0xb00 │ │ │ │ + orreq sl, r1, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - orreq sl, r1, #96, 26 @ 0x1800 │ │ │ │ - cmpeq lr, #4, 16 @ 0x40000 │ │ │ │ + orreq sl, r1, #56, 26 @ 0xe00 │ │ │ │ + cmpeq lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 442cac <__cxa_atexit@plt+0x42c59c> │ │ │ │ + ldr r3, [pc, #60] @ 442cd4 <__cxa_atexit@plt+0x42c5c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442ca4 <__cxa_atexit@plt+0x42c594> │ │ │ │ - ldr r3, [pc, #40] @ 442cb0 <__cxa_atexit@plt+0x42c5a0> │ │ │ │ + beq 442ccc <__cxa_atexit@plt+0x42c5bc> │ │ │ │ + ldr r3, [pc, #40] @ 442cd8 <__cxa_atexit@plt+0x42c5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 442cb4 <__cxa_atexit@plt+0x42c5a4> │ │ │ │ + ldr r2, [pc, #36] @ 442cdc <__cxa_atexit@plt+0x42c5cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq sl, r1, #232, 24 @ 0xe800 │ │ │ │ - cmpeq lr, #168, 14 @ 0x2a00000 │ │ │ │ + orreq sl, r1, #192, 24 @ 0xc000 │ │ │ │ + cmpeq lr, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 442ce8 <__cxa_atexit@plt+0x42c5d8> │ │ │ │ + ldr r3, [pc, #28] @ 442d10 <__cxa_atexit@plt+0x42c600> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 442cec <__cxa_atexit@plt+0x42c5dc> │ │ │ │ + ldr r2, [pc, #24] @ 442d14 <__cxa_atexit@plt+0x42c604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sl, r1, #164, 24 @ 0xa400 │ │ │ │ - cmpeq lr, #112, 14 @ 0x1c00000 │ │ │ │ + orreq sl, r1, #124, 24 @ 0x7c00 │ │ │ │ + cmpeq lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 442d14 <__cxa_atexit@plt+0x42c604> │ │ │ │ + ldr r3, [pc, #16] @ 442d3c <__cxa_atexit@plt+0x42c62c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq lr, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 442d3c <__cxa_atexit@plt+0x42c62c> │ │ │ │ + ldr r3, [pc, #16] @ 442d64 <__cxa_atexit@plt+0x42c654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 442da4 <__cxa_atexit@plt+0x42c694> │ │ │ │ - ldr lr, [pc, #80] @ 442dbc <__cxa_atexit@plt+0x42c6ac> │ │ │ │ + bcc 442dcc <__cxa_atexit@plt+0x42c6bc> │ │ │ │ + ldr lr, [pc, #80] @ 442de4 <__cxa_atexit@plt+0x42c6d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 442dc0 <__cxa_atexit@plt+0x42c6b0> │ │ │ │ + ldr r8, [pc, #68] @ 442de8 <__cxa_atexit@plt+0x42c6d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 442dc4 <__cxa_atexit@plt+0x42c6b4> │ │ │ │ + ldr r3, [pc, #24] @ 442dec <__cxa_atexit@plt+0x42c6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r1, #220, 8 @ 0xdc000000 │ │ │ │ - orreq fp, r1, #228, 6 @ 0x90000003 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r1, #180, 8 @ 0xb4000000 │ │ │ │ + orreq fp, r1, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 442e20 <__cxa_atexit@plt+0x42c710> │ │ │ │ - ldr r8, [pc, #76] @ 442e38 <__cxa_atexit@plt+0x42c728> │ │ │ │ + bcc 442e48 <__cxa_atexit@plt+0x42c738> │ │ │ │ + ldr r8, [pc, #76] @ 442e60 <__cxa_atexit@plt+0x42c750> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 442e3c <__cxa_atexit@plt+0x42c72c> │ │ │ │ + ldr lr, [pc, #72] @ 442e64 <__cxa_atexit@plt+0x42c754> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 442e40 <__cxa_atexit@plt+0x42c730> │ │ │ │ + ldr r3, [pc, #24] @ 442e68 <__cxa_atexit@plt+0x42c758> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq fp, r1, #92, 8 @ 0x5c000000 │ │ │ │ - orreq fp, r1, #108, 6 @ 0xb0000001 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq fp, r1, #52, 8 @ 0x34000000 │ │ │ │ + orreq fp, r1, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 442fdc <__cxa_atexit@plt+0x42c8cc> │ │ │ │ + bhi 443004 <__cxa_atexit@plt+0x42c8f4> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 442f24 <__cxa_atexit@plt+0x42c814> │ │ │ │ - ldr r3, [pc, #420] @ 443014 <__cxa_atexit@plt+0x42c904> │ │ │ │ + bne 442f4c <__cxa_atexit@plt+0x42c83c> │ │ │ │ + ldr r3, [pc, #420] @ 44303c <__cxa_atexit@plt+0x42c92c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [sl, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r9, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442fac <__cxa_atexit@plt+0x42c89c> │ │ │ │ + beq 442fd4 <__cxa_atexit@plt+0x42c8c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #24 │ │ │ │ cmp r1, ip │ │ │ │ - bcc 442fec <__cxa_atexit@plt+0x42c8dc> │ │ │ │ + bcc 443014 <__cxa_atexit@plt+0x42c904> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #332] @ 44301c <__cxa_atexit@plt+0x42c90c> │ │ │ │ + ldr lr, [pc, #332] @ 443044 <__cxa_atexit@plt+0x42c934> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r3, [r6, #20] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #296] @ 443020 <__cxa_atexit@plt+0x42c910> │ │ │ │ + ldr r7, [pc, #296] @ 443048 <__cxa_atexit@plt+0x42c938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #12]! │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #212] @ 443000 <__cxa_atexit@plt+0x42c8f0> │ │ │ │ + ldr r7, [pc, #212] @ 443028 <__cxa_atexit@plt+0x42c918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #15] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 442fb8 <__cxa_atexit@plt+0x42c8a8> │ │ │ │ - ldr r1, [pc, #172] @ 443004 <__cxa_atexit@plt+0x42c8f4> │ │ │ │ + beq 442fe0 <__cxa_atexit@plt+0x42c8d0> │ │ │ │ + ldr r1, [pc, #172] @ 44302c <__cxa_atexit@plt+0x42c91c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r7, [r9, #7] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 442fc8 <__cxa_atexit@plt+0x42c8b8> │ │ │ │ - ldr r1, [pc, #144] @ 443008 <__cxa_atexit@plt+0x42c8f8> │ │ │ │ + beq 442ff0 <__cxa_atexit@plt+0x42c8e0> │ │ │ │ + ldr r1, [pc, #144] @ 443030 <__cxa_atexit@plt+0x42c920> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 442fd4 <__cxa_atexit@plt+0x42c8c4> │ │ │ │ - ldr r3, [pc, #124] @ 44300c <__cxa_atexit@plt+0x42c8fc> │ │ │ │ + beq 442ffc <__cxa_atexit@plt+0x42c8ec> │ │ │ │ + ldr r3, [pc, #124] @ 443034 <__cxa_atexit@plt+0x42c924> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 443010 <__cxa_atexit@plt+0x42c900> │ │ │ │ + ldr r2, [pc, #120] @ 443038 <__cxa_atexit@plt+0x42c928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 443018 <__cxa_atexit@plt+0x42c908> │ │ │ │ + ldr r7, [pc, #52] @ 443040 <__cxa_atexit@plt+0x42c930> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - orreq sl, r1, #224, 18 @ 0x380000 │ │ │ │ + orreq sl, r1, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - cmpeq lr, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq lr, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - orreq sl, r1, #0, 24 │ │ │ │ - cmpeq lr, #60, 8 @ 0x3c000000 │ │ │ │ + orreq sl, r1, #216, 22 @ 0x36000 │ │ │ │ + cmpeq lr, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4430c0 <__cxa_atexit@plt+0x42c9b0> │ │ │ │ + bcc 4430e8 <__cxa_atexit@plt+0x42c9d8> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r7, [r3, #11] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ add ip, r3, #23 │ │ │ │ ldm ip, {r0, r2, r8, ip} │ │ │ │ ldr r3, [r3, #39] @ 0x27 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #88] @ 4430d0 <__cxa_atexit@plt+0x42c9c0> │ │ │ │ + ldr fp, [pc, #88] @ 4430f8 <__cxa_atexit@plt+0x42c9e8> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r9, #4]! │ │ │ │ str lr, [r9, #20] │ │ │ │ str lr, [r9, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r2, r8, ip} │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #60] @ 4430d4 <__cxa_atexit@plt+0x42c9c4> │ │ │ │ + ldr r3, [pc, #60] @ 4430fc <__cxa_atexit@plt+0x42c9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r8, #12]! │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - orreq sl, r1, #96, 20 @ 0x60000 │ │ │ │ - cmpeq lr, #120, 6 @ 0xe0000001 │ │ │ │ + orreq sl, r1, #56, 20 @ 0x38000 │ │ │ │ + cmpeq lr, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #96] @ 443158 <__cxa_atexit@plt+0x42ca48> │ │ │ │ + ldr r1, [pc, #96] @ 443180 <__cxa_atexit@plt+0x42ca70> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 443144 <__cxa_atexit@plt+0x42ca34> │ │ │ │ - ldr r1, [pc, #76] @ 44315c <__cxa_atexit@plt+0x42ca4c> │ │ │ │ + beq 44316c <__cxa_atexit@plt+0x42ca5c> │ │ │ │ + ldr r1, [pc, #76] @ 443184 <__cxa_atexit@plt+0x42ca74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2] │ │ │ │ stmda r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 443150 <__cxa_atexit@plt+0x42ca40> │ │ │ │ - ldr r3, [pc, #56] @ 443160 <__cxa_atexit@plt+0x42ca50> │ │ │ │ + beq 443178 <__cxa_atexit@plt+0x42ca68> │ │ │ │ + ldr r3, [pc, #56] @ 443188 <__cxa_atexit@plt+0x42ca78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 443164 <__cxa_atexit@plt+0x42ca54> │ │ │ │ + ldr r2, [pc, #52] @ 44318c <__cxa_atexit@plt+0x42ca7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq sl, r1, #72, 16 @ 0x480000 │ │ │ │ - cmpeq lr, #232, 4 @ 0x8000000e │ │ │ │ + orreq sl, r1, #32, 16 @ 0x200000 │ │ │ │ + cmpeq lr, #192, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4431bc <__cxa_atexit@plt+0x42caac> │ │ │ │ + ldr r2, [pc, #60] @ 4431e4 <__cxa_atexit@plt+0x42cad4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4431b4 <__cxa_atexit@plt+0x42caa4> │ │ │ │ - ldr r3, [pc, #40] @ 4431c0 <__cxa_atexit@plt+0x42cab0> │ │ │ │ + beq 4431dc <__cxa_atexit@plt+0x42cacc> │ │ │ │ + ldr r3, [pc, #40] @ 4431e8 <__cxa_atexit@plt+0x42cad8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 4431c4 <__cxa_atexit@plt+0x42cab4> │ │ │ │ + ldr r2, [pc, #36] @ 4431ec <__cxa_atexit@plt+0x42cadc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq sl, r1, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq lr, #136, 4 @ 0x80000008 │ │ │ │ + orreq sl, r1, #176, 14 @ 0x2c00000 │ │ │ │ + cmpeq lr, #96, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4431f8 <__cxa_atexit@plt+0x42cae8> │ │ │ │ + ldr r3, [pc, #28] @ 443220 <__cxa_atexit@plt+0x42cb10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 4431fc <__cxa_atexit@plt+0x42caec> │ │ │ │ + ldr r2, [pc, #24] @ 443224 <__cxa_atexit@plt+0x42cb14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sl, r1, #148, 14 @ 0x2500000 │ │ │ │ - cmpeq lr, #80, 4 │ │ │ │ + orreq sl, r1, #108, 14 @ 0x1b00000 │ │ │ │ + cmpeq lr, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 443224 <__cxa_atexit@plt+0x42cb14> │ │ │ │ + ldr r3, [pc, #16] @ 44324c <__cxa_atexit@plt+0x42cb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq lr, #0, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 44324c <__cxa_atexit@plt+0x42cb3c> │ │ │ │ + ldr r3, [pc, #16] @ 443274 <__cxa_atexit@plt+0x42cb64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #240, 2 @ 0x3c │ │ │ │ + cmpeq lr, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ 4432c8 <__cxa_atexit@plt+0x42cbb8> │ │ │ │ + ldr r2, [pc, #96] @ 4432f0 <__cxa_atexit@plt+0x42cbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #80] @ 4432cc <__cxa_atexit@plt+0x42cbbc> │ │ │ │ + ldr r7, [pc, #80] @ 4432f4 <__cxa_atexit@plt+0x42cbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4432c0 <__cxa_atexit@plt+0x42cbb0> │ │ │ │ - ldr r2, [pc, #68] @ 4432d0 <__cxa_atexit@plt+0x42cbc0> │ │ │ │ + beq 4432e8 <__cxa_atexit@plt+0x42cbd8> │ │ │ │ + ldr r2, [pc, #68] @ 4432f8 <__cxa_atexit@plt+0x42cbe8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4432c0 <__cxa_atexit@plt+0x42cbb0> │ │ │ │ - ldr r2, [pc, #48] @ 4432d4 <__cxa_atexit@plt+0x42cbc4> │ │ │ │ + beq 4432e8 <__cxa_atexit@plt+0x42cbd8> │ │ │ │ + ldr r2, [pc, #48] @ 4432fc <__cxa_atexit@plt+0x42cbec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4432c0 <__cxa_atexit@plt+0x42cbb0> │ │ │ │ - b 443378 <__cxa_atexit@plt+0x42cc68> │ │ │ │ + beq 4432e8 <__cxa_atexit@plt+0x42cbd8> │ │ │ │ + b 4433a0 <__cxa_atexit@plt+0x42cc90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq fp, r1, #72, 14 @ 0x1200000 │ │ │ │ + orreq fp, r1, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #88, 2 │ │ │ │ + cmpeq lr, #48, 2 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 443328 <__cxa_atexit@plt+0x42cc18> │ │ │ │ + ldr r3, [pc, #60] @ 443350 <__cxa_atexit@plt+0x42cc40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 443320 <__cxa_atexit@plt+0x42cc10> │ │ │ │ - ldr r3, [pc, #40] @ 44332c <__cxa_atexit@plt+0x42cc1c> │ │ │ │ + beq 443348 <__cxa_atexit@plt+0x42cc38> │ │ │ │ + ldr r3, [pc, #40] @ 443354 <__cxa_atexit@plt+0x42cc44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 443320 <__cxa_atexit@plt+0x42cc10> │ │ │ │ - b 443378 <__cxa_atexit@plt+0x42cc68> │ │ │ │ + beq 443348 <__cxa_atexit@plt+0x42cc38> │ │ │ │ + b 4433a0 <__cxa_atexit@plt+0x42cc90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq lr, #0, 2 │ │ │ │ + cmpeq lr, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 443368 <__cxa_atexit@plt+0x42cc58> │ │ │ │ + ldr r3, [pc, #36] @ 443390 <__cxa_atexit@plt+0x42cc80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 443360 <__cxa_atexit@plt+0x42cc50> │ │ │ │ - b 443378 <__cxa_atexit@plt+0x42cc68> │ │ │ │ + beq 443388 <__cxa_atexit@plt+0x42cc78> │ │ │ │ + b 4433a0 <__cxa_atexit@plt+0x42cc90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #196 @ 0xc4 │ │ │ │ + cmpeq lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 443498 <__cxa_atexit@plt+0x42cd88> │ │ │ │ - ldr r3, [pc, #616] @ 443600 <__cxa_atexit@plt+0x42cef0> │ │ │ │ + bne 4434c0 <__cxa_atexit@plt+0x42cdb0> │ │ │ │ + ldr r3, [pc, #616] @ 443628 <__cxa_atexit@plt+0x42cf18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4435b8 <__cxa_atexit@plt+0x42cea8> │ │ │ │ + beq 4435e0 <__cxa_atexit@plt+0x42ced0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4435c0 <__cxa_atexit@plt+0x42ceb0> │ │ │ │ - ldr r2, [pc, #584] @ 443604 <__cxa_atexit@plt+0x42cef4> │ │ │ │ + bcc 4435e8 <__cxa_atexit@plt+0x42ced8> │ │ │ │ + ldr r2, [pc, #584] @ 44362c <__cxa_atexit@plt+0x42cf1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #580] @ 443608 <__cxa_atexit@plt+0x42cef8> │ │ │ │ + ldr r1, [pc, #580] @ 443630 <__cxa_atexit@plt+0x42cf20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #568] @ 44360c <__cxa_atexit@plt+0x42cefc> │ │ │ │ + ldr r1, [pc, #568] @ 443634 <__cxa_atexit@plt+0x42cf24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #560] @ 443610 <__cxa_atexit@plt+0x42cf00> │ │ │ │ + ldr r1, [pc, #560] @ 443638 <__cxa_atexit@plt+0x42cf28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #32] │ │ │ │ - ldr r1, [pc, #552] @ 443614 <__cxa_atexit@plt+0x42cf04> │ │ │ │ + ldr r1, [pc, #552] @ 44363c <__cxa_atexit@plt+0x42cf2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r6, #28] │ │ │ │ - ldr r1, [pc, #540] @ 443618 <__cxa_atexit@plt+0x42cf08> │ │ │ │ + ldr r1, [pc, #540] @ 443640 <__cxa_atexit@plt+0x42cf30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r3, #17 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #20] │ │ │ │ - ldr r2, [pc, #512] @ 44361c <__cxa_atexit@plt+0x42cf0c> │ │ │ │ + ldr r2, [pc, #512] @ 443644 <__cxa_atexit@plt+0x42cf34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #496] @ 443620 <__cxa_atexit@plt+0x42cf10> │ │ │ │ + ldr r7, [pc, #496] @ 443648 <__cxa_atexit@plt+0x42cf38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #460] @ 443624 <__cxa_atexit@plt+0x42cf14> │ │ │ │ + ldr r7, [pc, #460] @ 44364c <__cxa_atexit@plt+0x42cf3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #440] @ 443628 <__cxa_atexit@plt+0x42cf18> │ │ │ │ + ldr r7, [pc, #440] @ 443650 <__cxa_atexit@plt+0x42cf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #432] @ 44362c <__cxa_atexit@plt+0x42cf1c> │ │ │ │ + ldr r7, [pc, #432] @ 443654 <__cxa_atexit@plt+0x42cf44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ - b 44359c <__cxa_atexit@plt+0x42ce8c> │ │ │ │ - ldr r3, [pc, #304] @ 4435d0 <__cxa_atexit@plt+0x42cec0> │ │ │ │ + b 4435c4 <__cxa_atexit@plt+0x42ceb4> │ │ │ │ + ldr r3, [pc, #304] @ 4435f8 <__cxa_atexit@plt+0x42cee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4435b8 <__cxa_atexit@plt+0x42cea8> │ │ │ │ + beq 4435e0 <__cxa_atexit@plt+0x42ced0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4435c0 <__cxa_atexit@plt+0x42ceb0> │ │ │ │ - ldr r2, [pc, #272] @ 4435d4 <__cxa_atexit@plt+0x42cec4> │ │ │ │ + bcc 4435e8 <__cxa_atexit@plt+0x42ced8> │ │ │ │ + ldr r2, [pc, #272] @ 4435fc <__cxa_atexit@plt+0x42ceec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #260] @ 4435d8 <__cxa_atexit@plt+0x42cec8> │ │ │ │ + ldr r2, [pc, #260] @ 443600 <__cxa_atexit@plt+0x42cef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ - ldr r2, [pc, #252] @ 4435dc <__cxa_atexit@plt+0x42cecc> │ │ │ │ + ldr r2, [pc, #252] @ 443604 <__cxa_atexit@plt+0x42cef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #32] │ │ │ │ - ldr r2, [pc, #244] @ 4435e0 <__cxa_atexit@plt+0x42ced0> │ │ │ │ + ldr r2, [pc, #244] @ 443608 <__cxa_atexit@plt+0x42cef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #28] │ │ │ │ - ldr r2, [pc, #232] @ 4435e4 <__cxa_atexit@plt+0x42ced4> │ │ │ │ + ldr r2, [pc, #232] @ 44360c <__cxa_atexit@plt+0x42cefc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #20] │ │ │ │ - ldr r2, [pc, #220] @ 4435e8 <__cxa_atexit@plt+0x42ced8> │ │ │ │ + ldr r2, [pc, #220] @ 443610 <__cxa_atexit@plt+0x42cf00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r1, r3, #17 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #200] @ 4435ec <__cxa_atexit@plt+0x42cedc> │ │ │ │ + ldr r1, [pc, #200] @ 443614 <__cxa_atexit@plt+0x42cf04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #184] @ 4435f0 <__cxa_atexit@plt+0x42cee0> │ │ │ │ + ldr r7, [pc, #184] @ 443618 <__cxa_atexit@plt+0x42cf08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #148] @ 4435f4 <__cxa_atexit@plt+0x42cee4> │ │ │ │ + ldr r7, [pc, #148] @ 44361c <__cxa_atexit@plt+0x42cf0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #128] @ 4435f8 <__cxa_atexit@plt+0x42cee8> │ │ │ │ + ldr r7, [pc, #128] @ 443620 <__cxa_atexit@plt+0x42cf10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #120] @ 4435fc <__cxa_atexit@plt+0x42ceec> │ │ │ │ + ldr r7, [pc, #120] @ 443624 <__cxa_atexit@plt+0x42cf14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r6, [pc, #140] @ 443630 <__cxa_atexit@plt+0x42cf20> │ │ │ │ + ldr r6, [pc, #140] @ 443658 <__cxa_atexit@plt+0x42cf48> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r9, r3, #11 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq fp, r1, #4, 10 @ 0x1000000 │ │ │ │ - orreq fp, r1, #248, 8 @ 0xf8000000 │ │ │ │ - orreq sl, r1, #104, 26 @ 0x1a00 │ │ │ │ - orreq fp, r1, #228, 8 @ 0xe4000000 │ │ │ │ - orreq fp, r1, #216, 8 @ 0xd8000000 │ │ │ │ - orreq sl, r1, #84, 24 @ 0x5400 │ │ │ │ - orreq sl, r1, #56, 8 @ 0x38000000 │ │ │ │ - orreq fp, r1, #160, 8 @ 0xa0000000 │ │ │ │ - orreq sl, r1, #24, 8 @ 0x18000000 │ │ │ │ - orreq fp, r1, #100, 8 @ 0x64000000 │ │ │ │ - orreq sl, r1, #212, 6 @ 0x50000003 │ │ │ │ + orreq fp, r1, #220, 8 @ 0xdc000000 │ │ │ │ + orreq fp, r1, #208, 8 @ 0xd0000000 │ │ │ │ + orreq sl, r1, #64, 26 @ 0x1000 │ │ │ │ + orreq fp, r1, #188, 8 @ 0xbc000000 │ │ │ │ + orreq fp, r1, #176, 8 @ 0xb0000000 │ │ │ │ + orreq sl, r1, #44, 24 @ 0x2c00 │ │ │ │ + orreq sl, r1, #16, 8 @ 0x10000000 │ │ │ │ + orreq fp, r1, #120, 8 @ 0x78000000 │ │ │ │ + orreq sl, r1, #240, 6 @ 0xc0000003 │ │ │ │ + orreq fp, r1, #60, 8 @ 0x3c000000 │ │ │ │ + orreq sl, r1, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ - cmpeq lr, #80 @ 0x50 │ │ │ │ - orreq fp, r1, #4, 12 @ 0x400000 │ │ │ │ - orreq fp, r1, #248, 10 @ 0x3e000000 │ │ │ │ - orreq sl, r1, #104, 28 @ 0x680 │ │ │ │ - orreq fp, r1, #228, 10 @ 0x39000000 │ │ │ │ - orreq sl, r1, #100, 26 @ 0x1900 │ │ │ │ - orreq sl, r1, #64, 10 @ 0x10000000 │ │ │ │ - orreq fp, r1, #168, 10 @ 0x2a000000 │ │ │ │ - orreq sl, r1, #32, 10 @ 0x8000000 │ │ │ │ - orreq fp, r1, #108, 10 @ 0x1b000000 │ │ │ │ - orreq sl, r1, #220, 8 @ 0xdc000000 │ │ │ │ - orreq sl, r1, #160, 6 @ 0x80000002 │ │ │ │ - cmpeq lr, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq lr, #40 @ 0x28 │ │ │ │ + orreq fp, r1, #220, 10 @ 0x37000000 │ │ │ │ + orreq fp, r1, #208, 10 @ 0x34000000 │ │ │ │ + orreq sl, r1, #64, 28 @ 0x400 │ │ │ │ + orreq fp, r1, #188, 10 @ 0x2f000000 │ │ │ │ + orreq sl, r1, #60, 26 @ 0xf00 │ │ │ │ + orreq sl, r1, #24, 10 @ 0x6000000 │ │ │ │ + orreq fp, r1, #128, 10 @ 0x20000000 │ │ │ │ + orreq sl, r1, #248, 8 @ 0xf8000000 │ │ │ │ + orreq fp, r1, #68, 10 @ 0x11000000 │ │ │ │ + orreq sl, r1, #180, 8 @ 0xb4000000 │ │ │ │ + orreq sl, r1, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq lr, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r7, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44374c <__cxa_atexit@plt+0x42d03c> │ │ │ │ - ldr r2, [pc, #252] @ 443758 <__cxa_atexit@plt+0x42d048> │ │ │ │ + bcc 443774 <__cxa_atexit@plt+0x42d064> │ │ │ │ + ldr r2, [pc, #252] @ 443780 <__cxa_atexit@plt+0x42d070> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #248] @ 44375c <__cxa_atexit@plt+0x42d04c> │ │ │ │ + ldr r1, [pc, #248] @ 443784 <__cxa_atexit@plt+0x42d074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r1, [pc, #236] @ 443760 <__cxa_atexit@plt+0x42d050> │ │ │ │ + ldr r1, [pc, #236] @ 443788 <__cxa_atexit@plt+0x42d078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #228] @ 443764 <__cxa_atexit@plt+0x42d054> │ │ │ │ + ldr r1, [pc, #228] @ 44378c <__cxa_atexit@plt+0x42d07c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #32] │ │ │ │ - ldr r1, [pc, #220] @ 443768 <__cxa_atexit@plt+0x42d058> │ │ │ │ + ldr r1, [pc, #220] @ 443790 <__cxa_atexit@plt+0x42d080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #208] @ 44376c <__cxa_atexit@plt+0x42d05c> │ │ │ │ + ldr r1, [pc, #208] @ 443794 <__cxa_atexit@plt+0x42d084> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #180] @ 443770 <__cxa_atexit@plt+0x42d060> │ │ │ │ + ldr r2, [pc, #180] @ 443798 <__cxa_atexit@plt+0x42d088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #164] @ 443774 <__cxa_atexit@plt+0x42d064> │ │ │ │ + ldr r7, [pc, #164] @ 44379c <__cxa_atexit@plt+0x42d08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r7, r6, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 443778 <__cxa_atexit@plt+0x42d068> │ │ │ │ + ldr r7, [pc, #128] @ 4437a0 <__cxa_atexit@plt+0x42d090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #108] @ 44377c <__cxa_atexit@plt+0x42d06c> │ │ │ │ + ldr r7, [pc, #108] @ 4437a4 <__cxa_atexit@plt+0x42d094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #100] @ 443780 <__cxa_atexit@plt+0x42d070> │ │ │ │ + ldr r7, [pc, #100] @ 4437a8 <__cxa_atexit@plt+0x42d098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #72] @ 443784 <__cxa_atexit@plt+0x42d074> │ │ │ │ + ldr r3, [pc, #72] @ 4437ac <__cxa_atexit@plt+0x42d09c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq lr, #176, 26 @ 0x2c00 │ │ │ │ - orreq fp, r1, #100, 6 @ 0x90000001 │ │ │ │ - orreq fp, r1, #88, 6 @ 0x60000001 │ │ │ │ - orreq sl, r1, #200, 22 @ 0x32000 │ │ │ │ - orreq fp, r1, #68, 6 @ 0x10000001 │ │ │ │ - orreq sl, r1, #196, 20 @ 0xc4000 │ │ │ │ - orreq sl, r1, #160, 4 │ │ │ │ - orreq fp, r1, #8, 6 @ 0x20000000 │ │ │ │ - orreq sl, r1, #128, 4 │ │ │ │ - orreq fp, r1, #204, 4 @ 0xc000000c │ │ │ │ - orreq sl, r1, #60, 4 @ 0xc0000003 │ │ │ │ - orreq sl, r1, #8, 4 @ 0x80000000 │ │ │ │ - cmpeq lr, #140, 24 @ 0x8c00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq lr, #136, 26 @ 0x2200 │ │ │ │ + orreq fp, r1, #60, 6 @ 0xf0000000 │ │ │ │ + orreq fp, r1, #48, 6 @ 0xc0000000 │ │ │ │ + orreq sl, r1, #160, 22 @ 0x28000 │ │ │ │ + orreq fp, r1, #28, 6 @ 0x70000000 │ │ │ │ + orreq sl, r1, #156, 20 @ 0x9c000 │ │ │ │ + orreq sl, r1, #120, 4 @ 0x80000007 │ │ │ │ + orreq fp, r1, #224, 4 │ │ │ │ + orreq sl, r1, #88, 4 @ 0x80000005 │ │ │ │ + orreq fp, r1, #164, 4 @ 0x4000000a │ │ │ │ + orreq sl, r1, #20, 4 @ 0x40000001 │ │ │ │ + orreq sl, r1, #224, 2 @ 0x38 │ │ │ │ + cmpeq lr, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r7, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4438a0 <__cxa_atexit@plt+0x42d190> │ │ │ │ - ldr r2, [pc, #252] @ 4438ac <__cxa_atexit@plt+0x42d19c> │ │ │ │ + bcc 4438c8 <__cxa_atexit@plt+0x42d1b8> │ │ │ │ + ldr r2, [pc, #252] @ 4438d4 <__cxa_atexit@plt+0x42d1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #240] @ 4438b0 <__cxa_atexit@plt+0x42d1a0> │ │ │ │ + ldr r2, [pc, #240] @ 4438d8 <__cxa_atexit@plt+0x42d1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #232] @ 4438b4 <__cxa_atexit@plt+0x42d1a4> │ │ │ │ + ldr r2, [pc, #232] @ 4438dc <__cxa_atexit@plt+0x42d1cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ - ldr r2, [pc, #224] @ 4438b8 <__cxa_atexit@plt+0x42d1a8> │ │ │ │ + ldr r2, [pc, #224] @ 4438e0 <__cxa_atexit@plt+0x42d1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ - ldr r2, [pc, #212] @ 4438bc <__cxa_atexit@plt+0x42d1ac> │ │ │ │ + ldr r2, [pc, #212] @ 4438e4 <__cxa_atexit@plt+0x42d1d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #200] @ 4438c0 <__cxa_atexit@plt+0x42d1b0> │ │ │ │ + ldr r2, [pc, #200] @ 4438e8 <__cxa_atexit@plt+0x42d1d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r1, r6, #17 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #180] @ 4438c4 <__cxa_atexit@plt+0x42d1b4> │ │ │ │ + ldr r1, [pc, #180] @ 4438ec <__cxa_atexit@plt+0x42d1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #164] @ 4438c8 <__cxa_atexit@plt+0x42d1b8> │ │ │ │ + ldr r7, [pc, #164] @ 4438f0 <__cxa_atexit@plt+0x42d1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r7, r6, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 4438cc <__cxa_atexit@plt+0x42d1bc> │ │ │ │ + ldr r7, [pc, #128] @ 4438f4 <__cxa_atexit@plt+0x42d1e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #108] @ 4438d0 <__cxa_atexit@plt+0x42d1c0> │ │ │ │ + ldr r7, [pc, #108] @ 4438f8 <__cxa_atexit@plt+0x42d1e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #100] @ 4438d4 <__cxa_atexit@plt+0x42d1c4> │ │ │ │ + ldr r7, [pc, #100] @ 4438fc <__cxa_atexit@plt+0x42d1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #72] @ 4438d8 <__cxa_atexit@plt+0x42d1c8> │ │ │ │ + ldr r3, [pc, #72] @ 443900 <__cxa_atexit@plt+0x42d1f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq fp, r1, #24, 4 @ 0x80000001 │ │ │ │ - orreq fp, r1, #12, 4 @ 0xc0000000 │ │ │ │ - orreq sl, r1, #124, 20 @ 0x7c000 │ │ │ │ - orreq fp, r1, #248, 2 @ 0x3e │ │ │ │ - orreq fp, r1, #236, 2 @ 0x3b │ │ │ │ - orreq sl, r1, #104, 18 @ 0x1a0000 │ │ │ │ - orreq sl, r1, #76, 2 │ │ │ │ - orreq fp, r1, #180, 2 @ 0x2d │ │ │ │ - orreq sl, r1, #44, 2 │ │ │ │ - orreq fp, r1, #120, 2 │ │ │ │ - orreq sl, r1, #232 @ 0xe8 │ │ │ │ - orreq sl, r1, #180 @ 0xb4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq fp, r1, #240, 2 @ 0x3c │ │ │ │ + orreq fp, r1, #228, 2 @ 0x39 │ │ │ │ + orreq sl, r1, #84, 20 @ 0x54000 │ │ │ │ + orreq fp, r1, #208, 2 @ 0x34 │ │ │ │ + orreq fp, r1, #196, 2 @ 0x31 │ │ │ │ + orreq sl, r1, #64, 18 @ 0x100000 │ │ │ │ + orreq sl, r1, #36, 2 │ │ │ │ + orreq fp, r1, #140, 2 @ 0x23 │ │ │ │ + orreq sl, r1, #4, 2 │ │ │ │ + orreq fp, r1, #80, 2 │ │ │ │ + orreq sl, r1, #192 @ 0xc0 │ │ │ │ + orreq sl, r1, #140 @ 0x8c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #48 @ 0x30 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4439e8 <__cxa_atexit@plt+0x42d2d8> │ │ │ │ - ldr lr, [pc, #268] @ 443a08 <__cxa_atexit@plt+0x42d2f8> │ │ │ │ + bhi 443a10 <__cxa_atexit@plt+0x42d300> │ │ │ │ + ldr lr, [pc, #268] @ 443a30 <__cxa_atexit@plt+0x42d320> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ ldr sl, [r2, #16] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #244] @ 443a0c <__cxa_atexit@plt+0x42d2fc> │ │ │ │ + ldr r7, [pc, #244] @ 443a34 <__cxa_atexit@plt+0x42d324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r2, #32] │ │ │ │ str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ @@ -1094795,29 +1094805,29 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4439dc <__cxa_atexit@plt+0x42d2cc> │ │ │ │ + beq 443a04 <__cxa_atexit@plt+0x42d2f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 4439f4 <__cxa_atexit@plt+0x42d2e4> │ │ │ │ + bcc 443a1c <__cxa_atexit@plt+0x42d30c> │ │ │ │ ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r9, r5, #40 @ 0x28 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #-16] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ - ldr sl, [pc, #112] @ 443a10 <__cxa_atexit@plt+0x42d300> │ │ │ │ + ldr sl, [pc, #112] @ 443a38 <__cxa_atexit@plt+0x42d328> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r8, r9} │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -1094836,34 +1094846,34 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r9, r1, #248, 30 @ 0x3e0 │ │ │ │ - orreq fp, r1, #64 @ 0x40 │ │ │ │ + orreq r9, r1, #208, 30 @ 0x340 │ │ │ │ + orreq fp, r1, #24 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 443a88 <__cxa_atexit@plt+0x42d378> │ │ │ │ + bcc 443ab0 <__cxa_atexit@plt+0x42d3a0> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #32] │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #64] @ 443a98 <__cxa_atexit@plt+0x42d388> │ │ │ │ + ldr fp, [pc, #64] @ 443ac0 <__cxa_atexit@plt+0x42d3b0> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ add lr, r3, #32 │ │ │ │ @@ -1094872,30 +1094882,30 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sl, r1, #136, 30 @ 0x220 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sl, r1, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #48 @ 0x30 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 443ba8 <__cxa_atexit@plt+0x42d498> │ │ │ │ - ldr lr, [pc, #268] @ 443bc8 <__cxa_atexit@plt+0x42d4b8> │ │ │ │ + bhi 443bd0 <__cxa_atexit@plt+0x42d4c0> │ │ │ │ + ldr lr, [pc, #268] @ 443bf0 <__cxa_atexit@plt+0x42d4e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ ldr sl, [r2, #16] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #244] @ 443bcc <__cxa_atexit@plt+0x42d4bc> │ │ │ │ + ldr r7, [pc, #244] @ 443bf4 <__cxa_atexit@plt+0x42d4e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r2, #32] │ │ │ │ str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ @@ -1094907,29 +1094917,29 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 443b9c <__cxa_atexit@plt+0x42d48c> │ │ │ │ + beq 443bc4 <__cxa_atexit@plt+0x42d4b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 443bb4 <__cxa_atexit@plt+0x42d4a4> │ │ │ │ + bcc 443bdc <__cxa_atexit@plt+0x42d4cc> │ │ │ │ ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r9, r5, #40 @ 0x28 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #-16] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ - ldr sl, [pc, #112] @ 443bd0 <__cxa_atexit@plt+0x42d4c0> │ │ │ │ + ldr sl, [pc, #112] @ 443bf8 <__cxa_atexit@plt+0x42d4e8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r8, r9} │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -1094948,34 +1094958,34 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r9, r1, #56, 28 @ 0x380 │ │ │ │ - orreq sl, r1, #128, 28 @ 0x800 │ │ │ │ + orreq r9, r1, #16, 28 @ 0x100 │ │ │ │ + orreq sl, r1, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 443c48 <__cxa_atexit@plt+0x42d538> │ │ │ │ + bcc 443c70 <__cxa_atexit@plt+0x42d560> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #32] │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #64] @ 443c58 <__cxa_atexit@plt+0x42d548> │ │ │ │ + ldr fp, [pc, #64] @ 443c80 <__cxa_atexit@plt+0x42d570> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ add lr, r3, #32 │ │ │ │ @@ -1094984,197 +1094994,197 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq sl, r1, #200, 26 @ 0x3200 │ │ │ │ - cmpeq lr, #120, 16 @ 0x780000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq sl, r1, #160, 26 @ 0x2800 │ │ │ │ + cmpeq lr, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 443d28 <__cxa_atexit@plt+0x42d618> │ │ │ │ + bhi 443d50 <__cxa_atexit@plt+0x42d640> │ │ │ │ add sl, r7, #2 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ and r1, r8, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 443ca8 <__cxa_atexit@plt+0x42d598> │ │ │ │ + beq 443cd0 <__cxa_atexit@plt+0x42d5c0> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 443cdc <__cxa_atexit@plt+0x42d5cc> │ │ │ │ + bne 443d04 <__cxa_atexit@plt+0x42d5f4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r3, [r7, #14] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #136] @ 443d38 <__cxa_atexit@plt+0x42d628> │ │ │ │ + ldr r1, [pc, #136] @ 443d60 <__cxa_atexit@plt+0x42d650> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r8, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r1, [r7, #-16]! │ │ │ │ stmib r7, {r2, r3} │ │ │ │ str r0, [r7, #12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 443d18 <__cxa_atexit@plt+0x42d608> │ │ │ │ + beq 443d40 <__cxa_atexit@plt+0x42d630> │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #100] @ 443d3c <__cxa_atexit@plt+0x42d62c> │ │ │ │ + ldr r7, [pc, #100] @ 443d64 <__cxa_atexit@plt+0x42d654> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 443d0c <__cxa_atexit@plt+0x42d5fc> │ │ │ │ - ldr r1, [pc, #76] @ 443d30 <__cxa_atexit@plt+0x42d620> │ │ │ │ + b 443d34 <__cxa_atexit@plt+0x42d624> │ │ │ │ + ldr r1, [pc, #76] @ 443d58 <__cxa_atexit@plt+0x42d648> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r8, #3] │ │ │ │ mov r7, r5 │ │ │ │ str r1, [r7, #-16]! │ │ │ │ stmib r7, {r2, r3} │ │ │ │ str r0, [r7, #12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 443d18 <__cxa_atexit@plt+0x42d608> │ │ │ │ + beq 443d40 <__cxa_atexit@plt+0x42d630> │ │ │ │ ldr r9, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #40] @ 443d34 <__cxa_atexit@plt+0x42d624> │ │ │ │ + ldr r7, [pc, #40] @ 443d5c <__cxa_atexit@plt+0x42d64c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq lr, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq lr, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 443d68 <__cxa_atexit@plt+0x42d658> │ │ │ │ + ldr r3, [pc, #16] @ 443d90 <__cxa_atexit@plt+0x42d680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #28, 14 @ 0x700000 │ │ │ │ + cmpeq lr, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 443e68 <__cxa_atexit@plt+0x42d758> │ │ │ │ - ldr r2, [pc, #228] @ 443e84 <__cxa_atexit@plt+0x42d774> │ │ │ │ + bcc 443e90 <__cxa_atexit@plt+0x42d780> │ │ │ │ + ldr r2, [pc, #228] @ 443eac <__cxa_atexit@plt+0x42d79c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmdb r5, {r0, r1, r7} │ │ │ │ str r7, [sp, #4] │ │ │ │ ldm r5, {r9, sl, ip} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r2, [r3, #16]! │ │ │ │ - ldr r2, [pc, #200] @ 443e88 <__cxa_atexit@plt+0x42d778> │ │ │ │ + ldr r2, [pc, #200] @ 443eb0 <__cxa_atexit@plt+0x42d7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ - ldr r1, [pc, #180] @ 443e8c <__cxa_atexit@plt+0x42d77c> │ │ │ │ + ldr r1, [pc, #180] @ 443eb4 <__cxa_atexit@plt+0x42d7a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r2, #20]! │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ ldr r5, [r2, #4] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr r8, [pc, #144] @ 443e90 <__cxa_atexit@plt+0x42d780> │ │ │ │ + ldr r8, [pc, #144] @ 443eb8 <__cxa_atexit@plt+0x42d7a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r2, #12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r7, r3, #16 │ │ │ │ stm r7, {r0, r9, sl, ip} │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ str r5, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 443e94 <__cxa_atexit@plt+0x42d784> │ │ │ │ + ldr r7, [pc, #88] @ 443ebc <__cxa_atexit@plt+0x42d7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 443e98 <__cxa_atexit@plt+0x42d788> │ │ │ │ + ldr r7, [pc, #80] @ 443ec0 <__cxa_atexit@plt+0x42d7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 443e9c <__cxa_atexit@plt+0x42d78c> │ │ │ │ + ldr r7, [pc, #72] @ 443ec4 <__cxa_atexit@plt+0x42d7b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 443ea0 <__cxa_atexit@plt+0x42d790> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 443ec8 <__cxa_atexit@plt+0x42d7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - orreq r9, r1, #76, 24 @ 0x4c00 │ │ │ │ - orreq r9, r1, #120, 22 @ 0x1e000 │ │ │ │ + orreq r9, r1, #36, 24 @ 0x2400 │ │ │ │ + orreq r9, r1, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - orreq r9, r1, #24, 22 @ 0x6000 │ │ │ │ - orreq sl, r1, #156, 22 @ 0x27000 │ │ │ │ - orreq sl, r1, #148, 22 @ 0x25000 │ │ │ │ + orreq r9, r1, #240, 20 @ 0xf0000 │ │ │ │ + orreq sl, r1, #116, 22 @ 0x1d000 │ │ │ │ + orreq sl, r1, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq lr, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 443fa0 <__cxa_atexit@plt+0x42d890> │ │ │ │ - ldr r2, [pc, #236] @ 443fbc <__cxa_atexit@plt+0x42d8ac> │ │ │ │ + bcc 443fc8 <__cxa_atexit@plt+0x42d8b8> │ │ │ │ + ldr r2, [pc, #236] @ 443fe4 <__cxa_atexit@plt+0x42d8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r0, r1, r7} │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #28] │ │ │ │ str r2, [r3, #16]! │ │ │ │ - ldr r2, [pc, #196] @ 443fc0 <__cxa_atexit@plt+0x42d8b0> │ │ │ │ + ldr r2, [pc, #196] @ 443fe8 <__cxa_atexit@plt+0x42d8d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ - ldr lr, [pc, #176] @ 443fc4 <__cxa_atexit@plt+0x42d8b4> │ │ │ │ + ldr lr, [pc, #176] @ 443fec <__cxa_atexit@plt+0x42d8dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #36]! @ 0x24 │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr r9, [pc, #148] @ 443fc8 <__cxa_atexit@plt+0x42d8b8> │ │ │ │ + ldr r9, [pc, #148] @ 443ff0 <__cxa_atexit@plt+0x42d8e0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r2, #12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -1095182,205 +1095192,205 @@ │ │ │ │ stm r7, {r0, sl, ip} │ │ │ │ str fp, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 443fcc <__cxa_atexit@plt+0x42d8bc> │ │ │ │ + ldr r7, [pc, #88] @ 443ff4 <__cxa_atexit@plt+0x42d8e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 443fd0 <__cxa_atexit@plt+0x42d8c0> │ │ │ │ + ldr r7, [pc, #80] @ 443ff8 <__cxa_atexit@plt+0x42d8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 443fd4 <__cxa_atexit@plt+0x42d8c4> │ │ │ │ + ldr r7, [pc, #72] @ 443ffc <__cxa_atexit@plt+0x42d8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 443fd8 <__cxa_atexit@plt+0x42d8c8> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 444000 <__cxa_atexit@plt+0x42d8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - orreq r9, r1, #16, 22 @ 0x4000 │ │ │ │ - orreq r9, r1, #60, 20 @ 0x3c000 │ │ │ │ + orreq r9, r1, #232, 20 @ 0xe8000 │ │ │ │ + orreq r9, r1, #20, 20 @ 0x14000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq r9, r1, #224, 18 @ 0x380000 │ │ │ │ - orreq sl, r1, #100, 20 @ 0x64000 │ │ │ │ - orreq sl, r1, #92, 20 @ 0x5c000 │ │ │ │ + orreq r9, r1, #184, 18 @ 0x2e0000 │ │ │ │ + orreq sl, r1, #60, 20 @ 0x3c000 │ │ │ │ + orreq sl, r1, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq lr, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq lr, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 444014 <__cxa_atexit@plt+0x42d904> │ │ │ │ + ldr r3, [pc, #36] @ 44403c <__cxa_atexit@plt+0x42d92c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #28] @ 444018 <__cxa_atexit@plt+0x42d908> │ │ │ │ + ldr r3, [pc, #28] @ 444040 <__cxa_atexit@plt+0x42d930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #20] @ 44401c <__cxa_atexit@plt+0x42d90c> │ │ │ │ + ldr r3, [pc, #20] @ 444044 <__cxa_atexit@plt+0x42d934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 471d4c <__cxa_atexit@plt+0x45b63c> │ │ │ │ + b 471d74 <__cxa_atexit@plt+0x45b664> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r9, r1, #84, 18 @ 0x150000 │ │ │ │ - orreq r9, r1, #76, 18 @ 0x130000 │ │ │ │ + orreq r9, r1, #44, 18 @ 0xb0000 │ │ │ │ + orreq r9, r1, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444064 <__cxa_atexit@plt+0x42d954> │ │ │ │ + bcc 44408c <__cxa_atexit@plt+0x42d97c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #40] @ 444070 <__cxa_atexit@plt+0x42d960> │ │ │ │ + ldr r2, [pc, #40] @ 444098 <__cxa_atexit@plt+0x42d988> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 444074 <__cxa_atexit@plt+0x42d964> │ │ │ │ + ldr r1, [pc, #32] @ 44409c <__cxa_atexit@plt+0x42d98c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ - orreq sl, r1, #152, 18 @ 0x260000 │ │ │ │ - cmpeq lr, #80, 8 @ 0x50000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq lr, #20, 4 @ 0x40000001 │ │ │ │ + orreq sl, r1, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq lr, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 4440a0 <__cxa_atexit@plt+0x42d990> │ │ │ │ + ldr r3, [pc, #16] @ 4440c8 <__cxa_atexit@plt+0x42d9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq lr, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4441a0 <__cxa_atexit@plt+0x42da90> │ │ │ │ - ldr r2, [pc, #228] @ 4441bc <__cxa_atexit@plt+0x42daac> │ │ │ │ + bcc 4441c8 <__cxa_atexit@plt+0x42dab8> │ │ │ │ + ldr r2, [pc, #228] @ 4441e4 <__cxa_atexit@plt+0x42dad4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmdb r5, {r0, r1, r7} │ │ │ │ str r7, [sp, #4] │ │ │ │ ldm r5, {r9, sl, ip} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r2, [r3, #16]! │ │ │ │ - ldr r2, [pc, #200] @ 4441c0 <__cxa_atexit@plt+0x42dab0> │ │ │ │ + ldr r2, [pc, #200] @ 4441e8 <__cxa_atexit@plt+0x42dad8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ - ldr r1, [pc, #180] @ 4441c4 <__cxa_atexit@plt+0x42dab4> │ │ │ │ + ldr r1, [pc, #180] @ 4441ec <__cxa_atexit@plt+0x42dadc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r2, #20]! │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ ldr r5, [r2, #4] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr r8, [pc, #144] @ 4441c8 <__cxa_atexit@plt+0x42dab8> │ │ │ │ + ldr r8, [pc, #144] @ 4441f0 <__cxa_atexit@plt+0x42dae0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r2, #12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r7, r3, #16 │ │ │ │ stm r7, {r0, r9, sl, ip} │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ str r5, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 4441cc <__cxa_atexit@plt+0x42dabc> │ │ │ │ + ldr r7, [pc, #88] @ 4441f4 <__cxa_atexit@plt+0x42dae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 4441d0 <__cxa_atexit@plt+0x42dac0> │ │ │ │ + ldr r7, [pc, #80] @ 4441f8 <__cxa_atexit@plt+0x42dae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 4441d4 <__cxa_atexit@plt+0x42dac4> │ │ │ │ + ldr r7, [pc, #72] @ 4441fc <__cxa_atexit@plt+0x42daec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 4441d8 <__cxa_atexit@plt+0x42dac8> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 444200 <__cxa_atexit@plt+0x42daf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - orreq r9, r1, #20, 18 @ 0x50000 │ │ │ │ - orreq r9, r1, #64, 16 @ 0x400000 │ │ │ │ + orreq r9, r1, #236, 16 @ 0xec0000 │ │ │ │ + orreq r9, r1, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - orreq r9, r1, #224, 14 @ 0x3800000 │ │ │ │ - orreq sl, r1, #112, 16 @ 0x700000 │ │ │ │ - orreq sl, r1, #92, 16 @ 0x5c0000 │ │ │ │ + orreq r9, r1, #184, 14 @ 0x2e00000 │ │ │ │ + orreq sl, r1, #72, 16 @ 0x480000 │ │ │ │ + orreq sl, r1, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #212, 4 @ 0x4000000d │ │ │ │ + cmpeq lr, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4442d8 <__cxa_atexit@plt+0x42dbc8> │ │ │ │ - ldr r2, [pc, #236] @ 4442f4 <__cxa_atexit@plt+0x42dbe4> │ │ │ │ + bcc 444300 <__cxa_atexit@plt+0x42dbf0> │ │ │ │ + ldr r2, [pc, #236] @ 44431c <__cxa_atexit@plt+0x42dc0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r0, r1, r7} │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #28] │ │ │ │ str r2, [r3, #16]! │ │ │ │ - ldr r2, [pc, #196] @ 4442f8 <__cxa_atexit@plt+0x42dbe8> │ │ │ │ + ldr r2, [pc, #196] @ 444320 <__cxa_atexit@plt+0x42dc10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ - ldr lr, [pc, #176] @ 4442fc <__cxa_atexit@plt+0x42dbec> │ │ │ │ + ldr lr, [pc, #176] @ 444324 <__cxa_atexit@plt+0x42dc14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #36]! @ 0x24 │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr r9, [pc, #148] @ 444300 <__cxa_atexit@plt+0x42dbf0> │ │ │ │ + ldr r9, [pc, #148] @ 444328 <__cxa_atexit@plt+0x42dc18> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r2, #12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -1095388,1260 +1095398,1260 @@ │ │ │ │ stm r7, {r0, sl, ip} │ │ │ │ str fp, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 444304 <__cxa_atexit@plt+0x42dbf4> │ │ │ │ + ldr r7, [pc, #88] @ 44432c <__cxa_atexit@plt+0x42dc1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 444308 <__cxa_atexit@plt+0x42dbf8> │ │ │ │ + ldr r7, [pc, #80] @ 444330 <__cxa_atexit@plt+0x42dc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 44430c <__cxa_atexit@plt+0x42dbfc> │ │ │ │ + ldr r7, [pc, #72] @ 444334 <__cxa_atexit@plt+0x42dc24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 444310 <__cxa_atexit@plt+0x42dc00> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 444338 <__cxa_atexit@plt+0x42dc28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - orreq r9, r1, #216, 14 @ 0x3600000 │ │ │ │ - orreq r9, r1, #4, 14 @ 0x100000 │ │ │ │ + orreq r9, r1, #176, 14 @ 0x2c00000 │ │ │ │ + orreq r9, r1, #220, 12 @ 0xdc00000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq r9, r1, #168, 12 @ 0xa800000 │ │ │ │ - orreq sl, r1, #56, 14 @ 0xe00000 │ │ │ │ - orreq sl, r1, #36, 14 @ 0x900000 │ │ │ │ + orreq r9, r1, #128, 12 @ 0x8000000 │ │ │ │ + orreq sl, r1, #16, 14 @ 0x400000 │ │ │ │ + orreq sl, r1, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq lr, #104, 2 │ │ │ │ + cmpeq lr, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 44434c <__cxa_atexit@plt+0x42dc3c> │ │ │ │ + ldr r3, [pc, #36] @ 444374 <__cxa_atexit@plt+0x42dc64> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #28] @ 444350 <__cxa_atexit@plt+0x42dc40> │ │ │ │ + ldr r3, [pc, #28] @ 444378 <__cxa_atexit@plt+0x42dc68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #20] @ 444354 <__cxa_atexit@plt+0x42dc44> │ │ │ │ + ldr r3, [pc, #20] @ 44437c <__cxa_atexit@plt+0x42dc6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 471d4c <__cxa_atexit@plt+0x45b63c> │ │ │ │ + b 471d74 <__cxa_atexit@plt+0x45b664> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r9, r1, #28, 12 @ 0x1c00000 │ │ │ │ - orreq r9, r1, #20, 12 @ 0x1400000 │ │ │ │ + orreq r9, r1, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r9, r1, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44439c <__cxa_atexit@plt+0x42dc8c> │ │ │ │ + bcc 4443c4 <__cxa_atexit@plt+0x42dcb4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #40] @ 4443a8 <__cxa_atexit@plt+0x42dc98> │ │ │ │ + ldr r2, [pc, #40] @ 4443d0 <__cxa_atexit@plt+0x42dcc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 4443ac <__cxa_atexit@plt+0x42dc9c> │ │ │ │ + ldr r1, [pc, #32] @ 4443d4 <__cxa_atexit@plt+0x42dcc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq lr, #4, 30 │ │ │ │ - orreq sl, r1, #96, 12 @ 0x6000000 │ │ │ │ - cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq lr, #220, 28 @ 0xdc0 │ │ │ │ + orreq sl, r1, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq lr, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4443f0 <__cxa_atexit@plt+0x42dce0> │ │ │ │ - ldr r0, [pc, #36] @ 4443f8 <__cxa_atexit@plt+0x42dce8> │ │ │ │ + bhi 444418 <__cxa_atexit@plt+0x42dd08> │ │ │ │ + ldr r0, [pc, #36] @ 444420 <__cxa_atexit@plt+0x42dd10> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ + cmpeq lr, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #192 @ 0xc0 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #152 @ 0x98 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444470 <__cxa_atexit@plt+0x42dd60> │ │ │ │ - ldr r2, [pc, #64] @ 444478 <__cxa_atexit@plt+0x42dd68> │ │ │ │ + bhi 444498 <__cxa_atexit@plt+0x42dd88> │ │ │ │ + ldr r2, [pc, #64] @ 4444a0 <__cxa_atexit@plt+0x42dd90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 444460 <__cxa_atexit@plt+0x42dd50> │ │ │ │ - ldr r3, [pc, #40] @ 44447c <__cxa_atexit@plt+0x42dd6c> │ │ │ │ + beq 444488 <__cxa_atexit@plt+0x42dd78> │ │ │ │ + ldr r3, [pc, #40] @ 4444a4 <__cxa_atexit@plt+0x42dd94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #88 @ 0x58 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 4444a4 <__cxa_atexit@plt+0x42dd94> │ │ │ │ + ldr r3, [pc, #12] @ 4444cc <__cxa_atexit@plt+0x42ddbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4444dc <__cxa_atexit@plt+0x42ddcc> │ │ │ │ - ldr r2, [pc, #40] @ 4444f4 <__cxa_atexit@plt+0x42dde4> │ │ │ │ + bcc 444504 <__cxa_atexit@plt+0x42ddf4> │ │ │ │ + ldr r2, [pc, #40] @ 44451c <__cxa_atexit@plt+0x42de0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4444f8 <__cxa_atexit@plt+0x42dde8> │ │ │ │ + ldr r3, [pc, #20] @ 444520 <__cxa_atexit@plt+0x42de10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r1, #64, 10 @ 0x10000000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r1, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq lr, #116, 24 @ 0x7400 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq lr, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444550 <__cxa_atexit@plt+0x42de40> │ │ │ │ - ldr r0, [pc, #36] @ 444558 <__cxa_atexit@plt+0x42de48> │ │ │ │ + bhi 444578 <__cxa_atexit@plt+0x42de68> │ │ │ │ + ldr r0, [pc, #36] @ 444580 <__cxa_atexit@plt+0x42de70> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq lr, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #96, 30 @ 0x180 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4445d0 <__cxa_atexit@plt+0x42dec0> │ │ │ │ - ldr r2, [pc, #64] @ 4445d8 <__cxa_atexit@plt+0x42dec8> │ │ │ │ + bhi 4445f8 <__cxa_atexit@plt+0x42dee8> │ │ │ │ + ldr r2, [pc, #64] @ 444600 <__cxa_atexit@plt+0x42def0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4445c0 <__cxa_atexit@plt+0x42deb0> │ │ │ │ - ldr r3, [pc, #40] @ 4445dc <__cxa_atexit@plt+0x42decc> │ │ │ │ + beq 4445e8 <__cxa_atexit@plt+0x42ded8> │ │ │ │ + ldr r3, [pc, #40] @ 444604 <__cxa_atexit@plt+0x42def4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #248, 28 @ 0xf80 │ │ │ │ + cmpeq lr, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 444604 <__cxa_atexit@plt+0x42def4> │ │ │ │ + ldr r3, [pc, #12] @ 44462c <__cxa_atexit@plt+0x42df1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44463c <__cxa_atexit@plt+0x42df2c> │ │ │ │ - ldr r2, [pc, #40] @ 444654 <__cxa_atexit@plt+0x42df44> │ │ │ │ + bcc 444664 <__cxa_atexit@plt+0x42df54> │ │ │ │ + ldr r2, [pc, #40] @ 44467c <__cxa_atexit@plt+0x42df6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 444658 <__cxa_atexit@plt+0x42df48> │ │ │ │ + ldr r3, [pc, #20] @ 444680 <__cxa_atexit@plt+0x42df70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r1, #224, 6 @ 0x80000003 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r1, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq lr, #116, 28 @ 0x740 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq lr, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4446d4 <__cxa_atexit@plt+0x42dfc4> │ │ │ │ - ldr r2, [pc, #72] @ 4446dc <__cxa_atexit@plt+0x42dfcc> │ │ │ │ + bhi 4446fc <__cxa_atexit@plt+0x42dfec> │ │ │ │ + ldr r2, [pc, #72] @ 444704 <__cxa_atexit@plt+0x42dff4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4446c8 <__cxa_atexit@plt+0x42dfb8> │ │ │ │ - ldr r3, [pc, #40] @ 4446e0 <__cxa_atexit@plt+0x42dfd0> │ │ │ │ + beq 4446f0 <__cxa_atexit@plt+0x42dfe0> │ │ │ │ + ldr r3, [pc, #40] @ 444708 <__cxa_atexit@plt+0x42dff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq lr, #4, 28 @ 0x40 │ │ │ │ + cmpeq lr, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 444708 <__cxa_atexit@plt+0x42dff8> │ │ │ │ + ldr r3, [pc, #12] @ 444730 <__cxa_atexit@plt+0x42e020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #220, 26 @ 0x3700 │ │ │ │ + cmpeq lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444780 <__cxa_atexit@plt+0x42e070> │ │ │ │ - ldr r9, [pc, #88] @ 44478c <__cxa_atexit@plt+0x42e07c> │ │ │ │ + bcc 4447a8 <__cxa_atexit@plt+0x42e098> │ │ │ │ + ldr r9, [pc, #88] @ 4447b4 <__cxa_atexit@plt+0x42e0a4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 444790 <__cxa_atexit@plt+0x42e080> │ │ │ │ + ldr r8, [pc, #84] @ 4447b8 <__cxa_atexit@plt+0x42e0a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 444794 <__cxa_atexit@plt+0x42e084> │ │ │ │ + ldr lr, [pc, #80] @ 4447bc <__cxa_atexit@plt+0x42e0ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 444798 <__cxa_atexit@plt+0x42e088> │ │ │ │ + ldr sl, [pc, #76] @ 4447c0 <__cxa_atexit@plt+0x42e0b0> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4447e0 <__cxa_atexit@plt+0x42e0d0> │ │ │ │ + ldr r3, [pc, #52] @ 444808 <__cxa_atexit@plt+0x42e0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4447d8 <__cxa_atexit@plt+0x42e0c8> │ │ │ │ - ldr r3, [pc, #36] @ 4447e4 <__cxa_atexit@plt+0x42e0d4> │ │ │ │ + beq 444800 <__cxa_atexit@plt+0x42e0f0> │ │ │ │ + ldr r3, [pc, #36] @ 44480c <__cxa_atexit@plt+0x42e0fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 444810 <__cxa_atexit@plt+0x42e100> │ │ │ │ + ldr r3, [pc, #24] @ 444838 <__cxa_atexit@plt+0x42e128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #92, 18 @ 0x170000 │ │ │ │ + cmpeq lr, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444868 <__cxa_atexit@plt+0x42e158> │ │ │ │ - ldr r0, [pc, #36] @ 444870 <__cxa_atexit@plt+0x42e160> │ │ │ │ + bhi 444890 <__cxa_atexit@plt+0x42e180> │ │ │ │ + ldr r0, [pc, #36] @ 444898 <__cxa_atexit@plt+0x42e188> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #20, 18 @ 0x50000 │ │ │ │ + cmpeq lr, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4448e8 <__cxa_atexit@plt+0x42e1d8> │ │ │ │ - ldr r2, [pc, #64] @ 4448f0 <__cxa_atexit@plt+0x42e1e0> │ │ │ │ + bhi 444910 <__cxa_atexit@plt+0x42e200> │ │ │ │ + ldr r2, [pc, #64] @ 444918 <__cxa_atexit@plt+0x42e208> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4448d8 <__cxa_atexit@plt+0x42e1c8> │ │ │ │ - ldr r3, [pc, #40] @ 4448f4 <__cxa_atexit@plt+0x42e1e4> │ │ │ │ + beq 444900 <__cxa_atexit@plt+0x42e1f0> │ │ │ │ + ldr r3, [pc, #40] @ 44491c <__cxa_atexit@plt+0x42e20c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #224, 22 @ 0x38000 │ │ │ │ + cmpeq lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 44491c <__cxa_atexit@plt+0x42e20c> │ │ │ │ + ldr r3, [pc, #12] @ 444944 <__cxa_atexit@plt+0x42e234> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 443c6c <__cxa_atexit@plt+0x42d55c> │ │ │ │ + b 443c94 <__cxa_atexit@plt+0x42d584> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444954 <__cxa_atexit@plt+0x42e244> │ │ │ │ - ldr r2, [pc, #40] @ 44496c <__cxa_atexit@plt+0x42e25c> │ │ │ │ + bcc 44497c <__cxa_atexit@plt+0x42e26c> │ │ │ │ + ldr r2, [pc, #40] @ 444994 <__cxa_atexit@plt+0x42e284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 444970 <__cxa_atexit@plt+0x42e260> │ │ │ │ + ldr r3, [pc, #20] @ 444998 <__cxa_atexit@plt+0x42e288> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r1, #200 @ 0xc8 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r1, #160 @ 0xa0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq lr, #92, 22 @ 0x17000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq lr, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4449d8 <__cxa_atexit@plt+0x42e2c8> │ │ │ │ - ldr lr, [pc, #52] @ 4449e0 <__cxa_atexit@plt+0x42e2d0> │ │ │ │ + bhi 444a00 <__cxa_atexit@plt+0x42e2f0> │ │ │ │ + ldr lr, [pc, #52] @ 444a08 <__cxa_atexit@plt+0x42e2f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r0, [r7, #14] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #4, 22 @ 0x1000 │ │ │ │ + cmpeq lr, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #32 │ │ │ │ cmp r1, sl │ │ │ │ - bcc 444ad0 <__cxa_atexit@plt+0x42e3c0> │ │ │ │ + bcc 444af8 <__cxa_atexit@plt+0x42e3e8> │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ ldr r9, [r3, #-12] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - ldr ip, [pc, #188] @ 444ae4 <__cxa_atexit@plt+0x42e3d4> │ │ │ │ + ldr ip, [pc, #188] @ 444b0c <__cxa_atexit@plt+0x42e3fc> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #20]! │ │ │ │ str ip, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ sub r1, sl, #26 │ │ │ │ cmp lr, #0 │ │ │ │ - beq 444a70 <__cxa_atexit@plt+0x42e360> │ │ │ │ + beq 444a98 <__cxa_atexit@plt+0x42e388> │ │ │ │ cmp lr, #1 │ │ │ │ - bne 444a94 <__cxa_atexit@plt+0x42e384> │ │ │ │ - ldr r2, [pc, #160] @ 444af4 <__cxa_atexit@plt+0x42e3e4> │ │ │ │ + bne 444abc <__cxa_atexit@plt+0x42e3ac> │ │ │ │ + ldr r2, [pc, #160] @ 444b1c <__cxa_atexit@plt+0x42e40c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 444ac4 <__cxa_atexit@plt+0x42e3b4> │ │ │ │ - ldr r3, [pc, #140] @ 444af8 <__cxa_atexit@plt+0x42e3e8> │ │ │ │ + beq 444aec <__cxa_atexit@plt+0x42e3dc> │ │ │ │ + ldr r3, [pc, #140] @ 444b20 <__cxa_atexit@plt+0x42e410> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 444ab4 <__cxa_atexit@plt+0x42e3a4> │ │ │ │ - ldr r6, [pc, #120] @ 444af0 <__cxa_atexit@plt+0x42e3e0> │ │ │ │ + b 444adc <__cxa_atexit@plt+0x42e3cc> │ │ │ │ + ldr r6, [pc, #120] @ 444b18 <__cxa_atexit@plt+0x42e408> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ str r7, [r0, #32] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, sl, #7 │ │ │ │ mov r6, sl │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r2, [pc, #76] @ 444ae8 <__cxa_atexit@plt+0x42e3d8> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r2, [pc, #76] @ 444b10 <__cxa_atexit@plt+0x42e400> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 444ac4 <__cxa_atexit@plt+0x42e3b4> │ │ │ │ - ldr r3, [pc, #56] @ 444aec <__cxa_atexit@plt+0x42e3dc> │ │ │ │ + beq 444aec <__cxa_atexit@plt+0x42e3dc> │ │ │ │ + ldr r3, [pc, #56] @ 444b14 <__cxa_atexit@plt+0x42e404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov r7, lr │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq lr, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 444b20 <__cxa_atexit@plt+0x42e410> │ │ │ │ + ldr r3, [pc, #12] @ 444b48 <__cxa_atexit@plt+0x42e438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444b98 <__cxa_atexit@plt+0x42e488> │ │ │ │ - ldr r9, [pc, #88] @ 444ba4 <__cxa_atexit@plt+0x42e494> │ │ │ │ + bcc 444bc0 <__cxa_atexit@plt+0x42e4b0> │ │ │ │ + ldr r9, [pc, #88] @ 444bcc <__cxa_atexit@plt+0x42e4bc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 444ba8 <__cxa_atexit@plt+0x42e498> │ │ │ │ + ldr r8, [pc, #84] @ 444bd0 <__cxa_atexit@plt+0x42e4c0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 444bac <__cxa_atexit@plt+0x42e49c> │ │ │ │ + ldr lr, [pc, #80] @ 444bd4 <__cxa_atexit@plt+0x42e4c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 444bb0 <__cxa_atexit@plt+0x42e4a0> │ │ │ │ + ldr sl, [pc, #76] @ 444bd8 <__cxa_atexit@plt+0x42e4c8> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 444bf8 <__cxa_atexit@plt+0x42e4e8> │ │ │ │ + ldr r3, [pc, #52] @ 444c20 <__cxa_atexit@plt+0x42e510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 444bf0 <__cxa_atexit@plt+0x42e4e0> │ │ │ │ - ldr r3, [pc, #36] @ 444bfc <__cxa_atexit@plt+0x42e4ec> │ │ │ │ + beq 444c18 <__cxa_atexit@plt+0x42e508> │ │ │ │ + ldr r3, [pc, #36] @ 444c24 <__cxa_atexit@plt+0x42e514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 444c28 <__cxa_atexit@plt+0x42e518> │ │ │ │ + ldr r3, [pc, #24] @ 444c50 <__cxa_atexit@plt+0x42e540> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq lr, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 444c64 <__cxa_atexit@plt+0x42e554> │ │ │ │ + ldr r3, [pc, #12] @ 444c8c <__cxa_atexit@plt+0x42e57c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #128, 16 @ 0x800000 │ │ │ │ + cmpeq lr, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444cdc <__cxa_atexit@plt+0x42e5cc> │ │ │ │ - ldr r9, [pc, #88] @ 444ce8 <__cxa_atexit@plt+0x42e5d8> │ │ │ │ + bcc 444d04 <__cxa_atexit@plt+0x42e5f4> │ │ │ │ + ldr r9, [pc, #88] @ 444d10 <__cxa_atexit@plt+0x42e600> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 444cec <__cxa_atexit@plt+0x42e5dc> │ │ │ │ + ldr r8, [pc, #84] @ 444d14 <__cxa_atexit@plt+0x42e604> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 444cf0 <__cxa_atexit@plt+0x42e5e0> │ │ │ │ + ldr lr, [pc, #80] @ 444d18 <__cxa_atexit@plt+0x42e608> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 444cf4 <__cxa_atexit@plt+0x42e5e4> │ │ │ │ + ldr sl, [pc, #76] @ 444d1c <__cxa_atexit@plt+0x42e60c> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 444d3c <__cxa_atexit@plt+0x42e62c> │ │ │ │ + ldr r3, [pc, #52] @ 444d64 <__cxa_atexit@plt+0x42e654> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 444d34 <__cxa_atexit@plt+0x42e624> │ │ │ │ - ldr r3, [pc, #36] @ 444d40 <__cxa_atexit@plt+0x42e630> │ │ │ │ + beq 444d5c <__cxa_atexit@plt+0x42e64c> │ │ │ │ + ldr r3, [pc, #36] @ 444d68 <__cxa_atexit@plt+0x42e658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 444d6c <__cxa_atexit@plt+0x42e65c> │ │ │ │ + ldr r3, [pc, #24] @ 444d94 <__cxa_atexit@plt+0x42e684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #0, 8 │ │ │ │ + cmpeq lr, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444dc4 <__cxa_atexit@plt+0x42e6b4> │ │ │ │ - ldr r0, [pc, #36] @ 444dcc <__cxa_atexit@plt+0x42e6bc> │ │ │ │ + bhi 444dec <__cxa_atexit@plt+0x42e6dc> │ │ │ │ + ldr r0, [pc, #36] @ 444df4 <__cxa_atexit@plt+0x42e6e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq lr, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #252, 12 @ 0xfc00000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444e40 <__cxa_atexit@plt+0x42e730> │ │ │ │ - ldr lr, [pc, #52] @ 444e48 <__cxa_atexit@plt+0x42e738> │ │ │ │ + bhi 444e68 <__cxa_atexit@plt+0x42e758> │ │ │ │ + ldr lr, [pc, #52] @ 444e70 <__cxa_atexit@plt+0x42e760> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r0, [r7, #14] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq lr, #36, 6 @ 0x90000000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444ea0 <__cxa_atexit@plt+0x42e790> │ │ │ │ - ldr r0, [pc, #36] @ 444ea8 <__cxa_atexit@plt+0x42e798> │ │ │ │ + bhi 444ec8 <__cxa_atexit@plt+0x42e7b8> │ │ │ │ + ldr r0, [pc, #36] @ 444ed0 <__cxa_atexit@plt+0x42e7c0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #32, 12 @ 0x2000000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444f1c <__cxa_atexit@plt+0x42e80c> │ │ │ │ - ldr lr, [pc, #52] @ 444f24 <__cxa_atexit@plt+0x42e814> │ │ │ │ + bhi 444f44 <__cxa_atexit@plt+0x42e834> │ │ │ │ + ldr lr, [pc, #52] @ 444f4c <__cxa_atexit@plt+0x42e83c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r0, [r7, #14] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq lr, #168, 10 @ 0x2a000000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 444f78 <__cxa_atexit@plt+0x42e868> │ │ │ │ - ldr r1, [pc, #32] @ 444f80 <__cxa_atexit@plt+0x42e870> │ │ │ │ + bhi 444fa0 <__cxa_atexit@plt+0x42e890> │ │ │ │ + ldr r1, [pc, #32] @ 444fa8 <__cxa_atexit@plt+0x42e898> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq lr, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 444ff8 <__cxa_atexit@plt+0x42e8e8> │ │ │ │ - ldr r9, [pc, #88] @ 445004 <__cxa_atexit@plt+0x42e8f4> │ │ │ │ + bcc 445020 <__cxa_atexit@plt+0x42e910> │ │ │ │ + ldr r9, [pc, #88] @ 44502c <__cxa_atexit@plt+0x42e91c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 445008 <__cxa_atexit@plt+0x42e8f8> │ │ │ │ + ldr r8, [pc, #84] @ 445030 <__cxa_atexit@plt+0x42e920> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 44500c <__cxa_atexit@plt+0x42e8fc> │ │ │ │ + ldr lr, [pc, #80] @ 445034 <__cxa_atexit@plt+0x42e924> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 445010 <__cxa_atexit@plt+0x42e900> │ │ │ │ + ldr sl, [pc, #76] @ 445038 <__cxa_atexit@plt+0x42e928> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 445034 <__cxa_atexit@plt+0x42e924> │ │ │ │ + ldr r7, [pc, #12] @ 44505c <__cxa_atexit@plt+0x42e94c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 445054 <__cxa_atexit@plt+0x42e944> │ │ │ │ + ldr r7, [pc, #12] @ 44507c <__cxa_atexit@plt+0x42e96c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #220, 18 @ 0x370000 │ │ │ │ - cmpeq lr, #44, 2 │ │ │ │ + orreq r8, r1, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq lr, #4, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 445098 <__cxa_atexit@plt+0x42e988> │ │ │ │ - ldr r0, [pc, #36] @ 4450a0 <__cxa_atexit@plt+0x42e990> │ │ │ │ + bhi 4450c0 <__cxa_atexit@plt+0x42e9b0> │ │ │ │ + ldr r0, [pc, #36] @ 4450c8 <__cxa_atexit@plt+0x42e9b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #228 @ 0xe4 │ │ │ │ + cmpeq lr, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #40, 8 @ 0x28000000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #0, 8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 445114 <__cxa_atexit@plt+0x42ea04> │ │ │ │ - ldr lr, [pc, #52] @ 44511c <__cxa_atexit@plt+0x42ea0c> │ │ │ │ + bhi 44513c <__cxa_atexit@plt+0x42ea2c> │ │ │ │ + ldr lr, [pc, #52] @ 445144 <__cxa_atexit@plt+0x42ea34> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r0, [r7, #14] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq lr, #176, 6 @ 0xc0000002 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq lr, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 445164 <__cxa_atexit@plt+0x42ea54> │ │ │ │ - ldr r2, [pc, #28] @ 445174 <__cxa_atexit@plt+0x42ea64> │ │ │ │ + bhi 44518c <__cxa_atexit@plt+0x42ea7c> │ │ │ │ + ldr r2, [pc, #28] @ 44519c <__cxa_atexit@plt+0x42ea8c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #12] @ 445178 <__cxa_atexit@plt+0x42ea68> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #12] @ 4451a0 <__cxa_atexit@plt+0x42ea90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #148, 6 @ 0x50000002 │ │ │ │ cmpeq lr, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 445230 <__cxa_atexit@plt+0x42eb20> │ │ │ │ + bcc 445258 <__cxa_atexit@plt+0x42eb48> │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ - ldr r8, [pc, #144] @ 445240 <__cxa_atexit@plt+0x42eb30> │ │ │ │ + ldr r8, [pc, #144] @ 445268 <__cxa_atexit@plt+0x42eb58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r2, #-4] │ │ │ │ ldr r7, [r2, #4] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr ip, [r2, #12] │ │ │ │ mov r1, r0 │ │ │ │ str sl, [r1, #20]! │ │ │ │ str r8, [r1, #-16] │ │ │ │ str r9, [r1, #-12] │ │ │ │ stmdb r1, {r3, ip} │ │ │ │ sub r3, r6, #26 │ │ │ │ cmp lr, #0 │ │ │ │ - beq 4451f4 <__cxa_atexit@plt+0x42eae4> │ │ │ │ + beq 44521c <__cxa_atexit@plt+0x42eb0c> │ │ │ │ cmp lr, #1 │ │ │ │ - bne 445214 <__cxa_atexit@plt+0x42eb04> │ │ │ │ - ldr r6, [pc, #92] @ 44524c <__cxa_atexit@plt+0x42eb3c> │ │ │ │ + bne 44523c <__cxa_atexit@plt+0x42eb2c> │ │ │ │ + ldr r6, [pc, #92] @ 445274 <__cxa_atexit@plt+0x42eb64> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 44521c <__cxa_atexit@plt+0x42eb0c> │ │ │ │ - ldr r2, [pc, #76] @ 445248 <__cxa_atexit@plt+0x42eb38> │ │ │ │ + b 445244 <__cxa_atexit@plt+0x42eb34> │ │ │ │ + ldr r2, [pc, #76] @ 445270 <__cxa_atexit@plt+0x42eb60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r7, [r0, #28] │ │ │ │ str r3, [r0, #32] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r6, [pc, #40] @ 445244 <__cxa_atexit@plt+0x42eb34> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r6, [pc, #40] @ 44526c <__cxa_atexit@plt+0x42eb5c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq lr, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq lr, #112, 4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4452c8 <__cxa_atexit@plt+0x42ebb8> │ │ │ │ - ldr r9, [pc, #92] @ 4452d4 <__cxa_atexit@plt+0x42ebc4> │ │ │ │ + bcc 4452f0 <__cxa_atexit@plt+0x42ebe0> │ │ │ │ + ldr r9, [pc, #92] @ 4452fc <__cxa_atexit@plt+0x42ebec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 4452d8 <__cxa_atexit@plt+0x42ebc8> │ │ │ │ + ldr r8, [pc, #88] @ 445300 <__cxa_atexit@plt+0x42ebf0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 4452dc <__cxa_atexit@plt+0x42ebcc> │ │ │ │ + ldr lr, [pc, #84] @ 445304 <__cxa_atexit@plt+0x42ebf4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 4452e0 <__cxa_atexit@plt+0x42ebd0> │ │ │ │ + ldr sl, [pc, #80] @ 445308 <__cxa_atexit@plt+0x42ebf8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 445304 <__cxa_atexit@plt+0x42ebf4> │ │ │ │ + ldr r7, [pc, #12] @ 44532c <__cxa_atexit@plt+0x42ec1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq lr, #224, 2 @ 0x38 │ │ │ │ + cmpeq lr, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445380 <__cxa_atexit@plt+0x42ec70> │ │ │ │ - ldr r9, [pc, #92] @ 44538c <__cxa_atexit@plt+0x42ec7c> │ │ │ │ + bcc 4453a8 <__cxa_atexit@plt+0x42ec98> │ │ │ │ + ldr r9, [pc, #92] @ 4453b4 <__cxa_atexit@plt+0x42eca4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 445390 <__cxa_atexit@plt+0x42ec80> │ │ │ │ + ldr r8, [pc, #88] @ 4453b8 <__cxa_atexit@plt+0x42eca8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 445394 <__cxa_atexit@plt+0x42ec84> │ │ │ │ + ldr lr, [pc, #84] @ 4453bc <__cxa_atexit@plt+0x42ecac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 445398 <__cxa_atexit@plt+0x42ec88> │ │ │ │ + ldr sl, [pc, #80] @ 4453c0 <__cxa_atexit@plt+0x42ecb0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 4453bc <__cxa_atexit@plt+0x42ecac> │ │ │ │ + ldr r7, [pc, #12] @ 4453e4 <__cxa_atexit@plt+0x42ecd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4453dc <__cxa_atexit@plt+0x42eccc> │ │ │ │ + ldr r7, [pc, #12] @ 445404 <__cxa_atexit@plt+0x42ecf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq lr, #20, 2 │ │ │ │ + orreq r8, r1, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq lr, #236 @ 0xec │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 445498 <__cxa_atexit@plt+0x42ed88> │ │ │ │ - ldr r3, [pc, #188] @ 4454c0 <__cxa_atexit@plt+0x42edb0> │ │ │ │ + bhi 4454c0 <__cxa_atexit@plt+0x42edb0> │ │ │ │ + ldr r3, [pc, #188] @ 4454e8 <__cxa_atexit@plt+0x42edd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 44547c <__cxa_atexit@plt+0x42ed6c> │ │ │ │ - ldr r0, [pc, #164] @ 4454c4 <__cxa_atexit@plt+0x42edb4> │ │ │ │ + beq 4454a4 <__cxa_atexit@plt+0x42ed94> │ │ │ │ + ldr r0, [pc, #164] @ 4454ec <__cxa_atexit@plt+0x42eddc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r7, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-20]! @ 0xffffffec │ │ │ │ stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44548c <__cxa_atexit@plt+0x42ed7c> │ │ │ │ + beq 4454b4 <__cxa_atexit@plt+0x42eda4> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #-8]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r1, [r2] │ │ │ │ sub r1, r2, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 4454a8 <__cxa_atexit@plt+0x42ed98> │ │ │ │ - ldr r2, [pc, #108] @ 4454d0 <__cxa_atexit@plt+0x42edc0> │ │ │ │ + bhi 4454d0 <__cxa_atexit@plt+0x42edc0> │ │ │ │ + ldr r2, [pc, #108] @ 4454f8 <__cxa_atexit@plt+0x42ede8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4454cc <__cxa_atexit@plt+0x42edbc> │ │ │ │ + ldr r7, [pc, #44] @ 4454f4 <__cxa_atexit@plt+0x42ede4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4454c8 <__cxa_atexit@plt+0x42edb8> │ │ │ │ + ldr r7, [pc, #24] @ 4454f0 <__cxa_atexit@plt+0x42ede0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq lr, #80 @ 0x50 │ │ │ │ - cmpeq lr, #104 @ 0x68 │ │ │ │ + cmpeq lr, #40 @ 0x28 │ │ │ │ + cmpeq lr, #64 @ 0x40 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - cmpeq lr, #36 @ 0x24 │ │ │ │ + cmpeq lr, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #108] @ 445564 <__cxa_atexit@plt+0x42ee54> │ │ │ │ + ldr r1, [pc, #108] @ 44558c <__cxa_atexit@plt+0x42ee7c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 445544 <__cxa_atexit@plt+0x42ee34> │ │ │ │ + beq 44556c <__cxa_atexit@plt+0x42ee5c> │ │ │ │ ldmda r5, {r2, r9} │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 445550 <__cxa_atexit@plt+0x42ee40> │ │ │ │ - ldr r3, [pc, #52] @ 44556c <__cxa_atexit@plt+0x42ee5c> │ │ │ │ + bhi 445578 <__cxa_atexit@plt+0x42ee68> │ │ │ │ + ldr r3, [pc, #52] @ 445594 <__cxa_atexit@plt+0x42ee84> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 445568 <__cxa_atexit@plt+0x42ee58> │ │ │ │ + ldr r7, [pc, #16] @ 445590 <__cxa_atexit@plt+0x42ee80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq lr, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq lr, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - cmpeq lr, #136, 30 @ 0x220 │ │ │ │ + cmpeq lr, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldmdb r3, {r2, r9} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4455b4 <__cxa_atexit@plt+0x42eea4> │ │ │ │ - ldr r3, [pc, #36] @ 4455c8 <__cxa_atexit@plt+0x42eeb8> │ │ │ │ + bhi 4455dc <__cxa_atexit@plt+0x42eecc> │ │ │ │ + ldr r3, [pc, #36] @ 4455f0 <__cxa_atexit@plt+0x42eee0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #16] @ 4455cc <__cxa_atexit@plt+0x42eebc> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #16] @ 4455f4 <__cxa_atexit@plt+0x42eee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - cmpeq lr, #68, 30 @ 0x110 │ │ │ │ - cmpeq lr, #44, 30 @ 0xb0 │ │ │ │ + cmpeq lr, #28, 30 @ 0x70 │ │ │ │ + cmpeq lr, #4, 30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 4453f0 <__cxa_atexit@plt+0x42ece0> │ │ │ │ + b 445418 <__cxa_atexit@plt+0x42ed08> │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #48 @ 0x30 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4456f0 <__cxa_atexit@plt+0x42efe0> │ │ │ │ - ldr lr, [pc, #268] @ 445710 <__cxa_atexit@plt+0x42f000> │ │ │ │ + bhi 445718 <__cxa_atexit@plt+0x42f008> │ │ │ │ + ldr lr, [pc, #268] @ 445738 <__cxa_atexit@plt+0x42f028> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ ldr sl, [r2, #16] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #244] @ 445714 <__cxa_atexit@plt+0x42f004> │ │ │ │ + ldr r7, [pc, #244] @ 44573c <__cxa_atexit@plt+0x42f02c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r2, #32] │ │ │ │ str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ @@ -1096653,29 +1096663,29 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4456e4 <__cxa_atexit@plt+0x42efd4> │ │ │ │ + beq 44570c <__cxa_atexit@plt+0x42effc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 4456fc <__cxa_atexit@plt+0x42efec> │ │ │ │ + bcc 445724 <__cxa_atexit@plt+0x42f014> │ │ │ │ ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r9, r5, #40 @ 0x28 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #-16] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ - ldr sl, [pc, #112] @ 445718 <__cxa_atexit@plt+0x42f008> │ │ │ │ + ldr sl, [pc, #112] @ 445740 <__cxa_atexit@plt+0x42f030> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r8, r9} │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -1096694,34 +1096704,34 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r8, r1, #240, 4 │ │ │ │ - orreq r9, r1, #56, 6 @ 0xe0000000 │ │ │ │ + orreq r8, r1, #200, 4 @ 0x8000000c │ │ │ │ + orreq r9, r1, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445790 <__cxa_atexit@plt+0x42f080> │ │ │ │ + bcc 4457b8 <__cxa_atexit@plt+0x42f0a8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #32] │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #64] @ 4457a0 <__cxa_atexit@plt+0x42f090> │ │ │ │ + ldr fp, [pc, #64] @ 4457c8 <__cxa_atexit@plt+0x42f0b8> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ add lr, r3, #32 │ │ │ │ @@ -1096730,157 +1096740,157 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r1, #128, 4 │ │ │ │ - cmpeq lr, #32, 26 @ 0x800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r1, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq lr, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 445880 <__cxa_atexit@plt+0x42f170> │ │ │ │ + bhi 4458a8 <__cxa_atexit@plt+0x42f198> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 445850 <__cxa_atexit@plt+0x42f140> │ │ │ │ + bne 445878 <__cxa_atexit@plt+0x42f168> │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 445890 <__cxa_atexit@plt+0x42f180> │ │ │ │ - ldr lr, [pc, #176] @ 4458ac <__cxa_atexit@plt+0x42f19c> │ │ │ │ + bcc 4458b8 <__cxa_atexit@plt+0x42f1a8> │ │ │ │ + ldr lr, [pc, #176] @ 4458d4 <__cxa_atexit@plt+0x42f1c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #172] @ 4458b0 <__cxa_atexit@plt+0x42f1a0> │ │ │ │ + ldr r1, [pc, #172] @ 4458d8 <__cxa_atexit@plt+0x42f1c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ sub r9, r3, #7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-16]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 44586c <__cxa_atexit@plt+0x42f15c> │ │ │ │ - ldr r6, [pc, #120] @ 4458b4 <__cxa_atexit@plt+0x42f1a4> │ │ │ │ + beq 445894 <__cxa_atexit@plt+0x42f184> │ │ │ │ + ldr r6, [pc, #120] @ 4458dc <__cxa_atexit@plt+0x42f1cc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r6, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ - ldr r7, [pc, #104] @ 4458c0 <__cxa_atexit@plt+0x42f1b0> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ + ldr r7, [pc, #104] @ 4458e8 <__cxa_atexit@plt+0x42f1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #12] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4458bc <__cxa_atexit@plt+0x42f1ac> │ │ │ │ + ldr r7, [pc, #52] @ 4458e4 <__cxa_atexit@plt+0x42f1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 4458b8 <__cxa_atexit@plt+0x42f1a8> │ │ │ │ + ldr r6, [pc, #32] @ 4458e0 <__cxa_atexit@plt+0x42f1d0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - orreq r8, r1, #8, 4 @ 0x80000000 │ │ │ │ + orreq r8, r1, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #144, 24 @ 0x9000 │ │ │ │ + cmpeq lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - cmpeq lr, #4, 24 @ 0x400 │ │ │ │ + cmpeq lr, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445944 <__cxa_atexit@plt+0x42f234> │ │ │ │ - ldr r2, [pc, #108] @ 44595c <__cxa_atexit@plt+0x42f24c> │ │ │ │ + bcc 44596c <__cxa_atexit@plt+0x42f25c> │ │ │ │ + ldr r2, [pc, #108] @ 445984 <__cxa_atexit@plt+0x42f274> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 445960 <__cxa_atexit@plt+0x42f250> │ │ │ │ + ldr lr, [pc, #104] @ 445988 <__cxa_atexit@plt+0x42f278> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ sub r9, r6, #7 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 445938 <__cxa_atexit@plt+0x42f228> │ │ │ │ - ldr r7, [pc, #56] @ 445964 <__cxa_atexit@plt+0x42f254> │ │ │ │ + beq 445960 <__cxa_atexit@plt+0x42f250> │ │ │ │ + ldr r7, [pc, #56] @ 44598c <__cxa_atexit@plt+0x42f27c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 445968 <__cxa_atexit@plt+0x42f258> │ │ │ │ + ldr r3, [pc, #28] @ 445990 <__cxa_atexit@plt+0x42f280> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r8, r1, #20, 2 │ │ │ │ + orreq r8, r1, #236 @ 0xec │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq lr, #92, 22 @ 0x17000 │ │ │ │ + cmpeq lr, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 445994 <__cxa_atexit@plt+0x42f284> │ │ │ │ + ldr r3, [pc, #20] @ 4459bc <__cxa_atexit@plt+0x42f2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq lr, #24, 22 @ 0x6000 │ │ │ │ + cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r9, [r5, #28] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445ab0 <__cxa_atexit@plt+0x42f3a0> │ │ │ │ - ldr r9, [pc, #248] @ 445acc <__cxa_atexit@plt+0x42f3bc> │ │ │ │ + bcc 445ad8 <__cxa_atexit@plt+0x42f3c8> │ │ │ │ + ldr r9, [pc, #248] @ 445af4 <__cxa_atexit@plt+0x42f3e4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #244] @ 445ad0 <__cxa_atexit@plt+0x42f3c0> │ │ │ │ + ldr r8, [pc, #244] @ 445af8 <__cxa_atexit@plt+0x42f3e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ str r9, [r3, #16]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ @@ -1096888,368 +1096898,368 @@ │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub sl, r6, #55 @ 0x37 │ │ │ │ str r6, [sp, #12] │ │ │ │ sub ip, r5, #4 │ │ │ │ ldm ip, {r1, r8, r9, ip} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r4, [sp] │ │ │ │ - ldr r0, [pc, #184] @ 445ad4 <__cxa_atexit@plt+0x42f3c4> │ │ │ │ + ldr r0, [pc, #184] @ 445afc <__cxa_atexit@plt+0x42f3ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr r4, [r2, #20]! │ │ │ │ str r0, [r5, #28] │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr fp, [pc, #148] @ 445ad8 <__cxa_atexit@plt+0x42f3c8> │ │ │ │ + ldr fp, [pc, #148] @ 445b00 <__cxa_atexit@plt+0x42f3f0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r2, #12] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r6, r3, #16 │ │ │ │ stm r6, {r1, r8, r9, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #96] @ 445adc <__cxa_atexit@plt+0x42f3cc> │ │ │ │ + ldr r7, [pc, #96] @ 445b04 <__cxa_atexit@plt+0x42f3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #88] @ 445ae0 <__cxa_atexit@plt+0x42f3d0> │ │ │ │ + ldr r7, [pc, #88] @ 445b08 <__cxa_atexit@plt+0x42f3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 445ae4 <__cxa_atexit@plt+0x42f3d4> │ │ │ │ + ldr r7, [pc, #80] @ 445b0c <__cxa_atexit@plt+0x42f3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r1, [pc, #48] @ 445ae8 <__cxa_atexit@plt+0x42f3d8> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r1, [pc, #48] @ 445b10 <__cxa_atexit@plt+0x42f400> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - orreq r8, r1, #48 @ 0x30 │ │ │ │ - orreq r7, r1, #52, 30 @ 0xd0 │ │ │ │ + orreq r8, r1, #8 │ │ │ │ + orreq r7, r1, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - orreq r7, r1, #216, 28 @ 0xd80 │ │ │ │ - orreq r8, r1, #104, 30 @ 0x1a0 │ │ │ │ - orreq r8, r1, #84, 30 @ 0x150 │ │ │ │ + orreq r7, r1, #176, 28 @ 0xb00 │ │ │ │ + orreq r8, r1, #64, 30 @ 0x100 │ │ │ │ + orreq r8, r1, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445bec <__cxa_atexit@plt+0x42f4dc> │ │ │ │ - ldr r9, [pc, #240] @ 445c08 <__cxa_atexit@plt+0x42f4f8> │ │ │ │ + bcc 445c14 <__cxa_atexit@plt+0x42f504> │ │ │ │ + ldr r9, [pc, #240] @ 445c30 <__cxa_atexit@plt+0x42f520> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #236] @ 445c0c <__cxa_atexit@plt+0x42f4fc> │ │ │ │ + ldr r8, [pc, #236] @ 445c34 <__cxa_atexit@plt+0x42f524> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r9, [r3, #16]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [sp] │ │ │ │ ldmib r5, {r1, r8, r9, ip} │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ - ldr fp, [pc, #180] @ 445c10 <__cxa_atexit@plt+0x42f500> │ │ │ │ + ldr fp, [pc, #180] @ 445c38 <__cxa_atexit@plt+0x42f528> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #28]! │ │ │ │ str r0, [sp, #4] │ │ │ │ str fp, [r5, #36] @ 0x24 │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr fp, [r2, #4] │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr sl, [pc, #144] @ 445c14 <__cxa_atexit@plt+0x42f504> │ │ │ │ + ldr sl, [pc, #144] @ 445c3c <__cxa_atexit@plt+0x42f52c> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r2, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [sp] │ │ │ │ add sl, r3, #12 │ │ │ │ stm sl, {r0, r1, r8, r9, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 445c18 <__cxa_atexit@plt+0x42f508> │ │ │ │ + ldr r7, [pc, #88] @ 445c40 <__cxa_atexit@plt+0x42f530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 445c1c <__cxa_atexit@plt+0x42f50c> │ │ │ │ + ldr r7, [pc, #80] @ 445c44 <__cxa_atexit@plt+0x42f534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 445c20 <__cxa_atexit@plt+0x42f510> │ │ │ │ + ldr r7, [pc, #72] @ 445c48 <__cxa_atexit@plt+0x42f538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 445c24 <__cxa_atexit@plt+0x42f514> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 445c4c <__cxa_atexit@plt+0x42f53c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - orreq r7, r1, #236, 28 @ 0xec0 │ │ │ │ - orreq r7, r1, #244, 26 @ 0x3d00 │ │ │ │ + orreq r7, r1, #196, 28 @ 0xc40 │ │ │ │ + orreq r7, r1, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r7, r1, #148, 26 @ 0x2500 │ │ │ │ - orreq r8, r1, #36, 28 @ 0x240 │ │ │ │ - orreq r8, r1, #16, 28 @ 0x100 │ │ │ │ + orreq r7, r1, #108, 26 @ 0x1b00 │ │ │ │ + orreq r8, r1, #252, 26 @ 0x3f00 │ │ │ │ + orreq r8, r1, #232, 26 @ 0x3a00 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq lr, #84, 16 @ 0x540000 │ │ │ │ + cmpeq lr, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 445c64 <__cxa_atexit@plt+0x42f554> │ │ │ │ + ldr r3, [pc, #40] @ 445c8c <__cxa_atexit@plt+0x42f57c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 445c68 <__cxa_atexit@plt+0x42f558> │ │ │ │ + ldr r3, [pc, #28] @ 445c90 <__cxa_atexit@plt+0x42f580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 445c6c <__cxa_atexit@plt+0x42f55c> │ │ │ │ + ldr r3, [pc, #20] @ 445c94 <__cxa_atexit@plt+0x42f584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 471d4c <__cxa_atexit@plt+0x45b63c> │ │ │ │ + b 471d74 <__cxa_atexit@plt+0x45b664> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r7, r1, #4, 26 @ 0x100 │ │ │ │ - orreq r7, r1, #252, 24 @ 0xfc00 │ │ │ │ + orreq r7, r1, #220, 24 @ 0xdc00 │ │ │ │ + orreq r7, r1, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 445c88 <__cxa_atexit@plt+0x42f578> │ │ │ │ + ldr r3, [pc, #8] @ 445cb0 <__cxa_atexit@plt+0x42f5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445cd4 <__cxa_atexit@plt+0x42f5c4> │ │ │ │ - ldr r2, [pc, #48] @ 445ce0 <__cxa_atexit@plt+0x42f5d0> │ │ │ │ + bcc 445cfc <__cxa_atexit@plt+0x42f5ec> │ │ │ │ + ldr r2, [pc, #48] @ 445d08 <__cxa_atexit@plt+0x42f5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 445ce4 <__cxa_atexit@plt+0x42f5d4> │ │ │ │ + ldr r1, [pc, #44] @ 445d0c <__cxa_atexit@plt+0x42f5fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r8, r1, #52, 26 @ 0xd00 │ │ │ │ + orreq r8, r1, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 445d00 <__cxa_atexit@plt+0x42f5f0> │ │ │ │ + ldr r3, [pc, #8] @ 445d28 <__cxa_atexit@plt+0x42f618> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 445d2c <__cxa_atexit@plt+0x42f61c> │ │ │ │ + ldr r3, [pc, #24] @ 445d54 <__cxa_atexit@plt+0x42f644> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 445d30 <__cxa_atexit@plt+0x42f620> │ │ │ │ + ldr r2, [pc, #20] @ 445d58 <__cxa_atexit@plt+0x42f648> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445d9c <__cxa_atexit@plt+0x42f68c> │ │ │ │ - ldr r2, [pc, #48] @ 445da8 <__cxa_atexit@plt+0x42f698> │ │ │ │ + bcc 445dc4 <__cxa_atexit@plt+0x42f6b4> │ │ │ │ + ldr r2, [pc, #48] @ 445dd0 <__cxa_atexit@plt+0x42f6c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 445dac <__cxa_atexit@plt+0x42f69c> │ │ │ │ + ldr r1, [pc, #44] @ 445dd4 <__cxa_atexit@plt+0x42f6c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r8, r1, #116, 24 @ 0x7400 │ │ │ │ + orreq r8, r1, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 445dc8 <__cxa_atexit@plt+0x42f6b8> │ │ │ │ + ldr r3, [pc, #8] @ 445df0 <__cxa_atexit@plt+0x42f6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 445df4 <__cxa_atexit@plt+0x42f6e4> │ │ │ │ + ldr r3, [pc, #24] @ 445e1c <__cxa_atexit@plt+0x42f70c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 445df8 <__cxa_atexit@plt+0x42f6e8> │ │ │ │ + ldr r2, [pc, #20] @ 445e20 <__cxa_atexit@plt+0x42f710> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq lr, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub sl, r5, #16 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq lr, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 445eb8 <__cxa_atexit@plt+0x42f7a8> │ │ │ │ - ldr r7, [pc, #140] @ 445ec8 <__cxa_atexit@plt+0x42f7b8> │ │ │ │ + bhi 445ee0 <__cxa_atexit@plt+0x42f7d0> │ │ │ │ + ldr r7, [pc, #140] @ 445ef0 <__cxa_atexit@plt+0x42f7e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 445e9c <__cxa_atexit@plt+0x42f78c> │ │ │ │ - ldr lr, [pc, #116] @ 445ecc <__cxa_atexit@plt+0x42f7bc> │ │ │ │ + beq 445ec4 <__cxa_atexit@plt+0x42f7b4> │ │ │ │ + ldr lr, [pc, #116] @ 445ef4 <__cxa_atexit@plt+0x42f7e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r7, [sl, #11] │ │ │ │ mov r1, r5 │ │ │ │ str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ stmib r1, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 445eac <__cxa_atexit@plt+0x42f79c> │ │ │ │ - ldr r1, [pc, #80] @ 445ed0 <__cxa_atexit@plt+0x42f7c0> │ │ │ │ + beq 445ed4 <__cxa_atexit@plt+0x42f7c4> │ │ │ │ + ldr r1, [pc, #80] @ 445ef8 <__cxa_atexit@plt+0x42f7e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 4457b4 <__cxa_atexit@plt+0x42f0a4> │ │ │ │ + b 4457dc <__cxa_atexit@plt+0x42f0cc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 445ed4 <__cxa_atexit@plt+0x42f7c4> │ │ │ │ + ldr r7, [pc, #20] @ 445efc <__cxa_atexit@plt+0x42f7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #96, 12 @ 0x6000000 │ │ │ │ cmpeq lr, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #60] @ 445f34 <__cxa_atexit@plt+0x42f824> │ │ │ │ + ldr r1, [pc, #60] @ 445f5c <__cxa_atexit@plt+0x42f84c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 445f28 <__cxa_atexit@plt+0x42f818> │ │ │ │ - ldr r3, [pc, #36] @ 445f38 <__cxa_atexit@plt+0x42f828> │ │ │ │ + beq 445f50 <__cxa_atexit@plt+0x42f840> │ │ │ │ + ldr r3, [pc, #36] @ 445f60 <__cxa_atexit@plt+0x42f850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmda r5, {r2, sl} │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4457b4 <__cxa_atexit@plt+0x42f0a4> │ │ │ │ + b 4457dc <__cxa_atexit@plt+0x42f0cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq lr, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq lr, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 445f68 <__cxa_atexit@plt+0x42f858> │ │ │ │ + ldr r3, [pc, #20] @ 445f90 <__cxa_atexit@plt+0x42f880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4457b4 <__cxa_atexit@plt+0x42f0a4> │ │ │ │ + b 4457dc <__cxa_atexit@plt+0x42f0cc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 445fd8 <__cxa_atexit@plt+0x42f8c8> │ │ │ │ - ldr r2, [pc, #96] @ 445ff0 <__cxa_atexit@plt+0x42f8e0> │ │ │ │ + bcc 446000 <__cxa_atexit@plt+0x42f8f0> │ │ │ │ + ldr r2, [pc, #96] @ 446018 <__cxa_atexit@plt+0x42f908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 445ff4 <__cxa_atexit@plt+0x42f8e4> │ │ │ │ + ldr r1, [pc, #92] @ 44601c <__cxa_atexit@plt+0x42f90c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 445ff8 <__cxa_atexit@plt+0x42f8e8> │ │ │ │ + ldr r0, [pc, #88] @ 446020 <__cxa_atexit@plt+0x42f910> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1097257,43 +1097267,43 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 445ffc <__cxa_atexit@plt+0x42f8ec> │ │ │ │ + ldr r3, [pc, #28] @ 446024 <__cxa_atexit@plt+0x42f914> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r8, r1, #104, 20 @ 0x68000 │ │ │ │ - orreq r7, r1, #120, 30 @ 0x1e0 │ │ │ │ - orreq r7, r1, #108, 20 @ 0x6c000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r8, r1, #64, 20 @ 0x40000 │ │ │ │ + orreq r7, r1, #80, 30 @ 0x140 │ │ │ │ + orreq r7, r1, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq lr, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 445e28 <__cxa_atexit@plt+0x42f718> │ │ │ │ + b 445e50 <__cxa_atexit@plt+0x42f740> │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #48 @ 0x30 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 446120 <__cxa_atexit@plt+0x42fa10> │ │ │ │ - ldr lr, [pc, #268] @ 446140 <__cxa_atexit@plt+0x42fa30> │ │ │ │ + bhi 446148 <__cxa_atexit@plt+0x42fa38> │ │ │ │ + ldr lr, [pc, #268] @ 446168 <__cxa_atexit@plt+0x42fa58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ ldr sl, [r2, #16] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #244] @ 446144 <__cxa_atexit@plt+0x42fa34> │ │ │ │ + ldr r7, [pc, #244] @ 44616c <__cxa_atexit@plt+0x42fa5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r2, #32] │ │ │ │ str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ @@ -1097305,29 +1097315,29 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 446114 <__cxa_atexit@plt+0x42fa04> │ │ │ │ + beq 44613c <__cxa_atexit@plt+0x42fa2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 44612c <__cxa_atexit@plt+0x42fa1c> │ │ │ │ + bcc 446154 <__cxa_atexit@plt+0x42fa44> │ │ │ │ ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r9, r5, #40 @ 0x28 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #-16] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ - ldr sl, [pc, #112] @ 446148 <__cxa_atexit@plt+0x42fa38> │ │ │ │ + ldr sl, [pc, #112] @ 446170 <__cxa_atexit@plt+0x42fa60> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r8, r9} │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -1097346,34 +1097356,34 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r7, r1, #192, 16 @ 0xc00000 │ │ │ │ - orreq r8, r1, #8, 18 @ 0x20000 │ │ │ │ + orreq r7, r1, #152, 16 @ 0x980000 │ │ │ │ + orreq r8, r1, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4461c0 <__cxa_atexit@plt+0x42fab0> │ │ │ │ + bcc 4461e8 <__cxa_atexit@plt+0x42fad8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #32] │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #64] @ 4461d0 <__cxa_atexit@plt+0x42fac0> │ │ │ │ + ldr fp, [pc, #64] @ 4461f8 <__cxa_atexit@plt+0x42fae8> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ add lr, r3, #32 │ │ │ │ @@ -1097382,157 +1097392,157 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r1, #80, 16 @ 0x500000 │ │ │ │ - cmpeq lr, #200, 4 @ 0x8000000c │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r1, #40, 16 @ 0x280000 │ │ │ │ + cmpeq lr, #160, 4 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4462b0 <__cxa_atexit@plt+0x42fba0> │ │ │ │ + bhi 4462d8 <__cxa_atexit@plt+0x42fbc8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 446280 <__cxa_atexit@plt+0x42fb70> │ │ │ │ + bne 4462a8 <__cxa_atexit@plt+0x42fb98> │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4462c0 <__cxa_atexit@plt+0x42fbb0> │ │ │ │ - ldr lr, [pc, #176] @ 4462dc <__cxa_atexit@plt+0x42fbcc> │ │ │ │ + bcc 4462e8 <__cxa_atexit@plt+0x42fbd8> │ │ │ │ + ldr lr, [pc, #176] @ 446304 <__cxa_atexit@plt+0x42fbf4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #172] @ 4462e0 <__cxa_atexit@plt+0x42fbd0> │ │ │ │ + ldr r1, [pc, #172] @ 446308 <__cxa_atexit@plt+0x42fbf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ sub r9, r3, #7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-16]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 44629c <__cxa_atexit@plt+0x42fb8c> │ │ │ │ - ldr r6, [pc, #120] @ 4462e4 <__cxa_atexit@plt+0x42fbd4> │ │ │ │ + beq 4462c4 <__cxa_atexit@plt+0x42fbb4> │ │ │ │ + ldr r6, [pc, #120] @ 44630c <__cxa_atexit@plt+0x42fbfc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r6, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ - ldr r7, [pc, #104] @ 4462f0 <__cxa_atexit@plt+0x42fbe0> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ + ldr r7, [pc, #104] @ 446318 <__cxa_atexit@plt+0x42fc08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #12] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4462ec <__cxa_atexit@plt+0x42fbdc> │ │ │ │ + ldr r7, [pc, #52] @ 446314 <__cxa_atexit@plt+0x42fc04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 4462e8 <__cxa_atexit@plt+0x42fbd8> │ │ │ │ + ldr r6, [pc, #32] @ 446310 <__cxa_atexit@plt+0x42fc00> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - orreq r7, r1, #216, 14 @ 0x3600000 │ │ │ │ + orreq r7, r1, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq lr, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq lr, #80, 4 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - cmpeq lr, #172, 2 @ 0x2b │ │ │ │ + cmpeq lr, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 446374 <__cxa_atexit@plt+0x42fc64> │ │ │ │ - ldr r2, [pc, #108] @ 44638c <__cxa_atexit@plt+0x42fc7c> │ │ │ │ + bcc 44639c <__cxa_atexit@plt+0x42fc8c> │ │ │ │ + ldr r2, [pc, #108] @ 4463b4 <__cxa_atexit@plt+0x42fca4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 446390 <__cxa_atexit@plt+0x42fc80> │ │ │ │ + ldr lr, [pc, #104] @ 4463b8 <__cxa_atexit@plt+0x42fca8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ sub r9, r6, #7 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 446368 <__cxa_atexit@plt+0x42fc58> │ │ │ │ - ldr r7, [pc, #56] @ 446394 <__cxa_atexit@plt+0x42fc84> │ │ │ │ + beq 446390 <__cxa_atexit@plt+0x42fc80> │ │ │ │ + ldr r7, [pc, #56] @ 4463bc <__cxa_atexit@plt+0x42fcac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 446398 <__cxa_atexit@plt+0x42fc88> │ │ │ │ + ldr r3, [pc, #28] @ 4463c0 <__cxa_atexit@plt+0x42fcb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r7, r1, #228, 12 @ 0xe400000 │ │ │ │ + orreq r7, r1, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq lr, #4, 2 │ │ │ │ + cmpeq lr, #220 @ 0xdc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4463c4 <__cxa_atexit@plt+0x42fcb4> │ │ │ │ + ldr r3, [pc, #20] @ 4463ec <__cxa_atexit@plt+0x42fcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 442e50 <__cxa_atexit@plt+0x42c740> │ │ │ │ + b 442e78 <__cxa_atexit@plt+0x42c768> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq lr, #192 @ 0xc0 │ │ │ │ + cmpeq lr, #152 @ 0x98 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r9, [r5, #28] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4464e0 <__cxa_atexit@plt+0x42fdd0> │ │ │ │ - ldr r9, [pc, #248] @ 4464fc <__cxa_atexit@plt+0x42fdec> │ │ │ │ + bcc 446508 <__cxa_atexit@plt+0x42fdf8> │ │ │ │ + ldr r9, [pc, #248] @ 446524 <__cxa_atexit@plt+0x42fe14> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #244] @ 446500 <__cxa_atexit@plt+0x42fdf0> │ │ │ │ + ldr r8, [pc, #244] @ 446528 <__cxa_atexit@plt+0x42fe18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ str r9, [r3, #16]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ @@ -1097540,368 +1097550,368 @@ │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub sl, r6, #55 @ 0x37 │ │ │ │ str r6, [sp, #12] │ │ │ │ sub ip, r5, #4 │ │ │ │ ldm ip, {r1, r8, r9, ip} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r4, [sp] │ │ │ │ - ldr r0, [pc, #184] @ 446504 <__cxa_atexit@plt+0x42fdf4> │ │ │ │ + ldr r0, [pc, #184] @ 44652c <__cxa_atexit@plt+0x42fe1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr r4, [r2, #20]! │ │ │ │ str r0, [r5, #28] │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr fp, [pc, #148] @ 446508 <__cxa_atexit@plt+0x42fdf8> │ │ │ │ + ldr fp, [pc, #148] @ 446530 <__cxa_atexit@plt+0x42fe20> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r2, #12] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r6, r3, #16 │ │ │ │ stm r6, {r1, r8, r9, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #96] @ 44650c <__cxa_atexit@plt+0x42fdfc> │ │ │ │ + ldr r7, [pc, #96] @ 446534 <__cxa_atexit@plt+0x42fe24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #88] @ 446510 <__cxa_atexit@plt+0x42fe00> │ │ │ │ + ldr r7, [pc, #88] @ 446538 <__cxa_atexit@plt+0x42fe28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 446514 <__cxa_atexit@plt+0x42fe04> │ │ │ │ + ldr r7, [pc, #80] @ 44653c <__cxa_atexit@plt+0x42fe2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r1, [pc, #48] @ 446518 <__cxa_atexit@plt+0x42fe08> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r1, [pc, #48] @ 446540 <__cxa_atexit@plt+0x42fe30> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - orreq r7, r1, #0, 12 │ │ │ │ - orreq r7, r1, #4, 10 @ 0x1000000 │ │ │ │ + orreq r7, r1, #216, 10 @ 0x36000000 │ │ │ │ + orreq r7, r1, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - orreq r7, r1, #168, 8 @ 0xa8000000 │ │ │ │ - orreq r8, r1, #44, 10 @ 0xb000000 │ │ │ │ - orreq r8, r1, #36, 10 @ 0x9000000 │ │ │ │ + orreq r7, r1, #128, 8 @ 0x80000000 │ │ │ │ + orreq r8, r1, #4, 10 @ 0x1000000 │ │ │ │ + orreq r8, r1, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq lr, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44661c <__cxa_atexit@plt+0x42ff0c> │ │ │ │ - ldr r9, [pc, #240] @ 446638 <__cxa_atexit@plt+0x42ff28> │ │ │ │ + bcc 446644 <__cxa_atexit@plt+0x42ff34> │ │ │ │ + ldr r9, [pc, #240] @ 446660 <__cxa_atexit@plt+0x42ff50> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #236] @ 44663c <__cxa_atexit@plt+0x42ff2c> │ │ │ │ + ldr r8, [pc, #236] @ 446664 <__cxa_atexit@plt+0x42ff54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r9, [r3, #16]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [sp] │ │ │ │ ldmib r5, {r1, r8, r9, ip} │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ - ldr fp, [pc, #180] @ 446640 <__cxa_atexit@plt+0x42ff30> │ │ │ │ + ldr fp, [pc, #180] @ 446668 <__cxa_atexit@plt+0x42ff58> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #28]! │ │ │ │ str r0, [sp, #4] │ │ │ │ str fp, [r5, #36] @ 0x24 │ │ │ │ ldr r5, [r2, #-4] │ │ │ │ ldr fp, [r2, #4] │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r2, #12] │ │ │ │ - ldr sl, [pc, #144] @ 446644 <__cxa_atexit@plt+0x42ff34> │ │ │ │ + ldr sl, [pc, #144] @ 44666c <__cxa_atexit@plt+0x42ff5c> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r2, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [sp] │ │ │ │ add sl, r3, #12 │ │ │ │ stm sl, {r0, r1, r8, r9, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str lr, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #88] @ 446648 <__cxa_atexit@plt+0x42ff38> │ │ │ │ + ldr r7, [pc, #88] @ 446670 <__cxa_atexit@plt+0x42ff60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #80] @ 44664c <__cxa_atexit@plt+0x42ff3c> │ │ │ │ + ldr r7, [pc, #80] @ 446674 <__cxa_atexit@plt+0x42ff64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #72] @ 446650 <__cxa_atexit@plt+0x42ff40> │ │ │ │ + ldr r7, [pc, #72] @ 446678 <__cxa_atexit@plt+0x42ff68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 474660 <__cxa_atexit@plt+0x45df50> │ │ │ │ - ldr r3, [pc, #48] @ 446654 <__cxa_atexit@plt+0x42ff44> │ │ │ │ + b 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ + ldr r3, [pc, #48] @ 44667c <__cxa_atexit@plt+0x42ff6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - orreq r7, r1, #188, 8 @ 0xbc000000 │ │ │ │ - orreq r7, r1, #196, 6 @ 0x10000003 │ │ │ │ + orreq r7, r1, #148, 8 @ 0x94000000 │ │ │ │ + orreq r7, r1, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r7, r1, #100, 6 @ 0x90000001 │ │ │ │ - orreq r8, r1, #232, 6 @ 0xa0000003 │ │ │ │ - orreq r8, r1, #224, 6 @ 0x80000003 │ │ │ │ + orreq r7, r1, #60, 6 @ 0xf0000000 │ │ │ │ + orreq r8, r1, #192, 6 │ │ │ │ + orreq r8, r1, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq lr, #36, 28 @ 0x240 │ │ │ │ + cmpeq lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 446694 <__cxa_atexit@plt+0x42ff84> │ │ │ │ + ldr r3, [pc, #40] @ 4466bc <__cxa_atexit@plt+0x42ffac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 446698 <__cxa_atexit@plt+0x42ff88> │ │ │ │ + ldr r3, [pc, #28] @ 4466c0 <__cxa_atexit@plt+0x42ffb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 44669c <__cxa_atexit@plt+0x42ff8c> │ │ │ │ + ldr r3, [pc, #20] @ 4466c4 <__cxa_atexit@plt+0x42ffb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 471d4c <__cxa_atexit@plt+0x45b63c> │ │ │ │ + b 471d74 <__cxa_atexit@plt+0x45b664> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r7, r1, #212, 4 @ 0x4000000d │ │ │ │ - orreq r7, r1, #204, 4 @ 0xc000000c │ │ │ │ + orreq r7, r1, #172, 4 @ 0xc000000a │ │ │ │ + orreq r7, r1, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 4466b8 <__cxa_atexit@plt+0x42ffa8> │ │ │ │ + ldr r3, [pc, #8] @ 4466e0 <__cxa_atexit@plt+0x42ffd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 446704 <__cxa_atexit@plt+0x42fff4> │ │ │ │ - ldr r2, [pc, #48] @ 446710 <__cxa_atexit@plt+0x430000> │ │ │ │ + bcc 44672c <__cxa_atexit@plt+0x43001c> │ │ │ │ + ldr r2, [pc, #48] @ 446738 <__cxa_atexit@plt+0x430028> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 446714 <__cxa_atexit@plt+0x430004> │ │ │ │ + ldr r1, [pc, #44] @ 44673c <__cxa_atexit@plt+0x43002c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r8, r1, #4, 6 @ 0x10000000 │ │ │ │ + orreq r8, r1, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 446730 <__cxa_atexit@plt+0x430020> │ │ │ │ + ldr r3, [pc, #8] @ 446758 <__cxa_atexit@plt+0x430048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44675c <__cxa_atexit@plt+0x43004c> │ │ │ │ + ldr r3, [pc, #24] @ 446784 <__cxa_atexit@plt+0x430074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 446760 <__cxa_atexit@plt+0x430050> │ │ │ │ + ldr r2, [pc, #20] @ 446788 <__cxa_atexit@plt+0x430078> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #56, 22 @ 0xe000 │ │ │ │ + cmpeq lr, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4467cc <__cxa_atexit@plt+0x4300bc> │ │ │ │ - ldr r2, [pc, #48] @ 4467d8 <__cxa_atexit@plt+0x4300c8> │ │ │ │ + bcc 4467f4 <__cxa_atexit@plt+0x4300e4> │ │ │ │ + ldr r2, [pc, #48] @ 446800 <__cxa_atexit@plt+0x4300f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 4467dc <__cxa_atexit@plt+0x4300cc> │ │ │ │ + ldr r1, [pc, #44] @ 446804 <__cxa_atexit@plt+0x4300f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r8, r1, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r8, r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 4467f8 <__cxa_atexit@plt+0x4300e8> │ │ │ │ + ldr r3, [pc, #8] @ 446820 <__cxa_atexit@plt+0x430110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 446824 <__cxa_atexit@plt+0x430114> │ │ │ │ + ldr r3, [pc, #24] @ 44684c <__cxa_atexit@plt+0x43013c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 446828 <__cxa_atexit@plt+0x430118> │ │ │ │ + ldr r2, [pc, #20] @ 446850 <__cxa_atexit@plt+0x430140> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #112, 20 @ 0x70000 │ │ │ │ + cmpeq lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub sl, r5, #16 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq lr, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4468e8 <__cxa_atexit@plt+0x4301d8> │ │ │ │ - ldr r7, [pc, #140] @ 4468f8 <__cxa_atexit@plt+0x4301e8> │ │ │ │ + bhi 446910 <__cxa_atexit@plt+0x430200> │ │ │ │ + ldr r7, [pc, #140] @ 446920 <__cxa_atexit@plt+0x430210> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 4468cc <__cxa_atexit@plt+0x4301bc> │ │ │ │ - ldr lr, [pc, #116] @ 4468fc <__cxa_atexit@plt+0x4301ec> │ │ │ │ + beq 4468f4 <__cxa_atexit@plt+0x4301e4> │ │ │ │ + ldr lr, [pc, #116] @ 446924 <__cxa_atexit@plt+0x430214> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r7, [sl, #11] │ │ │ │ mov r1, r5 │ │ │ │ str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ stmib r1, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4468dc <__cxa_atexit@plt+0x4301cc> │ │ │ │ - ldr r1, [pc, #80] @ 446900 <__cxa_atexit@plt+0x4301f0> │ │ │ │ + beq 446904 <__cxa_atexit@plt+0x4301f4> │ │ │ │ + ldr r1, [pc, #80] @ 446928 <__cxa_atexit@plt+0x430218> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 446904 <__cxa_atexit@plt+0x4301f4> │ │ │ │ + ldr r7, [pc, #20] @ 44692c <__cxa_atexit@plt+0x43021c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ cmpeq lr, #32, 24 @ 0x2000 │ │ │ │ + cmpeq lr, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #60] @ 446964 <__cxa_atexit@plt+0x430254> │ │ │ │ + ldr r1, [pc, #60] @ 44698c <__cxa_atexit@plt+0x43027c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 446958 <__cxa_atexit@plt+0x430248> │ │ │ │ - ldr r3, [pc, #36] @ 446968 <__cxa_atexit@plt+0x430258> │ │ │ │ + beq 446980 <__cxa_atexit@plt+0x430270> │ │ │ │ + ldr r3, [pc, #36] @ 446990 <__cxa_atexit@plt+0x430280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmda r5, {r2, sl} │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq lr, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq lr, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 446998 <__cxa_atexit@plt+0x430288> │ │ │ │ + ldr r3, [pc, #20] @ 4469c0 <__cxa_atexit@plt+0x4302b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 446a08 <__cxa_atexit@plt+0x4302f8> │ │ │ │ - ldr r2, [pc, #96] @ 446a20 <__cxa_atexit@plt+0x430310> │ │ │ │ + bcc 446a30 <__cxa_atexit@plt+0x430320> │ │ │ │ + ldr r2, [pc, #96] @ 446a48 <__cxa_atexit@plt+0x430338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 446a24 <__cxa_atexit@plt+0x430314> │ │ │ │ + ldr r1, [pc, #92] @ 446a4c <__cxa_atexit@plt+0x43033c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 446a28 <__cxa_atexit@plt+0x430318> │ │ │ │ + ldr r0, [pc, #88] @ 446a50 <__cxa_atexit@plt+0x430340> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1097909,2097 +1097919,2097 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 446a2c <__cxa_atexit@plt+0x43031c> │ │ │ │ + ldr r3, [pc, #28] @ 446a54 <__cxa_atexit@plt+0x430344> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r8, r1, #56 @ 0x38 │ │ │ │ - orreq r7, r1, #72, 10 @ 0x12000000 │ │ │ │ - orreq r7, r1, #60 @ 0x3c │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r8, r1, #16 │ │ │ │ + orreq r7, r1, #32, 10 @ 0x8000000 │ │ │ │ + orreq r7, r1, #20 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq lr, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 446858 <__cxa_atexit@plt+0x430148> │ │ │ │ + b 446880 <__cxa_atexit@plt+0x430170> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 446a94 <__cxa_atexit@plt+0x430384> │ │ │ │ - ldr r2, [pc, #60] @ 446a9c <__cxa_atexit@plt+0x43038c> │ │ │ │ + bhi 446abc <__cxa_atexit@plt+0x4303ac> │ │ │ │ + ldr r2, [pc, #60] @ 446ac4 <__cxa_atexit@plt+0x4303b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446a88 <__cxa_atexit@plt+0x430378> │ │ │ │ - ldr r3, [pc, #40] @ 446aa0 <__cxa_atexit@plt+0x430390> │ │ │ │ + beq 446ab0 <__cxa_atexit@plt+0x4303a0> │ │ │ │ + ldr r3, [pc, #40] @ 446ac8 <__cxa_atexit@plt+0x4303b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r6, r1, #0, 30 │ │ │ │ + orreq r6, r1, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 446ac8 <__cxa_atexit@plt+0x4303b8> │ │ │ │ + ldr r3, [pc, #20] @ 446af0 <__cxa_atexit@plt+0x4303e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldrh r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ - orreq r6, r1, #196, 28 @ 0xc40 │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ + orreq r6, r1, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 446b08 <__cxa_atexit@plt+0x4303f8> │ │ │ │ - ldr r3, [pc, #40] @ 446b18 <__cxa_atexit@plt+0x430408> │ │ │ │ + bcc 446b30 <__cxa_atexit@plt+0x430420> │ │ │ │ + ldr r3, [pc, #40] @ 446b40 <__cxa_atexit@plt+0x430430> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 446b1c <__cxa_atexit@plt+0x43040c> │ │ │ │ + ldr r8, [pc, #36] @ 446b44 <__cxa_atexit@plt+0x430434> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - teqeq lr, #173 @ 0xad │ │ │ │ + teqeq lr, #1073741857 @ 0x40000021 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 446bb8 <__cxa_atexit@plt+0x4304a8> │ │ │ │ - ldr r6, [pc, #148] @ 446bd4 <__cxa_atexit@plt+0x4304c4> │ │ │ │ + bhi 446be0 <__cxa_atexit@plt+0x4304d0> │ │ │ │ + ldr r6, [pc, #148] @ 446bfc <__cxa_atexit@plt+0x4304ec> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #140] @ 446bd8 <__cxa_atexit@plt+0x4304c8> │ │ │ │ + ldr r2, [pc, #140] @ 446c00 <__cxa_atexit@plt+0x4304f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r6, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446ba8 <__cxa_atexit@plt+0x430498> │ │ │ │ - ldr r6, [pc, #116] @ 446bdc <__cxa_atexit@plt+0x4304cc> │ │ │ │ + beq 446bd0 <__cxa_atexit@plt+0x4304c0> │ │ │ │ + ldr r6, [pc, #116] @ 446c04 <__cxa_atexit@plt+0x4304f4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r6, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446ba8 <__cxa_atexit@plt+0x430498> │ │ │ │ + beq 446bd0 <__cxa_atexit@plt+0x4304c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 446bc4 <__cxa_atexit@plt+0x4304b4> │ │ │ │ - ldr r3, [pc, #80] @ 446be0 <__cxa_atexit@plt+0x4304d0> │ │ │ │ + bcc 446bec <__cxa_atexit@plt+0x4304dc> │ │ │ │ + ldr r3, [pc, #80] @ 446c08 <__cxa_atexit@plt+0x4304f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r6, r1, #196, 26 @ 0x3100 │ │ │ │ + orreq r6, r1, #156, 26 @ 0x2700 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #88] @ 446c50 <__cxa_atexit@plt+0x430540> │ │ │ │ + ldr r6, [pc, #88] @ 446c78 <__cxa_atexit@plt+0x430568> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446c38 <__cxa_atexit@plt+0x430528> │ │ │ │ + beq 446c60 <__cxa_atexit@plt+0x430550> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 446c44 <__cxa_atexit@plt+0x430534> │ │ │ │ - ldr r3, [pc, #52] @ 446c54 <__cxa_atexit@plt+0x430544> │ │ │ │ + bcc 446c6c <__cxa_atexit@plt+0x43055c> │ │ │ │ + ldr r3, [pc, #52] @ 446c7c <__cxa_atexit@plt+0x43056c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 446c94 <__cxa_atexit@plt+0x430584> │ │ │ │ - ldr r3, [pc, #36] @ 446ca0 <__cxa_atexit@plt+0x430590> │ │ │ │ + bcc 446cbc <__cxa_atexit@plt+0x4305ac> │ │ │ │ + ldr r3, [pc, #36] @ 446cc8 <__cxa_atexit@plt+0x4305b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 446cdc <__cxa_atexit@plt+0x4305cc> │ │ │ │ - ldr r8, [pc, #36] @ 446ce4 <__cxa_atexit@plt+0x4305d4> │ │ │ │ + bhi 446d04 <__cxa_atexit@plt+0x4305f4> │ │ │ │ + ldr r8, [pc, #36] @ 446d0c <__cxa_atexit@plt+0x4305fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 446ce8 <__cxa_atexit@plt+0x4305d8> │ │ │ │ + ldr r2, [pc, #28] @ 446d10 <__cxa_atexit@plt+0x430600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #3696 @ 0xe70 │ │ │ │ - orreq r6, r1, #68, 24 @ 0x4400 │ │ │ │ + teqeq lr, #764 @ 0x2fc │ │ │ │ + orreq r6, r1, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 446dc4 <__cxa_atexit@plt+0x4306b4> │ │ │ │ - ldr r2, [pc, #200] @ 446de0 <__cxa_atexit@plt+0x4306d0> │ │ │ │ + bcc 446dec <__cxa_atexit@plt+0x4306dc> │ │ │ │ + ldr r2, [pc, #200] @ 446e08 <__cxa_atexit@plt+0x4306f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ sub ip, r6, #42 @ 0x2a │ │ │ │ - ldr r0, [pc, #188] @ 446de4 <__cxa_atexit@plt+0x4306d4> │ │ │ │ + ldr r0, [pc, #188] @ 446e0c <__cxa_atexit@plt+0x4306fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #180] @ 446de8 <__cxa_atexit@plt+0x4306d8> │ │ │ │ + ldr r1, [pc, #180] @ 446e10 <__cxa_atexit@plt+0x430700> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #172] @ 446dec <__cxa_atexit@plt+0x4306dc> │ │ │ │ + ldr r2, [pc, #172] @ 446e14 <__cxa_atexit@plt+0x430704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r8, [pc, #164] @ 446df0 <__cxa_atexit@plt+0x4306e0> │ │ │ │ + ldr r8, [pc, #164] @ 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov lr, r3 │ │ │ │ - ldr r5, [pc, #144] @ 446df4 <__cxa_atexit@plt+0x4306e4> │ │ │ │ + ldr r5, [pc, #144] @ 446e1c <__cxa_atexit@plt+0x43070c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [lr, #20]! │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str ip, [r3, #56] @ 0x38 │ │ │ │ str sl, [r3, #8] │ │ │ │ - ldr r5, [pc, #104] @ 446df8 <__cxa_atexit@plt+0x4306e8> │ │ │ │ + ldr r5, [pc, #104] @ 446e20 <__cxa_atexit@plt+0x430710> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - ldr r5, [pc, #92] @ 446dfc <__cxa_atexit@plt+0x4306ec> │ │ │ │ + ldr r5, [pc, #92] @ 446e24 <__cxa_atexit@plt+0x430714> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub sl, r6, #23 │ │ │ │ - ldr r5, [pc, #80] @ 446e00 <__cxa_atexit@plt+0x4306f0> │ │ │ │ + ldr r5, [pc, #80] @ 446e28 <__cxa_atexit@plt+0x430718> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #56] @ 446e04 <__cxa_atexit@plt+0x4306f4> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #56] @ 446e2c <__cxa_atexit@plt+0x43071c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - orreq r6, r1, #48, 24 @ 0x3000 │ │ │ │ - orreq r6, r1, #68, 24 @ 0x4400 │ │ │ │ - orreq r7, r1, #192, 24 @ 0xc000 │ │ │ │ - orreq r7, r1, #52, 8 @ 0x34000000 │ │ │ │ + orreq r6, r1, #8, 24 @ 0x800 │ │ │ │ + orreq r6, r1, #28, 24 @ 0x1c00 │ │ │ │ + orreq r7, r1, #152, 24 @ 0x9800 │ │ │ │ + orreq r7, r1, #12, 8 @ 0xc000000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r6, r1, #168, 22 @ 0x2a000 │ │ │ │ - orreq r7, r1, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq lr, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq lr, #52, 16 @ 0x340000 │ │ │ │ - cmpeq lr, #32, 16 @ 0x200000 │ │ │ │ + orreq r6, r1, #128, 22 @ 0x20000 │ │ │ │ + orreq r7, r1, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq lr, #20, 16 @ 0x140000 │ │ │ │ + cmpeq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 446f9c <__cxa_atexit@plt+0x43088c> │ │ │ │ + bhi 446fc4 <__cxa_atexit@plt+0x4308b4> │ │ │ │ ldr r8, [r7, #6] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 446e84 <__cxa_atexit@plt+0x430774> │ │ │ │ - ldr r2, [pc, #392] @ 446fc8 <__cxa_atexit@plt+0x4308b8> │ │ │ │ + bne 446eac <__cxa_atexit@plt+0x43079c> │ │ │ │ + ldr r2, [pc, #392] @ 446ff0 <__cxa_atexit@plt+0x4308e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ str r8, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 446f40 <__cxa_atexit@plt+0x430830> │ │ │ │ + beq 446f68 <__cxa_atexit@plt+0x430858> │ │ │ │ ldr r7, [r3, #11] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 446f50 <__cxa_atexit@plt+0x430840> │ │ │ │ - ldr r2, [pc, #392] @ 446ffc <__cxa_atexit@plt+0x4308ec> │ │ │ │ + blt 446f78 <__cxa_atexit@plt+0x430868> │ │ │ │ + ldr r2, [pc, #392] @ 447024 <__cxa_atexit@plt+0x430914> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r9, [r7, #10] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 446fa8 <__cxa_atexit@plt+0x430898> │ │ │ │ - ldr r2, [pc, #312] @ 446fd8 <__cxa_atexit@plt+0x4308c8> │ │ │ │ + bcc 446fd0 <__cxa_atexit@plt+0x4308c0> │ │ │ │ + ldr r2, [pc, #312] @ 447000 <__cxa_atexit@plt+0x4308f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub ip, r3, #42 @ 0x2a │ │ │ │ - ldr r0, [pc, #300] @ 446fdc <__cxa_atexit@plt+0x4308cc> │ │ │ │ + ldr r0, [pc, #300] @ 447004 <__cxa_atexit@plt+0x4308f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #292] @ 446fe0 <__cxa_atexit@plt+0x4308d0> │ │ │ │ + ldr r1, [pc, #292] @ 447008 <__cxa_atexit@plt+0x4308f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r1, #1 │ │ │ │ - ldr r2, [pc, #280] @ 446fe4 <__cxa_atexit@plt+0x4308d4> │ │ │ │ + ldr r2, [pc, #280] @ 44700c <__cxa_atexit@plt+0x4308fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ mov lr, r6 │ │ │ │ - ldr sl, [pc, #268] @ 446fe8 <__cxa_atexit@plt+0x4308d8> │ │ │ │ + ldr sl, [pc, #268] @ 447010 <__cxa_atexit@plt+0x430900> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [lr, #20]! │ │ │ │ str r9, [r6, #28] │ │ │ │ - ldr r1, [pc, #256] @ 446fec <__cxa_atexit@plt+0x4308dc> │ │ │ │ + ldr r1, [pc, #256] @ 447014 <__cxa_atexit@plt+0x430904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #32] │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str fp, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r2, [pc, #224] @ 446ff0 <__cxa_atexit@plt+0x4308e0> │ │ │ │ + ldr r2, [pc, #224] @ 447018 <__cxa_atexit@plt+0x430908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - ldr r6, [pc, #212] @ 446ff4 <__cxa_atexit@plt+0x4308e4> │ │ │ │ + ldr r6, [pc, #212] @ 44701c <__cxa_atexit@plt+0x43090c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub sl, r3, #23 │ │ │ │ - ldr r6, [pc, #200] @ 446ff8 <__cxa_atexit@plt+0x4308e8> │ │ │ │ + ldr r6, [pc, #200] @ 447020 <__cxa_atexit@plt+0x430910> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #116] @ 446fcc <__cxa_atexit@plt+0x4308bc> │ │ │ │ + ldr r3, [pc, #116] @ 446ff4 <__cxa_atexit@plt+0x4308e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-8]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446f94 <__cxa_atexit@plt+0x430884> │ │ │ │ - ldr r3, [pc, #96] @ 446fd0 <__cxa_atexit@plt+0x4308c0> │ │ │ │ + beq 446fbc <__cxa_atexit@plt+0x4308ac> │ │ │ │ + ldr r3, [pc, #96] @ 446ff8 <__cxa_atexit@plt+0x4308e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 446f94 <__cxa_atexit@plt+0x430884> │ │ │ │ - ldr r3, [pc, #76] @ 446fd4 <__cxa_atexit@plt+0x4308c4> │ │ │ │ + beq 446fbc <__cxa_atexit@plt+0x4308ac> │ │ │ │ + ldr r3, [pc, #76] @ 446ffc <__cxa_atexit@plt+0x4308ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 446fc4 <__cxa_atexit@plt+0x4308b4> │ │ │ │ + ldr r7, [pc, #20] @ 446fec <__cxa_atexit@plt+0x4308dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq lr, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - orreq r6, r1, #168, 20 @ 0xa8000 │ │ │ │ - orreq r6, r1, #188, 20 @ 0xbc000 │ │ │ │ - orreq r7, r1, #52, 22 @ 0xd000 │ │ │ │ + orreq r6, r1, #128, 20 @ 0x80000 │ │ │ │ + orreq r6, r1, #148, 20 @ 0x94000 │ │ │ │ + orreq r7, r1, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - orreq r7, r1, #148, 4 @ 0x40000009 │ │ │ │ - orreq r6, r1, #40, 20 @ 0x28000 │ │ │ │ - orreq r7, r1, #92, 6 @ 0x70000001 │ │ │ │ - cmpeq lr, #188, 12 @ 0xbc00000 │ │ │ │ + orreq r7, r1, #108, 4 @ 0xc0000006 │ │ │ │ + orreq r6, r1, #0, 20 │ │ │ │ + orreq r7, r1, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq lr, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - cmpeq lr, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq lr, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 447030 <__cxa_atexit@plt+0x430920> │ │ │ │ - ldr r3, [pc, #100] @ 447088 <__cxa_atexit@plt+0x430978> │ │ │ │ + blt 447058 <__cxa_atexit@plt+0x430948> │ │ │ │ + ldr r3, [pc, #100] @ 4470b0 <__cxa_atexit@plt+0x4309a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #68] @ 44707c <__cxa_atexit@plt+0x43096c> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #68] @ 4470a4 <__cxa_atexit@plt+0x430994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447074 <__cxa_atexit@plt+0x430964> │ │ │ │ - ldr r3, [pc, #48] @ 447080 <__cxa_atexit@plt+0x430970> │ │ │ │ + beq 44709c <__cxa_atexit@plt+0x43098c> │ │ │ │ + ldr r3, [pc, #48] @ 4470a8 <__cxa_atexit@plt+0x430998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447074 <__cxa_atexit@plt+0x430964> │ │ │ │ - ldr r3, [pc, #28] @ 447084 <__cxa_atexit@plt+0x430974> │ │ │ │ + beq 44709c <__cxa_atexit@plt+0x43098c> │ │ │ │ + ldr r3, [pc, #28] @ 4470ac <__cxa_atexit@plt+0x43099c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ - cmpeq lr, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq lr, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 4470cc <__cxa_atexit@plt+0x4309bc> │ │ │ │ + ldr r3, [pc, #44] @ 4470f4 <__cxa_atexit@plt+0x4309e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4470c4 <__cxa_atexit@plt+0x4309b4> │ │ │ │ - ldr r3, [pc, #24] @ 4470d0 <__cxa_atexit@plt+0x4309c0> │ │ │ │ + beq 4470ec <__cxa_atexit@plt+0x4309dc> │ │ │ │ + ldr r3, [pc, #24] @ 4470f8 <__cxa_atexit@plt+0x4309e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4470f4 <__cxa_atexit@plt+0x4309e4> │ │ │ │ + ldr r3, [pc, #12] @ 44711c <__cxa_atexit@plt+0x430a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq lr, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 447124 <__cxa_atexit@plt+0x430a14> │ │ │ │ + ldr r3, [pc, #24] @ 44714c <__cxa_atexit@plt+0x430a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44711c <__cxa_atexit@plt+0x430a0c> │ │ │ │ - b 447134 <__cxa_atexit@plt+0x430a24> │ │ │ │ + beq 447144 <__cxa_atexit@plt+0x430a34> │ │ │ │ + b 44715c <__cxa_atexit@plt+0x430a4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, #240, 8 @ 0xf0000000 │ │ │ │ + cmpeq lr, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 447174 <__cxa_atexit@plt+0x430a64> │ │ │ │ + beq 44719c <__cxa_atexit@plt+0x430a8c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4471a8 <__cxa_atexit@plt+0x430a98> │ │ │ │ - ldr r3, [pc, #144] @ 4471e0 <__cxa_atexit@plt+0x430ad0> │ │ │ │ + bne 4471d0 <__cxa_atexit@plt+0x430ac0> │ │ │ │ + ldr r3, [pc, #144] @ 447208 <__cxa_atexit@plt+0x430af8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #132] @ 4471e4 <__cxa_atexit@plt+0x430ad4> │ │ │ │ + ldr r3, [pc, #132] @ 44720c <__cxa_atexit@plt+0x430afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #124] @ 4471e8 <__cxa_atexit@plt+0x430ad8> │ │ │ │ + ldr r3, [pc, #124] @ 447210 <__cxa_atexit@plt+0x430b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 46e530 <__cxa_atexit@plt+0x457e20> │ │ │ │ - ldr r3, [pc, #92] @ 4471d8 <__cxa_atexit@plt+0x430ac8> │ │ │ │ + b 46e558 <__cxa_atexit@plt+0x457e48> │ │ │ │ + ldr r3, [pc, #92] @ 447200 <__cxa_atexit@plt+0x430af0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4471c8 <__cxa_atexit@plt+0x430ab8> │ │ │ │ - ldr r3, [pc, #72] @ 4471dc <__cxa_atexit@plt+0x430acc> │ │ │ │ + beq 4471f0 <__cxa_atexit@plt+0x430ae0> │ │ │ │ + ldr r3, [pc, #72] @ 447204 <__cxa_atexit@plt+0x430af4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #476 @ 0x1dc │ │ │ │ orr r9, r9, #1024 @ 0x400 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ - ldr r3, [pc, #32] @ 4471d0 <__cxa_atexit@plt+0x430ac0> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ + ldr r3, [pc, #32] @ 4471f8 <__cxa_atexit@plt+0x430ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 4471d4 <__cxa_atexit@plt+0x430ac4> │ │ │ │ + ldr r2, [pc, #28] @ 4471fc <__cxa_atexit@plt+0x430aec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 785f98 <__cxa_atexit@plt+0x76f888> │ │ │ │ + b 785fd8 <__cxa_atexit@plt+0x76f8c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - cmpeq lr, #136, 2 @ 0x22 │ │ │ │ + cmpeq lr, #96, 2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r6, r1, #240, 14 @ 0x3c00000 │ │ │ │ - orreq r6, r1, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r6, r1, #200, 14 @ 0x3200000 │ │ │ │ + orreq r6, r1, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ 44723c <__cxa_atexit@plt+0x430b2c> │ │ │ │ + ldr r7, [pc, #60] @ 447264 <__cxa_atexit@plt+0x430b54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 447230 <__cxa_atexit@plt+0x430b20> │ │ │ │ + beq 447258 <__cxa_atexit@plt+0x430b48> │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ cmp r3, #1 │ │ │ │ - ldrge r3, [pc, #36] @ 447244 <__cxa_atexit@plt+0x430b34> │ │ │ │ + ldrge r3, [pc, #36] @ 44726c <__cxa_atexit@plt+0x430b5c> │ │ │ │ addge r3, pc, r3 │ │ │ │ - ldrlt r3, [pc, #24] @ 447240 <__cxa_atexit@plt+0x430b30> │ │ │ │ + ldrlt r3, [pc, #24] @ 447268 <__cxa_atexit@plt+0x430b58> │ │ │ │ addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #32] @ 44727c <__cxa_atexit@plt+0x430b6c> │ │ │ │ + ldr r3, [pc, #32] @ 4472a4 <__cxa_atexit@plt+0x430b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #24] @ 447280 <__cxa_atexit@plt+0x430b70> │ │ │ │ + ldr r1, [pc, #24] @ 4472a8 <__cxa_atexit@plt+0x430b98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ cmp r2, #1 │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4472a4 <__cxa_atexit@plt+0x430b94> │ │ │ │ + ldr r3, [pc, #16] @ 4472cc <__cxa_atexit@plt+0x430bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r1, #196, 12 @ 0xc400000 │ │ │ │ + orreq r6, r1, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 447324 <__cxa_atexit@plt+0x430c14> │ │ │ │ + ldr r1, [pc, #100] @ 44734c <__cxa_atexit@plt+0x430c3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 447304 <__cxa_atexit@plt+0x430bf4> │ │ │ │ + beq 44732c <__cxa_atexit@plt+0x430c1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 447310 <__cxa_atexit@plt+0x430c00> │ │ │ │ - ldr r2, [pc, #60] @ 447328 <__cxa_atexit@plt+0x430c18> │ │ │ │ + bcc 447338 <__cxa_atexit@plt+0x430c28> │ │ │ │ + ldr r2, [pc, #60] @ 447350 <__cxa_atexit@plt+0x430c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r6, r1, #76, 12 @ 0x4c00000 │ │ │ │ + orreq r6, r1, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 447364 <__cxa_atexit@plt+0x430c54> │ │ │ │ - ldr r2, [pc, #32] @ 447370 <__cxa_atexit@plt+0x430c60> │ │ │ │ + bcc 44738c <__cxa_atexit@plt+0x430c7c> │ │ │ │ + ldr r2, [pc, #32] @ 447398 <__cxa_atexit@plt+0x430c88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r1, #232, 10 @ 0x3a000000 │ │ │ │ - cmpeq lr, #152, 4 @ 0x80000009 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r1, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq lr, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 44739c <__cxa_atexit@plt+0x430c8c> │ │ │ │ + ldr r3, [pc, #20] @ 4473c4 <__cxa_atexit@plt+0x430cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #476 @ 0x1dc │ │ │ │ orr r9, r9, #1024 @ 0x400 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44741c <__cxa_atexit@plt+0x430d0c> │ │ │ │ - ldr lr, [pc, #104] @ 447434 <__cxa_atexit@plt+0x430d24> │ │ │ │ + bcc 447444 <__cxa_atexit@plt+0x430d34> │ │ │ │ + ldr lr, [pc, #104] @ 44745c <__cxa_atexit@plt+0x430d4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldmda r5, {r0, r9} │ │ │ │ - ldr r8, [pc, #92] @ 447438 <__cxa_atexit@plt+0x430d28> │ │ │ │ + ldr r8, [pc, #92] @ 447460 <__cxa_atexit@plt+0x430d50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ sub r2, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r8, r6, #11 │ │ │ │ cmp r0, #1 │ │ │ │ - ldrge r3, [pc, #56] @ 447444 <__cxa_atexit@plt+0x430d34> │ │ │ │ + ldrge r3, [pc, #56] @ 44746c <__cxa_atexit@plt+0x430d5c> │ │ │ │ addge r3, pc, r3 │ │ │ │ - ldrlt r3, [pc, #40] @ 44743c <__cxa_atexit@plt+0x430d2c> │ │ │ │ + ldrlt r3, [pc, #40] @ 447464 <__cxa_atexit@plt+0x430d54> │ │ │ │ addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #28] @ 447440 <__cxa_atexit@plt+0x430d30> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #28] @ 447468 <__cxa_atexit@plt+0x430d58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r1, #148, 26 @ 0x2500 │ │ │ │ - orreq r6, r1, #108, 28 @ 0x6c0 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r1, #108, 26 @ 0x1b00 │ │ │ │ + orreq r6, r1, #68, 28 @ 0x440 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4474b8 <__cxa_atexit@plt+0x430da8> │ │ │ │ - ldr lr, [pc, #100] @ 4474d0 <__cxa_atexit@plt+0x430dc0> │ │ │ │ + bcc 4474e0 <__cxa_atexit@plt+0x430dd0> │ │ │ │ + ldr lr, [pc, #100] @ 4474f8 <__cxa_atexit@plt+0x430de8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #96] @ 4474d4 <__cxa_atexit@plt+0x430dc4> │ │ │ │ + ldr r8, [pc, #96] @ 4474fc <__cxa_atexit@plt+0x430dec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ ldmdb r5, {r0, r2, r9} │ │ │ │ sub r1, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r8, r6, #11 │ │ │ │ cmp r2, #1 │ │ │ │ - ldrge r3, [pc, #56] @ 4474e0 <__cxa_atexit@plt+0x430dd0> │ │ │ │ + ldrge r3, [pc, #56] @ 447508 <__cxa_atexit@plt+0x430df8> │ │ │ │ addge r3, pc, r3 │ │ │ │ - ldrlt r3, [pc, #40] @ 4474d8 <__cxa_atexit@plt+0x430dc8> │ │ │ │ + ldrlt r3, [pc, #40] @ 447500 <__cxa_atexit@plt+0x430df0> │ │ │ │ addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #28] @ 4474dc <__cxa_atexit@plt+0x430dcc> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #28] @ 447504 <__cxa_atexit@plt+0x430df4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r1, #244, 24 @ 0xf400 │ │ │ │ - orreq r6, r1, #212, 26 @ 0x3500 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r1, #204, 24 @ 0xcc00 │ │ │ │ + orreq r6, r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 447504 <__cxa_atexit@plt+0x430df4> │ │ │ │ + ldr r3, [pc, #16] @ 44752c <__cxa_atexit@plt+0x430e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r1, #100, 8 @ 0x64000000 │ │ │ │ + orreq r6, r1, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 447584 <__cxa_atexit@plt+0x430e74> │ │ │ │ + ldr r1, [pc, #100] @ 4475ac <__cxa_atexit@plt+0x430e9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 447564 <__cxa_atexit@plt+0x430e54> │ │ │ │ + beq 44758c <__cxa_atexit@plt+0x430e7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 447570 <__cxa_atexit@plt+0x430e60> │ │ │ │ - ldr r2, [pc, #60] @ 447588 <__cxa_atexit@plt+0x430e78> │ │ │ │ + bcc 447598 <__cxa_atexit@plt+0x430e88> │ │ │ │ + ldr r2, [pc, #60] @ 4475b0 <__cxa_atexit@plt+0x430ea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r6, r1, #236, 6 @ 0xb0000003 │ │ │ │ + orreq r6, r1, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4475c4 <__cxa_atexit@plt+0x430eb4> │ │ │ │ - ldr r2, [pc, #32] @ 4475d0 <__cxa_atexit@plt+0x430ec0> │ │ │ │ + bcc 4475ec <__cxa_atexit@plt+0x430edc> │ │ │ │ + ldr r2, [pc, #32] @ 4475f8 <__cxa_atexit@plt+0x430ee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r1, #136, 6 @ 0x20000002 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r1, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44763c <__cxa_atexit@plt+0x430f2c> │ │ │ │ - ldr lr, [pc, #84] @ 447654 <__cxa_atexit@plt+0x430f44> │ │ │ │ + bcc 447664 <__cxa_atexit@plt+0x430f54> │ │ │ │ + ldr lr, [pc, #84] @ 44767c <__cxa_atexit@plt+0x430f6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldmda r5, {r0, r2} │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ cmp r0, #1 │ │ │ │ - ldrge r3, [pc, #52] @ 447660 <__cxa_atexit@plt+0x430f50> │ │ │ │ + ldrge r3, [pc, #52] @ 447688 <__cxa_atexit@plt+0x430f78> │ │ │ │ addge r3, pc, r3 │ │ │ │ - ldrlt r3, [pc, #36] @ 447658 <__cxa_atexit@plt+0x430f48> │ │ │ │ + ldrlt r3, [pc, #36] @ 447680 <__cxa_atexit@plt+0x430f70> │ │ │ │ addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #24] @ 44765c <__cxa_atexit@plt+0x430f4c> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #24] @ 447684 <__cxa_atexit@plt+0x430f74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r1, #96, 22 @ 0x18000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r1, #56, 22 @ 0xe000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4476c4 <__cxa_atexit@plt+0x430fb4> │ │ │ │ + bcc 4476ec <__cxa_atexit@plt+0x430fdc> │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ 4476dc <__cxa_atexit@plt+0x430fcc> │ │ │ │ + ldr r2, [pc, #68] @ 447704 <__cxa_atexit@plt+0x430ff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ cmp r1, #1 │ │ │ │ - ldrge r3, [pc, #52] @ 4476e8 <__cxa_atexit@plt+0x430fd8> │ │ │ │ + ldrge r3, [pc, #52] @ 447710 <__cxa_atexit@plt+0x431000> │ │ │ │ addge r3, pc, r3 │ │ │ │ - ldrlt r3, [pc, #36] @ 4476e0 <__cxa_atexit@plt+0x430fd0> │ │ │ │ + ldrlt r3, [pc, #36] @ 447708 <__cxa_atexit@plt+0x430ff8> │ │ │ │ addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #24] @ 4476e4 <__cxa_atexit@plt+0x430fd4> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #24] @ 44770c <__cxa_atexit@plt+0x430ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r6, r1, #200, 20 @ 0xc8000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r6, r1, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 44770c <__cxa_atexit@plt+0x430ffc> │ │ │ │ + ldr r3, [pc, #16] @ 447734 <__cxa_atexit@plt+0x431024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r1, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r6, r1, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 44778c <__cxa_atexit@plt+0x43107c> │ │ │ │ + ldr r1, [pc, #100] @ 4477b4 <__cxa_atexit@plt+0x4310a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44776c <__cxa_atexit@plt+0x43105c> │ │ │ │ + beq 447794 <__cxa_atexit@plt+0x431084> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 447778 <__cxa_atexit@plt+0x431068> │ │ │ │ - ldr r2, [pc, #60] @ 447790 <__cxa_atexit@plt+0x431080> │ │ │ │ + bcc 4477a0 <__cxa_atexit@plt+0x431090> │ │ │ │ + ldr r2, [pc, #60] @ 4477b8 <__cxa_atexit@plt+0x4310a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r6, r1, #228, 2 @ 0x39 │ │ │ │ + orreq r6, r1, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4477cc <__cxa_atexit@plt+0x4310bc> │ │ │ │ - ldr r2, [pc, #32] @ 4477d8 <__cxa_atexit@plt+0x4310c8> │ │ │ │ + bcc 4477f4 <__cxa_atexit@plt+0x4310e4> │ │ │ │ + ldr r2, [pc, #32] @ 447800 <__cxa_atexit@plt+0x4310f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r1, #128, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r1, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 447858 <__cxa_atexit@plt+0x431148> │ │ │ │ + ldr r1, [pc, #100] @ 447880 <__cxa_atexit@plt+0x431170> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 447838 <__cxa_atexit@plt+0x431128> │ │ │ │ + beq 447860 <__cxa_atexit@plt+0x431150> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 447844 <__cxa_atexit@plt+0x431134> │ │ │ │ - ldr r2, [pc, #60] @ 44785c <__cxa_atexit@plt+0x43114c> │ │ │ │ + bcc 44786c <__cxa_atexit@plt+0x43115c> │ │ │ │ + ldr r2, [pc, #60] @ 447884 <__cxa_atexit@plt+0x431174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r6, r1, #24, 2 │ │ │ │ + orreq r6, r1, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 447898 <__cxa_atexit@plt+0x431188> │ │ │ │ - ldr r2, [pc, #32] @ 4478a4 <__cxa_atexit@plt+0x431194> │ │ │ │ + bcc 4478c0 <__cxa_atexit@plt+0x4311b0> │ │ │ │ + ldr r2, [pc, #32] @ 4478cc <__cxa_atexit@plt+0x4311bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r1, #180 @ 0xb4 │ │ │ │ - cmpeq lr, #220, 16 @ 0xdc0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r1, #140 @ 0x8c │ │ │ │ + cmpeq lr, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4478e8 <__cxa_atexit@plt+0x4311d8> │ │ │ │ - ldr r0, [pc, #36] @ 4478f0 <__cxa_atexit@plt+0x4311e0> │ │ │ │ + bhi 447910 <__cxa_atexit@plt+0x431200> │ │ │ │ + ldr r0, [pc, #36] @ 447918 <__cxa_atexit@plt+0x431208> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #148, 16 @ 0x940000 │ │ │ │ + cmpeq lr, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #28, 26 @ 0x700 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447968 <__cxa_atexit@plt+0x431258> │ │ │ │ - ldr r2, [pc, #64] @ 447970 <__cxa_atexit@plt+0x431260> │ │ │ │ + bhi 447990 <__cxa_atexit@plt+0x431280> │ │ │ │ + ldr r2, [pc, #64] @ 447998 <__cxa_atexit@plt+0x431288> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 447958 <__cxa_atexit@plt+0x431248> │ │ │ │ - ldr r3, [pc, #40] @ 447974 <__cxa_atexit@plt+0x431264> │ │ │ │ + beq 447980 <__cxa_atexit@plt+0x431270> │ │ │ │ + ldr r3, [pc, #40] @ 44799c <__cxa_atexit@plt+0x43128c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #180, 24 @ 0xb400 │ │ │ │ + cmpeq lr, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 44799c <__cxa_atexit@plt+0x43128c> │ │ │ │ + ldr r3, [pc, #12] @ 4479c4 <__cxa_atexit@plt+0x4312b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4479d4 <__cxa_atexit@plt+0x4312c4> │ │ │ │ - ldr r2, [pc, #40] @ 4479ec <__cxa_atexit@plt+0x4312dc> │ │ │ │ + bcc 4479fc <__cxa_atexit@plt+0x4312ec> │ │ │ │ + ldr r2, [pc, #40] @ 447a14 <__cxa_atexit@plt+0x431304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4479f0 <__cxa_atexit@plt+0x4312e0> │ │ │ │ + ldr r3, [pc, #20] @ 447a18 <__cxa_atexit@plt+0x431308> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r6, r1, #72 @ 0x48 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r6, r1, #32 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq lr, #124, 14 @ 0x1f00000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq lr, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447a48 <__cxa_atexit@plt+0x431338> │ │ │ │ - ldr r0, [pc, #36] @ 447a50 <__cxa_atexit@plt+0x431340> │ │ │ │ + bhi 447a70 <__cxa_atexit@plt+0x431360> │ │ │ │ + ldr r0, [pc, #36] @ 447a78 <__cxa_atexit@plt+0x431368> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq lr, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #188, 22 @ 0x2f000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447ac8 <__cxa_atexit@plt+0x4313b8> │ │ │ │ - ldr r2, [pc, #64] @ 447ad0 <__cxa_atexit@plt+0x4313c0> │ │ │ │ + bhi 447af0 <__cxa_atexit@plt+0x4313e0> │ │ │ │ + ldr r2, [pc, #64] @ 447af8 <__cxa_atexit@plt+0x4313e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 447ab8 <__cxa_atexit@plt+0x4313a8> │ │ │ │ - ldr r3, [pc, #40] @ 447ad4 <__cxa_atexit@plt+0x4313c4> │ │ │ │ + beq 447ae0 <__cxa_atexit@plt+0x4313d0> │ │ │ │ + ldr r3, [pc, #40] @ 447afc <__cxa_atexit@plt+0x4313ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #84, 22 @ 0x15000 │ │ │ │ + cmpeq lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 447afc <__cxa_atexit@plt+0x4313ec> │ │ │ │ + ldr r3, [pc, #12] @ 447b24 <__cxa_atexit@plt+0x431414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 447b34 <__cxa_atexit@plt+0x431424> │ │ │ │ - ldr r2, [pc, #40] @ 447b4c <__cxa_atexit@plt+0x43143c> │ │ │ │ + bcc 447b5c <__cxa_atexit@plt+0x43144c> │ │ │ │ + ldr r2, [pc, #40] @ 447b74 <__cxa_atexit@plt+0x431464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 447b50 <__cxa_atexit@plt+0x431440> │ │ │ │ + ldr r3, [pc, #20] @ 447b78 <__cxa_atexit@plt+0x431468> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r5, r1, #232, 28 @ 0xe80 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r5, r1, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq lr, #208, 20 @ 0xd0000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq lr, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447be4 <__cxa_atexit@plt+0x4314d4> │ │ │ │ - ldr r2, [pc, #96] @ 447bec <__cxa_atexit@plt+0x4314dc> │ │ │ │ + bhi 447c0c <__cxa_atexit@plt+0x4314fc> │ │ │ │ + ldr r2, [pc, #96] @ 447c14 <__cxa_atexit@plt+0x431504> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447bd8 <__cxa_atexit@plt+0x4314c8> │ │ │ │ - ldr r2, [pc, #64] @ 447bf0 <__cxa_atexit@plt+0x4314e0> │ │ │ │ + beq 447c00 <__cxa_atexit@plt+0x4314f0> │ │ │ │ + ldr r2, [pc, #64] @ 447c18 <__cxa_atexit@plt+0x431508> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447bd8 <__cxa_atexit@plt+0x4314c8> │ │ │ │ - ldr r3, [pc, #44] @ 447bf4 <__cxa_atexit@plt+0x4314e4> │ │ │ │ + beq 447c00 <__cxa_atexit@plt+0x4314f0> │ │ │ │ + ldr r3, [pc, #44] @ 447c1c <__cxa_atexit@plt+0x43150c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq lr, #68, 20 @ 0x44000 │ │ │ │ + cmpeq lr, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 447c3c <__cxa_atexit@plt+0x43152c> │ │ │ │ + ldr r3, [pc, #48] @ 447c64 <__cxa_atexit@plt+0x431554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447c34 <__cxa_atexit@plt+0x431524> │ │ │ │ + beq 447c5c <__cxa_atexit@plt+0x43154c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #24] @ 447c40 <__cxa_atexit@plt+0x431530> │ │ │ │ + ldr r3, [pc, #24] @ 447c68 <__cxa_atexit@plt+0x431558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq lr, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 447c68 <__cxa_atexit@plt+0x431558> │ │ │ │ + ldr r3, [pc, #12] @ 447c90 <__cxa_atexit@plt+0x431580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #208, 18 @ 0x340000 │ │ │ │ + cmpeq lr, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 447ce0 <__cxa_atexit@plt+0x4315d0> │ │ │ │ - ldr r9, [pc, #88] @ 447cec <__cxa_atexit@plt+0x4315dc> │ │ │ │ + bcc 447d08 <__cxa_atexit@plt+0x4315f8> │ │ │ │ + ldr r9, [pc, #88] @ 447d14 <__cxa_atexit@plt+0x431604> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 447cf0 <__cxa_atexit@plt+0x4315e0> │ │ │ │ + ldr r8, [pc, #84] @ 447d18 <__cxa_atexit@plt+0x431608> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 447cf4 <__cxa_atexit@plt+0x4315e4> │ │ │ │ + ldr lr, [pc, #80] @ 447d1c <__cxa_atexit@plt+0x43160c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 447cf8 <__cxa_atexit@plt+0x4315e8> │ │ │ │ + ldr sl, [pc, #76] @ 447d20 <__cxa_atexit@plt+0x431610> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 447d40 <__cxa_atexit@plt+0x431630> │ │ │ │ + ldr r3, [pc, #52] @ 447d68 <__cxa_atexit@plt+0x431658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 447d38 <__cxa_atexit@plt+0x431628> │ │ │ │ - ldr r3, [pc, #36] @ 447d44 <__cxa_atexit@plt+0x431634> │ │ │ │ + beq 447d60 <__cxa_atexit@plt+0x431650> │ │ │ │ + ldr r3, [pc, #36] @ 447d6c <__cxa_atexit@plt+0x43165c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 447d70 <__cxa_atexit@plt+0x431660> │ │ │ │ + ldr r3, [pc, #24] @ 447d98 <__cxa_atexit@plt+0x431688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq lr, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447dc8 <__cxa_atexit@plt+0x4316b8> │ │ │ │ - ldr r0, [pc, #36] @ 447dd0 <__cxa_atexit@plt+0x4316c0> │ │ │ │ + bhi 447df0 <__cxa_atexit@plt+0x4316e0> │ │ │ │ + ldr r0, [pc, #36] @ 447df8 <__cxa_atexit@plt+0x4316e8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq lr, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq lr, #60, 16 @ 0x3c0000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq lr, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447e48 <__cxa_atexit@plt+0x431738> │ │ │ │ - ldr r2, [pc, #64] @ 447e50 <__cxa_atexit@plt+0x431740> │ │ │ │ + bhi 447e70 <__cxa_atexit@plt+0x431760> │ │ │ │ + ldr r2, [pc, #64] @ 447e78 <__cxa_atexit@plt+0x431768> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 447e38 <__cxa_atexit@plt+0x431728> │ │ │ │ - ldr r3, [pc, #40] @ 447e54 <__cxa_atexit@plt+0x431744> │ │ │ │ + beq 447e60 <__cxa_atexit@plt+0x431750> │ │ │ │ + ldr r3, [pc, #40] @ 447e7c <__cxa_atexit@plt+0x43176c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq lr, #212, 14 @ 0x3500000 │ │ │ │ + cmpeq lr, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 447e7c <__cxa_atexit@plt+0x43176c> │ │ │ │ + ldr r3, [pc, #12] @ 447ea4 <__cxa_atexit@plt+0x431794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 446e18 <__cxa_atexit@plt+0x430708> │ │ │ │ + b 446e40 <__cxa_atexit@plt+0x430730> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 447eb4 <__cxa_atexit@plt+0x4317a4> │ │ │ │ - ldr r2, [pc, #40] @ 447ecc <__cxa_atexit@plt+0x4317bc> │ │ │ │ + bcc 447edc <__cxa_atexit@plt+0x4317cc> │ │ │ │ + ldr r2, [pc, #40] @ 447ef4 <__cxa_atexit@plt+0x4317e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 447ed0 <__cxa_atexit@plt+0x4317c0> │ │ │ │ + ldr r3, [pc, #20] @ 447ef8 <__cxa_atexit@plt+0x4317e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r5, r1, #104, 22 @ 0x1a000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r5, r1, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq lr, #80, 14 @ 0x1400000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq lr, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 447f18 <__cxa_atexit@plt+0x431808> │ │ │ │ - ldr r2, [pc, #28] @ 447f28 <__cxa_atexit@plt+0x431818> │ │ │ │ + bhi 447f40 <__cxa_atexit@plt+0x431830> │ │ │ │ + ldr r2, [pc, #28] @ 447f50 <__cxa_atexit@plt+0x431840> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #12] @ 447f2c <__cxa_atexit@plt+0x43181c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #12] @ 447f54 <__cxa_atexit@plt+0x431844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #52, 14 @ 0xd00000 │ │ │ │ cmpeq lr, #12, 14 @ 0x300000 │ │ │ │ + cmpeq lr, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #28 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 448040 <__cxa_atexit@plt+0x431930> │ │ │ │ + bcc 448068 <__cxa_atexit@plt+0x431958> │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - ldr lr, [pc, #232] @ 448054 <__cxa_atexit@plt+0x431944> │ │ │ │ + ldr lr, [pc, #232] @ 44807c <__cxa_atexit@plt+0x43196c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6, #16]! │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ sub lr, r9, #22 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 447fc8 <__cxa_atexit@plt+0x4318b8> │ │ │ │ + beq 447ff0 <__cxa_atexit@plt+0x4318e0> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 447fec <__cxa_atexit@plt+0x4318dc> │ │ │ │ - ldr r0, [pc, #212] @ 448068 <__cxa_atexit@plt+0x431958> │ │ │ │ + bne 448014 <__cxa_atexit@plt+0x431904> │ │ │ │ + ldr r0, [pc, #212] @ 448090 <__cxa_atexit@plt+0x431980> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448034 <__cxa_atexit@plt+0x431924> │ │ │ │ - ldr r2, [pc, #192] @ 44806c <__cxa_atexit@plt+0x43195c> │ │ │ │ + beq 44805c <__cxa_atexit@plt+0x43194c> │ │ │ │ + ldr r2, [pc, #192] @ 448094 <__cxa_atexit@plt+0x431984> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448034 <__cxa_atexit@plt+0x431924> │ │ │ │ - ldr r3, [pc, #172] @ 448070 <__cxa_atexit@plt+0x431960> │ │ │ │ + beq 44805c <__cxa_atexit@plt+0x43194c> │ │ │ │ + ldr r3, [pc, #172] @ 448098 <__cxa_atexit@plt+0x431988> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 448024 <__cxa_atexit@plt+0x431914> │ │ │ │ - ldr r1, [pc, #148] @ 448064 <__cxa_atexit@plt+0x431954> │ │ │ │ + b 44804c <__cxa_atexit@plt+0x43193c> │ │ │ │ + ldr r1, [pc, #148] @ 44808c <__cxa_atexit@plt+0x43197c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #20] │ │ │ │ str lr, [r0, #24] │ │ │ │ str r7, [r0, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r0, [pc, #100] @ 448058 <__cxa_atexit@plt+0x431948> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r0, [pc, #100] @ 448080 <__cxa_atexit@plt+0x431970> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448034 <__cxa_atexit@plt+0x431924> │ │ │ │ - ldr r2, [pc, #80] @ 44805c <__cxa_atexit@plt+0x43194c> │ │ │ │ + beq 44805c <__cxa_atexit@plt+0x43194c> │ │ │ │ + ldr r2, [pc, #80] @ 448084 <__cxa_atexit@plt+0x431974> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448034 <__cxa_atexit@plt+0x431924> │ │ │ │ - ldr r3, [pc, #60] @ 448060 <__cxa_atexit@plt+0x431950> │ │ │ │ + beq 44805c <__cxa_atexit@plt+0x43194c> │ │ │ │ + ldr r3, [pc, #60] @ 448088 <__cxa_atexit@plt+0x431978> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xffffeea8 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmpeq lr, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4480b8 <__cxa_atexit@plt+0x4319a8> │ │ │ │ + ldr r3, [pc, #48] @ 4480e0 <__cxa_atexit@plt+0x4319d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4480b0 <__cxa_atexit@plt+0x4319a0> │ │ │ │ + beq 4480d8 <__cxa_atexit@plt+0x4319c8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #24] @ 4480bc <__cxa_atexit@plt+0x4319ac> │ │ │ │ + ldr r3, [pc, #24] @ 4480e4 <__cxa_atexit@plt+0x4319d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq lr, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 4480e4 <__cxa_atexit@plt+0x4319d4> │ │ │ │ + ldr r3, [pc, #12] @ 44810c <__cxa_atexit@plt+0x4319fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq lr, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44815c <__cxa_atexit@plt+0x431a4c> │ │ │ │ - ldr r9, [pc, #88] @ 448168 <__cxa_atexit@plt+0x431a58> │ │ │ │ + bcc 448184 <__cxa_atexit@plt+0x431a74> │ │ │ │ + ldr r9, [pc, #88] @ 448190 <__cxa_atexit@plt+0x431a80> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 44816c <__cxa_atexit@plt+0x431a5c> │ │ │ │ + ldr r8, [pc, #84] @ 448194 <__cxa_atexit@plt+0x431a84> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 448170 <__cxa_atexit@plt+0x431a60> │ │ │ │ + ldr lr, [pc, #80] @ 448198 <__cxa_atexit@plt+0x431a88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 448174 <__cxa_atexit@plt+0x431a64> │ │ │ │ + ldr sl, [pc, #76] @ 44819c <__cxa_atexit@plt+0x431a8c> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4481bc <__cxa_atexit@plt+0x431aac> │ │ │ │ + ldr r3, [pc, #52] @ 4481e4 <__cxa_atexit@plt+0x431ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4481b4 <__cxa_atexit@plt+0x431aa4> │ │ │ │ - ldr r3, [pc, #36] @ 4481c0 <__cxa_atexit@plt+0x431ab0> │ │ │ │ + beq 4481dc <__cxa_atexit@plt+0x431acc> │ │ │ │ + ldr r3, [pc, #36] @ 4481e8 <__cxa_atexit@plt+0x431ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4481ec <__cxa_atexit@plt+0x431adc> │ │ │ │ + ldr r3, [pc, #24] @ 448214 <__cxa_atexit@plt+0x431b04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq lr, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 448248 <__cxa_atexit@plt+0x431b38> │ │ │ │ + ldr r3, [pc, #48] @ 448270 <__cxa_atexit@plt+0x431b60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448240 <__cxa_atexit@plt+0x431b30> │ │ │ │ + beq 448268 <__cxa_atexit@plt+0x431b58> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #24] @ 44824c <__cxa_atexit@plt+0x431b3c> │ │ │ │ + ldr r3, [pc, #24] @ 448274 <__cxa_atexit@plt+0x431b64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq lr, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 448274 <__cxa_atexit@plt+0x431b64> │ │ │ │ + ldr r3, [pc, #12] @ 44829c <__cxa_atexit@plt+0x431b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq lr, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4482ec <__cxa_atexit@plt+0x431bdc> │ │ │ │ - ldr r9, [pc, #88] @ 4482f8 <__cxa_atexit@plt+0x431be8> │ │ │ │ + bcc 448314 <__cxa_atexit@plt+0x431c04> │ │ │ │ + ldr r9, [pc, #88] @ 448320 <__cxa_atexit@plt+0x431c10> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 4482fc <__cxa_atexit@plt+0x431bec> │ │ │ │ + ldr r8, [pc, #84] @ 448324 <__cxa_atexit@plt+0x431c14> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 448300 <__cxa_atexit@plt+0x431bf0> │ │ │ │ + ldr lr, [pc, #80] @ 448328 <__cxa_atexit@plt+0x431c18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 448304 <__cxa_atexit@plt+0x431bf4> │ │ │ │ + ldr sl, [pc, #76] @ 44832c <__cxa_atexit@plt+0x431c1c> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 44834c <__cxa_atexit@plt+0x431c3c> │ │ │ │ + ldr r3, [pc, #52] @ 448374 <__cxa_atexit@plt+0x431c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448344 <__cxa_atexit@plt+0x431c34> │ │ │ │ - ldr r3, [pc, #36] @ 448350 <__cxa_atexit@plt+0x431c40> │ │ │ │ + beq 44836c <__cxa_atexit@plt+0x431c5c> │ │ │ │ + ldr r3, [pc, #36] @ 448378 <__cxa_atexit@plt+0x431c68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44837c <__cxa_atexit@plt+0x431c6c> │ │ │ │ + ldr r3, [pc, #24] @ 4483a4 <__cxa_atexit@plt+0x431c94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4483e0 <__cxa_atexit@plt+0x431cd0> │ │ │ │ - ldr r2, [pc, #76] @ 448404 <__cxa_atexit@plt+0x431cf4> │ │ │ │ + bhi 448408 <__cxa_atexit@plt+0x431cf8> │ │ │ │ + ldr r2, [pc, #76] @ 44842c <__cxa_atexit@plt+0x431d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 448408 <__cxa_atexit@plt+0x431cf8> │ │ │ │ + ldr r1, [pc, #72] @ 448430 <__cxa_atexit@plt+0x431d20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 44840c <__cxa_atexit@plt+0x431cfc> │ │ │ │ + ldr r0, [pc, #68] @ 448434 <__cxa_atexit@plt+0x431d24> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r3, [pc, #40] @ 448410 <__cxa_atexit@plt+0x431d00> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r3, [pc, #40] @ 448438 <__cxa_atexit@plt+0x431d28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ 448414 <__cxa_atexit@plt+0x431d04> │ │ │ │ + ldr r7, [pc, #36] @ 44843c <__cxa_atexit@plt+0x431d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #32] @ 448418 <__cxa_atexit@plt+0x431d08> │ │ │ │ + ldr r8, [pc, #32] @ 448440 <__cxa_atexit@plt+0x431d30> │ │ │ │ add r8, pc, r8 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq lr, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - cmpeq lr, #96, 30 @ 0x180 │ │ │ │ - cmpeq lr, #64, 30 @ 0x100 │ │ │ │ - cmpeq lr, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq lr, #52, 30 @ 0xd0 │ │ │ │ - cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq lr, #56, 30 @ 0xe0 │ │ │ │ + cmpeq lr, #24, 30 @ 0x60 │ │ │ │ + cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq lr, #12, 30 @ 0x30 │ │ │ │ + cmpeq lr, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44846c <__cxa_atexit@plt+0x431d5c> │ │ │ │ - ldr r2, [pc, #76] @ 448490 <__cxa_atexit@plt+0x431d80> │ │ │ │ + bhi 448494 <__cxa_atexit@plt+0x431d84> │ │ │ │ + ldr r2, [pc, #76] @ 4484b8 <__cxa_atexit@plt+0x431da8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 448494 <__cxa_atexit@plt+0x431d84> │ │ │ │ + ldr r1, [pc, #72] @ 4484bc <__cxa_atexit@plt+0x431dac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 448498 <__cxa_atexit@plt+0x431d88> │ │ │ │ + ldr r0, [pc, #68] @ 4484c0 <__cxa_atexit@plt+0x431db0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r3, [pc, #40] @ 44849c <__cxa_atexit@plt+0x431d8c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r3, [pc, #40] @ 4484c4 <__cxa_atexit@plt+0x431db4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ 4484a0 <__cxa_atexit@plt+0x431d90> │ │ │ │ + ldr r7, [pc, #36] @ 4484c8 <__cxa_atexit@plt+0x431db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #32] @ 4484a4 <__cxa_atexit@plt+0x431d94> │ │ │ │ + ldr r8, [pc, #32] @ 4484cc <__cxa_atexit@plt+0x431dbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 28 @ 0xe80 │ │ │ │ + cmpeq lr, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - cmpeq lr, #212, 28 @ 0xd40 │ │ │ │ - cmpeq lr, #180, 28 @ 0xb40 │ │ │ │ - cmpeq lr, #216, 2 @ 0x36 │ │ │ │ - cmpeq lr, #168, 28 @ 0xa80 │ │ │ │ + cmpeq lr, #172, 28 @ 0xac0 │ │ │ │ + cmpeq lr, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq lr, #128, 28 @ 0x800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4484e4 <__cxa_atexit@plt+0x431dd4> │ │ │ │ - ldr r2, [pc, #44] @ 4484fc <__cxa_atexit@plt+0x431dec> │ │ │ │ + bhi 44850c <__cxa_atexit@plt+0x431dfc> │ │ │ │ + ldr r2, [pc, #44] @ 448524 <__cxa_atexit@plt+0x431e14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 448500 <__cxa_atexit@plt+0x431df0> │ │ │ │ + ldr r1, [pc, #40] @ 448528 <__cxa_atexit@plt+0x431e18> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #24] @ 448504 <__cxa_atexit@plt+0x431df4> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #24] @ 44852c <__cxa_atexit@plt+0x431e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 448508 <__cxa_atexit@plt+0x431df8> │ │ │ │ + ldr r8, [pc, #20] @ 448530 <__cxa_atexit@plt+0x431e20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 28 @ 0x440 │ │ │ │ + cmpeq lr, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - cmpeq lr, #104, 2 │ │ │ │ - cmpeq lr, #32, 28 @ 0x200 │ │ │ │ - cmpeq lr, #92, 2 │ │ │ │ + cmpeq lr, #64, 2 │ │ │ │ + cmpeq lr, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq lr, #52, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44854c <__cxa_atexit@plt+0x431e3c> │ │ │ │ - ldr r2, [pc, #44] @ 448564 <__cxa_atexit@plt+0x431e54> │ │ │ │ + bhi 448574 <__cxa_atexit@plt+0x431e64> │ │ │ │ + ldr r2, [pc, #44] @ 44858c <__cxa_atexit@plt+0x431e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 448568 <__cxa_atexit@plt+0x431e58> │ │ │ │ + ldr r1, [pc, #40] @ 448590 <__cxa_atexit@plt+0x431e80> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #24] @ 44856c <__cxa_atexit@plt+0x431e5c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #24] @ 448594 <__cxa_atexit@plt+0x431e84> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 448570 <__cxa_atexit@plt+0x431e60> │ │ │ │ + ldr r8, [pc, #20] @ 448598 <__cxa_atexit@plt+0x431e88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #220, 26 @ 0x3700 │ │ │ │ + cmpeq lr, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - cmpeq lr, #0, 2 │ │ │ │ - cmpeq lr, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq lr, #216 @ 0xd8 │ │ │ │ + cmpeq lr, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 785fa0 <__cxa_atexit@plt+0x76f890> │ │ │ │ - cmpeq lr, #244 @ 0xf4 │ │ │ │ + b 785fe0 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ + cmpeq lr, #204 @ 0xcc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4485d4 <__cxa_atexit@plt+0x431ec4> │ │ │ │ - ldr r7, [pc, #52] @ 4485e8 <__cxa_atexit@plt+0x431ed8> │ │ │ │ + bhi 4485fc <__cxa_atexit@plt+0x431eec> │ │ │ │ + ldr r7, [pc, #52] @ 448610 <__cxa_atexit@plt+0x431f00> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4485c8 <__cxa_atexit@plt+0x431eb8> │ │ │ │ + beq 4485f0 <__cxa_atexit@plt+0x431ee0> │ │ │ │ mov r7, r9 │ │ │ │ - b 4485fc <__cxa_atexit@plt+0x431eec> │ │ │ │ + b 448624 <__cxa_atexit@plt+0x431f14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4485ec <__cxa_atexit@plt+0x431edc> │ │ │ │ + ldr r7, [pc, #16] @ 448614 <__cxa_atexit@plt+0x431f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #200 @ 0xc8 │ │ │ │ - cmpeq lr, #148 @ 0x94 │ │ │ │ + cmpeq lr, #160 @ 0xa0 │ │ │ │ + cmpeq lr, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44868c <__cxa_atexit@plt+0x431f7c> │ │ │ │ + bcc 4486b4 <__cxa_atexit@plt+0x431fa4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - bmi 448660 <__cxa_atexit@plt+0x431f50> │ │ │ │ - beq 448674 <__cxa_atexit@plt+0x431f64> │ │ │ │ - ldr r2, [pc, #140] @ 4486b4 <__cxa_atexit@plt+0x431fa4> │ │ │ │ + bmi 448688 <__cxa_atexit@plt+0x431f78> │ │ │ │ + beq 44869c <__cxa_atexit@plt+0x431f8c> │ │ │ │ + ldr r2, [pc, #140] @ 4486dc <__cxa_atexit@plt+0x431fcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub sl, r6, #3 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448698 <__cxa_atexit@plt+0x431f88> │ │ │ │ - ldr r2, [pc, #128] @ 4486c8 <__cxa_atexit@plt+0x431fb8> │ │ │ │ + bhi 4486c0 <__cxa_atexit@plt+0x431fb0> │ │ │ │ + ldr r2, [pc, #128] @ 4486f0 <__cxa_atexit@plt+0x431fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 4486cc <__cxa_atexit@plt+0x431fbc> │ │ │ │ + ldr r1, [pc, #124] @ 4486f4 <__cxa_atexit@plt+0x431fe4> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r8, [pc, #92] @ 4486c4 <__cxa_atexit@plt+0x431fb4> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r8, [pc, #92] @ 4486ec <__cxa_atexit@plt+0x431fdc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - ldr r7, [pc, #68] @ 4486c0 <__cxa_atexit@plt+0x431fb0> │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + ldr r7, [pc, #68] @ 4486e8 <__cxa_atexit@plt+0x431fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #24] @ 4486b8 <__cxa_atexit@plt+0x431fa8> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #24] @ 4486e0 <__cxa_atexit@plt+0x431fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 4486bc <__cxa_atexit@plt+0x431fac> │ │ │ │ + ldr r8, [pc, #20] @ 4486e4 <__cxa_atexit@plt+0x431fd4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq lr, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq lr, #60, 24 @ 0x3c00 │ │ │ │ - orreq r6, r1, #20 │ │ │ │ - cmpeq lr, #104, 24 @ 0x6800 │ │ │ │ - cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq lr, #140, 30 @ 0x230 │ │ │ │ + cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + orreq r5, r1, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq lr, #64, 24 @ 0x4000 │ │ │ │ + cmpeq lr, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - cmpeq lr, #200, 30 @ 0x320 │ │ │ │ + cmpeq lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 448718 <__cxa_atexit@plt+0x432008> │ │ │ │ - ldr r7, [pc, #52] @ 44872c <__cxa_atexit@plt+0x43201c> │ │ │ │ + bhi 448740 <__cxa_atexit@plt+0x432030> │ │ │ │ + ldr r7, [pc, #52] @ 448754 <__cxa_atexit@plt+0x432044> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 44870c <__cxa_atexit@plt+0x431ffc> │ │ │ │ + beq 448734 <__cxa_atexit@plt+0x432024> │ │ │ │ mov r7, r9 │ │ │ │ - b 4485fc <__cxa_atexit@plt+0x431eec> │ │ │ │ + b 448624 <__cxa_atexit@plt+0x431f14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 448730 <__cxa_atexit@plt+0x432020> │ │ │ │ + ldr r7, [pc, #16] @ 448758 <__cxa_atexit@plt+0x432048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq lr, #132, 30 @ 0x210 │ │ │ │ + cmpeq lr, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 785fa0 <__cxa_atexit@plt+0x76f890> │ │ │ │ - cmpeq lr, #116, 30 @ 0x1d0 │ │ │ │ + b 785fe0 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ + cmpeq lr, #76, 30 @ 0x130 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4487b8 <__cxa_atexit@plt+0x4320a8> │ │ │ │ - ldr lr, [pc, #84] @ 4487c0 <__cxa_atexit@plt+0x4320b0> │ │ │ │ + bhi 4487e0 <__cxa_atexit@plt+0x4320d0> │ │ │ │ + ldr lr, [pc, #84] @ 4487e8 <__cxa_atexit@plt+0x4320d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [pc, #56] @ 4487c4 <__cxa_atexit@plt+0x4320b4> │ │ │ │ + ldr lr, [pc, #56] @ 4487ec <__cxa_atexit@plt+0x4320dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r5, {r0, r2, r8} │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4487ac <__cxa_atexit@plt+0x43209c> │ │ │ │ + beq 4487d4 <__cxa_atexit@plt+0x4320c4> │ │ │ │ mov r7, r3 │ │ │ │ - b 4487d4 <__cxa_atexit@plt+0x4320c4> │ │ │ │ + b 4487fc <__cxa_atexit@plt+0x4320ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r5, r1, #132, 2 @ 0x21 │ │ │ │ - cmpeq lr, #248, 28 @ 0xf80 │ │ │ │ + orreq r5, r1, #92, 2 │ │ │ │ + cmpeq lr, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 448820 <__cxa_atexit@plt+0x432110> │ │ │ │ + beq 448848 <__cxa_atexit@plt+0x432138> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 44882c <__cxa_atexit@plt+0x43211c> │ │ │ │ + beq 448854 <__cxa_atexit@plt+0x432144> │ │ │ │ adds r3, r1, r2 │ │ │ │ - bmi 448834 <__cxa_atexit@plt+0x432124> │ │ │ │ - ldr lr, [pc, #80] @ 44884c <__cxa_atexit@plt+0x43213c> │ │ │ │ + bmi 44885c <__cxa_atexit@plt+0x43214c> │ │ │ │ + ldr lr, [pc, #80] @ 448874 <__cxa_atexit@plt+0x432164> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5, #16] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 448848 <__cxa_atexit@plt+0x432138> │ │ │ │ + ldr r7, [pc, #12] @ 448870 <__cxa_atexit@plt+0x432160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r1, #128, 30 @ 0x200 │ │ │ │ + orreq r5, r1, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, ror #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4488ec <__cxa_atexit@plt+0x4321dc> │ │ │ │ + bcc 448914 <__cxa_atexit@plt+0x432204> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str fp, [sp, #12] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 139b0 │ │ │ │ - ldr r3, [pc, #80] @ 4488f8 <__cxa_atexit@plt+0x4321e8> │ │ │ │ + ldr r3, [pc, #80] @ 448920 <__cxa_atexit@plt+0x432210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r7} │ │ │ │ add r0, sl, fp │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp] │ │ │ │ bl 139b0 │ │ │ │ sub r7, r6, #17 │ │ │ │ - ldr r4, [pc, #52] @ 4488fc <__cxa_atexit@plt+0x4321ec> │ │ │ │ + ldr r4, [pc, #52] @ 448924 <__cxa_atexit@plt+0x432214> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r4, r7, fp} │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r8, #24] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r1, #160, 18 @ 0x280000 │ │ │ │ - orreq r5, r1, #152, 16 @ 0x980000 │ │ │ │ - cmpeq lr, #200, 26 @ 0x3200 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r1, #120, 18 @ 0x1e0000 │ │ │ │ + orreq r5, r1, #112, 16 @ 0x700000 │ │ │ │ + cmpeq lr, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448940 <__cxa_atexit@plt+0x432230> │ │ │ │ + bhi 448968 <__cxa_atexit@plt+0x432258> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r1, [pc, #40] @ 448950 <__cxa_atexit@plt+0x432240> │ │ │ │ + ldr r1, [pc, #40] @ 448978 <__cxa_atexit@plt+0x432268> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 448964 <__cxa_atexit@plt+0x432254> │ │ │ │ - ldr r7, [pc, #12] @ 448954 <__cxa_atexit@plt+0x432244> │ │ │ │ + b 44898c <__cxa_atexit@plt+0x43227c> │ │ │ │ + ldr r7, [pc, #12] @ 44897c <__cxa_atexit@plt+0x43226c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r1, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq lr, #168, 26 @ 0x2a00 │ │ │ │ - cmpeq lr, #116, 26 @ 0x1d00 │ │ │ │ + orreq r5, r1, #64, 26 @ 0x1000 │ │ │ │ + cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ + cmpeq lr, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 448a0c <__cxa_atexit@plt+0x4322fc> │ │ │ │ + bcc 448a34 <__cxa_atexit@plt+0x432324> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 448998 <__cxa_atexit@plt+0x432288> │ │ │ │ + bne 4489c0 <__cxa_atexit@plt+0x4322b0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ subs r2, r2, r1 │ │ │ │ - bmi 4489f8 <__cxa_atexit@plt+0x4322e8> │ │ │ │ - ldr r8, [pc, #148] @ 448a3c <__cxa_atexit@plt+0x43232c> │ │ │ │ + bmi 448a20 <__cxa_atexit@plt+0x432310> │ │ │ │ + ldr r8, [pc, #148] @ 448a64 <__cxa_atexit@plt+0x432354> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 448a40 <__cxa_atexit@plt+0x432330> │ │ │ │ + ldr lr, [pc, #144] @ 448a68 <__cxa_atexit@plt+0x432358> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #140] @ 448a44 <__cxa_atexit@plt+0x432334> │ │ │ │ + ldr r0, [pc, #140] @ 448a6c <__cxa_atexit@plt+0x43235c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r1, r6, #11 │ │ │ │ stmib r3, {r0, r2, r8} │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r5] │ │ │ │ sub sl, r6, #3 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448a24 <__cxa_atexit@plt+0x432314> │ │ │ │ - ldr r2, [pc, #116] @ 448a58 <__cxa_atexit@plt+0x432348> │ │ │ │ + bhi 448a4c <__cxa_atexit@plt+0x43233c> │ │ │ │ + ldr r2, [pc, #116] @ 448a80 <__cxa_atexit@plt+0x432370> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 448a5c <__cxa_atexit@plt+0x43234c> │ │ │ │ + ldr r1, [pc, #112] @ 448a84 <__cxa_atexit@plt+0x432374> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r8, [pc, #80] @ 448a50 <__cxa_atexit@plt+0x432340> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r8, [pc, #80] @ 448a78 <__cxa_atexit@plt+0x432368> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - ldr r3, [pc, #64] @ 448a54 <__cxa_atexit@plt+0x432344> │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + ldr r3, [pc, #64] @ 448a7c <__cxa_atexit@plt+0x43236c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #28] @ 448a48 <__cxa_atexit@plt+0x432338> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #28] @ 448a70 <__cxa_atexit@plt+0x432360> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #24] @ 448a4c <__cxa_atexit@plt+0x43233c> │ │ │ │ + ldr r8, [pc, #24] @ 448a74 <__cxa_atexit@plt+0x432364> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - orreq r5, r1, #192 @ 0xc0 │ │ │ │ - cmpeq lr, #40, 24 @ 0x2800 │ │ │ │ - cmpeq lr, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq lr, #208, 16 @ 0xd00000 │ │ │ │ + orreq r5, r1, #152 @ 0x98 │ │ │ │ + cmpeq lr, #0, 24 │ │ │ │ + cmpeq lr, #136, 16 @ 0x880000 │ │ │ │ + cmpeq lr, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq lr, #0, 18 │ │ │ │ + cmpeq lr, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - cmpeq lr, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq lr, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 448af0 <__cxa_atexit@plt+0x4323e0> │ │ │ │ + ldr r3, [pc, #124] @ 448b18 <__cxa_atexit@plt+0x432408> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 448ad8 <__cxa_atexit@plt+0x4323c8> │ │ │ │ + beq 448b00 <__cxa_atexit@plt+0x4323f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r2, r8 │ │ │ │ - bcc 448ae0 <__cxa_atexit@plt+0x4323d0> │ │ │ │ - ldr lr, [pc, #92] @ 448af4 <__cxa_atexit@plt+0x4323e4> │ │ │ │ + bcc 448b08 <__cxa_atexit@plt+0x4323f8> │ │ │ │ + ldr lr, [pc, #92] @ 448b1c <__cxa_atexit@plt+0x43240c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -1100008,32 +1100018,32 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ add r3, r0, r2 │ │ │ │ str r6, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r6, r8 │ │ │ │ - b 448964 <__cxa_atexit@plt+0x432254> │ │ │ │ + b 44898c <__cxa_atexit@plt+0x43227c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmpeq lr, #212, 22 @ 0x35000 │ │ │ │ + cmpeq lr, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 448b5c <__cxa_atexit@plt+0x43244c> │ │ │ │ - ldr lr, [pc, #72] @ 448b68 <__cxa_atexit@plt+0x432458> │ │ │ │ + bcc 448b84 <__cxa_atexit@plt+0x432474> │ │ │ │ + ldr lr, [pc, #72] @ 448b90 <__cxa_atexit@plt+0x432480> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -1100041,2625 +1100051,2625 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r2, r1, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 448964 <__cxa_atexit@plt+0x432254> │ │ │ │ + b 44898c <__cxa_atexit@plt+0x43227c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - cmpeq lr, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 448be8 <__cxa_atexit@plt+0x4324d8> │ │ │ │ - ldr r3, [pc, #124] @ 448c0c <__cxa_atexit@plt+0x4324fc> │ │ │ │ + bhi 448c10 <__cxa_atexit@plt+0x432500> │ │ │ │ + ldr r3, [pc, #124] @ 448c34 <__cxa_atexit@plt+0x432524> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 448bd8 <__cxa_atexit@plt+0x4324c8> │ │ │ │ + beq 448c00 <__cxa_atexit@plt+0x4324f0> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r9, #3] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 448bf8 <__cxa_atexit@plt+0x4324e8> │ │ │ │ + bhi 448c20 <__cxa_atexit@plt+0x432510> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r1, [pc, #92] @ 448c18 <__cxa_atexit@plt+0x432508> │ │ │ │ + ldr r1, [pc, #92] @ 448c40 <__cxa_atexit@plt+0x432530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 448964 <__cxa_atexit@plt+0x432254> │ │ │ │ + b 44898c <__cxa_atexit@plt+0x43227c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 448c14 <__cxa_atexit@plt+0x432504> │ │ │ │ + ldr r7, [pc, #36] @ 448c3c <__cxa_atexit@plt+0x43252c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 448c10 <__cxa_atexit@plt+0x432500> │ │ │ │ + ldr r7, [pc, #16] @ 448c38 <__cxa_atexit@plt+0x432528> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq lr, #8, 22 @ 0x2000 │ │ │ │ - orreq r5, r1, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq lr, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq lr, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq lr, #224, 20 @ 0xe0000 │ │ │ │ + orreq r5, r1, #172, 20 @ 0xac000 │ │ │ │ + cmpeq lr, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448c5c <__cxa_atexit@plt+0x43254c> │ │ │ │ + bhi 448c84 <__cxa_atexit@plt+0x432574> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r1, [pc, #40] @ 448c70 <__cxa_atexit@plt+0x432560> │ │ │ │ + ldr r1, [pc, #40] @ 448c98 <__cxa_atexit@plt+0x432588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 448964 <__cxa_atexit@plt+0x432254> │ │ │ │ - ldr r7, [pc, #16] @ 448c74 <__cxa_atexit@plt+0x432564> │ │ │ │ + b 44898c <__cxa_atexit@plt+0x43227c> │ │ │ │ + ldr r7, [pc, #16] @ 448c9c <__cxa_atexit@plt+0x43258c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r1, #72, 20 @ 0x48000 │ │ │ │ - cmpeq lr, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq lr, #116, 20 @ 0x74000 │ │ │ │ + orreq r5, r1, #32, 20 @ 0x20000 │ │ │ │ + cmpeq lr, #100, 20 @ 0x64000 │ │ │ │ + cmpeq lr, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 448b7c <__cxa_atexit@plt+0x43246c> │ │ │ │ - cmpeq lr, #112, 20 @ 0x70000 │ │ │ │ + b 448ba4 <__cxa_atexit@plt+0x432494> │ │ │ │ + cmpeq lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448cdc <__cxa_atexit@plt+0x4325cc> │ │ │ │ - ldr r2, [pc, #76] @ 448d00 <__cxa_atexit@plt+0x4325f0> │ │ │ │ + bhi 448d04 <__cxa_atexit@plt+0x4325f4> │ │ │ │ + ldr r2, [pc, #76] @ 448d28 <__cxa_atexit@plt+0x432618> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 448d04 <__cxa_atexit@plt+0x4325f4> │ │ │ │ + ldr r1, [pc, #72] @ 448d2c <__cxa_atexit@plt+0x43261c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 448d08 <__cxa_atexit@plt+0x4325f8> │ │ │ │ + ldr r0, [pc, #68] @ 448d30 <__cxa_atexit@plt+0x432620> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r3, [pc, #40] @ 448d0c <__cxa_atexit@plt+0x4325fc> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r3, [pc, #40] @ 448d34 <__cxa_atexit@plt+0x432624> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ 448d10 <__cxa_atexit@plt+0x432600> │ │ │ │ + ldr r7, [pc, #36] @ 448d38 <__cxa_atexit@plt+0x432628> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #32] @ 448d14 <__cxa_atexit@plt+0x432604> │ │ │ │ + ldr r8, [pc, #32] @ 448d3c <__cxa_atexit@plt+0x43262c> │ │ │ │ add r8, pc, r8 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 12 @ 0x800000 │ │ │ │ + cmpeq lr, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ - cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ - cmpeq lr, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq lr, #104, 18 @ 0x1a0000 │ │ │ │ - cmpeq lr, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq lr, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq lr, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq lr, #64, 18 @ 0x100000 │ │ │ │ + cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448d94 <__cxa_atexit@plt+0x432684> │ │ │ │ - ldr r2, [pc, #104] @ 448d9c <__cxa_atexit@plt+0x43268c> │ │ │ │ + bhi 448dbc <__cxa_atexit@plt+0x4326ac> │ │ │ │ + ldr r2, [pc, #104] @ 448dc4 <__cxa_atexit@plt+0x4326b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 448da0 <__cxa_atexit@plt+0x432690> │ │ │ │ + ldr r1, [pc, #96] @ 448dc8 <__cxa_atexit@plt+0x4326b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 448d6c <__cxa_atexit@plt+0x43265c> │ │ │ │ + beq 448d94 <__cxa_atexit@plt+0x432684> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 448d80 <__cxa_atexit@plt+0x432670> │ │ │ │ + bne 448da8 <__cxa_atexit@plt+0x432698> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 448da8 <__cxa_atexit@plt+0x432698> │ │ │ │ + ldr r7, [pc, #52] @ 448dd0 <__cxa_atexit@plt+0x4326c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 448da4 <__cxa_atexit@plt+0x432694> │ │ │ │ + ldr r7, [pc, #28] @ 448dcc <__cxa_atexit@plt+0x4326bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r4, r1, #208, 22 @ 0x34000 │ │ │ │ - orreq r4, r1, #212, 22 @ 0x35000 │ │ │ │ - orreq r4, r1, #208, 22 @ 0x34000 │ │ │ │ + orreq r4, r1, #168, 22 @ 0x2a000 │ │ │ │ + orreq r4, r1, #172, 22 @ 0x2b000 │ │ │ │ + orreq r4, r1, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 448de0 <__cxa_atexit@plt+0x4326d0> │ │ │ │ + ldr r2, [pc, #36] @ 448e08 <__cxa_atexit@plt+0x4326f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 448de4 <__cxa_atexit@plt+0x4326d4> │ │ │ │ + ldr r3, [pc, #32] @ 448e0c <__cxa_atexit@plt+0x4326fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r1, #136, 22 @ 0x22000 │ │ │ │ - orreq r4, r1, #152, 22 @ 0x26000 │ │ │ │ - cmpeq lr, #36, 18 @ 0x90000 │ │ │ │ + orreq r4, r1, #96, 22 @ 0x18000 │ │ │ │ + orreq r4, r1, #112, 22 @ 0x1c000 │ │ │ │ + cmpeq lr, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 448e8c <__cxa_atexit@plt+0x43277c> │ │ │ │ - ldr r7, [pc, #168] @ 448eb4 <__cxa_atexit@plt+0x4327a4> │ │ │ │ + bhi 448eb4 <__cxa_atexit@plt+0x4327a4> │ │ │ │ + ldr r7, [pc, #168] @ 448edc <__cxa_atexit@plt+0x4327cc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 448e7c <__cxa_atexit@plt+0x43276c> │ │ │ │ + beq 448ea4 <__cxa_atexit@plt+0x432794> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #16 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 448e9c <__cxa_atexit@plt+0x43278c> │ │ │ │ - ldr lr, [pc, #140] @ 448ebc <__cxa_atexit@plt+0x4327ac> │ │ │ │ + bcc 448ec4 <__cxa_atexit@plt+0x4327b4> │ │ │ │ + ldr lr, [pc, #140] @ 448ee4 <__cxa_atexit@plt+0x4327d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #136] @ 448ec0 <__cxa_atexit@plt+0x4327b0> │ │ │ │ + ldr r2, [pc, #136] @ 448ee8 <__cxa_atexit@plt+0x4327d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4]! │ │ │ │ ldr r0, [r9, #3] │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ mul r0, r0, r3 │ │ │ │ - ldr r3, [pc, #116] @ 448ec4 <__cxa_atexit@plt+0x4327b4> │ │ │ │ + ldr r3, [pc, #116] @ 448eec <__cxa_atexit@plt+0x4327dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r8, r7, #3 │ │ │ │ sub r3, r7, #11 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 448eb8 <__cxa_atexit@plt+0x4327a8> │ │ │ │ + ldr r7, [pc, #36] @ 448ee0 <__cxa_atexit@plt+0x4327d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq lr, #148, 16 @ 0x940000 │ │ │ │ + cmpeq lr, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - orreq r4, r1, #40, 24 @ 0x2800 │ │ │ │ - cmpeq lr, #72, 16 @ 0x480000 │ │ │ │ + orreq r4, r1, #0, 24 │ │ │ │ + cmpeq lr, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 448f30 <__cxa_atexit@plt+0x432820> │ │ │ │ - ldr lr, [pc, #76] @ 448f3c <__cxa_atexit@plt+0x43282c> │ │ │ │ + bcc 448f58 <__cxa_atexit@plt+0x432848> │ │ │ │ + ldr lr, [pc, #76] @ 448f64 <__cxa_atexit@plt+0x432854> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 448f40 <__cxa_atexit@plt+0x432830> │ │ │ │ + ldr r8, [pc, #72] @ 448f68 <__cxa_atexit@plt+0x432858> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r1, #1000 @ 0x3e8 │ │ │ │ mul r1, r2, r1 │ │ │ │ - ldr r2, [pc, #52] @ 448f44 <__cxa_atexit@plt+0x432834> │ │ │ │ + ldr r2, [pc, #52] @ 448f6c <__cxa_atexit@plt+0x43285c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r4, r1, #104, 22 @ 0x1a000 │ │ │ │ + orreq r4, r1, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 448f80 <__cxa_atexit@plt+0x432870> │ │ │ │ - ldr r2, [pc, #32] @ 448f8c <__cxa_atexit@plt+0x43287c> │ │ │ │ + bcc 448fa8 <__cxa_atexit@plt+0x432898> │ │ │ │ + ldr r2, [pc, #32] @ 448fb4 <__cxa_atexit@plt+0x4328a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmpeq lr, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq lr, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 448df8 <__cxa_atexit@plt+0x4326e8> │ │ │ │ + b 448e20 <__cxa_atexit@plt+0x432710> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 448fc4 <__cxa_atexit@plt+0x4328b4> │ │ │ │ + ldr r7, [pc, #12] @ 448fec <__cxa_atexit@plt+0x4328dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r1, #140, 18 @ 0x230000 │ │ │ │ - cmpeq lr, #108, 14 @ 0x1b00000 │ │ │ │ + orreq r4, r1, #100, 18 @ 0x190000 │ │ │ │ + cmpeq lr, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 449030 <__cxa_atexit@plt+0x432920> │ │ │ │ + bhi 449058 <__cxa_atexit@plt+0x432948> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 44903c <__cxa_atexit@plt+0x43292c> │ │ │ │ - ldr r1, [pc, #80] @ 44904c <__cxa_atexit@plt+0x43293c> │ │ │ │ + bcc 449064 <__cxa_atexit@plt+0x432954> │ │ │ │ + ldr r1, [pc, #80] @ 449074 <__cxa_atexit@plt+0x432964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 449050 <__cxa_atexit@plt+0x432940> │ │ │ │ + ldr r5, [pc, #72] @ 449078 <__cxa_atexit@plt+0x432968> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 449054 <__cxa_atexit@plt+0x432944> │ │ │ │ + ldr r0, [pc, #56] @ 44907c <__cxa_atexit@plt+0x43296c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r1, #20, 18 @ 0x50000 │ │ │ │ - orreq r4, r1, #12, 18 @ 0x30000 │ │ │ │ - orreq r4, r1, #252, 16 @ 0xfc0000 │ │ │ │ - cmpeq lr, #220, 12 @ 0xdc00000 │ │ │ │ + orreq r4, r1, #236, 16 @ 0xec0000 │ │ │ │ + orreq r4, r1, #228, 16 @ 0xe40000 │ │ │ │ + orreq r4, r1, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq lr, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4490dc <__cxa_atexit@plt+0x4329cc> │ │ │ │ + bhi 449104 <__cxa_atexit@plt+0x4329f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4490e4 <__cxa_atexit@plt+0x4329d4> │ │ │ │ - ldr r1, [pc, #104] @ 4490f8 <__cxa_atexit@plt+0x4329e8> │ │ │ │ + bcc 44910c <__cxa_atexit@plt+0x4329fc> │ │ │ │ + ldr r1, [pc, #104] @ 449120 <__cxa_atexit@plt+0x432a10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 4490fc <__cxa_atexit@plt+0x4329ec> │ │ │ │ + ldr r0, [pc, #84] @ 449124 <__cxa_atexit@plt+0x432a14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 449100 <__cxa_atexit@plt+0x4329f0> │ │ │ │ + ldr lr, [pc, #76] @ 449128 <__cxa_atexit@plt+0x432a18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 449104 <__cxa_atexit@plt+0x4329f4> │ │ │ │ + ldr r1, [pc, #72] @ 44912c <__cxa_atexit@plt+0x432a1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 4490ec <__cxa_atexit@plt+0x4329dc> │ │ │ │ + b 449114 <__cxa_atexit@plt+0x432a04> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r1, #128, 16 @ 0x800000 │ │ │ │ - orreq r4, r1, #108, 16 @ 0x6c0000 │ │ │ │ - orreq r4, r1, #100, 16 @ 0x640000 │ │ │ │ - orreq r4, r1, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq lr, #44, 12 @ 0x2c00000 │ │ │ │ + orreq r4, r1, #88, 16 @ 0x580000 │ │ │ │ + orreq r4, r1, #68, 16 @ 0x440000 │ │ │ │ + orreq r4, r1, #60, 16 @ 0x3c0000 │ │ │ │ + orreq r4, r1, #140, 16 @ 0x8c0000 │ │ │ │ + cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 449190 <__cxa_atexit@plt+0x432a80> │ │ │ │ + bhi 4491b8 <__cxa_atexit@plt+0x432aa8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449198 <__cxa_atexit@plt+0x432a88> │ │ │ │ - ldr r1, [pc, #108] @ 4491ac <__cxa_atexit@plt+0x432a9c> │ │ │ │ + bcc 4491c0 <__cxa_atexit@plt+0x432ab0> │ │ │ │ + ldr r1, [pc, #108] @ 4491d4 <__cxa_atexit@plt+0x432ac4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 4491b0 <__cxa_atexit@plt+0x432aa0> │ │ │ │ + ldr r0, [pc, #104] @ 4491d8 <__cxa_atexit@plt+0x432ac8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 4491b4 <__cxa_atexit@plt+0x432aa4> │ │ │ │ + ldr r8, [pc, #88] @ 4491dc <__cxa_atexit@plt+0x432acc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 4491b8 <__cxa_atexit@plt+0x432aa8> │ │ │ │ + ldr r1, [pc, #80] @ 4491e0 <__cxa_atexit@plt+0x432ad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4491bc <__cxa_atexit@plt+0x432aac> │ │ │ │ + ldr lr, [pc, #72] @ 4491e4 <__cxa_atexit@plt+0x432ad4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 4491a0 <__cxa_atexit@plt+0x432a90> │ │ │ │ + b 4491c8 <__cxa_atexit@plt+0x432ab8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r4, r1, #200, 14 @ 0x3200000 │ │ │ │ - teqpeq sp, #56, 20 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ - orreq r4, r1, #172, 14 @ 0x2b00000 │ │ │ │ - orreq r4, r1, #164, 14 @ 0x2900000 │ │ │ │ - cmpeq lr, #112, 10 @ 0x1c000000 │ │ │ │ + orreq r4, r1, #160, 14 @ 0x2800000 │ │ │ │ + teqpeq sp, #16, 22 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + orreq r4, r1, #132, 14 @ 0x2100000 │ │ │ │ + orreq r4, r1, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq lr, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 449278 <__cxa_atexit@plt+0x432b68> │ │ │ │ + bcc 4492a0 <__cxa_atexit@plt+0x432b90> │ │ │ │ sub r3, r6, #6 │ │ │ │ add r1, r2, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 449234 <__cxa_atexit@plt+0x432b24> │ │ │ │ - ldr lr, [pc, #148] @ 449290 <__cxa_atexit@plt+0x432b80> │ │ │ │ + ble 44925c <__cxa_atexit@plt+0x432b4c> │ │ │ │ + ldr lr, [pc, #148] @ 4492b8 <__cxa_atexit@plt+0x432ba8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #144] @ 449294 <__cxa_atexit@plt+0x432b84> │ │ │ │ + ldr r0, [pc, #144] @ 4492bc <__cxa_atexit@plt+0x432bac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #136] @ 449298 <__cxa_atexit@plt+0x432b88> │ │ │ │ + ldr r7, [pc, #136] @ 4492c0 <__cxa_atexit@plt+0x432bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str r7, [r2, #20] │ │ │ │ str r0, [r2, #24] │ │ │ │ str r1, [r2, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #4] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #100] @ 4492a0 <__cxa_atexit@plt+0x432b90> │ │ │ │ + ldr lr, [pc, #100] @ 4492c8 <__cxa_atexit@plt+0x432bb8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 4492a4 <__cxa_atexit@plt+0x432b94> │ │ │ │ + ldr r8, [pc, #96] @ 4492cc <__cxa_atexit@plt+0x432bbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 4492a8 <__cxa_atexit@plt+0x432b98> │ │ │ │ + ldr r0, [pc, #92] @ 4492d0 <__cxa_atexit@plt+0x432bc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr ip, [pc, #84] @ 4492ac <__cxa_atexit@plt+0x432b9c> │ │ │ │ + ldr ip, [pc, #84] @ 4492d4 <__cxa_atexit@plt+0x432bc4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r9, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str ip, [r2, #20] │ │ │ │ str r0, [r2, #24] │ │ │ │ str r1, [r2, #28] │ │ │ │ str lr, [r2, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #28] @ 44929c <__cxa_atexit@plt+0x432b8c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #28] @ 4492c4 <__cxa_atexit@plt+0x432bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - orreq r4, r1, #112, 14 @ 0x1c00000 │ │ │ │ - orreq r4, r1, #8, 14 @ 0x200000 │ │ │ │ - cmpeq lr, #200, 8 @ 0xc8000000 │ │ │ │ + orreq r4, r1, #72, 14 @ 0x1200000 │ │ │ │ + orreq r4, r1, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq lr, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - teqpeq sp, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ - orreq r4, r1, #200, 12 @ 0xc800000 │ │ │ │ - orreq r4, r1, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq lr, #140, 8 @ 0x8c000000 │ │ │ │ + teqpeq sp, #40, 20 @ p-variant is OBSOLETE @ 0x28000 │ │ │ │ + orreq r4, r1, #160, 12 @ 0xa000000 │ │ │ │ + orreq r4, r1, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq lr, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4492f8 <__cxa_atexit@plt+0x432be8> │ │ │ │ - ldr r7, [pc, #52] @ 44930c <__cxa_atexit@plt+0x432bfc> │ │ │ │ + bhi 449320 <__cxa_atexit@plt+0x432c10> │ │ │ │ + ldr r7, [pc, #52] @ 449334 <__cxa_atexit@plt+0x432c24> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4492ec <__cxa_atexit@plt+0x432bdc> │ │ │ │ + beq 449314 <__cxa_atexit@plt+0x432c04> │ │ │ │ mov r7, r8 │ │ │ │ - b 449320 <__cxa_atexit@plt+0x432c10> │ │ │ │ + b 449348 <__cxa_atexit@plt+0x432c38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 449310 <__cxa_atexit@plt+0x432c00> │ │ │ │ + ldr r7, [pc, #16] @ 449338 <__cxa_atexit@plt+0x432c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq lr, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq lr, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq lr, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #244] @ 44941c <__cxa_atexit@plt+0x432d0c> │ │ │ │ + ldr r3, [pc, #244] @ 449444 <__cxa_atexit@plt+0x432d34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4493b0 <__cxa_atexit@plt+0x432ca0> │ │ │ │ + beq 4493d8 <__cxa_atexit@plt+0x432cc8> │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 449400 <__cxa_atexit@plt+0x432cf0> │ │ │ │ + bcc 449428 <__cxa_atexit@plt+0x432d18> │ │ │ │ sub r2, r3, #6 │ │ │ │ add r1, r6, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 4493b8 <__cxa_atexit@plt+0x432ca8> │ │ │ │ - ldr lr, [pc, #172] @ 449420 <__cxa_atexit@plt+0x432d10> │ │ │ │ + ble 4493e0 <__cxa_atexit@plt+0x432cd0> │ │ │ │ + ldr lr, [pc, #172] @ 449448 <__cxa_atexit@plt+0x432d38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #168] @ 449424 <__cxa_atexit@plt+0x432d14> │ │ │ │ + ldr r0, [pc, #168] @ 44944c <__cxa_atexit@plt+0x432d3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #160] @ 449428 <__cxa_atexit@plt+0x432d18> │ │ │ │ + ldr r7, [pc, #160] @ 449450 <__cxa_atexit@plt+0x432d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #112] @ 449430 <__cxa_atexit@plt+0x432d20> │ │ │ │ + ldr lr, [pc, #112] @ 449458 <__cxa_atexit@plt+0x432d48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 449434 <__cxa_atexit@plt+0x432d24> │ │ │ │ + ldr r8, [pc, #108] @ 44945c <__cxa_atexit@plt+0x432d4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #104] @ 449438 <__cxa_atexit@plt+0x432d28> │ │ │ │ + ldr r0, [pc, #104] @ 449460 <__cxa_atexit@plt+0x432d50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr ip, [pc, #96] @ 44943c <__cxa_atexit@plt+0x432d2c> │ │ │ │ + ldr ip, [pc, #96] @ 449464 <__cxa_atexit@plt+0x432d54> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #36] @ 44942c <__cxa_atexit@plt+0x432d1c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #36] @ 449454 <__cxa_atexit@plt+0x432d44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - orreq r4, r1, #248, 10 @ 0x3e000000 │ │ │ │ - orreq r4, r1, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq lr, #64, 6 │ │ │ │ + orreq r4, r1, #208, 10 @ 0x34000000 │ │ │ │ + orreq r4, r1, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq lr, #24, 6 @ 0x60000000 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqpeq sp, #204, 14 @ p-variant is OBSOLETE @ 0x3300000 │ │ │ │ - orreq r4, r1, #68, 10 @ 0x11000000 │ │ │ │ - orreq r4, r1, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq lr, #0, 6 │ │ │ │ + teqpeq sp, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ + orreq r4, r1, #28, 10 @ 0x7000000 │ │ │ │ + orreq r4, r1, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq lr, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r8, sl} │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 449504 <__cxa_atexit@plt+0x432df4> │ │ │ │ + bcc 44952c <__cxa_atexit@plt+0x432e1c> │ │ │ │ sub r2, r6, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 4494c0 <__cxa_atexit@plt+0x432db0> │ │ │ │ - ldr lr, [pc, #148] @ 44951c <__cxa_atexit@plt+0x432e0c> │ │ │ │ + ble 4494e8 <__cxa_atexit@plt+0x432dd8> │ │ │ │ + ldr lr, [pc, #148] @ 449544 <__cxa_atexit@plt+0x432e34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #144] @ 449520 <__cxa_atexit@plt+0x432e10> │ │ │ │ + ldr r0, [pc, #144] @ 449548 <__cxa_atexit@plt+0x432e38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #136] @ 449524 <__cxa_atexit@plt+0x432e14> │ │ │ │ + ldr r7, [pc, #136] @ 44954c <__cxa_atexit@plt+0x432e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #100] @ 44952c <__cxa_atexit@plt+0x432e1c> │ │ │ │ + ldr lr, [pc, #100] @ 449554 <__cxa_atexit@plt+0x432e44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 449530 <__cxa_atexit@plt+0x432e20> │ │ │ │ + ldr r8, [pc, #96] @ 449558 <__cxa_atexit@plt+0x432e48> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 449534 <__cxa_atexit@plt+0x432e24> │ │ │ │ + ldr r0, [pc, #92] @ 44955c <__cxa_atexit@plt+0x432e4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr ip, [pc, #84] @ 449538 <__cxa_atexit@plt+0x432e28> │ │ │ │ + ldr ip, [pc, #84] @ 449560 <__cxa_atexit@plt+0x432e50> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r9, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ mov r9, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #28] @ 449528 <__cxa_atexit@plt+0x432e18> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #28] @ 449550 <__cxa_atexit@plt+0x432e40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - orreq r4, r1, #228, 8 @ 0xe4000000 │ │ │ │ - orreq r4, r1, #124, 8 @ 0x7c000000 │ │ │ │ - cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ + orreq r4, r1, #188, 8 @ 0xbc000000 │ │ │ │ + orreq r4, r1, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq lr, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - teqpeq sp, #196, 12 @ p-variant is OBSOLETE @ 0xc400000 │ │ │ │ - orreq r4, r1, #60, 8 @ 0x3c000000 │ │ │ │ - orreq r4, r1, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq lr, #248, 2 @ 0x3e │ │ │ │ + teqpeq sp, #156, 14 @ p-variant is OBSOLETE @ 0x2700000 │ │ │ │ + orreq r4, r1, #20, 8 @ 0x14000000 │ │ │ │ + orreq r4, r1, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 449578 <__cxa_atexit@plt+0x432e68> │ │ │ │ - ldr r2, [pc, #36] @ 449580 <__cxa_atexit@plt+0x432e70> │ │ │ │ + bhi 4495a0 <__cxa_atexit@plt+0x432e90> │ │ │ │ + ldr r2, [pc, #36] @ 4495a8 <__cxa_atexit@plt+0x432e98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 449584 <__cxa_atexit@plt+0x432e74> │ │ │ │ + ldr r1, [pc, #32] @ 4495ac <__cxa_atexit@plt+0x432e9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 2 @ 0x3f │ │ │ │ - orreq r4, r1, #172, 6 @ 0xb0000002 │ │ │ │ - cmpeq lr, #168, 2 @ 0x2a │ │ │ │ + cmpeq lr, #212, 2 @ 0x35 │ │ │ │ + orreq r4, r1, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq lr, #128, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 449624 <__cxa_atexit@plt+0x432f14> │ │ │ │ - ldr r7, [pc, #160] @ 44964c <__cxa_atexit@plt+0x432f3c> │ │ │ │ + bhi 44964c <__cxa_atexit@plt+0x432f3c> │ │ │ │ + ldr r7, [pc, #160] @ 449674 <__cxa_atexit@plt+0x432f64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 449614 <__cxa_atexit@plt+0x432f04> │ │ │ │ + beq 44963c <__cxa_atexit@plt+0x432f2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #24 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 449634 <__cxa_atexit@plt+0x432f24> │ │ │ │ - ldr r2, [pc, #132] @ 449654 <__cxa_atexit@plt+0x432f44> │ │ │ │ + bcc 44965c <__cxa_atexit@plt+0x432f4c> │ │ │ │ + ldr r2, [pc, #132] @ 44967c <__cxa_atexit@plt+0x432f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #128] @ 449658 <__cxa_atexit@plt+0x432f48> │ │ │ │ + ldr r3, [pc, #128] @ 449680 <__cxa_atexit@plt+0x432f70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #116] @ 44965c <__cxa_atexit@plt+0x432f4c> │ │ │ │ + ldr r2, [pc, #116] @ 449684 <__cxa_atexit@plt+0x432f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #108] @ 449660 <__cxa_atexit@plt+0x432f50> │ │ │ │ + ldr r0, [pc, #108] @ 449688 <__cxa_atexit@plt+0x432f78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ sub r9, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 449650 <__cxa_atexit@plt+0x432f40> │ │ │ │ + ldr r7, [pc, #36] @ 449678 <__cxa_atexit@plt+0x432f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq lr, #60, 2 │ │ │ │ + cmpeq lr, #20, 2 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - teqpeq sp, #188, 10 @ p-variant is OBSOLETE @ 0x2f000000 │ │ │ │ - orreq r4, r1, #44, 6 @ 0xb0000000 │ │ │ │ - orreq r4, r1, #36, 6 @ 0x90000000 │ │ │ │ - cmpeq lr, #208 @ 0xd0 │ │ │ │ + teqpeq sp, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ + orreq r4, r1, #4, 6 @ 0x10000000 │ │ │ │ + orreq r4, r1, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4496c8 <__cxa_atexit@plt+0x432fb8> │ │ │ │ - ldr r2, [pc, #72] @ 4496d4 <__cxa_atexit@plt+0x432fc4> │ │ │ │ + bcc 4496f0 <__cxa_atexit@plt+0x432fe0> │ │ │ │ + ldr r2, [pc, #72] @ 4496fc <__cxa_atexit@plt+0x432fec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #68] @ 4496d8 <__cxa_atexit@plt+0x432fc8> │ │ │ │ + ldr r8, [pc, #68] @ 449700 <__cxa_atexit@plt+0x432ff0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 4496dc <__cxa_atexit@plt+0x432fcc> │ │ │ │ + ldr r2, [pc, #56] @ 449704 <__cxa_atexit@plt+0x432ff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #48] @ 4496e0 <__cxa_atexit@plt+0x432fd0> │ │ │ │ + ldr r0, [pc, #48] @ 449708 <__cxa_atexit@plt+0x432ff8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - teqpeq sp, #0, 10 @ p-variant is OBSOLETE │ │ │ │ - orreq r4, r1, #112, 4 │ │ │ │ - orreq r4, r1, #104, 4 @ 0x80000006 │ │ │ │ - cmpeq lr, #88 @ 0x58 │ │ │ │ + teqpeq sp, #216, 10 @ p-variant is OBSOLETE @ 0x36000000 │ │ │ │ + orreq r4, r1, #72, 4 @ 0x80000004 │ │ │ │ + orreq r4, r1, #64, 4 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44978c <__cxa_atexit@plt+0x43307c> │ │ │ │ - ldr r3, [pc, #180] @ 4497bc <__cxa_atexit@plt+0x4330ac> │ │ │ │ + bhi 4497b4 <__cxa_atexit@plt+0x4330a4> │ │ │ │ + ldr r3, [pc, #180] @ 4497e4 <__cxa_atexit@plt+0x4330d4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 44977c <__cxa_atexit@plt+0x43306c> │ │ │ │ + beq 4497a4 <__cxa_atexit@plt+0x433094> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 44979c <__cxa_atexit@plt+0x43308c> │ │ │ │ - ldr r7, [pc, #148] @ 4497c8 <__cxa_atexit@plt+0x4330b8> │ │ │ │ + bcc 4497c4 <__cxa_atexit@plt+0x4330b4> │ │ │ │ + ldr r7, [pc, #148] @ 4497f0 <__cxa_atexit@plt+0x4330e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ 4497cc <__cxa_atexit@plt+0x4330bc> │ │ │ │ + ldr r3, [pc, #144] @ 4497f4 <__cxa_atexit@plt+0x4330e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #136] @ 4497d0 <__cxa_atexit@plt+0x4330c0> │ │ │ │ + ldr r7, [pc, #136] @ 4497f8 <__cxa_atexit@plt+0x4330e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #128] @ 4497d4 <__cxa_atexit@plt+0x4330c4> │ │ │ │ + ldr r1, [pc, #128] @ 4497fc <__cxa_atexit@plt+0x4330ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4497c4 <__cxa_atexit@plt+0x4330b4> │ │ │ │ + ldr r7, [pc, #48] @ 4497ec <__cxa_atexit@plt+0x4330dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4497c0 <__cxa_atexit@plt+0x4330b0> │ │ │ │ + ldr r7, [pc, #28] @ 4497e8 <__cxa_atexit@plt+0x4330d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmppeq sp, #164, 30 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ - cmppeq sp, #220, 30 @ p-variant is OBSOLETE @ 0x370 │ │ │ │ + cmppeq sp, #124, 30 @ p-variant is OBSOLETE @ 0x1f0 │ │ │ │ + cmppeq sp, #180, 30 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - teqpeq sp, #88, 8 @ p-variant is OBSOLETE @ 0x58000000 │ │ │ │ - orreq r4, r1, #204, 2 @ 0x33 │ │ │ │ - orreq r4, r1, #196, 2 @ 0x31 │ │ │ │ - cmppeq sp, #104, 30 @ p-variant is OBSOLETE @ 0x1a0 │ │ │ │ + teqpeq sp, #48, 10 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + orreq r4, r1, #164, 2 @ 0x29 │ │ │ │ + orreq r4, r1, #156, 2 @ 0x27 │ │ │ │ + cmppeq sp, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 449848 <__cxa_atexit@plt+0x433138> │ │ │ │ - ldr r2, [pc, #84] @ 449864 <__cxa_atexit@plt+0x433154> │ │ │ │ + bcc 449870 <__cxa_atexit@plt+0x433160> │ │ │ │ + ldr r2, [pc, #84] @ 44988c <__cxa_atexit@plt+0x43317c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #80] @ 449868 <__cxa_atexit@plt+0x433158> │ │ │ │ + ldr r8, [pc, #80] @ 449890 <__cxa_atexit@plt+0x433180> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #72] @ 44986c <__cxa_atexit@plt+0x43315c> │ │ │ │ + ldr r2, [pc, #72] @ 449894 <__cxa_atexit@plt+0x433184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #64] @ 449870 <__cxa_atexit@plt+0x433160> │ │ │ │ + ldr r1, [pc, #64] @ 449898 <__cxa_atexit@plt+0x433188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #36] @ 449874 <__cxa_atexit@plt+0x433164> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #36] @ 44989c <__cxa_atexit@plt+0x43318c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - teqpeq sp, #124, 6 @ p-variant is OBSOLETE @ 0xf0000001 │ │ │ │ - orreq r4, r1, #240 @ 0xf0 │ │ │ │ - orreq r4, r1, #232 @ 0xe8 │ │ │ │ - cmppeq sp, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ - cmppeq sp, #236, 28 @ p-variant is OBSOLETE @ 0xec0 │ │ │ │ + teqpeq sp, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ + orreq r4, r1, #200 @ 0xc8 │ │ │ │ + orreq r4, r1, #192 @ 0xc0 │ │ │ │ + cmppeq sp, #208, 28 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmppeq sp, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4498a0 <__cxa_atexit@plt+0x433190> │ │ │ │ + ldr r3, [pc, #8] @ 4498c8 <__cxa_atexit@plt+0x4331b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmppeq sp, #216, 28 @ p-variant is OBSOLETE @ 0xd80 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmppeq sp, #176, 28 @ p-variant is OBSOLETE @ 0xb00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 4498c4 <__cxa_atexit@plt+0x4331b4> │ │ │ │ + ldr r7, [pc, #12] @ 4498ec <__cxa_atexit@plt+0x4331dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r1, #140 @ 0x8c │ │ │ │ + orreq r4, r1, #100 @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldm r5, {r0, sl, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449984 <__cxa_atexit@plt+0x433274> │ │ │ │ + bcc 4499ac <__cxa_atexit@plt+0x43329c> │ │ │ │ add r5, r2, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r1, [r2, #12] │ │ │ │ add r2, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 449940 <__cxa_atexit@plt+0x433230> │ │ │ │ - ldr r8, [pc, #160] @ 4499a4 <__cxa_atexit@plt+0x433294> │ │ │ │ + ble 449968 <__cxa_atexit@plt+0x433258> │ │ │ │ + ldr r8, [pc, #160] @ 4499cc <__cxa_atexit@plt+0x4332bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #156] @ 4499a8 <__cxa_atexit@plt+0x433298> │ │ │ │ + ldr r7, [pc, #156] @ 4499d0 <__cxa_atexit@plt+0x4332c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #148] @ 4499ac <__cxa_atexit@plt+0x43329c> │ │ │ │ + ldr r0, [pc, #148] @ 4499d4 <__cxa_atexit@plt+0x4332c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr ip, [pc, #108] @ 4499b4 <__cxa_atexit@plt+0x4332a4> │ │ │ │ + ldr ip, [pc, #108] @ 4499dc <__cxa_atexit@plt+0x4332cc> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #104] @ 4499b8 <__cxa_atexit@plt+0x4332a8> │ │ │ │ + ldr r0, [pc, #104] @ 4499e0 <__cxa_atexit@plt+0x4332d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #96] @ 4499bc <__cxa_atexit@plt+0x4332ac> │ │ │ │ + ldr r8, [pc, #96] @ 4499e4 <__cxa_atexit@plt+0x4332d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str ip, [r3, #4] │ │ │ │ - ldr r8, [pc, #64] @ 4499c0 <__cxa_atexit@plt+0x4332b0> │ │ │ │ + ldr r8, [pc, #64] @ 4499e8 <__cxa_atexit@plt+0x4332d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #36] @ 4499b0 <__cxa_atexit@plt+0x4332a0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #36] @ 4499d8 <__cxa_atexit@plt+0x4332c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ mov r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - orreq r4, r1, #104 @ 0x68 │ │ │ │ - orreq r4, r1, #0 │ │ │ │ - cmppeq sp, #12, 28 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ + orreq r4, r1, #64 @ 0x40 │ │ │ │ + orreq r3, r1, #216, 30 @ 0x360 │ │ │ │ + cmppeq sp, #228, 26 @ p-variant is OBSOLETE @ 0x3900 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq r3, r1, #196, 30 @ 0x310 │ │ │ │ - orreq r3, r1, #188, 30 @ 0x2f0 │ │ │ │ - teqpeq sp, #268435456 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + orreq r3, r1, #156, 30 @ 0x270 │ │ │ │ + orreq r3, r1, #148, 30 @ 0x250 │ │ │ │ + teqpeq sp, #-1879048179 @ p-variant is OBSOLETE @ 0x9000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4499f4 <__cxa_atexit@plt+0x4332e4> │ │ │ │ + bhi 449a1c <__cxa_atexit@plt+0x43330c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 4499fc <__cxa_atexit@plt+0x4332ec> │ │ │ │ + ldr r2, [pc, #20] @ 449a24 <__cxa_atexit@plt+0x433314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + b 785ff8 <__cxa_atexit@plt+0x76f8e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #40, 30 @ 0xa0 │ │ │ │ - cmppeq sp, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + orreq r3, r1, #0, 30 │ │ │ │ + cmppeq sp, #12, 26 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 449a98 <__cxa_atexit@plt+0x433388> │ │ │ │ + bhi 449ac0 <__cxa_atexit@plt+0x4333b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449aa0 <__cxa_atexit@plt+0x433390> │ │ │ │ - ldr r1, [pc, #124] @ 449ab4 <__cxa_atexit@plt+0x4333a4> │ │ │ │ + bcc 449ac8 <__cxa_atexit@plt+0x4333b8> │ │ │ │ + ldr r1, [pc, #124] @ 449adc <__cxa_atexit@plt+0x4333cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 449ab8 <__cxa_atexit@plt+0x4333a8> │ │ │ │ + ldr r0, [pc, #120] @ 449ae0 <__cxa_atexit@plt+0x4333d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 449abc <__cxa_atexit@plt+0x4333ac> │ │ │ │ + ldr r1, [pc, #92] @ 449ae4 <__cxa_atexit@plt+0x4333d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 449ac0 <__cxa_atexit@plt+0x4333b0> │ │ │ │ + ldr r0, [pc, #84] @ 449ae8 <__cxa_atexit@plt+0x4333d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 449ac4 <__cxa_atexit@plt+0x4333b4> │ │ │ │ + ldr sl, [pc, #76] @ 449aec <__cxa_atexit@plt+0x4333dc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 449aa8 <__cxa_atexit@plt+0x433398> │ │ │ │ + b 449ad0 <__cxa_atexit@plt+0x4333c0> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - orreq r3, r1, #208, 28 @ 0xd00 │ │ │ │ - orreq r3, r1, #180, 28 @ 0xb40 │ │ │ │ - orreq r4, r1, #48, 2 │ │ │ │ - orreq r3, r1, #160, 28 @ 0xa00 │ │ │ │ + orreq r3, r1, #168, 28 @ 0xa80 │ │ │ │ + orreq r3, r1, #140, 28 @ 0x8c0 │ │ │ │ + orreq r4, r1, #8, 2 │ │ │ │ + orreq r3, r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 449b38 <__cxa_atexit@plt+0x433428> │ │ │ │ + bhi 449b60 <__cxa_atexit@plt+0x433450> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449b44 <__cxa_atexit@plt+0x433434> │ │ │ │ - ldr r1, [pc, #92] @ 449b54 <__cxa_atexit@plt+0x433444> │ │ │ │ + bcc 449b6c <__cxa_atexit@plt+0x43345c> │ │ │ │ + ldr r1, [pc, #92] @ 449b7c <__cxa_atexit@plt+0x43346c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #84] @ 449b58 <__cxa_atexit@plt+0x433448> │ │ │ │ + ldr r5, [pc, #84] @ 449b80 <__cxa_atexit@plt+0x433470> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #68] @ 449b5c <__cxa_atexit@plt+0x43344c> │ │ │ │ + ldr r0, [pc, #68] @ 449b84 <__cxa_atexit@plt+0x433474> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ - ldr r5, [pc, #56] @ 449b60 <__cxa_atexit@plt+0x433450> │ │ │ │ + ldr r5, [pc, #56] @ 449b88 <__cxa_atexit@plt+0x433478> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #24, 28 @ 0x180 │ │ │ │ - orreq r3, r1, #108, 28 @ 0x6c0 │ │ │ │ - orreq r3, r1, #0, 28 │ │ │ │ - orreq r4, r1, #220, 28 @ 0xdc0 │ │ │ │ - cmppeq sp, #208, 22 @ p-variant is OBSOLETE @ 0x34000 │ │ │ │ + orreq r3, r1, #240, 26 @ 0x3c00 │ │ │ │ + orreq r3, r1, #68, 28 @ 0x440 │ │ │ │ + orreq r3, r1, #216, 26 @ 0x3600 │ │ │ │ + orreq r4, r1, #180, 28 @ 0xb40 │ │ │ │ + cmppeq sp, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 449bfc <__cxa_atexit@plt+0x4334ec> │ │ │ │ + bhi 449c24 <__cxa_atexit@plt+0x433514> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449c04 <__cxa_atexit@plt+0x4334f4> │ │ │ │ - ldr r1, [pc, #124] @ 449c18 <__cxa_atexit@plt+0x433508> │ │ │ │ + bcc 449c2c <__cxa_atexit@plt+0x43351c> │ │ │ │ + ldr r1, [pc, #124] @ 449c40 <__cxa_atexit@plt+0x433530> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 449c1c <__cxa_atexit@plt+0x43350c> │ │ │ │ + ldr r0, [pc, #120] @ 449c44 <__cxa_atexit@plt+0x433534> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 449c20 <__cxa_atexit@plt+0x433510> │ │ │ │ + ldr r1, [pc, #92] @ 449c48 <__cxa_atexit@plt+0x433538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 449c24 <__cxa_atexit@plt+0x433514> │ │ │ │ + ldr r0, [pc, #84] @ 449c4c <__cxa_atexit@plt+0x43353c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 449c28 <__cxa_atexit@plt+0x433518> │ │ │ │ + ldr sl, [pc, #76] @ 449c50 <__cxa_atexit@plt+0x433540> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 449c0c <__cxa_atexit@plt+0x4334fc> │ │ │ │ + b 449c34 <__cxa_atexit@plt+0x433524> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - orreq r3, r1, #108, 26 @ 0x1b00 │ │ │ │ - orreq r3, r1, #80, 26 @ 0x1400 │ │ │ │ - orreq r3, r1, #204, 30 @ 0x330 │ │ │ │ - orreq r3, r1, #60, 26 @ 0xf00 │ │ │ │ - cmppeq sp, #8, 22 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + orreq r3, r1, #68, 26 @ 0x1100 │ │ │ │ + orreq r3, r1, #40, 26 @ 0xa00 │ │ │ │ + orreq r3, r1, #164, 30 @ 0x290 │ │ │ │ + orreq r3, r1, #20, 26 @ 0x500 │ │ │ │ + cmppeq sp, #224, 20 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 449cbc <__cxa_atexit@plt+0x4335ac> │ │ │ │ + bhi 449ce4 <__cxa_atexit@plt+0x4335d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449cc4 <__cxa_atexit@plt+0x4335b4> │ │ │ │ - ldr lr, [pc, #116] @ 449cd8 <__cxa_atexit@plt+0x4335c8> │ │ │ │ + bcc 449cec <__cxa_atexit@plt+0x4335dc> │ │ │ │ + ldr lr, [pc, #116] @ 449d00 <__cxa_atexit@plt+0x4335f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 449cdc <__cxa_atexit@plt+0x4335cc> │ │ │ │ + ldr r0, [pc, #112] @ 449d04 <__cxa_atexit@plt+0x4335f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #92] @ 449ce0 <__cxa_atexit@plt+0x4335d0> │ │ │ │ + ldr r8, [pc, #92] @ 449d08 <__cxa_atexit@plt+0x4335f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 449ce4 <__cxa_atexit@plt+0x4335d4> │ │ │ │ + ldr r0, [pc, #84] @ 449d0c <__cxa_atexit@plt+0x4335fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 449ce8 <__cxa_atexit@plt+0x4335d8> │ │ │ │ + ldr lr, [pc, #76] @ 449d10 <__cxa_atexit@plt+0x433600> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r3 │ │ │ │ - b 449ccc <__cxa_atexit@plt+0x4335bc> │ │ │ │ + b 449cf4 <__cxa_atexit@plt+0x4335e4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - orreq r3, r1, #164, 24 @ 0xa400 │ │ │ │ - teqeq sp, #4048 @ 0xfd0 │ │ │ │ - orreq r3, r1, #132, 24 @ 0x8400 │ │ │ │ orreq r3, r1, #124, 24 @ 0x7c00 │ │ │ │ + teqeq sp, #852 @ 0x354 │ │ │ │ + orreq r3, r1, #92, 24 @ 0x5c00 │ │ │ │ + orreq r3, r1, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmppeq sp, #60, 20 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + cmppeq sp, #20, 20 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 449db8 <__cxa_atexit@plt+0x4336a8> │ │ │ │ + bcc 449de0 <__cxa_atexit@plt+0x4336d0> │ │ │ │ ldr r0, [r5], #4 │ │ │ │ sub ip, r6, #6 │ │ │ │ add r1, r2, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 449d70 <__cxa_atexit@plt+0x433660> │ │ │ │ - ldr lr, [pc, #164] @ 449dd8 <__cxa_atexit@plt+0x4336c8> │ │ │ │ + ble 449d98 <__cxa_atexit@plt+0x433688> │ │ │ │ + ldr lr, [pc, #164] @ 449e00 <__cxa_atexit@plt+0x4336f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #160] @ 449ddc <__cxa_atexit@plt+0x4336cc> │ │ │ │ + ldr r3, [pc, #160] @ 449e04 <__cxa_atexit@plt+0x4336f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r7, [pc, #152] @ 449de0 <__cxa_atexit@plt+0x4336d0> │ │ │ │ + ldr r7, [pc, #152] @ 449e08 <__cxa_atexit@plt+0x4336f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r7, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ str r1, [r2, #32] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #4] │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #112] @ 449de8 <__cxa_atexit@plt+0x4336d8> │ │ │ │ + ldr r8, [pc, #112] @ 449e10 <__cxa_atexit@plt+0x433700> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #108] @ 449dec <__cxa_atexit@plt+0x4336dc> │ │ │ │ + ldr r3, [pc, #108] @ 449e14 <__cxa_atexit@plt+0x433704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #100] @ 449df0 <__cxa_atexit@plt+0x4336e0> │ │ │ │ + ldr lr, [pc, #100] @ 449e18 <__cxa_atexit@plt+0x433708> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ str r1, [r2, #32] │ │ │ │ str r8, [r2, #4] │ │ │ │ - ldr r8, [pc, #68] @ 449df4 <__cxa_atexit@plt+0x4336e4> │ │ │ │ + ldr r8, [pc, #68] @ 449e1c <__cxa_atexit@plt+0x43370c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, ip │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #36] @ 449de4 <__cxa_atexit@plt+0x4336d4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #36] @ 449e0c <__cxa_atexit@plt+0x4336fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - orreq r3, r1, #56, 24 @ 0x3800 │ │ │ │ - orreq r3, r1, #208, 22 @ 0x34000 │ │ │ │ - cmppeq sp, #216, 18 @ p-variant is OBSOLETE @ 0x360000 │ │ │ │ + orreq r3, r1, #16, 24 @ 0x1000 │ │ │ │ + orreq r3, r1, #168, 22 @ 0x2a000 │ │ │ │ + cmppeq sp, #176, 18 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - orreq r3, r1, #148, 22 @ 0x25000 │ │ │ │ - orreq r3, r1, #140, 22 @ 0x23000 │ │ │ │ - teqeq sp, #13376 @ 0x3440 │ │ │ │ - cmppeq sp, #148, 18 @ p-variant is OBSOLETE @ 0x250000 │ │ │ │ + orreq r3, r1, #108, 22 @ 0x1b000 │ │ │ │ + orreq r3, r1, #100, 22 @ 0x19000 │ │ │ │ + teqeq sp, #2704 @ 0xa90 │ │ │ │ + cmppeq sp, #108, 18 @ p-variant is OBSOLETE @ 0x1b0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 449e64 <__cxa_atexit@plt+0x433754> │ │ │ │ - ldr r7, [pc, #88] @ 449e78 <__cxa_atexit@plt+0x433768> │ │ │ │ + bhi 449e8c <__cxa_atexit@plt+0x43377c> │ │ │ │ + ldr r7, [pc, #88] @ 449ea0 <__cxa_atexit@plt+0x433790> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 449e50 <__cxa_atexit@plt+0x433740> │ │ │ │ - ldr r2, [pc, #72] @ 449e7c <__cxa_atexit@plt+0x43376c> │ │ │ │ + beq 449e78 <__cxa_atexit@plt+0x433768> │ │ │ │ + ldr r2, [pc, #72] @ 449ea4 <__cxa_atexit@plt+0x433794> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 449e5c <__cxa_atexit@plt+0x43374c> │ │ │ │ - b 449ecc <__cxa_atexit@plt+0x4337bc> │ │ │ │ + beq 449e84 <__cxa_atexit@plt+0x433774> │ │ │ │ + b 449ef4 <__cxa_atexit@plt+0x4337e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 449e80 <__cxa_atexit@plt+0x433770> │ │ │ │ + ldr r7, [pc, #20] @ 449ea8 <__cxa_atexit@plt+0x433798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmppeq sp, #52, 18 @ p-variant is OBSOLETE @ 0xd0000 │ │ │ │ cmppeq sp, #12, 18 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ + cmppeq sp, #228, 16 @ p-variant is OBSOLETE @ 0xe40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 449ebc <__cxa_atexit@plt+0x4337ac> │ │ │ │ + ldr r3, [pc, #36] @ 449ee4 <__cxa_atexit@plt+0x4337d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 449eb4 <__cxa_atexit@plt+0x4337a4> │ │ │ │ - b 449ecc <__cxa_atexit@plt+0x4337bc> │ │ │ │ + beq 449edc <__cxa_atexit@plt+0x4337cc> │ │ │ │ + b 449ef4 <__cxa_atexit@plt+0x4337e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmppeq sp, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ + cmppeq sp, #168, 16 @ p-variant is OBSOLETE @ 0xa80000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 449f90 <__cxa_atexit@plt+0x433880> │ │ │ │ + bcc 449fb8 <__cxa_atexit@plt+0x4338a8> │ │ │ │ add r5, r2, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r2, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 449f4c <__cxa_atexit@plt+0x43383c> │ │ │ │ - ldr r8, [pc, #164] @ 449fb4 <__cxa_atexit@plt+0x4338a4> │ │ │ │ + ble 449f74 <__cxa_atexit@plt+0x433864> │ │ │ │ + ldr r8, [pc, #164] @ 449fdc <__cxa_atexit@plt+0x4338cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #160] @ 449fb8 <__cxa_atexit@plt+0x4338a8> │ │ │ │ + ldr r7, [pc, #160] @ 449fe0 <__cxa_atexit@plt+0x4338d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #152] @ 449fbc <__cxa_atexit@plt+0x4338ac> │ │ │ │ + ldr r0, [pc, #152] @ 449fe4 <__cxa_atexit@plt+0x4338d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr ip, [pc, #112] @ 449fc4 <__cxa_atexit@plt+0x4338b4> │ │ │ │ + ldr ip, [pc, #112] @ 449fec <__cxa_atexit@plt+0x4338dc> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #108] @ 449fc8 <__cxa_atexit@plt+0x4338b8> │ │ │ │ + ldr r0, [pc, #108] @ 449ff0 <__cxa_atexit@plt+0x4338e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #100] @ 449fcc <__cxa_atexit@plt+0x4338bc> │ │ │ │ + ldr r8, [pc, #100] @ 449ff4 <__cxa_atexit@plt+0x4338e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str ip, [r3, #4] │ │ │ │ - ldr r8, [pc, #68] @ 449fd0 <__cxa_atexit@plt+0x4338c0> │ │ │ │ + ldr r8, [pc, #68] @ 449ff8 <__cxa_atexit@plt+0x4338e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #40] @ 449fc0 <__cxa_atexit@plt+0x4338b0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #40] @ 449fe8 <__cxa_atexit@plt+0x4338d8> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r2, {sl, lr} │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - orreq r3, r1, #92, 20 @ 0x5c000 │ │ │ │ - orreq r3, r1, #244, 18 @ 0x3d0000 │ │ │ │ - cmppeq sp, #0, 16 @ p-variant is OBSOLETE │ │ │ │ + orreq r3, r1, #52, 20 @ 0x34000 │ │ │ │ + orreq r3, r1, #204, 18 @ 0x330000 │ │ │ │ + cmppeq sp, #216, 14 @ p-variant is OBSOLETE @ 0x3600000 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - orreq r3, r1, #184, 18 @ 0x2e0000 │ │ │ │ - orreq r3, r1, #176, 18 @ 0x2c0000 │ │ │ │ - teqeq sp, #250880 @ 0x3d400 │ │ │ │ - cmppeq sp, #184, 14 @ p-variant is OBSOLETE @ 0x2e00000 │ │ │ │ + orreq r3, r1, #144, 18 @ 0x240000 │ │ │ │ + orreq r3, r1, #136, 18 @ 0x220000 │ │ │ │ + teqeq sp, #52480 @ 0xcd00 │ │ │ │ + cmppeq sp, #144, 14 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44a088 <__cxa_atexit@plt+0x433978> │ │ │ │ - ldr r3, [pc, #200] @ 44a0c0 <__cxa_atexit@plt+0x4339b0> │ │ │ │ + bhi 44a0b0 <__cxa_atexit@plt+0x4339a0> │ │ │ │ + ldr r3, [pc, #200] @ 44a0e8 <__cxa_atexit@plt+0x4339d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44a078 <__cxa_atexit@plt+0x433968> │ │ │ │ - ldr r3, [pc, #184] @ 44a0c4 <__cxa_atexit@plt+0x4339b4> │ │ │ │ + beq 44a0a0 <__cxa_atexit@plt+0x433990> │ │ │ │ + ldr r3, [pc, #184] @ 44a0ec <__cxa_atexit@plt+0x4339dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 44a098 <__cxa_atexit@plt+0x433988> │ │ │ │ - ldr r7, [pc, #156] @ 44a0d0 <__cxa_atexit@plt+0x4339c0> │ │ │ │ + bcc 44a0c0 <__cxa_atexit@plt+0x4339b0> │ │ │ │ + ldr r7, [pc, #156] @ 44a0f8 <__cxa_atexit@plt+0x4339e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 44a0d4 <__cxa_atexit@plt+0x4339c4> │ │ │ │ + ldr lr, [pc, #152] @ 44a0fc <__cxa_atexit@plt+0x4339ec> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #144] @ 44a0d8 <__cxa_atexit@plt+0x4339c8> │ │ │ │ + ldr r7, [pc, #144] @ 44a100 <__cxa_atexit@plt+0x4339f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r9, [pc, #136] @ 44a0dc <__cxa_atexit@plt+0x4339cc> │ │ │ │ + ldr r9, [pc, #136] @ 44a104 <__cxa_atexit@plt+0x4339f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, r3, r9} │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 44a0cc <__cxa_atexit@plt+0x4339bc> │ │ │ │ + ldr r7, [pc, #60] @ 44a0f4 <__cxa_atexit@plt+0x4339e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 44a0c8 <__cxa_atexit@plt+0x4339b8> │ │ │ │ + ldr r7, [pc, #40] @ 44a0f0 <__cxa_atexit@plt+0x4339e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r3, r1, #108, 18 @ 0x1b0000 │ │ │ │ + orreq r3, r1, #68, 18 @ 0x110000 │ │ │ │ + cmppeq sp, #208, 12 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ cmppeq sp, #248, 12 @ p-variant is OBSOLETE @ 0xf800000 │ │ │ │ - cmppeq sp, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - teqeq sp, #70656 @ 0x11400 │ │ │ │ - orreq r3, r1, #204, 16 @ 0xcc0000 │ │ │ │ - orreq r3, r1, #196, 16 @ 0xc40000 │ │ │ │ - cmppeq sp, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + teqeq sp, #7424 @ 0x1d00 │ │ │ │ + orreq r3, r1, #164, 16 @ 0xa40000 │ │ │ │ + orreq r3, r1, #156, 16 @ 0x9c0000 │ │ │ │ + cmppeq sp, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #144] @ 44a188 <__cxa_atexit@plt+0x433a78> │ │ │ │ + ldr r6, [pc, #144] @ 44a1b0 <__cxa_atexit@plt+0x433aa0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r0, r6, #1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44a164 <__cxa_atexit@plt+0x433a54> │ │ │ │ - ldr r2, [pc, #108] @ 44a18c <__cxa_atexit@plt+0x433a7c> │ │ │ │ + bcc 44a18c <__cxa_atexit@plt+0x433a7c> │ │ │ │ + ldr r2, [pc, #108] @ 44a1b4 <__cxa_atexit@plt+0x433aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #104] @ 44a190 <__cxa_atexit@plt+0x433a80> │ │ │ │ + ldr r8, [pc, #104] @ 44a1b8 <__cxa_atexit@plt+0x433aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ 44a194 <__cxa_atexit@plt+0x433a84> │ │ │ │ + ldr r2, [pc, #96] @ 44a1bc <__cxa_atexit@plt+0x433aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #88] @ 44a198 <__cxa_atexit@plt+0x433a88> │ │ │ │ + ldr r9, [pc, #88] @ 44a1c0 <__cxa_atexit@plt+0x433ab0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #48] @ 44a19c <__cxa_atexit@plt+0x433a8c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #48] @ 44a1c4 <__cxa_atexit@plt+0x433ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #128, 16 @ 0x800000 │ │ │ │ + orreq r3, r1, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - teqeq sp, #364544 @ 0x59000 │ │ │ │ - orreq r3, r1, #224, 14 @ 0x3800000 │ │ │ │ - orreq r3, r1, #216, 14 @ 0x3600000 │ │ │ │ - cmppeq sp, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ - cmppeq sp, #236, 10 @ p-variant is OBSOLETE @ 0x3b000000 │ │ │ │ + teqeq sp, #50176 @ 0xc400 │ │ │ │ + orreq r3, r1, #184, 14 @ 0x2e00000 │ │ │ │ + orreq r3, r1, #176, 14 @ 0x2c00000 │ │ │ │ + cmppeq sp, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + cmppeq sp, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44a248 <__cxa_atexit@plt+0x433b38> │ │ │ │ - ldr r3, [pc, #188] @ 44a280 <__cxa_atexit@plt+0x433b70> │ │ │ │ + bhi 44a270 <__cxa_atexit@plt+0x433b60> │ │ │ │ + ldr r3, [pc, #188] @ 44a2a8 <__cxa_atexit@plt+0x433b98> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 44a238 <__cxa_atexit@plt+0x433b28> │ │ │ │ + beq 44a260 <__cxa_atexit@plt+0x433b50> │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 44a258 <__cxa_atexit@plt+0x433b48> │ │ │ │ - ldr lr, [pc, #156] @ 44a28c <__cxa_atexit@plt+0x433b7c> │ │ │ │ + bcc 44a280 <__cxa_atexit@plt+0x433b70> │ │ │ │ + ldr lr, [pc, #156] @ 44a2b4 <__cxa_atexit@plt+0x433ba4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 44a290 <__cxa_atexit@plt+0x433b80> │ │ │ │ + ldr r9, [pc, #152] @ 44a2b8 <__cxa_atexit@plt+0x433ba8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #148] @ 44a294 <__cxa_atexit@plt+0x433b84> │ │ │ │ + ldr r3, [pc, #148] @ 44a2bc <__cxa_atexit@plt+0x433bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #132] @ 44a298 <__cxa_atexit@plt+0x433b88> │ │ │ │ + ldr r9, [pc, #132] @ 44a2c0 <__cxa_atexit@plt+0x433bb0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, r7, r9} │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 44a288 <__cxa_atexit@plt+0x433b78> │ │ │ │ + ldr r7, [pc, #56] @ 44a2b0 <__cxa_atexit@plt+0x433ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 44a284 <__cxa_atexit@plt+0x433b74> │ │ │ │ + ldr r7, [pc, #36] @ 44a2ac <__cxa_atexit@plt+0x433b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmppeq sp, #56, 10 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ - cmppeq sp, #104, 10 @ p-variant is OBSOLETE @ 0x1a000000 │ │ │ │ - teqeq sp, #2375680 @ 0x244000 │ │ │ │ + cmppeq sp, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + cmppeq sp, #64, 10 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + teqeq sp, #430080 @ 0x69000 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ - orreq r3, r1, #20, 14 @ 0x500000 │ │ │ │ - orreq r3, r1, #4, 14 @ 0x100000 │ │ │ │ - cmppeq sp, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ + orreq r3, r1, #236, 12 @ 0xec00000 │ │ │ │ + orreq r3, r1, #220, 12 @ 0xdc00000 │ │ │ │ + cmppeq sp, #204, 8 @ p-variant is OBSOLETE @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 44a314 <__cxa_atexit@plt+0x433c04> │ │ │ │ - ldr r8, [pc, #108] @ 44a338 <__cxa_atexit@plt+0x433c28> │ │ │ │ + bcc 44a33c <__cxa_atexit@plt+0x433c2c> │ │ │ │ + ldr r8, [pc, #108] @ 44a360 <__cxa_atexit@plt+0x433c50> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 44a33c <__cxa_atexit@plt+0x433c2c> │ │ │ │ + ldr lr, [pc, #104] @ 44a364 <__cxa_atexit@plt+0x433c54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 44a340 <__cxa_atexit@plt+0x433c30> │ │ │ │ + ldr r0, [pc, #100] @ 44a368 <__cxa_atexit@plt+0x433c58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 44a344 <__cxa_atexit@plt+0x433c34> │ │ │ │ + ldr lr, [pc, #84] @ 44a36c <__cxa_atexit@plt+0x433c5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #44] @ 44a348 <__cxa_atexit@plt+0x433c38> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #44] @ 44a370 <__cxa_atexit@plt+0x433c60> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r9} │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #11862016 @ 0xb50000 │ │ │ │ + teqeq sp, #2310144 @ 0x234000 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - orreq r3, r1, #56, 12 @ 0x3800000 │ │ │ │ - orreq r3, r1, #40, 12 @ 0x2800000 │ │ │ │ - cmppeq sp, #124, 8 @ p-variant is OBSOLETE @ 0x7c000000 │ │ │ │ - cmppeq sp, #96, 8 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ + orreq r3, r1, #16, 12 @ 0x1000000 │ │ │ │ + orreq r3, r1, #0, 12 │ │ │ │ + cmppeq sp, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ + cmppeq sp, #56, 8 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 44a374 <__cxa_atexit@plt+0x433c64> │ │ │ │ + ldr r3, [pc, #8] @ 44a39c <__cxa_atexit@plt+0x433c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmppeq sp, #76, 8 @ p-variant is OBSOLETE @ 0x4c000000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmppeq sp, #36, 8 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 44a398 <__cxa_atexit@plt+0x433c88> │ │ │ │ + ldr r7, [pc, #12] @ 44a3c0 <__cxa_atexit@plt+0x433cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #184, 10 @ 0x2e000000 │ │ │ │ - cmppeq sp, #156, 8 @ p-variant is OBSOLETE @ 0x9c000000 │ │ │ │ + orreq r3, r1, #144, 10 @ 0x24000000 │ │ │ │ + cmppeq sp, #116, 8 @ p-variant is OBSOLETE @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 44a400 <__cxa_atexit@plt+0x433cf0> │ │ │ │ + bhi 44a428 <__cxa_atexit@plt+0x433d18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44a3f8 <__cxa_atexit@plt+0x433ce8> │ │ │ │ - ldr r3, [pc, #56] @ 44a408 <__cxa_atexit@plt+0x433cf8> │ │ │ │ + beq 44a420 <__cxa_atexit@plt+0x433d10> │ │ │ │ + ldr r3, [pc, #56] @ 44a430 <__cxa_atexit@plt+0x433d20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 44a40c <__cxa_atexit@plt+0x433cfc> │ │ │ │ + ldr r2, [pc, #52] @ 44a434 <__cxa_atexit@plt+0x433d24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 44a410 <__cxa_atexit@plt+0x433d00> │ │ │ │ + ldr r5, [pc, #40] @ 44a438 <__cxa_atexit@plt+0x433d28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 785c68 <__cxa_atexit@plt+0x76f558> │ │ │ │ + b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #72, 8 @ p-variant is OBSOLETE @ 0x48000000 │ │ │ │ - orreq r3, r1, #136, 10 @ 0x22000000 │ │ │ │ - orreq r3, r1, #144, 10 @ 0x24000000 │ │ │ │ - cmppeq sp, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + cmppeq sp, #32, 8 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ + orreq r3, r1, #96, 10 @ 0x18000000 │ │ │ │ + orreq r3, r1, #104, 10 @ 0x1a000000 │ │ │ │ + cmppeq sp, #20, 8 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44a47c <__cxa_atexit@plt+0x433d6c> │ │ │ │ - ldr r3, [pc, #84] @ 44a48c <__cxa_atexit@plt+0x433d7c> │ │ │ │ + bhi 44a4a4 <__cxa_atexit@plt+0x433d94> │ │ │ │ + ldr r3, [pc, #84] @ 44a4b4 <__cxa_atexit@plt+0x433da4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 44a46c <__cxa_atexit@plt+0x433d5c> │ │ │ │ - ldr r7, [pc, #64] @ 44a490 <__cxa_atexit@plt+0x433d80> │ │ │ │ + beq 44a494 <__cxa_atexit@plt+0x433d84> │ │ │ │ + ldr r7, [pc, #64] @ 44a4b8 <__cxa_atexit@plt+0x433da8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 44a494 <__cxa_atexit@plt+0x433d84> │ │ │ │ + ldr r7, [pc, #16] @ 44a4bc <__cxa_atexit@plt+0x433dac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmppeq sp, #232, 6 @ p-variant is OBSOLETE @ 0xa0000003 │ │ │ │ - cmppeq sp, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ + cmppeq sp, #192, 6 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 44a4c0 <__cxa_atexit@plt+0x433db0> │ │ │ │ + ldr r2, [pc, #12] @ 44a4e8 <__cxa_atexit@plt+0x433dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq sp, #144, 6 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ + cmppeq sp, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 44a4ec <__cxa_atexit@plt+0x433ddc> │ │ │ │ + ldr r3, [pc, #20] @ 44a514 <__cxa_atexit@plt+0x433e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 44a4f0 <__cxa_atexit@plt+0x433de0> │ │ │ │ + ldr r9, [pc, #16] @ 44a518 <__cxa_atexit@plt+0x433e08> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq sp, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + cmppeq sp, #68, 6 @ p-variant is OBSOLETE @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44a538 <__cxa_atexit@plt+0x433e28> │ │ │ │ + bne 44a560 <__cxa_atexit@plt+0x433e50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44a54c <__cxa_atexit@plt+0x433e3c> │ │ │ │ + bcc 44a574 <__cxa_atexit@plt+0x433e64> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 44a560 <__cxa_atexit@plt+0x433e50> │ │ │ │ + ldr r2, [pc, #56] @ 44a588 <__cxa_atexit@plt+0x433e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 44a55c <__cxa_atexit@plt+0x433e4c> │ │ │ │ + ldr r7, [pc, #28] @ 44a584 <__cxa_atexit@plt+0x433e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r1, #24, 8 @ 0x18000000 │ │ │ │ - orreq r3, r1, #16, 8 @ 0x10000000 │ │ │ │ - cmppeq sp, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r1, #240, 6 @ 0xc0000003 │ │ │ │ + orreq r3, r1, #232, 6 @ 0xa0000003 │ │ │ │ + cmppeq sp, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 44a5c8 <__cxa_atexit@plt+0x433eb8> │ │ │ │ + bhi 44a5f0 <__cxa_atexit@plt+0x433ee0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44a5c0 <__cxa_atexit@plt+0x433eb0> │ │ │ │ - ldr r3, [pc, #56] @ 44a5d0 <__cxa_atexit@plt+0x433ec0> │ │ │ │ + beq 44a5e8 <__cxa_atexit@plt+0x433ed8> │ │ │ │ + ldr r3, [pc, #56] @ 44a5f8 <__cxa_atexit@plt+0x433ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 44a5d4 <__cxa_atexit@plt+0x433ec4> │ │ │ │ + ldr r2, [pc, #52] @ 44a5fc <__cxa_atexit@plt+0x433eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 44a5d8 <__cxa_atexit@plt+0x433ec8> │ │ │ │ + ldr r5, [pc, #40] @ 44a600 <__cxa_atexit@plt+0x433ef0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 785c68 <__cxa_atexit@plt+0x76f558> │ │ │ │ + b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #236, 4 @ p-variant is OBSOLETE @ 0xc000000e │ │ │ │ - orreq r3, r1, #192, 6 │ │ │ │ - orreq r3, r1, #200, 6 @ 0x20000003 │ │ │ │ - cmppeq sp, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + cmppeq sp, #196, 4 @ p-variant is OBSOLETE @ 0x4000000c │ │ │ │ + orreq r3, r1, #152, 6 @ 0x60000002 │ │ │ │ + orreq r3, r1, #160, 6 @ 0x80000002 │ │ │ │ + cmppeq sp, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44a644 <__cxa_atexit@plt+0x433f34> │ │ │ │ - ldr r3, [pc, #84] @ 44a654 <__cxa_atexit@plt+0x433f44> │ │ │ │ + bhi 44a66c <__cxa_atexit@plt+0x433f5c> │ │ │ │ + ldr r3, [pc, #84] @ 44a67c <__cxa_atexit@plt+0x433f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 44a634 <__cxa_atexit@plt+0x433f24> │ │ │ │ - ldr r7, [pc, #64] @ 44a658 <__cxa_atexit@plt+0x433f48> │ │ │ │ + beq 44a65c <__cxa_atexit@plt+0x433f4c> │ │ │ │ + ldr r7, [pc, #64] @ 44a680 <__cxa_atexit@plt+0x433f70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 44a65c <__cxa_atexit@plt+0x433f4c> │ │ │ │ + ldr r7, [pc, #16] @ 44a684 <__cxa_atexit@plt+0x433f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmppeq sp, #128, 4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, #84, 4 @ p-variant is OBSOLETE @ 0x40000005 │ │ │ │ + cmppeq sp, #88, 4 @ p-variant is OBSOLETE @ 0x80000005 │ │ │ │ + cmppeq sp, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 44a688 <__cxa_atexit@plt+0x433f78> │ │ │ │ + ldr r2, [pc, #12] @ 44a6b0 <__cxa_atexit@plt+0x433fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq sp, #40, 4 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ + cmppeq sp, #0, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 44a6b4 <__cxa_atexit@plt+0x433fa4> │ │ │ │ + ldr r3, [pc, #20] @ 44a6dc <__cxa_atexit@plt+0x433fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 44a6b8 <__cxa_atexit@plt+0x433fa8> │ │ │ │ + ldr r9, [pc, #16] @ 44a6e0 <__cxa_atexit@plt+0x433fd0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq sp, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ + cmppeq sp, #220, 2 @ p-variant is OBSOLETE @ 0x37 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44a700 <__cxa_atexit@plt+0x433ff0> │ │ │ │ + bne 44a728 <__cxa_atexit@plt+0x434018> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44a714 <__cxa_atexit@plt+0x434004> │ │ │ │ + bcc 44a73c <__cxa_atexit@plt+0x43402c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 44a728 <__cxa_atexit@plt+0x434018> │ │ │ │ + ldr r2, [pc, #56] @ 44a750 <__cxa_atexit@plt+0x434040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 44a724 <__cxa_atexit@plt+0x434014> │ │ │ │ + ldr r7, [pc, #28] @ 44a74c <__cxa_atexit@plt+0x43403c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r1, #80, 4 │ │ │ │ - orreq r3, r1, #72, 4 @ 0x80000004 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r1, #40, 4 @ 0x80000002 │ │ │ │ + orreq r3, r1, #32, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 44a784 <__cxa_atexit@plt+0x434074> │ │ │ │ - ldr r3, [pc, #72] @ 44a79c <__cxa_atexit@plt+0x43408c> │ │ │ │ + bcc 44a7ac <__cxa_atexit@plt+0x43409c> │ │ │ │ + ldr r3, [pc, #72] @ 44a7c4 <__cxa_atexit@plt+0x4340b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 44a7a0 <__cxa_atexit@plt+0x434090> │ │ │ │ + ldr r2, [pc, #68] @ 44a7c8 <__cxa_atexit@plt+0x4340b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 44a7a4 <__cxa_atexit@plt+0x434094> │ │ │ │ + ldr r1, [pc, #60] @ 44a7cc <__cxa_atexit@plt+0x4340bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 44a7a8 <__cxa_atexit@plt+0x434098> │ │ │ │ + ldr r7, [pc, #28] @ 44a7d0 <__cxa_atexit@plt+0x4340c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #128, 2 @ p-variant is OBSOLETE │ │ │ │ - orreq r3, r1, #0, 14 │ │ │ │ - orreq r3, r1, #248, 12 @ 0xf800000 │ │ │ │ - cmppeq sp, #104, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, #88, 2 @ p-variant is OBSOLETE │ │ │ │ + orreq r3, r1, #216, 12 @ 0xd800000 │ │ │ │ + orreq r3, r1, #208, 12 @ 0xd000000 │ │ │ │ + cmppeq sp, #64, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44a7f8 <__cxa_atexit@plt+0x4340e8> │ │ │ │ - ldr r2, [pc, #60] @ 44a810 <__cxa_atexit@plt+0x434100> │ │ │ │ + bcc 44a820 <__cxa_atexit@plt+0x434110> │ │ │ │ + ldr r2, [pc, #60] @ 44a838 <__cxa_atexit@plt+0x434128> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 44a814 <__cxa_atexit@plt+0x434104> │ │ │ │ + ldr r1, [pc, #56] @ 44a83c <__cxa_atexit@plt+0x43412c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 44a818 <__cxa_atexit@plt+0x434108> │ │ │ │ + ldr r0, [pc, #52] @ 44a840 <__cxa_atexit@plt+0x434130> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8} │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 44a81c <__cxa_atexit@plt+0x43410c> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 44a844 <__cxa_atexit@plt+0x434134> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 20 @ 0x9c000 │ │ │ │ - cmppeq sp, #248 @ p-variant is OBSOLETE @ 0xf8 │ │ │ │ - orreq r4, r1, #36, 4 @ 0x40000002 │ │ │ │ - cmppeq sp, #16, 2 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, #24 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + cmppeq sp, #208 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ + orreq r4, r1, #252, 2 @ 0x3f │ │ │ │ + cmppeq sp, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ + cmpeq sp, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 44a884 <__cxa_atexit@plt+0x434174> │ │ │ │ + bhi 44a8ac <__cxa_atexit@plt+0x43419c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44a87c <__cxa_atexit@plt+0x43416c> │ │ │ │ - ldr r3, [pc, #56] @ 44a88c <__cxa_atexit@plt+0x43417c> │ │ │ │ + beq 44a8a4 <__cxa_atexit@plt+0x434194> │ │ │ │ + ldr r3, [pc, #56] @ 44a8b4 <__cxa_atexit@plt+0x4341a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 44a890 <__cxa_atexit@plt+0x434180> │ │ │ │ + ldr r2, [pc, #52] @ 44a8b8 <__cxa_atexit@plt+0x4341a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 44a894 <__cxa_atexit@plt+0x434184> │ │ │ │ + ldr r5, [pc, #40] @ 44a8bc <__cxa_atexit@plt+0x4341ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 785c68 <__cxa_atexit@plt+0x76f558> │ │ │ │ + b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #240 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ - orreq r3, r1, #4, 2 │ │ │ │ - orreq r3, r1, #12, 2 │ │ │ │ - cmppeq sp, #216 @ p-variant is OBSOLETE @ 0xd8 │ │ │ │ + cmppeq sp, #200 @ p-variant is OBSOLETE @ 0xc8 │ │ │ │ + orreq r3, r1, #220 @ 0xdc │ │ │ │ + orreq r3, r1, #228 @ 0xe4 │ │ │ │ + cmppeq sp, #176 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44a900 <__cxa_atexit@plt+0x4341f0> │ │ │ │ - ldr r3, [pc, #84] @ 44a910 <__cxa_atexit@plt+0x434200> │ │ │ │ + bhi 44a928 <__cxa_atexit@plt+0x434218> │ │ │ │ + ldr r3, [pc, #84] @ 44a938 <__cxa_atexit@plt+0x434228> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 44a8f0 <__cxa_atexit@plt+0x4341e0> │ │ │ │ - ldr r7, [pc, #64] @ 44a914 <__cxa_atexit@plt+0x434204> │ │ │ │ + beq 44a918 <__cxa_atexit@plt+0x434208> │ │ │ │ + ldr r7, [pc, #64] @ 44a93c <__cxa_atexit@plt+0x43422c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 44a918 <__cxa_atexit@plt+0x434208> │ │ │ │ + ldr r7, [pc, #16] @ 44a940 <__cxa_atexit@plt+0x434230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmppeq sp, #132 @ p-variant is OBSOLETE @ 0x84 │ │ │ │ - cmppeq sp, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ + cmppeq sp, #92 @ p-variant is OBSOLETE @ 0x5c │ │ │ │ + cmppeq sp, #48 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 44a944 <__cxa_atexit@plt+0x434234> │ │ │ │ + ldr r2, [pc, #12] @ 44a96c <__cxa_atexit@plt+0x43425c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 785ed8 <__cxa_atexit@plt+0x76f7c8> │ │ │ │ + b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq sp, #44 @ p-variant is OBSOLETE @ 0x2c │ │ │ │ + cmppeq sp, #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 44a970 <__cxa_atexit@plt+0x434260> │ │ │ │ + ldr r3, [pc, #20] @ 44a998 <__cxa_atexit@plt+0x434288> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 44a974 <__cxa_atexit@plt+0x434264> │ │ │ │ + ldr r9, [pc, #16] @ 44a99c <__cxa_atexit@plt+0x43428c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ee0 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq sp, #8 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44a9bc <__cxa_atexit@plt+0x4342ac> │ │ │ │ + bne 44a9e4 <__cxa_atexit@plt+0x4342d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44a9d0 <__cxa_atexit@plt+0x4342c0> │ │ │ │ + bcc 44a9f8 <__cxa_atexit@plt+0x4342e8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 44a9e4 <__cxa_atexit@plt+0x4342d4> │ │ │ │ + ldr r2, [pc, #56] @ 44aa0c <__cxa_atexit@plt+0x4342fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 44a9e0 <__cxa_atexit@plt+0x4342d0> │ │ │ │ + ldr r7, [pc, #28] @ 44aa08 <__cxa_atexit@plt+0x4342f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r1, #148, 30 @ 0x250 │ │ │ │ - orreq r2, r1, #140, 30 @ 0x230 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r1, #108, 30 @ 0x1b0 │ │ │ │ + orreq r2, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 44aa40 <__cxa_atexit@plt+0x434330> │ │ │ │ - ldr r3, [pc, #72] @ 44aa58 <__cxa_atexit@plt+0x434348> │ │ │ │ + bcc 44aa68 <__cxa_atexit@plt+0x434358> │ │ │ │ + ldr r3, [pc, #72] @ 44aa80 <__cxa_atexit@plt+0x434370> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 44aa5c <__cxa_atexit@plt+0x43434c> │ │ │ │ + ldr r2, [pc, #68] @ 44aa84 <__cxa_atexit@plt+0x434374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 44aa60 <__cxa_atexit@plt+0x434350> │ │ │ │ + ldr r1, [pc, #60] @ 44aa88 <__cxa_atexit@plt+0x434378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 44aa64 <__cxa_atexit@plt+0x434354> │ │ │ │ + ldr r7, [pc, #28] @ 44aa8c <__cxa_atexit@plt+0x43437c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #132, 30 @ 0x210 │ │ │ │ - orreq r3, r1, #68, 8 @ 0x44000000 │ │ │ │ - orreq r3, r1, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq sp, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq sp, #92, 30 @ 0x170 │ │ │ │ + orreq r3, r1, #28, 8 @ 0x1c000000 │ │ │ │ + orreq r3, r1, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq sp, #68, 30 @ 0x110 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44aab4 <__cxa_atexit@plt+0x4343a4> │ │ │ │ - ldr r2, [pc, #60] @ 44aacc <__cxa_atexit@plt+0x4343bc> │ │ │ │ + bcc 44aadc <__cxa_atexit@plt+0x4343cc> │ │ │ │ + ldr r2, [pc, #60] @ 44aaf4 <__cxa_atexit@plt+0x4343e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 44aad0 <__cxa_atexit@plt+0x4343c0> │ │ │ │ + ldr r1, [pc, #56] @ 44aaf8 <__cxa_atexit@plt+0x4343e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 44aad4 <__cxa_atexit@plt+0x4343c4> │ │ │ │ + ldr r0, [pc, #52] @ 44aafc <__cxa_atexit@plt+0x4343ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8, r9} │ │ │ │ sub sl, r6, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 44aad8 <__cxa_atexit@plt+0x4343c8> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 44ab00 <__cxa_atexit@plt+0x4343f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 14 @ 0x2a00000 │ │ │ │ - cmpeq sp, #252, 28 @ 0xfc0 │ │ │ │ - orreq r3, r1, #108, 30 @ 0x1b0 │ │ │ │ - cmpeq sp, #20, 30 @ 0x50 │ │ │ │ + cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ + cmpeq sp, #212, 28 @ 0xd40 │ │ │ │ + orreq r3, r1, #68, 30 @ 0x110 │ │ │ │ + cmpeq sp, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44ab0c <__cxa_atexit@plt+0x4343fc> │ │ │ │ + bhi 44ab34 <__cxa_atexit@plt+0x434424> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 44ab14 <__cxa_atexit@plt+0x434404> │ │ │ │ + ldr r2, [pc, #24] @ 44ab3c <__cxa_atexit@plt+0x43442c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1095b78 <__cxa_atexit@plt+0x107f468> │ │ │ │ + b 1095c50 <__cxa_atexit@plt+0x107f540> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #20, 28 @ 0x140 │ │ │ │ + orreq r2, r1, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44ab48 <__cxa_atexit@plt+0x434438> │ │ │ │ - ldr r3, [pc, #24] @ 44ab54 <__cxa_atexit@plt+0x434444> │ │ │ │ + bhi 44ab70 <__cxa_atexit@plt+0x434460> │ │ │ │ + ldr r3, [pc, #24] @ 44ab7c <__cxa_atexit@plt+0x43446c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44ab8c <__cxa_atexit@plt+0x43447c> │ │ │ │ - ldr r2, [pc, #28] @ 44ab98 <__cxa_atexit@plt+0x434488> │ │ │ │ + bcc 44abb4 <__cxa_atexit@plt+0x4344a4> │ │ │ │ + ldr r2, [pc, #28] @ 44abc0 <__cxa_atexit@plt+0x4344b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r1, #128, 28 @ 0x800 │ │ │ │ - cmpeq sp, #60, 28 @ 0x3c0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r1, #88, 28 @ 0x580 │ │ │ │ + cmpeq sp, #20, 28 @ 0x140 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44abf0 <__cxa_atexit@plt+0x4344e0> │ │ │ │ - ldr r3, [pc, #56] @ 44abf8 <__cxa_atexit@plt+0x4344e8> │ │ │ │ + bhi 44ac18 <__cxa_atexit@plt+0x434508> │ │ │ │ + ldr r3, [pc, #56] @ 44ac20 <__cxa_atexit@plt+0x434510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44abe4 <__cxa_atexit@plt+0x4344d4> │ │ │ │ + beq 44ac0c <__cxa_atexit@plt+0x4344fc> │ │ │ │ mov r7, r8 │ │ │ │ - b 44ac08 <__cxa_atexit@plt+0x4344f8> │ │ │ │ + b 44ac30 <__cxa_atexit@plt+0x434520> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #224, 26 @ 0x3800 │ │ │ │ + cmpeq sp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 44ac38 <__cxa_atexit@plt+0x434528> │ │ │ │ - ldr r2, [pc, #56] @ 44ac5c <__cxa_atexit@plt+0x43454c> │ │ │ │ + bne 44ac60 <__cxa_atexit@plt+0x434550> │ │ │ │ + ldr r2, [pc, #56] @ 44ac84 <__cxa_atexit@plt+0x434574> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ac50 <__cxa_atexit@plt+0x434540> │ │ │ │ - b 44ac6c <__cxa_atexit@plt+0x43455c> │ │ │ │ - ldr r3, [pc, #24] @ 44ac58 <__cxa_atexit@plt+0x434548> │ │ │ │ + beq 44ac78 <__cxa_atexit@plt+0x434568> │ │ │ │ + b 44ac94 <__cxa_atexit@plt+0x434584> │ │ │ │ + ldr r3, [pc, #24] @ 44ac80 <__cxa_atexit@plt+0x434570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ac50 <__cxa_atexit@plt+0x434540> │ │ │ │ - b 44adcc <__cxa_atexit@plt+0x4346bc> │ │ │ │ + beq 44ac78 <__cxa_atexit@plt+0x434568> │ │ │ │ + b 44adf4 <__cxa_atexit@plt+0x4346e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq sp, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44acf0 <__cxa_atexit@plt+0x4345e0> │ │ │ │ - ldr r7, [pc, #284] @ 44ad9c <__cxa_atexit@plt+0x43468c> │ │ │ │ + bne 44ad18 <__cxa_atexit@plt+0x434608> │ │ │ │ + ldr r7, [pc, #284] @ 44adc4 <__cxa_atexit@plt+0x4346b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 44ad40 <__cxa_atexit@plt+0x434630> │ │ │ │ + beq 44ad68 <__cxa_atexit@plt+0x434658> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 44ad4c <__cxa_atexit@plt+0x43463c> │ │ │ │ + bne 44ad74 <__cxa_atexit@plt+0x434664> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44ad84 <__cxa_atexit@plt+0x434674> │ │ │ │ - ldr lr, [pc, #256] @ 44adb4 <__cxa_atexit@plt+0x4346a4> │ │ │ │ + bcc 44adac <__cxa_atexit@plt+0x43469c> │ │ │ │ + ldr lr, [pc, #256] @ 44addc <__cxa_atexit@plt+0x4346cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ 44adb8 <__cxa_atexit@plt+0x4346a8> │ │ │ │ + ldr r0, [pc, #252] @ 44ade0 <__cxa_atexit@plt+0x4346d0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r8, [pc, #240] @ 44adbc <__cxa_atexit@plt+0x4346ac> │ │ │ │ + ldr r8, [pc, #240] @ 44ade4 <__cxa_atexit@plt+0x4346d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r7, r2, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ add r3, r5, #24 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 44ad64 <__cxa_atexit@plt+0x434654> │ │ │ │ - ldr r5, [pc, #140] @ 44ada0 <__cxa_atexit@plt+0x434690> │ │ │ │ + bcc 44ad8c <__cxa_atexit@plt+0x43467c> │ │ │ │ + ldr r5, [pc, #140] @ 44adc8 <__cxa_atexit@plt+0x4346b8> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #136] @ 44ada4 <__cxa_atexit@plt+0x434694> │ │ │ │ + ldr r1, [pc, #136] @ 44adcc <__cxa_atexit@plt+0x4346bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #132] @ 44ada8 <__cxa_atexit@plt+0x434698> │ │ │ │ + ldr r0, [pc, #132] @ 44add0 <__cxa_atexit@plt+0x4346c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r8, r9} │ │ │ │ sub sl, r2, #7 │ │ │ │ add r8, r5, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 44adac <__cxa_atexit@plt+0x43469c> │ │ │ │ + ldr r7, [pc, #88] @ 44add4 <__cxa_atexit@plt+0x4346c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #80] @ 44adb0 <__cxa_atexit@plt+0x4346a0> │ │ │ │ + ldr r0, [pc, #80] @ 44add8 <__cxa_atexit@plt+0x4346c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 44ad98 <__cxa_atexit@plt+0x434688> │ │ │ │ + ldr r7, [pc, #44] @ 44adc0 <__cxa_atexit@plt+0x4346b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #100, 24 @ 0x6400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ - cmpeq sp, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ - orreq r3, r1, #232, 24 @ 0xe800 │ │ │ │ - cmpeq sp, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq sp, #80, 24 @ 0x5000 │ │ │ │ + orreq r3, r1, #192, 24 @ 0xc000 │ │ │ │ + cmpeq sp, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq sp, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ - cmpeq sp, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq sp, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq sp, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44ae50 <__cxa_atexit@plt+0x434740> │ │ │ │ - ldr r7, [pc, #280] @ 44aef8 <__cxa_atexit@plt+0x4347e8> │ │ │ │ + bne 44ae78 <__cxa_atexit@plt+0x434768> │ │ │ │ + ldr r7, [pc, #280] @ 44af20 <__cxa_atexit@plt+0x434810> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r3, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 44ae9c <__cxa_atexit@plt+0x43478c> │ │ │ │ + beq 44aec4 <__cxa_atexit@plt+0x4347b4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 44aea8 <__cxa_atexit@plt+0x434798> │ │ │ │ + bne 44aed0 <__cxa_atexit@plt+0x4347c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44aee0 <__cxa_atexit@plt+0x4347d0> │ │ │ │ - ldr lr, [pc, #252] @ 44af10 <__cxa_atexit@plt+0x434800> │ │ │ │ + bcc 44af08 <__cxa_atexit@plt+0x4347f8> │ │ │ │ + ldr lr, [pc, #252] @ 44af38 <__cxa_atexit@plt+0x434828> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ 44af14 <__cxa_atexit@plt+0x434804> │ │ │ │ + ldr r0, [pc, #248] @ 44af3c <__cxa_atexit@plt+0x43482c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r8, [pc, #236] @ 44af18 <__cxa_atexit@plt+0x434808> │ │ │ │ + ldr r8, [pc, #236] @ 44af40 <__cxa_atexit@plt+0x434830> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ add r3, r5, #20 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 44aec0 <__cxa_atexit@plt+0x4347b0> │ │ │ │ - ldr r5, [pc, #140] @ 44aefc <__cxa_atexit@plt+0x4347ec> │ │ │ │ + bcc 44aee8 <__cxa_atexit@plt+0x4347d8> │ │ │ │ + ldr r5, [pc, #140] @ 44af24 <__cxa_atexit@plt+0x434814> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #136] @ 44af00 <__cxa_atexit@plt+0x4347f0> │ │ │ │ + ldr r1, [pc, #136] @ 44af28 <__cxa_atexit@plt+0x434818> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #132] @ 44af04 <__cxa_atexit@plt+0x4347f4> │ │ │ │ + ldr r0, [pc, #132] @ 44af2c <__cxa_atexit@plt+0x43481c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r8} │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r5, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 44af08 <__cxa_atexit@plt+0x4347f8> │ │ │ │ + ldr r7, [pc, #88] @ 44af30 <__cxa_atexit@plt+0x434820> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #80] @ 44af0c <__cxa_atexit@plt+0x4347fc> │ │ │ │ + ldr r0, [pc, #80] @ 44af34 <__cxa_atexit@plt+0x434824> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 44aef4 <__cxa_atexit@plt+0x4347e4> │ │ │ │ + ldr r7, [pc, #44] @ 44af1c <__cxa_atexit@plt+0x43480c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #72, 20 @ 0x48000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmpeq sp, #0, 8 │ │ │ │ - cmpeq sp, #92, 20 @ 0x5c000 │ │ │ │ - orreq r3, r1, #136, 22 @ 0x22000 │ │ │ │ - cmpeq sp, #64, 6 │ │ │ │ - cmpeq sp, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq sp, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq sp, #52, 20 @ 0x34000 │ │ │ │ + orreq r3, r1, #96, 22 @ 0x18000 │ │ │ │ + cmpeq sp, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - cmpeq sp, #176, 6 @ 0xc0000002 │ │ │ │ - cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq sp, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44af84 <__cxa_atexit@plt+0x434874> │ │ │ │ + bne 44afac <__cxa_atexit@plt+0x43489c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44af9c <__cxa_atexit@plt+0x43488c> │ │ │ │ - ldr r2, [pc, #104] @ 44afb4 <__cxa_atexit@plt+0x4348a4> │ │ │ │ + bcc 44afc4 <__cxa_atexit@plt+0x4348b4> │ │ │ │ + ldr r2, [pc, #104] @ 44afdc <__cxa_atexit@plt+0x4348cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 44afb8 <__cxa_atexit@plt+0x4348a8> │ │ │ │ + ldr r1, [pc, #100] @ 44afe0 <__cxa_atexit@plt+0x4348d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #88] @ 44afbc <__cxa_atexit@plt+0x4348ac> │ │ │ │ + ldr lr, [pc, #88] @ 44afe4 <__cxa_atexit@plt+0x4348d4> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ - ldr r7, [pc, #32] @ 44afac <__cxa_atexit@plt+0x43489c> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ + ldr r7, [pc, #32] @ 44afd4 <__cxa_atexit@plt+0x4348c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #24] @ 44afb0 <__cxa_atexit@plt+0x4348a0> │ │ │ │ + ldr r0, [pc, #24] @ 44afd8 <__cxa_atexit@plt+0x4348c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq sp, #88, 4 @ 0x80000005 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq sp, #48, 4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #120, 4 @ 0x80000007 │ │ │ │ - cmpeq sp, #28, 20 @ 0x1c000 │ │ │ │ + cmpeq sp, #80, 4 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44afec <__cxa_atexit@plt+0x4348dc> │ │ │ │ + ldr r3, [pc, #24] @ 44b014 <__cxa_atexit@plt+0x434904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44afe4 <__cxa_atexit@plt+0x4348d4> │ │ │ │ - b 44affc <__cxa_atexit@plt+0x4348ec> │ │ │ │ + beq 44b00c <__cxa_atexit@plt+0x4348fc> │ │ │ │ + b 44b024 <__cxa_atexit@plt+0x434914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44b014 <__cxa_atexit@plt+0x434904> │ │ │ │ + bne 44b03c <__cxa_atexit@plt+0x43492c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44b070 <__cxa_atexit@plt+0x434960> │ │ │ │ - ldr lr, [pc, #76] @ 44b07c <__cxa_atexit@plt+0x43496c> │ │ │ │ + bcc 44b098 <__cxa_atexit@plt+0x434988> │ │ │ │ + ldr lr, [pc, #76] @ 44b0a4 <__cxa_atexit@plt+0x434994> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #72] @ 44b080 <__cxa_atexit@plt+0x434970> │ │ │ │ + ldr r1, [pc, #72] @ 44b0a8 <__cxa_atexit@plt+0x434998> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r0, #1] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b068 <__cxa_atexit@plt+0x434958> │ │ │ │ - b 44ac08 <__cxa_atexit@plt+0x4344f8> │ │ │ │ + beq 44b090 <__cxa_atexit@plt+0x434980> │ │ │ │ + b 44ac30 <__cxa_atexit@plt+0x434520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - orreq r2, r1, #224, 16 @ 0xe00000 │ │ │ │ + orreq r2, r1, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44b100 <__cxa_atexit@plt+0x4349f0> │ │ │ │ + bhi 44b128 <__cxa_atexit@plt+0x434a18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 44b108 <__cxa_atexit@plt+0x4349f8> │ │ │ │ - ldr r1, [pc, #108] @ 44b124 <__cxa_atexit@plt+0x434a14> │ │ │ │ + bcc 44b130 <__cxa_atexit@plt+0x434a20> │ │ │ │ + ldr r1, [pc, #108] @ 44b14c <__cxa_atexit@plt+0x434a3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 44b128 <__cxa_atexit@plt+0x434a18> │ │ │ │ + ldr r0, [pc, #104] @ 44b150 <__cxa_atexit@plt+0x434a40> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #100] @ 44b12c <__cxa_atexit@plt+0x434a1c> │ │ │ │ + ldr lr, [pc, #100] @ 44b154 <__cxa_atexit@plt+0x434a44> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r2, #4]! │ │ │ │ - ldr r0, [pc, #88] @ 44b130 <__cxa_atexit@plt+0x434a20> │ │ │ │ + ldr r0, [pc, #88] @ 44b158 <__cxa_atexit@plt+0x434a48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str r2, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r8, [r2, #24] │ │ │ │ sub r9, r6, #2 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r6, r2 │ │ │ │ - b 44b110 <__cxa_atexit@plt+0x434a00> │ │ │ │ + b 44b138 <__cxa_atexit@plt+0x434a28> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 44b120 <__cxa_atexit@plt+0x434a10> │ │ │ │ + ldr r7, [pc, #8] @ 44b148 <__cxa_atexit@plt+0x434a38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - cmpeq sp, #160 @ 0xa0 │ │ │ │ - orreq r2, r1, #96, 16 @ 0x600000 │ │ │ │ - cmpeq sp, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq sp, #120 @ 0x78 │ │ │ │ + orreq r2, r1, #56, 16 @ 0x380000 │ │ │ │ + cmpeq sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44b1c8 <__cxa_atexit@plt+0x434ab8> │ │ │ │ - ldr r2, [pc, #120] @ 44b1d4 <__cxa_atexit@plt+0x434ac4> │ │ │ │ + bcc 44b1f0 <__cxa_atexit@plt+0x434ae0> │ │ │ │ + ldr r2, [pc, #120] @ 44b1fc <__cxa_atexit@plt+0x434aec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #116] @ 44b1d8 <__cxa_atexit@plt+0x434ac8> │ │ │ │ + ldr r8, [pc, #116] @ 44b200 <__cxa_atexit@plt+0x434af0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 44b1dc <__cxa_atexit@plt+0x434acc> │ │ │ │ + ldr lr, [pc, #112] @ 44b204 <__cxa_atexit@plt+0x434af4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r1, r6, #37 @ 0x25 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - ldr r1, [pc, #92] @ 44b1e0 <__cxa_atexit@plt+0x434ad0> │ │ │ │ + ldr r1, [pc, #92] @ 44b208 <__cxa_atexit@plt+0x434af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #12]! │ │ │ │ - ldr r9, [pc, #84] @ 44b1e4 <__cxa_atexit@plt+0x434ad4> │ │ │ │ + ldr r9, [pc, #84] @ 44b20c <__cxa_atexit@plt+0x434afc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r2, [pc, #76] @ 44b1e8 <__cxa_atexit@plt+0x434ad8> │ │ │ │ + ldr r2, [pc, #76] @ 44b210 <__cxa_atexit@plt+0x434b00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, lr, #2 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - cmpeq sp, #104 @ 0x68 │ │ │ │ - orreq r2, r1, #112, 18 @ 0x1c0000 │ │ │ │ - orreq r2, r1, #136, 14 @ 0x2200000 │ │ │ │ - orreq r2, r1, #92, 18 @ 0x170000 │ │ │ │ - cmpeq sp, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq sp, #64 @ 0x40 │ │ │ │ + orreq r2, r1, #72, 18 @ 0x120000 │ │ │ │ + orreq r2, r1, #96, 14 @ 0x1800000 │ │ │ │ + orreq r2, r1, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sp, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44b254 <__cxa_atexit@plt+0x434b44> │ │ │ │ + bhi 44b27c <__cxa_atexit@plt+0x434b6c> │ │ │ │ str r9, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ 44b26c <__cxa_atexit@plt+0x434b5c> │ │ │ │ + ldr r3, [pc, #84] @ 44b294 <__cxa_atexit@plt+0x434b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #64] @ 44b270 <__cxa_atexit@plt+0x434b60> │ │ │ │ + ldr r1, [pc, #64] @ 44b298 <__cxa_atexit@plt+0x434b88> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 44b248 <__cxa_atexit@plt+0x434b38> │ │ │ │ + beq 44b270 <__cxa_atexit@plt+0x434b60> │ │ │ │ mov r7, r2 │ │ │ │ - b 44ac08 <__cxa_atexit@plt+0x4344f8> │ │ │ │ + b 44ac30 <__cxa_atexit@plt+0x434520> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 44b274 <__cxa_atexit@plt+0x434b64> │ │ │ │ + ldr r3, [pc, #24] @ 44b29c <__cxa_atexit@plt+0x434b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #96, 14 @ 0x1800000 │ │ │ │ + orreq r2, r1, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - orreq r2, r1, #28, 14 @ 0x700000 │ │ │ │ - cmpeq sp, #232, 2 @ 0x3a │ │ │ │ + orreq r2, r1, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq sp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 44b2e0 <__cxa_atexit@plt+0x434bd0> │ │ │ │ - ldr r2, [pc, #80] @ 44b2ec <__cxa_atexit@plt+0x434bdc> │ │ │ │ + bhi 44b308 <__cxa_atexit@plt+0x434bf8> │ │ │ │ + ldr r2, [pc, #80] @ 44b314 <__cxa_atexit@plt+0x434c04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ 44b2f0 <__cxa_atexit@plt+0x434be0> │ │ │ │ + ldr r2, [pc, #64] @ 44b318 <__cxa_atexit@plt+0x434c08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b2d8 <__cxa_atexit@plt+0x434bc8> │ │ │ │ - ldr r3, [pc, #40] @ 44b2f4 <__cxa_atexit@plt+0x434be4> │ │ │ │ + beq 44b300 <__cxa_atexit@plt+0x434bf0> │ │ │ │ + ldr r3, [pc, #40] @ 44b31c <__cxa_atexit@plt+0x434c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r2, r1, #96, 12 @ 0x6000000 │ │ │ │ + orreq r2, r1, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #104, 2 │ │ │ │ + cmpeq sp, #64, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 44b318 <__cxa_atexit@plt+0x434c08> │ │ │ │ + ldr r3, [pc, #12] @ 44b340 <__cxa_atexit@plt+0x434c30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785e08 <__cxa_atexit@plt+0x76f6f8> │ │ │ │ + b 785e40 <__cxa_atexit@plt+0x76f730> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #68, 2 │ │ │ │ + cmpeq sp, #28, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [pc, #56] @ 44b36c <__cxa_atexit@plt+0x434c5c> │ │ │ │ + ldr r2, [pc, #56] @ 44b394 <__cxa_atexit@plt+0x434c84> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b364 <__cxa_atexit@plt+0x434c54> │ │ │ │ - ldr r5, [pc, #28] @ 44b370 <__cxa_atexit@plt+0x434c60> │ │ │ │ + beq 44b38c <__cxa_atexit@plt+0x434c7c> │ │ │ │ + ldr r5, [pc, #28] @ 44b398 <__cxa_atexit@plt+0x434c88> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sp, #236 @ 0xec │ │ │ │ + cmpeq sp, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 44b398 <__cxa_atexit@plt+0x434c88> │ │ │ │ + ldr r3, [pc, #16] @ 44b3c0 <__cxa_atexit@plt+0x434cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #196] @ 44b474 <__cxa_atexit@plt+0x434d64> │ │ │ │ + ldr r1, [pc, #196] @ 44b49c <__cxa_atexit@plt+0x434d8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b454 <__cxa_atexit@plt+0x434d44> │ │ │ │ + beq 44b47c <__cxa_atexit@plt+0x434d6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44b460 <__cxa_atexit@plt+0x434d50> │ │ │ │ + bcc 44b488 <__cxa_atexit@plt+0x434d78> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldm r5, {r2, sl} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ sub r1, r3, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, #124] @ 44b478 <__cxa_atexit@plt+0x434d68> │ │ │ │ + ldr r9, [pc, #124] @ 44b4a0 <__cxa_atexit@plt+0x434d90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r0, r3, #14 │ │ │ │ - ldr lr, [pc, #116] @ 44b47c <__cxa_atexit@plt+0x434d6c> │ │ │ │ + ldr lr, [pc, #116] @ 44b4a4 <__cxa_atexit@plt+0x434d94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr lr, [pc, #100] @ 44b480 <__cxa_atexit@plt+0x434d70> │ │ │ │ + ldr lr, [pc, #100] @ 44b4a8 <__cxa_atexit@plt+0x434d98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ strh r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #92] @ 44b484 <__cxa_atexit@plt+0x434d74> │ │ │ │ + ldr r7, [pc, #92] @ 44b4ac <__cxa_atexit@plt+0x434d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ @@ -1102671,81 +1102681,81 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r2, r1, #100, 26 @ 0x1900 │ │ │ │ - orreq r3, r1, #8, 12 @ 0x800000 │ │ │ │ - orreq r3, r1, #248, 10 @ 0x3e000000 │ │ │ │ - orreq r2, r1, #32, 28 @ 0x200 │ │ │ │ + orreq r2, r1, #60, 26 @ 0xf00 │ │ │ │ + orreq r3, r1, #224, 10 @ 0x38000000 │ │ │ │ + orreq r3, r1, #208, 10 @ 0x34000000 │ │ │ │ + orreq r2, r1, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44b50c <__cxa_atexit@plt+0x434dfc> │ │ │ │ + bcc 44b534 <__cxa_atexit@plt+0x434e24> │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub sl, r6, #37 @ 0x25 │ │ │ │ - ldr r8, [pc, #96] @ 44b518 <__cxa_atexit@plt+0x434e08> │ │ │ │ + ldr r8, [pc, #96] @ 44b540 <__cxa_atexit@plt+0x434e30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r6, #14 │ │ │ │ - ldr r0, [pc, #88] @ 44b51c <__cxa_atexit@plt+0x434e0c> │ │ │ │ + ldr r0, [pc, #88] @ 44b544 <__cxa_atexit@plt+0x434e34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ sub r0, r6, #31 │ │ │ │ - ldr r9, [pc, #72] @ 44b520 <__cxa_atexit@plt+0x434e10> │ │ │ │ + ldr r9, [pc, #72] @ 44b548 <__cxa_atexit@plt+0x434e38> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, lr} │ │ │ │ strh r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #56] @ 44b524 <__cxa_atexit@plt+0x434e14> │ │ │ │ + ldr r7, [pc, #56] @ 44b54c <__cxa_atexit@plt+0x434e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ add r7, r3, #8 │ │ │ │ stm r7, {r1, r8, sl, lr} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r1, #168, 24 @ 0xa800 │ │ │ │ - orreq r3, r1, #76, 10 @ 0x13000000 │ │ │ │ - orreq r3, r1, #60, 10 @ 0xf000000 │ │ │ │ - orreq r2, r1, #92, 26 @ 0x1700 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r1, #128, 24 @ 0x8000 │ │ │ │ + orreq r3, r1, #36, 10 @ 0x9000000 │ │ │ │ + orreq r3, r1, #20, 10 @ 0x5000000 │ │ │ │ + orreq r2, r1, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44b5b0 <__cxa_atexit@plt+0x434ea0> │ │ │ │ - ldr lr, [pc, #136] @ 44b5d0 <__cxa_atexit@plt+0x434ec0> │ │ │ │ + bhi 44b5d8 <__cxa_atexit@plt+0x434ec8> │ │ │ │ + ldr lr, [pc, #136] @ 44b5f8 <__cxa_atexit@plt+0x434ee8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r2, #8] │ │ │ │ ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #124] @ 44b5d4 <__cxa_atexit@plt+0x434ec4> │ │ │ │ + ldr r1, [pc, #124] @ 44b5fc <__cxa_atexit@plt+0x434eec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b5a4 <__cxa_atexit@plt+0x434e94> │ │ │ │ + beq 44b5cc <__cxa_atexit@plt+0x434ebc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44b5bc <__cxa_atexit@plt+0x434eac> │ │ │ │ - ldr r3, [pc, #88] @ 44b5d8 <__cxa_atexit@plt+0x434ec8> │ │ │ │ + bcc 44b5e4 <__cxa_atexit@plt+0x434ed4> │ │ │ │ + ldr r3, [pc, #88] @ 44b600 <__cxa_atexit@plt+0x434ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ strh r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ @@ -1102758,60 +1102768,60 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r2, r1, #184, 6 @ 0xe0000002 │ │ │ │ - orreq r3, r1, #220, 2 @ 0x37 │ │ │ │ + orreq r2, r1, #144, 6 @ 0x40000002 │ │ │ │ + orreq r3, r1, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44b620 <__cxa_atexit@plt+0x434f10> │ │ │ │ - ldr r2, [pc, #44] @ 44b62c <__cxa_atexit@plt+0x434f1c> │ │ │ │ + bcc 44b648 <__cxa_atexit@plt+0x434f38> │ │ │ │ + ldr r2, [pc, #44] @ 44b654 <__cxa_atexit@plt+0x434f44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ strh r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r1, #92, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r1, #52, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44b6c4 <__cxa_atexit@plt+0x434fb4> │ │ │ │ - ldr lr, [pc, #148] @ 44b6e4 <__cxa_atexit@plt+0x434fd4> │ │ │ │ + bhi 44b6ec <__cxa_atexit@plt+0x434fdc> │ │ │ │ + ldr lr, [pc, #148] @ 44b70c <__cxa_atexit@plt+0x434ffc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #136] @ 44b6e8 <__cxa_atexit@plt+0x434fd8> │ │ │ │ + ldr r1, [pc, #136] @ 44b710 <__cxa_atexit@plt+0x435000> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b6b8 <__cxa_atexit@plt+0x434fa8> │ │ │ │ + beq 44b6e0 <__cxa_atexit@plt+0x434fd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44b6d0 <__cxa_atexit@plt+0x434fc0> │ │ │ │ - ldr lr, [pc, #100] @ 44b6ec <__cxa_atexit@plt+0x434fdc> │ │ │ │ + bcc 44b6f8 <__cxa_atexit@plt+0x434fe8> │ │ │ │ + ldr lr, [pc, #100] @ 44b714 <__cxa_atexit@plt+0x435004> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -1102827,625 +1102837,625 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r2, r1, #176, 4 │ │ │ │ - orreq r3, r1, #144, 6 @ 0x40000002 │ │ │ │ + orreq r2, r1, #136, 4 @ 0x80000008 │ │ │ │ + orreq r3, r1, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44b740 <__cxa_atexit@plt+0x435030> │ │ │ │ - ldr lr, [pc, #56] @ 44b74c <__cxa_atexit@plt+0x43503c> │ │ │ │ + bcc 44b768 <__cxa_atexit@plt+0x435058> │ │ │ │ + ldr lr, [pc, #56] @ 44b774 <__cxa_atexit@plt+0x435064> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ strh r7, [r3, #12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r1, #4, 6 @ 0x10000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r1, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44b7f0 <__cxa_atexit@plt+0x4350e0> │ │ │ │ - ldr r3, [pc, #184] @ 44b828 <__cxa_atexit@plt+0x435118> │ │ │ │ + bhi 44b818 <__cxa_atexit@plt+0x435108> │ │ │ │ + ldr r3, [pc, #184] @ 44b850 <__cxa_atexit@plt+0x435140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r1, #-8]! │ │ │ │ str sl, [r1, #4] │ │ │ │ sub r2, r1, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 44b800 <__cxa_atexit@plt+0x4350f0> │ │ │ │ + bhi 44b828 <__cxa_atexit@plt+0x435118> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 44b808 <__cxa_atexit@plt+0x4350f8> │ │ │ │ - ldr r1, [pc, #148] @ 44b834 <__cxa_atexit@plt+0x435124> │ │ │ │ + bcc 44b830 <__cxa_atexit@plt+0x435120> │ │ │ │ + ldr r1, [pc, #148] @ 44b85c <__cxa_atexit@plt+0x43514c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 44b838 <__cxa_atexit@plt+0x435128> │ │ │ │ + ldr r0, [pc, #144] @ 44b860 <__cxa_atexit@plt+0x435150> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #140] @ 44b83c <__cxa_atexit@plt+0x43512c> │ │ │ │ + ldr lr, [pc, #140] @ 44b864 <__cxa_atexit@plt+0x435154> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #124] @ 44b840 <__cxa_atexit@plt+0x435130> │ │ │ │ + ldr r0, [pc, #124] @ 44b868 <__cxa_atexit@plt+0x435158> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r7, [pc, #56] @ 44b830 <__cxa_atexit@plt+0x435120> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r7, [pc, #56] @ 44b858 <__cxa_atexit@plt+0x435148> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 44b810 <__cxa_atexit@plt+0x435100> │ │ │ │ + b 44b838 <__cxa_atexit@plt+0x435128> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 44b82c <__cxa_atexit@plt+0x43511c> │ │ │ │ + ldr r7, [pc, #20] @ 44b854 <__cxa_atexit@plt+0x435144> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, #244, 2 @ 0x3d │ │ │ │ - cmpeq sp, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq sp, #204, 2 @ 0x33 │ │ │ │ + cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ - cmpeq sp, #184, 18 @ 0x2e0000 │ │ │ │ - orreq r2, r1, #116, 2 │ │ │ │ - cmpeq sp, #248, 2 @ 0x3e │ │ │ │ + cmpeq sp, #144, 18 @ 0x240000 │ │ │ │ + orreq r2, r1, #76, 2 │ │ │ │ + cmpeq sp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 44b8ac <__cxa_atexit@plt+0x43519c> │ │ │ │ + ldr r3, [pc, #84] @ 44b8d4 <__cxa_atexit@plt+0x4351c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b8a4 <__cxa_atexit@plt+0x435194> │ │ │ │ - ldr r3, [pc, #68] @ 44b8b0 <__cxa_atexit@plt+0x4351a0> │ │ │ │ + beq 44b8cc <__cxa_atexit@plt+0x4351bc> │ │ │ │ + ldr r3, [pc, #68] @ 44b8d8 <__cxa_atexit@plt+0x4351c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b8a4 <__cxa_atexit@plt+0x435194> │ │ │ │ + beq 44b8cc <__cxa_atexit@plt+0x4351bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #44] @ 44b8b4 <__cxa_atexit@plt+0x4351a4> │ │ │ │ + ldr r3, [pc, #44] @ 44b8dc <__cxa_atexit@plt+0x4351cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #28] @ 44b8b8 <__cxa_atexit@plt+0x4351a8> │ │ │ │ + ldr r3, [pc, #28] @ 44b8e0 <__cxa_atexit@plt+0x4351d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b a727d0 <__cxa_atexit@plt+0xa5c0c0> │ │ │ │ + b a72828 <__cxa_atexit@plt+0xa5c118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq r3, r1, #128, 2 │ │ │ │ - cmpeq sp, #128, 2 │ │ │ │ + orreq r3, r1, #88, 2 │ │ │ │ + cmpeq sp, #88, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44b910 <__cxa_atexit@plt+0x435200> │ │ │ │ + ldr r3, [pc, #64] @ 44b938 <__cxa_atexit@plt+0x435228> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b908 <__cxa_atexit@plt+0x4351f8> │ │ │ │ + beq 44b930 <__cxa_atexit@plt+0x435220> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #40] @ 44b914 <__cxa_atexit@plt+0x435204> │ │ │ │ + ldr r3, [pc, #40] @ 44b93c <__cxa_atexit@plt+0x43522c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #24] @ 44b918 <__cxa_atexit@plt+0x435208> │ │ │ │ + ldr r3, [pc, #24] @ 44b940 <__cxa_atexit@plt+0x435230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b a727d0 <__cxa_atexit@plt+0xa5c0c0> │ │ │ │ + b a72828 <__cxa_atexit@plt+0xa5c118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r3, r1, #28, 2 │ │ │ │ - cmpeq sp, #32, 2 │ │ │ │ + orreq r3, r1, #244 @ 0xf4 │ │ │ │ + cmpeq sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #28] @ 44b950 <__cxa_atexit@plt+0x435240> │ │ │ │ + ldr r3, [pc, #28] @ 44b978 <__cxa_atexit@plt+0x435268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #12] @ 44b954 <__cxa_atexit@plt+0x435244> │ │ │ │ + ldr r3, [pc, #12] @ 44b97c <__cxa_atexit@plt+0x43526c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b a727d0 <__cxa_atexit@plt+0xa5c0c0> │ │ │ │ + b a72828 <__cxa_atexit@plt+0xa5c118> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r3, r1, #212 @ 0xd4 │ │ │ │ - cmpeq sp, #204 @ 0xcc │ │ │ │ + orreq r3, r1, #172 @ 0xac │ │ │ │ + cmpeq sp, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r6, [pc, #152] @ 44ba08 <__cxa_atexit@plt+0x4352f8> │ │ │ │ + ldr r6, [pc, #152] @ 44ba30 <__cxa_atexit@plt+0x435320> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44b9a4 <__cxa_atexit@plt+0x435294> │ │ │ │ + beq 44b9cc <__cxa_atexit@plt+0x4352bc> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #4 │ │ │ │ - bne 44b9b0 <__cxa_atexit@plt+0x4352a0> │ │ │ │ + bne 44b9d8 <__cxa_atexit@plt+0x4352c8> │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #112] @ 44ba0c <__cxa_atexit@plt+0x4352fc> │ │ │ │ + ldr r7, [pc, #112] @ 44ba34 <__cxa_atexit@plt+0x435324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, sl │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 44b9fc <__cxa_atexit@plt+0x4352ec> │ │ │ │ - ldr r3, [pc, #72] @ 44ba10 <__cxa_atexit@plt+0x435300> │ │ │ │ + bcc 44ba24 <__cxa_atexit@plt+0x435314> │ │ │ │ + ldr r3, [pc, #72] @ 44ba38 <__cxa_atexit@plt+0x435328> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 44ba14 <__cxa_atexit@plt+0x435304> │ │ │ │ + ldr r2, [pc, #64] @ 44ba3c <__cxa_atexit@plt+0x43532c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - ldr r3, [pc, #36] @ 44ba18 <__cxa_atexit@plt+0x435308> │ │ │ │ + ldr r3, [pc, #36] @ 44ba40 <__cxa_atexit@plt+0x435330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b a71bb4 <__cxa_atexit@plt+0xa5b4a4> │ │ │ │ + b a71c0c <__cxa_atexit@plt+0xa5b4fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq r3, r1, #132 @ 0x84 │ │ │ │ + orreq r3, r1, #92 @ 0x5c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - orreq r3, r1, #48 @ 0x30 │ │ │ │ - cmpeq sp, #8 │ │ │ │ + orreq r3, r1, #8 │ │ │ │ + cmpeq sp, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #4 │ │ │ │ - bne 44ba54 <__cxa_atexit@plt+0x435344> │ │ │ │ + bne 44ba7c <__cxa_atexit@plt+0x43536c> │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #96] @ 44baac <__cxa_atexit@plt+0x43539c> │ │ │ │ + ldr r7, [pc, #96] @ 44bad4 <__cxa_atexit@plt+0x4353c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, sl │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 44baa0 <__cxa_atexit@plt+0x435390> │ │ │ │ - ldr r3, [pc, #68] @ 44bab0 <__cxa_atexit@plt+0x4353a0> │ │ │ │ + bcc 44bac8 <__cxa_atexit@plt+0x4353b8> │ │ │ │ + ldr r3, [pc, #68] @ 44bad8 <__cxa_atexit@plt+0x4353c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 44bab4 <__cxa_atexit@plt+0x4353a4> │ │ │ │ + ldr r2, [pc, #60] @ 44badc <__cxa_atexit@plt+0x4353cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - ldr r3, [pc, #32] @ 44bab8 <__cxa_atexit@plt+0x4353a8> │ │ │ │ + ldr r3, [pc, #32] @ 44bae0 <__cxa_atexit@plt+0x4353d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b a71bb4 <__cxa_atexit@plt+0xa5b4a4> │ │ │ │ + b a71c0c <__cxa_atexit@plt+0xa5b4fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r1, #212, 30 @ 0x350 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r1, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - orreq r2, r1, #140, 30 @ 0x230 │ │ │ │ - cmpeq sp, #88, 30 @ 0x160 │ │ │ │ + orreq r2, r1, #100, 30 @ 0x190 │ │ │ │ + cmpeq sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44bae8 <__cxa_atexit@plt+0x4353d8> │ │ │ │ + ldr r3, [pc, #24] @ 44bb10 <__cxa_atexit@plt+0x435400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bae0 <__cxa_atexit@plt+0x4353d0> │ │ │ │ - b 44baf8 <__cxa_atexit@plt+0x4353e8> │ │ │ │ + beq 44bb08 <__cxa_atexit@plt+0x4353f8> │ │ │ │ + b 44bb20 <__cxa_atexit@plt+0x435410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ + cmpeq sp, #0, 30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44bb38 <__cxa_atexit@plt+0x435428> │ │ │ │ - ldr r3, [pc, #64] @ 44bb4c <__cxa_atexit@plt+0x43543c> │ │ │ │ + bne 44bb60 <__cxa_atexit@plt+0x435450> │ │ │ │ + ldr r3, [pc, #64] @ 44bb74 <__cxa_atexit@plt+0x435464> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bb44 <__cxa_atexit@plt+0x435434> │ │ │ │ - ldr r3, [pc, #44] @ 44bb50 <__cxa_atexit@plt+0x435440> │ │ │ │ + beq 44bb6c <__cxa_atexit@plt+0x43545c> │ │ │ │ + ldr r3, [pc, #44] @ 44bb78 <__cxa_atexit@plt+0x435468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bb44 <__cxa_atexit@plt+0x435434> │ │ │ │ - b 44bb94 <__cxa_atexit@plt+0x435484> │ │ │ │ + beq 44bb6c <__cxa_atexit@plt+0x43545c> │ │ │ │ + b 44bbbc <__cxa_atexit@plt+0x4354ac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b a72524 <__cxa_atexit@plt+0xa5be14> │ │ │ │ + b a7257c <__cxa_atexit@plt+0xa5be6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sp, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 44bb84 <__cxa_atexit@plt+0x435474> │ │ │ │ + ldr r3, [pc, #28] @ 44bbac <__cxa_atexit@plt+0x43549c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bb7c <__cxa_atexit@plt+0x43546c> │ │ │ │ - b 44bb94 <__cxa_atexit@plt+0x435484> │ │ │ │ + beq 44bba4 <__cxa_atexit@plt+0x435494> │ │ │ │ + b 44bbbc <__cxa_atexit@plt+0x4354ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq sp, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 44bbe8 <__cxa_atexit@plt+0x4354d8> │ │ │ │ + beq 44bc10 <__cxa_atexit@plt+0x435500> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r6, #3 │ │ │ │ - bne 44bbfc <__cxa_atexit@plt+0x4354ec> │ │ │ │ + bne 44bc24 <__cxa_atexit@plt+0x435514> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 44bc30 <__cxa_atexit@plt+0x435520> │ │ │ │ - ldr r1, [pc, #116] @ 44bc40 <__cxa_atexit@plt+0x435530> │ │ │ │ + bcc 44bc58 <__cxa_atexit@plt+0x435548> │ │ │ │ + ldr r1, [pc, #116] @ 44bc68 <__cxa_atexit@plt+0x435558> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 44bc3c <__cxa_atexit@plt+0x43552c> │ │ │ │ + ldr r7, [pc, #76] @ 44bc64 <__cxa_atexit@plt+0x435554> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 44bc30 <__cxa_atexit@plt+0x435520> │ │ │ │ - ldr r1, [pc, #48] @ 44bc44 <__cxa_atexit@plt+0x435534> │ │ │ │ + bcc 44bc58 <__cxa_atexit@plt+0x435548> │ │ │ │ + ldr r1, [pc, #48] @ 44bc6c <__cxa_atexit@plt+0x43555c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ - cmpeq sp, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44bcc0 <__cxa_atexit@plt+0x4355b0> │ │ │ │ - ldr r2, [pc, #92] @ 44bccc <__cxa_atexit@plt+0x4355bc> │ │ │ │ + bhi 44bce8 <__cxa_atexit@plt+0x4355d8> │ │ │ │ + ldr r2, [pc, #92] @ 44bcf4 <__cxa_atexit@plt+0x4355e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bcb8 <__cxa_atexit@plt+0x4355a8> │ │ │ │ - ldr r3, [pc, #72] @ 44bcd0 <__cxa_atexit@plt+0x4355c0> │ │ │ │ + beq 44bce0 <__cxa_atexit@plt+0x4355d0> │ │ │ │ + ldr r3, [pc, #72] @ 44bcf8 <__cxa_atexit@plt+0x4355e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bcb8 <__cxa_atexit@plt+0x4355a8> │ │ │ │ - ldr r3, [pc, #52] @ 44bcd4 <__cxa_atexit@plt+0x4355c4> │ │ │ │ + beq 44bce0 <__cxa_atexit@plt+0x4355d0> │ │ │ │ + ldr r3, [pc, #52] @ 44bcfc <__cxa_atexit@plt+0x4355ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44bcd8 <__cxa_atexit@plt+0x4355c8> │ │ │ │ + ldr r3, [pc, #40] @ 44bd00 <__cxa_atexit@plt+0x4355f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r2, r1, #160, 20 @ 0xa0000 │ │ │ │ - cmpeq sp, #184, 8 @ 0xb8000000 │ │ │ │ + orreq r2, r1, #120, 20 @ 0x78000 │ │ │ │ + cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44bd28 <__cxa_atexit@plt+0x435618> │ │ │ │ + ldr r3, [pc, #56] @ 44bd50 <__cxa_atexit@plt+0x435640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bd20 <__cxa_atexit@plt+0x435610> │ │ │ │ - ldr r3, [pc, #36] @ 44bd2c <__cxa_atexit@plt+0x43561c> │ │ │ │ + beq 44bd48 <__cxa_atexit@plt+0x435638> │ │ │ │ + ldr r3, [pc, #36] @ 44bd54 <__cxa_atexit@plt+0x435644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44bd30 <__cxa_atexit@plt+0x435620> │ │ │ │ + ldr r3, [pc, #24] @ 44bd58 <__cxa_atexit@plt+0x435648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r2, r1, #56, 20 @ 0x38000 │ │ │ │ - cmpeq sp, #96, 8 @ 0x60000000 │ │ │ │ + orreq r2, r1, #16, 20 @ 0x10000 │ │ │ │ + cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44bd60 <__cxa_atexit@plt+0x435650> │ │ │ │ + ldr r3, [pc, #24] @ 44bd88 <__cxa_atexit@plt+0x435678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44bd64 <__cxa_atexit@plt+0x435654> │ │ │ │ + ldr r3, [pc, #12] @ 44bd8c <__cxa_atexit@plt+0x43567c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r1, #248, 18 @ 0x3e0000 │ │ │ │ - cmpeq sp, #44, 8 @ 0x2c000000 │ │ │ │ + orreq r2, r1, #208, 18 @ 0x340000 │ │ │ │ + cmpeq sp, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44be00 <__cxa_atexit@plt+0x4356f0> │ │ │ │ + ldr r7, [pc, #132] @ 44be28 <__cxa_atexit@plt+0x435718> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44bddc <__cxa_atexit@plt+0x4356cc> │ │ │ │ - ldr r3, [pc, #116] @ 44be04 <__cxa_atexit@plt+0x4356f4> │ │ │ │ + beq 44be04 <__cxa_atexit@plt+0x4356f4> │ │ │ │ + ldr r3, [pc, #116] @ 44be2c <__cxa_atexit@plt+0x43571c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bde8 <__cxa_atexit@plt+0x4356d8> │ │ │ │ + beq 44be10 <__cxa_atexit@plt+0x435700> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44bdf8 <__cxa_atexit@plt+0x4356e8> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44be20 <__cxa_atexit@plt+0x435710> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44bdf0 <__cxa_atexit@plt+0x4356e0> │ │ │ │ - ldr r3, [pc, #68] @ 44be08 <__cxa_atexit@plt+0x4356f8> │ │ │ │ + beq 44be18 <__cxa_atexit@plt+0x435708> │ │ │ │ + ldr r3, [pc, #68] @ 44be30 <__cxa_atexit@plt+0x435720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44be0c <__cxa_atexit@plt+0x4356fc> │ │ │ │ + ldr r3, [pc, #60] @ 44be34 <__cxa_atexit@plt+0x435724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r2, r1, #132, 18 @ 0x210000 │ │ │ │ - cmpeq sp, #132, 6 @ 0x10000002 │ │ │ │ + orreq r2, r1, #92, 18 @ 0x170000 │ │ │ │ + cmpeq sp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44be88 <__cxa_atexit@plt+0x435778> │ │ │ │ + ldr r3, [pc, #100] @ 44beb0 <__cxa_atexit@plt+0x4357a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44be70 <__cxa_atexit@plt+0x435760> │ │ │ │ + beq 44be98 <__cxa_atexit@plt+0x435788> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44be80 <__cxa_atexit@plt+0x435770> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44bea8 <__cxa_atexit@plt+0x435798> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44be78 <__cxa_atexit@plt+0x435768> │ │ │ │ - ldr r3, [pc, #52] @ 44be8c <__cxa_atexit@plt+0x43577c> │ │ │ │ + beq 44bea0 <__cxa_atexit@plt+0x435790> │ │ │ │ + ldr r3, [pc, #52] @ 44beb4 <__cxa_atexit@plt+0x4357a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44be90 <__cxa_atexit@plt+0x435780> │ │ │ │ + ldr r3, [pc, #44] @ 44beb8 <__cxa_atexit@plt+0x4357a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r2, r1, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq sp, #0, 6 │ │ │ │ + orreq r2, r1, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq sp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44bee4 <__cxa_atexit@plt+0x4357d4> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44bf0c <__cxa_atexit@plt+0x4357fc> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44bedc <__cxa_atexit@plt+0x4357cc> │ │ │ │ - ldr r3, [pc, #40] @ 44beec <__cxa_atexit@plt+0x4357dc> │ │ │ │ + beq 44bf04 <__cxa_atexit@plt+0x4357f4> │ │ │ │ + ldr r3, [pc, #40] @ 44bf14 <__cxa_atexit@plt+0x435804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44bef0 <__cxa_atexit@plt+0x4357e0> │ │ │ │ + ldr r3, [pc, #32] @ 44bf18 <__cxa_atexit@plt+0x435808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r2, r1, #132, 16 @ 0x840000 │ │ │ │ - cmpeq sp, #148, 4 @ 0x40000009 │ │ │ │ + orreq r2, r1, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq sp, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #24, 12 @ 0x1800000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44bf9c <__cxa_atexit@plt+0x43588c> │ │ │ │ - ldr lr, [pc, #116] @ 44bfa4 <__cxa_atexit@plt+0x435894> │ │ │ │ + bhi 44bfc4 <__cxa_atexit@plt+0x4358b4> │ │ │ │ + ldr lr, [pc, #116] @ 44bfcc <__cxa_atexit@plt+0x4358bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bf90 <__cxa_atexit@plt+0x435880> │ │ │ │ - ldr r3, [pc, #80] @ 44bfa8 <__cxa_atexit@plt+0x435898> │ │ │ │ + beq 44bfb8 <__cxa_atexit@plt+0x4358a8> │ │ │ │ + ldr r3, [pc, #80] @ 44bfd0 <__cxa_atexit@plt+0x4358c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bf90 <__cxa_atexit@plt+0x435880> │ │ │ │ + beq 44bfb8 <__cxa_atexit@plt+0x4358a8> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44bfac <__cxa_atexit@plt+0x43589c> │ │ │ │ + ldr r3, [pc, #48] @ 44bfd4 <__cxa_atexit@plt+0x4358c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq sp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44c004 <__cxa_atexit@plt+0x4358f4> │ │ │ │ + ldr r3, [pc, #64] @ 44c02c <__cxa_atexit@plt+0x43591c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44bffc <__cxa_atexit@plt+0x4358ec> │ │ │ │ + beq 44c024 <__cxa_atexit@plt+0x435914> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44c008 <__cxa_atexit@plt+0x4358f8> │ │ │ │ + ldr r3, [pc, #32] @ 44c030 <__cxa_atexit@plt+0x435920> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq sp, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44c038 <__cxa_atexit@plt+0x435928> │ │ │ │ + ldr r3, [pc, #20] @ 44c060 <__cxa_atexit@plt+0x435950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44c0a8 <__cxa_atexit@plt+0x435998> │ │ │ │ - ldr r2, [pc, #96] @ 44c0c0 <__cxa_atexit@plt+0x4359b0> │ │ │ │ + bcc 44c0d0 <__cxa_atexit@plt+0x4359c0> │ │ │ │ + ldr r2, [pc, #96] @ 44c0e8 <__cxa_atexit@plt+0x4359d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44c0c4 <__cxa_atexit@plt+0x4359b4> │ │ │ │ + ldr r1, [pc, #92] @ 44c0ec <__cxa_atexit@plt+0x4359dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44c0c8 <__cxa_atexit@plt+0x4359b8> │ │ │ │ + ldr r0, [pc, #88] @ 44c0f0 <__cxa_atexit@plt+0x4359e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1103453,294 +1103463,294 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44c0cc <__cxa_atexit@plt+0x4359bc> │ │ │ │ + ldr r3, [pc, #28] @ 44c0f4 <__cxa_atexit@plt+0x4359e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r2, r1, #152, 18 @ 0x260000 │ │ │ │ - orreq r1, r1, #168, 28 @ 0xa80 │ │ │ │ - orreq r1, r1, #156, 18 @ 0x270000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r2, r1, #112, 18 @ 0x1c0000 │ │ │ │ + orreq r1, r1, #128, 28 @ 0x800 │ │ │ │ + orreq r1, r1, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #172 @ 0xac │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #132 @ 0x84 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44c15c <__cxa_atexit@plt+0x435a4c> │ │ │ │ - ldr r2, [pc, #92] @ 44c168 <__cxa_atexit@plt+0x435a58> │ │ │ │ + bhi 44c184 <__cxa_atexit@plt+0x435a74> │ │ │ │ + ldr r2, [pc, #92] @ 44c190 <__cxa_atexit@plt+0x435a80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c154 <__cxa_atexit@plt+0x435a44> │ │ │ │ - ldr r3, [pc, #72] @ 44c16c <__cxa_atexit@plt+0x435a5c> │ │ │ │ + beq 44c17c <__cxa_atexit@plt+0x435a6c> │ │ │ │ + ldr r3, [pc, #72] @ 44c194 <__cxa_atexit@plt+0x435a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c154 <__cxa_atexit@plt+0x435a44> │ │ │ │ - ldr r3, [pc, #52] @ 44c170 <__cxa_atexit@plt+0x435a60> │ │ │ │ + beq 44c17c <__cxa_atexit@plt+0x435a6c> │ │ │ │ + ldr r3, [pc, #52] @ 44c198 <__cxa_atexit@plt+0x435a88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44c174 <__cxa_atexit@plt+0x435a64> │ │ │ │ + ldr r3, [pc, #40] @ 44c19c <__cxa_atexit@plt+0x435a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r2, r1, #4, 12 @ 0x400000 │ │ │ │ - cmpeq sp, #28 │ │ │ │ + orreq r2, r1, #220, 10 @ 0x37000000 │ │ │ │ + cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44c1c4 <__cxa_atexit@plt+0x435ab4> │ │ │ │ + ldr r3, [pc, #56] @ 44c1ec <__cxa_atexit@plt+0x435adc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c1bc <__cxa_atexit@plt+0x435aac> │ │ │ │ - ldr r3, [pc, #36] @ 44c1c8 <__cxa_atexit@plt+0x435ab8> │ │ │ │ + beq 44c1e4 <__cxa_atexit@plt+0x435ad4> │ │ │ │ + ldr r3, [pc, #36] @ 44c1f0 <__cxa_atexit@plt+0x435ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44c1cc <__cxa_atexit@plt+0x435abc> │ │ │ │ + ldr r3, [pc, #24] @ 44c1f4 <__cxa_atexit@plt+0x435ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r2, r1, #156, 10 @ 0x27000000 │ │ │ │ - cmpeq sp, #196, 30 @ 0x310 │ │ │ │ + orreq r2, r1, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sp, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44c1fc <__cxa_atexit@plt+0x435aec> │ │ │ │ + ldr r3, [pc, #24] @ 44c224 <__cxa_atexit@plt+0x435b14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44c200 <__cxa_atexit@plt+0x435af0> │ │ │ │ + ldr r3, [pc, #12] @ 44c228 <__cxa_atexit@plt+0x435b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r1, #92, 10 @ 0x17000000 │ │ │ │ - cmpeq sp, #144, 30 @ 0x240 │ │ │ │ + orreq r2, r1, #52, 10 @ 0xd000000 │ │ │ │ + cmpeq sp, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44c29c <__cxa_atexit@plt+0x435b8c> │ │ │ │ + ldr r7, [pc, #132] @ 44c2c4 <__cxa_atexit@plt+0x435bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44c278 <__cxa_atexit@plt+0x435b68> │ │ │ │ - ldr r3, [pc, #116] @ 44c2a0 <__cxa_atexit@plt+0x435b90> │ │ │ │ + beq 44c2a0 <__cxa_atexit@plt+0x435b90> │ │ │ │ + ldr r3, [pc, #116] @ 44c2c8 <__cxa_atexit@plt+0x435bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c284 <__cxa_atexit@plt+0x435b74> │ │ │ │ + beq 44c2ac <__cxa_atexit@plt+0x435b9c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c294 <__cxa_atexit@plt+0x435b84> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c2bc <__cxa_atexit@plt+0x435bac> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c28c <__cxa_atexit@plt+0x435b7c> │ │ │ │ - ldr r3, [pc, #68] @ 44c2a4 <__cxa_atexit@plt+0x435b94> │ │ │ │ + beq 44c2b4 <__cxa_atexit@plt+0x435ba4> │ │ │ │ + ldr r3, [pc, #68] @ 44c2cc <__cxa_atexit@plt+0x435bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44c2a8 <__cxa_atexit@plt+0x435b98> │ │ │ │ + ldr r3, [pc, #60] @ 44c2d0 <__cxa_atexit@plt+0x435bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r2, r1, #232, 8 @ 0xe8000000 │ │ │ │ - cmpeq sp, #232, 28 @ 0xe80 │ │ │ │ + orreq r2, r1, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq sp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44c324 <__cxa_atexit@plt+0x435c14> │ │ │ │ + ldr r3, [pc, #100] @ 44c34c <__cxa_atexit@plt+0x435c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c30c <__cxa_atexit@plt+0x435bfc> │ │ │ │ + beq 44c334 <__cxa_atexit@plt+0x435c24> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c31c <__cxa_atexit@plt+0x435c0c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c344 <__cxa_atexit@plt+0x435c34> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c314 <__cxa_atexit@plt+0x435c04> │ │ │ │ - ldr r3, [pc, #52] @ 44c328 <__cxa_atexit@plt+0x435c18> │ │ │ │ + beq 44c33c <__cxa_atexit@plt+0x435c2c> │ │ │ │ + ldr r3, [pc, #52] @ 44c350 <__cxa_atexit@plt+0x435c40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44c32c <__cxa_atexit@plt+0x435c1c> │ │ │ │ + ldr r3, [pc, #44] @ 44c354 <__cxa_atexit@plt+0x435c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r2, r1, #84, 8 @ 0x54000000 │ │ │ │ - cmpeq sp, #100, 28 @ 0x640 │ │ │ │ + orreq r2, r1, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq sp, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c380 <__cxa_atexit@plt+0x435c70> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c3a8 <__cxa_atexit@plt+0x435c98> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c378 <__cxa_atexit@plt+0x435c68> │ │ │ │ - ldr r3, [pc, #40] @ 44c388 <__cxa_atexit@plt+0x435c78> │ │ │ │ + beq 44c3a0 <__cxa_atexit@plt+0x435c90> │ │ │ │ + ldr r3, [pc, #40] @ 44c3b0 <__cxa_atexit@plt+0x435ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44c38c <__cxa_atexit@plt+0x435c7c> │ │ │ │ + ldr r3, [pc, #32] @ 44c3b4 <__cxa_atexit@plt+0x435ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r2, r1, #232, 6 @ 0xa0000003 │ │ │ │ - cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ + orreq r2, r1, #192, 6 │ │ │ │ + cmpeq sp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #124, 2 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #84, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44c438 <__cxa_atexit@plt+0x435d28> │ │ │ │ - ldr lr, [pc, #116] @ 44c440 <__cxa_atexit@plt+0x435d30> │ │ │ │ + bhi 44c460 <__cxa_atexit@plt+0x435d50> │ │ │ │ + ldr lr, [pc, #116] @ 44c468 <__cxa_atexit@plt+0x435d58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c42c <__cxa_atexit@plt+0x435d1c> │ │ │ │ - ldr r3, [pc, #80] @ 44c444 <__cxa_atexit@plt+0x435d34> │ │ │ │ + beq 44c454 <__cxa_atexit@plt+0x435d44> │ │ │ │ + ldr r3, [pc, #80] @ 44c46c <__cxa_atexit@plt+0x435d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c42c <__cxa_atexit@plt+0x435d1c> │ │ │ │ + beq 44c454 <__cxa_atexit@plt+0x435d44> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44c448 <__cxa_atexit@plt+0x435d38> │ │ │ │ + ldr r3, [pc, #48] @ 44c470 <__cxa_atexit@plt+0x435d60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #220 @ 0xdc │ │ │ │ + cmpeq sp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44c4a0 <__cxa_atexit@plt+0x435d90> │ │ │ │ + ldr r3, [pc, #64] @ 44c4c8 <__cxa_atexit@plt+0x435db8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c498 <__cxa_atexit@plt+0x435d88> │ │ │ │ + beq 44c4c0 <__cxa_atexit@plt+0x435db0> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44c4a4 <__cxa_atexit@plt+0x435d94> │ │ │ │ + ldr r3, [pc, #32] @ 44c4cc <__cxa_atexit@plt+0x435dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #128 @ 0x80 │ │ │ │ + cmpeq sp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44c4d4 <__cxa_atexit@plt+0x435dc4> │ │ │ │ + ldr r3, [pc, #20] @ 44c4fc <__cxa_atexit@plt+0x435dec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44c544 <__cxa_atexit@plt+0x435e34> │ │ │ │ - ldr r2, [pc, #96] @ 44c55c <__cxa_atexit@plt+0x435e4c> │ │ │ │ + bcc 44c56c <__cxa_atexit@plt+0x435e5c> │ │ │ │ + ldr r2, [pc, #96] @ 44c584 <__cxa_atexit@plt+0x435e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44c560 <__cxa_atexit@plt+0x435e50> │ │ │ │ + ldr r1, [pc, #92] @ 44c588 <__cxa_atexit@plt+0x435e78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44c564 <__cxa_atexit@plt+0x435e54> │ │ │ │ + ldr r0, [pc, #88] @ 44c58c <__cxa_atexit@plt+0x435e7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1103748,106 +1103758,106 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44c568 <__cxa_atexit@plt+0x435e58> │ │ │ │ + ldr r3, [pc, #28] @ 44c590 <__cxa_atexit@plt+0x435e80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r2, r1, #252, 8 @ 0xfc000000 │ │ │ │ - orreq r1, r1, #12, 20 @ 0xc000 │ │ │ │ - orreq r1, r1, #0, 10 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r2, r1, #212, 8 @ 0xd4000000 │ │ │ │ + orreq r1, r1, #228, 18 @ 0x390000 │ │ │ │ + orreq r1, r1, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #232, 8 @ 0xe8000000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44c638 <__cxa_atexit@plt+0x435f28> │ │ │ │ - ldr r3, [pc, #192] @ 44c668 <__cxa_atexit@plt+0x435f58> │ │ │ │ + bhi 44c660 <__cxa_atexit@plt+0x435f50> │ │ │ │ + ldr r3, [pc, #192] @ 44c690 <__cxa_atexit@plt+0x435f80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r2, #-20] @ 0xffffffec │ │ │ │ sub lr, r2, #16 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ str r0, [r2, #-4] │ │ │ │ sub r1, r2, #28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 44c644 <__cxa_atexit@plt+0x435f34> │ │ │ │ + bhi 44c66c <__cxa_atexit@plt+0x435f5c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 44c64c <__cxa_atexit@plt+0x435f3c> │ │ │ │ - ldr r5, [pc, #136] @ 44c670 <__cxa_atexit@plt+0x435f60> │ │ │ │ + bcc 44c674 <__cxa_atexit@plt+0x435f64> │ │ │ │ + ldr r5, [pc, #136] @ 44c698 <__cxa_atexit@plt+0x435f88> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #132] @ 44c674 <__cxa_atexit@plt+0x435f64> │ │ │ │ + ldr r0, [pc, #132] @ 44c69c <__cxa_atexit@plt+0x435f8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #128] @ 44c678 <__cxa_atexit@plt+0x435f68> │ │ │ │ + ldr lr, [pc, #128] @ 44c6a0 <__cxa_atexit@plt+0x435f90> │ │ │ │ add lr, pc, lr │ │ │ │ str r5, [r2, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r2, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #112] @ 44c67c <__cxa_atexit@plt+0x435f6c> │ │ │ │ + ldr r0, [pc, #112] @ 44c6a4 <__cxa_atexit@plt+0x435f94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 44c654 <__cxa_atexit@plt+0x435f44> │ │ │ │ + b 44c67c <__cxa_atexit@plt+0x435f6c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 44c66c <__cxa_atexit@plt+0x435f5c> │ │ │ │ + ldr r7, [pc, #16] @ 44c694 <__cxa_atexit@plt+0x435f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq sp, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq sp, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xffffeb54 │ │ │ │ @ instruction: 0xffffe4f0 │ │ │ │ - cmpeq sp, #112, 22 @ 0x1c000 │ │ │ │ - orreq r1, r1, #44, 6 @ 0xb0000000 │ │ │ │ - cmpeq sp, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq sp, #72, 22 @ 0x12000 │ │ │ │ + orreq r1, r1, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq sp, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44c6fc <__cxa_atexit@plt+0x435fec> │ │ │ │ - ldr lr, [pc, #96] @ 44c708 <__cxa_atexit@plt+0x435ff8> │ │ │ │ + bcc 44c724 <__cxa_atexit@plt+0x436014> │ │ │ │ + ldr lr, [pc, #96] @ 44c730 <__cxa_atexit@plt+0x436020> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 44c70c <__cxa_atexit@plt+0x435ffc> │ │ │ │ + ldr r8, [pc, #92] @ 44c734 <__cxa_atexit@plt+0x436024> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 44c710 <__cxa_atexit@plt+0x436000> │ │ │ │ + ldr r9, [pc, #88] @ 44c738 <__cxa_atexit@plt+0x436028> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1103857,286 +1103867,286 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmpeq sp, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44c78c <__cxa_atexit@plt+0x43607c> │ │ │ │ - ldr r2, [pc, #92] @ 44c798 <__cxa_atexit@plt+0x436088> │ │ │ │ + bhi 44c7b4 <__cxa_atexit@plt+0x4360a4> │ │ │ │ + ldr r2, [pc, #92] @ 44c7c0 <__cxa_atexit@plt+0x4360b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c784 <__cxa_atexit@plt+0x436074> │ │ │ │ - ldr r3, [pc, #72] @ 44c79c <__cxa_atexit@plt+0x43608c> │ │ │ │ + beq 44c7ac <__cxa_atexit@plt+0x43609c> │ │ │ │ + ldr r3, [pc, #72] @ 44c7c4 <__cxa_atexit@plt+0x4360b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c784 <__cxa_atexit@plt+0x436074> │ │ │ │ - ldr r3, [pc, #52] @ 44c7a0 <__cxa_atexit@plt+0x436090> │ │ │ │ + beq 44c7ac <__cxa_atexit@plt+0x43609c> │ │ │ │ + ldr r3, [pc, #52] @ 44c7c8 <__cxa_atexit@plt+0x4360b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44c7a4 <__cxa_atexit@plt+0x436094> │ │ │ │ + ldr r3, [pc, #40] @ 44c7cc <__cxa_atexit@plt+0x4360bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r1, r1, #212, 30 @ 0x350 │ │ │ │ - cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ + orreq r1, r1, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44c7f4 <__cxa_atexit@plt+0x4360e4> │ │ │ │ + ldr r3, [pc, #56] @ 44c81c <__cxa_atexit@plt+0x43610c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c7ec <__cxa_atexit@plt+0x4360dc> │ │ │ │ - ldr r3, [pc, #36] @ 44c7f8 <__cxa_atexit@plt+0x4360e8> │ │ │ │ + beq 44c814 <__cxa_atexit@plt+0x436104> │ │ │ │ + ldr r3, [pc, #36] @ 44c820 <__cxa_atexit@plt+0x436110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44c7fc <__cxa_atexit@plt+0x4360ec> │ │ │ │ + ldr r3, [pc, #24] @ 44c824 <__cxa_atexit@plt+0x436114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r1, r1, #108, 30 @ 0x1b0 │ │ │ │ - cmpeq sp, #148, 18 @ 0x250000 │ │ │ │ + orreq r1, r1, #68, 30 @ 0x110 │ │ │ │ + cmpeq sp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44c82c <__cxa_atexit@plt+0x43611c> │ │ │ │ + ldr r3, [pc, #24] @ 44c854 <__cxa_atexit@plt+0x436144> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44c830 <__cxa_atexit@plt+0x436120> │ │ │ │ + ldr r3, [pc, #12] @ 44c858 <__cxa_atexit@plt+0x436148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r1, #44, 30 @ 0xb0 │ │ │ │ - cmpeq sp, #96, 18 @ 0x180000 │ │ │ │ + orreq r1, r1, #4, 30 │ │ │ │ + cmpeq sp, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44c8cc <__cxa_atexit@plt+0x4361bc> │ │ │ │ + ldr r7, [pc, #132] @ 44c8f4 <__cxa_atexit@plt+0x4361e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44c8a8 <__cxa_atexit@plt+0x436198> │ │ │ │ - ldr r3, [pc, #116] @ 44c8d0 <__cxa_atexit@plt+0x4361c0> │ │ │ │ + beq 44c8d0 <__cxa_atexit@plt+0x4361c0> │ │ │ │ + ldr r3, [pc, #116] @ 44c8f8 <__cxa_atexit@plt+0x4361e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c8b4 <__cxa_atexit@plt+0x4361a4> │ │ │ │ + beq 44c8dc <__cxa_atexit@plt+0x4361cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c8c4 <__cxa_atexit@plt+0x4361b4> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c8ec <__cxa_atexit@plt+0x4361dc> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c8bc <__cxa_atexit@plt+0x4361ac> │ │ │ │ - ldr r3, [pc, #68] @ 44c8d4 <__cxa_atexit@plt+0x4361c4> │ │ │ │ + beq 44c8e4 <__cxa_atexit@plt+0x4361d4> │ │ │ │ + ldr r3, [pc, #68] @ 44c8fc <__cxa_atexit@plt+0x4361ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44c8d8 <__cxa_atexit@plt+0x4361c8> │ │ │ │ + ldr r3, [pc, #60] @ 44c900 <__cxa_atexit@plt+0x4361f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r1, r1, #184, 28 @ 0xb80 │ │ │ │ - cmpeq sp, #184, 16 @ 0xb80000 │ │ │ │ + orreq r1, r1, #144, 28 @ 0x900 │ │ │ │ + cmpeq sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44c954 <__cxa_atexit@plt+0x436244> │ │ │ │ + ldr r3, [pc, #100] @ 44c97c <__cxa_atexit@plt+0x43626c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44c93c <__cxa_atexit@plt+0x43622c> │ │ │ │ + beq 44c964 <__cxa_atexit@plt+0x436254> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c94c <__cxa_atexit@plt+0x43623c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c974 <__cxa_atexit@plt+0x436264> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c944 <__cxa_atexit@plt+0x436234> │ │ │ │ - ldr r3, [pc, #52] @ 44c958 <__cxa_atexit@plt+0x436248> │ │ │ │ + beq 44c96c <__cxa_atexit@plt+0x43625c> │ │ │ │ + ldr r3, [pc, #52] @ 44c980 <__cxa_atexit@plt+0x436270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44c95c <__cxa_atexit@plt+0x43624c> │ │ │ │ + ldr r3, [pc, #44] @ 44c984 <__cxa_atexit@plt+0x436274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r1, r1, #36, 28 @ 0x240 │ │ │ │ - cmpeq sp, #52, 16 @ 0x340000 │ │ │ │ + orreq r1, r1, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44c9b0 <__cxa_atexit@plt+0x4362a0> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44c9d8 <__cxa_atexit@plt+0x4362c8> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44c9a8 <__cxa_atexit@plt+0x436298> │ │ │ │ - ldr r3, [pc, #40] @ 44c9b8 <__cxa_atexit@plt+0x4362a8> │ │ │ │ + beq 44c9d0 <__cxa_atexit@plt+0x4362c0> │ │ │ │ + ldr r3, [pc, #40] @ 44c9e0 <__cxa_atexit@plt+0x4362d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44c9bc <__cxa_atexit@plt+0x4362ac> │ │ │ │ + ldr r3, [pc, #32] @ 44c9e4 <__cxa_atexit@plt+0x4362d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r1, r1, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq sp, #200, 14 @ 0x3200000 │ │ │ │ + orreq r1, r1, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sp, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #76, 22 @ 0x13000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44ca68 <__cxa_atexit@plt+0x436358> │ │ │ │ - ldr lr, [pc, #116] @ 44ca70 <__cxa_atexit@plt+0x436360> │ │ │ │ + bhi 44ca90 <__cxa_atexit@plt+0x436380> │ │ │ │ + ldr lr, [pc, #116] @ 44ca98 <__cxa_atexit@plt+0x436388> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ca5c <__cxa_atexit@plt+0x43634c> │ │ │ │ - ldr r3, [pc, #80] @ 44ca74 <__cxa_atexit@plt+0x436364> │ │ │ │ + beq 44ca84 <__cxa_atexit@plt+0x436374> │ │ │ │ + ldr r3, [pc, #80] @ 44ca9c <__cxa_atexit@plt+0x43638c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ca5c <__cxa_atexit@plt+0x43634c> │ │ │ │ + beq 44ca84 <__cxa_atexit@plt+0x436374> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44ca78 <__cxa_atexit@plt+0x436368> │ │ │ │ + ldr r3, [pc, #48] @ 44caa0 <__cxa_atexit@plt+0x436390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #172, 20 @ 0xac000 │ │ │ │ + cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44cad0 <__cxa_atexit@plt+0x4363c0> │ │ │ │ + ldr r3, [pc, #64] @ 44caf8 <__cxa_atexit@plt+0x4363e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44cac8 <__cxa_atexit@plt+0x4363b8> │ │ │ │ + beq 44caf0 <__cxa_atexit@plt+0x4363e0> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44cad4 <__cxa_atexit@plt+0x4363c4> │ │ │ │ + ldr r3, [pc, #32] @ 44cafc <__cxa_atexit@plt+0x4363ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #80, 20 @ 0x50000 │ │ │ │ + cmpeq sp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44cb04 <__cxa_atexit@plt+0x4363f4> │ │ │ │ + ldr r3, [pc, #20] @ 44cb2c <__cxa_atexit@plt+0x43641c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44cb74 <__cxa_atexit@plt+0x436464> │ │ │ │ - ldr r2, [pc, #96] @ 44cb8c <__cxa_atexit@plt+0x43647c> │ │ │ │ + bcc 44cb9c <__cxa_atexit@plt+0x43648c> │ │ │ │ + ldr r2, [pc, #96] @ 44cbb4 <__cxa_atexit@plt+0x4364a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44cb90 <__cxa_atexit@plt+0x436480> │ │ │ │ + ldr r1, [pc, #92] @ 44cbb8 <__cxa_atexit@plt+0x4364a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44cb94 <__cxa_atexit@plt+0x436484> │ │ │ │ + ldr r0, [pc, #88] @ 44cbbc <__cxa_atexit@plt+0x4364ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1104144,234 +1104154,234 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44cb98 <__cxa_atexit@plt+0x436488> │ │ │ │ + ldr r3, [pc, #28] @ 44cbc0 <__cxa_atexit@plt+0x4364b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r1, #204, 28 @ 0xcc0 │ │ │ │ - orreq r1, r1, #220, 6 @ 0x70000003 │ │ │ │ - orreq r0, r1, #208, 28 @ 0xd00 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r1, #164, 28 @ 0xa40 │ │ │ │ + orreq r1, r1, #180, 6 @ 0xd0000002 │ │ │ │ + orreq r0, r1, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #224, 10 @ 0x38000000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44cc10 <__cxa_atexit@plt+0x436500> │ │ │ │ - ldr r2, [pc, #68] @ 44cc1c <__cxa_atexit@plt+0x43650c> │ │ │ │ + bhi 44cc38 <__cxa_atexit@plt+0x436528> │ │ │ │ + ldr r2, [pc, #68] @ 44cc44 <__cxa_atexit@plt+0x436534> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44cc08 <__cxa_atexit@plt+0x4364f8> │ │ │ │ - ldr r3, [pc, #48] @ 44cc20 <__cxa_atexit@plt+0x436510> │ │ │ │ + beq 44cc30 <__cxa_atexit@plt+0x436520> │ │ │ │ + ldr r3, [pc, #48] @ 44cc48 <__cxa_atexit@plt+0x436538> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 44cc24 <__cxa_atexit@plt+0x436514> │ │ │ │ + ldr r3, [pc, #36] @ 44cc4c <__cxa_atexit@plt+0x43653c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r1, r1, #80, 22 @ 0x14000 │ │ │ │ - cmpeq sp, #108, 10 @ 0x1b000000 │ │ │ │ + orreq r1, r1, #40, 22 @ 0xa000 │ │ │ │ + cmpeq sp, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44cc54 <__cxa_atexit@plt+0x436544> │ │ │ │ + ldr r3, [pc, #24] @ 44cc7c <__cxa_atexit@plt+0x43656c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44cc58 <__cxa_atexit@plt+0x436548> │ │ │ │ + ldr r3, [pc, #12] @ 44cc80 <__cxa_atexit@plt+0x436570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r1, #4, 22 @ 0x1000 │ │ │ │ - cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ + orreq r1, r1, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44ccf4 <__cxa_atexit@plt+0x4365e4> │ │ │ │ + ldr r7, [pc, #132] @ 44cd1c <__cxa_atexit@plt+0x43660c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44ccd0 <__cxa_atexit@plt+0x4365c0> │ │ │ │ - ldr r3, [pc, #116] @ 44ccf8 <__cxa_atexit@plt+0x4365e8> │ │ │ │ + beq 44ccf8 <__cxa_atexit@plt+0x4365e8> │ │ │ │ + ldr r3, [pc, #116] @ 44cd20 <__cxa_atexit@plt+0x436610> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ccdc <__cxa_atexit@plt+0x4365cc> │ │ │ │ + beq 44cd04 <__cxa_atexit@plt+0x4365f4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44ccec <__cxa_atexit@plt+0x4365dc> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44cd14 <__cxa_atexit@plt+0x436604> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44cce4 <__cxa_atexit@plt+0x4365d4> │ │ │ │ - ldr r3, [pc, #68] @ 44ccfc <__cxa_atexit@plt+0x4365ec> │ │ │ │ + beq 44cd0c <__cxa_atexit@plt+0x4365fc> │ │ │ │ + ldr r3, [pc, #68] @ 44cd24 <__cxa_atexit@plt+0x436614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44cd00 <__cxa_atexit@plt+0x4365f0> │ │ │ │ + ldr r3, [pc, #60] @ 44cd28 <__cxa_atexit@plt+0x436618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r1, r1, #144, 20 @ 0x90000 │ │ │ │ - cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ + orreq r1, r1, #104, 20 @ 0x68000 │ │ │ │ + cmpeq sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44cd7c <__cxa_atexit@plt+0x43666c> │ │ │ │ + ldr r3, [pc, #100] @ 44cda4 <__cxa_atexit@plt+0x436694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44cd64 <__cxa_atexit@plt+0x436654> │ │ │ │ + beq 44cd8c <__cxa_atexit@plt+0x43667c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44cd74 <__cxa_atexit@plt+0x436664> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44cd9c <__cxa_atexit@plt+0x43668c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44cd6c <__cxa_atexit@plt+0x43665c> │ │ │ │ - ldr r3, [pc, #52] @ 44cd80 <__cxa_atexit@plt+0x436670> │ │ │ │ + beq 44cd94 <__cxa_atexit@plt+0x436684> │ │ │ │ + ldr r3, [pc, #52] @ 44cda8 <__cxa_atexit@plt+0x436698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44cd84 <__cxa_atexit@plt+0x436674> │ │ │ │ + ldr r3, [pc, #44] @ 44cdac <__cxa_atexit@plt+0x43669c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r1, r1, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq sp, #12, 8 @ 0xc000000 │ │ │ │ + orreq r1, r1, #212, 18 @ 0x350000 │ │ │ │ + cmpeq sp, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44cdd8 <__cxa_atexit@plt+0x4366c8> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44ce00 <__cxa_atexit@plt+0x4366f0> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44cdd0 <__cxa_atexit@plt+0x4366c0> │ │ │ │ - ldr r3, [pc, #40] @ 44cde0 <__cxa_atexit@plt+0x4366d0> │ │ │ │ + beq 44cdf8 <__cxa_atexit@plt+0x4366e8> │ │ │ │ + ldr r3, [pc, #40] @ 44ce08 <__cxa_atexit@plt+0x4366f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44cde4 <__cxa_atexit@plt+0x4366d4> │ │ │ │ + ldr r3, [pc, #32] @ 44ce0c <__cxa_atexit@plt+0x4366fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r1, r1, #144, 18 @ 0x240000 │ │ │ │ - cmpeq sp, #160, 6 @ 0x80000002 │ │ │ │ + orreq r1, r1, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #36, 14 @ 0x900000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44ce74 <__cxa_atexit@plt+0x436764> │ │ │ │ - ldr lr, [pc, #88] @ 44ce7c <__cxa_atexit@plt+0x43676c> │ │ │ │ + bhi 44ce9c <__cxa_atexit@plt+0x43678c> │ │ │ │ + ldr lr, [pc, #88] @ 44cea4 <__cxa_atexit@plt+0x436794> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ce68 <__cxa_atexit@plt+0x436758> │ │ │ │ + beq 44ce90 <__cxa_atexit@plt+0x436780> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 44ce80 <__cxa_atexit@plt+0x436770> │ │ │ │ + ldr r3, [pc, #44] @ 44cea8 <__cxa_atexit@plt+0x436798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq sp, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44ceb0 <__cxa_atexit@plt+0x4367a0> │ │ │ │ + ldr r3, [pc, #20] @ 44ced8 <__cxa_atexit@plt+0x4367c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44cf20 <__cxa_atexit@plt+0x436810> │ │ │ │ - ldr r2, [pc, #96] @ 44cf38 <__cxa_atexit@plt+0x436828> │ │ │ │ + bcc 44cf48 <__cxa_atexit@plt+0x436838> │ │ │ │ + ldr r2, [pc, #96] @ 44cf60 <__cxa_atexit@plt+0x436850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44cf3c <__cxa_atexit@plt+0x43682c> │ │ │ │ + ldr r1, [pc, #92] @ 44cf64 <__cxa_atexit@plt+0x436854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44cf40 <__cxa_atexit@plt+0x436830> │ │ │ │ + ldr r0, [pc, #88] @ 44cf68 <__cxa_atexit@plt+0x436858> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1104379,234 +1104389,234 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44cf44 <__cxa_atexit@plt+0x436834> │ │ │ │ + ldr r3, [pc, #28] @ 44cf6c <__cxa_atexit@plt+0x43685c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r1, #32, 22 @ 0x8000 │ │ │ │ - orreq r1, r1, #48 @ 0x30 │ │ │ │ - orreq r0, r1, #36, 22 @ 0x9000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r1, #248, 20 @ 0xf8000 │ │ │ │ + orreq r1, r1, #8 │ │ │ │ + orreq r0, r1, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44cfbc <__cxa_atexit@plt+0x4368ac> │ │ │ │ - ldr r2, [pc, #68] @ 44cfc8 <__cxa_atexit@plt+0x4368b8> │ │ │ │ + bhi 44cfe4 <__cxa_atexit@plt+0x4368d4> │ │ │ │ + ldr r2, [pc, #68] @ 44cff0 <__cxa_atexit@plt+0x4368e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44cfb4 <__cxa_atexit@plt+0x4368a4> │ │ │ │ - ldr r3, [pc, #48] @ 44cfcc <__cxa_atexit@plt+0x4368bc> │ │ │ │ + beq 44cfdc <__cxa_atexit@plt+0x4368cc> │ │ │ │ + ldr r3, [pc, #48] @ 44cff4 <__cxa_atexit@plt+0x4368e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 44cfd0 <__cxa_atexit@plt+0x4368c0> │ │ │ │ + ldr r3, [pc, #36] @ 44cff8 <__cxa_atexit@plt+0x4368e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r1, r1, #164, 14 @ 0x2900000 │ │ │ │ - cmpeq sp, #192, 2 @ 0x30 │ │ │ │ + orreq r1, r1, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq sp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44d000 <__cxa_atexit@plt+0x4368f0> │ │ │ │ + ldr r3, [pc, #24] @ 44d028 <__cxa_atexit@plt+0x436918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44d004 <__cxa_atexit@plt+0x4368f4> │ │ │ │ + ldr r3, [pc, #12] @ 44d02c <__cxa_atexit@plt+0x43691c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r1, #88, 14 @ 0x1600000 │ │ │ │ - cmpeq sp, #140, 2 @ 0x23 │ │ │ │ + orreq r1, r1, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq sp, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44d0a0 <__cxa_atexit@plt+0x436990> │ │ │ │ + ldr r7, [pc, #132] @ 44d0c8 <__cxa_atexit@plt+0x4369b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44d07c <__cxa_atexit@plt+0x43696c> │ │ │ │ - ldr r3, [pc, #116] @ 44d0a4 <__cxa_atexit@plt+0x436994> │ │ │ │ + beq 44d0a4 <__cxa_atexit@plt+0x436994> │ │ │ │ + ldr r3, [pc, #116] @ 44d0cc <__cxa_atexit@plt+0x4369bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d088 <__cxa_atexit@plt+0x436978> │ │ │ │ + beq 44d0b0 <__cxa_atexit@plt+0x4369a0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d098 <__cxa_atexit@plt+0x436988> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d0c0 <__cxa_atexit@plt+0x4369b0> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d090 <__cxa_atexit@plt+0x436980> │ │ │ │ - ldr r3, [pc, #68] @ 44d0a8 <__cxa_atexit@plt+0x436998> │ │ │ │ + beq 44d0b8 <__cxa_atexit@plt+0x4369a8> │ │ │ │ + ldr r3, [pc, #68] @ 44d0d0 <__cxa_atexit@plt+0x4369c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44d0ac <__cxa_atexit@plt+0x43699c> │ │ │ │ + ldr r3, [pc, #60] @ 44d0d4 <__cxa_atexit@plt+0x4369c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r1, r1, #228, 12 @ 0xe400000 │ │ │ │ - cmpeq sp, #228 @ 0xe4 │ │ │ │ + orreq r1, r1, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq sp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44d128 <__cxa_atexit@plt+0x436a18> │ │ │ │ + ldr r3, [pc, #100] @ 44d150 <__cxa_atexit@plt+0x436a40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d110 <__cxa_atexit@plt+0x436a00> │ │ │ │ + beq 44d138 <__cxa_atexit@plt+0x436a28> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d120 <__cxa_atexit@plt+0x436a10> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d148 <__cxa_atexit@plt+0x436a38> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d118 <__cxa_atexit@plt+0x436a08> │ │ │ │ - ldr r3, [pc, #52] @ 44d12c <__cxa_atexit@plt+0x436a1c> │ │ │ │ + beq 44d140 <__cxa_atexit@plt+0x436a30> │ │ │ │ + ldr r3, [pc, #52] @ 44d154 <__cxa_atexit@plt+0x436a44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44d130 <__cxa_atexit@plt+0x436a20> │ │ │ │ + ldr r3, [pc, #44] @ 44d158 <__cxa_atexit@plt+0x436a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r1, r1, #80, 12 @ 0x5000000 │ │ │ │ - cmpeq sp, #96 @ 0x60 │ │ │ │ + orreq r1, r1, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq sp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d184 <__cxa_atexit@plt+0x436a74> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d1ac <__cxa_atexit@plt+0x436a9c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d17c <__cxa_atexit@plt+0x436a6c> │ │ │ │ - ldr r3, [pc, #40] @ 44d18c <__cxa_atexit@plt+0x436a7c> │ │ │ │ + beq 44d1a4 <__cxa_atexit@plt+0x436a94> │ │ │ │ + ldr r3, [pc, #40] @ 44d1b4 <__cxa_atexit@plt+0x436aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44d190 <__cxa_atexit@plt+0x436a80> │ │ │ │ + ldr r3, [pc, #32] @ 44d1b8 <__cxa_atexit@plt+0x436aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r1, r1, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ + orreq r1, r1, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44d220 <__cxa_atexit@plt+0x436b10> │ │ │ │ - ldr lr, [pc, #88] @ 44d228 <__cxa_atexit@plt+0x436b18> │ │ │ │ + bhi 44d248 <__cxa_atexit@plt+0x436b38> │ │ │ │ + ldr lr, [pc, #88] @ 44d250 <__cxa_atexit@plt+0x436b40> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d214 <__cxa_atexit@plt+0x436b04> │ │ │ │ + beq 44d23c <__cxa_atexit@plt+0x436b2c> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 44d22c <__cxa_atexit@plt+0x436b1c> │ │ │ │ + ldr r3, [pc, #44] @ 44d254 <__cxa_atexit@plt+0x436b44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq sp, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44d25c <__cxa_atexit@plt+0x436b4c> │ │ │ │ + ldr r3, [pc, #20] @ 44d284 <__cxa_atexit@plt+0x436b74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44d2cc <__cxa_atexit@plt+0x436bbc> │ │ │ │ - ldr r2, [pc, #96] @ 44d2e4 <__cxa_atexit@plt+0x436bd4> │ │ │ │ + bcc 44d2f4 <__cxa_atexit@plt+0x436be4> │ │ │ │ + ldr r2, [pc, #96] @ 44d30c <__cxa_atexit@plt+0x436bfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44d2e8 <__cxa_atexit@plt+0x436bd8> │ │ │ │ + ldr r1, [pc, #92] @ 44d310 <__cxa_atexit@plt+0x436c00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44d2ec <__cxa_atexit@plt+0x436bdc> │ │ │ │ + ldr r0, [pc, #88] @ 44d314 <__cxa_atexit@plt+0x436c04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1104614,117 +1104624,117 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44d2f0 <__cxa_atexit@plt+0x436be0> │ │ │ │ + ldr r3, [pc, #28] @ 44d318 <__cxa_atexit@plt+0x436c08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r1, #116, 14 @ 0x1d00000 │ │ │ │ - orreq r0, r1, #132, 24 @ 0x8400 │ │ │ │ - orreq r0, r1, #120, 14 @ 0x1e00000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r1, #76, 14 @ 0x1300000 │ │ │ │ + orreq r0, r1, #92, 24 @ 0x5c00 │ │ │ │ + orreq r0, r1, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 44d3d8 <__cxa_atexit@plt+0x436cc8> │ │ │ │ - ldr lr, [pc, #232] @ 44d414 <__cxa_atexit@plt+0x436d04> │ │ │ │ + bhi 44d400 <__cxa_atexit@plt+0x436cf0> │ │ │ │ + ldr lr, [pc, #232] @ 44d43c <__cxa_atexit@plt+0x436d2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r9, r7, #11 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44d3e0 <__cxa_atexit@plt+0x436cd0> │ │ │ │ - ldr r2, [pc, #180] @ 44d418 <__cxa_atexit@plt+0x436d08> │ │ │ │ + bhi 44d408 <__cxa_atexit@plt+0x436cf8> │ │ │ │ + ldr r2, [pc, #180] @ 44d440 <__cxa_atexit@plt+0x436d30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r1, #4] │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 44d3f4 <__cxa_atexit@plt+0x436ce4> │ │ │ │ - ldr r1, [pc, #156] @ 44d424 <__cxa_atexit@plt+0x436d14> │ │ │ │ + bcc 44d41c <__cxa_atexit@plt+0x436d0c> │ │ │ │ + ldr r1, [pc, #156] @ 44d44c <__cxa_atexit@plt+0x436d3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #152] @ 44d428 <__cxa_atexit@plt+0x436d18> │ │ │ │ + ldr r0, [pc, #152] @ 44d450 <__cxa_atexit@plt+0x436d40> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #148] @ 44d42c <__cxa_atexit@plt+0x436d1c> │ │ │ │ + ldr lr, [pc, #148] @ 44d454 <__cxa_atexit@plt+0x436d44> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #132] @ 44d430 <__cxa_atexit@plt+0x436d20> │ │ │ │ + ldr r0, [pc, #132] @ 44d458 <__cxa_atexit@plt+0x436d48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 44d420 <__cxa_atexit@plt+0x436d10> │ │ │ │ + ldr r7, [pc, #56] @ 44d448 <__cxa_atexit@plt+0x436d38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 44d41c <__cxa_atexit@plt+0x436d0c> │ │ │ │ + ldr r7, [pc, #32] @ 44d444 <__cxa_atexit@plt+0x436d34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffe4e8 │ │ │ │ - cmpeq sp, #16, 12 @ 0x1000000 │ │ │ │ - cmpeq sp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq sp, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xffffddb4 │ │ │ │ @ instruction: 0xffffd750 │ │ │ │ - cmpeq sp, #208, 26 @ 0x3400 │ │ │ │ - orreq r0, r1, #140, 10 @ 0x23000000 │ │ │ │ - cmpeq sp, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq sp, #168, 26 @ 0x2a00 │ │ │ │ + orreq r0, r1, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq sp, #0, 12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44d4b0 <__cxa_atexit@plt+0x436da0> │ │ │ │ - ldr lr, [pc, #96] @ 44d4bc <__cxa_atexit@plt+0x436dac> │ │ │ │ + bcc 44d4d8 <__cxa_atexit@plt+0x436dc8> │ │ │ │ + ldr lr, [pc, #96] @ 44d4e4 <__cxa_atexit@plt+0x436dd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 44d4c0 <__cxa_atexit@plt+0x436db0> │ │ │ │ + ldr r8, [pc, #92] @ 44d4e8 <__cxa_atexit@plt+0x436dd8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 44d4c4 <__cxa_atexit@plt+0x436db4> │ │ │ │ + ldr r9, [pc, #88] @ 44d4ec <__cxa_atexit@plt+0x436ddc> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1104734,226 +1104744,226 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44d528 <__cxa_atexit@plt+0x436e18> │ │ │ │ - ldr r2, [pc, #68] @ 44d534 <__cxa_atexit@plt+0x436e24> │ │ │ │ + bhi 44d550 <__cxa_atexit@plt+0x436e40> │ │ │ │ + ldr r2, [pc, #68] @ 44d55c <__cxa_atexit@plt+0x436e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d520 <__cxa_atexit@plt+0x436e10> │ │ │ │ - ldr r3, [pc, #48] @ 44d538 <__cxa_atexit@plt+0x436e28> │ │ │ │ + beq 44d548 <__cxa_atexit@plt+0x436e38> │ │ │ │ + ldr r3, [pc, #48] @ 44d560 <__cxa_atexit@plt+0x436e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 44d53c <__cxa_atexit@plt+0x436e2c> │ │ │ │ + ldr r3, [pc, #36] @ 44d564 <__cxa_atexit@plt+0x436e54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r1, r1, #56, 4 @ 0x80000003 │ │ │ │ - cmpeq sp, #84, 24 @ 0x5400 │ │ │ │ + orreq r1, r1, #16, 4 │ │ │ │ + cmpeq sp, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44d56c <__cxa_atexit@plt+0x436e5c> │ │ │ │ + ldr r3, [pc, #24] @ 44d594 <__cxa_atexit@plt+0x436e84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44d570 <__cxa_atexit@plt+0x436e60> │ │ │ │ + ldr r3, [pc, #12] @ 44d598 <__cxa_atexit@plt+0x436e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r1, #236, 2 @ 0x3b │ │ │ │ - cmpeq sp, #32, 24 @ 0x2000 │ │ │ │ + orreq r1, r1, #196, 2 @ 0x31 │ │ │ │ + cmpeq sp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44d60c <__cxa_atexit@plt+0x436efc> │ │ │ │ + ldr r7, [pc, #132] @ 44d634 <__cxa_atexit@plt+0x436f24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44d5e8 <__cxa_atexit@plt+0x436ed8> │ │ │ │ - ldr r3, [pc, #116] @ 44d610 <__cxa_atexit@plt+0x436f00> │ │ │ │ + beq 44d610 <__cxa_atexit@plt+0x436f00> │ │ │ │ + ldr r3, [pc, #116] @ 44d638 <__cxa_atexit@plt+0x436f28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d5f4 <__cxa_atexit@plt+0x436ee4> │ │ │ │ + beq 44d61c <__cxa_atexit@plt+0x436f0c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d604 <__cxa_atexit@plt+0x436ef4> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d62c <__cxa_atexit@plt+0x436f1c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d5fc <__cxa_atexit@plt+0x436eec> │ │ │ │ - ldr r3, [pc, #68] @ 44d614 <__cxa_atexit@plt+0x436f04> │ │ │ │ + beq 44d624 <__cxa_atexit@plt+0x436f14> │ │ │ │ + ldr r3, [pc, #68] @ 44d63c <__cxa_atexit@plt+0x436f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44d618 <__cxa_atexit@plt+0x436f08> │ │ │ │ + ldr r3, [pc, #60] @ 44d640 <__cxa_atexit@plt+0x436f30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r1, r1, #120, 2 │ │ │ │ - cmpeq sp, #120, 22 @ 0x1e000 │ │ │ │ + orreq r1, r1, #80, 2 │ │ │ │ + cmpeq sp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44d694 <__cxa_atexit@plt+0x436f84> │ │ │ │ + ldr r3, [pc, #100] @ 44d6bc <__cxa_atexit@plt+0x436fac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d67c <__cxa_atexit@plt+0x436f6c> │ │ │ │ + beq 44d6a4 <__cxa_atexit@plt+0x436f94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d68c <__cxa_atexit@plt+0x436f7c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d6b4 <__cxa_atexit@plt+0x436fa4> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d684 <__cxa_atexit@plt+0x436f74> │ │ │ │ - ldr r3, [pc, #52] @ 44d698 <__cxa_atexit@plt+0x436f88> │ │ │ │ + beq 44d6ac <__cxa_atexit@plt+0x436f9c> │ │ │ │ + ldr r3, [pc, #52] @ 44d6c0 <__cxa_atexit@plt+0x436fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44d69c <__cxa_atexit@plt+0x436f8c> │ │ │ │ + ldr r3, [pc, #44] @ 44d6c4 <__cxa_atexit@plt+0x436fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r1, r1, #228 @ 0xe4 │ │ │ │ - cmpeq sp, #244, 20 @ 0xf4000 │ │ │ │ + orreq r1, r1, #188 @ 0xbc │ │ │ │ + cmpeq sp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44d6f0 <__cxa_atexit@plt+0x436fe0> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44d718 <__cxa_atexit@plt+0x437008> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44d6e8 <__cxa_atexit@plt+0x436fd8> │ │ │ │ - ldr r3, [pc, #40] @ 44d6f8 <__cxa_atexit@plt+0x436fe8> │ │ │ │ + beq 44d710 <__cxa_atexit@plt+0x437000> │ │ │ │ + ldr r3, [pc, #40] @ 44d720 <__cxa_atexit@plt+0x437010> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44d6fc <__cxa_atexit@plt+0x436fec> │ │ │ │ + ldr r3, [pc, #32] @ 44d724 <__cxa_atexit@plt+0x437014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r1, r1, #120 @ 0x78 │ │ │ │ - cmpeq sp, #136, 20 @ 0x88000 │ │ │ │ + orreq r1, r1, #80 @ 0x50 │ │ │ │ + cmpeq sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #12, 28 @ 0xc0 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44d78c <__cxa_atexit@plt+0x43707c> │ │ │ │ - ldr lr, [pc, #88] @ 44d794 <__cxa_atexit@plt+0x437084> │ │ │ │ + bhi 44d7b4 <__cxa_atexit@plt+0x4370a4> │ │ │ │ + ldr lr, [pc, #88] @ 44d7bc <__cxa_atexit@plt+0x4370ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d780 <__cxa_atexit@plt+0x437070> │ │ │ │ + beq 44d7a8 <__cxa_atexit@plt+0x437098> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 44d798 <__cxa_atexit@plt+0x437088> │ │ │ │ + ldr r3, [pc, #44] @ 44d7c0 <__cxa_atexit@plt+0x4370b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, #140, 26 @ 0x2300 │ │ │ │ + cmpeq sp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44d7c8 <__cxa_atexit@plt+0x4370b8> │ │ │ │ + ldr r3, [pc, #20] @ 44d7f0 <__cxa_atexit@plt+0x4370e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44d838 <__cxa_atexit@plt+0x437128> │ │ │ │ - ldr r2, [pc, #96] @ 44d850 <__cxa_atexit@plt+0x437140> │ │ │ │ + bcc 44d860 <__cxa_atexit@plt+0x437150> │ │ │ │ + ldr r2, [pc, #96] @ 44d878 <__cxa_atexit@plt+0x437168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44d854 <__cxa_atexit@plt+0x437144> │ │ │ │ + ldr r1, [pc, #92] @ 44d87c <__cxa_atexit@plt+0x43716c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44d858 <__cxa_atexit@plt+0x437148> │ │ │ │ + ldr r0, [pc, #88] @ 44d880 <__cxa_atexit@plt+0x437170> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1104961,1154 +1104971,1154 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44d85c <__cxa_atexit@plt+0x43714c> │ │ │ │ + ldr r3, [pc, #28] @ 44d884 <__cxa_atexit@plt+0x437174> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r1, #8, 4 @ 0x80000000 │ │ │ │ - orreq r0, r1, #24, 14 @ 0x600000 │ │ │ │ - orreq r0, r1, #12, 4 @ 0xc0000000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r1, #224, 2 @ 0x38 │ │ │ │ + orreq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ + orreq r0, r1, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44d8f8 <__cxa_atexit@plt+0x4371e8> │ │ │ │ - ldr r2, [pc, #108] @ 44d900 <__cxa_atexit@plt+0x4371f0> │ │ │ │ + bhi 44d920 <__cxa_atexit@plt+0x437210> │ │ │ │ + ldr r2, [pc, #108] @ 44d928 <__cxa_atexit@plt+0x437218> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 44d904 <__cxa_atexit@plt+0x4371f4> │ │ │ │ + ldr r1, [pc, #100] @ 44d92c <__cxa_atexit@plt+0x43721c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 44d8cc <__cxa_atexit@plt+0x4371bc> │ │ │ │ + beq 44d8f4 <__cxa_atexit@plt+0x4371e4> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 44d8e0 <__cxa_atexit@plt+0x4371d0> │ │ │ │ + bne 44d908 <__cxa_atexit@plt+0x4371f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 44d908 <__cxa_atexit@plt+0x4371f8> │ │ │ │ + ldr r7, [pc, #32] @ 44d930 <__cxa_atexit@plt+0x437220> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 44d90c <__cxa_atexit@plt+0x4371fc> │ │ │ │ + ldr r0, [pc, #24] @ 44d934 <__cxa_atexit@plt+0x437224> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r0, r1, #112 @ 0x70 │ │ │ │ - cmpeq sp, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq sp, #68, 14 @ 0x1100000 │ │ │ │ - cmpeq sp, #32, 14 @ 0x800000 │ │ │ │ + orreq r0, r1, #72 @ 0x48 │ │ │ │ + cmpeq sp, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq sp, #28, 14 @ 0x700000 │ │ │ │ + cmpeq sp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44d93c <__cxa_atexit@plt+0x43722c> │ │ │ │ + bne 44d964 <__cxa_atexit@plt+0x437254> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 44d954 <__cxa_atexit@plt+0x437244> │ │ │ │ + ldr r7, [pc, #16] @ 44d97c <__cxa_atexit@plt+0x43726c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 44d958 <__cxa_atexit@plt+0x437248> │ │ │ │ + ldr r0, [pc, #8] @ 44d980 <__cxa_atexit@plt+0x437270> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ - cmpeq sp, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq sp, #92, 2 │ │ │ │ + cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq sp, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq sp, #52, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44d998 <__cxa_atexit@plt+0x437288> │ │ │ │ - ldr r2, [pc, #32] @ 44d9a0 <__cxa_atexit@plt+0x437290> │ │ │ │ + bhi 44d9c0 <__cxa_atexit@plt+0x4372b0> │ │ │ │ + ldr r2, [pc, #32] @ 44d9c8 <__cxa_atexit@plt+0x4372b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ 44d9a4 <__cxa_atexit@plt+0x437294> │ │ │ │ + ldr r7, [pc, #20] @ 44d9cc <__cxa_atexit@plt+0x4372bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r0, r1, #236, 2 @ 0x3b │ │ │ │ - cmpeq sp, #4, 2 │ │ │ │ + orreq r0, r1, #196, 2 @ 0x31 │ │ │ │ + cmpeq sp, #220 @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 44da1c <__cxa_atexit@plt+0x43730c> │ │ │ │ + ldr r3, [pc, #96] @ 44da44 <__cxa_atexit@plt+0x437334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44da04 <__cxa_atexit@plt+0x4372f4> │ │ │ │ + beq 44da2c <__cxa_atexit@plt+0x43731c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44da0c <__cxa_atexit@plt+0x4372fc> │ │ │ │ - ldr r2, [pc, #64] @ 44da20 <__cxa_atexit@plt+0x437310> │ │ │ │ + bcc 44da34 <__cxa_atexit@plt+0x437324> │ │ │ │ + ldr r2, [pc, #64] @ 44da48 <__cxa_atexit@plt+0x437338> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 44da24 <__cxa_atexit@plt+0x437314> │ │ │ │ + ldr r1, [pc, #60] @ 44da4c <__cxa_atexit@plt+0x43733c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r1, [r6, #4]! │ │ │ │ stm r5, {r2, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmpeq sp, #132 @ 0x84 │ │ │ │ + cmpeq sp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44da70 <__cxa_atexit@plt+0x437360> │ │ │ │ - ldr r2, [pc, #44] @ 44da7c <__cxa_atexit@plt+0x43736c> │ │ │ │ + bcc 44da98 <__cxa_atexit@plt+0x437388> │ │ │ │ + ldr r2, [pc, #44] @ 44daa4 <__cxa_atexit@plt+0x437394> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 44da80 <__cxa_atexit@plt+0x437370> │ │ │ │ + ldr r1, [pc, #40] @ 44daa8 <__cxa_atexit@plt+0x437398> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmpeq sp, #20 │ │ │ │ + cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 44dab4 <__cxa_atexit@plt+0x4373a4> │ │ │ │ + ldr r3, [pc, #28] @ 44dadc <__cxa_atexit@plt+0x4373cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 44dab8 <__cxa_atexit@plt+0x4373a8> │ │ │ │ + ldr r3, [pc, #16] @ 44dae0 <__cxa_atexit@plt+0x4373d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ + b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r0, r1, #156, 6 @ 0x70000002 │ │ │ │ - cmpeq sp, #208, 30 @ 0x340 │ │ │ │ + orreq r0, r1, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq sp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 44db38 <__cxa_atexit@plt+0x437428> │ │ │ │ + ldr r3, [pc, #104] @ 44db60 <__cxa_atexit@plt+0x437450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 44db14 <__cxa_atexit@plt+0x437404> │ │ │ │ + beq 44db3c <__cxa_atexit@plt+0x43742c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44db1c <__cxa_atexit@plt+0x43740c> │ │ │ │ + bne 44db44 <__cxa_atexit@plt+0x437434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44db28 <__cxa_atexit@plt+0x437418> │ │ │ │ - ldr r2, [pc, #64] @ 44db3c <__cxa_atexit@plt+0x43742c> │ │ │ │ + bcc 44db50 <__cxa_atexit@plt+0x437440> │ │ │ │ + ldr r2, [pc, #64] @ 44db64 <__cxa_atexit@plt+0x437454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq pc, r0, #0, 30 │ │ │ │ - cmpeq sp, #76, 30 @ 0x130 │ │ │ │ + orreq pc, r0, #216, 28 @ 0xd80 │ │ │ │ + cmpeq sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44db88 <__cxa_atexit@plt+0x437478> │ │ │ │ + bne 44dbb0 <__cxa_atexit@plt+0x4374a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 44db94 <__cxa_atexit@plt+0x437484> │ │ │ │ - ldr r2, [pc, #52] @ 44dba4 <__cxa_atexit@plt+0x437494> │ │ │ │ + bcc 44dbbc <__cxa_atexit@plt+0x4374ac> │ │ │ │ + ldr r2, [pc, #52] @ 44dbcc <__cxa_atexit@plt+0x4374bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq pc, r0, #140, 28 @ 0x8c0 │ │ │ │ - cmpeq sp, #32, 30 @ 0x80 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq pc, r0, #100, 28 @ 0x640 │ │ │ │ + cmpeq sp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 44dc10 <__cxa_atexit@plt+0x437500> │ │ │ │ + bhi 44dc38 <__cxa_atexit@plt+0x437528> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44dc1c <__cxa_atexit@plt+0x43750c> │ │ │ │ - ldr r2, [pc, #76] @ 44dc2c <__cxa_atexit@plt+0x43751c> │ │ │ │ + bcc 44dc44 <__cxa_atexit@plt+0x437534> │ │ │ │ + ldr r2, [pc, #76] @ 44dc54 <__cxa_atexit@plt+0x437544> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 44dc30 <__cxa_atexit@plt+0x437520> │ │ │ │ + ldr lr, [pc, #72] @ 44dc58 <__cxa_atexit@plt+0x437548> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #60] @ 44dc34 <__cxa_atexit@plt+0x437524> │ │ │ │ + ldr r8, [pc, #60] @ 44dc5c <__cxa_atexit@plt+0x43754c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ stmib r5, {r0, r1} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq sp, #68, 28 @ 0x440 │ │ │ │ + cmpeq sp, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq sp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44dc64 <__cxa_atexit@plt+0x437554> │ │ │ │ + ldr r3, [pc, #24] @ 44dc8c <__cxa_atexit@plt+0x43757c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44dc5c <__cxa_atexit@plt+0x43754c> │ │ │ │ - b 44dc74 <__cxa_atexit@plt+0x437564> │ │ │ │ + beq 44dc84 <__cxa_atexit@plt+0x437574> │ │ │ │ + b 44dc9c <__cxa_atexit@plt+0x43758c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sp, #20, 28 @ 0x140 │ │ │ │ + cmpeq sp, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44dcb8 <__cxa_atexit@plt+0x4375a8> │ │ │ │ - ldr r3, [pc, #220] @ 44dd64 <__cxa_atexit@plt+0x437654> │ │ │ │ + bne 44dce0 <__cxa_atexit@plt+0x4375d0> │ │ │ │ + ldr r3, [pc, #220] @ 44dd8c <__cxa_atexit@plt+0x43767c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44dd30 <__cxa_atexit@plt+0x437620> │ │ │ │ - ldr r3, [pc, #200] @ 44dd68 <__cxa_atexit@plt+0x437658> │ │ │ │ + beq 44dd58 <__cxa_atexit@plt+0x437648> │ │ │ │ + ldr r3, [pc, #200] @ 44dd90 <__cxa_atexit@plt+0x437680> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #196] @ 44dd6c <__cxa_atexit@plt+0x43765c> │ │ │ │ + ldr r2, [pc, #196] @ 44dd94 <__cxa_atexit@plt+0x437684> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + b 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44dd38 <__cxa_atexit@plt+0x437628> │ │ │ │ + bhi 44dd60 <__cxa_atexit@plt+0x437650> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44dd40 <__cxa_atexit@plt+0x437630> │ │ │ │ - ldr r1, [pc, #140] @ 44dd70 <__cxa_atexit@plt+0x437660> │ │ │ │ + bcc 44dd68 <__cxa_atexit@plt+0x437658> │ │ │ │ + ldr r1, [pc, #140] @ 44dd98 <__cxa_atexit@plt+0x437688> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 44dd74 <__cxa_atexit@plt+0x437664> │ │ │ │ + ldr r0, [pc, #136] @ 44dd9c <__cxa_atexit@plt+0x43768c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #132] @ 44dd78 <__cxa_atexit@plt+0x437668> │ │ │ │ + ldr lr, [pc, #132] @ 44dda0 <__cxa_atexit@plt+0x437690> │ │ │ │ add lr, pc, lr │ │ │ │ stmib r5, {r1, r8} │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #120] @ 44dd7c <__cxa_atexit@plt+0x43766c> │ │ │ │ + ldr r0, [pc, #120] @ 44dda4 <__cxa_atexit@plt+0x437694> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 44dd48 <__cxa_atexit@plt+0x437638> │ │ │ │ + b 44dd70 <__cxa_atexit@plt+0x437660> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ - ldr r7, [pc, #12] @ 44dd60 <__cxa_atexit@plt+0x437650> │ │ │ │ + ldr r7, [pc, #12] @ 44dd88 <__cxa_atexit@plt+0x437678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #184, 24 @ 0xb800 │ │ │ │ + cmpeq sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq sp, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq sp, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xffffd458 │ │ │ │ @ instruction: 0xffffcdf4 │ │ │ │ - cmpeq sp, #116, 8 @ 0x74000000 │ │ │ │ - orreq pc, r0, #52, 24 @ 0x3400 │ │ │ │ - cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq sp, #76, 8 @ 0x4c000000 │ │ │ │ + orreq pc, r0, #12, 24 @ 0xc00 │ │ │ │ + cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44ddac <__cxa_atexit@plt+0x43769c> │ │ │ │ + ldr r3, [pc, #24] @ 44ddd4 <__cxa_atexit@plt+0x4376c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 44ddb0 <__cxa_atexit@plt+0x4376a0> │ │ │ │ + ldr r2, [pc, #20] @ 44ddd8 <__cxa_atexit@plt+0x4376c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + b 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #176, 4 │ │ │ │ - cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sp, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 44ddec <__cxa_atexit@plt+0x4376dc> │ │ │ │ + ldr r3, [pc, #36] @ 44de14 <__cxa_atexit@plt+0x437704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 44dde0 <__cxa_atexit@plt+0x4376d0> │ │ │ │ + beq 44de08 <__cxa_atexit@plt+0x4376f8> │ │ │ │ mov r7, r8 │ │ │ │ - b 44ddfc <__cxa_atexit@plt+0x4376ec> │ │ │ │ + b 44de24 <__cxa_atexit@plt+0x437714> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq sp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44de58 <__cxa_atexit@plt+0x437748> │ │ │ │ + bne 44de80 <__cxa_atexit@plt+0x437770> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #496] @ 44e00c <__cxa_atexit@plt+0x4378fc> │ │ │ │ + ldr r2, [pc, #496] @ 44e034 <__cxa_atexit@plt+0x437924> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44defc <__cxa_atexit@plt+0x4377ec> │ │ │ │ + beq 44df24 <__cxa_atexit@plt+0x437814> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ - bne 44df08 <__cxa_atexit@plt+0x4377f8> │ │ │ │ - ldr r3, [pc, #464] @ 44e014 <__cxa_atexit@plt+0x437904> │ │ │ │ + bne 44df30 <__cxa_atexit@plt+0x437820> │ │ │ │ + ldr r3, [pc, #464] @ 44e03c <__cxa_atexit@plt+0x43792c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #460] @ 44e018 <__cxa_atexit@plt+0x437908> │ │ │ │ + ldr r8, [pc, #460] @ 44e040 <__cxa_atexit@plt+0x437930> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 785e58 <__cxa_atexit@plt+0x76f748> │ │ │ │ + b 785e98 <__cxa_atexit@plt+0x76f788> │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ - ldr r2, [pc, #396] @ 44dff4 <__cxa_atexit@plt+0x4378e4> │ │ │ │ + ldr r2, [pc, #396] @ 44e01c <__cxa_atexit@plt+0x43790c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ stm r3, {r1, r2} │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 44df84 <__cxa_atexit@plt+0x437874> │ │ │ │ - ldr r3, [pc, #368] @ 44dff8 <__cxa_atexit@plt+0x4378e8> │ │ │ │ + bhi 44dfac <__cxa_atexit@plt+0x43789c> │ │ │ │ + ldr r3, [pc, #368] @ 44e020 <__cxa_atexit@plt+0x437910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ stm r5, {r3, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44dfa4 <__cxa_atexit@plt+0x437894> │ │ │ │ - ldr r1, [pc, #376] @ 44e01c <__cxa_atexit@plt+0x43790c> │ │ │ │ + bcc 44dfcc <__cxa_atexit@plt+0x4378bc> │ │ │ │ + ldr r1, [pc, #376] @ 44e044 <__cxa_atexit@plt+0x437934> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #372] @ 44e020 <__cxa_atexit@plt+0x437910> │ │ │ │ + ldr r0, [pc, #372] @ 44e048 <__cxa_atexit@plt+0x437938> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #368] @ 44e024 <__cxa_atexit@plt+0x437914> │ │ │ │ + ldr lr, [pc, #368] @ 44e04c <__cxa_atexit@plt+0x43793c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #364] @ 44e028 <__cxa_atexit@plt+0x437918> │ │ │ │ + ldr ip, [pc, #364] @ 44e050 <__cxa_atexit@plt+0x437940> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #352] @ 44e02c <__cxa_atexit@plt+0x43791c> │ │ │ │ + ldr r0, [pc, #352] @ 44e054 <__cxa_atexit@plt+0x437944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r5, lr, #1 │ │ │ │ str r5, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, ip, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44dfcc <__cxa_atexit@plt+0x4378bc> │ │ │ │ + bhi 44dff4 <__cxa_atexit@plt+0x4378e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44dfd4 <__cxa_atexit@plt+0x4378c4> │ │ │ │ - ldr r1, [pc, #252] @ 44e030 <__cxa_atexit@plt+0x437920> │ │ │ │ + bcc 44dffc <__cxa_atexit@plt+0x4378ec> │ │ │ │ + ldr r1, [pc, #252] @ 44e058 <__cxa_atexit@plt+0x437948> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #248] @ 44e034 <__cxa_atexit@plt+0x437924> │ │ │ │ + ldr r0, [pc, #248] @ 44e05c <__cxa_atexit@plt+0x43794c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #244] @ 44e038 <__cxa_atexit@plt+0x437928> │ │ │ │ + ldr lr, [pc, #244] @ 44e060 <__cxa_atexit@plt+0x437950> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #228] @ 44e03c <__cxa_atexit@plt+0x43792c> │ │ │ │ + ldr r0, [pc, #228] @ 44e064 <__cxa_atexit@plt+0x437954> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r5, [pc, #120] @ 44e004 <__cxa_atexit@plt+0x4378f4> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r5, [pc, #120] @ 44e02c <__cxa_atexit@plt+0x43791c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #116] @ 44e008 <__cxa_atexit@plt+0x4378f8> │ │ │ │ + ldr r7, [pc, #116] @ 44e030 <__cxa_atexit@plt+0x437920> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 44dffc <__cxa_atexit@plt+0x4378ec> │ │ │ │ + ldr r6, [pc, #80] @ 44e024 <__cxa_atexit@plt+0x437914> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #76] @ 44e000 <__cxa_atexit@plt+0x4378f0> │ │ │ │ + ldr r7, [pc, #76] @ 44e028 <__cxa_atexit@plt+0x437918> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 44dfdc <__cxa_atexit@plt+0x4378cc> │ │ │ │ + b 44e004 <__cxa_atexit@plt+0x4378f4> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ - ldr r7, [pc, #40] @ 44e010 <__cxa_atexit@plt+0x437900> │ │ │ │ + ldr r7, [pc, #40] @ 44e038 <__cxa_atexit@plt+0x437928> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ @ instruction: 0xffffd9c4 │ │ │ │ - cmpeq sp, #196 @ 0xc4 │ │ │ │ - cmpeq sp, #88, 20 @ 0x58000 │ │ │ │ - cmpeq sp, #228 @ 0xe4 │ │ │ │ - cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq sp, #156 @ 0x9c │ │ │ │ + cmpeq sp, #48, 20 @ 0x30000 │ │ │ │ + cmpeq sp, #188 @ 0xbc │ │ │ │ + cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmpeq sp, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sp, #252, 18 @ 0x3f0000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq sp, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xffffd298 │ │ │ │ @ instruction: 0xffffcc34 │ │ │ │ - cmpeq sp, #188, 2 @ 0x2f │ │ │ │ - cmpeq sp, #172, 4 @ 0xc000000a │ │ │ │ - orreq pc, r0, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq sp, #148, 2 @ 0x25 │ │ │ │ + cmpeq sp, #132, 4 @ 0x40000008 │ │ │ │ + orreq pc, r0, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffd208 │ │ │ │ @ instruction: 0xffffcba4 │ │ │ │ - cmpeq sp, #36, 4 @ 0x40000002 │ │ │ │ - orreq pc, r0, #224, 18 @ 0x380000 │ │ │ │ - cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sp, #252, 2 @ 0x3f │ │ │ │ + orreq pc, r0, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq sp, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ - bne 44e074 <__cxa_atexit@plt+0x437964> │ │ │ │ - ldr r3, [pc, #184] @ 44e118 <__cxa_atexit@plt+0x437a08> │ │ │ │ + bne 44e09c <__cxa_atexit@plt+0x43798c> │ │ │ │ + ldr r3, [pc, #184] @ 44e140 <__cxa_atexit@plt+0x437a30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [pc, #176] @ 44e11c <__cxa_atexit@plt+0x437a0c> │ │ │ │ + ldr r8, [pc, #176] @ 44e144 <__cxa_atexit@plt+0x437a34> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 785e58 <__cxa_atexit@plt+0x76f748> │ │ │ │ + b 785e98 <__cxa_atexit@plt+0x76f788> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44e0ec <__cxa_atexit@plt+0x4379dc> │ │ │ │ + bhi 44e114 <__cxa_atexit@plt+0x437a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44e0f4 <__cxa_atexit@plt+0x4379e4> │ │ │ │ - ldr r1, [pc, #128] @ 44e120 <__cxa_atexit@plt+0x437a10> │ │ │ │ + bcc 44e11c <__cxa_atexit@plt+0x437a0c> │ │ │ │ + ldr r1, [pc, #128] @ 44e148 <__cxa_atexit@plt+0x437a38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #124] @ 44e124 <__cxa_atexit@plt+0x437a14> │ │ │ │ + ldr r0, [pc, #124] @ 44e14c <__cxa_atexit@plt+0x437a3c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #120] @ 44e128 <__cxa_atexit@plt+0x437a18> │ │ │ │ + ldr lr, [pc, #120] @ 44e150 <__cxa_atexit@plt+0x437a40> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #104] @ 44e12c <__cxa_atexit@plt+0x437a1c> │ │ │ │ + ldr r0, [pc, #104] @ 44e154 <__cxa_atexit@plt+0x437a44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r3, r6 │ │ │ │ - b 44e0fc <__cxa_atexit@plt+0x4379ec> │ │ │ │ + b 44e124 <__cxa_atexit@plt+0x437a14> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #12] @ 44e114 <__cxa_atexit@plt+0x437a04> │ │ │ │ + ldr r7, [pc, #12] @ 44e13c <__cxa_atexit@plt+0x437a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #4, 18 @ 0x10000 │ │ │ │ + cmpeq sp, #220, 16 @ 0xdc0000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xffffd09c │ │ │ │ @ instruction: 0xffffca38 │ │ │ │ - cmpeq sp, #184 @ 0xb8 │ │ │ │ - orreq pc, r0, #116, 16 @ 0x740000 │ │ │ │ - cmpeq sp, #28, 18 @ 0x70000 │ │ │ │ + cmpeq sp, #144 @ 0x90 │ │ │ │ + orreq pc, r0, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44e190 <__cxa_atexit@plt+0x437a80> │ │ │ │ + bne 44e1b8 <__cxa_atexit@plt+0x437aa8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #248] @ 44e250 <__cxa_atexit@plt+0x437b40> │ │ │ │ + ldr r2, [pc, #248] @ 44e278 <__cxa_atexit@plt+0x437b68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 44e20c <__cxa_atexit@plt+0x437afc> │ │ │ │ - ldr r2, [pc, #224] @ 44e254 <__cxa_atexit@plt+0x437b44> │ │ │ │ + beq 44e234 <__cxa_atexit@plt+0x437b24> │ │ │ │ + ldr r2, [pc, #224] @ 44e27c <__cxa_atexit@plt+0x437b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r7, [r3, #7] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e21c <__cxa_atexit@plt+0x437b0c> │ │ │ │ - b 44e2b0 <__cxa_atexit@plt+0x437ba0> │ │ │ │ + beq 44e244 <__cxa_atexit@plt+0x437b34> │ │ │ │ + b 44e2d8 <__cxa_atexit@plt+0x437bc8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44e224 <__cxa_atexit@plt+0x437b14> │ │ │ │ + bhi 44e24c <__cxa_atexit@plt+0x437b3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44e22c <__cxa_atexit@plt+0x437b1c> │ │ │ │ - ldr r1, [pc, #156] @ 44e258 <__cxa_atexit@plt+0x437b48> │ │ │ │ + bcc 44e254 <__cxa_atexit@plt+0x437b44> │ │ │ │ + ldr r1, [pc, #156] @ 44e280 <__cxa_atexit@plt+0x437b70> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #152] @ 44e25c <__cxa_atexit@plt+0x437b4c> │ │ │ │ + ldr r0, [pc, #152] @ 44e284 <__cxa_atexit@plt+0x437b74> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #148] @ 44e260 <__cxa_atexit@plt+0x437b50> │ │ │ │ + ldr lr, [pc, #148] @ 44e288 <__cxa_atexit@plt+0x437b78> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #132] @ 44e264 <__cxa_atexit@plt+0x437b54> │ │ │ │ + ldr r0, [pc, #132] @ 44e28c <__cxa_atexit@plt+0x437b7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 44e234 <__cxa_atexit@plt+0x437b24> │ │ │ │ + b 44e25c <__cxa_atexit@plt+0x437b4c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ - ldr r7, [pc, #12] @ 44e24c <__cxa_atexit@plt+0x437b3c> │ │ │ │ + ldr r7, [pc, #12] @ 44e274 <__cxa_atexit@plt+0x437b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffffcf80 │ │ │ │ @ instruction: 0xffffc91c │ │ │ │ - cmpeq sp, #156, 30 @ 0x270 │ │ │ │ - orreq pc, r0, #88, 14 @ 0x1600000 │ │ │ │ - cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq sp, #116, 30 @ 0x1d0 │ │ │ │ + orreq pc, r0, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 44e2a0 <__cxa_atexit@plt+0x437b90> │ │ │ │ + ldr r2, [pc, #28] @ 44e2c8 <__cxa_atexit@plt+0x437bb8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e298 <__cxa_atexit@plt+0x437b88> │ │ │ │ - b 44e2b0 <__cxa_atexit@plt+0x437ba0> │ │ │ │ + beq 44e2c0 <__cxa_atexit@plt+0x437bb0> │ │ │ │ + b 44e2d8 <__cxa_atexit@plt+0x437bc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44e334 <__cxa_atexit@plt+0x437c24> │ │ │ │ + bne 44e35c <__cxa_atexit@plt+0x437c4c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44e358 <__cxa_atexit@plt+0x437c48> │ │ │ │ + bhi 44e380 <__cxa_atexit@plt+0x437c70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44e360 <__cxa_atexit@plt+0x437c50> │ │ │ │ - ldr r1, [pc, #160] @ 44e388 <__cxa_atexit@plt+0x437c78> │ │ │ │ + bcc 44e388 <__cxa_atexit@plt+0x437c78> │ │ │ │ + ldr r1, [pc, #160] @ 44e3b0 <__cxa_atexit@plt+0x437ca0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #156] @ 44e38c <__cxa_atexit@plt+0x437c7c> │ │ │ │ + ldr r0, [pc, #156] @ 44e3b4 <__cxa_atexit@plt+0x437ca4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #152] @ 44e390 <__cxa_atexit@plt+0x437c80> │ │ │ │ + ldr lr, [pc, #152] @ 44e3b8 <__cxa_atexit@plt+0x437ca8> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r2, #16] │ │ │ │ str r8, [r2, #20] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #136] @ 44e394 <__cxa_atexit@plt+0x437c84> │ │ │ │ + ldr r0, [pc, #136] @ 44e3bc <__cxa_atexit@plt+0x437cac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r3, [pc, #68] @ 44e380 <__cxa_atexit@plt+0x437c70> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r3, [pc, #68] @ 44e3a8 <__cxa_atexit@plt+0x437c98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e350 <__cxa_atexit@plt+0x437c40> │ │ │ │ - b 44e3a4 <__cxa_atexit@plt+0x437c94> │ │ │ │ + beq 44e378 <__cxa_atexit@plt+0x437c68> │ │ │ │ + b 44e3cc <__cxa_atexit@plt+0x437cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 44e368 <__cxa_atexit@plt+0x437c58> │ │ │ │ + b 44e390 <__cxa_atexit@plt+0x437c80> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #16] @ 44e384 <__cxa_atexit@plt+0x437c74> │ │ │ │ + ldr r7, [pc, #16] @ 44e3ac <__cxa_atexit@plt+0x437c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xffffce54 │ │ │ │ @ instruction: 0xffffc7f0 │ │ │ │ - cmpeq sp, #112, 28 @ 0x700 │ │ │ │ - orreq pc, r0, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq sp, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq sp, #72, 28 @ 0x480 │ │ │ │ + orreq pc, r0, #4, 12 @ 0x400000 │ │ │ │ + cmpeq sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44e42c <__cxa_atexit@plt+0x437d1c> │ │ │ │ + bne 44e454 <__cxa_atexit@plt+0x437d44> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44e4cc <__cxa_atexit@plt+0x437dbc> │ │ │ │ + bhi 44e4f4 <__cxa_atexit@plt+0x437de4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 44e4e8 <__cxa_atexit@plt+0x437dd8> │ │ │ │ - ldr r1, [pc, #368] @ 44e54c <__cxa_atexit@plt+0x437e3c> │ │ │ │ + bcc 44e510 <__cxa_atexit@plt+0x437e00> │ │ │ │ + ldr r1, [pc, #368] @ 44e574 <__cxa_atexit@plt+0x437e64> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #364] @ 44e550 <__cxa_atexit@plt+0x437e40> │ │ │ │ + ldr r0, [pc, #364] @ 44e578 <__cxa_atexit@plt+0x437e68> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #360] @ 44e554 <__cxa_atexit@plt+0x437e44> │ │ │ │ + ldr lr, [pc, #360] @ 44e57c <__cxa_atexit@plt+0x437e6c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #344] @ 44e558 <__cxa_atexit@plt+0x437e48> │ │ │ │ + ldr r0, [pc, #344] @ 44e580 <__cxa_atexit@plt+0x437e70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r2, [pc, #244] @ 44e528 <__cxa_atexit@plt+0x437e18> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r2, [pc, #244] @ 44e550 <__cxa_atexit@plt+0x437e40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #16]! │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44e4d4 <__cxa_atexit@plt+0x437dc4> │ │ │ │ - ldr r3, [pc, #204] @ 44e52c <__cxa_atexit@plt+0x437e1c> │ │ │ │ + bhi 44e4fc <__cxa_atexit@plt+0x437dec> │ │ │ │ + ldr r3, [pc, #204] @ 44e554 <__cxa_atexit@plt+0x437e44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #8]! │ │ │ │ str sl, [r2, #4] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44e508 <__cxa_atexit@plt+0x437df8> │ │ │ │ - ldr r2, [pc, #184] @ 44e53c <__cxa_atexit@plt+0x437e2c> │ │ │ │ + bcc 44e530 <__cxa_atexit@plt+0x437e20> │ │ │ │ + ldr r2, [pc, #184] @ 44e564 <__cxa_atexit@plt+0x437e54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #180] @ 44e540 <__cxa_atexit@plt+0x437e30> │ │ │ │ + ldr r1, [pc, #180] @ 44e568 <__cxa_atexit@plt+0x437e58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #176] @ 44e544 <__cxa_atexit@plt+0x437e34> │ │ │ │ + ldr r0, [pc, #176] @ 44e56c <__cxa_atexit@plt+0x437e5c> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r2, r8} │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r2, [pc, #164] @ 44e548 <__cxa_atexit@plt+0x437e38> │ │ │ │ + ldr r2, [pc, #164] @ 44e570 <__cxa_atexit@plt+0x437e60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r2, r6 │ │ │ │ - b 44e4f0 <__cxa_atexit@plt+0x437de0> │ │ │ │ - ldr r7, [pc, #88] @ 44e534 <__cxa_atexit@plt+0x437e24> │ │ │ │ + b 44e518 <__cxa_atexit@plt+0x437e08> │ │ │ │ + ldr r7, [pc, #88] @ 44e55c <__cxa_atexit@plt+0x437e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ - ldr r7, [pc, #60] @ 44e538 <__cxa_atexit@plt+0x437e28> │ │ │ │ + ldr r7, [pc, #60] @ 44e560 <__cxa_atexit@plt+0x437e50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 44e530 <__cxa_atexit@plt+0x437e20> │ │ │ │ + ldr r7, [pc, #32] @ 44e558 <__cxa_atexit@plt+0x437e48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xffffd3ec │ │ │ │ - cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq sp, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq sp, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq sp, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffccb8 │ │ │ │ @ instruction: 0xffffc654 │ │ │ │ - cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ - orreq pc, r0, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq sp, #172, 24 @ 0xac00 │ │ │ │ + orreq pc, r0, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffcd60 │ │ │ │ @ instruction: 0xffffc6fc │ │ │ │ - cmpeq sp, #124, 26 @ 0x1f00 │ │ │ │ - orreq pc, r0, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq sp, #84, 26 @ 0x1500 │ │ │ │ + orreq pc, r0, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44e590 <__cxa_atexit@plt+0x437e80> │ │ │ │ - ldr r2, [pc, #28] @ 44e59c <__cxa_atexit@plt+0x437e8c> │ │ │ │ + bcc 44e5b8 <__cxa_atexit@plt+0x437ea8> │ │ │ │ + ldr r2, [pc, #28] @ 44e5c4 <__cxa_atexit@plt+0x437eb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq pc, r0, #140, 8 @ 0x8c000000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq pc, r0, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44e5d4 <__cxa_atexit@plt+0x437ec4> │ │ │ │ - ldr r2, [pc, #28] @ 44e5e0 <__cxa_atexit@plt+0x437ed0> │ │ │ │ + bcc 44e5fc <__cxa_atexit@plt+0x437eec> │ │ │ │ + ldr r2, [pc, #28] @ 44e608 <__cxa_atexit@plt+0x437ef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq pc, r0, #72, 8 @ 0x48000000 │ │ │ │ - cmpeq sp, #172, 22 @ 0x2b000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq pc, r0, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44e65c <__cxa_atexit@plt+0x437f4c> │ │ │ │ - ldr r2, [pc, #92] @ 44e668 <__cxa_atexit@plt+0x437f58> │ │ │ │ + bhi 44e684 <__cxa_atexit@plt+0x437f74> │ │ │ │ + ldr r2, [pc, #92] @ 44e690 <__cxa_atexit@plt+0x437f80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e654 <__cxa_atexit@plt+0x437f44> │ │ │ │ - ldr r3, [pc, #72] @ 44e66c <__cxa_atexit@plt+0x437f5c> │ │ │ │ + beq 44e67c <__cxa_atexit@plt+0x437f6c> │ │ │ │ + ldr r3, [pc, #72] @ 44e694 <__cxa_atexit@plt+0x437f84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e654 <__cxa_atexit@plt+0x437f44> │ │ │ │ - ldr r3, [pc, #52] @ 44e670 <__cxa_atexit@plt+0x437f60> │ │ │ │ + beq 44e67c <__cxa_atexit@plt+0x437f6c> │ │ │ │ + ldr r3, [pc, #52] @ 44e698 <__cxa_atexit@plt+0x437f88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44e674 <__cxa_atexit@plt+0x437f64> │ │ │ │ + ldr r3, [pc, #40] @ 44e69c <__cxa_atexit@plt+0x437f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r0, r1, #4, 2 │ │ │ │ - cmpeq sp, #28, 22 @ 0x7000 │ │ │ │ + orreq r0, r1, #220 @ 0xdc │ │ │ │ + cmpeq sp, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44e6c4 <__cxa_atexit@plt+0x437fb4> │ │ │ │ + ldr r3, [pc, #56] @ 44e6ec <__cxa_atexit@plt+0x437fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e6bc <__cxa_atexit@plt+0x437fac> │ │ │ │ - ldr r3, [pc, #36] @ 44e6c8 <__cxa_atexit@plt+0x437fb8> │ │ │ │ + beq 44e6e4 <__cxa_atexit@plt+0x437fd4> │ │ │ │ + ldr r3, [pc, #36] @ 44e6f0 <__cxa_atexit@plt+0x437fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44e6cc <__cxa_atexit@plt+0x437fbc> │ │ │ │ + ldr r3, [pc, #24] @ 44e6f4 <__cxa_atexit@plt+0x437fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r0, r1, #156 @ 0x9c │ │ │ │ - cmpeq sp, #196, 20 @ 0xc4000 │ │ │ │ + orreq r0, r1, #116 @ 0x74 │ │ │ │ + cmpeq sp, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44e6fc <__cxa_atexit@plt+0x437fec> │ │ │ │ + ldr r3, [pc, #24] @ 44e724 <__cxa_atexit@plt+0x438014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44e700 <__cxa_atexit@plt+0x437ff0> │ │ │ │ + ldr r3, [pc, #12] @ 44e728 <__cxa_atexit@plt+0x438018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r0, r1, #92 @ 0x5c │ │ │ │ - cmpeq sp, #144, 20 @ 0x90000 │ │ │ │ + orreq r0, r1, #52 @ 0x34 │ │ │ │ + cmpeq sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44e79c <__cxa_atexit@plt+0x43808c> │ │ │ │ + ldr r7, [pc, #132] @ 44e7c4 <__cxa_atexit@plt+0x4380b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44e778 <__cxa_atexit@plt+0x438068> │ │ │ │ - ldr r3, [pc, #116] @ 44e7a0 <__cxa_atexit@plt+0x438090> │ │ │ │ + beq 44e7a0 <__cxa_atexit@plt+0x438090> │ │ │ │ + ldr r3, [pc, #116] @ 44e7c8 <__cxa_atexit@plt+0x4380b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e784 <__cxa_atexit@plt+0x438074> │ │ │ │ + beq 44e7ac <__cxa_atexit@plt+0x43809c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44e794 <__cxa_atexit@plt+0x438084> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44e7bc <__cxa_atexit@plt+0x4380ac> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44e78c <__cxa_atexit@plt+0x43807c> │ │ │ │ - ldr r3, [pc, #68] @ 44e7a4 <__cxa_atexit@plt+0x438094> │ │ │ │ + beq 44e7b4 <__cxa_atexit@plt+0x4380a4> │ │ │ │ + ldr r3, [pc, #68] @ 44e7cc <__cxa_atexit@plt+0x4380bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44e7a8 <__cxa_atexit@plt+0x438098> │ │ │ │ + ldr r3, [pc, #60] @ 44e7d0 <__cxa_atexit@plt+0x4380c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq pc, r0, #232, 30 @ 0x3a0 │ │ │ │ - cmpeq sp, #232, 18 @ 0x3a0000 │ │ │ │ + orreq pc, r0, #192, 30 @ 0x300 │ │ │ │ + cmpeq sp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44e824 <__cxa_atexit@plt+0x438114> │ │ │ │ + ldr r3, [pc, #100] @ 44e84c <__cxa_atexit@plt+0x43813c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e80c <__cxa_atexit@plt+0x4380fc> │ │ │ │ + beq 44e834 <__cxa_atexit@plt+0x438124> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44e81c <__cxa_atexit@plt+0x43810c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44e844 <__cxa_atexit@plt+0x438134> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44e814 <__cxa_atexit@plt+0x438104> │ │ │ │ - ldr r3, [pc, #52] @ 44e828 <__cxa_atexit@plt+0x438118> │ │ │ │ + beq 44e83c <__cxa_atexit@plt+0x43812c> │ │ │ │ + ldr r3, [pc, #52] @ 44e850 <__cxa_atexit@plt+0x438140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44e82c <__cxa_atexit@plt+0x43811c> │ │ │ │ + ldr r3, [pc, #44] @ 44e854 <__cxa_atexit@plt+0x438144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r0, #84, 30 @ 0x150 │ │ │ │ - cmpeq sp, #100, 18 @ 0x190000 │ │ │ │ + orreq pc, r0, #44, 30 @ 0xb0 │ │ │ │ + cmpeq sp, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44e880 <__cxa_atexit@plt+0x438170> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44e8a8 <__cxa_atexit@plt+0x438198> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44e878 <__cxa_atexit@plt+0x438168> │ │ │ │ - ldr r3, [pc, #40] @ 44e888 <__cxa_atexit@plt+0x438178> │ │ │ │ + beq 44e8a0 <__cxa_atexit@plt+0x438190> │ │ │ │ + ldr r3, [pc, #40] @ 44e8b0 <__cxa_atexit@plt+0x4381a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44e88c <__cxa_atexit@plt+0x43817c> │ │ │ │ + ldr r3, [pc, #32] @ 44e8b4 <__cxa_atexit@plt+0x4381a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq pc, r0, #232, 28 @ 0xe80 │ │ │ │ - cmpeq sp, #248, 16 @ 0xf80000 │ │ │ │ + orreq pc, r0, #192, 28 @ 0xc00 │ │ │ │ + cmpeq sp, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #124, 24 @ 0x7c00 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44e938 <__cxa_atexit@plt+0x438228> │ │ │ │ - ldr lr, [pc, #116] @ 44e940 <__cxa_atexit@plt+0x438230> │ │ │ │ + bhi 44e960 <__cxa_atexit@plt+0x438250> │ │ │ │ + ldr lr, [pc, #116] @ 44e968 <__cxa_atexit@plt+0x438258> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e92c <__cxa_atexit@plt+0x43821c> │ │ │ │ - ldr r3, [pc, #80] @ 44e944 <__cxa_atexit@plt+0x438234> │ │ │ │ + beq 44e954 <__cxa_atexit@plt+0x438244> │ │ │ │ + ldr r3, [pc, #80] @ 44e96c <__cxa_atexit@plt+0x43825c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e92c <__cxa_atexit@plt+0x43821c> │ │ │ │ + beq 44e954 <__cxa_atexit@plt+0x438244> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44e948 <__cxa_atexit@plt+0x438238> │ │ │ │ + ldr r3, [pc, #48] @ 44e970 <__cxa_atexit@plt+0x438260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #220, 22 @ 0x37000 │ │ │ │ + cmpeq sp, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44e9a0 <__cxa_atexit@plt+0x438290> │ │ │ │ + ldr r3, [pc, #64] @ 44e9c8 <__cxa_atexit@plt+0x4382b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44e998 <__cxa_atexit@plt+0x438288> │ │ │ │ + beq 44e9c0 <__cxa_atexit@plt+0x4382b0> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44e9a4 <__cxa_atexit@plt+0x438294> │ │ │ │ + ldr r3, [pc, #32] @ 44e9cc <__cxa_atexit@plt+0x4382bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44e9d4 <__cxa_atexit@plt+0x4382c4> │ │ │ │ + ldr r3, [pc, #20] @ 44e9fc <__cxa_atexit@plt+0x4382ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44ea44 <__cxa_atexit@plt+0x438334> │ │ │ │ - ldr r2, [pc, #96] @ 44ea5c <__cxa_atexit@plt+0x43834c> │ │ │ │ + bcc 44ea6c <__cxa_atexit@plt+0x43835c> │ │ │ │ + ldr r2, [pc, #96] @ 44ea84 <__cxa_atexit@plt+0x438374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44ea60 <__cxa_atexit@plt+0x438350> │ │ │ │ + ldr r1, [pc, #92] @ 44ea88 <__cxa_atexit@plt+0x438378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44ea64 <__cxa_atexit@plt+0x438354> │ │ │ │ + ldr r0, [pc, #88] @ 44ea8c <__cxa_atexit@plt+0x43837c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1106116,294 +1106126,294 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44ea68 <__cxa_atexit@plt+0x438358> │ │ │ │ + ldr r3, [pc, #28] @ 44ea90 <__cxa_atexit@plt+0x438380> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq pc, r0, #252, 30 @ 0x3f0 │ │ │ │ - orreq pc, r0, #12, 10 @ 0x3000000 │ │ │ │ - orreq pc, r0, #0 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq pc, r0, #212, 30 @ 0x350 │ │ │ │ + orreq pc, r0, #228, 8 @ 0xe4000000 │ │ │ │ + orreq lr, r0, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #16, 14 @ 0x400000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44eaf8 <__cxa_atexit@plt+0x4383e8> │ │ │ │ - ldr r2, [pc, #92] @ 44eb04 <__cxa_atexit@plt+0x4383f4> │ │ │ │ + bhi 44eb20 <__cxa_atexit@plt+0x438410> │ │ │ │ + ldr r2, [pc, #92] @ 44eb2c <__cxa_atexit@plt+0x43841c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44eaf0 <__cxa_atexit@plt+0x4383e0> │ │ │ │ - ldr r3, [pc, #72] @ 44eb08 <__cxa_atexit@plt+0x4383f8> │ │ │ │ + beq 44eb18 <__cxa_atexit@plt+0x438408> │ │ │ │ + ldr r3, [pc, #72] @ 44eb30 <__cxa_atexit@plt+0x438420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44eaf0 <__cxa_atexit@plt+0x4383e0> │ │ │ │ - ldr r3, [pc, #52] @ 44eb0c <__cxa_atexit@plt+0x4383fc> │ │ │ │ + beq 44eb18 <__cxa_atexit@plt+0x438408> │ │ │ │ + ldr r3, [pc, #52] @ 44eb34 <__cxa_atexit@plt+0x438424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44eb10 <__cxa_atexit@plt+0x438400> │ │ │ │ + ldr r3, [pc, #40] @ 44eb38 <__cxa_atexit@plt+0x438428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq pc, r0, #104, 24 @ 0x6800 │ │ │ │ - cmpeq sp, #128, 12 @ 0x8000000 │ │ │ │ + orreq pc, r0, #64, 24 @ 0x4000 │ │ │ │ + cmpeq sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44eb60 <__cxa_atexit@plt+0x438450> │ │ │ │ + ldr r3, [pc, #56] @ 44eb88 <__cxa_atexit@plt+0x438478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44eb58 <__cxa_atexit@plt+0x438448> │ │ │ │ - ldr r3, [pc, #36] @ 44eb64 <__cxa_atexit@plt+0x438454> │ │ │ │ + beq 44eb80 <__cxa_atexit@plt+0x438470> │ │ │ │ + ldr r3, [pc, #36] @ 44eb8c <__cxa_atexit@plt+0x43847c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44eb68 <__cxa_atexit@plt+0x438458> │ │ │ │ + ldr r3, [pc, #24] @ 44eb90 <__cxa_atexit@plt+0x438480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r0, #0, 24 │ │ │ │ - cmpeq sp, #40, 12 @ 0x2800000 │ │ │ │ + orreq pc, r0, #216, 22 @ 0x36000 │ │ │ │ + cmpeq sp, #0, 12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44eb98 <__cxa_atexit@plt+0x438488> │ │ │ │ + ldr r3, [pc, #24] @ 44ebc0 <__cxa_atexit@plt+0x4384b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44eb9c <__cxa_atexit@plt+0x43848c> │ │ │ │ + ldr r3, [pc, #12] @ 44ebc4 <__cxa_atexit@plt+0x4384b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq pc, r0, #192, 22 @ 0x30000 │ │ │ │ - cmpeq sp, #244, 10 @ 0x3d000000 │ │ │ │ + orreq pc, r0, #152, 22 @ 0x26000 │ │ │ │ + cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44ec38 <__cxa_atexit@plt+0x438528> │ │ │ │ + ldr r7, [pc, #132] @ 44ec60 <__cxa_atexit@plt+0x438550> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44ec14 <__cxa_atexit@plt+0x438504> │ │ │ │ - ldr r3, [pc, #116] @ 44ec3c <__cxa_atexit@plt+0x43852c> │ │ │ │ + beq 44ec3c <__cxa_atexit@plt+0x43852c> │ │ │ │ + ldr r3, [pc, #116] @ 44ec64 <__cxa_atexit@plt+0x438554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ec20 <__cxa_atexit@plt+0x438510> │ │ │ │ + beq 44ec48 <__cxa_atexit@plt+0x438538> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44ec30 <__cxa_atexit@plt+0x438520> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44ec58 <__cxa_atexit@plt+0x438548> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44ec28 <__cxa_atexit@plt+0x438518> │ │ │ │ - ldr r3, [pc, #68] @ 44ec40 <__cxa_atexit@plt+0x438530> │ │ │ │ + beq 44ec50 <__cxa_atexit@plt+0x438540> │ │ │ │ + ldr r3, [pc, #68] @ 44ec68 <__cxa_atexit@plt+0x438558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44ec44 <__cxa_atexit@plt+0x438534> │ │ │ │ + ldr r3, [pc, #60] @ 44ec6c <__cxa_atexit@plt+0x43855c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq pc, r0, #76, 22 @ 0x13000 │ │ │ │ - cmpeq sp, #76, 10 @ 0x13000000 │ │ │ │ + orreq pc, r0, #36, 22 @ 0x9000 │ │ │ │ + cmpeq sp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44ecc0 <__cxa_atexit@plt+0x4385b0> │ │ │ │ + ldr r3, [pc, #100] @ 44ece8 <__cxa_atexit@plt+0x4385d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44eca8 <__cxa_atexit@plt+0x438598> │ │ │ │ + beq 44ecd0 <__cxa_atexit@plt+0x4385c0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44ecb8 <__cxa_atexit@plt+0x4385a8> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44ece0 <__cxa_atexit@plt+0x4385d0> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44ecb0 <__cxa_atexit@plt+0x4385a0> │ │ │ │ - ldr r3, [pc, #52] @ 44ecc4 <__cxa_atexit@plt+0x4385b4> │ │ │ │ + beq 44ecd8 <__cxa_atexit@plt+0x4385c8> │ │ │ │ + ldr r3, [pc, #52] @ 44ecec <__cxa_atexit@plt+0x4385dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44ecc8 <__cxa_atexit@plt+0x4385b8> │ │ │ │ + ldr r3, [pc, #44] @ 44ecf0 <__cxa_atexit@plt+0x4385e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r0, #184, 20 @ 0xb8000 │ │ │ │ - cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ + orreq pc, r0, #144, 20 @ 0x90000 │ │ │ │ + cmpeq sp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44ed1c <__cxa_atexit@plt+0x43860c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44ed44 <__cxa_atexit@plt+0x438634> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44ed14 <__cxa_atexit@plt+0x438604> │ │ │ │ - ldr r3, [pc, #40] @ 44ed24 <__cxa_atexit@plt+0x438614> │ │ │ │ + beq 44ed3c <__cxa_atexit@plt+0x43862c> │ │ │ │ + ldr r3, [pc, #40] @ 44ed4c <__cxa_atexit@plt+0x43863c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44ed28 <__cxa_atexit@plt+0x438618> │ │ │ │ + ldr r3, [pc, #32] @ 44ed50 <__cxa_atexit@plt+0x438640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq pc, r0, #76, 20 @ 0x4c000 │ │ │ │ - cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + orreq pc, r0, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44edd4 <__cxa_atexit@plt+0x4386c4> │ │ │ │ - ldr lr, [pc, #116] @ 44eddc <__cxa_atexit@plt+0x4386cc> │ │ │ │ + bhi 44edfc <__cxa_atexit@plt+0x4386ec> │ │ │ │ + ldr lr, [pc, #116] @ 44ee04 <__cxa_atexit@plt+0x4386f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44edc8 <__cxa_atexit@plt+0x4386b8> │ │ │ │ - ldr r3, [pc, #80] @ 44ede0 <__cxa_atexit@plt+0x4386d0> │ │ │ │ + beq 44edf0 <__cxa_atexit@plt+0x4386e0> │ │ │ │ + ldr r3, [pc, #80] @ 44ee08 <__cxa_atexit@plt+0x4386f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44edc8 <__cxa_atexit@plt+0x4386b8> │ │ │ │ + beq 44edf0 <__cxa_atexit@plt+0x4386e0> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44ede4 <__cxa_atexit@plt+0x4386d4> │ │ │ │ + ldr r3, [pc, #48] @ 44ee0c <__cxa_atexit@plt+0x4386fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq sp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44ee3c <__cxa_atexit@plt+0x43872c> │ │ │ │ + ldr r3, [pc, #64] @ 44ee64 <__cxa_atexit@plt+0x438754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44ee34 <__cxa_atexit@plt+0x438724> │ │ │ │ + beq 44ee5c <__cxa_atexit@plt+0x43874c> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44ee40 <__cxa_atexit@plt+0x438730> │ │ │ │ + ldr r3, [pc, #32] @ 44ee68 <__cxa_atexit@plt+0x438758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44ee70 <__cxa_atexit@plt+0x438760> │ │ │ │ + ldr r3, [pc, #20] @ 44ee98 <__cxa_atexit@plt+0x438788> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44eee0 <__cxa_atexit@plt+0x4387d0> │ │ │ │ - ldr r2, [pc, #96] @ 44eef8 <__cxa_atexit@plt+0x4387e8> │ │ │ │ + bcc 44ef08 <__cxa_atexit@plt+0x4387f8> │ │ │ │ + ldr r2, [pc, #96] @ 44ef20 <__cxa_atexit@plt+0x438810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44eefc <__cxa_atexit@plt+0x4387ec> │ │ │ │ + ldr r1, [pc, #92] @ 44ef24 <__cxa_atexit@plt+0x438814> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44ef00 <__cxa_atexit@plt+0x4387f0> │ │ │ │ + ldr r0, [pc, #88] @ 44ef28 <__cxa_atexit@plt+0x438818> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1106411,93 +1106421,93 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44ef04 <__cxa_atexit@plt+0x4387f4> │ │ │ │ + ldr r3, [pc, #28] @ 44ef2c <__cxa_atexit@plt+0x43881c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq pc, r0, #96, 22 @ 0x18000 │ │ │ │ - orreq pc, r0, #112 @ 0x70 │ │ │ │ - orreq lr, r0, #100, 22 @ 0x19000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq pc, r0, #56, 22 @ 0xe000 │ │ │ │ + orreq pc, r0, #72 @ 0x48 │ │ │ │ + orreq lr, r0, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #192, 22 @ 0x30000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44efb0 <__cxa_atexit@plt+0x4388a0> │ │ │ │ - ldr lr, [pc, #152] @ 44efd8 <__cxa_atexit@plt+0x4388c8> │ │ │ │ + bhi 44efd8 <__cxa_atexit@plt+0x4388c8> │ │ │ │ + ldr lr, [pc, #152] @ 44f000 <__cxa_atexit@plt+0x4388f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44efb8 <__cxa_atexit@plt+0x4388a8> │ │ │ │ + bhi 44efe0 <__cxa_atexit@plt+0x4388d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 44efc0 <__cxa_atexit@plt+0x4388b0> │ │ │ │ - ldr r3, [pc, #96] @ 44efdc <__cxa_atexit@plt+0x4388cc> │ │ │ │ + bcc 44efe8 <__cxa_atexit@plt+0x4388d8> │ │ │ │ + ldr r3, [pc, #96] @ 44f004 <__cxa_atexit@plt+0x4388f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #92] @ 44efe0 <__cxa_atexit@plt+0x4388d0> │ │ │ │ + ldr lr, [pc, #92] @ 44f008 <__cxa_atexit@plt+0x4388f8> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #80] @ 44efe4 <__cxa_atexit@plt+0x4388d4> │ │ │ │ + ldr r8, [pc, #80] @ 44f00c <__cxa_atexit@plt+0x4388fc> │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ sub r7, r2, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 44efc8 <__cxa_atexit@plt+0x4388b8> │ │ │ │ + b 44eff0 <__cxa_atexit@plt+0x4388e0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe9ec │ │ │ │ @ instruction: 0xffffecbc │ │ │ │ - cmpeq sp, #156 @ 0x9c │ │ │ │ - cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #116 @ 0x74 │ │ │ │ + cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44f064 <__cxa_atexit@plt+0x438954> │ │ │ │ - ldr lr, [pc, #96] @ 44f070 <__cxa_atexit@plt+0x438960> │ │ │ │ + bcc 44f08c <__cxa_atexit@plt+0x43897c> │ │ │ │ + ldr lr, [pc, #96] @ 44f098 <__cxa_atexit@plt+0x438988> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 44f074 <__cxa_atexit@plt+0x438964> │ │ │ │ + ldr r8, [pc, #92] @ 44f09c <__cxa_atexit@plt+0x43898c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 44f078 <__cxa_atexit@plt+0x438968> │ │ │ │ + ldr r9, [pc, #88] @ 44f0a0 <__cxa_atexit@plt+0x438990> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1106507,286 +1106517,286 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq sp, #20, 2 │ │ │ │ + cmpeq sp, #236 @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44f0f4 <__cxa_atexit@plt+0x4389e4> │ │ │ │ - ldr r2, [pc, #92] @ 44f100 <__cxa_atexit@plt+0x4389f0> │ │ │ │ + bhi 44f11c <__cxa_atexit@plt+0x438a0c> │ │ │ │ + ldr r2, [pc, #92] @ 44f128 <__cxa_atexit@plt+0x438a18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f0ec <__cxa_atexit@plt+0x4389dc> │ │ │ │ - ldr r3, [pc, #72] @ 44f104 <__cxa_atexit@plt+0x4389f4> │ │ │ │ + beq 44f114 <__cxa_atexit@plt+0x438a04> │ │ │ │ + ldr r3, [pc, #72] @ 44f12c <__cxa_atexit@plt+0x438a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f0ec <__cxa_atexit@plt+0x4389dc> │ │ │ │ - ldr r3, [pc, #52] @ 44f108 <__cxa_atexit@plt+0x4389f8> │ │ │ │ + beq 44f114 <__cxa_atexit@plt+0x438a04> │ │ │ │ + ldr r3, [pc, #52] @ 44f130 <__cxa_atexit@plt+0x438a20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44f10c <__cxa_atexit@plt+0x4389fc> │ │ │ │ + ldr r3, [pc, #40] @ 44f134 <__cxa_atexit@plt+0x438a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq pc, r0, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq sp, #132 @ 0x84 │ │ │ │ + orreq pc, r0, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq sp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44f15c <__cxa_atexit@plt+0x438a4c> │ │ │ │ + ldr r3, [pc, #56] @ 44f184 <__cxa_atexit@plt+0x438a74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f154 <__cxa_atexit@plt+0x438a44> │ │ │ │ - ldr r3, [pc, #36] @ 44f160 <__cxa_atexit@plt+0x438a50> │ │ │ │ + beq 44f17c <__cxa_atexit@plt+0x438a6c> │ │ │ │ + ldr r3, [pc, #36] @ 44f188 <__cxa_atexit@plt+0x438a78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44f164 <__cxa_atexit@plt+0x438a54> │ │ │ │ + ldr r3, [pc, #24] @ 44f18c <__cxa_atexit@plt+0x438a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r0, #4, 12 @ 0x400000 │ │ │ │ - cmpeq sp, #44 @ 0x2c │ │ │ │ + orreq pc, r0, #220, 10 @ 0x37000000 │ │ │ │ + cmpeq sp, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44f194 <__cxa_atexit@plt+0x438a84> │ │ │ │ + ldr r3, [pc, #24] @ 44f1bc <__cxa_atexit@plt+0x438aac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44f198 <__cxa_atexit@plt+0x438a88> │ │ │ │ + ldr r3, [pc, #12] @ 44f1c0 <__cxa_atexit@plt+0x438ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq pc, r0, #196, 10 @ 0x31000000 │ │ │ │ - cmpeq sp, #248, 30 @ 0x3e0 │ │ │ │ + orreq pc, r0, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq sp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44f234 <__cxa_atexit@plt+0x438b24> │ │ │ │ + ldr r7, [pc, #132] @ 44f25c <__cxa_atexit@plt+0x438b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44f210 <__cxa_atexit@plt+0x438b00> │ │ │ │ - ldr r3, [pc, #116] @ 44f238 <__cxa_atexit@plt+0x438b28> │ │ │ │ + beq 44f238 <__cxa_atexit@plt+0x438b28> │ │ │ │ + ldr r3, [pc, #116] @ 44f260 <__cxa_atexit@plt+0x438b50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f21c <__cxa_atexit@plt+0x438b0c> │ │ │ │ + beq 44f244 <__cxa_atexit@plt+0x438b34> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f22c <__cxa_atexit@plt+0x438b1c> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f254 <__cxa_atexit@plt+0x438b44> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f224 <__cxa_atexit@plt+0x438b14> │ │ │ │ - ldr r3, [pc, #68] @ 44f23c <__cxa_atexit@plt+0x438b2c> │ │ │ │ + beq 44f24c <__cxa_atexit@plt+0x438b3c> │ │ │ │ + ldr r3, [pc, #68] @ 44f264 <__cxa_atexit@plt+0x438b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44f240 <__cxa_atexit@plt+0x438b30> │ │ │ │ + ldr r3, [pc, #60] @ 44f268 <__cxa_atexit@plt+0x438b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq pc, r0, #80, 10 @ 0x14000000 │ │ │ │ - cmpeq sp, #80, 30 @ 0x140 │ │ │ │ + orreq pc, r0, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44f2bc <__cxa_atexit@plt+0x438bac> │ │ │ │ + ldr r3, [pc, #100] @ 44f2e4 <__cxa_atexit@plt+0x438bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f2a4 <__cxa_atexit@plt+0x438b94> │ │ │ │ + beq 44f2cc <__cxa_atexit@plt+0x438bbc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f2b4 <__cxa_atexit@plt+0x438ba4> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f2dc <__cxa_atexit@plt+0x438bcc> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f2ac <__cxa_atexit@plt+0x438b9c> │ │ │ │ - ldr r3, [pc, #52] @ 44f2c0 <__cxa_atexit@plt+0x438bb0> │ │ │ │ + beq 44f2d4 <__cxa_atexit@plt+0x438bc4> │ │ │ │ + ldr r3, [pc, #52] @ 44f2e8 <__cxa_atexit@plt+0x438bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44f2c4 <__cxa_atexit@plt+0x438bb4> │ │ │ │ + ldr r3, [pc, #44] @ 44f2ec <__cxa_atexit@plt+0x438bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r0, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq sp, #204, 28 @ 0xcc0 │ │ │ │ + orreq pc, r0, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq sp, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f318 <__cxa_atexit@plt+0x438c08> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f340 <__cxa_atexit@plt+0x438c30> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f310 <__cxa_atexit@plt+0x438c00> │ │ │ │ - ldr r3, [pc, #40] @ 44f320 <__cxa_atexit@plt+0x438c10> │ │ │ │ + beq 44f338 <__cxa_atexit@plt+0x438c28> │ │ │ │ + ldr r3, [pc, #40] @ 44f348 <__cxa_atexit@plt+0x438c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44f324 <__cxa_atexit@plt+0x438c14> │ │ │ │ + ldr r3, [pc, #32] @ 44f34c <__cxa_atexit@plt+0x438c3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq pc, r0, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq sp, #96, 28 @ 0x600 │ │ │ │ + orreq pc, r0, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq sp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #228, 2 @ 0x39 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44f3d0 <__cxa_atexit@plt+0x438cc0> │ │ │ │ - ldr lr, [pc, #116] @ 44f3d8 <__cxa_atexit@plt+0x438cc8> │ │ │ │ + bhi 44f3f8 <__cxa_atexit@plt+0x438ce8> │ │ │ │ + ldr lr, [pc, #116] @ 44f400 <__cxa_atexit@plt+0x438cf0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f3c4 <__cxa_atexit@plt+0x438cb4> │ │ │ │ - ldr r3, [pc, #80] @ 44f3dc <__cxa_atexit@plt+0x438ccc> │ │ │ │ + beq 44f3ec <__cxa_atexit@plt+0x438cdc> │ │ │ │ + ldr r3, [pc, #80] @ 44f404 <__cxa_atexit@plt+0x438cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f3c4 <__cxa_atexit@plt+0x438cb4> │ │ │ │ + beq 44f3ec <__cxa_atexit@plt+0x438cdc> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44f3e0 <__cxa_atexit@plt+0x438cd0> │ │ │ │ + ldr r3, [pc, #48] @ 44f408 <__cxa_atexit@plt+0x438cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #68, 2 │ │ │ │ + cmpeq sp, #28, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44f438 <__cxa_atexit@plt+0x438d28> │ │ │ │ + ldr r3, [pc, #64] @ 44f460 <__cxa_atexit@plt+0x438d50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f430 <__cxa_atexit@plt+0x438d20> │ │ │ │ + beq 44f458 <__cxa_atexit@plt+0x438d48> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44f43c <__cxa_atexit@plt+0x438d2c> │ │ │ │ + ldr r3, [pc, #32] @ 44f464 <__cxa_atexit@plt+0x438d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #232 @ 0xe8 │ │ │ │ + cmpeq sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44f46c <__cxa_atexit@plt+0x438d5c> │ │ │ │ + ldr r3, [pc, #20] @ 44f494 <__cxa_atexit@plt+0x438d84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44f4dc <__cxa_atexit@plt+0x438dcc> │ │ │ │ - ldr r2, [pc, #96] @ 44f4f4 <__cxa_atexit@plt+0x438de4> │ │ │ │ + bcc 44f504 <__cxa_atexit@plt+0x438df4> │ │ │ │ + ldr r2, [pc, #96] @ 44f51c <__cxa_atexit@plt+0x438e0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44f4f8 <__cxa_atexit@plt+0x438de8> │ │ │ │ + ldr r1, [pc, #92] @ 44f520 <__cxa_atexit@plt+0x438e10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44f4fc <__cxa_atexit@plt+0x438dec> │ │ │ │ + ldr r0, [pc, #88] @ 44f524 <__cxa_atexit@plt+0x438e14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1106794,294 +1106804,294 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44f500 <__cxa_atexit@plt+0x438df0> │ │ │ │ + ldr r3, [pc, #28] @ 44f528 <__cxa_atexit@plt+0x438e18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq pc, r0, #100, 10 @ 0x19000000 │ │ │ │ - orreq lr, r0, #116, 20 @ 0x74000 │ │ │ │ - orreq lr, r0, #104, 10 @ 0x1a000000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq pc, r0, #60, 10 @ 0xf000000 │ │ │ │ + orreq lr, r0, #76, 20 @ 0x4c000 │ │ │ │ + orreq lr, r0, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44f590 <__cxa_atexit@plt+0x438e80> │ │ │ │ - ldr r2, [pc, #92] @ 44f59c <__cxa_atexit@plt+0x438e8c> │ │ │ │ + bhi 44f5b8 <__cxa_atexit@plt+0x438ea8> │ │ │ │ + ldr r2, [pc, #92] @ 44f5c4 <__cxa_atexit@plt+0x438eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f588 <__cxa_atexit@plt+0x438e78> │ │ │ │ - ldr r3, [pc, #72] @ 44f5a0 <__cxa_atexit@plt+0x438e90> │ │ │ │ + beq 44f5b0 <__cxa_atexit@plt+0x438ea0> │ │ │ │ + ldr r3, [pc, #72] @ 44f5c8 <__cxa_atexit@plt+0x438eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f588 <__cxa_atexit@plt+0x438e78> │ │ │ │ - ldr r3, [pc, #52] @ 44f5a4 <__cxa_atexit@plt+0x438e94> │ │ │ │ + beq 44f5b0 <__cxa_atexit@plt+0x438ea0> │ │ │ │ + ldr r3, [pc, #52] @ 44f5cc <__cxa_atexit@plt+0x438ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44f5a8 <__cxa_atexit@plt+0x438e98> │ │ │ │ + ldr r3, [pc, #40] @ 44f5d0 <__cxa_atexit@plt+0x438ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq pc, r0, #208, 2 @ 0x34 │ │ │ │ - cmpeq sp, #232, 22 @ 0x3a000 │ │ │ │ + orreq pc, r0, #168, 2 @ 0x2a │ │ │ │ + cmpeq sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44f5f8 <__cxa_atexit@plt+0x438ee8> │ │ │ │ + ldr r3, [pc, #56] @ 44f620 <__cxa_atexit@plt+0x438f10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f5f0 <__cxa_atexit@plt+0x438ee0> │ │ │ │ - ldr r3, [pc, #36] @ 44f5fc <__cxa_atexit@plt+0x438eec> │ │ │ │ + beq 44f618 <__cxa_atexit@plt+0x438f08> │ │ │ │ + ldr r3, [pc, #36] @ 44f624 <__cxa_atexit@plt+0x438f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44f600 <__cxa_atexit@plt+0x438ef0> │ │ │ │ + ldr r3, [pc, #24] @ 44f628 <__cxa_atexit@plt+0x438f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r0, #104, 2 │ │ │ │ - cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ + orreq pc, r0, #64, 2 │ │ │ │ + cmpeq sp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44f630 <__cxa_atexit@plt+0x438f20> │ │ │ │ + ldr r3, [pc, #24] @ 44f658 <__cxa_atexit@plt+0x438f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44f634 <__cxa_atexit@plt+0x438f24> │ │ │ │ + ldr r3, [pc, #12] @ 44f65c <__cxa_atexit@plt+0x438f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq pc, r0, #40, 2 │ │ │ │ - cmpeq sp, #92, 22 @ 0x17000 │ │ │ │ + orreq pc, r0, #0, 2 │ │ │ │ + cmpeq sp, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44f6d0 <__cxa_atexit@plt+0x438fc0> │ │ │ │ + ldr r7, [pc, #132] @ 44f6f8 <__cxa_atexit@plt+0x438fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44f6ac <__cxa_atexit@plt+0x438f9c> │ │ │ │ - ldr r3, [pc, #116] @ 44f6d4 <__cxa_atexit@plt+0x438fc4> │ │ │ │ + beq 44f6d4 <__cxa_atexit@plt+0x438fc4> │ │ │ │ + ldr r3, [pc, #116] @ 44f6fc <__cxa_atexit@plt+0x438fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f6b8 <__cxa_atexit@plt+0x438fa8> │ │ │ │ + beq 44f6e0 <__cxa_atexit@plt+0x438fd0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f6c8 <__cxa_atexit@plt+0x438fb8> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f6f0 <__cxa_atexit@plt+0x438fe0> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f6c0 <__cxa_atexit@plt+0x438fb0> │ │ │ │ - ldr r3, [pc, #68] @ 44f6d8 <__cxa_atexit@plt+0x438fc8> │ │ │ │ + beq 44f6e8 <__cxa_atexit@plt+0x438fd8> │ │ │ │ + ldr r3, [pc, #68] @ 44f700 <__cxa_atexit@plt+0x438ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44f6dc <__cxa_atexit@plt+0x438fcc> │ │ │ │ + ldr r3, [pc, #60] @ 44f704 <__cxa_atexit@plt+0x438ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq pc, r0, #180 @ 0xb4 │ │ │ │ - cmpeq sp, #180, 20 @ 0xb4000 │ │ │ │ + orreq pc, r0, #140 @ 0x8c │ │ │ │ + cmpeq sp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44f758 <__cxa_atexit@plt+0x439048> │ │ │ │ + ldr r3, [pc, #100] @ 44f780 <__cxa_atexit@plt+0x439070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f740 <__cxa_atexit@plt+0x439030> │ │ │ │ + beq 44f768 <__cxa_atexit@plt+0x439058> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f750 <__cxa_atexit@plt+0x439040> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f778 <__cxa_atexit@plt+0x439068> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f748 <__cxa_atexit@plt+0x439038> │ │ │ │ - ldr r3, [pc, #52] @ 44f75c <__cxa_atexit@plt+0x43904c> │ │ │ │ + beq 44f770 <__cxa_atexit@plt+0x439060> │ │ │ │ + ldr r3, [pc, #52] @ 44f784 <__cxa_atexit@plt+0x439074> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44f760 <__cxa_atexit@plt+0x439050> │ │ │ │ + ldr r3, [pc, #44] @ 44f788 <__cxa_atexit@plt+0x439078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r0, #32 │ │ │ │ - cmpeq sp, #48, 20 @ 0x30000 │ │ │ │ + orreq lr, r0, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44f7b4 <__cxa_atexit@plt+0x4390a4> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44f7dc <__cxa_atexit@plt+0x4390cc> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f7ac <__cxa_atexit@plt+0x43909c> │ │ │ │ - ldr r3, [pc, #40] @ 44f7bc <__cxa_atexit@plt+0x4390ac> │ │ │ │ + beq 44f7d4 <__cxa_atexit@plt+0x4390c4> │ │ │ │ + ldr r3, [pc, #40] @ 44f7e4 <__cxa_atexit@plt+0x4390d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44f7c0 <__cxa_atexit@plt+0x4390b0> │ │ │ │ + ldr r3, [pc, #32] @ 44f7e8 <__cxa_atexit@plt+0x4390d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq lr, r0, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ + orreq lr, r0, #140, 30 @ 0x230 │ │ │ │ + cmpeq sp, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #72, 26 @ 0x1200 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44f86c <__cxa_atexit@plt+0x43915c> │ │ │ │ - ldr lr, [pc, #116] @ 44f874 <__cxa_atexit@plt+0x439164> │ │ │ │ + bhi 44f894 <__cxa_atexit@plt+0x439184> │ │ │ │ + ldr lr, [pc, #116] @ 44f89c <__cxa_atexit@plt+0x43918c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f860 <__cxa_atexit@plt+0x439150> │ │ │ │ - ldr r3, [pc, #80] @ 44f878 <__cxa_atexit@plt+0x439168> │ │ │ │ + beq 44f888 <__cxa_atexit@plt+0x439178> │ │ │ │ + ldr r3, [pc, #80] @ 44f8a0 <__cxa_atexit@plt+0x439190> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f860 <__cxa_atexit@plt+0x439150> │ │ │ │ + beq 44f888 <__cxa_atexit@plt+0x439178> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44f87c <__cxa_atexit@plt+0x43916c> │ │ │ │ + ldr r3, [pc, #48] @ 44f8a4 <__cxa_atexit@plt+0x439194> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #168, 24 @ 0xa800 │ │ │ │ + cmpeq sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44f8d4 <__cxa_atexit@plt+0x4391c4> │ │ │ │ + ldr r3, [pc, #64] @ 44f8fc <__cxa_atexit@plt+0x4391ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44f8cc <__cxa_atexit@plt+0x4391bc> │ │ │ │ + beq 44f8f4 <__cxa_atexit@plt+0x4391e4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44f8d8 <__cxa_atexit@plt+0x4391c8> │ │ │ │ + ldr r3, [pc, #32] @ 44f900 <__cxa_atexit@plt+0x4391f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44f908 <__cxa_atexit@plt+0x4391f8> │ │ │ │ + ldr r3, [pc, #20] @ 44f930 <__cxa_atexit@plt+0x439220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44f978 <__cxa_atexit@plt+0x439268> │ │ │ │ - ldr r2, [pc, #96] @ 44f990 <__cxa_atexit@plt+0x439280> │ │ │ │ + bcc 44f9a0 <__cxa_atexit@plt+0x439290> │ │ │ │ + ldr r2, [pc, #96] @ 44f9b8 <__cxa_atexit@plt+0x4392a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44f994 <__cxa_atexit@plt+0x439284> │ │ │ │ + ldr r1, [pc, #92] @ 44f9bc <__cxa_atexit@plt+0x4392ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44f998 <__cxa_atexit@plt+0x439288> │ │ │ │ + ldr r0, [pc, #88] @ 44f9c0 <__cxa_atexit@plt+0x4392b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1107089,294 +1107099,294 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44f99c <__cxa_atexit@plt+0x43928c> │ │ │ │ + ldr r3, [pc, #28] @ 44f9c4 <__cxa_atexit@plt+0x4392b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq pc, r0, #200 @ 0xc8 │ │ │ │ - orreq lr, r0, #216, 10 @ 0x36000000 │ │ │ │ - orreq lr, r0, #204 @ 0xcc │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq pc, r0, #160 @ 0xa0 │ │ │ │ + orreq lr, r0, #176, 10 @ 0x2c000000 │ │ │ │ + orreq lr, r0, #164 @ 0xa4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #220, 14 @ 0x3700000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44fa2c <__cxa_atexit@plt+0x43931c> │ │ │ │ - ldr r2, [pc, #92] @ 44fa38 <__cxa_atexit@plt+0x439328> │ │ │ │ + bhi 44fa54 <__cxa_atexit@plt+0x439344> │ │ │ │ + ldr r2, [pc, #92] @ 44fa60 <__cxa_atexit@plt+0x439350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fa24 <__cxa_atexit@plt+0x439314> │ │ │ │ - ldr r3, [pc, #72] @ 44fa3c <__cxa_atexit@plt+0x43932c> │ │ │ │ + beq 44fa4c <__cxa_atexit@plt+0x43933c> │ │ │ │ + ldr r3, [pc, #72] @ 44fa64 <__cxa_atexit@plt+0x439354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fa24 <__cxa_atexit@plt+0x439314> │ │ │ │ - ldr r3, [pc, #52] @ 44fa40 <__cxa_atexit@plt+0x439330> │ │ │ │ + beq 44fa4c <__cxa_atexit@plt+0x43933c> │ │ │ │ + ldr r3, [pc, #52] @ 44fa68 <__cxa_atexit@plt+0x439358> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 44fa44 <__cxa_atexit@plt+0x439334> │ │ │ │ + ldr r3, [pc, #40] @ 44fa6c <__cxa_atexit@plt+0x43935c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq lr, r0, #52, 26 @ 0xd00 │ │ │ │ - cmpeq sp, #76, 14 @ 0x1300000 │ │ │ │ + orreq lr, r0, #12, 26 @ 0x300 │ │ │ │ + cmpeq sp, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 44fa94 <__cxa_atexit@plt+0x439384> │ │ │ │ + ldr r3, [pc, #56] @ 44fabc <__cxa_atexit@plt+0x4393ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fa8c <__cxa_atexit@plt+0x43937c> │ │ │ │ - ldr r3, [pc, #36] @ 44fa98 <__cxa_atexit@plt+0x439388> │ │ │ │ + beq 44fab4 <__cxa_atexit@plt+0x4393a4> │ │ │ │ + ldr r3, [pc, #36] @ 44fac0 <__cxa_atexit@plt+0x4393b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 44fa9c <__cxa_atexit@plt+0x43938c> │ │ │ │ + ldr r3, [pc, #24] @ 44fac4 <__cxa_atexit@plt+0x4393b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq lr, r0, #204, 24 @ 0xcc00 │ │ │ │ - cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ + orreq lr, r0, #164, 24 @ 0xa400 │ │ │ │ + cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 44facc <__cxa_atexit@plt+0x4393bc> │ │ │ │ + ldr r3, [pc, #24] @ 44faf4 <__cxa_atexit@plt+0x4393e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 44fad0 <__cxa_atexit@plt+0x4393c0> │ │ │ │ + ldr r3, [pc, #12] @ 44faf8 <__cxa_atexit@plt+0x4393e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq lr, r0, #140, 24 @ 0x8c00 │ │ │ │ - cmpeq sp, #192, 12 @ 0xc000000 │ │ │ │ + orreq lr, r0, #100, 24 @ 0x6400 │ │ │ │ + cmpeq sp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 44fb6c <__cxa_atexit@plt+0x43945c> │ │ │ │ + ldr r7, [pc, #132] @ 44fb94 <__cxa_atexit@plt+0x439484> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 44fb48 <__cxa_atexit@plt+0x439438> │ │ │ │ - ldr r3, [pc, #116] @ 44fb70 <__cxa_atexit@plt+0x439460> │ │ │ │ + beq 44fb70 <__cxa_atexit@plt+0x439460> │ │ │ │ + ldr r3, [pc, #116] @ 44fb98 <__cxa_atexit@plt+0x439488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fb54 <__cxa_atexit@plt+0x439444> │ │ │ │ + beq 44fb7c <__cxa_atexit@plt+0x43946c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44fb64 <__cxa_atexit@plt+0x439454> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44fb8c <__cxa_atexit@plt+0x43947c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44fb5c <__cxa_atexit@plt+0x43944c> │ │ │ │ - ldr r3, [pc, #68] @ 44fb74 <__cxa_atexit@plt+0x439464> │ │ │ │ + beq 44fb84 <__cxa_atexit@plt+0x439474> │ │ │ │ + ldr r3, [pc, #68] @ 44fb9c <__cxa_atexit@plt+0x43948c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 44fb78 <__cxa_atexit@plt+0x439468> │ │ │ │ + ldr r3, [pc, #60] @ 44fba0 <__cxa_atexit@plt+0x439490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq lr, r0, #24, 24 @ 0x1800 │ │ │ │ - cmpeq sp, #24, 12 @ 0x1800000 │ │ │ │ + orreq lr, r0, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 44fbf4 <__cxa_atexit@plt+0x4394e4> │ │ │ │ + ldr r3, [pc, #100] @ 44fc1c <__cxa_atexit@plt+0x43950c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fbdc <__cxa_atexit@plt+0x4394cc> │ │ │ │ + beq 44fc04 <__cxa_atexit@plt+0x4394f4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44fbec <__cxa_atexit@plt+0x4394dc> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44fc14 <__cxa_atexit@plt+0x439504> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44fbe4 <__cxa_atexit@plt+0x4394d4> │ │ │ │ - ldr r3, [pc, #52] @ 44fbf8 <__cxa_atexit@plt+0x4394e8> │ │ │ │ + beq 44fc0c <__cxa_atexit@plt+0x4394fc> │ │ │ │ + ldr r3, [pc, #52] @ 44fc20 <__cxa_atexit@plt+0x439510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 44fbfc <__cxa_atexit@plt+0x4394ec> │ │ │ │ + ldr r3, [pc, #44] @ 44fc24 <__cxa_atexit@plt+0x439514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq lr, r0, #132, 22 @ 0x21000 │ │ │ │ - cmpeq sp, #148, 10 @ 0x25000000 │ │ │ │ + orreq lr, r0, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 44fc50 <__cxa_atexit@plt+0x439540> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 44fc78 <__cxa_atexit@plt+0x439568> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44fc48 <__cxa_atexit@plt+0x439538> │ │ │ │ - ldr r3, [pc, #40] @ 44fc58 <__cxa_atexit@plt+0x439548> │ │ │ │ + beq 44fc70 <__cxa_atexit@plt+0x439560> │ │ │ │ + ldr r3, [pc, #40] @ 44fc80 <__cxa_atexit@plt+0x439570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 44fc5c <__cxa_atexit@plt+0x43954c> │ │ │ │ + ldr r3, [pc, #32] @ 44fc84 <__cxa_atexit@plt+0x439574> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq lr, r0, #24, 22 @ 0x6000 │ │ │ │ - cmpeq sp, #40, 10 @ 0xa000000 │ │ │ │ + orreq lr, r0, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq sp, #0, 10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 44fd08 <__cxa_atexit@plt+0x4395f8> │ │ │ │ - ldr lr, [pc, #116] @ 44fd10 <__cxa_atexit@plt+0x439600> │ │ │ │ + bhi 44fd30 <__cxa_atexit@plt+0x439620> │ │ │ │ + ldr lr, [pc, #116] @ 44fd38 <__cxa_atexit@plt+0x439628> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fcfc <__cxa_atexit@plt+0x4395ec> │ │ │ │ - ldr r3, [pc, #80] @ 44fd14 <__cxa_atexit@plt+0x439604> │ │ │ │ + beq 44fd24 <__cxa_atexit@plt+0x439614> │ │ │ │ + ldr r3, [pc, #80] @ 44fd3c <__cxa_atexit@plt+0x43962c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fcfc <__cxa_atexit@plt+0x4395ec> │ │ │ │ + beq 44fd24 <__cxa_atexit@plt+0x439614> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 44fd18 <__cxa_atexit@plt+0x439608> │ │ │ │ + ldr r3, [pc, #48] @ 44fd40 <__cxa_atexit@plt+0x439630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 44fd70 <__cxa_atexit@plt+0x439660> │ │ │ │ + ldr r3, [pc, #64] @ 44fd98 <__cxa_atexit@plt+0x439688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44fd68 <__cxa_atexit@plt+0x439658> │ │ │ │ + beq 44fd90 <__cxa_atexit@plt+0x439680> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 44fd74 <__cxa_atexit@plt+0x439664> │ │ │ │ + ldr r3, [pc, #32] @ 44fd9c <__cxa_atexit@plt+0x43968c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #176, 14 @ 0x2c00000 │ │ │ │ + cmpeq sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 44fda4 <__cxa_atexit@plt+0x439694> │ │ │ │ + ldr r3, [pc, #20] @ 44fdcc <__cxa_atexit@plt+0x4396bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44fe14 <__cxa_atexit@plt+0x439704> │ │ │ │ - ldr r2, [pc, #96] @ 44fe2c <__cxa_atexit@plt+0x43971c> │ │ │ │ + bcc 44fe3c <__cxa_atexit@plt+0x43972c> │ │ │ │ + ldr r2, [pc, #96] @ 44fe54 <__cxa_atexit@plt+0x439744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 44fe30 <__cxa_atexit@plt+0x439720> │ │ │ │ + ldr r1, [pc, #92] @ 44fe58 <__cxa_atexit@plt+0x439748> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 44fe34 <__cxa_atexit@plt+0x439724> │ │ │ │ + ldr r0, [pc, #88] @ 44fe5c <__cxa_atexit@plt+0x43974c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1107384,107 +1107394,107 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44fe38 <__cxa_atexit@plt+0x439728> │ │ │ │ + ldr r3, [pc, #28] @ 44fe60 <__cxa_atexit@plt+0x439750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq lr, r0, #44, 24 @ 0x2c00 │ │ │ │ - orreq lr, r0, #60, 2 │ │ │ │ - orreq sp, r0, #48, 24 @ 0x3000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq lr, r0, #4, 24 @ 0x400 │ │ │ │ + orreq lr, r0, #20, 2 │ │ │ │ + orreq sp, r0, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #24, 24 @ 0x1800 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44ff0c <__cxa_atexit@plt+0x4397fc> │ │ │ │ - ldr lr, [pc, #196] @ 44ff3c <__cxa_atexit@plt+0x43982c> │ │ │ │ + bhi 44ff34 <__cxa_atexit@plt+0x439824> │ │ │ │ + ldr lr, [pc, #196] @ 44ff64 <__cxa_atexit@plt+0x439854> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, sl} │ │ │ │ sub r1, r3, #28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 44ff18 <__cxa_atexit@plt+0x439808> │ │ │ │ + bhi 44ff40 <__cxa_atexit@plt+0x439830> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 44ff20 <__cxa_atexit@plt+0x439810> │ │ │ │ - ldr r5, [pc, #136] @ 44ff44 <__cxa_atexit@plt+0x439834> │ │ │ │ + bcc 44ff48 <__cxa_atexit@plt+0x439838> │ │ │ │ + ldr r5, [pc, #136] @ 44ff6c <__cxa_atexit@plt+0x43985c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #132] @ 44ff48 <__cxa_atexit@plt+0x439838> │ │ │ │ + ldr r0, [pc, #132] @ 44ff70 <__cxa_atexit@plt+0x439860> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #128] @ 44ff4c <__cxa_atexit@plt+0x43983c> │ │ │ │ + ldr lr, [pc, #128] @ 44ff74 <__cxa_atexit@plt+0x439864> │ │ │ │ add lr, pc, lr │ │ │ │ str r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #112] @ 44ff50 <__cxa_atexit@plt+0x439840> │ │ │ │ + ldr r0, [pc, #112] @ 44ff78 <__cxa_atexit@plt+0x439868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 44ff28 <__cxa_atexit@plt+0x439818> │ │ │ │ + b 44ff50 <__cxa_atexit@plt+0x439840> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 44ff40 <__cxa_atexit@plt+0x439830> │ │ │ │ + ldr r7, [pc, #16] @ 44ff68 <__cxa_atexit@plt+0x439858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq sp, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq sp, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xffffb280 │ │ │ │ @ instruction: 0xffffac1c │ │ │ │ - cmpeq sp, #156, 4 @ 0xc0000009 │ │ │ │ - orreq sp, r0, #88, 20 @ 0x58000 │ │ │ │ - cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ + cmpeq sp, #116, 4 @ 0x40000007 │ │ │ │ + orreq sp, r0, #48, 20 @ 0x30000 │ │ │ │ + cmpeq sp, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44ffd0 <__cxa_atexit@plt+0x4398c0> │ │ │ │ - ldr lr, [pc, #96] @ 44ffdc <__cxa_atexit@plt+0x4398cc> │ │ │ │ + bcc 44fff8 <__cxa_atexit@plt+0x4398e8> │ │ │ │ + ldr lr, [pc, #96] @ 450004 <__cxa_atexit@plt+0x4398f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 44ffe0 <__cxa_atexit@plt+0x4398d0> │ │ │ │ + ldr r8, [pc, #92] @ 450008 <__cxa_atexit@plt+0x4398f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 44ffe4 <__cxa_atexit@plt+0x4398d4> │ │ │ │ + ldr r9, [pc, #88] @ 45000c <__cxa_atexit@plt+0x4398fc> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1107494,286 +1107504,286 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sp, #168, 2 @ 0x2a │ │ │ │ + cmpeq sp, #128, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 450060 <__cxa_atexit@plt+0x439950> │ │ │ │ - ldr r2, [pc, #92] @ 45006c <__cxa_atexit@plt+0x43995c> │ │ │ │ + bhi 450088 <__cxa_atexit@plt+0x439978> │ │ │ │ + ldr r2, [pc, #92] @ 450094 <__cxa_atexit@plt+0x439984> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 450058 <__cxa_atexit@plt+0x439948> │ │ │ │ - ldr r3, [pc, #72] @ 450070 <__cxa_atexit@plt+0x439960> │ │ │ │ + beq 450080 <__cxa_atexit@plt+0x439970> │ │ │ │ + ldr r3, [pc, #72] @ 450098 <__cxa_atexit@plt+0x439988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 450058 <__cxa_atexit@plt+0x439948> │ │ │ │ - ldr r3, [pc, #52] @ 450074 <__cxa_atexit@plt+0x439964> │ │ │ │ + beq 450080 <__cxa_atexit@plt+0x439970> │ │ │ │ + ldr r3, [pc, #52] @ 45009c <__cxa_atexit@plt+0x43998c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 450078 <__cxa_atexit@plt+0x439968> │ │ │ │ + ldr r3, [pc, #40] @ 4500a0 <__cxa_atexit@plt+0x439990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq lr, r0, #0, 14 │ │ │ │ - cmpeq sp, #24, 2 │ │ │ │ + orreq lr, r0, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq sp, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 4500c8 <__cxa_atexit@plt+0x4399b8> │ │ │ │ + ldr r3, [pc, #56] @ 4500f0 <__cxa_atexit@plt+0x4399e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4500c0 <__cxa_atexit@plt+0x4399b0> │ │ │ │ - ldr r3, [pc, #36] @ 4500cc <__cxa_atexit@plt+0x4399bc> │ │ │ │ + beq 4500e8 <__cxa_atexit@plt+0x4399d8> │ │ │ │ + ldr r3, [pc, #36] @ 4500f4 <__cxa_atexit@plt+0x4399e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 4500d0 <__cxa_atexit@plt+0x4399c0> │ │ │ │ + ldr r3, [pc, #24] @ 4500f8 <__cxa_atexit@plt+0x4399e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq lr, r0, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq sp, #192 @ 0xc0 │ │ │ │ + orreq lr, r0, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 450100 <__cxa_atexit@plt+0x4399f0> │ │ │ │ + ldr r3, [pc, #24] @ 450128 <__cxa_atexit@plt+0x439a18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 450104 <__cxa_atexit@plt+0x4399f4> │ │ │ │ + ldr r3, [pc, #12] @ 45012c <__cxa_atexit@plt+0x439a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq lr, r0, #88, 12 @ 0x5800000 │ │ │ │ - cmpeq sp, #140 @ 0x8c │ │ │ │ + orreq lr, r0, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sp, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #132] @ 4501a0 <__cxa_atexit@plt+0x439a90> │ │ │ │ + ldr r7, [pc, #132] @ 4501c8 <__cxa_atexit@plt+0x439ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45017c <__cxa_atexit@plt+0x439a6c> │ │ │ │ - ldr r3, [pc, #116] @ 4501a4 <__cxa_atexit@plt+0x439a94> │ │ │ │ + beq 4501a4 <__cxa_atexit@plt+0x439a94> │ │ │ │ + ldr r3, [pc, #116] @ 4501cc <__cxa_atexit@plt+0x439abc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 450188 <__cxa_atexit@plt+0x439a78> │ │ │ │ + beq 4501b0 <__cxa_atexit@plt+0x439aa0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 450198 <__cxa_atexit@plt+0x439a88> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 4501c0 <__cxa_atexit@plt+0x439ab0> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 450190 <__cxa_atexit@plt+0x439a80> │ │ │ │ - ldr r3, [pc, #68] @ 4501a8 <__cxa_atexit@plt+0x439a98> │ │ │ │ + beq 4501b8 <__cxa_atexit@plt+0x439aa8> │ │ │ │ + ldr r3, [pc, #68] @ 4501d0 <__cxa_atexit@plt+0x439ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 4501ac <__cxa_atexit@plt+0x439a9c> │ │ │ │ + ldr r3, [pc, #60] @ 4501d4 <__cxa_atexit@plt+0x439ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq lr, r0, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq sp, #228, 30 @ 0x390 │ │ │ │ + orreq lr, r0, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq sp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 450228 <__cxa_atexit@plt+0x439b18> │ │ │ │ + ldr r3, [pc, #100] @ 450250 <__cxa_atexit@plt+0x439b40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 450210 <__cxa_atexit@plt+0x439b00> │ │ │ │ + beq 450238 <__cxa_atexit@plt+0x439b28> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 450220 <__cxa_atexit@plt+0x439b10> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 450248 <__cxa_atexit@plt+0x439b38> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 450218 <__cxa_atexit@plt+0x439b08> │ │ │ │ - ldr r3, [pc, #52] @ 45022c <__cxa_atexit@plt+0x439b1c> │ │ │ │ + beq 450240 <__cxa_atexit@plt+0x439b30> │ │ │ │ + ldr r3, [pc, #52] @ 450254 <__cxa_atexit@plt+0x439b44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 450230 <__cxa_atexit@plt+0x439b20> │ │ │ │ + ldr r3, [pc, #44] @ 450258 <__cxa_atexit@plt+0x439b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq lr, r0, #80, 10 @ 0x14000000 │ │ │ │ - cmpeq sp, #96, 30 @ 0x180 │ │ │ │ + orreq lr, r0, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ - beq 450284 <__cxa_atexit@plt+0x439b74> │ │ │ │ - bl 785ef8 <__cxa_atexit@plt+0x76f7e8> │ │ │ │ + beq 4502ac <__cxa_atexit@plt+0x439b9c> │ │ │ │ + bl 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45027c <__cxa_atexit@plt+0x439b6c> │ │ │ │ - ldr r3, [pc, #40] @ 45028c <__cxa_atexit@plt+0x439b7c> │ │ │ │ + beq 4502a4 <__cxa_atexit@plt+0x439b94> │ │ │ │ + ldr r3, [pc, #40] @ 4502b4 <__cxa_atexit@plt+0x439ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 450290 <__cxa_atexit@plt+0x439b80> │ │ │ │ + ldr r3, [pc, #32] @ 4502b8 <__cxa_atexit@plt+0x439ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ + b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ mov r0, r9 │ │ │ │ bl 143a0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq lr, r0, #228, 8 @ 0xe4000000 │ │ │ │ - cmpeq sp, #244, 28 @ 0xf40 │ │ │ │ + orreq lr, r0, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq sp, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #120, 4 @ 0x80000007 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #80, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45033c <__cxa_atexit@plt+0x439c2c> │ │ │ │ - ldr lr, [pc, #116] @ 450344 <__cxa_atexit@plt+0x439c34> │ │ │ │ + bhi 450364 <__cxa_atexit@plt+0x439c54> │ │ │ │ + ldr lr, [pc, #116] @ 45036c <__cxa_atexit@plt+0x439c5c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 450330 <__cxa_atexit@plt+0x439c20> │ │ │ │ - ldr r3, [pc, #80] @ 450348 <__cxa_atexit@plt+0x439c38> │ │ │ │ + beq 450358 <__cxa_atexit@plt+0x439c48> │ │ │ │ + ldr r3, [pc, #80] @ 450370 <__cxa_atexit@plt+0x439c60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 450330 <__cxa_atexit@plt+0x439c20> │ │ │ │ + beq 450358 <__cxa_atexit@plt+0x439c48> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 45034c <__cxa_atexit@plt+0x439c3c> │ │ │ │ + ldr r3, [pc, #48] @ 450374 <__cxa_atexit@plt+0x439c64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sp, #216, 2 @ 0x36 │ │ │ │ + cmpeq sp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 4503a4 <__cxa_atexit@plt+0x439c94> │ │ │ │ + ldr r3, [pc, #64] @ 4503cc <__cxa_atexit@plt+0x439cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45039c <__cxa_atexit@plt+0x439c8c> │ │ │ │ + beq 4503c4 <__cxa_atexit@plt+0x439cb4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 4503a8 <__cxa_atexit@plt+0x439c98> │ │ │ │ + ldr r3, [pc, #32] @ 4503d0 <__cxa_atexit@plt+0x439cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #124, 2 │ │ │ │ + cmpeq sp, #84, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 4503d8 <__cxa_atexit@plt+0x439cc8> │ │ │ │ + ldr r3, [pc, #20] @ 450400 <__cxa_atexit@plt+0x439cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4461e4 <__cxa_atexit@plt+0x42fad4> │ │ │ │ + b 44620c <__cxa_atexit@plt+0x42fafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450448 <__cxa_atexit@plt+0x439d38> │ │ │ │ - ldr r2, [pc, #96] @ 450460 <__cxa_atexit@plt+0x439d50> │ │ │ │ + bcc 450470 <__cxa_atexit@plt+0x439d60> │ │ │ │ + ldr r2, [pc, #96] @ 450488 <__cxa_atexit@plt+0x439d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 450464 <__cxa_atexit@plt+0x439d54> │ │ │ │ + ldr r1, [pc, #92] @ 45048c <__cxa_atexit@plt+0x439d7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 450468 <__cxa_atexit@plt+0x439d58> │ │ │ │ + ldr r0, [pc, #88] @ 450490 <__cxa_atexit@plt+0x439d80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ @@ -1107781,239 +1107791,239 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ sub r2, r6, #27 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 45046c <__cxa_atexit@plt+0x439d5c> │ │ │ │ + ldr r3, [pc, #28] @ 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq lr, r0, #248, 10 @ 0x3e000000 │ │ │ │ - orreq sp, r0, #8, 22 @ 0x2000 │ │ │ │ - orreq sp, r0, #252, 10 @ 0x3f000000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq lr, r0, #208, 10 @ 0x34000000 │ │ │ │ + orreq sp, r0, #224, 20 @ 0xe0000 │ │ │ │ + orreq sp, r0, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 450554 <__cxa_atexit@plt+0x439e44> │ │ │ │ + bhi 45057c <__cxa_atexit@plt+0x439e6c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 4504f8 <__cxa_atexit@plt+0x439de8> │ │ │ │ - ldr r7, [pc, #168] @ 450564 <__cxa_atexit@plt+0x439e54> │ │ │ │ + bne 450520 <__cxa_atexit@plt+0x439e10> │ │ │ │ + ldr r7, [pc, #168] @ 45058c <__cxa_atexit@plt+0x439e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r8, [r5, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 450510 <__cxa_atexit@plt+0x439e00> │ │ │ │ + beq 450538 <__cxa_atexit@plt+0x439e28> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 45051c <__cxa_atexit@plt+0x439e0c> │ │ │ │ + beq 450544 <__cxa_atexit@plt+0x439e34> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 450534 <__cxa_atexit@plt+0x439e24> │ │ │ │ - ldr r3, [pc, #132] @ 450570 <__cxa_atexit@plt+0x439e60> │ │ │ │ + bne 45055c <__cxa_atexit@plt+0x439e4c> │ │ │ │ + ldr r3, [pc, #132] @ 450598 <__cxa_atexit@plt+0x439e88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ - b 450544 <__cxa_atexit@plt+0x439e34> │ │ │ │ - ldr r2, [pc, #120] @ 450578 <__cxa_atexit@plt+0x439e68> │ │ │ │ + b 45056c <__cxa_atexit@plt+0x439e5c> │ │ │ │ + ldr r2, [pc, #120] @ 4505a0 <__cxa_atexit@plt+0x439e90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 45056c <__cxa_atexit@plt+0x439e5c> │ │ │ │ + ldr r3, [pc, #72] @ 450594 <__cxa_atexit@plt+0x439e84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r3, [pc, #44] @ 450568 <__cxa_atexit@plt+0x439e58> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r3, [pc, #44] @ 450590 <__cxa_atexit@plt+0x439e80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #24] @ 450574 <__cxa_atexit@plt+0x439e64> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #24] @ 45059c <__cxa_atexit@plt+0x439e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq sp, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ - cmpeq sp, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4505bc <__cxa_atexit@plt+0x439eac> │ │ │ │ + beq 4505e4 <__cxa_atexit@plt+0x439ed4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4505d4 <__cxa_atexit@plt+0x439ec4> │ │ │ │ - ldr r2, [pc, #100] @ 450608 <__cxa_atexit@plt+0x439ef8> │ │ │ │ + bne 4505fc <__cxa_atexit@plt+0x439eec> │ │ │ │ + ldr r2, [pc, #100] @ 450630 <__cxa_atexit@plt+0x439f20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r2, #1 │ │ │ │ - b 4505f0 <__cxa_atexit@plt+0x439ee0> │ │ │ │ - ldr r2, [pc, #64] @ 450604 <__cxa_atexit@plt+0x439ef4> │ │ │ │ + b 450618 <__cxa_atexit@plt+0x439f08> │ │ │ │ + ldr r2, [pc, #64] @ 45062c <__cxa_atexit@plt+0x439f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ mov r2, #2 │ │ │ │ - b 4505f0 <__cxa_atexit@plt+0x439ee0> │ │ │ │ - ldr r2, [pc, #36] @ 450600 <__cxa_atexit@plt+0x439ef0> │ │ │ │ + b 450618 <__cxa_atexit@plt+0x439f08> │ │ │ │ + ldr r2, [pc, #36] @ 450628 <__cxa_atexit@plt+0x439f18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r2, #3 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450744 <__cxa_atexit@plt+0x43a034> │ │ │ │ + bcc 45076c <__cxa_atexit@plt+0x43a05c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r9, [r2, #-4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4506a8 <__cxa_atexit@plt+0x439f98> │ │ │ │ + beq 4506d0 <__cxa_atexit@plt+0x439fc0> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 4506e4 <__cxa_atexit@plt+0x439fd4> │ │ │ │ - ldr r7, [pc, #292] @ 450774 <__cxa_atexit@plt+0x43a064> │ │ │ │ + bne 45070c <__cxa_atexit@plt+0x439ffc> │ │ │ │ + ldr r7, [pc, #292] @ 45079c <__cxa_atexit@plt+0x43a08c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 450750 <__cxa_atexit@plt+0x43a040> │ │ │ │ - ldr r7, [pc, #276] @ 450778 <__cxa_atexit@plt+0x43a068> │ │ │ │ + bhi 450778 <__cxa_atexit@plt+0x43a068> │ │ │ │ + ldr r7, [pc, #276] @ 4507a0 <__cxa_atexit@plt+0x43a090> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #272] @ 45077c <__cxa_atexit@plt+0x43a06c> │ │ │ │ + ldr r2, [pc, #272] @ 4507a4 <__cxa_atexit@plt+0x43a094> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #268] @ 450780 <__cxa_atexit@plt+0x43a070> │ │ │ │ + ldr r1, [pc, #268] @ 4507a8 <__cxa_atexit@plt+0x43a098> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r7, [pc, #256] @ 450784 <__cxa_atexit@plt+0x43a074> │ │ │ │ + ldr r7, [pc, #256] @ 4507ac <__cxa_atexit@plt+0x43a09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r3, r7, r8} │ │ │ │ sub r9, r6, #2 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r7, #1 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr lr, [pc, #192] @ 450770 <__cxa_atexit@plt+0x43a060> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr lr, [pc, #192] @ 450798 <__cxa_atexit@plt+0x43a088> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #23 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r1, [pc, #124] @ 450768 <__cxa_atexit@plt+0x43a058> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r1, [pc, #124] @ 450790 <__cxa_atexit@plt+0x43a080> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 450750 <__cxa_atexit@plt+0x43a040> │ │ │ │ - ldr r2, [pc, #136] @ 450788 <__cxa_atexit@plt+0x43a078> │ │ │ │ + bhi 450778 <__cxa_atexit@plt+0x43a068> │ │ │ │ + ldr r2, [pc, #136] @ 4507b0 <__cxa_atexit@plt+0x43a0a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 45078c <__cxa_atexit@plt+0x43a07c> │ │ │ │ + ldr r1, [pc, #132] @ 4507b4 <__cxa_atexit@plt+0x43a0a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #128] @ 450790 <__cxa_atexit@plt+0x43a080> │ │ │ │ + ldr r0, [pc, #128] @ 4507b8 <__cxa_atexit@plt+0x43a0a8> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r2, r8} │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r2, [pc, #116] @ 450794 <__cxa_atexit@plt+0x43a084> │ │ │ │ + ldr r2, [pc, #116] @ 4507bc <__cxa_atexit@plt+0x43a0ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r9, r6, #2 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - ldr r7, [pc, #20] @ 45076c <__cxa_atexit@plt+0x43a05c> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + ldr r7, [pc, #20] @ 450794 <__cxa_atexit@plt+0x43a084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmpeq sp, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sp, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xffffaad8 │ │ │ │ @ instruction: 0xffffa474 │ │ │ │ - cmpeq sp, #244, 20 @ 0xf4000 │ │ │ │ - orreq sp, r0, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sp, #204, 20 @ 0xcc000 │ │ │ │ + orreq sp, r0, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xffffaa3c │ │ │ │ @ instruction: 0xffffa3d8 │ │ │ │ - cmpeq sp, #88, 20 @ 0x58000 │ │ │ │ - orreq sp, r0, #24, 4 @ 0x80000001 │ │ │ │ - cmpeq sp, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq sp, #48, 20 @ 0x30000 │ │ │ │ + orreq sp, r0, #240, 2 @ 0x3c │ │ │ │ + cmpeq sp, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450814 <__cxa_atexit@plt+0x43a104> │ │ │ │ - ldr lr, [pc, #96] @ 450820 <__cxa_atexit@plt+0x43a110> │ │ │ │ + bcc 45083c <__cxa_atexit@plt+0x43a12c> │ │ │ │ + ldr lr, [pc, #96] @ 450848 <__cxa_atexit@plt+0x43a138> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 450824 <__cxa_atexit@plt+0x43a114> │ │ │ │ + ldr r8, [pc, #92] @ 45084c <__cxa_atexit@plt+0x43a13c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 450828 <__cxa_atexit@plt+0x43a118> │ │ │ │ + ldr r9, [pc, #88] @ 450850 <__cxa_atexit@plt+0x43a140> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108023,34 +1108033,34 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - cmpeq sp, #48, 4 │ │ │ │ + cmpeq sp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4508a8 <__cxa_atexit@plt+0x43a198> │ │ │ │ - ldr lr, [pc, #96] @ 4508b4 <__cxa_atexit@plt+0x43a1a4> │ │ │ │ + bcc 4508d0 <__cxa_atexit@plt+0x43a1c0> │ │ │ │ + ldr lr, [pc, #96] @ 4508dc <__cxa_atexit@plt+0x43a1cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 4508b8 <__cxa_atexit@plt+0x43a1a8> │ │ │ │ + ldr r8, [pc, #92] @ 4508e0 <__cxa_atexit@plt+0x43a1d0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 4508bc <__cxa_atexit@plt+0x43a1ac> │ │ │ │ + ldr r9, [pc, #88] @ 4508e4 <__cxa_atexit@plt+0x43a1d4> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108060,116 +1108070,116 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffef94 │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ - cmpeq sp, #32, 4 │ │ │ │ + cmpeq sp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ cmp lr, r1 │ │ │ │ - bcc 4509c4 <__cxa_atexit@plt+0x43a2b4> │ │ │ │ + bcc 4509ec <__cxa_atexit@plt+0x43a2dc> │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ - ldr sl, [pc, #248] @ 4509ec <__cxa_atexit@plt+0x43a2dc> │ │ │ │ + ldr sl, [pc, #248] @ 450a14 <__cxa_atexit@plt+0x43a304> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r2, {r0, r9} │ │ │ │ str r7, [r6, #16]! │ │ │ │ str sl, [r6, #-12] │ │ │ │ stmdb r6, {r0, r9} │ │ │ │ sub r7, r1, #35 @ 0x23 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 450924 <__cxa_atexit@plt+0x43a214> │ │ │ │ + beq 45094c <__cxa_atexit@plt+0x43a23c> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 45095c <__cxa_atexit@plt+0x43a24c> │ │ │ │ - ldr r0, [pc, #216] @ 4509f8 <__cxa_atexit@plt+0x43a2e8> │ │ │ │ + bne 450984 <__cxa_atexit@plt+0x43a274> │ │ │ │ + ldr r0, [pc, #216] @ 450a20 <__cxa_atexit@plt+0x43a310> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 450964 <__cxa_atexit@plt+0x43a254> │ │ │ │ - ldr lr, [pc, #200] @ 4509f4 <__cxa_atexit@plt+0x43a2e4> │ │ │ │ + b 45098c <__cxa_atexit@plt+0x43a27c> │ │ │ │ + ldr lr, [pc, #200] @ 450a1c <__cxa_atexit@plt+0x43a30c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r6, [r5, #20] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r6, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r1, #19 │ │ │ │ mov r6, r1 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r0, [pc, #140] @ 4509f0 <__cxa_atexit@plt+0x43a2e0> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r0, [pc, #140] @ 450a18 <__cxa_atexit@plt+0x43a308> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #4] │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 4509e0 <__cxa_atexit@plt+0x43a2d0> │ │ │ │ + bhi 450a08 <__cxa_atexit@plt+0x43a2f8> │ │ │ │ add r6, r3, #24 │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 4509d8 <__cxa_atexit@plt+0x43a2c8> │ │ │ │ - ldr r7, [pc, #116] @ 4509fc <__cxa_atexit@plt+0x43a2ec> │ │ │ │ + bcc 450a00 <__cxa_atexit@plt+0x43a2f0> │ │ │ │ + ldr r7, [pc, #116] @ 450a24 <__cxa_atexit@plt+0x43a314> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #112] @ 450a00 <__cxa_atexit@plt+0x43a2f0> │ │ │ │ + ldr lr, [pc, #112] @ 450a28 <__cxa_atexit@plt+0x43a318> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ - ldr r8, [pc, #96] @ 450a04 <__cxa_atexit@plt+0x43a2f4> │ │ │ │ + ldr r8, [pc, #96] @ 450a2c <__cxa_atexit@plt+0x43a31c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd2c0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffcfe0 │ │ │ │ @ instruction: 0xffffd2b0 │ │ │ │ - cmpeq sp, #140, 12 @ 0x8c00000 │ │ │ │ - cmpeq sp, #84 @ 0x54 │ │ │ │ + cmpeq sp, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq sp, #44 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450a84 <__cxa_atexit@plt+0x43a374> │ │ │ │ - ldr lr, [pc, #96] @ 450a90 <__cxa_atexit@plt+0x43a380> │ │ │ │ + bcc 450aac <__cxa_atexit@plt+0x43a39c> │ │ │ │ + ldr lr, [pc, #96] @ 450ab8 <__cxa_atexit@plt+0x43a3a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 450a94 <__cxa_atexit@plt+0x43a384> │ │ │ │ + ldr r8, [pc, #92] @ 450abc <__cxa_atexit@plt+0x43a3ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 450a98 <__cxa_atexit@plt+0x43a388> │ │ │ │ + ldr r9, [pc, #88] @ 450ac0 <__cxa_atexit@plt+0x43a3b0> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108179,34 +1108189,34 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ @ instruction: 0xffffe650 │ │ │ │ @ instruction: 0xffffeacc │ │ │ │ - cmpeq sp, #192, 30 @ 0x300 │ │ │ │ + cmpeq sp, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450b18 <__cxa_atexit@plt+0x43a408> │ │ │ │ - ldr lr, [pc, #96] @ 450b24 <__cxa_atexit@plt+0x43a414> │ │ │ │ + bcc 450b40 <__cxa_atexit@plt+0x43a430> │ │ │ │ + ldr lr, [pc, #96] @ 450b4c <__cxa_atexit@plt+0x43a43c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 450b28 <__cxa_atexit@plt+0x43a418> │ │ │ │ + ldr r8, [pc, #92] @ 450b50 <__cxa_atexit@plt+0x43a440> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 450b2c <__cxa_atexit@plt+0x43a41c> │ │ │ │ + ldr r9, [pc, #88] @ 450b54 <__cxa_atexit@plt+0x43a444> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108216,146 +1108226,146 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffddf0 │ │ │ │ @ instruction: 0xffffdb24 │ │ │ │ @ instruction: 0xffffdfa0 │ │ │ │ - cmpeq sp, #192, 30 @ 0x300 │ │ │ │ + cmpeq sp, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450c94 <__cxa_atexit@plt+0x43a584> │ │ │ │ + bcc 450cbc <__cxa_atexit@plt+0x43a5ac> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldmib r2, {r8, sl} │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 450bec <__cxa_atexit@plt+0x43a4dc> │ │ │ │ + beq 450c14 <__cxa_atexit@plt+0x43a504> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 450c1c <__cxa_atexit@plt+0x43a50c> │ │ │ │ - ldr r7, [pc, #332] @ 450cc4 <__cxa_atexit@plt+0x43a5b4> │ │ │ │ + bne 450c44 <__cxa_atexit@plt+0x43a534> │ │ │ │ + ldr r7, [pc, #332] @ 450cec <__cxa_atexit@plt+0x43a5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 450ca0 <__cxa_atexit@plt+0x43a590> │ │ │ │ - ldr r2, [pc, #312] @ 450cc8 <__cxa_atexit@plt+0x43a5b8> │ │ │ │ + bhi 450cc8 <__cxa_atexit@plt+0x43a5b8> │ │ │ │ + ldr r2, [pc, #312] @ 450cf0 <__cxa_atexit@plt+0x43a5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #308] @ 450ccc <__cxa_atexit@plt+0x43a5bc> │ │ │ │ + ldr r1, [pc, #308] @ 450cf4 <__cxa_atexit@plt+0x43a5e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #304] @ 450cd0 <__cxa_atexit@plt+0x43a5c0> │ │ │ │ + ldr r0, [pc, #304] @ 450cf8 <__cxa_atexit@plt+0x43a5e8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #300] @ 450cd4 <__cxa_atexit@plt+0x43a5c4> │ │ │ │ + ldr lr, [pc, #300] @ 450cfc <__cxa_atexit@plt+0x43a5ec> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #280] @ 450cd8 <__cxa_atexit@plt+0x43a5c8> │ │ │ │ + ldr r0, [pc, #280] @ 450d00 <__cxa_atexit@plt+0x43a5f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r9, r6, #2 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #1 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r7, [pc, #204] @ 450cc0 <__cxa_atexit@plt+0x43a5b0> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r7, [pc, #204] @ 450ce8 <__cxa_atexit@plt+0x43a5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r7, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #23 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r0, [pc, #148] @ 450cb8 <__cxa_atexit@plt+0x43a5a8> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r0, [pc, #148] @ 450ce0 <__cxa_atexit@plt+0x43a5d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 450ca0 <__cxa_atexit@plt+0x43a590> │ │ │ │ - ldr r2, [pc, #156] @ 450cdc <__cxa_atexit@plt+0x43a5cc> │ │ │ │ + bhi 450cc8 <__cxa_atexit@plt+0x43a5b8> │ │ │ │ + ldr r2, [pc, #156] @ 450d04 <__cxa_atexit@plt+0x43a5f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #152] @ 450ce0 <__cxa_atexit@plt+0x43a5d0> │ │ │ │ + ldr r0, [pc, #152] @ 450d08 <__cxa_atexit@plt+0x43a5f8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #148] @ 450ce4 <__cxa_atexit@plt+0x43a5d4> │ │ │ │ + ldr lr, [pc, #148] @ 450d0c <__cxa_atexit@plt+0x43a5fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #144] @ 450ce8 <__cxa_atexit@plt+0x43a5d8> │ │ │ │ + ldr ip, [pc, #144] @ 450d10 <__cxa_atexit@plt+0x43a600> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #124] @ 450cec <__cxa_atexit@plt+0x43a5dc> │ │ │ │ + ldr r5, [pc, #124] @ 450d14 <__cxa_atexit@plt+0x43a604> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r3, r5, r8} │ │ │ │ sub r9, r6, #2 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r8, ip, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - ldr r7, [pc, #20] @ 450cbc <__cxa_atexit@plt+0x43a5ac> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + ldr r7, [pc, #20] @ 450ce4 <__cxa_atexit@plt+0x43a5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmpeq sp, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ @ instruction: 0xffffc720 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffacbc │ │ │ │ @ instruction: 0xffffa5a4 │ │ │ │ @ instruction: 0xffff9f40 │ │ │ │ - cmpeq sp, #192, 10 @ 0x30000000 │ │ │ │ - orreq ip, r0, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ + orreq ip, r0, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffac0c │ │ │ │ @ instruction: 0xffffa4f4 │ │ │ │ @ instruction: 0xffff9e90 │ │ │ │ - cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ - orreq ip, r0, #200, 24 @ 0xc800 │ │ │ │ - cmpeq sp, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq sp, #232, 8 @ 0xe8000000 │ │ │ │ + orreq ip, r0, #160, 24 @ 0xa000 │ │ │ │ + cmpeq sp, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450d70 <__cxa_atexit@plt+0x43a660> │ │ │ │ - ldr lr, [pc, #100] @ 450d7c <__cxa_atexit@plt+0x43a66c> │ │ │ │ + bcc 450d98 <__cxa_atexit@plt+0x43a688> │ │ │ │ + ldr lr, [pc, #100] @ 450da4 <__cxa_atexit@plt+0x43a694> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 450d80 <__cxa_atexit@plt+0x43a670> │ │ │ │ + ldr r8, [pc, #96] @ 450da8 <__cxa_atexit@plt+0x43a698> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 450d84 <__cxa_atexit@plt+0x43a674> │ │ │ │ + ldr r9, [pc, #92] @ 450dac <__cxa_atexit@plt+0x43a69c> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108366,34 +1108376,34 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ @ instruction: 0xffffca0c │ │ │ │ @ instruction: 0xffffc7b4 │ │ │ │ @ instruction: 0xffffcb40 │ │ │ │ - cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sp, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 450e08 <__cxa_atexit@plt+0x43a6f8> │ │ │ │ - ldr lr, [pc, #100] @ 450e14 <__cxa_atexit@plt+0x43a704> │ │ │ │ + bcc 450e30 <__cxa_atexit@plt+0x43a720> │ │ │ │ + ldr lr, [pc, #100] @ 450e3c <__cxa_atexit@plt+0x43a72c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 450e18 <__cxa_atexit@plt+0x43a708> │ │ │ │ + ldr r8, [pc, #96] @ 450e40 <__cxa_atexit@plt+0x43a730> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 450e1c <__cxa_atexit@plt+0x43a70c> │ │ │ │ + ldr r9, [pc, #92] @ 450e44 <__cxa_atexit@plt+0x43a734> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108404,153 +1108414,153 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ @ instruction: 0xffffc05c │ │ │ │ @ instruction: 0xffffbe04 │ │ │ │ @ instruction: 0xffffc190 │ │ │ │ - cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 450f70 <__cxa_atexit@plt+0x43a860> │ │ │ │ + bcc 450f98 <__cxa_atexit@plt+0x43a888> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r7, #0 │ │ │ │ - beq 450ec8 <__cxa_atexit@plt+0x43a7b8> │ │ │ │ + beq 450ef0 <__cxa_atexit@plt+0x43a7e0> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 450ef8 <__cxa_atexit@plt+0x43a7e8> │ │ │ │ - ldr r7, [pc, #380] @ 450fd4 <__cxa_atexit@plt+0x43a8c4> │ │ │ │ + bne 450f20 <__cxa_atexit@plt+0x43a810> │ │ │ │ + ldr r7, [pc, #380] @ 450ffc <__cxa_atexit@plt+0x43a8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 450f80 <__cxa_atexit@plt+0x43a870> │ │ │ │ + bhi 450fa8 <__cxa_atexit@plt+0x43a898> │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 450f90 <__cxa_atexit@plt+0x43a880> │ │ │ │ - ldr r7, [pc, #368] @ 450fec <__cxa_atexit@plt+0x43a8dc> │ │ │ │ + bcc 450fb8 <__cxa_atexit@plt+0x43a8a8> │ │ │ │ + ldr r7, [pc, #368] @ 451014 <__cxa_atexit@plt+0x43a904> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #364] @ 450ff0 <__cxa_atexit@plt+0x43a8e0> │ │ │ │ + ldr r1, [pc, #364] @ 451018 <__cxa_atexit@plt+0x43a908> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #360] @ 450ff4 <__cxa_atexit@plt+0x43a8e4> │ │ │ │ + ldr r0, [pc, #360] @ 45101c <__cxa_atexit@plt+0x43a90c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r7, [pc, #348] @ 450ff8 <__cxa_atexit@plt+0x43a8e8> │ │ │ │ + ldr r7, [pc, #348] @ 451020 <__cxa_atexit@plt+0x43a910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r6, r7, r8} │ │ │ │ sub r9, r2, #2 │ │ │ │ sub sl, r2, #10 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ - ldr r7, [pc, #256] @ 450fd0 <__cxa_atexit@plt+0x43a8c0> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ + ldr r7, [pc, #256] @ 450ff8 <__cxa_atexit@plt+0x43a8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r7, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ str r2, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #200] @ 450fc8 <__cxa_atexit@plt+0x43a8b8> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #200] @ 450ff0 <__cxa_atexit@plt+0x43a8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 450f88 <__cxa_atexit@plt+0x43a878> │ │ │ │ + bhi 450fb0 <__cxa_atexit@plt+0x43a8a0> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 450fac <__cxa_atexit@plt+0x43a89c> │ │ │ │ - ldr r1, [pc, #184] @ 450fdc <__cxa_atexit@plt+0x43a8cc> │ │ │ │ + bcc 450fd4 <__cxa_atexit@plt+0x43a8c4> │ │ │ │ + ldr r1, [pc, #184] @ 451004 <__cxa_atexit@plt+0x43a8f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #180] @ 450fe0 <__cxa_atexit@plt+0x43a8d0> │ │ │ │ + ldr r0, [pc, #180] @ 451008 <__cxa_atexit@plt+0x43a8f8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #176] @ 450fe4 <__cxa_atexit@plt+0x43a8d4> │ │ │ │ + ldr lr, [pc, #176] @ 45100c <__cxa_atexit@plt+0x43a8fc> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #164] @ 450fe8 <__cxa_atexit@plt+0x43a8d8> │ │ │ │ + ldr r0, [pc, #164] @ 451010 <__cxa_atexit@plt+0x43a900> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r9, r3, #2 │ │ │ │ sub sl, r3, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10758d8 <__cxa_atexit@plt+0x105f1c8> │ │ │ │ + b 10759b0 <__cxa_atexit@plt+0x105f2a0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ mov r2, r6 │ │ │ │ - b 450f98 <__cxa_atexit@plt+0x43a888> │ │ │ │ + b 450fc0 <__cxa_atexit@plt+0x43a8b0> │ │ │ │ mov r3, r6 │ │ │ │ - b 450fb4 <__cxa_atexit@plt+0x43a8a4> │ │ │ │ + b 450fdc <__cxa_atexit@plt+0x43a8cc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 450fd8 <__cxa_atexit@plt+0x43a8c8> │ │ │ │ + ldr r7, [pc, #56] @ 451000 <__cxa_atexit@plt+0x43a8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 450fcc <__cxa_atexit@plt+0x43a8bc> │ │ │ │ + ldr r7, [pc, #16] @ 450ff4 <__cxa_atexit@plt+0x43a8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - cmpeq sp, #80, 20 @ 0x50000 │ │ │ │ + cmpeq sp, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffb6bc │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - cmpeq sp, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq sp, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffa218 │ │ │ │ @ instruction: 0xffff9bb4 │ │ │ │ - cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ - orreq ip, r0, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sp, #12, 4 @ 0xc0000000 │ │ │ │ + orreq ip, r0, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xffffa2c0 │ │ │ │ @ instruction: 0xffff9c5c │ │ │ │ - cmpeq sp, #220, 4 @ 0xc000000d │ │ │ │ - orreq ip, r0, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq sp, #96, 20 @ 0x60000 │ │ │ │ + cmpeq sp, #180, 4 @ 0x4000000b │ │ │ │ + orreq ip, r0, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 451078 <__cxa_atexit@plt+0x43a968> │ │ │ │ - ldr lr, [pc, #96] @ 451084 <__cxa_atexit@plt+0x43a974> │ │ │ │ + bcc 4510a0 <__cxa_atexit@plt+0x43a990> │ │ │ │ + ldr lr, [pc, #96] @ 4510ac <__cxa_atexit@plt+0x43a99c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 451088 <__cxa_atexit@plt+0x43a978> │ │ │ │ + ldr r8, [pc, #92] @ 4510b0 <__cxa_atexit@plt+0x43a9a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 45108c <__cxa_atexit@plt+0x43a97c> │ │ │ │ + ldr r9, [pc, #88] @ 4510b4 <__cxa_atexit@plt+0x43a9a4> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108560,34 +1108570,34 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffb9c0 │ │ │ │ @ instruction: 0xffffb6f4 │ │ │ │ @ instruction: 0xffffbb70 │ │ │ │ - cmpeq sp, #204, 18 @ 0x330000 │ │ │ │ + cmpeq sp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45110c <__cxa_atexit@plt+0x43a9fc> │ │ │ │ - ldr lr, [pc, #96] @ 451118 <__cxa_atexit@plt+0x43aa08> │ │ │ │ + bcc 451134 <__cxa_atexit@plt+0x43aa24> │ │ │ │ + ldr lr, [pc, #96] @ 451140 <__cxa_atexit@plt+0x43aa30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 45111c <__cxa_atexit@plt+0x43aa0c> │ │ │ │ + ldr r8, [pc, #92] @ 451144 <__cxa_atexit@plt+0x43aa34> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 451120 <__cxa_atexit@plt+0x43aa10> │ │ │ │ + ldr r9, [pc, #88] @ 451148 <__cxa_atexit@plt+0x43aa38> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #27 │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1108597,281 +1108607,281 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffae60 │ │ │ │ @ instruction: 0xffffab94 │ │ │ │ @ instruction: 0xffffb010 │ │ │ │ - cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4511c4 <__cxa_atexit@plt+0x43aab4> │ │ │ │ - ldr r7, [pc, #140] @ 4511d4 <__cxa_atexit@plt+0x43aac4> │ │ │ │ + bhi 4511ec <__cxa_atexit@plt+0x43aadc> │ │ │ │ + ldr r7, [pc, #140] @ 4511fc <__cxa_atexit@plt+0x43aaec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r8, [r3, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4511a8 <__cxa_atexit@plt+0x43aa98> │ │ │ │ - ldr lr, [pc, #116] @ 4511d8 <__cxa_atexit@plt+0x43aac8> │ │ │ │ + beq 4511d0 <__cxa_atexit@plt+0x43aac0> │ │ │ │ + ldr lr, [pc, #116] @ 451200 <__cxa_atexit@plt+0x43aaf0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r0, [r9, #11] │ │ │ │ ldr r7, [r9, #15] │ │ │ │ mov r1, r5 │ │ │ │ str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ str sl, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ str r2, [r1, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4511b8 <__cxa_atexit@plt+0x43aaa8> │ │ │ │ + beq 4511e0 <__cxa_atexit@plt+0x43aad0> │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4511dc <__cxa_atexit@plt+0x43aacc> │ │ │ │ + ldr r7, [pc, #16] @ 451204 <__cxa_atexit@plt+0x43aaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq sp, #88, 18 @ 0x160000 │ │ │ │ - cmpeq sp, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sp, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq sp, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #56] @ 45123c <__cxa_atexit@plt+0x43ab2c> │ │ │ │ + ldr r0, [pc, #56] @ 451264 <__cxa_atexit@plt+0x43ab54> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 451230 <__cxa_atexit@plt+0x43ab20> │ │ │ │ + beq 451258 <__cxa_atexit@plt+0x43ab48> │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldmda r5, {r3, r9} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 450494 <__cxa_atexit@plt+0x439d84> │ │ │ │ - cmpeq sp, #180, 16 @ 0xb40000 │ │ │ │ + b 4504bc <__cxa_atexit@plt+0x439dac> │ │ │ │ + cmpeq sp, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 451134 <__cxa_atexit@plt+0x43aa24> │ │ │ │ - cmpeq sp, #88, 18 @ 0x160000 │ │ │ │ + b 45115c <__cxa_atexit@plt+0x43aa4c> │ │ │ │ + cmpeq sp, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4512cc <__cxa_atexit@plt+0x43abbc> │ │ │ │ - ldr r3, [pc, #64] @ 4512dc <__cxa_atexit@plt+0x43abcc> │ │ │ │ + bhi 4512f4 <__cxa_atexit@plt+0x43abe4> │ │ │ │ + ldr r3, [pc, #64] @ 451304 <__cxa_atexit@plt+0x43abf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4512bc <__cxa_atexit@plt+0x43abac> │ │ │ │ - ldr r7, [pc, #48] @ 4512e0 <__cxa_atexit@plt+0x43abd0> │ │ │ │ + beq 4512e4 <__cxa_atexit@plt+0x43abd4> │ │ │ │ + ldr r7, [pc, #48] @ 451308 <__cxa_atexit@plt+0x43abf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 4512e4 <__cxa_atexit@plt+0x43abd4> │ │ │ │ + ldr r0, [pc, #44] @ 45130c <__cxa_atexit@plt+0x43abfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4512e8 <__cxa_atexit@plt+0x43abd8> │ │ │ │ + ldr r7, [pc, #20] @ 451310 <__cxa_atexit@plt+0x43ac00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #44, 18 @ 0xb0000 │ │ │ │ - cmpeq sp, #36, 18 @ 0x90000 │ │ │ │ - cmpeq sp, #28, 18 @ 0x70000 │ │ │ │ - cmpeq sp, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq sp, #4, 18 @ 0x10000 │ │ │ │ + cmpeq sp, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 451310 <__cxa_atexit@plt+0x43ac00> │ │ │ │ + ldr r7, [pc, #16] @ 451338 <__cxa_atexit@plt+0x43ac28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 451314 <__cxa_atexit@plt+0x43ac04> │ │ │ │ + ldr r0, [pc, #8] @ 45133c <__cxa_atexit@plt+0x43ac2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #220, 16 @ 0xdc0000 │ │ │ │ - cmpeq sp, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq sp, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45136c <__cxa_atexit@plt+0x43ac5c> │ │ │ │ - ldr r3, [pc, #68] @ 45137c <__cxa_atexit@plt+0x43ac6c> │ │ │ │ + bhi 451394 <__cxa_atexit@plt+0x43ac84> │ │ │ │ + ldr r3, [pc, #68] @ 4513a4 <__cxa_atexit@plt+0x43ac94> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45135c <__cxa_atexit@plt+0x43ac4c> │ │ │ │ + beq 451384 <__cxa_atexit@plt+0x43ac74> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ - ldr r3, [pc, #48] @ 451380 <__cxa_atexit@plt+0x43ac70> │ │ │ │ + ldr r3, [pc, #48] @ 4513a8 <__cxa_atexit@plt+0x43ac98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 451384 <__cxa_atexit@plt+0x43ac74> │ │ │ │ + ldr r7, [pc, #16] @ 4513ac <__cxa_atexit@plt+0x43ac9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq sp, #196608 @ 0x30000 │ │ │ │ - cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ + teqeq sp, #14352384 @ 0xdb0000 │ │ │ │ + cmpeq sp, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 4513a4 <__cxa_atexit@plt+0x43ac94> │ │ │ │ + ldr r8, [pc, #12] @ 4513cc <__cxa_atexit@plt+0x43acbc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq sp, #49020928 @ 0x2ec0000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq sp, #9633792 @ 0x930000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4513cc <__cxa_atexit@plt+0x43acbc> │ │ │ │ + ldr r3, [pc, #8] @ 4513f4 <__cxa_atexit@plt+0x43ace4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq sp, #52, 16 @ 0x340000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 451424 <__cxa_atexit@plt+0x43ad14> │ │ │ │ - ldr r3, [pc, #68] @ 451434 <__cxa_atexit@plt+0x43ad24> │ │ │ │ + bhi 45144c <__cxa_atexit@plt+0x43ad3c> │ │ │ │ + ldr r3, [pc, #68] @ 45145c <__cxa_atexit@plt+0x43ad4c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 451414 <__cxa_atexit@plt+0x43ad04> │ │ │ │ + beq 45143c <__cxa_atexit@plt+0x43ad2c> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #48] @ 451438 <__cxa_atexit@plt+0x43ad28> │ │ │ │ + ldr r8, [pc, #48] @ 451460 <__cxa_atexit@plt+0x43ad50> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 45143c <__cxa_atexit@plt+0x43ad2c> │ │ │ │ + ldr r7, [pc, #16] @ 451464 <__cxa_atexit@plt+0x43ad54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq sp, #19660800 @ 0x12c0000 │ │ │ │ - cmpeq sp, #212, 14 @ 0x3500000 │ │ │ │ + teqeq sp, #2293760 @ 0x230000 │ │ │ │ + cmpeq sp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 45145c <__cxa_atexit@plt+0x43ad4c> │ │ │ │ + ldr r8, [pc, #12] @ 451484 <__cxa_atexit@plt+0x43ad74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq sp, #786432 @ 0xc0000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq sp, #57409536 @ 0x36c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4514b8 <__cxa_atexit@plt+0x43ada8> │ │ │ │ - ldr r3, [pc, #72] @ 4514d0 <__cxa_atexit@plt+0x43adc0> │ │ │ │ + bcc 4514e0 <__cxa_atexit@plt+0x43add0> │ │ │ │ + ldr r3, [pc, #72] @ 4514f8 <__cxa_atexit@plt+0x43ade8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 4514d4 <__cxa_atexit@plt+0x43adc4> │ │ │ │ + ldr r2, [pc, #68] @ 4514fc <__cxa_atexit@plt+0x43adec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 4514d8 <__cxa_atexit@plt+0x43adc8> │ │ │ │ + ldr r1, [pc, #60] @ 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4514dc <__cxa_atexit@plt+0x43adcc> │ │ │ │ + ldr r7, [pc, #28] @ 451504 <__cxa_atexit@plt+0x43adf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ - orreq ip, r0, #204, 18 @ 0x330000 │ │ │ │ - orreq ip, r0, #196, 18 @ 0x310000 │ │ │ │ - cmpeq sp, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq sp, #104, 14 @ 0x1a00000 │ │ │ │ + orreq ip, r0, #164, 18 @ 0x290000 │ │ │ │ + orreq ip, r0, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sp, #80, 14 @ 0x1400000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 451588 <__cxa_atexit@plt+0x43ae78> │ │ │ │ + bhi 4515b0 <__cxa_atexit@plt+0x43aea0> │ │ │ │ ldr r2, [r5] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 451530 <__cxa_atexit@plt+0x43ae20> │ │ │ │ - ldr r7, [pc, #124] @ 4515a0 <__cxa_atexit@plt+0x43ae90> │ │ │ │ + bne 451558 <__cxa_atexit@plt+0x43ae48> │ │ │ │ + ldr r7, [pc, #124] @ 4515c8 <__cxa_atexit@plt+0x43aeb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #112] @ 4515a8 <__cxa_atexit@plt+0x43ae98> │ │ │ │ + ldr r1, [pc, #112] @ 4515d0 <__cxa_atexit@plt+0x43aec0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r0, [r1, #7] │ │ │ │ str r0, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r0, [r1, #3] │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ @@ -1108884,201 +1108894,201 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [r2, #11] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r2, [r2, #15] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - ldr r7, [pc, #20] @ 4515a4 <__cxa_atexit@plt+0x43ae94> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + ldr r7, [pc, #20] @ 4515cc <__cxa_atexit@plt+0x43aebc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #68, 12 @ 0x4400000 │ │ │ │ - cmpeq sp, #28, 14 @ 0x700000 │ │ │ │ + orreq ip, r0, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sp, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq sp, #208, 12 @ 0xd000000 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 4515f4 <__cxa_atexit@plt+0x43aee4> │ │ │ │ + beq 45161c <__cxa_atexit@plt+0x43af0c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ cmp r0, #3 │ │ │ │ - bne 451604 <__cxa_atexit@plt+0x43aef4> │ │ │ │ - ldr r2, [pc, #48] @ 45161c <__cxa_atexit@plt+0x43af0c> │ │ │ │ + bne 45162c <__cxa_atexit@plt+0x43af1c> │ │ │ │ + ldr r2, [pc, #48] @ 451644 <__cxa_atexit@plt+0x43af34> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 785fd8 <__cxa_atexit@plt+0x76f8c8> │ │ │ │ - ldr r1, [pc, #12] @ 451618 <__cxa_atexit@plt+0x43af08> │ │ │ │ + b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + ldr r1, [pc, #12] @ 451640 <__cxa_atexit@plt+0x43af30> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 451644 <__cxa_atexit@plt+0x43af34> │ │ │ │ + bne 45166c <__cxa_atexit@plt+0x43af5c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #24]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 785fe0 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ - cmpeq sp, #52, 12 @ 0x3400000 │ │ │ │ + b 786020 <__cxa_atexit@plt+0x76f910> │ │ │ │ + cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 45167c <__cxa_atexit@plt+0x43af6c> │ │ │ │ + bne 4516a4 <__cxa_atexit@plt+0x43af94> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ - b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ - cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ + b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ + cmpeq sp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 451728 <__cxa_atexit@plt+0x43b018> │ │ │ │ - ldr r3, [pc, #128] @ 451738 <__cxa_atexit@plt+0x43b028> │ │ │ │ + bhi 451750 <__cxa_atexit@plt+0x43b040> │ │ │ │ + ldr r3, [pc, #128] @ 451760 <__cxa_atexit@plt+0x43b050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 451710 <__cxa_atexit@plt+0x43b000> │ │ │ │ - ldr r7, [pc, #104] @ 45173c <__cxa_atexit@plt+0x43b02c> │ │ │ │ + beq 451738 <__cxa_atexit@plt+0x43b028> │ │ │ │ + ldr r7, [pc, #104] @ 451764 <__cxa_atexit@plt+0x43b054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 451720 <__cxa_atexit@plt+0x43b010> │ │ │ │ + beq 451748 <__cxa_atexit@plt+0x43b038> │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 451740 <__cxa_atexit@plt+0x43b030> │ │ │ │ + ldr r7, [pc, #16] @ 451768 <__cxa_atexit@plt+0x43b058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq sp, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #68] @ 4517a8 <__cxa_atexit@plt+0x43b098> │ │ │ │ + ldr r0, [pc, #68] @ 4517d0 <__cxa_atexit@plt+0x43b0c0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45179c <__cxa_atexit@plt+0x43b08c> │ │ │ │ + beq 4517c4 <__cxa_atexit@plt+0x43b0b4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq sp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - b 451500 <__cxa_atexit@plt+0x43adf0> │ │ │ │ + b 451528 <__cxa_atexit@plt+0x43ae18> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 4517ec <__cxa_atexit@plt+0x43b0dc> │ │ │ │ + b 451814 <__cxa_atexit@plt+0x43b104> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4518ec <__cxa_atexit@plt+0x43b1dc> │ │ │ │ + bhi 451914 <__cxa_atexit@plt+0x43b204> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 45186c <__cxa_atexit@plt+0x43b15c> │ │ │ │ - ldr r7, [pc, #264] @ 451918 <__cxa_atexit@plt+0x43b208> │ │ │ │ + bne 451894 <__cxa_atexit@plt+0x43b184> │ │ │ │ + ldr r7, [pc, #264] @ 451940 <__cxa_atexit@plt+0x43b230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4518e0 <__cxa_atexit@plt+0x43b1d0> │ │ │ │ + beq 451908 <__cxa_atexit@plt+0x43b1f8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 451904 <__cxa_atexit@plt+0x43b1f4> │ │ │ │ - ldr r7, [pc, #240] @ 451924 <__cxa_atexit@plt+0x43b214> │ │ │ │ + bcc 45192c <__cxa_atexit@plt+0x43b21c> │ │ │ │ + ldr r7, [pc, #240] @ 45194c <__cxa_atexit@plt+0x43b23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r1, [pc, #232] @ 451928 <__cxa_atexit@plt+0x43b218> │ │ │ │ + ldr r1, [pc, #232] @ 451950 <__cxa_atexit@plt+0x43b240> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #172] @ 451920 <__cxa_atexit@plt+0x43b210> │ │ │ │ + ldr r2, [pc, #172] @ 451948 <__cxa_atexit@plt+0x43b238> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r2, [r0, #7] │ │ │ │ str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r2, [r0, #3] │ │ │ │ str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ @@ -1109098,118 +1109108,118 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, lr │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 45191c <__cxa_atexit@plt+0x43b20c> │ │ │ │ + ldr r7, [pc, #40] @ 451944 <__cxa_atexit@plt+0x43b234> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - cmpeq sp, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq sp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq ip, r0, #120, 12 @ 0x7800000 │ │ │ │ - orreq ip, r0, #40, 6 @ 0xa0000000 │ │ │ │ + orreq ip, r0, #80, 12 @ 0x5000000 │ │ │ │ + orreq ip, r0, #0, 6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 451988 <__cxa_atexit@plt+0x43b278> │ │ │ │ - ldr r8, [pc, #68] @ 451994 <__cxa_atexit@plt+0x43b284> │ │ │ │ + bcc 4519b0 <__cxa_atexit@plt+0x43b2a0> │ │ │ │ + ldr r8, [pc, #68] @ 4519bc <__cxa_atexit@plt+0x43b2ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 451998 <__cxa_atexit@plt+0x43b288> │ │ │ │ + ldr r1, [pc, #60] @ 4519c0 <__cxa_atexit@plt+0x43b2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r0, #92, 10 @ 0x17000000 │ │ │ │ - orreq ip, r0, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq sp, #36, 6 @ 0x90000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r0, #52, 10 @ 0xd000000 │ │ │ │ + orreq ip, r0, #228, 2 @ 0x39 │ │ │ │ + cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ andeq r2, r0, fp, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r2, [r3, #32] │ │ │ │ ldr r8, [r3, #36] @ 0x24 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 4519e4 <__cxa_atexit@plt+0x43b2d4> │ │ │ │ + beq 451a0c <__cxa_atexit@plt+0x43b2fc> │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r1, #3 │ │ │ │ - bne 451a1c <__cxa_atexit@plt+0x43b30c> │ │ │ │ - ldr r1, [pc, #372] @ 451b50 <__cxa_atexit@plt+0x43b440> │ │ │ │ + bne 451a44 <__cxa_atexit@plt+0x43b334> │ │ │ │ + ldr r1, [pc, #372] @ 451b78 <__cxa_atexit@plt+0x43b468> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - b 451a28 <__cxa_atexit@plt+0x43b318> │ │ │ │ + b 451a50 <__cxa_atexit@plt+0x43b340> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r2, r7 │ │ │ │ - bne 451a3c <__cxa_atexit@plt+0x43b32c> │ │ │ │ - ldr r7, [pc, #336] @ 451b48 <__cxa_atexit@plt+0x43b438> │ │ │ │ + bne 451a64 <__cxa_atexit@plt+0x43b354> │ │ │ │ + ldr r7, [pc, #336] @ 451b70 <__cxa_atexit@plt+0x43b460> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 451aa0 <__cxa_atexit@plt+0x43b390> │ │ │ │ + beq 451ac8 <__cxa_atexit@plt+0x43b3b8> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ cmp r8, r7 │ │ │ │ - bne 451ab0 <__cxa_atexit@plt+0x43b3a0> │ │ │ │ + bne 451ad8 <__cxa_atexit@plt+0x43b3c8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #284] @ 451b40 <__cxa_atexit@plt+0x43b430> │ │ │ │ + ldr r1, [pc, #284] @ 451b68 <__cxa_atexit@plt+0x43b458> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4517ec <__cxa_atexit@plt+0x43b0dc> │ │ │ │ - ldr r7, [pc, #256] @ 451b44 <__cxa_atexit@plt+0x43b434> │ │ │ │ + b 451814 <__cxa_atexit@plt+0x43b104> │ │ │ │ + ldr r7, [pc, #256] @ 451b6c <__cxa_atexit@plt+0x43b45c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 451aa0 <__cxa_atexit@plt+0x43b390> │ │ │ │ + beq 451ac8 <__cxa_atexit@plt+0x43b3b8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 451b08 <__cxa_atexit@plt+0x43b3f8> │ │ │ │ + bcc 451b30 <__cxa_atexit@plt+0x43b420> │ │ │ │ ldr ip, [r5, #48]! @ 0x30 │ │ │ │ ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [pc, #212] @ 451b54 <__cxa_atexit@plt+0x43b444> │ │ │ │ + ldr r7, [pc, #212] @ 451b7c <__cxa_atexit@plt+0x43b46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r2, #19 │ │ │ │ @@ -1109221,284 +1109231,284 @@ │ │ │ │ bx r0 │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 451b20 <__cxa_atexit@plt+0x43b410> │ │ │ │ + bcc 451b48 <__cxa_atexit@plt+0x43b438> │ │ │ │ ldr ip, [r5, #48]! @ 0x30 │ │ │ │ ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [pc, #112] @ 451b58 <__cxa_atexit@plt+0x43b448> │ │ │ │ + ldr r7, [pc, #112] @ 451b80 <__cxa_atexit@plt+0x43b470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #36] @ 451b4c <__cxa_atexit@plt+0x43b43c> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #36] @ 451b74 <__cxa_atexit@plt+0x43b464> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - orreq ip, r0, #44, 8 @ 0x2c000000 │ │ │ │ - orreq ip, r0, #196, 6 @ 0x10000003 │ │ │ │ - cmpeq sp, #48, 2 │ │ │ │ + orreq ip, r0, #4, 8 @ 0x4000000 │ │ │ │ + orreq ip, r0, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq sp, #8, 2 │ │ │ │ andeq r3, r0, r9, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 451b80 <__cxa_atexit@plt+0x43b470> │ │ │ │ + bne 451ba8 <__cxa_atexit@plt+0x43b498> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ andeq r2, r0, r9, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 451bb4 <__cxa_atexit@plt+0x43b4a4> │ │ │ │ + bne 451bdc <__cxa_atexit@plt+0x43b4cc> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 451c10 <__cxa_atexit@plt+0x43b500> │ │ │ │ + bcc 451c38 <__cxa_atexit@plt+0x43b528> │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ 451c34 <__cxa_atexit@plt+0x43b524> │ │ │ │ + ldr lr, [pc, #88] @ 451c5c <__cxa_atexit@plt+0x43b54c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #24] @ 451c30 <__cxa_atexit@plt+0x43b520> │ │ │ │ + ldr r7, [pc, #24] @ 451c58 <__cxa_atexit@plt+0x43b548> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #24 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq ip, r0, #208, 4 │ │ │ │ + orreq ip, r0, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 451c94 <__cxa_atexit@plt+0x43b584> │ │ │ │ + bcc 451cbc <__cxa_atexit@plt+0x43b5ac> │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #76] @ 451cb0 <__cxa_atexit@plt+0x43b5a0> │ │ │ │ + ldr lr, [pc, #76] @ 451cd8 <__cxa_atexit@plt+0x43b5c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 451cb4 <__cxa_atexit@plt+0x43b5a4> │ │ │ │ + ldr r3, [pc, #24] @ 451cdc <__cxa_atexit@plt+0x43b5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq ip, r0, #72, 4 @ 0x80000004 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq ip, r0, #32, 4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 451d08 <__cxa_atexit@plt+0x43b5f8> │ │ │ │ + bcc 451d30 <__cxa_atexit@plt+0x43b620> │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 451d14 <__cxa_atexit@plt+0x43b604> │ │ │ │ + ldr r0, [pc, #36] @ 451d3c <__cxa_atexit@plt+0x43b62c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq ip, r0, #188, 2 @ 0x2f │ │ │ │ - cmpeq sp, #128, 30 @ 0x200 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq ip, r0, #148, 2 @ 0x25 │ │ │ │ + cmpeq sp, #88, 30 @ 0x160 │ │ │ │ andeq r3, r0, r9, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 451d3c <__cxa_atexit@plt+0x43b62c> │ │ │ │ + bne 451d64 <__cxa_atexit@plt+0x43b654> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ mov sl, r7 │ │ │ │ - b 785fe0 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ - cmpeq sp, #104, 30 @ 0x1a0 │ │ │ │ + b 786020 <__cxa_atexit@plt+0x76f910> │ │ │ │ + cmpeq sp, #64, 30 @ 0x100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 451df0 <__cxa_atexit@plt+0x43b6e0> │ │ │ │ - ldr r7, [pc, #136] @ 451e00 <__cxa_atexit@plt+0x43b6f0> │ │ │ │ + bhi 451e18 <__cxa_atexit@plt+0x43b708> │ │ │ │ + ldr r7, [pc, #136] @ 451e28 <__cxa_atexit@plt+0x43b718> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 451dd4 <__cxa_atexit@plt+0x43b6c4> │ │ │ │ - ldr r7, [pc, #112] @ 451e04 <__cxa_atexit@plt+0x43b6f4> │ │ │ │ + beq 451dfc <__cxa_atexit@plt+0x43b6ec> │ │ │ │ + ldr r7, [pc, #112] @ 451e2c <__cxa_atexit@plt+0x43b71c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-24]! @ 0xffffffe8 │ │ │ │ ldr r7, [r2, #20] │ │ │ │ str sl, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ str r8, [r2, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 451de4 <__cxa_atexit@plt+0x43b6d4> │ │ │ │ + beq 451e0c <__cxa_atexit@plt+0x43b6fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4517ec <__cxa_atexit@plt+0x43b0dc> │ │ │ │ + b 451814 <__cxa_atexit@plt+0x43b104> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 451e08 <__cxa_atexit@plt+0x43b6f8> │ │ │ │ + ldr r7, [pc, #16] @ 451e30 <__cxa_atexit@plt+0x43b720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq sp, #224, 28 @ 0xe00 │ │ │ │ - cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ + cmpeq sp, #184, 28 @ 0xb80 │ │ │ │ + cmpeq sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #80] @ 451e74 <__cxa_atexit@plt+0x43b764> │ │ │ │ + ldr lr, [pc, #80] @ 451e9c <__cxa_atexit@plt+0x43b78c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 451e68 <__cxa_atexit@plt+0x43b758> │ │ │ │ + beq 451e90 <__cxa_atexit@plt+0x43b780> │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldmda r5, {r3, r9} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4517ec <__cxa_atexit@plt+0x43b0dc> │ │ │ │ + b 451814 <__cxa_atexit@plt+0x43b104> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sp, #72, 28 @ 0x480 │ │ │ │ + cmpeq sp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4517ec <__cxa_atexit@plt+0x43b0dc> │ │ │ │ + b 451814 <__cxa_atexit@plt+0x43b104> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 451f6c <__cxa_atexit@plt+0x43b85c> │ │ │ │ + bhi 451f94 <__cxa_atexit@plt+0x43b884> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 451efc <__cxa_atexit@plt+0x43b7ec> │ │ │ │ - ldr r7, [pc, #160] @ 451f84 <__cxa_atexit@plt+0x43b874> │ │ │ │ + bne 451f24 <__cxa_atexit@plt+0x43b814> │ │ │ │ + ldr r7, [pc, #160] @ 451fac <__cxa_atexit@plt+0x43b89c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #152] @ 451f88 <__cxa_atexit@plt+0x43b878> │ │ │ │ + ldr r3, [pc, #152] @ 451fb0 <__cxa_atexit@plt+0x43b8a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #140] @ 451f90 <__cxa_atexit@plt+0x43b880> │ │ │ │ + ldr r2, [pc, #140] @ 451fb8 <__cxa_atexit@plt+0x43b8a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r2, [r0, #7] │ │ │ │ str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r2, [r0, #3] │ │ │ │ str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ @@ -1109517,702 +1109527,702 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, lr │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ - ldr r7, [pc, #24] @ 451f8c <__cxa_atexit@plt+0x43b87c> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ + ldr r7, [pc, #24] @ 451fb4 <__cxa_atexit@plt+0x43b8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #116, 20 @ 0x74000 │ │ │ │ - orreq fp, r0, #120, 24 @ 0x7800 │ │ │ │ - cmpeq sp, #120, 26 @ 0x1e00 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ + orreq fp, r0, #76, 20 @ 0x4c000 │ │ │ │ + orreq fp, r0, #80, 24 @ 0x5000 │ │ │ │ cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ andeq r1, r0, r9, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r8, [r3, #32] │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r2, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 451fdc <__cxa_atexit@plt+0x43b8cc> │ │ │ │ + beq 452004 <__cxa_atexit@plt+0x43b8f4> │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r1, #3 │ │ │ │ - bne 452000 <__cxa_atexit@plt+0x43b8f0> │ │ │ │ - ldr r1, [pc, #84] @ 452028 <__cxa_atexit@plt+0x43b918> │ │ │ │ + bne 452028 <__cxa_atexit@plt+0x43b918> │ │ │ │ + ldr r1, [pc, #84] @ 452050 <__cxa_atexit@plt+0x43b940> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - b 45200c <__cxa_atexit@plt+0x43b8fc> │ │ │ │ - ldr r7, [pc, #64] @ 452024 <__cxa_atexit@plt+0x43b914> │ │ │ │ + b 452034 <__cxa_atexit@plt+0x43b924> │ │ │ │ + ldr r7, [pc, #64] @ 45204c <__cxa_atexit@plt+0x43b93c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r1, [pc, #24] @ 452020 <__cxa_atexit@plt+0x43b910> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r1, [pc, #24] @ 452048 <__cxa_atexit@plt+0x43b938> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sp, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq sp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [pc, #24] @ 45205c <__cxa_atexit@plt+0x43b94c> │ │ │ │ + ldr r2, [pc, #24] @ 452084 <__cxa_atexit@plt+0x43b974> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r8, r3 │ │ │ │ - b 785fe0 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ + b 786020 <__cxa_atexit@plt+0x76f910> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ + cmpeq sp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4520dc <__cxa_atexit@plt+0x43b9cc> │ │ │ │ + bne 452104 <__cxa_atexit@plt+0x43b9f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4520ec <__cxa_atexit@plt+0x43b9dc> │ │ │ │ - ldr lr, [pc, #80] @ 452100 <__cxa_atexit@plt+0x43b9f0> │ │ │ │ + bcc 452114 <__cxa_atexit@plt+0x43ba04> │ │ │ │ + ldr lr, [pc, #80] @ 452128 <__cxa_atexit@plt+0x43ba18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 4520fc <__cxa_atexit@plt+0x43b9ec> │ │ │ │ + ldr r3, [pc, #24] @ 452124 <__cxa_atexit@plt+0x43ba14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 785fd8 <__cxa_atexit@plt+0x76f8c8> │ │ │ │ + b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq fp, r0, #252, 26 @ 0x3f00 │ │ │ │ + orreq fp, r0, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 452140 <__cxa_atexit@plt+0x43ba30> │ │ │ │ + bcc 452168 <__cxa_atexit@plt+0x43ba58> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #28] @ 452150 <__cxa_atexit@plt+0x43ba40> │ │ │ │ + ldr r2, [pc, #28] @ 452178 <__cxa_atexit@plt+0x43ba68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r7, {r2, r3} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq fp, r0, #4, 16 @ 0x40000 │ │ │ │ - cmpeq sp, #56, 22 @ 0xe000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq fp, r0, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [pc, #16] @ 452180 <__cxa_atexit@plt+0x43ba70> │ │ │ │ + ldr r3, [pc, #16] @ 4521a8 <__cxa_atexit@plt+0x43ba98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq sp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4521dc <__cxa_atexit@plt+0x43bacc> │ │ │ │ - ldr r0, [pc, #36] @ 4521e4 <__cxa_atexit@plt+0x43bad4> │ │ │ │ + bhi 452204 <__cxa_atexit@plt+0x43baf4> │ │ │ │ + ldr r0, [pc, #36] @ 45220c <__cxa_atexit@plt+0x43bafc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #160, 30 @ 0x280 │ │ │ │ + cmpeq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #184, 20 @ 0xb8000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452234 <__cxa_atexit@plt+0x43bb24> │ │ │ │ + bhi 45225c <__cxa_atexit@plt+0x43bb4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 45223c <__cxa_atexit@plt+0x43bb2c> │ │ │ │ + ldr r2, [pc, #20] @ 452264 <__cxa_atexit@plt+0x43bb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4516a4 <__cxa_atexit@plt+0x43af94> │ │ │ │ + b 4516cc <__cxa_atexit@plt+0x43afbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + orreq fp, r0, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452290 <__cxa_atexit@plt+0x43bb80> │ │ │ │ - ldr r2, [pc, #56] @ 4522a4 <__cxa_atexit@plt+0x43bb94> │ │ │ │ + bcc 4522b8 <__cxa_atexit@plt+0x43bba8> │ │ │ │ + ldr r2, [pc, #56] @ 4522cc <__cxa_atexit@plt+0x43bbbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 452284 <__cxa_atexit@plt+0x43bb74> │ │ │ │ + b 4522ac <__cxa_atexit@plt+0x43bb9c> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #200, 28 @ 0xc80 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4522fc <__cxa_atexit@plt+0x43bbec> │ │ │ │ - ldr r0, [pc, #36] @ 452304 <__cxa_atexit@plt+0x43bbf4> │ │ │ │ + bhi 452324 <__cxa_atexit@plt+0x43bc14> │ │ │ │ + ldr r0, [pc, #36] @ 45232c <__cxa_atexit@plt+0x43bc1c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #128, 28 @ 0x800 │ │ │ │ + cmpeq sp, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #152, 18 @ 0x260000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452354 <__cxa_atexit@plt+0x43bc44> │ │ │ │ + bhi 45237c <__cxa_atexit@plt+0x43bc6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 45235c <__cxa_atexit@plt+0x43bc4c> │ │ │ │ + ldr r2, [pc, #20] @ 452384 <__cxa_atexit@plt+0x43bc74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4516a4 <__cxa_atexit@plt+0x43af94> │ │ │ │ + b 4516cc <__cxa_atexit@plt+0x43afbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #200, 10 @ 0x32000000 │ │ │ │ - cmpeq sp, #84, 18 @ 0x150000 │ │ │ │ + orreq fp, r0, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq sp, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4523b0 <__cxa_atexit@plt+0x43bca0> │ │ │ │ - ldr r2, [pc, #56] @ 4523c4 <__cxa_atexit@plt+0x43bcb4> │ │ │ │ + bcc 4523d8 <__cxa_atexit@plt+0x43bcc8> │ │ │ │ + ldr r2, [pc, #56] @ 4523ec <__cxa_atexit@plt+0x43bcdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 4523a4 <__cxa_atexit@plt+0x43bc94> │ │ │ │ + b 4523cc <__cxa_atexit@plt+0x43bcbc> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #56, 18 @ 0xe0000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452440 <__cxa_atexit@plt+0x43bd30> │ │ │ │ - ldr r2, [pc, #72] @ 452448 <__cxa_atexit@plt+0x43bd38> │ │ │ │ + bhi 452468 <__cxa_atexit@plt+0x43bd58> │ │ │ │ + ldr r2, [pc, #72] @ 452470 <__cxa_atexit@plt+0x43bd60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452434 <__cxa_atexit@plt+0x43bd24> │ │ │ │ - ldr r3, [pc, #40] @ 45244c <__cxa_atexit@plt+0x43bd3c> │ │ │ │ + beq 45245c <__cxa_atexit@plt+0x43bd4c> │ │ │ │ + ldr r3, [pc, #40] @ 452474 <__cxa_atexit@plt+0x43bd64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sp, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 452474 <__cxa_atexit@plt+0x43bd64> │ │ │ │ + ldr r3, [pc, #12] @ 45249c <__cxa_atexit@plt+0x43bd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq sp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4524e8 <__cxa_atexit@plt+0x43bdd8> │ │ │ │ - ldr r9, [pc, #84] @ 4524f4 <__cxa_atexit@plt+0x43bde4> │ │ │ │ + bcc 452510 <__cxa_atexit@plt+0x43be00> │ │ │ │ + ldr r9, [pc, #84] @ 45251c <__cxa_atexit@plt+0x43be0c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 4524f8 <__cxa_atexit@plt+0x43bde8> │ │ │ │ + ldr r8, [pc, #80] @ 452520 <__cxa_atexit@plt+0x43be10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 4524fc <__cxa_atexit@plt+0x43bdec> │ │ │ │ + ldr lr, [pc, #76] @ 452524 <__cxa_atexit@plt+0x43be14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 452500 <__cxa_atexit@plt+0x43bdf0> │ │ │ │ + ldr sl, [pc, #72] @ 452528 <__cxa_atexit@plt+0x43be18> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 452524 <__cxa_atexit@plt+0x43be14> │ │ │ │ + ldr r7, [pc, #12] @ 45254c <__cxa_atexit@plt+0x43be3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 452544 <__cxa_atexit@plt+0x43be34> │ │ │ │ + ldr r7, [pc, #12] @ 45256c <__cxa_atexit@plt+0x43be5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #236, 8 @ 0xec000000 │ │ │ │ - cmpeq sp, #60, 24 @ 0x3c00 │ │ │ │ + orreq fp, r0, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq sp, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452588 <__cxa_atexit@plt+0x43be78> │ │ │ │ - ldr r0, [pc, #36] @ 452590 <__cxa_atexit@plt+0x43be80> │ │ │ │ + bhi 4525b0 <__cxa_atexit@plt+0x43bea0> │ │ │ │ + ldr r0, [pc, #36] @ 4525b8 <__cxa_atexit@plt+0x43bea8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq sp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #12, 14 @ 0x300000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4525e0 <__cxa_atexit@plt+0x43bed0> │ │ │ │ + bhi 452608 <__cxa_atexit@plt+0x43bef8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 4525e8 <__cxa_atexit@plt+0x43bed8> │ │ │ │ + ldr r2, [pc, #20] @ 452610 <__cxa_atexit@plt+0x43bf00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4516a4 <__cxa_atexit@plt+0x43af94> │ │ │ │ + b 4516cc <__cxa_atexit@plt+0x43afbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq sp, #200, 12 @ 0xc800000 │ │ │ │ + orreq fp, r0, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45263c <__cxa_atexit@plt+0x43bf2c> │ │ │ │ - ldr r2, [pc, #56] @ 452650 <__cxa_atexit@plt+0x43bf40> │ │ │ │ + bcc 452664 <__cxa_atexit@plt+0x43bf54> │ │ │ │ + ldr r2, [pc, #56] @ 452678 <__cxa_atexit@plt+0x43bf68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 452630 <__cxa_atexit@plt+0x43bf20> │ │ │ │ + b 452658 <__cxa_atexit@plt+0x43bf48> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #172, 12 @ 0xac00000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4526a0 <__cxa_atexit@plt+0x43bf90> │ │ │ │ - ldr r2, [pc, #28] @ 4526a8 <__cxa_atexit@plt+0x43bf98> │ │ │ │ + bhi 4526c8 <__cxa_atexit@plt+0x43bfb8> │ │ │ │ + ldr r2, [pc, #28] @ 4526d0 <__cxa_atexit@plt+0x43bfc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 452764 <__cxa_atexit@plt+0x43c054> │ │ │ │ + bcc 45278c <__cxa_atexit@plt+0x43c07c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 452704 <__cxa_atexit@plt+0x43bff4> │ │ │ │ + beq 45272c <__cxa_atexit@plt+0x43c01c> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 45272c <__cxa_atexit@plt+0x43c01c> │ │ │ │ - ldr r2, [pc, #152] @ 452784 <__cxa_atexit@plt+0x43c074> │ │ │ │ + bne 452754 <__cxa_atexit@plt+0x43c044> │ │ │ │ + ldr r2, [pc, #152] @ 4527ac <__cxa_atexit@plt+0x43c09c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452758 <__cxa_atexit@plt+0x43c048> │ │ │ │ - ldr r3, [pc, #136] @ 452788 <__cxa_atexit@plt+0x43c078> │ │ │ │ + beq 452780 <__cxa_atexit@plt+0x43c070> │ │ │ │ + ldr r3, [pc, #136] @ 4527b0 <__cxa_atexit@plt+0x43c0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 452748 <__cxa_atexit@plt+0x43c038> │ │ │ │ - ldr r3, [pc, #116] @ 452780 <__cxa_atexit@plt+0x43c070> │ │ │ │ + b 452770 <__cxa_atexit@plt+0x43c060> │ │ │ │ + ldr r3, [pc, #116] @ 4527a8 <__cxa_atexit@plt+0x43c098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r2, [pc, #68] @ 452778 <__cxa_atexit@plt+0x43c068> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r2, [pc, #68] @ 4527a0 <__cxa_atexit@plt+0x43c090> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452758 <__cxa_atexit@plt+0x43c048> │ │ │ │ - ldr r3, [pc, #52] @ 45277c <__cxa_atexit@plt+0x43c06c> │ │ │ │ + beq 452780 <__cxa_atexit@plt+0x43c070> │ │ │ │ + ldr r3, [pc, #52] @ 4527a4 <__cxa_atexit@plt+0x43c094> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq sp, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq sp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 4527b0 <__cxa_atexit@plt+0x43c0a0> │ │ │ │ + ldr r3, [pc, #12] @ 4527d8 <__cxa_atexit@plt+0x43c0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq sp, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452824 <__cxa_atexit@plt+0x43c114> │ │ │ │ - ldr r9, [pc, #84] @ 452830 <__cxa_atexit@plt+0x43c120> │ │ │ │ + bcc 45284c <__cxa_atexit@plt+0x43c13c> │ │ │ │ + ldr r9, [pc, #84] @ 452858 <__cxa_atexit@plt+0x43c148> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 452834 <__cxa_atexit@plt+0x43c124> │ │ │ │ + ldr r8, [pc, #80] @ 45285c <__cxa_atexit@plt+0x43c14c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 452838 <__cxa_atexit@plt+0x43c128> │ │ │ │ + ldr lr, [pc, #76] @ 452860 <__cxa_atexit@plt+0x43c150> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 45283c <__cxa_atexit@plt+0x43c12c> │ │ │ │ + ldr sl, [pc, #72] @ 452864 <__cxa_atexit@plt+0x43c154> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 452860 <__cxa_atexit@plt+0x43c150> │ │ │ │ + ldr r7, [pc, #12] @ 452888 <__cxa_atexit@plt+0x43c178> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 452888 <__cxa_atexit@plt+0x43c178> │ │ │ │ + ldr r3, [pc, #12] @ 4528b0 <__cxa_atexit@plt+0x43c1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4528fc <__cxa_atexit@plt+0x43c1ec> │ │ │ │ - ldr r9, [pc, #84] @ 452908 <__cxa_atexit@plt+0x43c1f8> │ │ │ │ + bcc 452924 <__cxa_atexit@plt+0x43c214> │ │ │ │ + ldr r9, [pc, #84] @ 452930 <__cxa_atexit@plt+0x43c220> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 45290c <__cxa_atexit@plt+0x43c1fc> │ │ │ │ + ldr r8, [pc, #80] @ 452934 <__cxa_atexit@plt+0x43c224> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 452910 <__cxa_atexit@plt+0x43c200> │ │ │ │ + ldr lr, [pc, #76] @ 452938 <__cxa_atexit@plt+0x43c228> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 452914 <__cxa_atexit@plt+0x43c204> │ │ │ │ + ldr sl, [pc, #72] @ 45293c <__cxa_atexit@plt+0x43c22c> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 452938 <__cxa_atexit@plt+0x43c228> │ │ │ │ + ldr r7, [pc, #12] @ 452960 <__cxa_atexit@plt+0x43c250> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 452958 <__cxa_atexit@plt+0x43c248> │ │ │ │ + ldr r7, [pc, #12] @ 452980 <__cxa_atexit@plt+0x43c270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #216 @ 0xd8 │ │ │ │ - cmpeq sp, #40, 16 @ 0x280000 │ │ │ │ + orreq fp, r0, #176 @ 0xb0 │ │ │ │ + cmpeq sp, #0, 16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45299c <__cxa_atexit@plt+0x43c28c> │ │ │ │ - ldr r0, [pc, #36] @ 4529a4 <__cxa_atexit@plt+0x43c294> │ │ │ │ + bhi 4529c4 <__cxa_atexit@plt+0x43c2b4> │ │ │ │ + ldr r0, [pc, #36] @ 4529cc <__cxa_atexit@plt+0x43c2bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq sp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #16, 6 @ 0x40000000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4529f4 <__cxa_atexit@plt+0x43c2e4> │ │ │ │ + bhi 452a1c <__cxa_atexit@plt+0x43c30c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 4529fc <__cxa_atexit@plt+0x43c2ec> │ │ │ │ + ldr r2, [pc, #20] @ 452a24 <__cxa_atexit@plt+0x43c314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 451d64 <__cxa_atexit@plt+0x43b654> │ │ │ │ + b 451d8c <__cxa_atexit@plt+0x43b67c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #40, 30 @ 0xa0 │ │ │ │ - cmpeq sp, #204, 4 @ 0xc000000c │ │ │ │ + orreq sl, r0, #0, 30 │ │ │ │ + cmpeq sp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452a58 <__cxa_atexit@plt+0x43c348> │ │ │ │ - ldr r2, [pc, #64] @ 452a6c <__cxa_atexit@plt+0x43c35c> │ │ │ │ + bcc 452a80 <__cxa_atexit@plt+0x43c370> │ │ │ │ + ldr r2, [pc, #64] @ 452a94 <__cxa_atexit@plt+0x43c384> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ @@ -1110221,72 +1110231,72 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 452a4c <__cxa_atexit@plt+0x43c33c> │ │ │ │ + b 452a74 <__cxa_atexit@plt+0x43c364> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #0, 14 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452ac4 <__cxa_atexit@plt+0x43c3b4> │ │ │ │ - ldr r0, [pc, #36] @ 452acc <__cxa_atexit@plt+0x43c3bc> │ │ │ │ + bhi 452aec <__cxa_atexit@plt+0x43c3dc> │ │ │ │ + ldr r0, [pc, #36] @ 452af4 <__cxa_atexit@plt+0x43c3e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq sp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #232, 2 @ 0x3a │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452b1c <__cxa_atexit@plt+0x43c40c> │ │ │ │ + bhi 452b44 <__cxa_atexit@plt+0x43c434> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 452b24 <__cxa_atexit@plt+0x43c414> │ │ │ │ + ldr r2, [pc, #20] @ 452b4c <__cxa_atexit@plt+0x43c43c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 451d64 <__cxa_atexit@plt+0x43b654> │ │ │ │ + b 451d8c <__cxa_atexit@plt+0x43b67c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #0, 28 │ │ │ │ - cmpeq sp, #164, 2 @ 0x29 │ │ │ │ + orreq sl, r0, #216, 26 @ 0x3600 │ │ │ │ + cmpeq sp, #124, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452b80 <__cxa_atexit@plt+0x43c470> │ │ │ │ - ldr r2, [pc, #64] @ 452b94 <__cxa_atexit@plt+0x43c484> │ │ │ │ + bcc 452ba8 <__cxa_atexit@plt+0x43c498> │ │ │ │ + ldr r2, [pc, #64] @ 452bbc <__cxa_atexit@plt+0x43c4ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ @@ -1110295,167 +1110305,167 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 452b74 <__cxa_atexit@plt+0x43c464> │ │ │ │ + b 452b9c <__cxa_atexit@plt+0x43c48c> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #88, 2 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #48, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452c18 <__cxa_atexit@plt+0x43c508> │ │ │ │ - ldr r2, [pc, #80] @ 452c20 <__cxa_atexit@plt+0x43c510> │ │ │ │ + bhi 452c40 <__cxa_atexit@plt+0x43c530> │ │ │ │ + ldr r2, [pc, #80] @ 452c48 <__cxa_atexit@plt+0x43c538> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452c0c <__cxa_atexit@plt+0x43c4fc> │ │ │ │ - ldr r3, [pc, #40] @ 452c24 <__cxa_atexit@plt+0x43c514> │ │ │ │ + beq 452c34 <__cxa_atexit@plt+0x43c524> │ │ │ │ + ldr r3, [pc, #40] @ 452c4c <__cxa_atexit@plt+0x43c53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sp, #224 @ 0xe0 │ │ │ │ + cmpeq sp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 452c4c <__cxa_atexit@plt+0x43c53c> │ │ │ │ + ldr r3, [pc, #12] @ 452c74 <__cxa_atexit@plt+0x43c564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #184 @ 0xb8 │ │ │ │ + cmpeq sp, #144 @ 0x90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452cc8 <__cxa_atexit@plt+0x43c5b8> │ │ │ │ - ldr r9, [pc, #92] @ 452cd4 <__cxa_atexit@plt+0x43c5c4> │ │ │ │ + bcc 452cf0 <__cxa_atexit@plt+0x43c5e0> │ │ │ │ + ldr r9, [pc, #92] @ 452cfc <__cxa_atexit@plt+0x43c5ec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 452cd8 <__cxa_atexit@plt+0x43c5c8> │ │ │ │ + ldr r8, [pc, #88] @ 452d00 <__cxa_atexit@plt+0x43c5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 452cdc <__cxa_atexit@plt+0x43c5cc> │ │ │ │ + ldr lr, [pc, #84] @ 452d04 <__cxa_atexit@plt+0x43c5f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 452ce0 <__cxa_atexit@plt+0x43c5d0> │ │ │ │ + ldr sl, [pc, #80] @ 452d08 <__cxa_atexit@plt+0x43c5f8> │ │ │ │ add sl, pc, sl │ │ │ │ sub r1, r6, #19 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ add r1, r3, #24 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #30 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 452d04 <__cxa_atexit@plt+0x43c5f4> │ │ │ │ + ldr r7, [pc, #12] @ 452d2c <__cxa_atexit@plt+0x43c61c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 452d24 <__cxa_atexit@plt+0x43c614> │ │ │ │ + ldr r7, [pc, #12] @ 452d4c <__cxa_atexit@plt+0x43c63c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #12, 26 @ 0x300 │ │ │ │ - cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + orreq sl, r0, #228, 24 @ 0xe400 │ │ │ │ + cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452d68 <__cxa_atexit@plt+0x43c658> │ │ │ │ - ldr r0, [pc, #36] @ 452d70 <__cxa_atexit@plt+0x43c660> │ │ │ │ + bhi 452d90 <__cxa_atexit@plt+0x43c680> │ │ │ │ + ldr r0, [pc, #36] @ 452d98 <__cxa_atexit@plt+0x43c688> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq sp, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #68, 30 @ 0x110 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452dc0 <__cxa_atexit@plt+0x43c6b0> │ │ │ │ + bhi 452de8 <__cxa_atexit@plt+0x43c6d8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 452dc8 <__cxa_atexit@plt+0x43c6b8> │ │ │ │ + ldr r2, [pc, #20] @ 452df0 <__cxa_atexit@plt+0x43c6e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 451d64 <__cxa_atexit@plt+0x43b654> │ │ │ │ + b 451d8c <__cxa_atexit@plt+0x43b67c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #92, 22 @ 0x17000 │ │ │ │ - cmpeq sp, #0, 30 │ │ │ │ + orreq sl, r0, #52, 22 @ 0xd000 │ │ │ │ + cmpeq sp, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 452e24 <__cxa_atexit@plt+0x43c714> │ │ │ │ - ldr r2, [pc, #64] @ 452e38 <__cxa_atexit@plt+0x43c728> │ │ │ │ + bcc 452e4c <__cxa_atexit@plt+0x43c73c> │ │ │ │ + ldr r2, [pc, #64] @ 452e60 <__cxa_atexit@plt+0x43c750> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ @@ -1110464,388 +1110474,388 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 452e18 <__cxa_atexit@plt+0x43c708> │ │ │ │ + b 452e40 <__cxa_atexit@plt+0x43c730> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452e90 <__cxa_atexit@plt+0x43c780> │ │ │ │ - ldr r2, [pc, #36] @ 452e98 <__cxa_atexit@plt+0x43c788> │ │ │ │ + bhi 452eb8 <__cxa_atexit@plt+0x43c7a8> │ │ │ │ + ldr r2, [pc, #36] @ 452ec0 <__cxa_atexit@plt+0x43c7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 452f64 <__cxa_atexit@plt+0x43c854> │ │ │ │ + bcc 452f8c <__cxa_atexit@plt+0x43c87c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 452ef4 <__cxa_atexit@plt+0x43c7e4> │ │ │ │ + beq 452f1c <__cxa_atexit@plt+0x43c80c> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 452f2c <__cxa_atexit@plt+0x43c81c> │ │ │ │ - ldr r3, [pc, #172] @ 452f88 <__cxa_atexit@plt+0x43c878> │ │ │ │ + bne 452f54 <__cxa_atexit@plt+0x43c844> │ │ │ │ + ldr r3, [pc, #172] @ 452fb0 <__cxa_atexit@plt+0x43c8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452f58 <__cxa_atexit@plt+0x43c848> │ │ │ │ - ldr r3, [pc, #156] @ 452f8c <__cxa_atexit@plt+0x43c87c> │ │ │ │ + beq 452f80 <__cxa_atexit@plt+0x43c870> │ │ │ │ + ldr r3, [pc, #156] @ 452fb4 <__cxa_atexit@plt+0x43c8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 452f48 <__cxa_atexit@plt+0x43c838> │ │ │ │ - ldr lr, [pc, #132] @ 452f80 <__cxa_atexit@plt+0x43c870> │ │ │ │ + b 452f70 <__cxa_atexit@plt+0x43c860> │ │ │ │ + ldr lr, [pc, #132] @ 452fa8 <__cxa_atexit@plt+0x43c898> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 452f84 <__cxa_atexit@plt+0x43c874> │ │ │ │ + ldr r1, [pc, #128] @ 452fac <__cxa_atexit@plt+0x43c89c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #68] @ 452f78 <__cxa_atexit@plt+0x43c868> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #68] @ 452fa0 <__cxa_atexit@plt+0x43c890> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 452f58 <__cxa_atexit@plt+0x43c848> │ │ │ │ - ldr r3, [pc, #52] @ 452f7c <__cxa_atexit@plt+0x43c86c> │ │ │ │ + beq 452f80 <__cxa_atexit@plt+0x43c870> │ │ │ │ + ldr r3, [pc, #52] @ 452fa4 <__cxa_atexit@plt+0x43c894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq sp, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 452fb4 <__cxa_atexit@plt+0x43c8a4> │ │ │ │ + ldr r3, [pc, #12] @ 452fdc <__cxa_atexit@plt+0x43c8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453030 <__cxa_atexit@plt+0x43c920> │ │ │ │ - ldr r9, [pc, #92] @ 45303c <__cxa_atexit@plt+0x43c92c> │ │ │ │ + bcc 453058 <__cxa_atexit@plt+0x43c948> │ │ │ │ + ldr r9, [pc, #92] @ 453064 <__cxa_atexit@plt+0x43c954> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 453040 <__cxa_atexit@plt+0x43c930> │ │ │ │ + ldr r8, [pc, #88] @ 453068 <__cxa_atexit@plt+0x43c958> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 453044 <__cxa_atexit@plt+0x43c934> │ │ │ │ + ldr lr, [pc, #84] @ 45306c <__cxa_atexit@plt+0x43c95c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 453048 <__cxa_atexit@plt+0x43c938> │ │ │ │ + ldr sl, [pc, #80] @ 453070 <__cxa_atexit@plt+0x43c960> │ │ │ │ add sl, pc, sl │ │ │ │ sub r1, r6, #19 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ add r1, r3, #24 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #30 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 45306c <__cxa_atexit@plt+0x43c95c> │ │ │ │ + ldr r7, [pc, #12] @ 453094 <__cxa_atexit@plt+0x43c984> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 45308c <__cxa_atexit@plt+0x43c97c> │ │ │ │ + ldr r7, [pc, #12] @ 4530b4 <__cxa_atexit@plt+0x43c9a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ + orreq sl, r0, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq sp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 4530b4 <__cxa_atexit@plt+0x43c9a4> │ │ │ │ + ldr r3, [pc, #12] @ 4530dc <__cxa_atexit@plt+0x43c9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #80, 24 @ 0x5000 │ │ │ │ + cmpeq sp, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453130 <__cxa_atexit@plt+0x43ca20> │ │ │ │ - ldr r9, [pc, #92] @ 45313c <__cxa_atexit@plt+0x43ca2c> │ │ │ │ + bcc 453158 <__cxa_atexit@plt+0x43ca48> │ │ │ │ + ldr r9, [pc, #92] @ 453164 <__cxa_atexit@plt+0x43ca54> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 453140 <__cxa_atexit@plt+0x43ca30> │ │ │ │ + ldr r8, [pc, #88] @ 453168 <__cxa_atexit@plt+0x43ca58> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 453144 <__cxa_atexit@plt+0x43ca34> │ │ │ │ + ldr lr, [pc, #84] @ 45316c <__cxa_atexit@plt+0x43ca5c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 453148 <__cxa_atexit@plt+0x43ca38> │ │ │ │ + ldr sl, [pc, #80] @ 453170 <__cxa_atexit@plt+0x43ca60> │ │ │ │ add sl, pc, sl │ │ │ │ sub r1, r6, #19 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ add r1, r3, #24 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #30 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 45316c <__cxa_atexit@plt+0x43ca5c> │ │ │ │ + ldr r7, [pc, #12] @ 453194 <__cxa_atexit@plt+0x43ca84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 45318c <__cxa_atexit@plt+0x43ca7c> │ │ │ │ + ldr r7, [pc, #12] @ 4531b4 <__cxa_atexit@plt+0x43caa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ + orreq sl, r0, #176, 14 @ 0x2c00000 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4531d0 <__cxa_atexit@plt+0x43cac0> │ │ │ │ - ldr r0, [pc, #36] @ 4531d8 <__cxa_atexit@plt+0x43cac8> │ │ │ │ + bhi 4531f8 <__cxa_atexit@plt+0x43cae8> │ │ │ │ + ldr r0, [pc, #36] @ 453200 <__cxa_atexit@plt+0x43caf0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #240, 20 @ 0xf0000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4532b0 <__cxa_atexit@plt+0x43cba0> │ │ │ │ - ldr r1, [pc, #164] @ 4532b8 <__cxa_atexit@plt+0x43cba8> │ │ │ │ + bhi 4532d8 <__cxa_atexit@plt+0x43cbc8> │ │ │ │ + ldr r1, [pc, #164] @ 4532e0 <__cxa_atexit@plt+0x43cbd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #144] @ 4532bc <__cxa_atexit@plt+0x43cbac> │ │ │ │ + ldr r1, [pc, #144] @ 4532e4 <__cxa_atexit@plt+0x43cbd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 453294 <__cxa_atexit@plt+0x43cb84> │ │ │ │ + beq 4532bc <__cxa_atexit@plt+0x43cbac> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r7, [r3, #11] │ │ │ │ - ldr r1, [pc, #116] @ 4532c0 <__cxa_atexit@plt+0x43cbb0> │ │ │ │ + ldr r1, [pc, #116] @ 4532e8 <__cxa_atexit@plt+0x43cbd8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ str sl, [r3, #4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4532a4 <__cxa_atexit@plt+0x43cb94> │ │ │ │ - ldr r2, [pc, #76] @ 4532c4 <__cxa_atexit@plt+0x43cbb4> │ │ │ │ + beq 4532cc <__cxa_atexit@plt+0x43cbbc> │ │ │ │ + ldr r2, [pc, #76] @ 4532ec <__cxa_atexit@plt+0x43cbdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4532c8 <__cxa_atexit@plt+0x43cbb8> │ │ │ │ + ldr r1, [pc, #72] @ 4532f0 <__cxa_atexit@plt+0x43cbe0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq sl, r0, #228, 12 @ 0xe400000 │ │ │ │ + orreq sl, r0, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq sp, #148, 26 @ 0x2500 │ │ │ │ - cmpeq sp, #24, 20 @ 0x18000 │ │ │ │ + cmpeq sp, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq sp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #84] @ 453340 <__cxa_atexit@plt+0x43cc30> │ │ │ │ + ldr r0, [pc, #84] @ 453368 <__cxa_atexit@plt+0x43cc58> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 453334 <__cxa_atexit@plt+0x43cc24> │ │ │ │ - ldr r3, [pc, #52] @ 453344 <__cxa_atexit@plt+0x43cc34> │ │ │ │ + beq 45335c <__cxa_atexit@plt+0x43cc4c> │ │ │ │ + ldr r3, [pc, #52] @ 45336c <__cxa_atexit@plt+0x43cc5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 453348 <__cxa_atexit@plt+0x43cc38> │ │ │ │ + ldr r2, [pc, #48] @ 453370 <__cxa_atexit@plt+0x43cc60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ - cmpeq sp, #152, 18 @ 0x260000 │ │ │ │ + cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 453384 <__cxa_atexit@plt+0x43cc74> │ │ │ │ + ldr r3, [pc, #36] @ 4533ac <__cxa_atexit@plt+0x43cc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 453388 <__cxa_atexit@plt+0x43cc78> │ │ │ │ + ldr r2, [pc, #32] @ 4533b0 <__cxa_atexit@plt+0x43cca0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #172, 24 @ 0xac00 │ │ │ │ + cmpeq sp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4533c4 <__cxa_atexit@plt+0x43ccb4> │ │ │ │ - ldr r2, [pc, #44] @ 4533dc <__cxa_atexit@plt+0x43cccc> │ │ │ │ + bcc 4533ec <__cxa_atexit@plt+0x43ccdc> │ │ │ │ + ldr r2, [pc, #44] @ 453404 <__cxa_atexit@plt+0x43ccf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4533e0 <__cxa_atexit@plt+0x43ccd0> │ │ │ │ + ldr r3, [pc, #20] @ 453408 <__cxa_atexit@plt+0x43ccf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq sl, r0, #92, 12 @ 0x5c00000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq sl, r0, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sp, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq sp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453434 <__cxa_atexit@plt+0x43cd24> │ │ │ │ - ldr r2, [pc, #56] @ 453448 <__cxa_atexit@plt+0x43cd38> │ │ │ │ + bcc 45345c <__cxa_atexit@plt+0x43cd4c> │ │ │ │ + ldr r2, [pc, #56] @ 453470 <__cxa_atexit@plt+0x43cd60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ bic r3, r3, #3 │ │ │ │ @@ -1110858,174 +1110868,174 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #36, 26 @ 0x900 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4534a0 <__cxa_atexit@plt+0x43cd90> │ │ │ │ - ldr r0, [pc, #36] @ 4534a8 <__cxa_atexit@plt+0x43cd98> │ │ │ │ + bhi 4534c8 <__cxa_atexit@plt+0x43cdb8> │ │ │ │ + ldr r0, [pc, #36] @ 4534d0 <__cxa_atexit@plt+0x43cdc0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq sp, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #32, 16 @ 0x200000 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453580 <__cxa_atexit@plt+0x43ce70> │ │ │ │ - ldr r1, [pc, #164] @ 453588 <__cxa_atexit@plt+0x43ce78> │ │ │ │ + bhi 4535a8 <__cxa_atexit@plt+0x43ce98> │ │ │ │ + ldr r1, [pc, #164] @ 4535b0 <__cxa_atexit@plt+0x43cea0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #144] @ 45358c <__cxa_atexit@plt+0x43ce7c> │ │ │ │ + ldr r1, [pc, #144] @ 4535b4 <__cxa_atexit@plt+0x43cea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 453564 <__cxa_atexit@plt+0x43ce54> │ │ │ │ + beq 45358c <__cxa_atexit@plt+0x43ce7c> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r7, [r3, #11] │ │ │ │ - ldr r1, [pc, #116] @ 453590 <__cxa_atexit@plt+0x43ce80> │ │ │ │ + ldr r1, [pc, #116] @ 4535b8 <__cxa_atexit@plt+0x43cea8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ str sl, [r3, #4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 453574 <__cxa_atexit@plt+0x43ce64> │ │ │ │ - ldr r2, [pc, #76] @ 453594 <__cxa_atexit@plt+0x43ce84> │ │ │ │ + beq 45359c <__cxa_atexit@plt+0x43ce8c> │ │ │ │ + ldr r2, [pc, #76] @ 4535bc <__cxa_atexit@plt+0x43ceac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 453598 <__cxa_atexit@plt+0x43ce88> │ │ │ │ + ldr r1, [pc, #72] @ 4535c0 <__cxa_atexit@plt+0x43ceb0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq sl, r0, #20, 8 @ 0x14000000 │ │ │ │ + orreq sl, r0, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq sp, #196, 20 @ 0xc4000 │ │ │ │ - cmpeq sp, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq sp, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq sp, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #84] @ 453610 <__cxa_atexit@plt+0x43cf00> │ │ │ │ + ldr r0, [pc, #84] @ 453638 <__cxa_atexit@plt+0x43cf28> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 453604 <__cxa_atexit@plt+0x43cef4> │ │ │ │ - ldr r3, [pc, #52] @ 453614 <__cxa_atexit@plt+0x43cf04> │ │ │ │ + beq 45362c <__cxa_atexit@plt+0x43cf1c> │ │ │ │ + ldr r3, [pc, #52] @ 45363c <__cxa_atexit@plt+0x43cf2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 453618 <__cxa_atexit@plt+0x43cf08> │ │ │ │ + ldr r2, [pc, #48] @ 453640 <__cxa_atexit@plt+0x43cf30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #44, 20 @ 0x2c000 │ │ │ │ - cmpeq sp, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq sp, #4, 20 @ 0x4000 │ │ │ │ + cmpeq sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 453654 <__cxa_atexit@plt+0x43cf44> │ │ │ │ + ldr r3, [pc, #36] @ 45367c <__cxa_atexit@plt+0x43cf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 453658 <__cxa_atexit@plt+0x43cf48> │ │ │ │ + ldr r2, [pc, #32] @ 453680 <__cxa_atexit@plt+0x43cf70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #220, 18 @ 0x370000 │ │ │ │ + cmpeq sp, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453694 <__cxa_atexit@plt+0x43cf84> │ │ │ │ - ldr r2, [pc, #44] @ 4536ac <__cxa_atexit@plt+0x43cf9c> │ │ │ │ + bcc 4536bc <__cxa_atexit@plt+0x43cfac> │ │ │ │ + ldr r2, [pc, #44] @ 4536d4 <__cxa_atexit@plt+0x43cfc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4536b0 <__cxa_atexit@plt+0x43cfa0> │ │ │ │ + ldr r3, [pc, #20] @ 4536d8 <__cxa_atexit@plt+0x43cfc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq sl, r0, #140, 6 @ 0x30000002 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq sl, r0, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sp, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq sp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453704 <__cxa_atexit@plt+0x43cff4> │ │ │ │ - ldr r2, [pc, #56] @ 453718 <__cxa_atexit@plt+0x43d008> │ │ │ │ + bcc 45372c <__cxa_atexit@plt+0x43d01c> │ │ │ │ + ldr r2, [pc, #56] @ 453740 <__cxa_atexit@plt+0x43d030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ bic r3, r3, #3 │ │ │ │ @@ -1111038,284 +1111048,284 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #196, 10 @ 0x31000000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453794 <__cxa_atexit@plt+0x43d084> │ │ │ │ - ldr r2, [pc, #72] @ 45379c <__cxa_atexit@plt+0x43d08c> │ │ │ │ + bhi 4537bc <__cxa_atexit@plt+0x43d0ac> │ │ │ │ + ldr r2, [pc, #72] @ 4537c4 <__cxa_atexit@plt+0x43d0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453788 <__cxa_atexit@plt+0x43d078> │ │ │ │ - ldr r3, [pc, #40] @ 4537a0 <__cxa_atexit@plt+0x43d090> │ │ │ │ + beq 4537b0 <__cxa_atexit@plt+0x43d0a0> │ │ │ │ + ldr r3, [pc, #40] @ 4537c8 <__cxa_atexit@plt+0x43d0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 4537c8 <__cxa_atexit@plt+0x43d0b8> │ │ │ │ + ldr r3, [pc, #12] @ 4537f0 <__cxa_atexit@plt+0x43d0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq sp, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453840 <__cxa_atexit@plt+0x43d130> │ │ │ │ - ldr r9, [pc, #88] @ 45384c <__cxa_atexit@plt+0x43d13c> │ │ │ │ + bcc 453868 <__cxa_atexit@plt+0x43d158> │ │ │ │ + ldr r9, [pc, #88] @ 453874 <__cxa_atexit@plt+0x43d164> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 453850 <__cxa_atexit@plt+0x43d140> │ │ │ │ + ldr r8, [pc, #84] @ 453878 <__cxa_atexit@plt+0x43d168> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 453854 <__cxa_atexit@plt+0x43d144> │ │ │ │ + ldr lr, [pc, #80] @ 45387c <__cxa_atexit@plt+0x43d16c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 453858 <__cxa_atexit@plt+0x43d148> │ │ │ │ + ldr sl, [pc, #76] @ 453880 <__cxa_atexit@plt+0x43d170> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4538a0 <__cxa_atexit@plt+0x43d190> │ │ │ │ + ldr r3, [pc, #52] @ 4538c8 <__cxa_atexit@plt+0x43d1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453898 <__cxa_atexit@plt+0x43d188> │ │ │ │ - ldr r3, [pc, #36] @ 4538a4 <__cxa_atexit@plt+0x43d194> │ │ │ │ + beq 4538c0 <__cxa_atexit@plt+0x43d1b0> │ │ │ │ + ldr r3, [pc, #36] @ 4538cc <__cxa_atexit@plt+0x43d1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4538d0 <__cxa_atexit@plt+0x43d1c0> │ │ │ │ + ldr r3, [pc, #24] @ 4538f8 <__cxa_atexit@plt+0x43d1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq sp, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453928 <__cxa_atexit@plt+0x43d218> │ │ │ │ - ldr r0, [pc, #36] @ 453930 <__cxa_atexit@plt+0x43d220> │ │ │ │ + bhi 453950 <__cxa_atexit@plt+0x43d240> │ │ │ │ + ldr r0, [pc, #36] @ 453958 <__cxa_atexit@plt+0x43d248> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #84, 16 @ 0x540000 │ │ │ │ + cmpeq sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ - cmpeq sp, #152, 6 @ 0x60000002 │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ + cmpeq sp, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453a08 <__cxa_atexit@plt+0x43d2f8> │ │ │ │ - ldr r1, [pc, #164] @ 453a10 <__cxa_atexit@plt+0x43d300> │ │ │ │ + bhi 453a30 <__cxa_atexit@plt+0x43d320> │ │ │ │ + ldr r1, [pc, #164] @ 453a38 <__cxa_atexit@plt+0x43d328> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #144] @ 453a14 <__cxa_atexit@plt+0x43d304> │ │ │ │ + ldr r1, [pc, #144] @ 453a3c <__cxa_atexit@plt+0x43d32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 4539ec <__cxa_atexit@plt+0x43d2dc> │ │ │ │ + beq 453a14 <__cxa_atexit@plt+0x43d304> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r7, [r3, #11] │ │ │ │ - ldr r1, [pc, #116] @ 453a18 <__cxa_atexit@plt+0x43d308> │ │ │ │ + ldr r1, [pc, #116] @ 453a40 <__cxa_atexit@plt+0x43d330> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ str sl, [r3, #4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4539fc <__cxa_atexit@plt+0x43d2ec> │ │ │ │ - ldr r2, [pc, #76] @ 453a1c <__cxa_atexit@plt+0x43d30c> │ │ │ │ + beq 453a24 <__cxa_atexit@plt+0x43d314> │ │ │ │ + ldr r2, [pc, #76] @ 453a44 <__cxa_atexit@plt+0x43d334> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 453a20 <__cxa_atexit@plt+0x43d310> │ │ │ │ + ldr r1, [pc, #72] @ 453a48 <__cxa_atexit@plt+0x43d338> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq r9, r0, #140, 30 @ 0x230 │ │ │ │ + orreq r9, r0, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq sp, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq sp, #192, 4 │ │ │ │ + cmpeq sp, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq sp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #84] @ 453a98 <__cxa_atexit@plt+0x43d388> │ │ │ │ + ldr r0, [pc, #84] @ 453ac0 <__cxa_atexit@plt+0x43d3b0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 453a8c <__cxa_atexit@plt+0x43d37c> │ │ │ │ - ldr r3, [pc, #52] @ 453a9c <__cxa_atexit@plt+0x43d38c> │ │ │ │ + beq 453ab4 <__cxa_atexit@plt+0x43d3a4> │ │ │ │ + ldr r3, [pc, #52] @ 453ac4 <__cxa_atexit@plt+0x43d3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 453aa0 <__cxa_atexit@plt+0x43d390> │ │ │ │ + ldr r2, [pc, #48] @ 453ac8 <__cxa_atexit@plt+0x43d3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #164, 10 @ 0x29000000 │ │ │ │ - cmpeq sp, #64, 4 │ │ │ │ + cmpeq sp, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq sp, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 453adc <__cxa_atexit@plt+0x43d3cc> │ │ │ │ + ldr r3, [pc, #36] @ 453b04 <__cxa_atexit@plt+0x43d3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 453ae0 <__cxa_atexit@plt+0x43d3d0> │ │ │ │ + ldr r2, [pc, #32] @ 453b08 <__cxa_atexit@plt+0x43d3f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 451ec0 <__cxa_atexit@plt+0x43b7b0> │ │ │ │ + b 451ee8 <__cxa_atexit@plt+0x43b7d8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453b1c <__cxa_atexit@plt+0x43d40c> │ │ │ │ - ldr r2, [pc, #44] @ 453b34 <__cxa_atexit@plt+0x43d424> │ │ │ │ + bcc 453b44 <__cxa_atexit@plt+0x43d434> │ │ │ │ + ldr r2, [pc, #44] @ 453b5c <__cxa_atexit@plt+0x43d44c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 453b38 <__cxa_atexit@plt+0x43d428> │ │ │ │ + ldr r3, [pc, #20] @ 453b60 <__cxa_atexit@plt+0x43d450> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r9, r0, #4, 30 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r9, r0, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sp, #164, 2 @ 0x29 │ │ │ │ + cmpeq sp, #124, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453b8c <__cxa_atexit@plt+0x43d47c> │ │ │ │ - ldr r2, [pc, #56] @ 453ba0 <__cxa_atexit@plt+0x43d490> │ │ │ │ + bcc 453bb4 <__cxa_atexit@plt+0x43d4a4> │ │ │ │ + ldr r2, [pc, #56] @ 453bc8 <__cxa_atexit@plt+0x43d4b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ bic r3, r3, #3 │ │ │ │ @@ -1111328,1675 +1111338,1675 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #60, 2 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #20, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453bf0 <__cxa_atexit@plt+0x43d4e0> │ │ │ │ - ldr r2, [pc, #28] @ 453bf8 <__cxa_atexit@plt+0x43d4e8> │ │ │ │ + bhi 453c18 <__cxa_atexit@plt+0x43d508> │ │ │ │ + ldr r2, [pc, #28] @ 453c20 <__cxa_atexit@plt+0x43d510> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #252 @ 0xfc │ │ │ │ + cmpeq sp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 453cb4 <__cxa_atexit@plt+0x43d5a4> │ │ │ │ + bcc 453cdc <__cxa_atexit@plt+0x43d5cc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 453c54 <__cxa_atexit@plt+0x43d544> │ │ │ │ + beq 453c7c <__cxa_atexit@plt+0x43d56c> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 453c7c <__cxa_atexit@plt+0x43d56c> │ │ │ │ - ldr r2, [pc, #152] @ 453cd4 <__cxa_atexit@plt+0x43d5c4> │ │ │ │ + bne 453ca4 <__cxa_atexit@plt+0x43d594> │ │ │ │ + ldr r2, [pc, #152] @ 453cfc <__cxa_atexit@plt+0x43d5ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453ca8 <__cxa_atexit@plt+0x43d598> │ │ │ │ - ldr r3, [pc, #136] @ 453cd8 <__cxa_atexit@plt+0x43d5c8> │ │ │ │ + beq 453cd0 <__cxa_atexit@plt+0x43d5c0> │ │ │ │ + ldr r3, [pc, #136] @ 453d00 <__cxa_atexit@plt+0x43d5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 453c98 <__cxa_atexit@plt+0x43d588> │ │ │ │ - ldr r3, [pc, #116] @ 453cd0 <__cxa_atexit@plt+0x43d5c0> │ │ │ │ + b 453cc0 <__cxa_atexit@plt+0x43d5b0> │ │ │ │ + ldr r3, [pc, #116] @ 453cf8 <__cxa_atexit@plt+0x43d5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r2, [pc, #68] @ 453cc8 <__cxa_atexit@plt+0x43d5b8> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r2, [pc, #68] @ 453cf0 <__cxa_atexit@plt+0x43d5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453ca8 <__cxa_atexit@plt+0x43d598> │ │ │ │ - ldr r3, [pc, #52] @ 453ccc <__cxa_atexit@plt+0x43d5bc> │ │ │ │ + beq 453cd0 <__cxa_atexit@plt+0x43d5c0> │ │ │ │ + ldr r3, [pc, #52] @ 453cf4 <__cxa_atexit@plt+0x43d5e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq sp, #28 │ │ │ │ + cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 453d00 <__cxa_atexit@plt+0x43d5f0> │ │ │ │ + ldr r3, [pc, #12] @ 453d28 <__cxa_atexit@plt+0x43d618> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453d78 <__cxa_atexit@plt+0x43d668> │ │ │ │ - ldr r9, [pc, #88] @ 453d84 <__cxa_atexit@plt+0x43d674> │ │ │ │ + bcc 453da0 <__cxa_atexit@plt+0x43d690> │ │ │ │ + ldr r9, [pc, #88] @ 453dac <__cxa_atexit@plt+0x43d69c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 453d88 <__cxa_atexit@plt+0x43d678> │ │ │ │ + ldr r8, [pc, #84] @ 453db0 <__cxa_atexit@plt+0x43d6a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 453d8c <__cxa_atexit@plt+0x43d67c> │ │ │ │ + ldr lr, [pc, #80] @ 453db4 <__cxa_atexit@plt+0x43d6a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 453d90 <__cxa_atexit@plt+0x43d680> │ │ │ │ + ldr sl, [pc, #76] @ 453db8 <__cxa_atexit@plt+0x43d6a8> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 453dd8 <__cxa_atexit@plt+0x43d6c8> │ │ │ │ + ldr r3, [pc, #52] @ 453e00 <__cxa_atexit@plt+0x43d6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453dd0 <__cxa_atexit@plt+0x43d6c0> │ │ │ │ - ldr r3, [pc, #36] @ 453ddc <__cxa_atexit@plt+0x43d6cc> │ │ │ │ + beq 453df8 <__cxa_atexit@plt+0x43d6e8> │ │ │ │ + ldr r3, [pc, #36] @ 453e04 <__cxa_atexit@plt+0x43d6f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 453e08 <__cxa_atexit@plt+0x43d6f8> │ │ │ │ + ldr r3, [pc, #24] @ 453e30 <__cxa_atexit@plt+0x43d720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #216, 28 @ 0xd80 │ │ │ │ + cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 453e44 <__cxa_atexit@plt+0x43d734> │ │ │ │ + ldr r3, [pc, #12] @ 453e6c <__cxa_atexit@plt+0x43d75c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ + cmpeq sp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 453ebc <__cxa_atexit@plt+0x43d7ac> │ │ │ │ - ldr r9, [pc, #88] @ 453ec8 <__cxa_atexit@plt+0x43d7b8> │ │ │ │ + bcc 453ee4 <__cxa_atexit@plt+0x43d7d4> │ │ │ │ + ldr r9, [pc, #88] @ 453ef0 <__cxa_atexit@plt+0x43d7e0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 453ecc <__cxa_atexit@plt+0x43d7bc> │ │ │ │ + ldr r8, [pc, #84] @ 453ef4 <__cxa_atexit@plt+0x43d7e4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 453ed0 <__cxa_atexit@plt+0x43d7c0> │ │ │ │ + ldr lr, [pc, #80] @ 453ef8 <__cxa_atexit@plt+0x43d7e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 453ed4 <__cxa_atexit@plt+0x43d7c4> │ │ │ │ + ldr sl, [pc, #76] @ 453efc <__cxa_atexit@plt+0x43d7ec> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 453f1c <__cxa_atexit@plt+0x43d80c> │ │ │ │ + ldr r3, [pc, #52] @ 453f44 <__cxa_atexit@plt+0x43d834> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 453f14 <__cxa_atexit@plt+0x43d804> │ │ │ │ - ldr r3, [pc, #36] @ 453f20 <__cxa_atexit@plt+0x43d810> │ │ │ │ + beq 453f3c <__cxa_atexit@plt+0x43d82c> │ │ │ │ + ldr r3, [pc, #36] @ 453f48 <__cxa_atexit@plt+0x43d838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 453f4c <__cxa_atexit@plt+0x43d83c> │ │ │ │ + ldr r3, [pc, #24] @ 453f74 <__cxa_atexit@plt+0x43d864> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 4 │ │ │ │ + cmpeq sp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 453fa4 <__cxa_atexit@plt+0x43d894> │ │ │ │ - ldr r0, [pc, #36] @ 453fac <__cxa_atexit@plt+0x43d89c> │ │ │ │ + bhi 453fcc <__cxa_atexit@plt+0x43d8bc> │ │ │ │ + ldr r0, [pc, #36] @ 453fd4 <__cxa_atexit@plt+0x43d8c4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #216, 2 @ 0x36 │ │ │ │ + cmpeq sp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 454064 <__cxa_atexit@plt+0x43d954> │ │ │ │ - ldr lr, [pc, #164] @ 454088 <__cxa_atexit@plt+0x43d978> │ │ │ │ + bhi 45408c <__cxa_atexit@plt+0x43d97c> │ │ │ │ + ldr lr, [pc, #164] @ 4540b0 <__cxa_atexit@plt+0x43d9a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #152] @ 45408c <__cxa_atexit@plt+0x43d97c> │ │ │ │ + ldr r2, [pc, #152] @ 4540b4 <__cxa_atexit@plt+0x43d9a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ tst r1, #3 │ │ │ │ - beq 454044 <__cxa_atexit@plt+0x43d934> │ │ │ │ - ldr r0, [pc, #132] @ 454090 <__cxa_atexit@plt+0x43d980> │ │ │ │ + beq 45406c <__cxa_atexit@plt+0x43d95c> │ │ │ │ + ldr r0, [pc, #132] @ 4540b8 <__cxa_atexit@plt+0x43d9a8> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [r7, #-12]! │ │ │ │ stmda r7, {r0, r1} │ │ │ │ tst r2, #3 │ │ │ │ - beq 454054 <__cxa_atexit@plt+0x43d944> │ │ │ │ + beq 45407c <__cxa_atexit@plt+0x43d96c> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45406c <__cxa_atexit@plt+0x43d95c> │ │ │ │ + bhi 454094 <__cxa_atexit@plt+0x43d984> │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr r8, [r1, #7] │ │ │ │ ldr sl, [r1, #11] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 454094 <__cxa_atexit@plt+0x43d984> │ │ │ │ + ldr r7, [pc, #32] @ 4540bc <__cxa_atexit@plt+0x43d9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - orreq r9, r0, #28, 18 @ 0x70000 │ │ │ │ + orreq r9, r0, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq sp, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq sp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #100] @ 454110 <__cxa_atexit@plt+0x43da00> │ │ │ │ + ldr r1, [pc, #100] @ 454138 <__cxa_atexit@plt+0x43da28> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4540e8 <__cxa_atexit@plt+0x43d9d8> │ │ │ │ + beq 454110 <__cxa_atexit@plt+0x43da00> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4540f4 <__cxa_atexit@plt+0x43d9e4> │ │ │ │ + bhi 45411c <__cxa_atexit@plt+0x43da0c> │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ ldr sl, [r2, #11] │ │ │ │ str r3, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 454114 <__cxa_atexit@plt+0x43da04> │ │ │ │ + ldr r7, [pc, #24] @ 45413c <__cxa_atexit@plt+0x43da2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #32, 30 @ 0x80 │ │ │ │ + cmpeq sp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 454150 <__cxa_atexit@plt+0x43da40> │ │ │ │ + bhi 454178 <__cxa_atexit@plt+0x43da68> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ - ldr r7, [pc, #16] @ 454168 <__cxa_atexit@plt+0x43da58> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ + ldr r7, [pc, #16] @ 454190 <__cxa_atexit@plt+0x43da80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ + cmpeq sp, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4541b8 <__cxa_atexit@plt+0x43daa8> │ │ │ │ - ldr r2, [pc, #56] @ 4541cc <__cxa_atexit@plt+0x43dabc> │ │ │ │ + bcc 4541e0 <__cxa_atexit@plt+0x43dad0> │ │ │ │ + ldr r2, [pc, #56] @ 4541f4 <__cxa_atexit@plt+0x43dae4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 4541ac <__cxa_atexit@plt+0x43da9c> │ │ │ │ + b 4541d4 <__cxa_atexit@plt+0x43dac4> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sp, #160, 30 @ 0x280 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 454224 <__cxa_atexit@plt+0x43db14> │ │ │ │ - ldr r0, [pc, #36] @ 45422c <__cxa_atexit@plt+0x43db1c> │ │ │ │ + bhi 45424c <__cxa_atexit@plt+0x43db3c> │ │ │ │ + ldr r0, [pc, #36] @ 454254 <__cxa_atexit@plt+0x43db44> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #88, 30 @ 0x160 │ │ │ │ + cmpeq sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4542e4 <__cxa_atexit@plt+0x43dbd4> │ │ │ │ - ldr lr, [pc, #164] @ 454308 <__cxa_atexit@plt+0x43dbf8> │ │ │ │ + bhi 45430c <__cxa_atexit@plt+0x43dbfc> │ │ │ │ + ldr lr, [pc, #164] @ 454330 <__cxa_atexit@plt+0x43dc20> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #152] @ 45430c <__cxa_atexit@plt+0x43dbfc> │ │ │ │ + ldr r2, [pc, #152] @ 454334 <__cxa_atexit@plt+0x43dc24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ tst r1, #3 │ │ │ │ - beq 4542c4 <__cxa_atexit@plt+0x43dbb4> │ │ │ │ - ldr r0, [pc, #132] @ 454310 <__cxa_atexit@plt+0x43dc00> │ │ │ │ + beq 4542ec <__cxa_atexit@plt+0x43dbdc> │ │ │ │ + ldr r0, [pc, #132] @ 454338 <__cxa_atexit@plt+0x43dc28> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [r7, #-12]! │ │ │ │ stmda r7, {r0, r1} │ │ │ │ tst r2, #3 │ │ │ │ - beq 4542d4 <__cxa_atexit@plt+0x43dbc4> │ │ │ │ + beq 4542fc <__cxa_atexit@plt+0x43dbec> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4542ec <__cxa_atexit@plt+0x43dbdc> │ │ │ │ + bhi 454314 <__cxa_atexit@plt+0x43dc04> │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr r8, [r1, #7] │ │ │ │ ldr sl, [r1, #11] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 454314 <__cxa_atexit@plt+0x43dc04> │ │ │ │ + ldr r7, [pc, #32] @ 45433c <__cxa_atexit@plt+0x43dc2c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - orreq r9, r0, #156, 12 @ 0x9c00000 │ │ │ │ + orreq r9, r0, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ + cmpeq sp, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #100] @ 454390 <__cxa_atexit@plt+0x43dc80> │ │ │ │ + ldr r1, [pc, #100] @ 4543b8 <__cxa_atexit@plt+0x43dca8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ tst r3, #3 │ │ │ │ - beq 454368 <__cxa_atexit@plt+0x43dc58> │ │ │ │ + beq 454390 <__cxa_atexit@plt+0x43dc80> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 454374 <__cxa_atexit@plt+0x43dc64> │ │ │ │ + bhi 45439c <__cxa_atexit@plt+0x43dc8c> │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ ldr sl, [r2, #11] │ │ │ │ str r3, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 454394 <__cxa_atexit@plt+0x43dc84> │ │ │ │ + ldr r7, [pc, #24] @ 4543bc <__cxa_atexit@plt+0x43dcac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ + cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4543d0 <__cxa_atexit@plt+0x43dcc0> │ │ │ │ + bhi 4543f8 <__cxa_atexit@plt+0x43dce8> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ - ldr r7, [pc, #16] @ 4543e8 <__cxa_atexit@plt+0x43dcd8> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ + ldr r7, [pc, #16] @ 454410 <__cxa_atexit@plt+0x43dd00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #68, 24 @ 0x4400 │ │ │ │ + cmpeq sp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454438 <__cxa_atexit@plt+0x43dd28> │ │ │ │ - ldr r2, [pc, #56] @ 45444c <__cxa_atexit@plt+0x43dd3c> │ │ │ │ + bcc 454460 <__cxa_atexit@plt+0x43dd50> │ │ │ │ + ldr r2, [pc, #56] @ 454474 <__cxa_atexit@plt+0x43dd64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 45442c <__cxa_atexit@plt+0x43dd1c> │ │ │ │ + b 454454 <__cxa_atexit@plt+0x43dd44> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sp, #32, 26 @ 0x800 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sp, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4544c8 <__cxa_atexit@plt+0x43ddb8> │ │ │ │ - ldr r2, [pc, #72] @ 4544d0 <__cxa_atexit@plt+0x43ddc0> │ │ │ │ + bhi 4544f0 <__cxa_atexit@plt+0x43dde0> │ │ │ │ + ldr r2, [pc, #72] @ 4544f8 <__cxa_atexit@plt+0x43dde8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4544bc <__cxa_atexit@plt+0x43ddac> │ │ │ │ - ldr r3, [pc, #40] @ 4544d4 <__cxa_atexit@plt+0x43ddc4> │ │ │ │ + beq 4544e4 <__cxa_atexit@plt+0x43ddd4> │ │ │ │ + ldr r3, [pc, #40] @ 4544fc <__cxa_atexit@plt+0x43ddec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sp, #176, 24 @ 0xb000 │ │ │ │ + cmpeq sp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 4544fc <__cxa_atexit@plt+0x43ddec> │ │ │ │ + ldr r3, [pc, #12] @ 454524 <__cxa_atexit@plt+0x43de14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #136, 24 @ 0x8800 │ │ │ │ + cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454574 <__cxa_atexit@plt+0x43de64> │ │ │ │ - ldr r9, [pc, #88] @ 454580 <__cxa_atexit@plt+0x43de70> │ │ │ │ + bcc 45459c <__cxa_atexit@plt+0x43de8c> │ │ │ │ + ldr r9, [pc, #88] @ 4545a8 <__cxa_atexit@plt+0x43de98> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 454584 <__cxa_atexit@plt+0x43de74> │ │ │ │ + ldr r8, [pc, #84] @ 4545ac <__cxa_atexit@plt+0x43de9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 454588 <__cxa_atexit@plt+0x43de78> │ │ │ │ + ldr lr, [pc, #80] @ 4545b0 <__cxa_atexit@plt+0x43dea0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 45458c <__cxa_atexit@plt+0x43de7c> │ │ │ │ + ldr sl, [pc, #76] @ 4545b4 <__cxa_atexit@plt+0x43dea4> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 4545b8 <__cxa_atexit@plt+0x43dea8> │ │ │ │ + ldr r2, [pc, #24] @ 4545e0 <__cxa_atexit@plt+0x43ded0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq sp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 454610 <__cxa_atexit@plt+0x43df00> │ │ │ │ - ldr r0, [pc, #36] @ 454618 <__cxa_atexit@plt+0x43df08> │ │ │ │ + bhi 454638 <__cxa_atexit@plt+0x43df28> │ │ │ │ + ldr r0, [pc, #36] @ 454640 <__cxa_atexit@plt+0x43df30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq sp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4546d0 <__cxa_atexit@plt+0x43dfc0> │ │ │ │ - ldr lr, [pc, #164] @ 4546f4 <__cxa_atexit@plt+0x43dfe4> │ │ │ │ + bhi 4546f8 <__cxa_atexit@plt+0x43dfe8> │ │ │ │ + ldr lr, [pc, #164] @ 45471c <__cxa_atexit@plt+0x43e00c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #152] @ 4546f8 <__cxa_atexit@plt+0x43dfe8> │ │ │ │ + ldr r2, [pc, #152] @ 454720 <__cxa_atexit@plt+0x43e010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ tst r1, #3 │ │ │ │ - beq 4546b0 <__cxa_atexit@plt+0x43dfa0> │ │ │ │ - ldr r0, [pc, #132] @ 4546fc <__cxa_atexit@plt+0x43dfec> │ │ │ │ + beq 4546d8 <__cxa_atexit@plt+0x43dfc8> │ │ │ │ + ldr r0, [pc, #132] @ 454724 <__cxa_atexit@plt+0x43e014> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [r7, #-12]! │ │ │ │ stmda r7, {r0, r1} │ │ │ │ tst r2, #3 │ │ │ │ - beq 4546c0 <__cxa_atexit@plt+0x43dfb0> │ │ │ │ + beq 4546e8 <__cxa_atexit@plt+0x43dfd8> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4546d8 <__cxa_atexit@plt+0x43dfc8> │ │ │ │ + bhi 454700 <__cxa_atexit@plt+0x43dff0> │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr r8, [r1, #7] │ │ │ │ ldr sl, [r1, #11] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 454700 <__cxa_atexit@plt+0x43dff0> │ │ │ │ + ldr r7, [pc, #32] @ 454728 <__cxa_atexit@plt+0x43e018> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - orreq r9, r0, #176, 4 │ │ │ │ + orreq r9, r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq sp, #60, 18 @ 0xf0000 │ │ │ │ + cmpeq sp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #100] @ 45477c <__cxa_atexit@plt+0x43e06c> │ │ │ │ + ldr r1, [pc, #100] @ 4547a4 <__cxa_atexit@plt+0x43e094> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ tst r3, #3 │ │ │ │ - beq 454754 <__cxa_atexit@plt+0x43e044> │ │ │ │ + beq 45477c <__cxa_atexit@plt+0x43e06c> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 454760 <__cxa_atexit@plt+0x43e050> │ │ │ │ + bhi 454788 <__cxa_atexit@plt+0x43e078> │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ ldr sl, [r2, #11] │ │ │ │ str r3, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 454780 <__cxa_atexit@plt+0x43e070> │ │ │ │ + ldr r7, [pc, #24] @ 4547a8 <__cxa_atexit@plt+0x43e098> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq sp, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4547bc <__cxa_atexit@plt+0x43e0ac> │ │ │ │ + bhi 4547e4 <__cxa_atexit@plt+0x43e0d4> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 43fdb0 <__cxa_atexit@plt+0x4296a0> │ │ │ │ - ldr r7, [pc, #16] @ 4547d4 <__cxa_atexit@plt+0x43e0c4> │ │ │ │ + b 43fdd8 <__cxa_atexit@plt+0x4296c8> │ │ │ │ + ldr r7, [pc, #16] @ 4547fc <__cxa_atexit@plt+0x43e0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #88, 16 @ 0x580000 │ │ │ │ + cmpeq sp, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454824 <__cxa_atexit@plt+0x43e114> │ │ │ │ - ldr r2, [pc, #56] @ 454838 <__cxa_atexit@plt+0x43e128> │ │ │ │ + bcc 45484c <__cxa_atexit@plt+0x43e13c> │ │ │ │ + ldr r2, [pc, #56] @ 454860 <__cxa_atexit@plt+0x43e150> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 454818 <__cxa_atexit@plt+0x43e108> │ │ │ │ + b 454840 <__cxa_atexit@plt+0x43e130> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sp, #52, 18 @ 0xd0000 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sp, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 454888 <__cxa_atexit@plt+0x43e178> │ │ │ │ - ldr r2, [pc, #28] @ 454890 <__cxa_atexit@plt+0x43e180> │ │ │ │ + bhi 4548b0 <__cxa_atexit@plt+0x43e1a0> │ │ │ │ + ldr r2, [pc, #28] @ 4548b8 <__cxa_atexit@plt+0x43e1a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 45494c <__cxa_atexit@plt+0x43e23c> │ │ │ │ + bcc 454974 <__cxa_atexit@plt+0x43e264> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4548ec <__cxa_atexit@plt+0x43e1dc> │ │ │ │ + beq 454914 <__cxa_atexit@plt+0x43e204> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 454914 <__cxa_atexit@plt+0x43e204> │ │ │ │ - ldr r2, [pc, #152] @ 45496c <__cxa_atexit@plt+0x43e25c> │ │ │ │ + bne 45493c <__cxa_atexit@plt+0x43e22c> │ │ │ │ + ldr r2, [pc, #152] @ 454994 <__cxa_atexit@plt+0x43e284> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 454940 <__cxa_atexit@plt+0x43e230> │ │ │ │ - ldr r3, [pc, #136] @ 454970 <__cxa_atexit@plt+0x43e260> │ │ │ │ + beq 454968 <__cxa_atexit@plt+0x43e258> │ │ │ │ + ldr r3, [pc, #136] @ 454998 <__cxa_atexit@plt+0x43e288> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 454930 <__cxa_atexit@plt+0x43e220> │ │ │ │ - ldr r3, [pc, #116] @ 454968 <__cxa_atexit@plt+0x43e258> │ │ │ │ + b 454958 <__cxa_atexit@plt+0x43e248> │ │ │ │ + ldr r3, [pc, #116] @ 454990 <__cxa_atexit@plt+0x43e280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r2, [pc, #68] @ 454960 <__cxa_atexit@plt+0x43e250> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r2, [pc, #68] @ 454988 <__cxa_atexit@plt+0x43e278> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 454940 <__cxa_atexit@plt+0x43e230> │ │ │ │ - ldr r3, [pc, #52] @ 454964 <__cxa_atexit@plt+0x43e254> │ │ │ │ + beq 454968 <__cxa_atexit@plt+0x43e258> │ │ │ │ + ldr r3, [pc, #52] @ 45498c <__cxa_atexit@plt+0x43e27c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq sp, #20, 16 @ 0x140000 │ │ │ │ + cmpeq sp, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 454998 <__cxa_atexit@plt+0x43e288> │ │ │ │ + ldr r3, [pc, #12] @ 4549c0 <__cxa_atexit@plt+0x43e2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq sp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454a10 <__cxa_atexit@plt+0x43e300> │ │ │ │ - ldr r9, [pc, #88] @ 454a1c <__cxa_atexit@plt+0x43e30c> │ │ │ │ + bcc 454a38 <__cxa_atexit@plt+0x43e328> │ │ │ │ + ldr r9, [pc, #88] @ 454a44 <__cxa_atexit@plt+0x43e334> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 454a20 <__cxa_atexit@plt+0x43e310> │ │ │ │ + ldr r8, [pc, #84] @ 454a48 <__cxa_atexit@plt+0x43e338> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 454a24 <__cxa_atexit@plt+0x43e314> │ │ │ │ + ldr lr, [pc, #80] @ 454a4c <__cxa_atexit@plt+0x43e33c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 454a28 <__cxa_atexit@plt+0x43e318> │ │ │ │ + ldr sl, [pc, #76] @ 454a50 <__cxa_atexit@plt+0x43e340> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 454a54 <__cxa_atexit@plt+0x43e344> │ │ │ │ + ldr r2, [pc, #24] @ 454a7c <__cxa_atexit@plt+0x43e36c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #28, 14 @ 0x700000 │ │ │ │ + cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 454a90 <__cxa_atexit@plt+0x43e380> │ │ │ │ + ldr r3, [pc, #12] @ 454ab8 <__cxa_atexit@plt+0x43e3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454b08 <__cxa_atexit@plt+0x43e3f8> │ │ │ │ - ldr r9, [pc, #88] @ 454b14 <__cxa_atexit@plt+0x43e404> │ │ │ │ + bcc 454b30 <__cxa_atexit@plt+0x43e420> │ │ │ │ + ldr r9, [pc, #88] @ 454b3c <__cxa_atexit@plt+0x43e42c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 454b18 <__cxa_atexit@plt+0x43e408> │ │ │ │ + ldr r8, [pc, #84] @ 454b40 <__cxa_atexit@plt+0x43e430> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 454b1c <__cxa_atexit@plt+0x43e40c> │ │ │ │ + ldr lr, [pc, #80] @ 454b44 <__cxa_atexit@plt+0x43e434> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 454b20 <__cxa_atexit@plt+0x43e410> │ │ │ │ + ldr sl, [pc, #76] @ 454b48 <__cxa_atexit@plt+0x43e438> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 454b4c <__cxa_atexit@plt+0x43e43c> │ │ │ │ + ldr r2, [pc, #24] @ 454b74 <__cxa_atexit@plt+0x43e464> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 454bd4 <__cxa_atexit@plt+0x43e4c4> │ │ │ │ - ldr lr, [pc, #96] @ 454bec <__cxa_atexit@plt+0x43e4dc> │ │ │ │ + bcc 454bfc <__cxa_atexit@plt+0x43e4ec> │ │ │ │ + ldr lr, [pc, #96] @ 454c14 <__cxa_atexit@plt+0x43e504> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 454bf0 <__cxa_atexit@plt+0x43e4e0> │ │ │ │ + ldr r2, [pc, #92] @ 454c18 <__cxa_atexit@plt+0x43e508> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 454bf4 <__cxa_atexit@plt+0x43e4e4> │ │ │ │ + ldr r1, [pc, #88] @ 454c1c <__cxa_atexit@plt+0x43e50c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #84] @ 454bf8 <__cxa_atexit@plt+0x43e4e8> │ │ │ │ + ldr r3, [pc, #84] @ 454c20 <__cxa_atexit@plt+0x43e510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ str r1, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ add r1, r7, #20 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r8, [r7, #32] │ │ │ │ sub r7, r6, #2 │ │ │ │ sub r8, r6, #10 │ │ │ │ sub r9, r6, #17 │ │ │ │ sub sl, r6, #26 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 454bfc <__cxa_atexit@plt+0x43e4ec> │ │ │ │ + ldr r7, [pc, #32] @ 454c24 <__cxa_atexit@plt+0x43e514> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffff030 │ │ │ │ @ instruction: 0xffffe2c0 │ │ │ │ @ instruction: 0xffffdad0 │ │ │ │ - cmpeq sp, #84, 2 │ │ │ │ - cmpeq sp, #36, 2 │ │ │ │ + cmpeq sp, #44, 2 │ │ │ │ + cmpeq sp, #252 @ 0xfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 454c9c <__cxa_atexit@plt+0x43e58c> │ │ │ │ - ldr r7, [pc, #164] @ 454ccc <__cxa_atexit@plt+0x43e5bc> │ │ │ │ + bhi 454cc4 <__cxa_atexit@plt+0x43e5b4> │ │ │ │ + ldr r7, [pc, #164] @ 454cf4 <__cxa_atexit@plt+0x43e5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ add r6, r2, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 454cb0 <__cxa_atexit@plt+0x43e5a0> │ │ │ │ - ldr lr, [pc, #144] @ 454cd8 <__cxa_atexit@plt+0x43e5c8> │ │ │ │ + bcc 454cd8 <__cxa_atexit@plt+0x43e5c8> │ │ │ │ + ldr lr, [pc, #144] @ 454d00 <__cxa_atexit@plt+0x43e5f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #140] @ 454cdc <__cxa_atexit@plt+0x43e5cc> │ │ │ │ + ldr r3, [pc, #140] @ 454d04 <__cxa_atexit@plt+0x43e5f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #136] @ 454ce0 <__cxa_atexit@plt+0x43e5d0> │ │ │ │ + ldr r1, [pc, #136] @ 454d08 <__cxa_atexit@plt+0x43e5f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #132] @ 454ce4 <__cxa_atexit@plt+0x43e5d4> │ │ │ │ + ldr r0, [pc, #132] @ 454d0c <__cxa_atexit@plt+0x43e5fc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #128] @ 454ce8 <__cxa_atexit@plt+0x43e5d8> │ │ │ │ + ldr r7, [pc, #128] @ 454d10 <__cxa_atexit@plt+0x43e600> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ add r0, r2, #20 │ │ │ │ stm r0, {r3, r8, lr} │ │ │ │ str r8, [r2, #32] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ sub r7, r6, #10 │ │ │ │ sub r3, r6, #26 │ │ │ │ sub r2, r6, #17 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #48] @ 454cd4 <__cxa_atexit@plt+0x43e5c4> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #48] @ 454cfc <__cxa_atexit@plt+0x43e5ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 454cd0 <__cxa_atexit@plt+0x43e5c0> │ │ │ │ + ldr r7, [pc, #24] @ 454cf8 <__cxa_atexit@plt+0x43e5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq sp, #80 @ 0x50 │ │ │ │ cmpeq sp, #120 @ 0x78 │ │ │ │ - cmpeq sp, #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ @ instruction: 0xffffe204 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 454d0c <__cxa_atexit@plt+0x43e5fc> │ │ │ │ + ldr r3, [pc, #16] @ 454d34 <__cxa_atexit@plt+0x43e624> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 454d34 <__cxa_atexit@plt+0x43e624> │ │ │ │ + ldr r3, [pc, #20] @ 454d5c <__cxa_atexit@plt+0x43e64c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 454d5c <__cxa_atexit@plt+0x43e64c> │ │ │ │ + ldr r3, [pc, #20] @ 454d84 <__cxa_atexit@plt+0x43e674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 454d84 <__cxa_atexit@plt+0x43e674> │ │ │ │ + ldr r3, [pc, #20] @ 454dac <__cxa_atexit@plt+0x43e69c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454de0 <__cxa_atexit@plt+0x43e6d0> │ │ │ │ - ldr lr, [pc, #64] @ 454dec <__cxa_atexit@plt+0x43e6dc> │ │ │ │ + bcc 454e08 <__cxa_atexit@plt+0x43e6f8> │ │ │ │ + ldr lr, [pc, #64] @ 454e14 <__cxa_atexit@plt+0x43e704> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 454df0 <__cxa_atexit@plt+0x43e6e0> │ │ │ │ + ldr r1, [pc, #60] @ 454e18 <__cxa_atexit@plt+0x43e708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r9, r0, #124, 24 @ 0x7c00 │ │ │ │ - orreq r8, r0, #168, 22 @ 0x2a000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r9, r0, #84, 24 @ 0x5400 │ │ │ │ + orreq r8, r0, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 454e2c <__cxa_atexit@plt+0x43e71c> │ │ │ │ - ldr r3, [pc, #40] @ 454e44 <__cxa_atexit@plt+0x43e734> │ │ │ │ + bcc 454e54 <__cxa_atexit@plt+0x43e744> │ │ │ │ + ldr r3, [pc, #40] @ 454e6c <__cxa_atexit@plt+0x43e75c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 454e48 <__cxa_atexit@plt+0x43e738> │ │ │ │ + ldr r7, [pc, #20] @ 454e70 <__cxa_atexit@plt+0x43e760> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq sp, #24, 30 @ 0x60 │ │ │ │ + orreq r9, r0, #200, 22 @ 0x32000 │ │ │ │ + cmpeq sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 454e84 <__cxa_atexit@plt+0x43e774> │ │ │ │ - ldr r3, [pc, #40] @ 454e9c <__cxa_atexit@plt+0x43e78c> │ │ │ │ + bcc 454eac <__cxa_atexit@plt+0x43e79c> │ │ │ │ + ldr r3, [pc, #40] @ 454ec4 <__cxa_atexit@plt+0x43e7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 454ea0 <__cxa_atexit@plt+0x43e790> │ │ │ │ + ldr r7, [pc, #20] @ 454ec8 <__cxa_atexit@plt+0x43e7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #148, 22 @ 0x25000 │ │ │ │ - cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ + orreq r9, r0, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq sp, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 454ed8 <__cxa_atexit@plt+0x43e7c8> │ │ │ │ + ldr r3, [pc, #32] @ 454f00 <__cxa_atexit@plt+0x43e7f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 454edc <__cxa_atexit@plt+0x43e7cc> │ │ │ │ + ldr r2, [pc, #28] @ 454f04 <__cxa_atexit@plt+0x43e7f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ 454ee0 <__cxa_atexit@plt+0x43e7d0> │ │ │ │ + ldr r1, [pc, #24] @ 454f08 <__cxa_atexit@plt+0x43e7f8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - cmpeq sp, #200, 26 @ 0x3200 │ │ │ │ - cmpeq sp, #88, 26 @ 0x1600 │ │ │ │ - cmpeq sp, #140, 28 @ 0x8c0 │ │ │ │ - cmpeq sp, #124, 28 @ 0x7c0 │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + cmpeq sp, #160, 26 @ 0x2800 │ │ │ │ + cmpeq sp, #48, 26 @ 0xc00 │ │ │ │ + cmpeq sp, #100, 28 @ 0x640 │ │ │ │ + cmpeq sp, #84, 28 @ 0x540 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 454f50 <__cxa_atexit@plt+0x43e840> │ │ │ │ + bhi 454f78 <__cxa_atexit@plt+0x43e868> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454f5c <__cxa_atexit@plt+0x43e84c> │ │ │ │ - ldr lr, [pc, #80] @ 454f6c <__cxa_atexit@plt+0x43e85c> │ │ │ │ + bcc 454f84 <__cxa_atexit@plt+0x43e874> │ │ │ │ + ldr lr, [pc, #80] @ 454f94 <__cxa_atexit@plt+0x43e884> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 454f70 <__cxa_atexit@plt+0x43e860> │ │ │ │ + ldr r0, [pc, #76] @ 454f98 <__cxa_atexit@plt+0x43e888> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #60] @ 454f74 <__cxa_atexit@plt+0x43e864> │ │ │ │ + ldr r1, [pc, #60] @ 454f9c <__cxa_atexit@plt+0x43e88c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r8, r0, #84, 20 @ 0x54000 │ │ │ │ - orreq r8, r0, #224, 18 @ 0x380000 │ │ │ │ - cmpeq sp, #236, 26 @ 0x3b00 │ │ │ │ + orreq r8, r0, #44, 20 @ 0x2c000 │ │ │ │ + orreq r8, r0, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq sp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 454f98 <__cxa_atexit@plt+0x43e888> │ │ │ │ + ldr r3, [pc, #12] @ 454fc0 <__cxa_atexit@plt+0x43e8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 454fec <__cxa_atexit@plt+0x43e8dc> │ │ │ │ - ldr lr, [pc, #60] @ 455004 <__cxa_atexit@plt+0x43e8f4> │ │ │ │ + bcc 455014 <__cxa_atexit@plt+0x43e904> │ │ │ │ + ldr lr, [pc, #60] @ 45502c <__cxa_atexit@plt+0x43e91c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 455008 <__cxa_atexit@plt+0x43e8f8> │ │ │ │ + ldr r3, [pc, #20] @ 455030 <__cxa_atexit@plt+0x43e920> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r0, #152, 2 @ 0x26 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r0, #112, 2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455054 <__cxa_atexit@plt+0x43e944> │ │ │ │ + bcc 45507c <__cxa_atexit@plt+0x43e96c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 45506c <__cxa_atexit@plt+0x43e95c> │ │ │ │ + ldr r0, [pc, #44] @ 455094 <__cxa_atexit@plt+0x43e984> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 455070 <__cxa_atexit@plt+0x43e960> │ │ │ │ + ldr r3, [pc, #20] @ 455098 <__cxa_atexit@plt+0x43e988> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r9, r0, #32, 2 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r9, r0, #248 @ 0xf8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4550b0 <__cxa_atexit@plt+0x43e9a0> │ │ │ │ + bcc 4550d8 <__cxa_atexit@plt+0x43e9c8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 4550c0 <__cxa_atexit@plt+0x43e9b0> │ │ │ │ + ldr r1, [pc, #28] @ 4550e8 <__cxa_atexit@plt+0x43e9d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r8, r0, #116, 16 @ 0x740000 │ │ │ │ - cmpeq sp, #168, 24 @ 0xa800 │ │ │ │ + orreq r8, r0, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 455160 <__cxa_atexit@plt+0x43ea50> │ │ │ │ - ldr lr, [pc, #128] @ 45516c <__cxa_atexit@plt+0x43ea5c> │ │ │ │ + bhi 455188 <__cxa_atexit@plt+0x43ea78> │ │ │ │ + ldr lr, [pc, #128] @ 455194 <__cxa_atexit@plt+0x43ea84> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r7, [r3, #15] │ │ │ │ ldr r0, [r3, #19] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 455148 <__cxa_atexit@plt+0x43ea38> │ │ │ │ - ldr r3, [pc, #72] @ 455170 <__cxa_atexit@plt+0x43ea60> │ │ │ │ + beq 455170 <__cxa_atexit@plt+0x43ea60> │ │ │ │ + ldr r3, [pc, #72] @ 455198 <__cxa_atexit@plt+0x43ea88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 455154 <__cxa_atexit@plt+0x43ea44> │ │ │ │ + beq 45517c <__cxa_atexit@plt+0x43ea6c> │ │ │ │ mov r7, r3 │ │ │ │ - b 4551c0 <__cxa_atexit@plt+0x43eab0> │ │ │ │ + b 4551e8 <__cxa_atexit@plt+0x43ead8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sp, #252, 22 @ 0x3f000 │ │ │ │ + cmpeq sp, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 4551b0 <__cxa_atexit@plt+0x43eaa0> │ │ │ │ + ldr r2, [pc, #36] @ 4551d8 <__cxa_atexit@plt+0x43eac8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4551a8 <__cxa_atexit@plt+0x43ea98> │ │ │ │ - b 4551c0 <__cxa_atexit@plt+0x43eab0> │ │ │ │ + beq 4551d0 <__cxa_atexit@plt+0x43eac0> │ │ │ │ + b 4551e8 <__cxa_atexit@plt+0x43ead8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455278 <__cxa_atexit@plt+0x43eb68> │ │ │ │ + bcc 4552a0 <__cxa_atexit@plt+0x43eb90> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r8, r2, r1 │ │ │ │ cmp r8, r0 │ │ │ │ - ble 45521c <__cxa_atexit@plt+0x43eb0c> │ │ │ │ - ldr r6, [pc, #160] @ 455294 <__cxa_atexit@plt+0x43eb84> │ │ │ │ + ble 455244 <__cxa_atexit@plt+0x43eb34> │ │ │ │ + ldr r6, [pc, #160] @ 4552bc <__cxa_atexit@plt+0x43ebac> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #156] @ 455298 <__cxa_atexit@plt+0x43eb88> │ │ │ │ + ldr r2, [pc, #156] @ 4552c0 <__cxa_atexit@plt+0x43ebb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 45529c <__cxa_atexit@plt+0x43eb8c> │ │ │ │ + ldr r1, [pc, #152] @ 4552c4 <__cxa_atexit@plt+0x43ebb4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #24 │ │ │ │ add r8, r6, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r2, [pc, #108] @ 455290 <__cxa_atexit@plt+0x43eb80> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r2, [pc, #108] @ 4552b8 <__cxa_atexit@plt+0x43eba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455284 <__cxa_atexit@plt+0x43eb74> │ │ │ │ - ldr r2, [pc, #76] @ 4552a0 <__cxa_atexit@plt+0x43eb90> │ │ │ │ + bhi 4552ac <__cxa_atexit@plt+0x43eb9c> │ │ │ │ + ldr r2, [pc, #76] @ 4552c8 <__cxa_atexit@plt+0x43ebb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmpeq sp, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq sp, #28, 20 @ 0x1c000 │ │ │ │ - cmpeq sp, #80, 22 @ 0x14000 │ │ │ │ + cmpeq sp, #100, 20 @ 0x64000 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - cmpeq sp, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq sp, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4552e0 <__cxa_atexit@plt+0x43ebd0> │ │ │ │ - ldr r3, [pc, #32] @ 4552e8 <__cxa_atexit@plt+0x43ebd8> │ │ │ │ + bhi 455308 <__cxa_atexit@plt+0x43ebf8> │ │ │ │ + ldr r3, [pc, #32] @ 455310 <__cxa_atexit@plt+0x43ec00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 4552ec <__cxa_atexit@plt+0x43ebdc> │ │ │ │ + ldr r3, [pc, #20] @ 455314 <__cxa_atexit@plt+0x43ec04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r8, r0, #160, 12 @ 0xa000000 │ │ │ │ - cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + orreq r8, r0, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 455310 <__cxa_atexit@plt+0x43ec00> │ │ │ │ + ldr r3, [pc, #12] @ 455338 <__cxa_atexit@plt+0x43ec28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455364 <__cxa_atexit@plt+0x43ec54> │ │ │ │ - ldr lr, [pc, #60] @ 45537c <__cxa_atexit@plt+0x43ec6c> │ │ │ │ + bcc 45538c <__cxa_atexit@plt+0x43ec7c> │ │ │ │ + ldr lr, [pc, #60] @ 4553a4 <__cxa_atexit@plt+0x43ec94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 455380 <__cxa_atexit@plt+0x43ec70> │ │ │ │ + ldr r3, [pc, #20] @ 4553a8 <__cxa_atexit@plt+0x43ec98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r8, r0, #32, 28 @ 0x200 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r8, r0, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4553cc <__cxa_atexit@plt+0x43ecbc> │ │ │ │ + bcc 4553f4 <__cxa_atexit@plt+0x43ece4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 4553e4 <__cxa_atexit@plt+0x43ecd4> │ │ │ │ + ldr r0, [pc, #44] @ 45540c <__cxa_atexit@plt+0x43ecfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 4553e8 <__cxa_atexit@plt+0x43ecd8> │ │ │ │ + ldr r3, [pc, #20] @ 455410 <__cxa_atexit@plt+0x43ed00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - orreq r8, r0, #168, 26 @ 0x2a00 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + orreq r8, r0, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq sp, #128, 18 @ 0x200000 │ │ │ │ + cmpeq sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455448 <__cxa_atexit@plt+0x43ed38> │ │ │ │ - ldr r3, [pc, #64] @ 455450 <__cxa_atexit@plt+0x43ed40> │ │ │ │ + bhi 455470 <__cxa_atexit@plt+0x43ed60> │ │ │ │ + ldr r3, [pc, #64] @ 455478 <__cxa_atexit@plt+0x43ed68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r2, r7} │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45543c <__cxa_atexit@plt+0x43ed2c> │ │ │ │ + beq 455464 <__cxa_atexit@plt+0x43ed54> │ │ │ │ mov r7, r8 │ │ │ │ - b 455460 <__cxa_atexit@plt+0x43ed50> │ │ │ │ + b 455488 <__cxa_atexit@plt+0x43ed78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sp, #28, 18 @ 0x70000 │ │ │ │ + cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #20 │ │ │ │ cmp r3, r8 │ │ │ │ - bcc 45553c <__cxa_atexit@plt+0x43ee2c> │ │ │ │ + bcc 455564 <__cxa_atexit@plt+0x43ee54> │ │ │ │ ldr sl, [r7, #11] │ │ │ │ cmp sl, #1 │ │ │ │ - blt 4554d4 <__cxa_atexit@plt+0x43edc4> │ │ │ │ + blt 4554fc <__cxa_atexit@plt+0x43edec> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #10 │ │ │ │ mov r2, sl │ │ │ │ bl 14394 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 455518 <__cxa_atexit@plt+0x43ee08> │ │ │ │ + beq 455540 <__cxa_atexit@plt+0x43ee30> │ │ │ │ sub r3, r8, #15 │ │ │ │ sub r2, r0, r9 │ │ │ │ sub r1, sl, r2 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str fp, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r6, #16]! │ │ │ │ - ldr r3, [pc, #136] @ 45554c <__cxa_atexit@plt+0x43ee3c> │ │ │ │ + ldr r3, [pc, #136] @ 455574 <__cxa_atexit@plt+0x43ee64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str fp, [r6, #-8] │ │ │ │ str r9, [r6, #-4] │ │ │ │ - b 455530 <__cxa_atexit@plt+0x43ee20> │ │ │ │ - ldr lr, [pc, #120] @ 455554 <__cxa_atexit@plt+0x43ee44> │ │ │ │ + b 455558 <__cxa_atexit@plt+0x43ee48> │ │ │ │ + ldr lr, [pc, #120] @ 45557c <__cxa_atexit@plt+0x43ee6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #116] @ 455558 <__cxa_atexit@plt+0x43ee48> │ │ │ │ + ldr r3, [pc, #116] @ 455580 <__cxa_atexit@plt+0x43ee70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #108] @ 45555c <__cxa_atexit@plt+0x43ee4c> │ │ │ │ + ldr r2, [pc, #108] @ 455584 <__cxa_atexit@plt+0x43ee74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ sub r7, r8, #15 │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r3, [r6, #20] │ │ │ │ sub r7, r8, #7 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #44] @ 455550 <__cxa_atexit@plt+0x43ee40> │ │ │ │ + ldr r2, [pc, #44] @ 455578 <__cxa_atexit@plt+0x43ee68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ sub r5, r5, #16 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 45556c <__cxa_atexit@plt+0x43ee5c> │ │ │ │ + b 455594 <__cxa_atexit@plt+0x43ee84> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r0, #156, 24 @ 0x9c00 │ │ │ │ - orreq r9, r0, #116, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r0, #116, 24 @ 0x7400 │ │ │ │ + orreq r9, r0, #76, 2 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - orreq r9, r0, #172, 2 @ 0x2b │ │ │ │ - orreq r8, r0, #28, 10 @ 0x7000000 │ │ │ │ - cmpeq sp, #16, 16 @ 0x100000 │ │ │ │ + orreq r9, r0, #132, 2 @ 0x21 │ │ │ │ + orreq r8, r0, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455654 <__cxa_atexit@plt+0x43ef44> │ │ │ │ + bcc 45567c <__cxa_atexit@plt+0x43ef6c> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 4555f4 <__cxa_atexit@plt+0x43eee4> │ │ │ │ - ldr lr, [pc, #224] @ 45567c <__cxa_atexit@plt+0x43ef6c> │ │ │ │ + blt 45561c <__cxa_atexit@plt+0x43ef0c> │ │ │ │ + ldr lr, [pc, #224] @ 4556a4 <__cxa_atexit@plt+0x43ef94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #220] @ 455680 <__cxa_atexit@plt+0x43ef70> │ │ │ │ + ldr r8, [pc, #220] @ 4556a8 <__cxa_atexit@plt+0x43ef98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #216] @ 455684 <__cxa_atexit@plt+0x43ef74> │ │ │ │ + ldr r9, [pc, #216] @ 4556ac <__cxa_atexit@plt+0x43ef9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ sub r7, r6, #19 │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -1113009,339 +1113019,339 @@ │ │ │ │ stm r7, {r0, r2, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ add r9, r3, #36 @ 0x24 │ │ │ │ - ldr r8, [pc, #108] @ 45566c <__cxa_atexit@plt+0x43ef5c> │ │ │ │ + ldr r8, [pc, #108] @ 455694 <__cxa_atexit@plt+0x43ef84> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #104] @ 455670 <__cxa_atexit@plt+0x43ef60> │ │ │ │ + ldr r0, [pc, #104] @ 455698 <__cxa_atexit@plt+0x43ef88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ sub lr, r6, #35 @ 0x23 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #52] @ 455674 <__cxa_atexit@plt+0x43ef64> │ │ │ │ + ldr r0, [pc, #52] @ 45569c <__cxa_atexit@plt+0x43ef8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ mov r6, r9 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 455678 <__cxa_atexit@plt+0x43ef68> │ │ │ │ + ldr r3, [pc, #28] @ 4556a0 <__cxa_atexit@plt+0x43ef90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - orreq r9, r0, #136 @ 0x88 │ │ │ │ - orreq r8, r0, #204, 6 @ 0x30000003 │ │ │ │ + orreq r9, r0, #96 @ 0x60 │ │ │ │ + orreq r8, r0, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - orreq r8, r0, #188, 22 @ 0x2f000 │ │ │ │ - orreq r8, r0, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq sp, #228, 12 @ 0xe400000 │ │ │ │ + orreq r8, r0, #148, 22 @ 0x25000 │ │ │ │ + orreq r8, r0, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4556cc <__cxa_atexit@plt+0x43efbc> │ │ │ │ - ldr r2, [pc, #40] @ 4556d4 <__cxa_atexit@plt+0x43efc4> │ │ │ │ + bhi 4556f4 <__cxa_atexit@plt+0x43efe4> │ │ │ │ + ldr r2, [pc, #40] @ 4556fc <__cxa_atexit@plt+0x43efec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq sp, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455754 <__cxa_atexit@plt+0x43f044> │ │ │ │ - ldr lr, [pc, #124] @ 45577c <__cxa_atexit@plt+0x43f06c> │ │ │ │ + bcc 45577c <__cxa_atexit@plt+0x43f06c> │ │ │ │ + ldr lr, [pc, #124] @ 4557a4 <__cxa_atexit@plt+0x43f094> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #120] @ 455780 <__cxa_atexit@plt+0x43f070> │ │ │ │ + ldr r8, [pc, #120] @ 4557a8 <__cxa_atexit@plt+0x43f098> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #16]! │ │ │ │ str r8, [r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub sl, r6, #15 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 455760 <__cxa_atexit@plt+0x43f050> │ │ │ │ - ldr r3, [pc, #72] @ 45578c <__cxa_atexit@plt+0x43f07c> │ │ │ │ + bhi 455788 <__cxa_atexit@plt+0x43f078> │ │ │ │ + ldr r3, [pc, #72] @ 4557b4 <__cxa_atexit@plt+0x43f0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 455790 <__cxa_atexit@plt+0x43f080> │ │ │ │ + ldr r2, [pc, #68] @ 4557b8 <__cxa_atexit@plt+0x43f0a8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3, r9, sl} │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #28] @ 455784 <__cxa_atexit@plt+0x43f074> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #28] @ 4557ac <__cxa_atexit@plt+0x43f09c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #24] @ 455788 <__cxa_atexit@plt+0x43f078> │ │ │ │ + ldr r8, [pc, #24] @ 4557b0 <__cxa_atexit@plt+0x43f0a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sp, #236, 28 @ 0xec0 │ │ │ │ - cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ - cmpeq sp, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ + cmpeq sp, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffff27ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ - cmpeq sp, #200, 10 @ 0x32000000 │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 455818 <__cxa_atexit@plt+0x43f108> │ │ │ │ - ldr r3, [pc, #120] @ 455848 <__cxa_atexit@plt+0x43f138> │ │ │ │ + bcc 455840 <__cxa_atexit@plt+0x43f130> │ │ │ │ + ldr r3, [pc, #120] @ 455870 <__cxa_atexit@plt+0x43f160> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455830 <__cxa_atexit@plt+0x43f120> │ │ │ │ - ldr r2, [pc, #104] @ 455854 <__cxa_atexit@plt+0x43f144> │ │ │ │ + bhi 455858 <__cxa_atexit@plt+0x43f148> │ │ │ │ + ldr r2, [pc, #104] @ 45587c <__cxa_atexit@plt+0x43f16c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ - ldr r7, [pc, #76] @ 455858 <__cxa_atexit@plt+0x43f148> │ │ │ │ + ldr r7, [pc, #76] @ 455880 <__cxa_atexit@plt+0x43f170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #48] @ 455850 <__cxa_atexit@plt+0x43f140> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #48] @ 455878 <__cxa_atexit@plt+0x43f168> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45584c <__cxa_atexit@plt+0x43f13c> │ │ │ │ + ldr r3, [pc, #20] @ 455874 <__cxa_atexit@plt+0x43f164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - orreq r8, r0, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq sp, #112, 10 @ 0x1c000000 │ │ │ │ + orreq r8, r0, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq sp, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - orreq r8, r0, #140, 14 @ 0x2300000 │ │ │ │ - cmpeq sp, #40, 10 @ 0xa000000 │ │ │ │ + orreq r8, r0, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq sp, #0, 10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4558d0 <__cxa_atexit@plt+0x43f1c0> │ │ │ │ - ldr r3, [pc, #120] @ 455900 <__cxa_atexit@plt+0x43f1f0> │ │ │ │ + bcc 4558f8 <__cxa_atexit@plt+0x43f1e8> │ │ │ │ + ldr r3, [pc, #120] @ 455928 <__cxa_atexit@plt+0x43f218> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4558e8 <__cxa_atexit@plt+0x43f1d8> │ │ │ │ - ldr r2, [pc, #104] @ 45590c <__cxa_atexit@plt+0x43f1fc> │ │ │ │ + bhi 455910 <__cxa_atexit@plt+0x43f200> │ │ │ │ + ldr r2, [pc, #104] @ 455934 <__cxa_atexit@plt+0x43f224> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ - ldr r7, [pc, #76] @ 455910 <__cxa_atexit@plt+0x43f200> │ │ │ │ + ldr r7, [pc, #76] @ 455938 <__cxa_atexit@plt+0x43f228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #48] @ 455908 <__cxa_atexit@plt+0x43f1f8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #48] @ 455930 <__cxa_atexit@plt+0x43f220> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 455904 <__cxa_atexit@plt+0x43f1f4> │ │ │ │ + ldr r3, [pc, #20] @ 45592c <__cxa_atexit@plt+0x43f21c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - orreq r8, r0, #168, 12 @ 0xa800000 │ │ │ │ - cmpeq sp, #184, 8 @ 0xb8000000 │ │ │ │ + orreq r8, r0, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - orreq r8, r0, #212, 12 @ 0xd400000 │ │ │ │ - teqeq sp, #1241513984 @ 0x4a000000 │ │ │ │ + orreq r8, r0, #172, 12 @ 0xac00000 │ │ │ │ + teqeq sp, #142606336 @ 0x8800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #-2030043136 @ 0x87000000 │ │ │ │ + teqeq sp, #398458880 @ 0x17c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #-1040187392 @ 0xc2000000 │ │ │ │ + teqeq sp, #645922816 @ 0x26800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4559c4 <__cxa_atexit@plt+0x43f2b4> │ │ │ │ - ldr r3, [pc, #112] @ 4559ec <__cxa_atexit@plt+0x43f2dc> │ │ │ │ + bhi 4559ec <__cxa_atexit@plt+0x43f2dc> │ │ │ │ + ldr r3, [pc, #112] @ 455a14 <__cxa_atexit@plt+0x43f304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4559b4 <__cxa_atexit@plt+0x43f2a4> │ │ │ │ + beq 4559dc <__cxa_atexit@plt+0x43f2cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4559d4 <__cxa_atexit@plt+0x43f2c4> │ │ │ │ - ldr r7, [pc, #84] @ 4559f4 <__cxa_atexit@plt+0x43f2e4> │ │ │ │ + bcc 4559fc <__cxa_atexit@plt+0x43f2ec> │ │ │ │ + ldr r7, [pc, #84] @ 455a1c <__cxa_atexit@plt+0x43f30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4559f0 <__cxa_atexit@plt+0x43f2e0> │ │ │ │ + ldr r7, [pc, #36] @ 455a18 <__cxa_atexit@plt+0x43f308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #216, 6 @ 0x60000003 │ │ │ │ - orreq r8, r0, #76, 26 @ 0x1300 │ │ │ │ + cmpeq sp, #176, 6 @ 0xc0000002 │ │ │ │ + orreq r8, r0, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455a2c <__cxa_atexit@plt+0x43f31c> │ │ │ │ - ldr r2, [pc, #28] @ 455a38 <__cxa_atexit@plt+0x43f328> │ │ │ │ + bcc 455a54 <__cxa_atexit@plt+0x43f344> │ │ │ │ + ldr r2, [pc, #28] @ 455a60 <__cxa_atexit@plt+0x43f350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r0, #208, 24 @ 0xd000 │ │ │ │ - cmpeq sp, #100, 6 @ 0x90000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r0, #168, 24 @ 0xa800 │ │ │ │ + cmpeq sp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 455b50 <__cxa_atexit@plt+0x43f440> │ │ │ │ + bhi 455b78 <__cxa_atexit@plt+0x43f468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 455b3c <__cxa_atexit@plt+0x43f42c> │ │ │ │ - ldr r7, [pc, #260] @ 455b74 <__cxa_atexit@plt+0x43f464> │ │ │ │ + beq 455b64 <__cxa_atexit@plt+0x43f454> │ │ │ │ + ldr r7, [pc, #260] @ 455b9c <__cxa_atexit@plt+0x43f48c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #256] @ 455b78 <__cxa_atexit@plt+0x43f468> │ │ │ │ + ldr r3, [pc, #256] @ 455ba0 <__cxa_atexit@plt+0x43f490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #240] @ 455b7c <__cxa_atexit@plt+0x43f46c> │ │ │ │ + ldr r7, [pc, #240] @ 455ba4 <__cxa_atexit@plt+0x43f494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 455b44 <__cxa_atexit@plt+0x43f434> │ │ │ │ + beq 455b6c <__cxa_atexit@plt+0x43f45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #48 @ 0x30 │ │ │ │ cmp r2, sl │ │ │ │ - bcc 455b58 <__cxa_atexit@plt+0x43f448> │ │ │ │ - ldr r2, [pc, #216] @ 455b84 <__cxa_atexit@plt+0x43f474> │ │ │ │ + bcc 455b80 <__cxa_atexit@plt+0x43f470> │ │ │ │ + ldr r2, [pc, #216] @ 455bac <__cxa_atexit@plt+0x43f49c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #208] @ 455b88 <__cxa_atexit@plt+0x43f478> │ │ │ │ + ldr r1, [pc, #208] @ 455bb0 <__cxa_atexit@plt+0x43f4a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #184] @ 455b8c <__cxa_atexit@plt+0x43f47c> │ │ │ │ + ldr r2, [pc, #184] @ 455bb4 <__cxa_atexit@plt+0x43f4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r2, #3 │ │ │ │ - ldr r0, [pc, #176] @ 455b90 <__cxa_atexit@plt+0x43f480> │ │ │ │ + ldr r0, [pc, #176] @ 455bb8 <__cxa_atexit@plt+0x43f4a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - ldr r2, [pc, #168] @ 455b94 <__cxa_atexit@plt+0x43f484> │ │ │ │ + ldr r2, [pc, #168] @ 455bbc <__cxa_atexit@plt+0x43f4ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ - ldr r0, [pc, #160] @ 455b98 <__cxa_atexit@plt+0x43f488> │ │ │ │ + ldr r0, [pc, #160] @ 455bc0 <__cxa_atexit@plt+0x43f4b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #152] @ 455b9c <__cxa_atexit@plt+0x43f48c> │ │ │ │ + ldr r2, [pc, #152] @ 455bc4 <__cxa_atexit@plt+0x43f4b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ - ldr r3, [pc, #144] @ 455ba0 <__cxa_atexit@plt+0x43f490> │ │ │ │ + ldr r3, [pc, #144] @ 455bc8 <__cxa_atexit@plt+0x43f4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ add r0, r6, #24 │ │ │ │ @@ -1113355,640 +1113365,640 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 455b80 <__cxa_atexit@plt+0x43f470> │ │ │ │ + ldr r7, [pc, #24] @ 455ba8 <__cxa_atexit@plt+0x43f498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq r7, r0, #232, 28 @ 0xe80 │ │ │ │ - orreq r8, r0, #56, 30 @ 0xe0 │ │ │ │ - orreq r8, r0, #92, 28 @ 0x5c0 │ │ │ │ - orreq r8, r0, #128, 30 @ 0x200 │ │ │ │ - orreq r7, r0, #140, 28 @ 0x8c0 │ │ │ │ - orreq r8, r0, #92, 30 @ 0x170 │ │ │ │ - orreq r7, r0, #124, 28 @ 0x7c0 │ │ │ │ - orreq r8, r0, #72, 30 @ 0x120 │ │ │ │ - orreq r8, r0, #64, 30 @ 0x100 │ │ │ │ - orreq r8, r0, #56, 30 @ 0xe0 │ │ │ │ - orreq r8, r0, #48, 30 @ 0xc0 │ │ │ │ + orreq r7, r0, #192, 28 @ 0xc00 │ │ │ │ + orreq r8, r0, #16, 30 @ 0x40 │ │ │ │ + orreq r8, r0, #52, 28 @ 0x340 │ │ │ │ + orreq r8, r0, #88, 30 @ 0x160 │ │ │ │ + orreq r7, r0, #100, 28 @ 0x640 │ │ │ │ + orreq r8, r0, #52, 30 @ 0xd0 │ │ │ │ + orreq r7, r0, #84, 28 @ 0x540 │ │ │ │ + orreq r8, r0, #32, 30 @ 0x80 │ │ │ │ + orreq r8, r0, #24, 30 @ 0x60 │ │ │ │ + orreq r8, r0, #16, 30 @ 0x40 │ │ │ │ + orreq r8, r0, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 455c48 <__cxa_atexit@plt+0x43f538> │ │ │ │ - ldr r2, [pc, #140] @ 455c54 <__cxa_atexit@plt+0x43f544> │ │ │ │ + bcc 455c70 <__cxa_atexit@plt+0x43f560> │ │ │ │ + ldr r2, [pc, #140] @ 455c7c <__cxa_atexit@plt+0x43f56c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #132] @ 455c58 <__cxa_atexit@plt+0x43f548> │ │ │ │ + ldr r1, [pc, #132] @ 455c80 <__cxa_atexit@plt+0x43f570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #108] @ 455c5c <__cxa_atexit@plt+0x43f54c> │ │ │ │ + ldr r2, [pc, #108] @ 455c84 <__cxa_atexit@plt+0x43f574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r2, #3 │ │ │ │ - ldr r0, [pc, #100] @ 455c60 <__cxa_atexit@plt+0x43f550> │ │ │ │ + ldr r0, [pc, #100] @ 455c88 <__cxa_atexit@plt+0x43f578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - ldr r2, [pc, #92] @ 455c64 <__cxa_atexit@plt+0x43f554> │ │ │ │ + ldr r2, [pc, #92] @ 455c8c <__cxa_atexit@plt+0x43f57c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ - ldr r0, [pc, #84] @ 455c68 <__cxa_atexit@plt+0x43f558> │ │ │ │ + ldr r0, [pc, #84] @ 455c90 <__cxa_atexit@plt+0x43f580> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #2 │ │ │ │ - ldr r2, [pc, #76] @ 455c6c <__cxa_atexit@plt+0x43f55c> │ │ │ │ + ldr r2, [pc, #76] @ 455c94 <__cxa_atexit@plt+0x43f584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ - ldr r0, [pc, #68] @ 455c70 <__cxa_atexit@plt+0x43f560> │ │ │ │ + ldr r0, [pc, #68] @ 455c98 <__cxa_atexit@plt+0x43f588> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, sl} │ │ │ │ str r9, [r3, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r8, r0, #100, 28 @ 0x640 │ │ │ │ - orreq r7, r0, #112, 26 @ 0x1c00 │ │ │ │ - orreq r8, r0, #64, 28 @ 0x400 │ │ │ │ - orreq r7, r0, #96, 26 @ 0x1800 │ │ │ │ - orreq r8, r0, #44, 28 @ 0x2c0 │ │ │ │ - orreq r8, r0, #36, 28 @ 0x240 │ │ │ │ - orreq r8, r0, #28, 28 @ 0x1c0 │ │ │ │ - orreq r8, r0, #20, 28 @ 0x140 │ │ │ │ - cmpeq sp, #72, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r8, r0, #60, 28 @ 0x3c0 │ │ │ │ + orreq r7, r0, #72, 26 @ 0x1200 │ │ │ │ + orreq r8, r0, #24, 28 @ 0x180 │ │ │ │ + orreq r7, r0, #56, 26 @ 0xe00 │ │ │ │ + orreq r8, r0, #4, 28 @ 0x40 │ │ │ │ + orreq r8, r0, #252, 26 @ 0x3f00 │ │ │ │ + orreq r8, r0, #244, 26 @ 0x3d00 │ │ │ │ + orreq r8, r0, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq sp, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 455cf8 <__cxa_atexit@plt+0x43f5e8> │ │ │ │ + bhi 455d20 <__cxa_atexit@plt+0x43f610> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 455ce4 <__cxa_atexit@plt+0x43f5d4> │ │ │ │ - ldr r7, [pc, #88] @ 455d00 <__cxa_atexit@plt+0x43f5f0> │ │ │ │ + beq 455d0c <__cxa_atexit@plt+0x43f5fc> │ │ │ │ + ldr r7, [pc, #88] @ 455d28 <__cxa_atexit@plt+0x43f618> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ 455d04 <__cxa_atexit@plt+0x43f5f4> │ │ │ │ + ldr r3, [pc, #84] @ 455d2c <__cxa_atexit@plt+0x43f61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 455d08 <__cxa_atexit@plt+0x43f5f8> │ │ │ │ + ldr r7, [pc, #68] @ 455d30 <__cxa_atexit@plt+0x43f620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 455cec <__cxa_atexit@plt+0x43f5dc> │ │ │ │ - ldr r7, [pc, #56] @ 455d0c <__cxa_atexit@plt+0x43f5fc> │ │ │ │ + beq 455d14 <__cxa_atexit@plt+0x43f604> │ │ │ │ + ldr r7, [pc, #56] @ 455d34 <__cxa_atexit@plt+0x43f624> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #48] @ 455d10 <__cxa_atexit@plt+0x43f600> │ │ │ │ + ldr r0, [pc, #48] @ 455d38 <__cxa_atexit@plt+0x43f628> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r7, r0, #176, 24 @ 0xb000 │ │ │ │ - orreq r8, r0, #0, 26 │ │ │ │ - cmpeq sp, #224 @ 0xe0 │ │ │ │ - cmpeq sp, #212 @ 0xd4 │ │ │ │ - cmpeq sp, #152 @ 0x98 │ │ │ │ + orreq r7, r0, #136, 24 @ 0x8800 │ │ │ │ + orreq r8, r0, #216, 24 @ 0xd800 │ │ │ │ + cmpeq sp, #184 @ 0xb8 │ │ │ │ + cmpeq sp, #172 @ 0xac │ │ │ │ + cmpeq sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 455d38 <__cxa_atexit@plt+0x43f628> │ │ │ │ + ldr r7, [pc, #16] @ 455d60 <__cxa_atexit@plt+0x43f650> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 455d3c <__cxa_atexit@plt+0x43f62c> │ │ │ │ + ldr r0, [pc, #8] @ 455d64 <__cxa_atexit@plt+0x43f654> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #140 @ 0x8c │ │ │ │ - cmpeq sp, #128 @ 0x80 │ │ │ │ + cmpeq sp, #100 @ 0x64 │ │ │ │ + cmpeq sp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455d78 <__cxa_atexit@plt+0x43f668> │ │ │ │ - ldr r8, [pc, #36] @ 455d80 <__cxa_atexit@plt+0x43f670> │ │ │ │ + bhi 455da0 <__cxa_atexit@plt+0x43f690> │ │ │ │ + ldr r8, [pc, #36] @ 455da8 <__cxa_atexit@plt+0x43f698> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 455d84 <__cxa_atexit@plt+0x43f674> │ │ │ │ + ldr r2, [pc, #28] @ 455dac <__cxa_atexit@plt+0x43f69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #1879048206 @ 0x7000000e │ │ │ │ - orreq r7, r0, #168, 22 @ 0x2a000 │ │ │ │ - cmpeq sp, #120 @ 0x78 │ │ │ │ + teqeq sp, #-67108862 @ 0xfc000002 │ │ │ │ + orreq r7, r0, #128, 22 @ 0x20000 │ │ │ │ + cmpeq sp, #80 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455e00 <__cxa_atexit@plt+0x43f6f0> │ │ │ │ + bhi 455e28 <__cxa_atexit@plt+0x43f718> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 455e0c <__cxa_atexit@plt+0x43f6fc> │ │ │ │ - ldr r1, [pc, #96] @ 455e1c <__cxa_atexit@plt+0x43f70c> │ │ │ │ + bcc 455e34 <__cxa_atexit@plt+0x43f724> │ │ │ │ + ldr r1, [pc, #96] @ 455e44 <__cxa_atexit@plt+0x43f734> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #84] @ 455e20 <__cxa_atexit@plt+0x43f710> │ │ │ │ + ldr r0, [pc, #84] @ 455e48 <__cxa_atexit@plt+0x43f738> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r7, [r2, #8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 455df0 <__cxa_atexit@plt+0x43f6e0> │ │ │ │ + beq 455e18 <__cxa_atexit@plt+0x43f708> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #0 │ │ │ │ - b 5fc7b0 <__cxa_atexit@plt+0x5e60a0> │ │ │ │ + b 5fc7d8 <__cxa_atexit@plt+0x5e60c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #220, 30 @ 0x370 │ │ │ │ + cmpeq sp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 5fc7b0 <__cxa_atexit@plt+0x5e60a0> │ │ │ │ + b 5fc7d8 <__cxa_atexit@plt+0x5e60c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455e7c <__cxa_atexit@plt+0x43f76c> │ │ │ │ - ldr r8, [pc, #36] @ 455e84 <__cxa_atexit@plt+0x43f774> │ │ │ │ + bhi 455ea4 <__cxa_atexit@plt+0x43f794> │ │ │ │ + ldr r8, [pc, #36] @ 455eac <__cxa_atexit@plt+0x43f79c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 455e88 <__cxa_atexit@plt+0x43f778> │ │ │ │ + ldr r2, [pc, #28] @ 455eb0 <__cxa_atexit@plt+0x43f7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #-1073741768 @ 0xc0000038 │ │ │ │ - orreq r7, r0, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq sp, #116, 30 @ 0x1d0 │ │ │ │ + teqeq sp, #-1342177269 @ 0xb000000b │ │ │ │ + orreq r7, r0, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq sp, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455f04 <__cxa_atexit@plt+0x43f7f4> │ │ │ │ + bhi 455f2c <__cxa_atexit@plt+0x43f81c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 455f10 <__cxa_atexit@plt+0x43f800> │ │ │ │ - ldr r1, [pc, #96] @ 455f20 <__cxa_atexit@plt+0x43f810> │ │ │ │ + bcc 455f38 <__cxa_atexit@plt+0x43f828> │ │ │ │ + ldr r1, [pc, #96] @ 455f48 <__cxa_atexit@plt+0x43f838> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #84] @ 455f24 <__cxa_atexit@plt+0x43f814> │ │ │ │ + ldr r0, [pc, #84] @ 455f4c <__cxa_atexit@plt+0x43f83c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r7, [r2, #8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 455ef4 <__cxa_atexit@plt+0x43f7e4> │ │ │ │ + beq 455f1c <__cxa_atexit@plt+0x43f80c> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #0 │ │ │ │ - b 5fc7b0 <__cxa_atexit@plt+0x5e60a0> │ │ │ │ + b 5fc7d8 <__cxa_atexit@plt+0x5e60c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #216, 28 @ 0xd80 │ │ │ │ + cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 5fc7b0 <__cxa_atexit@plt+0x5e60a0> │ │ │ │ - cmpeq sp, #184, 28 @ 0xb80 │ │ │ │ + b 5fc7d8 <__cxa_atexit@plt+0x5e60c8> │ │ │ │ + cmpeq sp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 455ff4 <__cxa_atexit@plt+0x43f8e4> │ │ │ │ - ldr r6, [pc, #164] @ 456010 <__cxa_atexit@plt+0x43f900> │ │ │ │ + bhi 45601c <__cxa_atexit@plt+0x43f90c> │ │ │ │ + ldr r6, [pc, #164] @ 456038 <__cxa_atexit@plt+0x43f928> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 455fbc <__cxa_atexit@plt+0x43f8ac> │ │ │ │ + beq 455fe4 <__cxa_atexit@plt+0x43f8d4> │ │ │ │ ldmdb r5, {r1, lr} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 455fcc <__cxa_atexit@plt+0x43f8bc> │ │ │ │ + bne 455ff4 <__cxa_atexit@plt+0x43f8e4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 456000 <__cxa_atexit@plt+0x43f8f0> │ │ │ │ - ldr r0, [pc, #108] @ 45601c <__cxa_atexit@plt+0x43f90c> │ │ │ │ + bcc 456028 <__cxa_atexit@plt+0x43f918> │ │ │ │ + ldr r0, [pc, #108] @ 456044 <__cxa_atexit@plt+0x43f934> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #104] @ 456020 <__cxa_atexit@plt+0x43f910> │ │ │ │ + ldr r8, [pc, #104] @ 456048 <__cxa_atexit@plt+0x43f938> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 455fe4 <__cxa_atexit@plt+0x43f8d4> │ │ │ │ + b 45600c <__cxa_atexit@plt+0x43f8fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 456000 <__cxa_atexit@plt+0x43f8f0> │ │ │ │ - ldr r0, [pc, #56] @ 456014 <__cxa_atexit@plt+0x43f904> │ │ │ │ + bcc 456028 <__cxa_atexit@plt+0x43f918> │ │ │ │ + ldr r0, [pc, #56] @ 45603c <__cxa_atexit@plt+0x43f92c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #52] @ 456018 <__cxa_atexit@plt+0x43f908> │ │ │ │ + ldr r8, [pc, #52] @ 456040 <__cxa_atexit@plt+0x43f930> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - teqeq sp, #97 @ 0x61 │ │ │ │ + teqeq sp, #1073741838 @ 0x4000000e │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - teqeq sp, #107 @ 0x6b │ │ │ │ - cmpeq sp, #220, 26 @ 0x3700 │ │ │ │ + teqeq sp, #-1073741808 @ 0xc0000010 │ │ │ │ + cmpeq sp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 456068 <__cxa_atexit@plt+0x43f958> │ │ │ │ + bne 456090 <__cxa_atexit@plt+0x43f980> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 456094 <__cxa_atexit@plt+0x43f984> │ │ │ │ - ldr r1, [pc, #76] @ 4560a8 <__cxa_atexit@plt+0x43f998> │ │ │ │ + bcc 4560bc <__cxa_atexit@plt+0x43f9ac> │ │ │ │ + ldr r1, [pc, #76] @ 4560d0 <__cxa_atexit@plt+0x43f9c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 4560ac <__cxa_atexit@plt+0x43f99c> │ │ │ │ + ldr r8, [pc, #72] @ 4560d4 <__cxa_atexit@plt+0x43f9c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 456080 <__cxa_atexit@plt+0x43f970> │ │ │ │ + b 4560a8 <__cxa_atexit@plt+0x43f998> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 456094 <__cxa_atexit@plt+0x43f984> │ │ │ │ - ldr r1, [pc, #40] @ 4560a0 <__cxa_atexit@plt+0x43f990> │ │ │ │ + bcc 4560bc <__cxa_atexit@plt+0x43f9ac> │ │ │ │ + ldr r1, [pc, #40] @ 4560c8 <__cxa_atexit@plt+0x43f9b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #36] @ 4560a4 <__cxa_atexit@plt+0x43f994> │ │ │ │ + ldr r8, [pc, #36] @ 4560cc <__cxa_atexit@plt+0x43f9bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - teqeq sp, #788 @ 0x314 │ │ │ │ + teqeq sp, #157 @ 0x9d │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - teqeq sp, #764 @ 0x2fc │ │ │ │ - cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + teqeq sp, #151 @ 0x97 │ │ │ │ + cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 456100 <__cxa_atexit@plt+0x43f9f0> │ │ │ │ - ldr r3, [pc, #56] @ 456110 <__cxa_atexit@plt+0x43fa00> │ │ │ │ + bcc 456128 <__cxa_atexit@plt+0x43fa18> │ │ │ │ + ldr r3, [pc, #56] @ 456138 <__cxa_atexit@plt+0x43fa28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 456114 <__cxa_atexit@plt+0x43fa04> │ │ │ │ + ldr r8, [pc, #40] @ 45613c <__cxa_atexit@plt+0x43fa2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - teqeq sp, #488 @ 0x1e8 │ │ │ │ - cmpeq sp, #232, 24 @ 0xe800 │ │ │ │ + teqeq sp, #82 @ 0x52 │ │ │ │ + cmpeq sp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4561a8 <__cxa_atexit@plt+0x43fa98> │ │ │ │ + bhi 4561d0 <__cxa_atexit@plt+0x43fac0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4561b4 <__cxa_atexit@plt+0x43faa4> │ │ │ │ - ldr lr, [pc, #120] @ 4561c4 <__cxa_atexit@plt+0x43fab4> │ │ │ │ + bcc 4561dc <__cxa_atexit@plt+0x43facc> │ │ │ │ + ldr lr, [pc, #120] @ 4561ec <__cxa_atexit@plt+0x43fadc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #104] @ 4561c8 <__cxa_atexit@plt+0x43fab8> │ │ │ │ + ldr r0, [pc, #104] @ 4561f0 <__cxa_atexit@plt+0x43fae0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 45619c <__cxa_atexit@plt+0x43fa8c> │ │ │ │ + beq 4561c4 <__cxa_atexit@plt+0x43fab4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 4561d0 <__cxa_atexit@plt+0x43fac0> │ │ │ │ + ldrne r8, [pc, #64] @ 4561f8 <__cxa_atexit@plt+0x43fae8> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 4561cc <__cxa_atexit@plt+0x43fabc> │ │ │ │ + ldreq r8, [pc, #52] @ 4561f4 <__cxa_atexit@plt+0x43fae4> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - orreq r7, r0, #64, 18 @ 0x100000 │ │ │ │ - orreq r7, r0, #68, 18 @ 0x110000 │ │ │ │ + orreq r7, r0, #24, 18 @ 0x60000 │ │ │ │ + orreq r7, r0, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 456208 <__cxa_atexit@plt+0x43faf8> │ │ │ │ + ldr r2, [pc, #24] @ 456230 <__cxa_atexit@plt+0x43fb20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 45620c <__cxa_atexit@plt+0x43fafc> │ │ │ │ + ldr r8, [pc, #16] @ 456234 <__cxa_atexit@plt+0x43fb24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - orreq r7, r0, #232, 16 @ 0xe80000 │ │ │ │ - orreq r7, r0, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq sp, #240, 22 @ 0x3c000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + orreq r7, r0, #192, 16 @ 0xc00000 │ │ │ │ + orreq r7, r0, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 456268 <__cxa_atexit@plt+0x43fb58> │ │ │ │ - ldr lr, [pc, #64] @ 456278 <__cxa_atexit@plt+0x43fb68> │ │ │ │ + bcc 456290 <__cxa_atexit@plt+0x43fb80> │ │ │ │ + ldr lr, [pc, #64] @ 4562a0 <__cxa_atexit@plt+0x43fb90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #44] @ 45627c <__cxa_atexit@plt+0x43fb6c> │ │ │ │ + ldr r8, [pc, #44] @ 4562a4 <__cxa_atexit@plt+0x43fb94> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - teqeq sp, #48, 28 @ 0x300 │ │ │ │ - cmpeq sp, #128, 22 @ 0x20000 │ │ │ │ + teqeq sp, #8, 30 │ │ │ │ + cmpeq sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 456314 <__cxa_atexit@plt+0x43fc04> │ │ │ │ + bhi 45633c <__cxa_atexit@plt+0x43fc2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 456320 <__cxa_atexit@plt+0x43fc10> │ │ │ │ - ldr lr, [pc, #124] @ 456330 <__cxa_atexit@plt+0x43fc20> │ │ │ │ + bcc 456348 <__cxa_atexit@plt+0x43fc38> │ │ │ │ + ldr lr, [pc, #124] @ 456358 <__cxa_atexit@plt+0x43fc48> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r7, #12 │ │ │ │ ldm r9, {r1, r3, r9} │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #104] @ 456334 <__cxa_atexit@plt+0x43fc24> │ │ │ │ + ldr r0, [pc, #104] @ 45635c <__cxa_atexit@plt+0x43fc4c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str sl, [r2, #8] │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 456308 <__cxa_atexit@plt+0x43fbf8> │ │ │ │ + beq 456330 <__cxa_atexit@plt+0x43fc20> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 45633c <__cxa_atexit@plt+0x43fc2c> │ │ │ │ + ldrne r8, [pc, #64] @ 456364 <__cxa_atexit@plt+0x43fc54> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 456338 <__cxa_atexit@plt+0x43fc28> │ │ │ │ + ldreq r8, [pc, #52] @ 456360 <__cxa_atexit@plt+0x43fc50> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq r7, r0, #212, 14 @ 0x3500000 │ │ │ │ - orreq r7, r0, #216, 14 @ 0x3600000 │ │ │ │ + orreq r7, r0, #172, 14 @ 0x2b00000 │ │ │ │ + orreq r7, r0, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 456374 <__cxa_atexit@plt+0x43fc64> │ │ │ │ + ldr r2, [pc, #24] @ 45639c <__cxa_atexit@plt+0x43fc8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 456378 <__cxa_atexit@plt+0x43fc68> │ │ │ │ + ldr r8, [pc, #16] @ 4563a0 <__cxa_atexit@plt+0x43fc90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - orreq r7, r0, #124, 14 @ 0x1f00000 │ │ │ │ - orreq r7, r0, #108, 14 @ 0x1b00000 │ │ │ │ - cmpeq sp, #128, 20 @ 0x80000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + orreq r7, r0, #84, 14 @ 0x1500000 │ │ │ │ + orreq r7, r0, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq sp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4563e0 <__cxa_atexit@plt+0x43fcd0> │ │ │ │ - ldr sl, [pc, #72] @ 4563f0 <__cxa_atexit@plt+0x43fce0> │ │ │ │ + bcc 456408 <__cxa_atexit@plt+0x43fcf8> │ │ │ │ + ldr sl, [pc, #72] @ 456418 <__cxa_atexit@plt+0x43fd08> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 4563f4 <__cxa_atexit@plt+0x43fce4> │ │ │ │ + ldr lr, [pc, #52] @ 45641c <__cxa_atexit@plt+0x43fd0c> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - teqeq sp, #56064 @ 0xdb00 │ │ │ │ - cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ + teqeq sp, #11456 @ 0x2cc0 │ │ │ │ + cmpeq sp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4564a8 <__cxa_atexit@plt+0x43fd98> │ │ │ │ + bhi 4564d0 <__cxa_atexit@plt+0x43fdc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4564b0 <__cxa_atexit@plt+0x43fda0> │ │ │ │ - ldr r1, [pc, #164] @ 4564d8 <__cxa_atexit@plt+0x43fdc8> │ │ │ │ + bcc 4564d8 <__cxa_atexit@plt+0x43fdc8> │ │ │ │ + ldr r1, [pc, #164] @ 456500 <__cxa_atexit@plt+0x43fdf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 4564dc <__cxa_atexit@plt+0x43fdcc> │ │ │ │ + ldr r1, [pc, #156] @ 456504 <__cxa_atexit@plt+0x43fdf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 4564e0 <__cxa_atexit@plt+0x43fdd0> │ │ │ │ + ldr r0, [pc, #140] @ 456508 <__cxa_atexit@plt+0x43fdf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4564c8 <__cxa_atexit@plt+0x43fdb8> │ │ │ │ - ldr sl, [pc, #116] @ 4564e4 <__cxa_atexit@plt+0x43fdd4> │ │ │ │ + bcc 4564f0 <__cxa_atexit@plt+0x43fde0> │ │ │ │ + ldr sl, [pc, #116] @ 45650c <__cxa_atexit@plt+0x43fdfc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 4564e8 <__cxa_atexit@plt+0x43fdd8> │ │ │ │ + ldr lr, [pc, #96] @ 456510 <__cxa_atexit@plt+0x43fe00> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 4564b8 <__cxa_atexit@plt+0x43fda8> │ │ │ │ + b 4564e0 <__cxa_atexit@plt+0x43fdd0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #220, 8 @ 0xdc000000 │ │ │ │ - orreq r7, r0, #48, 10 @ 0xc000000 │ │ │ │ - orreq r7, r0, #196, 8 @ 0xc4000000 │ │ │ │ + orreq r7, r0, #180, 8 @ 0xb4000000 │ │ │ │ + orreq r7, r0, #8, 10 @ 0x2000000 │ │ │ │ + orreq r7, r0, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - teqeq sp, #4864 @ 0x1300 │ │ │ │ - cmpeq sp, #8, 18 @ 0x20000 │ │ │ │ + teqeq sp, #60160 @ 0xeb00 │ │ │ │ + cmpeq sp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 456578 <__cxa_atexit@plt+0x43fe68> │ │ │ │ - ldr r2, [pc, #116] @ 456580 <__cxa_atexit@plt+0x43fe70> │ │ │ │ + bhi 4565a0 <__cxa_atexit@plt+0x43fe90> │ │ │ │ + ldr r2, [pc, #116] @ 4565a8 <__cxa_atexit@plt+0x43fe98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45656c <__cxa_atexit@plt+0x43fe5c> │ │ │ │ + beq 456594 <__cxa_atexit@plt+0x43fe84> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ @@ -1113997,22 +1114007,22 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r8, #11 │ │ │ │ - b 6008ec <__cxa_atexit@plt+0x5ea1dc> │ │ │ │ + b 600914 <__cxa_atexit@plt+0x5ea204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq sp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ @@ -1114022,35 +1114032,35 @@ │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, #11 │ │ │ │ - b 6008ec <__cxa_atexit@plt+0x5ea1dc> │ │ │ │ - cmpeq sp, #36, 16 @ 0x240000 │ │ │ │ + b 600914 <__cxa_atexit@plt+0x5ea204> │ │ │ │ + cmpeq sp, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 456694 <__cxa_atexit@plt+0x43ff84> │ │ │ │ - ldr r3, [pc, #192] @ 4566b0 <__cxa_atexit@plt+0x43ffa0> │ │ │ │ + bhi 4566bc <__cxa_atexit@plt+0x43ffac> │ │ │ │ + ldr r3, [pc, #192] @ 4566d8 <__cxa_atexit@plt+0x43ffc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 456688 <__cxa_atexit@plt+0x43ff78> │ │ │ │ + beq 4566b0 <__cxa_atexit@plt+0x43ffa0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45669c <__cxa_atexit@plt+0x43ff8c> │ │ │ │ - ldr r2, [pc, #144] @ 4566b4 <__cxa_atexit@plt+0x43ffa4> │ │ │ │ + bcc 4566c4 <__cxa_atexit@plt+0x43ffb4> │ │ │ │ + ldr r2, [pc, #144] @ 4566dc <__cxa_atexit@plt+0x43ffcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [sp] │ │ │ │ add ip, r7, #7 │ │ │ │ ldm ip, {r1, r8, ip} │ │ │ │ ldr r0, [r7, #19] │ │ │ │ @@ -1114061,43 +1114071,43 @@ │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ stmib r5, {r8, ip} │ │ │ │ ldr r2, [r5, #24] │ │ │ │ sub r1, r3, #6 │ │ │ │ str r1, [r5, #24] │ │ │ │ - ldr r1, [pc, #72] @ 4566b8 <__cxa_atexit@plt+0x43ffa8> │ │ │ │ + ldr r1, [pc, #72] @ 4566e0 <__cxa_atexit@plt+0x43ffd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9} │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ ldr r9, [sp] │ │ │ │ - b 6008ec <__cxa_atexit@plt+0x5ea1dc> │ │ │ │ + b 600914 <__cxa_atexit@plt+0x5ea204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r7, r0, #76, 6 @ 0x30000001 │ │ │ │ - orreq r7, r0, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq sp, #56, 14 @ 0xe00000 │ │ │ │ + orreq r7, r0, #36, 6 @ 0x90000000 │ │ │ │ + orreq r7, r0, #128, 4 │ │ │ │ + cmpeq sp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 456748 <__cxa_atexit@plt+0x440038> │ │ │ │ + bcc 456770 <__cxa_atexit@plt+0x440060> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r8, r7, #11 │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ ldr sl, [r7, #31] │ │ │ │ @@ -1114107,1380 +1114117,1380 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str ip, [r5] │ │ │ │ str lr, [r5, #4] │ │ │ │ ldr sl, [r1, #3] │ │ │ │ ldr r2, [r1, #7] │ │ │ │ - ldr r1, [pc, #44] @ 456754 <__cxa_atexit@plt+0x440044> │ │ │ │ + ldr r1, [pc, #44] @ 45677c <__cxa_atexit@plt+0x44006c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 456758 <__cxa_atexit@plt+0x440048> │ │ │ │ + ldr r0, [pc, #36] @ 456780 <__cxa_atexit@plt+0x440070> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, fp} │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, #11 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 6008ec <__cxa_atexit@plt+0x5ea1dc> │ │ │ │ + b 600914 <__cxa_atexit@plt+0x5ea204> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r7, r0, #72, 4 @ 0x80000004 │ │ │ │ - orreq r7, r0, #228, 2 @ 0x39 │ │ │ │ - cmpeq sp, #152, 12 @ 0x9800000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r7, r0, #32, 4 │ │ │ │ + orreq r7, r0, #188, 2 @ 0x2f │ │ │ │ + cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4567c0 <__cxa_atexit@plt+0x4400b0> │ │ │ │ + bhi 4567e8 <__cxa_atexit@plt+0x4400d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4567cc <__cxa_atexit@plt+0x4400bc> │ │ │ │ - ldr r2, [pc, #76] @ 4567dc <__cxa_atexit@plt+0x4400cc> │ │ │ │ + bcc 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ + ldr r2, [pc, #76] @ 456804 <__cxa_atexit@plt+0x4400f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4567e0 <__cxa_atexit@plt+0x4400d0> │ │ │ │ + ldr r1, [pc, #72] @ 456808 <__cxa_atexit@plt+0x4400f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4567e4 <__cxa_atexit@plt+0x4400d4> │ │ │ │ + ldr r8, [pc, #56] @ 45680c <__cxa_atexit@plt+0x4400fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - orreq r7, r0, #120, 2 │ │ │ │ - teqeq sp, #671744 @ 0xa4000 │ │ │ │ + orreq r7, r0, #80, 2 │ │ │ │ + teqeq sp, #4096 @ 0x1000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4568b8 <__cxa_atexit@plt+0x4401a8> │ │ │ │ + bhi 4568e0 <__cxa_atexit@plt+0x4401d0> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str sl, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 456884 <__cxa_atexit@plt+0x440174> │ │ │ │ + bne 4568ac <__cxa_atexit@plt+0x44019c> │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4568c8 <__cxa_atexit@plt+0x4401b8> │ │ │ │ + bcc 4568f0 <__cxa_atexit@plt+0x4401e0> │ │ │ │ ldr r2, [r2, #2] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ add r9, r6, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 456890 <__cxa_atexit@plt+0x440180> │ │ │ │ - ldr lr, [pc, #156] @ 4568e8 <__cxa_atexit@plt+0x4401d8> │ │ │ │ + ble 4568b8 <__cxa_atexit@plt+0x4401a8> │ │ │ │ + ldr lr, [pc, #156] @ 456910 <__cxa_atexit@plt+0x440200> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #152] @ 4568ec <__cxa_atexit@plt+0x4401dc> │ │ │ │ + ldr r0, [pc, #152] @ 456914 <__cxa_atexit@plt+0x440204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #144] @ 4568f0 <__cxa_atexit@plt+0x4401e0> │ │ │ │ + ldr r7, [pc, #144] @ 456918 <__cxa_atexit@plt+0x440208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 4569d0 <__cxa_atexit@plt+0x4402c0> │ │ │ │ + b 4569f8 <__cxa_atexit@plt+0x4402e8> │ │ │ │ add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #96] @ 4568fc <__cxa_atexit@plt+0x4401ec> │ │ │ │ + ldr r0, [pc, #96] @ 456924 <__cxa_atexit@plt+0x440214> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #92] @ 456900 <__cxa_atexit@plt+0x4401f0> │ │ │ │ + ldr r8, [pc, #92] @ 456928 <__cxa_atexit@plt+0x440218> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #56] @ 4568f8 <__cxa_atexit@plt+0x4401e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #56] @ 456920 <__cxa_atexit@plt+0x440210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4568f4 <__cxa_atexit@plt+0x4401e4> │ │ │ │ + ldr r7, [pc, #36] @ 45691c <__cxa_atexit@plt+0x44020c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - orreq r7, r0, #32, 2 │ │ │ │ - orreq r7, r0, #184 @ 0xb8 │ │ │ │ + orreq r7, r0, #248 @ 0xf8 │ │ │ │ + orreq r7, r0, #144 @ 0x90 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sp, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - teqeq sp, #3211264 @ 0x310000 │ │ │ │ - cmpeq sp, #240, 8 @ 0xf0000000 │ │ │ │ + teqeq sp, #147456 @ 0x24000 │ │ │ │ + cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4569a0 <__cxa_atexit@plt+0x440290> │ │ │ │ + bcc 4569c8 <__cxa_atexit@plt+0x4402b8> │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r9, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 456978 <__cxa_atexit@plt+0x440268> │ │ │ │ - ldr lr, [pc, #116] @ 4569b8 <__cxa_atexit@plt+0x4402a8> │ │ │ │ + ble 4569a0 <__cxa_atexit@plt+0x440290> │ │ │ │ + ldr lr, [pc, #116] @ 4569e0 <__cxa_atexit@plt+0x4402d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 4569bc <__cxa_atexit@plt+0x4402ac> │ │ │ │ + ldr r0, [pc, #112] @ 4569e4 <__cxa_atexit@plt+0x4402d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 4569c0 <__cxa_atexit@plt+0x4402b0> │ │ │ │ + ldr r7, [pc, #104] @ 4569e8 <__cxa_atexit@plt+0x4402d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str lr, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 4569c8 <__cxa_atexit@plt+0x4402b8> │ │ │ │ + ldr r0, [pc, #68] @ 4569f0 <__cxa_atexit@plt+0x4402e0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 4569cc <__cxa_atexit@plt+0x4402bc> │ │ │ │ + ldr r8, [pc, #64] @ 4569f4 <__cxa_atexit@plt+0x4402e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #28] @ 4569c4 <__cxa_atexit@plt+0x4402b4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #28] @ 4569ec <__cxa_atexit@plt+0x4402dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - orreq r7, r0, #40 @ 0x28 │ │ │ │ - orreq r6, r0, #192, 30 @ 0x300 │ │ │ │ + orreq r7, r0, #0 │ │ │ │ + orreq r6, r0, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - teqeq sp, #19136512 @ 0x1240000 │ │ │ │ + teqeq sp, #2162688 @ 0x210000 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp sl, r6 │ │ │ │ - bcc 456aac <__cxa_atexit@plt+0x44039c> │ │ │ │ - ldr lr, [pc, #224] @ 456ad4 <__cxa_atexit@plt+0x4403c4> │ │ │ │ + bcc 456ad4 <__cxa_atexit@plt+0x4403c4> │ │ │ │ + ldr lr, [pc, #224] @ 456afc <__cxa_atexit@plt+0x4403ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ ldm r5, {r3, r8} │ │ │ │ str lr, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ cmp r3, #10 │ │ │ │ - ble 456a64 <__cxa_atexit@plt+0x440354> │ │ │ │ - ldr r3, [pc, #172] @ 456ad8 <__cxa_atexit@plt+0x4403c8> │ │ │ │ + ble 456a8c <__cxa_atexit@plt+0x44037c> │ │ │ │ + ldr r3, [pc, #172] @ 456b00 <__cxa_atexit@plt+0x4403f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #168] @ 456adc <__cxa_atexit@plt+0x4403cc> │ │ │ │ + ldr r2, [pc, #168] @ 456b04 <__cxa_atexit@plt+0x4403f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r3, [r9, #24]! │ │ │ │ - ldr r3, [pc, #152] @ 456ae0 <__cxa_atexit@plt+0x4403d0> │ │ │ │ + ldr r3, [pc, #152] @ 456b08 <__cxa_atexit@plt+0x4403f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp sl, r6 │ │ │ │ - bcc 456ac4 <__cxa_atexit@plt+0x4403b4> │ │ │ │ - ldr r3, [pc, #112] @ 456ae8 <__cxa_atexit@plt+0x4403d8> │ │ │ │ + bcc 456aec <__cxa_atexit@plt+0x4403dc> │ │ │ │ + ldr r3, [pc, #112] @ 456b10 <__cxa_atexit@plt+0x440400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #24]! │ │ │ │ ldr r2, [r9, #-16] │ │ │ │ ldr r1, [r9, #-12] │ │ │ │ ldmdb r9, {r0, r3} │ │ │ │ - ldr lr, [pc, #92] @ 456aec <__cxa_atexit@plt+0x4403dc> │ │ │ │ + ldr lr, [pc, #92] @ 456b14 <__cxa_atexit@plt+0x440404> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #48] @ 456ae4 <__cxa_atexit@plt+0x4403d4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #48] @ 456b0c <__cxa_atexit@plt+0x4403fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - orreq r6, r0, #64, 30 @ 0x100 │ │ │ │ - orreq r6, r0, #208, 28 @ 0xd00 │ │ │ │ + orreq r6, r0, #24, 30 @ 0x60 │ │ │ │ + orreq r6, r0, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ - teqeq sp, #11534336 @ 0xb00000 │ │ │ │ - cmpeq sp, #16, 6 @ 0x40000000 │ │ │ │ + teqeq sp, #238026752 @ 0xe300000 │ │ │ │ + cmpeq sp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 4569d0 <__cxa_atexit@plt+0x4402c0> │ │ │ │ - cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ + b 4569f8 <__cxa_atexit@plt+0x4402e8> │ │ │ │ + cmpeq sp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 456b88 <__cxa_atexit@plt+0x440478> │ │ │ │ - ldr r3, [pc, #104] @ 456b98 <__cxa_atexit@plt+0x440488> │ │ │ │ + bhi 456bb0 <__cxa_atexit@plt+0x4404a0> │ │ │ │ + ldr r3, [pc, #104] @ 456bc0 <__cxa_atexit@plt+0x4404b0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 456b68 <__cxa_atexit@plt+0x440458> │ │ │ │ - ldr r3, [pc, #88] @ 456b9c <__cxa_atexit@plt+0x44048c> │ │ │ │ + beq 456b90 <__cxa_atexit@plt+0x440480> │ │ │ │ + ldr r3, [pc, #88] @ 456bc4 <__cxa_atexit@plt+0x4404b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 456b78 <__cxa_atexit@plt+0x440468> │ │ │ │ + beq 456ba0 <__cxa_atexit@plt+0x440490> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 456ba0 <__cxa_atexit@plt+0x440490> │ │ │ │ + ldr r7, [pc, #16] @ 456bc8 <__cxa_atexit@plt+0x4404b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sp, #148, 4 @ 0x40000009 │ │ │ │ - cmpeq sp, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq sp, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq sp, #64, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 456be4 <__cxa_atexit@plt+0x4404d4> │ │ │ │ + ldr r3, [pc, #44] @ 456c0c <__cxa_atexit@plt+0x4404fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 456bdc <__cxa_atexit@plt+0x4404cc> │ │ │ │ + beq 456c04 <__cxa_atexit@plt+0x4404f4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq sp, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq sp, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ - cmpeq sp, #4, 4 @ 0x40000000 │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ + cmpeq sp, #220, 2 @ 0x37 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 456c58 <__cxa_atexit@plt+0x440548> │ │ │ │ - ldr r3, [pc, #64] @ 456c68 <__cxa_atexit@plt+0x440558> │ │ │ │ + bhi 456c80 <__cxa_atexit@plt+0x440570> │ │ │ │ + ldr r3, [pc, #64] @ 456c90 <__cxa_atexit@plt+0x440580> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 456c48 <__cxa_atexit@plt+0x440538> │ │ │ │ + beq 456c70 <__cxa_atexit@plt+0x440560> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 456c6c <__cxa_atexit@plt+0x44055c> │ │ │ │ + ldr r7, [pc, #12] @ 456c94 <__cxa_atexit@plt+0x440584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #204, 2 @ 0x33 │ │ │ │ - cmpeq sp, #156, 2 @ 0x27 │ │ │ │ + cmpeq sp, #164, 2 @ 0x29 │ │ │ │ + cmpeq sp, #116, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ - cmpeq sp, #144, 2 @ 0x24 │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ + cmpeq sp, #104, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 456cb8 <__cxa_atexit@plt+0x4405a8> │ │ │ │ + ldr r3, [pc, #8] @ 456ce0 <__cxa_atexit@plt+0x4405d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq sp, #124, 2 │ │ │ │ - cmpeq sp, #76, 2 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq sp, #84, 2 │ │ │ │ + cmpeq sp, #36, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 456d18 <__cxa_atexit@plt+0x440608> │ │ │ │ - ldr r3, [pc, #72] @ 456d2c <__cxa_atexit@plt+0x44061c> │ │ │ │ + bhi 456d40 <__cxa_atexit@plt+0x440630> │ │ │ │ + ldr r3, [pc, #72] @ 456d54 <__cxa_atexit@plt+0x440644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 456d08 <__cxa_atexit@plt+0x4405f8> │ │ │ │ - ldr r7, [pc, #56] @ 456d30 <__cxa_atexit@plt+0x440620> │ │ │ │ + beq 456d30 <__cxa_atexit@plt+0x440620> │ │ │ │ + ldr r7, [pc, #56] @ 456d58 <__cxa_atexit@plt+0x440648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #0 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 456d34 <__cxa_atexit@plt+0x440624> │ │ │ │ + ldr r7, [pc, #20] @ 456d5c <__cxa_atexit@plt+0x44064c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r6, r0, #128, 24 @ 0x8000 │ │ │ │ - cmpeq sp, #28, 2 │ │ │ │ - cmpeq sp, #212 @ 0xd4 │ │ │ │ + orreq r6, r0, #88, 24 @ 0x5800 │ │ │ │ + cmpeq sp, #244 @ 0xf4 │ │ │ │ + cmpeq sp, #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 456d60 <__cxa_atexit@plt+0x440650> │ │ │ │ + ldr r3, [pc, #20] @ 456d88 <__cxa_atexit@plt+0x440678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4567f4 <__cxa_atexit@plt+0x4400e4> │ │ │ │ - orreq r6, r0, #44, 24 @ 0x2c00 │ │ │ │ - cmpeq sp, #236 @ 0xec │ │ │ │ + b 45681c <__cxa_atexit@plt+0x44010c> │ │ │ │ + orreq r6, r0, #4, 24 @ 0x400 │ │ │ │ + cmpeq sp, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 456db8 <__cxa_atexit@plt+0x4406a8> │ │ │ │ + bhi 456de0 <__cxa_atexit@plt+0x4406d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 456db0 <__cxa_atexit@plt+0x4406a0> │ │ │ │ - ldr r8, [pc, #40] @ 456dc0 <__cxa_atexit@plt+0x4406b0> │ │ │ │ + beq 456dd8 <__cxa_atexit@plt+0x4406c8> │ │ │ │ + ldr r8, [pc, #40] @ 456de8 <__cxa_atexit@plt+0x4406d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 456dc4 <__cxa_atexit@plt+0x4406b4> │ │ │ │ + ldr r3, [pc, #36] @ 456dec <__cxa_atexit@plt+0x4406dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785ff8 <__cxa_atexit@plt+0x76f8e8> │ │ │ │ + b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #116, 4 @ 0x40000007 │ │ │ │ - orreq r6, r0, #192, 22 @ 0x30000 │ │ │ │ - cmpeq sp, #144 @ 0x90 │ │ │ │ + teqeq sp, #76, 6 @ 0x30000001 │ │ │ │ + orreq r6, r0, #152, 22 @ 0x26000 │ │ │ │ + cmpeq sp, #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 456e38 <__cxa_atexit@plt+0x440728> │ │ │ │ - ldr r3, [pc, #92] @ 456e48 <__cxa_atexit@plt+0x440738> │ │ │ │ + bhi 456e60 <__cxa_atexit@plt+0x440750> │ │ │ │ + ldr r3, [pc, #92] @ 456e70 <__cxa_atexit@plt+0x440760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 456e14 <__cxa_atexit@plt+0x440704> │ │ │ │ + beq 456e3c <__cxa_atexit@plt+0x44072c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 456e28 <__cxa_atexit@plt+0x440718> │ │ │ │ + bne 456e50 <__cxa_atexit@plt+0x440740> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 456e4c <__cxa_atexit@plt+0x44073c> │ │ │ │ + ldr r7, [pc, #48] @ 456e74 <__cxa_atexit@plt+0x440764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 456e50 <__cxa_atexit@plt+0x440740> │ │ │ │ + ldr r0, [pc, #44] @ 456e78 <__cxa_atexit@plt+0x440768> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 456e54 <__cxa_atexit@plt+0x440744> │ │ │ │ + ldr r7, [pc, #20] @ 456e7c <__cxa_atexit@plt+0x44076c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #72 @ 0x48 │ │ │ │ - cmpeq sp, #64 @ 0x40 │ │ │ │ - cmpeq sp, #52 @ 0x34 │ │ │ │ - cmpeq sp, #4 │ │ │ │ + cmpeq sp, #32 │ │ │ │ + cmpeq sp, #24 │ │ │ │ + cmpeq sp, #12 │ │ │ │ + cmpeq sp, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 456e88 <__cxa_atexit@plt+0x440778> │ │ │ │ - ldr r7, [pc, #36] @ 456e9c <__cxa_atexit@plt+0x44078c> │ │ │ │ + bne 456eb0 <__cxa_atexit@plt+0x4407a0> │ │ │ │ + ldr r7, [pc, #36] @ 456ec4 <__cxa_atexit@plt+0x4407b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #28] @ 456ea0 <__cxa_atexit@plt+0x440790> │ │ │ │ + ldr r0, [pc, #28] @ 456ec8 <__cxa_atexit@plt+0x4407b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ - cmpeq sp, #224, 30 @ 0x380 │ │ │ │ - cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #196, 30 @ 0x310 │ │ │ │ + cmpeq sp, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq sp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 456ef8 <__cxa_atexit@plt+0x4407e8> │ │ │ │ + bhi 456f20 <__cxa_atexit@plt+0x440810> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 456ef0 <__cxa_atexit@plt+0x4407e0> │ │ │ │ - ldr r8, [pc, #40] @ 456f00 <__cxa_atexit@plt+0x4407f0> │ │ │ │ + beq 456f18 <__cxa_atexit@plt+0x440808> │ │ │ │ + ldr r8, [pc, #40] @ 456f28 <__cxa_atexit@plt+0x440818> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 456f04 <__cxa_atexit@plt+0x4407f4> │ │ │ │ + ldr r3, [pc, #36] @ 456f2c <__cxa_atexit@plt+0x44081c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785ff8 <__cxa_atexit@plt+0x76f8e8> │ │ │ │ + b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #-1073741817 @ 0xc0000007 │ │ │ │ - orreq r6, r0, #128, 20 @ 0x80000 │ │ │ │ - cmpeq sp, #104, 30 @ 0x1a0 │ │ │ │ + teqeq sp, #-1073741763 @ 0xc000003d │ │ │ │ + orreq r6, r0, #88, 20 @ 0x58000 │ │ │ │ + cmpeq sp, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 456f78 <__cxa_atexit@plt+0x440868> │ │ │ │ - ldr r3, [pc, #92] @ 456f88 <__cxa_atexit@plt+0x440878> │ │ │ │ + bhi 456fa0 <__cxa_atexit@plt+0x440890> │ │ │ │ + ldr r3, [pc, #92] @ 456fb0 <__cxa_atexit@plt+0x4408a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 456f54 <__cxa_atexit@plt+0x440844> │ │ │ │ + beq 456f7c <__cxa_atexit@plt+0x44086c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 456f68 <__cxa_atexit@plt+0x440858> │ │ │ │ + bne 456f90 <__cxa_atexit@plt+0x440880> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 456f8c <__cxa_atexit@plt+0x44087c> │ │ │ │ + ldr r7, [pc, #48] @ 456fb4 <__cxa_atexit@plt+0x4408a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 456f90 <__cxa_atexit@plt+0x440880> │ │ │ │ + ldr r0, [pc, #44] @ 456fb8 <__cxa_atexit@plt+0x4408a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 456f94 <__cxa_atexit@plt+0x440884> │ │ │ │ + ldr r7, [pc, #20] @ 456fbc <__cxa_atexit@plt+0x4408ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #32, 30 @ 0x80 │ │ │ │ - cmpeq sp, #24, 30 @ 0x60 │ │ │ │ - cmpeq sp, #12, 30 @ 0x30 │ │ │ │ - cmpeq sp, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq sp, #248, 28 @ 0xf80 │ │ │ │ + cmpeq sp, #240, 28 @ 0xf00 │ │ │ │ + cmpeq sp, #228, 28 @ 0xe40 │ │ │ │ + cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 456fc8 <__cxa_atexit@plt+0x4408b8> │ │ │ │ - ldr r7, [pc, #36] @ 456fdc <__cxa_atexit@plt+0x4408cc> │ │ │ │ + bne 456ff0 <__cxa_atexit@plt+0x4408e0> │ │ │ │ + ldr r7, [pc, #36] @ 457004 <__cxa_atexit@plt+0x4408f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #28] @ 456fe0 <__cxa_atexit@plt+0x4408d0> │ │ │ │ + ldr r0, [pc, #28] @ 457008 <__cxa_atexit@plt+0x4408f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ - cmpeq sp, #184, 28 @ 0xb80 │ │ │ │ - cmpeq sp, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq sp, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq sp, #144, 28 @ 0x900 │ │ │ │ + cmpeq sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 457038 <__cxa_atexit@plt+0x440928> │ │ │ │ + bhi 457060 <__cxa_atexit@plt+0x440950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457030 <__cxa_atexit@plt+0x440920> │ │ │ │ - ldr r8, [pc, #40] @ 457040 <__cxa_atexit@plt+0x440930> │ │ │ │ + beq 457058 <__cxa_atexit@plt+0x440948> │ │ │ │ + ldr r8, [pc, #40] @ 457068 <__cxa_atexit@plt+0x440958> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 457044 <__cxa_atexit@plt+0x440934> │ │ │ │ + ldr r3, [pc, #36] @ 45706c <__cxa_atexit@plt+0x44095c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785ff8 <__cxa_atexit@plt+0x76f8e8> │ │ │ │ + b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #804 @ 0x324 │ │ │ │ - orreq r6, r0, #64, 18 @ 0x100000 │ │ │ │ - cmpeq sp, #64, 28 @ 0x400 │ │ │ │ + teqeq sp, #161 @ 0xa1 │ │ │ │ + orreq r6, r0, #24, 18 @ 0x60000 │ │ │ │ + cmpeq sp, #24, 28 @ 0x180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4570b8 <__cxa_atexit@plt+0x4409a8> │ │ │ │ - ldr r3, [pc, #92] @ 4570c8 <__cxa_atexit@plt+0x4409b8> │ │ │ │ + bhi 4570e0 <__cxa_atexit@plt+0x4409d0> │ │ │ │ + ldr r3, [pc, #92] @ 4570f0 <__cxa_atexit@plt+0x4409e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 457094 <__cxa_atexit@plt+0x440984> │ │ │ │ + beq 4570bc <__cxa_atexit@plt+0x4409ac> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4570a8 <__cxa_atexit@plt+0x440998> │ │ │ │ + bne 4570d0 <__cxa_atexit@plt+0x4409c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4570cc <__cxa_atexit@plt+0x4409bc> │ │ │ │ + ldr r7, [pc, #48] @ 4570f4 <__cxa_atexit@plt+0x4409e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 4570d0 <__cxa_atexit@plt+0x4409c0> │ │ │ │ + ldr r0, [pc, #44] @ 4570f8 <__cxa_atexit@plt+0x4409e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4570d4 <__cxa_atexit@plt+0x4409c4> │ │ │ │ + ldr r7, [pc, #20] @ 4570fc <__cxa_atexit@plt+0x4409ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ - cmpeq sp, #240, 26 @ 0x3c00 │ │ │ │ - cmpeq sp, #228, 26 @ 0x3900 │ │ │ │ - cmpeq sp, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq sp, #208, 26 @ 0x3400 │ │ │ │ + cmpeq sp, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sp, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq sp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 457108 <__cxa_atexit@plt+0x4409f8> │ │ │ │ - ldr r7, [pc, #36] @ 45711c <__cxa_atexit@plt+0x440a0c> │ │ │ │ + bne 457130 <__cxa_atexit@plt+0x440a20> │ │ │ │ + ldr r7, [pc, #36] @ 457144 <__cxa_atexit@plt+0x440a34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #28] @ 457120 <__cxa_atexit@plt+0x440a10> │ │ │ │ + ldr r0, [pc, #28] @ 457148 <__cxa_atexit@plt+0x440a38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 26 @ 0x2700 │ │ │ │ - cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ - cmpeq sp, #44, 26 @ 0xb00 │ │ │ │ + cmpeq sp, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq sp, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq sp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 457178 <__cxa_atexit@plt+0x440a68> │ │ │ │ + bhi 4571a0 <__cxa_atexit@plt+0x440a90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457170 <__cxa_atexit@plt+0x440a60> │ │ │ │ - ldr r8, [pc, #40] @ 457180 <__cxa_atexit@plt+0x440a70> │ │ │ │ + beq 457198 <__cxa_atexit@plt+0x440a88> │ │ │ │ + ldr r8, [pc, #40] @ 4571a8 <__cxa_atexit@plt+0x440a98> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 457184 <__cxa_atexit@plt+0x440a74> │ │ │ │ + ldr r3, [pc, #36] @ 4571ac <__cxa_atexit@plt+0x440a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785ff8 <__cxa_atexit@plt+0x76f8e8> │ │ │ │ + b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #1616 @ 0x650 │ │ │ │ - orreq r6, r0, #0, 16 │ │ │ │ - cmpeq sp, #24, 26 @ 0x600 │ │ │ │ + teqeq sp, #61, 30 @ 0xf4 │ │ │ │ + orreq r6, r0, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4571f8 <__cxa_atexit@plt+0x440ae8> │ │ │ │ - ldr r3, [pc, #92] @ 457208 <__cxa_atexit@plt+0x440af8> │ │ │ │ + bhi 457220 <__cxa_atexit@plt+0x440b10> │ │ │ │ + ldr r3, [pc, #92] @ 457230 <__cxa_atexit@plt+0x440b20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4571d4 <__cxa_atexit@plt+0x440ac4> │ │ │ │ + beq 4571fc <__cxa_atexit@plt+0x440aec> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4571e8 <__cxa_atexit@plt+0x440ad8> │ │ │ │ + bne 457210 <__cxa_atexit@plt+0x440b00> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 45720c <__cxa_atexit@plt+0x440afc> │ │ │ │ + ldr r7, [pc, #48] @ 457234 <__cxa_atexit@plt+0x440b24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 457210 <__cxa_atexit@plt+0x440b00> │ │ │ │ + ldr r0, [pc, #44] @ 457238 <__cxa_atexit@plt+0x440b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 457214 <__cxa_atexit@plt+0x440b04> │ │ │ │ + ldr r7, [pc, #20] @ 45723c <__cxa_atexit@plt+0x440b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sp, #208, 24 @ 0xd000 │ │ │ │ - cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ - cmpeq sp, #188, 24 @ 0xbc00 │ │ │ │ - cmpeq sp, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq sp, #168, 24 @ 0xa800 │ │ │ │ + cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ + cmpeq sp, #148, 24 @ 0x9400 │ │ │ │ + cmpeq sp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 457248 <__cxa_atexit@plt+0x440b38> │ │ │ │ - ldr r7, [pc, #36] @ 45725c <__cxa_atexit@plt+0x440b4c> │ │ │ │ + bne 457270 <__cxa_atexit@plt+0x440b60> │ │ │ │ + ldr r7, [pc, #36] @ 457284 <__cxa_atexit@plt+0x440b74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #28] @ 457260 <__cxa_atexit@plt+0x440b50> │ │ │ │ + ldr r0, [pc, #28] @ 457288 <__cxa_atexit@plt+0x440b78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #116, 24 @ 0x7400 │ │ │ │ - cmpeq sp, #104, 24 @ 0x6800 │ │ │ │ + cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq sp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4572b0 <__cxa_atexit@plt+0x440ba0> │ │ │ │ - ldr r3, [pc, #60] @ 4572c0 <__cxa_atexit@plt+0x440bb0> │ │ │ │ + bhi 4572d8 <__cxa_atexit@plt+0x440bc8> │ │ │ │ + ldr r3, [pc, #60] @ 4572e8 <__cxa_atexit@plt+0x440bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4572a0 <__cxa_atexit@plt+0x440b90> │ │ │ │ + beq 4572c8 <__cxa_atexit@plt+0x440bb8> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4572c4 <__cxa_atexit@plt+0x440bb4> │ │ │ │ + ldr r7, [pc, #12] @ 4572ec <__cxa_atexit@plt+0x440bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #12, 24 @ 0xc00 │ │ │ │ + cmpeq sp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 457330 <__cxa_atexit@plt+0x440c20> │ │ │ │ - ldr r3, [pc, #60] @ 457340 <__cxa_atexit@plt+0x440c30> │ │ │ │ + bhi 457358 <__cxa_atexit@plt+0x440c48> │ │ │ │ + ldr r3, [pc, #60] @ 457368 <__cxa_atexit@plt+0x440c58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 457320 <__cxa_atexit@plt+0x440c10> │ │ │ │ + beq 457348 <__cxa_atexit@plt+0x440c38> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 457344 <__cxa_atexit@plt+0x440c34> │ │ │ │ + ldr r7, [pc, #12] @ 45736c <__cxa_atexit@plt+0x440c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ + cmpeq sp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4573b0 <__cxa_atexit@plt+0x440ca0> │ │ │ │ - ldr r3, [pc, #60] @ 4573c0 <__cxa_atexit@plt+0x440cb0> │ │ │ │ + bhi 4573d8 <__cxa_atexit@plt+0x440cc8> │ │ │ │ + ldr r3, [pc, #60] @ 4573e8 <__cxa_atexit@plt+0x440cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4573a0 <__cxa_atexit@plt+0x440c90> │ │ │ │ + beq 4573c8 <__cxa_atexit@plt+0x440cb8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4573c4 <__cxa_atexit@plt+0x440cb4> │ │ │ │ + ldr r7, [pc, #12] @ 4573ec <__cxa_atexit@plt+0x440cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #20, 22 @ 0x5000 │ │ │ │ + cmpeq sp, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 457430 <__cxa_atexit@plt+0x440d20> │ │ │ │ - ldr r3, [pc, #60] @ 457440 <__cxa_atexit@plt+0x440d30> │ │ │ │ + bhi 457458 <__cxa_atexit@plt+0x440d48> │ │ │ │ + ldr r3, [pc, #60] @ 457468 <__cxa_atexit@plt+0x440d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 457420 <__cxa_atexit@plt+0x440d10> │ │ │ │ + beq 457448 <__cxa_atexit@plt+0x440d38> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 457444 <__cxa_atexit@plt+0x440d34> │ │ │ │ + ldr r7, [pc, #12] @ 45746c <__cxa_atexit@plt+0x440d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ + cmpeq sp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4574b0 <__cxa_atexit@plt+0x440da0> │ │ │ │ - ldr r3, [pc, #60] @ 4574c0 <__cxa_atexit@plt+0x440db0> │ │ │ │ + bhi 4574d8 <__cxa_atexit@plt+0x440dc8> │ │ │ │ + ldr r3, [pc, #60] @ 4574e8 <__cxa_atexit@plt+0x440dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4574a0 <__cxa_atexit@plt+0x440d90> │ │ │ │ + beq 4574c8 <__cxa_atexit@plt+0x440db8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4574c4 <__cxa_atexit@plt+0x440db4> │ │ │ │ + ldr r7, [pc, #12] @ 4574ec <__cxa_atexit@plt+0x440ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #28, 20 @ 0x1c000 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 457530 <__cxa_atexit@plt+0x440e20> │ │ │ │ - ldr r3, [pc, #60] @ 457540 <__cxa_atexit@plt+0x440e30> │ │ │ │ + bhi 457558 <__cxa_atexit@plt+0x440e48> │ │ │ │ + ldr r3, [pc, #60] @ 457568 <__cxa_atexit@plt+0x440e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 457520 <__cxa_atexit@plt+0x440e10> │ │ │ │ + beq 457548 <__cxa_atexit@plt+0x440e38> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 457544 <__cxa_atexit@plt+0x440e34> │ │ │ │ + ldr r7, [pc, #12] @ 45756c <__cxa_atexit@plt+0x440e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #160, 18 @ 0x280000 │ │ │ │ + cmpeq sp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4575b0 <__cxa_atexit@plt+0x440ea0> │ │ │ │ - ldr r3, [pc, #60] @ 4575c0 <__cxa_atexit@plt+0x440eb0> │ │ │ │ + bhi 4575d8 <__cxa_atexit@plt+0x440ec8> │ │ │ │ + ldr r3, [pc, #60] @ 4575e8 <__cxa_atexit@plt+0x440ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4575a0 <__cxa_atexit@plt+0x440e90> │ │ │ │ + beq 4575c8 <__cxa_atexit@plt+0x440eb8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4575c4 <__cxa_atexit@plt+0x440eb4> │ │ │ │ + ldr r7, [pc, #12] @ 4575ec <__cxa_atexit@plt+0x440edc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #36, 18 @ 0x90000 │ │ │ │ + cmpeq sp, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45762c <__cxa_atexit@plt+0x440f1c> │ │ │ │ - ldr r3, [pc, #56] @ 45763c <__cxa_atexit@plt+0x440f2c> │ │ │ │ + bhi 457654 <__cxa_atexit@plt+0x440f44> │ │ │ │ + ldr r3, [pc, #56] @ 457664 <__cxa_atexit@plt+0x440f54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45761c <__cxa_atexit@plt+0x440f0c> │ │ │ │ + beq 457644 <__cxa_atexit@plt+0x440f34> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 457640 <__cxa_atexit@plt+0x440f30> │ │ │ │ + ldr r7, [pc, #12] @ 457668 <__cxa_atexit@plt+0x440f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4576c0 <__cxa_atexit@plt+0x440fb0> │ │ │ │ - ldr r3, [pc, #112] @ 4576e8 <__cxa_atexit@plt+0x440fd8> │ │ │ │ + bhi 4576e8 <__cxa_atexit@plt+0x440fd8> │ │ │ │ + ldr r3, [pc, #112] @ 457710 <__cxa_atexit@plt+0x441000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4576b0 <__cxa_atexit@plt+0x440fa0> │ │ │ │ + beq 4576d8 <__cxa_atexit@plt+0x440fc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4576d0 <__cxa_atexit@plt+0x440fc0> │ │ │ │ - ldr r7, [pc, #84] @ 4576f0 <__cxa_atexit@plt+0x440fe0> │ │ │ │ + bcc 4576f8 <__cxa_atexit@plt+0x440fe8> │ │ │ │ + ldr r7, [pc, #84] @ 457718 <__cxa_atexit@plt+0x441008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4576ec <__cxa_atexit@plt+0x440fdc> │ │ │ │ + ldr r7, [pc, #36] @ 457714 <__cxa_atexit@plt+0x441004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #172, 28 @ 0xac0 │ │ │ │ - orreq r7, r0, #80 @ 0x50 │ │ │ │ + cmpeq sp, #132, 28 @ 0x840 │ │ │ │ + orreq r7, r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 457728 <__cxa_atexit@plt+0x441018> │ │ │ │ - ldr r2, [pc, #28] @ 457734 <__cxa_atexit@plt+0x441024> │ │ │ │ + bcc 457750 <__cxa_atexit@plt+0x441040> │ │ │ │ + ldr r2, [pc, #28] @ 45775c <__cxa_atexit@plt+0x44104c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r0, #212, 30 @ 0x350 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457770 <__cxa_atexit@plt+0x441060> │ │ │ │ - ldr r3, [pc, #40] @ 457788 <__cxa_atexit@plt+0x441078> │ │ │ │ + bcc 457798 <__cxa_atexit@plt+0x441088> │ │ │ │ + ldr r3, [pc, #40] @ 4577b0 <__cxa_atexit@plt+0x4410a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 45778c <__cxa_atexit@plt+0x44107c> │ │ │ │ + ldr r7, [pc, #20] @ 4577b4 <__cxa_atexit@plt+0x4410a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #152, 4 @ 0x80000009 │ │ │ │ - cmpeq sp, #0, 28 │ │ │ │ + orreq r7, r0, #112, 4 │ │ │ │ + cmpeq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4577d0 <__cxa_atexit@plt+0x4410c0> │ │ │ │ - ldr r3, [pc, #48] @ 4577e8 <__cxa_atexit@plt+0x4410d8> │ │ │ │ + bcc 4577f8 <__cxa_atexit@plt+0x4410e8> │ │ │ │ + ldr r3, [pc, #48] @ 457810 <__cxa_atexit@plt+0x441100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ str r2, [r7, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4577ec <__cxa_atexit@plt+0x4410dc> │ │ │ │ + ldr r7, [pc, #20] @ 457814 <__cxa_atexit@plt+0x441104> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #140, 4 @ 0xc0000008 │ │ │ │ - cmpeq sp, #164, 26 @ 0x2900 │ │ │ │ + orreq r7, r0, #100, 4 @ 0x40000006 │ │ │ │ + cmpeq sp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457830 <__cxa_atexit@plt+0x441120> │ │ │ │ - ldr r3, [pc, #48] @ 457848 <__cxa_atexit@plt+0x441138> │ │ │ │ + bcc 457858 <__cxa_atexit@plt+0x441148> │ │ │ │ + ldr r3, [pc, #48] @ 457870 <__cxa_atexit@plt+0x441160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ str r2, [r7, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 45784c <__cxa_atexit@plt+0x44113c> │ │ │ │ + ldr r7, [pc, #20] @ 457874 <__cxa_atexit@plt+0x441164> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #48, 4 │ │ │ │ - cmpeq sp, #72, 26 @ 0x1200 │ │ │ │ + orreq r7, r0, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq sp, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457888 <__cxa_atexit@plt+0x441178> │ │ │ │ - ldr r3, [pc, #40] @ 4578a0 <__cxa_atexit@plt+0x441190> │ │ │ │ + bcc 4578b0 <__cxa_atexit@plt+0x4411a0> │ │ │ │ + ldr r3, [pc, #40] @ 4578c8 <__cxa_atexit@plt+0x4411b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4578a4 <__cxa_atexit@plt+0x441194> │ │ │ │ + ldr r7, [pc, #20] @ 4578cc <__cxa_atexit@plt+0x4411bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #212, 2 @ 0x35 │ │ │ │ - cmpeq sp, #244, 24 @ 0xf400 │ │ │ │ + orreq r7, r0, #172, 2 @ 0x2b │ │ │ │ + cmpeq sp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4578e0 <__cxa_atexit@plt+0x4411d0> │ │ │ │ - ldr r3, [pc, #40] @ 4578f8 <__cxa_atexit@plt+0x4411e8> │ │ │ │ + bcc 457908 <__cxa_atexit@plt+0x4411f8> │ │ │ │ + ldr r3, [pc, #40] @ 457920 <__cxa_atexit@plt+0x441210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4578fc <__cxa_atexit@plt+0x4411ec> │ │ │ │ + ldr r7, [pc, #20] @ 457924 <__cxa_atexit@plt+0x441214> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ + orreq r6, r0, #204, 26 @ 0x3300 │ │ │ │ + cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457938 <__cxa_atexit@plt+0x441228> │ │ │ │ - ldr r3, [pc, #40] @ 457950 <__cxa_atexit@plt+0x441240> │ │ │ │ + bcc 457960 <__cxa_atexit@plt+0x441250> │ │ │ │ + ldr r3, [pc, #40] @ 457978 <__cxa_atexit@plt+0x441268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 457954 <__cxa_atexit@plt+0x441244> │ │ │ │ + ldr r7, [pc, #20] @ 45797c <__cxa_atexit@plt+0x44126c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #40, 2 │ │ │ │ - cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ + orreq r7, r0, #0, 2 │ │ │ │ + cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457990 <__cxa_atexit@plt+0x441280> │ │ │ │ - ldr r3, [pc, #40] @ 4579a8 <__cxa_atexit@plt+0x441298> │ │ │ │ + bcc 4579b8 <__cxa_atexit@plt+0x4412a8> │ │ │ │ + ldr r3, [pc, #40] @ 4579d0 <__cxa_atexit@plt+0x4412c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4579ac <__cxa_atexit@plt+0x44129c> │ │ │ │ + ldr r7, [pc, #20] @ 4579d4 <__cxa_atexit@plt+0x4412c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #128, 26 @ 0x2000 │ │ │ │ - cmpeq sp, #248, 22 @ 0x3e000 │ │ │ │ + orreq r6, r0, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4579e8 <__cxa_atexit@plt+0x4412d8> │ │ │ │ - ldr r3, [pc, #40] @ 457a00 <__cxa_atexit@plt+0x4412f0> │ │ │ │ + bcc 457a10 <__cxa_atexit@plt+0x441300> │ │ │ │ + ldr r3, [pc, #40] @ 457a28 <__cxa_atexit@plt+0x441318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 457a04 <__cxa_atexit@plt+0x4412f4> │ │ │ │ + ldr r7, [pc, #20] @ 457a2c <__cxa_atexit@plt+0x44131c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #28 │ │ │ │ - cmpeq sp, #164, 22 @ 0x29000 │ │ │ │ + orreq r6, r0, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sp, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457a40 <__cxa_atexit@plt+0x441330> │ │ │ │ - ldr r3, [pc, #40] @ 457a58 <__cxa_atexit@plt+0x441348> │ │ │ │ + bcc 457a68 <__cxa_atexit@plt+0x441358> │ │ │ │ + ldr r3, [pc, #40] @ 457a80 <__cxa_atexit@plt+0x441370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 457a5c <__cxa_atexit@plt+0x44134c> │ │ │ │ + ldr r7, [pc, #20] @ 457a84 <__cxa_atexit@plt+0x441374> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #204, 30 @ 0x330 │ │ │ │ - cmpeq sp, #80, 22 @ 0x14000 │ │ │ │ + orreq r6, r0, #164, 30 @ 0x290 │ │ │ │ + cmpeq sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 457a98 <__cxa_atexit@plt+0x441388> │ │ │ │ - ldr r3, [pc, #40] @ 457ab0 <__cxa_atexit@plt+0x4413a0> │ │ │ │ + bcc 457ac0 <__cxa_atexit@plt+0x4413b0> │ │ │ │ + ldr r3, [pc, #40] @ 457ad8 <__cxa_atexit@plt+0x4413c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 457ab4 <__cxa_atexit@plt+0x4413a4> │ │ │ │ + ldr r7, [pc, #20] @ 457adc <__cxa_atexit@plt+0x4413cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #100, 30 @ 0x190 │ │ │ │ - cmpeq sp, #252, 20 @ 0xfc000 │ │ │ │ - teqeq sp, #35651584 @ 0x2200000 │ │ │ │ + orreq r6, r0, #60, 30 @ 0xf0 │ │ │ │ + cmpeq sp, #212, 20 @ 0xd4000 │ │ │ │ + teqeq sp, #262144000 @ 0xfa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #105906176 @ 0x6500000 │ │ │ │ + teqeq sp, #15990784 @ 0xf40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #168820736 @ 0xa100000 │ │ │ │ + teqeq sp, #31719424 @ 0x1e40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #238026752 @ 0xe300000 │ │ │ │ + teqeq sp, #49020928 @ 0x2ec0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #9961472 @ 0x980000 │ │ │ │ + teqeq sp, #66584576 @ 0x3f80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #25952256 @ 0x18c0000 │ │ │ │ + teqeq sp, #3866624 @ 0x3b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #43778048 @ 0x29c0000 │ │ │ │ + teqeq sp, #8323072 @ 0x7f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #240, 14 @ 0x3c00000 │ │ │ │ + teqeq sp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #44, 16 @ 0x2c0000 │ │ │ │ + teqeq sp, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #7208960 @ 0x6e0000 │ │ │ │ + teqeq sp, #1146880 @ 0x118000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #176, 16 @ 0xb00000 │ │ │ │ + teqeq sp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 457c04 <__cxa_atexit@plt+0x4414f4> │ │ │ │ - ldr r7, [pc, #52] @ 457c18 <__cxa_atexit@plt+0x441508> │ │ │ │ + bhi 457c2c <__cxa_atexit@plt+0x44151c> │ │ │ │ + ldr r7, [pc, #52] @ 457c40 <__cxa_atexit@plt+0x441530> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 457bf8 <__cxa_atexit@plt+0x4414e8> │ │ │ │ + beq 457c20 <__cxa_atexit@plt+0x441510> │ │ │ │ mov r7, r8 │ │ │ │ - b 457c28 <__cxa_atexit@plt+0x441518> │ │ │ │ + b 457c50 <__cxa_atexit@plt+0x441540> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 457c1c <__cxa_atexit@plt+0x44150c> │ │ │ │ + ldr r7, [pc, #16] @ 457c44 <__cxa_atexit@plt+0x441534> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #148, 18 @ 0x250000 │ │ │ │ + cmpeq sp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #136] @ 457cbc <__cxa_atexit@plt+0x4415ac> │ │ │ │ + ldr r3, [pc, #136] @ 457ce4 <__cxa_atexit@plt+0x4415d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 457c94 <__cxa_atexit@plt+0x441584> │ │ │ │ - ldr r1, [pc, #112] @ 457cc0 <__cxa_atexit@plt+0x4415b0> │ │ │ │ + beq 457cbc <__cxa_atexit@plt+0x4415ac> │ │ │ │ + ldr r1, [pc, #112] @ 457ce8 <__cxa_atexit@plt+0x4415d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 457c9c <__cxa_atexit@plt+0x44158c> │ │ │ │ + beq 457cc4 <__cxa_atexit@plt+0x4415b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 457ca8 <__cxa_atexit@plt+0x441598> │ │ │ │ - ldr r0, [pc, #72] @ 457cc4 <__cxa_atexit@plt+0x4415b4> │ │ │ │ + bcc 457cd0 <__cxa_atexit@plt+0x4415c0> │ │ │ │ + ldr r0, [pc, #72] @ 457cec <__cxa_atexit@plt+0x4415dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r6, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -1115489,276 +1115499,276 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - orreq r6, r0, #216, 26 @ 0x3600 │ │ │ │ + orreq r6, r0, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 457d40 <__cxa_atexit@plt+0x441630> │ │ │ │ + ldr r2, [pc, #100] @ 457d68 <__cxa_atexit@plt+0x441658> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 457d28 <__cxa_atexit@plt+0x441618> │ │ │ │ + beq 457d50 <__cxa_atexit@plt+0x441640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 457d30 <__cxa_atexit@plt+0x441620> │ │ │ │ - ldr lr, [pc, #60] @ 457d44 <__cxa_atexit@plt+0x441634> │ │ │ │ + bcc 457d58 <__cxa_atexit@plt+0x441648> │ │ │ │ + ldr lr, [pc, #60] @ 457d6c <__cxa_atexit@plt+0x44165c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r6, r0, #76, 26 @ 0x1300 │ │ │ │ + orreq r6, r0, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 457d88 <__cxa_atexit@plt+0x441678> │ │ │ │ + bcc 457db0 <__cxa_atexit@plt+0x4416a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ 457d94 <__cxa_atexit@plt+0x441684> │ │ │ │ + ldr lr, [pc, #36] @ 457dbc <__cxa_atexit@plt+0x4416ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r0, #228, 24 @ 0xe400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r0, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 457e00 <__cxa_atexit@plt+0x4416f0> │ │ │ │ - ldr r3, [pc, #112] @ 457e28 <__cxa_atexit@plt+0x441718> │ │ │ │ + bhi 457e28 <__cxa_atexit@plt+0x441718> │ │ │ │ + ldr r3, [pc, #112] @ 457e50 <__cxa_atexit@plt+0x441740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 457df0 <__cxa_atexit@plt+0x4416e0> │ │ │ │ + beq 457e18 <__cxa_atexit@plt+0x441708> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 457e10 <__cxa_atexit@plt+0x441700> │ │ │ │ - ldr r7, [pc, #84] @ 457e30 <__cxa_atexit@plt+0x441720> │ │ │ │ + bcc 457e38 <__cxa_atexit@plt+0x441728> │ │ │ │ + ldr r7, [pc, #84] @ 457e58 <__cxa_atexit@plt+0x441748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 457e2c <__cxa_atexit@plt+0x44171c> │ │ │ │ + ldr r7, [pc, #36] @ 457e54 <__cxa_atexit@plt+0x441744> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sp, #156, 14 @ 0x2700000 │ │ │ │ - orreq r6, r0, #124, 24 @ 0x7c00 │ │ │ │ + cmpeq sp, #116, 14 @ 0x1d00000 │ │ │ │ + orreq r6, r0, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 457e68 <__cxa_atexit@plt+0x441758> │ │ │ │ - ldr r2, [pc, #28] @ 457e74 <__cxa_atexit@plt+0x441764> │ │ │ │ + bcc 457e90 <__cxa_atexit@plt+0x441780> │ │ │ │ + ldr r2, [pc, #28] @ 457e9c <__cxa_atexit@plt+0x44178c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r6, r0, #0, 24 │ │ │ │ - cmpeq sp, #60, 14 @ 0xf00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r6, r0, #216, 22 @ 0x36000 │ │ │ │ + cmpeq sp, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 457ed0 <__cxa_atexit@plt+0x4417c0> │ │ │ │ + bhi 457ef8 <__cxa_atexit@plt+0x4417e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457ec8 <__cxa_atexit@plt+0x4417b8> │ │ │ │ - ldr r3, [pc, #44] @ 457ed8 <__cxa_atexit@plt+0x4417c8> │ │ │ │ + beq 457ef0 <__cxa_atexit@plt+0x4417e0> │ │ │ │ + ldr r3, [pc, #44] @ 457f00 <__cxa_atexit@plt+0x4417f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 457edc <__cxa_atexit@plt+0x4417cc> │ │ │ │ + ldr r5, [pc, #32] @ 457f04 <__cxa_atexit@plt+0x4417f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #180, 20 @ 0xb4000 │ │ │ │ - orreq r6, r0, #160, 22 @ 0x28000 │ │ │ │ - cmpeq sp, #104, 14 @ 0x1a00000 │ │ │ │ + orreq r5, r0, #140, 20 @ 0x8c000 │ │ │ │ + orreq r6, r0, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 457f2c <__cxa_atexit@plt+0x44181c> │ │ │ │ - ldr r2, [pc, #52] @ 457f38 <__cxa_atexit@plt+0x441828> │ │ │ │ + bhi 457f54 <__cxa_atexit@plt+0x441844> │ │ │ │ + ldr r2, [pc, #52] @ 457f60 <__cxa_atexit@plt+0x441850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #44] @ 457f3c <__cxa_atexit@plt+0x44182c> │ │ │ │ + ldr r3, [pc, #44] @ 457f64 <__cxa_atexit@plt+0x441854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #40] @ 457f40 <__cxa_atexit@plt+0x441830> │ │ │ │ + ldr r8, [pc, #40] @ 457f68 <__cxa_atexit@plt+0x441858> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #32] @ 457f44 <__cxa_atexit@plt+0x441834> │ │ │ │ + ldr r9, [pc, #32] @ 457f6c <__cxa_atexit@plt+0x44185c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #12, 20 @ 0xc000 │ │ │ │ - orreq r6, r0, #80, 22 @ 0x14000 │ │ │ │ - orreq r6, r0, #16, 16 @ 0x100000 │ │ │ │ - orreq r6, r0, #64, 22 @ 0x10000 │ │ │ │ - cmpeq sp, #184, 12 @ 0xb800000 │ │ │ │ + orreq r5, r0, #228, 18 @ 0x390000 │ │ │ │ + orreq r6, r0, #40, 22 @ 0xa000 │ │ │ │ + orreq r6, r0, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r6, r0, #24, 22 @ 0x6000 │ │ │ │ + cmpeq sp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 457fe4 <__cxa_atexit@plt+0x4418d4> │ │ │ │ - ldr r1, [pc, #164] @ 45800c <__cxa_atexit@plt+0x4418fc> │ │ │ │ + bhi 45800c <__cxa_atexit@plt+0x4418fc> │ │ │ │ + ldr r1, [pc, #164] @ 458034 <__cxa_atexit@plt+0x441924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ ands r7, r0, #15 │ │ │ │ - beq 457fd0 <__cxa_atexit@plt+0x4418c0> │ │ │ │ + beq 457ff8 <__cxa_atexit@plt+0x4418e8> │ │ │ │ str r7, [r2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 457fec <__cxa_atexit@plt+0x4418dc> │ │ │ │ - ldr r2, [pc, #124] @ 458018 <__cxa_atexit@plt+0x441908> │ │ │ │ + bcc 458014 <__cxa_atexit@plt+0x441904> │ │ │ │ + ldr r2, [pc, #124] @ 458040 <__cxa_atexit@plt+0x441930> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ rsb r7, r7, #16 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #112] @ 45801c <__cxa_atexit@plt+0x44190c> │ │ │ │ + ldr r7, [pc, #112] @ 458044 <__cxa_atexit@plt+0x441934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #3 │ │ │ │ - ldr r7, [pc, #96] @ 458020 <__cxa_atexit@plt+0x441910> │ │ │ │ + ldr r7, [pc, #96] @ 458048 <__cxa_atexit@plt+0x441938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #92] @ 458024 <__cxa_atexit@plt+0x441914> │ │ │ │ + ldr r8, [pc, #92] @ 45804c <__cxa_atexit@plt+0x44193c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ - ldr r7, [pc, #60] @ 458014 <__cxa_atexit@plt+0x441904> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + ldr r7, [pc, #60] @ 45803c <__cxa_atexit@plt+0x44192c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 458010 <__cxa_atexit@plt+0x441900> │ │ │ │ + ldr r6, [pc, #28] @ 458038 <__cxa_atexit@plt+0x441928> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r5, r0, #168, 18 @ 0x2a0000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r5, r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r6, r0, #144, 20 @ 0x90000 │ │ │ │ - orreq r5, r0, #220, 20 @ 0xdc000 │ │ │ │ - orreq r6, r0, #192, 20 @ 0xc0000 │ │ │ │ - orreq r6, r0, #176, 20 @ 0xb0000 │ │ │ │ - orreq r6, r0, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq sp, #200, 10 @ 0x32000000 │ │ │ │ + orreq r6, r0, #104, 20 @ 0x68000 │ │ │ │ + orreq r5, r0, #180, 20 @ 0xb4000 │ │ │ │ + orreq r6, r0, #152, 20 @ 0x98000 │ │ │ │ + orreq r6, r0, #136, 20 @ 0x88000 │ │ │ │ + orreq r6, r0, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 458084 <__cxa_atexit@plt+0x441974> │ │ │ │ - ldr r2, [pc, #72] @ 45809c <__cxa_atexit@plt+0x44198c> │ │ │ │ + bcc 4580ac <__cxa_atexit@plt+0x44199c> │ │ │ │ + ldr r2, [pc, #72] @ 4580c4 <__cxa_atexit@plt+0x4419b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ rsb r7, r7, #16 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #60] @ 4580a0 <__cxa_atexit@plt+0x441990> │ │ │ │ + ldr r7, [pc, #60] @ 4580c8 <__cxa_atexit@plt+0x4419b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 4580a4 <__cxa_atexit@plt+0x441994> │ │ │ │ + ldr r7, [pc, #44] @ 4580cc <__cxa_atexit@plt+0x4419bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 4580a8 <__cxa_atexit@plt+0x441998> │ │ │ │ + ldr r8, [pc, #40] @ 4580d0 <__cxa_atexit@plt+0x4419c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ - ldr r3, [pc, #32] @ 4580ac <__cxa_atexit@plt+0x44199c> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + ldr r3, [pc, #32] @ 4580d4 <__cxa_atexit@plt+0x4419c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r5, r0, #36, 20 @ 0x24000 │ │ │ │ - orreq r6, r0, #8, 20 @ 0x8000 │ │ │ │ - orreq r6, r0, #248, 18 @ 0x3e0000 │ │ │ │ - orreq r6, r0, #228, 18 @ 0x390000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r5, r0, #252, 18 @ 0x3f0000 │ │ │ │ + orreq r6, r0, #224, 18 @ 0x380000 │ │ │ │ + orreq r6, r0, #208, 18 @ 0x340000 │ │ │ │ + orreq r6, r0, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq sp, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq sp, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45817c <__cxa_atexit@plt+0x441a6c> │ │ │ │ - ldr lr, [pc, #176] @ 458184 <__cxa_atexit@plt+0x441a74> │ │ │ │ + bhi 4581a4 <__cxa_atexit@plt+0x441a94> │ │ │ │ + ldr lr, [pc, #176] @ 4581ac <__cxa_atexit@plt+0x441a9c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr ip, [r7, #14] │ │ │ │ ldr r0, [r7, #18] │ │ │ │ ldr r7, [r7, #22] │ │ │ │ @@ -1115768,307 +1115778,307 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 458160 <__cxa_atexit@plt+0x441a50> │ │ │ │ - ldr r2, [pc, #104] @ 458188 <__cxa_atexit@plt+0x441a78> │ │ │ │ + beq 458188 <__cxa_atexit@plt+0x441a78> │ │ │ │ + ldr r2, [pc, #104] @ 4581b0 <__cxa_atexit@plt+0x441aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 458170 <__cxa_atexit@plt+0x441a60> │ │ │ │ - ldr r3, [pc, #80] @ 45818c <__cxa_atexit@plt+0x441a7c> │ │ │ │ + beq 458198 <__cxa_atexit@plt+0x441a88> │ │ │ │ + ldr r3, [pc, #80] @ 4581b4 <__cxa_atexit@plt+0x441aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 458190 <__cxa_atexit@plt+0x441a80> │ │ │ │ + ldr r2, [pc, #76] @ 4581b8 <__cxa_atexit@plt+0x441aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r8, [pc, #56] @ 458194 <__cxa_atexit@plt+0x441a84> │ │ │ │ + ldr r8, [pc, #56] @ 4581bc <__cxa_atexit@plt+0x441aac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r5, r0, #56, 16 @ 0x380000 │ │ │ │ - orreq r6, r0, #204, 10 @ 0x33000000 │ │ │ │ - cmpeq sp, #8, 10 @ 0x2000000 │ │ │ │ + orreq r5, r0, #16, 16 @ 0x100000 │ │ │ │ + orreq r6, r0, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq sp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 4581f4 <__cxa_atexit@plt+0x441ae4> │ │ │ │ + ldr r2, [pc, #68] @ 45821c <__cxa_atexit@plt+0x441b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4581ec <__cxa_atexit@plt+0x441adc> │ │ │ │ - ldr r3, [pc, #44] @ 4581f8 <__cxa_atexit@plt+0x441ae8> │ │ │ │ + beq 458214 <__cxa_atexit@plt+0x441b04> │ │ │ │ + ldr r3, [pc, #44] @ 458220 <__cxa_atexit@plt+0x441b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 4581fc <__cxa_atexit@plt+0x441aec> │ │ │ │ + ldr r3, [pc, #32] @ 458224 <__cxa_atexit@plt+0x441b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #24] @ 458200 <__cxa_atexit@plt+0x441af0> │ │ │ │ + ldr r8, [pc, #24] @ 458228 <__cxa_atexit@plt+0x441b18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r0, #160, 14 @ 0x2800000 │ │ │ │ - orreq r6, r0, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq sp, #156, 8 @ 0x9c000000 │ │ │ │ + orreq r5, r0, #120, 14 @ 0x1e00000 │ │ │ │ + orreq r6, r0, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq sp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458238 <__cxa_atexit@plt+0x441b28> │ │ │ │ + ldr r3, [pc, #32] @ 458260 <__cxa_atexit@plt+0x441b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #20] @ 45823c <__cxa_atexit@plt+0x441b2c> │ │ │ │ + ldr r3, [pc, #20] @ 458264 <__cxa_atexit@plt+0x441b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 458240 <__cxa_atexit@plt+0x441b30> │ │ │ │ + ldr r8, [pc, #12] @ 458268 <__cxa_atexit@plt+0x441b58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r5, r0, #84, 14 @ 0x1500000 │ │ │ │ - orreq r6, r0, #244, 8 @ 0xf4000000 │ │ │ │ - cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + orreq r5, r0, #44, 14 @ 0xb00000 │ │ │ │ + orreq r6, r0, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458278 <__cxa_atexit@plt+0x441b68> │ │ │ │ + ldr r3, [pc, #32] @ 4582a0 <__cxa_atexit@plt+0x441b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ - ldr r8, [pc, #8] @ 45827c <__cxa_atexit@plt+0x441b6c> │ │ │ │ + ldr r8, [pc, #8] @ 4582a4 <__cxa_atexit@plt+0x441b94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b aa1594 <__cxa_atexit@plt+0xa8ae84> │ │ │ │ + b aa15ec <__cxa_atexit@plt+0xa8aedc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r6, r0, #180, 8 @ 0xb4000000 │ │ │ │ - cmpeq sp, #8, 8 @ 0x8000000 │ │ │ │ + orreq r6, r0, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq sp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4582e0 <__cxa_atexit@plt+0x441bd0> │ │ │ │ - ldr lr, [pc, #68] @ 4582ec <__cxa_atexit@plt+0x441bdc> │ │ │ │ + bcc 458308 <__cxa_atexit@plt+0x441bf8> │ │ │ │ + ldr lr, [pc, #68] @ 458314 <__cxa_atexit@plt+0x441c04> │ │ │ │ add lr, pc, lr │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r3, [pc, #56] @ 4582f0 <__cxa_atexit@plt+0x441be0> │ │ │ │ + ldr r3, [pc, #56] @ 458318 <__cxa_atexit@plt+0x441c08> │ │ │ │ add r3, pc, r3 │ │ │ │ adds r0, r0, r2 │ │ │ │ adc r1, r1, r2, asr #31 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [sl, #4]! │ │ │ │ strd r0, [r5, #8] │ │ │ │ strd r0, [sl, #8] │ │ │ │ - ldr r8, [pc, #28] @ 4582f4 <__cxa_atexit@plt+0x441be4> │ │ │ │ + ldr r8, [pc, #28] @ 45831c <__cxa_atexit@plt+0x441c0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b aa1594 <__cxa_atexit@plt+0xa8ae84> │ │ │ │ + b aa15ec <__cxa_atexit@plt+0xa8aedc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - orreq r6, r0, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq sp, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r6, r0, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq sp, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 45833c <__cxa_atexit@plt+0x441c2c> │ │ │ │ + ldr lr, [pc, #40] @ 458364 <__cxa_atexit@plt+0x441c54> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldmib r5, {r0, r1, r2} │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r8, [pc, #8] @ 458340 <__cxa_atexit@plt+0x441c30> │ │ │ │ + ldr r8, [pc, #8] @ 458368 <__cxa_atexit@plt+0x441c58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a88490 <__cxa_atexit@plt+0xa71d80> │ │ │ │ + b a884e8 <__cxa_atexit@plt+0xa71dd8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r6, r0, #0, 8 │ │ │ │ - cmpeq sp, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r6, r0, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq sp, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 458364 <__cxa_atexit@plt+0x441c54> │ │ │ │ + ldr r3, [pc, #12] @ 45838c <__cxa_atexit@plt+0x441c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a8a824 <__cxa_atexit@plt+0xa74114> │ │ │ │ + b a8a87c <__cxa_atexit@plt+0xa7416c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4583a8 <__cxa_atexit@plt+0x441c98> │ │ │ │ + bcc 4583d0 <__cxa_atexit@plt+0x441cc0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 4583b4 <__cxa_atexit@plt+0x441ca4> │ │ │ │ + ldr r2, [pc, #36] @ 4583dc <__cxa_atexit@plt+0x441ccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #124, 12 @ 0x7c00000 │ │ │ │ - cmpeq sp, #144, 4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq sp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 458404 <__cxa_atexit@plt+0x441cf4> │ │ │ │ - ldr r2, [pc, #52] @ 458410 <__cxa_atexit@plt+0x441d00> │ │ │ │ + bhi 45842c <__cxa_atexit@plt+0x441d1c> │ │ │ │ + ldr r2, [pc, #52] @ 458438 <__cxa_atexit@plt+0x441d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #44] @ 458414 <__cxa_atexit@plt+0x441d04> │ │ │ │ + ldr r3, [pc, #44] @ 45843c <__cxa_atexit@plt+0x441d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #40] @ 458418 <__cxa_atexit@plt+0x441d08> │ │ │ │ + ldr r8, [pc, #40] @ 458440 <__cxa_atexit@plt+0x441d30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #32] @ 45841c <__cxa_atexit@plt+0x441d0c> │ │ │ │ + ldr r9, [pc, #32] @ 458444 <__cxa_atexit@plt+0x441d34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #52, 10 @ 0xd000000 │ │ │ │ - orreq r6, r0, #120, 12 @ 0x7800000 │ │ │ │ - orreq r6, r0, #56, 6 @ 0xe0000000 │ │ │ │ - orreq r6, r0, #104, 12 @ 0x6800000 │ │ │ │ - cmpeq sp, #224, 2 @ 0x38 │ │ │ │ + orreq r5, r0, #12, 10 @ 0x3000000 │ │ │ │ + orreq r6, r0, #80, 12 @ 0x5000000 │ │ │ │ + orreq r6, r0, #16, 6 @ 0x40000000 │ │ │ │ + orreq r6, r0, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq sp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4584bc <__cxa_atexit@plt+0x441dac> │ │ │ │ - ldr r1, [pc, #164] @ 4584e4 <__cxa_atexit@plt+0x441dd4> │ │ │ │ + bhi 4584e4 <__cxa_atexit@plt+0x441dd4> │ │ │ │ + ldr r1, [pc, #164] @ 45850c <__cxa_atexit@plt+0x441dfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ ands r7, r0, #15 │ │ │ │ - beq 4584a8 <__cxa_atexit@plt+0x441d98> │ │ │ │ + beq 4584d0 <__cxa_atexit@plt+0x441dc0> │ │ │ │ str r7, [r2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4584c4 <__cxa_atexit@plt+0x441db4> │ │ │ │ - ldr r2, [pc, #124] @ 4584f0 <__cxa_atexit@plt+0x441de0> │ │ │ │ + bcc 4584ec <__cxa_atexit@plt+0x441ddc> │ │ │ │ + ldr r2, [pc, #124] @ 458518 <__cxa_atexit@plt+0x441e08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ rsb r7, r7, #16 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #112] @ 4584f4 <__cxa_atexit@plt+0x441de4> │ │ │ │ + ldr r7, [pc, #112] @ 45851c <__cxa_atexit@plt+0x441e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #3 │ │ │ │ - ldr r7, [pc, #96] @ 4584f8 <__cxa_atexit@plt+0x441de8> │ │ │ │ + ldr r7, [pc, #96] @ 458520 <__cxa_atexit@plt+0x441e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #92] @ 4584fc <__cxa_atexit@plt+0x441dec> │ │ │ │ + ldr r8, [pc, #92] @ 458524 <__cxa_atexit@plt+0x441e14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ - ldr r7, [pc, #60] @ 4584ec <__cxa_atexit@plt+0x441ddc> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + ldr r7, [pc, #60] @ 458514 <__cxa_atexit@plt+0x441e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 4584e8 <__cxa_atexit@plt+0x441dd8> │ │ │ │ + ldr r6, [pc, #28] @ 458510 <__cxa_atexit@plt+0x441e00> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r5, r0, #208, 8 @ 0xd0000000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r5, r0, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r6, r0, #184, 10 @ 0x2e000000 │ │ │ │ - orreq r5, r0, #4, 12 @ 0x400000 │ │ │ │ - orreq r6, r0, #232, 10 @ 0x3a000000 │ │ │ │ - orreq r6, r0, #216, 10 @ 0x36000000 │ │ │ │ - orreq r6, r0, #196, 10 @ 0x31000000 │ │ │ │ - cmpeq sp, #240 @ 0xf0 │ │ │ │ + orreq r6, r0, #144, 10 @ 0x24000000 │ │ │ │ + orreq r5, r0, #220, 10 @ 0x37000000 │ │ │ │ + orreq r6, r0, #192, 10 @ 0x30000000 │ │ │ │ + orreq r6, r0, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r6, r0, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq sp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45855c <__cxa_atexit@plt+0x441e4c> │ │ │ │ - ldr r2, [pc, #72] @ 458574 <__cxa_atexit@plt+0x441e64> │ │ │ │ + bcc 458584 <__cxa_atexit@plt+0x441e74> │ │ │ │ + ldr r2, [pc, #72] @ 45859c <__cxa_atexit@plt+0x441e8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ rsb r7, r7, #16 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #60] @ 458578 <__cxa_atexit@plt+0x441e68> │ │ │ │ + ldr r7, [pc, #60] @ 4585a0 <__cxa_atexit@plt+0x441e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 45857c <__cxa_atexit@plt+0x441e6c> │ │ │ │ + ldr r7, [pc, #44] @ 4585a4 <__cxa_atexit@plt+0x441e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 458580 <__cxa_atexit@plt+0x441e70> │ │ │ │ + ldr r8, [pc, #40] @ 4585a8 <__cxa_atexit@plt+0x441e98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ - ldr r3, [pc, #32] @ 458584 <__cxa_atexit@plt+0x441e74> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + ldr r3, [pc, #32] @ 4585ac <__cxa_atexit@plt+0x441e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - orreq r5, r0, #76, 10 @ 0x13000000 │ │ │ │ - orreq r6, r0, #48, 10 @ 0xc000000 │ │ │ │ - orreq r6, r0, #32, 10 @ 0x8000000 │ │ │ │ - orreq r6, r0, #12, 10 @ 0x3000000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + orreq r5, r0, #36, 10 @ 0x9000000 │ │ │ │ + orreq r6, r0, #8, 10 @ 0x2000000 │ │ │ │ + orreq r6, r0, #248, 8 @ 0xf8000000 │ │ │ │ + orreq r6, r0, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq sp, #156 @ 0x9c │ │ │ │ + cmpeq sp, #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 458654 <__cxa_atexit@plt+0x441f44> │ │ │ │ - ldr lr, [pc, #176] @ 45865c <__cxa_atexit@plt+0x441f4c> │ │ │ │ + bhi 45867c <__cxa_atexit@plt+0x441f6c> │ │ │ │ + ldr lr, [pc, #176] @ 458684 <__cxa_atexit@plt+0x441f74> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr ip, [r7, #14] │ │ │ │ ldr r0, [r7, #18] │ │ │ │ ldr r7, [r7, #22] │ │ │ │ @@ -1116078,384 +1116088,384 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 458638 <__cxa_atexit@plt+0x441f28> │ │ │ │ - ldr r2, [pc, #104] @ 458660 <__cxa_atexit@plt+0x441f50> │ │ │ │ + beq 458660 <__cxa_atexit@plt+0x441f50> │ │ │ │ + ldr r2, [pc, #104] @ 458688 <__cxa_atexit@plt+0x441f78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 458648 <__cxa_atexit@plt+0x441f38> │ │ │ │ - ldr r3, [pc, #80] @ 458664 <__cxa_atexit@plt+0x441f54> │ │ │ │ + beq 458670 <__cxa_atexit@plt+0x441f60> │ │ │ │ + ldr r3, [pc, #80] @ 45868c <__cxa_atexit@plt+0x441f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 458668 <__cxa_atexit@plt+0x441f58> │ │ │ │ + ldr r2, [pc, #76] @ 458690 <__cxa_atexit@plt+0x441f80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r8, [pc, #56] @ 45866c <__cxa_atexit@plt+0x441f5c> │ │ │ │ + ldr r8, [pc, #56] @ 458694 <__cxa_atexit@plt+0x441f84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r5, r0, #96, 6 @ 0x80000001 │ │ │ │ - orreq r6, r0, #244 @ 0xf4 │ │ │ │ - cmpeq sp, #184, 30 @ 0x2e0 │ │ │ │ + orreq r5, r0, #56, 6 @ 0xe0000000 │ │ │ │ + orreq r6, r0, #204 @ 0xcc │ │ │ │ + cmpeq sp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 4586cc <__cxa_atexit@plt+0x441fbc> │ │ │ │ + ldr r2, [pc, #68] @ 4586f4 <__cxa_atexit@plt+0x441fe4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4586c4 <__cxa_atexit@plt+0x441fb4> │ │ │ │ - ldr r3, [pc, #44] @ 4586d0 <__cxa_atexit@plt+0x441fc0> │ │ │ │ + beq 4586ec <__cxa_atexit@plt+0x441fdc> │ │ │ │ + ldr r3, [pc, #44] @ 4586f8 <__cxa_atexit@plt+0x441fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 4586d4 <__cxa_atexit@plt+0x441fc4> │ │ │ │ + ldr r3, [pc, #32] @ 4586fc <__cxa_atexit@plt+0x441fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #24] @ 4586d8 <__cxa_atexit@plt+0x441fc8> │ │ │ │ + ldr r8, [pc, #24] @ 458700 <__cxa_atexit@plt+0x441ff0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r0, #200, 4 @ 0x8000000c │ │ │ │ - orreq r6, r0, #104 @ 0x68 │ │ │ │ - cmpeq sp, #76, 30 @ 0x130 │ │ │ │ + orreq r5, r0, #160, 4 │ │ │ │ + orreq r6, r0, #64 @ 0x40 │ │ │ │ + cmpeq sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458710 <__cxa_atexit@plt+0x442000> │ │ │ │ + ldr r3, [pc, #32] @ 458738 <__cxa_atexit@plt+0x442028> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #20] @ 458714 <__cxa_atexit@plt+0x442004> │ │ │ │ + ldr r3, [pc, #20] @ 45873c <__cxa_atexit@plt+0x44202c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 458718 <__cxa_atexit@plt+0x442008> │ │ │ │ + ldr r8, [pc, #12] @ 458740 <__cxa_atexit@plt+0x442030> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r5, r0, #124, 4 @ 0xc0000007 │ │ │ │ - orreq r6, r0, #28 │ │ │ │ - cmpeq sp, #12, 30 @ 0x30 │ │ │ │ + orreq r5, r0, #84, 4 @ 0x40000005 │ │ │ │ + orreq r5, r0, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sp, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458750 <__cxa_atexit@plt+0x442040> │ │ │ │ + ldr r3, [pc, #32] @ 458778 <__cxa_atexit@plt+0x442068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ - ldr r8, [pc, #8] @ 458754 <__cxa_atexit@plt+0x442044> │ │ │ │ + ldr r8, [pc, #8] @ 45877c <__cxa_atexit@plt+0x44206c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b aa1594 <__cxa_atexit@plt+0xa8ae84> │ │ │ │ + b aa15ec <__cxa_atexit@plt+0xa8aedc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r5, r0, #220, 30 @ 0x370 │ │ │ │ - cmpeq sp, #184, 28 @ 0xb80 │ │ │ │ + orreq r5, r0, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq sp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4587b8 <__cxa_atexit@plt+0x4420a8> │ │ │ │ - ldr lr, [pc, #68] @ 4587c4 <__cxa_atexit@plt+0x4420b4> │ │ │ │ + bcc 4587e0 <__cxa_atexit@plt+0x4420d0> │ │ │ │ + ldr lr, [pc, #68] @ 4587ec <__cxa_atexit@plt+0x4420dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r3, [pc, #56] @ 4587c8 <__cxa_atexit@plt+0x4420b8> │ │ │ │ + ldr r3, [pc, #56] @ 4587f0 <__cxa_atexit@plt+0x4420e0> │ │ │ │ add r3, pc, r3 │ │ │ │ adds r0, r0, r2 │ │ │ │ adc r1, r1, r2, asr #31 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [sl, #4]! │ │ │ │ strd r0, [r5, #8] │ │ │ │ strd r0, [sl, #8] │ │ │ │ - ldr r8, [pc, #28] @ 4587cc <__cxa_atexit@plt+0x4420bc> │ │ │ │ + ldr r8, [pc, #28] @ 4587f4 <__cxa_atexit@plt+0x4420e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b aa1594 <__cxa_atexit@plt+0xa8ae84> │ │ │ │ + b aa15ec <__cxa_atexit@plt+0xa8aedc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - orreq r6, r0, #196, 4 @ 0x4000000c │ │ │ │ - cmpeq sp, #12, 28 @ 0xc0 │ │ │ │ + orreq r6, r0, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq sp, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 458814 <__cxa_atexit@plt+0x442104> │ │ │ │ + ldr lr, [pc, #40] @ 45883c <__cxa_atexit@plt+0x44212c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldmib r5, {r0, r1, r2} │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r8, [pc, #8] @ 458818 <__cxa_atexit@plt+0x442108> │ │ │ │ + ldr r8, [pc, #8] @ 458840 <__cxa_atexit@plt+0x442130> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a88c90 <__cxa_atexit@plt+0xa72580> │ │ │ │ + b a88ce8 <__cxa_atexit@plt+0xa725d8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r5, r0, #40, 30 @ 0xa0 │ │ │ │ - cmpeq sp, #180, 26 @ 0x2d00 │ │ │ │ + orreq r5, r0, #0, 30 │ │ │ │ + cmpeq sp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 45883c <__cxa_atexit@plt+0x44212c> │ │ │ │ + ldr r3, [pc, #12] @ 458864 <__cxa_atexit@plt+0x442154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a8a824 <__cxa_atexit@plt+0xa74114> │ │ │ │ + b a8a87c <__cxa_atexit@plt+0xa7416c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 458880 <__cxa_atexit@plt+0x442170> │ │ │ │ + bcc 4588a8 <__cxa_atexit@plt+0x442198> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 45888c <__cxa_atexit@plt+0x44217c> │ │ │ │ + ldr r2, [pc, #36] @ 4588b4 <__cxa_atexit@plt+0x4421a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #164, 2 @ 0x29 │ │ │ │ - cmpeq sp, #68, 28 @ 0x440 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #124, 2 │ │ │ │ + cmpeq sp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4588d8 <__cxa_atexit@plt+0x4421c8> │ │ │ │ - ldr r7, [pc, #52] @ 4588e8 <__cxa_atexit@plt+0x4421d8> │ │ │ │ + bhi 458900 <__cxa_atexit@plt+0x4421f0> │ │ │ │ + ldr r7, [pc, #52] @ 458910 <__cxa_atexit@plt+0x442200> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4588cc <__cxa_atexit@plt+0x4421bc> │ │ │ │ + beq 4588f4 <__cxa_atexit@plt+0x4421e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 4588fc <__cxa_atexit@plt+0x4421ec> │ │ │ │ + b 458924 <__cxa_atexit@plt+0x442214> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4588ec <__cxa_atexit@plt+0x4421dc> │ │ │ │ + ldr r7, [pc, #12] @ 458914 <__cxa_atexit@plt+0x442204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #16, 28 @ 0x100 │ │ │ │ cmpeq sp, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq sp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 458950 <__cxa_atexit@plt+0x442240> │ │ │ │ - ldr r2, [pc, #188] @ 4589dc <__cxa_atexit@plt+0x4422cc> │ │ │ │ + bne 458978 <__cxa_atexit@plt+0x442268> │ │ │ │ + ldr r2, [pc, #188] @ 458a04 <__cxa_atexit@plt+0x4422f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4589ac <__cxa_atexit@plt+0x44229c> │ │ │ │ - ldr r1, [pc, #172] @ 4589e0 <__cxa_atexit@plt+0x4422d0> │ │ │ │ + beq 4589d4 <__cxa_atexit@plt+0x4422c4> │ │ │ │ + ldr r1, [pc, #172] @ 458a08 <__cxa_atexit@plt+0x4422f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 4589b8 <__cxa_atexit@plt+0x4422a8> │ │ │ │ - ldr r7, [pc, #152] @ 4589e4 <__cxa_atexit@plt+0x4422d4> │ │ │ │ + beq 4589e0 <__cxa_atexit@plt+0x4422d0> │ │ │ │ + ldr r7, [pc, #152] @ 458a0c <__cxa_atexit@plt+0x4422fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 458984 <__cxa_atexit@plt+0x442274> │ │ │ │ - ldr r2, [pc, #112] @ 4589c8 <__cxa_atexit@plt+0x4422b8> │ │ │ │ + b 4589ac <__cxa_atexit@plt+0x44229c> │ │ │ │ + ldr r2, [pc, #112] @ 4589f0 <__cxa_atexit@plt+0x4422e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4589ac <__cxa_atexit@plt+0x44229c> │ │ │ │ - ldr r1, [pc, #96] @ 4589cc <__cxa_atexit@plt+0x4422bc> │ │ │ │ + beq 4589d4 <__cxa_atexit@plt+0x4422c4> │ │ │ │ + ldr r1, [pc, #96] @ 4589f4 <__cxa_atexit@plt+0x4422e4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 4589b8 <__cxa_atexit@plt+0x4422a8> │ │ │ │ - ldr r7, [pc, #76] @ 4589d0 <__cxa_atexit@plt+0x4422c0> │ │ │ │ + beq 4589e0 <__cxa_atexit@plt+0x4422d0> │ │ │ │ + ldr r7, [pc, #76] @ 4589f8 <__cxa_atexit@plt+0x4422e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ 4589d4 <__cxa_atexit@plt+0x4422c4> │ │ │ │ + ldr r7, [pc, #60] @ 4589fc <__cxa_atexit@plt+0x4422ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #52] @ 4589d8 <__cxa_atexit@plt+0x4422c8> │ │ │ │ + ldr r8, [pc, #52] @ 458a00 <__cxa_atexit@plt+0x4422f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r2 │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - orreq r4, r0, #228, 30 @ 0x390 │ │ │ │ - orreq r5, r0, #132, 26 @ 0x2100 │ │ │ │ + orreq r4, r0, #188, 30 @ 0x2f0 │ │ │ │ + orreq r5, r0, #92, 26 @ 0x1700 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - cmpeq sp, #116, 24 @ 0x7400 │ │ │ │ + cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 458a40 <__cxa_atexit@plt+0x442330> │ │ │ │ + ldr r2, [pc, #64] @ 458a68 <__cxa_atexit@plt+0x442358> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 458a38 <__cxa_atexit@plt+0x442328> │ │ │ │ - ldr r3, [pc, #44] @ 458a44 <__cxa_atexit@plt+0x442334> │ │ │ │ + beq 458a60 <__cxa_atexit@plt+0x442350> │ │ │ │ + ldr r3, [pc, #44] @ 458a6c <__cxa_atexit@plt+0x44235c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 458a48 <__cxa_atexit@plt+0x442338> │ │ │ │ + ldr r3, [pc, #32] @ 458a70 <__cxa_atexit@plt+0x442360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #24] @ 458a4c <__cxa_atexit@plt+0x44233c> │ │ │ │ + ldr r8, [pc, #24] @ 458a74 <__cxa_atexit@plt+0x442364> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r4, r0, #84, 30 @ 0x150 │ │ │ │ - orreq r5, r0, #244, 24 @ 0xf400 │ │ │ │ - cmpeq sp, #12, 24 @ 0xc00 │ │ │ │ + orreq r4, r0, #44, 30 @ 0xb0 │ │ │ │ + orreq r5, r0, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq sp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458a84 <__cxa_atexit@plt+0x442374> │ │ │ │ + ldr r3, [pc, #32] @ 458aac <__cxa_atexit@plt+0x44239c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #20] @ 458a88 <__cxa_atexit@plt+0x442378> │ │ │ │ + ldr r3, [pc, #20] @ 458ab0 <__cxa_atexit@plt+0x4423a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 458a8c <__cxa_atexit@plt+0x44237c> │ │ │ │ + ldr r8, [pc, #12] @ 458ab4 <__cxa_atexit@plt+0x4423a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r0, #8, 30 │ │ │ │ - orreq r5, r0, #168, 24 @ 0xa800 │ │ │ │ - cmpeq sp, #204, 22 @ 0x33000 │ │ │ │ + orreq r4, r0, #224, 28 @ 0xe00 │ │ │ │ + orreq r5, r0, #128, 24 @ 0x8000 │ │ │ │ + cmpeq sp, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 458b08 <__cxa_atexit@plt+0x4423f8> │ │ │ │ + bcc 458b30 <__cxa_atexit@plt+0x442420> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #12 │ │ │ │ - bne 458aec <__cxa_atexit@plt+0x4423dc> │ │ │ │ - ldr r3, [pc, #80] @ 458b14 <__cxa_atexit@plt+0x442404> │ │ │ │ + bne 458b14 <__cxa_atexit@plt+0x442404> │ │ │ │ + ldr r3, [pc, #80] @ 458b3c <__cxa_atexit@plt+0x44242c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #72] @ 458b18 <__cxa_atexit@plt+0x442408> │ │ │ │ + ldr r2, [pc, #72] @ 458b40 <__cxa_atexit@plt+0x442430> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r3, [sl, #8] │ │ │ │ - ldr r8, [pc, #52] @ 458b1c <__cxa_atexit@plt+0x44240c> │ │ │ │ + ldr r8, [pc, #52] @ 458b44 <__cxa_atexit@plt+0x442434> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a8bb30 <__cxa_atexit@plt+0xa75420> │ │ │ │ - ldr r7, [pc, #44] @ 458b20 <__cxa_atexit@plt+0x442410> │ │ │ │ + b a8bb88 <__cxa_atexit@plt+0xa75478> │ │ │ │ + ldr r7, [pc, #44] @ 458b48 <__cxa_atexit@plt+0x442438> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #36] @ 458b24 <__cxa_atexit@plt+0x442414> │ │ │ │ + ldr r0, [pc, #36] @ 458b4c <__cxa_atexit@plt+0x44243c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - orreq r5, r0, #64, 24 @ 0x4000 │ │ │ │ - cmpeq sp, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq sp, #200, 20 @ 0xc8000 │ │ │ │ - cmpeq sp, #16, 22 @ 0x4000 │ │ │ │ + orreq r5, r0, #24, 24 @ 0x1800 │ │ │ │ + cmpeq sp, #172, 20 @ 0xac000 │ │ │ │ + cmpeq sp, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq sp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 458b4c <__cxa_atexit@plt+0x44243c> │ │ │ │ + bne 458b74 <__cxa_atexit@plt+0x442464> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #168] @ 458bfc <__cxa_atexit@plt+0x4424ec> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #168] @ 458c24 <__cxa_atexit@plt+0x442514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 458be4 <__cxa_atexit@plt+0x4424d4> │ │ │ │ + beq 458c0c <__cxa_atexit@plt+0x4424fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 458bec <__cxa_atexit@plt+0x4424dc> │ │ │ │ + bcc 458c14 <__cxa_atexit@plt+0x442504> │ │ │ │ add r2, r6, #24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r1, [sp] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ sub lr, r3, #31 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #88] @ 458c00 <__cxa_atexit@plt+0x4424f0> │ │ │ │ + ldr ip, [pc, #88] @ 458c28 <__cxa_atexit@plt+0x442518> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - ldr r0, [pc, #76] @ 458c04 <__cxa_atexit@plt+0x4424f4> │ │ │ │ + ldr r0, [pc, #76] @ 458c2c <__cxa_atexit@plt+0x44251c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r8, [r2] │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r2, #8] │ │ │ │ @@ -1116465,176 +1116475,176 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r5, r0, #208, 28 @ 0xd00 │ │ │ │ + orreq r5, r0, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - cmpeq sp, #32, 20 @ 0x20000 │ │ │ │ + cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 458c98 <__cxa_atexit@plt+0x442588> │ │ │ │ + bcc 458cc0 <__cxa_atexit@plt+0x4425b0> │ │ │ │ add r2, r3, #24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r4, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ sub lr, r6, #31 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #72] @ 458cac <__cxa_atexit@plt+0x44259c> │ │ │ │ + ldr ip, [pc, #72] @ 458cd4 <__cxa_atexit@plt+0x4425c4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r0, [pc, #60] @ 458cb0 <__cxa_atexit@plt+0x4425a0> │ │ │ │ + ldr r0, [pc, #60] @ 458cd8 <__cxa_atexit@plt+0x4425c8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ stm r2, {r4, r7, fp} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r4, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov fp, r1 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #20, 28 @ 0x140 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - cmpeq sp, #12, 20 @ 0xc000 │ │ │ │ + cmpeq sp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 458d0c <__cxa_atexit@plt+0x4425fc> │ │ │ │ + ldr r2, [pc, #64] @ 458d34 <__cxa_atexit@plt+0x442624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 458d04 <__cxa_atexit@plt+0x4425f4> │ │ │ │ - ldr r3, [pc, #44] @ 458d10 <__cxa_atexit@plt+0x442600> │ │ │ │ + beq 458d2c <__cxa_atexit@plt+0x44261c> │ │ │ │ + ldr r3, [pc, #44] @ 458d38 <__cxa_atexit@plt+0x442628> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 458d14 <__cxa_atexit@plt+0x442604> │ │ │ │ + ldr r3, [pc, #32] @ 458d3c <__cxa_atexit@plt+0x44262c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #24] @ 458d18 <__cxa_atexit@plt+0x442608> │ │ │ │ + ldr r8, [pc, #24] @ 458d40 <__cxa_atexit@plt+0x442630> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r4, r0, #136, 24 @ 0x8800 │ │ │ │ - orreq r5, r0, #40, 20 @ 0x28000 │ │ │ │ - cmpeq sp, #164, 18 @ 0x290000 │ │ │ │ + orreq r4, r0, #96, 24 @ 0x6000 │ │ │ │ + orreq r5, r0, #0, 20 │ │ │ │ + cmpeq sp, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 458d50 <__cxa_atexit@plt+0x442640> │ │ │ │ + ldr r3, [pc, #32] @ 458d78 <__cxa_atexit@plt+0x442668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #20] @ 458d54 <__cxa_atexit@plt+0x442644> │ │ │ │ + ldr r3, [pc, #20] @ 458d7c <__cxa_atexit@plt+0x44266c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 458d58 <__cxa_atexit@plt+0x442648> │ │ │ │ + ldr r8, [pc, #12] @ 458d80 <__cxa_atexit@plt+0x442670> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r0, #60, 24 @ 0x3c00 │ │ │ │ - orreq r5, r0, #220, 18 @ 0x370000 │ │ │ │ - cmpeq sp, #100, 18 @ 0x190000 │ │ │ │ + orreq r4, r0, #20, 24 @ 0x1400 │ │ │ │ + orreq r5, r0, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq sp, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 458dd4 <__cxa_atexit@plt+0x4426c4> │ │ │ │ + bcc 458dfc <__cxa_atexit@plt+0x4426ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #12 │ │ │ │ - bne 458db8 <__cxa_atexit@plt+0x4426a8> │ │ │ │ - ldr r3, [pc, #80] @ 458de0 <__cxa_atexit@plt+0x4426d0> │ │ │ │ + bne 458de0 <__cxa_atexit@plt+0x4426d0> │ │ │ │ + ldr r3, [pc, #80] @ 458e08 <__cxa_atexit@plt+0x4426f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #72] @ 458de4 <__cxa_atexit@plt+0x4426d4> │ │ │ │ + ldr r2, [pc, #72] @ 458e0c <__cxa_atexit@plt+0x4426fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r3, [sl, #8] │ │ │ │ - ldr r8, [pc, #52] @ 458de8 <__cxa_atexit@plt+0x4426d8> │ │ │ │ + ldr r8, [pc, #52] @ 458e10 <__cxa_atexit@plt+0x442700> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a8bb30 <__cxa_atexit@plt+0xa75420> │ │ │ │ - ldr r7, [pc, #44] @ 458dec <__cxa_atexit@plt+0x4426dc> │ │ │ │ + b a8bb88 <__cxa_atexit@plt+0xa75478> │ │ │ │ + ldr r7, [pc, #44] @ 458e14 <__cxa_atexit@plt+0x442704> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #36] @ 458df0 <__cxa_atexit@plt+0x4426e0> │ │ │ │ + ldr r0, [pc, #36] @ 458e18 <__cxa_atexit@plt+0x442708> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ - orreq r5, r0, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq sp, #8, 16 @ 0x80000 │ │ │ │ - cmpeq sp, #252, 14 @ 0x3f00000 │ │ │ │ - cmpeq sp, #188, 16 @ 0xbc0000 │ │ │ │ + orreq r5, r0, #76, 18 @ 0x130000 │ │ │ │ + cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq sp, #212, 14 @ 0x3500000 │ │ │ │ + cmpeq sp, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 458e18 <__cxa_atexit@plt+0x442708> │ │ │ │ + bne 458e40 <__cxa_atexit@plt+0x442730> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #168] @ 458ec8 <__cxa_atexit@plt+0x4427b8> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #168] @ 458ef0 <__cxa_atexit@plt+0x4427e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 458eb0 <__cxa_atexit@plt+0x4427a0> │ │ │ │ + beq 458ed8 <__cxa_atexit@plt+0x4427c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 458eb8 <__cxa_atexit@plt+0x4427a8> │ │ │ │ + bcc 458ee0 <__cxa_atexit@plt+0x4427d0> │ │ │ │ add r2, r6, #24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r1, [sp] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ sub lr, r3, #31 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #88] @ 458ecc <__cxa_atexit@plt+0x4427bc> │ │ │ │ + ldr ip, [pc, #88] @ 458ef4 <__cxa_atexit@plt+0x4427e4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - ldr r0, [pc, #76] @ 458ed0 <__cxa_atexit@plt+0x4427c0> │ │ │ │ + ldr r0, [pc, #76] @ 458ef8 <__cxa_atexit@plt+0x4427e8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r8, [r2] │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r2, #8] │ │ │ │ @@ -1116644,184 +1116654,184 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r5, r0, #4, 24 @ 0x400 │ │ │ │ + orreq r5, r0, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ - cmpeq sp, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 458f64 <__cxa_atexit@plt+0x442854> │ │ │ │ + bcc 458f8c <__cxa_atexit@plt+0x44287c> │ │ │ │ add r2, r3, #24 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r4, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ sub lr, r6, #31 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #72] @ 458f78 <__cxa_atexit@plt+0x442868> │ │ │ │ + ldr ip, [pc, #72] @ 458fa0 <__cxa_atexit@plt+0x442890> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r0, [pc, #60] @ 458f7c <__cxa_atexit@plt+0x44286c> │ │ │ │ + ldr r0, [pc, #60] @ 458fa4 <__cxa_atexit@plt+0x442894> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ stm r2, {r4, r7, fp} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r4, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov fp, r1 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #72, 22 @ 0x12000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xfffff17c │ │ │ │ - cmpeq sp, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 459000 <__cxa_atexit@plt+0x4428f0> │ │ │ │ + bhi 459028 <__cxa_atexit@plt+0x442918> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 458ff8 <__cxa_atexit@plt+0x4428e8> │ │ │ │ - ldr r7, [pc, #116] @ 459028 <__cxa_atexit@plt+0x442918> │ │ │ │ + beq 459020 <__cxa_atexit@plt+0x442910> │ │ │ │ + ldr r7, [pc, #116] @ 459050 <__cxa_atexit@plt+0x442940> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45902c <__cxa_atexit@plt+0x44291c> │ │ │ │ + ldr r3, [pc, #112] @ 459054 <__cxa_atexit@plt+0x442944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 459008 <__cxa_atexit@plt+0x4428f8> │ │ │ │ - ldr r2, [pc, #80] @ 459034 <__cxa_atexit@plt+0x442924> │ │ │ │ + bcc 459030 <__cxa_atexit@plt+0x442920> │ │ │ │ + ldr r2, [pc, #80] @ 45905c <__cxa_atexit@plt+0x44294c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 459030 <__cxa_atexit@plt+0x442920> │ │ │ │ + ldr r6, [pc, #32] @ 459058 <__cxa_atexit@plt+0x442948> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #60, 14 @ 0xf00000 │ │ │ │ - orreq r4, r0, #164, 18 @ 0x290000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #20, 14 @ 0x500000 │ │ │ │ + orreq r4, r0, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r5, r0, #152, 20 @ 0x98000 │ │ │ │ + orreq r5, r0, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459070 <__cxa_atexit@plt+0x442960> │ │ │ │ - ldr r2, [pc, #40] @ 459088 <__cxa_atexit@plt+0x442978> │ │ │ │ + bcc 459098 <__cxa_atexit@plt+0x442988> │ │ │ │ + ldr r2, [pc, #40] @ 4590b0 <__cxa_atexit@plt+0x4429a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45908c <__cxa_atexit@plt+0x44297c> │ │ │ │ + ldr r3, [pc, #20] @ 4590b4 <__cxa_atexit@plt+0x4429a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #28, 20 @ 0x1c000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sp, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq sp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4590f4 <__cxa_atexit@plt+0x4429e4> │ │ │ │ + bhi 45911c <__cxa_atexit@plt+0x442a0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4590ec <__cxa_atexit@plt+0x4429dc> │ │ │ │ - ldr r3, [pc, #56] @ 4590fc <__cxa_atexit@plt+0x4429ec> │ │ │ │ + beq 459114 <__cxa_atexit@plt+0x442a04> │ │ │ │ + ldr r3, [pc, #56] @ 459124 <__cxa_atexit@plt+0x442a14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 459100 <__cxa_atexit@plt+0x4429f0> │ │ │ │ + ldr r7, [pc, #52] @ 459128 <__cxa_atexit@plt+0x442a18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 459104 <__cxa_atexit@plt+0x4429f4> │ │ │ │ + ldr r3, [pc, #44] @ 45912c <__cxa_atexit@plt+0x442a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 459108 <__cxa_atexit@plt+0x4429f8> │ │ │ │ + ldr r0, [pc, #32] @ 459130 <__cxa_atexit@plt+0x442a20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #220, 8 @ 0xdc000000 │ │ │ │ - orreq r4, r0, #136, 16 @ 0x880000 │ │ │ │ - cmpeq sp, #192, 8 @ 0xc0000000 │ │ │ │ - cmpeq sp, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ + orreq r4, r0, #96, 16 @ 0x600000 │ │ │ │ + cmpeq sp, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq sp, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 459140 <__cxa_atexit@plt+0x442a30> │ │ │ │ + ldr r2, [pc, #32] @ 459168 <__cxa_atexit@plt+0x442a58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 459144 <__cxa_atexit@plt+0x442a34> │ │ │ │ + ldr r3, [pc, #28] @ 45916c <__cxa_atexit@plt+0x442a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 459148 <__cxa_atexit@plt+0x442a38> │ │ │ │ + ldr r0, [pc, #16] @ 459170 <__cxa_atexit@plt+0x442a60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #208, 10 @ 0x34000000 │ │ │ │ - cmpeq sp, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq sp, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4591ac <__cxa_atexit@plt+0x442a9c> │ │ │ │ - ldr r9, [pc, #72] @ 4591b8 <__cxa_atexit@plt+0x442aa8> │ │ │ │ + bcc 4591d4 <__cxa_atexit@plt+0x442ac4> │ │ │ │ + ldr r9, [pc, #72] @ 4591e0 <__cxa_atexit@plt+0x442ad0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r1, #0 │ │ │ │ mov lr, #16 │ │ │ │ mov r8, #12 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov sl, #32 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1116832,83 +1116842,83 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r5, r0, #16, 18 @ 0x40000 │ │ │ │ - cmpeq sp, #176, 12 @ 0xb000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r5, r0, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 459220 <__cxa_atexit@plt+0x442b10> │ │ │ │ + bhi 459248 <__cxa_atexit@plt+0x442b38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 459218 <__cxa_atexit@plt+0x442b08> │ │ │ │ - ldr r3, [pc, #56] @ 459228 <__cxa_atexit@plt+0x442b18> │ │ │ │ + beq 459240 <__cxa_atexit@plt+0x442b30> │ │ │ │ + ldr r3, [pc, #56] @ 459250 <__cxa_atexit@plt+0x442b40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45922c <__cxa_atexit@plt+0x442b1c> │ │ │ │ + ldr r7, [pc, #52] @ 459254 <__cxa_atexit@plt+0x442b44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 459230 <__cxa_atexit@plt+0x442b20> │ │ │ │ + ldr r3, [pc, #44] @ 459258 <__cxa_atexit@plt+0x442b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 459234 <__cxa_atexit@plt+0x442b24> │ │ │ │ + ldr r0, [pc, #32] @ 45925c <__cxa_atexit@plt+0x442b4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #80, 12 @ 0x5000000 │ │ │ │ - orreq r4, r0, #92, 14 @ 0x1700000 │ │ │ │ - cmpeq sp, #52, 12 @ 0x3400000 │ │ │ │ - cmpeq sp, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq sp, #40, 12 @ 0x2800000 │ │ │ │ + orreq r4, r0, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ + cmpeq sp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45926c <__cxa_atexit@plt+0x442b5c> │ │ │ │ + ldr r2, [pc, #32] @ 459294 <__cxa_atexit@plt+0x442b84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 459270 <__cxa_atexit@plt+0x442b60> │ │ │ │ + ldr r3, [pc, #28] @ 459298 <__cxa_atexit@plt+0x442b88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 459274 <__cxa_atexit@plt+0x442b64> │ │ │ │ + ldr r0, [pc, #16] @ 45929c <__cxa_atexit@plt+0x442b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #196, 8 @ 0xc4000000 │ │ │ │ - cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq sp, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459300 <__cxa_atexit@plt+0x442bf0> │ │ │ │ - ldr lr, [pc, #112] @ 45930c <__cxa_atexit@plt+0x442bfc> │ │ │ │ + bcc 459328 <__cxa_atexit@plt+0x442c18> │ │ │ │ + ldr lr, [pc, #112] @ 459334 <__cxa_atexit@plt+0x442c24> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 459310 <__cxa_atexit@plt+0x442c00> │ │ │ │ + ldr r9, [pc, #108] @ 459338 <__cxa_atexit@plt+0x442c28> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 459314 <__cxa_atexit@plt+0x442c04> │ │ │ │ + ldr r8, [pc, #104] @ 45933c <__cxa_atexit@plt+0x442c2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #170 @ 0xaa │ │ │ │ orr r0, r0, #52224 @ 0xcc00 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 459318 <__cxa_atexit@plt+0x442c08> │ │ │ │ + ldr r0, [pc, #88] @ 459340 <__cxa_atexit@plt+0x442c30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45931c <__cxa_atexit@plt+0x442c0c> │ │ │ │ + ldr r0, [pc, #80] @ 459344 <__cxa_atexit@plt+0x442c34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1116917,87 +1116927,87 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq sp, #196, 10 @ 0x31000000 │ │ │ │ - orreq r5, r0, #216, 14 @ 0x3600000 │ │ │ │ - orreq r5, r0, #200, 14 @ 0x3200000 │ │ │ │ - orreq r5, r0, #192, 14 @ 0x3000000 │ │ │ │ - cmpeq sp, #128, 10 @ 0x20000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq sp, #156, 10 @ 0x27000000 │ │ │ │ + orreq r5, r0, #176, 14 @ 0x2c00000 │ │ │ │ + orreq r5, r0, #160, 14 @ 0x2800000 │ │ │ │ + orreq r5, r0, #152, 14 @ 0x2600000 │ │ │ │ + cmpeq sp, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 459384 <__cxa_atexit@plt+0x442c74> │ │ │ │ + bhi 4593ac <__cxa_atexit@plt+0x442c9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45937c <__cxa_atexit@plt+0x442c6c> │ │ │ │ - ldr r3, [pc, #56] @ 45938c <__cxa_atexit@plt+0x442c7c> │ │ │ │ + beq 4593a4 <__cxa_atexit@plt+0x442c94> │ │ │ │ + ldr r3, [pc, #56] @ 4593b4 <__cxa_atexit@plt+0x442ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 459390 <__cxa_atexit@plt+0x442c80> │ │ │ │ + ldr r7, [pc, #52] @ 4593b8 <__cxa_atexit@plt+0x442ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 459394 <__cxa_atexit@plt+0x442c84> │ │ │ │ + ldr r3, [pc, #44] @ 4593bc <__cxa_atexit@plt+0x442cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 459398 <__cxa_atexit@plt+0x442c88> │ │ │ │ + ldr r0, [pc, #32] @ 4593c0 <__cxa_atexit@plt+0x442cb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ - orreq r4, r0, #248, 10 @ 0x3e000000 │ │ │ │ - cmpeq sp, #28, 10 @ 0x7000000 │ │ │ │ - cmpeq sp, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ + orreq r4, r0, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq sp, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq sp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 4593d0 <__cxa_atexit@plt+0x442cc0> │ │ │ │ + ldr r2, [pc, #32] @ 4593f8 <__cxa_atexit@plt+0x442ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 4593d4 <__cxa_atexit@plt+0x442cc4> │ │ │ │ + ldr r3, [pc, #28] @ 4593fc <__cxa_atexit@plt+0x442cec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 4593d8 <__cxa_atexit@plt+0x442cc8> │ │ │ │ + ldr r0, [pc, #16] @ 459400 <__cxa_atexit@plt+0x442cf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #96, 6 @ 0x80000001 │ │ │ │ - cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq sp, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459464 <__cxa_atexit@plt+0x442d54> │ │ │ │ - ldr lr, [pc, #112] @ 459470 <__cxa_atexit@plt+0x442d60> │ │ │ │ + bcc 45948c <__cxa_atexit@plt+0x442d7c> │ │ │ │ + ldr lr, [pc, #112] @ 459498 <__cxa_atexit@plt+0x442d88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 459474 <__cxa_atexit@plt+0x442d64> │ │ │ │ + ldr r9, [pc, #108] @ 45949c <__cxa_atexit@plt+0x442d8c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 459478 <__cxa_atexit@plt+0x442d68> │ │ │ │ + ldr r8, [pc, #104] @ 4594a0 <__cxa_atexit@plt+0x442d90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #169 @ 0xa9 │ │ │ │ orr r0, r0, #52224 @ 0xcc00 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45947c <__cxa_atexit@plt+0x442d6c> │ │ │ │ + ldr r0, [pc, #88] @ 4594a4 <__cxa_atexit@plt+0x442d94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 459480 <__cxa_atexit@plt+0x442d70> │ │ │ │ + ldr r0, [pc, #80] @ 4594a8 <__cxa_atexit@plt+0x442d98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1117006,87 +1117016,87 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ - cmpeq sp, #96, 8 @ 0x60000000 │ │ │ │ - orreq r5, r0, #116, 12 @ 0x7400000 │ │ │ │ - orreq r5, r0, #108, 12 @ 0x6c00000 │ │ │ │ - orreq r5, r0, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq sp, #80, 8 @ 0x50000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ + orreq r5, r0, #76, 12 @ 0x4c00000 │ │ │ │ + orreq r5, r0, #68, 12 @ 0x4400000 │ │ │ │ + orreq r5, r0, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4594e8 <__cxa_atexit@plt+0x442dd8> │ │ │ │ + bhi 459510 <__cxa_atexit@plt+0x442e00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4594e0 <__cxa_atexit@plt+0x442dd0> │ │ │ │ - ldr r3, [pc, #56] @ 4594f0 <__cxa_atexit@plt+0x442de0> │ │ │ │ + beq 459508 <__cxa_atexit@plt+0x442df8> │ │ │ │ + ldr r3, [pc, #56] @ 459518 <__cxa_atexit@plt+0x442e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 4594f4 <__cxa_atexit@plt+0x442de4> │ │ │ │ + ldr r7, [pc, #52] @ 45951c <__cxa_atexit@plt+0x442e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 4594f8 <__cxa_atexit@plt+0x442de8> │ │ │ │ + ldr r3, [pc, #44] @ 459520 <__cxa_atexit@plt+0x442e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 4594fc <__cxa_atexit@plt+0x442dec> │ │ │ │ + ldr r0, [pc, #32] @ 459524 <__cxa_atexit@plt+0x442e14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #8, 8 @ 0x8000000 │ │ │ │ - orreq r4, r0, #148, 8 @ 0x94000000 │ │ │ │ - cmpeq sp, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq sp, #16, 4 │ │ │ │ + cmpeq sp, #224, 6 @ 0x80000003 │ │ │ │ + orreq r4, r0, #108, 8 @ 0x6c000000 │ │ │ │ + cmpeq sp, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq sp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 459534 <__cxa_atexit@plt+0x442e24> │ │ │ │ + ldr r2, [pc, #32] @ 45955c <__cxa_atexit@plt+0x442e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 459538 <__cxa_atexit@plt+0x442e28> │ │ │ │ + ldr r3, [pc, #28] @ 459560 <__cxa_atexit@plt+0x442e50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45953c <__cxa_atexit@plt+0x442e2c> │ │ │ │ + ldr r0, [pc, #16] @ 459564 <__cxa_atexit@plt+0x442e54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #252, 2 @ 0x3f │ │ │ │ - cmpeq sp, #236, 2 @ 0x3b │ │ │ │ + cmpeq sp, #212, 2 @ 0x35 │ │ │ │ + cmpeq sp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4595c8 <__cxa_atexit@plt+0x442eb8> │ │ │ │ - ldr lr, [pc, #112] @ 4595d4 <__cxa_atexit@plt+0x442ec4> │ │ │ │ + bcc 4595f0 <__cxa_atexit@plt+0x442ee0> │ │ │ │ + ldr lr, [pc, #112] @ 4595fc <__cxa_atexit@plt+0x442eec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 4595d8 <__cxa_atexit@plt+0x442ec8> │ │ │ │ + ldr r9, [pc, #108] @ 459600 <__cxa_atexit@plt+0x442ef0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 4595dc <__cxa_atexit@plt+0x442ecc> │ │ │ │ + ldr r8, [pc, #104] @ 459604 <__cxa_atexit@plt+0x442ef4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ orr r0, r0, #52224 @ 0xcc00 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 4595e0 <__cxa_atexit@plt+0x442ed0> │ │ │ │ + ldr r0, [pc, #88] @ 459608 <__cxa_atexit@plt+0x442ef8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 4595e4 <__cxa_atexit@plt+0x442ed4> │ │ │ │ + ldr r0, [pc, #80] @ 45960c <__cxa_atexit@plt+0x442efc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1117095,88 +1117105,88 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #248, 4 @ 0x8000000f │ │ │ │ - cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ - orreq r5, r0, #16, 10 @ 0x4000000 │ │ │ │ - orreq r5, r0, #12, 10 @ 0x3000000 │ │ │ │ - orreq r5, r0, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq sp, #44, 6 @ 0xb0000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #208, 4 │ │ │ │ + cmpeq sp, #212, 4 @ 0x4000000d │ │ │ │ + orreq r5, r0, #232, 8 @ 0xe8000000 │ │ │ │ + orreq r5, r0, #228, 8 @ 0xe4000000 │ │ │ │ + orreq r5, r0, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq sp, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45964c <__cxa_atexit@plt+0x442f3c> │ │ │ │ + bhi 459674 <__cxa_atexit@plt+0x442f64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 459644 <__cxa_atexit@plt+0x442f34> │ │ │ │ - ldr r3, [pc, #56] @ 459654 <__cxa_atexit@plt+0x442f44> │ │ │ │ + beq 45966c <__cxa_atexit@plt+0x442f5c> │ │ │ │ + ldr r3, [pc, #56] @ 45967c <__cxa_atexit@plt+0x442f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 459658 <__cxa_atexit@plt+0x442f48> │ │ │ │ + ldr r7, [pc, #52] @ 459680 <__cxa_atexit@plt+0x442f70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45965c <__cxa_atexit@plt+0x442f4c> │ │ │ │ + ldr r3, [pc, #44] @ 459684 <__cxa_atexit@plt+0x442f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 459660 <__cxa_atexit@plt+0x442f50> │ │ │ │ + ldr r0, [pc, #32] @ 459688 <__cxa_atexit@plt+0x442f78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #216, 4 @ 0x8000000d │ │ │ │ - orreq r4, r0, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq sp, #188, 4 @ 0xc000000b │ │ │ │ - cmpeq sp, #172 @ 0xac │ │ │ │ + cmpeq sp, #176, 4 │ │ │ │ + orreq r4, r0, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq sp, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq sp, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 459698 <__cxa_atexit@plt+0x442f88> │ │ │ │ + ldr r2, [pc, #32] @ 4596c0 <__cxa_atexit@plt+0x442fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45969c <__cxa_atexit@plt+0x442f8c> │ │ │ │ + ldr r3, [pc, #28] @ 4596c4 <__cxa_atexit@plt+0x442fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 4596a0 <__cxa_atexit@plt+0x442f90> │ │ │ │ + ldr r0, [pc, #16] @ 4596c8 <__cxa_atexit@plt+0x442fb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #152 @ 0x98 │ │ │ │ - cmpeq sp, #136 @ 0x88 │ │ │ │ + cmpeq sp, #112 @ 0x70 │ │ │ │ + cmpeq sp, #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45972c <__cxa_atexit@plt+0x44301c> │ │ │ │ - ldr r8, [pc, #112] @ 459738 <__cxa_atexit@plt+0x443028> │ │ │ │ + bcc 459754 <__cxa_atexit@plt+0x443044> │ │ │ │ + ldr r8, [pc, #112] @ 459760 <__cxa_atexit@plt+0x443050> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #108] @ 45973c <__cxa_atexit@plt+0x44302c> │ │ │ │ + ldr lr, [pc, #108] @ 459764 <__cxa_atexit@plt+0x443054> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #3 │ │ │ │ orr r0, r0, #4864 @ 0x1300 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #92] @ 459740 <__cxa_atexit@plt+0x443030> │ │ │ │ + ldr r0, [pc, #92] @ 459768 <__cxa_atexit@plt+0x443058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 459744 <__cxa_atexit@plt+0x443034> │ │ │ │ + ldr r0, [pc, #84] @ 45976c <__cxa_atexit@plt+0x44305c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #76] @ 459748 <__cxa_atexit@plt+0x443038> │ │ │ │ + ldr r0, [pc, #76] @ 459770 <__cxa_atexit@plt+0x443060> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r8, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -1117184,97 +1117194,97 @@ │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #72, 4 @ 0x80000004 │ │ │ │ - orreq r5, r0, #180, 6 @ 0xd0000002 │ │ │ │ - orreq r4, r0, #116, 4 @ 0x40000007 │ │ │ │ - orreq r5, r0, #168, 6 @ 0xa0000002 │ │ │ │ - orreq r5, r0, #144, 6 @ 0x40000002 │ │ │ │ - cmpeq sp, #48, 4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #32, 4 │ │ │ │ + orreq r5, r0, #140, 6 @ 0x30000002 │ │ │ │ + orreq r4, r0, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r5, r0, #128, 6 │ │ │ │ + orreq r5, r0, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq sp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45978c <__cxa_atexit@plt+0x44307c> │ │ │ │ - ldr r2, [pc, #40] @ 459794 <__cxa_atexit@plt+0x443084> │ │ │ │ + bhi 4597b4 <__cxa_atexit@plt+0x4430a4> │ │ │ │ + ldr r2, [pc, #40] @ 4597bc <__cxa_atexit@plt+0x4430ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 459798 <__cxa_atexit@plt+0x443088> │ │ │ │ + ldr r1, [pc, #32] @ 4597c0 <__cxa_atexit@plt+0x4430b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b8a7c4 <__cxa_atexit@plt+0xb740b4> │ │ │ │ + b b8a89c <__cxa_atexit@plt+0xb7418c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r0, #152, 2 @ 0x26 │ │ │ │ + orreq r4, r0, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4597d0 <__cxa_atexit@plt+0x4430c0> │ │ │ │ - ldr r2, [pc, #28] @ 4597dc <__cxa_atexit@plt+0x4430cc> │ │ │ │ + bcc 4597f8 <__cxa_atexit@plt+0x4430e8> │ │ │ │ + ldr r2, [pc, #28] @ 459804 <__cxa_atexit@plt+0x4430f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r5, r0, #220, 4 @ 0xc000000d │ │ │ │ - cmpeq sp, #228, 2 @ 0x39 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r5, r0, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4598ac <__cxa_atexit@plt+0x44319c> │ │ │ │ - ldr r2, [pc, #176] @ 4598b4 <__cxa_atexit@plt+0x4431a4> │ │ │ │ + bhi 4598d4 <__cxa_atexit@plt+0x4431c4> │ │ │ │ + ldr r2, [pc, #176] @ 4598dc <__cxa_atexit@plt+0x4431cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 459880 <__cxa_atexit@plt+0x443170> │ │ │ │ - ldr r7, [pc, #144] @ 4598b8 <__cxa_atexit@plt+0x4431a8> │ │ │ │ + beq 4598a8 <__cxa_atexit@plt+0x443198> │ │ │ │ + ldr r7, [pc, #144] @ 4598e0 <__cxa_atexit@plt+0x4431d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 459890 <__cxa_atexit@plt+0x443180> │ │ │ │ - ldr r1, [pc, #120] @ 4598bc <__cxa_atexit@plt+0x4431ac> │ │ │ │ + beq 4598b8 <__cxa_atexit@plt+0x4431a8> │ │ │ │ + ldr r1, [pc, #120] @ 4598e4 <__cxa_atexit@plt+0x4431d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4598a0 <__cxa_atexit@plt+0x443190> │ │ │ │ + beq 4598c8 <__cxa_atexit@plt+0x4431b8> │ │ │ │ ldr r9, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #92] @ 4598c0 <__cxa_atexit@plt+0x4431b0> │ │ │ │ + ldr r3, [pc, #92] @ 4598e8 <__cxa_atexit@plt+0x4431d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #80] @ 4598c4 <__cxa_atexit@plt+0x4431b4> │ │ │ │ + ldr r3, [pc, #80] @ 4598ec <__cxa_atexit@plt+0x4431dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -1117284,221 +1117294,221 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - orreq r4, r0, #180, 28 @ 0xb40 │ │ │ │ - cmpeq sp, #0, 2 │ │ │ │ + orreq r4, r0, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq sp, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #100] @ 459944 <__cxa_atexit@plt+0x443234> │ │ │ │ + ldr r7, [pc, #100] @ 45996c <__cxa_atexit@plt+0x44325c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 459930 <__cxa_atexit@plt+0x443220> │ │ │ │ - ldr r2, [pc, #76] @ 459948 <__cxa_atexit@plt+0x443238> │ │ │ │ + beq 459958 <__cxa_atexit@plt+0x443248> │ │ │ │ + ldr r2, [pc, #76] @ 459970 <__cxa_atexit@plt+0x443260> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45993c <__cxa_atexit@plt+0x44322c> │ │ │ │ + beq 459964 <__cxa_atexit@plt+0x443254> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #48] @ 45994c <__cxa_atexit@plt+0x44323c> │ │ │ │ + ldr r3, [pc, #48] @ 459974 <__cxa_atexit@plt+0x443264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 459950 <__cxa_atexit@plt+0x443240> │ │ │ │ + ldr r8, [pc, #36] @ 459978 <__cxa_atexit@plt+0x443268> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r4, r0, #252, 26 @ 0x3f00 │ │ │ │ - cmpeq sp, #116 @ 0x74 │ │ │ │ + orreq r4, r0, #212, 26 @ 0x3500 │ │ │ │ + cmpeq sp, #76 @ 0x4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 4599ac <__cxa_atexit@plt+0x44329c> │ │ │ │ + ldr r2, [pc, #64] @ 4599d4 <__cxa_atexit@plt+0x4432c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4599a4 <__cxa_atexit@plt+0x443294> │ │ │ │ - ldr r3, [pc, #40] @ 4599b0 <__cxa_atexit@plt+0x4432a0> │ │ │ │ + beq 4599cc <__cxa_atexit@plt+0x4432bc> │ │ │ │ + ldr r3, [pc, #40] @ 4599d8 <__cxa_atexit@plt+0x4432c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 4599b4 <__cxa_atexit@plt+0x4432a4> │ │ │ │ + ldr r8, [pc, #20] @ 4599dc <__cxa_atexit@plt+0x4432cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r4, r0, #136, 26 @ 0x2200 │ │ │ │ - cmpeq sp, #16 │ │ │ │ + orreq r4, r0, #96, 26 @ 0x1800 │ │ │ │ + cmpeq sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4599e8 <__cxa_atexit@plt+0x4432d8> │ │ │ │ + ldr r3, [pc, #28] @ 459a10 <__cxa_atexit@plt+0x443300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #8] @ 4599ec <__cxa_atexit@plt+0x4432dc> │ │ │ │ + ldr r8, [pc, #8] @ 459a14 <__cxa_atexit@plt+0x443304> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r4, r0, #68, 26 @ 0x1100 │ │ │ │ - cmpeq sp, #200, 30 @ 0x320 │ │ │ │ + orreq r4, r0, #28, 26 @ 0x700 │ │ │ │ + cmpeq sp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459a64 <__cxa_atexit@plt+0x443354> │ │ │ │ - ldr lr, [pc, #88] @ 459a70 <__cxa_atexit@plt+0x443360> │ │ │ │ + bcc 459a8c <__cxa_atexit@plt+0x44337c> │ │ │ │ + ldr lr, [pc, #88] @ 459a98 <__cxa_atexit@plt+0x443388> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 459a74 <__cxa_atexit@plt+0x443364> │ │ │ │ + ldr r8, [pc, #84] @ 459a9c <__cxa_atexit@plt+0x44338c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #76] @ 459a78 <__cxa_atexit@plt+0x443368> │ │ │ │ + ldr r1, [pc, #76] @ 459aa0 <__cxa_atexit@plt+0x443390> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 459a7c <__cxa_atexit@plt+0x44336c> │ │ │ │ + ldr r8, [pc, #36] @ 459aa4 <__cxa_atexit@plt+0x443394> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 459a80 <__cxa_atexit@plt+0x443370> │ │ │ │ + ldr r9, [pc, #32] @ 459aa8 <__cxa_atexit@plt+0x443398> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r5, r0, #128 @ 0x80 │ │ │ │ - orreq r3, r0, #64, 30 @ 0x100 │ │ │ │ - orreq r4, r0, #208, 24 @ 0xd000 │ │ │ │ - orreq r4, r0, #216, 24 @ 0xd800 │ │ │ │ + orreq r5, r0, #88 @ 0x58 │ │ │ │ + orreq r3, r0, #24, 30 @ 0x60 │ │ │ │ + orreq r4, r0, #168, 24 @ 0xa800 │ │ │ │ + orreq r4, r0, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459abc <__cxa_atexit@plt+0x4433ac> │ │ │ │ - ldr r2, [pc, #32] @ 459ac8 <__cxa_atexit@plt+0x4433b8> │ │ │ │ + bcc 459ae4 <__cxa_atexit@plt+0x4433d4> │ │ │ │ + ldr r2, [pc, #32] @ 459af0 <__cxa_atexit@plt+0x4433e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r3, r0, #100, 30 @ 0x190 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r3, r0, #60, 30 @ 0xf0 │ │ │ │ + cmpeq sp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 459b0c <__cxa_atexit@plt+0x4433fc> │ │ │ │ - ldr r2, [pc, #40] @ 459b14 <__cxa_atexit@plt+0x443404> │ │ │ │ + bhi 459b34 <__cxa_atexit@plt+0x443424> │ │ │ │ + ldr r2, [pc, #40] @ 459b3c <__cxa_atexit@plt+0x44342c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 459b18 <__cxa_atexit@plt+0x443408> │ │ │ │ + ldr r1, [pc, #32] @ 459b40 <__cxa_atexit@plt+0x443430> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b8a7c4 <__cxa_atexit@plt+0xb740b4> │ │ │ │ + b b8a89c <__cxa_atexit@plt+0xb7418c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r3, r0, #24, 28 @ 0x180 │ │ │ │ + orreq r3, r0, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459b50 <__cxa_atexit@plt+0x443440> │ │ │ │ - ldr r2, [pc, #28] @ 459b5c <__cxa_atexit@plt+0x44344c> │ │ │ │ + bcc 459b78 <__cxa_atexit@plt+0x443468> │ │ │ │ + ldr r2, [pc, #28] @ 459b84 <__cxa_atexit@plt+0x443474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r4, r0, #92, 30 @ 0x170 │ │ │ │ - cmpeq sp, #8, 28 @ 0x80 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r4, r0, #52, 30 @ 0xd0 │ │ │ │ + cmpeq sp, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 459c2c <__cxa_atexit@plt+0x44351c> │ │ │ │ - ldr r2, [pc, #176] @ 459c34 <__cxa_atexit@plt+0x443524> │ │ │ │ + bhi 459c54 <__cxa_atexit@plt+0x443544> │ │ │ │ + ldr r2, [pc, #176] @ 459c5c <__cxa_atexit@plt+0x44354c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 459c00 <__cxa_atexit@plt+0x4434f0> │ │ │ │ - ldr r7, [pc, #144] @ 459c38 <__cxa_atexit@plt+0x443528> │ │ │ │ + beq 459c28 <__cxa_atexit@plt+0x443518> │ │ │ │ + ldr r7, [pc, #144] @ 459c60 <__cxa_atexit@plt+0x443550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 459c10 <__cxa_atexit@plt+0x443500> │ │ │ │ - ldr r1, [pc, #120] @ 459c3c <__cxa_atexit@plt+0x44352c> │ │ │ │ + beq 459c38 <__cxa_atexit@plt+0x443528> │ │ │ │ + ldr r1, [pc, #120] @ 459c64 <__cxa_atexit@plt+0x443554> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 459c20 <__cxa_atexit@plt+0x443510> │ │ │ │ + beq 459c48 <__cxa_atexit@plt+0x443538> │ │ │ │ ldr r9, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #92] @ 459c40 <__cxa_atexit@plt+0x443530> │ │ │ │ + ldr r3, [pc, #92] @ 459c68 <__cxa_atexit@plt+0x443558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #80] @ 459c44 <__cxa_atexit@plt+0x443534> │ │ │ │ + ldr r3, [pc, #80] @ 459c6c <__cxa_atexit@plt+0x44355c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -1117508,570 +1117518,570 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - orreq r4, r0, #52, 22 @ 0xd000 │ │ │ │ - cmpeq sp, #36, 26 @ 0x900 │ │ │ │ + orreq r4, r0, #12, 22 @ 0x3000 │ │ │ │ + cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #100] @ 459cc4 <__cxa_atexit@plt+0x4435b4> │ │ │ │ + ldr r7, [pc, #100] @ 459cec <__cxa_atexit@plt+0x4435dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 459cb0 <__cxa_atexit@plt+0x4435a0> │ │ │ │ - ldr r2, [pc, #76] @ 459cc8 <__cxa_atexit@plt+0x4435b8> │ │ │ │ + beq 459cd8 <__cxa_atexit@plt+0x4435c8> │ │ │ │ + ldr r2, [pc, #76] @ 459cf0 <__cxa_atexit@plt+0x4435e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 459cbc <__cxa_atexit@plt+0x4435ac> │ │ │ │ + beq 459ce4 <__cxa_atexit@plt+0x4435d4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #48] @ 459ccc <__cxa_atexit@plt+0x4435bc> │ │ │ │ + ldr r3, [pc, #48] @ 459cf4 <__cxa_atexit@plt+0x4435e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 459cd0 <__cxa_atexit@plt+0x4435c0> │ │ │ │ + ldr r8, [pc, #36] @ 459cf8 <__cxa_atexit@plt+0x4435e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r4, r0, #124, 20 @ 0x7c000 │ │ │ │ - cmpeq sp, #152, 24 @ 0x9800 │ │ │ │ + orreq r4, r0, #84, 20 @ 0x54000 │ │ │ │ + cmpeq sp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 459d2c <__cxa_atexit@plt+0x44361c> │ │ │ │ + ldr r2, [pc, #64] @ 459d54 <__cxa_atexit@plt+0x443644> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 459d24 <__cxa_atexit@plt+0x443614> │ │ │ │ - ldr r3, [pc, #40] @ 459d30 <__cxa_atexit@plt+0x443620> │ │ │ │ + beq 459d4c <__cxa_atexit@plt+0x44363c> │ │ │ │ + ldr r3, [pc, #40] @ 459d58 <__cxa_atexit@plt+0x443648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 459d34 <__cxa_atexit@plt+0x443624> │ │ │ │ + ldr r8, [pc, #20] @ 459d5c <__cxa_atexit@plt+0x44364c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r4, r0, #8, 20 @ 0x8000 │ │ │ │ - cmpeq sp, #52, 24 @ 0x3400 │ │ │ │ + orreq r4, r0, #224, 18 @ 0x380000 │ │ │ │ + cmpeq sp, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 459d68 <__cxa_atexit@plt+0x443658> │ │ │ │ + ldr r3, [pc, #28] @ 459d90 <__cxa_atexit@plt+0x443680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #8] @ 459d6c <__cxa_atexit@plt+0x44365c> │ │ │ │ + ldr r8, [pc, #8] @ 459d94 <__cxa_atexit@plt+0x443684> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r4, r0, #196, 18 @ 0x310000 │ │ │ │ - cmpeq sp, #236, 22 @ 0x3b000 │ │ │ │ + orreq r4, r0, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sp, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 459dd0 <__cxa_atexit@plt+0x4436c0> │ │ │ │ + ldr r3, [pc, #72] @ 459df8 <__cxa_atexit@plt+0x4436e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 459dc8 <__cxa_atexit@plt+0x4436b8> │ │ │ │ - ldr r2, [pc, #52] @ 459dd4 <__cxa_atexit@plt+0x4436c4> │ │ │ │ + beq 459df0 <__cxa_atexit@plt+0x4436e0> │ │ │ │ + ldr r2, [pc, #52] @ 459dfc <__cxa_atexit@plt+0x4436ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 459dd8 <__cxa_atexit@plt+0x4436c8> │ │ │ │ + ldr r8, [pc, #24] @ 459e00 <__cxa_atexit@plt+0x4436f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r4, r0, #104, 18 @ 0x1a0000 │ │ │ │ - cmpeq sp, #128, 22 @ 0x20000 │ │ │ │ + orreq r4, r0, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 459e18 <__cxa_atexit@plt+0x443708> │ │ │ │ + ldr r2, [pc, #40] @ 459e40 <__cxa_atexit@plt+0x443730> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 459e1c <__cxa_atexit@plt+0x44370c> │ │ │ │ + ldr r8, [pc, #12] @ 459e44 <__cxa_atexit@plt+0x443734> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r4, r0, #24, 18 @ 0x60000 │ │ │ │ - cmpeq sp, #48, 22 @ 0xc000 │ │ │ │ + orreq r4, r0, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 459e50 <__cxa_atexit@plt+0x443740> │ │ │ │ + ldr r3, [pc, #24] @ 459e78 <__cxa_atexit@plt+0x443768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 459e54 <__cxa_atexit@plt+0x443744> │ │ │ │ + ldr r8, [pc, #8] @ 459e7c <__cxa_atexit@plt+0x44376c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r4, r0, #236, 16 @ 0xec0000 │ │ │ │ + orreq r4, r0, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 459eb0 <__cxa_atexit@plt+0x4437a0> │ │ │ │ + ldr r3, [pc, #72] @ 459ed8 <__cxa_atexit@plt+0x4437c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 459ea4 <__cxa_atexit@plt+0x443794> │ │ │ │ - ldr r7, [pc, #44] @ 459eb4 <__cxa_atexit@plt+0x4437a4> │ │ │ │ + beq 459ecc <__cxa_atexit@plt+0x4437bc> │ │ │ │ + ldr r7, [pc, #44] @ 459edc <__cxa_atexit@plt+0x4437cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #36] @ 459eb8 <__cxa_atexit@plt+0x4437a8> │ │ │ │ + ldr r3, [pc, #36] @ 459ee0 <__cxa_atexit@plt+0x4437d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r3, r0, #216, 20 @ 0xd8000 │ │ │ │ + orreq r3, r0, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #28] @ 459eec <__cxa_atexit@plt+0x4437dc> │ │ │ │ + ldr r7, [pc, #28] @ 459f14 <__cxa_atexit@plt+0x443804> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 459ef0 <__cxa_atexit@plt+0x4437e0> │ │ │ │ + ldr r3, [pc, #20] @ 459f18 <__cxa_atexit@plt+0x443808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r3, r0, #144, 20 @ 0x90000 │ │ │ │ + orreq r3, r0, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 459f34 <__cxa_atexit@plt+0x443824> │ │ │ │ + bcc 459f5c <__cxa_atexit@plt+0x44384c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 459f40 <__cxa_atexit@plt+0x443830> │ │ │ │ + ldr r2, [pc, #36] @ 459f68 <__cxa_atexit@plt+0x443858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r3, r0, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r3, r0, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 459fec <__cxa_atexit@plt+0x4438dc> │ │ │ │ - ldr r3, [pc, #148] @ 459ffc <__cxa_atexit@plt+0x4438ec> │ │ │ │ + bhi 45a014 <__cxa_atexit@plt+0x443904> │ │ │ │ + ldr r3, [pc, #148] @ 45a024 <__cxa_atexit@plt+0x443914> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 459fa4 <__cxa_atexit@plt+0x443894> │ │ │ │ + beq 459fcc <__cxa_atexit@plt+0x4438bc> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 459fb4 <__cxa_atexit@plt+0x4438a4> │ │ │ │ - ldr r2, [pc, #128] @ 45a00c <__cxa_atexit@plt+0x4438fc> │ │ │ │ + bne 459fdc <__cxa_atexit@plt+0x4438cc> │ │ │ │ + ldr r2, [pc, #128] @ 45a034 <__cxa_atexit@plt+0x443924> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459fe4 <__cxa_atexit@plt+0x4438d4> │ │ │ │ - ldr r3, [pc, #112] @ 45a010 <__cxa_atexit@plt+0x443900> │ │ │ │ + beq 45a00c <__cxa_atexit@plt+0x4438fc> │ │ │ │ + ldr r3, [pc, #112] @ 45a038 <__cxa_atexit@plt+0x443928> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 459fd0 <__cxa_atexit@plt+0x4438c0> │ │ │ │ + b 459ff8 <__cxa_atexit@plt+0x4438e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 45a000 <__cxa_atexit@plt+0x4438f0> │ │ │ │ + ldr r2, [pc, #68] @ 45a028 <__cxa_atexit@plt+0x443918> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459fe4 <__cxa_atexit@plt+0x4438d4> │ │ │ │ - ldr r3, [pc, #52] @ 45a004 <__cxa_atexit@plt+0x4438f4> │ │ │ │ + beq 45a00c <__cxa_atexit@plt+0x4438fc> │ │ │ │ + ldr r3, [pc, #52] @ 45a02c <__cxa_atexit@plt+0x44391c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 45a008 <__cxa_atexit@plt+0x4438f8> │ │ │ │ + ldr r8, [pc, #44] @ 45a030 <__cxa_atexit@plt+0x443920> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 45a014 <__cxa_atexit@plt+0x443904> │ │ │ │ + ldr r7, [pc, #32] @ 45a03c <__cxa_atexit@plt+0x44392c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - orreq r4, r0, #92, 14 @ 0x1700000 │ │ │ │ + orreq r4, r0, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq sp, #44, 20 @ 0x2c000 │ │ │ │ - cmpeq sp, #240, 18 @ 0x3c0000 │ │ │ │ + cmpeq sp, #4, 20 @ 0x4000 │ │ │ │ + cmpeq sp, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45a05c <__cxa_atexit@plt+0x44394c> │ │ │ │ - ldr r3, [pc, #92] @ 45a0a0 <__cxa_atexit@plt+0x443990> │ │ │ │ + bne 45a084 <__cxa_atexit@plt+0x443974> │ │ │ │ + ldr r3, [pc, #92] @ 45a0c8 <__cxa_atexit@plt+0x4439b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45a08c <__cxa_atexit@plt+0x44397c> │ │ │ │ - ldr r3, [pc, #76] @ 45a0a4 <__cxa_atexit@plt+0x443994> │ │ │ │ + beq 45a0b4 <__cxa_atexit@plt+0x4439a4> │ │ │ │ + ldr r3, [pc, #76] @ 45a0cc <__cxa_atexit@plt+0x4439bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45a078 <__cxa_atexit@plt+0x443968> │ │ │ │ - ldr r3, [pc, #48] @ 45a094 <__cxa_atexit@plt+0x443984> │ │ │ │ + b 45a0a0 <__cxa_atexit@plt+0x443990> │ │ │ │ + ldr r3, [pc, #48] @ 45a0bc <__cxa_atexit@plt+0x4439ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45a08c <__cxa_atexit@plt+0x44397c> │ │ │ │ - ldr r3, [pc, #32] @ 45a098 <__cxa_atexit@plt+0x443988> │ │ │ │ + beq 45a0b4 <__cxa_atexit@plt+0x4439a4> │ │ │ │ + ldr r3, [pc, #32] @ 45a0c0 <__cxa_atexit@plt+0x4439b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 45a09c <__cxa_atexit@plt+0x44398c> │ │ │ │ + ldr r8, [pc, #24] @ 45a0c4 <__cxa_atexit@plt+0x4439b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - orreq r4, r0, #180, 12 @ 0xb400000 │ │ │ │ + orreq r4, r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sp, #0, 18 │ │ │ │ + cmpeq sp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45a0d0 <__cxa_atexit@plt+0x4439c0> │ │ │ │ + ldr r3, [pc, #20] @ 45a0f8 <__cxa_atexit@plt+0x4439e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45a0d4 <__cxa_atexit@plt+0x4439c4> │ │ │ │ + ldr r8, [pc, #12] @ 45a0fc <__cxa_atexit@plt+0x4439ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r4, r0, #112, 12 @ 0x7000000 │ │ │ │ - cmpeq sp, #192, 16 @ 0xc00000 │ │ │ │ + orreq r4, r0, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45a0fc <__cxa_atexit@plt+0x4439ec> │ │ │ │ + bne 45a124 <__cxa_atexit@plt+0x443a14> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45a16c <__cxa_atexit@plt+0x443a5c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45a194 <__cxa_atexit@plt+0x443a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45a154 <__cxa_atexit@plt+0x443a44> │ │ │ │ + beq 45a17c <__cxa_atexit@plt+0x443a6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45a15c <__cxa_atexit@plt+0x443a4c> │ │ │ │ - ldr r2, [pc, #68] @ 45a170 <__cxa_atexit@plt+0x443a60> │ │ │ │ + bcc 45a184 <__cxa_atexit@plt+0x443a74> │ │ │ │ + ldr r2, [pc, #68] @ 45a198 <__cxa_atexit@plt+0x443a88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45a174 <__cxa_atexit@plt+0x443a64> │ │ │ │ + ldr r1, [pc, #64] @ 45a19c <__cxa_atexit@plt+0x443a8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - cmpeq sp, #16, 16 @ 0x100000 │ │ │ │ + cmpeq sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a1c4 <__cxa_atexit@plt+0x443ab4> │ │ │ │ - ldr r2, [pc, #48] @ 45a1d0 <__cxa_atexit@plt+0x443ac0> │ │ │ │ + bcc 45a1ec <__cxa_atexit@plt+0x443adc> │ │ │ │ + ldr r2, [pc, #48] @ 45a1f8 <__cxa_atexit@plt+0x443ae8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45a1d4 <__cxa_atexit@plt+0x443ac4> │ │ │ │ + ldr r1, [pc, #44] @ 45a1fc <__cxa_atexit@plt+0x443aec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - cmpeq sp, #32, 16 @ 0x200000 │ │ │ │ + cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45a200 <__cxa_atexit@plt+0x443af0> │ │ │ │ + ldr r3, [pc, #20] @ 45a228 <__cxa_atexit@plt+0x443b18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45a204 <__cxa_atexit@plt+0x443af4> │ │ │ │ + ldr r8, [pc, #12] @ 45a22c <__cxa_atexit@plt+0x443b1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r4, r0, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ + orreq r4, r0, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq sp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45a22c <__cxa_atexit@plt+0x443b1c> │ │ │ │ + bne 45a254 <__cxa_atexit@plt+0x443b44> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45a29c <__cxa_atexit@plt+0x443b8c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45a2c4 <__cxa_atexit@plt+0x443bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45a284 <__cxa_atexit@plt+0x443b74> │ │ │ │ + beq 45a2ac <__cxa_atexit@plt+0x443b9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45a28c <__cxa_atexit@plt+0x443b7c> │ │ │ │ - ldr r2, [pc, #68] @ 45a2a0 <__cxa_atexit@plt+0x443b90> │ │ │ │ + bcc 45a2b4 <__cxa_atexit@plt+0x443ba4> │ │ │ │ + ldr r2, [pc, #68] @ 45a2c8 <__cxa_atexit@plt+0x443bb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45a2a4 <__cxa_atexit@plt+0x443b94> │ │ │ │ + ldr r1, [pc, #64] @ 45a2cc <__cxa_atexit@plt+0x443bbc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ - cmpeq sp, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq sp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a2f4 <__cxa_atexit@plt+0x443be4> │ │ │ │ - ldr r2, [pc, #48] @ 45a300 <__cxa_atexit@plt+0x443bf0> │ │ │ │ + bcc 45a31c <__cxa_atexit@plt+0x443c0c> │ │ │ │ + ldr r2, [pc, #48] @ 45a328 <__cxa_atexit@plt+0x443c18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45a304 <__cxa_atexit@plt+0x443bf4> │ │ │ │ + ldr r1, [pc, #44] @ 45a32c <__cxa_atexit@plt+0x443c1c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - cmpeq sp, #16, 14 @ 0x400000 │ │ │ │ + cmpeq sp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45a388 <__cxa_atexit@plt+0x443c78> │ │ │ │ + bhi 45a3b0 <__cxa_atexit@plt+0x443ca0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a380 <__cxa_atexit@plt+0x443c70> │ │ │ │ - ldr r7, [pc, #116] @ 45a3b0 <__cxa_atexit@plt+0x443ca0> │ │ │ │ + beq 45a3a8 <__cxa_atexit@plt+0x443c98> │ │ │ │ + ldr r7, [pc, #116] @ 45a3d8 <__cxa_atexit@plt+0x443cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45a3b4 <__cxa_atexit@plt+0x443ca4> │ │ │ │ + ldr r3, [pc, #112] @ 45a3dc <__cxa_atexit@plt+0x443ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45a390 <__cxa_atexit@plt+0x443c80> │ │ │ │ - ldr r2, [pc, #80] @ 45a3bc <__cxa_atexit@plt+0x443cac> │ │ │ │ + bcc 45a3b8 <__cxa_atexit@plt+0x443ca8> │ │ │ │ + ldr r2, [pc, #80] @ 45a3e4 <__cxa_atexit@plt+0x443cd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 45a3b8 <__cxa_atexit@plt+0x443ca8> │ │ │ │ + ldr r6, [pc, #32] @ 45a3e0 <__cxa_atexit@plt+0x443cd0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #228, 12 @ 0xe400000 │ │ │ │ - orreq r3, r0, #28, 12 @ 0x1c00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ + orreq r3, r0, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r4, r0, #16, 14 @ 0x400000 │ │ │ │ + orreq r4, r0, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a3f8 <__cxa_atexit@plt+0x443ce8> │ │ │ │ - ldr r2, [pc, #40] @ 45a410 <__cxa_atexit@plt+0x443d00> │ │ │ │ + bcc 45a420 <__cxa_atexit@plt+0x443d10> │ │ │ │ + ldr r2, [pc, #40] @ 45a438 <__cxa_atexit@plt+0x443d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45a414 <__cxa_atexit@plt+0x443d04> │ │ │ │ + ldr r3, [pc, #20] @ 45a43c <__cxa_atexit@plt+0x443d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r0, #148, 12 @ 0x9400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r0, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sp, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45a47c <__cxa_atexit@plt+0x443d6c> │ │ │ │ + bhi 45a4a4 <__cxa_atexit@plt+0x443d94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a474 <__cxa_atexit@plt+0x443d64> │ │ │ │ - ldr r3, [pc, #56] @ 45a484 <__cxa_atexit@plt+0x443d74> │ │ │ │ + beq 45a49c <__cxa_atexit@plt+0x443d8c> │ │ │ │ + ldr r3, [pc, #56] @ 45a4ac <__cxa_atexit@plt+0x443d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45a488 <__cxa_atexit@plt+0x443d78> │ │ │ │ + ldr r7, [pc, #52] @ 45a4b0 <__cxa_atexit@plt+0x443da0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45a48c <__cxa_atexit@plt+0x443d7c> │ │ │ │ + ldr r3, [pc, #44] @ 45a4b4 <__cxa_atexit@plt+0x443da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45a490 <__cxa_atexit@plt+0x443d80> │ │ │ │ + ldr r0, [pc, #32] @ 45a4b8 <__cxa_atexit@plt+0x443da8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #232, 8 @ 0xe8000000 │ │ │ │ - orreq r3, r0, #0, 10 │ │ │ │ - cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq sp, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq sp, #192, 8 @ 0xc0000000 │ │ │ │ + orreq r3, r0, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq sp, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq sp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45a4c8 <__cxa_atexit@plt+0x443db8> │ │ │ │ + ldr r2, [pc, #32] @ 45a4f0 <__cxa_atexit@plt+0x443de0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45a4cc <__cxa_atexit@plt+0x443dbc> │ │ │ │ + ldr r3, [pc, #28] @ 45a4f4 <__cxa_atexit@plt+0x443de4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45a4d0 <__cxa_atexit@plt+0x443dc0> │ │ │ │ + ldr r0, [pc, #16] @ 45a4f8 <__cxa_atexit@plt+0x443de8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq sp, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq sp, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a53c <__cxa_atexit@plt+0x443e2c> │ │ │ │ - ldr ip, [pc, #80] @ 45a548 <__cxa_atexit@plt+0x443e38> │ │ │ │ + bcc 45a564 <__cxa_atexit@plt+0x443e54> │ │ │ │ + ldr ip, [pc, #80] @ 45a570 <__cxa_atexit@plt+0x443e60> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ mov lr, #0 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #8 │ │ │ │ mov sl, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r1, #32 │ │ │ │ @@ -1118084,71 +1118094,71 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r0, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq sp, #228, 8 @ 0xe4000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r0, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq sp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45a5b0 <__cxa_atexit@plt+0x443ea0> │ │ │ │ + bhi 45a5d8 <__cxa_atexit@plt+0x443ec8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a5a8 <__cxa_atexit@plt+0x443e98> │ │ │ │ - ldr r3, [pc, #56] @ 45a5b8 <__cxa_atexit@plt+0x443ea8> │ │ │ │ + beq 45a5d0 <__cxa_atexit@plt+0x443ec0> │ │ │ │ + ldr r3, [pc, #56] @ 45a5e0 <__cxa_atexit@plt+0x443ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45a5bc <__cxa_atexit@plt+0x443eac> │ │ │ │ + ldr r7, [pc, #52] @ 45a5e4 <__cxa_atexit@plt+0x443ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45a5c0 <__cxa_atexit@plt+0x443eb0> │ │ │ │ + ldr r3, [pc, #44] @ 45a5e8 <__cxa_atexit@plt+0x443ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45a5c4 <__cxa_atexit@plt+0x443eb4> │ │ │ │ + ldr r0, [pc, #32] @ 45a5ec <__cxa_atexit@plt+0x443edc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #180, 6 @ 0xd0000002 │ │ │ │ - orreq r3, r0, #204, 6 @ 0x30000003 │ │ │ │ - cmpeq sp, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq sp, #88, 8 @ 0x58000000 │ │ │ │ + cmpeq sp, #140, 6 @ 0x30000002 │ │ │ │ + orreq r3, r0, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq sp, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq sp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45a5fc <__cxa_atexit@plt+0x443eec> │ │ │ │ + ldr r2, [pc, #32] @ 45a624 <__cxa_atexit@plt+0x443f14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45a600 <__cxa_atexit@plt+0x443ef0> │ │ │ │ + ldr r3, [pc, #28] @ 45a628 <__cxa_atexit@plt+0x443f18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45a604 <__cxa_atexit@plt+0x443ef4> │ │ │ │ + ldr r0, [pc, #16] @ 45a62c <__cxa_atexit@plt+0x443f1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #68, 8 @ 0x44000000 │ │ │ │ - cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq sp, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq sp, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a668 <__cxa_atexit@plt+0x443f58> │ │ │ │ - ldr r9, [pc, #72] @ 45a674 <__cxa_atexit@plt+0x443f64> │ │ │ │ + bcc 45a690 <__cxa_atexit@plt+0x443f80> │ │ │ │ + ldr r9, [pc, #72] @ 45a69c <__cxa_atexit@plt+0x443f8c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r1, #0 │ │ │ │ mov lr, #16 │ │ │ │ mov r8, #12 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov sl, #32 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1118159,84 +1118169,84 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r4, r0, #84, 8 @ 0x54000000 │ │ │ │ - cmpeq sp, #252, 6 @ 0xf0000003 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r4, r0, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq sp, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45a6dc <__cxa_atexit@plt+0x443fcc> │ │ │ │ + bhi 45a704 <__cxa_atexit@plt+0x443ff4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a6d4 <__cxa_atexit@plt+0x443fc4> │ │ │ │ - ldr r3, [pc, #56] @ 45a6e4 <__cxa_atexit@plt+0x443fd4> │ │ │ │ + beq 45a6fc <__cxa_atexit@plt+0x443fec> │ │ │ │ + ldr r3, [pc, #56] @ 45a70c <__cxa_atexit@plt+0x443ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45a6e8 <__cxa_atexit@plt+0x443fd8> │ │ │ │ + ldr r7, [pc, #52] @ 45a710 <__cxa_atexit@plt+0x444000> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45a6ec <__cxa_atexit@plt+0x443fdc> │ │ │ │ + ldr r3, [pc, #44] @ 45a714 <__cxa_atexit@plt+0x444004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45a6f0 <__cxa_atexit@plt+0x443fe0> │ │ │ │ + ldr r0, [pc, #32] @ 45a718 <__cxa_atexit@plt+0x444008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #164, 6 @ 0x90000002 │ │ │ │ - orreq r3, r0, #160, 4 │ │ │ │ - cmpeq sp, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq sp, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq sp, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r3, r0, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq sp, #96, 6 @ 0x80000001 │ │ │ │ + cmpeq sp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45a728 <__cxa_atexit@plt+0x444018> │ │ │ │ + ldr r2, [pc, #32] @ 45a750 <__cxa_atexit@plt+0x444040> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45a72c <__cxa_atexit@plt+0x44401c> │ │ │ │ + ldr r3, [pc, #28] @ 45a754 <__cxa_atexit@plt+0x444044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45a730 <__cxa_atexit@plt+0x444020> │ │ │ │ + ldr r0, [pc, #16] @ 45a758 <__cxa_atexit@plt+0x444048> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #92, 6 @ 0x70000001 │ │ │ │ - cmpeq sp, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq sp, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq sp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a7bc <__cxa_atexit@plt+0x4440ac> │ │ │ │ - ldr r8, [pc, #112] @ 45a7c8 <__cxa_atexit@plt+0x4440b8> │ │ │ │ + bcc 45a7e4 <__cxa_atexit@plt+0x4440d4> │ │ │ │ + ldr r8, [pc, #112] @ 45a7f0 <__cxa_atexit@plt+0x4440e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #108] @ 45a7cc <__cxa_atexit@plt+0x4440bc> │ │ │ │ + ldr lr, [pc, #108] @ 45a7f4 <__cxa_atexit@plt+0x4440e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #2 │ │ │ │ orr r0, r0, #4864 @ 0x1300 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #92] @ 45a7d0 <__cxa_atexit@plt+0x4440c0> │ │ │ │ + ldr r0, [pc, #92] @ 45a7f8 <__cxa_atexit@plt+0x4440e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 45a7d4 <__cxa_atexit@plt+0x4440c4> │ │ │ │ + ldr r0, [pc, #84] @ 45a7fc <__cxa_atexit@plt+0x4440ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #76] @ 45a7d8 <__cxa_atexit@plt+0x4440c8> │ │ │ │ + ldr r0, [pc, #76] @ 45a800 <__cxa_atexit@plt+0x4440f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r8, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -1118244,87 +1118254,87 @@ │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sp, #184, 2 @ 0x2e │ │ │ │ - orreq r4, r0, #36, 6 @ 0x90000000 │ │ │ │ - orreq r3, r0, #228, 2 @ 0x39 │ │ │ │ - orreq r4, r0, #24, 6 @ 0x60000000 │ │ │ │ - orreq r4, r0, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq sp, #216, 4 @ 0x8000000d │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sp, #144, 2 @ 0x24 │ │ │ │ + orreq r4, r0, #252, 4 @ 0xc000000f │ │ │ │ + orreq r3, r0, #188, 2 @ 0x2f │ │ │ │ + orreq r4, r0, #240, 4 │ │ │ │ + orreq r4, r0, #240, 4 │ │ │ │ + cmpeq sp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45a840 <__cxa_atexit@plt+0x444130> │ │ │ │ + bhi 45a868 <__cxa_atexit@plt+0x444158> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a838 <__cxa_atexit@plt+0x444128> │ │ │ │ - ldr r3, [pc, #56] @ 45a848 <__cxa_atexit@plt+0x444138> │ │ │ │ + beq 45a860 <__cxa_atexit@plt+0x444150> │ │ │ │ + ldr r3, [pc, #56] @ 45a870 <__cxa_atexit@plt+0x444160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45a84c <__cxa_atexit@plt+0x44413c> │ │ │ │ + ldr r7, [pc, #52] @ 45a874 <__cxa_atexit@plt+0x444164> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45a850 <__cxa_atexit@plt+0x444140> │ │ │ │ + ldr r3, [pc, #44] @ 45a878 <__cxa_atexit@plt+0x444168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45a854 <__cxa_atexit@plt+0x444144> │ │ │ │ + ldr r0, [pc, #32] @ 45a87c <__cxa_atexit@plt+0x44416c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #132, 4 @ 0x40000008 │ │ │ │ - orreq r3, r0, #60, 2 │ │ │ │ - cmpeq sp, #104, 4 @ 0x80000006 │ │ │ │ - cmpeq sp, #232, 2 @ 0x3a │ │ │ │ + cmpeq sp, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r3, r0, #20, 2 │ │ │ │ + cmpeq sp, #64, 4 │ │ │ │ + cmpeq sp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45a88c <__cxa_atexit@plt+0x44417c> │ │ │ │ + ldr r2, [pc, #32] @ 45a8b4 <__cxa_atexit@plt+0x4441a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45a890 <__cxa_atexit@plt+0x444180> │ │ │ │ + ldr r3, [pc, #28] @ 45a8b8 <__cxa_atexit@plt+0x4441a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45a894 <__cxa_atexit@plt+0x444184> │ │ │ │ + ldr r0, [pc, #16] @ 45a8bc <__cxa_atexit@plt+0x4441ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #212, 2 @ 0x35 │ │ │ │ - cmpeq sp, #196, 2 @ 0x31 │ │ │ │ + cmpeq sp, #172, 2 @ 0x2b │ │ │ │ + cmpeq sp, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a920 <__cxa_atexit@plt+0x444210> │ │ │ │ - ldr lr, [pc, #112] @ 45a92c <__cxa_atexit@plt+0x44421c> │ │ │ │ + bcc 45a948 <__cxa_atexit@plt+0x444238> │ │ │ │ + ldr lr, [pc, #112] @ 45a954 <__cxa_atexit@plt+0x444244> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45a930 <__cxa_atexit@plt+0x444220> │ │ │ │ + ldr r9, [pc, #108] @ 45a958 <__cxa_atexit@plt+0x444248> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45a934 <__cxa_atexit@plt+0x444224> │ │ │ │ + ldr r8, [pc, #104] @ 45a95c <__cxa_atexit@plt+0x44424c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45a938 <__cxa_atexit@plt+0x444228> │ │ │ │ + ldr r0, [pc, #88] @ 45a960 <__cxa_atexit@plt+0x444250> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45a93c <__cxa_atexit@plt+0x44422c> │ │ │ │ + ldr r0, [pc, #80] @ 45a964 <__cxa_atexit@plt+0x444254> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1118333,87 +1118343,87 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmppeq ip, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ - cmpeq sp, #236, 2 @ 0x3b │ │ │ │ - orreq r4, r0, #184, 2 @ 0x2e │ │ │ │ - orreq r4, r0, #180, 2 @ 0x2d │ │ │ │ - orreq r4, r0, #184, 2 @ 0x2e │ │ │ │ - cmpeq sp, #168, 2 @ 0x2a │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmppeq ip, #120, 30 @ p-variant is OBSOLETE @ 0x1e0 │ │ │ │ + cmpeq sp, #196, 2 @ 0x31 │ │ │ │ + orreq r4, r0, #144, 2 @ 0x24 │ │ │ │ + orreq r4, r0, #140, 2 @ 0x23 │ │ │ │ + orreq r4, r0, #144, 2 @ 0x24 │ │ │ │ + cmpeq sp, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45a9a4 <__cxa_atexit@plt+0x444294> │ │ │ │ + bhi 45a9cc <__cxa_atexit@plt+0x4442bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a99c <__cxa_atexit@plt+0x44428c> │ │ │ │ - ldr r3, [pc, #56] @ 45a9ac <__cxa_atexit@plt+0x44429c> │ │ │ │ + beq 45a9c4 <__cxa_atexit@plt+0x4442b4> │ │ │ │ + ldr r3, [pc, #56] @ 45a9d4 <__cxa_atexit@plt+0x4442c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45a9b0 <__cxa_atexit@plt+0x4442a0> │ │ │ │ + ldr r7, [pc, #52] @ 45a9d8 <__cxa_atexit@plt+0x4442c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45a9b4 <__cxa_atexit@plt+0x4442a4> │ │ │ │ + ldr r3, [pc, #44] @ 45a9dc <__cxa_atexit@plt+0x4442cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45a9b8 <__cxa_atexit@plt+0x4442a8> │ │ │ │ + ldr r0, [pc, #32] @ 45a9e0 <__cxa_atexit@plt+0x4442d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #96, 2 │ │ │ │ - orreq r2, r0, #216, 30 @ 0x360 │ │ │ │ - cmpeq sp, #68, 2 │ │ │ │ - cmpeq sp, #132 @ 0x84 │ │ │ │ + cmpeq sp, #56, 2 │ │ │ │ + orreq r2, r0, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq sp, #28, 2 │ │ │ │ + cmpeq sp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45a9f0 <__cxa_atexit@plt+0x4442e0> │ │ │ │ + ldr r2, [pc, #32] @ 45aa18 <__cxa_atexit@plt+0x444308> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45a9f4 <__cxa_atexit@plt+0x4442e4> │ │ │ │ + ldr r3, [pc, #28] @ 45aa1c <__cxa_atexit@plt+0x44430c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45a9f8 <__cxa_atexit@plt+0x4442e8> │ │ │ │ + ldr r0, [pc, #16] @ 45aa20 <__cxa_atexit@plt+0x444310> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #112 @ 0x70 │ │ │ │ - cmpeq sp, #96 @ 0x60 │ │ │ │ + cmpeq sp, #72 @ 0x48 │ │ │ │ + cmpeq sp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45aa84 <__cxa_atexit@plt+0x444374> │ │ │ │ - ldr lr, [pc, #112] @ 45aa90 <__cxa_atexit@plt+0x444380> │ │ │ │ + bcc 45aaac <__cxa_atexit@plt+0x44439c> │ │ │ │ + ldr lr, [pc, #112] @ 45aab8 <__cxa_atexit@plt+0x4443a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45aa94 <__cxa_atexit@plt+0x444384> │ │ │ │ + ldr r9, [pc, #108] @ 45aabc <__cxa_atexit@plt+0x4443ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45aa98 <__cxa_atexit@plt+0x444388> │ │ │ │ + ldr r8, [pc, #104] @ 45aac0 <__cxa_atexit@plt+0x4443b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45aa9c <__cxa_atexit@plt+0x44438c> │ │ │ │ + ldr r0, [pc, #88] @ 45aac4 <__cxa_atexit@plt+0x4443b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45aaa0 <__cxa_atexit@plt+0x444390> │ │ │ │ + ldr r0, [pc, #80] @ 45aac8 <__cxa_atexit@plt+0x4443b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1118422,86 +1118432,86 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmppeq ip, #60, 28 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ - cmpeq sp, #136 @ 0x88 │ │ │ │ - orreq r4, r0, #84 @ 0x54 │ │ │ │ - orreq r4, r0, #76 @ 0x4c │ │ │ │ - orreq r4, r0, #84 @ 0x54 │ │ │ │ - cmpeq sp, #120 @ 0x78 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmppeq ip, #20, 28 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ + cmpeq sp, #96 @ 0x60 │ │ │ │ + orreq r4, r0, #44 @ 0x2c │ │ │ │ + orreq r4, r0, #36 @ 0x24 │ │ │ │ + orreq r4, r0, #44 @ 0x2c │ │ │ │ + cmpeq sp, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45ab08 <__cxa_atexit@plt+0x4443f8> │ │ │ │ + bhi 45ab30 <__cxa_atexit@plt+0x444420> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45ab00 <__cxa_atexit@plt+0x4443f0> │ │ │ │ - ldr r3, [pc, #56] @ 45ab10 <__cxa_atexit@plt+0x444400> │ │ │ │ + beq 45ab28 <__cxa_atexit@plt+0x444418> │ │ │ │ + ldr r3, [pc, #56] @ 45ab38 <__cxa_atexit@plt+0x444428> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45ab14 <__cxa_atexit@plt+0x444404> │ │ │ │ + ldr r7, [pc, #52] @ 45ab3c <__cxa_atexit@plt+0x44442c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45ab18 <__cxa_atexit@plt+0x444408> │ │ │ │ + ldr r3, [pc, #44] @ 45ab40 <__cxa_atexit@plt+0x444430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45ab1c <__cxa_atexit@plt+0x44440c> │ │ │ │ + ldr r0, [pc, #32] @ 45ab44 <__cxa_atexit@plt+0x444434> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #48 @ 0x30 │ │ │ │ - orreq r2, r0, #116, 28 @ 0x740 │ │ │ │ - cmpeq sp, #20 │ │ │ │ - cmppeq ip, #32, 30 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ + cmpeq sp, #8 │ │ │ │ + orreq r2, r0, #76, 28 @ 0x4c0 │ │ │ │ + cmppeq ip, #236, 30 @ p-variant is OBSOLETE @ 0x3b0 │ │ │ │ + cmppeq ip, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45ab54 <__cxa_atexit@plt+0x444444> │ │ │ │ + ldr r2, [pc, #32] @ 45ab7c <__cxa_atexit@plt+0x44446c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45ab58 <__cxa_atexit@plt+0x444448> │ │ │ │ + ldr r3, [pc, #28] @ 45ab80 <__cxa_atexit@plt+0x444470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45ab5c <__cxa_atexit@plt+0x44444c> │ │ │ │ + ldr r0, [pc, #16] @ 45ab84 <__cxa_atexit@plt+0x444474> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmppeq ip, #12, 30 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ - cmppeq ip, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + cmppeq ip, #228, 28 @ p-variant is OBSOLETE @ 0xe40 │ │ │ │ + cmppeq ip, #212, 28 @ p-variant is OBSOLETE @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45abe4 <__cxa_atexit@plt+0x4444d4> │ │ │ │ - ldr lr, [pc, #108] @ 45abf0 <__cxa_atexit@plt+0x4444e0> │ │ │ │ + bcc 45ac0c <__cxa_atexit@plt+0x4444fc> │ │ │ │ + ldr lr, [pc, #108] @ 45ac18 <__cxa_atexit@plt+0x444508> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #104] @ 45abf4 <__cxa_atexit@plt+0x4444e4> │ │ │ │ + ldr r9, [pc, #104] @ 45ac1c <__cxa_atexit@plt+0x44450c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #100] @ 45abf8 <__cxa_atexit@plt+0x4444e8> │ │ │ │ + ldr r8, [pc, #100] @ 45ac20 <__cxa_atexit@plt+0x444510> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #159 @ 0x9f │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45abfc <__cxa_atexit@plt+0x4444ec> │ │ │ │ + ldr r0, [pc, #88] @ 45ac24 <__cxa_atexit@plt+0x444514> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45ac00 <__cxa_atexit@plt+0x4444f0> │ │ │ │ + ldr r0, [pc, #80] @ 45ac28 <__cxa_atexit@plt+0x444518> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1118510,1087 +1118520,1087 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmppeq ip, #216, 24 @ p-variant is OBSOLETE @ 0xd800 │ │ │ │ - cmppeq ip, #36, 30 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ - orreq r3, r0, #240, 28 @ 0xf00 │ │ │ │ - orreq r3, r0, #228, 28 @ 0xe40 │ │ │ │ - orreq r3, r0, #244, 28 @ 0xf40 │ │ │ │ - cmppeq ip, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmppeq ip, #176, 24 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ + cmppeq ip, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + orreq r3, r0, #200, 28 @ 0xc80 │ │ │ │ + orreq r3, r0, #188, 28 @ 0xbc0 │ │ │ │ + orreq r3, r0, #204, 28 @ 0xcc0 │ │ │ │ + cmppeq ip, #88, 30 @ p-variant is OBSOLETE @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45ac44 <__cxa_atexit@plt+0x444534> │ │ │ │ - ldr r2, [pc, #40] @ 45ac4c <__cxa_atexit@plt+0x44453c> │ │ │ │ + bhi 45ac6c <__cxa_atexit@plt+0x44455c> │ │ │ │ + ldr r2, [pc, #40] @ 45ac74 <__cxa_atexit@plt+0x444564> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45ac50 <__cxa_atexit@plt+0x444540> │ │ │ │ + ldr r1, [pc, #32] @ 45ac78 <__cxa_atexit@plt+0x444568> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r2, r0, #224, 24 @ 0xe000 │ │ │ │ + orreq r2, r0, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ac88 <__cxa_atexit@plt+0x444578> │ │ │ │ - ldr r2, [pc, #28] @ 45ac94 <__cxa_atexit@plt+0x444584> │ │ │ │ + bcc 45acb0 <__cxa_atexit@plt+0x4445a0> │ │ │ │ + ldr r2, [pc, #28] @ 45acbc <__cxa_atexit@plt+0x4445ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r3, r0, #36, 28 @ 0x240 │ │ │ │ - cmppeq ip, #36, 30 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r3, r0, #252, 26 @ 0x3f00 │ │ │ │ + cmppeq ip, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45acf0 <__cxa_atexit@plt+0x4445e0> │ │ │ │ - ldr r3, [pc, #60] @ 45acf8 <__cxa_atexit@plt+0x4445e8> │ │ │ │ + bhi 45ad18 <__cxa_atexit@plt+0x444608> │ │ │ │ + ldr r3, [pc, #60] @ 45ad20 <__cxa_atexit@plt+0x444610> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45ace4 <__cxa_atexit@plt+0x4445d4> │ │ │ │ + beq 45ad0c <__cxa_atexit@plt+0x4445fc> │ │ │ │ mov r7, r8 │ │ │ │ - b 45ad08 <__cxa_atexit@plt+0x4445f8> │ │ │ │ + b 45ad30 <__cxa_atexit@plt+0x444620> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq ip, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ + cmppeq ip, #156, 28 @ p-variant is OBSOLETE @ 0x9c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45ade4 <__cxa_atexit@plt+0x4446d4> │ │ │ │ + ldr r7, [pc, #208] @ 45ae0c <__cxa_atexit@plt+0x4446fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45adb8 <__cxa_atexit@plt+0x4446a8> │ │ │ │ - ldr r0, [pc, #184] @ 45ade8 <__cxa_atexit@plt+0x4446d8> │ │ │ │ + beq 45ade0 <__cxa_atexit@plt+0x4446d0> │ │ │ │ + ldr r0, [pc, #184] @ 45ae10 <__cxa_atexit@plt+0x444700> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45adc4 <__cxa_atexit@plt+0x4446b4> │ │ │ │ + beq 45adec <__cxa_atexit@plt+0x4446dc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45add0 <__cxa_atexit@plt+0x4446c0> │ │ │ │ - ldr r2, [pc, #132] @ 45adec <__cxa_atexit@plt+0x4446dc> │ │ │ │ + bcc 45adf8 <__cxa_atexit@plt+0x4446e8> │ │ │ │ + ldr r2, [pc, #132] @ 45ae14 <__cxa_atexit@plt+0x444704> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45adf0 <__cxa_atexit@plt+0x4446e0> │ │ │ │ + ldr r0, [pc, #128] @ 45ae18 <__cxa_atexit@plt+0x444708> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45adf4 <__cxa_atexit@plt+0x4446e4> │ │ │ │ + ldr r6, [pc, #116] @ 45ae1c <__cxa_atexit@plt+0x44470c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45adf8 <__cxa_atexit@plt+0x4446e8> │ │ │ │ + ldr r6, [pc, #104] @ 45ae20 <__cxa_atexit@plt+0x444710> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45adfc <__cxa_atexit@plt+0x4446ec> │ │ │ │ + ldr r8, [pc, #76] @ 45ae24 <__cxa_atexit@plt+0x444714> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - orreq r2, r0, #8, 26 @ 0x200 │ │ │ │ - orreq r3, r0, #40, 26 @ 0xa00 │ │ │ │ - orreq r3, r0, #28, 26 @ 0x700 │ │ │ │ - orreq r3, r0, #120, 18 @ 0x1e0000 │ │ │ │ - cmppeq ip, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ + orreq r2, r0, #224, 24 @ 0xe000 │ │ │ │ + orreq r3, r0, #0, 26 │ │ │ │ + orreq r3, r0, #244, 24 @ 0xf400 │ │ │ │ + orreq r3, r0, #80, 18 @ 0x140000 │ │ │ │ + cmppeq ip, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45aec4 <__cxa_atexit@plt+0x4447b4> │ │ │ │ + ldr r1, [pc, #172] @ 45aeec <__cxa_atexit@plt+0x4447dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45aea4 <__cxa_atexit@plt+0x444794> │ │ │ │ + beq 45aecc <__cxa_atexit@plt+0x4447bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45aeb0 <__cxa_atexit@plt+0x4447a0> │ │ │ │ - ldr r2, [pc, #120] @ 45aec8 <__cxa_atexit@plt+0x4447b8> │ │ │ │ + bcc 45aed8 <__cxa_atexit@plt+0x4447c8> │ │ │ │ + ldr r2, [pc, #120] @ 45aef0 <__cxa_atexit@plt+0x4447e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45aecc <__cxa_atexit@plt+0x4447bc> │ │ │ │ + ldr r1, [pc, #116] @ 45aef4 <__cxa_atexit@plt+0x4447e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45aed0 <__cxa_atexit@plt+0x4447c0> │ │ │ │ + ldr r1, [pc, #108] @ 45aef8 <__cxa_atexit@plt+0x4447e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45aed4 <__cxa_atexit@plt+0x4447c4> │ │ │ │ + ldr r1, [pc, #96] @ 45aefc <__cxa_atexit@plt+0x4447ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45aed8 <__cxa_atexit@plt+0x4447c8> │ │ │ │ + ldr r8, [pc, #60] @ 45af00 <__cxa_atexit@plt+0x4447f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - orreq r2, r0, #32, 24 @ 0x2000 │ │ │ │ - orreq r3, r0, #72, 24 @ 0x4800 │ │ │ │ - orreq r3, r0, #52, 24 @ 0x3400 │ │ │ │ - orreq r3, r0, #140, 16 @ 0x8c0000 │ │ │ │ - cmppeq ip, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ + orreq r2, r0, #248, 22 @ 0x3e000 │ │ │ │ + orreq r3, r0, #32, 24 @ 0x2000 │ │ │ │ + orreq r3, r0, #12, 24 @ 0xc00 │ │ │ │ + orreq r3, r0, #100, 16 @ 0x640000 │ │ │ │ + cmppeq ip, #188, 24 @ p-variant is OBSOLETE @ 0xbc00 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45af54 <__cxa_atexit@plt+0x444844> │ │ │ │ - ldr r2, [pc, #92] @ 45af60 <__cxa_atexit@plt+0x444850> │ │ │ │ + bcc 45af7c <__cxa_atexit@plt+0x44486c> │ │ │ │ + ldr r2, [pc, #92] @ 45af88 <__cxa_atexit@plt+0x444878> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45af64 <__cxa_atexit@plt+0x444854> │ │ │ │ + ldr r1, [pc, #88] @ 45af8c <__cxa_atexit@plt+0x44487c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45af68 <__cxa_atexit@plt+0x444858> │ │ │ │ + ldr r1, [pc, #80] @ 45af90 <__cxa_atexit@plt+0x444880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45af6c <__cxa_atexit@plt+0x44485c> │ │ │ │ + ldr r1, [pc, #68] @ 45af94 <__cxa_atexit@plt+0x444884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45af70 <__cxa_atexit@plt+0x444860> │ │ │ │ + ldr r8, [pc, #32] @ 45af98 <__cxa_atexit@plt+0x444888> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r2, r0, #108, 22 @ 0x1b000 │ │ │ │ - orreq r3, r0, #148, 22 @ 0x25000 │ │ │ │ - orreq r3, r0, #128, 22 @ 0x20000 │ │ │ │ - orreq r3, r0, #216, 14 @ 0x3600000 │ │ │ │ - cmppeq ip, #60, 24 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + orreq r2, r0, #68, 22 @ 0x11000 │ │ │ │ + orreq r3, r0, #108, 22 @ 0x1b000 │ │ │ │ + orreq r3, r0, #88, 22 @ 0x16000 │ │ │ │ + orreq r3, r0, #176, 14 @ 0x2c00000 │ │ │ │ + cmppeq ip, #20, 24 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45af98 <__cxa_atexit@plt+0x444888> │ │ │ │ + bne 45afc0 <__cxa_atexit@plt+0x4448b0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #140] @ 45b02c <__cxa_atexit@plt+0x44491c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #140] @ 45b054 <__cxa_atexit@plt+0x444944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b014 <__cxa_atexit@plt+0x444904> │ │ │ │ + beq 45b03c <__cxa_atexit@plt+0x44492c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45b01c <__cxa_atexit@plt+0x44490c> │ │ │ │ - ldr lr, [pc, #104] @ 45b030 <__cxa_atexit@plt+0x444920> │ │ │ │ + bcc 45b044 <__cxa_atexit@plt+0x444934> │ │ │ │ + ldr lr, [pc, #104] @ 45b058 <__cxa_atexit@plt+0x444948> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #100] @ 45b034 <__cxa_atexit@plt+0x444924> │ │ │ │ + ldr r8, [pc, #100] @ 45b05c <__cxa_atexit@plt+0x44494c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #92] @ 45b038 <__cxa_atexit@plt+0x444928> │ │ │ │ + ldr r1, [pc, #92] @ 45b060 <__cxa_atexit@plt+0x444950> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #193 @ 0xc1 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r3, #7 │ │ │ │ - ldr r8, [pc, #56] @ 45b03c <__cxa_atexit@plt+0x44492c> │ │ │ │ + ldr r8, [pc, #56] @ 45b064 <__cxa_atexit@plt+0x444954> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 45b040 <__cxa_atexit@plt+0x444930> │ │ │ │ + ldr r9, [pc, #52] @ 45b068 <__cxa_atexit@plt+0x444958> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r3, r0, #208, 20 @ 0xd0000 │ │ │ │ - orreq r2, r0, #144, 18 @ 0x240000 │ │ │ │ - orreq r3, r0, #36, 14 @ 0x900000 │ │ │ │ - orreq r3, r0, #44, 14 @ 0xb00000 │ │ │ │ - cmppeq ip, #116, 18 @ p-variant is OBSOLETE @ 0x1d0000 │ │ │ │ + orreq r3, r0, #168, 20 @ 0xa8000 │ │ │ │ + orreq r2, r0, #104, 18 @ 0x1a0000 │ │ │ │ + orreq r3, r0, #252, 12 @ 0xfc00000 │ │ │ │ + orreq r3, r0, #4, 14 @ 0x100000 │ │ │ │ + cmppeq ip, #76, 18 @ p-variant is OBSOLETE @ 0x130000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b0b4 <__cxa_atexit@plt+0x4449a4> │ │ │ │ - ldr lr, [pc, #84] @ 45b0c0 <__cxa_atexit@plt+0x4449b0> │ │ │ │ + bcc 45b0dc <__cxa_atexit@plt+0x4449cc> │ │ │ │ + ldr lr, [pc, #84] @ 45b0e8 <__cxa_atexit@plt+0x4449d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 45b0c4 <__cxa_atexit@plt+0x4449b4> │ │ │ │ + ldr r8, [pc, #80] @ 45b0ec <__cxa_atexit@plt+0x4449dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #72] @ 45b0c8 <__cxa_atexit@plt+0x4449b8> │ │ │ │ + ldr r1, [pc, #72] @ 45b0f0 <__cxa_atexit@plt+0x4449e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #193 @ 0xc1 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 45b0cc <__cxa_atexit@plt+0x4449bc> │ │ │ │ + ldr r8, [pc, #36] @ 45b0f4 <__cxa_atexit@plt+0x4449e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 45b0d0 <__cxa_atexit@plt+0x4449c0> │ │ │ │ + ldr r9, [pc, #32] @ 45b0f8 <__cxa_atexit@plt+0x4449e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r3, r0, #44, 20 @ 0x2c000 │ │ │ │ - orreq r2, r0, #236, 16 @ 0xec0000 │ │ │ │ - orreq r3, r0, #128, 12 @ 0x8000000 │ │ │ │ - orreq r3, r0, #136, 12 @ 0x8800000 │ │ │ │ + orreq r3, r0, #4, 20 @ 0x4000 │ │ │ │ + orreq r2, r0, #196, 16 @ 0xc40000 │ │ │ │ + orreq r3, r0, #88, 12 @ 0x5800000 │ │ │ │ + orreq r3, r0, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b10c <__cxa_atexit@plt+0x4449fc> │ │ │ │ - ldr r2, [pc, #32] @ 45b118 <__cxa_atexit@plt+0x444a08> │ │ │ │ + bcc 45b134 <__cxa_atexit@plt+0x444a24> │ │ │ │ + ldr r2, [pc, #32] @ 45b140 <__cxa_atexit@plt+0x444a30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r2, r0, #20, 18 @ 0x50000 │ │ │ │ - cmppeq ip, #104, 20 @ p-variant is OBSOLETE @ 0x68000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r2, r0, #236, 16 @ 0xec0000 │ │ │ │ + cmppeq ip, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45b15c <__cxa_atexit@plt+0x444a4c> │ │ │ │ - ldr r2, [pc, #40] @ 45b164 <__cxa_atexit@plt+0x444a54> │ │ │ │ + bhi 45b184 <__cxa_atexit@plt+0x444a74> │ │ │ │ + ldr r2, [pc, #40] @ 45b18c <__cxa_atexit@plt+0x444a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45b168 <__cxa_atexit@plt+0x444a58> │ │ │ │ + ldr r1, [pc, #32] @ 45b190 <__cxa_atexit@plt+0x444a80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r2, r0, #200, 14 @ 0x3200000 │ │ │ │ + orreq r2, r0, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b1a0 <__cxa_atexit@plt+0x444a90> │ │ │ │ - ldr r2, [pc, #28] @ 45b1ac <__cxa_atexit@plt+0x444a9c> │ │ │ │ + bcc 45b1c8 <__cxa_atexit@plt+0x444ab8> │ │ │ │ + ldr r2, [pc, #28] @ 45b1d4 <__cxa_atexit@plt+0x444ac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r3, r0, #12, 18 @ 0x30000 │ │ │ │ - cmppeq ip, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r3, r0, #228, 16 @ 0xe40000 │ │ │ │ + cmppeq ip, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45b208 <__cxa_atexit@plt+0x444af8> │ │ │ │ - ldr r3, [pc, #60] @ 45b210 <__cxa_atexit@plt+0x444b00> │ │ │ │ + bhi 45b230 <__cxa_atexit@plt+0x444b20> │ │ │ │ + ldr r3, [pc, #60] @ 45b238 <__cxa_atexit@plt+0x444b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45b1fc <__cxa_atexit@plt+0x444aec> │ │ │ │ + beq 45b224 <__cxa_atexit@plt+0x444b14> │ │ │ │ mov r7, r8 │ │ │ │ - b 45b220 <__cxa_atexit@plt+0x444b10> │ │ │ │ + b 45b248 <__cxa_atexit@plt+0x444b38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq ip, #96, 18 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ + cmppeq ip, #56, 18 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45b2fc <__cxa_atexit@plt+0x444bec> │ │ │ │ + ldr r7, [pc, #208] @ 45b324 <__cxa_atexit@plt+0x444c14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45b2d0 <__cxa_atexit@plt+0x444bc0> │ │ │ │ - ldr r0, [pc, #184] @ 45b300 <__cxa_atexit@plt+0x444bf0> │ │ │ │ + beq 45b2f8 <__cxa_atexit@plt+0x444be8> │ │ │ │ + ldr r0, [pc, #184] @ 45b328 <__cxa_atexit@plt+0x444c18> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b2dc <__cxa_atexit@plt+0x444bcc> │ │ │ │ + beq 45b304 <__cxa_atexit@plt+0x444bf4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45b2e8 <__cxa_atexit@plt+0x444bd8> │ │ │ │ - ldr r2, [pc, #132] @ 45b304 <__cxa_atexit@plt+0x444bf4> │ │ │ │ + bcc 45b310 <__cxa_atexit@plt+0x444c00> │ │ │ │ + ldr r2, [pc, #132] @ 45b32c <__cxa_atexit@plt+0x444c1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45b308 <__cxa_atexit@plt+0x444bf8> │ │ │ │ + ldr r0, [pc, #128] @ 45b330 <__cxa_atexit@plt+0x444c20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45b30c <__cxa_atexit@plt+0x444bfc> │ │ │ │ + ldr r6, [pc, #116] @ 45b334 <__cxa_atexit@plt+0x444c24> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45b310 <__cxa_atexit@plt+0x444c00> │ │ │ │ + ldr r6, [pc, #104] @ 45b338 <__cxa_atexit@plt+0x444c28> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45b314 <__cxa_atexit@plt+0x444c04> │ │ │ │ + ldr r8, [pc, #76] @ 45b33c <__cxa_atexit@plt+0x444c2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - orreq r2, r0, #240, 14 @ 0x3c00000 │ │ │ │ - orreq r3, r0, #16, 16 @ 0x100000 │ │ │ │ - orreq r3, r0, #4, 16 @ 0x40000 │ │ │ │ - orreq r3, r0, #96, 8 @ 0x60000000 │ │ │ │ - cmppeq ip, #92, 16 @ p-variant is OBSOLETE @ 0x5c0000 │ │ │ │ + orreq r2, r0, #200, 14 @ 0x3200000 │ │ │ │ + orreq r3, r0, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r3, r0, #220, 14 @ 0x3700000 │ │ │ │ + orreq r3, r0, #56, 8 @ 0x38000000 │ │ │ │ + cmppeq ip, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45b3dc <__cxa_atexit@plt+0x444ccc> │ │ │ │ + ldr r1, [pc, #172] @ 45b404 <__cxa_atexit@plt+0x444cf4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b3bc <__cxa_atexit@plt+0x444cac> │ │ │ │ + beq 45b3e4 <__cxa_atexit@plt+0x444cd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45b3c8 <__cxa_atexit@plt+0x444cb8> │ │ │ │ - ldr r2, [pc, #120] @ 45b3e0 <__cxa_atexit@plt+0x444cd0> │ │ │ │ + bcc 45b3f0 <__cxa_atexit@plt+0x444ce0> │ │ │ │ + ldr r2, [pc, #120] @ 45b408 <__cxa_atexit@plt+0x444cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45b3e4 <__cxa_atexit@plt+0x444cd4> │ │ │ │ + ldr r1, [pc, #116] @ 45b40c <__cxa_atexit@plt+0x444cfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45b3e8 <__cxa_atexit@plt+0x444cd8> │ │ │ │ + ldr r1, [pc, #108] @ 45b410 <__cxa_atexit@plt+0x444d00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45b3ec <__cxa_atexit@plt+0x444cdc> │ │ │ │ + ldr r1, [pc, #96] @ 45b414 <__cxa_atexit@plt+0x444d04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45b3f0 <__cxa_atexit@plt+0x444ce0> │ │ │ │ + ldr r8, [pc, #60] @ 45b418 <__cxa_atexit@plt+0x444d08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - orreq r2, r0, #8, 14 @ 0x200000 │ │ │ │ - orreq r3, r0, #48, 14 @ 0xc00000 │ │ │ │ - orreq r3, r0, #28, 14 @ 0x700000 │ │ │ │ - orreq r3, r0, #116, 6 @ 0xd0000001 │ │ │ │ - cmppeq ip, #128, 14 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ + orreq r2, r0, #224, 12 @ 0xe000000 │ │ │ │ + orreq r3, r0, #8, 14 @ 0x200000 │ │ │ │ + orreq r3, r0, #244, 12 @ 0xf400000 │ │ │ │ + orreq r3, r0, #76, 6 @ 0x30000001 │ │ │ │ + cmppeq ip, #88, 14 @ p-variant is OBSOLETE @ 0x1600000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b46c <__cxa_atexit@plt+0x444d5c> │ │ │ │ - ldr r2, [pc, #92] @ 45b478 <__cxa_atexit@plt+0x444d68> │ │ │ │ + bcc 45b494 <__cxa_atexit@plt+0x444d84> │ │ │ │ + ldr r2, [pc, #92] @ 45b4a0 <__cxa_atexit@plt+0x444d90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45b47c <__cxa_atexit@plt+0x444d6c> │ │ │ │ + ldr r1, [pc, #88] @ 45b4a4 <__cxa_atexit@plt+0x444d94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45b480 <__cxa_atexit@plt+0x444d70> │ │ │ │ + ldr r1, [pc, #80] @ 45b4a8 <__cxa_atexit@plt+0x444d98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45b484 <__cxa_atexit@plt+0x444d74> │ │ │ │ + ldr r1, [pc, #68] @ 45b4ac <__cxa_atexit@plt+0x444d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45b488 <__cxa_atexit@plt+0x444d78> │ │ │ │ + ldr r8, [pc, #32] @ 45b4b0 <__cxa_atexit@plt+0x444da0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r2, r0, #84, 12 @ 0x5400000 │ │ │ │ - orreq r3, r0, #124, 12 @ 0x7c00000 │ │ │ │ - orreq r3, r0, #104, 12 @ 0x6800000 │ │ │ │ - orreq r3, r0, #192, 4 │ │ │ │ - cmppeq ip, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + orreq r2, r0, #44, 12 @ 0x2c00000 │ │ │ │ + orreq r3, r0, #84, 12 @ 0x5400000 │ │ │ │ + orreq r3, r0, #64, 12 @ 0x4000000 │ │ │ │ + orreq r3, r0, #152, 4 @ 0x80000009 │ │ │ │ + cmppeq ip, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45b4b0 <__cxa_atexit@plt+0x444da0> │ │ │ │ + bne 45b4d8 <__cxa_atexit@plt+0x444dc8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #108] @ 45b524 <__cxa_atexit@plt+0x444e14> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #108] @ 45b54c <__cxa_atexit@plt+0x444e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 45b510 <__cxa_atexit@plt+0x444e00> │ │ │ │ - ldr r3, [pc, #88] @ 45b528 <__cxa_atexit@plt+0x444e18> │ │ │ │ + beq 45b538 <__cxa_atexit@plt+0x444e28> │ │ │ │ + ldr r3, [pc, #88] @ 45b550 <__cxa_atexit@plt+0x444e40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b51c <__cxa_atexit@plt+0x444e0c> │ │ │ │ - ldr r2, [pc, #68] @ 45b52c <__cxa_atexit@plt+0x444e1c> │ │ │ │ + beq 45b544 <__cxa_atexit@plt+0x444e34> │ │ │ │ + ldr r2, [pc, #68] @ 45b554 <__cxa_atexit@plt+0x444e44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #40] @ 45b530 <__cxa_atexit@plt+0x444e20> │ │ │ │ + ldr r8, [pc, #40] @ 45b558 <__cxa_atexit@plt+0x444e48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq r3, r0, #32, 4 │ │ │ │ - cmppeq ip, #40, 8 @ p-variant is OBSOLETE @ 0x28000000 │ │ │ │ + orreq r3, r0, #248, 2 @ 0x3e │ │ │ │ + cmppeq ip, #0, 8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 45b594 <__cxa_atexit@plt+0x444e84> │ │ │ │ + ldr r3, [pc, #72] @ 45b5bc <__cxa_atexit@plt+0x444eac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b58c <__cxa_atexit@plt+0x444e7c> │ │ │ │ - ldr r2, [pc, #52] @ 45b598 <__cxa_atexit@plt+0x444e88> │ │ │ │ + beq 45b5b4 <__cxa_atexit@plt+0x444ea4> │ │ │ │ + ldr r2, [pc, #52] @ 45b5c0 <__cxa_atexit@plt+0x444eb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 45b59c <__cxa_atexit@plt+0x444e8c> │ │ │ │ + ldr r8, [pc, #24] @ 45b5c4 <__cxa_atexit@plt+0x444eb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r3, r0, #164, 2 @ 0x29 │ │ │ │ - cmppeq ip, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ + orreq r3, r0, #124, 2 │ │ │ │ + cmppeq ip, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 45b5dc <__cxa_atexit@plt+0x444ecc> │ │ │ │ + ldr r2, [pc, #40] @ 45b604 <__cxa_atexit@plt+0x444ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 45b5e0 <__cxa_atexit@plt+0x444ed0> │ │ │ │ + ldr r8, [pc, #12] @ 45b608 <__cxa_atexit@plt+0x444ef8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r3, r0, #84, 2 │ │ │ │ - cmppeq ip, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + orreq r3, r0, #44, 2 │ │ │ │ + cmppeq ip, #68, 6 @ p-variant is OBSOLETE @ 0x10000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 45b614 <__cxa_atexit@plt+0x444f04> │ │ │ │ + ldr r3, [pc, #24] @ 45b63c <__cxa_atexit@plt+0x444f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 45b618 <__cxa_atexit@plt+0x444f08> │ │ │ │ + ldr r8, [pc, #8] @ 45b640 <__cxa_atexit@plt+0x444f30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r3, r0, #40, 2 │ │ │ │ + orreq r3, r0, #0, 2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 45b670 <__cxa_atexit@plt+0x444f60> │ │ │ │ + ldr r3, [pc, #68] @ 45b698 <__cxa_atexit@plt+0x444f88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45b664 <__cxa_atexit@plt+0x444f54> │ │ │ │ - ldr r7, [pc, #40] @ 45b674 <__cxa_atexit@plt+0x444f64> │ │ │ │ + beq 45b68c <__cxa_atexit@plt+0x444f7c> │ │ │ │ + ldr r7, [pc, #40] @ 45b69c <__cxa_atexit@plt+0x444f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 45b678 <__cxa_atexit@plt+0x444f68> │ │ │ │ + ldr r3, [pc, #32] @ 45b6a0 <__cxa_atexit@plt+0x444f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r2, r0, #20, 6 @ 0x50000000 │ │ │ │ + orreq r2, r0, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #24] @ 45b6a8 <__cxa_atexit@plt+0x444f98> │ │ │ │ + ldr r7, [pc, #24] @ 45b6d0 <__cxa_atexit@plt+0x444fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 45b6ac <__cxa_atexit@plt+0x444f9c> │ │ │ │ + ldr r3, [pc, #16] @ 45b6d4 <__cxa_atexit@plt+0x444fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r2, r0, #208, 4 │ │ │ │ + orreq r2, r0, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b6f0 <__cxa_atexit@plt+0x444fe0> │ │ │ │ + bcc 45b718 <__cxa_atexit@plt+0x445008> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 45b6fc <__cxa_atexit@plt+0x444fec> │ │ │ │ + ldr r2, [pc, #36] @ 45b724 <__cxa_atexit@plt+0x445014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r0, #52, 6 @ 0xd0000000 │ │ │ │ - cmppeq ip, #236, 8 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r0, #12, 6 @ 0x30000000 │ │ │ │ + cmppeq ip, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45b7a8 <__cxa_atexit@plt+0x445098> │ │ │ │ - ldr r3, [pc, #148] @ 45b7b8 <__cxa_atexit@plt+0x4450a8> │ │ │ │ + bhi 45b7d0 <__cxa_atexit@plt+0x4450c0> │ │ │ │ + ldr r3, [pc, #148] @ 45b7e0 <__cxa_atexit@plt+0x4450d0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 45b760 <__cxa_atexit@plt+0x445050> │ │ │ │ + beq 45b788 <__cxa_atexit@plt+0x445078> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 45b770 <__cxa_atexit@plt+0x445060> │ │ │ │ - ldr r2, [pc, #128] @ 45b7c8 <__cxa_atexit@plt+0x4450b8> │ │ │ │ + bne 45b798 <__cxa_atexit@plt+0x445088> │ │ │ │ + ldr r2, [pc, #128] @ 45b7f0 <__cxa_atexit@plt+0x4450e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45b7a0 <__cxa_atexit@plt+0x445090> │ │ │ │ - ldr r3, [pc, #112] @ 45b7cc <__cxa_atexit@plt+0x4450bc> │ │ │ │ + beq 45b7c8 <__cxa_atexit@plt+0x4450b8> │ │ │ │ + ldr r3, [pc, #112] @ 45b7f4 <__cxa_atexit@plt+0x4450e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45b78c <__cxa_atexit@plt+0x44507c> │ │ │ │ + b 45b7b4 <__cxa_atexit@plt+0x4450a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 45b7bc <__cxa_atexit@plt+0x4450ac> │ │ │ │ + ldr r2, [pc, #68] @ 45b7e4 <__cxa_atexit@plt+0x4450d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45b7a0 <__cxa_atexit@plt+0x445090> │ │ │ │ - ldr r3, [pc, #52] @ 45b7c0 <__cxa_atexit@plt+0x4450b0> │ │ │ │ + beq 45b7c8 <__cxa_atexit@plt+0x4450b8> │ │ │ │ + ldr r3, [pc, #52] @ 45b7e8 <__cxa_atexit@plt+0x4450d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 45b7c4 <__cxa_atexit@plt+0x4450b4> │ │ │ │ + ldr r8, [pc, #44] @ 45b7ec <__cxa_atexit@plt+0x4450dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 45b7d0 <__cxa_atexit@plt+0x4450c0> │ │ │ │ + ldr r7, [pc, #32] @ 45b7f8 <__cxa_atexit@plt+0x4450e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - orreq r2, r0, #160, 30 @ 0x280 │ │ │ │ + orreq r2, r0, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmppeq ip, #88, 8 @ p-variant is OBSOLETE @ 0x58000000 │ │ │ │ - cmppeq ip, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmppeq ip, #48, 8 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + cmppeq ip, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45b818 <__cxa_atexit@plt+0x445108> │ │ │ │ - ldr r3, [pc, #92] @ 45b85c <__cxa_atexit@plt+0x44514c> │ │ │ │ + bne 45b840 <__cxa_atexit@plt+0x445130> │ │ │ │ + ldr r3, [pc, #92] @ 45b884 <__cxa_atexit@plt+0x445174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45b848 <__cxa_atexit@plt+0x445138> │ │ │ │ - ldr r3, [pc, #76] @ 45b860 <__cxa_atexit@plt+0x445150> │ │ │ │ + beq 45b870 <__cxa_atexit@plt+0x445160> │ │ │ │ + ldr r3, [pc, #76] @ 45b888 <__cxa_atexit@plt+0x445178> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45b834 <__cxa_atexit@plt+0x445124> │ │ │ │ - ldr r3, [pc, #48] @ 45b850 <__cxa_atexit@plt+0x445140> │ │ │ │ + b 45b85c <__cxa_atexit@plt+0x44514c> │ │ │ │ + ldr r3, [pc, #48] @ 45b878 <__cxa_atexit@plt+0x445168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45b848 <__cxa_atexit@plt+0x445138> │ │ │ │ - ldr r3, [pc, #32] @ 45b854 <__cxa_atexit@plt+0x445144> │ │ │ │ + beq 45b870 <__cxa_atexit@plt+0x445160> │ │ │ │ + ldr r3, [pc, #32] @ 45b87c <__cxa_atexit@plt+0x44516c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 45b858 <__cxa_atexit@plt+0x445148> │ │ │ │ + ldr r8, [pc, #24] @ 45b880 <__cxa_atexit@plt+0x445170> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - orreq r2, r0, #248, 28 @ 0xf80 │ │ │ │ + orreq r2, r0, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq ip, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ + cmppeq ip, #20, 6 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45b88c <__cxa_atexit@plt+0x44517c> │ │ │ │ + ldr r3, [pc, #20] @ 45b8b4 <__cxa_atexit@plt+0x4451a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45b890 <__cxa_atexit@plt+0x445180> │ │ │ │ + ldr r8, [pc, #12] @ 45b8b8 <__cxa_atexit@plt+0x4451a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r2, r0, #180, 28 @ 0xb40 │ │ │ │ - cmppeq ip, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ + orreq r2, r0, #140, 28 @ 0x8c0 │ │ │ │ + cmppeq ip, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45b8b8 <__cxa_atexit@plt+0x4451a8> │ │ │ │ + bne 45b8e0 <__cxa_atexit@plt+0x4451d0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45b928 <__cxa_atexit@plt+0x445218> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45b950 <__cxa_atexit@plt+0x445240> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45b910 <__cxa_atexit@plt+0x445200> │ │ │ │ + beq 45b938 <__cxa_atexit@plt+0x445228> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45b918 <__cxa_atexit@plt+0x445208> │ │ │ │ - ldr r2, [pc, #68] @ 45b92c <__cxa_atexit@plt+0x44521c> │ │ │ │ + bcc 45b940 <__cxa_atexit@plt+0x445230> │ │ │ │ + ldr r2, [pc, #68] @ 45b954 <__cxa_atexit@plt+0x445244> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45b930 <__cxa_atexit@plt+0x445220> │ │ │ │ + ldr r1, [pc, #64] @ 45b958 <__cxa_atexit@plt+0x445248> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - cmppeq ip, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ + cmppeq ip, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b980 <__cxa_atexit@plt+0x445270> │ │ │ │ - ldr r2, [pc, #48] @ 45b98c <__cxa_atexit@plt+0x44527c> │ │ │ │ + bcc 45b9a8 <__cxa_atexit@plt+0x445298> │ │ │ │ + ldr r2, [pc, #48] @ 45b9b4 <__cxa_atexit@plt+0x4452a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45b990 <__cxa_atexit@plt+0x445280> │ │ │ │ + ldr r1, [pc, #44] @ 45b9b8 <__cxa_atexit@plt+0x4452a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - cmppeq ip, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ + cmppeq ip, #36, 4 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45b9bc <__cxa_atexit@plt+0x4452ac> │ │ │ │ + ldr r3, [pc, #20] @ 45b9e4 <__cxa_atexit@plt+0x4452d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45b9c0 <__cxa_atexit@plt+0x4452b0> │ │ │ │ + ldr r8, [pc, #12] @ 45b9e8 <__cxa_atexit@plt+0x4452d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r2, r0, #132, 26 @ 0x2100 │ │ │ │ - cmppeq ip, #12, 4 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + orreq r2, r0, #92, 26 @ 0x1700 │ │ │ │ + cmppeq ip, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45b9e8 <__cxa_atexit@plt+0x4452d8> │ │ │ │ + bne 45ba10 <__cxa_atexit@plt+0x445300> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45ba58 <__cxa_atexit@plt+0x445348> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45ba80 <__cxa_atexit@plt+0x445370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45ba40 <__cxa_atexit@plt+0x445330> │ │ │ │ + beq 45ba68 <__cxa_atexit@plt+0x445358> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45ba48 <__cxa_atexit@plt+0x445338> │ │ │ │ - ldr r2, [pc, #68] @ 45ba5c <__cxa_atexit@plt+0x44534c> │ │ │ │ + bcc 45ba70 <__cxa_atexit@plt+0x445360> │ │ │ │ + ldr r2, [pc, #68] @ 45ba84 <__cxa_atexit@plt+0x445374> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45ba60 <__cxa_atexit@plt+0x445350> │ │ │ │ + ldr r1, [pc, #64] @ 45ba88 <__cxa_atexit@plt+0x445378> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ - cmppeq ip, #108, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, #68, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45bab0 <__cxa_atexit@plt+0x4453a0> │ │ │ │ - ldr r2, [pc, #48] @ 45babc <__cxa_atexit@plt+0x4453ac> │ │ │ │ + bcc 45bad8 <__cxa_atexit@plt+0x4453c8> │ │ │ │ + ldr r2, [pc, #48] @ 45bae4 <__cxa_atexit@plt+0x4453d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45bac0 <__cxa_atexit@plt+0x4453b0> │ │ │ │ + ldr r1, [pc, #44] @ 45bae8 <__cxa_atexit@plt+0x4453d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ - cmppeq ip, #60, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, #20, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45bb44 <__cxa_atexit@plt+0x445434> │ │ │ │ + bhi 45bb6c <__cxa_atexit@plt+0x44545c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45bb3c <__cxa_atexit@plt+0x44542c> │ │ │ │ - ldr r7, [pc, #116] @ 45bb6c <__cxa_atexit@plt+0x44545c> │ │ │ │ + beq 45bb64 <__cxa_atexit@plt+0x445454> │ │ │ │ + ldr r7, [pc, #116] @ 45bb94 <__cxa_atexit@plt+0x445484> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45bb70 <__cxa_atexit@plt+0x445460> │ │ │ │ + ldr r3, [pc, #112] @ 45bb98 <__cxa_atexit@plt+0x445488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45bb4c <__cxa_atexit@plt+0x44543c> │ │ │ │ - ldr r2, [pc, #80] @ 45bb78 <__cxa_atexit@plt+0x445468> │ │ │ │ + bcc 45bb74 <__cxa_atexit@plt+0x445464> │ │ │ │ + ldr r2, [pc, #80] @ 45bba0 <__cxa_atexit@plt+0x445490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 45bb74 <__cxa_atexit@plt+0x445464> │ │ │ │ + ldr r6, [pc, #32] @ 45bb9c <__cxa_atexit@plt+0x44548c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmppeq ip, #16, 2 @ p-variant is OBSOLETE │ │ │ │ - orreq r1, r0, #96, 28 @ 0x600 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmppeq ip, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ + orreq r1, r0, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r0, #84, 30 @ 0x150 │ │ │ │ + orreq r2, r0, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45bbb4 <__cxa_atexit@plt+0x4454a4> │ │ │ │ - ldr r2, [pc, #40] @ 45bbcc <__cxa_atexit@plt+0x4454bc> │ │ │ │ + bcc 45bbdc <__cxa_atexit@plt+0x4454cc> │ │ │ │ + ldr r2, [pc, #40] @ 45bbf4 <__cxa_atexit@plt+0x4454e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45bbd0 <__cxa_atexit@plt+0x4454c0> │ │ │ │ + ldr r3, [pc, #20] @ 45bbf8 <__cxa_atexit@plt+0x4454e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r0, #216, 28 @ 0xd80 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r0, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmppeq ip, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ + cmppeq ip, #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45bc38 <__cxa_atexit@plt+0x445528> │ │ │ │ + bhi 45bc60 <__cxa_atexit@plt+0x445550> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45bc30 <__cxa_atexit@plt+0x445520> │ │ │ │ - ldr r3, [pc, #56] @ 45bc40 <__cxa_atexit@plt+0x445530> │ │ │ │ + beq 45bc58 <__cxa_atexit@plt+0x445548> │ │ │ │ + ldr r3, [pc, #56] @ 45bc68 <__cxa_atexit@plt+0x445558> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45bc44 <__cxa_atexit@plt+0x445534> │ │ │ │ + ldr r7, [pc, #52] @ 45bc6c <__cxa_atexit@plt+0x44555c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45bc48 <__cxa_atexit@plt+0x445538> │ │ │ │ + ldr r3, [pc, #44] @ 45bc70 <__cxa_atexit@plt+0x445560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45bc4c <__cxa_atexit@plt+0x44553c> │ │ │ │ + ldr r0, [pc, #32] @ 45bc74 <__cxa_atexit@plt+0x445564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #72, 30 @ 0x120 │ │ │ │ - orreq r1, r0, #68, 26 @ 0x1100 │ │ │ │ - cmpeq ip, #44, 30 @ 0xb0 │ │ │ │ - cmpeq ip, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq ip, #32, 30 @ 0x80 │ │ │ │ + orreq r1, r0, #28, 26 @ 0x700 │ │ │ │ + cmpeq ip, #4, 30 │ │ │ │ + cmpeq ip, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45bc84 <__cxa_atexit@plt+0x445574> │ │ │ │ + ldr r2, [pc, #32] @ 45bcac <__cxa_atexit@plt+0x44559c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45bc88 <__cxa_atexit@plt+0x445578> │ │ │ │ + ldr r3, [pc, #28] @ 45bcb0 <__cxa_atexit@plt+0x4455a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45bc8c <__cxa_atexit@plt+0x44557c> │ │ │ │ + ldr r0, [pc, #16] @ 45bcb4 <__cxa_atexit@plt+0x4455a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #164, 30 @ 0x290 │ │ │ │ - cmpeq ip, #148, 30 @ 0x250 │ │ │ │ + cmpeq ip, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq ip, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45bcf0 <__cxa_atexit@plt+0x4455e0> │ │ │ │ - ldr r9, [pc, #72] @ 45bcfc <__cxa_atexit@plt+0x4455ec> │ │ │ │ + bcc 45bd18 <__cxa_atexit@plt+0x445608> │ │ │ │ + ldr r9, [pc, #72] @ 45bd24 <__cxa_atexit@plt+0x445614> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov lr, #0 │ │ │ │ mov r1, #8 │ │ │ │ mov r8, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov sl, #32 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1119601,83 +1119611,83 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r2, r0, #204, 26 @ 0x3300 │ │ │ │ - cmpeq ip, #56, 30 @ 0xe0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r2, r0, #164, 26 @ 0x2900 │ │ │ │ + cmpeq ip, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45bd64 <__cxa_atexit@plt+0x445654> │ │ │ │ + bhi 45bd8c <__cxa_atexit@plt+0x44567c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45bd5c <__cxa_atexit@plt+0x44564c> │ │ │ │ - ldr r3, [pc, #56] @ 45bd6c <__cxa_atexit@plt+0x44565c> │ │ │ │ + beq 45bd84 <__cxa_atexit@plt+0x445674> │ │ │ │ + ldr r3, [pc, #56] @ 45bd94 <__cxa_atexit@plt+0x445684> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45bd70 <__cxa_atexit@plt+0x445660> │ │ │ │ + ldr r7, [pc, #52] @ 45bd98 <__cxa_atexit@plt+0x445688> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45bd74 <__cxa_atexit@plt+0x445664> │ │ │ │ + ldr r3, [pc, #44] @ 45bd9c <__cxa_atexit@plt+0x44568c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45bd78 <__cxa_atexit@plt+0x445668> │ │ │ │ + ldr r0, [pc, #32] @ 45bda0 <__cxa_atexit@plt+0x445690> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #8, 28 @ 0x80 │ │ │ │ - orreq r1, r0, #24, 24 @ 0x1800 │ │ │ │ - cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ + cmpeq ip, #224, 26 @ 0x3800 │ │ │ │ + orreq r1, r0, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ + cmpeq ip, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45bdb0 <__cxa_atexit@plt+0x4456a0> │ │ │ │ + ldr r2, [pc, #32] @ 45bdd8 <__cxa_atexit@plt+0x4456c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45bdb4 <__cxa_atexit@plt+0x4456a4> │ │ │ │ + ldr r3, [pc, #28] @ 45bddc <__cxa_atexit@plt+0x4456cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45bdb8 <__cxa_atexit@plt+0x4456a8> │ │ │ │ + ldr r0, [pc, #16] @ 45bde0 <__cxa_atexit@plt+0x4456d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #152, 28 @ 0x980 │ │ │ │ - cmpeq ip, #136, 28 @ 0x880 │ │ │ │ + cmpeq ip, #112, 28 @ 0x700 │ │ │ │ + cmpeq ip, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45be44 <__cxa_atexit@plt+0x445734> │ │ │ │ - ldr lr, [pc, #112] @ 45be50 <__cxa_atexit@plt+0x445740> │ │ │ │ + bcc 45be6c <__cxa_atexit@plt+0x44575c> │ │ │ │ + ldr lr, [pc, #112] @ 45be78 <__cxa_atexit@plt+0x445768> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45be54 <__cxa_atexit@plt+0x445744> │ │ │ │ + ldr r9, [pc, #108] @ 45be7c <__cxa_atexit@plt+0x44576c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45be58 <__cxa_atexit@plt+0x445748> │ │ │ │ + ldr r8, [pc, #104] @ 45be80 <__cxa_atexit@plt+0x445770> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #175 @ 0xaf │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45be5c <__cxa_atexit@plt+0x44574c> │ │ │ │ + ldr r0, [pc, #88] @ 45be84 <__cxa_atexit@plt+0x445774> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45be60 <__cxa_atexit@plt+0x445750> │ │ │ │ + ldr r0, [pc, #80] @ 45be88 <__cxa_atexit@plt+0x445778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1119686,1091 +1119696,1091 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #124, 20 @ 0x7c000 │ │ │ │ - cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ - orreq r2, r0, #148, 24 @ 0x9400 │ │ │ │ - orreq r2, r0, #140, 24 @ 0x8c00 │ │ │ │ - orreq r2, r0, #124, 24 @ 0x7c00 │ │ │ │ - cmpeq ip, #32, 26 @ 0x800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #84, 20 @ 0x54000 │ │ │ │ + cmpeq ip, #88, 20 @ 0x58000 │ │ │ │ + orreq r2, r0, #108, 24 @ 0x6c00 │ │ │ │ + orreq r2, r0, #100, 24 @ 0x6400 │ │ │ │ + orreq r2, r0, #84, 24 @ 0x5400 │ │ │ │ + cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45bea4 <__cxa_atexit@plt+0x445794> │ │ │ │ - ldr r2, [pc, #40] @ 45beac <__cxa_atexit@plt+0x44579c> │ │ │ │ + bhi 45becc <__cxa_atexit@plt+0x4457bc> │ │ │ │ + ldr r2, [pc, #40] @ 45bed4 <__cxa_atexit@plt+0x4457c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45beb0 <__cxa_atexit@plt+0x4457a0> │ │ │ │ + ldr r1, [pc, #32] @ 45bed8 <__cxa_atexit@plt+0x4457c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r1, r0, #128, 20 @ 0x80000 │ │ │ │ + orreq r1, r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45bee8 <__cxa_atexit@plt+0x4457d8> │ │ │ │ - ldr r2, [pc, #28] @ 45bef4 <__cxa_atexit@plt+0x4457e4> │ │ │ │ + bcc 45bf10 <__cxa_atexit@plt+0x445800> │ │ │ │ + ldr r2, [pc, #28] @ 45bf1c <__cxa_atexit@plt+0x44580c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r2, r0, #196, 22 @ 0x31000 │ │ │ │ - cmpeq ip, #196, 24 @ 0xc400 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r2, r0, #156, 22 @ 0x27000 │ │ │ │ + cmpeq ip, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45bf50 <__cxa_atexit@plt+0x445840> │ │ │ │ - ldr r3, [pc, #60] @ 45bf58 <__cxa_atexit@plt+0x445848> │ │ │ │ + bhi 45bf78 <__cxa_atexit@plt+0x445868> │ │ │ │ + ldr r3, [pc, #60] @ 45bf80 <__cxa_atexit@plt+0x445870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45bf44 <__cxa_atexit@plt+0x445834> │ │ │ │ + beq 45bf6c <__cxa_atexit@plt+0x44585c> │ │ │ │ mov r7, r8 │ │ │ │ - b 45bf68 <__cxa_atexit@plt+0x445858> │ │ │ │ + b 45bf90 <__cxa_atexit@plt+0x445880> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ + cmpeq ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45c044 <__cxa_atexit@plt+0x445934> │ │ │ │ + ldr r7, [pc, #208] @ 45c06c <__cxa_atexit@plt+0x44595c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45c018 <__cxa_atexit@plt+0x445908> │ │ │ │ - ldr r0, [pc, #184] @ 45c048 <__cxa_atexit@plt+0x445938> │ │ │ │ + beq 45c040 <__cxa_atexit@plt+0x445930> │ │ │ │ + ldr r0, [pc, #184] @ 45c070 <__cxa_atexit@plt+0x445960> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c024 <__cxa_atexit@plt+0x445914> │ │ │ │ + beq 45c04c <__cxa_atexit@plt+0x44593c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45c030 <__cxa_atexit@plt+0x445920> │ │ │ │ - ldr r2, [pc, #132] @ 45c04c <__cxa_atexit@plt+0x44593c> │ │ │ │ + bcc 45c058 <__cxa_atexit@plt+0x445948> │ │ │ │ + ldr r2, [pc, #132] @ 45c074 <__cxa_atexit@plt+0x445964> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45c050 <__cxa_atexit@plt+0x445940> │ │ │ │ + ldr r0, [pc, #128] @ 45c078 <__cxa_atexit@plt+0x445968> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45c054 <__cxa_atexit@plt+0x445944> │ │ │ │ + ldr r6, [pc, #116] @ 45c07c <__cxa_atexit@plt+0x44596c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45c058 <__cxa_atexit@plt+0x445948> │ │ │ │ + ldr r6, [pc, #104] @ 45c080 <__cxa_atexit@plt+0x445970> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45c05c <__cxa_atexit@plt+0x44594c> │ │ │ │ + ldr r8, [pc, #76] @ 45c084 <__cxa_atexit@plt+0x445974> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - orreq r1, r0, #168, 20 @ 0xa8000 │ │ │ │ - orreq r2, r0, #200, 20 @ 0xc8000 │ │ │ │ - orreq r2, r0, #192, 20 @ 0xc0000 │ │ │ │ - orreq r2, r0, #24, 14 @ 0x600000 │ │ │ │ - cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ + orreq r1, r0, #128, 20 @ 0x80000 │ │ │ │ + orreq r2, r0, #160, 20 @ 0xa0000 │ │ │ │ + orreq r2, r0, #152, 20 @ 0x98000 │ │ │ │ + orreq r2, r0, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45c124 <__cxa_atexit@plt+0x445a14> │ │ │ │ + ldr r1, [pc, #172] @ 45c14c <__cxa_atexit@plt+0x445a3c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c104 <__cxa_atexit@plt+0x4459f4> │ │ │ │ + beq 45c12c <__cxa_atexit@plt+0x445a1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45c110 <__cxa_atexit@plt+0x445a00> │ │ │ │ - ldr r2, [pc, #120] @ 45c128 <__cxa_atexit@plt+0x445a18> │ │ │ │ + bcc 45c138 <__cxa_atexit@plt+0x445a28> │ │ │ │ + ldr r2, [pc, #120] @ 45c150 <__cxa_atexit@plt+0x445a40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45c12c <__cxa_atexit@plt+0x445a1c> │ │ │ │ + ldr r1, [pc, #116] @ 45c154 <__cxa_atexit@plt+0x445a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45c130 <__cxa_atexit@plt+0x445a20> │ │ │ │ + ldr r1, [pc, #108] @ 45c158 <__cxa_atexit@plt+0x445a48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45c134 <__cxa_atexit@plt+0x445a24> │ │ │ │ + ldr r1, [pc, #96] @ 45c15c <__cxa_atexit@plt+0x445a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45c138 <__cxa_atexit@plt+0x445a28> │ │ │ │ + ldr r8, [pc, #60] @ 45c160 <__cxa_atexit@plt+0x445a50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - orreq r1, r0, #192, 18 @ 0x300000 │ │ │ │ - orreq r2, r0, #236, 18 @ 0x3b0000 │ │ │ │ - orreq r2, r0, #212, 18 @ 0x350000 │ │ │ │ - orreq r2, r0, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq ip, #132, 20 @ 0x84000 │ │ │ │ + orreq r1, r0, #152, 18 @ 0x260000 │ │ │ │ + orreq r2, r0, #196, 18 @ 0x310000 │ │ │ │ + orreq r2, r0, #172, 18 @ 0x2b0000 │ │ │ │ + orreq r2, r0, #4, 12 @ 0x400000 │ │ │ │ + cmpeq ip, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c1b4 <__cxa_atexit@plt+0x445aa4> │ │ │ │ - ldr r2, [pc, #92] @ 45c1c0 <__cxa_atexit@plt+0x445ab0> │ │ │ │ + bcc 45c1dc <__cxa_atexit@plt+0x445acc> │ │ │ │ + ldr r2, [pc, #92] @ 45c1e8 <__cxa_atexit@plt+0x445ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45c1c4 <__cxa_atexit@plt+0x445ab4> │ │ │ │ + ldr r1, [pc, #88] @ 45c1ec <__cxa_atexit@plt+0x445adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45c1c8 <__cxa_atexit@plt+0x445ab8> │ │ │ │ + ldr r1, [pc, #80] @ 45c1f0 <__cxa_atexit@plt+0x445ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45c1cc <__cxa_atexit@plt+0x445abc> │ │ │ │ + ldr r1, [pc, #68] @ 45c1f4 <__cxa_atexit@plt+0x445ae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45c1d0 <__cxa_atexit@plt+0x445ac0> │ │ │ │ + ldr r8, [pc, #32] @ 45c1f8 <__cxa_atexit@plt+0x445ae8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r1, r0, #12, 18 @ 0x30000 │ │ │ │ - orreq r2, r0, #56, 18 @ 0xe0000 │ │ │ │ - orreq r2, r0, #32, 18 @ 0x80000 │ │ │ │ - orreq r2, r0, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ + orreq r1, r0, #228, 16 @ 0xe40000 │ │ │ │ + orreq r2, r0, #16, 18 @ 0x40000 │ │ │ │ + orreq r2, r0, #248, 16 @ 0xf80000 │ │ │ │ + orreq r2, r0, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq ip, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45c1f8 <__cxa_atexit@plt+0x445ae8> │ │ │ │ + bne 45c220 <__cxa_atexit@plt+0x445b10> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #144] @ 45c290 <__cxa_atexit@plt+0x445b80> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #144] @ 45c2b8 <__cxa_atexit@plt+0x445ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c278 <__cxa_atexit@plt+0x445b68> │ │ │ │ + beq 45c2a0 <__cxa_atexit@plt+0x445b90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45c280 <__cxa_atexit@plt+0x445b70> │ │ │ │ - ldr lr, [pc, #108] @ 45c294 <__cxa_atexit@plt+0x445b84> │ │ │ │ + bcc 45c2a8 <__cxa_atexit@plt+0x445b98> │ │ │ │ + ldr lr, [pc, #108] @ 45c2bc <__cxa_atexit@plt+0x445bac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 45c298 <__cxa_atexit@plt+0x445b88> │ │ │ │ + ldr r8, [pc, #104] @ 45c2c0 <__cxa_atexit@plt+0x445bb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #96] @ 45c29c <__cxa_atexit@plt+0x445b8c> │ │ │ │ + ldr r1, [pc, #96] @ 45c2c4 <__cxa_atexit@plt+0x445bb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r3, #7 │ │ │ │ - ldr r8, [pc, #56] @ 45c2a0 <__cxa_atexit@plt+0x445b90> │ │ │ │ + ldr r8, [pc, #56] @ 45c2c8 <__cxa_atexit@plt+0x445bb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 45c2a4 <__cxa_atexit@plt+0x445b94> │ │ │ │ + ldr r9, [pc, #52] @ 45c2cc <__cxa_atexit@plt+0x445bbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - orreq r2, r0, #112, 16 @ 0x700000 │ │ │ │ - orreq r1, r0, #48, 14 @ 0xc00000 │ │ │ │ - orreq r2, r0, #192, 8 @ 0xc0000000 │ │ │ │ - orreq r2, r0, #200, 8 @ 0xc8000000 │ │ │ │ - cmpeq ip, #16, 14 @ 0x400000 │ │ │ │ + orreq r2, r0, #72, 16 @ 0x480000 │ │ │ │ + orreq r1, r0, #8, 14 @ 0x200000 │ │ │ │ + orreq r2, r0, #152, 8 @ 0x98000000 │ │ │ │ + orreq r2, r0, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c31c <__cxa_atexit@plt+0x445c0c> │ │ │ │ - ldr lr, [pc, #88] @ 45c328 <__cxa_atexit@plt+0x445c18> │ │ │ │ + bcc 45c344 <__cxa_atexit@plt+0x445c34> │ │ │ │ + ldr lr, [pc, #88] @ 45c350 <__cxa_atexit@plt+0x445c40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 45c32c <__cxa_atexit@plt+0x445c1c> │ │ │ │ + ldr r8, [pc, #84] @ 45c354 <__cxa_atexit@plt+0x445c44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #76] @ 45c330 <__cxa_atexit@plt+0x445c20> │ │ │ │ + ldr r1, [pc, #76] @ 45c358 <__cxa_atexit@plt+0x445c48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 45c334 <__cxa_atexit@plt+0x445c24> │ │ │ │ + ldr r8, [pc, #36] @ 45c35c <__cxa_atexit@plt+0x445c4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 45c338 <__cxa_atexit@plt+0x445c28> │ │ │ │ + ldr r9, [pc, #32] @ 45c360 <__cxa_atexit@plt+0x445c50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r2, r0, #200, 14 @ 0x3200000 │ │ │ │ - orreq r1, r0, #136, 12 @ 0x8800000 │ │ │ │ - orreq r2, r0, #24, 8 @ 0x18000000 │ │ │ │ - orreq r2, r0, #32, 8 @ 0x20000000 │ │ │ │ + orreq r2, r0, #160, 14 @ 0x2800000 │ │ │ │ + orreq r1, r0, #96, 12 @ 0x6000000 │ │ │ │ + orreq r2, r0, #240, 6 @ 0xc0000003 │ │ │ │ + orreq r2, r0, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c374 <__cxa_atexit@plt+0x445c64> │ │ │ │ - ldr r2, [pc, #32] @ 45c380 <__cxa_atexit@plt+0x445c70> │ │ │ │ + bcc 45c39c <__cxa_atexit@plt+0x445c8c> │ │ │ │ + ldr r2, [pc, #32] @ 45c3a8 <__cxa_atexit@plt+0x445c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r1, r0, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq ip, #0, 16 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r1, r0, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq ip, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45c3c4 <__cxa_atexit@plt+0x445cb4> │ │ │ │ - ldr r2, [pc, #40] @ 45c3cc <__cxa_atexit@plt+0x445cbc> │ │ │ │ + bhi 45c3ec <__cxa_atexit@plt+0x445cdc> │ │ │ │ + ldr r2, [pc, #40] @ 45c3f4 <__cxa_atexit@plt+0x445ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45c3d0 <__cxa_atexit@plt+0x445cc0> │ │ │ │ + ldr r1, [pc, #32] @ 45c3f8 <__cxa_atexit@plt+0x445ce8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r1, r0, #96, 10 @ 0x18000000 │ │ │ │ + orreq r1, r0, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c408 <__cxa_atexit@plt+0x445cf8> │ │ │ │ - ldr r2, [pc, #28] @ 45c414 <__cxa_atexit@plt+0x445d04> │ │ │ │ + bcc 45c430 <__cxa_atexit@plt+0x445d20> │ │ │ │ + ldr r2, [pc, #28] @ 45c43c <__cxa_atexit@plt+0x445d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r2, r0, #164, 12 @ 0xa400000 │ │ │ │ - cmpeq ip, #88, 14 @ 0x1600000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r2, r0, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45c470 <__cxa_atexit@plt+0x445d60> │ │ │ │ - ldr r3, [pc, #60] @ 45c478 <__cxa_atexit@plt+0x445d68> │ │ │ │ + bhi 45c498 <__cxa_atexit@plt+0x445d88> │ │ │ │ + ldr r3, [pc, #60] @ 45c4a0 <__cxa_atexit@plt+0x445d90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45c464 <__cxa_atexit@plt+0x445d54> │ │ │ │ + beq 45c48c <__cxa_atexit@plt+0x445d7c> │ │ │ │ mov r7, r8 │ │ │ │ - b 45c488 <__cxa_atexit@plt+0x445d78> │ │ │ │ + b 45c4b0 <__cxa_atexit@plt+0x445da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45c564 <__cxa_atexit@plt+0x445e54> │ │ │ │ + ldr r7, [pc, #208] @ 45c58c <__cxa_atexit@plt+0x445e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45c538 <__cxa_atexit@plt+0x445e28> │ │ │ │ - ldr r0, [pc, #184] @ 45c568 <__cxa_atexit@plt+0x445e58> │ │ │ │ + beq 45c560 <__cxa_atexit@plt+0x445e50> │ │ │ │ + ldr r0, [pc, #184] @ 45c590 <__cxa_atexit@plt+0x445e80> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c544 <__cxa_atexit@plt+0x445e34> │ │ │ │ + beq 45c56c <__cxa_atexit@plt+0x445e5c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45c550 <__cxa_atexit@plt+0x445e40> │ │ │ │ - ldr r2, [pc, #132] @ 45c56c <__cxa_atexit@plt+0x445e5c> │ │ │ │ + bcc 45c578 <__cxa_atexit@plt+0x445e68> │ │ │ │ + ldr r2, [pc, #132] @ 45c594 <__cxa_atexit@plt+0x445e84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45c570 <__cxa_atexit@plt+0x445e60> │ │ │ │ + ldr r0, [pc, #128] @ 45c598 <__cxa_atexit@plt+0x445e88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45c574 <__cxa_atexit@plt+0x445e64> │ │ │ │ + ldr r6, [pc, #116] @ 45c59c <__cxa_atexit@plt+0x445e8c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45c578 <__cxa_atexit@plt+0x445e68> │ │ │ │ + ldr r6, [pc, #104] @ 45c5a0 <__cxa_atexit@plt+0x445e90> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45c57c <__cxa_atexit@plt+0x445e6c> │ │ │ │ + ldr r8, [pc, #76] @ 45c5a4 <__cxa_atexit@plt+0x445e94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - orreq r1, r0, #136, 10 @ 0x22000000 │ │ │ │ - orreq r2, r0, #168, 10 @ 0x2a000000 │ │ │ │ - orreq r2, r0, #160, 10 @ 0x28000000 │ │ │ │ - orreq r2, r0, #248, 2 @ 0x3e │ │ │ │ - cmpeq ip, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r1, r0, #96, 10 @ 0x18000000 │ │ │ │ + orreq r2, r0, #128, 10 @ 0x20000000 │ │ │ │ + orreq r2, r0, #120, 10 @ 0x1e000000 │ │ │ │ + orreq r2, r0, #208, 2 @ 0x34 │ │ │ │ + cmpeq ip, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45c644 <__cxa_atexit@plt+0x445f34> │ │ │ │ + ldr r1, [pc, #172] @ 45c66c <__cxa_atexit@plt+0x445f5c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c624 <__cxa_atexit@plt+0x445f14> │ │ │ │ + beq 45c64c <__cxa_atexit@plt+0x445f3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45c630 <__cxa_atexit@plt+0x445f20> │ │ │ │ - ldr r2, [pc, #120] @ 45c648 <__cxa_atexit@plt+0x445f38> │ │ │ │ + bcc 45c658 <__cxa_atexit@plt+0x445f48> │ │ │ │ + ldr r2, [pc, #120] @ 45c670 <__cxa_atexit@plt+0x445f60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45c64c <__cxa_atexit@plt+0x445f3c> │ │ │ │ + ldr r1, [pc, #116] @ 45c674 <__cxa_atexit@plt+0x445f64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45c650 <__cxa_atexit@plt+0x445f40> │ │ │ │ + ldr r1, [pc, #108] @ 45c678 <__cxa_atexit@plt+0x445f68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45c654 <__cxa_atexit@plt+0x445f44> │ │ │ │ + ldr r1, [pc, #96] @ 45c67c <__cxa_atexit@plt+0x445f6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45c658 <__cxa_atexit@plt+0x445f48> │ │ │ │ + ldr r8, [pc, #60] @ 45c680 <__cxa_atexit@plt+0x445f70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - orreq r1, r0, #160, 8 @ 0xa0000000 │ │ │ │ - orreq r2, r0, #204, 8 @ 0xcc000000 │ │ │ │ - orreq r2, r0, #180, 8 @ 0xb4000000 │ │ │ │ - orreq r2, r0, #12, 2 │ │ │ │ - cmpeq ip, #24, 10 @ 0x6000000 │ │ │ │ + orreq r1, r0, #120, 8 @ 0x78000000 │ │ │ │ + orreq r2, r0, #164, 8 @ 0xa4000000 │ │ │ │ + orreq r2, r0, #140, 8 @ 0x8c000000 │ │ │ │ + orreq r2, r0, #228 @ 0xe4 │ │ │ │ + cmpeq ip, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c6d4 <__cxa_atexit@plt+0x445fc4> │ │ │ │ - ldr r2, [pc, #92] @ 45c6e0 <__cxa_atexit@plt+0x445fd0> │ │ │ │ + bcc 45c6fc <__cxa_atexit@plt+0x445fec> │ │ │ │ + ldr r2, [pc, #92] @ 45c708 <__cxa_atexit@plt+0x445ff8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45c6e4 <__cxa_atexit@plt+0x445fd4> │ │ │ │ + ldr r1, [pc, #88] @ 45c70c <__cxa_atexit@plt+0x445ffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45c6e8 <__cxa_atexit@plt+0x445fd8> │ │ │ │ + ldr r1, [pc, #80] @ 45c710 <__cxa_atexit@plt+0x446000> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45c6ec <__cxa_atexit@plt+0x445fdc> │ │ │ │ + ldr r1, [pc, #68] @ 45c714 <__cxa_atexit@plt+0x446004> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45c6f0 <__cxa_atexit@plt+0x445fe0> │ │ │ │ + ldr r8, [pc, #32] @ 45c718 <__cxa_atexit@plt+0x446008> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r1, r0, #236, 6 @ 0xb0000003 │ │ │ │ - orreq r2, r0, #24, 8 @ 0x18000000 │ │ │ │ - orreq r2, r0, #0, 8 │ │ │ │ - orreq r2, r0, #88 @ 0x58 │ │ │ │ - cmpeq ip, #112, 8 @ 0x70000000 │ │ │ │ + orreq r1, r0, #196, 6 @ 0x10000003 │ │ │ │ + orreq r2, r0, #240, 6 @ 0xc0000003 │ │ │ │ + orreq r2, r0, #216, 6 @ 0x60000003 │ │ │ │ + orreq r2, r0, #48 @ 0x30 │ │ │ │ + cmpeq ip, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45c718 <__cxa_atexit@plt+0x446008> │ │ │ │ + bne 45c740 <__cxa_atexit@plt+0x446030> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #108] @ 45c78c <__cxa_atexit@plt+0x44607c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #108] @ 45c7b4 <__cxa_atexit@plt+0x4460a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 45c778 <__cxa_atexit@plt+0x446068> │ │ │ │ - ldr r3, [pc, #88] @ 45c790 <__cxa_atexit@plt+0x446080> │ │ │ │ + beq 45c7a0 <__cxa_atexit@plt+0x446090> │ │ │ │ + ldr r3, [pc, #88] @ 45c7b8 <__cxa_atexit@plt+0x4460a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c784 <__cxa_atexit@plt+0x446074> │ │ │ │ - ldr r2, [pc, #68] @ 45c794 <__cxa_atexit@plt+0x446084> │ │ │ │ + beq 45c7ac <__cxa_atexit@plt+0x44609c> │ │ │ │ + ldr r2, [pc, #68] @ 45c7bc <__cxa_atexit@plt+0x4460ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #40] @ 45c798 <__cxa_atexit@plt+0x446088> │ │ │ │ + ldr r8, [pc, #40] @ 45c7c0 <__cxa_atexit@plt+0x4460b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq r1, r0, #184, 30 @ 0x2e0 │ │ │ │ - cmpeq ip, #192, 2 @ 0x30 │ │ │ │ + orreq r1, r0, #144, 30 @ 0x240 │ │ │ │ + cmpeq ip, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 45c7fc <__cxa_atexit@plt+0x4460ec> │ │ │ │ + ldr r3, [pc, #72] @ 45c824 <__cxa_atexit@plt+0x446114> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45c7f4 <__cxa_atexit@plt+0x4460e4> │ │ │ │ - ldr r2, [pc, #52] @ 45c800 <__cxa_atexit@plt+0x4460f0> │ │ │ │ + beq 45c81c <__cxa_atexit@plt+0x44610c> │ │ │ │ + ldr r2, [pc, #52] @ 45c828 <__cxa_atexit@plt+0x446118> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 45c804 <__cxa_atexit@plt+0x4460f4> │ │ │ │ + ldr r8, [pc, #24] @ 45c82c <__cxa_atexit@plt+0x44611c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r1, r0, #60, 30 @ 0xf0 │ │ │ │ - cmpeq ip, #84, 2 │ │ │ │ + orreq r1, r0, #20, 30 @ 0x50 │ │ │ │ + cmpeq ip, #44, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 45c844 <__cxa_atexit@plt+0x446134> │ │ │ │ + ldr r2, [pc, #40] @ 45c86c <__cxa_atexit@plt+0x44615c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 45c848 <__cxa_atexit@plt+0x446138> │ │ │ │ + ldr r8, [pc, #12] @ 45c870 <__cxa_atexit@plt+0x446160> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r1, r0, #236, 28 @ 0xec0 │ │ │ │ - cmpeq ip, #4, 2 │ │ │ │ + orreq r1, r0, #196, 28 @ 0xc40 │ │ │ │ + cmpeq ip, #220 @ 0xdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 45c87c <__cxa_atexit@plt+0x44616c> │ │ │ │ + ldr r3, [pc, #24] @ 45c8a4 <__cxa_atexit@plt+0x446194> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 45c880 <__cxa_atexit@plt+0x446170> │ │ │ │ + ldr r8, [pc, #8] @ 45c8a8 <__cxa_atexit@plt+0x446198> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r0, #192, 28 @ 0xc00 │ │ │ │ + orreq r1, r0, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 45c8dc <__cxa_atexit@plt+0x4461cc> │ │ │ │ + ldr r3, [pc, #72] @ 45c904 <__cxa_atexit@plt+0x4461f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45c8d0 <__cxa_atexit@plt+0x4461c0> │ │ │ │ - ldr r7, [pc, #44] @ 45c8e0 <__cxa_atexit@plt+0x4461d0> │ │ │ │ + beq 45c8f8 <__cxa_atexit@plt+0x4461e8> │ │ │ │ + ldr r7, [pc, #44] @ 45c908 <__cxa_atexit@plt+0x4461f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #36] @ 45c8e4 <__cxa_atexit@plt+0x4461d4> │ │ │ │ + ldr r3, [pc, #36] @ 45c90c <__cxa_atexit@plt+0x4461fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r0, #172 @ 0xac │ │ │ │ + orreq r1, r0, #132 @ 0x84 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #28] @ 45c918 <__cxa_atexit@plt+0x446208> │ │ │ │ + ldr r7, [pc, #28] @ 45c940 <__cxa_atexit@plt+0x446230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 45c91c <__cxa_atexit@plt+0x44620c> │ │ │ │ + ldr r3, [pc, #20] @ 45c944 <__cxa_atexit@plt+0x446234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r0, #100 @ 0x64 │ │ │ │ + orreq r1, r0, #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45c960 <__cxa_atexit@plt+0x446250> │ │ │ │ + bcc 45c988 <__cxa_atexit@plt+0x446278> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 45c96c <__cxa_atexit@plt+0x44625c> │ │ │ │ + ldr r2, [pc, #36] @ 45c994 <__cxa_atexit@plt+0x446284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r0, #196 @ 0xc4 │ │ │ │ - cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r0, #156 @ 0x9c │ │ │ │ + cmpeq ip, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45ca18 <__cxa_atexit@plt+0x446308> │ │ │ │ - ldr r3, [pc, #148] @ 45ca28 <__cxa_atexit@plt+0x446318> │ │ │ │ + bhi 45ca40 <__cxa_atexit@plt+0x446330> │ │ │ │ + ldr r3, [pc, #148] @ 45ca50 <__cxa_atexit@plt+0x446340> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 45c9d0 <__cxa_atexit@plt+0x4462c0> │ │ │ │ + beq 45c9f8 <__cxa_atexit@plt+0x4462e8> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 45c9e0 <__cxa_atexit@plt+0x4462d0> │ │ │ │ - ldr r2, [pc, #128] @ 45ca38 <__cxa_atexit@plt+0x446328> │ │ │ │ + bne 45ca08 <__cxa_atexit@plt+0x4462f8> │ │ │ │ + ldr r2, [pc, #128] @ 45ca60 <__cxa_atexit@plt+0x446350> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45ca10 <__cxa_atexit@plt+0x446300> │ │ │ │ - ldr r3, [pc, #112] @ 45ca3c <__cxa_atexit@plt+0x44632c> │ │ │ │ + beq 45ca38 <__cxa_atexit@plt+0x446328> │ │ │ │ + ldr r3, [pc, #112] @ 45ca64 <__cxa_atexit@plt+0x446354> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45c9fc <__cxa_atexit@plt+0x4462ec> │ │ │ │ + b 45ca24 <__cxa_atexit@plt+0x446314> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 45ca2c <__cxa_atexit@plt+0x44631c> │ │ │ │ + ldr r2, [pc, #68] @ 45ca54 <__cxa_atexit@plt+0x446344> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45ca10 <__cxa_atexit@plt+0x446300> │ │ │ │ - ldr r3, [pc, #52] @ 45ca30 <__cxa_atexit@plt+0x446320> │ │ │ │ + beq 45ca38 <__cxa_atexit@plt+0x446328> │ │ │ │ + ldr r3, [pc, #52] @ 45ca58 <__cxa_atexit@plt+0x446348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 45ca34 <__cxa_atexit@plt+0x446324> │ │ │ │ + ldr r8, [pc, #44] @ 45ca5c <__cxa_atexit@plt+0x44634c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 45ca40 <__cxa_atexit@plt+0x446330> │ │ │ │ + ldr r7, [pc, #32] @ 45ca68 <__cxa_atexit@plt+0x446358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - orreq r1, r0, #48, 26 @ 0xc00 │ │ │ │ + orreq r1, r0, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq ip, #104, 4 @ 0x80000006 │ │ │ │ - cmpeq ip, #172, 2 @ 0x2b │ │ │ │ + cmpeq ip, #64, 4 │ │ │ │ + cmpeq ip, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45ca88 <__cxa_atexit@plt+0x446378> │ │ │ │ - ldr r3, [pc, #92] @ 45cacc <__cxa_atexit@plt+0x4463bc> │ │ │ │ + bne 45cab0 <__cxa_atexit@plt+0x4463a0> │ │ │ │ + ldr r3, [pc, #92] @ 45caf4 <__cxa_atexit@plt+0x4463e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45cab8 <__cxa_atexit@plt+0x4463a8> │ │ │ │ - ldr r3, [pc, #76] @ 45cad0 <__cxa_atexit@plt+0x4463c0> │ │ │ │ + beq 45cae0 <__cxa_atexit@plt+0x4463d0> │ │ │ │ + ldr r3, [pc, #76] @ 45caf8 <__cxa_atexit@plt+0x4463e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45caa4 <__cxa_atexit@plt+0x446394> │ │ │ │ - ldr r3, [pc, #48] @ 45cac0 <__cxa_atexit@plt+0x4463b0> │ │ │ │ + b 45cacc <__cxa_atexit@plt+0x4463bc> │ │ │ │ + ldr r3, [pc, #48] @ 45cae8 <__cxa_atexit@plt+0x4463d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45cab8 <__cxa_atexit@plt+0x4463a8> │ │ │ │ - ldr r3, [pc, #32] @ 45cac4 <__cxa_atexit@plt+0x4463b4> │ │ │ │ + beq 45cae0 <__cxa_atexit@plt+0x4463d0> │ │ │ │ + ldr r3, [pc, #32] @ 45caec <__cxa_atexit@plt+0x4463dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 45cac8 <__cxa_atexit@plt+0x4463b8> │ │ │ │ + ldr r8, [pc, #24] @ 45caf0 <__cxa_atexit@plt+0x4463e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - orreq r1, r0, #136, 24 @ 0x8800 │ │ │ │ + orreq r1, r0, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq ip, #204 @ 0xcc │ │ │ │ + cmpeq ip, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45cafc <__cxa_atexit@plt+0x4463ec> │ │ │ │ + ldr r3, [pc, #20] @ 45cb24 <__cxa_atexit@plt+0x446414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45cb00 <__cxa_atexit@plt+0x4463f0> │ │ │ │ + ldr r8, [pc, #12] @ 45cb28 <__cxa_atexit@plt+0x446418> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r0, #68, 24 @ 0x4400 │ │ │ │ - cmpeq ip, #140 @ 0x8c │ │ │ │ + orreq r1, r0, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq ip, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45cb28 <__cxa_atexit@plt+0x446418> │ │ │ │ + bne 45cb50 <__cxa_atexit@plt+0x446440> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45cb98 <__cxa_atexit@plt+0x446488> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45cbc0 <__cxa_atexit@plt+0x4464b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45cb80 <__cxa_atexit@plt+0x446470> │ │ │ │ + beq 45cba8 <__cxa_atexit@plt+0x446498> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45cb88 <__cxa_atexit@plt+0x446478> │ │ │ │ - ldr r2, [pc, #68] @ 45cb9c <__cxa_atexit@plt+0x44648c> │ │ │ │ + bcc 45cbb0 <__cxa_atexit@plt+0x4464a0> │ │ │ │ + ldr r2, [pc, #68] @ 45cbc4 <__cxa_atexit@plt+0x4464b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45cba0 <__cxa_atexit@plt+0x446490> │ │ │ │ + ldr r1, [pc, #64] @ 45cbc8 <__cxa_atexit@plt+0x4464b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmpeq ip, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45cbf0 <__cxa_atexit@plt+0x4464e0> │ │ │ │ - ldr r2, [pc, #48] @ 45cbfc <__cxa_atexit@plt+0x4464ec> │ │ │ │ + bcc 45cc18 <__cxa_atexit@plt+0x446508> │ │ │ │ + ldr r2, [pc, #48] @ 45cc24 <__cxa_atexit@plt+0x446514> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45cc00 <__cxa_atexit@plt+0x4464f0> │ │ │ │ + ldr r1, [pc, #44] @ 45cc28 <__cxa_atexit@plt+0x446518> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - cmpeq ip, #220, 30 @ 0x370 │ │ │ │ + cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45cc2c <__cxa_atexit@plt+0x44651c> │ │ │ │ + ldr r3, [pc, #20] @ 45cc54 <__cxa_atexit@plt+0x446544> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45cc30 <__cxa_atexit@plt+0x446520> │ │ │ │ + ldr r8, [pc, #12] @ 45cc58 <__cxa_atexit@plt+0x446548> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a83410 <__cxa_atexit@plt+0xa6cd00> │ │ │ │ + b a83468 <__cxa_atexit@plt+0xa6cd58> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r0, #20, 22 @ 0x5000 │ │ │ │ - cmpeq ip, #156, 30 @ 0x270 │ │ │ │ + orreq r1, r0, #236, 20 @ 0xec000 │ │ │ │ + cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45cc58 <__cxa_atexit@plt+0x446548> │ │ │ │ + bne 45cc80 <__cxa_atexit@plt+0x446570> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45ccc8 <__cxa_atexit@plt+0x4465b8> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45ccf0 <__cxa_atexit@plt+0x4465e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45ccb0 <__cxa_atexit@plt+0x4465a0> │ │ │ │ + beq 45ccd8 <__cxa_atexit@plt+0x4465c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45ccb8 <__cxa_atexit@plt+0x4465a8> │ │ │ │ - ldr r2, [pc, #68] @ 45cccc <__cxa_atexit@plt+0x4465bc> │ │ │ │ + bcc 45cce0 <__cxa_atexit@plt+0x4465d0> │ │ │ │ + ldr r2, [pc, #68] @ 45ccf4 <__cxa_atexit@plt+0x4465e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45ccd0 <__cxa_atexit@plt+0x4465c0> │ │ │ │ + ldr r1, [pc, #64] @ 45ccf8 <__cxa_atexit@plt+0x4465e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ - cmpeq ip, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq ip, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45cd20 <__cxa_atexit@plt+0x446610> │ │ │ │ - ldr r2, [pc, #48] @ 45cd2c <__cxa_atexit@plt+0x44661c> │ │ │ │ + bcc 45cd48 <__cxa_atexit@plt+0x446638> │ │ │ │ + ldr r2, [pc, #48] @ 45cd54 <__cxa_atexit@plt+0x446644> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45cd30 <__cxa_atexit@plt+0x446620> │ │ │ │ + ldr r1, [pc, #44] @ 45cd58 <__cxa_atexit@plt+0x446648> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ - cmpeq ip, #76, 30 @ 0x130 │ │ │ │ + cmpeq ip, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45cdb4 <__cxa_atexit@plt+0x4466a4> │ │ │ │ + bhi 45cddc <__cxa_atexit@plt+0x4466cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45cdac <__cxa_atexit@plt+0x44669c> │ │ │ │ - ldr r7, [pc, #116] @ 45cddc <__cxa_atexit@plt+0x4466cc> │ │ │ │ + beq 45cdd4 <__cxa_atexit@plt+0x4466c4> │ │ │ │ + ldr r7, [pc, #116] @ 45ce04 <__cxa_atexit@plt+0x4466f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45cde0 <__cxa_atexit@plt+0x4466d0> │ │ │ │ + ldr r3, [pc, #112] @ 45ce08 <__cxa_atexit@plt+0x4466f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45cdbc <__cxa_atexit@plt+0x4466ac> │ │ │ │ - ldr r2, [pc, #80] @ 45cde8 <__cxa_atexit@plt+0x4466d8> │ │ │ │ + bcc 45cde4 <__cxa_atexit@plt+0x4466d4> │ │ │ │ + ldr r2, [pc, #80] @ 45ce10 <__cxa_atexit@plt+0x446700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 45cde4 <__cxa_atexit@plt+0x4466d4> │ │ │ │ + ldr r6, [pc, #32] @ 45ce0c <__cxa_atexit@plt+0x4466fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #32, 30 @ 0x80 │ │ │ │ - orreq r0, r0, #240, 22 @ 0x3c000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ + orreq r0, r0, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r0, #228, 24 @ 0xe400 │ │ │ │ + orreq r1, r0, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ce24 <__cxa_atexit@plt+0x446714> │ │ │ │ - ldr r2, [pc, #40] @ 45ce3c <__cxa_atexit@plt+0x44672c> │ │ │ │ + bcc 45ce4c <__cxa_atexit@plt+0x44673c> │ │ │ │ + ldr r2, [pc, #40] @ 45ce64 <__cxa_atexit@plt+0x446754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45ce40 <__cxa_atexit@plt+0x446730> │ │ │ │ + ldr r3, [pc, #20] @ 45ce68 <__cxa_atexit@plt+0x446758> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r0, #104, 24 @ 0x6800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r0, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq ip, #84, 28 @ 0x540 │ │ │ │ + cmpeq ip, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45cea8 <__cxa_atexit@plt+0x446798> │ │ │ │ + bhi 45ced0 <__cxa_atexit@plt+0x4467c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45cea0 <__cxa_atexit@plt+0x446790> │ │ │ │ - ldr r3, [pc, #56] @ 45ceb0 <__cxa_atexit@plt+0x4467a0> │ │ │ │ + beq 45cec8 <__cxa_atexit@plt+0x4467b8> │ │ │ │ + ldr r3, [pc, #56] @ 45ced8 <__cxa_atexit@plt+0x4467c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45ceb4 <__cxa_atexit@plt+0x4467a4> │ │ │ │ + ldr r7, [pc, #52] @ 45cedc <__cxa_atexit@plt+0x4467cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45ceb8 <__cxa_atexit@plt+0x4467a8> │ │ │ │ + ldr r3, [pc, #44] @ 45cee0 <__cxa_atexit@plt+0x4467d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45cebc <__cxa_atexit@plt+0x4467ac> │ │ │ │ + ldr r0, [pc, #32] @ 45cee4 <__cxa_atexit@plt+0x4467d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #244, 26 @ 0x3d00 │ │ │ │ - orreq r0, r0, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq ip, #216, 26 @ 0x3600 │ │ │ │ - cmpeq ip, #200, 26 @ 0x3200 │ │ │ │ + cmpeq ip, #204, 26 @ 0x3300 │ │ │ │ + orreq r0, r0, #172, 20 @ 0xac000 │ │ │ │ + cmpeq ip, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45cef4 <__cxa_atexit@plt+0x4467e4> │ │ │ │ + ldr r2, [pc, #32] @ 45cf1c <__cxa_atexit@plt+0x44680c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45cef8 <__cxa_atexit@plt+0x4467e8> │ │ │ │ + ldr r3, [pc, #28] @ 45cf20 <__cxa_atexit@plt+0x446810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45cefc <__cxa_atexit@plt+0x4467ec> │ │ │ │ + ldr r0, [pc, #16] @ 45cf24 <__cxa_atexit@plt+0x446814> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #180, 26 @ 0x2d00 │ │ │ │ - cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ + cmpeq ip, #140, 26 @ 0x2300 │ │ │ │ + cmpeq ip, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45cf68 <__cxa_atexit@plt+0x446858> │ │ │ │ - ldr ip, [pc, #80] @ 45cf74 <__cxa_atexit@plt+0x446864> │ │ │ │ + bcc 45cf90 <__cxa_atexit@plt+0x446880> │ │ │ │ + ldr ip, [pc, #80] @ 45cf9c <__cxa_atexit@plt+0x44688c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ mov lr, #0 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #8 │ │ │ │ mov sl, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r1, #32 │ │ │ │ @@ -1120783,83 +1120793,83 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r1, r0, #92, 22 @ 0x17000 │ │ │ │ - cmpeq ip, #64, 26 @ 0x1000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r1, r0, #52, 22 @ 0xd000 │ │ │ │ + cmpeq ip, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45cfdc <__cxa_atexit@plt+0x4468cc> │ │ │ │ + bhi 45d004 <__cxa_atexit@plt+0x4468f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45cfd4 <__cxa_atexit@plt+0x4468c4> │ │ │ │ - ldr r3, [pc, #56] @ 45cfe4 <__cxa_atexit@plt+0x4468d4> │ │ │ │ + beq 45cffc <__cxa_atexit@plt+0x4468ec> │ │ │ │ + ldr r3, [pc, #56] @ 45d00c <__cxa_atexit@plt+0x4468fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45cfe8 <__cxa_atexit@plt+0x4468d8> │ │ │ │ + ldr r7, [pc, #52] @ 45d010 <__cxa_atexit@plt+0x446900> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45cfec <__cxa_atexit@plt+0x4468dc> │ │ │ │ + ldr r3, [pc, #44] @ 45d014 <__cxa_atexit@plt+0x446904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45cff0 <__cxa_atexit@plt+0x4468e0> │ │ │ │ + ldr r0, [pc, #32] @ 45d018 <__cxa_atexit@plt+0x446908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #172, 24 @ 0xac00 │ │ │ │ - orreq r0, r0, #160, 18 @ 0x280000 │ │ │ │ - cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ - cmpeq ip, #180, 24 @ 0xb400 │ │ │ │ + cmpeq ip, #132, 24 @ 0x8400 │ │ │ │ + orreq r0, r0, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq ip, #104, 24 @ 0x6800 │ │ │ │ + cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45d028 <__cxa_atexit@plt+0x446918> │ │ │ │ + ldr r2, [pc, #32] @ 45d050 <__cxa_atexit@plt+0x446940> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45d02c <__cxa_atexit@plt+0x44691c> │ │ │ │ + ldr r3, [pc, #28] @ 45d054 <__cxa_atexit@plt+0x446944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45d030 <__cxa_atexit@plt+0x446920> │ │ │ │ + ldr r0, [pc, #16] @ 45d058 <__cxa_atexit@plt+0x446948> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #120, 24 @ 0x7800 │ │ │ │ + cmpeq ip, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d0bc <__cxa_atexit@plt+0x4469ac> │ │ │ │ - ldr lr, [pc, #112] @ 45d0c8 <__cxa_atexit@plt+0x4469b8> │ │ │ │ + bcc 45d0e4 <__cxa_atexit@plt+0x4469d4> │ │ │ │ + ldr lr, [pc, #112] @ 45d0f0 <__cxa_atexit@plt+0x4469e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45d0cc <__cxa_atexit@plt+0x4469bc> │ │ │ │ + ldr r9, [pc, #108] @ 45d0f4 <__cxa_atexit@plt+0x4469e4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45d0d0 <__cxa_atexit@plt+0x4469c0> │ │ │ │ + ldr r8, [pc, #104] @ 45d0f8 <__cxa_atexit@plt+0x4469e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #173 @ 0xad │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45d0d4 <__cxa_atexit@plt+0x4469c4> │ │ │ │ + ldr r0, [pc, #88] @ 45d0fc <__cxa_atexit@plt+0x4469ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45d0d8 <__cxa_atexit@plt+0x4469c8> │ │ │ │ + ldr r0, [pc, #80] @ 45d100 <__cxa_atexit@plt+0x4469f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1120868,97 +1120878,97 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #4, 16 @ 0x40000 │ │ │ │ - cmpeq ip, #8, 16 @ 0x80000 │ │ │ │ - orreq r1, r0, #28, 20 @ 0x1c000 │ │ │ │ - orreq r1, r0, #20, 20 @ 0x14000 │ │ │ │ - orreq r1, r0, #4, 20 @ 0x4000 │ │ │ │ - cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq ip, #224, 14 @ 0x3800000 │ │ │ │ + orreq r1, r0, #244, 18 @ 0x3d0000 │ │ │ │ + orreq r1, r0, #236, 18 @ 0x3b0000 │ │ │ │ + orreq r1, r0, #220, 18 @ 0x370000 │ │ │ │ + cmpeq ip, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45d11c <__cxa_atexit@plt+0x446a0c> │ │ │ │ - ldr r2, [pc, #40] @ 45d124 <__cxa_atexit@plt+0x446a14> │ │ │ │ + bhi 45d144 <__cxa_atexit@plt+0x446a34> │ │ │ │ + ldr r2, [pc, #40] @ 45d14c <__cxa_atexit@plt+0x446a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45d128 <__cxa_atexit@plt+0x446a18> │ │ │ │ + ldr r1, [pc, #32] @ 45d150 <__cxa_atexit@plt+0x446a40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b8a7c4 <__cxa_atexit@plt+0xb740b4> │ │ │ │ + b b8a89c <__cxa_atexit@plt+0xb7418c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r0, r0, #8, 16 @ 0x80000 │ │ │ │ + orreq r0, r0, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d160 <__cxa_atexit@plt+0x446a50> │ │ │ │ - ldr r2, [pc, #28] @ 45d16c <__cxa_atexit@plt+0x446a5c> │ │ │ │ + bcc 45d188 <__cxa_atexit@plt+0x446a78> │ │ │ │ + ldr r2, [pc, #28] @ 45d194 <__cxa_atexit@plt+0x446a84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r0, #76, 18 @ 0x130000 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r0, #36, 18 @ 0x90000 │ │ │ │ + cmpeq ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45d23c <__cxa_atexit@plt+0x446b2c> │ │ │ │ - ldr r2, [pc, #176] @ 45d244 <__cxa_atexit@plt+0x446b34> │ │ │ │ + bhi 45d264 <__cxa_atexit@plt+0x446b54> │ │ │ │ + ldr r2, [pc, #176] @ 45d26c <__cxa_atexit@plt+0x446b5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45d210 <__cxa_atexit@plt+0x446b00> │ │ │ │ - ldr r7, [pc, #144] @ 45d248 <__cxa_atexit@plt+0x446b38> │ │ │ │ + beq 45d238 <__cxa_atexit@plt+0x446b28> │ │ │ │ + ldr r7, [pc, #144] @ 45d270 <__cxa_atexit@plt+0x446b60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 45d220 <__cxa_atexit@plt+0x446b10> │ │ │ │ - ldr r1, [pc, #120] @ 45d24c <__cxa_atexit@plt+0x446b3c> │ │ │ │ + beq 45d248 <__cxa_atexit@plt+0x446b38> │ │ │ │ + ldr r1, [pc, #120] @ 45d274 <__cxa_atexit@plt+0x446b64> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d230 <__cxa_atexit@plt+0x446b20> │ │ │ │ + beq 45d258 <__cxa_atexit@plt+0x446b48> │ │ │ │ ldr r9, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #92] @ 45d250 <__cxa_atexit@plt+0x446b40> │ │ │ │ + ldr r3, [pc, #92] @ 45d278 <__cxa_atexit@plt+0x446b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #80] @ 45d254 <__cxa_atexit@plt+0x446b44> │ │ │ │ + ldr r3, [pc, #80] @ 45d27c <__cxa_atexit@plt+0x446b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -1120968,221 +1120978,221 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - orreq r1, r0, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq ip, #112, 14 @ 0x1c00000 │ │ │ │ + orreq r1, r0, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #100] @ 45d2d4 <__cxa_atexit@plt+0x446bc4> │ │ │ │ + ldr r7, [pc, #100] @ 45d2fc <__cxa_atexit@plt+0x446bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45d2c0 <__cxa_atexit@plt+0x446bb0> │ │ │ │ - ldr r2, [pc, #76] @ 45d2d8 <__cxa_atexit@plt+0x446bc8> │ │ │ │ + beq 45d2e8 <__cxa_atexit@plt+0x446bd8> │ │ │ │ + ldr r2, [pc, #76] @ 45d300 <__cxa_atexit@plt+0x446bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d2cc <__cxa_atexit@plt+0x446bbc> │ │ │ │ + beq 45d2f4 <__cxa_atexit@plt+0x446be4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #48] @ 45d2dc <__cxa_atexit@plt+0x446bcc> │ │ │ │ + ldr r3, [pc, #48] @ 45d304 <__cxa_atexit@plt+0x446bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 45d2e0 <__cxa_atexit@plt+0x446bd0> │ │ │ │ + ldr r8, [pc, #36] @ 45d308 <__cxa_atexit@plt+0x446bf8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r1, r0, #108, 8 @ 0x6c000000 │ │ │ │ - cmpeq ip, #228, 12 @ 0xe400000 │ │ │ │ + orreq r1, r0, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq ip, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 45d33c <__cxa_atexit@plt+0x446c2c> │ │ │ │ + ldr r2, [pc, #64] @ 45d364 <__cxa_atexit@plt+0x446c54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d334 <__cxa_atexit@plt+0x446c24> │ │ │ │ - ldr r3, [pc, #40] @ 45d340 <__cxa_atexit@plt+0x446c30> │ │ │ │ + beq 45d35c <__cxa_atexit@plt+0x446c4c> │ │ │ │ + ldr r3, [pc, #40] @ 45d368 <__cxa_atexit@plt+0x446c58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 45d344 <__cxa_atexit@plt+0x446c34> │ │ │ │ + ldr r8, [pc, #20] @ 45d36c <__cxa_atexit@plt+0x446c5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r0, #248, 6 @ 0xe0000003 │ │ │ │ - cmpeq ip, #128, 12 @ 0x8000000 │ │ │ │ + orreq r1, r0, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 45d378 <__cxa_atexit@plt+0x446c68> │ │ │ │ + ldr r3, [pc, #28] @ 45d3a0 <__cxa_atexit@plt+0x446c90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #8] @ 45d37c <__cxa_atexit@plt+0x446c6c> │ │ │ │ + ldr r8, [pc, #8] @ 45d3a4 <__cxa_atexit@plt+0x446c94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r0, #180, 6 @ 0xd0000002 │ │ │ │ - cmpeq ip, #56, 12 @ 0x3800000 │ │ │ │ + orreq r1, r0, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq ip, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d3f4 <__cxa_atexit@plt+0x446ce4> │ │ │ │ - ldr lr, [pc, #88] @ 45d400 <__cxa_atexit@plt+0x446cf0> │ │ │ │ + bcc 45d41c <__cxa_atexit@plt+0x446d0c> │ │ │ │ + ldr lr, [pc, #88] @ 45d428 <__cxa_atexit@plt+0x446d18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 45d404 <__cxa_atexit@plt+0x446cf4> │ │ │ │ + ldr r8, [pc, #84] @ 45d42c <__cxa_atexit@plt+0x446d1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #76] @ 45d408 <__cxa_atexit@plt+0x446cf8> │ │ │ │ + ldr r1, [pc, #76] @ 45d430 <__cxa_atexit@plt+0x446d20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 45d40c <__cxa_atexit@plt+0x446cfc> │ │ │ │ + ldr r8, [pc, #36] @ 45d434 <__cxa_atexit@plt+0x446d24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 45d410 <__cxa_atexit@plt+0x446d00> │ │ │ │ + ldr r9, [pc, #32] @ 45d438 <__cxa_atexit@plt+0x446d28> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r0, #240, 12 @ 0xf000000 │ │ │ │ - orreq r0, r0, #176, 10 @ 0x2c000000 │ │ │ │ - orreq r1, r0, #64, 6 │ │ │ │ - orreq r1, r0, #72, 6 @ 0x20000001 │ │ │ │ + orreq r1, r0, #200, 12 @ 0xc800000 │ │ │ │ + orreq r0, r0, #136, 10 @ 0x22000000 │ │ │ │ + orreq r1, r0, #24, 6 @ 0x60000000 │ │ │ │ + orreq r1, r0, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d44c <__cxa_atexit@plt+0x446d3c> │ │ │ │ - ldr r2, [pc, #32] @ 45d458 <__cxa_atexit@plt+0x446d48> │ │ │ │ + bcc 45d474 <__cxa_atexit@plt+0x446d64> │ │ │ │ + ldr r2, [pc, #32] @ 45d480 <__cxa_atexit@plt+0x446d70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - orreq r0, r0, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq ip, #32, 10 @ 0x8000000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + orreq r0, r0, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq ip, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45d49c <__cxa_atexit@plt+0x446d8c> │ │ │ │ - ldr r2, [pc, #40] @ 45d4a4 <__cxa_atexit@plt+0x446d94> │ │ │ │ + bhi 45d4c4 <__cxa_atexit@plt+0x446db4> │ │ │ │ + ldr r2, [pc, #40] @ 45d4cc <__cxa_atexit@plt+0x446dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45d4a8 <__cxa_atexit@plt+0x446d98> │ │ │ │ + ldr r1, [pc, #32] @ 45d4d0 <__cxa_atexit@plt+0x446dc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b8a7c4 <__cxa_atexit@plt+0xb740b4> │ │ │ │ + b b8a89c <__cxa_atexit@plt+0xb7418c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r0, r0, #136, 8 @ 0x88000000 │ │ │ │ + orreq r0, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d4e0 <__cxa_atexit@plt+0x446dd0> │ │ │ │ - ldr r2, [pc, #28] @ 45d4ec <__cxa_atexit@plt+0x446ddc> │ │ │ │ + bcc 45d508 <__cxa_atexit@plt+0x446df8> │ │ │ │ + ldr r2, [pc, #28] @ 45d514 <__cxa_atexit@plt+0x446e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r1, r0, #204, 10 @ 0x33000000 │ │ │ │ - cmpeq ip, #120, 8 @ 0x78000000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r1, r0, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq ip, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45d5bc <__cxa_atexit@plt+0x446eac> │ │ │ │ - ldr r2, [pc, #176] @ 45d5c4 <__cxa_atexit@plt+0x446eb4> │ │ │ │ + bhi 45d5e4 <__cxa_atexit@plt+0x446ed4> │ │ │ │ + ldr r2, [pc, #176] @ 45d5ec <__cxa_atexit@plt+0x446edc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45d590 <__cxa_atexit@plt+0x446e80> │ │ │ │ - ldr r7, [pc, #144] @ 45d5c8 <__cxa_atexit@plt+0x446eb8> │ │ │ │ + beq 45d5b8 <__cxa_atexit@plt+0x446ea8> │ │ │ │ + ldr r7, [pc, #144] @ 45d5f0 <__cxa_atexit@plt+0x446ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 45d5a0 <__cxa_atexit@plt+0x446e90> │ │ │ │ - ldr r1, [pc, #120] @ 45d5cc <__cxa_atexit@plt+0x446ebc> │ │ │ │ + beq 45d5c8 <__cxa_atexit@plt+0x446eb8> │ │ │ │ + ldr r1, [pc, #120] @ 45d5f4 <__cxa_atexit@plt+0x446ee4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d5b0 <__cxa_atexit@plt+0x446ea0> │ │ │ │ + beq 45d5d8 <__cxa_atexit@plt+0x446ec8> │ │ │ │ ldr r9, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #92] @ 45d5d0 <__cxa_atexit@plt+0x446ec0> │ │ │ │ + ldr r3, [pc, #92] @ 45d5f8 <__cxa_atexit@plt+0x446ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #80] @ 45d5d4 <__cxa_atexit@plt+0x446ec4> │ │ │ │ + ldr r3, [pc, #80] @ 45d5fc <__cxa_atexit@plt+0x446eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -1121192,570 +1121202,570 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - orreq r1, r0, #164, 2 @ 0x29 │ │ │ │ - cmpeq ip, #148, 6 @ 0x50000002 │ │ │ │ + orreq r1, r0, #124, 2 │ │ │ │ + cmpeq ip, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #100] @ 45d654 <__cxa_atexit@plt+0x446f44> │ │ │ │ + ldr r7, [pc, #100] @ 45d67c <__cxa_atexit@plt+0x446f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45d640 <__cxa_atexit@plt+0x446f30> │ │ │ │ - ldr r2, [pc, #76] @ 45d658 <__cxa_atexit@plt+0x446f48> │ │ │ │ + beq 45d668 <__cxa_atexit@plt+0x446f58> │ │ │ │ + ldr r2, [pc, #76] @ 45d680 <__cxa_atexit@plt+0x446f70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d64c <__cxa_atexit@plt+0x446f3c> │ │ │ │ + beq 45d674 <__cxa_atexit@plt+0x446f64> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #48] @ 45d65c <__cxa_atexit@plt+0x446f4c> │ │ │ │ + ldr r3, [pc, #48] @ 45d684 <__cxa_atexit@plt+0x446f74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 45d660 <__cxa_atexit@plt+0x446f50> │ │ │ │ + ldr r8, [pc, #36] @ 45d688 <__cxa_atexit@plt+0x446f78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r1, r0, #236 @ 0xec │ │ │ │ - cmpeq ip, #8, 6 @ 0x20000000 │ │ │ │ + orreq r1, r0, #196 @ 0xc4 │ │ │ │ + cmpeq ip, #224, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 45d6bc <__cxa_atexit@plt+0x446fac> │ │ │ │ + ldr r2, [pc, #64] @ 45d6e4 <__cxa_atexit@plt+0x446fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d6b4 <__cxa_atexit@plt+0x446fa4> │ │ │ │ - ldr r3, [pc, #40] @ 45d6c0 <__cxa_atexit@plt+0x446fb0> │ │ │ │ + beq 45d6dc <__cxa_atexit@plt+0x446fcc> │ │ │ │ + ldr r3, [pc, #40] @ 45d6e8 <__cxa_atexit@plt+0x446fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 45d6c4 <__cxa_atexit@plt+0x446fb4> │ │ │ │ + ldr r8, [pc, #20] @ 45d6ec <__cxa_atexit@plt+0x446fdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r0, #120 @ 0x78 │ │ │ │ - cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ + orreq r1, r0, #80 @ 0x50 │ │ │ │ + cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 45d6f8 <__cxa_atexit@plt+0x446fe8> │ │ │ │ + ldr r3, [pc, #28] @ 45d720 <__cxa_atexit@plt+0x447010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r8, [pc, #8] @ 45d6fc <__cxa_atexit@plt+0x446fec> │ │ │ │ + ldr r8, [pc, #8] @ 45d724 <__cxa_atexit@plt+0x447014> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8dfd8 <__cxa_atexit@plt+0xb778c8> │ │ │ │ + b b8e0b0 <__cxa_atexit@plt+0xb779a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r0, #52 @ 0x34 │ │ │ │ - cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r1, r0, #12 │ │ │ │ + cmpeq ip, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 45d760 <__cxa_atexit@plt+0x447050> │ │ │ │ + ldr r3, [pc, #72] @ 45d788 <__cxa_atexit@plt+0x447078> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45d758 <__cxa_atexit@plt+0x447048> │ │ │ │ - ldr r2, [pc, #52] @ 45d764 <__cxa_atexit@plt+0x447054> │ │ │ │ + beq 45d780 <__cxa_atexit@plt+0x447070> │ │ │ │ + ldr r2, [pc, #52] @ 45d78c <__cxa_atexit@plt+0x44707c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 45d768 <__cxa_atexit@plt+0x447058> │ │ │ │ + ldr r8, [pc, #24] @ 45d790 <__cxa_atexit@plt+0x447080> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r0, r0, #216, 30 @ 0x360 │ │ │ │ - cmpeq ip, #240, 2 @ 0x3c │ │ │ │ + orreq r0, r0, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq ip, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 45d7a8 <__cxa_atexit@plt+0x447098> │ │ │ │ + ldr r2, [pc, #40] @ 45d7d0 <__cxa_atexit@plt+0x4470c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 45d7ac <__cxa_atexit@plt+0x44709c> │ │ │ │ + ldr r8, [pc, #12] @ 45d7d4 <__cxa_atexit@plt+0x4470c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r0, r0, #136, 30 @ 0x220 │ │ │ │ - cmpeq ip, #160, 2 @ 0x28 │ │ │ │ + orreq r0, r0, #96, 30 @ 0x180 │ │ │ │ + cmpeq ip, #120, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 45d7e0 <__cxa_atexit@plt+0x4470d0> │ │ │ │ + ldr r3, [pc, #24] @ 45d808 <__cxa_atexit@plt+0x4470f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 45d7e4 <__cxa_atexit@plt+0x4470d4> │ │ │ │ + ldr r8, [pc, #8] @ 45d80c <__cxa_atexit@plt+0x4470fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r0, #92, 30 @ 0x170 │ │ │ │ + orreq r0, r0, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 45d840 <__cxa_atexit@plt+0x447130> │ │ │ │ + ldr r3, [pc, #72] @ 45d868 <__cxa_atexit@plt+0x447158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45d834 <__cxa_atexit@plt+0x447124> │ │ │ │ - ldr r7, [pc, #44] @ 45d844 <__cxa_atexit@plt+0x447134> │ │ │ │ + beq 45d85c <__cxa_atexit@plt+0x44714c> │ │ │ │ + ldr r7, [pc, #44] @ 45d86c <__cxa_atexit@plt+0x44715c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #36] @ 45d848 <__cxa_atexit@plt+0x447138> │ │ │ │ + ldr r3, [pc, #36] @ 45d870 <__cxa_atexit@plt+0x447160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r0, r0, #72, 2 │ │ │ │ + orreq r0, r0, #32, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #28] @ 45d87c <__cxa_atexit@plt+0x44716c> │ │ │ │ + ldr r7, [pc, #28] @ 45d8a4 <__cxa_atexit@plt+0x447194> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 45d880 <__cxa_atexit@plt+0x447170> │ │ │ │ + ldr r3, [pc, #20] @ 45d8a8 <__cxa_atexit@plt+0x447198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r0, r0, #0, 2 │ │ │ │ + orreq r0, r0, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45d8c4 <__cxa_atexit@plt+0x4471b4> │ │ │ │ + bcc 45d8ec <__cxa_atexit@plt+0x4471dc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 45d8d0 <__cxa_atexit@plt+0x4471c0> │ │ │ │ + ldr r2, [pc, #36] @ 45d8f8 <__cxa_atexit@plt+0x4471e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r0, r0, #96, 2 │ │ │ │ - cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r0, r0, #56, 2 │ │ │ │ + cmpeq ip, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45d97c <__cxa_atexit@plt+0x44726c> │ │ │ │ - ldr r3, [pc, #148] @ 45d98c <__cxa_atexit@plt+0x44727c> │ │ │ │ + bhi 45d9a4 <__cxa_atexit@plt+0x447294> │ │ │ │ + ldr r3, [pc, #148] @ 45d9b4 <__cxa_atexit@plt+0x4472a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 45d934 <__cxa_atexit@plt+0x447224> │ │ │ │ + beq 45d95c <__cxa_atexit@plt+0x44724c> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 45d944 <__cxa_atexit@plt+0x447234> │ │ │ │ - ldr r2, [pc, #128] @ 45d99c <__cxa_atexit@plt+0x44728c> │ │ │ │ + bne 45d96c <__cxa_atexit@plt+0x44725c> │ │ │ │ + ldr r2, [pc, #128] @ 45d9c4 <__cxa_atexit@plt+0x4472b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45d974 <__cxa_atexit@plt+0x447264> │ │ │ │ - ldr r3, [pc, #112] @ 45d9a0 <__cxa_atexit@plt+0x447290> │ │ │ │ + beq 45d99c <__cxa_atexit@plt+0x44728c> │ │ │ │ + ldr r3, [pc, #112] @ 45d9c8 <__cxa_atexit@plt+0x4472b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45d960 <__cxa_atexit@plt+0x447250> │ │ │ │ + b 45d988 <__cxa_atexit@plt+0x447278> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 45d990 <__cxa_atexit@plt+0x447280> │ │ │ │ + ldr r2, [pc, #68] @ 45d9b8 <__cxa_atexit@plt+0x4472a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45d974 <__cxa_atexit@plt+0x447264> │ │ │ │ - ldr r3, [pc, #52] @ 45d994 <__cxa_atexit@plt+0x447284> │ │ │ │ + beq 45d99c <__cxa_atexit@plt+0x44728c> │ │ │ │ + ldr r3, [pc, #52] @ 45d9bc <__cxa_atexit@plt+0x4472ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 45d998 <__cxa_atexit@plt+0x447288> │ │ │ │ + ldr r8, [pc, #44] @ 45d9c0 <__cxa_atexit@plt+0x4472b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 45d9a4 <__cxa_atexit@plt+0x447294> │ │ │ │ + ldr r7, [pc, #32] @ 45d9cc <__cxa_atexit@plt+0x4472bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - orreq r0, r0, #204, 26 @ 0x3300 │ │ │ │ + orreq r0, r0, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq ip, #160, 6 @ 0x80000002 │ │ │ │ - cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45d9ec <__cxa_atexit@plt+0x4472dc> │ │ │ │ - ldr r3, [pc, #92] @ 45da30 <__cxa_atexit@plt+0x447320> │ │ │ │ + bne 45da14 <__cxa_atexit@plt+0x447304> │ │ │ │ + ldr r3, [pc, #92] @ 45da58 <__cxa_atexit@plt+0x447348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45da1c <__cxa_atexit@plt+0x44730c> │ │ │ │ - ldr r3, [pc, #76] @ 45da34 <__cxa_atexit@plt+0x447324> │ │ │ │ + beq 45da44 <__cxa_atexit@plt+0x447334> │ │ │ │ + ldr r3, [pc, #76] @ 45da5c <__cxa_atexit@plt+0x44734c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45da08 <__cxa_atexit@plt+0x4472f8> │ │ │ │ - ldr r3, [pc, #48] @ 45da24 <__cxa_atexit@plt+0x447314> │ │ │ │ + b 45da30 <__cxa_atexit@plt+0x447320> │ │ │ │ + ldr r3, [pc, #48] @ 45da4c <__cxa_atexit@plt+0x44733c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45da1c <__cxa_atexit@plt+0x44730c> │ │ │ │ - ldr r3, [pc, #32] @ 45da28 <__cxa_atexit@plt+0x447318> │ │ │ │ + beq 45da44 <__cxa_atexit@plt+0x447334> │ │ │ │ + ldr r3, [pc, #32] @ 45da50 <__cxa_atexit@plt+0x447340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 45da2c <__cxa_atexit@plt+0x44731c> │ │ │ │ + ldr r8, [pc, #24] @ 45da54 <__cxa_atexit@plt+0x447344> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - orreq r0, r0, #36, 26 @ 0x900 │ │ │ │ + orreq r0, r0, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq ip, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq ip, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45da60 <__cxa_atexit@plt+0x447350> │ │ │ │ + ldr r3, [pc, #20] @ 45da88 <__cxa_atexit@plt+0x447378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45da64 <__cxa_atexit@plt+0x447354> │ │ │ │ + ldr r8, [pc, #12] @ 45da8c <__cxa_atexit@plt+0x44737c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r0, #224, 24 @ 0xe000 │ │ │ │ - cmpeq ip, #48, 30 @ 0xc0 │ │ │ │ + orreq r0, r0, #184, 24 @ 0xb800 │ │ │ │ + cmpeq ip, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45da8c <__cxa_atexit@plt+0x44737c> │ │ │ │ + bne 45dab4 <__cxa_atexit@plt+0x4473a4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45dafc <__cxa_atexit@plt+0x4473ec> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45db24 <__cxa_atexit@plt+0x447414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45dae4 <__cxa_atexit@plt+0x4473d4> │ │ │ │ + beq 45db0c <__cxa_atexit@plt+0x4473fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45daec <__cxa_atexit@plt+0x4473dc> │ │ │ │ - ldr r2, [pc, #68] @ 45db00 <__cxa_atexit@plt+0x4473f0> │ │ │ │ + bcc 45db14 <__cxa_atexit@plt+0x447404> │ │ │ │ + ldr r2, [pc, #68] @ 45db28 <__cxa_atexit@plt+0x447418> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45db04 <__cxa_atexit@plt+0x4473f4> │ │ │ │ + ldr r1, [pc, #64] @ 45db2c <__cxa_atexit@plt+0x44741c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - cmpeq ip, #128, 28 @ 0x800 │ │ │ │ + cmpeq ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45db54 <__cxa_atexit@plt+0x447444> │ │ │ │ - ldr r2, [pc, #48] @ 45db60 <__cxa_atexit@plt+0x447450> │ │ │ │ + bcc 45db7c <__cxa_atexit@plt+0x44746c> │ │ │ │ + ldr r2, [pc, #48] @ 45db88 <__cxa_atexit@plt+0x447478> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45db64 <__cxa_atexit@plt+0x447454> │ │ │ │ + ldr r1, [pc, #44] @ 45db8c <__cxa_atexit@plt+0x44747c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - cmpeq ip, #148, 2 @ 0x25 │ │ │ │ + cmpeq ip, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45db90 <__cxa_atexit@plt+0x447480> │ │ │ │ + ldr r3, [pc, #20] @ 45dbb8 <__cxa_atexit@plt+0x4474a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45db94 <__cxa_atexit@plt+0x447484> │ │ │ │ + ldr r8, [pc, #12] @ 45dbbc <__cxa_atexit@plt+0x4474ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r0, #176, 22 @ 0x2c000 │ │ │ │ - cmpeq ip, #80, 28 @ 0x500 │ │ │ │ + orreq r0, r0, #136, 22 @ 0x22000 │ │ │ │ + cmpeq ip, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45dbbc <__cxa_atexit@plt+0x4474ac> │ │ │ │ + bne 45dbe4 <__cxa_atexit@plt+0x4474d4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45dc2c <__cxa_atexit@plt+0x44751c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45dc54 <__cxa_atexit@plt+0x447544> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45dc14 <__cxa_atexit@plt+0x447504> │ │ │ │ + beq 45dc3c <__cxa_atexit@plt+0x44752c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45dc1c <__cxa_atexit@plt+0x44750c> │ │ │ │ - ldr r2, [pc, #68] @ 45dc30 <__cxa_atexit@plt+0x447520> │ │ │ │ + bcc 45dc44 <__cxa_atexit@plt+0x447534> │ │ │ │ + ldr r2, [pc, #68] @ 45dc58 <__cxa_atexit@plt+0x447548> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45dc34 <__cxa_atexit@plt+0x447524> │ │ │ │ + ldr r1, [pc, #64] @ 45dc5c <__cxa_atexit@plt+0x44754c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ - cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ + cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45dc84 <__cxa_atexit@plt+0x447574> │ │ │ │ - ldr r2, [pc, #48] @ 45dc90 <__cxa_atexit@plt+0x447580> │ │ │ │ + bcc 45dcac <__cxa_atexit@plt+0x44759c> │ │ │ │ + ldr r2, [pc, #48] @ 45dcb8 <__cxa_atexit@plt+0x4475a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45dc94 <__cxa_atexit@plt+0x447584> │ │ │ │ + ldr r1, [pc, #44] @ 45dcbc <__cxa_atexit@plt+0x4475ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ + cmpeq ip, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45dd18 <__cxa_atexit@plt+0x447608> │ │ │ │ + bhi 45dd40 <__cxa_atexit@plt+0x447630> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45dd10 <__cxa_atexit@plt+0x447600> │ │ │ │ - ldr r7, [pc, #116] @ 45dd40 <__cxa_atexit@plt+0x447630> │ │ │ │ + beq 45dd38 <__cxa_atexit@plt+0x447628> │ │ │ │ + ldr r7, [pc, #116] @ 45dd68 <__cxa_atexit@plt+0x447658> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45dd44 <__cxa_atexit@plt+0x447634> │ │ │ │ + ldr r3, [pc, #112] @ 45dd6c <__cxa_atexit@plt+0x44765c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45dd20 <__cxa_atexit@plt+0x447610> │ │ │ │ - ldr r2, [pc, #80] @ 45dd4c <__cxa_atexit@plt+0x44763c> │ │ │ │ + bcc 45dd48 <__cxa_atexit@plt+0x447638> │ │ │ │ + ldr r2, [pc, #80] @ 45dd74 <__cxa_atexit@plt+0x447664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 45dd48 <__cxa_atexit@plt+0x447638> │ │ │ │ + ldr r6, [pc, #32] @ 45dd70 <__cxa_atexit@plt+0x447660> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #88 @ 0x58 │ │ │ │ - cmnpeq pc, #140, 24 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #48 @ 0x30 │ │ │ │ + cmnpeq pc, #100, 24 @ p-variant is OBSOLETE @ 0x6400 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r0, r0, #128, 26 @ 0x2000 │ │ │ │ + orreq r0, r0, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45dd88 <__cxa_atexit@plt+0x447678> │ │ │ │ - ldr r2, [pc, #40] @ 45dda0 <__cxa_atexit@plt+0x447690> │ │ │ │ + bcc 45ddb0 <__cxa_atexit@plt+0x4476a0> │ │ │ │ + ldr r2, [pc, #40] @ 45ddc8 <__cxa_atexit@plt+0x4476b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45dda4 <__cxa_atexit@plt+0x447694> │ │ │ │ + ldr r3, [pc, #20] @ 45ddcc <__cxa_atexit@plt+0x4476bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r0, r0, #4, 26 @ 0x100 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r0, r0, #220, 24 @ 0xdc00 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq ip, #140, 30 @ 0x230 │ │ │ │ + cmpeq ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45de0c <__cxa_atexit@plt+0x4476fc> │ │ │ │ + bhi 45de34 <__cxa_atexit@plt+0x447724> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45de04 <__cxa_atexit@plt+0x4476f4> │ │ │ │ - ldr r3, [pc, #56] @ 45de14 <__cxa_atexit@plt+0x447704> │ │ │ │ + beq 45de2c <__cxa_atexit@plt+0x44771c> │ │ │ │ + ldr r3, [pc, #56] @ 45de3c <__cxa_atexit@plt+0x44772c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45de18 <__cxa_atexit@plt+0x447708> │ │ │ │ + ldr r7, [pc, #52] @ 45de40 <__cxa_atexit@plt+0x447730> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45de1c <__cxa_atexit@plt+0x44770c> │ │ │ │ + ldr r3, [pc, #44] @ 45de44 <__cxa_atexit@plt+0x447734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45de20 <__cxa_atexit@plt+0x447710> │ │ │ │ + ldr r0, [pc, #32] @ 45de48 <__cxa_atexit@plt+0x447738> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #252, 28 @ 0xfc0 │ │ │ │ - cmnpeq pc, #112, 22 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ - cmpeq ip, #224, 28 @ 0xe00 │ │ │ │ - cmpeq ip, #0, 30 │ │ │ │ + cmpeq ip, #212, 28 @ 0xd40 │ │ │ │ + cmnpeq pc, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ + cmpeq ip, #184, 28 @ 0xb80 │ │ │ │ + cmpeq ip, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45de58 <__cxa_atexit@plt+0x447748> │ │ │ │ + ldr r2, [pc, #32] @ 45de80 <__cxa_atexit@plt+0x447770> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45de5c <__cxa_atexit@plt+0x44774c> │ │ │ │ + ldr r3, [pc, #28] @ 45de84 <__cxa_atexit@plt+0x447774> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45de60 <__cxa_atexit@plt+0x447750> │ │ │ │ + ldr r0, [pc, #16] @ 45de88 <__cxa_atexit@plt+0x447778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #236, 28 @ 0xec0 │ │ │ │ - cmpeq ip, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq ip, #196, 28 @ 0xc40 │ │ │ │ + cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45dec8 <__cxa_atexit@plt+0x4477b8> │ │ │ │ - ldr sl, [pc, #76] @ 45ded4 <__cxa_atexit@plt+0x4477c4> │ │ │ │ + bcc 45def0 <__cxa_atexit@plt+0x4477e0> │ │ │ │ + ldr sl, [pc, #76] @ 45defc <__cxa_atexit@plt+0x4477ec> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov lr, #0 │ │ │ │ mov r1, #16 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1121767,71 +1121777,71 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r0, r0, #248, 22 @ 0x3e000 │ │ │ │ - cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r0, r0, #208, 22 @ 0x34000 │ │ │ │ + cmpeq ip, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45df3c <__cxa_atexit@plt+0x44782c> │ │ │ │ + bhi 45df64 <__cxa_atexit@plt+0x447854> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45df34 <__cxa_atexit@plt+0x447824> │ │ │ │ - ldr r3, [pc, #56] @ 45df44 <__cxa_atexit@plt+0x447834> │ │ │ │ + beq 45df5c <__cxa_atexit@plt+0x44784c> │ │ │ │ + ldr r3, [pc, #56] @ 45df6c <__cxa_atexit@plt+0x44785c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45df48 <__cxa_atexit@plt+0x447838> │ │ │ │ + ldr r7, [pc, #52] @ 45df70 <__cxa_atexit@plt+0x447860> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45df4c <__cxa_atexit@plt+0x44783c> │ │ │ │ + ldr r3, [pc, #44] @ 45df74 <__cxa_atexit@plt+0x447864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45df50 <__cxa_atexit@plt+0x447840> │ │ │ │ + ldr r0, [pc, #32] @ 45df78 <__cxa_atexit@plt+0x447868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #204, 26 @ 0x3300 │ │ │ │ - cmnpeq pc, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ - cmpeq ip, #176, 26 @ 0x2c00 │ │ │ │ - cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ + cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ + cmnpeq pc, #24, 20 @ p-variant is OBSOLETE @ 0x18000 │ │ │ │ + cmpeq ip, #136, 26 @ 0x2200 │ │ │ │ + cmpeq ip, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45df88 <__cxa_atexit@plt+0x447878> │ │ │ │ + ldr r2, [pc, #32] @ 45dfb0 <__cxa_atexit@plt+0x4478a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45df8c <__cxa_atexit@plt+0x44787c> │ │ │ │ + ldr r3, [pc, #28] @ 45dfb4 <__cxa_atexit@plt+0x4478a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45df90 <__cxa_atexit@plt+0x447880> │ │ │ │ + ldr r0, [pc, #16] @ 45dfb8 <__cxa_atexit@plt+0x4478a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #188, 26 @ 0x2f00 │ │ │ │ - cmpeq ip, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq ip, #148, 26 @ 0x2500 │ │ │ │ + cmpeq ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45dff0 <__cxa_atexit@plt+0x4478e0> │ │ │ │ - ldr lr, [pc, #68] @ 45dffc <__cxa_atexit@plt+0x4478ec> │ │ │ │ + bcc 45e018 <__cxa_atexit@plt+0x447908> │ │ │ │ + ldr lr, [pc, #68] @ 45e024 <__cxa_atexit@plt+0x447914> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r8, #12 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -1121841,84 +1121851,84 @@ │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - orreq r0, r0, #200, 20 @ 0xc8000 │ │ │ │ - cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + orreq r0, r0, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e064 <__cxa_atexit@plt+0x447954> │ │ │ │ + bhi 45e08c <__cxa_atexit@plt+0x44797c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45e05c <__cxa_atexit@plt+0x44794c> │ │ │ │ - ldr r3, [pc, #56] @ 45e06c <__cxa_atexit@plt+0x44795c> │ │ │ │ + beq 45e084 <__cxa_atexit@plt+0x447974> │ │ │ │ + ldr r3, [pc, #56] @ 45e094 <__cxa_atexit@plt+0x447984> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45e070 <__cxa_atexit@plt+0x447960> │ │ │ │ + ldr r7, [pc, #52] @ 45e098 <__cxa_atexit@plt+0x447988> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45e074 <__cxa_atexit@plt+0x447964> │ │ │ │ + ldr r3, [pc, #44] @ 45e09c <__cxa_atexit@plt+0x44798c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45e078 <__cxa_atexit@plt+0x447968> │ │ │ │ + ldr r0, [pc, #32] @ 45e0a0 <__cxa_atexit@plt+0x447990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #32, 26 @ 0x800 │ │ │ │ - cmnpeq pc, #24, 18 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ - cmpeq ip, #4, 26 @ 0x100 │ │ │ │ - cmpeq ip, #236, 24 @ 0xec00 │ │ │ │ + cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ + cmnpeq pc, #240, 16 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ + cmpeq ip, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq ip, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45e0b0 <__cxa_atexit@plt+0x4479a0> │ │ │ │ + ldr r2, [pc, #32] @ 45e0d8 <__cxa_atexit@plt+0x4479c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45e0b4 <__cxa_atexit@plt+0x4479a4> │ │ │ │ + ldr r3, [pc, #28] @ 45e0dc <__cxa_atexit@plt+0x4479cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45e0b8 <__cxa_atexit@plt+0x4479a8> │ │ │ │ + ldr r0, [pc, #16] @ 45e0e0 <__cxa_atexit@plt+0x4479d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ - cmpeq ip, #200, 24 @ 0xc800 │ │ │ │ + cmpeq ip, #176, 24 @ 0xb000 │ │ │ │ + cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e144 <__cxa_atexit@plt+0x447a34> │ │ │ │ - ldr r8, [pc, #112] @ 45e150 <__cxa_atexit@plt+0x447a40> │ │ │ │ + bcc 45e16c <__cxa_atexit@plt+0x447a5c> │ │ │ │ + ldr r8, [pc, #112] @ 45e178 <__cxa_atexit@plt+0x447a68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #108] @ 45e154 <__cxa_atexit@plt+0x447a44> │ │ │ │ + ldr lr, [pc, #108] @ 45e17c <__cxa_atexit@plt+0x447a6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #1 │ │ │ │ orr r0, r0, #4864 @ 0x1300 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #92] @ 45e158 <__cxa_atexit@plt+0x447a48> │ │ │ │ + ldr r0, [pc, #92] @ 45e180 <__cxa_atexit@plt+0x447a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 45e15c <__cxa_atexit@plt+0x447a4c> │ │ │ │ + ldr r0, [pc, #84] @ 45e184 <__cxa_atexit@plt+0x447a74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #76] @ 45e160 <__cxa_atexit@plt+0x447a50> │ │ │ │ + ldr r0, [pc, #76] @ 45e188 <__cxa_atexit@plt+0x447a78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r8, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -1121926,87 +1121936,87 @@ │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #48, 16 @ 0x300000 │ │ │ │ - orreq r0, r0, #156, 18 @ 0x270000 │ │ │ │ - cmnpeq pc, #92, 16 @ p-variant is OBSOLETE @ 0x5c0000 │ │ │ │ - orreq r0, r0, #144, 18 @ 0x240000 │ │ │ │ - orreq r0, r0, #120, 18 @ 0x1e0000 │ │ │ │ - cmpeq ip, #72, 24 @ 0x4800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #8, 16 @ 0x80000 │ │ │ │ + orreq r0, r0, #116, 18 @ 0x1d0000 │ │ │ │ + cmnpeq pc, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ + orreq r0, r0, #104, 18 @ 0x1a0000 │ │ │ │ + orreq r0, r0, #80, 18 @ 0x140000 │ │ │ │ + cmpeq ip, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e1c8 <__cxa_atexit@plt+0x447ab8> │ │ │ │ + bhi 45e1f0 <__cxa_atexit@plt+0x447ae0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45e1c0 <__cxa_atexit@plt+0x447ab0> │ │ │ │ - ldr r3, [pc, #56] @ 45e1d0 <__cxa_atexit@plt+0x447ac0> │ │ │ │ + beq 45e1e8 <__cxa_atexit@plt+0x447ad8> │ │ │ │ + ldr r3, [pc, #56] @ 45e1f8 <__cxa_atexit@plt+0x447ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45e1d4 <__cxa_atexit@plt+0x447ac4> │ │ │ │ + ldr r7, [pc, #52] @ 45e1fc <__cxa_atexit@plt+0x447aec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45e1d8 <__cxa_atexit@plt+0x447ac8> │ │ │ │ + ldr r3, [pc, #44] @ 45e200 <__cxa_atexit@plt+0x447af0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45e1dc <__cxa_atexit@plt+0x447acc> │ │ │ │ + ldr r0, [pc, #32] @ 45e204 <__cxa_atexit@plt+0x447af4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #0, 24 │ │ │ │ - cmnpeq pc, #180, 14 @ p-variant is OBSOLETE @ 0x2d00000 │ │ │ │ - cmpeq ip, #228, 22 @ 0x39000 │ │ │ │ - cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + cmnpeq pc, #140, 14 @ p-variant is OBSOLETE @ 0x2300000 │ │ │ │ + cmpeq ip, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq ip, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45e214 <__cxa_atexit@plt+0x447b04> │ │ │ │ + ldr r2, [pc, #32] @ 45e23c <__cxa_atexit@plt+0x447b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45e218 <__cxa_atexit@plt+0x447b08> │ │ │ │ + ldr r3, [pc, #28] @ 45e240 <__cxa_atexit@plt+0x447b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45e21c <__cxa_atexit@plt+0x447b0c> │ │ │ │ + ldr r0, [pc, #16] @ 45e244 <__cxa_atexit@plt+0x447b34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ + cmpeq ip, #40, 22 @ 0xa000 │ │ │ │ + cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e2a8 <__cxa_atexit@plt+0x447b98> │ │ │ │ - ldr lr, [pc, #112] @ 45e2b4 <__cxa_atexit@plt+0x447ba4> │ │ │ │ + bcc 45e2d0 <__cxa_atexit@plt+0x447bc0> │ │ │ │ + ldr lr, [pc, #112] @ 45e2dc <__cxa_atexit@plt+0x447bcc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45e2b8 <__cxa_atexit@plt+0x447ba8> │ │ │ │ + ldr r9, [pc, #108] @ 45e2e0 <__cxa_atexit@plt+0x447bd0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45e2bc <__cxa_atexit@plt+0x447bac> │ │ │ │ + ldr r8, [pc, #104] @ 45e2e4 <__cxa_atexit@plt+0x447bd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #47 @ 0x2f │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45e2c0 <__cxa_atexit@plt+0x447bb0> │ │ │ │ + ldr r0, [pc, #88] @ 45e2e8 <__cxa_atexit@plt+0x447bd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45e2c4 <__cxa_atexit@plt+0x447bb4> │ │ │ │ + ldr r0, [pc, #80] @ 45e2ec <__cxa_atexit@plt+0x447bdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1122015,87 +1122025,87 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #24, 12 @ 0x1800000 │ │ │ │ - cmpeq ip, #28, 12 @ 0x1c00000 │ │ │ │ - orreq r0, r0, #48, 16 @ 0x300000 │ │ │ │ - orreq r0, r0, #44, 16 @ 0x2c0000 │ │ │ │ - orreq r0, r0, #24, 16 @ 0x180000 │ │ │ │ - cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq ip, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r0, r0, #8, 16 @ 0x80000 │ │ │ │ + orreq r0, r0, #4, 16 @ 0x40000 │ │ │ │ + orreq r0, r0, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq ip, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e32c <__cxa_atexit@plt+0x447c1c> │ │ │ │ + bhi 45e354 <__cxa_atexit@plt+0x447c44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45e324 <__cxa_atexit@plt+0x447c14> │ │ │ │ - ldr r3, [pc, #56] @ 45e334 <__cxa_atexit@plt+0x447c24> │ │ │ │ + beq 45e34c <__cxa_atexit@plt+0x447c3c> │ │ │ │ + ldr r3, [pc, #56] @ 45e35c <__cxa_atexit@plt+0x447c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45e338 <__cxa_atexit@plt+0x447c28> │ │ │ │ + ldr r7, [pc, #52] @ 45e360 <__cxa_atexit@plt+0x447c50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45e33c <__cxa_atexit@plt+0x447c2c> │ │ │ │ + ldr r3, [pc, #44] @ 45e364 <__cxa_atexit@plt+0x447c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45e340 <__cxa_atexit@plt+0x447c30> │ │ │ │ + ldr r0, [pc, #32] @ 45e368 <__cxa_atexit@plt+0x447c58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #208, 20 @ 0xd0000 │ │ │ │ - cmnpeq pc, #80, 12 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ - cmpeq ip, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq ip, #0, 20 │ │ │ │ + cmpeq ip, #168, 20 @ 0xa8000 │ │ │ │ + cmnpeq pc, #40, 12 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ + cmpeq ip, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq ip, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45e378 <__cxa_atexit@plt+0x447c68> │ │ │ │ + ldr r2, [pc, #32] @ 45e3a0 <__cxa_atexit@plt+0x447c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45e37c <__cxa_atexit@plt+0x447c6c> │ │ │ │ + ldr r3, [pc, #28] @ 45e3a4 <__cxa_atexit@plt+0x447c94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45e380 <__cxa_atexit@plt+0x447c70> │ │ │ │ + ldr r0, [pc, #16] @ 45e3a8 <__cxa_atexit@plt+0x447c98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #236, 18 @ 0x3b0000 │ │ │ │ - cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ + cmpeq ip, #196, 18 @ 0x310000 │ │ │ │ + cmpeq ip, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e40c <__cxa_atexit@plt+0x447cfc> │ │ │ │ - ldr lr, [pc, #112] @ 45e418 <__cxa_atexit@plt+0x447d08> │ │ │ │ + bcc 45e434 <__cxa_atexit@plt+0x447d24> │ │ │ │ + ldr lr, [pc, #112] @ 45e440 <__cxa_atexit@plt+0x447d30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45e41c <__cxa_atexit@plt+0x447d0c> │ │ │ │ + ldr r9, [pc, #108] @ 45e444 <__cxa_atexit@plt+0x447d34> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45e420 <__cxa_atexit@plt+0x447d10> │ │ │ │ + ldr r8, [pc, #104] @ 45e448 <__cxa_atexit@plt+0x447d38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #43 @ 0x2b │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45e424 <__cxa_atexit@plt+0x447d14> │ │ │ │ + ldr r0, [pc, #88] @ 45e44c <__cxa_atexit@plt+0x447d3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45e428 <__cxa_atexit@plt+0x447d18> │ │ │ │ + ldr r0, [pc, #80] @ 45e450 <__cxa_atexit@plt+0x447d40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1122104,86 +1122114,86 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #180, 8 @ 0xb4000000 │ │ │ │ - cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ - orreq r0, r0, #204, 12 @ 0xcc00000 │ │ │ │ - orreq r0, r0, #196, 12 @ 0xc400000 │ │ │ │ - orreq r0, r0, #180, 12 @ 0xb400000 │ │ │ │ - cmpeq ip, #232, 18 @ 0x3a0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ + orreq r0, r0, #164, 12 @ 0xa400000 │ │ │ │ + orreq r0, r0, #156, 12 @ 0x9c00000 │ │ │ │ + orreq r0, r0, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq ip, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e490 <__cxa_atexit@plt+0x447d80> │ │ │ │ + bhi 45e4b8 <__cxa_atexit@plt+0x447da8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45e488 <__cxa_atexit@plt+0x447d78> │ │ │ │ - ldr r3, [pc, #56] @ 45e498 <__cxa_atexit@plt+0x447d88> │ │ │ │ + beq 45e4b0 <__cxa_atexit@plt+0x447da0> │ │ │ │ + ldr r3, [pc, #56] @ 45e4c0 <__cxa_atexit@plt+0x447db0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45e49c <__cxa_atexit@plt+0x447d8c> │ │ │ │ + ldr r7, [pc, #52] @ 45e4c4 <__cxa_atexit@plt+0x447db4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45e4a0 <__cxa_atexit@plt+0x447d90> │ │ │ │ + ldr r3, [pc, #44] @ 45e4c8 <__cxa_atexit@plt+0x447db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45e4a4 <__cxa_atexit@plt+0x447d94> │ │ │ │ + ldr r0, [pc, #32] @ 45e4cc <__cxa_atexit@plt+0x447dbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #160, 18 @ 0x280000 │ │ │ │ - cmnpeq pc, #236, 8 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ - cmpeq ip, #132, 18 @ 0x210000 │ │ │ │ - cmpeq ip, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq ip, #120, 18 @ 0x1e0000 │ │ │ │ + cmnpeq pc, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ + cmpeq ip, #92, 18 @ 0x170000 │ │ │ │ + cmpeq ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45e4dc <__cxa_atexit@plt+0x447dcc> │ │ │ │ + ldr r2, [pc, #32] @ 45e504 <__cxa_atexit@plt+0x447df4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45e4e0 <__cxa_atexit@plt+0x447dd0> │ │ │ │ + ldr r3, [pc, #28] @ 45e508 <__cxa_atexit@plt+0x447df8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45e4e4 <__cxa_atexit@plt+0x447dd4> │ │ │ │ + ldr r0, [pc, #16] @ 45e50c <__cxa_atexit@plt+0x447dfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ - cmpeq ip, #120, 16 @ 0x780000 │ │ │ │ + cmpeq ip, #96, 16 @ 0x600000 │ │ │ │ + cmpeq ip, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e56c <__cxa_atexit@plt+0x447e5c> │ │ │ │ - ldr lr, [pc, #108] @ 45e578 <__cxa_atexit@plt+0x447e68> │ │ │ │ + bcc 45e594 <__cxa_atexit@plt+0x447e84> │ │ │ │ + ldr lr, [pc, #108] @ 45e5a0 <__cxa_atexit@plt+0x447e90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #104] @ 45e57c <__cxa_atexit@plt+0x447e6c> │ │ │ │ + ldr r9, [pc, #104] @ 45e5a4 <__cxa_atexit@plt+0x447e94> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #100] @ 45e580 <__cxa_atexit@plt+0x447e70> │ │ │ │ + ldr r8, [pc, #100] @ 45e5a8 <__cxa_atexit@plt+0x447e98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #158 @ 0x9e │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45e584 <__cxa_atexit@plt+0x447e74> │ │ │ │ + ldr r0, [pc, #88] @ 45e5ac <__cxa_atexit@plt+0x447e9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45e588 <__cxa_atexit@plt+0x447e78> │ │ │ │ + ldr r0, [pc, #80] @ 45e5b0 <__cxa_atexit@plt+0x447ea0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1122192,1087 +1122202,1087 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ - cmpeq ip, #84, 6 @ 0x50000001 │ │ │ │ - orreq r0, r0, #104, 10 @ 0x1a000000 │ │ │ │ - orreq r0, r0, #92, 10 @ 0x17000000 │ │ │ │ - orreq r0, r0, #84, 10 @ 0x15000000 │ │ │ │ - cmpeq ip, #248, 10 @ 0x3e000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq ip, #44, 6 @ 0xb0000000 │ │ │ │ + orreq r0, r0, #64, 10 @ 0x10000000 │ │ │ │ + orreq r0, r0, #52, 10 @ 0xd000000 │ │ │ │ + orreq r0, r0, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq ip, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e5cc <__cxa_atexit@plt+0x447ebc> │ │ │ │ - ldr r2, [pc, #40] @ 45e5d4 <__cxa_atexit@plt+0x447ec4> │ │ │ │ + bhi 45e5f4 <__cxa_atexit@plt+0x447ee4> │ │ │ │ + ldr r2, [pc, #40] @ 45e5fc <__cxa_atexit@plt+0x447eec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45e5d8 <__cxa_atexit@plt+0x447ec8> │ │ │ │ + ldr r1, [pc, #32] @ 45e600 <__cxa_atexit@plt+0x447ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmnpeq pc, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ + cmnpeq pc, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e610 <__cxa_atexit@plt+0x447f00> │ │ │ │ - ldr r2, [pc, #28] @ 45e61c <__cxa_atexit@plt+0x447f0c> │ │ │ │ + bcc 45e638 <__cxa_atexit@plt+0x447f28> │ │ │ │ + ldr r2, [pc, #28] @ 45e644 <__cxa_atexit@plt+0x447f34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - orreq r0, r0, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq ip, #156, 10 @ 0x27000000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + orreq r0, r0, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq ip, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45e678 <__cxa_atexit@plt+0x447f68> │ │ │ │ - ldr r3, [pc, #60] @ 45e680 <__cxa_atexit@plt+0x447f70> │ │ │ │ + bhi 45e6a0 <__cxa_atexit@plt+0x447f90> │ │ │ │ + ldr r3, [pc, #60] @ 45e6a8 <__cxa_atexit@plt+0x447f98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45e66c <__cxa_atexit@plt+0x447f5c> │ │ │ │ + beq 45e694 <__cxa_atexit@plt+0x447f84> │ │ │ │ mov r7, r8 │ │ │ │ - b 45e690 <__cxa_atexit@plt+0x447f80> │ │ │ │ + b 45e6b8 <__cxa_atexit@plt+0x447fa8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45e76c <__cxa_atexit@plt+0x44805c> │ │ │ │ + ldr r7, [pc, #208] @ 45e794 <__cxa_atexit@plt+0x448084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45e740 <__cxa_atexit@plt+0x448030> │ │ │ │ - ldr r0, [pc, #184] @ 45e770 <__cxa_atexit@plt+0x448060> │ │ │ │ + beq 45e768 <__cxa_atexit@plt+0x448058> │ │ │ │ + ldr r0, [pc, #184] @ 45e798 <__cxa_atexit@plt+0x448088> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45e74c <__cxa_atexit@plt+0x44803c> │ │ │ │ + beq 45e774 <__cxa_atexit@plt+0x448064> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45e758 <__cxa_atexit@plt+0x448048> │ │ │ │ - ldr r2, [pc, #132] @ 45e774 <__cxa_atexit@plt+0x448064> │ │ │ │ + bcc 45e780 <__cxa_atexit@plt+0x448070> │ │ │ │ + ldr r2, [pc, #132] @ 45e79c <__cxa_atexit@plt+0x44808c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45e778 <__cxa_atexit@plt+0x448068> │ │ │ │ + ldr r0, [pc, #128] @ 45e7a0 <__cxa_atexit@plt+0x448090> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45e77c <__cxa_atexit@plt+0x44806c> │ │ │ │ + ldr r6, [pc, #116] @ 45e7a4 <__cxa_atexit@plt+0x448094> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45e780 <__cxa_atexit@plt+0x448070> │ │ │ │ + ldr r6, [pc, #104] @ 45e7a8 <__cxa_atexit@plt+0x448098> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45e784 <__cxa_atexit@plt+0x448074> │ │ │ │ + ldr r8, [pc, #76] @ 45e7ac <__cxa_atexit@plt+0x44809c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - cmnpeq pc, #128, 6 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r0, #160, 6 @ 0x80000002 │ │ │ │ - orreq r0, r0, #148, 6 @ 0x50000002 │ │ │ │ - cmnpeq pc, #240, 30 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ - cmpeq ip, #56, 8 @ 0x38000000 │ │ │ │ + cmnpeq pc, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ + orreq r0, r0, #120, 6 @ 0xe0000001 │ │ │ │ + orreq r0, r0, #108, 6 @ 0xb0000001 │ │ │ │ + cmnpeq pc, #200, 30 @ p-variant is OBSOLETE @ 0x320 │ │ │ │ + cmpeq ip, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45e84c <__cxa_atexit@plt+0x44813c> │ │ │ │ + ldr r1, [pc, #172] @ 45e874 <__cxa_atexit@plt+0x448164> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45e82c <__cxa_atexit@plt+0x44811c> │ │ │ │ + beq 45e854 <__cxa_atexit@plt+0x448144> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45e838 <__cxa_atexit@plt+0x448128> │ │ │ │ - ldr r2, [pc, #120] @ 45e850 <__cxa_atexit@plt+0x448140> │ │ │ │ + bcc 45e860 <__cxa_atexit@plt+0x448150> │ │ │ │ + ldr r2, [pc, #120] @ 45e878 <__cxa_atexit@plt+0x448168> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45e854 <__cxa_atexit@plt+0x448144> │ │ │ │ + ldr r1, [pc, #116] @ 45e87c <__cxa_atexit@plt+0x44816c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45e858 <__cxa_atexit@plt+0x448148> │ │ │ │ + ldr r1, [pc, #108] @ 45e880 <__cxa_atexit@plt+0x448170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45e85c <__cxa_atexit@plt+0x44814c> │ │ │ │ + ldr r1, [pc, #96] @ 45e884 <__cxa_atexit@plt+0x448174> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45e860 <__cxa_atexit@plt+0x448150> │ │ │ │ + ldr r8, [pc, #60] @ 45e888 <__cxa_atexit@plt+0x448178> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmnpeq pc, #152, 4 @ p-variant is OBSOLETE @ 0x80000009 │ │ │ │ - orreq r0, r0, #192, 4 │ │ │ │ - orreq r0, r0, #172, 4 @ 0xc000000a │ │ │ │ - cmnpeq pc, #4, 30 @ p-variant is OBSOLETE │ │ │ │ - cmpeq ip, #92, 6 @ 0x70000001 │ │ │ │ + cmnpeq pc, #112, 4 @ p-variant is OBSOLETE │ │ │ │ + orreq r0, r0, #152, 4 @ 0x80000009 │ │ │ │ + orreq r0, r0, #132, 4 @ 0x40000008 │ │ │ │ + cmnpeq pc, #220, 28 @ p-variant is OBSOLETE @ 0xdc0 │ │ │ │ + cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45e8dc <__cxa_atexit@plt+0x4481cc> │ │ │ │ - ldr r2, [pc, #92] @ 45e8e8 <__cxa_atexit@plt+0x4481d8> │ │ │ │ + bcc 45e904 <__cxa_atexit@plt+0x4481f4> │ │ │ │ + ldr r2, [pc, #92] @ 45e910 <__cxa_atexit@plt+0x448200> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45e8ec <__cxa_atexit@plt+0x4481dc> │ │ │ │ + ldr r1, [pc, #88] @ 45e914 <__cxa_atexit@plt+0x448204> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45e8f0 <__cxa_atexit@plt+0x4481e0> │ │ │ │ + ldr r1, [pc, #80] @ 45e918 <__cxa_atexit@plt+0x448208> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45e8f4 <__cxa_atexit@plt+0x4481e4> │ │ │ │ + ldr r1, [pc, #68] @ 45e91c <__cxa_atexit@plt+0x44820c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45e8f8 <__cxa_atexit@plt+0x4481e8> │ │ │ │ + ldr r8, [pc, #32] @ 45e920 <__cxa_atexit@plt+0x448210> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmnpeq pc, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ - orreq r0, r0, #12, 4 @ 0xc0000000 │ │ │ │ - orreq r0, r0, #248, 2 @ 0x3e │ │ │ │ - cmnpeq pc, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ - cmpeq ip, #180, 4 @ 0x4000000b │ │ │ │ + cmnpeq pc, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ + orreq r0, r0, #228, 2 @ 0x39 │ │ │ │ + orreq r0, r0, #208, 2 @ 0x34 │ │ │ │ + cmnpeq pc, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + cmpeq ip, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45e920 <__cxa_atexit@plt+0x448210> │ │ │ │ + bne 45e948 <__cxa_atexit@plt+0x448238> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #140] @ 45e9b4 <__cxa_atexit@plt+0x4482a4> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #140] @ 45e9dc <__cxa_atexit@plt+0x4482cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45e99c <__cxa_atexit@plt+0x44828c> │ │ │ │ + beq 45e9c4 <__cxa_atexit@plt+0x4482b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45e9a4 <__cxa_atexit@plt+0x448294> │ │ │ │ - ldr lr, [pc, #104] @ 45e9b8 <__cxa_atexit@plt+0x4482a8> │ │ │ │ + bcc 45e9cc <__cxa_atexit@plt+0x4482bc> │ │ │ │ + ldr lr, [pc, #104] @ 45e9e0 <__cxa_atexit@plt+0x4482d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #100] @ 45e9bc <__cxa_atexit@plt+0x4482ac> │ │ │ │ + ldr r8, [pc, #100] @ 45e9e4 <__cxa_atexit@plt+0x4482d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #92] @ 45e9c0 <__cxa_atexit@plt+0x4482b0> │ │ │ │ + ldr r1, [pc, #92] @ 45e9e8 <__cxa_atexit@plt+0x4482d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #193 @ 0xc1 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r3, #7 │ │ │ │ - ldr r8, [pc, #56] @ 45e9c4 <__cxa_atexit@plt+0x4482b4> │ │ │ │ + ldr r8, [pc, #56] @ 45e9ec <__cxa_atexit@plt+0x4482dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 45e9c8 <__cxa_atexit@plt+0x4482b8> │ │ │ │ + ldr r9, [pc, #52] @ 45e9f0 <__cxa_atexit@plt+0x4482e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r0, r0, #72, 2 │ │ │ │ - cmnpeq pc, #8 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq pc, #156, 26 @ p-variant is OBSOLETE @ 0x2700 │ │ │ │ - cmnpeq pc, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ - cmpeq ip, #236, 30 @ 0x3b0 │ │ │ │ + orreq r0, r0, #32, 2 │ │ │ │ + cmneq pc, #224, 30 @ 0x380 │ │ │ │ + cmnpeq pc, #116, 26 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ + cmnpeq pc, #124, 26 @ p-variant is OBSOLETE @ 0x1f00 │ │ │ │ + cmpeq ip, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ea3c <__cxa_atexit@plt+0x44832c> │ │ │ │ - ldr lr, [pc, #84] @ 45ea48 <__cxa_atexit@plt+0x448338> │ │ │ │ + bcc 45ea64 <__cxa_atexit@plt+0x448354> │ │ │ │ + ldr lr, [pc, #84] @ 45ea70 <__cxa_atexit@plt+0x448360> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 45ea4c <__cxa_atexit@plt+0x44833c> │ │ │ │ + ldr r8, [pc, #80] @ 45ea74 <__cxa_atexit@plt+0x448364> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #72] @ 45ea50 <__cxa_atexit@plt+0x448340> │ │ │ │ + ldr r1, [pc, #72] @ 45ea78 <__cxa_atexit@plt+0x448368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #193 @ 0xc1 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 45ea54 <__cxa_atexit@plt+0x448344> │ │ │ │ + ldr r8, [pc, #36] @ 45ea7c <__cxa_atexit@plt+0x44836c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 45ea58 <__cxa_atexit@plt+0x448348> │ │ │ │ + ldr r9, [pc, #32] @ 45ea80 <__cxa_atexit@plt+0x448370> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r0, r0, #164 @ 0xa4 │ │ │ │ - cmneq pc, #100, 30 @ 0x190 │ │ │ │ - cmnpeq pc, #248, 24 @ p-variant is OBSOLETE @ 0xf800 │ │ │ │ - cmnpeq pc, #0, 26 @ p-variant is OBSOLETE │ │ │ │ + orreq r0, r0, #124 @ 0x7c │ │ │ │ + cmneq pc, #60, 30 @ 0xf0 │ │ │ │ + cmnpeq pc, #208, 24 @ p-variant is OBSOLETE @ 0xd000 │ │ │ │ + cmnpeq pc, #216, 24 @ p-variant is OBSOLETE @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ea94 <__cxa_atexit@plt+0x448384> │ │ │ │ - ldr r2, [pc, #32] @ 45eaa0 <__cxa_atexit@plt+0x448390> │ │ │ │ + bcc 45eabc <__cxa_atexit@plt+0x4483ac> │ │ │ │ + ldr r2, [pc, #32] @ 45eac8 <__cxa_atexit@plt+0x4483b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmneq pc, #140, 30 @ 0x230 │ │ │ │ - cmpeq ip, #224 @ 0xe0 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmneq pc, #100, 30 @ 0x190 │ │ │ │ + cmpeq ip, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45eae4 <__cxa_atexit@plt+0x4483d4> │ │ │ │ - ldr r2, [pc, #40] @ 45eaec <__cxa_atexit@plt+0x4483dc> │ │ │ │ + bhi 45eb0c <__cxa_atexit@plt+0x4483fc> │ │ │ │ + ldr r2, [pc, #40] @ 45eb14 <__cxa_atexit@plt+0x448404> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45eaf0 <__cxa_atexit@plt+0x4483e0> │ │ │ │ + ldr r1, [pc, #32] @ 45eb18 <__cxa_atexit@plt+0x448408> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #64, 28 @ 0x400 │ │ │ │ + cmneq pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45eb28 <__cxa_atexit@plt+0x448418> │ │ │ │ - ldr r2, [pc, #28] @ 45eb34 <__cxa_atexit@plt+0x448424> │ │ │ │ + bcc 45eb50 <__cxa_atexit@plt+0x448440> │ │ │ │ + ldr r2, [pc, #28] @ 45eb5c <__cxa_atexit@plt+0x44844c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - cmnpeq pc, #132, 30 @ p-variant is OBSOLETE @ 0x210 │ │ │ │ - cmpeq ip, #56 @ 0x38 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + cmnpeq pc, #92, 30 @ p-variant is OBSOLETE @ 0x170 │ │ │ │ + cmpeq ip, #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45eb90 <__cxa_atexit@plt+0x448480> │ │ │ │ - ldr r3, [pc, #60] @ 45eb98 <__cxa_atexit@plt+0x448488> │ │ │ │ + bhi 45ebb8 <__cxa_atexit@plt+0x4484a8> │ │ │ │ + ldr r3, [pc, #60] @ 45ebc0 <__cxa_atexit@plt+0x4484b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45eb84 <__cxa_atexit@plt+0x448474> │ │ │ │ + beq 45ebac <__cxa_atexit@plt+0x44849c> │ │ │ │ mov r7, r8 │ │ │ │ - b 45eba8 <__cxa_atexit@plt+0x448498> │ │ │ │ + b 45ebd0 <__cxa_atexit@plt+0x4484c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #216, 30 @ 0x360 │ │ │ │ + cmpeq ip, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45ec84 <__cxa_atexit@plt+0x448574> │ │ │ │ + ldr r7, [pc, #208] @ 45ecac <__cxa_atexit@plt+0x44859c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45ec58 <__cxa_atexit@plt+0x448548> │ │ │ │ - ldr r0, [pc, #184] @ 45ec88 <__cxa_atexit@plt+0x448578> │ │ │ │ + beq 45ec80 <__cxa_atexit@plt+0x448570> │ │ │ │ + ldr r0, [pc, #184] @ 45ecb0 <__cxa_atexit@plt+0x4485a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45ec64 <__cxa_atexit@plt+0x448554> │ │ │ │ + beq 45ec8c <__cxa_atexit@plt+0x44857c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45ec70 <__cxa_atexit@plt+0x448560> │ │ │ │ - ldr r2, [pc, #132] @ 45ec8c <__cxa_atexit@plt+0x44857c> │ │ │ │ + bcc 45ec98 <__cxa_atexit@plt+0x448588> │ │ │ │ + ldr r2, [pc, #132] @ 45ecb4 <__cxa_atexit@plt+0x4485a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45ec90 <__cxa_atexit@plt+0x448580> │ │ │ │ + ldr r0, [pc, #128] @ 45ecb8 <__cxa_atexit@plt+0x4485a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45ec94 <__cxa_atexit@plt+0x448584> │ │ │ │ + ldr r6, [pc, #116] @ 45ecbc <__cxa_atexit@plt+0x4485ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45ec98 <__cxa_atexit@plt+0x448588> │ │ │ │ + ldr r6, [pc, #104] @ 45ecc0 <__cxa_atexit@plt+0x4485b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45ec9c <__cxa_atexit@plt+0x44858c> │ │ │ │ + ldr r8, [pc, #76] @ 45ecc4 <__cxa_atexit@plt+0x4485b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - cmneq pc, #104, 28 @ 0x680 │ │ │ │ - cmnpeq pc, #136, 28 @ p-variant is OBSOLETE @ 0x880 │ │ │ │ - cmnpeq pc, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ - cmnpeq pc, #216, 20 @ p-variant is OBSOLETE @ 0xd8000 │ │ │ │ - cmpeq ip, #212, 28 @ 0xd40 │ │ │ │ + cmneq pc, #64, 28 @ 0x400 │ │ │ │ + cmnpeq pc, #96, 28 @ p-variant is OBSOLETE @ 0x600 │ │ │ │ + cmnpeq pc, #84, 28 @ p-variant is OBSOLETE @ 0x540 │ │ │ │ + cmnpeq pc, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45ed64 <__cxa_atexit@plt+0x448654> │ │ │ │ + ldr r1, [pc, #172] @ 45ed8c <__cxa_atexit@plt+0x44867c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45ed44 <__cxa_atexit@plt+0x448634> │ │ │ │ + beq 45ed6c <__cxa_atexit@plt+0x44865c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45ed50 <__cxa_atexit@plt+0x448640> │ │ │ │ - ldr r2, [pc, #120] @ 45ed68 <__cxa_atexit@plt+0x448658> │ │ │ │ + bcc 45ed78 <__cxa_atexit@plt+0x448668> │ │ │ │ + ldr r2, [pc, #120] @ 45ed90 <__cxa_atexit@plt+0x448680> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45ed6c <__cxa_atexit@plt+0x44865c> │ │ │ │ + ldr r1, [pc, #116] @ 45ed94 <__cxa_atexit@plt+0x448684> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45ed70 <__cxa_atexit@plt+0x448660> │ │ │ │ + ldr r1, [pc, #108] @ 45ed98 <__cxa_atexit@plt+0x448688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45ed74 <__cxa_atexit@plt+0x448664> │ │ │ │ + ldr r1, [pc, #96] @ 45ed9c <__cxa_atexit@plt+0x44868c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45ed78 <__cxa_atexit@plt+0x448668> │ │ │ │ + ldr r8, [pc, #60] @ 45eda0 <__cxa_atexit@plt+0x448690> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq pc, #128, 26 @ 0x2000 │ │ │ │ - cmnpeq pc, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ - cmnpeq pc, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ - cmnpeq pc, #236, 18 @ p-variant is OBSOLETE @ 0x3b0000 │ │ │ │ - cmpeq ip, #248, 26 @ 0x3e00 │ │ │ │ + cmneq pc, #88, 26 @ 0x1600 │ │ │ │ + cmnpeq pc, #128, 26 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + cmnpeq pc, #108, 26 @ p-variant is OBSOLETE @ 0x1b00 │ │ │ │ + cmnpeq pc, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ + cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45edf4 <__cxa_atexit@plt+0x4486e4> │ │ │ │ - ldr r2, [pc, #92] @ 45ee00 <__cxa_atexit@plt+0x4486f0> │ │ │ │ + bcc 45ee1c <__cxa_atexit@plt+0x44870c> │ │ │ │ + ldr r2, [pc, #92] @ 45ee28 <__cxa_atexit@plt+0x448718> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45ee04 <__cxa_atexit@plt+0x4486f4> │ │ │ │ + ldr r1, [pc, #88] @ 45ee2c <__cxa_atexit@plt+0x44871c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45ee08 <__cxa_atexit@plt+0x4486f8> │ │ │ │ + ldr r1, [pc, #80] @ 45ee30 <__cxa_atexit@plt+0x448720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45ee0c <__cxa_atexit@plt+0x4486fc> │ │ │ │ + ldr r1, [pc, #68] @ 45ee34 <__cxa_atexit@plt+0x448724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45ee10 <__cxa_atexit@plt+0x448700> │ │ │ │ + ldr r8, [pc, #32] @ 45ee38 <__cxa_atexit@plt+0x448728> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, #204, 24 @ 0xcc00 │ │ │ │ - cmnpeq pc, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ - cmnpeq pc, #224, 24 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ - cmnpeq pc, #56, 18 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ - cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + cmneq pc, #164, 24 @ 0xa400 │ │ │ │ + cmnpeq pc, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ + cmnpeq pc, #184, 24 @ p-variant is OBSOLETE @ 0xb800 │ │ │ │ + cmnpeq pc, #16, 18 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ + cmpeq ip, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45ee38 <__cxa_atexit@plt+0x448728> │ │ │ │ + bne 45ee60 <__cxa_atexit@plt+0x448750> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #108] @ 45eeac <__cxa_atexit@plt+0x44879c> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #108] @ 45eed4 <__cxa_atexit@plt+0x4487c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 45ee98 <__cxa_atexit@plt+0x448788> │ │ │ │ - ldr r3, [pc, #88] @ 45eeb0 <__cxa_atexit@plt+0x4487a0> │ │ │ │ + beq 45eec0 <__cxa_atexit@plt+0x4487b0> │ │ │ │ + ldr r3, [pc, #88] @ 45eed8 <__cxa_atexit@plt+0x4487c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45eea4 <__cxa_atexit@plt+0x448794> │ │ │ │ - ldr r2, [pc, #68] @ 45eeb4 <__cxa_atexit@plt+0x4487a4> │ │ │ │ + beq 45eecc <__cxa_atexit@plt+0x4487bc> │ │ │ │ + ldr r2, [pc, #68] @ 45eedc <__cxa_atexit@plt+0x4487cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #40] @ 45eeb8 <__cxa_atexit@plt+0x4487a8> │ │ │ │ + ldr r8, [pc, #40] @ 45eee0 <__cxa_atexit@plt+0x4487d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmnpeq pc, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ - cmpeq ip, #160, 20 @ 0xa0000 │ │ │ │ + cmnpeq pc, #112, 16 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ + cmpeq ip, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 45ef1c <__cxa_atexit@plt+0x44880c> │ │ │ │ + ldr r3, [pc, #72] @ 45ef44 <__cxa_atexit@plt+0x448834> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 45ef14 <__cxa_atexit@plt+0x448804> │ │ │ │ - ldr r2, [pc, #52] @ 45ef20 <__cxa_atexit@plt+0x448810> │ │ │ │ + beq 45ef3c <__cxa_atexit@plt+0x44882c> │ │ │ │ + ldr r2, [pc, #52] @ 45ef48 <__cxa_atexit@plt+0x448838> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 45ef24 <__cxa_atexit@plt+0x448814> │ │ │ │ + ldr r8, [pc, #24] @ 45ef4c <__cxa_atexit@plt+0x44883c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmnpeq pc, #28, 16 @ p-variant is OBSOLETE @ 0x1c0000 │ │ │ │ - cmpeq ip, #52, 20 @ 0x34000 │ │ │ │ + cmnpeq pc, #244, 14 @ p-variant is OBSOLETE @ 0x3d00000 │ │ │ │ + cmpeq ip, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 45ef64 <__cxa_atexit@plt+0x448854> │ │ │ │ + ldr r2, [pc, #40] @ 45ef8c <__cxa_atexit@plt+0x44887c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 45ef68 <__cxa_atexit@plt+0x448858> │ │ │ │ + ldr r8, [pc, #12] @ 45ef90 <__cxa_atexit@plt+0x448880> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmnpeq pc, #204, 14 @ p-variant is OBSOLETE @ 0x3300000 │ │ │ │ - cmpeq ip, #228, 18 @ 0x390000 │ │ │ │ + cmnpeq pc, #164, 14 @ p-variant is OBSOLETE @ 0x2900000 │ │ │ │ + cmpeq ip, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 45ef9c <__cxa_atexit@plt+0x44888c> │ │ │ │ + ldr r3, [pc, #24] @ 45efc4 <__cxa_atexit@plt+0x4488b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 45efa0 <__cxa_atexit@plt+0x448890> │ │ │ │ + ldr r8, [pc, #8] @ 45efc8 <__cxa_atexit@plt+0x4488b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmnpeq pc, #160, 14 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ + cmnpeq pc, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 45eff8 <__cxa_atexit@plt+0x4488e8> │ │ │ │ + ldr r3, [pc, #68] @ 45f020 <__cxa_atexit@plt+0x448910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 45efec <__cxa_atexit@plt+0x4488dc> │ │ │ │ - ldr r7, [pc, #40] @ 45effc <__cxa_atexit@plt+0x4488ec> │ │ │ │ + beq 45f014 <__cxa_atexit@plt+0x448904> │ │ │ │ + ldr r7, [pc, #40] @ 45f024 <__cxa_atexit@plt+0x448914> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #32] @ 45f000 <__cxa_atexit@plt+0x4488f0> │ │ │ │ + ldr r3, [pc, #32] @ 45f028 <__cxa_atexit@plt+0x448918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq pc, #140, 18 @ 0x230000 │ │ │ │ + cmneq pc, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #24] @ 45f030 <__cxa_atexit@plt+0x448920> │ │ │ │ + ldr r7, [pc, #24] @ 45f058 <__cxa_atexit@plt+0x448948> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 45f034 <__cxa_atexit@plt+0x448924> │ │ │ │ + ldr r3, [pc, #16] @ 45f05c <__cxa_atexit@plt+0x44894c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #72, 18 @ 0x120000 │ │ │ │ + cmneq pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f078 <__cxa_atexit@plt+0x448968> │ │ │ │ + bcc 45f0a0 <__cxa_atexit@plt+0x448990> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 45f084 <__cxa_atexit@plt+0x448974> │ │ │ │ + ldr r2, [pc, #36] @ 45f0ac <__cxa_atexit@plt+0x44899c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #172, 18 @ 0x2b0000 │ │ │ │ - cmpeq ip, #12, 28 @ 0xc0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #132, 18 @ 0x210000 │ │ │ │ + cmpeq ip, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 45f130 <__cxa_atexit@plt+0x448a20> │ │ │ │ - ldr r3, [pc, #148] @ 45f140 <__cxa_atexit@plt+0x448a30> │ │ │ │ + bhi 45f158 <__cxa_atexit@plt+0x448a48> │ │ │ │ + ldr r3, [pc, #148] @ 45f168 <__cxa_atexit@plt+0x448a58> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 45f0e8 <__cxa_atexit@plt+0x4489d8> │ │ │ │ + beq 45f110 <__cxa_atexit@plt+0x448a00> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 45f0f8 <__cxa_atexit@plt+0x4489e8> │ │ │ │ - ldr r2, [pc, #128] @ 45f150 <__cxa_atexit@plt+0x448a40> │ │ │ │ + bne 45f120 <__cxa_atexit@plt+0x448a10> │ │ │ │ + ldr r2, [pc, #128] @ 45f178 <__cxa_atexit@plt+0x448a68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45f128 <__cxa_atexit@plt+0x448a18> │ │ │ │ - ldr r3, [pc, #112] @ 45f154 <__cxa_atexit@plt+0x448a44> │ │ │ │ + beq 45f150 <__cxa_atexit@plt+0x448a40> │ │ │ │ + ldr r3, [pc, #112] @ 45f17c <__cxa_atexit@plt+0x448a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45f114 <__cxa_atexit@plt+0x448a04> │ │ │ │ + b 45f13c <__cxa_atexit@plt+0x448a2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 45f144 <__cxa_atexit@plt+0x448a34> │ │ │ │ + ldr r2, [pc, #68] @ 45f16c <__cxa_atexit@plt+0x448a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45f128 <__cxa_atexit@plt+0x448a18> │ │ │ │ - ldr r3, [pc, #52] @ 45f148 <__cxa_atexit@plt+0x448a38> │ │ │ │ + beq 45f150 <__cxa_atexit@plt+0x448a40> │ │ │ │ + ldr r3, [pc, #52] @ 45f170 <__cxa_atexit@plt+0x448a60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 45f14c <__cxa_atexit@plt+0x448a3c> │ │ │ │ + ldr r8, [pc, #44] @ 45f174 <__cxa_atexit@plt+0x448a64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 45f158 <__cxa_atexit@plt+0x448a48> │ │ │ │ + ldr r7, [pc, #32] @ 45f180 <__cxa_atexit@plt+0x448a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - cmnpeq pc, #24, 12 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + cmnpeq pc, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ - cmpeq ip, #60, 26 @ 0xf00 │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + cmpeq ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45f1a0 <__cxa_atexit@plt+0x448a90> │ │ │ │ - ldr r3, [pc, #92] @ 45f1e4 <__cxa_atexit@plt+0x448ad4> │ │ │ │ + bne 45f1c8 <__cxa_atexit@plt+0x448ab8> │ │ │ │ + ldr r3, [pc, #92] @ 45f20c <__cxa_atexit@plt+0x448afc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45f1d0 <__cxa_atexit@plt+0x448ac0> │ │ │ │ - ldr r3, [pc, #76] @ 45f1e8 <__cxa_atexit@plt+0x448ad8> │ │ │ │ + beq 45f1f8 <__cxa_atexit@plt+0x448ae8> │ │ │ │ + ldr r3, [pc, #76] @ 45f210 <__cxa_atexit@plt+0x448b00> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 45f1bc <__cxa_atexit@plt+0x448aac> │ │ │ │ - ldr r3, [pc, #48] @ 45f1d8 <__cxa_atexit@plt+0x448ac8> │ │ │ │ + b 45f1e4 <__cxa_atexit@plt+0x448ad4> │ │ │ │ + ldr r3, [pc, #48] @ 45f200 <__cxa_atexit@plt+0x448af0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 45f1d0 <__cxa_atexit@plt+0x448ac0> │ │ │ │ - ldr r3, [pc, #32] @ 45f1dc <__cxa_atexit@plt+0x448acc> │ │ │ │ + beq 45f1f8 <__cxa_atexit@plt+0x448ae8> │ │ │ │ + ldr r3, [pc, #32] @ 45f204 <__cxa_atexit@plt+0x448af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 45f1e0 <__cxa_atexit@plt+0x448ad0> │ │ │ │ + ldr r8, [pc, #24] @ 45f208 <__cxa_atexit@plt+0x448af8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - cmnpeq pc, #112, 10 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmnpeq pc, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45f214 <__cxa_atexit@plt+0x448b04> │ │ │ │ + ldr r3, [pc, #20] @ 45f23c <__cxa_atexit@plt+0x448b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45f218 <__cxa_atexit@plt+0x448b08> │ │ │ │ + ldr r8, [pc, #12] @ 45f240 <__cxa_atexit@plt+0x448b30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmnpeq pc, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ - cmpeq ip, #116, 18 @ 0x1d0000 │ │ │ │ + cmnpeq pc, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + cmpeq ip, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45f240 <__cxa_atexit@plt+0x448b30> │ │ │ │ + bne 45f268 <__cxa_atexit@plt+0x448b58> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45f2b0 <__cxa_atexit@plt+0x448ba0> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45f2d8 <__cxa_atexit@plt+0x448bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45f298 <__cxa_atexit@plt+0x448b88> │ │ │ │ + beq 45f2c0 <__cxa_atexit@plt+0x448bb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45f2a0 <__cxa_atexit@plt+0x448b90> │ │ │ │ - ldr r2, [pc, #68] @ 45f2b4 <__cxa_atexit@plt+0x448ba4> │ │ │ │ + bcc 45f2c8 <__cxa_atexit@plt+0x448bb8> │ │ │ │ + ldr r2, [pc, #68] @ 45f2dc <__cxa_atexit@plt+0x448bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45f2b8 <__cxa_atexit@plt+0x448ba8> │ │ │ │ + ldr r1, [pc, #64] @ 45f2e0 <__cxa_atexit@plt+0x448bd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - cmpeq ip, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq ip, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f308 <__cxa_atexit@plt+0x448bf8> │ │ │ │ - ldr r2, [pc, #48] @ 45f314 <__cxa_atexit@plt+0x448c04> │ │ │ │ + bcc 45f330 <__cxa_atexit@plt+0x448c20> │ │ │ │ + ldr r2, [pc, #48] @ 45f33c <__cxa_atexit@plt+0x448c2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45f318 <__cxa_atexit@plt+0x448c08> │ │ │ │ + ldr r1, [pc, #44] @ 45f340 <__cxa_atexit@plt+0x448c30> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - cmpeq ip, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq ip, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45f344 <__cxa_atexit@plt+0x448c34> │ │ │ │ + ldr r3, [pc, #20] @ 45f36c <__cxa_atexit@plt+0x448c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 45f348 <__cxa_atexit@plt+0x448c38> │ │ │ │ + ldr r8, [pc, #12] @ 45f370 <__cxa_atexit@plt+0x448c60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmnpeq pc, #252, 6 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ - cmpeq ip, #132, 16 @ 0x840000 │ │ │ │ + cmnpeq pc, #212, 6 @ p-variant is OBSOLETE @ 0x50000003 │ │ │ │ + cmpeq ip, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45f370 <__cxa_atexit@plt+0x448c60> │ │ │ │ + bne 45f398 <__cxa_atexit@plt+0x448c88> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 45f3e0 <__cxa_atexit@plt+0x448cd0> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 45f408 <__cxa_atexit@plt+0x448cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45f3c8 <__cxa_atexit@plt+0x448cb8> │ │ │ │ + beq 45f3f0 <__cxa_atexit@plt+0x448ce0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45f3d0 <__cxa_atexit@plt+0x448cc0> │ │ │ │ - ldr r2, [pc, #68] @ 45f3e4 <__cxa_atexit@plt+0x448cd4> │ │ │ │ + bcc 45f3f8 <__cxa_atexit@plt+0x448ce8> │ │ │ │ + ldr r2, [pc, #68] @ 45f40c <__cxa_atexit@plt+0x448cfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 45f3e8 <__cxa_atexit@plt+0x448cd8> │ │ │ │ + ldr r1, [pc, #64] @ 45f410 <__cxa_atexit@plt+0x448d00> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ - cmpeq ip, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f438 <__cxa_atexit@plt+0x448d28> │ │ │ │ - ldr r2, [pc, #48] @ 45f444 <__cxa_atexit@plt+0x448d34> │ │ │ │ + bcc 45f460 <__cxa_atexit@plt+0x448d50> │ │ │ │ + ldr r2, [pc, #48] @ 45f46c <__cxa_atexit@plt+0x448d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 45f448 <__cxa_atexit@plt+0x448d38> │ │ │ │ + ldr r1, [pc, #44] @ 45f470 <__cxa_atexit@plt+0x448d60> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ - cmpeq ip, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq ip, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 45f4cc <__cxa_atexit@plt+0x448dbc> │ │ │ │ + bhi 45f4f4 <__cxa_atexit@plt+0x448de4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45f4c4 <__cxa_atexit@plt+0x448db4> │ │ │ │ - ldr r7, [pc, #116] @ 45f4f4 <__cxa_atexit@plt+0x448de4> │ │ │ │ + beq 45f4ec <__cxa_atexit@plt+0x448ddc> │ │ │ │ + ldr r7, [pc, #116] @ 45f51c <__cxa_atexit@plt+0x448e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 45f4f8 <__cxa_atexit@plt+0x448de8> │ │ │ │ + ldr r3, [pc, #112] @ 45f520 <__cxa_atexit@plt+0x448e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45f4d4 <__cxa_atexit@plt+0x448dc4> │ │ │ │ - ldr r2, [pc, #80] @ 45f500 <__cxa_atexit@plt+0x448df0> │ │ │ │ + bcc 45f4fc <__cxa_atexit@plt+0x448dec> │ │ │ │ + ldr r2, [pc, #80] @ 45f528 <__cxa_atexit@plt+0x448e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 45f4fc <__cxa_atexit@plt+0x448dec> │ │ │ │ + ldr r6, [pc, #32] @ 45f524 <__cxa_atexit@plt+0x448e14> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #48, 20 @ 0x30000 │ │ │ │ - cmneq pc, #216, 8 @ 0xd8000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #8, 20 @ 0x8000 │ │ │ │ + cmneq pc, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq pc, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ + cmnpeq pc, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f53c <__cxa_atexit@plt+0x448e2c> │ │ │ │ - ldr r2, [pc, #40] @ 45f554 <__cxa_atexit@plt+0x448e44> │ │ │ │ + bcc 45f564 <__cxa_atexit@plt+0x448e54> │ │ │ │ + ldr r2, [pc, #40] @ 45f57c <__cxa_atexit@plt+0x448e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45f558 <__cxa_atexit@plt+0x448e48> │ │ │ │ + ldr r3, [pc, #20] @ 45f580 <__cxa_atexit@plt+0x448e70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq pc, #80, 10 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq pc, #40, 10 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ + cmpeq ip, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45f5c0 <__cxa_atexit@plt+0x448eb0> │ │ │ │ + bhi 45f5e8 <__cxa_atexit@plt+0x448ed8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45f5b8 <__cxa_atexit@plt+0x448ea8> │ │ │ │ - ldr r3, [pc, #56] @ 45f5c8 <__cxa_atexit@plt+0x448eb8> │ │ │ │ + beq 45f5e0 <__cxa_atexit@plt+0x448ed0> │ │ │ │ + ldr r3, [pc, #56] @ 45f5f0 <__cxa_atexit@plt+0x448ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45f5cc <__cxa_atexit@plt+0x448ebc> │ │ │ │ + ldr r7, [pc, #52] @ 45f5f4 <__cxa_atexit@plt+0x448ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45f5d0 <__cxa_atexit@plt+0x448ec0> │ │ │ │ + ldr r3, [pc, #44] @ 45f5f8 <__cxa_atexit@plt+0x448ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45f5d4 <__cxa_atexit@plt+0x448ec4> │ │ │ │ + ldr r0, [pc, #32] @ 45f5fc <__cxa_atexit@plt+0x448eec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #212, 16 @ 0xd40000 │ │ │ │ - cmneq pc, #188, 6 @ 0xf0000002 │ │ │ │ - cmpeq ip, #184, 16 @ 0xb80000 │ │ │ │ - cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq ip, #172, 16 @ 0xac0000 │ │ │ │ + cmneq pc, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq ip, #144, 16 @ 0x900000 │ │ │ │ + cmpeq ip, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45f60c <__cxa_atexit@plt+0x448efc> │ │ │ │ + ldr r2, [pc, #32] @ 45f634 <__cxa_atexit@plt+0x448f24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45f610 <__cxa_atexit@plt+0x448f00> │ │ │ │ + ldr r3, [pc, #28] @ 45f638 <__cxa_atexit@plt+0x448f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45f614 <__cxa_atexit@plt+0x448f04> │ │ │ │ + ldr r0, [pc, #16] @ 45f63c <__cxa_atexit@plt+0x448f2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #196, 16 @ 0xc40000 │ │ │ │ - cmpeq ip, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq ip, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq ip, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f678 <__cxa_atexit@plt+0x448f68> │ │ │ │ - ldr r9, [pc, #72] @ 45f684 <__cxa_atexit@plt+0x448f74> │ │ │ │ + bcc 45f6a0 <__cxa_atexit@plt+0x448f90> │ │ │ │ + ldr r9, [pc, #72] @ 45f6ac <__cxa_atexit@plt+0x448f9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov lr, #0 │ │ │ │ mov r1, #8 │ │ │ │ mov r8, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov sl, #16 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1123283,71 +1123293,71 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq pc, #68, 8 @ p-variant is OBSOLETE @ 0x44000000 │ │ │ │ - cmpeq ip, #56, 16 @ 0x380000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq pc, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmpeq ip, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45f6ec <__cxa_atexit@plt+0x448fdc> │ │ │ │ + bhi 45f714 <__cxa_atexit@plt+0x449004> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45f6e4 <__cxa_atexit@plt+0x448fd4> │ │ │ │ - ldr r3, [pc, #56] @ 45f6f4 <__cxa_atexit@plt+0x448fe4> │ │ │ │ + beq 45f70c <__cxa_atexit@plt+0x448ffc> │ │ │ │ + ldr r3, [pc, #56] @ 45f71c <__cxa_atexit@plt+0x44900c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45f6f8 <__cxa_atexit@plt+0x448fe8> │ │ │ │ + ldr r7, [pc, #52] @ 45f720 <__cxa_atexit@plt+0x449010> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45f6fc <__cxa_atexit@plt+0x448fec> │ │ │ │ + ldr r3, [pc, #44] @ 45f724 <__cxa_atexit@plt+0x449014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45f700 <__cxa_atexit@plt+0x448ff0> │ │ │ │ + ldr r0, [pc, #32] @ 45f728 <__cxa_atexit@plt+0x449018> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #168, 14 @ 0x2a00000 │ │ │ │ - cmneq pc, #144, 4 │ │ │ │ - cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ - cmpeq ip, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq ip, #128, 14 @ 0x2000000 │ │ │ │ + cmneq pc, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq ip, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45f738 <__cxa_atexit@plt+0x449028> │ │ │ │ + ldr r2, [pc, #32] @ 45f760 <__cxa_atexit@plt+0x449050> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45f73c <__cxa_atexit@plt+0x44902c> │ │ │ │ + ldr r3, [pc, #28] @ 45f764 <__cxa_atexit@plt+0x449054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45f740 <__cxa_atexit@plt+0x449030> │ │ │ │ + ldr r0, [pc, #16] @ 45f768 <__cxa_atexit@plt+0x449058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #152, 14 @ 0x2600000 │ │ │ │ - cmpeq ip, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq ip, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq ip, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f7a4 <__cxa_atexit@plt+0x449094> │ │ │ │ - ldr r9, [pc, #72] @ 45f7b0 <__cxa_atexit@plt+0x4490a0> │ │ │ │ + bcc 45f7cc <__cxa_atexit@plt+0x4490bc> │ │ │ │ + ldr r9, [pc, #72] @ 45f7d8 <__cxa_atexit@plt+0x4490c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r1, #0 │ │ │ │ mov lr, #8 │ │ │ │ mov r8, #12 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov sl, #16 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1123358,84 +1123368,84 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq pc, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ - cmpeq ip, #80, 14 @ 0x1400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq pc, #240, 4 @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45f818 <__cxa_atexit@plt+0x449108> │ │ │ │ + bhi 45f840 <__cxa_atexit@plt+0x449130> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45f810 <__cxa_atexit@plt+0x449100> │ │ │ │ - ldr r3, [pc, #56] @ 45f820 <__cxa_atexit@plt+0x449110> │ │ │ │ + beq 45f838 <__cxa_atexit@plt+0x449128> │ │ │ │ + ldr r3, [pc, #56] @ 45f848 <__cxa_atexit@plt+0x449138> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45f824 <__cxa_atexit@plt+0x449114> │ │ │ │ + ldr r7, [pc, #52] @ 45f84c <__cxa_atexit@plt+0x44913c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45f828 <__cxa_atexit@plt+0x449118> │ │ │ │ + ldr r3, [pc, #44] @ 45f850 <__cxa_atexit@plt+0x449140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45f82c <__cxa_atexit@plt+0x44911c> │ │ │ │ + ldr r0, [pc, #32] @ 45f854 <__cxa_atexit@plt+0x449144> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #248, 12 @ 0xf800000 │ │ │ │ - cmneq pc, #100, 2 │ │ │ │ - cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq ip, #196, 12 @ 0xc400000 │ │ │ │ + cmpeq ip, #208, 12 @ 0xd000000 │ │ │ │ + cmneq pc, #60, 2 │ │ │ │ + cmpeq ip, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45f864 <__cxa_atexit@plt+0x449154> │ │ │ │ + ldr r2, [pc, #32] @ 45f88c <__cxa_atexit@plt+0x44917c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45f868 <__cxa_atexit@plt+0x449158> │ │ │ │ + ldr r3, [pc, #28] @ 45f890 <__cxa_atexit@plt+0x449180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45f86c <__cxa_atexit@plt+0x44915c> │ │ │ │ + ldr r0, [pc, #16] @ 45f894 <__cxa_atexit@plt+0x449184> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #176, 12 @ 0xb000000 │ │ │ │ - cmpeq ip, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq ip, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f8f8 <__cxa_atexit@plt+0x4491e8> │ │ │ │ - ldr r8, [pc, #112] @ 45f904 <__cxa_atexit@plt+0x4491f4> │ │ │ │ + bcc 45f920 <__cxa_atexit@plt+0x449210> │ │ │ │ + ldr r8, [pc, #112] @ 45f92c <__cxa_atexit@plt+0x44921c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #108] @ 45f908 <__cxa_atexit@plt+0x4491f8> │ │ │ │ + ldr lr, [pc, #108] @ 45f930 <__cxa_atexit@plt+0x449220> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #5 │ │ │ │ orr r0, r0, #4864 @ 0x1300 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #92] @ 45f90c <__cxa_atexit@plt+0x4491fc> │ │ │ │ + ldr r0, [pc, #92] @ 45f934 <__cxa_atexit@plt+0x449224> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 45f910 <__cxa_atexit@plt+0x449200> │ │ │ │ + ldr r0, [pc, #84] @ 45f938 <__cxa_atexit@plt+0x449228> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #76] @ 45f914 <__cxa_atexit@plt+0x449204> │ │ │ │ + ldr r0, [pc, #76] @ 45f93c <__cxa_atexit@plt+0x44922c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r8, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -1123443,87 +1123453,87 @@ │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #124 @ 0x7c │ │ │ │ - cmnpeq pc, #232, 2 @ p-variant is OBSOLETE @ 0x3a │ │ │ │ - cmneq pc, #168 @ 0xa8 │ │ │ │ - cmnpeq pc, #220, 2 @ p-variant is OBSOLETE @ 0x37 │ │ │ │ - cmnpeq pc, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ - cmpeq ip, #32, 12 @ 0x2000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #84 @ 0x54 │ │ │ │ + cmnpeq pc, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ + cmneq pc, #128 @ 0x80 │ │ │ │ + cmnpeq pc, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ + cmnpeq pc, #156, 2 @ p-variant is OBSOLETE @ 0x27 │ │ │ │ + cmpeq ip, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45f97c <__cxa_atexit@plt+0x44926c> │ │ │ │ + bhi 45f9a4 <__cxa_atexit@plt+0x449294> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45f974 <__cxa_atexit@plt+0x449264> │ │ │ │ - ldr r3, [pc, #56] @ 45f984 <__cxa_atexit@plt+0x449274> │ │ │ │ + beq 45f99c <__cxa_atexit@plt+0x44928c> │ │ │ │ + ldr r3, [pc, #56] @ 45f9ac <__cxa_atexit@plt+0x44929c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 45f988 <__cxa_atexit@plt+0x449278> │ │ │ │ + ldr r7, [pc, #52] @ 45f9b0 <__cxa_atexit@plt+0x4492a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 45f98c <__cxa_atexit@plt+0x44927c> │ │ │ │ + ldr r3, [pc, #44] @ 45f9b4 <__cxa_atexit@plt+0x4492a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 45f990 <__cxa_atexit@plt+0x449280> │ │ │ │ + ldr r0, [pc, #32] @ 45f9b8 <__cxa_atexit@plt+0x4492a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #216, 10 @ 0x36000000 │ │ │ │ - cmneq pc, #0 │ │ │ │ - cmpeq ip, #188, 10 @ 0x2f000000 │ │ │ │ - cmpeq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq ip, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq pc, #216, 30 @ 0x360 │ │ │ │ + cmpeq ip, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 45f9c8 <__cxa_atexit@plt+0x4492b8> │ │ │ │ + ldr r2, [pc, #32] @ 45f9f0 <__cxa_atexit@plt+0x4492e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 45f9cc <__cxa_atexit@plt+0x4492bc> │ │ │ │ + ldr r3, [pc, #28] @ 45f9f4 <__cxa_atexit@plt+0x4492e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 45f9d0 <__cxa_atexit@plt+0x4492c0> │ │ │ │ + ldr r0, [pc, #16] @ 45f9f8 <__cxa_atexit@plt+0x4492e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #40, 10 @ 0xa000000 │ │ │ │ - cmpeq ip, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq ip, #0, 10 │ │ │ │ + cmpeq ip, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45fa5c <__cxa_atexit@plt+0x44934c> │ │ │ │ - ldr lr, [pc, #112] @ 45fa68 <__cxa_atexit@plt+0x449358> │ │ │ │ + bcc 45fa84 <__cxa_atexit@plt+0x449374> │ │ │ │ + ldr lr, [pc, #112] @ 45fa90 <__cxa_atexit@plt+0x449380> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 45fa6c <__cxa_atexit@plt+0x44935c> │ │ │ │ + ldr r9, [pc, #108] @ 45fa94 <__cxa_atexit@plt+0x449384> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 45fa70 <__cxa_atexit@plt+0x449360> │ │ │ │ + ldr r8, [pc, #104] @ 45fa98 <__cxa_atexit@plt+0x449388> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #174 @ 0xae │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 45fa74 <__cxa_atexit@plt+0x449364> │ │ │ │ + ldr r0, [pc, #88] @ 45fa9c <__cxa_atexit@plt+0x44938c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 45fa78 <__cxa_atexit@plt+0x449368> │ │ │ │ + ldr r0, [pc, #80] @ 45faa0 <__cxa_atexit@plt+0x449390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1123532,1091 +1123542,1091 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #100, 28 @ 0x640 │ │ │ │ - cmpeq ip, #104, 28 @ 0x680 │ │ │ │ - cmnpeq pc, #124 @ p-variant is OBSOLETE @ 0x7c │ │ │ │ - cmnpeq pc, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ - cmnpeq pc, #100 @ p-variant is OBSOLETE @ 0x64 │ │ │ │ - cmpeq ip, #8, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq ip, #64, 28 @ 0x400 │ │ │ │ + cmnpeq pc, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ + cmnpeq pc, #76 @ p-variant is OBSOLETE @ 0x4c │ │ │ │ + cmnpeq pc, #60 @ p-variant is OBSOLETE @ 0x3c │ │ │ │ + cmpeq ip, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45fabc <__cxa_atexit@plt+0x4493ac> │ │ │ │ - ldr r2, [pc, #40] @ 45fac4 <__cxa_atexit@plt+0x4493b4> │ │ │ │ + bhi 45fae4 <__cxa_atexit@plt+0x4493d4> │ │ │ │ + ldr r2, [pc, #40] @ 45faec <__cxa_atexit@plt+0x4493dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45fac8 <__cxa_atexit@plt+0x4493b8> │ │ │ │ + ldr r1, [pc, #32] @ 45faf0 <__cxa_atexit@plt+0x4493e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #104, 28 @ 0x680 │ │ │ │ + cmneq pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45fb00 <__cxa_atexit@plt+0x4493f0> │ │ │ │ - ldr r2, [pc, #28] @ 45fb0c <__cxa_atexit@plt+0x4493fc> │ │ │ │ + bcc 45fb28 <__cxa_atexit@plt+0x449418> │ │ │ │ + ldr r2, [pc, #28] @ 45fb34 <__cxa_atexit@plt+0x449424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - cmneq pc, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq ip, #172 @ 0xac │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + cmneq pc, #132, 30 @ 0x210 │ │ │ │ + cmpeq ip, #132 @ 0x84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45fb68 <__cxa_atexit@plt+0x449458> │ │ │ │ - ldr r3, [pc, #60] @ 45fb70 <__cxa_atexit@plt+0x449460> │ │ │ │ + bhi 45fb90 <__cxa_atexit@plt+0x449480> │ │ │ │ + ldr r3, [pc, #60] @ 45fb98 <__cxa_atexit@plt+0x449488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 45fb5c <__cxa_atexit@plt+0x44944c> │ │ │ │ + beq 45fb84 <__cxa_atexit@plt+0x449474> │ │ │ │ mov r7, r8 │ │ │ │ - b 45fb80 <__cxa_atexit@plt+0x449470> │ │ │ │ + b 45fba8 <__cxa_atexit@plt+0x449498> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #76 @ 0x4c │ │ │ │ + cmpeq ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 45fc5c <__cxa_atexit@plt+0x44954c> │ │ │ │ + ldr r7, [pc, #208] @ 45fc84 <__cxa_atexit@plt+0x449574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 45fc30 <__cxa_atexit@plt+0x449520> │ │ │ │ - ldr r0, [pc, #184] @ 45fc60 <__cxa_atexit@plt+0x449550> │ │ │ │ + beq 45fc58 <__cxa_atexit@plt+0x449548> │ │ │ │ + ldr r0, [pc, #184] @ 45fc88 <__cxa_atexit@plt+0x449578> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45fc3c <__cxa_atexit@plt+0x44952c> │ │ │ │ + beq 45fc64 <__cxa_atexit@plt+0x449554> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 45fc48 <__cxa_atexit@plt+0x449538> │ │ │ │ - ldr r2, [pc, #132] @ 45fc64 <__cxa_atexit@plt+0x449554> │ │ │ │ + bcc 45fc70 <__cxa_atexit@plt+0x449560> │ │ │ │ + ldr r2, [pc, #132] @ 45fc8c <__cxa_atexit@plt+0x44957c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 45fc68 <__cxa_atexit@plt+0x449558> │ │ │ │ + ldr r0, [pc, #128] @ 45fc90 <__cxa_atexit@plt+0x449580> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 45fc6c <__cxa_atexit@plt+0x44955c> │ │ │ │ + ldr r6, [pc, #116] @ 45fc94 <__cxa_atexit@plt+0x449584> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 45fc70 <__cxa_atexit@plt+0x449560> │ │ │ │ + ldr r6, [pc, #104] @ 45fc98 <__cxa_atexit@plt+0x449588> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 45fc74 <__cxa_atexit@plt+0x449564> │ │ │ │ + ldr r8, [pc, #76] @ 45fc9c <__cxa_atexit@plt+0x44958c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - cmneq pc, #144, 28 @ 0x900 │ │ │ │ - cmneq pc, #176, 28 @ 0xb00 │ │ │ │ - cmneq pc, #168, 28 @ 0xa80 │ │ │ │ - cmneq pc, #0, 22 │ │ │ │ - cmpeq ip, #72, 30 @ 0x120 │ │ │ │ + cmneq pc, #104, 28 @ 0x680 │ │ │ │ + cmneq pc, #136, 28 @ 0x880 │ │ │ │ + cmneq pc, #128, 28 @ 0x800 │ │ │ │ + cmneq pc, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq ip, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 45fd3c <__cxa_atexit@plt+0x44962c> │ │ │ │ + ldr r1, [pc, #172] @ 45fd64 <__cxa_atexit@plt+0x449654> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45fd1c <__cxa_atexit@plt+0x44960c> │ │ │ │ + beq 45fd44 <__cxa_atexit@plt+0x449634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 45fd28 <__cxa_atexit@plt+0x449618> │ │ │ │ - ldr r2, [pc, #120] @ 45fd40 <__cxa_atexit@plt+0x449630> │ │ │ │ + bcc 45fd50 <__cxa_atexit@plt+0x449640> │ │ │ │ + ldr r2, [pc, #120] @ 45fd68 <__cxa_atexit@plt+0x449658> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 45fd44 <__cxa_atexit@plt+0x449634> │ │ │ │ + ldr r1, [pc, #116] @ 45fd6c <__cxa_atexit@plt+0x44965c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 45fd48 <__cxa_atexit@plt+0x449638> │ │ │ │ + ldr r1, [pc, #108] @ 45fd70 <__cxa_atexit@plt+0x449660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 45fd4c <__cxa_atexit@plt+0x44963c> │ │ │ │ + ldr r1, [pc, #96] @ 45fd74 <__cxa_atexit@plt+0x449664> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 45fd50 <__cxa_atexit@plt+0x449640> │ │ │ │ + ldr r8, [pc, #60] @ 45fd78 <__cxa_atexit@plt+0x449668> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq pc, #168, 26 @ 0x2a00 │ │ │ │ - cmneq pc, #212, 26 @ 0x3500 │ │ │ │ - cmneq pc, #188, 26 @ 0x2f00 │ │ │ │ - cmneq pc, #20, 20 @ 0x14000 │ │ │ │ - cmpeq ip, #108, 28 @ 0x6c0 │ │ │ │ + cmneq pc, #128, 26 @ 0x2000 │ │ │ │ + cmneq pc, #172, 26 @ 0x2b00 │ │ │ │ + cmneq pc, #148, 26 @ 0x2500 │ │ │ │ + cmneq pc, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq ip, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45fdcc <__cxa_atexit@plt+0x4496bc> │ │ │ │ - ldr r2, [pc, #92] @ 45fdd8 <__cxa_atexit@plt+0x4496c8> │ │ │ │ + bcc 45fdf4 <__cxa_atexit@plt+0x4496e4> │ │ │ │ + ldr r2, [pc, #92] @ 45fe00 <__cxa_atexit@plt+0x4496f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 45fddc <__cxa_atexit@plt+0x4496cc> │ │ │ │ + ldr r1, [pc, #88] @ 45fe04 <__cxa_atexit@plt+0x4496f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 45fde0 <__cxa_atexit@plt+0x4496d0> │ │ │ │ + ldr r1, [pc, #80] @ 45fe08 <__cxa_atexit@plt+0x4496f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 45fde4 <__cxa_atexit@plt+0x4496d4> │ │ │ │ + ldr r1, [pc, #68] @ 45fe0c <__cxa_atexit@plt+0x4496fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 45fde8 <__cxa_atexit@plt+0x4496d8> │ │ │ │ + ldr r8, [pc, #32] @ 45fe10 <__cxa_atexit@plt+0x449700> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, #244, 24 @ 0xf400 │ │ │ │ - cmneq pc, #32, 26 @ 0x800 │ │ │ │ - cmneq pc, #8, 26 @ 0x200 │ │ │ │ - cmneq pc, #96, 18 @ 0x180000 │ │ │ │ - cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ + cmneq pc, #204, 24 @ 0xcc00 │ │ │ │ + cmneq pc, #248, 24 @ 0xf800 │ │ │ │ + cmneq pc, #224, 24 @ 0xe000 │ │ │ │ + cmneq pc, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq ip, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45fe10 <__cxa_atexit@plt+0x449700> │ │ │ │ + bne 45fe38 <__cxa_atexit@plt+0x449728> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #144] @ 45fea8 <__cxa_atexit@plt+0x449798> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #144] @ 45fed0 <__cxa_atexit@plt+0x4497c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 45fe90 <__cxa_atexit@plt+0x449780> │ │ │ │ + beq 45feb8 <__cxa_atexit@plt+0x4497a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45fe98 <__cxa_atexit@plt+0x449788> │ │ │ │ - ldr lr, [pc, #108] @ 45feac <__cxa_atexit@plt+0x44979c> │ │ │ │ + bcc 45fec0 <__cxa_atexit@plt+0x4497b0> │ │ │ │ + ldr lr, [pc, #108] @ 45fed4 <__cxa_atexit@plt+0x4497c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 45feb0 <__cxa_atexit@plt+0x4497a0> │ │ │ │ + ldr r8, [pc, #104] @ 45fed8 <__cxa_atexit@plt+0x4497c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #96] @ 45feb4 <__cxa_atexit@plt+0x4497a4> │ │ │ │ + ldr r1, [pc, #96] @ 45fedc <__cxa_atexit@plt+0x4497cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r3, #7 │ │ │ │ - ldr r8, [pc, #56] @ 45feb8 <__cxa_atexit@plt+0x4497a8> │ │ │ │ + ldr r8, [pc, #56] @ 45fee0 <__cxa_atexit@plt+0x4497d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 45febc <__cxa_atexit@plt+0x4497ac> │ │ │ │ + ldr r9, [pc, #52] @ 45fee4 <__cxa_atexit@plt+0x4497d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq pc, #88, 24 @ 0x5800 │ │ │ │ - cmneq pc, #24, 22 @ 0x6000 │ │ │ │ - cmneq pc, #168, 16 @ 0xa80000 │ │ │ │ - cmneq pc, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq ip, #248, 20 @ 0xf8000 │ │ │ │ + cmneq pc, #48, 24 @ 0x3000 │ │ │ │ + cmneq pc, #240, 20 @ 0xf0000 │ │ │ │ + cmneq pc, #128, 16 @ 0x800000 │ │ │ │ + cmneq pc, #136, 16 @ 0x880000 │ │ │ │ + cmpeq ip, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ff34 <__cxa_atexit@plt+0x449824> │ │ │ │ - ldr lr, [pc, #88] @ 45ff40 <__cxa_atexit@plt+0x449830> │ │ │ │ + bcc 45ff5c <__cxa_atexit@plt+0x44984c> │ │ │ │ + ldr lr, [pc, #88] @ 45ff68 <__cxa_atexit@plt+0x449858> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 45ff44 <__cxa_atexit@plt+0x449834> │ │ │ │ + ldr r8, [pc, #84] @ 45ff6c <__cxa_atexit@plt+0x44985c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ - ldr r1, [pc, #76] @ 45ff48 <__cxa_atexit@plt+0x449838> │ │ │ │ + ldr r1, [pc, #76] @ 45ff70 <__cxa_atexit@plt+0x449860> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r8, [pc, #36] @ 45ff4c <__cxa_atexit@plt+0x44983c> │ │ │ │ + ldr r8, [pc, #36] @ 45ff74 <__cxa_atexit@plt+0x449864> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 45ff50 <__cxa_atexit@plt+0x449840> │ │ │ │ + ldr r9, [pc, #32] @ 45ff78 <__cxa_atexit@plt+0x449868> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b b92b54 <__cxa_atexit@plt+0xb7c444> │ │ │ │ + b b92c2c <__cxa_atexit@plt+0xb7c51c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #176, 22 @ 0x2c000 │ │ │ │ - cmneq pc, #112, 20 @ 0x70000 │ │ │ │ - cmneq pc, #0, 16 │ │ │ │ - cmneq pc, #8, 16 @ 0x80000 │ │ │ │ + cmneq pc, #136, 22 @ 0x22000 │ │ │ │ + cmneq pc, #72, 20 @ 0x48000 │ │ │ │ + cmneq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmneq pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45ff8c <__cxa_atexit@plt+0x44987c> │ │ │ │ - ldr r2, [pc, #32] @ 45ff98 <__cxa_atexit@plt+0x449888> │ │ │ │ + bcc 45ffb4 <__cxa_atexit@plt+0x4498a4> │ │ │ │ + ldr r2, [pc, #32] @ 45ffc0 <__cxa_atexit@plt+0x4498b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmneq pc, #148, 20 @ 0x94000 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmneq pc, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq ip, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45ffdc <__cxa_atexit@plt+0x4498cc> │ │ │ │ - ldr r2, [pc, #40] @ 45ffe4 <__cxa_atexit@plt+0x4498d4> │ │ │ │ + bhi 460004 <__cxa_atexit@plt+0x4498f4> │ │ │ │ + ldr r2, [pc, #40] @ 46000c <__cxa_atexit@plt+0x4498fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 45ffe8 <__cxa_atexit@plt+0x4498d8> │ │ │ │ + ldr r1, [pc, #32] @ 460010 <__cxa_atexit@plt+0x449900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b86ce0 <__cxa_atexit@plt+0xb705d0> │ │ │ │ + b b86db8 <__cxa_atexit@plt+0xb706a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #72, 18 @ 0x120000 │ │ │ │ + cmneq pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460020 <__cxa_atexit@plt+0x449910> │ │ │ │ - ldr r2, [pc, #28] @ 46002c <__cxa_atexit@plt+0x44991c> │ │ │ │ + bcc 460048 <__cxa_atexit@plt+0x449938> │ │ │ │ + ldr r2, [pc, #28] @ 460054 <__cxa_atexit@plt+0x449944> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785f88 <__cxa_atexit@plt+0x76f878> │ │ │ │ - cmneq pc, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ + b 785fc8 <__cxa_atexit@plt+0x76f8b8> │ │ │ │ + cmneq pc, #100, 20 @ 0x64000 │ │ │ │ + cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 460088 <__cxa_atexit@plt+0x449978> │ │ │ │ - ldr r3, [pc, #60] @ 460090 <__cxa_atexit@plt+0x449980> │ │ │ │ + bhi 4600b0 <__cxa_atexit@plt+0x4499a0> │ │ │ │ + ldr r3, [pc, #60] @ 4600b8 <__cxa_atexit@plt+0x4499a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46007c <__cxa_atexit@plt+0x44996c> │ │ │ │ + beq 4600a4 <__cxa_atexit@plt+0x449994> │ │ │ │ mov r7, r8 │ │ │ │ - b 4600a0 <__cxa_atexit@plt+0x449990> │ │ │ │ + b 4600c8 <__cxa_atexit@plt+0x4499b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq ip, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #208] @ 46017c <__cxa_atexit@plt+0x449a6c> │ │ │ │ + ldr r7, [pc, #208] @ 4601a4 <__cxa_atexit@plt+0x449a94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 460150 <__cxa_atexit@plt+0x449a40> │ │ │ │ - ldr r0, [pc, #184] @ 460180 <__cxa_atexit@plt+0x449a70> │ │ │ │ + beq 460178 <__cxa_atexit@plt+0x449a68> │ │ │ │ + ldr r0, [pc, #184] @ 4601a8 <__cxa_atexit@plt+0x449a98> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46015c <__cxa_atexit@plt+0x449a4c> │ │ │ │ + beq 460184 <__cxa_atexit@plt+0x449a74> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 460168 <__cxa_atexit@plt+0x449a58> │ │ │ │ - ldr r2, [pc, #132] @ 460184 <__cxa_atexit@plt+0x449a74> │ │ │ │ + bcc 460190 <__cxa_atexit@plt+0x449a80> │ │ │ │ + ldr r2, [pc, #132] @ 4601ac <__cxa_atexit@plt+0x449a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #128] @ 460188 <__cxa_atexit@plt+0x449a78> │ │ │ │ + ldr r0, [pc, #128] @ 4601b0 <__cxa_atexit@plt+0x449aa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #116] @ 46018c <__cxa_atexit@plt+0x449a7c> │ │ │ │ + ldr r6, [pc, #116] @ 4601b4 <__cxa_atexit@plt+0x449aa4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ 460190 <__cxa_atexit@plt+0x449a80> │ │ │ │ + ldr r6, [pc, #104] @ 4601b8 <__cxa_atexit@plt+0x449aa8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #76] @ 460194 <__cxa_atexit@plt+0x449a84> │ │ │ │ + ldr r8, [pc, #76] @ 4601bc <__cxa_atexit@plt+0x449aac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - cmneq pc, #112, 18 @ 0x1c0000 │ │ │ │ - cmneq pc, #144, 18 @ 0x240000 │ │ │ │ - cmneq pc, #136, 18 @ 0x220000 │ │ │ │ - cmneq pc, #224, 10 @ 0x38000000 │ │ │ │ - cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ + cmneq pc, #72, 18 @ 0x120000 │ │ │ │ + cmneq pc, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq pc, #96, 18 @ 0x180000 │ │ │ │ + cmneq pc, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq ip, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #172] @ 46025c <__cxa_atexit@plt+0x449b4c> │ │ │ │ + ldr r1, [pc, #172] @ 460284 <__cxa_atexit@plt+0x449b74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46023c <__cxa_atexit@plt+0x449b2c> │ │ │ │ + beq 460264 <__cxa_atexit@plt+0x449b54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 460248 <__cxa_atexit@plt+0x449b38> │ │ │ │ - ldr r2, [pc, #120] @ 460260 <__cxa_atexit@plt+0x449b50> │ │ │ │ + bcc 460270 <__cxa_atexit@plt+0x449b60> │ │ │ │ + ldr r2, [pc, #120] @ 460288 <__cxa_atexit@plt+0x449b78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 460264 <__cxa_atexit@plt+0x449b54> │ │ │ │ + ldr r1, [pc, #116] @ 46028c <__cxa_atexit@plt+0x449b7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 460268 <__cxa_atexit@plt+0x449b58> │ │ │ │ + ldr r1, [pc, #108] @ 460290 <__cxa_atexit@plt+0x449b80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 46026c <__cxa_atexit@plt+0x449b5c> │ │ │ │ + ldr r1, [pc, #96] @ 460294 <__cxa_atexit@plt+0x449b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldm r5, {r0, r9} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #60] @ 460270 <__cxa_atexit@plt+0x449b60> │ │ │ │ + ldr r8, [pc, #60] @ 460298 <__cxa_atexit@plt+0x449b88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq pc, #136, 16 @ 0x880000 │ │ │ │ - cmneq pc, #180, 16 @ 0xb40000 │ │ │ │ - cmneq pc, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq pc, #244, 8 @ 0xf4000000 │ │ │ │ - cmpeq ip, #0, 18 │ │ │ │ + cmneq pc, #96, 16 @ 0x600000 │ │ │ │ + cmneq pc, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq pc, #116, 16 @ 0x740000 │ │ │ │ + cmneq pc, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4602ec <__cxa_atexit@plt+0x449bdc> │ │ │ │ - ldr r2, [pc, #92] @ 4602f8 <__cxa_atexit@plt+0x449be8> │ │ │ │ + bcc 460314 <__cxa_atexit@plt+0x449c04> │ │ │ │ + ldr r2, [pc, #92] @ 460320 <__cxa_atexit@plt+0x449c10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 4602fc <__cxa_atexit@plt+0x449bec> │ │ │ │ + ldr r1, [pc, #88] @ 460324 <__cxa_atexit@plt+0x449c14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #80] @ 460300 <__cxa_atexit@plt+0x449bf0> │ │ │ │ + ldr r1, [pc, #80] @ 460328 <__cxa_atexit@plt+0x449c18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 460304 <__cxa_atexit@plt+0x449bf4> │ │ │ │ + ldr r1, [pc, #68] @ 46032c <__cxa_atexit@plt+0x449c1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ 460308 <__cxa_atexit@plt+0x449bf8> │ │ │ │ + ldr r8, [pc, #32] @ 460330 <__cxa_atexit@plt+0x449c20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b8d264 <__cxa_atexit@plt+0xb76b54> │ │ │ │ + b b8d33c <__cxa_atexit@plt+0xb76c2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, #212, 14 @ 0x3500000 │ │ │ │ - cmneq pc, #0, 16 │ │ │ │ - cmneq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq pc, #64, 8 @ 0x40000000 │ │ │ │ - cmpeq ip, #88, 16 @ 0x580000 │ │ │ │ + cmneq pc, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmneq pc, #192, 14 @ 0x3000000 │ │ │ │ + cmneq pc, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq ip, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 460330 <__cxa_atexit@plt+0x449c20> │ │ │ │ + bne 460358 <__cxa_atexit@plt+0x449c48> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #108] @ 4603a4 <__cxa_atexit@plt+0x449c94> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #108] @ 4603cc <__cxa_atexit@plt+0x449cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 460390 <__cxa_atexit@plt+0x449c80> │ │ │ │ - ldr r3, [pc, #88] @ 4603a8 <__cxa_atexit@plt+0x449c98> │ │ │ │ + beq 4603b8 <__cxa_atexit@plt+0x449ca8> │ │ │ │ + ldr r3, [pc, #88] @ 4603d0 <__cxa_atexit@plt+0x449cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 46039c <__cxa_atexit@plt+0x449c8c> │ │ │ │ - ldr r2, [pc, #68] @ 4603ac <__cxa_atexit@plt+0x449c9c> │ │ │ │ + beq 4603c4 <__cxa_atexit@plt+0x449cb4> │ │ │ │ + ldr r2, [pc, #68] @ 4603d4 <__cxa_atexit@plt+0x449cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #40] @ 4603b0 <__cxa_atexit@plt+0x449ca0> │ │ │ │ + ldr r8, [pc, #40] @ 4603d8 <__cxa_atexit@plt+0x449cc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmneq pc, #160, 6 @ 0x80000002 │ │ │ │ - cmpeq ip, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq pc, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #72] @ 460414 <__cxa_atexit@plt+0x449d04> │ │ │ │ + ldr r3, [pc, #72] @ 46043c <__cxa_atexit@plt+0x449d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 46040c <__cxa_atexit@plt+0x449cfc> │ │ │ │ - ldr r2, [pc, #52] @ 460418 <__cxa_atexit@plt+0x449d08> │ │ │ │ + beq 460434 <__cxa_atexit@plt+0x449d24> │ │ │ │ + ldr r2, [pc, #52] @ 460440 <__cxa_atexit@plt+0x449d30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 46041c <__cxa_atexit@plt+0x449d0c> │ │ │ │ + ldr r8, [pc, #24] @ 460444 <__cxa_atexit@plt+0x449d34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq pc, #36, 6 @ 0x90000000 │ │ │ │ - cmpeq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmneq pc, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 46045c <__cxa_atexit@plt+0x449d4c> │ │ │ │ + ldr r2, [pc, #40] @ 460484 <__cxa_atexit@plt+0x449d74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #12] @ 460460 <__cxa_atexit@plt+0x449d50> │ │ │ │ + ldr r8, [pc, #12] @ 460488 <__cxa_atexit@plt+0x449d78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq ip, #236, 8 @ 0xec000000 │ │ │ │ + cmneq pc, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq ip, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #24] @ 460494 <__cxa_atexit@plt+0x449d84> │ │ │ │ + ldr r3, [pc, #24] @ 4604bc <__cxa_atexit@plt+0x449dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 460498 <__cxa_atexit@plt+0x449d88> │ │ │ │ + ldr r8, [pc, #8] @ 4604c0 <__cxa_atexit@plt+0x449db0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmneq pc, #128, 4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 4604f4 <__cxa_atexit@plt+0x449de4> │ │ │ │ + ldr r3, [pc, #72] @ 46051c <__cxa_atexit@plt+0x449e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4604e8 <__cxa_atexit@plt+0x449dd8> │ │ │ │ - ldr r7, [pc, #44] @ 4604f8 <__cxa_atexit@plt+0x449de8> │ │ │ │ + beq 460510 <__cxa_atexit@plt+0x449e00> │ │ │ │ + ldr r7, [pc, #44] @ 460520 <__cxa_atexit@plt+0x449e10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #36] @ 4604fc <__cxa_atexit@plt+0x449dec> │ │ │ │ + ldr r3, [pc, #36] @ 460524 <__cxa_atexit@plt+0x449e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #148, 8 @ 0x94000000 │ │ │ │ + cmneq pc, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #28] @ 460530 <__cxa_atexit@plt+0x449e20> │ │ │ │ + ldr r7, [pc, #28] @ 460558 <__cxa_atexit@plt+0x449e48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 460534 <__cxa_atexit@plt+0x449e24> │ │ │ │ + ldr r3, [pc, #20] @ 46055c <__cxa_atexit@plt+0x449e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq pc, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460578 <__cxa_atexit@plt+0x449e68> │ │ │ │ + bcc 4605a0 <__cxa_atexit@plt+0x449e90> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 460584 <__cxa_atexit@plt+0x449e74> │ │ │ │ + ldr r2, [pc, #36] @ 4605ac <__cxa_atexit@plt+0x449e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #172, 8 @ 0xac000000 │ │ │ │ - cmpeq ip, #12, 18 @ 0x30000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq ip, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 460630 <__cxa_atexit@plt+0x449f20> │ │ │ │ - ldr r3, [pc, #148] @ 460640 <__cxa_atexit@plt+0x449f30> │ │ │ │ + bhi 460658 <__cxa_atexit@plt+0x449f48> │ │ │ │ + ldr r3, [pc, #148] @ 460668 <__cxa_atexit@plt+0x449f58> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 4605e8 <__cxa_atexit@plt+0x449ed8> │ │ │ │ + beq 460610 <__cxa_atexit@plt+0x449f00> │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4605f8 <__cxa_atexit@plt+0x449ee8> │ │ │ │ - ldr r2, [pc, #128] @ 460650 <__cxa_atexit@plt+0x449f40> │ │ │ │ + bne 460620 <__cxa_atexit@plt+0x449f10> │ │ │ │ + ldr r2, [pc, #128] @ 460678 <__cxa_atexit@plt+0x449f68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 460628 <__cxa_atexit@plt+0x449f18> │ │ │ │ - ldr r3, [pc, #112] @ 460654 <__cxa_atexit@plt+0x449f44> │ │ │ │ + beq 460650 <__cxa_atexit@plt+0x449f40> │ │ │ │ + ldr r3, [pc, #112] @ 46067c <__cxa_atexit@plt+0x449f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 460614 <__cxa_atexit@plt+0x449f04> │ │ │ │ + b 46063c <__cxa_atexit@plt+0x449f2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 460644 <__cxa_atexit@plt+0x449f34> │ │ │ │ + ldr r2, [pc, #68] @ 46066c <__cxa_atexit@plt+0x449f5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 460628 <__cxa_atexit@plt+0x449f18> │ │ │ │ - ldr r3, [pc, #52] @ 460648 <__cxa_atexit@plt+0x449f38> │ │ │ │ + beq 460650 <__cxa_atexit@plt+0x449f40> │ │ │ │ + ldr r3, [pc, #52] @ 460670 <__cxa_atexit@plt+0x449f60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 46064c <__cxa_atexit@plt+0x449f3c> │ │ │ │ + ldr r8, [pc, #44] @ 460674 <__cxa_atexit@plt+0x449f64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 460658 <__cxa_atexit@plt+0x449f48> │ │ │ │ + ldr r7, [pc, #32] @ 460680 <__cxa_atexit@plt+0x449f70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - cmneq pc, #24, 2 │ │ │ │ + cmneq pc, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq ip, #108, 18 @ 0x1b0000 │ │ │ │ - cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq ip, #68, 18 @ 0x110000 │ │ │ │ + cmpeq ip, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4606a0 <__cxa_atexit@plt+0x449f90> │ │ │ │ - ldr r3, [pc, #92] @ 4606e4 <__cxa_atexit@plt+0x449fd4> │ │ │ │ + bne 4606c8 <__cxa_atexit@plt+0x449fb8> │ │ │ │ + ldr r3, [pc, #92] @ 46070c <__cxa_atexit@plt+0x449ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4606d0 <__cxa_atexit@plt+0x449fc0> │ │ │ │ - ldr r3, [pc, #76] @ 4606e8 <__cxa_atexit@plt+0x449fd8> │ │ │ │ + beq 4606f8 <__cxa_atexit@plt+0x449fe8> │ │ │ │ + ldr r3, [pc, #76] @ 460710 <__cxa_atexit@plt+0x44a000> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4606bc <__cxa_atexit@plt+0x449fac> │ │ │ │ - ldr r3, [pc, #48] @ 4606d8 <__cxa_atexit@plt+0x449fc8> │ │ │ │ + b 4606e4 <__cxa_atexit@plt+0x449fd4> │ │ │ │ + ldr r3, [pc, #48] @ 460700 <__cxa_atexit@plt+0x449ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4606d0 <__cxa_atexit@plt+0x449fc0> │ │ │ │ - ldr r3, [pc, #32] @ 4606dc <__cxa_atexit@plt+0x449fcc> │ │ │ │ + beq 4606f8 <__cxa_atexit@plt+0x449fe8> │ │ │ │ + ldr r3, [pc, #32] @ 460704 <__cxa_atexit@plt+0x449ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #24] @ 4606e0 <__cxa_atexit@plt+0x449fd0> │ │ │ │ + ldr r8, [pc, #24] @ 460708 <__cxa_atexit@plt+0x449ff8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - cmneq pc, #112 @ 0x70 │ │ │ │ + cmneq pc, #72 @ 0x48 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 460714 <__cxa_atexit@plt+0x44a004> │ │ │ │ + ldr r3, [pc, #20] @ 46073c <__cxa_atexit@plt+0x44a02c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 460718 <__cxa_atexit@plt+0x44a008> │ │ │ │ + ldr r8, [pc, #12] @ 460740 <__cxa_atexit@plt+0x44a030> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #44 @ 0x2c │ │ │ │ - cmpeq ip, #116, 8 @ 0x74000000 │ │ │ │ + cmneq pc, #4 │ │ │ │ + cmpeq ip, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 460740 <__cxa_atexit@plt+0x44a030> │ │ │ │ + bne 460768 <__cxa_atexit@plt+0x44a058> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 4607b0 <__cxa_atexit@plt+0x44a0a0> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 4607d8 <__cxa_atexit@plt+0x44a0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 460798 <__cxa_atexit@plt+0x44a088> │ │ │ │ + beq 4607c0 <__cxa_atexit@plt+0x44a0b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4607a0 <__cxa_atexit@plt+0x44a090> │ │ │ │ - ldr r2, [pc, #68] @ 4607b4 <__cxa_atexit@plt+0x44a0a4> │ │ │ │ + bcc 4607c8 <__cxa_atexit@plt+0x44a0b8> │ │ │ │ + ldr r2, [pc, #68] @ 4607dc <__cxa_atexit@plt+0x44a0cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 4607b8 <__cxa_atexit@plt+0x44a0a8> │ │ │ │ + ldr r1, [pc, #64] @ 4607e0 <__cxa_atexit@plt+0x44a0d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmpeq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq ip, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460808 <__cxa_atexit@plt+0x44a0f8> │ │ │ │ - ldr r2, [pc, #48] @ 460814 <__cxa_atexit@plt+0x44a104> │ │ │ │ + bcc 460830 <__cxa_atexit@plt+0x44a120> │ │ │ │ + ldr r2, [pc, #48] @ 46083c <__cxa_atexit@plt+0x44a12c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 460818 <__cxa_atexit@plt+0x44a108> │ │ │ │ + ldr r1, [pc, #44] @ 460840 <__cxa_atexit@plt+0x44a130> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - cmpeq ip, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 460844 <__cxa_atexit@plt+0x44a134> │ │ │ │ + ldr r3, [pc, #20] @ 46086c <__cxa_atexit@plt+0x44a15c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 460848 <__cxa_atexit@plt+0x44a138> │ │ │ │ + ldr r8, [pc, #12] @ 460870 <__cxa_atexit@plt+0x44a160> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a84670 <__cxa_atexit@plt+0xa6df60> │ │ │ │ + b a846c8 <__cxa_atexit@plt+0xa6dfb8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #252, 28 @ 0xfc0 │ │ │ │ - cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ + cmneq pc, #212, 28 @ 0xd40 │ │ │ │ + cmpeq ip, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 460870 <__cxa_atexit@plt+0x44a160> │ │ │ │ + bne 460898 <__cxa_atexit@plt+0x44a188> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba40f0 <__cxa_atexit@plt+0xb8d9e0> │ │ │ │ - ldr r3, [pc, #104] @ 4608e0 <__cxa_atexit@plt+0x44a1d0> │ │ │ │ + b ba41c8 <__cxa_atexit@plt+0xb8dab8> │ │ │ │ + ldr r3, [pc, #104] @ 460908 <__cxa_atexit@plt+0x44a1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4608c8 <__cxa_atexit@plt+0x44a1b8> │ │ │ │ + beq 4608f0 <__cxa_atexit@plt+0x44a1e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4608d0 <__cxa_atexit@plt+0x44a1c0> │ │ │ │ - ldr r2, [pc, #68] @ 4608e4 <__cxa_atexit@plt+0x44a1d4> │ │ │ │ + bcc 4608f8 <__cxa_atexit@plt+0x44a1e8> │ │ │ │ + ldr r2, [pc, #68] @ 46090c <__cxa_atexit@plt+0x44a1fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 4608e8 <__cxa_atexit@plt+0x44a1d8> │ │ │ │ + ldr r1, [pc, #64] @ 460910 <__cxa_atexit@plt+0x44a200> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ - cmpeq ip, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq ip, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460938 <__cxa_atexit@plt+0x44a228> │ │ │ │ - ldr r2, [pc, #48] @ 460944 <__cxa_atexit@plt+0x44a234> │ │ │ │ + bcc 460960 <__cxa_atexit@plt+0x44a250> │ │ │ │ + ldr r2, [pc, #48] @ 46096c <__cxa_atexit@plt+0x44a25c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 460948 <__cxa_atexit@plt+0x44a238> │ │ │ │ + ldr r1, [pc, #44] @ 460970 <__cxa_atexit@plt+0x44a260> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ - cmpeq ip, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4609cc <__cxa_atexit@plt+0x44a2bc> │ │ │ │ + bhi 4609f4 <__cxa_atexit@plt+0x44a2e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4609c4 <__cxa_atexit@plt+0x44a2b4> │ │ │ │ - ldr r7, [pc, #116] @ 4609f4 <__cxa_atexit@plt+0x44a2e4> │ │ │ │ + beq 4609ec <__cxa_atexit@plt+0x44a2dc> │ │ │ │ + ldr r7, [pc, #116] @ 460a1c <__cxa_atexit@plt+0x44a30c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 4609f8 <__cxa_atexit@plt+0x44a2e8> │ │ │ │ + ldr r3, [pc, #112] @ 460a20 <__cxa_atexit@plt+0x44a310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4609d4 <__cxa_atexit@plt+0x44a2c4> │ │ │ │ - ldr r2, [pc, #80] @ 460a00 <__cxa_atexit@plt+0x44a2f0> │ │ │ │ + bcc 4609fc <__cxa_atexit@plt+0x44a2ec> │ │ │ │ + ldr r2, [pc, #80] @ 460a28 <__cxa_atexit@plt+0x44a318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 4609fc <__cxa_atexit@plt+0x44a2ec> │ │ │ │ + ldr r6, [pc, #32] @ 460a24 <__cxa_atexit@plt+0x44a314> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ - cmneq pc, #216, 30 @ 0x360 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq pc, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, #204 @ 0xcc │ │ │ │ + cmneq pc, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460a3c <__cxa_atexit@plt+0x44a32c> │ │ │ │ - ldr r2, [pc, #40] @ 460a54 <__cxa_atexit@plt+0x44a344> │ │ │ │ + bcc 460a64 <__cxa_atexit@plt+0x44a354> │ │ │ │ + ldr r2, [pc, #40] @ 460a7c <__cxa_atexit@plt+0x44a36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 460a58 <__cxa_atexit@plt+0x44a348> │ │ │ │ + ldr r3, [pc, #20] @ 460a80 <__cxa_atexit@plt+0x44a370> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #80 @ 0x50 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq ip, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 460ac0 <__cxa_atexit@plt+0x44a3b0> │ │ │ │ + bhi 460ae8 <__cxa_atexit@plt+0x44a3d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 460ab8 <__cxa_atexit@plt+0x44a3a8> │ │ │ │ - ldr r3, [pc, #56] @ 460ac8 <__cxa_atexit@plt+0x44a3b8> │ │ │ │ + beq 460ae0 <__cxa_atexit@plt+0x44a3d0> │ │ │ │ + ldr r3, [pc, #56] @ 460af0 <__cxa_atexit@plt+0x44a3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 460acc <__cxa_atexit@plt+0x44a3bc> │ │ │ │ + ldr r7, [pc, #52] @ 460af4 <__cxa_atexit@plt+0x44a3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 460ad0 <__cxa_atexit@plt+0x44a3c0> │ │ │ │ + ldr r3, [pc, #44] @ 460af8 <__cxa_atexit@plt+0x44a3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 460ad4 <__cxa_atexit@plt+0x44a3c4> │ │ │ │ + ldr r0, [pc, #32] @ 460afc <__cxa_atexit@plt+0x44a3ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #248, 8 @ 0xf8000000 │ │ │ │ - cmneq pc, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq ip, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq ip, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq pc, #148, 28 @ 0x940 │ │ │ │ + cmpeq ip, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq ip, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 460b0c <__cxa_atexit@plt+0x44a3fc> │ │ │ │ + ldr r2, [pc, #32] @ 460b34 <__cxa_atexit@plt+0x44a424> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 460b10 <__cxa_atexit@plt+0x44a400> │ │ │ │ + ldr r3, [pc, #28] @ 460b38 <__cxa_atexit@plt+0x44a428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 460b14 <__cxa_atexit@plt+0x44a404> │ │ │ │ + ldr r0, [pc, #16] @ 460b3c <__cxa_atexit@plt+0x44a42c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq ip, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460b7c <__cxa_atexit@plt+0x44a46c> │ │ │ │ - ldr sl, [pc, #76] @ 460b88 <__cxa_atexit@plt+0x44a478> │ │ │ │ + bcc 460ba4 <__cxa_atexit@plt+0x44a494> │ │ │ │ + ldr sl, [pc, #76] @ 460bb0 <__cxa_atexit@plt+0x44a4a0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov lr, #0 │ │ │ │ mov r1, #16 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -1124628,71 +1124638,71 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #68, 30 @ 0x110 │ │ │ │ - cmpeq ip, #40, 8 @ 0x28000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #28, 30 @ 0x70 │ │ │ │ + cmpeq ip, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 460bf0 <__cxa_atexit@plt+0x44a4e0> │ │ │ │ + bhi 460c18 <__cxa_atexit@plt+0x44a508> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 460be8 <__cxa_atexit@plt+0x44a4d8> │ │ │ │ - ldr r3, [pc, #56] @ 460bf8 <__cxa_atexit@plt+0x44a4e8> │ │ │ │ + beq 460c10 <__cxa_atexit@plt+0x44a500> │ │ │ │ + ldr r3, [pc, #56] @ 460c20 <__cxa_atexit@plt+0x44a510> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 460bfc <__cxa_atexit@plt+0x44a4ec> │ │ │ │ + ldr r7, [pc, #52] @ 460c24 <__cxa_atexit@plt+0x44a514> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 460c00 <__cxa_atexit@plt+0x44a4f0> │ │ │ │ + ldr r3, [pc, #44] @ 460c28 <__cxa_atexit@plt+0x44a518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 460c04 <__cxa_atexit@plt+0x44a4f4> │ │ │ │ + ldr r0, [pc, #32] @ 460c2c <__cxa_atexit@plt+0x44a51c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #200, 6 @ 0x20000003 │ │ │ │ - cmneq pc, #140, 26 @ 0x2300 │ │ │ │ - cmpeq ip, #172, 6 @ 0xb0000002 │ │ │ │ - cmpeq ip, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq ip, #160, 6 @ 0x80000002 │ │ │ │ + cmneq pc, #100, 26 @ 0x1900 │ │ │ │ + cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 460c3c <__cxa_atexit@plt+0x44a52c> │ │ │ │ + ldr r2, [pc, #32] @ 460c64 <__cxa_atexit@plt+0x44a554> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 460c40 <__cxa_atexit@plt+0x44a530> │ │ │ │ + ldr r3, [pc, #28] @ 460c68 <__cxa_atexit@plt+0x44a558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 460c44 <__cxa_atexit@plt+0x44a534> │ │ │ │ + ldr r0, [pc, #16] @ 460c6c <__cxa_atexit@plt+0x44a55c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq ip, #96, 6 @ 0x80000001 │ │ │ │ + cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460ca4 <__cxa_atexit@plt+0x44a594> │ │ │ │ - ldr lr, [pc, #68] @ 460cb0 <__cxa_atexit@plt+0x44a5a0> │ │ │ │ + bcc 460ccc <__cxa_atexit@plt+0x44a5bc> │ │ │ │ + ldr lr, [pc, #68] @ 460cd8 <__cxa_atexit@plt+0x44a5c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r8, #12 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -1124702,84 +1124712,84 @@ │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #20, 28 @ 0x140 │ │ │ │ - cmpeq ip, #68, 6 @ 0x10000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 460d18 <__cxa_atexit@plt+0x44a608> │ │ │ │ + bhi 460d40 <__cxa_atexit@plt+0x44a630> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 460d10 <__cxa_atexit@plt+0x44a600> │ │ │ │ - ldr r3, [pc, #56] @ 460d20 <__cxa_atexit@plt+0x44a610> │ │ │ │ + beq 460d38 <__cxa_atexit@plt+0x44a628> │ │ │ │ + ldr r3, [pc, #56] @ 460d48 <__cxa_atexit@plt+0x44a638> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 460d24 <__cxa_atexit@plt+0x44a614> │ │ │ │ + ldr r7, [pc, #52] @ 460d4c <__cxa_atexit@plt+0x44a63c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 460d28 <__cxa_atexit@plt+0x44a618> │ │ │ │ + ldr r3, [pc, #44] @ 460d50 <__cxa_atexit@plt+0x44a640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 460d2c <__cxa_atexit@plt+0x44a61c> │ │ │ │ + ldr r0, [pc, #32] @ 460d54 <__cxa_atexit@plt+0x44a644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #236, 4 @ 0xc000000e │ │ │ │ - cmneq pc, #100, 24 @ 0x6400 │ │ │ │ - cmpeq ip, #208, 4 │ │ │ │ - cmpeq ip, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq ip, #196, 4 @ 0x4000000c │ │ │ │ + cmneq pc, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq ip, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 460d64 <__cxa_atexit@plt+0x44a654> │ │ │ │ + ldr r2, [pc, #32] @ 460d8c <__cxa_atexit@plt+0x44a67c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 460d68 <__cxa_atexit@plt+0x44a658> │ │ │ │ + ldr r3, [pc, #28] @ 460d90 <__cxa_atexit@plt+0x44a680> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 460d6c <__cxa_atexit@plt+0x44a65c> │ │ │ │ + ldr r0, [pc, #16] @ 460d94 <__cxa_atexit@plt+0x44a684> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ - cmpeq ip, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq ip, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460df8 <__cxa_atexit@plt+0x44a6e8> │ │ │ │ - ldr r8, [pc, #112] @ 460e04 <__cxa_atexit@plt+0x44a6f4> │ │ │ │ + bcc 460e20 <__cxa_atexit@plt+0x44a710> │ │ │ │ + ldr r8, [pc, #112] @ 460e2c <__cxa_atexit@plt+0x44a71c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #108] @ 460e08 <__cxa_atexit@plt+0x44a6f8> │ │ │ │ + ldr lr, [pc, #108] @ 460e30 <__cxa_atexit@plt+0x44a720> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, #772 @ 0x304 │ │ │ │ orr r0, r0, #4096 @ 0x1000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #92] @ 460e0c <__cxa_atexit@plt+0x44a6fc> │ │ │ │ + ldr r0, [pc, #92] @ 460e34 <__cxa_atexit@plt+0x44a724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 460e10 <__cxa_atexit@plt+0x44a700> │ │ │ │ + ldr r0, [pc, #84] @ 460e38 <__cxa_atexit@plt+0x44a728> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #76] @ 460e14 <__cxa_atexit@plt+0x44a704> │ │ │ │ + ldr r0, [pc, #76] @ 460e3c <__cxa_atexit@plt+0x44a72c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r8, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -1124787,87 +1124797,87 @@ │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #124, 22 @ 0x1f000 │ │ │ │ - cmneq pc, #232, 24 @ 0xe800 │ │ │ │ - cmneq pc, #168, 22 @ 0x2a000 │ │ │ │ - cmneq pc, #220, 24 @ 0xdc00 │ │ │ │ - cmneq pc, #196, 24 @ 0xc400 │ │ │ │ - cmpeq ip, #20, 4 @ 0x40000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #84, 22 @ 0x15000 │ │ │ │ + cmneq pc, #192, 24 @ 0xc000 │ │ │ │ + cmneq pc, #128, 22 @ 0x20000 │ │ │ │ + cmneq pc, #180, 24 @ 0xb400 │ │ │ │ + cmneq pc, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq ip, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 460e7c <__cxa_atexit@plt+0x44a76c> │ │ │ │ + bhi 460ea4 <__cxa_atexit@plt+0x44a794> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 460e74 <__cxa_atexit@plt+0x44a764> │ │ │ │ - ldr r3, [pc, #56] @ 460e84 <__cxa_atexit@plt+0x44a774> │ │ │ │ + beq 460e9c <__cxa_atexit@plt+0x44a78c> │ │ │ │ + ldr r3, [pc, #56] @ 460eac <__cxa_atexit@plt+0x44a79c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 460e88 <__cxa_atexit@plt+0x44a778> │ │ │ │ + ldr r7, [pc, #52] @ 460eb0 <__cxa_atexit@plt+0x44a7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 460e8c <__cxa_atexit@plt+0x44a77c> │ │ │ │ + ldr r3, [pc, #44] @ 460eb4 <__cxa_atexit@plt+0x44a7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ 460e90 <__cxa_atexit@plt+0x44a780> │ │ │ │ + ldr r0, [pc, #32] @ 460eb8 <__cxa_atexit@plt+0x44a7a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #204, 2 @ 0x33 │ │ │ │ - cmneq pc, #0, 22 │ │ │ │ - cmpeq ip, #176, 2 @ 0x2c │ │ │ │ - cmpeq ip, #48, 2 │ │ │ │ + cmpeq ip, #164, 2 @ 0x29 │ │ │ │ + cmneq pc, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq ip, #136, 2 @ 0x22 │ │ │ │ + cmpeq ip, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 460ec8 <__cxa_atexit@plt+0x44a7b8> │ │ │ │ + ldr r2, [pc, #32] @ 460ef0 <__cxa_atexit@plt+0x44a7e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 460ecc <__cxa_atexit@plt+0x44a7bc> │ │ │ │ + ldr r3, [pc, #28] @ 460ef4 <__cxa_atexit@plt+0x44a7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 460ed0 <__cxa_atexit@plt+0x44a7c0> │ │ │ │ + ldr r0, [pc, #16] @ 460ef8 <__cxa_atexit@plt+0x44a7e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #28, 2 │ │ │ │ - cmpeq ip, #12, 2 │ │ │ │ + cmpeq ip, #244 @ 0xf4 │ │ │ │ + cmpeq ip, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 460f5c <__cxa_atexit@plt+0x44a84c> │ │ │ │ - ldr lr, [pc, #112] @ 460f68 <__cxa_atexit@plt+0x44a858> │ │ │ │ + bcc 460f84 <__cxa_atexit@plt+0x44a874> │ │ │ │ + ldr lr, [pc, #112] @ 460f90 <__cxa_atexit@plt+0x44a880> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 460f6c <__cxa_atexit@plt+0x44a85c> │ │ │ │ + ldr r9, [pc, #108] @ 460f94 <__cxa_atexit@plt+0x44a884> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 460f70 <__cxa_atexit@plt+0x44a860> │ │ │ │ + ldr r8, [pc, #104] @ 460f98 <__cxa_atexit@plt+0x44a888> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, #172 @ 0xac │ │ │ │ orr r0, r0, #49152 @ 0xc000 │ │ │ │ strh r0, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ 460f74 <__cxa_atexit@plt+0x44a864> │ │ │ │ + ldr r0, [pc, #88] @ 460f9c <__cxa_atexit@plt+0x44a88c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r0, [pc, #80] @ 460f78 <__cxa_atexit@plt+0x44a868> │ │ │ │ + ldr r0, [pc, #80] @ 460fa0 <__cxa_atexit@plt+0x44a890> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r0, lr, #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1124876,859 +1124886,859 @@ │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ - cmpeq ip, #104, 18 @ 0x1a0000 │ │ │ │ - cmneq pc, #124, 22 @ 0x1f000 │ │ │ │ - cmneq pc, #116, 22 @ 0x1d000 │ │ │ │ - cmneq pc, #100, 22 @ 0x19000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq ip, #60, 18 @ 0xf0000 │ │ │ │ + cmpeq ip, #64, 18 @ 0x100000 │ │ │ │ + cmneq pc, #84, 22 @ 0x15000 │ │ │ │ + cmneq pc, #76, 22 @ 0x13000 │ │ │ │ + cmneq pc, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 461048 <__cxa_atexit@plt+0x44a938> │ │ │ │ + b 461070 <__cxa_atexit@plt+0x44a960> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 460fc4 <__cxa_atexit@plt+0x44a8b4> │ │ │ │ - ldr r3, [pc, #36] @ 460fd4 <__cxa_atexit@plt+0x44a8c4> │ │ │ │ + bcc 460fec <__cxa_atexit@plt+0x44a8dc> │ │ │ │ + ldr r3, [pc, #36] @ 460ffc <__cxa_atexit@plt+0x44a8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461018 <__cxa_atexit@plt+0x44a908> │ │ │ │ - ldr r3, [pc, #44] @ 461028 <__cxa_atexit@plt+0x44a918> │ │ │ │ + bcc 461040 <__cxa_atexit@plt+0x44a930> │ │ │ │ + ldr r3, [pc, #44] @ 461050 <__cxa_atexit@plt+0x44a940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 461048 <__cxa_atexit@plt+0x44a938> │ │ │ │ + b 461070 <__cxa_atexit@plt+0x44a960> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4610c4 <__cxa_atexit@plt+0x44a9b4> │ │ │ │ - ldr r3, [pc, #120] @ 4610d4 <__cxa_atexit@plt+0x44a9c4> │ │ │ │ + bhi 4610ec <__cxa_atexit@plt+0x44a9dc> │ │ │ │ + ldr r3, [pc, #120] @ 4610fc <__cxa_atexit@plt+0x44a9ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 461098 <__cxa_atexit@plt+0x44a988> │ │ │ │ + beq 4610c0 <__cxa_atexit@plt+0x44a9b0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4610a8 <__cxa_atexit@plt+0x44a998> │ │ │ │ - ldr r3, [pc, #92] @ 4610d8 <__cxa_atexit@plt+0x44a9c8> │ │ │ │ + bne 4610d0 <__cxa_atexit@plt+0x44a9c0> │ │ │ │ + ldr r3, [pc, #92] @ 461100 <__cxa_atexit@plt+0x44a9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4610bc <__cxa_atexit@plt+0x44a9ac> │ │ │ │ - b 46114c <__cxa_atexit@plt+0x44aa3c> │ │ │ │ + beq 4610e4 <__cxa_atexit@plt+0x44a9d4> │ │ │ │ + b 461174 <__cxa_atexit@plt+0x44aa64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4610e0 <__cxa_atexit@plt+0x44a9d0> │ │ │ │ + ldr r7, [pc, #48] @ 461108 <__cxa_atexit@plt+0x44a9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4610dc <__cxa_atexit@plt+0x44a9cc> │ │ │ │ + ldr r7, [pc, #16] @ 461104 <__cxa_atexit@plt+0x44a9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq ip, #32, 2 │ │ │ │ - cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq ip, #248 @ 0xf8 │ │ │ │ + cmneq pc, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 461120 <__cxa_atexit@plt+0x44aa10> │ │ │ │ + bne 461148 <__cxa_atexit@plt+0x44aa38> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 46113c <__cxa_atexit@plt+0x44aa2c> │ │ │ │ + ldr r2, [pc, #48] @ 461164 <__cxa_atexit@plt+0x44aa54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 461134 <__cxa_atexit@plt+0x44aa24> │ │ │ │ - b 46114c <__cxa_atexit@plt+0x44aa3c> │ │ │ │ - ldr r7, [pc, #24] @ 461140 <__cxa_atexit@plt+0x44aa30> │ │ │ │ + beq 46115c <__cxa_atexit@plt+0x44aa4c> │ │ │ │ + b 461174 <__cxa_atexit@plt+0x44aa64> │ │ │ │ + ldr r7, [pc, #24] @ 461168 <__cxa_atexit@plt+0x44aa58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #80, 16 @ 0x500000 │ │ │ │ + cmneq pc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 46118c <__cxa_atexit@plt+0x44aa7c> │ │ │ │ + bne 4611b4 <__cxa_atexit@plt+0x44aaa4> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4611c4 <__cxa_atexit@plt+0x44aab4> │ │ │ │ - ldr r2, [pc, #104] @ 4611e0 <__cxa_atexit@plt+0x44aad0> │ │ │ │ + bcc 4611ec <__cxa_atexit@plt+0x44aadc> │ │ │ │ + ldr r2, [pc, #104] @ 461208 <__cxa_atexit@plt+0x44aaf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4611d0 <__cxa_atexit@plt+0x44aac0> │ │ │ │ - ldr r2, [pc, #60] @ 4611dc <__cxa_atexit@plt+0x44aacc> │ │ │ │ + bcc 4611f8 <__cxa_atexit@plt+0x44aae8> │ │ │ │ + ldr r2, [pc, #60] @ 461204 <__cxa_atexit@plt+0x44aaf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq ip, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 461270 <__cxa_atexit@plt+0x44ab60> │ │ │ │ + bhi 461298 <__cxa_atexit@plt+0x44ab88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46125c <__cxa_atexit@plt+0x44ab4c> │ │ │ │ - ldr r7, [pc, #128] @ 461298 <__cxa_atexit@plt+0x44ab88> │ │ │ │ + beq 461284 <__cxa_atexit@plt+0x44ab74> │ │ │ │ + ldr r7, [pc, #128] @ 4612c0 <__cxa_atexit@plt+0x44abb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 461278 <__cxa_atexit@plt+0x44ab68> │ │ │ │ - ldr r2, [pc, #104] @ 46129c <__cxa_atexit@plt+0x44ab8c> │ │ │ │ + bhi 4612a0 <__cxa_atexit@plt+0x44ab90> │ │ │ │ + ldr r2, [pc, #104] @ 4612c4 <__cxa_atexit@plt+0x44abb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 4612a0 <__cxa_atexit@plt+0x44ab90> │ │ │ │ + ldr r1, [pc, #100] @ 4612c8 <__cxa_atexit@plt+0x44abb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 461264 <__cxa_atexit@plt+0x44ab54> │ │ │ │ + beq 46128c <__cxa_atexit@plt+0x44ab7c> │ │ │ │ mov r5, r3 │ │ │ │ - b 46114c <__cxa_atexit@plt+0x44aa3c> │ │ │ │ + b 461174 <__cxa_atexit@plt+0x44aa64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 4612a4 <__cxa_atexit@plt+0x44ab94> │ │ │ │ + ldr r5, [pc, #36] @ 4612cc <__cxa_atexit@plt+0x44abbc> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #32] @ 4612a8 <__cxa_atexit@plt+0x44ab98> │ │ │ │ + ldr r7, [pc, #32] @ 4612d0 <__cxa_atexit@plt+0x44abc0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 14 @ 0x1200000 │ │ │ │ - cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ + cmneq pc, #32, 14 @ 0x800000 │ │ │ │ + cmpeq ip, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmpeq ip, #92, 30 @ 0x170 │ │ │ │ - cmpeq ip, #100, 30 @ 0x190 │ │ │ │ - cmpeq ip, #76, 30 @ 0x130 │ │ │ │ + cmpeq ip, #52, 30 @ 0xd0 │ │ │ │ + cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ + cmpeq ip, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 46130c <__cxa_atexit@plt+0x44abfc> │ │ │ │ + bhi 461334 <__cxa_atexit@plt+0x44ac24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 461304 <__cxa_atexit@plt+0x44abf4> │ │ │ │ - ldr r3, [pc, #52] @ 461314 <__cxa_atexit@plt+0x44ac04> │ │ │ │ + beq 46132c <__cxa_atexit@plt+0x44ac1c> │ │ │ │ + ldr r3, [pc, #52] @ 46133c <__cxa_atexit@plt+0x44ac2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 461318 <__cxa_atexit@plt+0x44ac08> │ │ │ │ + ldr r8, [pc, #48] @ 461340 <__cxa_atexit@plt+0x44ac30> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 46131c <__cxa_atexit@plt+0x44ac0c> │ │ │ │ + ldr r2, [pc, #44] @ 461344 <__cxa_atexit@plt+0x44ac34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - cmpeq ip, #8, 30 │ │ │ │ - cmneq pc, #112, 12 @ 0x7000000 │ │ │ │ - cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ + cmpeq ip, #120, 24 @ 0x7800 │ │ │ │ + cmpeq ip, #224, 28 @ 0xe00 │ │ │ │ + cmneq pc, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 461390 <__cxa_atexit@plt+0x44ac80> │ │ │ │ + bhi 4613b8 <__cxa_atexit@plt+0x44aca8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 461388 <__cxa_atexit@plt+0x44ac78> │ │ │ │ - ldr r3, [pc, #68] @ 461398 <__cxa_atexit@plt+0x44ac88> │ │ │ │ + beq 4613b0 <__cxa_atexit@plt+0x44aca0> │ │ │ │ + ldr r3, [pc, #68] @ 4613c0 <__cxa_atexit@plt+0x44acb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #56] @ 46139c <__cxa_atexit@plt+0x44ac8c> │ │ │ │ + ldr r5, [pc, #56] @ 4613c4 <__cxa_atexit@plt+0x44acb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ 4613a0 <__cxa_atexit@plt+0x44ac90> │ │ │ │ + ldr r5, [pc, #48] @ 4613c8 <__cxa_atexit@plt+0x44acb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ - ldr r3, [pc, #40] @ 4613a4 <__cxa_atexit@plt+0x44ac94> │ │ │ │ + ldr r3, [pc, #40] @ 4613cc <__cxa_atexit@plt+0x44acbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ + b 785db8 <__cxa_atexit@plt+0x76f6a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #12, 12 @ 0xc00000 │ │ │ │ - cmneq pc, #80, 14 @ 0x1400000 │ │ │ │ - cmneq pc, #72, 14 @ 0x1200000 │ │ │ │ - cmneq pc, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq ip, #112, 28 @ 0x700 │ │ │ │ + cmneq pc, #228, 10 @ 0x39000000 │ │ │ │ + cmneq pc, #40, 14 @ 0xa00000 │ │ │ │ + cmneq pc, #32, 14 @ 0x800000 │ │ │ │ + cmneq pc, #24, 14 @ 0x600000 │ │ │ │ + cmpeq ip, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 461418 <__cxa_atexit@plt+0x44ad08> │ │ │ │ + bhi 461440 <__cxa_atexit@plt+0x44ad30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 461410 <__cxa_atexit@plt+0x44ad00> │ │ │ │ - ldr r3, [pc, #68] @ 461420 <__cxa_atexit@plt+0x44ad10> │ │ │ │ + beq 461438 <__cxa_atexit@plt+0x44ad28> │ │ │ │ + ldr r3, [pc, #68] @ 461448 <__cxa_atexit@plt+0x44ad38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #56] @ 461424 <__cxa_atexit@plt+0x44ad14> │ │ │ │ + ldr r5, [pc, #56] @ 46144c <__cxa_atexit@plt+0x44ad3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ 461428 <__cxa_atexit@plt+0x44ad18> │ │ │ │ + ldr r5, [pc, #48] @ 461450 <__cxa_atexit@plt+0x44ad40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - ldr r3, [pc, #40] @ 46142c <__cxa_atexit@plt+0x44ad1c> │ │ │ │ + ldr r3, [pc, #40] @ 461454 <__cxa_atexit@plt+0x44ad44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ + b 785db8 <__cxa_atexit@plt+0x76f6a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #132, 10 @ 0x21000000 │ │ │ │ - cmneq pc, #200, 12 @ 0xc800000 │ │ │ │ - cmneq pc, #200, 12 @ 0xc800000 │ │ │ │ - cmneq pc, #184, 12 @ 0xb800000 │ │ │ │ - cmpeq ip, #20, 28 @ 0x140 │ │ │ │ + cmneq pc, #92, 10 @ 0x17000000 │ │ │ │ + cmneq pc, #160, 12 @ 0xa000000 │ │ │ │ + cmneq pc, #160, 12 @ 0xa000000 │ │ │ │ + cmneq pc, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461474 <__cxa_atexit@plt+0x44ad64> │ │ │ │ - ldr r7, [pc, #48] @ 461484 <__cxa_atexit@plt+0x44ad74> │ │ │ │ + bhi 46149c <__cxa_atexit@plt+0x44ad8c> │ │ │ │ + ldr r7, [pc, #48] @ 4614ac <__cxa_atexit@plt+0x44ad9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 461468 <__cxa_atexit@plt+0x44ad58> │ │ │ │ + beq 461490 <__cxa_atexit@plt+0x44ad80> │ │ │ │ mov r7, r8 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 461488 <__cxa_atexit@plt+0x44ad78> │ │ │ │ + ldr r7, [pc, #12] @ 4614b0 <__cxa_atexit@plt+0x44ada0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ - cmpeq ip, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq ip, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4614c8 <__cxa_atexit@plt+0x44adb8> │ │ │ │ - ldr r3, [pc, #36] @ 4614d8 <__cxa_atexit@plt+0x44adc8> │ │ │ │ + bcc 4614f0 <__cxa_atexit@plt+0x44ade0> │ │ │ │ + ldr r3, [pc, #36] @ 461500 <__cxa_atexit@plt+0x44adf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq ip, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq ip, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461520 <__cxa_atexit@plt+0x44ae10> │ │ │ │ - ldr r3, [pc, #44] @ 461530 <__cxa_atexit@plt+0x44ae20> │ │ │ │ + bcc 461548 <__cxa_atexit@plt+0x44ae38> │ │ │ │ + ldr r3, [pc, #44] @ 461558 <__cxa_atexit@plt+0x44ae48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #16, 26 @ 0x400 │ │ │ │ + cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461578 <__cxa_atexit@plt+0x44ae68> │ │ │ │ - ldr r7, [pc, #48] @ 461588 <__cxa_atexit@plt+0x44ae78> │ │ │ │ + bhi 4615a0 <__cxa_atexit@plt+0x44ae90> │ │ │ │ + ldr r7, [pc, #48] @ 4615b0 <__cxa_atexit@plt+0x44aea0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 46156c <__cxa_atexit@plt+0x44ae5c> │ │ │ │ + beq 461594 <__cxa_atexit@plt+0x44ae84> │ │ │ │ mov r7, r8 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46158c <__cxa_atexit@plt+0x44ae7c> │ │ │ │ + ldr r7, [pc, #12] @ 4615b4 <__cxa_atexit@plt+0x44aea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - cmpeq ip, #204, 24 @ 0xcc00 │ │ │ │ - cmpeq ip, #180, 24 @ 0xb400 │ │ │ │ + cmpeq ip, #164, 24 @ 0xa400 │ │ │ │ + cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4615cc <__cxa_atexit@plt+0x44aebc> │ │ │ │ - ldr r3, [pc, #36] @ 4615dc <__cxa_atexit@plt+0x44aecc> │ │ │ │ + bcc 4615f4 <__cxa_atexit@plt+0x44aee4> │ │ │ │ + ldr r3, [pc, #36] @ 461604 <__cxa_atexit@plt+0x44aef4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ + cmpeq ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461624 <__cxa_atexit@plt+0x44af14> │ │ │ │ - ldr r3, [pc, #44] @ 461634 <__cxa_atexit@plt+0x44af24> │ │ │ │ + bcc 46164c <__cxa_atexit@plt+0x44af3c> │ │ │ │ + ldr r3, [pc, #44] @ 46165c <__cxa_atexit@plt+0x44af4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #12, 24 @ 0xc00 │ │ │ │ + cmpeq ip, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46167c <__cxa_atexit@plt+0x44af6c> │ │ │ │ - ldr r7, [pc, #48] @ 46168c <__cxa_atexit@plt+0x44af7c> │ │ │ │ + bhi 4616a4 <__cxa_atexit@plt+0x44af94> │ │ │ │ + ldr r7, [pc, #48] @ 4616b4 <__cxa_atexit@plt+0x44afa4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 461670 <__cxa_atexit@plt+0x44af60> │ │ │ │ + beq 461698 <__cxa_atexit@plt+0x44af88> │ │ │ │ mov r7, r8 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 461690 <__cxa_atexit@plt+0x44af80> │ │ │ │ + ldr r7, [pc, #12] @ 4616b8 <__cxa_atexit@plt+0x44afa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - cmpeq ip, #200, 22 @ 0x32000 │ │ │ │ - cmpeq ip, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq ip, #160, 22 @ 0x28000 │ │ │ │ + cmpeq ip, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4616d0 <__cxa_atexit@plt+0x44afc0> │ │ │ │ - ldr r3, [pc, #36] @ 4616e0 <__cxa_atexit@plt+0x44afd0> │ │ │ │ + bcc 4616f8 <__cxa_atexit@plt+0x44afe8> │ │ │ │ + ldr r3, [pc, #36] @ 461708 <__cxa_atexit@plt+0x44aff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ + cmpeq ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461728 <__cxa_atexit@plt+0x44b018> │ │ │ │ - ldr r3, [pc, #44] @ 461738 <__cxa_atexit@plt+0x44b028> │ │ │ │ + bcc 461750 <__cxa_atexit@plt+0x44b040> │ │ │ │ + ldr r3, [pc, #44] @ 461760 <__cxa_atexit@plt+0x44b050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #8, 22 @ 0x2000 │ │ │ │ + cmpeq ip, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461780 <__cxa_atexit@plt+0x44b070> │ │ │ │ - ldr r7, [pc, #48] @ 461790 <__cxa_atexit@plt+0x44b080> │ │ │ │ + bhi 4617a8 <__cxa_atexit@plt+0x44b098> │ │ │ │ + ldr r7, [pc, #48] @ 4617b8 <__cxa_atexit@plt+0x44b0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 461774 <__cxa_atexit@plt+0x44b064> │ │ │ │ + beq 46179c <__cxa_atexit@plt+0x44b08c> │ │ │ │ mov r7, r8 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 461794 <__cxa_atexit@plt+0x44b084> │ │ │ │ + ldr r7, [pc, #12] @ 4617bc <__cxa_atexit@plt+0x44b0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq ip, #196, 20 @ 0xc4000 │ │ │ │ + cmpeq ip, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4617d8 <__cxa_atexit@plt+0x44b0c8> │ │ │ │ - ldr r7, [pc, #48] @ 4617e8 <__cxa_atexit@plt+0x44b0d8> │ │ │ │ + bhi 461800 <__cxa_atexit@plt+0x44b0f0> │ │ │ │ + ldr r7, [pc, #48] @ 461810 <__cxa_atexit@plt+0x44b100> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4617cc <__cxa_atexit@plt+0x44b0bc> │ │ │ │ + beq 4617f4 <__cxa_atexit@plt+0x44b0e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4617ec <__cxa_atexit@plt+0x44b0dc> │ │ │ │ + ldr r7, [pc, #12] @ 461814 <__cxa_atexit@plt+0x44b104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ - cmpeq ip, #84, 20 @ 0x54000 │ │ │ │ + cmpeq ip, #68, 20 @ 0x44000 │ │ │ │ + cmpeq ip, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 461868 <__cxa_atexit@plt+0x44b158> │ │ │ │ + bne 461890 <__cxa_atexit@plt+0x44b180> │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #188] @ 4618dc <__cxa_atexit@plt+0x44b1cc> │ │ │ │ + ldr r2, [pc, #188] @ 461904 <__cxa_atexit@plt+0x44b1f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 461880 <__cxa_atexit@plt+0x44b170> │ │ │ │ + beq 4618a8 <__cxa_atexit@plt+0x44b198> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 461890 <__cxa_atexit@plt+0x44b180> │ │ │ │ + bne 4618b8 <__cxa_atexit@plt+0x44b1a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4618cc <__cxa_atexit@plt+0x44b1bc> │ │ │ │ - ldr r3, [pc, #156] @ 4618f0 <__cxa_atexit@plt+0x44b1e0> │ │ │ │ + bcc 4618f4 <__cxa_atexit@plt+0x44b1e4> │ │ │ │ + ldr r3, [pc, #156] @ 461918 <__cxa_atexit@plt+0x44b208> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r5], #4 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ - ldr r7, [pc, #112] @ 4618e0 <__cxa_atexit@plt+0x44b1d0> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + ldr r7, [pc, #112] @ 461908 <__cxa_atexit@plt+0x44b1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #76] @ 4618e4 <__cxa_atexit@plt+0x44b1d4> │ │ │ │ + ldr r6, [pc, #76] @ 46190c <__cxa_atexit@plt+0x44b1fc> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #72] @ 4618e8 <__cxa_atexit@plt+0x44b1d8> │ │ │ │ + ldr r3, [pc, #72] @ 461910 <__cxa_atexit@plt+0x44b200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r0, [pc, #44] @ 4618ec <__cxa_atexit@plt+0x44b1dc> │ │ │ │ + ldr r0, [pc, #44] @ 461914 <__cxa_atexit@plt+0x44b204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #8, 2 │ │ │ │ + cmneq pc, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, #156, 18 @ 0x270000 │ │ │ │ - cmpeq ip, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq ip, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq ip, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ + cmpeq ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 461940 <__cxa_atexit@plt+0x44b230> │ │ │ │ + bne 461968 <__cxa_atexit@plt+0x44b258> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461978 <__cxa_atexit@plt+0x44b268> │ │ │ │ - ldr r3, [pc, #104] @ 461990 <__cxa_atexit@plt+0x44b280> │ │ │ │ + bcc 4619a0 <__cxa_atexit@plt+0x44b290> │ │ │ │ + ldr r3, [pc, #104] @ 4619b8 <__cxa_atexit@plt+0x44b2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ - ldr r6, [pc, #60] @ 461984 <__cxa_atexit@plt+0x44b274> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ + ldr r6, [pc, #60] @ 4619ac <__cxa_atexit@plt+0x44b29c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r7, [pc, #44] @ 461988 <__cxa_atexit@plt+0x44b278> │ │ │ │ + ldr r7, [pc, #44] @ 4619b0 <__cxa_atexit@plt+0x44b2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r6, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #28] @ 46198c <__cxa_atexit@plt+0x44b27c> │ │ │ │ + ldr r0, [pc, #28] @ 4619b4 <__cxa_atexit@plt+0x44b2a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq ip, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq ip, #184, 16 @ 0xb80000 │ │ │ │ + cmpeq ip, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmpeq ip, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4619d4 <__cxa_atexit@plt+0x44b2c4> │ │ │ │ - ldr r6, [pc, #104] @ 461a20 <__cxa_atexit@plt+0x44b310> │ │ │ │ + bne 4619fc <__cxa_atexit@plt+0x44b2ec> │ │ │ │ + ldr r6, [pc, #104] @ 461a48 <__cxa_atexit@plt+0x44b338> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #100] @ 461a24 <__cxa_atexit@plt+0x44b314> │ │ │ │ + ldr r7, [pc, #100] @ 461a4c <__cxa_atexit@plt+0x44b33c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 461a28 <__cxa_atexit@plt+0x44b318> │ │ │ │ + ldr r0, [pc, #92] @ 461a50 <__cxa_atexit@plt+0x44b340> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 461a14 <__cxa_atexit@plt+0x44b304> │ │ │ │ - ldr r3, [pc, #64] @ 461a2c <__cxa_atexit@plt+0x44b31c> │ │ │ │ + bcc 461a3c <__cxa_atexit@plt+0x44b32c> │ │ │ │ + ldr r3, [pc, #64] @ 461a54 <__cxa_atexit@plt+0x44b344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #108, 16 @ 0x6c0000 │ │ │ │ - cmpeq ip, #96, 16 @ 0x600000 │ │ │ │ + cmpeq ip, #68, 16 @ 0x440000 │ │ │ │ + cmpeq ip, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - cmpeq ip, #20, 16 @ 0x140000 │ │ │ │ + cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r8, lr} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 461a88 <__cxa_atexit@plt+0x44b378> │ │ │ │ + bne 461ab0 <__cxa_atexit@plt+0x44b3a0> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 461ab0 <__cxa_atexit@plt+0x44b3a0> │ │ │ │ - ldr r0, [pc, #80] @ 461abc <__cxa_atexit@plt+0x44b3ac> │ │ │ │ + bcc 461ad8 <__cxa_atexit@plt+0x44b3c8> │ │ │ │ + ldr r0, [pc, #80] @ 461ae4 <__cxa_atexit@plt+0x44b3d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, lr │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 461ab0 <__cxa_atexit@plt+0x44b3a0> │ │ │ │ - ldr r0, [pc, #40] @ 461ac0 <__cxa_atexit@plt+0x44b3b0> │ │ │ │ + bcc 461ad8 <__cxa_atexit@plt+0x44b3c8> │ │ │ │ + ldr r0, [pc, #40] @ 461ae8 <__cxa_atexit@plt+0x44b3d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str lr, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmpeq ip, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 461b30 <__cxa_atexit@plt+0x44b420> │ │ │ │ + bhi 461b58 <__cxa_atexit@plt+0x44b448> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 461b28 <__cxa_atexit@plt+0x44b418> │ │ │ │ - ldr r7, [pc, #96] @ 461b58 <__cxa_atexit@plt+0x44b448> │ │ │ │ + beq 461b50 <__cxa_atexit@plt+0x44b440> │ │ │ │ + ldr r7, [pc, #96] @ 461b80 <__cxa_atexit@plt+0x44b470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461b38 <__cxa_atexit@plt+0x44b428> │ │ │ │ - ldr r7, [pc, #80] @ 461b64 <__cxa_atexit@plt+0x44b454> │ │ │ │ + bhi 461b60 <__cxa_atexit@plt+0x44b450> │ │ │ │ + ldr r7, [pc, #80] @ 461b8c <__cxa_atexit@plt+0x44b47c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ 461b68 <__cxa_atexit@plt+0x44b458> │ │ │ │ + ldr r3, [pc, #76] @ 461b90 <__cxa_atexit@plt+0x44b480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ add r7, r3, #2 │ │ │ │ - b 4617fc <__cxa_atexit@plt+0x44b0ec> │ │ │ │ + b 461824 <__cxa_atexit@plt+0x44b114> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 461b5c <__cxa_atexit@plt+0x44b44c> │ │ │ │ + ldr r5, [pc, #28] @ 461b84 <__cxa_atexit@plt+0x44b474> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 461b60 <__cxa_atexit@plt+0x44b450> │ │ │ │ + ldr r7, [pc, #24] @ 461b88 <__cxa_atexit@plt+0x44b478> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #104, 28 @ 0x680 │ │ │ │ - cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ - cmpeq ip, #4, 14 @ 0x100000 │ │ │ │ + cmneq pc, #64, 28 @ 0x400 │ │ │ │ + cmpeq ip, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - cmpeq ip, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ + cmpeq ip, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq ip, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 461bcc <__cxa_atexit@plt+0x44b4bc> │ │ │ │ + bhi 461bf4 <__cxa_atexit@plt+0x44b4e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 461bc4 <__cxa_atexit@plt+0x44b4b4> │ │ │ │ - ldr r3, [pc, #52] @ 461bd4 <__cxa_atexit@plt+0x44b4c4> │ │ │ │ + beq 461bec <__cxa_atexit@plt+0x44b4dc> │ │ │ │ + ldr r3, [pc, #52] @ 461bfc <__cxa_atexit@plt+0x44b4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 461bd8 <__cxa_atexit@plt+0x44b4c8> │ │ │ │ + ldr r8, [pc, #48] @ 461c00 <__cxa_atexit@plt+0x44b4f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 461bdc <__cxa_atexit@plt+0x44b4cc> │ │ │ │ + ldr r2, [pc, #44] @ 461c04 <__cxa_atexit@plt+0x44b4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #224, 6 @ 0x80000003 │ │ │ │ - cmpeq ip, #196, 12 @ 0xc400000 │ │ │ │ - cmneq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq ip, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 461c24 <__cxa_atexit@plt+0x44b514> │ │ │ │ - ldr r7, [pc, #52] @ 461c38 <__cxa_atexit@plt+0x44b528> │ │ │ │ + bhi 461c4c <__cxa_atexit@plt+0x44b53c> │ │ │ │ + ldr r7, [pc, #52] @ 461c60 <__cxa_atexit@plt+0x44b550> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 461c18 <__cxa_atexit@plt+0x44b508> │ │ │ │ + beq 461c40 <__cxa_atexit@plt+0x44b530> │ │ │ │ mov r7, r8 │ │ │ │ - b 461c48 <__cxa_atexit@plt+0x44b538> │ │ │ │ + b 461c70 <__cxa_atexit@plt+0x44b560> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 461c3c <__cxa_atexit@plt+0x44b52c> │ │ │ │ + ldr r7, [pc, #16] @ 461c64 <__cxa_atexit@plt+0x44b554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq ip, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #136] @ 461cdc <__cxa_atexit@plt+0x44b5cc> │ │ │ │ + ldr r3, [pc, #136] @ 461d04 <__cxa_atexit@plt+0x44b5f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 461cb4 <__cxa_atexit@plt+0x44b5a4> │ │ │ │ - ldr r1, [pc, #112] @ 461ce0 <__cxa_atexit@plt+0x44b5d0> │ │ │ │ + beq 461cdc <__cxa_atexit@plt+0x44b5cc> │ │ │ │ + ldr r1, [pc, #112] @ 461d08 <__cxa_atexit@plt+0x44b5f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 461cbc <__cxa_atexit@plt+0x44b5ac> │ │ │ │ + beq 461ce4 <__cxa_atexit@plt+0x44b5d4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 461cc8 <__cxa_atexit@plt+0x44b5b8> │ │ │ │ - ldr r0, [pc, #72] @ 461ce4 <__cxa_atexit@plt+0x44b5d4> │ │ │ │ + bcc 461cf0 <__cxa_atexit@plt+0x44b5e0> │ │ │ │ + ldr r0, [pc, #72] @ 461d0c <__cxa_atexit@plt+0x44b5fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r6, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -1125737,1290 +1125747,1290 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ + cmneq pc, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 461d60 <__cxa_atexit@plt+0x44b650> │ │ │ │ + ldr r2, [pc, #100] @ 461d88 <__cxa_atexit@plt+0x44b678> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 461d48 <__cxa_atexit@plt+0x44b638> │ │ │ │ + beq 461d70 <__cxa_atexit@plt+0x44b660> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 461d50 <__cxa_atexit@plt+0x44b640> │ │ │ │ - ldr lr, [pc, #60] @ 461d64 <__cxa_atexit@plt+0x44b654> │ │ │ │ + bcc 461d78 <__cxa_atexit@plt+0x44b668> │ │ │ │ + ldr lr, [pc, #60] @ 461d8c <__cxa_atexit@plt+0x44b67c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #44, 26 @ 0xb00 │ │ │ │ + cmneq pc, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 461da8 <__cxa_atexit@plt+0x44b698> │ │ │ │ + bcc 461dd0 <__cxa_atexit@plt+0x44b6c0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ 461db4 <__cxa_atexit@plt+0x44b6a4> │ │ │ │ + ldr lr, [pc, #36] @ 461ddc <__cxa_atexit@plt+0x44b6cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #196, 24 @ 0xc400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461e20 <__cxa_atexit@plt+0x44b710> │ │ │ │ - ldr r3, [pc, #112] @ 461e48 <__cxa_atexit@plt+0x44b738> │ │ │ │ + bhi 461e48 <__cxa_atexit@plt+0x44b738> │ │ │ │ + ldr r3, [pc, #112] @ 461e70 <__cxa_atexit@plt+0x44b760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 461e10 <__cxa_atexit@plt+0x44b700> │ │ │ │ + beq 461e38 <__cxa_atexit@plt+0x44b728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 461e30 <__cxa_atexit@plt+0x44b720> │ │ │ │ - ldr r7, [pc, #84] @ 461e50 <__cxa_atexit@plt+0x44b740> │ │ │ │ + bcc 461e58 <__cxa_atexit@plt+0x44b748> │ │ │ │ + ldr r7, [pc, #84] @ 461e78 <__cxa_atexit@plt+0x44b768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 461e4c <__cxa_atexit@plt+0x44b73c> │ │ │ │ + ldr r7, [pc, #36] @ 461e74 <__cxa_atexit@plt+0x44b764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #120, 8 @ 0x78000000 │ │ │ │ - cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq ip, #80, 8 @ 0x50000000 │ │ │ │ + cmneq pc, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 461e88 <__cxa_atexit@plt+0x44b778> │ │ │ │ - ldr r2, [pc, #28] @ 461e94 <__cxa_atexit@plt+0x44b784> │ │ │ │ + bcc 461eb0 <__cxa_atexit@plt+0x44b7a0> │ │ │ │ + ldr r2, [pc, #28] @ 461ebc <__cxa_atexit@plt+0x44b7ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #224, 22 @ 0x38000 │ │ │ │ - teqeq ip, #40, 18 @ 0xa0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #184, 22 @ 0x2e000 │ │ │ │ + teqeq ip, #0, 20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #1343488 @ 0x148000 │ │ │ │ + teqeq ip, #172032 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 461f3c <__cxa_atexit@plt+0x44b82c> │ │ │ │ - ldr r3, [pc, #124] @ 461f64 <__cxa_atexit@plt+0x44b854> │ │ │ │ + bhi 461f64 <__cxa_atexit@plt+0x44b854> │ │ │ │ + ldr r3, [pc, #124] @ 461f8c <__cxa_atexit@plt+0x44b87c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 461f2c <__cxa_atexit@plt+0x44b81c> │ │ │ │ + beq 461f54 <__cxa_atexit@plt+0x44b844> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 461f4c <__cxa_atexit@plt+0x44b83c> │ │ │ │ - ldr r7, [pc, #96] @ 461f6c <__cxa_atexit@plt+0x44b85c> │ │ │ │ + bcc 461f74 <__cxa_atexit@plt+0x44b864> │ │ │ │ + ldr r7, [pc, #96] @ 461f94 <__cxa_atexit@plt+0x44b884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #88] @ 461f70 <__cxa_atexit@plt+0x44b860> │ │ │ │ + ldr r2, [pc, #88] @ 461f98 <__cxa_atexit@plt+0x44b888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 461f68 <__cxa_atexit@plt+0x44b858> │ │ │ │ + ldr r7, [pc, #36] @ 461f90 <__cxa_atexit@plt+0x44b880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq ip, #96, 6 @ 0x80000001 │ │ │ │ - cmneq pc, #184, 22 @ 0x2e000 │ │ │ │ - cmneq pc, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq ip, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq pc, #144, 22 @ 0x24000 │ │ │ │ + cmneq pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 461fb4 <__cxa_atexit@plt+0x44b8a4> │ │ │ │ - ldr r2, [pc, #40] @ 461fc0 <__cxa_atexit@plt+0x44b8b0> │ │ │ │ + bcc 461fdc <__cxa_atexit@plt+0x44b8cc> │ │ │ │ + ldr r2, [pc, #40] @ 461fe8 <__cxa_atexit@plt+0x44b8d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 461fc4 <__cxa_atexit@plt+0x44b8b4> │ │ │ │ + ldr r1, [pc, #32] @ 461fec <__cxa_atexit@plt+0x44b8dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #44, 22 @ 0xb000 │ │ │ │ - cmneq pc, #104, 20 @ 0x68000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #4, 22 @ 0x1000 │ │ │ │ + cmneq pc, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 462048 <__cxa_atexit@plt+0x44b938> │ │ │ │ - ldr r3, [pc, #112] @ 462058 <__cxa_atexit@plt+0x44b948> │ │ │ │ + bhi 462070 <__cxa_atexit@plt+0x44b960> │ │ │ │ + ldr r3, [pc, #112] @ 462080 <__cxa_atexit@plt+0x44b970> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46202c <__cxa_atexit@plt+0x44b91c> │ │ │ │ - ldr r2, [pc, #96] @ 46205c <__cxa_atexit@plt+0x44b94c> │ │ │ │ + beq 462054 <__cxa_atexit@plt+0x44b944> │ │ │ │ + ldr r2, [pc, #96] @ 462084 <__cxa_atexit@plt+0x44b974> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-8]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 46203c <__cxa_atexit@plt+0x44b92c> │ │ │ │ + beq 462064 <__cxa_atexit@plt+0x44b954> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #72] @ 462068 <__cxa_atexit@plt+0x44b958> │ │ │ │ + ldrne r8, [pc, #72] @ 462090 <__cxa_atexit@plt+0x44b980> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #56] @ 462060 <__cxa_atexit@plt+0x44b950> │ │ │ │ + ldreq r8, [pc, #56] @ 462088 <__cxa_atexit@plt+0x44b978> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 462064 <__cxa_atexit@plt+0x44b954> │ │ │ │ + ldr r7, [pc, #20] @ 46208c <__cxa_atexit@plt+0x44b97c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq ip, #1024000 @ 0xfa000 │ │ │ │ - cmpeq ip, #88, 4 @ 0x80000005 │ │ │ │ - teqeq ip, #9216 @ 0x2400 │ │ │ │ + teqeq ip, #215040 @ 0x34800 │ │ │ │ + cmpeq ip, #48, 4 │ │ │ │ + teqeq ip, #230400 @ 0x38400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 4620bc <__cxa_atexit@plt+0x44b9ac> │ │ │ │ + ldr r2, [pc, #64] @ 4620e4 <__cxa_atexit@plt+0x44b9d4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 4620b0 <__cxa_atexit@plt+0x44b9a0> │ │ │ │ + beq 4620d8 <__cxa_atexit@plt+0x44b9c8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #32] @ 4620c4 <__cxa_atexit@plt+0x44b9b4> │ │ │ │ + ldrne r8, [pc, #32] @ 4620ec <__cxa_atexit@plt+0x44b9dc> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #20] @ 4620c0 <__cxa_atexit@plt+0x44b9b0> │ │ │ │ + ldreq r8, [pc, #20] @ 4620e8 <__cxa_atexit@plt+0x44b9d8> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq ip, #483328 @ 0x76000 │ │ │ │ - teqeq ip, #544768 @ 0x85000 │ │ │ │ + teqeq ip, #79872 @ 0x13800 │ │ │ │ + teqeq ip, #95232 @ 0x17400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4620fc <__cxa_atexit@plt+0x44b9ec> │ │ │ │ + ldr r2, [pc, #36] @ 462124 <__cxa_atexit@plt+0x44ba14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 462100 <__cxa_atexit@plt+0x44b9f0> │ │ │ │ + ldr r8, [pc, #32] @ 462128 <__cxa_atexit@plt+0x44ba18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq ip, #303104 @ 0x4a000 │ │ │ │ - teqeq ip, #299008 @ 0x49000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq ip, #34816 @ 0x8800 │ │ │ │ + teqeq ip, #33792 @ 0x8400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46216c <__cxa_atexit@plt+0x44ba5c> │ │ │ │ - ldr r3, [pc, #88] @ 46217c <__cxa_atexit@plt+0x44ba6c> │ │ │ │ + bhi 462194 <__cxa_atexit@plt+0x44ba84> │ │ │ │ + ldr r3, [pc, #88] @ 4621a4 <__cxa_atexit@plt+0x44ba94> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 462148 <__cxa_atexit@plt+0x44ba38> │ │ │ │ + beq 462170 <__cxa_atexit@plt+0x44ba60> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 462158 <__cxa_atexit@plt+0x44ba48> │ │ │ │ - ldr r3, [pc, #64] @ 462184 <__cxa_atexit@plt+0x44ba74> │ │ │ │ + bne 462180 <__cxa_atexit@plt+0x44ba70> │ │ │ │ + ldr r3, [pc, #64] @ 4621ac <__cxa_atexit@plt+0x44ba9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 462160 <__cxa_atexit@plt+0x44ba50> │ │ │ │ + b 462188 <__cxa_atexit@plt+0x44ba78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 462180 <__cxa_atexit@plt+0x44ba70> │ │ │ │ + ldr r3, [pc, #32] @ 4621a8 <__cxa_atexit@plt+0x44ba98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #20] @ 462188 <__cxa_atexit@plt+0x44ba78> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #20] @ 4621b0 <__cxa_atexit@plt+0x44baa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq ip, #3293184 @ 0x324000 │ │ │ │ - teqeq ip, #3637248 @ 0x378000 │ │ │ │ - cmpeq ip, #56, 2 │ │ │ │ + teqeq ip, #659456 @ 0xa1000 │ │ │ │ + teqeq ip, #745472 @ 0xb6000 │ │ │ │ + cmpeq ip, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4621c0 <__cxa_atexit@plt+0x44bab0> │ │ │ │ + ldr r2, [pc, #36] @ 4621e8 <__cxa_atexit@plt+0x44bad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 4621c4 <__cxa_atexit@plt+0x44bab4> │ │ │ │ + ldr r8, [pc, #32] @ 4621ec <__cxa_atexit@plt+0x44badc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq ip, #2195456 @ 0x218000 │ │ │ │ - teqeq ip, #2179072 @ 0x214000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq ip, #385024 @ 0x5e000 │ │ │ │ + teqeq ip, #380928 @ 0x5d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4621ec <__cxa_atexit@plt+0x44badc> │ │ │ │ + ldr r3, [pc, #8] @ 462214 <__cxa_atexit@plt+0x44bb04> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq ip, #200 @ 0xc8 │ │ │ │ - cmpeq ip, #224 @ 0xe0 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq ip, #160 @ 0xa0 │ │ │ │ + cmpeq ip, #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 462264 <__cxa_atexit@plt+0x44bb54> │ │ │ │ - ldr r3, [pc, #96] @ 462274 <__cxa_atexit@plt+0x44bb64> │ │ │ │ + bhi 46228c <__cxa_atexit@plt+0x44bb7c> │ │ │ │ + ldr r3, [pc, #96] @ 46229c <__cxa_atexit@plt+0x44bb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 46223c <__cxa_atexit@plt+0x44bb2c> │ │ │ │ + beq 462264 <__cxa_atexit@plt+0x44bb54> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 462250 <__cxa_atexit@plt+0x44bb40> │ │ │ │ + bne 462278 <__cxa_atexit@plt+0x44bb68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 462280 <__cxa_atexit@plt+0x44bb70> │ │ │ │ + ldr r7, [pc, #60] @ 4622a8 <__cxa_atexit@plt+0x44bb98> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 462284 <__cxa_atexit@plt+0x44bb74> │ │ │ │ + ldr r0, [pc, #56] @ 4622ac <__cxa_atexit@plt+0x44bb9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 462278 <__cxa_atexit@plt+0x44bb68> │ │ │ │ + ldr r7, [pc, #32] @ 4622a0 <__cxa_atexit@plt+0x44bb90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 46227c <__cxa_atexit@plt+0x44bb6c> │ │ │ │ + ldr r0, [pc, #28] @ 4622a4 <__cxa_atexit@plt+0x44bb94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 462288 <__cxa_atexit@plt+0x44bb78> │ │ │ │ + ldr r7, [pc, #28] @ 4622b0 <__cxa_atexit@plt+0x44bba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ + cmpeq ip, #52 @ 0x34 │ │ │ │ + cmpeq ip, #44 @ 0x2c │ │ │ │ cmpeq ip, #92 @ 0x5c │ │ │ │ cmpeq ip, #84 @ 0x54 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ - cmpeq ip, #124 @ 0x7c │ │ │ │ - cmpeq ip, #128 @ 0x80 │ │ │ │ - cmpeq ip, #72 @ 0x48 │ │ │ │ + cmpeq ip, #88 @ 0x58 │ │ │ │ + cmpeq ip, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4622c4 <__cxa_atexit@plt+0x44bbb4> │ │ │ │ + ldr r2, [pc, #36] @ 4622ec <__cxa_atexit@plt+0x44bbdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 4622c8 <__cxa_atexit@plt+0x44bbb8> │ │ │ │ + ldr r3, [pc, #32] @ 4622f0 <__cxa_atexit@plt+0x44bbe0> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40 @ 0x28 │ │ │ │ - cmpeq ip, #12 │ │ │ │ + cmpeq ip, #0 │ │ │ │ + cmpeq ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46234c <__cxa_atexit@plt+0x44bc3c> │ │ │ │ - ldr r7, [pc, #112] @ 46235c <__cxa_atexit@plt+0x44bc4c> │ │ │ │ + bhi 462374 <__cxa_atexit@plt+0x44bc64> │ │ │ │ + ldr r7, [pc, #112] @ 462384 <__cxa_atexit@plt+0x44bc74> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 462330 <__cxa_atexit@plt+0x44bc20> │ │ │ │ - ldr r2, [pc, #96] @ 462360 <__cxa_atexit@plt+0x44bc50> │ │ │ │ + beq 462358 <__cxa_atexit@plt+0x44bc48> │ │ │ │ + ldr r2, [pc, #96] @ 462388 <__cxa_atexit@plt+0x44bc78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 462340 <__cxa_atexit@plt+0x44bc30> │ │ │ │ + beq 462368 <__cxa_atexit@plt+0x44bc58> │ │ │ │ eor r7, r7, r8 │ │ │ │ - ldr r3, [pc, #72] @ 462364 <__cxa_atexit@plt+0x44bc54> │ │ │ │ + ldr r3, [pc, #72] @ 46238c <__cxa_atexit@plt+0x44bc7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 462368 <__cxa_atexit@plt+0x44bc58> │ │ │ │ + ldr r7, [pc, #20] @ 462390 <__cxa_atexit@plt+0x44bc80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ + cmneq pc, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq ip, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 4623b8 <__cxa_atexit@plt+0x44bca8> │ │ │ │ + ldr r2, [pc, #56] @ 4623e0 <__cxa_atexit@plt+0x44bcd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4623b0 <__cxa_atexit@plt+0x44bca0> │ │ │ │ + beq 4623d8 <__cxa_atexit@plt+0x44bcc8> │ │ │ │ eor r7, r7, r3 │ │ │ │ - ldr r3, [pc, #32] @ 4623bc <__cxa_atexit@plt+0x44bcac> │ │ │ │ + ldr r3, [pc, #32] @ 4623e4 <__cxa_atexit@plt+0x44bcd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, #224, 12 @ 0xe000000 │ │ │ │ + cmneq pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r7, r3, r7 │ │ │ │ - ldr r3, [pc, #16] @ 4623ec <__cxa_atexit@plt+0x44bcdc> │ │ │ │ + ldr r3, [pc, #16] @ 462414 <__cxa_atexit@plt+0x44bd04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #160, 12 @ 0xa000000 │ │ │ │ + cmneq pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 462480 <__cxa_atexit@plt+0x44bd70> │ │ │ │ - ldr r7, [pc, #128] @ 462490 <__cxa_atexit@plt+0x44bd80> │ │ │ │ + bhi 4624a8 <__cxa_atexit@plt+0x44bd98> │ │ │ │ + ldr r7, [pc, #128] @ 4624b8 <__cxa_atexit@plt+0x44bda8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 462454 <__cxa_atexit@plt+0x44bd44> │ │ │ │ - ldr r2, [pc, #112] @ 462494 <__cxa_atexit@plt+0x44bd84> │ │ │ │ + beq 46247c <__cxa_atexit@plt+0x44bd6c> │ │ │ │ + ldr r2, [pc, #112] @ 4624bc <__cxa_atexit@plt+0x44bdac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 462464 <__cxa_atexit@plt+0x44bd54> │ │ │ │ + beq 46248c <__cxa_atexit@plt+0x44bd7c> │ │ │ │ ldr r0, [r5] │ │ │ │ eor r7, r7, r8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 462470 <__cxa_atexit@plt+0x44bd60> │ │ │ │ - ldr r7, [pc, #84] @ 4624a0 <__cxa_atexit@plt+0x44bd90> │ │ │ │ + beq 462498 <__cxa_atexit@plt+0x44bd88> │ │ │ │ + ldr r7, [pc, #84] @ 4624c8 <__cxa_atexit@plt+0x44bdb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 462498 <__cxa_atexit@plt+0x44bd88> │ │ │ │ + ldr r7, [pc, #32] @ 4624c0 <__cxa_atexit@plt+0x44bdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 46249c <__cxa_atexit@plt+0x44bd8c> │ │ │ │ + ldr r7, [pc, #20] @ 4624c4 <__cxa_atexit@plt+0x44bdb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmneq pc, #228, 8 @ 0xe4000000 │ │ │ │ - cmpeq ip, #132, 28 @ 0x840 │ │ │ │ - cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq pc, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ + cmneq pc, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 462500 <__cxa_atexit@plt+0x44bdf0> │ │ │ │ + ldr r2, [pc, #72] @ 462528 <__cxa_atexit@plt+0x44be18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4624e8 <__cxa_atexit@plt+0x44bdd8> │ │ │ │ + beq 462510 <__cxa_atexit@plt+0x44be00> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ eor r7, r7, r3 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4624f0 <__cxa_atexit@plt+0x44bde0> │ │ │ │ - ldr r7, [pc, #40] @ 462508 <__cxa_atexit@plt+0x44bdf8> │ │ │ │ + beq 462518 <__cxa_atexit@plt+0x44be08> │ │ │ │ + ldr r7, [pc, #40] @ 462530 <__cxa_atexit@plt+0x44be20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 462504 <__cxa_atexit@plt+0x44bdf4> │ │ │ │ + ldr r7, [pc, #12] @ 46252c <__cxa_atexit@plt+0x44be1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #100, 8 @ 0x64000000 │ │ │ │ - cmneq pc, #100, 8 @ 0x64000000 │ │ │ │ + cmneq pc, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq pc, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r3, r3, r7 │ │ │ │ - ldr r2, [pc, #24] @ 462540 <__cxa_atexit@plt+0x44be30> │ │ │ │ + ldr r2, [pc, #24] @ 462568 <__cxa_atexit@plt+0x44be58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #20] @ 462544 <__cxa_atexit@plt+0x44be34> │ │ │ │ + ldr r7, [pc, #20] @ 46256c <__cxa_atexit@plt+0x44be5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ tst r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #52, 8 @ 0x34000000 │ │ │ │ - cmneq pc, #20, 8 @ 0x14000000 │ │ │ │ - cmpeq ip, #216, 26 @ 0x3600 │ │ │ │ + cmneq pc, #12, 8 @ 0xc000000 │ │ │ │ + cmneq pc, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq ip, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 462588 <__cxa_atexit@plt+0x44be78> │ │ │ │ - ldr r3, [pc, #36] @ 462594 <__cxa_atexit@plt+0x44be84> │ │ │ │ + bhi 4625b0 <__cxa_atexit@plt+0x44bea0> │ │ │ │ + ldr r3, [pc, #36] @ 4625bc <__cxa_atexit@plt+0x44beac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 462598 <__cxa_atexit@plt+0x44be88> │ │ │ │ + ldr r3, [pc, #24] @ 4625c0 <__cxa_atexit@plt+0x44beb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #72, 10 @ 0x12000000 │ │ │ │ - cmpeq ip, #124, 26 @ 0x1f00 │ │ │ │ + cmneq pc, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4625e4 <__cxa_atexit@plt+0x44bed4> │ │ │ │ + ldr r3, [pc, #52] @ 46260c <__cxa_atexit@plt+0x44befc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4625d4 <__cxa_atexit@plt+0x44bec4> │ │ │ │ + beq 4625fc <__cxa_atexit@plt+0x44beec> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4625dc <__cxa_atexit@plt+0x44becc> │ │ │ │ + bne 462604 <__cxa_atexit@plt+0x44bef4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #48, 26 @ 0xc00 │ │ │ │ + cmpeq ip, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 462610 <__cxa_atexit@plt+0x44bf00> │ │ │ │ + bne 462638 <__cxa_atexit@plt+0x44bf28> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - cmpeq ip, #8, 26 @ 0x200 │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + cmpeq ip, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4626a0 <__cxa_atexit@plt+0x44bf90> │ │ │ │ - ldr r7, [pc, #136] @ 4626c8 <__cxa_atexit@plt+0x44bfb8> │ │ │ │ + bhi 4626c8 <__cxa_atexit@plt+0x44bfb8> │ │ │ │ + ldr r7, [pc, #136] @ 4626f0 <__cxa_atexit@plt+0x44bfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 462694 <__cxa_atexit@plt+0x44bf84> │ │ │ │ + beq 4626bc <__cxa_atexit@plt+0x44bfac> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4626b4 <__cxa_atexit@plt+0x44bfa4> │ │ │ │ - ldr r7, [pc, #108] @ 4626d0 <__cxa_atexit@plt+0x44bfc0> │ │ │ │ + bcc 4626dc <__cxa_atexit@plt+0x44bfcc> │ │ │ │ + ldr r7, [pc, #108] @ 4626f8 <__cxa_atexit@plt+0x44bfe8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #104] @ 4626d4 <__cxa_atexit@plt+0x44bfc4> │ │ │ │ + ldr r1, [pc, #104] @ 4626fc <__cxa_atexit@plt+0x44bfec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ ldr r1, [r9, #19] │ │ │ │ sub r0, r3, #3 │ │ │ │ str r0, [r2, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4626cc <__cxa_atexit@plt+0x44bfbc> │ │ │ │ + ldr r7, [pc, #36] @ 4626f4 <__cxa_atexit@plt+0x44bfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, #148, 24 @ 0x9400 │ │ │ │ + cmpeq ip, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq pc, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq ip, #76, 24 @ 0x4c00 │ │ │ │ + cmneq pc, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq ip, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 462728 <__cxa_atexit@plt+0x44c018> │ │ │ │ - ldr r2, [pc, #52] @ 462734 <__cxa_atexit@plt+0x44c024> │ │ │ │ + bcc 462750 <__cxa_atexit@plt+0x44c040> │ │ │ │ + ldr r2, [pc, #52] @ 46275c <__cxa_atexit@plt+0x44c04c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 462738 <__cxa_atexit@plt+0x44c028> │ │ │ │ + ldr r1, [pc, #48] @ 462760 <__cxa_atexit@plt+0x44c050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq pc, #116, 4 @ 0x40000007 │ │ │ │ - cmpeq ip, #228, 22 @ 0x39000 │ │ │ │ + cmneq pc, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq ip, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46277c <__cxa_atexit@plt+0x44c06c> │ │ │ │ - ldr r3, [pc, #36] @ 462788 <__cxa_atexit@plt+0x44c078> │ │ │ │ + bhi 4627a4 <__cxa_atexit@plt+0x44c094> │ │ │ │ + ldr r3, [pc, #36] @ 4627b0 <__cxa_atexit@plt+0x44c0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 46278c <__cxa_atexit@plt+0x44c07c> │ │ │ │ + ldr r3, [pc, #24] @ 4627b4 <__cxa_atexit@plt+0x44c0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ - cmpeq ip, #136, 22 @ 0x22000 │ │ │ │ + cmneq pc, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4627d8 <__cxa_atexit@plt+0x44c0c8> │ │ │ │ + ldr r3, [pc, #52] @ 462800 <__cxa_atexit@plt+0x44c0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4627c8 <__cxa_atexit@plt+0x44c0b8> │ │ │ │ + beq 4627f0 <__cxa_atexit@plt+0x44c0e0> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4627d0 <__cxa_atexit@plt+0x44c0c0> │ │ │ │ + bne 4627f8 <__cxa_atexit@plt+0x44c0e8> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #60, 22 @ 0xf000 │ │ │ │ + cmpeq ip, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 462804 <__cxa_atexit@plt+0x44c0f4> │ │ │ │ + bne 46282c <__cxa_atexit@plt+0x44c11c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - cmpeq ip, #20, 22 @ 0x5000 │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + cmpeq ip, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 462894 <__cxa_atexit@plt+0x44c184> │ │ │ │ - ldr r7, [pc, #136] @ 4628bc <__cxa_atexit@plt+0x44c1ac> │ │ │ │ + bhi 4628bc <__cxa_atexit@plt+0x44c1ac> │ │ │ │ + ldr r7, [pc, #136] @ 4628e4 <__cxa_atexit@plt+0x44c1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 462888 <__cxa_atexit@plt+0x44c178> │ │ │ │ + beq 4628b0 <__cxa_atexit@plt+0x44c1a0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4628a8 <__cxa_atexit@plt+0x44c198> │ │ │ │ - ldr r7, [pc, #108] @ 4628c4 <__cxa_atexit@plt+0x44c1b4> │ │ │ │ + bcc 4628d0 <__cxa_atexit@plt+0x44c1c0> │ │ │ │ + ldr r7, [pc, #108] @ 4628ec <__cxa_atexit@plt+0x44c1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #104] @ 4628c8 <__cxa_atexit@plt+0x44c1b8> │ │ │ │ + ldr r1, [pc, #104] @ 4628f0 <__cxa_atexit@plt+0x44c1e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ ldr r1, [r9, #19] │ │ │ │ sub r0, r3, #3 │ │ │ │ str r0, [r2, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4628c0 <__cxa_atexit@plt+0x44c1b0> │ │ │ │ + ldr r7, [pc, #36] @ 4628e8 <__cxa_atexit@plt+0x44c1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, #168, 20 @ 0xa8000 │ │ │ │ + cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq pc, #28, 2 │ │ │ │ - cmpeq ip, #88, 20 @ 0x58000 │ │ │ │ + cmneq pc, #244 @ 0xf4 │ │ │ │ + cmpeq ip, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46291c <__cxa_atexit@plt+0x44c20c> │ │ │ │ - ldr r2, [pc, #52] @ 462928 <__cxa_atexit@plt+0x44c218> │ │ │ │ + bcc 462944 <__cxa_atexit@plt+0x44c234> │ │ │ │ + ldr r2, [pc, #52] @ 462950 <__cxa_atexit@plt+0x44c240> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 46292c <__cxa_atexit@plt+0x44c21c> │ │ │ │ + ldr r1, [pc, #48] @ 462954 <__cxa_atexit@plt+0x44c244> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq pc, #128 @ 0x80 │ │ │ │ - cmpeq ip, #76, 20 @ 0x4c000 │ │ │ │ + cmneq pc, #88 @ 0x58 │ │ │ │ + cmpeq ip, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4629b8 <__cxa_atexit@plt+0x44c2a8> │ │ │ │ + bhi 4629e0 <__cxa_atexit@plt+0x44c2d0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [pc, #104] @ 4629c4 <__cxa_atexit@plt+0x44c2b4> │ │ │ │ + ldr r2, [pc, #104] @ 4629ec <__cxa_atexit@plt+0x44c2dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 462994 <__cxa_atexit@plt+0x44c284> │ │ │ │ + beq 4629bc <__cxa_atexit@plt+0x44c2ac> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4629a4 <__cxa_atexit@plt+0x44c294> │ │ │ │ + bne 4629cc <__cxa_atexit@plt+0x44c2bc> │ │ │ │ bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ cmpne r3, #7 │ │ │ │ - bne 46299c <__cxa_atexit@plt+0x44c28c> │ │ │ │ + bne 4629c4 <__cxa_atexit@plt+0x44c2b4> │ │ │ │ ldr r7, [r9, #1] │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r7, [r9, #2] │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 46298c <__cxa_atexit@plt+0x44c27c> │ │ │ │ - ldr r3, [pc, #28] @ 4629c8 <__cxa_atexit@plt+0x44c2b8> │ │ │ │ + beq 4629b4 <__cxa_atexit@plt+0x44c2a4> │ │ │ │ + ldr r3, [pc, #28] @ 4629f0 <__cxa_atexit@plt+0x44c2e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, #0 │ │ │ │ - b 4a2cb0 <__cxa_atexit@plt+0x48c5a0> │ │ │ │ + b 4a2cd8 <__cxa_atexit@plt+0x48c5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #180, 30 @ 0x2d0 │ │ │ │ - cmneq pc, #204, 30 @ 0x330 │ │ │ │ - cmpeq ip, #200, 18 @ 0x320000 │ │ │ │ + cmneq pc, #140, 30 @ 0x230 │ │ │ │ + cmneq pc, #164, 30 @ 0x290 │ │ │ │ + cmpeq ip, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 462a00 <__cxa_atexit@plt+0x44c2f0> │ │ │ │ - ldr r7, [pc, #32] @ 462a10 <__cxa_atexit@plt+0x44c300> │ │ │ │ + bhi 462a28 <__cxa_atexit@plt+0x44c318> │ │ │ │ + ldr r7, [pc, #32] @ 462a38 <__cxa_atexit@plt+0x44c328> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 462a14 <__cxa_atexit@plt+0x44c304> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 462a3c <__cxa_atexit@plt+0x44c32c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #168, 18 @ 0x2a0000 │ │ │ │ cmpeq ip, #128, 18 @ 0x200000 │ │ │ │ + cmpeq ip, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 462a4c <__cxa_atexit@plt+0x44c33c> │ │ │ │ + ldr r2, [pc, #28] @ 462a74 <__cxa_atexit@plt+0x44c364> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 462a44 <__cxa_atexit@plt+0x44c334> │ │ │ │ - b 462a5c <__cxa_atexit@plt+0x44c34c> │ │ │ │ + beq 462a6c <__cxa_atexit@plt+0x44c35c> │ │ │ │ + b 462a84 <__cxa_atexit@plt+0x44c374> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #72, 18 @ 0x120000 │ │ │ │ + cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ - bne 462a84 <__cxa_atexit@plt+0x44c374> │ │ │ │ - ldr r7, [pc, #512] @ 462c78 <__cxa_atexit@plt+0x44c568> │ │ │ │ + bne 462aac <__cxa_atexit@plt+0x44c39c> │ │ │ │ + ldr r7, [pc, #512] @ 462ca0 <__cxa_atexit@plt+0x44c590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 462b3c <__cxa_atexit@plt+0x44c42c> │ │ │ │ + beq 462b64 <__cxa_atexit@plt+0x44c454> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 462ae4 <__cxa_atexit@plt+0x44c3d4> │ │ │ │ + bne 462b0c <__cxa_atexit@plt+0x44c3fc> │ │ │ │ cmp r3, #8 │ │ │ │ - beq 462bcc <__cxa_atexit@plt+0x44c4bc> │ │ │ │ + beq 462bf4 <__cxa_atexit@plt+0x44c4e4> │ │ │ │ cmp r3, #7 │ │ │ │ - beq 462bc0 <__cxa_atexit@plt+0x44c4b0> │ │ │ │ + beq 462be8 <__cxa_atexit@plt+0x44c4d8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 462ae4 <__cxa_atexit@plt+0x44c3d4> │ │ │ │ + bne 462b0c <__cxa_atexit@plt+0x44c3fc> │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 462c30 <__cxa_atexit@plt+0x44c520> │ │ │ │ - ldr lr, [pc, #400] @ 462c64 <__cxa_atexit@plt+0x44c554> │ │ │ │ + bcc 462c58 <__cxa_atexit@plt+0x44c548> │ │ │ │ + ldr lr, [pc, #400] @ 462c8c <__cxa_atexit@plt+0x44c57c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #396] @ 462c68 <__cxa_atexit@plt+0x44c558> │ │ │ │ + ldr r0, [pc, #396] @ 462c90 <__cxa_atexit@plt+0x44c580> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldrb r7, [r7, #5] │ │ │ │ - b 462b6c <__cxa_atexit@plt+0x44c45c> │ │ │ │ - ldr r3, [pc, #336] @ 462c3c <__cxa_atexit@plt+0x44c52c> │ │ │ │ + b 462b94 <__cxa_atexit@plt+0x44c484> │ │ │ │ + ldr r3, [pc, #336] @ 462c64 <__cxa_atexit@plt+0x44c554> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ - ldr r3, [pc, #328] @ 462c40 <__cxa_atexit@plt+0x44c530> │ │ │ │ + ldr r3, [pc, #328] @ 462c68 <__cxa_atexit@plt+0x44c558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r5, #-8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #-4]! │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 462be8 <__cxa_atexit@plt+0x44c4d8> │ │ │ │ - ldr r3, [pc, #288] @ 462c44 <__cxa_atexit@plt+0x44c534> │ │ │ │ + bcc 462c10 <__cxa_atexit@plt+0x44c500> │ │ │ │ + ldr r3, [pc, #288] @ 462c6c <__cxa_atexit@plt+0x44c55c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #284] @ 462c48 <__cxa_atexit@plt+0x44c538> │ │ │ │ + ldr r1, [pc, #284] @ 462c70 <__cxa_atexit@plt+0x44c560> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r6, #4]! │ │ │ │ - b 462bac <__cxa_atexit@plt+0x44c49c> │ │ │ │ + b 462bd4 <__cxa_atexit@plt+0x44c4c4> │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 462c10 <__cxa_atexit@plt+0x44c500> │ │ │ │ - ldr lr, [pc, #236] @ 462c4c <__cxa_atexit@plt+0x44c53c> │ │ │ │ + bcc 462c38 <__cxa_atexit@plt+0x44c528> │ │ │ │ + ldr lr, [pc, #236] @ 462c74 <__cxa_atexit@plt+0x44c564> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #232] @ 462c50 <__cxa_atexit@plt+0x44c540> │ │ │ │ + ldr r0, [pc, #232] @ 462c78 <__cxa_atexit@plt+0x44c568> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldrb r7, [r7, #6] │ │ │ │ str r0, [r6, #4] │ │ │ │ sub sl, r2, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ strb r7, [r6, #8] │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 462be8 <__cxa_atexit@plt+0x44c4d8> │ │ │ │ - ldr r3, [pc, #188] @ 462c54 <__cxa_atexit@plt+0x44c544> │ │ │ │ + bcc 462c10 <__cxa_atexit@plt+0x44c500> │ │ │ │ + ldr r3, [pc, #188] @ 462c7c <__cxa_atexit@plt+0x44c56c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #184] @ 462c58 <__cxa_atexit@plt+0x44c548> │ │ │ │ + ldr r1, [pc, #184] @ 462c80 <__cxa_atexit@plt+0x44c570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r6, #12]! │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, r2 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r3, [pc, #152] @ 462c60 <__cxa_atexit@plt+0x44c550> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r3, [pc, #152] @ 462c88 <__cxa_atexit@plt+0x44c578> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 462aec <__cxa_atexit@plt+0x44c3dc> │ │ │ │ + b 462b14 <__cxa_atexit@plt+0x44c404> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - ldr r3, [pc, #156] @ 462c74 <__cxa_atexit@plt+0x44c564> │ │ │ │ + ldr r3, [pc, #156] @ 462c9c <__cxa_atexit@plt+0x44c58c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 514ecc <__cxa_atexit@plt+0x4fe7bc> │ │ │ │ - ldr r7, [pc, #124] @ 462c6c <__cxa_atexit@plt+0x44c55c> │ │ │ │ + b 514ef4 <__cxa_atexit@plt+0x4fe7e4> │ │ │ │ + ldr r7, [pc, #124] @ 462c94 <__cxa_atexit@plt+0x44c584> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - ldr r6, [pc, #68] @ 462c5c <__cxa_atexit@plt+0x44c54c> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + ldr r6, [pc, #68] @ 462c84 <__cxa_atexit@plt+0x44c574> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #56] @ 462c70 <__cxa_atexit@plt+0x44c560> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #56] @ 462c98 <__cxa_atexit@plt+0x44c588> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 462c18 <__cxa_atexit@plt+0x44c508> │ │ │ │ - cmpeq ip, #104, 16 @ 0x680000 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ + b 462c40 <__cxa_atexit@plt+0x44c530> │ │ │ │ + cmpeq ip, #64, 16 @ 0x400000 │ │ │ │ + cmpeq ip, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmneq pc, #36, 28 @ 0x240 │ │ │ │ - cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq pc, #128, 8 @ 0x80000000 │ │ │ │ + cmneq pc, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq ip, #196, 14 @ 0x3100000 │ │ │ │ + cmneq pc, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - cmneq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmneq pc, #136, 26 @ 0x2200 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ - cmneq pc, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq ip, #96, 16 @ 0x600000 │ │ │ │ + cmneq pc, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq pc, #24, 24 @ 0x1800 │ │ │ │ - cmpeq ip, #12, 14 @ 0x300000 │ │ │ │ + cmneq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq ip, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 462cf8 <__cxa_atexit@plt+0x44c5e8> │ │ │ │ - ldr r7, [pc, #152] @ 462d34 <__cxa_atexit@plt+0x44c624> │ │ │ │ + bne 462d20 <__cxa_atexit@plt+0x44c610> │ │ │ │ + ldr r7, [pc, #152] @ 462d5c <__cxa_atexit@plt+0x44c64c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #148] @ 462d38 <__cxa_atexit@plt+0x44c628> │ │ │ │ + ldr r3, [pc, #148] @ 462d60 <__cxa_atexit@plt+0x44c650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add sl, r7, #1 │ │ │ │ str sl, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #4]! │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 462d0c <__cxa_atexit@plt+0x44c5fc> │ │ │ │ - ldr r7, [pc, #116] @ 462d44 <__cxa_atexit@plt+0x44c634> │ │ │ │ + bcc 462d34 <__cxa_atexit@plt+0x44c624> │ │ │ │ + ldr r7, [pc, #116] @ 462d6c <__cxa_atexit@plt+0x44c65c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r6, [pc, #96] @ 462d48 <__cxa_atexit@plt+0x44c638> │ │ │ │ + ldr r6, [pc, #96] @ 462d70 <__cxa_atexit@plt+0x44c660> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r3, [pc, #64] @ 462d40 <__cxa_atexit@plt+0x44c630> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r3, [pc, #64] @ 462d68 <__cxa_atexit@plt+0x44c658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 514d48 <__cxa_atexit@plt+0x4fe638> │ │ │ │ - ldr r7, [pc, #40] @ 462d3c <__cxa_atexit@plt+0x44c62c> │ │ │ │ + b 514d70 <__cxa_atexit@plt+0x4fe660> │ │ │ │ + ldr r7, [pc, #40] @ 462d64 <__cxa_atexit@plt+0x44c654> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmpeq ip, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq ip, #168, 12 @ 0xa800000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmpeq ip, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq ip, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - cmneq pc, #104, 24 @ 0x6800 │ │ │ │ - cmpeq ip, #48, 12 @ 0x3000000 │ │ │ │ + cmneq pc, #64, 24 @ 0x4000 │ │ │ │ + cmpeq ip, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 462df0 <__cxa_atexit@plt+0x44c6e0> │ │ │ │ + ldr r3, [pc, #144] @ 462e18 <__cxa_atexit@plt+0x44c708> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 462df4 <__cxa_atexit@plt+0x44c6e4> │ │ │ │ + ldr r2, [pc, #140] @ 462e1c <__cxa_atexit@plt+0x44c70c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 462df8 <__cxa_atexit@plt+0x44c6e8> │ │ │ │ + ldr r1, [pc, #136] @ 462e20 <__cxa_atexit@plt+0x44c710> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq sl, r2, #1 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 462dcc <__cxa_atexit@plt+0x44c6bc> │ │ │ │ - ldr r7, [pc, #88] @ 462dfc <__cxa_atexit@plt+0x44c6ec> │ │ │ │ + bcc 462df4 <__cxa_atexit@plt+0x44c6e4> │ │ │ │ + ldr r7, [pc, #88] @ 462e24 <__cxa_atexit@plt+0x44c714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r6, [pc, #68] @ 462e00 <__cxa_atexit@plt+0x44c6f0> │ │ │ │ + ldr r6, [pc, #68] @ 462e28 <__cxa_atexit@plt+0x44c718> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r7, [pc, #48] @ 462e04 <__cxa_atexit@plt+0x44c6f4> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r7, [pc, #48] @ 462e2c <__cxa_atexit@plt+0x44c71c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmpeq ip, #236, 10 @ 0x3b000000 │ │ │ │ - cmpeq ip, #12, 12 @ 0xc00000 │ │ │ │ - cmpeq ip, #252, 10 @ 0x3f000000 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmpeq ip, #196, 10 @ 0x31000000 │ │ │ │ + cmpeq ip, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq ip, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - cmneq pc, #148, 22 @ 0x25000 │ │ │ │ + cmneq pc, #108, 22 @ 0x1b000 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq ip, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq ip, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 462e90 <__cxa_atexit@plt+0x44c780> │ │ │ │ - ldr r1, [pc, #160] @ 462ed0 <__cxa_atexit@plt+0x44c7c0> │ │ │ │ + bcc 462eb8 <__cxa_atexit@plt+0x44c7a8> │ │ │ │ + ldr r1, [pc, #160] @ 462ef8 <__cxa_atexit@plt+0x44c7e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #156] @ 462ed4 <__cxa_atexit@plt+0x44c7c4> │ │ │ │ + ldr r0, [pc, #156] @ 462efc <__cxa_atexit@plt+0x44c7ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldrb r7, [r7, #5] │ │ │ │ str r0, [r6, #4] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r9, r1, #1 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ strb r7, [r6, #8] │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 462eac <__cxa_atexit@plt+0x44c79c> │ │ │ │ - ldr r7, [pc, #120] @ 462ee0 <__cxa_atexit@plt+0x44c7d0> │ │ │ │ + bcc 462ed4 <__cxa_atexit@plt+0x44c7c4> │ │ │ │ + ldr r7, [pc, #120] @ 462f08 <__cxa_atexit@plt+0x44c7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r6, #12]! │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r6, [pc, #100] @ 462ee4 <__cxa_atexit@plt+0x44c7d4> │ │ │ │ + ldr r6, [pc, #100] @ 462f0c <__cxa_atexit@plt+0x44c7fc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r6, [pc, #68] @ 462edc <__cxa_atexit@plt+0x44c7cc> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r6, [pc, #68] @ 462f04 <__cxa_atexit@plt+0x44c7f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #36] @ 462ed8 <__cxa_atexit@plt+0x44c7c8> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #36] @ 462f00 <__cxa_atexit@plt+0x44c7f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmpeq ip, #44, 10 @ 0xb000000 │ │ │ │ - cmneq pc, #176, 2 @ 0x2c │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmpeq ip, #4, 10 @ 0x1000000 │ │ │ │ + cmneq pc, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - cmneq pc, #208, 20 @ 0xd0000 │ │ │ │ - cmpeq ip, #148, 8 @ 0x94000000 │ │ │ │ + cmneq pc, #168, 20 @ 0xa8000 │ │ │ │ + cmpeq ip, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 462f70 <__cxa_atexit@plt+0x44c860> │ │ │ │ - ldr r1, [pc, #160] @ 462fb0 <__cxa_atexit@plt+0x44c8a0> │ │ │ │ + bcc 462f98 <__cxa_atexit@plt+0x44c888> │ │ │ │ + ldr r1, [pc, #160] @ 462fd8 <__cxa_atexit@plt+0x44c8c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #156] @ 462fb4 <__cxa_atexit@plt+0x44c8a4> │ │ │ │ + ldr r0, [pc, #156] @ 462fdc <__cxa_atexit@plt+0x44c8cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldrb r7, [r7, #6] │ │ │ │ str r0, [r6, #4] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r9, r1, #1 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ strb r7, [r6, #8] │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 462f8c <__cxa_atexit@plt+0x44c87c> │ │ │ │ - ldr r7, [pc, #120] @ 462fc0 <__cxa_atexit@plt+0x44c8b0> │ │ │ │ + bcc 462fb4 <__cxa_atexit@plt+0x44c8a4> │ │ │ │ + ldr r7, [pc, #120] @ 462fe8 <__cxa_atexit@plt+0x44c8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r6, #12]! │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r6, [pc, #100] @ 462fc4 <__cxa_atexit@plt+0x44c8b4> │ │ │ │ + ldr r6, [pc, #100] @ 462fec <__cxa_atexit@plt+0x44c8dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r6, [pc, #68] @ 462fbc <__cxa_atexit@plt+0x44c8ac> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r6, [pc, #68] @ 462fe4 <__cxa_atexit@plt+0x44c8d4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #36] @ 462fb8 <__cxa_atexit@plt+0x44c8a8> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #36] @ 462fe0 <__cxa_atexit@plt+0x44c8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmpeq ip, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq pc, #208 @ 0xd0 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmpeq ip, #20, 8 @ 0x14000000 │ │ │ │ + cmneq pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - cmneq pc, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq ip, #180, 6 @ 0xd0000002 │ │ │ │ + cmneq pc, #200, 18 @ 0x320000 │ │ │ │ + cmpeq ip, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 463020 <__cxa_atexit@plt+0x44c910> │ │ │ │ - ldr r3, [pc, #68] @ 463040 <__cxa_atexit@plt+0x44c930> │ │ │ │ + bcc 463048 <__cxa_atexit@plt+0x44c938> │ │ │ │ + ldr r3, [pc, #68] @ 463068 <__cxa_atexit@plt+0x44c958> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #48] @ 463044 <__cxa_atexit@plt+0x44c934> │ │ │ │ + ldr r3, [pc, #48] @ 46306c <__cxa_atexit@plt+0x44c95c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - ldr r7, [pc, #32] @ 463048 <__cxa_atexit@plt+0x44c938> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + ldr r7, [pc, #32] @ 463070 <__cxa_atexit@plt+0x44c960> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ - cmneq pc, #60, 18 @ 0xf0000 │ │ │ │ + cmneq pc, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 463100 <__cxa_atexit@plt+0x44c9f0> │ │ │ │ - ldr lr, [pc, #184] @ 463124 <__cxa_atexit@plt+0x44ca14> │ │ │ │ + bhi 463128 <__cxa_atexit@plt+0x44ca18> │ │ │ │ + ldr lr, [pc, #184] @ 46314c <__cxa_atexit@plt+0x44ca3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #172] @ 463128 <__cxa_atexit@plt+0x44ca18> │ │ │ │ + ldr r1, [pc, #172] @ 463150 <__cxa_atexit@plt+0x44ca40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4630e4 <__cxa_atexit@plt+0x44c9d4> │ │ │ │ - ldr r1, [pc, #152] @ 46312c <__cxa_atexit@plt+0x44ca1c> │ │ │ │ + beq 46310c <__cxa_atexit@plt+0x44c9fc> │ │ │ │ + ldr r1, [pc, #152] @ 463154 <__cxa_atexit@plt+0x44ca44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ tst r2, #3 │ │ │ │ - beq 4630f0 <__cxa_atexit@plt+0x44c9e0> │ │ │ │ + beq 463118 <__cxa_atexit@plt+0x44ca08> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 46310c <__cxa_atexit@plt+0x44c9fc> │ │ │ │ - ldr r3, [pc, #112] @ 463130 <__cxa_atexit@plt+0x44ca20> │ │ │ │ + bcc 463134 <__cxa_atexit@plt+0x44ca24> │ │ │ │ + ldr r3, [pc, #112] @ 463158 <__cxa_atexit@plt+0x44ca48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [pc, #104] @ 463134 <__cxa_atexit@plt+0x44ca24> │ │ │ │ + ldr r0, [pc, #104] @ 46315c <__cxa_atexit@plt+0x44ca4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3, r7} │ │ │ │ str r2, [r6, #16] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -1127035,154 +1127045,154 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, #148, 16 @ 0x940000 │ │ │ │ + cmneq pc, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq pc, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq pc, #4, 20 @ 0x4000 │ │ │ │ + cmneq pc, #116, 16 @ 0x740000 │ │ │ │ + cmneq pc, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 4631ac <__cxa_atexit@plt+0x44ca9c> │ │ │ │ + ldr r2, [pc, #96] @ 4631d4 <__cxa_atexit@plt+0x44cac4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 463194 <__cxa_atexit@plt+0x44ca84> │ │ │ │ + beq 4631bc <__cxa_atexit@plt+0x44caac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 46319c <__cxa_atexit@plt+0x44ca8c> │ │ │ │ - ldr r1, [pc, #60] @ 4631b0 <__cxa_atexit@plt+0x44caa0> │ │ │ │ + bcc 4631c4 <__cxa_atexit@plt+0x44cab4> │ │ │ │ + ldr r1, [pc, #60] @ 4631d8 <__cxa_atexit@plt+0x44cac8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #52] @ 4631b4 <__cxa_atexit@plt+0x44caa4> │ │ │ │ + ldr r0, [pc, #52] @ 4631dc <__cxa_atexit@plt+0x44cacc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq pc, #80, 18 @ 0x140000 │ │ │ │ + cmneq pc, #192, 14 @ 0x3000000 │ │ │ │ + cmneq pc, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 463208 <__cxa_atexit@plt+0x44caf8> │ │ │ │ - ldr r2, [pc, #56] @ 463214 <__cxa_atexit@plt+0x44cb04> │ │ │ │ + bcc 463230 <__cxa_atexit@plt+0x44cb20> │ │ │ │ + ldr r2, [pc, #56] @ 46323c <__cxa_atexit@plt+0x44cb2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #44] @ 463218 <__cxa_atexit@plt+0x44cb08> │ │ │ │ + ldr lr, [pc, #44] @ 463240 <__cxa_atexit@plt+0x44cb30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #128, 14 @ 0x2000000 │ │ │ │ - cmneq pc, #228, 16 @ 0xe40000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #88, 14 @ 0x1600000 │ │ │ │ + cmneq pc, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46326c <__cxa_atexit@plt+0x44cb5c> │ │ │ │ - ldr r3, [pc, #64] @ 463284 <__cxa_atexit@plt+0x44cb74> │ │ │ │ + bcc 463294 <__cxa_atexit@plt+0x44cb84> │ │ │ │ + ldr r3, [pc, #64] @ 4632ac <__cxa_atexit@plt+0x44cb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 463288 <__cxa_atexit@plt+0x44cb78> │ │ │ │ + ldr r2, [pc, #60] @ 4632b0 <__cxa_atexit@plt+0x44cba0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ - ldr r3, [pc, #44] @ 46328c <__cxa_atexit@plt+0x44cb7c> │ │ │ │ + ldr r3, [pc, #44] @ 4632b4 <__cxa_atexit@plt+0x44cba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 463290 <__cxa_atexit@plt+0x44cb80> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 4632b8 <__cxa_atexit@plt+0x44cba8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ - cmneq pc, #116, 16 @ 0x740000 │ │ │ │ - cmpeq ip, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq ip, #128, 4 │ │ │ │ + cmneq pc, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq ip, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4632e4 <__cxa_atexit@plt+0x44cbd4> │ │ │ │ - ldr r3, [pc, #64] @ 4632f4 <__cxa_atexit@plt+0x44cbe4> │ │ │ │ + bhi 46330c <__cxa_atexit@plt+0x44cbfc> │ │ │ │ + ldr r3, [pc, #64] @ 46331c <__cxa_atexit@plt+0x44cc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4632d4 <__cxa_atexit@plt+0x44cbc4> │ │ │ │ - ldr r7, [pc, #48] @ 4632f8 <__cxa_atexit@plt+0x44cbe8> │ │ │ │ + beq 4632fc <__cxa_atexit@plt+0x44cbec> │ │ │ │ + ldr r7, [pc, #48] @ 463320 <__cxa_atexit@plt+0x44cc10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4632fc <__cxa_atexit@plt+0x44cbec> │ │ │ │ + ldr r7, [pc, #16] @ 463324 <__cxa_atexit@plt+0x44cc14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, #92, 14 @ 0x1700000 │ │ │ │ - cmpeq ip, #48, 4 │ │ │ │ + cmneq pc, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq ip, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 46331c <__cxa_atexit@plt+0x44cc0c> │ │ │ │ + ldr r7, [pc, #12] @ 463344 <__cxa_atexit@plt+0x44cc34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #20, 14 @ 0x500000 │ │ │ │ + cmneq pc, #236, 12 @ 0xec00000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 463b2c <__cxa_atexit@plt+0x44d41c> │ │ │ │ - cmpeq ip, #28, 4 @ 0xc0000001 │ │ │ │ + b 463b54 <__cxa_atexit@plt+0x44d444> │ │ │ │ + cmpeq ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 4633a8 <__cxa_atexit@plt+0x44cc98> │ │ │ │ - ldr r3, [pc, #100] @ 4633b0 <__cxa_atexit@plt+0x44cca0> │ │ │ │ + bhi 4633d0 <__cxa_atexit@plt+0x44ccc0> │ │ │ │ + ldr r3, [pc, #100] @ 4633d8 <__cxa_atexit@plt+0x44ccc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #96] @ 4633b4 <__cxa_atexit@plt+0x44cca4> │ │ │ │ + ldr r8, [pc, #96] @ 4633dc <__cxa_atexit@plt+0x44cccc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r2, [r7, #27] │ │ │ │ @@ -1127192,830 +1127202,830 @@ │ │ │ │ ldr r9, [r7, #31] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r7, #19] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str ip, [r5, #-16] │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ - ldr r0, [pc, #28] @ 4633b8 <__cxa_atexit@plt+0x44cca8> │ │ │ │ + ldr r0, [pc, #28] @ 4633e0 <__cxa_atexit@plt+0x44ccd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, lr │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, #252, 10 @ 0x3f000000 │ │ │ │ - cmneq pc, #184, 10 @ 0x2e000000 │ │ │ │ - cmpeq ip, #124, 2 │ │ │ │ + cmneq pc, #212, 10 @ 0x35000000 │ │ │ │ + cmneq pc, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq ip, #84, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #180] @ 463484 <__cxa_atexit@plt+0x44cd74> │ │ │ │ + ldr r3, [pc, #180] @ 4634ac <__cxa_atexit@plt+0x44cd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46344c <__cxa_atexit@plt+0x44cd3c> │ │ │ │ + beq 463474 <__cxa_atexit@plt+0x44cd64> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 463454 <__cxa_atexit@plt+0x44cd44> │ │ │ │ + bne 46347c <__cxa_atexit@plt+0x44cd6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 463474 <__cxa_atexit@plt+0x44cd64> │ │ │ │ - ldr r7, [pc, #148] @ 463490 <__cxa_atexit@plt+0x44cd80> │ │ │ │ + bcc 46349c <__cxa_atexit@plt+0x44cd8c> │ │ │ │ + ldr r7, [pc, #148] @ 4634b8 <__cxa_atexit@plt+0x44cda8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #144] @ 463494 <__cxa_atexit@plt+0x44cd84> │ │ │ │ + ldr r8, [pc, #144] @ 4634bc <__cxa_atexit@plt+0x44cdac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #140] @ 463498 <__cxa_atexit@plt+0x44cd88> │ │ │ │ + ldr r1, [pc, #140] @ 4634c0 <__cxa_atexit@plt+0x44cdb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #132] @ 46349c <__cxa_atexit@plt+0x44cd8c> │ │ │ │ + ldr lr, [pc, #132] @ 4634c4 <__cxa_atexit@plt+0x44cdb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ sub r1, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 463488 <__cxa_atexit@plt+0x44cd78> │ │ │ │ + ldr r3, [pc, #44] @ 4634b0 <__cxa_atexit@plt+0x44cda0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 46348c <__cxa_atexit@plt+0x44cd7c> │ │ │ │ + ldr r3, [pc, #32] @ 4634b4 <__cxa_atexit@plt+0x44cda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - cmneq pc, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq pc, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmneq pc, #8, 12 @ 0x800000 │ │ │ │ - cmneq pc, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq pc, #0, 10 │ │ │ │ - cmpeq ip, #152 @ 0x98 │ │ │ │ + cmneq pc, #224, 10 @ 0x38000000 │ │ │ │ + cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ + cmneq pc, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq ip, #112 @ 0x70 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 463520 <__cxa_atexit@plt+0x44ce10> │ │ │ │ + bne 463548 <__cxa_atexit@plt+0x44ce38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 463540 <__cxa_atexit@plt+0x44ce30> │ │ │ │ - ldr r7, [pc, #136] @ 463558 <__cxa_atexit@plt+0x44ce48> │ │ │ │ + bcc 463568 <__cxa_atexit@plt+0x44ce58> │ │ │ │ + ldr r7, [pc, #136] @ 463580 <__cxa_atexit@plt+0x44ce70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #132] @ 46355c <__cxa_atexit@plt+0x44ce4c> │ │ │ │ + ldr r8, [pc, #132] @ 463584 <__cxa_atexit@plt+0x44ce74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #128] @ 463560 <__cxa_atexit@plt+0x44ce50> │ │ │ │ + ldr r1, [pc, #128] @ 463588 <__cxa_atexit@plt+0x44ce78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #120] @ 463564 <__cxa_atexit@plt+0x44ce54> │ │ │ │ + ldr lr, [pc, #120] @ 46358c <__cxa_atexit@plt+0x44ce7c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ sub r1, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ - ldr r3, [pc, #40] @ 463550 <__cxa_atexit@plt+0x44ce40> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + ldr r3, [pc, #40] @ 463578 <__cxa_atexit@plt+0x44ce68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 463554 <__cxa_atexit@plt+0x44ce44> │ │ │ │ + ldr r3, [pc, #28] @ 46357c <__cxa_atexit@plt+0x44ce6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - cmneq pc, #160, 10 @ 0x28000000 │ │ │ │ + cmneq pc, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq pc, #52, 10 @ 0xd000000 │ │ │ │ - cmneq pc, #152, 8 @ 0x98000000 │ │ │ │ - cmneq pc, #44, 8 @ 0x2c000000 │ │ │ │ - cmpeq ip, #176, 30 @ 0x2c0 │ │ │ │ + cmneq pc, #12, 10 @ 0x3000000 │ │ │ │ + cmneq pc, #112, 8 @ 0x70000000 │ │ │ │ + cmneq pc, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq ip, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 463594 <__cxa_atexit@plt+0x44ce84> │ │ │ │ + ldr r3, [pc, #24] @ 4635bc <__cxa_atexit@plt+0x44ceac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 463598 <__cxa_atexit@plt+0x44ce88> │ │ │ │ + ldr r2, [pc, #20] @ 4635c0 <__cxa_atexit@plt+0x44ceb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #152, 30 @ 0x260 │ │ │ │ - cmpeq ip, #100, 30 @ 0x190 │ │ │ │ + cmpeq ip, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #156] @ 463664 <__cxa_atexit@plt+0x44cf54> │ │ │ │ + ldr r3, [pc, #156] @ 46368c <__cxa_atexit@plt+0x44cf7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4635cc <__cxa_atexit@plt+0x44cebc> │ │ │ │ + bne 4635f4 <__cxa_atexit@plt+0x44cee4> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #128] @ 463668 <__cxa_atexit@plt+0x44cf58> │ │ │ │ + ldr r3, [pc, #128] @ 463690 <__cxa_atexit@plt+0x44cf80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 4635f8 <__cxa_atexit@plt+0x44cee8> │ │ │ │ + bne 463620 <__cxa_atexit@plt+0x44cf10> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r3, r5, #28 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r5, r6 │ │ │ │ - bcc 463648 <__cxa_atexit@plt+0x44cf38> │ │ │ │ - ldr r5, [pc, #80] @ 46366c <__cxa_atexit@plt+0x44cf5c> │ │ │ │ + bcc 463670 <__cxa_atexit@plt+0x44cf60> │ │ │ │ + ldr r5, [pc, #80] @ 463694 <__cxa_atexit@plt+0x44cf84> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ 463670 <__cxa_atexit@plt+0x44cf60> │ │ │ │ + ldr r2, [pc, #76] @ 463698 <__cxa_atexit@plt+0x44cf88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ - ldr r5, [pc, #60] @ 463674 <__cxa_atexit@plt+0x44cf64> │ │ │ │ + ldr r5, [pc, #60] @ 46369c <__cxa_atexit@plt+0x44cf8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #40] @ 463678 <__cxa_atexit@plt+0x44cf68> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #40] @ 4636a0 <__cxa_atexit@plt+0x44cf90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq pc, #216, 16 @ 0xd80000 │ │ │ │ + cmneq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmneq pc, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ - cmneq pc, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq ip, #184, 28 @ 0xb80 │ │ │ │ - cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ + cmpeq ip, #168, 28 @ 0xa80 │ │ │ │ + cmneq pc, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq ip, #144, 28 @ 0x900 │ │ │ │ + cmpeq ip, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4636a8 <__cxa_atexit@plt+0x44cf98> │ │ │ │ + ldr r3, [pc, #24] @ 4636d0 <__cxa_atexit@plt+0x44cfc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4636a0 <__cxa_atexit@plt+0x44cf90> │ │ │ │ - b 4636b8 <__cxa_atexit@plt+0x44cfa8> │ │ │ │ + beq 4636c8 <__cxa_atexit@plt+0x44cfb8> │ │ │ │ + b 4636e0 <__cxa_atexit@plt+0x44cfd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq ip, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4636fc <__cxa_atexit@plt+0x44cfec> │ │ │ │ - ldr r3, [pc, #188] @ 463788 <__cxa_atexit@plt+0x44d078> │ │ │ │ + bne 463724 <__cxa_atexit@plt+0x44d014> │ │ │ │ + ldr r3, [pc, #188] @ 4637b0 <__cxa_atexit@plt+0x44d0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 463708 <__cxa_atexit@plt+0x44cff8> │ │ │ │ + beq 463730 <__cxa_atexit@plt+0x44d020> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 463710 <__cxa_atexit@plt+0x44d000> │ │ │ │ - ldr r3, [pc, #160] @ 46378c <__cxa_atexit@plt+0x44d07c> │ │ │ │ + bne 463738 <__cxa_atexit@plt+0x44d028> │ │ │ │ + ldr r3, [pc, #160] @ 4637b4 <__cxa_atexit@plt+0x44d0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 463778 <__cxa_atexit@plt+0x44d068> │ │ │ │ - ldr r7, [pc, #104] @ 463790 <__cxa_atexit@plt+0x44d080> │ │ │ │ + bcc 4637a0 <__cxa_atexit@plt+0x44d090> │ │ │ │ + ldr r7, [pc, #104] @ 4637b8 <__cxa_atexit@plt+0x44d0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #100] @ 463794 <__cxa_atexit@plt+0x44d084> │ │ │ │ + ldr r8, [pc, #100] @ 4637bc <__cxa_atexit@plt+0x44d0ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #96] @ 463798 <__cxa_atexit@plt+0x44d088> │ │ │ │ + ldr r1, [pc, #96] @ 4637c0 <__cxa_atexit@plt+0x44d0b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 46379c <__cxa_atexit@plt+0x44d08c> │ │ │ │ + ldr lr, [pc, #88] @ 4637c4 <__cxa_atexit@plt+0x44d0b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ sub r1, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ - cmneq pc, #220, 4 @ 0xc000000d │ │ │ │ - cmneq pc, #64, 4 │ │ │ │ - cmneq pc, #212, 2 @ 0x35 │ │ │ │ - cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ + cmneq pc, #180, 4 @ 0x4000000b │ │ │ │ + cmneq pc, #24, 4 @ 0x80000001 │ │ │ │ + cmneq pc, #172, 2 @ 0x2b │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4637d0 <__cxa_atexit@plt+0x44d0c0> │ │ │ │ - ldr r3, [pc, #136] @ 463848 <__cxa_atexit@plt+0x44d138> │ │ │ │ + bne 4637f8 <__cxa_atexit@plt+0x44d0e8> │ │ │ │ + ldr r3, [pc, #136] @ 463870 <__cxa_atexit@plt+0x44d160> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 463838 <__cxa_atexit@plt+0x44d128> │ │ │ │ - ldr r7, [pc, #100] @ 46384c <__cxa_atexit@plt+0x44d13c> │ │ │ │ + bcc 463860 <__cxa_atexit@plt+0x44d150> │ │ │ │ + ldr r7, [pc, #100] @ 463874 <__cxa_atexit@plt+0x44d164> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #96] @ 463850 <__cxa_atexit@plt+0x44d140> │ │ │ │ + ldr r8, [pc, #96] @ 463878 <__cxa_atexit@plt+0x44d168> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #92] @ 463854 <__cxa_atexit@plt+0x44d144> │ │ │ │ + ldr r1, [pc, #92] @ 46387c <__cxa_atexit@plt+0x44d16c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #84] @ 463858 <__cxa_atexit@plt+0x44d148> │ │ │ │ + ldr lr, [pc, #84] @ 463880 <__cxa_atexit@plt+0x44d170> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ sub r1, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - cmneq pc, #28, 4 @ 0xc0000001 │ │ │ │ - cmneq pc, #128, 2 │ │ │ │ - cmneq pc, #20, 2 │ │ │ │ - cmpeq ip, #188, 24 @ 0xbc00 │ │ │ │ + cmneq pc, #244, 2 @ 0x3d │ │ │ │ + cmneq pc, #88, 2 │ │ │ │ + cmneq pc, #236 @ 0xec │ │ │ │ + cmpeq ip, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4638d0 <__cxa_atexit@plt+0x44d1c0> │ │ │ │ - ldr r8, [pc, #88] @ 4638dc <__cxa_atexit@plt+0x44d1cc> │ │ │ │ + bcc 4638f8 <__cxa_atexit@plt+0x44d1e8> │ │ │ │ + ldr r8, [pc, #88] @ 463904 <__cxa_atexit@plt+0x44d1f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 4638e0 <__cxa_atexit@plt+0x44d1d0> │ │ │ │ + ldr lr, [pc, #84] @ 463908 <__cxa_atexit@plt+0x44d1f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r2, [pc, #68] @ 4638e4 <__cxa_atexit@plt+0x44d1d4> │ │ │ │ + ldr r2, [pc, #68] @ 46390c <__cxa_atexit@plt+0x44d1fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ - ldr r9, [pc, #60] @ 4638e8 <__cxa_atexit@plt+0x44d1d8> │ │ │ │ + ldr r9, [pc, #60] @ 463910 <__cxa_atexit@plt+0x44d200> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r6, #19 │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #128, 2 │ │ │ │ - cmneq pc, #216 @ 0xd8 │ │ │ │ - cmneq pc, #108 @ 0x6c │ │ │ │ - cmpeq ip, #44, 24 @ 0x2c00 │ │ │ │ + cmneq pc, #88, 2 │ │ │ │ + cmneq pc, #176 @ 0xb0 │ │ │ │ + cmneq pc, #68 @ 0x44 │ │ │ │ + cmpeq ip, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 463918 <__cxa_atexit@plt+0x44d208> │ │ │ │ + ldr r3, [pc, #24] @ 463940 <__cxa_atexit@plt+0x44d230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 46391c <__cxa_atexit@plt+0x44d20c> │ │ │ │ + ldr r2, [pc, #20] @ 463944 <__cxa_atexit@plt+0x44d234> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #20, 24 @ 0x1400 │ │ │ │ - cmpeq ip, #224, 22 @ 0x38000 │ │ │ │ + cmpeq ip, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #156] @ 4639e8 <__cxa_atexit@plt+0x44d2d8> │ │ │ │ + ldr r3, [pc, #156] @ 463a10 <__cxa_atexit@plt+0x44d300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 463950 <__cxa_atexit@plt+0x44d240> │ │ │ │ + bne 463978 <__cxa_atexit@plt+0x44d268> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #128] @ 4639ec <__cxa_atexit@plt+0x44d2dc> │ │ │ │ + ldr r3, [pc, #128] @ 463a14 <__cxa_atexit@plt+0x44d304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 46397c <__cxa_atexit@plt+0x44d26c> │ │ │ │ + bne 4639a4 <__cxa_atexit@plt+0x44d294> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r3, r5, #28 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r5, r6 │ │ │ │ - bcc 4639cc <__cxa_atexit@plt+0x44d2bc> │ │ │ │ - ldr r5, [pc, #80] @ 4639f0 <__cxa_atexit@plt+0x44d2e0> │ │ │ │ + bcc 4639f4 <__cxa_atexit@plt+0x44d2e4> │ │ │ │ + ldr r5, [pc, #80] @ 463a18 <__cxa_atexit@plt+0x44d308> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ 4639f4 <__cxa_atexit@plt+0x44d2e4> │ │ │ │ + ldr r2, [pc, #76] @ 463a1c <__cxa_atexit@plt+0x44d30c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ - ldr r5, [pc, #60] @ 4639f8 <__cxa_atexit@plt+0x44d2e8> │ │ │ │ + ldr r5, [pc, #60] @ 463a20 <__cxa_atexit@plt+0x44d310> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #40] @ 4639fc <__cxa_atexit@plt+0x44d2ec> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #40] @ 463a24 <__cxa_atexit@plt+0x44d314> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #248, 30 @ 0x3e0 │ │ │ │ - cmneq pc, #84, 10 @ 0x15000000 │ │ │ │ + cmneq pc, #208, 30 @ 0x340 │ │ │ │ + cmneq pc, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ - cmneq pc, #24, 2 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ - cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ + cmpeq ip, #36, 22 @ 0x9000 │ │ │ │ + cmneq pc, #240 @ 0xf0 │ │ │ │ + cmpeq ip, #12, 22 @ 0x3000 │ │ │ │ + cmpeq ip, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 463a2c <__cxa_atexit@plt+0x44d31c> │ │ │ │ + ldr r3, [pc, #24] @ 463a54 <__cxa_atexit@plt+0x44d344> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 463a30 <__cxa_atexit@plt+0x44d320> │ │ │ │ + ldr r2, [pc, #20] @ 463a58 <__cxa_atexit@plt+0x44d348> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #0, 22 │ │ │ │ - cmpeq ip, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq ip, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq ip, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #156] @ 463afc <__cxa_atexit@plt+0x44d3ec> │ │ │ │ + ldr r3, [pc, #156] @ 463b24 <__cxa_atexit@plt+0x44d414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 463a64 <__cxa_atexit@plt+0x44d354> │ │ │ │ + bne 463a8c <__cxa_atexit@plt+0x44d37c> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #128] @ 463b00 <__cxa_atexit@plt+0x44d3f0> │ │ │ │ + ldr r3, [pc, #128] @ 463b28 <__cxa_atexit@plt+0x44d418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 463a90 <__cxa_atexit@plt+0x44d380> │ │ │ │ + bne 463ab8 <__cxa_atexit@plt+0x44d3a8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r3, r5, #28 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r5, r6 │ │ │ │ - bcc 463ae0 <__cxa_atexit@plt+0x44d3d0> │ │ │ │ - ldr r5, [pc, #80] @ 463b04 <__cxa_atexit@plt+0x44d3f4> │ │ │ │ + bcc 463b08 <__cxa_atexit@plt+0x44d3f8> │ │ │ │ + ldr r5, [pc, #80] @ 463b2c <__cxa_atexit@plt+0x44d41c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ 463b08 <__cxa_atexit@plt+0x44d3f8> │ │ │ │ + ldr r2, [pc, #76] @ 463b30 <__cxa_atexit@plt+0x44d420> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ - ldr r5, [pc, #60] @ 463b0c <__cxa_atexit@plt+0x44d3fc> │ │ │ │ + ldr r5, [pc, #60] @ 463b34 <__cxa_atexit@plt+0x44d424> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #40] @ 463b10 <__cxa_atexit@plt+0x44d400> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #40] @ 463b38 <__cxa_atexit@plt+0x44d428> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #228, 28 @ 0xe40 │ │ │ │ - cmneq pc, #64, 8 @ 0x40000000 │ │ │ │ + cmneq pc, #188, 28 @ 0xbc0 │ │ │ │ + cmneq pc, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ - cmneq pc, #4 │ │ │ │ - cmpeq ip, #32, 20 @ 0x20000 │ │ │ │ + cmpeq ip, #16, 20 @ 0x10000 │ │ │ │ + cmneq pc, #220, 30 @ 0x370 │ │ │ │ + cmpeq ip, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #16, 20 @ 0x10000 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 463b54 <__cxa_atexit@plt+0x44d444> │ │ │ │ - ldr r7, [pc, #36] @ 463b68 <__cxa_atexit@plt+0x44d458> │ │ │ │ + bhi 463b7c <__cxa_atexit@plt+0x44d46c> │ │ │ │ + ldr r7, [pc, #36] @ 463b90 <__cxa_atexit@plt+0x44d480> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r8, [r3, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #16] @ 463b6c <__cxa_atexit@plt+0x44d45c> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #16] @ 463b94 <__cxa_atexit@plt+0x44d484> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #20, 20 @ 0x14000 │ │ │ │ - cmpeq ip, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq ip, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq ip, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 463bf4 <__cxa_atexit@plt+0x44d4e4> │ │ │ │ + bcc 463c1c <__cxa_atexit@plt+0x44d50c> │ │ │ │ str fp, [sp] │ │ │ │ ldmib r5, {r7, ip} │ │ │ │ ldr fp, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ - ldr r9, [pc, #72] @ 463c04 <__cxa_atexit@plt+0x44d4f4> │ │ │ │ + ldr r9, [pc, #72] @ 463c2c <__cxa_atexit@plt+0x44d51c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r3, {r9, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r9, r6, #31 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ + cmpeq ip, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 463ca8 <__cxa_atexit@plt+0x44d598> │ │ │ │ - ldr lr, [pc, #156] @ 463cc8 <__cxa_atexit@plt+0x44d5b8> │ │ │ │ + bhi 463cd0 <__cxa_atexit@plt+0x44d5c0> │ │ │ │ + ldr lr, [pc, #156] @ 463cf0 <__cxa_atexit@plt+0x44d5e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r7, #6 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 463c98 <__cxa_atexit@plt+0x44d588> │ │ │ │ + beq 463cc0 <__cxa_atexit@plt+0x44d5b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #8 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 463cb0 <__cxa_atexit@plt+0x44d5a0> │ │ │ │ - ldr r2, [pc, #104] @ 463ccc <__cxa_atexit@plt+0x44d5bc> │ │ │ │ + bcc 463cd8 <__cxa_atexit@plt+0x44d5c8> │ │ │ │ + ldr r2, [pc, #104] @ 463cf4 <__cxa_atexit@plt+0x44d5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #100] @ 463cd0 <__cxa_atexit@plt+0x44d5c0> │ │ │ │ + ldr r3, [pc, #100] @ 463cf8 <__cxa_atexit@plt+0x44d5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r8} │ │ │ │ sub r6, r7, #2 │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #112, 28 @ 0x700 │ │ │ │ - cmpeq ip, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq pc, #72, 28 @ 0x480 │ │ │ │ + cmpeq ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 463d24 <__cxa_atexit@plt+0x44d614> │ │ │ │ - ldr r2, [pc, #52] @ 463d30 <__cxa_atexit@plt+0x44d620> │ │ │ │ + bcc 463d4c <__cxa_atexit@plt+0x44d63c> │ │ │ │ + ldr r2, [pc, #52] @ 463d58 <__cxa_atexit@plt+0x44d648> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - ldr r1, [pc, #36] @ 463d34 <__cxa_atexit@plt+0x44d624> │ │ │ │ + ldr r1, [pc, #36] @ 463d5c <__cxa_atexit@plt+0x44d64c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, #204, 26 @ 0x3300 │ │ │ │ + cmneq pc, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ - cmpeq ip, #36, 16 @ 0x240000 │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ + cmpeq ip, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 463d9c <__cxa_atexit@plt+0x44d68c> │ │ │ │ - ldr r7, [pc, #52] @ 463dac <__cxa_atexit@plt+0x44d69c> │ │ │ │ + bhi 463dc4 <__cxa_atexit@plt+0x44d6b4> │ │ │ │ + ldr r7, [pc, #52] @ 463dd4 <__cxa_atexit@plt+0x44d6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 463d90 <__cxa_atexit@plt+0x44d680> │ │ │ │ + beq 463db8 <__cxa_atexit@plt+0x44d6a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 463db0 <__cxa_atexit@plt+0x44d6a0> │ │ │ │ + ldr r7, [pc, #12] @ 463dd8 <__cxa_atexit@plt+0x44d6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #240, 14 @ 0x3c00000 │ │ │ │ cmpeq ip, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq ip, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 463e98 <__cxa_atexit@plt+0x44d788> │ │ │ │ + bcc 463ec0 <__cxa_atexit@plt+0x44d7b0> │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r1, [r1, #7] │ │ │ │ ldr r2, [r7, #79] @ 0x4f │ │ │ │ ldr sl, [r0, #3] │ │ │ │ ldr r1, [r1, #15] │ │ │ │ ldr r0, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ - ldr ip, [pc, #152] @ 463ea4 <__cxa_atexit@plt+0x44d794> │ │ │ │ + ldr ip, [pc, #152] @ 463ecc <__cxa_atexit@plt+0x44d7bc> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr fp, [pc, #148] @ 463ea8 <__cxa_atexit@plt+0x44d798> │ │ │ │ + ldr fp, [pc, #148] @ 463ed0 <__cxa_atexit@plt+0x44d7c0> │ │ │ │ add fp, pc, fp │ │ │ │ str ip, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ mov r3, r5 │ │ │ │ str fp, [r3, #-16]! │ │ │ │ sub r0, r6, #14 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmda r5, {r1, sl, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 463e78 <__cxa_atexit@plt+0x44d768> │ │ │ │ - ldr r1, [pc, #88] @ 463eac <__cxa_atexit@plt+0x44d79c> │ │ │ │ + beq 463ea0 <__cxa_atexit@plt+0x44d790> │ │ │ │ + ldr r1, [pc, #88] @ 463ed4 <__cxa_atexit@plt+0x44d7c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ ldr fp, [sp] │ │ │ │ - beq 463e88 <__cxa_atexit@plt+0x44d778> │ │ │ │ + beq 463eb0 <__cxa_atexit@plt+0x44d7a0> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 463ef8 <__cxa_atexit@plt+0x44d7e8> │ │ │ │ + b 463f20 <__cxa_atexit@plt+0x44d810> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq ip, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 463ee8 <__cxa_atexit@plt+0x44d7d8> │ │ │ │ + ldr r2, [pc, #32] @ 463f10 <__cxa_atexit@plt+0x44d800> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 463ee0 <__cxa_atexit@plt+0x44d7d0> │ │ │ │ - b 463ef8 <__cxa_atexit@plt+0x44d7e8> │ │ │ │ + beq 463f08 <__cxa_atexit@plt+0x44d7f8> │ │ │ │ + b 463f20 <__cxa_atexit@plt+0x44d810> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #160] @ 463fa4 <__cxa_atexit@plt+0x44d894> │ │ │ │ + ldr r2, [pc, #160] @ 463fcc <__cxa_atexit@plt+0x44d8bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 463f78 <__cxa_atexit@plt+0x44d868> │ │ │ │ - ldr r1, [pc, #136] @ 463fa8 <__cxa_atexit@plt+0x44d898> │ │ │ │ + beq 463fa0 <__cxa_atexit@plt+0x44d890> │ │ │ │ + ldr r1, [pc, #136] @ 463fd0 <__cxa_atexit@plt+0x44d8c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r2, #3 │ │ │ │ - beq 463f80 <__cxa_atexit@plt+0x44d870> │ │ │ │ + beq 463fa8 <__cxa_atexit@plt+0x44d898> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r1, [r5, #16] │ │ │ │ add sl, r5, #20 │ │ │ │ stm sl, {r0, r3, r7} │ │ │ │ str r2, [r5, #32] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 463f8c <__cxa_atexit@plt+0x44d87c> │ │ │ │ - ldr r0, [pc, #72] @ 463fb0 <__cxa_atexit@plt+0x44d8a0> │ │ │ │ + bhi 463fb4 <__cxa_atexit@plt+0x44d8a4> │ │ │ │ + ldr r0, [pc, #72] @ 463fd8 <__cxa_atexit@plt+0x44d8c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #16] │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ mov r7, r1 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 463fac <__cxa_atexit@plt+0x44d89c> │ │ │ │ + ldr r7, [pc, #24] @ 463fd4 <__cxa_atexit@plt+0x44d8c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + cmpeq ip, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #120] @ 464044 <__cxa_atexit@plt+0x44d934> │ │ │ │ + ldr r2, [pc, #120] @ 46406c <__cxa_atexit@plt+0x44d95c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464024 <__cxa_atexit@plt+0x44d914> │ │ │ │ + beq 46404c <__cxa_atexit@plt+0x44d93c> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r2, [r5, #16] │ │ │ │ add sl, r5, #20 │ │ │ │ stm sl, {r0, r1, r3, r7} │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46402c <__cxa_atexit@plt+0x44d91c> │ │ │ │ - ldr r0, [pc, #56] @ 46404c <__cxa_atexit@plt+0x44d93c> │ │ │ │ + bhi 464054 <__cxa_atexit@plt+0x44d944> │ │ │ │ + ldr r0, [pc, #56] @ 464074 <__cxa_atexit@plt+0x44d964> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #16] │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ mov r7, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 464048 <__cxa_atexit@plt+0x44d938> │ │ │ │ + ldr r7, [pc, #20] @ 464070 <__cxa_atexit@plt+0x44d960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - cmpeq ip, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq ip, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -1128023,1254 +1128033,1254 @@ │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4640ac <__cxa_atexit@plt+0x44d99c> │ │ │ │ - ldr r0, [pc, #40] @ 4640c4 <__cxa_atexit@plt+0x44d9b4> │ │ │ │ + bhi 4640d4 <__cxa_atexit@plt+0x44d9c4> │ │ │ │ + ldr r0, [pc, #40] @ 4640ec <__cxa_atexit@plt+0x44d9dc> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #20] @ 4640c8 <__cxa_atexit@plt+0x44d9b8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #20] @ 4640f0 <__cxa_atexit@plt+0x44d9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - cmpeq ip, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq ip, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq ip, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq ip, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - ldr r3, [pc, #12] @ 4640f0 <__cxa_atexit@plt+0x44d9e0> │ │ │ │ + ldr r3, [pc, #12] @ 464118 <__cxa_atexit@plt+0x44da08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ - cmpeq ip, #216, 8 @ 0xd8000000 │ │ │ │ - cmpeq ip, #120, 8 @ 0x78000000 │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ + cmpeq ip, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq ip, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 464144 <__cxa_atexit@plt+0x44da34> │ │ │ │ - ldr r2, [pc, #52] @ 46414c <__cxa_atexit@plt+0x44da3c> │ │ │ │ + bhi 46416c <__cxa_atexit@plt+0x44da5c> │ │ │ │ + ldr r2, [pc, #52] @ 464174 <__cxa_atexit@plt+0x44da64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 464150 <__cxa_atexit@plt+0x44da40> │ │ │ │ + ldr r1, [pc, #48] @ 464178 <__cxa_atexit@plt+0x44da68> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ add r1, r1, #2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ - cmpeq ip, #148, 8 @ 0x94000000 │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ + cmpeq ip, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 464248 <__cxa_atexit@plt+0x44db38> │ │ │ │ - ldr r3, [pc, #196] @ 464258 <__cxa_atexit@plt+0x44db48> │ │ │ │ + bhi 464270 <__cxa_atexit@plt+0x44db60> │ │ │ │ + ldr r3, [pc, #196] @ 464280 <__cxa_atexit@plt+0x44db70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 46422c <__cxa_atexit@plt+0x44db1c> │ │ │ │ + beq 464254 <__cxa_atexit@plt+0x44db44> │ │ │ │ ldr r7, [r8, #79] @ 0x4f │ │ │ │ ldr lr, [r8, #3] │ │ │ │ ldr r9, [r8, #19] │ │ │ │ ldr r3, [r8, #27] │ │ │ │ ldr r1, [r8, #51] @ 0x33 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [pc, #132] @ 46425c <__cxa_atexit@plt+0x44db4c> │ │ │ │ + ldr sl, [pc, #132] @ 464284 <__cxa_atexit@plt+0x44db74> │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, r5 │ │ │ │ str sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46423c <__cxa_atexit@plt+0x44db2c> │ │ │ │ - ldr r3, [pc, #88] @ 464260 <__cxa_atexit@plt+0x44db50> │ │ │ │ + beq 464264 <__cxa_atexit@plt+0x44db54> │ │ │ │ + ldr r3, [pc, #88] @ 464288 <__cxa_atexit@plt+0x44db78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 464264 <__cxa_atexit@plt+0x44db54> │ │ │ │ + ldr r2, [pc, #84] @ 46428c <__cxa_atexit@plt+0x44db7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #68] @ 464268 <__cxa_atexit@plt+0x44db58> │ │ │ │ + ldr r3, [pc, #68] @ 464290 <__cxa_atexit@plt+0x44db80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 46426c <__cxa_atexit@plt+0x44db5c> │ │ │ │ + ldr r7, [pc, #28] @ 464294 <__cxa_atexit@plt+0x44db84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmneq pc, #64, 14 @ 0x1000000 │ │ │ │ - cmneq pc, #48, 14 @ 0xc00000 │ │ │ │ - cmpeq ip, #208, 6 @ 0x40000003 │ │ │ │ - cmpeq ip, #152, 6 @ 0x60000002 │ │ │ │ + cmneq pc, #24, 14 @ 0x600000 │ │ │ │ + cmneq pc, #8, 14 @ 0x200000 │ │ │ │ + cmpeq ip, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq ip, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr lr, [r3, #19] │ │ │ │ ldr r0, [r3, #27] │ │ │ │ ldr r1, [r3, #51] @ 0x33 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #96] @ 464314 <__cxa_atexit@plt+0x44dc04> │ │ │ │ + ldr r0, [pc, #96] @ 46433c <__cxa_atexit@plt+0x44dc2c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 464308 <__cxa_atexit@plt+0x44dbf8> │ │ │ │ - ldr r3, [pc, #56] @ 464318 <__cxa_atexit@plt+0x44dc08> │ │ │ │ + beq 464330 <__cxa_atexit@plt+0x44dc20> │ │ │ │ + ldr r3, [pc, #56] @ 464340 <__cxa_atexit@plt+0x44dc30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 46431c <__cxa_atexit@plt+0x44dc0c> │ │ │ │ + ldr r2, [pc, #52] @ 464344 <__cxa_atexit@plt+0x44dc34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #32] @ 464320 <__cxa_atexit@plt+0x44dc10> │ │ │ │ + ldr r3, [pc, #32] @ 464348 <__cxa_atexit@plt+0x44dc38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq pc, #104, 12 @ 0x6800000 │ │ │ │ - cmneq pc, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq ip, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 464360 <__cxa_atexit@plt+0x44dc50> │ │ │ │ + cmneq pc, #64, 12 @ 0x4000000 │ │ │ │ + cmneq pc, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq ip, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 464388 <__cxa_atexit@plt+0x44dc78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 464364 <__cxa_atexit@plt+0x44dc54> │ │ │ │ + ldr r3, [pc, #24] @ 46438c <__cxa_atexit@plt+0x44dc7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 464368 <__cxa_atexit@plt+0x44dc58> │ │ │ │ + ldr r3, [pc, #16] @ 464390 <__cxa_atexit@plt+0x44dc80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #4, 12 @ 0x400000 │ │ │ │ - cmneq pc, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq ip, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq pc, #220, 10 @ 0x37000000 │ │ │ │ + cmneq pc, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq ip, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 464398 <__cxa_atexit@plt+0x44dc88> │ │ │ │ + ldr r3, [pc, #24] @ 4643c0 <__cxa_atexit@plt+0x44dcb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464390 <__cxa_atexit@plt+0x44dc80> │ │ │ │ - b 4643a8 <__cxa_atexit@plt+0x44dc98> │ │ │ │ + beq 4643b8 <__cxa_atexit@plt+0x44dca8> │ │ │ │ + b 4643d0 <__cxa_atexit@plt+0x44dcc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq ip, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4643cc <__cxa_atexit@plt+0x44dcbc> │ │ │ │ - ldr r7, [pc, #240] @ 4644b0 <__cxa_atexit@plt+0x44dda0> │ │ │ │ + bne 4643f4 <__cxa_atexit@plt+0x44dce4> │ │ │ │ + ldr r7, [pc, #240] @ 4644d8 <__cxa_atexit@plt+0x44ddc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 464428 <__cxa_atexit@plt+0x44dd18> │ │ │ │ + bne 464450 <__cxa_atexit@plt+0x44dd40> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 464468 <__cxa_atexit@plt+0x44dd58> │ │ │ │ - ldr lr, [pc, #196] @ 4644b8 <__cxa_atexit@plt+0x44dda8> │ │ │ │ + bcc 464490 <__cxa_atexit@plt+0x44dd80> │ │ │ │ + ldr lr, [pc, #196] @ 4644e0 <__cxa_atexit@plt+0x44ddd0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #16]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 464488 <__cxa_atexit@plt+0x44dd78> │ │ │ │ - ldr r2, [pc, #108] @ 4644b4 <__cxa_atexit@plt+0x44dda4> │ │ │ │ + bcc 4644b0 <__cxa_atexit@plt+0x44dda0> │ │ │ │ + ldr r2, [pc, #108] @ 4644dc <__cxa_atexit@plt+0x44ddcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r6, [pc, #60] @ 4644ac <__cxa_atexit@plt+0x44dd9c> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r6, [pc, #60] @ 4644d4 <__cxa_atexit@plt+0x44ddc4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #24] @ 4644a8 <__cxa_atexit@plt+0x44dd98> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #24] @ 4644d0 <__cxa_atexit@plt+0x44ddc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, #100, 12 @ 0x6400000 │ │ │ │ + cmneq pc, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - cmpeq ip, #16, 2 │ │ │ │ + cmpeq ip, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 464518 <__cxa_atexit@plt+0x44de08> │ │ │ │ - ldr lr, [pc, #76] @ 464534 <__cxa_atexit@plt+0x44de24> │ │ │ │ + bcc 464540 <__cxa_atexit@plt+0x44de30> │ │ │ │ + ldr lr, [pc, #76] @ 46455c <__cxa_atexit@plt+0x44de4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #24] @ 464538 <__cxa_atexit@plt+0x44de28> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #24] @ 464560 <__cxa_atexit@plt+0x44de50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq ip, #172 @ 0xac │ │ │ │ + cmpeq ip, #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 464584 <__cxa_atexit@plt+0x44de74> │ │ │ │ - ldr r2, [pc, #52] @ 46459c <__cxa_atexit@plt+0x44de8c> │ │ │ │ + bcc 4645ac <__cxa_atexit@plt+0x44de9c> │ │ │ │ + ldr r2, [pc, #52] @ 4645c4 <__cxa_atexit@plt+0x44deb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #20] @ 4645a0 <__cxa_atexit@plt+0x44de90> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #20] @ 4645c8 <__cxa_atexit@plt+0x44deb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq ip, #124 @ 0x7c │ │ │ │ + cmpeq ip, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 464608 <__cxa_atexit@plt+0x44def8> │ │ │ │ + bhi 464630 <__cxa_atexit@plt+0x44df20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 464600 <__cxa_atexit@plt+0x44def0> │ │ │ │ - ldr r3, [pc, #56] @ 464610 <__cxa_atexit@plt+0x44df00> │ │ │ │ + beq 464628 <__cxa_atexit@plt+0x44df18> │ │ │ │ + ldr r3, [pc, #56] @ 464638 <__cxa_atexit@plt+0x44df28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 464614 <__cxa_atexit@plt+0x44df04> │ │ │ │ + ldr r3, [pc, #48] @ 46463c <__cxa_atexit@plt+0x44df2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 464618 <__cxa_atexit@plt+0x44df08> │ │ │ │ + ldr r3, [pc, #36] @ 464640 <__cxa_atexit@plt+0x44df30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq pc, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq ip, #4 │ │ │ │ + cmneq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmneq pc, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq ip, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 464648 <__cxa_atexit@plt+0x44df38> │ │ │ │ + ldr r3, [pc, #24] @ 464670 <__cxa_atexit@plt+0x44df60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 46464c <__cxa_atexit@plt+0x44df3c> │ │ │ │ + ldr r3, [pc, #16] @ 464674 <__cxa_atexit@plt+0x44df64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq pc, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4646b4 <__cxa_atexit@plt+0x44dfa4> │ │ │ │ - ldr lr, [pc, #80] @ 4646cc <__cxa_atexit@plt+0x44dfbc> │ │ │ │ + bcc 4646dc <__cxa_atexit@plt+0x44dfcc> │ │ │ │ + ldr lr, [pc, #80] @ 4646f4 <__cxa_atexit@plt+0x44dfe4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 4646d0 <__cxa_atexit@plt+0x44dfc0> │ │ │ │ + ldr r8, [pc, #68] @ 4646f8 <__cxa_atexit@plt+0x44dfe8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 4646d4 <__cxa_atexit@plt+0x44dfc4> │ │ │ │ + ldr r3, [pc, #24] @ 4646fc <__cxa_atexit@plt+0x44dfec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq pc, #204, 22 @ 0x33000 │ │ │ │ - cmneq pc, #212, 20 @ 0xd4000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq pc, #164, 22 @ 0x29000 │ │ │ │ + cmneq pc, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 464730 <__cxa_atexit@plt+0x44e020> │ │ │ │ - ldr r8, [pc, #76] @ 464748 <__cxa_atexit@plt+0x44e038> │ │ │ │ + bcc 464758 <__cxa_atexit@plt+0x44e048> │ │ │ │ + ldr r8, [pc, #76] @ 464770 <__cxa_atexit@plt+0x44e060> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 46474c <__cxa_atexit@plt+0x44e03c> │ │ │ │ + ldr lr, [pc, #72] @ 464774 <__cxa_atexit@plt+0x44e064> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 464750 <__cxa_atexit@plt+0x44e040> │ │ │ │ + ldr r3, [pc, #24] @ 464778 <__cxa_atexit@plt+0x44e068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq pc, #76, 22 @ 0x13000 │ │ │ │ - cmneq pc, #92, 20 @ 0x5c000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq pc, #36, 22 @ 0x9000 │ │ │ │ + cmneq pc, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq ip, #52, 30 @ 0xd0 │ │ │ │ + cmpeq ip, #12, 30 @ 0x30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4647b8 <__cxa_atexit@plt+0x44e0a8> │ │ │ │ - ldr r7, [pc, #80] @ 4647c8 <__cxa_atexit@plt+0x44e0b8> │ │ │ │ + bhi 4647e0 <__cxa_atexit@plt+0x44e0d0> │ │ │ │ + ldr r7, [pc, #80] @ 4647f0 <__cxa_atexit@plt+0x44e0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4647a8 <__cxa_atexit@plt+0x44e098> │ │ │ │ - ldr r7, [pc, #56] @ 4647cc <__cxa_atexit@plt+0x44e0bc> │ │ │ │ + beq 4647d0 <__cxa_atexit@plt+0x44e0c0> │ │ │ │ + ldr r7, [pc, #56] @ 4647f4 <__cxa_atexit@plt+0x44e0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4647d0 <__cxa_atexit@plt+0x44e0c0> │ │ │ │ + ldr r7, [pc, #16] @ 4647f8 <__cxa_atexit@plt+0x44e0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq ip, #232, 28 @ 0xe80 │ │ │ │ - cmpeq ip, #184, 28 @ 0xb80 │ │ │ │ + cmpeq ip, #192, 28 @ 0xc00 │ │ │ │ + cmpeq ip, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4647fc <__cxa_atexit@plt+0x44e0ec> │ │ │ │ + ldr r3, [pc, #20] @ 464824 <__cxa_atexit@plt+0x44e114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq ip, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 464828 <__cxa_atexit@plt+0x44e118> │ │ │ │ + ldr r3, [pc, #20] @ 464850 <__cxa_atexit@plt+0x44e140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #96, 28 @ 0x600 │ │ │ │ + cmpeq ip, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 464858 <__cxa_atexit@plt+0x44e148> │ │ │ │ + ldr r3, [pc, #24] @ 464880 <__cxa_atexit@plt+0x44e170> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #48, 28 @ 0x300 │ │ │ │ + cmpeq ip, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 464888 <__cxa_atexit@plt+0x44e178> │ │ │ │ + ldr r3, [pc, #24] @ 4648b0 <__cxa_atexit@plt+0x44e1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464880 <__cxa_atexit@plt+0x44e170> │ │ │ │ - b 464898 <__cxa_atexit@plt+0x44e188> │ │ │ │ + beq 4648a8 <__cxa_atexit@plt+0x44e198> │ │ │ │ + b 4648c0 <__cxa_atexit@plt+0x44e1b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #0, 28 │ │ │ │ + cmpeq ip, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [r2, #15] │ │ │ │ - ldr r0, [pc, #96] @ 464918 <__cxa_atexit@plt+0x44e208> │ │ │ │ + ldr r0, [pc, #96] @ 464940 <__cxa_atexit@plt+0x44e230> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r3, {r1, r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4648fc <__cxa_atexit@plt+0x44e1ec> │ │ │ │ + beq 464924 <__cxa_atexit@plt+0x44e214> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #4 │ │ │ │ - bne 464904 <__cxa_atexit@plt+0x44e1f4> │ │ │ │ - ldr r2, [pc, #52] @ 46491c <__cxa_atexit@plt+0x44e20c> │ │ │ │ + bne 46492c <__cxa_atexit@plt+0x44e21c> │ │ │ │ + ldr r2, [pc, #52] @ 464944 <__cxa_atexit@plt+0x44e234> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4648fc <__cxa_atexit@plt+0x44e1ec> │ │ │ │ - b 464990 <__cxa_atexit@plt+0x44e280> │ │ │ │ + beq 464924 <__cxa_atexit@plt+0x44e214> │ │ │ │ + b 4649b8 <__cxa_atexit@plt+0x44e2a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 464920 <__cxa_atexit@plt+0x44e210> │ │ │ │ + ldr r2, [pc, #20] @ 464948 <__cxa_atexit@plt+0x44e238> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r3, #12 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq ip, #92, 26 @ 0x1700 │ │ │ │ - cmpeq ip, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq ip, #52, 26 @ 0xd00 │ │ │ │ + cmpeq ip, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - bne 464960 <__cxa_atexit@plt+0x44e250> │ │ │ │ - ldr r3, [pc, #48] @ 46497c <__cxa_atexit@plt+0x44e26c> │ │ │ │ + bne 464988 <__cxa_atexit@plt+0x44e278> │ │ │ │ + ldr r3, [pc, #48] @ 4649a4 <__cxa_atexit@plt+0x44e294> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464974 <__cxa_atexit@plt+0x44e264> │ │ │ │ - b 464990 <__cxa_atexit@plt+0x44e280> │ │ │ │ - ldr r3, [pc, #24] @ 464980 <__cxa_atexit@plt+0x44e270> │ │ │ │ + beq 46499c <__cxa_atexit@plt+0x44e28c> │ │ │ │ + b 4649b8 <__cxa_atexit@plt+0x44e2a8> │ │ │ │ + ldr r3, [pc, #24] @ 4649a8 <__cxa_atexit@plt+0x44e298> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #24 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #0, 26 │ │ │ │ - cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ + cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ + cmpeq ip, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 464a04 <__cxa_atexit@plt+0x44e2f4> │ │ │ │ + beq 464a2c <__cxa_atexit@plt+0x44e31c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 464a24 <__cxa_atexit@plt+0x44e314> │ │ │ │ + bne 464a4c <__cxa_atexit@plt+0x44e33c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ and r3, r7, #3 │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 464abc <__cxa_atexit@plt+0x44e3ac> │ │ │ │ + bhi 464ae4 <__cxa_atexit@plt+0x44e3d4> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldr r2, [pc, #268] @ 464af8 <__cxa_atexit@plt+0x44e3e8> │ │ │ │ + ldr r2, [pc, #268] @ 464b20 <__cxa_atexit@plt+0x44e410> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #252] @ 464afc <__cxa_atexit@plt+0x44e3ec> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #252] @ 464b24 <__cxa_atexit@plt+0x44e414> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ - ldr r3, [pc, #220] @ 464ae8 <__cxa_atexit@plt+0x44e3d8> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ + ldr r3, [pc, #220] @ 464b10 <__cxa_atexit@plt+0x44e400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #204] @ 464aec <__cxa_atexit@plt+0x44e3dc> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #204] @ 464b14 <__cxa_atexit@plt+0x44e404> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ - ldr r3, [pc, #176] @ 464adc <__cxa_atexit@plt+0x44e3cc> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ + ldr r3, [pc, #176] @ 464b04 <__cxa_atexit@plt+0x44e3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #160] @ 464ae0 <__cxa_atexit@plt+0x44e3d0> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #160] @ 464b08 <__cxa_atexit@plt+0x44e3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #156] @ 464ae4 <__cxa_atexit@plt+0x44e3d4> │ │ │ │ + ldr r2, [pc, #156] @ 464b0c <__cxa_atexit@plt+0x44e3fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #164] @ 464b08 <__cxa_atexit@plt+0x44e3f8> │ │ │ │ + ldr r2, [pc, #164] @ 464b30 <__cxa_atexit@plt+0x44e420> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #148] @ 464b0c <__cxa_atexit@plt+0x44e3fc> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #148] @ 464b34 <__cxa_atexit@plt+0x44e424> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ - ldr r2, [pc, #140] @ 464b10 <__cxa_atexit@plt+0x44e400> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ + ldr r2, [pc, #140] @ 464b38 <__cxa_atexit@plt+0x44e428> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #124] @ 464b14 <__cxa_atexit@plt+0x44e404> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #124] @ 464b3c <__cxa_atexit@plt+0x44e42c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ - ldr r2, [pc, #92] @ 464b00 <__cxa_atexit@plt+0x44e3f0> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ + ldr r2, [pc, #92] @ 464b28 <__cxa_atexit@plt+0x44e418> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #76] @ 464b04 <__cxa_atexit@plt+0x44e3f4> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #76] @ 464b2c <__cxa_atexit@plt+0x44e41c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ - ldr r2, [pc, #44] @ 464af0 <__cxa_atexit@plt+0x44e3e0> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ + ldr r2, [pc, #44] @ 464b18 <__cxa_atexit@plt+0x44e408> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 464a54 <__cxa_atexit@plt+0x44e344> │ │ │ │ - ldr r3, [pc, #28] @ 464af4 <__cxa_atexit@plt+0x44e3e4> │ │ │ │ + beq 464a7c <__cxa_atexit@plt+0x44e36c> │ │ │ │ + ldr r3, [pc, #28] @ 464b1c <__cxa_atexit@plt+0x44e40c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 464a40 <__cxa_atexit@plt+0x44e330> │ │ │ │ + b 464a68 <__cxa_atexit@plt+0x44e358> │ │ │ │ andeq r0, r0, ip, ror r6 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - cmpeq ip, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq ip, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ + cmpeq ip, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464b4c <__cxa_atexit@plt+0x44e43c> │ │ │ │ + ldr r2, [pc, #32] @ 464b74 <__cxa_atexit@plt+0x44e464> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464b50 <__cxa_atexit@plt+0x44e440> │ │ │ │ + ldr r3, [pc, #28] @ 464b78 <__cxa_atexit@plt+0x44e468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464b54 <__cxa_atexit@plt+0x44e444> │ │ │ │ + ldr r0, [pc, #16] @ 464b7c <__cxa_atexit@plt+0x44e46c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #0, 22 │ │ │ │ + cmpeq ip, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq ip, #200, 20 @ 0xc8000 │ │ │ │ cmpeq ip, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 464bb4 <__cxa_atexit@plt+0x44e4a4> │ │ │ │ + ldr sl, [pc, #72] @ 464bdc <__cxa_atexit@plt+0x44e4cc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 464bb8 <__cxa_atexit@plt+0x44e4a8> │ │ │ │ + ldr r3, [pc, #68] @ 464be0 <__cxa_atexit@plt+0x44e4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 464bbc <__cxa_atexit@plt+0x44e4ac> │ │ │ │ + ldr r2, [pc, #64] @ 464be4 <__cxa_atexit@plt+0x44e4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 464bc0 <__cxa_atexit@plt+0x44e4b0> │ │ │ │ + ldr r3, [pc, #36] @ 464be8 <__cxa_atexit@plt+0x44e4d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 464bc4 <__cxa_atexit@plt+0x44e4b4> │ │ │ │ + ldr r3, [pc, #24] @ 464bec <__cxa_atexit@plt+0x44e4dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #57, 30 @ 0xe4 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #17 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #100, 30 @ 0x190 │ │ │ │ - cmneq pc, #252, 20 @ 0xfc000 │ │ │ │ - cmneq pc, #56, 30 @ 0xe0 │ │ │ │ + cmneq pc, #60, 30 @ 0xf0 │ │ │ │ + cmneq pc, #212, 20 @ 0xd4000 │ │ │ │ + cmneq pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 464bfc <__cxa_atexit@plt+0x44e4ec> │ │ │ │ + ldr r3, [pc, #28] @ 464c24 <__cxa_atexit@plt+0x44e514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 464c00 <__cxa_atexit@plt+0x44e4f0> │ │ │ │ + ldr r3, [pc, #12] @ 464c28 <__cxa_atexit@plt+0x44e518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #112, 26 @ 0x1c00 │ │ │ │ - cmneq pc, #240, 28 @ 0xf00 │ │ │ │ - cmpeq ip, #120, 20 @ 0x78000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #72, 26 @ 0x1200 │ │ │ │ + cmneq pc, #200, 28 @ 0xc80 │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464c38 <__cxa_atexit@plt+0x44e528> │ │ │ │ + ldr r2, [pc, #32] @ 464c60 <__cxa_atexit@plt+0x44e550> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464c3c <__cxa_atexit@plt+0x44e52c> │ │ │ │ + ldr r3, [pc, #28] @ 464c64 <__cxa_atexit@plt+0x44e554> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464c40 <__cxa_atexit@plt+0x44e530> │ │ │ │ + ldr r0, [pc, #16] @ 464c68 <__cxa_atexit@plt+0x44e558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #20, 20 @ 0x14000 │ │ │ │ + cmpeq ip, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ cmpeq ip, #4, 20 @ 0x4000 │ │ │ │ - cmpeq ip, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 464ca0 <__cxa_atexit@plt+0x44e590> │ │ │ │ + ldr sl, [pc, #72] @ 464cc8 <__cxa_atexit@plt+0x44e5b8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 464ca4 <__cxa_atexit@plt+0x44e594> │ │ │ │ + ldr r3, [pc, #68] @ 464ccc <__cxa_atexit@plt+0x44e5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 464ca8 <__cxa_atexit@plt+0x44e598> │ │ │ │ + ldr r2, [pc, #64] @ 464cd0 <__cxa_atexit@plt+0x44e5c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 464cac <__cxa_atexit@plt+0x44e59c> │ │ │ │ + ldr r3, [pc, #36] @ 464cd4 <__cxa_atexit@plt+0x44e5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 464cb0 <__cxa_atexit@plt+0x44e5a0> │ │ │ │ + ldr r3, [pc, #24] @ 464cd8 <__cxa_atexit@plt+0x44e5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #1232 @ 0x4d0 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #37, 30 @ 0x94 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #128, 28 @ 0x800 │ │ │ │ - cmneq pc, #16, 20 @ 0x10000 │ │ │ │ - cmneq pc, #84, 28 @ 0x540 │ │ │ │ + cmneq pc, #88, 28 @ 0x580 │ │ │ │ + cmneq pc, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 464ce8 <__cxa_atexit@plt+0x44e5d8> │ │ │ │ + ldr r3, [pc, #28] @ 464d10 <__cxa_atexit@plt+0x44e600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 464cec <__cxa_atexit@plt+0x44e5dc> │ │ │ │ + ldr r3, [pc, #12] @ 464d14 <__cxa_atexit@plt+0x44e604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #132, 24 @ 0x8400 │ │ │ │ - cmneq pc, #12, 28 @ 0xc0 │ │ │ │ - cmpeq ip, #140, 18 @ 0x230000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ + cmneq pc, #228, 26 @ 0x3900 │ │ │ │ + cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464d24 <__cxa_atexit@plt+0x44e614> │ │ │ │ + ldr r2, [pc, #32] @ 464d4c <__cxa_atexit@plt+0x44e63c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464d28 <__cxa_atexit@plt+0x44e618> │ │ │ │ + ldr r3, [pc, #28] @ 464d50 <__cxa_atexit@plt+0x44e640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464d2c <__cxa_atexit@plt+0x44e61c> │ │ │ │ + ldr r0, [pc, #16] @ 464d54 <__cxa_atexit@plt+0x44e644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq ip, #0, 18 │ │ │ │ + cmpeq ip, #240, 16 @ 0xf00000 │ │ │ │ cmpeq ip, #24, 18 @ 0x60000 │ │ │ │ - cmpeq ip, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 464d8c <__cxa_atexit@plt+0x44e67c> │ │ │ │ + ldr sl, [pc, #72] @ 464db4 <__cxa_atexit@plt+0x44e6a4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 464d90 <__cxa_atexit@plt+0x44e680> │ │ │ │ + ldr r3, [pc, #68] @ 464db8 <__cxa_atexit@plt+0x44e6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 464d94 <__cxa_atexit@plt+0x44e684> │ │ │ │ + ldr r2, [pc, #64] @ 464dbc <__cxa_atexit@plt+0x44e6ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 464d98 <__cxa_atexit@plt+0x44e688> │ │ │ │ + ldr r3, [pc, #36] @ 464dc0 <__cxa_atexit@plt+0x44e6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 464d9c <__cxa_atexit@plt+0x44e68c> │ │ │ │ + ldr r3, [pc, #24] @ 464dc4 <__cxa_atexit@plt+0x44e6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #6208 @ 0x1840 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #912 @ 0x390 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #156, 26 @ 0x2700 │ │ │ │ - cmneq pc, #36, 18 @ 0x90000 │ │ │ │ - cmneq pc, #32, 26 @ 0x800 │ │ │ │ + cmneq pc, #116, 26 @ 0x1d00 │ │ │ │ + cmneq pc, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq pc, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 464dd4 <__cxa_atexit@plt+0x44e6c4> │ │ │ │ + ldr r3, [pc, #28] @ 464dfc <__cxa_atexit@plt+0x44e6ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 464dd8 <__cxa_atexit@plt+0x44e6c8> │ │ │ │ + ldr r3, [pc, #12] @ 464e00 <__cxa_atexit@plt+0x44e6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #152, 22 @ 0x26000 │ │ │ │ - cmneq pc, #216, 24 @ 0xd800 │ │ │ │ - cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #112, 22 @ 0x1c000 │ │ │ │ + cmneq pc, #176, 24 @ 0xb000 │ │ │ │ + cmpeq ip, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464e10 <__cxa_atexit@plt+0x44e700> │ │ │ │ + ldr r2, [pc, #32] @ 464e38 <__cxa_atexit@plt+0x44e728> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464e14 <__cxa_atexit@plt+0x44e704> │ │ │ │ + ldr r3, [pc, #28] @ 464e3c <__cxa_atexit@plt+0x44e72c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464e18 <__cxa_atexit@plt+0x44e708> │ │ │ │ + ldr r0, [pc, #16] @ 464e40 <__cxa_atexit@plt+0x44e730> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq ip, #20, 16 @ 0x140000 │ │ │ │ + cmpeq ip, #4, 16 @ 0x40000 │ │ │ │ cmpeq ip, #44, 16 @ 0x2c0000 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 464e78 <__cxa_atexit@plt+0x44e768> │ │ │ │ + ldr sl, [pc, #72] @ 464ea0 <__cxa_atexit@plt+0x44e790> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 464e7c <__cxa_atexit@plt+0x44e76c> │ │ │ │ + ldr r3, [pc, #68] @ 464ea4 <__cxa_atexit@plt+0x44e794> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 464e80 <__cxa_atexit@plt+0x44e770> │ │ │ │ + ldr r2, [pc, #64] @ 464ea8 <__cxa_atexit@plt+0x44e798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 464e84 <__cxa_atexit@plt+0x44e774> │ │ │ │ + ldr r3, [pc, #36] @ 464eac <__cxa_atexit@plt+0x44e79c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 464e88 <__cxa_atexit@plt+0x44e778> │ │ │ │ + ldr r3, [pc, #24] @ 464eb0 <__cxa_atexit@plt+0x44e7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #29952 @ 0x7500 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #4928 @ 0x1340 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #180, 24 @ 0xb400 │ │ │ │ - cmneq pc, #56, 16 @ 0x380000 │ │ │ │ - cmneq pc, #28, 24 @ 0x1c00 │ │ │ │ + cmneq pc, #140, 24 @ 0x8c00 │ │ │ │ + cmneq pc, #16, 16 @ 0x100000 │ │ │ │ + cmneq pc, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 464ec0 <__cxa_atexit@plt+0x44e7b0> │ │ │ │ + ldr r3, [pc, #28] @ 464ee8 <__cxa_atexit@plt+0x44e7d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 464ec4 <__cxa_atexit@plt+0x44e7b4> │ │ │ │ + ldr r3, [pc, #12] @ 464eec <__cxa_atexit@plt+0x44e7dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #172, 20 @ 0xac000 │ │ │ │ - cmneq pc, #212, 22 @ 0x35000 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #132, 20 @ 0x84000 │ │ │ │ + cmneq pc, #172, 22 @ 0x2b000 │ │ │ │ + cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464efc <__cxa_atexit@plt+0x44e7ec> │ │ │ │ + ldr r2, [pc, #32] @ 464f24 <__cxa_atexit@plt+0x44e814> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464f00 <__cxa_atexit@plt+0x44e7f0> │ │ │ │ + ldr r3, [pc, #28] @ 464f28 <__cxa_atexit@plt+0x44e818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464f04 <__cxa_atexit@plt+0x44e7f4> │ │ │ │ + ldr r0, [pc, #16] @ 464f2c <__cxa_atexit@plt+0x44e81c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq ip, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq ip, #24, 14 @ 0x600000 │ │ │ │ cmpeq ip, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 464f64 <__cxa_atexit@plt+0x44e854> │ │ │ │ + ldr sl, [pc, #72] @ 464f8c <__cxa_atexit@plt+0x44e87c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 464f68 <__cxa_atexit@plt+0x44e858> │ │ │ │ + ldr r3, [pc, #68] @ 464f90 <__cxa_atexit@plt+0x44e880> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 464f6c <__cxa_atexit@plt+0x44e85c> │ │ │ │ + ldr r2, [pc, #64] @ 464f94 <__cxa_atexit@plt+0x44e884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 464f70 <__cxa_atexit@plt+0x44e860> │ │ │ │ + ldr r3, [pc, #36] @ 464f98 <__cxa_atexit@plt+0x44e888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 464f74 <__cxa_atexit@plt+0x44e864> │ │ │ │ + ldr r3, [pc, #24] @ 464f9c <__cxa_atexit@plt+0x44e88c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #140288 @ 0x22400 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #24832 @ 0x6100 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #204, 22 @ 0x33000 │ │ │ │ - cmneq pc, #76, 14 @ 0x1300000 │ │ │ │ - cmneq pc, #160, 22 @ 0x28000 │ │ │ │ + cmneq pc, #164, 22 @ 0x29000 │ │ │ │ + cmneq pc, #36, 14 @ 0x900000 │ │ │ │ + cmneq pc, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 464fac <__cxa_atexit@plt+0x44e89c> │ │ │ │ + ldr r3, [pc, #28] @ 464fd4 <__cxa_atexit@plt+0x44e8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 464fb0 <__cxa_atexit@plt+0x44e8a0> │ │ │ │ + ldr r3, [pc, #12] @ 464fd8 <__cxa_atexit@plt+0x44e8c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #192, 18 @ 0x300000 │ │ │ │ - cmneq pc, #88, 22 @ 0x16000 │ │ │ │ - cmpeq ip, #200, 12 @ 0xc800000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #152, 18 @ 0x260000 │ │ │ │ + cmneq pc, #48, 22 @ 0xc000 │ │ │ │ + cmpeq ip, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 464fe8 <__cxa_atexit@plt+0x44e8d8> │ │ │ │ + ldr r2, [pc, #32] @ 465010 <__cxa_atexit@plt+0x44e900> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 464fec <__cxa_atexit@plt+0x44e8dc> │ │ │ │ + ldr r3, [pc, #28] @ 465014 <__cxa_atexit@plt+0x44e904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 464ff0 <__cxa_atexit@plt+0x44e8e0> │ │ │ │ + ldr r0, [pc, #16] @ 465018 <__cxa_atexit@plt+0x44e908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq ip, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq ip, #44, 12 @ 0x2c00000 │ │ │ │ cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq ip, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 465050 <__cxa_atexit@plt+0x44e940> │ │ │ │ + ldr sl, [pc, #72] @ 465078 <__cxa_atexit@plt+0x44e968> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 465054 <__cxa_atexit@plt+0x44e944> │ │ │ │ + ldr r3, [pc, #68] @ 46507c <__cxa_atexit@plt+0x44e96c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 465058 <__cxa_atexit@plt+0x44e948> │ │ │ │ + ldr r2, [pc, #64] @ 465080 <__cxa_atexit@plt+0x44e970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 46505c <__cxa_atexit@plt+0x44e94c> │ │ │ │ + ldr r3, [pc, #36] @ 465084 <__cxa_atexit@plt+0x44e974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 465060 <__cxa_atexit@plt+0x44e950> │ │ │ │ + ldr r3, [pc, #24] @ 465088 <__cxa_atexit@plt+0x44e978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #643072 @ 0x9d000 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #119808 @ 0x1d400 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #232, 20 @ 0xe8000 │ │ │ │ - cmneq pc, #96, 12 @ 0x6000000 │ │ │ │ - cmneq pc, #188, 20 @ 0xbc000 │ │ │ │ + cmneq pc, #192, 20 @ 0xc0000 │ │ │ │ + cmneq pc, #56, 12 @ 0x3800000 │ │ │ │ + cmneq pc, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 465098 <__cxa_atexit@plt+0x44e988> │ │ │ │ + ldr r3, [pc, #28] @ 4650c0 <__cxa_atexit@plt+0x44e9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 46509c <__cxa_atexit@plt+0x44e98c> │ │ │ │ + ldr r3, [pc, #12] @ 4650c4 <__cxa_atexit@plt+0x44e9b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #212, 16 @ 0xd40000 │ │ │ │ - cmneq pc, #116, 20 @ 0x74000 │ │ │ │ - cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #172, 16 @ 0xac0000 │ │ │ │ + cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 4650d4 <__cxa_atexit@plt+0x44e9c4> │ │ │ │ + ldr r2, [pc, #32] @ 4650fc <__cxa_atexit@plt+0x44e9ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 4650d8 <__cxa_atexit@plt+0x44e9c8> │ │ │ │ + ldr r3, [pc, #28] @ 465100 <__cxa_atexit@plt+0x44e9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 4650dc <__cxa_atexit@plt+0x44e9cc> │ │ │ │ + ldr r0, [pc, #16] @ 465104 <__cxa_atexit@plt+0x44e9f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq ip, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq ip, #64, 10 @ 0x10000000 │ │ │ │ cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #72] @ 46513c <__cxa_atexit@plt+0x44ea2c> │ │ │ │ + ldr sl, [pc, #72] @ 465164 <__cxa_atexit@plt+0x44ea54> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #68] @ 465140 <__cxa_atexit@plt+0x44ea30> │ │ │ │ + ldr r3, [pc, #68] @ 465168 <__cxa_atexit@plt+0x44ea58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 465144 <__cxa_atexit@plt+0x44ea34> │ │ │ │ + ldr r2, [pc, #64] @ 46516c <__cxa_atexit@plt+0x44ea5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #11 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #36] @ 465148 <__cxa_atexit@plt+0x44ea38> │ │ │ │ + ldr r3, [pc, #36] @ 465170 <__cxa_atexit@plt+0x44ea60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 46514c <__cxa_atexit@plt+0x44ea3c> │ │ │ │ + ldr r3, [pc, #24] @ 465174 <__cxa_atexit@plt+0x44ea64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - teqeq ip, #2899968 @ 0x2c4000 │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + teqeq ip, #561152 @ 0x89000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #4, 20 @ 0x4000 │ │ │ │ - cmneq pc, #116, 10 @ 0x1d000000 │ │ │ │ - cmneq pc, #216, 18 @ 0x360000 │ │ │ │ + cmneq pc, #220, 18 @ 0x370000 │ │ │ │ + cmneq pc, #76, 10 @ 0x13000000 │ │ │ │ + cmneq pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 465184 <__cxa_atexit@plt+0x44ea74> │ │ │ │ + ldr r3, [pc, #28] @ 4651ac <__cxa_atexit@plt+0x44ea9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 465188 <__cxa_atexit@plt+0x44ea78> │ │ │ │ + ldr r3, [pc, #12] @ 4651b0 <__cxa_atexit@plt+0x44eaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ - cmneq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq pc, #144, 18 @ 0x240000 │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + cmneq pc, #192, 14 @ 0x3000000 │ │ │ │ + cmneq pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4651d4 <__cxa_atexit@plt+0x44eac4> │ │ │ │ - ldr r2, [pc, #56] @ 4651e8 <__cxa_atexit@plt+0x44ead8> │ │ │ │ + bhi 4651fc <__cxa_atexit@plt+0x44eaec> │ │ │ │ + ldr r2, [pc, #56] @ 465210 <__cxa_atexit@plt+0x44eb00> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #48] @ 4651ec <__cxa_atexit@plt+0x44eadc> │ │ │ │ + ldr r3, [pc, #48] @ 465214 <__cxa_atexit@plt+0x44eb04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ 4651f0 <__cxa_atexit@plt+0x44eae0> │ │ │ │ + ldr r3, [pc, #40] @ 465218 <__cxa_atexit@plt+0x44eb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 59f994 <__cxa_atexit@plt+0x589284> │ │ │ │ - ldr r7, [pc, #24] @ 4651f4 <__cxa_atexit@plt+0x44eae4> │ │ │ │ + b 59f9bc <__cxa_atexit@plt+0x5892ac> │ │ │ │ + ldr r7, [pc, #24] @ 46521c <__cxa_atexit@plt+0x44eb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #244 @ 0xf4 │ │ │ │ - cmneq pc, #84, 18 @ 0x150000 │ │ │ │ - cmneq pc, #76, 18 @ 0x130000 │ │ │ │ - cmpeq ip, #212, 8 @ 0xd4000000 │ │ │ │ - cmpeq ip, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq ip, #204 @ 0xcc │ │ │ │ + cmneq pc, #44, 18 @ 0xb0000 │ │ │ │ + cmneq pc, #36, 18 @ 0x90000 │ │ │ │ + cmpeq ip, #172, 8 @ 0xac000000 │ │ │ │ + cmpeq ip, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 4652c4 <__cxa_atexit@plt+0x44ebb4> │ │ │ │ + bhi 4652ec <__cxa_atexit@plt+0x44ebdc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4652d0 <__cxa_atexit@plt+0x44ebc0> │ │ │ │ + bcc 4652f8 <__cxa_atexit@plt+0x44ebe8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr ip, [pc, #140] @ 4652e0 <__cxa_atexit@plt+0x44ebd0> │ │ │ │ + ldr ip, [pc, #140] @ 465308 <__cxa_atexit@plt+0x44ebf8> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ add r3, ip, #1 │ │ │ │ sub lr, r6, #21 │ │ │ │ mov ip, fp │ │ │ │ sub fp, r6, #3 │ │ │ │ - ldr r8, [pc, #120] @ 4652e4 <__cxa_atexit@plt+0x44ebd4> │ │ │ │ + ldr r8, [pc, #120] @ 46530c <__cxa_atexit@plt+0x44ebfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ - ldr r0, [pc, #108] @ 4652e8 <__cxa_atexit@plt+0x44ebd8> │ │ │ │ + ldr r0, [pc, #108] @ 465310 <__cxa_atexit@plt+0x44ec00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r2, #12] │ │ │ │ str lr, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ - ldr r3, [pc, #92] @ 4652ec <__cxa_atexit@plt+0x44ebdc> │ │ │ │ + ldr r3, [pc, #92] @ 465314 <__cxa_atexit@plt+0x44ec04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r2, #24] │ │ │ │ str r1, [r2, #28] │ │ │ │ str fp, [r5, #-16] │ │ │ │ - ldr r3, [pc, #76] @ 4652f0 <__cxa_atexit@plt+0x44ebe0> │ │ │ │ + ldr r3, [pc, #76] @ 465318 <__cxa_atexit@plt+0x44ec08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldmib sp, {r8, sl} │ │ │ │ mov fp, ip │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #36, 14 @ 0x900000 │ │ │ │ - cmneq pc, #172, 16 @ 0xac0000 │ │ │ │ - cmneq pc, #156, 12 @ 0x9c00000 │ │ │ │ - cmneq pc, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq pc, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq pc, #132, 16 @ 0x840000 │ │ │ │ + cmneq pc, #116, 12 @ 0x7400000 │ │ │ │ + cmneq pc, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, #192, 6 │ │ │ │ + cmpeq ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #16] @ 46531c <__cxa_atexit@plt+0x44ec0c> │ │ │ │ + ldr r3, [pc, #16] @ 465344 <__cxa_atexit@plt+0x44ec34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq ip, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 465384 <__cxa_atexit@plt+0x44ec74> │ │ │ │ - ldr r3, [pc, #104] @ 4653ac <__cxa_atexit@plt+0x44ec9c> │ │ │ │ + bhi 4653ac <__cxa_atexit@plt+0x44ec9c> │ │ │ │ + ldr r3, [pc, #104] @ 4653d4 <__cxa_atexit@plt+0x44ecc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 4653b0 <__cxa_atexit@plt+0x44eca0> │ │ │ │ + ldr r2, [pc, #100] @ 4653d8 <__cxa_atexit@plt+0x44ecc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #96] @ 4653b4 <__cxa_atexit@plt+0x44eca4> │ │ │ │ + ldr r7, [pc, #96] @ 4653dc <__cxa_atexit@plt+0x44eccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 465378 <__cxa_atexit@plt+0x44ec68> │ │ │ │ - ldr r3, [pc, #72] @ 4653b8 <__cxa_atexit@plt+0x44eca8> │ │ │ │ + beq 4653a0 <__cxa_atexit@plt+0x44ec90> │ │ │ │ + ldr r3, [pc, #72] @ 4653e0 <__cxa_atexit@plt+0x44ecd0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4653bc <__cxa_atexit@plt+0x44ecac> │ │ │ │ + ldr r7, [pc, #48] @ 4653e4 <__cxa_atexit@plt+0x44ecd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #44] @ 4653c0 <__cxa_atexit@plt+0x44ecb0> │ │ │ │ + ldr sl, [pc, #44] @ 4653e8 <__cxa_atexit@plt+0x44ecd8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #40] @ 4653c4 <__cxa_atexit@plt+0x44ecb4> │ │ │ │ + ldr r3, [pc, #40] @ 4653ec <__cxa_atexit@plt+0x44ecdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ - cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ - cmneq pc, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq pc, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ - cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ - cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ - cmneq pc, #132, 14 @ 0x2100000 │ │ │ │ - cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ + cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ + cmneq pc, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 465440 <__cxa_atexit@plt+0x44ed30> │ │ │ │ - ldr r0, [pc, #92] @ 465448 <__cxa_atexit@plt+0x44ed38> │ │ │ │ + bhi 465468 <__cxa_atexit@plt+0x44ed58> │ │ │ │ + ldr r0, [pc, #92] @ 465470 <__cxa_atexit@plt+0x44ed60> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #88] @ 46544c <__cxa_atexit@plt+0x44ed3c> │ │ │ │ + ldr r8, [pc, #88] @ 465474 <__cxa_atexit@plt+0x44ed64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r9, [r7, #27] │ │ │ │ @@ -1129278,219 +1129288,219 @@ │ │ │ │ ldr r0, [r7, #23] │ │ │ │ str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [r7, #19] │ │ │ │ sub r8, r5, #20 │ │ │ │ stm r8, {r1, r2, sl} │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #28] @ 465450 <__cxa_atexit@plt+0x44ed40> │ │ │ │ + ldr r0, [pc, #28] @ 465478 <__cxa_atexit@plt+0x44ed68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, lr │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #92, 10 @ 0x17000000 │ │ │ │ - cmneq pc, #32, 10 @ 0x8000000 │ │ │ │ - cmpeq ip, #132, 4 @ 0x40000008 │ │ │ │ + cmneq pc, #52, 10 @ 0xd000000 │ │ │ │ + cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #220] @ 465544 <__cxa_atexit@plt+0x44ee34> │ │ │ │ + ldr r2, [pc, #220] @ 46556c <__cxa_atexit@plt+0x44ee5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 465504 <__cxa_atexit@plt+0x44edf4> │ │ │ │ + beq 46552c <__cxa_atexit@plt+0x44ee1c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 465510 <__cxa_atexit@plt+0x44ee00> │ │ │ │ - ldr r1, [pc, #188] @ 465548 <__cxa_atexit@plt+0x44ee38> │ │ │ │ + bne 465538 <__cxa_atexit@plt+0x44ee28> │ │ │ │ + ldr r1, [pc, #188] @ 465570 <__cxa_atexit@plt+0x44ee60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #24]! │ │ │ │ - ldr r3, [pc, #176] @ 46554c <__cxa_atexit@plt+0x44ee3c> │ │ │ │ + ldr r3, [pc, #176] @ 465574 <__cxa_atexit@plt+0x44ee64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ addeq r3, r1, #2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r2] │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 465524 <__cxa_atexit@plt+0x44ee14> │ │ │ │ - ldr r9, [pc, #140] @ 465554 <__cxa_atexit@plt+0x44ee44> │ │ │ │ + bcc 46554c <__cxa_atexit@plt+0x44ee3c> │ │ │ │ + ldr r9, [pc, #140] @ 46557c <__cxa_atexit@plt+0x44ee6c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldmib r5, {r0, sl, ip, lr} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ - ldr r5, [pc, #124] @ 465558 <__cxa_atexit@plt+0x44ee48> │ │ │ │ + ldr r5, [pc, #124] @ 465580 <__cxa_atexit@plt+0x44ee70> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ sub r9, r1, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #28]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 465550 <__cxa_atexit@plt+0x44ee40> │ │ │ │ + ldr r7, [pc, #36] @ 465578 <__cxa_atexit@plt+0x44ee68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #152, 12 @ 0x9800000 │ │ │ │ - cmneq pc, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq pc, #112, 12 @ 0x7000000 │ │ │ │ + cmneq pc, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - cmpeq ip, #124, 2 │ │ │ │ + cmpeq ip, #84, 2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4655f8 <__cxa_atexit@plt+0x44eee8> │ │ │ │ - ldr r1, [pc, #168] @ 465624 <__cxa_atexit@plt+0x44ef14> │ │ │ │ + bne 465620 <__cxa_atexit@plt+0x44ef10> │ │ │ │ + ldr r1, [pc, #168] @ 46564c <__cxa_atexit@plt+0x44ef3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #28]! │ │ │ │ - ldr r3, [pc, #156] @ 465628 <__cxa_atexit@plt+0x44ef18> │ │ │ │ + ldr r3, [pc, #156] @ 465650 <__cxa_atexit@plt+0x44ef40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ addeq r3, r1, #2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r2] │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 465604 <__cxa_atexit@plt+0x44eef4> │ │ │ │ - ldr r9, [pc, #120] @ 465630 <__cxa_atexit@plt+0x44ef20> │ │ │ │ + bcc 46562c <__cxa_atexit@plt+0x44ef1c> │ │ │ │ + ldr r9, [pc, #120] @ 465658 <__cxa_atexit@plt+0x44ef48> │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, sl, ip, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ - ldr r5, [pc, #100] @ 465634 <__cxa_atexit@plt+0x44ef24> │ │ │ │ + ldr r5, [pc, #100] @ 46565c <__cxa_atexit@plt+0x44ef4c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ sub r9, r1, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 46562c <__cxa_atexit@plt+0x44ef1c> │ │ │ │ + ldr r7, [pc, #32] @ 465654 <__cxa_atexit@plt+0x44ef44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #168, 10 @ 0x2a000000 │ │ │ │ - cmneq pc, #156, 10 @ 0x27000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmneq pc, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - cmpeq ip, #160 @ 0xa0 │ │ │ │ + cmpeq ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #24]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4656a4 <__cxa_atexit@plt+0x44ef94> │ │ │ │ - ldr lr, [pc, #88] @ 4656c0 <__cxa_atexit@plt+0x44efb0> │ │ │ │ + bcc 4656cc <__cxa_atexit@plt+0x44efbc> │ │ │ │ + ldr lr, [pc, #88] @ 4656e8 <__cxa_atexit@plt+0x44efd8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 4656c4 <__cxa_atexit@plt+0x44efb4> │ │ │ │ + ldr r9, [pc, #84] @ 4656ec <__cxa_atexit@plt+0x44efdc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldmib r2, {r1, ip} │ │ │ │ ldr sl, [r2, #12] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r8, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r9, r6, #19 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r5, [pc, #28] @ 4656c8 <__cxa_atexit@plt+0x44efb8> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r5, [pc, #28] @ 4656f0 <__cxa_atexit@plt+0x44efe0> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4656e8 <__cxa_atexit@plt+0x44efd8> │ │ │ │ + ldr r7, [pc, #12] @ 465710 <__cxa_atexit@plt+0x44f000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #104, 4 @ 0x80000006 │ │ │ │ - cmpeq ip, #248, 30 @ 0x3e0 │ │ │ │ + cmneq pc, #64, 4 │ │ │ │ + cmpeq ip, #208, 30 @ 0x340 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 465734 <__cxa_atexit@plt+0x44f024> │ │ │ │ - ldr r7, [pc, #52] @ 465744 <__cxa_atexit@plt+0x44f034> │ │ │ │ + bhi 46575c <__cxa_atexit@plt+0x44f04c> │ │ │ │ + ldr r7, [pc, #52] @ 46576c <__cxa_atexit@plt+0x44f05c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 465728 <__cxa_atexit@plt+0x44f018> │ │ │ │ + beq 465750 <__cxa_atexit@plt+0x44f040> │ │ │ │ mov r7, r9 │ │ │ │ - b 465758 <__cxa_atexit@plt+0x44f048> │ │ │ │ + b 465780 <__cxa_atexit@plt+0x44f070> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 465748 <__cxa_atexit@plt+0x44f038> │ │ │ │ + ldr r7, [pc, #12] @ 465770 <__cxa_atexit@plt+0x44f060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #196, 30 @ 0x310 │ │ │ │ cmpeq ip, #156, 30 @ 0x270 │ │ │ │ + cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #212] @ 465838 <__cxa_atexit@plt+0x44f128> │ │ │ │ + ldr lr, [pc, #212] @ 465860 <__cxa_atexit@plt+0x44f150> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r7, #79] @ 0x4f │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -1129500,66 +1129510,66 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r2, r5 │ │ │ │ str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 465818 <__cxa_atexit@plt+0x44f108> │ │ │ │ + beq 465840 <__cxa_atexit@plt+0x44f130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 465824 <__cxa_atexit@plt+0x44f114> │ │ │ │ + bcc 46584c <__cxa_atexit@plt+0x44f13c> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #-16] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r0, ip} │ │ │ │ ldr r1, [r5] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ sub r9, r3, #27 │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r5, [pc, #84] @ 46583c <__cxa_atexit@plt+0x44f12c> │ │ │ │ + ldr r5, [pc, #84] @ 465864 <__cxa_atexit@plt+0x44f154> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r5, [pc, #76] @ 465840 <__cxa_atexit@plt+0x44f130> │ │ │ │ + ldr r5, [pc, #76] @ 465868 <__cxa_atexit@plt+0x44f158> │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r6, {r5, lr} │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, sl, ip} │ │ │ │ str r7, [r6, #28] │ │ │ │ str fp, [r6, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq pc, #148, 2 @ 0x25 │ │ │ │ + cmneq pc, #108, 2 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - cmpeq ip, #164, 28 @ 0xa40 │ │ │ │ + cmpeq ip, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4658b4 <__cxa_atexit@plt+0x44f1a4> │ │ │ │ - ldr lr, [pc, #84] @ 4658c0 <__cxa_atexit@plt+0x44f1b0> │ │ │ │ + bcc 4658dc <__cxa_atexit@plt+0x44f1cc> │ │ │ │ + ldr lr, [pc, #84] @ 4658e8 <__cxa_atexit@plt+0x44f1d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ - ldr r1, [pc, #76] @ 4658c4 <__cxa_atexit@plt+0x44f1b4> │ │ │ │ + ldr r1, [pc, #76] @ 4658ec <__cxa_atexit@plt+0x44f1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #27 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr ip, [r5, #-16] │ │ │ │ @@ -1129567,348 +1129577,348 @@ │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - cmneq pc, #4, 2 │ │ │ │ - cmpeq ip, #56, 28 @ 0x380 │ │ │ │ + cmneq pc, #220 @ 0xdc │ │ │ │ + cmpeq ip, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 465930 <__cxa_atexit@plt+0x44f220> │ │ │ │ + bhi 465958 <__cxa_atexit@plt+0x44f248> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 465928 <__cxa_atexit@plt+0x44f218> │ │ │ │ - ldr r3, [pc, #60] @ 465938 <__cxa_atexit@plt+0x44f228> │ │ │ │ + beq 465950 <__cxa_atexit@plt+0x44f240> │ │ │ │ + ldr r3, [pc, #60] @ 465960 <__cxa_atexit@plt+0x44f250> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46593c <__cxa_atexit@plt+0x44f22c> │ │ │ │ + ldr r7, [pc, #56] @ 465964 <__cxa_atexit@plt+0x44f254> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 465940 <__cxa_atexit@plt+0x44f230> │ │ │ │ + ldr r2, [pc, #52] @ 465968 <__cxa_atexit@plt+0x44f258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 465944 <__cxa_atexit@plt+0x44f234> │ │ │ │ + ldr r0, [pc, #36] @ 46596c <__cxa_atexit@plt+0x44f25c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #4, 28 @ 0x40 │ │ │ │ - cmneq pc, #84 @ 0x54 │ │ │ │ - cmpeq ip, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ + cmneq pc, #44 @ 0x2c │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46597c <__cxa_atexit@plt+0x44f26c> │ │ │ │ - ldr r2, [pc, #28] @ 465988 <__cxa_atexit@plt+0x44f278> │ │ │ │ + bcc 4659a4 <__cxa_atexit@plt+0x44f294> │ │ │ │ + ldr r2, [pc, #28] @ 4659b0 <__cxa_atexit@plt+0x44f2a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #192, 2 @ 0x30 │ │ │ │ - cmpeq ip, #184, 26 @ 0x2e00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #152, 2 @ 0x26 │ │ │ │ + cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 465a20 <__cxa_atexit@plt+0x44f310> │ │ │ │ - ldr r7, [pc, #128] @ 465a30 <__cxa_atexit@plt+0x44f320> │ │ │ │ + bhi 465a48 <__cxa_atexit@plt+0x44f338> │ │ │ │ + ldr r7, [pc, #128] @ 465a58 <__cxa_atexit@plt+0x44f348> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 465a08 <__cxa_atexit@plt+0x44f2f8> │ │ │ │ - ldr r7, [pc, #104] @ 465a34 <__cxa_atexit@plt+0x44f324> │ │ │ │ + beq 465a30 <__cxa_atexit@plt+0x44f320> │ │ │ │ + ldr r7, [pc, #104] @ 465a5c <__cxa_atexit@plt+0x44f34c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 465a18 <__cxa_atexit@plt+0x44f308> │ │ │ │ - ldr r5, [pc, #76] @ 465a38 <__cxa_atexit@plt+0x44f328> │ │ │ │ + beq 465a40 <__cxa_atexit@plt+0x44f330> │ │ │ │ + ldr r5, [pc, #76] @ 465a60 <__cxa_atexit@plt+0x44f350> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 465a3c <__cxa_atexit@plt+0x44f32c> │ │ │ │ + ldr r5, [pc, #68] @ 465a64 <__cxa_atexit@plt+0x44f354> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 465a40 <__cxa_atexit@plt+0x44f330> │ │ │ │ + ldr r7, [pc, #24] @ 465a68 <__cxa_atexit@plt+0x44f358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq pc, #56, 2 │ │ │ │ - cmpeq ip, #56, 26 @ 0xe00 │ │ │ │ - cmpeq ip, #4, 26 @ 0x100 │ │ │ │ + cmneq pc, #16, 2 │ │ │ │ + cmpeq ip, #16, 26 @ 0x400 │ │ │ │ + cmpeq ip, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 465aa4 <__cxa_atexit@plt+0x44f394> │ │ │ │ + ldr r2, [pc, #72] @ 465acc <__cxa_atexit@plt+0x44f3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 465a98 <__cxa_atexit@plt+0x44f388> │ │ │ │ - ldr r3, [pc, #40] @ 465aa8 <__cxa_atexit@plt+0x44f398> │ │ │ │ + beq 465ac0 <__cxa_atexit@plt+0x44f3b0> │ │ │ │ + ldr r3, [pc, #40] @ 465ad0 <__cxa_atexit@plt+0x44f3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 465aac <__cxa_atexit@plt+0x44f39c> │ │ │ │ + ldr r3, [pc, #28] @ 465ad4 <__cxa_atexit@plt+0x44f3c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq pc, #160 @ 0xa0 │ │ │ │ - cmpeq ip, #152, 24 @ 0x9800 │ │ │ │ + cmneq pc, #120 @ 0x78 │ │ │ │ + cmpeq ip, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 465adc <__cxa_atexit@plt+0x44f3cc> │ │ │ │ + ldr r3, [pc, #24] @ 465b04 <__cxa_atexit@plt+0x44f3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 465ae0 <__cxa_atexit@plt+0x44f3d0> │ │ │ │ + ldr r3, [pc, #12] @ 465b08 <__cxa_atexit@plt+0x44f3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, #92 @ 0x5c │ │ │ │ - cmpeq ip, #84, 24 @ 0x5400 │ │ │ │ + cmneq pc, #52 @ 0x34 │ │ │ │ + cmpeq ip, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 465b10 <__cxa_atexit@plt+0x44f400> │ │ │ │ + ldr r3, [pc, #24] @ 465b38 <__cxa_atexit@plt+0x44f428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 465b08 <__cxa_atexit@plt+0x44f3f8> │ │ │ │ - b 465b20 <__cxa_atexit@plt+0x44f410> │ │ │ │ + beq 465b30 <__cxa_atexit@plt+0x44f420> │ │ │ │ + b 465b48 <__cxa_atexit@plt+0x44f438> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #36, 24 @ 0x2400 │ │ │ │ + cmpeq ip, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 465b60 <__cxa_atexit@plt+0x44f450> │ │ │ │ - ldr r3, [pc, #208] @ 465c04 <__cxa_atexit@plt+0x44f4f4> │ │ │ │ + bne 465b88 <__cxa_atexit@plt+0x44f478> │ │ │ │ + ldr r3, [pc, #208] @ 465c2c <__cxa_atexit@plt+0x44f51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 465b6c <__cxa_atexit@plt+0x44f45c> │ │ │ │ + beq 465b94 <__cxa_atexit@plt+0x44f484> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 465b74 <__cxa_atexit@plt+0x44f464> │ │ │ │ - ldr r7, [pc, #212] @ 465c28 <__cxa_atexit@plt+0x44f518> │ │ │ │ + bne 465b9c <__cxa_atexit@plt+0x44f48c> │ │ │ │ + ldr r7, [pc, #212] @ 465c50 <__cxa_atexit@plt+0x44f540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #140] @ 465c08 <__cxa_atexit@plt+0x44f4f8> │ │ │ │ + ldr r7, [pc, #140] @ 465c30 <__cxa_atexit@plt+0x44f520> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ 465c0c <__cxa_atexit@plt+0x44f4fc> │ │ │ │ + ldr r3, [pc, #136] @ 465c34 <__cxa_atexit@plt+0x44f524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 465be0 <__cxa_atexit@plt+0x44f4d0> │ │ │ │ - ldr r7, [pc, #104] @ 465c10 <__cxa_atexit@plt+0x44f500> │ │ │ │ + bhi 465c08 <__cxa_atexit@plt+0x44f4f8> │ │ │ │ + ldr r7, [pc, #104] @ 465c38 <__cxa_atexit@plt+0x44f528> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #100] @ 465c14 <__cxa_atexit@plt+0x44f504> │ │ │ │ + ldr r3, [pc, #100] @ 465c3c <__cxa_atexit@plt+0x44f52c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #92] @ 465c18 <__cxa_atexit@plt+0x44f508> │ │ │ │ + ldr r7, [pc, #92] @ 465c40 <__cxa_atexit@plt+0x44f530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 465bd4 <__cxa_atexit@plt+0x44f4c4> │ │ │ │ + beq 465bfc <__cxa_atexit@plt+0x44f4ec> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 465c1c <__cxa_atexit@plt+0x44f50c> │ │ │ │ + ldr r7, [pc, #52] @ 465c44 <__cxa_atexit@plt+0x44f534> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #48] @ 465c20 <__cxa_atexit@plt+0x44f510> │ │ │ │ + ldr r9, [pc, #48] @ 465c48 <__cxa_atexit@plt+0x44f538> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #44] @ 465c24 <__cxa_atexit@plt+0x44f514> │ │ │ │ + ldr r3, [pc, #44] @ 465c4c <__cxa_atexit@plt+0x44f53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmpeq ip, #140, 22 @ 0x23000 │ │ │ │ - cmneq pc, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ + cmneq pc, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - cmpeq ip, #108, 22 @ 0x1b000 │ │ │ │ - cmneq pc, #124, 30 @ 0x1f0 │ │ │ │ - cmpeq ip, #172, 18 @ 0x2b0000 │ │ │ │ - cmpeq ip, #44, 22 @ 0xb000 │ │ │ │ - cmneq pc, #64, 30 @ 0x100 │ │ │ │ - cmneq pc, #208, 28 @ 0xd00 │ │ │ │ - cmpeq ip, #248, 20 @ 0xf8000 │ │ │ │ + cmpeq ip, #68, 22 @ 0x11000 │ │ │ │ + cmneq pc, #84, 30 @ 0x150 │ │ │ │ + cmpeq ip, #132, 18 @ 0x210000 │ │ │ │ + cmpeq ip, #4, 22 @ 0x1000 │ │ │ │ + cmneq pc, #24, 30 @ 0x60 │ │ │ │ + cmneq pc, #168, 28 @ 0xa80 │ │ │ │ + cmpeq ip, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 465c58 <__cxa_atexit@plt+0x44f548> │ │ │ │ - ldr r7, [pc, #188] @ 465d08 <__cxa_atexit@plt+0x44f5f8> │ │ │ │ + bne 465c80 <__cxa_atexit@plt+0x44f570> │ │ │ │ + ldr r7, [pc, #188] @ 465d30 <__cxa_atexit@plt+0x44f620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #136] @ 465ce8 <__cxa_atexit@plt+0x44f5d8> │ │ │ │ + ldr r7, [pc, #136] @ 465d10 <__cxa_atexit@plt+0x44f600> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 465cec <__cxa_atexit@plt+0x44f5dc> │ │ │ │ + ldr r3, [pc, #132] @ 465d14 <__cxa_atexit@plt+0x44f604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 465cc4 <__cxa_atexit@plt+0x44f5b4> │ │ │ │ - ldr r7, [pc, #100] @ 465cf0 <__cxa_atexit@plt+0x44f5e0> │ │ │ │ + bhi 465cec <__cxa_atexit@plt+0x44f5dc> │ │ │ │ + ldr r7, [pc, #100] @ 465d18 <__cxa_atexit@plt+0x44f608> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 465cf4 <__cxa_atexit@plt+0x44f5e4> │ │ │ │ + ldr r3, [pc, #96] @ 465d1c <__cxa_atexit@plt+0x44f60c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #88] @ 465cf8 <__cxa_atexit@plt+0x44f5e8> │ │ │ │ + ldr r7, [pc, #88] @ 465d20 <__cxa_atexit@plt+0x44f610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 465cb8 <__cxa_atexit@plt+0x44f5a8> │ │ │ │ + beq 465ce0 <__cxa_atexit@plt+0x44f5d0> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 465cfc <__cxa_atexit@plt+0x44f5ec> │ │ │ │ + ldr r7, [pc, #48] @ 465d24 <__cxa_atexit@plt+0x44f614> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #44] @ 465d00 <__cxa_atexit@plt+0x44f5f0> │ │ │ │ + ldr r9, [pc, #44] @ 465d28 <__cxa_atexit@plt+0x44f618> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ 465d04 <__cxa_atexit@plt+0x44f5f4> │ │ │ │ + ldr r3, [pc, #40] @ 465d2c <__cxa_atexit@plt+0x44f61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #168, 20 @ 0xa8000 │ │ │ │ - cmneq pc, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ + cmneq pc, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xffffe130 │ │ │ │ - cmpeq ip, #136, 20 @ 0x88000 │ │ │ │ - cmneq pc, #152, 28 @ 0x980 │ │ │ │ - cmpeq ip, #200, 16 @ 0xc80000 │ │ │ │ - cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ - cmneq pc, #92, 28 @ 0x5c0 │ │ │ │ - cmneq pc, #216, 26 @ 0x3600 │ │ │ │ - cmpeq ip, #84, 20 @ 0x54000 │ │ │ │ + cmpeq ip, #96, 20 @ 0x60000 │ │ │ │ + cmneq pc, #112, 28 @ 0x700 │ │ │ │ + cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq ip, #32, 20 @ 0x20000 │ │ │ │ + cmneq pc, #52, 28 @ 0x340 │ │ │ │ + cmneq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq ip, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 465d68 <__cxa_atexit@plt+0x44f658> │ │ │ │ + bhi 465d90 <__cxa_atexit@plt+0x44f680> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 465d60 <__cxa_atexit@plt+0x44f650> │ │ │ │ - ldr r3, [pc, #48] @ 465d70 <__cxa_atexit@plt+0x44f660> │ │ │ │ + beq 465d88 <__cxa_atexit@plt+0x44f678> │ │ │ │ + ldr r3, [pc, #48] @ 465d98 <__cxa_atexit@plt+0x44f688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ 465d74 <__cxa_atexit@plt+0x44f664> │ │ │ │ + ldr r5, [pc, #36] @ 465d9c <__cxa_atexit@plt+0x44f68c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #32 │ │ │ │ - b 786020 <__cxa_atexit@plt+0x76f910> │ │ │ │ + b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #32, 24 @ 0x2000 │ │ │ │ - cmneq pc, #40, 24 @ 0x2800 │ │ │ │ + cmneq pc, #248, 22 @ 0x3e000 │ │ │ │ + cmneq pc, #0, 24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 465db4 <__cxa_atexit@plt+0x44f6a4> │ │ │ │ + bcc 465ddc <__cxa_atexit@plt+0x44f6cc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 465dc4 <__cxa_atexit@plt+0x44f6b4> │ │ │ │ + ldr r1, [pc, #28] @ 465dec <__cxa_atexit@plt+0x44f6dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #112, 22 @ 0x1c000 │ │ │ │ + cmneq pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, fp │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 465f0c <__cxa_atexit@plt+0x44f7fc> │ │ │ │ + bhi 465f34 <__cxa_atexit@plt+0x44f824> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #336] @ 465f3c <__cxa_atexit@plt+0x44f82c> │ │ │ │ + ldr lr, [pc, #336] @ 465f64 <__cxa_atexit@plt+0x44f854> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr fp, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r1, [r7, #68] @ 0x44 │ │ │ │ str lr, [r5, #-8] │ │ │ │ @@ -1129938,23 +1129948,23 @@ │ │ │ │ ldr r2, [r7, #56] @ 0x38 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ add r9, r6, #68 @ 0x44 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 465f18 <__cxa_atexit@plt+0x44f808> │ │ │ │ + bcc 465f40 <__cxa_atexit@plt+0x44f830> │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ ldm r7, {r0, r1, r3, r7} │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #160] @ 465f44 <__cxa_atexit@plt+0x44f834> │ │ │ │ + ldr r4, [pc, #160] @ 465f6c <__cxa_atexit@plt+0x44f85c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ stmib r6, {r4, fp} │ │ │ │ add r4, r6, #12 │ │ │ │ stm r4, {r0, r1, r3, r7} │ │ │ │ str r2, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ @@ -1129977,42 +1129987,42 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #32] @ 465f40 <__cxa_atexit@plt+0x44f830> │ │ │ │ + ldr r0, [pc, #32] @ 465f68 <__cxa_atexit@plt+0x44f858> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-76]! @ 0xffffffb4 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #36, 22 @ 0x9000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, #152, 24 @ 0x9800 │ │ │ │ + cmneq pc, #112, 24 @ 0x7000 │ │ │ │ andseq r1, r0, r0, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 465fe0 <__cxa_atexit@plt+0x44f8d0> │ │ │ │ + bcc 466008 <__cxa_atexit@plt+0x44f8f8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r0, r2, r8, r9, sl} │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ ldr fp, [r5, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #108] @ 465ff8 <__cxa_atexit@plt+0x44f8e8> │ │ │ │ + ldr lr, [pc, #108] @ 466020 <__cxa_atexit@plt+0x44f910> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8, r9, sl} │ │ │ │ str r7, [r3, #32] │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ @@ -1130027,51 +1130037,51 @@ │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r8, [r3, #64] @ 0x40 │ │ │ │ str r9, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 465ffc <__cxa_atexit@plt+0x44f8ec> │ │ │ │ + ldr r2, [pc, #20] @ 466024 <__cxa_atexit@plt+0x44f914> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #176, 22 @ 0x2c000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 466048 <__cxa_atexit@plt+0x44f938> │ │ │ │ - ldr r2, [pc, #48] @ 466054 <__cxa_atexit@plt+0x44f944> │ │ │ │ + bhi 466070 <__cxa_atexit@plt+0x44f960> │ │ │ │ + ldr r2, [pc, #48] @ 46607c <__cxa_atexit@plt+0x44f96c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46603c <__cxa_atexit@plt+0x44f92c> │ │ │ │ + beq 466064 <__cxa_atexit@plt+0x44f954> │ │ │ │ mov r7, r8 │ │ │ │ - b 466060 <__cxa_atexit@plt+0x44f950> │ │ │ │ + b 466088 <__cxa_atexit@plt+0x44f978> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 466184 <__cxa_atexit@plt+0x44fa74> │ │ │ │ + bcc 4661ac <__cxa_atexit@plt+0x44fa9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ @@ -1130088,33 +1130098,33 @@ │ │ │ │ ldr r4, [r7, #51] @ 0x33 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r7, #55] @ 0x37 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r4, [r7, #59] @ 0x3b │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ - ldr r4, [pc, #180] @ 466190 <__cxa_atexit@plt+0x44fa80> │ │ │ │ + ldr r4, [pc, #180] @ 4661b8 <__cxa_atexit@plt+0x44faa8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r3, #16]! │ │ │ │ ldr r4, [r5, #4] │ │ │ │ str r4, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub r0, r6, #91 @ 0x5b │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r8, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #128] @ 466194 <__cxa_atexit@plt+0x44fa84> │ │ │ │ + ldr r4, [pc, #128] @ 4661bc <__cxa_atexit@plt+0x44faac> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #124] @ 466198 <__cxa_atexit@plt+0x44fa88> │ │ │ │ + ldr r2, [pc, #124] @ 4661c0 <__cxa_atexit@plt+0x44fab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #120] @ 46619c <__cxa_atexit@plt+0x44fa8c> │ │ │ │ + ldr r1, [pc, #120] @ 4661c4 <__cxa_atexit@plt+0x44fab4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ @@ -1130134,561 +1130144,561 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - cmneq pc, #240, 16 @ 0xf00000 │ │ │ │ - cmneq pc, #0, 18 │ │ │ │ - cmpeq ip, #216, 10 @ 0x36000000 │ │ │ │ + cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ + cmneq pc, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq ip, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4661cc <__cxa_atexit@plt+0x44fabc> │ │ │ │ + bhi 4661f4 <__cxa_atexit@plt+0x44fae4> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 466248 <__cxa_atexit@plt+0x44fb38> │ │ │ │ + bne 466270 <__cxa_atexit@plt+0x44fb60> │ │ │ │ ldr r7, [r5] │ │ │ │ add lr, r7, #2 │ │ │ │ ldm lr, {r9, fp, lr} │ │ │ │ ldr sl, [r7, #14] │ │ │ │ ldr r2, [r7, #18] │ │ │ │ ldr r0, [r7, #22] │ │ │ │ ldr r1, [r7, #26] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr ip, [pc, #84] @ 466264 <__cxa_atexit@plt+0x44fb54> │ │ │ │ + ldr ip, [pc, #84] @ 46628c <__cxa_atexit@plt+0x44fb7c> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ str ip, [r3, #-32]! @ 0xffffffe0 │ │ │ │ str lr, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466254 <__cxa_atexit@plt+0x44fb44> │ │ │ │ + beq 46627c <__cxa_atexit@plt+0x44fb6c> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 466274 <__cxa_atexit@plt+0x44fb64> │ │ │ │ + b 46629c <__cxa_atexit@plt+0x44fb8c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq ip, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4662d0 <__cxa_atexit@plt+0x44fbc0> │ │ │ │ + bne 4662f8 <__cxa_atexit@plt+0x44fbe8> │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 46631c <__cxa_atexit@plt+0x44fc0c> │ │ │ │ - ldr r3, [pc, #196] @ 466368 <__cxa_atexit@plt+0x44fc58> │ │ │ │ + bcc 466344 <__cxa_atexit@plt+0x44fc34> │ │ │ │ + ldr r3, [pc, #196] @ 466390 <__cxa_atexit@plt+0x44fc80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #180] @ 46636c <__cxa_atexit@plt+0x44fc5c> │ │ │ │ + ldr r1, [pc, #180] @ 466394 <__cxa_atexit@plt+0x44fc84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r6, r2, #1 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r1, #20]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r1, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 466334 <__cxa_atexit@plt+0x44fc24> │ │ │ │ - ldr r3, [pc, #108] @ 466360 <__cxa_atexit@plt+0x44fc50> │ │ │ │ + bcc 46635c <__cxa_atexit@plt+0x44fc4c> │ │ │ │ + ldr r3, [pc, #108] @ 466388 <__cxa_atexit@plt+0x44fc78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ 466364 <__cxa_atexit@plt+0x44fc54> │ │ │ │ + ldr r1, [pc, #104] @ 46638c <__cxa_atexit@plt+0x44fc7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r9, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ - ldr r7, [pc, #56] @ 46635c <__cxa_atexit@plt+0x44fc4c> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ + ldr r7, [pc, #56] @ 466384 <__cxa_atexit@plt+0x44fc74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - b 46634c <__cxa_atexit@plt+0x44fc3c> │ │ │ │ - ldr r7, [pc, #28] @ 466358 <__cxa_atexit@plt+0x44fc48> │ │ │ │ + b 466374 <__cxa_atexit@plt+0x44fc64> │ │ │ │ + ldr r7, [pc, #28] @ 466380 <__cxa_atexit@plt+0x44fc70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - cmneq pc, #68, 16 @ 0x440000 │ │ │ │ + cmneq pc, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - cmneq pc, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq ip, #12, 8 @ 0xc000000 │ │ │ │ + cmneq pc, #100, 16 @ 0x640000 │ │ │ │ + cmpeq ip, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4663c8 <__cxa_atexit@plt+0x44fcb8> │ │ │ │ - ldr r2, [pc, #68] @ 4663e0 <__cxa_atexit@plt+0x44fcd0> │ │ │ │ + bcc 4663f0 <__cxa_atexit@plt+0x44fce0> │ │ │ │ + ldr r2, [pc, #68] @ 466408 <__cxa_atexit@plt+0x44fcf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 4663e4 <__cxa_atexit@plt+0x44fcd4> │ │ │ │ + ldr lr, [pc, #64] @ 46640c <__cxa_atexit@plt+0x44fcfc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ sub r1, r6, #1 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ - ldr r3, [pc, #24] @ 4663e8 <__cxa_atexit@plt+0x44fcd8> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ + ldr r3, [pc, #24] @ 466410 <__cxa_atexit@plt+0x44fd00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #160, 14 @ 0x2800000 │ │ │ │ + cmneq pc, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq ip, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq ip, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #16] @ 466414 <__cxa_atexit@plt+0x44fd04> │ │ │ │ + ldr r3, [pc, #16] @ 46643c <__cxa_atexit@plt+0x44fd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 466444 <__cxa_atexit@plt+0x44fd34> │ │ │ │ + ldr r3, [pc, #24] @ 46646c <__cxa_atexit@plt+0x44fd5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 466448 <__cxa_atexit@plt+0x44fd38> │ │ │ │ + ldr r3, [pc, #12] @ 466470 <__cxa_atexit@plt+0x44fd60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, #12, 14 @ 0x300000 │ │ │ │ - cmpeq ip, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq pc, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq ip, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 466478 <__cxa_atexit@plt+0x44fd68> │ │ │ │ + ldr r3, [pc, #24] @ 4664a0 <__cxa_atexit@plt+0x44fd90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466470 <__cxa_atexit@plt+0x44fd60> │ │ │ │ - b 466488 <__cxa_atexit@plt+0x44fd78> │ │ │ │ + beq 466498 <__cxa_atexit@plt+0x44fd88> │ │ │ │ + b 4664b0 <__cxa_atexit@plt+0x44fda0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #0, 6 │ │ │ │ + cmpeq ip, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466500 <__cxa_atexit@plt+0x44fdf0> │ │ │ │ - ldr r3, [pc, #132] @ 466520 <__cxa_atexit@plt+0x44fe10> │ │ │ │ + bne 466528 <__cxa_atexit@plt+0x44fe18> │ │ │ │ + ldr r3, [pc, #132] @ 466548 <__cxa_atexit@plt+0x44fe38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46650c <__cxa_atexit@plt+0x44fdfc> │ │ │ │ + beq 466534 <__cxa_atexit@plt+0x44fe24> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #108] @ 466524 <__cxa_atexit@plt+0x44fe14> │ │ │ │ + ldr r1, [pc, #108] @ 46654c <__cxa_atexit@plt+0x44fe3c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r7, [r5, #28] │ │ │ │ str r1, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 466514 <__cxa_atexit@plt+0x44fe04> │ │ │ │ + beq 46653c <__cxa_atexit@plt+0x44fe2c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #72] @ 466528 <__cxa_atexit@plt+0x44fe18> │ │ │ │ + ldr r1, [pc, #72] @ 466550 <__cxa_atexit@plt+0x44fe40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46650c <__cxa_atexit@plt+0x44fdfc> │ │ │ │ - b 4665f4 <__cxa_atexit@plt+0x44fee4> │ │ │ │ + beq 466534 <__cxa_atexit@plt+0x44fe24> │ │ │ │ + b 46661c <__cxa_atexit@plt+0x44ff0c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq ip, #80, 4 │ │ │ │ + cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #80] @ 466598 <__cxa_atexit@plt+0x44fe88> │ │ │ │ + ldr r1, [pc, #80] @ 4665c0 <__cxa_atexit@plt+0x44feb0> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5, #28] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466590 <__cxa_atexit@plt+0x44fe80> │ │ │ │ + beq 4665b8 <__cxa_atexit@plt+0x44fea8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #44] @ 46659c <__cxa_atexit@plt+0x44fe8c> │ │ │ │ + ldr r1, [pc, #44] @ 4665c4 <__cxa_atexit@plt+0x44feb4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466590 <__cxa_atexit@plt+0x44fe80> │ │ │ │ - b 4665f4 <__cxa_atexit@plt+0x44fee4> │ │ │ │ + beq 4665b8 <__cxa_atexit@plt+0x44fea8> │ │ │ │ + b 46661c <__cxa_atexit@plt+0x44ff0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #220, 2 @ 0x37 │ │ │ │ + cmpeq ip, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #44] @ 4665e4 <__cxa_atexit@plt+0x44fed4> │ │ │ │ + ldr r2, [pc, #44] @ 46660c <__cxa_atexit@plt+0x44fefc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4665dc <__cxa_atexit@plt+0x44fecc> │ │ │ │ - b 4665f4 <__cxa_atexit@plt+0x44fee4> │ │ │ │ + beq 466604 <__cxa_atexit@plt+0x44fef4> │ │ │ │ + b 46661c <__cxa_atexit@plt+0x44ff0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #148, 2 @ 0x25 │ │ │ │ + cmpeq ip, #108, 2 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ ldr r1, [r3, #8] │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 46661c <__cxa_atexit@plt+0x44ff0c> │ │ │ │ - ldr r2, [pc, #208] @ 4666e8 <__cxa_atexit@plt+0x44ffd8> │ │ │ │ + bne 466644 <__cxa_atexit@plt+0x44ff34> │ │ │ │ + ldr r2, [pc, #208] @ 466710 <__cxa_atexit@plt+0x450000> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466650 <__cxa_atexit@plt+0x44ff40> │ │ │ │ + b 466678 <__cxa_atexit@plt+0x44ff68> │ │ │ │ ldr r2, [r2, #31] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 466648 <__cxa_atexit@plt+0x44ff38> │ │ │ │ + bne 466670 <__cxa_atexit@plt+0x44ff60> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 466678 <__cxa_atexit@plt+0x44ff68> │ │ │ │ - ldr r2, [pc, #160] @ 4666e4 <__cxa_atexit@plt+0x44ffd4> │ │ │ │ + bne 4666a0 <__cxa_atexit@plt+0x44ff90> │ │ │ │ + ldr r2, [pc, #160] @ 46670c <__cxa_atexit@plt+0x44fffc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466650 <__cxa_atexit@plt+0x44ff40> │ │ │ │ - ldr r2, [pc, #140] @ 4666dc <__cxa_atexit@plt+0x44ffcc> │ │ │ │ + b 466678 <__cxa_atexit@plt+0x44ff68> │ │ │ │ + ldr r2, [pc, #140] @ 466704 <__cxa_atexit@plt+0x44fff4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46666c <__cxa_atexit@plt+0x44ff5c> │ │ │ │ + beq 466694 <__cxa_atexit@plt+0x44ff84> │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ str r2, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4666bc <__cxa_atexit@plt+0x44ffac> │ │ │ │ - ldr r2, [pc, #88] @ 4666ec <__cxa_atexit@plt+0x44ffdc> │ │ │ │ + bcc 4666e4 <__cxa_atexit@plt+0x44ffd4> │ │ │ │ + ldr r2, [pc, #88] @ 466714 <__cxa_atexit@plt+0x450004> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #84] @ 4666f0 <__cxa_atexit@plt+0x44ffe0> │ │ │ │ + ldr r7, [pc, #84] @ 466718 <__cxa_atexit@plt+0x450008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ - ldr r6, [pc, #28] @ 4666e0 <__cxa_atexit@plt+0x44ffd0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + ldr r6, [pc, #28] @ 466708 <__cxa_atexit@plt+0x44fff8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq ip, #136 @ 0x88 │ │ │ │ + cmpeq ip, #96 @ 0x60 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ - cmpeq ip, #108 @ 0x6c │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ + cmpeq ip, #68 @ 0x44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ - cmpeq ip, #80 @ 0x50 │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ + cmpeq ip, #40 @ 0x28 │ │ │ │ andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 46677c <__cxa_atexit@plt+0x45006c> │ │ │ │ - ldr r2, [pc, #64] @ 466798 <__cxa_atexit@plt+0x450088> │ │ │ │ + bcc 4667a4 <__cxa_atexit@plt+0x450094> │ │ │ │ + ldr r2, [pc, #64] @ 4667c0 <__cxa_atexit@plt+0x4500b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #60] @ 46679c <__cxa_atexit@plt+0x45008c> │ │ │ │ + ldr r7, [pc, #60] @ 4667c4 <__cxa_atexit@plt+0x4500b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ - ldr r3, [pc, #28] @ 4667a0 <__cxa_atexit@plt+0x450090> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + ldr r3, [pc, #28] @ 4667c8 <__cxa_atexit@plt+0x4500b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, #216, 30 @ 0x360 │ │ │ │ + cmpeq ip, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #112] @ 466828 <__cxa_atexit@plt+0x450118> │ │ │ │ + ldr r7, [pc, #112] @ 466850 <__cxa_atexit@plt+0x450140> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 466808 <__cxa_atexit@plt+0x4500f8> │ │ │ │ - ldr r3, [pc, #96] @ 46682c <__cxa_atexit@plt+0x45011c> │ │ │ │ + beq 466830 <__cxa_atexit@plt+0x450120> │ │ │ │ + ldr r3, [pc, #96] @ 466854 <__cxa_atexit@plt+0x450144> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466814 <__cxa_atexit@plt+0x450104> │ │ │ │ - ldr r2, [pc, #76] @ 466830 <__cxa_atexit@plt+0x450120> │ │ │ │ + beq 46683c <__cxa_atexit@plt+0x45012c> │ │ │ │ + ldr r2, [pc, #76] @ 466858 <__cxa_atexit@plt+0x450148> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46681c <__cxa_atexit@plt+0x45010c> │ │ │ │ + beq 466844 <__cxa_atexit@plt+0x450134> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq ip, #72, 30 @ 0x120 │ │ │ │ + cmpeq ip, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 466898 <__cxa_atexit@plt+0x450188> │ │ │ │ + ldr r3, [pc, #80] @ 4668c0 <__cxa_atexit@plt+0x4501b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466884 <__cxa_atexit@plt+0x450174> │ │ │ │ - ldr r2, [pc, #60] @ 46689c <__cxa_atexit@plt+0x45018c> │ │ │ │ + beq 4668ac <__cxa_atexit@plt+0x45019c> │ │ │ │ + ldr r2, [pc, #60] @ 4668c4 <__cxa_atexit@plt+0x4501b4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46688c <__cxa_atexit@plt+0x45017c> │ │ │ │ + beq 4668b4 <__cxa_atexit@plt+0x4501a4> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq ip, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 4668e4 <__cxa_atexit@plt+0x4501d4> │ │ │ │ + ldr r2, [pc, #48] @ 46690c <__cxa_atexit@plt+0x4501fc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4668d8 <__cxa_atexit@plt+0x4501c8> │ │ │ │ + beq 466900 <__cxa_atexit@plt+0x4501f0> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #148, 28 @ 0x940 │ │ │ │ + cmpeq ip, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ - cmpeq ip, #120, 28 @ 0x780 │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ + cmpeq ip, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ - cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ + cmpeq ip, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 466970 <__cxa_atexit@plt+0x450260> │ │ │ │ - ldr r2, [pc, #60] @ 466988 <__cxa_atexit@plt+0x450278> │ │ │ │ + bcc 466998 <__cxa_atexit@plt+0x450288> │ │ │ │ + ldr r2, [pc, #60] @ 4669b0 <__cxa_atexit@plt+0x4502a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 46698c <__cxa_atexit@plt+0x45027c> │ │ │ │ + ldr r1, [pc, #56] @ 4669b4 <__cxa_atexit@plt+0x4502a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ - ldr r3, [pc, #24] @ 466990 <__cxa_atexit@plt+0x450280> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ + ldr r3, [pc, #24] @ 4669b8 <__cxa_atexit@plt+0x4502a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, #236, 2 @ 0x3b │ │ │ │ + cmneq pc, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 4669d8 <__cxa_atexit@plt+0x4502c8> │ │ │ │ + ldr r2, [pc, #48] @ 466a00 <__cxa_atexit@plt+0x4502f0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4669cc <__cxa_atexit@plt+0x4502bc> │ │ │ │ + beq 4669f4 <__cxa_atexit@plt+0x4502e4> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ + cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ - cmpeq ip, #168, 26 @ 0x2a00 │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ + cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 466a98 <__cxa_atexit@plt+0x450388> │ │ │ │ + bhi 466ac0 <__cxa_atexit@plt+0x4503b0> │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ @@ -1130697,420 +1130707,420 @@ │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mov r6, #0 │ │ │ │ mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - ldr r0, [pc, #68] @ 466aa4 <__cxa_atexit@plt+0x450394> │ │ │ │ + ldr r0, [pc, #68] @ 466acc <__cxa_atexit@plt+0x4503bc> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r3, #44 @ 0x2c │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r4, [r3, #-20] @ 0xffffffec │ │ │ │ str r9, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466a8c <__cxa_atexit@plt+0x45037c> │ │ │ │ + beq 466ab4 <__cxa_atexit@plt+0x4503a4> │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 466ab4 <__cxa_atexit@plt+0x4503a4> │ │ │ │ + b 466adc <__cxa_atexit@plt+0x4503cc> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq ip, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 466ac8 <__cxa_atexit@plt+0x4503b8> │ │ │ │ + bne 466af0 <__cxa_atexit@plt+0x4503e0> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 5a88e4 <__cxa_atexit@plt+0x5921d4> │ │ │ │ + b 5a890c <__cxa_atexit@plt+0x5921fc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #84] @ 466b28 <__cxa_atexit@plt+0x450418> │ │ │ │ + ldr r3, [pc, #84] @ 466b50 <__cxa_atexit@plt+0x450440> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 466b20 <__cxa_atexit@plt+0x450410> │ │ │ │ + beq 466b48 <__cxa_atexit@plt+0x450438> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466afc <__cxa_atexit@plt+0x4503ec> │ │ │ │ + bne 466b24 <__cxa_atexit@plt+0x450414> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 5a88a4 <__cxa_atexit@plt+0x592194> │ │ │ │ + b 5a88cc <__cxa_atexit@plt+0x5921bc> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ 466b2c <__cxa_atexit@plt+0x45041c> │ │ │ │ + ldr r3, [pc, #36] @ 466b54 <__cxa_atexit@plt+0x450444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466b20 <__cxa_atexit@plt+0x450410> │ │ │ │ - b 466b90 <__cxa_atexit@plt+0x450480> │ │ │ │ + beq 466b48 <__cxa_atexit@plt+0x450438> │ │ │ │ + b 466bb8 <__cxa_atexit@plt+0x4504a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ + cmpeq ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466b50 <__cxa_atexit@plt+0x450440> │ │ │ │ + bne 466b78 <__cxa_atexit@plt+0x450468> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 5a88a4 <__cxa_atexit@plt+0x592194> │ │ │ │ + b 5a88cc <__cxa_atexit@plt+0x5921bc> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ 466b80 <__cxa_atexit@plt+0x450470> │ │ │ │ + ldr r3, [pc, #36] @ 466ba8 <__cxa_atexit@plt+0x450498> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466b78 <__cxa_atexit@plt+0x450468> │ │ │ │ - b 466b90 <__cxa_atexit@plt+0x450480> │ │ │ │ + beq 466ba0 <__cxa_atexit@plt+0x450490> │ │ │ │ + b 466bb8 <__cxa_atexit@plt+0x4504a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #248, 22 @ 0x3e000 │ │ │ │ + cmpeq ip, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [sp] │ │ │ │ - bne 466bdc <__cxa_atexit@plt+0x4504cc> │ │ │ │ + bne 466c04 <__cxa_atexit@plt+0x4504f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 466c80 <__cxa_atexit@plt+0x450570> │ │ │ │ + bcc 466ca8 <__cxa_atexit@plt+0x450598> │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r1, [r7, #6] │ │ │ │ - ldr lr, [pc, #216] @ 466c98 <__cxa_atexit@plt+0x450588> │ │ │ │ + ldr lr, [pc, #216] @ 466cc0 <__cxa_atexit@plt+0x4505b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #212] @ 466c9c <__cxa_atexit@plt+0x45058c> │ │ │ │ + ldr r0, [pc, #212] @ 466cc4 <__cxa_atexit@plt+0x4505b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r2, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 466be8 <__cxa_atexit@plt+0x4504d8> │ │ │ │ - ldr r3, [pc, #172] @ 466c90 <__cxa_atexit@plt+0x450580> │ │ │ │ + b 466c10 <__cxa_atexit@plt+0x450500> │ │ │ │ + ldr r3, [pc, #172] @ 466cb8 <__cxa_atexit@plt+0x4505a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 466c60 <__cxa_atexit@plt+0x450550> │ │ │ │ - ldr r0, [pc, #156] @ 466ca0 <__cxa_atexit@plt+0x450590> │ │ │ │ + bcc 466c88 <__cxa_atexit@plt+0x450578> │ │ │ │ + ldr r0, [pc, #156] @ 466cc8 <__cxa_atexit@plt+0x4505b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r3, #26 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr lr, [r5, #-4] │ │ │ │ - ldr r9, [pc, #104] @ 466ca4 <__cxa_atexit@plt+0x450594> │ │ │ │ + ldr r9, [pc, #104] @ 466ccc <__cxa_atexit@plt+0x4505bc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ - ldr r7, [pc, #44] @ 466c94 <__cxa_atexit@plt+0x450584> │ │ │ │ + b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ + ldr r7, [pc, #44] @ 466cbc <__cxa_atexit@plt+0x4505ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #116, 26 @ 0x1d00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq pc, #120, 26 @ 0x1e00 │ │ │ │ - cmneq pc, #176, 28 @ 0xb00 │ │ │ │ + cmneq pc, #80, 26 @ 0x1400 │ │ │ │ + cmneq pc, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ - cmpeq ip, #212, 20 @ 0xd4000 │ │ │ │ + cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 466d30 <__cxa_atexit@plt+0x450620> │ │ │ │ - ldr r1, [pc, #116] @ 466d48 <__cxa_atexit@plt+0x450638> │ │ │ │ + bcc 466d58 <__cxa_atexit@plt+0x450648> │ │ │ │ + ldr r1, [pc, #116] @ 466d70 <__cxa_atexit@plt+0x450660> │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #32]! │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #26 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr lr, [r5, #-4] │ │ │ │ - ldr r9, [pc, #60] @ 466d4c <__cxa_atexit@plt+0x45063c> │ │ │ │ + ldr r9, [pc, #60] @ 466d74 <__cxa_atexit@plt+0x450664> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, fp, ip, lr} │ │ │ │ str sl, [r3, #32] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ - ldr r3, [pc, #24] @ 466d50 <__cxa_atexit@plt+0x450640> │ │ │ │ + b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ + ldr r3, [pc, #24] @ 466d78 <__cxa_atexit@plt+0x450668> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ + cmpeq ip, #0, 20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466d90 <__cxa_atexit@plt+0x450680> │ │ │ │ + bne 466db8 <__cxa_atexit@plt+0x4506a8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 466da8 <__cxa_atexit@plt+0x450698> │ │ │ │ + ldr r2, [pc, #40] @ 466dd0 <__cxa_atexit@plt+0x4506c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 6371e4 <__cxa_atexit@plt+0x620ad4> │ │ │ │ - ldr r7, [pc, #12] @ 466da4 <__cxa_atexit@plt+0x450694> │ │ │ │ + b 63720c <__cxa_atexit@plt+0x620afc> │ │ │ │ + ldr r7, [pc, #12] @ 466dcc <__cxa_atexit@plt+0x4506bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #140, 24 @ 0x8c00 │ │ │ │ + cmneq pc, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #208, 18 @ 0x340000 │ │ │ │ + cmpeq ip, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #44] @ 466df0 <__cxa_atexit@plt+0x4506e0> │ │ │ │ + ldr r3, [pc, #44] @ 466e18 <__cxa_atexit@plt+0x450708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 466de8 <__cxa_atexit@plt+0x4506d8> │ │ │ │ + bhi 466e10 <__cxa_atexit@plt+0x450700> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ - b 4661d4 <__cxa_atexit@plt+0x44fac4> │ │ │ │ + b 4661fc <__cxa_atexit@plt+0x44faec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #136, 18 @ 0x220000 │ │ │ │ + cmpeq ip, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 466e68 <__cxa_atexit@plt+0x450758> │ │ │ │ + ldr r2, [pc, #96] @ 466e90 <__cxa_atexit@plt+0x450780> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 466e48 <__cxa_atexit@plt+0x450738> │ │ │ │ + beq 466e70 <__cxa_atexit@plt+0x450760> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 466e54 <__cxa_atexit@plt+0x450744> │ │ │ │ - ldr r3, [pc, #60] @ 466e6c <__cxa_atexit@plt+0x45075c> │ │ │ │ + bne 466e7c <__cxa_atexit@plt+0x45076c> │ │ │ │ + ldr r3, [pc, #60] @ 466e94 <__cxa_atexit@plt+0x450784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 6371e4 <__cxa_atexit@plt+0x620ad4> │ │ │ │ + b 63720c <__cxa_atexit@plt+0x620afc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 466e70 <__cxa_atexit@plt+0x450760> │ │ │ │ + ldr r7, [pc, #20] @ 466e98 <__cxa_atexit@plt+0x450788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq pc, #200, 22 @ 0x32000 │ │ │ │ - cmpeq ip, #8, 18 @ 0x20000 │ │ │ │ + cmneq pc, #160, 22 @ 0x28000 │ │ │ │ + cmpeq ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466eb0 <__cxa_atexit@plt+0x4507a0> │ │ │ │ + bne 466ed8 <__cxa_atexit@plt+0x4507c8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 466ec8 <__cxa_atexit@plt+0x4507b8> │ │ │ │ + ldr r2, [pc, #40] @ 466ef0 <__cxa_atexit@plt+0x4507e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 6371e4 <__cxa_atexit@plt+0x620ad4> │ │ │ │ - ldr r7, [pc, #12] @ 466ec4 <__cxa_atexit@plt+0x4507b4> │ │ │ │ + b 63720c <__cxa_atexit@plt+0x620afc> │ │ │ │ + ldr r7, [pc, #12] @ 466eec <__cxa_atexit@plt+0x4507dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #108, 22 @ 0x1b000 │ │ │ │ + cmneq pc, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 466f28 <__cxa_atexit@plt+0x450818> │ │ │ │ + bhi 466f50 <__cxa_atexit@plt+0x450840> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #56] @ 466f34 <__cxa_atexit@plt+0x450824> │ │ │ │ + ldr lr, [pc, #56] @ 466f5c <__cxa_atexit@plt+0x45084c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466f20 <__cxa_atexit@plt+0x450810> │ │ │ │ - b 466f40 <__cxa_atexit@plt+0x450830> │ │ │ │ + beq 466f48 <__cxa_atexit@plt+0x450838> │ │ │ │ + b 466f68 <__cxa_atexit@plt+0x450858> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466fa4 <__cxa_atexit@plt+0x450894> │ │ │ │ + bne 466fcc <__cxa_atexit@plt+0x4508bc> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 466fa4 <__cxa_atexit@plt+0x450894> │ │ │ │ + beq 466fcc <__cxa_atexit@plt+0x4508bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #84] @ 466fc0 <__cxa_atexit@plt+0x4508b0> │ │ │ │ + ldr r3, [pc, #84] @ 466fe8 <__cxa_atexit@plt+0x4508d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 466fb8 <__cxa_atexit@plt+0x4508a8> │ │ │ │ + beq 466fe0 <__cxa_atexit@plt+0x4508d0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466fa4 <__cxa_atexit@plt+0x450894> │ │ │ │ - ldr r3, [pc, #52] @ 466fc8 <__cxa_atexit@plt+0x4508b8> │ │ │ │ + bne 466fcc <__cxa_atexit@plt+0x4508bc> │ │ │ │ + ldr r3, [pc, #52] @ 466ff0 <__cxa_atexit@plt+0x4508e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #24] @ 466fc4 <__cxa_atexit@plt+0x4508b4> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #24] @ 466fec <__cxa_atexit@plt+0x4508dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, #120, 20 @ 0x78000 │ │ │ │ + cmneq pc, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 466ff8 <__cxa_atexit@plt+0x4508e8> │ │ │ │ - ldr r3, [pc, #40] @ 467010 <__cxa_atexit@plt+0x450900> │ │ │ │ + bne 467020 <__cxa_atexit@plt+0x450910> │ │ │ │ + ldr r3, [pc, #40] @ 467038 <__cxa_atexit@plt+0x450928> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #12] @ 46700c <__cxa_atexit@plt+0x4508fc> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #12] @ 467034 <__cxa_atexit@plt+0x450924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #36, 20 @ 0x24000 │ │ │ │ + cmneq pc, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 46707c <__cxa_atexit@plt+0x45096c> │ │ │ │ + ldr r3, [pc, #68] @ 4670a4 <__cxa_atexit@plt+0x450994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46703c <__cxa_atexit@plt+0x45092c> │ │ │ │ + bne 467064 <__cxa_atexit@plt+0x450954> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 467080 <__cxa_atexit@plt+0x450970> │ │ │ │ + ldr r3, [pc, #40] @ 4670a8 <__cxa_atexit@plt+0x450998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 467068 <__cxa_atexit@plt+0x450958> │ │ │ │ + bne 467090 <__cxa_atexit@plt+0x450980> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 467084 <__cxa_atexit@plt+0x450974> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 4670ac <__cxa_atexit@plt+0x45099c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #32, 18 @ 0x80000 │ │ │ │ - cmneq pc, #104, 28 @ 0x680 │ │ │ │ - cmneq pc, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq ip, #56, 14 @ 0xe00000 │ │ │ │ + cmneq pc, #248, 16 @ 0xf80000 │ │ │ │ + cmneq pc, #64, 28 @ 0x400 │ │ │ │ + cmneq pc, #140, 18 @ 0x230000 │ │ │ │ + cmpeq ip, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46712c <__cxa_atexit@plt+0x450a1c> │ │ │ │ - ldr lr, [pc, #136] @ 467134 <__cxa_atexit@plt+0x450a24> │ │ │ │ + bhi 467154 <__cxa_atexit@plt+0x450a44> │ │ │ │ + ldr lr, [pc, #136] @ 46715c <__cxa_atexit@plt+0x450a4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #132] @ 467138 <__cxa_atexit@plt+0x450a28> │ │ │ │ + ldr r8, [pc, #132] @ 467160 <__cxa_atexit@plt+0x450a50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ str r8, [r5, #-56] @ 0xffffffc8 │ │ │ │ ldr r8, [r7, #23] │ │ │ │ @@ -1131129,86 +1131139,86 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #28] @ 46713c <__cxa_atexit@plt+0x450a2c> │ │ │ │ + ldr r5, [pc, #28] @ 467164 <__cxa_atexit@plt+0x450a54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq pc, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq pc, #52, 16 @ 0x340000 │ │ │ │ - cmpeq ip, #116, 12 @ 0x7400000 │ │ │ │ + cmneq pc, #116, 16 @ 0x740000 │ │ │ │ + cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq ip, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 46716c <__cxa_atexit@plt+0x450a5c> │ │ │ │ + ldr r3, [pc, #24] @ 467194 <__cxa_atexit@plt+0x450a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467164 <__cxa_atexit@plt+0x450a54> │ │ │ │ - b 46717c <__cxa_atexit@plt+0x450a6c> │ │ │ │ + beq 46718c <__cxa_atexit@plt+0x450a7c> │ │ │ │ + b 4671a4 <__cxa_atexit@plt+0x450a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq ip, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4671e8 <__cxa_atexit@plt+0x450ad8> │ │ │ │ + bne 467210 <__cxa_atexit@plt+0x450b00> │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 467284 <__cxa_atexit@plt+0x450b74> │ │ │ │ - ldr lr, [pc, #288] @ 4672cc <__cxa_atexit@plt+0x450bbc> │ │ │ │ + bcc 4672ac <__cxa_atexit@plt+0x450b9c> │ │ │ │ + ldr lr, [pc, #288] @ 4672f4 <__cxa_atexit@plt+0x450be4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #284] @ 4672d0 <__cxa_atexit@plt+0x450bc0> │ │ │ │ + ldr r9, [pc, #284] @ 4672f8 <__cxa_atexit@plt+0x450be8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r9, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ sub r9, r2, #11 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4672a4 <__cxa_atexit@plt+0x450b94> │ │ │ │ + bcc 4672cc <__cxa_atexit@plt+0x450bbc> │ │ │ │ ldmib r5, {r9, ip} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr sl, [pc, #140] @ 4672c8 <__cxa_atexit@plt+0x450bb8> │ │ │ │ + ldr sl, [pc, #140] @ 4672f0 <__cxa_atexit@plt+0x450be0> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r8, r9, lr} │ │ │ │ str ip, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -1131219,79 +1131229,79 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r9, r3, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r6, [pc, #56] @ 4672c4 <__cxa_atexit@plt+0x450bb4> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r6, [pc, #56] @ 4672ec <__cxa_atexit@plt+0x450bdc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #20] @ 4672c0 <__cxa_atexit@plt+0x450bb0> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #20] @ 4672e8 <__cxa_atexit@plt+0x450bd8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - cmpeq ip, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 467330 <__cxa_atexit@plt+0x450c20> │ │ │ │ - ldr lr, [pc, #72] @ 467348 <__cxa_atexit@plt+0x450c38> │ │ │ │ + bcc 467358 <__cxa_atexit@plt+0x450c48> │ │ │ │ + ldr lr, [pc, #72] @ 467370 <__cxa_atexit@plt+0x450c60> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #68] @ 46734c <__cxa_atexit@plt+0x450c3c> │ │ │ │ + ldr r9, [pc, #68] @ 467374 <__cxa_atexit@plt+0x450c64> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #24] @ 467350 <__cxa_atexit@plt+0x450c40> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #24] @ 467378 <__cxa_atexit@plt+0x450c68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq ip, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq ip, #56, 8 @ 0x38000000 │ │ │ │ andeq r1, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [r2, #4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r6, [r2, #28] │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 467410 <__cxa_atexit@plt+0x450d00> │ │ │ │ + bcc 467438 <__cxa_atexit@plt+0x450d28> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r0, [sp] │ │ │ │ @@ -1131300,15 +1131310,15 @@ │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r5, #40] @ 0x28 │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #100] @ 467430 <__cxa_atexit@plt+0x450d20> │ │ │ │ + ldr r7, [pc, #100] @ 467458 <__cxa_atexit@plt+0x450d48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ add r7, r3, #8 │ │ │ │ stm r7, {r0, r2, sl, lr} │ │ │ │ str ip, [r3, #24] │ │ │ │ str fp, [r3, #28] │ │ │ │ add lr, r3, #32 │ │ │ │ @@ -1131318,34 +1131328,34 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ sub r9, r6, #43 @ 0x2b │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r0, [pc, #28] @ 467434 <__cxa_atexit@plt+0x450d24> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r0, [pc, #28] @ 46745c <__cxa_atexit@plt+0x450d4c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq ip, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4674e8 <__cxa_atexit@plt+0x450dd8> │ │ │ │ + bcc 467510 <__cxa_atexit@plt+0x450e00> │ │ │ │ ldmib r5, {r9, ip} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp] │ │ │ │ add r8, r5, #24 │ │ │ │ @@ -1131353,15 +1131363,15 @@ │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r5, #36] @ 0x24 │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #100] @ 467504 <__cxa_atexit@plt+0x450df4> │ │ │ │ + ldr r7, [pc, #100] @ 46752c <__cxa_atexit@plt+0x450e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ add r7, r3, #8 │ │ │ │ stm r7, {r0, r2, r9, lr} │ │ │ │ str ip, [r3, #24] │ │ │ │ str fp, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ @@ -1131372,55 +1131382,55 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r9, r6, #43 @ 0x2b │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #24] @ 467508 <__cxa_atexit@plt+0x450df8> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #24] @ 467530 <__cxa_atexit@plt+0x450e20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq ip, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq ip, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 467554 <__cxa_atexit@plt+0x450e44> │ │ │ │ - ldr r7, [pc, #52] @ 467564 <__cxa_atexit@plt+0x450e54> │ │ │ │ + bhi 46757c <__cxa_atexit@plt+0x450e6c> │ │ │ │ + ldr r7, [pc, #52] @ 46758c <__cxa_atexit@plt+0x450e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 467548 <__cxa_atexit@plt+0x450e38> │ │ │ │ + beq 467570 <__cxa_atexit@plt+0x450e60> │ │ │ │ mov r7, r9 │ │ │ │ - b 467578 <__cxa_atexit@plt+0x450e68> │ │ │ │ + b 4675a0 <__cxa_atexit@plt+0x450e90> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 467568 <__cxa_atexit@plt+0x450e58> │ │ │ │ + ldr r7, [pc, #12] @ 467590 <__cxa_atexit@plt+0x450e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #144, 4 │ │ │ │ cmpeq ip, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq ip, #64, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - ldr r0, [pc, #172] @ 467638 <__cxa_atexit@plt+0x450f28> │ │ │ │ + ldr r0, [pc, #172] @ 467660 <__cxa_atexit@plt+0x450f50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r7, #99] @ 0x63 │ │ │ │ ldr r9, [r7, #71] @ 0x47 │ │ │ │ ldr sl, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r4, [r7, #19] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ @@ -1131441,62 +1131451,62 @@ │ │ │ │ str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467624 <__cxa_atexit@plt+0x450f14> │ │ │ │ - ldr r6, [pc, #56] @ 46763c <__cxa_atexit@plt+0x450f2c> │ │ │ │ + beq 46764c <__cxa_atexit@plt+0x450f3c> │ │ │ │ + ldr r6, [pc, #56] @ 467664 <__cxa_atexit@plt+0x450f54> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r9, [pc, #52] @ 467640 <__cxa_atexit@plt+0x450f30> │ │ │ │ + ldr r9, [pc, #52] @ 467668 <__cxa_atexit@plt+0x450f58> │ │ │ │ add r9, pc, r9 │ │ │ │ str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r8, r7 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ + b 786070 <__cxa_atexit@plt+0x76f960> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq ip, #64, 2 │ │ │ │ cmpeq ip, #104, 2 │ │ │ │ - cmpeq ip, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 467670 <__cxa_atexit@plt+0x450f60> │ │ │ │ + ldr r3, [pc, #24] @ 467698 <__cxa_atexit@plt+0x450f88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #20] @ 467674 <__cxa_atexit@plt+0x450f64> │ │ │ │ + ldr r9, [pc, #20] @ 46769c <__cxa_atexit@plt+0x450f8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ + b 786070 <__cxa_atexit@plt+0x76f960> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #20, 2 │ │ │ │ - cmpeq ip, #76, 2 │ │ │ │ + cmpeq ip, #236 @ 0xec │ │ │ │ + cmpeq ip, #36, 2 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #48]! @ 0x30 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4676a8 <__cxa_atexit@plt+0x450f98> │ │ │ │ - ldr r3, [pc, #228] @ 467784 <__cxa_atexit@plt+0x451074> │ │ │ │ + bne 4676d0 <__cxa_atexit@plt+0x450fc0> │ │ │ │ + ldr r3, [pc, #228] @ 4677ac <__cxa_atexit@plt+0x45109c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #52 @ 0x34 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 467774 <__cxa_atexit@plt+0x451064> │ │ │ │ + bcc 46779c <__cxa_atexit@plt+0x45108c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -1131506,28 +1131516,28 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr ip, [pc, #132] @ 467788 <__cxa_atexit@plt+0x451078> │ │ │ │ + ldr ip, [pc, #132] @ 4677b0 <__cxa_atexit@plt+0x4510a0> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str fp, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r2, r9, #47 @ 0x2f │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ 46778c <__cxa_atexit@plt+0x45107c> │ │ │ │ + ldr r0, [pc, #84] @ 4677b4 <__cxa_atexit@plt+0x4510a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r6, #40] @ 0x28 │ │ │ │ @@ -1131535,1006 +1131545,1006 @@ │ │ │ │ str r5, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - cmneq pc, #68, 4 @ 0x40000004 │ │ │ │ + cmneq pc, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4677bc <__cxa_atexit@plt+0x4510ac> │ │ │ │ + ldr r3, [pc, #28] @ 4677e4 <__cxa_atexit@plt+0x4510d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 4677c0 <__cxa_atexit@plt+0x4510b0> │ │ │ │ + ldr r3, [pc, #16] @ 4677e8 <__cxa_atexit@plt+0x4510d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ - cmneq pc, #132, 4 @ 0x40000008 │ │ │ │ - cmneq pc, #204, 2 @ 0x33 │ │ │ │ - cmpeq ip, #76 @ 0x4c │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ + cmneq pc, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq pc, #164, 2 @ 0x29 │ │ │ │ + cmpeq ip, #36 @ 0x24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 467830 <__cxa_atexit@plt+0x451120> │ │ │ │ - ldr r2, [pc, #80] @ 46783c <__cxa_atexit@plt+0x45112c> │ │ │ │ + bhi 467858 <__cxa_atexit@plt+0x451148> │ │ │ │ + ldr r2, [pc, #80] @ 467864 <__cxa_atexit@plt+0x451154> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #19] │ │ │ │ ldr r8, [r3, #27] │ │ │ │ ldr lr, [r3, #23] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r3, r3, #7 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467828 <__cxa_atexit@plt+0x451118> │ │ │ │ - b 46784c <__cxa_atexit@plt+0x45113c> │ │ │ │ + beq 467850 <__cxa_atexit@plt+0x451140> │ │ │ │ + b 467874 <__cxa_atexit@plt+0x451164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq ip, #212, 30 @ 0x350 │ │ │ │ + cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 467880 <__cxa_atexit@plt+0x451170> │ │ │ │ + bne 4678a8 <__cxa_atexit@plt+0x451198> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 467910 <__cxa_atexit@plt+0x451200> │ │ │ │ - ldr r7, [pc, #308] @ 4679b0 <__cxa_atexit@plt+0x4512a0> │ │ │ │ + bne 467938 <__cxa_atexit@plt+0x451228> │ │ │ │ + ldr r7, [pc, #308] @ 4679d8 <__cxa_atexit@plt+0x4512c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 46789c <__cxa_atexit@plt+0x45118c> │ │ │ │ + b 4678c4 <__cxa_atexit@plt+0x4511b4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 467948 <__cxa_atexit@plt+0x451238> │ │ │ │ - ldr r7, [pc, #256] @ 46799c <__cxa_atexit@plt+0x45128c> │ │ │ │ + bne 467970 <__cxa_atexit@plt+0x451260> │ │ │ │ + ldr r7, [pc, #256] @ 4679c4 <__cxa_atexit@plt+0x4512b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 467984 <__cxa_atexit@plt+0x451274> │ │ │ │ - ldr r0, [pc, #232] @ 4679a0 <__cxa_atexit@plt+0x451290> │ │ │ │ + bhi 4679ac <__cxa_atexit@plt+0x45129c> │ │ │ │ + ldr r0, [pc, #232] @ 4679c8 <__cxa_atexit@plt+0x4512b8> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r7, #-8]! │ │ │ │ str r1, [r7, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 467964 <__cxa_atexit@plt+0x451254> │ │ │ │ - ldr r0, [pc, #208] @ 4679a4 <__cxa_atexit@plt+0x451294> │ │ │ │ + beq 46798c <__cxa_atexit@plt+0x45127c> │ │ │ │ + ldr r0, [pc, #208] @ 4679cc <__cxa_atexit@plt+0x4512bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r2, #19] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r1, #3 │ │ │ │ - beq 467974 <__cxa_atexit@plt+0x451264> │ │ │ │ - ldr r5, [pc, #180] @ 4679a8 <__cxa_atexit@plt+0x451298> │ │ │ │ + beq 46799c <__cxa_atexit@plt+0x45128c> │ │ │ │ + ldr r5, [pc, #180] @ 4679d0 <__cxa_atexit@plt+0x4512c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ - ldr r5, [pc, #172] @ 4679ac <__cxa_atexit@plt+0x45129c> │ │ │ │ + ldr r5, [pc, #172] @ 4679d4 <__cxa_atexit@plt+0x4512c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r2, [pc, #164] @ 4679bc <__cxa_atexit@plt+0x4512ac> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r2, [pc, #164] @ 4679e4 <__cxa_atexit@plt+0x4512d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [pc, #152] @ 4679c0 <__cxa_atexit@plt+0x4512b0> │ │ │ │ + ldr r2, [pc, #152] @ 4679e8 <__cxa_atexit@plt+0x4512d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ldr r2, [pc, #140] @ 4679c4 <__cxa_atexit@plt+0x4512b4> │ │ │ │ + ldr r2, [pc, #140] @ 4679ec <__cxa_atexit@plt+0x4512dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 59c514 <__cxa_atexit@plt+0x585e04> │ │ │ │ - ldr r2, [pc, #104] @ 4679b8 <__cxa_atexit@plt+0x4512a8> │ │ │ │ + b 59c53c <__cxa_atexit@plt+0x585e2c> │ │ │ │ + ldr r2, [pc, #104] @ 4679e0 <__cxa_atexit@plt+0x4512d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - b 5ad1b4 <__cxa_atexit@plt+0x596aa4> │ │ │ │ + b 5ad1dc <__cxa_atexit@plt+0x596acc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4679b4 <__cxa_atexit@plt+0x4512a4> │ │ │ │ + ldr r7, [pc, #40] @ 4679dc <__cxa_atexit@plt+0x4512cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ @ instruction: 0xffffe194 │ │ │ │ @ instruction: 0xffffe1e4 │ │ │ │ @ instruction: 0xffffe1f8 │ │ │ │ - cmneq pc, #48, 4 │ │ │ │ + cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq ip, #212, 26 @ 0x3500 │ │ │ │ + cmpeq ip, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #40 @ 0x28 │ │ │ │ - cmneq pc, #28 │ │ │ │ - cmpeq ip, #60, 28 @ 0x3c0 │ │ │ │ + cmneq pc, #0 │ │ │ │ + cmneq pc, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq ip, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 467a00 <__cxa_atexit@plt+0x4512f0> │ │ │ │ + ldr r3, [pc, #36] @ 467a28 <__cxa_atexit@plt+0x451318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 467a04 <__cxa_atexit@plt+0x4512f4> │ │ │ │ + ldr r3, [pc, #24] @ 467a2c <__cxa_atexit@plt+0x45131c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 467a08 <__cxa_atexit@plt+0x4512f8> │ │ │ │ + ldr r3, [pc, #16] @ 467a30 <__cxa_atexit@plt+0x451320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 59c514 <__cxa_atexit@plt+0x585e04> │ │ │ │ + b 59c53c <__cxa_atexit@plt+0x585e2c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #100, 30 @ 0x190 │ │ │ │ - cmneq pc, #92, 30 @ 0x170 │ │ │ │ - cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ + cmneq pc, #60, 30 @ 0xf0 │ │ │ │ + cmneq pc, #52, 30 @ 0xd0 │ │ │ │ + cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 467a50 <__cxa_atexit@plt+0x451340> │ │ │ │ + ldr r3, [pc, #48] @ 467a78 <__cxa_atexit@plt+0x451368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467a48 <__cxa_atexit@plt+0x451338> │ │ │ │ - ldr r3, [pc, #32] @ 467a54 <__cxa_atexit@plt+0x451344> │ │ │ │ + beq 467a70 <__cxa_atexit@plt+0x451360> │ │ │ │ + ldr r3, [pc, #32] @ 467a7c <__cxa_atexit@plt+0x45136c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 5ad1b4 <__cxa_atexit@plt+0x596aa4> │ │ │ │ + b 5ad1dc <__cxa_atexit@plt+0x596acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ + cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 467a80 <__cxa_atexit@plt+0x451370> │ │ │ │ + ldr r3, [pc, #20] @ 467aa8 <__cxa_atexit@plt+0x451398> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 5ad1b4 <__cxa_atexit@plt+0x596aa4> │ │ │ │ + b 5ad1dc <__cxa_atexit@plt+0x596acc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 467aa8 <__cxa_atexit@plt+0x451398> │ │ │ │ + ldr r3, [pc, #20] @ 467ad0 <__cxa_atexit@plt+0x4513c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 467ae4 <__cxa_atexit@plt+0x4513d4> │ │ │ │ + ldr r3, [pc, #36] @ 467b0c <__cxa_atexit@plt+0x4513fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467adc <__cxa_atexit@plt+0x4513cc> │ │ │ │ - b 467bd8 <__cxa_atexit@plt+0x4514c8> │ │ │ │ + beq 467b04 <__cxa_atexit@plt+0x4513f4> │ │ │ │ + b 467c00 <__cxa_atexit@plt+0x4514f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmpeq ip, #16, 26 @ 0x400 │ │ │ │ + cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 467b0c <__cxa_atexit@plt+0x4513fc> │ │ │ │ + ldr r3, [pc, #16] @ 467b34 <__cxa_atexit@plt+0x451424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 5ad1b4 <__cxa_atexit@plt+0x596aa4> │ │ │ │ + b 5ad1dc <__cxa_atexit@plt+0x596acc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 467b30 <__cxa_atexit@plt+0x451420> │ │ │ │ + ldr r3, [pc, #16] @ 467b58 <__cxa_atexit@plt+0x451448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 467b6c <__cxa_atexit@plt+0x45145c> │ │ │ │ + ldr r3, [pc, #36] @ 467b94 <__cxa_atexit@plt+0x451484> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467b64 <__cxa_atexit@plt+0x451454> │ │ │ │ - b 467bd8 <__cxa_atexit@plt+0x4514c8> │ │ │ │ + beq 467b8c <__cxa_atexit@plt+0x45147c> │ │ │ │ + b 467c00 <__cxa_atexit@plt+0x4514f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 467b90 <__cxa_atexit@plt+0x451480> │ │ │ │ + ldr r3, [pc, #16] @ 467bb8 <__cxa_atexit@plt+0x4514a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 467bcc <__cxa_atexit@plt+0x4514bc> │ │ │ │ + ldr r3, [pc, #36] @ 467bf4 <__cxa_atexit@plt+0x4514e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467bc4 <__cxa_atexit@plt+0x4514b4> │ │ │ │ - b 467bd8 <__cxa_atexit@plt+0x4514c8> │ │ │ │ + beq 467bec <__cxa_atexit@plt+0x4514dc> │ │ │ │ + b 467c00 <__cxa_atexit@plt+0x4514f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 467c3c <__cxa_atexit@plt+0x45152c> │ │ │ │ + bne 467c64 <__cxa_atexit@plt+0x451554> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 467c3c <__cxa_atexit@plt+0x45152c> │ │ │ │ + beq 467c64 <__cxa_atexit@plt+0x451554> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #84] @ 467c58 <__cxa_atexit@plt+0x451548> │ │ │ │ + ldr r3, [pc, #84] @ 467c80 <__cxa_atexit@plt+0x451570> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 467c50 <__cxa_atexit@plt+0x451540> │ │ │ │ + beq 467c78 <__cxa_atexit@plt+0x451568> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 467c3c <__cxa_atexit@plt+0x45152c> │ │ │ │ - ldr r3, [pc, #52] @ 467c60 <__cxa_atexit@plt+0x451550> │ │ │ │ + bne 467c64 <__cxa_atexit@plt+0x451554> │ │ │ │ + ldr r3, [pc, #52] @ 467c88 <__cxa_atexit@plt+0x451578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #24] @ 467c5c <__cxa_atexit@plt+0x45154c> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #24] @ 467c84 <__cxa_atexit@plt+0x451574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, #224, 26 @ 0x3800 │ │ │ │ + cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 467c90 <__cxa_atexit@plt+0x451580> │ │ │ │ - ldr r3, [pc, #40] @ 467ca8 <__cxa_atexit@plt+0x451598> │ │ │ │ + bne 467cb8 <__cxa_atexit@plt+0x4515a8> │ │ │ │ + ldr r3, [pc, #40] @ 467cd0 <__cxa_atexit@plt+0x4515c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #12] @ 467ca4 <__cxa_atexit@plt+0x451594> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #12] @ 467ccc <__cxa_atexit@plt+0x4515bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #140, 26 @ 0x2300 │ │ │ │ + cmneq pc, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 467d14 <__cxa_atexit@plt+0x451604> │ │ │ │ + ldr r3, [pc, #68] @ 467d3c <__cxa_atexit@plt+0x45162c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 467cd4 <__cxa_atexit@plt+0x4515c4> │ │ │ │ + bne 467cfc <__cxa_atexit@plt+0x4515ec> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 467d18 <__cxa_atexit@plt+0x451608> │ │ │ │ + ldr r3, [pc, #40] @ 467d40 <__cxa_atexit@plt+0x451630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 467d00 <__cxa_atexit@plt+0x4515f0> │ │ │ │ + bne 467d28 <__cxa_atexit@plt+0x451618> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 467d1c <__cxa_atexit@plt+0x45160c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 467d44 <__cxa_atexit@plt+0x451634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #136, 24 @ 0x8800 │ │ │ │ - cmneq pc, #208, 2 @ 0x34 │ │ │ │ - cmneq pc, #28, 26 @ 0x700 │ │ │ │ - cmpeq ip, #200, 20 @ 0xc8000 │ │ │ │ + cmneq pc, #96, 24 @ 0x6000 │ │ │ │ + cmneq pc, #168, 2 @ 0x2a │ │ │ │ + cmneq pc, #244, 24 @ 0xf400 │ │ │ │ + cmpeq ip, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 51efe8 <__cxa_atexit@plt+0x5088d8> │ │ │ │ - cmpeq ip, #228, 20 @ 0xe4000 │ │ │ │ + b 51f010 <__cxa_atexit@plt+0x508900> │ │ │ │ + cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 467d84 <__cxa_atexit@plt+0x451674> │ │ │ │ - ldr r7, [pc, #52] @ 467d94 <__cxa_atexit@plt+0x451684> │ │ │ │ + bhi 467dac <__cxa_atexit@plt+0x45169c> │ │ │ │ + ldr r7, [pc, #52] @ 467dbc <__cxa_atexit@plt+0x4516ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 467d78 <__cxa_atexit@plt+0x451668> │ │ │ │ + beq 467da0 <__cxa_atexit@plt+0x451690> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 467d98 <__cxa_atexit@plt+0x451688> │ │ │ │ + ldr r7, [pc, #12] @ 467dc0 <__cxa_atexit@plt+0x4516b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq ip, #136, 20 @ 0x88000 │ │ │ │ + cmpeq ip, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq ip, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ add r8, r7, #63 @ 0x3f │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r9, [pc, #144] @ 467e58 <__cxa_atexit@plt+0x451748> │ │ │ │ + ldr r9, [pc, #144] @ 467e80 <__cxa_atexit@plt+0x451770> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ sub sl, r5, #16 │ │ │ │ stm sl, {r0, r2, r8} │ │ │ │ stmda r5, {r1, lr} │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 467e34 <__cxa_atexit@plt+0x451724> │ │ │ │ - ldr r1, [pc, #104] @ 467e5c <__cxa_atexit@plt+0x45174c> │ │ │ │ + beq 467e5c <__cxa_atexit@plt+0x45174c> │ │ │ │ + ldr r1, [pc, #104] @ 467e84 <__cxa_atexit@plt+0x451774> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 467e40 <__cxa_atexit@plt+0x451730> │ │ │ │ + beq 467e68 <__cxa_atexit@plt+0x451758> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [pc, #76] @ 467e60 <__cxa_atexit@plt+0x451750> │ │ │ │ + ldr r3, [pc, #76] @ 467e88 <__cxa_atexit@plt+0x451778> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467e50 <__cxa_atexit@plt+0x451740> │ │ │ │ - b 467f30 <__cxa_atexit@plt+0x451820> │ │ │ │ + beq 467e78 <__cxa_atexit@plt+0x451768> │ │ │ │ + b 467f58 <__cxa_atexit@plt+0x451848> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq ip, #192, 18 @ 0x300000 │ │ │ │ + cmpeq ip, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 467ed4 <__cxa_atexit@plt+0x4517c4> │ │ │ │ + ldr r2, [pc, #88] @ 467efc <__cxa_atexit@plt+0x4517ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 467ec0 <__cxa_atexit@plt+0x4517b0> │ │ │ │ + beq 467ee8 <__cxa_atexit@plt+0x4517d8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #60] @ 467ed8 <__cxa_atexit@plt+0x4517c8> │ │ │ │ + ldr r2, [pc, #60] @ 467f00 <__cxa_atexit@plt+0x4517f0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 467ec8 <__cxa_atexit@plt+0x4517b8> │ │ │ │ + beq 467ef0 <__cxa_atexit@plt+0x4517e0> │ │ │ │ mov r7, r3 │ │ │ │ - b 467f30 <__cxa_atexit@plt+0x451820> │ │ │ │ + b 467f58 <__cxa_atexit@plt+0x451848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq ip, #72, 18 @ 0x120000 │ │ │ │ + cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #40] @ 467f20 <__cxa_atexit@plt+0x451810> │ │ │ │ + ldr r2, [pc, #40] @ 467f48 <__cxa_atexit@plt+0x451838> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 467f18 <__cxa_atexit@plt+0x451808> │ │ │ │ - b 467f30 <__cxa_atexit@plt+0x451820> │ │ │ │ + beq 467f40 <__cxa_atexit@plt+0x451830> │ │ │ │ + b 467f58 <__cxa_atexit@plt+0x451848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #0, 18 │ │ │ │ + cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 467fac <__cxa_atexit@plt+0x45189c> │ │ │ │ + bne 467fd4 <__cxa_atexit@plt+0x4518c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 468064 <__cxa_atexit@plt+0x451954> │ │ │ │ + bcc 46808c <__cxa_atexit@plt+0x45197c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr lr, [r7, #6] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [r0, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldrex r3, [r0] │ │ │ │ strex r3, lr, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 467f6c <__cxa_atexit@plt+0x45185c> │ │ │ │ + bne 467f94 <__cxa_atexit@plt+0x451884> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #272] @ 468098 <__cxa_atexit@plt+0x451988> │ │ │ │ + ldr r0, [pc, #272] @ 4680c0 <__cxa_atexit@plt+0x4519b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 467f98 <__cxa_atexit@plt+0x451888> │ │ │ │ + bne 467fc0 <__cxa_atexit@plt+0x4518b0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r3, [pc, #252] @ 46809c <__cxa_atexit@plt+0x45198c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r3, [pc, #252] @ 4680c4 <__cxa_atexit@plt+0x4519b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r9} │ │ │ │ sub r2, r6, #2 │ │ │ │ - b 467fb8 <__cxa_atexit@plt+0x4518a8> │ │ │ │ - ldr r3, [pc, #220] @ 468090 <__cxa_atexit@plt+0x451980> │ │ │ │ + b 467fe0 <__cxa_atexit@plt+0x4518d0> │ │ │ │ + ldr r3, [pc, #220] @ 4680b8 <__cxa_atexit@plt+0x4519a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 468050 <__cxa_atexit@plt+0x451940> │ │ │ │ + bne 468078 <__cxa_atexit@plt+0x451968> │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 468070 <__cxa_atexit@plt+0x451960> │ │ │ │ - ldr r8, [pc, #196] @ 4680a4 <__cxa_atexit@plt+0x451994> │ │ │ │ + bcc 468098 <__cxa_atexit@plt+0x451988> │ │ │ │ + ldr r8, [pc, #196] @ 4680cc <__cxa_atexit@plt+0x4519bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #192] @ 4680a8 <__cxa_atexit@plt+0x451998> │ │ │ │ + ldr r9, [pc, #192] @ 4680d0 <__cxa_atexit@plt+0x4519c0> │ │ │ │ add r9, pc, r9 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r2, #2] │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r9, [r5] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldmdb r5, {r2, lr} │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #136] @ 4680ac <__cxa_atexit@plt+0x45199c> │ │ │ │ + ldr sl, [pc, #136] @ 4680d4 <__cxa_atexit@plt+0x4519c4> │ │ │ │ add sl, pc, sl │ │ │ │ stmib r6, {sl, ip} │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str fp, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ sub r9, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r7, [pc, #72] @ 4680a0 <__cxa_atexit@plt+0x451990> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r7, [pc, #72] @ 4680c8 <__cxa_atexit@plt+0x4519b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #28] @ 468094 <__cxa_atexit@plt+0x451984> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #28] @ 4680bc <__cxa_atexit@plt+0x4519ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #164, 18 @ 0x290000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, #56, 30 @ 0xe0 │ │ │ │ - cmneq pc, #152, 18 @ 0x260000 │ │ │ │ - cmneq pc, #4, 18 @ 0x10000 │ │ │ │ + cmneq pc, #16, 30 @ 0x40 │ │ │ │ + cmneq pc, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq pc, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq ip, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468148 <__cxa_atexit@plt+0x451a38> │ │ │ │ - ldr r9, [pc, #132] @ 468160 <__cxa_atexit@plt+0x451a50> │ │ │ │ + bcc 468170 <__cxa_atexit@plt+0x451a60> │ │ │ │ + ldr r9, [pc, #132] @ 468188 <__cxa_atexit@plt+0x451a78> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #128] @ 468164 <__cxa_atexit@plt+0x451a54> │ │ │ │ + ldr r8, [pc, #128] @ 46818c <__cxa_atexit@plt+0x451a7c> │ │ │ │ add r8, pc, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #2] │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ sub r1, r6, #39 @ 0x27 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r8, [r5] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldmdb r5, {r2, lr} │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #72] @ 468168 <__cxa_atexit@plt+0x451a58> │ │ │ │ + ldr sl, [pc, #72] @ 468190 <__cxa_atexit@plt+0x451a80> │ │ │ │ add sl, pc, sl │ │ │ │ stmib r3, {sl, ip} │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str fp, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r9, r6, #7 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #28] @ 46816c <__cxa_atexit@plt+0x451a5c> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #28] @ 468194 <__cxa_atexit@plt+0x451a84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 46818c <__cxa_atexit@plt+0x451a7c> │ │ │ │ + ldr r7, [pc, #12] @ 4681b4 <__cxa_atexit@plt+0x451aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq ip, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq pc, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq ip, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4681d4 <__cxa_atexit@plt+0x451ac4> │ │ │ │ - ldr r2, [pc, #44] @ 4681dc <__cxa_atexit@plt+0x451acc> │ │ │ │ + bhi 4681fc <__cxa_atexit@plt+0x451aec> │ │ │ │ + ldr r2, [pc, #44] @ 468204 <__cxa_atexit@plt+0x451af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4681c8 <__cxa_atexit@plt+0x451ab8> │ │ │ │ + beq 4681f0 <__cxa_atexit@plt+0x451ae0> │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ - b 4a105c <__cxa_atexit@plt+0x48a94c> │ │ │ │ + b 4a1084 <__cxa_atexit@plt+0x48a974> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq ip, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4a105c <__cxa_atexit@plt+0x48a94c> │ │ │ │ - cmpeq ip, #72, 12 @ 0x4800000 │ │ │ │ + b 4a1084 <__cxa_atexit@plt+0x48a974> │ │ │ │ + cmpeq ip, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #56] @ 468250 <__cxa_atexit@plt+0x451b40> │ │ │ │ + ldrls r1, [pc, #56] @ 468278 <__cxa_atexit@plt+0x451b68> │ │ │ │ addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #52] @ 468254 <__cxa_atexit@plt+0x451b44> │ │ │ │ + ldrls r2, [pc, #52] @ 46827c <__cxa_atexit@plt+0x451b6c> │ │ │ │ addls r2, pc, r2 │ │ │ │ strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #44] @ 468258 <__cxa_atexit@plt+0x451b48> │ │ │ │ + ldrls r0, [pc, #44] @ 468280 <__cxa_atexit@plt+0x451b70> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrbls r7, [r7, #8] │ │ │ │ strls r0, [r5, #-8] │ │ │ │ strls r1, [r5, #-16] │ │ │ │ strbls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #24] @ 46825c <__cxa_atexit@plt+0x451b4c> │ │ │ │ + ldrls r0, [pc, #24] @ 468284 <__cxa_atexit@plt+0x451b74> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ - cmneq pc, #228, 12 @ 0xe400000 │ │ │ │ - cmpeq ip, #4, 12 @ 0x400000 │ │ │ │ + cmpeq ip, #0, 12 │ │ │ │ + cmneq pc, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46829c <__cxa_atexit@plt+0x451b8c> │ │ │ │ + bcc 4682c4 <__cxa_atexit@plt+0x451bb4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 4682a8 <__cxa_atexit@plt+0x451b98> │ │ │ │ + ldr r1, [pc, #28] @ 4682d0 <__cxa_atexit@plt+0x451bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ strb r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #192, 16 @ 0xc00000 │ │ │ │ - cmpeq ip, #236, 10 @ 0x3b000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #152, 16 @ 0x980000 │ │ │ │ + cmpeq ip, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46831c <__cxa_atexit@plt+0x451c0c> │ │ │ │ + bhi 468344 <__cxa_atexit@plt+0x451c34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468328 <__cxa_atexit@plt+0x451c18> │ │ │ │ - ldr r2, [pc, #88] @ 468338 <__cxa_atexit@plt+0x451c28> │ │ │ │ + bcc 468350 <__cxa_atexit@plt+0x451c40> │ │ │ │ + ldr r2, [pc, #88] @ 468360 <__cxa_atexit@plt+0x451c50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 46833c <__cxa_atexit@plt+0x451c2c> │ │ │ │ + ldr r1, [pc, #84] @ 468364 <__cxa_atexit@plt+0x451c54> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #80] @ 468340 <__cxa_atexit@plt+0x451c30> │ │ │ │ + ldr r8, [pc, #80] @ 468368 <__cxa_atexit@plt+0x451c58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ 468344 <__cxa_atexit@plt+0x451c34> │ │ │ │ + ldr r0, [pc, #72] @ 46836c <__cxa_atexit@plt+0x451c5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - teqeq ip, #8650752 @ 0x840000 │ │ │ │ - cmneq pc, #20, 12 @ 0x1400000 │ │ │ │ - cmpeq ip, #248, 8 @ 0xf8000000 │ │ │ │ + teqeq ip, #65273856 @ 0x3e40000 │ │ │ │ + cmneq pc, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 46837c <__cxa_atexit@plt+0x451c6c> │ │ │ │ + ldr r2, [pc, #28] @ 4683a4 <__cxa_atexit@plt+0x451c94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 468374 <__cxa_atexit@plt+0x451c64> │ │ │ │ - b 46838c <__cxa_atexit@plt+0x451c7c> │ │ │ │ + beq 46839c <__cxa_atexit@plt+0x451c8c> │ │ │ │ + b 4683b4 <__cxa_atexit@plt+0x451ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq ip, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468458 <__cxa_atexit@plt+0x451d48> │ │ │ │ - ldr r1, [pc, #200] @ 468470 <__cxa_atexit@plt+0x451d60> │ │ │ │ + bcc 468480 <__cxa_atexit@plt+0x451d70> │ │ │ │ + ldr r1, [pc, #200] @ 468498 <__cxa_atexit@plt+0x451d88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 468474 <__cxa_atexit@plt+0x451d64> │ │ │ │ + ldr r0, [pc, #196] @ 46849c <__cxa_atexit@plt+0x451d8c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r7, #4]! │ │ │ │ strb r1, [r7, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46840c <__cxa_atexit@plt+0x451cfc> │ │ │ │ + beq 468434 <__cxa_atexit@plt+0x451d24> │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468464 <__cxa_atexit@plt+0x451d54> │ │ │ │ - ldr r2, [pc, #168] @ 468488 <__cxa_atexit@plt+0x451d78> │ │ │ │ + bcc 46848c <__cxa_atexit@plt+0x451d7c> │ │ │ │ + ldr r2, [pc, #168] @ 4684b0 <__cxa_atexit@plt+0x451da0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #156] @ 46848c <__cxa_atexit@plt+0x451d7c> │ │ │ │ + ldr lr, [pc, #156] @ 4684b4 <__cxa_atexit@plt+0x451da4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #88] @ 468478 <__cxa_atexit@plt+0x451d68> │ │ │ │ + ldrls r1, [pc, #88] @ 4684a0 <__cxa_atexit@plt+0x451d90> │ │ │ │ addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #84] @ 46847c <__cxa_atexit@plt+0x451d6c> │ │ │ │ + ldrls r2, [pc, #84] @ 4684a4 <__cxa_atexit@plt+0x451d94> │ │ │ │ addls r2, pc, r2 │ │ │ │ strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #76] @ 468480 <__cxa_atexit@plt+0x451d70> │ │ │ │ + ldrls r0, [pc, #76] @ 4684a8 <__cxa_atexit@plt+0x451d98> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrbls r7, [r7, #8] │ │ │ │ strls r0, [r5, #-8] │ │ │ │ strls r1, [r5, #-16] │ │ │ │ strbls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #56] @ 468484 <__cxa_atexit@plt+0x451d74> │ │ │ │ + ldrls r0, [pc, #56] @ 4684ac <__cxa_atexit@plt+0x451d9c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmpeq ip, #32, 8 @ 0x20000000 │ │ │ │ - cmneq pc, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq ip, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq pc, #100, 10 @ 0x19000000 │ │ │ │ - cmneq pc, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq ip, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq pc, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmneq pc, #60, 10 @ 0xf000000 │ │ │ │ + cmneq pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4684e0 <__cxa_atexit@plt+0x451dd0> │ │ │ │ - ldr r2, [pc, #56] @ 4684ec <__cxa_atexit@plt+0x451ddc> │ │ │ │ + bcc 468508 <__cxa_atexit@plt+0x451df8> │ │ │ │ + ldr r2, [pc, #56] @ 468514 <__cxa_atexit@plt+0x451e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #44] @ 4684f0 <__cxa_atexit@plt+0x451de0> │ │ │ │ + ldr lr, [pc, #44] @ 468518 <__cxa_atexit@plt+0x451e08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #144, 8 @ 0x90000000 │ │ │ │ - cmneq pc, #12, 12 @ 0xc00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #104, 8 @ 0x68000000 │ │ │ │ + cmneq pc, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 468540 <__cxa_atexit@plt+0x451e30> │ │ │ │ - ldr r3, [pc, #60] @ 468558 <__cxa_atexit@plt+0x451e48> │ │ │ │ + bcc 468568 <__cxa_atexit@plt+0x451e58> │ │ │ │ + ldr r3, [pc, #60] @ 468580 <__cxa_atexit@plt+0x451e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 46855c <__cxa_atexit@plt+0x451e4c> │ │ │ │ + ldr r2, [pc, #56] @ 468584 <__cxa_atexit@plt+0x451e74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ 468560 <__cxa_atexit@plt+0x451e50> │ │ │ │ + ldr r3, [pc, #44] @ 468588 <__cxa_atexit@plt+0x451e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 468564 <__cxa_atexit@plt+0x451e54> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 46858c <__cxa_atexit@plt+0x451e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmpeq ip, #92, 6 @ 0x70000001 │ │ │ │ - cmneq pc, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq ip, #104, 6 @ 0xa0000001 │ │ │ │ - cmpeq ip, #112 @ 0x70 │ │ │ │ + cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq pc, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq ip, #64, 6 │ │ │ │ + cmpeq ip, #72 @ 0x48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4685e0 <__cxa_atexit@plt+0x451ed0> │ │ │ │ - ldr r3, [pc, #116] @ 468600 <__cxa_atexit@plt+0x451ef0> │ │ │ │ + bhi 468608 <__cxa_atexit@plt+0x451ef8> │ │ │ │ + ldr r3, [pc, #116] @ 468628 <__cxa_atexit@plt+0x451f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4685d0 <__cxa_atexit@plt+0x451ec0> │ │ │ │ + beq 4685f8 <__cxa_atexit@plt+0x451ee8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4685e8 <__cxa_atexit@plt+0x451ed8> │ │ │ │ - ldr r7, [pc, #80] @ 468604 <__cxa_atexit@plt+0x451ef4> │ │ │ │ + bcc 468610 <__cxa_atexit@plt+0x451f00> │ │ │ │ + ldr r7, [pc, #80] @ 46862c <__cxa_atexit@plt+0x451f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq pc, #156, 10 @ 0x27000000 │ │ │ │ - cmpeq ip, #212, 30 @ 0x350 │ │ │ │ + cmneq pc, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468644 <__cxa_atexit@plt+0x451f34> │ │ │ │ - ldr r2, [pc, #32] @ 468650 <__cxa_atexit@plt+0x451f40> │ │ │ │ + bcc 46866c <__cxa_atexit@plt+0x451f5c> │ │ │ │ + ldr r2, [pc, #32] @ 468678 <__cxa_atexit@plt+0x451f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #32, 10 @ 0x8000000 │ │ │ │ - cmpeq ip, #104, 4 @ 0x80000006 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq ip, #64, 4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46870c <__cxa_atexit@plt+0x451ffc> │ │ │ │ + bhi 468734 <__cxa_atexit@plt+0x452024> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 468718 <__cxa_atexit@plt+0x452008> │ │ │ │ + bcc 468740 <__cxa_atexit@plt+0x452030> │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldmib r7, {r0, r1, r3, lr} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ sub ip, r6, #2 │ │ │ │ - ldr fp, [pc, #140] @ 468728 <__cxa_atexit@plt+0x452018> │ │ │ │ + ldr fp, [pc, #140] @ 468750 <__cxa_atexit@plt+0x452040> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r2, #4] │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r2, [pc, #128] @ 46872c <__cxa_atexit@plt+0x45201c> │ │ │ │ + ldr r2, [pc, #128] @ 468754 <__cxa_atexit@plt+0x452044> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ mov r2, r8 │ │ │ │ stmdb r5, {r0, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4686f0 <__cxa_atexit@plt+0x451fe0> │ │ │ │ - ldr r3, [pc, #92] @ 468730 <__cxa_atexit@plt+0x452020> │ │ │ │ + beq 468718 <__cxa_atexit@plt+0x452008> │ │ │ │ + ldr r3, [pc, #92] @ 468758 <__cxa_atexit@plt+0x452048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - beq 468704 <__cxa_atexit@plt+0x451ff4> │ │ │ │ - b 46877c <__cxa_atexit@plt+0x45206c> │ │ │ │ + beq 46872c <__cxa_atexit@plt+0x45201c> │ │ │ │ + b 4687a4 <__cxa_atexit@plt+0x452094> │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1132544,284 +1132554,284 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq ip, #52, 28 @ 0x340 │ │ │ │ + cmpeq ip, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 46876c <__cxa_atexit@plt+0x45205c> │ │ │ │ + ldr r2, [pc, #32] @ 468794 <__cxa_atexit@plt+0x452084> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 468764 <__cxa_atexit@plt+0x452054> │ │ │ │ - b 46877c <__cxa_atexit@plt+0x45206c> │ │ │ │ + beq 46878c <__cxa_atexit@plt+0x45207c> │ │ │ │ + b 4687a4 <__cxa_atexit@plt+0x452094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #168] @ 46882c <__cxa_atexit@plt+0x45211c> │ │ │ │ + ldr r2, [pc, #168] @ 468854 <__cxa_atexit@plt+0x452144> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4687fc <__cxa_atexit@plt+0x4520ec> │ │ │ │ - ldr r1, [pc, #144] @ 468830 <__cxa_atexit@plt+0x452120> │ │ │ │ + beq 468824 <__cxa_atexit@plt+0x452114> │ │ │ │ + ldr r1, [pc, #144] @ 468858 <__cxa_atexit@plt+0x452148> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r2, #3 │ │ │ │ - beq 468808 <__cxa_atexit@plt+0x4520f8> │ │ │ │ + beq 468830 <__cxa_atexit@plt+0x452120> │ │ │ │ str r3, [r5, #28] │ │ │ │ ldmib r5, {r3, r8, lr} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 468814 <__cxa_atexit@plt+0x452104> │ │ │ │ - ldr r0, [pc, #76] @ 468838 <__cxa_atexit@plt+0x452128> │ │ │ │ + bhi 46883c <__cxa_atexit@plt+0x45212c> │ │ │ │ + ldr r0, [pc, #76] @ 468860 <__cxa_atexit@plt+0x452150> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #16] │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 468834 <__cxa_atexit@plt+0x452124> │ │ │ │ + ldr r7, [pc, #24] @ 46885c <__cxa_atexit@plt+0x45214c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0xffffb38c │ │ │ │ cmpeq ip, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xffffb38c │ │ │ │ + cmpeq ip, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #124] @ 4688d0 <__cxa_atexit@plt+0x4521c0> │ │ │ │ + ldr r7, [pc, #124] @ 4688f8 <__cxa_atexit@plt+0x4521e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r2, #3 │ │ │ │ - beq 4688b0 <__cxa_atexit@plt+0x4521a0> │ │ │ │ + beq 4688d8 <__cxa_atexit@plt+0x4521c8> │ │ │ │ ldmib r5, {r7, r8, lr} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #32] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4688bc <__cxa_atexit@plt+0x4521ac> │ │ │ │ - ldr r0, [pc, #52] @ 4688d8 <__cxa_atexit@plt+0x4521c8> │ │ │ │ + bhi 4688e4 <__cxa_atexit@plt+0x4521d4> │ │ │ │ + ldr r0, [pc, #52] @ 468900 <__cxa_atexit@plt+0x4521f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #16] │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4688d4 <__cxa_atexit@plt+0x4521c4> │ │ │ │ + ldr r7, [pc, #16] @ 4688fc <__cxa_atexit@plt+0x4521ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r2, r8, lr} │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq ip, #172, 24 @ 0xac00 │ │ │ │ + cmpeq ip, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffb2d4 │ │ │ │ - cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r8, lr} │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r9, r5, #16 │ │ │ │ stm r9, {r0, r3, r7} │ │ │ │ str r2, [r5, #28] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 468934 <__cxa_atexit@plt+0x452224> │ │ │ │ - ldr r0, [pc, #36] @ 468948 <__cxa_atexit@plt+0x452238> │ │ │ │ + bhi 46895c <__cxa_atexit@plt+0x45224c> │ │ │ │ + ldr r0, [pc, #36] @ 468970 <__cxa_atexit@plt+0x452260> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, r8, lr} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #16] @ 46894c <__cxa_atexit@plt+0x45223c> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #16] @ 468974 <__cxa_atexit@plt+0x452264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r1, r8, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb254 │ │ │ │ - cmpeq ip, #52, 24 @ 0x3400 │ │ │ │ - cmpeq ip, #128, 30 @ 0x200 │ │ │ │ + cmpeq ip, #12, 24 @ 0xc00 │ │ │ │ + cmpeq ip, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 668368 <__cxa_atexit@plt+0x651c58> │ │ │ │ - cmpeq ip, #116, 24 @ 0x7400 │ │ │ │ + b 668390 <__cxa_atexit@plt+0x651c80> │ │ │ │ + cmpeq ip, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4689dc <__cxa_atexit@plt+0x4522cc> │ │ │ │ - ldr r3, [pc, #116] @ 4689fc <__cxa_atexit@plt+0x4522ec> │ │ │ │ + bhi 468a04 <__cxa_atexit@plt+0x4522f4> │ │ │ │ + ldr r3, [pc, #116] @ 468a24 <__cxa_atexit@plt+0x452314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4689cc <__cxa_atexit@plt+0x4522bc> │ │ │ │ + beq 4689f4 <__cxa_atexit@plt+0x4522e4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4689e4 <__cxa_atexit@plt+0x4522d4> │ │ │ │ - ldr r7, [pc, #80] @ 468a00 <__cxa_atexit@plt+0x4522f0> │ │ │ │ + bcc 468a0c <__cxa_atexit@plt+0x4522fc> │ │ │ │ + ldr r7, [pc, #80] @ 468a28 <__cxa_atexit@plt+0x452318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq pc, #160, 2 @ 0x28 │ │ │ │ - cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + cmneq pc, #120, 2 │ │ │ │ + cmpeq ip, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468a40 <__cxa_atexit@plt+0x452330> │ │ │ │ - ldr r2, [pc, #32] @ 468a4c <__cxa_atexit@plt+0x45233c> │ │ │ │ + bcc 468a68 <__cxa_atexit@plt+0x452358> │ │ │ │ + ldr r2, [pc, #32] @ 468a74 <__cxa_atexit@plt+0x452364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 5a82e4 <__cxa_atexit@plt+0x591bd4> │ │ │ │ + b 5a830c <__cxa_atexit@plt+0x591bfc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #36, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #252 @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 468a88 <__cxa_atexit@plt+0x452378> │ │ │ │ + bhi 468ab0 <__cxa_atexit@plt+0x4523a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 468a90 <__cxa_atexit@plt+0x452380> │ │ │ │ + ldr r1, [pc, #24] @ 468ab8 <__cxa_atexit@plt+0x4523a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #152, 28 @ 0x980 │ │ │ │ - cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ + cmneq pc, #112, 28 @ 0x700 │ │ │ │ + cmpeq ip, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 51efe8 <__cxa_atexit@plt+0x5088d8> │ │ │ │ + b 51f010 <__cxa_atexit@plt+0x508900> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 468af0 <__cxa_atexit@plt+0x4523e0> │ │ │ │ + bhi 468b18 <__cxa_atexit@plt+0x452408> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 468af8 <__cxa_atexit@plt+0x4523e8> │ │ │ │ + ldr r1, [pc, #36] @ 468b20 <__cxa_atexit@plt+0x452410> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 468afc <__cxa_atexit@plt+0x4523ec> │ │ │ │ + ldr r7, [pc, #28] @ 468b24 <__cxa_atexit@plt+0x452414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #60, 28 @ 0x3c0 │ │ │ │ - cmneq pc, #116 @ 0x74 │ │ │ │ - cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ + cmneq pc, #20, 28 @ 0x140 │ │ │ │ + cmneq pc, #76 @ 0x4c │ │ │ │ + cmpeq ip, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 51efe8 <__cxa_atexit@plt+0x5088d8> │ │ │ │ - cmpeq ip, #248, 20 @ 0xf8000 │ │ │ │ + b 51f010 <__cxa_atexit@plt+0x508900> │ │ │ │ + cmpeq ip, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - cmpeq ip, #232, 26 @ 0x3a00 │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 468bc8 <__cxa_atexit@plt+0x4524b8> │ │ │ │ - ldr r3, [pc, #128] @ 468bd8 <__cxa_atexit@plt+0x4524c8> │ │ │ │ + bhi 468bf0 <__cxa_atexit@plt+0x4524e0> │ │ │ │ + ldr r3, [pc, #128] @ 468c00 <__cxa_atexit@plt+0x4524f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 468bb8 <__cxa_atexit@plt+0x4524a8> │ │ │ │ - ldr lr, [pc, #108] @ 468bdc <__cxa_atexit@plt+0x4524cc> │ │ │ │ + beq 468be0 <__cxa_atexit@plt+0x4524d0> │ │ │ │ + ldr lr, [pc, #108] @ 468c04 <__cxa_atexit@plt+0x4524f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r8, #15] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ ldr r0, [r8, #47] @ 0x2f │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ @@ -1132832,30 +1132842,30 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r0, #7] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r7, r8 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 468be0 <__cxa_atexit@plt+0x4524d0> │ │ │ │ + ldr r7, [pc, #16] @ 468c08 <__cxa_atexit@plt+0x4524f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ - cmpeq ip, #60, 26 @ 0xf00 │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + cmpeq ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 468c38 <__cxa_atexit@plt+0x452528> │ │ │ │ + ldr lr, [pc, #64] @ 468c60 <__cxa_atexit@plt+0x452550> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -1132864,210 +1132874,210 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r8, r7 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #228, 24 @ 0xe400 │ │ │ │ + cmpeq ip, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 468c68 <__cxa_atexit@plt+0x452558> │ │ │ │ + ldr r3, [pc, #24] @ 468c90 <__cxa_atexit@plt+0x452580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 468c60 <__cxa_atexit@plt+0x452550> │ │ │ │ - b 468c78 <__cxa_atexit@plt+0x452568> │ │ │ │ + beq 468c88 <__cxa_atexit@plt+0x452578> │ │ │ │ + b 468ca0 <__cxa_atexit@plt+0x452590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #180, 24 @ 0xb400 │ │ │ │ + cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 468cac <__cxa_atexit@plt+0x45259c> │ │ │ │ + bne 468cd4 <__cxa_atexit@plt+0x4525c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r6, [pc, #180] @ 468d48 <__cxa_atexit@plt+0x452638> │ │ │ │ + ldr r6, [pc, #180] @ 468d70 <__cxa_atexit@plt+0x452660> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 468d14 <__cxa_atexit@plt+0x452604> │ │ │ │ + beq 468d3c <__cxa_atexit@plt+0x45262c> │ │ │ │ mov r6, r8 │ │ │ │ - b 468d5c <__cxa_atexit@plt+0x45264c> │ │ │ │ + b 468d84 <__cxa_atexit@plt+0x452674> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 468d20 <__cxa_atexit@plt+0x452610> │ │ │ │ - ldr lr, [pc, #124] @ 468d40 <__cxa_atexit@plt+0x452630> │ │ │ │ + bcc 468d48 <__cxa_atexit@plt+0x452638> │ │ │ │ + ldr lr, [pc, #124] @ 468d68 <__cxa_atexit@plt+0x452658> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str lr, [r8, #4]! │ │ │ │ stmib r8, {r0, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 468d2c <__cxa_atexit@plt+0x45261c> │ │ │ │ - ldr r7, [pc, #72] @ 468d4c <__cxa_atexit@plt+0x45263c> │ │ │ │ + bhi 468d54 <__cxa_atexit@plt+0x452644> │ │ │ │ + ldr r7, [pc, #72] @ 468d74 <__cxa_atexit@plt+0x452664> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #16] @ 468d44 <__cxa_atexit@plt+0x452634> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #16] @ 468d6c <__cxa_atexit@plt+0x45265c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - cmpeq ip, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffff9d1c │ │ │ │ - cmpeq ip, #208, 22 @ 0x34000 │ │ │ │ + cmpeq ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 468dc8 <__cxa_atexit@plt+0x4526b8> │ │ │ │ + beq 468df0 <__cxa_atexit@plt+0x4526e0> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 468e20 <__cxa_atexit@plt+0x452710> │ │ │ │ + bne 468e48 <__cxa_atexit@plt+0x452738> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ - bne 468e58 <__cxa_atexit@plt+0x452748> │ │ │ │ + bne 468e80 <__cxa_atexit@plt+0x452770> │ │ │ │ ldr r6, [r7, #1] │ │ │ │ - ldr r3, [pc, #332] @ 468ee0 <__cxa_atexit@plt+0x4527d0> │ │ │ │ + ldr r3, [pc, #332] @ 468f08 <__cxa_atexit@plt+0x4527f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #328] @ 468ee4 <__cxa_atexit@plt+0x4527d4> │ │ │ │ + ldr r7, [pc, #328] @ 468f0c <__cxa_atexit@plt+0x4527fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r6, #3] │ │ │ │ ldr r1, [r6, #7] │ │ │ │ ldr r0, [r6, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r6, [r5, #16] │ │ │ │ - ldr r0, [pc, #296] @ 468ee8 <__cxa_atexit@plt+0x4527d8> │ │ │ │ + ldr r0, [pc, #296] @ 468f10 <__cxa_atexit@plt+0x452800> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 468e58 <__cxa_atexit@plt+0x452748> │ │ │ │ - ldr r6, [pc, #248] @ 468ed8 <__cxa_atexit@plt+0x4527c8> │ │ │ │ + bne 468e80 <__cxa_atexit@plt+0x452770> │ │ │ │ + ldr r6, [pc, #248] @ 468f00 <__cxa_atexit@plt+0x4527f0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r6, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 468eb4 <__cxa_atexit@plt+0x4527a4> │ │ │ │ + beq 468edc <__cxa_atexit@plt+0x4527cc> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r6, [r3, #7] │ │ │ │ - ldr r3, [pc, #212] @ 468edc <__cxa_atexit@plt+0x4527cc> │ │ │ │ + ldr r3, [pc, #212] @ 468f04 <__cxa_atexit@plt+0x4527f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 468ea8 <__cxa_atexit@plt+0x452798> │ │ │ │ + beq 468ed0 <__cxa_atexit@plt+0x4527c0> │ │ │ │ mov r6, r9 │ │ │ │ - b 4690b4 <__cxa_atexit@plt+0x4529a4> │ │ │ │ + b 4690dc <__cxa_atexit@plt+0x4529cc> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ and r7, r6, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 468e58 <__cxa_atexit@plt+0x452748> │ │ │ │ + bne 468e80 <__cxa_atexit@plt+0x452770> │ │ │ │ ldr r7, [r6, #2] │ │ │ │ ldr r6, [r6, #6] │ │ │ │ - ldr r3, [pc, #148] @ 468ed4 <__cxa_atexit@plt+0x4527c4> │ │ │ │ + ldr r3, [pc, #148] @ 468efc <__cxa_atexit@plt+0x4527ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 468ea8 <__cxa_atexit@plt+0x452798> │ │ │ │ + beq 468ed0 <__cxa_atexit@plt+0x4527c0> │ │ │ │ mov r6, r9 │ │ │ │ - b 4695b4 <__cxa_atexit@plt+0x452ea4> │ │ │ │ - ldr r6, [pc, #112] @ 468ed0 <__cxa_atexit@plt+0x4527c0> │ │ │ │ + b 4695dc <__cxa_atexit@plt+0x452ecc> │ │ │ │ + ldr r6, [pc, #112] @ 468ef8 <__cxa_atexit@plt+0x4527e8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 468ea8 <__cxa_atexit@plt+0x452798> │ │ │ │ + beq 468ed0 <__cxa_atexit@plt+0x4527c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 468ec4 <__cxa_atexit@plt+0x4527b4> │ │ │ │ - ldr r3, [pc, #100] @ 468eec <__cxa_atexit@plt+0x4527dc> │ │ │ │ + bcc 468eec <__cxa_atexit@plt+0x4527dc> │ │ │ │ + ldr r3, [pc, #100] @ 468f14 <__cxa_atexit@plt+0x452804> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 468ef0 <__cxa_atexit@plt+0x4527e0> │ │ │ │ + ldr r2, [pc, #96] @ 468f18 <__cxa_atexit@plt+0x452808> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #92] @ 468ef4 <__cxa_atexit@plt+0x4527e4> │ │ │ │ + ldr r8, [pc, #92] @ 468f1c <__cxa_atexit@plt+0x45280c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ - cmpeq ip, #116, 16 @ 0x740000 │ │ │ │ + cmpeq ip, #112, 16 @ 0x700000 │ │ │ │ + cmpeq ip, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0x00000bb4 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ - teqeq ip, #103424 @ 0x19400 │ │ │ │ - cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ + teqeq ip, #15616 @ 0x3d00 │ │ │ │ + cmpeq ip, #0, 20 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 468f88 <__cxa_atexit@plt+0x452878> │ │ │ │ + bne 468fb0 <__cxa_atexit@plt+0x4528a0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ cmp r8, r2 │ │ │ │ - bne 468f94 <__cxa_atexit@plt+0x452884> │ │ │ │ - ldr r2, [pc, #148] @ 468fc0 <__cxa_atexit@plt+0x4528b0> │ │ │ │ + bne 468fbc <__cxa_atexit@plt+0x4528ac> │ │ │ │ + ldr r2, [pc, #148] @ 468fe8 <__cxa_atexit@plt+0x4528d8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 468fb4 <__cxa_atexit@plt+0x4528a4> │ │ │ │ - ldr lr, [pc, #124] @ 468fc4 <__cxa_atexit@plt+0x4528b4> │ │ │ │ + beq 468fdc <__cxa_atexit@plt+0x4528cc> │ │ │ │ + ldr lr, [pc, #124] @ 468fec <__cxa_atexit@plt+0x4528dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -1133076,46 +1133086,46 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r3, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #44] @ 468fc8 <__cxa_atexit@plt+0x4528b8> │ │ │ │ + ldr r1, [pc, #44] @ 468ff0 <__cxa_atexit@plt+0x4528e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #84, 18 @ 0x150000 │ │ │ │ + cmpeq ip, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 469048 <__cxa_atexit@plt+0x452938> │ │ │ │ - ldr r2, [pc, #116] @ 469060 <__cxa_atexit@plt+0x452950> │ │ │ │ + bne 469070 <__cxa_atexit@plt+0x452960> │ │ │ │ + ldr r2, [pc, #116] @ 469088 <__cxa_atexit@plt+0x452978> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 469054 <__cxa_atexit@plt+0x452944> │ │ │ │ - ldr lr, [pc, #92] @ 469064 <__cxa_atexit@plt+0x452954> │ │ │ │ + beq 46907c <__cxa_atexit@plt+0x45296c> │ │ │ │ + ldr lr, [pc, #92] @ 46908c <__cxa_atexit@plt+0x45297c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -1133124,503 +1133134,503 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ mov r8, r7 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - cmpeq ip, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq ip, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 4690a4 <__cxa_atexit@plt+0x452994> │ │ │ │ + ldr r2, [pc, #28] @ 4690cc <__cxa_atexit@plt+0x4529bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46909c <__cxa_atexit@plt+0x45298c> │ │ │ │ - b 4690b4 <__cxa_atexit@plt+0x4529a4> │ │ │ │ + beq 4690c4 <__cxa_atexit@plt+0x4529b4> │ │ │ │ + b 4690dc <__cxa_atexit@plt+0x4529cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #104, 16 @ 0x680000 │ │ │ │ + cmpeq ip, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - beq 4690ec <__cxa_atexit@plt+0x4529dc> │ │ │ │ + beq 469114 <__cxa_atexit@plt+0x452a04> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46910c <__cxa_atexit@plt+0x4529fc> │ │ │ │ - ldr r6, [pc, #168] @ 46917c <__cxa_atexit@plt+0x452a6c> │ │ │ │ + bne 469134 <__cxa_atexit@plt+0x452a24> │ │ │ │ + ldr r6, [pc, #168] @ 4691a4 <__cxa_atexit@plt+0x452a94> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46915c <__cxa_atexit@plt+0x452a4c> │ │ │ │ + beq 469184 <__cxa_atexit@plt+0x452a74> │ │ │ │ mov r6, r9 │ │ │ │ - b 469198 <__cxa_atexit@plt+0x452a88> │ │ │ │ - ldr r6, [pc, #132] @ 469178 <__cxa_atexit@plt+0x452a68> │ │ │ │ + b 4691c0 <__cxa_atexit@plt+0x452ab0> │ │ │ │ + ldr r6, [pc, #132] @ 4691a0 <__cxa_atexit@plt+0x452a90> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46915c <__cxa_atexit@plt+0x452a4c> │ │ │ │ + beq 469184 <__cxa_atexit@plt+0x452a74> │ │ │ │ mov r6, r9 │ │ │ │ - b 4692f0 <__cxa_atexit@plt+0x452be0> │ │ │ │ - ldr r6, [pc, #96] @ 469174 <__cxa_atexit@plt+0x452a64> │ │ │ │ + b 469318 <__cxa_atexit@plt+0x452c08> │ │ │ │ + ldr r6, [pc, #96] @ 46919c <__cxa_atexit@plt+0x452a8c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46915c <__cxa_atexit@plt+0x452a4c> │ │ │ │ + beq 469184 <__cxa_atexit@plt+0x452a74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469168 <__cxa_atexit@plt+0x452a58> │ │ │ │ - ldr r3, [pc, #68] @ 469180 <__cxa_atexit@plt+0x452a70> │ │ │ │ + bcc 469190 <__cxa_atexit@plt+0x452a80> │ │ │ │ + ldr r3, [pc, #68] @ 4691a8 <__cxa_atexit@plt+0x452a98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 469184 <__cxa_atexit@plt+0x452a74> │ │ │ │ + ldr r2, [pc, #64] @ 4691ac <__cxa_atexit@plt+0x452a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #60] @ 469188 <__cxa_atexit@plt+0x452a78> │ │ │ │ + ldr r8, [pc, #60] @ 4691b0 <__cxa_atexit@plt+0x452aa0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - teqeq ip, #11599872 @ 0xb10000 │ │ │ │ - cmpeq ip, #96, 14 @ 0x1800000 │ │ │ │ + teqeq ip, #2244608 @ 0x224000 │ │ │ │ + cmpeq ip, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4691fc <__cxa_atexit@plt+0x452aec> │ │ │ │ - ldr r6, [pc, #280] @ 4692c8 <__cxa_atexit@plt+0x452bb8> │ │ │ │ + bne 469224 <__cxa_atexit@plt+0x452b14> │ │ │ │ + ldr r6, [pc, #280] @ 4692f0 <__cxa_atexit@plt+0x452be0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46928c <__cxa_atexit@plt+0x452b7c> │ │ │ │ + beq 4692b4 <__cxa_atexit@plt+0x452ba4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4692b0 <__cxa_atexit@plt+0x452ba0> │ │ │ │ - ldr r3, [pc, #256] @ 4692d8 <__cxa_atexit@plt+0x452bc8> │ │ │ │ + bcc 4692d8 <__cxa_atexit@plt+0x452bc8> │ │ │ │ + ldr r3, [pc, #256] @ 469300 <__cxa_atexit@plt+0x452bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ 4692dc <__cxa_atexit@plt+0x452bcc> │ │ │ │ + ldr r2, [pc, #252] @ 469304 <__cxa_atexit@plt+0x452bf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #248] @ 4692e0 <__cxa_atexit@plt+0x452bd0> │ │ │ │ + ldr r8, [pc, #248] @ 469308 <__cxa_atexit@plt+0x452bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r7, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #160] @ 4692bc <__cxa_atexit@plt+0x452bac> │ │ │ │ + ldr r3, [pc, #160] @ 4692e4 <__cxa_atexit@plt+0x452bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 469220 <__cxa_atexit@plt+0x452b10> │ │ │ │ + bne 469248 <__cxa_atexit@plt+0x452b38> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #132] @ 4692c0 <__cxa_atexit@plt+0x452bb0> │ │ │ │ + ldr r3, [pc, #132] @ 4692e8 <__cxa_atexit@plt+0x452bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 46924c <__cxa_atexit@plt+0x452b3c> │ │ │ │ + bne 469274 <__cxa_atexit@plt+0x452b64> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469298 <__cxa_atexit@plt+0x452b88> │ │ │ │ - ldr r3, [pc, #100] @ 4692cc <__cxa_atexit@plt+0x452bbc> │ │ │ │ + bcc 4692c0 <__cxa_atexit@plt+0x452bb0> │ │ │ │ + ldr r3, [pc, #100] @ 4692f4 <__cxa_atexit@plt+0x452be4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 4692d0 <__cxa_atexit@plt+0x452bc0> │ │ │ │ + ldr r2, [pc, #96] @ 4692f8 <__cxa_atexit@plt+0x452be8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #84] @ 4692d4 <__cxa_atexit@plt+0x452bc4> │ │ │ │ + ldr r3, [pc, #84] @ 4692fc <__cxa_atexit@plt+0x452bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4692c4 <__cxa_atexit@plt+0x452bb4> │ │ │ │ + ldr r7, [pc, #36] @ 4692ec <__cxa_atexit@plt+0x452bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #40, 14 @ 0xa00000 │ │ │ │ - cmneq pc, #132, 24 @ 0x8400 │ │ │ │ - cmpeq ip, #16, 12 @ 0x1000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #0, 14 │ │ │ │ + cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq ip, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ - cmpeq ip, #16, 12 @ 0x1000000 │ │ │ │ - cmneq pc, #84, 16 @ 0x540000 │ │ │ │ + cmpeq ip, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq pc, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - teqeq ip, #1376256 @ 0x150000 │ │ │ │ - cmpeq ip, #24, 12 @ 0x1800000 │ │ │ │ + teqeq ip, #15532032 @ 0xed0000 │ │ │ │ + cmpeq ip, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ - bne 469334 <__cxa_atexit@plt+0x452c24> │ │ │ │ - ldr r2, [pc, #80] @ 469354 <__cxa_atexit@plt+0x452c44> │ │ │ │ + bne 46935c <__cxa_atexit@plt+0x452c4c> │ │ │ │ + ldr r2, [pc, #80] @ 46937c <__cxa_atexit@plt+0x452c6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strb r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 469338 <__cxa_atexit@plt+0x452c28> │ │ │ │ + beq 469360 <__cxa_atexit@plt+0x452c50> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 469340 <__cxa_atexit@plt+0x452c30> │ │ │ │ + bne 469368 <__cxa_atexit@plt+0x452c58> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strb r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 469398 <__cxa_atexit@plt+0x452c88> │ │ │ │ - ldr r7, [pc, #16] @ 469358 <__cxa_atexit@plt+0x452c48> │ │ │ │ + b 4693c0 <__cxa_atexit@plt+0x452cb0> │ │ │ │ + ldr r7, [pc, #16] @ 469380 <__cxa_atexit@plt+0x452c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq pc, #72, 6 @ 0x20000001 │ │ │ │ - cmpeq ip, #160, 10 @ 0x28000000 │ │ │ │ + cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq ip, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 469380 <__cxa_atexit@plt+0x452c70> │ │ │ │ + bne 4693a8 <__cxa_atexit@plt+0x452c98> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 469398 <__cxa_atexit@plt+0x452c88> │ │ │ │ - ldr r7, [pc, #12] @ 469394 <__cxa_atexit@plt+0x452c84> │ │ │ │ + b 4693c0 <__cxa_atexit@plt+0x452cb0> │ │ │ │ + ldr r7, [pc, #12] @ 4693bc <__cxa_atexit@plt+0x452cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #8, 6 @ 0x20000000 │ │ │ │ + cmneq pc, #224, 4 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldrb r7, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4693fc <__cxa_atexit@plt+0x452cec> │ │ │ │ - ldr r6, [pc, #128] @ 469434 <__cxa_atexit@plt+0x452d24> │ │ │ │ + beq 469424 <__cxa_atexit@plt+0x452d14> │ │ │ │ + ldr r6, [pc, #128] @ 46945c <__cxa_atexit@plt+0x452d4c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46941c <__cxa_atexit@plt+0x452d0c> │ │ │ │ + beq 469444 <__cxa_atexit@plt+0x452d34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469428 <__cxa_atexit@plt+0x452d18> │ │ │ │ - ldr r3, [pc, #96] @ 46943c <__cxa_atexit@plt+0x452d2c> │ │ │ │ + bcc 469450 <__cxa_atexit@plt+0x452d40> │ │ │ │ + ldr r3, [pc, #96] @ 469464 <__cxa_atexit@plt+0x452d54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 469440 <__cxa_atexit@plt+0x452d30> │ │ │ │ + ldr r2, [pc, #92] @ 469468 <__cxa_atexit@plt+0x452d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #88] @ 469444 <__cxa_atexit@plt+0x452d34> │ │ │ │ + ldr r8, [pc, #88] @ 46946c <__cxa_atexit@plt+0x452d5c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r6, [pc, #52] @ 469438 <__cxa_atexit@plt+0x452d28> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r6, [pc, #52] @ 469460 <__cxa_atexit@plt+0x452d50> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46941c <__cxa_atexit@plt+0x452d0c> │ │ │ │ + beq 469444 <__cxa_atexit@plt+0x452d34> │ │ │ │ mov r6, r9 │ │ │ │ - b 469454 <__cxa_atexit@plt+0x452d44> │ │ │ │ + b 46947c <__cxa_atexit@plt+0x452d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - teqeq ip, #17825792 @ 0x1100000 │ │ │ │ - cmpeq ip, #180, 8 @ 0xb4000000 │ │ │ │ + teqeq ip, #244318208 @ 0xe900000 │ │ │ │ + cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4694b4 <__cxa_atexit@plt+0x452da4> │ │ │ │ - ldr r6, [pc, #172] @ 469518 <__cxa_atexit@plt+0x452e08> │ │ │ │ + bne 4694dc <__cxa_atexit@plt+0x452dcc> │ │ │ │ + ldr r6, [pc, #172] @ 469540 <__cxa_atexit@plt+0x452e30> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4694f4 <__cxa_atexit@plt+0x452de4> │ │ │ │ + beq 46951c <__cxa_atexit@plt+0x452e0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46950c <__cxa_atexit@plt+0x452dfc> │ │ │ │ - ldr r3, [pc, #148] @ 469528 <__cxa_atexit@plt+0x452e18> │ │ │ │ + bcc 469534 <__cxa_atexit@plt+0x452e24> │ │ │ │ + ldr r3, [pc, #148] @ 469550 <__cxa_atexit@plt+0x452e40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #144] @ 46952c <__cxa_atexit@plt+0x452e1c> │ │ │ │ + ldr r2, [pc, #144] @ 469554 <__cxa_atexit@plt+0x452e44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #140] @ 469530 <__cxa_atexit@plt+0x452e20> │ │ │ │ + ldr r8, [pc, #140] @ 469558 <__cxa_atexit@plt+0x452e48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469500 <__cxa_atexit@plt+0x452df0> │ │ │ │ - ldr r3, [pc, #80] @ 46951c <__cxa_atexit@plt+0x452e0c> │ │ │ │ + bcc 469528 <__cxa_atexit@plt+0x452e18> │ │ │ │ + ldr r3, [pc, #80] @ 469544 <__cxa_atexit@plt+0x452e34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 469520 <__cxa_atexit@plt+0x452e10> │ │ │ │ + ldr r2, [pc, #76] @ 469548 <__cxa_atexit@plt+0x452e38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r1, [pc, #64] @ 469524 <__cxa_atexit@plt+0x452e14> │ │ │ │ + ldr r1, [pc, #64] @ 46954c <__cxa_atexit@plt+0x452e3c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r9, {r2, r3} │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r1, #2 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - cmpeq ip, #56 @ 0x38 │ │ │ │ + cmpeq ip, #16 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ - teqeq ip, #373293056 @ 0x16400000 │ │ │ │ + teqeq ip, #51380224 @ 0x3100000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 46959c <__cxa_atexit@plt+0x452e8c> │ │ │ │ + ldr r3, [pc, #68] @ 4695c4 <__cxa_atexit@plt+0x452eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46955c <__cxa_atexit@plt+0x452e4c> │ │ │ │ + bne 469584 <__cxa_atexit@plt+0x452e74> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 4695a0 <__cxa_atexit@plt+0x452e90> │ │ │ │ + ldr r3, [pc, #40] @ 4695c8 <__cxa_atexit@plt+0x452eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 469588 <__cxa_atexit@plt+0x452e78> │ │ │ │ + bne 4695b0 <__cxa_atexit@plt+0x452ea0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 4695a4 <__cxa_atexit@plt+0x452e94> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 4695cc <__cxa_atexit@plt+0x452ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #236, 6 @ 0xb0000003 │ │ │ │ - cmneq pc, #72, 18 @ 0x120000 │ │ │ │ - cmneq pc, #0, 2 │ │ │ │ - cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq pc, #196, 6 @ 0x10000003 │ │ │ │ + cmneq pc, #32, 18 @ 0x80000 │ │ │ │ + cmneq pc, #216 @ 0xd8 │ │ │ │ + cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r7, [r6, #4]! │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 46965c <__cxa_atexit@plt+0x452f4c> │ │ │ │ + beq 469684 <__cxa_atexit@plt+0x452f74> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 46960c <__cxa_atexit@plt+0x452efc> │ │ │ │ + bne 469634 <__cxa_atexit@plt+0x452f24> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 46960c <__cxa_atexit@plt+0x452efc> │ │ │ │ - ldr r5, [pc, #184] @ 4696ac <__cxa_atexit@plt+0x452f9c> │ │ │ │ + bne 469634 <__cxa_atexit@plt+0x452f24> │ │ │ │ + ldr r5, [pc, #184] @ 4696d4 <__cxa_atexit@plt+0x452fc4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6] │ │ │ │ tst r7, #3 │ │ │ │ - beq 469688 <__cxa_atexit@plt+0x452f78> │ │ │ │ + beq 4696b0 <__cxa_atexit@plt+0x452fa0> │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b 4696c8 <__cxa_atexit@plt+0x452fb8> │ │ │ │ - ldr r6, [pc, #144] @ 4696a4 <__cxa_atexit@plt+0x452f94> │ │ │ │ + b 4696f0 <__cxa_atexit@plt+0x452fe0> │ │ │ │ + ldr r6, [pc, #144] @ 4696cc <__cxa_atexit@plt+0x452fbc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46967c <__cxa_atexit@plt+0x452f6c> │ │ │ │ + beq 4696a4 <__cxa_atexit@plt+0x452f94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469698 <__cxa_atexit@plt+0x452f88> │ │ │ │ - ldr r3, [pc, #116] @ 4696b0 <__cxa_atexit@plt+0x452fa0> │ │ │ │ + bcc 4696c0 <__cxa_atexit@plt+0x452fb0> │ │ │ │ + ldr r3, [pc, #116] @ 4696d8 <__cxa_atexit@plt+0x452fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 4696b4 <__cxa_atexit@plt+0x452fa4> │ │ │ │ + ldr r2, [pc, #112] @ 4696dc <__cxa_atexit@plt+0x452fcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #108] @ 4696b8 <__cxa_atexit@plt+0x452fa8> │ │ │ │ + ldr r8, [pc, #108] @ 4696e0 <__cxa_atexit@plt+0x452fd0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r6, [pc, #68] @ 4696a8 <__cxa_atexit@plt+0x452f98> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r6, [pc, #68] @ 4696d0 <__cxa_atexit@plt+0x452fc0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46967c <__cxa_atexit@plt+0x452f6c> │ │ │ │ + beq 4696a4 <__cxa_atexit@plt+0x452f94> │ │ │ │ mov r6, r9 │ │ │ │ - b 469850 <__cxa_atexit@plt+0x453140> │ │ │ │ + b 469878 <__cxa_atexit@plt+0x453168> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ - teqeq ip, #-1006632958 @ 0xc4000002 │ │ │ │ - cmpeq ip, #100, 4 @ 0x40000006 │ │ │ │ + teqeq ip, #-1996488704 @ 0x89000000 │ │ │ │ + cmpeq ip, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 469728 <__cxa_atexit@plt+0x453018> │ │ │ │ - ldr r6, [pc, #192] @ 4697a0 <__cxa_atexit@plt+0x453090> │ │ │ │ + bne 469750 <__cxa_atexit@plt+0x453040> │ │ │ │ + ldr r6, [pc, #192] @ 4697c8 <__cxa_atexit@plt+0x4530b8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46977c <__cxa_atexit@plt+0x45306c> │ │ │ │ + beq 4697a4 <__cxa_atexit@plt+0x453094> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469794 <__cxa_atexit@plt+0x453084> │ │ │ │ - ldr r3, [pc, #168] @ 4697b0 <__cxa_atexit@plt+0x4530a0> │ │ │ │ + bcc 4697bc <__cxa_atexit@plt+0x4530ac> │ │ │ │ + ldr r3, [pc, #168] @ 4697d8 <__cxa_atexit@plt+0x4530c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #164] @ 4697b4 <__cxa_atexit@plt+0x4530a4> │ │ │ │ + ldr r2, [pc, #164] @ 4697dc <__cxa_atexit@plt+0x4530cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #160] @ 4697b8 <__cxa_atexit@plt+0x4530a8> │ │ │ │ + ldr r8, [pc, #160] @ 4697e0 <__cxa_atexit@plt+0x4530d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469788 <__cxa_atexit@plt+0x453078> │ │ │ │ - ldr r3, [pc, #100] @ 4697a4 <__cxa_atexit@plt+0x453094> │ │ │ │ + bcc 4697b0 <__cxa_atexit@plt+0x4530a0> │ │ │ │ + ldr r3, [pc, #100] @ 4697cc <__cxa_atexit@plt+0x4530bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 4697a8 <__cxa_atexit@plt+0x453098> │ │ │ │ + ldr r2, [pc, #96] @ 4697d0 <__cxa_atexit@plt+0x4530c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 4697ac <__cxa_atexit@plt+0x45309c> │ │ │ │ + ldr r1, [pc, #92] @ 4697d4 <__cxa_atexit@plt+0x4530c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ sub r9, r6, #7 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ - teqeq ip, #1342177294 @ 0x5000000e │ │ │ │ - cmpeq ip, #100, 2 │ │ │ │ + teqeq ip, #-201326590 @ 0xf4000002 │ │ │ │ + cmpeq ip, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 46983c <__cxa_atexit@plt+0x45312c> │ │ │ │ + ldr r2, [pc, #108] @ 469864 <__cxa_atexit@plt+0x453154> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 469830 <__cxa_atexit@plt+0x453120> │ │ │ │ - ldr lr, [pc, #84] @ 469840 <__cxa_atexit@plt+0x453130> │ │ │ │ + beq 469858 <__cxa_atexit@plt+0x453148> │ │ │ │ + ldr lr, [pc, #84] @ 469868 <__cxa_atexit@plt+0x453158> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -1133630,97 +1133640,97 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r7 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ - cmpeq ip, #220 @ 0xdc │ │ │ │ + cmpeq ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4698b0 <__cxa_atexit@plt+0x4531a0> │ │ │ │ - ldr r6, [pc, #200] @ 469930 <__cxa_atexit@plt+0x453220> │ │ │ │ + bne 4698d8 <__cxa_atexit@plt+0x4531c8> │ │ │ │ + ldr r6, [pc, #200] @ 469958 <__cxa_atexit@plt+0x453248> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46990c <__cxa_atexit@plt+0x4531fc> │ │ │ │ + beq 469934 <__cxa_atexit@plt+0x453224> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469924 <__cxa_atexit@plt+0x453214> │ │ │ │ - ldr r3, [pc, #176] @ 469940 <__cxa_atexit@plt+0x453230> │ │ │ │ + bcc 46994c <__cxa_atexit@plt+0x45323c> │ │ │ │ + ldr r3, [pc, #176] @ 469968 <__cxa_atexit@plt+0x453258> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #172] @ 469944 <__cxa_atexit@plt+0x453234> │ │ │ │ + ldr r2, [pc, #172] @ 46996c <__cxa_atexit@plt+0x45325c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #168] @ 469948 <__cxa_atexit@plt+0x453238> │ │ │ │ + ldr r8, [pc, #168] @ 469970 <__cxa_atexit@plt+0x453260> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469918 <__cxa_atexit@plt+0x453208> │ │ │ │ - ldr r3, [pc, #108] @ 469934 <__cxa_atexit@plt+0x453224> │ │ │ │ + bcc 469940 <__cxa_atexit@plt+0x453230> │ │ │ │ + ldr r3, [pc, #108] @ 46995c <__cxa_atexit@plt+0x45324c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 469938 <__cxa_atexit@plt+0x453228> │ │ │ │ + ldr r2, [pc, #104] @ 469960 <__cxa_atexit@plt+0x453250> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 46993c <__cxa_atexit@plt+0x45322c> │ │ │ │ + ldr lr, [pc, #100] @ 469964 <__cxa_atexit@plt+0x453254> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldmdb r5, {r0, r8} │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ str r9, [r9, #28] │ │ │ │ sub r9, r6, #7 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff184 │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffff0c0 │ │ │ │ - teqeq ip, #1073741847 @ 0x40000017 │ │ │ │ - cmpeq ip, #212, 30 @ 0x350 │ │ │ │ + teqeq ip, #1342177283 @ 0x50000003 │ │ │ │ + cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 4699cc <__cxa_atexit@plt+0x4532bc> │ │ │ │ + ldr r2, [pc, #108] @ 4699f4 <__cxa_atexit@plt+0x4532e4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4699c0 <__cxa_atexit@plt+0x4532b0> │ │ │ │ - ldr lr, [pc, #84] @ 4699d0 <__cxa_atexit@plt+0x4532c0> │ │ │ │ + beq 4699e8 <__cxa_atexit@plt+0x4532d8> │ │ │ │ + ldr lr, [pc, #84] @ 4699f8 <__cxa_atexit@plt+0x4532e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -1133730,135 +1133740,135 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r7 │ │ │ │ - b 5a494c <__cxa_atexit@plt+0x58e23c> │ │ │ │ + b 5a4974 <__cxa_atexit@plt+0x58e264> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ - cmpeq ip, #8, 30 │ │ │ │ + cmpeq ip, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 469a1c <__cxa_atexit@plt+0x45330c> │ │ │ │ - ldr r3, [pc, #44] @ 469a28 <__cxa_atexit@plt+0x453318> │ │ │ │ + bcc 469a44 <__cxa_atexit@plt+0x453334> │ │ │ │ + ldr r3, [pc, #44] @ 469a50 <__cxa_atexit@plt+0x453340> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 469a2c <__cxa_atexit@plt+0x45331c> │ │ │ │ + ldr r2, [pc, #40] @ 469a54 <__cxa_atexit@plt+0x453344> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #36] @ 469a30 <__cxa_atexit@plt+0x453320> │ │ │ │ + ldr r8, [pc, #36] @ 469a58 <__cxa_atexit@plt+0x453348> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ - teqpeq fp, #964 @ p-variant is OBSOLETE @ 0x3c4 │ │ │ │ - cmpeq ip, #140, 28 @ 0x8c0 │ │ │ │ + teqeq ip, #201 @ 0xc9 │ │ │ │ + cmpeq ip, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 469ae4 <__cxa_atexit@plt+0x4533d4> │ │ │ │ - ldr r0, [pc, #172] @ 469b08 <__cxa_atexit@plt+0x4533f8> │ │ │ │ + bcc 469b0c <__cxa_atexit@plt+0x4533fc> │ │ │ │ + ldr r0, [pc, #172] @ 469b30 <__cxa_atexit@plt+0x453420> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #164] @ 469b0c <__cxa_atexit@plt+0x4533fc> │ │ │ │ + ldr r1, [pc, #164] @ 469b34 <__cxa_atexit@plt+0x453424> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ sub r1, r6, #2 │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #124] @ 469b10 <__cxa_atexit@plt+0x453400> │ │ │ │ + ldr r1, [pc, #124] @ 469b38 <__cxa_atexit@plt+0x453428> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r1, [pc, #112] @ 469b14 <__cxa_atexit@plt+0x453404> │ │ │ │ + ldr r1, [pc, #112] @ 469b3c <__cxa_atexit@plt+0x45342c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r1, r6, #11 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 469af0 <__cxa_atexit@plt+0x4533e0> │ │ │ │ - ldr r1, [pc, #76] @ 469b1c <__cxa_atexit@plt+0x45340c> │ │ │ │ + bhi 469b18 <__cxa_atexit@plt+0x453408> │ │ │ │ + ldr r1, [pc, #76] @ 469b44 <__cxa_atexit@plt+0x453434> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8, lr} │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #32] @ 469b18 <__cxa_atexit@plt+0x453408> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #32] @ 469b40 <__cxa_atexit@plt+0x453430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmda r5, {r0, r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffef14 │ │ │ │ - cmneq pc, #196 @ 0xc4 │ │ │ │ - cmneq pc, #160 @ 0xa0 │ │ │ │ - cmneq pc, #148 @ 0x94 │ │ │ │ - cmpeq ip, #120, 20 @ 0x78000 │ │ │ │ + cmneq pc, #156 @ 0x9c │ │ │ │ + cmneq pc, #120 @ 0x78 │ │ │ │ + cmneq pc, #108 @ 0x6c │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xffffa0a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 469b64 <__cxa_atexit@plt+0x453454> │ │ │ │ - ldr r7, [pc, #52] @ 469b78 <__cxa_atexit@plt+0x453468> │ │ │ │ + bhi 469b8c <__cxa_atexit@plt+0x45347c> │ │ │ │ + ldr r7, [pc, #52] @ 469ba0 <__cxa_atexit@plt+0x453490> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 469b58 <__cxa_atexit@plt+0x453448> │ │ │ │ + beq 469b80 <__cxa_atexit@plt+0x453470> │ │ │ │ mov r7, r8 │ │ │ │ - b 469b88 <__cxa_atexit@plt+0x453478> │ │ │ │ + b 469bb0 <__cxa_atexit@plt+0x4534a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 469b7c <__cxa_atexit@plt+0x45346c> │ │ │ │ + ldr r7, [pc, #16] @ 469ba4 <__cxa_atexit@plt+0x453494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #228, 26 @ 0x3900 │ │ │ │ + cmpeq ip, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 469ca0 <__cxa_atexit@plt+0x453590> │ │ │ │ + bcc 469cc8 <__cxa_atexit@plt+0x4535b8> │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r4, [r7, #63] @ 0x3f │ │ │ │ str r2, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r4, [r7, #27] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #31] │ │ │ │ @@ -1133874,27 +1133884,27 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r4, [r7, #55] @ 0x37 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ - ldr r8, [pc, #172] @ 469cb0 <__cxa_atexit@plt+0x4535a0> │ │ │ │ + ldr r8, [pc, #172] @ 469cd8 <__cxa_atexit@plt+0x4535c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r8, r8, #1 │ │ │ │ - ldr r9, [pc, #164] @ 469cb4 <__cxa_atexit@plt+0x4535a4> │ │ │ │ + ldr r9, [pc, #164] @ 469cdc <__cxa_atexit@plt+0x4535cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #72] @ 0x48 │ │ │ │ sub r0, r6, #75 @ 0x4b │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #148] @ 469cb8 <__cxa_atexit@plt+0x4535a8> │ │ │ │ + ldr r0, [pc, #148] @ 469ce0 <__cxa_atexit@plt+0x4535d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #136] @ 469cbc <__cxa_atexit@plt+0x4535ac> │ │ │ │ + ldr r0, [pc, #136] @ 469ce4 <__cxa_atexit@plt+0x4535d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r4, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, r7, r8} │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -1133918,382 +1133928,382 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r4, #80 @ 0x50 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #84, 26 @ 0x1500 │ │ │ │ - cmneq pc, #252, 26 @ 0x3f00 │ │ │ │ - cmneq pc, #0, 28 │ │ │ │ - cmneq pc, #8, 30 │ │ │ │ - cmpeq ip, #180, 24 @ 0xb400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #44, 26 @ 0xb00 │ │ │ │ + cmneq pc, #212, 26 @ 0x3500 │ │ │ │ + cmneq pc, #216, 26 @ 0x3600 │ │ │ │ + cmneq pc, #224, 28 @ 0xe00 │ │ │ │ + cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 469d28 <__cxa_atexit@plt+0x453618> │ │ │ │ + bhi 469d50 <__cxa_atexit@plt+0x453640> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 469d20 <__cxa_atexit@plt+0x453610> │ │ │ │ - ldr r3, [pc, #60] @ 469d30 <__cxa_atexit@plt+0x453620> │ │ │ │ + beq 469d48 <__cxa_atexit@plt+0x453638> │ │ │ │ + ldr r3, [pc, #60] @ 469d58 <__cxa_atexit@plt+0x453648> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 469d34 <__cxa_atexit@plt+0x453624> │ │ │ │ + ldr r7, [pc, #56] @ 469d5c <__cxa_atexit@plt+0x45364c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 469d38 <__cxa_atexit@plt+0x453628> │ │ │ │ + ldr r2, [pc, #52] @ 469d60 <__cxa_atexit@plt+0x453650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 469d3c <__cxa_atexit@plt+0x45362c> │ │ │ │ + ldr r0, [pc, #36] @ 469d64 <__cxa_atexit@plt+0x453654> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #128, 24 @ 0x8000 │ │ │ │ - cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ + cmpeq ip, #88, 24 @ 0x5800 │ │ │ │ + cmneq pc, #52, 24 @ 0x3400 │ │ │ │ + cmpeq ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 469d7c <__cxa_atexit@plt+0x45366c> │ │ │ │ + bcc 469da4 <__cxa_atexit@plt+0x453694> │ │ │ │ mov r2, #10 │ │ │ │ strb r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #28] @ 469d88 <__cxa_atexit@plt+0x453678> │ │ │ │ + ldr r2, [pc, #28] @ 469db0 <__cxa_atexit@plt+0x4536a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #224, 26 @ 0x3800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 469da4 <__cxa_atexit@plt+0x453694> │ │ │ │ + ldr r8, [pc, #4] @ 469dcc <__cxa_atexit@plt+0x4536bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - cmpeq ip, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq ip, #228, 20 @ 0xe4000 │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + cmpeq ip, #200, 22 @ 0x32000 │ │ │ │ + cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 469dec <__cxa_atexit@plt+0x4536dc> │ │ │ │ - ldr r2, [pc, #44] @ 469df4 <__cxa_atexit@plt+0x4536e4> │ │ │ │ + bhi 469e14 <__cxa_atexit@plt+0x453704> │ │ │ │ + ldr r2, [pc, #44] @ 469e1c <__cxa_atexit@plt+0x45370c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 469de0 <__cxa_atexit@plt+0x4536d0> │ │ │ │ + beq 469e08 <__cxa_atexit@plt+0x4536f8> │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ - b 4a105c <__cxa_atexit@plt+0x48a94c> │ │ │ │ + b 4a1084 <__cxa_atexit@plt+0x48a974> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #148, 20 @ 0x94000 │ │ │ │ + cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4a105c <__cxa_atexit@plt+0x48a94c> │ │ │ │ - cmpeq ip, #48, 20 @ 0x30000 │ │ │ │ + b 4a1084 <__cxa_atexit@plt+0x48a974> │ │ │ │ + cmpeq ip, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #56] @ 469e68 <__cxa_atexit@plt+0x453758> │ │ │ │ + ldrls r1, [pc, #56] @ 469e90 <__cxa_atexit@plt+0x453780> │ │ │ │ addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #52] @ 469e6c <__cxa_atexit@plt+0x45375c> │ │ │ │ + ldrls r2, [pc, #52] @ 469e94 <__cxa_atexit@plt+0x453784> │ │ │ │ addls r2, pc, r2 │ │ │ │ strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #44] @ 469e70 <__cxa_atexit@plt+0x453760> │ │ │ │ + ldrls r0, [pc, #44] @ 469e98 <__cxa_atexit@plt+0x453788> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrbls r7, [r7, #8] │ │ │ │ strls r0, [r5, #-8] │ │ │ │ strls r1, [r5, #-16] │ │ │ │ strbls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #24] @ 469e74 <__cxa_atexit@plt+0x453764> │ │ │ │ + ldrls r0, [pc, #24] @ 469e9c <__cxa_atexit@plt+0x45378c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #16, 20 @ 0x10000 │ │ │ │ - cmneq pc, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq ip, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq ip, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq pc, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq ip, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 469eb4 <__cxa_atexit@plt+0x4537a4> │ │ │ │ + bcc 469edc <__cxa_atexit@plt+0x4537cc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 469ec0 <__cxa_atexit@plt+0x4537b0> │ │ │ │ + ldr r1, [pc, #28] @ 469ee8 <__cxa_atexit@plt+0x4537d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ strb r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #168, 24 @ 0xa800 │ │ │ │ - cmpeq ip, #212, 18 @ 0x350000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #128, 24 @ 0x8000 │ │ │ │ + cmpeq ip, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 469f34 <__cxa_atexit@plt+0x453824> │ │ │ │ + bhi 469f5c <__cxa_atexit@plt+0x45384c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 469f40 <__cxa_atexit@plt+0x453830> │ │ │ │ - ldr r2, [pc, #88] @ 469f50 <__cxa_atexit@plt+0x453840> │ │ │ │ + bcc 469f68 <__cxa_atexit@plt+0x453858> │ │ │ │ + ldr r2, [pc, #88] @ 469f78 <__cxa_atexit@plt+0x453868> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 469f54 <__cxa_atexit@plt+0x453844> │ │ │ │ + ldr r1, [pc, #84] @ 469f7c <__cxa_atexit@plt+0x45386c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #80] @ 469f58 <__cxa_atexit@plt+0x453848> │ │ │ │ + ldr r8, [pc, #80] @ 469f80 <__cxa_atexit@plt+0x453870> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ 469f5c <__cxa_atexit@plt+0x45384c> │ │ │ │ + ldr r0, [pc, #72] @ 469f84 <__cxa_atexit@plt+0x453874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - teqpeq fp, #9216 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ - cmneq pc, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq ip, #224, 16 @ 0xe00000 │ │ │ │ + teqpeq fp, #230400 @ p-variant is OBSOLETE @ 0x38400 │ │ │ │ + cmneq pc, #212, 18 @ 0x350000 │ │ │ │ + cmpeq ip, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 469f94 <__cxa_atexit@plt+0x453884> │ │ │ │ + ldr r2, [pc, #28] @ 469fbc <__cxa_atexit@plt+0x4538ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 469f8c <__cxa_atexit@plt+0x45387c> │ │ │ │ - b 469fa4 <__cxa_atexit@plt+0x453894> │ │ │ │ + beq 469fb4 <__cxa_atexit@plt+0x4538a4> │ │ │ │ + b 469fcc <__cxa_atexit@plt+0x4538bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq ip, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a070 <__cxa_atexit@plt+0x453960> │ │ │ │ - ldr r1, [pc, #200] @ 46a088 <__cxa_atexit@plt+0x453978> │ │ │ │ + bcc 46a098 <__cxa_atexit@plt+0x453988> │ │ │ │ + ldr r1, [pc, #200] @ 46a0b0 <__cxa_atexit@plt+0x4539a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 46a08c <__cxa_atexit@plt+0x45397c> │ │ │ │ + ldr r0, [pc, #196] @ 46a0b4 <__cxa_atexit@plt+0x4539a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r7, #4]! │ │ │ │ strb r1, [r7, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46a024 <__cxa_atexit@plt+0x453914> │ │ │ │ + beq 46a04c <__cxa_atexit@plt+0x45393c> │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a07c <__cxa_atexit@plt+0x45396c> │ │ │ │ - ldr r2, [pc, #168] @ 46a0a0 <__cxa_atexit@plt+0x453990> │ │ │ │ + bcc 46a0a4 <__cxa_atexit@plt+0x453994> │ │ │ │ + ldr r2, [pc, #168] @ 46a0c8 <__cxa_atexit@plt+0x4539b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #156] @ 46a0a4 <__cxa_atexit@plt+0x453994> │ │ │ │ + ldr lr, [pc, #156] @ 46a0cc <__cxa_atexit@plt+0x4539bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #88] @ 46a090 <__cxa_atexit@plt+0x453980> │ │ │ │ + ldrls r1, [pc, #88] @ 46a0b8 <__cxa_atexit@plt+0x4539a8> │ │ │ │ addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #84] @ 46a094 <__cxa_atexit@plt+0x453984> │ │ │ │ + ldrls r2, [pc, #84] @ 46a0bc <__cxa_atexit@plt+0x4539ac> │ │ │ │ addls r2, pc, r2 │ │ │ │ strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #76] @ 46a098 <__cxa_atexit@plt+0x453988> │ │ │ │ + ldrls r0, [pc, #76] @ 46a0c0 <__cxa_atexit@plt+0x4539b0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrbls r7, [r7, #8] │ │ │ │ strls r0, [r5, #-8] │ │ │ │ strls r1, [r5, #-16] │ │ │ │ strbls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #56] @ 46a09c <__cxa_atexit@plt+0x45398c> │ │ │ │ + ldrls r0, [pc, #56] @ 46a0c4 <__cxa_atexit@plt+0x4539b4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmpeq ip, #8, 16 @ 0x80000 │ │ │ │ - cmneq pc, #196, 16 @ 0xc40000 │ │ │ │ - cmpeq ip, #228, 14 @ 0x3900000 │ │ │ │ - cmneq pc, #76, 18 @ 0x130000 │ │ │ │ - cmneq pc, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq ip, #224, 14 @ 0x3800000 │ │ │ │ + cmneq pc, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq pc, #36, 18 @ 0x90000 │ │ │ │ + cmneq pc, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a0f8 <__cxa_atexit@plt+0x4539e8> │ │ │ │ - ldr r2, [pc, #56] @ 46a104 <__cxa_atexit@plt+0x4539f4> │ │ │ │ + bcc 46a120 <__cxa_atexit@plt+0x453a10> │ │ │ │ + ldr r2, [pc, #56] @ 46a12c <__cxa_atexit@plt+0x453a1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #44] @ 46a108 <__cxa_atexit@plt+0x4539f8> │ │ │ │ + ldr lr, [pc, #44] @ 46a130 <__cxa_atexit@plt+0x453a20> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #120, 16 @ 0x780000 │ │ │ │ - cmneq pc, #244, 18 @ 0x3d0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #80, 16 @ 0x500000 │ │ │ │ + cmneq pc, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46a158 <__cxa_atexit@plt+0x453a48> │ │ │ │ - ldr r3, [pc, #60] @ 46a170 <__cxa_atexit@plt+0x453a60> │ │ │ │ + bcc 46a180 <__cxa_atexit@plt+0x453a70> │ │ │ │ + ldr r3, [pc, #60] @ 46a198 <__cxa_atexit@plt+0x453a88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 46a174 <__cxa_atexit@plt+0x453a64> │ │ │ │ + ldr r2, [pc, #56] @ 46a19c <__cxa_atexit@plt+0x453a8c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ 46a178 <__cxa_atexit@plt+0x453a68> │ │ │ │ + ldr r3, [pc, #44] @ 46a1a0 <__cxa_atexit@plt+0x453a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 46a17c <__cxa_atexit@plt+0x453a6c> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 46a1a4 <__cxa_atexit@plt+0x453a94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmpeq ip, #180, 16 @ 0xb40000 │ │ │ │ - cmneq pc, #136, 18 @ 0x220000 │ │ │ │ - cmpeq ip, #164, 16 @ 0xa40000 │ │ │ │ - cmpeq ip, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq ip, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq pc, #96, 18 @ 0x180000 │ │ │ │ + cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq ip, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46a1cc <__cxa_atexit@plt+0x453abc> │ │ │ │ - ldr r2, [pc, #56] @ 46a1e0 <__cxa_atexit@plt+0x453ad0> │ │ │ │ + bhi 46a1f4 <__cxa_atexit@plt+0x453ae4> │ │ │ │ + ldr r2, [pc, #56] @ 46a208 <__cxa_atexit@plt+0x453af8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #48] @ 46a1e4 <__cxa_atexit@plt+0x453ad4> │ │ │ │ + ldr r3, [pc, #48] @ 46a20c <__cxa_atexit@plt+0x453afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ 46a1e8 <__cxa_atexit@plt+0x453ad8> │ │ │ │ + ldr r3, [pc, #40] @ 46a210 <__cxa_atexit@plt+0x453b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 59f994 <__cxa_atexit@plt+0x589284> │ │ │ │ - ldr r7, [pc, #24] @ 46a1ec <__cxa_atexit@plt+0x453adc> │ │ │ │ + b 59f9bc <__cxa_atexit@plt+0x5892ac> │ │ │ │ + ldr r7, [pc, #24] @ 46a214 <__cxa_atexit@plt+0x453b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #252 @ 0xfc │ │ │ │ - cmneq pc, #164, 18 @ 0x290000 │ │ │ │ - cmneq pc, #156, 18 @ 0x270000 │ │ │ │ - cmpeq ip, #112, 16 @ 0x700000 │ │ │ │ + cmpeq ip, #212 @ 0xd4 │ │ │ │ + cmneq pc, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq pc, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq ip, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46a234 <__cxa_atexit@plt+0x453b24> │ │ │ │ - ldr r7, [pc, #52] @ 46a248 <__cxa_atexit@plt+0x453b38> │ │ │ │ + bhi 46a25c <__cxa_atexit@plt+0x453b4c> │ │ │ │ + ldr r7, [pc, #52] @ 46a270 <__cxa_atexit@plt+0x453b60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46a228 <__cxa_atexit@plt+0x453b18> │ │ │ │ + beq 46a250 <__cxa_atexit@plt+0x453b40> │ │ │ │ mov r7, r8 │ │ │ │ - b 46a258 <__cxa_atexit@plt+0x453b48> │ │ │ │ + b 46a280 <__cxa_atexit@plt+0x453b70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 46a24c <__cxa_atexit@plt+0x453b3c> │ │ │ │ + ldr r7, [pc, #16] @ 46a274 <__cxa_atexit@plt+0x453b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ + cmpeq ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a35c <__cxa_atexit@plt+0x453c4c> │ │ │ │ + bcc 46a384 <__cxa_atexit@plt+0x453c74> │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r7, #47] @ 0x2f │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r7, #51] @ 0x33 │ │ │ │ @@ -1134307,27 +1134317,27 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r4, [sp, #32] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ add r9, r7, #15 │ │ │ │ ldm r9, {r1, r2, r4, r8, r9} │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #160] @ 46a368 <__cxa_atexit@plt+0x453c58> │ │ │ │ + ldr fp, [pc, #160] @ 46a390 <__cxa_atexit@plt+0x453c80> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ add fp, fp, #2 │ │ │ │ - ldr ip, [pc, #152] @ 46a36c <__cxa_atexit@plt+0x453c5c> │ │ │ │ + ldr ip, [pc, #152] @ 46a394 <__cxa_atexit@plt+0x453c84> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r3, #72] @ 0x48 │ │ │ │ sub r0, r6, #75 @ 0x4b │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #136] @ 46a370 <__cxa_atexit@plt+0x453c60> │ │ │ │ + ldr r0, [pc, #136] @ 46a398 <__cxa_atexit@plt+0x453c88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #124] @ 46a374 <__cxa_atexit@plt+0x453c64> │ │ │ │ + ldr r0, [pc, #124] @ 46a39c <__cxa_atexit@plt+0x453c8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, fp} │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r4, r8, r9} │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ @@ -1134348,566 +1134358,566 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #124, 12 @ 0x7c00000 │ │ │ │ - cmneq pc, #56, 14 @ 0xe00000 │ │ │ │ - cmneq pc, #60, 14 @ 0xf00000 │ │ │ │ - cmneq pc, #68, 16 @ 0x440000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #84, 12 @ 0x5400000 │ │ │ │ + cmneq pc, #16, 14 @ 0x400000 │ │ │ │ + cmneq pc, #20, 14 @ 0x500000 │ │ │ │ + cmneq pc, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 46a390 <__cxa_atexit@plt+0x453c80> │ │ │ │ + ldr r8, [pc, #4] @ 46a3b8 <__cxa_atexit@plt+0x453ca8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ - cmpeq ip, #184, 10 @ 0x2e000000 │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + cmpeq ip, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a3fc <__cxa_atexit@plt+0x453cec> │ │ │ │ + bhi 46a424 <__cxa_atexit@plt+0x453d14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a3f4 <__cxa_atexit@plt+0x453ce4> │ │ │ │ - ldr r3, [pc, #60] @ 46a404 <__cxa_atexit@plt+0x453cf4> │ │ │ │ + beq 46a41c <__cxa_atexit@plt+0x453d0c> │ │ │ │ + ldr r3, [pc, #60] @ 46a42c <__cxa_atexit@plt+0x453d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a408 <__cxa_atexit@plt+0x453cf8> │ │ │ │ + ldr r7, [pc, #56] @ 46a430 <__cxa_atexit@plt+0x453d20> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a40c <__cxa_atexit@plt+0x453cfc> │ │ │ │ + ldr r2, [pc, #52] @ 46a434 <__cxa_atexit@plt+0x453d24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a410 <__cxa_atexit@plt+0x453d00> │ │ │ │ + ldr r0, [pc, #36] @ 46a438 <__cxa_atexit@plt+0x453d28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #132, 10 @ 0x21000000 │ │ │ │ - cmneq pc, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq ip, #92, 10 @ 0x17000000 │ │ │ │ + cmneq pc, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq ip, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a448 <__cxa_atexit@plt+0x453d38> │ │ │ │ - ldr r2, [pc, #28] @ 46a454 <__cxa_atexit@plt+0x453d44> │ │ │ │ + bcc 46a470 <__cxa_atexit@plt+0x453d60> │ │ │ │ + ldr r2, [pc, #28] @ 46a47c <__cxa_atexit@plt+0x453d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #244, 12 @ 0xf400000 │ │ │ │ - cmpeq ip, #8, 10 @ 0x2000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq ip, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a4c0 <__cxa_atexit@plt+0x453db0> │ │ │ │ + bhi 46a4e8 <__cxa_atexit@plt+0x453dd8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a4b8 <__cxa_atexit@plt+0x453da8> │ │ │ │ - ldr r3, [pc, #60] @ 46a4c8 <__cxa_atexit@plt+0x453db8> │ │ │ │ + beq 46a4e0 <__cxa_atexit@plt+0x453dd0> │ │ │ │ + ldr r3, [pc, #60] @ 46a4f0 <__cxa_atexit@plt+0x453de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a4cc <__cxa_atexit@plt+0x453dbc> │ │ │ │ + ldr r7, [pc, #56] @ 46a4f4 <__cxa_atexit@plt+0x453de4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a4d0 <__cxa_atexit@plt+0x453dc0> │ │ │ │ + ldr r2, [pc, #52] @ 46a4f8 <__cxa_atexit@plt+0x453de8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a4d4 <__cxa_atexit@plt+0x453dc4> │ │ │ │ + ldr r0, [pc, #36] @ 46a4fc <__cxa_atexit@plt+0x453dec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #212, 8 @ 0xd4000000 │ │ │ │ - cmneq pc, #196, 8 @ 0xc4000000 │ │ │ │ - cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq ip, #172, 8 @ 0xac000000 │ │ │ │ + cmneq pc, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a50c <__cxa_atexit@plt+0x453dfc> │ │ │ │ - ldr r2, [pc, #28] @ 46a518 <__cxa_atexit@plt+0x453e08> │ │ │ │ + bcc 46a534 <__cxa_atexit@plt+0x453e24> │ │ │ │ + ldr r2, [pc, #28] @ 46a540 <__cxa_atexit@plt+0x453e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #48, 12 @ 0x3000000 │ │ │ │ - cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #8, 12 @ 0x800000 │ │ │ │ + cmpeq ip, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a584 <__cxa_atexit@plt+0x453e74> │ │ │ │ + bhi 46a5ac <__cxa_atexit@plt+0x453e9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a57c <__cxa_atexit@plt+0x453e6c> │ │ │ │ - ldr r3, [pc, #60] @ 46a58c <__cxa_atexit@plt+0x453e7c> │ │ │ │ + beq 46a5a4 <__cxa_atexit@plt+0x453e94> │ │ │ │ + ldr r3, [pc, #60] @ 46a5b4 <__cxa_atexit@plt+0x453ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a590 <__cxa_atexit@plt+0x453e80> │ │ │ │ + ldr r7, [pc, #56] @ 46a5b8 <__cxa_atexit@plt+0x453ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a594 <__cxa_atexit@plt+0x453e84> │ │ │ │ + ldr r2, [pc, #52] @ 46a5bc <__cxa_atexit@plt+0x453eac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a598 <__cxa_atexit@plt+0x453e88> │ │ │ │ + ldr r0, [pc, #36] @ 46a5c0 <__cxa_atexit@plt+0x453eb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #88, 8 @ 0x58000000 │ │ │ │ - cmneq pc, #0, 8 │ │ │ │ - cmpeq ip, #60, 8 @ 0x3c000000 │ │ │ │ + cmpeq ip, #48, 8 @ 0x30000000 │ │ │ │ + cmneq pc, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq ip, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a5d0 <__cxa_atexit@plt+0x453ec0> │ │ │ │ - ldr r2, [pc, #28] @ 46a5dc <__cxa_atexit@plt+0x453ecc> │ │ │ │ + bcc 46a5f8 <__cxa_atexit@plt+0x453ee8> │ │ │ │ + ldr r2, [pc, #28] @ 46a604 <__cxa_atexit@plt+0x453ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #108, 10 @ 0x1b000000 │ │ │ │ - cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq ip, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a648 <__cxa_atexit@plt+0x453f38> │ │ │ │ + bhi 46a670 <__cxa_atexit@plt+0x453f60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a640 <__cxa_atexit@plt+0x453f30> │ │ │ │ - ldr r3, [pc, #60] @ 46a650 <__cxa_atexit@plt+0x453f40> │ │ │ │ + beq 46a668 <__cxa_atexit@plt+0x453f58> │ │ │ │ + ldr r3, [pc, #60] @ 46a678 <__cxa_atexit@plt+0x453f68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a654 <__cxa_atexit@plt+0x453f44> │ │ │ │ + ldr r7, [pc, #56] @ 46a67c <__cxa_atexit@plt+0x453f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a658 <__cxa_atexit@plt+0x453f48> │ │ │ │ + ldr r2, [pc, #52] @ 46a680 <__cxa_atexit@plt+0x453f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a65c <__cxa_atexit@plt+0x453f4c> │ │ │ │ + ldr r0, [pc, #36] @ 46a684 <__cxa_atexit@plt+0x453f74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #0, 8 │ │ │ │ - cmneq pc, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq ip, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq ip, #216, 6 @ 0x60000003 │ │ │ │ + cmneq pc, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq ip, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a694 <__cxa_atexit@plt+0x453f84> │ │ │ │ - ldr r2, [pc, #28] @ 46a6a0 <__cxa_atexit@plt+0x453f90> │ │ │ │ + bcc 46a6bc <__cxa_atexit@plt+0x453fac> │ │ │ │ + ldr r2, [pc, #28] @ 46a6c8 <__cxa_atexit@plt+0x453fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #168, 8 @ 0xa8000000 │ │ │ │ - cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq ip, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a70c <__cxa_atexit@plt+0x453ffc> │ │ │ │ + bhi 46a734 <__cxa_atexit@plt+0x454024> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a704 <__cxa_atexit@plt+0x453ff4> │ │ │ │ - ldr r3, [pc, #60] @ 46a714 <__cxa_atexit@plt+0x454004> │ │ │ │ + beq 46a72c <__cxa_atexit@plt+0x45401c> │ │ │ │ + ldr r3, [pc, #60] @ 46a73c <__cxa_atexit@plt+0x45402c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a718 <__cxa_atexit@plt+0x454008> │ │ │ │ + ldr r7, [pc, #56] @ 46a740 <__cxa_atexit@plt+0x454030> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a71c <__cxa_atexit@plt+0x45400c> │ │ │ │ + ldr r2, [pc, #52] @ 46a744 <__cxa_atexit@plt+0x454034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a720 <__cxa_atexit@plt+0x454010> │ │ │ │ + ldr r0, [pc, #36] @ 46a748 <__cxa_atexit@plt+0x454038> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ - cmneq pc, #120, 4 @ 0x80000007 │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq ip, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq pc, #80, 4 │ │ │ │ + cmpeq ip, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a758 <__cxa_atexit@plt+0x454048> │ │ │ │ - ldr r2, [pc, #28] @ 46a764 <__cxa_atexit@plt+0x454054> │ │ │ │ + bcc 46a780 <__cxa_atexit@plt+0x454070> │ │ │ │ + ldr r2, [pc, #28] @ 46a78c <__cxa_atexit@plt+0x45407c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #228, 6 @ 0x90000003 │ │ │ │ - cmpeq ip, #12, 6 @ 0x30000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq ip, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a7d0 <__cxa_atexit@plt+0x4540c0> │ │ │ │ + bhi 46a7f8 <__cxa_atexit@plt+0x4540e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a7c8 <__cxa_atexit@plt+0x4540b8> │ │ │ │ - ldr r3, [pc, #60] @ 46a7d8 <__cxa_atexit@plt+0x4540c8> │ │ │ │ + beq 46a7f0 <__cxa_atexit@plt+0x4540e0> │ │ │ │ + ldr r3, [pc, #60] @ 46a800 <__cxa_atexit@plt+0x4540f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a7dc <__cxa_atexit@plt+0x4540cc> │ │ │ │ + ldr r7, [pc, #56] @ 46a804 <__cxa_atexit@plt+0x4540f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a7e0 <__cxa_atexit@plt+0x4540d0> │ │ │ │ + ldr r2, [pc, #52] @ 46a808 <__cxa_atexit@plt+0x4540f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a7e4 <__cxa_atexit@plt+0x4540d4> │ │ │ │ + ldr r0, [pc, #36] @ 46a80c <__cxa_atexit@plt+0x4540fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #216, 4 @ 0x8000000d │ │ │ │ - cmneq pc, #180, 2 @ 0x2d │ │ │ │ - cmpeq ip, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq ip, #176, 4 │ │ │ │ + cmneq pc, #140, 2 @ 0x23 │ │ │ │ + cmpeq ip, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a81c <__cxa_atexit@plt+0x45410c> │ │ │ │ - ldr r2, [pc, #28] @ 46a828 <__cxa_atexit@plt+0x454118> │ │ │ │ + bcc 46a844 <__cxa_atexit@plt+0x454134> │ │ │ │ + ldr r2, [pc, #28] @ 46a850 <__cxa_atexit@plt+0x454140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ - cmpeq ip, #248, 4 @ 0x8000000f │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq ip, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a87c <__cxa_atexit@plt+0x45416c> │ │ │ │ + bhi 46a8a4 <__cxa_atexit@plt+0x454194> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a874 <__cxa_atexit@plt+0x454164> │ │ │ │ - ldr r3, [pc, #36] @ 46a884 <__cxa_atexit@plt+0x454174> │ │ │ │ + beq 46a89c <__cxa_atexit@plt+0x45418c> │ │ │ │ + ldr r3, [pc, #36] @ 46a8ac <__cxa_atexit@plt+0x45419c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #42 @ 0x2a │ │ │ │ - b 4cbeec <__cxa_atexit@plt+0x4b57dc> │ │ │ │ + b 4cbf14 <__cxa_atexit@plt+0x4b5804> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #0, 2 │ │ │ │ - cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ + cmneq pc, #216 @ 0xd8 │ │ │ │ + cmpeq ip, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a8f0 <__cxa_atexit@plt+0x4541e0> │ │ │ │ + bhi 46a918 <__cxa_atexit@plt+0x454208> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a8e8 <__cxa_atexit@plt+0x4541d8> │ │ │ │ - ldr r3, [pc, #60] @ 46a8f8 <__cxa_atexit@plt+0x4541e8> │ │ │ │ + beq 46a910 <__cxa_atexit@plt+0x454200> │ │ │ │ + ldr r3, [pc, #60] @ 46a920 <__cxa_atexit@plt+0x454210> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a8fc <__cxa_atexit@plt+0x4541ec> │ │ │ │ + ldr r7, [pc, #56] @ 46a924 <__cxa_atexit@plt+0x454214> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a900 <__cxa_atexit@plt+0x4541f0> │ │ │ │ + ldr r2, [pc, #52] @ 46a928 <__cxa_atexit@plt+0x454218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a904 <__cxa_atexit@plt+0x4541f4> │ │ │ │ + ldr r0, [pc, #36] @ 46a92c <__cxa_atexit@plt+0x45421c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #244, 2 @ 0x3d │ │ │ │ - cmneq pc, #148 @ 0x94 │ │ │ │ - cmpeq ip, #216, 2 @ 0x36 │ │ │ │ + cmpeq ip, #204, 2 @ 0x33 │ │ │ │ + cmneq pc, #108 @ 0x6c │ │ │ │ + cmpeq ip, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a93c <__cxa_atexit@plt+0x45422c> │ │ │ │ - ldr r2, [pc, #28] @ 46a948 <__cxa_atexit@plt+0x454238> │ │ │ │ + bcc 46a964 <__cxa_atexit@plt+0x454254> │ │ │ │ + ldr r2, [pc, #28] @ 46a970 <__cxa_atexit@plt+0x454260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #0, 4 │ │ │ │ - cmpeq ip, #20, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #216, 2 @ 0x36 │ │ │ │ + cmpeq ip, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 46a9b4 <__cxa_atexit@plt+0x4542a4> │ │ │ │ + bhi 46a9dc <__cxa_atexit@plt+0x4542cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46a9ac <__cxa_atexit@plt+0x45429c> │ │ │ │ - ldr r3, [pc, #60] @ 46a9bc <__cxa_atexit@plt+0x4542ac> │ │ │ │ + beq 46a9d4 <__cxa_atexit@plt+0x4542c4> │ │ │ │ + ldr r3, [pc, #60] @ 46a9e4 <__cxa_atexit@plt+0x4542d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 46a9c0 <__cxa_atexit@plt+0x4542b0> │ │ │ │ + ldr r7, [pc, #56] @ 46a9e8 <__cxa_atexit@plt+0x4542d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46a9c4 <__cxa_atexit@plt+0x4542b4> │ │ │ │ + ldr r2, [pc, #52] @ 46a9ec <__cxa_atexit@plt+0x4542dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 46a9c8 <__cxa_atexit@plt+0x4542b8> │ │ │ │ + ldr r0, [pc, #36] @ 46a9f0 <__cxa_atexit@plt+0x4542e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #224 @ 0xe0 │ │ │ │ - cmneq pc, #208, 30 @ 0x340 │ │ │ │ - cmpeq ip, #196 @ 0xc4 │ │ │ │ + cmpeq ip, #184 @ 0xb8 │ │ │ │ + cmneq pc, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq ip, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46aa00 <__cxa_atexit@plt+0x4542f0> │ │ │ │ - ldr r2, [pc, #28] @ 46aa0c <__cxa_atexit@plt+0x4542fc> │ │ │ │ + bcc 46aa28 <__cxa_atexit@plt+0x454318> │ │ │ │ + ldr r2, [pc, #28] @ 46aa34 <__cxa_atexit@plt+0x454324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #60, 2 │ │ │ │ - cmpeq ip, #120, 22 @ 0x1e000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #20, 2 │ │ │ │ + cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 46aa78 <__cxa_atexit@plt+0x454368> │ │ │ │ + bhi 46aaa0 <__cxa_atexit@plt+0x454390> │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46aa88 <__cxa_atexit@plt+0x454378> │ │ │ │ - ldr r7, [pc, #80] @ 46aaa0 <__cxa_atexit@plt+0x454390> │ │ │ │ + bhi 46aab0 <__cxa_atexit@plt+0x4543a0> │ │ │ │ + ldr r7, [pc, #80] @ 46aac8 <__cxa_atexit@plt+0x4543b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46aa6c <__cxa_atexit@plt+0x45435c> │ │ │ │ + beq 46aa94 <__cxa_atexit@plt+0x454384> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 46aaa4 <__cxa_atexit@plt+0x454394> │ │ │ │ + ldr r7, [pc, #20] @ 46aacc <__cxa_atexit@plt+0x4543bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff936c │ │ │ │ - cmpeq ip, #4, 22 @ 0x1000 │ │ │ │ - cmpeq ip, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq ip, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46aaf8 <__cxa_atexit@plt+0x4543e8> │ │ │ │ - ldr r2, [pc, #52] @ 46ab00 <__cxa_atexit@plt+0x4543f0> │ │ │ │ + bhi 46ab20 <__cxa_atexit@plt+0x454410> │ │ │ │ + ldr r2, [pc, #52] @ 46ab28 <__cxa_atexit@plt+0x454418> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 46ab04 <__cxa_atexit@plt+0x4543f4> │ │ │ │ + ldr r1, [pc, #48] @ 46ab2c <__cxa_atexit@plt+0x45441c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ add r1, r1, #1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 5a7a2c <__cxa_atexit@plt+0x59131c> │ │ │ │ + b 5a7a54 <__cxa_atexit@plt+0x591344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #148 @ 0x94 │ │ │ │ - cmpeq ip, #172, 22 @ 0x2b000 │ │ │ │ + cmpeq ip, #108 @ 0x6c │ │ │ │ + cmpeq ip, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r3, [pc, #16] @ 46ab30 <__cxa_atexit@plt+0x454420> │ │ │ │ + ldr r3, [pc, #16] @ 46ab58 <__cxa_atexit@plt+0x454448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #128, 22 @ 0x20000 │ │ │ │ + cmpeq ip, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46ab98 <__cxa_atexit@plt+0x454488> │ │ │ │ - ldr r3, [pc, #104] @ 46abc0 <__cxa_atexit@plt+0x4544b0> │ │ │ │ + bhi 46abc0 <__cxa_atexit@plt+0x4544b0> │ │ │ │ + ldr r3, [pc, #104] @ 46abe8 <__cxa_atexit@plt+0x4544d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 46abc4 <__cxa_atexit@plt+0x4544b4> │ │ │ │ + ldr r2, [pc, #100] @ 46abec <__cxa_atexit@plt+0x4544dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #96] @ 46abc8 <__cxa_atexit@plt+0x4544b8> │ │ │ │ + ldr r7, [pc, #96] @ 46abf0 <__cxa_atexit@plt+0x4544e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46ab8c <__cxa_atexit@plt+0x45447c> │ │ │ │ - ldr r3, [pc, #72] @ 46abcc <__cxa_atexit@plt+0x4544bc> │ │ │ │ + beq 46abb4 <__cxa_atexit@plt+0x4544a4> │ │ │ │ + ldr r3, [pc, #72] @ 46abf4 <__cxa_atexit@plt+0x4544e4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 46abd0 <__cxa_atexit@plt+0x4544c0> │ │ │ │ + ldr r7, [pc, #48] @ 46abf8 <__cxa_atexit@plt+0x4544e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #44] @ 46abd4 <__cxa_atexit@plt+0x4544c4> │ │ │ │ + ldr sl, [pc, #44] @ 46abfc <__cxa_atexit@plt+0x4544ec> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #40] @ 46abd8 <__cxa_atexit@plt+0x4544c8> │ │ │ │ + ldr r3, [pc, #40] @ 46ac00 <__cxa_atexit@plt+0x4544f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9c84 │ │ │ │ - cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ - cmneq pc, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq ip, #40, 22 @ 0xa000 │ │ │ │ + cmneq pc, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xffff9c84 │ │ │ │ - cmpeq ip, #8, 22 @ 0x2000 │ │ │ │ - cmpeq ip, #8, 22 @ 0x2000 │ │ │ │ - cmneq pc, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq ip, #92 @ 0x5c │ │ │ │ + cmpeq ip, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq ip, #224, 20 @ 0xe0000 │ │ │ │ + cmneq pc, #72, 30 @ 0x120 │ │ │ │ + cmpeq ip, #52 @ 0x34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46ac8c <__cxa_atexit@plt+0x45457c> │ │ │ │ - ldr lr, [pc, #148] @ 46ac94 <__cxa_atexit@plt+0x454584> │ │ │ │ + bhi 46acb4 <__cxa_atexit@plt+0x4545a4> │ │ │ │ + ldr lr, [pc, #148] @ 46acbc <__cxa_atexit@plt+0x4545ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #144] @ 46ac98 <__cxa_atexit@plt+0x454588> │ │ │ │ + ldr r2, [pc, #144] @ 46acc0 <__cxa_atexit@plt+0x4545b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ str r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ ldr r8, [r7, #27] │ │ │ │ @@ -1134927,567 +1134937,567 @@ │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #36] @ 46ac9c <__cxa_atexit@plt+0x45458c> │ │ │ │ + ldr r3, [pc, #36] @ 46acc4 <__cxa_atexit@plt+0x4545b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 46aca0 <__cxa_atexit@plt+0x454590> │ │ │ │ + ldr r3, [pc, #28] @ 46acc8 <__cxa_atexit@plt+0x4545b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 482214 <__cxa_atexit@plt+0x46bb04> │ │ │ │ + b 48223c <__cxa_atexit@plt+0x46bb2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq pc, #72, 26 @ 0x1200 │ │ │ │ - cmneq pc, #220, 24 @ 0xdc00 │ │ │ │ - cmneq pc, #220, 28 @ 0xdc0 │ │ │ │ - cmpeq ip, #136, 30 @ 0x220 │ │ │ │ + cmneq pc, #32, 26 @ 0x800 │ │ │ │ + cmneq pc, #180, 24 @ 0xb400 │ │ │ │ + cmneq pc, #180, 28 @ 0xb40 │ │ │ │ + cmpeq ip, #96, 30 @ 0x180 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 46ad00 <__cxa_atexit@plt+0x4545f0> │ │ │ │ + ldr r3, [pc, #72] @ 46ad28 <__cxa_atexit@plt+0x454618> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46ace8 <__cxa_atexit@plt+0x4545d8> │ │ │ │ + beq 46ad10 <__cxa_atexit@plt+0x454600> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46acf0 <__cxa_atexit@plt+0x4545e0> │ │ │ │ - ldr r3, [pc, #48] @ 46ad04 <__cxa_atexit@plt+0x4545f4> │ │ │ │ + bne 46ad18 <__cxa_atexit@plt+0x454608> │ │ │ │ + ldr r3, [pc, #48] @ 46ad2c <__cxa_atexit@plt+0x45461c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #16] @ 46ad08 <__cxa_atexit@plt+0x4545f8> │ │ │ │ + ldr r8, [pc, #16] @ 46ad30 <__cxa_atexit@plt+0x454620> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq ip, #156, 26 @ 0x2700 │ │ │ │ - cmpeq ip, #32, 30 @ 0x80 │ │ │ │ + cmpeq ip, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ad40 <__cxa_atexit@plt+0x454630> │ │ │ │ - ldr r3, [pc, #40] @ 46ad54 <__cxa_atexit@plt+0x454644> │ │ │ │ + bne 46ad68 <__cxa_atexit@plt+0x454658> │ │ │ │ + ldr r3, [pc, #40] @ 46ad7c <__cxa_atexit@plt+0x45466c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r8, [pc, #8] @ 46ad50 <__cxa_atexit@plt+0x454640> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r8, [pc, #8] @ 46ad78 <__cxa_atexit@plt+0x454668> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - cmpeq ip, #76, 26 @ 0x1300 │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + cmpeq ip, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #196, 28 @ 0xc40 │ │ │ │ + cmpeq ip, #156, 28 @ 0x9c0 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 46adf0 <__cxa_atexit@plt+0x4546e0> │ │ │ │ + ldr r3, [pc, #132] @ 46ae18 <__cxa_atexit@plt+0x454708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46add4 <__cxa_atexit@plt+0x4546c4> │ │ │ │ + beq 46adfc <__cxa_atexit@plt+0x4546ec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46addc <__cxa_atexit@plt+0x4546cc> │ │ │ │ - ldr r3, [pc, #100] @ 46adf4 <__cxa_atexit@plt+0x4546e4> │ │ │ │ + bne 46ae04 <__cxa_atexit@plt+0x4546f4> │ │ │ │ + ldr r3, [pc, #100] @ 46ae1c <__cxa_atexit@plt+0x45470c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46add4 <__cxa_atexit@plt+0x4546c4> │ │ │ │ + beq 46adfc <__cxa_atexit@plt+0x4546ec> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ - b 46aec8 <__cxa_atexit@plt+0x4547b8> │ │ │ │ + b 46aef0 <__cxa_atexit@plt+0x4547e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 46adf8 <__cxa_atexit@plt+0x4546e8> │ │ │ │ + ldr r7, [pc, #20] @ 46ae20 <__cxa_atexit@plt+0x454710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq pc, #128, 26 @ 0x2000 │ │ │ │ - cmpeq ip, #32, 28 @ 0x200 │ │ │ │ + cmneq pc, #88, 26 @ 0x1600 │ │ │ │ + cmpeq ip, #248, 26 @ 0x3e00 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ae64 <__cxa_atexit@plt+0x454754> │ │ │ │ - ldr r3, [pc, #96] @ 46ae80 <__cxa_atexit@plt+0x454770> │ │ │ │ + bne 46ae8c <__cxa_atexit@plt+0x45477c> │ │ │ │ + ldr r3, [pc, #96] @ 46aea8 <__cxa_atexit@plt+0x454798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ae78 <__cxa_atexit@plt+0x454768> │ │ │ │ + beq 46aea0 <__cxa_atexit@plt+0x454790> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ - b 46aec8 <__cxa_atexit@plt+0x4547b8> │ │ │ │ - ldr r7, [pc, #24] @ 46ae84 <__cxa_atexit@plt+0x454774> │ │ │ │ + b 46aef0 <__cxa_atexit@plt+0x4547e0> │ │ │ │ + ldr r7, [pc, #24] @ 46aeac <__cxa_atexit@plt+0x45479c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #248, 24 @ 0xf800 │ │ │ │ - cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ + cmneq pc, #208, 24 @ 0xd000 │ │ │ │ + cmpeq ip, #88, 26 @ 0x1600 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 46aec8 <__cxa_atexit@plt+0x4547b8> │ │ │ │ + b 46aef0 <__cxa_atexit@plt+0x4547e0> │ │ │ │ mov fp, r8 │ │ │ │ - ldr r2, [pc, #216] @ 46afac <__cxa_atexit@plt+0x45489c> │ │ │ │ + ldr r2, [pc, #216] @ 46afd4 <__cxa_atexit@plt+0x4548c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #212] @ 46afb0 <__cxa_atexit@plt+0x4548a0> │ │ │ │ + ldr r1, [pc, #212] @ 46afd8 <__cxa_atexit@plt+0x4548c8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 46af2c <__cxa_atexit@plt+0x45481c> │ │ │ │ + bne 46af54 <__cxa_atexit@plt+0x454844> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46af4c <__cxa_atexit@plt+0x45483c> │ │ │ │ + beq 46af74 <__cxa_atexit@plt+0x454864> │ │ │ │ ldrh r3, [r7, #7] │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ - beq 46af58 <__cxa_atexit@plt+0x454848> │ │ │ │ + beq 46af80 <__cxa_atexit@plt+0x454870> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46afa4 <__cxa_atexit@plt+0x454894> │ │ │ │ + beq 46afcc <__cxa_atexit@plt+0x4548bc> │ │ │ │ str r7, [r5] │ │ │ │ - b 46aedc <__cxa_atexit@plt+0x4547cc> │ │ │ │ - ldr r3, [pc, #152] @ 46afcc <__cxa_atexit@plt+0x4548bc> │ │ │ │ + b 46af04 <__cxa_atexit@plt+0x4547f4> │ │ │ │ + ldr r3, [pc, #152] @ 46aff4 <__cxa_atexit@plt+0x4548e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 46afb4 <__cxa_atexit@plt+0x4548a4> │ │ │ │ + ldr r3, [pc, #84] @ 46afdc <__cxa_atexit@plt+0x4548cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 46afb8 <__cxa_atexit@plt+0x4548a8> │ │ │ │ + ldr r2, [pc, #80] @ 46afe0 <__cxa_atexit@plt+0x4548d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #76] @ 46afbc <__cxa_atexit@plt+0x4548ac> │ │ │ │ + ldr r1, [pc, #76] @ 46afe4 <__cxa_atexit@plt+0x4548d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #72] @ 46afc0 <__cxa_atexit@plt+0x4548b0> │ │ │ │ + ldr r0, [pc, #72] @ 46afe8 <__cxa_atexit@plt+0x4548d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #56] @ 46afc4 <__cxa_atexit@plt+0x4548b4> │ │ │ │ + ldr r3, [pc, #56] @ 46afec <__cxa_atexit@plt+0x4548dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 46afc8 <__cxa_atexit@plt+0x4548b8> │ │ │ │ + ldr r3, [pc, #44] @ 46aff0 <__cxa_atexit@plt+0x4548e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 645068 <__cxa_atexit@plt+0x62e958> │ │ │ │ + b 645090 <__cxa_atexit@plt+0x62e980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq pc, #0, 24 │ │ │ │ - cmneq pc, #252, 22 @ 0x3f000 │ │ │ │ - cmneq pc, #224, 18 @ 0x380000 │ │ │ │ - cmneq pc, #228, 22 @ 0x39000 │ │ │ │ cmneq pc, #216, 22 @ 0x36000 │ │ │ │ + cmneq pc, #212, 22 @ 0x35000 │ │ │ │ + cmneq pc, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq pc, #188, 22 @ 0x2f000 │ │ │ │ + cmneq pc, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - cmpeq ip, #56, 24 @ 0x3800 │ │ │ │ + cmpeq ip, #16, 24 @ 0x1000 │ │ │ │ andeq r3, r5, lr, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #7] │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ - bne 46b038 <__cxa_atexit@plt+0x454928> │ │ │ │ - ldr r3, [pc, #124] @ 46b06c <__cxa_atexit@plt+0x45495c> │ │ │ │ + bne 46b060 <__cxa_atexit@plt+0x454950> │ │ │ │ + ldr r3, [pc, #124] @ 46b094 <__cxa_atexit@plt+0x454984> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 46b070 <__cxa_atexit@plt+0x454960> │ │ │ │ + ldr r2, [pc, #120] @ 46b098 <__cxa_atexit@plt+0x454988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #116] @ 46b074 <__cxa_atexit@plt+0x454964> │ │ │ │ + ldr r1, [pc, #116] @ 46b09c <__cxa_atexit@plt+0x45498c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ 46b078 <__cxa_atexit@plt+0x454968> │ │ │ │ + ldr r0, [pc, #112] @ 46b0a0 <__cxa_atexit@plt+0x454990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #92] @ 46b07c <__cxa_atexit@plt+0x45496c> │ │ │ │ + ldr r3, [pc, #92] @ 46b0a4 <__cxa_atexit@plt+0x454994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #80] @ 46b080 <__cxa_atexit@plt+0x454970> │ │ │ │ + ldr r3, [pc, #80] @ 46b0a8 <__cxa_atexit@plt+0x454998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 645068 <__cxa_atexit@plt+0x62e958> │ │ │ │ + b 645090 <__cxa_atexit@plt+0x62e980> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #36] @ 46b068 <__cxa_atexit@plt+0x454958> │ │ │ │ + ldr r3, [pc, #36] @ 46b090 <__cxa_atexit@plt+0x454980> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b060 <__cxa_atexit@plt+0x454950> │ │ │ │ + beq 46b088 <__cxa_atexit@plt+0x454978> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ - b 46aec8 <__cxa_atexit@plt+0x4547b8> │ │ │ │ + b 46aef0 <__cxa_atexit@plt+0x4547e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq pc, #112, 22 @ 0x1c000 │ │ │ │ - cmneq pc, #108, 22 @ 0x1b000 │ │ │ │ - cmneq pc, #80, 18 @ 0x140000 │ │ │ │ - cmneq pc, #80, 22 @ 0x14000 │ │ │ │ + cmneq pc, #72, 22 @ 0x12000 │ │ │ │ cmneq pc, #68, 22 @ 0x11000 │ │ │ │ - cmpeq ip, #116, 22 @ 0x1d000 │ │ │ │ + cmneq pc, #40, 18 @ 0xa0000 │ │ │ │ + cmneq pc, #40, 22 @ 0xa000 │ │ │ │ + cmneq pc, #28, 22 @ 0x7000 │ │ │ │ + cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 46b0b8 <__cxa_atexit@plt+0x4549a8> │ │ │ │ - ldr r3, [pc, #52] @ 46b0d8 <__cxa_atexit@plt+0x4549c8> │ │ │ │ + bne 46b0e0 <__cxa_atexit@plt+0x4549d0> │ │ │ │ + ldr r3, [pc, #52] @ 46b100 <__cxa_atexit@plt+0x4549f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b0d0 <__cxa_atexit@plt+0x4549c0> │ │ │ │ - b 46b0f0 <__cxa_atexit@plt+0x4549e0> │ │ │ │ - ldr r7, [pc, #28] @ 46b0dc <__cxa_atexit@plt+0x4549cc> │ │ │ │ + beq 46b0f8 <__cxa_atexit@plt+0x4549e8> │ │ │ │ + b 46b118 <__cxa_atexit@plt+0x454a08> │ │ │ │ + ldr r7, [pc, #28] @ 46b104 <__cxa_atexit@plt+0x4549f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r0, [pc, #20] @ 46b0e0 <__cxa_atexit@plt+0x4549d0> │ │ │ │ + ldr r0, [pc, #20] @ 46b108 <__cxa_atexit@plt+0x4549f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #120, 20 @ 0x78000 │ │ │ │ - cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ - cmpeq ip, #4, 22 @ 0x1000 │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ + cmpeq ip, #68, 20 @ 0x44000 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46b138 <__cxa_atexit@plt+0x454a28> │ │ │ │ - ldr r3, [pc, #128] @ 46b184 <__cxa_atexit@plt+0x454a74> │ │ │ │ + bne 46b160 <__cxa_atexit@plt+0x454a50> │ │ │ │ + ldr r3, [pc, #128] @ 46b1ac <__cxa_atexit@plt+0x454a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b158 <__cxa_atexit@plt+0x454a48> │ │ │ │ + beq 46b180 <__cxa_atexit@plt+0x454a70> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46b160 <__cxa_atexit@plt+0x454a50> │ │ │ │ - ldr r1, [pc, #92] @ 46b188 <__cxa_atexit@plt+0x454a78> │ │ │ │ + beq 46b188 <__cxa_atexit@plt+0x454a78> │ │ │ │ + ldr r1, [pc, #92] @ 46b1b0 <__cxa_atexit@plt+0x454aa0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - b 46b178 <__cxa_atexit@plt+0x454a68> │ │ │ │ - ldr r3, [pc, #80] @ 46b190 <__cxa_atexit@plt+0x454a80> │ │ │ │ + b 46b1a0 <__cxa_atexit@plt+0x454a90> │ │ │ │ + ldr r3, [pc, #80] @ 46b1b8 <__cxa_atexit@plt+0x454aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 46b18c <__cxa_atexit@plt+0x454a7c> │ │ │ │ + ldr r2, [pc, #36] @ 46b1b4 <__cxa_atexit@plt+0x454aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq ip, #84, 20 @ 0x54000 │ │ │ │ + cmpeq ip, #44, 20 @ 0x2c000 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #20] @ 46b1c0 <__cxa_atexit@plt+0x454ab0> │ │ │ │ + ldr r2, [pc, #20] @ 46b1e8 <__cxa_atexit@plt+0x454ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #68, 20 @ 0x44000 │ │ │ │ + cmpeq ip, #28, 20 @ 0x1c000 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 46aec8 <__cxa_atexit@plt+0x4547b8> │ │ │ │ - cmpeq ip, #12, 20 @ 0xc000 │ │ │ │ + b 46aef0 <__cxa_atexit@plt+0x4547e0> │ │ │ │ + cmpeq ip, #228, 18 @ 0x390000 │ │ │ │ andeq fp, r5, lr, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ 46b210 <__cxa_atexit@plt+0x454b00> │ │ │ │ + ldr r7, [pc, #32] @ 46b238 <__cxa_atexit@plt+0x454b28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b208 <__cxa_atexit@plt+0x454af8> │ │ │ │ - b 46b220 <__cxa_atexit@plt+0x454b10> │ │ │ │ + beq 46b230 <__cxa_atexit@plt+0x454b20> │ │ │ │ + b 46b248 <__cxa_atexit@plt+0x454b38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #212, 18 @ 0x350000 │ │ │ │ + cmpeq ip, #172, 18 @ 0x2b0000 │ │ │ │ andeq r3, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 46b290 <__cxa_atexit@plt+0x454b80> │ │ │ │ + beq 46b2b8 <__cxa_atexit@plt+0x454ba8> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 46b2b0 <__cxa_atexit@plt+0x454ba0> │ │ │ │ + bne 46b2d8 <__cxa_atexit@plt+0x454bc8> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 46b360 <__cxa_atexit@plt+0x454c50> │ │ │ │ + bhi 46b388 <__cxa_atexit@plt+0x454c78> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldr r2, [pc, #308] @ 46b3ac <__cxa_atexit@plt+0x454c9c> │ │ │ │ + ldr r2, [pc, #308] @ 46b3d4 <__cxa_atexit@plt+0x454cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #304] @ 46b3b0 <__cxa_atexit@plt+0x454ca0> │ │ │ │ + ldr r1, [pc, #304] @ 46b3d8 <__cxa_atexit@plt+0x454cc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #296] @ 46b3b4 <__cxa_atexit@plt+0x454ca4> │ │ │ │ + ldr r1, [pc, #296] @ 46b3dc <__cxa_atexit@plt+0x454ccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ - ldr r2, [pc, #252] @ 46b394 <__cxa_atexit@plt+0x454c84> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ + ldr r2, [pc, #252] @ 46b3bc <__cxa_atexit@plt+0x454cac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #248] @ 46b398 <__cxa_atexit@plt+0x454c88> │ │ │ │ + ldr r1, [pc, #248] @ 46b3c0 <__cxa_atexit@plt+0x454cb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #2 │ │ │ │ - ldr r1, [pc, #240] @ 46b39c <__cxa_atexit@plt+0x454c8c> │ │ │ │ + ldr r1, [pc, #240] @ 46b3c4 <__cxa_atexit@plt+0x454cb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ - ldr r2, [pc, #200] @ 46b380 <__cxa_atexit@plt+0x454c70> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ + ldr r2, [pc, #200] @ 46b3a8 <__cxa_atexit@plt+0x454c98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 46b384 <__cxa_atexit@plt+0x454c74> │ │ │ │ + ldr r1, [pc, #196] @ 46b3ac <__cxa_atexit@plt+0x454c9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ - ldr r1, [pc, #188] @ 46b388 <__cxa_atexit@plt+0x454c78> │ │ │ │ + ldr r1, [pc, #188] @ 46b3b0 <__cxa_atexit@plt+0x454ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ mov r0, #10 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #164] @ 46b38c <__cxa_atexit@plt+0x454c7c> │ │ │ │ + ldr r3, [pc, #164] @ 46b3b4 <__cxa_atexit@plt+0x454ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr sl, [pc, #152] @ 46b390 <__cxa_atexit@plt+0x454c80> │ │ │ │ + ldr sl, [pc, #152] @ 46b3b8 <__cxa_atexit@plt+0x454ca8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r7 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - ldr r2, [pc, #188] @ 46b3c4 <__cxa_atexit@plt+0x454cb4> │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + ldr r2, [pc, #188] @ 46b3ec <__cxa_atexit@plt+0x454cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #184] @ 46b3c8 <__cxa_atexit@plt+0x454cb8> │ │ │ │ + ldr r1, [pc, #184] @ 46b3f0 <__cxa_atexit@plt+0x454ce0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #176] @ 46b3cc <__cxa_atexit@plt+0x454cbc> │ │ │ │ + ldr r1, [pc, #176] @ 46b3f4 <__cxa_atexit@plt+0x454ce4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ - ldr r2, [pc, #168] @ 46b3d0 <__cxa_atexit@plt+0x454cc0> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ + ldr r2, [pc, #168] @ 46b3f8 <__cxa_atexit@plt+0x454ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #164] @ 46b3d4 <__cxa_atexit@plt+0x454cc4> │ │ │ │ + ldr r1, [pc, #164] @ 46b3fc <__cxa_atexit@plt+0x454cec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #156] @ 46b3d8 <__cxa_atexit@plt+0x454cc8> │ │ │ │ + ldr r1, [pc, #156] @ 46b400 <__cxa_atexit@plt+0x454cf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ - ldr r2, [pc, #112] @ 46b3b8 <__cxa_atexit@plt+0x454ca8> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ + ldr r2, [pc, #112] @ 46b3e0 <__cxa_atexit@plt+0x454cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 46b3bc <__cxa_atexit@plt+0x454cac> │ │ │ │ + ldr r1, [pc, #108] @ 46b3e4 <__cxa_atexit@plt+0x454cd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #100] @ 46b3c0 <__cxa_atexit@plt+0x454cb0> │ │ │ │ + ldr r1, [pc, #100] @ 46b3e8 <__cxa_atexit@plt+0x454cd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ - ldr r2, [pc, #56] @ 46b3a0 <__cxa_atexit@plt+0x454c90> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ + ldr r2, [pc, #56] @ 46b3c8 <__cxa_atexit@plt+0x454cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 46b3a4 <__cxa_atexit@plt+0x454c94> │ │ │ │ + ldr r1, [pc, #52] @ 46b3cc <__cxa_atexit@plt+0x454cbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #44] @ 46b3a8 <__cxa_atexit@plt+0x454c98> │ │ │ │ + ldr r1, [pc, #44] @ 46b3d0 <__cxa_atexit@plt+0x454cc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46b2cc <__cxa_atexit@plt+0x454bbc> │ │ │ │ + b 46b2f4 <__cxa_atexit@plt+0x454be4> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - cmneq pc, #76, 16 @ 0x4c0000 │ │ │ │ - cmneq pc, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq pc, #176, 6 @ 0xc0000002 │ │ │ │ - cmneq pc, #128, 16 @ 0x800000 │ │ │ │ + cmneq pc, #36, 16 @ 0x240000 │ │ │ │ + cmneq pc, #20, 16 @ 0x140000 │ │ │ │ + cmneq pc, #136, 6 @ 0x20000002 │ │ │ │ + cmneq pc, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - cmneq pc, #100, 16 @ 0x640000 │ │ │ │ - cmneq pc, #84, 16 @ 0x540000 │ │ │ │ + cmneq pc, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq pc, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmneq pc, #140, 14 @ 0x2300000 │ │ │ │ - cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ + cmneq pc, #84, 14 @ 0x1500000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ - cmneq pc, #104, 16 @ 0x680000 │ │ │ │ + cmneq pc, #228, 14 @ 0x3900000 │ │ │ │ + cmneq pc, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq pc, #84, 14 @ 0x1500000 │ │ │ │ - cmneq pc, #148, 14 @ 0x2500000 │ │ │ │ + cmneq pc, #44, 14 @ 0xb00000 │ │ │ │ + cmneq pc, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq pc, #220, 14 @ 0x3700000 │ │ │ │ - cmneq pc, #204, 14 @ 0x3300000 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ cmneq pc, #180, 14 @ 0x2d00000 │ │ │ │ cmneq pc, #164, 14 @ 0x2900000 │ │ │ │ - cmpeq ip, #252, 14 @ 0x3f00000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + cmneq pc, #140, 14 @ 0x2300000 │ │ │ │ + cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq ip, #212, 14 @ 0x3500000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b3fc <__cxa_atexit@plt+0x454cec> │ │ │ │ + ldr r3, [pc, #12] @ 46b424 <__cxa_atexit@plt+0x454d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq ip, #176, 14 @ 0x2c00000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b420 <__cxa_atexit@plt+0x454d10> │ │ │ │ + ldr r3, [pc, #12] @ 46b448 <__cxa_atexit@plt+0x454d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b444 <__cxa_atexit@plt+0x454d34> │ │ │ │ + ldr r3, [pc, #12] @ 46b46c <__cxa_atexit@plt+0x454d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b468 <__cxa_atexit@plt+0x454d58> │ │ │ │ + ldr r3, [pc, #12] @ 46b490 <__cxa_atexit@plt+0x454d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq ip, #108, 14 @ 0x1b00000 │ │ │ │ + cmpeq ip, #68, 14 @ 0x1100000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b48c <__cxa_atexit@plt+0x454d7c> │ │ │ │ + ldr r3, [pc, #12] @ 46b4b4 <__cxa_atexit@plt+0x454da4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq ip, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq ip, #32, 14 @ 0x800000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b4b0 <__cxa_atexit@plt+0x454da0> │ │ │ │ + ldr r3, [pc, #12] @ 46b4d8 <__cxa_atexit@plt+0x454dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #36, 14 @ 0x900000 │ │ │ │ + cmpeq ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46b4d4 <__cxa_atexit@plt+0x454dc4> │ │ │ │ + ldr r3, [pc, #12] @ 46b4fc <__cxa_atexit@plt+0x454dec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq ip, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r7, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #192] @ 46b5ac <__cxa_atexit@plt+0x454e9c> │ │ │ │ + ldr r3, [pc, #192] @ 46b5d4 <__cxa_atexit@plt+0x454ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b594 <__cxa_atexit@plt+0x454e84> │ │ │ │ + beq 46b5bc <__cxa_atexit@plt+0x454eac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 46b59c <__cxa_atexit@plt+0x454e8c> │ │ │ │ - ldr sl, [pc, #160] @ 46b5b0 <__cxa_atexit@plt+0x454ea0> │ │ │ │ + bcc 46b5c4 <__cxa_atexit@plt+0x454eb4> │ │ │ │ + ldr sl, [pc, #160] @ 46b5d8 <__cxa_atexit@plt+0x454ec8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #156] @ 46b5b4 <__cxa_atexit@plt+0x454ea4> │ │ │ │ + ldr r1, [pc, #156] @ 46b5dc <__cxa_atexit@plt+0x454ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ sub r0, r3, #19 │ │ │ │ @@ -1135497,50 +1135507,50 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [sp] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldrh sl, [r5, #24] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #88] @ 46b5b8 <__cxa_atexit@plt+0x454ea8> │ │ │ │ + ldr fp, [pc, #88] @ 46b5e0 <__cxa_atexit@plt+0x454ed0> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 52d458 <__cxa_atexit@plt+0x516d48> │ │ │ │ + b 52d480 <__cxa_atexit@plt+0x516d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmneq pc, #64, 8 @ 0x40000000 │ │ │ │ - cmneq pc, #28, 12 @ 0x1c00000 │ │ │ │ - cmpeq ip, #12, 12 @ 0xc00000 │ │ │ │ + cmneq pc, #24, 8 @ 0x18000000 │ │ │ │ + cmneq pc, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq ip, #228, 10 @ 0x39000000 │ │ │ │ andeq r7, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46b664 <__cxa_atexit@plt+0x454f54> │ │ │ │ - ldr sl, [pc, #140] @ 46b670 <__cxa_atexit@plt+0x454f60> │ │ │ │ + bcc 46b68c <__cxa_atexit@plt+0x454f7c> │ │ │ │ + ldr sl, [pc, #140] @ 46b698 <__cxa_atexit@plt+0x454f88> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #136] @ 46b674 <__cxa_atexit@plt+0x454f64> │ │ │ │ + ldr r1, [pc, #136] @ 46b69c <__cxa_atexit@plt+0x454f8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ sub r0, r6, #19 │ │ │ │ @@ -1135551,61 +1135561,61 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldrh sl, [r5, #24] │ │ │ │ mov ip, fp │ │ │ │ ldr fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #64] @ 46b678 <__cxa_atexit@plt+0x454f68> │ │ │ │ + ldr r1, [pc, #64] @ 46b6a0 <__cxa_atexit@plt+0x454f90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r5, {r0, fp} │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr r9, [sp] │ │ │ │ mov fp, ip │ │ │ │ - b 52d458 <__cxa_atexit@plt+0x516d48> │ │ │ │ + b 52d480 <__cxa_atexit@plt+0x516d70> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq pc, #108, 6 @ 0xb0000001 │ │ │ │ - cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ - cmpeq ip, #64, 10 @ 0x10000000 │ │ │ │ + cmneq pc, #68, 6 @ 0x10000001 │ │ │ │ + cmneq pc, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq ip, #24, 10 @ 0x6000000 │ │ │ │ andeq r2, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 46b6b8 <__cxa_atexit@plt+0x454fa8> │ │ │ │ - ldr r2, [pc, #40] @ 46b6c8 <__cxa_atexit@plt+0x454fb8> │ │ │ │ + bmi 46b6e0 <__cxa_atexit@plt+0x454fd0> │ │ │ │ + ldr r2, [pc, #40] @ 46b6f0 <__cxa_atexit@plt+0x454fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ strh r3, [r5, #48] @ 0x30 │ │ │ │ strh r8, [r5, #44] @ 0x2c │ │ │ │ strb r9, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ - ldr r7, [pc, #8] @ 46b6cc <__cxa_atexit@plt+0x454fbc> │ │ │ │ + ldr r7, [pc, #8] @ 46b6f4 <__cxa_atexit@plt+0x454fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #32, 4 │ │ │ │ + cmneq pc, #248, 2 @ 0x3e │ │ │ │ andeq ip, fp, pc, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46b814 <__cxa_atexit@plt+0x455104> │ │ │ │ + bcc 46b83c <__cxa_atexit@plt+0x45512c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -1135626,39 +1135636,39 @@ │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ add r9, r7, #8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #12] │ │ │ │ bl 139b0 │ │ │ │ sub r3, r6, #65 @ 0x41 │ │ │ │ - ldr r2, [pc, #188] @ 46b820 <__cxa_atexit@plt+0x455110> │ │ │ │ + ldr r2, [pc, #188] @ 46b848 <__cxa_atexit@plt+0x455138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r8, #56] @ 0x38 │ │ │ │ add lr, r8, #60 @ 0x3c │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ strb r4, [r8, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ strh r7, [r8, #50] @ 0x32 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ strh r7, [r8, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #152] @ 46b824 <__cxa_atexit@plt+0x455114> │ │ │ │ + ldr r7, [pc, #152] @ 46b84c <__cxa_atexit@plt+0x45513c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ sub r4, r6, #58 @ 0x3a │ │ │ │ str r4, [r8, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #124] @ 46b828 <__cxa_atexit@plt+0x455118> │ │ │ │ + ldr r7, [pc, #124] @ 46b850 <__cxa_atexit@plt+0x455140> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #120] @ 46b82c <__cxa_atexit@plt+0x45511c> │ │ │ │ + ldr r4, [pc, #120] @ 46b854 <__cxa_atexit@plt+0x455144> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - ldr r3, [pc, #116] @ 46b830 <__cxa_atexit@plt+0x455120> │ │ │ │ + ldr r3, [pc, #116] @ 46b858 <__cxa_atexit@plt+0x455148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #112] @ 46b834 <__cxa_atexit@plt+0x455124> │ │ │ │ + ldr r2, [pc, #112] @ 46b85c <__cxa_atexit@plt+0x45514c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r8, #16] │ │ │ │ @@ -1135671,185 +1135681,185 @@ │ │ │ │ str r4, [r8, #32] │ │ │ │ str r7, [r5, #24]! │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #51 @ 0x33 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq pc, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq pc, #236, 2 @ 0x3b │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq pc, #212, 18 @ 0x350000 │ │ │ │ + cmneq pc, #196, 2 @ 0x31 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq pc, #204, 6 @ 0x30000003 │ │ │ │ - cmneq pc, #124, 2 │ │ │ │ - cmneq pc, #132, 20 @ 0x84000 │ │ │ │ + cmneq pc, #164, 6 @ 0x90000002 │ │ │ │ + cmneq pc, #84, 2 │ │ │ │ + cmneq pc, #92, 20 @ 0x5c000 │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #24] @ 46b860 <__cxa_atexit@plt+0x455150> │ │ │ │ + ldr r7, [pc, #24] @ 46b888 <__cxa_atexit@plt+0x455178> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 46b864 <__cxa_atexit@plt+0x455154> │ │ │ │ + ldr r3, [pc, #20] @ 46b88c <__cxa_atexit@plt+0x45517c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, #64, 4 │ │ │ │ + cmpeq ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ 46b8c4 <__cxa_atexit@plt+0x4551b4> │ │ │ │ + ldr r7, [pc, #76] @ 46b8ec <__cxa_atexit@plt+0x4551dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46b8b0 <__cxa_atexit@plt+0x4551a0> │ │ │ │ - ldr r3, [pc, #60] @ 46b8c8 <__cxa_atexit@plt+0x4551b8> │ │ │ │ + beq 46b8d8 <__cxa_atexit@plt+0x4551c8> │ │ │ │ + ldr r3, [pc, #60] @ 46b8f0 <__cxa_atexit@plt+0x4551e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b8bc <__cxa_atexit@plt+0x4551ac> │ │ │ │ - ldr r7, [pc, #40] @ 46b8cc <__cxa_atexit@plt+0x4551bc> │ │ │ │ + beq 46b8e4 <__cxa_atexit@plt+0x4551d4> │ │ │ │ + ldr r7, [pc, #40] @ 46b8f4 <__cxa_atexit@plt+0x4551e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, #128, 2 │ │ │ │ + cmneq pc, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 46b90c <__cxa_atexit@plt+0x4551fc> │ │ │ │ + ldr r3, [pc, #44] @ 46b934 <__cxa_atexit@plt+0x455224> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b904 <__cxa_atexit@plt+0x4551f4> │ │ │ │ - ldr r7, [pc, #24] @ 46b910 <__cxa_atexit@plt+0x455200> │ │ │ │ + beq 46b92c <__cxa_atexit@plt+0x45521c> │ │ │ │ + ldr r7, [pc, #24] @ 46b938 <__cxa_atexit@plt+0x455228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #44, 2 │ │ │ │ + cmneq pc, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 46b930 <__cxa_atexit@plt+0x455220> │ │ │ │ + ldr r7, [pc, #12] @ 46b958 <__cxa_atexit@plt+0x455248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #0, 2 │ │ │ │ + cmneq pc, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46b96c <__cxa_atexit@plt+0x45525c> │ │ │ │ + bhi 46b994 <__cxa_atexit@plt+0x455284> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 46b974 <__cxa_atexit@plt+0x455264> │ │ │ │ + ldr r1, [pc, #24] @ 46b99c <__cxa_atexit@plt+0x45528c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #180, 30 @ 0x2d0 │ │ │ │ - cmppeq fp, #112, 28 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ + cmneq pc, #140, 30 @ 0x230 │ │ │ │ + cmppeq fp, #72, 28 @ p-variant is OBSOLETE @ 0x480 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 51efe8 <__cxa_atexit@plt+0x5088d8> │ │ │ │ + b 51f010 <__cxa_atexit@plt+0x508900> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46b9cc <__cxa_atexit@plt+0x4552bc> │ │ │ │ + bhi 46b9f4 <__cxa_atexit@plt+0x4552e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 46b9d4 <__cxa_atexit@plt+0x4552c4> │ │ │ │ + ldr r1, [pc, #24] @ 46b9fc <__cxa_atexit@plt+0x4552ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #84, 30 @ 0x150 │ │ │ │ - cmppeq fp, #16, 28 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmneq pc, #44, 30 @ 0xb0 │ │ │ │ + cmppeq fp, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 51efe8 <__cxa_atexit@plt+0x5088d8> │ │ │ │ - cmpeq ip, #120, 2 │ │ │ │ + b 51f010 <__cxa_atexit@plt+0x508900> │ │ │ │ + cmpeq ip, #80, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46ba34 <__cxa_atexit@plt+0x455324> │ │ │ │ - ldr r2, [pc, #40] @ 46ba3c <__cxa_atexit@plt+0x45532c> │ │ │ │ + bhi 46ba5c <__cxa_atexit@plt+0x45534c> │ │ │ │ + ldr r2, [pc, #40] @ 46ba64 <__cxa_atexit@plt+0x455354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #32] @ 46ba40 <__cxa_atexit@plt+0x455330> │ │ │ │ + ldr r1, [pc, #32] @ 46ba68 <__cxa_atexit@plt+0x455358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 675628 <__cxa_atexit@plt+0x65ef18> │ │ │ │ + b 675650 <__cxa_atexit@plt+0x65ef40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #100, 30 @ 0x190 │ │ │ │ - cmneq pc, #92, 30 @ 0x170 │ │ │ │ - cmppeq fp, #208, 22 @ p-variant is OBSOLETE @ 0x34000 │ │ │ │ + cmneq pc, #60, 30 @ 0xf0 │ │ │ │ + cmneq pc, #52, 30 @ 0xd0 │ │ │ │ + cmppeq fp, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - cmpeq ip, #252, 2 @ 0x3f │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + cmpeq ip, #212, 2 @ 0x35 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #88 @ 0x58 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46baa0 <__cxa_atexit@plt+0x455390> │ │ │ │ - ldr r7, [pc, #48] @ 46bab0 <__cxa_atexit@plt+0x4553a0> │ │ │ │ + bhi 46bac8 <__cxa_atexit@plt+0x4553b8> │ │ │ │ + ldr r7, [pc, #48] @ 46bad8 <__cxa_atexit@plt+0x4553c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 46ba94 <__cxa_atexit@plt+0x455384> │ │ │ │ + beq 46babc <__cxa_atexit@plt+0x4553ac> │ │ │ │ mov r7, r8 │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46bab4 <__cxa_atexit@plt+0x4553a4> │ │ │ │ + ldr r7, [pc, #12] @ 46badc <__cxa_atexit@plt+0x4553cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ - cmpeq ip, #164, 2 @ 0x29 │ │ │ │ + cmpeq ip, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq ip, #124, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ @@ -1135879,92 +1135889,92 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ - ldr r0, [pc, #156] @ 46bbf4 <__cxa_atexit@plt+0x4554e4> │ │ │ │ + ldr r0, [pc, #156] @ 46bc1c <__cxa_atexit@plt+0x45550c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ sub r2, r5, #52 @ 0x34 │ │ │ │ stm r2, {r1, r9, sl, ip} │ │ │ │ str fp, [r5, #-36] @ 0xffffffdc │ │ │ │ str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-56]! @ 0xffffffc8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 46bbc4 <__cxa_atexit@plt+0x4554b4> │ │ │ │ + beq 46bbec <__cxa_atexit@plt+0x4554dc> │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ ldr r2, [r7, #23] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 46bbdc <__cxa_atexit@plt+0x4554cc> │ │ │ │ - ldr r1, [pc, #84] @ 46bbf8 <__cxa_atexit@plt+0x4554e8> │ │ │ │ + bne 46bc04 <__cxa_atexit@plt+0x4554f4> │ │ │ │ + ldr r1, [pc, #84] @ 46bc20 <__cxa_atexit@plt+0x455510> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #2] │ │ │ │ - ldr r3, [pc, #76] @ 46bbfc <__cxa_atexit@plt+0x4554ec> │ │ │ │ + ldr r3, [pc, #76] @ 46bc24 <__cxa_atexit@plt+0x455514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 46bc00 <__cxa_atexit@plt+0x4554f0> │ │ │ │ + ldr r2, [pc, #28] @ 46bc28 <__cxa_atexit@plt+0x455518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r3 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmppeq fp, #160, 26 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ + cmppeq fp, #120, 26 @ p-variant is OBSOLETE @ 0x1e00 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq ip, #88 @ 0x58 │ │ │ │ + cmpeq ip, #48 @ 0x30 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #23] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 46bc48 <__cxa_atexit@plt+0x455538> │ │ │ │ - ldr r7, [pc, #56] @ 46bc60 <__cxa_atexit@plt+0x455550> │ │ │ │ + bne 46bc70 <__cxa_atexit@plt+0x455560> │ │ │ │ + ldr r7, [pc, #56] @ 46bc88 <__cxa_atexit@plt+0x455578> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 46bc64 <__cxa_atexit@plt+0x455554> │ │ │ │ + ldr r2, [pc, #52] @ 46bc8c <__cxa_atexit@plt+0x45557c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ - ldr r3, [pc, #12] @ 46bc5c <__cxa_atexit@plt+0x45554c> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + ldr r3, [pc, #12] @ 46bc84 <__cxa_atexit@plt+0x455574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq fp, #32, 26 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + cmppeq fp, #248, 24 @ p-variant is OBSOLETE @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ 46bcb4 <__cxa_atexit@plt+0x4555a4> │ │ │ │ + ldr r7, [pc, #60] @ 46bcdc <__cxa_atexit@plt+0x4555cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46bca8 <__cxa_atexit@plt+0x455598> │ │ │ │ - ldr r3, [pc, #44] @ 46bcb8 <__cxa_atexit@plt+0x4555a8> │ │ │ │ + beq 46bcd0 <__cxa_atexit@plt+0x4555c0> │ │ │ │ + ldr r3, [pc, #44] @ 46bce0 <__cxa_atexit@plt+0x4555d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ ldrne r0, [r5, #8]! │ │ │ │ ldrne r7, [r5, #-4] │ │ │ │ @@ -1135972,147 +1135982,147 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 46bce8 <__cxa_atexit@plt+0x4555d8> │ │ │ │ + ldr r3, [pc, #28] @ 46bd10 <__cxa_atexit@plt+0x455600> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ ldrne r0, [r5, #8]! │ │ │ │ ldrne r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmppeq fp, #92, 30 @ p-variant is OBSOLETE @ 0x170 │ │ │ │ + cmppeq fp, #52, 30 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 46bd3c <__cxa_atexit@plt+0x45562c> │ │ │ │ - ldr r6, [pc, #184] @ 46bddc <__cxa_atexit@plt+0x4556cc> │ │ │ │ + bne 46bd64 <__cxa_atexit@plt+0x455654> │ │ │ │ + ldr r6, [pc, #184] @ 46be04 <__cxa_atexit@plt+0x4556f4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46bd94 <__cxa_atexit@plt+0x455684> │ │ │ │ + beq 46bdbc <__cxa_atexit@plt+0x4556ac> │ │ │ │ mov r6, r8 │ │ │ │ - b 46bdf0 <__cxa_atexit@plt+0x4556e0> │ │ │ │ + b 46be18 <__cxa_atexit@plt+0x455708> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #52]! @ 0x34 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46bda0 <__cxa_atexit@plt+0x455690> │ │ │ │ - ldr r2, [pc, #116] @ 46bdd0 <__cxa_atexit@plt+0x4556c0> │ │ │ │ + bcc 46bdc8 <__cxa_atexit@plt+0x4556b8> │ │ │ │ + ldr r2, [pc, #116] @ 46bdf8 <__cxa_atexit@plt+0x4556e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ add r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46bdbc <__cxa_atexit@plt+0x4556ac> │ │ │ │ - ldr r7, [pc, #96] @ 46bde0 <__cxa_atexit@plt+0x4556d0> │ │ │ │ + bhi 46bde4 <__cxa_atexit@plt+0x4556d4> │ │ │ │ + ldr r7, [pc, #96] @ 46be08 <__cxa_atexit@plt+0x4556f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r9, [r5, #56] @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 46bdd8 <__cxa_atexit@plt+0x4556c8> │ │ │ │ + ldr r5, [pc, #48] @ 46be00 <__cxa_atexit@plt+0x4556f0> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #16] @ 46bdd4 <__cxa_atexit@plt+0x4556c4> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #16] @ 46bdfc <__cxa_atexit@plt+0x4556ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecc0 │ │ │ │ - cmppeq fp, #236, 10 @ p-variant is OBSOLETE @ 0x3b000000 │ │ │ │ + cmppeq fp, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff6ca0 │ │ │ │ - cmppeq fp, #120, 28 @ p-variant is OBSOLETE @ 0x780 │ │ │ │ + cmppeq fp, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 46be60 <__cxa_atexit@plt+0x455750> │ │ │ │ + beq 46be88 <__cxa_atexit@plt+0x455778> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 46bec4 <__cxa_atexit@plt+0x4557b4> │ │ │ │ + bne 46beec <__cxa_atexit@plt+0x4557dc> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ - bne 46bf18 <__cxa_atexit@plt+0x455808> │ │ │ │ + bne 46bf40 <__cxa_atexit@plt+0x455830> │ │ │ │ ldr r6, [r7, #1] │ │ │ │ - ldr r3, [pc, #448] @ 46bfe8 <__cxa_atexit@plt+0x4558d8> │ │ │ │ + ldr r3, [pc, #448] @ 46c010 <__cxa_atexit@plt+0x455900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #444] @ 46bfec <__cxa_atexit@plt+0x4558dc> │ │ │ │ + ldr r7, [pc, #444] @ 46c014 <__cxa_atexit@plt+0x455904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r6, #3] │ │ │ │ ldr r1, [r6, #7] │ │ │ │ ldr r0, [r6, #11] │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r0, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r6, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #408] @ 46bff0 <__cxa_atexit@plt+0x4558e0> │ │ │ │ + ldr r0, [pc, #408] @ 46c018 <__cxa_atexit@plt+0x455908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [r7, #2] │ │ │ │ and r3, r6, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46bf44 <__cxa_atexit@plt+0x455834> │ │ │ │ - ldr r2, [pc, #356] @ 46bfdc <__cxa_atexit@plt+0x4558cc> │ │ │ │ + bne 46bf6c <__cxa_atexit@plt+0x45585c> │ │ │ │ + ldr r2, [pc, #356] @ 46c004 <__cxa_atexit@plt+0x4558f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6, #2] │ │ │ │ ldr r1, [r6, #6] │ │ │ │ mov r6, r5 │ │ │ │ str r2, [r6, #8]! │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ tst r3, #3 │ │ │ │ - beq 46bf90 <__cxa_atexit@plt+0x455880> │ │ │ │ - ldr r2, [pc, #320] @ 46bfe0 <__cxa_atexit@plt+0x4558d0> │ │ │ │ + beq 46bfb8 <__cxa_atexit@plt+0x4558a8> │ │ │ │ + ldr r2, [pc, #320] @ 46c008 <__cxa_atexit@plt+0x4558f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 46bfa4 <__cxa_atexit@plt+0x455894> │ │ │ │ + beq 46bfcc <__cxa_atexit@plt+0x4558bc> │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b 46c554 <__cxa_atexit@plt+0x455e44> │ │ │ │ + b 46c57c <__cxa_atexit@plt+0x455e6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46bfb4 <__cxa_atexit@plt+0x4558a4> │ │ │ │ - ldr lr, [pc, #280] @ 46bff4 <__cxa_atexit@plt+0x4558e4> │ │ │ │ + bcc 46bfdc <__cxa_atexit@plt+0x4558cc> │ │ │ │ + ldr lr, [pc, #280] @ 46c01c <__cxa_atexit@plt+0x45590c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ sub r1, r6, #15 │ │ │ │ @@ -1136120,1692 +1136130,1692 @@ │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ str lr, [r9, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #192] @ 46bfe4 <__cxa_atexit@plt+0x4558d4> │ │ │ │ + ldr r6, [pc, #192] @ 46c00c <__cxa_atexit@plt+0x4558fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ str r6, [r5, #52]! @ 0x34 │ │ │ │ tst r7, #3 │ │ │ │ - beq 46bf84 <__cxa_atexit@plt+0x455874> │ │ │ │ + beq 46bfac <__cxa_atexit@plt+0x45589c> │ │ │ │ mov r6, r9 │ │ │ │ - b 46c418 <__cxa_atexit@plt+0x455d08> │ │ │ │ + b 46c440 <__cxa_atexit@plt+0x455d30> │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46bfc0 <__cxa_atexit@plt+0x4558b0> │ │ │ │ - ldr r3, [pc, #152] @ 46bff8 <__cxa_atexit@plt+0x4558e8> │ │ │ │ + bcc 46bfe8 <__cxa_atexit@plt+0x4558d8> │ │ │ │ + ldr r3, [pc, #152] @ 46c020 <__cxa_atexit@plt+0x455910> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ 46bffc <__cxa_atexit@plt+0x4558ec> │ │ │ │ + ldr r2, [pc, #148] @ 46c024 <__cxa_atexit@plt+0x455914> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #52]! @ 0x34 │ │ │ │ - ldr r8, [pc, #140] @ 46c000 <__cxa_atexit@plt+0x4558f0> │ │ │ │ + ldr r8, [pc, #140] @ 46c028 <__cxa_atexit@plt+0x455918> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r3, [pc, #16] @ 46bfd8 <__cxa_atexit@plt+0x4558c8> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r3, [pc, #16] @ 46c000 <__cxa_atexit@plt+0x4558f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0x00000abc │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000006b0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - cmppeq fp, #4, 16 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ cmppeq fp, #220, 14 @ p-variant is OBSOLETE @ 0x3700000 │ │ │ │ + cmppeq fp, #180, 14 @ p-variant is OBSOLETE @ 0x2d00000 │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ muleq r0, r8, fp │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - teqeq fp, #561152 @ 0x89000 │ │ │ │ - cmppeq fp, #88, 24 @ p-variant is OBSOLETE @ 0x5800 │ │ │ │ + teqeq fp, #99328 @ 0x18400 │ │ │ │ + cmppeq fp, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ andeq r2, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 46c04c <__cxa_atexit@plt+0x45593c> │ │ │ │ + bne 46c074 <__cxa_atexit@plt+0x455964> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ cmp r8, r2 │ │ │ │ - bne 46c07c <__cxa_atexit@plt+0x45596c> │ │ │ │ - ldr r3, [pc, #100] @ 46c09c <__cxa_atexit@plt+0x45598c> │ │ │ │ + bne 46c0a4 <__cxa_atexit@plt+0x455994> │ │ │ │ + ldr r3, [pc, #100] @ 46c0c4 <__cxa_atexit@plt+0x4559b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #44]! @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c074 <__cxa_atexit@plt+0x455964> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46c09c <__cxa_atexit@plt+0x45598c> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 46c0a0 <__cxa_atexit@plt+0x455990> │ │ │ │ + ldr r3, [pc, #72] @ 46c0c8 <__cxa_atexit@plt+0x4559b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c074 <__cxa_atexit@plt+0x455964> │ │ │ │ - b 46c120 <__cxa_atexit@plt+0x455a10> │ │ │ │ + beq 46c09c <__cxa_atexit@plt+0x45598c> │ │ │ │ + b 46c148 <__cxa_atexit@plt+0x455a38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #32] @ 46c0a4 <__cxa_atexit@plt+0x455994> │ │ │ │ + ldr r1, [pc, #32] @ 46c0cc <__cxa_atexit@plt+0x4559bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmppeq fp, #180, 22 @ p-variant is OBSOLETE @ 0x2d000 │ │ │ │ + cmppeq fp, #140, 22 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46c0dc <__cxa_atexit@plt+0x4559cc> │ │ │ │ - ldr r3, [pc, #72] @ 46c110 <__cxa_atexit@plt+0x455a00> │ │ │ │ + bne 46c104 <__cxa_atexit@plt+0x4559f4> │ │ │ │ + ldr r3, [pc, #72] @ 46c138 <__cxa_atexit@plt+0x455a28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #44]! @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c104 <__cxa_atexit@plt+0x4559f4> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46c12c <__cxa_atexit@plt+0x455a1c> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 46c10c <__cxa_atexit@plt+0x4559fc> │ │ │ │ + ldr r3, [pc, #36] @ 46c134 <__cxa_atexit@plt+0x455a24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c104 <__cxa_atexit@plt+0x4559f4> │ │ │ │ - b 46c120 <__cxa_atexit@plt+0x455a10> │ │ │ │ + beq 46c12c <__cxa_atexit@plt+0x455a1c> │ │ │ │ + b 46c148 <__cxa_atexit@plt+0x455a38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - cmppeq fp, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ + cmppeq fp, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r5 │ │ │ │ ldr r8, [sl, #44]! @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ ldr r1, [sl, #-40] @ 0xffffffd8 │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 46c20c <__cxa_atexit@plt+0x455afc> │ │ │ │ + beq 46c234 <__cxa_atexit@plt+0x455b24> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 46c1f8 <__cxa_atexit@plt+0x455ae8> │ │ │ │ + bne 46c220 <__cxa_atexit@plt+0x455b10> │ │ │ │ bic r0, r2, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #4 │ │ │ │ - beq 46c2e0 <__cxa_atexit@plt+0x455bd0> │ │ │ │ + beq 46c308 <__cxa_atexit@plt+0x455bf8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 46c1f8 <__cxa_atexit@plt+0x455ae8> │ │ │ │ + bne 46c220 <__cxa_atexit@plt+0x455b10> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 46c368 <__cxa_atexit@plt+0x455c58> │ │ │ │ + bcc 46c390 <__cxa_atexit@plt+0x455c80> │ │ │ │ ldr r7, [r2, #1] │ │ │ │ cmp r7, #0 │ │ │ │ - ble 46c2f0 <__cxa_atexit@plt+0x455be0> │ │ │ │ - ldr r5, [pc, #628] @ 46c400 <__cxa_atexit@plt+0x455cf0> │ │ │ │ + ble 46c318 <__cxa_atexit@plt+0x455c08> │ │ │ │ + ldr r5, [pc, #628] @ 46c428 <__cxa_atexit@plt+0x455d18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r6, {r5, r7} │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ sub r6, r9, #1 │ │ │ │ ldrex r5, [r7] │ │ │ │ strex r5, r6, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 46c1a8 <__cxa_atexit@plt+0x455a98> │ │ │ │ + bne 46c1d0 <__cxa_atexit@plt+0x455ac0> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #576] @ 46c404 <__cxa_atexit@plt+0x455cf4> │ │ │ │ + ldr r6, [pc, #576] @ 46c42c <__cxa_atexit@plt+0x455d1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 46c1d4 <__cxa_atexit@plt+0x455ac4> │ │ │ │ + bne 46c1fc <__cxa_atexit@plt+0x455aec> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r6, [pc, #556] @ 46c408 <__cxa_atexit@plt+0x455cf8> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r6, [pc, #556] @ 46c430 <__cxa_atexit@plt+0x455d20> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [sl] │ │ │ │ str r6, [sl] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c358 <__cxa_atexit@plt+0x455c48> │ │ │ │ + beq 46c380 <__cxa_atexit@plt+0x455c70> │ │ │ │ mov r5, sl │ │ │ │ mov r6, r9 │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ - ldr r8, [pc, #440] @ 46c3b8 <__cxa_atexit@plt+0x455ca8> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ + ldr r8, [pc, #440] @ 46c3e0 <__cxa_atexit@plt+0x455cd0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ mov r7, r2 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r0, r9 │ │ │ │ - bcc 46c368 <__cxa_atexit@plt+0x455c58> │ │ │ │ + bcc 46c390 <__cxa_atexit@plt+0x455c80> │ │ │ │ ldr r2, [r2, #2] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ cmp r2, r0 │ │ │ │ - bge 46c288 <__cxa_atexit@plt+0x455b78> │ │ │ │ - ldr r7, [pc, #392] @ 46c3bc <__cxa_atexit@plt+0x455cac> │ │ │ │ + bge 46c2b0 <__cxa_atexit@plt+0x455ba0> │ │ │ │ + ldr r7, [pc, #392] @ 46c3e4 <__cxa_atexit@plt+0x455cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #388] @ 46c3c0 <__cxa_atexit@plt+0x455cb0> │ │ │ │ + ldr r2, [pc, #388] @ 46c3e8 <__cxa_atexit@plt+0x455cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46c37c <__cxa_atexit@plt+0x455c6c> │ │ │ │ - ldr r7, [pc, #360] @ 46c3c4 <__cxa_atexit@plt+0x455cb4> │ │ │ │ + bhi 46c3a4 <__cxa_atexit@plt+0x455c94> │ │ │ │ + ldr r7, [pc, #360] @ 46c3ec <__cxa_atexit@plt+0x455cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #356] @ 46c3c8 <__cxa_atexit@plt+0x455cb8> │ │ │ │ + ldr r3, [pc, #356] @ 46c3f0 <__cxa_atexit@plt+0x455ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28]! │ │ │ │ - ldr r7, [pc, #348] @ 46c3cc <__cxa_atexit@plt+0x455cbc> │ │ │ │ + ldr r7, [pc, #348] @ 46c3f4 <__cxa_atexit@plt+0x455ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46c34c <__cxa_atexit@plt+0x455c3c> │ │ │ │ + beq 46c374 <__cxa_atexit@plt+0x455c64> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ - ldr r3, [pc, #332] @ 46c3dc <__cxa_atexit@plt+0x455ccc> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ + ldr r3, [pc, #332] @ 46c404 <__cxa_atexit@plt+0x455cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r2, r0 │ │ │ │ str r3, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ sub r3, r9, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46c2b0 <__cxa_atexit@plt+0x455ba0> │ │ │ │ + bne 46c2d8 <__cxa_atexit@plt+0x455bc8> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #276] @ 46c3e0 <__cxa_atexit@plt+0x455cd0> │ │ │ │ + ldr r3, [pc, #276] @ 46c408 <__cxa_atexit@plt+0x455cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 46c2e4 <__cxa_atexit@plt+0x455bd4> │ │ │ │ + bne 46c30c <__cxa_atexit@plt+0x455bfc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - b 46c2e4 <__cxa_atexit@plt+0x455bd4> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + b 46c30c <__cxa_atexit@plt+0x455bfc> │ │ │ │ mov r9, r6 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #236] @ 46c3e4 <__cxa_atexit@plt+0x455cd4> │ │ │ │ + ldr r7, [pc, #236] @ 46c40c <__cxa_atexit@plt+0x455cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #232] @ 46c3e8 <__cxa_atexit@plt+0x455cd8> │ │ │ │ + ldr r2, [pc, #232] @ 46c410 <__cxa_atexit@plt+0x455d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46c3a4 <__cxa_atexit@plt+0x455c94> │ │ │ │ - ldr r7, [pc, #204] @ 46c3ec <__cxa_atexit@plt+0x455cdc> │ │ │ │ + bhi 46c3cc <__cxa_atexit@plt+0x455cbc> │ │ │ │ + ldr r7, [pc, #204] @ 46c414 <__cxa_atexit@plt+0x455d04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #200] @ 46c3f0 <__cxa_atexit@plt+0x455ce0> │ │ │ │ + ldr r3, [pc, #200] @ 46c418 <__cxa_atexit@plt+0x455d08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28]! │ │ │ │ - ldr r7, [pc, #192] @ 46c3f4 <__cxa_atexit@plt+0x455ce4> │ │ │ │ + ldr r7, [pc, #192] @ 46c41c <__cxa_atexit@plt+0x455d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46c34c <__cxa_atexit@plt+0x455c3c> │ │ │ │ + beq 46c374 <__cxa_atexit@plt+0x455c64> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #76] @ 46c3d0 <__cxa_atexit@plt+0x455cc0> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #76] @ 46c3f8 <__cxa_atexit@plt+0x455ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #72] @ 46c3d4 <__cxa_atexit@plt+0x455cc4> │ │ │ │ + ldr r9, [pc, #72] @ 46c3fc <__cxa_atexit@plt+0x455cec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #68] @ 46c3d8 <__cxa_atexit@plt+0x455cc8> │ │ │ │ + ldr r5, [pc, #68] @ 46c400 <__cxa_atexit@plt+0x455cf0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 46c3f8 <__cxa_atexit@plt+0x455ce8> │ │ │ │ + ldr r7, [pc, #76] @ 46c420 <__cxa_atexit@plt+0x455d10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #72] @ 46c3fc <__cxa_atexit@plt+0x455cec> │ │ │ │ + ldr r9, [pc, #72] @ 46c424 <__cxa_atexit@plt+0x455d14> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 46c38c <__cxa_atexit@plt+0x455c7c> │ │ │ │ - cmppeq fp, #144, 14 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ - cmppeq fp, #52, 14 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ - cmneq pc, #248, 16 @ 0xf80000 │ │ │ │ + b 46c3b4 <__cxa_atexit@plt+0x455ca4> │ │ │ │ + cmppeq fp, #104, 14 @ p-variant is OBSOLETE @ 0x1a00000 │ │ │ │ + cmppeq fp, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + cmneq pc, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0xffff7b60 │ │ │ │ - cmppeq fp, #120, 16 @ p-variant is OBSOLETE @ 0x780000 │ │ │ │ - cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ - cmppeq fp, #16, 4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, #80, 14 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ - cmneq pc, #164, 14 @ 0x2900000 │ │ │ │ - cmneq pc, #244, 16 @ 0xf40000 │ │ │ │ - cmneq pc, #244, 22 @ 0x3d000 │ │ │ │ - cmppeq fp, #92, 12 @ p-variant is OBSOLETE @ 0x5c00000 │ │ │ │ - cmneq pc, #52, 16 @ 0x340000 │ │ │ │ - @ instruction: 0xffff7a9c │ │ │ │ - cmppeq fp, #164, 14 @ p-variant is OBSOLETE @ 0x2900000 │ │ │ │ - cmneq pc, #4, 16 @ 0x40000 │ │ │ │ + cmppeq fp, #80, 16 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ + cmneq pc, #160, 16 @ 0xa00000 │ │ │ │ cmppeq fp, #232, 2 @ p-variant is OBSOLETE @ 0x3a │ │ │ │ - cmppeq fp, #24, 14 @ p-variant is OBSOLETE @ 0x600000 │ │ │ │ - cmneq pc, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq pc, #252, 24 @ 0xfc00 │ │ │ │ + cmppeq fp, #40, 14 @ p-variant is OBSOLETE @ 0xa00000 │ │ │ │ + cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq pc, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq pc, #204, 22 @ 0x33000 │ │ │ │ + cmppeq fp, #52, 12 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ + cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ + @ instruction: 0xffff7a9c │ │ │ │ + cmppeq fp, #124, 14 @ p-variant is OBSOLETE @ 0x1f00000 │ │ │ │ + cmneq pc, #220, 14 @ 0x3700000 │ │ │ │ + cmppeq fp, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ + cmppeq fp, #240, 12 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ + cmneq pc, #212, 18 @ 0x350000 │ │ │ │ + cmneq pc, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - cmppeq fp, #80, 16 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ + cmppeq fp, #40, 16 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #4 │ │ │ │ - bne 46c48c <__cxa_atexit@plt+0x455d7c> │ │ │ │ - ldr r7, [pc, #180] @ 46c4e8 <__cxa_atexit@plt+0x455dd8> │ │ │ │ + bne 46c4b4 <__cxa_atexit@plt+0x455da4> │ │ │ │ + ldr r7, [pc, #180] @ 46c510 <__cxa_atexit@plt+0x455e00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #176] @ 46c4ec <__cxa_atexit@plt+0x455ddc> │ │ │ │ + ldr r3, [pc, #176] @ 46c514 <__cxa_atexit@plt+0x455e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46c4c0 <__cxa_atexit@plt+0x455db0> │ │ │ │ - ldr r7, [pc, #144] @ 46c4f0 <__cxa_atexit@plt+0x455de0> │ │ │ │ + bhi 46c4e8 <__cxa_atexit@plt+0x455dd8> │ │ │ │ + ldr r7, [pc, #144] @ 46c518 <__cxa_atexit@plt+0x455e08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #140] @ 46c4f4 <__cxa_atexit@plt+0x455de4> │ │ │ │ + ldr r3, [pc, #140] @ 46c51c <__cxa_atexit@plt+0x455e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #132] @ 46c4f8 <__cxa_atexit@plt+0x455de8> │ │ │ │ + ldr r7, [pc, #132] @ 46c520 <__cxa_atexit@plt+0x455e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46c4b4 <__cxa_atexit@plt+0x455da4> │ │ │ │ + beq 46c4dc <__cxa_atexit@plt+0x455dcc> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #76] @ 46c4e4 <__cxa_atexit@plt+0x455dd4> │ │ │ │ + ldr r3, [pc, #76] @ 46c50c <__cxa_atexit@plt+0x455dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c4ac <__cxa_atexit@plt+0x455d9c> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46c4d4 <__cxa_atexit@plt+0x455dc4> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 46c4fc <__cxa_atexit@plt+0x455dec> │ │ │ │ + ldr r7, [pc, #52] @ 46c524 <__cxa_atexit@plt+0x455e14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #48] @ 46c500 <__cxa_atexit@plt+0x455df0> │ │ │ │ + ldr r9, [pc, #48] @ 46c528 <__cxa_atexit@plt+0x455e18> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #44] @ 46c504 <__cxa_atexit@plt+0x455df4> │ │ │ │ + ldr r3, [pc, #44] @ 46c52c <__cxa_atexit@plt+0x455e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - cmppeq fp, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ - cmneq pc, #248, 12 @ 0xf800000 │ │ │ │ + cmppeq fp, #84, 10 @ p-variant is OBSOLETE @ 0x15000000 │ │ │ │ + cmneq pc, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xffff795c │ │ │ │ - cmppeq fp, #132, 12 @ p-variant is OBSOLETE @ 0x8400000 │ │ │ │ - cmneq pc, #196, 12 @ 0xc400000 │ │ │ │ - cmppeq fp, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ - cmppeq fp, #28, 12 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ - cmneq pc, #96, 12 @ 0x6000000 │ │ │ │ - cmppeq fp, #164, 12 @ p-variant is OBSOLETE @ 0xa400000 │ │ │ │ + cmppeq fp, #92, 12 @ p-variant is OBSOLETE @ 0x5c00000 │ │ │ │ + cmneq pc, #156, 12 @ 0x9c00000 │ │ │ │ + cmppeq fp, #164 @ p-variant is OBSOLETE @ 0xa4 │ │ │ │ + cmppeq fp, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ + cmneq pc, #56, 12 @ 0x3800000 │ │ │ │ + cmppeq fp, #124, 12 @ p-variant is OBSOLETE @ 0x7c00000 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 46c544 <__cxa_atexit@plt+0x455e34> │ │ │ │ + ldr r2, [pc, #36] @ 46c56c <__cxa_atexit@plt+0x455e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c53c <__cxa_atexit@plt+0x455e2c> │ │ │ │ - b 46c554 <__cxa_atexit@plt+0x455e44> │ │ │ │ + beq 46c564 <__cxa_atexit@plt+0x455e54> │ │ │ │ + b 46c57c <__cxa_atexit@plt+0x455e6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmppeq fp, #100, 12 @ p-variant is OBSOLETE @ 0x6400000 │ │ │ │ + cmppeq fp, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldrb r6, [r7, #3] │ │ │ │ cmp r6, #1 │ │ │ │ - beq 46c58c <__cxa_atexit@plt+0x455e7c> │ │ │ │ + beq 46c5b4 <__cxa_atexit@plt+0x455ea4> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 46c5ac <__cxa_atexit@plt+0x455e9c> │ │ │ │ - ldr r6, [pc, #160] @ 46c614 <__cxa_atexit@plt+0x455f04> │ │ │ │ + bne 46c5d4 <__cxa_atexit@plt+0x455ec4> │ │ │ │ + ldr r6, [pc, #160] @ 46c63c <__cxa_atexit@plt+0x455f2c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c5e8 <__cxa_atexit@plt+0x455ed8> │ │ │ │ + beq 46c610 <__cxa_atexit@plt+0x455f00> │ │ │ │ mov r6, r9 │ │ │ │ - b 46c630 <__cxa_atexit@plt+0x455f20> │ │ │ │ - ldr r6, [pc, #124] @ 46c610 <__cxa_atexit@plt+0x455f00> │ │ │ │ + b 46c658 <__cxa_atexit@plt+0x455f48> │ │ │ │ + ldr r6, [pc, #124] @ 46c638 <__cxa_atexit@plt+0x455f28> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46c5e8 <__cxa_atexit@plt+0x455ed8> │ │ │ │ + beq 46c610 <__cxa_atexit@plt+0x455f00> │ │ │ │ mov r6, r9 │ │ │ │ - b 46c774 <__cxa_atexit@plt+0x456064> │ │ │ │ + b 46c79c <__cxa_atexit@plt+0x45608c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c5f4 <__cxa_atexit@plt+0x455ee4> │ │ │ │ - ldr r3, [pc, #84] @ 46c618 <__cxa_atexit@plt+0x455f08> │ │ │ │ + bcc 46c61c <__cxa_atexit@plt+0x455f0c> │ │ │ │ + ldr r3, [pc, #84] @ 46c640 <__cxa_atexit@plt+0x455f30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 46c61c <__cxa_atexit@plt+0x455f0c> │ │ │ │ + ldr r2, [pc, #80] @ 46c644 <__cxa_atexit@plt+0x455f34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [pc, #72] @ 46c620 <__cxa_atexit@plt+0x455f10> │ │ │ │ + ldr r8, [pc, #72] @ 46c648 <__cxa_atexit@plt+0x455f38> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 46c60c <__cxa_atexit@plt+0x455efc> │ │ │ │ + ldr r3, [pc, #16] @ 46c634 <__cxa_atexit@plt+0x455f24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ - teqeq fp, #620756992 @ 0x25000000 │ │ │ │ - cmppeq fp, #100, 10 @ p-variant is OBSOLETE @ 0x19000000 │ │ │ │ + teqeq fp, #-50331648 @ 0xfd000000 │ │ │ │ + cmppeq fp, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ andeq r5, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 46c680 <__cxa_atexit@plt+0x455f70> │ │ │ │ + bne 46c6a8 <__cxa_atexit@plt+0x455f98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c710 <__cxa_atexit@plt+0x456000> │ │ │ │ - ldr r3, [pc, #260] @ 46c75c <__cxa_atexit@plt+0x45604c> │ │ │ │ + bcc 46c738 <__cxa_atexit@plt+0x456028> │ │ │ │ + ldr r3, [pc, #260] @ 46c784 <__cxa_atexit@plt+0x456074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 46c760 <__cxa_atexit@plt+0x456050> │ │ │ │ + ldr r2, [pc, #256] @ 46c788 <__cxa_atexit@plt+0x456078> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [pc, #248] @ 46c764 <__cxa_atexit@plt+0x456054> │ │ │ │ + ldr r8, [pc, #248] @ 46c78c <__cxa_atexit@plt+0x45607c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #160] @ 46c740 <__cxa_atexit@plt+0x456030> │ │ │ │ + ldr r3, [pc, #160] @ 46c768 <__cxa_atexit@plt+0x456058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r6] │ │ │ │ strex r0, r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46c6a4 <__cxa_atexit@plt+0x455f94> │ │ │ │ + bne 46c6cc <__cxa_atexit@plt+0x455fbc> │ │ │ │ ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #132] @ 46c744 <__cxa_atexit@plt+0x456034> │ │ │ │ + ldr r3, [pc, #132] @ 46c76c <__cxa_atexit@plt+0x45605c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne 46c6d0 <__cxa_atexit@plt+0x455fc0> │ │ │ │ + bne 46c6f8 <__cxa_atexit@plt+0x455fe8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c728 <__cxa_atexit@plt+0x456018> │ │ │ │ - ldr r3, [pc, #100] @ 46c750 <__cxa_atexit@plt+0x456040> │ │ │ │ + bcc 46c750 <__cxa_atexit@plt+0x456040> │ │ │ │ + ldr r3, [pc, #100] @ 46c778 <__cxa_atexit@plt+0x456068> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 46c754 <__cxa_atexit@plt+0x456044> │ │ │ │ + ldr r2, [pc, #96] @ 46c77c <__cxa_atexit@plt+0x45606c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #84] @ 46c758 <__cxa_atexit@plt+0x456048> │ │ │ │ + ldr r3, [pc, #84] @ 46c780 <__cxa_atexit@plt+0x456070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r3, [pc, #52] @ 46c74c <__cxa_atexit@plt+0x45603c> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r3, [pc, #52] @ 46c774 <__cxa_atexit@plt+0x456064> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #24] @ 46c748 <__cxa_atexit@plt+0x456038> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #24] @ 46c770 <__cxa_atexit@plt+0x456060> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #164, 4 @ 0x4000000a │ │ │ │ - cmneq pc, #0, 16 │ │ │ │ - cmppeq fp, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + cmneq pc, #124, 4 @ 0xc0000007 │ │ │ │ + cmneq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmppeq fp, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ @ instruction: 0xffffd7e0 │ │ │ │ - cmppeq fp, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ - cmneq pc, #208, 6 @ 0x40000003 │ │ │ │ + cmppeq fp, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + cmneq pc, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ @ instruction: 0xfffff39c │ │ │ │ - teqeq fp, #1140850690 @ 0x44000002 │ │ │ │ - cmppeq fp, #48, 8 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + teqeq fp, #1761607680 @ 0x69000000 │ │ │ │ + cmppeq fp, #8, 8 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ - bne 46c7b0 <__cxa_atexit@plt+0x4560a0> │ │ │ │ - ldr r2, [pc, #76] @ 46c7d4 <__cxa_atexit@plt+0x4560c4> │ │ │ │ + bne 46c7d8 <__cxa_atexit@plt+0x4560c8> │ │ │ │ + ldr r2, [pc, #76] @ 46c7fc <__cxa_atexit@plt+0x4560ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ strb r3, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 46c7b4 <__cxa_atexit@plt+0x4560a4> │ │ │ │ + beq 46c7dc <__cxa_atexit@plt+0x4560cc> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 46c7c0 <__cxa_atexit@plt+0x4560b0> │ │ │ │ + bne 46c7e8 <__cxa_atexit@plt+0x4560d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strb r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ - b 46c818 <__cxa_atexit@plt+0x456108> │ │ │ │ - ldr r7, [pc, #16] @ 46c7d8 <__cxa_atexit@plt+0x4560c8> │ │ │ │ + b 46c840 <__cxa_atexit@plt+0x456130> │ │ │ │ + ldr r7, [pc, #16] @ 46c800 <__cxa_atexit@plt+0x4560f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, #200, 28 @ 0xc80 │ │ │ │ - cmppeq fp, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ + cmneq pc, #160, 28 @ 0xa00 │ │ │ │ + cmppeq fp, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46c800 <__cxa_atexit@plt+0x4560f0> │ │ │ │ + bne 46c828 <__cxa_atexit@plt+0x456118> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ - b 46c818 <__cxa_atexit@plt+0x456108> │ │ │ │ - ldr r7, [pc, #12] @ 46c814 <__cxa_atexit@plt+0x456104> │ │ │ │ + b 46c840 <__cxa_atexit@plt+0x456130> │ │ │ │ + ldr r7, [pc, #12] @ 46c83c <__cxa_atexit@plt+0x45612c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #136, 28 @ 0x880 │ │ │ │ + cmneq pc, #96, 28 @ 0x600 │ │ │ │ mov fp, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldrb r6, [r5, #32] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 46c868 <__cxa_atexit@plt+0x456158> │ │ │ │ + beq 46c890 <__cxa_atexit@plt+0x456180> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c8e4 <__cxa_atexit@plt+0x4561d4> │ │ │ │ - ldr r3, [pc, #208] @ 46c914 <__cxa_atexit@plt+0x456204> │ │ │ │ + bcc 46c90c <__cxa_atexit@plt+0x4561fc> │ │ │ │ + ldr r3, [pc, #208] @ 46c93c <__cxa_atexit@plt+0x45622c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ 46c918 <__cxa_atexit@plt+0x456208> │ │ │ │ + ldr r2, [pc, #204] @ 46c940 <__cxa_atexit@plt+0x456230> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #40]! @ 0x28 │ │ │ │ - ldr r8, [pc, #196] @ 46c91c <__cxa_atexit@plt+0x45620c> │ │ │ │ + ldr r8, [pc, #196] @ 46c944 <__cxa_atexit@plt+0x456234> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #160] @ 46c910 <__cxa_atexit@plt+0x456200> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #160] @ 46c938 <__cxa_atexit@plt+0x456228> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #40] @ 0x28 │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 46c8d4 <__cxa_atexit@plt+0x4561c4> │ │ │ │ + beq 46c8fc <__cxa_atexit@plt+0x4561ec> │ │ │ │ cmp r6, #2 │ │ │ │ - beq 46c82c <__cxa_atexit@plt+0x45611c> │ │ │ │ + beq 46c854 <__cxa_atexit@plt+0x456144> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46c8fc <__cxa_atexit@plt+0x4561ec> │ │ │ │ - ldr r2, [pc, #124] @ 46c920 <__cxa_atexit@plt+0x456210> │ │ │ │ + bcc 46c924 <__cxa_atexit@plt+0x456214> │ │ │ │ + ldr r2, [pc, #124] @ 46c948 <__cxa_atexit@plt+0x456238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 46c924 <__cxa_atexit@plt+0x456214> │ │ │ │ + ldr r1, [pc, #120] @ 46c94c <__cxa_atexit@plt+0x45623c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #116] @ 46c928 <__cxa_atexit@plt+0x456218> │ │ │ │ + ldr lr, [pc, #116] @ 46c950 <__cxa_atexit@plt+0x456240> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r9, #4] │ │ │ │ str r0, [r9, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 46c90c <__cxa_atexit@plt+0x4561fc> │ │ │ │ + ldr r3, [pc, #32] @ 46c934 <__cxa_atexit@plt+0x456224> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ - teqeq fp, #1073741865 @ 0x40000029 │ │ │ │ + teqeq fp, #-805306361 @ 0xd0000007 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmpeq fp, #104, 24 @ 0x6800 │ │ │ │ - cmppeq fp, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ + cmpeq fp, #64, 24 @ 0x4000 │ │ │ │ + cmppeq fp, #68, 4 @ p-variant is OBSOLETE @ 0x40000004 │ │ │ │ andeq r7, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 46c984 <__cxa_atexit@plt+0x456274> │ │ │ │ + bne 46c9ac <__cxa_atexit@plt+0x45629c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c9c8 <__cxa_atexit@plt+0x4562b8> │ │ │ │ - ldr r3, [pc, #156] @ 46c9fc <__cxa_atexit@plt+0x4562ec> │ │ │ │ + bcc 46c9f0 <__cxa_atexit@plt+0x4562e0> │ │ │ │ + ldr r3, [pc, #156] @ 46ca24 <__cxa_atexit@plt+0x456314> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #152] @ 46ca00 <__cxa_atexit@plt+0x4562f0> │ │ │ │ + ldr r2, [pc, #152] @ 46ca28 <__cxa_atexit@plt+0x456318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [pc, #144] @ 46ca04 <__cxa_atexit@plt+0x4562f4> │ │ │ │ + ldr r8, [pc, #144] @ 46ca2c <__cxa_atexit@plt+0x45631c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46c9e0 <__cxa_atexit@plt+0x4562d0> │ │ │ │ - ldr r3, [pc, #84] @ 46c9f0 <__cxa_atexit@plt+0x4562e0> │ │ │ │ + bcc 46ca08 <__cxa_atexit@plt+0x4562f8> │ │ │ │ + ldr r3, [pc, #84] @ 46ca18 <__cxa_atexit@plt+0x456308> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 46c9f4 <__cxa_atexit@plt+0x4562e4> │ │ │ │ + ldr r2, [pc, #80] @ 46ca1c <__cxa_atexit@plt+0x45630c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 46c9f8 <__cxa_atexit@plt+0x4562e8> │ │ │ │ + ldr r1, [pc, #76] @ 46ca20 <__cxa_atexit@plt+0x456310> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r9, #4] │ │ │ │ str r0, [r9, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r1, #2 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ - ldr r3, [pc, #28] @ 46c9ec <__cxa_atexit@plt+0x4562dc> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ + ldr r3, [pc, #28] @ 46ca14 <__cxa_atexit@plt+0x456304> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq fp, #112, 22 @ 0x1c000 │ │ │ │ + cmpeq fp, #72, 22 @ 0x12000 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffff094 │ │ │ │ - teqeq fp, #137 @ 0x89 │ │ │ │ + teqeq fp, #1073741848 @ 0x40000018 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 46ca70 <__cxa_atexit@plt+0x456360> │ │ │ │ + ldr r3, [pc, #68] @ 46ca98 <__cxa_atexit@plt+0x456388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46ca30 <__cxa_atexit@plt+0x456320> │ │ │ │ + bne 46ca58 <__cxa_atexit@plt+0x456348> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 46ca74 <__cxa_atexit@plt+0x456364> │ │ │ │ + ldr r3, [pc, #40] @ 46ca9c <__cxa_atexit@plt+0x45638c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 46ca5c <__cxa_atexit@plt+0x45634c> │ │ │ │ + bne 46ca84 <__cxa_atexit@plt+0x456374> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 46ca78 <__cxa_atexit@plt+0x456368> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 46caa0 <__cxa_atexit@plt+0x456390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #24, 30 @ 0x60 │ │ │ │ - cmneq pc, #116, 8 @ 0x74000000 │ │ │ │ - cmneq pc, #44, 24 @ 0x2c00 │ │ │ │ - cmppeq fp, #252 @ p-variant is OBSOLETE @ 0xfc │ │ │ │ + cmneq pc, #240, 28 @ 0xf00 │ │ │ │ + cmneq pc, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq pc, #4, 24 @ 0x400 │ │ │ │ + cmppeq fp, #212 @ p-variant is OBSOLETE @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46cac8 <__cxa_atexit@plt+0x4563b8> │ │ │ │ - ldr r3, [pc, #60] @ 46cae0 <__cxa_atexit@plt+0x4563d0> │ │ │ │ + bcc 46caf0 <__cxa_atexit@plt+0x4563e0> │ │ │ │ + ldr r3, [pc, #60] @ 46cb08 <__cxa_atexit@plt+0x4563f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 46cae4 <__cxa_atexit@plt+0x4563d4> │ │ │ │ + ldr r2, [pc, #56] @ 46cb0c <__cxa_atexit@plt+0x4563fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r8, [pc, #48] @ 46cae8 <__cxa_atexit@plt+0x4563d8> │ │ │ │ + ldr r8, [pc, #48] @ 46cb10 <__cxa_atexit@plt+0x456400> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #28] @ 46caec <__cxa_atexit@plt+0x4563dc> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #28] @ 46cb14 <__cxa_atexit@plt+0x456404> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ - teqeq fp, #276 @ 0x114 │ │ │ │ + teqeq fp, #29 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq fp, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq fp, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46cb80 <__cxa_atexit@plt+0x456470> │ │ │ │ - ldr r2, [pc, #144] @ 46cba8 <__cxa_atexit@plt+0x456498> │ │ │ │ + bcc 46cba8 <__cxa_atexit@plt+0x456498> │ │ │ │ + ldr r2, [pc, #144] @ 46cbd0 <__cxa_atexit@plt+0x4564c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #136] @ 46cbac <__cxa_atexit@plt+0x45649c> │ │ │ │ + ldr r3, [pc, #136] @ 46cbd4 <__cxa_atexit@plt+0x4564c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46cb8c <__cxa_atexit@plt+0x45647c> │ │ │ │ - ldr r7, [pc, #100] @ 46cbb0 <__cxa_atexit@plt+0x4564a0> │ │ │ │ + bhi 46cbb4 <__cxa_atexit@plt+0x4564a4> │ │ │ │ + ldr r7, [pc, #100] @ 46cbd8 <__cxa_atexit@plt+0x4564c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #92] @ 46cbb4 <__cxa_atexit@plt+0x4564a4> │ │ │ │ + ldr r7, [pc, #92] @ 46cbdc <__cxa_atexit@plt+0x4564cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46cb74 <__cxa_atexit@plt+0x456464> │ │ │ │ + beq 46cb9c <__cxa_atexit@plt+0x45648c> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #36] @ 46cbb8 <__cxa_atexit@plt+0x4564a8> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #36] @ 46cbe0 <__cxa_atexit@plt+0x4564d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 46cbbc <__cxa_atexit@plt+0x4564ac> │ │ │ │ + ldr r3, [pc, #32] @ 46cbe4 <__cxa_atexit@plt+0x4564d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #20 │ │ │ │ - cmneq pc, #16 │ │ │ │ + cmneq pc, #236, 30 @ 0x3b0 │ │ │ │ + cmneq pc, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0xffff7270 │ │ │ │ - cmneq pc, #224, 30 @ 0x380 │ │ │ │ - cmpeq fp, #0, 20 │ │ │ │ - cmneq pc, #156, 30 @ 0x270 │ │ │ │ + cmneq pc, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq fp, #216, 18 @ 0x360000 │ │ │ │ + cmneq pc, #116, 30 @ 0x1d0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46cbf8 <__cxa_atexit@plt+0x4564e8> │ │ │ │ - ldr r2, [pc, #68] @ 46cc20 <__cxa_atexit@plt+0x456510> │ │ │ │ + bne 46cc20 <__cxa_atexit@plt+0x456510> │ │ │ │ + ldr r2, [pc, #68] @ 46cc48 <__cxa_atexit@plt+0x456538> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 46cc14 <__cxa_atexit@plt+0x456504> │ │ │ │ - b 46cc30 <__cxa_atexit@plt+0x456520> │ │ │ │ - ldr r3, [pc, #28] @ 46cc1c <__cxa_atexit@plt+0x45650c> │ │ │ │ + beq 46cc3c <__cxa_atexit@plt+0x45652c> │ │ │ │ + b 46cc58 <__cxa_atexit@plt+0x456548> │ │ │ │ + ldr r3, [pc, #28] @ 46cc44 <__cxa_atexit@plt+0x456534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #48]! @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46cc14 <__cxa_atexit@plt+0x456504> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46cc3c <__cxa_atexit@plt+0x45652c> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeec0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq fp, #56 @ p-variant is OBSOLETE @ 0x38 │ │ │ │ + cmppeq fp, #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 46ccd0 <__cxa_atexit@plt+0x4565c0> │ │ │ │ + beq 46ccf8 <__cxa_atexit@plt+0x4565e8> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 46cca4 <__cxa_atexit@plt+0x456594> │ │ │ │ + bne 46cccc <__cxa_atexit@plt+0x4565bc> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r0, [r2, #-2] │ │ │ │ cmp r0, #8 │ │ │ │ - beq 46cd88 <__cxa_atexit@plt+0x456678> │ │ │ │ + beq 46cdb0 <__cxa_atexit@plt+0x4566a0> │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ cmp r0, #5 │ │ │ │ - beq 46cd34 <__cxa_atexit@plt+0x456624> │ │ │ │ + beq 46cd5c <__cxa_atexit@plt+0x45664c> │ │ │ │ cmp r0, #4 │ │ │ │ - bne 46cca4 <__cxa_atexit@plt+0x456594> │ │ │ │ + bne 46cccc <__cxa_atexit@plt+0x4565bc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 46cdbc <__cxa_atexit@plt+0x4566ac> │ │ │ │ - ldr r0, [pc, #328] @ 46cdd8 <__cxa_atexit@plt+0x4566c8> │ │ │ │ + bcc 46cde4 <__cxa_atexit@plt+0x4566d4> │ │ │ │ + ldr r0, [pc, #328] @ 46ce00 <__cxa_atexit@plt+0x4566f0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #324] @ 46cddc <__cxa_atexit@plt+0x4566cc> │ │ │ │ + ldr lr, [pc, #324] @ 46ce04 <__cxa_atexit@plt+0x4566f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #320] @ 46cde0 <__cxa_atexit@plt+0x4566d0> │ │ │ │ + ldr r9, [pc, #320] @ 46ce08 <__cxa_atexit@plt+0x4566f8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 46cd5c <__cxa_atexit@plt+0x45664c> │ │ │ │ - ldr r2, [pc, #288] @ 46cdcc <__cxa_atexit@plt+0x4566bc> │ │ │ │ + b 46cd84 <__cxa_atexit@plt+0x456674> │ │ │ │ + ldr r2, [pc, #288] @ 46cdf4 <__cxa_atexit@plt+0x4566e4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 46cd28 <__cxa_atexit@plt+0x456618> │ │ │ │ + beq 46cd50 <__cxa_atexit@plt+0x456640> │ │ │ │ mov r7, r3 │ │ │ │ - b 46db00 <__cxa_atexit@plt+0x4573f0> │ │ │ │ + b 46db28 <__cxa_atexit@plt+0x457418> │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr ip, [r7, #10] │ │ │ │ ldr r0, [r7, #14] │ │ │ │ ldr lr, [r7, #18] │ │ │ │ - ldr r9, [pc, #228] @ 46cdd0 <__cxa_atexit@plt+0x4566c0> │ │ │ │ + ldr r9, [pc, #228] @ 46cdf8 <__cxa_atexit@plt+0x4566e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #180] @ 46cdd4 <__cxa_atexit@plt+0x4566c4> │ │ │ │ + ldr r3, [pc, #180] @ 46cdfc <__cxa_atexit@plt+0x4566ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 46cdbc <__cxa_atexit@plt+0x4566ac> │ │ │ │ - ldr r0, [pc, #152] @ 46cde4 <__cxa_atexit@plt+0x4566d4> │ │ │ │ + bcc 46cde4 <__cxa_atexit@plt+0x4566d4> │ │ │ │ + ldr r0, [pc, #152] @ 46ce0c <__cxa_atexit@plt+0x4566fc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #148] @ 46cde8 <__cxa_atexit@plt+0x4566d8> │ │ │ │ + ldr lr, [pc, #148] @ 46ce10 <__cxa_atexit@plt+0x456700> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #144] @ 46cdec <__cxa_atexit@plt+0x4566dc> │ │ │ │ + ldr r9, [pc, #144] @ 46ce14 <__cxa_atexit@plt+0x456704> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r9, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #96] @ 46cdf0 <__cxa_atexit@plt+0x4566e0> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #96] @ 46ce18 <__cxa_atexit@plt+0x456708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46cdb4 <__cxa_atexit@plt+0x4566a4> │ │ │ │ + beq 46cddc <__cxa_atexit@plt+0x4566cc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46ce0c <__cxa_atexit@plt+0x4566fc> │ │ │ │ + b 46ce34 <__cxa_atexit@plt+0x456724> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr lr │ │ │ │ muleq r0, r0, r9 │ │ │ │ - cmneq pc, #40, 28 @ 0x280 │ │ │ │ + cmneq pc, #0, 28 │ │ │ │ muleq r0, r4, r9 │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ @ instruction: 0xffffece4 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xffffec44 │ │ │ │ @ instruction: 0xffffec88 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq fp, #104, 28 @ 0x680 │ │ │ │ + cmpeq fp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46ce0c <__cxa_atexit@plt+0x4566fc> │ │ │ │ + b 46ce34 <__cxa_atexit@plt+0x456724> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #156] @ 46ceb4 <__cxa_atexit@plt+0x4567a4> │ │ │ │ + ldr r2, [pc, #156] @ 46cedc <__cxa_atexit@plt+0x4567cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 46ceb8 <__cxa_atexit@plt+0x4567a8> │ │ │ │ + ldr r1, [pc, #152] @ 46cee0 <__cxa_atexit@plt+0x4567d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46ce78 <__cxa_atexit@plt+0x456768> │ │ │ │ + bne 46cea0 <__cxa_atexit@plt+0x456790> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ce88 <__cxa_atexit@plt+0x456778> │ │ │ │ + beq 46ceb0 <__cxa_atexit@plt+0x4567a0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #8 │ │ │ │ - beq 46ce94 <__cxa_atexit@plt+0x456784> │ │ │ │ + beq 46cebc <__cxa_atexit@plt+0x4567ac> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ceac <__cxa_atexit@plt+0x45679c> │ │ │ │ + beq 46ced4 <__cxa_atexit@plt+0x4567c4> │ │ │ │ str r7, [r5] │ │ │ │ - b 46ce20 <__cxa_atexit@plt+0x456710> │ │ │ │ - ldr r7, [pc, #60] @ 46cebc <__cxa_atexit@plt+0x4567ac> │ │ │ │ + b 46ce48 <__cxa_atexit@plt+0x456738> │ │ │ │ + ldr r7, [pc, #60] @ 46cee4 <__cxa_atexit@plt+0x4567d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 46cea0 <__cxa_atexit@plt+0x456790> │ │ │ │ + b 46cec8 <__cxa_atexit@plt+0x4567b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 46cec0 <__cxa_atexit@plt+0x4567b0> │ │ │ │ + ldr r7, [pc, #36] @ 46cee8 <__cxa_atexit@plt+0x4567d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46cf4c <__cxa_atexit@plt+0x45683c> │ │ │ │ + b 46cf74 <__cxa_atexit@plt+0x456864> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq pc, #220, 20 @ 0xdc000 │ │ │ │ - cmneq pc, #168, 20 @ 0xa8000 │ │ │ │ - cmpeq fp, #152, 26 @ 0x2600 │ │ │ │ + cmneq pc, #180, 20 @ 0xb4000 │ │ │ │ + cmneq pc, #128, 20 @ 0x80000 │ │ │ │ + cmpeq fp, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #8 │ │ │ │ - bne 46cf00 <__cxa_atexit@plt+0x4567f0> │ │ │ │ - ldr r7, [pc, #64] @ 46cf30 <__cxa_atexit@plt+0x456820> │ │ │ │ + bne 46cf28 <__cxa_atexit@plt+0x456818> │ │ │ │ + ldr r7, [pc, #64] @ 46cf58 <__cxa_atexit@plt+0x456848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46cf4c <__cxa_atexit@plt+0x45683c> │ │ │ │ - ldr r3, [pc, #36] @ 46cf2c <__cxa_atexit@plt+0x45681c> │ │ │ │ + b 46cf74 <__cxa_atexit@plt+0x456864> │ │ │ │ + ldr r3, [pc, #36] @ 46cf54 <__cxa_atexit@plt+0x456844> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46cf24 <__cxa_atexit@plt+0x456814> │ │ │ │ + beq 46cf4c <__cxa_atexit@plt+0x45683c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46ce0c <__cxa_atexit@plt+0x4566fc> │ │ │ │ + b 46ce34 <__cxa_atexit@plt+0x456724> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #84, 20 @ 0x54000 │ │ │ │ - cmpeq fp, #40, 26 @ 0xa00 │ │ │ │ + cmneq pc, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq fp, #0, 26 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 46ce0c <__cxa_atexit@plt+0x4566fc> │ │ │ │ + b 46ce34 <__cxa_atexit@plt+0x456724> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46cfcc <__cxa_atexit@plt+0x4568bc> │ │ │ │ - ldr r7, [pc, #164] @ 46d00c <__cxa_atexit@plt+0x4568fc> │ │ │ │ + bne 46cff4 <__cxa_atexit@plt+0x4568e4> │ │ │ │ + ldr r7, [pc, #164] @ 46d034 <__cxa_atexit@plt+0x456924> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #160] @ 46d010 <__cxa_atexit@plt+0x456900> │ │ │ │ + ldr r2, [pc, #160] @ 46d038 <__cxa_atexit@plt+0x456928> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #156] @ 46d014 <__cxa_atexit@plt+0x456904> │ │ │ │ + ldr r3, [pc, #156] @ 46d03c <__cxa_atexit@plt+0x45692c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46cfe4 <__cxa_atexit@plt+0x4568d4> │ │ │ │ - ldr r7, [pc, #120] @ 46d018 <__cxa_atexit@plt+0x456908> │ │ │ │ + bhi 46d00c <__cxa_atexit@plt+0x4568fc> │ │ │ │ + ldr r7, [pc, #120] @ 46d040 <__cxa_atexit@plt+0x456930> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ 46d01c <__cxa_atexit@plt+0x45690c> │ │ │ │ + ldr r3, [pc, #116] @ 46d044 <__cxa_atexit@plt+0x456934> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #108] @ 46d020 <__cxa_atexit@plt+0x456910> │ │ │ │ + ldr r7, [pc, #108] @ 46d048 <__cxa_atexit@plt+0x456938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46cfd8 <__cxa_atexit@plt+0x4568c8> │ │ │ │ + beq 46d000 <__cxa_atexit@plt+0x4568f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46d048 <__cxa_atexit@plt+0x456938> │ │ │ │ + b 46d070 <__cxa_atexit@plt+0x456960> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 46d024 <__cxa_atexit@plt+0x456914> │ │ │ │ + ldr r7, [pc, #56] @ 46d04c <__cxa_atexit@plt+0x45693c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 46d028 <__cxa_atexit@plt+0x456918> │ │ │ │ + ldr r9, [pc, #52] @ 46d050 <__cxa_atexit@plt+0x456940> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #48] @ 46d02c <__cxa_atexit@plt+0x45691c> │ │ │ │ + ldr r5, [pc, #48] @ 46d054 <__cxa_atexit@plt+0x456944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #172, 20 @ 0xac000 │ │ │ │ - cmneq pc, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq fp, #132, 20 @ 0x84000 │ │ │ │ + cmneq pc, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffff6e1c │ │ │ │ - cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ - cmneq pc, #132, 22 @ 0x21000 │ │ │ │ - cmpeq fp, #168, 10 @ 0x2a000000 │ │ │ │ - cmpeq fp, #8, 22 @ 0x2000 │ │ │ │ - cmneq pc, #60, 22 @ 0xf000 │ │ │ │ - cmpeq fp, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq fp, #44, 22 @ 0xb000 │ │ │ │ + cmneq pc, #92, 22 @ 0x17000 │ │ │ │ + cmpeq fp, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq fp, #224, 20 @ 0xe0000 │ │ │ │ + cmneq pc, #20, 22 @ 0x5000 │ │ │ │ + cmpeq fp, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 46d048 <__cxa_atexit@plt+0x456938> │ │ │ │ + b 46d070 <__cxa_atexit@plt+0x456960> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46d0cc <__cxa_atexit@plt+0x4569bc> │ │ │ │ - ldr r7, [pc, #372] @ 46d1d8 <__cxa_atexit@plt+0x456ac8> │ │ │ │ + bne 46d0f4 <__cxa_atexit@plt+0x4569e4> │ │ │ │ + ldr r7, [pc, #372] @ 46d200 <__cxa_atexit@plt+0x456af0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #368] @ 46d1dc <__cxa_atexit@plt+0x456acc> │ │ │ │ + ldr r2, [pc, #368] @ 46d204 <__cxa_atexit@plt+0x456af4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #364] @ 46d1e0 <__cxa_atexit@plt+0x456ad0> │ │ │ │ + ldr r3, [pc, #364] @ 46d208 <__cxa_atexit@plt+0x456af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r8, [r3, #60] @ 0x3c │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46d17c <__cxa_atexit@plt+0x456a6c> │ │ │ │ - ldr r7, [pc, #324] @ 46d1e4 <__cxa_atexit@plt+0x456ad4> │ │ │ │ + bhi 46d1a4 <__cxa_atexit@plt+0x456a94> │ │ │ │ + ldr r7, [pc, #324] @ 46d20c <__cxa_atexit@plt+0x456afc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #320] @ 46d1e8 <__cxa_atexit@plt+0x456ad8> │ │ │ │ + ldr r3, [pc, #320] @ 46d210 <__cxa_atexit@plt+0x456b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #312] @ 46d1ec <__cxa_atexit@plt+0x456adc> │ │ │ │ + ldr r7, [pc, #312] @ 46d214 <__cxa_atexit@plt+0x456b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46d150 <__cxa_atexit@plt+0x456a40> │ │ │ │ + beq 46d178 <__cxa_atexit@plt+0x456a68> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ - ldr r7, [pc, #236] @ 46d1c0 <__cxa_atexit@plt+0x456ab0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ + ldr r7, [pc, #236] @ 46d1e8 <__cxa_atexit@plt+0x456ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [r0, #-4]! │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ sub r3, r0, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46d1a4 <__cxa_atexit@plt+0x456a94> │ │ │ │ - ldr r0, [pc, #204] @ 46d1c4 <__cxa_atexit@plt+0x456ab4> │ │ │ │ + bhi 46d1cc <__cxa_atexit@plt+0x456abc> │ │ │ │ + ldr r0, [pc, #204] @ 46d1ec <__cxa_atexit@plt+0x456adc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ str r1, [r7, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 46d15c <__cxa_atexit@plt+0x456a4c> │ │ │ │ - ldr r0, [pc, #180] @ 46d1c8 <__cxa_atexit@plt+0x456ab8> │ │ │ │ + beq 46d184 <__cxa_atexit@plt+0x456a74> │ │ │ │ + ldr r0, [pc, #180] @ 46d1f0 <__cxa_atexit@plt+0x456ae0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r2, #19] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ tst r1, #3 │ │ │ │ - beq 46d16c <__cxa_atexit@plt+0x456a5c> │ │ │ │ - ldr r5, [pc, #152] @ 46d1cc <__cxa_atexit@plt+0x456abc> │ │ │ │ + beq 46d194 <__cxa_atexit@plt+0x456a84> │ │ │ │ + ldr r5, [pc, #152] @ 46d1f4 <__cxa_atexit@plt+0x456ae4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ - ldr r5, [pc, #144] @ 46d1d0 <__cxa_atexit@plt+0x456ac0> │ │ │ │ + ldr r5, [pc, #144] @ 46d1f8 <__cxa_atexit@plt+0x456ae8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 46d1f0 <__cxa_atexit@plt+0x456ae0> │ │ │ │ + ldr r7, [pc, #108] @ 46d218 <__cxa_atexit@plt+0x456b08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #104] @ 46d1f4 <__cxa_atexit@plt+0x456ae4> │ │ │ │ + ldr r9, [pc, #104] @ 46d21c <__cxa_atexit@plt+0x456b0c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #100] @ 46d1f8 <__cxa_atexit@plt+0x456ae8> │ │ │ │ + ldr r5, [pc, #100] @ 46d220 <__cxa_atexit@plt+0x456b10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 46d1d4 <__cxa_atexit@plt+0x456ac4> │ │ │ │ + ldr r7, [pc, #40] @ 46d1fc <__cxa_atexit@plt+0x456aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xffff8954 │ │ │ │ @ instruction: 0xffff89a4 │ │ │ │ @ instruction: 0xffff89b8 │ │ │ │ - cmneq pc, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq fp, #180, 10 @ 0x2d000000 │ │ │ │ - cmpeq fp, #204, 18 @ 0x330000 │ │ │ │ + cmneq pc, #200, 18 @ 0x320000 │ │ │ │ + cmpeq fp, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq fp, #164, 18 @ 0x290000 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - cmneq pc, #192, 20 @ 0xc0000 │ │ │ │ + cmneq pc, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xffff6d1c │ │ │ │ - cmpeq fp, #100, 20 @ 0x64000 │ │ │ │ - cmneq pc, #132, 20 @ 0x84000 │ │ │ │ - cmpeq fp, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq fp, #128, 18 @ 0x200000 │ │ │ │ - cmneq pc, #164, 18 @ 0x290000 │ │ │ │ - cmpeq fp, #96, 20 @ 0x60000 │ │ │ │ + cmpeq fp, #60, 20 @ 0x3c000 │ │ │ │ + cmneq pc, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq fp, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq fp, #88, 18 @ 0x160000 │ │ │ │ + cmneq pc, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #176] @ 46d2c0 <__cxa_atexit@plt+0x456bb0> │ │ │ │ + ldr r7, [pc, #176] @ 46d2e8 <__cxa_atexit@plt+0x456bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46d2a8 <__cxa_atexit@plt+0x456b98> │ │ │ │ - ldr r0, [pc, #148] @ 46d2c4 <__cxa_atexit@plt+0x456bb4> │ │ │ │ + bhi 46d2d0 <__cxa_atexit@plt+0x456bc0> │ │ │ │ + ldr r0, [pc, #148] @ 46d2ec <__cxa_atexit@plt+0x456bdc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r7, #-8]! │ │ │ │ str r1, [r7, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 46d288 <__cxa_atexit@plt+0x456b78> │ │ │ │ - ldr r0, [pc, #124] @ 46d2c8 <__cxa_atexit@plt+0x456bb8> │ │ │ │ + beq 46d2b0 <__cxa_atexit@plt+0x456ba0> │ │ │ │ + ldr r0, [pc, #124] @ 46d2f0 <__cxa_atexit@plt+0x456be0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r2, #19] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ tst r1, #3 │ │ │ │ - beq 46d298 <__cxa_atexit@plt+0x456b88> │ │ │ │ - ldr r5, [pc, #96] @ 46d2cc <__cxa_atexit@plt+0x456bbc> │ │ │ │ + beq 46d2c0 <__cxa_atexit@plt+0x456bb0> │ │ │ │ + ldr r5, [pc, #96] @ 46d2f4 <__cxa_atexit@plt+0x456be4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ - ldr r5, [pc, #88] @ 46d2d0 <__cxa_atexit@plt+0x456bc0> │ │ │ │ + ldr r5, [pc, #88] @ 46d2f8 <__cxa_atexit@plt+0x456be8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 46d2d4 <__cxa_atexit@plt+0x456bc4> │ │ │ │ + ldr r7, [pc, #36] @ 46d2fc <__cxa_atexit@plt+0x456bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff881c │ │ │ │ @ instruction: 0xffff886c │ │ │ │ @ instruction: 0xffff8880 │ │ │ │ - cmneq pc, #184, 16 @ 0xb80000 │ │ │ │ - cmpeq fp, #176, 8 @ 0xb0000000 │ │ │ │ - cmpeq fp, #132, 18 @ 0x210000 │ │ │ │ + cmneq pc, #144, 16 @ 0x900000 │ │ │ │ + cmpeq fp, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq fp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 46d314 <__cxa_atexit@plt+0x456c04> │ │ │ │ + ldr r3, [pc, #36] @ 46d33c <__cxa_atexit@plt+0x456c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d30c <__cxa_atexit@plt+0x456bfc> │ │ │ │ - b 46d324 <__cxa_atexit@plt+0x456c14> │ │ │ │ + beq 46d334 <__cxa_atexit@plt+0x456c24> │ │ │ │ + b 46d34c <__cxa_atexit@plt+0x456c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #68, 18 @ 0x110000 │ │ │ │ + cmpeq fp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ cmp r7, #4 │ │ │ │ - bne 46d3a0 <__cxa_atexit@plt+0x456c90> │ │ │ │ - ldr r7, [pc, #336] @ 46d494 <__cxa_atexit@plt+0x456d84> │ │ │ │ + bne 46d3c8 <__cxa_atexit@plt+0x456cb8> │ │ │ │ + ldr r7, [pc, #336] @ 46d4bc <__cxa_atexit@plt+0x456dac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-40 @ 0xffffffd8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46d424 <__cxa_atexit@plt+0x456d14> │ │ │ │ - ldr r7, [pc, #316] @ 46d498 <__cxa_atexit@plt+0x456d88> │ │ │ │ + bhi 46d44c <__cxa_atexit@plt+0x456d3c> │ │ │ │ + ldr r7, [pc, #316] @ 46d4c0 <__cxa_atexit@plt+0x456db0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #312] @ 46d49c <__cxa_atexit@plt+0x456d8c> │ │ │ │ + ldr r2, [pc, #312] @ 46d4c4 <__cxa_atexit@plt+0x456db4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ - ldr r7, [pc, #300] @ 46d4a0 <__cxa_atexit@plt+0x456d90> │ │ │ │ + ldr r7, [pc, #300] @ 46d4c8 <__cxa_atexit@plt+0x456db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46d408 <__cxa_atexit@plt+0x456cf8> │ │ │ │ - ldr r2, [pc, #276] @ 46d4a4 <__cxa_atexit@plt+0x456d94> │ │ │ │ + beq 46d430 <__cxa_atexit@plt+0x456d20> │ │ │ │ + ldr r2, [pc, #276] @ 46d4cc <__cxa_atexit@plt+0x456dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #200] @ 46d470 <__cxa_atexit@plt+0x456d60> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #200] @ 46d498 <__cxa_atexit@plt+0x456d88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #196] @ 46d474 <__cxa_atexit@plt+0x456d64> │ │ │ │ + ldr r2, [pc, #196] @ 46d49c <__cxa_atexit@plt+0x456d8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #192] @ 46d478 <__cxa_atexit@plt+0x456d68> │ │ │ │ + ldr r3, [pc, #192] @ 46d4a0 <__cxa_atexit@plt+0x456d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #40]! @ 0x28 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46d448 <__cxa_atexit@plt+0x456d38> │ │ │ │ - ldr r7, [pc, #160] @ 46d47c <__cxa_atexit@plt+0x456d6c> │ │ │ │ + bhi 46d470 <__cxa_atexit@plt+0x456d60> │ │ │ │ + ldr r7, [pc, #160] @ 46d4a4 <__cxa_atexit@plt+0x456d94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #156] @ 46d480 <__cxa_atexit@plt+0x456d70> │ │ │ │ + ldr r3, [pc, #156] @ 46d4a8 <__cxa_atexit@plt+0x456d98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28]! │ │ │ │ - ldr r7, [pc, #148] @ 46d484 <__cxa_atexit@plt+0x456d74> │ │ │ │ + ldr r7, [pc, #148] @ 46d4ac <__cxa_atexit@plt+0x456d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46d418 <__cxa_atexit@plt+0x456d08> │ │ │ │ + beq 46d440 <__cxa_atexit@plt+0x456d30> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 46d4a8 <__cxa_atexit@plt+0x456d98> │ │ │ │ + ldr r7, [pc, #124] @ 46d4d0 <__cxa_atexit@plt+0x456dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #120] @ 46d4ac <__cxa_atexit@plt+0x456d9c> │ │ │ │ + ldr sl, [pc, #120] @ 46d4d4 <__cxa_atexit@plt+0x456dc4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #116] @ 46d4b0 <__cxa_atexit@plt+0x456da0> │ │ │ │ + ldr r3, [pc, #116] @ 46d4d8 <__cxa_atexit@plt+0x456dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 46d488 <__cxa_atexit@plt+0x456d78> │ │ │ │ + ldr r7, [pc, #56] @ 46d4b0 <__cxa_atexit@plt+0x456da0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 46d48c <__cxa_atexit@plt+0x456d7c> │ │ │ │ + ldr r9, [pc, #52] @ 46d4b4 <__cxa_atexit@plt+0x456da4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #48] @ 46d490 <__cxa_atexit@plt+0x456d80> │ │ │ │ + ldr r5, [pc, #48] @ 46d4b8 <__cxa_atexit@plt+0x456da8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #184, 12 @ 0xb800000 │ │ │ │ - cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq fp, #144, 12 @ 0x9000000 │ │ │ │ + cmneq pc, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xffff69e0 │ │ │ │ - cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ - cmneq pc, #72, 14 @ 0x1200000 │ │ │ │ - cmpeq fp, #68, 2 │ │ │ │ - cmpeq fp, #0, 14 │ │ │ │ - cmneq pc, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq fp, #76, 14 @ 0x1300000 │ │ │ │ + cmneq pc, #32, 14 @ 0x800000 │ │ │ │ + cmpeq fp, #28, 2 │ │ │ │ + cmpeq fp, #216, 12 @ 0xd800000 │ │ │ │ + cmneq pc, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xffff7480 │ │ │ │ - cmpeq fp, #224, 12 @ 0xe000000 │ │ │ │ - cmneq pc, #24, 16 @ 0x180000 │ │ │ │ + cmpeq fp, #184, 12 @ 0xb800000 │ │ │ │ + cmneq pc, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xffff7478 │ │ │ │ - cmpeq fp, #124, 4 @ 0xc0000007 │ │ │ │ - cmpeq fp, #16, 12 @ 0x1000000 │ │ │ │ - cmneq pc, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq fp, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq fp, #84, 4 @ 0x40000005 │ │ │ │ + cmpeq fp, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq pc, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq fp, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46d4e8 <__cxa_atexit@plt+0x456dd8> │ │ │ │ - ldr r3, [pc, #64] @ 46d518 <__cxa_atexit@plt+0x456e08> │ │ │ │ + bne 46d510 <__cxa_atexit@plt+0x456e00> │ │ │ │ + ldr r3, [pc, #64] @ 46d540 <__cxa_atexit@plt+0x456e30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r3, [pc, #36] @ 46d514 <__cxa_atexit@plt+0x456e04> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r3, [pc, #36] @ 46d53c <__cxa_atexit@plt+0x456e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d50c <__cxa_atexit@plt+0x456dfc> │ │ │ │ + beq 46d534 <__cxa_atexit@plt+0x456e24> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq fp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 46d554 <__cxa_atexit@plt+0x456e44> │ │ │ │ + ldr r3, [pc, #36] @ 46d57c <__cxa_atexit@plt+0x456e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d54c <__cxa_atexit@plt+0x456e3c> │ │ │ │ + beq 46d574 <__cxa_atexit@plt+0x456e64> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #4, 14 @ 0x100000 │ │ │ │ + cmpeq fp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #232, 12 @ 0xe800000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #192, 12 @ 0xc000000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #204, 12 @ 0xcc00000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 46d5c0 <__cxa_atexit@plt+0x456eb0> │ │ │ │ + ldr r3, [pc, #28] @ 46d5e8 <__cxa_atexit@plt+0x456ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d5b8 <__cxa_atexit@plt+0x456ea8> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46d5e0 <__cxa_atexit@plt+0x456ed0> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe51c │ │ │ │ - cmpeq fp, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 46d5fc <__cxa_atexit@plt+0x456eec> │ │ │ │ + ldr r3, [pc, #36] @ 46d624 <__cxa_atexit@plt+0x456f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d5f4 <__cxa_atexit@plt+0x456ee4> │ │ │ │ + beq 46d61c <__cxa_atexit@plt+0x456f0c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq fp, #52, 12 @ 0x3400000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 46d654 <__cxa_atexit@plt+0x456f44> │ │ │ │ + ldr r3, [pc, #36] @ 46d67c <__cxa_atexit@plt+0x456f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d64c <__cxa_atexit@plt+0x456f3c> │ │ │ │ + beq 46d674 <__cxa_atexit@plt+0x456f64> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ + cmpeq fp, #220, 10 @ 0x37000000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #232, 10 @ 0x3a000000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ muleq r0, r3, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 46d6cc <__cxa_atexit@plt+0x456fbc> │ │ │ │ + ldr r3, [pc, #68] @ 46d6f4 <__cxa_atexit@plt+0x456fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46d6b8 <__cxa_atexit@plt+0x456fa8> │ │ │ │ + beq 46d6e0 <__cxa_atexit@plt+0x456fd0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46d6c0 <__cxa_atexit@plt+0x456fb0> │ │ │ │ - ldr r3, [pc, #44] @ 46d6d0 <__cxa_atexit@plt+0x456fc0> │ │ │ │ + bne 46d6e8 <__cxa_atexit@plt+0x456fd8> │ │ │ │ + ldr r3, [pc, #44] @ 46d6f8 <__cxa_atexit@plt+0x456fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d6b8 <__cxa_atexit@plt+0x456fa8> │ │ │ │ - b 46d72c <__cxa_atexit@plt+0x45701c> │ │ │ │ + beq 46d6e0 <__cxa_atexit@plt+0x456fd0> │ │ │ │ + b 46d754 <__cxa_atexit@plt+0x457044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ muleq r0, r3, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46d708 <__cxa_atexit@plt+0x456ff8> │ │ │ │ - ldr r3, [pc, #40] @ 46d71c <__cxa_atexit@plt+0x45700c> │ │ │ │ + bne 46d730 <__cxa_atexit@plt+0x457020> │ │ │ │ + ldr r3, [pc, #40] @ 46d744 <__cxa_atexit@plt+0x457034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46d714 <__cxa_atexit@plt+0x457004> │ │ │ │ - b 46d72c <__cxa_atexit@plt+0x45701c> │ │ │ │ + beq 46d73c <__cxa_atexit@plt+0x45702c> │ │ │ │ + b 46d754 <__cxa_atexit@plt+0x457044> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq fp, #20, 10 @ 0x5000000 │ │ │ │ muleq r0, r3, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 46d7e0 <__cxa_atexit@plt+0x4570d0> │ │ │ │ + bne 46d808 <__cxa_atexit@plt+0x4570f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r2, sl │ │ │ │ - bcc 46d858 <__cxa_atexit@plt+0x457148> │ │ │ │ + bcc 46d880 <__cxa_atexit@plt+0x457170> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr lr, [r5, #72] @ 0x48 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr fp, [pc, #328] @ 46d8c4 <__cxa_atexit@plt+0x4571b4> │ │ │ │ + ldr fp, [pc, #328] @ 46d8ec <__cxa_atexit@plt+0x4571dc> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ ldr r3, [r5, #24]! │ │ │ │ - ldr r2, [pc, #288] @ 46d8c8 <__cxa_atexit@plt+0x4571b8> │ │ │ │ + ldr r2, [pc, #288] @ 46d8f0 <__cxa_atexit@plt+0x4571e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ sub r9, sl, #47 @ 0x2f │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r7, [pc, #180] @ 46d89c <__cxa_atexit@plt+0x45718c> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r7, [pc, #180] @ 46d8c4 <__cxa_atexit@plt+0x4571b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #176] @ 46d8a0 <__cxa_atexit@plt+0x457190> │ │ │ │ + ldr r2, [pc, #176] @ 46d8c8 <__cxa_atexit@plt+0x4571b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #172] @ 46d8a4 <__cxa_atexit@plt+0x457194> │ │ │ │ + ldr r3, [pc, #172] @ 46d8cc <__cxa_atexit@plt+0x4571bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ stmda r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46d874 <__cxa_atexit@plt+0x457164> │ │ │ │ - ldr r7, [pc, #136] @ 46d8a8 <__cxa_atexit@plt+0x457198> │ │ │ │ + bhi 46d89c <__cxa_atexit@plt+0x45718c> │ │ │ │ + ldr r7, [pc, #136] @ 46d8d0 <__cxa_atexit@plt+0x4571c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 46d8ac <__cxa_atexit@plt+0x45719c> │ │ │ │ + ldr r3, [pc, #132] @ 46d8d4 <__cxa_atexit@plt+0x4571c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #124] @ 46d8b0 <__cxa_atexit@plt+0x4571a0> │ │ │ │ + ldr r7, [pc, #124] @ 46d8d8 <__cxa_atexit@plt+0x4571c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46d84c <__cxa_atexit@plt+0x45713c> │ │ │ │ + beq 46d874 <__cxa_atexit@plt+0x457164> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #96] @ 46d8c0 <__cxa_atexit@plt+0x4571b0> │ │ │ │ + ldr r6, [pc, #96] @ 46d8e8 <__cxa_atexit@plt+0x4571d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #56] @ 46d8b4 <__cxa_atexit@plt+0x4571a4> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #56] @ 46d8dc <__cxa_atexit@plt+0x4571cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 46d8b8 <__cxa_atexit@plt+0x4571a8> │ │ │ │ + ldr r9, [pc, #52] @ 46d8e0 <__cxa_atexit@plt+0x4571d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #48] @ 46d8bc <__cxa_atexit@plt+0x4571ac> │ │ │ │ + ldr r5, [pc, #48] @ 46d8e4 <__cxa_atexit@plt+0x4571d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq fp, #140, 4 @ 0xc0000008 │ │ │ │ - cmneq pc, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq fp, #100, 4 @ 0x40000006 │ │ │ │ + cmneq pc, #20, 6 @ 0x50000000 │ │ │ │ @ instruction: 0xffff659c │ │ │ │ - cmpeq fp, #244, 4 @ 0x4000000f │ │ │ │ - cmneq pc, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq fp, #24, 26 @ 0x600 │ │ │ │ - cmpeq fp, #152, 4 @ 0x80000009 │ │ │ │ - cmneq pc, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq fp, #204, 4 @ 0xc000000c │ │ │ │ + cmneq pc, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq fp, #240, 24 @ 0xf000 │ │ │ │ + cmpeq fp, #112, 4 │ │ │ │ + cmneq pc, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffd46c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq fp, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq fp, #104, 6 @ 0xa0000001 │ │ │ │ muleq r0, r3, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46d98c <__cxa_atexit@plt+0x45727c> │ │ │ │ + bcc 46d9b4 <__cxa_atexit@plt+0x4572a4> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov fp, r7 │ │ │ │ ldr lr, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr r7, [pc, #128] @ 46d9a8 <__cxa_atexit@plt+0x457298> │ │ │ │ + ldr r7, [pc, #128] @ 46d9d0 <__cxa_atexit@plt+0x4572c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [pc, #92] @ 46d9ac <__cxa_atexit@plt+0x45729c> │ │ │ │ + ldr r2, [pc, #92] @ 46d9d4 <__cxa_atexit@plt+0x4572c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r4, [sp] │ │ │ │ @@ -1137813,57 +1137823,57 @@ │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ mov r4, sl │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r4, [pc, #28] @ 46d9b0 <__cxa_atexit@plt+0x4572a0> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r4, [pc, #28] @ 46d9d8 <__cxa_atexit@plt+0x4572c8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffd2c0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq fp, #128, 4 │ │ │ │ muleq r0, r3, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46da74 <__cxa_atexit@plt+0x457364> │ │ │ │ + bcc 46da9c <__cxa_atexit@plt+0x45738c> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov fp, r7 │ │ │ │ ldr lr, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr r7, [pc, #128] @ 46da90 <__cxa_atexit@plt+0x457380> │ │ │ │ + ldr r7, [pc, #128] @ 46dab8 <__cxa_atexit@plt+0x4573a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [pc, #92] @ 46da94 <__cxa_atexit@plt+0x457384> │ │ │ │ + ldr r2, [pc, #92] @ 46dabc <__cxa_atexit@plt+0x4573ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r4, [sp] │ │ │ │ @@ -1137871,971 +1137881,971 @@ │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ mov r4, sl │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r4, [pc, #28] @ 46da98 <__cxa_atexit@plt+0x457388> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r4, [pc, #28] @ 46dac0 <__cxa_atexit@plt+0x4573b0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffd1d8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq fp, #192, 2 @ 0x30 │ │ │ │ + cmpeq fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 46dad4 <__cxa_atexit@plt+0x4573c4> │ │ │ │ + ldr r3, [pc, #36] @ 46dafc <__cxa_atexit@plt+0x4573ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dacc <__cxa_atexit@plt+0x4573bc> │ │ │ │ + beq 46daf4 <__cxa_atexit@plt+0x4573e4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #132, 2 @ 0x21 │ │ │ │ + cmpeq fp, #92, 2 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #104, 2 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #64, 2 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46db6c <__cxa_atexit@plt+0x45745c> │ │ │ │ + bne 46db94 <__cxa_atexit@plt+0x457484> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 46dba4 <__cxa_atexit@plt+0x457494> │ │ │ │ - ldr r7, [pc, #232] @ 46dc18 <__cxa_atexit@plt+0x457508> │ │ │ │ + bne 46dbcc <__cxa_atexit@plt+0x4574bc> │ │ │ │ + ldr r7, [pc, #232] @ 46dc40 <__cxa_atexit@plt+0x457530> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #192] @ 46dc1c <__cxa_atexit@plt+0x45750c> │ │ │ │ + ldr r7, [pc, #192] @ 46dc44 <__cxa_atexit@plt+0x457534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dbe8 <__cxa_atexit@plt+0x4574d8> │ │ │ │ + beq 46dc10 <__cxa_atexit@plt+0x457500> │ │ │ │ mov r5, r3 │ │ │ │ - b 46dc2c <__cxa_atexit@plt+0x45751c> │ │ │ │ - ldr r7, [pc, #144] @ 46dc04 <__cxa_atexit@plt+0x4574f4> │ │ │ │ + b 46dc54 <__cxa_atexit@plt+0x457544> │ │ │ │ + ldr r7, [pc, #144] @ 46dc2c <__cxa_atexit@plt+0x45751c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46dbf4 <__cxa_atexit@plt+0x4574e4> │ │ │ │ - ldr r7, [pc, #124] @ 46dc08 <__cxa_atexit@plt+0x4574f8> │ │ │ │ + bhi 46dc1c <__cxa_atexit@plt+0x45750c> │ │ │ │ + ldr r7, [pc, #124] @ 46dc30 <__cxa_atexit@plt+0x457520> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46dbdc <__cxa_atexit@plt+0x4574cc> │ │ │ │ + beq 46dc04 <__cxa_atexit@plt+0x4574f4> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ - ldr r7, [pc, #96] @ 46dc0c <__cxa_atexit@plt+0x4574fc> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ + ldr r7, [pc, #96] @ 46dc34 <__cxa_atexit@plt+0x457524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46dbf4 <__cxa_atexit@plt+0x4574e4> │ │ │ │ - ldr r7, [pc, #76] @ 46dc10 <__cxa_atexit@plt+0x457500> │ │ │ │ + bhi 46dc1c <__cxa_atexit@plt+0x45750c> │ │ │ │ + ldr r7, [pc, #76] @ 46dc38 <__cxa_atexit@plt+0x457528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46dbdc <__cxa_atexit@plt+0x4574cc> │ │ │ │ + beq 46dc04 <__cxa_atexit@plt+0x4574f4> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 46dc14 <__cxa_atexit@plt+0x457504> │ │ │ │ + ldr r7, [pc, #24] @ 46dc3c <__cxa_atexit@plt+0x45752c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ @ instruction: 0xffffa218 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ @ instruction: 0xffffa1e0 │ │ │ │ - cmpeq fp, #68, 24 @ 0x4400 │ │ │ │ + cmpeq fp, #28, 24 @ 0x1c00 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #52 @ 0x34 │ │ │ │ - cmpeq fp, #60 @ 0x3c │ │ │ │ + cmneq pc, #12 │ │ │ │ + cmpeq fp, #20 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ cmp sl, r2 │ │ │ │ - bne 46dc70 <__cxa_atexit@plt+0x457560> │ │ │ │ + bne 46dc98 <__cxa_atexit@plt+0x457588> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, r1 │ │ │ │ - bne 46dcb0 <__cxa_atexit@plt+0x4575a0> │ │ │ │ - ldr r3, [pc, #156] @ 46dcf4 <__cxa_atexit@plt+0x4575e4> │ │ │ │ + bne 46dcd8 <__cxa_atexit@plt+0x4575c8> │ │ │ │ + ldr r3, [pc, #156] @ 46dd1c <__cxa_atexit@plt+0x45760c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #148] @ 46dcf8 <__cxa_atexit@plt+0x4575e8> │ │ │ │ + ldr r3, [pc, #148] @ 46dd20 <__cxa_atexit@plt+0x457610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 59ea98 <__cxa_atexit@plt+0x588388> │ │ │ │ - ldr r7, [pc, #132] @ 46dcfc <__cxa_atexit@plt+0x4575ec> │ │ │ │ + b 59eac0 <__cxa_atexit@plt+0x5883b0> │ │ │ │ + ldr r7, [pc, #132] @ 46dd24 <__cxa_atexit@plt+0x457614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46dce0 <__cxa_atexit@plt+0x4575d0> │ │ │ │ - ldr r7, [pc, #100] @ 46dd00 <__cxa_atexit@plt+0x4575f0> │ │ │ │ + bhi 46dd08 <__cxa_atexit@plt+0x4575f8> │ │ │ │ + ldr r7, [pc, #100] @ 46dd28 <__cxa_atexit@plt+0x457618> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46dcd4 <__cxa_atexit@plt+0x4575c4> │ │ │ │ + beq 46dcfc <__cxa_atexit@plt+0x4575ec> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ - ldr r3, [pc, #80] @ 46dd08 <__cxa_atexit@plt+0x4575f8> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ + ldr r3, [pc, #80] @ 46dd30 <__cxa_atexit@plt+0x457620> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 46dd04 <__cxa_atexit@plt+0x4575f4> │ │ │ │ + ldr r7, [pc, #28] @ 46dd2c <__cxa_atexit@plt+0x45761c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - cmneq pc, #172, 28 @ 0xac0 │ │ │ │ + cmneq pc, #132, 28 @ 0x840 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffa108 │ │ │ │ - cmpeq fp, #88, 22 @ 0x16000 │ │ │ │ + cmpeq fp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq fp, #80, 30 @ 0x140 │ │ │ │ + cmpeq fp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46dd48 <__cxa_atexit@plt+0x457638> │ │ │ │ - ldr r3, [pc, #68] @ 46dd70 <__cxa_atexit@plt+0x457660> │ │ │ │ + bne 46dd70 <__cxa_atexit@plt+0x457660> │ │ │ │ + ldr r3, [pc, #68] @ 46dd98 <__cxa_atexit@plt+0x457688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dd64 <__cxa_atexit@plt+0x457654> │ │ │ │ + beq 46dd8c <__cxa_atexit@plt+0x45767c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - ldr r3, [pc, #28] @ 46dd6c <__cxa_atexit@plt+0x45765c> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + ldr r3, [pc, #28] @ 46dd94 <__cxa_atexit@plt+0x457684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dd64 <__cxa_atexit@plt+0x457654> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46dd8c <__cxa_atexit@plt+0x45767c> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #232, 28 @ 0xe80 │ │ │ │ + cmpeq fp, #192, 28 @ 0xc00 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #204, 28 @ 0xcc0 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ddc8 <__cxa_atexit@plt+0x4576b8> │ │ │ │ - ldr r3, [pc, #132] @ 46de34 <__cxa_atexit@plt+0x457724> │ │ │ │ + bne 46ddf0 <__cxa_atexit@plt+0x4576e0> │ │ │ │ + ldr r3, [pc, #132] @ 46de5c <__cxa_atexit@plt+0x45774c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #120] @ 46de38 <__cxa_atexit@plt+0x457728> │ │ │ │ + ldr r3, [pc, #120] @ 46de60 <__cxa_atexit@plt+0x457750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 59ea98 <__cxa_atexit@plt+0x588388> │ │ │ │ - ldr r7, [pc, #88] @ 46de28 <__cxa_atexit@plt+0x457718> │ │ │ │ + b 59eac0 <__cxa_atexit@plt+0x5883b0> │ │ │ │ + ldr r7, [pc, #88] @ 46de50 <__cxa_atexit@plt+0x457740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46de18 <__cxa_atexit@plt+0x457708> │ │ │ │ - ldr r7, [pc, #56] @ 46de2c <__cxa_atexit@plt+0x45771c> │ │ │ │ + bhi 46de40 <__cxa_atexit@plt+0x457730> │ │ │ │ + ldr r7, [pc, #56] @ 46de54 <__cxa_atexit@plt+0x457744> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46de0c <__cxa_atexit@plt+0x4576fc> │ │ │ │ + beq 46de34 <__cxa_atexit@plt+0x457724> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 46de30 <__cxa_atexit@plt+0x457720> │ │ │ │ + ldr r7, [pc, #16] @ 46de58 <__cxa_atexit@plt+0x457748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0xffff9fb0 │ │ │ │ - cmpeq fp, #32, 20 @ 0x20000 │ │ │ │ + cmpeq fp, #248, 18 @ 0x3e0000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq pc, #80, 26 @ 0x1400 │ │ │ │ - cmpeq fp, #32, 28 @ 0x200 │ │ │ │ + cmneq pc, #40, 26 @ 0xa00 │ │ │ │ + cmpeq fp, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #152] @ 46dee8 <__cxa_atexit@plt+0x4577d8> │ │ │ │ + ldr r7, [pc, #152] @ 46df10 <__cxa_atexit@plt+0x457800> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ 46deec <__cxa_atexit@plt+0x4577dc> │ │ │ │ + ldr r2, [pc, #148] @ 46df14 <__cxa_atexit@plt+0x457804> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #144] @ 46def0 <__cxa_atexit@plt+0x4577e0> │ │ │ │ + ldr r3, [pc, #144] @ 46df18 <__cxa_atexit@plt+0x457808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46dec0 <__cxa_atexit@plt+0x4577b0> │ │ │ │ - ldr r7, [pc, #108] @ 46def4 <__cxa_atexit@plt+0x4577e4> │ │ │ │ + bhi 46dee8 <__cxa_atexit@plt+0x4577d8> │ │ │ │ + ldr r7, [pc, #108] @ 46df1c <__cxa_atexit@plt+0x45780c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 46def8 <__cxa_atexit@plt+0x4577e8> │ │ │ │ + ldr r3, [pc, #104] @ 46df20 <__cxa_atexit@plt+0x457810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #96] @ 46defc <__cxa_atexit@plt+0x4577ec> │ │ │ │ + ldr r7, [pc, #96] @ 46df24 <__cxa_atexit@plt+0x457814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46deb4 <__cxa_atexit@plt+0x4577a4> │ │ │ │ + beq 46dedc <__cxa_atexit@plt+0x4577cc> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 46df00 <__cxa_atexit@plt+0x4577f0> │ │ │ │ + ldr r7, [pc, #56] @ 46df28 <__cxa_atexit@plt+0x457818> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 46df04 <__cxa_atexit@plt+0x4577f4> │ │ │ │ + ldr r9, [pc, #52] @ 46df2c <__cxa_atexit@plt+0x45781c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #48] @ 46df08 <__cxa_atexit@plt+0x4577f8> │ │ │ │ + ldr r5, [pc, #48] @ 46df30 <__cxa_atexit@plt+0x457820> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq fp, #96, 24 @ 0x6000 │ │ │ │ - cmneq pc, #212, 24 @ 0xd400 │ │ │ │ + cmpeq fp, #56, 24 @ 0x3800 │ │ │ │ + cmneq pc, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffff5f34 │ │ │ │ - cmpeq fp, #184, 24 @ 0xb800 │ │ │ │ - cmneq pc, #156, 24 @ 0x9c00 │ │ │ │ - cmpeq fp, #204, 12 @ 0xcc00000 │ │ │ │ - cmpeq fp, #120, 24 @ 0x7800 │ │ │ │ - cmneq pc, #96, 24 @ 0x6000 │ │ │ │ - cmpeq fp, #80, 26 @ 0x1400 │ │ │ │ + cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ + cmneq pc, #116, 24 @ 0x7400 │ │ │ │ + cmpeq fp, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq fp, #80, 24 @ 0x5000 │ │ │ │ + cmneq pc, #56, 24 @ 0x3800 │ │ │ │ + cmpeq fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #88] @ 46df78 <__cxa_atexit@plt+0x457868> │ │ │ │ + ldr r7, [pc, #88] @ 46dfa0 <__cxa_atexit@plt+0x457890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46df68 <__cxa_atexit@plt+0x457858> │ │ │ │ - ldr r7, [pc, #56] @ 46df7c <__cxa_atexit@plt+0x45786c> │ │ │ │ + bhi 46df90 <__cxa_atexit@plt+0x457880> │ │ │ │ + ldr r7, [pc, #56] @ 46dfa4 <__cxa_atexit@plt+0x457894> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46df5c <__cxa_atexit@plt+0x45784c> │ │ │ │ + beq 46df84 <__cxa_atexit@plt+0x457874> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 46df80 <__cxa_atexit@plt+0x457870> │ │ │ │ + ldr r7, [pc, #16] @ 46dfa8 <__cxa_atexit@plt+0x457898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffff9e60 │ │ │ │ - cmpeq fp, #208, 16 @ 0xd00000 │ │ │ │ - cmpeq fp, #216, 24 @ 0xd800 │ │ │ │ + cmpeq fp, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq fp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46dfc0 <__cxa_atexit@plt+0x4578b0> │ │ │ │ - ldr r3, [pc, #68] @ 46dfe8 <__cxa_atexit@plt+0x4578d8> │ │ │ │ + bne 46dfe8 <__cxa_atexit@plt+0x4578d8> │ │ │ │ + ldr r3, [pc, #68] @ 46e010 <__cxa_atexit@plt+0x457900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dfdc <__cxa_atexit@plt+0x4578cc> │ │ │ │ + beq 46e004 <__cxa_atexit@plt+0x4578f4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - ldr r3, [pc, #28] @ 46dfe4 <__cxa_atexit@plt+0x4578d4> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + ldr r3, [pc, #28] @ 46e00c <__cxa_atexit@plt+0x4578fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46dfdc <__cxa_atexit@plt+0x4578cc> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46e004 <__cxa_atexit@plt+0x4578f4> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #112, 24 @ 0x7000 │ │ │ │ + cmpeq fp, #72, 24 @ 0x4800 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #84, 24 @ 0x5400 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46e044 <__cxa_atexit@plt+0x457934> │ │ │ │ - ldr r3, [pc, #68] @ 46e06c <__cxa_atexit@plt+0x45795c> │ │ │ │ + bne 46e06c <__cxa_atexit@plt+0x45795c> │ │ │ │ + ldr r3, [pc, #68] @ 46e094 <__cxa_atexit@plt+0x457984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e060 <__cxa_atexit@plt+0x457950> │ │ │ │ + beq 46e088 <__cxa_atexit@plt+0x457978> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - ldr r3, [pc, #28] @ 46e068 <__cxa_atexit@plt+0x457958> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + ldr r3, [pc, #28] @ 46e090 <__cxa_atexit@plt+0x457980> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e060 <__cxa_atexit@plt+0x457950> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46e088 <__cxa_atexit@plt+0x457978> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffda74 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq fp, #196, 22 @ 0x31000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #208, 22 @ 0x34000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46e0c8 <__cxa_atexit@plt+0x4579b8> │ │ │ │ - ldr r3, [pc, #68] @ 46e0f0 <__cxa_atexit@plt+0x4579e0> │ │ │ │ + bne 46e0f0 <__cxa_atexit@plt+0x4579e0> │ │ │ │ + ldr r3, [pc, #68] @ 46e118 <__cxa_atexit@plt+0x457a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e0e4 <__cxa_atexit@plt+0x4579d4> │ │ │ │ + beq 46e10c <__cxa_atexit@plt+0x4579fc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - ldr r3, [pc, #28] @ 46e0ec <__cxa_atexit@plt+0x4579dc> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + ldr r3, [pc, #28] @ 46e114 <__cxa_atexit@plt+0x457a04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e0e4 <__cxa_atexit@plt+0x4579d4> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46e10c <__cxa_atexit@plt+0x4579fc> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd9f0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq fp, #64, 22 @ 0x10000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #76, 22 @ 0x13000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46e14c <__cxa_atexit@plt+0x457a3c> │ │ │ │ - ldr r3, [pc, #68] @ 46e174 <__cxa_atexit@plt+0x457a64> │ │ │ │ + bne 46e174 <__cxa_atexit@plt+0x457a64> │ │ │ │ + ldr r3, [pc, #68] @ 46e19c <__cxa_atexit@plt+0x457a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e168 <__cxa_atexit@plt+0x457a58> │ │ │ │ + beq 46e190 <__cxa_atexit@plt+0x457a80> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - ldr r3, [pc, #28] @ 46e170 <__cxa_atexit@plt+0x457a60> │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + ldr r3, [pc, #28] @ 46e198 <__cxa_atexit@plt+0x457a88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #52]! @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e168 <__cxa_atexit@plt+0x457a58> │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + beq 46e190 <__cxa_atexit@plt+0x457a80> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd96c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq fp, #188, 20 @ 0xbc000 │ │ │ │ andeq r4, r0, sp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 46cbc0 <__cxa_atexit@plt+0x4564b0> │ │ │ │ - cmpeq fp, #184, 20 @ 0xb8000 │ │ │ │ + b 46cbe8 <__cxa_atexit@plt+0x4564d8> │ │ │ │ + cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46e1f0 <__cxa_atexit@plt+0x457ae0> │ │ │ │ - ldr r3, [pc, #92] @ 46e21c <__cxa_atexit@plt+0x457b0c> │ │ │ │ + bcc 46e218 <__cxa_atexit@plt+0x457b08> │ │ │ │ + ldr r3, [pc, #92] @ 46e244 <__cxa_atexit@plt+0x457b34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46e208 <__cxa_atexit@plt+0x457af8> │ │ │ │ - ldr r7, [pc, #68] @ 46e228 <__cxa_atexit@plt+0x457b18> │ │ │ │ + bhi 46e230 <__cxa_atexit@plt+0x457b20> │ │ │ │ + ldr r7, [pc, #68] @ 46e250 <__cxa_atexit@plt+0x457b40> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r3, [pc, #44] @ 46e224 <__cxa_atexit@plt+0x457b14> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r3, [pc, #44] @ 46e24c <__cxa_atexit@plt+0x457b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #16] @ 46e220 <__cxa_atexit@plt+0x457b10> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #16] @ 46e248 <__cxa_atexit@plt+0x457b38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc85c │ │ │ │ - cmpeq fp, #160, 2 @ 0x28 │ │ │ │ + cmpeq fp, #120, 2 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffff483c │ │ │ │ - cmpeq fp, #232, 20 @ 0xe8000 │ │ │ │ + cmpeq fp, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46e2c4 <__cxa_atexit@plt+0x457bb4> │ │ │ │ + bhi 46e2ec <__cxa_atexit@plt+0x457bdc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #108] @ 46e2d0 <__cxa_atexit@plt+0x457bc0> │ │ │ │ + ldr lr, [pc, #108] @ 46e2f8 <__cxa_atexit@plt+0x457be8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 46e2bc <__cxa_atexit@plt+0x457bac> │ │ │ │ + beq 46e2e4 <__cxa_atexit@plt+0x457bd4> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 46e294 <__cxa_atexit@plt+0x457b84> │ │ │ │ + bne 46e2bc <__cxa_atexit@plt+0x457bac> │ │ │ │ mov r5, r3 │ │ │ │ - b 5a88e4 <__cxa_atexit@plt+0x5921d4> │ │ │ │ + b 5a890c <__cxa_atexit@plt+0x5921fc> │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ - ldr r2, [pc, #52] @ 46e2d4 <__cxa_atexit@plt+0x457bc4> │ │ │ │ + ldr r2, [pc, #52] @ 46e2fc <__cxa_atexit@plt+0x457bec> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e2bc <__cxa_atexit@plt+0x457bac> │ │ │ │ - b 46e338 <__cxa_atexit@plt+0x457c28> │ │ │ │ + beq 46e2e4 <__cxa_atexit@plt+0x457bd4> │ │ │ │ + b 46e360 <__cxa_atexit@plt+0x457c50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq fp, #64, 20 @ 0x40000 │ │ │ │ + cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 46e2f8 <__cxa_atexit@plt+0x457be8> │ │ │ │ + bne 46e320 <__cxa_atexit@plt+0x457c10> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 5a88e4 <__cxa_atexit@plt+0x5921d4> │ │ │ │ + b 5a890c <__cxa_atexit@plt+0x5921fc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 46e328 <__cxa_atexit@plt+0x457c18> │ │ │ │ + ldr r3, [pc, #36] @ 46e350 <__cxa_atexit@plt+0x457c40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e320 <__cxa_atexit@plt+0x457c10> │ │ │ │ - b 46e338 <__cxa_atexit@plt+0x457c28> │ │ │ │ + beq 46e348 <__cxa_atexit@plt+0x457c38> │ │ │ │ + b 46e360 <__cxa_atexit@plt+0x457c50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #216, 18 @ 0x360000 │ │ │ │ + cmpeq fp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46e34c <__cxa_atexit@plt+0x457c3c> │ │ │ │ + bne 46e374 <__cxa_atexit@plt+0x457c64> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 5a88a4 <__cxa_atexit@plt+0x592194> │ │ │ │ + b 5a88cc <__cxa_atexit@plt+0x5921bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46e388 <__cxa_atexit@plt+0x457c78> │ │ │ │ + bne 46e3b0 <__cxa_atexit@plt+0x457ca0> │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46e39c <__cxa_atexit@plt+0x457c8c> │ │ │ │ - ldr r7, [pc, #60] @ 46e3b0 <__cxa_atexit@plt+0x457ca0> │ │ │ │ + bhi 46e3c4 <__cxa_atexit@plt+0x457cb4> │ │ │ │ + ldr r7, [pc, #60] @ 46e3d8 <__cxa_atexit@plt+0x457cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 46e390 <__cxa_atexit@plt+0x457c80> │ │ │ │ + beq 46e3b8 <__cxa_atexit@plt+0x457ca8> │ │ │ │ mov r7, r8 │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 468b44 <__cxa_atexit@plt+0x452434> │ │ │ │ + b 468b6c <__cxa_atexit@plt+0x45245c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 46e3b4 <__cxa_atexit@plt+0x457ca4> │ │ │ │ + ldr r7, [pc, #16] @ 46e3dc <__cxa_atexit@plt+0x457ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd74c │ │ │ │ - cmpeq fp, #96, 18 @ 0x180000 │ │ │ │ - cmpeq fp, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq fp, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq fp, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46e420 <__cxa_atexit@plt+0x457d10> │ │ │ │ - ldr lr, [pc, #76] @ 46e428 <__cxa_atexit@plt+0x457d18> │ │ │ │ + bhi 46e448 <__cxa_atexit@plt+0x457d38> │ │ │ │ + ldr lr, [pc, #76] @ 46e450 <__cxa_atexit@plt+0x457d40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 46e42c <__cxa_atexit@plt+0x457d1c> │ │ │ │ + ldr r8, [pc, #72] @ 46e454 <__cxa_atexit@plt+0x457d44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r7, #19] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ - ldr r5, [pc, #28] @ 46e430 <__cxa_atexit@plt+0x457d20> │ │ │ │ + ldr r5, [pc, #28] @ 46e458 <__cxa_atexit@plt+0x457d48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmnpeq lr, #108, 10 @ p-variant is OBSOLETE @ 0x1b000000 │ │ │ │ - cmnpeq lr, #64, 10 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ - cmpeq fp, #244, 16 @ 0xf40000 │ │ │ │ + cmnpeq lr, #68, 10 @ p-variant is OBSOLETE @ 0x11000000 │ │ │ │ + cmnpeq lr, #24, 10 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ + cmpeq fp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 46e4b4 <__cxa_atexit@plt+0x457da4> │ │ │ │ + ldr r3, [pc, #108] @ 46e4dc <__cxa_atexit@plt+0x457dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e49c <__cxa_atexit@plt+0x457d8c> │ │ │ │ + beq 46e4c4 <__cxa_atexit@plt+0x457db4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 46e4a4 <__cxa_atexit@plt+0x457d94> │ │ │ │ - ldr lr, [pc, #76] @ 46e4b8 <__cxa_atexit@plt+0x457da8> │ │ │ │ + bcc 46e4cc <__cxa_atexit@plt+0x457dbc> │ │ │ │ + ldr lr, [pc, #76] @ 46e4e0 <__cxa_atexit@plt+0x457dd0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r8, r5, #8 │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq fp, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46e510 <__cxa_atexit@plt+0x457e00> │ │ │ │ - ldr lr, [pc, #56] @ 46e51c <__cxa_atexit@plt+0x457e0c> │ │ │ │ + bcc 46e538 <__cxa_atexit@plt+0x457e28> │ │ │ │ + ldr lr, [pc, #56] @ 46e544 <__cxa_atexit@plt+0x457e34> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r8, r5, #8 │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmpeq fp, #20, 16 @ 0x140000 │ │ │ │ + cmpeq fp, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 46e5c4 <__cxa_atexit@plt+0x457eb4> │ │ │ │ - ldr r7, [pc, #164] @ 46e5ec <__cxa_atexit@plt+0x457edc> │ │ │ │ + bhi 46e5ec <__cxa_atexit@plt+0x457edc> │ │ │ │ + ldr r7, [pc, #164] @ 46e614 <__cxa_atexit@plt+0x457f04> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 46e5b8 <__cxa_atexit@plt+0x457ea8> │ │ │ │ + beq 46e5e0 <__cxa_atexit@plt+0x457ed0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 46e5d8 <__cxa_atexit@plt+0x457ec8> │ │ │ │ + bcc 46e600 <__cxa_atexit@plt+0x457ef0> │ │ │ │ ldr lr, [r9, #19] │ │ │ │ ldr r1, [r9, #27] │ │ │ │ ldr sl, [r9, #31] │ │ │ │ ldr r7, [r9, #51] @ 0x33 │ │ │ │ - ldr r0, [pc, #120] @ 46e5f4 <__cxa_atexit@plt+0x457ee4> │ │ │ │ + ldr r0, [pc, #120] @ 46e61c <__cxa_atexit@plt+0x457f0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r2, #-8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ sub r7, r3, #19 │ │ │ │ str r7, [r2, #-4] │ │ │ │ - ldr r2, [pc, #96] @ 46e5f8 <__cxa_atexit@plt+0x457ee8> │ │ │ │ + ldr r2, [pc, #96] @ 46e620 <__cxa_atexit@plt+0x457f10> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 46e5f0 <__cxa_atexit@plt+0x457ee0> │ │ │ │ + ldr r7, [pc, #36] @ 46e618 <__cxa_atexit@plt+0x457f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq fp, #132, 14 @ 0x2100000 │ │ │ │ - cmnpeq lr, #0, 8 @ p-variant is OBSOLETE │ │ │ │ + cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ + cmnpeq lr, #216, 6 @ p-variant is OBSOLETE @ 0x60000003 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmpeq fp, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq fp, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46e668 <__cxa_atexit@plt+0x457f58> │ │ │ │ - ldr r2, [pc, #80] @ 46e674 <__cxa_atexit@plt+0x457f64> │ │ │ │ + bcc 46e690 <__cxa_atexit@plt+0x457f80> │ │ │ │ + ldr r2, [pc, #80] @ 46e69c <__cxa_atexit@plt+0x457f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r9, [r7, #31] │ │ │ │ ldr r2, [r7, #51] @ 0x33 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ - ldr r0, [pc, #40] @ 46e678 <__cxa_atexit@plt+0x457f68> │ │ │ │ + ldr r0, [pc, #40] @ 46e6a0 <__cxa_atexit@plt+0x457f90> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq lr, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq lr, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46e6c0 <__cxa_atexit@plt+0x457fb0> │ │ │ │ - ldr r2, [pc, #52] @ 46e6d8 <__cxa_atexit@plt+0x457fc8> │ │ │ │ + bcc 46e6e8 <__cxa_atexit@plt+0x457fd8> │ │ │ │ + ldr r2, [pc, #52] @ 46e700 <__cxa_atexit@plt+0x457ff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 46e6dc <__cxa_atexit@plt+0x457fcc> │ │ │ │ + ldr r1, [pc, #44] @ 46e704 <__cxa_atexit@plt+0x457ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ - ldr r7, [pc, #24] @ 46e6e0 <__cxa_atexit@plt+0x457fd0> │ │ │ │ + b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + ldr r7, [pc, #24] @ 46e708 <__cxa_atexit@plt+0x457ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ - cmnpeq lr, #104, 4 @ p-variant is OBSOLETE @ 0x80000006 │ │ │ │ - cmpeq fp, #144, 12 @ 0x9000000 │ │ │ │ - cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ + cmnpeq lr, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ + cmnpeq lr, #64, 4 @ p-variant is OBSOLETE │ │ │ │ + cmpeq fp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq fp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46e718 <__cxa_atexit@plt+0x458008> │ │ │ │ + bhi 46e740 <__cxa_atexit@plt+0x458030> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 46e720 <__cxa_atexit@plt+0x458010> │ │ │ │ + ldr r2, [pc, #20] @ 46e748 <__cxa_atexit@plt+0x458038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 46e530 <__cxa_atexit@plt+0x457e20> │ │ │ │ + b 46e558 <__cxa_atexit@plt+0x457e48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ - cmpeq fp, #32, 12 @ 0x2000000 │ │ │ │ + cmnpeq lr, #220, 2 @ p-variant is OBSOLETE @ 0x37 │ │ │ │ + cmpeq fp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 46e7b0 <__cxa_atexit@plt+0x4580a0> │ │ │ │ - ldr r3, [pc, #144] @ 46e7d8 <__cxa_atexit@plt+0x4580c8> │ │ │ │ + bhi 46e7d8 <__cxa_atexit@plt+0x4580c8> │ │ │ │ + ldr r3, [pc, #144] @ 46e800 <__cxa_atexit@plt+0x4580f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 46e7a0 <__cxa_atexit@plt+0x458090> │ │ │ │ + beq 46e7c8 <__cxa_atexit@plt+0x4580b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 46e7c0 <__cxa_atexit@plt+0x4580b0> │ │ │ │ - ldr r2, [pc, #108] @ 46e7e0 <__cxa_atexit@plt+0x4580d0> │ │ │ │ + bcc 46e7e8 <__cxa_atexit@plt+0x4580d8> │ │ │ │ + ldr r2, [pc, #108] @ 46e808 <__cxa_atexit@plt+0x4580f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 46e7e4 <__cxa_atexit@plt+0x4580d4> │ │ │ │ + ldr r1, [pc, #104] @ 46e80c <__cxa_atexit@plt+0x4580fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 46e7dc <__cxa_atexit@plt+0x4580cc> │ │ │ │ + ldr r7, [pc, #36] @ 46e804 <__cxa_atexit@plt+0x4580f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq fp, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq fp, #124, 10 @ 0x1f000000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq fp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46e830 <__cxa_atexit@plt+0x458120> │ │ │ │ - ldr r2, [pc, #44] @ 46e83c <__cxa_atexit@plt+0x45812c> │ │ │ │ + bcc 46e858 <__cxa_atexit@plt+0x458148> │ │ │ │ + ldr r2, [pc, #44] @ 46e864 <__cxa_atexit@plt+0x458154> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 46e840 <__cxa_atexit@plt+0x458130> │ │ │ │ + ldr r1, [pc, #40] @ 46e868 <__cxa_atexit@plt+0x458158> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46e860 <__cxa_atexit@plt+0x458150> │ │ │ │ + ldr r3, [pc, #12] @ 46e888 <__cxa_atexit@plt+0x458178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ + b 786080 <__cxa_atexit@plt+0x76f970> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46e880 <__cxa_atexit@plt+0x458170> │ │ │ │ + ldr r3, [pc, #12] @ 46e8a8 <__cxa_atexit@plt+0x458198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ + b 786088 <__cxa_atexit@plt+0x76f978> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 46e8b0 <__cxa_atexit@plt+0x4581a0> │ │ │ │ + ldr r3, [pc, #28] @ 46e8d8 <__cxa_atexit@plt+0x4581c8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 46e8b4 <__cxa_atexit@plt+0x4581a4> │ │ │ │ + ldr r3, [pc, #16] @ 46e8dc <__cxa_atexit@plt+0x4581cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ - cmpeq fp, #196, 8 @ 0xc4000000 │ │ │ │ - cmnpeq lr, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ - cmpeq fp, #248, 8 @ 0xf8000000 │ │ │ │ + b 786090 <__cxa_atexit@plt+0x76f980> │ │ │ │ + cmpeq fp, #156, 8 @ 0x9c000000 │ │ │ │ + cmnpeq lr, #204, 4 @ p-variant is OBSOLETE @ 0xc000000c │ │ │ │ + cmpeq fp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 46e910 <__cxa_atexit@plt+0x458200> │ │ │ │ + bhi 46e938 <__cxa_atexit@plt+0x458228> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46e908 <__cxa_atexit@plt+0x4581f8> │ │ │ │ - ldr r3, [pc, #44] @ 46e918 <__cxa_atexit@plt+0x458208> │ │ │ │ + beq 46e930 <__cxa_atexit@plt+0x458220> │ │ │ │ + ldr r3, [pc, #44] @ 46e940 <__cxa_atexit@plt+0x458230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 46e91c <__cxa_atexit@plt+0x45820c> │ │ │ │ + ldr r2, [pc, #40] @ 46e944 <__cxa_atexit@plt+0x458234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #184, 8 @ 0xb8000000 │ │ │ │ - cmnpeq lr, #108 @ p-variant is OBSOLETE @ 0x6c │ │ │ │ + cmpeq fp, #144, 8 @ 0x90000000 │ │ │ │ + cmnpeq lr, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 46e938 <__cxa_atexit@plt+0x458228> │ │ │ │ + ldr r8, [pc, #4] @ 46e960 <__cxa_atexit@plt+0x458250> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - cmpeq fp, #164, 8 @ 0xa4000000 │ │ │ │ - cmpeq fp, #8, 10 @ 0x2000000 │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + cmpeq fp, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq fp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46e9ec <__cxa_atexit@plt+0x4582dc> │ │ │ │ - ldr lr, [pc, #148] @ 46e9f4 <__cxa_atexit@plt+0x4582e4> │ │ │ │ + bhi 46ea14 <__cxa_atexit@plt+0x458304> │ │ │ │ + ldr lr, [pc, #148] @ 46ea1c <__cxa_atexit@plt+0x45830c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #144] @ 46e9f8 <__cxa_atexit@plt+0x4582e8> │ │ │ │ + ldr r2, [pc, #144] @ 46ea20 <__cxa_atexit@plt+0x458310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ str r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ ldr r8, [r7, #27] │ │ │ │ @@ -1138855,602 +1138865,602 @@ │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #36] @ 46e9fc <__cxa_atexit@plt+0x4582ec> │ │ │ │ + ldr r3, [pc, #36] @ 46ea24 <__cxa_atexit@plt+0x458314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 46ea00 <__cxa_atexit@plt+0x4582f0> │ │ │ │ + ldr r3, [pc, #28] @ 46ea28 <__cxa_atexit@plt+0x458318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 482214 <__cxa_atexit@plt+0x46bb04> │ │ │ │ + b 48223c <__cxa_atexit@plt+0x46bb2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq lr, #232, 30 @ 0x3a0 │ │ │ │ - cmneq lr, #124, 30 @ 0x1f0 │ │ │ │ - cmneq pc, #124, 2 │ │ │ │ - cmpeq fp, #52, 8 @ 0x34000000 │ │ │ │ + cmneq lr, #192, 30 @ 0x300 │ │ │ │ + cmneq lr, #84, 30 @ 0x150 │ │ │ │ + cmneq pc, #84, 2 │ │ │ │ + cmpeq fp, #12, 8 @ 0xc000000 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 46ea60 <__cxa_atexit@plt+0x458350> │ │ │ │ + ldr r3, [pc, #72] @ 46ea88 <__cxa_atexit@plt+0x458378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46ea48 <__cxa_atexit@plt+0x458338> │ │ │ │ + beq 46ea70 <__cxa_atexit@plt+0x458360> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ea50 <__cxa_atexit@plt+0x458340> │ │ │ │ - ldr r3, [pc, #48] @ 46ea64 <__cxa_atexit@plt+0x458354> │ │ │ │ + bne 46ea78 <__cxa_atexit@plt+0x458368> │ │ │ │ + ldr r3, [pc, #48] @ 46ea8c <__cxa_atexit@plt+0x45837c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #16] @ 46ea68 <__cxa_atexit@plt+0x458358> │ │ │ │ + ldr r8, [pc, #16] @ 46ea90 <__cxa_atexit@plt+0x458380> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #128, 6 │ │ │ │ - cmpeq fp, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq fp, #88, 6 @ 0x60000001 │ │ │ │ + cmpeq fp, #164, 6 @ 0x90000002 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46eaa0 <__cxa_atexit@plt+0x458390> │ │ │ │ - ldr r3, [pc, #40] @ 46eab4 <__cxa_atexit@plt+0x4583a4> │ │ │ │ + bne 46eac8 <__cxa_atexit@plt+0x4583b8> │ │ │ │ + ldr r3, [pc, #40] @ 46eadc <__cxa_atexit@plt+0x4583cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r8, [pc, #8] @ 46eab0 <__cxa_atexit@plt+0x4583a0> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r8, [pc, #8] @ 46ead8 <__cxa_atexit@plt+0x4583c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ - cmpeq fp, #48, 6 @ 0xc0000000 │ │ │ │ + b 785fe8 <__cxa_atexit@plt+0x76f8d8> │ │ │ │ + cmpeq fp, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq fp, #72, 6 @ 0x20000001 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 46eb50 <__cxa_atexit@plt+0x458440> │ │ │ │ + ldr r3, [pc, #132] @ 46eb78 <__cxa_atexit@plt+0x458468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46eb34 <__cxa_atexit@plt+0x458424> │ │ │ │ + beq 46eb5c <__cxa_atexit@plt+0x45844c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46eb3c <__cxa_atexit@plt+0x45842c> │ │ │ │ - ldr r3, [pc, #100] @ 46eb54 <__cxa_atexit@plt+0x458444> │ │ │ │ + bne 46eb64 <__cxa_atexit@plt+0x458454> │ │ │ │ + ldr r3, [pc, #100] @ 46eb7c <__cxa_atexit@plt+0x45846c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46eb34 <__cxa_atexit@plt+0x458424> │ │ │ │ + beq 46eb5c <__cxa_atexit@plt+0x45844c> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ - b 46ec28 <__cxa_atexit@plt+0x458518> │ │ │ │ + b 46ec50 <__cxa_atexit@plt+0x458540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 46eb58 <__cxa_atexit@plt+0x458448> │ │ │ │ + ldr r7, [pc, #20] @ 46eb80 <__cxa_atexit@plt+0x458470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq pc, #32 │ │ │ │ - cmpeq fp, #204, 4 @ 0xc000000c │ │ │ │ + cmnpeq lr, #248, 30 @ p-variant is OBSOLETE @ 0x3e0 │ │ │ │ + cmpeq fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ebc4 <__cxa_atexit@plt+0x4584b4> │ │ │ │ - ldr r3, [pc, #96] @ 46ebe0 <__cxa_atexit@plt+0x4584d0> │ │ │ │ + bne 46ebec <__cxa_atexit@plt+0x4584dc> │ │ │ │ + ldr r3, [pc, #96] @ 46ec08 <__cxa_atexit@plt+0x4584f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ebd8 <__cxa_atexit@plt+0x4584c8> │ │ │ │ + beq 46ec00 <__cxa_atexit@plt+0x4584f0> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ - b 46ec28 <__cxa_atexit@plt+0x458518> │ │ │ │ - ldr r7, [pc, #24] @ 46ebe4 <__cxa_atexit@plt+0x4584d4> │ │ │ │ + b 46ec50 <__cxa_atexit@plt+0x458540> │ │ │ │ + ldr r7, [pc, #24] @ 46ec0c <__cxa_atexit@plt+0x4584fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmnpeq lr, #152, 30 @ p-variant is OBSOLETE @ 0x260 │ │ │ │ - cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ + cmnpeq lr, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ + cmpeq fp, #4, 4 @ 0x40000000 │ │ │ │ andeq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldrh r1, [r7, #27] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r0, #14976 @ 0x3a80 │ │ │ │ orr r0, r0, #589824 @ 0x90000 │ │ │ │ cmp r3, r0 │ │ │ │ movcc r0, r3 │ │ │ │ strh r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 46ec28 <__cxa_atexit@plt+0x458518> │ │ │ │ + b 46ec50 <__cxa_atexit@plt+0x458540> │ │ │ │ mov fp, r8 │ │ │ │ - ldr r2, [pc, #216] @ 46ed0c <__cxa_atexit@plt+0x4585fc> │ │ │ │ + ldr r2, [pc, #216] @ 46ed34 <__cxa_atexit@plt+0x458624> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #212] @ 46ed10 <__cxa_atexit@plt+0x458600> │ │ │ │ + ldr r1, [pc, #212] @ 46ed38 <__cxa_atexit@plt+0x458628> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 46ec8c <__cxa_atexit@plt+0x45857c> │ │ │ │ + bne 46ecb4 <__cxa_atexit@plt+0x4585a4> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ecac <__cxa_atexit@plt+0x45859c> │ │ │ │ + beq 46ecd4 <__cxa_atexit@plt+0x4585c4> │ │ │ │ ldrh r3, [r7, #7] │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ - beq 46ecb8 <__cxa_atexit@plt+0x4585a8> │ │ │ │ + beq 46ece0 <__cxa_atexit@plt+0x4585d0> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ed04 <__cxa_atexit@plt+0x4585f4> │ │ │ │ + beq 46ed2c <__cxa_atexit@plt+0x45861c> │ │ │ │ str r7, [r5] │ │ │ │ - b 46ec3c <__cxa_atexit@plt+0x45852c> │ │ │ │ - ldr r3, [pc, #152] @ 46ed2c <__cxa_atexit@plt+0x45861c> │ │ │ │ + b 46ec64 <__cxa_atexit@plt+0x458554> │ │ │ │ + ldr r3, [pc, #152] @ 46ed54 <__cxa_atexit@plt+0x458644> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 46ed14 <__cxa_atexit@plt+0x458604> │ │ │ │ + ldr r3, [pc, #84] @ 46ed3c <__cxa_atexit@plt+0x45862c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 46ed18 <__cxa_atexit@plt+0x458608> │ │ │ │ + ldr r2, [pc, #80] @ 46ed40 <__cxa_atexit@plt+0x458630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #76] @ 46ed1c <__cxa_atexit@plt+0x45860c> │ │ │ │ + ldr r1, [pc, #76] @ 46ed44 <__cxa_atexit@plt+0x458634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #72] @ 46ed20 <__cxa_atexit@plt+0x458610> │ │ │ │ + ldr r0, [pc, #72] @ 46ed48 <__cxa_atexit@plt+0x458638> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #56] @ 46ed24 <__cxa_atexit@plt+0x458614> │ │ │ │ + ldr r3, [pc, #56] @ 46ed4c <__cxa_atexit@plt+0x45863c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 46ed28 <__cxa_atexit@plt+0x458618> │ │ │ │ + ldr r3, [pc, #44] @ 46ed50 <__cxa_atexit@plt+0x458640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 645068 <__cxa_atexit@plt+0x62e958> │ │ │ │ + b 645090 <__cxa_atexit@plt+0x62e980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmnpeq lr, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ - cmnpeq lr, #156, 28 @ p-variant is OBSOLETE @ 0x9c0 │ │ │ │ - cmneq lr, #128, 24 @ 0x8000 │ │ │ │ - cmnpeq lr, #132, 28 @ p-variant is OBSOLETE @ 0x840 │ │ │ │ cmnpeq lr, #120, 28 @ p-variant is OBSOLETE @ 0x780 │ │ │ │ + cmnpeq lr, #116, 28 @ p-variant is OBSOLETE @ 0x740 │ │ │ │ + cmneq lr, #88, 24 @ 0x5800 │ │ │ │ + cmnpeq lr, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ + cmnpeq lr, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - cmpeq fp, #228 @ 0xe4 │ │ │ │ + cmpeq fp, #188 @ 0xbc │ │ │ │ andeq r3, r5, lr, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #7] │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ - bne 46ed98 <__cxa_atexit@plt+0x458688> │ │ │ │ - ldr r3, [pc, #124] @ 46edcc <__cxa_atexit@plt+0x4586bc> │ │ │ │ + bne 46edc0 <__cxa_atexit@plt+0x4586b0> │ │ │ │ + ldr r3, [pc, #124] @ 46edf4 <__cxa_atexit@plt+0x4586e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 46edd0 <__cxa_atexit@plt+0x4586c0> │ │ │ │ + ldr r2, [pc, #120] @ 46edf8 <__cxa_atexit@plt+0x4586e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #116] @ 46edd4 <__cxa_atexit@plt+0x4586c4> │ │ │ │ + ldr r1, [pc, #116] @ 46edfc <__cxa_atexit@plt+0x4586ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ 46edd8 <__cxa_atexit@plt+0x4586c8> │ │ │ │ + ldr r0, [pc, #112] @ 46ee00 <__cxa_atexit@plt+0x4586f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #92] @ 46eddc <__cxa_atexit@plt+0x4586cc> │ │ │ │ + ldr r3, [pc, #92] @ 46ee04 <__cxa_atexit@plt+0x4586f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #80] @ 46ede0 <__cxa_atexit@plt+0x4586d0> │ │ │ │ + ldr r3, [pc, #80] @ 46ee08 <__cxa_atexit@plt+0x4586f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 645068 <__cxa_atexit@plt+0x62e958> │ │ │ │ + b 645090 <__cxa_atexit@plt+0x62e980> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #36] @ 46edc8 <__cxa_atexit@plt+0x4586b8> │ │ │ │ + ldr r3, [pc, #36] @ 46edf0 <__cxa_atexit@plt+0x4586e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46edc0 <__cxa_atexit@plt+0x4586b0> │ │ │ │ + beq 46ede8 <__cxa_atexit@plt+0x4586d8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ - b 46ec28 <__cxa_atexit@plt+0x458518> │ │ │ │ + b 46ec50 <__cxa_atexit@plt+0x458540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmnpeq lr, #16, 28 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ - cmnpeq lr, #12, 28 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ - cmneq lr, #240, 22 @ 0x3c000 │ │ │ │ - cmnpeq lr, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + cmnpeq lr, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ cmnpeq lr, #228, 26 @ p-variant is OBSOLETE @ 0x3900 │ │ │ │ - cmpeq fp, #32 │ │ │ │ + cmneq lr, #200, 22 @ 0x32000 │ │ │ │ + cmnpeq lr, #200, 26 @ p-variant is OBSOLETE @ 0x3200 │ │ │ │ + cmnpeq lr, #188, 26 @ p-variant is OBSOLETE @ 0x2f00 │ │ │ │ + cmpeq fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 46ee58 <__cxa_atexit@plt+0x458748> │ │ │ │ - ldr r3, [pc, #176] @ 46eeb4 <__cxa_atexit@plt+0x4587a4> │ │ │ │ + bne 46ee80 <__cxa_atexit@plt+0x458770> │ │ │ │ + ldr r3, [pc, #176] @ 46eedc <__cxa_atexit@plt+0x4587cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46ee70 <__cxa_atexit@plt+0x458760> │ │ │ │ + beq 46ee98 <__cxa_atexit@plt+0x458788> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ee78 <__cxa_atexit@plt+0x458768> │ │ │ │ - ldr r3, [pc, #148] @ 46eeb8 <__cxa_atexit@plt+0x4587a8> │ │ │ │ + bne 46eea0 <__cxa_atexit@plt+0x458790> │ │ │ │ + ldr r3, [pc, #148] @ 46eee0 <__cxa_atexit@plt+0x4587d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ee70 <__cxa_atexit@plt+0x458760> │ │ │ │ + beq 46ee98 <__cxa_atexit@plt+0x458788> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ee90 <__cxa_atexit@plt+0x458780> │ │ │ │ - ldr r1, [pc, #112] @ 46eebc <__cxa_atexit@plt+0x4587ac> │ │ │ │ + beq 46eeb8 <__cxa_atexit@plt+0x4587a8> │ │ │ │ + ldr r1, [pc, #112] @ 46eee4 <__cxa_atexit@plt+0x4587d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - b 46eea8 <__cxa_atexit@plt+0x458798> │ │ │ │ - ldr r7, [pc, #100] @ 46eec4 <__cxa_atexit@plt+0x4587b4> │ │ │ │ + b 46eed0 <__cxa_atexit@plt+0x4587c0> │ │ │ │ + ldr r7, [pc, #100] @ 46eeec <__cxa_atexit@plt+0x4587dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r0, [pc, #92] @ 46eec8 <__cxa_atexit@plt+0x4587b8> │ │ │ │ + ldr r0, [pc, #92] @ 46eef0 <__cxa_atexit@plt+0x4587e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 46eecc <__cxa_atexit@plt+0x4587bc> │ │ │ │ + ldr r7, [pc, #76] @ 46eef4 <__cxa_atexit@plt+0x4587e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r0, [pc, #68] @ 46eed0 <__cxa_atexit@plt+0x4587c0> │ │ │ │ + ldr r0, [pc, #68] @ 46eef8 <__cxa_atexit@plt+0x4587e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 46eec0 <__cxa_atexit@plt+0x4587b0> │ │ │ │ + ldr r2, [pc, #40] @ 46eee8 <__cxa_atexit@plt+0x4587d8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmpeq fp, #216, 24 @ 0xd800 │ │ │ │ - cmpeq fp, #204, 24 @ 0xcc00 │ │ │ │ - cmpeq fp, #72, 30 @ 0x120 │ │ │ │ - cmpeq fp, #60, 30 @ 0xf0 │ │ │ │ + cmpeq fp, #176, 24 @ 0xb000 │ │ │ │ + cmpeq fp, #164, 24 @ 0xa400 │ │ │ │ cmpeq fp, #32, 30 @ 0x80 │ │ │ │ + cmpeq fp, #20, 30 @ 0x50 │ │ │ │ + cmpeq fp, #248, 28 @ 0xf80 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46ef28 <__cxa_atexit@plt+0x458818> │ │ │ │ - ldr r3, [pc, #120] @ 46ef6c <__cxa_atexit@plt+0x45885c> │ │ │ │ + bne 46ef50 <__cxa_atexit@plt+0x458840> │ │ │ │ + ldr r3, [pc, #120] @ 46ef94 <__cxa_atexit@plt+0x458884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46ef40 <__cxa_atexit@plt+0x458830> │ │ │ │ + beq 46ef68 <__cxa_atexit@plt+0x458858> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ef48 <__cxa_atexit@plt+0x458838> │ │ │ │ - ldr r1, [pc, #84] @ 46ef70 <__cxa_atexit@plt+0x458860> │ │ │ │ + beq 46ef70 <__cxa_atexit@plt+0x458860> │ │ │ │ + ldr r1, [pc, #84] @ 46ef98 <__cxa_atexit@plt+0x458888> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - b 46ef60 <__cxa_atexit@plt+0x458850> │ │ │ │ - ldr r7, [pc, #72] @ 46ef78 <__cxa_atexit@plt+0x458868> │ │ │ │ + b 46ef88 <__cxa_atexit@plt+0x458878> │ │ │ │ + ldr r7, [pc, #72] @ 46efa0 <__cxa_atexit@plt+0x458890> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r0, [pc, #64] @ 46ef7c <__cxa_atexit@plt+0x45886c> │ │ │ │ + ldr r0, [pc, #64] @ 46efa4 <__cxa_atexit@plt+0x458894> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 46ef74 <__cxa_atexit@plt+0x458864> │ │ │ │ + ldr r2, [pc, #36] @ 46ef9c <__cxa_atexit@plt+0x45888c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #152, 28 @ 0x980 │ │ │ │ - cmpeq fp, #140, 28 @ 0x8c0 │ │ │ │ - cmpeq fp, #104, 24 @ 0x6800 │ │ │ │ + cmpeq fp, #112, 28 @ 0x700 │ │ │ │ + cmpeq fp, #100, 28 @ 0x640 │ │ │ │ + cmpeq fp, #64, 24 @ 0x4000 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #20] @ 46efac <__cxa_atexit@plt+0x45889c> │ │ │ │ + ldr r2, [pc, #20] @ 46efd4 <__cxa_atexit@plt+0x4588c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #772 @ 0x304 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #100, 28 @ 0x640 │ │ │ │ + cmpeq fp, #60, 28 @ 0x3c0 │ │ │ │ andeq r9, r2, sp, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 46ec28 <__cxa_atexit@plt+0x458518> │ │ │ │ - cmpeq fp, #32, 24 @ 0x2000 │ │ │ │ + b 46ec50 <__cxa_atexit@plt+0x458540> │ │ │ │ + cmpeq fp, #248, 22 @ 0x3e000 │ │ │ │ andeq fp, r5, lr, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ 46effc <__cxa_atexit@plt+0x4588ec> │ │ │ │ + ldr r7, [pc, #32] @ 46f024 <__cxa_atexit@plt+0x458914> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 46eff4 <__cxa_atexit@plt+0x4588e4> │ │ │ │ - b 46f00c <__cxa_atexit@plt+0x4588fc> │ │ │ │ + beq 46f01c <__cxa_atexit@plt+0x45890c> │ │ │ │ + b 46f034 <__cxa_atexit@plt+0x458924> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq fp, #192, 22 @ 0x30000 │ │ │ │ andeq r3, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 46f07c <__cxa_atexit@plt+0x45896c> │ │ │ │ + beq 46f0a4 <__cxa_atexit@plt+0x458994> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 46f09c <__cxa_atexit@plt+0x45898c> │ │ │ │ + bne 46f0c4 <__cxa_atexit@plt+0x4589b4> │ │ │ │ bic r2, r2, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 46f14c <__cxa_atexit@plt+0x458a3c> │ │ │ │ + bhi 46f174 <__cxa_atexit@plt+0x458a64> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldr r2, [pc, #308] @ 46f198 <__cxa_atexit@plt+0x458a88> │ │ │ │ + ldr r2, [pc, #308] @ 46f1c0 <__cxa_atexit@plt+0x458ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #304] @ 46f19c <__cxa_atexit@plt+0x458a8c> │ │ │ │ + ldr r1, [pc, #304] @ 46f1c4 <__cxa_atexit@plt+0x458ab4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #296] @ 46f1a0 <__cxa_atexit@plt+0x458a90> │ │ │ │ + ldr r1, [pc, #296] @ 46f1c8 <__cxa_atexit@plt+0x458ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ - ldr r2, [pc, #252] @ 46f180 <__cxa_atexit@plt+0x458a70> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ + ldr r2, [pc, #252] @ 46f1a8 <__cxa_atexit@plt+0x458a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #248] @ 46f184 <__cxa_atexit@plt+0x458a74> │ │ │ │ + ldr r1, [pc, #248] @ 46f1ac <__cxa_atexit@plt+0x458a9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #2 │ │ │ │ - ldr r1, [pc, #240] @ 46f188 <__cxa_atexit@plt+0x458a78> │ │ │ │ + ldr r1, [pc, #240] @ 46f1b0 <__cxa_atexit@plt+0x458aa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ - ldr r2, [pc, #200] @ 46f16c <__cxa_atexit@plt+0x458a5c> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ + ldr r2, [pc, #200] @ 46f194 <__cxa_atexit@plt+0x458a84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 46f170 <__cxa_atexit@plt+0x458a60> │ │ │ │ + ldr r1, [pc, #196] @ 46f198 <__cxa_atexit@plt+0x458a88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ - ldr r1, [pc, #188] @ 46f174 <__cxa_atexit@plt+0x458a64> │ │ │ │ + ldr r1, [pc, #188] @ 46f19c <__cxa_atexit@plt+0x458a8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ mov r0, #10 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #164] @ 46f178 <__cxa_atexit@plt+0x458a68> │ │ │ │ + ldr r3, [pc, #164] @ 46f1a0 <__cxa_atexit@plt+0x458a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr sl, [pc, #152] @ 46f17c <__cxa_atexit@plt+0x458a6c> │ │ │ │ + ldr sl, [pc, #152] @ 46f1a4 <__cxa_atexit@plt+0x458a94> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r7 │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ - ldr r2, [pc, #188] @ 46f1b0 <__cxa_atexit@plt+0x458aa0> │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ + ldr r2, [pc, #188] @ 46f1d8 <__cxa_atexit@plt+0x458ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #184] @ 46f1b4 <__cxa_atexit@plt+0x458aa4> │ │ │ │ + ldr r1, [pc, #184] @ 46f1dc <__cxa_atexit@plt+0x458acc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #176] @ 46f1b8 <__cxa_atexit@plt+0x458aa8> │ │ │ │ + ldr r1, [pc, #176] @ 46f1e0 <__cxa_atexit@plt+0x458ad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ - ldr r2, [pc, #168] @ 46f1bc <__cxa_atexit@plt+0x458aac> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ + ldr r2, [pc, #168] @ 46f1e4 <__cxa_atexit@plt+0x458ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #164] @ 46f1c0 <__cxa_atexit@plt+0x458ab0> │ │ │ │ + ldr r1, [pc, #164] @ 46f1e8 <__cxa_atexit@plt+0x458ad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #156] @ 46f1c4 <__cxa_atexit@plt+0x458ab4> │ │ │ │ + ldr r1, [pc, #156] @ 46f1ec <__cxa_atexit@plt+0x458adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ - ldr r2, [pc, #112] @ 46f1a4 <__cxa_atexit@plt+0x458a94> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ + ldr r2, [pc, #112] @ 46f1cc <__cxa_atexit@plt+0x458abc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 46f1a8 <__cxa_atexit@plt+0x458a98> │ │ │ │ + ldr r1, [pc, #108] @ 46f1d0 <__cxa_atexit@plt+0x458ac0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #100] @ 46f1ac <__cxa_atexit@plt+0x458a9c> │ │ │ │ + ldr r1, [pc, #100] @ 46f1d4 <__cxa_atexit@plt+0x458ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ - ldr r2, [pc, #56] @ 46f18c <__cxa_atexit@plt+0x458a7c> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ + ldr r2, [pc, #56] @ 46f1b4 <__cxa_atexit@plt+0x458aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 46f190 <__cxa_atexit@plt+0x458a80> │ │ │ │ + ldr r1, [pc, #52] @ 46f1b8 <__cxa_atexit@plt+0x458aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #3 │ │ │ │ - ldr r1, [pc, #44] @ 46f194 <__cxa_atexit@plt+0x458a84> │ │ │ │ + ldr r1, [pc, #44] @ 46f1bc <__cxa_atexit@plt+0x458aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 46f0b8 <__cxa_atexit@plt+0x4589a8> │ │ │ │ + b 46f0e0 <__cxa_atexit@plt+0x4589d0> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - cmnpeq lr, #96, 20 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ - cmnpeq lr, #80, 20 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ - cmnpeq lr, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ - cmnpeq lr, #148, 20 @ p-variant is OBSOLETE @ 0x94000 │ │ │ │ + cmnpeq lr, #56, 20 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + cmnpeq lr, #40, 20 @ p-variant is OBSOLETE @ 0x28000 │ │ │ │ + cmnpeq lr, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ + cmnpeq lr, #108, 20 @ p-variant is OBSOLETE @ 0x6c000 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - cmnpeq lr, #120, 20 @ p-variant is OBSOLETE @ 0x78000 │ │ │ │ - cmnpeq lr, #104, 20 @ p-variant is OBSOLETE @ 0x68000 │ │ │ │ + cmnpeq lr, #80, 20 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ + cmnpeq lr, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmnpeq lr, #160, 18 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ - cmnpeq lr, #144, 18 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmnpeq lr, #120, 18 @ p-variant is OBSOLETE @ 0x1e0000 │ │ │ │ + cmnpeq lr, #104, 18 @ p-variant is OBSOLETE @ 0x1a0000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmnpeq lr, #32, 20 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ - cmnpeq lr, #124, 20 @ p-variant is OBSOLETE @ 0x7c000 │ │ │ │ + cmnpeq lr, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ + cmnpeq lr, #84, 20 @ p-variant is OBSOLETE @ 0x54000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmnpeq lr, #104, 18 @ p-variant is OBSOLETE @ 0x1a0000 │ │ │ │ - cmnpeq lr, #168, 18 @ p-variant is OBSOLETE @ 0x2a0000 │ │ │ │ + cmnpeq lr, #64, 18 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + cmnpeq lr, #128, 18 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmnpeq lr, #240, 18 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ - cmnpeq lr, #224, 18 @ p-variant is OBSOLETE @ 0x380000 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ cmnpeq lr, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ cmnpeq lr, #184, 18 @ p-variant is OBSOLETE @ 0x2e0000 │ │ │ │ - cmpeq fp, #16, 20 @ 0x10000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + cmnpeq lr, #160, 18 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ + cmnpeq lr, #144, 18 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmpeq fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f1e8 <__cxa_atexit@plt+0x458ad8> │ │ │ │ + ldr r3, [pc, #12] @ 46f210 <__cxa_atexit@plt+0x458b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq fp, #196, 18 @ 0x310000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f20c <__cxa_atexit@plt+0x458afc> │ │ │ │ + ldr r3, [pc, #12] @ 46f234 <__cxa_atexit@plt+0x458b24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq fp, #200, 18 @ 0x320000 │ │ │ │ + cmpeq fp, #160, 18 @ 0x280000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f230 <__cxa_atexit@plt+0x458b20> │ │ │ │ + ldr r3, [pc, #12] @ 46f258 <__cxa_atexit@plt+0x458b48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq fp, #164, 18 @ 0x290000 │ │ │ │ + cmpeq fp, #124, 18 @ 0x1f0000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f254 <__cxa_atexit@plt+0x458b44> │ │ │ │ + ldr r3, [pc, #12] @ 46f27c <__cxa_atexit@plt+0x458b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #128, 18 @ 0x200000 │ │ │ │ + cmpeq fp, #88, 18 @ 0x160000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f278 <__cxa_atexit@plt+0x458b68> │ │ │ │ + ldr r3, [pc, #12] @ 46f2a0 <__cxa_atexit@plt+0x458b90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, #92, 18 @ 0x170000 │ │ │ │ + cmpeq fp, #52, 18 @ 0xd0000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f29c <__cxa_atexit@plt+0x458b8c> │ │ │ │ + ldr r3, [pc, #12] @ 46f2c4 <__cxa_atexit@plt+0x458bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq fp, #16, 18 @ 0x40000 │ │ │ │ andeq pc, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46f2c0 <__cxa_atexit@plt+0x458bb0> │ │ │ │ + ldr r3, [pc, #12] @ 46f2e8 <__cxa_atexit@plt+0x458bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ - b 5287b4 <__cxa_atexit@plt+0x5120a4> │ │ │ │ + b 5287dc <__cxa_atexit@plt+0x5120cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #4, 18 @ 0x10000 │ │ │ │ + cmpeq fp, #220, 16 @ 0xdc0000 │ │ │ │ andeq r7, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #192] @ 46f398 <__cxa_atexit@plt+0x458c88> │ │ │ │ + ldr r3, [pc, #192] @ 46f3c0 <__cxa_atexit@plt+0x458cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f380 <__cxa_atexit@plt+0x458c70> │ │ │ │ + beq 46f3a8 <__cxa_atexit@plt+0x458c98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 46f388 <__cxa_atexit@plt+0x458c78> │ │ │ │ - ldr sl, [pc, #160] @ 46f39c <__cxa_atexit@plt+0x458c8c> │ │ │ │ + bcc 46f3b0 <__cxa_atexit@plt+0x458ca0> │ │ │ │ + ldr sl, [pc, #160] @ 46f3c4 <__cxa_atexit@plt+0x458cb4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #156] @ 46f3a0 <__cxa_atexit@plt+0x458c90> │ │ │ │ + ldr r1, [pc, #156] @ 46f3c8 <__cxa_atexit@plt+0x458cb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ sub r0, r3, #19 │ │ │ │ @@ -1139460,50 +1139470,50 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [sp] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldrh sl, [r5, #24] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #88] @ 46f3a4 <__cxa_atexit@plt+0x458c94> │ │ │ │ + ldr fp, [pc, #88] @ 46f3cc <__cxa_atexit@plt+0x458cbc> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 52d458 <__cxa_atexit@plt+0x516d48> │ │ │ │ + b 52d480 <__cxa_atexit@plt+0x516d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmneq lr, #84, 12 @ 0x5400000 │ │ │ │ - cmnpeq lr, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - cmpeq fp, #32, 16 @ 0x200000 │ │ │ │ + cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ + cmnpeq lr, #8, 16 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + cmpeq fp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r7, r5, lr, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46f450 <__cxa_atexit@plt+0x458d40> │ │ │ │ - ldr sl, [pc, #140] @ 46f45c <__cxa_atexit@plt+0x458d4c> │ │ │ │ + bcc 46f478 <__cxa_atexit@plt+0x458d68> │ │ │ │ + ldr sl, [pc, #140] @ 46f484 <__cxa_atexit@plt+0x458d74> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #136] @ 46f460 <__cxa_atexit@plt+0x458d50> │ │ │ │ + ldr r1, [pc, #136] @ 46f488 <__cxa_atexit@plt+0x458d78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ sub r0, r6, #19 │ │ │ │ @@ -1139514,61 +1139524,61 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldrh sl, [r5, #24] │ │ │ │ mov ip, fp │ │ │ │ ldr fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #64] @ 46f464 <__cxa_atexit@plt+0x458d54> │ │ │ │ + ldr r1, [pc, #64] @ 46f48c <__cxa_atexit@plt+0x458d7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r5, {r0, fp} │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr r9, [sp] │ │ │ │ mov fp, ip │ │ │ │ - b 52d458 <__cxa_atexit@plt+0x516d48> │ │ │ │ + b 52d480 <__cxa_atexit@plt+0x516d70> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #128, 10 @ 0x20000000 │ │ │ │ - cmnpeq lr, #88, 14 @ p-variant is OBSOLETE @ 0x1600000 │ │ │ │ - cmpeq fp, #84, 14 @ 0x1500000 │ │ │ │ + cmneq lr, #88, 10 @ 0x16000000 │ │ │ │ + cmnpeq lr, #48, 14 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ + cmpeq fp, #44, 14 @ 0xb00000 │ │ │ │ andeq r2, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 46f4a4 <__cxa_atexit@plt+0x458d94> │ │ │ │ - ldr r2, [pc, #40] @ 46f4b4 <__cxa_atexit@plt+0x458da4> │ │ │ │ + bmi 46f4cc <__cxa_atexit@plt+0x458dbc> │ │ │ │ + ldr r2, [pc, #40] @ 46f4dc <__cxa_atexit@plt+0x458dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ strh r3, [r5, #48] @ 0x30 │ │ │ │ strh r8, [r5, #44] @ 0x2c │ │ │ │ strb r9, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ - ldr r7, [pc, #8] @ 46f4b8 <__cxa_atexit@plt+0x458da8> │ │ │ │ + ldr r7, [pc, #8] @ 46f4e0 <__cxa_atexit@plt+0x458dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmnpeq lr, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + cmnpeq lr, #12, 8 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ andeq ip, fp, pc, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 46f600 <__cxa_atexit@plt+0x458ef0> │ │ │ │ + bcc 46f628 <__cxa_atexit@plt+0x458f18> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -1139589,39 +1139599,39 @@ │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ add r9, r7, #8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #12] │ │ │ │ bl 139b0 │ │ │ │ sub r3, r6, #65 @ 0x41 │ │ │ │ - ldr r2, [pc, #188] @ 46f60c <__cxa_atexit@plt+0x458efc> │ │ │ │ + ldr r2, [pc, #188] @ 46f634 <__cxa_atexit@plt+0x458f24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r8, #56] @ 0x38 │ │ │ │ add lr, r8, #60 @ 0x3c │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ strb r4, [r8, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ strh r7, [r8, #50] @ 0x32 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ strh r7, [r8, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #152] @ 46f610 <__cxa_atexit@plt+0x458f00> │ │ │ │ + ldr r7, [pc, #152] @ 46f638 <__cxa_atexit@plt+0x458f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ sub r4, r6, #58 @ 0x3a │ │ │ │ str r4, [r8, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #124] @ 46f614 <__cxa_atexit@plt+0x458f04> │ │ │ │ + ldr r7, [pc, #124] @ 46f63c <__cxa_atexit@plt+0x458f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #120] @ 46f618 <__cxa_atexit@plt+0x458f08> │ │ │ │ + ldr r4, [pc, #120] @ 46f640 <__cxa_atexit@plt+0x458f30> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - ldr r3, [pc, #116] @ 46f61c <__cxa_atexit@plt+0x458f0c> │ │ │ │ + ldr r3, [pc, #116] @ 46f644 <__cxa_atexit@plt+0x458f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #112] @ 46f620 <__cxa_atexit@plt+0x458f10> │ │ │ │ + ldr r2, [pc, #112] @ 46f648 <__cxa_atexit@plt+0x458f38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r8, #16] │ │ │ │ @@ -1139634,101 +1139644,101 @@ │ │ │ │ str r4, [r8, #32] │ │ │ │ str r7, [r5, #24]! │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #51 @ 0x33 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 786018 <__cxa_atexit@plt+0x76f908> │ │ │ │ + b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #16, 24 @ 0x1000 │ │ │ │ - cmneq lr, #0, 8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #232, 22 @ 0x3a000 │ │ │ │ + cmneq lr, #216, 6 @ 0x60000003 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmnpeq lr, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - cmneq lr, #144, 6 @ 0x40000002 │ │ │ │ - cmneq lr, #152, 24 @ 0x9800 │ │ │ │ + cmnpeq lr, #184, 10 @ p-variant is OBSOLETE @ 0x2e000000 │ │ │ │ + cmneq lr, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq lr, #112, 24 @ 0x7000 │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #24] @ 46f64c <__cxa_atexit@plt+0x458f3c> │ │ │ │ + ldr r7, [pc, #24] @ 46f674 <__cxa_atexit@plt+0x458f64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 46f650 <__cxa_atexit@plt+0x458f40> │ │ │ │ + ldr r3, [pc, #20] @ 46f678 <__cxa_atexit@plt+0x458f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq fp, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ 46f6b0 <__cxa_atexit@plt+0x458fa0> │ │ │ │ + ldr r7, [pc, #76] @ 46f6d8 <__cxa_atexit@plt+0x458fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 46f69c <__cxa_atexit@plt+0x458f8c> │ │ │ │ - ldr r3, [pc, #60] @ 46f6b4 <__cxa_atexit@plt+0x458fa4> │ │ │ │ + beq 46f6c4 <__cxa_atexit@plt+0x458fb4> │ │ │ │ + ldr r3, [pc, #60] @ 46f6dc <__cxa_atexit@plt+0x458fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f6a8 <__cxa_atexit@plt+0x458f98> │ │ │ │ - ldr r7, [pc, #40] @ 46f6b8 <__cxa_atexit@plt+0x458fa8> │ │ │ │ + beq 46f6d0 <__cxa_atexit@plt+0x458fc0> │ │ │ │ + ldr r7, [pc, #40] @ 46f6e0 <__cxa_atexit@plt+0x458fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #148, 6 @ 0x50000002 │ │ │ │ + cmneq lr, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 46f6f8 <__cxa_atexit@plt+0x458fe8> │ │ │ │ + ldr r3, [pc, #44] @ 46f720 <__cxa_atexit@plt+0x459010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f6f0 <__cxa_atexit@plt+0x458fe0> │ │ │ │ - ldr r7, [pc, #24] @ 46f6fc <__cxa_atexit@plt+0x458fec> │ │ │ │ + beq 46f718 <__cxa_atexit@plt+0x459008> │ │ │ │ + ldr r7, [pc, #24] @ 46f724 <__cxa_atexit@plt+0x459014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #64, 6 │ │ │ │ + cmneq lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 46f71c <__cxa_atexit@plt+0x45900c> │ │ │ │ + ldr r7, [pc, #12] @ 46f744 <__cxa_atexit@plt+0x459034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #20, 6 @ 0x50000000 │ │ │ │ - cmpeq fp, #244, 28 @ 0xf40 │ │ │ │ + cmneq lr, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq fp, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - cmpeq fp, #28, 14 @ 0x700000 │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + cmpeq fp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46f7b8 <__cxa_atexit@plt+0x4590a8> │ │ │ │ - ldr r3, [pc, #108] @ 46f7c8 <__cxa_atexit@plt+0x4590b8> │ │ │ │ + bhi 46f7e0 <__cxa_atexit@plt+0x4590d0> │ │ │ │ + ldr r3, [pc, #108] @ 46f7f0 <__cxa_atexit@plt+0x4590e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r3, [r8, #15] │ │ │ │ ldr lr, [r8, #19] │ │ │ │ @@ -1139744,78 +1139754,78 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str lr, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ - ldr r7, [pc, #12] @ 46f7cc <__cxa_atexit@plt+0x4590bc> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ + ldr r7, [pc, #12] @ 46f7f4 <__cxa_atexit@plt+0x4590e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq fp, #212, 12 @ 0xd400000 │ │ │ │ - cmpeq fp, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq fp, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq fp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46f804 <__cxa_atexit@plt+0x4590f4> │ │ │ │ - ldr r3, [pc, #72] @ 46f838 <__cxa_atexit@plt+0x459128> │ │ │ │ + bne 46f82c <__cxa_atexit@plt+0x45911c> │ │ │ │ + ldr r3, [pc, #72] @ 46f860 <__cxa_atexit@plt+0x459150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f82c <__cxa_atexit@plt+0x45911c> │ │ │ │ - b 46f848 <__cxa_atexit@plt+0x459138> │ │ │ │ - ldr r2, [pc, #40] @ 46f834 <__cxa_atexit@plt+0x459124> │ │ │ │ + beq 46f854 <__cxa_atexit@plt+0x459144> │ │ │ │ + b 46f870 <__cxa_atexit@plt+0x459160> │ │ │ │ + ldr r2, [pc, #40] @ 46f85c <__cxa_atexit@plt+0x45914c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ ldrne r0, [r5, #40]! @ 0x28 │ │ │ │ ldreq r0, [r7] │ │ │ │ moveq r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq fp, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 46f914 <__cxa_atexit@plt+0x459204> │ │ │ │ + beq 46f93c <__cxa_atexit@plt+0x45922c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46f8b0 <__cxa_atexit@plt+0x4591a0> │ │ │ │ + bne 46f8d8 <__cxa_atexit@plt+0x4591c8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46f8b0 <__cxa_atexit@plt+0x4591a0> │ │ │ │ - ldr r7, [pc, #260] @ 46f978 <__cxa_atexit@plt+0x459268> │ │ │ │ + bne 46f8d8 <__cxa_atexit@plt+0x4591c8> │ │ │ │ + ldr r7, [pc, #260] @ 46f9a0 <__cxa_atexit@plt+0x459290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ tst r3, #3 │ │ │ │ - beq 46f964 <__cxa_atexit@plt+0x459254> │ │ │ │ - ldr r2, [pc, #232] @ 46f97c <__cxa_atexit@plt+0x45926c> │ │ │ │ + beq 46f98c <__cxa_atexit@plt+0x45927c> │ │ │ │ + ldr r2, [pc, #232] @ 46f9a4 <__cxa_atexit@plt+0x459294> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f95c <__cxa_atexit@plt+0x45924c> │ │ │ │ - b 46f9d0 <__cxa_atexit@plt+0x4592c0> │ │ │ │ - ldr lr, [pc, #184] @ 46f970 <__cxa_atexit@plt+0x459260> │ │ │ │ + beq 46f984 <__cxa_atexit@plt+0x459274> │ │ │ │ + b 46f9f8 <__cxa_atexit@plt+0x4592e8> │ │ │ │ + ldr lr, [pc, #184] @ 46f998 <__cxa_atexit@plt+0x459288> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r8, #15] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ @@ -1139831,82 +1139841,82 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 46f948 <__cxa_atexit@plt+0x459238> │ │ │ │ - ldr r2, [pc, #68] @ 46f974 <__cxa_atexit@plt+0x459264> │ │ │ │ + bne 46f970 <__cxa_atexit@plt+0x459260> │ │ │ │ + ldr r2, [pc, #68] @ 46f99c <__cxa_atexit@plt+0x45928c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f95c <__cxa_atexit@plt+0x45924c> │ │ │ │ - b 46fd6c <__cxa_atexit@plt+0x45965c> │ │ │ │ - ldr r7, [pc, #48] @ 46f980 <__cxa_atexit@plt+0x459270> │ │ │ │ + beq 46f984 <__cxa_atexit@plt+0x459274> │ │ │ │ + b 46fd94 <__cxa_atexit@plt+0x459684> │ │ │ │ + ldr r7, [pc, #48] @ 46f9a8 <__cxa_atexit@plt+0x459298> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ - cmpeq fp, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq fp, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 46f9c0 <__cxa_atexit@plt+0x4592b0> │ │ │ │ + ldr r2, [pc, #36] @ 46f9e8 <__cxa_atexit@plt+0x4592d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f9b8 <__cxa_atexit@plt+0x4592a8> │ │ │ │ - b 46f9d0 <__cxa_atexit@plt+0x4592c0> │ │ │ │ + beq 46f9e0 <__cxa_atexit@plt+0x4592d0> │ │ │ │ + b 46f9f8 <__cxa_atexit@plt+0x4592e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq fp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 46fa00 <__cxa_atexit@plt+0x4592f0> │ │ │ │ + beq 46fa28 <__cxa_atexit@plt+0x459318> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fa1c <__cxa_atexit@plt+0x45930c> │ │ │ │ - ldr r3, [pc, #164] @ 46fa90 <__cxa_atexit@plt+0x459380> │ │ │ │ + bne 46fa44 <__cxa_atexit@plt+0x459334> │ │ │ │ + ldr r3, [pc, #164] @ 46fab8 <__cxa_atexit@plt+0x4593a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46fa80 <__cxa_atexit@plt+0x459370> │ │ │ │ - b 46faa0 <__cxa_atexit@plt+0x459390> │ │ │ │ - ldr r3, [pc, #132] @ 46fa8c <__cxa_atexit@plt+0x45937c> │ │ │ │ + beq 46faa8 <__cxa_atexit@plt+0x459398> │ │ │ │ + b 46fac8 <__cxa_atexit@plt+0x4593b8> │ │ │ │ + ldr r3, [pc, #132] @ 46fab4 <__cxa_atexit@plt+0x4593a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46fa80 <__cxa_atexit@plt+0x459370> │ │ │ │ - b 46fb7c <__cxa_atexit@plt+0x45946c> │ │ │ │ - ldr lr, [pc, #100] @ 46fa88 <__cxa_atexit@plt+0x459378> │ │ │ │ + beq 46faa8 <__cxa_atexit@plt+0x459398> │ │ │ │ + b 46fba4 <__cxa_atexit@plt+0x459494> │ │ │ │ + ldr lr, [pc, #100] @ 46fab0 <__cxa_atexit@plt+0x4593a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r8, #15] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ @@ -1139922,27 +1139932,27 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq fp, #156, 6 @ 0x70000002 │ │ │ │ andeq r1, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fb10 <__cxa_atexit@plt+0x459400> │ │ │ │ - ldr lr, [pc, #184] @ 46fb6c <__cxa_atexit@plt+0x45945c> │ │ │ │ + bne 46fb38 <__cxa_atexit@plt+0x459428> │ │ │ │ + ldr lr, [pc, #184] @ 46fb94 <__cxa_atexit@plt+0x459484> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r8, #15] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ @@ -1139958,46 +1139968,46 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #56] @ 46fb64 <__cxa_atexit@plt+0x459454> │ │ │ │ + ldr r0, [pc, #56] @ 46fb8c <__cxa_atexit@plt+0x45947c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r0, #2 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46fb30 <__cxa_atexit@plt+0x459420> │ │ │ │ + bne 46fb58 <__cxa_atexit@plt+0x459448> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 46fb68 <__cxa_atexit@plt+0x459458> │ │ │ │ + ldr r0, [pc, #28] @ 46fb90 <__cxa_atexit@plt+0x459480> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 46fb5c <__cxa_atexit@plt+0x45944c> │ │ │ │ + bne 46fb84 <__cxa_atexit@plt+0x459474> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #24, 28 @ 0x180 │ │ │ │ - cmneq lr, #116, 6 @ 0xd0000001 │ │ │ │ + cmneq lr, #240, 26 @ 0x3c00 │ │ │ │ + cmneq lr, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - cmpeq fp, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq fp, #192, 4 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 46fbec <__cxa_atexit@plt+0x4594dc> │ │ │ │ - ldr lr, [pc, #132] @ 46fc14 <__cxa_atexit@plt+0x459504> │ │ │ │ + beq 46fc14 <__cxa_atexit@plt+0x459504> │ │ │ │ + ldr lr, [pc, #132] @ 46fc3c <__cxa_atexit@plt+0x45952c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r8, #15] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ @@ -1140013,33 +1140023,33 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ - ldr r3, [pc, #28] @ 46fc10 <__cxa_atexit@plt+0x459500> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ + ldr r3, [pc, #28] @ 46fc38 <__cxa_atexit@plt+0x459528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46fc08 <__cxa_atexit@plt+0x4594f8> │ │ │ │ - b 46fc24 <__cxa_atexit@plt+0x459514> │ │ │ │ + beq 46fc30 <__cxa_atexit@plt+0x459520> │ │ │ │ + b 46fc4c <__cxa_atexit@plt+0x45953c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - cmpeq fp, #64, 4 │ │ │ │ + cmpeq fp, #24, 4 @ 0x80000001 │ │ │ │ andeq r1, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fc94 <__cxa_atexit@plt+0x459584> │ │ │ │ - ldr lr, [pc, #180] @ 46fcec <__cxa_atexit@plt+0x4595dc> │ │ │ │ + bne 46fcbc <__cxa_atexit@plt+0x4595ac> │ │ │ │ + ldr lr, [pc, #180] @ 46fd14 <__cxa_atexit@plt+0x459604> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r8, #15] │ │ │ │ ldr r1, [r8, #27] │ │ │ │ @@ -1140055,532 +1140065,532 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 46fcdc <__cxa_atexit@plt+0x4595cc> │ │ │ │ - ldr r2, [pc, #68] @ 46fcf0 <__cxa_atexit@plt+0x4595e0> │ │ │ │ + bcc 46fd04 <__cxa_atexit@plt+0x4595f4> │ │ │ │ + ldr r2, [pc, #68] @ 46fd18 <__cxa_atexit@plt+0x459608> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 46fcf4 <__cxa_atexit@plt+0x4595e4> │ │ │ │ + ldr r1, [pc, #64] @ 46fd1c <__cxa_atexit@plt+0x45960c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 46fcf8 <__cxa_atexit@plt+0x4595e8> │ │ │ │ + ldr lr, [pc, #60] @ 46fd20 <__cxa_atexit@plt+0x459610> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 636638 <__cxa_atexit@plt+0x61ff28> │ │ │ │ + b 636660 <__cxa_atexit@plt+0x61ff50> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, #96, 16 @ 0x600000 │ │ │ │ + cmpeq fp, #56, 16 @ 0x380000 │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #56] @ 46fd58 <__cxa_atexit@plt+0x459648> │ │ │ │ + ldr r0, [pc, #56] @ 46fd80 <__cxa_atexit@plt+0x459670> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r0, #2 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46fd24 <__cxa_atexit@plt+0x459614> │ │ │ │ + bne 46fd4c <__cxa_atexit@plt+0x45963c> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 46fd5c <__cxa_atexit@plt+0x45964c> │ │ │ │ + ldr r0, [pc, #28] @ 46fd84 <__cxa_atexit@plt+0x459674> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 46fd50 <__cxa_atexit@plt+0x459640> │ │ │ │ + bne 46fd78 <__cxa_atexit@plt+0x459668> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 24 @ 0x2400 │ │ │ │ - cmneq lr, #128, 2 │ │ │ │ - cmpeq fp, #248 @ 0xf8 │ │ │ │ + cmneq lr, #252, 22 @ 0x3f000 │ │ │ │ + cmneq lr, #88, 2 │ │ │ │ + cmpeq fp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fdd8 <__cxa_atexit@plt+0x4596c8> │ │ │ │ + bne 46fe00 <__cxa_atexit@plt+0x4596f0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [r7, #10] │ │ │ │ ldr lr, [r7, #14] │ │ │ │ ldr r0, [r7, #18] │ │ │ │ - ldr r8, [pc, #176] @ 46fe44 <__cxa_atexit@plt+0x459734> │ │ │ │ + ldr r8, [pc, #176] @ 46fe6c <__cxa_atexit@plt+0x45975c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r2, #7] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r2, #3] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ - ldr r5, [pc, #124] @ 46fe48 <__cxa_atexit@plt+0x459738> │ │ │ │ + ldr r5, [pc, #124] @ 46fe70 <__cxa_atexit@plt+0x459760> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r3, [pc, #88] @ 46fe38 <__cxa_atexit@plt+0x459728> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r3, [pc, #88] @ 46fe60 <__cxa_atexit@plt+0x459750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46fe24 <__cxa_atexit@plt+0x459714> │ │ │ │ - ldr r3, [pc, #60] @ 46fe3c <__cxa_atexit@plt+0x45972c> │ │ │ │ + bhi 46fe4c <__cxa_atexit@plt+0x45973c> │ │ │ │ + ldr r3, [pc, #60] @ 46fe64 <__cxa_atexit@plt+0x459754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 46fe18 <__cxa_atexit@plt+0x459708> │ │ │ │ + beq 46fe40 <__cxa_atexit@plt+0x459730> │ │ │ │ mov r7, r8 │ │ │ │ - b 467da8 <__cxa_atexit@plt+0x451698> │ │ │ │ + b 467dd0 <__cxa_atexit@plt+0x4516c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #16] @ 46fe40 <__cxa_atexit@plt+0x459730> │ │ │ │ + ldr r7, [pc, #16] @ 46fe68 <__cxa_atexit@plt+0x459758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ @ instruction: 0xffff7fa4 │ │ │ │ - cmpeq fp, #16, 20 @ 0x10000 │ │ │ │ + cmpeq fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq lr, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq fp, #12 │ │ │ │ + cmneq lr, #84, 26 @ 0x1500 │ │ │ │ + cmpeq fp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 46fea4 <__cxa_atexit@plt+0x459794> │ │ │ │ + ldr r3, [pc, #68] @ 46fecc <__cxa_atexit@plt+0x4597bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 46fe90 <__cxa_atexit@plt+0x459780> │ │ │ │ + beq 46feb8 <__cxa_atexit@plt+0x4597a8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fe98 <__cxa_atexit@plt+0x459788> │ │ │ │ - ldr r3, [pc, #44] @ 46fea8 <__cxa_atexit@plt+0x459798> │ │ │ │ + bne 46fec0 <__cxa_atexit@plt+0x4597b0> │ │ │ │ + ldr r3, [pc, #44] @ 46fed0 <__cxa_atexit@plt+0x4597c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46fe90 <__cxa_atexit@plt+0x459780> │ │ │ │ - b 46ff04 <__cxa_atexit@plt+0x4597f4> │ │ │ │ + beq 46feb8 <__cxa_atexit@plt+0x4597a8> │ │ │ │ + b 46ff2c <__cxa_atexit@plt+0x45981c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq fp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46fee0 <__cxa_atexit@plt+0x4597d0> │ │ │ │ - ldr r3, [pc, #40] @ 46fef4 <__cxa_atexit@plt+0x4597e4> │ │ │ │ + bne 46ff08 <__cxa_atexit@plt+0x4597f8> │ │ │ │ + ldr r3, [pc, #40] @ 46ff1c <__cxa_atexit@plt+0x45980c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46feec <__cxa_atexit@plt+0x4597dc> │ │ │ │ - b 46ff04 <__cxa_atexit@plt+0x4597f4> │ │ │ │ + beq 46ff14 <__cxa_atexit@plt+0x459804> │ │ │ │ + b 46ff2c <__cxa_atexit@plt+0x45981c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #96, 30 @ 0x180 │ │ │ │ + cmpeq fp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 46ffb4 <__cxa_atexit@plt+0x4598a4> │ │ │ │ + bne 46ffdc <__cxa_atexit@plt+0x4598cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r2, sl │ │ │ │ - bcc 47002c <__cxa_atexit@plt+0x45991c> │ │ │ │ + bcc 470054 <__cxa_atexit@plt+0x459944> │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr lr, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr fp, [pc, #324] @ 470098 <__cxa_atexit@plt+0x459988> │ │ │ │ + ldr fp, [pc, #324] @ 4700c0 <__cxa_atexit@plt+0x4599b0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ ldr r3, [r5, #28]! │ │ │ │ - ldr r2, [pc, #284] @ 47009c <__cxa_atexit@plt+0x45998c> │ │ │ │ + ldr r2, [pc, #284] @ 4700c4 <__cxa_atexit@plt+0x4599b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, sl, #47 @ 0x2f │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r7, [pc, #180] @ 470070 <__cxa_atexit@plt+0x459960> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r7, [pc, #180] @ 470098 <__cxa_atexit@plt+0x459988> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #176] @ 470074 <__cxa_atexit@plt+0x459964> │ │ │ │ + ldr r2, [pc, #176] @ 47009c <__cxa_atexit@plt+0x45998c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #172] @ 470078 <__cxa_atexit@plt+0x459968> │ │ │ │ + ldr r3, [pc, #172] @ 4700a0 <__cxa_atexit@plt+0x459990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 470048 <__cxa_atexit@plt+0x459938> │ │ │ │ - ldr r7, [pc, #136] @ 47007c <__cxa_atexit@plt+0x45996c> │ │ │ │ + bhi 470070 <__cxa_atexit@plt+0x459960> │ │ │ │ + ldr r7, [pc, #136] @ 4700a4 <__cxa_atexit@plt+0x459994> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 470080 <__cxa_atexit@plt+0x459970> │ │ │ │ + ldr r3, [pc, #132] @ 4700a8 <__cxa_atexit@plt+0x459998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #124] @ 470084 <__cxa_atexit@plt+0x459974> │ │ │ │ + ldr r7, [pc, #124] @ 4700ac <__cxa_atexit@plt+0x45999c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 470020 <__cxa_atexit@plt+0x459910> │ │ │ │ + beq 470048 <__cxa_atexit@plt+0x459938> │ │ │ │ mov r7, r8 │ │ │ │ - b 463dc0 <__cxa_atexit@plt+0x44d6b0> │ │ │ │ + b 463de8 <__cxa_atexit@plt+0x44d6d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #96] @ 470094 <__cxa_atexit@plt+0x459984> │ │ │ │ + ldr r6, [pc, #96] @ 4700bc <__cxa_atexit@plt+0x4599ac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - ldr r7, [pc, #56] @ 470088 <__cxa_atexit@plt+0x459978> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + ldr r7, [pc, #56] @ 4700b0 <__cxa_atexit@plt+0x4599a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 47008c <__cxa_atexit@plt+0x45997c> │ │ │ │ + ldr r9, [pc, #52] @ 4700b4 <__cxa_atexit@plt+0x4599a4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #48] @ 470090 <__cxa_atexit@plt+0x459980> │ │ │ │ + ldr r5, [pc, #48] @ 4700b8 <__cxa_atexit@plt+0x4599a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq fp, #184, 20 @ 0xb8000 │ │ │ │ - cmneq lr, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ + cmneq lr, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0xffff3dc8 │ │ │ │ - cmpeq fp, #32, 22 @ 0x8000 │ │ │ │ - cmneq lr, #48, 22 @ 0xc000 │ │ │ │ - cmpeq fp, #68, 10 @ 0x11000000 │ │ │ │ - cmpeq fp, #196, 20 @ 0xc4000 │ │ │ │ - cmneq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq fp, #248, 20 @ 0xf8000 │ │ │ │ + cmneq lr, #8, 22 @ 0x2000 │ │ │ │ + cmpeq fp, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq fp, #156, 20 @ 0x9c000 │ │ │ │ + cmneq lr, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffe9f4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47015c <__cxa_atexit@plt+0x459a4c> │ │ │ │ + bcc 470184 <__cxa_atexit@plt+0x459a74> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r4, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov fp, r7 │ │ │ │ ldr lr, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #124] @ 470178 <__cxa_atexit@plt+0x459a68> │ │ │ │ + ldr r7, [pc, #124] @ 4701a0 <__cxa_atexit@plt+0x459a90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ - ldr r2, [pc, #88] @ 47017c <__cxa_atexit@plt+0x459a6c> │ │ │ │ + ldr r2, [pc, #88] @ 4701a4 <__cxa_atexit@plt+0x459a94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ add lr, r3, #44 @ 0x2c │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ mov r4, sl │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r4, [pc, #28] @ 470180 <__cxa_atexit@plt+0x459a70> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r4, [pc, #28] @ 4701a8 <__cxa_atexit@plt+0x459a98> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #212, 24 @ 0xd400 │ │ │ │ + cmpeq fp, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 470240 <__cxa_atexit@plt+0x459b30> │ │ │ │ + bcc 470268 <__cxa_atexit@plt+0x459b58> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r4, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov fp, r7 │ │ │ │ ldr lr, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #124] @ 47025c <__cxa_atexit@plt+0x459b4c> │ │ │ │ + ldr r7, [pc, #124] @ 470284 <__cxa_atexit@plt+0x459b74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ - ldr r2, [pc, #88] @ 470260 <__cxa_atexit@plt+0x459b50> │ │ │ │ + ldr r2, [pc, #88] @ 470288 <__cxa_atexit@plt+0x459b78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ add lr, r3, #44 @ 0x2c │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ mov r4, sl │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ - ldr r4, [pc, #28] @ 470264 <__cxa_atexit@plt+0x459b54> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ + ldr r4, [pc, #28] @ 47028c <__cxa_atexit@plt+0x459b7c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xffffe768 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq fp, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq fp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 4702ec <__cxa_atexit@plt+0x459bdc> │ │ │ │ + ldr r2, [pc, #112] @ 470314 <__cxa_atexit@plt+0x459c04> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 4702c0 <__cxa_atexit@plt+0x459bb0> │ │ │ │ + beq 4702e8 <__cxa_atexit@plt+0x459bd8> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4702cc <__cxa_atexit@plt+0x459bbc> │ │ │ │ - ldr r2, [pc, #76] @ 4702f0 <__cxa_atexit@plt+0x459be0> │ │ │ │ + bne 4702f4 <__cxa_atexit@plt+0x459be4> │ │ │ │ + ldr r2, [pc, #76] @ 470318 <__cxa_atexit@plt+0x459c08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 4702e0 <__cxa_atexit@plt+0x459bd0> │ │ │ │ + beq 470308 <__cxa_atexit@plt+0x459bf8> │ │ │ │ mov r7, r3 │ │ │ │ - b 46fd6c <__cxa_atexit@plt+0x45965c> │ │ │ │ + b 46fd94 <__cxa_atexit@plt+0x459684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4702f4 <__cxa_atexit@plt+0x459be4> │ │ │ │ + ldr r7, [pc, #32] @ 47031c <__cxa_atexit@plt+0x459c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - cmpeq fp, #96, 22 @ 0x18000 │ │ │ │ + cmpeq fp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47033c <__cxa_atexit@plt+0x459c2c> │ │ │ │ + bne 470364 <__cxa_atexit@plt+0x459c54> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 470358 <__cxa_atexit@plt+0x459c48> │ │ │ │ + ldr r2, [pc, #48] @ 470380 <__cxa_atexit@plt+0x459c70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 470350 <__cxa_atexit@plt+0x459c40> │ │ │ │ - b 46fd6c <__cxa_atexit@plt+0x45965c> │ │ │ │ - ldr r7, [pc, #24] @ 47035c <__cxa_atexit@plt+0x459c4c> │ │ │ │ + beq 470378 <__cxa_atexit@plt+0x459c68> │ │ │ │ + b 46fd94 <__cxa_atexit@plt+0x459684> │ │ │ │ + ldr r7, [pc, #24] @ 470384 <__cxa_atexit@plt+0x459c74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq fp, #248, 20 @ 0xf8000 │ │ │ │ + cmpeq fp, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4703c4 <__cxa_atexit@plt+0x459cb4> │ │ │ │ - ldr r2, [pc, #112] @ 4703f0 <__cxa_atexit@plt+0x459ce0> │ │ │ │ + bne 4703ec <__cxa_atexit@plt+0x459cdc> │ │ │ │ + ldr r2, [pc, #112] @ 470418 <__cxa_atexit@plt+0x459d08> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 4703d8 <__cxa_atexit@plt+0x459cc8> │ │ │ │ + beq 470400 <__cxa_atexit@plt+0x459cf0> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4703c4 <__cxa_atexit@plt+0x459cb4> │ │ │ │ - ldr r2, [pc, #76] @ 4703f4 <__cxa_atexit@plt+0x459ce4> │ │ │ │ + bne 4703ec <__cxa_atexit@plt+0x459cdc> │ │ │ │ + ldr r2, [pc, #76] @ 47041c <__cxa_atexit@plt+0x459d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 4703e4 <__cxa_atexit@plt+0x459cd4> │ │ │ │ + beq 47040c <__cxa_atexit@plt+0x459cfc> │ │ │ │ mov r7, r3 │ │ │ │ - b 46fd6c <__cxa_atexit@plt+0x45965c> │ │ │ │ - ldr r7, [pc, #44] @ 4703f8 <__cxa_atexit@plt+0x459ce8> │ │ │ │ + b 46fd94 <__cxa_atexit@plt+0x459684> │ │ │ │ + ldr r7, [pc, #44] @ 470420 <__cxa_atexit@plt+0x459d10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq fp, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq fp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470440 <__cxa_atexit@plt+0x459d30> │ │ │ │ + bne 470468 <__cxa_atexit@plt+0x459d58> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 47045c <__cxa_atexit@plt+0x459d4c> │ │ │ │ + ldr r2, [pc, #48] @ 470484 <__cxa_atexit@plt+0x459d74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 470454 <__cxa_atexit@plt+0x459d44> │ │ │ │ - b 46fd6c <__cxa_atexit@plt+0x45965c> │ │ │ │ - ldr r7, [pc, #24] @ 470460 <__cxa_atexit@plt+0x459d50> │ │ │ │ + beq 47047c <__cxa_atexit@plt+0x459d6c> │ │ │ │ + b 46fd94 <__cxa_atexit@plt+0x459684> │ │ │ │ + ldr r7, [pc, #24] @ 470488 <__cxa_atexit@plt+0x459d78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 785f40 <__cxa_atexit@plt+0x76f830> │ │ │ │ + b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq fp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 470508 <__cxa_atexit@plt+0x459df8> │ │ │ │ + ldr r3, [pc, #144] @ 470530 <__cxa_atexit@plt+0x459e20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 470494 <__cxa_atexit@plt+0x459d84> │ │ │ │ + beq 4704bc <__cxa_atexit@plt+0x459dac> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47049c <__cxa_atexit@plt+0x459d8c> │ │ │ │ + bne 4704c4 <__cxa_atexit@plt+0x459db4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr lr, [pc, #96] @ 47050c <__cxa_atexit@plt+0x459dfc> │ │ │ │ + ldr lr, [pc, #96] @ 470534 <__cxa_atexit@plt+0x459e24> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #15] │ │ │ │ ldr sl, [r8, #27] │ │ │ │ ldr r2, [r8, #35] @ 0x23 │ │ │ │ ldr r9, [r8, #43] @ 0x2b │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -1140596,28 +1140606,28 @@ │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ - cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ + cmpeq fp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470530 <__cxa_atexit@plt+0x459e20> │ │ │ │ + bne 470558 <__cxa_atexit@plt+0x459e48> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr lr, [pc, #92] @ 47059c <__cxa_atexit@plt+0x459e8c> │ │ │ │ + ldr lr, [pc, #92] @ 4705c4 <__cxa_atexit@plt+0x459eb4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #15] │ │ │ │ ldr sl, [r8, #27] │ │ │ │ ldr r2, [r8, #35] @ 0x23 │ │ │ │ ldr r9, [r8, #43] @ 0x2b │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -1140633,183 +1140643,183 @@ │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47060c <__cxa_atexit@plt+0x459efc> │ │ │ │ + bhi 470634 <__cxa_atexit@plt+0x459f24> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #56] @ 470618 <__cxa_atexit@plt+0x459f08> │ │ │ │ + ldr lr, [pc, #56] @ 470640 <__cxa_atexit@plt+0x459f30> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470604 <__cxa_atexit@plt+0x459ef4> │ │ │ │ - b 470624 <__cxa_atexit@plt+0x459f14> │ │ │ │ + beq 47062c <__cxa_atexit@plt+0x459f1c> │ │ │ │ + b 47064c <__cxa_atexit@plt+0x459f3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470688 <__cxa_atexit@plt+0x459f78> │ │ │ │ + bne 4706b0 <__cxa_atexit@plt+0x459fa0> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 470688 <__cxa_atexit@plt+0x459f78> │ │ │ │ + beq 4706b0 <__cxa_atexit@plt+0x459fa0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #84] @ 4706a4 <__cxa_atexit@plt+0x459f94> │ │ │ │ + ldr r3, [pc, #84] @ 4706cc <__cxa_atexit@plt+0x459fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 47069c <__cxa_atexit@plt+0x459f8c> │ │ │ │ + beq 4706c4 <__cxa_atexit@plt+0x459fb4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470688 <__cxa_atexit@plt+0x459f78> │ │ │ │ - ldr r3, [pc, #52] @ 4706ac <__cxa_atexit@plt+0x459f9c> │ │ │ │ + bne 4706b0 <__cxa_atexit@plt+0x459fa0> │ │ │ │ + ldr r3, [pc, #52] @ 4706d4 <__cxa_atexit@plt+0x459fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #24] @ 4706a8 <__cxa_atexit@plt+0x459f98> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #24] @ 4706d0 <__cxa_atexit@plt+0x459fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq lr, #148, 6 @ 0x50000002 │ │ │ │ + cmneq lr, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4706dc <__cxa_atexit@plt+0x459fcc> │ │ │ │ - ldr r3, [pc, #40] @ 4706f4 <__cxa_atexit@plt+0x459fe4> │ │ │ │ + bne 470704 <__cxa_atexit@plt+0x459ff4> │ │ │ │ + ldr r3, [pc, #40] @ 47071c <__cxa_atexit@plt+0x45a00c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ - ldr r7, [pc, #12] @ 4706f0 <__cxa_atexit@plt+0x459fe0> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ + ldr r7, [pc, #12] @ 470718 <__cxa_atexit@plt+0x45a008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #64, 6 │ │ │ │ + cmneq lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 470760 <__cxa_atexit@plt+0x45a050> │ │ │ │ + ldr r3, [pc, #68] @ 470788 <__cxa_atexit@plt+0x45a078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 470720 <__cxa_atexit@plt+0x45a010> │ │ │ │ + bne 470748 <__cxa_atexit@plt+0x45a038> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 470764 <__cxa_atexit@plt+0x45a054> │ │ │ │ + ldr r3, [pc, #40] @ 47078c <__cxa_atexit@plt+0x45a07c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47074c <__cxa_atexit@plt+0x45a03c> │ │ │ │ + bne 470774 <__cxa_atexit@plt+0x45a064> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 470768 <__cxa_atexit@plt+0x45a058> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 470790 <__cxa_atexit@plt+0x45a080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq lr, #132, 14 @ 0x2100000 │ │ │ │ - cmneq lr, #208, 4 │ │ │ │ + cmneq lr, #20, 4 @ 0x40000001 │ │ │ │ + cmneq lr, #92, 14 @ 0x1700000 │ │ │ │ + cmneq lr, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4707bc <__cxa_atexit@plt+0x45a0ac> │ │ │ │ + bcc 4707e4 <__cxa_atexit@plt+0x45a0d4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #44] @ 4707d0 <__cxa_atexit@plt+0x45a0c0> │ │ │ │ + ldr r2, [pc, #44] @ 4707f8 <__cxa_atexit@plt+0x45a0e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 4707b0 <__cxa_atexit@plt+0x45a0a0> │ │ │ │ - cmneq lr, #84, 6 @ 0x50000001 │ │ │ │ - cmpeq fp, #180, 12 @ 0xb400000 │ │ │ │ + b 4707d8 <__cxa_atexit@plt+0x45a0c8> │ │ │ │ + cmneq lr, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47089c <__cxa_atexit@plt+0x45a18c> │ │ │ │ + bhi 4708c4 <__cxa_atexit@plt+0x45a1b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4708a8 <__cxa_atexit@plt+0x45a198> │ │ │ │ - ldr lr, [pc, #192] @ 4708cc <__cxa_atexit@plt+0x45a1bc> │ │ │ │ + bcc 4708d0 <__cxa_atexit@plt+0x45a1c0> │ │ │ │ + ldr lr, [pc, #192] @ 4708f4 <__cxa_atexit@plt+0x45a1e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ - ldr r1, [pc, #180] @ 4708d0 <__cxa_atexit@plt+0x45a1c0> │ │ │ │ + ldr r1, [pc, #180] @ 4708f8 <__cxa_atexit@plt+0x45a1e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub r2, r5, #80 @ 0x50 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4708b8 <__cxa_atexit@plt+0x45a1a8> │ │ │ │ - ldr r3, [pc, #152] @ 4708d8 <__cxa_atexit@plt+0x45a1c8> │ │ │ │ + bhi 4708e0 <__cxa_atexit@plt+0x45a1d0> │ │ │ │ + ldr r3, [pc, #152] @ 470900 <__cxa_atexit@plt+0x45a1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r3, [r8, #15] │ │ │ │ ldr lr, [r8, #19] │ │ │ │ @@ -1140825,91 +1140835,91 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str lr, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4708d4 <__cxa_atexit@plt+0x45a1c4> │ │ │ │ + ldr r7, [pc, #20] @ 4708fc <__cxa_atexit@plt+0x45a1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq fp, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq fp, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4708f8 <__cxa_atexit@plt+0x45a1e8> │ │ │ │ + ldr r7, [pc, #12] @ 470920 <__cxa_atexit@plt+0x45a210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #56, 2 │ │ │ │ + cmneq lr, #16, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47094c <__cxa_atexit@plt+0x45a23c> │ │ │ │ + bcc 470974 <__cxa_atexit@plt+0x45a264> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #44] @ 470960 <__cxa_atexit@plt+0x45a250> │ │ │ │ + ldr r2, [pc, #44] @ 470988 <__cxa_atexit@plt+0x45a278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 470940 <__cxa_atexit@plt+0x45a230> │ │ │ │ - cmneq lr, #172, 2 @ 0x2b │ │ │ │ - cmpeq fp, #36, 10 @ 0x9000000 │ │ │ │ + b 470968 <__cxa_atexit@plt+0x45a258> │ │ │ │ + cmneq lr, #132, 2 @ 0x21 │ │ │ │ + cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 470a2c <__cxa_atexit@plt+0x45a31c> │ │ │ │ + bhi 470a54 <__cxa_atexit@plt+0x45a344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 470a38 <__cxa_atexit@plt+0x45a328> │ │ │ │ - ldr lr, [pc, #192] @ 470a5c <__cxa_atexit@plt+0x45a34c> │ │ │ │ + bcc 470a60 <__cxa_atexit@plt+0x45a350> │ │ │ │ + ldr lr, [pc, #192] @ 470a84 <__cxa_atexit@plt+0x45a374> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ - ldr r1, [pc, #180] @ 470a60 <__cxa_atexit@plt+0x45a350> │ │ │ │ + ldr r1, [pc, #180] @ 470a88 <__cxa_atexit@plt+0x45a378> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub r2, r5, #80 @ 0x50 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 470a48 <__cxa_atexit@plt+0x45a338> │ │ │ │ - ldr r3, [pc, #152] @ 470a68 <__cxa_atexit@plt+0x45a358> │ │ │ │ + bhi 470a70 <__cxa_atexit@plt+0x45a360> │ │ │ │ + ldr r3, [pc, #152] @ 470a90 <__cxa_atexit@plt+0x45a380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r3, [r8, #15] │ │ │ │ ldr lr, [r8, #19] │ │ │ │ @@ -1140925,676 +1140935,676 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str lr, [r5, #32] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - b 5a596c <__cxa_atexit@plt+0x58f25c> │ │ │ │ + b 5a5994 <__cxa_atexit@plt+0x58f284> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 470a64 <__cxa_atexit@plt+0x45a354> │ │ │ │ + ldr r7, [pc, #20] @ 470a8c <__cxa_atexit@plt+0x45a37c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq fp, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq fp, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 470a88 <__cxa_atexit@plt+0x45a378> │ │ │ │ + ldr r7, [pc, #12] @ 470ab0 <__cxa_atexit@plt+0x45a3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #168, 30 @ 0x2a0 │ │ │ │ - cmpeq fp, #80, 8 @ 0x50000000 │ │ │ │ + cmneq lr, #128, 30 @ 0x200 │ │ │ │ + cmpeq fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 470b28 <__cxa_atexit@plt+0x45a418> │ │ │ │ + bhi 470b50 <__cxa_atexit@plt+0x45a440> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ add r3, r7, #15 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r9, [pc, #112] @ 470b30 <__cxa_atexit@plt+0x45a420> │ │ │ │ + ldr r9, [pc, #112] @ 470b58 <__cxa_atexit@plt+0x45a448> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470b1c <__cxa_atexit@plt+0x45a40c> │ │ │ │ - ldr r3, [pc, #60] @ 470b34 <__cxa_atexit@plt+0x45a424> │ │ │ │ + beq 470b44 <__cxa_atexit@plt+0x45a434> │ │ │ │ + ldr r3, [pc, #60] @ 470b5c <__cxa_atexit@plt+0x45a44c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 470b38 <__cxa_atexit@plt+0x45a428> │ │ │ │ + ldr r2, [pc, #56] @ 470b60 <__cxa_atexit@plt+0x45a450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #44] @ 470b3c <__cxa_atexit@plt+0x45a42c> │ │ │ │ + ldr r3, [pc, #44] @ 470b64 <__cxa_atexit@plt+0x45a454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq lr, #80, 28 @ 0x500 │ │ │ │ - cmneq lr, #68, 28 @ 0x440 │ │ │ │ - cmpeq fp, #160, 6 @ 0x80000002 │ │ │ │ + cmneq lr, #40, 28 @ 0x280 │ │ │ │ + cmneq lr, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq fp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 470b78 <__cxa_atexit@plt+0x45a468> │ │ │ │ + ldr r3, [pc, #36] @ 470ba0 <__cxa_atexit@plt+0x45a490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #24] @ 470b7c <__cxa_atexit@plt+0x45a46c> │ │ │ │ + ldr r3, [pc, #24] @ 470ba4 <__cxa_atexit@plt+0x45a494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #16] @ 470b80 <__cxa_atexit@plt+0x45a470> │ │ │ │ + ldr r3, [pc, #16] @ 470ba8 <__cxa_atexit@plt+0x45a498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #236, 26 @ 0x3b00 │ │ │ │ - cmneq lr, #228, 26 @ 0x3900 │ │ │ │ - cmpeq fp, #76, 6 @ 0x30000001 │ │ │ │ + cmneq lr, #196, 26 @ 0x3100 │ │ │ │ + cmneq lr, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq fp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 470bfc <__cxa_atexit@plt+0x45a4ec> │ │ │ │ + ldr r3, [pc, #100] @ 470c24 <__cxa_atexit@plt+0x45a514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 470bb8 <__cxa_atexit@plt+0x45a4a8> │ │ │ │ + beq 470be0 <__cxa_atexit@plt+0x45a4d0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 470bcc <__cxa_atexit@plt+0x45a4bc> │ │ │ │ + bne 470bf4 <__cxa_atexit@plt+0x45a4e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 470bd8 <__cxa_atexit@plt+0x45a4c8> │ │ │ │ + bne 470c00 <__cxa_atexit@plt+0x45a4f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - ldr r2, [pc, #32] @ 470c00 <__cxa_atexit@plt+0x45a4f0> │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + ldr r2, [pc, #32] @ 470c28 <__cxa_atexit@plt+0x45a518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r5, [pc, #20] @ 470c04 <__cxa_atexit@plt+0x45a4f4> │ │ │ │ + ldr r5, [pc, #20] @ 470c2c <__cxa_atexit@plt+0x45a51c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq lr, #88, 30 @ 0x160 │ │ │ │ - cmpeq fp, #200, 4 @ 0x8000000c │ │ │ │ + cmneq lr, #48, 30 @ 0xc0 │ │ │ │ + cmpeq fp, #160, 4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470c34 <__cxa_atexit@plt+0x45a524> │ │ │ │ + bne 470c5c <__cxa_atexit@plt+0x45a54c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 470c40 <__cxa_atexit@plt+0x45a530> │ │ │ │ + bne 470c68 <__cxa_atexit@plt+0x45a558> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - ldr r2, [pc, #28] @ 470c64 <__cxa_atexit@plt+0x45a554> │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + ldr r2, [pc, #28] @ 470c8c <__cxa_atexit@plt+0x45a57c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r5, [pc, #16] @ 470c68 <__cxa_atexit@plt+0x45a558> │ │ │ │ + ldr r5, [pc, #16] @ 470c90 <__cxa_atexit@plt+0x45a580> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, #240, 28 @ 0xf00 │ │ │ │ - cmpeq fp, #84, 4 @ 0x40000005 │ │ │ │ + cmneq lr, #200, 28 @ 0xc80 │ │ │ │ + cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 470cc4 <__cxa_atexit@plt+0x45a5b4> │ │ │ │ + ldr r3, [pc, #68] @ 470cec <__cxa_atexit@plt+0x45a5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 470cb0 <__cxa_atexit@plt+0x45a5a0> │ │ │ │ + beq 470cd8 <__cxa_atexit@plt+0x45a5c8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470cb8 <__cxa_atexit@plt+0x45a5a8> │ │ │ │ - ldr r3, [pc, #44] @ 470cc8 <__cxa_atexit@plt+0x45a5b8> │ │ │ │ + bne 470ce0 <__cxa_atexit@plt+0x45a5d0> │ │ │ │ + ldr r3, [pc, #44] @ 470cf0 <__cxa_atexit@plt+0x45a5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470cb0 <__cxa_atexit@plt+0x45a5a0> │ │ │ │ - b 470d24 <__cxa_atexit@plt+0x45a614> │ │ │ │ + beq 470cd8 <__cxa_atexit@plt+0x45a5c8> │ │ │ │ + b 470d4c <__cxa_atexit@plt+0x45a63c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #244, 2 @ 0x3d │ │ │ │ + cmpeq fp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470d00 <__cxa_atexit@plt+0x45a5f0> │ │ │ │ - ldr r3, [pc, #40] @ 470d14 <__cxa_atexit@plt+0x45a604> │ │ │ │ + bne 470d28 <__cxa_atexit@plt+0x45a618> │ │ │ │ + ldr r3, [pc, #40] @ 470d3c <__cxa_atexit@plt+0x45a62c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470d0c <__cxa_atexit@plt+0x45a5fc> │ │ │ │ - b 470d24 <__cxa_atexit@plt+0x45a614> │ │ │ │ + beq 470d34 <__cxa_atexit@plt+0x45a624> │ │ │ │ + b 470d4c <__cxa_atexit@plt+0x45a63c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #152, 2 @ 0x26 │ │ │ │ + cmpeq fp, #112, 2 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470d70 <__cxa_atexit@plt+0x45a660> │ │ │ │ - ldr r3, [pc, #268] @ 470e48 <__cxa_atexit@plt+0x45a738> │ │ │ │ + bne 470d98 <__cxa_atexit@plt+0x45a688> │ │ │ │ + ldr r3, [pc, #268] @ 470e70 <__cxa_atexit@plt+0x45a760> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470dbc <__cxa_atexit@plt+0x45a6ac> │ │ │ │ + beq 470de4 <__cxa_atexit@plt+0x45a6d4> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 470dc4 <__cxa_atexit@plt+0x45a6b4> │ │ │ │ + bne 470dec <__cxa_atexit@plt+0x45a6dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 470e18 <__cxa_atexit@plt+0x45a708> │ │ │ │ - ldr lr, [pc, #200] @ 470e50 <__cxa_atexit@plt+0x45a740> │ │ │ │ + bcc 470e40 <__cxa_atexit@plt+0x45a730> │ │ │ │ + ldr lr, [pc, #200] @ 470e78 <__cxa_atexit@plt+0x45a768> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #196] @ 470e54 <__cxa_atexit@plt+0x45a744> │ │ │ │ + ldr r9, [pc, #196] @ 470e7c <__cxa_atexit@plt+0x45a76c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r9, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 47fa30 <__cxa_atexit@plt+0x469320> │ │ │ │ + b 47fa58 <__cxa_atexit@plt+0x469348> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 470e28 <__cxa_atexit@plt+0x45a718> │ │ │ │ - ldr r8, [pc, #120] @ 470e58 <__cxa_atexit@plt+0x45a748> │ │ │ │ + bcc 470e50 <__cxa_atexit@plt+0x45a740> │ │ │ │ + ldr r8, [pc, #120] @ 470e80 <__cxa_atexit@plt+0x45a770> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #116] @ 470e5c <__cxa_atexit@plt+0x45a74c> │ │ │ │ + ldr r1, [pc, #116] @ 470e84 <__cxa_atexit@plt+0x45a774> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ 470e60 <__cxa_atexit@plt+0x45a750> │ │ │ │ + ldr lr, [pc, #112] @ 470e88 <__cxa_atexit@plt+0x45a778> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r9, r3, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #28] @ 470e4c <__cxa_atexit@plt+0x45a73c> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #28] @ 470e74 <__cxa_atexit@plt+0x45a764> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - cmpeq fp, #172 @ 0xac │ │ │ │ - cmpeq fp, #56 @ 0x38 │ │ │ │ + cmpeq fp, #132 @ 0x84 │ │ │ │ + cmpeq fp, #16 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #19] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 470e8c <__cxa_atexit@plt+0x45a77c> │ │ │ │ + bne 470eb4 <__cxa_atexit@plt+0x45a7a4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 470ee0 <__cxa_atexit@plt+0x45a7d0> │ │ │ │ - ldr r8, [pc, #92] @ 470f04 <__cxa_atexit@plt+0x45a7f4> │ │ │ │ + bcc 470f08 <__cxa_atexit@plt+0x45a7f8> │ │ │ │ + ldr r8, [pc, #92] @ 470f2c <__cxa_atexit@plt+0x45a81c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 470f08 <__cxa_atexit@plt+0x45a7f8> │ │ │ │ + ldr r1, [pc, #88] @ 470f30 <__cxa_atexit@plt+0x45a820> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 470f0c <__cxa_atexit@plt+0x45a7fc> │ │ │ │ + ldr lr, [pc, #84] @ 470f34 <__cxa_atexit@plt+0x45a824> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r9, r3, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r6, [pc, #24] @ 470f00 <__cxa_atexit@plt+0x45a7f0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r6, [pc, #24] @ 470f28 <__cxa_atexit@plt+0x45a818> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #228, 30 @ 0x390 │ │ │ │ - cmpeq fp, #140, 30 @ 0x230 │ │ │ │ + cmpeq fp, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq fp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 470f70 <__cxa_atexit@plt+0x45a860> │ │ │ │ - ldr r8, [pc, #80] @ 470f8c <__cxa_atexit@plt+0x45a87c> │ │ │ │ + bcc 470f98 <__cxa_atexit@plt+0x45a888> │ │ │ │ + ldr r8, [pc, #80] @ 470fb4 <__cxa_atexit@plt+0x45a8a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #76] @ 470f90 <__cxa_atexit@plt+0x45a880> │ │ │ │ + ldr r1, [pc, #76] @ 470fb8 <__cxa_atexit@plt+0x45a8a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #72] @ 470f94 <__cxa_atexit@plt+0x45a884> │ │ │ │ + ldr lr, [pc, #72] @ 470fbc <__cxa_atexit@plt+0x45a8ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r3, [pc, #32] @ 470f98 <__cxa_atexit@plt+0x45a888> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r3, [pc, #32] @ 470fc0 <__cxa_atexit@plt+0x45a8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, #80, 30 @ 0x140 │ │ │ │ + cmpeq fp, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq fp, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq fp, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - cmpeq fp, #232, 28 @ 0xe80 │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + cmpeq fp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 470ff0 <__cxa_atexit@plt+0x45a8e0> │ │ │ │ + ldr r3, [pc, #36] @ 471018 <__cxa_atexit@plt+0x45a908> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 470fe8 <__cxa_atexit@plt+0x45a8d8> │ │ │ │ - b 471000 <__cxa_atexit@plt+0x45a8f0> │ │ │ │ + beq 471010 <__cxa_atexit@plt+0x45a900> │ │ │ │ + b 471028 <__cxa_atexit@plt+0x45a918> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #168, 28 @ 0xa80 │ │ │ │ + cmpeq fp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 47101c <__cxa_atexit@plt+0x45a90c> │ │ │ │ + bne 471044 <__cxa_atexit@plt+0x45a934> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #176] @ 4710d8 <__cxa_atexit@plt+0x45a9c8> │ │ │ │ + ldr r3, [pc, #176] @ 471100 <__cxa_atexit@plt+0x45a9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4710b0 <__cxa_atexit@plt+0x45a9a0> │ │ │ │ + beq 4710d8 <__cxa_atexit@plt+0x45a9c8> │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ cmp r2, #10 │ │ │ │ movle r2, #10 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5, #20] │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4710b8 <__cxa_atexit@plt+0x45a9a8> │ │ │ │ - ldr lr, [pc, #120] @ 4710e0 <__cxa_atexit@plt+0x45a9d0> │ │ │ │ + bcc 4710e0 <__cxa_atexit@plt+0x45a9d0> │ │ │ │ + ldr lr, [pc, #120] @ 471108 <__cxa_atexit@plt+0x45a9f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #116] @ 4710e4 <__cxa_atexit@plt+0x45a9d4> │ │ │ │ + ldr r9, [pc, #116] @ 47110c <__cxa_atexit@plt+0x45a9fc> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, #952 @ 0x3b8 │ │ │ │ orr r1, r1, #2048 @ 0x800 │ │ │ │ mul r1, r2, r1 │ │ │ │ - ldr r8, [pc, #100] @ 4710e8 <__cxa_atexit@plt+0x45a9d8> │ │ │ │ + ldr r8, [pc, #100] @ 471110 <__cxa_atexit@plt+0x45aa00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r8, r3, #3 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4710dc <__cxa_atexit@plt+0x45a9cc> │ │ │ │ + ldr r7, [pc, #28] @ 471104 <__cxa_atexit@plt+0x45a9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - cmneq lr, #244, 18 @ 0x3d0000 │ │ │ │ - cmpeq fp, #176, 26 @ 0x2c00 │ │ │ │ + cmneq lr, #204, 18 @ 0x330000 │ │ │ │ + cmpeq fp, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ cmp r2, #10 │ │ │ │ movle r2, #10 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5, #20] │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 471168 <__cxa_atexit@plt+0x45aa58> │ │ │ │ - ldr lr, [pc, #96] @ 471184 <__cxa_atexit@plt+0x45aa74> │ │ │ │ + bcc 471190 <__cxa_atexit@plt+0x45aa80> │ │ │ │ + ldr lr, [pc, #96] @ 4711ac <__cxa_atexit@plt+0x45aa9c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 471188 <__cxa_atexit@plt+0x45aa78> │ │ │ │ + ldr r9, [pc, #92] @ 4711b0 <__cxa_atexit@plt+0x45aaa0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, #952 @ 0x3b8 │ │ │ │ orr r1, r1, #2048 @ 0x800 │ │ │ │ mul r1, r2, r1 │ │ │ │ - ldr r8, [pc, #76] @ 47118c <__cxa_atexit@plt+0x45aa7c> │ │ │ │ + ldr r8, [pc, #76] @ 4711b4 <__cxa_atexit@plt+0x45aaa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r7, [pc, #32] @ 471190 <__cxa_atexit@plt+0x45aa80> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r7, [pc, #32] @ 4711b8 <__cxa_atexit@plt+0x45aaa8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmneq lr, #56, 18 @ 0xe0000 │ │ │ │ + cmneq lr, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #8, 26 @ 0x200 │ │ │ │ + cmpeq fp, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 471204 <__cxa_atexit@plt+0x45aaf4> │ │ │ │ - ldr lr, [pc, #92] @ 47121c <__cxa_atexit@plt+0x45ab0c> │ │ │ │ + bcc 47122c <__cxa_atexit@plt+0x45ab1c> │ │ │ │ + ldr lr, [pc, #92] @ 471244 <__cxa_atexit@plt+0x45ab34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 471220 <__cxa_atexit@plt+0x45ab10> │ │ │ │ + ldr r9, [pc, #88] @ 471248 <__cxa_atexit@plt+0x45ab38> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, #952 @ 0x3b8 │ │ │ │ orr r0, r0, #2048 @ 0x800 │ │ │ │ mul r0, r7, r0 │ │ │ │ - ldr r8, [pc, #72] @ 471224 <__cxa_atexit@plt+0x45ab14> │ │ │ │ + ldr r8, [pc, #72] @ 47124c <__cxa_atexit@plt+0x45ab3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r3, [pc, #28] @ 471228 <__cxa_atexit@plt+0x45ab18> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r3, [pc, #28] @ 471250 <__cxa_atexit@plt+0x45ab40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq lr, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq fp, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq fp, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 464180 <__cxa_atexit@plt+0x44da70> │ │ │ │ - cmpeq fp, #152, 24 @ 0x9800 │ │ │ │ + b 4641a8 <__cxa_atexit@plt+0x44da98> │ │ │ │ + cmpeq fp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4712f0 <__cxa_atexit@plt+0x45abe0> │ │ │ │ - ldr r7, [pc, #172] @ 471318 <__cxa_atexit@plt+0x45ac08> │ │ │ │ + bhi 471318 <__cxa_atexit@plt+0x45ac08> │ │ │ │ + ldr r7, [pc, #172] @ 471340 <__cxa_atexit@plt+0x45ac30> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4712e4 <__cxa_atexit@plt+0x45abd4> │ │ │ │ + beq 47130c <__cxa_atexit@plt+0x45abfc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 471304 <__cxa_atexit@plt+0x45abf4> │ │ │ │ - ldr lr, [pc, #144] @ 471320 <__cxa_atexit@plt+0x45ac10> │ │ │ │ + bcc 47132c <__cxa_atexit@plt+0x45ac1c> │ │ │ │ + ldr lr, [pc, #144] @ 471348 <__cxa_atexit@plt+0x45ac38> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r9, #19] │ │ │ │ ldr sl, [r9, #27] │ │ │ │ ldr r7, [r9, #51] @ 0x33 │ │ │ │ ldr r0, [r9, #63] @ 0x3f │ │ │ │ str lr, [r2, #-8] │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ sub r1, r3, #23 │ │ │ │ str r1, [r2, #-4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r9, #71] @ 0x47 │ │ │ │ - ldr r1, [pc, #100] @ 471324 <__cxa_atexit@plt+0x45ac14> │ │ │ │ + ldr r1, [pc, #100] @ 47134c <__cxa_atexit@plt+0x45ac3c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r9} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47131c <__cxa_atexit@plt+0x45ac0c> │ │ │ │ + ldr r7, [pc, #36] @ 471344 <__cxa_atexit@plt+0x45ac34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq fp, #0, 24 │ │ │ │ - cmneq lr, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq fp, #216, 22 @ 0x36000 │ │ │ │ + cmneq lr, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - cmpeq fp, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq fp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 471398 <__cxa_atexit@plt+0x45ac88> │ │ │ │ - ldr r2, [pc, #84] @ 4713a4 <__cxa_atexit@plt+0x45ac94> │ │ │ │ + bcc 4713c0 <__cxa_atexit@plt+0x45acb0> │ │ │ │ + ldr r2, [pc, #84] @ 4713cc <__cxa_atexit@plt+0x45acbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r2, r6, #23 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr lr, [r7, #27] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ ldr sl, [r0, #3] │ │ │ │ ldr r2, [r7, #71] @ 0x47 │ │ │ │ - ldr r0, [pc, #40] @ 4713a8 <__cxa_atexit@plt+0x45ac98> │ │ │ │ + ldr r0, [pc, #40] @ 4713d0 <__cxa_atexit@plt+0x45acc0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - cmpeq fp, #76, 18 @ 0x130000 │ │ │ │ + cmpeq fp, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #88 @ 0x58 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4713f4 <__cxa_atexit@plt+0x45ace4> │ │ │ │ - ldr r7, [pc, #48] @ 471404 <__cxa_atexit@plt+0x45acf4> │ │ │ │ + bhi 47141c <__cxa_atexit@plt+0x45ad0c> │ │ │ │ + ldr r7, [pc, #48] @ 47142c <__cxa_atexit@plt+0x45ad1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4713e8 <__cxa_atexit@plt+0x45acd8> │ │ │ │ + beq 471410 <__cxa_atexit@plt+0x45ad00> │ │ │ │ mov r7, r8 │ │ │ │ - b 46bac4 <__cxa_atexit@plt+0x4553b4> │ │ │ │ + b 46baec <__cxa_atexit@plt+0x4553dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 471408 <__cxa_atexit@plt+0x45acf8> │ │ │ │ + ldr r7, [pc, #12] @ 471430 <__cxa_atexit@plt+0x45ad20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa6ec │ │ │ │ - cmpeq fp, #8, 18 @ 0x20000 │ │ │ │ + cmpeq fp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 471454 <__cxa_atexit@plt+0x45ad44> │ │ │ │ - ldr r2, [pc, #48] @ 471460 <__cxa_atexit@plt+0x45ad50> │ │ │ │ + bhi 47147c <__cxa_atexit@plt+0x45ad6c> │ │ │ │ + ldr r2, [pc, #48] @ 471488 <__cxa_atexit@plt+0x45ad78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 471448 <__cxa_atexit@plt+0x45ad38> │ │ │ │ + beq 471470 <__cxa_atexit@plt+0x45ad60> │ │ │ │ mov r7, r8 │ │ │ │ - b 47146c <__cxa_atexit@plt+0x45ad5c> │ │ │ │ + b 471494 <__cxa_atexit@plt+0x45ad84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 471568 <__cxa_atexit@plt+0x45ae58> │ │ │ │ + bcc 471590 <__cxa_atexit@plt+0x45ae80> │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ @@ -1141608,22 +1141618,22 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr r8, [pc, #152] @ 471574 <__cxa_atexit@plt+0x45ae64> │ │ │ │ + ldr r8, [pc, #152] @ 47159c <__cxa_atexit@plt+0x45ae8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #148] @ 471578 <__cxa_atexit@plt+0x45ae68> │ │ │ │ + ldr r7, [pc, #148] @ 4715a0 <__cxa_atexit@plt+0x45ae90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #72] @ 0x48 │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ str r7, [r3, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #132] @ 47157c <__cxa_atexit@plt+0x45ae6c> │ │ │ │ + ldr r7, [pc, #132] @ 4715a4 <__cxa_atexit@plt+0x45ae94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #80] @ 0x50 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add r2, r3, #40 @ 0x28 │ │ │ │ stm r2, {r1, r9, sl, ip, lr} │ │ │ │ @@ -1141647,538 +1141657,538 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #96, 12 @ 0x6000000 │ │ │ │ - cmneq lr, #40, 10 @ 0xa000000 │ │ │ │ - cmneq lr, #44, 10 @ 0xb000000 │ │ │ │ - cmpeq fp, #176, 18 @ 0x2c0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #56, 12 @ 0x3800000 │ │ │ │ + cmneq lr, #0, 10 │ │ │ │ + cmneq lr, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq fp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4715cc <__cxa_atexit@plt+0x45aebc> │ │ │ │ - ldr r3, [pc, #48] @ 4715d4 <__cxa_atexit@plt+0x45aec4> │ │ │ │ + bhi 4715f4 <__cxa_atexit@plt+0x45aee4> │ │ │ │ + ldr r3, [pc, #48] @ 4715fc <__cxa_atexit@plt+0x45aeec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r8} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r3, [pc, #20] @ 4715d8 <__cxa_atexit@plt+0x45aec8> │ │ │ │ + ldr r3, [pc, #20] @ 471600 <__cxa_atexit@plt+0x45aef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ + cmneq lr, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq fp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 471660 <__cxa_atexit@plt+0x45af50> │ │ │ │ + ldr r3, [pc, #112] @ 471688 <__cxa_atexit@plt+0x45af78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 47164c <__cxa_atexit@plt+0x45af3c> │ │ │ │ + beq 471674 <__cxa_atexit@plt+0x45af64> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 471654 <__cxa_atexit@plt+0x45af44> │ │ │ │ - ldr r3, [pc, #88] @ 471664 <__cxa_atexit@plt+0x45af54> │ │ │ │ + bne 47167c <__cxa_atexit@plt+0x45af6c> │ │ │ │ + ldr r3, [pc, #88] @ 47168c <__cxa_atexit@plt+0x45af7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47164c <__cxa_atexit@plt+0x45af3c> │ │ │ │ - ldr r3, [pc, #68] @ 471668 <__cxa_atexit@plt+0x45af58> │ │ │ │ + beq 471674 <__cxa_atexit@plt+0x45af64> │ │ │ │ + ldr r3, [pc, #68] @ 471690 <__cxa_atexit@plt+0x45af80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #52] @ 47166c <__cxa_atexit@plt+0x45af5c> │ │ │ │ + ldr r3, [pc, #52] @ 471694 <__cxa_atexit@plt+0x45af84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #44] @ 471670 <__cxa_atexit@plt+0x45af60> │ │ │ │ + ldr r3, [pc, #44] @ 471698 <__cxa_atexit@plt+0x45af88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - cmneq lr, #24, 6 @ 0x60000000 │ │ │ │ - cmneq lr, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ + cmneq lr, #240, 4 │ │ │ │ + cmneq lr, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq fp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4716d4 <__cxa_atexit@plt+0x45afc4> │ │ │ │ - ldr r3, [pc, #84] @ 4716e8 <__cxa_atexit@plt+0x45afd8> │ │ │ │ + bne 4716fc <__cxa_atexit@plt+0x45afec> │ │ │ │ + ldr r3, [pc, #84] @ 471710 <__cxa_atexit@plt+0x45b000> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4716e0 <__cxa_atexit@plt+0x45afd0> │ │ │ │ - ldr r3, [pc, #64] @ 4716ec <__cxa_atexit@plt+0x45afdc> │ │ │ │ + beq 471708 <__cxa_atexit@plt+0x45aff8> │ │ │ │ + ldr r3, [pc, #64] @ 471714 <__cxa_atexit@plt+0x45b004> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #48] @ 4716f0 <__cxa_atexit@plt+0x45afe0> │ │ │ │ + ldr r3, [pc, #48] @ 471718 <__cxa_atexit@plt+0x45b008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #40] @ 4716f4 <__cxa_atexit@plt+0x45afe4> │ │ │ │ + ldr r3, [pc, #40] @ 47171c <__cxa_atexit@plt+0x45b00c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq lr, #144, 4 │ │ │ │ - cmneq lr, #136, 4 @ 0x80000008 │ │ │ │ - cmpeq fp, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq lr, #104, 4 @ 0x80000006 │ │ │ │ + cmneq lr, #96, 4 │ │ │ │ + cmpeq fp, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 471734 <__cxa_atexit@plt+0x45b024> │ │ │ │ + ldr r3, [pc, #40] @ 47175c <__cxa_atexit@plt+0x45b04c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 471738 <__cxa_atexit@plt+0x45b028> │ │ │ │ + ldr r3, [pc, #24] @ 471760 <__cxa_atexit@plt+0x45b050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 47173c <__cxa_atexit@plt+0x45b02c> │ │ │ │ + ldr r3, [pc, #16] @ 471764 <__cxa_atexit@plt+0x45b054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 483424 <__cxa_atexit@plt+0x46cd14> │ │ │ │ + b 48344c <__cxa_atexit@plt+0x46cd3c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #48, 4 │ │ │ │ - cmneq lr, #40, 4 @ 0x80000002 │ │ │ │ - cmpeq fp, #196, 14 @ 0x3100000 │ │ │ │ + cmneq lr, #8, 4 @ 0x80000000 │ │ │ │ + cmneq lr, #0, 4 │ │ │ │ + cmpeq fp, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 4717a4 <__cxa_atexit@plt+0x45b094> │ │ │ │ + ldr r3, [pc, #80] @ 4717cc <__cxa_atexit@plt+0x45b0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 471790 <__cxa_atexit@plt+0x45b080> │ │ │ │ + beq 4717b8 <__cxa_atexit@plt+0x45b0a8> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #60] @ 4717a8 <__cxa_atexit@plt+0x45b098> │ │ │ │ + ldr r2, [pc, #60] @ 4717d0 <__cxa_atexit@plt+0x45b0c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 471798 <__cxa_atexit@plt+0x45b088> │ │ │ │ + beq 4717c0 <__cxa_atexit@plt+0x45b0b0> │ │ │ │ mov r7, r3 │ │ │ │ - b 471800 <__cxa_atexit@plt+0x45b0f0> │ │ │ │ + b 471828 <__cxa_atexit@plt+0x45b118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq fp, #88, 14 @ 0x1600000 │ │ │ │ + cmpeq fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #40] @ 4717f0 <__cxa_atexit@plt+0x45b0e0> │ │ │ │ + ldr r2, [pc, #40] @ 471818 <__cxa_atexit@plt+0x45b108> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4717e8 <__cxa_atexit@plt+0x45b0d8> │ │ │ │ - b 471800 <__cxa_atexit@plt+0x45b0f0> │ │ │ │ + beq 471810 <__cxa_atexit@plt+0x45b100> │ │ │ │ + b 471828 <__cxa_atexit@plt+0x45b118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #16, 14 @ 0x400000 │ │ │ │ + cmpeq fp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4718cc <__cxa_atexit@plt+0x45b1bc> │ │ │ │ + beq 4718f4 <__cxa_atexit@plt+0x45b1e4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4718cc <__cxa_atexit@plt+0x45b1bc> │ │ │ │ + bne 4718f4 <__cxa_atexit@plt+0x45b1e4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4718cc <__cxa_atexit@plt+0x45b1bc> │ │ │ │ + bne 4718f4 <__cxa_atexit@plt+0x45b1e4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r2, [pc, #208] @ 471910 <__cxa_atexit@plt+0x45b200> │ │ │ │ + ldr r2, [pc, #208] @ 471938 <__cxa_atexit@plt+0x45b228> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4718e0 <__cxa_atexit@plt+0x45b1d0> │ │ │ │ + beq 471908 <__cxa_atexit@plt+0x45b1f8> │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ cmp r1, #10 │ │ │ │ movle r1, #10 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r0, #12]! │ │ │ │ add r2, r6, #16 │ │ │ │ cmp lr, r2 │ │ │ │ - bcc 4718ec <__cxa_atexit@plt+0x45b1dc> │ │ │ │ - ldr lr, [pc, #152] @ 47191c <__cxa_atexit@plt+0x45b20c> │ │ │ │ + bcc 471914 <__cxa_atexit@plt+0x45b204> │ │ │ │ + ldr lr, [pc, #152] @ 471944 <__cxa_atexit@plt+0x45b234> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #148] @ 471920 <__cxa_atexit@plt+0x45b210> │ │ │ │ + ldr r8, [pc, #148] @ 471948 <__cxa_atexit@plt+0x45b238> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #952 @ 0x3b8 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ mul r1, r1, r3 │ │ │ │ - ldr r9, [pc, #132] @ 471924 <__cxa_atexit@plt+0x45b214> │ │ │ │ + ldr r9, [pc, #132] @ 47194c <__cxa_atexit@plt+0x45b23c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #3 │ │ │ │ sub r9, r2, #11 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r7, [pc, #68] @ 471918 <__cxa_atexit@plt+0x45b208> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r7, [pc, #68] @ 471940 <__cxa_atexit@plt+0x45b230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 471914 <__cxa_atexit@plt+0x45b204> │ │ │ │ + ldr r7, [pc, #32] @ 47193c <__cxa_atexit@plt+0x45b22c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq lr, #80, 2 │ │ │ │ + cmneq lr, #40, 2 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - cmneq lr, #216, 2 @ 0x36 │ │ │ │ - cmpeq fp, #220, 10 @ 0x37000000 │ │ │ │ + cmneq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ cmp r2, #10 │ │ │ │ movle r2, #10 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [r1, #8]! │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 4719a8 <__cxa_atexit@plt+0x45b298> │ │ │ │ - ldr lr, [pc, #96] @ 4719c4 <__cxa_atexit@plt+0x45b2b4> │ │ │ │ + bcc 4719d0 <__cxa_atexit@plt+0x45b2c0> │ │ │ │ + ldr lr, [pc, #96] @ 4719ec <__cxa_atexit@plt+0x45b2dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #92] @ 4719c8 <__cxa_atexit@plt+0x45b2b8> │ │ │ │ + ldr r8, [pc, #92] @ 4719f0 <__cxa_atexit@plt+0x45b2e0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, #952 @ 0x3b8 │ │ │ │ orr r0, r0, #2048 @ 0x800 │ │ │ │ mul r0, r2, r0 │ │ │ │ - ldr r9, [pc, #76] @ 4719cc <__cxa_atexit@plt+0x45b2bc> │ │ │ │ + ldr r9, [pc, #76] @ 4719f4 <__cxa_atexit@plt+0x45b2e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ mov r5, r1 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r7, [pc, #32] @ 4719d0 <__cxa_atexit@plt+0x45b2c0> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r7, [pc, #32] @ 4719f8 <__cxa_atexit@plt+0x45b2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmneq lr, #248 @ 0xf8 │ │ │ │ + cmneq lr, #208 @ 0xd0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 471a48 <__cxa_atexit@plt+0x45b338> │ │ │ │ - ldr lr, [pc, #92] @ 471a60 <__cxa_atexit@plt+0x45b350> │ │ │ │ + bcc 471a70 <__cxa_atexit@plt+0x45b360> │ │ │ │ + ldr lr, [pc, #92] @ 471a88 <__cxa_atexit@plt+0x45b378> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 471a64 <__cxa_atexit@plt+0x45b354> │ │ │ │ + ldr r9, [pc, #88] @ 471a8c <__cxa_atexit@plt+0x45b37c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, #952 @ 0x3b8 │ │ │ │ orr r1, r1, #2048 @ 0x800 │ │ │ │ mul r1, r7, r1 │ │ │ │ - ldr r8, [pc, #72] @ 471a68 <__cxa_atexit@plt+0x45b358> │ │ │ │ + ldr r8, [pc, #72] @ 471a90 <__cxa_atexit@plt+0x45b380> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ - ldr r3, [pc, #28] @ 471a6c <__cxa_atexit@plt+0x45b35c> │ │ │ │ + b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + ldr r3, [pc, #28] @ 471a94 <__cxa_atexit@plt+0x45b384> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq lr, #88 @ 0x58 │ │ │ │ + cmneq lr, #48 @ 0x30 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 471afc <__cxa_atexit@plt+0x45b3ec> │ │ │ │ + ldr r3, [pc, #124] @ 471b24 <__cxa_atexit@plt+0x45b414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 471ad0 <__cxa_atexit@plt+0x45b3c0> │ │ │ │ + beq 471af8 <__cxa_atexit@plt+0x45b3e8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 471ad8 <__cxa_atexit@plt+0x45b3c8> │ │ │ │ + bne 471b00 <__cxa_atexit@plt+0x45b3f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 471aec <__cxa_atexit@plt+0x45b3dc> │ │ │ │ - ldr r1, [pc, #88] @ 471b04 <__cxa_atexit@plt+0x45b3f4> │ │ │ │ + bcc 471b14 <__cxa_atexit@plt+0x45b404> │ │ │ │ + ldr r1, [pc, #88] @ 471b2c <__cxa_atexit@plt+0x45b41c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 471b08 <__cxa_atexit@plt+0x45b3f8> │ │ │ │ + ldr r0, [pc, #84] @ 471b30 <__cxa_atexit@plt+0x45b420> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r0, [r5] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 471b00 <__cxa_atexit@plt+0x45b3f0> │ │ │ │ + ldr r7, [pc, #32] @ 471b28 <__cxa_atexit@plt+0x45b418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq lr, #68, 30 @ 0x110 │ │ │ │ + cmneq lr, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 471b5c <__cxa_atexit@plt+0x45b44c> │ │ │ │ + bne 471b84 <__cxa_atexit@plt+0x45b474> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 471b70 <__cxa_atexit@plt+0x45b460> │ │ │ │ - ldr r1, [pc, #76] @ 471b84 <__cxa_atexit@plt+0x45b474> │ │ │ │ + bcc 471b98 <__cxa_atexit@plt+0x45b488> │ │ │ │ + ldr r1, [pc, #76] @ 471bac <__cxa_atexit@plt+0x45b49c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 471b88 <__cxa_atexit@plt+0x45b478> │ │ │ │ + ldr r0, [pc, #72] @ 471bb0 <__cxa_atexit@plt+0x45b4a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r0, [r5] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ - ldr r7, [pc, #28] @ 471b80 <__cxa_atexit@plt+0x45b470> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + ldr r7, [pc, #28] @ 471ba8 <__cxa_atexit@plt+0x45b498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #192, 28 @ 0xc00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ 471be8 <__cxa_atexit@plt+0x45b4d8> │ │ │ │ + ldr r7, [pc, #76] @ 471c10 <__cxa_atexit@plt+0x45b500> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 471bd4 <__cxa_atexit@plt+0x45b4c4> │ │ │ │ - ldr r3, [pc, #60] @ 471bec <__cxa_atexit@plt+0x45b4dc> │ │ │ │ + beq 471bfc <__cxa_atexit@plt+0x45b4ec> │ │ │ │ + ldr r3, [pc, #60] @ 471c14 <__cxa_atexit@plt+0x45b504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 471be0 <__cxa_atexit@plt+0x45b4d0> │ │ │ │ - ldr r7, [pc, #40] @ 471bf0 <__cxa_atexit@plt+0x45b4e0> │ │ │ │ + beq 471c08 <__cxa_atexit@plt+0x45b4f8> │ │ │ │ + ldr r7, [pc, #40] @ 471c18 <__cxa_atexit@plt+0x45b508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #92, 28 @ 0x5c0 │ │ │ │ + cmneq lr, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 471c30 <__cxa_atexit@plt+0x45b520> │ │ │ │ + ldr r3, [pc, #44] @ 471c58 <__cxa_atexit@plt+0x45b548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 471c28 <__cxa_atexit@plt+0x45b518> │ │ │ │ - ldr r7, [pc, #24] @ 471c34 <__cxa_atexit@plt+0x45b524> │ │ │ │ + beq 471c50 <__cxa_atexit@plt+0x45b540> │ │ │ │ + ldr r7, [pc, #24] @ 471c5c <__cxa_atexit@plt+0x45b54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #8, 28 @ 0x80 │ │ │ │ + cmneq lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 471c54 <__cxa_atexit@plt+0x45b544> │ │ │ │ + ldr r7, [pc, #12] @ 471c7c <__cxa_atexit@plt+0x45b56c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #220, 26 @ 0x3700 │ │ │ │ - cmpeq fp, #220, 4 @ 0xc000000d │ │ │ │ + cmneq lr, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq fp, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 471cd4 <__cxa_atexit@plt+0x45b5c4> │ │ │ │ + bhi 471cfc <__cxa_atexit@plt+0x45b5ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 471ce0 <__cxa_atexit@plt+0x45b5d0> │ │ │ │ - ldr lr, [pc, #100] @ 471cf0 <__cxa_atexit@plt+0x45b5e0> │ │ │ │ + bcc 471d08 <__cxa_atexit@plt+0x45b5f8> │ │ │ │ + ldr lr, [pc, #100] @ 471d18 <__cxa_atexit@plt+0x45b608> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 471cf4 <__cxa_atexit@plt+0x45b5e4> │ │ │ │ + ldr r0, [pc, #92] @ 471d1c <__cxa_atexit@plt+0x45b60c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r7, #12 │ │ │ │ ldm r8, {r1, r2, r8} │ │ │ │ sub r0, r6, #11 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #64] @ 471cf8 <__cxa_atexit@plt+0x45b5e8> │ │ │ │ + ldr r0, [pc, #64] @ 471d20 <__cxa_atexit@plt+0x45b610> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - cmneq lr, #120, 24 @ 0x7800 │ │ │ │ - cmneq lr, #196, 24 @ 0xc400 │ │ │ │ - cmpeq fp, #252, 2 @ 0x3f │ │ │ │ + cmneq lr, #80, 24 @ 0x5000 │ │ │ │ + cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq fp, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 471d30 <__cxa_atexit@plt+0x45b620> │ │ │ │ + bhi 471d58 <__cxa_atexit@plt+0x45b648> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 471d38 <__cxa_atexit@plt+0x45b628> │ │ │ │ + ldr r2, [pc, #20] @ 471d60 <__cxa_atexit@plt+0x45b650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4e3c70 <__cxa_atexit@plt+0x4cd560> │ │ │ │ + b 4e3c98 <__cxa_atexit@plt+0x4cd588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq fp, #4, 4 @ 0x40000000 │ │ │ │ + cmneq lr, #196, 22 @ 0x31000 │ │ │ │ + cmpeq fp, #220, 2 @ 0x37 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 471df0 <__cxa_atexit@plt+0x45b6e0> │ │ │ │ - ldr r7, [pc, #184] @ 471e18 <__cxa_atexit@plt+0x45b708> │ │ │ │ + bhi 471e18 <__cxa_atexit@plt+0x45b708> │ │ │ │ + ldr r7, [pc, #184] @ 471e40 <__cxa_atexit@plt+0x45b730> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r8, [r3, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 471de0 <__cxa_atexit@plt+0x45b6d0> │ │ │ │ + beq 471e08 <__cxa_atexit@plt+0x45b6f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #40 @ 0x28 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 471e00 <__cxa_atexit@plt+0x45b6f0> │ │ │ │ - ldr r3, [pc, #148] @ 471e20 <__cxa_atexit@plt+0x45b710> │ │ │ │ + bcc 471e28 <__cxa_atexit@plt+0x45b718> │ │ │ │ + ldr r3, [pc, #148] @ 471e48 <__cxa_atexit@plt+0x45b738> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #144] @ 471e24 <__cxa_atexit@plt+0x45b714> │ │ │ │ + ldr r2, [pc, #144] @ 471e4c <__cxa_atexit@plt+0x45b73c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r9, #19] │ │ │ │ ldr r0, [r9, #63] @ 0x3f │ │ │ │ - ldr lr, [pc, #132] @ 471e28 <__cxa_atexit@plt+0x45b718> │ │ │ │ + ldr lr, [pc, #132] @ 471e50 <__cxa_atexit@plt+0x45b740> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #24]! │ │ │ │ stmib r5, {r2, r6} │ │ │ │ @@ -1142186,308 +1142196,308 @@ │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 471e1c <__cxa_atexit@plt+0x45b70c> │ │ │ │ + ldr r7, [pc, #36] @ 471e44 <__cxa_atexit@plt+0x45b734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #100, 2 │ │ │ │ + cmpeq fp, #60, 2 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq fp, #24, 2 │ │ │ │ + cmpeq fp, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 471ea0 <__cxa_atexit@plt+0x45b790> │ │ │ │ - ldr r2, [pc, #88] @ 471eac <__cxa_atexit@plt+0x45b79c> │ │ │ │ + bcc 471ec8 <__cxa_atexit@plt+0x45b7b8> │ │ │ │ + ldr r2, [pc, #88] @ 471ed4 <__cxa_atexit@plt+0x45b7c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 471eb0 <__cxa_atexit@plt+0x45b7a0> │ │ │ │ + ldr lr, [pc, #84] @ 471ed8 <__cxa_atexit@plt+0x45b7c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #72] @ 471eb4 <__cxa_atexit@plt+0x45b7a4> │ │ │ │ + ldr r9, [pc, #72] @ 471edc <__cxa_atexit@plt+0x45b7cc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r0, r3 │ │ │ │ str lr, [r0, #24]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r9, [r5, #-4]! │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 471ed4 <__cxa_atexit@plt+0x45b7c4> │ │ │ │ + ldr r3, [pc, #12] @ 471efc <__cxa_atexit@plt+0x45b7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 786058 <__cxa_atexit@plt+0x76f948> │ │ │ │ - cmneq lr, #208, 24 @ 0xd000 │ │ │ │ - teqeq fp, #80, 24 @ 0x5000 │ │ │ │ + b 786098 <__cxa_atexit@plt+0x76f988> │ │ │ │ + cmneq lr, #168, 24 @ 0xa800 │ │ │ │ + teqeq fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #28928 @ 0x7100 │ │ │ │ + teqeq fp, #4672 @ 0x1240 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 471f4c <__cxa_atexit@plt+0x45b83c> │ │ │ │ - ldr r3, [pc, #52] @ 471f5c <__cxa_atexit@plt+0x45b84c> │ │ │ │ + bhi 471f74 <__cxa_atexit@plt+0x45b864> │ │ │ │ + ldr r3, [pc, #52] @ 471f84 <__cxa_atexit@plt+0x45b874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 471f3c <__cxa_atexit@plt+0x45b82c> │ │ │ │ + beq 471f64 <__cxa_atexit@plt+0x45b854> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 471f60 <__cxa_atexit@plt+0x45b850> │ │ │ │ + ldr r7, [pc, #12] @ 471f88 <__cxa_atexit@plt+0x45b878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #32 │ │ │ │ + cmpeq fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 471fbc <__cxa_atexit@plt+0x45b8ac> │ │ │ │ - ldr r3, [pc, #52] @ 471fcc <__cxa_atexit@plt+0x45b8bc> │ │ │ │ + bhi 471fe4 <__cxa_atexit@plt+0x45b8d4> │ │ │ │ + ldr r3, [pc, #52] @ 471ff4 <__cxa_atexit@plt+0x45b8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 471fac <__cxa_atexit@plt+0x45b89c> │ │ │ │ + beq 471fd4 <__cxa_atexit@plt+0x45b8c4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 471fd0 <__cxa_atexit@plt+0x45b8c0> │ │ │ │ + ldr r7, [pc, #12] @ 471ff8 <__cxa_atexit@plt+0x45b8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq fp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47202c <__cxa_atexit@plt+0x45b91c> │ │ │ │ - ldr r3, [pc, #52] @ 47203c <__cxa_atexit@plt+0x45b92c> │ │ │ │ + bhi 472054 <__cxa_atexit@plt+0x45b944> │ │ │ │ + ldr r3, [pc, #52] @ 472064 <__cxa_atexit@plt+0x45b954> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47201c <__cxa_atexit@plt+0x45b90c> │ │ │ │ + beq 472044 <__cxa_atexit@plt+0x45b934> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 472040 <__cxa_atexit@plt+0x45b930> │ │ │ │ + ldr r7, [pc, #12] @ 472068 <__cxa_atexit@plt+0x45b958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #72, 30 @ 0x120 │ │ │ │ + cmpeq fp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47209c <__cxa_atexit@plt+0x45b98c> │ │ │ │ - ldr r3, [pc, #52] @ 4720ac <__cxa_atexit@plt+0x45b99c> │ │ │ │ + bhi 4720c4 <__cxa_atexit@plt+0x45b9b4> │ │ │ │ + ldr r3, [pc, #52] @ 4720d4 <__cxa_atexit@plt+0x45b9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47208c <__cxa_atexit@plt+0x45b97c> │ │ │ │ + beq 4720b4 <__cxa_atexit@plt+0x45b9a4> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4720b0 <__cxa_atexit@plt+0x45b9a0> │ │ │ │ + ldr r7, [pc, #12] @ 4720d8 <__cxa_atexit@plt+0x45b9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq fp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47210c <__cxa_atexit@plt+0x45b9fc> │ │ │ │ - ldr r3, [pc, #52] @ 47211c <__cxa_atexit@plt+0x45ba0c> │ │ │ │ + bhi 472134 <__cxa_atexit@plt+0x45ba24> │ │ │ │ + ldr r3, [pc, #52] @ 472144 <__cxa_atexit@plt+0x45ba34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4720fc <__cxa_atexit@plt+0x45b9ec> │ │ │ │ + beq 472124 <__cxa_atexit@plt+0x45ba14> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 472120 <__cxa_atexit@plt+0x45ba10> │ │ │ │ + ldr r7, [pc, #12] @ 472148 <__cxa_atexit@plt+0x45ba38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #112, 28 @ 0x700 │ │ │ │ + cmpeq fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47217c <__cxa_atexit@plt+0x45ba6c> │ │ │ │ - ldr r3, [pc, #52] @ 47218c <__cxa_atexit@plt+0x45ba7c> │ │ │ │ + bhi 4721a4 <__cxa_atexit@plt+0x45ba94> │ │ │ │ + ldr r3, [pc, #52] @ 4721b4 <__cxa_atexit@plt+0x45baa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47216c <__cxa_atexit@plt+0x45ba5c> │ │ │ │ + beq 472194 <__cxa_atexit@plt+0x45ba84> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 472190 <__cxa_atexit@plt+0x45ba80> │ │ │ │ + ldr r7, [pc, #12] @ 4721b8 <__cxa_atexit@plt+0x45baa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #4, 28 @ 0x40 │ │ │ │ + cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4721f8 <__cxa_atexit@plt+0x45bae8> │ │ │ │ - ldr r3, [pc, #64] @ 472208 <__cxa_atexit@plt+0x45baf8> │ │ │ │ + bhi 472220 <__cxa_atexit@plt+0x45bb10> │ │ │ │ + ldr r3, [pc, #64] @ 472230 <__cxa_atexit@plt+0x45bb20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4721e8 <__cxa_atexit@plt+0x45bad8> │ │ │ │ - ldr r7, [pc, #48] @ 47220c <__cxa_atexit@plt+0x45bafc> │ │ │ │ + beq 472210 <__cxa_atexit@plt+0x45bb00> │ │ │ │ + ldr r7, [pc, #48] @ 472234 <__cxa_atexit@plt+0x45bb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472210 <__cxa_atexit@plt+0x45bb00> │ │ │ │ + ldr r7, [pc, #16] @ 472238 <__cxa_atexit@plt+0x45bb28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq fp, #140, 26 @ 0x2300 │ │ │ │ + cmneq lr, #144, 18 @ 0x240000 │ │ │ │ + cmpeq fp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 472230 <__cxa_atexit@plt+0x45bb20> │ │ │ │ + ldr r7, [pc, #12] @ 472258 <__cxa_atexit@plt+0x45bb48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq lr, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4722b0 <__cxa_atexit@plt+0x45bba0> │ │ │ │ - ldr r3, [pc, #132] @ 4722d8 <__cxa_atexit@plt+0x45bbc8> │ │ │ │ + bhi 4722d8 <__cxa_atexit@plt+0x45bbc8> │ │ │ │ + ldr r3, [pc, #132] @ 472300 <__cxa_atexit@plt+0x45bbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4722a0 <__cxa_atexit@plt+0x45bb90> │ │ │ │ + beq 4722c8 <__cxa_atexit@plt+0x45bbb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4722c0 <__cxa_atexit@plt+0x45bbb0> │ │ │ │ - ldr lr, [pc, #104] @ 4722e0 <__cxa_atexit@plt+0x45bbd0> │ │ │ │ + bcc 4722e8 <__cxa_atexit@plt+0x45bbd8> │ │ │ │ + ldr lr, [pc, #104] @ 472308 <__cxa_atexit@plt+0x45bbf8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r8, #23] │ │ │ │ ldr r1, [r8, #31] │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1142495,101 +1142505,101 @@ │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4722dc <__cxa_atexit@plt+0x45bbcc> │ │ │ │ + ldr r7, [pc, #36] @ 472304 <__cxa_atexit@plt+0x45bbf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq fp, #216, 24 @ 0xd800 │ │ │ │ - cmneq lr, #132, 20 @ 0x84000 │ │ │ │ + cmpeq fp, #176, 24 @ 0xb000 │ │ │ │ + cmneq lr, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 472330 <__cxa_atexit@plt+0x45bc20> │ │ │ │ - ldr lr, [pc, #52] @ 47233c <__cxa_atexit@plt+0x45bc2c> │ │ │ │ + bcc 472358 <__cxa_atexit@plt+0x45bc48> │ │ │ │ + ldr lr, [pc, #52] @ 472364 <__cxa_atexit@plt+0x45bc54> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #244, 18 @ 0x3d0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 472390 <__cxa_atexit@plt+0x45bc80> │ │ │ │ - ldr r3, [pc, #64] @ 4723a0 <__cxa_atexit@plt+0x45bc90> │ │ │ │ + bhi 4723b8 <__cxa_atexit@plt+0x45bca8> │ │ │ │ + ldr r3, [pc, #64] @ 4723c8 <__cxa_atexit@plt+0x45bcb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 472380 <__cxa_atexit@plt+0x45bc70> │ │ │ │ - ldr r7, [pc, #48] @ 4723a4 <__cxa_atexit@plt+0x45bc94> │ │ │ │ + beq 4723a8 <__cxa_atexit@plt+0x45bc98> │ │ │ │ + ldr r7, [pc, #48] @ 4723cc <__cxa_atexit@plt+0x45bcbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4723a8 <__cxa_atexit@plt+0x45bc98> │ │ │ │ + ldr r7, [pc, #16] @ 4723d0 <__cxa_atexit@plt+0x45bcc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, #36, 16 @ 0x240000 │ │ │ │ - cmpeq fp, #252, 22 @ 0x3f000 │ │ │ │ + cmneq lr, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq fp, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4723c8 <__cxa_atexit@plt+0x45bcb8> │ │ │ │ + ldr r7, [pc, #12] @ 4723f0 <__cxa_atexit@plt+0x45bce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #220, 14 @ 0x3700000 │ │ │ │ + cmneq lr, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 472448 <__cxa_atexit@plt+0x45bd38> │ │ │ │ - ldr r3, [pc, #132] @ 472470 <__cxa_atexit@plt+0x45bd60> │ │ │ │ + bhi 472470 <__cxa_atexit@plt+0x45bd60> │ │ │ │ + ldr r3, [pc, #132] @ 472498 <__cxa_atexit@plt+0x45bd88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 472438 <__cxa_atexit@plt+0x45bd28> │ │ │ │ + beq 472460 <__cxa_atexit@plt+0x45bd50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 472458 <__cxa_atexit@plt+0x45bd48> │ │ │ │ - ldr lr, [pc, #104] @ 472478 <__cxa_atexit@plt+0x45bd68> │ │ │ │ + bcc 472480 <__cxa_atexit@plt+0x45bd70> │ │ │ │ + ldr lr, [pc, #104] @ 4724a0 <__cxa_atexit@plt+0x45bd90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #23] │ │ │ │ ldr r7, [r8, #27] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1142597,70 +1142607,70 @@ │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 472474 <__cxa_atexit@plt+0x45bd64> │ │ │ │ + ldr r7, [pc, #36] @ 47249c <__cxa_atexit@plt+0x45bd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq fp, #72, 22 @ 0x12000 │ │ │ │ - cmneq lr, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq fp, #32, 22 @ 0x8000 │ │ │ │ + cmneq lr, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4724c4 <__cxa_atexit@plt+0x45bdb4> │ │ │ │ - ldr lr, [pc, #48] @ 4724d0 <__cxa_atexit@plt+0x45bdc0> │ │ │ │ + bcc 4724ec <__cxa_atexit@plt+0x45bddc> │ │ │ │ + ldr lr, [pc, #48] @ 4724f8 <__cxa_atexit@plt+0x45bde8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #19 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #92, 16 @ 0x5c0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472560 <__cxa_atexit@plt+0x45be50> │ │ │ │ - ldr lr, [pc, #140] @ 472580 <__cxa_atexit@plt+0x45be70> │ │ │ │ + bhi 472588 <__cxa_atexit@plt+0x45be78> │ │ │ │ + ldr lr, [pc, #140] @ 4725a8 <__cxa_atexit@plt+0x45be98> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #128] @ 472584 <__cxa_atexit@plt+0x45be74> │ │ │ │ + ldr r1, [pc, #128] @ 4725ac <__cxa_atexit@plt+0x45be9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 472554 <__cxa_atexit@plt+0x45be44> │ │ │ │ + beq 47257c <__cxa_atexit@plt+0x45be6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 47256c <__cxa_atexit@plt+0x45be5c> │ │ │ │ - ldr lr, [pc, #92] @ 472588 <__cxa_atexit@plt+0x45be78> │ │ │ │ + bcc 472594 <__cxa_atexit@plt+0x45be84> │ │ │ │ + ldr lr, [pc, #92] @ 4725b0 <__cxa_atexit@plt+0x45bea0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr ip, [r5, #-8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1142674,172 +1142684,172 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq lr, #12, 8 @ 0xc000000 │ │ │ │ - cmneq lr, #112, 12 @ 0x7000000 │ │ │ │ + cmneq lr, #228, 6 @ 0x90000003 │ │ │ │ + cmneq lr, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4725d4 <__cxa_atexit@plt+0x45bec4> │ │ │ │ - ldr lr, [pc, #48] @ 4725e0 <__cxa_atexit@plt+0x45bed0> │ │ │ │ + bcc 4725fc <__cxa_atexit@plt+0x45beec> │ │ │ │ + ldr lr, [pc, #48] @ 472608 <__cxa_atexit@plt+0x45bef8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #236, 10 @ 0x3b000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472640 <__cxa_atexit@plt+0x45bf30> │ │ │ │ - ldr r7, [pc, #76] @ 472650 <__cxa_atexit@plt+0x45bf40> │ │ │ │ + bhi 472668 <__cxa_atexit@plt+0x45bf58> │ │ │ │ + ldr r7, [pc, #76] @ 472678 <__cxa_atexit@plt+0x45bf68> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472630 <__cxa_atexit@plt+0x45bf20> │ │ │ │ - ldr r2, [pc, #60] @ 472654 <__cxa_atexit@plt+0x45bf44> │ │ │ │ + beq 472658 <__cxa_atexit@plt+0x45bf48> │ │ │ │ + ldr r2, [pc, #60] @ 47267c <__cxa_atexit@plt+0x45bf6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472658 <__cxa_atexit@plt+0x45bf48> │ │ │ │ + ldr r7, [pc, #16] @ 472680 <__cxa_atexit@plt+0x45bf70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq fp, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 472680 <__cxa_atexit@plt+0x45bf70> │ │ │ │ + ldr r3, [pc, #20] @ 4726a8 <__cxa_atexit@plt+0x45bf98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 472710 <__cxa_atexit@plt+0x45c000> │ │ │ │ + bcc 472738 <__cxa_atexit@plt+0x45c028> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 47271c <__cxa_atexit@plt+0x45c00c> │ │ │ │ + ldr lr, [pc, #112] @ 472744 <__cxa_atexit@plt+0x45c034> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4726d0 <__cxa_atexit@plt+0x45bfc0> │ │ │ │ + bne 4726f8 <__cxa_atexit@plt+0x45bfe8> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 472720 <__cxa_atexit@plt+0x45c010> │ │ │ │ + ldr r3, [pc, #52] @ 472748 <__cxa_atexit@plt+0x45c038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4726fc <__cxa_atexit@plt+0x45bfec> │ │ │ │ + bne 472724 <__cxa_atexit@plt+0x45c014> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 472724 <__cxa_atexit@plt+0x45c014> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 47274c <__cxa_atexit@plt+0x45c03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq lr, #212, 14 @ 0x3500000 │ │ │ │ - cmneq lr, #32, 6 @ 0x80000000 │ │ │ │ + cmneq lr, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 472784 <__cxa_atexit@plt+0x45c074> │ │ │ │ - ldr r3, [pc, #76] @ 472794 <__cxa_atexit@plt+0x45c084> │ │ │ │ + bhi 4727ac <__cxa_atexit@plt+0x45c09c> │ │ │ │ + ldr r3, [pc, #76] @ 4727bc <__cxa_atexit@plt+0x45c0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472774 <__cxa_atexit@plt+0x45c064> │ │ │ │ - ldr r3, [pc, #60] @ 472798 <__cxa_atexit@plt+0x45c088> │ │ │ │ + beq 47279c <__cxa_atexit@plt+0x45c08c> │ │ │ │ + ldr r3, [pc, #60] @ 4727c0 <__cxa_atexit@plt+0x45c0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47279c <__cxa_atexit@plt+0x45c08c> │ │ │ │ + ldr r7, [pc, #16] @ 4727c4 <__cxa_atexit@plt+0x45c0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq fp, #48, 16 @ 0x300000 │ │ │ │ + cmpeq fp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472834 <__cxa_atexit@plt+0x45c124> │ │ │ │ - ldr lr, [pc, #148] @ 472854 <__cxa_atexit@plt+0x45c144> │ │ │ │ + bhi 47285c <__cxa_atexit@plt+0x45c14c> │ │ │ │ + ldr lr, [pc, #148] @ 47287c <__cxa_atexit@plt+0x45c16c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #136] @ 472858 <__cxa_atexit@plt+0x45c148> │ │ │ │ + ldr r1, [pc, #136] @ 472880 <__cxa_atexit@plt+0x45c170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 472828 <__cxa_atexit@plt+0x45c118> │ │ │ │ + beq 472850 <__cxa_atexit@plt+0x45c140> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 472840 <__cxa_atexit@plt+0x45c130> │ │ │ │ - ldr lr, [pc, #100] @ 47285c <__cxa_atexit@plt+0x45c14c> │ │ │ │ + bcc 472868 <__cxa_atexit@plt+0x45c158> │ │ │ │ + ldr lr, [pc, #100] @ 472884 <__cxa_atexit@plt+0x45c174> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #-8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1142855,174 +1142865,174 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, #64, 2 │ │ │ │ - cmneq lr, #164, 6 @ 0x90000002 │ │ │ │ + cmneq lr, #24, 2 │ │ │ │ + cmneq lr, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4728b0 <__cxa_atexit@plt+0x45c1a0> │ │ │ │ - ldr lr, [pc, #56] @ 4728bc <__cxa_atexit@plt+0x45c1ac> │ │ │ │ + bcc 4728d8 <__cxa_atexit@plt+0x45c1c8> │ │ │ │ + ldr lr, [pc, #56] @ 4728e4 <__cxa_atexit@plt+0x45c1d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #24, 6 @ 0x60000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #240, 4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47291c <__cxa_atexit@plt+0x45c20c> │ │ │ │ - ldr r7, [pc, #76] @ 47292c <__cxa_atexit@plt+0x45c21c> │ │ │ │ + bhi 472944 <__cxa_atexit@plt+0x45c234> │ │ │ │ + ldr r7, [pc, #76] @ 472954 <__cxa_atexit@plt+0x45c244> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47290c <__cxa_atexit@plt+0x45c1fc> │ │ │ │ - ldr r2, [pc, #60] @ 472930 <__cxa_atexit@plt+0x45c220> │ │ │ │ + beq 472934 <__cxa_atexit@plt+0x45c224> │ │ │ │ + ldr r2, [pc, #60] @ 472958 <__cxa_atexit@plt+0x45c248> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472934 <__cxa_atexit@plt+0x45c224> │ │ │ │ + ldr r7, [pc, #16] @ 47295c <__cxa_atexit@plt+0x45c24c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq fp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 47295c <__cxa_atexit@plt+0x45c24c> │ │ │ │ + ldr r3, [pc, #20] @ 472984 <__cxa_atexit@plt+0x45c274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4729ec <__cxa_atexit@plt+0x45c2dc> │ │ │ │ + bcc 472a14 <__cxa_atexit@plt+0x45c304> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 4729f8 <__cxa_atexit@plt+0x45c2e8> │ │ │ │ + ldr lr, [pc, #112] @ 472a20 <__cxa_atexit@plt+0x45c310> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4729ac <__cxa_atexit@plt+0x45c29c> │ │ │ │ + bne 4729d4 <__cxa_atexit@plt+0x45c2c4> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 4729fc <__cxa_atexit@plt+0x45c2ec> │ │ │ │ + ldr r3, [pc, #52] @ 472a24 <__cxa_atexit@plt+0x45c314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4729d8 <__cxa_atexit@plt+0x45c2c8> │ │ │ │ + bne 472a00 <__cxa_atexit@plt+0x45c2f0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 472a00 <__cxa_atexit@plt+0x45c2f0> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 472a28 <__cxa_atexit@plt+0x45c318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ - cmneq lr, #68 @ 0x44 │ │ │ │ + cmneq lr, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq lr, #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 472a60 <__cxa_atexit@plt+0x45c350> │ │ │ │ - ldr r3, [pc, #76] @ 472a70 <__cxa_atexit@plt+0x45c360> │ │ │ │ + bhi 472a88 <__cxa_atexit@plt+0x45c378> │ │ │ │ + ldr r3, [pc, #76] @ 472a98 <__cxa_atexit@plt+0x45c388> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472a50 <__cxa_atexit@plt+0x45c340> │ │ │ │ - ldr r3, [pc, #60] @ 472a74 <__cxa_atexit@plt+0x45c364> │ │ │ │ + beq 472a78 <__cxa_atexit@plt+0x45c368> │ │ │ │ + ldr r3, [pc, #60] @ 472a9c <__cxa_atexit@plt+0x45c38c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472a78 <__cxa_atexit@plt+0x45c368> │ │ │ │ + ldr r7, [pc, #16] @ 472aa0 <__cxa_atexit@plt+0x45c390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq fp, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472b14 <__cxa_atexit@plt+0x45c404> │ │ │ │ - ldr lr, [pc, #152] @ 472b34 <__cxa_atexit@plt+0x45c424> │ │ │ │ + bhi 472b3c <__cxa_atexit@plt+0x45c42c> │ │ │ │ + ldr lr, [pc, #152] @ 472b5c <__cxa_atexit@plt+0x45c44c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #140] @ 472b38 <__cxa_atexit@plt+0x45c428> │ │ │ │ + ldr r1, [pc, #140] @ 472b60 <__cxa_atexit@plt+0x45c450> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 472b08 <__cxa_atexit@plt+0x45c3f8> │ │ │ │ + beq 472b30 <__cxa_atexit@plt+0x45c420> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 472b20 <__cxa_atexit@plt+0x45c410> │ │ │ │ - ldr lr, [pc, #104] @ 472b3c <__cxa_atexit@plt+0x45c42c> │ │ │ │ + bcc 472b48 <__cxa_atexit@plt+0x45c438> │ │ │ │ + ldr lr, [pc, #104] @ 472b64 <__cxa_atexit@plt+0x45c454> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #-8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1143039,26 +1143049,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq lr, #100, 28 @ 0x640 │ │ │ │ - cmneq lr, #200 @ 0xc8 │ │ │ │ + cmneq lr, #60, 28 @ 0x3c0 │ │ │ │ + cmneq lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 472b94 <__cxa_atexit@plt+0x45c484> │ │ │ │ - ldr lr, [pc, #60] @ 472ba0 <__cxa_atexit@plt+0x45c490> │ │ │ │ + bcc 472bbc <__cxa_atexit@plt+0x45c4ac> │ │ │ │ + ldr lr, [pc, #60] @ 472bc8 <__cxa_atexit@plt+0x45c4b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -1143066,148 +1143076,148 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #56 @ 0x38 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472c00 <__cxa_atexit@plt+0x45c4f0> │ │ │ │ - ldr r7, [pc, #76] @ 472c10 <__cxa_atexit@plt+0x45c500> │ │ │ │ + bhi 472c28 <__cxa_atexit@plt+0x45c518> │ │ │ │ + ldr r7, [pc, #76] @ 472c38 <__cxa_atexit@plt+0x45c528> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472bf0 <__cxa_atexit@plt+0x45c4e0> │ │ │ │ - ldr r2, [pc, #60] @ 472c14 <__cxa_atexit@plt+0x45c504> │ │ │ │ + beq 472c18 <__cxa_atexit@plt+0x45c508> │ │ │ │ + ldr r2, [pc, #60] @ 472c3c <__cxa_atexit@plt+0x45c52c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472c18 <__cxa_atexit@plt+0x45c508> │ │ │ │ + ldr r7, [pc, #16] @ 472c40 <__cxa_atexit@plt+0x45c530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq fp, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 472c40 <__cxa_atexit@plt+0x45c530> │ │ │ │ + ldr r3, [pc, #20] @ 472c68 <__cxa_atexit@plt+0x45c558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 472cd0 <__cxa_atexit@plt+0x45c5c0> │ │ │ │ + bcc 472cf8 <__cxa_atexit@plt+0x45c5e8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 472cdc <__cxa_atexit@plt+0x45c5cc> │ │ │ │ + ldr lr, [pc, #112] @ 472d04 <__cxa_atexit@plt+0x45c5f4> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 472c90 <__cxa_atexit@plt+0x45c580> │ │ │ │ + bne 472cb8 <__cxa_atexit@plt+0x45c5a8> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 472ce0 <__cxa_atexit@plt+0x45c5d0> │ │ │ │ + ldr r3, [pc, #52] @ 472d08 <__cxa_atexit@plt+0x45c5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 472cbc <__cxa_atexit@plt+0x45c5ac> │ │ │ │ + bne 472ce4 <__cxa_atexit@plt+0x45c5d4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 472ce4 <__cxa_atexit@plt+0x45c5d4> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 472d0c <__cxa_atexit@plt+0x45c5fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmneq lr, #20, 4 @ 0x40000001 │ │ │ │ - cmneq lr, #96, 26 @ 0x1800 │ │ │ │ + cmneq lr, #236, 2 @ 0x3b │ │ │ │ + cmneq lr, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 472d44 <__cxa_atexit@plt+0x45c634> │ │ │ │ - ldr r3, [pc, #76] @ 472d54 <__cxa_atexit@plt+0x45c644> │ │ │ │ + bhi 472d6c <__cxa_atexit@plt+0x45c65c> │ │ │ │ + ldr r3, [pc, #76] @ 472d7c <__cxa_atexit@plt+0x45c66c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472d34 <__cxa_atexit@plt+0x45c624> │ │ │ │ - ldr r3, [pc, #60] @ 472d58 <__cxa_atexit@plt+0x45c648> │ │ │ │ + beq 472d5c <__cxa_atexit@plt+0x45c64c> │ │ │ │ + ldr r3, [pc, #60] @ 472d80 <__cxa_atexit@plt+0x45c670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 472d5c <__cxa_atexit@plt+0x45c64c> │ │ │ │ + ldr r7, [pc, #16] @ 472d84 <__cxa_atexit@plt+0x45c674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq fp, #128, 4 │ │ │ │ + cmpeq fp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472df0 <__cxa_atexit@plt+0x45c6e0> │ │ │ │ - ldr lr, [pc, #144] @ 472e10 <__cxa_atexit@plt+0x45c700> │ │ │ │ + bhi 472e18 <__cxa_atexit@plt+0x45c708> │ │ │ │ + ldr lr, [pc, #144] @ 472e38 <__cxa_atexit@plt+0x45c728> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #132] @ 472e14 <__cxa_atexit@plt+0x45c704> │ │ │ │ + ldr r1, [pc, #132] @ 472e3c <__cxa_atexit@plt+0x45c72c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 472de4 <__cxa_atexit@plt+0x45c6d4> │ │ │ │ + beq 472e0c <__cxa_atexit@plt+0x45c6fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 472dfc <__cxa_atexit@plt+0x45c6ec> │ │ │ │ - ldr lr, [pc, #96] @ 472e18 <__cxa_atexit@plt+0x45c708> │ │ │ │ + bcc 472e24 <__cxa_atexit@plt+0x45c714> │ │ │ │ + ldr lr, [pc, #96] @ 472e40 <__cxa_atexit@plt+0x45c730> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr ip, [r5, #-8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1143222,582 +1143232,582 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #128, 22 @ 0x20000 │ │ │ │ - cmneq lr, #228, 26 @ 0x3900 │ │ │ │ + cmneq lr, #88, 22 @ 0x16000 │ │ │ │ + cmneq lr, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 472e68 <__cxa_atexit@plt+0x45c758> │ │ │ │ - ldr lr, [pc, #52] @ 472e74 <__cxa_atexit@plt+0x45c764> │ │ │ │ + bcc 472e90 <__cxa_atexit@plt+0x45c780> │ │ │ │ + ldr lr, [pc, #52] @ 472e9c <__cxa_atexit@plt+0x45c78c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #92, 26 @ 0x1700 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 472f60 <__cxa_atexit@plt+0x45c850> │ │ │ │ - ldr r7, [pc, #236] @ 472f84 <__cxa_atexit@plt+0x45c874> │ │ │ │ + bhi 472f88 <__cxa_atexit@plt+0x45c878> │ │ │ │ + ldr r7, [pc, #236] @ 472fac <__cxa_atexit@plt+0x45c89c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 472f44 <__cxa_atexit@plt+0x45c834> │ │ │ │ - ldr r2, [pc, #220] @ 472f88 <__cxa_atexit@plt+0x45c878> │ │ │ │ + beq 472f6c <__cxa_atexit@plt+0x45c85c> │ │ │ │ + ldr r2, [pc, #220] @ 472fb0 <__cxa_atexit@plt+0x45c8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 472f54 <__cxa_atexit@plt+0x45c844> │ │ │ │ + beq 472f7c <__cxa_atexit@plt+0x45c86c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r2, r8 │ │ │ │ - bcc 472f70 <__cxa_atexit@plt+0x45c860> │ │ │ │ - ldr r3, [pc, #176] @ 472f8c <__cxa_atexit@plt+0x45c87c> │ │ │ │ + bcc 472f98 <__cxa_atexit@plt+0x45c888> │ │ │ │ + ldr r3, [pc, #176] @ 472fb4 <__cxa_atexit@plt+0x45c8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 472f00 <__cxa_atexit@plt+0x45c7f0> │ │ │ │ + bne 472f28 <__cxa_atexit@plt+0x45c818> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #116] @ 472f90 <__cxa_atexit@plt+0x45c880> │ │ │ │ + ldr r6, [pc, #116] @ 472fb8 <__cxa_atexit@plt+0x45c8a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 472f2c <__cxa_atexit@plt+0x45c81c> │ │ │ │ + bne 472f54 <__cxa_atexit@plt+0x45c844> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #96] @ 472f94 <__cxa_atexit@plt+0x45c884> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #96] @ 472fbc <__cxa_atexit@plt+0x45c8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 472f98 <__cxa_atexit@plt+0x45c888> │ │ │ │ + ldr r7, [pc, #48] @ 472fc0 <__cxa_atexit@plt+0x45c8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq lr, #164, 30 @ 0x290 │ │ │ │ - cmneq lr, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq fp, #108 @ 0x6c │ │ │ │ + cmneq lr, #124, 30 @ 0x1f0 │ │ │ │ + cmneq lr, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq fp, #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #172] @ 47305c <__cxa_atexit@plt+0x45c94c> │ │ │ │ + ldr r6, [pc, #172] @ 473084 <__cxa_atexit@plt+0x45c974> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473044 <__cxa_atexit@plt+0x45c934> │ │ │ │ + beq 47306c <__cxa_atexit@plt+0x45c95c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 473050 <__cxa_atexit@plt+0x45c940> │ │ │ │ - ldr lr, [pc, #128] @ 473060 <__cxa_atexit@plt+0x45c950> │ │ │ │ + bcc 473078 <__cxa_atexit@plt+0x45c968> │ │ │ │ + ldr lr, [pc, #128] @ 473088 <__cxa_atexit@plt+0x45c978> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 473004 <__cxa_atexit@plt+0x45c8f4> │ │ │ │ + bne 47302c <__cxa_atexit@plt+0x45c91c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #68] @ 473064 <__cxa_atexit@plt+0x45c954> │ │ │ │ + ldr r3, [pc, #68] @ 47308c <__cxa_atexit@plt+0x45c97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 473030 <__cxa_atexit@plt+0x45c920> │ │ │ │ + bne 473058 <__cxa_atexit@plt+0x45c948> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #48] @ 473068 <__cxa_atexit@plt+0x45c958> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #48] @ 473090 <__cxa_atexit@plt+0x45c980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmneq lr, #160, 28 @ 0xa00 │ │ │ │ - cmneq lr, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq lr, #120, 28 @ 0x780 │ │ │ │ + cmneq lr, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4730f8 <__cxa_atexit@plt+0x45c9e8> │ │ │ │ + bcc 473120 <__cxa_atexit@plt+0x45ca10> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 473104 <__cxa_atexit@plt+0x45c9f4> │ │ │ │ + ldr lr, [pc, #112] @ 47312c <__cxa_atexit@plt+0x45ca1c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4730b8 <__cxa_atexit@plt+0x45c9a8> │ │ │ │ + bne 4730e0 <__cxa_atexit@plt+0x45c9d0> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 473108 <__cxa_atexit@plt+0x45c9f8> │ │ │ │ + ldr r3, [pc, #52] @ 473130 <__cxa_atexit@plt+0x45ca20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4730e4 <__cxa_atexit@plt+0x45c9d4> │ │ │ │ + bne 47310c <__cxa_atexit@plt+0x45c9fc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 47310c <__cxa_atexit@plt+0x45c9fc> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 473134 <__cxa_atexit@plt+0x45ca24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - cmneq lr, #236, 26 @ 0x3b00 │ │ │ │ - cmneq lr, #56, 18 @ 0xe0000 │ │ │ │ + cmneq lr, #196, 26 @ 0x3100 │ │ │ │ + cmneq lr, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 472e84 <__cxa_atexit@plt+0x45c774> │ │ │ │ - cmpeq fp, #188, 28 @ 0xbc0 │ │ │ │ + b 472eac <__cxa_atexit@plt+0x45c79c> │ │ │ │ + cmpeq fp, #148, 28 @ 0x940 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 473188 <__cxa_atexit@plt+0x45ca78> │ │ │ │ - ldr r7, [pc, #84] @ 47319c <__cxa_atexit@plt+0x45ca8c> │ │ │ │ + bhi 4731b0 <__cxa_atexit@plt+0x45caa0> │ │ │ │ + ldr r7, [pc, #84] @ 4731c4 <__cxa_atexit@plt+0x45cab4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47317c <__cxa_atexit@plt+0x45ca6c> │ │ │ │ - ldr r7, [pc, #68] @ 4731a0 <__cxa_atexit@plt+0x45ca90> │ │ │ │ + beq 4731a4 <__cxa_atexit@plt+0x45ca94> │ │ │ │ + ldr r7, [pc, #68] @ 4731c8 <__cxa_atexit@plt+0x45cab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 4731a4 <__cxa_atexit@plt+0x45ca94> │ │ │ │ + ldr r7, [pc, #56] @ 4731cc <__cxa_atexit@plt+0x45cabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4731a8 <__cxa_atexit@plt+0x45ca98> │ │ │ │ + ldr r7, [pc, #24] @ 4731d0 <__cxa_atexit@plt+0x45cac0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #52, 20 @ 0x34000 │ │ │ │ - cmpeq fp, #104, 28 @ 0x680 │ │ │ │ - cmpeq fp, #52, 28 @ 0x340 │ │ │ │ + cmneq lr, #12, 20 @ 0xc000 │ │ │ │ + cmpeq fp, #64, 28 @ 0x400 │ │ │ │ + cmpeq fp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4731d8 <__cxa_atexit@plt+0x45cac8> │ │ │ │ + ldr r3, [pc, #24] @ 473200 <__cxa_atexit@plt+0x45caf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 4731dc <__cxa_atexit@plt+0x45cacc> │ │ │ │ + ldr r3, [pc, #12] @ 473204 <__cxa_atexit@plt+0x45caf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #208, 18 @ 0x340000 │ │ │ │ - cmpeq fp, #244, 26 @ 0x3d00 │ │ │ │ + cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq fp, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 473228 <__cxa_atexit@plt+0x45cb18> │ │ │ │ + ldr r3, [pc, #52] @ 473250 <__cxa_atexit@plt+0x45cb40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 473218 <__cxa_atexit@plt+0x45cb08> │ │ │ │ + beq 473240 <__cxa_atexit@plt+0x45cb30> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 473220 <__cxa_atexit@plt+0x45cb10> │ │ │ │ + bne 473248 <__cxa_atexit@plt+0x45cb38> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq fp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 473254 <__cxa_atexit@plt+0x45cb44> │ │ │ │ + bne 47327c <__cxa_atexit@plt+0x45cb6c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - cmpeq fp, #144, 26 @ 0x2400 │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4732c4 <__cxa_atexit@plt+0x45cbb4> │ │ │ │ - ldr r7, [pc, #84] @ 4732d8 <__cxa_atexit@plt+0x45cbc8> │ │ │ │ + bhi 4732ec <__cxa_atexit@plt+0x45cbdc> │ │ │ │ + ldr r7, [pc, #84] @ 473300 <__cxa_atexit@plt+0x45cbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4732b8 <__cxa_atexit@plt+0x45cba8> │ │ │ │ - ldr r7, [pc, #68] @ 4732dc <__cxa_atexit@plt+0x45cbcc> │ │ │ │ + beq 4732e0 <__cxa_atexit@plt+0x45cbd0> │ │ │ │ + ldr r7, [pc, #68] @ 473304 <__cxa_atexit@plt+0x45cbf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 4732e0 <__cxa_atexit@plt+0x45cbd0> │ │ │ │ + ldr r7, [pc, #56] @ 473308 <__cxa_atexit@plt+0x45cbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4732e4 <__cxa_atexit@plt+0x45cbd4> │ │ │ │ + ldr r7, [pc, #24] @ 47330c <__cxa_atexit@plt+0x45cbfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq lr, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq fp, #44, 26 @ 0xb00 │ │ │ │ - cmpeq fp, #244, 24 @ 0xf400 │ │ │ │ + cmneq lr, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq fp, #4, 26 @ 0x100 │ │ │ │ + cmpeq fp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 473350 <__cxa_atexit@plt+0x45cc40> │ │ │ │ - ldr r7, [pc, #84] @ 473364 <__cxa_atexit@plt+0x45cc54> │ │ │ │ + bhi 473378 <__cxa_atexit@plt+0x45cc68> │ │ │ │ + ldr r7, [pc, #84] @ 47338c <__cxa_atexit@plt+0x45cc7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 473344 <__cxa_atexit@plt+0x45cc34> │ │ │ │ - ldr r7, [pc, #68] @ 473368 <__cxa_atexit@plt+0x45cc58> │ │ │ │ + beq 47336c <__cxa_atexit@plt+0x45cc5c> │ │ │ │ + ldr r7, [pc, #68] @ 473390 <__cxa_atexit@plt+0x45cc80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 47336c <__cxa_atexit@plt+0x45cc5c> │ │ │ │ + ldr r7, [pc, #56] @ 473394 <__cxa_atexit@plt+0x45cc84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 473370 <__cxa_atexit@plt+0x45cc60> │ │ │ │ + ldr r7, [pc, #24] @ 473398 <__cxa_atexit@plt+0x45cc88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #112, 16 @ 0x700000 │ │ │ │ - cmpeq fp, #176, 24 @ 0xb000 │ │ │ │ - cmpeq fp, #108, 24 @ 0x6c00 │ │ │ │ + cmneq lr, #72, 16 @ 0x480000 │ │ │ │ + cmpeq fp, #136, 24 @ 0x8800 │ │ │ │ + cmpeq fp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4733a0 <__cxa_atexit@plt+0x45cc90> │ │ │ │ + ldr r3, [pc, #24] @ 4733c8 <__cxa_atexit@plt+0x45ccb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 4733a4 <__cxa_atexit@plt+0x45cc94> │ │ │ │ + ldr r3, [pc, #12] @ 4733cc <__cxa_atexit@plt+0x45ccbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq fp, #44, 24 @ 0x2c00 │ │ │ │ + cmneq lr, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq fp, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4733f0 <__cxa_atexit@plt+0x45cce0> │ │ │ │ + ldr r3, [pc, #52] @ 473418 <__cxa_atexit@plt+0x45cd08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4733e0 <__cxa_atexit@plt+0x45ccd0> │ │ │ │ + beq 473408 <__cxa_atexit@plt+0x45ccf8> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4733e8 <__cxa_atexit@plt+0x45ccd8> │ │ │ │ + bne 473410 <__cxa_atexit@plt+0x45cd00> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #224, 22 @ 0x38000 │ │ │ │ + cmpeq fp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47341c <__cxa_atexit@plt+0x45cd0c> │ │ │ │ + bne 473444 <__cxa_atexit@plt+0x45cd34> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - cmpeq fp, #216, 22 @ 0x36000 │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + cmpeq fp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47348c <__cxa_atexit@plt+0x45cd7c> │ │ │ │ - ldr r7, [pc, #84] @ 4734a0 <__cxa_atexit@plt+0x45cd90> │ │ │ │ + bhi 4734b4 <__cxa_atexit@plt+0x45cda4> │ │ │ │ + ldr r7, [pc, #84] @ 4734c8 <__cxa_atexit@plt+0x45cdb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 473480 <__cxa_atexit@plt+0x45cd70> │ │ │ │ - ldr r7, [pc, #68] @ 4734a4 <__cxa_atexit@plt+0x45cd94> │ │ │ │ + beq 4734a8 <__cxa_atexit@plt+0x45cd98> │ │ │ │ + ldr r7, [pc, #68] @ 4734cc <__cxa_atexit@plt+0x45cdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 4734a8 <__cxa_atexit@plt+0x45cd98> │ │ │ │ + ldr r7, [pc, #56] @ 4734d0 <__cxa_atexit@plt+0x45cdc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4734ac <__cxa_atexit@plt+0x45cd9c> │ │ │ │ + ldr r7, [pc, #24] @ 4734d4 <__cxa_atexit@plt+0x45cdc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq lr, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq fp, #116, 22 @ 0x1d000 │ │ │ │ + cmneq lr, #12, 14 @ 0x300000 │ │ │ │ + cmpeq fp, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 473528 <__cxa_atexit@plt+0x45ce18> │ │ │ │ - ldr r3, [pc, #104] @ 473538 <__cxa_atexit@plt+0x45ce28> │ │ │ │ + bhi 473550 <__cxa_atexit@plt+0x45ce40> │ │ │ │ + ldr r3, [pc, #104] @ 473560 <__cxa_atexit@plt+0x45ce50> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47350c <__cxa_atexit@plt+0x45cdfc> │ │ │ │ - ldr r2, [pc, #88] @ 47353c <__cxa_atexit@plt+0x45ce2c> │ │ │ │ + beq 473534 <__cxa_atexit@plt+0x45ce24> │ │ │ │ + ldr r2, [pc, #88] @ 473564 <__cxa_atexit@plt+0x45ce54> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47351c <__cxa_atexit@plt+0x45ce0c> │ │ │ │ - ldr r7, [pc, #64] @ 473540 <__cxa_atexit@plt+0x45ce30> │ │ │ │ + beq 473544 <__cxa_atexit@plt+0x45ce34> │ │ │ │ + ldr r7, [pc, #64] @ 473568 <__cxa_atexit@plt+0x45ce58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 473544 <__cxa_atexit@plt+0x45ce34> │ │ │ │ + ldr r7, [pc, #20] @ 47356c <__cxa_atexit@plt+0x45ce5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq lr, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq fp, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 47358c <__cxa_atexit@plt+0x45ce7c> │ │ │ │ + ldr r2, [pc, #52] @ 4735b4 <__cxa_atexit@plt+0x45cea4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473580 <__cxa_atexit@plt+0x45ce70> │ │ │ │ - ldr r7, [pc, #28] @ 473590 <__cxa_atexit@plt+0x45ce80> │ │ │ │ + beq 4735a8 <__cxa_atexit@plt+0x45ce98> │ │ │ │ + ldr r7, [pc, #28] @ 4735b8 <__cxa_atexit@plt+0x45cea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq lr, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4735b0 <__cxa_atexit@plt+0x45cea0> │ │ │ │ + ldr r7, [pc, #12] @ 4735d8 <__cxa_atexit@plt+0x45cec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #128, 8 @ 0x80000000 │ │ │ │ + cmneq lr, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47362c <__cxa_atexit@plt+0x45cf1c> │ │ │ │ - ldr r3, [pc, #104] @ 47363c <__cxa_atexit@plt+0x45cf2c> │ │ │ │ + bhi 473654 <__cxa_atexit@plt+0x45cf44> │ │ │ │ + ldr r3, [pc, #104] @ 473664 <__cxa_atexit@plt+0x45cf54> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 473610 <__cxa_atexit@plt+0x45cf00> │ │ │ │ - ldr r2, [pc, #88] @ 473640 <__cxa_atexit@plt+0x45cf30> │ │ │ │ + beq 473638 <__cxa_atexit@plt+0x45cf28> │ │ │ │ + ldr r2, [pc, #88] @ 473668 <__cxa_atexit@plt+0x45cf58> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473620 <__cxa_atexit@plt+0x45cf10> │ │ │ │ - ldr r7, [pc, #64] @ 473644 <__cxa_atexit@plt+0x45cf34> │ │ │ │ + beq 473648 <__cxa_atexit@plt+0x45cf38> │ │ │ │ + ldr r7, [pc, #64] @ 47366c <__cxa_atexit@plt+0x45cf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 473648 <__cxa_atexit@plt+0x45cf38> │ │ │ │ + ldr r7, [pc, #20] @ 473670 <__cxa_atexit@plt+0x45cf60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq lr, #32, 8 @ 0x20000000 │ │ │ │ - cmpeq fp, #236, 24 @ 0xec00 │ │ │ │ + cmneq lr, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq fp, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 473690 <__cxa_atexit@plt+0x45cf80> │ │ │ │ + ldr r2, [pc, #52] @ 4736b8 <__cxa_atexit@plt+0x45cfa8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473684 <__cxa_atexit@plt+0x45cf74> │ │ │ │ - ldr r7, [pc, #28] @ 473694 <__cxa_atexit@plt+0x45cf84> │ │ │ │ + beq 4736ac <__cxa_atexit@plt+0x45cf9c> │ │ │ │ + ldr r7, [pc, #28] @ 4736bc <__cxa_atexit@plt+0x45cfac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq lr, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4736b4 <__cxa_atexit@plt+0x45cfa4> │ │ │ │ + ldr r7, [pc, #12] @ 4736dc <__cxa_atexit@plt+0x45cfcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #124, 6 @ 0xf0000001 │ │ │ │ - cmpeq fp, #132, 24 @ 0x8400 │ │ │ │ + cmneq lr, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq fp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #100 @ 0x64 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 473790 <__cxa_atexit@plt+0x45d080> │ │ │ │ + bhi 4737b8 <__cxa_atexit@plt+0x45d0a8> │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r1, [r7, #32] │ │ │ │ str r3, [r5, #-96]! @ 0xffffffa0 │ │ │ │ - ldr r8, [pc, #168] @ 473798 <__cxa_atexit@plt+0x45d088> │ │ │ │ + ldr r8, [pc, #168] @ 4737c0 <__cxa_atexit@plt+0x45d0b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r7, #40] @ 0x28 │ │ │ │ str r8, [r5, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r7, #60] @ 0x3c │ │ │ │ str r0, [r5, #8] │ │ │ │ @@ -1143822,40 +1143832,40 @@ │ │ │ │ ldr r1, [r7, #84] @ 0x54 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1, r2, r8, lr} │ │ │ │ ldr r3, [r7, #16] │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #40] @ 47379c <__cxa_atexit@plt+0x45d08c> │ │ │ │ + ldr r2, [pc, #40] @ 4737c4 <__cxa_atexit@plt+0x45d0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldr r7, [r7, #52] @ 0x34 │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ mov r7, fp │ │ │ │ - b 4737a0 <__cxa_atexit@plt+0x45d090> │ │ │ │ + b 4737c8 <__cxa_atexit@plt+0x45d0b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #32, 4 │ │ │ │ - cmpeq fp, #176, 22 @ 0x2c000 │ │ │ │ + cmneq lr, #248, 2 @ 0x3e │ │ │ │ + cmpeq fp, #136, 22 @ 0x22000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4738d8 <__cxa_atexit@plt+0x45d1c8> │ │ │ │ - ldr r8, [pc, #300] @ 4738f0 <__cxa_atexit@plt+0x45d1e0> │ │ │ │ + bcc 473900 <__cxa_atexit@plt+0x45d1f0> │ │ │ │ + ldr r8, [pc, #300] @ 473918 <__cxa_atexit@plt+0x45d208> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #296] @ 4738f4 <__cxa_atexit@plt+0x45d1e4> │ │ │ │ + ldr r1, [pc, #296] @ 47391c <__cxa_atexit@plt+0x45d20c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #288] @ 4738f8 <__cxa_atexit@plt+0x45d1e8> │ │ │ │ + ldr r9, [pc, #288] @ 473920 <__cxa_atexit@plt+0x45d210> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ @@ -1143875,15 +1143885,15 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #180] @ 4738fc <__cxa_atexit@plt+0x45d1ec> │ │ │ │ + ldr r7, [pc, #180] @ 473924 <__cxa_atexit@plt+0x45d214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add fp, r8, #1 │ │ │ │ ldr lr, [r5, #76] @ 0x4c │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ add r8, r5, #44 @ 0x2c │ │ │ │ ldm r8, {r1, r7, r8} │ │ │ │ @@ -1143913,294 +1143923,294 @@ │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 473900 <__cxa_atexit@plt+0x45d1f0> │ │ │ │ + ldr r2, [pc, #32] @ 473928 <__cxa_atexit@plt+0x45d218> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq fp, #60, 22 @ 0xf000 │ │ │ │ - cmneq lr, #220, 6 @ 0x70000003 │ │ │ │ - cmneq lr, #212, 6 @ 0x50000003 │ │ │ │ - cmneq lr, #20, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq fp, #20, 22 @ 0x5000 │ │ │ │ + cmneq lr, #180, 6 @ 0xd0000002 │ │ │ │ + cmneq lr, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq lr, #236 @ 0xec │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ + cmpeq fp, #16, 20 @ 0x10000 │ │ │ │ streq r0, [r0], #-22 @ 0xffffffea │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #88] @ 0x58 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 4737a0 <__cxa_atexit@plt+0x45d090> │ │ │ │ - cmpeq fp, #108, 20 @ 0x6c000 │ │ │ │ + b 4737c8 <__cxa_atexit@plt+0x45d0b8> │ │ │ │ + cmpeq fp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #120 @ 0x78 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 473974 <__cxa_atexit@plt+0x45d264> │ │ │ │ - ldr lr, [pc, #56] @ 47397c <__cxa_atexit@plt+0x45d26c> │ │ │ │ + bhi 47399c <__cxa_atexit@plt+0x45d28c> │ │ │ │ + ldr lr, [pc, #56] @ 4739a4 <__cxa_atexit@plt+0x45d294> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #52] @ 473980 <__cxa_atexit@plt+0x45d270> │ │ │ │ + ldr r2, [pc, #52] @ 4739a8 <__cxa_atexit@plt+0x45d298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 48c0ac <__cxa_atexit@plt+0x47599c> │ │ │ │ + b 48c0d4 <__cxa_atexit@plt+0x4759c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq lr, #248, 14 @ 0x3e00000 │ │ │ │ - cmpeq fp, #12, 20 @ 0xc000 │ │ │ │ + cmneq lr, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq fp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #96] @ 4739f8 <__cxa_atexit@plt+0x45d2e8> │ │ │ │ + ldr r7, [pc, #96] @ 473a20 <__cxa_atexit@plt+0x45d310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 4739fc <__cxa_atexit@plt+0x45d2ec> │ │ │ │ + ldr r3, [pc, #80] @ 473a24 <__cxa_atexit@plt+0x45d314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #12 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4739e8 <__cxa_atexit@plt+0x45d2d8> │ │ │ │ - ldr r3, [pc, #60] @ 473a00 <__cxa_atexit@plt+0x45d2f0> │ │ │ │ + bhi 473a10 <__cxa_atexit@plt+0x45d300> │ │ │ │ + ldr r3, [pc, #60] @ 473a28 <__cxa_atexit@plt+0x45d318> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4739d8 <__cxa_atexit@plt+0x45d2c8> │ │ │ │ + beq 473a00 <__cxa_atexit@plt+0x45d2f0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 473a04 <__cxa_atexit@plt+0x45d2f4> │ │ │ │ + ldr r7, [pc, #20] @ 473a2c <__cxa_atexit@plt+0x45d31c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #208, 30 @ 0x340 │ │ │ │ + cmneq lr, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xffffe5a4 │ │ │ │ - cmpeq fp, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq fp, #136, 18 @ 0x220000 │ │ │ │ + cmpeq fp, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq fp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #164] @ 473acc <__cxa_atexit@plt+0x45d3bc> │ │ │ │ + ldr r1, [pc, #164] @ 473af4 <__cxa_atexit@plt+0x45d3e4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 473a88 <__cxa_atexit@plt+0x45d378> │ │ │ │ + beq 473ab0 <__cxa_atexit@plt+0x45d3a0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 473a94 <__cxa_atexit@plt+0x45d384> │ │ │ │ - ldr r1, [pc, #120] @ 473ad0 <__cxa_atexit@plt+0x45d3c0> │ │ │ │ + bne 473abc <__cxa_atexit@plt+0x45d3ac> │ │ │ │ + ldr r1, [pc, #120] @ 473af8 <__cxa_atexit@plt+0x45d3e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473ac4 <__cxa_atexit@plt+0x45d3b4> │ │ │ │ - ldr r3, [pc, #96] @ 473ad4 <__cxa_atexit@plt+0x45d3c4> │ │ │ │ + beq 473aec <__cxa_atexit@plt+0x45d3dc> │ │ │ │ + ldr r3, [pc, #96] @ 473afc <__cxa_atexit@plt+0x45d3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #88] @ 473ad8 <__cxa_atexit@plt+0x45d3c8> │ │ │ │ + ldr r8, [pc, #88] @ 473b00 <__cxa_atexit@plt+0x45d3f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a85118 <__cxa_atexit@plt+0xa6ea08> │ │ │ │ + b a85170 <__cxa_atexit@plt+0xa6ea60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 473adc <__cxa_atexit@plt+0x45d3cc> │ │ │ │ + ldr r2, [pc, #64] @ 473b04 <__cxa_atexit@plt+0x45d3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 473ae0 <__cxa_atexit@plt+0x45d3d0> │ │ │ │ + ldr r3, [pc, #44] @ 473b08 <__cxa_atexit@plt+0x45d3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r8, [pc, #36] @ 473ae4 <__cxa_atexit@plt+0x45d3d4> │ │ │ │ + ldr r8, [pc, #36] @ 473b0c <__cxa_atexit@plt+0x45d3fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b7ec00 <__cxa_atexit@plt+0xb684f0> │ │ │ │ + b b7ecd8 <__cxa_atexit@plt+0xb685c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq lr, #48, 2 │ │ │ │ + cmneq lr, #8, 2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq lr, #0, 2 │ │ │ │ - cmneq lr, #248 @ 0xf8 │ │ │ │ - cmpeq fp, #168, 16 @ 0xa80000 │ │ │ │ + cmneq lr, #216 @ 0xd8 │ │ │ │ + cmneq lr, #208 @ 0xd0 │ │ │ │ + cmpeq fp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 473b40 <__cxa_atexit@plt+0x45d430> │ │ │ │ - ldr r1, [pc, #104] @ 473b78 <__cxa_atexit@plt+0x45d468> │ │ │ │ + bne 473b68 <__cxa_atexit@plt+0x45d458> │ │ │ │ + ldr r1, [pc, #104] @ 473ba0 <__cxa_atexit@plt+0x45d490> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 473b70 <__cxa_atexit@plt+0x45d460> │ │ │ │ - ldr r3, [pc, #80] @ 473b7c <__cxa_atexit@plt+0x45d46c> │ │ │ │ + beq 473b98 <__cxa_atexit@plt+0x45d488> │ │ │ │ + ldr r3, [pc, #80] @ 473ba4 <__cxa_atexit@plt+0x45d494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #72] @ 473b80 <__cxa_atexit@plt+0x45d470> │ │ │ │ + ldr r8, [pc, #72] @ 473ba8 <__cxa_atexit@plt+0x45d498> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a85118 <__cxa_atexit@plt+0xa6ea08> │ │ │ │ + b a85170 <__cxa_atexit@plt+0xa6ea60> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 473b84 <__cxa_atexit@plt+0x45d474> │ │ │ │ + ldr r1, [pc, #56] @ 473bac <__cxa_atexit@plt+0x45d49c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ 473b88 <__cxa_atexit@plt+0x45d478> │ │ │ │ + ldr r3, [pc, #40] @ 473bb0 <__cxa_atexit@plt+0x45d4a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r8, [pc, #32] @ 473b8c <__cxa_atexit@plt+0x45d47c> │ │ │ │ + ldr r8, [pc, #32] @ 473bb4 <__cxa_atexit@plt+0x45d4a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b b7ec00 <__cxa_atexit@plt+0xb684f0> │ │ │ │ + b b7ecd8 <__cxa_atexit@plt+0xb685c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - cmneq lr, #120 @ 0x78 │ │ │ │ + cmneq lr, #80 @ 0x50 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, #84 @ 0x54 │ │ │ │ - cmneq lr, #76 @ 0x4c │ │ │ │ - cmpeq fp, #220, 14 @ 0x3700000 │ │ │ │ + cmneq lr, #44 @ 0x2c │ │ │ │ + cmneq lr, #36 @ 0x24 │ │ │ │ + cmpeq fp, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 473bb8 <__cxa_atexit@plt+0x45d4a8> │ │ │ │ + ldr r3, [pc, #20] @ 473be0 <__cxa_atexit@plt+0x45d4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #12] @ 473bbc <__cxa_atexit@plt+0x45d4ac> │ │ │ │ + ldr r8, [pc, #12] @ 473be4 <__cxa_atexit@plt+0x45d4d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b a85118 <__cxa_atexit@plt+0xa6ea08> │ │ │ │ + b a85170 <__cxa_atexit@plt+0xa6ea60> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq lr, #0 │ │ │ │ - cmpeq fp, #192, 14 @ 0x3000000 │ │ │ │ + cmneq lr, #216, 30 @ 0x360 │ │ │ │ + cmpeq fp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 473be0 <__cxa_atexit@plt+0x45d4d0> │ │ │ │ + ldr r3, [pc, #12] @ 473c08 <__cxa_atexit@plt+0x45d4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7cb44 <__cxa_atexit@plt+0xb66434> │ │ │ │ + b b7cc1c <__cxa_atexit@plt+0xb6650c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq fp, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 473c0c <__cxa_atexit@plt+0x45d4fc> │ │ │ │ + ldr r7, [pc, #16] @ 473c34 <__cxa_atexit@plt+0x45d524> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq fp, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 473c40 <__cxa_atexit@plt+0x45d530> │ │ │ │ + ldr r3, [pc, #28] @ 473c68 <__cxa_atexit@plt+0x45d558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #8] @ 473c44 <__cxa_atexit@plt+0x45d534> │ │ │ │ + ldr r8, [pc, #8] @ 473c6c <__cxa_atexit@plt+0x45d55c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a85118 <__cxa_atexit@plt+0xa6ea08> │ │ │ │ + b a85170 <__cxa_atexit@plt+0xa6ea60> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, #116, 30 @ 0x1d0 │ │ │ │ - cmpeq fp, #20, 14 @ 0x500000 │ │ │ │ + cmneq lr, #76, 30 @ 0x130 │ │ │ │ + cmpeq fp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 473cc0 <__cxa_atexit@plt+0x45d5b0> │ │ │ │ + ldr r3, [pc, #100] @ 473ce8 <__cxa_atexit@plt+0x45d5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 473cc4 <__cxa_atexit@plt+0x45d5b4> │ │ │ │ + ldr r3, [pc, #80] @ 473cec <__cxa_atexit@plt+0x45d5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #16 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 473cb0 <__cxa_atexit@plt+0x45d5a0> │ │ │ │ - ldr r3, [pc, #60] @ 473cc8 <__cxa_atexit@plt+0x45d5b8> │ │ │ │ + bhi 473cd8 <__cxa_atexit@plt+0x45d5c8> │ │ │ │ + ldr r3, [pc, #60] @ 473cf0 <__cxa_atexit@plt+0x45d5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 473ca0 <__cxa_atexit@plt+0x45d590> │ │ │ │ + beq 473cc8 <__cxa_atexit@plt+0x45d5b8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 473ccc <__cxa_atexit@plt+0x45d5bc> │ │ │ │ + ldr r7, [pc, #20] @ 473cf4 <__cxa_atexit@plt+0x45d5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, #8, 26 @ 0x200 │ │ │ │ + cmneq lr, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0xffffe34c │ │ │ │ - cmpeq fp, #192, 4 │ │ │ │ - cmpeq fp, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq fp, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 473cf0 <__cxa_atexit@plt+0x45d5e0> │ │ │ │ + ldr r3, [pc, #12] @ 473d18 <__cxa_atexit@plt+0x45d608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 473db8 <__cxa_atexit@plt+0x45d6a8> │ │ │ │ - ldr lr, [pc, #168] @ 473dc4 <__cxa_atexit@plt+0x45d6b4> │ │ │ │ + bcc 473de0 <__cxa_atexit@plt+0x45d6d0> │ │ │ │ + ldr lr, [pc, #168] @ 473dec <__cxa_atexit@plt+0x45d6dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #164] @ 473dc8 <__cxa_atexit@plt+0x45d6b8> │ │ │ │ + ldr r2, [pc, #164] @ 473df0 <__cxa_atexit@plt+0x45d6e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #156] @ 473dcc <__cxa_atexit@plt+0x45d6bc> │ │ │ │ + ldr r0, [pc, #156] @ 473df4 <__cxa_atexit@plt+0x45d6e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #148] @ 473dd0 <__cxa_atexit@plt+0x45d6c0> │ │ │ │ + ldr r1, [pc, #148] @ 473df8 <__cxa_atexit@plt+0x45d6e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -1144224,500 +1144234,500 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str lr, [r3, #64] @ 0x40 │ │ │ │ sub r8, r6, #99 @ 0x63 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq lr, #52, 24 @ 0x3400 │ │ │ │ - cmneq lr, #44, 24 @ 0x2c00 │ │ │ │ - cmneq lr, #128, 28 @ 0x800 │ │ │ │ - cmpeq fp, #136, 10 @ 0x22000000 │ │ │ │ + cmneq lr, #12, 24 @ 0xc00 │ │ │ │ + cmneq lr, #4, 24 @ 0x400 │ │ │ │ + cmneq lr, #88, 28 @ 0x580 │ │ │ │ + cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 473dfc <__cxa_atexit@plt+0x45d6ec> │ │ │ │ + ldr r7, [pc, #20] @ 473e24 <__cxa_atexit@plt+0x45d714> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 473e00 <__cxa_atexit@plt+0x45d6f0> │ │ │ │ + ldr r7, [pc, #12] @ 473e28 <__cxa_atexit@plt+0x45d718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #104, 22 @ 0x1a000 │ │ │ │ - cmpeq fp, #88, 10 @ 0x16000000 │ │ │ │ + cmneq lr, #64, 22 @ 0x10000 │ │ │ │ + cmpeq fp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473e30 <__cxa_atexit@plt+0x45d720> │ │ │ │ + ldr r3, [pc, #24] @ 473e58 <__cxa_atexit@plt+0x45d748> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 473e34 <__cxa_atexit@plt+0x45d724> │ │ │ │ + ldr r7, [pc, #12] @ 473e5c <__cxa_atexit@plt+0x45d74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #152, 26 @ 0x2600 │ │ │ │ - cmpeq fp, #36, 10 @ 0x9000000 │ │ │ │ + cmneq lr, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473e64 <__cxa_atexit@plt+0x45d754> │ │ │ │ + ldr r3, [pc, #24] @ 473e8c <__cxa_atexit@plt+0x45d77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 473e68 <__cxa_atexit@plt+0x45d758> │ │ │ │ + ldr r7, [pc, #12] @ 473e90 <__cxa_atexit@plt+0x45d780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq lr, #64, 26 @ 0x1000 │ │ │ │ + cmpeq fp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473e98 <__cxa_atexit@plt+0x45d788> │ │ │ │ + ldr r3, [pc, #24] @ 473ec0 <__cxa_atexit@plt+0x45d7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 473e9c <__cxa_atexit@plt+0x45d78c> │ │ │ │ + ldr r7, [pc, #12] @ 473ec4 <__cxa_atexit@plt+0x45d7b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq fp, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq lr, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq fp, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 473ec8 <__cxa_atexit@plt+0x45d7b8> │ │ │ │ + ldr r3, [pc, #20] @ 473ef0 <__cxa_atexit@plt+0x45d7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 473ecc <__cxa_atexit@plt+0x45d7bc> │ │ │ │ + ldr r7, [pc, #8] @ 473ef4 <__cxa_atexit@plt+0x45d7e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #4, 26 @ 0x100 │ │ │ │ - cmpeq fp, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq fp, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 473ef0 <__cxa_atexit@plt+0x45d7e0> │ │ │ │ + ldr r3, [pc, #12] @ 473f18 <__cxa_atexit@plt+0x45d808> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #88, 8 @ 0x58000000 │ │ │ │ + cmpeq fp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473f20 <__cxa_atexit@plt+0x45d810> │ │ │ │ + ldr r3, [pc, #24] @ 473f48 <__cxa_atexit@plt+0x45d838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 473f24 <__cxa_atexit@plt+0x45d814> │ │ │ │ + ldr r3, [pc, #12] @ 473f4c <__cxa_atexit@plt+0x45d83c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #180, 24 @ 0xb400 │ │ │ │ - cmpeq fp, #36, 8 @ 0x24000000 │ │ │ │ + cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq fp, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 473f44 <__cxa_atexit@plt+0x45d834> │ │ │ │ + ldr r3, [pc, #8] @ 473f6c <__cxa_atexit@plt+0x45d85c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq fp, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473f74 <__cxa_atexit@plt+0x45d864> │ │ │ │ + ldr r3, [pc, #24] @ 473f9c <__cxa_atexit@plt+0x45d88c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 473f78 <__cxa_atexit@plt+0x45d868> │ │ │ │ + ldr r3, [pc, #12] @ 473fa0 <__cxa_atexit@plt+0x45d890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #96, 24 @ 0x6000 │ │ │ │ - cmpeq fp, #208, 6 @ 0x40000003 │ │ │ │ + cmneq lr, #56, 24 @ 0x3800 │ │ │ │ + cmpeq fp, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 473f98 <__cxa_atexit@plt+0x45d888> │ │ │ │ + ldr r3, [pc, #8] @ 473fc0 <__cxa_atexit@plt+0x45d8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq fp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 473fc8 <__cxa_atexit@plt+0x45d8b8> │ │ │ │ + ldr r3, [pc, #24] @ 473ff0 <__cxa_atexit@plt+0x45d8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 473fcc <__cxa_atexit@plt+0x45d8bc> │ │ │ │ + ldr r3, [pc, #12] @ 473ff4 <__cxa_atexit@plt+0x45d8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #152, 18 @ 0x260000 │ │ │ │ - cmpeq fp, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq lr, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq fp, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 473ff8 <__cxa_atexit@plt+0x45d8e8> │ │ │ │ + ldr r7, [pc, #20] @ 474020 <__cxa_atexit@plt+0x45d910> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 473ffc <__cxa_atexit@plt+0x45d8ec> │ │ │ │ + ldr r7, [pc, #12] @ 474024 <__cxa_atexit@plt+0x45d914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #136, 18 @ 0x220000 │ │ │ │ - cmpeq fp, #76, 6 @ 0x30000001 │ │ │ │ + cmneq lr, #96, 18 @ 0x180000 │ │ │ │ + cmpeq fp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 47402c <__cxa_atexit@plt+0x45d91c> │ │ │ │ + ldr r3, [pc, #24] @ 474054 <__cxa_atexit@plt+0x45d944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 474030 <__cxa_atexit@plt+0x45d920> │ │ │ │ + ldr r7, [pc, #12] @ 474058 <__cxa_atexit@plt+0x45d948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #52, 18 @ 0xd0000 │ │ │ │ - cmpeq fp, #24, 6 @ 0x60000000 │ │ │ │ + cmneq lr, #12, 18 @ 0x30000 │ │ │ │ + cmpeq fp, #240, 4 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 474060 <__cxa_atexit@plt+0x45d950> │ │ │ │ + ldr r3, [pc, #24] @ 474088 <__cxa_atexit@plt+0x45d978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 474064 <__cxa_atexit@plt+0x45d954> │ │ │ │ + ldr r7, [pc, #12] @ 47408c <__cxa_atexit@plt+0x45d97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #32, 18 @ 0x80000 │ │ │ │ - cmpeq fp, #228, 4 @ 0x4000000e │ │ │ │ + cmneq lr, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq fp, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 474088 <__cxa_atexit@plt+0x45d978> │ │ │ │ + ldr r3, [pc, #12] @ 4740b0 <__cxa_atexit@plt+0x45d9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #192, 4 │ │ │ │ + cmpeq fp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4740b8 <__cxa_atexit@plt+0x45d9a8> │ │ │ │ + ldr r3, [pc, #24] @ 4740e0 <__cxa_atexit@plt+0x45d9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 4740bc <__cxa_atexit@plt+0x45d9ac> │ │ │ │ + ldr r3, [pc, #12] @ 4740e4 <__cxa_atexit@plt+0x45d9d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq fp, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq lr, #76, 18 @ 0x130000 │ │ │ │ + cmpeq fp, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 4740dc <__cxa_atexit@plt+0x45d9cc> │ │ │ │ + ldr r3, [pc, #8] @ 474104 <__cxa_atexit@plt+0x45d9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq fp, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 47410c <__cxa_atexit@plt+0x45d9fc> │ │ │ │ + ldr r3, [pc, #24] @ 474134 <__cxa_atexit@plt+0x45da24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 474110 <__cxa_atexit@plt+0x45da00> │ │ │ │ + ldr r3, [pc, #12] @ 474138 <__cxa_atexit@plt+0x45da28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #32, 18 @ 0x80000 │ │ │ │ - cmpeq fp, #56, 4 @ 0x80000003 │ │ │ │ + cmneq lr, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq fp, #16, 4 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 474130 <__cxa_atexit@plt+0x45da20> │ │ │ │ + ldr r3, [pc, #8] @ 474158 <__cxa_atexit@plt+0x45da48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f80 <__cxa_atexit@plt+0x76f870> │ │ │ │ + b 785fc0 <__cxa_atexit@plt+0x76f8b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #24, 4 @ 0x80000001 │ │ │ │ + cmpeq fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 474160 <__cxa_atexit@plt+0x45da50> │ │ │ │ + ldr r3, [pc, #24] @ 474188 <__cxa_atexit@plt+0x45da78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 474164 <__cxa_atexit@plt+0x45da54> │ │ │ │ + ldr r3, [pc, #12] @ 47418c <__cxa_atexit@plt+0x45da7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #204, 16 @ 0xcc0000 │ │ │ │ - cmpeq fp, #228, 2 @ 0x39 │ │ │ │ + cmneq lr, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 474190 <__cxa_atexit@plt+0x45da80> │ │ │ │ + ldr r7, [pc, #20] @ 4741b8 <__cxa_atexit@plt+0x45daa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 474194 <__cxa_atexit@plt+0x45da84> │ │ │ │ + ldr r7, [pc, #12] @ 4741bc <__cxa_atexit@plt+0x45daac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #72, 20 @ 0x48000 │ │ │ │ - cmpeq fp, #164, 2 @ 0x29 │ │ │ │ + cmneq lr, #32, 20 @ 0x20000 │ │ │ │ + cmpeq fp, #124, 2 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4741c4 <__cxa_atexit@plt+0x45dab4> │ │ │ │ + ldr r3, [pc, #24] @ 4741ec <__cxa_atexit@plt+0x45dadc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 4741c8 <__cxa_atexit@plt+0x45dab8> │ │ │ │ + ldr r2, [pc, #20] @ 4741f0 <__cxa_atexit@plt+0x45dae0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #2 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #128, 2 │ │ │ │ - cmpeq fp, #112, 2 │ │ │ │ + cmpeq fp, #88, 2 │ │ │ │ + cmpeq fp, #72, 2 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4741f8 <__cxa_atexit@plt+0x45dae8> │ │ │ │ + ldr r3, [pc, #24] @ 474220 <__cxa_atexit@plt+0x45db10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 4741fc <__cxa_atexit@plt+0x45daec> │ │ │ │ + ldr r2, [pc, #20] @ 474224 <__cxa_atexit@plt+0x45db14> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #2 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #76, 2 │ │ │ │ - cmpeq fp, #60, 2 │ │ │ │ + cmpeq fp, #36, 2 │ │ │ │ + cmpeq fp, #20, 2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 474274 <__cxa_atexit@plt+0x45db64> │ │ │ │ + ldr r3, [pc, #96] @ 47429c <__cxa_atexit@plt+0x45db8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 474278 <__cxa_atexit@plt+0x45db68> │ │ │ │ + ldr r3, [pc, #80] @ 4742a0 <__cxa_atexit@plt+0x45db90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #16 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 474264 <__cxa_atexit@plt+0x45db54> │ │ │ │ - ldr r3, [pc, #60] @ 47427c <__cxa_atexit@plt+0x45db6c> │ │ │ │ + bhi 47428c <__cxa_atexit@plt+0x45db7c> │ │ │ │ + ldr r3, [pc, #60] @ 4742a4 <__cxa_atexit@plt+0x45db94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 474254 <__cxa_atexit@plt+0x45db44> │ │ │ │ + beq 47427c <__cxa_atexit@plt+0x45db6c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 474280 <__cxa_atexit@plt+0x45db70> │ │ │ │ + ldr r7, [pc, #20] @ 4742a8 <__cxa_atexit@plt+0x45db98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #84, 14 @ 0x1500000 │ │ │ │ + cmneq lr, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0xffffde08 │ │ │ │ - cmpeq fp, #16, 26 @ 0x400 │ │ │ │ - cmpeq fp, #184 @ 0xb8 │ │ │ │ + cmpeq fp, #232, 24 @ 0xe800 │ │ │ │ + cmpeq fp, #144 @ 0x90 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 4742f8 <__cxa_atexit@plt+0x45dbe8> │ │ │ │ + ldr r3, [pc, #96] @ 474320 <__cxa_atexit@plt+0x45dc10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 4742fc <__cxa_atexit@plt+0x45dbec> │ │ │ │ + ldr r3, [pc, #80] @ 474324 <__cxa_atexit@plt+0x45dc14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #16 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4742e8 <__cxa_atexit@plt+0x45dbd8> │ │ │ │ - ldr r3, [pc, #60] @ 474300 <__cxa_atexit@plt+0x45dbf0> │ │ │ │ + bhi 474310 <__cxa_atexit@plt+0x45dc00> │ │ │ │ + ldr r3, [pc, #60] @ 474328 <__cxa_atexit@plt+0x45dc18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4742d8 <__cxa_atexit@plt+0x45dbc8> │ │ │ │ + beq 474300 <__cxa_atexit@plt+0x45dbf0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 474304 <__cxa_atexit@plt+0x45dbf4> │ │ │ │ + ldr r7, [pc, #20] @ 47432c <__cxa_atexit@plt+0x45dc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #208, 12 @ 0xd000000 │ │ │ │ + cmneq lr, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0xffffddf4 │ │ │ │ - cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ - cmpeq fp, #52 @ 0x34 │ │ │ │ + cmpeq fp, #104, 24 @ 0x6800 │ │ │ │ + cmpeq fp, #12 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 47437c <__cxa_atexit@plt+0x45dc6c> │ │ │ │ + ldr r3, [pc, #96] @ 4743a4 <__cxa_atexit@plt+0x45dc94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 474380 <__cxa_atexit@plt+0x45dc70> │ │ │ │ + ldr r3, [pc, #80] @ 4743a8 <__cxa_atexit@plt+0x45dc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #16 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47436c <__cxa_atexit@plt+0x45dc5c> │ │ │ │ - ldr r3, [pc, #60] @ 474384 <__cxa_atexit@plt+0x45dc74> │ │ │ │ + bhi 474394 <__cxa_atexit@plt+0x45dc84> │ │ │ │ + ldr r3, [pc, #60] @ 4743ac <__cxa_atexit@plt+0x45dc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47435c <__cxa_atexit@plt+0x45dc4c> │ │ │ │ + beq 474384 <__cxa_atexit@plt+0x45dc74> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 474388 <__cxa_atexit@plt+0x45dc78> │ │ │ │ + ldr r7, [pc, #20] @ 4743b0 <__cxa_atexit@plt+0x45dca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq lr, #36, 12 @ 0x2400000 │ │ │ │ @ instruction: 0xffffdde0 │ │ │ │ - cmpeq fp, #16, 24 @ 0x1000 │ │ │ │ - cmpeq fp, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq fp, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq fp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 474404 <__cxa_atexit@plt+0x45dcf4> │ │ │ │ + ldr r3, [pc, #100] @ 47442c <__cxa_atexit@plt+0x45dd1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ str r7, [r5, #108] @ 0x6c │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #80] @ 474408 <__cxa_atexit@plt+0x45dcf8> │ │ │ │ + ldr r3, [pc, #80] @ 474430 <__cxa_atexit@plt+0x45dd20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r5, #12 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4743f4 <__cxa_atexit@plt+0x45dce4> │ │ │ │ - ldr r3, [pc, #60] @ 47440c <__cxa_atexit@plt+0x45dcfc> │ │ │ │ + bhi 47441c <__cxa_atexit@plt+0x45dd0c> │ │ │ │ + ldr r3, [pc, #60] @ 474434 <__cxa_atexit@plt+0x45dd24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4743e4 <__cxa_atexit@plt+0x45dcd4> │ │ │ │ + beq 47440c <__cxa_atexit@plt+0x45dcfc> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 474410 <__cxa_atexit@plt+0x45dd00> │ │ │ │ + ldr r7, [pc, #20] @ 474438 <__cxa_atexit@plt+0x45dd28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, #196, 10 @ 0x31000000 │ │ │ │ + cmneq lr, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0xffffddc8 │ │ │ │ - cmpeq fp, #140, 22 @ 0x23000 │ │ │ │ - cmpeq fp, #40, 30 @ 0xa0 │ │ │ │ + cmpeq fp, #100, 22 @ 0x19000 │ │ │ │ + cmpeq fp, #0, 30 │ │ │ │ andcs r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 474448 <__cxa_atexit@plt+0x45dd38> │ │ │ │ + ldr r3, [pc, #32] @ 474470 <__cxa_atexit@plt+0x45dd60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #12] @ 47444c <__cxa_atexit@plt+0x45dd3c> │ │ │ │ + ldr r3, [pc, #12] @ 474474 <__cxa_atexit@plt+0x45dd64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 48c11c <__cxa_atexit@plt+0x475a0c> │ │ │ │ + b 48c144 <__cxa_atexit@plt+0x475a34> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq lr, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq fp, #236, 28 @ 0xec0 │ │ │ │ + cmneq lr, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq fp, #196, 28 @ 0xc40 │ │ │ │ andcc r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 4744ac <__cxa_atexit@plt+0x45dd9c> │ │ │ │ + ldr r2, [pc, #72] @ 4744d4 <__cxa_atexit@plt+0x45ddc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ str r7, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 474498 <__cxa_atexit@plt+0x45dd88> │ │ │ │ - ldr r2, [pc, #48] @ 4744b0 <__cxa_atexit@plt+0x45dda0> │ │ │ │ + beq 4744c0 <__cxa_atexit@plt+0x45ddb0> │ │ │ │ + ldr r2, [pc, #48] @ 4744d8 <__cxa_atexit@plt+0x45ddc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4744a4 <__cxa_atexit@plt+0x45dd94> │ │ │ │ - b 4744fc <__cxa_atexit@plt+0x45ddec> │ │ │ │ + beq 4744cc <__cxa_atexit@plt+0x45ddbc> │ │ │ │ + b 474524 <__cxa_atexit@plt+0x45de14> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq fp, #136, 28 @ 0x880 │ │ │ │ + cmpeq fp, #96, 28 @ 0x600 │ │ │ │ stmdane r0, {r0, r1, r3, r4} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4744ec <__cxa_atexit@plt+0x45dddc> │ │ │ │ + ldr r2, [pc, #32] @ 474514 <__cxa_atexit@plt+0x45de04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4744e4 <__cxa_atexit@plt+0x45ddd4> │ │ │ │ - b 4744fc <__cxa_atexit@plt+0x45ddec> │ │ │ │ + beq 47450c <__cxa_atexit@plt+0x45ddfc> │ │ │ │ + b 474524 <__cxa_atexit@plt+0x45de14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #76, 28 @ 0x4c0 │ │ │ │ + cmpeq fp, #36, 28 @ 0x240 │ │ │ │ stceq 0, cr0, [r0], {27} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #128 @ 0x80 │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 474634 <__cxa_atexit@plt+0x45df24> │ │ │ │ + bcc 47465c <__cxa_atexit@plt+0x45df4c> │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ - ldr lr, [pc, #296] @ 474644 <__cxa_atexit@plt+0x45df34> │ │ │ │ + ldr lr, [pc, #296] @ 47466c <__cxa_atexit@plt+0x45df5c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ str lr, [r3, #40]! @ 0x28 │ │ │ │ - ldr r7, [pc, #268] @ 474648 <__cxa_atexit@plt+0x45df38> │ │ │ │ + ldr r7, [pc, #268] @ 474670 <__cxa_atexit@plt+0x45df60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str fp, [sp, #16] │ │ │ │ - ldr fp, [pc, #252] @ 47464c <__cxa_atexit@plt+0x45df3c> │ │ │ │ + ldr fp, [pc, #252] @ 474674 <__cxa_atexit@plt+0x45df64> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ ldr lr, [r5, #108] @ 0x6c │ │ │ │ str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ sub r6, r3, #32 │ │ │ │ stm r6, {r0, r1, ip} │ │ │ │ str fp, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ @@ -1144771,2274 +1144781,2274 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ - cmneq lr, #152, 12 @ 0x9800000 │ │ │ │ - cmneq lr, #136, 12 @ 0x8800000 │ │ │ │ - cmpeq fp, #60, 26 @ 0xf00 │ │ │ │ + cmneq lr, #112, 12 @ 0x7000000 │ │ │ │ + cmneq lr, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq fp, #20, 26 @ 0x500 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 474688 <__cxa_atexit@plt+0x45df78> │ │ │ │ - ldr r7, [pc, #36] @ 474698 <__cxa_atexit@plt+0x45df88> │ │ │ │ + bhi 4746b0 <__cxa_atexit@plt+0x45dfa0> │ │ │ │ + ldr r7, [pc, #36] @ 4746c0 <__cxa_atexit@plt+0x45dfb0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 47469c <__cxa_atexit@plt+0x45df8c> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 4746c4 <__cxa_atexit@plt+0x45dfb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #28, 26 @ 0x700 │ │ │ │ - cmpeq fp, #240, 24 @ 0xf000 │ │ │ │ + cmpeq fp, #244, 24 @ 0xf400 │ │ │ │ + cmpeq fp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4746c8 <__cxa_atexit@plt+0x45dfb8> │ │ │ │ + ldr r3, [pc, #20] @ 4746f0 <__cxa_atexit@plt+0x45dfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #196, 24 @ 0xc400 │ │ │ │ + cmpeq fp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474728 <__cxa_atexit@plt+0x45e018> │ │ │ │ - ldr lr, [pc, #64] @ 474734 <__cxa_atexit@plt+0x45e024> │ │ │ │ + bcc 474750 <__cxa_atexit@plt+0x45e040> │ │ │ │ + ldr lr, [pc, #64] @ 47475c <__cxa_atexit@plt+0x45e04c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ - ldr r9, [pc, #56] @ 474738 <__cxa_atexit@plt+0x45e028> │ │ │ │ + ldr r9, [pc, #56] @ 474760 <__cxa_atexit@plt+0x45e050> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmdb r5, {r0, sl} │ │ │ │ ldr r1, [r5, #4] │ │ │ │ sub r2, r6, #15 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ str r7, [r3, #20] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ - cmneq lr, #124, 4 @ 0xc0000007 │ │ │ │ + cmneq lr, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4747b4 <__cxa_atexit@plt+0x45e0a4> │ │ │ │ - ldr r3, [pc, #104] @ 4747c4 <__cxa_atexit@plt+0x45e0b4> │ │ │ │ + bhi 4747dc <__cxa_atexit@plt+0x45e0cc> │ │ │ │ + ldr r3, [pc, #104] @ 4747ec <__cxa_atexit@plt+0x45e0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 474798 <__cxa_atexit@plt+0x45e088> │ │ │ │ - ldr r2, [pc, #88] @ 4747c8 <__cxa_atexit@plt+0x45e0b8> │ │ │ │ + beq 4747c0 <__cxa_atexit@plt+0x45e0b0> │ │ │ │ + ldr r2, [pc, #88] @ 4747f0 <__cxa_atexit@plt+0x45e0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4747a8 <__cxa_atexit@plt+0x45e098> │ │ │ │ - ldr r7, [pc, #64] @ 4747cc <__cxa_atexit@plt+0x45e0bc> │ │ │ │ + beq 4747d0 <__cxa_atexit@plt+0x45e0c0> │ │ │ │ + ldr r7, [pc, #64] @ 4747f4 <__cxa_atexit@plt+0x45e0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4747d0 <__cxa_atexit@plt+0x45e0c0> │ │ │ │ + ldr r7, [pc, #20] @ 4747f8 <__cxa_atexit@plt+0x45e0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq lr, #208, 2 @ 0x34 │ │ │ │ - cmpeq fp, #248, 22 @ 0x3e000 │ │ │ │ + cmneq lr, #168, 2 @ 0x2a │ │ │ │ + cmpeq fp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 474818 <__cxa_atexit@plt+0x45e108> │ │ │ │ + ldr r2, [pc, #52] @ 474840 <__cxa_atexit@plt+0x45e130> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47480c <__cxa_atexit@plt+0x45e0fc> │ │ │ │ - ldr r7, [pc, #28] @ 47481c <__cxa_atexit@plt+0x45e10c> │ │ │ │ + beq 474834 <__cxa_atexit@plt+0x45e124> │ │ │ │ + ldr r7, [pc, #28] @ 474844 <__cxa_atexit@plt+0x45e134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, #92, 2 │ │ │ │ + cmneq lr, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 47483c <__cxa_atexit@plt+0x45e12c> │ │ │ │ + ldr r7, [pc, #12] @ 474864 <__cxa_atexit@plt+0x45e154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #44, 2 │ │ │ │ - cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ + cmneq lr, #4, 2 │ │ │ │ + cmpeq fp, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4748a0 <__cxa_atexit@plt+0x45e190> │ │ │ │ - ldr r2, [pc, #72] @ 4748ac <__cxa_atexit@plt+0x45e19c> │ │ │ │ + bhi 4748c8 <__cxa_atexit@plt+0x45e1b8> │ │ │ │ + ldr r2, [pc, #72] @ 4748d4 <__cxa_atexit@plt+0x45e1c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #56] @ 4748b0 <__cxa_atexit@plt+0x45e1a0> │ │ │ │ + ldr r2, [pc, #56] @ 4748d8 <__cxa_atexit@plt+0x45e1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 474898 <__cxa_atexit@plt+0x45e188> │ │ │ │ - ldr r3, [pc, #40] @ 4748b4 <__cxa_atexit@plt+0x45e1a4> │ │ │ │ + beq 4748c0 <__cxa_atexit@plt+0x45e1b0> │ │ │ │ + ldr r3, [pc, #40] @ 4748dc <__cxa_atexit@plt+0x45e1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5d3568 <__cxa_atexit@plt+0x5bce58> │ │ │ │ + b 5d3590 <__cxa_atexit@plt+0x5bce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq lr, #152 @ 0x98 │ │ │ │ + cmneq lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ + cmpeq fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4748d8 <__cxa_atexit@plt+0x45e1c8> │ │ │ │ + ldr r3, [pc, #12] @ 474900 <__cxa_atexit@plt+0x45e1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5d3568 <__cxa_atexit@plt+0x5bce58> │ │ │ │ + b 5d3590 <__cxa_atexit@plt+0x5bce80> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq fp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474928 <__cxa_atexit@plt+0x45e218> │ │ │ │ + bcc 474950 <__cxa_atexit@plt+0x45e240> │ │ │ │ ldmdb r5, {r2, lr} │ │ │ │ ldm r5!, {r0, r8} │ │ │ │ - ldr r1, [pc, #44] @ 474940 <__cxa_atexit@plt+0x45e230> │ │ │ │ + ldr r1, [pc, #44] @ 474968 <__cxa_atexit@plt+0x45e258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 498ef0 <__cxa_atexit@plt+0x4827e0> │ │ │ │ - ldr r3, [pc, #20] @ 474944 <__cxa_atexit@plt+0x45e234> │ │ │ │ + b 498f18 <__cxa_atexit@plt+0x482808> │ │ │ │ + ldr r3, [pc, #20] @ 47496c <__cxa_atexit@plt+0x45e25c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #76, 16 @ 0x4c0000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #136, 20 @ 0x88000 │ │ │ │ + cmpeq fp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474994 <__cxa_atexit@plt+0x45e284> │ │ │ │ + bcc 4749bc <__cxa_atexit@plt+0x45e2ac> │ │ │ │ ldmib r5, {r2, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r1, [pc, #48] @ 4749ac <__cxa_atexit@plt+0x45e29c> │ │ │ │ + ldr r1, [pc, #48] @ 4749d4 <__cxa_atexit@plt+0x45e2c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 498ef0 <__cxa_atexit@plt+0x4827e0> │ │ │ │ - ldr r3, [pc, #20] @ 4749b0 <__cxa_atexit@plt+0x45e2a0> │ │ │ │ + b 498f18 <__cxa_atexit@plt+0x482808> │ │ │ │ + ldr r3, [pc, #20] @ 4749d8 <__cxa_atexit@plt+0x45e2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #228, 14 @ 0x3900000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #188, 14 @ 0x2f00000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4749ec <__cxa_atexit@plt+0x45e2dc> │ │ │ │ - ldr r2, [pc, #40] @ 4749fc <__cxa_atexit@plt+0x45e2ec> │ │ │ │ + bhi 474a14 <__cxa_atexit@plt+0x45e304> │ │ │ │ + ldr r2, [pc, #40] @ 474a24 <__cxa_atexit@plt+0x45e314> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 474a00 <__cxa_atexit@plt+0x45e2f0> │ │ │ │ + ldr r5, [pc, #32] @ 474a28 <__cxa_atexit@plt+0x45e318> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #16] @ 474a04 <__cxa_atexit@plt+0x45e2f4> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #16] @ 474a2c <__cxa_atexit@plt+0x45e31c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #252, 2 @ 0x3f │ │ │ │ - cmpeq fp, #32, 20 @ 0x20000 │ │ │ │ - cmpeq fp, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq lr, #212, 2 @ 0x35 │ │ │ │ + cmpeq fp, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq fp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 474a94 <__cxa_atexit@plt+0x45e384> │ │ │ │ + ldr r3, [pc, #120] @ 474abc <__cxa_atexit@plt+0x45e3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 474a6c <__cxa_atexit@plt+0x45e35c> │ │ │ │ + beq 474a94 <__cxa_atexit@plt+0x45e384> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474a74 <__cxa_atexit@plt+0x45e364> │ │ │ │ - ldr r3, [pc, #96] @ 474a98 <__cxa_atexit@plt+0x45e388> │ │ │ │ + bne 474a9c <__cxa_atexit@plt+0x45e38c> │ │ │ │ + ldr r3, [pc, #96] @ 474ac0 <__cxa_atexit@plt+0x45e3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 474a6c <__cxa_atexit@plt+0x45e35c> │ │ │ │ + beq 474a94 <__cxa_atexit@plt+0x45e384> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474a80 <__cxa_atexit@plt+0x45e370> │ │ │ │ - ldr r3, [pc, #68] @ 474a9c <__cxa_atexit@plt+0x45e38c> │ │ │ │ + bne 474aa8 <__cxa_atexit@plt+0x45e398> │ │ │ │ + ldr r3, [pc, #68] @ 474ac4 <__cxa_atexit@plt+0x45e3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - ldr r7, [pc, #24] @ 474aa0 <__cxa_atexit@plt+0x45e390> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + ldr r7, [pc, #24] @ 474ac8 <__cxa_atexit@plt+0x45e3b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq lr, #208, 28 @ 0xd00 │ │ │ │ - cmpeq fp, #88, 18 @ 0x160000 │ │ │ │ + cmneq lr, #168, 28 @ 0xa80 │ │ │ │ + cmpeq fp, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474af8 <__cxa_atexit@plt+0x45e3e8> │ │ │ │ - ldr r3, [pc, #92] @ 474b20 <__cxa_atexit@plt+0x45e410> │ │ │ │ + bne 474b20 <__cxa_atexit@plt+0x45e410> │ │ │ │ + ldr r3, [pc, #92] @ 474b48 <__cxa_atexit@plt+0x45e438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 474b04 <__cxa_atexit@plt+0x45e3f4> │ │ │ │ + beq 474b2c <__cxa_atexit@plt+0x45e41c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474b0c <__cxa_atexit@plt+0x45e3fc> │ │ │ │ - ldr r3, [pc, #64] @ 474b24 <__cxa_atexit@plt+0x45e414> │ │ │ │ + bne 474b34 <__cxa_atexit@plt+0x45e424> │ │ │ │ + ldr r3, [pc, #64] @ 474b4c <__cxa_atexit@plt+0x45e43c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 474b28 <__cxa_atexit@plt+0x45e418> │ │ │ │ + ldr r7, [pc, #20] @ 474b50 <__cxa_atexit@plt+0x45e440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #68, 28 @ 0x440 │ │ │ │ - cmpeq fp, #192, 16 @ 0xc00000 │ │ │ │ + cmneq lr, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474b60 <__cxa_atexit@plt+0x45e450> │ │ │ │ - ldr r3, [pc, #44] @ 474b78 <__cxa_atexit@plt+0x45e468> │ │ │ │ + bne 474b88 <__cxa_atexit@plt+0x45e478> │ │ │ │ + ldr r3, [pc, #44] @ 474ba0 <__cxa_atexit@plt+0x45e490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r7, [pc, #12] @ 474b74 <__cxa_atexit@plt+0x45e464> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r7, [pc, #12] @ 474b9c <__cxa_atexit@plt+0x45e48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #240, 26 @ 0x3c00 │ │ │ │ + cmneq lr, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq fp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 474ba8 <__cxa_atexit@plt+0x45e498> │ │ │ │ + ldr r3, [pc, #24] @ 474bd0 <__cxa_atexit@plt+0x45e4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 474ba0 <__cxa_atexit@plt+0x45e490> │ │ │ │ - b 474bb8 <__cxa_atexit@plt+0x45e4a8> │ │ │ │ + beq 474bc8 <__cxa_atexit@plt+0x45e4b8> │ │ │ │ + b 474be0 <__cxa_atexit@plt+0x45e4d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ + cmpeq fp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 474c2c <__cxa_atexit@plt+0x45e51c> │ │ │ │ - ldr r3, [pc, #136] @ 474c58 <__cxa_atexit@plt+0x45e548> │ │ │ │ + bne 474c54 <__cxa_atexit@plt+0x45e544> │ │ │ │ + ldr r3, [pc, #136] @ 474c80 <__cxa_atexit@plt+0x45e570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 474c40 <__cxa_atexit@plt+0x45e530> │ │ │ │ + beq 474c68 <__cxa_atexit@plt+0x45e558> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 474c48 <__cxa_atexit@plt+0x45e538> │ │ │ │ - ldr r2, [pc, #104] @ 474c60 <__cxa_atexit@plt+0x45e550> │ │ │ │ + bcc 474c70 <__cxa_atexit@plt+0x45e560> │ │ │ │ + ldr r2, [pc, #104] @ 474c88 <__cxa_atexit@plt+0x45e578> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 474c64 <__cxa_atexit@plt+0x45e554> │ │ │ │ + ldr r1, [pc, #84] @ 474c8c <__cxa_atexit@plt+0x45e57c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 474c5c <__cxa_atexit@plt+0x45e54c> │ │ │ │ + ldr r7, [pc, #40] @ 474c84 <__cxa_atexit@plt+0x45e574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #48, 30 @ 0xc0 │ │ │ │ + cmneq lr, #8, 30 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - cmneq lr, #40, 26 @ 0xa00 │ │ │ │ - cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq lr, #0, 26 │ │ │ │ + cmpeq fp, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474cc0 <__cxa_atexit@plt+0x45e5b0> │ │ │ │ - ldr r2, [pc, #60] @ 474ccc <__cxa_atexit@plt+0x45e5bc> │ │ │ │ + bcc 474ce8 <__cxa_atexit@plt+0x45e5d8> │ │ │ │ + ldr r2, [pc, #60] @ 474cf4 <__cxa_atexit@plt+0x45e5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 474cd0 <__cxa_atexit@plt+0x45e5c0> │ │ │ │ + ldr r1, [pc, #40] @ 474cf8 <__cxa_atexit@plt+0x45e5e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - cmneq lr, #144, 24 @ 0x9000 │ │ │ │ - cmpeq fp, #52, 14 @ 0xd00000 │ │ │ │ + cmneq lr, #104, 24 @ 0x6800 │ │ │ │ + cmpeq fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 474d54 <__cxa_atexit@plt+0x45e644> │ │ │ │ - ldr r3, [pc, #128] @ 474d78 <__cxa_atexit@plt+0x45e668> │ │ │ │ + bhi 474d7c <__cxa_atexit@plt+0x45e66c> │ │ │ │ + ldr r3, [pc, #128] @ 474da0 <__cxa_atexit@plt+0x45e690> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 474d44 <__cxa_atexit@plt+0x45e634> │ │ │ │ + beq 474d6c <__cxa_atexit@plt+0x45e65c> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r9, [r8, #39] @ 0x27 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 474d64 <__cxa_atexit@plt+0x45e654> │ │ │ │ - ldr r5, [pc, #100] @ 474d84 <__cxa_atexit@plt+0x45e674> │ │ │ │ + bhi 474d8c <__cxa_atexit@plt+0x45e67c> │ │ │ │ + ldr r5, [pc, #100] @ 474dac <__cxa_atexit@plt+0x45e69c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r9, [r7] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r7, [pc, #88] @ 474d88 <__cxa_atexit@plt+0x45e678> │ │ │ │ + ldr r7, [pc, #88] @ 474db0 <__cxa_atexit@plt+0x45e6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 474d80 <__cxa_atexit@plt+0x45e670> │ │ │ │ + ldr r7, [pc, #36] @ 474da8 <__cxa_atexit@plt+0x45e698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 474d7c <__cxa_atexit@plt+0x45e66c> │ │ │ │ + ldr r7, [pc, #16] @ 474da4 <__cxa_atexit@plt+0x45e694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq fp, #168, 12 @ 0xa800000 │ │ │ │ - cmpeq fp, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - cmneq lr, #172, 28 @ 0xac0 │ │ │ │ cmpeq fp, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq fp, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + cmneq lr, #132, 28 @ 0x840 │ │ │ │ + cmpeq fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 474dcc <__cxa_atexit@plt+0x45e6bc> │ │ │ │ - ldr r2, [pc, #44] @ 474de0 <__cxa_atexit@plt+0x45e6d0> │ │ │ │ + bhi 474df4 <__cxa_atexit@plt+0x45e6e4> │ │ │ │ + ldr r2, [pc, #44] @ 474e08 <__cxa_atexit@plt+0x45e6f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #36] @ 474de4 <__cxa_atexit@plt+0x45e6d4> │ │ │ │ + ldr r5, [pc, #36] @ 474e0c <__cxa_atexit@plt+0x45e6fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #20] @ 474de8 <__cxa_atexit@plt+0x45e6d8> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #20] @ 474e10 <__cxa_atexit@plt+0x45e700> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - cmneq lr, #28, 28 @ 0x1c0 │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ - cmpeq fp, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq lr, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq fp, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 474e6c <__cxa_atexit@plt+0x45e75c> │ │ │ │ - ldr r3, [pc, #128] @ 474e90 <__cxa_atexit@plt+0x45e780> │ │ │ │ + bhi 474e94 <__cxa_atexit@plt+0x45e784> │ │ │ │ + ldr r3, [pc, #128] @ 474eb8 <__cxa_atexit@plt+0x45e7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 474e5c <__cxa_atexit@plt+0x45e74c> │ │ │ │ + beq 474e84 <__cxa_atexit@plt+0x45e774> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r9, [r8, #39] @ 0x27 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 474e7c <__cxa_atexit@plt+0x45e76c> │ │ │ │ - ldr r5, [pc, #100] @ 474e9c <__cxa_atexit@plt+0x45e78c> │ │ │ │ + bhi 474ea4 <__cxa_atexit@plt+0x45e794> │ │ │ │ + ldr r5, [pc, #100] @ 474ec4 <__cxa_atexit@plt+0x45e7b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r9, [r7] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r7, [pc, #88] @ 474ea0 <__cxa_atexit@plt+0x45e790> │ │ │ │ + ldr r7, [pc, #88] @ 474ec8 <__cxa_atexit@plt+0x45e7b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 474e98 <__cxa_atexit@plt+0x45e788> │ │ │ │ + ldr r7, [pc, #36] @ 474ec0 <__cxa_atexit@plt+0x45e7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 474e94 <__cxa_atexit@plt+0x45e784> │ │ │ │ + ldr r7, [pc, #16] @ 474ebc <__cxa_atexit@plt+0x45e7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq fp, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq fp, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq fp, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq fp, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmneq lr, #148, 26 @ 0x2500 │ │ │ │ - cmpeq fp, #144, 10 @ 0x24000000 │ │ │ │ + cmneq lr, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq fp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 474f08 <__cxa_atexit@plt+0x45e7f8> │ │ │ │ + bhi 474f30 <__cxa_atexit@plt+0x45e820> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 474f00 <__cxa_atexit@plt+0x45e7f0> │ │ │ │ - ldr r3, [pc, #56] @ 474f10 <__cxa_atexit@plt+0x45e800> │ │ │ │ + beq 474f28 <__cxa_atexit@plt+0x45e818> │ │ │ │ + ldr r3, [pc, #56] @ 474f38 <__cxa_atexit@plt+0x45e828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 474f14 <__cxa_atexit@plt+0x45e804> │ │ │ │ + ldr r3, [pc, #48] @ 474f3c <__cxa_atexit@plt+0x45e82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 474f18 <__cxa_atexit@plt+0x45e808> │ │ │ │ + ldr r3, [pc, #36] @ 474f40 <__cxa_atexit@plt+0x45e830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 785d68 <__cxa_atexit@plt+0x76f658> │ │ │ │ + b 785d90 <__cxa_atexit@plt+0x76f680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq lr, #124, 20 @ 0x7c000 │ │ │ │ - cmneq lr, #132, 20 @ 0x84000 │ │ │ │ - cmpeq fp, #24, 10 @ 0x6000000 │ │ │ │ + cmneq lr, #84, 20 @ 0x54000 │ │ │ │ + cmneq lr, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 474f48 <__cxa_atexit@plt+0x45e838> │ │ │ │ + ldr r3, [pc, #24] @ 474f70 <__cxa_atexit@plt+0x45e860> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 474f4c <__cxa_atexit@plt+0x45e83c> │ │ │ │ + ldr r3, [pc, #16] @ 474f74 <__cxa_atexit@plt+0x45e864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 785dc0 <__cxa_atexit@plt+0x76f6b0> │ │ │ │ + b 785de8 <__cxa_atexit@plt+0x76f6d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #60, 20 @ 0x3c000 │ │ │ │ + cmneq lr, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474fb4 <__cxa_atexit@plt+0x45e8a4> │ │ │ │ - ldr lr, [pc, #80] @ 474fcc <__cxa_atexit@plt+0x45e8bc> │ │ │ │ + bcc 474fdc <__cxa_atexit@plt+0x45e8cc> │ │ │ │ + ldr lr, [pc, #80] @ 474ff4 <__cxa_atexit@plt+0x45e8e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 474fd0 <__cxa_atexit@plt+0x45e8c0> │ │ │ │ + ldr r8, [pc, #68] @ 474ff8 <__cxa_atexit@plt+0x45e8e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #17 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 474fd4 <__cxa_atexit@plt+0x45e8c4> │ │ │ │ + ldr r3, [pc, #24] @ 474ffc <__cxa_atexit@plt+0x45e8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #204, 4 @ 0xc000000c │ │ │ │ - cmneq lr, #212, 2 @ 0x35 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmneq lr, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 475030 <__cxa_atexit@plt+0x45e920> │ │ │ │ - ldr r8, [pc, #76] @ 475048 <__cxa_atexit@plt+0x45e938> │ │ │ │ + bcc 475058 <__cxa_atexit@plt+0x45e948> │ │ │ │ + ldr r8, [pc, #76] @ 475070 <__cxa_atexit@plt+0x45e960> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 47504c <__cxa_atexit@plt+0x45e93c> │ │ │ │ + ldr lr, [pc, #72] @ 475074 <__cxa_atexit@plt+0x45e964> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2, r7} │ │ │ │ sub r0, r6, #17 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 475050 <__cxa_atexit@plt+0x45e940> │ │ │ │ + ldr r3, [pc, #24] @ 475078 <__cxa_atexit@plt+0x45e968> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq lr, #92, 2 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #36, 4 @ 0x40000002 │ │ │ │ + cmneq lr, #52, 2 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4750f8 <__cxa_atexit@plt+0x45e9e8> │ │ │ │ - ldr r3, [pc, #168] @ 47511c <__cxa_atexit@plt+0x45ea0c> │ │ │ │ + bhi 475120 <__cxa_atexit@plt+0x45ea10> │ │ │ │ + ldr r3, [pc, #168] @ 475144 <__cxa_atexit@plt+0x45ea34> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4750dc <__cxa_atexit@plt+0x45e9cc> │ │ │ │ - ldr r3, [pc, #152] @ 475120 <__cxa_atexit@plt+0x45ea10> │ │ │ │ + beq 475104 <__cxa_atexit@plt+0x45e9f4> │ │ │ │ + ldr r3, [pc, #152] @ 475148 <__cxa_atexit@plt+0x45ea38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #-4]! │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4750ec <__cxa_atexit@plt+0x45e9dc> │ │ │ │ + beq 475114 <__cxa_atexit@plt+0x45ea04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 475108 <__cxa_atexit@plt+0x45e9f8> │ │ │ │ + bcc 475130 <__cxa_atexit@plt+0x45ea20> │ │ │ │ ldr ip, [r5] │ │ │ │ sub r2, r3, #15 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr lr, [pc, #104] @ 475128 <__cxa_atexit@plt+0x45ea18> │ │ │ │ + ldr lr, [pc, #104] @ 475150 <__cxa_atexit@plt+0x45ea40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 47512c <__cxa_atexit@plt+0x45ea1c> │ │ │ │ + ldr r0, [pc, #100] @ 475154 <__cxa_atexit@plt+0x45ea44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r7, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 475124 <__cxa_atexit@plt+0x45ea14> │ │ │ │ + ldr r7, [pc, #36] @ 47514c <__cxa_atexit@plt+0x45ea3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq fp, #88, 6 @ 0x60000001 │ │ │ │ - cmneq lr, #60, 18 @ 0xf0000 │ │ │ │ - cmneq lr, #68, 18 @ 0x110000 │ │ │ │ + cmpeq fp, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq lr, #20, 18 @ 0x50000 │ │ │ │ + cmneq lr, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 4751b4 <__cxa_atexit@plt+0x45eaa4> │ │ │ │ + ldr r3, [pc, #116] @ 4751dc <__cxa_atexit@plt+0x45eacc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475194 <__cxa_atexit@plt+0x45ea84> │ │ │ │ + beq 4751bc <__cxa_atexit@plt+0x45eaac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4751a0 <__cxa_atexit@plt+0x45ea90> │ │ │ │ + bcc 4751c8 <__cxa_atexit@plt+0x45eab8> │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r2, r3, #15 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr lr, [pc, #64] @ 4751b8 <__cxa_atexit@plt+0x45eaa8> │ │ │ │ + ldr lr, [pc, #64] @ 4751e0 <__cxa_atexit@plt+0x45ead0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 4751bc <__cxa_atexit@plt+0x45eaac> │ │ │ │ + ldr r0, [pc, #60] @ 4751e4 <__cxa_atexit@plt+0x45ead4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r7, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, #132, 16 @ 0x840000 │ │ │ │ - cmneq lr, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq lr, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq lr, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 475208 <__cxa_atexit@plt+0x45eaf8> │ │ │ │ + bcc 475230 <__cxa_atexit@plt+0x45eb20> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r6, #15 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr lr, [pc, #36] @ 475214 <__cxa_atexit@plt+0x45eb04> │ │ │ │ + ldr lr, [pc, #36] @ 47523c <__cxa_atexit@plt+0x45eb2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #32] @ 475218 <__cxa_atexit@plt+0x45eb08> │ │ │ │ + ldr r0, [pc, #32] @ 475240 <__cxa_atexit@plt+0x45eb30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ - cmneq lr, #20, 16 @ 0x140000 │ │ │ │ - cmpeq fp, #84, 4 @ 0x40000005 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #228, 14 @ 0x3900000 │ │ │ │ + cmneq lr, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 475310 <__cxa_atexit@plt+0x45ec00> │ │ │ │ - ldr r1, [pc, #220] @ 475318 <__cxa_atexit@plt+0x45ec08> │ │ │ │ + bhi 475338 <__cxa_atexit@plt+0x45ec28> │ │ │ │ + ldr r1, [pc, #220] @ 475340 <__cxa_atexit@plt+0x45ec30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 4752f0 <__cxa_atexit@plt+0x45ebe0> │ │ │ │ + bne 475318 <__cxa_atexit@plt+0x45ec08> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 4752f0 <__cxa_atexit@plt+0x45ebe0> │ │ │ │ - ldr lr, [pc, #172] @ 47531c <__cxa_atexit@plt+0x45ec0c> │ │ │ │ + bne 475318 <__cxa_atexit@plt+0x45ec08> │ │ │ │ + ldr lr, [pc, #172] @ 475344 <__cxa_atexit@plt+0x45ec34> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r1, #2] │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r2, [r2, #2] │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475304 <__cxa_atexit@plt+0x45ebf4> │ │ │ │ - ldr r2, [pc, #132] @ 475320 <__cxa_atexit@plt+0x45ec10> │ │ │ │ + beq 47532c <__cxa_atexit@plt+0x45ec1c> │ │ │ │ + ldr r2, [pc, #132] @ 475348 <__cxa_atexit@plt+0x45ec38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475304 <__cxa_atexit@plt+0x45ebf4> │ │ │ │ - ldr sl, [pc, #104] @ 475324 <__cxa_atexit@plt+0x45ec14> │ │ │ │ + beq 47532c <__cxa_atexit@plt+0x45ec1c> │ │ │ │ + ldr sl, [pc, #104] @ 47534c <__cxa_atexit@plt+0x45ec3c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r3, [pc, #100] @ 475328 <__cxa_atexit@plt+0x45ec18> │ │ │ │ + ldr r3, [pc, #100] @ 475350 <__cxa_atexit@plt+0x45ec40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 47532c <__cxa_atexit@plt+0x45ec1c> │ │ │ │ + ldr r2, [pc, #96] @ 475354 <__cxa_atexit@plt+0x45ec44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r2, #24 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ - b 5b2d9c <__cxa_atexit@plt+0x59c68c> │ │ │ │ - ldr r7, [pc, #56] @ 475330 <__cxa_atexit@plt+0x45ec20> │ │ │ │ + b 5b2dc4 <__cxa_atexit@plt+0x59c6b4> │ │ │ │ + ldr r7, [pc, #56] @ 475358 <__cxa_atexit@plt+0x45ec48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #212, 12 @ 0xd400000 │ │ │ │ + cmneq lr, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - teqeq fp, #15073280 @ 0xe60000 │ │ │ │ + teqeq fp, #3112960 @ 0x2f8000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmneq lr, #204, 6 @ 0x30000003 │ │ │ │ - cmneq lr, #96, 12 @ 0x6000000 │ │ │ │ - cmpeq fp, #60, 2 │ │ │ │ + cmneq lr, #164, 6 @ 0x90000002 │ │ │ │ + cmneq lr, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq fp, #20, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 4753a0 <__cxa_atexit@plt+0x45ec90> │ │ │ │ + ldr r3, [pc, #88] @ 4753c8 <__cxa_atexit@plt+0x45ecb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475398 <__cxa_atexit@plt+0x45ec88> │ │ │ │ - ldr r3, [pc, #60] @ 4753a4 <__cxa_atexit@plt+0x45ec94> │ │ │ │ + beq 4753c0 <__cxa_atexit@plt+0x45ecb0> │ │ │ │ + ldr r3, [pc, #60] @ 4753cc <__cxa_atexit@plt+0x45ecbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #56] @ 4753a8 <__cxa_atexit@plt+0x45ec98> │ │ │ │ + ldr sl, [pc, #56] @ 4753d0 <__cxa_atexit@plt+0x45ecc0> │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, #24 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #36] @ 4753ac <__cxa_atexit@plt+0x45ec9c> │ │ │ │ + ldr r3, [pc, #36] @ 4753d4 <__cxa_atexit@plt+0x45ecc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r9, r7 │ │ │ │ - b 5b2d9c <__cxa_atexit@plt+0x59c68c> │ │ │ │ + b 5b2dc4 <__cxa_atexit@plt+0x59c6b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq fp, #3276800 @ 0x320000 │ │ │ │ - cmneq lr, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq fp, #192 @ 0xc0 │ │ │ │ + teqeq fp, #163840 @ 0x28000 │ │ │ │ + cmneq lr, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq fp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4753f4 <__cxa_atexit@plt+0x45ece4> │ │ │ │ + ldr r3, [pc, #48] @ 47541c <__cxa_atexit@plt+0x45ed0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #44] @ 4753f8 <__cxa_atexit@plt+0x45ece8> │ │ │ │ + ldr sl, [pc, #44] @ 475420 <__cxa_atexit@plt+0x45ed10> │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, #24 │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #24] @ 4753fc <__cxa_atexit@plt+0x45ecec> │ │ │ │ + ldr r3, [pc, #24] @ 475424 <__cxa_atexit@plt+0x45ed14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r9, r7 │ │ │ │ - b 5b2d9c <__cxa_atexit@plt+0x59c68c> │ │ │ │ + b 5b2dc4 <__cxa_atexit@plt+0x59c6b4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq fp, #56098816 @ 0x3580000 │ │ │ │ - cmneq lr, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq fp, #96 @ 0x60 │ │ │ │ + teqeq fp, #11403264 @ 0xae0000 │ │ │ │ + cmneq lr, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq fp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 475428 <__cxa_atexit@plt+0x45ed18> │ │ │ │ + ldr r3, [pc, #20] @ 475450 <__cxa_atexit@plt+0x45ed40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 498ef0 <__cxa_atexit@plt+0x4827e0> │ │ │ │ + b 498f18 <__cxa_atexit@plt+0x482808> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #40 @ 0x28 │ │ │ │ + cmpeq fp, #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 475480 <__cxa_atexit@plt+0x45ed70> │ │ │ │ + ldr r3, [pc, #64] @ 4754a8 <__cxa_atexit@plt+0x45ed98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #60] @ 475484 <__cxa_atexit@plt+0x45ed74> │ │ │ │ + ldr sl, [pc, #60] @ 4754ac <__cxa_atexit@plt+0x45ed9c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r2, #8 │ │ │ │ - ldr r1, [pc, #44] @ 475488 <__cxa_atexit@plt+0x45ed78> │ │ │ │ + ldr r1, [pc, #44] @ 4754b0 <__cxa_atexit@plt+0x45eda0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #24] @ 47548c <__cxa_atexit@plt+0x45ed7c> │ │ │ │ + ldr r3, [pc, #24] @ 4754b4 <__cxa_atexit@plt+0x45eda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 5b217c <__cxa_atexit@plt+0x59ba6c> │ │ │ │ + b 5b21a4 <__cxa_atexit@plt+0x59ba94> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq fp, #30146560 @ 0x1cc0000 │ │ │ │ - cmneq lr, #16, 10 @ 0x4000000 │ │ │ │ - cmneq lr, #36, 4 @ 0x40000002 │ │ │ │ + teqeq fp, #4915200 @ 0x4b0000 │ │ │ │ + cmneq lr, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq lr, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4754c4 <__cxa_atexit@plt+0x45edb4> │ │ │ │ - ldr r2, [pc, #28] @ 4754d0 <__cxa_atexit@plt+0x45edc0> │ │ │ │ + bcc 4754ec <__cxa_atexit@plt+0x45eddc> │ │ │ │ + ldr r2, [pc, #28] @ 4754f8 <__cxa_atexit@plt+0x45ede8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #132, 8 @ 0x84000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 475514 <__cxa_atexit@plt+0x45ee04> │ │ │ │ - ldr r3, [pc, #48] @ 475524 <__cxa_atexit@plt+0x45ee14> │ │ │ │ + bhi 47553c <__cxa_atexit@plt+0x45ee2c> │ │ │ │ + ldr r3, [pc, #48] @ 47554c <__cxa_atexit@plt+0x45ee3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #36] @ 475528 <__cxa_atexit@plt+0x45ee18> │ │ │ │ + ldr r3, [pc, #36] @ 475550 <__cxa_atexit@plt+0x45ee40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #16] @ 47552c <__cxa_atexit@plt+0x45ee1c> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #16] @ 475554 <__cxa_atexit@plt+0x45ee44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq fp, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq fp, #128, 30 @ 0x200 │ │ │ │ + cmneq lr, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq fp, #132, 30 @ 0x210 │ │ │ │ + cmpeq fp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 4755c4 <__cxa_atexit@plt+0x45eeb4> │ │ │ │ + ldr r3, [pc, #128] @ 4755ec <__cxa_atexit@plt+0x45eedc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 47559c <__cxa_atexit@plt+0x45ee8c> │ │ │ │ + beq 4755c4 <__cxa_atexit@plt+0x45eeb4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4755a4 <__cxa_atexit@plt+0x45ee94> │ │ │ │ - ldr r3, [pc, #104] @ 4755c8 <__cxa_atexit@plt+0x45eeb8> │ │ │ │ + bne 4755cc <__cxa_atexit@plt+0x45eebc> │ │ │ │ + ldr r3, [pc, #104] @ 4755f0 <__cxa_atexit@plt+0x45eee0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47559c <__cxa_atexit@plt+0x45ee8c> │ │ │ │ + beq 4755c4 <__cxa_atexit@plt+0x45eeb4> │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ cmp r7, #772 @ 0x304 │ │ │ │ - bne 4755b0 <__cxa_atexit@plt+0x45eea0> │ │ │ │ - ldr r3, [pc, #72] @ 4755cc <__cxa_atexit@plt+0x45eebc> │ │ │ │ + bne 4755d8 <__cxa_atexit@plt+0x45eec8> │ │ │ │ + ldr r3, [pc, #72] @ 4755f4 <__cxa_atexit@plt+0x45eee4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #68] @ 4755d0 <__cxa_atexit@plt+0x45eec0> │ │ │ │ + ldr r7, [pc, #68] @ 4755f8 <__cxa_atexit@plt+0x45eee8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #60] @ 4755d4 <__cxa_atexit@plt+0x45eec4> │ │ │ │ + ldr r0, [pc, #60] @ 4755fc <__cxa_atexit@plt+0x45eeec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - ldr r7, [pc, #32] @ 4755d8 <__cxa_atexit@plt+0x45eec8> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + ldr r7, [pc, #32] @ 475600 <__cxa_atexit@plt+0x45eef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq fp, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq fp, #176, 28 @ 0xb00 │ │ │ │ - cmneq lr, #160, 6 @ 0x80000002 │ │ │ │ - cmpeq fp, #212, 28 @ 0xd40 │ │ │ │ + cmpeq fp, #148, 28 @ 0x940 │ │ │ │ + cmpeq fp, #136, 28 @ 0x880 │ │ │ │ + cmneq lr, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq fp, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 475638 <__cxa_atexit@plt+0x45ef28> │ │ │ │ - ldr r3, [pc, #100] @ 475660 <__cxa_atexit@plt+0x45ef50> │ │ │ │ + bne 475660 <__cxa_atexit@plt+0x45ef50> │ │ │ │ + ldr r3, [pc, #100] @ 475688 <__cxa_atexit@plt+0x45ef78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475644 <__cxa_atexit@plt+0x45ef34> │ │ │ │ + beq 47566c <__cxa_atexit@plt+0x45ef5c> │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ cmp r7, #772 @ 0x304 │ │ │ │ - bne 47564c <__cxa_atexit@plt+0x45ef3c> │ │ │ │ - ldr r3, [pc, #68] @ 475664 <__cxa_atexit@plt+0x45ef54> │ │ │ │ + bne 475674 <__cxa_atexit@plt+0x45ef64> │ │ │ │ + ldr r3, [pc, #68] @ 47568c <__cxa_atexit@plt+0x45ef7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #64] @ 475668 <__cxa_atexit@plt+0x45ef58> │ │ │ │ + ldr r7, [pc, #64] @ 475690 <__cxa_atexit@plt+0x45ef80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #56] @ 47566c <__cxa_atexit@plt+0x45ef5c> │ │ │ │ + ldr r0, [pc, #56] @ 475694 <__cxa_atexit@plt+0x45ef84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 475670 <__cxa_atexit@plt+0x45ef60> │ │ │ │ + ldr r7, [pc, #28] @ 475698 <__cxa_atexit@plt+0x45ef88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq fp, #32, 28 @ 0x200 │ │ │ │ + cmpeq fp, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq fp, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #220, 4 @ 0xc000000d │ │ │ │ cmpeq fp, #20, 28 @ 0x140 │ │ │ │ - cmneq lr, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq fp, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ cmp r7, #772 @ 0x304 │ │ │ │ - bne 4756ac <__cxa_atexit@plt+0x45ef9c> │ │ │ │ - ldr r3, [pc, #48] @ 4756c4 <__cxa_atexit@plt+0x45efb4> │ │ │ │ + bne 4756d4 <__cxa_atexit@plt+0x45efc4> │ │ │ │ + ldr r3, [pc, #48] @ 4756ec <__cxa_atexit@plt+0x45efdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #44] @ 4756c8 <__cxa_atexit@plt+0x45efb8> │ │ │ │ + ldr r7, [pc, #44] @ 4756f0 <__cxa_atexit@plt+0x45efe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #36] @ 4756cc <__cxa_atexit@plt+0x45efbc> │ │ │ │ + ldr r0, [pc, #36] @ 4756f4 <__cxa_atexit@plt+0x45efe4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4756c0 <__cxa_atexit@plt+0x45efb0> │ │ │ │ + ldr r7, [pc, #12] @ 4756e8 <__cxa_atexit@plt+0x45efd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmneq lr, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq fp, #160, 26 @ 0x2800 │ │ │ │ - cmpeq fp, #208, 26 @ 0x3400 │ │ │ │ + cmpeq fp, #132, 26 @ 0x2100 │ │ │ │ + cmpeq fp, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq fp, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 475700 <__cxa_atexit@plt+0x45eff0> │ │ │ │ + ldr r3, [pc, #28] @ 475728 <__cxa_atexit@plt+0x45f018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 475704 <__cxa_atexit@plt+0x45eff4> │ │ │ │ + ldr r3, [pc, #12] @ 47572c <__cxa_atexit@plt+0x45f01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, #236, 8 @ 0xec000000 │ │ │ │ - cmpeq fp, #136, 26 @ 0x2200 │ │ │ │ + cmneq lr, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq fp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 475734 <__cxa_atexit@plt+0x45f024> │ │ │ │ + ldr r3, [pc, #24] @ 47575c <__cxa_atexit@plt+0x45f04c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47572c <__cxa_atexit@plt+0x45f01c> │ │ │ │ - b 475744 <__cxa_atexit@plt+0x45f034> │ │ │ │ + beq 475754 <__cxa_atexit@plt+0x45f044> │ │ │ │ + b 47576c <__cxa_atexit@plt+0x45f05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #88, 26 @ 0x1600 │ │ │ │ + cmpeq fp, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4757b0 <__cxa_atexit@plt+0x45f0a0> │ │ │ │ - ldr r2, [pc, #120] @ 4757d0 <__cxa_atexit@plt+0x45f0c0> │ │ │ │ + bne 4757d8 <__cxa_atexit@plt+0x45f0c8> │ │ │ │ + ldr r2, [pc, #120] @ 4757f8 <__cxa_atexit@plt+0x45f0e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4757bc <__cxa_atexit@plt+0x45f0ac> │ │ │ │ - ldr r2, [pc, #100] @ 4757d4 <__cxa_atexit@plt+0x45f0c4> │ │ │ │ + beq 4757e4 <__cxa_atexit@plt+0x45f0d4> │ │ │ │ + ldr r2, [pc, #100] @ 4757fc <__cxa_atexit@plt+0x45f0ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4757c8 <__cxa_atexit@plt+0x45f0b8> │ │ │ │ - ldr r3, [pc, #76] @ 4757d8 <__cxa_atexit@plt+0x45f0c8> │ │ │ │ + beq 4757f0 <__cxa_atexit@plt+0x45f0e0> │ │ │ │ + ldr r3, [pc, #76] @ 475800 <__cxa_atexit@plt+0x45f0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 4757dc <__cxa_atexit@plt+0x45f0cc> │ │ │ │ + ldr r2, [pc, #72] @ 475804 <__cxa_atexit@plt+0x45f0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 486ecc <__cxa_atexit@plt+0x4707bc> │ │ │ │ + b 486ef4 <__cxa_atexit@plt+0x4707e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmpeq fp, #196, 24 @ 0xc400 │ │ │ │ - cmpeq fp, #176, 24 @ 0xb000 │ │ │ │ + cmpeq fp, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq fp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 475840 <__cxa_atexit@plt+0x45f130> │ │ │ │ + ldr r2, [pc, #72] @ 475868 <__cxa_atexit@plt+0x45f158> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475838 <__cxa_atexit@plt+0x45f128> │ │ │ │ - ldr r3, [pc, #48] @ 475844 <__cxa_atexit@plt+0x45f134> │ │ │ │ + beq 475860 <__cxa_atexit@plt+0x45f150> │ │ │ │ + ldr r3, [pc, #48] @ 47586c <__cxa_atexit@plt+0x45f15c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 475848 <__cxa_atexit@plt+0x45f138> │ │ │ │ + ldr r2, [pc, #44] @ 475870 <__cxa_atexit@plt+0x45f160> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 486ecc <__cxa_atexit@plt+0x4707bc> │ │ │ │ + b 486ef4 <__cxa_atexit@plt+0x4707e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq fp, #68, 24 @ 0x4400 │ │ │ │ + cmpeq fp, #20, 24 @ 0x1400 │ │ │ │ + cmpeq fp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 475884 <__cxa_atexit@plt+0x45f174> │ │ │ │ + ldr r3, [pc, #36] @ 4758ac <__cxa_atexit@plt+0x45f19c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 475888 <__cxa_atexit@plt+0x45f178> │ │ │ │ + ldr r2, [pc, #32] @ 4758b0 <__cxa_atexit@plt+0x45f1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 486ecc <__cxa_atexit@plt+0x4707bc> │ │ │ │ + b 486ef4 <__cxa_atexit@plt+0x4707e4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq fp, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq fp, #200, 22 @ 0x32000 │ │ │ │ + cmpeq fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4758b8 <__cxa_atexit@plt+0x45f1a8> │ │ │ │ + ldr r3, [pc, #24] @ 4758e0 <__cxa_atexit@plt+0x45f1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4758b0 <__cxa_atexit@plt+0x45f1a0> │ │ │ │ - b 4758c8 <__cxa_atexit@plt+0x45f1b8> │ │ │ │ + beq 4758d8 <__cxa_atexit@plt+0x45f1c8> │ │ │ │ + b 4758f0 <__cxa_atexit@plt+0x45f1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #196, 22 @ 0x31000 │ │ │ │ + cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47592c <__cxa_atexit@plt+0x45f21c> │ │ │ │ - ldr r3, [pc, #116] @ 475950 <__cxa_atexit@plt+0x45f240> │ │ │ │ + bne 475954 <__cxa_atexit@plt+0x45f244> │ │ │ │ + ldr r3, [pc, #116] @ 475978 <__cxa_atexit@plt+0x45f268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475938 <__cxa_atexit@plt+0x45f228> │ │ │ │ + beq 475960 <__cxa_atexit@plt+0x45f250> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 475940 <__cxa_atexit@plt+0x45f230> │ │ │ │ + bcc 475968 <__cxa_atexit@plt+0x45f258> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr lr, [pc, #76] @ 475954 <__cxa_atexit@plt+0x45f244> │ │ │ │ + ldr lr, [pc, #76] @ 47597c <__cxa_atexit@plt+0x45f26c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - cmpeq fp, #24, 22 @ 0x6000 │ │ │ │ + cmpeq fp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4759a4 <__cxa_atexit@plt+0x45f294> │ │ │ │ + bcc 4759cc <__cxa_atexit@plt+0x45f2bc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr lr, [pc, #44] @ 4759b0 <__cxa_atexit@plt+0x45f2a0> │ │ │ │ + ldr lr, [pc, #44] @ 4759d8 <__cxa_atexit@plt+0x45f2c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ - cmpeq fp, #8, 22 @ 0x2000 │ │ │ │ + cmpeq fp, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 475a40 <__cxa_atexit@plt+0x45f330> │ │ │ │ - ldr r3, [pc, #144] @ 475a68 <__cxa_atexit@plt+0x45f358> │ │ │ │ + bhi 475a68 <__cxa_atexit@plt+0x45f358> │ │ │ │ + ldr r3, [pc, #144] @ 475a90 <__cxa_atexit@plt+0x45f380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 475a30 <__cxa_atexit@plt+0x45f320> │ │ │ │ + beq 475a58 <__cxa_atexit@plt+0x45f348> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr sl, [r8, #39] @ 0x27 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 475a50 <__cxa_atexit@plt+0x45f340> │ │ │ │ - ldr r7, [pc, #108] @ 475a74 <__cxa_atexit@plt+0x45f364> │ │ │ │ + bhi 475a78 <__cxa_atexit@plt+0x45f368> │ │ │ │ + ldr r7, [pc, #108] @ 475a9c <__cxa_atexit@plt+0x45f38c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - ldr r7, [pc, #88] @ 475a78 <__cxa_atexit@plt+0x45f368> │ │ │ │ + ldr r7, [pc, #88] @ 475aa0 <__cxa_atexit@plt+0x45f390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 475a70 <__cxa_atexit@plt+0x45f360> │ │ │ │ + ldr r7, [pc, #40] @ 475a98 <__cxa_atexit@plt+0x45f388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 475a6c <__cxa_atexit@plt+0x45f35c> │ │ │ │ + ldr r7, [pc, #20] @ 475a94 <__cxa_atexit@plt+0x45f384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, #112, 20 @ 0x70000 │ │ │ │ - cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ + cmpeq fp, #72, 20 @ 0x48000 │ │ │ │ + cmpeq fp, #104, 20 @ 0x68000 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - cmneq lr, #192, 2 @ 0x30 │ │ │ │ - cmpeq fp, #68, 20 @ 0x44000 │ │ │ │ + cmneq lr, #152, 2 @ 0x26 │ │ │ │ + cmpeq fp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr sl, [r7, #39] @ 0x27 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 475acc <__cxa_atexit@plt+0x45f3bc> │ │ │ │ - ldr r2, [pc, #56] @ 475ae4 <__cxa_atexit@plt+0x45f3d4> │ │ │ │ + bhi 475af4 <__cxa_atexit@plt+0x45f3e4> │ │ │ │ + ldr r2, [pc, #56] @ 475b0c <__cxa_atexit@plt+0x45f3fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r3, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #40] @ 475ae8 <__cxa_atexit@plt+0x45f3d8> │ │ │ │ + ldr r2, [pc, #40] @ 475b10 <__cxa_atexit@plt+0x45f400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #24] @ 475aec <__cxa_atexit@plt+0x45f3dc> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #24] @ 475b14 <__cxa_atexit@plt+0x45f404> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - cmneq lr, #32, 2 │ │ │ │ - cmpeq fp, #244, 18 @ 0x3d0000 │ │ │ │ - cmpeq fp, #220, 18 @ 0x370000 │ │ │ │ + cmneq lr, #248 @ 0xf8 │ │ │ │ + cmpeq fp, #204, 18 @ 0x330000 │ │ │ │ + cmpeq fp, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 4759c4 <__cxa_atexit@plt+0x45f2b4> │ │ │ │ + b 4759ec <__cxa_atexit@plt+0x45f2dc> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 475b3c <__cxa_atexit@plt+0x45f42c> │ │ │ │ - ldr r2, [pc, #40] @ 475b4c <__cxa_atexit@plt+0x45f43c> │ │ │ │ + bhi 475b64 <__cxa_atexit@plt+0x45f454> │ │ │ │ + ldr r2, [pc, #40] @ 475b74 <__cxa_atexit@plt+0x45f464> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #32] @ 475b50 <__cxa_atexit@plt+0x45f440> │ │ │ │ + ldr r5, [pc, #32] @ 475b78 <__cxa_atexit@plt+0x45f468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #16] @ 475b54 <__cxa_atexit@plt+0x45f444> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #16] @ 475b7c <__cxa_atexit@plt+0x45f46c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #176 @ 0xb0 │ │ │ │ - cmpeq fp, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq fp, #136, 18 @ 0x220000 │ │ │ │ + cmneq lr, #136 @ 0x88 │ │ │ │ + cmpeq fp, #144, 18 @ 0x240000 │ │ │ │ + cmpeq fp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 475bf4 <__cxa_atexit@plt+0x45f4e4> │ │ │ │ + ldr r3, [pc, #136] @ 475c1c <__cxa_atexit@plt+0x45f50c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 475bcc <__cxa_atexit@plt+0x45f4bc> │ │ │ │ + beq 475bf4 <__cxa_atexit@plt+0x45f4e4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 475bd4 <__cxa_atexit@plt+0x45f4c4> │ │ │ │ - ldr r3, [pc, #112] @ 475bf8 <__cxa_atexit@plt+0x45f4e8> │ │ │ │ + bne 475bfc <__cxa_atexit@plt+0x45f4ec> │ │ │ │ + ldr r3, [pc, #112] @ 475c20 <__cxa_atexit@plt+0x45f510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475bcc <__cxa_atexit@plt+0x45f4bc> │ │ │ │ + beq 475bf4 <__cxa_atexit@plt+0x45f4e4> │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ mov r2, #3 │ │ │ │ orr r2, r2, #768 @ 0x300 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 475be0 <__cxa_atexit@plt+0x45f4d0> │ │ │ │ - ldr r3, [pc, #72] @ 475bfc <__cxa_atexit@plt+0x45f4ec> │ │ │ │ + bne 475c08 <__cxa_atexit@plt+0x45f4f8> │ │ │ │ + ldr r3, [pc, #72] @ 475c24 <__cxa_atexit@plt+0x45f514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 475c00 <__cxa_atexit@plt+0x45f4f0> │ │ │ │ + ldr r3, [pc, #60] @ 475c28 <__cxa_atexit@plt+0x45f518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - ldr r7, [pc, #28] @ 475c04 <__cxa_atexit@plt+0x45f4f4> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + ldr r7, [pc, #28] @ 475c2c <__cxa_atexit@plt+0x45f51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmneq lr, #36 @ 0x24 │ │ │ │ - cmneq lr, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq fp, #216, 16 @ 0xd80000 │ │ │ │ + cmneq lr, #252, 30 @ 0x3f0 │ │ │ │ + cmneq lr, #72, 26 @ 0x1200 │ │ │ │ + cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 475c6c <__cxa_atexit@plt+0x45f55c> │ │ │ │ - ldr r3, [pc, #108] @ 475c94 <__cxa_atexit@plt+0x45f584> │ │ │ │ + bne 475c94 <__cxa_atexit@plt+0x45f584> │ │ │ │ + ldr r3, [pc, #108] @ 475cbc <__cxa_atexit@plt+0x45f5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 475c78 <__cxa_atexit@plt+0x45f568> │ │ │ │ + beq 475ca0 <__cxa_atexit@plt+0x45f590> │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ mov r2, #3 │ │ │ │ orr r2, r2, #768 @ 0x300 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 475c80 <__cxa_atexit@plt+0x45f570> │ │ │ │ - ldr r3, [pc, #68] @ 475c98 <__cxa_atexit@plt+0x45f588> │ │ │ │ + bne 475ca8 <__cxa_atexit@plt+0x45f598> │ │ │ │ + ldr r3, [pc, #68] @ 475cc0 <__cxa_atexit@plt+0x45f5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ 475c9c <__cxa_atexit@plt+0x45f58c> │ │ │ │ + ldr r3, [pc, #56] @ 475cc4 <__cxa_atexit@plt+0x45f5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 475ca0 <__cxa_atexit@plt+0x45f590> │ │ │ │ + ldr r7, [pc, #24] @ 475cc8 <__cxa_atexit@plt+0x45f5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq lr, #132, 30 @ 0x210 │ │ │ │ - cmneq lr, #208, 24 @ 0xd000 │ │ │ │ - cmpeq fp, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq lr, #92, 30 @ 0x170 │ │ │ │ + cmneq lr, #168, 24 @ 0xa800 │ │ │ │ + cmpeq fp, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ mov r2, #3 │ │ │ │ orr r2, r2, #768 @ 0x300 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 475ce4 <__cxa_atexit@plt+0x45f5d4> │ │ │ │ - ldr r3, [pc, #48] @ 475cfc <__cxa_atexit@plt+0x45f5ec> │ │ │ │ + bne 475d0c <__cxa_atexit@plt+0x45f5fc> │ │ │ │ + ldr r3, [pc, #48] @ 475d24 <__cxa_atexit@plt+0x45f614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 475d00 <__cxa_atexit@plt+0x45f5f0> │ │ │ │ + ldr r3, [pc, #36] @ 475d28 <__cxa_atexit@plt+0x45f618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #12] @ 475cf8 <__cxa_atexit@plt+0x45f5e8> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #12] @ 475d20 <__cxa_atexit@plt+0x45f610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #108, 24 @ 0x6c00 │ │ │ │ + cmneq lr, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, #12, 30 @ 0x30 │ │ │ │ - cmpeq fp, #208, 4 │ │ │ │ + cmneq lr, #228, 28 @ 0xe40 │ │ │ │ + cmpeq fp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 475d78 <__cxa_atexit@plt+0x45f668> │ │ │ │ + ldr r3, [pc, #96] @ 475da0 <__cxa_atexit@plt+0x45f690> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 475d50 <__cxa_atexit@plt+0x45f640> │ │ │ │ + beq 475d78 <__cxa_atexit@plt+0x45f668> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 475d58 <__cxa_atexit@plt+0x45f648> │ │ │ │ - ldr r3, [pc, #72] @ 475d7c <__cxa_atexit@plt+0x45f66c> │ │ │ │ + bne 475d80 <__cxa_atexit@plt+0x45f670> │ │ │ │ + ldr r3, [pc, #72] @ 475da4 <__cxa_atexit@plt+0x45f694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 475d70 <__cxa_atexit@plt+0x45f660> │ │ │ │ + beq 475d98 <__cxa_atexit@plt+0x45f688> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 475d64 <__cxa_atexit@plt+0x45f654> │ │ │ │ + bne 475d8c <__cxa_atexit@plt+0x45f67c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - ldr r7, [pc, #20] @ 475d80 <__cxa_atexit@plt+0x45f670> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + ldr r7, [pc, #20] @ 475da8 <__cxa_atexit@plt+0x45f698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq lr, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq fp, #80, 4 │ │ │ │ + cmneq lr, #196, 22 @ 0x31000 │ │ │ │ + cmpeq fp, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 475dc8 <__cxa_atexit@plt+0x45f6b8> │ │ │ │ - ldr r3, [pc, #68] @ 475de8 <__cxa_atexit@plt+0x45f6d8> │ │ │ │ + bne 475df0 <__cxa_atexit@plt+0x45f6e0> │ │ │ │ + ldr r3, [pc, #68] @ 475e10 <__cxa_atexit@plt+0x45f700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 475de0 <__cxa_atexit@plt+0x45f6d0> │ │ │ │ + beq 475e08 <__cxa_atexit@plt+0x45f6f8> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 475dd4 <__cxa_atexit@plt+0x45f6c4> │ │ │ │ + bne 475dfc <__cxa_atexit@plt+0x45f6ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 47ee50 <__cxa_atexit@plt+0x468740> │ │ │ │ - ldr r7, [pc, #16] @ 475dec <__cxa_atexit@plt+0x45f6dc> │ │ │ │ + b 47ee78 <__cxa_atexit@plt+0x468768> │ │ │ │ + ldr r7, [pc, #16] @ 475e14 <__cxa_atexit@plt+0x45f704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, #124, 22 @ 0x1f000 │ │ │ │ + cmneq lr, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 475e14 <__cxa_atexit@plt+0x45f704> │ │ │ │ + ldr r3, [pc, #20] @ 475e3c <__cxa_atexit@plt+0x45f72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #88, 22 @ 0x16000 │ │ │ │ - cmpeq fp, #216, 12 @ 0xd800000 │ │ │ │ + cmneq lr, #48, 22 @ 0xc000 │ │ │ │ + cmpeq fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 475e94 <__cxa_atexit@plt+0x45f784> │ │ │ │ - ldr r3, [pc, #124] @ 475eb8 <__cxa_atexit@plt+0x45f7a8> │ │ │ │ + bhi 475ebc <__cxa_atexit@plt+0x45f7ac> │ │ │ │ + ldr r3, [pc, #124] @ 475ee0 <__cxa_atexit@plt+0x45f7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 475e84 <__cxa_atexit@plt+0x45f774> │ │ │ │ + beq 475eac <__cxa_atexit@plt+0x45f79c> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 475ea4 <__cxa_atexit@plt+0x45f794> │ │ │ │ - ldr r5, [pc, #100] @ 475ec4 <__cxa_atexit@plt+0x45f7b4> │ │ │ │ + bhi 475ecc <__cxa_atexit@plt+0x45f7bc> │ │ │ │ + ldr r5, [pc, #100] @ 475eec <__cxa_atexit@plt+0x45f7dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r7] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r7, [pc, #88] @ 475ec8 <__cxa_atexit@plt+0x45f7b8> │ │ │ │ + ldr r7, [pc, #88] @ 475ef0 <__cxa_atexit@plt+0x45f7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 475ec0 <__cxa_atexit@plt+0x45f7b0> │ │ │ │ + ldr r7, [pc, #36] @ 475ee8 <__cxa_atexit@plt+0x45f7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 475ebc <__cxa_atexit@plt+0x45f7ac> │ │ │ │ + ldr r7, [pc, #16] @ 475ee4 <__cxa_atexit@plt+0x45f7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq fp, #80, 12 @ 0x5000000 │ │ │ │ - cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - cmneq lr, #112, 26 @ 0x1c00 │ │ │ │ cmpeq fp, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq fp, #72, 12 @ 0x4800000 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + cmneq lr, #72, 26 @ 0x1200 │ │ │ │ + cmpeq fp, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 475f08 <__cxa_atexit@plt+0x45f7f8> │ │ │ │ - ldr r2, [pc, #44] @ 475f1c <__cxa_atexit@plt+0x45f80c> │ │ │ │ + bhi 475f30 <__cxa_atexit@plt+0x45f820> │ │ │ │ + ldr r2, [pc, #44] @ 475f44 <__cxa_atexit@plt+0x45f834> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #36] @ 475f20 <__cxa_atexit@plt+0x45f810> │ │ │ │ + ldr r5, [pc, #36] @ 475f48 <__cxa_atexit@plt+0x45f838> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ - ldr r7, [pc, #20] @ 475f24 <__cxa_atexit@plt+0x45f814> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ + ldr r7, [pc, #20] @ 475f4c <__cxa_atexit@plt+0x45f83c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - cmneq lr, #228, 24 @ 0xe400 │ │ │ │ - cmpeq fp, #236, 10 @ 0x3b000000 │ │ │ │ - cmpeq fp, #216, 10 @ 0x36000000 │ │ │ │ + cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq fp, #196, 10 @ 0x31000000 │ │ │ │ + cmpeq fp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 475fa4 <__cxa_atexit@plt+0x45f894> │ │ │ │ - ldr r3, [pc, #124] @ 475fc8 <__cxa_atexit@plt+0x45f8b8> │ │ │ │ + bhi 475fcc <__cxa_atexit@plt+0x45f8bc> │ │ │ │ + ldr r3, [pc, #124] @ 475ff0 <__cxa_atexit@plt+0x45f8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 475f94 <__cxa_atexit@plt+0x45f884> │ │ │ │ + beq 475fbc <__cxa_atexit@plt+0x45f8ac> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 475fb4 <__cxa_atexit@plt+0x45f8a4> │ │ │ │ - ldr r5, [pc, #100] @ 475fd4 <__cxa_atexit@plt+0x45f8c4> │ │ │ │ + bhi 475fdc <__cxa_atexit@plt+0x45f8cc> │ │ │ │ + ldr r5, [pc, #100] @ 475ffc <__cxa_atexit@plt+0x45f8ec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r7] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r7, [pc, #88] @ 475fd8 <__cxa_atexit@plt+0x45f8c8> │ │ │ │ + ldr r7, [pc, #88] @ 476000 <__cxa_atexit@plt+0x45f8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ + b 482b70 <__cxa_atexit@plt+0x46c460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 475fd0 <__cxa_atexit@plt+0x45f8c0> │ │ │ │ + ldr r7, [pc, #36] @ 475ff8 <__cxa_atexit@plt+0x45f8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 475fcc <__cxa_atexit@plt+0x45f8bc> │ │ │ │ + ldr r7, [pc, #16] @ 475ff4 <__cxa_atexit@plt+0x45f8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq fp, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq fp, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq fp, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - cmneq lr, #96, 24 @ 0x6000 │ │ │ │ + cmneq lr, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 476034 <__cxa_atexit@plt+0x45f924> │ │ │ │ + bcc 47605c <__cxa_atexit@plt+0x45f94c> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr lr, [pc, #60] @ 47604c <__cxa_atexit@plt+0x45f93c> │ │ │ │ + ldr lr, [pc, #60] @ 476074 <__cxa_atexit@plt+0x45f964> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str lr, [r7, #4] │ │ │ │ add lr, r7, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 476050 <__cxa_atexit@plt+0x45f940> │ │ │ │ + ldr r7, [pc, #20] @ 476078 <__cxa_atexit@plt+0x45f968> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #220, 22 @ 0x37000 │ │ │ │ - cmpeq fp, #224, 8 @ 0xe0000000 │ │ │ │ - teqeq fp, #180, 22 @ 0x2d000 │ │ │ │ + cmneq lr, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq fp, #184, 8 @ 0xb8000000 │ │ │ │ + teqeq fp, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 47608c <__cxa_atexit@plt+0x45f97c> │ │ │ │ + b 4760b4 <__cxa_atexit@plt+0x45f9a4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 476110 <__cxa_atexit@plt+0x45fa00> │ │ │ │ - ldr r7, [pc, #128] @ 476124 <__cxa_atexit@plt+0x45fa14> │ │ │ │ + bhi 476138 <__cxa_atexit@plt+0x45fa28> │ │ │ │ + ldr r7, [pc, #128] @ 47614c <__cxa_atexit@plt+0x45fa3c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4760f0 <__cxa_atexit@plt+0x45f9e0> │ │ │ │ - ldr r2, [pc, #112] @ 476128 <__cxa_atexit@plt+0x45fa18> │ │ │ │ + beq 476118 <__cxa_atexit@plt+0x45fa08> │ │ │ │ + ldr r2, [pc, #112] @ 476150 <__cxa_atexit@plt+0x45fa40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4760fc <__cxa_atexit@plt+0x45f9ec> │ │ │ │ - ldr r1, [pc, #88] @ 47612c <__cxa_atexit@plt+0x45fa1c> │ │ │ │ + beq 476124 <__cxa_atexit@plt+0x45fa14> │ │ │ │ + ldr r1, [pc, #88] @ 476154 <__cxa_atexit@plt+0x45fa44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r7, [r3] │ │ │ │ tst r2, #3 │ │ │ │ - beq 476104 <__cxa_atexit@plt+0x45f9f4> │ │ │ │ + beq 47612c <__cxa_atexit@plt+0x45fa1c> │ │ │ │ mov r7, r2 │ │ │ │ - b 4761dc <__cxa_atexit@plt+0x45facc> │ │ │ │ + b 476204 <__cxa_atexit@plt+0x45faf4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 476130 <__cxa_atexit@plt+0x45fa20> │ │ │ │ + ldr r7, [pc, #24] @ 476158 <__cxa_atexit@plt+0x45fa48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq fp, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq fp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 476194 <__cxa_atexit@plt+0x45fa84> │ │ │ │ + ldr r2, [pc, #76] @ 4761bc <__cxa_atexit@plt+0x45faac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476180 <__cxa_atexit@plt+0x45fa70> │ │ │ │ - ldr r2, [pc, #52] @ 476198 <__cxa_atexit@plt+0x45fa88> │ │ │ │ + beq 4761a8 <__cxa_atexit@plt+0x45fa98> │ │ │ │ + ldr r2, [pc, #52] @ 4761c0 <__cxa_atexit@plt+0x45fab0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 476188 <__cxa_atexit@plt+0x45fa78> │ │ │ │ + beq 4761b0 <__cxa_atexit@plt+0x45faa0> │ │ │ │ mov r7, r3 │ │ │ │ - b 4761dc <__cxa_atexit@plt+0x45facc> │ │ │ │ + b 476204 <__cxa_atexit@plt+0x45faf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4761d0 <__cxa_atexit@plt+0x45fac0> │ │ │ │ + ldr r2, [pc, #32] @ 4761f8 <__cxa_atexit@plt+0x45fae8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4761c8 <__cxa_atexit@plt+0x45fab8> │ │ │ │ - b 4761dc <__cxa_atexit@plt+0x45facc> │ │ │ │ + beq 4761f0 <__cxa_atexit@plt+0x45fae0> │ │ │ │ + b 476204 <__cxa_atexit@plt+0x45faf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 476248 <__cxa_atexit@plt+0x45fb38> │ │ │ │ + ldr r2, [pc, #96] @ 476270 <__cxa_atexit@plt+0x45fb60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476240 <__cxa_atexit@plt+0x45fb30> │ │ │ │ - ldr r3, [pc, #72] @ 47624c <__cxa_atexit@plt+0x45fb3c> │ │ │ │ + beq 476268 <__cxa_atexit@plt+0x45fb58> │ │ │ │ + ldr r3, [pc, #72] @ 476274 <__cxa_atexit@plt+0x45fb64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476240 <__cxa_atexit@plt+0x45fb30> │ │ │ │ - ldr r3, [pc, #44] @ 476250 <__cxa_atexit@plt+0x45fb40> │ │ │ │ + beq 476268 <__cxa_atexit@plt+0x45fb58> │ │ │ │ + ldr r3, [pc, #44] @ 476278 <__cxa_atexit@plt+0x45fb68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476240 <__cxa_atexit@plt+0x45fb30> │ │ │ │ - b 4762f0 <__cxa_atexit@plt+0x45fbe0> │ │ │ │ + beq 476268 <__cxa_atexit@plt+0x45fb58> │ │ │ │ + b 476318 <__cxa_atexit@plt+0x45fc08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 4762a8 <__cxa_atexit@plt+0x45fb98> │ │ │ │ + ldr r3, [pc, #68] @ 4762d0 <__cxa_atexit@plt+0x45fbc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4762a0 <__cxa_atexit@plt+0x45fb90> │ │ │ │ - ldr r3, [pc, #40] @ 4762ac <__cxa_atexit@plt+0x45fb9c> │ │ │ │ + beq 4762c8 <__cxa_atexit@plt+0x45fbb8> │ │ │ │ + ldr r3, [pc, #40] @ 4762d4 <__cxa_atexit@plt+0x45fbc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4762a0 <__cxa_atexit@plt+0x45fb90> │ │ │ │ - b 4762f0 <__cxa_atexit@plt+0x45fbe0> │ │ │ │ + beq 4762c8 <__cxa_atexit@plt+0x45fbb8> │ │ │ │ + b 476318 <__cxa_atexit@plt+0x45fc08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4762e4 <__cxa_atexit@plt+0x45fbd4> │ │ │ │ + ldr r3, [pc, #36] @ 47630c <__cxa_atexit@plt+0x45fbfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4762dc <__cxa_atexit@plt+0x45fbcc> │ │ │ │ - b 4762f0 <__cxa_atexit@plt+0x45fbe0> │ │ │ │ + beq 476304 <__cxa_atexit@plt+0x45fbf4> │ │ │ │ + b 476318 <__cxa_atexit@plt+0x45fc08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 47635c <__cxa_atexit@plt+0x45fc4c> │ │ │ │ + ldr r3, [pc, #100] @ 476384 <__cxa_atexit@plt+0x45fc74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476354 <__cxa_atexit@plt+0x45fc44> │ │ │ │ - ldr r3, [pc, #72] @ 476360 <__cxa_atexit@plt+0x45fc50> │ │ │ │ + beq 47637c <__cxa_atexit@plt+0x45fc6c> │ │ │ │ + ldr r3, [pc, #72] @ 476388 <__cxa_atexit@plt+0x45fc78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 476354 <__cxa_atexit@plt+0x45fc44> │ │ │ │ - ldr r3, [pc, #44] @ 476364 <__cxa_atexit@plt+0x45fc54> │ │ │ │ + beq 47637c <__cxa_atexit@plt+0x45fc6c> │ │ │ │ + ldr r3, [pc, #44] @ 47638c <__cxa_atexit@plt+0x45fc7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476354 <__cxa_atexit@plt+0x45fc44> │ │ │ │ - b 476404 <__cxa_atexit@plt+0x45fcf4> │ │ │ │ + beq 47637c <__cxa_atexit@plt+0x45fc6c> │ │ │ │ + b 47642c <__cxa_atexit@plt+0x45fd1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 4763bc <__cxa_atexit@plt+0x45fcac> │ │ │ │ + ldr r3, [pc, #68] @ 4763e4 <__cxa_atexit@plt+0x45fcd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4763b4 <__cxa_atexit@plt+0x45fca4> │ │ │ │ - ldr r3, [pc, #40] @ 4763c0 <__cxa_atexit@plt+0x45fcb0> │ │ │ │ + beq 4763dc <__cxa_atexit@plt+0x45fccc> │ │ │ │ + ldr r3, [pc, #40] @ 4763e8 <__cxa_atexit@plt+0x45fcd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4763b4 <__cxa_atexit@plt+0x45fca4> │ │ │ │ - b 476404 <__cxa_atexit@plt+0x45fcf4> │ │ │ │ + beq 4763dc <__cxa_atexit@plt+0x45fccc> │ │ │ │ + b 47642c <__cxa_atexit@plt+0x45fd1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4763f8 <__cxa_atexit@plt+0x45fce8> │ │ │ │ + ldr r3, [pc, #36] @ 476420 <__cxa_atexit@plt+0x45fd10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4763f0 <__cxa_atexit@plt+0x45fce0> │ │ │ │ - b 476404 <__cxa_atexit@plt+0x45fcf4> │ │ │ │ + beq 476418 <__cxa_atexit@plt+0x45fd08> │ │ │ │ + b 47642c <__cxa_atexit@plt+0x45fd1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 47648c <__cxa_atexit@plt+0x45fd7c> │ │ │ │ + ldr r3, [pc, #128] @ 4764b4 <__cxa_atexit@plt+0x45fda4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476478 <__cxa_atexit@plt+0x45fd68> │ │ │ │ - ldr r3, [pc, #100] @ 476490 <__cxa_atexit@plt+0x45fd80> │ │ │ │ + beq 4764a0 <__cxa_atexit@plt+0x45fd90> │ │ │ │ + ldr r3, [pc, #100] @ 4764b8 <__cxa_atexit@plt+0x45fda8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 476478 <__cxa_atexit@plt+0x45fd68> │ │ │ │ - ldr r2, [pc, #72] @ 476494 <__cxa_atexit@plt+0x45fd84> │ │ │ │ + beq 4764a0 <__cxa_atexit@plt+0x45fd90> │ │ │ │ + ldr r2, [pc, #72] @ 4764bc <__cxa_atexit@plt+0x45fdac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ tst r3, #3 │ │ │ │ - beq 476480 <__cxa_atexit@plt+0x45fd70> │ │ │ │ - ldr r7, [pc, #48] @ 476498 <__cxa_atexit@plt+0x45fd88> │ │ │ │ + beq 4764a8 <__cxa_atexit@plt+0x45fd98> │ │ │ │ + ldr r7, [pc, #48] @ 4764c0 <__cxa_atexit@plt+0x45fdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 47650c <__cxa_atexit@plt+0x45fdfc> │ │ │ │ + ldr r3, [pc, #96] @ 476534 <__cxa_atexit@plt+0x45fe24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 4764f8 <__cxa_atexit@plt+0x45fde8> │ │ │ │ - ldr r2, [pc, #68] @ 476510 <__cxa_atexit@plt+0x45fe00> │ │ │ │ + beq 476520 <__cxa_atexit@plt+0x45fe10> │ │ │ │ + ldr r2, [pc, #68] @ 476538 <__cxa_atexit@plt+0x45fe28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ tst r3, #3 │ │ │ │ - beq 476500 <__cxa_atexit@plt+0x45fdf0> │ │ │ │ - ldr r7, [pc, #44] @ 476514 <__cxa_atexit@plt+0x45fe04> │ │ │ │ + beq 476528 <__cxa_atexit@plt+0x45fe18> │ │ │ │ + ldr r7, [pc, #44] @ 47653c <__cxa_atexit@plt+0x45fe2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 476564 <__cxa_atexit@plt+0x45fe54> │ │ │ │ + ldr r2, [pc, #56] @ 47658c <__cxa_atexit@plt+0x45fe7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 47655c <__cxa_atexit@plt+0x45fe4c> │ │ │ │ - ldr r3, [pc, #32] @ 476568 <__cxa_atexit@plt+0x45fe58> │ │ │ │ + beq 476584 <__cxa_atexit@plt+0x45fe74> │ │ │ │ + ldr r3, [pc, #32] @ 476590 <__cxa_atexit@plt+0x45fe80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476590 <__cxa_atexit@plt+0x45fe80> │ │ │ │ + ldr r3, [pc, #20] @ 4765b8 <__cxa_atexit@plt+0x45fea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 4765e8 <__cxa_atexit@plt+0x45fed8> │ │ │ │ + ldr r2, [pc, #64] @ 476610 <__cxa_atexit@plt+0x45ff00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4765e0 <__cxa_atexit@plt+0x45fed0> │ │ │ │ - ldr r3, [pc, #40] @ 4765ec <__cxa_atexit@plt+0x45fedc> │ │ │ │ + beq 476608 <__cxa_atexit@plt+0x45fef8> │ │ │ │ + ldr r3, [pc, #40] @ 476614 <__cxa_atexit@plt+0x45ff04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq 4765e0 <__cxa_atexit@plt+0x45fed0> │ │ │ │ - b 476630 <__cxa_atexit@plt+0x45ff20> │ │ │ │ + beq 476608 <__cxa_atexit@plt+0x45fef8> │ │ │ │ + b 476658 <__cxa_atexit@plt+0x45ff48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 476624 <__cxa_atexit@plt+0x45ff14> │ │ │ │ + ldr r3, [pc, #36] @ 47664c <__cxa_atexit@plt+0x45ff3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq 47661c <__cxa_atexit@plt+0x45ff0c> │ │ │ │ - b 476630 <__cxa_atexit@plt+0x45ff20> │ │ │ │ + beq 476644 <__cxa_atexit@plt+0x45ff34> │ │ │ │ + b 476658 <__cxa_atexit@plt+0x45ff48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 47669c <__cxa_atexit@plt+0x45ff8c> │ │ │ │ + ldr r3, [pc, #100] @ 4766c4 <__cxa_atexit@plt+0x45ffb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #64] @ 0x40 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476694 <__cxa_atexit@plt+0x45ff84> │ │ │ │ - ldr r3, [pc, #72] @ 4766a0 <__cxa_atexit@plt+0x45ff90> │ │ │ │ + beq 4766bc <__cxa_atexit@plt+0x45ffac> │ │ │ │ + ldr r3, [pc, #72] @ 4766c8 <__cxa_atexit@plt+0x45ffb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476694 <__cxa_atexit@plt+0x45ff84> │ │ │ │ - ldr r3, [pc, #44] @ 4766a4 <__cxa_atexit@plt+0x45ff94> │ │ │ │ + beq 4766bc <__cxa_atexit@plt+0x45ffac> │ │ │ │ + ldr r3, [pc, #44] @ 4766cc <__cxa_atexit@plt+0x45ffbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476694 <__cxa_atexit@plt+0x45ff84> │ │ │ │ - b 476744 <__cxa_atexit@plt+0x460034> │ │ │ │ + beq 4766bc <__cxa_atexit@plt+0x45ffac> │ │ │ │ + b 47676c <__cxa_atexit@plt+0x46005c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 4766fc <__cxa_atexit@plt+0x45ffec> │ │ │ │ + ldr r3, [pc, #68] @ 476724 <__cxa_atexit@plt+0x460014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4766f4 <__cxa_atexit@plt+0x45ffe4> │ │ │ │ - ldr r3, [pc, #40] @ 476700 <__cxa_atexit@plt+0x45fff0> │ │ │ │ + beq 47671c <__cxa_atexit@plt+0x46000c> │ │ │ │ + ldr r3, [pc, #40] @ 476728 <__cxa_atexit@plt+0x460018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4766f4 <__cxa_atexit@plt+0x45ffe4> │ │ │ │ - b 476744 <__cxa_atexit@plt+0x460034> │ │ │ │ + beq 47671c <__cxa_atexit@plt+0x46000c> │ │ │ │ + b 47676c <__cxa_atexit@plt+0x46005c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 476738 <__cxa_atexit@plt+0x460028> │ │ │ │ + ldr r3, [pc, #36] @ 476760 <__cxa_atexit@plt+0x460050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476730 <__cxa_atexit@plt+0x460020> │ │ │ │ - b 476744 <__cxa_atexit@plt+0x460034> │ │ │ │ + beq 476758 <__cxa_atexit@plt+0x460048> │ │ │ │ + b 47676c <__cxa_atexit@plt+0x46005c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 4767b4 <__cxa_atexit@plt+0x4600a4> │ │ │ │ + ldr r3, [pc, #104] @ 4767dc <__cxa_atexit@plt+0x4600cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #76] @ 0x4c │ │ │ │ tst r7, #3 │ │ │ │ - beq 4767a0 <__cxa_atexit@plt+0x460090> │ │ │ │ - ldr r2, [pc, #76] @ 4767b8 <__cxa_atexit@plt+0x4600a8> │ │ │ │ + beq 4767c8 <__cxa_atexit@plt+0x4600b8> │ │ │ │ + ldr r2, [pc, #76] @ 4767e0 <__cxa_atexit@plt+0x4600d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ tst r3, #3 │ │ │ │ - beq 4767a8 <__cxa_atexit@plt+0x460098> │ │ │ │ - ldr r2, [pc, #52] @ 4767bc <__cxa_atexit@plt+0x4600ac> │ │ │ │ + beq 4767d0 <__cxa_atexit@plt+0x4600c0> │ │ │ │ + ldr r2, [pc, #52] @ 4767e4 <__cxa_atexit@plt+0x4600d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4767a0 <__cxa_atexit@plt+0x460090> │ │ │ │ - b 476868 <__cxa_atexit@plt+0x460158> │ │ │ │ + beq 4767c8 <__cxa_atexit@plt+0x4600b8> │ │ │ │ + b 476890 <__cxa_atexit@plt+0x460180> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 476820 <__cxa_atexit@plt+0x460110> │ │ │ │ + ldr r2, [pc, #76] @ 476848 <__cxa_atexit@plt+0x460138> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ tst r7, #3 │ │ │ │ - beq 47680c <__cxa_atexit@plt+0x4600fc> │ │ │ │ - ldr r2, [pc, #52] @ 476824 <__cxa_atexit@plt+0x460114> │ │ │ │ + beq 476834 <__cxa_atexit@plt+0x460124> │ │ │ │ + ldr r2, [pc, #52] @ 47684c <__cxa_atexit@plt+0x46013c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ tst r3, #3 │ │ │ │ - beq 476814 <__cxa_atexit@plt+0x460104> │ │ │ │ + beq 47683c <__cxa_atexit@plt+0x46012c> │ │ │ │ mov r7, r3 │ │ │ │ - b 476868 <__cxa_atexit@plt+0x460158> │ │ │ │ + b 476890 <__cxa_atexit@plt+0x460180> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 47685c <__cxa_atexit@plt+0x46014c> │ │ │ │ + ldr r2, [pc, #32] @ 476884 <__cxa_atexit@plt+0x460174> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476854 <__cxa_atexit@plt+0x460144> │ │ │ │ - b 476868 <__cxa_atexit@plt+0x460158> │ │ │ │ + beq 47687c <__cxa_atexit@plt+0x46016c> │ │ │ │ + b 476890 <__cxa_atexit@plt+0x460180> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 4768d4 <__cxa_atexit@plt+0x4601c4> │ │ │ │ + ldr r2, [pc, #96] @ 4768fc <__cxa_atexit@plt+0x4601ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #88] @ 0x58 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4768cc <__cxa_atexit@plt+0x4601bc> │ │ │ │ - ldr r3, [pc, #72] @ 4768d8 <__cxa_atexit@plt+0x4601c8> │ │ │ │ + beq 4768f4 <__cxa_atexit@plt+0x4601e4> │ │ │ │ + ldr r3, [pc, #72] @ 476900 <__cxa_atexit@plt+0x4601f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ tst r7, #3 │ │ │ │ - beq 4768cc <__cxa_atexit@plt+0x4601bc> │ │ │ │ - ldr r3, [pc, #44] @ 4768dc <__cxa_atexit@plt+0x4601cc> │ │ │ │ + beq 4768f4 <__cxa_atexit@plt+0x4601e4> │ │ │ │ + ldr r3, [pc, #44] @ 476904 <__cxa_atexit@plt+0x4601f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4768cc <__cxa_atexit@plt+0x4601bc> │ │ │ │ - b 47697c <__cxa_atexit@plt+0x46026c> │ │ │ │ + beq 4768f4 <__cxa_atexit@plt+0x4601e4> │ │ │ │ + b 4769a4 <__cxa_atexit@plt+0x460294> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 476934 <__cxa_atexit@plt+0x460224> │ │ │ │ + ldr r3, [pc, #68] @ 47695c <__cxa_atexit@plt+0x46024c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ tst r7, #3 │ │ │ │ - beq 47692c <__cxa_atexit@plt+0x46021c> │ │ │ │ - ldr r3, [pc, #40] @ 476938 <__cxa_atexit@plt+0x460228> │ │ │ │ + beq 476954 <__cxa_atexit@plt+0x460244> │ │ │ │ + ldr r3, [pc, #40] @ 476960 <__cxa_atexit@plt+0x460250> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ tst r7, #3 │ │ │ │ - beq 47692c <__cxa_atexit@plt+0x46021c> │ │ │ │ - b 47697c <__cxa_atexit@plt+0x46026c> │ │ │ │ + beq 476954 <__cxa_atexit@plt+0x460244> │ │ │ │ + b 4769a4 <__cxa_atexit@plt+0x460294> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 476970 <__cxa_atexit@plt+0x460260> │ │ │ │ + ldr r3, [pc, #36] @ 476998 <__cxa_atexit@plt+0x460288> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ tst r7, #3 │ │ │ │ - beq 476968 <__cxa_atexit@plt+0x460258> │ │ │ │ - b 47697c <__cxa_atexit@plt+0x46026c> │ │ │ │ + beq 476990 <__cxa_atexit@plt+0x460280> │ │ │ │ + b 4769a4 <__cxa_atexit@plt+0x460294> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476a6c <__cxa_atexit@plt+0x46035c> │ │ │ │ + bcc 476a94 <__cxa_atexit@plt+0x460384> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add ip, r5, #12 │ │ │ │ ldm ip, {r2, r8, r9, sl, ip} │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -1147054,15 +1147064,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #132] @ 476a78 <__cxa_atexit@plt+0x460368> │ │ │ │ + ldr r0, [pc, #132] @ 476aa0 <__cxa_atexit@plt+0x460390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r2, r8, r9, sl, ip} │ │ │ │ add lr, r5, #68 @ 0x44 │ │ │ │ ldm lr, {r0, r1, r2, r8, r9, sl, ip, lr} │ │ │ │ ldr r7, [sp, #28] │ │ │ │ @@ -1147088,675 +1147098,675 @@ │ │ │ │ str r7, [r3, #104] @ 0x68 │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #184, 2 @ 0x2e │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #144, 2 @ 0x24 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 476aac <__cxa_atexit@plt+0x46039c> │ │ │ │ - ldr r3, [pc, #32] @ 476abc <__cxa_atexit@plt+0x4603ac> │ │ │ │ + bhi 476ad4 <__cxa_atexit@plt+0x4603c4> │ │ │ │ + ldr r3, [pc, #32] @ 476ae4 <__cxa_atexit@plt+0x4603d4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 476ac0 <__cxa_atexit@plt+0x4603b0> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 476ae8 <__cxa_atexit@plt+0x4603d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #112, 20 @ 0x70000 │ │ │ │ + cmpeq fp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476ae8 <__cxa_atexit@plt+0x4603d8> │ │ │ │ + ldr r3, [pc, #20] @ 476b10 <__cxa_atexit@plt+0x460400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476b10 <__cxa_atexit@plt+0x460400> │ │ │ │ + ldr r3, [pc, #20] @ 476b38 <__cxa_atexit@plt+0x460428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476b38 <__cxa_atexit@plt+0x460428> │ │ │ │ + ldr r3, [pc, #20] @ 476b60 <__cxa_atexit@plt+0x460450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476b60 <__cxa_atexit@plt+0x460450> │ │ │ │ + ldr r3, [pc, #20] @ 476b88 <__cxa_atexit@plt+0x460478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476bb8 <__cxa_atexit@plt+0x4604a8> │ │ │ │ + bcc 476be0 <__cxa_atexit@plt+0x4604d0> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ 476bc4 <__cxa_atexit@plt+0x4604b4> │ │ │ │ + ldr lr, [pc, #56] @ 476bec <__cxa_atexit@plt+0x4604dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r8} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #100 @ 0x64 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #60 @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 476bf8 <__cxa_atexit@plt+0x4604e8> │ │ │ │ - ldr r3, [pc, #32] @ 476c08 <__cxa_atexit@plt+0x4604f8> │ │ │ │ + bhi 476c20 <__cxa_atexit@plt+0x460510> │ │ │ │ + ldr r3, [pc, #32] @ 476c30 <__cxa_atexit@plt+0x460520> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 476c0c <__cxa_atexit@plt+0x4604fc> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 476c34 <__cxa_atexit@plt+0x460524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq fp, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476c34 <__cxa_atexit@plt+0x460524> │ │ │ │ + ldr r3, [pc, #20] @ 476c5c <__cxa_atexit@plt+0x46054c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476c78 <__cxa_atexit@plt+0x460568> │ │ │ │ + bcc 476ca0 <__cxa_atexit@plt+0x460590> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 476c84 <__cxa_atexit@plt+0x460574> │ │ │ │ + ldr r2, [pc, #36] @ 476cac <__cxa_atexit@plt+0x46059c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #148, 30 @ 0x250 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 476cb8 <__cxa_atexit@plt+0x4605a8> │ │ │ │ - ldr r3, [pc, #32] @ 476cc8 <__cxa_atexit@plt+0x4605b8> │ │ │ │ + bhi 476ce0 <__cxa_atexit@plt+0x4605d0> │ │ │ │ + ldr r3, [pc, #32] @ 476cf0 <__cxa_atexit@plt+0x4605e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 476ccc <__cxa_atexit@plt+0x4605bc> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 476cf4 <__cxa_atexit@plt+0x4605e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq fp, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476cf4 <__cxa_atexit@plt+0x4605e4> │ │ │ │ + ldr r3, [pc, #20] @ 476d1c <__cxa_atexit@plt+0x46060c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476d1c <__cxa_atexit@plt+0x46060c> │ │ │ │ + ldr r3, [pc, #20] @ 476d44 <__cxa_atexit@plt+0x460634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476d44 <__cxa_atexit@plt+0x460634> │ │ │ │ + ldr r3, [pc, #20] @ 476d6c <__cxa_atexit@plt+0x46065c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476d98 <__cxa_atexit@plt+0x460688> │ │ │ │ + bcc 476dc0 <__cxa_atexit@plt+0x4606b0> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 476da4 <__cxa_atexit@plt+0x460694> │ │ │ │ + ldr lr, [pc, #52] @ 476dcc <__cxa_atexit@plt+0x4606bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #104, 28 @ 0x680 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #64, 28 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 476e00 <__cxa_atexit@plt+0x4606f0> │ │ │ │ - ldr r7, [pc, #72] @ 476e10 <__cxa_atexit@plt+0x460700> │ │ │ │ + bhi 476e28 <__cxa_atexit@plt+0x460718> │ │ │ │ + ldr r7, [pc, #72] @ 476e38 <__cxa_atexit@plt+0x460728> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 476df0 <__cxa_atexit@plt+0x4606e0> │ │ │ │ - ldr r7, [pc, #56] @ 476e14 <__cxa_atexit@plt+0x460704> │ │ │ │ + beq 476e18 <__cxa_atexit@plt+0x460708> │ │ │ │ + ldr r7, [pc, #56] @ 476e3c <__cxa_atexit@plt+0x46072c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 476e18 <__cxa_atexit@plt+0x460708> │ │ │ │ + ldr r7, [pc, #16] @ 476e40 <__cxa_atexit@plt+0x460730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq fp, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq fp, #0, 14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476e40 <__cxa_atexit@plt+0x460730> │ │ │ │ + ldr r3, [pc, #20] @ 476e68 <__cxa_atexit@plt+0x460758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476e84 <__cxa_atexit@plt+0x460774> │ │ │ │ + bcc 476eac <__cxa_atexit@plt+0x46079c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 476e90 <__cxa_atexit@plt+0x460780> │ │ │ │ + ldr r2, [pc, #36] @ 476eb8 <__cxa_atexit@plt+0x4607a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #140, 26 @ 0x2300 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 476eec <__cxa_atexit@plt+0x4607dc> │ │ │ │ - ldr r7, [pc, #72] @ 476efc <__cxa_atexit@plt+0x4607ec> │ │ │ │ + bhi 476f14 <__cxa_atexit@plt+0x460804> │ │ │ │ + ldr r7, [pc, #72] @ 476f24 <__cxa_atexit@plt+0x460814> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 476edc <__cxa_atexit@plt+0x4607cc> │ │ │ │ - ldr r7, [pc, #56] @ 476f00 <__cxa_atexit@plt+0x4607f0> │ │ │ │ + beq 476f04 <__cxa_atexit@plt+0x4607f4> │ │ │ │ + ldr r7, [pc, #56] @ 476f28 <__cxa_atexit@plt+0x460818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 476f04 <__cxa_atexit@plt+0x4607f4> │ │ │ │ + ldr r7, [pc, #16] @ 476f2c <__cxa_atexit@plt+0x46081c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq fp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 476f2c <__cxa_atexit@plt+0x46081c> │ │ │ │ + ldr r3, [pc, #20] @ 476f54 <__cxa_atexit@plt+0x460844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 476f70 <__cxa_atexit@plt+0x460860> │ │ │ │ + bcc 476f98 <__cxa_atexit@plt+0x460888> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 476f7c <__cxa_atexit@plt+0x46086c> │ │ │ │ + ldr r2, [pc, #36] @ 476fa4 <__cxa_atexit@plt+0x460894> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #164, 24 @ 0xa400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 476ff0 <__cxa_atexit@plt+0x4608e0> │ │ │ │ - ldr r3, [pc, #120] @ 477018 <__cxa_atexit@plt+0x460908> │ │ │ │ + bhi 477018 <__cxa_atexit@plt+0x460908> │ │ │ │ + ldr r3, [pc, #120] @ 477040 <__cxa_atexit@plt+0x460930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 476fe0 <__cxa_atexit@plt+0x4608d0> │ │ │ │ + beq 477008 <__cxa_atexit@plt+0x4608f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 477000 <__cxa_atexit@plt+0x4608f0> │ │ │ │ - ldr r7, [pc, #92] @ 477020 <__cxa_atexit@plt+0x460910> │ │ │ │ + bcc 477028 <__cxa_atexit@plt+0x460918> │ │ │ │ + ldr r7, [pc, #92] @ 477048 <__cxa_atexit@plt+0x460938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47701c <__cxa_atexit@plt+0x46090c> │ │ │ │ + ldr r7, [pc, #36] @ 477044 <__cxa_atexit@plt+0x460934> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #64, 10 @ 0x10000000 │ │ │ │ - cmneq lr, #192, 22 @ 0x30000 │ │ │ │ + cmpeq fp, #24, 10 @ 0x6000000 │ │ │ │ + cmneq lr, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47705c <__cxa_atexit@plt+0x46094c> │ │ │ │ - ldr r2, [pc, #32] @ 477068 <__cxa_atexit@plt+0x460958> │ │ │ │ + bcc 477084 <__cxa_atexit@plt+0x460974> │ │ │ │ + ldr r2, [pc, #32] @ 477090 <__cxa_atexit@plt+0x460980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #60, 22 @ 0xf000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4770dc <__cxa_atexit@plt+0x4609cc> │ │ │ │ - ldr r3, [pc, #120] @ 477104 <__cxa_atexit@plt+0x4609f4> │ │ │ │ + bhi 477104 <__cxa_atexit@plt+0x4609f4> │ │ │ │ + ldr r3, [pc, #120] @ 47712c <__cxa_atexit@plt+0x460a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4770cc <__cxa_atexit@plt+0x4609bc> │ │ │ │ + beq 4770f4 <__cxa_atexit@plt+0x4609e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4770ec <__cxa_atexit@plt+0x4609dc> │ │ │ │ - ldr r7, [pc, #92] @ 47710c <__cxa_atexit@plt+0x4609fc> │ │ │ │ + bcc 477114 <__cxa_atexit@plt+0x460a04> │ │ │ │ + ldr r7, [pc, #92] @ 477134 <__cxa_atexit@plt+0x460a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 477108 <__cxa_atexit@plt+0x4609f8> │ │ │ │ + ldr r7, [pc, #36] @ 477130 <__cxa_atexit@plt+0x460a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #88, 8 @ 0x58000000 │ │ │ │ - cmneq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq fp, #48, 8 @ 0x30000000 │ │ │ │ + cmneq lr, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477148 <__cxa_atexit@plt+0x460a38> │ │ │ │ - ldr r2, [pc, #32] @ 477154 <__cxa_atexit@plt+0x460a44> │ │ │ │ + bcc 477170 <__cxa_atexit@plt+0x460a60> │ │ │ │ + ldr r2, [pc, #32] @ 47717c <__cxa_atexit@plt+0x460a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #84, 20 @ 0x54000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #44, 20 @ 0x2c000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 477178 <__cxa_atexit@plt+0x460a68> │ │ │ │ + b 4771a0 <__cxa_atexit@plt+0x460a90> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 477200 <__cxa_atexit@plt+0x460af0> │ │ │ │ - ldr r7, [pc, #128] @ 477214 <__cxa_atexit@plt+0x460b04> │ │ │ │ + bhi 477228 <__cxa_atexit@plt+0x460b18> │ │ │ │ + ldr r7, [pc, #128] @ 47723c <__cxa_atexit@plt+0x460b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4771e0 <__cxa_atexit@plt+0x460ad0> │ │ │ │ - ldr r2, [pc, #112] @ 477218 <__cxa_atexit@plt+0x460b08> │ │ │ │ + beq 477208 <__cxa_atexit@plt+0x460af8> │ │ │ │ + ldr r2, [pc, #112] @ 477240 <__cxa_atexit@plt+0x460b30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4771ec <__cxa_atexit@plt+0x460adc> │ │ │ │ - ldr r1, [pc, #88] @ 47721c <__cxa_atexit@plt+0x460b0c> │ │ │ │ + beq 477214 <__cxa_atexit@plt+0x460b04> │ │ │ │ + ldr r1, [pc, #88] @ 477244 <__cxa_atexit@plt+0x460b34> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 4771f4 <__cxa_atexit@plt+0x460ae4> │ │ │ │ + beq 47721c <__cxa_atexit@plt+0x460b0c> │ │ │ │ mov r7, r2 │ │ │ │ - b 4772c8 <__cxa_atexit@plt+0x460bb8> │ │ │ │ + b 4772f0 <__cxa_atexit@plt+0x460be0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 477220 <__cxa_atexit@plt+0x460b10> │ │ │ │ + ldr r7, [pc, #24] @ 477248 <__cxa_atexit@plt+0x460b38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmpeq fp, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq fp, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 477280 <__cxa_atexit@plt+0x460b70> │ │ │ │ + ldr r2, [pc, #72] @ 4772a8 <__cxa_atexit@plt+0x460b98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47726c <__cxa_atexit@plt+0x460b5c> │ │ │ │ - ldr r2, [pc, #52] @ 477284 <__cxa_atexit@plt+0x460b74> │ │ │ │ + beq 477294 <__cxa_atexit@plt+0x460b84> │ │ │ │ + ldr r2, [pc, #52] @ 4772ac <__cxa_atexit@plt+0x460b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 477274 <__cxa_atexit@plt+0x460b64> │ │ │ │ + beq 47729c <__cxa_atexit@plt+0x460b8c> │ │ │ │ mov r7, r3 │ │ │ │ - b 4772c8 <__cxa_atexit@plt+0x460bb8> │ │ │ │ + b 4772f0 <__cxa_atexit@plt+0x460be0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4772bc <__cxa_atexit@plt+0x460bac> │ │ │ │ + ldr r2, [pc, #32] @ 4772e4 <__cxa_atexit@plt+0x460bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4772b4 <__cxa_atexit@plt+0x460ba4> │ │ │ │ - b 4772c8 <__cxa_atexit@plt+0x460bb8> │ │ │ │ + beq 4772dc <__cxa_atexit@plt+0x460bcc> │ │ │ │ + b 4772f0 <__cxa_atexit@plt+0x460be0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 477350 <__cxa_atexit@plt+0x460c40> │ │ │ │ + ldr r2, [pc, #124] @ 477378 <__cxa_atexit@plt+0x460c68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47733c <__cxa_atexit@plt+0x460c2c> │ │ │ │ - ldr r2, [pc, #100] @ 477354 <__cxa_atexit@plt+0x460c44> │ │ │ │ + beq 477364 <__cxa_atexit@plt+0x460c54> │ │ │ │ + ldr r2, [pc, #100] @ 47737c <__cxa_atexit@plt+0x460c6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 477344 <__cxa_atexit@plt+0x460c34> │ │ │ │ - ldr r2, [pc, #76] @ 477358 <__cxa_atexit@plt+0x460c48> │ │ │ │ + beq 47736c <__cxa_atexit@plt+0x460c5c> │ │ │ │ + ldr r2, [pc, #76] @ 477380 <__cxa_atexit@plt+0x460c70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47733c <__cxa_atexit@plt+0x460c2c> │ │ │ │ - ldr r3, [pc, #52] @ 47735c <__cxa_atexit@plt+0x460c4c> │ │ │ │ + beq 477364 <__cxa_atexit@plt+0x460c54> │ │ │ │ + ldr r3, [pc, #52] @ 477384 <__cxa_atexit@plt+0x460c74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 4773d0 <__cxa_atexit@plt+0x460cc0> │ │ │ │ + ldr r2, [pc, #92] @ 4773f8 <__cxa_atexit@plt+0x460ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4773bc <__cxa_atexit@plt+0x460cac> │ │ │ │ - ldr r2, [pc, #68] @ 4773d4 <__cxa_atexit@plt+0x460cc4> │ │ │ │ + beq 4773e4 <__cxa_atexit@plt+0x460cd4> │ │ │ │ + ldr r2, [pc, #68] @ 4773fc <__cxa_atexit@plt+0x460cec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4773c4 <__cxa_atexit@plt+0x460cb4> │ │ │ │ - ldr r7, [pc, #44] @ 4773d8 <__cxa_atexit@plt+0x460cc8> │ │ │ │ + beq 4773ec <__cxa_atexit@plt+0x460cdc> │ │ │ │ + ldr r7, [pc, #44] @ 477400 <__cxa_atexit@plt+0x460cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 477428 <__cxa_atexit@plt+0x460d18> │ │ │ │ + ldr r2, [pc, #56] @ 477450 <__cxa_atexit@plt+0x460d40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477420 <__cxa_atexit@plt+0x460d10> │ │ │ │ - ldr r3, [pc, #32] @ 47742c <__cxa_atexit@plt+0x460d1c> │ │ │ │ + beq 477448 <__cxa_atexit@plt+0x460d38> │ │ │ │ + ldr r3, [pc, #32] @ 477454 <__cxa_atexit@plt+0x460d44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 477454 <__cxa_atexit@plt+0x460d44> │ │ │ │ + ldr r3, [pc, #20] @ 47747c <__cxa_atexit@plt+0x460d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #128] @ 4774ec <__cxa_atexit@plt+0x460ddc> │ │ │ │ + ldr r2, [pc, #128] @ 477514 <__cxa_atexit@plt+0x460e04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4774c8 <__cxa_atexit@plt+0x460db8> │ │ │ │ - ldr r2, [pc, #104] @ 4774f0 <__cxa_atexit@plt+0x460de0> │ │ │ │ + beq 4774f0 <__cxa_atexit@plt+0x460de0> │ │ │ │ + ldr r2, [pc, #104] @ 477518 <__cxa_atexit@plt+0x460e08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ strd r0, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 4774d0 <__cxa_atexit@plt+0x460dc0> │ │ │ │ - ldr r1, [pc, #72] @ 4774f4 <__cxa_atexit@plt+0x460de4> │ │ │ │ + beq 4774f8 <__cxa_atexit@plt+0x460de8> │ │ │ │ + ldr r1, [pc, #72] @ 47751c <__cxa_atexit@plt+0x460e0c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4774e0 <__cxa_atexit@plt+0x460dd0> │ │ │ │ + beq 477508 <__cxa_atexit@plt+0x460df8> │ │ │ │ mov r5, r3 │ │ │ │ - b 4775a0 <__cxa_atexit@plt+0x460e90> │ │ │ │ + b 4775c8 <__cxa_atexit@plt+0x460eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1147764,148 +1147774,148 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #76] @ 477558 <__cxa_atexit@plt+0x460e48> │ │ │ │ + ldr r2, [pc, #76] @ 477580 <__cxa_atexit@plt+0x460e70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ strd r0, [r5, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 477544 <__cxa_atexit@plt+0x460e34> │ │ │ │ - ldr r1, [pc, #48] @ 47755c <__cxa_atexit@plt+0x460e4c> │ │ │ │ + beq 47756c <__cxa_atexit@plt+0x460e5c> │ │ │ │ + ldr r1, [pc, #48] @ 477584 <__cxa_atexit@plt+0x460e74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 477550 <__cxa_atexit@plt+0x460e40> │ │ │ │ - b 4775a0 <__cxa_atexit@plt+0x460e90> │ │ │ │ + beq 477578 <__cxa_atexit@plt+0x460e68> │ │ │ │ + b 4775c8 <__cxa_atexit@plt+0x460eb8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 477594 <__cxa_atexit@plt+0x460e84> │ │ │ │ + ldr r2, [pc, #32] @ 4775bc <__cxa_atexit@plt+0x460eac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 47758c <__cxa_atexit@plt+0x460e7c> │ │ │ │ - b 4775a0 <__cxa_atexit@plt+0x460e90> │ │ │ │ + beq 4775b4 <__cxa_atexit@plt+0x460ea4> │ │ │ │ + b 4775c8 <__cxa_atexit@plt+0x460eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 477610 <__cxa_atexit@plt+0x460f00> │ │ │ │ + ldr r2, [pc, #100] @ 477638 <__cxa_atexit@plt+0x460f28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4775fc <__cxa_atexit@plt+0x460eec> │ │ │ │ - ldr r2, [pc, #76] @ 477614 <__cxa_atexit@plt+0x460f04> │ │ │ │ + beq 477624 <__cxa_atexit@plt+0x460f14> │ │ │ │ + ldr r2, [pc, #76] @ 47763c <__cxa_atexit@plt+0x460f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ tst r3, #3 │ │ │ │ - beq 477604 <__cxa_atexit@plt+0x460ef4> │ │ │ │ - ldr r2, [pc, #52] @ 477618 <__cxa_atexit@plt+0x460f08> │ │ │ │ + beq 47762c <__cxa_atexit@plt+0x460f1c> │ │ │ │ + ldr r2, [pc, #52] @ 477640 <__cxa_atexit@plt+0x460f30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4775fc <__cxa_atexit@plt+0x460eec> │ │ │ │ - b 4776c4 <__cxa_atexit@plt+0x460fb4> │ │ │ │ + beq 477624 <__cxa_atexit@plt+0x460f14> │ │ │ │ + b 4776ec <__cxa_atexit@plt+0x460fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 47767c <__cxa_atexit@plt+0x460f6c> │ │ │ │ + ldr r2, [pc, #76] @ 4776a4 <__cxa_atexit@plt+0x460f94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq 477668 <__cxa_atexit@plt+0x460f58> │ │ │ │ - ldr r2, [pc, #52] @ 477680 <__cxa_atexit@plt+0x460f70> │ │ │ │ + beq 477690 <__cxa_atexit@plt+0x460f80> │ │ │ │ + ldr r2, [pc, #52] @ 4776a8 <__cxa_atexit@plt+0x460f98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ tst r3, #3 │ │ │ │ - beq 477670 <__cxa_atexit@plt+0x460f60> │ │ │ │ + beq 477698 <__cxa_atexit@plt+0x460f88> │ │ │ │ mov r7, r3 │ │ │ │ - b 4776c4 <__cxa_atexit@plt+0x460fb4> │ │ │ │ + b 4776ec <__cxa_atexit@plt+0x460fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4776b8 <__cxa_atexit@plt+0x460fa8> │ │ │ │ + ldr r2, [pc, #32] @ 4776e0 <__cxa_atexit@plt+0x460fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ tst r7, #3 │ │ │ │ - beq 4776b0 <__cxa_atexit@plt+0x460fa0> │ │ │ │ - b 4776c4 <__cxa_atexit@plt+0x460fb4> │ │ │ │ + beq 4776d8 <__cxa_atexit@plt+0x460fc8> │ │ │ │ + b 4776ec <__cxa_atexit@plt+0x460fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [pc, #192] @ 477790 <__cxa_atexit@plt+0x461080> │ │ │ │ + ldr r2, [pc, #192] @ 4777b8 <__cxa_atexit@plt+0x4610a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #68] @ 0x44 │ │ │ │ tst r7, #3 │ │ │ │ - beq 477778 <__cxa_atexit@plt+0x461068> │ │ │ │ + beq 4777a0 <__cxa_atexit@plt+0x461090> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 477780 <__cxa_atexit@plt+0x461070> │ │ │ │ + bcc 4777a8 <__cxa_atexit@plt+0x461098> │ │ │ │ add ip, r5, #16 │ │ │ │ ldm ip, {r0, r1, r2, r9, sl, ip} │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr fp, [r5, #52] @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr r3, [pc, #116] @ 477794 <__cxa_atexit@plt+0x461084> │ │ │ │ + ldr r3, [pc, #116] @ 4777bc <__cxa_atexit@plt+0x4610ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r0, r1, r2, r9, sl, ip, lr} │ │ │ │ ldr ip, [r5, #72]! @ 0x48 │ │ │ │ ldr sl, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r9, [r5, #-64] @ 0xffffffc0 │ │ │ │ @@ -1147926,32 +1147936,32 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ + cmneq lr, #244, 6 @ 0xd0000003 │ │ │ │ strdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477830 <__cxa_atexit@plt+0x461120> │ │ │ │ + bcc 477858 <__cxa_atexit@plt+0x461148> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add ip, r5, #20 │ │ │ │ ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ str r7, [sp] │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ - ldr fp, [pc, #100] @ 47783c <__cxa_atexit@plt+0x46112c> │ │ │ │ + ldr fp, [pc, #100] @ 477864 <__cxa_atexit@plt+0x461154> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r8, r9, sl, ip} │ │ │ │ ldr ip, [r5, #72]! @ 0x48 │ │ │ │ ldrd r8, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1147969,88 +1147979,88 @@ │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx ip │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #100, 6 @ 0x90000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4778a8 <__cxa_atexit@plt+0x461198> │ │ │ │ - ldr r7, [pc, #88] @ 4778bc <__cxa_atexit@plt+0x4611ac> │ │ │ │ + bhi 4778d0 <__cxa_atexit@plt+0x4611c0> │ │ │ │ + ldr r7, [pc, #88] @ 4778e4 <__cxa_atexit@plt+0x4611d4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 477894 <__cxa_atexit@plt+0x461184> │ │ │ │ - ldr r2, [pc, #72] @ 4778c0 <__cxa_atexit@plt+0x4611b0> │ │ │ │ + beq 4778bc <__cxa_atexit@plt+0x4611ac> │ │ │ │ + ldr r2, [pc, #72] @ 4778e8 <__cxa_atexit@plt+0x4611d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r8, #3] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ strh r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4778a0 <__cxa_atexit@plt+0x461190> │ │ │ │ - b 477908 <__cxa_atexit@plt+0x4611f8> │ │ │ │ + beq 4778c8 <__cxa_atexit@plt+0x4611b8> │ │ │ │ + b 477930 <__cxa_atexit@plt+0x461220> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4778c4 <__cxa_atexit@plt+0x4611b4> │ │ │ │ + ldr r7, [pc, #20] @ 4778ec <__cxa_atexit@plt+0x4611dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #148, 24 @ 0x9400 │ │ │ │ + cmpeq fp, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4778fc <__cxa_atexit@plt+0x4611ec> │ │ │ │ + ldr r3, [pc, #36] @ 477924 <__cxa_atexit@plt+0x461214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ strh r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4778f4 <__cxa_atexit@plt+0x4611e4> │ │ │ │ - b 477908 <__cxa_atexit@plt+0x4611f8> │ │ │ │ + beq 47791c <__cxa_atexit@plt+0x46120c> │ │ │ │ + b 477930 <__cxa_atexit@plt+0x461220> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #144] @ 4779a4 <__cxa_atexit@plt+0x461294> │ │ │ │ + ldr r3, [pc, #144] @ 4779cc <__cxa_atexit@plt+0x4612bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47797c <__cxa_atexit@plt+0x46126c> │ │ │ │ - ldr r1, [pc, #120] @ 4779a8 <__cxa_atexit@plt+0x461298> │ │ │ │ + beq 4779a4 <__cxa_atexit@plt+0x461294> │ │ │ │ + ldr r1, [pc, #120] @ 4779d0 <__cxa_atexit@plt+0x4612c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 477984 <__cxa_atexit@plt+0x461274> │ │ │ │ + beq 4779ac <__cxa_atexit@plt+0x46129c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #20 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 477990 <__cxa_atexit@plt+0x461280> │ │ │ │ + bcc 4779b8 <__cxa_atexit@plt+0x4612a8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldrh lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #72] @ 4779ac <__cxa_atexit@plt+0x46129c> │ │ │ │ + ldr r0, [pc, #72] @ 4779d4 <__cxa_atexit@plt+0x4612c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r6, #16] │ │ │ │ strh lr, [r6, #20] │ │ │ │ sub r7, r1, #15 │ │ │ │ mov r6, r1 │ │ │ │ bx ip │ │ │ │ @@ -1148059,33 +1148069,33 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmneq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq lr, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ 477a30 <__cxa_atexit@plt+0x461320> │ │ │ │ + ldr r2, [pc, #108] @ 477a58 <__cxa_atexit@plt+0x461348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477a18 <__cxa_atexit@plt+0x461308> │ │ │ │ + beq 477a40 <__cxa_atexit@plt+0x461330> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 477a20 <__cxa_atexit@plt+0x461310> │ │ │ │ - ldr lr, [pc, #68] @ 477a34 <__cxa_atexit@plt+0x461324> │ │ │ │ + bcc 477a48 <__cxa_atexit@plt+0x461338> │ │ │ │ + ldr lr, [pc, #68] @ 477a5c <__cxa_atexit@plt+0x46134c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldrh r0, [r5, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ @@ -1148094,119 +1148104,119 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #16, 4 │ │ │ │ + cmneq lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477a80 <__cxa_atexit@plt+0x461370> │ │ │ │ - ldr lr, [pc, #48] @ 477a8c <__cxa_atexit@plt+0x46137c> │ │ │ │ + bcc 477aa8 <__cxa_atexit@plt+0x461398> │ │ │ │ + ldr lr, [pc, #48] @ 477ab4 <__cxa_atexit@plt+0x4613a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldrh r0, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ strh r0, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #164, 2 @ 0x29 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #124, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 477ad4 <__cxa_atexit@plt+0x4613c4> │ │ │ │ - ldr r7, [pc, #52] @ 477ae8 <__cxa_atexit@plt+0x4613d8> │ │ │ │ + bhi 477afc <__cxa_atexit@plt+0x4613ec> │ │ │ │ + ldr r7, [pc, #52] @ 477b10 <__cxa_atexit@plt+0x461400> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 477ac8 <__cxa_atexit@plt+0x4613b8> │ │ │ │ + beq 477af0 <__cxa_atexit@plt+0x4613e0> │ │ │ │ mov r7, r8 │ │ │ │ - b 477af8 <__cxa_atexit@plt+0x4613e8> │ │ │ │ + b 477b20 <__cxa_atexit@plt+0x461410> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 477aec <__cxa_atexit@plt+0x4613dc> │ │ │ │ + ldr r7, [pc, #16] @ 477b14 <__cxa_atexit@plt+0x461404> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq fp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 477b88 <__cxa_atexit@plt+0x461478> │ │ │ │ + ldr r3, [pc, #136] @ 477bb0 <__cxa_atexit@plt+0x4614a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477b70 <__cxa_atexit@plt+0x461460> │ │ │ │ - ldr r3, [pc, #108] @ 477b8c <__cxa_atexit@plt+0x46147c> │ │ │ │ + beq 477b98 <__cxa_atexit@plt+0x461488> │ │ │ │ + ldr r3, [pc, #108] @ 477bb4 <__cxa_atexit@plt+0x4614a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477b70 <__cxa_atexit@plt+0x461460> │ │ │ │ + beq 477b98 <__cxa_atexit@plt+0x461488> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 477b78 <__cxa_atexit@plt+0x461468> │ │ │ │ + bcc 477ba0 <__cxa_atexit@plt+0x461490> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [pc, #56] @ 477b90 <__cxa_atexit@plt+0x461480> │ │ │ │ + ldr r0, [pc, #56] @ 477bb8 <__cxa_atexit@plt+0x4614a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq lr, #124 @ 0x7c │ │ │ │ + cmneq lr, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 477c10 <__cxa_atexit@plt+0x461500> │ │ │ │ + ldr r3, [pc, #108] @ 477c38 <__cxa_atexit@plt+0x461528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477bf8 <__cxa_atexit@plt+0x4614e8> │ │ │ │ + beq 477c20 <__cxa_atexit@plt+0x461510> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 477c00 <__cxa_atexit@plt+0x4614f0> │ │ │ │ - ldr lr, [pc, #64] @ 477c14 <__cxa_atexit@plt+0x461504> │ │ │ │ + bcc 477c28 <__cxa_atexit@plt+0x461518> │ │ │ │ + ldr lr, [pc, #64] @ 477c3c <__cxa_atexit@plt+0x46152c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ @@ -1148214,6532 +1148224,6532 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #0 │ │ │ │ + cmneq lr, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477c5c <__cxa_atexit@plt+0x46154c> │ │ │ │ - ldr lr, [pc, #44] @ 477c68 <__cxa_atexit@plt+0x461558> │ │ │ │ + bcc 477c84 <__cxa_atexit@plt+0x461574> │ │ │ │ + ldr lr, [pc, #44] @ 477c90 <__cxa_atexit@plt+0x461580> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #152, 30 @ 0x260 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 477d04 <__cxa_atexit@plt+0x4615f4> │ │ │ │ - ldr r7, [pc, #156] @ 477d28 <__cxa_atexit@plt+0x461618> │ │ │ │ + bhi 477d2c <__cxa_atexit@plt+0x46161c> │ │ │ │ + ldr r7, [pc, #156] @ 477d50 <__cxa_atexit@plt+0x461640> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 477ce8 <__cxa_atexit@plt+0x4615d8> │ │ │ │ - ldr r2, [pc, #140] @ 477d2c <__cxa_atexit@plt+0x46161c> │ │ │ │ + beq 477d10 <__cxa_atexit@plt+0x461600> │ │ │ │ + ldr r2, [pc, #140] @ 477d54 <__cxa_atexit@plt+0x461644> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477cf8 <__cxa_atexit@plt+0x4615e8> │ │ │ │ + beq 477d20 <__cxa_atexit@plt+0x461610> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 477d14 <__cxa_atexit@plt+0x461604> │ │ │ │ - ldr r3, [pc, #100] @ 477d34 <__cxa_atexit@plt+0x461624> │ │ │ │ + bcc 477d3c <__cxa_atexit@plt+0x46162c> │ │ │ │ + ldr r3, [pc, #100] @ 477d5c <__cxa_atexit@plt+0x46164c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 477d30 <__cxa_atexit@plt+0x461620> │ │ │ │ + ldr r7, [pc, #36] @ 477d58 <__cxa_atexit@plt+0x461648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ - cmneq lr, #52, 30 @ 0xd0 │ │ │ │ + cmpeq fp, #24, 16 @ 0x180000 │ │ │ │ + cmneq lr, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 477da8 <__cxa_atexit@plt+0x461698> │ │ │ │ + ldr r3, [pc, #96] @ 477dd0 <__cxa_atexit@plt+0x4616c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 477d90 <__cxa_atexit@plt+0x461680> │ │ │ │ + beq 477db8 <__cxa_atexit@plt+0x4616a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 477d98 <__cxa_atexit@plt+0x461688> │ │ │ │ - ldr r1, [pc, #52] @ 477dac <__cxa_atexit@plt+0x46169c> │ │ │ │ + bcc 477dc0 <__cxa_atexit@plt+0x4616b0> │ │ │ │ + ldr r1, [pc, #52] @ 477dd4 <__cxa_atexit@plt+0x4616c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #140, 28 @ 0x8c0 │ │ │ │ + cmneq lr, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477dec <__cxa_atexit@plt+0x4616dc> │ │ │ │ + bcc 477e14 <__cxa_atexit@plt+0x461704> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 477df8 <__cxa_atexit@plt+0x4616e8> │ │ │ │ + ldr r1, [pc, #28] @ 477e20 <__cxa_atexit@plt+0x461710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #40, 28 @ 0x280 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #0, 28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 477e54 <__cxa_atexit@plt+0x461744> │ │ │ │ - ldr r2, [pc, #72] @ 477e6c <__cxa_atexit@plt+0x46175c> │ │ │ │ + bcc 477e7c <__cxa_atexit@plt+0x46176c> │ │ │ │ + ldr r2, [pc, #72] @ 477e94 <__cxa_atexit@plt+0x461784> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 477e70 <__cxa_atexit@plt+0x461760> │ │ │ │ + ldr r1, [pc, #68] @ 477e98 <__cxa_atexit@plt+0x461788> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #64] @ 477e74 <__cxa_atexit@plt+0x461764> │ │ │ │ + ldr r9, [pc, #64] @ 477e9c <__cxa_atexit@plt+0x46178c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #60] @ 477e78 <__cxa_atexit@plt+0x461768> │ │ │ │ + ldr r0, [pc, #60] @ 477ea0 <__cxa_atexit@plt+0x461790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ - ldr r7, [pc, #32] @ 477e7c <__cxa_atexit@plt+0x46176c> │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ + ldr r7, [pc, #32] @ 477ea4 <__cxa_atexit@plt+0x461794> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #168, 14 @ 0x2a00000 │ │ │ │ - cmpeq fp, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq fp, #28, 14 @ 0x700000 │ │ │ │ - cmneq lr, #120, 6 @ 0xe0000001 │ │ │ │ - cmpeq fp, #132, 14 @ 0x2100000 │ │ │ │ + cmpeq fp, #128, 14 @ 0x2000000 │ │ │ │ + cmpeq fp, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq fp, #244, 12 @ 0xf400000 │ │ │ │ + cmneq lr, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r9, [pc, #4] @ 477e98 <__cxa_atexit@plt+0x461788> │ │ │ │ + ldr r9, [pc, #4] @ 477ec0 <__cxa_atexit@plt+0x4617b0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ - cmpeq fp, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq fp, #96, 14 @ 0x1800000 │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ + cmpeq fp, #148, 12 @ 0x9400000 │ │ │ │ + cmpeq fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 477f48 <__cxa_atexit@plt+0x461838> │ │ │ │ - ldr r3, [pc, #180] @ 477f74 <__cxa_atexit@plt+0x461864> │ │ │ │ + bhi 477f70 <__cxa_atexit@plt+0x461860> │ │ │ │ + ldr r3, [pc, #180] @ 477f9c <__cxa_atexit@plt+0x46188c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 477ee4 <__cxa_atexit@plt+0x4617d4> │ │ │ │ + beq 477f0c <__cxa_atexit@plt+0x4617fc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 477ef4 <__cxa_atexit@plt+0x4617e4> │ │ │ │ - ldr r9, [pc, #160] @ 477f7c <__cxa_atexit@plt+0x46186c> │ │ │ │ + bne 477f1c <__cxa_atexit@plt+0x46180c> │ │ │ │ + ldr r9, [pc, #160] @ 477fa4 <__cxa_atexit@plt+0x461894> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 477f58 <__cxa_atexit@plt+0x461848> │ │ │ │ - ldr r7, [pc, #120] @ 477f84 <__cxa_atexit@plt+0x461874> │ │ │ │ + bcc 477f80 <__cxa_atexit@plt+0x461870> │ │ │ │ + ldr r7, [pc, #120] @ 477fac <__cxa_atexit@plt+0x46189c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ 477f88 <__cxa_atexit@plt+0x461878> │ │ │ │ + ldr r3, [pc, #116] @ 477fb0 <__cxa_atexit@plt+0x4618a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #112] @ 477f8c <__cxa_atexit@plt+0x46187c> │ │ │ │ + ldr r9, [pc, #112] @ 477fb4 <__cxa_atexit@plt+0x4618a4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #108] @ 477f90 <__cxa_atexit@plt+0x461880> │ │ │ │ + ldr r1, [pc, #108] @ 477fb8 <__cxa_atexit@plt+0x4618a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ sub r3, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ - ldr r7, [pc, #48] @ 477f80 <__cxa_atexit@plt+0x461870> │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ + ldr r7, [pc, #48] @ 477fa8 <__cxa_atexit@plt+0x461898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 477f78 <__cxa_atexit@plt+0x461868> │ │ │ │ + ldr r7, [pc, #24] @ 477fa0 <__cxa_atexit@plt+0x461890> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq fp, #128, 12 @ 0x8000000 │ │ │ │ - cmpeq fp, #116, 12 @ 0x7400000 │ │ │ │ - cmpeq fp, #200, 12 @ 0xc800000 │ │ │ │ - cmpeq fp, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq fp, #148, 12 @ 0x9400000 │ │ │ │ - cmpeq fp, #52, 12 @ 0x3400000 │ │ │ │ - cmneq lr, #144, 4 │ │ │ │ + cmpeq fp, #88, 12 @ 0x5800000 │ │ │ │ + cmpeq fp, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq fp, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq fp, #152, 12 @ 0x9800000 │ │ │ │ cmpeq fp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq fp, #12, 12 @ 0xc00000 │ │ │ │ + cmneq lr, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq fp, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 477fc8 <__cxa_atexit@plt+0x4618b8> │ │ │ │ - ldr r9, [pc, #128] @ 47803c <__cxa_atexit@plt+0x46192c> │ │ │ │ + bne 477ff0 <__cxa_atexit@plt+0x4618e0> │ │ │ │ + ldr r9, [pc, #128] @ 478064 <__cxa_atexit@plt+0x461954> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 478018 <__cxa_atexit@plt+0x461908> │ │ │ │ - ldr r7, [pc, #96] @ 478040 <__cxa_atexit@plt+0x461930> │ │ │ │ + bcc 478040 <__cxa_atexit@plt+0x461930> │ │ │ │ + ldr r7, [pc, #96] @ 478068 <__cxa_atexit@plt+0x461958> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #92] @ 478044 <__cxa_atexit@plt+0x461934> │ │ │ │ + ldr r1, [pc, #92] @ 47806c <__cxa_atexit@plt+0x46195c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #88] @ 478048 <__cxa_atexit@plt+0x461938> │ │ │ │ + ldr r9, [pc, #88] @ 478070 <__cxa_atexit@plt+0x461960> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #84] @ 47804c <__cxa_atexit@plt+0x46193c> │ │ │ │ + ldr r0, [pc, #84] @ 478074 <__cxa_atexit@plt+0x461964> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ - ldr r7, [pc, #24] @ 478038 <__cxa_atexit@plt+0x461928> │ │ │ │ + b 7860a8 <__cxa_atexit@plt+0x76f998> │ │ │ │ + ldr r7, [pc, #24] @ 478060 <__cxa_atexit@plt+0x461950> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq fp, #148, 10 @ 0x25000000 │ │ │ │ - cmpeq fp, #236, 10 @ 0x3b000000 │ │ │ │ - cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ - cmneq lr, #188, 2 @ 0x2f │ │ │ │ + cmpeq fp, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq fp, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq fp, #196, 10 @ 0x31000000 │ │ │ │ + cmpeq fp, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq fp, #56, 10 @ 0xe000000 │ │ │ │ + cmneq lr, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4780d4 <__cxa_atexit@plt+0x4619c4> │ │ │ │ - ldr r2, [pc, #132] @ 4780f0 <__cxa_atexit@plt+0x4619e0> │ │ │ │ + bhi 4780fc <__cxa_atexit@plt+0x4619ec> │ │ │ │ + ldr r2, [pc, #132] @ 478118 <__cxa_atexit@plt+0x461a08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4780c8 <__cxa_atexit@plt+0x4619b8> │ │ │ │ + beq 4780f0 <__cxa_atexit@plt+0x4619e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4780dc <__cxa_atexit@plt+0x4619cc> │ │ │ │ - ldr r3, [pc, #88] @ 4780f4 <__cxa_atexit@plt+0x4619e4> │ │ │ │ + bcc 478104 <__cxa_atexit@plt+0x4619f4> │ │ │ │ + ldr r3, [pc, #88] @ 47811c <__cxa_atexit@plt+0x461a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ 4780f8 <__cxa_atexit@plt+0x4619e8> │ │ │ │ + ldr r0, [pc, #72] @ 478120 <__cxa_atexit@plt+0x461a10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq lr, #212, 16 @ 0xd40000 │ │ │ │ - cmneq lr, #104, 16 @ 0x680000 │ │ │ │ + cmneq lr, #172, 16 @ 0xac0000 │ │ │ │ + cmneq lr, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47814c <__cxa_atexit@plt+0x461a3c> │ │ │ │ - ldr r2, [pc, #56] @ 478158 <__cxa_atexit@plt+0x461a48> │ │ │ │ + bcc 478174 <__cxa_atexit@plt+0x461a64> │ │ │ │ + ldr r2, [pc, #56] @ 478180 <__cxa_atexit@plt+0x461a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 47815c <__cxa_atexit@plt+0x461a4c> │ │ │ │ + ldr r0, [pc, #40] @ 478184 <__cxa_atexit@plt+0x461a74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #80, 16 @ 0x500000 │ │ │ │ - cmneq lr, #228, 14 @ 0x3900000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #40, 16 @ 0x280000 │ │ │ │ + cmneq lr, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4781c0 <__cxa_atexit@plt+0x461ab0> │ │ │ │ + bhi 4781e8 <__cxa_atexit@plt+0x461ad8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4781cc <__cxa_atexit@plt+0x461abc> │ │ │ │ - ldr r2, [pc, #76] @ 4781dc <__cxa_atexit@plt+0x461acc> │ │ │ │ + bcc 4781f4 <__cxa_atexit@plt+0x461ae4> │ │ │ │ + ldr r2, [pc, #76] @ 478204 <__cxa_atexit@plt+0x461af4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4781e0 <__cxa_atexit@plt+0x461ad0> │ │ │ │ + ldr r1, [pc, #72] @ 478208 <__cxa_atexit@plt+0x461af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - ldr r8, [pc, #44] @ 4781e4 <__cxa_atexit@plt+0x461ad4> │ │ │ │ + ldr r8, [pc, #44] @ 47820c <__cxa_atexit@plt+0x461afc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq lr, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq lr, #56, 18 @ 0xe0000 │ │ │ │ + cmneq lr, #80, 14 @ 0x1400000 │ │ │ │ + cmneq lr, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47829c <__cxa_atexit@plt+0x461b8c> │ │ │ │ - ldr r1, [pc, #188] @ 4782c4 <__cxa_atexit@plt+0x461bb4> │ │ │ │ + bhi 4782c4 <__cxa_atexit@plt+0x461bb4> │ │ │ │ + ldr r1, [pc, #188] @ 4782ec <__cxa_atexit@plt+0x461bdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r2, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 478288 <__cxa_atexit@plt+0x461b78> │ │ │ │ + bne 4782b0 <__cxa_atexit@plt+0x461ba0> │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4782a8 <__cxa_atexit@plt+0x461b98> │ │ │ │ - ldr r2, [pc, #136] @ 4782d0 <__cxa_atexit@plt+0x461bc0> │ │ │ │ + bcc 4782d0 <__cxa_atexit@plt+0x461bc0> │ │ │ │ + ldr r2, [pc, #136] @ 4782f8 <__cxa_atexit@plt+0x461be8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 4782d4 <__cxa_atexit@plt+0x461bc4> │ │ │ │ + ldr r1, [pc, #132] @ 4782fc <__cxa_atexit@plt+0x461bec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #112] @ 4782d8 <__cxa_atexit@plt+0x461bc8> │ │ │ │ + ldr r2, [pc, #112] @ 478300 <__cxa_atexit@plt+0x461bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #60] @ 4782cc <__cxa_atexit@plt+0x461bbc> │ │ │ │ + ldr r8, [pc, #60] @ 4782f4 <__cxa_atexit@plt+0x461be4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 4782c8 <__cxa_atexit@plt+0x461bb8> │ │ │ │ + ldr r6, [pc, #24] @ 4782f0 <__cxa_atexit@plt+0x461be0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #8, 14 @ 0x200000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq lr, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq lr, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq lr, #36, 14 @ 0x900000 │ │ │ │ - cmneq lr, #176, 12 @ 0xb000000 │ │ │ │ + cmneq lr, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq lr, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 478340 <__cxa_atexit@plt+0x461c30> │ │ │ │ - ldr r2, [pc, #84] @ 478358 <__cxa_atexit@plt+0x461c48> │ │ │ │ + bcc 478368 <__cxa_atexit@plt+0x461c58> │ │ │ │ + ldr r2, [pc, #84] @ 478380 <__cxa_atexit@plt+0x461c70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #68] @ 47835c <__cxa_atexit@plt+0x461c4c> │ │ │ │ + ldr r2, [pc, #68] @ 478384 <__cxa_atexit@plt+0x461c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #56] @ 478360 <__cxa_atexit@plt+0x461c50> │ │ │ │ + ldr lr, [pc, #56] @ 478388 <__cxa_atexit@plt+0x461c78> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 478364 <__cxa_atexit@plt+0x461c54> │ │ │ │ + ldr r3, [pc, #28] @ 47838c <__cxa_atexit@plt+0x461c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq lr, #92, 12 @ 0x5c00000 │ │ │ │ - cmneq lr, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq lr, #52, 12 @ 0x3400000 │ │ │ │ + cmneq lr, #200, 10 @ 0x32000000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4783d0 <__cxa_atexit@plt+0x461cc0> │ │ │ │ - ldr r2, [pc, #84] @ 4783e0 <__cxa_atexit@plt+0x461cd0> │ │ │ │ + bcc 4783f8 <__cxa_atexit@plt+0x461ce8> │ │ │ │ + ldr r2, [pc, #84] @ 478408 <__cxa_atexit@plt+0x461cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 4783e4 <__cxa_atexit@plt+0x461cd4> │ │ │ │ + ldr r2, [pc, #64] @ 47840c <__cxa_atexit@plt+0x461cfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 4783e8 <__cxa_atexit@plt+0x461cd8> │ │ │ │ + ldr lr, [pc, #56] @ 478410 <__cxa_atexit@plt+0x461d00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq lr, #248, 14 @ 0x3e00000 │ │ │ │ - cmneq lr, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq lr, #208, 14 @ 0x3400000 │ │ │ │ + cmneq lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47843c <__cxa_atexit@plt+0x461d2c> │ │ │ │ - ldr r2, [pc, #56] @ 47844c <__cxa_atexit@plt+0x461d3c> │ │ │ │ + bcc 478464 <__cxa_atexit@plt+0x461d54> │ │ │ │ + ldr r2, [pc, #56] @ 478474 <__cxa_atexit@plt+0x461d64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 478450 <__cxa_atexit@plt+0x461d40> │ │ │ │ + ldr r3, [pc, #44] @ 478478 <__cxa_atexit@plt+0x461d68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - teqeq fp, #104, 22 @ 0x1a000 │ │ │ │ + teqeq fp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4784f0 <__cxa_atexit@plt+0x461de0> │ │ │ │ + bhi 478518 <__cxa_atexit@plt+0x461e08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4784f8 <__cxa_atexit@plt+0x461de8> │ │ │ │ - ldr r1, [pc, #148] @ 478520 <__cxa_atexit@plt+0x461e10> │ │ │ │ + bcc 478520 <__cxa_atexit@plt+0x461e10> │ │ │ │ + ldr r1, [pc, #148] @ 478548 <__cxa_atexit@plt+0x461e38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #140] @ 478524 <__cxa_atexit@plt+0x461e14> │ │ │ │ + ldr r1, [pc, #140] @ 47854c <__cxa_atexit@plt+0x461e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 478528 <__cxa_atexit@plt+0x461e18> │ │ │ │ + ldr r0, [pc, #124] @ 478550 <__cxa_atexit@plt+0x461e40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 478510 <__cxa_atexit@plt+0x461e00> │ │ │ │ - ldr r2, [pc, #100] @ 47852c <__cxa_atexit@plt+0x461e1c> │ │ │ │ + bcc 478538 <__cxa_atexit@plt+0x461e28> │ │ │ │ + ldr r2, [pc, #100] @ 478554 <__cxa_atexit@plt+0x461e44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 478530 <__cxa_atexit@plt+0x461e20> │ │ │ │ + ldr r3, [pc, #88] @ 478558 <__cxa_atexit@plt+0x461e48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ - b 478500 <__cxa_atexit@plt+0x461df0> │ │ │ │ + b 478528 <__cxa_atexit@plt+0x461e18> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #132, 8 @ 0x84000000 │ │ │ │ - cmneq lr, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq lr, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq lr, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq lr, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq lr, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - teqeq fp, #180, 20 @ 0xb4000 │ │ │ │ + teqeq fp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47857c <__cxa_atexit@plt+0x461e6c> │ │ │ │ + bhi 4785a4 <__cxa_atexit@plt+0x461e94> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47856c <__cxa_atexit@plt+0x461e5c> │ │ │ │ + bne 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ - ldr r8, [pc, #28] @ 478590 <__cxa_atexit@plt+0x461e80> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ + ldr r8, [pc, #28] @ 4785b8 <__cxa_atexit@plt+0x461ea8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #8] @ 47858c <__cxa_atexit@plt+0x461e7c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #8] @ 4785b4 <__cxa_atexit@plt+0x461ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #156 @ 0x9c │ │ │ │ - teqeq fp, #151552 @ 0x25000 │ │ │ │ + cmpeq fp, #116 @ 0x74 │ │ │ │ + teqeq fp, #1036288 @ 0xfd000 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47865c <__cxa_atexit@plt+0x461f4c> │ │ │ │ - ldr r2, [pc, #204] @ 478684 <__cxa_atexit@plt+0x461f74> │ │ │ │ + bcc 478684 <__cxa_atexit@plt+0x461f74> │ │ │ │ + ldr r2, [pc, #204] @ 4786ac <__cxa_atexit@plt+0x461f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldm r5, {r0, r8} │ │ │ │ str r2, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 47861c <__cxa_atexit@plt+0x461f0c> │ │ │ │ - ldr r3, [pc, #164] @ 478688 <__cxa_atexit@plt+0x461f78> │ │ │ │ + ble 478644 <__cxa_atexit@plt+0x461f34> │ │ │ │ + ldr r3, [pc, #164] @ 4786b0 <__cxa_atexit@plt+0x461fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #160] @ 47868c <__cxa_atexit@plt+0x461f7c> │ │ │ │ + ldr r2, [pc, #160] @ 4786b4 <__cxa_atexit@plt+0x461fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r3, [r9, #16]! │ │ │ │ - ldr r3, [pc, #144] @ 478690 <__cxa_atexit@plt+0x461f80> │ │ │ │ + ldr r3, [pc, #144] @ 4786b8 <__cxa_atexit@plt+0x461fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 478674 <__cxa_atexit@plt+0x461f64> │ │ │ │ - ldr r3, [pc, #100] @ 478698 <__cxa_atexit@plt+0x461f88> │ │ │ │ + bcc 47869c <__cxa_atexit@plt+0x461f8c> │ │ │ │ + ldr r3, [pc, #100] @ 4786c0 <__cxa_atexit@plt+0x461fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ - ldr r3, [pc, #84] @ 47869c <__cxa_atexit@plt+0x461f8c> │ │ │ │ + ldr r3, [pc, #84] @ 4786c4 <__cxa_atexit@plt+0x461fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #48] @ 478694 <__cxa_atexit@plt+0x461f84> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #48] @ 4786bc <__cxa_atexit@plt+0x461fac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq lr, #136, 6 @ 0x20000002 │ │ │ │ - cmneq lr, #24, 6 @ 0x60000000 │ │ │ │ + cmneq lr, #96, 6 @ 0x80000001 │ │ │ │ + cmneq lr, #240, 4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - teqeq fp, #68, 18 @ 0x110000 │ │ │ │ + teqeq fp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4786fc <__cxa_atexit@plt+0x461fec> │ │ │ │ - ldr r7, [pc, #52] @ 478710 <__cxa_atexit@plt+0x462000> │ │ │ │ + bhi 478724 <__cxa_atexit@plt+0x462014> │ │ │ │ + ldr r7, [pc, #52] @ 478738 <__cxa_atexit@plt+0x462028> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4786f0 <__cxa_atexit@plt+0x461fe0> │ │ │ │ + beq 478718 <__cxa_atexit@plt+0x462008> │ │ │ │ mov r7, r8 │ │ │ │ - b 478720 <__cxa_atexit@plt+0x462010> │ │ │ │ + b 478748 <__cxa_atexit@plt+0x462038> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 478714 <__cxa_atexit@plt+0x462004> │ │ │ │ + ldr r7, [pc, #16] @ 47873c <__cxa_atexit@plt+0x46202c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #32, 30 @ 0x80 │ │ │ │ + cmpeq fp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 4787a0 <__cxa_atexit@plt+0x462090> │ │ │ │ + ldr r3, [pc, #120] @ 4787c8 <__cxa_atexit@plt+0x4620b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 478768 <__cxa_atexit@plt+0x462058> │ │ │ │ + beq 478790 <__cxa_atexit@plt+0x462080> │ │ │ │ add r3, r5, #12 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 47878c <__cxa_atexit@plt+0x46207c> │ │ │ │ + bhi 4787b4 <__cxa_atexit@plt+0x4620a4> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 478774 <__cxa_atexit@plt+0x462064> │ │ │ │ + bne 47879c <__cxa_atexit@plt+0x46208c> │ │ │ │ stm r5, {r8, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 4787a8 <__cxa_atexit@plt+0x462098> │ │ │ │ + ldr r8, [pc, #44] @ 4787d0 <__cxa_atexit@plt+0x4620c0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #16] @ 4787a4 <__cxa_atexit@plt+0x462094> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #16] @ 4787cc <__cxa_atexit@plt+0x4620bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #140, 28 @ 0x8c0 │ │ │ │ - teqeq fp, #1900544 @ 0x1d0000 │ │ │ │ + cmpeq fp, #100, 28 @ 0x640 │ │ │ │ + teqeq fp, #16056320 @ 0xf50000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r3, r5, #12 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 478800 <__cxa_atexit@plt+0x4620f0> │ │ │ │ + bhi 478828 <__cxa_atexit@plt+0x462118> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4787e8 <__cxa_atexit@plt+0x4620d8> │ │ │ │ + bne 478810 <__cxa_atexit@plt+0x462100> │ │ │ │ stm r5, {r8, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ - ldr r8, [pc, #40] @ 478818 <__cxa_atexit@plt+0x462108> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ + ldr r8, [pc, #40] @ 478840 <__cxa_atexit@plt+0x462130> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #12] @ 478814 <__cxa_atexit@plt+0x462104> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #12] @ 47883c <__cxa_atexit@plt+0x46212c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #24, 28 @ 0x180 │ │ │ │ - teqeq fp, #44302336 @ 0x2a40000 │ │ │ │ + cmpeq fp, #240, 26 @ 0x3c00 │ │ │ │ + teqeq fp, #8454144 @ 0x810000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4788a0 <__cxa_atexit@plt+0x462190> │ │ │ │ - ldr r3, [pc, #140] @ 4788c8 <__cxa_atexit@plt+0x4621b8> │ │ │ │ + bhi 4788c8 <__cxa_atexit@plt+0x4621b8> │ │ │ │ + ldr r3, [pc, #140] @ 4788f0 <__cxa_atexit@plt+0x4621e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 478878 <__cxa_atexit@plt+0x462168> │ │ │ │ + beq 4788a0 <__cxa_atexit@plt+0x462190> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4788b0 <__cxa_atexit@plt+0x4621a0> │ │ │ │ + bhi 4788d8 <__cxa_atexit@plt+0x4621c8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 478888 <__cxa_atexit@plt+0x462178> │ │ │ │ + bne 4788b0 <__cxa_atexit@plt+0x4621a0> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 4788d4 <__cxa_atexit@plt+0x4621c4> │ │ │ │ + ldr r3, [pc, #68] @ 4788fc <__cxa_atexit@plt+0x4621ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #40] @ 4788d0 <__cxa_atexit@plt+0x4621c0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #40] @ 4788f8 <__cxa_atexit@plt+0x4621e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4788cc <__cxa_atexit@plt+0x4621bc> │ │ │ │ + ldr r7, [pc, #20] @ 4788f4 <__cxa_atexit@plt+0x4621e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq fp, #128, 26 @ 0x2000 │ │ │ │ - teqeq fp, #2359296 @ 0x240000 │ │ │ │ + cmpeq fp, #64, 26 @ 0x1000 │ │ │ │ + cmpeq fp, #88, 26 @ 0x1600 │ │ │ │ + teqeq fp, #58982400 @ 0x3840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 478934 <__cxa_atexit@plt+0x462224> │ │ │ │ + bhi 47895c <__cxa_atexit@plt+0x46224c> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 47891c <__cxa_atexit@plt+0x46220c> │ │ │ │ + bne 478944 <__cxa_atexit@plt+0x462234> │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ - ldr r8, [pc, #44] @ 478950 <__cxa_atexit@plt+0x462240> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ + ldr r8, [pc, #44] @ 478978 <__cxa_atexit@plt+0x462268> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #16] @ 47894c <__cxa_atexit@plt+0x46223c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #16] @ 478974 <__cxa_atexit@plt+0x462264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #228, 24 @ 0xe400 │ │ │ │ - teqeq fp, #122683392 @ 0x7500000 │ │ │ │ + cmpeq fp, #188, 24 @ 0xbc00 │ │ │ │ + teqeq fp, #20185088 @ 0x1340000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 478978 <__cxa_atexit@plt+0x462268> │ │ │ │ + ldr r3, [pc, #8] @ 4789a0 <__cxa_atexit@plt+0x462290> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq fp, #184, 24 @ 0xb800 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 478a08 <__cxa_atexit@plt+0x4622f8> │ │ │ │ - ldr r3, [pc, #160] @ 478a3c <__cxa_atexit@plt+0x46232c> │ │ │ │ + bhi 478a30 <__cxa_atexit@plt+0x462320> │ │ │ │ + ldr r3, [pc, #160] @ 478a64 <__cxa_atexit@plt+0x462354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 4789dc <__cxa_atexit@plt+0x4622cc> │ │ │ │ + beq 478a04 <__cxa_atexit@plt+0x4622f4> │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 478a18 <__cxa_atexit@plt+0x462308> │ │ │ │ + bhi 478a40 <__cxa_atexit@plt+0x462330> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4789ec <__cxa_atexit@plt+0x4622dc> │ │ │ │ + bne 478a14 <__cxa_atexit@plt+0x462304> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #116] @ 478a40 <__cxa_atexit@plt+0x462330> │ │ │ │ + ldr r7, [pc, #116] @ 478a68 <__cxa_atexit@plt+0x462358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #88] @ 478a50 <__cxa_atexit@plt+0x462340> │ │ │ │ + ldr r8, [pc, #88] @ 478a78 <__cxa_atexit@plt+0x462368> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #84] @ 478a54 <__cxa_atexit@plt+0x462344> │ │ │ │ + ldr r3, [pc, #84] @ 478a7c <__cxa_atexit@plt+0x46236c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #60] @ 478a4c <__cxa_atexit@plt+0x46233c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #60] @ 478a74 <__cxa_atexit@plt+0x462364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 478a44 <__cxa_atexit@plt+0x462334> │ │ │ │ + ldr r7, [pc, #36] @ 478a6c <__cxa_atexit@plt+0x46235c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 478a48 <__cxa_atexit@plt+0x462338> │ │ │ │ + ldr r3, [pc, #32] @ 478a70 <__cxa_atexit@plt+0x462360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq lr, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq fp, #0, 24 │ │ │ │ + cmneq lr, #132, 30 @ 0x210 │ │ │ │ + cmpeq fp, #216, 22 @ 0x36000 │ │ │ │ + cmneq lr, #40, 30 @ 0xa0 │ │ │ │ + cmpeq fp, #248, 22 @ 0x3e000 │ │ │ │ + teqeq fp, #126877696 @ 0x7900000 │ │ │ │ cmneq lr, #80, 30 @ 0x140 │ │ │ │ - cmpeq fp, #32, 24 @ 0x2000 │ │ │ │ - teqeq fp, #675282944 @ 0x28400000 │ │ │ │ - cmneq lr, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r2, r7, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 478ac8 <__cxa_atexit@plt+0x4623b8> │ │ │ │ + bhi 478af0 <__cxa_atexit@plt+0x4623e0> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 478aac <__cxa_atexit@plt+0x46239c> │ │ │ │ - ldr r5, [pc, #96] @ 478aec <__cxa_atexit@plt+0x4623dc> │ │ │ │ + bne 478ad4 <__cxa_atexit@plt+0x4623c4> │ │ │ │ + ldr r5, [pc, #96] @ 478b14 <__cxa_atexit@plt+0x462404> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r7, #-4] │ │ │ │ str r3, [r7] │ │ │ │ mov r5, #0 │ │ │ │ str r5, [r7, #-8]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 478594 <__cxa_atexit@plt+0x461e84> │ │ │ │ - ldr r8, [pc, #68] @ 478af8 <__cxa_atexit@plt+0x4623e8> │ │ │ │ + b 4785bc <__cxa_atexit@plt+0x461eac> │ │ │ │ + ldr r8, [pc, #68] @ 478b20 <__cxa_atexit@plt+0x462410> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #64] @ 478afc <__cxa_atexit@plt+0x4623ec> │ │ │ │ + ldr r7, [pc, #64] @ 478b24 <__cxa_atexit@plt+0x462414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #32] @ 478af0 <__cxa_atexit@plt+0x4623e0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #32] @ 478b18 <__cxa_atexit@plt+0x462408> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #28] @ 478af4 <__cxa_atexit@plt+0x4623e4> │ │ │ │ + ldr r2, [pc, #28] @ 478b1c <__cxa_atexit@plt+0x46240c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #236, 28 @ 0xec0 │ │ │ │ - cmpeq fp, #80, 22 @ 0x14000 │ │ │ │ - cmneq lr, #160, 28 @ 0xa00 │ │ │ │ - teqeq fp, #-452984832 @ 0xe5000000 │ │ │ │ - cmneq lr, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq fp, #64, 22 @ 0x10000 │ │ │ │ + cmneq lr, #196, 28 @ 0xc40 │ │ │ │ + cmpeq fp, #40, 22 @ 0xa000 │ │ │ │ + cmneq lr, #120, 28 @ 0x780 │ │ │ │ + teqeq fp, #792723456 @ 0x2f400000 │ │ │ │ + cmneq lr, #148, 28 @ 0x940 │ │ │ │ + cmpeq fp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 478b54 <__cxa_atexit@plt+0x462444> │ │ │ │ + bhi 478b7c <__cxa_atexit@plt+0x46246c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 478b4c <__cxa_atexit@plt+0x46243c> │ │ │ │ - ldr r8, [pc, #40] @ 478b5c <__cxa_atexit@plt+0x46244c> │ │ │ │ + beq 478b74 <__cxa_atexit@plt+0x462464> │ │ │ │ + ldr r8, [pc, #40] @ 478b84 <__cxa_atexit@plt+0x462474> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 478b60 <__cxa_atexit@plt+0x462450> │ │ │ │ + ldr r3, [pc, #36] @ 478b88 <__cxa_atexit@plt+0x462478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ + b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #687865856 @ 0x29000000 │ │ │ │ - cmneq lr, #36, 28 @ 0x240 │ │ │ │ - cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ + teqeq fp, #4194304 @ 0x400000 │ │ │ │ + cmneq lr, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq fp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 478bc8 <__cxa_atexit@plt+0x4624b8> │ │ │ │ - ldr r7, [pc, #80] @ 478bdc <__cxa_atexit@plt+0x4624cc> │ │ │ │ + bhi 478bf0 <__cxa_atexit@plt+0x4624e0> │ │ │ │ + ldr r7, [pc, #80] @ 478c04 <__cxa_atexit@plt+0x4624f4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 478bb4 <__cxa_atexit@plt+0x4624a4> │ │ │ │ - ldr r2, [pc, #64] @ 478be0 <__cxa_atexit@plt+0x4624d0> │ │ │ │ + beq 478bdc <__cxa_atexit@plt+0x4624cc> │ │ │ │ + ldr r2, [pc, #64] @ 478c08 <__cxa_atexit@plt+0x4624f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 478bc0 <__cxa_atexit@plt+0x4624b0> │ │ │ │ - b 478c2c <__cxa_atexit@plt+0x46251c> │ │ │ │ + beq 478be8 <__cxa_atexit@plt+0x4624d8> │ │ │ │ + b 478c54 <__cxa_atexit@plt+0x462544> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 478be4 <__cxa_atexit@plt+0x4624d4> │ │ │ │ + ldr r7, [pc, #20] @ 478c0c <__cxa_atexit@plt+0x4624fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq fp, #116, 20 @ 0x74000 │ │ │ │ + cmpeq fp, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq fp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 478c1c <__cxa_atexit@plt+0x46250c> │ │ │ │ + ldr r2, [pc, #28] @ 478c44 <__cxa_atexit@plt+0x462534> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 478c14 <__cxa_atexit@plt+0x462504> │ │ │ │ - b 478c2c <__cxa_atexit@plt+0x46251c> │ │ │ │ + beq 478c3c <__cxa_atexit@plt+0x46252c> │ │ │ │ + b 478c54 <__cxa_atexit@plt+0x462544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq fp, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 478c98 <__cxa_atexit@plt+0x462588> │ │ │ │ + bne 478cc0 <__cxa_atexit@plt+0x4625b0> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 478cac <__cxa_atexit@plt+0x46259c> │ │ │ │ + bne 478cd4 <__cxa_atexit@plt+0x4625c4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 478cc0 <__cxa_atexit@plt+0x4625b0> │ │ │ │ + bne 478ce8 <__cxa_atexit@plt+0x4625d8> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 478c98 <__cxa_atexit@plt+0x462588> │ │ │ │ + bne 478cc0 <__cxa_atexit@plt+0x4625b0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r3, [r3, #2] │ │ │ │ and r1, r2, #3 │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 478c98 <__cxa_atexit@plt+0x462588> │ │ │ │ + bne 478cc0 <__cxa_atexit@plt+0x4625b0> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 478cac <__cxa_atexit@plt+0x46259c> │ │ │ │ + bne 478cd4 <__cxa_atexit@plt+0x4625c4> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 478cd8 <__cxa_atexit@plt+0x4625c8> │ │ │ │ + bne 478d00 <__cxa_atexit@plt+0x4625f0> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r2, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785c70 <__cxa_atexit@plt+0x76f560> │ │ │ │ - ldr r7, [pc, #88] @ 478cf8 <__cxa_atexit@plt+0x4625e8> │ │ │ │ + b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + ldr r7, [pc, #88] @ 478d20 <__cxa_atexit@plt+0x462610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 478cec <__cxa_atexit@plt+0x4625dc> │ │ │ │ + ldr r7, [pc, #56] @ 478d14 <__cxa_atexit@plt+0x462604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 478cf0 <__cxa_atexit@plt+0x4625e0> │ │ │ │ + ldr r7, [pc, #40] @ 478d18 <__cxa_atexit@plt+0x462608> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #32] @ 478cf4 <__cxa_atexit@plt+0x4625e4> │ │ │ │ + ldr r0, [pc, #32] @ 478d1c <__cxa_atexit@plt+0x46260c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 478cfc <__cxa_atexit@plt+0x4625ec> │ │ │ │ + ldr r7, [pc, #28] @ 478d24 <__cxa_atexit@plt+0x462614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #144, 24 @ 0x9000 │ │ │ │ - cmpeq fp, #140, 18 @ 0x230000 │ │ │ │ - cmpeq fp, #128, 18 @ 0x200000 │ │ │ │ - cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ - cmneq lr, #132, 24 @ 0x8400 │ │ │ │ - cmpeq fp, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq lr, #104, 24 @ 0x6800 │ │ │ │ + cmpeq fp, #100, 18 @ 0x190000 │ │ │ │ + cmpeq fp, #88, 18 @ 0x160000 │ │ │ │ + cmneq lr, #148, 24 @ 0x9400 │ │ │ │ + cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq fp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 478d90 <__cxa_atexit@plt+0x462680> │ │ │ │ - ldr r7, [pc, #144] @ 478db4 <__cxa_atexit@plt+0x4626a4> │ │ │ │ + bhi 478db8 <__cxa_atexit@plt+0x4626a8> │ │ │ │ + ldr r7, [pc, #144] @ 478ddc <__cxa_atexit@plt+0x4626cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 478da0 <__cxa_atexit@plt+0x462690> │ │ │ │ - ldr r3, [pc, #124] @ 478db8 <__cxa_atexit@plt+0x4626a8> │ │ │ │ + bhi 478dc8 <__cxa_atexit@plt+0x4626b8> │ │ │ │ + ldr r3, [pc, #124] @ 478de0 <__cxa_atexit@plt+0x4626d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 478d70 <__cxa_atexit@plt+0x462660> │ │ │ │ - ldr r3, [pc, #104] @ 478dbc <__cxa_atexit@plt+0x4626ac> │ │ │ │ + beq 478d98 <__cxa_atexit@plt+0x462688> │ │ │ │ + ldr r3, [pc, #104] @ 478de4 <__cxa_atexit@plt+0x4626d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 478d80 <__cxa_atexit@plt+0x462670> │ │ │ │ + beq 478da8 <__cxa_atexit@plt+0x462698> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 478c2c <__cxa_atexit@plt+0x46251c> │ │ │ │ + b 478c54 <__cxa_atexit@plt+0x462544> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 478dc4 <__cxa_atexit@plt+0x4626b4> │ │ │ │ + ldr r7, [pc, #44] @ 478dec <__cxa_atexit@plt+0x4626dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 478dc0 <__cxa_atexit@plt+0x4626b0> │ │ │ │ + ldr r7, [pc, #24] @ 478de8 <__cxa_atexit@plt+0x4626d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq fp, #204, 16 @ 0xcc0000 │ │ │ │ - cmpeq fp, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq fp, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq fp, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 478dfc <__cxa_atexit@plt+0x4626ec> │ │ │ │ + ldr r2, [pc, #36] @ 478e24 <__cxa_atexit@plt+0x462714> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 478e00 <__cxa_atexit@plt+0x4626f0> │ │ │ │ + ldr r3, [pc, #32] @ 478e28 <__cxa_atexit@plt+0x462718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #132, 22 @ 0x21000 │ │ │ │ - cmneq lr, #100, 22 @ 0x19000 │ │ │ │ + cmneq lr, #92, 22 @ 0x17000 │ │ │ │ + cmneq lr, #60, 22 @ 0xf000 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldrh r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 47a0f8 <__cxa_atexit@plt+0x4639e8> │ │ │ │ + b 47a120 <__cxa_atexit@plt+0x463a10> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 478e58 <__cxa_atexit@plt+0x462748> │ │ │ │ + bhi 478e80 <__cxa_atexit@plt+0x462770> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #32] @ 478e60 <__cxa_atexit@plt+0x462750> │ │ │ │ + ldr r2, [pc, #32] @ 478e88 <__cxa_atexit@plt+0x462778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ 478e64 <__cxa_atexit@plt+0x462754> │ │ │ │ + ldr r1, [pc, #28] @ 478e8c <__cxa_atexit@plt+0x46277c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf0 <__cxa_atexit@plt+0x76f5e0> │ │ │ │ + b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #208, 20 @ 0xd0000 │ │ │ │ - cmneq lr, #48, 22 @ 0xc000 │ │ │ │ - cmpeq fp, #48, 16 @ 0x300000 │ │ │ │ + cmneq lr, #168, 20 @ 0xa8000 │ │ │ │ + cmneq lr, #8, 22 @ 0x2000 │ │ │ │ + cmpeq fp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 478e9c <__cxa_atexit@plt+0x46278c> │ │ │ │ + bhi 478ec4 <__cxa_atexit@plt+0x4627b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 478ea4 <__cxa_atexit@plt+0x462794> │ │ │ │ + ldr r2, [pc, #24] @ 478ecc <__cxa_atexit@plt+0x4627bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 635e00 <__cxa_atexit@plt+0x61f6f0> │ │ │ │ + b 635e28 <__cxa_atexit@plt+0x61f718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #132, 20 @ 0x84000 │ │ │ │ + cmneq lr, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 478ee0 <__cxa_atexit@plt+0x4627d0> │ │ │ │ - ldr r8, [pc, #36] @ 478ee8 <__cxa_atexit@plt+0x4627d8> │ │ │ │ + bhi 478f08 <__cxa_atexit@plt+0x4627f8> │ │ │ │ + ldr r8, [pc, #36] @ 478f10 <__cxa_atexit@plt+0x462800> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 478eec <__cxa_atexit@plt+0x4627dc> │ │ │ │ + ldr r2, [pc, #28] @ 478f14 <__cxa_atexit@plt+0x462804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #86 @ 0x56 │ │ │ │ - cmneq lr, #64, 20 @ 0x40000 │ │ │ │ - cmpeq fp, #156, 14 @ 0x2700000 │ │ │ │ + teqeq fp, #-2147483637 @ 0x8000000b │ │ │ │ + cmneq lr, #24, 20 @ 0x18000 │ │ │ │ + cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 478f68 <__cxa_atexit@plt+0x462858> │ │ │ │ + bhi 478f90 <__cxa_atexit@plt+0x462880> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 478f70 <__cxa_atexit@plt+0x462860> │ │ │ │ - ldr r1, [pc, #92] @ 478f84 <__cxa_atexit@plt+0x462874> │ │ │ │ + bcc 478f98 <__cxa_atexit@plt+0x462888> │ │ │ │ + ldr r1, [pc, #92] @ 478fac <__cxa_atexit@plt+0x46289c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 478f88 <__cxa_atexit@plt+0x462878> │ │ │ │ + ldr r0, [pc, #88] @ 478fb0 <__cxa_atexit@plt+0x4628a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 478f8c <__cxa_atexit@plt+0x46287c> │ │ │ │ + ldr r1, [pc, #68] @ 478fb4 <__cxa_atexit@plt+0x4628a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 478f90 <__cxa_atexit@plt+0x462880> │ │ │ │ + ldr r0, [pc, #60] @ 478fb8 <__cxa_atexit@plt+0x4628a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 478f78 <__cxa_atexit@plt+0x462868> │ │ │ │ + b 478fa0 <__cxa_atexit@plt+0x462890> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #224, 18 @ 0x380000 │ │ │ │ - cmneq lr, #204, 18 @ 0x330000 │ │ │ │ - cmneq lr, #196, 18 @ 0x310000 │ │ │ │ + cmneq lr, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq lr, #164, 18 @ 0x290000 │ │ │ │ + cmneq lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 478fcc <__cxa_atexit@plt+0x4628bc> │ │ │ │ - ldr r8, [pc, #36] @ 478fd4 <__cxa_atexit@plt+0x4628c4> │ │ │ │ + bhi 478ff4 <__cxa_atexit@plt+0x4628e4> │ │ │ │ + ldr r8, [pc, #36] @ 478ffc <__cxa_atexit@plt+0x4628ec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 478fd8 <__cxa_atexit@plt+0x4628c8> │ │ │ │ + ldr r2, [pc, #28] @ 479000 <__cxa_atexit@plt+0x4628f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #424 @ 0x1a8 │ │ │ │ - cmneq lr, #84, 18 @ 0x150000 │ │ │ │ - cmpeq fp, #176, 12 @ 0xb000000 │ │ │ │ + teqeq fp, #66 @ 0x42 │ │ │ │ + cmneq lr, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq fp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 479054 <__cxa_atexit@plt+0x462944> │ │ │ │ + bhi 47907c <__cxa_atexit@plt+0x46296c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 47905c <__cxa_atexit@plt+0x46294c> │ │ │ │ - ldr r1, [pc, #92] @ 479070 <__cxa_atexit@plt+0x462960> │ │ │ │ + bcc 479084 <__cxa_atexit@plt+0x462974> │ │ │ │ + ldr r1, [pc, #92] @ 479098 <__cxa_atexit@plt+0x462988> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 479074 <__cxa_atexit@plt+0x462964> │ │ │ │ + ldr r0, [pc, #88] @ 47909c <__cxa_atexit@plt+0x46298c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 479078 <__cxa_atexit@plt+0x462968> │ │ │ │ + ldr r1, [pc, #68] @ 4790a0 <__cxa_atexit@plt+0x462990> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 47907c <__cxa_atexit@plt+0x46296c> │ │ │ │ + ldr r0, [pc, #60] @ 4790a4 <__cxa_atexit@plt+0x462994> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 479064 <__cxa_atexit@plt+0x462954> │ │ │ │ + b 47908c <__cxa_atexit@plt+0x46297c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #244, 16 @ 0xf40000 │ │ │ │ - cmneq lr, #224, 16 @ 0xe00000 │ │ │ │ - cmneq lr, #216, 16 @ 0xd80000 │ │ │ │ + cmneq lr, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq lr, #184, 16 @ 0xb80000 │ │ │ │ + cmneq lr, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4790b8 <__cxa_atexit@plt+0x4629a8> │ │ │ │ - ldr r8, [pc, #36] @ 4790c0 <__cxa_atexit@plt+0x4629b0> │ │ │ │ + bhi 4790e0 <__cxa_atexit@plt+0x4629d0> │ │ │ │ + ldr r8, [pc, #36] @ 4790e8 <__cxa_atexit@plt+0x4629d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 4790c4 <__cxa_atexit@plt+0x4629b4> │ │ │ │ + ldr r2, [pc, #28] @ 4790ec <__cxa_atexit@plt+0x4629dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #2016 @ 0x7e0 │ │ │ │ - cmneq lr, #104, 16 @ 0x680000 │ │ │ │ - cmpeq fp, #196, 10 @ 0x31000000 │ │ │ │ + teqeq fp, #344 @ 0x158 │ │ │ │ + cmneq lr, #64, 16 @ 0x400000 │ │ │ │ + cmpeq fp, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 479140 <__cxa_atexit@plt+0x462a30> │ │ │ │ + bhi 479168 <__cxa_atexit@plt+0x462a58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 479148 <__cxa_atexit@plt+0x462a38> │ │ │ │ - ldr r1, [pc, #92] @ 47915c <__cxa_atexit@plt+0x462a4c> │ │ │ │ + bcc 479170 <__cxa_atexit@plt+0x462a60> │ │ │ │ + ldr r1, [pc, #92] @ 479184 <__cxa_atexit@plt+0x462a74> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 479160 <__cxa_atexit@plt+0x462a50> │ │ │ │ + ldr r0, [pc, #88] @ 479188 <__cxa_atexit@plt+0x462a78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 479164 <__cxa_atexit@plt+0x462a54> │ │ │ │ + ldr r1, [pc, #68] @ 47918c <__cxa_atexit@plt+0x462a7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 479168 <__cxa_atexit@plt+0x462a58> │ │ │ │ + ldr r0, [pc, #60] @ 479190 <__cxa_atexit@plt+0x462a80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 479150 <__cxa_atexit@plt+0x462a40> │ │ │ │ + b 479178 <__cxa_atexit@plt+0x462a68> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #8, 16 @ 0x80000 │ │ │ │ - cmneq lr, #244, 14 @ 0x3d00000 │ │ │ │ - cmneq lr, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq lr, #224, 14 @ 0x3800000 │ │ │ │ + cmneq lr, #204, 14 @ 0x3300000 │ │ │ │ + cmneq lr, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4791a4 <__cxa_atexit@plt+0x462a94> │ │ │ │ - ldr r8, [pc, #36] @ 4791ac <__cxa_atexit@plt+0x462a9c> │ │ │ │ + bhi 4791cc <__cxa_atexit@plt+0x462abc> │ │ │ │ + ldr r8, [pc, #36] @ 4791d4 <__cxa_atexit@plt+0x462ac4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 4791b0 <__cxa_atexit@plt+0x462aa0> │ │ │ │ + ldr r2, [pc, #28] @ 4791d8 <__cxa_atexit@plt+0x462ac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #9344 @ 0x2480 │ │ │ │ - cmneq lr, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq fp, #216, 8 @ 0xd8000000 │ │ │ │ + teqeq fp, #1696 @ 0x6a0 │ │ │ │ + cmneq lr, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq fp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47922c <__cxa_atexit@plt+0x462b1c> │ │ │ │ + bhi 479254 <__cxa_atexit@plt+0x462b44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 479234 <__cxa_atexit@plt+0x462b24> │ │ │ │ - ldr r1, [pc, #92] @ 479248 <__cxa_atexit@plt+0x462b38> │ │ │ │ + bcc 47925c <__cxa_atexit@plt+0x462b4c> │ │ │ │ + ldr r1, [pc, #92] @ 479270 <__cxa_atexit@plt+0x462b60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 47924c <__cxa_atexit@plt+0x462b3c> │ │ │ │ + ldr r0, [pc, #88] @ 479274 <__cxa_atexit@plt+0x462b64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 479250 <__cxa_atexit@plt+0x462b40> │ │ │ │ + ldr r1, [pc, #68] @ 479278 <__cxa_atexit@plt+0x462b68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 479254 <__cxa_atexit@plt+0x462b44> │ │ │ │ + ldr r0, [pc, #60] @ 47927c <__cxa_atexit@plt+0x462b6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 47923c <__cxa_atexit@plt+0x462b2c> │ │ │ │ + b 479264 <__cxa_atexit@plt+0x462b54> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #28, 14 @ 0x700000 │ │ │ │ - cmneq lr, #8, 14 @ 0x200000 │ │ │ │ - cmneq lr, #0, 14 │ │ │ │ + cmneq lr, #244, 12 @ 0xf400000 │ │ │ │ + cmneq lr, #224, 12 @ 0xe000000 │ │ │ │ + cmneq lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 479290 <__cxa_atexit@plt+0x462b80> │ │ │ │ - ldr r8, [pc, #36] @ 479298 <__cxa_atexit@plt+0x462b88> │ │ │ │ + bhi 4792b8 <__cxa_atexit@plt+0x462ba8> │ │ │ │ + ldr r8, [pc, #36] @ 4792c0 <__cxa_atexit@plt+0x462bb0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 47929c <__cxa_atexit@plt+0x462b8c> │ │ │ │ + ldr r2, [pc, #28] @ 4792c4 <__cxa_atexit@plt+0x462bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #42496 @ 0xa600 │ │ │ │ - cmneq lr, #144, 12 @ 0x9000000 │ │ │ │ - cmpeq fp, #236, 6 @ 0xb0000003 │ │ │ │ + teqeq fp, #8064 @ 0x1f80 │ │ │ │ + cmneq lr, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq fp, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 479318 <__cxa_atexit@plt+0x462c08> │ │ │ │ + bhi 479340 <__cxa_atexit@plt+0x462c30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 479320 <__cxa_atexit@plt+0x462c10> │ │ │ │ - ldr r1, [pc, #92] @ 479334 <__cxa_atexit@plt+0x462c24> │ │ │ │ + bcc 479348 <__cxa_atexit@plt+0x462c38> │ │ │ │ + ldr r1, [pc, #92] @ 47935c <__cxa_atexit@plt+0x462c4c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 479338 <__cxa_atexit@plt+0x462c28> │ │ │ │ + ldr r0, [pc, #88] @ 479360 <__cxa_atexit@plt+0x462c50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 47933c <__cxa_atexit@plt+0x462c2c> │ │ │ │ + ldr r1, [pc, #68] @ 479364 <__cxa_atexit@plt+0x462c54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 479340 <__cxa_atexit@plt+0x462c30> │ │ │ │ + ldr r0, [pc, #60] @ 479368 <__cxa_atexit@plt+0x462c58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 479328 <__cxa_atexit@plt+0x462c18> │ │ │ │ + b 479350 <__cxa_atexit@plt+0x462c40> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #48, 12 @ 0x3000000 │ │ │ │ - cmneq lr, #28, 12 @ 0x1c00000 │ │ │ │ - cmneq lr, #20, 12 @ 0x1400000 │ │ │ │ + cmneq lr, #8, 12 @ 0x800000 │ │ │ │ + cmneq lr, #244, 10 @ 0x3d000000 │ │ │ │ + cmneq lr, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47937c <__cxa_atexit@plt+0x462c6c> │ │ │ │ - ldr r8, [pc, #36] @ 479384 <__cxa_atexit@plt+0x462c74> │ │ │ │ + bhi 4793a4 <__cxa_atexit@plt+0x462c94> │ │ │ │ + ldr r8, [pc, #36] @ 4793ac <__cxa_atexit@plt+0x462c9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 479388 <__cxa_atexit@plt+0x462c78> │ │ │ │ + ldr r2, [pc, #28] @ 4793b0 <__cxa_atexit@plt+0x462ca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #190464 @ 0x2e800 │ │ │ │ - cmneq lr, #164, 10 @ 0x29000000 │ │ │ │ - cmpeq fp, #0, 6 │ │ │ │ + teqeq fp, #37376 @ 0x9200 │ │ │ │ + cmneq lr, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq fp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 479404 <__cxa_atexit@plt+0x462cf4> │ │ │ │ + bhi 47942c <__cxa_atexit@plt+0x462d1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 47940c <__cxa_atexit@plt+0x462cfc> │ │ │ │ - ldr r1, [pc, #92] @ 479420 <__cxa_atexit@plt+0x462d10> │ │ │ │ + bcc 479434 <__cxa_atexit@plt+0x462d24> │ │ │ │ + ldr r1, [pc, #92] @ 479448 <__cxa_atexit@plt+0x462d38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 479424 <__cxa_atexit@plt+0x462d14> │ │ │ │ + ldr r0, [pc, #88] @ 47944c <__cxa_atexit@plt+0x462d3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 479428 <__cxa_atexit@plt+0x462d18> │ │ │ │ + ldr r1, [pc, #68] @ 479450 <__cxa_atexit@plt+0x462d40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 47942c <__cxa_atexit@plt+0x462d1c> │ │ │ │ + ldr r0, [pc, #60] @ 479454 <__cxa_atexit@plt+0x462d44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 479414 <__cxa_atexit@plt+0x462d04> │ │ │ │ + b 47943c <__cxa_atexit@plt+0x462d2c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #68, 10 @ 0x11000000 │ │ │ │ - cmneq lr, #48, 10 @ 0xc000000 │ │ │ │ - cmneq lr, #40, 10 @ 0xa000000 │ │ │ │ + cmneq lr, #28, 10 @ 0x7000000 │ │ │ │ + cmneq lr, #8, 10 @ 0x2000000 │ │ │ │ + cmneq lr, #0, 10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 479468 <__cxa_atexit@plt+0x462d58> │ │ │ │ - ldr r8, [pc, #36] @ 479470 <__cxa_atexit@plt+0x462d60> │ │ │ │ + bhi 479490 <__cxa_atexit@plt+0x462d80> │ │ │ │ + ldr r8, [pc, #36] @ 479498 <__cxa_atexit@plt+0x462d88> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 479474 <__cxa_atexit@plt+0x462d64> │ │ │ │ + ldr r2, [pc, #28] @ 47949c <__cxa_atexit@plt+0x462d8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #843776 @ 0xce000 │ │ │ │ - cmneq lr, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq fp, #20, 4 @ 0x40000001 │ │ │ │ + teqeq fp, #169984 @ 0x29800 │ │ │ │ + cmneq lr, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq fp, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4794f0 <__cxa_atexit@plt+0x462de0> │ │ │ │ + bhi 479518 <__cxa_atexit@plt+0x462e08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4794f8 <__cxa_atexit@plt+0x462de8> │ │ │ │ - ldr r1, [pc, #92] @ 47950c <__cxa_atexit@plt+0x462dfc> │ │ │ │ + bcc 479520 <__cxa_atexit@plt+0x462e10> │ │ │ │ + ldr r1, [pc, #92] @ 479534 <__cxa_atexit@plt+0x462e24> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 479510 <__cxa_atexit@plt+0x462e00> │ │ │ │ + ldr r0, [pc, #88] @ 479538 <__cxa_atexit@plt+0x462e28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 479514 <__cxa_atexit@plt+0x462e04> │ │ │ │ + ldr r1, [pc, #68] @ 47953c <__cxa_atexit@plt+0x462e2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 479518 <__cxa_atexit@plt+0x462e08> │ │ │ │ + ldr r0, [pc, #60] @ 479540 <__cxa_atexit@plt+0x462e30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785d00 <__cxa_atexit@plt+0x76f5f0> │ │ │ │ + b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ mov r6, r3 │ │ │ │ - b 479500 <__cxa_atexit@plt+0x462df0> │ │ │ │ + b 479528 <__cxa_atexit@plt+0x462e18> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #88, 8 @ 0x58000000 │ │ │ │ - cmneq lr, #68, 8 @ 0x44000000 │ │ │ │ - cmneq lr, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq fp, #112, 2 │ │ │ │ + cmneq lr, #48, 8 @ 0x30000000 │ │ │ │ + cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ + cmneq lr, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq fp, #72, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4796c4 <__cxa_atexit@plt+0x462fb4> │ │ │ │ + bhi 4796ec <__cxa_atexit@plt+0x462fdc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 4795b4 <__cxa_atexit@plt+0x462ea4> │ │ │ │ + beq 4795dc <__cxa_atexit@plt+0x462ecc> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 4795e0 <__cxa_atexit@plt+0x462ed0> │ │ │ │ + bne 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ bic r0, r3, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ add r3, r6, #28 │ │ │ │ sub r1, r0, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - bhi 4796a4 <__cxa_atexit@plt+0x462f94> │ │ │ │ + bhi 4796cc <__cxa_atexit@plt+0x462fbc> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ add pc, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 479710 <__cxa_atexit@plt+0x463000> │ │ │ │ - ldr r1, [pc, #440] @ 479760 <__cxa_atexit@plt+0x463050> │ │ │ │ + bcc 479738 <__cxa_atexit@plt+0x463028> │ │ │ │ + ldr r1, [pc, #440] @ 479788 <__cxa_atexit@plt+0x463078> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #436] @ 479764 <__cxa_atexit@plt+0x463054> │ │ │ │ + ldr r8, [pc, #436] @ 47978c <__cxa_atexit@plt+0x46307c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4796cc <__cxa_atexit@plt+0x462fbc> │ │ │ │ - ldr r1, [pc, #372] @ 479748 <__cxa_atexit@plt+0x463038> │ │ │ │ + bcc 4796f4 <__cxa_atexit@plt+0x462fe4> │ │ │ │ + ldr r1, [pc, #372] @ 479770 <__cxa_atexit@plt+0x463060> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #368] @ 47974c <__cxa_atexit@plt+0x46303c> │ │ │ │ + ldr r8, [pc, #368] @ 479774 <__cxa_atexit@plt+0x463064> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4796d8 <__cxa_atexit@plt+0x462fc8> │ │ │ │ - ldr r1, [pc, #308] @ 479734 <__cxa_atexit@plt+0x463024> │ │ │ │ + bcc 479700 <__cxa_atexit@plt+0x462ff0> │ │ │ │ + ldr r1, [pc, #308] @ 47975c <__cxa_atexit@plt+0x46304c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #304] @ 479738 <__cxa_atexit@plt+0x463028> │ │ │ │ + ldr r8, [pc, #304] @ 479760 <__cxa_atexit@plt+0x463050> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #292] @ 47973c <__cxa_atexit@plt+0x46302c> │ │ │ │ + ldr r1, [pc, #292] @ 479764 <__cxa_atexit@plt+0x463054> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #284] @ 479740 <__cxa_atexit@plt+0x463030> │ │ │ │ + ldr lr, [pc, #284] @ 479768 <__cxa_atexit@plt+0x463058> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4796f8 <__cxa_atexit@plt+0x462fe8> │ │ │ │ - ldr r1, [pc, #288] @ 479778 <__cxa_atexit@plt+0x463068> │ │ │ │ + bcc 479720 <__cxa_atexit@plt+0x463010> │ │ │ │ + ldr r1, [pc, #288] @ 4797a0 <__cxa_atexit@plt+0x463090> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #284] @ 47977c <__cxa_atexit@plt+0x46306c> │ │ │ │ + ldr r8, [pc, #284] @ 4797a4 <__cxa_atexit@plt+0x463094> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 479704 <__cxa_atexit@plt+0x462ff4> │ │ │ │ - ldr r1, [pc, #268] @ 479784 <__cxa_atexit@plt+0x463074> │ │ │ │ + bcc 47972c <__cxa_atexit@plt+0x46301c> │ │ │ │ + ldr r1, [pc, #268] @ 4797ac <__cxa_atexit@plt+0x46309c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #264] @ 479788 <__cxa_atexit@plt+0x463078> │ │ │ │ + ldr r8, [pc, #264] @ 4797b0 <__cxa_atexit@plt+0x4630a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 47971c <__cxa_atexit@plt+0x46300c> │ │ │ │ - ldr r1, [pc, #212] @ 47976c <__cxa_atexit@plt+0x46305c> │ │ │ │ + bcc 479744 <__cxa_atexit@plt+0x463034> │ │ │ │ + ldr r1, [pc, #212] @ 479794 <__cxa_atexit@plt+0x463084> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #208] @ 479770 <__cxa_atexit@plt+0x463060> │ │ │ │ + ldr r8, [pc, #208] @ 479798 <__cxa_atexit@plt+0x463088> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 479728 <__cxa_atexit@plt+0x463018> │ │ │ │ - ldr r1, [pc, #156] @ 479754 <__cxa_atexit@plt+0x463044> │ │ │ │ + bcc 479750 <__cxa_atexit@plt+0x463040> │ │ │ │ + ldr r1, [pc, #156] @ 47977c <__cxa_atexit@plt+0x46306c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #152] @ 479758 <__cxa_atexit@plt+0x463048> │ │ │ │ + ldr r8, [pc, #152] @ 479780 <__cxa_atexit@plt+0x463070> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 479608 <__cxa_atexit@plt+0x462ef8> │ │ │ │ + b 479630 <__cxa_atexit@plt+0x462f20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 479750 <__cxa_atexit@plt+0x463040> │ │ │ │ + ldr r7, [pc, #124] @ 479778 <__cxa_atexit@plt+0x463068> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ - ldr r7, [pc, #100] @ 479744 <__cxa_atexit@plt+0x463034> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ + ldr r7, [pc, #100] @ 47976c <__cxa_atexit@plt+0x46305c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #28 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #128] @ 479780 <__cxa_atexit@plt+0x463070> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #128] @ 4797a8 <__cxa_atexit@plt+0x463098> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ - ldr r7, [pc, #128] @ 47978c <__cxa_atexit@plt+0x46307c> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ + ldr r7, [pc, #128] @ 4797b4 <__cxa_atexit@plt+0x4630a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ - ldr r7, [pc, #80] @ 479768 <__cxa_atexit@plt+0x463058> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ + ldr r7, [pc, #80] @ 479790 <__cxa_atexit@plt+0x463080> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ - ldr r7, [pc, #80] @ 479774 <__cxa_atexit@plt+0x463064> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ + ldr r7, [pc, #80] @ 47979c <__cxa_atexit@plt+0x46308c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ - ldr r7, [pc, #44] @ 47975c <__cxa_atexit@plt+0x46304c> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ + ldr r7, [pc, #44] @ 479784 <__cxa_atexit@plt+0x463074> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4796e0 <__cxa_atexit@plt+0x462fd0> │ │ │ │ + b 479708 <__cxa_atexit@plt+0x462ff8> │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ - teqeq fp, #20, 18 @ 0x50000 │ │ │ │ - cmneq lr, #252, 4 @ 0xc000000f │ │ │ │ - cmneq lr, #244, 4 @ 0x4000000f │ │ │ │ + teqeq fp, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq lr, #212, 4 @ 0x4000000d │ │ │ │ + cmneq lr, #204, 4 @ 0xc000000c │ │ │ │ muleq r0, r0, r4 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - teqeq fp, #770048 @ 0xbc000 │ │ │ │ + teqeq fp, #28672 @ 0x7000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - teqeq fp, #3801088 @ 0x3a0000 │ │ │ │ + teqeq fp, #294912 @ 0x48000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq fp, #933888 @ 0xe4000 │ │ │ │ + teqeq fp, #69632 @ 0x11000 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqeq fp, #56, 16 @ 0x380000 │ │ │ │ + teqeq fp, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - teqeq fp, #6750208 @ 0x670000 │ │ │ │ + teqeq fp, #1032192 @ 0xfc000 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - teqeq fp, #52, 16 @ 0x340000 │ │ │ │ + teqeq fp, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479804 <__cxa_atexit@plt+0x4630f4> │ │ │ │ - ldr r2, [pc, #100] @ 479820 <__cxa_atexit@plt+0x463110> │ │ │ │ + bcc 47982c <__cxa_atexit@plt+0x46311c> │ │ │ │ + ldr r2, [pc, #100] @ 479848 <__cxa_atexit@plt+0x463138> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 479824 <__cxa_atexit@plt+0x463114> │ │ │ │ + ldr r8, [pc, #96] @ 47984c <__cxa_atexit@plt+0x46313c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479828 <__cxa_atexit@plt+0x463118> │ │ │ │ + ldr r2, [pc, #80] @ 479850 <__cxa_atexit@plt+0x463140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 47982c <__cxa_atexit@plt+0x46311c> │ │ │ │ + ldr lr, [pc, #72] @ 479854 <__cxa_atexit@plt+0x463144> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479830 <__cxa_atexit@plt+0x463120> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 479858 <__cxa_atexit@plt+0x463148> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - teqeq fp, #240, 12 @ 0xf000000 │ │ │ │ - cmneq lr, #60, 2 │ │ │ │ - cmneq lr, #52, 2 │ │ │ │ + teqeq fp, #200, 14 @ 0x3200000 │ │ │ │ + cmneq lr, #20, 2 │ │ │ │ + cmneq lr, #12, 2 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #88, 28 @ 0x580 │ │ │ │ + cmpeq fp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4798a8 <__cxa_atexit@plt+0x463198> │ │ │ │ - ldr r2, [pc, #100] @ 4798c4 <__cxa_atexit@plt+0x4631b4> │ │ │ │ + bcc 4798d0 <__cxa_atexit@plt+0x4631c0> │ │ │ │ + ldr r2, [pc, #100] @ 4798ec <__cxa_atexit@plt+0x4631dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 4798c8 <__cxa_atexit@plt+0x4631b8> │ │ │ │ + ldr r8, [pc, #96] @ 4798f0 <__cxa_atexit@plt+0x4631e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 4798cc <__cxa_atexit@plt+0x4631bc> │ │ │ │ + ldr r2, [pc, #80] @ 4798f4 <__cxa_atexit@plt+0x4631e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4798d0 <__cxa_atexit@plt+0x4631c0> │ │ │ │ + ldr lr, [pc, #72] @ 4798f8 <__cxa_atexit@plt+0x4631e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 4798d4 <__cxa_atexit@plt+0x4631c4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 4798fc <__cxa_atexit@plt+0x4631ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - teqeq fp, #99614720 @ 0x5f00000 │ │ │ │ - cmneq lr, #152 @ 0x98 │ │ │ │ - cmneq lr, #144 @ 0x90 │ │ │ │ + teqeq fp, #14417920 @ 0xdc0000 │ │ │ │ + cmneq lr, #112 @ 0x70 │ │ │ │ + cmneq lr, #104 @ 0x68 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq fp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47994c <__cxa_atexit@plt+0x46323c> │ │ │ │ - ldr r2, [pc, #100] @ 479968 <__cxa_atexit@plt+0x463258> │ │ │ │ + bcc 479974 <__cxa_atexit@plt+0x463264> │ │ │ │ + ldr r2, [pc, #100] @ 479990 <__cxa_atexit@plt+0x463280> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 47996c <__cxa_atexit@plt+0x46325c> │ │ │ │ + ldr r8, [pc, #96] @ 479994 <__cxa_atexit@plt+0x463284> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479970 <__cxa_atexit@plt+0x463260> │ │ │ │ + ldr r2, [pc, #80] @ 479998 <__cxa_atexit@plt+0x463288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 479974 <__cxa_atexit@plt+0x463264> │ │ │ │ + ldr lr, [pc, #72] @ 47999c <__cxa_atexit@plt+0x46328c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479978 <__cxa_atexit@plt+0x463268> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 4799a0 <__cxa_atexit@plt+0x463290> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - teqeq fp, #204, 10 @ 0x33000000 │ │ │ │ - cmneq lr, #244, 30 @ 0x3d0 │ │ │ │ - cmneq lr, #236, 30 @ 0x3b0 │ │ │ │ + teqeq fp, #164, 12 @ 0xa400000 │ │ │ │ + cmneq lr, #204, 30 @ 0x330 │ │ │ │ + cmneq lr, #196, 30 @ 0x310 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #16, 26 @ 0x400 │ │ │ │ + cmpeq fp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4799f0 <__cxa_atexit@plt+0x4632e0> │ │ │ │ - ldr r2, [pc, #100] @ 479a0c <__cxa_atexit@plt+0x4632fc> │ │ │ │ + bcc 479a18 <__cxa_atexit@plt+0x463308> │ │ │ │ + ldr r2, [pc, #100] @ 479a34 <__cxa_atexit@plt+0x463324> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 479a10 <__cxa_atexit@plt+0x463300> │ │ │ │ + ldr r8, [pc, #96] @ 479a38 <__cxa_atexit@plt+0x463328> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479a14 <__cxa_atexit@plt+0x463304> │ │ │ │ + ldr r2, [pc, #80] @ 479a3c <__cxa_atexit@plt+0x46332c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 479a18 <__cxa_atexit@plt+0x463308> │ │ │ │ + ldr lr, [pc, #72] @ 479a40 <__cxa_atexit@plt+0x463330> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479a1c <__cxa_atexit@plt+0x46330c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 479a44 <__cxa_atexit@plt+0x463334> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - teqeq fp, #239075328 @ 0xe400000 │ │ │ │ - cmneq lr, #80, 30 @ 0x140 │ │ │ │ - cmneq lr, #72, 30 @ 0x120 │ │ │ │ + teqeq fp, #17825792 @ 0x1100000 │ │ │ │ + cmneq lr, #40, 30 @ 0xa0 │ │ │ │ + cmneq lr, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq fp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479a94 <__cxa_atexit@plt+0x463384> │ │ │ │ - ldr r2, [pc, #100] @ 479ab0 <__cxa_atexit@plt+0x4633a0> │ │ │ │ + bcc 479abc <__cxa_atexit@plt+0x4633ac> │ │ │ │ + ldr r2, [pc, #100] @ 479ad8 <__cxa_atexit@plt+0x4633c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 479ab4 <__cxa_atexit@plt+0x4633a4> │ │ │ │ + ldr r8, [pc, #96] @ 479adc <__cxa_atexit@plt+0x4633cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479ab8 <__cxa_atexit@plt+0x4633a8> │ │ │ │ + ldr r2, [pc, #80] @ 479ae0 <__cxa_atexit@plt+0x4633d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 479abc <__cxa_atexit@plt+0x4633ac> │ │ │ │ + ldr lr, [pc, #72] @ 479ae4 <__cxa_atexit@plt+0x4633d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479ac0 <__cxa_atexit@plt+0x4633b0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 479ae8 <__cxa_atexit@plt+0x4633d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - teqeq fp, #-1509949440 @ 0xa6000000 │ │ │ │ - cmneq lr, #172, 28 @ 0xac0 │ │ │ │ - cmneq lr, #164, 28 @ 0xa40 │ │ │ │ + teqeq fp, #528482304 @ 0x1f800000 │ │ │ │ + cmneq lr, #132, 28 @ 0x840 │ │ │ │ + cmneq lr, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #200, 22 @ 0x32000 │ │ │ │ + cmpeq fp, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479b38 <__cxa_atexit@plt+0x463428> │ │ │ │ - ldr r2, [pc, #100] @ 479b54 <__cxa_atexit@plt+0x463444> │ │ │ │ + bcc 479b60 <__cxa_atexit@plt+0x463450> │ │ │ │ + ldr r2, [pc, #100] @ 479b7c <__cxa_atexit@plt+0x46346c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 479b58 <__cxa_atexit@plt+0x463448> │ │ │ │ + ldr r8, [pc, #96] @ 479b80 <__cxa_atexit@plt+0x463470> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479b5c <__cxa_atexit@plt+0x46344c> │ │ │ │ + ldr r2, [pc, #80] @ 479b84 <__cxa_atexit@plt+0x463474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 479b60 <__cxa_atexit@plt+0x463450> │ │ │ │ + ldr lr, [pc, #72] @ 479b88 <__cxa_atexit@plt+0x463478> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479b64 <__cxa_atexit@plt+0x463454> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 479b8c <__cxa_atexit@plt+0x46347c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ - teqeq fp, #318767104 @ 0x13000000 │ │ │ │ - cmneq lr, #8, 28 @ 0x80 │ │ │ │ - cmneq lr, #0, 28 │ │ │ │ + teqeq fp, #-352321536 @ 0xeb000000 │ │ │ │ + cmneq lr, #224, 26 @ 0x3800 │ │ │ │ + cmneq lr, #216, 26 @ 0x3600 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ + cmpeq fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479bdc <__cxa_atexit@plt+0x4634cc> │ │ │ │ - ldr r2, [pc, #100] @ 479bf8 <__cxa_atexit@plt+0x4634e8> │ │ │ │ + bcc 479c04 <__cxa_atexit@plt+0x4634f4> │ │ │ │ + ldr r2, [pc, #100] @ 479c20 <__cxa_atexit@plt+0x463510> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #96] @ 479bfc <__cxa_atexit@plt+0x4634ec> │ │ │ │ + ldr r8, [pc, #96] @ 479c24 <__cxa_atexit@plt+0x463514> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 479c00 <__cxa_atexit@plt+0x4634f0> │ │ │ │ + ldr r2, [pc, #80] @ 479c28 <__cxa_atexit@plt+0x463518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #72] @ 479c04 <__cxa_atexit@plt+0x4634f4> │ │ │ │ + ldr lr, [pc, #72] @ 479c2c <__cxa_atexit@plt+0x46351c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #36] @ 479c08 <__cxa_atexit@plt+0x4634f8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #36] @ 479c30 <__cxa_atexit@plt+0x463520> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff364 │ │ │ │ - teqeq fp, #128, 6 │ │ │ │ - cmneq lr, #100, 26 @ 0x1900 │ │ │ │ - cmneq lr, #92, 26 @ 0x1700 │ │ │ │ + teqeq fp, #88, 8 @ 0x58000000 │ │ │ │ + cmneq lr, #60, 26 @ 0xf00 │ │ │ │ + cmneq lr, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, #128, 20 @ 0x80000 │ │ │ │ + cmpeq fp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479c5c <__cxa_atexit@plt+0x46354c> │ │ │ │ - ldr r3, [pc, #56] @ 479c6c <__cxa_atexit@plt+0x46355c> │ │ │ │ + bcc 479c84 <__cxa_atexit@plt+0x463574> │ │ │ │ + ldr r3, [pc, #56] @ 479c94 <__cxa_atexit@plt+0x463584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 479c70 <__cxa_atexit@plt+0x463560> │ │ │ │ + ldr r8, [pc, #40] @ 479c98 <__cxa_atexit@plt+0x463588> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - teqeq fp, #536870926 @ 0x2000000e │ │ │ │ - cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ + teqeq fp, #-402653182 @ 0xe8000002 │ │ │ │ + cmpeq fp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479cc0 <__cxa_atexit@plt+0x4635b0> │ │ │ │ - ldr r3, [pc, #52] @ 479cd0 <__cxa_atexit@plt+0x4635c0> │ │ │ │ + bcc 479ce8 <__cxa_atexit@plt+0x4635d8> │ │ │ │ + ldr r3, [pc, #52] @ 479cf8 <__cxa_atexit@plt+0x4635e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq fp, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq fp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479d2c <__cxa_atexit@plt+0x46361c> │ │ │ │ - ldr lr, [pc, #64] @ 479d3c <__cxa_atexit@plt+0x46362c> │ │ │ │ + bcc 479d54 <__cxa_atexit@plt+0x463644> │ │ │ │ + ldr lr, [pc, #64] @ 479d64 <__cxa_atexit@plt+0x463654> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #44] @ 479d40 <__cxa_atexit@plt+0x463630> │ │ │ │ + ldr r8, [pc, #44] @ 479d68 <__cxa_atexit@plt+0x463658> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - teqeq fp, #268435458 @ 0x10000002 │ │ │ │ - cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ + teqeq fp, #-1879048177 @ 0x9000000f │ │ │ │ + cmpeq fp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479d94 <__cxa_atexit@plt+0x463684> │ │ │ │ - ldr lr, [pc, #56] @ 479da4 <__cxa_atexit@plt+0x463694> │ │ │ │ + bcc 479dbc <__cxa_atexit@plt+0x4636ac> │ │ │ │ + ldr lr, [pc, #56] @ 479dcc <__cxa_atexit@plt+0x4636bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 785dd8 <__cxa_atexit@plt+0x76f6c8> │ │ │ │ + b 785e00 <__cxa_atexit@plt+0x76f6f0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq fp, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq fp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479e0c <__cxa_atexit@plt+0x4636fc> │ │ │ │ - ldr sl, [pc, #72] @ 479e1c <__cxa_atexit@plt+0x46370c> │ │ │ │ + bcc 479e34 <__cxa_atexit@plt+0x463724> │ │ │ │ + ldr sl, [pc, #72] @ 479e44 <__cxa_atexit@plt+0x463734> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 479e20 <__cxa_atexit@plt+0x463710> │ │ │ │ + ldr lr, [pc, #52] @ 479e48 <__cxa_atexit@plt+0x463738> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - teqeq fp, #-2147483627 @ 0x80000015 │ │ │ │ - cmpeq fp, #104, 16 @ 0x680000 │ │ │ │ + teqeq fp, #-536870910 @ 0xe0000002 │ │ │ │ + cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479e8c <__cxa_atexit@plt+0x46377c> │ │ │ │ - ldr sl, [pc, #72] @ 479e9c <__cxa_atexit@plt+0x46378c> │ │ │ │ + bcc 479eb4 <__cxa_atexit@plt+0x4637a4> │ │ │ │ + ldr sl, [pc, #72] @ 479ec4 <__cxa_atexit@plt+0x4637b4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 479ea0 <__cxa_atexit@plt+0x463790> │ │ │ │ + ldr lr, [pc, #52] @ 479ec8 <__cxa_atexit@plt+0x4637b8> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - teqeq fp, #214 @ 0xd6 │ │ │ │ - cmpeq fp, #228, 14 @ 0x3900000 │ │ │ │ + teqeq fp, #-2147483605 @ 0x8000002b │ │ │ │ + cmpeq fp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 479ef0 <__cxa_atexit@plt+0x4637e0> │ │ │ │ - ldr r2, [pc, #48] @ 479f00 <__cxa_atexit@plt+0x4637f0> │ │ │ │ + bcc 479f18 <__cxa_atexit@plt+0x463808> │ │ │ │ + ldr r2, [pc, #48] @ 479f28 <__cxa_atexit@plt+0x463818> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 479f04 <__cxa_atexit@plt+0x4637f4> │ │ │ │ + ldr r3, [pc, #44] @ 479f2c <__cxa_atexit@plt+0x46381c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - teqeq fp, #118 @ 0x76 │ │ │ │ - cmpeq fp, #132, 14 @ 0x2100000 │ │ │ │ + teqeq fp, #-2147483629 @ 0x80000013 │ │ │ │ + cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479f9c <__cxa_atexit@plt+0x46388c> │ │ │ │ - ldr r1, [pc, #140] @ 479fc0 <__cxa_atexit@plt+0x4638b0> │ │ │ │ + bcc 479fc4 <__cxa_atexit@plt+0x4638b4> │ │ │ │ + ldr r1, [pc, #140] @ 479fe8 <__cxa_atexit@plt+0x4638d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 479fc4 <__cxa_atexit@plt+0x4638b4> │ │ │ │ + ldr r0, [pc, #124] @ 479fec <__cxa_atexit@plt+0x4638dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 479fb0 <__cxa_atexit@plt+0x4638a0> │ │ │ │ - ldr sl, [pc, #100] @ 479fc8 <__cxa_atexit@plt+0x4638b8> │ │ │ │ + bcc 479fd8 <__cxa_atexit@plt+0x4638c8> │ │ │ │ + ldr sl, [pc, #100] @ 479ff0 <__cxa_atexit@plt+0x4638e0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 479fcc <__cxa_atexit@plt+0x4638bc> │ │ │ │ + ldr lr, [pc, #80] @ 479ff4 <__cxa_atexit@plt+0x4638e4> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #60, 20 @ 0x3c000 │ │ │ │ - cmneq lr, #208, 18 @ 0x340000 │ │ │ │ + cmneq lr, #20, 20 @ 0x14000 │ │ │ │ + cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - teqpeq sl, #792 @ p-variant is OBSOLETE @ 0x318 │ │ │ │ - cmpeq fp, #188, 12 @ 0xbc00000 │ │ │ │ + teqeq fp, #158 @ 0x9e │ │ │ │ + cmpeq fp, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47a034 <__cxa_atexit@plt+0x463924> │ │ │ │ + bhi 47a05c <__cxa_atexit@plt+0x46394c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a040 <__cxa_atexit@plt+0x463930> │ │ │ │ - ldr r2, [pc, #76] @ 47a050 <__cxa_atexit@plt+0x463940> │ │ │ │ + bcc 47a068 <__cxa_atexit@plt+0x463958> │ │ │ │ + ldr r2, [pc, #76] @ 47a078 <__cxa_atexit@plt+0x463968> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 47a054 <__cxa_atexit@plt+0x463944> │ │ │ │ + ldr r1, [pc, #72] @ 47a07c <__cxa_atexit@plt+0x46396c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 47a058 <__cxa_atexit@plt+0x463948> │ │ │ │ + ldr r8, [pc, #56] @ 47a080 <__cxa_atexit@plt+0x463970> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq lr, #4, 18 @ 0x10000 │ │ │ │ - teqpeq sl, #46, 30 @ p-variant is OBSOLETE @ 0xb8 │ │ │ │ - cmpeq fp, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq lr, #220, 16 @ 0xdc0000 │ │ │ │ + teqeq fp, #6 │ │ │ │ + cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a0c4 <__cxa_atexit@plt+0x4639b4> │ │ │ │ - ldr r2, [pc, #76] @ 47a0d4 <__cxa_atexit@plt+0x4639c4> │ │ │ │ + bcc 47a0ec <__cxa_atexit@plt+0x4639dc> │ │ │ │ + ldr r2, [pc, #76] @ 47a0fc <__cxa_atexit@plt+0x4639ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 47a0d8 <__cxa_atexit@plt+0x4639c8> │ │ │ │ + ldr r1, [pc, #72] @ 47a100 <__cxa_atexit@plt+0x4639f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 47a0dc <__cxa_atexit@plt+0x4639cc> │ │ │ │ + ldr r2, [pc, #52] @ 47a104 <__cxa_atexit@plt+0x4639f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq lr, #228, 16 @ 0xe40000 │ │ │ │ - cmneq lr, #112, 16 @ 0x700000 │ │ │ │ + cmneq lr, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq lr, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffed0c │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ cmp r7, lr │ │ │ │ - bcc 47a198 <__cxa_atexit@plt+0x463a88> │ │ │ │ - ldr ip, [pc, #176] @ 47a1c0 <__cxa_atexit@plt+0x463ab0> │ │ │ │ + bcc 47a1c0 <__cxa_atexit@plt+0x463ab0> │ │ │ │ + ldr ip, [pc, #176] @ 47a1e8 <__cxa_atexit@plt+0x463ad8> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r5] │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #4]! │ │ │ │ - ldr ip, [pc, #156] @ 47a1c4 <__cxa_atexit@plt+0x463ab4> │ │ │ │ + ldr ip, [pc, #156] @ 47a1ec <__cxa_atexit@plt+0x463adc> │ │ │ │ add ip, pc, ip │ │ │ │ strh r9, [r3, #28] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r0, r3 │ │ │ │ str ip, [r0, #20]! │ │ │ │ - ldr r2, [pc, #128] @ 47a1c8 <__cxa_atexit@plt+0x463ab8> │ │ │ │ + ldr r2, [pc, #128] @ 47a1f0 <__cxa_atexit@plt+0x463ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, lr, #3 │ │ │ │ sub r2, lr, #23 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 47a17c <__cxa_atexit@plt+0x463a6c> │ │ │ │ - ldr r0, [pc, #88] @ 47a1d0 <__cxa_atexit@plt+0x463ac0> │ │ │ │ + ble 47a1a4 <__cxa_atexit@plt+0x463a94> │ │ │ │ + ldr r0, [pc, #88] @ 47a1f8 <__cxa_atexit@plt+0x463ae8> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 47a184 <__cxa_atexit@plt+0x463a74> │ │ │ │ - ldr r0, [pc, #72] @ 47a1cc <__cxa_atexit@plt+0x463abc> │ │ │ │ + b 47a1ac <__cxa_atexit@plt+0x463a9c> │ │ │ │ + ldr r0, [pc, #72] @ 47a1f4 <__cxa_atexit@plt+0x463ae4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r5] │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #52] @ 47a1d4 <__cxa_atexit@plt+0x463ac4> │ │ │ │ + ldr r7, [pc, #52] @ 47a1fc <__cxa_atexit@plt+0x463aec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ uxth r1, r9 │ │ │ │ stmib r5, {r1, sl} │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed0c │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq fp, #12, 10 @ 0x3000000 │ │ │ │ - cmpeq fp, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq fp, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47a278 <__cxa_atexit@plt+0x463b68> │ │ │ │ - ldr r7, [pc, #140] @ 47a288 <__cxa_atexit@plt+0x463b78> │ │ │ │ + bhi 47a2a0 <__cxa_atexit@plt+0x463b90> │ │ │ │ + ldr r7, [pc, #140] @ 47a2b0 <__cxa_atexit@plt+0x463ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47a25c <__cxa_atexit@plt+0x463b4c> │ │ │ │ - ldr r2, [pc, #116] @ 47a28c <__cxa_atexit@plt+0x463b7c> │ │ │ │ + beq 47a284 <__cxa_atexit@plt+0x463b74> │ │ │ │ + ldr r2, [pc, #116] @ 47a2b4 <__cxa_atexit@plt+0x463ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47a26c <__cxa_atexit@plt+0x463b5c> │ │ │ │ + beq 47a294 <__cxa_atexit@plt+0x463b84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldrh r9, [r7, #15] │ │ │ │ ldr r7, [r1, #3] │ │ │ │ ldr r0, [r1, #7] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr sl, [r3, #3] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 47a0f8 <__cxa_atexit@plt+0x4639e8> │ │ │ │ + b 47a120 <__cxa_atexit@plt+0x463a10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47a290 <__cxa_atexit@plt+0x463b80> │ │ │ │ + ldr r7, [pc, #16] @ 47a2b8 <__cxa_atexit@plt+0x463ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq fp, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq fp, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq fp, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq fp, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 47a2f4 <__cxa_atexit@plt+0x463be4> │ │ │ │ + ldr r3, [pc, #76] @ 47a31c <__cxa_atexit@plt+0x463c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47a2ec <__cxa_atexit@plt+0x463bdc> │ │ │ │ + beq 47a314 <__cxa_atexit@plt+0x463c04> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r2, [r1, #7] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ ldrh r9, [r7, #15] │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ - b 47a0f8 <__cxa_atexit@plt+0x4639e8> │ │ │ │ + b 47a120 <__cxa_atexit@plt+0x463a10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq fp, #172, 6 @ 0xb0000002 │ │ │ │ + cmpeq fp, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r2, [r1, #7] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ ldrh r9, [r7, #15] │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ - b 47a0f8 <__cxa_atexit@plt+0x4639e8> │ │ │ │ - cmpeq fp, #104, 6 @ 0xa0000001 │ │ │ │ + b 47a120 <__cxa_atexit@plt+0x463a10> │ │ │ │ + cmpeq fp, #64, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47a380 <__cxa_atexit@plt+0x463c70> │ │ │ │ - ldr r7, [pc, #52] @ 47a390 <__cxa_atexit@plt+0x463c80> │ │ │ │ + bhi 47a3a8 <__cxa_atexit@plt+0x463c98> │ │ │ │ + ldr r7, [pc, #52] @ 47a3b8 <__cxa_atexit@plt+0x463ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47a374 <__cxa_atexit@plt+0x463c64> │ │ │ │ + beq 47a39c <__cxa_atexit@plt+0x463c8c> │ │ │ │ mov r7, r8 │ │ │ │ - b 47a3a4 <__cxa_atexit@plt+0x463c94> │ │ │ │ + b 47a3cc <__cxa_atexit@plt+0x463cbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47a394 <__cxa_atexit@plt+0x463c84> │ │ │ │ + ldr r7, [pc, #12] @ 47a3bc <__cxa_atexit@plt+0x463cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq fp, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq fp, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq fp, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #212] @ 47a480 <__cxa_atexit@plt+0x463d70> │ │ │ │ + ldr lr, [pc, #212] @ 47a4a8 <__cxa_atexit@plt+0x463d98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldrh r9, [r7, #15] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r2, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 47a454 <__cxa_atexit@plt+0x463d44> │ │ │ │ - ldr ip, [pc, #152] @ 47a484 <__cxa_atexit@plt+0x463d74> │ │ │ │ + bcc 47a47c <__cxa_atexit@plt+0x463d6c> │ │ │ │ + ldr ip, [pc, #152] @ 47a4ac <__cxa_atexit@plt+0x463d9c> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldmda r5, {r0, r2} │ │ │ │ str ip, [r6, #4]! │ │ │ │ sub lr, r3, #23 │ │ │ │ - ldr ip, [pc, #128] @ 47a488 <__cxa_atexit@plt+0x463d78> │ │ │ │ + ldr ip, [pc, #128] @ 47a4b0 <__cxa_atexit@plt+0x463da0> │ │ │ │ add ip, pc, ip │ │ │ │ strh r9, [r6, #28] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r0, #20]! │ │ │ │ - ldr r1, [pc, #100] @ 47a48c <__cxa_atexit@plt+0x463d7c> │ │ │ │ + ldr r1, [pc, #100] @ 47a4b4 <__cxa_atexit@plt+0x463da4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r6, #32 │ │ │ │ stm r7, {r1, r6, sl} │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #80] @ 47a490 <__cxa_atexit@plt+0x463d80> │ │ │ │ + ldr r0, [pc, #80] @ 47a4b8 <__cxa_atexit@plt+0x463da8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str lr, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ - ldr r7, [pc, #56] @ 47a494 <__cxa_atexit@plt+0x463d84> │ │ │ │ + ldr r7, [pc, #56] @ 47a4bc <__cxa_atexit@plt+0x463dac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #208, 10 @ 0x34000000 │ │ │ │ + cmneq lr, #168, 10 @ 0x2a000000 │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - cmpeq fp, #80, 4 │ │ │ │ - cmpeq fp, #32, 4 │ │ │ │ + cmpeq fp, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 47a4c0 <__cxa_atexit@plt+0x463db0> │ │ │ │ + ldr r3, [pc, #8] @ 47a4e8 <__cxa_atexit@plt+0x463dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq fp, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq fp, #220, 2 @ 0x37 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq fp, #228, 2 @ 0x39 │ │ │ │ + cmpeq fp, #180, 2 @ 0x2d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47a508 <__cxa_atexit@plt+0x463df8> │ │ │ │ - ldr r7, [pc, #48] @ 47a518 <__cxa_atexit@plt+0x463e08> │ │ │ │ + bhi 47a530 <__cxa_atexit@plt+0x463e20> │ │ │ │ + ldr r7, [pc, #48] @ 47a540 <__cxa_atexit@plt+0x463e30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 47a4fc <__cxa_atexit@plt+0x463dec> │ │ │ │ + beq 47a524 <__cxa_atexit@plt+0x463e14> │ │ │ │ mov r7, r8 │ │ │ │ - b 47a52c <__cxa_atexit@plt+0x463e1c> │ │ │ │ + b 47a554 <__cxa_atexit@plt+0x463e44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47a51c <__cxa_atexit@plt+0x463e0c> │ │ │ │ + ldr r7, [pc, #12] @ 47a544 <__cxa_atexit@plt+0x463e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #204, 2 @ 0x33 │ │ │ │ - cmpeq fp, #132, 2 @ 0x21 │ │ │ │ + cmpeq fp, #164, 2 @ 0x29 │ │ │ │ + cmpeq fp, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #248] @ 47a62c <__cxa_atexit@plt+0x463f1c> │ │ │ │ + ldr r3, [pc, #248] @ 47a654 <__cxa_atexit@plt+0x463f44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add ip, r3, #1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ - ldr lr, [pc, #228] @ 47a630 <__cxa_atexit@plt+0x463f20> │ │ │ │ + ldr lr, [pc, #228] @ 47a658 <__cxa_atexit@plt+0x463f48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrh r8, [r7, #15] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r0, #3] │ │ │ │ ldr r2, [r0, #7] │ │ │ │ ldr r0, [r0, #11] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str ip, [r5] │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ cmp r7, ip │ │ │ │ - bcc 47a600 <__cxa_atexit@plt+0x463ef0> │ │ │ │ - ldr r0, [pc, #168] @ 47a634 <__cxa_atexit@plt+0x463f24> │ │ │ │ + bcc 47a628 <__cxa_atexit@plt+0x463f18> │ │ │ │ + ldr r0, [pc, #168] @ 47a65c <__cxa_atexit@plt+0x463f4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #164] @ 47a638 <__cxa_atexit@plt+0x463f28> │ │ │ │ + ldr r1, [pc, #164] @ 47a660 <__cxa_atexit@plt+0x463f50> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #-4]! │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r0, ip, #23 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ strh r8, [r6, #28] │ │ │ │ mov r8, r3 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #20]! │ │ │ │ str lr, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ - ldr r7, [pc, #108] @ 47a63c <__cxa_atexit@plt+0x463f2c> │ │ │ │ + ldr r7, [pc, #108] @ 47a664 <__cxa_atexit@plt+0x463f54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #84] @ 47a640 <__cxa_atexit@plt+0x463f30> │ │ │ │ + ldr r7, [pc, #84] @ 47a668 <__cxa_atexit@plt+0x463f58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, ip, #3 │ │ │ │ mov r6, ip │ │ │ │ bx r2 │ │ │ │ - ldr r7, [pc, #60] @ 47a644 <__cxa_atexit@plt+0x463f34> │ │ │ │ + ldr r7, [pc, #60] @ 47a66c <__cxa_atexit@plt+0x463f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #68, 8 @ 0x44000000 │ │ │ │ - cmneq lr, #48, 8 @ 0x30000000 │ │ │ │ + cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ + cmneq lr, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0xffffe890 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmpeq fp, #164 @ 0xa4 │ │ │ │ + cmpeq fp, #124 @ 0x7c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a6ac <__cxa_atexit@plt+0x463f9c> │ │ │ │ - ldr r2, [pc, #56] @ 47a6bc <__cxa_atexit@plt+0x463fac> │ │ │ │ + bcc 47a6d4 <__cxa_atexit@plt+0x463fc4> │ │ │ │ + ldr r2, [pc, #56] @ 47a6e4 <__cxa_atexit@plt+0x463fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #40] @ 47a6c0 <__cxa_atexit@plt+0x463fb0> │ │ │ │ + ldr r0, [pc, #40] @ 47a6e8 <__cxa_atexit@plt+0x463fd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #236, 4 @ 0xc000000e │ │ │ │ - cmneq lr, #128, 4 │ │ │ │ + cmneq lr, #196, 4 @ 0x4000000c │ │ │ │ + cmneq lr, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47a724 <__cxa_atexit@plt+0x464014> │ │ │ │ + bhi 47a74c <__cxa_atexit@plt+0x46403c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a730 <__cxa_atexit@plt+0x464020> │ │ │ │ - ldr r2, [pc, #76] @ 47a740 <__cxa_atexit@plt+0x464030> │ │ │ │ + bcc 47a758 <__cxa_atexit@plt+0x464048> │ │ │ │ + ldr r2, [pc, #76] @ 47a768 <__cxa_atexit@plt+0x464058> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 47a744 <__cxa_atexit@plt+0x464034> │ │ │ │ + ldr r1, [pc, #72] @ 47a76c <__cxa_atexit@plt+0x46405c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 47a748 <__cxa_atexit@plt+0x464038> │ │ │ │ + ldr r8, [pc, #56] @ 47a770 <__cxa_atexit@plt+0x464060> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq lr, #20, 4 @ 0x40000001 │ │ │ │ - teqpeq sl, #34340864 @ p-variant is OBSOLETE @ 0x20c0000 │ │ │ │ + cmneq lr, #236, 2 @ 0x3b │ │ │ │ + teqpeq sl, #5963776 @ p-variant is OBSOLETE @ 0x5b0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a7b0 <__cxa_atexit@plt+0x4640a0> │ │ │ │ - ldr r2, [pc, #56] @ 47a7c0 <__cxa_atexit@plt+0x4640b0> │ │ │ │ + bcc 47a7d8 <__cxa_atexit@plt+0x4640c8> │ │ │ │ + ldr r2, [pc, #56] @ 47a7e8 <__cxa_atexit@plt+0x4640d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #40] @ 47a7c4 <__cxa_atexit@plt+0x4640b4> │ │ │ │ + ldr r0, [pc, #40] @ 47a7ec <__cxa_atexit@plt+0x4640dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #232, 2 @ 0x3a │ │ │ │ - cmneq lr, #124, 2 │ │ │ │ + cmneq lr, #192, 2 @ 0x30 │ │ │ │ + cmneq lr, #84, 2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47a828 <__cxa_atexit@plt+0x464118> │ │ │ │ + bhi 47a850 <__cxa_atexit@plt+0x464140> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47a834 <__cxa_atexit@plt+0x464124> │ │ │ │ - ldr r2, [pc, #76] @ 47a844 <__cxa_atexit@plt+0x464134> │ │ │ │ + bcc 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + ldr r2, [pc, #76] @ 47a86c <__cxa_atexit@plt+0x46415c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 47a848 <__cxa_atexit@plt+0x464138> │ │ │ │ + ldr r1, [pc, #72] @ 47a870 <__cxa_atexit@plt+0x464160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 47a84c <__cxa_atexit@plt+0x46413c> │ │ │ │ + ldr r8, [pc, #56] @ 47a874 <__cxa_atexit@plt+0x464164> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq lr, #16, 2 │ │ │ │ - teqpeq sl, #111149056 @ p-variant is OBSOLETE @ 0x6a00000 │ │ │ │ + cmneq lr, #232 @ 0xe8 │ │ │ │ + teqpeq sl, #17301504 @ p-variant is OBSOLETE @ 0x1080000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47a9b8 <__cxa_atexit@plt+0x4642a8> │ │ │ │ + bhi 47a9e0 <__cxa_atexit@plt+0x4642d0> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 47a8a8 <__cxa_atexit@plt+0x464198> │ │ │ │ + beq 47a8d0 <__cxa_atexit@plt+0x4641c0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 47a8e4 <__cxa_atexit@plt+0x4641d4> │ │ │ │ + bne 47a90c <__cxa_atexit@plt+0x4641fc> │ │ │ │ bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 47a90c <__cxa_atexit@plt+0x4641fc> │ │ │ │ + beq 47a934 <__cxa_atexit@plt+0x464224> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 47a91c <__cxa_atexit@plt+0x46420c> │ │ │ │ - ldr r8, [pc, #388] @ 47aa24 <__cxa_atexit@plt+0x464314> │ │ │ │ + bne 47a944 <__cxa_atexit@plt+0x464234> │ │ │ │ + ldr r8, [pc, #388] @ 47aa4c <__cxa_atexit@plt+0x46433c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47a9c8 <__cxa_atexit@plt+0x4642b8> │ │ │ │ + bcc 47a9f0 <__cxa_atexit@plt+0x4642e0> │ │ │ │ ldr r2, [r9, #2] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ add r9, r6, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 47a8f4 <__cxa_atexit@plt+0x4641e4> │ │ │ │ - ldr lr, [pc, #288] @ 47aa00 <__cxa_atexit@plt+0x4642f0> │ │ │ │ + ble 47a91c <__cxa_atexit@plt+0x46420c> │ │ │ │ + ldr lr, [pc, #288] @ 47aa28 <__cxa_atexit@plt+0x464318> │ │ │ │ add lr, pc, lr │ │ │ │ - b 47a954 <__cxa_atexit@plt+0x464244> │ │ │ │ - ldr r8, [pc, #264] @ 47a9f4 <__cxa_atexit@plt+0x4642e4> │ │ │ │ + b 47a97c <__cxa_atexit@plt+0x46426c> │ │ │ │ + ldr r8, [pc, #264] @ 47aa1c <__cxa_atexit@plt+0x46430c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #248] @ 47a9f8 <__cxa_atexit@plt+0x4642e8> │ │ │ │ + ldr r0, [pc, #248] @ 47aa20 <__cxa_atexit@plt+0x464310> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #244] @ 47a9fc <__cxa_atexit@plt+0x4642ec> │ │ │ │ + ldr r8, [pc, #244] @ 47aa24 <__cxa_atexit@plt+0x464314> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 47a9a4 <__cxa_atexit@plt+0x464294> │ │ │ │ - ldr r8, [pc, #268] @ 47aa20 <__cxa_atexit@plt+0x464310> │ │ │ │ + b 47a9cc <__cxa_atexit@plt+0x4642bc> │ │ │ │ + ldr r8, [pc, #268] @ 47aa48 <__cxa_atexit@plt+0x464338> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47a9d4 <__cxa_atexit@plt+0x4642c4> │ │ │ │ + bcc 47a9fc <__cxa_atexit@plt+0x4642ec> │ │ │ │ ldr r2, [r9, #1] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ add r9, r6, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 47a990 <__cxa_atexit@plt+0x464280> │ │ │ │ - ldr lr, [pc, #196] @ 47aa18 <__cxa_atexit@plt+0x464308> │ │ │ │ + ble 47a9b8 <__cxa_atexit@plt+0x4642a8> │ │ │ │ + ldr lr, [pc, #196] @ 47aa40 <__cxa_atexit@plt+0x464330> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #168] @ 47aa04 <__cxa_atexit@plt+0x4642f4> │ │ │ │ + ldr r0, [pc, #168] @ 47aa2c <__cxa_atexit@plt+0x46431c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #160] @ 47aa08 <__cxa_atexit@plt+0x4642f8> │ │ │ │ + ldr r7, [pc, #160] @ 47aa30 <__cxa_atexit@plt+0x464320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #116] @ 47aa10 <__cxa_atexit@plt+0x464300> │ │ │ │ + ldr r0, [pc, #116] @ 47aa38 <__cxa_atexit@plt+0x464328> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #112] @ 47aa14 <__cxa_atexit@plt+0x464304> │ │ │ │ + ldr r8, [pc, #112] @ 47aa3c <__cxa_atexit@plt+0x46432c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #104] @ 47aa28 <__cxa_atexit@plt+0x464318> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #104] @ 47aa50 <__cxa_atexit@plt+0x464340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 47aa0c <__cxa_atexit@plt+0x4642fc> │ │ │ │ + ldr r7, [pc, #60] @ 47aa34 <__cxa_atexit@plt+0x464324> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 47a9dc <__cxa_atexit@plt+0x4642cc> │ │ │ │ - ldr r7, [pc, #64] @ 47aa1c <__cxa_atexit@plt+0x46430c> │ │ │ │ + b 47aa04 <__cxa_atexit@plt+0x4642f4> │ │ │ │ + ldr r7, [pc, #64] @ 47aa44 <__cxa_atexit@plt+0x464334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - teqpeq sl, #775946240 @ p-variant is OBSOLETE @ 0x2e400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + teqpeq sl, #152043520 @ p-variant is OBSOLETE @ 0x9100000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - teqpeq sl, #583008256 @ p-variant is OBSOLETE @ 0x22c00000 │ │ │ │ + teqpeq sl, #103809024 @ p-variant is OBSOLETE @ 0x6300000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmneq lr, #24 │ │ │ │ - cmneq lr, #176, 30 @ 0x2c0 │ │ │ │ + cmneq lr, #240, 30 @ 0x3c0 │ │ │ │ + cmneq lr, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - teqpeq sl, #-637534208 @ p-variant is OBSOLETE @ 0xda000000 │ │ │ │ + teqpeq sl, #746586112 @ p-variant is OBSOLETE @ 0x2c800000 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqpeq sl, #373293056 @ p-variant is OBSOLETE @ 0x16400000 │ │ │ │ - teqpeq sl, #809500672 @ p-variant is OBSOLETE @ 0x30400000 │ │ │ │ - cmpeq fp, #116, 26 @ 0x1d00 │ │ │ │ + teqpeq sl, #51380224 @ p-variant is OBSOLETE @ 0x3100000 │ │ │ │ + teqpeq sl, #160432128 @ p-variant is OBSOLETE @ 0x9900000 │ │ │ │ + cmpeq fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47aac4 <__cxa_atexit@plt+0x4643b4> │ │ │ │ + bcc 47aaec <__cxa_atexit@plt+0x4643dc> │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r2, [r7, #1] │ │ │ │ add r9, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 47aa9c <__cxa_atexit@plt+0x46438c> │ │ │ │ - ldr lr, [pc, #116] @ 47aadc <__cxa_atexit@plt+0x4643cc> │ │ │ │ + ble 47aac4 <__cxa_atexit@plt+0x4643b4> │ │ │ │ + ldr lr, [pc, #116] @ 47ab04 <__cxa_atexit@plt+0x4643f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 47aae0 <__cxa_atexit@plt+0x4643d0> │ │ │ │ + ldr r0, [pc, #112] @ 47ab08 <__cxa_atexit@plt+0x4643f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 47aae4 <__cxa_atexit@plt+0x4643d4> │ │ │ │ + ldr r7, [pc, #104] @ 47ab0c <__cxa_atexit@plt+0x4643fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str lr, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 47aaec <__cxa_atexit@plt+0x4643dc> │ │ │ │ + ldr r0, [pc, #68] @ 47ab14 <__cxa_atexit@plt+0x464404> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 47aaf0 <__cxa_atexit@plt+0x4643e0> │ │ │ │ + ldr r8, [pc, #64] @ 47ab18 <__cxa_atexit@plt+0x464408> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #28] @ 47aae8 <__cxa_atexit@plt+0x4643d8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #28] @ 47ab10 <__cxa_atexit@plt+0x464400> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq lr, #4, 30 │ │ │ │ - cmneq lr, #156, 28 @ 0x9c0 │ │ │ │ + cmneq lr, #220, 28 @ 0xdc0 │ │ │ │ + cmneq lr, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - teqpeq sl, #939524099 @ p-variant is OBSOLETE @ 0x38000003 │ │ │ │ + teqpeq sl, #-1509949440 @ p-variant is OBSOLETE @ 0xa6000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47ab8c <__cxa_atexit@plt+0x46447c> │ │ │ │ + bcc 47abb4 <__cxa_atexit@plt+0x4644a4> │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r9, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 47ab64 <__cxa_atexit@plt+0x464454> │ │ │ │ - ldr lr, [pc, #116] @ 47aba4 <__cxa_atexit@plt+0x464494> │ │ │ │ + ble 47ab8c <__cxa_atexit@plt+0x46447c> │ │ │ │ + ldr lr, [pc, #116] @ 47abcc <__cxa_atexit@plt+0x4644bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 47aba8 <__cxa_atexit@plt+0x464498> │ │ │ │ + ldr r0, [pc, #112] @ 47abd0 <__cxa_atexit@plt+0x4644c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 47abac <__cxa_atexit@plt+0x46449c> │ │ │ │ + ldr r7, [pc, #104] @ 47abd4 <__cxa_atexit@plt+0x4644c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str lr, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 47abb4 <__cxa_atexit@plt+0x4644a4> │ │ │ │ + ldr r0, [pc, #68] @ 47abdc <__cxa_atexit@plt+0x4644cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 47abb8 <__cxa_atexit@plt+0x4644a8> │ │ │ │ + ldr r8, [pc, #64] @ 47abe0 <__cxa_atexit@plt+0x4644d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #28] @ 47abb0 <__cxa_atexit@plt+0x4644a0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #28] @ 47abd8 <__cxa_atexit@plt+0x4644c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - cmneq lr, #60, 28 @ 0x3c0 │ │ │ │ - cmneq lr, #212, 26 @ 0x3500 │ │ │ │ + cmneq lr, #20, 28 @ 0x140 │ │ │ │ + cmneq lr, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - teqpeq sl, #1811939328 @ p-variant is OBSOLETE @ 0x6c000000 │ │ │ │ + teqpeq sl, #-872415229 @ p-variant is OBSOLETE @ 0xcc000003 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ac34 <__cxa_atexit@plt+0x464524> │ │ │ │ - ldr r3, [pc, #104] @ 47ac44 <__cxa_atexit@plt+0x464534> │ │ │ │ + bhi 47ac5c <__cxa_atexit@plt+0x46454c> │ │ │ │ + ldr r3, [pc, #104] @ 47ac6c <__cxa_atexit@plt+0x46455c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ac14 <__cxa_atexit@plt+0x464504> │ │ │ │ - ldr r3, [pc, #88] @ 47ac48 <__cxa_atexit@plt+0x464538> │ │ │ │ + beq 47ac3c <__cxa_atexit@plt+0x46452c> │ │ │ │ + ldr r3, [pc, #88] @ 47ac70 <__cxa_atexit@plt+0x464560> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 47ac24 <__cxa_atexit@plt+0x464514> │ │ │ │ + beq 47ac4c <__cxa_atexit@plt+0x46453c> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ - b 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + b 47a884 <__cxa_atexit@plt+0x464174> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47ac4c <__cxa_atexit@plt+0x46453c> │ │ │ │ + ldr r7, [pc, #16] @ 47ac74 <__cxa_atexit@plt+0x464564> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq fp, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq fp, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 47ac8c <__cxa_atexit@plt+0x46457c> │ │ │ │ + ldr r3, [pc, #44] @ 47acb4 <__cxa_atexit@plt+0x4645a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47ac84 <__cxa_atexit@plt+0x464574> │ │ │ │ + beq 47acac <__cxa_atexit@plt+0x46459c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + b 47a884 <__cxa_atexit@plt+0x464174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + b 47a884 <__cxa_atexit@plt+0x464174> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47acf8 <__cxa_atexit@plt+0x4645e8> │ │ │ │ - ldr r3, [pc, #64] @ 47ad08 <__cxa_atexit@plt+0x4645f8> │ │ │ │ + bhi 47ad20 <__cxa_atexit@plt+0x464610> │ │ │ │ + ldr r3, [pc, #64] @ 47ad30 <__cxa_atexit@plt+0x464620> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ace8 <__cxa_atexit@plt+0x4645d8> │ │ │ │ + beq 47ad10 <__cxa_atexit@plt+0x464600> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + b 47a884 <__cxa_atexit@plt+0x464174> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47ad0c <__cxa_atexit@plt+0x4645fc> │ │ │ │ + ldr r7, [pc, #12] @ 47ad34 <__cxa_atexit@plt+0x464624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq fp, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 47a85c <__cxa_atexit@plt+0x46414c> │ │ │ │ + b 47a884 <__cxa_atexit@plt+0x464174> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 47ad50 <__cxa_atexit@plt+0x464640> │ │ │ │ + ldr r3, [pc, #8] @ 47ad78 <__cxa_atexit@plt+0x464668> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq fp, #244, 18 @ 0x3d0000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq fp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 47ad74 <__cxa_atexit@plt+0x464664> │ │ │ │ + ldr r3, [pc, #16] @ 47ad9c <__cxa_atexit@plt+0x46468c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ - cmneq lr, #20, 24 @ 0x1400 │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ + cmneq lr, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 47ad98 <__cxa_atexit@plt+0x464688> │ │ │ │ + ldr r3, [pc, #16] @ 47adc0 <__cxa_atexit@plt+0x4646b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 785d08 <__cxa_atexit@plt+0x76f5f8> │ │ │ │ - cmneq lr, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq fp, #156, 18 @ 0x270000 │ │ │ │ + b 785d30 <__cxa_atexit@plt+0x76f620> │ │ │ │ + cmneq lr, #200, 22 @ 0x32000 │ │ │ │ + cmpeq fp, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47ade4 <__cxa_atexit@plt+0x4646d4> │ │ │ │ - ldr r7, [pc, #52] @ 47adf8 <__cxa_atexit@plt+0x4646e8> │ │ │ │ + bhi 47ae0c <__cxa_atexit@plt+0x4646fc> │ │ │ │ + ldr r7, [pc, #52] @ 47ae20 <__cxa_atexit@plt+0x464710> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47add8 <__cxa_atexit@plt+0x4646c8> │ │ │ │ + beq 47ae00 <__cxa_atexit@plt+0x4646f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 47ae0c <__cxa_atexit@plt+0x4646fc> │ │ │ │ + b 47ae34 <__cxa_atexit@plt+0x464724> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47adfc <__cxa_atexit@plt+0x4646ec> │ │ │ │ + ldr r7, [pc, #16] @ 47ae24 <__cxa_atexit@plt+0x464714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #108, 18 @ 0x1b0000 │ │ │ │ - cmpeq fp, #60, 18 @ 0xf0000 │ │ │ │ + cmpeq fp, #68, 18 @ 0x110000 │ │ │ │ + cmpeq fp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 47ae5c <__cxa_atexit@plt+0x46474c> │ │ │ │ + beq 47ae84 <__cxa_atexit@plt+0x464774> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 47ae84 <__cxa_atexit@plt+0x464774> │ │ │ │ + bne 47aeac <__cxa_atexit@plt+0x46479c> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ - beq 47aea0 <__cxa_atexit@plt+0x464790> │ │ │ │ + beq 47aec8 <__cxa_atexit@plt+0x4647b8> │ │ │ │ cmp r6, #4 │ │ │ │ - bne 47aebc <__cxa_atexit@plt+0x4647ac> │ │ │ │ - ldr r7, [pc, #212] @ 47af1c <__cxa_atexit@plt+0x46480c> │ │ │ │ + bne 47aee4 <__cxa_atexit@plt+0x4647d4> │ │ │ │ + ldr r7, [pc, #212] @ 47af44 <__cxa_atexit@plt+0x464834> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #204] @ 47af20 <__cxa_atexit@plt+0x464810> │ │ │ │ + ldr r0, [pc, #204] @ 47af48 <__cxa_atexit@plt+0x464838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47aef0 <__cxa_atexit@plt+0x4647e0> │ │ │ │ - ldr r3, [pc, #144] @ 47af04 <__cxa_atexit@plt+0x4647f4> │ │ │ │ + bcc 47af18 <__cxa_atexit@plt+0x464808> │ │ │ │ + ldr r3, [pc, #144] @ 47af2c <__cxa_atexit@plt+0x46481c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #140] @ 47af08 <__cxa_atexit@plt+0x4647f8> │ │ │ │ + ldr r8, [pc, #140] @ 47af30 <__cxa_atexit@plt+0x464820> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - b 47aee0 <__cxa_atexit@plt+0x4647d0> │ │ │ │ - ldr r7, [pc, #112] @ 47aefc <__cxa_atexit@plt+0x4647ec> │ │ │ │ + b 47af08 <__cxa_atexit@plt+0x4647f8> │ │ │ │ + ldr r7, [pc, #112] @ 47af24 <__cxa_atexit@plt+0x464814> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 47af00 <__cxa_atexit@plt+0x4647f0> │ │ │ │ + ldr r0, [pc, #104] @ 47af28 <__cxa_atexit@plt+0x464818> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 47af14 <__cxa_atexit@plt+0x464804> │ │ │ │ + ldr r7, [pc, #108] @ 47af3c <__cxa_atexit@plt+0x46482c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ 47af18 <__cxa_atexit@plt+0x464808> │ │ │ │ + ldr r0, [pc, #100] @ 47af40 <__cxa_atexit@plt+0x464830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47aef0 <__cxa_atexit@plt+0x4647e0> │ │ │ │ - ldr r3, [pc, #56] @ 47af0c <__cxa_atexit@plt+0x4647fc> │ │ │ │ + bcc 47af18 <__cxa_atexit@plt+0x464808> │ │ │ │ + ldr r3, [pc, #56] @ 47af34 <__cxa_atexit@plt+0x464824> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #52] @ 47af10 <__cxa_atexit@plt+0x464800> │ │ │ │ + ldr r8, [pc, #52] @ 47af38 <__cxa_atexit@plt+0x464828> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ - cmpeq fp, #96, 16 @ 0x600000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq fp, #68, 16 @ 0x440000 │ │ │ │ + cmpeq fp, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - teqpeq sl, #23 @ p-variant is OBSOLETE │ │ │ │ + teqpeq sl, #239 @ p-variant is OBSOLETE @ 0xef │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - teqeq sl, #648 @ 0x288 │ │ │ │ - cmpeq fp, #100, 16 @ 0x640000 │ │ │ │ - cmpeq fp, #88, 16 @ 0x580000 │ │ │ │ - cmpeq fp, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq fp, #204, 16 @ 0xcc0000 │ │ │ │ - cmpeq fp, #28, 14 @ 0x700000 │ │ │ │ + teqpeq sl, #122 @ p-variant is OBSOLETE @ 0x7a │ │ │ │ + cmpeq fp, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq fp, #48, 16 @ 0x300000 │ │ │ │ + cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq fp, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq fp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 47af78 <__cxa_atexit@plt+0x464868> │ │ │ │ + bhi 47afa0 <__cxa_atexit@plt+0x464890> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 47af70 <__cxa_atexit@plt+0x464860> │ │ │ │ - ldr r8, [pc, #40] @ 47af80 <__cxa_atexit@plt+0x464870> │ │ │ │ + beq 47af98 <__cxa_atexit@plt+0x464888> │ │ │ │ + ldr r8, [pc, #40] @ 47afa8 <__cxa_atexit@plt+0x464898> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 47af84 <__cxa_atexit@plt+0x464874> │ │ │ │ + ldr r3, [pc, #36] @ 47afac <__cxa_atexit@plt+0x46489c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ + b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sl, #3488 @ 0xda0 │ │ │ │ - cmneq lr, #0, 20 │ │ │ │ - cmpeq fp, #224, 14 @ 0x3800000 │ │ │ │ + teqeq sl, #712 @ 0x2c8 │ │ │ │ + cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + cmpeq fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47afec <__cxa_atexit@plt+0x4648dc> │ │ │ │ - ldr r7, [pc, #80] @ 47b000 <__cxa_atexit@plt+0x4648f0> │ │ │ │ + bhi 47b014 <__cxa_atexit@plt+0x464904> │ │ │ │ + ldr r7, [pc, #80] @ 47b028 <__cxa_atexit@plt+0x464918> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47afd8 <__cxa_atexit@plt+0x4648c8> │ │ │ │ - ldr r2, [pc, #64] @ 47b004 <__cxa_atexit@plt+0x4648f4> │ │ │ │ + beq 47b000 <__cxa_atexit@plt+0x4648f0> │ │ │ │ + ldr r2, [pc, #64] @ 47b02c <__cxa_atexit@plt+0x46491c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47afe4 <__cxa_atexit@plt+0x4648d4> │ │ │ │ - b 47b050 <__cxa_atexit@plt+0x464940> │ │ │ │ + beq 47b00c <__cxa_atexit@plt+0x4648fc> │ │ │ │ + b 47b078 <__cxa_atexit@plt+0x464968> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47b008 <__cxa_atexit@plt+0x4648f8> │ │ │ │ + ldr r7, [pc, #20] @ 47b030 <__cxa_atexit@plt+0x464920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #144, 14 @ 0x2400000 │ │ │ │ - cmpeq fp, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq fp, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 47b040 <__cxa_atexit@plt+0x464930> │ │ │ │ + ldr r2, [pc, #28] @ 47b068 <__cxa_atexit@plt+0x464958> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47b038 <__cxa_atexit@plt+0x464928> │ │ │ │ - b 47b050 <__cxa_atexit@plt+0x464940> │ │ │ │ + beq 47b060 <__cxa_atexit@plt+0x464950> │ │ │ │ + b 47b078 <__cxa_atexit@plt+0x464968> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq fp, #0, 14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r2, lr, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 47b118 <__cxa_atexit@plt+0x464a08> │ │ │ │ + beq 47b140 <__cxa_atexit@plt+0x464a30> │ │ │ │ sub r0, r2, #1 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 47b128 <__cxa_atexit@plt+0x464a18> │ │ │ │ + beq 47b150 <__cxa_atexit@plt+0x464a40> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 47b13c <__cxa_atexit@plt+0x464a2c> │ │ │ │ + bne 47b164 <__cxa_atexit@plt+0x464a54> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 47b0d4 <__cxa_atexit@plt+0x4649c4> │ │ │ │ + beq 47b0fc <__cxa_atexit@plt+0x4649ec> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 47b0c0 <__cxa_atexit@plt+0x4649b0> │ │ │ │ + bne 47b0e8 <__cxa_atexit@plt+0x4649d8> │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 47b0c0 <__cxa_atexit@plt+0x4649b0> │ │ │ │ + bne 47b0e8 <__cxa_atexit@plt+0x4649d8> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 47b100 <__cxa_atexit@plt+0x4649f0> │ │ │ │ + bne 47b128 <__cxa_atexit@plt+0x464a18> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [lr, #1] │ │ │ │ - b 47b0e4 <__cxa_atexit@plt+0x4649d4> │ │ │ │ - ldr r7, [pc, #136] @ 47b150 <__cxa_atexit@plt+0x464a40> │ │ │ │ + b 47b10c <__cxa_atexit@plt+0x4649fc> │ │ │ │ + ldr r7, [pc, #136] @ 47b178 <__cxa_atexit@plt+0x464a68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 47b100 <__cxa_atexit@plt+0x4649f0> │ │ │ │ + bne 47b128 <__cxa_atexit@plt+0x464a18> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [lr, #2] │ │ │ │ - ldr r3, [pc, #104] @ 47b154 <__cxa_atexit@plt+0x464a44> │ │ │ │ + ldr r3, [pc, #104] @ 47b17c <__cxa_atexit@plt+0x464a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r0 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 47b15c <__cxa_atexit@plt+0x464a4c> │ │ │ │ + ldr r7, [pc, #84] @ 47b184 <__cxa_atexit@plt+0x464a74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #76] @ 47b160 <__cxa_atexit@plt+0x464a50> │ │ │ │ + ldr r0, [pc, #76] @ 47b188 <__cxa_atexit@plt+0x464a78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ - b 47b064 <__cxa_atexit@plt+0x464954> │ │ │ │ + b 47b08c <__cxa_atexit@plt+0x46497c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 47b07c <__cxa_atexit@plt+0x46496c> │ │ │ │ - ldr r7, [pc, #20] @ 47b158 <__cxa_atexit@plt+0x464a48> │ │ │ │ + beq 47b0a4 <__cxa_atexit@plt+0x464994> │ │ │ │ + ldr r7, [pc, #20] @ 47b180 <__cxa_atexit@plt+0x464a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq lr, #144, 18 @ 0x240000 │ │ │ │ - cmneq lr, #24, 16 @ 0x180000 │ │ │ │ - cmpeq fp, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq fp, #96, 12 @ 0x6000000 │ │ │ │ - cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ + cmneq lr, #84, 16 @ 0x540000 │ │ │ │ + cmneq lr, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq lr, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq fp, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq fp, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq fp, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47b1c8 <__cxa_atexit@plt+0x464ab8> │ │ │ │ - ldr r7, [pc, #80] @ 47b1dc <__cxa_atexit@plt+0x464acc> │ │ │ │ + bhi 47b1f0 <__cxa_atexit@plt+0x464ae0> │ │ │ │ + ldr r7, [pc, #80] @ 47b204 <__cxa_atexit@plt+0x464af4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b1b4 <__cxa_atexit@plt+0x464aa4> │ │ │ │ - ldr r2, [pc, #64] @ 47b1e0 <__cxa_atexit@plt+0x464ad0> │ │ │ │ + beq 47b1dc <__cxa_atexit@plt+0x464acc> │ │ │ │ + ldr r2, [pc, #64] @ 47b208 <__cxa_atexit@plt+0x464af8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47b1c0 <__cxa_atexit@plt+0x464ab0> │ │ │ │ - b 47b22c <__cxa_atexit@plt+0x464b1c> │ │ │ │ + beq 47b1e8 <__cxa_atexit@plt+0x464ad8> │ │ │ │ + b 47b254 <__cxa_atexit@plt+0x464b44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47b1e4 <__cxa_atexit@plt+0x464ad4> │ │ │ │ + ldr r7, [pc, #20] @ 47b20c <__cxa_atexit@plt+0x464afc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #188, 10 @ 0x2f000000 │ │ │ │ - cmpeq fp, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq fp, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq fp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 47b21c <__cxa_atexit@plt+0x464b0c> │ │ │ │ + ldr r2, [pc, #28] @ 47b244 <__cxa_atexit@plt+0x464b34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 47b214 <__cxa_atexit@plt+0x464b04> │ │ │ │ - b 47b22c <__cxa_atexit@plt+0x464b1c> │ │ │ │ + beq 47b23c <__cxa_atexit@plt+0x464b2c> │ │ │ │ + b 47b254 <__cxa_atexit@plt+0x464b44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #76, 10 @ 0x13000000 │ │ │ │ + cmpeq fp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r2, lr, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 47b2e8 <__cxa_atexit@plt+0x464bd8> │ │ │ │ + beq 47b310 <__cxa_atexit@plt+0x464c00> │ │ │ │ sub r0, r2, #1 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 47b2f8 <__cxa_atexit@plt+0x464be8> │ │ │ │ + beq 47b320 <__cxa_atexit@plt+0x464c10> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 47b30c <__cxa_atexit@plt+0x464bfc> │ │ │ │ + bne 47b334 <__cxa_atexit@plt+0x464c24> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 47b2a4 <__cxa_atexit@plt+0x464b94> │ │ │ │ + beq 47b2cc <__cxa_atexit@plt+0x464bbc> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 47b2bc <__cxa_atexit@plt+0x464bac> │ │ │ │ + bne 47b2e4 <__cxa_atexit@plt+0x464bd4> │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 47b2bc <__cxa_atexit@plt+0x464bac> │ │ │ │ + bne 47b2e4 <__cxa_atexit@plt+0x464bd4> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 47b2d0 <__cxa_atexit@plt+0x464bc0> │ │ │ │ + bne 47b2f8 <__cxa_atexit@plt+0x464be8> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [lr, #1] │ │ │ │ cmp r7, r0 │ │ │ │ - beq 47b2bc <__cxa_atexit@plt+0x464bac> │ │ │ │ - b 47b30c <__cxa_atexit@plt+0x464bfc> │ │ │ │ + beq 47b2e4 <__cxa_atexit@plt+0x464bd4> │ │ │ │ + b 47b334 <__cxa_atexit@plt+0x464c24> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 47b2d0 <__cxa_atexit@plt+0x464bc0> │ │ │ │ + bne 47b2f8 <__cxa_atexit@plt+0x464be8> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [lr, #2] │ │ │ │ cmp r7, r0 │ │ │ │ - bne 47b30c <__cxa_atexit@plt+0x464bfc> │ │ │ │ - ldr r7, [pc, #92] @ 47b320 <__cxa_atexit@plt+0x464c10> │ │ │ │ + bne 47b334 <__cxa_atexit@plt+0x464c24> │ │ │ │ + ldr r7, [pc, #92] @ 47b348 <__cxa_atexit@plt+0x464c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 47b328 <__cxa_atexit@plt+0x464c18> │ │ │ │ + ldr r7, [pc, #80] @ 47b350 <__cxa_atexit@plt+0x464c40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #72] @ 47b32c <__cxa_atexit@plt+0x464c1c> │ │ │ │ + ldr r0, [pc, #72] @ 47b354 <__cxa_atexit@plt+0x464c44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ - b 47b240 <__cxa_atexit@plt+0x464b30> │ │ │ │ + b 47b268 <__cxa_atexit@plt+0x464b58> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 47b258 <__cxa_atexit@plt+0x464b48> │ │ │ │ - ldr r7, [pc, #16] @ 47b324 <__cxa_atexit@plt+0x464c14> │ │ │ │ + beq 47b280 <__cxa_atexit@plt+0x464b70> │ │ │ │ + ldr r7, [pc, #16] @ 47b34c <__cxa_atexit@plt+0x464c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #152, 12 @ 0x9800000 │ │ │ │ - cmneq lr, #48, 12 @ 0x3000000 │ │ │ │ - cmpeq fp, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq fp, #144, 8 @ 0x90000000 │ │ │ │ + cmneq lr, #112, 12 @ 0x7000000 │ │ │ │ + cmneq lr, #8, 12 @ 0x800000 │ │ │ │ + cmpeq fp, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq fp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b3a0 <__cxa_atexit@plt+0x464c90> │ │ │ │ - ldr r3, [pc, #120] @ 47b3c8 <__cxa_atexit@plt+0x464cb8> │ │ │ │ + bhi 47b3c8 <__cxa_atexit@plt+0x464cb8> │ │ │ │ + ldr r3, [pc, #120] @ 47b3f0 <__cxa_atexit@plt+0x464ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b390 <__cxa_atexit@plt+0x464c80> │ │ │ │ + beq 47b3b8 <__cxa_atexit@plt+0x464ca8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47b3b0 <__cxa_atexit@plt+0x464ca0> │ │ │ │ - ldr r7, [pc, #92] @ 47b3d0 <__cxa_atexit@plt+0x464cc0> │ │ │ │ + bcc 47b3d8 <__cxa_atexit@plt+0x464cc8> │ │ │ │ + ldr r7, [pc, #92] @ 47b3f8 <__cxa_atexit@plt+0x464ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47b3cc <__cxa_atexit@plt+0x464cbc> │ │ │ │ + ldr r7, [pc, #36] @ 47b3f4 <__cxa_atexit@plt+0x464ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq lr, #156, 22 @ 0x27000 │ │ │ │ + cmpeq fp, #212, 6 @ 0x50000003 │ │ │ │ + cmneq lr, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47b40c <__cxa_atexit@plt+0x464cfc> │ │ │ │ - ldr r2, [pc, #32] @ 47b418 <__cxa_atexit@plt+0x464d08> │ │ │ │ + bcc 47b434 <__cxa_atexit@plt+0x464d24> │ │ │ │ + ldr r2, [pc, #32] @ 47b440 <__cxa_atexit@plt+0x464d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #24, 22 @ 0x6000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b48c <__cxa_atexit@plt+0x464d7c> │ │ │ │ - ldr r3, [pc, #120] @ 47b4b4 <__cxa_atexit@plt+0x464da4> │ │ │ │ + bhi 47b4b4 <__cxa_atexit@plt+0x464da4> │ │ │ │ + ldr r3, [pc, #120] @ 47b4dc <__cxa_atexit@plt+0x464dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b47c <__cxa_atexit@plt+0x464d6c> │ │ │ │ + beq 47b4a4 <__cxa_atexit@plt+0x464d94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47b49c <__cxa_atexit@plt+0x464d8c> │ │ │ │ - ldr r7, [pc, #92] @ 47b4bc <__cxa_atexit@plt+0x464dac> │ │ │ │ + bcc 47b4c4 <__cxa_atexit@plt+0x464db4> │ │ │ │ + ldr r7, [pc, #92] @ 47b4e4 <__cxa_atexit@plt+0x464dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47b4b8 <__cxa_atexit@plt+0x464da8> │ │ │ │ + ldr r7, [pc, #36] @ 47b4e0 <__cxa_atexit@plt+0x464dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #20, 6 @ 0x50000000 │ │ │ │ - cmneq lr, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq fp, #236, 4 @ 0xc000000e │ │ │ │ + cmneq lr, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47b4f8 <__cxa_atexit@plt+0x464de8> │ │ │ │ - ldr r2, [pc, #32] @ 47b504 <__cxa_atexit@plt+0x464df4> │ │ │ │ + bcc 47b520 <__cxa_atexit@plt+0x464e10> │ │ │ │ + ldr r2, [pc, #32] @ 47b52c <__cxa_atexit@plt+0x464e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #44, 20 @ 0x2c000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b578 <__cxa_atexit@plt+0x464e68> │ │ │ │ - ldr r3, [pc, #120] @ 47b5a0 <__cxa_atexit@plt+0x464e90> │ │ │ │ + bhi 47b5a0 <__cxa_atexit@plt+0x464e90> │ │ │ │ + ldr r3, [pc, #120] @ 47b5c8 <__cxa_atexit@plt+0x464eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b568 <__cxa_atexit@plt+0x464e58> │ │ │ │ + beq 47b590 <__cxa_atexit@plt+0x464e80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47b588 <__cxa_atexit@plt+0x464e78> │ │ │ │ - ldr r7, [pc, #92] @ 47b5a8 <__cxa_atexit@plt+0x464e98> │ │ │ │ + bcc 47b5b0 <__cxa_atexit@plt+0x464ea0> │ │ │ │ + ldr r7, [pc, #92] @ 47b5d0 <__cxa_atexit@plt+0x464ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47b5a4 <__cxa_atexit@plt+0x464e94> │ │ │ │ + ldr r7, [pc, #36] @ 47b5cc <__cxa_atexit@plt+0x464ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq lr, #196, 18 @ 0x310000 │ │ │ │ + cmpeq fp, #4, 4 @ 0x40000000 │ │ │ │ + cmneq lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47b5e4 <__cxa_atexit@plt+0x464ed4> │ │ │ │ - ldr r2, [pc, #32] @ 47b5f0 <__cxa_atexit@plt+0x464ee0> │ │ │ │ + bcc 47b60c <__cxa_atexit@plt+0x464efc> │ │ │ │ + ldr r2, [pc, #32] @ 47b618 <__cxa_atexit@plt+0x464f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #64, 18 @ 0x100000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b63c <__cxa_atexit@plt+0x464f2c> │ │ │ │ - ldr r3, [pc, #56] @ 47b64c <__cxa_atexit@plt+0x464f3c> │ │ │ │ + bhi 47b664 <__cxa_atexit@plt+0x464f54> │ │ │ │ + ldr r3, [pc, #56] @ 47b674 <__cxa_atexit@plt+0x464f64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b62c <__cxa_atexit@plt+0x464f1c> │ │ │ │ + beq 47b654 <__cxa_atexit@plt+0x464f44> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b650 <__cxa_atexit@plt+0x464f40> │ │ │ │ + ldr r7, [pc, #12] @ 47b678 <__cxa_atexit@plt+0x464f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #108, 2 │ │ │ │ + cmpeq fp, #68, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b6b0 <__cxa_atexit@plt+0x464fa0> │ │ │ │ - ldr r3, [pc, #56] @ 47b6c0 <__cxa_atexit@plt+0x464fb0> │ │ │ │ + bhi 47b6d8 <__cxa_atexit@plt+0x464fc8> │ │ │ │ + ldr r3, [pc, #56] @ 47b6e8 <__cxa_atexit@plt+0x464fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b6a0 <__cxa_atexit@plt+0x464f90> │ │ │ │ + beq 47b6c8 <__cxa_atexit@plt+0x464fb8> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b6c4 <__cxa_atexit@plt+0x464fb4> │ │ │ │ + ldr r7, [pc, #12] @ 47b6ec <__cxa_atexit@plt+0x464fdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #252 @ 0xfc │ │ │ │ + cmpeq fp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b724 <__cxa_atexit@plt+0x465014> │ │ │ │ - ldr r3, [pc, #56] @ 47b734 <__cxa_atexit@plt+0x465024> │ │ │ │ + bhi 47b74c <__cxa_atexit@plt+0x46503c> │ │ │ │ + ldr r3, [pc, #56] @ 47b75c <__cxa_atexit@plt+0x46504c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b714 <__cxa_atexit@plt+0x465004> │ │ │ │ + beq 47b73c <__cxa_atexit@plt+0x46502c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b738 <__cxa_atexit@plt+0x465028> │ │ │ │ + ldr r7, [pc, #12] @ 47b760 <__cxa_atexit@plt+0x465050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #140 @ 0x8c │ │ │ │ + cmpeq fp, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b7c0 <__cxa_atexit@plt+0x4650b0> │ │ │ │ - ldr r3, [pc, #120] @ 47b7e8 <__cxa_atexit@plt+0x4650d8> │ │ │ │ + bhi 47b7e8 <__cxa_atexit@plt+0x4650d8> │ │ │ │ + ldr r3, [pc, #120] @ 47b810 <__cxa_atexit@plt+0x465100> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b7b0 <__cxa_atexit@plt+0x4650a0> │ │ │ │ + beq 47b7d8 <__cxa_atexit@plt+0x4650c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47b7d0 <__cxa_atexit@plt+0x4650c0> │ │ │ │ - ldr r7, [pc, #92] @ 47b7f0 <__cxa_atexit@plt+0x4650e0> │ │ │ │ + bcc 47b7f8 <__cxa_atexit@plt+0x4650e8> │ │ │ │ + ldr r7, [pc, #92] @ 47b818 <__cxa_atexit@plt+0x465108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldrh r2, [r8, #15] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ strh r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47b7ec <__cxa_atexit@plt+0x4650dc> │ │ │ │ + ldr r7, [pc, #36] @ 47b814 <__cxa_atexit@plt+0x465104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #244, 30 @ 0x3d0 │ │ │ │ - cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq fp, #204, 30 @ 0x330 │ │ │ │ + cmneq lr, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47b830 <__cxa_atexit@plt+0x465120> │ │ │ │ - ldr r2, [pc, #36] @ 47b83c <__cxa_atexit@plt+0x46512c> │ │ │ │ + bcc 47b858 <__cxa_atexit@plt+0x465148> │ │ │ │ + ldr r2, [pc, #36] @ 47b864 <__cxa_atexit@plt+0x465154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #88, 24 @ 0x5800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b888 <__cxa_atexit@plt+0x465178> │ │ │ │ - ldr r3, [pc, #56] @ 47b898 <__cxa_atexit@plt+0x465188> │ │ │ │ + bhi 47b8b0 <__cxa_atexit@plt+0x4651a0> │ │ │ │ + ldr r3, [pc, #56] @ 47b8c0 <__cxa_atexit@plt+0x4651b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b878 <__cxa_atexit@plt+0x465168> │ │ │ │ + beq 47b8a0 <__cxa_atexit@plt+0x465190> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b89c <__cxa_atexit@plt+0x46518c> │ │ │ │ + ldr r7, [pc, #12] @ 47b8c4 <__cxa_atexit@plt+0x4651b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #48, 30 @ 0xc0 │ │ │ │ + cmpeq fp, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b8fc <__cxa_atexit@plt+0x4651ec> │ │ │ │ - ldr r3, [pc, #56] @ 47b90c <__cxa_atexit@plt+0x4651fc> │ │ │ │ + bhi 47b924 <__cxa_atexit@plt+0x465214> │ │ │ │ + ldr r3, [pc, #56] @ 47b934 <__cxa_atexit@plt+0x465224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b8ec <__cxa_atexit@plt+0x4651dc> │ │ │ │ + beq 47b914 <__cxa_atexit@plt+0x465204> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b910 <__cxa_atexit@plt+0x465200> │ │ │ │ + ldr r7, [pc, #12] @ 47b938 <__cxa_atexit@plt+0x465228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #192, 28 @ 0xc00 │ │ │ │ + cmpeq fp, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b970 <__cxa_atexit@plt+0x465260> │ │ │ │ - ldr r3, [pc, #56] @ 47b980 <__cxa_atexit@plt+0x465270> │ │ │ │ + bhi 47b998 <__cxa_atexit@plt+0x465288> │ │ │ │ + ldr r3, [pc, #56] @ 47b9a8 <__cxa_atexit@plt+0x465298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b960 <__cxa_atexit@plt+0x465250> │ │ │ │ + beq 47b988 <__cxa_atexit@plt+0x465278> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b984 <__cxa_atexit@plt+0x465274> │ │ │ │ + ldr r7, [pc, #12] @ 47b9ac <__cxa_atexit@plt+0x46529c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #80, 28 @ 0x500 │ │ │ │ + cmpeq fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47b9e8 <__cxa_atexit@plt+0x4652d8> │ │ │ │ - ldr r3, [pc, #60] @ 47b9f8 <__cxa_atexit@plt+0x4652e8> │ │ │ │ + bhi 47ba10 <__cxa_atexit@plt+0x465300> │ │ │ │ + ldr r3, [pc, #60] @ 47ba20 <__cxa_atexit@plt+0x465310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47b9d8 <__cxa_atexit@plt+0x4652c8> │ │ │ │ + beq 47ba00 <__cxa_atexit@plt+0x4652f0> │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47b9fc <__cxa_atexit@plt+0x4652ec> │ │ │ │ + ldr r7, [pc, #12] @ 47ba24 <__cxa_atexit@plt+0x465314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq fp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ba64 <__cxa_atexit@plt+0x465354> │ │ │ │ - ldr r3, [pc, #56] @ 47ba74 <__cxa_atexit@plt+0x465364> │ │ │ │ + bhi 47ba8c <__cxa_atexit@plt+0x46537c> │ │ │ │ + ldr r3, [pc, #56] @ 47ba9c <__cxa_atexit@plt+0x46538c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ba54 <__cxa_atexit@plt+0x465344> │ │ │ │ + beq 47ba7c <__cxa_atexit@plt+0x46536c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47ba78 <__cxa_atexit@plt+0x465368> │ │ │ │ + ldr r7, [pc, #12] @ 47baa0 <__cxa_atexit@plt+0x465390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #100, 26 @ 0x1900 │ │ │ │ + cmpeq fp, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bad8 <__cxa_atexit@plt+0x4653c8> │ │ │ │ - ldr r3, [pc, #56] @ 47bae8 <__cxa_atexit@plt+0x4653d8> │ │ │ │ + bhi 47bb00 <__cxa_atexit@plt+0x4653f0> │ │ │ │ + ldr r3, [pc, #56] @ 47bb10 <__cxa_atexit@plt+0x465400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bac8 <__cxa_atexit@plt+0x4653b8> │ │ │ │ + beq 47baf0 <__cxa_atexit@plt+0x4653e0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47baec <__cxa_atexit@plt+0x4653dc> │ │ │ │ + ldr r7, [pc, #12] @ 47bb14 <__cxa_atexit@plt+0x465404> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #244, 24 @ 0xf400 │ │ │ │ + cmpeq fp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bb4c <__cxa_atexit@plt+0x46543c> │ │ │ │ - ldr r3, [pc, #56] @ 47bb5c <__cxa_atexit@plt+0x46544c> │ │ │ │ + bhi 47bb74 <__cxa_atexit@plt+0x465464> │ │ │ │ + ldr r3, [pc, #56] @ 47bb84 <__cxa_atexit@plt+0x465474> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bb3c <__cxa_atexit@plt+0x46542c> │ │ │ │ + beq 47bb64 <__cxa_atexit@plt+0x465454> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #31] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bb60 <__cxa_atexit@plt+0x465450> │ │ │ │ + ldr r7, [pc, #12] @ 47bb88 <__cxa_atexit@plt+0x465478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #132, 24 @ 0x8400 │ │ │ │ + cmpeq fp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bbec <__cxa_atexit@plt+0x4654dc> │ │ │ │ - ldr r3, [pc, #124] @ 47bc14 <__cxa_atexit@plt+0x465504> │ │ │ │ + bhi 47bc14 <__cxa_atexit@plt+0x465504> │ │ │ │ + ldr r3, [pc, #124] @ 47bc3c <__cxa_atexit@plt+0x46552c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bbdc <__cxa_atexit@plt+0x4654cc> │ │ │ │ + beq 47bc04 <__cxa_atexit@plt+0x4654f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47bbfc <__cxa_atexit@plt+0x4654ec> │ │ │ │ - ldr r7, [pc, #96] @ 47bc1c <__cxa_atexit@plt+0x46550c> │ │ │ │ + bcc 47bc24 <__cxa_atexit@plt+0x465514> │ │ │ │ + ldr r7, [pc, #96] @ 47bc44 <__cxa_atexit@plt+0x465534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldrd r0, [r8, #59] @ 0x3b │ │ │ │ ldr r2, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47bc18 <__cxa_atexit@plt+0x465508> │ │ │ │ + ldr r7, [pc, #36] @ 47bc40 <__cxa_atexit@plt+0x465530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #232, 22 @ 0x3a000 │ │ │ │ - cmneq lr, #8, 14 @ 0x200000 │ │ │ │ + cmpeq fp, #192, 22 @ 0x30000 │ │ │ │ + cmneq lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47bc60 <__cxa_atexit@plt+0x465550> │ │ │ │ - ldr lr, [pc, #40] @ 47bc6c <__cxa_atexit@plt+0x46555c> │ │ │ │ + bcc 47bc88 <__cxa_atexit@plt+0x465578> │ │ │ │ + ldr lr, [pc, #40] @ 47bc94 <__cxa_atexit@plt+0x465584> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrd r0, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r2 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #128, 12 @ 0x8000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bcb8 <__cxa_atexit@plt+0x4655a8> │ │ │ │ - ldr r3, [pc, #56] @ 47bcc8 <__cxa_atexit@plt+0x4655b8> │ │ │ │ + bhi 47bce0 <__cxa_atexit@plt+0x4655d0> │ │ │ │ + ldr r3, [pc, #56] @ 47bcf0 <__cxa_atexit@plt+0x4655e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bca8 <__cxa_atexit@plt+0x465598> │ │ │ │ + beq 47bcd0 <__cxa_atexit@plt+0x4655c0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #27] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bccc <__cxa_atexit@plt+0x4655bc> │ │ │ │ + ldr r7, [pc, #12] @ 47bcf4 <__cxa_atexit@plt+0x4655e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #32, 22 @ 0x8000 │ │ │ │ + cmpeq fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bd2c <__cxa_atexit@plt+0x46561c> │ │ │ │ - ldr r3, [pc, #56] @ 47bd3c <__cxa_atexit@plt+0x46562c> │ │ │ │ + bhi 47bd54 <__cxa_atexit@plt+0x465644> │ │ │ │ + ldr r3, [pc, #56] @ 47bd64 <__cxa_atexit@plt+0x465654> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bd1c <__cxa_atexit@plt+0x46560c> │ │ │ │ + beq 47bd44 <__cxa_atexit@plt+0x465634> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #23] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bd40 <__cxa_atexit@plt+0x465630> │ │ │ │ + ldr r7, [pc, #12] @ 47bd68 <__cxa_atexit@plt+0x465658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq fp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bda0 <__cxa_atexit@plt+0x465690> │ │ │ │ - ldr r3, [pc, #56] @ 47bdb0 <__cxa_atexit@plt+0x4656a0> │ │ │ │ + bhi 47bdc8 <__cxa_atexit@plt+0x4656b8> │ │ │ │ + ldr r3, [pc, #56] @ 47bdd8 <__cxa_atexit@plt+0x4656c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bd90 <__cxa_atexit@plt+0x465680> │ │ │ │ + beq 47bdb8 <__cxa_atexit@plt+0x4656a8> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bdb4 <__cxa_atexit@plt+0x4656a4> │ │ │ │ + ldr r7, [pc, #12] @ 47bddc <__cxa_atexit@plt+0x4656cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #64, 20 @ 0x40000 │ │ │ │ + cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47be14 <__cxa_atexit@plt+0x465704> │ │ │ │ - ldr r3, [pc, #56] @ 47be24 <__cxa_atexit@plt+0x465714> │ │ │ │ + bhi 47be3c <__cxa_atexit@plt+0x46572c> │ │ │ │ + ldr r3, [pc, #56] @ 47be4c <__cxa_atexit@plt+0x46573c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47be04 <__cxa_atexit@plt+0x4656f4> │ │ │ │ + beq 47be2c <__cxa_atexit@plt+0x46571c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47be28 <__cxa_atexit@plt+0x465718> │ │ │ │ + ldr r7, [pc, #12] @ 47be50 <__cxa_atexit@plt+0x465740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #208, 18 @ 0x340000 │ │ │ │ + cmpeq fp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47be88 <__cxa_atexit@plt+0x465778> │ │ │ │ - ldr r3, [pc, #56] @ 47be98 <__cxa_atexit@plt+0x465788> │ │ │ │ + bhi 47beb0 <__cxa_atexit@plt+0x4657a0> │ │ │ │ + ldr r3, [pc, #56] @ 47bec0 <__cxa_atexit@plt+0x4657b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47be78 <__cxa_atexit@plt+0x465768> │ │ │ │ + beq 47bea0 <__cxa_atexit@plt+0x465790> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47be9c <__cxa_atexit@plt+0x46578c> │ │ │ │ + ldr r7, [pc, #12] @ 47bec4 <__cxa_atexit@plt+0x4657b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #96, 18 @ 0x180000 │ │ │ │ + cmpeq fp, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47befc <__cxa_atexit@plt+0x4657ec> │ │ │ │ - ldr r3, [pc, #56] @ 47bf0c <__cxa_atexit@plt+0x4657fc> │ │ │ │ + bhi 47bf24 <__cxa_atexit@plt+0x465814> │ │ │ │ + ldr r3, [pc, #56] @ 47bf34 <__cxa_atexit@plt+0x465824> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47beec <__cxa_atexit@plt+0x4657dc> │ │ │ │ + beq 47bf14 <__cxa_atexit@plt+0x465804> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bf10 <__cxa_atexit@plt+0x465800> │ │ │ │ + ldr r7, [pc, #12] @ 47bf38 <__cxa_atexit@plt+0x465828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bf70 <__cxa_atexit@plt+0x465860> │ │ │ │ - ldr r3, [pc, #56] @ 47bf80 <__cxa_atexit@plt+0x465870> │ │ │ │ + bhi 47bf98 <__cxa_atexit@plt+0x465888> │ │ │ │ + ldr r3, [pc, #56] @ 47bfa8 <__cxa_atexit@plt+0x465898> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bf60 <__cxa_atexit@plt+0x465850> │ │ │ │ + beq 47bf88 <__cxa_atexit@plt+0x465878> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bf84 <__cxa_atexit@plt+0x465874> │ │ │ │ + ldr r7, [pc, #12] @ 47bfac <__cxa_atexit@plt+0x46589c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #128, 16 @ 0x800000 │ │ │ │ + cmpeq fp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47bfe4 <__cxa_atexit@plt+0x4658d4> │ │ │ │ - ldr r3, [pc, #56] @ 47bff4 <__cxa_atexit@plt+0x4658e4> │ │ │ │ + bhi 47c00c <__cxa_atexit@plt+0x4658fc> │ │ │ │ + ldr r3, [pc, #56] @ 47c01c <__cxa_atexit@plt+0x46590c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47bfd4 <__cxa_atexit@plt+0x4658c4> │ │ │ │ + beq 47bffc <__cxa_atexit@plt+0x4658ec> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47bff8 <__cxa_atexit@plt+0x4658e8> │ │ │ │ + ldr r7, [pc, #12] @ 47c020 <__cxa_atexit@plt+0x465910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #16, 16 @ 0x100000 │ │ │ │ + cmpeq fp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c058 <__cxa_atexit@plt+0x465948> │ │ │ │ - ldr r3, [pc, #56] @ 47c068 <__cxa_atexit@plt+0x465958> │ │ │ │ + bhi 47c080 <__cxa_atexit@plt+0x465970> │ │ │ │ + ldr r3, [pc, #56] @ 47c090 <__cxa_atexit@plt+0x465980> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c048 <__cxa_atexit@plt+0x465938> │ │ │ │ + beq 47c070 <__cxa_atexit@plt+0x465960> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c06c <__cxa_atexit@plt+0x46595c> │ │ │ │ + ldr r7, [pc, #12] @ 47c094 <__cxa_atexit@plt+0x465984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq fp, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c0cc <__cxa_atexit@plt+0x4659bc> │ │ │ │ - ldr r3, [pc, #56] @ 47c0dc <__cxa_atexit@plt+0x4659cc> │ │ │ │ + bhi 47c0f4 <__cxa_atexit@plt+0x4659e4> │ │ │ │ + ldr r3, [pc, #56] @ 47c104 <__cxa_atexit@plt+0x4659f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c0bc <__cxa_atexit@plt+0x4659ac> │ │ │ │ + beq 47c0e4 <__cxa_atexit@plt+0x4659d4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c0e0 <__cxa_atexit@plt+0x4659d0> │ │ │ │ + ldr r7, [pc, #12] @ 47c108 <__cxa_atexit@plt+0x4659f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq fp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c140 <__cxa_atexit@plt+0x465a30> │ │ │ │ - ldr r3, [pc, #56] @ 47c150 <__cxa_atexit@plt+0x465a40> │ │ │ │ + bhi 47c168 <__cxa_atexit@plt+0x465a58> │ │ │ │ + ldr r3, [pc, #56] @ 47c178 <__cxa_atexit@plt+0x465a68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c130 <__cxa_atexit@plt+0x465a20> │ │ │ │ + beq 47c158 <__cxa_atexit@plt+0x465a48> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c154 <__cxa_atexit@plt+0x465a44> │ │ │ │ + ldr r7, [pc, #12] @ 47c17c <__cxa_atexit@plt+0x465a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq fp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c1b4 <__cxa_atexit@plt+0x465aa4> │ │ │ │ - ldr r3, [pc, #56] @ 47c1c4 <__cxa_atexit@plt+0x465ab4> │ │ │ │ + bhi 47c1dc <__cxa_atexit@plt+0x465acc> │ │ │ │ + ldr r3, [pc, #56] @ 47c1ec <__cxa_atexit@plt+0x465adc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c1a4 <__cxa_atexit@plt+0x465a94> │ │ │ │ + beq 47c1cc <__cxa_atexit@plt+0x465abc> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c1c8 <__cxa_atexit@plt+0x465ab8> │ │ │ │ + ldr r7, [pc, #12] @ 47c1f0 <__cxa_atexit@plt+0x465ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c228 <__cxa_atexit@plt+0x465b18> │ │ │ │ - ldr r3, [pc, #56] @ 47c238 <__cxa_atexit@plt+0x465b28> │ │ │ │ + bhi 47c250 <__cxa_atexit@plt+0x465b40> │ │ │ │ + ldr r3, [pc, #56] @ 47c260 <__cxa_atexit@plt+0x465b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c218 <__cxa_atexit@plt+0x465b08> │ │ │ │ + beq 47c240 <__cxa_atexit@plt+0x465b30> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c23c <__cxa_atexit@plt+0x465b2c> │ │ │ │ + ldr r7, [pc, #12] @ 47c264 <__cxa_atexit@plt+0x465b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #224, 10 @ 0x38000000 │ │ │ │ + cmpeq fp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c29c <__cxa_atexit@plt+0x465b8c> │ │ │ │ - ldr r3, [pc, #56] @ 47c2ac <__cxa_atexit@plt+0x465b9c> │ │ │ │ + bhi 47c2c4 <__cxa_atexit@plt+0x465bb4> │ │ │ │ + ldr r3, [pc, #56] @ 47c2d4 <__cxa_atexit@plt+0x465bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c28c <__cxa_atexit@plt+0x465b7c> │ │ │ │ + beq 47c2b4 <__cxa_atexit@plt+0x465ba4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c2b0 <__cxa_atexit@plt+0x465ba0> │ │ │ │ + ldr r7, [pc, #12] @ 47c2d8 <__cxa_atexit@plt+0x465bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #112, 10 @ 0x1c000000 │ │ │ │ + cmpeq fp, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c310 <__cxa_atexit@plt+0x465c00> │ │ │ │ - ldr r3, [pc, #56] @ 47c320 <__cxa_atexit@plt+0x465c10> │ │ │ │ + bhi 47c338 <__cxa_atexit@plt+0x465c28> │ │ │ │ + ldr r3, [pc, #56] @ 47c348 <__cxa_atexit@plt+0x465c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c300 <__cxa_atexit@plt+0x465bf0> │ │ │ │ + beq 47c328 <__cxa_atexit@plt+0x465c18> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c324 <__cxa_atexit@plt+0x465c14> │ │ │ │ + ldr r7, [pc, #12] @ 47c34c <__cxa_atexit@plt+0x465c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #0, 10 │ │ │ │ + cmpeq fp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c384 <__cxa_atexit@plt+0x465c74> │ │ │ │ - ldr r3, [pc, #56] @ 47c394 <__cxa_atexit@plt+0x465c84> │ │ │ │ + bhi 47c3ac <__cxa_atexit@plt+0x465c9c> │ │ │ │ + ldr r3, [pc, #56] @ 47c3bc <__cxa_atexit@plt+0x465cac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c374 <__cxa_atexit@plt+0x465c64> │ │ │ │ + beq 47c39c <__cxa_atexit@plt+0x465c8c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c398 <__cxa_atexit@plt+0x465c88> │ │ │ │ + ldr r7, [pc, #12] @ 47c3c0 <__cxa_atexit@plt+0x465cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq fp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c420 <__cxa_atexit@plt+0x465d10> │ │ │ │ - ldr r3, [pc, #120] @ 47c448 <__cxa_atexit@plt+0x465d38> │ │ │ │ + bhi 47c448 <__cxa_atexit@plt+0x465d38> │ │ │ │ + ldr r3, [pc, #120] @ 47c470 <__cxa_atexit@plt+0x465d60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c410 <__cxa_atexit@plt+0x465d00> │ │ │ │ + beq 47c438 <__cxa_atexit@plt+0x465d28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c430 <__cxa_atexit@plt+0x465d20> │ │ │ │ - ldr r7, [pc, #92] @ 47c450 <__cxa_atexit@plt+0x465d40> │ │ │ │ + bcc 47c458 <__cxa_atexit@plt+0x465d48> │ │ │ │ + ldr r7, [pc, #92] @ 47c478 <__cxa_atexit@plt+0x465d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #99] @ 0x63 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c44c <__cxa_atexit@plt+0x465d3c> │ │ │ │ + ldr r7, [pc, #36] @ 47c474 <__cxa_atexit@plt+0x465d64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq lr, #196, 20 @ 0xc4000 │ │ │ │ + cmpeq fp, #208, 6 @ 0x40000003 │ │ │ │ + cmneq lr, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47c48c <__cxa_atexit@plt+0x465d7c> │ │ │ │ - ldr r2, [pc, #32] @ 47c498 <__cxa_atexit@plt+0x465d88> │ │ │ │ + bcc 47c4b4 <__cxa_atexit@plt+0x465da4> │ │ │ │ + ldr r2, [pc, #32] @ 47c4c0 <__cxa_atexit@plt+0x465db0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #99] @ 0x63 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #64, 20 @ 0x40000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c50c <__cxa_atexit@plt+0x465dfc> │ │ │ │ - ldr r3, [pc, #120] @ 47c534 <__cxa_atexit@plt+0x465e24> │ │ │ │ + bhi 47c534 <__cxa_atexit@plt+0x465e24> │ │ │ │ + ldr r3, [pc, #120] @ 47c55c <__cxa_atexit@plt+0x465e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c4fc <__cxa_atexit@plt+0x465dec> │ │ │ │ + beq 47c524 <__cxa_atexit@plt+0x465e14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c51c <__cxa_atexit@plt+0x465e0c> │ │ │ │ - ldr r7, [pc, #92] @ 47c53c <__cxa_atexit@plt+0x465e2c> │ │ │ │ + bcc 47c544 <__cxa_atexit@plt+0x465e34> │ │ │ │ + ldr r7, [pc, #92] @ 47c564 <__cxa_atexit@plt+0x465e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #95] @ 0x5f │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c538 <__cxa_atexit@plt+0x465e28> │ │ │ │ + ldr r7, [pc, #36] @ 47c560 <__cxa_atexit@plt+0x465e50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #16, 6 @ 0x40000000 │ │ │ │ - cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + cmpeq fp, #232, 4 @ 0x8000000e │ │ │ │ + cmneq lr, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47c578 <__cxa_atexit@plt+0x465e68> │ │ │ │ - ldr r2, [pc, #32] @ 47c584 <__cxa_atexit@plt+0x465e74> │ │ │ │ + bcc 47c5a0 <__cxa_atexit@plt+0x465e90> │ │ │ │ + ldr r2, [pc, #32] @ 47c5ac <__cxa_atexit@plt+0x465e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #84, 18 @ 0x150000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c5f8 <__cxa_atexit@plt+0x465ee8> │ │ │ │ - ldr r3, [pc, #120] @ 47c620 <__cxa_atexit@plt+0x465f10> │ │ │ │ + bhi 47c620 <__cxa_atexit@plt+0x465f10> │ │ │ │ + ldr r3, [pc, #120] @ 47c648 <__cxa_atexit@plt+0x465f38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c5e8 <__cxa_atexit@plt+0x465ed8> │ │ │ │ + beq 47c610 <__cxa_atexit@plt+0x465f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c608 <__cxa_atexit@plt+0x465ef8> │ │ │ │ - ldr r7, [pc, #92] @ 47c628 <__cxa_atexit@plt+0x465f18> │ │ │ │ + bcc 47c630 <__cxa_atexit@plt+0x465f20> │ │ │ │ + ldr r7, [pc, #92] @ 47c650 <__cxa_atexit@plt+0x465f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #91] @ 0x5b │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c624 <__cxa_atexit@plt+0x465f14> │ │ │ │ + ldr r7, [pc, #36] @ 47c64c <__cxa_atexit@plt+0x465f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #40, 4 @ 0x80000002 │ │ │ │ - cmneq lr, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq fp, #0, 4 │ │ │ │ + cmneq lr, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47c664 <__cxa_atexit@plt+0x465f54> │ │ │ │ - ldr r2, [pc, #32] @ 47c670 <__cxa_atexit@plt+0x465f60> │ │ │ │ + bcc 47c68c <__cxa_atexit@plt+0x465f7c> │ │ │ │ + ldr r2, [pc, #32] @ 47c698 <__cxa_atexit@plt+0x465f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #104, 16 @ 0x680000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c6bc <__cxa_atexit@plt+0x465fac> │ │ │ │ - ldr r3, [pc, #56] @ 47c6cc <__cxa_atexit@plt+0x465fbc> │ │ │ │ + bhi 47c6e4 <__cxa_atexit@plt+0x465fd4> │ │ │ │ + ldr r3, [pc, #56] @ 47c6f4 <__cxa_atexit@plt+0x465fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c6ac <__cxa_atexit@plt+0x465f9c> │ │ │ │ + beq 47c6d4 <__cxa_atexit@plt+0x465fc4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #87] @ 0x57 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c6d0 <__cxa_atexit@plt+0x465fc0> │ │ │ │ + ldr r7, [pc, #12] @ 47c6f8 <__cxa_atexit@plt+0x465fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #104, 2 │ │ │ │ + cmpeq fp, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c730 <__cxa_atexit@plt+0x466020> │ │ │ │ - ldr r3, [pc, #56] @ 47c740 <__cxa_atexit@plt+0x466030> │ │ │ │ + bhi 47c758 <__cxa_atexit@plt+0x466048> │ │ │ │ + ldr r3, [pc, #56] @ 47c768 <__cxa_atexit@plt+0x466058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c720 <__cxa_atexit@plt+0x466010> │ │ │ │ + beq 47c748 <__cxa_atexit@plt+0x466038> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #83] @ 0x53 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47c744 <__cxa_atexit@plt+0x466034> │ │ │ │ + ldr r7, [pc, #12] @ 47c76c <__cxa_atexit@plt+0x46605c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #248 @ 0xf8 │ │ │ │ + cmpeq fp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c7cc <__cxa_atexit@plt+0x4660bc> │ │ │ │ - ldr r3, [pc, #120] @ 47c7f4 <__cxa_atexit@plt+0x4660e4> │ │ │ │ + bhi 47c7f4 <__cxa_atexit@plt+0x4660e4> │ │ │ │ + ldr r3, [pc, #120] @ 47c81c <__cxa_atexit@plt+0x46610c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c7bc <__cxa_atexit@plt+0x4660ac> │ │ │ │ + beq 47c7e4 <__cxa_atexit@plt+0x4660d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c7dc <__cxa_atexit@plt+0x4660cc> │ │ │ │ - ldr r7, [pc, #92] @ 47c7fc <__cxa_atexit@plt+0x4660ec> │ │ │ │ + bcc 47c804 <__cxa_atexit@plt+0x4660f4> │ │ │ │ + ldr r7, [pc, #92] @ 47c824 <__cxa_atexit@plt+0x466114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #75] @ 0x4b │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c7f8 <__cxa_atexit@plt+0x4660e8> │ │ │ │ + ldr r7, [pc, #36] @ 47c820 <__cxa_atexit@plt+0x466110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #100 @ 0x64 │ │ │ │ - cmneq lr, #24, 14 @ 0x600000 │ │ │ │ + cmpeq fp, #60 @ 0x3c │ │ │ │ + cmneq lr, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47c838 <__cxa_atexit@plt+0x466128> │ │ │ │ - ldr r2, [pc, #32] @ 47c844 <__cxa_atexit@plt+0x466134> │ │ │ │ + bcc 47c860 <__cxa_atexit@plt+0x466150> │ │ │ │ + ldr r2, [pc, #32] @ 47c86c <__cxa_atexit@plt+0x46615c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #148, 12 @ 0x9400000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c8b8 <__cxa_atexit@plt+0x4661a8> │ │ │ │ - ldr r3, [pc, #120] @ 47c8e0 <__cxa_atexit@plt+0x4661d0> │ │ │ │ + bhi 47c8e0 <__cxa_atexit@plt+0x4661d0> │ │ │ │ + ldr r3, [pc, #120] @ 47c908 <__cxa_atexit@plt+0x4661f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c8a8 <__cxa_atexit@plt+0x466198> │ │ │ │ + beq 47c8d0 <__cxa_atexit@plt+0x4661c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c8c8 <__cxa_atexit@plt+0x4661b8> │ │ │ │ - ldr r7, [pc, #92] @ 47c8e8 <__cxa_atexit@plt+0x4661d8> │ │ │ │ + bcc 47c8f0 <__cxa_atexit@plt+0x4661e0> │ │ │ │ + ldr r7, [pc, #92] @ 47c910 <__cxa_atexit@plt+0x466200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #71] @ 0x47 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c8e4 <__cxa_atexit@plt+0x4661d4> │ │ │ │ + ldr r7, [pc, #36] @ 47c90c <__cxa_atexit@plt+0x4661fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #124, 30 @ p-variant is OBSOLETE @ 0x1f0 │ │ │ │ - cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ + cmppeq sl, #84, 30 @ p-variant is OBSOLETE @ 0x150 │ │ │ │ + cmneq lr, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47c924 <__cxa_atexit@plt+0x466214> │ │ │ │ - ldr r2, [pc, #32] @ 47c930 <__cxa_atexit@plt+0x466220> │ │ │ │ + bcc 47c94c <__cxa_atexit@plt+0x46623c> │ │ │ │ + ldr r2, [pc, #32] @ 47c958 <__cxa_atexit@plt+0x466248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #168, 10 @ 0x2a000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47c9a4 <__cxa_atexit@plt+0x466294> │ │ │ │ - ldr r3, [pc, #120] @ 47c9cc <__cxa_atexit@plt+0x4662bc> │ │ │ │ + bhi 47c9cc <__cxa_atexit@plt+0x4662bc> │ │ │ │ + ldr r3, [pc, #120] @ 47c9f4 <__cxa_atexit@plt+0x4662e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47c994 <__cxa_atexit@plt+0x466284> │ │ │ │ + beq 47c9bc <__cxa_atexit@plt+0x4662ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c9b4 <__cxa_atexit@plt+0x4662a4> │ │ │ │ - ldr r7, [pc, #92] @ 47c9d4 <__cxa_atexit@plt+0x4662c4> │ │ │ │ + bcc 47c9dc <__cxa_atexit@plt+0x4662cc> │ │ │ │ + ldr r7, [pc, #92] @ 47c9fc <__cxa_atexit@plt+0x4662ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #67] @ 0x43 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47c9d0 <__cxa_atexit@plt+0x4662c0> │ │ │ │ + ldr r7, [pc, #36] @ 47c9f8 <__cxa_atexit@plt+0x4662e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #148, 28 @ p-variant is OBSOLETE @ 0x940 │ │ │ │ - cmneq lr, #64, 10 @ 0x10000000 │ │ │ │ + cmppeq sl, #108, 28 @ p-variant is OBSOLETE @ 0x6c0 │ │ │ │ + cmneq lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47ca10 <__cxa_atexit@plt+0x466300> │ │ │ │ - ldr r2, [pc, #32] @ 47ca1c <__cxa_atexit@plt+0x46630c> │ │ │ │ + bcc 47ca38 <__cxa_atexit@plt+0x466328> │ │ │ │ + ldr r2, [pc, #32] @ 47ca44 <__cxa_atexit@plt+0x466334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #188, 8 @ 0xbc000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ca90 <__cxa_atexit@plt+0x466380> │ │ │ │ - ldr r3, [pc, #120] @ 47cab8 <__cxa_atexit@plt+0x4663a8> │ │ │ │ + bhi 47cab8 <__cxa_atexit@plt+0x4663a8> │ │ │ │ + ldr r3, [pc, #120] @ 47cae0 <__cxa_atexit@plt+0x4663d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ca80 <__cxa_atexit@plt+0x466370> │ │ │ │ + beq 47caa8 <__cxa_atexit@plt+0x466398> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47caa0 <__cxa_atexit@plt+0x466390> │ │ │ │ - ldr r7, [pc, #92] @ 47cac0 <__cxa_atexit@plt+0x4663b0> │ │ │ │ + bcc 47cac8 <__cxa_atexit@plt+0x4663b8> │ │ │ │ + ldr r7, [pc, #92] @ 47cae8 <__cxa_atexit@plt+0x4663d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #63] @ 0x3f │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47cabc <__cxa_atexit@plt+0x4663ac> │ │ │ │ + ldr r7, [pc, #36] @ 47cae4 <__cxa_atexit@plt+0x4663d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #172, 26 @ p-variant is OBSOLETE @ 0x2b00 │ │ │ │ - cmneq lr, #84, 8 @ 0x54000000 │ │ │ │ + cmppeq sl, #132, 26 @ p-variant is OBSOLETE @ 0x2100 │ │ │ │ + cmneq lr, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47cafc <__cxa_atexit@plt+0x4663ec> │ │ │ │ - ldr r2, [pc, #32] @ 47cb08 <__cxa_atexit@plt+0x4663f8> │ │ │ │ + bcc 47cb24 <__cxa_atexit@plt+0x466414> │ │ │ │ + ldr r2, [pc, #32] @ 47cb30 <__cxa_atexit@plt+0x466420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #208, 6 @ 0x40000003 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47cb7c <__cxa_atexit@plt+0x46646c> │ │ │ │ - ldr r3, [pc, #120] @ 47cba4 <__cxa_atexit@plt+0x466494> │ │ │ │ + bhi 47cba4 <__cxa_atexit@plt+0x466494> │ │ │ │ + ldr r3, [pc, #120] @ 47cbcc <__cxa_atexit@plt+0x4664bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cb6c <__cxa_atexit@plt+0x46645c> │ │ │ │ + beq 47cb94 <__cxa_atexit@plt+0x466484> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47cb8c <__cxa_atexit@plt+0x46647c> │ │ │ │ - ldr r7, [pc, #92] @ 47cbac <__cxa_atexit@plt+0x46649c> │ │ │ │ + bcc 47cbb4 <__cxa_atexit@plt+0x4664a4> │ │ │ │ + ldr r7, [pc, #92] @ 47cbd4 <__cxa_atexit@plt+0x4664c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47cba8 <__cxa_atexit@plt+0x466498> │ │ │ │ + ldr r7, [pc, #36] @ 47cbd0 <__cxa_atexit@plt+0x4664c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #196, 24 @ p-variant is OBSOLETE @ 0xc400 │ │ │ │ - cmneq lr, #104, 6 @ 0xa0000001 │ │ │ │ + cmppeq sl, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ + cmneq lr, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47cbe8 <__cxa_atexit@plt+0x4664d8> │ │ │ │ - ldr r2, [pc, #32] @ 47cbf4 <__cxa_atexit@plt+0x4664e4> │ │ │ │ + bcc 47cc10 <__cxa_atexit@plt+0x466500> │ │ │ │ + ldr r2, [pc, #32] @ 47cc1c <__cxa_atexit@plt+0x46650c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #228, 4 @ 0x4000000e │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47cc40 <__cxa_atexit@plt+0x466530> │ │ │ │ - ldr r3, [pc, #56] @ 47cc50 <__cxa_atexit@plt+0x466540> │ │ │ │ + bhi 47cc68 <__cxa_atexit@plt+0x466558> │ │ │ │ + ldr r3, [pc, #56] @ 47cc78 <__cxa_atexit@plt+0x466568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cc30 <__cxa_atexit@plt+0x466520> │ │ │ │ + beq 47cc58 <__cxa_atexit@plt+0x466548> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47cc54 <__cxa_atexit@plt+0x466544> │ │ │ │ + ldr r7, [pc, #12] @ 47cc7c <__cxa_atexit@plt+0x46656c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + cmppeq sl, #220, 22 @ p-variant is OBSOLETE @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ccb4 <__cxa_atexit@plt+0x4665a4> │ │ │ │ - ldr r3, [pc, #56] @ 47ccc4 <__cxa_atexit@plt+0x4665b4> │ │ │ │ + bhi 47ccdc <__cxa_atexit@plt+0x4665cc> │ │ │ │ + ldr r3, [pc, #56] @ 47ccec <__cxa_atexit@plt+0x4665dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cca4 <__cxa_atexit@plt+0x466594> │ │ │ │ + beq 47cccc <__cxa_atexit@plt+0x4665bc> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47ccc8 <__cxa_atexit@plt+0x4665b8> │ │ │ │ + ldr r7, [pc, #12] @ 47ccf0 <__cxa_atexit@plt+0x4665e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ + cmppeq sl, #108, 22 @ p-variant is OBSOLETE @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47cd28 <__cxa_atexit@plt+0x466618> │ │ │ │ - ldr r3, [pc, #56] @ 47cd38 <__cxa_atexit@plt+0x466628> │ │ │ │ + bhi 47cd50 <__cxa_atexit@plt+0x466640> │ │ │ │ + ldr r3, [pc, #56] @ 47cd60 <__cxa_atexit@plt+0x466650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cd18 <__cxa_atexit@plt+0x466608> │ │ │ │ + beq 47cd40 <__cxa_atexit@plt+0x466630> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47cd3c <__cxa_atexit@plt+0x46662c> │ │ │ │ + ldr r7, [pc, #12] @ 47cd64 <__cxa_atexit@plt+0x466654> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + cmppeq sl, #252, 20 @ p-variant is OBSOLETE @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47cdc4 <__cxa_atexit@plt+0x4666b4> │ │ │ │ - ldr r3, [pc, #120] @ 47cdec <__cxa_atexit@plt+0x4666dc> │ │ │ │ + bhi 47cdec <__cxa_atexit@plt+0x4666dc> │ │ │ │ + ldr r3, [pc, #120] @ 47ce14 <__cxa_atexit@plt+0x466704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cdb4 <__cxa_atexit@plt+0x4666a4> │ │ │ │ + beq 47cddc <__cxa_atexit@plt+0x4666cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47cdd4 <__cxa_atexit@plt+0x4666c4> │ │ │ │ - ldr r7, [pc, #92] @ 47cdf4 <__cxa_atexit@plt+0x4666e4> │ │ │ │ + bcc 47cdfc <__cxa_atexit@plt+0x4666ec> │ │ │ │ + ldr r7, [pc, #92] @ 47ce1c <__cxa_atexit@plt+0x46670c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #43] @ 0x2b │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47cdf0 <__cxa_atexit@plt+0x4666e0> │ │ │ │ + ldr r7, [pc, #36] @ 47ce18 <__cxa_atexit@plt+0x466708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #140, 20 @ p-variant is OBSOLETE @ 0x8c000 │ │ │ │ - cmneq lr, #120, 2 │ │ │ │ + cmppeq sl, #100, 20 @ p-variant is OBSOLETE @ 0x64000 │ │ │ │ + cmneq lr, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47ce30 <__cxa_atexit@plt+0x466720> │ │ │ │ - ldr r2, [pc, #32] @ 47ce3c <__cxa_atexit@plt+0x46672c> │ │ │ │ + bcc 47ce58 <__cxa_atexit@plt+0x466748> │ │ │ │ + ldr r2, [pc, #32] @ 47ce64 <__cxa_atexit@plt+0x466754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #244 @ 0xf4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #204 @ 0xcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ceb0 <__cxa_atexit@plt+0x4667a0> │ │ │ │ - ldr r3, [pc, #120] @ 47ced8 <__cxa_atexit@plt+0x4667c8> │ │ │ │ + bhi 47ced8 <__cxa_atexit@plt+0x4667c8> │ │ │ │ + ldr r3, [pc, #120] @ 47cf00 <__cxa_atexit@plt+0x4667f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cea0 <__cxa_atexit@plt+0x466790> │ │ │ │ + beq 47cec8 <__cxa_atexit@plt+0x4667b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47cec0 <__cxa_atexit@plt+0x4667b0> │ │ │ │ - ldr r7, [pc, #92] @ 47cee0 <__cxa_atexit@plt+0x4667d0> │ │ │ │ + bcc 47cee8 <__cxa_atexit@plt+0x4667d8> │ │ │ │ + ldr r7, [pc, #92] @ 47cf08 <__cxa_atexit@plt+0x4667f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #39] @ 0x27 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47cedc <__cxa_atexit@plt+0x4667cc> │ │ │ │ + ldr r7, [pc, #36] @ 47cf04 <__cxa_atexit@plt+0x4667f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #164, 18 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ - cmneq lr, #140 @ 0x8c │ │ │ │ + cmppeq sl, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ + cmneq lr, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47cf1c <__cxa_atexit@plt+0x46680c> │ │ │ │ - ldr r2, [pc, #32] @ 47cf28 <__cxa_atexit@plt+0x466818> │ │ │ │ + bcc 47cf44 <__cxa_atexit@plt+0x466834> │ │ │ │ + ldr r2, [pc, #32] @ 47cf50 <__cxa_atexit@plt+0x466840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47cf9c <__cxa_atexit@plt+0x46688c> │ │ │ │ - ldr r3, [pc, #120] @ 47cfc4 <__cxa_atexit@plt+0x4668b4> │ │ │ │ + bhi 47cfc4 <__cxa_atexit@plt+0x4668b4> │ │ │ │ + ldr r3, [pc, #120] @ 47cfec <__cxa_atexit@plt+0x4668dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47cf8c <__cxa_atexit@plt+0x46687c> │ │ │ │ + beq 47cfb4 <__cxa_atexit@plt+0x4668a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47cfac <__cxa_atexit@plt+0x46689c> │ │ │ │ - ldr r7, [pc, #92] @ 47cfcc <__cxa_atexit@plt+0x4668bc> │ │ │ │ + bcc 47cfd4 <__cxa_atexit@plt+0x4668c4> │ │ │ │ + ldr r7, [pc, #92] @ 47cff4 <__cxa_atexit@plt+0x4668e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #35] @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47cfc8 <__cxa_atexit@plt+0x4668b8> │ │ │ │ + ldr r7, [pc, #36] @ 47cff0 <__cxa_atexit@plt+0x4668e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ - cmneq lr, #160, 30 @ 0x280 │ │ │ │ + cmppeq sl, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ + cmneq lr, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47d008 <__cxa_atexit@plt+0x4668f8> │ │ │ │ - ldr r2, [pc, #32] @ 47d014 <__cxa_atexit@plt+0x466904> │ │ │ │ + bcc 47d030 <__cxa_atexit@plt+0x466920> │ │ │ │ + ldr r2, [pc, #32] @ 47d03c <__cxa_atexit@plt+0x46692c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #28, 30 @ 0x70 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d088 <__cxa_atexit@plt+0x466978> │ │ │ │ - ldr r3, [pc, #120] @ 47d0b0 <__cxa_atexit@plt+0x4669a0> │ │ │ │ + bhi 47d0b0 <__cxa_atexit@plt+0x4669a0> │ │ │ │ + ldr r3, [pc, #120] @ 47d0d8 <__cxa_atexit@plt+0x4669c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d078 <__cxa_atexit@plt+0x466968> │ │ │ │ + beq 47d0a0 <__cxa_atexit@plt+0x466990> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47d098 <__cxa_atexit@plt+0x466988> │ │ │ │ - ldr r7, [pc, #92] @ 47d0b8 <__cxa_atexit@plt+0x4669a8> │ │ │ │ + bcc 47d0c0 <__cxa_atexit@plt+0x4669b0> │ │ │ │ + ldr r7, [pc, #92] @ 47d0e0 <__cxa_atexit@plt+0x4669d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #31] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47d0b4 <__cxa_atexit@plt+0x4669a4> │ │ │ │ + ldr r7, [pc, #36] @ 47d0dc <__cxa_atexit@plt+0x4669cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #212, 14 @ p-variant is OBSOLETE @ 0x3500000 │ │ │ │ - cmneq lr, #92, 28 @ 0x5c0 │ │ │ │ + cmppeq sl, #172, 14 @ p-variant is OBSOLETE @ 0x2b00000 │ │ │ │ + cmneq lr, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47d0f4 <__cxa_atexit@plt+0x4669e4> │ │ │ │ - ldr r2, [pc, #32] @ 47d100 <__cxa_atexit@plt+0x4669f0> │ │ │ │ + bcc 47d11c <__cxa_atexit@plt+0x466a0c> │ │ │ │ + ldr r2, [pc, #32] @ 47d128 <__cxa_atexit@plt+0x466a18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #216, 26 @ 0x3600 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d174 <__cxa_atexit@plt+0x466a64> │ │ │ │ - ldr r3, [pc, #120] @ 47d19c <__cxa_atexit@plt+0x466a8c> │ │ │ │ + bhi 47d19c <__cxa_atexit@plt+0x466a8c> │ │ │ │ + ldr r3, [pc, #120] @ 47d1c4 <__cxa_atexit@plt+0x466ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d164 <__cxa_atexit@plt+0x466a54> │ │ │ │ + beq 47d18c <__cxa_atexit@plt+0x466a7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47d184 <__cxa_atexit@plt+0x466a74> │ │ │ │ - ldr r7, [pc, #92] @ 47d1a4 <__cxa_atexit@plt+0x466a94> │ │ │ │ + bcc 47d1ac <__cxa_atexit@plt+0x466a9c> │ │ │ │ + ldr r7, [pc, #92] @ 47d1cc <__cxa_atexit@plt+0x466abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #27] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47d1a0 <__cxa_atexit@plt+0x466a90> │ │ │ │ + ldr r7, [pc, #36] @ 47d1c8 <__cxa_atexit@plt+0x466ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #236, 12 @ p-variant is OBSOLETE @ 0xec00000 │ │ │ │ - cmneq lr, #112, 26 @ 0x1c00 │ │ │ │ + cmppeq sl, #196, 12 @ p-variant is OBSOLETE @ 0xc400000 │ │ │ │ + cmneq lr, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47d1e0 <__cxa_atexit@plt+0x466ad0> │ │ │ │ - ldr r2, [pc, #32] @ 47d1ec <__cxa_atexit@plt+0x466adc> │ │ │ │ + bcc 47d208 <__cxa_atexit@plt+0x466af8> │ │ │ │ + ldr r2, [pc, #32] @ 47d214 <__cxa_atexit@plt+0x466b04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #236, 24 @ 0xec00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d260 <__cxa_atexit@plt+0x466b50> │ │ │ │ - ldr r3, [pc, #120] @ 47d288 <__cxa_atexit@plt+0x466b78> │ │ │ │ + bhi 47d288 <__cxa_atexit@plt+0x466b78> │ │ │ │ + ldr r3, [pc, #120] @ 47d2b0 <__cxa_atexit@plt+0x466ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d250 <__cxa_atexit@plt+0x466b40> │ │ │ │ + beq 47d278 <__cxa_atexit@plt+0x466b68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47d270 <__cxa_atexit@plt+0x466b60> │ │ │ │ - ldr r7, [pc, #92] @ 47d290 <__cxa_atexit@plt+0x466b80> │ │ │ │ + bcc 47d298 <__cxa_atexit@plt+0x466b88> │ │ │ │ + ldr r7, [pc, #92] @ 47d2b8 <__cxa_atexit@plt+0x466ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #23] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47d28c <__cxa_atexit@plt+0x466b7c> │ │ │ │ + ldr r7, [pc, #36] @ 47d2b4 <__cxa_atexit@plt+0x466ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ - cmneq lr, #132, 24 @ 0x8400 │ │ │ │ + cmppeq sl, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ + cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47d2cc <__cxa_atexit@plt+0x466bbc> │ │ │ │ - ldr r2, [pc, #32] @ 47d2d8 <__cxa_atexit@plt+0x466bc8> │ │ │ │ + bcc 47d2f4 <__cxa_atexit@plt+0x466be4> │ │ │ │ + ldr r2, [pc, #32] @ 47d300 <__cxa_atexit@plt+0x466bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #0, 24 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d34c <__cxa_atexit@plt+0x466c3c> │ │ │ │ - ldr r3, [pc, #120] @ 47d374 <__cxa_atexit@plt+0x466c64> │ │ │ │ + bhi 47d374 <__cxa_atexit@plt+0x466c64> │ │ │ │ + ldr r3, [pc, #120] @ 47d39c <__cxa_atexit@plt+0x466c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d33c <__cxa_atexit@plt+0x466c2c> │ │ │ │ + beq 47d364 <__cxa_atexit@plt+0x466c54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47d35c <__cxa_atexit@plt+0x466c4c> │ │ │ │ - ldr r7, [pc, #92] @ 47d37c <__cxa_atexit@plt+0x466c6c> │ │ │ │ + bcc 47d384 <__cxa_atexit@plt+0x466c74> │ │ │ │ + ldr r7, [pc, #92] @ 47d3a4 <__cxa_atexit@plt+0x466c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47d378 <__cxa_atexit@plt+0x466c68> │ │ │ │ + ldr r7, [pc, #36] @ 47d3a0 <__cxa_atexit@plt+0x466c90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ - cmneq lr, #240, 22 @ 0x3c000 │ │ │ │ + cmppeq sl, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ + cmneq lr, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47d3b8 <__cxa_atexit@plt+0x466ca8> │ │ │ │ - ldr r2, [pc, #32] @ 47d3c4 <__cxa_atexit@plt+0x466cb4> │ │ │ │ + bcc 47d3e0 <__cxa_atexit@plt+0x466cd0> │ │ │ │ + ldr r2, [pc, #32] @ 47d3ec <__cxa_atexit@plt+0x466cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #108, 22 @ 0x1b000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d410 <__cxa_atexit@plt+0x466d00> │ │ │ │ - ldr r3, [pc, #56] @ 47d420 <__cxa_atexit@plt+0x466d10> │ │ │ │ + bhi 47d438 <__cxa_atexit@plt+0x466d28> │ │ │ │ + ldr r3, [pc, #56] @ 47d448 <__cxa_atexit@plt+0x466d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d400 <__cxa_atexit@plt+0x466cf0> │ │ │ │ + beq 47d428 <__cxa_atexit@plt+0x466d18> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47d424 <__cxa_atexit@plt+0x466d14> │ │ │ │ + ldr r7, [pc, #12] @ 47d44c <__cxa_atexit@plt+0x466d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #92, 8 @ p-variant is OBSOLETE @ 0x5c000000 │ │ │ │ + cmppeq sl, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d484 <__cxa_atexit@plt+0x466d74> │ │ │ │ - ldr r3, [pc, #56] @ 47d494 <__cxa_atexit@plt+0x466d84> │ │ │ │ + bhi 47d4ac <__cxa_atexit@plt+0x466d9c> │ │ │ │ + ldr r3, [pc, #56] @ 47d4bc <__cxa_atexit@plt+0x466dac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d474 <__cxa_atexit@plt+0x466d64> │ │ │ │ + beq 47d49c <__cxa_atexit@plt+0x466d8c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47d498 <__cxa_atexit@plt+0x466d88> │ │ │ │ + ldr r7, [pc, #12] @ 47d4c0 <__cxa_atexit@plt+0x466db0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #236, 6 @ p-variant is OBSOLETE @ 0xb0000003 │ │ │ │ + cmppeq sl, #196, 6 @ p-variant is OBSOLETE @ 0x10000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47d4f8 <__cxa_atexit@plt+0x466de8> │ │ │ │ - ldr r3, [pc, #56] @ 47d508 <__cxa_atexit@plt+0x466df8> │ │ │ │ + bhi 47d520 <__cxa_atexit@plt+0x466e10> │ │ │ │ + ldr r3, [pc, #56] @ 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47d4e8 <__cxa_atexit@plt+0x466dd8> │ │ │ │ + beq 47d510 <__cxa_atexit@plt+0x466e00> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47d50c <__cxa_atexit@plt+0x466dfc> │ │ │ │ + ldr r7, [pc, #12] @ 47d534 <__cxa_atexit@plt+0x466e24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sl, #124, 6 @ p-variant is OBSOLETE @ 0xf0000001 │ │ │ │ + cmppeq sl, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47d650 <__cxa_atexit@plt+0x466f40> │ │ │ │ + bhi 47d678 <__cxa_atexit@plt+0x466f68> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 47d5a8 <__cxa_atexit@plt+0x466e98> │ │ │ │ + beq 47d5d0 <__cxa_atexit@plt+0x466ec0> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 47d5c4 <__cxa_atexit@plt+0x466eb4> │ │ │ │ + bne 47d5ec <__cxa_atexit@plt+0x466edc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - bhi 47d634 <__cxa_atexit@plt+0x466f24> │ │ │ │ + bhi 47d65c <__cxa_atexit@plt+0x466f4c> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r7, [r2, r7, lsl #2] │ │ │ │ add pc, r2, r7 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldr r7, [pc, #224] @ 47d674 <__cxa_atexit@plt+0x466f64> │ │ │ │ + ldr r7, [pc, #224] @ 47d69c <__cxa_atexit@plt+0x466f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #32 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #188] @ 47d66c <__cxa_atexit@plt+0x466f5c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #188] @ 47d694 <__cxa_atexit@plt+0x466f84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #20 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #156] @ 47d668 <__cxa_atexit@plt+0x466f58> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #156] @ 47d690 <__cxa_atexit@plt+0x466f80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #16 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #148] @ 47d67c <__cxa_atexit@plt+0x466f6c> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #148] @ 47d6a4 <__cxa_atexit@plt+0x466f94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #124] @ 47d680 <__cxa_atexit@plt+0x466f70> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #124] @ 47d6a8 <__cxa_atexit@plt+0x466f98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #88] @ 47d678 <__cxa_atexit@plt+0x466f68> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #88] @ 47d6a0 <__cxa_atexit@plt+0x466f90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #52] @ 47d670 <__cxa_atexit@plt+0x466f60> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #52] @ 47d698 <__cxa_atexit@plt+0x466f88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ mov r7, #28 │ │ │ │ - b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ - ldr r7, [pc, #44] @ 47d684 <__cxa_atexit@plt+0x466f74> │ │ │ │ + b 785dd0 <__cxa_atexit@plt+0x76f6c0> │ │ │ │ + ldr r7, [pc, #44] @ 47d6ac <__cxa_atexit@plt+0x466f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ uxth r8, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, #40, 4 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ + cmppeq sl, #0, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d6fc <__cxa_atexit@plt+0x466fec> │ │ │ │ + bcc 47d724 <__cxa_atexit@plt+0x467014> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #36 @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d708 <__cxa_atexit@plt+0x466ff8> │ │ │ │ + ldr r3, [pc, #52] @ 47d730 <__cxa_atexit@plt+0x467020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d70c <__cxa_atexit@plt+0x466ffc> │ │ │ │ + ldr r7, [pc, #40] @ 47d734 <__cxa_atexit@plt+0x467024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #116, 22 @ 0x1d000 │ │ │ │ - cmneq lr, #0, 8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #76, 22 @ 0x13000 │ │ │ │ + cmneq lr, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d784 <__cxa_atexit@plt+0x467074> │ │ │ │ + bcc 47d7ac <__cxa_atexit@plt+0x46709c> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d790 <__cxa_atexit@plt+0x467080> │ │ │ │ + ldr r3, [pc, #52] @ 47d7b8 <__cxa_atexit@plt+0x4670a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d794 <__cxa_atexit@plt+0x467084> │ │ │ │ + ldr r7, [pc, #40] @ 47d7bc <__cxa_atexit@plt+0x4670ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #236, 20 @ 0xec000 │ │ │ │ - cmneq lr, #128, 6 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #196, 20 @ 0xc4000 │ │ │ │ + cmneq lr, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d80c <__cxa_atexit@plt+0x4670fc> │ │ │ │ + bcc 47d834 <__cxa_atexit@plt+0x467124> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #48 @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d818 <__cxa_atexit@plt+0x467108> │ │ │ │ + ldr r3, [pc, #52] @ 47d840 <__cxa_atexit@plt+0x467130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d81c <__cxa_atexit@plt+0x46710c> │ │ │ │ + ldr r7, [pc, #40] @ 47d844 <__cxa_atexit@plt+0x467134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #100, 20 @ 0x64000 │ │ │ │ - cmneq lr, #176, 4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #60, 20 @ 0x3c000 │ │ │ │ + cmneq lr, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d894 <__cxa_atexit@plt+0x467184> │ │ │ │ + bcc 47d8bc <__cxa_atexit@plt+0x4671ac> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #32 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #32 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d8a0 <__cxa_atexit@plt+0x467190> │ │ │ │ + ldr r3, [pc, #52] @ 47d8c8 <__cxa_atexit@plt+0x4671b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d8a4 <__cxa_atexit@plt+0x467194> │ │ │ │ + ldr r7, [pc, #40] @ 47d8cc <__cxa_atexit@plt+0x4671bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #220, 18 @ 0x370000 │ │ │ │ - cmneq lr, #16, 4 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d91c <__cxa_atexit@plt+0x46720c> │ │ │ │ + bcc 47d944 <__cxa_atexit@plt+0x467234> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #28 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #28 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d928 <__cxa_atexit@plt+0x467218> │ │ │ │ + ldr r3, [pc, #52] @ 47d950 <__cxa_atexit@plt+0x467240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d92c <__cxa_atexit@plt+0x46721c> │ │ │ │ + ldr r7, [pc, #40] @ 47d954 <__cxa_atexit@plt+0x467244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #84, 18 @ 0x150000 │ │ │ │ - cmneq lr, #248, 2 @ 0x3e │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #44, 18 @ 0xb0000 │ │ │ │ + cmneq lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47d9a4 <__cxa_atexit@plt+0x467294> │ │ │ │ + bcc 47d9cc <__cxa_atexit@plt+0x4672bc> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #20 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #20 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47d9b0 <__cxa_atexit@plt+0x4672a0> │ │ │ │ + ldr r3, [pc, #52] @ 47d9d8 <__cxa_atexit@plt+0x4672c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47d9b4 <__cxa_atexit@plt+0x4672a4> │ │ │ │ + ldr r7, [pc, #40] @ 47d9dc <__cxa_atexit@plt+0x4672cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #204, 16 @ 0xcc0000 │ │ │ │ - cmneq lr, #120, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #164, 16 @ 0xa40000 │ │ │ │ + cmneq lr, #80, 2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47da2c <__cxa_atexit@plt+0x46731c> │ │ │ │ + bcc 47da54 <__cxa_atexit@plt+0x467344> │ │ │ │ ldrh r3, [r5, #4]! │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ mov r9, #16 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #16 │ │ │ │ bl 13ae8 │ │ │ │ - ldr r3, [pc, #52] @ 47da38 <__cxa_atexit@plt+0x467328> │ │ │ │ + ldr r3, [pc, #52] @ 47da60 <__cxa_atexit@plt+0x467350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, r7} │ │ │ │ stm r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #40] @ 47da3c <__cxa_atexit@plt+0x46732c> │ │ │ │ + ldr r7, [pc, #40] @ 47da64 <__cxa_atexit@plt+0x467354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #68, 16 @ 0x440000 │ │ │ │ - cmneq lr, #248 @ 0xf8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq lr, #208 @ 0xd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47dac4 <__cxa_atexit@plt+0x4673b4> │ │ │ │ - ldr r3, [pc, #116] @ 47dad4 <__cxa_atexit@plt+0x4673c4> │ │ │ │ + bhi 47daec <__cxa_atexit@plt+0x4673dc> │ │ │ │ + ldr r3, [pc, #116] @ 47dafc <__cxa_atexit@plt+0x4673ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47daa4 <__cxa_atexit@plt+0x467394> │ │ │ │ - ldr r3, [pc, #92] @ 47dad8 <__cxa_atexit@plt+0x4673c8> │ │ │ │ + beq 47dacc <__cxa_atexit@plt+0x4673bc> │ │ │ │ + ldr r3, [pc, #92] @ 47db00 <__cxa_atexit@plt+0x4673f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ strh r8, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 47dab4 <__cxa_atexit@plt+0x4673a4> │ │ │ │ - ldr r7, [pc, #64] @ 47dadc <__cxa_atexit@plt+0x4673cc> │ │ │ │ + beq 47dadc <__cxa_atexit@plt+0x4673cc> │ │ │ │ + ldr r7, [pc, #64] @ 47db04 <__cxa_atexit@plt+0x4673f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47dae0 <__cxa_atexit@plt+0x4673d0> │ │ │ │ + ldr r7, [pc, #20] @ 47db08 <__cxa_atexit@plt+0x4673f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sl, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 47db30 <__cxa_atexit@plt+0x467420> │ │ │ │ + ldr r3, [pc, #60] @ 47db58 <__cxa_atexit@plt+0x467448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ str r3, [r5] │ │ │ │ strh r8, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 47db24 <__cxa_atexit@plt+0x467414> │ │ │ │ - ldr r5, [pc, #28] @ 47db34 <__cxa_atexit@plt+0x467424> │ │ │ │ + beq 47db4c <__cxa_atexit@plt+0x46743c> │ │ │ │ + ldr r5, [pc, #28] @ 47db5c <__cxa_atexit@plt+0x46744c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 47db58 <__cxa_atexit@plt+0x467448> │ │ │ │ + ldr r3, [pc, #16] @ 47db80 <__cxa_atexit@plt+0x467470> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 47d530 <__cxa_atexit@plt+0x466e20> │ │ │ │ + b 47d558 <__cxa_atexit@plt+0x466e48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strh r7, [r5, #8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47dc14 <__cxa_atexit@plt+0x467504> │ │ │ │ + bcc 47dc3c <__cxa_atexit@plt+0x46752c> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r7, [sp] │ │ │ │ ldmda r5, {r0, r1} │ │ │ │ mov r8, r4 │ │ │ │ sub lr, r6, #37 @ 0x25 │ │ │ │ sub r4, r6, #31 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ str r7, [sp, #4] │ │ │ │ mov ip, fp │ │ │ │ ldrh fp, [r5, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - ldr sl, [pc, #112] @ 47dc2c <__cxa_atexit@plt+0x46751c> │ │ │ │ + ldr sl, [pc, #112] @ 47dc54 <__cxa_atexit@plt+0x467544> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #100] @ 47dc30 <__cxa_atexit@plt+0x467520> │ │ │ │ + ldr r1, [pc, #100] @ 47dc58 <__cxa_atexit@plt+0x467548> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ - ldr r7, [pc, #80] @ 47dc34 <__cxa_atexit@plt+0x467524> │ │ │ │ + ldr r7, [pc, #80] @ 47dc5c <__cxa_atexit@plt+0x46754c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ strh fp, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #15 │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 47dc38 <__cxa_atexit@plt+0x467528> │ │ │ │ + ldr r2, [pc, #28] @ 47dc60 <__cxa_atexit@plt+0x467550> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #140, 12 @ 0x8c00000 │ │ │ │ - cmneq lr, #148, 10 @ 0x25000000 │ │ │ │ - cmneq lr, #28 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #100, 12 @ 0x6400000 │ │ │ │ + cmneq lr, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47dcd0 <__cxa_atexit@plt+0x4675c0> │ │ │ │ + bcc 47dcf8 <__cxa_atexit@plt+0x4675e8> │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ str r7, [sp] │ │ │ │ sub r1, r6, #37 @ 0x25 │ │ │ │ sub sl, r6, #31 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov ip, fp │ │ │ │ ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldrh r8, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 47dce8 <__cxa_atexit@plt+0x4675d8> │ │ │ │ + ldr r7, [pc, #92] @ 47dd10 <__cxa_atexit@plt+0x467600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, lr} │ │ │ │ - ldr r7, [pc, #84] @ 47dcec <__cxa_atexit@plt+0x4675dc> │ │ │ │ + ldr r7, [pc, #84] @ 47dd14 <__cxa_atexit@plt+0x467604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - ldr r2, [pc, #64] @ 47dcf0 <__cxa_atexit@plt+0x4675e0> │ │ │ │ + ldr r2, [pc, #64] @ 47dd18 <__cxa_atexit@plt+0x467608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r2, r9, fp} │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ strh r8, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #15 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 47dcf4 <__cxa_atexit@plt+0x4675e4> │ │ │ │ + ldr r3, [pc, #28] @ 47dd1c <__cxa_atexit@plt+0x46760c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq lr, #188, 10 @ 0x2f000000 │ │ │ │ - cmneq lr, #200, 8 @ 0xc8000000 │ │ │ │ - cmneq lr, #80, 30 @ 0x140 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq lr, #148, 10 @ 0x25000000 │ │ │ │ + cmneq lr, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq lr, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47dd4c <__cxa_atexit@plt+0x46763c> │ │ │ │ - ldr r3, [pc, #68] @ 47dd5c <__cxa_atexit@plt+0x46764c> │ │ │ │ + bhi 47dd74 <__cxa_atexit@plt+0x467664> │ │ │ │ + ldr r3, [pc, #68] @ 47dd84 <__cxa_atexit@plt+0x467674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47dd3c <__cxa_atexit@plt+0x46762c> │ │ │ │ + beq 47dd64 <__cxa_atexit@plt+0x467654> │ │ │ │ ldr r7, [r8, #63] @ 0x3f │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47dd60 <__cxa_atexit@plt+0x467650> │ │ │ │ + ldr r7, [pc, #12] @ 47dd88 <__cxa_atexit@plt+0x467678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sl, #52, 22 @ 0xd000 │ │ │ │ + cmpeq sl, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ddd8 <__cxa_atexit@plt+0x4676c8> │ │ │ │ - ldr r3, [pc, #68] @ 47dde8 <__cxa_atexit@plt+0x4676d8> │ │ │ │ + bhi 47de00 <__cxa_atexit@plt+0x4676f0> │ │ │ │ + ldr r3, [pc, #68] @ 47de10 <__cxa_atexit@plt+0x467700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ddc8 <__cxa_atexit@plt+0x4676b8> │ │ │ │ + beq 47ddf0 <__cxa_atexit@plt+0x4676e0> │ │ │ │ ldr r7, [r8, #63] @ 0x3f │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47ddec <__cxa_atexit@plt+0x4676dc> │ │ │ │ + ldr r7, [pc, #12] @ 47de14 <__cxa_atexit@plt+0x467704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sl, #168, 20 @ 0xa8000 │ │ │ │ + cmpeq sl, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47de44 <__cxa_atexit@plt+0x467734> │ │ │ │ - ldr r2, [pc, #60] @ 47de4c <__cxa_atexit@plt+0x46773c> │ │ │ │ + bhi 47de6c <__cxa_atexit@plt+0x46775c> │ │ │ │ + ldr r2, [pc, #60] @ 47de74 <__cxa_atexit@plt+0x467764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47de34 <__cxa_atexit@plt+0x467724> │ │ │ │ - ldr r3, [pc, #40] @ 47de50 <__cxa_atexit@plt+0x467740> │ │ │ │ + beq 47de5c <__cxa_atexit@plt+0x46774c> │ │ │ │ + ldr r3, [pc, #40] @ 47de78 <__cxa_atexit@plt+0x467768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 47de74 <__cxa_atexit@plt+0x467764> │ │ │ │ + ldr r3, [pc, #12] @ 47de9c <__cxa_atexit@plt+0x46778c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47debc <__cxa_atexit@plt+0x4677ac> │ │ │ │ - ldr r2, [pc, #44] @ 47dec8 <__cxa_atexit@plt+0x4677b8> │ │ │ │ + bcc 47dee4 <__cxa_atexit@plt+0x4677d4> │ │ │ │ + ldr r2, [pc, #44] @ 47def0 <__cxa_atexit@plt+0x4677e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 47decc <__cxa_atexit@plt+0x4677bc> │ │ │ │ + ldr r1, [pc, #36] @ 47def4 <__cxa_atexit@plt+0x4677e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq sp, #136, 22 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ - cmnpeq sp, #100, 22 @ p-variant is OBSOLETE @ 0x19000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq sp, #96, 22 @ p-variant is OBSOLETE @ 0x18000 │ │ │ │ + cmnpeq sp, #60, 22 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47df2c <__cxa_atexit@plt+0x46781c> │ │ │ │ - ldr r7, [pc, #76] @ 47df3c <__cxa_atexit@plt+0x46782c> │ │ │ │ + bhi 47df54 <__cxa_atexit@plt+0x467844> │ │ │ │ + ldr r7, [pc, #76] @ 47df64 <__cxa_atexit@plt+0x467854> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47df1c <__cxa_atexit@plt+0x46780c> │ │ │ │ - ldr r2, [pc, #60] @ 47df40 <__cxa_atexit@plt+0x467830> │ │ │ │ + beq 47df44 <__cxa_atexit@plt+0x467834> │ │ │ │ + ldr r2, [pc, #60] @ 47df68 <__cxa_atexit@plt+0x467858> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #63] @ 0x3f │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47df44 <__cxa_atexit@plt+0x467834> │ │ │ │ + ldr r7, [pc, #16] @ 47df6c <__cxa_atexit@plt+0x46785c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #92, 18 @ 0x170000 │ │ │ │ + cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 47df6c <__cxa_atexit@plt+0x46785c> │ │ │ │ + ldr r3, [pc, #20] @ 47df94 <__cxa_atexit@plt+0x467884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47dfb4 <__cxa_atexit@plt+0x4678a4> │ │ │ │ - ldr r1, [pc, #44] @ 47dfc0 <__cxa_atexit@plt+0x4678b0> │ │ │ │ + bcc 47dfdc <__cxa_atexit@plt+0x4678cc> │ │ │ │ + ldr r1, [pc, #44] @ 47dfe8 <__cxa_atexit@plt+0x4678d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #40] @ 47dfc4 <__cxa_atexit@plt+0x4678b4> │ │ │ │ + ldr r0, [pc, #40] @ 47dfec <__cxa_atexit@plt+0x4678dc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r0, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785ef0 <__cxa_atexit@plt+0x76f7e0> │ │ │ │ + b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ 47e024 <__cxa_atexit@plt+0x467914> │ │ │ │ + ldr r7, [pc, #76] @ 47e04c <__cxa_atexit@plt+0x46793c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e010 <__cxa_atexit@plt+0x467900> │ │ │ │ - ldr r3, [pc, #60] @ 47e028 <__cxa_atexit@plt+0x467918> │ │ │ │ + beq 47e038 <__cxa_atexit@plt+0x467928> │ │ │ │ + ldr r3, [pc, #60] @ 47e050 <__cxa_atexit@plt+0x467940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e01c <__cxa_atexit@plt+0x46790c> │ │ │ │ - ldr r7, [pc, #40] @ 47e02c <__cxa_atexit@plt+0x46791c> │ │ │ │ + beq 47e044 <__cxa_atexit@plt+0x467934> │ │ │ │ + ldr r7, [pc, #40] @ 47e054 <__cxa_atexit@plt+0x467944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmnpeq sp, #32, 20 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ + cmnpeq sp, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 47e06c <__cxa_atexit@plt+0x46795c> │ │ │ │ + ldr r3, [pc, #44] @ 47e094 <__cxa_atexit@plt+0x467984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e064 <__cxa_atexit@plt+0x467954> │ │ │ │ - ldr r7, [pc, #24] @ 47e070 <__cxa_atexit@plt+0x467960> │ │ │ │ + beq 47e08c <__cxa_atexit@plt+0x46797c> │ │ │ │ + ldr r7, [pc, #24] @ 47e098 <__cxa_atexit@plt+0x467988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmnpeq sp, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ + cmnpeq sp, #164, 18 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e090 <__cxa_atexit@plt+0x467980> │ │ │ │ + ldr r7, [pc, #12] @ 47e0b8 <__cxa_atexit@plt+0x4679a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #160, 18 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ + cmnpeq sp, #120, 18 @ p-variant is OBSOLETE @ 0x1e0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e0f0 <__cxa_atexit@plt+0x4679e0> │ │ │ │ - ldr r3, [pc, #76] @ 47e100 <__cxa_atexit@plt+0x4679f0> │ │ │ │ + bhi 47e118 <__cxa_atexit@plt+0x467a08> │ │ │ │ + ldr r3, [pc, #76] @ 47e128 <__cxa_atexit@plt+0x467a18> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e0e0 <__cxa_atexit@plt+0x4679d0> │ │ │ │ - ldr r3, [pc, #60] @ 47e104 <__cxa_atexit@plt+0x4679f4> │ │ │ │ + beq 47e108 <__cxa_atexit@plt+0x4679f8> │ │ │ │ + ldr r3, [pc, #60] @ 47e12c <__cxa_atexit@plt+0x467a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #63] @ 0x3f │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47e108 <__cxa_atexit@plt+0x4679f8> │ │ │ │ + ldr r7, [pc, #16] @ 47e130 <__cxa_atexit@plt+0x467a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq sl, #152, 14 @ 0x2600000 │ │ │ │ + cmpeq sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47e170 <__cxa_atexit@plt+0x467a60> │ │ │ │ - ldr r7, [pc, #84] @ 47e184 <__cxa_atexit@plt+0x467a74> │ │ │ │ + bhi 47e198 <__cxa_atexit@plt+0x467a88> │ │ │ │ + ldr r7, [pc, #84] @ 47e1ac <__cxa_atexit@plt+0x467a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 47e15c <__cxa_atexit@plt+0x467a4c> │ │ │ │ - ldr r2, [pc, #68] @ 47e188 <__cxa_atexit@plt+0x467a78> │ │ │ │ + beq 47e184 <__cxa_atexit@plt+0x467a74> │ │ │ │ + ldr r2, [pc, #68] @ 47e1b0 <__cxa_atexit@plt+0x467aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e168 <__cxa_atexit@plt+0x467a58> │ │ │ │ - b 47e1d0 <__cxa_atexit@plt+0x467ac0> │ │ │ │ + beq 47e190 <__cxa_atexit@plt+0x467a80> │ │ │ │ + b 47e1f8 <__cxa_atexit@plt+0x467ae8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47e18c <__cxa_atexit@plt+0x467a7c> │ │ │ │ + ldr r7, [pc, #20] @ 47e1b4 <__cxa_atexit@plt+0x467aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sl, #32, 14 @ 0x800000 │ │ │ │ + cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 47e1c4 <__cxa_atexit@plt+0x467ab4> │ │ │ │ + ldr r2, [pc, #32] @ 47e1ec <__cxa_atexit@plt+0x467adc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e1bc <__cxa_atexit@plt+0x467aac> │ │ │ │ - b 47e1d0 <__cxa_atexit@plt+0x467ac0> │ │ │ │ + beq 47e1e4 <__cxa_atexit@plt+0x467ad4> │ │ │ │ + b 47e1f8 <__cxa_atexit@plt+0x467ae8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47e320 <__cxa_atexit@plt+0x467c10> │ │ │ │ + bcc 47e348 <__cxa_atexit@plt+0x467c38> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ @@ -1154768,15 +1154778,15 @@ │ │ │ │ ldr fp, [r7, #55] @ 0x37 │ │ │ │ ldr ip, [r7, #59] @ 0x3b │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ ldr r0, [r7, #67] @ 0x43 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #71] @ 0x47 │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ - ldr r4, [pc, #176] @ 47e32c <__cxa_atexit@plt+0x467c1c> │ │ │ │ + ldr r4, [pc, #176] @ 47e354 <__cxa_atexit@plt+0x467c44> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r7, [r3, #80] @ 0x50 │ │ │ │ str lr, [r3, #76] @ 0x4c │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ @@ -1154813,689 +1154823,689 @@ │ │ │ │ str r7, [r3, #84] @ 0x54 │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq lr, #48, 18 @ 0xc0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq lr, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47e394 <__cxa_atexit@plt+0x467c84> │ │ │ │ - ldr r7, [pc, #84] @ 47e3a4 <__cxa_atexit@plt+0x467c94> │ │ │ │ + bhi 47e3bc <__cxa_atexit@plt+0x467cac> │ │ │ │ + ldr r7, [pc, #84] @ 47e3cc <__cxa_atexit@plt+0x467cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e384 <__cxa_atexit@plt+0x467c74> │ │ │ │ + beq 47e3ac <__cxa_atexit@plt+0x467c9c> │ │ │ │ ldr r2, [r8, #23] │ │ │ │ - ldr r1, [pc, #64] @ 47e3a8 <__cxa_atexit@plt+0x467c98> │ │ │ │ + ldr r1, [pc, #64] @ 47e3d0 <__cxa_atexit@plt+0x467cc0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r2, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47e3ac <__cxa_atexit@plt+0x467c9c> │ │ │ │ + ldr r7, [pc, #16] @ 47e3d4 <__cxa_atexit@plt+0x467cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #0, 10 │ │ │ │ + cmpeq sl, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #23] │ │ │ │ - ldr r2, [pc, #24] @ 47e3dc <__cxa_atexit@plt+0x467ccc> │ │ │ │ + ldr r2, [pc, #24] @ 47e404 <__cxa_atexit@plt+0x467cf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47e3fc <__cxa_atexit@plt+0x467cec> │ │ │ │ + bne 47e424 <__cxa_atexit@plt+0x467d14> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ 47e43c <__cxa_atexit@plt+0x467d2c> │ │ │ │ + ldr r3, [pc, #36] @ 47e464 <__cxa_atexit@plt+0x467d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47e428 <__cxa_atexit@plt+0x467d18> │ │ │ │ + bne 47e450 <__cxa_atexit@plt+0x467d40> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #16] @ 47e440 <__cxa_atexit@plt+0x467d30> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #16] @ 47e468 <__cxa_atexit@plt+0x467d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #168, 20 @ p-variant is OBSOLETE @ 0xa8000 │ │ │ │ - cmnpeq sp, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ + cmnpeq sp, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + cmnpeq sp, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e4a8 <__cxa_atexit@plt+0x467d98> │ │ │ │ - ldr r3, [pc, #84] @ 47e4b8 <__cxa_atexit@plt+0x467da8> │ │ │ │ + bhi 47e4d0 <__cxa_atexit@plt+0x467dc0> │ │ │ │ + ldr r3, [pc, #84] @ 47e4e0 <__cxa_atexit@plt+0x467dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e498 <__cxa_atexit@plt+0x467d88> │ │ │ │ + beq 47e4c0 <__cxa_atexit@plt+0x467db0> │ │ │ │ ldr r3, [r8, #23] │ │ │ │ - ldr r2, [pc, #64] @ 47e4bc <__cxa_atexit@plt+0x467dac> │ │ │ │ + ldr r2, [pc, #64] @ 47e4e4 <__cxa_atexit@plt+0x467dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47e4c0 <__cxa_atexit@plt+0x467db0> │ │ │ │ + ldr r7, [pc, #16] @ 47e4e8 <__cxa_atexit@plt+0x467dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sl, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq sl, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e510 <__cxa_atexit@plt+0x467e00> │ │ │ │ - ldr r3, [pc, #60] @ 47e520 <__cxa_atexit@plt+0x467e10> │ │ │ │ + bhi 47e538 <__cxa_atexit@plt+0x467e28> │ │ │ │ + ldr r3, [pc, #60] @ 47e548 <__cxa_atexit@plt+0x467e38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e500 <__cxa_atexit@plt+0x467df0> │ │ │ │ + beq 47e528 <__cxa_atexit@plt+0x467e18> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e524 <__cxa_atexit@plt+0x467e14> │ │ │ │ + ldr r7, [pc, #12] @ 47e54c <__cxa_atexit@plt+0x467e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq sl, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e58c <__cxa_atexit@plt+0x467e7c> │ │ │ │ - ldr r3, [pc, #60] @ 47e59c <__cxa_atexit@plt+0x467e8c> │ │ │ │ + bhi 47e5b4 <__cxa_atexit@plt+0x467ea4> │ │ │ │ + ldr r3, [pc, #60] @ 47e5c4 <__cxa_atexit@plt+0x467eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e57c <__cxa_atexit@plt+0x467e6c> │ │ │ │ + beq 47e5a4 <__cxa_atexit@plt+0x467e94> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e5a0 <__cxa_atexit@plt+0x467e90> │ │ │ │ + ldr r7, [pc, #12] @ 47e5c8 <__cxa_atexit@plt+0x467eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq sl, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e610 <__cxa_atexit@plt+0x467f00> │ │ │ │ - ldr r3, [pc, #68] @ 47e620 <__cxa_atexit@plt+0x467f10> │ │ │ │ + bhi 47e638 <__cxa_atexit@plt+0x467f28> │ │ │ │ + ldr r3, [pc, #68] @ 47e648 <__cxa_atexit@plt+0x467f38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e600 <__cxa_atexit@plt+0x467ef0> │ │ │ │ + beq 47e628 <__cxa_atexit@plt+0x467f18> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e624 <__cxa_atexit@plt+0x467f14> │ │ │ │ + ldr r7, [pc, #12] @ 47e64c <__cxa_atexit@plt+0x467f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sl, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq sl, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e69c <__cxa_atexit@plt+0x467f8c> │ │ │ │ - ldr r3, [pc, #68] @ 47e6ac <__cxa_atexit@plt+0x467f9c> │ │ │ │ + bhi 47e6c4 <__cxa_atexit@plt+0x467fb4> │ │ │ │ + ldr r3, [pc, #68] @ 47e6d4 <__cxa_atexit@plt+0x467fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e68c <__cxa_atexit@plt+0x467f7c> │ │ │ │ + beq 47e6b4 <__cxa_atexit@plt+0x467fa4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e6b0 <__cxa_atexit@plt+0x467fa0> │ │ │ │ + ldr r7, [pc, #12] @ 47e6d8 <__cxa_atexit@plt+0x467fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sl, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq sl, #224, 2 @ 0x38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e750 <__cxa_atexit@plt+0x468040> │ │ │ │ - ldr r3, [pc, #140] @ 47e760 <__cxa_atexit@plt+0x468050> │ │ │ │ + bhi 47e778 <__cxa_atexit@plt+0x468068> │ │ │ │ + ldr r3, [pc, #140] @ 47e788 <__cxa_atexit@plt+0x468078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e740 <__cxa_atexit@plt+0x468030> │ │ │ │ + beq 47e768 <__cxa_atexit@plt+0x468058> │ │ │ │ ldr r1, [r8, #27] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #104] @ 47e764 <__cxa_atexit@plt+0x468054> │ │ │ │ + ldr r3, [pc, #104] @ 47e78c <__cxa_atexit@plt+0x46807c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47e700 <__cxa_atexit@plt+0x467ff0> │ │ │ │ + bne 47e728 <__cxa_atexit@plt+0x468018> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #76] @ 47e768 <__cxa_atexit@plt+0x468058> │ │ │ │ + ldr r3, [pc, #76] @ 47e790 <__cxa_atexit@plt+0x468080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47e72c <__cxa_atexit@plt+0x46801c> │ │ │ │ + bne 47e754 <__cxa_atexit@plt+0x468044> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #56] @ 47e76c <__cxa_atexit@plt+0x46805c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #56] @ 47e794 <__cxa_atexit@plt+0x468084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 47e770 <__cxa_atexit@plt+0x468060> │ │ │ │ + ldr r7, [pc, #24] @ 47e798 <__cxa_atexit@plt+0x468088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmnpeq sp, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ - cmnpeq sp, #164, 14 @ p-variant is OBSOLETE @ 0x2900000 │ │ │ │ - cmnpeq sp, #240, 4 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, #92, 2 │ │ │ │ + cmnpeq sp, #32, 4 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq sp, #124, 14 @ p-variant is OBSOLETE @ 0x1f00000 │ │ │ │ + cmnpeq sp, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ + cmpeq sl, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #27] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 47e7dc <__cxa_atexit@plt+0x4680cc> │ │ │ │ + ldr r3, [pc, #68] @ 47e804 <__cxa_atexit@plt+0x4680f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47e79c <__cxa_atexit@plt+0x46808c> │ │ │ │ + bne 47e7c4 <__cxa_atexit@plt+0x4680b4> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 47e7e0 <__cxa_atexit@plt+0x4680d0> │ │ │ │ + ldr r3, [pc, #40] @ 47e808 <__cxa_atexit@plt+0x4680f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47e7c8 <__cxa_atexit@plt+0x4680b8> │ │ │ │ + bne 47e7f0 <__cxa_atexit@plt+0x4680e0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #20] @ 47e7e4 <__cxa_atexit@plt+0x4680d4> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #20] @ 47e80c <__cxa_atexit@plt+0x4680fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #172, 2 @ p-variant is OBSOLETE @ 0x2b │ │ │ │ - cmnpeq sp, #8, 14 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ - cmnpeq sp, #84, 4 @ p-variant is OBSOLETE @ 0x40000005 │ │ │ │ + cmnpeq sp, #132, 2 @ p-variant is OBSOLETE @ 0x21 │ │ │ │ + cmnpeq sp, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + cmnpeq sp, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e884 <__cxa_atexit@plt+0x468174> │ │ │ │ - ldr r3, [pc, #140] @ 47e894 <__cxa_atexit@plt+0x468184> │ │ │ │ + bhi 47e8ac <__cxa_atexit@plt+0x46819c> │ │ │ │ + ldr r3, [pc, #140] @ 47e8bc <__cxa_atexit@plt+0x4681ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e874 <__cxa_atexit@plt+0x468164> │ │ │ │ + beq 47e89c <__cxa_atexit@plt+0x46818c> │ │ │ │ ldr r1, [r8, #27] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #104] @ 47e898 <__cxa_atexit@plt+0x468188> │ │ │ │ + ldr r3, [pc, #104] @ 47e8c0 <__cxa_atexit@plt+0x4681b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47e834 <__cxa_atexit@plt+0x468124> │ │ │ │ + bne 47e85c <__cxa_atexit@plt+0x46814c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #76] @ 47e89c <__cxa_atexit@plt+0x46818c> │ │ │ │ + ldr r3, [pc, #76] @ 47e8c4 <__cxa_atexit@plt+0x4681b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47e860 <__cxa_atexit@plt+0x468150> │ │ │ │ + bne 47e888 <__cxa_atexit@plt+0x468178> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #56] @ 47e8a0 <__cxa_atexit@plt+0x468190> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #56] @ 47e8c8 <__cxa_atexit@plt+0x4681b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 47e8a4 <__cxa_atexit@plt+0x468194> │ │ │ │ + ldr r7, [pc, #24] @ 47e8cc <__cxa_atexit@plt+0x4681bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmnpeq sp, #20, 2 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq sp, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ - cmnpeq sp, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ - cmpeq sl, #40 @ 0x28 │ │ │ │ + cmnpeq sp, #236 @ p-variant is OBSOLETE @ 0xec │ │ │ │ + cmnpeq sp, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ + cmnpeq sp, #148, 2 @ p-variant is OBSOLETE @ 0x25 │ │ │ │ + cmpeq sl, #0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e8fc <__cxa_atexit@plt+0x4681ec> │ │ │ │ - ldr r3, [pc, #68] @ 47e90c <__cxa_atexit@plt+0x4681fc> │ │ │ │ + bhi 47e924 <__cxa_atexit@plt+0x468214> │ │ │ │ + ldr r3, [pc, #68] @ 47e934 <__cxa_atexit@plt+0x468224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e8ec <__cxa_atexit@plt+0x4681dc> │ │ │ │ + beq 47e914 <__cxa_atexit@plt+0x468204> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e910 <__cxa_atexit@plt+0x468200> │ │ │ │ + ldr r7, [pc, #12] @ 47e938 <__cxa_atexit@plt+0x468228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sl, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq sl, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47e988 <__cxa_atexit@plt+0x468278> │ │ │ │ - ldr r3, [pc, #68] @ 47e998 <__cxa_atexit@plt+0x468288> │ │ │ │ + bhi 47e9b0 <__cxa_atexit@plt+0x4682a0> │ │ │ │ + ldr r3, [pc, #68] @ 47e9c0 <__cxa_atexit@plt+0x4682b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47e978 <__cxa_atexit@plt+0x468268> │ │ │ │ + beq 47e9a0 <__cxa_atexit@plt+0x468290> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47e99c <__cxa_atexit@plt+0x46828c> │ │ │ │ + ldr r7, [pc, #12] @ 47e9c4 <__cxa_atexit@plt+0x4682b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq sl, #44, 30 @ 0xb0 │ │ │ │ + cmpeq sl, #4, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47e9d4 <__cxa_atexit@plt+0x4682c4> │ │ │ │ + bhi 47e9fc <__cxa_atexit@plt+0x4682ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47e9dc <__cxa_atexit@plt+0x4682cc> │ │ │ │ + ldr r1, [pc, #24] @ 47ea04 <__cxa_atexit@plt+0x4682f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #76, 30 @ 0x130 │ │ │ │ + cmneq sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47eaa4 <__cxa_atexit@plt+0x468394> │ │ │ │ - ldr r7, [pc, #204] @ 47eacc <__cxa_atexit@plt+0x4683bc> │ │ │ │ + bhi 47eacc <__cxa_atexit@plt+0x4683bc> │ │ │ │ + ldr r7, [pc, #204] @ 47eaf4 <__cxa_atexit@plt+0x4683e4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ea94 <__cxa_atexit@plt+0x468384> │ │ │ │ + beq 47eabc <__cxa_atexit@plt+0x4683ac> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 47eab4 <__cxa_atexit@plt+0x4683a4> │ │ │ │ + bcc 47eadc <__cxa_atexit@plt+0x4683cc> │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ - ldr r7, [pc, #168] @ 47ead0 <__cxa_atexit@plt+0x4683c0> │ │ │ │ + ldr r7, [pc, #168] @ 47eaf8 <__cxa_atexit@plt+0x4683e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47ea50 <__cxa_atexit@plt+0x468340> │ │ │ │ + bne 47ea78 <__cxa_atexit@plt+0x468368> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #104] @ 47ead4 <__cxa_atexit@plt+0x4683c4> │ │ │ │ + ldr r6, [pc, #104] @ 47eafc <__cxa_atexit@plt+0x4683ec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 47ea7c <__cxa_atexit@plt+0x46836c> │ │ │ │ + bne 47eaa4 <__cxa_atexit@plt+0x468394> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #84] @ 47ead8 <__cxa_atexit@plt+0x4683c8> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #84] @ 47eb00 <__cxa_atexit@plt+0x4683f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 47eadc <__cxa_atexit@plt+0x4683cc> │ │ │ │ + ldr r7, [pc, #48] @ 47eb04 <__cxa_atexit@plt+0x4683f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmnpeq sp, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ - cmneq sp, #160, 30 @ 0x280 │ │ │ │ - cmpeq sl, #24, 28 @ 0x180 │ │ │ │ + cmnpeq sp, #44, 8 @ p-variant is OBSOLETE @ 0x2c000000 │ │ │ │ + cmneq sp, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47eb70 <__cxa_atexit@plt+0x468460> │ │ │ │ + bcc 47eb98 <__cxa_atexit@plt+0x468488> │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr lr, [pc, #116] @ 47eb7c <__cxa_atexit@plt+0x46846c> │ │ │ │ + ldr lr, [pc, #116] @ 47eba4 <__cxa_atexit@plt+0x468494> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47eb30 <__cxa_atexit@plt+0x468420> │ │ │ │ + bne 47eb58 <__cxa_atexit@plt+0x468448> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 47eb80 <__cxa_atexit@plt+0x468470> │ │ │ │ + ldr r3, [pc, #52] @ 47eba8 <__cxa_atexit@plt+0x468498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47eb5c <__cxa_atexit@plt+0x46844c> │ │ │ │ + bne 47eb84 <__cxa_atexit@plt+0x468474> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 47eb84 <__cxa_atexit@plt+0x468474> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 47ebac <__cxa_atexit@plt+0x46849c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmnpeq sp, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ - cmneq sp, #192, 28 @ 0xc00 │ │ │ │ + cmnpeq sp, #76, 6 @ p-variant is OBSOLETE @ 0x30000001 │ │ │ │ + cmneq sp, #152, 28 @ 0x980 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 47e9ec <__cxa_atexit@plt+0x4682dc> │ │ │ │ + b 47ea14 <__cxa_atexit@plt+0x468304> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ec2c <__cxa_atexit@plt+0x46851c> │ │ │ │ - ldr r3, [pc, #132] @ 47ec3c <__cxa_atexit@plt+0x46852c> │ │ │ │ + bhi 47ec54 <__cxa_atexit@plt+0x468544> │ │ │ │ + ldr r3, [pc, #132] @ 47ec64 <__cxa_atexit@plt+0x468554> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ec1c <__cxa_atexit@plt+0x46850c> │ │ │ │ + beq 47ec44 <__cxa_atexit@plt+0x468534> │ │ │ │ ldr r1, [r8, #31] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47ebdc <__cxa_atexit@plt+0x4684cc> │ │ │ │ + bne 47ec04 <__cxa_atexit@plt+0x4684f4> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ 47ec40 <__cxa_atexit@plt+0x468530> │ │ │ │ + ldr r3, [pc, #72] @ 47ec68 <__cxa_atexit@plt+0x468558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47ec08 <__cxa_atexit@plt+0x4684f8> │ │ │ │ + bne 47ec30 <__cxa_atexit@plt+0x468520> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #52] @ 47ec44 <__cxa_atexit@plt+0x468534> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #52] @ 47ec6c <__cxa_atexit@plt+0x46855c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47ec48 <__cxa_atexit@plt+0x468538> │ │ │ │ + ldr r7, [pc, #20] @ 47ec70 <__cxa_atexit@plt+0x468560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmnpeq sp, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ - cmneq sp, #20, 28 @ 0x140 │ │ │ │ - cmpeq sl, #152, 24 @ 0x9800 │ │ │ │ + cmnpeq sp, #160, 4 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq sl, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #31] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47ec6c <__cxa_atexit@plt+0x46855c> │ │ │ │ + bne 47ec94 <__cxa_atexit@plt+0x468584> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ 47ecac <__cxa_atexit@plt+0x46859c> │ │ │ │ + ldr r3, [pc, #36] @ 47ecd4 <__cxa_atexit@plt+0x4685c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47ec98 <__cxa_atexit@plt+0x468588> │ │ │ │ + bne 47ecc0 <__cxa_atexit@plt+0x4685b0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #16] @ 47ecb0 <__cxa_atexit@plt+0x4685a0> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #16] @ 47ecd8 <__cxa_atexit@plt+0x4685c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #56, 4 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ - cmneq sp, #132, 26 @ 0x2100 │ │ │ │ + cmnpeq sp, #16, 4 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ed44 <__cxa_atexit@plt+0x468634> │ │ │ │ - ldr r3, [pc, #128] @ 47ed54 <__cxa_atexit@plt+0x468644> │ │ │ │ + bhi 47ed6c <__cxa_atexit@plt+0x46865c> │ │ │ │ + ldr r3, [pc, #128] @ 47ed7c <__cxa_atexit@plt+0x46866c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ed34 <__cxa_atexit@plt+0x468624> │ │ │ │ + beq 47ed5c <__cxa_atexit@plt+0x46864c> │ │ │ │ ldr r1, [r8, #31] │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r9, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47ecf4 <__cxa_atexit@plt+0x4685e4> │ │ │ │ + bne 47ed1c <__cxa_atexit@plt+0x46860c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ 47ed58 <__cxa_atexit@plt+0x468648> │ │ │ │ + ldr r3, [pc, #72] @ 47ed80 <__cxa_atexit@plt+0x468670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 47ed20 <__cxa_atexit@plt+0x468610> │ │ │ │ + bne 47ed48 <__cxa_atexit@plt+0x468638> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #52] @ 47ed5c <__cxa_atexit@plt+0x46864c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #52] @ 47ed84 <__cxa_atexit@plt+0x468674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47ed60 <__cxa_atexit@plt+0x468650> │ │ │ │ + ldr r7, [pc, #20] @ 47ed88 <__cxa_atexit@plt+0x468678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmnpeq sp, #176, 2 @ p-variant is OBSOLETE @ 0x2c │ │ │ │ - cmneq sp, #252, 24 @ 0xfc00 │ │ │ │ - cmpeq sl, #128, 22 @ 0x20000 │ │ │ │ + cmnpeq sp, #136, 2 @ p-variant is OBSOLETE @ 0x22 │ │ │ │ + cmneq sp, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sl, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47edd8 <__cxa_atexit@plt+0x4686c8> │ │ │ │ - ldr r2, [pc, #116] @ 47edf4 <__cxa_atexit@plt+0x4686e4> │ │ │ │ + bhi 47ee00 <__cxa_atexit@plt+0x4686f0> │ │ │ │ + ldr r2, [pc, #116] @ 47ee1c <__cxa_atexit@plt+0x46870c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 47edf8 <__cxa_atexit@plt+0x4686e8> │ │ │ │ + ldr r1, [pc, #108] @ 47ee20 <__cxa_atexit@plt+0x468710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47edcc <__cxa_atexit@plt+0x4686bc> │ │ │ │ + beq 47edf4 <__cxa_atexit@plt+0x4686e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 47ede0 <__cxa_atexit@plt+0x4686d0> │ │ │ │ - ldr r3, [pc, #68] @ 47edfc <__cxa_atexit@plt+0x4686ec> │ │ │ │ + bcc 47ee08 <__cxa_atexit@plt+0x4686f8> │ │ │ │ + ldr r3, [pc, #68] @ 47ee24 <__cxa_atexit@plt+0x468714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1155503,3568 +1155513,3568 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, #132, 22 @ 0x21000 │ │ │ │ - cmnpeq sp, #84, 28 @ p-variant is OBSOLETE @ 0x540 │ │ │ │ + cmneq sp, #92, 22 @ 0x17000 │ │ │ │ + cmnpeq sp, #44, 28 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47ee34 <__cxa_atexit@plt+0x468724> │ │ │ │ - ldr r2, [pc, #28] @ 47ee40 <__cxa_atexit@plt+0x468730> │ │ │ │ + bcc 47ee5c <__cxa_atexit@plt+0x46874c> │ │ │ │ + ldr r2, [pc, #28] @ 47ee68 <__cxa_atexit@plt+0x468758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmnpeq sp, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmnpeq sp, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47ee90 <__cxa_atexit@plt+0x468780> │ │ │ │ - ldr r3, [pc, #60] @ 47eea8 <__cxa_atexit@plt+0x468798> │ │ │ │ + bcc 47eeb8 <__cxa_atexit@plt+0x4687a8> │ │ │ │ + ldr r3, [pc, #60] @ 47eed0 <__cxa_atexit@plt+0x4687c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 47eeac <__cxa_atexit@plt+0x46879c> │ │ │ │ + ldr r2, [pc, #56] @ 47eed4 <__cxa_atexit@plt+0x4687c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ 47eeb0 <__cxa_atexit@plt+0x4687a0> │ │ │ │ + ldr r3, [pc, #44] @ 47eed8 <__cxa_atexit@plt+0x4687c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 47eeb4 <__cxa_atexit@plt+0x4687a4> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 47eedc <__cxa_atexit@plt+0x4687cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq sl, #220, 20 @ 0xdc000 │ │ │ │ - cmnpeq sp, #80, 24 @ p-variant is OBSOLETE @ 0x5000 │ │ │ │ - cmpeq sl, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq sl, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq sl, #180, 20 @ 0xb4000 │ │ │ │ + cmnpeq sp, #40, 24 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ + cmpeq sl, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq sl, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47ef0c <__cxa_atexit@plt+0x4687fc> │ │ │ │ - ldr r3, [pc, #60] @ 47ef24 <__cxa_atexit@plt+0x468814> │ │ │ │ + bcc 47ef34 <__cxa_atexit@plt+0x468824> │ │ │ │ + ldr r3, [pc, #60] @ 47ef4c <__cxa_atexit@plt+0x46883c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 47ef28 <__cxa_atexit@plt+0x468818> │ │ │ │ + ldr r2, [pc, #56] @ 47ef50 <__cxa_atexit@plt+0x468840> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ 47ef2c <__cxa_atexit@plt+0x46881c> │ │ │ │ + ldr r3, [pc, #44] @ 47ef54 <__cxa_atexit@plt+0x468844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #28] @ 47ef30 <__cxa_atexit@plt+0x468820> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #28] @ 47ef58 <__cxa_atexit@plt+0x468848> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmpeq sl, #96, 20 @ 0x60000 │ │ │ │ - cmnpeq sp, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ - cmpeq sl, #80, 20 @ 0x50000 │ │ │ │ - cmpeq sl, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sl, #56, 20 @ 0x38000 │ │ │ │ + cmnpeq sp, #172, 22 @ p-variant is OBSOLETE @ 0x2b000 │ │ │ │ + cmpeq sl, #40, 20 @ 0x28000 │ │ │ │ + cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47ef88 <__cxa_atexit@plt+0x468878> │ │ │ │ + bhi 47efb0 <__cxa_atexit@plt+0x4688a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 47ef90 <__cxa_atexit@plt+0x468880> │ │ │ │ - ldr r1, [pc, #64] @ 47efac <__cxa_atexit@plt+0x46889c> │ │ │ │ + bcc 47efb8 <__cxa_atexit@plt+0x4688a8> │ │ │ │ + ldr r1, [pc, #64] @ 47efd4 <__cxa_atexit@plt+0x4688c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 47efb0 <__cxa_atexit@plt+0x4688a0> │ │ │ │ + ldr r0, [pc, #60] @ 47efd8 <__cxa_atexit@plt+0x4688c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, r2 │ │ │ │ - b 47ef98 <__cxa_atexit@plt+0x468888> │ │ │ │ + b 47efc0 <__cxa_atexit@plt+0x4688b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 47efa8 <__cxa_atexit@plt+0x468898> │ │ │ │ + ldr r7, [pc, #8] @ 47efd0 <__cxa_atexit@plt+0x4688c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #216, 18 @ 0x360000 │ │ │ │ + cmpeq sl, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq sp, #8, 20 @ 0x8000 │ │ │ │ - cmpeq sl, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq sp, #224, 18 @ 0x380000 │ │ │ │ + cmpeq sl, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f084 <__cxa_atexit@plt+0x468974> │ │ │ │ - ldr r2, [pc, #220] @ 47f0b4 <__cxa_atexit@plt+0x4689a4> │ │ │ │ + bhi 47f0ac <__cxa_atexit@plt+0x46899c> │ │ │ │ + ldr r2, [pc, #220] @ 47f0dc <__cxa_atexit@plt+0x4689cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 47f020 <__cxa_atexit@plt+0x468910> │ │ │ │ + beq 47f048 <__cxa_atexit@plt+0x468938> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 47f030 <__cxa_atexit@plt+0x468920> │ │ │ │ - ldr r7, [pc, #184] @ 47f0bc <__cxa_atexit@plt+0x4689ac> │ │ │ │ + bne 47f058 <__cxa_atexit@plt+0x468948> │ │ │ │ + ldr r7, [pc, #184] @ 47f0e4 <__cxa_atexit@plt+0x4689d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r8, #3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #-8]! │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 47f08c <__cxa_atexit@plt+0x46897c> │ │ │ │ + bhi 47f0b4 <__cxa_atexit@plt+0x4689a4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 47f094 <__cxa_atexit@plt+0x468984> │ │ │ │ - ldr r7, [pc, #100] @ 47f0c0 <__cxa_atexit@plt+0x4689b0> │ │ │ │ + bcc 47f0bc <__cxa_atexit@plt+0x4689ac> │ │ │ │ + ldr r7, [pc, #100] @ 47f0e8 <__cxa_atexit@plt+0x4689d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #96] @ 47f0c4 <__cxa_atexit@plt+0x4689b4> │ │ │ │ + ldr r0, [pc, #96] @ 47f0ec <__cxa_atexit@plt+0x4689dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r7, r9} │ │ │ │ sub r7, r1, #3 │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ - b 47f09c <__cxa_atexit@plt+0x46898c> │ │ │ │ + b 47f0c4 <__cxa_atexit@plt+0x4689b4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 47f0b8 <__cxa_atexit@plt+0x4689a8> │ │ │ │ + ldr r7, [pc, #20] @ 47f0e0 <__cxa_atexit@plt+0x4689d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #212, 16 @ 0xd40000 │ │ │ │ - cmneq sp, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq sl, #172, 16 @ 0xac0000 │ │ │ │ + cmneq sp, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq sp, #24, 18 @ 0x60000 │ │ │ │ - cmpeq sl, #168, 16 @ 0xa80000 │ │ │ │ + cmneq sp, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq sl, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47f0fc <__cxa_atexit@plt+0x4689ec> │ │ │ │ - ldr r3, [pc, #140] @ 47f174 <__cxa_atexit@plt+0x468a64> │ │ │ │ + bne 47f124 <__cxa_atexit@plt+0x468a14> │ │ │ │ + ldr r3, [pc, #140] @ 47f19c <__cxa_atexit@plt+0x468a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f148 <__cxa_atexit@plt+0x468a38> │ │ │ │ + bhi 47f170 <__cxa_atexit@plt+0x468a60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 47f150 <__cxa_atexit@plt+0x468a40> │ │ │ │ - ldr r1, [pc, #80] @ 47f178 <__cxa_atexit@plt+0x468a68> │ │ │ │ + bcc 47f178 <__cxa_atexit@plt+0x468a68> │ │ │ │ + ldr r1, [pc, #80] @ 47f1a0 <__cxa_atexit@plt+0x468a90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 47f17c <__cxa_atexit@plt+0x468a6c> │ │ │ │ + ldr r0, [pc, #76] @ 47f1a4 <__cxa_atexit@plt+0x468a94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r1, r9} │ │ │ │ sub r6, r2, #3 │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r2, r6 │ │ │ │ - b 47f158 <__cxa_atexit@plt+0x468a48> │ │ │ │ + b 47f180 <__cxa_atexit@plt+0x468a70> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ - ldr r7, [pc, #12] @ 47f170 <__cxa_atexit@plt+0x468a60> │ │ │ │ + ldr r7, [pc, #12] @ 47f198 <__cxa_atexit@plt+0x468a88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #20, 16 @ 0x140000 │ │ │ │ - cmneq sp, #148, 16 @ 0x940000 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - cmneq sp, #76, 16 @ 0x4c0000 │ │ │ │ cmpeq sl, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq sp, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + cmneq sp, #36, 16 @ 0x240000 │ │ │ │ + cmpeq sl, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47f1b4 <__cxa_atexit@plt+0x468aa4> │ │ │ │ - ldr r7, [pc, #32] @ 47f1c4 <__cxa_atexit@plt+0x468ab4> │ │ │ │ + bhi 47f1dc <__cxa_atexit@plt+0x468acc> │ │ │ │ + ldr r7, [pc, #32] @ 47f1ec <__cxa_atexit@plt+0x468adc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 47f1c8 <__cxa_atexit@plt+0x468ab8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 47f1f0 <__cxa_atexit@plt+0x468ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq sl, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq sl, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq sl, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 47f1f0 <__cxa_atexit@plt+0x468ae0> │ │ │ │ + ldr r3, [pc, #16] @ 47f218 <__cxa_atexit@plt+0x468b08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq sl, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq sl, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47f244 <__cxa_atexit@plt+0x468b34> │ │ │ │ - ldr r2, [pc, #52] @ 47f250 <__cxa_atexit@plt+0x468b40> │ │ │ │ + bcc 47f26c <__cxa_atexit@plt+0x468b5c> │ │ │ │ + ldr r2, [pc, #52] @ 47f278 <__cxa_atexit@plt+0x468b68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 47f254 <__cxa_atexit@plt+0x468b44> │ │ │ │ + ldr r1, [pc, #48] @ 47f27c <__cxa_atexit@plt+0x468b6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #8] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmneq sp, #116, 18 @ 0x1d0000 │ │ │ │ + cmneq sp, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47f2f0 <__cxa_atexit@plt+0x468be0> │ │ │ │ - ldr r7, [pc, #136] @ 47f318 <__cxa_atexit@plt+0x468c08> │ │ │ │ + bhi 47f318 <__cxa_atexit@plt+0x468c08> │ │ │ │ + ldr r7, [pc, #136] @ 47f340 <__cxa_atexit@plt+0x468c30> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 47f2e4 <__cxa_atexit@plt+0x468bd4> │ │ │ │ + beq 47f30c <__cxa_atexit@plt+0x468bfc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 47f304 <__cxa_atexit@plt+0x468bf4> │ │ │ │ - ldr r7, [pc, #108] @ 47f320 <__cxa_atexit@plt+0x468c10> │ │ │ │ + bcc 47f32c <__cxa_atexit@plt+0x468c1c> │ │ │ │ + ldr r7, [pc, #108] @ 47f348 <__cxa_atexit@plt+0x468c38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #104] @ 47f324 <__cxa_atexit@plt+0x468c14> │ │ │ │ + ldr r1, [pc, #104] @ 47f34c <__cxa_atexit@plt+0x468c3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ ldr r1, [r9, #43] @ 0x2b │ │ │ │ sub r0, r3, #3 │ │ │ │ str r0, [r2, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47f31c <__cxa_atexit@plt+0x468c0c> │ │ │ │ + ldr r7, [pc, #36] @ 47f344 <__cxa_atexit@plt+0x468c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq sl, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - cmneq sp, #192, 12 @ 0xc000000 │ │ │ │ + cmneq sp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47f374 <__cxa_atexit@plt+0x468c64> │ │ │ │ - ldr r2, [pc, #52] @ 47f380 <__cxa_atexit@plt+0x468c70> │ │ │ │ + bcc 47f39c <__cxa_atexit@plt+0x468c8c> │ │ │ │ + ldr r2, [pc, #52] @ 47f3a8 <__cxa_atexit@plt+0x468c98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 47f384 <__cxa_atexit@plt+0x468c74> │ │ │ │ + ldr r1, [pc, #48] @ 47f3ac <__cxa_atexit@plt+0x468c9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #43] @ 0x2b │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq sp, #40, 12 @ 0x2800000 │ │ │ │ + cmneq sp, #0, 12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47f3d8 <__cxa_atexit@plt+0x468cc8> │ │ │ │ - ldr r7, [pc, #64] @ 47f3ec <__cxa_atexit@plt+0x468cdc> │ │ │ │ + bhi 47f400 <__cxa_atexit@plt+0x468cf0> │ │ │ │ + ldr r7, [pc, #64] @ 47f414 <__cxa_atexit@plt+0x468d04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47f3cc <__cxa_atexit@plt+0x468cbc> │ │ │ │ - ldr r3, [pc, #48] @ 47f3f0 <__cxa_atexit@plt+0x468ce0> │ │ │ │ + beq 47f3f4 <__cxa_atexit@plt+0x468ce4> │ │ │ │ + ldr r3, [pc, #48] @ 47f418 <__cxa_atexit@plt+0x468d08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47f3f4 <__cxa_atexit@plt+0x468ce4> │ │ │ │ + ldr r7, [pc, #20] @ 47f41c <__cxa_atexit@plt+0x468d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sl, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq sl, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 47f414 <__cxa_atexit@plt+0x468d04> │ │ │ │ + ldr r3, [pc, #12] @ 47f43c <__cxa_atexit@plt+0x468d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47f478 <__cxa_atexit@plt+0x468d68> │ │ │ │ - ldr r7, [pc, #64] @ 47f48c <__cxa_atexit@plt+0x468d7c> │ │ │ │ + bhi 47f4a0 <__cxa_atexit@plt+0x468d90> │ │ │ │ + ldr r7, [pc, #64] @ 47f4b4 <__cxa_atexit@plt+0x468da4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47f46c <__cxa_atexit@plt+0x468d5c> │ │ │ │ - ldr r3, [pc, #48] @ 47f490 <__cxa_atexit@plt+0x468d80> │ │ │ │ + beq 47f494 <__cxa_atexit@plt+0x468d84> │ │ │ │ + ldr r3, [pc, #48] @ 47f4b8 <__cxa_atexit@plt+0x468da8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47f494 <__cxa_atexit@plt+0x468d84> │ │ │ │ + ldr r7, [pc, #20] @ 47f4bc <__cxa_atexit@plt+0x468dac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq sl, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq sl, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f4d0 <__cxa_atexit@plt+0x468dc0> │ │ │ │ - ldr r1, [pc, #32] @ 47f4d8 <__cxa_atexit@plt+0x468dc8> │ │ │ │ + bhi 47f4f8 <__cxa_atexit@plt+0x468de8> │ │ │ │ + ldr r1, [pc, #32] @ 47f500 <__cxa_atexit@plt+0x468df0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 47f504 <__cxa_atexit@plt+0x468df4> │ │ │ │ + ldr r2, [pc, #24] @ 47f52c <__cxa_atexit@plt+0x468e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47f5a0 <__cxa_atexit@plt+0x468e90> │ │ │ │ - ldr r7, [pc, #116] @ 47f5b0 <__cxa_atexit@plt+0x468ea0> │ │ │ │ + bhi 47f5c8 <__cxa_atexit@plt+0x468eb8> │ │ │ │ + ldr r7, [pc, #116] @ 47f5d8 <__cxa_atexit@plt+0x468ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47f584 <__cxa_atexit@plt+0x468e74> │ │ │ │ - ldr r2, [pc, #92] @ 47f5b4 <__cxa_atexit@plt+0x468ea4> │ │ │ │ + beq 47f5ac <__cxa_atexit@plt+0x468e9c> │ │ │ │ + ldr r2, [pc, #92] @ 47f5dc <__cxa_atexit@plt+0x468ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #43] @ 0x2b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47f594 <__cxa_atexit@plt+0x468e84> │ │ │ │ - ldr r3, [pc, #64] @ 47f5b8 <__cxa_atexit@plt+0x468ea8> │ │ │ │ + beq 47f5bc <__cxa_atexit@plt+0x468eac> │ │ │ │ + ldr r3, [pc, #64] @ 47f5e0 <__cxa_atexit@plt+0x468ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47f5bc <__cxa_atexit@plt+0x468eac> │ │ │ │ + ldr r7, [pc, #20] @ 47f5e4 <__cxa_atexit@plt+0x468ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq sl, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 47f604 <__cxa_atexit@plt+0x468ef4> │ │ │ │ + ldr r3, [pc, #52] @ 47f62c <__cxa_atexit@plt+0x468f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47f5fc <__cxa_atexit@plt+0x468eec> │ │ │ │ - ldr r3, [pc, #24] @ 47f608 <__cxa_atexit@plt+0x468ef8> │ │ │ │ + beq 47f624 <__cxa_atexit@plt+0x468f14> │ │ │ │ + ldr r3, [pc, #24] @ 47f630 <__cxa_atexit@plt+0x468f20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 47f628 <__cxa_atexit@plt+0x468f18> │ │ │ │ + ldr r3, [pc, #12] @ 47f650 <__cxa_atexit@plt+0x468f40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47f6a0 <__cxa_atexit@plt+0x468f90> │ │ │ │ + bcc 47f6c8 <__cxa_atexit@plt+0x468fb8> │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r1, #8]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 47f670 <__cxa_atexit@plt+0x468f60> │ │ │ │ - ldr r7, [pc, #84] @ 47f6b4 <__cxa_atexit@plt+0x468fa4> │ │ │ │ + beq 47f698 <__cxa_atexit@plt+0x468f88> │ │ │ │ + ldr r7, [pc, #84] @ 47f6dc <__cxa_atexit@plt+0x468fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr lr, [pc, #52] @ 47f6ac <__cxa_atexit@plt+0x468f9c> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr lr, [pc, #52] @ 47f6d4 <__cxa_atexit@plt+0x468fc4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #48] @ 47f6b0 <__cxa_atexit@plt+0x468fa0> │ │ │ │ + ldr r0, [pc, #48] @ 47f6d8 <__cxa_atexit@plt+0x468fc8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r1 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 47f6f0 <__cxa_atexit@plt+0x468fe0> │ │ │ │ + ldr r3, [pc, #24] @ 47f718 <__cxa_atexit@plt+0x469008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 47f794 <__cxa_atexit@plt+0x469084> │ │ │ │ - ldr r2, [pc, #124] @ 47f7a8 <__cxa_atexit@plt+0x469098> │ │ │ │ + bhi 47f7bc <__cxa_atexit@plt+0x4690ac> │ │ │ │ + ldr r2, [pc, #124] @ 47f7d0 <__cxa_atexit@plt+0x4690c0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 47f774 <__cxa_atexit@plt+0x469064> │ │ │ │ - ldr r2, [pc, #100] @ 47f7ac <__cxa_atexit@plt+0x46909c> │ │ │ │ + beq 47f79c <__cxa_atexit@plt+0x46908c> │ │ │ │ + ldr r2, [pc, #100] @ 47f7d4 <__cxa_atexit@plt+0x4690c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #43] @ 0x2b │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 47f784 <__cxa_atexit@plt+0x469074> │ │ │ │ - ldr r3, [pc, #76] @ 47f7b0 <__cxa_atexit@plt+0x4690a0> │ │ │ │ + beq 47f7ac <__cxa_atexit@plt+0x46909c> │ │ │ │ + ldr r3, [pc, #76] @ 47f7d8 <__cxa_atexit@plt+0x4690c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r7] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 47f7b4 <__cxa_atexit@plt+0x4690a4> │ │ │ │ + ldr r7, [pc, #24] @ 47f7dc <__cxa_atexit@plt+0x4690cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmpeq sl, #248, 2 @ 0x3e │ │ │ │ - cmpeq sl, #216, 2 @ 0x36 │ │ │ │ + cmpeq sl, #208, 2 @ 0x34 │ │ │ │ + cmpeq sl, #176, 2 @ 0x2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f7f8 <__cxa_atexit@plt+0x4690e8> │ │ │ │ - ldr r0, [pc, #36] @ 47f800 <__cxa_atexit@plt+0x4690f0> │ │ │ │ + bhi 47f820 <__cxa_atexit@plt+0x469110> │ │ │ │ + ldr r0, [pc, #36] @ 47f828 <__cxa_atexit@plt+0x469118> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #144, 2 @ 0x24 │ │ │ │ + cmpeq sl, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sl, #96, 2 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sl, #56, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f870 <__cxa_atexit@plt+0x469160> │ │ │ │ - ldr r0, [pc, #36] @ 47f878 <__cxa_atexit@plt+0x469168> │ │ │ │ + bhi 47f898 <__cxa_atexit@plt+0x469188> │ │ │ │ + ldr r0, [pc, #36] @ 47f8a0 <__cxa_atexit@plt+0x469190> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #24, 2 │ │ │ │ + cmpeq sl, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sl, #232 @ 0xe8 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sl, #192 @ 0xc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f8e4 <__cxa_atexit@plt+0x4691d4> │ │ │ │ - ldr r1, [pc, #32] @ 47f8ec <__cxa_atexit@plt+0x4691dc> │ │ │ │ + bhi 47f90c <__cxa_atexit@plt+0x4691fc> │ │ │ │ + ldr r1, [pc, #32] @ 47f914 <__cxa_atexit@plt+0x469204> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #164 @ 0xa4 │ │ │ │ + cmpeq sl, #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47f950 <__cxa_atexit@plt+0x469240> │ │ │ │ - ldr r8, [pc, #68] @ 47f95c <__cxa_atexit@plt+0x46924c> │ │ │ │ + bcc 47f978 <__cxa_atexit@plt+0x469268> │ │ │ │ + ldr r8, [pc, #68] @ 47f984 <__cxa_atexit@plt+0x469274> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 47f960 <__cxa_atexit@plt+0x469250> │ │ │ │ + ldr lr, [pc, #64] @ 47f988 <__cxa_atexit@plt+0x469278> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #60] @ 47f964 <__cxa_atexit@plt+0x469254> │ │ │ │ + ldr r0, [pc, #60] @ 47f98c <__cxa_atexit@plt+0x46927c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #14 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 47f990 <__cxa_atexit@plt+0x469280> │ │ │ │ + ldr r2, [pc, #24] @ 47f9b8 <__cxa_atexit@plt+0x4692a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq sl, #192, 30 @ 0x300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47f9e8 <__cxa_atexit@plt+0x4692d8> │ │ │ │ - ldr r0, [pc, #36] @ 47f9f0 <__cxa_atexit@plt+0x4692e0> │ │ │ │ + bhi 47fa10 <__cxa_atexit@plt+0x469300> │ │ │ │ + ldr r0, [pc, #36] @ 47fa18 <__cxa_atexit@plt+0x469308> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #160, 30 @ 0x280 │ │ │ │ + cmpeq sl, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sl, #112, 30 @ 0x1c0 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47fa50 <__cxa_atexit@plt+0x469340> │ │ │ │ - ldr r2, [pc, #28] @ 47fa60 <__cxa_atexit@plt+0x469350> │ │ │ │ + bhi 47fa78 <__cxa_atexit@plt+0x469368> │ │ │ │ + ldr r2, [pc, #28] @ 47fa88 <__cxa_atexit@plt+0x469378> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #12] @ 47fa64 <__cxa_atexit@plt+0x469354> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #12] @ 47fa8c <__cxa_atexit@plt+0x46937c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #80, 30 @ 0x140 │ │ │ │ - cmpeq sl, #44, 30 @ 0xb0 │ │ │ │ + cmpeq sl, #40, 30 @ 0xa0 │ │ │ │ + cmpeq sl, #4, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 47fae0 <__cxa_atexit@plt+0x4693d0> │ │ │ │ + bcc 47fb08 <__cxa_atexit@plt+0x4693f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 47faac <__cxa_atexit@plt+0x46939c> │ │ │ │ + beq 47fad4 <__cxa_atexit@plt+0x4693c4> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 47fad0 <__cxa_atexit@plt+0x4693c0> │ │ │ │ - ldr r3, [pc, #88] @ 47fafc <__cxa_atexit@plt+0x4693ec> │ │ │ │ + bne 47faf8 <__cxa_atexit@plt+0x4693e8> │ │ │ │ + ldr r3, [pc, #88] @ 47fb24 <__cxa_atexit@plt+0x469414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr r2, [pc, #68] @ 47faf8 <__cxa_atexit@plt+0x4693e8> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr r2, [pc, #68] @ 47fb20 <__cxa_atexit@plt+0x469410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #28] @ 47faf4 <__cxa_atexit@plt+0x4693e4> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #28] @ 47fb1c <__cxa_atexit@plt+0x46940c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, #148, 28 @ 0x940 │ │ │ │ + cmpeq sl, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47fb60 <__cxa_atexit@plt+0x469450> │ │ │ │ - ldr r8, [pc, #68] @ 47fb6c <__cxa_atexit@plt+0x46945c> │ │ │ │ + bcc 47fb88 <__cxa_atexit@plt+0x469478> │ │ │ │ + ldr r8, [pc, #68] @ 47fb94 <__cxa_atexit@plt+0x469484> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 47fb70 <__cxa_atexit@plt+0x469460> │ │ │ │ + ldr lr, [pc, #64] @ 47fb98 <__cxa_atexit@plt+0x469488> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #60] @ 47fb74 <__cxa_atexit@plt+0x469464> │ │ │ │ + ldr r0, [pc, #60] @ 47fb9c <__cxa_atexit@plt+0x46948c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #14 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 47fba0 <__cxa_atexit@plt+0x469490> │ │ │ │ + ldr r2, [pc, #24] @ 47fbc8 <__cxa_atexit@plt+0x4694b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sl, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47fc18 <__cxa_atexit@plt+0x469508> │ │ │ │ - ldr r8, [pc, #68] @ 47fc24 <__cxa_atexit@plt+0x469514> │ │ │ │ + bcc 47fc40 <__cxa_atexit@plt+0x469530> │ │ │ │ + ldr r8, [pc, #68] @ 47fc4c <__cxa_atexit@plt+0x46953c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 47fc28 <__cxa_atexit@plt+0x469518> │ │ │ │ + ldr lr, [pc, #64] @ 47fc50 <__cxa_atexit@plt+0x469540> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #60] @ 47fc2c <__cxa_atexit@plt+0x46951c> │ │ │ │ + ldr r0, [pc, #60] @ 47fc54 <__cxa_atexit@plt+0x469544> │ │ │ │ add r0, pc, r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #14 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 47fc58 <__cxa_atexit@plt+0x469548> │ │ │ │ + ldr r2, [pc, #24] @ 47fc80 <__cxa_atexit@plt+0x469570> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #44, 26 @ 0xb00 │ │ │ │ + cmpeq sl, #4, 26 @ 0x100 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47fcd4 <__cxa_atexit@plt+0x4695c4> │ │ │ │ - ldr r7, [pc, #80] @ 47fce4 <__cxa_atexit@plt+0x4695d4> │ │ │ │ + bhi 47fcfc <__cxa_atexit@plt+0x4695ec> │ │ │ │ + ldr r7, [pc, #80] @ 47fd0c <__cxa_atexit@plt+0x4695fc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47fcc4 <__cxa_atexit@plt+0x4695b4> │ │ │ │ + beq 47fcec <__cxa_atexit@plt+0x4695dc> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #60] @ 47fce8 <__cxa_atexit@plt+0x4695d8> │ │ │ │ + ldr r2, [pc, #60] @ 47fd10 <__cxa_atexit@plt+0x469600> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47fcec <__cxa_atexit@plt+0x4695dc> │ │ │ │ + ldr r7, [pc, #16] @ 47fd14 <__cxa_atexit@plt+0x469604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #212, 24 @ 0xd400 │ │ │ │ - cmpeq sl, #176, 24 @ 0xb000 │ │ │ │ + cmpeq sl, #172, 24 @ 0xac00 │ │ │ │ + cmpeq sl, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ - ldr r3, [pc, #20] @ 47fd1c <__cxa_atexit@plt+0x46960c> │ │ │ │ + ldr r3, [pc, #20] @ 47fd44 <__cxa_atexit@plt+0x469634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #128, 24 @ 0x8000 │ │ │ │ + cmpeq sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47fd5c <__cxa_atexit@plt+0x46964c> │ │ │ │ - ldr r3, [pc, #40] @ 47fd70 <__cxa_atexit@plt+0x469660> │ │ │ │ + bhi 47fd84 <__cxa_atexit@plt+0x469674> │ │ │ │ + ldr r3, [pc, #40] @ 47fd98 <__cxa_atexit@plt+0x469688> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #16] @ 47fd74 <__cxa_atexit@plt+0x469664> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #16] @ 47fd9c <__cxa_atexit@plt+0x46968c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - cmpeq sl, #68, 24 @ 0x4400 │ │ │ │ - cmpeq sl, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq sl, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq sl, #4, 24 @ 0x400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47fdd8 <__cxa_atexit@plt+0x4696c8> │ │ │ │ - ldr r3, [pc, #76] @ 47fde8 <__cxa_atexit@plt+0x4696d8> │ │ │ │ + bhi 47fe00 <__cxa_atexit@plt+0x4696f0> │ │ │ │ + ldr r3, [pc, #76] @ 47fe10 <__cxa_atexit@plt+0x469700> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47fdc8 <__cxa_atexit@plt+0x4696b8> │ │ │ │ + beq 47fdf0 <__cxa_atexit@plt+0x4696e0> │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #56] @ 47fdec <__cxa_atexit@plt+0x4696dc> │ │ │ │ + ldr r2, [pc, #56] @ 47fe14 <__cxa_atexit@plt+0x469704> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #7] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47fdf0 <__cxa_atexit@plt+0x4696e0> │ │ │ │ + ldr r7, [pc, #16] @ 47fe18 <__cxa_atexit@plt+0x469708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq sl, #208, 22 @ 0x34000 │ │ │ │ cmpeq sl, #168, 22 @ 0x2a000 │ │ │ │ + cmpeq sl, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47fe58 <__cxa_atexit@plt+0x469748> │ │ │ │ - ldr r7, [pc, #80] @ 47fe68 <__cxa_atexit@plt+0x469758> │ │ │ │ + bhi 47fe80 <__cxa_atexit@plt+0x469770> │ │ │ │ + ldr r7, [pc, #80] @ 47fe90 <__cxa_atexit@plt+0x469780> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47fe48 <__cxa_atexit@plt+0x469738> │ │ │ │ + beq 47fe70 <__cxa_atexit@plt+0x469760> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #60] @ 47fe6c <__cxa_atexit@plt+0x46975c> │ │ │ │ + ldr r2, [pc, #60] @ 47fe94 <__cxa_atexit@plt+0x469784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47fe70 <__cxa_atexit@plt+0x469760> │ │ │ │ + ldr r7, [pc, #16] @ 47fe98 <__cxa_atexit@plt+0x469788> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #96, 22 @ 0x18000 │ │ │ │ - cmpeq sl, #44, 22 @ 0xb000 │ │ │ │ + cmpeq sl, #56, 22 @ 0xe000 │ │ │ │ + cmpeq sl, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ - ldr r3, [pc, #20] @ 47fea0 <__cxa_atexit@plt+0x469790> │ │ │ │ + ldr r3, [pc, #20] @ 47fec8 <__cxa_atexit@plt+0x4697b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sl, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47fee0 <__cxa_atexit@plt+0x4697d0> │ │ │ │ - ldr r3, [pc, #40] @ 47fef4 <__cxa_atexit@plt+0x4697e4> │ │ │ │ + bhi 47ff08 <__cxa_atexit@plt+0x4697f8> │ │ │ │ + ldr r3, [pc, #40] @ 47ff1c <__cxa_atexit@plt+0x46980c> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #16] @ 47fef8 <__cxa_atexit@plt+0x4697e8> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #16] @ 47ff20 <__cxa_atexit@plt+0x469810> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - cmpeq sl, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq sl, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq sl, #152, 20 @ 0x98000 │ │ │ │ + cmpeq sl, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47ff5c <__cxa_atexit@plt+0x46984c> │ │ │ │ - ldr r3, [pc, #76] @ 47ff6c <__cxa_atexit@plt+0x46985c> │ │ │ │ + bhi 47ff84 <__cxa_atexit@plt+0x469874> │ │ │ │ + ldr r3, [pc, #76] @ 47ff94 <__cxa_atexit@plt+0x469884> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 47ff4c <__cxa_atexit@plt+0x46983c> │ │ │ │ + beq 47ff74 <__cxa_atexit@plt+0x469864> │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #56] @ 47ff70 <__cxa_atexit@plt+0x469860> │ │ │ │ + ldr r2, [pc, #56] @ 47ff98 <__cxa_atexit@plt+0x469888> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47ff74 <__cxa_atexit@plt+0x469864> │ │ │ │ + ldr r7, [pc, #16] @ 47ff9c <__cxa_atexit@plt+0x46988c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq sl, #92, 20 @ 0x5c000 │ │ │ │ - cmpeq sl, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sl, #52, 20 @ 0x34000 │ │ │ │ + cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47ffb0 <__cxa_atexit@plt+0x4698a0> │ │ │ │ - ldr r2, [pc, #28] @ 47ffc0 <__cxa_atexit@plt+0x4698b0> │ │ │ │ + bhi 47ffd8 <__cxa_atexit@plt+0x4698c8> │ │ │ │ + ldr r2, [pc, #28] @ 47ffe8 <__cxa_atexit@plt+0x4698d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #12] @ 47ffc4 <__cxa_atexit@plt+0x4698b4> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #12] @ 47ffec <__cxa_atexit@plt+0x4698dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - cmpeq sl, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq sl, #212, 18 @ 0x350000 │ │ │ │ + cmpeq sl, #200, 18 @ 0x320000 │ │ │ │ + cmpeq sl, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 480034 <__cxa_atexit@plt+0x469924> │ │ │ │ - ldr r3, [pc, #88] @ 480044 <__cxa_atexit@plt+0x469934> │ │ │ │ + bhi 48005c <__cxa_atexit@plt+0x46994c> │ │ │ │ + ldr r3, [pc, #88] @ 48006c <__cxa_atexit@plt+0x46995c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 480024 <__cxa_atexit@plt+0x469914> │ │ │ │ + beq 48004c <__cxa_atexit@plt+0x46993c> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - ldr r3, [pc, #60] @ 480048 <__cxa_atexit@plt+0x469938> │ │ │ │ + ldr r3, [pc, #60] @ 480070 <__cxa_atexit@plt+0x469960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48004c <__cxa_atexit@plt+0x46993c> │ │ │ │ + ldr r7, [pc, #16] @ 480074 <__cxa_atexit@plt+0x469964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sl, #148, 18 @ 0x250000 │ │ │ │ - cmpeq sl, #80, 18 @ 0x140000 │ │ │ │ + cmpeq sl, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 480080 <__cxa_atexit@plt+0x469970> │ │ │ │ + ldr r1, [pc, #16] @ 4800a8 <__cxa_atexit@plt+0x469998> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq sl, #28, 18 @ 0x70000 │ │ │ │ + cmpeq sl, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4800dc <__cxa_atexit@plt+0x4699cc> │ │ │ │ - ldr r2, [pc, #80] @ 4800fc <__cxa_atexit@plt+0x4699ec> │ │ │ │ + bcc 480104 <__cxa_atexit@plt+0x4699f4> │ │ │ │ + ldr r2, [pc, #80] @ 480124 <__cxa_atexit@plt+0x469a14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4800e8 <__cxa_atexit@plt+0x4699d8> │ │ │ │ - ldr r3, [pc, #48] @ 480104 <__cxa_atexit@plt+0x4699f4> │ │ │ │ + bhi 480110 <__cxa_atexit@plt+0x469a00> │ │ │ │ + ldr r3, [pc, #48] @ 48012c <__cxa_atexit@plt+0x469a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8, r9} │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r7, [pc, #16] @ 480100 <__cxa_atexit@plt+0x4699f0> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r7, [pc, #16] @ 480128 <__cxa_atexit@plt+0x469a18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq sl, #184, 16 @ 0xb80000 │ │ │ │ + cmpeq sl, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - cmpeq sl, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48017c <__cxa_atexit@plt+0x469a6c> │ │ │ │ - ldr r2, [pc, #96] @ 48018c <__cxa_atexit@plt+0x469a7c> │ │ │ │ + bhi 4801a4 <__cxa_atexit@plt+0x469a94> │ │ │ │ + ldr r2, [pc, #96] @ 4801b4 <__cxa_atexit@plt+0x469aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48016c <__cxa_atexit@plt+0x469a5c> │ │ │ │ + beq 480194 <__cxa_atexit@plt+0x469a84> │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #68] @ 480190 <__cxa_atexit@plt+0x469a80> │ │ │ │ + ldr r2, [pc, #68] @ 4801b8 <__cxa_atexit@plt+0x469aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 480194 <__cxa_atexit@plt+0x469a84> │ │ │ │ + ldr r7, [pc, #16] @ 4801bc <__cxa_atexit@plt+0x469aac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq sl, #76, 16 @ 0x4c0000 │ │ │ │ - cmpeq sl, #4, 16 @ 0x40000 │ │ │ │ + cmpeq sl, #36, 16 @ 0x240000 │ │ │ │ + cmpeq sl, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4801fc <__cxa_atexit@plt+0x469aec> │ │ │ │ - ldr r7, [pc, #80] @ 48020c <__cxa_atexit@plt+0x469afc> │ │ │ │ + bhi 480224 <__cxa_atexit@plt+0x469b14> │ │ │ │ + ldr r7, [pc, #80] @ 480234 <__cxa_atexit@plt+0x469b24> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4801ec <__cxa_atexit@plt+0x469adc> │ │ │ │ + beq 480214 <__cxa_atexit@plt+0x469b04> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #60] @ 480210 <__cxa_atexit@plt+0x469b00> │ │ │ │ + ldr r2, [pc, #60] @ 480238 <__cxa_atexit@plt+0x469b28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 480214 <__cxa_atexit@plt+0x469b04> │ │ │ │ + ldr r7, [pc, #16] @ 48023c <__cxa_atexit@plt+0x469b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq sl, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq sl, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq sl, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ - ldr r3, [pc, #20] @ 480244 <__cxa_atexit@plt+0x469b34> │ │ │ │ + ldr r3, [pc, #20] @ 48026c <__cxa_atexit@plt+0x469b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #88, 14 @ 0x1600000 │ │ │ │ + cmpeq sl, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 480284 <__cxa_atexit@plt+0x469b74> │ │ │ │ - ldr r3, [pc, #40] @ 480298 <__cxa_atexit@plt+0x469b88> │ │ │ │ + bhi 4802ac <__cxa_atexit@plt+0x469b9c> │ │ │ │ + ldr r3, [pc, #40] @ 4802c0 <__cxa_atexit@plt+0x469bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #16] @ 48029c <__cxa_atexit@plt+0x469b8c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #16] @ 4802c4 <__cxa_atexit@plt+0x469bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ - cmpeq sl, #28, 14 @ 0x700000 │ │ │ │ - cmpeq sl, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq sl, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq sl, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 480300 <__cxa_atexit@plt+0x469bf0> │ │ │ │ - ldr r3, [pc, #76] @ 480310 <__cxa_atexit@plt+0x469c00> │ │ │ │ + bhi 480328 <__cxa_atexit@plt+0x469c18> │ │ │ │ + ldr r3, [pc, #76] @ 480338 <__cxa_atexit@plt+0x469c28> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4802f0 <__cxa_atexit@plt+0x469be0> │ │ │ │ + beq 480318 <__cxa_atexit@plt+0x469c08> │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ - ldr r2, [pc, #56] @ 480314 <__cxa_atexit@plt+0x469c04> │ │ │ │ + ldr r2, [pc, #56] @ 48033c <__cxa_atexit@plt+0x469c2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #11] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 480318 <__cxa_atexit@plt+0x469c08> │ │ │ │ + ldr r7, [pc, #16] @ 480340 <__cxa_atexit@plt+0x469c30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq sl, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq sl, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 480404 <__cxa_atexit@plt+0x469cf4> │ │ │ │ - ldr r7, [pc, #236] @ 480428 <__cxa_atexit@plt+0x469d18> │ │ │ │ + bhi 48042c <__cxa_atexit@plt+0x469d1c> │ │ │ │ + ldr r7, [pc, #236] @ 480450 <__cxa_atexit@plt+0x469d40> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4803e8 <__cxa_atexit@plt+0x469cd8> │ │ │ │ - ldr r2, [pc, #220] @ 48042c <__cxa_atexit@plt+0x469d1c> │ │ │ │ + beq 480410 <__cxa_atexit@plt+0x469d00> │ │ │ │ + ldr r2, [pc, #220] @ 480454 <__cxa_atexit@plt+0x469d44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #75] @ 0x4b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4803f8 <__cxa_atexit@plt+0x469ce8> │ │ │ │ + beq 480420 <__cxa_atexit@plt+0x469d10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r2, r8 │ │ │ │ - bcc 480414 <__cxa_atexit@plt+0x469d04> │ │ │ │ + bcc 48043c <__cxa_atexit@plt+0x469d2c> │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #164] @ 480430 <__cxa_atexit@plt+0x469d20> │ │ │ │ + ldr r0, [pc, #164] @ 480458 <__cxa_atexit@plt+0x469d48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ sub r7, r8, #6 │ │ │ │ add r6, r1, #4 │ │ │ │ ldrex r3, [r6] │ │ │ │ strex r3, r7, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4803a4 <__cxa_atexit@plt+0x469c94> │ │ │ │ + bne 4803cc <__cxa_atexit@plt+0x469cbc> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #116] @ 480434 <__cxa_atexit@plt+0x469d24> │ │ │ │ + ldr r6, [pc, #116] @ 48045c <__cxa_atexit@plt+0x469d4c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 4803d0 <__cxa_atexit@plt+0x469cc0> │ │ │ │ + bne 4803f8 <__cxa_atexit@plt+0x469ce8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #96] @ 480438 <__cxa_atexit@plt+0x469d28> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #96] @ 480460 <__cxa_atexit@plt+0x469d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 48043c <__cxa_atexit@plt+0x469d2c> │ │ │ │ + ldr r7, [pc, #48] @ 480464 <__cxa_atexit@plt+0x469d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - cmneq sp, #140, 10 @ 0x23000000 │ │ │ │ - cmneq sp, #0, 22 │ │ │ │ - cmneq sp, #76, 12 @ 0x4c00000 │ │ │ │ - cmpeq sl, #228, 10 @ 0x39000000 │ │ │ │ + cmneq sp, #100, 10 @ 0x19000000 │ │ │ │ + cmneq sp, #216, 20 @ 0xd8000 │ │ │ │ + cmneq sp, #36, 12 @ 0x2400000 │ │ │ │ + cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #172] @ 480500 <__cxa_atexit@plt+0x469df0> │ │ │ │ + ldr r6, [pc, #172] @ 480528 <__cxa_atexit@plt+0x469e18> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r7, #75] @ 0x4b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4804e8 <__cxa_atexit@plt+0x469dd8> │ │ │ │ + beq 480510 <__cxa_atexit@plt+0x469e00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4804f4 <__cxa_atexit@plt+0x469de4> │ │ │ │ + bcc 48051c <__cxa_atexit@plt+0x469e0c> │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #116] @ 480504 <__cxa_atexit@plt+0x469df4> │ │ │ │ + ldr r0, [pc, #116] @ 48052c <__cxa_atexit@plt+0x469e1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ sub r7, r6, #6 │ │ │ │ add r3, r1, #4 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4804a8 <__cxa_atexit@plt+0x469d98> │ │ │ │ + bne 4804d0 <__cxa_atexit@plt+0x469dc0> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #68] @ 480508 <__cxa_atexit@plt+0x469df8> │ │ │ │ + ldr r3, [pc, #68] @ 480530 <__cxa_atexit@plt+0x469e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4804d4 <__cxa_atexit@plt+0x469dc4> │ │ │ │ + bne 4804fc <__cxa_atexit@plt+0x469dec> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #48] @ 48050c <__cxa_atexit@plt+0x469dfc> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #48] @ 480534 <__cxa_atexit@plt+0x469e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq sp, #136, 8 @ 0x88000000 │ │ │ │ - cmneq sp, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq sp, #72, 10 @ 0x12000000 │ │ │ │ + cmneq sp, #96, 8 @ 0x60000000 │ │ │ │ + cmneq sp, #212, 18 @ 0x350000 │ │ │ │ + cmneq sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48059c <__cxa_atexit@plt+0x469e8c> │ │ │ │ + bcc 4805c4 <__cxa_atexit@plt+0x469eb4> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #100] @ 4805a8 <__cxa_atexit@plt+0x469e98> │ │ │ │ + ldr r0, [pc, #100] @ 4805d0 <__cxa_atexit@plt+0x469ec0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ sub r7, r6, #6 │ │ │ │ add r3, r1, #4 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 48055c <__cxa_atexit@plt+0x469e4c> │ │ │ │ + bne 480584 <__cxa_atexit@plt+0x469e74> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 4805ac <__cxa_atexit@plt+0x469e9c> │ │ │ │ + ldr r3, [pc, #52] @ 4805d4 <__cxa_atexit@plt+0x469ec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 480588 <__cxa_atexit@plt+0x469e78> │ │ │ │ + bne 4805b0 <__cxa_atexit@plt+0x469ea0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 4805b0 <__cxa_atexit@plt+0x469ea0> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 4805d8 <__cxa_atexit@plt+0x469ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #212, 6 @ 0x50000003 │ │ │ │ - cmneq sp, #72, 18 @ 0x120000 │ │ │ │ - cmneq sp, #148, 8 @ 0x94000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq sp, #32, 18 @ 0x80000 │ │ │ │ + cmneq sp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 480328 <__cxa_atexit@plt+0x469c18> │ │ │ │ + b 480350 <__cxa_atexit@plt+0x469c40> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 480668 <__cxa_atexit@plt+0x469f58> │ │ │ │ - ldr lr, [pc, #164] @ 480688 <__cxa_atexit@plt+0x469f78> │ │ │ │ + bhi 480690 <__cxa_atexit@plt+0x469f80> │ │ │ │ + ldr lr, [pc, #164] @ 4806b0 <__cxa_atexit@plt+0x469fa0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #152] @ 48068c <__cxa_atexit@plt+0x469f7c> │ │ │ │ + ldr r1, [pc, #152] @ 4806b4 <__cxa_atexit@plt+0x469fa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 480648 <__cxa_atexit@plt+0x469f38> │ │ │ │ + beq 480670 <__cxa_atexit@plt+0x469f60> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 480654 <__cxa_atexit@plt+0x469f44> │ │ │ │ + bne 48067c <__cxa_atexit@plt+0x469f6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 480674 <__cxa_atexit@plt+0x469f64> │ │ │ │ - ldr r3, [pc, #112] @ 480694 <__cxa_atexit@plt+0x469f84> │ │ │ │ + bcc 48069c <__cxa_atexit@plt+0x469f8c> │ │ │ │ + ldr r3, [pc, #112] @ 4806bc <__cxa_atexit@plt+0x469fac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 480690 <__cxa_atexit@plt+0x469f80> │ │ │ │ + ldr r7, [pc, #52] @ 4806b8 <__cxa_atexit@plt+0x469fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ - cmneq sp, #180, 10 @ 0x2d000000 │ │ │ │ - cmneq sp, #224, 10 @ 0x38000000 │ │ │ │ + cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + cmneq sp, #140, 10 @ 0x23000000 │ │ │ │ + cmneq sp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4806e8 <__cxa_atexit@plt+0x469fd8> │ │ │ │ + bne 480710 <__cxa_atexit@plt+0x46a000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4806fc <__cxa_atexit@plt+0x469fec> │ │ │ │ - ldr r2, [pc, #76] @ 480710 <__cxa_atexit@plt+0x46a000> │ │ │ │ + bcc 480724 <__cxa_atexit@plt+0x46a014> │ │ │ │ + ldr r2, [pc, #76] @ 480738 <__cxa_atexit@plt+0x46a028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48070c <__cxa_atexit@plt+0x469ffc> │ │ │ │ + ldr r7, [pc, #28] @ 480734 <__cxa_atexit@plt+0x46a024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #32, 10 @ 0x8000000 │ │ │ │ - cmneq sp, #64, 10 @ 0x10000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq sp, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4807fc <__cxa_atexit@plt+0x46a0ec> │ │ │ │ - ldr r7, [pc, #236] @ 480820 <__cxa_atexit@plt+0x46a110> │ │ │ │ + bhi 480824 <__cxa_atexit@plt+0x46a114> │ │ │ │ + ldr r7, [pc, #236] @ 480848 <__cxa_atexit@plt+0x46a138> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4807e0 <__cxa_atexit@plt+0x46a0d0> │ │ │ │ - ldr r2, [pc, #220] @ 480824 <__cxa_atexit@plt+0x46a114> │ │ │ │ + beq 480808 <__cxa_atexit@plt+0x46a0f8> │ │ │ │ + ldr r2, [pc, #220] @ 48084c <__cxa_atexit@plt+0x46a13c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #95] @ 0x5f │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4807f0 <__cxa_atexit@plt+0x46a0e0> │ │ │ │ + beq 480818 <__cxa_atexit@plt+0x46a108> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r2, r8 │ │ │ │ - bcc 48080c <__cxa_atexit@plt+0x46a0fc> │ │ │ │ - ldr r3, [pc, #176] @ 480828 <__cxa_atexit@plt+0x46a118> │ │ │ │ + bcc 480834 <__cxa_atexit@plt+0x46a124> │ │ │ │ + ldr r3, [pc, #176] @ 480850 <__cxa_atexit@plt+0x46a140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 48079c <__cxa_atexit@plt+0x46a08c> │ │ │ │ + bne 4807c4 <__cxa_atexit@plt+0x46a0b4> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #116] @ 48082c <__cxa_atexit@plt+0x46a11c> │ │ │ │ + ldr r6, [pc, #116] @ 480854 <__cxa_atexit@plt+0x46a144> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 4807c8 <__cxa_atexit@plt+0x46a0b8> │ │ │ │ + bne 4807f0 <__cxa_atexit@plt+0x46a0e0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #96] @ 480830 <__cxa_atexit@plt+0x46a120> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #96] @ 480858 <__cxa_atexit@plt+0x46a148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 480834 <__cxa_atexit@plt+0x46a124> │ │ │ │ + ldr r7, [pc, #48] @ 48085c <__cxa_atexit@plt+0x46a14c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq sp, #8, 14 @ 0x200000 │ │ │ │ - cmneq sp, #84, 4 @ 0x40000005 │ │ │ │ - cmpeq sl, #244, 2 @ 0x3d │ │ │ │ + cmneq sp, #224, 12 @ 0xe000000 │ │ │ │ + cmneq sp, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq sl, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #172] @ 4808f8 <__cxa_atexit@plt+0x46a1e8> │ │ │ │ + ldr r6, [pc, #172] @ 480920 <__cxa_atexit@plt+0x46a210> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r7, #95] @ 0x5f │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4808e0 <__cxa_atexit@plt+0x46a1d0> │ │ │ │ + beq 480908 <__cxa_atexit@plt+0x46a1f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4808ec <__cxa_atexit@plt+0x46a1dc> │ │ │ │ - ldr lr, [pc, #128] @ 4808fc <__cxa_atexit@plt+0x46a1ec> │ │ │ │ + bcc 480914 <__cxa_atexit@plt+0x46a204> │ │ │ │ + ldr lr, [pc, #128] @ 480924 <__cxa_atexit@plt+0x46a214> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4808a0 <__cxa_atexit@plt+0x46a190> │ │ │ │ + bne 4808c8 <__cxa_atexit@plt+0x46a1b8> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #68] @ 480900 <__cxa_atexit@plt+0x46a1f0> │ │ │ │ + ldr r3, [pc, #68] @ 480928 <__cxa_atexit@plt+0x46a218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4808cc <__cxa_atexit@plt+0x46a1bc> │ │ │ │ + bne 4808f4 <__cxa_atexit@plt+0x46a1e4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #48] @ 480904 <__cxa_atexit@plt+0x46a1f4> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #48] @ 48092c <__cxa_atexit@plt+0x46a21c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmneq sp, #4, 12 @ 0x400000 │ │ │ │ - cmneq sp, #80, 2 │ │ │ │ + cmneq sp, #220, 10 @ 0x37000000 │ │ │ │ + cmneq sp, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 480994 <__cxa_atexit@plt+0x46a284> │ │ │ │ + bcc 4809bc <__cxa_atexit@plt+0x46a2ac> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 4809a0 <__cxa_atexit@plt+0x46a290> │ │ │ │ + ldr lr, [pc, #112] @ 4809c8 <__cxa_atexit@plt+0x46a2b8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 480954 <__cxa_atexit@plt+0x46a244> │ │ │ │ + bne 48097c <__cxa_atexit@plt+0x46a26c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 4809a4 <__cxa_atexit@plt+0x46a294> │ │ │ │ + ldr r3, [pc, #52] @ 4809cc <__cxa_atexit@plt+0x46a2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 480980 <__cxa_atexit@plt+0x46a270> │ │ │ │ + bne 4809a8 <__cxa_atexit@plt+0x46a298> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 4809a8 <__cxa_atexit@plt+0x46a298> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 4809d0 <__cxa_atexit@plt+0x46a2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmneq sp, #80, 10 @ 0x14000000 │ │ │ │ - cmneq sp, #156 @ 0x9c │ │ │ │ + cmneq sp, #40, 10 @ 0xa000000 │ │ │ │ + cmneq sp, #116 @ 0x74 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 480720 <__cxa_atexit@plt+0x46a010> │ │ │ │ + b 480748 <__cxa_atexit@plt+0x46a038> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 480a08 <__cxa_atexit@plt+0x46a2f8> │ │ │ │ - ldr r2, [pc, #56] @ 480a14 <__cxa_atexit@plt+0x46a304> │ │ │ │ + bhi 480a30 <__cxa_atexit@plt+0x46a320> │ │ │ │ + ldr r2, [pc, #56] @ 480a3c <__cxa_atexit@plt+0x46a32c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 480a18 <__cxa_atexit@plt+0x46a308> │ │ │ │ + ldr r1, [pc, #48] @ 480a40 <__cxa_atexit@plt+0x46a330> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 480a00 <__cxa_atexit@plt+0x46a2f0> │ │ │ │ - b 480a24 <__cxa_atexit@plt+0x46a314> │ │ │ │ + beq 480a28 <__cxa_atexit@plt+0x46a318> │ │ │ │ + b 480a4c <__cxa_atexit@plt+0x46a33c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq sp, #40, 30 @ 0xa0 │ │ │ │ + cmneq sp, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 480a94 <__cxa_atexit@plt+0x46a384> │ │ │ │ + bne 480abc <__cxa_atexit@plt+0x46a3ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 480aa0 <__cxa_atexit@plt+0x46a390> │ │ │ │ - ldr r2, [pc, #120] @ 480ac0 <__cxa_atexit@plt+0x46a3b0> │ │ │ │ + bne 480ac8 <__cxa_atexit@plt+0x46a3b8> │ │ │ │ + ldr r2, [pc, #120] @ 480ae8 <__cxa_atexit@plt+0x46a3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 480aa8 <__cxa_atexit@plt+0x46a398> │ │ │ │ + beq 480ad0 <__cxa_atexit@plt+0x46a3c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 480ab0 <__cxa_atexit@plt+0x46a3a0> │ │ │ │ - ldr r2, [pc, #88] @ 480ac8 <__cxa_atexit@plt+0x46a3b8> │ │ │ │ + bcc 480ad8 <__cxa_atexit@plt+0x46a3c8> │ │ │ │ + ldr r2, [pc, #88] @ 480af0 <__cxa_atexit@plt+0x46a3e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 480acc <__cxa_atexit@plt+0x46a3bc> │ │ │ │ + ldr r1, [pc, #72] @ 480af4 <__cxa_atexit@plt+0x46a3e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 480ac4 <__cxa_atexit@plt+0x46a3b4> │ │ │ │ + ldr r7, [pc, #40] @ 480aec <__cxa_atexit@plt+0x46a3dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq sp, #116, 2 │ │ │ │ - cmneq sp, #232, 28 @ 0xe80 │ │ │ │ - cmneq sp, #128, 2 │ │ │ │ + cmneq sp, #76, 2 │ │ │ │ + cmneq sp, #192, 28 @ 0xc00 │ │ │ │ + cmneq sp, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 480b14 <__cxa_atexit@plt+0x46a404> │ │ │ │ - ldr r2, [pc, #44] @ 480b20 <__cxa_atexit@plt+0x46a410> │ │ │ │ + bcc 480b3c <__cxa_atexit@plt+0x46a42c> │ │ │ │ + ldr r2, [pc, #44] @ 480b48 <__cxa_atexit@plt+0x46a438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #28] @ 480b24 <__cxa_atexit@plt+0x46a414> │ │ │ │ + ldr r1, [pc, #28] @ 480b4c <__cxa_atexit@plt+0x46a43c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #100, 28 @ 0x640 │ │ │ │ - cmneq sp, #252 @ 0xfc │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #60, 28 @ 0x3c0 │ │ │ │ + cmneq sp, #212 @ 0xd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 480be8 <__cxa_atexit@plt+0x46a4d8> │ │ │ │ - ldr r7, [pc, #196] @ 480c10 <__cxa_atexit@plt+0x46a500> │ │ │ │ + bhi 480c10 <__cxa_atexit@plt+0x46a500> │ │ │ │ + ldr r7, [pc, #196] @ 480c38 <__cxa_atexit@plt+0x46a528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 480bd4 <__cxa_atexit@plt+0x46a4c4> │ │ │ │ + beq 480bfc <__cxa_atexit@plt+0x46a4ec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 480bfc <__cxa_atexit@plt+0x46a4ec> │ │ │ │ + bcc 480c24 <__cxa_atexit@plt+0x46a514> │ │ │ │ ldr r1, [r8, #95] @ 0x5f │ │ │ │ - ldr r7, [pc, #160] @ 480c14 <__cxa_atexit@plt+0x46a504> │ │ │ │ + ldr r7, [pc, #160] @ 480c3c <__cxa_atexit@plt+0x46a52c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ str r7, [r0, #4]! │ │ │ │ str r2, [r0, #8] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r0, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 480b94 <__cxa_atexit@plt+0x46a484> │ │ │ │ + bne 480bbc <__cxa_atexit@plt+0x46a4ac> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #104] @ 480c18 <__cxa_atexit@plt+0x46a508> │ │ │ │ + ldr r3, [pc, #104] @ 480c40 <__cxa_atexit@plt+0x46a530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 480bc0 <__cxa_atexit@plt+0x46a4b0> │ │ │ │ + bne 480be8 <__cxa_atexit@plt+0x46a4d8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #84] @ 480c1c <__cxa_atexit@plt+0x46a50c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #84] @ 480c44 <__cxa_atexit@plt+0x46a534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 480c20 <__cxa_atexit@plt+0x46a510> │ │ │ │ + ldr r7, [pc, #48] @ 480c48 <__cxa_atexit@plt+0x46a538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq sp, #16, 6 @ 0x40000000 │ │ │ │ - cmneq sp, #92, 28 @ 0x5c0 │ │ │ │ - cmpeq sl, #16, 28 @ 0x100 │ │ │ │ + cmneq sp, #232, 4 @ 0x8000000e │ │ │ │ + cmneq sp, #52, 28 @ 0x340 │ │ │ │ + cmpeq sl, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 480cac <__cxa_atexit@plt+0x46a59c> │ │ │ │ + bcc 480cd4 <__cxa_atexit@plt+0x46a5c4> │ │ │ │ ldr r1, [r7, #95] @ 0x5f │ │ │ │ - ldr r7, [pc, #108] @ 480cb8 <__cxa_atexit@plt+0x46a5a8> │ │ │ │ + ldr r7, [pc, #108] @ 480ce0 <__cxa_atexit@plt+0x46a5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 480c6c <__cxa_atexit@plt+0x46a55c> │ │ │ │ + bne 480c94 <__cxa_atexit@plt+0x46a584> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 480cbc <__cxa_atexit@plt+0x46a5ac> │ │ │ │ + ldr r3, [pc, #52] @ 480ce4 <__cxa_atexit@plt+0x46a5d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 480c98 <__cxa_atexit@plt+0x46a588> │ │ │ │ + bne 480cc0 <__cxa_atexit@plt+0x46a5b0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 480cc0 <__cxa_atexit@plt+0x46a5b0> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 480ce8 <__cxa_atexit@plt+0x46a5d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmneq sp, #56, 4 @ 0x80000003 │ │ │ │ - cmneq sp, #132, 26 @ 0x2100 │ │ │ │ + cmneq sp, #16, 4 │ │ │ │ + cmneq sp, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 480b34 <__cxa_atexit@plt+0x46a424> │ │ │ │ + b 480b5c <__cxa_atexit@plt+0x46a44c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 480d78 <__cxa_atexit@plt+0x46a668> │ │ │ │ - ldr lr, [pc, #164] @ 480d98 <__cxa_atexit@plt+0x46a688> │ │ │ │ + bhi 480da0 <__cxa_atexit@plt+0x46a690> │ │ │ │ + ldr lr, [pc, #164] @ 480dc0 <__cxa_atexit@plt+0x46a6b0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #152] @ 480d9c <__cxa_atexit@plt+0x46a68c> │ │ │ │ + ldr r1, [pc, #152] @ 480dc4 <__cxa_atexit@plt+0x46a6b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 480d58 <__cxa_atexit@plt+0x46a648> │ │ │ │ + beq 480d80 <__cxa_atexit@plt+0x46a670> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 480d64 <__cxa_atexit@plt+0x46a654> │ │ │ │ + bne 480d8c <__cxa_atexit@plt+0x46a67c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 480d84 <__cxa_atexit@plt+0x46a674> │ │ │ │ - ldr r3, [pc, #112] @ 480da4 <__cxa_atexit@plt+0x46a694> │ │ │ │ + bcc 480dac <__cxa_atexit@plt+0x46a69c> │ │ │ │ + ldr r3, [pc, #112] @ 480dcc <__cxa_atexit@plt+0x46a6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 480da0 <__cxa_atexit@plt+0x46a690> │ │ │ │ + ldr r7, [pc, #52] @ 480dc8 <__cxa_atexit@plt+0x46a6b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq sp, #12, 24 @ 0xc00 │ │ │ │ - cmneq sp, #164, 28 @ 0xa40 │ │ │ │ - cmneq sp, #208, 28 @ 0xd00 │ │ │ │ + cmneq sp, #228, 22 @ 0x39000 │ │ │ │ + cmneq sp, #124, 28 @ 0x7c0 │ │ │ │ + cmneq sp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 480df8 <__cxa_atexit@plt+0x46a6e8> │ │ │ │ + bne 480e20 <__cxa_atexit@plt+0x46a710> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 480e0c <__cxa_atexit@plt+0x46a6fc> │ │ │ │ - ldr r2, [pc, #76] @ 480e20 <__cxa_atexit@plt+0x46a710> │ │ │ │ + bcc 480e34 <__cxa_atexit@plt+0x46a724> │ │ │ │ + ldr r2, [pc, #76] @ 480e48 <__cxa_atexit@plt+0x46a738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 480e1c <__cxa_atexit@plt+0x46a70c> │ │ │ │ + ldr r7, [pc, #28] @ 480e44 <__cxa_atexit@plt+0x46a734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #16, 28 @ 0x100 │ │ │ │ - cmneq sp, #48, 28 @ 0x300 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #232, 26 @ 0x3a00 │ │ │ │ + cmneq sp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 480f0c <__cxa_atexit@plt+0x46a7fc> │ │ │ │ - ldr r7, [pc, #236] @ 480f30 <__cxa_atexit@plt+0x46a820> │ │ │ │ + bhi 480f34 <__cxa_atexit@plt+0x46a824> │ │ │ │ + ldr r7, [pc, #236] @ 480f58 <__cxa_atexit@plt+0x46a848> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 480ef0 <__cxa_atexit@plt+0x46a7e0> │ │ │ │ - ldr r2, [pc, #220] @ 480f34 <__cxa_atexit@plt+0x46a824> │ │ │ │ + beq 480f18 <__cxa_atexit@plt+0x46a808> │ │ │ │ + ldr r2, [pc, #220] @ 480f5c <__cxa_atexit@plt+0x46a84c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #99] @ 0x63 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 480f00 <__cxa_atexit@plt+0x46a7f0> │ │ │ │ + beq 480f28 <__cxa_atexit@plt+0x46a818> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r2, r8 │ │ │ │ - bcc 480f1c <__cxa_atexit@plt+0x46a80c> │ │ │ │ - ldr r3, [pc, #176] @ 480f38 <__cxa_atexit@plt+0x46a828> │ │ │ │ + bcc 480f44 <__cxa_atexit@plt+0x46a834> │ │ │ │ + ldr r3, [pc, #176] @ 480f60 <__cxa_atexit@plt+0x46a850> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 480eac <__cxa_atexit@plt+0x46a79c> │ │ │ │ + bne 480ed4 <__cxa_atexit@plt+0x46a7c4> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #116] @ 480f3c <__cxa_atexit@plt+0x46a82c> │ │ │ │ + ldr r6, [pc, #116] @ 480f64 <__cxa_atexit@plt+0x46a854> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ - bne 480ed8 <__cxa_atexit@plt+0x46a7c8> │ │ │ │ + bne 480f00 <__cxa_atexit@plt+0x46a7f0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #96] @ 480f40 <__cxa_atexit@plt+0x46a830> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #96] @ 480f68 <__cxa_atexit@plt+0x46a858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 480f44 <__cxa_atexit@plt+0x46a834> │ │ │ │ + ldr r7, [pc, #48] @ 480f6c <__cxa_atexit@plt+0x46a85c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq sp, #248, 30 @ 0x3e0 │ │ │ │ - cmneq sp, #68, 22 @ 0x11000 │ │ │ │ - cmpeq sl, #244, 20 @ 0xf4000 │ │ │ │ + cmneq sp, #208, 30 @ 0x340 │ │ │ │ + cmneq sp, #28, 22 @ 0x7000 │ │ │ │ + cmpeq sl, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #172] @ 481008 <__cxa_atexit@plt+0x46a8f8> │ │ │ │ + ldr r6, [pc, #172] @ 481030 <__cxa_atexit@plt+0x46a920> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r7, #99] @ 0x63 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 480ff0 <__cxa_atexit@plt+0x46a8e0> │ │ │ │ + beq 481018 <__cxa_atexit@plt+0x46a908> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 480ffc <__cxa_atexit@plt+0x46a8ec> │ │ │ │ - ldr lr, [pc, #128] @ 48100c <__cxa_atexit@plt+0x46a8fc> │ │ │ │ + bcc 481024 <__cxa_atexit@plt+0x46a914> │ │ │ │ + ldr lr, [pc, #128] @ 481034 <__cxa_atexit@plt+0x46a924> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 480fb0 <__cxa_atexit@plt+0x46a8a0> │ │ │ │ + bne 480fd8 <__cxa_atexit@plt+0x46a8c8> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #68] @ 481010 <__cxa_atexit@plt+0x46a900> │ │ │ │ + ldr r3, [pc, #68] @ 481038 <__cxa_atexit@plt+0x46a928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 480fdc <__cxa_atexit@plt+0x46a8cc> │ │ │ │ + bne 481004 <__cxa_atexit@plt+0x46a8f4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #48] @ 481014 <__cxa_atexit@plt+0x46a904> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #48] @ 48103c <__cxa_atexit@plt+0x46a92c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmneq sp, #244, 28 @ 0xf40 │ │ │ │ - cmneq sp, #64, 20 @ 0x40000 │ │ │ │ + cmneq sp, #204, 28 @ 0xcc0 │ │ │ │ + cmneq sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4810a4 <__cxa_atexit@plt+0x46a994> │ │ │ │ + bcc 4810cc <__cxa_atexit@plt+0x46a9bc> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #112] @ 4810b0 <__cxa_atexit@plt+0x46a9a0> │ │ │ │ + ldr lr, [pc, #112] @ 4810d8 <__cxa_atexit@plt+0x46a9c8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 481064 <__cxa_atexit@plt+0x46a954> │ │ │ │ + bne 48108c <__cxa_atexit@plt+0x46a97c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 4810b4 <__cxa_atexit@plt+0x46a9a4> │ │ │ │ + ldr r3, [pc, #52] @ 4810dc <__cxa_atexit@plt+0x46a9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 481090 <__cxa_atexit@plt+0x46a980> │ │ │ │ + bne 4810b8 <__cxa_atexit@plt+0x46a9a8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 4810b8 <__cxa_atexit@plt+0x46a9a8> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 4810e0 <__cxa_atexit@plt+0x46a9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmneq sp, #64, 28 @ 0x400 │ │ │ │ - cmneq sp, #140, 18 @ 0x230000 │ │ │ │ + cmneq sp, #24, 28 @ 0x180 │ │ │ │ + cmneq sp, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 480e30 <__cxa_atexit@plt+0x46a720> │ │ │ │ + b 480e58 <__cxa_atexit@plt+0x46a748> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 481118 <__cxa_atexit@plt+0x46aa08> │ │ │ │ - ldr r2, [pc, #56] @ 481124 <__cxa_atexit@plt+0x46aa14> │ │ │ │ + bhi 481140 <__cxa_atexit@plt+0x46aa30> │ │ │ │ + ldr r2, [pc, #56] @ 48114c <__cxa_atexit@plt+0x46aa3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 481128 <__cxa_atexit@plt+0x46aa18> │ │ │ │ + ldr r1, [pc, #48] @ 481150 <__cxa_atexit@plt+0x46aa40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 481110 <__cxa_atexit@plt+0x46aa00> │ │ │ │ - b 481134 <__cxa_atexit@plt+0x46aa24> │ │ │ │ + beq 481138 <__cxa_atexit@plt+0x46aa28> │ │ │ │ + b 48115c <__cxa_atexit@plt+0x46aa4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq sp, #24, 16 @ 0x180000 │ │ │ │ + cmneq sp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4811a4 <__cxa_atexit@plt+0x46aa94> │ │ │ │ + bne 4811cc <__cxa_atexit@plt+0x46aabc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4811b0 <__cxa_atexit@plt+0x46aaa0> │ │ │ │ - ldr r2, [pc, #120] @ 4811d0 <__cxa_atexit@plt+0x46aac0> │ │ │ │ + bne 4811d8 <__cxa_atexit@plt+0x46aac8> │ │ │ │ + ldr r2, [pc, #120] @ 4811f8 <__cxa_atexit@plt+0x46aae8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4811b8 <__cxa_atexit@plt+0x46aaa8> │ │ │ │ + beq 4811e0 <__cxa_atexit@plt+0x46aad0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4811c0 <__cxa_atexit@plt+0x46aab0> │ │ │ │ - ldr r2, [pc, #88] @ 4811d8 <__cxa_atexit@plt+0x46aac8> │ │ │ │ + bcc 4811e8 <__cxa_atexit@plt+0x46aad8> │ │ │ │ + ldr r2, [pc, #88] @ 481200 <__cxa_atexit@plt+0x46aaf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 4811dc <__cxa_atexit@plt+0x46aacc> │ │ │ │ + ldr r1, [pc, #72] @ 481204 <__cxa_atexit@plt+0x46aaf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4811d4 <__cxa_atexit@plt+0x46aac4> │ │ │ │ + ldr r7, [pc, #40] @ 4811fc <__cxa_atexit@plt+0x46aaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq sp, #100, 20 @ 0x64000 │ │ │ │ - cmneq sp, #216, 14 @ 0x3600000 │ │ │ │ - cmneq sp, #112, 20 @ 0x70000 │ │ │ │ + cmneq sp, #60, 20 @ 0x3c000 │ │ │ │ + cmneq sp, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq sp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 481224 <__cxa_atexit@plt+0x46ab14> │ │ │ │ - ldr r2, [pc, #44] @ 481230 <__cxa_atexit@plt+0x46ab20> │ │ │ │ + bcc 48124c <__cxa_atexit@plt+0x46ab3c> │ │ │ │ + ldr r2, [pc, #44] @ 481258 <__cxa_atexit@plt+0x46ab48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #28] @ 481234 <__cxa_atexit@plt+0x46ab24> │ │ │ │ + ldr r1, [pc, #28] @ 48125c <__cxa_atexit@plt+0x46ab4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #84, 14 @ 0x1500000 │ │ │ │ - cmneq sp, #236, 18 @ 0x3b0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #44, 14 @ 0xb00000 │ │ │ │ + cmneq sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4812f8 <__cxa_atexit@plt+0x46abe8> │ │ │ │ - ldr r7, [pc, #196] @ 481320 <__cxa_atexit@plt+0x46ac10> │ │ │ │ + bhi 481320 <__cxa_atexit@plt+0x46ac10> │ │ │ │ + ldr r7, [pc, #196] @ 481348 <__cxa_atexit@plt+0x46ac38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4812e4 <__cxa_atexit@plt+0x46abd4> │ │ │ │ + beq 48130c <__cxa_atexit@plt+0x46abfc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48130c <__cxa_atexit@plt+0x46abfc> │ │ │ │ + bcc 481334 <__cxa_atexit@plt+0x46ac24> │ │ │ │ ldr r1, [r8, #99] @ 0x63 │ │ │ │ - ldr r7, [pc, #160] @ 481324 <__cxa_atexit@plt+0x46ac14> │ │ │ │ + ldr r7, [pc, #160] @ 48134c <__cxa_atexit@plt+0x46ac3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ str r7, [r0, #4]! │ │ │ │ str r2, [r0, #8] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r3, [r7] │ │ │ │ strex r3, r0, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4812a4 <__cxa_atexit@plt+0x46ab94> │ │ │ │ + bne 4812cc <__cxa_atexit@plt+0x46abbc> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #104] @ 481328 <__cxa_atexit@plt+0x46ac18> │ │ │ │ + ldr r3, [pc, #104] @ 481350 <__cxa_atexit@plt+0x46ac40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4812d0 <__cxa_atexit@plt+0x46abc0> │ │ │ │ + bne 4812f8 <__cxa_atexit@plt+0x46abe8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #84] @ 48132c <__cxa_atexit@plt+0x46ac1c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #84] @ 481354 <__cxa_atexit@plt+0x46ac44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 481330 <__cxa_atexit@plt+0x46ac20> │ │ │ │ + ldr r7, [pc, #48] @ 481358 <__cxa_atexit@plt+0x46ac48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq sp, #0, 24 │ │ │ │ - cmneq sp, #76, 14 @ 0x1300000 │ │ │ │ - cmpeq sl, #16, 14 @ 0x400000 │ │ │ │ + cmneq sp, #216, 22 @ 0x36000 │ │ │ │ + cmneq sp, #36, 14 @ 0x900000 │ │ │ │ + cmpeq sl, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4813bc <__cxa_atexit@plt+0x46acac> │ │ │ │ + bcc 4813e4 <__cxa_atexit@plt+0x46acd4> │ │ │ │ ldr r1, [r7, #99] @ 0x63 │ │ │ │ - ldr r7, [pc, #108] @ 4813c8 <__cxa_atexit@plt+0x46acb8> │ │ │ │ + ldr r7, [pc, #108] @ 4813f0 <__cxa_atexit@plt+0x46ace0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r7, r1, #4 │ │ │ │ ldrex r0, [r7] │ │ │ │ strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 48137c <__cxa_atexit@plt+0x46ac6c> │ │ │ │ + bne 4813a4 <__cxa_atexit@plt+0x46ac94> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ 4813cc <__cxa_atexit@plt+0x46acbc> │ │ │ │ + ldr r3, [pc, #52] @ 4813f4 <__cxa_atexit@plt+0x46ace4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 4813a8 <__cxa_atexit@plt+0x46ac98> │ │ │ │ + bne 4813d0 <__cxa_atexit@plt+0x46acc0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #32] @ 4813d0 <__cxa_atexit@plt+0x46acc0> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #32] @ 4813f8 <__cxa_atexit@plt+0x46ace8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmneq sp, #40, 22 @ 0xa000 │ │ │ │ - cmneq sp, #116, 12 @ 0x7400000 │ │ │ │ + cmneq sp, #0, 22 │ │ │ │ + cmneq sp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 481244 <__cxa_atexit@plt+0x46ab34> │ │ │ │ - cmpeq sl, #224, 12 @ 0xe000000 │ │ │ │ + b 48126c <__cxa_atexit@plt+0x46ab5c> │ │ │ │ + cmpeq sl, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 48143c <__cxa_atexit@plt+0x46ad2c> │ │ │ │ + bhi 481464 <__cxa_atexit@plt+0x46ad54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 481434 <__cxa_atexit@plt+0x46ad24> │ │ │ │ - ldr r3, [pc, #44] @ 481444 <__cxa_atexit@plt+0x46ad34> │ │ │ │ + beq 48145c <__cxa_atexit@plt+0x46ad4c> │ │ │ │ + ldr r3, [pc, #44] @ 48146c <__cxa_atexit@plt+0x46ad5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 481448 <__cxa_atexit@plt+0x46ad38> │ │ │ │ + ldr r2, [pc, #40] @ 481470 <__cxa_atexit@plt+0x46ad60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 786070 <__cxa_atexit@plt+0x76f960> │ │ │ │ + b 7860b0 <__cxa_atexit@plt+0x76f9a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #160, 12 @ 0xa000000 │ │ │ │ - cmneq sp, #64, 10 @ 0x10000000 │ │ │ │ + cmpeq sl, #120, 12 @ 0x7800000 │ │ │ │ + cmneq sp, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 481480 <__cxa_atexit@plt+0x46ad70> │ │ │ │ + ldr r3, [pc, #32] @ 4814a8 <__cxa_atexit@plt+0x46ad98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 481484 <__cxa_atexit@plt+0x46ad74> │ │ │ │ + ldr r2, [pc, #28] @ 4814ac <__cxa_atexit@plt+0x46ad9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 481488 <__cxa_atexit@plt+0x46ad78> │ │ │ │ + ldr r2, [pc, #20] @ 4814b0 <__cxa_atexit@plt+0x46ada0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - cmpeq sl, #0, 14 │ │ │ │ - cmneq sp, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq sp, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq sl, #4, 10 @ 0x1000000 │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + cmpeq sl, #216, 12 @ 0xd800000 │ │ │ │ + cmneq sp, #68, 12 @ 0x4400000 │ │ │ │ + cmneq sp, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq sl, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4814cc <__cxa_atexit@plt+0x46adbc> │ │ │ │ - ldr r0, [pc, #36] @ 4814d4 <__cxa_atexit@plt+0x46adc4> │ │ │ │ + bhi 4814f4 <__cxa_atexit@plt+0x46ade4> │ │ │ │ + ldr r0, [pc, #36] @ 4814fc <__cxa_atexit@plt+0x46adec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq sl, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481554 <__cxa_atexit@plt+0x46ae44> │ │ │ │ - ldr r2, [pc, #80] @ 48155c <__cxa_atexit@plt+0x46ae4c> │ │ │ │ + bhi 48157c <__cxa_atexit@plt+0x46ae6c> │ │ │ │ + ldr r2, [pc, #80] @ 481584 <__cxa_atexit@plt+0x46ae74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 481560 <__cxa_atexit@plt+0x46ae50> │ │ │ │ + ldr r0, [pc, #68] @ 481588 <__cxa_atexit@plt+0x46ae78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 481544 <__cxa_atexit@plt+0x46ae34> │ │ │ │ - ldr r3, [pc, #44] @ 481564 <__cxa_atexit@plt+0x46ae54> │ │ │ │ + beq 48156c <__cxa_atexit@plt+0x46ae5c> │ │ │ │ + ldr r3, [pc, #44] @ 48158c <__cxa_atexit@plt+0x46ae7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq sp, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 481588 <__cxa_atexit@plt+0x46ae78> │ │ │ │ + ldr r3, [pc, #12] @ 4815b0 <__cxa_atexit@plt+0x46aea0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4815dc <__cxa_atexit@plt+0x46aecc> │ │ │ │ + bcc 481604 <__cxa_atexit@plt+0x46aef4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 4815e8 <__cxa_atexit@plt+0x46aed8> │ │ │ │ + ldr lr, [pc, #40] @ 481610 <__cxa_atexit@plt+0x46af00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 4815ec <__cxa_atexit@plt+0x46aedc> │ │ │ │ + ldr r0, [pc, #36] @ 481614 <__cxa_atexit@plt+0x46af04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7, lr} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #76, 8 @ 0x4c000000 │ │ │ │ - cmneq sp, #112, 6 @ 0xc0000001 │ │ │ │ - cmpeq sl, #120, 10 @ 0x1e000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #36, 8 @ 0x24000000 │ │ │ │ + cmneq sp, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4816a4 <__cxa_atexit@plt+0x46af94> │ │ │ │ - ldr r2, [pc, #172] @ 4816c0 <__cxa_atexit@plt+0x46afb0> │ │ │ │ + bhi 4816cc <__cxa_atexit@plt+0x46afbc> │ │ │ │ + ldr r2, [pc, #172] @ 4816e8 <__cxa_atexit@plt+0x46afd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 481670 <__cxa_atexit@plt+0x46af60> │ │ │ │ + beq 481698 <__cxa_atexit@plt+0x46af88> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 48167c <__cxa_atexit@plt+0x46af6c> │ │ │ │ + bne 4816a4 <__cxa_atexit@plt+0x46af94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4816ac <__cxa_atexit@plt+0x46af9c> │ │ │ │ - ldr r3, [pc, #132] @ 4816d0 <__cxa_atexit@plt+0x46afc0> │ │ │ │ + bcc 4816d4 <__cxa_atexit@plt+0x46afc4> │ │ │ │ + ldr r3, [pc, #132] @ 4816f8 <__cxa_atexit@plt+0x46afe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 4816c4 <__cxa_atexit@plt+0x46afb4> │ │ │ │ + ldr r3, [pc, #64] @ 4816ec <__cxa_atexit@plt+0x46afdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 4816c8 <__cxa_atexit@plt+0x46afb8> │ │ │ │ + ldr r2, [pc, #60] @ 4816f0 <__cxa_atexit@plt+0x46afe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #52] @ 4816cc <__cxa_atexit@plt+0x46afbc> │ │ │ │ + ldr r2, [pc, #52] @ 4816f4 <__cxa_atexit@plt+0x46afe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq sl, #220, 8 @ 0xdc000000 │ │ │ │ - cmneq sp, #72, 8 @ 0x48000000 │ │ │ │ - cmneq sp, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq sl, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq sp, #32, 8 @ 0x20000000 │ │ │ │ + cmneq sp, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq sl, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq sl, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48172c <__cxa_atexit@plt+0x46b01c> │ │ │ │ + bne 481754 <__cxa_atexit@plt+0x46b044> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 481758 <__cxa_atexit@plt+0x46b048> │ │ │ │ - ldr r2, [pc, #112] @ 481774 <__cxa_atexit@plt+0x46b064> │ │ │ │ + bcc 481780 <__cxa_atexit@plt+0x46b070> │ │ │ │ + ldr r2, [pc, #112] @ 48179c <__cxa_atexit@plt+0x46b08c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 481768 <__cxa_atexit@plt+0x46b058> │ │ │ │ + ldr r3, [pc, #52] @ 481790 <__cxa_atexit@plt+0x46b080> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 48176c <__cxa_atexit@plt+0x46b05c> │ │ │ │ + ldr r2, [pc, #48] @ 481794 <__cxa_atexit@plt+0x46b084> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #40] @ 481770 <__cxa_atexit@plt+0x46b060> │ │ │ │ + ldr r2, [pc, #40] @ 481798 <__cxa_atexit@plt+0x46b088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sl, #44, 8 @ 0x2c000000 │ │ │ │ - cmneq sp, #152, 6 @ 0x60000002 │ │ │ │ - cmneq sp, #204, 8 @ 0xcc000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sl, #4, 8 @ 0x4000000 │ │ │ │ + cmneq sp, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq sp, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sl, #4, 4 @ 0x40000000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sl, #220, 2 @ 0x37 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4817cc <__cxa_atexit@plt+0x46b0bc> │ │ │ │ - ldr r0, [pc, #36] @ 4817d4 <__cxa_atexit@plt+0x46b0c4> │ │ │ │ + bhi 4817f4 <__cxa_atexit@plt+0x46b0e4> │ │ │ │ + ldr r0, [pc, #36] @ 4817fc <__cxa_atexit@plt+0x46b0ec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #188, 2 @ 0x2f │ │ │ │ + cmpeq sl, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481854 <__cxa_atexit@plt+0x46b144> │ │ │ │ - ldr r2, [pc, #80] @ 48185c <__cxa_atexit@plt+0x46b14c> │ │ │ │ + bhi 48187c <__cxa_atexit@plt+0x46b16c> │ │ │ │ + ldr r2, [pc, #80] @ 481884 <__cxa_atexit@plt+0x46b174> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 481860 <__cxa_atexit@plt+0x46b150> │ │ │ │ + ldr r0, [pc, #68] @ 481888 <__cxa_atexit@plt+0x46b178> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 481844 <__cxa_atexit@plt+0x46b134> │ │ │ │ - ldr r3, [pc, #44] @ 481864 <__cxa_atexit@plt+0x46b154> │ │ │ │ + beq 48186c <__cxa_atexit@plt+0x46b15c> │ │ │ │ + ldr r3, [pc, #44] @ 48188c <__cxa_atexit@plt+0x46b17c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #244 @ 0xf4 │ │ │ │ + cmneq sp, #204 @ 0xcc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 481888 <__cxa_atexit@plt+0x46b178> │ │ │ │ + ldr r3, [pc, #12] @ 4818b0 <__cxa_atexit@plt+0x46b1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4818dc <__cxa_atexit@plt+0x46b1cc> │ │ │ │ + bcc 481904 <__cxa_atexit@plt+0x46b1f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 4818e8 <__cxa_atexit@plt+0x46b1d8> │ │ │ │ + ldr lr, [pc, #40] @ 481910 <__cxa_atexit@plt+0x46b200> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 4818ec <__cxa_atexit@plt+0x46b1dc> │ │ │ │ + ldr r0, [pc, #36] @ 481914 <__cxa_atexit@plt+0x46b204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7, lr} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #76, 2 │ │ │ │ - cmneq sp, #112 @ 0x70 │ │ │ │ - cmpeq sl, #120, 4 @ 0x80000007 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #36, 2 │ │ │ │ + cmneq sp, #72 @ 0x48 │ │ │ │ + cmpeq sl, #80, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4819a4 <__cxa_atexit@plt+0x46b294> │ │ │ │ - ldr r2, [pc, #172] @ 4819c0 <__cxa_atexit@plt+0x46b2b0> │ │ │ │ + bhi 4819cc <__cxa_atexit@plt+0x46b2bc> │ │ │ │ + ldr r2, [pc, #172] @ 4819e8 <__cxa_atexit@plt+0x46b2d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 481970 <__cxa_atexit@plt+0x46b260> │ │ │ │ + beq 481998 <__cxa_atexit@plt+0x46b288> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 48197c <__cxa_atexit@plt+0x46b26c> │ │ │ │ + bne 4819a4 <__cxa_atexit@plt+0x46b294> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4819ac <__cxa_atexit@plt+0x46b29c> │ │ │ │ - ldr r3, [pc, #132] @ 4819d0 <__cxa_atexit@plt+0x46b2c0> │ │ │ │ + bcc 4819d4 <__cxa_atexit@plt+0x46b2c4> │ │ │ │ + ldr r3, [pc, #132] @ 4819f8 <__cxa_atexit@plt+0x46b2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 4819c4 <__cxa_atexit@plt+0x46b2b4> │ │ │ │ + ldr r3, [pc, #64] @ 4819ec <__cxa_atexit@plt+0x46b2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 4819c8 <__cxa_atexit@plt+0x46b2b8> │ │ │ │ + ldr r2, [pc, #60] @ 4819f0 <__cxa_atexit@plt+0x46b2e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #52] @ 4819cc <__cxa_atexit@plt+0x46b2bc> │ │ │ │ + ldr r2, [pc, #52] @ 4819f4 <__cxa_atexit@plt+0x46b2e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq sl, #220, 2 @ 0x37 │ │ │ │ - cmneq sp, #72, 2 │ │ │ │ - cmneq sp, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq sl, #180, 2 @ 0x2d │ │ │ │ + cmneq sp, #32, 2 │ │ │ │ + cmneq sp, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq sl, #152, 2 @ 0x26 │ │ │ │ + cmpeq sl, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 481a2c <__cxa_atexit@plt+0x46b31c> │ │ │ │ + bne 481a54 <__cxa_atexit@plt+0x46b344> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 481a58 <__cxa_atexit@plt+0x46b348> │ │ │ │ - ldr r2, [pc, #112] @ 481a74 <__cxa_atexit@plt+0x46b364> │ │ │ │ + bcc 481a80 <__cxa_atexit@plt+0x46b370> │ │ │ │ + ldr r2, [pc, #112] @ 481a9c <__cxa_atexit@plt+0x46b38c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 481a68 <__cxa_atexit@plt+0x46b358> │ │ │ │ + ldr r3, [pc, #52] @ 481a90 <__cxa_atexit@plt+0x46b380> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 481a6c <__cxa_atexit@plt+0x46b35c> │ │ │ │ + ldr r2, [pc, #48] @ 481a94 <__cxa_atexit@plt+0x46b384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #40] @ 481a70 <__cxa_atexit@plt+0x46b360> │ │ │ │ + ldr r2, [pc, #40] @ 481a98 <__cxa_atexit@plt+0x46b388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sl, #44, 2 │ │ │ │ - cmneq sp, #152 @ 0x98 │ │ │ │ - cmneq sp, #204, 2 @ 0x33 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sl, #4, 2 │ │ │ │ + cmneq sp, #112 @ 0x70 │ │ │ │ + cmneq sp, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sl, #240 @ 0xf0 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sl, #200 @ 0xc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481acc <__cxa_atexit@plt+0x46b3bc> │ │ │ │ - ldr r2, [pc, #36] @ 481ad4 <__cxa_atexit@plt+0x46b3c4> │ │ │ │ + bhi 481af4 <__cxa_atexit@plt+0x46b3e4> │ │ │ │ + ldr r2, [pc, #36] @ 481afc <__cxa_atexit@plt+0x46b3ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #168 @ 0xa8 │ │ │ │ + cmpeq sl, #128 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 481b48 <__cxa_atexit@plt+0x46b438> │ │ │ │ - ldr r9, [pc, #84] @ 481b54 <__cxa_atexit@plt+0x46b444> │ │ │ │ + bcc 481b70 <__cxa_atexit@plt+0x46b460> │ │ │ │ + ldr r9, [pc, #84] @ 481b7c <__cxa_atexit@plt+0x46b46c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 481b58 <__cxa_atexit@plt+0x46b448> │ │ │ │ + ldr r8, [pc, #80] @ 481b80 <__cxa_atexit@plt+0x46b470> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 481b5c <__cxa_atexit@plt+0x46b44c> │ │ │ │ + ldr lr, [pc, #76] @ 481b84 <__cxa_atexit@plt+0x46b474> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 481b60 <__cxa_atexit@plt+0x46b450> │ │ │ │ + ldr sl, [pc, #72] @ 481b88 <__cxa_atexit@plt+0x46b478> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 481ba8 <__cxa_atexit@plt+0x46b498> │ │ │ │ + ldr r3, [pc, #52] @ 481bd0 <__cxa_atexit@plt+0x46b4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 481ba0 <__cxa_atexit@plt+0x46b490> │ │ │ │ - ldr r3, [pc, #36] @ 481bac <__cxa_atexit@plt+0x46b49c> │ │ │ │ + beq 481bc8 <__cxa_atexit@plt+0x46b4b8> │ │ │ │ + ldr r3, [pc, #36] @ 481bd4 <__cxa_atexit@plt+0x46b4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 481bd8 <__cxa_atexit@plt+0x46b4c8> │ │ │ │ + ldr r3, [pc, #24] @ 481c00 <__cxa_atexit@plt+0x46b4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #160, 26 @ 0x2800 │ │ │ │ + cmpeq sl, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481c30 <__cxa_atexit@plt+0x46b520> │ │ │ │ - ldr r0, [pc, #36] @ 481c38 <__cxa_atexit@plt+0x46b528> │ │ │ │ + bhi 481c58 <__cxa_atexit@plt+0x46b548> │ │ │ │ + ldr r0, [pc, #36] @ 481c60 <__cxa_atexit@plt+0x46b550> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sl, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481cb8 <__cxa_atexit@plt+0x46b5a8> │ │ │ │ - ldr r2, [pc, #80] @ 481cc0 <__cxa_atexit@plt+0x46b5b0> │ │ │ │ + bhi 481ce0 <__cxa_atexit@plt+0x46b5d0> │ │ │ │ + ldr r2, [pc, #80] @ 481ce8 <__cxa_atexit@plt+0x46b5d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 481cc4 <__cxa_atexit@plt+0x46b5b4> │ │ │ │ + ldr r0, [pc, #68] @ 481cec <__cxa_atexit@plt+0x46b5dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 481ca8 <__cxa_atexit@plt+0x46b598> │ │ │ │ - ldr r3, [pc, #44] @ 481cc8 <__cxa_atexit@plt+0x46b5b8> │ │ │ │ + beq 481cd0 <__cxa_atexit@plt+0x46b5c0> │ │ │ │ + ldr r3, [pc, #44] @ 481cf0 <__cxa_atexit@plt+0x46b5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #144, 24 @ 0x9000 │ │ │ │ + cmneq sp, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 481cec <__cxa_atexit@plt+0x46b5dc> │ │ │ │ + ldr r3, [pc, #12] @ 481d14 <__cxa_atexit@plt+0x46b604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 481d40 <__cxa_atexit@plt+0x46b630> │ │ │ │ + bcc 481d68 <__cxa_atexit@plt+0x46b658> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 481d4c <__cxa_atexit@plt+0x46b63c> │ │ │ │ + ldr lr, [pc, #40] @ 481d74 <__cxa_atexit@plt+0x46b664> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 481d50 <__cxa_atexit@plt+0x46b640> │ │ │ │ + ldr r0, [pc, #36] @ 481d78 <__cxa_atexit@plt+0x46b668> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7, lr} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #232, 24 @ 0xe800 │ │ │ │ - cmneq sp, #12, 24 @ 0xc00 │ │ │ │ - cmpeq sl, #20, 28 @ 0x140 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #192, 24 @ 0xc000 │ │ │ │ + cmneq sp, #228, 22 @ 0x39000 │ │ │ │ + cmpeq sl, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481e08 <__cxa_atexit@plt+0x46b6f8> │ │ │ │ - ldr r2, [pc, #172] @ 481e24 <__cxa_atexit@plt+0x46b714> │ │ │ │ + bhi 481e30 <__cxa_atexit@plt+0x46b720> │ │ │ │ + ldr r2, [pc, #172] @ 481e4c <__cxa_atexit@plt+0x46b73c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 481dd4 <__cxa_atexit@plt+0x46b6c4> │ │ │ │ + beq 481dfc <__cxa_atexit@plt+0x46b6ec> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 481de0 <__cxa_atexit@plt+0x46b6d0> │ │ │ │ + bne 481e08 <__cxa_atexit@plt+0x46b6f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 481e10 <__cxa_atexit@plt+0x46b700> │ │ │ │ - ldr r3, [pc, #132] @ 481e34 <__cxa_atexit@plt+0x46b724> │ │ │ │ + bcc 481e38 <__cxa_atexit@plt+0x46b728> │ │ │ │ + ldr r3, [pc, #132] @ 481e5c <__cxa_atexit@plt+0x46b74c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 481e28 <__cxa_atexit@plt+0x46b718> │ │ │ │ + ldr r3, [pc, #64] @ 481e50 <__cxa_atexit@plt+0x46b740> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 481e2c <__cxa_atexit@plt+0x46b71c> │ │ │ │ + ldr r2, [pc, #60] @ 481e54 <__cxa_atexit@plt+0x46b744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #52] @ 481e30 <__cxa_atexit@plt+0x46b720> │ │ │ │ + ldr r2, [pc, #52] @ 481e58 <__cxa_atexit@plt+0x46b748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq sl, #120, 26 @ 0x1e00 │ │ │ │ - cmneq sp, #228, 24 @ 0xe400 │ │ │ │ - cmneq sp, #24, 28 @ 0x180 │ │ │ │ + cmpeq sl, #80, 26 @ 0x1400 │ │ │ │ + cmneq sp, #188, 24 @ 0xbc00 │ │ │ │ + cmneq sp, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq sl, #52, 26 @ 0xd00 │ │ │ │ + cmpeq sl, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 481e90 <__cxa_atexit@plt+0x46b780> │ │ │ │ + bne 481eb8 <__cxa_atexit@plt+0x46b7a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 481ebc <__cxa_atexit@plt+0x46b7ac> │ │ │ │ - ldr r2, [pc, #112] @ 481ed8 <__cxa_atexit@plt+0x46b7c8> │ │ │ │ + bcc 481ee4 <__cxa_atexit@plt+0x46b7d4> │ │ │ │ + ldr r2, [pc, #112] @ 481f00 <__cxa_atexit@plt+0x46b7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 481ecc <__cxa_atexit@plt+0x46b7bc> │ │ │ │ + ldr r3, [pc, #52] @ 481ef4 <__cxa_atexit@plt+0x46b7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 481ed0 <__cxa_atexit@plt+0x46b7c0> │ │ │ │ + ldr r2, [pc, #48] @ 481ef8 <__cxa_atexit@plt+0x46b7e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #40] @ 481ed4 <__cxa_atexit@plt+0x46b7c4> │ │ │ │ + ldr r2, [pc, #40] @ 481efc <__cxa_atexit@plt+0x46b7ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sl, #200, 24 @ 0xc800 │ │ │ │ - cmneq sp, #52, 24 @ 0x3400 │ │ │ │ - cmneq sp, #104, 26 @ 0x1a00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ + cmneq sp, #12, 24 @ 0xc00 │ │ │ │ + cmneq sp, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sl, #140, 24 @ 0x8c00 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sl, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481f2c <__cxa_atexit@plt+0x46b81c> │ │ │ │ - ldr r2, [pc, #32] @ 481f34 <__cxa_atexit@plt+0x46b824> │ │ │ │ + bhi 481f54 <__cxa_atexit@plt+0x46b844> │ │ │ │ + ldr r2, [pc, #32] @ 481f5c <__cxa_atexit@plt+0x46b84c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ + cmpeq sl, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 481fb4 <__cxa_atexit@plt+0x46b8a4> │ │ │ │ + bcc 481fdc <__cxa_atexit@plt+0x46b8cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 481f7c <__cxa_atexit@plt+0x46b86c> │ │ │ │ + beq 481fa4 <__cxa_atexit@plt+0x46b894> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 481fa4 <__cxa_atexit@plt+0x46b894> │ │ │ │ - ldr r3, [pc, #92] @ 481fd0 <__cxa_atexit@plt+0x46b8c0> │ │ │ │ + bne 481fcc <__cxa_atexit@plt+0x46b8bc> │ │ │ │ + ldr r3, [pc, #92] @ 481ff8 <__cxa_atexit@plt+0x46b8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr r2, [pc, #72] @ 481fcc <__cxa_atexit@plt+0x46b8bc> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr r2, [pc, #72] @ 481ff4 <__cxa_atexit@plt+0x46b8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #28] @ 481fc8 <__cxa_atexit@plt+0x46b8b8> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #28] @ 481ff0 <__cxa_atexit@plt+0x46b8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq sl, #172, 22 @ 0x2b000 │ │ │ │ + cmpeq sl, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 482044 <__cxa_atexit@plt+0x46b934> │ │ │ │ - ldr r9, [pc, #84] @ 482050 <__cxa_atexit@plt+0x46b940> │ │ │ │ + bcc 48206c <__cxa_atexit@plt+0x46b95c> │ │ │ │ + ldr r9, [pc, #84] @ 482078 <__cxa_atexit@plt+0x46b968> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 482054 <__cxa_atexit@plt+0x46b944> │ │ │ │ + ldr r8, [pc, #80] @ 48207c <__cxa_atexit@plt+0x46b96c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 482058 <__cxa_atexit@plt+0x46b948> │ │ │ │ + ldr lr, [pc, #76] @ 482080 <__cxa_atexit@plt+0x46b970> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 48205c <__cxa_atexit@plt+0x46b94c> │ │ │ │ + ldr sl, [pc, #72] @ 482084 <__cxa_atexit@plt+0x46b974> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4820a4 <__cxa_atexit@plt+0x46b994> │ │ │ │ + ldr r3, [pc, #52] @ 4820cc <__cxa_atexit@plt+0x46b9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48209c <__cxa_atexit@plt+0x46b98c> │ │ │ │ - ldr r3, [pc, #36] @ 4820a8 <__cxa_atexit@plt+0x46b998> │ │ │ │ + beq 4820c4 <__cxa_atexit@plt+0x46b9b4> │ │ │ │ + ldr r3, [pc, #36] @ 4820d0 <__cxa_atexit@plt+0x46b9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4820d4 <__cxa_atexit@plt+0x46b9c4> │ │ │ │ + ldr r3, [pc, #24] @ 4820fc <__cxa_atexit@plt+0x46b9ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #148, 20 @ 0x94000 │ │ │ │ + cmpeq sl, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48215c <__cxa_atexit@plt+0x46ba4c> │ │ │ │ - ldr r9, [pc, #84] @ 482168 <__cxa_atexit@plt+0x46ba58> │ │ │ │ + bcc 482184 <__cxa_atexit@plt+0x46ba74> │ │ │ │ + ldr r9, [pc, #84] @ 482190 <__cxa_atexit@plt+0x46ba80> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 48216c <__cxa_atexit@plt+0x46ba5c> │ │ │ │ + ldr r8, [pc, #80] @ 482194 <__cxa_atexit@plt+0x46ba84> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 482170 <__cxa_atexit@plt+0x46ba60> │ │ │ │ + ldr lr, [pc, #76] @ 482198 <__cxa_atexit@plt+0x46ba88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 482174 <__cxa_atexit@plt+0x46ba64> │ │ │ │ + ldr sl, [pc, #72] @ 48219c <__cxa_atexit@plt+0x46ba8c> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4821bc <__cxa_atexit@plt+0x46baac> │ │ │ │ + ldr r3, [pc, #52] @ 4821e4 <__cxa_atexit@plt+0x46bad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4821b4 <__cxa_atexit@plt+0x46baa4> │ │ │ │ - ldr r3, [pc, #36] @ 4821c0 <__cxa_atexit@plt+0x46bab0> │ │ │ │ + beq 4821dc <__cxa_atexit@plt+0x46bacc> │ │ │ │ + ldr r3, [pc, #36] @ 4821e8 <__cxa_atexit@plt+0x46bad8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4821ec <__cxa_atexit@plt+0x46badc> │ │ │ │ + ldr r3, [pc, #24] @ 482214 <__cxa_atexit@plt+0x46bb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq sl, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48225c <__cxa_atexit@plt+0x46bb4c> │ │ │ │ + bhi 482284 <__cxa_atexit@plt+0x46bb74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 482264 <__cxa_atexit@plt+0x46bb54> │ │ │ │ - ldr r1, [pc, #68] @ 482280 <__cxa_atexit@plt+0x46bb70> │ │ │ │ + bcc 48228c <__cxa_atexit@plt+0x46bb7c> │ │ │ │ + ldr r1, [pc, #68] @ 4822a8 <__cxa_atexit@plt+0x46bb98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 482284 <__cxa_atexit@plt+0x46bb74> │ │ │ │ + ldr r0, [pc, #64] @ 4822ac <__cxa_atexit@plt+0x46bb9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, r2 │ │ │ │ - b 48226c <__cxa_atexit@plt+0x46bb5c> │ │ │ │ + b 482294 <__cxa_atexit@plt+0x46bb84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 48227c <__cxa_atexit@plt+0x46bb6c> │ │ │ │ + ldr r7, [pc, #8] @ 4822a4 <__cxa_atexit@plt+0x46bb94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #36, 18 @ 0x90000 │ │ │ │ + cmpeq sl, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - cmneq sp, #56, 14 @ 0xe00000 │ │ │ │ - cmpeq sl, #4, 18 @ 0x10000 │ │ │ │ + cmneq sp, #16, 14 @ 0x400000 │ │ │ │ + cmpeq sl, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48230c <__cxa_atexit@plt+0x46bbfc> │ │ │ │ - ldr r7, [pc, #112] @ 482320 <__cxa_atexit@plt+0x46bc10> │ │ │ │ + bhi 482334 <__cxa_atexit@plt+0x46bc24> │ │ │ │ + ldr r7, [pc, #112] @ 482348 <__cxa_atexit@plt+0x46bc38> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4822f8 <__cxa_atexit@plt+0x46bbe8> │ │ │ │ - ldr r2, [pc, #96] @ 482324 <__cxa_atexit@plt+0x46bc14> │ │ │ │ + beq 482320 <__cxa_atexit@plt+0x46bc10> │ │ │ │ + ldr r2, [pc, #96] @ 48234c <__cxa_atexit@plt+0x46bc3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r9, #43] @ 0x2b │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 482304 <__cxa_atexit@plt+0x46bbf4> │ │ │ │ - ldr r2, [pc, #68] @ 482328 <__cxa_atexit@plt+0x46bc18> │ │ │ │ + beq 48232c <__cxa_atexit@plt+0x46bc1c> │ │ │ │ + ldr r2, [pc, #68] @ 482350 <__cxa_atexit@plt+0x46bc40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ mov r7, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 48232c <__cxa_atexit@plt+0x46bc1c> │ │ │ │ + ldr r7, [pc, #24] @ 482354 <__cxa_atexit@plt+0x46bc44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #96, 16 @ 0x600000 │ │ │ │ + cmpeq sl, #100, 16 @ 0x640000 │ │ │ │ + cmpeq sl, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 482380 <__cxa_atexit@plt+0x46bc70> │ │ │ │ + ldr r3, [pc, #60] @ 4823a8 <__cxa_atexit@plt+0x46bc98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 482378 <__cxa_atexit@plt+0x46bc68> │ │ │ │ - ldr r3, [pc, #32] @ 482384 <__cxa_atexit@plt+0x46bc74> │ │ │ │ + beq 4823a0 <__cxa_atexit@plt+0x46bc90> │ │ │ │ + ldr r3, [pc, #32] @ 4823ac <__cxa_atexit@plt+0x46bc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sl, #8, 16 @ 0x80000 │ │ │ │ + cmpeq sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4823b0 <__cxa_atexit@plt+0x46bca0> │ │ │ │ + ldr r3, [pc, #20] @ 4823d8 <__cxa_atexit@plt+0x46bcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq sl, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 482414 <__cxa_atexit@plt+0x46bd04> │ │ │ │ + bhi 48243c <__cxa_atexit@plt+0x46bd2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48241c <__cxa_atexit@plt+0x46bd0c> │ │ │ │ - ldr r2, [pc, #72] @ 48243c <__cxa_atexit@plt+0x46bd2c> │ │ │ │ + bcc 482444 <__cxa_atexit@plt+0x46bd34> │ │ │ │ + ldr r2, [pc, #72] @ 482464 <__cxa_atexit@plt+0x46bd54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 482440 <__cxa_atexit@plt+0x46bd30> │ │ │ │ + ldr r1, [pc, #68] @ 482468 <__cxa_atexit@plt+0x46bd58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r3, r6, #7 │ │ │ │ stmib r7, {r1, r3} │ │ │ │ mov r7, sl │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, r3 │ │ │ │ - b 482424 <__cxa_atexit@plt+0x46bd14> │ │ │ │ + b 48244c <__cxa_atexit@plt+0x46bd3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #8] @ 482438 <__cxa_atexit@plt+0x46bd28> │ │ │ │ + ldr r7, [pc, #8] @ 482460 <__cxa_atexit@plt+0x46bd50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq sl, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - cmneq sp, #128, 10 @ 0x20000000 │ │ │ │ - cmpeq sl, #76, 10 @ 0x13000000 │ │ │ │ + cmneq sp, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq sl, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482484 <__cxa_atexit@plt+0x46bd74> │ │ │ │ - ldr r0, [pc, #36] @ 48248c <__cxa_atexit@plt+0x46bd7c> │ │ │ │ + bhi 4824ac <__cxa_atexit@plt+0x46bd9c> │ │ │ │ + ldr r0, [pc, #36] @ 4824b4 <__cxa_atexit@plt+0x46bda4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq sl, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482504 <__cxa_atexit@plt+0x46bdf4> │ │ │ │ - ldr r2, [pc, #68] @ 48250c <__cxa_atexit@plt+0x46bdfc> │ │ │ │ + bhi 48252c <__cxa_atexit@plt+0x46be1c> │ │ │ │ + ldr r2, [pc, #68] @ 482534 <__cxa_atexit@plt+0x46be24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4824f4 <__cxa_atexit@plt+0x46bde4> │ │ │ │ - ldr r3, [pc, #40] @ 482510 <__cxa_atexit@plt+0x46be00> │ │ │ │ + beq 48251c <__cxa_atexit@plt+0x46be0c> │ │ │ │ + ldr r3, [pc, #40] @ 482538 <__cxa_atexit@plt+0x46be28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 482534 <__cxa_atexit@plt+0x46be24> │ │ │ │ + ldr r3, [pc, #12] @ 48255c <__cxa_atexit@plt+0x46be4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #104] @ 4825b8 <__cxa_atexit@plt+0x46bea8> │ │ │ │ + ldr r1, [pc, #104] @ 4825e0 <__cxa_atexit@plt+0x46bed0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 482598 <__cxa_atexit@plt+0x46be88> │ │ │ │ + beq 4825c0 <__cxa_atexit@plt+0x46beb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4825a4 <__cxa_atexit@plt+0x46be94> │ │ │ │ - ldr r2, [pc, #64] @ 4825bc <__cxa_atexit@plt+0x46beac> │ │ │ │ + bcc 4825cc <__cxa_atexit@plt+0x46bebc> │ │ │ │ + ldr r2, [pc, #64] @ 4825e4 <__cxa_atexit@plt+0x46bed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1159072,118 +1159082,118 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq sp, #144, 8 @ 0x90000000 │ │ │ │ + cmneq sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4825fc <__cxa_atexit@plt+0x46beec> │ │ │ │ + bcc 482624 <__cxa_atexit@plt+0x46bf14> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 482608 <__cxa_atexit@plt+0x46bef8> │ │ │ │ + ldr r1, [pc, #28] @ 482630 <__cxa_atexit@plt+0x46bf20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #32, 8 @ 0x20000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sl, #112, 6 @ 0xc0000001 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sl, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482660 <__cxa_atexit@plt+0x46bf50> │ │ │ │ - ldr r0, [pc, #36] @ 482668 <__cxa_atexit@plt+0x46bf58> │ │ │ │ + bhi 482688 <__cxa_atexit@plt+0x46bf78> │ │ │ │ + ldr r0, [pc, #36] @ 482690 <__cxa_atexit@plt+0x46bf80> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq sl, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4826e0 <__cxa_atexit@plt+0x46bfd0> │ │ │ │ - ldr r2, [pc, #68] @ 4826e8 <__cxa_atexit@plt+0x46bfd8> │ │ │ │ + bhi 482708 <__cxa_atexit@plt+0x46bff8> │ │ │ │ + ldr r2, [pc, #68] @ 482710 <__cxa_atexit@plt+0x46c000> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4826d0 <__cxa_atexit@plt+0x46bfc0> │ │ │ │ - ldr r3, [pc, #40] @ 4826ec <__cxa_atexit@plt+0x46bfdc> │ │ │ │ + beq 4826f8 <__cxa_atexit@plt+0x46bfe8> │ │ │ │ + ldr r3, [pc, #40] @ 482714 <__cxa_atexit@plt+0x46c004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 482710 <__cxa_atexit@plt+0x46c000> │ │ │ │ + ldr r3, [pc, #12] @ 482738 <__cxa_atexit@plt+0x46c028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #104] @ 482794 <__cxa_atexit@plt+0x46c084> │ │ │ │ + ldr r1, [pc, #104] @ 4827bc <__cxa_atexit@plt+0x46c0ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 482774 <__cxa_atexit@plt+0x46c064> │ │ │ │ + beq 48279c <__cxa_atexit@plt+0x46c08c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 482780 <__cxa_atexit@plt+0x46c070> │ │ │ │ - ldr r2, [pc, #64] @ 482798 <__cxa_atexit@plt+0x46c088> │ │ │ │ + bcc 4827a8 <__cxa_atexit@plt+0x46c098> │ │ │ │ + ldr r2, [pc, #64] @ 4827c0 <__cxa_atexit@plt+0x46c0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1159191,206 +1159201,206 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq sp, #180, 4 @ 0x4000000b │ │ │ │ + cmneq sp, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4827d8 <__cxa_atexit@plt+0x46c0c8> │ │ │ │ + bcc 482800 <__cxa_atexit@plt+0x46c0f0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 4827e4 <__cxa_atexit@plt+0x46c0d4> │ │ │ │ + ldr r1, [pc, #28] @ 48280c <__cxa_atexit@plt+0x46c0fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #68, 4 @ 0x40000004 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sl, #148, 2 @ 0x25 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sl, #108, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482838 <__cxa_atexit@plt+0x46c128> │ │ │ │ - ldr r1, [pc, #32] @ 482840 <__cxa_atexit@plt+0x46c130> │ │ │ │ + bhi 482860 <__cxa_atexit@plt+0x46c150> │ │ │ │ + ldr r1, [pc, #32] @ 482868 <__cxa_atexit@plt+0x46c158> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #80, 2 │ │ │ │ + cmpeq sl, #40, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4828b4 <__cxa_atexit@plt+0x46c1a4> │ │ │ │ - ldr r9, [pc, #84] @ 4828c0 <__cxa_atexit@plt+0x46c1b0> │ │ │ │ + bcc 4828dc <__cxa_atexit@plt+0x46c1cc> │ │ │ │ + ldr r9, [pc, #84] @ 4828e8 <__cxa_atexit@plt+0x46c1d8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 4828c4 <__cxa_atexit@plt+0x46c1b4> │ │ │ │ + ldr r8, [pc, #80] @ 4828ec <__cxa_atexit@plt+0x46c1dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 4828c8 <__cxa_atexit@plt+0x46c1b8> │ │ │ │ + ldr lr, [pc, #76] @ 4828f0 <__cxa_atexit@plt+0x46c1e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 4828cc <__cxa_atexit@plt+0x46c1bc> │ │ │ │ + ldr sl, [pc, #72] @ 4828f4 <__cxa_atexit@plt+0x46c1e4> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 482914 <__cxa_atexit@plt+0x46c204> │ │ │ │ + ldr r3, [pc, #52] @ 48293c <__cxa_atexit@plt+0x46c22c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48290c <__cxa_atexit@plt+0x46c1fc> │ │ │ │ - ldr r3, [pc, #36] @ 482918 <__cxa_atexit@plt+0x46c208> │ │ │ │ + beq 482934 <__cxa_atexit@plt+0x46c224> │ │ │ │ + ldr r3, [pc, #36] @ 482940 <__cxa_atexit@plt+0x46c230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 482944 <__cxa_atexit@plt+0x46c234> │ │ │ │ + ldr r3, [pc, #24] @ 48296c <__cxa_atexit@plt+0x46c25c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #52 @ 0x34 │ │ │ │ + cmpeq sl, #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48299c <__cxa_atexit@plt+0x46c28c> │ │ │ │ - ldr r0, [pc, #36] @ 4829a4 <__cxa_atexit@plt+0x46c294> │ │ │ │ + bhi 4829c4 <__cxa_atexit@plt+0x46c2b4> │ │ │ │ + ldr r0, [pc, #36] @ 4829cc <__cxa_atexit@plt+0x46c2bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq sl, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482a1c <__cxa_atexit@plt+0x46c30c> │ │ │ │ - ldr r2, [pc, #68] @ 482a24 <__cxa_atexit@plt+0x46c314> │ │ │ │ + bhi 482a44 <__cxa_atexit@plt+0x46c334> │ │ │ │ + ldr r2, [pc, #68] @ 482a4c <__cxa_atexit@plt+0x46c33c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 482a0c <__cxa_atexit@plt+0x46c2fc> │ │ │ │ - ldr r3, [pc, #40] @ 482a28 <__cxa_atexit@plt+0x46c318> │ │ │ │ + beq 482a34 <__cxa_atexit@plt+0x46c324> │ │ │ │ + ldr r3, [pc, #40] @ 482a50 <__cxa_atexit@plt+0x46c340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 482a4c <__cxa_atexit@plt+0x46c33c> │ │ │ │ + ldr r3, [pc, #12] @ 482a74 <__cxa_atexit@plt+0x46c364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ + b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #104] @ 482ad0 <__cxa_atexit@plt+0x46c3c0> │ │ │ │ + ldr r1, [pc, #104] @ 482af8 <__cxa_atexit@plt+0x46c3e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 482ab0 <__cxa_atexit@plt+0x46c3a0> │ │ │ │ + beq 482ad8 <__cxa_atexit@plt+0x46c3c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 482abc <__cxa_atexit@plt+0x46c3ac> │ │ │ │ - ldr r2, [pc, #64] @ 482ad4 <__cxa_atexit@plt+0x46c3c4> │ │ │ │ + bcc 482ae4 <__cxa_atexit@plt+0x46c3d4> │ │ │ │ + ldr r2, [pc, #64] @ 482afc <__cxa_atexit@plt+0x46c3ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1159398,1282 +1159408,1282 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq sp, #120, 30 @ 0x1e0 │ │ │ │ + cmneq sp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 482b14 <__cxa_atexit@plt+0x46c404> │ │ │ │ + bcc 482b3c <__cxa_atexit@plt+0x46c42c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 482b20 <__cxa_atexit@plt+0x46c410> │ │ │ │ + ldr r1, [pc, #28] @ 482b48 <__cxa_atexit@plt+0x46c438> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #8, 30 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ - cmpeq sl, #88, 28 @ 0x580 │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + cmpeq sl, #48, 28 @ 0x300 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482b68 <__cxa_atexit@plt+0x46c458> │ │ │ │ - ldr r2, [pc, #28] @ 482b78 <__cxa_atexit@plt+0x46c468> │ │ │ │ + bhi 482b90 <__cxa_atexit@plt+0x46c480> │ │ │ │ + ldr r2, [pc, #28] @ 482ba0 <__cxa_atexit@plt+0x46c490> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #12] @ 482b7c <__cxa_atexit@plt+0x46c46c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #12] @ 482ba4 <__cxa_atexit@plt+0x46c494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #56 @ 0x38 │ │ │ │ - cmpeq sl, #20, 28 @ 0x140 │ │ │ │ + cmpeq sl, #16 │ │ │ │ + cmpeq sl, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 482bf8 <__cxa_atexit@plt+0x46c4e8> │ │ │ │ + bcc 482c20 <__cxa_atexit@plt+0x46c510> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 482bc4 <__cxa_atexit@plt+0x46c4b4> │ │ │ │ + beq 482bec <__cxa_atexit@plt+0x46c4dc> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 482be8 <__cxa_atexit@plt+0x46c4d8> │ │ │ │ - ldr r3, [pc, #88] @ 482c14 <__cxa_atexit@plt+0x46c504> │ │ │ │ + bne 482c10 <__cxa_atexit@plt+0x46c500> │ │ │ │ + ldr r3, [pc, #88] @ 482c3c <__cxa_atexit@plt+0x46c52c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr r2, [pc, #68] @ 482c10 <__cxa_atexit@plt+0x46c500> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr r2, [pc, #68] @ 482c38 <__cxa_atexit@plt+0x46c528> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #28] @ 482c0c <__cxa_atexit@plt+0x46c4fc> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #28] @ 482c34 <__cxa_atexit@plt+0x46c524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq sl, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 482c88 <__cxa_atexit@plt+0x46c578> │ │ │ │ - ldr r9, [pc, #84] @ 482c94 <__cxa_atexit@plt+0x46c584> │ │ │ │ + bcc 482cb0 <__cxa_atexit@plt+0x46c5a0> │ │ │ │ + ldr r9, [pc, #84] @ 482cbc <__cxa_atexit@plt+0x46c5ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 482c98 <__cxa_atexit@plt+0x46c588> │ │ │ │ + ldr r8, [pc, #80] @ 482cc0 <__cxa_atexit@plt+0x46c5b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 482c9c <__cxa_atexit@plt+0x46c58c> │ │ │ │ + ldr lr, [pc, #76] @ 482cc4 <__cxa_atexit@plt+0x46c5b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 482ca0 <__cxa_atexit@plt+0x46c590> │ │ │ │ + ldr sl, [pc, #72] @ 482cc8 <__cxa_atexit@plt+0x46c5b8> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 482ce8 <__cxa_atexit@plt+0x46c5d8> │ │ │ │ + ldr r3, [pc, #52] @ 482d10 <__cxa_atexit@plt+0x46c600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 482ce0 <__cxa_atexit@plt+0x46c5d0> │ │ │ │ - ldr r3, [pc, #36] @ 482cec <__cxa_atexit@plt+0x46c5dc> │ │ │ │ + beq 482d08 <__cxa_atexit@plt+0x46c5f8> │ │ │ │ + ldr r3, [pc, #36] @ 482d14 <__cxa_atexit@plt+0x46c604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 482d18 <__cxa_atexit@plt+0x46c608> │ │ │ │ + ldr r3, [pc, #24] @ 482d40 <__cxa_atexit@plt+0x46c630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #100, 24 @ 0x6400 │ │ │ │ + cmpeq sl, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 482da0 <__cxa_atexit@plt+0x46c690> │ │ │ │ - ldr r9, [pc, #84] @ 482dac <__cxa_atexit@plt+0x46c69c> │ │ │ │ + bcc 482dc8 <__cxa_atexit@plt+0x46c6b8> │ │ │ │ + ldr r9, [pc, #84] @ 482dd4 <__cxa_atexit@plt+0x46c6c4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #80] @ 482db0 <__cxa_atexit@plt+0x46c6a0> │ │ │ │ + ldr r8, [pc, #80] @ 482dd8 <__cxa_atexit@plt+0x46c6c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 482db4 <__cxa_atexit@plt+0x46c6a4> │ │ │ │ + ldr lr, [pc, #76] @ 482ddc <__cxa_atexit@plt+0x46c6cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 482db8 <__cxa_atexit@plt+0x46c6a8> │ │ │ │ + ldr sl, [pc, #72] @ 482de0 <__cxa_atexit@plt+0x46c6d0> │ │ │ │ add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r0, r6, #15 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 482e00 <__cxa_atexit@plt+0x46c6f0> │ │ │ │ + ldr r3, [pc, #52] @ 482e28 <__cxa_atexit@plt+0x46c718> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 482df8 <__cxa_atexit@plt+0x46c6e8> │ │ │ │ - ldr r3, [pc, #36] @ 482e04 <__cxa_atexit@plt+0x46c6f4> │ │ │ │ + beq 482e20 <__cxa_atexit@plt+0x46c710> │ │ │ │ + ldr r3, [pc, #36] @ 482e2c <__cxa_atexit@plt+0x46c71c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 482e30 <__cxa_atexit@plt+0x46c720> │ │ │ │ + ldr r3, [pc, #24] @ 482e58 <__cxa_atexit@plt+0x46c748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #84, 26 @ 0x1500 │ │ │ │ + cmpeq sl, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 482ea8 <__cxa_atexit@plt+0x46c798> │ │ │ │ - ldr r7, [pc, #76] @ 482eb8 <__cxa_atexit@plt+0x46c7a8> │ │ │ │ + bhi 482ed0 <__cxa_atexit@plt+0x46c7c0> │ │ │ │ + ldr r7, [pc, #76] @ 482ee0 <__cxa_atexit@plt+0x46c7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 482e98 <__cxa_atexit@plt+0x46c788> │ │ │ │ - ldr r2, [pc, #60] @ 482ebc <__cxa_atexit@plt+0x46c7ac> │ │ │ │ + beq 482ec0 <__cxa_atexit@plt+0x46c7b0> │ │ │ │ + ldr r2, [pc, #60] @ 482ee4 <__cxa_atexit@plt+0x46c7d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #19] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 482ec0 <__cxa_atexit@plt+0x46c7b0> │ │ │ │ + ldr r7, [pc, #16] @ 482ee8 <__cxa_atexit@plt+0x46c7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq sl, #0, 26 │ │ │ │ - cmpeq sl, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq sl, #216, 24 @ 0xd800 │ │ │ │ + cmpeq sl, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 482eec <__cxa_atexit@plt+0x46c7dc> │ │ │ │ + ldr r3, [pc, #20] @ 482f14 <__cxa_atexit@plt+0x46c804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #176, 24 @ 0xb000 │ │ │ │ + cmpeq sl, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 482f2c <__cxa_atexit@plt+0x46c81c> │ │ │ │ - ldr r3, [pc, #40] @ 482f40 <__cxa_atexit@plt+0x46c830> │ │ │ │ + bhi 482f54 <__cxa_atexit@plt+0x46c844> │ │ │ │ + ldr r3, [pc, #40] @ 482f68 <__cxa_atexit@plt+0x46c858> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #16] @ 482f44 <__cxa_atexit@plt+0x46c834> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #16] @ 482f6c <__cxa_atexit@plt+0x46c85c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - cmpeq sl, #116, 24 @ 0x7400 │ │ │ │ - cmpeq sl, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq sl, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq sl, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 482fa8 <__cxa_atexit@plt+0x46c898> │ │ │ │ - ldr r3, [pc, #76] @ 482fb8 <__cxa_atexit@plt+0x46c8a8> │ │ │ │ + bhi 482fd0 <__cxa_atexit@plt+0x46c8c0> │ │ │ │ + ldr r3, [pc, #76] @ 482fe0 <__cxa_atexit@plt+0x46c8d0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 482f98 <__cxa_atexit@plt+0x46c888> │ │ │ │ - ldr r3, [pc, #60] @ 482fbc <__cxa_atexit@plt+0x46c8ac> │ │ │ │ + beq 482fc0 <__cxa_atexit@plt+0x46c8b0> │ │ │ │ + ldr r3, [pc, #60] @ 482fe4 <__cxa_atexit@plt+0x46c8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 482fc0 <__cxa_atexit@plt+0x46c8b0> │ │ │ │ + ldr r7, [pc, #16] @ 482fe8 <__cxa_atexit@plt+0x46c8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sl, #0, 24 │ │ │ │ + cmpeq sl, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 483044 <__cxa_atexit@plt+0x46c934> │ │ │ │ - ldr r2, [pc, #108] @ 48304c <__cxa_atexit@plt+0x46c93c> │ │ │ │ + bhi 48306c <__cxa_atexit@plt+0x46c95c> │ │ │ │ + ldr r2, [pc, #108] @ 483074 <__cxa_atexit@plt+0x46c964> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 483050 <__cxa_atexit@plt+0x46c940> │ │ │ │ + ldr r1, [pc, #100] @ 483078 <__cxa_atexit@plt+0x46c968> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483024 <__cxa_atexit@plt+0x46c914> │ │ │ │ + beq 48304c <__cxa_atexit@plt+0x46c93c> │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 483030 <__cxa_atexit@plt+0x46c920> │ │ │ │ + bne 483058 <__cxa_atexit@plt+0x46c948> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 483054 <__cxa_atexit@plt+0x46c944> │ │ │ │ + ldr r7, [pc, #28] @ 48307c <__cxa_atexit@plt+0x46c96c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq sp, #36, 18 @ 0x90000 │ │ │ │ - cmneq sp, #224, 22 @ 0x38000 │ │ │ │ + cmneq sp, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq sp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 483084 <__cxa_atexit@plt+0x46c974> │ │ │ │ + bne 4830ac <__cxa_atexit@plt+0x46c99c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 483098 <__cxa_atexit@plt+0x46c988> │ │ │ │ + ldr r7, [pc, #12] @ 4830c0 <__cxa_atexit@plt+0x46c9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #140, 22 @ 0x23000 │ │ │ │ + cmneq sp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4830fc <__cxa_atexit@plt+0x46c9ec> │ │ │ │ - ldr r3, [pc, #80] @ 483114 <__cxa_atexit@plt+0x46ca04> │ │ │ │ + bcc 483124 <__cxa_atexit@plt+0x46ca14> │ │ │ │ + ldr r3, [pc, #80] @ 48313c <__cxa_atexit@plt+0x46ca2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ sub r3, r6, #14 │ │ │ │ - ldr r2, [pc, #64] @ 483118 <__cxa_atexit@plt+0x46ca08> │ │ │ │ + ldr r2, [pc, #64] @ 483140 <__cxa_atexit@plt+0x46ca30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 48311c <__cxa_atexit@plt+0x46ca0c> │ │ │ │ + ldr r1, [pc, #60] @ 483144 <__cxa_atexit@plt+0x46ca34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 483120 <__cxa_atexit@plt+0x46ca10> │ │ │ │ + ldr r7, [pc, #28] @ 483148 <__cxa_atexit@plt+0x46ca38> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq sp, #52, 18 @ 0xd0000 │ │ │ │ - cmneq sp, #28, 18 @ 0x70000 │ │ │ │ - cmpeq sl, #188, 20 @ 0xbc000 │ │ │ │ + cmneq sp, #12, 18 @ 0x30000 │ │ │ │ + cmneq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sl, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4831b8 <__cxa_atexit@plt+0x46caa8> │ │ │ │ - ldr r0, [pc, #128] @ 4831c0 <__cxa_atexit@plt+0x46cab0> │ │ │ │ + bhi 4831e0 <__cxa_atexit@plt+0x46cad0> │ │ │ │ + ldr r0, [pc, #128] @ 4831e8 <__cxa_atexit@plt+0x46cad8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ and r7, r1, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 483198 <__cxa_atexit@plt+0x46ca88> │ │ │ │ - ldr r7, [pc, #96] @ 4831c4 <__cxa_atexit@plt+0x46cab4> │ │ │ │ + bne 4831c0 <__cxa_atexit@plt+0x46cab0> │ │ │ │ + ldr r7, [pc, #96] @ 4831ec <__cxa_atexit@plt+0x46cadc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [r1, #2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4831ac <__cxa_atexit@plt+0x46ca9c> │ │ │ │ + beq 4831d4 <__cxa_atexit@plt+0x46cac4> │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ lsr r7, r7, #2 │ │ │ │ - ldr r3, [pc, #68] @ 4831c8 <__cxa_atexit@plt+0x46cab8> │ │ │ │ + ldr r3, [pc, #68] @ 4831f0 <__cxa_atexit@plt+0x46cae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ addhi r3, r3, #4 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4831cc <__cxa_atexit@plt+0x46cabc> │ │ │ │ + ldr r7, [pc, #44] @ 4831f4 <__cxa_atexit@plt+0x46cae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #208, 14 @ 0x3400000 │ │ │ │ + cmneq sp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq sp, #248, 16 @ 0xf80000 │ │ │ │ - cmneq sp, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq sp, #208, 16 @ 0xd00000 │ │ │ │ + cmneq sp, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ lsr r7, r7, #2 │ │ │ │ - ldr r3, [pc, #20] @ 4831fc <__cxa_atexit@plt+0x46caec> │ │ │ │ + ldr r3, [pc, #20] @ 483224 <__cxa_atexit@plt+0x46cb14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ addhi r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #148, 16 @ 0x940000 │ │ │ │ + cmneq sp, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 483284 <__cxa_atexit@plt+0x46cb74> │ │ │ │ - ldr r3, [pc, #128] @ 4832a4 <__cxa_atexit@plt+0x46cb94> │ │ │ │ + bhi 4832ac <__cxa_atexit@plt+0x46cb9c> │ │ │ │ + ldr r3, [pc, #128] @ 4832cc <__cxa_atexit@plt+0x46cbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r2, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 483278 <__cxa_atexit@plt+0x46cb68> │ │ │ │ + beq 4832a0 <__cxa_atexit@plt+0x46cb90> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 483290 <__cxa_atexit@plt+0x46cb80> │ │ │ │ - ldr r7, [pc, #92] @ 4832a8 <__cxa_atexit@plt+0x46cb98> │ │ │ │ + bcc 4832b8 <__cxa_atexit@plt+0x46cba8> │ │ │ │ + ldr r7, [pc, #92] @ 4832d0 <__cxa_atexit@plt+0x46cbc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ 4832ac <__cxa_atexit@plt+0x46cb9c> │ │ │ │ + ldr r1, [pc, #88] @ 4832d4 <__cxa_atexit@plt+0x46cbc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r6, [r2, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq sp, #40, 14 @ 0xa00000 │ │ │ │ + cmneq sp, #0, 14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4832f4 <__cxa_atexit@plt+0x46cbe4> │ │ │ │ - ldr r2, [pc, #44] @ 483300 <__cxa_atexit@plt+0x46cbf0> │ │ │ │ + bcc 48331c <__cxa_atexit@plt+0x46cc0c> │ │ │ │ + ldr r2, [pc, #44] @ 483328 <__cxa_atexit@plt+0x46cc18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 483304 <__cxa_atexit@plt+0x46cbf4> │ │ │ │ + ldr r1, [pc, #40] @ 48332c <__cxa_atexit@plt+0x46cc1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 785cb0 <__cxa_atexit@plt+0x76f5a0> │ │ │ │ + b 785cd8 <__cxa_atexit@plt+0x76f5c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq sp, #160, 12 @ 0xa000000 │ │ │ │ - cmpeq sl, #148, 16 @ 0x940000 │ │ │ │ + cmneq sp, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq sl, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 483350 <__cxa_atexit@plt+0x46cc40> │ │ │ │ - ldr r2, [pc, #60] @ 48336c <__cxa_atexit@plt+0x46cc5c> │ │ │ │ + bhi 483378 <__cxa_atexit@plt+0x46cc68> │ │ │ │ + ldr r2, [pc, #60] @ 483394 <__cxa_atexit@plt+0x46cc84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 483370 <__cxa_atexit@plt+0x46cc60> │ │ │ │ + ldr r1, [pc, #56] @ 483398 <__cxa_atexit@plt+0x46cc88> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r3, [pc, #28] @ 483374 <__cxa_atexit@plt+0x46cc64> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r3, [pc, #28] @ 48339c <__cxa_atexit@plt+0x46cc8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 483378 <__cxa_atexit@plt+0x46cc68> │ │ │ │ + ldr r7, [pc, #24] @ 4833a0 <__cxa_atexit@plt+0x46cc90> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - cmpeq sl, #136, 16 @ 0x880000 │ │ │ │ - cmpeq sl, #104, 16 @ 0x680000 │ │ │ │ - cmpeq sl, #72, 16 @ 0x480000 │ │ │ │ - cmpeq sl, #36, 16 @ 0x240000 │ │ │ │ + cmpeq sl, #96, 16 @ 0x600000 │ │ │ │ + cmpeq sl, #64, 16 @ 0x400000 │ │ │ │ + cmpeq sl, #32, 16 @ 0x200000 │ │ │ │ + cmpeq sl, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4833ec <__cxa_atexit@plt+0x46ccdc> │ │ │ │ + bhi 483414 <__cxa_atexit@plt+0x46cd04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4833f8 <__cxa_atexit@plt+0x46cce8> │ │ │ │ - ldr lr, [pc, #88] @ 483408 <__cxa_atexit@plt+0x46ccf8> │ │ │ │ + bcc 483420 <__cxa_atexit@plt+0x46cd10> │ │ │ │ + ldr lr, [pc, #88] @ 483430 <__cxa_atexit@plt+0x46cd20> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ 48340c <__cxa_atexit@plt+0x46ccfc> │ │ │ │ + ldr r0, [pc, #80] @ 483434 <__cxa_atexit@plt+0x46cd24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sub r1, r6, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #56] @ 483410 <__cxa_atexit@plt+0x46cd00> │ │ │ │ + ldr r1, [pc, #56] @ 483438 <__cxa_atexit@plt+0x46cd28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 786000 <__cxa_atexit@plt+0x76f8f0> │ │ │ │ + b 786040 <__cxa_atexit@plt+0x76f930> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq sp, #84, 10 @ 0x15000000 │ │ │ │ - cmneq sp, #164, 10 @ 0x29000000 │ │ │ │ - cmpeq sl, #136, 14 @ 0x2200000 │ │ │ │ + cmneq sp, #44, 10 @ 0xb000000 │ │ │ │ + cmneq sp, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq sl, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 483444 <__cxa_atexit@plt+0x46cd34> │ │ │ │ - ldr r2, [pc, #28] @ 483454 <__cxa_atexit@plt+0x46cd44> │ │ │ │ + bhi 48346c <__cxa_atexit@plt+0x46cd5c> │ │ │ │ + ldr r2, [pc, #28] @ 48347c <__cxa_atexit@plt+0x46cd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ - ldr r7, [pc, #12] @ 483458 <__cxa_atexit@plt+0x46cd48> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ + ldr r7, [pc, #12] @ 483480 <__cxa_atexit@plt+0x46cd70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq sl, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq sl, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq sl, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4834c8 <__cxa_atexit@plt+0x46cdb8> │ │ │ │ - ldr lr, [pc, #80] @ 4834d4 <__cxa_atexit@plt+0x46cdc4> │ │ │ │ + bcc 4834f0 <__cxa_atexit@plt+0x46cde0> │ │ │ │ + ldr lr, [pc, #80] @ 4834fc <__cxa_atexit@plt+0x46cdec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #76] @ 4834d8 <__cxa_atexit@plt+0x46cdc8> │ │ │ │ + ldr r9, [pc, #76] @ 483500 <__cxa_atexit@plt+0x46cdf0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #72] @ 4834dc <__cxa_atexit@plt+0x46cdcc> │ │ │ │ + ldr r8, [pc, #72] @ 483504 <__cxa_atexit@plt+0x46cdf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ sub r1, r6, #19 │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + b 785ce0 <__cxa_atexit@plt+0x76f5d0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq sp, #4, 14 @ 0x100000 │ │ │ │ - cmpeq sl, #216, 12 @ 0xd800000 │ │ │ │ + cmneq sp, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq sl, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 483570 <__cxa_atexit@plt+0x46ce60> │ │ │ │ - ldr r3, [pc, #140] @ 483590 <__cxa_atexit@plt+0x46ce80> │ │ │ │ + bhi 483598 <__cxa_atexit@plt+0x46ce88> │ │ │ │ + ldr r3, [pc, #140] @ 4835b8 <__cxa_atexit@plt+0x46cea8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 483550 <__cxa_atexit@plt+0x46ce40> │ │ │ │ - ldr r3, [pc, #124] @ 483594 <__cxa_atexit@plt+0x46ce84> │ │ │ │ + beq 483578 <__cxa_atexit@plt+0x46ce68> │ │ │ │ + ldr r3, [pc, #124] @ 4835bc <__cxa_atexit@plt+0x46ceac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r9, #19] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 483560 <__cxa_atexit@plt+0x46ce50> │ │ │ │ + beq 483588 <__cxa_atexit@plt+0x46ce78> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 483580 <__cxa_atexit@plt+0x46ce70> │ │ │ │ - ldr r3, [pc, #96] @ 4835a0 <__cxa_atexit@plt+0x46ce90> │ │ │ │ + bhi 4835a8 <__cxa_atexit@plt+0x46ce98> │ │ │ │ + ldr r3, [pc, #96] @ 4835c8 <__cxa_atexit@plt+0x46ceb8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48359c <__cxa_atexit@plt+0x46ce8c> │ │ │ │ + ldr r7, [pc, #36] @ 4835c4 <__cxa_atexit@plt+0x46ceb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 483598 <__cxa_atexit@plt+0x46ce88> │ │ │ │ + ldr r7, [pc, #16] @ 4835c0 <__cxa_atexit@plt+0x46ceb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq sl, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq sl, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq sl, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq sl, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq sl, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 483614 <__cxa_atexit@plt+0x46cf04> │ │ │ │ + ldr r3, [pc, #92] @ 48363c <__cxa_atexit@plt+0x46cf2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4835f4 <__cxa_atexit@plt+0x46cee4> │ │ │ │ + beq 48361c <__cxa_atexit@plt+0x46cf0c> │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 483600 <__cxa_atexit@plt+0x46cef0> │ │ │ │ - ldr r3, [pc, #60] @ 48361c <__cxa_atexit@plt+0x46cf0c> │ │ │ │ + bhi 483628 <__cxa_atexit@plt+0x46cf18> │ │ │ │ + ldr r3, [pc, #60] @ 483644 <__cxa_atexit@plt+0x46cf34> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 483618 <__cxa_atexit@plt+0x46cf08> │ │ │ │ + ldr r7, [pc, #16] @ 483640 <__cxa_atexit@plt+0x46cf30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq sl, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmpeq sl, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48365c <__cxa_atexit@plt+0x46cf4c> │ │ │ │ - ldr r3, [pc, #40] @ 483670 <__cxa_atexit@plt+0x46cf60> │ │ │ │ + bhi 483684 <__cxa_atexit@plt+0x46cf74> │ │ │ │ + ldr r3, [pc, #40] @ 483698 <__cxa_atexit@plt+0x46cf88> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 786038 <__cxa_atexit@plt+0x76f928> │ │ │ │ - ldr r7, [pc, #16] @ 483674 <__cxa_atexit@plt+0x46cf64> │ │ │ │ + b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ + ldr r7, [pc, #16] @ 48369c <__cxa_atexit@plt+0x46cf8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmpeq sl, #96, 10 @ 0x18000000 │ │ │ │ - cmpeq sl, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq sl, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq sl, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4836d8 <__cxa_atexit@plt+0x46cfc8> │ │ │ │ - ldr r7, [pc, #76] @ 4836e8 <__cxa_atexit@plt+0x46cfd8> │ │ │ │ + bhi 483700 <__cxa_atexit@plt+0x46cff0> │ │ │ │ + ldr r7, [pc, #76] @ 483710 <__cxa_atexit@plt+0x46d000> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4836c8 <__cxa_atexit@plt+0x46cfb8> │ │ │ │ - ldr r2, [pc, #60] @ 4836ec <__cxa_atexit@plt+0x46cfdc> │ │ │ │ + beq 4836f0 <__cxa_atexit@plt+0x46cfe0> │ │ │ │ + ldr r2, [pc, #60] @ 483714 <__cxa_atexit@plt+0x46d004> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #19] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4836f0 <__cxa_atexit@plt+0x46cfe0> │ │ │ │ + ldr r7, [pc, #16] @ 483718 <__cxa_atexit@plt+0x46d008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq sl, #4, 10 @ 0x1000000 │ │ │ │ - cmpeq sl, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq sl, #220, 8 @ 0xdc000000 │ │ │ │ + cmpeq sl, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48371c <__cxa_atexit@plt+0x46d00c> │ │ │ │ + ldr r3, [pc, #20] @ 483744 <__cxa_atexit@plt+0x46d034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #172, 8 @ 0xac000000 │ │ │ │ + cmpeq sl, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #68] @ 48377c <__cxa_atexit@plt+0x46d06c> │ │ │ │ + ldr r7, [pc, #68] @ 4837a4 <__cxa_atexit@plt+0x46d094> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ str r7, [r2] │ │ │ │ sub r3, r2, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 483768 <__cxa_atexit@plt+0x46d058> │ │ │ │ - ldr r7, [pc, #40] @ 483780 <__cxa_atexit@plt+0x46d070> │ │ │ │ + bhi 483790 <__cxa_atexit@plt+0x46d080> │ │ │ │ + ldr r7, [pc, #40] @ 4837a8 <__cxa_atexit@plt+0x46d098> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #20] @ 483784 <__cxa_atexit@plt+0x46d074> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #20] @ 4837ac <__cxa_atexit@plt+0x46d09c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ - cmpeq sl, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq sl, #212, 2 @ 0x35 │ │ │ │ + cmpeq sl, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq sl, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r6, [pc, #140] @ 48382c <__cxa_atexit@plt+0x46d11c> │ │ │ │ + ldr r6, [pc, #140] @ 483854 <__cxa_atexit@plt+0x46d144> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 4837c8 <__cxa_atexit@plt+0x46d0b8> │ │ │ │ + beq 4837f0 <__cxa_atexit@plt+0x46d0e0> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4837d4 <__cxa_atexit@plt+0x46d0c4> │ │ │ │ + bne 4837fc <__cxa_atexit@plt+0x46d0ec> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 483814 <__cxa_atexit@plt+0x46d104> │ │ │ │ - ldr r3, [pc, #68] @ 483834 <__cxa_atexit@plt+0x46d124> │ │ │ │ + bcc 48383c <__cxa_atexit@plt+0x46d12c> │ │ │ │ + ldr r3, [pc, #68] @ 48385c <__cxa_atexit@plt+0x46d14c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 483838 <__cxa_atexit@plt+0x46d128> │ │ │ │ + ldr r2, [pc, #64] @ 483860 <__cxa_atexit@plt+0x46d150> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #52] @ 48383c <__cxa_atexit@plt+0x46d12c> │ │ │ │ + ldr r3, [pc, #52] @ 483864 <__cxa_atexit@plt+0x46d154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #20] @ 483830 <__cxa_atexit@plt+0x46d120> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #20] @ 483858 <__cxa_atexit@plt+0x46d148> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sl, #72, 2 │ │ │ │ + cmpeq sl, #32, 2 │ │ │ │ @ instruction: 0xffffb578 │ │ │ │ - cmpeq sl, #88, 2 │ │ │ │ - cmneq sp, #204, 4 @ 0xc000000c │ │ │ │ - cmpeq sl, #28, 2 │ │ │ │ + cmpeq sl, #48, 2 │ │ │ │ + cmneq sp, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq sl, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 483870 <__cxa_atexit@plt+0x46d160> │ │ │ │ + bne 483898 <__cxa_atexit@plt+0x46d188> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4838b0 <__cxa_atexit@plt+0x46d1a0> │ │ │ │ - ldr r3, [pc, #64] @ 4838cc <__cxa_atexit@plt+0x46d1bc> │ │ │ │ + bcc 4838d8 <__cxa_atexit@plt+0x46d1c8> │ │ │ │ + ldr r3, [pc, #64] @ 4838f4 <__cxa_atexit@plt+0x46d1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 4838d0 <__cxa_atexit@plt+0x46d1c0> │ │ │ │ + ldr r2, [pc, #60] @ 4838f8 <__cxa_atexit@plt+0x46d1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #48] @ 4838d4 <__cxa_atexit@plt+0x46d1c4> │ │ │ │ + ldr r3, [pc, #48] @ 4838fc <__cxa_atexit@plt+0x46d1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #16] @ 4838c8 <__cxa_atexit@plt+0x46d1b8> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #16] @ 4838f0 <__cxa_atexit@plt+0x46d1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #172 @ 0xac │ │ │ │ + cmpeq sl, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffb4dc │ │ │ │ - cmpeq sl, #188 @ 0xbc │ │ │ │ - cmneq sp, #48, 4 │ │ │ │ - cmpeq sl, #0, 6 │ │ │ │ + cmpeq sl, #148 @ 0x94 │ │ │ │ + cmneq sp, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq sl, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 483938 <__cxa_atexit@plt+0x46d228> │ │ │ │ - ldr r3, [pc, #76] @ 483948 <__cxa_atexit@plt+0x46d238> │ │ │ │ + bhi 483960 <__cxa_atexit@plt+0x46d250> │ │ │ │ + ldr r3, [pc, #76] @ 483970 <__cxa_atexit@plt+0x46d260> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 483928 <__cxa_atexit@plt+0x46d218> │ │ │ │ - ldr r3, [pc, #60] @ 48394c <__cxa_atexit@plt+0x46d23c> │ │ │ │ + beq 483950 <__cxa_atexit@plt+0x46d240> │ │ │ │ + ldr r3, [pc, #60] @ 483974 <__cxa_atexit@plt+0x46d264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 483950 <__cxa_atexit@plt+0x46d240> │ │ │ │ + ldr r7, [pc, #16] @ 483978 <__cxa_atexit@plt+0x46d268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq sl, #164, 4 @ 0x4000000a │ │ │ │ - cmpeq sl, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq sl, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq sl, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4839ac <__cxa_atexit@plt+0x46d29c> │ │ │ │ + bhi 4839d4 <__cxa_atexit@plt+0x46d2c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4839a4 <__cxa_atexit@plt+0x46d294> │ │ │ │ - ldr r7, [pc, #44] @ 4839b4 <__cxa_atexit@plt+0x46d2a4> │ │ │ │ + beq 4839cc <__cxa_atexit@plt+0x46d2bc> │ │ │ │ + ldr r7, [pc, #44] @ 4839dc <__cxa_atexit@plt+0x46d2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 4839b8 <__cxa_atexit@plt+0x46d2a8> │ │ │ │ + ldr r7, [pc, #32] @ 4839e0 <__cxa_atexit@plt+0x46d2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 477eac <__cxa_atexit@plt+0x46179c> │ │ │ │ + b 477ed4 <__cxa_atexit@plt+0x4617c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #216, 30 @ 0x360 │ │ │ │ - cmneq sp, #36, 16 @ 0x240000 │ │ │ │ + cmneq sp, #176, 30 @ 0x2c0 │ │ │ │ + cmneq sp, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4839fc <__cxa_atexit@plt+0x46d2ec> │ │ │ │ + bhi 483a24 <__cxa_atexit@plt+0x46d314> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 483a04 <__cxa_atexit@plt+0x46d2f4> │ │ │ │ + ldr r2, [pc, #36] @ 483a2c <__cxa_atexit@plt+0x46d31c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ 483a08 <__cxa_atexit@plt+0x46d2f8> │ │ │ │ + ldr r5, [pc, #24] @ 483a30 <__cxa_atexit@plt+0x46d320> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #48, 30 @ 0xc0 │ │ │ │ - cmneq sp, #140 @ 0x8c │ │ │ │ - cmpeq sl, #236, 2 @ 0x3b │ │ │ │ + cmneq sp, #8, 30 │ │ │ │ + cmneq sp, #100 @ 0x64 │ │ │ │ + cmpeq sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 483ab4 <__cxa_atexit@plt+0x46d3a4> │ │ │ │ + bhi 483adc <__cxa_atexit@plt+0x46d3cc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 483a94 <__cxa_atexit@plt+0x46d384> │ │ │ │ - ldr r7, [pc, #124] @ 483abc <__cxa_atexit@plt+0x46d3ac> │ │ │ │ + bne 483abc <__cxa_atexit@plt+0x46d3ac> │ │ │ │ + ldr r7, [pc, #124] @ 483ae4 <__cxa_atexit@plt+0x46d3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483aa8 <__cxa_atexit@plt+0x46d398> │ │ │ │ - ldr r1, [pc, #88] @ 483ac0 <__cxa_atexit@plt+0x46d3b0> │ │ │ │ + beq 483ad0 <__cxa_atexit@plt+0x46d3c0> │ │ │ │ + ldr r1, [pc, #88] @ 483ae8 <__cxa_atexit@plt+0x46d3d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ strh r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483aa8 <__cxa_atexit@plt+0x46d398> │ │ │ │ + beq 483ad0 <__cxa_atexit@plt+0x46d3c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ strh r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ - ldr r7, [pc, #40] @ 483ac4 <__cxa_atexit@plt+0x46d3b4> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ + ldr r7, [pc, #40] @ 483aec <__cxa_atexit@plt+0x46d3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #36] @ 483ac8 <__cxa_atexit@plt+0x46d3b8> │ │ │ │ + ldr r0, [pc, #36] @ 483af0 <__cxa_atexit@plt+0x46d3e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sl, #104, 2 │ │ │ │ - cmpeq sl, #96, 2 │ │ │ │ + cmpeq sl, #64, 2 │ │ │ │ + cmpeq sl, #56, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 483b0c <__cxa_atexit@plt+0x46d3fc> │ │ │ │ + ldr r2, [pc, #48] @ 483b34 <__cxa_atexit@plt+0x46d424> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ strh r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483b04 <__cxa_atexit@plt+0x46d3f4> │ │ │ │ + beq 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 483b64 <__cxa_atexit@plt+0x46d454> │ │ │ │ - ldr r2, [pc, #96] @ 483ba8 <__cxa_atexit@plt+0x46d498> │ │ │ │ + bne 483b8c <__cxa_atexit@plt+0x46d47c> │ │ │ │ + ldr r2, [pc, #96] @ 483bd0 <__cxa_atexit@plt+0x46d4c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483b90 <__cxa_atexit@plt+0x46d480> │ │ │ │ - b 483bb4 <__cxa_atexit@plt+0x46d4a4> │ │ │ │ - ldr r2, [pc, #56] @ 483ba4 <__cxa_atexit@plt+0x46d494> │ │ │ │ + beq 483bb8 <__cxa_atexit@plt+0x46d4a8> │ │ │ │ + b 483bdc <__cxa_atexit@plt+0x46d4cc> │ │ │ │ + ldr r2, [pc, #56] @ 483bcc <__cxa_atexit@plt+0x46d4bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ strh r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483b98 <__cxa_atexit@plt+0x46d488> │ │ │ │ + beq 483bc0 <__cxa_atexit@plt+0x46d4b0> │ │ │ │ mov r5, r3 │ │ │ │ - b 483c6c <__cxa_atexit@plt+0x46d55c> │ │ │ │ + b 483c94 <__cxa_atexit@plt+0x46d584> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrh r1, [r5, #4]! │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r1, r2 │ │ │ │ - bls 483be8 <__cxa_atexit@plt+0x46d4d8> │ │ │ │ - ldr r2, [pc, #84] @ 483c28 <__cxa_atexit@plt+0x46d518> │ │ │ │ + bls 483c10 <__cxa_atexit@plt+0x46d500> │ │ │ │ + ldr r2, [pc, #84] @ 483c50 <__cxa_atexit@plt+0x46d540> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483c14 <__cxa_atexit@plt+0x46d504> │ │ │ │ + beq 483c3c <__cxa_atexit@plt+0x46d52c> │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ - ldr r1, [pc, #60] @ 483c2c <__cxa_atexit@plt+0x46d51c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ + ldr r1, [pc, #60] @ 483c54 <__cxa_atexit@plt+0x46d544> │ │ │ │ add r1, pc, r1 │ │ │ │ strh r2, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 483c20 <__cxa_atexit@plt+0x46d510> │ │ │ │ + beq 483c48 <__cxa_atexit@plt+0x46d538> │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ str r7, [r3, #12] │ │ │ │ strh r2, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 483b2c <__cxa_atexit@plt+0x46d41c> │ │ │ │ + b 483b54 <__cxa_atexit@plt+0x46d444> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #67] @ 0x43 │ │ │ │ ldr r2, [r7, #87] @ 0x57 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 483ca8 <__cxa_atexit@plt+0x46d598> │ │ │ │ - ldr r1, [pc, #144] @ 483d18 <__cxa_atexit@plt+0x46d608> │ │ │ │ + bne 483cd0 <__cxa_atexit@plt+0x46d5c0> │ │ │ │ + ldr r1, [pc, #144] @ 483d40 <__cxa_atexit@plt+0x46d630> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 483cec <__cxa_atexit@plt+0x46d5dc> │ │ │ │ + beq 483d14 <__cxa_atexit@plt+0x46d604> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483dac <__cxa_atexit@plt+0x46d69c> │ │ │ │ + b 483dd4 <__cxa_atexit@plt+0x46d6c4> │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 483cf4 <__cxa_atexit@plt+0x46d5e4> │ │ │ │ - ldr r7, [pc, #88] @ 483d1c <__cxa_atexit@plt+0x46d60c> │ │ │ │ + bcc 483d1c <__cxa_atexit@plt+0x46d60c> │ │ │ │ + ldr r7, [pc, #88] @ 483d44 <__cxa_atexit@plt+0x46d634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ ldr r7, [r5] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ strh r1, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 483dac <__cxa_atexit@plt+0x46d69c> │ │ │ │ + b 483dd4 <__cxa_atexit@plt+0x46d6c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 483d14 <__cxa_atexit@plt+0x46d604> │ │ │ │ + ldr r7, [pc, #24] @ 483d3c <__cxa_atexit@plt+0x46d62c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq sp, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq sp, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483dac <__cxa_atexit@plt+0x46d69c> │ │ │ │ + b 483dd4 <__cxa_atexit@plt+0x46d6c4> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 483d88 <__cxa_atexit@plt+0x46d678> │ │ │ │ + bcc 483db0 <__cxa_atexit@plt+0x46d6a0> │ │ │ │ sub r7, r6, #3 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 483da4 <__cxa_atexit@plt+0x46d694> │ │ │ │ + ldr r7, [pc, #64] @ 483dcc <__cxa_atexit@plt+0x46d6bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldrh r0, [r5, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ strh r0, [r3, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 483dac <__cxa_atexit@plt+0x46d69c> │ │ │ │ - ldr r3, [pc, #24] @ 483da8 <__cxa_atexit@plt+0x46d698> │ │ │ │ + b 483dd4 <__cxa_atexit@plt+0x46d6c4> │ │ │ │ + ldr r3, [pc, #24] @ 483dd0 <__cxa_atexit@plt+0x46d6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #12, 14 @ 0x300000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 483ee0 <__cxa_atexit@plt+0x46d7d0> │ │ │ │ + bcc 483f08 <__cxa_atexit@plt+0x46d7f8> │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ lsr r2, r2, #2 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ - bls 483e1c <__cxa_atexit@plt+0x46d70c> │ │ │ │ + bls 483e44 <__cxa_atexit@plt+0x46d734> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ add r3, r6, #32 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 483e74 <__cxa_atexit@plt+0x46d764> │ │ │ │ + bne 483e9c <__cxa_atexit@plt+0x46d78c> │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 483efc <__cxa_atexit@plt+0x46d7ec> │ │ │ │ - ldr r8, [pc, #332] @ 483f48 <__cxa_atexit@plt+0x46d838> │ │ │ │ + bcc 483f24 <__cxa_atexit@plt+0x46d814> │ │ │ │ + ldr r8, [pc, #332] @ 483f70 <__cxa_atexit@plt+0x46d860> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #328] @ 483f4c <__cxa_atexit@plt+0x46d83c> │ │ │ │ + ldr lr, [pc, #328] @ 483f74 <__cxa_atexit@plt+0x46d864> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #324] @ 483f50 <__cxa_atexit@plt+0x46d840> │ │ │ │ + ldr r1, [pc, #324] @ 483f78 <__cxa_atexit@plt+0x46d868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #2 │ │ │ │ - ldr r0, [pc, #316] @ 483f54 <__cxa_atexit@plt+0x46d844> │ │ │ │ + ldr r0, [pc, #316] @ 483f7c <__cxa_atexit@plt+0x46d86c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - b 483ea0 <__cxa_atexit@plt+0x46d790> │ │ │ │ - ldr r2, [pc, #260] @ 483f28 <__cxa_atexit@plt+0x46d818> │ │ │ │ + b 483ec8 <__cxa_atexit@plt+0x46d7b8> │ │ │ │ + ldr r2, [pc, #260] @ 483f50 <__cxa_atexit@plt+0x46d840> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r3, #14 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #240] @ 483f2c <__cxa_atexit@plt+0x46d81c> │ │ │ │ + ldr lr, [pc, #240] @ 483f54 <__cxa_atexit@plt+0x46d844> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr r8, [pc, #232] @ 483f30 <__cxa_atexit@plt+0x46d820> │ │ │ │ + ldr r8, [pc, #232] @ 483f58 <__cxa_atexit@plt+0x46d848> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, #0 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ - b 483ed4 <__cxa_atexit@plt+0x46d7c4> │ │ │ │ + b 483efc <__cxa_atexit@plt+0x46d7ec> │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 483f08 <__cxa_atexit@plt+0x46d7f8> │ │ │ │ - ldr r8, [pc, #176] @ 483f34 <__cxa_atexit@plt+0x46d824> │ │ │ │ + bcc 483f30 <__cxa_atexit@plt+0x46d820> │ │ │ │ + ldr r8, [pc, #176] @ 483f5c <__cxa_atexit@plt+0x46d84c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #172] @ 483f38 <__cxa_atexit@plt+0x46d828> │ │ │ │ + ldr lr, [pc, #172] @ 483f60 <__cxa_atexit@plt+0x46d850> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #168] @ 483f3c <__cxa_atexit@plt+0x46d82c> │ │ │ │ + ldr r1, [pc, #168] @ 483f64 <__cxa_atexit@plt+0x46d854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #2 │ │ │ │ - ldr r0, [pc, #160] @ 483f40 <__cxa_atexit@plt+0x46d830> │ │ │ │ + ldr r0, [pc, #160] @ 483f68 <__cxa_atexit@plt+0x46d858> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r0, #1 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ sub r7, r3, #14 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r3, #27 │ │ │ │ str r8, [r6, #4] │ │ │ │ @@ -1160683,67 +1160693,67 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #116] @ 483f5c <__cxa_atexit@plt+0x46d84c> │ │ │ │ + ldr r6, [pc, #116] @ 483f84 <__cxa_atexit@plt+0x46d874> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #84] @ 483f58 <__cxa_atexit@plt+0x46d848> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #84] @ 483f80 <__cxa_atexit@plt+0x46d870> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 483f10 <__cxa_atexit@plt+0x46d800> │ │ │ │ - ldr r6, [pc, #52] @ 483f44 <__cxa_atexit@plt+0x46d834> │ │ │ │ + b 483f38 <__cxa_atexit@plt+0x46d828> │ │ │ │ + ldr r6, [pc, #52] @ 483f6c <__cxa_atexit@plt+0x46d85c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - cmneq sp, #208, 22 @ 0x34000 │ │ │ │ - cmneq sp, #180, 22 @ 0x2d000 │ │ │ │ - cmneq sp, #136, 22 @ 0x22000 │ │ │ │ - cmneq sp, #112, 22 @ 0x1c000 │ │ │ │ - cmneq sp, #176, 20 @ 0xb0000 │ │ │ │ - cmneq sp, #124, 26 @ 0x1f00 │ │ │ │ + cmneq sp, #168, 22 @ 0x2a000 │ │ │ │ + cmneq sp, #140, 22 @ 0x23000 │ │ │ │ + cmneq sp, #96, 22 @ 0x18000 │ │ │ │ + cmneq sp, #72, 22 @ 0x12000 │ │ │ │ + cmneq sp, #136, 20 @ 0x88000 │ │ │ │ + cmneq sp, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - cmneq sp, #16, 24 @ 0x1000 │ │ │ │ - cmneq sp, #248, 22 @ 0x3e000 │ │ │ │ - cmneq sp, #56, 22 @ 0xe000 │ │ │ │ - cmneq sp, #0, 28 │ │ │ │ + cmneq sp, #232, 22 @ 0x3a000 │ │ │ │ + cmneq sp, #208, 22 @ 0x34000 │ │ │ │ + cmneq sp, #16, 22 @ 0x4000 │ │ │ │ + cmneq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 483dac <__cxa_atexit@plt+0x46d69c> │ │ │ │ + b 483dd4 <__cxa_atexit@plt+0x46d6c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 483ff0 <__cxa_atexit@plt+0x46d8e0> │ │ │ │ - ldr r8, [pc, #108] @ 484008 <__cxa_atexit@plt+0x46d8f8> │ │ │ │ + bcc 484018 <__cxa_atexit@plt+0x46d908> │ │ │ │ + ldr r8, [pc, #108] @ 484030 <__cxa_atexit@plt+0x46d920> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 48400c <__cxa_atexit@plt+0x46d8fc> │ │ │ │ + ldr lr, [pc, #104] @ 484034 <__cxa_atexit@plt+0x46d924> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #100] @ 484010 <__cxa_atexit@plt+0x46d900> │ │ │ │ + ldr r1, [pc, #100] @ 484038 <__cxa_atexit@plt+0x46d928> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #2 │ │ │ │ - ldr r0, [pc, #92] @ 484014 <__cxa_atexit@plt+0x46d904> │ │ │ │ + ldr r0, [pc, #92] @ 48403c <__cxa_atexit@plt+0x46d92c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r0, #1 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r7, r6, #14 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r6, #27 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1160751,41 +1160761,41 @@ │ │ │ │ stm sl, {r2, r9, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 484018 <__cxa_atexit@plt+0x46d908> │ │ │ │ + ldr r3, [pc, #32] @ 484040 <__cxa_atexit@plt+0x46d930> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #112, 20 @ 0x70000 │ │ │ │ - cmneq sp, #88, 20 @ 0x58000 │ │ │ │ - cmneq sp, #152, 18 @ 0x260000 │ │ │ │ - cmneq sp, #96, 24 @ 0x6000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #72, 20 @ 0x48000 │ │ │ │ + cmneq sp, #48, 20 @ 0x30000 │ │ │ │ + cmneq sp, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq sp, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 484098 <__cxa_atexit@plt+0x46d988> │ │ │ │ - ldr r8, [pc, #108] @ 4840b0 <__cxa_atexit@plt+0x46d9a0> │ │ │ │ + bcc 4840c0 <__cxa_atexit@plt+0x46d9b0> │ │ │ │ + ldr r8, [pc, #108] @ 4840d8 <__cxa_atexit@plt+0x46d9c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 4840b4 <__cxa_atexit@plt+0x46d9a4> │ │ │ │ + ldr lr, [pc, #104] @ 4840dc <__cxa_atexit@plt+0x46d9cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #100] @ 4840b8 <__cxa_atexit@plt+0x46d9a8> │ │ │ │ + ldr r1, [pc, #100] @ 4840e0 <__cxa_atexit@plt+0x46d9d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #2 │ │ │ │ - ldr r0, [pc, #92] @ 4840bc <__cxa_atexit@plt+0x46d9ac> │ │ │ │ + ldr r0, [pc, #92] @ 4840e4 <__cxa_atexit@plt+0x46d9d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r0, #1 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r7, r6, #14 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r6, #27 │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -1160793,317 +1160803,317 @@ │ │ │ │ stm sl, {r2, r9, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 4840c0 <__cxa_atexit@plt+0x46d9b0> │ │ │ │ + ldr r3, [pc, #32] @ 4840e8 <__cxa_atexit@plt+0x46d9d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #200, 18 @ 0x320000 │ │ │ │ - cmneq sp, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq sp, #240, 16 @ 0xf00000 │ │ │ │ - cmneq sp, #188, 22 @ 0x2f000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #160, 18 @ 0x280000 │ │ │ │ + cmneq sp, #136, 18 @ 0x220000 │ │ │ │ + cmneq sp, #200, 16 @ 0xc80000 │ │ │ │ + cmneq sp, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 484134 <__cxa_atexit@plt+0x46da24> │ │ │ │ + bhi 48415c <__cxa_atexit@plt+0x46da4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 48413c <__cxa_atexit@plt+0x46da2c> │ │ │ │ - ldr r1, [pc, #120] @ 484170 <__cxa_atexit@plt+0x46da60> │ │ │ │ + bcc 484164 <__cxa_atexit@plt+0x46da54> │ │ │ │ + ldr r1, [pc, #120] @ 484198 <__cxa_atexit@plt+0x46da88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ 484174 <__cxa_atexit@plt+0x46da64> │ │ │ │ + ldr r0, [pc, #116] @ 48419c <__cxa_atexit@plt+0x46da8c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r8} │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r2, r6, #3 │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 484154 <__cxa_atexit@plt+0x46da44> │ │ │ │ - ldr r3, [pc, #96] @ 484180 <__cxa_atexit@plt+0x46da70> │ │ │ │ + bhi 48417c <__cxa_atexit@plt+0x46da6c> │ │ │ │ + ldr r3, [pc, #96] @ 4841a8 <__cxa_atexit@plt+0x46da98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r2 │ │ │ │ - b 484144 <__cxa_atexit@plt+0x46da34> │ │ │ │ + b 48416c <__cxa_atexit@plt+0x46da5c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 48417c <__cxa_atexit@plt+0x46da6c> │ │ │ │ + ldr r7, [pc, #48] @ 4841a4 <__cxa_atexit@plt+0x46da94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 484178 <__cxa_atexit@plt+0x46da68> │ │ │ │ + ldr r7, [pc, #28] @ 4841a0 <__cxa_atexit@plt+0x46da90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq sl, #76, 20 @ 0x4c000 │ │ │ │ - cmpeq sl, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq sl, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sl, #160, 20 @ 0xa0000 │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ - cmpeq sl, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq sl, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r6, [pc, #140] @ 484228 <__cxa_atexit@plt+0x46db18> │ │ │ │ + ldr r6, [pc, #140] @ 484250 <__cxa_atexit@plt+0x46db40> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 4841c4 <__cxa_atexit@plt+0x46dab4> │ │ │ │ + beq 4841ec <__cxa_atexit@plt+0x46dadc> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4841d0 <__cxa_atexit@plt+0x46dac0> │ │ │ │ + bne 4841f8 <__cxa_atexit@plt+0x46dae8> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 484210 <__cxa_atexit@plt+0x46db00> │ │ │ │ - ldr r3, [pc, #68] @ 484230 <__cxa_atexit@plt+0x46db20> │ │ │ │ + bcc 484238 <__cxa_atexit@plt+0x46db28> │ │ │ │ + ldr r3, [pc, #68] @ 484258 <__cxa_atexit@plt+0x46db48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 484234 <__cxa_atexit@plt+0x46db24> │ │ │ │ + ldr r2, [pc, #64] @ 48425c <__cxa_atexit@plt+0x46db4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #52] @ 484238 <__cxa_atexit@plt+0x46db28> │ │ │ │ + ldr r3, [pc, #52] @ 484260 <__cxa_atexit@plt+0x46db50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #20] @ 48422c <__cxa_atexit@plt+0x46db1c> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #20] @ 484254 <__cxa_atexit@plt+0x46db44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sl, #76, 14 @ 0x1300000 │ │ │ │ + cmpeq sl, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xffffab7c │ │ │ │ - cmpeq sl, #92, 14 @ 0x1700000 │ │ │ │ - cmneq sp, #208, 16 @ 0xd00000 │ │ │ │ - cmpeq sl, #32, 14 @ 0x800000 │ │ │ │ + cmpeq sl, #52, 14 @ 0xd00000 │ │ │ │ + cmneq sp, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 48426c <__cxa_atexit@plt+0x46db5c> │ │ │ │ + bne 484294 <__cxa_atexit@plt+0x46db84> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4842ac <__cxa_atexit@plt+0x46db9c> │ │ │ │ - ldr r3, [pc, #64] @ 4842c8 <__cxa_atexit@plt+0x46dbb8> │ │ │ │ + bcc 4842d4 <__cxa_atexit@plt+0x46dbc4> │ │ │ │ + ldr r3, [pc, #64] @ 4842f0 <__cxa_atexit@plt+0x46dbe0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 4842cc <__cxa_atexit@plt+0x46dbbc> │ │ │ │ + ldr r2, [pc, #60] @ 4842f4 <__cxa_atexit@plt+0x46dbe4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #48] @ 4842d0 <__cxa_atexit@plt+0x46dbc0> │ │ │ │ + ldr r3, [pc, #48] @ 4842f8 <__cxa_atexit@plt+0x46dbe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #16] @ 4842c4 <__cxa_atexit@plt+0x46dbb4> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #16] @ 4842ec <__cxa_atexit@plt+0x46dbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq sl, #136, 12 @ 0x8800000 │ │ │ │ @ instruction: 0xffffaae0 │ │ │ │ - cmpeq sl, #192, 12 @ 0xc000000 │ │ │ │ - cmneq sp, #52, 16 @ 0x340000 │ │ │ │ - cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sl, #152, 12 @ 0x9800000 │ │ │ │ + cmneq sp, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 484380 <__cxa_atexit@plt+0x46dc70> │ │ │ │ - ldr r7, [pc, #216] @ 4843d0 <__cxa_atexit@plt+0x46dcc0> │ │ │ │ + bhi 4843a8 <__cxa_atexit@plt+0x46dc98> │ │ │ │ + ldr r7, [pc, #216] @ 4843f8 <__cxa_atexit@plt+0x46dce8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ tst r8, #3 │ │ │ │ - beq 484370 <__cxa_atexit@plt+0x46dc60> │ │ │ │ + beq 484398 <__cxa_atexit@plt+0x46dc88> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r9, [r8, #19] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 484390 <__cxa_atexit@plt+0x46dc80> │ │ │ │ - ldr r7, [pc, #172] @ 4843d4 <__cxa_atexit@plt+0x46dcc4> │ │ │ │ + bcc 4843b8 <__cxa_atexit@plt+0x46dca8> │ │ │ │ + ldr r7, [pc, #172] @ 4843fc <__cxa_atexit@plt+0x46dcec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #168] @ 4843d8 <__cxa_atexit@plt+0x46dcc8> │ │ │ │ + ldr r0, [pc, #168] @ 484400 <__cxa_atexit@plt+0x46dcf0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r2, r3, #3 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 4843b0 <__cxa_atexit@plt+0x46dca0> │ │ │ │ - ldr r7, [pc, #148] @ 4843e8 <__cxa_atexit@plt+0x46dcd8> │ │ │ │ + bhi 4843d8 <__cxa_atexit@plt+0x46dcc8> │ │ │ │ + ldr r7, [pc, #148] @ 484410 <__cxa_atexit@plt+0x46dd00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 4843e4 <__cxa_atexit@plt+0x46dcd4> │ │ │ │ + ldr r7, [pc, #92] @ 48440c <__cxa_atexit@plt+0x46dcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 4843e0 <__cxa_atexit@plt+0x46dcd0> │ │ │ │ + ldr r7, [pc, #72] @ 484408 <__cxa_atexit@plt+0x46dcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4843dc <__cxa_atexit@plt+0x46dccc> │ │ │ │ + ldr r7, [pc, #36] @ 484404 <__cxa_atexit@plt+0x46dcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq sl, #240, 14 @ 0x3c00000 │ │ │ │ - cmpeq sl, #124, 16 @ 0x7c0000 │ │ │ │ - cmpeq sl, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq sl, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq sl, #84, 16 @ 0x540000 │ │ │ │ + cmpeq sl, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xffffe834 │ │ │ │ - cmpeq sl, #32, 16 @ 0x200000 │ │ │ │ + cmpeq sl, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r7, #11] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r8, [r6, #3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 484464 <__cxa_atexit@plt+0x46dd54> │ │ │ │ + bhi 48448c <__cxa_atexit@plt+0x46dd7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48446c <__cxa_atexit@plt+0x46dd5c> │ │ │ │ - ldr r2, [pc, #120] @ 4844a0 <__cxa_atexit@plt+0x46dd90> │ │ │ │ + bcc 484494 <__cxa_atexit@plt+0x46dd84> │ │ │ │ + ldr r2, [pc, #120] @ 4844c8 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 4844a4 <__cxa_atexit@plt+0x46dd94> │ │ │ │ + ldr r1, [pc, #116] @ 4844cc <__cxa_atexit@plt+0x46ddbc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2], #-12 │ │ │ │ sub r3, r6, #3 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 484488 <__cxa_atexit@plt+0x46dd78> │ │ │ │ - ldr r1, [pc, #96] @ 4844b0 <__cxa_atexit@plt+0x46dda0> │ │ │ │ + bhi 4844b0 <__cxa_atexit@plt+0x46dda0> │ │ │ │ + ldr r1, [pc, #96] @ 4844d8 <__cxa_atexit@plt+0x46ddc8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r3 │ │ │ │ - b 484474 <__cxa_atexit@plt+0x46dd64> │ │ │ │ + b 48449c <__cxa_atexit@plt+0x46dd8c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #44] @ 4844ac <__cxa_atexit@plt+0x46dd9c> │ │ │ │ + ldr r7, [pc, #44] @ 4844d4 <__cxa_atexit@plt+0x46ddc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4844a8 <__cxa_atexit@plt+0x46dd98> │ │ │ │ + ldr r7, [pc, #24] @ 4844d0 <__cxa_atexit@plt+0x46ddc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - cmpeq sl, #24, 14 @ 0x600000 │ │ │ │ - cmpeq sl, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq sl, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq sl, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffe738 │ │ │ │ - cmpeq sl, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq sl, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 4842e4 <__cxa_atexit@plt+0x46dbd4> │ │ │ │ - cmpeq sl, #112, 14 @ 0x1c00000 │ │ │ │ + b 48430c <__cxa_atexit@plt+0x46dbfc> │ │ │ │ + cmpeq sl, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #104 @ 0x68 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 484518 <__cxa_atexit@plt+0x46de08> │ │ │ │ - ldr r3, [pc, #52] @ 484520 <__cxa_atexit@plt+0x46de10> │ │ │ │ + bhi 484540 <__cxa_atexit@plt+0x46de30> │ │ │ │ + ldr r3, [pc, #52] @ 484548 <__cxa_atexit@plt+0x46de38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48450c <__cxa_atexit@plt+0x46ddfc> │ │ │ │ + beq 484534 <__cxa_atexit@plt+0x46de24> │ │ │ │ mov r7, r8 │ │ │ │ - b 484530 <__cxa_atexit@plt+0x46de20> │ │ │ │ + b 484558 <__cxa_atexit@plt+0x46de48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #24, 14 @ 0x600000 │ │ │ │ + cmpeq sl, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4846f8 <__cxa_atexit@plt+0x46dfe8> │ │ │ │ + bcc 484720 <__cxa_atexit@plt+0x46e010> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - blt 4846d0 <__cxa_atexit@plt+0x46dfc0> │ │ │ │ + blt 4846f8 <__cxa_atexit@plt+0x46dfe8> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -1161159,15 +1161169,15 @@ │ │ │ │ str r4, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #184] @ 484710 <__cxa_atexit@plt+0x46e000> │ │ │ │ + ldr r4, [pc, #184] @ 484738 <__cxa_atexit@plt+0x46e028> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [r5, #-84] @ 0xffffffac │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [r5, #-80] @ 0xffffffb0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [r5, #-76] @ 0xffffffb4 │ │ │ │ @@ -1161179,79 +1161189,79 @@ │ │ │ │ str r2, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [r3, #8]! │ │ │ │ - ldr r2, [pc, #108] @ 484714 <__cxa_atexit@plt+0x46e004> │ │ │ │ + ldr r2, [pc, #108] @ 48473c <__cxa_atexit@plt+0x46e02c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r4, [r5, #-88]! @ 0xffffffa8 │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r8, [pc, #92] @ 484718 <__cxa_atexit@plt+0x46e008> │ │ │ │ + ldr r8, [pc, #92] @ 484740 <__cxa_atexit@plt+0x46e030> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, sl │ │ │ │ mov r6, r3 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b a879bc <__cxa_atexit@plt+0xa712ac> │ │ │ │ - ldr r4, [pc, #48] @ 484708 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + b a87a14 <__cxa_atexit@plt+0xa71304> │ │ │ │ + ldr r4, [pc, #48] @ 484730 <__cxa_atexit@plt+0x46e020> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #44] @ 48470c <__cxa_atexit@plt+0x46dffc> │ │ │ │ + ldr r2, [pc, #44] @ 484734 <__cxa_atexit@plt+0x46e024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r4, r4, #2 │ │ │ │ stmib r3, {r2, r4, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ mov r4, #12 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq sl, #96, 10 @ 0x18000000 │ │ │ │ - cmneq sp, #44, 6 @ 0xb0000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq sl, #56, 10 @ 0xe000000 │ │ │ │ + cmneq sp, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq sp, #208, 6 @ 0x40000003 │ │ │ │ - cmneq sp, #124 @ 0x7c │ │ │ │ + cmneq sp, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq sp, #84 @ 0x54 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 484750 <__cxa_atexit@plt+0x46e040> │ │ │ │ + ldr r2, [pc, #28] @ 484778 <__cxa_atexit@plt+0x46e068> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 484748 <__cxa_atexit@plt+0x46e038> │ │ │ │ - b 48475c <__cxa_atexit@plt+0x46e04c> │ │ │ │ + beq 484770 <__cxa_atexit@plt+0x46e060> │ │ │ │ + b 484784 <__cxa_atexit@plt+0x46e074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 484868 <__cxa_atexit@plt+0x46e158> │ │ │ │ + bcc 484890 <__cxa_atexit@plt+0x46e180> │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ - ldr r2, [pc, #204] @ 484874 <__cxa_atexit@plt+0x46e164> │ │ │ │ + ldr r2, [pc, #204] @ 48489c <__cxa_atexit@plt+0x46e18c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ @@ -1161274,20 +1161284,20 @@ │ │ │ │ str ip, [r3, #72] @ 0x48 │ │ │ │ str fp, [r3, #76] @ 0x4c │ │ │ │ str lr, [r3, #80] @ 0x50 │ │ │ │ add lr, r3, #84 @ 0x54 │ │ │ │ stm lr, {r0, r1, r2, r4} │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [pc, #84] @ 484878 <__cxa_atexit@plt+0x46e168> │ │ │ │ + ldr lr, [pc, #84] @ 4848a0 <__cxa_atexit@plt+0x46e190> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r6, #119 @ 0x77 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r2, r6, #14 │ │ │ │ - ldr r8, [pc, #68] @ 48487c <__cxa_atexit@plt+0x46e16c> │ │ │ │ + ldr r8, [pc, #68] @ 4848a4 <__cxa_atexit@plt+0x46e194> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r3, #100] @ 0x64 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ str lr, [r3, #108] @ 0x6c │ │ │ │ str r0, [r3, #112] @ 0x70 │ │ │ │ str r8, [r3, #116] @ 0x74 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ @@ -1161295,742 +1161305,742 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #20, 8 @ 0x14000000 │ │ │ │ - cmneq sp, #216, 2 @ 0x36 │ │ │ │ - cmneq sp, #212, 2 @ 0x35 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq sp, #176, 2 @ 0x2c │ │ │ │ + cmneq sp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4848f8 <__cxa_atexit@plt+0x46e1e8> │ │ │ │ + bhi 484920 <__cxa_atexit@plt+0x46e210> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 484900 <__cxa_atexit@plt+0x46e1f0> │ │ │ │ - ldr lr, [pc, #120] @ 48492c <__cxa_atexit@plt+0x46e21c> │ │ │ │ + bcc 484928 <__cxa_atexit@plt+0x46e218> │ │ │ │ + ldr lr, [pc, #120] @ 484954 <__cxa_atexit@plt+0x46e244> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 484930 <__cxa_atexit@plt+0x46e220> │ │ │ │ + ldr r0, [pc, #116] @ 484958 <__cxa_atexit@plt+0x46e248> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 484918 <__cxa_atexit@plt+0x46e208> │ │ │ │ - ldr r3, [pc, #84] @ 48493c <__cxa_atexit@plt+0x46e22c> │ │ │ │ + bhi 484940 <__cxa_atexit@plt+0x46e230> │ │ │ │ + ldr r3, [pc, #84] @ 484964 <__cxa_atexit@plt+0x46e254> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r2 │ │ │ │ - b 484908 <__cxa_atexit@plt+0x46e1f8> │ │ │ │ + b 484930 <__cxa_atexit@plt+0x46e220> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ 484938 <__cxa_atexit@plt+0x46e228> │ │ │ │ + ldr r7, [pc, #40] @ 484960 <__cxa_atexit@plt+0x46e250> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 484934 <__cxa_atexit@plt+0x46e224> │ │ │ │ + ldr r7, [pc, #20] @ 48495c <__cxa_atexit@plt+0x46e24c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq sl, #136, 4 @ 0x80000008 │ │ │ │ - cmpeq sl, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq sl, #96, 4 │ │ │ │ + cmpeq sl, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xffffe2a0 │ │ │ │ - cmpeq sl, #28 │ │ │ │ + cmpeq sl, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r6, [pc, #140] @ 4849e4 <__cxa_atexit@plt+0x46e2d4> │ │ │ │ + ldr r6, [pc, #140] @ 484a0c <__cxa_atexit@plt+0x46e2fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 484980 <__cxa_atexit@plt+0x46e270> │ │ │ │ + beq 4849a8 <__cxa_atexit@plt+0x46e298> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 48498c <__cxa_atexit@plt+0x46e27c> │ │ │ │ + bne 4849b4 <__cxa_atexit@plt+0x46e2a4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4849cc <__cxa_atexit@plt+0x46e2bc> │ │ │ │ - ldr r3, [pc, #68] @ 4849ec <__cxa_atexit@plt+0x46e2dc> │ │ │ │ + bcc 4849f4 <__cxa_atexit@plt+0x46e2e4> │ │ │ │ + ldr r3, [pc, #68] @ 484a14 <__cxa_atexit@plt+0x46e304> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 4849f0 <__cxa_atexit@plt+0x46e2e0> │ │ │ │ + ldr r2, [pc, #64] @ 484a18 <__cxa_atexit@plt+0x46e308> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #52] @ 4849f4 <__cxa_atexit@plt+0x46e2e4> │ │ │ │ + ldr r3, [pc, #52] @ 484a1c <__cxa_atexit@plt+0x46e30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #20] @ 4849e8 <__cxa_atexit@plt+0x46e2d8> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #20] @ 484a10 <__cxa_atexit@plt+0x46e300> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sl, #144, 30 @ 0x240 │ │ │ │ + cmpeq sl, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffa3c0 │ │ │ │ - cmpeq sl, #160, 30 @ 0x280 │ │ │ │ - cmneq sp, #20, 2 │ │ │ │ - cmpeq sl, #100, 30 @ 0x190 │ │ │ │ + cmpeq sl, #120, 30 @ 0x1e0 │ │ │ │ + cmneq sp, #236 @ 0xec │ │ │ │ + cmpeq sl, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 484a28 <__cxa_atexit@plt+0x46e318> │ │ │ │ + bne 484a50 <__cxa_atexit@plt+0x46e340> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 484a68 <__cxa_atexit@plt+0x46e358> │ │ │ │ - ldr r3, [pc, #64] @ 484a84 <__cxa_atexit@plt+0x46e374> │ │ │ │ + bcc 484a90 <__cxa_atexit@plt+0x46e380> │ │ │ │ + ldr r3, [pc, #64] @ 484aac <__cxa_atexit@plt+0x46e39c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 484a88 <__cxa_atexit@plt+0x46e378> │ │ │ │ + ldr r2, [pc, #60] @ 484ab0 <__cxa_atexit@plt+0x46e3a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #48] @ 484a8c <__cxa_atexit@plt+0x46e37c> │ │ │ │ + ldr r3, [pc, #48] @ 484ab4 <__cxa_atexit@plt+0x46e3a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #16] @ 484a80 <__cxa_atexit@plt+0x46e370> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #16] @ 484aa8 <__cxa_atexit@plt+0x46e398> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #244, 28 @ 0xf40 │ │ │ │ + cmpeq sl, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xffffa324 │ │ │ │ - cmpeq sl, #4, 30 │ │ │ │ - cmneq sp, #120 @ 0x78 │ │ │ │ - cmpeq sl, #188, 2 @ 0x2f │ │ │ │ + cmpeq sl, #220, 28 @ 0xdc0 │ │ │ │ + cmneq sp, #80 @ 0x50 │ │ │ │ + cmpeq sl, #148, 2 @ 0x25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 484ad8 <__cxa_atexit@plt+0x46e3c8> │ │ │ │ - ldr r7, [pc, #52] @ 484aec <__cxa_atexit@plt+0x46e3dc> │ │ │ │ + bhi 484b00 <__cxa_atexit@plt+0x46e3f0> │ │ │ │ + ldr r7, [pc, #52] @ 484b14 <__cxa_atexit@plt+0x46e404> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 484acc <__cxa_atexit@plt+0x46e3bc> │ │ │ │ + beq 484af4 <__cxa_atexit@plt+0x46e3e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 484b00 <__cxa_atexit@plt+0x46e3f0> │ │ │ │ + b 484b28 <__cxa_atexit@plt+0x46e418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 484af0 <__cxa_atexit@plt+0x46e3e0> │ │ │ │ + ldr r7, [pc, #16] @ 484b18 <__cxa_atexit@plt+0x46e408> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #140, 2 @ 0x23 │ │ │ │ - cmpeq sl, #92, 2 │ │ │ │ + cmpeq sl, #100, 2 │ │ │ │ + cmpeq sl, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ - ldr r6, [pc, #204] @ 484bd8 <__cxa_atexit@plt+0x46e4c8> │ │ │ │ + ldr r6, [pc, #204] @ 484c00 <__cxa_atexit@plt+0x46e4f0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r3] │ │ │ │ tst r2, #3 │ │ │ │ - beq 484b8c <__cxa_atexit@plt+0x46e47c> │ │ │ │ + beq 484bb4 <__cxa_atexit@plt+0x46e4a4> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 484b9c <__cxa_atexit@plt+0x46e48c> │ │ │ │ + bhi 484bc4 <__cxa_atexit@plt+0x46e4b4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 484ba4 <__cxa_atexit@plt+0x46e494> │ │ │ │ - ldr lr, [pc, #148] @ 484bdc <__cxa_atexit@plt+0x46e4cc> │ │ │ │ + bcc 484bcc <__cxa_atexit@plt+0x46e4bc> │ │ │ │ + ldr lr, [pc, #148] @ 484c04 <__cxa_atexit@plt+0x46e4f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #144] @ 484be0 <__cxa_atexit@plt+0x46e4d0> │ │ │ │ + ldr r0, [pc, #144] @ 484c08 <__cxa_atexit@plt+0x46e4f8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r1, #4] │ │ │ │ str r2, [r1, #8] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 484bc4 <__cxa_atexit@plt+0x46e4b4> │ │ │ │ - ldr r3, [pc, #112] @ 484bec <__cxa_atexit@plt+0x46e4dc> │ │ │ │ + bhi 484bec <__cxa_atexit@plt+0x46e4dc> │ │ │ │ + ldr r3, [pc, #112] @ 484c14 <__cxa_atexit@plt+0x46e504> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ - b 484bac <__cxa_atexit@plt+0x46e49c> │ │ │ │ + b 484bd4 <__cxa_atexit@plt+0x46e4c4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 484be8 <__cxa_atexit@plt+0x46e4d8> │ │ │ │ + ldr r7, [pc, #48] @ 484c10 <__cxa_atexit@plt+0x46e500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 484be4 <__cxa_atexit@plt+0x46e4d4> │ │ │ │ + ldr r7, [pc, #24] @ 484c0c <__cxa_atexit@plt+0x46e4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, #220, 30 @ 0x370 │ │ │ │ - cmpeq sl, #160 @ 0xa0 │ │ │ │ + cmpeq sl, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq sl, #120 @ 0x78 │ │ │ │ @ instruction: 0xffffe00c │ │ │ │ - cmpeq sl, #96 @ 0x60 │ │ │ │ + cmpeq sl, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 484c70 <__cxa_atexit@plt+0x46e560> │ │ │ │ + bhi 484c98 <__cxa_atexit@plt+0x46e588> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 484c78 <__cxa_atexit@plt+0x46e568> │ │ │ │ - ldr lr, [pc, #124] @ 484ca8 <__cxa_atexit@plt+0x46e598> │ │ │ │ + bcc 484ca0 <__cxa_atexit@plt+0x46e590> │ │ │ │ + ldr lr, [pc, #124] @ 484cd0 <__cxa_atexit@plt+0x46e5c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 484cac <__cxa_atexit@plt+0x46e59c> │ │ │ │ + ldr r0, [pc, #120] @ 484cd4 <__cxa_atexit@plt+0x46e5c4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r0, [r7, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ sub r3, r7, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 484c98 <__cxa_atexit@plt+0x46e588> │ │ │ │ - ldr r5, [pc, #88] @ 484cb8 <__cxa_atexit@plt+0x46e5a8> │ │ │ │ + bhi 484cc0 <__cxa_atexit@plt+0x46e5b0> │ │ │ │ + ldr r5, [pc, #88] @ 484ce0 <__cxa_atexit@plt+0x46e5d0> │ │ │ │ add r5, pc, r5 │ │ │ │ stmda r7, {r5, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r3 │ │ │ │ - b 484c80 <__cxa_atexit@plt+0x46e570> │ │ │ │ + b 484ca8 <__cxa_atexit@plt+0x46e598> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #40] @ 484cb4 <__cxa_atexit@plt+0x46e5a4> │ │ │ │ + ldr r7, [pc, #40] @ 484cdc <__cxa_atexit@plt+0x46e5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 484cb0 <__cxa_atexit@plt+0x46e5a0> │ │ │ │ + ldr r7, [pc, #16] @ 484cd8 <__cxa_atexit@plt+0x46e5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - cmpeq sl, #8, 30 │ │ │ │ - cmpeq sl, #204, 30 @ 0x330 │ │ │ │ - @ instruction: 0xffffdf28 │ │ │ │ + cmpeq sl, #224, 28 @ 0xe00 │ │ │ │ cmpeq sl, #164, 30 @ 0x290 │ │ │ │ + @ instruction: 0xffffdf28 │ │ │ │ + cmpeq sl, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 484d04 <__cxa_atexit@plt+0x46e5f4> │ │ │ │ - ldr r7, [pc, #52] @ 484d18 <__cxa_atexit@plt+0x46e608> │ │ │ │ + bhi 484d2c <__cxa_atexit@plt+0x46e61c> │ │ │ │ + ldr r7, [pc, #52] @ 484d40 <__cxa_atexit@plt+0x46e630> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 484cf8 <__cxa_atexit@plt+0x46e5e8> │ │ │ │ + beq 484d20 <__cxa_atexit@plt+0x46e610> │ │ │ │ mov r7, r8 │ │ │ │ - b 484b00 <__cxa_atexit@plt+0x46e3f0> │ │ │ │ + b 484b28 <__cxa_atexit@plt+0x46e418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 484d1c <__cxa_atexit@plt+0x46e60c> │ │ │ │ + ldr r7, [pc, #16] @ 484d44 <__cxa_atexit@plt+0x46e634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq sl, #96, 30 @ 0x180 │ │ │ │ - cmpeq sl, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sl, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 484d60 <__cxa_atexit@plt+0x46e650> │ │ │ │ - ldr r0, [pc, #36] @ 484d68 <__cxa_atexit@plt+0x46e658> │ │ │ │ + bhi 484d88 <__cxa_atexit@plt+0x46e678> │ │ │ │ + ldr r0, [pc, #36] @ 484d90 <__cxa_atexit@plt+0x46e680> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #40, 24 @ 0x2800 │ │ │ │ + cmpeq sl, #0, 24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 484e28 <__cxa_atexit@plt+0x46e718> │ │ │ │ - ldr r3, [pc, #164] @ 484e48 <__cxa_atexit@plt+0x46e738> │ │ │ │ + bhi 484e50 <__cxa_atexit@plt+0x46e740> │ │ │ │ + ldr r3, [pc, #164] @ 484e70 <__cxa_atexit@plt+0x46e760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 484e18 <__cxa_atexit@plt+0x46e708> │ │ │ │ + beq 484e40 <__cxa_atexit@plt+0x46e730> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 484e30 <__cxa_atexit@plt+0x46e720> │ │ │ │ - ldr r7, [pc, #104] @ 484e4c <__cxa_atexit@plt+0x46e73c> │ │ │ │ + bcc 484e58 <__cxa_atexit@plt+0x46e748> │ │ │ │ + ldr r7, [pc, #104] @ 484e74 <__cxa_atexit@plt+0x46e764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 484e50 <__cxa_atexit@plt+0x46e740> │ │ │ │ + ldr r2, [pc, #100] @ 484e78 <__cxa_atexit@plt+0x46e768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #52, 28 @ 0x340 │ │ │ │ + cmneq sp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 484eac <__cxa_atexit@plt+0x46e79c> │ │ │ │ - ldr r7, [pc, #64] @ 484ebc <__cxa_atexit@plt+0x46e7ac> │ │ │ │ + bcc 484ed4 <__cxa_atexit@plt+0x46e7c4> │ │ │ │ + ldr r7, [pc, #64] @ 484ee4 <__cxa_atexit@plt+0x46e7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 484ec0 <__cxa_atexit@plt+0x46e7b0> │ │ │ │ + ldr r2, [pc, #60] @ 484ee8 <__cxa_atexit@plt+0x46e7d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #156, 26 @ 0x2700 │ │ │ │ + cmneq sp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 484f3c <__cxa_atexit@plt+0x46e82c> │ │ │ │ - ldr r3, [pc, #196] @ 484fa4 <__cxa_atexit@plt+0x46e894> │ │ │ │ + bne 484f64 <__cxa_atexit@plt+0x46e854> │ │ │ │ + ldr r3, [pc, #196] @ 484fcc <__cxa_atexit@plt+0x46e8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 484f74 <__cxa_atexit@plt+0x46e864> │ │ │ │ + beq 484f9c <__cxa_atexit@plt+0x46e88c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 484f90 <__cxa_atexit@plt+0x46e880> │ │ │ │ + bcc 484fb8 <__cxa_atexit@plt+0x46e8a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 484fac <__cxa_atexit@plt+0x46e89c> │ │ │ │ + ldr lr, [pc, #144] @ 484fd4 <__cxa_atexit@plt+0x46e8c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 484fb0 <__cxa_atexit@plt+0x46e8a0> │ │ │ │ + ldr r0, [pc, #140] @ 484fd8 <__cxa_atexit@plt+0x46e8c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 484f80 <__cxa_atexit@plt+0x46e870> │ │ │ │ + bcc 484fa8 <__cxa_atexit@plt+0x46e898> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 484fa8 <__cxa_atexit@plt+0x46e898> │ │ │ │ + ldr r2, [pc, #80] @ 484fd0 <__cxa_atexit@plt+0x46e8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #180, 20 @ 0xb4000 │ │ │ │ - cmneq sp, #240, 20 @ 0xf0000 │ │ │ │ - cmneq sp, #216, 20 @ 0xd8000 │ │ │ │ + cmneq sp, #140, 20 @ 0x8c000 │ │ │ │ + cmneq sp, #200, 20 @ 0xc8000 │ │ │ │ + cmneq sp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 485004 <__cxa_atexit@plt+0x46e8f4> │ │ │ │ + bcc 48502c <__cxa_atexit@plt+0x46e91c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 485010 <__cxa_atexit@plt+0x46e900> │ │ │ │ + ldr lr, [pc, #40] @ 485038 <__cxa_atexit@plt+0x46e928> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 485014 <__cxa_atexit@plt+0x46e904> │ │ │ │ + ldr r0, [pc, #36] @ 48503c <__cxa_atexit@plt+0x46e92c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #36, 20 @ 0x24000 │ │ │ │ - cmneq sp, #12, 20 @ 0xc000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq sp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sl, #100, 18 @ 0x190000 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sl, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48506c <__cxa_atexit@plt+0x46e95c> │ │ │ │ - ldr r0, [pc, #36] @ 485074 <__cxa_atexit@plt+0x46e964> │ │ │ │ + bhi 485094 <__cxa_atexit@plt+0x46e984> │ │ │ │ + ldr r0, [pc, #36] @ 48509c <__cxa_atexit@plt+0x46e98c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #28, 18 @ 0x70000 │ │ │ │ + cmpeq sl, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 485134 <__cxa_atexit@plt+0x46ea24> │ │ │ │ - ldr r3, [pc, #164] @ 485154 <__cxa_atexit@plt+0x46ea44> │ │ │ │ + bhi 48515c <__cxa_atexit@plt+0x46ea4c> │ │ │ │ + ldr r3, [pc, #164] @ 48517c <__cxa_atexit@plt+0x46ea6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 485124 <__cxa_atexit@plt+0x46ea14> │ │ │ │ + beq 48514c <__cxa_atexit@plt+0x46ea3c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 48513c <__cxa_atexit@plt+0x46ea2c> │ │ │ │ - ldr r7, [pc, #104] @ 485158 <__cxa_atexit@plt+0x46ea48> │ │ │ │ + bcc 485164 <__cxa_atexit@plt+0x46ea54> │ │ │ │ + ldr r7, [pc, #104] @ 485180 <__cxa_atexit@plt+0x46ea70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 48515c <__cxa_atexit@plt+0x46ea4c> │ │ │ │ + ldr r2, [pc, #100] @ 485184 <__cxa_atexit@plt+0x46ea74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #40, 22 @ 0xa000 │ │ │ │ + cmneq sp, #0, 22 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4851b8 <__cxa_atexit@plt+0x46eaa8> │ │ │ │ - ldr r7, [pc, #64] @ 4851c8 <__cxa_atexit@plt+0x46eab8> │ │ │ │ + bcc 4851e0 <__cxa_atexit@plt+0x46ead0> │ │ │ │ + ldr r7, [pc, #64] @ 4851f0 <__cxa_atexit@plt+0x46eae0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4851cc <__cxa_atexit@plt+0x46eabc> │ │ │ │ + ldr r2, [pc, #60] @ 4851f4 <__cxa_atexit@plt+0x46eae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #144, 20 @ 0x90000 │ │ │ │ + cmneq sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 485248 <__cxa_atexit@plt+0x46eb38> │ │ │ │ - ldr r3, [pc, #196] @ 4852b0 <__cxa_atexit@plt+0x46eba0> │ │ │ │ + bne 485270 <__cxa_atexit@plt+0x46eb60> │ │ │ │ + ldr r3, [pc, #196] @ 4852d8 <__cxa_atexit@plt+0x46ebc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 485280 <__cxa_atexit@plt+0x46eb70> │ │ │ │ + beq 4852a8 <__cxa_atexit@plt+0x46eb98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 48529c <__cxa_atexit@plt+0x46eb8c> │ │ │ │ + bcc 4852c4 <__cxa_atexit@plt+0x46ebb4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 4852b8 <__cxa_atexit@plt+0x46eba8> │ │ │ │ + ldr lr, [pc, #144] @ 4852e0 <__cxa_atexit@plt+0x46ebd0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 4852bc <__cxa_atexit@plt+0x46ebac> │ │ │ │ + ldr r0, [pc, #140] @ 4852e4 <__cxa_atexit@plt+0x46ebd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48528c <__cxa_atexit@plt+0x46eb7c> │ │ │ │ + bcc 4852b4 <__cxa_atexit@plt+0x46eba4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 4852b4 <__cxa_atexit@plt+0x46eba4> │ │ │ │ + ldr r2, [pc, #80] @ 4852dc <__cxa_atexit@plt+0x46ebcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #168, 14 @ 0x2a00000 │ │ │ │ - cmneq sp, #228, 14 @ 0x3900000 │ │ │ │ - cmneq sp, #204, 14 @ 0x3300000 │ │ │ │ + cmneq sp, #128, 14 @ 0x2000000 │ │ │ │ + cmneq sp, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 485310 <__cxa_atexit@plt+0x46ec00> │ │ │ │ + bcc 485338 <__cxa_atexit@plt+0x46ec28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 48531c <__cxa_atexit@plt+0x46ec0c> │ │ │ │ + ldr lr, [pc, #40] @ 485344 <__cxa_atexit@plt+0x46ec34> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 485320 <__cxa_atexit@plt+0x46ec10> │ │ │ │ + ldr r0, [pc, #36] @ 485348 <__cxa_atexit@plt+0x46ec38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #24, 14 @ 0x600000 │ │ │ │ - cmneq sp, #0, 14 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #240, 12 @ 0xf000000 │ │ │ │ + cmneq sp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sl, #88, 12 @ 0x5800000 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sl, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 485388 <__cxa_atexit@plt+0x46ec78> │ │ │ │ - ldr lr, [pc, #52] @ 485390 <__cxa_atexit@plt+0x46ec80> │ │ │ │ + bhi 4853b0 <__cxa_atexit@plt+0x46eca0> │ │ │ │ + ldr lr, [pc, #52] @ 4853b8 <__cxa_atexit@plt+0x46eca8> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r7, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r1, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #0, 12 │ │ │ │ + cmpeq sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48541c <__cxa_atexit@plt+0x46ed0c> │ │ │ │ - ldr r8, [pc, #108] @ 485428 <__cxa_atexit@plt+0x46ed18> │ │ │ │ + bcc 485444 <__cxa_atexit@plt+0x46ed34> │ │ │ │ + ldr r8, [pc, #108] @ 485450 <__cxa_atexit@plt+0x46ed40> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 48542c <__cxa_atexit@plt+0x46ed1c> │ │ │ │ + ldr lr, [pc, #104] @ 485454 <__cxa_atexit@plt+0x46ed44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #100] @ 485430 <__cxa_atexit@plt+0x46ed20> │ │ │ │ + ldr sl, [pc, #100] @ 485458 <__cxa_atexit@plt+0x46ed48> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #96] @ 485434 <__cxa_atexit@plt+0x46ed24> │ │ │ │ + ldr r9, [pc, #96] @ 48545c <__cxa_atexit@plt+0x46ed4c> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #23 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1162041,477 +1162051,477 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 48547c <__cxa_atexit@plt+0x46ed6c> │ │ │ │ + ldr r3, [pc, #52] @ 4854a4 <__cxa_atexit@plt+0x46ed94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485474 <__cxa_atexit@plt+0x46ed64> │ │ │ │ - ldr r3, [pc, #36] @ 485480 <__cxa_atexit@plt+0x46ed70> │ │ │ │ + beq 48549c <__cxa_atexit@plt+0x46ed8c> │ │ │ │ + ldr r3, [pc, #36] @ 4854a8 <__cxa_atexit@plt+0x46ed98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4854ac <__cxa_atexit@plt+0x46ed9c> │ │ │ │ + ldr r3, [pc, #24] @ 4854d4 <__cxa_atexit@plt+0x46edc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq sl, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 485504 <__cxa_atexit@plt+0x46edf4> │ │ │ │ - ldr r0, [pc, #36] @ 48550c <__cxa_atexit@plt+0x46edfc> │ │ │ │ + bhi 48552c <__cxa_atexit@plt+0x46ee1c> │ │ │ │ + ldr r0, [pc, #36] @ 485534 <__cxa_atexit@plt+0x46ee24> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq sl, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4855cc <__cxa_atexit@plt+0x46eebc> │ │ │ │ - ldr r3, [pc, #164] @ 4855ec <__cxa_atexit@plt+0x46eedc> │ │ │ │ + bhi 4855f4 <__cxa_atexit@plt+0x46eee4> │ │ │ │ + ldr r3, [pc, #164] @ 485614 <__cxa_atexit@plt+0x46ef04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4855bc <__cxa_atexit@plt+0x46eeac> │ │ │ │ + beq 4855e4 <__cxa_atexit@plt+0x46eed4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4855d4 <__cxa_atexit@plt+0x46eec4> │ │ │ │ - ldr r7, [pc, #104] @ 4855f0 <__cxa_atexit@plt+0x46eee0> │ │ │ │ + bcc 4855fc <__cxa_atexit@plt+0x46eeec> │ │ │ │ + ldr r7, [pc, #104] @ 485618 <__cxa_atexit@plt+0x46ef08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 4855f4 <__cxa_atexit@plt+0x46eee4> │ │ │ │ + ldr r2, [pc, #100] @ 48561c <__cxa_atexit@plt+0x46ef0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #144, 12 @ 0x9000000 │ │ │ │ + cmneq sp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 485650 <__cxa_atexit@plt+0x46ef40> │ │ │ │ - ldr r7, [pc, #64] @ 485660 <__cxa_atexit@plt+0x46ef50> │ │ │ │ + bcc 485678 <__cxa_atexit@plt+0x46ef68> │ │ │ │ + ldr r7, [pc, #64] @ 485688 <__cxa_atexit@plt+0x46ef78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 485664 <__cxa_atexit@plt+0x46ef54> │ │ │ │ + ldr r2, [pc, #60] @ 48568c <__cxa_atexit@plt+0x46ef7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq sp, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4856e0 <__cxa_atexit@plt+0x46efd0> │ │ │ │ - ldr r3, [pc, #196] @ 485748 <__cxa_atexit@plt+0x46f038> │ │ │ │ + bne 485708 <__cxa_atexit@plt+0x46eff8> │ │ │ │ + ldr r3, [pc, #196] @ 485770 <__cxa_atexit@plt+0x46f060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 485718 <__cxa_atexit@plt+0x46f008> │ │ │ │ + beq 485740 <__cxa_atexit@plt+0x46f030> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 485734 <__cxa_atexit@plt+0x46f024> │ │ │ │ + bcc 48575c <__cxa_atexit@plt+0x46f04c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 485750 <__cxa_atexit@plt+0x46f040> │ │ │ │ + ldr lr, [pc, #144] @ 485778 <__cxa_atexit@plt+0x46f068> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 485754 <__cxa_atexit@plt+0x46f044> │ │ │ │ + ldr r0, [pc, #140] @ 48577c <__cxa_atexit@plt+0x46f06c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 485724 <__cxa_atexit@plt+0x46f014> │ │ │ │ + bcc 48574c <__cxa_atexit@plt+0x46f03c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 48574c <__cxa_atexit@plt+0x46f03c> │ │ │ │ + ldr r2, [pc, #80] @ 485774 <__cxa_atexit@plt+0x46f064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #16, 6 @ 0x40000000 │ │ │ │ - cmneq sp, #76, 6 @ 0x30000001 │ │ │ │ - cmneq sp, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq sp, #232, 4 @ 0x8000000e │ │ │ │ + cmneq sp, #36, 6 @ 0x90000000 │ │ │ │ + cmneq sp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4857a8 <__cxa_atexit@plt+0x46f098> │ │ │ │ + bcc 4857d0 <__cxa_atexit@plt+0x46f0c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 4857b4 <__cxa_atexit@plt+0x46f0a4> │ │ │ │ + ldr lr, [pc, #40] @ 4857dc <__cxa_atexit@plt+0x46f0cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 4857b8 <__cxa_atexit@plt+0x46f0a8> │ │ │ │ + ldr r0, [pc, #36] @ 4857e0 <__cxa_atexit@plt+0x46f0d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #128, 4 │ │ │ │ - cmneq sp, #104, 4 @ 0x80000006 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #88, 4 @ 0x80000005 │ │ │ │ + cmneq sp, #64, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 485864 <__cxa_atexit@plt+0x46f154> │ │ │ │ + bhi 48588c <__cxa_atexit@plt+0x46f17c> │ │ │ │ ldr r6, [r5] │ │ │ │ - ldr r2, [pc, #192] @ 4858b8 <__cxa_atexit@plt+0x46f1a8> │ │ │ │ + ldr r2, [pc, #192] @ 4858e0 <__cxa_atexit@plt+0x46f1d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r6, sl} │ │ │ │ mov r1, r5 │ │ │ │ str r2, [r1, #-8]! │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 485878 <__cxa_atexit@plt+0x46f168> │ │ │ │ + bhi 4858a0 <__cxa_atexit@plt+0x46f190> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 485880 <__cxa_atexit@plt+0x46f170> │ │ │ │ - ldr r1, [pc, #148] @ 4858bc <__cxa_atexit@plt+0x46f1ac> │ │ │ │ + bcc 4858a8 <__cxa_atexit@plt+0x46f198> │ │ │ │ + ldr r1, [pc, #148] @ 4858e4 <__cxa_atexit@plt+0x46f1d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 4858c0 <__cxa_atexit@plt+0x46f1b0> │ │ │ │ + ldr r0, [pc, #144] @ 4858e8 <__cxa_atexit@plt+0x46f1d8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r0, [r5, #-12] │ │ │ │ sub r3, r6, #3 │ │ │ │ sub r1, r5, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 48589c <__cxa_atexit@plt+0x46f18c> │ │ │ │ - ldr r2, [pc, #128] @ 4858d0 <__cxa_atexit@plt+0x46f1c0> │ │ │ │ + bhi 4858c4 <__cxa_atexit@plt+0x46f1b4> │ │ │ │ + ldr r2, [pc, #128] @ 4858f8 <__cxa_atexit@plt+0x46f1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #96] @ 4858cc <__cxa_atexit@plt+0x46f1bc> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #96] @ 4858f4 <__cxa_atexit@plt+0x46f1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 485888 <__cxa_atexit@plt+0x46f178> │ │ │ │ + b 4858b0 <__cxa_atexit@plt+0x46f1a0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 4858c8 <__cxa_atexit@plt+0x46f1b8> │ │ │ │ + ldr r7, [pc, #56] @ 4858f0 <__cxa_atexit@plt+0x46f1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4858c4 <__cxa_atexit@plt+0x46f1b4> │ │ │ │ + ldr r7, [pc, #32] @ 4858ec <__cxa_atexit@plt+0x46f1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffe1f0 │ │ │ │ @ instruction: 0xffffe95c │ │ │ │ - cmpeq sl, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq sl, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq sl, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq sl, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq sl, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq sl, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xffffd338 │ │ │ │ - cmpeq sl, #192 @ 0xc0 │ │ │ │ + cmpeq sl, #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 48596c <__cxa_atexit@plt+0x46f25c> │ │ │ │ + ldr r3, [pc, #132] @ 485994 <__cxa_atexit@plt+0x46f284> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485948 <__cxa_atexit@plt+0x46f238> │ │ │ │ + beq 485970 <__cxa_atexit@plt+0x46f260> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 485970 <__cxa_atexit@plt+0x46f260> │ │ │ │ + ldr r1, [pc, #108] @ 485998 <__cxa_atexit@plt+0x46f288> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 485950 <__cxa_atexit@plt+0x46f240> │ │ │ │ - ldr r1, [pc, #84] @ 485974 <__cxa_atexit@plt+0x46f264> │ │ │ │ + beq 485978 <__cxa_atexit@plt+0x46f268> │ │ │ │ + ldr r1, [pc, #84] @ 48599c <__cxa_atexit@plt+0x46f28c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrh r2, [r2, #3] │ │ │ │ str r1, [r5, #-4] │ │ │ │ strh r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485960 <__cxa_atexit@plt+0x46f250> │ │ │ │ - ldr r3, [pc, #60] @ 485978 <__cxa_atexit@plt+0x46f268> │ │ │ │ + beq 485988 <__cxa_atexit@plt+0x46f278> │ │ │ │ + ldr r3, [pc, #60] @ 4859a0 <__cxa_atexit@plt+0x46f290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq sl, #24 │ │ │ │ + cmpeq sl, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #84] @ 4859f0 <__cxa_atexit@plt+0x46f2e0> │ │ │ │ + ldr r2, [pc, #84] @ 485a18 <__cxa_atexit@plt+0x46f308> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4859e4 <__cxa_atexit@plt+0x46f2d4> │ │ │ │ - ldr r2, [pc, #60] @ 4859f4 <__cxa_atexit@plt+0x46f2e4> │ │ │ │ + beq 485a0c <__cxa_atexit@plt+0x46f2fc> │ │ │ │ + ldr r2, [pc, #60] @ 485a1c <__cxa_atexit@plt+0x46f30c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r7, #3] │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ strh r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4859e4 <__cxa_atexit@plt+0x46f2d4> │ │ │ │ - ldr r3, [pc, #32] @ 4859f8 <__cxa_atexit@plt+0x46f2e8> │ │ │ │ + beq 485a0c <__cxa_atexit@plt+0x46f2fc> │ │ │ │ + ldr r3, [pc, #32] @ 485a20 <__cxa_atexit@plt+0x46f310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq sl, #152, 30 @ 0x260 │ │ │ │ + cmpeq sl, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 485a44 <__cxa_atexit@plt+0x46f334> │ │ │ │ + ldr r3, [pc, #52] @ 485a6c <__cxa_atexit@plt+0x46f35c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ strh r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485a3c <__cxa_atexit@plt+0x46f32c> │ │ │ │ - ldr r3, [pc, #24] @ 485a48 <__cxa_atexit@plt+0x46f338> │ │ │ │ + beq 485a64 <__cxa_atexit@plt+0x46f354> │ │ │ │ + ldr r3, [pc, #24] @ 485a70 <__cxa_atexit@plt+0x46f360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #72, 30 @ 0x120 │ │ │ │ + cmpeq sl, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 485a6c <__cxa_atexit@plt+0x46f35c> │ │ │ │ + ldr r3, [pc, #12] @ 485a94 <__cxa_atexit@plt+0x46f384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sl, #36, 30 @ 0x90 │ │ │ │ + cmpeq sl, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 485af8 <__cxa_atexit@plt+0x46f3e8> │ │ │ │ + bcc 485b20 <__cxa_atexit@plt+0x46f410> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 485ab4 <__cxa_atexit@plt+0x46f3a4> │ │ │ │ + beq 485adc <__cxa_atexit@plt+0x46f3cc> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 485ae8 <__cxa_atexit@plt+0x46f3d8> │ │ │ │ - ldr r3, [pc, #104] @ 485b14 <__cxa_atexit@plt+0x46f404> │ │ │ │ + bne 485b10 <__cxa_atexit@plt+0x46f400> │ │ │ │ + ldr r3, [pc, #104] @ 485b3c <__cxa_atexit@plt+0x46f42c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr lr, [pc, #84] @ 485b10 <__cxa_atexit@plt+0x46f400> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr lr, [pc, #84] @ 485b38 <__cxa_atexit@plt+0x46f428> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ strh r2, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #28] @ 485b0c <__cxa_atexit@plt+0x46f3fc> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #28] @ 485b34 <__cxa_atexit@plt+0x46f424> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq sl, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 485ba0 <__cxa_atexit@plt+0x46f490> │ │ │ │ - ldr r8, [pc, #108] @ 485bac <__cxa_atexit@plt+0x46f49c> │ │ │ │ + bcc 485bc8 <__cxa_atexit@plt+0x46f4b8> │ │ │ │ + ldr r8, [pc, #108] @ 485bd4 <__cxa_atexit@plt+0x46f4c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 485bb0 <__cxa_atexit@plt+0x46f4a0> │ │ │ │ + ldr lr, [pc, #104] @ 485bd8 <__cxa_atexit@plt+0x46f4c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 485bb4 <__cxa_atexit@plt+0x46f4a4> │ │ │ │ + ldr r0, [pc, #100] @ 485bdc <__cxa_atexit@plt+0x46f4cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #96] @ 485bb8 <__cxa_atexit@plt+0x46f4a8> │ │ │ │ + ldr r9, [pc, #96] @ 485be0 <__cxa_atexit@plt+0x46f4d0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ sub r1, r6, #23 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -1162522,72 +1162532,72 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 485c00 <__cxa_atexit@plt+0x46f4f0> │ │ │ │ + ldr r3, [pc, #52] @ 485c28 <__cxa_atexit@plt+0x46f518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485bf8 <__cxa_atexit@plt+0x46f4e8> │ │ │ │ - ldr r3, [pc, #36] @ 485c04 <__cxa_atexit@plt+0x46f4f4> │ │ │ │ + beq 485c20 <__cxa_atexit@plt+0x46f510> │ │ │ │ + ldr r3, [pc, #36] @ 485c2c <__cxa_atexit@plt+0x46f51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 485c30 <__cxa_atexit@plt+0x46f520> │ │ │ │ + ldr r3, [pc, #24] @ 485c58 <__cxa_atexit@plt+0x46f548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #76, 26 @ 0x1300 │ │ │ │ + cmpeq sl, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 485cd0 <__cxa_atexit@plt+0x46f5c0> │ │ │ │ - ldr r8, [pc, #108] @ 485cdc <__cxa_atexit@plt+0x46f5cc> │ │ │ │ + bcc 485cf8 <__cxa_atexit@plt+0x46f5e8> │ │ │ │ + ldr r8, [pc, #108] @ 485d04 <__cxa_atexit@plt+0x46f5f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 485ce0 <__cxa_atexit@plt+0x46f5d0> │ │ │ │ + ldr lr, [pc, #104] @ 485d08 <__cxa_atexit@plt+0x46f5f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 485ce4 <__cxa_atexit@plt+0x46f5d4> │ │ │ │ + ldr r0, [pc, #100] @ 485d0c <__cxa_atexit@plt+0x46f5fc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #96] @ 485ce8 <__cxa_atexit@plt+0x46f5d8> │ │ │ │ + ldr r9, [pc, #96] @ 485d10 <__cxa_atexit@plt+0x46f600> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ sub r1, r6, #23 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -1162598,368 +1162608,368 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ @ instruction: 0xfffff3a0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 485d30 <__cxa_atexit@plt+0x46f620> │ │ │ │ + ldr r3, [pc, #52] @ 485d58 <__cxa_atexit@plt+0x46f648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485d28 <__cxa_atexit@plt+0x46f618> │ │ │ │ - ldr r3, [pc, #36] @ 485d34 <__cxa_atexit@plt+0x46f624> │ │ │ │ + beq 485d50 <__cxa_atexit@plt+0x46f640> │ │ │ │ + ldr r3, [pc, #36] @ 485d5c <__cxa_atexit@plt+0x46f64c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 485d60 <__cxa_atexit@plt+0x46f650> │ │ │ │ + ldr r3, [pc, #24] @ 485d88 <__cxa_atexit@plt+0x46f678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #248, 28 @ 0xf80 │ │ │ │ + cmpeq sl, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 485df0 <__cxa_atexit@plt+0x46f6e0> │ │ │ │ - ldr r3, [pc, #100] @ 485e00 <__cxa_atexit@plt+0x46f6f0> │ │ │ │ + bhi 485e18 <__cxa_atexit@plt+0x46f708> │ │ │ │ + ldr r3, [pc, #100] @ 485e28 <__cxa_atexit@plt+0x46f718> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 485de0 <__cxa_atexit@plt+0x46f6d0> │ │ │ │ - ldr r7, [pc, #76] @ 485e04 <__cxa_atexit@plt+0x46f6f4> │ │ │ │ + beq 485e08 <__cxa_atexit@plt+0x46f6f8> │ │ │ │ + ldr r7, [pc, #76] @ 485e2c <__cxa_atexit@plt+0x46f71c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #35] @ 0x23 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 485e08 <__cxa_atexit@plt+0x46f6f8> │ │ │ │ + ldr r7, [pc, #16] @ 485e30 <__cxa_atexit@plt+0x46f720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #148, 28 @ 0x940 │ │ │ │ - cmpeq sl, #104, 28 @ 0x680 │ │ │ │ + cmpeq sl, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq sl, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r0, [pc, #24] @ 485e44 <__cxa_atexit@plt+0x46f734> │ │ │ │ + ldr r0, [pc, #24] @ 485e6c <__cxa_atexit@plt+0x46f75c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq sl, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 4857dc <__cxa_atexit@plt+0x46f0cc> │ │ │ │ - cmpeq sl, #28, 28 @ 0x1c0 │ │ │ │ + b 485804 <__cxa_atexit@plt+0x46f0f4> │ │ │ │ + cmpeq sl, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 485edc <__cxa_atexit@plt+0x46f7cc> │ │ │ │ - ldr r2, [pc, #100] @ 485eec <__cxa_atexit@plt+0x46f7dc> │ │ │ │ + bhi 485f04 <__cxa_atexit@plt+0x46f7f4> │ │ │ │ + ldr r2, [pc, #100] @ 485f14 <__cxa_atexit@plt+0x46f804> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 485ecc <__cxa_atexit@plt+0x46f7bc> │ │ │ │ + beq 485ef4 <__cxa_atexit@plt+0x46f7e4> │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r0, [pc, #64] @ 485ef0 <__cxa_atexit@plt+0x46f7e0> │ │ │ │ + ldr r0, [pc, #64] @ 485f18 <__cxa_atexit@plt+0x46f808> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 485ef4 <__cxa_atexit@plt+0x46f7e4> │ │ │ │ + ldr r7, [pc, #16] @ 485f1c <__cxa_atexit@plt+0x46f80c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq sl, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 485fa0 <__cxa_atexit@plt+0x46f890> │ │ │ │ - ldr r2, [pc, #180] @ 485fc8 <__cxa_atexit@plt+0x46f8b8> │ │ │ │ + bhi 485fc8 <__cxa_atexit@plt+0x46f8b8> │ │ │ │ + ldr r2, [pc, #180] @ 485ff0 <__cxa_atexit@plt+0x46f8e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 485fcc <__cxa_atexit@plt+0x46f8bc> │ │ │ │ + ldr r1, [pc, #176] @ 485ff4 <__cxa_atexit@plt+0x46f8e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldrh r1, [r7, #12] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ strh r1, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 485f5c <__cxa_atexit@plt+0x46f84c> │ │ │ │ + beq 485f84 <__cxa_atexit@plt+0x46f874> │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 485f68 <__cxa_atexit@plt+0x46f858> │ │ │ │ + bne 485f90 <__cxa_atexit@plt+0x46f880> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ str r7, [r3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 485fa8 <__cxa_atexit@plt+0x46f898> │ │ │ │ + bcc 485fd0 <__cxa_atexit@plt+0x46f8c0> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldrh r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #72] @ 485fd4 <__cxa_atexit@plt+0x46f8c4> │ │ │ │ + ldr r3, [pc, #72] @ 485ffc <__cxa_atexit@plt+0x46f8ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ strh r7, [r6, #8] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 485fd0 <__cxa_atexit@plt+0x46f8c0> │ │ │ │ + ldr r6, [pc, #32] @ 485ff8 <__cxa_atexit@plt+0x46f8e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq sp, #204, 18 @ 0x330000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq sp, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq sp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 486004 <__cxa_atexit@plt+0x46f8f4> │ │ │ │ + bne 48602c <__cxa_atexit@plt+0x46f91c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48603c <__cxa_atexit@plt+0x46f92c> │ │ │ │ + bcc 486064 <__cxa_atexit@plt+0x46f954> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 48605c <__cxa_atexit@plt+0x46f94c> │ │ │ │ + ldr r2, [pc, #52] @ 486084 <__cxa_atexit@plt+0x46f974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ strh r7, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 486058 <__cxa_atexit@plt+0x46f948> │ │ │ │ + ldr r6, [pc, #20] @ 486080 <__cxa_atexit@plt+0x46f970> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #72, 8 @ 0x48000000 │ │ │ │ + cmneq sp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4860a0 <__cxa_atexit@plt+0x46f990> │ │ │ │ + bcc 4860c8 <__cxa_atexit@plt+0x46f9b8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 4860b8 <__cxa_atexit@plt+0x46f9a8> │ │ │ │ + ldr r2, [pc, #40] @ 4860e0 <__cxa_atexit@plt+0x46f9d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4860bc <__cxa_atexit@plt+0x46f9ac> │ │ │ │ + ldr r3, [pc, #20] @ 4860e4 <__cxa_atexit@plt+0x46f9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #224, 6 @ 0x80000003 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq sl, #56, 22 @ 0xe000 │ │ │ │ + cmpeq sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 486168 <__cxa_atexit@plt+0x46fa58> │ │ │ │ + bhi 486190 <__cxa_atexit@plt+0x46fa80> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 486148 <__cxa_atexit@plt+0x46fa38> │ │ │ │ - ldr r7, [pc, #124] @ 486170 <__cxa_atexit@plt+0x46fa60> │ │ │ │ + bne 486170 <__cxa_atexit@plt+0x46fa60> │ │ │ │ + ldr r7, [pc, #124] @ 486198 <__cxa_atexit@plt+0x46fa88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48615c <__cxa_atexit@plt+0x46fa4c> │ │ │ │ - ldr r1, [pc, #88] @ 486174 <__cxa_atexit@plt+0x46fa64> │ │ │ │ + beq 486184 <__cxa_atexit@plt+0x46fa74> │ │ │ │ + ldr r1, [pc, #88] @ 48619c <__cxa_atexit@plt+0x46fa8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ strh r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48615c <__cxa_atexit@plt+0x46fa4c> │ │ │ │ + beq 486184 <__cxa_atexit@plt+0x46fa74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ strh r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ - ldr r7, [pc, #40] @ 486178 <__cxa_atexit@plt+0x46fa68> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ + ldr r7, [pc, #40] @ 4861a0 <__cxa_atexit@plt+0x46fa90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #36] @ 48617c <__cxa_atexit@plt+0x46fa6c> │ │ │ │ + ldr r0, [pc, #36] @ 4861a4 <__cxa_atexit@plt+0x46fa94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sl, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq sl, #172, 20 @ 0xac000 │ │ │ │ + cmpeq sl, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq sl, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 4861c0 <__cxa_atexit@plt+0x46fab0> │ │ │ │ + ldr r2, [pc, #48] @ 4861e8 <__cxa_atexit@plt+0x46fad8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ strh r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4861b8 <__cxa_atexit@plt+0x46faa8> │ │ │ │ + beq 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ mov r8, fp │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 486218 <__cxa_atexit@plt+0x46fb08> │ │ │ │ - ldr r2, [pc, #188] @ 4862b4 <__cxa_atexit@plt+0x46fba4> │ │ │ │ + bne 486240 <__cxa_atexit@plt+0x46fb30> │ │ │ │ + ldr r2, [pc, #188] @ 4862dc <__cxa_atexit@plt+0x46fbcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 486284 <__cxa_atexit@plt+0x46fb74> │ │ │ │ + beq 4862ac <__cxa_atexit@plt+0x46fb9c> │ │ │ │ mov fp, r8 │ │ │ │ - b 4862cc <__cxa_atexit@plt+0x46fbbc> │ │ │ │ + b 4862f4 <__cxa_atexit@plt+0x46fbe4> │ │ │ │ ldrh r2, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strh r2, [r5, #8] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 486290 <__cxa_atexit@plt+0x46fb80> │ │ │ │ - ldr r7, [pc, #128] @ 4862b8 <__cxa_atexit@plt+0x46fba8> │ │ │ │ + bcc 4862b8 <__cxa_atexit@plt+0x46fba8> │ │ │ │ + ldr r7, [pc, #128] @ 4862e0 <__cxa_atexit@plt+0x46fbd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ sub r7, r3, #14 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #108] @ 4862bc <__cxa_atexit@plt+0x46fbac> │ │ │ │ + ldr lr, [pc, #108] @ 4862e4 <__cxa_atexit@plt+0x46fbd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #104] @ 4862c0 <__cxa_atexit@plt+0x46fbb0> │ │ │ │ + ldr r9, [pc, #104] @ 4862e8 <__cxa_atexit@plt+0x46fbd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ strh r2, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ @@ -1162967,538 +1162977,538 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 4862b0 <__cxa_atexit@plt+0x46fba0> │ │ │ │ + ldr r6, [pc, #24] @ 4862d8 <__cxa_atexit@plt+0x46fbc8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - cmneq sp, #188, 14 @ 0x2f00000 │ │ │ │ - cmneq sp, #164, 14 @ 0x2900000 │ │ │ │ + cmneq sp, #148, 14 @ 0x2500000 │ │ │ │ + cmneq sp, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrh r1, [r5, #4]! │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r1, r2 │ │ │ │ - bls 486300 <__cxa_atexit@plt+0x46fbf0> │ │ │ │ - ldr r2, [pc, #84] @ 486340 <__cxa_atexit@plt+0x46fc30> │ │ │ │ + bls 486328 <__cxa_atexit@plt+0x46fc18> │ │ │ │ + ldr r2, [pc, #84] @ 486368 <__cxa_atexit@plt+0x46fc58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48632c <__cxa_atexit@plt+0x46fc1c> │ │ │ │ + beq 486354 <__cxa_atexit@plt+0x46fc44> │ │ │ │ mov r8, fp │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ - ldr r1, [pc, #60] @ 486344 <__cxa_atexit@plt+0x46fc34> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ + ldr r1, [pc, #60] @ 48636c <__cxa_atexit@plt+0x46fc5c> │ │ │ │ add r1, pc, r1 │ │ │ │ strh r2, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 486338 <__cxa_atexit@plt+0x46fc28> │ │ │ │ + beq 486360 <__cxa_atexit@plt+0x46fc50> │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ str r7, [r3, #12] │ │ │ │ strh r2, [r3, #4] │ │ │ │ mov r8, fp │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ strh r3, [r5] │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4861e0 <__cxa_atexit@plt+0x46fad0> │ │ │ │ + b 486208 <__cxa_atexit@plt+0x46faf8> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4863e8 <__cxa_atexit@plt+0x46fcd8> │ │ │ │ - ldr r7, [pc, #96] @ 486400 <__cxa_atexit@plt+0x46fcf0> │ │ │ │ + bcc 486410 <__cxa_atexit@plt+0x46fd00> │ │ │ │ + ldr r7, [pc, #96] @ 486428 <__cxa_atexit@plt+0x46fd18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #14 │ │ │ │ ldrh r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #72] @ 486404 <__cxa_atexit@plt+0x46fcf4> │ │ │ │ + ldr lr, [pc, #72] @ 48642c <__cxa_atexit@plt+0x46fd1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #68] @ 486408 <__cxa_atexit@plt+0x46fcf8> │ │ │ │ + ldr r8, [pc, #68] @ 486430 <__cxa_atexit@plt+0x46fd20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ strh r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 48640c <__cxa_atexit@plt+0x46fcfc> │ │ │ │ + ldr r3, [pc, #28] @ 486434 <__cxa_atexit@plt+0x46fd24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - cmneq sp, #80, 12 @ 0x5000000 │ │ │ │ - cmneq sp, #56, 12 @ 0x3800000 │ │ │ │ + cmneq sp, #40, 12 @ 0x2800000 │ │ │ │ + cmneq sp, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sl, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq sl, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 486450 <__cxa_atexit@plt+0x46fd40> │ │ │ │ - ldr r0, [pc, #36] @ 486458 <__cxa_atexit@plt+0x46fd48> │ │ │ │ + bhi 486478 <__cxa_atexit@plt+0x46fd68> │ │ │ │ + ldr r0, [pc, #36] @ 486480 <__cxa_atexit@plt+0x46fd70> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq sl, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 486518 <__cxa_atexit@plt+0x46fe08> │ │ │ │ - ldr r3, [pc, #164] @ 486538 <__cxa_atexit@plt+0x46fe28> │ │ │ │ + bhi 486540 <__cxa_atexit@plt+0x46fe30> │ │ │ │ + ldr r3, [pc, #164] @ 486560 <__cxa_atexit@plt+0x46fe50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 486508 <__cxa_atexit@plt+0x46fdf8> │ │ │ │ + beq 486530 <__cxa_atexit@plt+0x46fe20> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 486520 <__cxa_atexit@plt+0x46fe10> │ │ │ │ - ldr r7, [pc, #104] @ 48653c <__cxa_atexit@plt+0x46fe2c> │ │ │ │ + bcc 486548 <__cxa_atexit@plt+0x46fe38> │ │ │ │ + ldr r7, [pc, #104] @ 486564 <__cxa_atexit@plt+0x46fe54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 486540 <__cxa_atexit@plt+0x46fe30> │ │ │ │ + ldr r2, [pc, #100] @ 486568 <__cxa_atexit@plt+0x46fe58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #68, 14 @ 0x1100000 │ │ │ │ + cmneq sp, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48659c <__cxa_atexit@plt+0x46fe8c> │ │ │ │ - ldr r7, [pc, #64] @ 4865ac <__cxa_atexit@plt+0x46fe9c> │ │ │ │ + bcc 4865c4 <__cxa_atexit@plt+0x46feb4> │ │ │ │ + ldr r7, [pc, #64] @ 4865d4 <__cxa_atexit@plt+0x46fec4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4865b0 <__cxa_atexit@plt+0x46fea0> │ │ │ │ + ldr r2, [pc, #60] @ 4865d8 <__cxa_atexit@plt+0x46fec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #172, 12 @ 0xac00000 │ │ │ │ + cmneq sp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48662c <__cxa_atexit@plt+0x46ff1c> │ │ │ │ - ldr r3, [pc, #196] @ 486694 <__cxa_atexit@plt+0x46ff84> │ │ │ │ + bne 486654 <__cxa_atexit@plt+0x46ff44> │ │ │ │ + ldr r3, [pc, #196] @ 4866bc <__cxa_atexit@plt+0x46ffac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 486664 <__cxa_atexit@plt+0x46ff54> │ │ │ │ + beq 48668c <__cxa_atexit@plt+0x46ff7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 486680 <__cxa_atexit@plt+0x46ff70> │ │ │ │ + bcc 4866a8 <__cxa_atexit@plt+0x46ff98> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 48669c <__cxa_atexit@plt+0x46ff8c> │ │ │ │ + ldr lr, [pc, #144] @ 4866c4 <__cxa_atexit@plt+0x46ffb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 4866a0 <__cxa_atexit@plt+0x46ff90> │ │ │ │ + ldr r0, [pc, #140] @ 4866c8 <__cxa_atexit@plt+0x46ffb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 486670 <__cxa_atexit@plt+0x46ff60> │ │ │ │ + bcc 486698 <__cxa_atexit@plt+0x46ff88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 486698 <__cxa_atexit@plt+0x46ff88> │ │ │ │ + ldr r2, [pc, #80] @ 4866c0 <__cxa_atexit@plt+0x46ffb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #196, 6 @ 0x10000003 │ │ │ │ - cmneq sp, #0, 8 │ │ │ │ - cmneq sp, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq sp, #156, 6 @ 0x70000002 │ │ │ │ + cmneq sp, #216, 6 @ 0x60000003 │ │ │ │ + cmneq sp, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4866f4 <__cxa_atexit@plt+0x46ffe4> │ │ │ │ + bcc 48671c <__cxa_atexit@plt+0x47000c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 486700 <__cxa_atexit@plt+0x46fff0> │ │ │ │ + ldr lr, [pc, #40] @ 486728 <__cxa_atexit@plt+0x470018> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 486704 <__cxa_atexit@plt+0x46fff4> │ │ │ │ + ldr r0, [pc, #36] @ 48672c <__cxa_atexit@plt+0x47001c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #52, 6 @ 0xd0000000 │ │ │ │ - cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #12, 6 @ 0x30000000 │ │ │ │ + cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - cmpeq sl, #116, 4 @ 0x40000007 │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + cmpeq sl, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48675c <__cxa_atexit@plt+0x47004c> │ │ │ │ - ldr r0, [pc, #36] @ 486764 <__cxa_atexit@plt+0x470054> │ │ │ │ + bhi 486784 <__cxa_atexit@plt+0x470074> │ │ │ │ + ldr r0, [pc, #36] @ 48678c <__cxa_atexit@plt+0x47007c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq sl, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 486824 <__cxa_atexit@plt+0x470114> │ │ │ │ - ldr r3, [pc, #164] @ 486844 <__cxa_atexit@plt+0x470134> │ │ │ │ + bhi 48684c <__cxa_atexit@plt+0x47013c> │ │ │ │ + ldr r3, [pc, #164] @ 48686c <__cxa_atexit@plt+0x47015c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 486814 <__cxa_atexit@plt+0x470104> │ │ │ │ + beq 48683c <__cxa_atexit@plt+0x47012c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 48682c <__cxa_atexit@plt+0x47011c> │ │ │ │ - ldr r7, [pc, #104] @ 486848 <__cxa_atexit@plt+0x470138> │ │ │ │ + bcc 486854 <__cxa_atexit@plt+0x470144> │ │ │ │ + ldr r7, [pc, #104] @ 486870 <__cxa_atexit@plt+0x470160> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 48684c <__cxa_atexit@plt+0x47013c> │ │ │ │ + ldr r2, [pc, #100] @ 486874 <__cxa_atexit@plt+0x470164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #56, 8 @ 0x38000000 │ │ │ │ + cmneq sp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4868a8 <__cxa_atexit@plt+0x470198> │ │ │ │ - ldr r7, [pc, #64] @ 4868b8 <__cxa_atexit@plt+0x4701a8> │ │ │ │ + bcc 4868d0 <__cxa_atexit@plt+0x4701c0> │ │ │ │ + ldr r7, [pc, #64] @ 4868e0 <__cxa_atexit@plt+0x4701d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 4868bc <__cxa_atexit@plt+0x4701ac> │ │ │ │ + ldr r2, [pc, #60] @ 4868e4 <__cxa_atexit@plt+0x4701d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #160, 6 @ 0x80000002 │ │ │ │ + cmneq sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 486938 <__cxa_atexit@plt+0x470228> │ │ │ │ - ldr r3, [pc, #196] @ 4869a0 <__cxa_atexit@plt+0x470290> │ │ │ │ + bne 486960 <__cxa_atexit@plt+0x470250> │ │ │ │ + ldr r3, [pc, #196] @ 4869c8 <__cxa_atexit@plt+0x4702b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 486970 <__cxa_atexit@plt+0x470260> │ │ │ │ + beq 486998 <__cxa_atexit@plt+0x470288> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 48698c <__cxa_atexit@plt+0x47027c> │ │ │ │ + bcc 4869b4 <__cxa_atexit@plt+0x4702a4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 4869a8 <__cxa_atexit@plt+0x470298> │ │ │ │ + ldr lr, [pc, #144] @ 4869d0 <__cxa_atexit@plt+0x4702c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 4869ac <__cxa_atexit@plt+0x47029c> │ │ │ │ + ldr r0, [pc, #140] @ 4869d4 <__cxa_atexit@plt+0x4702c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48697c <__cxa_atexit@plt+0x47026c> │ │ │ │ + bcc 4869a4 <__cxa_atexit@plt+0x470294> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 4869a4 <__cxa_atexit@plt+0x470294> │ │ │ │ + ldr r2, [pc, #80] @ 4869cc <__cxa_atexit@plt+0x4702bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #184 @ 0xb8 │ │ │ │ - cmneq sp, #244 @ 0xf4 │ │ │ │ - cmneq sp, #220 @ 0xdc │ │ │ │ + cmneq sp, #144 @ 0x90 │ │ │ │ + cmneq sp, #204 @ 0xcc │ │ │ │ + cmneq sp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 486a00 <__cxa_atexit@plt+0x4702f0> │ │ │ │ + bcc 486a28 <__cxa_atexit@plt+0x470318> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 486a0c <__cxa_atexit@plt+0x4702fc> │ │ │ │ + ldr lr, [pc, #40] @ 486a34 <__cxa_atexit@plt+0x470324> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 486a10 <__cxa_atexit@plt+0x470300> │ │ │ │ + ldr r0, [pc, #36] @ 486a38 <__cxa_atexit@plt+0x470328> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #40 @ 0x28 │ │ │ │ - cmneq sp, #16 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #0 │ │ │ │ + cmneq sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f18 <__cxa_atexit@plt+0x76f808> │ │ │ │ - cmpeq sl, #104, 30 @ 0x1a0 │ │ │ │ + b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + cmpeq sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 486a78 <__cxa_atexit@plt+0x470368> │ │ │ │ - ldr lr, [pc, #52] @ 486a80 <__cxa_atexit@plt+0x470370> │ │ │ │ + bhi 486aa0 <__cxa_atexit@plt+0x470390> │ │ │ │ + ldr lr, [pc, #52] @ 486aa8 <__cxa_atexit@plt+0x470398> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r7, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r1, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #16, 30 @ 0x40 │ │ │ │ + cmpeq sl, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 486b0c <__cxa_atexit@plt+0x4703fc> │ │ │ │ - ldr r8, [pc, #108] @ 486b18 <__cxa_atexit@plt+0x470408> │ │ │ │ + bcc 486b34 <__cxa_atexit@plt+0x470424> │ │ │ │ + ldr r8, [pc, #108] @ 486b40 <__cxa_atexit@plt+0x470430> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 486b1c <__cxa_atexit@plt+0x47040c> │ │ │ │ + ldr lr, [pc, #104] @ 486b44 <__cxa_atexit@plt+0x470434> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #100] @ 486b20 <__cxa_atexit@plt+0x470410> │ │ │ │ + ldr sl, [pc, #100] @ 486b48 <__cxa_atexit@plt+0x470438> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #96] @ 486b24 <__cxa_atexit@plt+0x470414> │ │ │ │ + ldr r9, [pc, #96] @ 486b4c <__cxa_atexit@plt+0x47043c> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #23 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ @@ -1163509,450 +1163519,450 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 486b6c <__cxa_atexit@plt+0x47045c> │ │ │ │ + ldr r3, [pc, #52] @ 486b94 <__cxa_atexit@plt+0x470484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 486b64 <__cxa_atexit@plt+0x470454> │ │ │ │ - ldr r3, [pc, #36] @ 486b70 <__cxa_atexit@plt+0x470460> │ │ │ │ + beq 486b8c <__cxa_atexit@plt+0x47047c> │ │ │ │ + ldr r3, [pc, #36] @ 486b98 <__cxa_atexit@plt+0x470488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 486b9c <__cxa_atexit@plt+0x47048c> │ │ │ │ + ldr r3, [pc, #24] @ 486bc4 <__cxa_atexit@plt+0x4704b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sl, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 486bf4 <__cxa_atexit@plt+0x4704e4> │ │ │ │ - ldr r0, [pc, #36] @ 486bfc <__cxa_atexit@plt+0x4704ec> │ │ │ │ + bhi 486c1c <__cxa_atexit@plt+0x47050c> │ │ │ │ + ldr r0, [pc, #36] @ 486c24 <__cxa_atexit@plt+0x470514> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #148, 26 @ 0x2500 │ │ │ │ + cmpeq sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785f08 <__cxa_atexit@plt+0x76f7f8> │ │ │ │ + b 785f48 <__cxa_atexit@plt+0x76f838> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 486cbc <__cxa_atexit@plt+0x4705ac> │ │ │ │ - ldr r3, [pc, #164] @ 486cdc <__cxa_atexit@plt+0x4705cc> │ │ │ │ + bhi 486ce4 <__cxa_atexit@plt+0x4705d4> │ │ │ │ + ldr r3, [pc, #164] @ 486d04 <__cxa_atexit@plt+0x4705f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldrh r7, [r7, #15] │ │ │ │ str r0, [r5, #-4] │ │ │ │ strh r7, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 486cac <__cxa_atexit@plt+0x47059c> │ │ │ │ + beq 486cd4 <__cxa_atexit@plt+0x4705c4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 486cc4 <__cxa_atexit@plt+0x4705b4> │ │ │ │ - ldr r7, [pc, #104] @ 486ce0 <__cxa_atexit@plt+0x4705d0> │ │ │ │ + bcc 486cec <__cxa_atexit@plt+0x4705dc> │ │ │ │ + ldr r7, [pc, #104] @ 486d08 <__cxa_atexit@plt+0x4705f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 486ce4 <__cxa_atexit@plt+0x4705d4> │ │ │ │ + ldr r2, [pc, #100] @ 486d0c <__cxa_atexit@plt+0x4705fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #-8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #160, 30 @ 0x280 │ │ │ │ + cmneq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 486d40 <__cxa_atexit@plt+0x470630> │ │ │ │ - ldr r7, [pc, #64] @ 486d50 <__cxa_atexit@plt+0x470640> │ │ │ │ + bcc 486d68 <__cxa_atexit@plt+0x470658> │ │ │ │ + ldr r7, [pc, #64] @ 486d78 <__cxa_atexit@plt+0x470668> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 486d54 <__cxa_atexit@plt+0x470644> │ │ │ │ + ldr r2, [pc, #60] @ 486d7c <__cxa_atexit@plt+0x47066c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ strh r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, #8, 30 │ │ │ │ + cmneq sp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 486dd0 <__cxa_atexit@plt+0x4706c0> │ │ │ │ - ldr r3, [pc, #196] @ 486e38 <__cxa_atexit@plt+0x470728> │ │ │ │ + bne 486df8 <__cxa_atexit@plt+0x4706e8> │ │ │ │ + ldr r3, [pc, #196] @ 486e60 <__cxa_atexit@plt+0x470750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 486e08 <__cxa_atexit@plt+0x4706f8> │ │ │ │ + beq 486e30 <__cxa_atexit@plt+0x470720> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 486e24 <__cxa_atexit@plt+0x470714> │ │ │ │ + bcc 486e4c <__cxa_atexit@plt+0x47073c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #144] @ 486e40 <__cxa_atexit@plt+0x470730> │ │ │ │ + ldr lr, [pc, #144] @ 486e68 <__cxa_atexit@plt+0x470758> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 486e44 <__cxa_atexit@plt+0x470734> │ │ │ │ + ldr r0, [pc, #140] @ 486e6c <__cxa_atexit@plt+0x47075c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, lr} │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 486e14 <__cxa_atexit@plt+0x470704> │ │ │ │ + bcc 486e3c <__cxa_atexit@plt+0x47072c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 486e3c <__cxa_atexit@plt+0x47072c> │ │ │ │ + ldr r2, [pc, #80] @ 486e64 <__cxa_atexit@plt+0x470754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #32, 24 @ 0x2000 │ │ │ │ - cmneq sp, #92, 24 @ 0x5c00 │ │ │ │ - cmneq sp, #68, 24 @ 0x4400 │ │ │ │ + cmneq sp, #248, 22 @ 0x3e000 │ │ │ │ + cmneq sp, #52, 24 @ 0x3400 │ │ │ │ + cmneq sp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 486e98 <__cxa_atexit@plt+0x470788> │ │ │ │ + bcc 486ec0 <__cxa_atexit@plt+0x4707b0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 486ea4 <__cxa_atexit@plt+0x470794> │ │ │ │ + ldr lr, [pc, #40] @ 486ecc <__cxa_atexit@plt+0x4707bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 486ea8 <__cxa_atexit@plt+0x470798> │ │ │ │ + ldr r0, [pc, #36] @ 486ed0 <__cxa_atexit@plt+0x4707c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, lr} │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #144, 22 @ 0x24000 │ │ │ │ - cmneq sp, #120, 22 @ 0x1e000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #104, 22 @ 0x1a000 │ │ │ │ + cmneq sp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 785f28 <__cxa_atexit@plt+0x76f818> │ │ │ │ + b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 486f3c <__cxa_atexit@plt+0x47082c> │ │ │ │ + bhi 486f64 <__cxa_atexit@plt+0x470854> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 486f44 <__cxa_atexit@plt+0x470834> │ │ │ │ - ldr r2, [pc, #132] @ 486f78 <__cxa_atexit@plt+0x470868> │ │ │ │ + bcc 486f6c <__cxa_atexit@plt+0x47085c> │ │ │ │ + ldr r2, [pc, #132] @ 486fa0 <__cxa_atexit@plt+0x470890> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 486f7c <__cxa_atexit@plt+0x47086c> │ │ │ │ + ldr r1, [pc, #128] @ 486fa4 <__cxa_atexit@plt+0x470894> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ stmda r5, {r0, sl} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ sub r3, r6, #3 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 486f5c <__cxa_atexit@plt+0x47084c> │ │ │ │ - ldr r2, [pc, #96] @ 486f88 <__cxa_atexit@plt+0x470878> │ │ │ │ + bhi 486f84 <__cxa_atexit@plt+0x470874> │ │ │ │ + ldr r2, [pc, #96] @ 486fb0 <__cxa_atexit@plt+0x4708a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r3 │ │ │ │ - b 486f4c <__cxa_atexit@plt+0x47083c> │ │ │ │ + b 486f74 <__cxa_atexit@plt+0x470864> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 486f84 <__cxa_atexit@plt+0x470874> │ │ │ │ + ldr r7, [pc, #48] @ 486fac <__cxa_atexit@plt+0x47089c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 486f80 <__cxa_atexit@plt+0x470870> │ │ │ │ + ldr r7, [pc, #28] @ 486fa8 <__cxa_atexit@plt+0x470898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #68, 24 @ 0x4400 │ │ │ │ - cmpeq sl, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sl, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq sl, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xffffbc60 │ │ │ │ - cmpeq sl, #8, 26 @ 0x200 │ │ │ │ + cmpeq sl, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 486fb8 <__cxa_atexit@plt+0x4708a8> │ │ │ │ + ldr r3, [pc, #24] @ 486fe0 <__cxa_atexit@plt+0x4708d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 486fb0 <__cxa_atexit@plt+0x4708a0> │ │ │ │ - b 486fc8 <__cxa_atexit@plt+0x4708b8> │ │ │ │ + beq 486fd8 <__cxa_atexit@plt+0x4708c8> │ │ │ │ + b 486ff0 <__cxa_atexit@plt+0x4708e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #216, 24 @ 0xd800 │ │ │ │ + cmpeq sl, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 487028 <__cxa_atexit@plt+0x470918> │ │ │ │ - ldr r6, [pc, #180] @ 487094 <__cxa_atexit@plt+0x470984> │ │ │ │ + bne 487050 <__cxa_atexit@plt+0x470940> │ │ │ │ + ldr r6, [pc, #180] @ 4870bc <__cxa_atexit@plt+0x4709ac> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48706c <__cxa_atexit@plt+0x47095c> │ │ │ │ + beq 487094 <__cxa_atexit@plt+0x470984> │ │ │ │ ldrh r6, [r7, #3] │ │ │ │ lsr r3, r6, #2 │ │ │ │ - ldr r2, [pc, #152] @ 487098 <__cxa_atexit@plt+0x470988> │ │ │ │ + ldr r2, [pc, #152] @ 4870c0 <__cxa_atexit@plt+0x4709b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ addhi r2, r2, #4 │ │ │ │ ldr r3, [r2] │ │ │ │ - ldr r2, [pc, #136] @ 48709c <__cxa_atexit@plt+0x47098c> │ │ │ │ + ldr r2, [pc, #136] @ 4870c4 <__cxa_atexit@plt+0x4709b4> │ │ │ │ add r2, pc, r2 │ │ │ │ strh r6, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r6, sl │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 487078 <__cxa_atexit@plt+0x470968> │ │ │ │ - ldr r3, [pc, #88] @ 4870a0 <__cxa_atexit@plt+0x470990> │ │ │ │ + bcc 4870a0 <__cxa_atexit@plt+0x470990> │ │ │ │ + ldr r3, [pc, #88] @ 4870c8 <__cxa_atexit@plt+0x4709b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 4870a4 <__cxa_atexit@plt+0x470994> │ │ │ │ + ldr r2, [pc, #84] @ 4870cc <__cxa_atexit@plt+0x4709bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #72] @ 4870a8 <__cxa_atexit@plt+0x470998> │ │ │ │ + ldr r3, [pc, #72] @ 4870d0 <__cxa_atexit@plt+0x4709c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 487090 <__cxa_atexit@plt+0x470980> │ │ │ │ + ldr r7, [pc, #16] @ 4870b8 <__cxa_atexit@plt+0x4709a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq sl, #188, 16 @ 0xbc0000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq sp, #124, 20 @ 0x7c000 │ │ │ │ + cmneq sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffff7d20 │ │ │ │ - cmpeq sl, #0, 18 │ │ │ │ - cmneq sp, #116, 20 @ 0x74000 │ │ │ │ - cmpeq sl, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq sl, #216, 16 @ 0xd80000 │ │ │ │ + cmneq sp, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq sl, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ lsr r2, r3, #2 │ │ │ │ - ldr r1, [pc, #36] @ 4870ec <__cxa_atexit@plt+0x4709dc> │ │ │ │ + ldr r1, [pc, #36] @ 487114 <__cxa_atexit@plt+0x470a04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ addhi r1, r1, #4 │ │ │ │ ldr r2, [r1] │ │ │ │ - ldr r1, [pc, #20] @ 4870f0 <__cxa_atexit@plt+0x4709e0> │ │ │ │ + ldr r1, [pc, #20] @ 487118 <__cxa_atexit@plt+0x470a08> │ │ │ │ add r1, pc, r1 │ │ │ │ strh r3, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - cmneq sp, #180, 18 @ 0x2d0000 │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + cmneq sp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 48717c <__cxa_atexit@plt+0x470a6c> │ │ │ │ + bcc 4871a4 <__cxa_atexit@plt+0x470a94> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 487138 <__cxa_atexit@plt+0x470a28> │ │ │ │ + beq 487160 <__cxa_atexit@plt+0x470a50> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 48716c <__cxa_atexit@plt+0x470a5c> │ │ │ │ - ldr r3, [pc, #104] @ 487198 <__cxa_atexit@plt+0x470a88> │ │ │ │ + bne 487194 <__cxa_atexit@plt+0x470a84> │ │ │ │ + ldr r3, [pc, #104] @ 4871c0 <__cxa_atexit@plt+0x470ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ - ldr lr, [pc, #84] @ 487194 <__cxa_atexit@plt+0x470a84> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ + ldr lr, [pc, #84] @ 4871bc <__cxa_atexit@plt+0x470aac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ strh r2, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f10 <__cxa_atexit@plt+0x76f800> │ │ │ │ - ldr r3, [pc, #28] @ 487190 <__cxa_atexit@plt+0x470a80> │ │ │ │ + b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + ldr r3, [pc, #28] @ 4871b8 <__cxa_atexit@plt+0x470aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + b 785fb8 <__cxa_atexit@plt+0x76f8a8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq sl, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 487224 <__cxa_atexit@plt+0x470b14> │ │ │ │ - ldr r8, [pc, #108] @ 487230 <__cxa_atexit@plt+0x470b20> │ │ │ │ + bcc 48724c <__cxa_atexit@plt+0x470b3c> │ │ │ │ + ldr r8, [pc, #108] @ 487258 <__cxa_atexit@plt+0x470b48> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 487234 <__cxa_atexit@plt+0x470b24> │ │ │ │ + ldr lr, [pc, #104] @ 48725c <__cxa_atexit@plt+0x470b4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 487238 <__cxa_atexit@plt+0x470b28> │ │ │ │ + ldr r0, [pc, #100] @ 487260 <__cxa_atexit@plt+0x470b50> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #96] @ 48723c <__cxa_atexit@plt+0x470b2c> │ │ │ │ + ldr r9, [pc, #96] @ 487264 <__cxa_atexit@plt+0x470b54> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ sub r1, r6, #23 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -1163963,72 +1163973,72 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 487284 <__cxa_atexit@plt+0x470b74> │ │ │ │ + ldr r3, [pc, #52] @ 4872ac <__cxa_atexit@plt+0x470b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48727c <__cxa_atexit@plt+0x470b6c> │ │ │ │ - ldr r3, [pc, #36] @ 487288 <__cxa_atexit@plt+0x470b78> │ │ │ │ + beq 4872a4 <__cxa_atexit@plt+0x470b94> │ │ │ │ + ldr r3, [pc, #36] @ 4872b0 <__cxa_atexit@plt+0x470ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4872b4 <__cxa_atexit@plt+0x470ba4> │ │ │ │ + ldr r3, [pc, #24] @ 4872dc <__cxa_atexit@plt+0x470bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq sl, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 487354 <__cxa_atexit@plt+0x470c44> │ │ │ │ - ldr r8, [pc, #108] @ 487360 <__cxa_atexit@plt+0x470c50> │ │ │ │ + bcc 48737c <__cxa_atexit@plt+0x470c6c> │ │ │ │ + ldr r8, [pc, #108] @ 487388 <__cxa_atexit@plt+0x470c78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 487364 <__cxa_atexit@plt+0x470c54> │ │ │ │ + ldr lr, [pc, #104] @ 48738c <__cxa_atexit@plt+0x470c7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 487368 <__cxa_atexit@plt+0x470c58> │ │ │ │ + ldr r0, [pc, #100] @ 487390 <__cxa_atexit@plt+0x470c80> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #96] @ 48736c <__cxa_atexit@plt+0x470c5c> │ │ │ │ + ldr r9, [pc, #96] @ 487394 <__cxa_atexit@plt+0x470c84> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ sub r1, r6, #23 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -1164039,1068 +1164049,1068 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ strh r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 785f20 <__cxa_atexit@plt+0x76f810> │ │ │ │ + b 785f60 <__cxa_atexit@plt+0x76f850> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 4873b4 <__cxa_atexit@plt+0x470ca4> │ │ │ │ + ldr r3, [pc, #52] @ 4873dc <__cxa_atexit@plt+0x470ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4873ac <__cxa_atexit@plt+0x470c9c> │ │ │ │ - ldr r3, [pc, #36] @ 4873b8 <__cxa_atexit@plt+0x470ca8> │ │ │ │ + beq 4873d4 <__cxa_atexit@plt+0x470cc4> │ │ │ │ + ldr r3, [pc, #36] @ 4873e0 <__cxa_atexit@plt+0x470cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4873e4 <__cxa_atexit@plt+0x470cd4> │ │ │ │ + ldr r3, [pc, #24] @ 48740c <__cxa_atexit@plt+0x470cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + b 785fb0 <__cxa_atexit@plt+0x76f8a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq sl, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 487474 <__cxa_atexit@plt+0x470d64> │ │ │ │ - ldr r3, [pc, #100] @ 487484 <__cxa_atexit@plt+0x470d74> │ │ │ │ + bhi 48749c <__cxa_atexit@plt+0x470d8c> │ │ │ │ + ldr r3, [pc, #100] @ 4874ac <__cxa_atexit@plt+0x470d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 487464 <__cxa_atexit@plt+0x470d54> │ │ │ │ - ldr r7, [pc, #76] @ 487488 <__cxa_atexit@plt+0x470d78> │ │ │ │ + beq 48748c <__cxa_atexit@plt+0x470d7c> │ │ │ │ + ldr r7, [pc, #76] @ 4874b0 <__cxa_atexit@plt+0x470da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #39] @ 0x27 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48748c <__cxa_atexit@plt+0x470d7c> │ │ │ │ + ldr r7, [pc, #16] @ 4874b4 <__cxa_atexit@plt+0x470da4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #68, 16 @ 0x440000 │ │ │ │ - cmpeq sl, #20, 16 @ 0x140000 │ │ │ │ + cmpeq sl, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r0, [pc, #24] @ 4874c8 <__cxa_atexit@plt+0x470db8> │ │ │ │ + ldr r0, [pc, #24] @ 4874f0 <__cxa_atexit@plt+0x470de0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq sl, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldmdb r3, {r8, sl} │ │ │ │ str r7, [r3] │ │ │ │ sub r6, r3, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 487550 <__cxa_atexit@plt+0x470e40> │ │ │ │ + bhi 487578 <__cxa_atexit@plt+0x470e68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 487558 <__cxa_atexit@plt+0x470e48> │ │ │ │ - ldr r3, [pc, #128] @ 487590 <__cxa_atexit@plt+0x470e80> │ │ │ │ + bcc 487580 <__cxa_atexit@plt+0x470e70> │ │ │ │ + ldr r3, [pc, #128] @ 4875b8 <__cxa_atexit@plt+0x470ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #124] @ 487594 <__cxa_atexit@plt+0x470e84> │ │ │ │ + ldr r1, [pc, #124] @ 4875bc <__cxa_atexit@plt+0x470eac> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r2, {r3, r8} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #4]! │ │ │ │ stmib r2, {r7, sl} │ │ │ │ sub r1, r2, #12 │ │ │ │ sub r3, r6, #3 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 487574 <__cxa_atexit@plt+0x470e64> │ │ │ │ - ldr r2, [pc, #96] @ 4875a0 <__cxa_atexit@plt+0x470e90> │ │ │ │ + bhi 48759c <__cxa_atexit@plt+0x470e8c> │ │ │ │ + ldr r2, [pc, #96] @ 4875c8 <__cxa_atexit@plt+0x470eb8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r1 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ mov r6, r2 │ │ │ │ - b 487560 <__cxa_atexit@plt+0x470e50> │ │ │ │ + b 487588 <__cxa_atexit@plt+0x470e78> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 48759c <__cxa_atexit@plt+0x470e8c> │ │ │ │ + ldr r7, [pc, #52] @ 4875c4 <__cxa_atexit@plt+0x470eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 487598 <__cxa_atexit@plt+0x470e88> │ │ │ │ + ldr r7, [pc, #28] @ 4875c0 <__cxa_atexit@plt+0x470eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffebbc │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - cmpeq sl, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq sl, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq sl, #4, 12 @ 0x400000 │ │ │ │ + cmpeq sl, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0xffffb648 │ │ │ │ - cmpeq sl, #16, 14 @ 0x400000 │ │ │ │ + cmpeq sl, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48761c <__cxa_atexit@plt+0x470f0c> │ │ │ │ - ldr r2, [pc, #100] @ 48762c <__cxa_atexit@plt+0x470f1c> │ │ │ │ + bhi 487644 <__cxa_atexit@plt+0x470f34> │ │ │ │ + ldr r2, [pc, #100] @ 487654 <__cxa_atexit@plt+0x470f44> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48760c <__cxa_atexit@plt+0x470efc> │ │ │ │ + beq 487634 <__cxa_atexit@plt+0x470f24> │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #39] @ 0x27 │ │ │ │ - ldr r0, [pc, #64] @ 487630 <__cxa_atexit@plt+0x470f20> │ │ │ │ + ldr r0, [pc, #64] @ 487658 <__cxa_atexit@plt+0x470f48> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 487634 <__cxa_atexit@plt+0x470f24> │ │ │ │ + ldr r7, [pc, #16] @ 48765c <__cxa_atexit@plt+0x470f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq sl, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq sl, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 487694 <__cxa_atexit@plt+0x470f84> │ │ │ │ - ldr r7, [pc, #76] @ 4876a4 <__cxa_atexit@plt+0x470f94> │ │ │ │ + bhi 4876bc <__cxa_atexit@plt+0x470fac> │ │ │ │ + ldr r7, [pc, #76] @ 4876cc <__cxa_atexit@plt+0x470fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 487684 <__cxa_atexit@plt+0x470f74> │ │ │ │ - ldr r2, [pc, #60] @ 4876a8 <__cxa_atexit@plt+0x470f98> │ │ │ │ + beq 4876ac <__cxa_atexit@plt+0x470f9c> │ │ │ │ + ldr r2, [pc, #60] @ 4876d0 <__cxa_atexit@plt+0x470fc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4876ac <__cxa_atexit@plt+0x470f9c> │ │ │ │ + ldr r7, [pc, #16] @ 4876d4 <__cxa_atexit@plt+0x470fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq sl, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4876d4 <__cxa_atexit@plt+0x470fc4> │ │ │ │ + ldr r3, [pc, #20] @ 4876fc <__cxa_atexit@plt+0x470fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 487754 <__cxa_atexit@plt+0x471044> │ │ │ │ - ldr r3, [pc, #76] @ 487764 <__cxa_atexit@plt+0x471054> │ │ │ │ + bhi 48777c <__cxa_atexit@plt+0x47106c> │ │ │ │ + ldr r3, [pc, #76] @ 48778c <__cxa_atexit@plt+0x47107c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 487744 <__cxa_atexit@plt+0x471034> │ │ │ │ - ldr r3, [pc, #60] @ 487768 <__cxa_atexit@plt+0x471058> │ │ │ │ + beq 48776c <__cxa_atexit@plt+0x47105c> │ │ │ │ + ldr r3, [pc, #60] @ 487790 <__cxa_atexit@plt+0x471080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48776c <__cxa_atexit@plt+0x47105c> │ │ │ │ + ldr r7, [pc, #16] @ 487794 <__cxa_atexit@plt+0x471084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sl, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4877cc <__cxa_atexit@plt+0x4710bc> │ │ │ │ - ldr r7, [pc, #76] @ 4877dc <__cxa_atexit@plt+0x4710cc> │ │ │ │ + bhi 4877f4 <__cxa_atexit@plt+0x4710e4> │ │ │ │ + ldr r7, [pc, #76] @ 487804 <__cxa_atexit@plt+0x4710f4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4877bc <__cxa_atexit@plt+0x4710ac> │ │ │ │ - ldr r2, [pc, #60] @ 4877e0 <__cxa_atexit@plt+0x4710d0> │ │ │ │ + beq 4877e4 <__cxa_atexit@plt+0x4710d4> │ │ │ │ + ldr r2, [pc, #60] @ 487808 <__cxa_atexit@plt+0x4710f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4877e4 <__cxa_atexit@plt+0x4710d4> │ │ │ │ + ldr r7, [pc, #16] @ 48780c <__cxa_atexit@plt+0x4710fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq sl, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48780c <__cxa_atexit@plt+0x4710fc> │ │ │ │ + ldr r3, [pc, #20] @ 487834 <__cxa_atexit@plt+0x471124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 487854 <__cxa_atexit@plt+0x471144> │ │ │ │ + bcc 48787c <__cxa_atexit@plt+0x47116c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #28] @ 487860 <__cxa_atexit@plt+0x471150> │ │ │ │ + ldr r2, [pc, #28] @ 487888 <__cxa_atexit@plt+0x471178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #68, 6 @ 0x10000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4878c0 <__cxa_atexit@plt+0x4711b0> │ │ │ │ - ldr r3, [pc, #76] @ 4878d0 <__cxa_atexit@plt+0x4711c0> │ │ │ │ + bhi 4878e8 <__cxa_atexit@plt+0x4711d8> │ │ │ │ + ldr r3, [pc, #76] @ 4878f8 <__cxa_atexit@plt+0x4711e8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4878b0 <__cxa_atexit@plt+0x4711a0> │ │ │ │ - ldr r3, [pc, #60] @ 4878d4 <__cxa_atexit@plt+0x4711c4> │ │ │ │ + beq 4878d8 <__cxa_atexit@plt+0x4711c8> │ │ │ │ + ldr r3, [pc, #60] @ 4878fc <__cxa_atexit@plt+0x4711ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #59] @ 0x3b │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4878d8 <__cxa_atexit@plt+0x4711c8> │ │ │ │ + ldr r7, [pc, #16] @ 487900 <__cxa_atexit@plt+0x4711f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sl, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq sl, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 487938 <__cxa_atexit@plt+0x471228> │ │ │ │ - ldr r7, [pc, #76] @ 487948 <__cxa_atexit@plt+0x471238> │ │ │ │ + bhi 487960 <__cxa_atexit@plt+0x471250> │ │ │ │ + ldr r7, [pc, #76] @ 487970 <__cxa_atexit@plt+0x471260> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 487928 <__cxa_atexit@plt+0x471218> │ │ │ │ - ldr r2, [pc, #60] @ 48794c <__cxa_atexit@plt+0x47123c> │ │ │ │ + beq 487950 <__cxa_atexit@plt+0x471240> │ │ │ │ + ldr r2, [pc, #60] @ 487974 <__cxa_atexit@plt+0x471264> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #23] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 487950 <__cxa_atexit@plt+0x471240> │ │ │ │ + ldr r7, [pc, #16] @ 487978 <__cxa_atexit@plt+0x471268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #160, 6 @ 0x80000002 │ │ │ │ + cmpeq sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 487978 <__cxa_atexit@plt+0x471268> │ │ │ │ + ldr r3, [pc, #20] @ 4879a0 <__cxa_atexit@plt+0x471290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4879f8 <__cxa_atexit@plt+0x4712e8> │ │ │ │ - ldr r3, [pc, #76] @ 487a08 <__cxa_atexit@plt+0x4712f8> │ │ │ │ + bhi 487a20 <__cxa_atexit@plt+0x471310> │ │ │ │ + ldr r3, [pc, #76] @ 487a30 <__cxa_atexit@plt+0x471320> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4879e8 <__cxa_atexit@plt+0x4712d8> │ │ │ │ - ldr r3, [pc, #60] @ 487a0c <__cxa_atexit@plt+0x4712fc> │ │ │ │ + beq 487a10 <__cxa_atexit@plt+0x471300> │ │ │ │ + ldr r3, [pc, #60] @ 487a34 <__cxa_atexit@plt+0x471324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #23] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 487a10 <__cxa_atexit@plt+0x471300> │ │ │ │ + ldr r7, [pc, #16] @ 487a38 <__cxa_atexit@plt+0x471328> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sl, #224, 4 │ │ │ │ - cmpeq sl, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq sl, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq sl, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 487a74 <__cxa_atexit@plt+0x471364> │ │ │ │ + bhi 487a9c <__cxa_atexit@plt+0x47138c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 487a6c <__cxa_atexit@plt+0x47135c> │ │ │ │ - ldr r3, [pc, #52] @ 487a7c <__cxa_atexit@plt+0x47136c> │ │ │ │ + beq 487a94 <__cxa_atexit@plt+0x471384> │ │ │ │ + ldr r3, [pc, #52] @ 487aa4 <__cxa_atexit@plt+0x471394> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 487a80 <__cxa_atexit@plt+0x471370> │ │ │ │ + ldr r9, [pc, #48] @ 487aa8 <__cxa_atexit@plt+0x471398> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 487a84 <__cxa_atexit@plt+0x471374> │ │ │ │ + ldr r2, [pc, #44] @ 487aac <__cxa_atexit@plt+0x47139c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #224, 4 │ │ │ │ - cmpeq sl, #236, 4 @ 0xc000000e │ │ │ │ - cmneq sp, #8, 30 │ │ │ │ + cmpeq sl, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq sl, #196, 4 @ 0x4000000c │ │ │ │ + cmneq sp, #224, 28 @ 0xe00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 487ea4 <__cxa_atexit@plt+0x471794> │ │ │ │ - cmpeq sl, #204, 4 @ 0xc000000c │ │ │ │ + b 487ecc <__cxa_atexit@plt+0x4717bc> │ │ │ │ + cmpeq sl, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 487af8 <__cxa_atexit@plt+0x4713e8> │ │ │ │ - ldr r2, [pc, #80] @ 487b00 <__cxa_atexit@plt+0x4713f0> │ │ │ │ + bhi 487b20 <__cxa_atexit@plt+0x471410> │ │ │ │ + ldr r2, [pc, #80] @ 487b28 <__cxa_atexit@plt+0x471418> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 487b04 <__cxa_atexit@plt+0x4713f4> │ │ │ │ + ldr r0, [pc, #68] @ 487b2c <__cxa_atexit@plt+0x47141c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 487ae8 <__cxa_atexit@plt+0x4713d8> │ │ │ │ - ldr r3, [pc, #44] @ 487b08 <__cxa_atexit@plt+0x4713f8> │ │ │ │ + beq 487b10 <__cxa_atexit@plt+0x471400> │ │ │ │ + ldr r3, [pc, #44] @ 487b30 <__cxa_atexit@plt+0x471420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - b 487b98 <__cxa_atexit@plt+0x471488> │ │ │ │ + b 487bc0 <__cxa_atexit@plt+0x4714b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq sp, #80, 28 @ 0x500 │ │ │ │ + cmneq sp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sl, #80, 4 │ │ │ │ + cmpeq sl, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 487b30 <__cxa_atexit@plt+0x471420> │ │ │ │ + ldr r3, [pc, #12] @ 487b58 <__cxa_atexit@plt+0x471448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 487b98 <__cxa_atexit@plt+0x471488> │ │ │ │ + b 487bc0 <__cxa_atexit@plt+0x4714b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 487b68 <__cxa_atexit@plt+0x471458> │ │ │ │ - ldr r2, [pc, #40] @ 487b80 <__cxa_atexit@plt+0x471470> │ │ │ │ + bcc 487b90 <__cxa_atexit@plt+0x471480> │ │ │ │ + ldr r2, [pc, #40] @ 487ba8 <__cxa_atexit@plt+0x471498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 487b84 <__cxa_atexit@plt+0x471474> │ │ │ │ + ldr r3, [pc, #20] @ 487bac <__cxa_atexit@plt+0x47149c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmneq sp, #180, 28 @ 0xb40 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmneq sp, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmpeq sl, #208, 2 @ 0x34 │ │ │ │ + cmpeq sl, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 487c18 <__cxa_atexit@plt+0x471508> │ │ │ │ + bhi 487c40 <__cxa_atexit@plt+0x471530> │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 487bf0 <__cxa_atexit@plt+0x4714e0> │ │ │ │ - ldr lr, [pc, #104] @ 487c20 <__cxa_atexit@plt+0x471510> │ │ │ │ + bne 487c18 <__cxa_atexit@plt+0x471508> │ │ │ │ + ldr lr, [pc, #104] @ 487c48 <__cxa_atexit@plt+0x471538> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ stmdb r5, {r1, r7, r8} │ │ │ │ tst r2, #3 │ │ │ │ - beq 487c08 <__cxa_atexit@plt+0x4714f8> │ │ │ │ + beq 487c30 <__cxa_atexit@plt+0x471520> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 487c34 <__cxa_atexit@plt+0x471524> │ │ │ │ - ldr r7, [pc, #44] @ 487c24 <__cxa_atexit@plt+0x471514> │ │ │ │ + b 487c5c <__cxa_atexit@plt+0x47154c> │ │ │ │ + ldr r7, [pc, #44] @ 487c4c <__cxa_atexit@plt+0x47153c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq sp, #128, 26 @ 0x2000 │ │ │ │ - cmpeq sl, #52, 2 │ │ │ │ + cmneq sp, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sl, #12, 2 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #5 │ │ │ │ - bne 487cf0 <__cxa_atexit@plt+0x4715e0> │ │ │ │ + bne 487d18 <__cxa_atexit@plt+0x471608> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 487d78 <__cxa_atexit@plt+0x471668> │ │ │ │ + bcc 487da0 <__cxa_atexit@plt+0x471690> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ - ldr r8, [pc, #284] @ 487d84 <__cxa_atexit@plt+0x471674> │ │ │ │ + ldr r8, [pc, #284] @ 487dac <__cxa_atexit@plt+0x47169c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [r0, #3] │ │ │ │ ldr r9, [r0, #7] │ │ │ │ ldr ip, [r0, #11] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r1, #12]! │ │ │ │ cmp sl, ip │ │ │ │ - bne 487d0c <__cxa_atexit@plt+0x4715fc> │ │ │ │ + bne 487d34 <__cxa_atexit@plt+0x471624> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r8, r9 │ │ │ │ - bne 487d50 <__cxa_atexit@plt+0x471640> │ │ │ │ - ldr r1, [pc, #216] @ 487d88 <__cxa_atexit@plt+0x471678> │ │ │ │ + bne 487d78 <__cxa_atexit@plt+0x471668> │ │ │ │ + ldr r1, [pc, #216] @ 487db0 <__cxa_atexit@plt+0x4716a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #20]! │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - ldr lr, [pc, #204] @ 487d8c <__cxa_atexit@plt+0x47167c> │ │ │ │ + ldr lr, [pc, #204] @ 487db4 <__cxa_atexit@plt+0x4716a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r2, #8] │ │ │ │ - ldr r8, [pc, #196] @ 487d90 <__cxa_atexit@plt+0x471680> │ │ │ │ + ldr r8, [pc, #196] @ 487db8 <__cxa_atexit@plt+0x4716a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r1, r2 │ │ │ │ str r8, [r1, #12]! │ │ │ │ str r3, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r7, [r2, #28] │ │ │ │ str r1, [r2, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #168] @ 487da0 <__cxa_atexit@plt+0x471690> │ │ │ │ + ldr r7, [pc, #168] @ 487dc8 <__cxa_atexit@plt+0x4716b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #160] @ 487da4 <__cxa_atexit@plt+0x471694> │ │ │ │ + ldr r0, [pc, #160] @ 487dcc <__cxa_atexit@plt+0x4716bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #128] @ 487d94 <__cxa_atexit@plt+0x471684> │ │ │ │ + ldr r1, [pc, #128] @ 487dbc <__cxa_atexit@plt+0x4716ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #20]! │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r3, [r2, #32] │ │ │ │ - ldr r1, [pc, #112] @ 487d98 <__cxa_atexit@plt+0x471688> │ │ │ │ + ldr r1, [pc, #112] @ 487dc0 <__cxa_atexit@plt+0x4716b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r7, [r2, #16] │ │ │ │ str r2, [r2, #20] │ │ │ │ - ldr r7, [pc, #92] @ 487d9c <__cxa_atexit@plt+0x47168c> │ │ │ │ + ldr r7, [pc, #92] @ 487dc4 <__cxa_atexit@plt+0x4716b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #24]! │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #80] @ 487da8 <__cxa_atexit@plt+0x471698> │ │ │ │ + ldr r0, [pc, #80] @ 487dd0 <__cxa_atexit@plt+0x4716c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ stm r5, {r9, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str ip, [r5, #8] │ │ │ │ mov r6, r1 │ │ │ │ - b 785dc8 <__cxa_atexit@plt+0x76f6b8> │ │ │ │ + b 785df0 <__cxa_atexit@plt+0x76f6e0> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq sp, #68, 28 @ 0x440 │ │ │ │ - cmneq sp, #88, 24 @ 0x5800 │ │ │ │ - cmneq sp, #44, 28 @ 0x2c0 │ │ │ │ - cmneq sp, #224, 26 @ 0x3800 │ │ │ │ - cmneq sp, #240, 22 @ 0x3c000 │ │ │ │ + cmneq sp, #28, 28 @ 0x1c0 │ │ │ │ + cmneq sp, #48, 24 @ 0x3000 │ │ │ │ + cmneq sp, #4, 28 @ 0x40 │ │ │ │ cmneq sp, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq sl, #108 @ 0x6c │ │ │ │ - cmpeq sl, #96 @ 0x60 │ │ │ │ + cmneq sp, #200, 22 @ 0x32000 │ │ │ │ + cmneq sp, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sl, #68 @ 0x44 │ │ │ │ + cmpeq sl, #56 @ 0x38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 487e20 <__cxa_atexit@plt+0x471710> │ │ │ │ + bne 487e48 <__cxa_atexit@plt+0x471738> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 487e68 <__cxa_atexit@plt+0x471758> │ │ │ │ - ldr r0, [pc, #144] @ 487e74 <__cxa_atexit@plt+0x471764> │ │ │ │ + bcc 487e90 <__cxa_atexit@plt+0x471780> │ │ │ │ + ldr r0, [pc, #144] @ 487e9c <__cxa_atexit@plt+0x47178c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #132] @ 487e78 <__cxa_atexit@plt+0x471768> │ │ │ │ + ldr r8, [pc, #132] @ 487ea0 <__cxa_atexit@plt+0x471790> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #124] @ 487e7c <__cxa_atexit@plt+0x47176c> │ │ │ │ + ldr r7, [pc, #124] @ 487ea4 <__cxa_atexit@plt+0x471794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [r2, #12]! │ │ │ │ add r7, r3, #20 │ │ │ │ stm r7, {r1, r8, lr} │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 487e68 <__cxa_atexit@plt+0x471758> │ │ │ │ - ldr r0, [pc, #80] @ 487e80 <__cxa_atexit@plt+0x471770> │ │ │ │ + bcc 487e90 <__cxa_atexit@plt+0x471780> │ │ │ │ + ldr r0, [pc, #80] @ 487ea8 <__cxa_atexit@plt+0x471798> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r1, [r3, #32] │ │ │ │ - ldr r2, [pc, #64] @ 487e84 <__cxa_atexit@plt+0x471774> │ │ │ │ + ldr r2, [pc, #64] @ 487eac <__cxa_atexit@plt+0x47179c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r7, r3, #8 │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #48] @ 487e88 <__cxa_atexit@plt+0x471778> │ │ │ │ + ldr r7, [pc, #48] @ 487eb0 <__cxa_atexit@plt+0x4717a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #16, 26 @ 0x400 │ │ │ │ - cmneq sp, #36, 22 @ 0x9000 │ │ │ │ - cmneq sp, #248, 24 @ 0xf800 │ │ │ │ - cmneq sp, #196, 24 @ 0xc400 │ │ │ │ - cmneq sp, #212, 20 @ 0xd4000 │ │ │ │ - cmneq sp, #160, 24 @ 0xa000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #232, 24 @ 0xe800 │ │ │ │ + cmneq sp, #252, 20 @ 0xfc000 │ │ │ │ + cmneq sp, #208, 24 @ 0xd000 │ │ │ │ + cmneq sp, #156, 24 @ 0x9c00 │ │ │ │ + cmneq sp, #172, 20 @ 0xac000 │ │ │ │ + cmneq sp, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmpeq sl, #196, 28 @ 0xc40 │ │ │ │ + cmpeq sl, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 487f30 <__cxa_atexit@plt+0x471820> │ │ │ │ - ldr r7, [pc, #160] @ 487f60 <__cxa_atexit@plt+0x471850> │ │ │ │ + bhi 487f58 <__cxa_atexit@plt+0x471848> │ │ │ │ + ldr r7, [pc, #160] @ 487f88 <__cxa_atexit@plt+0x471878> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r2, #-16] │ │ │ │ stmdb r2, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 487f24 <__cxa_atexit@plt+0x471814> │ │ │ │ + beq 487f4c <__cxa_atexit@plt+0x47183c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 487f4c <__cxa_atexit@plt+0x47183c> │ │ │ │ - ldr lr, [pc, #116] @ 487f68 <__cxa_atexit@plt+0x471858> │ │ │ │ + bcc 487f74 <__cxa_atexit@plt+0x471864> │ │ │ │ + ldr lr, [pc, #116] @ 487f90 <__cxa_atexit@plt+0x471880> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #112] @ 487f6c <__cxa_atexit@plt+0x47185c> │ │ │ │ + ldr r9, [pc, #112] @ 487f94 <__cxa_atexit@plt+0x471884> │ │ │ │ add r9, pc, r9 │ │ │ │ ldmdb r2, {r0, r7} │ │ │ │ ldr r1, [r2] │ │ │ │ str r9, [r2, #-16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 487b98 <__cxa_atexit@plt+0x471488> │ │ │ │ + b 487bc0 <__cxa_atexit@plt+0x4714b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 487f64 <__cxa_atexit@plt+0x471854> │ │ │ │ + ldr r7, [pc, #44] @ 487f8c <__cxa_atexit@plt+0x47187c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r2, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq sl, #20, 28 @ 0x140 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq sl, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq sl, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 487fc8 <__cxa_atexit@plt+0x4718b8> │ │ │ │ - ldr lr, [pc, #60] @ 487fd8 <__cxa_atexit@plt+0x4718c8> │ │ │ │ + bcc 487ff0 <__cxa_atexit@plt+0x4718e0> │ │ │ │ + ldr lr, [pc, #60] @ 488000 <__cxa_atexit@plt+0x4718f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #56] @ 487fdc <__cxa_atexit@plt+0x4718cc> │ │ │ │ + ldr r2, [pc, #56] @ 488004 <__cxa_atexit@plt+0x4718f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r7, #4] │ │ │ │ add lr, r7, #8 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 487b98 <__cxa_atexit@plt+0x471488> │ │ │ │ + b 487bc0 <__cxa_atexit@plt+0x4714b0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #180] @ 4880a4 <__cxa_atexit@plt+0x471994> │ │ │ │ + ldr r3, [pc, #180] @ 4880cc <__cxa_atexit@plt+0x4719bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 488078 <__cxa_atexit@plt+0x471968> │ │ │ │ + beq 4880a0 <__cxa_atexit@plt+0x471990> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 488080 <__cxa_atexit@plt+0x471970> │ │ │ │ + bne 4880a8 <__cxa_atexit@plt+0x471998> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r3, r9 │ │ │ │ - bcc 488094 <__cxa_atexit@plt+0x471984> │ │ │ │ + bcc 4880bc <__cxa_atexit@plt+0x4719ac> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, r8, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488030 <__cxa_atexit@plt+0x471920> │ │ │ │ + bne 488058 <__cxa_atexit@plt+0x471948> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #92] @ 4880a8 <__cxa_atexit@plt+0x471998> │ │ │ │ + ldr r0, [pc, #92] @ 4880d0 <__cxa_atexit@plt+0x4719c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 48805c <__cxa_atexit@plt+0x47194c> │ │ │ │ + bne 488084 <__cxa_atexit@plt+0x471974> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r3, [pc, #72] @ 4880ac <__cxa_atexit@plt+0x47199c> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r3, [pc, #72] @ 4880d4 <__cxa_atexit@plt+0x4719c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r9, #2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4880b0 <__cxa_atexit@plt+0x4719a0> │ │ │ │ + ldr r7, [pc, #40] @ 4880d8 <__cxa_atexit@plt+0x4719c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq sp, #116, 28 @ 0x740 │ │ │ │ - cmneq sp, #212, 16 @ 0xd40000 │ │ │ │ - cmneq sp, #208, 16 @ 0xd00000 │ │ │ │ + cmneq sp, #76, 28 @ 0x4c0 │ │ │ │ + cmneq sp, #172, 16 @ 0xac0000 │ │ │ │ + cmneq sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48813c <__cxa_atexit@plt+0x471a2c> │ │ │ │ + bne 488164 <__cxa_atexit@plt+0x471a54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ - bcc 488150 <__cxa_atexit@plt+0x471a40> │ │ │ │ + bcc 488178 <__cxa_atexit@plt+0x471a68> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [r0, #4]! │ │ │ │ mov r7, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ ldrex r7, [r0] │ │ │ │ strex r7, r3, [r0] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 4880f4 <__cxa_atexit@plt+0x4719e4> │ │ │ │ + bne 48811c <__cxa_atexit@plt+0x471a0c> │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #80] @ 488160 <__cxa_atexit@plt+0x471a50> │ │ │ │ + ldr r3, [pc, #80] @ 488188 <__cxa_atexit@plt+0x471a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 488120 <__cxa_atexit@plt+0x471a10> │ │ │ │ + bne 488148 <__cxa_atexit@plt+0x471a38> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ - ldr r7, [pc, #60] @ 488164 <__cxa_atexit@plt+0x471a54> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ + ldr r7, [pc, #60] @ 48818c <__cxa_atexit@plt+0x471a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r9} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r8, #2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488168 <__cxa_atexit@plt+0x471a58> │ │ │ │ + ldr r7, [pc, #36] @ 488190 <__cxa_atexit@plt+0x471a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #176, 26 @ 0x2c00 │ │ │ │ - cmneq sp, #16, 16 @ 0x100000 │ │ │ │ - cmneq sp, #20, 16 @ 0x140000 │ │ │ │ - cmpeq sl, #252, 22 @ 0x3f000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #136, 26 @ 0x2200 │ │ │ │ + cmneq sp, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq sp, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq sl, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4881e8 <__cxa_atexit@plt+0x471ad8> │ │ │ │ - ldr r7, [pc, #104] @ 4881f8 <__cxa_atexit@plt+0x471ae8> │ │ │ │ + bhi 488210 <__cxa_atexit@plt+0x471b00> │ │ │ │ + ldr r7, [pc, #104] @ 488220 <__cxa_atexit@plt+0x471b10> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 4881cc <__cxa_atexit@plt+0x471abc> │ │ │ │ - ldr r2, [pc, #88] @ 4881fc <__cxa_atexit@plt+0x471aec> │ │ │ │ + beq 4881f4 <__cxa_atexit@plt+0x471ae4> │ │ │ │ + ldr r2, [pc, #88] @ 488224 <__cxa_atexit@plt+0x471b14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #75] @ 0x4b │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ stmda r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4881dc <__cxa_atexit@plt+0x471acc> │ │ │ │ + beq 488204 <__cxa_atexit@plt+0x471af4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ - b 487ea4 <__cxa_atexit@plt+0x471794> │ │ │ │ + b 487ecc <__cxa_atexit@plt+0x4717bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 488200 <__cxa_atexit@plt+0x471af0> │ │ │ │ + ldr r7, [pc, #16] @ 488228 <__cxa_atexit@plt+0x471b18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq sl, #140, 22 @ 0x23000 │ │ │ │ - cmpeq sl, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq sl, #100, 22 @ 0x19000 │ │ │ │ + cmpeq sl, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 488254 <__cxa_atexit@plt+0x471b44> │ │ │ │ + ldr r2, [pc, #60] @ 48827c <__cxa_atexit@plt+0x471b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #75] @ 0x4b │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48824c <__cxa_atexit@plt+0x471b3c> │ │ │ │ + beq 488274 <__cxa_atexit@plt+0x471b64> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 487ea4 <__cxa_atexit@plt+0x471794> │ │ │ │ + b 487ecc <__cxa_atexit@plt+0x4717bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #20, 22 @ 0x5000 │ │ │ │ + cmpeq sl, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ - b 487ea4 <__cxa_atexit@plt+0x471794> │ │ │ │ - cmpeq sl, #244, 20 @ 0xf4000 │ │ │ │ + b 487ecc <__cxa_atexit@plt+0x4717bc> │ │ │ │ + cmpeq sl, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 48817c <__cxa_atexit@plt+0x471a6c> │ │ │ │ + b 4881a4 <__cxa_atexit@plt+0x471a94> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 488308 <__cxa_atexit@plt+0x471bf8> │ │ │ │ - ldr r3, [pc, #104] @ 488318 <__cxa_atexit@plt+0x471c08> │ │ │ │ + bhi 488330 <__cxa_atexit@plt+0x471c20> │ │ │ │ + ldr r3, [pc, #104] @ 488340 <__cxa_atexit@plt+0x471c30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4882f0 <__cxa_atexit@plt+0x471be0> │ │ │ │ + beq 488318 <__cxa_atexit@plt+0x471c08> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r3, [r8, #23] │ │ │ │ - ldr r2, [pc, #72] @ 48831c <__cxa_atexit@plt+0x471c0c> │ │ │ │ + ldr r2, [pc, #72] @ 488344 <__cxa_atexit@plt+0x471c34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 488300 <__cxa_atexit@plt+0x471bf0> │ │ │ │ - b 488370 <__cxa_atexit@plt+0x471c60> │ │ │ │ + beq 488328 <__cxa_atexit@plt+0x471c18> │ │ │ │ + b 488398 <__cxa_atexit@plt+0x471c88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 488320 <__cxa_atexit@plt+0x471c10> │ │ │ │ + ldr r7, [pc, #16] @ 488348 <__cxa_atexit@plt+0x471c38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq sl, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ - ldr r1, [pc, #40] @ 488364 <__cxa_atexit@plt+0x471c54> │ │ │ │ + ldr r1, [pc, #40] @ 48838c <__cxa_atexit@plt+0x471c7c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 48835c <__cxa_atexit@plt+0x471c4c> │ │ │ │ - b 488370 <__cxa_atexit@plt+0x471c60> │ │ │ │ + beq 488384 <__cxa_atexit@plt+0x471c74> │ │ │ │ + b 488398 <__cxa_atexit@plt+0x471c88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r6, [pc, #200] @ 48844c <__cxa_atexit@plt+0x471d3c> │ │ │ │ + ldr r6, [pc, #200] @ 488474 <__cxa_atexit@plt+0x471d64> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r2, #11] │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 48842c <__cxa_atexit@plt+0x471d1c> │ │ │ │ + beq 488454 <__cxa_atexit@plt+0x471d44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 48843c <__cxa_atexit@plt+0x471d2c> │ │ │ │ + bcc 488464 <__cxa_atexit@plt+0x471d54> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ - ldr r9, [pc, #132] @ 488450 <__cxa_atexit@plt+0x471d40> │ │ │ │ + ldr r9, [pc, #132] @ 488478 <__cxa_atexit@plt+0x471d68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmda r5, {r2, r8} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r0, r2, r0 │ │ │ │ stmib r3, {r9, sl, lr} │ │ │ │ str r0, [r3, #16] │ │ │ │ @@ -1165108,46 +1165118,46 @@ │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ sub lr, r6, #11 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4883f8 <__cxa_atexit@plt+0x471ce8> │ │ │ │ + bne 488420 <__cxa_atexit@plt+0x471d10> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #64] @ 488454 <__cxa_atexit@plt+0x471d44> │ │ │ │ + ldr r0, [pc, #64] @ 48847c <__cxa_atexit@plt+0x471d6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 488424 <__cxa_atexit@plt+0x471d14> │ │ │ │ + bne 48844c <__cxa_atexit@plt+0x471d3c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #88, 16 @ 0x580000 │ │ │ │ - cmneq sp, #172, 20 @ 0xac000 │ │ │ │ + cmneq sp, #48, 16 @ 0x300000 │ │ │ │ + cmneq sp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4884e8 <__cxa_atexit@plt+0x471dd8> │ │ │ │ + bcc 488510 <__cxa_atexit@plt+0x471e00> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ - ldr r9, [pc, #108] @ 4884f4 <__cxa_atexit@plt+0x471de4> │ │ │ │ + ldr r9, [pc, #108] @ 48851c <__cxa_atexit@plt+0x471e0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r0, r2, r0 │ │ │ │ stmib r3, {r9, sl, lr} │ │ │ │ str r0, [r3, #16] │ │ │ │ @@ -1165155,111 +1165165,111 @@ │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ sub lr, r6, #11 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4884b4 <__cxa_atexit@plt+0x471da4> │ │ │ │ + bne 4884dc <__cxa_atexit@plt+0x471dcc> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #40] @ 4884f8 <__cxa_atexit@plt+0x471de8> │ │ │ │ + ldr r0, [pc, #40] @ 488520 <__cxa_atexit@plt+0x471e10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 4884e0 <__cxa_atexit@plt+0x471dd0> │ │ │ │ + bne 488508 <__cxa_atexit@plt+0x471df8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #156, 14 @ 0x2700000 │ │ │ │ - cmneq sp, #240, 18 @ 0x3c0000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq sp, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 48829c <__cxa_atexit@plt+0x471b8c> │ │ │ │ + b 4882c4 <__cxa_atexit@plt+0x471bb4> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 488584 <__cxa_atexit@plt+0x471e74> │ │ │ │ - ldr r3, [pc, #104] @ 488594 <__cxa_atexit@plt+0x471e84> │ │ │ │ + bhi 4885ac <__cxa_atexit@plt+0x471e9c> │ │ │ │ + ldr r3, [pc, #104] @ 4885bc <__cxa_atexit@plt+0x471eac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48856c <__cxa_atexit@plt+0x471e5c> │ │ │ │ + beq 488594 <__cxa_atexit@plt+0x471e84> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r3, [r8, #23] │ │ │ │ - ldr r2, [pc, #72] @ 488598 <__cxa_atexit@plt+0x471e88> │ │ │ │ + ldr r2, [pc, #72] @ 4885c0 <__cxa_atexit@plt+0x471eb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48857c <__cxa_atexit@plt+0x471e6c> │ │ │ │ - b 4885ec <__cxa_atexit@plt+0x471edc> │ │ │ │ + beq 4885a4 <__cxa_atexit@plt+0x471e94> │ │ │ │ + b 488614 <__cxa_atexit@plt+0x471f04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48859c <__cxa_atexit@plt+0x471e8c> │ │ │ │ + ldr r7, [pc, #16] @ 4885c4 <__cxa_atexit@plt+0x471eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #8, 16 @ 0x80000 │ │ │ │ + cmpeq sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ - ldr r1, [pc, #40] @ 4885e0 <__cxa_atexit@plt+0x471ed0> │ │ │ │ + ldr r1, [pc, #40] @ 488608 <__cxa_atexit@plt+0x471ef8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4885d8 <__cxa_atexit@plt+0x471ec8> │ │ │ │ - b 4885ec <__cxa_atexit@plt+0x471edc> │ │ │ │ + beq 488600 <__cxa_atexit@plt+0x471ef0> │ │ │ │ + b 488614 <__cxa_atexit@plt+0x471f04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r6, [pc, #204] @ 4886cc <__cxa_atexit@plt+0x471fbc> │ │ │ │ + ldr r6, [pc, #204] @ 4886f4 <__cxa_atexit@plt+0x471fe4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4886ac <__cxa_atexit@plt+0x471f9c> │ │ │ │ + beq 4886d4 <__cxa_atexit@plt+0x471fc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4886bc <__cxa_atexit@plt+0x471fac> │ │ │ │ + bcc 4886e4 <__cxa_atexit@plt+0x471fd4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ - ldr r9, [pc, #136] @ 4886d0 <__cxa_atexit@plt+0x471fc0> │ │ │ │ + ldr r9, [pc, #136] @ 4886f8 <__cxa_atexit@plt+0x471fe8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmda r5, {r2, r8} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r0, r2, r0 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ str r0, [r3, #12] │ │ │ │ @@ -1165268,46 +1165278,46 @@ │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ sub lr, r6, #11 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488678 <__cxa_atexit@plt+0x471f68> │ │ │ │ + bne 4886a0 <__cxa_atexit@plt+0x471f90> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #64] @ 4886d4 <__cxa_atexit@plt+0x471fc4> │ │ │ │ + ldr r0, [pc, #64] @ 4886fc <__cxa_atexit@plt+0x471fec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 4886a4 <__cxa_atexit@plt+0x471f94> │ │ │ │ + bne 4886cc <__cxa_atexit@plt+0x471fbc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq sp, #220, 10 @ 0x37000000 │ │ │ │ - cmneq sp, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq sp, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq sp, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48876c <__cxa_atexit@plt+0x47205c> │ │ │ │ + bcc 488794 <__cxa_atexit@plt+0x472084> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ - ldr r9, [pc, #112] @ 488778 <__cxa_atexit@plt+0x472068> │ │ │ │ + ldr r9, [pc, #112] @ 4887a0 <__cxa_atexit@plt+0x472090> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r0, r2, r0 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ str r0, [r3, #12] │ │ │ │ @@ -1165316,851 +1165326,851 @@ │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ sub lr, r6, #11 │ │ │ │ ldrex r0, [r3] │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488738 <__cxa_atexit@plt+0x472028> │ │ │ │ + bne 488760 <__cxa_atexit@plt+0x472050> │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #40] @ 48877c <__cxa_atexit@plt+0x47206c> │ │ │ │ + ldr r0, [pc, #40] @ 4887a4 <__cxa_atexit@plt+0x472094> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 488764 <__cxa_atexit@plt+0x472054> │ │ │ │ + bne 48878c <__cxa_atexit@plt+0x47207c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 786010 <__cxa_atexit@plt+0x76f900> │ │ │ │ + bl 786050 <__cxa_atexit@plt+0x76f940> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 785d88 <__cxa_atexit@plt+0x76f678> │ │ │ │ + b 785db0 <__cxa_atexit@plt+0x76f6a0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #28, 10 @ 0x7000000 │ │ │ │ - cmneq sp, #108, 14 @ 0x1b00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq sp, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 488518 <__cxa_atexit@plt+0x471e08> │ │ │ │ + b 488540 <__cxa_atexit@plt+0x471e30> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488818 <__cxa_atexit@plt+0x472108> │ │ │ │ - ldr r2, [pc, #116] @ 488820 <__cxa_atexit@plt+0x472110> │ │ │ │ + bhi 488840 <__cxa_atexit@plt+0x472130> │ │ │ │ + ldr r2, [pc, #116] @ 488848 <__cxa_atexit@plt+0x472138> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 488824 <__cxa_atexit@plt+0x472114> │ │ │ │ + ldr r1, [pc, #108] @ 48884c <__cxa_atexit@plt+0x47213c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48880c <__cxa_atexit@plt+0x4720fc> │ │ │ │ + beq 488834 <__cxa_atexit@plt+0x472124> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4887f8 <__cxa_atexit@plt+0x4720e8> │ │ │ │ + bne 488820 <__cxa_atexit@plt+0x472110> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4887f8 <__cxa_atexit@plt+0x4720e8> │ │ │ │ - ldr r7, [pc, #60] @ 488828 <__cxa_atexit@plt+0x472118> │ │ │ │ + bne 488820 <__cxa_atexit@plt+0x472110> │ │ │ │ + ldr r7, [pc, #60] @ 488850 <__cxa_atexit@plt+0x472140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 48882c <__cxa_atexit@plt+0x47211c> │ │ │ │ + ldr r7, [pc, #44] @ 488854 <__cxa_atexit@plt+0x472144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #88, 2 │ │ │ │ - cmneq sp, #88, 2 │ │ │ │ - cmneq sp, #92, 2 │ │ │ │ + cmneq sp, #48, 2 │ │ │ │ + cmneq sp, #48, 2 │ │ │ │ + cmneq sp, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 48887c <__cxa_atexit@plt+0x47216c> │ │ │ │ + ldr r3, [pc, #60] @ 4888a4 <__cxa_atexit@plt+0x472194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 488870 <__cxa_atexit@plt+0x472160> │ │ │ │ - ldr r2, [pc, #44] @ 488880 <__cxa_atexit@plt+0x472170> │ │ │ │ + bne 488898 <__cxa_atexit@plt+0x472188> │ │ │ │ + ldr r2, [pc, #44] @ 4888a8 <__cxa_atexit@plt+0x472198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r3, #1 │ │ │ │ and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #28, 2 │ │ │ │ - cmneq sp, #240 @ 0xf0 │ │ │ │ + cmneq sp, #244 @ 0xf4 │ │ │ │ + cmneq sp, #200 @ 0xc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488904 <__cxa_atexit@plt+0x4721f4> │ │ │ │ - ldr r7, [pc, #132] @ 48892c <__cxa_atexit@plt+0x47221c> │ │ │ │ + bhi 48892c <__cxa_atexit@plt+0x47221c> │ │ │ │ + ldr r7, [pc, #132] @ 488954 <__cxa_atexit@plt+0x472244> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4888f0 <__cxa_atexit@plt+0x4721e0> │ │ │ │ + beq 488918 <__cxa_atexit@plt+0x472208> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488918 <__cxa_atexit@plt+0x472208> │ │ │ │ + bcc 488940 <__cxa_atexit@plt+0x472230> │ │ │ │ ldr r7, [r8, #99] @ 0x63 │ │ │ │ - ldr r3, [pc, #100] @ 488934 <__cxa_atexit@plt+0x472224> │ │ │ │ + ldr r3, [pc, #100] @ 48895c <__cxa_atexit@plt+0x47224c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488930 <__cxa_atexit@plt+0x472220> │ │ │ │ + ldr r7, [pc, #36] @ 488958 <__cxa_atexit@plt+0x472248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq sl, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 488980 <__cxa_atexit@plt+0x472270> │ │ │ │ + bcc 4889a8 <__cxa_atexit@plt+0x472298> │ │ │ │ ldr r7, [r7, #99] @ 0x63 │ │ │ │ - ldr r2, [pc, #44] @ 48898c <__cxa_atexit@plt+0x47227c> │ │ │ │ + ldr r2, [pc, #44] @ 4889b4 <__cxa_atexit@plt+0x4722a4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488a10 <__cxa_atexit@plt+0x472300> │ │ │ │ - ldr r7, [pc, #132] @ 488a38 <__cxa_atexit@plt+0x472328> │ │ │ │ + bhi 488a38 <__cxa_atexit@plt+0x472328> │ │ │ │ + ldr r7, [pc, #132] @ 488a60 <__cxa_atexit@plt+0x472350> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4889fc <__cxa_atexit@plt+0x4722ec> │ │ │ │ + beq 488a24 <__cxa_atexit@plt+0x472314> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488a24 <__cxa_atexit@plt+0x472314> │ │ │ │ + bcc 488a4c <__cxa_atexit@plt+0x47233c> │ │ │ │ ldr r7, [r8, #99] @ 0x63 │ │ │ │ - ldr r3, [pc, #100] @ 488a40 <__cxa_atexit@plt+0x472330> │ │ │ │ + ldr r3, [pc, #100] @ 488a68 <__cxa_atexit@plt+0x472358> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488a3c <__cxa_atexit@plt+0x47232c> │ │ │ │ + ldr r7, [pc, #36] @ 488a64 <__cxa_atexit@plt+0x472354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq sl, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488ae8 <__cxa_atexit@plt+0x4723d8> │ │ │ │ - ldr r2, [pc, #164] @ 488b04 <__cxa_atexit@plt+0x4723f4> │ │ │ │ + bhi 488b10 <__cxa_atexit@plt+0x472400> │ │ │ │ + ldr r2, [pc, #164] @ 488b2c <__cxa_atexit@plt+0x47241c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 488b08 <__cxa_atexit@plt+0x4723f8> │ │ │ │ + ldr r1, [pc, #156] @ 488b30 <__cxa_atexit@plt+0x472420> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 488ac8 <__cxa_atexit@plt+0x4723b8> │ │ │ │ + beq 488af0 <__cxa_atexit@plt+0x4723e0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 488ad4 <__cxa_atexit@plt+0x4723c4> │ │ │ │ + bne 488afc <__cxa_atexit@plt+0x4723ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 488af0 <__cxa_atexit@plt+0x4723e0> │ │ │ │ + bcc 488b18 <__cxa_atexit@plt+0x472408> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r3, r2, #11 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #100] @ 488b10 <__cxa_atexit@plt+0x472400> │ │ │ │ + ldr lr, [pc, #100] @ 488b38 <__cxa_atexit@plt+0x472428> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 488b14 <__cxa_atexit@plt+0x472404> │ │ │ │ + ldr r1, [pc, #96] @ 488b3c <__cxa_atexit@plt+0x47242c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 488b0c <__cxa_atexit@plt+0x4723fc> │ │ │ │ + ldr r7, [pc, #48] @ 488b34 <__cxa_atexit@plt+0x472424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq sp, #164, 28 @ 0xa40 │ │ │ │ cmneq sp, #124, 28 @ 0x7c0 │ │ │ │ - cmneq sp, #140, 28 @ 0x8c0 │ │ │ │ - cmneq sp, #196, 30 @ 0x310 │ │ │ │ + cmneq sp, #84, 28 @ 0x540 │ │ │ │ + cmneq sp, #100, 28 @ 0x640 │ │ │ │ + cmneq sp, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 488b6c <__cxa_atexit@plt+0x47245c> │ │ │ │ + bne 488b94 <__cxa_atexit@plt+0x472484> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 488b80 <__cxa_atexit@plt+0x472470> │ │ │ │ + bcc 488ba8 <__cxa_atexit@plt+0x472498> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #68] @ 488b94 <__cxa_atexit@plt+0x472484> │ │ │ │ + ldr lr, [pc, #68] @ 488bbc <__cxa_atexit@plt+0x4724ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 488b98 <__cxa_atexit@plt+0x472488> │ │ │ │ + ldr r1, [pc, #64] @ 488bc0 <__cxa_atexit@plt+0x4724b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 488b90 <__cxa_atexit@plt+0x472480> │ │ │ │ + ldr r7, [pc, #28] @ 488bb8 <__cxa_atexit@plt+0x4724a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #228, 26 @ 0x3900 │ │ │ │ - cmneq sp, #232, 26 @ 0x3a00 │ │ │ │ - cmneq sp, #32, 30 @ 0x80 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #188, 26 @ 0x2f00 │ │ │ │ + cmneq sp, #192, 26 @ 0x3000 │ │ │ │ + cmneq sp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488c1c <__cxa_atexit@plt+0x47250c> │ │ │ │ - ldr r7, [pc, #132] @ 488c44 <__cxa_atexit@plt+0x472534> │ │ │ │ + bhi 488c44 <__cxa_atexit@plt+0x472534> │ │ │ │ + ldr r7, [pc, #132] @ 488c6c <__cxa_atexit@plt+0x47255c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 488c08 <__cxa_atexit@plt+0x4724f8> │ │ │ │ + beq 488c30 <__cxa_atexit@plt+0x472520> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488c30 <__cxa_atexit@plt+0x472520> │ │ │ │ + bcc 488c58 <__cxa_atexit@plt+0x472548> │ │ │ │ ldr r7, [r8, #99] @ 0x63 │ │ │ │ - ldr r3, [pc, #100] @ 488c4c <__cxa_atexit@plt+0x47253c> │ │ │ │ + ldr r3, [pc, #100] @ 488c74 <__cxa_atexit@plt+0x472564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488c48 <__cxa_atexit@plt+0x472538> │ │ │ │ + ldr r7, [pc, #36] @ 488c70 <__cxa_atexit@plt+0x472560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #128, 2 │ │ │ │ + cmpeq sl, #88, 2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 488c98 <__cxa_atexit@plt+0x472588> │ │ │ │ + bcc 488cc0 <__cxa_atexit@plt+0x4725b0> │ │ │ │ ldr r7, [r7, #99] @ 0x63 │ │ │ │ - ldr r2, [pc, #44] @ 488ca4 <__cxa_atexit@plt+0x472594> │ │ │ │ + ldr r2, [pc, #44] @ 488ccc <__cxa_atexit@plt+0x4725bc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488d28 <__cxa_atexit@plt+0x472618> │ │ │ │ - ldr r7, [pc, #132] @ 488d50 <__cxa_atexit@plt+0x472640> │ │ │ │ + bhi 488d50 <__cxa_atexit@plt+0x472640> │ │ │ │ + ldr r7, [pc, #132] @ 488d78 <__cxa_atexit@plt+0x472668> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 488d14 <__cxa_atexit@plt+0x472604> │ │ │ │ + beq 488d3c <__cxa_atexit@plt+0x47262c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488d3c <__cxa_atexit@plt+0x47262c> │ │ │ │ + bcc 488d64 <__cxa_atexit@plt+0x472654> │ │ │ │ ldr r7, [r8, #99] @ 0x63 │ │ │ │ - ldr r3, [pc, #100] @ 488d58 <__cxa_atexit@plt+0x472648> │ │ │ │ + ldr r3, [pc, #100] @ 488d80 <__cxa_atexit@plt+0x472670> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488d54 <__cxa_atexit@plt+0x472644> │ │ │ │ + ldr r7, [pc, #36] @ 488d7c <__cxa_atexit@plt+0x47266c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #116 @ 0x74 │ │ │ │ + cmpeq sl, #76 @ 0x4c │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488de4 <__cxa_atexit@plt+0x4726d4> │ │ │ │ - ldr r2, [pc, #116] @ 488dec <__cxa_atexit@plt+0x4726dc> │ │ │ │ + bhi 488e0c <__cxa_atexit@plt+0x4726fc> │ │ │ │ + ldr r2, [pc, #116] @ 488e14 <__cxa_atexit@plt+0x472704> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 488df0 <__cxa_atexit@plt+0x4726e0> │ │ │ │ + ldr r1, [pc, #108] @ 488e18 <__cxa_atexit@plt+0x472708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 488dd8 <__cxa_atexit@plt+0x4726c8> │ │ │ │ + beq 488e00 <__cxa_atexit@plt+0x4726f0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 488dc4 <__cxa_atexit@plt+0x4726b4> │ │ │ │ + bne 488dec <__cxa_atexit@plt+0x4726dc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 488dc4 <__cxa_atexit@plt+0x4726b4> │ │ │ │ - ldr r7, [pc, #60] @ 488df4 <__cxa_atexit@plt+0x4726e4> │ │ │ │ + bne 488dec <__cxa_atexit@plt+0x4726dc> │ │ │ │ + ldr r7, [pc, #60] @ 488e1c <__cxa_atexit@plt+0x47270c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 488df8 <__cxa_atexit@plt+0x4726e8> │ │ │ │ + ldr r7, [pc, #44] @ 488e20 <__cxa_atexit@plt+0x472710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #140, 22 @ 0x23000 │ │ │ │ - cmneq sp, #140, 22 @ 0x23000 │ │ │ │ - cmneq sp, #144, 22 @ 0x24000 │ │ │ │ + cmneq sp, #100, 22 @ 0x19000 │ │ │ │ + cmneq sp, #100, 22 @ 0x19000 │ │ │ │ + cmneq sp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 488e48 <__cxa_atexit@plt+0x472738> │ │ │ │ + ldr r3, [pc, #60] @ 488e70 <__cxa_atexit@plt+0x472760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 488e3c <__cxa_atexit@plt+0x47272c> │ │ │ │ - ldr r2, [pc, #44] @ 488e4c <__cxa_atexit@plt+0x47273c> │ │ │ │ + bne 488e64 <__cxa_atexit@plt+0x472754> │ │ │ │ + ldr r2, [pc, #44] @ 488e74 <__cxa_atexit@plt+0x472764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r7, r3, #1 │ │ │ │ and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #80, 22 @ 0x14000 │ │ │ │ - cmneq sp, #36, 22 @ 0x9000 │ │ │ │ + cmneq sp, #40, 22 @ 0xa000 │ │ │ │ + cmneq sp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488ed0 <__cxa_atexit@plt+0x4727c0> │ │ │ │ - ldr r7, [pc, #132] @ 488ef8 <__cxa_atexit@plt+0x4727e8> │ │ │ │ + bhi 488ef8 <__cxa_atexit@plt+0x4727e8> │ │ │ │ + ldr r7, [pc, #132] @ 488f20 <__cxa_atexit@plt+0x472810> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 488ebc <__cxa_atexit@plt+0x4727ac> │ │ │ │ + beq 488ee4 <__cxa_atexit@plt+0x4727d4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488ee4 <__cxa_atexit@plt+0x4727d4> │ │ │ │ + bcc 488f0c <__cxa_atexit@plt+0x4727fc> │ │ │ │ ldr r7, [r8, #95] @ 0x5f │ │ │ │ - ldr r3, [pc, #100] @ 488f00 <__cxa_atexit@plt+0x4727f0> │ │ │ │ + ldr r3, [pc, #100] @ 488f28 <__cxa_atexit@plt+0x472818> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 488efc <__cxa_atexit@plt+0x4727ec> │ │ │ │ + ldr r7, [pc, #36] @ 488f24 <__cxa_atexit@plt+0x472814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #212, 28 @ 0xd40 │ │ │ │ + cmpeq sl, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 488f4c <__cxa_atexit@plt+0x47283c> │ │ │ │ + bcc 488f74 <__cxa_atexit@plt+0x472864> │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ - ldr r2, [pc, #44] @ 488f58 <__cxa_atexit@plt+0x472848> │ │ │ │ + ldr r2, [pc, #44] @ 488f80 <__cxa_atexit@plt+0x472870> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 488fdc <__cxa_atexit@plt+0x4728cc> │ │ │ │ - ldr r7, [pc, #132] @ 489004 <__cxa_atexit@plt+0x4728f4> │ │ │ │ + bhi 489004 <__cxa_atexit@plt+0x4728f4> │ │ │ │ + ldr r7, [pc, #132] @ 48902c <__cxa_atexit@plt+0x47291c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 488fc8 <__cxa_atexit@plt+0x4728b8> │ │ │ │ + beq 488ff0 <__cxa_atexit@plt+0x4728e0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 488ff0 <__cxa_atexit@plt+0x4728e0> │ │ │ │ + bcc 489018 <__cxa_atexit@plt+0x472908> │ │ │ │ ldr r7, [r8, #95] @ 0x5f │ │ │ │ - ldr r3, [pc, #100] @ 48900c <__cxa_atexit@plt+0x4728fc> │ │ │ │ + ldr r3, [pc, #100] @ 489034 <__cxa_atexit@plt+0x472924> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 489008 <__cxa_atexit@plt+0x4728f8> │ │ │ │ + ldr r7, [pc, #36] @ 489030 <__cxa_atexit@plt+0x472920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sl, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4890b4 <__cxa_atexit@plt+0x4729a4> │ │ │ │ - ldr r2, [pc, #164] @ 4890d0 <__cxa_atexit@plt+0x4729c0> │ │ │ │ + bhi 4890dc <__cxa_atexit@plt+0x4729cc> │ │ │ │ + ldr r2, [pc, #164] @ 4890f8 <__cxa_atexit@plt+0x4729e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 4890d4 <__cxa_atexit@plt+0x4729c4> │ │ │ │ + ldr r1, [pc, #156] @ 4890fc <__cxa_atexit@plt+0x4729ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 489094 <__cxa_atexit@plt+0x472984> │ │ │ │ + beq 4890bc <__cxa_atexit@plt+0x4729ac> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4890a0 <__cxa_atexit@plt+0x472990> │ │ │ │ + bne 4890c8 <__cxa_atexit@plt+0x4729b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4890bc <__cxa_atexit@plt+0x4729ac> │ │ │ │ + bcc 4890e4 <__cxa_atexit@plt+0x4729d4> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ sub r3, r2, #11 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #100] @ 4890dc <__cxa_atexit@plt+0x4729cc> │ │ │ │ + ldr lr, [pc, #100] @ 489104 <__cxa_atexit@plt+0x4729f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 4890e0 <__cxa_atexit@plt+0x4729d0> │ │ │ │ + ldr r1, [pc, #96] @ 489108 <__cxa_atexit@plt+0x4729f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4890d8 <__cxa_atexit@plt+0x4729c8> │ │ │ │ + ldr r7, [pc, #48] @ 489100 <__cxa_atexit@plt+0x4729f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq sp, #216, 16 @ 0xd80000 │ │ │ │ cmneq sp, #176, 16 @ 0xb00000 │ │ │ │ - cmneq sp, #192, 16 @ 0xc00000 │ │ │ │ - cmneq sp, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq sp, #136, 16 @ 0x880000 │ │ │ │ + cmneq sp, #152, 16 @ 0x980000 │ │ │ │ + cmneq sp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 489138 <__cxa_atexit@plt+0x472a28> │ │ │ │ + bne 489160 <__cxa_atexit@plt+0x472a50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48914c <__cxa_atexit@plt+0x472a3c> │ │ │ │ + bcc 489174 <__cxa_atexit@plt+0x472a64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #68] @ 489160 <__cxa_atexit@plt+0x472a50> │ │ │ │ + ldr lr, [pc, #68] @ 489188 <__cxa_atexit@plt+0x472a78> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 489164 <__cxa_atexit@plt+0x472a54> │ │ │ │ + ldr r1, [pc, #64] @ 48918c <__cxa_atexit@plt+0x472a7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48915c <__cxa_atexit@plt+0x472a4c> │ │ │ │ + ldr r7, [pc, #28] @ 489184 <__cxa_atexit@plt+0x472a74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #24, 16 @ 0x180000 │ │ │ │ - cmneq sp, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq sp, #84, 18 @ 0x150000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq sp, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4891e8 <__cxa_atexit@plt+0x472ad8> │ │ │ │ - ldr r7, [pc, #132] @ 489210 <__cxa_atexit@plt+0x472b00> │ │ │ │ + bhi 489210 <__cxa_atexit@plt+0x472b00> │ │ │ │ + ldr r7, [pc, #132] @ 489238 <__cxa_atexit@plt+0x472b28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4891d4 <__cxa_atexit@plt+0x472ac4> │ │ │ │ + beq 4891fc <__cxa_atexit@plt+0x472aec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4891fc <__cxa_atexit@plt+0x472aec> │ │ │ │ + bcc 489224 <__cxa_atexit@plt+0x472b14> │ │ │ │ ldr r7, [r8, #95] @ 0x5f │ │ │ │ - ldr r3, [pc, #100] @ 489218 <__cxa_atexit@plt+0x472b08> │ │ │ │ + ldr r3, [pc, #100] @ 489240 <__cxa_atexit@plt+0x472b30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 489214 <__cxa_atexit@plt+0x472b04> │ │ │ │ + ldr r7, [pc, #36] @ 48923c <__cxa_atexit@plt+0x472b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #196, 22 @ 0x31000 │ │ │ │ + cmpeq sl, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 489264 <__cxa_atexit@plt+0x472b54> │ │ │ │ + bcc 48928c <__cxa_atexit@plt+0x472b7c> │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ - ldr r2, [pc, #44] @ 489270 <__cxa_atexit@plt+0x472b60> │ │ │ │ + ldr r2, [pc, #44] @ 489298 <__cxa_atexit@plt+0x472b88> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4892f4 <__cxa_atexit@plt+0x472be4> │ │ │ │ - ldr r7, [pc, #132] @ 48931c <__cxa_atexit@plt+0x472c0c> │ │ │ │ + bhi 48931c <__cxa_atexit@plt+0x472c0c> │ │ │ │ + ldr r7, [pc, #132] @ 489344 <__cxa_atexit@plt+0x472c34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4892e0 <__cxa_atexit@plt+0x472bd0> │ │ │ │ + beq 489308 <__cxa_atexit@plt+0x472bf8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 489308 <__cxa_atexit@plt+0x472bf8> │ │ │ │ + bcc 489330 <__cxa_atexit@plt+0x472c20> │ │ │ │ ldr r7, [r8, #95] @ 0x5f │ │ │ │ - ldr r3, [pc, #100] @ 489324 <__cxa_atexit@plt+0x472c14> │ │ │ │ + ldr r3, [pc, #100] @ 48934c <__cxa_atexit@plt+0x472c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r2, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 489320 <__cxa_atexit@plt+0x472c10> │ │ │ │ + ldr r7, [pc, #36] @ 489348 <__cxa_atexit@plt+0x472c38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq sl, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 489374 <__cxa_atexit@plt+0x472c64> │ │ │ │ - ldr r2, [pc, #56] @ 48937c <__cxa_atexit@plt+0x472c6c> │ │ │ │ + bhi 48939c <__cxa_atexit@plt+0x472c8c> │ │ │ │ + ldr r2, [pc, #56] @ 4893a4 <__cxa_atexit@plt+0x472c94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 489380 <__cxa_atexit@plt+0x472c70> │ │ │ │ + ldr r1, [pc, #48] @ 4893a8 <__cxa_atexit@plt+0x472c98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ moveq r5, r3 │ │ │ │ ldrne r0, [r5, #-8]! │ │ │ │ ldrne r7, [r7, #67] @ 0x43 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq sp, #192, 10 @ 0x30000000 │ │ │ │ + cmneq sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4893f8 <__cxa_atexit@plt+0x472ce8> │ │ │ │ - ldr r3, [pc, #80] @ 489410 <__cxa_atexit@plt+0x472d00> │ │ │ │ + bcc 489420 <__cxa_atexit@plt+0x472d10> │ │ │ │ + ldr r3, [pc, #80] @ 489438 <__cxa_atexit@plt+0x472d28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ sub r3, r6, #14 │ │ │ │ - ldr r2, [pc, #64] @ 489414 <__cxa_atexit@plt+0x472d04> │ │ │ │ + ldr r2, [pc, #64] @ 48943c <__cxa_atexit@plt+0x472d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 489418 <__cxa_atexit@plt+0x472d08> │ │ │ │ + ldr r1, [pc, #60] @ 489440 <__cxa_atexit@plt+0x472d30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48941c <__cxa_atexit@plt+0x472d0c> │ │ │ │ + ldr r7, [pc, #28] @ 489444 <__cxa_atexit@plt+0x472d34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq sp, #56, 12 @ 0x3800000 │ │ │ │ - cmneq sp, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq sl, #188, 18 @ 0x2f0000 │ │ │ │ + cmneq sp, #16, 12 @ 0x1000000 │ │ │ │ + cmneq sp, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq sl, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #52 @ 0x34 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4894c4 <__cxa_atexit@plt+0x472db4> │ │ │ │ - ldr r9, [pc, #144] @ 4894d0 <__cxa_atexit@plt+0x472dc0> │ │ │ │ + bhi 4894ec <__cxa_atexit@plt+0x472ddc> │ │ │ │ + ldr r9, [pc, #144] @ 4894f8 <__cxa_atexit@plt+0x472de8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 4894d4 <__cxa_atexit@plt+0x472dc4> │ │ │ │ + ldr r2, [pc, #120] @ 4894fc <__cxa_atexit@plt+0x472dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ str r9, [r3, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [r7, #48] @ 0x30 │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r9, [r7, #40] @ 0x28 │ │ │ │ @@ -1166174,194 +1166184,194 @@ │ │ │ │ str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ str r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r3, #-48] @ 0xffffffd0 │ │ │ │ tst r2, #3 │ │ │ │ - beq 4894b8 <__cxa_atexit@plt+0x472da8> │ │ │ │ + beq 4894e0 <__cxa_atexit@plt+0x472dd0> │ │ │ │ mov r7, r2 │ │ │ │ - b 4894e0 <__cxa_atexit@plt+0x472dd0> │ │ │ │ + b 489508 <__cxa_atexit@plt+0x472df8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq sp, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq sp, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 48954c <__cxa_atexit@plt+0x472e3c> │ │ │ │ + ldr r3, [pc, #100] @ 489574 <__cxa_atexit@plt+0x472e64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ strh r2, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 489538 <__cxa_atexit@plt+0x472e28> │ │ │ │ - ldr r2, [pc, #72] @ 489550 <__cxa_atexit@plt+0x472e40> │ │ │ │ + beq 489560 <__cxa_atexit@plt+0x472e50> │ │ │ │ + ldr r2, [pc, #72] @ 489578 <__cxa_atexit@plt+0x472e68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 489540 <__cxa_atexit@plt+0x472e30> │ │ │ │ - ldr r2, [pc, #52] @ 489554 <__cxa_atexit@plt+0x472e44> │ │ │ │ + beq 489568 <__cxa_atexit@plt+0x472e58> │ │ │ │ + ldr r2, [pc, #52] @ 48957c <__cxa_atexit@plt+0x472e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489538 <__cxa_atexit@plt+0x472e28> │ │ │ │ - b 4895fc <__cxa_atexit@plt+0x472eec> │ │ │ │ + beq 489560 <__cxa_atexit@plt+0x472e50> │ │ │ │ + b 489624 <__cxa_atexit@plt+0x472f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 4895b4 <__cxa_atexit@plt+0x472ea4> │ │ │ │ + ldr r2, [pc, #72] @ 4895dc <__cxa_atexit@plt+0x472ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4895a0 <__cxa_atexit@plt+0x472e90> │ │ │ │ - ldr r2, [pc, #52] @ 4895b8 <__cxa_atexit@plt+0x472ea8> │ │ │ │ + beq 4895c8 <__cxa_atexit@plt+0x472eb8> │ │ │ │ + ldr r2, [pc, #52] @ 4895e0 <__cxa_atexit@plt+0x472ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4895a8 <__cxa_atexit@plt+0x472e98> │ │ │ │ + beq 4895d0 <__cxa_atexit@plt+0x472ec0> │ │ │ │ mov r7, r3 │ │ │ │ - b 4895fc <__cxa_atexit@plt+0x472eec> │ │ │ │ + b 489624 <__cxa_atexit@plt+0x472f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4895f0 <__cxa_atexit@plt+0x472ee0> │ │ │ │ + ldr r2, [pc, #32] @ 489618 <__cxa_atexit@plt+0x472f08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4895e8 <__cxa_atexit@plt+0x472ed8> │ │ │ │ - b 4895fc <__cxa_atexit@plt+0x472eec> │ │ │ │ + beq 489610 <__cxa_atexit@plt+0x472f00> │ │ │ │ + b 489624 <__cxa_atexit@plt+0x472f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 48966c <__cxa_atexit@plt+0x472f5c> │ │ │ │ + ldr r2, [pc, #100] @ 489694 <__cxa_atexit@plt+0x472f84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489658 <__cxa_atexit@plt+0x472f48> │ │ │ │ - ldr r2, [pc, #76] @ 489670 <__cxa_atexit@plt+0x472f60> │ │ │ │ + beq 489680 <__cxa_atexit@plt+0x472f70> │ │ │ │ + ldr r2, [pc, #76] @ 489698 <__cxa_atexit@plt+0x472f88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 489660 <__cxa_atexit@plt+0x472f50> │ │ │ │ - ldr r2, [pc, #52] @ 489674 <__cxa_atexit@plt+0x472f64> │ │ │ │ + beq 489688 <__cxa_atexit@plt+0x472f78> │ │ │ │ + ldr r2, [pc, #52] @ 48969c <__cxa_atexit@plt+0x472f8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489658 <__cxa_atexit@plt+0x472f48> │ │ │ │ - b 489720 <__cxa_atexit@plt+0x473010> │ │ │ │ + beq 489680 <__cxa_atexit@plt+0x472f70> │ │ │ │ + b 489748 <__cxa_atexit@plt+0x473038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 4896d8 <__cxa_atexit@plt+0x472fc8> │ │ │ │ + ldr r2, [pc, #76] @ 489700 <__cxa_atexit@plt+0x472ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4896c4 <__cxa_atexit@plt+0x472fb4> │ │ │ │ - ldr r2, [pc, #52] @ 4896dc <__cxa_atexit@plt+0x472fcc> │ │ │ │ + beq 4896ec <__cxa_atexit@plt+0x472fdc> │ │ │ │ + ldr r2, [pc, #52] @ 489704 <__cxa_atexit@plt+0x472ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4896cc <__cxa_atexit@plt+0x472fbc> │ │ │ │ + beq 4896f4 <__cxa_atexit@plt+0x472fe4> │ │ │ │ mov r7, r3 │ │ │ │ - b 489720 <__cxa_atexit@plt+0x473010> │ │ │ │ + b 489748 <__cxa_atexit@plt+0x473038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 489714 <__cxa_atexit@plt+0x473004> │ │ │ │ + ldr r2, [pc, #32] @ 48973c <__cxa_atexit@plt+0x47302c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48970c <__cxa_atexit@plt+0x472ffc> │ │ │ │ - b 489720 <__cxa_atexit@plt+0x473010> │ │ │ │ + beq 489734 <__cxa_atexit@plt+0x473024> │ │ │ │ + b 489748 <__cxa_atexit@plt+0x473038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #184] @ 4897e4 <__cxa_atexit@plt+0x4730d4> │ │ │ │ + ldr r3, [pc, #184] @ 48980c <__cxa_atexit@plt+0x4730fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4897cc <__cxa_atexit@plt+0x4730bc> │ │ │ │ + beq 4897f4 <__cxa_atexit@plt+0x4730e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4897d4 <__cxa_atexit@plt+0x4730c4> │ │ │ │ + bcc 4897fc <__cxa_atexit@plt+0x4730ec> │ │ │ │ ldmib r5, {r8, ip} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #104] @ 4897e8 <__cxa_atexit@plt+0x4730d8> │ │ │ │ + ldr fp, [pc, #104] @ 489810 <__cxa_atexit@plt+0x473100> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ ldr r0, [sp] │ │ │ │ add r1, r6, #20 │ │ │ │ @@ -1166379,35 +1166389,35 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq sp, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq sp, #128, 8 @ 0x80000000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 489874 <__cxa_atexit@plt+0x473164> │ │ │ │ + bcc 48989c <__cxa_atexit@plt+0x47318c> │ │ │ │ str r1, [sp] │ │ │ │ ldmib r5, {r1, sl, ip} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r4, r5, #24 │ │ │ │ ldm r4, {r0, r2, r4} │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #80] @ 489888 <__cxa_atexit@plt+0x473178> │ │ │ │ + ldr lr, [pc, #80] @ 4898b0 <__cxa_atexit@plt+0x4731a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ @@ -1166420,22 +1166430,22 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #240, 6 @ 0xc0000003 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4898c8 <__cxa_atexit@plt+0x4731b8> │ │ │ │ - ldr r2, [pc, #40] @ 4898d0 <__cxa_atexit@plt+0x4731c0> │ │ │ │ + bhi 4898f0 <__cxa_atexit@plt+0x4731e0> │ │ │ │ + ldr r2, [pc, #40] @ 4898f8 <__cxa_atexit@plt+0x4731e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ moveq r5, r3 │ │ │ │ ldrne r0, [r5] │ │ │ │ @@ -1166449,177 +1166459,177 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 489934 <__cxa_atexit@plt+0x473224> │ │ │ │ - ldr r2, [pc, #56] @ 48993c <__cxa_atexit@plt+0x47322c> │ │ │ │ + bhi 48995c <__cxa_atexit@plt+0x47324c> │ │ │ │ + ldr r2, [pc, #56] @ 489964 <__cxa_atexit@plt+0x473254> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 489940 <__cxa_atexit@plt+0x473230> │ │ │ │ + ldr r1, [pc, #48] @ 489968 <__cxa_atexit@plt+0x473258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ moveq r5, r3 │ │ │ │ ldrne r0, [r5, #-8]! │ │ │ │ ldrne r7, [r7, #91] @ 0x5b │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq sp, #0 │ │ │ │ + cmneq sp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 489a14 <__cxa_atexit@plt+0x473304> │ │ │ │ + bhi 489a3c <__cxa_atexit@plt+0x47332c> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 4899f4 <__cxa_atexit@plt+0x4732e4> │ │ │ │ - ldr r1, [pc, #188] @ 489a40 <__cxa_atexit@plt+0x473330> │ │ │ │ + bne 489a1c <__cxa_atexit@plt+0x47330c> │ │ │ │ + ldr r1, [pc, #188] @ 489a68 <__cxa_atexit@plt+0x473358> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489a08 <__cxa_atexit@plt+0x4732f8> │ │ │ │ + beq 489a30 <__cxa_atexit@plt+0x473320> │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ cmp r7, #772 @ 0x304 │ │ │ │ - bne 4899f4 <__cxa_atexit@plt+0x4732e4> │ │ │ │ + bne 489a1c <__cxa_atexit@plt+0x47330c> │ │ │ │ mov r7, #772 @ 0x304 │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 489a1c <__cxa_atexit@plt+0x47330c> │ │ │ │ - ldr r7, [pc, #132] @ 489a4c <__cxa_atexit@plt+0x47333c> │ │ │ │ + bcc 489a44 <__cxa_atexit@plt+0x473334> │ │ │ │ + ldr r7, [pc, #132] @ 489a74 <__cxa_atexit@plt+0x473364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 489a50 <__cxa_atexit@plt+0x473340> │ │ │ │ + ldr r7, [pc, #116] @ 489a78 <__cxa_atexit@plt+0x473368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 489a48 <__cxa_atexit@plt+0x473338> │ │ │ │ + ldr r7, [pc, #76] @ 489a70 <__cxa_atexit@plt+0x473360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 489a44 <__cxa_atexit@plt+0x473334> │ │ │ │ + ldr r7, [pc, #32] @ 489a6c <__cxa_atexit@plt+0x47335c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #772 @ 0x304 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #52, 30 @ 0xd0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq sp, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ cmp r7, #772 @ 0x304 │ │ │ │ - bne 489ab4 <__cxa_atexit@plt+0x4733a4> │ │ │ │ + bne 489adc <__cxa_atexit@plt+0x4733cc> │ │ │ │ mov r7, #772 @ 0x304 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 489ac8 <__cxa_atexit@plt+0x4733b8> │ │ │ │ - ldr r7, [pc, #104] @ 489af0 <__cxa_atexit@plt+0x4733e0> │ │ │ │ + bcc 489af0 <__cxa_atexit@plt+0x4733e0> │ │ │ │ + ldr r7, [pc, #104] @ 489b18 <__cxa_atexit@plt+0x473408> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #88] @ 489af4 <__cxa_atexit@plt+0x4733e4> │ │ │ │ + ldr r2, [pc, #88] @ 489b1c <__cxa_atexit@plt+0x47340c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 489aec <__cxa_atexit@plt+0x4733dc> │ │ │ │ + ldr r7, [pc, #48] @ 489b14 <__cxa_atexit@plt+0x473404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 489ae8 <__cxa_atexit@plt+0x4733d8> │ │ │ │ + ldr r7, [pc, #24] @ 489b10 <__cxa_atexit@plt+0x473400> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #772 @ 0x304 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, #156, 28 @ 0x9c0 │ │ │ │ + cmneq sp, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq sp, #156, 28 @ 0x9c0 │ │ │ │ + cmneq sp, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 489b48 <__cxa_atexit@plt+0x473438> │ │ │ │ - ldr r7, [pc, #64] @ 489b60 <__cxa_atexit@plt+0x473450> │ │ │ │ + bcc 489b70 <__cxa_atexit@plt+0x473460> │ │ │ │ + ldr r7, [pc, #64] @ 489b88 <__cxa_atexit@plt+0x473478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 489b64 <__cxa_atexit@plt+0x473454> │ │ │ │ + ldr r2, [pc, #48] @ 489b8c <__cxa_atexit@plt+0x47347c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 489b68 <__cxa_atexit@plt+0x473458> │ │ │ │ + ldr r3, [pc, #24] @ 489b90 <__cxa_atexit@plt+0x473480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq sp, #4, 28 @ 0x40 │ │ │ │ + cmneq sp, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 489ba8 <__cxa_atexit@plt+0x473498> │ │ │ │ - ldr r2, [pc, #40] @ 489bb0 <__cxa_atexit@plt+0x4734a0> │ │ │ │ + bhi 489bd0 <__cxa_atexit@plt+0x4734c0> │ │ │ │ + ldr r2, [pc, #40] @ 489bd8 <__cxa_atexit@plt+0x4734c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ moveq r5, r3 │ │ │ │ ldrne r0, [r5] │ │ │ │ @@ -1166629,622 +1166639,622 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #0 │ │ │ │ + cmpeq sl, #216, 30 @ 0x360 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 489c2c <__cxa_atexit@plt+0x47351c> │ │ │ │ - ldr r2, [pc, #112] @ 489c5c <__cxa_atexit@plt+0x47354c> │ │ │ │ + bhi 489c54 <__cxa_atexit@plt+0x473544> │ │ │ │ + ldr r2, [pc, #112] @ 489c84 <__cxa_atexit@plt+0x473574> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ stmib r3, {r8, r9, sl} │ │ │ │ sub r2, r3, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 489c3c <__cxa_atexit@plt+0x47352c> │ │ │ │ - ldr r3, [pc, #96] @ 489c6c <__cxa_atexit@plt+0x47355c> │ │ │ │ + bhi 489c64 <__cxa_atexit@plt+0x473554> │ │ │ │ + ldr r3, [pc, #96] @ 489c94 <__cxa_atexit@plt+0x473584> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #92] @ 489c70 <__cxa_atexit@plt+0x473560> │ │ │ │ + ldr r1, [pc, #92] @ 489c98 <__cxa_atexit@plt+0x473588> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #52] @ 489c68 <__cxa_atexit@plt+0x473558> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #52] @ 489c90 <__cxa_atexit@plt+0x473580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 489c60 <__cxa_atexit@plt+0x473550> │ │ │ │ + ldr r5, [pc, #28] @ 489c88 <__cxa_atexit@plt+0x473578> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 489c64 <__cxa_atexit@plt+0x473554> │ │ │ │ + ldr r7, [pc, #24] @ 489c8c <__cxa_atexit@plt+0x47357c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #120, 2 │ │ │ │ - cmpeq sl, #92, 30 @ 0x170 │ │ │ │ - cmpeq sl, #140, 2 @ 0x23 │ │ │ │ + cmpeq sl, #80, 2 │ │ │ │ + cmpeq sl, #52, 30 @ 0xd0 │ │ │ │ + cmpeq sl, #100, 2 │ │ │ │ @ instruction: 0xffff8f7c │ │ │ │ - cmpeq sl, #168, 2 @ 0x2a │ │ │ │ - cmpeq sl, #88, 30 @ 0x160 │ │ │ │ + cmpeq sl, #128, 2 │ │ │ │ + cmpeq sl, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r6, [pc, #180] @ 489d40 <__cxa_atexit@plt+0x473630> │ │ │ │ + ldr r6, [pc, #180] @ 489d68 <__cxa_atexit@plt+0x473658> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 489cd8 <__cxa_atexit@plt+0x4735c8> │ │ │ │ + beq 489d00 <__cxa_atexit@plt+0x4735f0> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 489ce4 <__cxa_atexit@plt+0x4735d4> │ │ │ │ - ldr r6, [pc, #160] @ 489d48 <__cxa_atexit@plt+0x473638> │ │ │ │ + bne 489d0c <__cxa_atexit@plt+0x4735fc> │ │ │ │ + ldr r6, [pc, #160] @ 489d70 <__cxa_atexit@plt+0x473660> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489cd8 <__cxa_atexit@plt+0x4735c8> │ │ │ │ - ldr r6, [pc, #152] @ 489d58 <__cxa_atexit@plt+0x473648> │ │ │ │ + beq 489d00 <__cxa_atexit@plt+0x4735f0> │ │ │ │ + ldr r6, [pc, #152] @ 489d80 <__cxa_atexit@plt+0x473670> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 489d28 <__cxa_atexit@plt+0x473618> │ │ │ │ - ldr r3, [pc, #72] @ 489d4c <__cxa_atexit@plt+0x47363c> │ │ │ │ + bcc 489d50 <__cxa_atexit@plt+0x473640> │ │ │ │ + ldr r3, [pc, #72] @ 489d74 <__cxa_atexit@plt+0x473664> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 489d50 <__cxa_atexit@plt+0x473640> │ │ │ │ + ldr r2, [pc, #68] @ 489d78 <__cxa_atexit@plt+0x473668> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #56] @ 489d54 <__cxa_atexit@plt+0x473644> │ │ │ │ + ldr r3, [pc, #56] @ 489d7c <__cxa_atexit@plt+0x47366c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ - ldr r7, [pc, #20] @ 489d44 <__cxa_atexit@plt+0x473634> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r7, [pc, #20] @ 489d6c <__cxa_atexit@plt+0x47365c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #52, 24 @ 0x3400 │ │ │ │ + cmpeq sl, #12, 24 @ 0xc00 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffff5064 │ │ │ │ - cmpeq sl, #68, 24 @ 0x4400 │ │ │ │ - cmneq sp, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sl, #28, 24 @ 0x1c00 │ │ │ │ + cmneq sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - cmpeq sl, #112, 28 @ 0x700 │ │ │ │ + cmpeq sl, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 489db0 <__cxa_atexit@plt+0x4736a0> │ │ │ │ - ldr r6, [pc, #156] @ 489e1c <__cxa_atexit@plt+0x47370c> │ │ │ │ + bne 489dd8 <__cxa_atexit@plt+0x4736c8> │ │ │ │ + ldr r6, [pc, #156] @ 489e44 <__cxa_atexit@plt+0x473734> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489df4 <__cxa_atexit@plt+0x4736e4> │ │ │ │ - ldr r6, [pc, #136] @ 489e20 <__cxa_atexit@plt+0x473710> │ │ │ │ + beq 489e1c <__cxa_atexit@plt+0x47370c> │ │ │ │ + ldr r6, [pc, #136] @ 489e48 <__cxa_atexit@plt+0x473738> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 489e00 <__cxa_atexit@plt+0x4736f0> │ │ │ │ - ldr r3, [pc, #84] @ 489e24 <__cxa_atexit@plt+0x473714> │ │ │ │ + bcc 489e28 <__cxa_atexit@plt+0x473718> │ │ │ │ + ldr r3, [pc, #84] @ 489e4c <__cxa_atexit@plt+0x47373c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 489e28 <__cxa_atexit@plt+0x473718> │ │ │ │ + ldr r2, [pc, #80] @ 489e50 <__cxa_atexit@plt+0x473740> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #68] @ 489e2c <__cxa_atexit@plt+0x47371c> │ │ │ │ + ldr r3, [pc, #68] @ 489e54 <__cxa_atexit@plt+0x473744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 489e18 <__cxa_atexit@plt+0x473708> │ │ │ │ + ldr r7, [pc, #16] @ 489e40 <__cxa_atexit@plt+0x473730> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sl, #52, 22 @ 0xd000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffff4f98 │ │ │ │ - cmpeq sl, #120, 22 @ 0x1e000 │ │ │ │ - cmneq sp, #236, 24 @ 0xec00 │ │ │ │ - cmpeq sl, #156, 26 @ 0x2700 │ │ │ │ + cmpeq sl, #80, 22 @ 0x14000 │ │ │ │ + cmneq sp, #196, 24 @ 0xc400 │ │ │ │ + cmpeq sl, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 489e58 <__cxa_atexit@plt+0x473748> │ │ │ │ + ldr r3, [pc, #20] @ 489e80 <__cxa_atexit@plt+0x473770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq sl, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 489e88 <__cxa_atexit@plt+0x473778> │ │ │ │ + ldr r3, [pc, #24] @ 489eb0 <__cxa_atexit@plt+0x4737a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 489e80 <__cxa_atexit@plt+0x473770> │ │ │ │ - b 489e98 <__cxa_atexit@plt+0x473788> │ │ │ │ + beq 489ea8 <__cxa_atexit@plt+0x473798> │ │ │ │ + b 489ec0 <__cxa_atexit@plt+0x4737b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #64, 26 @ 0x1000 │ │ │ │ + cmpeq sl, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 489f80 <__cxa_atexit@plt+0x473870> │ │ │ │ + bne 489fa8 <__cxa_atexit@plt+0x473898> │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 489fc4 <__cxa_atexit@plt+0x4738b4> │ │ │ │ - ldr r0, [pc, #300] @ 489ff4 <__cxa_atexit@plt+0x4738e4> │ │ │ │ + bcc 489fec <__cxa_atexit@plt+0x4738dc> │ │ │ │ + ldr r0, [pc, #300] @ 48a01c <__cxa_atexit@plt+0x47390c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #296] @ 489ff8 <__cxa_atexit@plt+0x4738e8> │ │ │ │ + ldr r9, [pc, #296] @ 48a020 <__cxa_atexit@plt+0x473910> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #292] @ 489ffc <__cxa_atexit@plt+0x4738ec> │ │ │ │ + ldr r8, [pc, #292] @ 48a024 <__cxa_atexit@plt+0x473914> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #288] @ 48a000 <__cxa_atexit@plt+0x4738f0> │ │ │ │ + ldr lr, [pc, #288] @ 48a028 <__cxa_atexit@plt+0x473918> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ sub r1, r3, #26 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #268] @ 48a004 <__cxa_atexit@plt+0x4738f4> │ │ │ │ + ldr r0, [pc, #268] @ 48a02c <__cxa_atexit@plt+0x47391c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #80] @ 0x50 │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #232] @ 48a008 <__cxa_atexit@plt+0x4738f8> │ │ │ │ + ldr r1, [pc, #232] @ 48a030 <__cxa_atexit@plt+0x473920> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #40]! @ 0x28 │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #208] @ 48a00c <__cxa_atexit@plt+0x4738fc> │ │ │ │ + ldr r0, [pc, #208] @ 48a034 <__cxa_atexit@plt+0x473924> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #72]! @ 0x48 │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #12]! │ │ │ │ str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #180] @ 48a010 <__cxa_atexit@plt+0x473900> │ │ │ │ + ldr r0, [pc, #180] @ 48a038 <__cxa_atexit@plt+0x473928> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #28]! │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r6, #60]! @ 0x3c │ │ │ │ str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r3, [pc, #96] @ 489fe8 <__cxa_atexit@plt+0x4738d8> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r3, [pc, #96] @ 48a010 <__cxa_atexit@plt+0x473900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 489fec <__cxa_atexit@plt+0x4738dc> │ │ │ │ + ldr r2, [pc, #92] @ 48a014 <__cxa_atexit@plt+0x473904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 489ff0 <__cxa_atexit@plt+0x4738e0> │ │ │ │ + ldr r1, [pc, #84] @ 48a018 <__cxa_atexit@plt+0x473908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r6, [pc, #24] @ 489fe4 <__cxa_atexit@plt+0x4738d4> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r6, [pc, #24] @ 48a00c <__cxa_atexit@plt+0x4738fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - cmneq sp, #200, 18 @ 0x320000 │ │ │ │ - cmneq sp, #192, 18 @ 0x300000 │ │ │ │ + cmneq sp, #160, 18 @ 0x280000 │ │ │ │ + cmneq sp, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - cmneq sp, #64, 20 @ 0x40000 │ │ │ │ - cmneq sp, #216, 22 @ 0x36000 │ │ │ │ - cmneq sp, #96 @ 0x60 │ │ │ │ - cmneq sp, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq sl, #184, 22 @ 0x2e000 │ │ │ │ + cmneq sp, #24, 20 @ 0x18000 │ │ │ │ + cmneq sp, #176, 22 @ 0x2c000 │ │ │ │ + cmneq sp, #56 @ 0x38 │ │ │ │ + cmneq sp, #200, 22 @ 0x32000 │ │ │ │ + cmpeq sl, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48a0f4 <__cxa_atexit@plt+0x4739e4> │ │ │ │ - ldr r0, [pc, #204] @ 48a10c <__cxa_atexit@plt+0x4739fc> │ │ │ │ + bcc 48a11c <__cxa_atexit@plt+0x473a0c> │ │ │ │ + ldr r0, [pc, #204] @ 48a134 <__cxa_atexit@plt+0x473a24> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #200] @ 48a110 <__cxa_atexit@plt+0x473a00> │ │ │ │ + ldr r9, [pc, #200] @ 48a138 <__cxa_atexit@plt+0x473a28> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #196] @ 48a114 <__cxa_atexit@plt+0x473a04> │ │ │ │ + ldr r8, [pc, #196] @ 48a13c <__cxa_atexit@plt+0x473a2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 48a118 <__cxa_atexit@plt+0x473a08> │ │ │ │ + ldr lr, [pc, #192] @ 48a140 <__cxa_atexit@plt+0x473a30> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ sub r1, r6, #26 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #172] @ 48a11c <__cxa_atexit@plt+0x473a0c> │ │ │ │ + ldr r0, [pc, #172] @ 48a144 <__cxa_atexit@plt+0x473a34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #80] @ 0x50 │ │ │ │ str r7, [r3, #68] @ 0x44 │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - ldr r1, [pc, #136] @ 48a120 <__cxa_atexit@plt+0x473a10> │ │ │ │ + ldr r1, [pc, #136] @ 48a148 <__cxa_atexit@plt+0x473a38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #40]! @ 0x28 │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #112] @ 48a124 <__cxa_atexit@plt+0x473a14> │ │ │ │ + ldr r0, [pc, #112] @ 48a14c <__cxa_atexit@plt+0x473a3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r1, #72]! @ 0x48 │ │ │ │ str r1, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r9, [r0, #12]! │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #84] @ 48a128 <__cxa_atexit@plt+0x473a18> │ │ │ │ + ldr r0, [pc, #84] @ 48a150 <__cxa_atexit@plt+0x473a40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r1, #28]! │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r3, #60]! @ 0x3c │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b 785f38 <__cxa_atexit@plt+0x76f828> │ │ │ │ - ldr r3, [pc, #48] @ 48a12c <__cxa_atexit@plt+0x473a1c> │ │ │ │ + b 785f78 <__cxa_atexit@plt+0x76f868> │ │ │ │ + ldr r3, [pc, #48] @ 48a154 <__cxa_atexit@plt+0x473a44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq sp, #200, 16 @ 0xc80000 │ │ │ │ - cmneq sp, #96, 20 @ 0x60000 │ │ │ │ - cmneq sp, #232, 28 @ 0xe80 │ │ │ │ - cmneq sp, #120, 20 @ 0x78000 │ │ │ │ + cmneq sp, #160, 16 @ 0xa00000 │ │ │ │ + cmneq sp, #56, 20 @ 0x38000 │ │ │ │ + cmneq sp, #192, 28 @ 0xc00 │ │ │ │ + cmneq sp, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq sl, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq sl, #116, 20 @ 0x74000 │ │ │ │ andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 48a15c <__cxa_atexit@plt+0x473a4c> │ │ │ │ + ldr r3, [pc, #24] @ 48a184 <__cxa_atexit@plt+0x473a74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a154 <__cxa_atexit@plt+0x473a44> │ │ │ │ - b 48a16c <__cxa_atexit@plt+0x473a5c> │ │ │ │ + beq 48a17c <__cxa_atexit@plt+0x473a6c> │ │ │ │ + b 48a194 <__cxa_atexit@plt+0x473a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq sl, #68, 20 @ 0x44000 │ │ │ │ andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 48a1a8 <__cxa_atexit@plt+0x473a98> │ │ │ │ - ldr r7, [pc, #172] @ 48a238 <__cxa_atexit@plt+0x473b28> │ │ │ │ + bne 48a1d0 <__cxa_atexit@plt+0x473ac0> │ │ │ │ + ldr r7, [pc, #172] @ 48a260 <__cxa_atexit@plt+0x473b50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r1, #2] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a204 <__cxa_atexit@plt+0x473af4> │ │ │ │ - b 48a250 <__cxa_atexit@plt+0x473b40> │ │ │ │ - ldr r1, [pc, #120] @ 48a228 <__cxa_atexit@plt+0x473b18> │ │ │ │ + beq 48a22c <__cxa_atexit@plt+0x473b1c> │ │ │ │ + b 48a278 <__cxa_atexit@plt+0x473b68> │ │ │ │ + ldr r1, [pc, #120] @ 48a250 <__cxa_atexit@plt+0x473b40> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r3, [pc, #104] @ 48a22c <__cxa_atexit@plt+0x473b1c> │ │ │ │ + ldr r3, [pc, #104] @ 48a254 <__cxa_atexit@plt+0x473b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48a20c <__cxa_atexit@plt+0x473afc> │ │ │ │ - ldr r2, [pc, #88] @ 48a23c <__cxa_atexit@plt+0x473b2c> │ │ │ │ + bhi 48a234 <__cxa_atexit@plt+0x473b24> │ │ │ │ + ldr r2, [pc, #88] @ 48a264 <__cxa_atexit@plt+0x473b54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 48a240 <__cxa_atexit@plt+0x473b30> │ │ │ │ + ldr r1, [pc, #84] @ 48a268 <__cxa_atexit@plt+0x473b58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48a230 <__cxa_atexit@plt+0x473b20> │ │ │ │ + ldr r7, [pc, #28] @ 48a258 <__cxa_atexit@plt+0x473b48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 48a234 <__cxa_atexit@plt+0x473b24> │ │ │ │ + ldr r3, [pc, #24] @ 48a25c <__cxa_atexit@plt+0x473b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmneq sp, #152, 14 @ 0x2600000 │ │ │ │ - cmpeq sl, #148, 18 @ 0x250000 │ │ │ │ - cmneq sp, #16, 20 @ 0x10000 │ │ │ │ + cmneq sp, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq sl, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq sp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffff89a4 │ │ │ │ - cmneq sp, #64, 20 @ 0x40000 │ │ │ │ - cmpeq sl, #136, 18 @ 0x220000 │ │ │ │ + cmneq sp, #24, 20 @ 0x18000 │ │ │ │ + cmpeq sl, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #95] @ 0x5f │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48a284 <__cxa_atexit@plt+0x473b74> │ │ │ │ - ldr r3, [pc, #148] @ 48a304 <__cxa_atexit@plt+0x473bf4> │ │ │ │ + bne 48a2ac <__cxa_atexit@plt+0x473b9c> │ │ │ │ + ldr r3, [pc, #148] @ 48a32c <__cxa_atexit@plt+0x473c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #140] @ 48a308 <__cxa_atexit@plt+0x473bf8> │ │ │ │ + ldr r3, [pc, #140] @ 48a330 <__cxa_atexit@plt+0x473c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - b 48a29c <__cxa_atexit@plt+0x473b8c> │ │ │ │ - ldr r3, [pc, #104] @ 48a2f4 <__cxa_atexit@plt+0x473be4> │ │ │ │ + b 48a2c4 <__cxa_atexit@plt+0x473bb4> │ │ │ │ + ldr r3, [pc, #104] @ 48a31c <__cxa_atexit@plt+0x473c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #96] @ 48a2f8 <__cxa_atexit@plt+0x473be8> │ │ │ │ + ldr r3, [pc, #96] @ 48a320 <__cxa_atexit@plt+0x473c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48a2d8 <__cxa_atexit@plt+0x473bc8> │ │ │ │ - ldr r2, [pc, #84] @ 48a30c <__cxa_atexit@plt+0x473bfc> │ │ │ │ + bhi 48a300 <__cxa_atexit@plt+0x473bf0> │ │ │ │ + ldr r2, [pc, #84] @ 48a334 <__cxa_atexit@plt+0x473c24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 48a310 <__cxa_atexit@plt+0x473c00> │ │ │ │ + ldr r1, [pc, #80] @ 48a338 <__cxa_atexit@plt+0x473c28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #28] @ 48a2fc <__cxa_atexit@plt+0x473bec> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #28] @ 48a324 <__cxa_atexit@plt+0x473c14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 48a300 <__cxa_atexit@plt+0x473bf0> │ │ │ │ + ldr r3, [pc, #24] @ 48a328 <__cxa_atexit@plt+0x473c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq sp, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq sl, #200, 16 @ 0xc80000 │ │ │ │ - cmneq sp, #68, 18 @ 0x110000 │ │ │ │ + cmneq sp, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq sl, #160, 16 @ 0xa00000 │ │ │ │ + cmneq sp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq sp, #200, 12 @ 0xc800000 │ │ │ │ + cmneq sp, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xffff88d0 │ │ │ │ - cmneq sp, #108, 18 @ 0x1b0000 │ │ │ │ - cmpeq sl, #72, 12 @ 0x4800000 │ │ │ │ + cmneq sp, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sl, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 48a340 <__cxa_atexit@plt+0x473c30> │ │ │ │ + ldr r3, [pc, #24] @ 48a368 <__cxa_atexit@plt+0x473c58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a338 <__cxa_atexit@plt+0x473c28> │ │ │ │ - b 48a350 <__cxa_atexit@plt+0x473c40> │ │ │ │ + beq 48a360 <__cxa_atexit@plt+0x473c50> │ │ │ │ + b 48a378 <__cxa_atexit@plt+0x473c68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq sl, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 48a380 <__cxa_atexit@plt+0x473c70> │ │ │ │ - ldr r6, [pc, #132] @ 48a3ec <__cxa_atexit@plt+0x473cdc> │ │ │ │ + bne 48a3a8 <__cxa_atexit@plt+0x473c98> │ │ │ │ + ldr r6, [pc, #132] @ 48a414 <__cxa_atexit@plt+0x473d04> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a3c4 <__cxa_atexit@plt+0x473cb4> │ │ │ │ + beq 48a3ec <__cxa_atexit@plt+0x473cdc> │ │ │ │ mov r6, sl │ │ │ │ - b 48a404 <__cxa_atexit@plt+0x473cf4> │ │ │ │ + b 48a42c <__cxa_atexit@plt+0x473d1c> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48a3d0 <__cxa_atexit@plt+0x473cc0> │ │ │ │ - ldr r3, [pc, #80] @ 48a3f0 <__cxa_atexit@plt+0x473ce0> │ │ │ │ + bcc 48a3f8 <__cxa_atexit@plt+0x473ce8> │ │ │ │ + ldr r3, [pc, #80] @ 48a418 <__cxa_atexit@plt+0x473d08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 48a3f4 <__cxa_atexit@plt+0x473ce4> │ │ │ │ + ldr r2, [pc, #76] @ 48a41c <__cxa_atexit@plt+0x473d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #64] @ 48a3f8 <__cxa_atexit@plt+0x473ce8> │ │ │ │ + ldr r3, [pc, #64] @ 48a420 <__cxa_atexit@plt+0x473d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + b 785fd0 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48a3e8 <__cxa_atexit@plt+0x473cd8> │ │ │ │ + ldr r7, [pc, #16] @ 48a410 <__cxa_atexit@plt+0x473d00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq sl, #100, 10 @ 0x19000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffff49c8 │ │ │ │ - cmpeq sl, #168, 10 @ 0x2a000000 │ │ │ │ - cmneq sp, #28, 14 @ 0x700000 │ │ │ │ + cmpeq sl, #128, 10 @ 0x20000000 │ │ │ │ + cmneq sp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 48a4dc <__cxa_atexit@plt+0x473dcc> │ │ │ │ + bne 48a504 <__cxa_atexit@plt+0x473df4> │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 48a4dc <__cxa_atexit@plt+0x473dcc> │ │ │ │ + bne 48a504 <__cxa_atexit@plt+0x473df4> │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r3, #2] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 48a4f0 <__cxa_atexit@plt+0x473de0> │ │ │ │ + bcc 48a518 <__cxa_atexit@plt+0x473e08> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ ldr ip, [r5, #32] │ │ │ │ ldr r2, [r2, #2] │ │ │ │ - ldr r8, [pc, #152] @ 48a518 <__cxa_atexit@plt+0x473e08> │ │ │ │ + ldr r8, [pc, #152] @ 48a540 <__cxa_atexit@plt+0x473e30> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r6, #4]! │ │ │ │ str lr, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #28] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #32] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #100] @ 48a51c <__cxa_atexit@plt+0x473e0c> │ │ │ │ + ldr r7, [pc, #100] @ 48a544 <__cxa_atexit@plt+0x473e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r6, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #2 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 48a514 <__cxa_atexit@plt+0x473e04> │ │ │ │ + ldr r7, [pc, #48] @ 48a53c <__cxa_atexit@plt+0x473e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 48a510 <__cxa_atexit@plt+0x473e00> │ │ │ │ + ldr r7, [pc, #24] @ 48a538 <__cxa_atexit@plt+0x473e28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, #116, 8 @ 0x74000000 │ │ │ │ + cmneq sp, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ - cmneq sp, #128, 8 @ 0x80000000 │ │ │ │ + cmneq sp, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48a5c0 <__cxa_atexit@plt+0x473eb0> │ │ │ │ + bcc 48a5e8 <__cxa_atexit@plt+0x473ed8> │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #140] @ 48a5d8 <__cxa_atexit@plt+0x473ec8> │ │ │ │ + ldr fp, [pc, #140] @ 48a600 <__cxa_atexit@plt+0x473ef0> │ │ │ │ add fp, pc, fp │ │ │ │ ldmib r5, {r8, r9, ip} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ @@ -1167257,385 +1167267,385 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ 48a5dc <__cxa_atexit@plt+0x473ecc> │ │ │ │ + ldr r1, [pc, #60] @ 48a604 <__cxa_atexit@plt+0x473ef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #2 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 48a5e0 <__cxa_atexit@plt+0x473ed0> │ │ │ │ + ldr r3, [pc, #24] @ 48a608 <__cxa_atexit@plt+0x473ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffeed8 │ │ │ │ - cmneq sp, #152, 6 @ 0x60000002 │ │ │ │ + cmneq sp, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq sl, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq sl, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48a688 <__cxa_atexit@plt+0x473f78> │ │ │ │ - ldr r3, [pc, #200] @ 48a6d0 <__cxa_atexit@plt+0x473fc0> │ │ │ │ + bhi 48a6b0 <__cxa_atexit@plt+0x473fa0> │ │ │ │ + ldr r3, [pc, #200] @ 48a6f8 <__cxa_atexit@plt+0x473fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48a678 <__cxa_atexit@plt+0x473f68> │ │ │ │ + beq 48a6a0 <__cxa_atexit@plt+0x473f90> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r9, [r8, #39] @ 0x27 │ │ │ │ ldr sl, [r8, #43] @ 0x2b │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48a698 <__cxa_atexit@plt+0x473f88> │ │ │ │ - ldr r7, [pc, #160] @ 48a6d4 <__cxa_atexit@plt+0x473fc4> │ │ │ │ + bhi 48a6c0 <__cxa_atexit@plt+0x473fb0> │ │ │ │ + ldr r7, [pc, #160] @ 48a6fc <__cxa_atexit@plt+0x473fec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [r1, #-16]! │ │ │ │ stmib r1, {r3, r9, sl} │ │ │ │ sub r2, r1, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 48a6ac <__cxa_atexit@plt+0x473f9c> │ │ │ │ - ldr r7, [pc, #148] @ 48a6e8 <__cxa_atexit@plt+0x473fd8> │ │ │ │ + bhi 48a6d4 <__cxa_atexit@plt+0x473fc4> │ │ │ │ + ldr r7, [pc, #148] @ 48a710 <__cxa_atexit@plt+0x474000> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #144] @ 48a6ec <__cxa_atexit@plt+0x473fdc> │ │ │ │ + ldr r1, [pc, #144] @ 48a714 <__cxa_atexit@plt+0x474004> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 48a6e4 <__cxa_atexit@plt+0x473fd4> │ │ │ │ + ldr r7, [pc, #84] @ 48a70c <__cxa_atexit@plt+0x473ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 48a6e0 <__cxa_atexit@plt+0x473fd0> │ │ │ │ + ldr r7, [pc, #64] @ 48a708 <__cxa_atexit@plt+0x473ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 48a6d8 <__cxa_atexit@plt+0x473fc8> │ │ │ │ + ldr r5, [pc, #36] @ 48a700 <__cxa_atexit@plt+0x473ff0> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #32] @ 48a6dc <__cxa_atexit@plt+0x473fcc> │ │ │ │ + ldr r7, [pc, #32] @ 48a704 <__cxa_atexit@plt+0x473ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - cmpeq sl, #8, 14 @ 0x200000 │ │ │ │ - cmpeq sl, #236, 8 @ 0xec000000 │ │ │ │ - cmpeq sl, #32, 14 @ 0x800000 │ │ │ │ - cmpeq sl, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq sl, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq sl, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq sl, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xffff8534 │ │ │ │ - cmpeq sl, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq sl, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq sl, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq sl, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ ldr sl, [r7, #43] @ 0x2b │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48a75c <__cxa_atexit@plt+0x47404c> │ │ │ │ - ldr r2, [pc, #116] @ 48a790 <__cxa_atexit@plt+0x474080> │ │ │ │ + bhi 48a784 <__cxa_atexit@plt+0x474074> │ │ │ │ + ldr r2, [pc, #116] @ 48a7b8 <__cxa_atexit@plt+0x4740a8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 48a770 <__cxa_atexit@plt+0x474060> │ │ │ │ - ldr r3, [pc, #100] @ 48a7a0 <__cxa_atexit@plt+0x474090> │ │ │ │ + bhi 48a798 <__cxa_atexit@plt+0x474088> │ │ │ │ + ldr r3, [pc, #100] @ 48a7c8 <__cxa_atexit@plt+0x4740b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #96] @ 48a7a4 <__cxa_atexit@plt+0x474094> │ │ │ │ + ldr r1, [pc, #96] @ 48a7cc <__cxa_atexit@plt+0x4740bc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 785f30 <__cxa_atexit@plt+0x76f820> │ │ │ │ - ldr r7, [pc, #56] @ 48a79c <__cxa_atexit@plt+0x47408c> │ │ │ │ + b 785f70 <__cxa_atexit@plt+0x76f860> │ │ │ │ + ldr r7, [pc, #56] @ 48a7c4 <__cxa_atexit@plt+0x4740b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 48a794 <__cxa_atexit@plt+0x474084> │ │ │ │ + ldr r5, [pc, #28] @ 48a7bc <__cxa_atexit@plt+0x4740ac> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 48a798 <__cxa_atexit@plt+0x474088> │ │ │ │ + ldr r7, [pc, #24] @ 48a7c0 <__cxa_atexit@plt+0x4740b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ - cmpeq sl, #68, 12 @ 0x4400000 │ │ │ │ - cmpeq sl, #40, 8 @ 0x28000000 │ │ │ │ - cmpeq sl, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq sl, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq sl, #0, 8 │ │ │ │ + cmpeq sl, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ - cmpeq sl, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq sl, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq sl, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq sl, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 48a5f4 <__cxa_atexit@plt+0x473ee4> │ │ │ │ + b 48a61c <__cxa_atexit@plt+0x473f0c> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 48a7dc <__cxa_atexit@plt+0x4740cc> │ │ │ │ + b 48a804 <__cxa_atexit@plt+0x4740f4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48a834 <__cxa_atexit@plt+0x474124> │ │ │ │ - ldr r7, [pc, #84] @ 48a848 <__cxa_atexit@plt+0x474138> │ │ │ │ + bhi 48a85c <__cxa_atexit@plt+0x47414c> │ │ │ │ + ldr r7, [pc, #84] @ 48a870 <__cxa_atexit@plt+0x474160> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 48a820 <__cxa_atexit@plt+0x474110> │ │ │ │ - ldr r2, [pc, #68] @ 48a84c <__cxa_atexit@plt+0x47413c> │ │ │ │ + beq 48a848 <__cxa_atexit@plt+0x474138> │ │ │ │ + ldr r2, [pc, #68] @ 48a874 <__cxa_atexit@plt+0x474164> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a82c <__cxa_atexit@plt+0x47411c> │ │ │ │ - b 48a894 <__cxa_atexit@plt+0x474184> │ │ │ │ + beq 48a854 <__cxa_atexit@plt+0x474144> │ │ │ │ + b 48a8bc <__cxa_atexit@plt+0x4741ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48a850 <__cxa_atexit@plt+0x474140> │ │ │ │ + ldr r7, [pc, #20] @ 48a878 <__cxa_atexit@plt+0x474168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sl, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 48a888 <__cxa_atexit@plt+0x474178> │ │ │ │ + ldr r2, [pc, #32] @ 48a8b0 <__cxa_atexit@plt+0x4741a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a880 <__cxa_atexit@plt+0x474170> │ │ │ │ - b 48a894 <__cxa_atexit@plt+0x474184> │ │ │ │ + beq 48a8a8 <__cxa_atexit@plt+0x474198> │ │ │ │ + b 48a8bc <__cxa_atexit@plt+0x4741ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 48a91c <__cxa_atexit@plt+0x47420c> │ │ │ │ + ldr r2, [pc, #124] @ 48a944 <__cxa_atexit@plt+0x474234> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a908 <__cxa_atexit@plt+0x4741f8> │ │ │ │ - ldr r2, [pc, #100] @ 48a920 <__cxa_atexit@plt+0x474210> │ │ │ │ + beq 48a930 <__cxa_atexit@plt+0x474220> │ │ │ │ + ldr r2, [pc, #100] @ 48a948 <__cxa_atexit@plt+0x474238> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ tst r3, #3 │ │ │ │ - beq 48a910 <__cxa_atexit@plt+0x474200> │ │ │ │ - ldr r2, [pc, #76] @ 48a924 <__cxa_atexit@plt+0x474214> │ │ │ │ + beq 48a938 <__cxa_atexit@plt+0x474228> │ │ │ │ + ldr r2, [pc, #76] @ 48a94c <__cxa_atexit@plt+0x47423c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a908 <__cxa_atexit@plt+0x4741f8> │ │ │ │ - ldr r3, [pc, #52] @ 48a928 <__cxa_atexit@plt+0x474218> │ │ │ │ + beq 48a930 <__cxa_atexit@plt+0x474220> │ │ │ │ + ldr r3, [pc, #52] @ 48a950 <__cxa_atexit@plt+0x474240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 48a99c <__cxa_atexit@plt+0x47428c> │ │ │ │ + ldr r2, [pc, #92] @ 48a9c4 <__cxa_atexit@plt+0x4742b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a988 <__cxa_atexit@plt+0x474278> │ │ │ │ - ldr r2, [pc, #68] @ 48a9a0 <__cxa_atexit@plt+0x474290> │ │ │ │ + beq 48a9b0 <__cxa_atexit@plt+0x4742a0> │ │ │ │ + ldr r2, [pc, #68] @ 48a9c8 <__cxa_atexit@plt+0x4742b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48a990 <__cxa_atexit@plt+0x474280> │ │ │ │ - ldr r7, [pc, #44] @ 48a9a4 <__cxa_atexit@plt+0x474294> │ │ │ │ + beq 48a9b8 <__cxa_atexit@plt+0x4742a8> │ │ │ │ + ldr r7, [pc, #44] @ 48a9cc <__cxa_atexit@plt+0x4742bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 48a9f4 <__cxa_atexit@plt+0x4742e4> │ │ │ │ + ldr r2, [pc, #56] @ 48aa1c <__cxa_atexit@plt+0x47430c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48a9ec <__cxa_atexit@plt+0x4742dc> │ │ │ │ - ldr r3, [pc, #32] @ 48a9f8 <__cxa_atexit@plt+0x4742e8> │ │ │ │ + beq 48aa14 <__cxa_atexit@plt+0x474304> │ │ │ │ + ldr r3, [pc, #32] @ 48aa20 <__cxa_atexit@plt+0x474310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48aa20 <__cxa_atexit@plt+0x474310> │ │ │ │ + ldr r3, [pc, #20] @ 48aa48 <__cxa_atexit@plt+0x474338> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 48aa9c <__cxa_atexit@plt+0x47438c> │ │ │ │ + ldr r2, [pc, #100] @ 48aac4 <__cxa_atexit@plt+0x4743b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ tst r7, #3 │ │ │ │ - beq 48aa88 <__cxa_atexit@plt+0x474378> │ │ │ │ - ldr r2, [pc, #76] @ 48aaa0 <__cxa_atexit@plt+0x474390> │ │ │ │ + beq 48aab0 <__cxa_atexit@plt+0x4743a0> │ │ │ │ + ldr r2, [pc, #76] @ 48aac8 <__cxa_atexit@plt+0x4743b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48aa90 <__cxa_atexit@plt+0x474380> │ │ │ │ - ldr r2, [pc, #52] @ 48aaa4 <__cxa_atexit@plt+0x474394> │ │ │ │ + beq 48aab8 <__cxa_atexit@plt+0x4743a8> │ │ │ │ + ldr r2, [pc, #52] @ 48aacc <__cxa_atexit@plt+0x4743bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48aa88 <__cxa_atexit@plt+0x474378> │ │ │ │ - b 48ab50 <__cxa_atexit@plt+0x474440> │ │ │ │ + beq 48aab0 <__cxa_atexit@plt+0x4743a0> │ │ │ │ + b 48ab78 <__cxa_atexit@plt+0x474468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 48ab08 <__cxa_atexit@plt+0x4743f8> │ │ │ │ + ldr r2, [pc, #76] @ 48ab30 <__cxa_atexit@plt+0x474420> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48aaf4 <__cxa_atexit@plt+0x4743e4> │ │ │ │ - ldr r2, [pc, #52] @ 48ab0c <__cxa_atexit@plt+0x4743fc> │ │ │ │ + beq 48ab1c <__cxa_atexit@plt+0x47440c> │ │ │ │ + ldr r2, [pc, #52] @ 48ab34 <__cxa_atexit@plt+0x474424> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48aafc <__cxa_atexit@plt+0x4743ec> │ │ │ │ + beq 48ab24 <__cxa_atexit@plt+0x474414> │ │ │ │ mov r7, r3 │ │ │ │ - b 48ab50 <__cxa_atexit@plt+0x474440> │ │ │ │ + b 48ab78 <__cxa_atexit@plt+0x474468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 48ab44 <__cxa_atexit@plt+0x474434> │ │ │ │ + ldr r2, [pc, #32] @ 48ab6c <__cxa_atexit@plt+0x47445c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48ab3c <__cxa_atexit@plt+0x47442c> │ │ │ │ - b 48ab50 <__cxa_atexit@plt+0x474440> │ │ │ │ + beq 48ab64 <__cxa_atexit@plt+0x474454> │ │ │ │ + b 48ab78 <__cxa_atexit@plt+0x474468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48ac58 <__cxa_atexit@plt+0x474548> │ │ │ │ + bcc 48ac80 <__cxa_atexit@plt+0x474570> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add sl, r5, #12 │ │ │ │ ldm sl, {r2, r8, r9, sl} │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ @@ -1167651,15 +1167661,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #156] @ 48ac64 <__cxa_atexit@plt+0x474554> │ │ │ │ + ldr r0, [pc, #156] @ 48ac8c <__cxa_atexit@plt+0x47457c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ str fp, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ @@ -1167691,708 +1167701,708 @@ │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #228, 30 @ 0x390 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48ac98 <__cxa_atexit@plt+0x474588> │ │ │ │ - ldr r3, [pc, #32] @ 48aca8 <__cxa_atexit@plt+0x474598> │ │ │ │ + bhi 48acc0 <__cxa_atexit@plt+0x4745b0> │ │ │ │ + ldr r3, [pc, #32] @ 48acd0 <__cxa_atexit@plt+0x4745c0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 48acac <__cxa_atexit@plt+0x47459c> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 48acd4 <__cxa_atexit@plt+0x4745c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #60, 2 │ │ │ │ + cmpeq sl, #20, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48acd4 <__cxa_atexit@plt+0x4745c4> │ │ │ │ + ldr r3, [pc, #20] @ 48acfc <__cxa_atexit@plt+0x4745ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48acfc <__cxa_atexit@plt+0x4745ec> │ │ │ │ + ldr r3, [pc, #20] @ 48ad24 <__cxa_atexit@plt+0x474614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48ad24 <__cxa_atexit@plt+0x474614> │ │ │ │ + ldr r3, [pc, #20] @ 48ad4c <__cxa_atexit@plt+0x47463c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48ad4c <__cxa_atexit@plt+0x47463c> │ │ │ │ + ldr r3, [pc, #20] @ 48ad74 <__cxa_atexit@plt+0x474664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48ada4 <__cxa_atexit@plt+0x474694> │ │ │ │ + bcc 48adcc <__cxa_atexit@plt+0x4746bc> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ 48adb0 <__cxa_atexit@plt+0x4746a0> │ │ │ │ + ldr lr, [pc, #56] @ 48add8 <__cxa_atexit@plt+0x4746c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r8} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #120, 28 @ 0x780 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #80, 28 @ 0x500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48ade4 <__cxa_atexit@plt+0x4746d4> │ │ │ │ - ldr r3, [pc, #32] @ 48adf4 <__cxa_atexit@plt+0x4746e4> │ │ │ │ + bhi 48ae0c <__cxa_atexit@plt+0x4746fc> │ │ │ │ + ldr r3, [pc, #32] @ 48ae1c <__cxa_atexit@plt+0x47470c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 48adf8 <__cxa_atexit@plt+0x4746e8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 48ae20 <__cxa_atexit@plt+0x474710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sl, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48ae20 <__cxa_atexit@plt+0x474710> │ │ │ │ + ldr r3, [pc, #20] @ 48ae48 <__cxa_atexit@plt+0x474738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48ae64 <__cxa_atexit@plt+0x474754> │ │ │ │ + bcc 48ae8c <__cxa_atexit@plt+0x47477c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 48ae70 <__cxa_atexit@plt+0x474760> │ │ │ │ + ldr r2, [pc, #36] @ 48ae98 <__cxa_atexit@plt+0x474788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #168, 26 @ 0x2a00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48aea4 <__cxa_atexit@plt+0x474794> │ │ │ │ - ldr r3, [pc, #32] @ 48aeb4 <__cxa_atexit@plt+0x4747a4> │ │ │ │ + bhi 48aecc <__cxa_atexit@plt+0x4747bc> │ │ │ │ + ldr r3, [pc, #32] @ 48aedc <__cxa_atexit@plt+0x4747cc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 48aeb8 <__cxa_atexit@plt+0x4747a8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 48aee0 <__cxa_atexit@plt+0x4747d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sl, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48aee0 <__cxa_atexit@plt+0x4747d0> │ │ │ │ + ldr r3, [pc, #20] @ 48af08 <__cxa_atexit@plt+0x4747f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48af08 <__cxa_atexit@plt+0x4747f8> │ │ │ │ + ldr r3, [pc, #20] @ 48af30 <__cxa_atexit@plt+0x474820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48af30 <__cxa_atexit@plt+0x474820> │ │ │ │ + ldr r3, [pc, #20] @ 48af58 <__cxa_atexit@plt+0x474848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48af84 <__cxa_atexit@plt+0x474874> │ │ │ │ + bcc 48afac <__cxa_atexit@plt+0x47489c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 48af90 <__cxa_atexit@plt+0x474880> │ │ │ │ + ldr lr, [pc, #52] @ 48afb8 <__cxa_atexit@plt+0x4748a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #124, 24 @ 0x7c00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48afec <__cxa_atexit@plt+0x4748dc> │ │ │ │ - ldr r7, [pc, #72] @ 48affc <__cxa_atexit@plt+0x4748ec> │ │ │ │ + bhi 48b014 <__cxa_atexit@plt+0x474904> │ │ │ │ + ldr r7, [pc, #72] @ 48b024 <__cxa_atexit@plt+0x474914> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48afdc <__cxa_atexit@plt+0x4748cc> │ │ │ │ - ldr r7, [pc, #56] @ 48b000 <__cxa_atexit@plt+0x4748f0> │ │ │ │ + beq 48b004 <__cxa_atexit@plt+0x4748f4> │ │ │ │ + ldr r7, [pc, #56] @ 48b028 <__cxa_atexit@plt+0x474918> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48b004 <__cxa_atexit@plt+0x4748f4> │ │ │ │ + ldr r7, [pc, #16] @ 48b02c <__cxa_atexit@plt+0x47491c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sl, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq sl, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48b02c <__cxa_atexit@plt+0x47491c> │ │ │ │ + ldr r3, [pc, #20] @ 48b054 <__cxa_atexit@plt+0x474944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48b070 <__cxa_atexit@plt+0x474960> │ │ │ │ + bcc 48b098 <__cxa_atexit@plt+0x474988> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 48b07c <__cxa_atexit@plt+0x47496c> │ │ │ │ + ldr r2, [pc, #36] @ 48b0a4 <__cxa_atexit@plt+0x474994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #160, 22 @ 0x28000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48b0d8 <__cxa_atexit@plt+0x4749c8> │ │ │ │ - ldr r7, [pc, #72] @ 48b0e8 <__cxa_atexit@plt+0x4749d8> │ │ │ │ + bhi 48b100 <__cxa_atexit@plt+0x4749f0> │ │ │ │ + ldr r7, [pc, #72] @ 48b110 <__cxa_atexit@plt+0x474a00> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48b0c8 <__cxa_atexit@plt+0x4749b8> │ │ │ │ - ldr r7, [pc, #56] @ 48b0ec <__cxa_atexit@plt+0x4749dc> │ │ │ │ + beq 48b0f0 <__cxa_atexit@plt+0x4749e0> │ │ │ │ + ldr r7, [pc, #56] @ 48b114 <__cxa_atexit@plt+0x474a04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48b0f0 <__cxa_atexit@plt+0x4749e0> │ │ │ │ + ldr r7, [pc, #16] @ 48b118 <__cxa_atexit@plt+0x474a08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sl, #12, 26 @ 0x300 │ │ │ │ + cmpeq sl, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48b118 <__cxa_atexit@plt+0x474a08> │ │ │ │ + ldr r3, [pc, #20] @ 48b140 <__cxa_atexit@plt+0x474a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48b15c <__cxa_atexit@plt+0x474a4c> │ │ │ │ + bcc 48b184 <__cxa_atexit@plt+0x474a74> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 48b168 <__cxa_atexit@plt+0x474a58> │ │ │ │ + ldr r2, [pc, #36] @ 48b190 <__cxa_atexit@plt+0x474a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #184, 20 @ 0xb8000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48b1a4 <__cxa_atexit@plt+0x474a94> │ │ │ │ - ldr r3, [pc, #40] @ 48b1bc <__cxa_atexit@plt+0x474aac> │ │ │ │ + bcc 48b1cc <__cxa_atexit@plt+0x474abc> │ │ │ │ + ldr r3, [pc, #40] @ 48b1e4 <__cxa_atexit@plt+0x474ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48b1c0 <__cxa_atexit@plt+0x474ab0> │ │ │ │ + ldr r7, [pc, #20] @ 48b1e8 <__cxa_atexit@plt+0x474ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ + cmneq sp, #200, 18 @ 0x320000 │ │ │ │ + cmpeq sl, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48b1fc <__cxa_atexit@plt+0x474aec> │ │ │ │ - ldr r3, [pc, #40] @ 48b214 <__cxa_atexit@plt+0x474b04> │ │ │ │ + bcc 48b224 <__cxa_atexit@plt+0x474b14> │ │ │ │ + ldr r3, [pc, #40] @ 48b23c <__cxa_atexit@plt+0x474b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48b218 <__cxa_atexit@plt+0x474b08> │ │ │ │ + ldr r7, [pc, #20] @ 48b240 <__cxa_atexit@plt+0x474b30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #156, 18 @ 0x270000 │ │ │ │ - cmpeq sl, #244, 22 @ 0x3d000 │ │ │ │ + cmneq sp, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq sl, #204, 22 @ 0x33000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 48b23c <__cxa_atexit@plt+0x474b2c> │ │ │ │ + b 48b264 <__cxa_atexit@plt+0x474b54> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48b2c0 <__cxa_atexit@plt+0x474bb0> │ │ │ │ - ldr r7, [pc, #128] @ 48b2d4 <__cxa_atexit@plt+0x474bc4> │ │ │ │ + bhi 48b2e8 <__cxa_atexit@plt+0x474bd8> │ │ │ │ + ldr r7, [pc, #128] @ 48b2fc <__cxa_atexit@plt+0x474bec> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48b2a0 <__cxa_atexit@plt+0x474b90> │ │ │ │ - ldr r2, [pc, #112] @ 48b2d8 <__cxa_atexit@plt+0x474bc8> │ │ │ │ + beq 48b2c8 <__cxa_atexit@plt+0x474bb8> │ │ │ │ + ldr r2, [pc, #112] @ 48b300 <__cxa_atexit@plt+0x474bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b2ac <__cxa_atexit@plt+0x474b9c> │ │ │ │ - ldr r1, [pc, #88] @ 48b2dc <__cxa_atexit@plt+0x474bcc> │ │ │ │ + beq 48b2d4 <__cxa_atexit@plt+0x474bc4> │ │ │ │ + ldr r1, [pc, #88] @ 48b304 <__cxa_atexit@plt+0x474bf4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 48b2b4 <__cxa_atexit@plt+0x474ba4> │ │ │ │ + beq 48b2dc <__cxa_atexit@plt+0x474bcc> │ │ │ │ mov r7, r2 │ │ │ │ - b 48b388 <__cxa_atexit@plt+0x474c78> │ │ │ │ + b 48b3b0 <__cxa_atexit@plt+0x474ca0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 48b2e0 <__cxa_atexit@plt+0x474bd0> │ │ │ │ + ldr r7, [pc, #24] @ 48b308 <__cxa_atexit@plt+0x474bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmpeq sl, #60, 22 @ 0xf000 │ │ │ │ + cmpeq sl, #20, 22 @ 0x5000 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 48b340 <__cxa_atexit@plt+0x474c30> │ │ │ │ + ldr r2, [pc, #72] @ 48b368 <__cxa_atexit@plt+0x474c58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b32c <__cxa_atexit@plt+0x474c1c> │ │ │ │ - ldr r2, [pc, #52] @ 48b344 <__cxa_atexit@plt+0x474c34> │ │ │ │ + beq 48b354 <__cxa_atexit@plt+0x474c44> │ │ │ │ + ldr r2, [pc, #52] @ 48b36c <__cxa_atexit@plt+0x474c5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b334 <__cxa_atexit@plt+0x474c24> │ │ │ │ + beq 48b35c <__cxa_atexit@plt+0x474c4c> │ │ │ │ mov r7, r3 │ │ │ │ - b 48b388 <__cxa_atexit@plt+0x474c78> │ │ │ │ + b 48b3b0 <__cxa_atexit@plt+0x474ca0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 48b37c <__cxa_atexit@plt+0x474c6c> │ │ │ │ + ldr r2, [pc, #32] @ 48b3a4 <__cxa_atexit@plt+0x474c94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b374 <__cxa_atexit@plt+0x474c64> │ │ │ │ - b 48b388 <__cxa_atexit@plt+0x474c78> │ │ │ │ + beq 48b39c <__cxa_atexit@plt+0x474c8c> │ │ │ │ + b 48b3b0 <__cxa_atexit@plt+0x474ca0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 48b410 <__cxa_atexit@plt+0x474d00> │ │ │ │ + ldr r2, [pc, #124] @ 48b438 <__cxa_atexit@plt+0x474d28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b3fc <__cxa_atexit@plt+0x474cec> │ │ │ │ - ldr r2, [pc, #100] @ 48b414 <__cxa_atexit@plt+0x474d04> │ │ │ │ + beq 48b424 <__cxa_atexit@plt+0x474d14> │ │ │ │ + ldr r2, [pc, #100] @ 48b43c <__cxa_atexit@plt+0x474d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b404 <__cxa_atexit@plt+0x474cf4> │ │ │ │ - ldr r2, [pc, #76] @ 48b418 <__cxa_atexit@plt+0x474d08> │ │ │ │ + beq 48b42c <__cxa_atexit@plt+0x474d1c> │ │ │ │ + ldr r2, [pc, #76] @ 48b440 <__cxa_atexit@plt+0x474d30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b3fc <__cxa_atexit@plt+0x474cec> │ │ │ │ - ldr r3, [pc, #52] @ 48b41c <__cxa_atexit@plt+0x474d0c> │ │ │ │ + beq 48b424 <__cxa_atexit@plt+0x474d14> │ │ │ │ + ldr r3, [pc, #52] @ 48b444 <__cxa_atexit@plt+0x474d34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 48b490 <__cxa_atexit@plt+0x474d80> │ │ │ │ + ldr r2, [pc, #92] @ 48b4b8 <__cxa_atexit@plt+0x474da8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b47c <__cxa_atexit@plt+0x474d6c> │ │ │ │ - ldr r2, [pc, #68] @ 48b494 <__cxa_atexit@plt+0x474d84> │ │ │ │ + beq 48b4a4 <__cxa_atexit@plt+0x474d94> │ │ │ │ + ldr r2, [pc, #68] @ 48b4bc <__cxa_atexit@plt+0x474dac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b484 <__cxa_atexit@plt+0x474d74> │ │ │ │ - ldr r7, [pc, #44] @ 48b498 <__cxa_atexit@plt+0x474d88> │ │ │ │ + beq 48b4ac <__cxa_atexit@plt+0x474d9c> │ │ │ │ + ldr r7, [pc, #44] @ 48b4c0 <__cxa_atexit@plt+0x474db0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 48b4e8 <__cxa_atexit@plt+0x474dd8> │ │ │ │ + ldr r2, [pc, #56] @ 48b510 <__cxa_atexit@plt+0x474e00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b4e0 <__cxa_atexit@plt+0x474dd0> │ │ │ │ - ldr r3, [pc, #32] @ 48b4ec <__cxa_atexit@plt+0x474ddc> │ │ │ │ + beq 48b508 <__cxa_atexit@plt+0x474df8> │ │ │ │ + ldr r3, [pc, #32] @ 48b514 <__cxa_atexit@plt+0x474e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48b514 <__cxa_atexit@plt+0x474e04> │ │ │ │ + ldr r3, [pc, #20] @ 48b53c <__cxa_atexit@plt+0x474e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 48b578 <__cxa_atexit@plt+0x474e68> │ │ │ │ + ldr r2, [pc, #76] @ 48b5a0 <__cxa_atexit@plt+0x474e90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b564 <__cxa_atexit@plt+0x474e54> │ │ │ │ - ldr r2, [pc, #52] @ 48b57c <__cxa_atexit@plt+0x474e6c> │ │ │ │ + beq 48b58c <__cxa_atexit@plt+0x474e7c> │ │ │ │ + ldr r2, [pc, #52] @ 48b5a4 <__cxa_atexit@plt+0x474e94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b56c <__cxa_atexit@plt+0x474e5c> │ │ │ │ + beq 48b594 <__cxa_atexit@plt+0x474e84> │ │ │ │ mov r7, r3 │ │ │ │ - b 48b5c0 <__cxa_atexit@plt+0x474eb0> │ │ │ │ + b 48b5e8 <__cxa_atexit@plt+0x474ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 48b5b4 <__cxa_atexit@plt+0x474ea4> │ │ │ │ + ldr r2, [pc, #32] @ 48b5dc <__cxa_atexit@plt+0x474ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b5ac <__cxa_atexit@plt+0x474e9c> │ │ │ │ - b 48b5c0 <__cxa_atexit@plt+0x474eb0> │ │ │ │ + beq 48b5d4 <__cxa_atexit@plt+0x474ec4> │ │ │ │ + b 48b5e8 <__cxa_atexit@plt+0x474ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 48b630 <__cxa_atexit@plt+0x474f20> │ │ │ │ + ldr r2, [pc, #100] @ 48b658 <__cxa_atexit@plt+0x474f48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b61c <__cxa_atexit@plt+0x474f0c> │ │ │ │ - ldr r2, [pc, #76] @ 48b634 <__cxa_atexit@plt+0x474f24> │ │ │ │ + beq 48b644 <__cxa_atexit@plt+0x474f34> │ │ │ │ + ldr r2, [pc, #76] @ 48b65c <__cxa_atexit@plt+0x474f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b624 <__cxa_atexit@plt+0x474f14> │ │ │ │ - ldr r2, [pc, #52] @ 48b638 <__cxa_atexit@plt+0x474f28> │ │ │ │ + beq 48b64c <__cxa_atexit@plt+0x474f3c> │ │ │ │ + ldr r2, [pc, #52] @ 48b660 <__cxa_atexit@plt+0x474f50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b61c <__cxa_atexit@plt+0x474f0c> │ │ │ │ - b 48b6e4 <__cxa_atexit@plt+0x474fd4> │ │ │ │ + beq 48b644 <__cxa_atexit@plt+0x474f34> │ │ │ │ + b 48b70c <__cxa_atexit@plt+0x474ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 48b69c <__cxa_atexit@plt+0x474f8c> │ │ │ │ + ldr r2, [pc, #76] @ 48b6c4 <__cxa_atexit@plt+0x474fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b688 <__cxa_atexit@plt+0x474f78> │ │ │ │ - ldr r2, [pc, #52] @ 48b6a0 <__cxa_atexit@plt+0x474f90> │ │ │ │ + beq 48b6b0 <__cxa_atexit@plt+0x474fa0> │ │ │ │ + ldr r2, [pc, #52] @ 48b6c8 <__cxa_atexit@plt+0x474fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b690 <__cxa_atexit@plt+0x474f80> │ │ │ │ + beq 48b6b8 <__cxa_atexit@plt+0x474fa8> │ │ │ │ mov r7, r3 │ │ │ │ - b 48b6e4 <__cxa_atexit@plt+0x474fd4> │ │ │ │ + b 48b70c <__cxa_atexit@plt+0x474ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 48b6d8 <__cxa_atexit@plt+0x474fc8> │ │ │ │ + ldr r2, [pc, #32] @ 48b700 <__cxa_atexit@plt+0x474ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b6d0 <__cxa_atexit@plt+0x474fc0> │ │ │ │ - b 48b6e4 <__cxa_atexit@plt+0x474fd4> │ │ │ │ + beq 48b6f8 <__cxa_atexit@plt+0x474fe8> │ │ │ │ + b 48b70c <__cxa_atexit@plt+0x474ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [pc, #188] @ 48b7ac <__cxa_atexit@plt+0x47509c> │ │ │ │ + ldr r2, [pc, #188] @ 48b7d4 <__cxa_atexit@plt+0x4750c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b794 <__cxa_atexit@plt+0x475084> │ │ │ │ + beq 48b7bc <__cxa_atexit@plt+0x4750ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 48b79c <__cxa_atexit@plt+0x47508c> │ │ │ │ + bcc 48b7c4 <__cxa_atexit@plt+0x4750b4> │ │ │ │ ldmib r5, {r0, r1, r2, r9, sl, ip} │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr fp, [r5, #44] @ 0x2c │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr r3, [pc, #116] @ 48b7b0 <__cxa_atexit@plt+0x4750a0> │ │ │ │ + ldr r3, [pc, #116] @ 48b7d8 <__cxa_atexit@plt+0x4750c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r0, r1, r2, r9, sl, ip, lr} │ │ │ │ ldr ip, [r5, #64]! @ 0x40 │ │ │ │ ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -1168413,33 +1168423,33 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq sp, #0, 8 │ │ │ │ + cmneq sp, #216, 6 @ 0x60000003 │ │ │ │ andeq r1, r0, pc, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48b850 <__cxa_atexit@plt+0x475140> │ │ │ │ + bcc 48b878 <__cxa_atexit@plt+0x475168> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r0, r2, r8, r9, sl} │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ str r7, [sp] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr fp, [pc, #100] @ 48b85c <__cxa_atexit@plt+0x47514c> │ │ │ │ + ldr fp, [pc, #100] @ 48b884 <__cxa_atexit@plt+0x475174> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r8, r9, sl, ip} │ │ │ │ ldr ip, [r5, #64]! @ 0x40 │ │ │ │ ldrd r8, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -1168457,94 +1168467,94 @@ │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx ip │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #68, 6 @ 0x10000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldrh r1, [r5] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48b89c <__cxa_atexit@plt+0x47518c> │ │ │ │ - ldr r3, [pc, #60] @ 48b8b8 <__cxa_atexit@plt+0x4751a8> │ │ │ │ + bhi 48b8c4 <__cxa_atexit@plt+0x4751b4> │ │ │ │ + ldr r3, [pc, #60] @ 48b8e0 <__cxa_atexit@plt+0x4751d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ strh r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b894 <__cxa_atexit@plt+0x475184> │ │ │ │ - b 48b940 <__cxa_atexit@plt+0x475230> │ │ │ │ + beq 48b8bc <__cxa_atexit@plt+0x4751ac> │ │ │ │ + b 48b968 <__cxa_atexit@plt+0x475258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 48b8bc <__cxa_atexit@plt+0x4751ac> │ │ │ │ + ldr r3, [pc, #24] @ 48b8e4 <__cxa_atexit@plt+0x4751d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq sl, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq sl, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48b918 <__cxa_atexit@plt+0x475208> │ │ │ │ - ldr r7, [pc, #64] @ 48b930 <__cxa_atexit@plt+0x475220> │ │ │ │ + bhi 48b940 <__cxa_atexit@plt+0x475230> │ │ │ │ + ldr r7, [pc, #64] @ 48b958 <__cxa_atexit@plt+0x475248> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r3, #-4] │ │ │ │ strh r8, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 48b90c <__cxa_atexit@plt+0x4751fc> │ │ │ │ + beq 48b934 <__cxa_atexit@plt+0x475224> │ │ │ │ mov r7, r9 │ │ │ │ - b 48b940 <__cxa_atexit@plt+0x475230> │ │ │ │ + b 48b968 <__cxa_atexit@plt+0x475258> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48b934 <__cxa_atexit@plt+0x475224> │ │ │ │ + ldr r7, [pc, #20] @ 48b95c <__cxa_atexit@plt+0x47524c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ uxth r2, r8 │ │ │ │ stmdb r3, {r2, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sl, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq sl, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #144] @ 48b9dc <__cxa_atexit@plt+0x4752cc> │ │ │ │ + ldr r3, [pc, #144] @ 48ba04 <__cxa_atexit@plt+0x4752f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48b9b4 <__cxa_atexit@plt+0x4752a4> │ │ │ │ - ldr r1, [pc, #120] @ 48b9e0 <__cxa_atexit@plt+0x4752d0> │ │ │ │ + beq 48b9dc <__cxa_atexit@plt+0x4752cc> │ │ │ │ + ldr r1, [pc, #120] @ 48ba08 <__cxa_atexit@plt+0x4752f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 48b9bc <__cxa_atexit@plt+0x4752ac> │ │ │ │ + beq 48b9e4 <__cxa_atexit@plt+0x4752d4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #20 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 48b9c8 <__cxa_atexit@plt+0x4752b8> │ │ │ │ + bcc 48b9f0 <__cxa_atexit@plt+0x4752e0> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldrh lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #72] @ 48b9e4 <__cxa_atexit@plt+0x4752d4> │ │ │ │ + ldr r0, [pc, #72] @ 48ba0c <__cxa_atexit@plt+0x4752fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r6, #16] │ │ │ │ strh lr, [r6, #20] │ │ │ │ sub r7, r1, #15 │ │ │ │ mov r6, r1 │ │ │ │ bx ip │ │ │ │ @@ -1168553,33 +1168563,33 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmneq sp, #100, 4 @ 0x40000006 │ │ │ │ + cmneq sp, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ 48ba68 <__cxa_atexit@plt+0x475358> │ │ │ │ + ldr r2, [pc, #108] @ 48ba90 <__cxa_atexit@plt+0x475380> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48ba50 <__cxa_atexit@plt+0x475340> │ │ │ │ + beq 48ba78 <__cxa_atexit@plt+0x475368> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48ba58 <__cxa_atexit@plt+0x475348> │ │ │ │ - ldr lr, [pc, #68] @ 48ba6c <__cxa_atexit@plt+0x47535c> │ │ │ │ + bcc 48ba80 <__cxa_atexit@plt+0x475370> │ │ │ │ + ldr lr, [pc, #68] @ 48ba94 <__cxa_atexit@plt+0x475384> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldrh r0, [r5, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ @@ -1168588,737 +1168598,737 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq sp, #216, 2 @ 0x36 │ │ │ │ + cmneq sp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48bab8 <__cxa_atexit@plt+0x4753a8> │ │ │ │ - ldr lr, [pc, #48] @ 48bac4 <__cxa_atexit@plt+0x4753b4> │ │ │ │ + bcc 48bae0 <__cxa_atexit@plt+0x4753d0> │ │ │ │ + ldr lr, [pc, #48] @ 48baec <__cxa_atexit@plt+0x4753dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldrh r0, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ strh r0, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #108, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #68, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48bb00 <__cxa_atexit@plt+0x4753f0> │ │ │ │ - ldr r3, [pc, #40] @ 48bb18 <__cxa_atexit@plt+0x475408> │ │ │ │ + bcc 48bb28 <__cxa_atexit@plt+0x475418> │ │ │ │ + ldr r3, [pc, #40] @ 48bb40 <__cxa_atexit@plt+0x475430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48bb1c <__cxa_atexit@plt+0x47540c> │ │ │ │ + ldr r7, [pc, #20] @ 48bb44 <__cxa_atexit@plt+0x475434> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #228 @ 0xe4 │ │ │ │ - cmpeq sl, #4, 6 @ 0x10000000 │ │ │ │ + cmneq sp, #188 @ 0xbc │ │ │ │ + cmpeq sl, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48bba4 <__cxa_atexit@plt+0x475494> │ │ │ │ - ldr r2, [pc, #132] @ 48bbc0 <__cxa_atexit@plt+0x4754b0> │ │ │ │ + bhi 48bbcc <__cxa_atexit@plt+0x4754bc> │ │ │ │ + ldr r2, [pc, #132] @ 48bbe8 <__cxa_atexit@plt+0x4754d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 48bbc4 <__cxa_atexit@plt+0x4754b4> │ │ │ │ + ldr r1, [pc, #124] @ 48bbec <__cxa_atexit@plt+0x4754dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48bb98 <__cxa_atexit@plt+0x475488> │ │ │ │ + beq 48bbc0 <__cxa_atexit@plt+0x4754b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48bbac <__cxa_atexit@plt+0x47549c> │ │ │ │ - ldr r3, [pc, #84] @ 48bbc8 <__cxa_atexit@plt+0x4754b8> │ │ │ │ + bcc 48bbd4 <__cxa_atexit@plt+0x4754c4> │ │ │ │ + ldr r3, [pc, #84] @ 48bbf0 <__cxa_atexit@plt+0x4754e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #68] @ 48bbcc <__cxa_atexit@plt+0x4754bc> │ │ │ │ + ldr r1, [pc, #68] @ 48bbf4 <__cxa_atexit@plt+0x4754e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmneq sp, #200, 26 @ 0x3200 │ │ │ │ - cmneq sp, #228, 26 @ 0x3900 │ │ │ │ - cmneq sp, #124 @ 0x7c │ │ │ │ + cmneq sp, #160, 26 @ 0x2800 │ │ │ │ + cmneq sp, #188, 26 @ 0x2f00 │ │ │ │ + cmneq sp, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48bc14 <__cxa_atexit@plt+0x475504> │ │ │ │ - ldr r2, [pc, #44] @ 48bc20 <__cxa_atexit@plt+0x475510> │ │ │ │ + bcc 48bc3c <__cxa_atexit@plt+0x47552c> │ │ │ │ + ldr r2, [pc, #44] @ 48bc48 <__cxa_atexit@plt+0x475538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #28] @ 48bc24 <__cxa_atexit@plt+0x475514> │ │ │ │ + ldr r1, [pc, #28] @ 48bc4c <__cxa_atexit@plt+0x47553c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #100, 26 @ 0x1900 │ │ │ │ - cmneq sp, #252, 30 @ 0x3f0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #60, 26 @ 0xf00 │ │ │ │ + cmneq sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48bccc <__cxa_atexit@plt+0x4755bc> │ │ │ │ - ldr r7, [pc, #164] @ 48bcf4 <__cxa_atexit@plt+0x4755e4> │ │ │ │ + bhi 48bcf4 <__cxa_atexit@plt+0x4755e4> │ │ │ │ + ldr r7, [pc, #164] @ 48bd1c <__cxa_atexit@plt+0x47560c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 48bc9c <__cxa_atexit@plt+0x47558c> │ │ │ │ + beq 48bcc4 <__cxa_atexit@plt+0x4755b4> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 48bcac <__cxa_atexit@plt+0x47559c> │ │ │ │ + bne 48bcd4 <__cxa_atexit@plt+0x4755c4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48bce4 <__cxa_atexit@plt+0x4755d4> │ │ │ │ - ldr r7, [pc, #136] @ 48bd04 <__cxa_atexit@plt+0x4755f4> │ │ │ │ + bcc 48bd0c <__cxa_atexit@plt+0x4755fc> │ │ │ │ + ldr r7, [pc, #136] @ 48bd2c <__cxa_atexit@plt+0x47561c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ 48bd08 <__cxa_atexit@plt+0x4755f8> │ │ │ │ + ldr r2, [pc, #132] @ 48bd30 <__cxa_atexit@plt+0x475620> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r8, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 48bcfc <__cxa_atexit@plt+0x4755ec> │ │ │ │ + ldr r7, [pc, #72] @ 48bd24 <__cxa_atexit@plt+0x475614> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #68] @ 48bd00 <__cxa_atexit@plt+0x4755f0> │ │ │ │ + ldr r6, [pc, #68] @ 48bd28 <__cxa_atexit@plt+0x475618> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ - ldr r7, [pc, #36] @ 48bcf8 <__cxa_atexit@plt+0x4755e8> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ + ldr r7, [pc, #36] @ 48bd20 <__cxa_atexit@plt+0x475610> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq sl, #64, 2 │ │ │ │ + cmpeq sl, #24, 2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmpeq sl, #84, 2 │ │ │ │ + cmpeq sl, #44, 2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48bd5c <__cxa_atexit@plt+0x47564c> │ │ │ │ + bne 48bd84 <__cxa_atexit@plt+0x475674> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48bd78 <__cxa_atexit@plt+0x475668> │ │ │ │ - ldr r2, [pc, #88] @ 48bd90 <__cxa_atexit@plt+0x475680> │ │ │ │ + bcc 48bda0 <__cxa_atexit@plt+0x475690> │ │ │ │ + ldr r2, [pc, #88] @ 48bdb8 <__cxa_atexit@plt+0x4756a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 48bd94 <__cxa_atexit@plt+0x475684> │ │ │ │ + ldr r1, [pc, #84] @ 48bdbc <__cxa_atexit@plt+0x4756ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ - ldr r7, [pc, #36] @ 48bd88 <__cxa_atexit@plt+0x475678> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ + ldr r7, [pc, #36] @ 48bdb0 <__cxa_atexit@plt+0x4756a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 48bd8c <__cxa_atexit@plt+0x47567c> │ │ │ │ + ldr r3, [pc, #32] @ 48bdb4 <__cxa_atexit@plt+0x4756a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ - b 786060 <__cxa_atexit@plt+0x76f950> │ │ │ │ + b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #164 @ 0xa4 │ │ │ │ + cmpeq sl, #124 @ 0x7c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48bdcc <__cxa_atexit@plt+0x4756bc> │ │ │ │ - ldr r2, [pc, #28] @ 48bdd8 <__cxa_atexit@plt+0x4756c8> │ │ │ │ + bcc 48bdf4 <__cxa_atexit@plt+0x4756e4> │ │ │ │ + ldr r2, [pc, #28] @ 48be00 <__cxa_atexit@plt+0x4756f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #252 @ 0xfc │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48be10 <__cxa_atexit@plt+0x475700> │ │ │ │ - ldr r2, [pc, #28] @ 48be1c <__cxa_atexit@plt+0x47570c> │ │ │ │ + bcc 48be38 <__cxa_atexit@plt+0x475728> │ │ │ │ + ldr r2, [pc, #28] @ 48be44 <__cxa_atexit@plt+0x475734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #184 @ 0xb8 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #144 @ 0x90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 48bc34 <__cxa_atexit@plt+0x475524> │ │ │ │ + b 48bc5c <__cxa_atexit@plt+0x47554c> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48bea0 <__cxa_atexit@plt+0x475790> │ │ │ │ - ldr r3, [pc, #120] @ 48bec8 <__cxa_atexit@plt+0x4757b8> │ │ │ │ + bhi 48bec8 <__cxa_atexit@plt+0x4757b8> │ │ │ │ + ldr r3, [pc, #120] @ 48bef0 <__cxa_atexit@plt+0x4757e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 48be90 <__cxa_atexit@plt+0x475780> │ │ │ │ + beq 48beb8 <__cxa_atexit@plt+0x4757a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48beb0 <__cxa_atexit@plt+0x4757a0> │ │ │ │ + bcc 48bed8 <__cxa_atexit@plt+0x4757c8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #84] @ 48bed0 <__cxa_atexit@plt+0x4757c0> │ │ │ │ + ldr r2, [pc, #84] @ 48bef8 <__cxa_atexit@plt+0x4757e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48becc <__cxa_atexit@plt+0x4757bc> │ │ │ │ + ldr r7, [pc, #36] @ 48bef4 <__cxa_atexit@plt+0x4757e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sl, #116, 30 @ 0x1d0 │ │ │ │ - cmneq sp, #136, 26 @ 0x2200 │ │ │ │ + cmpeq sl, #76, 30 @ 0x130 │ │ │ │ + cmneq sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48bf10 <__cxa_atexit@plt+0x475800> │ │ │ │ + bcc 48bf38 <__cxa_atexit@plt+0x475828> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 48bf1c <__cxa_atexit@plt+0x47580c> │ │ │ │ + ldr r1, [pc, #28] @ 48bf44 <__cxa_atexit@plt+0x475834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #4, 26 @ 0x100 │ │ │ │ - teqeq r9, #229 @ 0xe5 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #220, 24 @ 0xdc00 │ │ │ │ + teqeq r9, #1073741871 @ 0x4000002f │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-1073741820 @ 0xc0000004 │ │ │ │ + teqeq r9, #-1073741766 @ 0xc000003a │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #1073741841 @ 0x40000011 │ │ │ │ + teqeq r9, #-805306367 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #1073741854 @ 0x4000001e │ │ │ │ + teqeq r9, #268435461 @ 0x10000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-2147483606 @ 0x8000002a │ │ │ │ + teqeq r9, #536870920 @ 0x20000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-2147483592 @ 0x80000038 │ │ │ │ + teqeq r9, #-1610612725 @ 0xa000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-536870911 @ 0xe0000001 │ │ │ │ + teqeq r9, #1610612751 @ 0x6000000f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #805306373 @ 0x30000005 │ │ │ │ + teqeq r9, #-1409286144 @ 0xac000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-1610612728 @ 0xa0000008 │ │ │ │ + teqeq r9, #-2013265919 @ 0x88000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #196, 4 @ 0x4000000c │ │ │ │ + teqeq r9, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-1342177265 @ 0xb000000f │ │ │ │ + teqeq r9, #1275068419 @ 0x4c000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-1275068416 @ 0xb4000000 │ │ │ │ + teqeq r9, #83886080 @ 0x5000000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #2013265921 @ 0x78000001 │ │ │ │ + teqeq r9, #905969664 @ 0x36000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #1140850690 @ 0x44000002 │ │ │ │ + teqeq r9, #1761607680 @ 0x69000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-201326590 @ 0xf4000002 │ │ │ │ + teqeq r9, #-1795162112 @ 0x95000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #-1006632957 @ 0xc4000003 │ │ │ │ + teqeq r9, #-922746880 @ 0xc9000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c0e4 <__cxa_atexit@plt+0x4759d4> │ │ │ │ - ldr r3, [pc, #52] @ 48c0f4 <__cxa_atexit@plt+0x4759e4> │ │ │ │ + bhi 48c10c <__cxa_atexit@plt+0x4759fc> │ │ │ │ + ldr r3, [pc, #52] @ 48c11c <__cxa_atexit@plt+0x475a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c0d4 <__cxa_atexit@plt+0x4759c4> │ │ │ │ + beq 48c0fc <__cxa_atexit@plt+0x4759ec> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c0f8 <__cxa_atexit@plt+0x4759e8> │ │ │ │ + ldr r7, [pc, #12] @ 48c120 <__cxa_atexit@plt+0x475a10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #52, 26 @ 0xd00 │ │ │ │ + cmpeq sl, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c154 <__cxa_atexit@plt+0x475a44> │ │ │ │ - ldr r3, [pc, #52] @ 48c164 <__cxa_atexit@plt+0x475a54> │ │ │ │ + bhi 48c17c <__cxa_atexit@plt+0x475a6c> │ │ │ │ + ldr r3, [pc, #52] @ 48c18c <__cxa_atexit@plt+0x475a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c144 <__cxa_atexit@plt+0x475a34> │ │ │ │ + beq 48c16c <__cxa_atexit@plt+0x475a5c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c168 <__cxa_atexit@plt+0x475a58> │ │ │ │ + ldr r7, [pc, #12] @ 48c190 <__cxa_atexit@plt+0x475a80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c1b0 <__cxa_atexit@plt+0x475aa0> │ │ │ │ - ldr r3, [pc, #32] @ 48c1c0 <__cxa_atexit@plt+0x475ab0> │ │ │ │ + bhi 48c1d8 <__cxa_atexit@plt+0x475ac8> │ │ │ │ + ldr r3, [pc, #32] @ 48c1e8 <__cxa_atexit@plt+0x475ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 48c1c4 <__cxa_atexit@plt+0x475ab4> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 48c1ec <__cxa_atexit@plt+0x475adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48c1ec <__cxa_atexit@plt+0x475adc> │ │ │ │ + ldr r3, [pc, #20] @ 48c214 <__cxa_atexit@plt+0x475b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48c214 <__cxa_atexit@plt+0x475b04> │ │ │ │ + ldr r3, [pc, #20] @ 48c23c <__cxa_atexit@plt+0x475b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48c23c <__cxa_atexit@plt+0x475b2c> │ │ │ │ + ldr r3, [pc, #20] @ 48c264 <__cxa_atexit@plt+0x475b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48c290 <__cxa_atexit@plt+0x475b80> │ │ │ │ + bcc 48c2b8 <__cxa_atexit@plt+0x475ba8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 48c29c <__cxa_atexit@plt+0x475b8c> │ │ │ │ + ldr lr, [pc, #52] @ 48c2c4 <__cxa_atexit@plt+0x475bb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #200, 18 @ 0x320000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c2f0 <__cxa_atexit@plt+0x475be0> │ │ │ │ - ldr r3, [pc, #64] @ 48c300 <__cxa_atexit@plt+0x475bf0> │ │ │ │ + bhi 48c318 <__cxa_atexit@plt+0x475c08> │ │ │ │ + ldr r3, [pc, #64] @ 48c328 <__cxa_atexit@plt+0x475c18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c2e0 <__cxa_atexit@plt+0x475bd0> │ │ │ │ - ldr r7, [pc, #48] @ 48c304 <__cxa_atexit@plt+0x475bf4> │ │ │ │ + beq 48c308 <__cxa_atexit@plt+0x475bf8> │ │ │ │ + ldr r7, [pc, #48] @ 48c32c <__cxa_atexit@plt+0x475c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48c308 <__cxa_atexit@plt+0x475bf8> │ │ │ │ + ldr r7, [pc, #16] @ 48c330 <__cxa_atexit@plt+0x475c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq sp, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq sl, #52, 22 @ 0xd000 │ │ │ │ + cmneq sp, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq sl, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c328 <__cxa_atexit@plt+0x475c18> │ │ │ │ + ldr r7, [pc, #12] @ 48c350 <__cxa_atexit@plt+0x475c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #8, 14 @ 0x200000 │ │ │ │ + cmneq sp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c37c <__cxa_atexit@plt+0x475c6c> │ │ │ │ - ldr r3, [pc, #64] @ 48c38c <__cxa_atexit@plt+0x475c7c> │ │ │ │ + bhi 48c3a4 <__cxa_atexit@plt+0x475c94> │ │ │ │ + ldr r3, [pc, #64] @ 48c3b4 <__cxa_atexit@plt+0x475ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c36c <__cxa_atexit@plt+0x475c5c> │ │ │ │ - ldr r7, [pc, #48] @ 48c390 <__cxa_atexit@plt+0x475c80> │ │ │ │ + beq 48c394 <__cxa_atexit@plt+0x475c84> │ │ │ │ + ldr r7, [pc, #48] @ 48c3b8 <__cxa_atexit@plt+0x475ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48c394 <__cxa_atexit@plt+0x475c84> │ │ │ │ + ldr r7, [pc, #16] @ 48c3bc <__cxa_atexit@plt+0x475cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq sp, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq sl, #188, 20 @ 0xbc000 │ │ │ │ + cmneq sp, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq sl, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c3b4 <__cxa_atexit@plt+0x475ca4> │ │ │ │ + ldr r7, [pc, #12] @ 48c3dc <__cxa_atexit@plt+0x475ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #124, 12 @ 0x7c00000 │ │ │ │ - cmpeq sl, #168, 20 @ 0xa8000 │ │ │ │ + cmneq sp, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq sl, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48c420 <__cxa_atexit@plt+0x475d10> │ │ │ │ - ldr r3, [pc, #76] @ 48c42c <__cxa_atexit@plt+0x475d1c> │ │ │ │ + bhi 48c448 <__cxa_atexit@plt+0x475d38> │ │ │ │ + ldr r3, [pc, #76] @ 48c454 <__cxa_atexit@plt+0x475d44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r2, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 48c410 <__cxa_atexit@plt+0x475d00> │ │ │ │ - ldr r7, [pc, #48] @ 48c430 <__cxa_atexit@plt+0x475d20> │ │ │ │ + beq 48c438 <__cxa_atexit@plt+0x475d28> │ │ │ │ + ldr r7, [pc, #48] @ 48c458 <__cxa_atexit@plt+0x475d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ + b 7860b8 <__cxa_atexit@plt+0x76f9a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sl, #48, 20 @ 0x30000 │ │ │ │ + cmpeq sl, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 48c458 <__cxa_atexit@plt+0x475d48> │ │ │ │ + ldr r3, [pc, #16] @ 48c480 <__cxa_atexit@plt+0x475d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 786078 <__cxa_atexit@plt+0x76f968> │ │ │ │ + b 7860b8 <__cxa_atexit@plt+0x76f9a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48c4ac <__cxa_atexit@plt+0x475d9c> │ │ │ │ - ldr lr, [pc, #60] @ 48c4c4 <__cxa_atexit@plt+0x475db4> │ │ │ │ + bcc 48c4d4 <__cxa_atexit@plt+0x475dc4> │ │ │ │ + ldr lr, [pc, #60] @ 48c4ec <__cxa_atexit@plt+0x475ddc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 48c4c8 <__cxa_atexit@plt+0x475db8> │ │ │ │ + ldr r3, [pc, #20] @ 48c4f0 <__cxa_atexit@plt+0x475de0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq sp, #216, 24 @ 0xd800 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq sp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48c514 <__cxa_atexit@plt+0x475e04> │ │ │ │ + bcc 48c53c <__cxa_atexit@plt+0x475e2c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 48c52c <__cxa_atexit@plt+0x475e1c> │ │ │ │ + ldr r0, [pc, #44] @ 48c554 <__cxa_atexit@plt+0x475e44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 48c530 <__cxa_atexit@plt+0x475e20> │ │ │ │ + ldr r3, [pc, #20] @ 48c558 <__cxa_atexit@plt+0x475e48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq sp, #96, 24 @ 0x6000 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq sp, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq sl, #32, 18 @ 0x80000 │ │ │ │ + cmpeq sl, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48c614 <__cxa_atexit@plt+0x475f04> │ │ │ │ - ldr r2, [pc, #220] @ 48c634 <__cxa_atexit@plt+0x475f24> │ │ │ │ + bhi 48c63c <__cxa_atexit@plt+0x475f2c> │ │ │ │ + ldr r2, [pc, #220] @ 48c65c <__cxa_atexit@plt+0x475f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c5f0 <__cxa_atexit@plt+0x475ee0> │ │ │ │ + beq 48c618 <__cxa_atexit@plt+0x475f08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #16 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 48c61c <__cxa_atexit@plt+0x475f0c> │ │ │ │ + bcc 48c644 <__cxa_atexit@plt+0x475f34> │ │ │ │ ldr r2, [r8, #11] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48c600 <__cxa_atexit@plt+0x475ef0> │ │ │ │ - ldr sl, [pc, #168] @ 48c63c <__cxa_atexit@plt+0x475f2c> │ │ │ │ + beq 48c628 <__cxa_atexit@plt+0x475f18> │ │ │ │ + ldr sl, [pc, #168] @ 48c664 <__cxa_atexit@plt+0x475f54> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ - ldr lr, [pc, #156] @ 48c640 <__cxa_atexit@plt+0x475f30> │ │ │ │ + ldr lr, [pc, #156] @ 48c668 <__cxa_atexit@plt+0x475f58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #152] @ 48c644 <__cxa_atexit@plt+0x475f34> │ │ │ │ + ldr r9, [pc, #152] @ 48c66c <__cxa_atexit@plt+0x475f5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r3, [pc, #148] @ 48c648 <__cxa_atexit@plt+0x475f38> │ │ │ │ + ldr r3, [pc, #148] @ 48c670 <__cxa_atexit@plt+0x475f60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -1169326,278 +1169336,278 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub r9, r7, #3 │ │ │ │ sub sl, r7, #11 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ + b 785f98 <__cxa_atexit@plt+0x76f888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 48c638 <__cxa_atexit@plt+0x475f28> │ │ │ │ + ldr r7, [pc, #48] @ 48c660 <__cxa_atexit@plt+0x475f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq sp, #28, 8 @ 0x1c000000 │ │ │ │ + cmneq sp, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - cmneq sp, #212, 10 @ 0x35000000 │ │ │ │ - cmneq sp, #204, 8 @ 0xcc000000 │ │ │ │ - cmneq sp, #144, 6 @ 0x40000002 │ │ │ │ - cmpeq sl, #12, 16 @ 0xc0000 │ │ │ │ + cmneq sp, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq sp, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq sp, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq sl, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48c6e8 <__cxa_atexit@plt+0x475fd8> │ │ │ │ + bcc 48c710 <__cxa_atexit@plt+0x476000> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48c6d0 <__cxa_atexit@plt+0x475fc0> │ │ │ │ - ldr lr, [pc, #120] @ 48c6f8 <__cxa_atexit@plt+0x475fe8> │ │ │ │ + beq 48c6f8 <__cxa_atexit@plt+0x475fe8> │ │ │ │ + ldr lr, [pc, #120] @ 48c720 <__cxa_atexit@plt+0x476010> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #108] @ 48c6fc <__cxa_atexit@plt+0x475fec> │ │ │ │ + ldr r9, [pc, #108] @ 48c724 <__cxa_atexit@plt+0x476014> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #104] @ 48c700 <__cxa_atexit@plt+0x475ff0> │ │ │ │ + ldr sl, [pc, #104] @ 48c728 <__cxa_atexit@plt+0x476018> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 48c704 <__cxa_atexit@plt+0x475ff4> │ │ │ │ + ldr r3, [pc, #72] @ 48c72c <__cxa_atexit@plt+0x47601c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - b 785f58 <__cxa_atexit@plt+0x76f848> │ │ │ │ - ldr r7, [pc, #28] @ 48c6f4 <__cxa_atexit@plt+0x475fe4> │ │ │ │ + b 785f98 <__cxa_atexit@plt+0x76f888> │ │ │ │ + ldr r7, [pc, #28] @ 48c71c <__cxa_atexit@plt+0x47600c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #76, 6 @ 0x30000001 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq sp, #232, 8 @ 0xe8000000 │ │ │ │ - cmneq sp, #224, 6 @ 0x80000003 │ │ │ │ - cmneq sp, #136, 4 @ 0x80000008 │ │ │ │ + cmneq sp, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq sp, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq sp, #96, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c724 <__cxa_atexit@plt+0x476014> │ │ │ │ + ldr r7, [pc, #12] @ 48c74c <__cxa_atexit@plt+0x47603c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #12, 6 @ 0x30000000 │ │ │ │ - cmpeq sl, #32, 14 @ 0x800000 │ │ │ │ + cmneq sp, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48c75c <__cxa_atexit@plt+0x47604c> │ │ │ │ - ldr r3, [pc, #24] @ 48c768 <__cxa_atexit@plt+0x476058> │ │ │ │ + bhi 48c784 <__cxa_atexit@plt+0x476074> │ │ │ │ + ldr r3, [pc, #24] @ 48c790 <__cxa_atexit@plt+0x476080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 786080 <__cxa_atexit@plt+0x76f970> │ │ │ │ + b 7860c0 <__cxa_atexit@plt+0x76f9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 48c788 <__cxa_atexit@plt+0x476078> │ │ │ │ + ldr r7, [pc, #12] @ 48c7b0 <__cxa_atexit@plt+0x4760a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq sl, #172, 12 @ 0xac00000 │ │ │ │ + cmneq sp, #128, 4 │ │ │ │ + cmpeq sl, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48c7f0 <__cxa_atexit@plt+0x4760e0> │ │ │ │ + bhi 48c818 <__cxa_atexit@plt+0x476108> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48c7d0 <__cxa_atexit@plt+0x4760c0> │ │ │ │ - ldr r3, [pc, #64] @ 48c804 <__cxa_atexit@plt+0x4760f4> │ │ │ │ + bne 48c7f8 <__cxa_atexit@plt+0x4760e8> │ │ │ │ + ldr r3, [pc, #64] @ 48c82c <__cxa_atexit@plt+0x47611c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr sl, [r9, #10] │ │ │ │ - b 48c7e0 <__cxa_atexit@plt+0x4760d0> │ │ │ │ - ldr r3, [pc, #36] @ 48c7fc <__cxa_atexit@plt+0x4760ec> │ │ │ │ + b 48c808 <__cxa_atexit@plt+0x4760f8> │ │ │ │ + ldr r3, [pc, #36] @ 48c824 <__cxa_atexit@plt+0x476114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr sl, [r9, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #20] @ 48c800 <__cxa_atexit@plt+0x4760f0> │ │ │ │ + ldr r8, [pc, #20] @ 48c828 <__cxa_atexit@plt+0x476118> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785f68 <__cxa_atexit@plt+0x76f858> │ │ │ │ + b 785fa8 <__cxa_atexit@plt+0x76f898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #224, 2 @ 0x38 │ │ │ │ - cmneq sp, #208, 2 @ 0x34 │ │ │ │ - cmneq sp, #244, 2 @ 0x3d │ │ │ │ + cmneq sp, #184, 2 @ 0x2e │ │ │ │ + cmneq sp, #168, 2 @ 0x2a │ │ │ │ + cmneq sp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48c878 <__cxa_atexit@plt+0x476168> │ │ │ │ - ldr lr, [pc, #96] @ 48c890 <__cxa_atexit@plt+0x476180> │ │ │ │ + bcc 48c8a0 <__cxa_atexit@plt+0x476190> │ │ │ │ + ldr lr, [pc, #96] @ 48c8b8 <__cxa_atexit@plt+0x4761a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 48c894 <__cxa_atexit@plt+0x476184> │ │ │ │ + ldr r2, [pc, #92] @ 48c8bc <__cxa_atexit@plt+0x4761ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 48c898 <__cxa_atexit@plt+0x476188> │ │ │ │ + ldr r1, [pc, #88] @ 48c8c0 <__cxa_atexit@plt+0x4761b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #84] @ 48c89c <__cxa_atexit@plt+0x47618c> │ │ │ │ + ldr r3, [pc, #84] @ 48c8c4 <__cxa_atexit@plt+0x4761b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ str r1, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ add r1, r7, #20 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r8, [r7, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #18 │ │ │ │ sub sl, r6, #26 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48c8a0 <__cxa_atexit@plt+0x476190> │ │ │ │ + ldr r7, [pc, #32] @ 48c8c8 <__cxa_atexit@plt+0x4761b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - cmpeq sl, #248, 10 @ 0x3e000000 │ │ │ │ - cmpeq sl, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq sl, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq sl, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48c964 <__cxa_atexit@plt+0x476254> │ │ │ │ - ldr r7, [pc, #204] @ 48c994 <__cxa_atexit@plt+0x476284> │ │ │ │ + bhi 48c98c <__cxa_atexit@plt+0x47627c> │ │ │ │ + ldr r7, [pc, #204] @ 48c9bc <__cxa_atexit@plt+0x4762ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 48c954 <__cxa_atexit@plt+0x476244> │ │ │ │ - ldr r7, [pc, #184] @ 48c998 <__cxa_atexit@plt+0x476288> │ │ │ │ + beq 48c97c <__cxa_atexit@plt+0x47626c> │ │ │ │ + ldr r7, [pc, #184] @ 48c9c0 <__cxa_atexit@plt+0x4762b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r3] │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48c974 <__cxa_atexit@plt+0x476264> │ │ │ │ - ldr lr, [pc, #168] @ 48c9a4 <__cxa_atexit@plt+0x476294> │ │ │ │ + bcc 48c99c <__cxa_atexit@plt+0x47628c> │ │ │ │ + ldr lr, [pc, #168] @ 48c9cc <__cxa_atexit@plt+0x4762bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #164] @ 48c9a8 <__cxa_atexit@plt+0x476298> │ │ │ │ + ldr r3, [pc, #164] @ 48c9d0 <__cxa_atexit@plt+0x4762c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #160] @ 48c9ac <__cxa_atexit@plt+0x47629c> │ │ │ │ + ldr r1, [pc, #160] @ 48c9d4 <__cxa_atexit@plt+0x4762c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #156] @ 48c9b0 <__cxa_atexit@plt+0x4762a0> │ │ │ │ + ldr r0, [pc, #156] @ 48c9d8 <__cxa_atexit@plt+0x4762c8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #152] @ 48c9b4 <__cxa_atexit@plt+0x4762a4> │ │ │ │ + ldr r7, [pc, #152] @ 48c9dc <__cxa_atexit@plt+0x4762cc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r6, {r0, r8} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r3, r8, lr} │ │ │ │ str r8, [r6, #32] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ sub r7, r2, #11 │ │ │ │ sub r6, r2, #26 │ │ │ │ sub r3, r2, #18 │ │ │ │ stmib r5, {r3, r6, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 48c9a0 <__cxa_atexit@plt+0x476290> │ │ │ │ + ldr r7, [pc, #52] @ 48c9c8 <__cxa_atexit@plt+0x4762b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48c99c <__cxa_atexit@plt+0x47628c> │ │ │ │ + ldr r7, [pc, #32] @ 48c9c4 <__cxa_atexit@plt+0x4762b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ + cmpeq sl, #212, 8 @ 0xd4000000 │ │ │ │ cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ - cmpeq sl, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - cmpeq sl, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq sl, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r6, [pc, #148] @ 48ca68 <__cxa_atexit@plt+0x476358> │ │ │ │ + ldr r6, [pc, #148] @ 48ca90 <__cxa_atexit@plt+0x476380> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5] │ │ │ │ add r6, r7, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48ca50 <__cxa_atexit@plt+0x476340> │ │ │ │ - ldr r3, [pc, #124] @ 48ca6c <__cxa_atexit@plt+0x47635c> │ │ │ │ + bcc 48ca78 <__cxa_atexit@plt+0x476368> │ │ │ │ + ldr r3, [pc, #124] @ 48ca94 <__cxa_atexit@plt+0x476384> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 48ca70 <__cxa_atexit@plt+0x476360> │ │ │ │ + ldr r2, [pc, #120] @ 48ca98 <__cxa_atexit@plt+0x476388> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 48ca74 <__cxa_atexit@plt+0x476364> │ │ │ │ + ldr r1, [pc, #116] @ 48ca9c <__cxa_atexit@plt+0x47638c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #112] @ 48ca78 <__cxa_atexit@plt+0x476368> │ │ │ │ + ldr r0, [pc, #112] @ 48caa0 <__cxa_atexit@plt+0x476390> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #108] @ 48ca7c <__cxa_atexit@plt+0x47636c> │ │ │ │ + ldr lr, [pc, #108] @ 48caa4 <__cxa_atexit@plt+0x476394> │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r0, r8} │ │ │ │ str r1, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r2, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str r3, [r7, #28] │ │ │ │ @@ -1169606,373 +1169616,373 @@ │ │ │ │ sub r1, r6, #26 │ │ │ │ sub r2, r6, #18 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #40] @ 48ca80 <__cxa_atexit@plt+0x476370> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #40] @ 48caa8 <__cxa_atexit@plt+0x476398> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq sl, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 48caa4 <__cxa_atexit@plt+0x476394> │ │ │ │ + ldr r3, [pc, #16] @ 48cacc <__cxa_atexit@plt+0x4763bc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48cacc <__cxa_atexit@plt+0x4763bc> │ │ │ │ + ldr r3, [pc, #20] @ 48caf4 <__cxa_atexit@plt+0x4763e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48caf4 <__cxa_atexit@plt+0x4763e4> │ │ │ │ + ldr r3, [pc, #20] @ 48cb1c <__cxa_atexit@plt+0x47640c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48cb1c <__cxa_atexit@plt+0x47640c> │ │ │ │ + ldr r3, [pc, #20] @ 48cb44 <__cxa_atexit@plt+0x476434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48cb68 <__cxa_atexit@plt+0x476458> │ │ │ │ + bcc 48cb90 <__cxa_atexit@plt+0x476480> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #44] @ 48cb74 <__cxa_atexit@plt+0x476464> │ │ │ │ + ldr lr, [pc, #44] @ 48cb9c <__cxa_atexit@plt+0x47648c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #232 @ 0xe8 │ │ │ │ - cmpeq sl, #20, 6 @ 0x50000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #192 @ 0xc0 │ │ │ │ + cmpeq sl, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48cbcc <__cxa_atexit@plt+0x4764bc> │ │ │ │ - ldr r3, [pc, #64] @ 48cbdc <__cxa_atexit@plt+0x4764cc> │ │ │ │ + bhi 48cbf4 <__cxa_atexit@plt+0x4764e4> │ │ │ │ + ldr r3, [pc, #64] @ 48cc04 <__cxa_atexit@plt+0x4764f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48cbbc <__cxa_atexit@plt+0x4764ac> │ │ │ │ - ldr r7, [pc, #48] @ 48cbe0 <__cxa_atexit@plt+0x4764d0> │ │ │ │ + beq 48cbe4 <__cxa_atexit@plt+0x4764d4> │ │ │ │ + ldr r7, [pc, #48] @ 48cc08 <__cxa_atexit@plt+0x4764f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 786088 <__cxa_atexit@plt+0x76f978> │ │ │ │ + b 7860c8 <__cxa_atexit@plt+0x76f9b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48cbe4 <__cxa_atexit@plt+0x4764d4> │ │ │ │ + ldr r7, [pc, #16] @ 48cc0c <__cxa_atexit@plt+0x4764fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq sp, #132 @ 0x84 │ │ │ │ - cmpeq sl, #208, 4 │ │ │ │ + cmneq sp, #92 @ 0x5c │ │ │ │ cmpeq sl, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq sl, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 48cc0c <__cxa_atexit@plt+0x4764fc> │ │ │ │ + ldr r3, [pc, #16] @ 48cc34 <__cxa_atexit@plt+0x476524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 786088 <__cxa_atexit@plt+0x76f978> │ │ │ │ - cmneq sp, #56 @ 0x38 │ │ │ │ + b 7860c8 <__cxa_atexit@plt+0x76f9b8> │ │ │ │ + cmneq sp, #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48cc58 <__cxa_atexit@plt+0x476548> │ │ │ │ - ldr r3, [pc, #56] @ 48cc68 <__cxa_atexit@plt+0x476558> │ │ │ │ + bhi 48cc80 <__cxa_atexit@plt+0x476570> │ │ │ │ + ldr r3, [pc, #56] @ 48cc90 <__cxa_atexit@plt+0x476580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48cc48 <__cxa_atexit@plt+0x476538> │ │ │ │ + beq 48cc70 <__cxa_atexit@plt+0x476560> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48cc6c <__cxa_atexit@plt+0x47655c> │ │ │ │ + ldr r7, [pc, #12] @ 48cc94 <__cxa_atexit@plt+0x476584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq sl, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48cccc <__cxa_atexit@plt+0x4765bc> │ │ │ │ - ldr r3, [pc, #56] @ 48ccdc <__cxa_atexit@plt+0x4765cc> │ │ │ │ + bhi 48ccf4 <__cxa_atexit@plt+0x4765e4> │ │ │ │ + ldr r3, [pc, #56] @ 48cd04 <__cxa_atexit@plt+0x4765f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48ccbc <__cxa_atexit@plt+0x4765ac> │ │ │ │ + beq 48cce4 <__cxa_atexit@plt+0x4765d4> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48cce0 <__cxa_atexit@plt+0x4765d0> │ │ │ │ + ldr r7, [pc, #12] @ 48cd08 <__cxa_atexit@plt+0x4765f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #236, 2 @ 0x3b │ │ │ │ + cmpeq sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48cd40 <__cxa_atexit@plt+0x476630> │ │ │ │ - ldr r3, [pc, #56] @ 48cd50 <__cxa_atexit@plt+0x476640> │ │ │ │ + bhi 48cd68 <__cxa_atexit@plt+0x476658> │ │ │ │ + ldr r3, [pc, #56] @ 48cd78 <__cxa_atexit@plt+0x476668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48cd30 <__cxa_atexit@plt+0x476620> │ │ │ │ + beq 48cd58 <__cxa_atexit@plt+0x476648> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48cd54 <__cxa_atexit@plt+0x476644> │ │ │ │ + ldr r7, [pc, #12] @ 48cd7c <__cxa_atexit@plt+0x47666c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #124, 2 │ │ │ │ + cmpeq sl, #84, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48cdb4 <__cxa_atexit@plt+0x4766a4> │ │ │ │ - ldr r3, [pc, #56] @ 48cdc4 <__cxa_atexit@plt+0x4766b4> │ │ │ │ + bhi 48cddc <__cxa_atexit@plt+0x4766cc> │ │ │ │ + ldr r3, [pc, #56] @ 48cdec <__cxa_atexit@plt+0x4766dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48cda4 <__cxa_atexit@plt+0x476694> │ │ │ │ + beq 48cdcc <__cxa_atexit@plt+0x4766bc> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48cdc8 <__cxa_atexit@plt+0x4766b8> │ │ │ │ + ldr r7, [pc, #12] @ 48cdf0 <__cxa_atexit@plt+0x4766e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #12, 2 │ │ │ │ + cmpeq sl, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 48ce00 <__cxa_atexit@plt+0x4766f0> │ │ │ │ + ldr r7, [pc, #12] @ 48ce28 <__cxa_atexit@plt+0x476718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #48, 24 @ 0x3000 │ │ │ │ - cmpeq sl, #228 @ 0xe4 │ │ │ │ + cmneq sp, #8, 24 @ 0x800 │ │ │ │ + cmpeq sl, #188 @ 0xbc │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48ce58 <__cxa_atexit@plt+0x476748> │ │ │ │ + bhi 48ce80 <__cxa_atexit@plt+0x476770> │ │ │ │ cmp r9, #0 │ │ │ │ - beq 48ce44 <__cxa_atexit@plt+0x476734> │ │ │ │ - ldr r3, [pc, #52] @ 48ce68 <__cxa_atexit@plt+0x476758> │ │ │ │ + beq 48ce6c <__cxa_atexit@plt+0x47675c> │ │ │ │ + ldr r3, [pc, #52] @ 48ce90 <__cxa_atexit@plt+0x476780> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r9} │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ - ldr r7, [pc, #24] @ 48ce64 <__cxa_atexit@plt+0x476754> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ + ldr r7, [pc, #24] @ 48ce8c <__cxa_atexit@plt+0x47677c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #44, 22 @ 0xb000 │ │ │ │ + cmneq sp, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #128 @ 0x80 │ │ │ │ + cmpeq sl, #88 @ 0x58 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r9, #1 │ │ │ │ - blt 48cf38 <__cxa_atexit@plt+0x476828> │ │ │ │ + blt 48cf60 <__cxa_atexit@plt+0x476850> │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #260] @ 48cf94 <__cxa_atexit@plt+0x476884> │ │ │ │ + ldr r0, [pc, #260] @ 48cfbc <__cxa_atexit@plt+0x4768ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ sub r9, r1, r9 │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 48cf64 <__cxa_atexit@plt+0x476854> │ │ │ │ + bhi 48cf8c <__cxa_atexit@plt+0x47687c> │ │ │ │ cmp r1, r2 │ │ │ │ - bne 48cf4c <__cxa_atexit@plt+0x47683c> │ │ │ │ + bne 48cf74 <__cxa_atexit@plt+0x476864> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 48cf74 <__cxa_atexit@plt+0x476864> │ │ │ │ - ldr lr, [pc, #200] @ 48cfa4 <__cxa_atexit@plt+0x476894> │ │ │ │ + bcc 48cf9c <__cxa_atexit@plt+0x47688c> │ │ │ │ + ldr lr, [pc, #200] @ 48cfcc <__cxa_atexit@plt+0x4768bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr sl, [r5] │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #188] @ 48cfa8 <__cxa_atexit@plt+0x476898> │ │ │ │ + ldr r8, [pc, #188] @ 48cfd0 <__cxa_atexit@plt+0x4768c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #184] @ 48cfac <__cxa_atexit@plt+0x47689c> │ │ │ │ + ldr r0, [pc, #184] @ 48cfd4 <__cxa_atexit@plt+0x4768c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ - ldr r9, [pc, #172] @ 48cfb0 <__cxa_atexit@plt+0x4768a0> │ │ │ │ + ldr r9, [pc, #172] @ 48cfd8 <__cxa_atexit@plt+0x4768c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ sub r0, r2, #29 │ │ │ │ sub r3, r2, #23 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ str r9, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #92] @ 48cf9c <__cxa_atexit@plt+0x47688c> │ │ │ │ + ldr r7, [pc, #92] @ 48cfc4 <__cxa_atexit@plt+0x4768b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 48cfa0 <__cxa_atexit@plt+0x476890> │ │ │ │ + ldr r3, [pc, #76] @ 48cfc8 <__cxa_atexit@plt+0x4768b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r7, r9} │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 48cf98 <__cxa_atexit@plt+0x476888> │ │ │ │ + ldr r7, [pc, #20] @ 48cfc0 <__cxa_atexit@plt+0x4768b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq sp, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq sp, #56, 20 @ 0x38000 │ │ │ │ + cmneq sp, #204, 18 @ 0x330000 │ │ │ │ + cmneq sp, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq sp, #108, 6 @ 0xb0000001 │ │ │ │ - cmneq sp, #116, 4 @ 0x40000007 │ │ │ │ - cmneq sp, #132, 20 @ 0x84000 │ │ │ │ - cmneq sp, #20, 20 @ 0x14000 │ │ │ │ + cmneq sp, #68, 6 @ 0x10000001 │ │ │ │ + cmneq sp, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq sp, #92, 20 @ 0x5c000 │ │ │ │ + cmneq sp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48d028 <__cxa_atexit@plt+0x476918> │ │ │ │ - ldr r9, [pc, #92] @ 48d034 <__cxa_atexit@plt+0x476924> │ │ │ │ + bcc 48d050 <__cxa_atexit@plt+0x476940> │ │ │ │ + ldr r9, [pc, #92] @ 48d05c <__cxa_atexit@plt+0x47694c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #88] @ 48d038 <__cxa_atexit@plt+0x476928> │ │ │ │ + ldr r8, [pc, #88] @ 48d060 <__cxa_atexit@plt+0x476950> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #80] @ 48d03c <__cxa_atexit@plt+0x47692c> │ │ │ │ + ldr lr, [pc, #80] @ 48d064 <__cxa_atexit@plt+0x476954> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r7, r6, #29 │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r6, #23 │ │ │ │ @@ -1169983,78 +1169993,78 @@ │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #112, 4 │ │ │ │ - cmneq sp, #128, 2 │ │ │ │ - cmneq sp, #44, 18 @ 0xb0000 │ │ │ │ - cmpeq sl, #160, 28 @ 0xa00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #72, 4 @ 0x80000004 │ │ │ │ + cmneq sp, #88, 2 │ │ │ │ + cmneq sp, #4, 18 @ 0x10000 │ │ │ │ + cmpeq sl, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48d074 <__cxa_atexit@plt+0x476964> │ │ │ │ + bhi 48d09c <__cxa_atexit@plt+0x47698c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 48d07c <__cxa_atexit@plt+0x47696c> │ │ │ │ + ldr r2, [pc, #24] @ 48d0a4 <__cxa_atexit@plt+0x476994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 786090 <__cxa_atexit@plt+0x76f980> │ │ │ │ + b 7860d0 <__cxa_atexit@plt+0x76f9c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #172, 16 @ 0xac0000 │ │ │ │ - cmpeq sl, #116, 28 @ 0x740 │ │ │ │ + cmneq sp, #132, 16 @ 0x840000 │ │ │ │ + cmpeq sl, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 48d14c <__cxa_atexit@plt+0x476a3c> │ │ │ │ - ldr r2, [pc, #224] @ 48d188 <__cxa_atexit@plt+0x476a78> │ │ │ │ + bhi 48d174 <__cxa_atexit@plt+0x476a64> │ │ │ │ + ldr r2, [pc, #224] @ 48d1b0 <__cxa_atexit@plt+0x476aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48d100 <__cxa_atexit@plt+0x4769f0> │ │ │ │ - ldr r6, [pc, #204] @ 48d18c <__cxa_atexit@plt+0x476a7c> │ │ │ │ + beq 48d128 <__cxa_atexit@plt+0x476a18> │ │ │ │ + ldr r6, [pc, #204] @ 48d1b4 <__cxa_atexit@plt+0x476aa4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #-4]! │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r6, [r2] │ │ │ │ sub r6, r2, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 48d158 <__cxa_atexit@plt+0x476a48> │ │ │ │ + bhi 48d180 <__cxa_atexit@plt+0x476a70> │ │ │ │ cmp r9, #0 │ │ │ │ - beq 48d114 <__cxa_atexit@plt+0x476a04> │ │ │ │ - ldr r6, [pc, #168] @ 48d194 <__cxa_atexit@plt+0x476a84> │ │ │ │ + beq 48d13c <__cxa_atexit@plt+0x476a2c> │ │ │ │ + ldr r6, [pc, #168] @ 48d1bc <__cxa_atexit@plt+0x476aac> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r6, r3 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48d16c <__cxa_atexit@plt+0x476a5c> │ │ │ │ - ldr r7, [pc, #108] @ 48d198 <__cxa_atexit@plt+0x476a88> │ │ │ │ + bcc 48d194 <__cxa_atexit@plt+0x476a84> │ │ │ │ + ldr r7, [pc, #108] @ 48d1c0 <__cxa_atexit@plt+0x476ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 48d19c <__cxa_atexit@plt+0x476a8c> │ │ │ │ + ldr r2, [pc, #104] @ 48d1c4 <__cxa_atexit@plt+0x476ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1170064,231 +1170074,231 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 48d190 <__cxa_atexit@plt+0x476a80> │ │ │ │ + ldr r7, [pc, #20] @ 48d1b8 <__cxa_atexit@plt+0x476aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - cmneq sp, #252, 14 @ 0x3f00000 │ │ │ │ + cmneq sp, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq sp, #68, 16 @ 0x440000 │ │ │ │ - cmpeq sl, #88, 26 @ 0x1600 │ │ │ │ + cmneq sp, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq sl, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #168] @ 48d264 <__cxa_atexit@plt+0x476b54> │ │ │ │ + ldr r6, [pc, #168] @ 48d28c <__cxa_atexit@plt+0x476b7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr r9, [r1, #3] │ │ │ │ str r6, [r2] │ │ │ │ sub r6, r2, #16 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 48d234 <__cxa_atexit@plt+0x476b24> │ │ │ │ + bhi 48d25c <__cxa_atexit@plt+0x476b4c> │ │ │ │ cmp r9, #0 │ │ │ │ - beq 48d1fc <__cxa_atexit@plt+0x476aec> │ │ │ │ - ldr r6, [pc, #132] @ 48d26c <__cxa_atexit@plt+0x476b5c> │ │ │ │ + beq 48d224 <__cxa_atexit@plt+0x476b14> │ │ │ │ + ldr r6, [pc, #132] @ 48d294 <__cxa_atexit@plt+0x476b84> │ │ │ │ add r6, pc, r6 │ │ │ │ stmda r5, {r7, r9} │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1061eb8 <__cxa_atexit@plt+0x104b7a8> │ │ │ │ + b 1061f90 <__cxa_atexit@plt+0x104b880> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48d248 <__cxa_atexit@plt+0x476b38> │ │ │ │ - ldr r7, [pc, #92] @ 48d270 <__cxa_atexit@plt+0x476b60> │ │ │ │ + bcc 48d270 <__cxa_atexit@plt+0x476b60> │ │ │ │ + ldr r7, [pc, #92] @ 48d298 <__cxa_atexit@plt+0x476b88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #88] @ 48d274 <__cxa_atexit@plt+0x476b64> │ │ │ │ + ldr r2, [pc, #88] @ 48d29c <__cxa_atexit@plt+0x476b8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 48d268 <__cxa_atexit@plt+0x476b58> │ │ │ │ + ldr r7, [pc, #16] @ 48d290 <__cxa_atexit@plt+0x476b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq sp, #32, 14 @ 0x800000 │ │ │ │ + cmneq sp, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq sp, #92, 14 @ 0x1700000 │ │ │ │ - cmpeq sl, #104, 24 @ 0x6800 │ │ │ │ + cmneq sp, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq sl, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48d2b4 <__cxa_atexit@plt+0x476ba4> │ │ │ │ - ldr r2, [pc, #32] @ 48d2c0 <__cxa_atexit@plt+0x476bb0> │ │ │ │ + bcc 48d2dc <__cxa_atexit@plt+0x476bcc> │ │ │ │ + ldr r2, [pc, #32] @ 48d2e8 <__cxa_atexit@plt+0x476bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq sl, #12, 24 @ 0xc00 │ │ │ │ + cmpeq sl, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48d330 <__cxa_atexit@plt+0x476c20> │ │ │ │ - ldr r2, [pc, #80] @ 48d33c <__cxa_atexit@plt+0x476c2c> │ │ │ │ + bhi 48d358 <__cxa_atexit@plt+0x476c48> │ │ │ │ + ldr r2, [pc, #80] @ 48d364 <__cxa_atexit@plt+0x476c54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48d324 <__cxa_atexit@plt+0x476c14> │ │ │ │ - ldr r7, [pc, #60] @ 48d340 <__cxa_atexit@plt+0x476c30> │ │ │ │ + beq 48d34c <__cxa_atexit@plt+0x476c3c> │ │ │ │ + ldr r7, [pc, #60] @ 48d368 <__cxa_atexit@plt+0x476c58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 1066184 <__cxa_atexit@plt+0x104fa74> │ │ │ │ + b 106625c <__cxa_atexit@plt+0x104fb4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #144, 22 @ 0x24000 │ │ │ │ + cmpeq sl, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 48d370 <__cxa_atexit@plt+0x476c60> │ │ │ │ + ldr r3, [pc, #24] @ 48d398 <__cxa_atexit@plt+0x476c88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 1066184 <__cxa_atexit@plt+0x104fa74> │ │ │ │ + b 106625c <__cxa_atexit@plt+0x104fb4c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 48d390 <__cxa_atexit@plt+0x476c80> │ │ │ │ + ldr r7, [pc, #12] @ 48d3b8 <__cxa_atexit@plt+0x476ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #160, 12 @ 0xa000000 │ │ │ │ - cmpeq sl, #48, 22 @ 0xc000 │ │ │ │ + cmneq sp, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq sl, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1098b90 <__cxa_atexit@plt+0x1082480> │ │ │ │ + b 1098c68 <__cxa_atexit@plt+0x1082558> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48d428 <__cxa_atexit@plt+0x476d18> │ │ │ │ - ldr lr, [pc, #108] @ 48d440 <__cxa_atexit@plt+0x476d30> │ │ │ │ + bcc 48d450 <__cxa_atexit@plt+0x476d40> │ │ │ │ + ldr lr, [pc, #108] @ 48d468 <__cxa_atexit@plt+0x476d58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #104] @ 48d444 <__cxa_atexit@plt+0x476d34> │ │ │ │ + ldr r9, [pc, #104] @ 48d46c <__cxa_atexit@plt+0x476d5c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #100] @ 48d448 <__cxa_atexit@plt+0x476d38> │ │ │ │ + ldr r1, [pc, #100] @ 48d470 <__cxa_atexit@plt+0x476d60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #96] @ 48d44c <__cxa_atexit@plt+0x476d3c> │ │ │ │ + ldr r3, [pc, #96] @ 48d474 <__cxa_atexit@plt+0x476d64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #92] @ 48d450 <__cxa_atexit@plt+0x476d40> │ │ │ │ + ldr ip, [pc, #92] @ 48d478 <__cxa_atexit@plt+0x476d68> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r6, #26 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ add r3, r7, #12 │ │ │ │ stm r3, {r1, r2, r9} │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r8, [r7, #32] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #10 │ │ │ │ sub sl, r6, #18 │ │ │ │ add r7, ip, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48d454 <__cxa_atexit@plt+0x476d44> │ │ │ │ + ldr r7, [pc, #36] @ 48d47c <__cxa_atexit@plt+0x476d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - cmpeq sl, #216, 20 @ 0xd8000 │ │ │ │ - cmpeq sl, #224, 20 @ 0xe0000 │ │ │ │ - cmpeq sl, #172, 20 @ 0xac000 │ │ │ │ + cmpeq sl, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq sl, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq sl, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48d528 <__cxa_atexit@plt+0x476e18> │ │ │ │ - ldr r7, [pc, #220] @ 48d558 <__cxa_atexit@plt+0x476e48> │ │ │ │ + bhi 48d550 <__cxa_atexit@plt+0x476e40> │ │ │ │ + ldr r7, [pc, #220] @ 48d580 <__cxa_atexit@plt+0x476e70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 48d518 <__cxa_atexit@plt+0x476e08> │ │ │ │ - ldr r7, [pc, #200] @ 48d55c <__cxa_atexit@plt+0x476e4c> │ │ │ │ + beq 48d540 <__cxa_atexit@plt+0x476e30> │ │ │ │ + ldr r7, [pc, #200] @ 48d584 <__cxa_atexit@plt+0x476e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r3] │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48d538 <__cxa_atexit@plt+0x476e28> │ │ │ │ - ldr lr, [pc, #180] @ 48d568 <__cxa_atexit@plt+0x476e58> │ │ │ │ + bcc 48d560 <__cxa_atexit@plt+0x476e50> │ │ │ │ + ldr lr, [pc, #180] @ 48d590 <__cxa_atexit@plt+0x476e80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #176] @ 48d56c <__cxa_atexit@plt+0x476e5c> │ │ │ │ + ldr r3, [pc, #176] @ 48d594 <__cxa_atexit@plt+0x476e84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #172] @ 48d570 <__cxa_atexit@plt+0x476e60> │ │ │ │ + ldr r1, [pc, #172] @ 48d598 <__cxa_atexit@plt+0x476e88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #168] @ 48d574 <__cxa_atexit@plt+0x476e64> │ │ │ │ + ldr r0, [pc, #168] @ 48d59c <__cxa_atexit@plt+0x476e8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #164] @ 48d578 <__cxa_atexit@plt+0x476e68> │ │ │ │ + ldr sl, [pc, #164] @ 48d5a0 <__cxa_atexit@plt+0x476e90> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #160] @ 48d57c <__cxa_atexit@plt+0x476e6c> │ │ │ │ + ldr r9, [pc, #160] @ 48d5a4 <__cxa_atexit@plt+0x476e94> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r7, r2, #26 │ │ │ │ stmib r6, {r0, r8} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r3, r8, lr} │ │ │ │ @@ -1170296,64 +1170306,64 @@ │ │ │ │ str sl, [r5, #-16]! │ │ │ │ sub r7, r2, #3 │ │ │ │ sub r6, r2, #18 │ │ │ │ sub r3, r2, #10 │ │ │ │ stmib r5, {r3, r6, r7} │ │ │ │ add r7, r9, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 48d564 <__cxa_atexit@plt+0x476e54> │ │ │ │ + ldr r7, [pc, #52] @ 48d58c <__cxa_atexit@plt+0x476e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48d560 <__cxa_atexit@plt+0x476e50> │ │ │ │ + ldr r7, [pc, #32] @ 48d588 <__cxa_atexit@plt+0x476e78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - cmpeq sl, #208, 18 @ 0x340000 │ │ │ │ - cmpeq sl, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sl, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq sl, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - cmpeq sl, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq sl, #136, 18 @ 0x220000 │ │ │ │ + cmpeq sl, #200, 18 @ 0x320000 │ │ │ │ + cmpeq sl, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #160] @ 48d638 <__cxa_atexit@plt+0x476f28> │ │ │ │ + ldr r6, [pc, #160] @ 48d660 <__cxa_atexit@plt+0x476f50> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5] │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 48d620 <__cxa_atexit@plt+0x476f10> │ │ │ │ - ldr sl, [pc, #132] @ 48d63c <__cxa_atexit@plt+0x476f2c> │ │ │ │ + bcc 48d648 <__cxa_atexit@plt+0x476f38> │ │ │ │ + ldr sl, [pc, #132] @ 48d664 <__cxa_atexit@plt+0x476f54> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #128] @ 48d640 <__cxa_atexit@plt+0x476f30> │ │ │ │ + ldr r2, [pc, #128] @ 48d668 <__cxa_atexit@plt+0x476f58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 48d644 <__cxa_atexit@plt+0x476f34> │ │ │ │ + ldr r1, [pc, #124] @ 48d66c <__cxa_atexit@plt+0x476f5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 48d648 <__cxa_atexit@plt+0x476f38> │ │ │ │ + ldr r0, [pc, #120] @ 48d670 <__cxa_atexit@plt+0x476f60> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #116] @ 48d64c <__cxa_atexit@plt+0x476f3c> │ │ │ │ + ldr lr, [pc, #116] @ 48d674 <__cxa_atexit@plt+0x476f64> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #112] @ 48d650 <__cxa_atexit@plt+0x476f40> │ │ │ │ + ldr r9, [pc, #112] @ 48d678 <__cxa_atexit@plt+0x476f68> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r7, r6, #26 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r2, r8, sl} │ │ │ │ @@ -1170362,2846 +1170372,2846 @@ │ │ │ │ sub r1, r6, #18 │ │ │ │ sub r2, r6, #10 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r7, r9, #1 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #44] @ 48d654 <__cxa_atexit@plt+0x476f44> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #44] @ 48d67c <__cxa_atexit@plt+0x476f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sl, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq sl, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq sl, #196, 16 @ 0xc40000 │ │ │ │ + cmpeq sl, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 48d678 <__cxa_atexit@plt+0x476f68> │ │ │ │ + ldr r3, [pc, #16] @ 48d6a0 <__cxa_atexit@plt+0x476f90> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d6a0 <__cxa_atexit@plt+0x476f90> │ │ │ │ + ldr r3, [pc, #20] @ 48d6c8 <__cxa_atexit@plt+0x476fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d6c8 <__cxa_atexit@plt+0x476fb8> │ │ │ │ + ldr r3, [pc, #20] @ 48d6f0 <__cxa_atexit@plt+0x476fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d6f0 <__cxa_atexit@plt+0x476fe0> │ │ │ │ + ldr r3, [pc, #20] @ 48d718 <__cxa_atexit@plt+0x477008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48d73c <__cxa_atexit@plt+0x47702c> │ │ │ │ + bcc 48d764 <__cxa_atexit@plt+0x477054> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #44] @ 48d748 <__cxa_atexit@plt+0x477038> │ │ │ │ + ldr lr, [pc, #44] @ 48d770 <__cxa_atexit@plt+0x477060> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #20, 10 @ 0x5000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48d784 <__cxa_atexit@plt+0x477074> │ │ │ │ - ldr r3, [pc, #40] @ 48d79c <__cxa_atexit@plt+0x47708c> │ │ │ │ + bcc 48d7ac <__cxa_atexit@plt+0x47709c> │ │ │ │ + ldr r3, [pc, #40] @ 48d7c4 <__cxa_atexit@plt+0x4770b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48d7a0 <__cxa_atexit@plt+0x477090> │ │ │ │ + ldr r7, [pc, #20] @ 48d7c8 <__cxa_atexit@plt+0x4770b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #196, 8 @ 0xc4000000 │ │ │ │ - cmpeq sl, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq sp, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq sl, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48d7d4 <__cxa_atexit@plt+0x4770c4> │ │ │ │ - ldr r3, [pc, #32] @ 48d7e4 <__cxa_atexit@plt+0x4770d4> │ │ │ │ + bhi 48d7fc <__cxa_atexit@plt+0x4770ec> │ │ │ │ + ldr r3, [pc, #32] @ 48d80c <__cxa_atexit@plt+0x4770fc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 48d7e8 <__cxa_atexit@plt+0x4770d8> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 48d810 <__cxa_atexit@plt+0x477100> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sl, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d810 <__cxa_atexit@plt+0x477100> │ │ │ │ + ldr r3, [pc, #20] @ 48d838 <__cxa_atexit@plt+0x477128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d838 <__cxa_atexit@plt+0x477128> │ │ │ │ + ldr r3, [pc, #20] @ 48d860 <__cxa_atexit@plt+0x477150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 48d860 <__cxa_atexit@plt+0x477150> │ │ │ │ + ldr r3, [pc, #20] @ 48d888 <__cxa_atexit@plt+0x477178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48d8b4 <__cxa_atexit@plt+0x4771a4> │ │ │ │ + bcc 48d8dc <__cxa_atexit@plt+0x4771cc> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 48d8c0 <__cxa_atexit@plt+0x4771b0> │ │ │ │ + ldr lr, [pc, #52] @ 48d8e8 <__cxa_atexit@plt+0x4771d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #164, 6 @ 0x90000002 │ │ │ │ - teqeq r9, #24064 @ 0x5e00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #124, 6 @ 0xf0000001 │ │ │ │ + teqeq r9, #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #136, 24 @ 0x8800 │ │ │ │ + teqeq r9, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48d984 <__cxa_atexit@plt+0x477274> │ │ │ │ - ldr r7, [pc, #148] @ 48d9a8 <__cxa_atexit@plt+0x477298> │ │ │ │ + bhi 48d9ac <__cxa_atexit@plt+0x47729c> │ │ │ │ + ldr r7, [pc, #148] @ 48d9d0 <__cxa_atexit@plt+0x4772c0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48d968 <__cxa_atexit@plt+0x477258> │ │ │ │ - ldr r2, [pc, #132] @ 48d9ac <__cxa_atexit@plt+0x47729c> │ │ │ │ + beq 48d990 <__cxa_atexit@plt+0x477280> │ │ │ │ + ldr r2, [pc, #132] @ 48d9d4 <__cxa_atexit@plt+0x4772c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48d978 <__cxa_atexit@plt+0x477268> │ │ │ │ + beq 48d9a0 <__cxa_atexit@plt+0x477290> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48d994 <__cxa_atexit@plt+0x477284> │ │ │ │ - ldr r3, [pc, #100] @ 48d9b4 <__cxa_atexit@plt+0x4772a4> │ │ │ │ + bcc 48d9bc <__cxa_atexit@plt+0x4772ac> │ │ │ │ + ldr r3, [pc, #100] @ 48d9dc <__cxa_atexit@plt+0x4772cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48d9b0 <__cxa_atexit@plt+0x4772a0> │ │ │ │ + ldr r7, [pc, #36] @ 48d9d8 <__cxa_atexit@plt+0x4772c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq sl, #240, 14 @ 0x3c00000 │ │ │ │ - cmneq sp, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq sl, #200, 14 @ 0x3200000 │ │ │ │ + cmneq sp, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 48da20 <__cxa_atexit@plt+0x477310> │ │ │ │ + ldr r2, [pc, #84] @ 48da48 <__cxa_atexit@plt+0x477338> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48da08 <__cxa_atexit@plt+0x4772f8> │ │ │ │ + beq 48da30 <__cxa_atexit@plt+0x477320> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48da10 <__cxa_atexit@plt+0x477300> │ │ │ │ - ldr r1, [pc, #48] @ 48da24 <__cxa_atexit@plt+0x477314> │ │ │ │ + bcc 48da38 <__cxa_atexit@plt+0x477328> │ │ │ │ + ldr r1, [pc, #48] @ 48da4c <__cxa_atexit@plt+0x47733c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #72, 4 @ 0x80000004 │ │ │ │ + cmneq sp, #32, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48da68 <__cxa_atexit@plt+0x477358> │ │ │ │ + bcc 48da90 <__cxa_atexit@plt+0x477380> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 48da74 <__cxa_atexit@plt+0x477364> │ │ │ │ + ldr r2, [pc, #36] @ 48da9c <__cxa_atexit@plt+0x47738c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #236, 2 @ 0x3b │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48dae0 <__cxa_atexit@plt+0x4773d0> │ │ │ │ - ldr r3, [pc, #112] @ 48db08 <__cxa_atexit@plt+0x4773f8> │ │ │ │ + bhi 48db08 <__cxa_atexit@plt+0x4773f8> │ │ │ │ + ldr r3, [pc, #112] @ 48db30 <__cxa_atexit@plt+0x477420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48dad0 <__cxa_atexit@plt+0x4773c0> │ │ │ │ + beq 48daf8 <__cxa_atexit@plt+0x4773e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48daf0 <__cxa_atexit@plt+0x4773e0> │ │ │ │ - ldr r7, [pc, #84] @ 48db10 <__cxa_atexit@plt+0x477400> │ │ │ │ + bcc 48db18 <__cxa_atexit@plt+0x477408> │ │ │ │ + ldr r7, [pc, #84] @ 48db38 <__cxa_atexit@plt+0x477428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48db0c <__cxa_atexit@plt+0x4773fc> │ │ │ │ + ldr r7, [pc, #36] @ 48db34 <__cxa_atexit@plt+0x477424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sl, #152, 12 @ 0x9800000 │ │ │ │ - cmneq sp, #132, 2 @ 0x21 │ │ │ │ + cmpeq sl, #112, 12 @ 0x7000000 │ │ │ │ + cmneq sp, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48db48 <__cxa_atexit@plt+0x477438> │ │ │ │ - ldr r2, [pc, #28] @ 48db54 <__cxa_atexit@plt+0x477444> │ │ │ │ + bcc 48db70 <__cxa_atexit@plt+0x477460> │ │ │ │ + ldr r2, [pc, #28] @ 48db7c <__cxa_atexit@plt+0x47746c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #8, 2 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48dbc0 <__cxa_atexit@plt+0x4774b0> │ │ │ │ - ldr r3, [pc, #112] @ 48dbe8 <__cxa_atexit@plt+0x4774d8> │ │ │ │ + bhi 48dbe8 <__cxa_atexit@plt+0x4774d8> │ │ │ │ + ldr r3, [pc, #112] @ 48dc10 <__cxa_atexit@plt+0x477500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48dbb0 <__cxa_atexit@plt+0x4774a0> │ │ │ │ + beq 48dbd8 <__cxa_atexit@plt+0x4774c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48dbd0 <__cxa_atexit@plt+0x4774c0> │ │ │ │ - ldr r7, [pc, #84] @ 48dbf0 <__cxa_atexit@plt+0x4774e0> │ │ │ │ + bcc 48dbf8 <__cxa_atexit@plt+0x4774e8> │ │ │ │ + ldr r7, [pc, #84] @ 48dc18 <__cxa_atexit@plt+0x477508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48dbec <__cxa_atexit@plt+0x4774dc> │ │ │ │ + ldr r7, [pc, #36] @ 48dc14 <__cxa_atexit@plt+0x477504> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ - cmneq sp, #168 @ 0xa8 │ │ │ │ + cmpeq sl, #148, 10 @ 0x25000000 │ │ │ │ + cmneq sp, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48dc28 <__cxa_atexit@plt+0x477518> │ │ │ │ - ldr r2, [pc, #28] @ 48dc34 <__cxa_atexit@plt+0x477524> │ │ │ │ + bcc 48dc50 <__cxa_atexit@plt+0x477540> │ │ │ │ + ldr r2, [pc, #28] @ 48dc5c <__cxa_atexit@plt+0x47754c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #44 @ 0x2c │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48dcd8 <__cxa_atexit@plt+0x4775c8> │ │ │ │ - ldr r7, [pc, #164] @ 48dcfc <__cxa_atexit@plt+0x4775ec> │ │ │ │ + bhi 48dd00 <__cxa_atexit@plt+0x4775f0> │ │ │ │ + ldr r7, [pc, #164] @ 48dd24 <__cxa_atexit@plt+0x477614> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48dcbc <__cxa_atexit@plt+0x4775ac> │ │ │ │ - ldr r2, [pc, #148] @ 48dd00 <__cxa_atexit@plt+0x4775f0> │ │ │ │ + beq 48dce4 <__cxa_atexit@plt+0x4775d4> │ │ │ │ + ldr r2, [pc, #148] @ 48dd28 <__cxa_atexit@plt+0x477618> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48dccc <__cxa_atexit@plt+0x4775bc> │ │ │ │ + beq 48dcf4 <__cxa_atexit@plt+0x4775e4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 48dce8 <__cxa_atexit@plt+0x4775d8> │ │ │ │ + bcc 48dd10 <__cxa_atexit@plt+0x477600> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #100] @ 48dd08 <__cxa_atexit@plt+0x4775f8> │ │ │ │ + ldr r3, [pc, #100] @ 48dd30 <__cxa_atexit@plt+0x477620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48dd04 <__cxa_atexit@plt+0x4775f4> │ │ │ │ + ldr r7, [pc, #36] @ 48dd2c <__cxa_atexit@plt+0x47761c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq sl, #168, 8 @ 0xa8000000 │ │ │ │ - cmneq sp, #164, 30 @ 0x290 │ │ │ │ + cmpeq sl, #128, 8 @ 0x80000000 │ │ │ │ + cmneq sp, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 48dd7c <__cxa_atexit@plt+0x47766c> │ │ │ │ + ldr r3, [pc, #96] @ 48dda4 <__cxa_atexit@plt+0x477694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48dd64 <__cxa_atexit@plt+0x477654> │ │ │ │ + beq 48dd8c <__cxa_atexit@plt+0x47767c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 48dd6c <__cxa_atexit@plt+0x47765c> │ │ │ │ + bcc 48dd94 <__cxa_atexit@plt+0x477684> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 48dd80 <__cxa_atexit@plt+0x477670> │ │ │ │ + ldr r1, [pc, #44] @ 48dda8 <__cxa_atexit@plt+0x477698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq sp, #244, 28 @ 0xf40 │ │ │ │ + cmneq sp, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48ddc8 <__cxa_atexit@plt+0x4776b8> │ │ │ │ - ldr r2, [pc, #44] @ 48ddd4 <__cxa_atexit@plt+0x4776c4> │ │ │ │ + bcc 48ddf0 <__cxa_atexit@plt+0x4776e0> │ │ │ │ + ldr r2, [pc, #44] @ 48ddfc <__cxa_atexit@plt+0x4776ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #160, 28 @ 0xa00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48de50 <__cxa_atexit@plt+0x477740> │ │ │ │ - ldr r3, [pc, #128] @ 48de78 <__cxa_atexit@plt+0x477768> │ │ │ │ + bhi 48de78 <__cxa_atexit@plt+0x477768> │ │ │ │ + ldr r3, [pc, #128] @ 48dea0 <__cxa_atexit@plt+0x477790> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 48de40 <__cxa_atexit@plt+0x477730> │ │ │ │ + beq 48de68 <__cxa_atexit@plt+0x477758> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48de60 <__cxa_atexit@plt+0x477750> │ │ │ │ - ldr r7, [pc, #100] @ 48de80 <__cxa_atexit@plt+0x477770> │ │ │ │ + bcc 48de88 <__cxa_atexit@plt+0x477778> │ │ │ │ + ldr r7, [pc, #100] @ 48dea8 <__cxa_atexit@plt+0x477798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48de7c <__cxa_atexit@plt+0x47776c> │ │ │ │ + ldr r7, [pc, #36] @ 48dea4 <__cxa_atexit@plt+0x477794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #52, 6 @ 0xd0000000 │ │ │ │ - cmneq sp, #48, 28 @ 0x300 │ │ │ │ + cmpeq sl, #12, 6 @ 0x30000000 │ │ │ │ + cmneq sp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48dec8 <__cxa_atexit@plt+0x4777b8> │ │ │ │ - ldr r2, [pc, #44] @ 48ded4 <__cxa_atexit@plt+0x4777c4> │ │ │ │ + bcc 48def0 <__cxa_atexit@plt+0x4777e0> │ │ │ │ + ldr r2, [pc, #44] @ 48defc <__cxa_atexit@plt+0x4777ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #164, 26 @ 0x2900 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48df40 <__cxa_atexit@plt+0x477830> │ │ │ │ - ldr r3, [pc, #112] @ 48df68 <__cxa_atexit@plt+0x477858> │ │ │ │ + bhi 48df68 <__cxa_atexit@plt+0x477858> │ │ │ │ + ldr r3, [pc, #112] @ 48df90 <__cxa_atexit@plt+0x477880> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48df30 <__cxa_atexit@plt+0x477820> │ │ │ │ + beq 48df58 <__cxa_atexit@plt+0x477848> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48df50 <__cxa_atexit@plt+0x477840> │ │ │ │ - ldr r7, [pc, #84] @ 48df70 <__cxa_atexit@plt+0x477860> │ │ │ │ + bcc 48df78 <__cxa_atexit@plt+0x477868> │ │ │ │ + ldr r7, [pc, #84] @ 48df98 <__cxa_atexit@plt+0x477888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48df6c <__cxa_atexit@plt+0x47785c> │ │ │ │ + ldr r7, [pc, #36] @ 48df94 <__cxa_atexit@plt+0x477884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq sl, #72, 4 @ 0x80000004 │ │ │ │ - cmneq sp, #52, 26 @ 0xd00 │ │ │ │ + cmpeq sl, #32, 4 │ │ │ │ + cmneq sp, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48dfa8 <__cxa_atexit@plt+0x477898> │ │ │ │ - ldr r2, [pc, #28] @ 48dfb4 <__cxa_atexit@plt+0x4778a4> │ │ │ │ + bcc 48dfd0 <__cxa_atexit@plt+0x4778c0> │ │ │ │ + ldr r2, [pc, #28] @ 48dfdc <__cxa_atexit@plt+0x4778cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq sp, #184, 24 @ 0xb800 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 48e010 <__cxa_atexit@plt+0x477900> │ │ │ │ + bhi 48e038 <__cxa_atexit@plt+0x477928> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48e008 <__cxa_atexit@plt+0x4778f8> │ │ │ │ - ldr r3, [pc, #48] @ 48e018 <__cxa_atexit@plt+0x477908> │ │ │ │ + beq 48e030 <__cxa_atexit@plt+0x477920> │ │ │ │ + ldr r3, [pc, #48] @ 48e040 <__cxa_atexit@plt+0x477930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ 48e01c <__cxa_atexit@plt+0x47790c> │ │ │ │ + ldr r5, [pc, #36] @ 48e044 <__cxa_atexit@plt+0x477934> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 786098 <__cxa_atexit@plt+0x76f988> │ │ │ │ + b 7860d8 <__cxa_atexit@plt+0x76f9c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #120, 18 @ p-variant is OBSOLETE @ 0x1e0000 │ │ │ │ - cmneq sp, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq sl, #120, 2 │ │ │ │ + cmnpeq ip, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ + cmneq sp, #52, 24 @ 0x3400 │ │ │ │ + cmpeq sl, #80, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48e074 <__cxa_atexit@plt+0x477964> │ │ │ │ - ldr r3, [pc, #64] @ 48e084 <__cxa_atexit@plt+0x477974> │ │ │ │ + bhi 48e09c <__cxa_atexit@plt+0x47798c> │ │ │ │ + ldr r3, [pc, #64] @ 48e0ac <__cxa_atexit@plt+0x47799c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48e064 <__cxa_atexit@plt+0x477954> │ │ │ │ - ldr r7, [pc, #48] @ 48e088 <__cxa_atexit@plt+0x477978> │ │ │ │ + beq 48e08c <__cxa_atexit@plt+0x47797c> │ │ │ │ + ldr r7, [pc, #48] @ 48e0b0 <__cxa_atexit@plt+0x4779a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 48e08c <__cxa_atexit@plt+0x47797c> │ │ │ │ + ldr r0, [pc, #44] @ 48e0b4 <__cxa_atexit@plt+0x4779a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48e090 <__cxa_atexit@plt+0x477980> │ │ │ │ + ldr r7, [pc, #20] @ 48e0b8 <__cxa_atexit@plt+0x4779a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sl, #76, 2 │ │ │ │ - cmpeq sl, #68, 2 │ │ │ │ - cmpeq sl, #60, 2 │ │ │ │ - cmpeq sl, #8, 2 │ │ │ │ + cmpeq sl, #36, 2 │ │ │ │ + cmpeq sl, #28, 2 │ │ │ │ + cmpeq sl, #20, 2 │ │ │ │ + cmpeq sl, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 48e0b8 <__cxa_atexit@plt+0x4779a8> │ │ │ │ + ldr r7, [pc, #16] @ 48e0e0 <__cxa_atexit@plt+0x4779d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 48e0bc <__cxa_atexit@plt+0x4779ac> │ │ │ │ + ldr r0, [pc, #8] @ 48e0e4 <__cxa_atexit@plt+0x4779d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #252 @ 0xfc │ │ │ │ - cmpeq sl, #240 @ 0xf0 │ │ │ │ + cmpeq sl, #212 @ 0xd4 │ │ │ │ + cmpeq sl, #200 @ 0xc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48e114 <__cxa_atexit@plt+0x477a04> │ │ │ │ - ldr r3, [pc, #68] @ 48e124 <__cxa_atexit@plt+0x477a14> │ │ │ │ + bhi 48e13c <__cxa_atexit@plt+0x477a2c> │ │ │ │ + ldr r3, [pc, #68] @ 48e14c <__cxa_atexit@plt+0x477a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 48e104 <__cxa_atexit@plt+0x4779f4> │ │ │ │ + beq 48e12c <__cxa_atexit@plt+0x477a1c> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #48] @ 48e128 <__cxa_atexit@plt+0x477a18> │ │ │ │ + ldr r8, [pc, #48] @ 48e150 <__cxa_atexit@plt+0x477a40> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48e12c <__cxa_atexit@plt+0x477a1c> │ │ │ │ + ldr r7, [pc, #16] @ 48e154 <__cxa_atexit@plt+0x477a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r9, #29622272 @ 0x1c40000 │ │ │ │ - cmpeq sl, #164 @ 0xa4 │ │ │ │ + teqeq r9, #4784128 @ 0x490000 │ │ │ │ + cmpeq sl, #124 @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 48e14c <__cxa_atexit@plt+0x477a3c> │ │ │ │ + ldr r8, [pc, #12] @ 48e174 <__cxa_atexit@plt+0x477a64> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #10747904 @ 0xa40000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #65536 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48e1a4 <__cxa_atexit@plt+0x477a94> │ │ │ │ - ldr r3, [pc, #68] @ 48e1b4 <__cxa_atexit@plt+0x477aa4> │ │ │ │ + bhi 48e1cc <__cxa_atexit@plt+0x477abc> │ │ │ │ + ldr r3, [pc, #68] @ 48e1dc <__cxa_atexit@plt+0x477acc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48e194 <__cxa_atexit@plt+0x477a84> │ │ │ │ + beq 48e1bc <__cxa_atexit@plt+0x477aac> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ - ldr r3, [pc, #48] @ 48e1b8 <__cxa_atexit@plt+0x477aa8> │ │ │ │ + ldr r3, [pc, #48] @ 48e1e0 <__cxa_atexit@plt+0x477ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48e1bc <__cxa_atexit@plt+0x477aac> │ │ │ │ + ldr r7, [pc, #16] @ 48e1e4 <__cxa_atexit@plt+0x477ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r9, #235929600 @ 0xe100000 │ │ │ │ - cmpeq sl, #24 │ │ │ │ + teqeq r9, #48496640 @ 0x2e40000 │ │ │ │ + cmppeq r9, #240, 30 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 48e1dc <__cxa_atexit@plt+0x477acc> │ │ │ │ + ldr r8, [pc, #12] @ 48e204 <__cxa_atexit@plt+0x477af4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #160432128 @ 0x9900000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #29622272 @ 0x1c40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 48e204 <__cxa_atexit@plt+0x477af4> │ │ │ │ + ldr r3, [pc, #8] @ 48e22c <__cxa_atexit@plt+0x477b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmppeq r9, #200, 30 @ p-variant is OBSOLETE @ 0x320 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmppeq r9, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48e29c <__cxa_atexit@plt+0x477b8c> │ │ │ │ - ldr r7, [pc, #168] @ 48e2d0 <__cxa_atexit@plt+0x477bc0> │ │ │ │ + bhi 48e2c4 <__cxa_atexit@plt+0x477bb4> │ │ │ │ + ldr r7, [pc, #168] @ 48e2f8 <__cxa_atexit@plt+0x477be8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r1, r8, #3 │ │ │ │ - beq 48e280 <__cxa_atexit@plt+0x477b70> │ │ │ │ - ldr r2, [pc, #152] @ 48e2d4 <__cxa_atexit@plt+0x477bc4> │ │ │ │ + beq 48e2a8 <__cxa_atexit@plt+0x477b98> │ │ │ │ + ldr r2, [pc, #152] @ 48e2fc <__cxa_atexit@plt+0x477bec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48e290 <__cxa_atexit@plt+0x477b80> │ │ │ │ + beq 48e2b8 <__cxa_atexit@plt+0x477ba8> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48e2ac <__cxa_atexit@plt+0x477b9c> │ │ │ │ + beq 48e2d4 <__cxa_atexit@plt+0x477bc4> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e2c0 <__cxa_atexit@plt+0x477bb0> │ │ │ │ + beq 48e2e8 <__cxa_atexit@plt+0x477bd8> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 48e2d8 <__cxa_atexit@plt+0x477bc8> │ │ │ │ + ldr r2, [pc, #108] @ 48e300 <__cxa_atexit@plt+0x477bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 48e2dc <__cxa_atexit@plt+0x477bcc> │ │ │ │ + ldr r7, [pc, #56] @ 48e304 <__cxa_atexit@plt+0x477bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48e260 <__cxa_atexit@plt+0x477b50> │ │ │ │ + bne 48e288 <__cxa_atexit@plt+0x477b78> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48e264 <__cxa_atexit@plt+0x477b54> │ │ │ │ + b 48e28c <__cxa_atexit@plt+0x477b7c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmnpeq ip, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ - cmppeq r9, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + cmnpeq ip, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ + cmppeq r9, #20, 30 @ p-variant is OBSOLETE @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 48e368 <__cxa_atexit@plt+0x477c58> │ │ │ │ + ldr r2, [pc, #116] @ 48e390 <__cxa_atexit@plt+0x477c80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48e33c <__cxa_atexit@plt+0x477c2c> │ │ │ │ + beq 48e364 <__cxa_atexit@plt+0x477c54> │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48e344 <__cxa_atexit@plt+0x477c34> │ │ │ │ + beq 48e36c <__cxa_atexit@plt+0x477c5c> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e358 <__cxa_atexit@plt+0x477c48> │ │ │ │ + beq 48e380 <__cxa_atexit@plt+0x477c70> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #68] @ 48e36c <__cxa_atexit@plt+0x477c5c> │ │ │ │ + ldr r2, [pc, #68] @ 48e394 <__cxa_atexit@plt+0x477c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48e31c <__cxa_atexit@plt+0x477c0c> │ │ │ │ + bne 48e344 <__cxa_atexit@plt+0x477c34> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48e320 <__cxa_atexit@plt+0x477c10> │ │ │ │ + b 48e348 <__cxa_atexit@plt+0x477c38> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmnpeq ip, #84, 14 @ p-variant is OBSOLETE @ 0x1500000 │ │ │ │ + cmnpeq ip, #44, 14 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e3b8 <__cxa_atexit@plt+0x477ca8> │ │ │ │ + beq 48e3e0 <__cxa_atexit@plt+0x477cd0> │ │ │ │ sub r3, r2, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e3c8 <__cxa_atexit@plt+0x477cb8> │ │ │ │ + beq 48e3f0 <__cxa_atexit@plt+0x477ce0> │ │ │ │ sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #52] @ 48e3d8 <__cxa_atexit@plt+0x477cc8> │ │ │ │ + ldr r2, [pc, #52] @ 48e400 <__cxa_atexit@plt+0x477cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 48e38c <__cxa_atexit@plt+0x477c7c> │ │ │ │ + b 48e3b4 <__cxa_atexit@plt+0x477ca4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48e39c <__cxa_atexit@plt+0x477c8c> │ │ │ │ - cmnpeq ip, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + b 48e3c4 <__cxa_atexit@plt+0x477cb4> │ │ │ │ + cmnpeq ip, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48e480 <__cxa_atexit@plt+0x477d70> │ │ │ │ - ldr r7, [pc, #184] @ 48e4b4 <__cxa_atexit@plt+0x477da4> │ │ │ │ + bhi 48e4a8 <__cxa_atexit@plt+0x477d98> │ │ │ │ + ldr r7, [pc, #184] @ 48e4dc <__cxa_atexit@plt+0x477dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r1, r8, #3 │ │ │ │ - beq 48e454 <__cxa_atexit@plt+0x477d44> │ │ │ │ - ldr r2, [pc, #168] @ 48e4b8 <__cxa_atexit@plt+0x477da8> │ │ │ │ + beq 48e47c <__cxa_atexit@plt+0x477d6c> │ │ │ │ + ldr r2, [pc, #168] @ 48e4e0 <__cxa_atexit@plt+0x477dd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48e464 <__cxa_atexit@plt+0x477d54> │ │ │ │ + beq 48e48c <__cxa_atexit@plt+0x477d7c> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48e490 <__cxa_atexit@plt+0x477d80> │ │ │ │ + beq 48e4b8 <__cxa_atexit@plt+0x477da8> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e4a4 <__cxa_atexit@plt+0x477d94> │ │ │ │ + beq 48e4cc <__cxa_atexit@plt+0x477dbc> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 48e470 <__cxa_atexit@plt+0x477d60> │ │ │ │ - ldr r7, [pc, #112] @ 48e4bc <__cxa_atexit@plt+0x477dac> │ │ │ │ + bne 48e498 <__cxa_atexit@plt+0x477d88> │ │ │ │ + ldr r7, [pc, #112] @ 48e4e4 <__cxa_atexit@plt+0x477dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 48e4c4 <__cxa_atexit@plt+0x477db4> │ │ │ │ + ldr r7, [pc, #76] @ 48e4ec <__cxa_atexit@plt+0x477ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 48e4c0 <__cxa_atexit@plt+0x477db0> │ │ │ │ + ldr r7, [pc, #56] @ 48e4e8 <__cxa_atexit@plt+0x477dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48e434 <__cxa_atexit@plt+0x477d24> │ │ │ │ + bne 48e45c <__cxa_atexit@plt+0x477d4c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48e438 <__cxa_atexit@plt+0x477d28> │ │ │ │ + b 48e460 <__cxa_atexit@plt+0x477d50> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmnpeq ip, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ - cmppeq r9, #92, 26 @ p-variant is OBSOLETE @ 0x1700 │ │ │ │ - cmnpeq ip, #204, 8 @ p-variant is OBSOLETE @ 0xcc000000 │ │ │ │ + cmnpeq ip, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ + cmppeq r9, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmnpeq ip, #164, 8 @ p-variant is OBSOLETE @ 0xa4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 48e560 <__cxa_atexit@plt+0x477e50> │ │ │ │ + ldr r2, [pc, #132] @ 48e588 <__cxa_atexit@plt+0x477e78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48e524 <__cxa_atexit@plt+0x477e14> │ │ │ │ + beq 48e54c <__cxa_atexit@plt+0x477e3c> │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48e53c <__cxa_atexit@plt+0x477e2c> │ │ │ │ + beq 48e564 <__cxa_atexit@plt+0x477e54> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e550 <__cxa_atexit@plt+0x477e40> │ │ │ │ + beq 48e578 <__cxa_atexit@plt+0x477e68> │ │ │ │ sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne 48e52c <__cxa_atexit@plt+0x477e1c> │ │ │ │ - ldr r7, [pc, #72] @ 48e564 <__cxa_atexit@plt+0x477e54> │ │ │ │ + bne 48e554 <__cxa_atexit@plt+0x477e44> │ │ │ │ + ldr r7, [pc, #72] @ 48e58c <__cxa_atexit@plt+0x477e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 48e568 <__cxa_atexit@plt+0x477e58> │ │ │ │ + ldr r7, [pc, #52] @ 48e590 <__cxa_atexit@plt+0x477e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48e504 <__cxa_atexit@plt+0x477df4> │ │ │ │ + bne 48e52c <__cxa_atexit@plt+0x477e1c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48e508 <__cxa_atexit@plt+0x477df8> │ │ │ │ + b 48e530 <__cxa_atexit@plt+0x477e20> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmnpeq ip, #64, 8 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ - cmnpeq ip, #16, 8 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + cmnpeq ip, #24, 8 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ + cmnpeq ip, #232, 6 @ p-variant is OBSOLETE @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e5bc <__cxa_atexit@plt+0x477eac> │ │ │ │ + beq 48e5e4 <__cxa_atexit@plt+0x477ed4> │ │ │ │ sub r3, r2, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48e5cc <__cxa_atexit@plt+0x477ebc> │ │ │ │ + beq 48e5f4 <__cxa_atexit@plt+0x477ee4> │ │ │ │ sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 48e5dc <__cxa_atexit@plt+0x477ecc> │ │ │ │ + ldr r1, [pc, #60] @ 48e604 <__cxa_atexit@plt+0x477ef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #56] @ 48e5e0 <__cxa_atexit@plt+0x477ed0> │ │ │ │ + ldr r7, [pc, #56] @ 48e608 <__cxa_atexit@plt+0x477ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 48e588 <__cxa_atexit@plt+0x477e78> │ │ │ │ + b 48e5b0 <__cxa_atexit@plt+0x477ea0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ - b 48e598 <__cxa_atexit@plt+0x477e88> │ │ │ │ - cmnpeq ip, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ - cmnpeq ip, #156, 6 @ p-variant is OBSOLETE @ 0x70000002 │ │ │ │ + b 48e5c0 <__cxa_atexit@plt+0x477eb0> │ │ │ │ + cmnpeq ip, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ + cmnpeq ip, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 48e644 <__cxa_atexit@plt+0x477f34> │ │ │ │ + beq 48e66c <__cxa_atexit@plt+0x477f5c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 48e650 <__cxa_atexit@plt+0x477f40> │ │ │ │ + bne 48e678 <__cxa_atexit@plt+0x477f68> │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48e680 <__cxa_atexit@plt+0x477f70> │ │ │ │ + bhi 48e6a8 <__cxa_atexit@plt+0x477f98> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r8, [pc, #88] @ 48e698 <__cxa_atexit@plt+0x477f88> │ │ │ │ + ldr r8, [pc, #88] @ 48e6c0 <__cxa_atexit@plt+0x477fb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #68] @ 48e690 <__cxa_atexit@plt+0x477f80> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #68] @ 48e6b8 <__cxa_atexit@plt+0x477fa8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 48e68c <__cxa_atexit@plt+0x477f7c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 48e6b4 <__cxa_atexit@plt+0x477fa4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #60] @ 48e6a0 <__cxa_atexit@plt+0x477f90> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #60] @ 48e6c8 <__cxa_atexit@plt+0x477fb8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 48e6a4 <__cxa_atexit@plt+0x477f94> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 48e6cc <__cxa_atexit@plt+0x477fbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #32] @ 48e69c <__cxa_atexit@plt+0x477f8c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #32] @ 48e6c4 <__cxa_atexit@plt+0x477fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #12] @ 48e694 <__cxa_atexit@plt+0x477f84> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #12] @ 48e6bc <__cxa_atexit@plt+0x477fac> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #-805306368 @ 0xd0000000 │ │ │ │ - teqeq r9, #20, 4 @ 0x40000001 │ │ │ │ - teqeq r9, #1073741876 @ 0x40000034 │ │ │ │ - teqeq r9, #536870913 @ 0x20000001 │ │ │ │ - teqeq r9, #-1073741773 @ 0xc0000033 │ │ │ │ - teqeq r9, #224, 2 @ 0x38 │ │ │ │ - teqeq r9, #-1073741774 @ 0xc0000032 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #1342177294 @ 0x5000000e │ │ │ │ + teqeq r9, #236, 4 @ 0xc000000e │ │ │ │ + teqeq r9, #-1879048182 @ 0x9000000a │ │ │ │ + teqeq r9, #-1610612722 @ 0xa000000e │ │ │ │ + teqeq r9, #1879048202 @ 0x7000000a │ │ │ │ + teqeq r9, #184, 4 @ 0x8000000b │ │ │ │ + teqeq r9, #805306378 @ 0x3000000a │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48e718 <__cxa_atexit@plt+0x478008> │ │ │ │ - ldr r3, [pc, #96] @ 48e728 <__cxa_atexit@plt+0x478018> │ │ │ │ + bhi 48e740 <__cxa_atexit@plt+0x478030> │ │ │ │ + ldr r3, [pc, #96] @ 48e750 <__cxa_atexit@plt+0x478040> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48e6fc <__cxa_atexit@plt+0x477fec> │ │ │ │ - ldr r2, [pc, #80] @ 48e72c <__cxa_atexit@plt+0x47801c> │ │ │ │ + beq 48e724 <__cxa_atexit@plt+0x478014> │ │ │ │ + ldr r2, [pc, #80] @ 48e754 <__cxa_atexit@plt+0x478044> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-8]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e70c <__cxa_atexit@plt+0x477ffc> │ │ │ │ + beq 48e734 <__cxa_atexit@plt+0x478024> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 48e5f0 <__cxa_atexit@plt+0x477ee0> │ │ │ │ + b 48e618 <__cxa_atexit@plt+0x477f08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48e730 <__cxa_atexit@plt+0x478020> │ │ │ │ + ldr r7, [pc, #16] @ 48e758 <__cxa_atexit@plt+0x478048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmppeq r9, #220, 20 @ p-variant is OBSOLETE @ 0xdc000 │ │ │ │ + cmppeq r9, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 48e774 <__cxa_atexit@plt+0x478064> │ │ │ │ + ldr r2, [pc, #48] @ 48e79c <__cxa_atexit@plt+0x47808c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e768 <__cxa_atexit@plt+0x478058> │ │ │ │ + beq 48e790 <__cxa_atexit@plt+0x478080> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 48e5f0 <__cxa_atexit@plt+0x477ee0> │ │ │ │ + b 48e618 <__cxa_atexit@plt+0x477f08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 48e5f0 <__cxa_atexit@plt+0x477ee0> │ │ │ │ + b 48e618 <__cxa_atexit@plt+0x477f08> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48e810 <__cxa_atexit@plt+0x478100> │ │ │ │ - ldr r7, [pc, #112] @ 48e820 <__cxa_atexit@plt+0x478110> │ │ │ │ + bhi 48e838 <__cxa_atexit@plt+0x478128> │ │ │ │ + ldr r7, [pc, #112] @ 48e848 <__cxa_atexit@plt+0x478138> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48e7f4 <__cxa_atexit@plt+0x4780e4> │ │ │ │ - ldr r2, [pc, #96] @ 48e824 <__cxa_atexit@plt+0x478114> │ │ │ │ + beq 48e81c <__cxa_atexit@plt+0x47810c> │ │ │ │ + ldr r2, [pc, #96] @ 48e84c <__cxa_atexit@plt+0x47813c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e804 <__cxa_atexit@plt+0x4780f4> │ │ │ │ + beq 48e82c <__cxa_atexit@plt+0x47811c> │ │ │ │ eor r7, r7, r8 │ │ │ │ - ldr r3, [pc, #72] @ 48e828 <__cxa_atexit@plt+0x478118> │ │ │ │ + ldr r3, [pc, #72] @ 48e850 <__cxa_atexit@plt+0x478140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48e82c <__cxa_atexit@plt+0x47811c> │ │ │ │ + ldr r7, [pc, #20] @ 48e854 <__cxa_atexit@plt+0x478144> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmnpeq ip, #156, 4 @ p-variant is OBSOLETE @ 0xc0000009 │ │ │ │ - cmppeq r9, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ + cmnpeq ip, #116, 4 @ p-variant is OBSOLETE @ 0x40000007 │ │ │ │ + cmppeq r9, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 48e87c <__cxa_atexit@plt+0x47816c> │ │ │ │ + ldr r2, [pc, #56] @ 48e8a4 <__cxa_atexit@plt+0x478194> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e874 <__cxa_atexit@plt+0x478164> │ │ │ │ + beq 48e89c <__cxa_atexit@plt+0x47818c> │ │ │ │ eor r7, r7, r3 │ │ │ │ - ldr r3, [pc, #32] @ 48e880 <__cxa_atexit@plt+0x478170> │ │ │ │ + ldr r3, [pc, #32] @ 48e8a8 <__cxa_atexit@plt+0x478198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmnpeq ip, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + cmnpeq ip, #244, 2 @ p-variant is OBSOLETE @ 0x3d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r7, r3, r7 │ │ │ │ - ldr r3, [pc, #16] @ 48e8b0 <__cxa_atexit@plt+0x4781a0> │ │ │ │ + ldr r3, [pc, #16] @ 48e8d8 <__cxa_atexit@plt+0x4781c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #220, 2 @ p-variant is OBSOLETE @ 0x37 │ │ │ │ + cmnpeq ip, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48e944 <__cxa_atexit@plt+0x478234> │ │ │ │ - ldr r7, [pc, #128] @ 48e954 <__cxa_atexit@plt+0x478244> │ │ │ │ + bhi 48e96c <__cxa_atexit@plt+0x47825c> │ │ │ │ + ldr r7, [pc, #128] @ 48e97c <__cxa_atexit@plt+0x47826c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48e918 <__cxa_atexit@plt+0x478208> │ │ │ │ - ldr r2, [pc, #112] @ 48e958 <__cxa_atexit@plt+0x478248> │ │ │ │ + beq 48e940 <__cxa_atexit@plt+0x478230> │ │ │ │ + ldr r2, [pc, #112] @ 48e980 <__cxa_atexit@plt+0x478270> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e928 <__cxa_atexit@plt+0x478218> │ │ │ │ + beq 48e950 <__cxa_atexit@plt+0x478240> │ │ │ │ ldr r0, [r5] │ │ │ │ eor r7, r7, r8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e934 <__cxa_atexit@plt+0x478224> │ │ │ │ - ldr r7, [pc, #84] @ 48e964 <__cxa_atexit@plt+0x478254> │ │ │ │ + beq 48e95c <__cxa_atexit@plt+0x47824c> │ │ │ │ + ldr r7, [pc, #84] @ 48e98c <__cxa_atexit@plt+0x47827c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48e95c <__cxa_atexit@plt+0x47824c> │ │ │ │ + ldr r7, [pc, #32] @ 48e984 <__cxa_atexit@plt+0x478274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48e960 <__cxa_atexit@plt+0x478250> │ │ │ │ + ldr r7, [pc, #20] @ 48e988 <__cxa_atexit@plt+0x478278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmnpeq ip, #32 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, #184, 16 @ p-variant is OBSOLETE @ 0xb80000 │ │ │ │ - cmnpeq ip, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + cmneq ip, #248, 30 @ 0x3e0 │ │ │ │ + cmppeq r9, #144, 16 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + cmnpeq ip, #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 48e9c4 <__cxa_atexit@plt+0x4782b4> │ │ │ │ + ldr r2, [pc, #72] @ 48e9ec <__cxa_atexit@plt+0x4782dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e9ac <__cxa_atexit@plt+0x47829c> │ │ │ │ + beq 48e9d4 <__cxa_atexit@plt+0x4782c4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ eor r7, r7, r3 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48e9b4 <__cxa_atexit@plt+0x4782a4> │ │ │ │ - ldr r7, [pc, #40] @ 48e9cc <__cxa_atexit@plt+0x4782bc> │ │ │ │ + beq 48e9dc <__cxa_atexit@plt+0x4782cc> │ │ │ │ + ldr r7, [pc, #40] @ 48e9f4 <__cxa_atexit@plt+0x4782e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48e9c8 <__cxa_atexit@plt+0x4782b8> │ │ │ │ + ldr r7, [pc, #12] @ 48e9f0 <__cxa_atexit@plt+0x4782e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq ip, #160, 30 @ 0x280 │ │ │ │ - cmneq ip, #160, 30 @ 0x280 │ │ │ │ + cmneq ip, #120, 30 @ 0x1e0 │ │ │ │ + cmneq ip, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r3, r3, r7 │ │ │ │ - ldr r2, [pc, #24] @ 48ea04 <__cxa_atexit@plt+0x4782f4> │ │ │ │ + ldr r2, [pc, #24] @ 48ea2c <__cxa_atexit@plt+0x47831c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #20] @ 48ea08 <__cxa_atexit@plt+0x4782f8> │ │ │ │ + ldr r7, [pc, #20] @ 48ea30 <__cxa_atexit@plt+0x478320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ tst r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #112, 30 @ 0x1c0 │ │ │ │ - cmneq ip, #80, 30 @ 0x140 │ │ │ │ + cmneq ip, #72, 30 @ 0x120 │ │ │ │ + cmneq ip, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48ea8c <__cxa_atexit@plt+0x47837c> │ │ │ │ - ldr r3, [pc, #112] @ 48ea9c <__cxa_atexit@plt+0x47838c> │ │ │ │ + bhi 48eab4 <__cxa_atexit@plt+0x4783a4> │ │ │ │ + ldr r3, [pc, #112] @ 48eac4 <__cxa_atexit@plt+0x4783b4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48ea70 <__cxa_atexit@plt+0x478360> │ │ │ │ - ldr r2, [pc, #96] @ 48eaa0 <__cxa_atexit@plt+0x478390> │ │ │ │ + beq 48ea98 <__cxa_atexit@plt+0x478388> │ │ │ │ + ldr r2, [pc, #96] @ 48eac8 <__cxa_atexit@plt+0x4783b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #-8]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48ea80 <__cxa_atexit@plt+0x478370> │ │ │ │ + beq 48eaa8 <__cxa_atexit@plt+0x478398> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #72] @ 48eaac <__cxa_atexit@plt+0x47839c> │ │ │ │ + ldrne r8, [pc, #72] @ 48ead4 <__cxa_atexit@plt+0x4783c4> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #56] @ 48eaa4 <__cxa_atexit@plt+0x478394> │ │ │ │ + ldreq r8, [pc, #56] @ 48eacc <__cxa_atexit@plt+0x4783bc> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48eaa8 <__cxa_atexit@plt+0x478398> │ │ │ │ + ldr r7, [pc, #20] @ 48ead0 <__cxa_atexit@plt+0x4783c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r9, #12224 @ 0x2fc0 │ │ │ │ - cmppeq r9, #132, 14 @ p-variant is OBSOLETE @ 0x2100000 │ │ │ │ - teqeq r9, #13184 @ 0x3380 │ │ │ │ + teqeq r9, #2416 @ 0x970 │ │ │ │ + cmppeq r9, #92, 14 @ p-variant is OBSOLETE @ 0x1700000 │ │ │ │ + teqeq r9, #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 48eb00 <__cxa_atexit@plt+0x4783f0> │ │ │ │ + ldr r2, [pc, #64] @ 48eb28 <__cxa_atexit@plt+0x478418> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 48eaf4 <__cxa_atexit@plt+0x4783e4> │ │ │ │ + beq 48eb1c <__cxa_atexit@plt+0x47840c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #32] @ 48eb08 <__cxa_atexit@plt+0x4783f8> │ │ │ │ + ldrne r8, [pc, #32] @ 48eb30 <__cxa_atexit@plt+0x478420> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #20] @ 48eb04 <__cxa_atexit@plt+0x4783f4> │ │ │ │ + ldreq r8, [pc, #20] @ 48eb2c <__cxa_atexit@plt+0x47841c> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r9, #3776 @ 0xec0 │ │ │ │ - teqeq r9, #4736 @ 0x1280 │ │ │ │ + teqeq r9, #304 @ 0x130 │ │ │ │ + teqeq r9, #544 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48eb40 <__cxa_atexit@plt+0x478430> │ │ │ │ + ldr r2, [pc, #36] @ 48eb68 <__cxa_atexit@plt+0x478458> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 48eb44 <__cxa_atexit@plt+0x478434> │ │ │ │ + ldr r8, [pc, #32] @ 48eb6c <__cxa_atexit@plt+0x47845c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #960 @ 0x3c0 │ │ │ │ - teqeq r9, #896 @ 0x380 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #14784 @ 0x39c0 │ │ │ │ + teqeq r9, #14720 @ 0x3980 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48ebb0 <__cxa_atexit@plt+0x4784a0> │ │ │ │ - ldr r3, [pc, #88] @ 48ebc0 <__cxa_atexit@plt+0x4784b0> │ │ │ │ + bhi 48ebd8 <__cxa_atexit@plt+0x4784c8> │ │ │ │ + ldr r3, [pc, #88] @ 48ebe8 <__cxa_atexit@plt+0x4784d8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 48eb8c <__cxa_atexit@plt+0x47847c> │ │ │ │ + beq 48ebb4 <__cxa_atexit@plt+0x4784a4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48eb9c <__cxa_atexit@plt+0x47848c> │ │ │ │ - ldr r3, [pc, #64] @ 48ebc8 <__cxa_atexit@plt+0x4784b8> │ │ │ │ + bne 48ebc4 <__cxa_atexit@plt+0x4784b4> │ │ │ │ + ldr r3, [pc, #64] @ 48ebf0 <__cxa_atexit@plt+0x4784e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 48eba4 <__cxa_atexit@plt+0x478494> │ │ │ │ + b 48ebcc <__cxa_atexit@plt+0x4784bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 48ebc4 <__cxa_atexit@plt+0x4784b4> │ │ │ │ + ldr r3, [pc, #32] @ 48ebec <__cxa_atexit@plt+0x4784dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #20] @ 48ebcc <__cxa_atexit@plt+0x4784bc> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #20] @ 48ebf4 <__cxa_atexit@plt+0x4784e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r9, #36352 @ 0x8e00 │ │ │ │ - teqeq r9, #41728 @ 0xa300 │ │ │ │ - cmppeq r9, #100, 12 @ p-variant is OBSOLETE @ 0x6400000 │ │ │ │ + teqeq r9, #6528 @ 0x1980 │ │ │ │ + teqeq r9, #7872 @ 0x1ec0 │ │ │ │ + cmppeq r9, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48ec04 <__cxa_atexit@plt+0x4784f4> │ │ │ │ + ldr r2, [pc, #36] @ 48ec2c <__cxa_atexit@plt+0x47851c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 48ec08 <__cxa_atexit@plt+0x4784f8> │ │ │ │ + ldr r8, [pc, #32] @ 48ec30 <__cxa_atexit@plt+0x478520> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #19200 @ 0x4b00 │ │ │ │ - teqeq r9, #18944 @ 0x4a00 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #2240 @ 0x8c0 │ │ │ │ + teqeq r9, #2176 @ 0x880 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 48ec30 <__cxa_atexit@plt+0x478520> │ │ │ │ + ldr r3, [pc, #8] @ 48ec58 <__cxa_atexit@plt+0x478548> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmppeq r9, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ - cmppeq r9, #12, 12 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmppeq r9, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ + cmppeq r9, #228, 10 @ p-variant is OBSOLETE @ 0x39000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48eca8 <__cxa_atexit@plt+0x478598> │ │ │ │ - ldr r3, [pc, #96] @ 48ecb8 <__cxa_atexit@plt+0x4785a8> │ │ │ │ + bhi 48ecd0 <__cxa_atexit@plt+0x4785c0> │ │ │ │ + ldr r3, [pc, #96] @ 48ece0 <__cxa_atexit@plt+0x4785d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 48ec80 <__cxa_atexit@plt+0x478570> │ │ │ │ + beq 48eca8 <__cxa_atexit@plt+0x478598> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 48ec94 <__cxa_atexit@plt+0x478584> │ │ │ │ + bne 48ecbc <__cxa_atexit@plt+0x4785ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 48ecc4 <__cxa_atexit@plt+0x4785b4> │ │ │ │ + ldr r7, [pc, #60] @ 48ecec <__cxa_atexit@plt+0x4785dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 48ecc8 <__cxa_atexit@plt+0x4785b8> │ │ │ │ + ldr r0, [pc, #56] @ 48ecf0 <__cxa_atexit@plt+0x4785e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48ecbc <__cxa_atexit@plt+0x4785ac> │ │ │ │ + ldr r7, [pc, #32] @ 48ece4 <__cxa_atexit@plt+0x4785d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 48ecc0 <__cxa_atexit@plt+0x4785b0> │ │ │ │ + ldr r0, [pc, #28] @ 48ece8 <__cxa_atexit@plt+0x4785d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48eccc <__cxa_atexit@plt+0x4785bc> │ │ │ │ + ldr r7, [pc, #28] @ 48ecf4 <__cxa_atexit@plt+0x4785e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ + cmppeq r9, #96, 10 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ + cmppeq r9, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ cmppeq r9, #136, 10 @ p-variant is OBSOLETE @ 0x22000000 │ │ │ │ cmppeq r9, #128, 10 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ - cmppeq r9, #176, 10 @ p-variant is OBSOLETE @ 0x2c000000 │ │ │ │ - cmppeq r9, #168, 10 @ p-variant is OBSOLETE @ 0x2a000000 │ │ │ │ - cmppeq r9, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ - cmppeq r9, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ + cmppeq r9, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ + cmppeq r9, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48ed08 <__cxa_atexit@plt+0x4785f8> │ │ │ │ + ldr r2, [pc, #36] @ 48ed30 <__cxa_atexit@plt+0x478620> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 48ed0c <__cxa_atexit@plt+0x4785fc> │ │ │ │ + ldr r3, [pc, #32] @ 48ed34 <__cxa_atexit@plt+0x478624> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmppeq r9, #84, 10 @ p-variant is OBSOLETE @ 0x15000000 │ │ │ │ + cmppeq r9, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + cmppeq r9, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ cmppeq r9, #56, 10 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ - cmppeq r9, #96, 10 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 48ed64 <__cxa_atexit@plt+0x478654> │ │ │ │ + bhi 48ed8c <__cxa_atexit@plt+0x47867c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48ed5c <__cxa_atexit@plt+0x47864c> │ │ │ │ - ldr r8, [pc, #40] @ 48ed6c <__cxa_atexit@plt+0x47865c> │ │ │ │ + beq 48ed84 <__cxa_atexit@plt+0x478674> │ │ │ │ + ldr r8, [pc, #40] @ 48ed94 <__cxa_atexit@plt+0x478684> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 48ed70 <__cxa_atexit@plt+0x478660> │ │ │ │ + ldr r3, [pc, #36] @ 48ed98 <__cxa_atexit@plt+0x478688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 785d28 <__cxa_atexit@plt+0x76f618> │ │ │ │ + b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #794624 @ 0xc2000 │ │ │ │ - cmneq ip, #20, 24 @ 0x1400 │ │ │ │ - cmppeq r9, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + teqeq r9, #157696 @ 0x26800 │ │ │ │ + cmneq ip, #236, 22 @ 0x3b000 │ │ │ │ + cmppeq r9, #220, 8 @ p-variant is OBSOLETE @ 0xdc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48edd8 <__cxa_atexit@plt+0x4786c8> │ │ │ │ - ldr r7, [pc, #80] @ 48edec <__cxa_atexit@plt+0x4786dc> │ │ │ │ + bhi 48ee00 <__cxa_atexit@plt+0x4786f0> │ │ │ │ + ldr r7, [pc, #80] @ 48ee14 <__cxa_atexit@plt+0x478704> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48edc4 <__cxa_atexit@plt+0x4786b4> │ │ │ │ - ldr r2, [pc, #64] @ 48edf0 <__cxa_atexit@plt+0x4786e0> │ │ │ │ + beq 48edec <__cxa_atexit@plt+0x4786dc> │ │ │ │ + ldr r2, [pc, #64] @ 48ee18 <__cxa_atexit@plt+0x478708> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48edd0 <__cxa_atexit@plt+0x4786c0> │ │ │ │ - b 48ee3c <__cxa_atexit@plt+0x47872c> │ │ │ │ + beq 48edf8 <__cxa_atexit@plt+0x4786e8> │ │ │ │ + b 48ee64 <__cxa_atexit@plt+0x478754> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48edf4 <__cxa_atexit@plt+0x4786e4> │ │ │ │ + ldr r7, [pc, #20] @ 48ee1c <__cxa_atexit@plt+0x47870c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq r9, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ - cmppeq r9, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ + cmppeq r9, #140, 8 @ p-variant is OBSOLETE @ 0x8c000000 │ │ │ │ + cmppeq r9, #92, 8 @ p-variant is OBSOLETE @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 48ee2c <__cxa_atexit@plt+0x47871c> │ │ │ │ + ldr r2, [pc, #28] @ 48ee54 <__cxa_atexit@plt+0x478744> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48ee24 <__cxa_atexit@plt+0x478714> │ │ │ │ - b 48ee3c <__cxa_atexit@plt+0x47872c> │ │ │ │ + beq 48ee4c <__cxa_atexit@plt+0x47873c> │ │ │ │ + b 48ee64 <__cxa_atexit@plt+0x478754> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmppeq r9, #76, 8 @ p-variant is OBSOLETE @ 0x4c000000 │ │ │ │ + cmppeq r9, #36, 8 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r2, lr, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48ef70 <__cxa_atexit@plt+0x478860> │ │ │ │ + beq 48ef98 <__cxa_atexit@plt+0x478888> │ │ │ │ sub r0, r2, #1 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48ef80 <__cxa_atexit@plt+0x478870> │ │ │ │ + beq 48efa8 <__cxa_atexit@plt+0x478898> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 48ef94 <__cxa_atexit@plt+0x478884> │ │ │ │ + bne 48efbc <__cxa_atexit@plt+0x4788ac> │ │ │ │ cmp r2, #1 │ │ │ │ - beq 48eef8 <__cxa_atexit@plt+0x4787e8> │ │ │ │ + beq 48ef20 <__cxa_atexit@plt+0x478810> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48eee4 <__cxa_atexit@plt+0x4787d4> │ │ │ │ + bne 48ef0c <__cxa_atexit@plt+0x4787fc> │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 48eee4 <__cxa_atexit@plt+0x4787d4> │ │ │ │ + bne 48ef0c <__cxa_atexit@plt+0x4787fc> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 48ef58 <__cxa_atexit@plt+0x478848> │ │ │ │ + bne 48ef80 <__cxa_atexit@plt+0x478870> │ │ │ │ ldr r2, [lr, #1] │ │ │ │ ldr r3, [r7, #1] │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 48efd0 <__cxa_atexit@plt+0x4788c0> │ │ │ │ + beq 48eff8 <__cxa_atexit@plt+0x4788e8> │ │ │ │ sub r7, r7, #1 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48efe0 <__cxa_atexit@plt+0x4788d0> │ │ │ │ + beq 48f008 <__cxa_atexit@plt+0x4788f8> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #296] @ 48eff8 <__cxa_atexit@plt+0x4788e8> │ │ │ │ + ldr r2, [pc, #296] @ 48f020 <__cxa_atexit@plt+0x478910> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, r3 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #260] @ 48eff0 <__cxa_atexit@plt+0x4788e0> │ │ │ │ + ldr r7, [pc, #260] @ 48f018 <__cxa_atexit@plt+0x478908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 48ef58 <__cxa_atexit@plt+0x478848> │ │ │ │ + bne 48ef80 <__cxa_atexit@plt+0x478870> │ │ │ │ ldr r2, [lr, #3] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 48efa8 <__cxa_atexit@plt+0x478898> │ │ │ │ + beq 48efd0 <__cxa_atexit@plt+0x4788c0> │ │ │ │ sub r2, r0, #1 │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 48efb8 <__cxa_atexit@plt+0x4788a8> │ │ │ │ + beq 48efe0 <__cxa_atexit@plt+0x4788d0> │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 48ef94 <__cxa_atexit@plt+0x478884> │ │ │ │ + bne 48efbc <__cxa_atexit@plt+0x4788ac> │ │ │ │ ldr r3, [lr, #7] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ eor r7, r7, r3 │ │ │ │ - ldr r3, [pc, #176] @ 48eff4 <__cxa_atexit@plt+0x4788e4> │ │ │ │ + ldr r3, [pc, #176] @ 48f01c <__cxa_atexit@plt+0x47890c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 48effc <__cxa_atexit@plt+0x4788ec> │ │ │ │ + ldr r7, [pc, #156] @ 48f024 <__cxa_atexit@plt+0x478914> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #148] @ 48f000 <__cxa_atexit@plt+0x4788f0> │ │ │ │ + ldr r0, [pc, #148] @ 48f028 <__cxa_atexit@plt+0x478918> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ - b 48ee50 <__cxa_atexit@plt+0x478740> │ │ │ │ + b 48ee78 <__cxa_atexit@plt+0x478768> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 48ee68 <__cxa_atexit@plt+0x478758> │ │ │ │ - ldr r7, [pc, #104] @ 48f004 <__cxa_atexit@plt+0x4788f4> │ │ │ │ + beq 48ee90 <__cxa_atexit@plt+0x478780> │ │ │ │ + ldr r7, [pc, #104] @ 48f02c <__cxa_atexit@plt+0x47891c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ bic r0, r2, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r2, [r0, #-2] │ │ │ │ - b 48ef18 <__cxa_atexit@plt+0x478808> │ │ │ │ + b 48ef40 <__cxa_atexit@plt+0x478830> │ │ │ │ bic r0, r1, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r2, r0 │ │ │ │ - beq 48ef30 <__cxa_atexit@plt+0x478820> │ │ │ │ - b 48ef94 <__cxa_atexit@plt+0x478884> │ │ │ │ + beq 48ef58 <__cxa_atexit@plt+0x478848> │ │ │ │ + b 48efbc <__cxa_atexit@plt+0x4788ac> │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48eeb8 <__cxa_atexit@plt+0x4787a8> │ │ │ │ + b 48eee0 <__cxa_atexit@plt+0x4787d0> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 48eec8 <__cxa_atexit@plt+0x4787b8> │ │ │ │ - cmneq ip, #88, 20 @ 0x58000 │ │ │ │ - cmneq ip, #56, 22 @ 0xe000 │ │ │ │ - cmneq ip, #172, 22 @ 0x2b000 │ │ │ │ - cmppeq r9, #36, 6 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ - cmppeq r9, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ - cmneq ip, #192, 18 @ 0x300000 │ │ │ │ - cmppeq r9, #112, 4 @ p-variant is OBSOLETE │ │ │ │ + b 48eef0 <__cxa_atexit@plt+0x4787e0> │ │ │ │ + cmneq ip, #48, 20 @ 0x30000 │ │ │ │ + cmneq ip, #16, 22 @ 0x4000 │ │ │ │ + cmneq ip, #132, 22 @ 0x21000 │ │ │ │ + cmppeq r9, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ + cmppeq r9, #240, 4 @ p-variant is OBSOLETE │ │ │ │ + cmneq ip, #152, 18 @ 0x260000 │ │ │ │ + cmppeq r9, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48f06c <__cxa_atexit@plt+0x47895c> │ │ │ │ - ldr r7, [pc, #80] @ 48f080 <__cxa_atexit@plt+0x478970> │ │ │ │ + bhi 48f094 <__cxa_atexit@plt+0x478984> │ │ │ │ + ldr r7, [pc, #80] @ 48f0a8 <__cxa_atexit@plt+0x478998> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48f058 <__cxa_atexit@plt+0x478948> │ │ │ │ - ldr r2, [pc, #64] @ 48f084 <__cxa_atexit@plt+0x478974> │ │ │ │ + beq 48f080 <__cxa_atexit@plt+0x478970> │ │ │ │ + ldr r2, [pc, #64] @ 48f0ac <__cxa_atexit@plt+0x47899c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48f064 <__cxa_atexit@plt+0x478954> │ │ │ │ - b 48f0d0 <__cxa_atexit@plt+0x4789c0> │ │ │ │ + beq 48f08c <__cxa_atexit@plt+0x47897c> │ │ │ │ + b 48f0f8 <__cxa_atexit@plt+0x4789e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48f088 <__cxa_atexit@plt+0x478978> │ │ │ │ + ldr r7, [pc, #20] @ 48f0b0 <__cxa_atexit@plt+0x4789a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq r9, #40, 4 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ - cmppeq r9, #240, 2 @ p-variant is OBSOLETE @ 0x3c │ │ │ │ + cmppeq r9, #0, 4 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r9, #200, 2 @ p-variant is OBSOLETE @ 0x32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 48f0c0 <__cxa_atexit@plt+0x4789b0> │ │ │ │ + ldr r2, [pc, #28] @ 48f0e8 <__cxa_atexit@plt+0x4789d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 48f0b8 <__cxa_atexit@plt+0x4789a8> │ │ │ │ - b 48f0d0 <__cxa_atexit@plt+0x4789c0> │ │ │ │ + beq 48f0e0 <__cxa_atexit@plt+0x4789d0> │ │ │ │ + b 48f0f8 <__cxa_atexit@plt+0x4789e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmppeq r9, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ + cmppeq r9, #144, 2 @ p-variant is OBSOLETE @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r2, lr, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48f1e0 <__cxa_atexit@plt+0x478ad0> │ │ │ │ + beq 48f208 <__cxa_atexit@plt+0x478af8> │ │ │ │ sub r0, r2, #1 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 48f1f0 <__cxa_atexit@plt+0x478ae0> │ │ │ │ + beq 48f218 <__cxa_atexit@plt+0x478b08> │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ + bne 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ cmp r2, #1 │ │ │ │ - beq 48f168 <__cxa_atexit@plt+0x478a58> │ │ │ │ + beq 48f190 <__cxa_atexit@plt+0x478a80> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48f254 <__cxa_atexit@plt+0x478b44> │ │ │ │ + bne 48f27c <__cxa_atexit@plt+0x478b6c> │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 48f254 <__cxa_atexit@plt+0x478b44> │ │ │ │ + bne 48f27c <__cxa_atexit@plt+0x478b6c> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #2 │ │ │ │ - bne 48f1c8 <__cxa_atexit@plt+0x478ab8> │ │ │ │ + bne 48f1f0 <__cxa_atexit@plt+0x478ae0> │ │ │ │ ldr r2, [lr, #1] │ │ │ │ ldr r3, [r7, #1] │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 48f230 <__cxa_atexit@plt+0x478b20> │ │ │ │ + beq 48f258 <__cxa_atexit@plt+0x478b48> │ │ │ │ sub r7, r7, #1 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 48f240 <__cxa_atexit@plt+0x478b30> │ │ │ │ + beq 48f268 <__cxa_atexit@plt+0x478b58> │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - bne 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ - b 48f254 <__cxa_atexit@plt+0x478b44> │ │ │ │ + bne 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ + b 48f27c <__cxa_atexit@plt+0x478b6c> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 48f1c8 <__cxa_atexit@plt+0x478ab8> │ │ │ │ + bne 48f1f0 <__cxa_atexit@plt+0x478ae0> │ │ │ │ ldr r2, [lr, #3] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 48f208 <__cxa_atexit@plt+0x478af8> │ │ │ │ + beq 48f230 <__cxa_atexit@plt+0x478b20> │ │ │ │ sub r2, r0, #1 │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 48f218 <__cxa_atexit@plt+0x478b08> │ │ │ │ + beq 48f240 <__cxa_atexit@plt+0x478b30> │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ + bne 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ ldr r3, [lr, #7] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ eor r7, r7, r3 │ │ │ │ tst r7, #3 │ │ │ │ - beq 48f254 <__cxa_atexit@plt+0x478b44> │ │ │ │ - ldr r7, [pc, #176] @ 48f26c <__cxa_atexit@plt+0x478b5c> │ │ │ │ + beq 48f27c <__cxa_atexit@plt+0x478b6c> │ │ │ │ + ldr r7, [pc, #176] @ 48f294 <__cxa_atexit@plt+0x478b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 48f270 <__cxa_atexit@plt+0x478b60> │ │ │ │ + ldr r7, [pc, #160] @ 48f298 <__cxa_atexit@plt+0x478b88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #152] @ 48f274 <__cxa_atexit@plt+0x478b64> │ │ │ │ + ldr r0, [pc, #152] @ 48f29c <__cxa_atexit@plt+0x478b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ - b 48f0e4 <__cxa_atexit@plt+0x4789d4> │ │ │ │ + b 48f10c <__cxa_atexit@plt+0x4789fc> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 48f0fc <__cxa_atexit@plt+0x4789ec> │ │ │ │ - b 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ + beq 48f124 <__cxa_atexit@plt+0x478a14> │ │ │ │ + b 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ bic r0, r2, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r2, [r0, #-2] │ │ │ │ - b 48f188 <__cxa_atexit@plt+0x478a78> │ │ │ │ + b 48f1b0 <__cxa_atexit@plt+0x478aa0> │ │ │ │ bic r0, r1, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r2, r0 │ │ │ │ - beq 48f1a0 <__cxa_atexit@plt+0x478a90> │ │ │ │ - b 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ + beq 48f1c8 <__cxa_atexit@plt+0x478ab8> │ │ │ │ + b 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b 48f14c <__cxa_atexit@plt+0x478a3c> │ │ │ │ + b 48f174 <__cxa_atexit@plt+0x478a64> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 48f1b4 <__cxa_atexit@plt+0x478aa4> │ │ │ │ - ldr r7, [pc, #12] @ 48f268 <__cxa_atexit@plt+0x478b58> │ │ │ │ + bne 48f1dc <__cxa_atexit@plt+0x478acc> │ │ │ │ + ldr r7, [pc, #12] @ 48f290 <__cxa_atexit@plt+0x478b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #0, 14 │ │ │ │ - cmneq ip, #136, 14 @ 0x2200000 │ │ │ │ - cmppeq r9, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ - cmppeq r9, #168 @ p-variant is OBSOLETE @ 0xa8 │ │ │ │ + cmneq ip, #216, 12 @ 0xd800000 │ │ │ │ + cmneq ip, #96, 14 @ 0x1800000 │ │ │ │ + cmppeq r9, #140 @ p-variant is OBSOLETE @ 0x8c │ │ │ │ + cmppeq r9, #128 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48f2bc <__cxa_atexit@plt+0x478bac> │ │ │ │ - ldr r7, [pc, #52] @ 48f2d0 <__cxa_atexit@plt+0x478bc0> │ │ │ │ + bhi 48f2e4 <__cxa_atexit@plt+0x478bd4> │ │ │ │ + ldr r7, [pc, #52] @ 48f2f8 <__cxa_atexit@plt+0x478be8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 48f2b0 <__cxa_atexit@plt+0x478ba0> │ │ │ │ + beq 48f2d8 <__cxa_atexit@plt+0x478bc8> │ │ │ │ mov r7, r8 │ │ │ │ - b 48f2e0 <__cxa_atexit@plt+0x478bd0> │ │ │ │ + b 48f308 <__cxa_atexit@plt+0x478bf8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48f2d4 <__cxa_atexit@plt+0x478bc4> │ │ │ │ + ldr r7, [pc, #16] @ 48f2fc <__cxa_atexit@plt+0x478bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq r9, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 48f340 <__cxa_atexit@plt+0x478c30> │ │ │ │ + beq 48f368 <__cxa_atexit@plt+0x478c58> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48f368 <__cxa_atexit@plt+0x478c58> │ │ │ │ - ldr r2, [pc, #164] @ 48f3b0 <__cxa_atexit@plt+0x478ca0> │ │ │ │ + bne 48f390 <__cxa_atexit@plt+0x478c80> │ │ │ │ + ldr r2, [pc, #164] @ 48f3d8 <__cxa_atexit@plt+0x478cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 48f35c <__cxa_atexit@plt+0x478c4c> │ │ │ │ + beq 48f384 <__cxa_atexit@plt+0x478c74> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #7 │ │ │ │ - bhi 48f390 <__cxa_atexit@plt+0x478c80> │ │ │ │ + bhi 48f3b8 <__cxa_atexit@plt+0x478ca8> │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ tst r2, r3, lsl r7 │ │ │ │ - bne 48f37c <__cxa_atexit@plt+0x478c6c> │ │ │ │ - b 48f390 <__cxa_atexit@plt+0x478c80> │ │ │ │ - ldr r2, [pc, #100] @ 48f3ac <__cxa_atexit@plt+0x478c9c> │ │ │ │ + bne 48f3a4 <__cxa_atexit@plt+0x478c94> │ │ │ │ + b 48f3b8 <__cxa_atexit@plt+0x478ca8> │ │ │ │ + ldr r2, [pc, #100] @ 48f3d4 <__cxa_atexit@plt+0x478cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 48f37c <__cxa_atexit@plt+0x478c6c> │ │ │ │ + beq 48f3a4 <__cxa_atexit@plt+0x478c94> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 48f390 <__cxa_atexit@plt+0x478c80> │ │ │ │ + bne 48f3b8 <__cxa_atexit@plt+0x478ca8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 48f3a4 <__cxa_atexit@plt+0x478c94> │ │ │ │ + ldr r2, [pc, #52] @ 48f3cc <__cxa_atexit@plt+0x478cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ - bne 48f354 <__cxa_atexit@plt+0x478c44> │ │ │ │ - ldr r7, [pc, #48] @ 48f3b4 <__cxa_atexit@plt+0x478ca4> │ │ │ │ + bne 48f37c <__cxa_atexit@plt+0x478c6c> │ │ │ │ + ldr r7, [pc, #48] @ 48f3dc <__cxa_atexit@plt+0x478ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48f3a8 <__cxa_atexit@plt+0x478c98> │ │ │ │ + ldr r7, [pc, #16] @ 48f3d0 <__cxa_atexit@plt+0x478cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq ip, #196, 10 @ 0x31000000 │ │ │ │ + cmneq ip, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmneq ip, #192, 10 @ 0x30000000 │ │ │ │ + cmneq ip, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r2, [pc, #48] @ 48f400 <__cxa_atexit@plt+0x478cf0> │ │ │ │ + ldr r2, [pc, #48] @ 48f428 <__cxa_atexit@plt+0x478d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 48f3f8 <__cxa_atexit@plt+0x478ce8> │ │ │ │ + bhi 48f420 <__cxa_atexit@plt+0x478d10> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #200 @ 0xc8 │ │ │ │ tst r1, r2, lsl r3 │ │ │ │ - ldrne r7, [pc, #16] @ 48f404 <__cxa_atexit@plt+0x478cf4> │ │ │ │ + ldrne r7, [pc, #16] @ 48f42c <__cxa_atexit@plt+0x478d1c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #140, 10 @ 0x23000000 │ │ │ │ - cmneq ip, #80, 10 @ 0x14000000 │ │ │ │ + cmneq ip, #100, 10 @ 0x19000000 │ │ │ │ + cmneq ip, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48f43c <__cxa_atexit@plt+0x478d2c> │ │ │ │ + ldr r2, [pc, #36] @ 48f464 <__cxa_atexit@plt+0x478d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 48f440 <__cxa_atexit@plt+0x478d30> │ │ │ │ + ldr r3, [pc, #32] @ 48f468 <__cxa_atexit@plt+0x478d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #44, 10 @ 0xb000000 │ │ │ │ - cmneq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmneq ip, #4, 10 @ 0x1000000 │ │ │ │ + cmneq ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48f478 <__cxa_atexit@plt+0x478d68> │ │ │ │ + ldr r2, [pc, #36] @ 48f4a0 <__cxa_atexit@plt+0x478d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 48f47c <__cxa_atexit@plt+0x478d6c> │ │ │ │ + ldr r3, [pc, #32] @ 48f4a4 <__cxa_atexit@plt+0x478d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #240, 8 @ 0xf0000000 │ │ │ │ - cmneq ip, #0, 10 │ │ │ │ + cmneq ip, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48f5f4 <__cxa_atexit@plt+0x478ee4> │ │ │ │ + bhi 48f61c <__cxa_atexit@plt+0x478f0c> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 48f500 <__cxa_atexit@plt+0x478df0> │ │ │ │ + beq 48f528 <__cxa_atexit@plt+0x478e18> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 48f524 <__cxa_atexit@plt+0x478e14> │ │ │ │ + bne 48f54c <__cxa_atexit@plt+0x478e3c> │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 48f5b8 <__cxa_atexit@plt+0x478ea8> │ │ │ │ + beq 48f5e0 <__cxa_atexit@plt+0x478ed0> │ │ │ │ cmp r3, #6 │ │ │ │ - beq 48f57c <__cxa_atexit@plt+0x478e6c> │ │ │ │ + beq 48f5a4 <__cxa_atexit@plt+0x478e94> │ │ │ │ cmp r3, #7 │ │ │ │ - bne 48f554 <__cxa_atexit@plt+0x478e44> │ │ │ │ - ldr r3, [pc, #320] @ 48f618 <__cxa_atexit@plt+0x478f08> │ │ │ │ + bne 48f57c <__cxa_atexit@plt+0x478e6c> │ │ │ │ + ldr r3, [pc, #320] @ 48f640 <__cxa_atexit@plt+0x478f30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 48f544 <__cxa_atexit@plt+0x478e34> │ │ │ │ + beq 48f56c <__cxa_atexit@plt+0x478e5c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r7, #6 │ │ │ │ - beq 48f5a8 <__cxa_atexit@plt+0x478e98> │ │ │ │ - b 48f5e4 <__cxa_atexit@plt+0x478ed4> │ │ │ │ - ldr r3, [pc, #264] @ 48f610 <__cxa_atexit@plt+0x478f00> │ │ │ │ + beq 48f5d0 <__cxa_atexit@plt+0x478ec0> │ │ │ │ + b 48f60c <__cxa_atexit@plt+0x478efc> │ │ │ │ + ldr r3, [pc, #264] @ 48f638 <__cxa_atexit@plt+0x478f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48f53c <__cxa_atexit@plt+0x478e2c> │ │ │ │ - ldr r7, [pc, #244] @ 48f614 <__cxa_atexit@plt+0x478f04> │ │ │ │ + bne 48f564 <__cxa_atexit@plt+0x478e54> │ │ │ │ + ldr r7, [pc, #244] @ 48f63c <__cxa_atexit@plt+0x478f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 48f570 <__cxa_atexit@plt+0x478e60> │ │ │ │ - ldr r3, [pc, #216] @ 48f604 <__cxa_atexit@plt+0x478ef4> │ │ │ │ + b 48f598 <__cxa_atexit@plt+0x478e88> │ │ │ │ + ldr r3, [pc, #216] @ 48f62c <__cxa_atexit@plt+0x478f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 48f568 <__cxa_atexit@plt+0x478e58> │ │ │ │ + beq 48f590 <__cxa_atexit@plt+0x478e80> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 48f554 <__cxa_atexit@plt+0x478e44> │ │ │ │ + bne 48f57c <__cxa_atexit@plt+0x478e6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #172] @ 48f608 <__cxa_atexit@plt+0x478ef8> │ │ │ │ + ldr r7, [pc, #172] @ 48f630 <__cxa_atexit@plt+0x478f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 48f60c <__cxa_atexit@plt+0x478efc> │ │ │ │ + ldr r7, [pc, #156] @ 48f634 <__cxa_atexit@plt+0x478f24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #160] @ 48f624 <__cxa_atexit@plt+0x478f14> │ │ │ │ + ldr r3, [pc, #160] @ 48f64c <__cxa_atexit@plt+0x478f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 48f544 <__cxa_atexit@plt+0x478e34> │ │ │ │ + beq 48f56c <__cxa_atexit@plt+0x478e5c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r7, #5 │ │ │ │ - bne 48f5e4 <__cxa_atexit@plt+0x478ed4> │ │ │ │ - ldr r7, [pc, #112] @ 48f620 <__cxa_atexit@plt+0x478f10> │ │ │ │ + bne 48f60c <__cxa_atexit@plt+0x478efc> │ │ │ │ + ldr r7, [pc, #112] @ 48f648 <__cxa_atexit@plt+0x478f38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 48f61c <__cxa_atexit@plt+0x478f0c> │ │ │ │ + ldr r3, [pc, #92] @ 48f644 <__cxa_atexit@plt+0x478f34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 48f544 <__cxa_atexit@plt+0x478e34> │ │ │ │ + beq 48f56c <__cxa_atexit@plt+0x478e5c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r7, #2 │ │ │ │ - beq 48f5a8 <__cxa_atexit@plt+0x478e98> │ │ │ │ - ldr r7, [pc, #60] @ 48f628 <__cxa_atexit@plt+0x478f18> │ │ │ │ + beq 48f5d0 <__cxa_atexit@plt+0x478ec0> │ │ │ │ + ldr r7, [pc, #60] @ 48f650 <__cxa_atexit@plt+0x478f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 48f62c <__cxa_atexit@plt+0x478f1c> │ │ │ │ + ldr r7, [pc, #48] @ 48f654 <__cxa_atexit@plt+0x478f44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - cmneq ip, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq r9, #72, 26 @ 0x1200 │ │ │ │ + cmneq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq r9, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - cmpeq r9, #164, 26 @ 0x2900 │ │ │ │ + cmpeq r9, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #32, 26 @ 0x800 │ │ │ │ + cmpeq r9, #248, 24 @ 0xf800 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq ip, #108, 6 @ 0xb0000001 │ │ │ │ - cmpeq r9, #224, 24 @ 0xe000 │ │ │ │ + cmneq ip, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq r9, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r2, [pc, #32] @ 48f668 <__cxa_atexit@plt+0x478f58> │ │ │ │ + ldr r2, [pc, #32] @ 48f690 <__cxa_atexit@plt+0x478f80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #28] @ 48f66c <__cxa_atexit@plt+0x478f5c> │ │ │ │ + ldr r7, [pc, #28] @ 48f694 <__cxa_atexit@plt+0x478f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #6 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #136, 24 @ 0x8800 │ │ │ │ - cmneq ip, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq r9, #96, 24 @ 0x6000 │ │ │ │ + cmneq ip, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r2, [pc, #32] @ 48f6a8 <__cxa_atexit@plt+0x478f98> │ │ │ │ + ldr r2, [pc, #32] @ 48f6d0 <__cxa_atexit@plt+0x478fc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #28] @ 48f6ac <__cxa_atexit@plt+0x478f9c> │ │ │ │ + ldr r7, [pc, #28] @ 48f6d4 <__cxa_atexit@plt+0x478fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #5 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #72, 24 @ 0x4800 │ │ │ │ - cmneq ip, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r9, #32, 24 @ 0x2000 │ │ │ │ + cmneq ip, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r2, [pc, #32] @ 48f6e8 <__cxa_atexit@plt+0x478fd8> │ │ │ │ + ldr r2, [pc, #32] @ 48f710 <__cxa_atexit@plt+0x479000> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #28] @ 48f6ec <__cxa_atexit@plt+0x478fdc> │ │ │ │ + ldr r7, [pc, #28] @ 48f714 <__cxa_atexit@plt+0x479004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #8, 24 @ 0x800 │ │ │ │ - cmneq ip, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq r9, #224, 22 @ 0x38000 │ │ │ │ + cmneq ip, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48f724 <__cxa_atexit@plt+0x479014> │ │ │ │ + ldr r2, [pc, #36] @ 48f74c <__cxa_atexit@plt+0x47903c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 48f728 <__cxa_atexit@plt+0x479018> │ │ │ │ + ldr r3, [pc, #32] @ 48f750 <__cxa_atexit@plt+0x479040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #196, 22 @ 0x31000 │ │ │ │ - cmneq ip, #80, 4 │ │ │ │ + cmpeq r9, #156, 22 @ 0x27000 │ │ │ │ + cmneq ip, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48f760 <__cxa_atexit@plt+0x479050> │ │ │ │ + ldr r2, [pc, #36] @ 48f788 <__cxa_atexit@plt+0x479078> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 48f764 <__cxa_atexit@plt+0x479054> │ │ │ │ + ldr r3, [pc, #32] @ 48f78c <__cxa_atexit@plt+0x47907c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #124, 22 @ 0x1f000 │ │ │ │ - cmneq ip, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq r9, #84, 22 @ 0x15000 │ │ │ │ + cmneq ip, #236, 2 @ 0x3b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48f7e0 <__cxa_atexit@plt+0x4790d0> │ │ │ │ - ldr r3, [pc, #104] @ 48f7f0 <__cxa_atexit@plt+0x4790e0> │ │ │ │ + bhi 48f808 <__cxa_atexit@plt+0x4790f8> │ │ │ │ + ldr r3, [pc, #104] @ 48f818 <__cxa_atexit@plt+0x479108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 48f7c4 <__cxa_atexit@plt+0x4790b4> │ │ │ │ - ldr r2, [pc, #84] @ 48f7f4 <__cxa_atexit@plt+0x4790e4> │ │ │ │ + beq 48f7ec <__cxa_atexit@plt+0x4790dc> │ │ │ │ + ldr r2, [pc, #84] @ 48f81c <__cxa_atexit@plt+0x47910c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48f7d4 <__cxa_atexit@plt+0x4790c4> │ │ │ │ + beq 48f7fc <__cxa_atexit@plt+0x4790ec> │ │ │ │ mov r8, r7 │ │ │ │ - b 48f48c <__cxa_atexit@plt+0x478d7c> │ │ │ │ + b 48f4b4 <__cxa_atexit@plt+0x478da4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48f7f8 <__cxa_atexit@plt+0x4790e8> │ │ │ │ + ldr r7, [pc, #16] @ 48f820 <__cxa_atexit@plt+0x479110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r9, #248, 20 @ 0xf8000 │ │ │ │ + cmpeq r9, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 48f840 <__cxa_atexit@plt+0x479130> │ │ │ │ + ldr r3, [pc, #44] @ 48f868 <__cxa_atexit@plt+0x479158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 48f830 <__cxa_atexit@plt+0x479120> │ │ │ │ + beq 48f858 <__cxa_atexit@plt+0x479148> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ - b 48f48c <__cxa_atexit@plt+0x478d7c> │ │ │ │ + b 48f4b4 <__cxa_atexit@plt+0x478da4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 48f48c <__cxa_atexit@plt+0x478d7c> │ │ │ │ - cmpeq r9, #160, 20 @ 0xa0000 │ │ │ │ + b 48f4b4 <__cxa_atexit@plt+0x478da4> │ │ │ │ + cmpeq r9, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48f8b0 <__cxa_atexit@plt+0x4791a0> │ │ │ │ - ldr r7, [pc, #64] @ 48f8c4 <__cxa_atexit@plt+0x4791b4> │ │ │ │ + bhi 48f8d8 <__cxa_atexit@plt+0x4791c8> │ │ │ │ + ldr r7, [pc, #64] @ 48f8ec <__cxa_atexit@plt+0x4791dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48f8a4 <__cxa_atexit@plt+0x479194> │ │ │ │ - ldr r7, [pc, #48] @ 48f8c8 <__cxa_atexit@plt+0x4791b8> │ │ │ │ + beq 48f8cc <__cxa_atexit@plt+0x4791bc> │ │ │ │ + ldr r7, [pc, #48] @ 48f8f0 <__cxa_atexit@plt+0x4791e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48f8cc <__cxa_atexit@plt+0x4791bc> │ │ │ │ + ldr r7, [pc, #20] @ 48f8f4 <__cxa_atexit@plt+0x4791e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r9, #92, 20 @ 0x5c000 │ │ │ │ - cmpeq r9, #48, 20 @ 0x30000 │ │ │ │ + cmpeq r9, #52, 20 @ 0x34000 │ │ │ │ + cmpeq r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 48f8f0 <__cxa_atexit@plt+0x4791e0> │ │ │ │ + ldr r3, [pc, #12] @ 48f918 <__cxa_atexit@plt+0x479208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48f958 <__cxa_atexit@plt+0x479248> │ │ │ │ - ldr r3, [pc, #148] @ 48f9a4 <__cxa_atexit@plt+0x479294> │ │ │ │ + bne 48f980 <__cxa_atexit@plt+0x479270> │ │ │ │ + ldr r3, [pc, #148] @ 48f9cc <__cxa_atexit@plt+0x4792bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48f96c <__cxa_atexit@plt+0x47925c> │ │ │ │ + beq 48f994 <__cxa_atexit@plt+0x479284> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #12 │ │ │ │ - beq 48f984 <__cxa_atexit@plt+0x479274> │ │ │ │ + beq 48f9ac <__cxa_atexit@plt+0x47929c> │ │ │ │ cmp r7, #13 │ │ │ │ - beq 48f974 <__cxa_atexit@plt+0x479264> │ │ │ │ + beq 48f99c <__cxa_atexit@plt+0x47928c> │ │ │ │ cmp r7, #14 │ │ │ │ - bne 48f994 <__cxa_atexit@plt+0x479284> │ │ │ │ - ldr r7, [pc, #100] @ 48f9b4 <__cxa_atexit@plt+0x4792a4> │ │ │ │ + bne 48f9bc <__cxa_atexit@plt+0x4792ac> │ │ │ │ + ldr r7, [pc, #100] @ 48f9dc <__cxa_atexit@plt+0x4792cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 48f9b8 <__cxa_atexit@plt+0x4792a8> │ │ │ │ + ldr r7, [pc, #88] @ 48f9e0 <__cxa_atexit@plt+0x4792d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 48f9b0 <__cxa_atexit@plt+0x4792a0> │ │ │ │ + ldr r7, [pc, #52] @ 48f9d8 <__cxa_atexit@plt+0x4792c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48f9ac <__cxa_atexit@plt+0x47929c> │ │ │ │ + ldr r7, [pc, #32] @ 48f9d4 <__cxa_atexit@plt+0x4792c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48f9a8 <__cxa_atexit@plt+0x479298> │ │ │ │ + ldr r7, [pc, #12] @ 48f9d0 <__cxa_atexit@plt+0x4792c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmneq ip, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq r9, #88, 18 @ 0x160000 │ │ │ │ - cmpeq r9, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq r9, #172, 18 @ 0x2b0000 │ │ │ │ - cmneq ip, #248, 30 @ 0x3e0 │ │ │ │ + cmneq ip, #148, 30 @ 0x250 │ │ │ │ + cmpeq r9, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq r9, #76, 18 @ 0x130000 │ │ │ │ + cmpeq r9, #132, 18 @ 0x210000 │ │ │ │ + cmneq ip, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #12 │ │ │ │ - beq 48fa0c <__cxa_atexit@plt+0x4792fc> │ │ │ │ + beq 48fa34 <__cxa_atexit@plt+0x479324> │ │ │ │ cmp r7, #13 │ │ │ │ - beq 48f9fc <__cxa_atexit@plt+0x4792ec> │ │ │ │ + beq 48fa24 <__cxa_atexit@plt+0x479314> │ │ │ │ cmp r7, #14 │ │ │ │ - bne 48fa1c <__cxa_atexit@plt+0x47930c> │ │ │ │ - ldr r7, [pc, #68] @ 48fa38 <__cxa_atexit@plt+0x479328> │ │ │ │ + bne 48fa44 <__cxa_atexit@plt+0x479334> │ │ │ │ + ldr r7, [pc, #68] @ 48fa60 <__cxa_atexit@plt+0x479350> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 48fa34 <__cxa_atexit@plt+0x479324> │ │ │ │ + ldr r7, [pc, #48] @ 48fa5c <__cxa_atexit@plt+0x47934c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 48fa30 <__cxa_atexit@plt+0x479320> │ │ │ │ + ldr r7, [pc, #28] @ 48fa58 <__cxa_atexit@plt+0x479348> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 48fa2c <__cxa_atexit@plt+0x47931c> │ │ │ │ + ldr r7, [pc, #8] @ 48fa54 <__cxa_atexit@plt+0x479344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #52, 30 @ 0xd0 │ │ │ │ - cmpeq r9, #208, 16 @ 0xd00000 │ │ │ │ - cmpeq r9, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq r9, #8, 18 @ 0x20000 │ │ │ │ + cmneq ip, #12, 30 @ 0x30 │ │ │ │ + cmpeq r9, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq r9, #196, 16 @ 0xc40000 │ │ │ │ + cmpeq r9, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48fa80 <__cxa_atexit@plt+0x479370> │ │ │ │ - ldr r7, [pc, #52] @ 48fa94 <__cxa_atexit@plt+0x479384> │ │ │ │ + bhi 48faa8 <__cxa_atexit@plt+0x479398> │ │ │ │ + ldr r7, [pc, #52] @ 48fabc <__cxa_atexit@plt+0x4793ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48fa74 <__cxa_atexit@plt+0x479364> │ │ │ │ + beq 48fa9c <__cxa_atexit@plt+0x47938c> │ │ │ │ mov r7, r8 │ │ │ │ - b 48faa4 <__cxa_atexit@plt+0x479394> │ │ │ │ + b 48facc <__cxa_atexit@plt+0x4793bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48fa98 <__cxa_atexit@plt+0x479388> │ │ │ │ + ldr r7, [pc, #16] @ 48fac0 <__cxa_atexit@plt+0x4793b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq r9, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 48fb3c <__cxa_atexit@plt+0x47942c> │ │ │ │ + ldr r3, [pc, #144] @ 48fb64 <__cxa_atexit@plt+0x479454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 48fafc <__cxa_atexit@plt+0x4793ec> │ │ │ │ + beq 48fb24 <__cxa_atexit@plt+0x479414> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 48fb04 <__cxa_atexit@plt+0x4793f4> │ │ │ │ + bne 48fb2c <__cxa_atexit@plt+0x47941c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - bhi 48fb34 <__cxa_atexit@plt+0x479424> │ │ │ │ + bhi 48fb5c <__cxa_atexit@plt+0x47944c> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r7, [r2, r7, lsl #2] │ │ │ │ add pc, r2, r7 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ - b 48fb08 <__cxa_atexit@plt+0x4793f8> │ │ │ │ + b 48fb30 <__cxa_atexit@plt+0x479420> │ │ │ │ add r7, r3, #33 @ 0x21 │ │ │ │ - b 48fb08 <__cxa_atexit@plt+0x4793f8> │ │ │ │ + b 48fb30 <__cxa_atexit@plt+0x479420> │ │ │ │ add r7, r3, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ - b 48fb28 <__cxa_atexit@plt+0x479418> │ │ │ │ + b 48fb50 <__cxa_atexit@plt+0x479440> │ │ │ │ add r7, r3, #161 @ 0xa1 │ │ │ │ - b 48fb08 <__cxa_atexit@plt+0x4793f8> │ │ │ │ + b 48fb30 <__cxa_atexit@plt+0x479420> │ │ │ │ add r7, r3, #1 │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #97 @ 0x61 │ │ │ │ - b 48fb08 <__cxa_atexit@plt+0x4793f8> │ │ │ │ - cmneq ip, #192, 28 @ 0xc00 │ │ │ │ + b 48fb30 <__cxa_atexit@plt+0x479420> │ │ │ │ + cmneq ip, #152, 28 @ 0x980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48fbc0 <__cxa_atexit@plt+0x4794b0> │ │ │ │ - ldr r3, [pc, #112] @ 48fbd0 <__cxa_atexit@plt+0x4794c0> │ │ │ │ + bhi 48fbe8 <__cxa_atexit@plt+0x4794d8> │ │ │ │ + ldr r3, [pc, #112] @ 48fbf8 <__cxa_atexit@plt+0x4794e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48fb9c <__cxa_atexit@plt+0x47948c> │ │ │ │ + beq 48fbc4 <__cxa_atexit@plt+0x4794b4> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5] │ │ │ │ bic r7, r7, #1 │ │ │ │ cmp r7, #4 │ │ │ │ - bne 48fbac <__cxa_atexit@plt+0x47949c> │ │ │ │ - ldr r7, [pc, #68] @ 48fbd4 <__cxa_atexit@plt+0x4794c4> │ │ │ │ + bne 48fbd4 <__cxa_atexit@plt+0x4794c4> │ │ │ │ + ldr r7, [pc, #68] @ 48fbfc <__cxa_atexit@plt+0x4794ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #1024 @ 0x400 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 48fbdc <__cxa_atexit@plt+0x4794cc> │ │ │ │ + ldr r7, [pc, #40] @ 48fc04 <__cxa_atexit@plt+0x4794f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48fbd8 <__cxa_atexit@plt+0x4794c8> │ │ │ │ + ldr r7, [pc, #16] @ 48fc00 <__cxa_atexit@plt+0x4794f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq ip, #220, 26 @ 0x3700 │ │ │ │ - cmpeq r9, #152, 14 @ 0x2600000 │ │ │ │ - cmneq ip, #184, 26 @ 0x2e00 │ │ │ │ + cmneq ip, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq r9, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq ip, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r3, [pc, #40] @ 48fc1c <__cxa_atexit@plt+0x47950c> │ │ │ │ + ldr r3, [pc, #40] @ 48fc44 <__cxa_atexit@plt+0x479534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7] │ │ │ │ add r2, r3, #129 @ 0x81 │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bic r3, r1, #1 │ │ │ │ cmp r3, #4 │ │ │ │ addeq r7, r2, #1024 @ 0x400 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #120, 26 @ 0x1e00 │ │ │ │ + cmneq ip, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48fca0 <__cxa_atexit@plt+0x479590> │ │ │ │ - ldr r2, [pc, #148] @ 48fcd4 <__cxa_atexit@plt+0x4795c4> │ │ │ │ + bhi 48fcc8 <__cxa_atexit@plt+0x4795b8> │ │ │ │ + ldr r2, [pc, #148] @ 48fcfc <__cxa_atexit@plt+0x4795ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48fcac <__cxa_atexit@plt+0x47959c> │ │ │ │ - ldr r3, [pc, #124] @ 48fcd8 <__cxa_atexit@plt+0x4795c8> │ │ │ │ + bhi 48fcd4 <__cxa_atexit@plt+0x4795c4> │ │ │ │ + ldr r3, [pc, #124] @ 48fd00 <__cxa_atexit@plt+0x4795f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48fc90 <__cxa_atexit@plt+0x479580> │ │ │ │ + beq 48fcb8 <__cxa_atexit@plt+0x4795a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48fcbc <__cxa_atexit@plt+0x4795ac> │ │ │ │ - ldr r7, [pc, #96] @ 48fce0 <__cxa_atexit@plt+0x4795d0> │ │ │ │ + bcc 48fce4 <__cxa_atexit@plt+0x4795d4> │ │ │ │ + ldr r7, [pc, #96] @ 48fd08 <__cxa_atexit@plt+0x4795f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x76f5c0> │ │ │ │ + b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 48fcdc <__cxa_atexit@plt+0x4795cc> │ │ │ │ + ldr r7, [pc, #40] @ 48fd04 <__cxa_atexit@plt+0x4795f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #208, 24 @ 0xd000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - cmpeq r9, #220, 8 @ 0xdc000000 │ │ │ │ - cmneq ip, #208, 30 @ 0x340 │ │ │ │ + cmpeq r9, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48fd74 <__cxa_atexit@plt+0x479664> │ │ │ │ - ldr r3, [pc, #152] @ 48fd9c <__cxa_atexit@plt+0x47968c> │ │ │ │ + bhi 48fd9c <__cxa_atexit@plt+0x47968c> │ │ │ │ + ldr r3, [pc, #152] @ 48fdc4 <__cxa_atexit@plt+0x4796b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 48fd24 <__cxa_atexit@plt+0x479614> │ │ │ │ + beq 48fd4c <__cxa_atexit@plt+0x47963c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48fd34 <__cxa_atexit@plt+0x479624> │ │ │ │ + bne 48fd5c <__cxa_atexit@plt+0x47964c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48fd84 <__cxa_atexit@plt+0x479674> │ │ │ │ - ldr r7, [pc, #88] @ 48fda4 <__cxa_atexit@plt+0x479694> │ │ │ │ + bcc 48fdac <__cxa_atexit@plt+0x47969c> │ │ │ │ + ldr r7, [pc, #88] @ 48fdcc <__cxa_atexit@plt+0x4796bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 48fda8 <__cxa_atexit@plt+0x479698> │ │ │ │ + ldr r2, [pc, #84] @ 48fdd0 <__cxa_atexit@plt+0x4796c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48fda0 <__cxa_atexit@plt+0x479690> │ │ │ │ + ldr r7, [pc, #36] @ 48fdc8 <__cxa_atexit@plt+0x4796b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq r9, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq r9, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq ip, #164, 24 @ 0xa400 │ │ │ │ + cmneq ip, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48fdc8 <__cxa_atexit@plt+0x4796b8> │ │ │ │ + bne 48fdf0 <__cxa_atexit@plt+0x4796e0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 48fe0c <__cxa_atexit@plt+0x4796fc> │ │ │ │ - ldr r2, [pc, #60] @ 48fe1c <__cxa_atexit@plt+0x47970c> │ │ │ │ + bcc 48fe34 <__cxa_atexit@plt+0x479724> │ │ │ │ + ldr r2, [pc, #60] @ 48fe44 <__cxa_atexit@plt+0x479734> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 48fe20 <__cxa_atexit@plt+0x479710> │ │ │ │ + ldr r1, [pc, #56] @ 48fe48 <__cxa_atexit@plt+0x479738> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq ip, #16, 24 @ 0x1000 │ │ │ │ - cmpeq r9, #56, 10 @ 0xe000000 │ │ │ │ + cmneq ip, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq r9, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 48fe78 <__cxa_atexit@plt+0x479768> │ │ │ │ - ldr r7, [pc, #64] @ 48fe8c <__cxa_atexit@plt+0x47977c> │ │ │ │ + bhi 48fea0 <__cxa_atexit@plt+0x479790> │ │ │ │ + ldr r7, [pc, #64] @ 48feb4 <__cxa_atexit@plt+0x4797a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 48fe6c <__cxa_atexit@plt+0x47975c> │ │ │ │ - ldr r7, [pc, #48] @ 48fe90 <__cxa_atexit@plt+0x479780> │ │ │ │ + beq 48fe94 <__cxa_atexit@plt+0x479784> │ │ │ │ + ldr r7, [pc, #48] @ 48feb8 <__cxa_atexit@plt+0x4797a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 9109cc <__cxa_atexit@plt+0x8fa2bc> │ │ │ │ + b 910a24 <__cxa_atexit@plt+0x8fa314> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48fe94 <__cxa_atexit@plt+0x479784> │ │ │ │ + ldr r7, [pc, #20] @ 48febc <__cxa_atexit@plt+0x4797ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r9, #244, 8 @ 0xf4000000 │ │ │ │ - cmpeq r9, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq r9, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq r9, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 48feb8 <__cxa_atexit@plt+0x4797a8> │ │ │ │ + ldr r3, [pc, #12] @ 48fee0 <__cxa_atexit@plt+0x4797d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 9109cc <__cxa_atexit@plt+0x8fa2bc> │ │ │ │ + b 910a24 <__cxa_atexit@plt+0x8fa314> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48ff10 <__cxa_atexit@plt+0x479800> │ │ │ │ - ldr r3, [pc, #100] @ 48ff3c <__cxa_atexit@plt+0x47982c> │ │ │ │ + bne 48ff38 <__cxa_atexit@plt+0x479828> │ │ │ │ + ldr r3, [pc, #100] @ 48ff64 <__cxa_atexit@plt+0x479854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48ff24 <__cxa_atexit@plt+0x479814> │ │ │ │ + beq 48ff4c <__cxa_atexit@plt+0x47983c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #12 │ │ │ │ - bne 48ff2c <__cxa_atexit@plt+0x47981c> │ │ │ │ - ldr r7, [pc, #56] @ 48ff40 <__cxa_atexit@plt+0x479830> │ │ │ │ + bne 48ff54 <__cxa_atexit@plt+0x479844> │ │ │ │ + ldr r7, [pc, #56] @ 48ff68 <__cxa_atexit@plt+0x479858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 48ff44 <__cxa_atexit@plt+0x479834> │ │ │ │ + ldr r7, [pc, #44] @ 48ff6c <__cxa_atexit@plt+0x47985c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48ff48 <__cxa_atexit@plt+0x479838> │ │ │ │ + ldr r7, [pc, #20] @ 48ff70 <__cxa_atexit@plt+0x479860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq ip, #60, 20 @ 0x3c000 │ │ │ │ - cmneq ip, #68, 20 @ 0x44000 │ │ │ │ - cmneq ip, #40, 20 @ 0x28000 │ │ │ │ + cmneq ip, #20, 20 @ 0x14000 │ │ │ │ + cmneq ip, #28, 20 @ 0x1c000 │ │ │ │ + cmneq ip, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 48ff84 <__cxa_atexit@plt+0x479874> │ │ │ │ + ldr r3, [pc, #32] @ 48ffac <__cxa_atexit@plt+0x47989c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 48ff88 <__cxa_atexit@plt+0x479878> │ │ │ │ + ldr r2, [pc, #28] @ 48ffb0 <__cxa_atexit@plt+0x4798a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #12 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #224, 18 @ 0x380000 │ │ │ │ - cmneq ip, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq r9, #184, 20 @ 0xb8000 │ │ │ │ + cmneq ip, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq ip, #200, 18 @ 0x320000 │ │ │ │ + cmpeq r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 48ffe4 <__cxa_atexit@plt+0x4798d4> │ │ │ │ + bhi 49000c <__cxa_atexit@plt+0x4798fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48ffdc <__cxa_atexit@plt+0x4798cc> │ │ │ │ - ldr r3, [pc, #44] @ 48ffec <__cxa_atexit@plt+0x4798dc> │ │ │ │ + beq 490004 <__cxa_atexit@plt+0x4798f4> │ │ │ │ + ldr r3, [pc, #44] @ 490014 <__cxa_atexit@plt+0x479904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 48fff0 <__cxa_atexit@plt+0x4798e0> │ │ │ │ + ldr r2, [pc, #40] @ 490018 <__cxa_atexit@plt+0x479908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + b 785cc8 <__cxa_atexit@plt+0x76f5b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #120, 20 @ 0x78000 │ │ │ │ - cmneq ip, #152, 18 @ 0x260000 │ │ │ │ - cmpeq r9, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq r9, #80, 20 @ 0x50000 │ │ │ │ + cmneq ip, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 490028 <__cxa_atexit@plt+0x479918> │ │ │ │ + bhi 490050 <__cxa_atexit@plt+0x479940> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 490030 <__cxa_atexit@plt+0x479920> │ │ │ │ + ldr r2, [pc, #24] @ 490058 <__cxa_atexit@plt+0x479948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq r9, #128, 20 @ 0x80000 │ │ │ │ + cmneq ip, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq r9, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 490068 <__cxa_atexit@plt+0x479958> │ │ │ │ + bhi 490090 <__cxa_atexit@plt+0x479980> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 490070 <__cxa_atexit@plt+0x479960> │ │ │ │ + ldr r2, [pc, #24] @ 490098 <__cxa_atexit@plt+0x479988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #184, 16 @ 0xb80000 │ │ │ │ - cmpeq r9, #64, 20 @ 0x40000 │ │ │ │ + cmneq ip, #144, 16 @ 0x900000 │ │ │ │ + cmpeq r9, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4900a8 <__cxa_atexit@plt+0x479998> │ │ │ │ + bhi 4900d0 <__cxa_atexit@plt+0x4799c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4900b0 <__cxa_atexit@plt+0x4799a0> │ │ │ │ + ldr r2, [pc, #24] @ 4900d8 <__cxa_atexit@plt+0x4799c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #120, 16 @ 0x780000 │ │ │ │ - cmpeq r9, #0, 20 │ │ │ │ + cmneq ip, #80, 16 @ 0x500000 │ │ │ │ + cmpeq r9, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4900e8 <__cxa_atexit@plt+0x4799d8> │ │ │ │ + bhi 490110 <__cxa_atexit@plt+0x479a00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4900f0 <__cxa_atexit@plt+0x4799e0> │ │ │ │ + ldr r2, [pc, #24] @ 490118 <__cxa_atexit@plt+0x479a08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #56, 16 @ 0x380000 │ │ │ │ - cmpeq r9, #192, 18 @ 0x300000 │ │ │ │ + cmneq ip, #16, 16 @ 0x100000 │ │ │ │ + cmpeq r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 490128 <__cxa_atexit@plt+0x479a18> │ │ │ │ + bhi 490150 <__cxa_atexit@plt+0x479a40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 490130 <__cxa_atexit@plt+0x479a20> │ │ │ │ + ldr r2, [pc, #24] @ 490158 <__cxa_atexit@plt+0x479a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4901bc <__cxa_atexit@plt+0x479aac> │ │ │ │ - ldr r3, [pc, #120] @ 4901cc <__cxa_atexit@plt+0x479abc> │ │ │ │ + bhi 4901e4 <__cxa_atexit@plt+0x479ad4> │ │ │ │ + ldr r3, [pc, #120] @ 4901f4 <__cxa_atexit@plt+0x479ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 490190 <__cxa_atexit@plt+0x479a80> │ │ │ │ + beq 4901b8 <__cxa_atexit@plt+0x479aa8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4901a0 <__cxa_atexit@plt+0x479a90> │ │ │ │ - ldr r3, [pc, #92] @ 4901d0 <__cxa_atexit@plt+0x479ac0> │ │ │ │ + bne 4901c8 <__cxa_atexit@plt+0x479ab8> │ │ │ │ + ldr r3, [pc, #92] @ 4901f8 <__cxa_atexit@plt+0x479ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4901b4 <__cxa_atexit@plt+0x479aa4> │ │ │ │ - b 49024c <__cxa_atexit@plt+0x479b3c> │ │ │ │ + beq 4901dc <__cxa_atexit@plt+0x479acc> │ │ │ │ + b 490274 <__cxa_atexit@plt+0x479b64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4901d8 <__cxa_atexit@plt+0x479ac8> │ │ │ │ + ldr r7, [pc, #48] @ 490200 <__cxa_atexit@plt+0x479af0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4901d4 <__cxa_atexit@plt+0x479ac4> │ │ │ │ + ldr r7, [pc, #16] @ 4901fc <__cxa_atexit@plt+0x479aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #248, 16 @ 0xf80000 │ │ │ │ - cmneq ip, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq r9, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq r9, #208, 16 @ 0xd00000 │ │ │ │ + cmneq ip, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq r9, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49021c <__cxa_atexit@plt+0x479b0c> │ │ │ │ + bne 490244 <__cxa_atexit@plt+0x479b34> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 490238 <__cxa_atexit@plt+0x479b28> │ │ │ │ + ldr r2, [pc, #48] @ 490260 <__cxa_atexit@plt+0x479b50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 490230 <__cxa_atexit@plt+0x479b20> │ │ │ │ - b 49024c <__cxa_atexit@plt+0x479b3c> │ │ │ │ - ldr r7, [pc, #24] @ 49023c <__cxa_atexit@plt+0x479b2c> │ │ │ │ + beq 490258 <__cxa_atexit@plt+0x479b48> │ │ │ │ + b 490274 <__cxa_atexit@plt+0x479b64> │ │ │ │ + ldr r7, [pc, #24] @ 490264 <__cxa_atexit@plt+0x479b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #84, 14 @ 0x1500000 │ │ │ │ - cmpeq r9, #116, 16 @ 0x740000 │ │ │ │ + cmneq ip, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq r9, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 4903d8 <__cxa_atexit@plt+0x479cc8> │ │ │ │ + bhi 490400 <__cxa_atexit@plt+0x479cf0> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -1173209,2682 +1173219,2682 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #256 @ 0x100 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 49044c <__cxa_atexit@plt+0x479d3c> │ │ │ │ - ldr r7, [pc, #508] @ 4904a0 <__cxa_atexit@plt+0x479d90> │ │ │ │ + bcc 490474 <__cxa_atexit@plt+0x479d64> │ │ │ │ + ldr r7, [pc, #508] @ 4904c8 <__cxa_atexit@plt+0x479db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #504] @ 4904a4 <__cxa_atexit@plt+0x479d94> │ │ │ │ + ldr lr, [pc, #504] @ 4904cc <__cxa_atexit@plt+0x479dbc> │ │ │ │ add lr, pc, lr │ │ │ │ - b 490388 <__cxa_atexit@plt+0x479c78> │ │ │ │ + b 4903b0 <__cxa_atexit@plt+0x479ca0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #260 @ 0x104 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 4903f0 <__cxa_atexit@plt+0x479ce0> │ │ │ │ - ldr r7, [pc, #512] @ 4904d8 <__cxa_atexit@plt+0x479dc8> │ │ │ │ + bcc 490418 <__cxa_atexit@plt+0x479d08> │ │ │ │ + ldr r7, [pc, #512] @ 490500 <__cxa_atexit@plt+0x479df0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #508] @ 4904dc <__cxa_atexit@plt+0x479dcc> │ │ │ │ + ldr lr, [pc, #508] @ 490504 <__cxa_atexit@plt+0x479df4> │ │ │ │ add lr, pc, lr │ │ │ │ - b 490388 <__cxa_atexit@plt+0x479c78> │ │ │ │ + b 4903b0 <__cxa_atexit@plt+0x479ca0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #2 │ │ │ │ orr r7, r7, #256 @ 0x100 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 490414 <__cxa_atexit@plt+0x479d04> │ │ │ │ - ldr r7, [pc, #432] @ 4904c0 <__cxa_atexit@plt+0x479db0> │ │ │ │ + bcc 49043c <__cxa_atexit@plt+0x479d2c> │ │ │ │ + ldr r7, [pc, #432] @ 4904e8 <__cxa_atexit@plt+0x479dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #428] @ 4904c4 <__cxa_atexit@plt+0x479db4> │ │ │ │ + ldr lr, [pc, #428] @ 4904ec <__cxa_atexit@plt+0x479ddc> │ │ │ │ add lr, pc, lr │ │ │ │ - b 490388 <__cxa_atexit@plt+0x479c78> │ │ │ │ + b 4903b0 <__cxa_atexit@plt+0x479ca0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #3 │ │ │ │ orr r7, r7, #256 @ 0x100 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 490430 <__cxa_atexit@plt+0x479d20> │ │ │ │ - ldr r7, [pc, #388] @ 4904cc <__cxa_atexit@plt+0x479dbc> │ │ │ │ + bcc 490458 <__cxa_atexit@plt+0x479d48> │ │ │ │ + ldr r7, [pc, #388] @ 4904f4 <__cxa_atexit@plt+0x479de4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #384] @ 4904d0 <__cxa_atexit@plt+0x479dc0> │ │ │ │ + ldr lr, [pc, #384] @ 4904f8 <__cxa_atexit@plt+0x479de8> │ │ │ │ add lr, pc, lr │ │ │ │ - b 490388 <__cxa_atexit@plt+0x479c78> │ │ │ │ + b 4903b0 <__cxa_atexit@plt+0x479ca0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ orr r7, r7, #256 @ 0x100 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 490470 <__cxa_atexit@plt+0x479d60> │ │ │ │ - ldr r7, [pc, #308] @ 4904b4 <__cxa_atexit@plt+0x479da4> │ │ │ │ + bcc 490498 <__cxa_atexit@plt+0x479d88> │ │ │ │ + ldr r7, [pc, #308] @ 4904dc <__cxa_atexit@plt+0x479dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #304] @ 4904b8 <__cxa_atexit@plt+0x479da8> │ │ │ │ + ldr lr, [pc, #304] @ 4904e0 <__cxa_atexit@plt+0x479dd0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, lr, #1 │ │ │ │ - ldr lr, [pc, #260] @ 4904a8 <__cxa_atexit@plt+0x479d98> │ │ │ │ + ldr lr, [pc, #260] @ 4904d0 <__cxa_atexit@plt+0x479dc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r2, #19 │ │ │ │ - ldr r8, [pc, #252] @ 4904ac <__cxa_atexit@plt+0x479d9c> │ │ │ │ + ldr r8, [pc, #252] @ 4904d4 <__cxa_atexit@plt+0x479dc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #184] @ 490498 <__cxa_atexit@plt+0x479d88> │ │ │ │ + ldr r7, [pc, #184] @ 4904c0 <__cxa_atexit@plt+0x479db0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #176] @ 49049c <__cxa_atexit@plt+0x479d8c> │ │ │ │ + ldr r0, [pc, #176] @ 4904c4 <__cxa_atexit@plt+0x479db4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #232] @ 4904e0 <__cxa_atexit@plt+0x479dd0> │ │ │ │ + ldr r7, [pc, #232] @ 490508 <__cxa_atexit@plt+0x479df8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #260 @ 0x104 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - ldr r7, [pc, #172] @ 4904c8 <__cxa_atexit@plt+0x479db8> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + ldr r7, [pc, #172] @ 4904f0 <__cxa_atexit@plt+0x479de0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #2 │ │ │ │ - b 490488 <__cxa_atexit@plt+0x479d78> │ │ │ │ - ldr r7, [pc, #156] @ 4904d4 <__cxa_atexit@plt+0x479dc4> │ │ │ │ + b 4904b0 <__cxa_atexit@plt+0x479da0> │ │ │ │ + ldr r7, [pc, #156] @ 4904fc <__cxa_atexit@plt+0x479dec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #3 │ │ │ │ - b 490488 <__cxa_atexit@plt+0x479d78> │ │ │ │ - ldr r7, [pc, #92] @ 4904b0 <__cxa_atexit@plt+0x479da0> │ │ │ │ + b 4904b0 <__cxa_atexit@plt+0x479da0> │ │ │ │ + ldr r7, [pc, #92] @ 4904d8 <__cxa_atexit@plt+0x479dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #256 @ 0x100 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - ldr r7, [pc, #68] @ 4904bc <__cxa_atexit@plt+0x479dac> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + ldr r7, [pc, #68] @ 4904e4 <__cxa_atexit@plt+0x479dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #1 │ │ │ │ orr r7, r7, #256 @ 0x100 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ - cmpeq r9, #124, 12 @ 0x7c00000 │ │ │ │ - cmpeq r9, #112, 12 @ 0x7000000 │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ + cmpeq r9, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq r9, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - cmpeq r9, #0, 16 │ │ │ │ - cmneq ip, #104, 12 @ 0x6800000 │ │ │ │ - cmneq ip, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq r9, #216, 14 @ 0x3600000 │ │ │ │ + cmneq ip, #64, 12 @ 0x4000000 │ │ │ │ + cmneq ip, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmpeq r9, #20, 14 @ 0x500000 │ │ │ │ + cmpeq r9, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - cmpeq r9, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq r9, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmpeq r9, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq r9, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmpeq r9, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq r9, #100, 14 @ 0x1900000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 490564 <__cxa_atexit@plt+0x479e54> │ │ │ │ - ldr r7, [pc, #108] @ 49057c <__cxa_atexit@plt+0x479e6c> │ │ │ │ + bcc 49058c <__cxa_atexit@plt+0x479e7c> │ │ │ │ + ldr r7, [pc, #108] @ 4905a4 <__cxa_atexit@plt+0x479e94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 490580 <__cxa_atexit@plt+0x479e70> │ │ │ │ + ldr r2, [pc, #104] @ 4905a8 <__cxa_atexit@plt+0x479e98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 490584 <__cxa_atexit@plt+0x479e74> │ │ │ │ + ldr lr, [pc, #80] @ 4905ac <__cxa_atexit@plt+0x479e9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 490588 <__cxa_atexit@plt+0x479e78> │ │ │ │ + ldr r8, [pc, #72] @ 4905b0 <__cxa_atexit@plt+0x479ea0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 49058c <__cxa_atexit@plt+0x479e7c> │ │ │ │ + ldr r3, [pc, #32] @ 4905b4 <__cxa_atexit@plt+0x479ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - cmpeq r9, #84, 10 @ 0x15000000 │ │ │ │ - cmneq ip, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq ip, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq r9, #44, 10 @ 0xb000000 │ │ │ │ + cmneq ip, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq ip, #176, 6 @ 0xc0000002 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq r9, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq r9, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 490610 <__cxa_atexit@plt+0x479f00> │ │ │ │ - ldr r7, [pc, #108] @ 490628 <__cxa_atexit@plt+0x479f18> │ │ │ │ + bcc 490638 <__cxa_atexit@plt+0x479f28> │ │ │ │ + ldr r7, [pc, #108] @ 490650 <__cxa_atexit@plt+0x479f40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 49062c <__cxa_atexit@plt+0x479f1c> │ │ │ │ + ldr r2, [pc, #104] @ 490654 <__cxa_atexit@plt+0x479f44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 490630 <__cxa_atexit@plt+0x479f20> │ │ │ │ + ldr lr, [pc, #80] @ 490658 <__cxa_atexit@plt+0x479f48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 490634 <__cxa_atexit@plt+0x479f24> │ │ │ │ + ldr r8, [pc, #72] @ 49065c <__cxa_atexit@plt+0x479f4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 490638 <__cxa_atexit@plt+0x479f28> │ │ │ │ + ldr r3, [pc, #32] @ 490660 <__cxa_atexit@plt+0x479f50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - cmpeq r9, #184, 8 @ 0xb8000000 │ │ │ │ - cmneq ip, #44, 8 @ 0x2c000000 │ │ │ │ - cmneq ip, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq r9, #144, 8 @ 0x90000000 │ │ │ │ + cmneq ip, #4, 8 @ 0x4000000 │ │ │ │ + cmneq ip, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq r9, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4906bc <__cxa_atexit@plt+0x479fac> │ │ │ │ - ldr r7, [pc, #108] @ 4906d4 <__cxa_atexit@plt+0x479fc4> │ │ │ │ + bcc 4906e4 <__cxa_atexit@plt+0x479fd4> │ │ │ │ + ldr r7, [pc, #108] @ 4906fc <__cxa_atexit@plt+0x479fec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 4906d8 <__cxa_atexit@plt+0x479fc8> │ │ │ │ + ldr r2, [pc, #104] @ 490700 <__cxa_atexit@plt+0x479ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 4906dc <__cxa_atexit@plt+0x479fcc> │ │ │ │ + ldr lr, [pc, #80] @ 490704 <__cxa_atexit@plt+0x479ff4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 4906e0 <__cxa_atexit@plt+0x479fd0> │ │ │ │ + ldr r8, [pc, #72] @ 490708 <__cxa_atexit@plt+0x479ff8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 4906e4 <__cxa_atexit@plt+0x479fd4> │ │ │ │ + ldr r3, [pc, #32] @ 49070c <__cxa_atexit@plt+0x479ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - cmpeq r9, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq ip, #128, 6 │ │ │ │ - cmneq ip, #128, 4 │ │ │ │ + cmpeq r9, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq ip, #88, 6 @ 0x60000001 │ │ │ │ + cmneq ip, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq r9, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq r9, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 490768 <__cxa_atexit@plt+0x47a058> │ │ │ │ - ldr r7, [pc, #108] @ 490780 <__cxa_atexit@plt+0x47a070> │ │ │ │ + bcc 490790 <__cxa_atexit@plt+0x47a080> │ │ │ │ + ldr r7, [pc, #108] @ 4907a8 <__cxa_atexit@plt+0x47a098> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 490784 <__cxa_atexit@plt+0x47a074> │ │ │ │ + ldr r2, [pc, #104] @ 4907ac <__cxa_atexit@plt+0x47a09c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 490788 <__cxa_atexit@plt+0x47a078> │ │ │ │ + ldr lr, [pc, #80] @ 4907b0 <__cxa_atexit@plt+0x47a0a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 49078c <__cxa_atexit@plt+0x47a07c> │ │ │ │ + ldr r8, [pc, #72] @ 4907b4 <__cxa_atexit@plt+0x47a0a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 490790 <__cxa_atexit@plt+0x47a080> │ │ │ │ + ldr r3, [pc, #32] @ 4907b8 <__cxa_atexit@plt+0x47a0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - cmpeq r9, #128, 6 │ │ │ │ - cmneq ip, #212, 4 @ 0x4000000d │ │ │ │ - cmneq ip, #212, 2 @ 0x35 │ │ │ │ + cmpeq r9, #88, 6 @ 0x60000001 │ │ │ │ + cmneq ip, #172, 4 @ 0xc000000a │ │ │ │ + cmneq ip, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq r9, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq r9, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 490814 <__cxa_atexit@plt+0x47a104> │ │ │ │ - ldr r7, [pc, #108] @ 49082c <__cxa_atexit@plt+0x47a11c> │ │ │ │ + bcc 49083c <__cxa_atexit@plt+0x47a12c> │ │ │ │ + ldr r7, [pc, #108] @ 490854 <__cxa_atexit@plt+0x47a144> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 490830 <__cxa_atexit@plt+0x47a120> │ │ │ │ + ldr r2, [pc, #104] @ 490858 <__cxa_atexit@plt+0x47a148> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 490834 <__cxa_atexit@plt+0x47a124> │ │ │ │ + ldr lr, [pc, #80] @ 49085c <__cxa_atexit@plt+0x47a14c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #72] @ 490838 <__cxa_atexit@plt+0x47a128> │ │ │ │ + ldr r8, [pc, #72] @ 490860 <__cxa_atexit@plt+0x47a150> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 49083c <__cxa_atexit@plt+0x47a12c> │ │ │ │ + ldr r3, [pc, #32] @ 490864 <__cxa_atexit@plt+0x47a154> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d80 <__cxa_atexit@plt+0x76f670> │ │ │ │ + b 785da8 <__cxa_atexit@plt+0x76f698> │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - cmpeq r9, #228, 4 @ 0x4000000e │ │ │ │ - cmneq ip, #40, 4 @ 0x80000002 │ │ │ │ - cmneq ip, #40, 2 │ │ │ │ + cmpeq r9, #188, 4 @ 0xc000000b │ │ │ │ + cmneq ip, #0, 4 │ │ │ │ + cmneq ip, #0, 2 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq r9, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq r9, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 490898 <__cxa_atexit@plt+0x47a188> │ │ │ │ + bhi 4908c0 <__cxa_atexit@plt+0x47a1b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 490890 <__cxa_atexit@plt+0x47a180> │ │ │ │ - ldr r7, [pc, #44] @ 4908a0 <__cxa_atexit@plt+0x47a190> │ │ │ │ + beq 4908b8 <__cxa_atexit@plt+0x47a1a8> │ │ │ │ + ldr r7, [pc, #44] @ 4908c8 <__cxa_atexit@plt+0x47a1b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 4908a4 <__cxa_atexit@plt+0x47a194> │ │ │ │ + ldr r7, [pc, #32] @ 4908cc <__cxa_atexit@plt+0x47a1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 490140 <__cxa_atexit@plt+0x479a30> │ │ │ │ + b 490168 <__cxa_atexit@plt+0x479a58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #236 @ 0xec │ │ │ │ - cmneq ip, #212, 6 @ 0x50000003 │ │ │ │ - cmpeq r9, #56, 4 @ 0x80000003 │ │ │ │ + cmneq ip, #196 @ 0xc4 │ │ │ │ + cmneq ip, #172, 6 @ 0xb0000002 │ │ │ │ + cmpeq r9, #16, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 490918 <__cxa_atexit@plt+0x47a208> │ │ │ │ - ldr r3, [pc, #92] @ 490928 <__cxa_atexit@plt+0x47a218> │ │ │ │ + bhi 490940 <__cxa_atexit@plt+0x47a230> │ │ │ │ + ldr r3, [pc, #92] @ 490950 <__cxa_atexit@plt+0x47a240> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 490908 <__cxa_atexit@plt+0x47a1f8> │ │ │ │ - ldr r3, [pc, #72] @ 49092c <__cxa_atexit@plt+0x47a21c> │ │ │ │ + beq 490930 <__cxa_atexit@plt+0x47a220> │ │ │ │ + ldr r3, [pc, #72] @ 490954 <__cxa_atexit@plt+0x47a244> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #68] @ 490930 <__cxa_atexit@plt+0x47a220> │ │ │ │ + ldr r7, [pc, #68] @ 490958 <__cxa_atexit@plt+0x47a248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #48] @ 490934 <__cxa_atexit@plt+0x47a224> │ │ │ │ + ldr r0, [pc, #48] @ 49095c <__cxa_atexit@plt+0x47a24c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 490938 <__cxa_atexit@plt+0x47a228> │ │ │ │ + ldr r7, [pc, #24] @ 490960 <__cxa_atexit@plt+0x47a250> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r9, #240, 2 @ 0x3c │ │ │ │ - cmpeq r9, #216, 2 @ 0x36 │ │ │ │ - cmpeq r9, #220, 2 @ 0x37 │ │ │ │ - cmpeq r9, #168, 2 @ 0x2a │ │ │ │ + cmpeq r9, #200, 2 @ 0x32 │ │ │ │ + cmpeq r9, #176, 2 @ 0x2c │ │ │ │ + cmpeq r9, #180, 2 @ 0x2d │ │ │ │ + cmpeq r9, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 490974 <__cxa_atexit@plt+0x47a264> │ │ │ │ + ldr r3, [pc, #36] @ 49099c <__cxa_atexit@plt+0x47a28c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r7, [pc, #24] @ 490978 <__cxa_atexit@plt+0x47a268> │ │ │ │ + ldr r7, [pc, #24] @ 4909a0 <__cxa_atexit@plt+0x47a290> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #12] @ 49097c <__cxa_atexit@plt+0x47a26c> │ │ │ │ + ldr r0, [pc, #12] @ 4909a4 <__cxa_atexit@plt+0x47a294> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r9, #124, 2 │ │ │ │ - cmpeq r9, #108, 2 │ │ │ │ - cmpeq r9, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq r9, #84, 2 │ │ │ │ + cmpeq r9, #68, 2 │ │ │ │ + cmpeq r9, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4909cc <__cxa_atexit@plt+0x47a2bc> │ │ │ │ - ldr r8, [pc, #48] @ 4909d8 <__cxa_atexit@plt+0x47a2c8> │ │ │ │ + bcc 4909f4 <__cxa_atexit@plt+0x47a2e4> │ │ │ │ + ldr r8, [pc, #48] @ 490a00 <__cxa_atexit@plt+0x47a2f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #36] @ 4909dc <__cxa_atexit@plt+0x47a2cc> │ │ │ │ + ldr r0, [pc, #36] @ 490a04 <__cxa_atexit@plt+0x47a2f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #7 │ │ │ │ mov sl, r7 │ │ │ │ - b 785e50 <__cxa_atexit@plt+0x76f740> │ │ │ │ + b 785e90 <__cxa_atexit@plt+0x76f780> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmpeq r9, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq ip, #84 @ 0x54 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmpeq r9, #196, 14 @ 0x3100000 │ │ │ │ + cmneq ip, #44 @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 490a28 <__cxa_atexit@plt+0x47a318> │ │ │ │ - ldr r3, [pc, #56] @ 490a38 <__cxa_atexit@plt+0x47a328> │ │ │ │ + bhi 490a50 <__cxa_atexit@plt+0x47a340> │ │ │ │ + ldr r3, [pc, #56] @ 490a60 <__cxa_atexit@plt+0x47a350> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 490a18 <__cxa_atexit@plt+0x47a308> │ │ │ │ + beq 490a40 <__cxa_atexit@plt+0x47a330> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 48e5f0 <__cxa_atexit@plt+0x477ee0> │ │ │ │ + b 48e618 <__cxa_atexit@plt+0x477f08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 490a3c <__cxa_atexit@plt+0x47a32c> │ │ │ │ + ldr r7, [pc, #12] @ 490a64 <__cxa_atexit@plt+0x47a354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #212 @ 0xd4 │ │ │ │ + cmpeq r9, #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 48e5f0 <__cxa_atexit@plt+0x477ee0> │ │ │ │ + b 48e618 <__cxa_atexit@plt+0x477f08> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 490a7c <__cxa_atexit@plt+0x47a36c> │ │ │ │ + ldr r3, [pc, #8] @ 490aa4 <__cxa_atexit@plt+0x47a394> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq r9, #144 @ 0x90 │ │ │ │ - cmpeq r9, #12, 2 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq r9, #104 @ 0x68 │ │ │ │ + cmpeq r9, #228 @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 490ac8 <__cxa_atexit@plt+0x47a3b8> │ │ │ │ - ldr r7, [pc, #52] @ 490adc <__cxa_atexit@plt+0x47a3cc> │ │ │ │ + bhi 490af0 <__cxa_atexit@plt+0x47a3e0> │ │ │ │ + ldr r7, [pc, #52] @ 490b04 <__cxa_atexit@plt+0x47a3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 490abc <__cxa_atexit@plt+0x47a3ac> │ │ │ │ + beq 490ae4 <__cxa_atexit@plt+0x47a3d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 490af0 <__cxa_atexit@plt+0x47a3e0> │ │ │ │ + b 490b18 <__cxa_atexit@plt+0x47a408> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 490ae0 <__cxa_atexit@plt+0x47a3d0> │ │ │ │ + ldr r7, [pc, #16] @ 490b08 <__cxa_atexit@plt+0x47a3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #236 @ 0xec │ │ │ │ - cmpeq r9, #172 @ 0xac │ │ │ │ + cmpeq r9, #196 @ 0xc4 │ │ │ │ + cmpeq r9, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 490b50 <__cxa_atexit@plt+0x47a440> │ │ │ │ + beq 490b78 <__cxa_atexit@plt+0x47a468> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #140] @ 490b94 <__cxa_atexit@plt+0x47a484> │ │ │ │ + ldr r7, [pc, #140] @ 490bbc <__cxa_atexit@plt+0x47a4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ + bne 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - bhi 490b88 <__cxa_atexit@plt+0x47a478> │ │ │ │ + bhi 490bb0 <__cxa_atexit@plt+0x47a4a0> │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ add pc, r3, r7 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldr r7, [pc, #84] @ 490ba0 <__cxa_atexit@plt+0x47a490> │ │ │ │ + ldr r7, [pc, #84] @ 490bc8 <__cxa_atexit@plt+0x47a4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ - ldr r7, [pc, #64] @ 490b98 <__cxa_atexit@plt+0x47a488> │ │ │ │ + b 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ + ldr r7, [pc, #64] @ 490bc0 <__cxa_atexit@plt+0x47a4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 490ba8 <__cxa_atexit@plt+0x47a498> │ │ │ │ + ldr r7, [pc, #60] @ 490bd0 <__cxa_atexit@plt+0x47a4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ - ldr r7, [pc, #52] @ 490bac <__cxa_atexit@plt+0x47a49c> │ │ │ │ + b 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ + ldr r7, [pc, #52] @ 490bd4 <__cxa_atexit@plt+0x47a4c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ - ldr r7, [pc, #32] @ 490ba4 <__cxa_atexit@plt+0x47a494> │ │ │ │ + b 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ + ldr r7, [pc, #32] @ 490bcc <__cxa_atexit@plt+0x47a4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ - ldr r7, [pc, #12] @ 490b9c <__cxa_atexit@plt+0x47a48c> │ │ │ │ + b 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ + ldr r7, [pc, #12] @ 490bc4 <__cxa_atexit@plt+0x47a4b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 490b58 <__cxa_atexit@plt+0x47a448> │ │ │ │ - cmpeq r9, #4 │ │ │ │ - cmpeq r9, #200, 30 @ 0x320 │ │ │ │ - cmpeq r9, #164, 30 @ 0x290 │ │ │ │ - cmpeq r9, #252, 30 @ 0x3f0 │ │ │ │ - cmpeq r9, #216, 30 @ 0x360 │ │ │ │ - cmpeq r9, #4 │ │ │ │ - cmpeq r9, #12 │ │ │ │ - cmpeq r9, #128 @ 0x80 │ │ │ │ + b 490b80 <__cxa_atexit@plt+0x47a470> │ │ │ │ + cmpeq r9, #220, 30 @ 0x370 │ │ │ │ + cmpeq r9, #160, 30 @ 0x280 │ │ │ │ + cmpeq r9, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq r9, #212, 30 @ 0x350 │ │ │ │ + cmpeq r9, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq r9, #220, 30 @ 0x370 │ │ │ │ + cmpeq r9, #228, 30 @ 0x390 │ │ │ │ + cmpeq r9, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 490c10 <__cxa_atexit@plt+0x47a500> │ │ │ │ + bhi 490c38 <__cxa_atexit@plt+0x47a528> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 490c08 <__cxa_atexit@plt+0x47a4f8> │ │ │ │ - ldr r3, [pc, #52] @ 490c18 <__cxa_atexit@plt+0x47a508> │ │ │ │ + beq 490c30 <__cxa_atexit@plt+0x47a520> │ │ │ │ + ldr r3, [pc, #52] @ 490c40 <__cxa_atexit@plt+0x47a530> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 490c1c <__cxa_atexit@plt+0x47a50c> │ │ │ │ + ldr r9, [pc, #48] @ 490c44 <__cxa_atexit@plt+0x47a534> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 490c20 <__cxa_atexit@plt+0x47a510> │ │ │ │ + ldr r2, [pc, #44] @ 490c48 <__cxa_atexit@plt+0x47a538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #44 @ 0x2c │ │ │ │ - cmpeq r9, #56 @ 0x38 │ │ │ │ - cmneq ip, #108, 26 @ 0x1b00 │ │ │ │ - cmpeq r9, #28 │ │ │ │ + cmpeq r9, #4 │ │ │ │ + cmpeq r9, #16 │ │ │ │ + cmneq ip, #68, 26 @ 0x1100 │ │ │ │ + cmpeq r9, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 490c94 <__cxa_atexit@plt+0x47a584> │ │ │ │ + beq 490cbc <__cxa_atexit@plt+0x47a5ac> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ cmp r3, #3 │ │ │ │ - bne 490c98 <__cxa_atexit@plt+0x47a588> │ │ │ │ + bne 490cc0 <__cxa_atexit@plt+0x47a5b0> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ - bhi 490cc8 <__cxa_atexit@plt+0x47a5b8> │ │ │ │ - ldr r3, [pc, #104] @ 490cd4 <__cxa_atexit@plt+0x47a5c4> │ │ │ │ + bhi 490cf0 <__cxa_atexit@plt+0x47a5e0> │ │ │ │ + ldr r3, [pc, #104] @ 490cfc <__cxa_atexit@plt+0x47a5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, #8 │ │ │ │ ldr r1, [r2, r7, lsl #2] │ │ │ │ mov r7, r3 │ │ │ │ add pc, r2, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov r7, #61 @ 0x3d │ │ │ │ - b 490c98 <__cxa_atexit@plt+0x47a588> │ │ │ │ + b 490cc0 <__cxa_atexit@plt+0x47a5b0> │ │ │ │ mov r7, #45 @ 0x2d │ │ │ │ - ldr r3, [pc, #48] @ 490cd0 <__cxa_atexit@plt+0x47a5c0> │ │ │ │ + ldr r3, [pc, #48] @ 490cf8 <__cxa_atexit@plt+0x47a5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r8, r7 │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ mov r7, #77 @ 0x4d │ │ │ │ - b 490c98 <__cxa_atexit@plt+0x47a588> │ │ │ │ + b 490cc0 <__cxa_atexit@plt+0x47a5b0> │ │ │ │ mov r7, #93 @ 0x5d │ │ │ │ - b 490c98 <__cxa_atexit@plt+0x47a588> │ │ │ │ + b 490cc0 <__cxa_atexit@plt+0x47a5b0> │ │ │ │ mov r7, #57 @ 0x39 │ │ │ │ - b 490c98 <__cxa_atexit@plt+0x47a588> │ │ │ │ - cmneq ip, #220, 26 @ 0x3700 │ │ │ │ - cmpeq r9, #224, 30 @ 0x380 │ │ │ │ - cmpeq r9, #120, 30 @ 0x1e0 │ │ │ │ + b 490cc0 <__cxa_atexit@plt+0x47a5b0> │ │ │ │ + cmneq ip, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq r9, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 490d68 <__cxa_atexit@plt+0x47a658> │ │ │ │ - ldr r7, [pc, #124] @ 490d7c <__cxa_atexit@plt+0x47a66c> │ │ │ │ + bhi 490d90 <__cxa_atexit@plt+0x47a680> │ │ │ │ + ldr r7, [pc, #124] @ 490da4 <__cxa_atexit@plt+0x47a694> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 490d48 <__cxa_atexit@plt+0x47a638> │ │ │ │ - ldr r2, [pc, #108] @ 490d80 <__cxa_atexit@plt+0x47a670> │ │ │ │ + beq 490d70 <__cxa_atexit@plt+0x47a660> │ │ │ │ + ldr r2, [pc, #108] @ 490da8 <__cxa_atexit@plt+0x47a698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 490d54 <__cxa_atexit@plt+0x47a644> │ │ │ │ - ldr r2, [pc, #88] @ 490d84 <__cxa_atexit@plt+0x47a674> │ │ │ │ + beq 490d7c <__cxa_atexit@plt+0x47a66c> │ │ │ │ + ldr r2, [pc, #88] @ 490dac <__cxa_atexit@plt+0x47a69c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 490d5c <__cxa_atexit@plt+0x47a64c> │ │ │ │ + beq 490d84 <__cxa_atexit@plt+0x47a674> │ │ │ │ mov r5, r3 │ │ │ │ - b 490c34 <__cxa_atexit@plt+0x47a524> │ │ │ │ + b 490c5c <__cxa_atexit@plt+0x47a54c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 490d88 <__cxa_atexit@plt+0x47a678> │ │ │ │ + ldr r7, [pc, #24] @ 490db0 <__cxa_atexit@plt+0x47a6a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq r9, #244, 28 @ 0xf40 │ │ │ │ - cmpeq r9, #200, 28 @ 0xc80 │ │ │ │ + cmpeq r9, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq r9, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 490de8 <__cxa_atexit@plt+0x47a6d8> │ │ │ │ + ldr r3, [pc, #72] @ 490e10 <__cxa_atexit@plt+0x47a700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 490dd4 <__cxa_atexit@plt+0x47a6c4> │ │ │ │ - ldr r3, [pc, #52] @ 490dec <__cxa_atexit@plt+0x47a6dc> │ │ │ │ + beq 490dfc <__cxa_atexit@plt+0x47a6ec> │ │ │ │ + ldr r3, [pc, #52] @ 490e14 <__cxa_atexit@plt+0x47a704> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 490ddc <__cxa_atexit@plt+0x47a6cc> │ │ │ │ + beq 490e04 <__cxa_atexit@plt+0x47a6f4> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 490c34 <__cxa_atexit@plt+0x47a524> │ │ │ │ + b 490c5c <__cxa_atexit@plt+0x47a54c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq r9, #100, 28 @ 0x640 │ │ │ │ + cmpeq r9, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 490e2c <__cxa_atexit@plt+0x47a71c> │ │ │ │ + ldr r3, [pc, #40] @ 490e54 <__cxa_atexit@plt+0x47a744> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 490e20 <__cxa_atexit@plt+0x47a710> │ │ │ │ + beq 490e48 <__cxa_atexit@plt+0x47a738> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 490c34 <__cxa_atexit@plt+0x47a524> │ │ │ │ + b 490c5c <__cxa_atexit@plt+0x47a54c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r9, #36, 28 @ 0x240 │ │ │ │ + cmpeq r9, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 490c34 <__cxa_atexit@plt+0x47a524> │ │ │ │ + b 490c5c <__cxa_atexit@plt+0x47a54c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 490eb4 <__cxa_atexit@plt+0x47a7a4> │ │ │ │ + beq 490edc <__cxa_atexit@plt+0x47a7cc> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 490ec0 <__cxa_atexit@plt+0x47a7b0> │ │ │ │ + bne 490ee8 <__cxa_atexit@plt+0x47a7d8> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 490ef0 <__cxa_atexit@plt+0x47a7e0> │ │ │ │ + bhi 490f18 <__cxa_atexit@plt+0x47a808> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r8, [pc, #88] @ 490f08 <__cxa_atexit@plt+0x47a7f8> │ │ │ │ + ldr r8, [pc, #88] @ 490f30 <__cxa_atexit@plt+0x47a820> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #68] @ 490f00 <__cxa_atexit@plt+0x47a7f0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #68] @ 490f28 <__cxa_atexit@plt+0x47a818> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 490efc <__cxa_atexit@plt+0x47a7ec> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 490f24 <__cxa_atexit@plt+0x47a814> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #60] @ 490f10 <__cxa_atexit@plt+0x47a800> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #60] @ 490f38 <__cxa_atexit@plt+0x47a828> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 490f14 <__cxa_atexit@plt+0x47a804> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 490f3c <__cxa_atexit@plt+0x47a82c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #32] @ 490f0c <__cxa_atexit@plt+0x47a7fc> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #32] @ 490f34 <__cxa_atexit@plt+0x47a824> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #12] @ 490f04 <__cxa_atexit@plt+0x47a7f4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #12] @ 490f2c <__cxa_atexit@plt+0x47a81c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #2572288 @ 0x274000 │ │ │ │ - teqeq r9, #164, 18 @ 0x290000 │ │ │ │ - teqeq r9, #1589248 @ 0x184000 │ │ │ │ - teqeq r9, #2654208 @ 0x288000 │ │ │ │ - teqeq r9, #1556480 @ 0x17c000 │ │ │ │ - teqeq r9, #112, 18 @ 0x1c0000 │ │ │ │ - teqeq r9, #1490944 @ 0x16c000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #479232 @ 0x75000 │ │ │ │ + teqeq r9, #124, 20 @ 0x7c000 │ │ │ │ + teqeq r9, #233472 @ 0x39000 │ │ │ │ + teqeq r9, #499712 @ 0x7a000 │ │ │ │ + teqeq r9, #225280 @ 0x37000 │ │ │ │ + teqeq r9, #72, 20 @ 0x48000 │ │ │ │ + teqeq r9, #208896 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 490f60 <__cxa_atexit@plt+0x47a850> │ │ │ │ + bhi 490f88 <__cxa_atexit@plt+0x47a878> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 490f6c <__cxa_atexit@plt+0x47a85c> │ │ │ │ + ldr r1, [pc, #44] @ 490f94 <__cxa_atexit@plt+0x47a884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - ldrne r8, [pc, #32] @ 490f74 <__cxa_atexit@plt+0x47a864> │ │ │ │ + ldrne r8, [pc, #32] @ 490f9c <__cxa_atexit@plt+0x47a88c> │ │ │ │ addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #20] @ 490f70 <__cxa_atexit@plt+0x47a860> │ │ │ │ + ldreq r8, [pc, #20] @ 490f98 <__cxa_atexit@plt+0x47a888> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #208, 18 @ 0x340000 │ │ │ │ - teqeq r9, #13565952 @ 0xcf0000 │ │ │ │ - teqeq r9, #14548992 @ 0xde0000 │ │ │ │ + cmneq ip, #168, 18 @ 0x2a0000 │ │ │ │ + teqeq r9, #2736128 @ 0x29c000 │ │ │ │ + teqeq r9, #2981888 @ 0x2d8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 490fdc <__cxa_atexit@plt+0x47a8cc> │ │ │ │ - ldr r2, [pc, #80] @ 490fec <__cxa_atexit@plt+0x47a8dc> │ │ │ │ + bcc 491004 <__cxa_atexit@plt+0x47a8f4> │ │ │ │ + ldr r2, [pc, #80] @ 491014 <__cxa_atexit@plt+0x47a904> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 490ff0 <__cxa_atexit@plt+0x47a8e0> │ │ │ │ + ldr r2, [pc, #60] @ 491018 <__cxa_atexit@plt+0x47a908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 490ff4 <__cxa_atexit@plt+0x47a8e4> │ │ │ │ + ldr lr, [pc, #52] @ 49101c <__cxa_atexit@plt+0x47a90c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 490e58 <__cxa_atexit@plt+0x47a748> │ │ │ │ + b 490e80 <__cxa_atexit@plt+0x47a770> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq ip, #232, 22 @ 0x3a000 │ │ │ │ - cmneq ip, #88, 18 @ 0x160000 │ │ │ │ + cmneq ip, #192, 22 @ 0x30000 │ │ │ │ + cmneq ip, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 491090 <__cxa_atexit@plt+0x47a980> │ │ │ │ + bhi 4910b8 <__cxa_atexit@plt+0x47a9a8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r6, [pc, #164] @ 4910c4 <__cxa_atexit@plt+0x47a9b4> │ │ │ │ + ldr r6, [pc, #164] @ 4910ec <__cxa_atexit@plt+0x47a9dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r6, r7} │ │ │ │ add r6, r3, #12 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 491050 <__cxa_atexit@plt+0x47a940> │ │ │ │ + bne 491078 <__cxa_atexit@plt+0x47a968> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 49109c <__cxa_atexit@plt+0x47a98c> │ │ │ │ - ldr r8, [pc, #140] @ 4910d8 <__cxa_atexit@plt+0x47a9c8> │ │ │ │ + bcc 4910c4 <__cxa_atexit@plt+0x47a9b4> │ │ │ │ + ldr r8, [pc, #140] @ 491100 <__cxa_atexit@plt+0x47a9f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 491064 <__cxa_atexit@plt+0x47a954> │ │ │ │ + b 49108c <__cxa_atexit@plt+0x47a97c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4910a8 <__cxa_atexit@plt+0x47a998> │ │ │ │ - ldr r8, [pc, #100] @ 4910c8 <__cxa_atexit@plt+0x47a9b8> │ │ │ │ + bcc 4910d0 <__cxa_atexit@plt+0x47a9c0> │ │ │ │ + ldr r8, [pc, #100] @ 4910f0 <__cxa_atexit@plt+0x47a9e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #96] @ 4910cc <__cxa_atexit@plt+0x47a9bc> │ │ │ │ + ldr r1, [pc, #96] @ 4910f4 <__cxa_atexit@plt+0x47a9e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #88] @ 4910d0 <__cxa_atexit@plt+0x47a9c0> │ │ │ │ + ldr r0, [pc, #88] @ 4910f8 <__cxa_atexit@plt+0x47a9e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4910dc <__cxa_atexit@plt+0x47a9cc> │ │ │ │ + ldr r7, [pc, #56] @ 491104 <__cxa_atexit@plt+0x47a9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4910b0 <__cxa_atexit@plt+0x47a9a0> │ │ │ │ - ldr r7, [pc, #36] @ 4910d4 <__cxa_atexit@plt+0x47a9c4> │ │ │ │ + b 4910d8 <__cxa_atexit@plt+0x47a9c8> │ │ │ │ + ldr r7, [pc, #36] @ 4910fc <__cxa_atexit@plt+0x47a9ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #240, 16 @ 0xf00000 │ │ │ │ - teqeq r9, #54001664 @ 0x3380000 │ │ │ │ - cmneq ip, #4, 18 @ 0x10000 │ │ │ │ - cmneq ip, #160, 16 @ 0xa00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #200, 16 @ 0xc80000 │ │ │ │ + teqeq r9, #10878976 @ 0xa60000 │ │ │ │ + cmneq ip, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq ip, #120, 16 @ 0x780000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - teqeq r9, #58458112 @ 0x37c0000 │ │ │ │ + teqeq r9, #11993088 @ 0xb70000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491134 <__cxa_atexit@plt+0x47aa24> │ │ │ │ - ldr r8, [pc, #72] @ 491150 <__cxa_atexit@plt+0x47aa40> │ │ │ │ + bcc 49115c <__cxa_atexit@plt+0x47aa4c> │ │ │ │ + ldr r8, [pc, #72] @ 491178 <__cxa_atexit@plt+0x47aa68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #68] @ 491154 <__cxa_atexit@plt+0x47aa44> │ │ │ │ + ldr r2, [pc, #68] @ 49117c <__cxa_atexit@plt+0x47aa6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #56] @ 491158 <__cxa_atexit@plt+0x47aa48> │ │ │ │ + ldr r0, [pc, #56] @ 491180 <__cxa_atexit@plt+0x47aa70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 49115c <__cxa_atexit@plt+0x47aa4c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491184 <__cxa_atexit@plt+0x47aa74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - teqeq r9, #9175040 @ 0x8c0000 │ │ │ │ - cmneq ip, #96, 16 @ 0x600000 │ │ │ │ - cmneq ip, #248, 14 @ 0x3e00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + teqeq r9, #65798144 @ 0x3ec0000 │ │ │ │ + cmneq ip, #56, 16 @ 0x380000 │ │ │ │ + cmneq ip, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4911b4 <__cxa_atexit@plt+0x47aaa4> │ │ │ │ - ldr r8, [pc, #72] @ 4911d0 <__cxa_atexit@plt+0x47aac0> │ │ │ │ + bcc 4911dc <__cxa_atexit@plt+0x47aacc> │ │ │ │ + ldr r8, [pc, #72] @ 4911f8 <__cxa_atexit@plt+0x47aae8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #68] @ 4911d4 <__cxa_atexit@plt+0x47aac4> │ │ │ │ + ldr r2, [pc, #68] @ 4911fc <__cxa_atexit@plt+0x47aaec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #56] @ 4911d8 <__cxa_atexit@plt+0x47aac8> │ │ │ │ + ldr r0, [pc, #56] @ 491200 <__cxa_atexit@plt+0x47aaf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 4911dc <__cxa_atexit@plt+0x47aacc> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491204 <__cxa_atexit@plt+0x47aaf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - teqeq r9, #178257920 @ 0xaa00000 │ │ │ │ - cmneq ip, #224, 14 @ 0x3800000 │ │ │ │ - cmneq ip, #120, 14 @ 0x1e00000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + teqeq r9, #34078720 @ 0x2080000 │ │ │ │ + cmneq ip, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq ip, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491244 <__cxa_atexit@plt+0x47ab34> │ │ │ │ - ldr r2, [pc, #80] @ 491254 <__cxa_atexit@plt+0x47ab44> │ │ │ │ + bcc 49126c <__cxa_atexit@plt+0x47ab5c> │ │ │ │ + ldr r2, [pc, #80] @ 49127c <__cxa_atexit@plt+0x47ab6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 491258 <__cxa_atexit@plt+0x47ab48> │ │ │ │ + ldr r2, [pc, #60] @ 491280 <__cxa_atexit@plt+0x47ab70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 49125c <__cxa_atexit@plt+0x47ab4c> │ │ │ │ + ldr lr, [pc, #52] @ 491284 <__cxa_atexit@plt+0x47ab74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 490e58 <__cxa_atexit@plt+0x47a748> │ │ │ │ + b 490e80 <__cxa_atexit@plt+0x47a770> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq ip, #128, 18 @ 0x200000 │ │ │ │ - cmneq ip, #240, 12 @ 0xf000000 │ │ │ │ + cmneq ip, #88, 18 @ 0x160000 │ │ │ │ + cmneq ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4912c8 <__cxa_atexit@plt+0x47abb8> │ │ │ │ + bhi 4912f0 <__cxa_atexit@plt+0x47abe0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4912d4 <__cxa_atexit@plt+0x47abc4> │ │ │ │ - ldr r2, [pc, #84] @ 4912e4 <__cxa_atexit@plt+0x47abd4> │ │ │ │ + bcc 4912fc <__cxa_atexit@plt+0x47abec> │ │ │ │ + ldr r2, [pc, #84] @ 49130c <__cxa_atexit@plt+0x47abfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4912e8 <__cxa_atexit@plt+0x47abd8> │ │ │ │ + ldr r1, [pc, #80] @ 491310 <__cxa_atexit@plt+0x47ac00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4912ec <__cxa_atexit@plt+0x47abdc> │ │ │ │ + ldr r8, [pc, #60] @ 491314 <__cxa_atexit@plt+0x47ac04> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq ip, #120, 12 @ 0x7800000 │ │ │ │ - teqeq r9, #-603979774 @ 0xdc000002 │ │ │ │ + cmneq ip, #80, 12 @ 0x5000000 │ │ │ │ + teqeq r9, #-1895825408 @ 0x8f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 491358 <__cxa_atexit@plt+0x47ac48> │ │ │ │ + beq 491380 <__cxa_atexit@plt+0x47ac70> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 491364 <__cxa_atexit@plt+0x47ac54> │ │ │ │ + bne 49138c <__cxa_atexit@plt+0x47ac7c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 491394 <__cxa_atexit@plt+0x47ac84> │ │ │ │ + bhi 4913bc <__cxa_atexit@plt+0x47acac> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r8, [pc, #88] @ 4913ac <__cxa_atexit@plt+0x47ac9c> │ │ │ │ + ldr r8, [pc, #88] @ 4913d4 <__cxa_atexit@plt+0x47acc4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #68] @ 4913a4 <__cxa_atexit@plt+0x47ac94> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #68] @ 4913cc <__cxa_atexit@plt+0x47acbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 4913a0 <__cxa_atexit@plt+0x47ac90> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 4913c8 <__cxa_atexit@plt+0x47acb8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #60] @ 4913b4 <__cxa_atexit@plt+0x47aca4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #60] @ 4913dc <__cxa_atexit@plt+0x47accc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #52] @ 4913b8 <__cxa_atexit@plt+0x47aca8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #52] @ 4913e0 <__cxa_atexit@plt+0x47acd0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #32] @ 4913b0 <__cxa_atexit@plt+0x47aca0> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #32] @ 4913d8 <__cxa_atexit@plt+0x47acc8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #12] @ 4913a8 <__cxa_atexit@plt+0x47ac98> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #12] @ 4913d0 <__cxa_atexit@plt+0x47acc0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - teqeq r9, #-117440512 @ 0xf9000000 │ │ │ │ - teqeq r9, #0, 10 │ │ │ │ - teqeq r9, #-1124073472 @ 0xbd000000 │ │ │ │ - teqeq r9, #-33554432 @ 0xfe000000 │ │ │ │ - teqeq r9, #-1157627904 @ 0xbb000000 │ │ │ │ - teqeq r9, #204, 8 @ 0xcc000000 │ │ │ │ - teqeq r9, #-1224736768 @ 0xb7000000 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + teqeq r9, #876609536 @ 0x34400000 │ │ │ │ + teqeq r9, #216, 10 @ 0x36000000 │ │ │ │ + teqeq r9, #624951296 @ 0x25400000 │ │ │ │ + teqeq r9, #897581056 @ 0x35800000 │ │ │ │ + teqeq r9, #616562688 @ 0x24c00000 │ │ │ │ + teqeq r9, #164, 10 @ 0x29000000 │ │ │ │ + teqeq r9, #599785472 @ 0x23c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 4912fc <__cxa_atexit@plt+0x47abec> │ │ │ │ + b 491324 <__cxa_atexit@plt+0x47ac14> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491418 <__cxa_atexit@plt+0x47ad08> │ │ │ │ - ldr r1, [pc, #52] @ 491428 <__cxa_atexit@plt+0x47ad18> │ │ │ │ + bcc 491440 <__cxa_atexit@plt+0x47ad30> │ │ │ │ + ldr r1, [pc, #52] @ 491450 <__cxa_atexit@plt+0x47ad40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 49142c <__cxa_atexit@plt+0x47ad1c> │ │ │ │ + ldr r0, [pc, #36] @ 491454 <__cxa_atexit@plt+0x47ad44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 4912fc <__cxa_atexit@plt+0x47abec> │ │ │ │ + b 491324 <__cxa_atexit@plt+0x47ac14> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq ip, #16, 10 @ 0x4000000 │ │ │ │ + cmneq ip, #84, 10 @ 0x15000000 │ │ │ │ + cmneq ip, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 491490 <__cxa_atexit@plt+0x47ad80> │ │ │ │ + bhi 4914b8 <__cxa_atexit@plt+0x47ada8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49149c <__cxa_atexit@plt+0x47ad8c> │ │ │ │ - ldr r2, [pc, #76] @ 4914ac <__cxa_atexit@plt+0x47ad9c> │ │ │ │ + bcc 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + ldr r2, [pc, #76] @ 4914d4 <__cxa_atexit@plt+0x47adc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4914b0 <__cxa_atexit@plt+0x47ada0> │ │ │ │ + ldr r1, [pc, #72] @ 4914d8 <__cxa_atexit@plt+0x47adc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4914b4 <__cxa_atexit@plt+0x47ada4> │ │ │ │ + ldr r8, [pc, #56] @ 4914dc <__cxa_atexit@plt+0x47adcc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq ip, #168, 8 @ 0xa8000000 │ │ │ │ - teqeq r9, #212, 2 @ 0x35 │ │ │ │ + cmneq ip, #128, 8 @ 0x80000000 │ │ │ │ + teqeq r9, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 491688 <__cxa_atexit@plt+0x47af78> │ │ │ │ + bhi 4916b0 <__cxa_atexit@plt+0x47afa0> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 491510 <__cxa_atexit@plt+0x47ae00> │ │ │ │ + beq 491538 <__cxa_atexit@plt+0x47ae28> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 491520 <__cxa_atexit@plt+0x47ae10> │ │ │ │ + bne 491548 <__cxa_atexit@plt+0x47ae38> │ │ │ │ bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 4915cc <__cxa_atexit@plt+0x47aebc> │ │ │ │ + beq 4915f4 <__cxa_atexit@plt+0x47aee4> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 4915dc <__cxa_atexit@plt+0x47aecc> │ │ │ │ - ldr r8, [pc, #496] @ 4916f8 <__cxa_atexit@plt+0x47afe8> │ │ │ │ + bne 491604 <__cxa_atexit@plt+0x47aef4> │ │ │ │ + ldr r8, [pc, #496] @ 491720 <__cxa_atexit@plt+0x47b010> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #452] @ 4916dc <__cxa_atexit@plt+0x47afcc> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #452] @ 491704 <__cxa_atexit@plt+0x47aff4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 491698 <__cxa_atexit@plt+0x47af88> │ │ │ │ - ldr r1, [pc, #388] @ 4916c8 <__cxa_atexit@plt+0x47afb8> │ │ │ │ + bcc 4916c0 <__cxa_atexit@plt+0x47afb0> │ │ │ │ + ldr r1, [pc, #388] @ 4916f0 <__cxa_atexit@plt+0x47afe0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r9, r6, #12 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 4915a0 <__cxa_atexit@plt+0x47ae90> │ │ │ │ - ldr lr, [pc, #348] @ 4916cc <__cxa_atexit@plt+0x47afbc> │ │ │ │ + ble 4915c8 <__cxa_atexit@plt+0x47aeb8> │ │ │ │ + ldr lr, [pc, #348] @ 4916f4 <__cxa_atexit@plt+0x47afe4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [pc, #344] @ 4916d0 <__cxa_atexit@plt+0x47afc0> │ │ │ │ + ldr r7, [pc, #344] @ 4916f8 <__cxa_atexit@plt+0x47afe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #336] @ 4916d4 <__cxa_atexit@plt+0x47afc4> │ │ │ │ + ldr r8, [pc, #336] @ 4916fc <__cxa_atexit@plt+0x47afec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ - b 49164c <__cxa_atexit@plt+0x47af3c> │ │ │ │ + b 491674 <__cxa_atexit@plt+0x47af64> │ │ │ │ add r3, r6, #28 │ │ │ │ - ldr lr, [pc, #340] @ 491700 <__cxa_atexit@plt+0x47aff0> │ │ │ │ + ldr lr, [pc, #340] @ 491728 <__cxa_atexit@plt+0x47b018> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #336] @ 491704 <__cxa_atexit@plt+0x47aff4> │ │ │ │ + ldr r8, [pc, #336] @ 49172c <__cxa_atexit@plt+0x47b01c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #288] @ 4916f4 <__cxa_atexit@plt+0x47afe4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #288] @ 49171c <__cxa_atexit@plt+0x47b00c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4916a8 <__cxa_atexit@plt+0x47af98> │ │ │ │ - ldr r1, [pc, #224] @ 4916e0 <__cxa_atexit@plt+0x47afd0> │ │ │ │ + bcc 4916d0 <__cxa_atexit@plt+0x47afc0> │ │ │ │ + ldr r1, [pc, #224] @ 491708 <__cxa_atexit@plt+0x47aff8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r9, #1] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r9, r6, #12 │ │ │ │ sub r1, r3, #31 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 491660 <__cxa_atexit@plt+0x47af50> │ │ │ │ - ldr lr, [pc, #188] @ 4916e4 <__cxa_atexit@plt+0x47afd4> │ │ │ │ + ble 491688 <__cxa_atexit@plt+0x47af78> │ │ │ │ + ldr lr, [pc, #188] @ 49170c <__cxa_atexit@plt+0x47affc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #184] @ 4916e8 <__cxa_atexit@plt+0x47afd8> │ │ │ │ + ldr r0, [pc, #184] @ 491710 <__cxa_atexit@plt+0x47b000> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #176] @ 4916ec <__cxa_atexit@plt+0x47afdc> │ │ │ │ + ldr r7, [pc, #176] @ 491714 <__cxa_atexit@plt+0x47b004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r6, #20 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #24 │ │ │ │ - ldr r0, [pc, #156] @ 491708 <__cxa_atexit@plt+0x47aff8> │ │ │ │ + ldr r0, [pc, #156] @ 491730 <__cxa_atexit@plt+0x47b020> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #152] @ 49170c <__cxa_atexit@plt+0x47affc> │ │ │ │ + ldr r8, [pc, #152] @ 491734 <__cxa_atexit@plt+0x47b024> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #108] @ 4916fc <__cxa_atexit@plt+0x47afec> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #108] @ 491724 <__cxa_atexit@plt+0x47b014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4916d8 <__cxa_atexit@plt+0x47afc8> │ │ │ │ + ldr r7, [pc, #56] @ 491700 <__cxa_atexit@plt+0x47aff0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 4916b4 <__cxa_atexit@plt+0x47afa4> │ │ │ │ - ldr r7, [pc, #64] @ 4916f0 <__cxa_atexit@plt+0x47afe0> │ │ │ │ + b 4916dc <__cxa_atexit@plt+0x47afcc> │ │ │ │ + ldr r7, [pc, #64] @ 491718 <__cxa_atexit@plt+0x47b008> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - cmneq ip, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq ip, #148, 6 @ 0x50000002 │ │ │ │ + cmneq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmneq ip, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - teqeq r9, #1073741841 @ 0x40000011 │ │ │ │ + teqeq r9, #-805306367 @ 0xd0000001 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmneq ip, #68, 6 @ 0x10000001 │ │ │ │ - cmneq ip, #220, 4 @ 0xc000000d │ │ │ │ + cmneq ip, #28, 6 @ 0x70000000 │ │ │ │ + cmneq ip, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r9, #110 @ 0x6e │ │ │ │ - teqeq r9, #-2147483637 @ 0x8000000b │ │ │ │ - cmpeq r9, #220, 10 @ 0x37000000 │ │ │ │ + teqeq r9, #-2147483631 @ 0x80000011 │ │ │ │ + teqeq r9, #1610612736 @ 0x60000000 │ │ │ │ + cmpeq r9, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - teqeq r9, #179 @ 0xb3 │ │ │ │ + teqeq r9, #-1073741790 @ 0xc0000022 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - teqeq r9, #220, 30 @ 0x370 │ │ │ │ + teqeq r9, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4917c0 <__cxa_atexit@plt+0x47b0b0> │ │ │ │ - ldr r1, [pc, #160] @ 4917d8 <__cxa_atexit@plt+0x47b0c8> │ │ │ │ + bcc 4917e8 <__cxa_atexit@plt+0x47b0d8> │ │ │ │ + ldr r1, [pc, #160] @ 491800 <__cxa_atexit@plt+0x47b0f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldmib r5, {r2, lr} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ add r9, r3, #12 │ │ │ │ sub r1, r6, #31 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 491798 <__cxa_atexit@plt+0x47b088> │ │ │ │ - ldr r0, [pc, #124] @ 4917dc <__cxa_atexit@plt+0x47b0cc> │ │ │ │ + ble 4917c0 <__cxa_atexit@plt+0x47b0b0> │ │ │ │ + ldr r0, [pc, #124] @ 491804 <__cxa_atexit@plt+0x47b0f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #120] @ 4917e0 <__cxa_atexit@plt+0x47b0d0> │ │ │ │ + ldr r2, [pc, #120] @ 491808 <__cxa_atexit@plt+0x47b0f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r7, [pc, #112] @ 4917e4 <__cxa_atexit@plt+0x47b0d4> │ │ │ │ + ldr r7, [pc, #112] @ 49180c <__cxa_atexit@plt+0x47b0fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r1 │ │ │ │ add r6, r3, #24 │ │ │ │ - ldr r0, [pc, #72] @ 4917ec <__cxa_atexit@plt+0x47b0dc> │ │ │ │ + ldr r0, [pc, #72] @ 491814 <__cxa_atexit@plt+0x47b104> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #68] @ 4917f0 <__cxa_atexit@plt+0x47b0e0> │ │ │ │ + ldr r8, [pc, #68] @ 491818 <__cxa_atexit@plt+0x47b108> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 4917e8 <__cxa_atexit@plt+0x47b0d8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491810 <__cxa_atexit@plt+0x47b100> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - cmneq ip, #12, 4 @ 0xc0000000 │ │ │ │ - cmneq ip, #164, 2 @ 0x29 │ │ │ │ + cmneq ip, #228, 2 @ 0x39 │ │ │ │ + cmneq ip, #124, 2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - teqeq r9, #164, 28 @ 0xa40 │ │ │ │ + teqeq r9, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4918b8 <__cxa_atexit@plt+0x47b1a8> │ │ │ │ - ldr lr, [pc, #188] @ 4918d4 <__cxa_atexit@plt+0x47b1c4> │ │ │ │ + bcc 4918e0 <__cxa_atexit@plt+0x47b1d0> │ │ │ │ + ldr lr, [pc, #188] @ 4918fc <__cxa_atexit@plt+0x47b1ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r9, r6, #12 │ │ │ │ sub r0, r3, #35 @ 0x23 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 491888 <__cxa_atexit@plt+0x47b178> │ │ │ │ - ldr lr, [pc, #144] @ 4918d8 <__cxa_atexit@plt+0x47b1c8> │ │ │ │ + ble 4918b0 <__cxa_atexit@plt+0x47b1a0> │ │ │ │ + ldr lr, [pc, #144] @ 491900 <__cxa_atexit@plt+0x47b1f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #140] @ 4918dc <__cxa_atexit@plt+0x47b1cc> │ │ │ │ + ldr r2, [pc, #140] @ 491904 <__cxa_atexit@plt+0x47b1f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r7, [pc, #132] @ 4918e0 <__cxa_atexit@plt+0x47b1d0> │ │ │ │ + ldr r7, [pc, #132] @ 491908 <__cxa_atexit@plt+0x47b1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #28 │ │ │ │ - ldr r2, [pc, #84] @ 4918e8 <__cxa_atexit@plt+0x47b1d8> │ │ │ │ + ldr r2, [pc, #84] @ 491910 <__cxa_atexit@plt+0x47b200> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #80] @ 4918ec <__cxa_atexit@plt+0x47b1dc> │ │ │ │ + ldr r8, [pc, #80] @ 491914 <__cxa_atexit@plt+0x47b204> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r2, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r6, [pc, #36] @ 4918e4 <__cxa_atexit@plt+0x47b1d4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r6, [pc, #36] @ 49190c <__cxa_atexit@plt+0x47b1fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - cmneq ip, #36, 2 │ │ │ │ - cmneq ip, #188 @ 0xbc │ │ │ │ + cmneq ip, #252 @ 0xfc │ │ │ │ + cmneq ip, #148 @ 0x94 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - teqeq r9, #12992 @ 0x32c0 │ │ │ │ + teqeq r9, #2608 @ 0xa30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 491968 <__cxa_atexit@plt+0x47b258> │ │ │ │ - ldr r3, [pc, #104] @ 491978 <__cxa_atexit@plt+0x47b268> │ │ │ │ + bhi 491990 <__cxa_atexit@plt+0x47b280> │ │ │ │ + ldr r3, [pc, #104] @ 4919a0 <__cxa_atexit@plt+0x47b290> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 491948 <__cxa_atexit@plt+0x47b238> │ │ │ │ - ldr r3, [pc, #88] @ 49197c <__cxa_atexit@plt+0x47b26c> │ │ │ │ + beq 491970 <__cxa_atexit@plt+0x47b260> │ │ │ │ + ldr r3, [pc, #88] @ 4919a4 <__cxa_atexit@plt+0x47b294> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 491958 <__cxa_atexit@plt+0x47b248> │ │ │ │ + beq 491980 <__cxa_atexit@plt+0x47b270> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 491980 <__cxa_atexit@plt+0x47b270> │ │ │ │ + ldr r7, [pc, #16] @ 4919a8 <__cxa_atexit@plt+0x47b298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r9, #0, 6 │ │ │ │ + cmpeq r9, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 4919c0 <__cxa_atexit@plt+0x47b2b0> │ │ │ │ + ldr r3, [pc, #44] @ 4919e8 <__cxa_atexit@plt+0x47b2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4919b8 <__cxa_atexit@plt+0x47b2a8> │ │ │ │ + beq 4919e0 <__cxa_atexit@plt+0x47b2d0> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 491a2c <__cxa_atexit@plt+0x47b31c> │ │ │ │ - ldr r3, [pc, #64] @ 491a3c <__cxa_atexit@plt+0x47b32c> │ │ │ │ + bhi 491a54 <__cxa_atexit@plt+0x47b344> │ │ │ │ + ldr r3, [pc, #64] @ 491a64 <__cxa_atexit@plt+0x47b354> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 491a1c <__cxa_atexit@plt+0x47b30c> │ │ │ │ + beq 491a44 <__cxa_atexit@plt+0x47b334> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 491a40 <__cxa_atexit@plt+0x47b330> │ │ │ │ + ldr r7, [pc, #12] @ 491a68 <__cxa_atexit@plt+0x47b358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq r9, #64, 4 │ │ │ │ + cmpeq r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 491a84 <__cxa_atexit@plt+0x47b374> │ │ │ │ + ldr r3, [pc, #8] @ 491aac <__cxa_atexit@plt+0x47b39c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq r9, #248, 2 @ 0x3e │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq r9, #208, 2 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 491ae0 <__cxa_atexit@plt+0x47b3d0> │ │ │ │ - ldr r3, [pc, #72] @ 491af4 <__cxa_atexit@plt+0x47b3e4> │ │ │ │ + bhi 491b08 <__cxa_atexit@plt+0x47b3f8> │ │ │ │ + ldr r3, [pc, #72] @ 491b1c <__cxa_atexit@plt+0x47b40c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 491ad0 <__cxa_atexit@plt+0x47b3c0> │ │ │ │ - ldr r7, [pc, #56] @ 491af8 <__cxa_atexit@plt+0x47b3e8> │ │ │ │ + beq 491af8 <__cxa_atexit@plt+0x47b3e8> │ │ │ │ + ldr r7, [pc, #56] @ 491b20 <__cxa_atexit@plt+0x47b410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #0 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 491afc <__cxa_atexit@plt+0x47b3ec> │ │ │ │ + ldr r7, [pc, #20] @ 491b24 <__cxa_atexit@plt+0x47b414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq ip, #184, 28 @ 0xb80 │ │ │ │ - cmpeq r9, #148, 2 @ 0x25 │ │ │ │ + cmneq ip, #144, 28 @ 0x900 │ │ │ │ + cmpeq r9, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 491b24 <__cxa_atexit@plt+0x47b414> │ │ │ │ + ldr r3, [pc, #20] @ 491b4c <__cxa_atexit@plt+0x47b43c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4914c4 <__cxa_atexit@plt+0x47adb4> │ │ │ │ - cmneq ip, #104, 28 @ 0x680 │ │ │ │ + b 4914ec <__cxa_atexit@plt+0x47addc> │ │ │ │ + cmneq ip, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 491b74 <__cxa_atexit@plt+0x47b464> │ │ │ │ + beq 491b9c <__cxa_atexit@plt+0x47b48c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 491b80 <__cxa_atexit@plt+0x47b470> │ │ │ │ + bne 491ba8 <__cxa_atexit@plt+0x47b498> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - beq 491b8c <__cxa_atexit@plt+0x47b47c> │ │ │ │ + beq 491bb4 <__cxa_atexit@plt+0x47b4a4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 491b98 <__cxa_atexit@plt+0x47b488> │ │ │ │ - ldr r8, [pc, #64] @ 491bb0 <__cxa_atexit@plt+0x47b4a0> │ │ │ │ + bne 491bc0 <__cxa_atexit@plt+0x47b4b0> │ │ │ │ + ldr r8, [pc, #64] @ 491bd8 <__cxa_atexit@plt+0x47b4c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #44] @ 491ba8 <__cxa_atexit@plt+0x47b498> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #44] @ 491bd0 <__cxa_atexit@plt+0x47b4c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #28] @ 491ba4 <__cxa_atexit@plt+0x47b494> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #28] @ 491bcc <__cxa_atexit@plt+0x47b4bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #32] @ 491bb4 <__cxa_atexit@plt+0x47b4a4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #32] @ 491bdc <__cxa_atexit@plt+0x47b4cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r8, [pc, #12] @ 491bac <__cxa_atexit@plt+0x47b49c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r8, [pc, #12] @ 491bd4 <__cxa_atexit@plt+0x47b4c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - cmneq ip, #212 @ 0xd4 │ │ │ │ - cmneq ip, #228 @ 0xe4 │ │ │ │ - cmneq ip, #196 @ 0xc4 │ │ │ │ - cmneq ip, #248 @ 0xf8 │ │ │ │ - cmneq ip, #216 @ 0xd8 │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + cmneq ip, #172 @ 0xac │ │ │ │ + cmneq ip, #188 @ 0xbc │ │ │ │ + cmneq ip, #156 @ 0x9c │ │ │ │ + cmneq ip, #208 @ 0xd0 │ │ │ │ + cmneq ip, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 491d34 <__cxa_atexit@plt+0x47b624> │ │ │ │ + bhi 491d5c <__cxa_atexit@plt+0x47b64c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 491c44 <__cxa_atexit@plt+0x47b534> │ │ │ │ + beq 491c6c <__cxa_atexit@plt+0x47b55c> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 491c84 <__cxa_atexit@plt+0x47b574> │ │ │ │ + bne 491cac <__cxa_atexit@plt+0x47b59c> │ │ │ │ bic r1, r3, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 491cc4 <__cxa_atexit@plt+0x47b5b4> │ │ │ │ + beq 491cec <__cxa_atexit@plt+0x47b5dc> │ │ │ │ cmp r1, #4 │ │ │ │ - bne 491cfc <__cxa_atexit@plt+0x47b5ec> │ │ │ │ + bne 491d24 <__cxa_atexit@plt+0x47b614> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 491d54 <__cxa_atexit@plt+0x47b644> │ │ │ │ - ldr r1, [pc, #432] @ 491dd0 <__cxa_atexit@plt+0x47b6c0> │ │ │ │ + bcc 491d7c <__cxa_atexit@plt+0x47b66c> │ │ │ │ + ldr r1, [pc, #432] @ 491df8 <__cxa_atexit@plt+0x47b6e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #424] @ 491dd4 <__cxa_atexit@plt+0x47b6c4> │ │ │ │ + ldr r0, [pc, #424] @ 491dfc <__cxa_atexit@plt+0x47b6ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #412] @ 491dd8 <__cxa_atexit@plt+0x47b6c8> │ │ │ │ + ldr r8, [pc, #412] @ 491e00 <__cxa_atexit@plt+0x47b6f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 491d3c <__cxa_atexit@plt+0x47b62c> │ │ │ │ - ldr r1, [pc, #332] @ 491dac <__cxa_atexit@plt+0x47b69c> │ │ │ │ + bcc 491d64 <__cxa_atexit@plt+0x47b654> │ │ │ │ + ldr r1, [pc, #332] @ 491dd4 <__cxa_atexit@plt+0x47b6c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #324] @ 491db0 <__cxa_atexit@plt+0x47b6a0> │ │ │ │ + ldr r0, [pc, #324] @ 491dd8 <__cxa_atexit@plt+0x47b6c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #312] @ 491db4 <__cxa_atexit@plt+0x47b6a4> │ │ │ │ + ldr r8, [pc, #312] @ 491ddc <__cxa_atexit@plt+0x47b6cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 491d48 <__cxa_atexit@plt+0x47b638> │ │ │ │ - ldr r1, [pc, #256] @ 491da0 <__cxa_atexit@plt+0x47b690> │ │ │ │ + bcc 491d70 <__cxa_atexit@plt+0x47b660> │ │ │ │ + ldr r1, [pc, #256] @ 491dc8 <__cxa_atexit@plt+0x47b6b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #248] @ 491da4 <__cxa_atexit@plt+0x47b694> │ │ │ │ + ldr r0, [pc, #248] @ 491dcc <__cxa_atexit@plt+0x47b6bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #236] @ 491da8 <__cxa_atexit@plt+0x47b698> │ │ │ │ + ldr r8, [pc, #236] @ 491dd0 <__cxa_atexit@plt+0x47b6c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 491d60 <__cxa_atexit@plt+0x47b650> │ │ │ │ - ldr r1, [pc, #236] @ 491dc4 <__cxa_atexit@plt+0x47b6b4> │ │ │ │ + bcc 491d88 <__cxa_atexit@plt+0x47b678> │ │ │ │ + ldr r1, [pc, #236] @ 491dec <__cxa_atexit@plt+0x47b6dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #228] @ 491dc8 <__cxa_atexit@plt+0x47b6b8> │ │ │ │ + ldr r0, [pc, #228] @ 491df0 <__cxa_atexit@plt+0x47b6e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #216] @ 491dcc <__cxa_atexit@plt+0x47b6bc> │ │ │ │ + ldr r8, [pc, #216] @ 491df4 <__cxa_atexit@plt+0x47b6e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 491d6c <__cxa_atexit@plt+0x47b65c> │ │ │ │ - ldr r1, [pc, #168] @ 491db8 <__cxa_atexit@plt+0x47b6a8> │ │ │ │ + bcc 491d94 <__cxa_atexit@plt+0x47b684> │ │ │ │ + ldr r1, [pc, #168] @ 491de0 <__cxa_atexit@plt+0x47b6d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #160] @ 491dbc <__cxa_atexit@plt+0x47b6ac> │ │ │ │ + ldr r0, [pc, #160] @ 491de4 <__cxa_atexit@plt+0x47b6d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #148] @ 491dc0 <__cxa_atexit@plt+0x47b6b0> │ │ │ │ + ldr r8, [pc, #148] @ 491de8 <__cxa_atexit@plt+0x47b6d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 491d90 <__cxa_atexit@plt+0x47b680> │ │ │ │ + ldr r7, [pc, #76] @ 491db8 <__cxa_atexit@plt+0x47b6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 491d74 <__cxa_atexit@plt+0x47b664> │ │ │ │ - ldr r7, [pc, #60] @ 491d8c <__cxa_atexit@plt+0x47b67c> │ │ │ │ + b 491d9c <__cxa_atexit@plt+0x47b68c> │ │ │ │ + ldr r7, [pc, #60] @ 491db4 <__cxa_atexit@plt+0x47b6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 491d74 <__cxa_atexit@plt+0x47b664> │ │ │ │ - ldr r7, [pc, #64] @ 491d9c <__cxa_atexit@plt+0x47b68c> │ │ │ │ + b 491d9c <__cxa_atexit@plt+0x47b68c> │ │ │ │ + ldr r7, [pc, #64] @ 491dc4 <__cxa_atexit@plt+0x47b6b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 491d74 <__cxa_atexit@plt+0x47b664> │ │ │ │ - ldr r7, [pc, #48] @ 491d98 <__cxa_atexit@plt+0x47b688> │ │ │ │ + b 491d9c <__cxa_atexit@plt+0x47b68c> │ │ │ │ + ldr r7, [pc, #48] @ 491dc0 <__cxa_atexit@plt+0x47b6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 491d74 <__cxa_atexit@plt+0x47b664> │ │ │ │ - ldr r7, [pc, #32] @ 491d94 <__cxa_atexit@plt+0x47b684> │ │ │ │ + b 491d9c <__cxa_atexit@plt+0x47b68c> │ │ │ │ + ldr r7, [pc, #32] @ 491dbc <__cxa_atexit@plt+0x47b6ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq ip, #208, 24 @ 0xd000 │ │ │ │ - cmneq ip, #108, 24 @ 0x6c00 │ │ │ │ - cmneq ip, #160, 30 @ 0x280 │ │ │ │ - cmneq ip, #16, 26 @ 0x400 │ │ │ │ - cmneq ip, #172, 24 @ 0xac00 │ │ │ │ - cmneq ip, #228, 30 @ 0x390 │ │ │ │ - cmneq ip, #96, 24 @ 0x6000 │ │ │ │ - cmneq ip, #252, 22 @ 0x3f000 │ │ │ │ - cmneq ip, #56, 30 @ 0xe0 │ │ │ │ - cmneq ip, #152, 24 @ 0x9800 │ │ │ │ - cmneq ip, #52, 24 @ 0x3400 │ │ │ │ - cmneq ip, #116, 30 @ 0x1d0 │ │ │ │ - cmneq ip, #80, 26 @ 0x1400 │ │ │ │ - cmneq ip, #236, 24 @ 0xec00 │ │ │ │ - cmneq ip, #48 @ 0x30 │ │ │ │ + cmneq ip, #168, 24 @ 0xa800 │ │ │ │ + cmneq ip, #68, 24 @ 0x4400 │ │ │ │ + cmneq ip, #120, 30 @ 0x1e0 │ │ │ │ + cmneq ip, #232, 24 @ 0xe800 │ │ │ │ + cmneq ip, #132, 24 @ 0x8400 │ │ │ │ + cmneq ip, #188, 30 @ 0x2f0 │ │ │ │ + cmneq ip, #56, 24 @ 0x3800 │ │ │ │ + cmneq ip, #212, 22 @ 0x35000 │ │ │ │ + cmneq ip, #16, 30 @ 0x40 │ │ │ │ + cmneq ip, #112, 24 @ 0x7000 │ │ │ │ + cmneq ip, #12, 24 @ 0xc00 │ │ │ │ + cmneq ip, #76, 30 @ 0x130 │ │ │ │ + cmneq ip, #40, 26 @ 0xa00 │ │ │ │ + cmneq ip, #196, 24 @ 0xc400 │ │ │ │ + cmneq ip, #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491e30 <__cxa_atexit@plt+0x47b720> │ │ │ │ - ldr r2, [pc, #72] @ 491e4c <__cxa_atexit@plt+0x47b73c> │ │ │ │ + bcc 491e58 <__cxa_atexit@plt+0x47b748> │ │ │ │ + ldr r2, [pc, #72] @ 491e74 <__cxa_atexit@plt+0x47b764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ 491e50 <__cxa_atexit@plt+0x47b740> │ │ │ │ + ldr r0, [pc, #60] @ 491e78 <__cxa_atexit@plt+0x47b768> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 491e54 <__cxa_atexit@plt+0x47b744> │ │ │ │ + ldr r8, [pc, #40] @ 491e7c <__cxa_atexit@plt+0x47b76c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 491e58 <__cxa_atexit@plt+0x47b748> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491e80 <__cxa_atexit@plt+0x47b770> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #108, 22 @ 0x1b000 │ │ │ │ - cmneq ip, #4, 22 @ 0x1000 │ │ │ │ - cmneq ip, #64, 28 @ 0x400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #68, 22 @ 0x11000 │ │ │ │ + cmneq ip, #220, 20 @ 0xdc000 │ │ │ │ + cmneq ip, #24, 28 @ 0x180 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491eb0 <__cxa_atexit@plt+0x47b7a0> │ │ │ │ - ldr r2, [pc, #72] @ 491ecc <__cxa_atexit@plt+0x47b7bc> │ │ │ │ + bcc 491ed8 <__cxa_atexit@plt+0x47b7c8> │ │ │ │ + ldr r2, [pc, #72] @ 491ef4 <__cxa_atexit@plt+0x47b7e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ 491ed0 <__cxa_atexit@plt+0x47b7c0> │ │ │ │ + ldr r0, [pc, #60] @ 491ef8 <__cxa_atexit@plt+0x47b7e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 491ed4 <__cxa_atexit@plt+0x47b7c4> │ │ │ │ + ldr r8, [pc, #40] @ 491efc <__cxa_atexit@plt+0x47b7ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 491ed8 <__cxa_atexit@plt+0x47b7c8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491f00 <__cxa_atexit@plt+0x47b7f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #236, 20 @ 0xec000 │ │ │ │ - cmneq ip, #132, 20 @ 0x84000 │ │ │ │ - cmneq ip, #188, 26 @ 0x2f00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #196, 20 @ 0xc4000 │ │ │ │ + cmneq ip, #92, 20 @ 0x5c000 │ │ │ │ + cmneq ip, #148, 26 @ 0x2500 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491f30 <__cxa_atexit@plt+0x47b820> │ │ │ │ - ldr r2, [pc, #72] @ 491f4c <__cxa_atexit@plt+0x47b83c> │ │ │ │ + bcc 491f58 <__cxa_atexit@plt+0x47b848> │ │ │ │ + ldr r2, [pc, #72] @ 491f74 <__cxa_atexit@plt+0x47b864> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ 491f50 <__cxa_atexit@plt+0x47b840> │ │ │ │ + ldr r0, [pc, #60] @ 491f78 <__cxa_atexit@plt+0x47b868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 491f54 <__cxa_atexit@plt+0x47b844> │ │ │ │ + ldr r8, [pc, #40] @ 491f7c <__cxa_atexit@plt+0x47b86c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 491f58 <__cxa_atexit@plt+0x47b848> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 491f80 <__cxa_atexit@plt+0x47b870> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #108, 20 @ 0x6c000 │ │ │ │ - cmneq ip, #4, 20 @ 0x4000 │ │ │ │ - cmneq ip, #56, 26 @ 0xe00 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #68, 20 @ 0x44000 │ │ │ │ + cmneq ip, #220, 18 @ 0x370000 │ │ │ │ + cmneq ip, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 491fb0 <__cxa_atexit@plt+0x47b8a0> │ │ │ │ - ldr r2, [pc, #72] @ 491fcc <__cxa_atexit@plt+0x47b8bc> │ │ │ │ + bcc 491fd8 <__cxa_atexit@plt+0x47b8c8> │ │ │ │ + ldr r2, [pc, #72] @ 491ff4 <__cxa_atexit@plt+0x47b8e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ 491fd0 <__cxa_atexit@plt+0x47b8c0> │ │ │ │ + ldr r0, [pc, #60] @ 491ff8 <__cxa_atexit@plt+0x47b8e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 491fd4 <__cxa_atexit@plt+0x47b8c4> │ │ │ │ + ldr r8, [pc, #40] @ 491ffc <__cxa_atexit@plt+0x47b8ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 491fd8 <__cxa_atexit@plt+0x47b8c8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 492000 <__cxa_atexit@plt+0x47b8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #236, 18 @ 0x3b0000 │ │ │ │ - cmneq ip, #132, 18 @ 0x210000 │ │ │ │ - cmneq ip, #180, 24 @ 0xb400 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #196, 18 @ 0x310000 │ │ │ │ + cmneq ip, #92, 18 @ 0x170000 │ │ │ │ + cmneq ip, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 492030 <__cxa_atexit@plt+0x47b920> │ │ │ │ - ldr r2, [pc, #72] @ 49204c <__cxa_atexit@plt+0x47b93c> │ │ │ │ + bcc 492058 <__cxa_atexit@plt+0x47b948> │ │ │ │ + ldr r2, [pc, #72] @ 492074 <__cxa_atexit@plt+0x47b964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #60] @ 492050 <__cxa_atexit@plt+0x47b940> │ │ │ │ + ldr r0, [pc, #60] @ 492078 <__cxa_atexit@plt+0x47b968> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 492054 <__cxa_atexit@plt+0x47b944> │ │ │ │ + ldr r8, [pc, #40] @ 49207c <__cxa_atexit@plt+0x47b96c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #32] @ 492058 <__cxa_atexit@plt+0x47b948> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #32] @ 492080 <__cxa_atexit@plt+0x47b970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq ip, #4, 18 @ 0x10000 │ │ │ │ - cmneq ip, #48, 24 @ 0x3000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #68, 18 @ 0x110000 │ │ │ │ + cmneq ip, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq ip, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4920bc <__cxa_atexit@plt+0x47b9ac> │ │ │ │ + bhi 4920e4 <__cxa_atexit@plt+0x47b9d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4920c8 <__cxa_atexit@plt+0x47b9b8> │ │ │ │ - ldr r2, [pc, #76] @ 4920d8 <__cxa_atexit@plt+0x47b9c8> │ │ │ │ + bcc 4920f0 <__cxa_atexit@plt+0x47b9e0> │ │ │ │ + ldr r2, [pc, #76] @ 492100 <__cxa_atexit@plt+0x47b9f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4920dc <__cxa_atexit@plt+0x47b9cc> │ │ │ │ + ldr r1, [pc, #72] @ 492104 <__cxa_atexit@plt+0x47b9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4920e0 <__cxa_atexit@plt+0x47b9d0> │ │ │ │ + ldr r8, [pc, #56] @ 492108 <__cxa_atexit@plt+0x47b9f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - cmneq ip, #124, 16 @ 0x7c0000 │ │ │ │ - teqeq r9, #132, 10 @ 0x21000000 │ │ │ │ + cmneq ip, #84, 16 @ 0x540000 │ │ │ │ + teqeq r9, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4921b0 <__cxa_atexit@plt+0x47baa0> │ │ │ │ + bhi 4921d8 <__cxa_atexit@plt+0x47bac8> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 492118 <__cxa_atexit@plt+0x47ba08> │ │ │ │ - ldr r8, [pc, #224] @ 4921f0 <__cxa_atexit@plt+0x47bae0> │ │ │ │ + bne 492140 <__cxa_atexit@plt+0x47ba30> │ │ │ │ + ldr r8, [pc, #224] @ 492218 <__cxa_atexit@plt+0x47bb08> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4921c0 <__cxa_atexit@plt+0x47bab0> │ │ │ │ + bcc 4921e8 <__cxa_atexit@plt+0x47bad8> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ add r9, r6, #4 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 492188 <__cxa_atexit@plt+0x47ba78> │ │ │ │ - ldr lr, [pc, #144] @ 4921e0 <__cxa_atexit@plt+0x47bad0> │ │ │ │ + ble 4921b0 <__cxa_atexit@plt+0x47baa0> │ │ │ │ + ldr lr, [pc, #144] @ 492208 <__cxa_atexit@plt+0x47baf8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #140] @ 4921e4 <__cxa_atexit@plt+0x47bad4> │ │ │ │ + ldr r0, [pc, #140] @ 49220c <__cxa_atexit@plt+0x47bafc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #132] @ 4921e8 <__cxa_atexit@plt+0x47bad8> │ │ │ │ + ldr r7, [pc, #132] @ 492210 <__cxa_atexit@plt+0x47bb00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #100] @ 4921f8 <__cxa_atexit@plt+0x47bae8> │ │ │ │ + ldr r0, [pc, #100] @ 492220 <__cxa_atexit@plt+0x47bb10> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #96] @ 4921fc <__cxa_atexit@plt+0x47baec> │ │ │ │ + ldr r8, [pc, #96] @ 492224 <__cxa_atexit@plt+0x47bb14> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #60] @ 4921f4 <__cxa_atexit@plt+0x47bae4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #60] @ 49221c <__cxa_atexit@plt+0x47bb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4921ec <__cxa_atexit@plt+0x47badc> │ │ │ │ + ldr r7, [pc, #36] @ 492214 <__cxa_atexit@plt+0x47bb04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq ip, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq ip, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq ip, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq r9, #58720256 @ 0x3800000 │ │ │ │ - cmpeq r9, #220, 20 @ 0xdc000 │ │ │ │ + teqeq r9, #964689920 @ 0x39800000 │ │ │ │ + cmpeq r9, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - teqeq r9, #144, 8 @ 0x90000000 │ │ │ │ + teqeq r9, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 492298 <__cxa_atexit@plt+0x47bb88> │ │ │ │ + bcc 4922c0 <__cxa_atexit@plt+0x47bbb0> │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r9, r3, #4 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 492270 <__cxa_atexit@plt+0x47bb60> │ │ │ │ - ldr lr, [pc, #116] @ 4922b0 <__cxa_atexit@plt+0x47bba0> │ │ │ │ + ble 492298 <__cxa_atexit@plt+0x47bb88> │ │ │ │ + ldr lr, [pc, #116] @ 4922d8 <__cxa_atexit@plt+0x47bbc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 4922b4 <__cxa_atexit@plt+0x47bba4> │ │ │ │ + ldr r0, [pc, #112] @ 4922dc <__cxa_atexit@plt+0x47bbcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 4922b8 <__cxa_atexit@plt+0x47bba8> │ │ │ │ + ldr r7, [pc, #104] @ 4922e0 <__cxa_atexit@plt+0x47bbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, r7} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str lr, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 4922c0 <__cxa_atexit@plt+0x47bbb0> │ │ │ │ + ldr r0, [pc, #68] @ 4922e8 <__cxa_atexit@plt+0x47bbd8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 4922c4 <__cxa_atexit@plt+0x47bbb4> │ │ │ │ + ldr r8, [pc, #64] @ 4922ec <__cxa_atexit@plt+0x47bbdc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r3, [pc, #28] @ 4922bc <__cxa_atexit@plt+0x47bbac> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r3, [pc, #28] @ 4922e4 <__cxa_atexit@plt+0x47bbd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq ip, #48, 14 @ 0xc00000 │ │ │ │ - cmneq ip, #200, 12 @ 0xc800000 │ │ │ │ + cmneq ip, #8, 14 @ 0x200000 │ │ │ │ + cmneq ip, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - teqeq r9, #168, 6 @ 0xa0000002 │ │ │ │ + teqeq r9, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 492340 <__cxa_atexit@plt+0x47bc30> │ │ │ │ - ldr r3, [pc, #104] @ 492350 <__cxa_atexit@plt+0x47bc40> │ │ │ │ + bhi 492368 <__cxa_atexit@plt+0x47bc58> │ │ │ │ + ldr r3, [pc, #104] @ 492378 <__cxa_atexit@plt+0x47bc68> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 492320 <__cxa_atexit@plt+0x47bc10> │ │ │ │ - ldr r3, [pc, #88] @ 492354 <__cxa_atexit@plt+0x47bc44> │ │ │ │ + beq 492348 <__cxa_atexit@plt+0x47bc38> │ │ │ │ + ldr r3, [pc, #88] @ 49237c <__cxa_atexit@plt+0x47bc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 492330 <__cxa_atexit@plt+0x47bc20> │ │ │ │ + beq 492358 <__cxa_atexit@plt+0x47bc48> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ - b 4920f0 <__cxa_atexit@plt+0x47b9e0> │ │ │ │ + b 492118 <__cxa_atexit@plt+0x47ba08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 492358 <__cxa_atexit@plt+0x47bc48> │ │ │ │ + ldr r7, [pc, #16] @ 492380 <__cxa_atexit@plt+0x47bc70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r9, #80, 18 @ 0x140000 │ │ │ │ + cmpeq r9, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 492398 <__cxa_atexit@plt+0x47bc88> │ │ │ │ + ldr r3, [pc, #44] @ 4923c0 <__cxa_atexit@plt+0x47bcb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 492390 <__cxa_atexit@plt+0x47bc80> │ │ │ │ + beq 4923b8 <__cxa_atexit@plt+0x47bca8> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4920f0 <__cxa_atexit@plt+0x47b9e0> │ │ │ │ + b 492118 <__cxa_atexit@plt+0x47ba08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4920f0 <__cxa_atexit@plt+0x47b9e0> │ │ │ │ + b 492118 <__cxa_atexit@plt+0x47ba08> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 492478 <__cxa_atexit@plt+0x47bd68> │ │ │ │ - ldr r3, [pc, #240] @ 4924c4 <__cxa_atexit@plt+0x47bdb4> │ │ │ │ + bhi 4924a0 <__cxa_atexit@plt+0x47bd90> │ │ │ │ + ldr r3, [pc, #240] @ 4924ec <__cxa_atexit@plt+0x47bddc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 492410 <__cxa_atexit@plt+0x47bd00> │ │ │ │ + beq 492438 <__cxa_atexit@plt+0x47bd28> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 492488 <__cxa_atexit@plt+0x47bd78> │ │ │ │ + bhi 4924b0 <__cxa_atexit@plt+0x47bda0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 492420 <__cxa_atexit@plt+0x47bd10> │ │ │ │ - ldr r3, [pc, #204] @ 4924cc <__cxa_atexit@plt+0x47bdbc> │ │ │ │ + bne 492448 <__cxa_atexit@plt+0x47bd38> │ │ │ │ + ldr r3, [pc, #204] @ 4924f4 <__cxa_atexit@plt+0x47bde4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4924a0 <__cxa_atexit@plt+0x47bd90> │ │ │ │ - ldr r7, [pc, #144] @ 4924d8 <__cxa_atexit@plt+0x47bdc8> │ │ │ │ + bcc 4924c8 <__cxa_atexit@plt+0x47bdb8> │ │ │ │ + ldr r7, [pc, #144] @ 492500 <__cxa_atexit@plt+0x47bdf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #140] @ 4924dc <__cxa_atexit@plt+0x47bdcc> │ │ │ │ + ldr r3, [pc, #140] @ 492504 <__cxa_atexit@plt+0x47bdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #12]! │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #84] @ 4924d4 <__cxa_atexit@plt+0x47bdc4> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #84] @ 4924fc <__cxa_atexit@plt+0x47bdec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4924d0 <__cxa_atexit@plt+0x47bdc0> │ │ │ │ + ldr r7, [pc, #64] @ 4924f8 <__cxa_atexit@plt+0x47bde8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 4924c8 <__cxa_atexit@plt+0x47bdb8> │ │ │ │ + ldr r6, [pc, #32] @ 4924f0 <__cxa_atexit@plt+0x47bde0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - teqeq r9, #-536870911 @ 0xe0000001 │ │ │ │ - cmpeq r9, #4, 16 @ 0x40000 │ │ │ │ - cmpeq r9, #28, 16 @ 0x1c0000 │ │ │ │ + teqeq r9, #1610612751 @ 0x6000000f │ │ │ │ + cmpeq r9, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq r9, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ - teqeq r9, #220, 2 @ 0x37 │ │ │ │ + teqeq r9, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr sl, [r3, #4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 492574 <__cxa_atexit@plt+0x47be64> │ │ │ │ + bhi 49259c <__cxa_atexit@plt+0x47be8c> │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 492524 <__cxa_atexit@plt+0x47be14> │ │ │ │ - ldr r8, [pc, #156] @ 4925b4 <__cxa_atexit@plt+0x47bea4> │ │ │ │ + bne 49254c <__cxa_atexit@plt+0x47be3c> │ │ │ │ + ldr r8, [pc, #156] @ 4925dc <__cxa_atexit@plt+0x47becc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, sl │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ mov r1, #0 │ │ │ │ stmda r3, {r1, sl} │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 49258c <__cxa_atexit@plt+0x47be7c> │ │ │ │ - ldr r7, [pc, #116] @ 4925bc <__cxa_atexit@plt+0x47beac> │ │ │ │ + bcc 4925b4 <__cxa_atexit@plt+0x47bea4> │ │ │ │ + ldr r7, [pc, #116] @ 4925e4 <__cxa_atexit@plt+0x47bed4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #112] @ 4925c0 <__cxa_atexit@plt+0x47beb0> │ │ │ │ + ldr r8, [pc, #112] @ 4925e8 <__cxa_atexit@plt+0x47bed8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r2, #3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #12]! │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #60] @ 4925b8 <__cxa_atexit@plt+0x47bea8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #60] @ 4925e0 <__cxa_atexit@plt+0x47bed0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 4925b0 <__cxa_atexit@plt+0x47bea0> │ │ │ │ + ldr r6, [pc, #28] @ 4925d8 <__cxa_atexit@plt+0x47bec8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - teqeq r9, #-2147483647 @ 0x80000001 │ │ │ │ - cmpeq r9, #24, 14 @ 0x600000 │ │ │ │ + teqeq r9, #-2147483593 @ 0x80000037 │ │ │ │ + cmpeq r9, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ - teqeq r9, #220 @ 0xdc │ │ │ │ + teqeq r9, #180, 2 @ 0x2d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4925e8 <__cxa_atexit@plt+0x47bed8> │ │ │ │ + ldr r3, [pc, #8] @ 492610 <__cxa_atexit@plt+0x47bf00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 785d18 <__cxa_atexit@plt+0x76f608> │ │ │ │ - cmpeq r9, #188, 12 @ 0xbc00000 │ │ │ │ + b 785d40 <__cxa_atexit@plt+0x76f630> │ │ │ │ + cmpeq r9, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4926b8 <__cxa_atexit@plt+0x47bfa8> │ │ │ │ - ldr r3, [pc, #260] @ 492710 <__cxa_atexit@plt+0x47c000> │ │ │ │ + bhi 4926e0 <__cxa_atexit@plt+0x47bfd0> │ │ │ │ + ldr r3, [pc, #260] @ 492738 <__cxa_atexit@plt+0x47c028> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 49264c <__cxa_atexit@plt+0x47bf3c> │ │ │ │ + beq 492674 <__cxa_atexit@plt+0x47bf64> │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4926c8 <__cxa_atexit@plt+0x47bfb8> │ │ │ │ + bhi 4926f0 <__cxa_atexit@plt+0x47bfe0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49265c <__cxa_atexit@plt+0x47bf4c> │ │ │ │ - ldr r3, [pc, #232] @ 49271c <__cxa_atexit@plt+0x47c00c> │ │ │ │ + bne 492684 <__cxa_atexit@plt+0x47bf74> │ │ │ │ + ldr r3, [pc, #232] @ 492744 <__cxa_atexit@plt+0x47c034> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #228] @ 492720 <__cxa_atexit@plt+0x47c010> │ │ │ │ + ldr r7, [pc, #228] @ 492748 <__cxa_atexit@plt+0x47c038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #176] @ 492714 <__cxa_atexit@plt+0x47c004> │ │ │ │ + ldr r3, [pc, #176] @ 49273c <__cxa_atexit@plt+0x47c02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4926ec <__cxa_atexit@plt+0x47bfdc> │ │ │ │ - ldr r3, [pc, #164] @ 492730 <__cxa_atexit@plt+0x47c020> │ │ │ │ + bcc 492714 <__cxa_atexit@plt+0x47c004> │ │ │ │ + ldr r3, [pc, #164] @ 492758 <__cxa_atexit@plt+0x47c048> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #156] @ 492734 <__cxa_atexit@plt+0x47c024> │ │ │ │ + ldr r8, [pc, #156] @ 49275c <__cxa_atexit@plt+0x47c04c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #12]! │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #108] @ 49272c <__cxa_atexit@plt+0x47c01c> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #108] @ 492754 <__cxa_atexit@plt+0x47c044> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 492724 <__cxa_atexit@plt+0x47c014> │ │ │ │ + ldr r7, [pc, #84] @ 49274c <__cxa_atexit@plt+0x47c03c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #80] @ 492728 <__cxa_atexit@plt+0x47c018> │ │ │ │ + ldr r3, [pc, #80] @ 492750 <__cxa_atexit@plt+0x47c040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 492718 <__cxa_atexit@plt+0x47c008> │ │ │ │ + ldr r6, [pc, #36] @ 492740 <__cxa_atexit@plt+0x47c030> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq ip, #20, 6 @ 0x50000000 │ │ │ │ + cmneq ip, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - teqeq r9, #936 @ 0x3a8 │ │ │ │ - cmneq ip, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq r9, #196, 10 @ 0x31000000 │ │ │ │ - cmneq ip, #160, 4 │ │ │ │ - cmpeq r9, #228, 10 @ 0x39000000 │ │ │ │ + teqeq r9, #194 @ 0xc2 │ │ │ │ + cmneq ip, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq r9, #156, 10 @ 0x27000000 │ │ │ │ + cmneq ip, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq r9, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - teqeq r9, #148, 30 @ 0x250 │ │ │ │ + teqeq r9, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4927d8 <__cxa_atexit@plt+0x47c0c8> │ │ │ │ + bhi 492800 <__cxa_atexit@plt+0x47c0f0> │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 492780 <__cxa_atexit@plt+0x47c070> │ │ │ │ - ldr r8, [pc, #188] @ 492828 <__cxa_atexit@plt+0x47c118> │ │ │ │ + bne 4927a8 <__cxa_atexit@plt+0x47c098> │ │ │ │ + ldr r8, [pc, #188] @ 492850 <__cxa_atexit@plt+0x47c140> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #184] @ 49282c <__cxa_atexit@plt+0x47c11c> │ │ │ │ + ldr r7, [pc, #184] @ 492854 <__cxa_atexit@plt+0x47c144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r1, [pc, #152] @ 492820 <__cxa_atexit@plt+0x47c110> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r1, [pc, #152] @ 492848 <__cxa_atexit@plt+0x47c138> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ stmda r3, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 4927fc <__cxa_atexit@plt+0x47c0ec> │ │ │ │ - ldr r7, [pc, #140] @ 492838 <__cxa_atexit@plt+0x47c128> │ │ │ │ + bcc 492824 <__cxa_atexit@plt+0x47c114> │ │ │ │ + ldr r7, [pc, #140] @ 492860 <__cxa_atexit@plt+0x47c150> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #136] @ 49283c <__cxa_atexit@plt+0x47c12c> │ │ │ │ + ldr r8, [pc, #136] @ 492864 <__cxa_atexit@plt+0x47c154> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r2, #3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #12]! │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 785cf8 <__cxa_atexit@plt+0x76f5e8> │ │ │ │ - ldr r7, [pc, #80] @ 492830 <__cxa_atexit@plt+0x47c120> │ │ │ │ + b 785d20 <__cxa_atexit@plt+0x76f610> │ │ │ │ + ldr r7, [pc, #80] @ 492858 <__cxa_atexit@plt+0x47c148> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ 492834 <__cxa_atexit@plt+0x47c124> │ │ │ │ + ldr r3, [pc, #76] @ 49285c <__cxa_atexit@plt+0x47c14c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 492824 <__cxa_atexit@plt+0x47c114> │ │ │ │ + ldr r6, [pc, #32] @ 49284c <__cxa_atexit@plt+0x47c13c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #240, 2 @ 0x3c │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - teqeq r9, #2848 @ 0xb20 │ │ │ │ - cmneq ip, #4, 4 @ 0x40000000 │ │ │ │ - cmpeq r9, #180, 8 @ 0xb4000000 │ │ │ │ - cmneq ip, #144, 2 @ 0x24 │ │ │ │ + teqeq r9, #552 @ 0x228 │ │ │ │ + cmneq ip, #220, 2 @ 0x37 │ │ │ │ + cmpeq r9, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq ip, #104, 2 │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ - teqeq r9, #120, 28 @ 0x780 │ │ │ │ + teqeq r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 492878 <__cxa_atexit@plt+0x47c168> │ │ │ │ - ldr r1, [pc, #40] @ 49288c <__cxa_atexit@plt+0x47c17c> │ │ │ │ + bhi 4928a0 <__cxa_atexit@plt+0x47c190> │ │ │ │ + ldr r1, [pc, #40] @ 4928b4 <__cxa_atexit@plt+0x47c1a4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, r3 │ │ │ │ - b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ - ldr r7, [pc, #16] @ 492890 <__cxa_atexit@plt+0x47c180> │ │ │ │ + b 7860e0 <__cxa_atexit@plt+0x76f9d0> │ │ │ │ + ldr r7, [pc, #16] @ 4928b8 <__cxa_atexit@plt+0x47c1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r9, #60, 8 @ 0x3c000000 │ │ │ │ + cmpeq r9, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 4928e0 <__cxa_atexit@plt+0x47c1d0> │ │ │ │ + beq 492908 <__cxa_atexit@plt+0x47c1f8> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 4928e8 <__cxa_atexit@plt+0x47c1d8> │ │ │ │ + bne 492910 <__cxa_atexit@plt+0x47c200> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #4 │ │ │ │ - bcs 4928f0 <__cxa_atexit@plt+0x47c1e0> │ │ │ │ - ldr r2, [pc, #60] @ 492914 <__cxa_atexit@plt+0x47c204> │ │ │ │ + bcs 492918 <__cxa_atexit@plt+0x47c208> │ │ │ │ + ldr r2, [pc, #60] @ 49293c <__cxa_atexit@plt+0x47c22c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ - b 4928f8 <__cxa_atexit@plt+0x47c1e8> │ │ │ │ + b 492920 <__cxa_atexit@plt+0x47c210> │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ - b 4928f4 <__cxa_atexit@plt+0x47c1e4> │ │ │ │ + b 49291c <__cxa_atexit@plt+0x47c20c> │ │ │ │ mov r3, #9 │ │ │ │ - b 4928f4 <__cxa_atexit@plt+0x47c1e4> │ │ │ │ + b 49291c <__cxa_atexit@plt+0x47c20c> │ │ │ │ mov r3, #201 @ 0xc9 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #24] @ 492918 <__cxa_atexit@plt+0x47c208> │ │ │ │ + ldr r2, [pc, #24] @ 492940 <__cxa_atexit@plt+0x47c230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, r3 │ │ │ │ addgt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - teqeq r9, #52, 8 @ 0x34000000 │ │ │ │ - cmneq ip, #124, 2 │ │ │ │ - cmpeq r9, #148, 6 @ 0x50000002 │ │ │ │ + teqeq r9, #12, 10 @ 0x3000000 │ │ │ │ + cmneq ip, #84, 2 │ │ │ │ + cmpeq r9, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4929b4 <__cxa_atexit@plt+0x47c2a4> │ │ │ │ - ldr r7, [pc, #132] @ 4929c8 <__cxa_atexit@plt+0x47c2b8> │ │ │ │ + bhi 4929dc <__cxa_atexit@plt+0x47c2cc> │ │ │ │ + ldr r7, [pc, #132] @ 4929f0 <__cxa_atexit@plt+0x47c2e0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 492994 <__cxa_atexit@plt+0x47c284> │ │ │ │ - ldr r7, [pc, #116] @ 4929cc <__cxa_atexit@plt+0x47c2bc> │ │ │ │ + beq 4929bc <__cxa_atexit@plt+0x47c2ac> │ │ │ │ + ldr r7, [pc, #116] @ 4929f4 <__cxa_atexit@plt+0x47c2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #7] │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4929a0 <__cxa_atexit@plt+0x47c290> │ │ │ │ - ldr r2, [pc, #96] @ 4929d0 <__cxa_atexit@plt+0x47c2c0> │ │ │ │ + beq 4929c8 <__cxa_atexit@plt+0x47c2b8> │ │ │ │ + ldr r2, [pc, #96] @ 4929f8 <__cxa_atexit@plt+0x47c2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ stmdb r3, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4929ac <__cxa_atexit@plt+0x47c29c> │ │ │ │ - ldr r2, [pc, #76] @ 4929d4 <__cxa_atexit@plt+0x47c2c4> │ │ │ │ + beq 4929d4 <__cxa_atexit@plt+0x47c2c4> │ │ │ │ + ldr r2, [pc, #76] @ 4929fc <__cxa_atexit@plt+0x47c2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ mov r8, #2 │ │ │ │ - b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ + b 7860e0 <__cxa_atexit@plt+0x76f9d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4929d8 <__cxa_atexit@plt+0x47c2c8> │ │ │ │ + ldr r7, [pc, #28] @ 492a00 <__cxa_atexit@plt+0x47c2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq r9, #12, 6 @ 0x30000000 │ │ │ │ - cmpeq r9, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq r9, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq r9, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 492a6c <__cxa_atexit@plt+0x47c35c> │ │ │ │ + ldr r3, [pc, #124] @ 492a94 <__cxa_atexit@plt+0x47c384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 492a34 <__cxa_atexit@plt+0x47c324> │ │ │ │ - ldr r3, [pc, #104] @ 492a70 <__cxa_atexit@plt+0x47c360> │ │ │ │ + beq 492a5c <__cxa_atexit@plt+0x47c34c> │ │ │ │ + ldr r3, [pc, #104] @ 492a98 <__cxa_atexit@plt+0x47c388> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 492a40 <__cxa_atexit@plt+0x47c330> │ │ │ │ + beq 492a68 <__cxa_atexit@plt+0x47c358> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 492a48 <__cxa_atexit@plt+0x47c338> │ │ │ │ - ldr r3, [pc, #80] @ 492a78 <__cxa_atexit@plt+0x47c368> │ │ │ │ + bhi 492a70 <__cxa_atexit@plt+0x47c360> │ │ │ │ + ldr r3, [pc, #80] @ 492aa0 <__cxa_atexit@plt+0x47c390> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r8, #2 │ │ │ │ - b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ + b 7860e0 <__cxa_atexit@plt+0x76f9d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 492a74 <__cxa_atexit@plt+0x47c364> │ │ │ │ + ldr r3, [pc, #36] @ 492a9c <__cxa_atexit@plt+0x47c38c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq r9, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmpeq r9, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq r9, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #92] @ 492af0 <__cxa_atexit@plt+0x47c3e0> │ │ │ │ + ldr r3, [pc, #92] @ 492b18 <__cxa_atexit@plt+0x47c408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 492ac8 <__cxa_atexit@plt+0x47c3b8> │ │ │ │ + beq 492af0 <__cxa_atexit@plt+0x47c3e0> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 492ad0 <__cxa_atexit@plt+0x47c3c0> │ │ │ │ - ldr r3, [pc, #64] @ 492af8 <__cxa_atexit@plt+0x47c3e8> │ │ │ │ + bhi 492af8 <__cxa_atexit@plt+0x47c3e8> │ │ │ │ + ldr r3, [pc, #64] @ 492b20 <__cxa_atexit@plt+0x47c410> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r8, #2 │ │ │ │ mov r9, r2 │ │ │ │ - b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ + b 7860e0 <__cxa_atexit@plt+0x76f9d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 492af4 <__cxa_atexit@plt+0x47c3e4> │ │ │ │ + ldr r3, [pc, #28] @ 492b1c <__cxa_atexit@plt+0x47c40c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq r9, #228, 2 @ 0x39 │ │ │ │ + cmpeq r9, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - cmpeq r9, #184, 2 @ 0x2e │ │ │ │ + cmpeq r9, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 492b28 <__cxa_atexit@plt+0x47c418> │ │ │ │ - ldr r3, [pc, #48] @ 492b4c <__cxa_atexit@plt+0x47c43c> │ │ │ │ + bhi 492b50 <__cxa_atexit@plt+0x47c440> │ │ │ │ + ldr r3, [pc, #48] @ 492b74 <__cxa_atexit@plt+0x47c464> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r8, #2 │ │ │ │ - b 7860a0 <__cxa_atexit@plt+0x76f990> │ │ │ │ - ldr r3, [pc, #32] @ 492b50 <__cxa_atexit@plt+0x47c440> │ │ │ │ + b 7860e0 <__cxa_atexit@plt+0x76f9d0> │ │ │ │ + ldr r3, [pc, #32] @ 492b78 <__cxa_atexit@plt+0x47c468> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ + cmpeq r9, #100, 2 │ │ │ │ cmpeq r9, #140, 2 @ 0x23 │ │ │ │ - cmpeq r9, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 492bc4 <__cxa_atexit@plt+0x47c4b4> │ │ │ │ + bhi 492bec <__cxa_atexit@plt+0x47c4dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 492bd0 <__cxa_atexit@plt+0x47c4c0> │ │ │ │ + bcc 492bf8 <__cxa_atexit@plt+0x47c4e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 492be0 <__cxa_atexit@plt+0x47c4d0> │ │ │ │ + ldr r1, [pc, #84] @ 492c08 <__cxa_atexit@plt+0x47c4f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr lr, [pc, #68] @ 492be4 <__cxa_atexit@plt+0x47c4d4> │ │ │ │ + ldr lr, [pc, #68] @ 492c0c <__cxa_atexit@plt+0x47c4fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #56] @ 492be8 <__cxa_atexit@plt+0x47c4d8> │ │ │ │ + ldr r0, [pc, #56] @ 492c10 <__cxa_atexit@plt+0x47c500> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ab3468 <__cxa_atexit@plt+0xa9cd58> │ │ │ │ + b ab34c0 <__cxa_atexit@plt+0xa9cdb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #132, 26 @ 0x2100 │ │ │ │ - cmneq ip, #208 @ 0xd0 │ │ │ │ - cmneq ip, #204, 26 @ 0x3300 │ │ │ │ + cmneq ip, #92, 26 @ 0x1700 │ │ │ │ + cmneq ip, #168 @ 0xa8 │ │ │ │ + cmneq ip, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 492c74 <__cxa_atexit@plt+0x47c564> │ │ │ │ - ldr r2, [pc, #112] @ 492c7c <__cxa_atexit@plt+0x47c56c> │ │ │ │ + bhi 492c9c <__cxa_atexit@plt+0x47c58c> │ │ │ │ + ldr r2, [pc, #112] @ 492ca4 <__cxa_atexit@plt+0x47c594> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 492c58 <__cxa_atexit@plt+0x47c548> │ │ │ │ - ldr r2, [pc, #92] @ 492c80 <__cxa_atexit@plt+0x47c570> │ │ │ │ + beq 492c80 <__cxa_atexit@plt+0x47c570> │ │ │ │ + ldr r2, [pc, #92] @ 492ca8 <__cxa_atexit@plt+0x47c598> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 492c68 <__cxa_atexit@plt+0x47c558> │ │ │ │ + beq 492c90 <__cxa_atexit@plt+0x47c580> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - bl c0cda0 <__cxa_atexit@plt+0xbf6690> │ │ │ │ - ldr r7, [pc, #56] @ 492c84 <__cxa_atexit@plt+0x47c574> │ │ │ │ + bl c0ce78 <__cxa_atexit@plt+0xbf6768> │ │ │ │ + ldr r7, [pc, #56] @ 492cac <__cxa_atexit@plt+0x47c59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -1175892,226 +1175902,226 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq ip, #216, 26 @ 0x3600 │ │ │ │ + cmneq ip, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 492cd4 <__cxa_atexit@plt+0x47c5c4> │ │ │ │ + ldr r3, [pc, #60] @ 492cfc <__cxa_atexit@plt+0x47c5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 492ccc <__cxa_atexit@plt+0x47c5bc> │ │ │ │ + beq 492cf4 <__cxa_atexit@plt+0x47c5e4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - bl c0cda0 <__cxa_atexit@plt+0xbf6690> │ │ │ │ - ldr r7, [pc, #24] @ 492cd8 <__cxa_atexit@plt+0x47c5c8> │ │ │ │ + bl c0ce78 <__cxa_atexit@plt+0xbf6768> │ │ │ │ + ldr r7, [pc, #24] @ 492d00 <__cxa_atexit@plt+0x47c5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq ip, #100, 26 @ 0x1900 │ │ │ │ + cmneq ip, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl c0cda0 <__cxa_atexit@plt+0xbf6690> │ │ │ │ - ldr r7, [pc, #12] @ 492d04 <__cxa_atexit@plt+0x47c5f4> │ │ │ │ + bl c0ce78 <__cxa_atexit@plt+0xbf6768> │ │ │ │ + ldr r7, [pc, #12] @ 492d2c <__cxa_atexit@plt+0x47c61c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #44, 26 @ 0xb00 │ │ │ │ - cmpeq r9, #188, 30 @ 0x2f0 │ │ │ │ + cmneq ip, #4, 26 @ 0x100 │ │ │ │ + cmpeq r9, #148, 30 @ 0x250 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 492d8c <__cxa_atexit@plt+0x47c67c> │ │ │ │ + bhi 492db4 <__cxa_atexit@plt+0x47c6a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 492d98 <__cxa_atexit@plt+0x47c688> │ │ │ │ - ldr r1, [pc, #104] @ 492da8 <__cxa_atexit@plt+0x47c698> │ │ │ │ + bcc 492dc0 <__cxa_atexit@plt+0x47c6b0> │ │ │ │ + ldr r1, [pc, #104] @ 492dd0 <__cxa_atexit@plt+0x47c6c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 492dac <__cxa_atexit@plt+0x47c69c> │ │ │ │ + ldr r0, [pc, #100] @ 492dd4 <__cxa_atexit@plt+0x47c6c4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ stmib r2, {r1, r8} │ │ │ │ - ldr r7, [pc, #88] @ 492db0 <__cxa_atexit@plt+0x47c6a0> │ │ │ │ + ldr r7, [pc, #88] @ 492dd8 <__cxa_atexit@plt+0x47c6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r2, r6, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 492db4 <__cxa_atexit@plt+0x47c6a4> │ │ │ │ + ldr r7, [pc, #68] @ 492ddc <__cxa_atexit@plt+0x47c6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #60] @ 492db8 <__cxa_atexit@plt+0x47c6a8> │ │ │ │ + ldr r7, [pc, #60] @ 492de0 <__cxa_atexit@plt+0x47c6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 492dbc <__cxa_atexit@plt+0x47c6ac> │ │ │ │ + ldr r9, [pc, #56] @ 492de4 <__cxa_atexit@plt+0x47c6d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq ip, #248, 22 @ 0x3e000 │ │ │ │ - cmneq ip, #4, 30 │ │ │ │ - cmneq ip, #252, 28 @ 0xfc0 │ │ │ │ - cmneq ip, #224, 24 @ 0xe000 │ │ │ │ + cmneq ip, #208, 22 @ 0x34000 │ │ │ │ + cmneq ip, #220, 28 @ 0xdc0 │ │ │ │ + cmneq ip, #212, 28 @ 0xd40 │ │ │ │ + cmneq ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 492df8 <__cxa_atexit@plt+0x47c6e8> │ │ │ │ + ldr r3, [pc, #40] @ 492e20 <__cxa_atexit@plt+0x47c710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 492df0 <__cxa_atexit@plt+0x47c6e0> │ │ │ │ - ldr r7, [pc, #24] @ 492dfc <__cxa_atexit@plt+0x47c6ec> │ │ │ │ + beq 492e18 <__cxa_atexit@plt+0x47c708> │ │ │ │ + ldr r7, [pc, #24] @ 492e24 <__cxa_atexit@plt+0x47c714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq ip, #64, 24 @ 0x4000 │ │ │ │ + cmneq ip, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 492e1c <__cxa_atexit@plt+0x47c70c> │ │ │ │ + ldr r7, [pc, #12] @ 492e44 <__cxa_atexit@plt+0x47c734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #20, 24 @ 0x1400 │ │ │ │ - cmpeq r9, #188, 28 @ 0xbc0 │ │ │ │ + cmneq ip, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq r9, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 492ea4 <__cxa_atexit@plt+0x47c794> │ │ │ │ + bhi 492ecc <__cxa_atexit@plt+0x47c7bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 492eac <__cxa_atexit@plt+0x47c79c> │ │ │ │ - ldr r1, [pc, #104] @ 492ec0 <__cxa_atexit@plt+0x47c7b0> │ │ │ │ + bcc 492ed4 <__cxa_atexit@plt+0x47c7c4> │ │ │ │ + ldr r1, [pc, #104] @ 492ee8 <__cxa_atexit@plt+0x47c7d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 492ec4 <__cxa_atexit@plt+0x47c7b4> │ │ │ │ + ldr r0, [pc, #100] @ 492eec <__cxa_atexit@plt+0x47c7dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r3, r6, #11 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r0, [pc, #84] @ 492ec8 <__cxa_atexit@plt+0x47c7b8> │ │ │ │ + ldr r0, [pc, #84] @ 492ef0 <__cxa_atexit@plt+0x47c7e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r7} │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - ldr r7, [pc, #68] @ 492ecc <__cxa_atexit@plt+0x47c7bc> │ │ │ │ + ldr r7, [pc, #68] @ 492ef4 <__cxa_atexit@plt+0x47c7e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - ldr r7, [pc, #56] @ 492ed0 <__cxa_atexit@plt+0x47c7c0> │ │ │ │ + ldr r7, [pc, #56] @ 492ef8 <__cxa_atexit@plt+0x47c7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #52] @ 492ed4 <__cxa_atexit@plt+0x47c7c4> │ │ │ │ + ldr r8, [pc, #52] @ 492efc <__cxa_atexit@plt+0x47c7ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, r2 │ │ │ │ - b 492eb4 <__cxa_atexit@plt+0x47c7a4> │ │ │ │ + b 492edc <__cxa_atexit@plt+0x47c7cc> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq ip, #176, 20 @ 0xb0000 │ │ │ │ - cmneq ip, #252, 26 @ 0x3f00 │ │ │ │ - cmneq ip, #244, 26 @ 0x3d00 │ │ │ │ - cmneq ip, #232, 26 @ 0x3a00 │ │ │ │ - cmneq ip, #228, 26 @ 0x3900 │ │ │ │ - cmpeq r9, #24, 28 @ 0x180 │ │ │ │ + cmneq ip, #136, 20 @ 0x88000 │ │ │ │ + cmneq ip, #212, 26 @ 0x3500 │ │ │ │ + cmneq ip, #204, 26 @ 0x3300 │ │ │ │ + cmneq ip, #192, 26 @ 0x3000 │ │ │ │ + cmneq ip, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq r9, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 492f48 <__cxa_atexit@plt+0x47c838> │ │ │ │ + bhi 492f70 <__cxa_atexit@plt+0x47c860> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 492f54 <__cxa_atexit@plt+0x47c844> │ │ │ │ - ldr r2, [pc, #88] @ 492f64 <__cxa_atexit@plt+0x47c854> │ │ │ │ + bcc 492f7c <__cxa_atexit@plt+0x47c86c> │ │ │ │ + ldr r2, [pc, #88] @ 492f8c <__cxa_atexit@plt+0x47c87c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 492f68 <__cxa_atexit@plt+0x47c858> │ │ │ │ + ldr r1, [pc, #84] @ 492f90 <__cxa_atexit@plt+0x47c880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r7, [sl, #8] │ │ │ │ - ldr r7, [pc, #64] @ 492f6c <__cxa_atexit@plt+0x47c85c> │ │ │ │ + ldr r7, [pc, #64] @ 492f94 <__cxa_atexit@plt+0x47c884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #56] @ 492f70 <__cxa_atexit@plt+0x47c860> │ │ │ │ + ldr r7, [pc, #56] @ 492f98 <__cxa_atexit@plt+0x47c888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #52] @ 492f74 <__cxa_atexit@plt+0x47c864> │ │ │ │ + ldr r9, [pc, #52] @ 492f9c <__cxa_atexit@plt+0x47c88c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq ip, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq ip, #0, 16 │ │ │ │ - cmneq ip, #40, 22 @ 0xa000 │ │ │ │ - cmneq ip, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq ip, #212, 18 @ 0x350000 │ │ │ │ + cmneq ip, #216, 14 @ 0x3600000 │ │ │ │ + cmneq ip, #0, 22 │ │ │ │ + cmneq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 493000 <__cxa_atexit@plt+0x47c8f0> │ │ │ │ - ldr r2, [pc, #112] @ 493008 <__cxa_atexit@plt+0x47c8f8> │ │ │ │ + bhi 493028 <__cxa_atexit@plt+0x47c918> │ │ │ │ + ldr r2, [pc, #112] @ 493030 <__cxa_atexit@plt+0x47c920> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 492fe4 <__cxa_atexit@plt+0x47c8d4> │ │ │ │ - ldr r2, [pc, #92] @ 49300c <__cxa_atexit@plt+0x47c8fc> │ │ │ │ + beq 49300c <__cxa_atexit@plt+0x47c8fc> │ │ │ │ + ldr r2, [pc, #92] @ 493034 <__cxa_atexit@plt+0x47c924> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 492ff4 <__cxa_atexit@plt+0x47c8e4> │ │ │ │ + beq 49301c <__cxa_atexit@plt+0x47c90c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - bl c1171c <__cxa_atexit@plt+0xbfb00c> │ │ │ │ - ldr r7, [pc, #56] @ 493010 <__cxa_atexit@plt+0x47c900> │ │ │ │ + bl c117f4 <__cxa_atexit@plt+0xbfb0e4> │ │ │ │ + ldr r7, [pc, #56] @ 493038 <__cxa_atexit@plt+0x47c928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -1176119,1412 +1176129,1412 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq ip, #76, 20 @ 0x4c000 │ │ │ │ + cmneq ip, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 493060 <__cxa_atexit@plt+0x47c950> │ │ │ │ + ldr r3, [pc, #60] @ 493088 <__cxa_atexit@plt+0x47c978> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 493058 <__cxa_atexit@plt+0x47c948> │ │ │ │ + beq 493080 <__cxa_atexit@plt+0x47c970> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - bl c1171c <__cxa_atexit@plt+0xbfb00c> │ │ │ │ - ldr r7, [pc, #24] @ 493064 <__cxa_atexit@plt+0x47c954> │ │ │ │ + bl c117f4 <__cxa_atexit@plt+0xbfb0e4> │ │ │ │ + ldr r7, [pc, #24] @ 49308c <__cxa_atexit@plt+0x47c97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq ip, #216, 18 @ 0x360000 │ │ │ │ + cmneq ip, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl c1171c <__cxa_atexit@plt+0xbfb00c> │ │ │ │ - ldr r7, [pc, #12] @ 493090 <__cxa_atexit@plt+0x47c980> │ │ │ │ + bl c117f4 <__cxa_atexit@plt+0xbfb0e4> │ │ │ │ + ldr r7, [pc, #12] @ 4930b8 <__cxa_atexit@plt+0x47c9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #160, 18 @ 0x280000 │ │ │ │ - cmpeq r9, #48, 24 @ 0x3000 │ │ │ │ + cmneq ip, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq r9, #8, 24 @ 0x800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 493118 <__cxa_atexit@plt+0x47ca08> │ │ │ │ + bhi 493140 <__cxa_atexit@plt+0x47ca30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 493124 <__cxa_atexit@plt+0x47ca14> │ │ │ │ - ldr r1, [pc, #104] @ 493134 <__cxa_atexit@plt+0x47ca24> │ │ │ │ + bcc 49314c <__cxa_atexit@plt+0x47ca3c> │ │ │ │ + ldr r1, [pc, #104] @ 49315c <__cxa_atexit@plt+0x47ca4c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 493138 <__cxa_atexit@plt+0x47ca28> │ │ │ │ + ldr r0, [pc, #100] @ 493160 <__cxa_atexit@plt+0x47ca50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ stmib r2, {r1, r8} │ │ │ │ - ldr r7, [pc, #88] @ 49313c <__cxa_atexit@plt+0x47ca2c> │ │ │ │ + ldr r7, [pc, #88] @ 493164 <__cxa_atexit@plt+0x47ca54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r2, r6, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 493140 <__cxa_atexit@plt+0x47ca30> │ │ │ │ + ldr r7, [pc, #68] @ 493168 <__cxa_atexit@plt+0x47ca58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #60] @ 493144 <__cxa_atexit@plt+0x47ca34> │ │ │ │ + ldr r7, [pc, #60] @ 49316c <__cxa_atexit@plt+0x47ca5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 493148 <__cxa_atexit@plt+0x47ca38> │ │ │ │ + ldr r9, [pc, #56] @ 493170 <__cxa_atexit@plt+0x47ca60> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq ip, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq ip, #120, 22 @ 0x1e000 │ │ │ │ - cmneq ip, #112, 22 @ 0x1c000 │ │ │ │ - cmneq ip, #84, 18 @ 0x150000 │ │ │ │ + cmneq ip, #68, 16 @ 0x440000 │ │ │ │ + cmneq ip, #80, 22 @ 0x14000 │ │ │ │ + cmneq ip, #72, 22 @ 0x12000 │ │ │ │ + cmneq ip, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 493184 <__cxa_atexit@plt+0x47ca74> │ │ │ │ + ldr r3, [pc, #40] @ 4931ac <__cxa_atexit@plt+0x47ca9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 49317c <__cxa_atexit@plt+0x47ca6c> │ │ │ │ - ldr r7, [pc, #24] @ 493188 <__cxa_atexit@plt+0x47ca78> │ │ │ │ + beq 4931a4 <__cxa_atexit@plt+0x47ca94> │ │ │ │ + ldr r7, [pc, #24] @ 4931b0 <__cxa_atexit@plt+0x47caa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq ip, #180, 16 @ 0xb40000 │ │ │ │ + cmneq ip, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4931a8 <__cxa_atexit@plt+0x47ca98> │ │ │ │ + ldr r7, [pc, #12] @ 4931d0 <__cxa_atexit@plt+0x47cac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #136, 16 @ 0x880000 │ │ │ │ - cmpeq r9, #48, 22 @ 0xc000 │ │ │ │ + cmneq ip, #96, 16 @ 0x600000 │ │ │ │ + cmpeq r9, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 493230 <__cxa_atexit@plt+0x47cb20> │ │ │ │ + bhi 493258 <__cxa_atexit@plt+0x47cb48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 493238 <__cxa_atexit@plt+0x47cb28> │ │ │ │ - ldr r1, [pc, #104] @ 49324c <__cxa_atexit@plt+0x47cb3c> │ │ │ │ + bcc 493260 <__cxa_atexit@plt+0x47cb50> │ │ │ │ + ldr r1, [pc, #104] @ 493274 <__cxa_atexit@plt+0x47cb64> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 493250 <__cxa_atexit@plt+0x47cb40> │ │ │ │ + ldr r0, [pc, #100] @ 493278 <__cxa_atexit@plt+0x47cb68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r3, r6, #11 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r0, [pc, #84] @ 493254 <__cxa_atexit@plt+0x47cb44> │ │ │ │ + ldr r0, [pc, #84] @ 49327c <__cxa_atexit@plt+0x47cb6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r7} │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - ldr r7, [pc, #68] @ 493258 <__cxa_atexit@plt+0x47cb48> │ │ │ │ + ldr r7, [pc, #68] @ 493280 <__cxa_atexit@plt+0x47cb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - ldr r7, [pc, #56] @ 49325c <__cxa_atexit@plt+0x47cb4c> │ │ │ │ + ldr r7, [pc, #56] @ 493284 <__cxa_atexit@plt+0x47cb74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #52] @ 493260 <__cxa_atexit@plt+0x47cb50> │ │ │ │ + ldr r8, [pc, #52] @ 493288 <__cxa_atexit@plt+0x47cb78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, r2 │ │ │ │ - b 493240 <__cxa_atexit@plt+0x47cb30> │ │ │ │ + b 493268 <__cxa_atexit@plt+0x47cb58> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq ip, #36, 14 @ 0x900000 │ │ │ │ - cmneq ip, #112, 20 @ 0x70000 │ │ │ │ - cmneq ip, #116, 20 @ 0x74000 │ │ │ │ - cmneq ip, #92, 20 @ 0x5c000 │ │ │ │ - cmneq ip, #88, 20 @ 0x58000 │ │ │ │ - cmpeq r9, #140, 20 @ 0x8c000 │ │ │ │ + cmneq ip, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq ip, #72, 20 @ 0x48000 │ │ │ │ + cmneq ip, #76, 20 @ 0x4c000 │ │ │ │ + cmneq ip, #52, 20 @ 0x34000 │ │ │ │ + cmneq ip, #48, 20 @ 0x30000 │ │ │ │ + cmpeq r9, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4932d4 <__cxa_atexit@plt+0x47cbc4> │ │ │ │ + bhi 4932fc <__cxa_atexit@plt+0x47cbec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4932e0 <__cxa_atexit@plt+0x47cbd0> │ │ │ │ - ldr r2, [pc, #88] @ 4932f0 <__cxa_atexit@plt+0x47cbe0> │ │ │ │ + bcc 493308 <__cxa_atexit@plt+0x47cbf8> │ │ │ │ + ldr r2, [pc, #88] @ 493318 <__cxa_atexit@plt+0x47cc08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 4932f4 <__cxa_atexit@plt+0x47cbe4> │ │ │ │ + ldr r1, [pc, #84] @ 49331c <__cxa_atexit@plt+0x47cc0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r7, [sl, #8] │ │ │ │ - ldr r7, [pc, #64] @ 4932f8 <__cxa_atexit@plt+0x47cbe8> │ │ │ │ + ldr r7, [pc, #64] @ 493320 <__cxa_atexit@plt+0x47cc10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #56] @ 4932fc <__cxa_atexit@plt+0x47cbec> │ │ │ │ + ldr r7, [pc, #56] @ 493324 <__cxa_atexit@plt+0x47cc14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #52] @ 493300 <__cxa_atexit@plt+0x47cbf0> │ │ │ │ + ldr r9, [pc, #52] @ 493328 <__cxa_atexit@plt+0x47cc18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq ip, #112, 12 @ 0x7000000 │ │ │ │ - cmneq ip, #116, 8 @ 0x74000000 │ │ │ │ - cmneq ip, #156, 14 @ 0x2700000 │ │ │ │ - cmneq ip, #108, 8 @ 0x6c000000 │ │ │ │ - cmpeq r9, #12, 20 @ 0xc000 │ │ │ │ + cmneq ip, #72, 12 @ 0x4800000 │ │ │ │ + cmneq ip, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq ip, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq ip, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq r9, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 493348 <__cxa_atexit@plt+0x47cc38> │ │ │ │ - ldr r7, [pc, #48] @ 493358 <__cxa_atexit@plt+0x47cc48> │ │ │ │ + bhi 493370 <__cxa_atexit@plt+0x47cc60> │ │ │ │ + ldr r7, [pc, #48] @ 493380 <__cxa_atexit@plt+0x47cc70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 49333c <__cxa_atexit@plt+0x47cc2c> │ │ │ │ + beq 493364 <__cxa_atexit@plt+0x47cc54> │ │ │ │ mov r7, r8 │ │ │ │ - b 49336c <__cxa_atexit@plt+0x47cc5c> │ │ │ │ + b 493394 <__cxa_atexit@plt+0x47cc84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49335c <__cxa_atexit@plt+0x47cc4c> │ │ │ │ + ldr r7, [pc, #12] @ 493384 <__cxa_atexit@plt+0x47cc74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #224, 18 @ 0x380000 │ │ │ │ - cmpeq r9, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq r9, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r9, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 4933fc <__cxa_atexit@plt+0x47ccec> │ │ │ │ + bne 493424 <__cxa_atexit@plt+0x47cd14> │ │ │ │ add r6, sl, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 49344c <__cxa_atexit@plt+0x47cd3c> │ │ │ │ - ldr r3, [pc, #224] @ 493474 <__cxa_atexit@plt+0x47cd64> │ │ │ │ + bcc 493474 <__cxa_atexit@plt+0x47cd64> │ │ │ │ + ldr r3, [pc, #224] @ 49349c <__cxa_atexit@plt+0x47cd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 493478 <__cxa_atexit@plt+0x47cd68> │ │ │ │ + ldr r2, [pc, #220] @ 4934a0 <__cxa_atexit@plt+0x47cd90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #216] @ 49347c <__cxa_atexit@plt+0x47cd6c> │ │ │ │ + ldr lr, [pc, #216] @ 4934a4 <__cxa_atexit@plt+0x47cd94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ sub r2, r6, #30 │ │ │ │ - ldr r3, [pc, #192] @ 493480 <__cxa_atexit@plt+0x47cd70> │ │ │ │ + ldr r3, [pc, #192] @ 4934a8 <__cxa_atexit@plt+0x47cd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r8, [pc, #184] @ 493484 <__cxa_atexit@plt+0x47cd74> │ │ │ │ + ldr r8, [pc, #184] @ 4934ac <__cxa_atexit@plt+0x47cd9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, sl │ │ │ │ str lr, [r0, #24]! │ │ │ │ str r1, [sl, #32] │ │ │ │ str r8, [sl, #36] @ 0x24 │ │ │ │ str r0, [sl, #40] @ 0x28 │ │ │ │ str r2, [sl, #44] @ 0x2c │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ str sl, [sl, #16] │ │ │ │ str r3, [sl, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 493458 <__cxa_atexit@plt+0x47cd48> │ │ │ │ + bcc 493480 <__cxa_atexit@plt+0x47cd70> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #80] @ 493464 <__cxa_atexit@plt+0x47cd54> │ │ │ │ + ldr r3, [pc, #80] @ 49348c <__cxa_atexit@plt+0x47cd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ - ldr r7, [pc, #56] @ 493468 <__cxa_atexit@plt+0x47cd58> │ │ │ │ + ldr r7, [pc, #56] @ 493490 <__cxa_atexit@plt+0x47cd80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #44] @ 49346c <__cxa_atexit@plt+0x47cd5c> │ │ │ │ + ldr r7, [pc, #44] @ 493494 <__cxa_atexit@plt+0x47cd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 493470 <__cxa_atexit@plt+0x47cd60> │ │ │ │ + ldr r9, [pc, #40] @ 493498 <__cxa_atexit@plt+0x47cd88> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ - cmneq ip, #252, 4 @ 0xc000000f │ │ │ │ - cmneq ip, #32, 12 @ 0x2000000 │ │ │ │ - cmneq ip, #240, 4 │ │ │ │ + cmneq ip, #212, 4 @ 0x4000000d │ │ │ │ + cmneq ip, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq ip, #200, 4 @ 0x8000000c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq ip, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq ip, #76, 10 @ 0x13000000 │ │ │ │ + cmneq ip, #144, 10 @ 0x24000000 │ │ │ │ + cmneq ip, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4934d8 <__cxa_atexit@plt+0x47cdc8> │ │ │ │ - ldr lr, [pc, #60] @ 4934f0 <__cxa_atexit@plt+0x47cde0> │ │ │ │ + bcc 493500 <__cxa_atexit@plt+0x47cdf0> │ │ │ │ + ldr lr, [pc, #60] @ 493518 <__cxa_atexit@plt+0x47ce08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4934f4 <__cxa_atexit@plt+0x47cde4> │ │ │ │ + ldr r3, [pc, #20] @ 49351c <__cxa_atexit@plt+0x47ce0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq ip, #172, 24 @ 0xac00 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq ip, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 493540 <__cxa_atexit@plt+0x47ce30> │ │ │ │ + bcc 493568 <__cxa_atexit@plt+0x47ce58> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 493558 <__cxa_atexit@plt+0x47ce48> │ │ │ │ + ldr r0, [pc, #44] @ 493580 <__cxa_atexit@plt+0x47ce70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 49355c <__cxa_atexit@plt+0x47ce4c> │ │ │ │ + ldr r3, [pc, #20] @ 493584 <__cxa_atexit@plt+0x47ce74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq ip, #52, 24 @ 0x3400 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq ip, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq r9, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq r9, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 4935c0 <__cxa_atexit@plt+0x47ceb0> │ │ │ │ + bhi 4935e8 <__cxa_atexit@plt+0x47ced8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4935b8 <__cxa_atexit@plt+0x47cea8> │ │ │ │ - ldr r3, [pc, #52] @ 4935c8 <__cxa_atexit@plt+0x47ceb8> │ │ │ │ + beq 4935e0 <__cxa_atexit@plt+0x47ced0> │ │ │ │ + ldr r3, [pc, #52] @ 4935f0 <__cxa_atexit@plt+0x47cee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 4935cc <__cxa_atexit@plt+0x47cebc> │ │ │ │ + ldr r9, [pc, #48] @ 4935f4 <__cxa_atexit@plt+0x47cee4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 4935d0 <__cxa_atexit@plt+0x47cec0> │ │ │ │ + ldr r2, [pc, #44] @ 4935f8 <__cxa_atexit@plt+0x47cee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #200, 14 @ 0x3200000 │ │ │ │ - cmpeq r9, #212, 14 @ 0x3500000 │ │ │ │ - cmneq ip, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq r9, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq r9, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq ip, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 493644 <__cxa_atexit@plt+0x47cf34> │ │ │ │ + bhi 49366c <__cxa_atexit@plt+0x47cf5c> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 493630 <__cxa_atexit@plt+0x47cf20> │ │ │ │ - ldr r7, [pc, #84] @ 493654 <__cxa_atexit@plt+0x47cf44> │ │ │ │ + bne 493658 <__cxa_atexit@plt+0x47cf48> │ │ │ │ + ldr r7, [pc, #84] @ 49367c <__cxa_atexit@plt+0x47cf6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r7, [pc, #56] @ 493658 <__cxa_atexit@plt+0x47cf48> │ │ │ │ + ldr r7, [pc, #56] @ 493680 <__cxa_atexit@plt+0x47cf70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #52] @ 49365c <__cxa_atexit@plt+0x47cf4c> │ │ │ │ + ldr r8, [pc, #52] @ 493684 <__cxa_atexit@plt+0x47cf74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, sl │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #44] @ 493664 <__cxa_atexit@plt+0x47cf54> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #44] @ 49368c <__cxa_atexit@plt+0x47cf7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #40] @ 493668 <__cxa_atexit@plt+0x47cf58> │ │ │ │ + ldr r0, [pc, #40] @ 493690 <__cxa_atexit@plt+0x47cf80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 493660 <__cxa_atexit@plt+0x47cf50> │ │ │ │ + ldr r7, [pc, #20] @ 493688 <__cxa_atexit@plt+0x47cf78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq ip, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq ip, #0, 2 │ │ │ │ - cmpeq r9, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq r9, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq r9, #88, 14 @ 0x1600000 │ │ │ │ - cmpeq r9, #68, 14 @ 0x1100000 │ │ │ │ + cmneq ip, #68, 12 @ 0x4400000 │ │ │ │ + cmneq ip, #216 @ 0xd8 │ │ │ │ + cmpeq r9, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq r9, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq r9, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq r9, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4936a8 <__cxa_atexit@plt+0x47cf98> │ │ │ │ - ldr r7, [pc, #168] @ 493734 <__cxa_atexit@plt+0x47d024> │ │ │ │ + bne 4936d0 <__cxa_atexit@plt+0x47cfc0> │ │ │ │ + ldr r7, [pc, #168] @ 49375c <__cxa_atexit@plt+0x47d04c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ 493738 <__cxa_atexit@plt+0x47d028> │ │ │ │ + ldr r7, [pc, #156] @ 493760 <__cxa_atexit@plt+0x47d050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #152] @ 49373c <__cxa_atexit@plt+0x47d02c> │ │ │ │ + ldr r8, [pc, #152] @ 493764 <__cxa_atexit@plt+0x47d054> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 493724 <__cxa_atexit@plt+0x47d014> │ │ │ │ + bcc 49374c <__cxa_atexit@plt+0x47d03c> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r9, [pc, #124] @ 493740 <__cxa_atexit@plt+0x47d030> │ │ │ │ + ldr r9, [pc, #124] @ 493768 <__cxa_atexit@plt+0x47d058> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #120] @ 493744 <__cxa_atexit@plt+0x47d034> │ │ │ │ + ldr r8, [pc, #120] @ 49376c <__cxa_atexit@plt+0x47d05c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 493748 <__cxa_atexit@plt+0x47d038> │ │ │ │ + ldr lr, [pc, #116] @ 493770 <__cxa_atexit@plt+0x47d060> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 49374c <__cxa_atexit@plt+0x47d03c> │ │ │ │ + ldr r0, [pc, #112] @ 493774 <__cxa_atexit@plt+0x47d064> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r6, r3, #14 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ - ldr r6, [pc, #68] @ 493750 <__cxa_atexit@plt+0x47d040> │ │ │ │ + ldr r6, [pc, #68] @ 493778 <__cxa_atexit@plt+0x47d068> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub sl, r3, #3 │ │ │ │ - ldr r9, [pc, #56] @ 493754 <__cxa_atexit@plt+0x47d044> │ │ │ │ + ldr r9, [pc, #56] @ 49377c <__cxa_atexit@plt+0x47d06c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b ab2e48 <__cxa_atexit@plt+0xa9c738> │ │ │ │ + b ab2ea0 <__cxa_atexit@plt+0xa9c790> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq ip, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq ip, #132 @ 0x84 │ │ │ │ + cmneq ip, #200, 10 @ 0x32000000 │ │ │ │ + cmneq ip, #92 @ 0x5c │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq ip, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq ip, #156, 10 @ 0x27000000 │ │ │ │ - cmneq ip, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq ip, #132, 10 @ 0x21000000 │ │ │ │ - cmneq ip, #12 │ │ │ │ - cmpeq r9, #88, 12 @ 0x5800000 │ │ │ │ + cmneq ip, #36, 4 @ 0x40000002 │ │ │ │ + cmneq ip, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq ip, #116, 4 @ 0x40000007 │ │ │ │ + cmneq ip, #92, 10 @ 0x17000000 │ │ │ │ + cmneq ip, #228, 30 @ 0x390 │ │ │ │ + cmpeq r9, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 493790 <__cxa_atexit@plt+0x47d080> │ │ │ │ + ldr r3, [pc, #36] @ 4937b8 <__cxa_atexit@plt+0x47d0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 493794 <__cxa_atexit@plt+0x47d084> │ │ │ │ + ldr r7, [pc, #16] @ 4937bc <__cxa_atexit@plt+0x47d0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 493798 <__cxa_atexit@plt+0x47d088> │ │ │ │ + ldr r8, [pc, #12] @ 4937c0 <__cxa_atexit@plt+0x47d0b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq ip, #8, 10 @ 0x2000000 │ │ │ │ - cmneq ip, #156, 30 @ 0x270 │ │ │ │ - cmpeq r9, #4, 12 @ 0x400000 │ │ │ │ + cmneq ip, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq ip, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq r9, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4937c4 <__cxa_atexit@plt+0x47d0b4> │ │ │ │ + bne 4937ec <__cxa_atexit@plt+0x47d0dc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 493838 <__cxa_atexit@plt+0x47d128> │ │ │ │ - ldr sl, [pc, #108] @ 493848 <__cxa_atexit@plt+0x47d138> │ │ │ │ + bcc 493860 <__cxa_atexit@plt+0x47d150> │ │ │ │ + ldr sl, [pc, #108] @ 493870 <__cxa_atexit@plt+0x47d160> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #104] @ 49384c <__cxa_atexit@plt+0x47d13c> │ │ │ │ + ldr r9, [pc, #104] @ 493874 <__cxa_atexit@plt+0x47d164> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #100] @ 493850 <__cxa_atexit@plt+0x47d140> │ │ │ │ + ldr lr, [pc, #100] @ 493878 <__cxa_atexit@plt+0x47d168> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 493854 <__cxa_atexit@plt+0x47d144> │ │ │ │ + ldr r0, [pc, #96] @ 49387c <__cxa_atexit@plt+0x47d16c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ sub r2, r3, #14 │ │ │ │ stm r5, {r2, sl} │ │ │ │ str r9, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ - ldr r6, [pc, #56] @ 493858 <__cxa_atexit@plt+0x47d148> │ │ │ │ + ldr r6, [pc, #56] @ 493880 <__cxa_atexit@plt+0x47d170> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub sl, r3, #3 │ │ │ │ - ldr r9, [pc, #44] @ 49385c <__cxa_atexit@plt+0x47d14c> │ │ │ │ + ldr r9, [pc, #44] @ 493884 <__cxa_atexit@plt+0x47d174> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b ab2e48 <__cxa_atexit@plt+0xa9c738> │ │ │ │ + b ab2ea0 <__cxa_atexit@plt+0xa9c790> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq ip, #52, 2 │ │ │ │ - cmneq ip, #132, 8 @ 0x84000000 │ │ │ │ - cmneq ip, #132, 2 @ 0x21 │ │ │ │ - cmneq ip, #4, 30 │ │ │ │ - cmneq ip, #248, 28 @ 0xf80 │ │ │ │ + cmneq ip, #12, 2 │ │ │ │ + cmneq ip, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq ip, #92, 2 │ │ │ │ + cmneq ip, #220, 28 @ 0xdc0 │ │ │ │ + cmneq ip, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq r9, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4938c0 <__cxa_atexit@plt+0x47d1b0> │ │ │ │ - ldr r7, [pc, #52] @ 4938d0 <__cxa_atexit@plt+0x47d1c0> │ │ │ │ + bhi 4938e8 <__cxa_atexit@plt+0x47d1d8> │ │ │ │ + ldr r7, [pc, #52] @ 4938f8 <__cxa_atexit@plt+0x47d1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4938b4 <__cxa_atexit@plt+0x47d1a4> │ │ │ │ + beq 4938dc <__cxa_atexit@plt+0x47d1cc> │ │ │ │ mov r7, r9 │ │ │ │ - b 4938e4 <__cxa_atexit@plt+0x47d1d4> │ │ │ │ + b 49390c <__cxa_atexit@plt+0x47d1fc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4938d4 <__cxa_atexit@plt+0x47d1c4> │ │ │ │ + ldr r7, [pc, #12] @ 4938fc <__cxa_atexit@plt+0x47d1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #16, 10 @ 0x4000000 │ │ │ │ cmpeq r9, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq r9, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #192] @ 4939b4 <__cxa_atexit@plt+0x47d2a4> │ │ │ │ + ldr r2, [pc, #192] @ 4939dc <__cxa_atexit@plt+0x47d2cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 493978 <__cxa_atexit@plt+0x47d268> │ │ │ │ - ldr r7, [pc, #160] @ 4939b8 <__cxa_atexit@plt+0x47d2a8> │ │ │ │ + beq 4939a0 <__cxa_atexit@plt+0x47d290> │ │ │ │ + ldr r7, [pc, #160] @ 4939e0 <__cxa_atexit@plt+0x47d2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1], #-20 @ 0xffffffec │ │ │ │ str r7, [r3] │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 4939a0 <__cxa_atexit@plt+0x47d290> │ │ │ │ + bhi 4939c8 <__cxa_atexit@plt+0x47d2b8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 493988 <__cxa_atexit@plt+0x47d278> │ │ │ │ - ldr r7, [pc, #120] @ 4939bc <__cxa_atexit@plt+0x47d2ac> │ │ │ │ + bne 4939b0 <__cxa_atexit@plt+0x47d2a0> │ │ │ │ + ldr r7, [pc, #120] @ 4939e4 <__cxa_atexit@plt+0x47d2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #88] @ 4939c0 <__cxa_atexit@plt+0x47d2b0> │ │ │ │ + ldr r7, [pc, #88] @ 4939e8 <__cxa_atexit@plt+0x47d2d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #84] @ 4939c4 <__cxa_atexit@plt+0x47d2b4> │ │ │ │ + ldr r8, [pc, #84] @ 4939ec <__cxa_atexit@plt+0x47d2dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, sl │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4939cc <__cxa_atexit@plt+0x47d2bc> │ │ │ │ + ldr r7, [pc, #60] @ 4939f4 <__cxa_atexit@plt+0x47d2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 4939d0 <__cxa_atexit@plt+0x47d2c0> │ │ │ │ + ldr r0, [pc, #56] @ 4939f8 <__cxa_atexit@plt+0x47d2e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4939c8 <__cxa_atexit@plt+0x47d2b8> │ │ │ │ + ldr r7, [pc, #32] @ 4939f0 <__cxa_atexit@plt+0x47d2e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmneq ip, #36, 6 @ 0x90000000 │ │ │ │ - cmneq ip, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq r9, #32, 8 @ 0x20000000 │ │ │ │ - cmpeq r9, #8, 8 @ 0x8000000 │ │ │ │ - cmpeq r9, #0, 8 │ │ │ │ - cmpeq r9, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq ip, #252, 4 @ 0xc000000f │ │ │ │ + cmneq ip, #144, 26 @ 0x2400 │ │ │ │ + cmpeq r9, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq r9, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq r9, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq r9, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #140] @ 493a78 <__cxa_atexit@plt+0x47d368> │ │ │ │ + ldr r7, [pc, #140] @ 493aa0 <__cxa_atexit@plt+0x47d390> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ str r7, [r3] │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 493a64 <__cxa_atexit@plt+0x47d354> │ │ │ │ + bhi 493a8c <__cxa_atexit@plt+0x47d37c> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 493a4c <__cxa_atexit@plt+0x47d33c> │ │ │ │ - ldr r7, [pc, #96] @ 493a7c <__cxa_atexit@plt+0x47d36c> │ │ │ │ + bne 493a74 <__cxa_atexit@plt+0x47d364> │ │ │ │ + ldr r7, [pc, #96] @ 493aa4 <__cxa_atexit@plt+0x47d394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #68] @ 493a80 <__cxa_atexit@plt+0x47d370> │ │ │ │ + ldr r7, [pc, #68] @ 493aa8 <__cxa_atexit@plt+0x47d398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #64] @ 493a84 <__cxa_atexit@plt+0x47d374> │ │ │ │ + ldr r8, [pc, #64] @ 493aac <__cxa_atexit@plt+0x47d39c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, sl │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ - ldr r7, [pc, #56] @ 493a8c <__cxa_atexit@plt+0x47d37c> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ + ldr r7, [pc, #56] @ 493ab4 <__cxa_atexit@plt+0x47d3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #52] @ 493a90 <__cxa_atexit@plt+0x47d380> │ │ │ │ + ldr r0, [pc, #52] @ 493ab8 <__cxa_atexit@plt+0x47d3a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 493a88 <__cxa_atexit@plt+0x47d378> │ │ │ │ + ldr r7, [pc, #28] @ 493ab0 <__cxa_atexit@plt+0x47d3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - cmneq ip, #80, 4 │ │ │ │ - cmneq ip, #228, 24 @ 0xe400 │ │ │ │ - cmpeq r9, #92, 6 @ 0x70000001 │ │ │ │ - cmpeq r9, #68, 6 @ 0x10000001 │ │ │ │ - cmpeq r9, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq ip, #40, 4 @ 0x80000002 │ │ │ │ + cmneq ip, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq r9, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq r9, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq r9, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 493ac8 <__cxa_atexit@plt+0x47d3b8> │ │ │ │ - ldr r2, [pc, #40] @ 493ae0 <__cxa_atexit@plt+0x47d3d0> │ │ │ │ + bcc 493af0 <__cxa_atexit@plt+0x47d3e0> │ │ │ │ + ldr r2, [pc, #40] @ 493b08 <__cxa_atexit@plt+0x47d3f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 493ae4 <__cxa_atexit@plt+0x47d3d4> │ │ │ │ + ldr r3, [pc, #20] @ 493b0c <__cxa_atexit@plt+0x47d3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d50 <__cxa_atexit@plt+0x76f640> │ │ │ │ - cmneq ip, #144, 2 @ 0x24 │ │ │ │ + b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ + cmneq ip, #104, 2 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmpeq r9, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq r9, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 493b30 <__cxa_atexit@plt+0x47d420> │ │ │ │ - ldr r7, [pc, #52] @ 493b40 <__cxa_atexit@plt+0x47d430> │ │ │ │ + bhi 493b58 <__cxa_atexit@plt+0x47d448> │ │ │ │ + ldr r7, [pc, #52] @ 493b68 <__cxa_atexit@plt+0x47d458> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 493b24 <__cxa_atexit@plt+0x47d414> │ │ │ │ + beq 493b4c <__cxa_atexit@plt+0x47d43c> │ │ │ │ mov r7, r8 │ │ │ │ - b 493b54 <__cxa_atexit@plt+0x47d444> │ │ │ │ + b 493b7c <__cxa_atexit@plt+0x47d46c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 493b44 <__cxa_atexit@plt+0x47d434> │ │ │ │ + ldr r7, [pc, #12] @ 493b6c <__cxa_atexit@plt+0x47d45c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq r9, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq r9, #128, 4 │ │ │ │ + cmpeq r9, #64, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 493b9c <__cxa_atexit@plt+0x47d48c> │ │ │ │ + bne 493bc4 <__cxa_atexit@plt+0x47d4b4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #152] @ 493c0c <__cxa_atexit@plt+0x47d4fc> │ │ │ │ + ldr r2, [pc, #152] @ 493c34 <__cxa_atexit@plt+0x47d524> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 493bec <__cxa_atexit@plt+0x47d4dc> │ │ │ │ - ldr r7, [pc, #124] @ 493c10 <__cxa_atexit@plt+0x47d500> │ │ │ │ + beq 493c14 <__cxa_atexit@plt+0x47d504> │ │ │ │ + ldr r7, [pc, #124] @ 493c38 <__cxa_atexit@plt+0x47d528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - b 493bd4 <__cxa_atexit@plt+0x47d4c4> │ │ │ │ + b 493bfc <__cxa_atexit@plt+0x47d4ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #76] @ 493bfc <__cxa_atexit@plt+0x47d4ec> │ │ │ │ + ldr r1, [pc, #76] @ 493c24 <__cxa_atexit@plt+0x47d514> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r5 │ │ │ │ str r1, [r7, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 493bec <__cxa_atexit@plt+0x47d4dc> │ │ │ │ - ldr r7, [pc, #48] @ 493c00 <__cxa_atexit@plt+0x47d4f0> │ │ │ │ + beq 493c14 <__cxa_atexit@plt+0x47d504> │ │ │ │ + ldr r7, [pc, #48] @ 493c28 <__cxa_atexit@plt+0x47d518> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 493c04 <__cxa_atexit@plt+0x47d4f4> │ │ │ │ + ldr r7, [pc, #36] @ 493c2c <__cxa_atexit@plt+0x47d51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 493c08 <__cxa_atexit@plt+0x47d4f8> │ │ │ │ + ldr r8, [pc, #32] @ 493c30 <__cxa_atexit@plt+0x47d520> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - cmneq ip, #172 @ 0xac │ │ │ │ - cmneq ip, #64, 22 @ 0x10000 │ │ │ │ + cmneq ip, #132 @ 0x84 │ │ │ │ + cmneq ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r9, #156, 2 @ 0x27 │ │ │ │ + cmpeq r9, #116, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #28] @ 493c48 <__cxa_atexit@plt+0x47d538> │ │ │ │ + ldr r7, [pc, #28] @ 493c70 <__cxa_atexit@plt+0x47d560> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 493c4c <__cxa_atexit@plt+0x47d53c> │ │ │ │ + ldr r7, [pc, #16] @ 493c74 <__cxa_atexit@plt+0x47d564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 493c50 <__cxa_atexit@plt+0x47d540> │ │ │ │ + ldr r8, [pc, #12] @ 493c78 <__cxa_atexit@plt+0x47d568> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq ip, #80 @ 0x50 │ │ │ │ - cmneq ip, #228, 20 @ 0xe4000 │ │ │ │ - cmpeq r9, #92, 2 │ │ │ │ + cmneq ip, #40 @ 0x28 │ │ │ │ + cmneq ip, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq r9, #52, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 493c90 <__cxa_atexit@plt+0x47d580> │ │ │ │ - ldr r7, [pc, #168] @ 493d1c <__cxa_atexit@plt+0x47d60c> │ │ │ │ + bne 493cb8 <__cxa_atexit@plt+0x47d5a8> │ │ │ │ + ldr r7, [pc, #168] @ 493d44 <__cxa_atexit@plt+0x47d634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ 493d20 <__cxa_atexit@plt+0x47d610> │ │ │ │ + ldr r7, [pc, #156] @ 493d48 <__cxa_atexit@plt+0x47d638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #152] @ 493d24 <__cxa_atexit@plt+0x47d614> │ │ │ │ + ldr r8, [pc, #152] @ 493d4c <__cxa_atexit@plt+0x47d63c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 493d0c <__cxa_atexit@plt+0x47d5fc> │ │ │ │ + bcc 493d34 <__cxa_atexit@plt+0x47d624> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r9, [pc, #124] @ 493d28 <__cxa_atexit@plt+0x47d618> │ │ │ │ + ldr r9, [pc, #124] @ 493d50 <__cxa_atexit@plt+0x47d640> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #120] @ 493d2c <__cxa_atexit@plt+0x47d61c> │ │ │ │ + ldr r8, [pc, #120] @ 493d54 <__cxa_atexit@plt+0x47d644> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 493d30 <__cxa_atexit@plt+0x47d620> │ │ │ │ + ldr lr, [pc, #116] @ 493d58 <__cxa_atexit@plt+0x47d648> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 493d34 <__cxa_atexit@plt+0x47d624> │ │ │ │ + ldr r0, [pc, #112] @ 493d5c <__cxa_atexit@plt+0x47d64c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r6, r3, #14 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ - ldr r6, [pc, #68] @ 493d38 <__cxa_atexit@plt+0x47d628> │ │ │ │ + ldr r6, [pc, #68] @ 493d60 <__cxa_atexit@plt+0x47d650> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub sl, r3, #3 │ │ │ │ - ldr r9, [pc, #56] @ 493d3c <__cxa_atexit@plt+0x47d62c> │ │ │ │ + ldr r9, [pc, #56] @ 493d64 <__cxa_atexit@plt+0x47d654> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b ab2e48 <__cxa_atexit@plt+0xa9c738> │ │ │ │ + b ab2ea0 <__cxa_atexit@plt+0xa9c790> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq ip, #8 │ │ │ │ - cmneq ip, #156, 20 @ 0x9c000 │ │ │ │ + cmneq ip, #224, 30 @ 0x380 │ │ │ │ + cmneq ip, #116, 20 @ 0x74000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq ip, #100, 24 @ 0x6400 │ │ │ │ - cmneq ip, #180, 30 @ 0x2d0 │ │ │ │ - cmneq ip, #180, 24 @ 0xb400 │ │ │ │ - cmneq ip, #156, 30 @ 0x270 │ │ │ │ - cmneq ip, #36, 20 @ 0x24000 │ │ │ │ - cmpeq r9, #112 @ 0x70 │ │ │ │ + cmneq ip, #60, 24 @ 0x3c00 │ │ │ │ + cmneq ip, #140, 30 @ 0x230 │ │ │ │ + cmneq ip, #140, 24 @ 0x8c00 │ │ │ │ + cmneq ip, #116, 30 @ 0x1d0 │ │ │ │ + cmneq ip, #252, 18 @ 0x3f0000 │ │ │ │ + cmpeq r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 493d78 <__cxa_atexit@plt+0x47d668> │ │ │ │ + ldr r3, [pc, #36] @ 493da0 <__cxa_atexit@plt+0x47d690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 493d7c <__cxa_atexit@plt+0x47d66c> │ │ │ │ + ldr r7, [pc, #16] @ 493da4 <__cxa_atexit@plt+0x47d694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 493d80 <__cxa_atexit@plt+0x47d670> │ │ │ │ + ldr r8, [pc, #12] @ 493da8 <__cxa_atexit@plt+0x47d698> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq ip, #32, 30 @ 0x80 │ │ │ │ - cmneq ip, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq r9, #28 │ │ │ │ + cmneq ip, #248, 28 @ 0xf80 │ │ │ │ + cmneq ip, #140, 18 @ 0x230000 │ │ │ │ + cmpeq r9, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 493dd8 <__cxa_atexit@plt+0x47d6c8> │ │ │ │ + bne 493e00 <__cxa_atexit@plt+0x47d6f0> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 493e44 <__cxa_atexit@plt+0x47d734> │ │ │ │ + bcc 493e6c <__cxa_atexit@plt+0x47d75c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #184] @ 493e74 <__cxa_atexit@plt+0x47d764> │ │ │ │ + ldr r7, [pc, #184] @ 493e9c <__cxa_atexit@plt+0x47d78c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 493e4c <__cxa_atexit@plt+0x47d73c> │ │ │ │ - ldr r9, [pc, #112] @ 493e5c <__cxa_atexit@plt+0x47d74c> │ │ │ │ + bcc 493e74 <__cxa_atexit@plt+0x47d764> │ │ │ │ + ldr r9, [pc, #112] @ 493e84 <__cxa_atexit@plt+0x47d774> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #108] @ 493e60 <__cxa_atexit@plt+0x47d750> │ │ │ │ + ldr r8, [pc, #108] @ 493e88 <__cxa_atexit@plt+0x47d778> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 493e64 <__cxa_atexit@plt+0x47d754> │ │ │ │ + ldr lr, [pc, #104] @ 493e8c <__cxa_atexit@plt+0x47d77c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 493e68 <__cxa_atexit@plt+0x47d758> │ │ │ │ + ldr r0, [pc, #100] @ 493e90 <__cxa_atexit@plt+0x47d780> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ sub r0, r3, #14 │ │ │ │ stm r5, {r0, r9} │ │ │ │ str r8, [r6, #4] │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ - ldr r6, [pc, #64] @ 493e6c <__cxa_atexit@plt+0x47d75c> │ │ │ │ + ldr r6, [pc, #64] @ 493e94 <__cxa_atexit@plt+0x47d784> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub sl, r3, #3 │ │ │ │ - ldr r9, [pc, #52] @ 493e70 <__cxa_atexit@plt+0x47d760> │ │ │ │ + ldr r9, [pc, #52] @ 493e98 <__cxa_atexit@plt+0x47d788> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b ab2e48 <__cxa_atexit@plt+0xa9c738> │ │ │ │ + b ab2ea0 <__cxa_atexit@plt+0xa9c790> │ │ │ │ mov r6, #12 │ │ │ │ - b 493e50 <__cxa_atexit@plt+0x47d740> │ │ │ │ + b 493e78 <__cxa_atexit@plt+0x47d768> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq ip, #36, 22 @ 0x9000 │ │ │ │ - cmneq ip, #116, 28 @ 0x740 │ │ │ │ - cmneq ip, #116, 22 @ 0x1d000 │ │ │ │ - cmneq ip, #248, 16 @ 0xf80000 │ │ │ │ - cmneq ip, #236, 16 @ 0xec0000 │ │ │ │ - cmneq ip, #140, 28 @ 0x8c0 │ │ │ │ + cmneq ip, #252, 20 @ 0xfc000 │ │ │ │ + cmneq ip, #76, 28 @ 0x4c0 │ │ │ │ + cmneq ip, #76, 22 @ 0x13000 │ │ │ │ + cmneq ip, #208, 16 @ 0xd00000 │ │ │ │ + cmneq ip, #196, 16 @ 0xc40000 │ │ │ │ + cmneq ip, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 493ebc <__cxa_atexit@plt+0x47d7ac> │ │ │ │ - ldr r2, [pc, #44] @ 493ec8 <__cxa_atexit@plt+0x47d7b8> │ │ │ │ + bcc 493ee4 <__cxa_atexit@plt+0x47d7d4> │ │ │ │ + ldr r2, [pc, #44] @ 493ef0 <__cxa_atexit@plt+0x47d7e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq r9, #228, 28 @ 0xe40 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #132, 26 @ 0x2100 │ │ │ │ + cmpeq r9, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #28] @ 493f00 <__cxa_atexit@plt+0x47d7f0> │ │ │ │ + ldr r7, [pc, #28] @ 493f28 <__cxa_atexit@plt+0x47d818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 493f04 <__cxa_atexit@plt+0x47d7f4> │ │ │ │ + ldr r7, [pc, #16] @ 493f2c <__cxa_atexit@plt+0x47d81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 493f08 <__cxa_atexit@plt+0x47d7f8> │ │ │ │ + ldr r8, [pc, #12] @ 493f30 <__cxa_atexit@plt+0x47d820> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq ip, #152, 26 @ 0x2600 │ │ │ │ - cmneq ip, #44, 16 @ 0x2c0000 │ │ │ │ - cmpeq r9, #148, 28 @ 0x940 │ │ │ │ + cmneq ip, #112, 26 @ 0x1c00 │ │ │ │ + cmneq ip, #4, 16 @ 0x40000 │ │ │ │ + cmpeq r9, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 493f30 <__cxa_atexit@plt+0x47d820> │ │ │ │ + bne 493f58 <__cxa_atexit@plt+0x47d848> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 493f98 <__cxa_atexit@plt+0x47d888> │ │ │ │ - ldr sl, [pc, #96] @ 493fa8 <__cxa_atexit@plt+0x47d898> │ │ │ │ + bcc 493fc0 <__cxa_atexit@plt+0x47d8b0> │ │ │ │ + ldr sl, [pc, #96] @ 493fd0 <__cxa_atexit@plt+0x47d8c0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #92] @ 493fac <__cxa_atexit@plt+0x47d89c> │ │ │ │ + ldr r9, [pc, #92] @ 493fd4 <__cxa_atexit@plt+0x47d8c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #88] @ 493fb0 <__cxa_atexit@plt+0x47d8a0> │ │ │ │ + ldr lr, [pc, #88] @ 493fd8 <__cxa_atexit@plt+0x47d8c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #84] @ 493fb4 <__cxa_atexit@plt+0x47d8a4> │ │ │ │ + ldr r0, [pc, #84] @ 493fdc <__cxa_atexit@plt+0x47d8cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add ip, r0, #1 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ sub r2, r3, #14 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ stm r5, {r2, sl} │ │ │ │ str r9, [r6, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ sub sl, r3, #3 │ │ │ │ - ldr r9, [pc, #40] @ 493fb8 <__cxa_atexit@plt+0x47d8a8> │ │ │ │ + ldr r9, [pc, #40] @ 493fe0 <__cxa_atexit@plt+0x47d8d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b ab2e48 <__cxa_atexit@plt+0xa9c738> │ │ │ │ + b ab2ea0 <__cxa_atexit@plt+0xa9c790> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq ip, #200, 18 @ 0x320000 │ │ │ │ - cmneq ip, #24, 26 @ 0x600 │ │ │ │ - cmneq ip, #24, 20 @ 0x18000 │ │ │ │ - cmneq ip, #152, 14 @ 0x2600000 │ │ │ │ + cmneq ip, #160, 18 @ 0x280000 │ │ │ │ + cmneq ip, #240, 24 @ 0xf000 │ │ │ │ + cmneq ip, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq ip, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 494010 <__cxa_atexit@plt+0x47d900> │ │ │ │ - ldr lr, [pc, #60] @ 49401c <__cxa_atexit@plt+0x47d90c> │ │ │ │ + bcc 494038 <__cxa_atexit@plt+0x47d928> │ │ │ │ + ldr lr, [pc, #60] @ 494044 <__cxa_atexit@plt+0x47d934> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr r8, [pc, #44] @ 494020 <__cxa_atexit@plt+0x47d910> │ │ │ │ + ldr r8, [pc, #44] @ 494048 <__cxa_atexit@plt+0x47d938> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #108, 24 @ 0x6c00 │ │ │ │ - cmneq ip, #80, 24 @ 0x5000 │ │ │ │ - cmpeq r9, #88, 28 @ 0x580 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #68, 24 @ 0x4400 │ │ │ │ + cmneq ip, #40, 24 @ 0x2800 │ │ │ │ + cmpeq r9, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 494084 <__cxa_atexit@plt+0x47d974> │ │ │ │ + bhi 4940ac <__cxa_atexit@plt+0x47d99c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 49407c <__cxa_atexit@plt+0x47d96c> │ │ │ │ - ldr r3, [pc, #52] @ 49408c <__cxa_atexit@plt+0x47d97c> │ │ │ │ + beq 4940a4 <__cxa_atexit@plt+0x47d994> │ │ │ │ + ldr r3, [pc, #52] @ 4940b4 <__cxa_atexit@plt+0x47d9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 494090 <__cxa_atexit@plt+0x47d980> │ │ │ │ + ldr r9, [pc, #48] @ 4940b8 <__cxa_atexit@plt+0x47d9a8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 494094 <__cxa_atexit@plt+0x47d984> │ │ │ │ + ldr r2, [pc, #44] @ 4940bc <__cxa_atexit@plt+0x47d9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #4, 28 @ 0x40 │ │ │ │ - cmpeq r9, #16, 28 @ 0x100 │ │ │ │ - cmneq ip, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq r9, #220, 26 @ 0x3700 │ │ │ │ + cmpeq r9, #232, 26 @ 0x3a00 │ │ │ │ + cmneq ip, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4940e4 <__cxa_atexit@plt+0x47d9d4> │ │ │ │ - ldr r2, [pc, #60] @ 4940f4 <__cxa_atexit@plt+0x47d9e4> │ │ │ │ + bhi 49410c <__cxa_atexit@plt+0x47d9fc> │ │ │ │ + ldr r2, [pc, #60] @ 49411c <__cxa_atexit@plt+0x47da0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #48] @ 4940f8 <__cxa_atexit@plt+0x47d9e8> │ │ │ │ + ldr r5, [pc, #48] @ 494120 <__cxa_atexit@plt+0x47da10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ - ldr r8, [pc, #40] @ 4940fc <__cxa_atexit@plt+0x47d9ec> │ │ │ │ + ldr r8, [pc, #40] @ 494124 <__cxa_atexit@plt+0x47da14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 494100 <__cxa_atexit@plt+0x47d9f0> │ │ │ │ + ldr r9, [pc, #36] @ 494128 <__cxa_atexit@plt+0x47da18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b abaf84 <__cxa_atexit@plt+0xaa4874> │ │ │ │ - ldr r7, [pc, #24] @ 494104 <__cxa_atexit@plt+0x47d9f4> │ │ │ │ + b abafdc <__cxa_atexit@plt+0xaa48cc> │ │ │ │ + ldr r7, [pc, #24] @ 49412c <__cxa_atexit@plt+0x47da1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #220, 22 @ 0x37000 │ │ │ │ - cmneq ip, #208, 22 @ 0x34000 │ │ │ │ - cmneq ip, #84, 12 @ 0x5400000 │ │ │ │ - cmneq ip, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq r9, #188, 26 @ 0x2f00 │ │ │ │ + cmneq ip, #180, 22 @ 0x2d000 │ │ │ │ + cmneq ip, #168, 22 @ 0x2a000 │ │ │ │ + cmneq ip, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq ip, #52, 12 @ 0x3400000 │ │ │ │ cmpeq r9, #148, 26 @ 0x2500 │ │ │ │ + cmpeq r9, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 494158 <__cxa_atexit@plt+0x47da48> │ │ │ │ - ldr r2, [pc, #60] @ 494168 <__cxa_atexit@plt+0x47da58> │ │ │ │ + bhi 494180 <__cxa_atexit@plt+0x47da70> │ │ │ │ + ldr r2, [pc, #60] @ 494190 <__cxa_atexit@plt+0x47da80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #48] @ 49416c <__cxa_atexit@plt+0x47da5c> │ │ │ │ + ldr r5, [pc, #48] @ 494194 <__cxa_atexit@plt+0x47da84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ - ldr r8, [pc, #40] @ 494170 <__cxa_atexit@plt+0x47da60> │ │ │ │ + ldr r8, [pc, #40] @ 494198 <__cxa_atexit@plt+0x47da88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 494174 <__cxa_atexit@plt+0x47da64> │ │ │ │ + ldr r9, [pc, #36] @ 49419c <__cxa_atexit@plt+0x47da8c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b abaf84 <__cxa_atexit@plt+0xaa4874> │ │ │ │ - ldr r7, [pc, #24] @ 494178 <__cxa_atexit@plt+0x47da68> │ │ │ │ + b abafdc <__cxa_atexit@plt+0xaa48cc> │ │ │ │ + ldr r7, [pc, #24] @ 4941a0 <__cxa_atexit@plt+0x47da90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #112, 22 @ 0x1c000 │ │ │ │ - cmneq ip, #100, 22 @ 0x19000 │ │ │ │ - cmneq ip, #224, 10 @ 0x38000000 │ │ │ │ - cmneq ip, #232, 10 @ 0x3a000000 │ │ │ │ - cmpeq r9, #116, 26 @ 0x1d00 │ │ │ │ - cmpeq r9, #32, 26 @ 0x800 │ │ │ │ + cmneq ip, #72, 22 @ 0x12000 │ │ │ │ + cmneq ip, #60, 22 @ 0xf000 │ │ │ │ + cmneq ip, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq ip, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq r9, #76, 26 @ 0x1300 │ │ │ │ + cmpeq r9, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4941cc <__cxa_atexit@plt+0x47dabc> │ │ │ │ - ldr r2, [pc, #60] @ 4941dc <__cxa_atexit@plt+0x47dacc> │ │ │ │ + bhi 4941f4 <__cxa_atexit@plt+0x47dae4> │ │ │ │ + ldr r2, [pc, #60] @ 494204 <__cxa_atexit@plt+0x47daf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #48] @ 4941e0 <__cxa_atexit@plt+0x47dad0> │ │ │ │ + ldr r5, [pc, #48] @ 494208 <__cxa_atexit@plt+0x47daf8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ - ldr r8, [pc, #40] @ 4941e4 <__cxa_atexit@plt+0x47dad4> │ │ │ │ + ldr r8, [pc, #40] @ 49420c <__cxa_atexit@plt+0x47dafc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 4941e8 <__cxa_atexit@plt+0x47dad8> │ │ │ │ + ldr r9, [pc, #36] @ 494210 <__cxa_atexit@plt+0x47db00> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b abaf84 <__cxa_atexit@plt+0xaa4874> │ │ │ │ - ldr r7, [pc, #24] @ 4941ec <__cxa_atexit@plt+0x47dadc> │ │ │ │ + b abafdc <__cxa_atexit@plt+0xaa48cc> │ │ │ │ + ldr r7, [pc, #24] @ 494214 <__cxa_atexit@plt+0x47db04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #4, 22 @ 0x1000 │ │ │ │ - cmneq ip, #248, 20 @ 0xf8000 │ │ │ │ - cmneq ip, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq ip, #116, 10 @ 0x1d000000 │ │ │ │ - cmpeq r9, #32, 26 @ 0x800 │ │ │ │ - cmpeq r9, #96, 26 @ 0x1800 │ │ │ │ + cmneq ip, #220, 20 @ 0xdc000 │ │ │ │ + cmneq ip, #208, 20 @ 0xd0000 │ │ │ │ + cmneq ip, #68, 10 @ 0x11000000 │ │ │ │ + cmneq ip, #76, 10 @ 0x13000000 │ │ │ │ + cmpeq r9, #248, 24 @ 0xf800 │ │ │ │ + cmpeq r9, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4942e8 <__cxa_atexit@plt+0x47dbd8> │ │ │ │ - ldr r2, [pc, #244] @ 49430c <__cxa_atexit@plt+0x47dbfc> │ │ │ │ + bhi 494310 <__cxa_atexit@plt+0x47dc00> │ │ │ │ + ldr r2, [pc, #244] @ 494334 <__cxa_atexit@plt+0x47dc24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #232] @ 494310 <__cxa_atexit@plt+0x47dc00> │ │ │ │ + ldr r2, [pc, #232] @ 494338 <__cxa_atexit@plt+0x47dc28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4942dc <__cxa_atexit@plt+0x47dbcc> │ │ │ │ + beq 494304 <__cxa_atexit@plt+0x47dbf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4942f8 <__cxa_atexit@plt+0x47dbe8> │ │ │ │ - ldr lr, [pc, #200] @ 494314 <__cxa_atexit@plt+0x47dc04> │ │ │ │ + bcc 494320 <__cxa_atexit@plt+0x47dc10> │ │ │ │ + ldr lr, [pc, #200] @ 49433c <__cxa_atexit@plt+0x47dc2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [sp] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub fp, r3, #18 │ │ │ │ sub r0, r3, #38 @ 0x26 │ │ │ │ sub r1, r3, #26 │ │ │ │ sub ip, r3, #46 @ 0x2e │ │ │ │ - ldr r8, [pc, #168] @ 494318 <__cxa_atexit@plt+0x47dc08> │ │ │ │ + ldr r8, [pc, #168] @ 494340 <__cxa_atexit@plt+0x47dc30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5] │ │ │ │ - ldr r2, [pc, #160] @ 49431c <__cxa_atexit@plt+0x47dc0c> │ │ │ │ + ldr r2, [pc, #160] @ 494344 <__cxa_atexit@plt+0x47dc34> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r2, #3 │ │ │ │ - ldr r2, [pc, #152] @ 494320 <__cxa_atexit@plt+0x47dc10> │ │ │ │ + ldr r2, [pc, #152] @ 494348 <__cxa_atexit@plt+0x47dc38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str fp, [r6, #52] @ 0x34 │ │ │ │ add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #128] @ 494324 <__cxa_atexit@plt+0x47dc14> │ │ │ │ + ldr r1, [pc, #128] @ 49434c <__cxa_atexit@plt+0x47dc3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, sl} │ │ │ │ str r8, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - ldr r2, [pc, #108] @ 494328 <__cxa_atexit@plt+0x47dc18> │ │ │ │ + ldr r2, [pc, #108] @ 494350 <__cxa_atexit@plt+0x47dc40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #24] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 98f0bc <__cxa_atexit@plt+0x9789ac> │ │ │ │ + b 98f114 <__cxa_atexit@plt+0x978a04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq ip, #232, 12 @ 0xe800000 │ │ │ │ + cmneq ip, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - cmneq ip, #168, 12 @ 0xa800000 │ │ │ │ - cmpeq r9, #152, 24 @ 0x9800 │ │ │ │ - cmpeq r9, #164, 24 @ 0xa400 │ │ │ │ - cmneq ip, #8, 20 @ 0x8000 │ │ │ │ - cmneq ip, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq r9, #36, 24 @ 0x2400 │ │ │ │ + cmneq ip, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq r9, #112, 24 @ 0x7000 │ │ │ │ + cmpeq r9, #124, 24 @ 0x7c00 │ │ │ │ + cmneq ip, #224, 18 @ 0x380000 │ │ │ │ + cmneq ip, #200, 18 @ 0x320000 │ │ │ │ + cmpeq r9, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4943d4 <__cxa_atexit@plt+0x47dcc4> │ │ │ │ + bcc 4943fc <__cxa_atexit@plt+0x47dcec> │ │ │ │ str fp, [sp] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub lr, r6, #18 │ │ │ │ sub r0, r6, #38 @ 0x26 │ │ │ │ sub r1, r6, #26 │ │ │ │ sub ip, r6, #46 @ 0x2e │ │ │ │ - ldr r5, [pc, #112] @ 4943e4 <__cxa_atexit@plt+0x47dcd4> │ │ │ │ + ldr r5, [pc, #112] @ 49440c <__cxa_atexit@plt+0x47dcfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr fp, [pc, #108] @ 4943e8 <__cxa_atexit@plt+0x47dcd8> │ │ │ │ + ldr fp, [pc, #108] @ 494410 <__cxa_atexit@plt+0x47dd00> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r9] │ │ │ │ - ldr r2, [pc, #100] @ 4943ec <__cxa_atexit@plt+0x47dcdc> │ │ │ │ + ldr r2, [pc, #100] @ 494414 <__cxa_atexit@plt+0x47dd04> │ │ │ │ add r2, pc, r2 │ │ │ │ add fp, r2, #3 │ │ │ │ - ldr r2, [pc, #92] @ 4943f0 <__cxa_atexit@plt+0x47dce0> │ │ │ │ + ldr r2, [pc, #92] @ 494418 <__cxa_atexit@plt+0x47dd08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ add r1, r3, #40 @ 0x28 │ │ │ │ stm r1, {r0, r5, fp, lr} │ │ │ │ add r0, r2, #2 │ │ │ │ - ldr r2, [pc, #72] @ 4943f4 <__cxa_atexit@plt+0x47dce4> │ │ │ │ + ldr r2, [pc, #72] @ 49441c <__cxa_atexit@plt+0x47dd0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r5, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r5, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 98f0bc <__cxa_atexit@plt+0x9789ac> │ │ │ │ + b 98f114 <__cxa_atexit@plt+0x978a04> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #164, 10 @ 0x29000000 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq r9, #140, 22 @ 0x23000 │ │ │ │ - cmpeq r9, #152, 22 @ 0x26000 │ │ │ │ - cmneq ip, #0, 18 │ │ │ │ - cmpeq r9, #88, 22 @ 0x16000 │ │ │ │ + cmpeq r9, #100, 22 @ 0x19000 │ │ │ │ + cmpeq r9, #112, 22 @ 0x1c000 │ │ │ │ + cmneq ip, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 494418 <__cxa_atexit@plt+0x47dd08> │ │ │ │ + ldr r3, [pc, #12] @ 494440 <__cxa_atexit@plt+0x47dd30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 98f3b8 <__cxa_atexit@plt+0x978ca8> │ │ │ │ + b 98f410 <__cxa_atexit@plt+0x978d00> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #36, 22 @ 0x9000 │ │ │ │ + cmpeq r9, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 494448 <__cxa_atexit@plt+0x47dd38> │ │ │ │ + ldr r3, [pc, #24] @ 494470 <__cxa_atexit@plt+0x47dd60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 49444c <__cxa_atexit@plt+0x47dd3c> │ │ │ │ + ldr r3, [pc, #16] @ 494474 <__cxa_atexit@plt+0x47dd64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 9a6778 <__cxa_atexit@plt+0x990068> │ │ │ │ + b 9a67d0 <__cxa_atexit@plt+0x9900c0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq ip, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq r9, #228, 20 @ 0xe4000 │ │ │ │ + cmneq ip, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq r9, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 494470 <__cxa_atexit@plt+0x47dd60> │ │ │ │ + ldr r3, [pc, #12] @ 494498 <__cxa_atexit@plt+0x47dd88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 494494 <__cxa_atexit@plt+0x47dd84> │ │ │ │ + ldr r3, [pc, #12] @ 4944bc <__cxa_atexit@plt+0x47ddac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 786028 <__cxa_atexit@plt+0x76f918> │ │ │ │ + b 786068 <__cxa_atexit@plt+0x76f958> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq r9, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4944b8 <__cxa_atexit@plt+0x47dda8> │ │ │ │ + ldr r3, [pc, #12] @ 4944e0 <__cxa_atexit@plt+0x47ddd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 785ff0 <__cxa_atexit@plt+0x76f8e0> │ │ │ │ + b 786030 <__cxa_atexit@plt+0x76f920> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49450c <__cxa_atexit@plt+0x47ddfc> │ │ │ │ - ldr lr, [pc, #60] @ 494524 <__cxa_atexit@plt+0x47de14> │ │ │ │ + bcc 494534 <__cxa_atexit@plt+0x47de24> │ │ │ │ + ldr lr, [pc, #60] @ 49454c <__cxa_atexit@plt+0x47de3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 494528 <__cxa_atexit@plt+0x47de18> │ │ │ │ + ldr r3, [pc, #20] @ 494550 <__cxa_atexit@plt+0x47de40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq ip, #120, 24 @ 0x7800 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq ip, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 494574 <__cxa_atexit@plt+0x47de64> │ │ │ │ + bcc 49459c <__cxa_atexit@plt+0x47de8c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 49458c <__cxa_atexit@plt+0x47de7c> │ │ │ │ + ldr r0, [pc, #44] @ 4945b4 <__cxa_atexit@plt+0x47dea4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 494590 <__cxa_atexit@plt+0x47de80> │ │ │ │ + ldr r3, [pc, #20] @ 4945b8 <__cxa_atexit@plt+0x47dea8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785d78 <__cxa_atexit@plt+0x76f668> │ │ │ │ - cmneq ip, #0, 24 │ │ │ │ + b 785da0 <__cxa_atexit@plt+0x76f690> │ │ │ │ + cmneq ip, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq r9, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 494628 <__cxa_atexit@plt+0x47df18> │ │ │ │ - ldr r3, [pc, #152] @ 494650 <__cxa_atexit@plt+0x47df40> │ │ │ │ + bhi 494650 <__cxa_atexit@plt+0x47df40> │ │ │ │ + ldr r3, [pc, #152] @ 494678 <__cxa_atexit@plt+0x47df68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 49460c <__cxa_atexit@plt+0x47defc> │ │ │ │ + beq 494634 <__cxa_atexit@plt+0x47df24> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49461c <__cxa_atexit@plt+0x47df0c> │ │ │ │ + bne 494644 <__cxa_atexit@plt+0x47df34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 494638 <__cxa_atexit@plt+0x47df28> │ │ │ │ - ldr r7, [pc, #116] @ 494658 <__cxa_atexit@plt+0x47df48> │ │ │ │ + bcc 494660 <__cxa_atexit@plt+0x47df50> │ │ │ │ + ldr r7, [pc, #116] @ 494680 <__cxa_atexit@plt+0x47df70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 49465c <__cxa_atexit@plt+0x47df4c> │ │ │ │ + ldr r2, [pc, #112] @ 494684 <__cxa_atexit@plt+0x47df74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r8, #2] │ │ │ │ str r7, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #2 │ │ │ │ @@ -1177533,41 +1177543,41 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 494654 <__cxa_atexit@plt+0x47df44> │ │ │ │ + ldr r7, [pc, #36] @ 49467c <__cxa_atexit@plt+0x47df6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq r9, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq r9, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - cmneq ip, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq r9, #240, 16 @ 0xf00000 │ │ │ │ + cmneq ip, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq r9, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4946bc <__cxa_atexit@plt+0x47dfac> │ │ │ │ + bne 4946e4 <__cxa_atexit@plt+0x47dfd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4946c4 <__cxa_atexit@plt+0x47dfb4> │ │ │ │ - ldr r2, [pc, #68] @ 4946d4 <__cxa_atexit@plt+0x47dfc4> │ │ │ │ + bcc 4946ec <__cxa_atexit@plt+0x47dfdc> │ │ │ │ + ldr r2, [pc, #68] @ 4946fc <__cxa_atexit@plt+0x47dfec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 4946d8 <__cxa_atexit@plt+0x47dfc8> │ │ │ │ + ldr r1, [pc, #64] @ 494700 <__cxa_atexit@plt+0x47dff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -1177575,1382 +1177585,1382 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - cmneq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmneq ip, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 494714 <__cxa_atexit@plt+0x47e004> │ │ │ │ - ldr r3, [pc, #40] @ 49472c <__cxa_atexit@plt+0x47e01c> │ │ │ │ + bcc 49473c <__cxa_atexit@plt+0x47e02c> │ │ │ │ + ldr r3, [pc, #40] @ 494754 <__cxa_atexit@plt+0x47e044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 494730 <__cxa_atexit@plt+0x47e020> │ │ │ │ + ldr r7, [pc, #20] @ 494758 <__cxa_atexit@plt+0x47e048> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq r9, #84, 16 @ 0x540000 │ │ │ │ - cmpeq r9, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq ip, #12, 4 @ 0xc0000000 │ │ │ │ + cmpeq r9, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq r9, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 494794 <__cxa_atexit@plt+0x47e084> │ │ │ │ + bhi 4947bc <__cxa_atexit@plt+0x47e0ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 785c60 <__cxa_atexit@plt+0x76f550> │ │ │ │ + bl 785c88 <__cxa_atexit@plt+0x76f578> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 49478c <__cxa_atexit@plt+0x47e07c> │ │ │ │ - ldr r3, [pc, #52] @ 49479c <__cxa_atexit@plt+0x47e08c> │ │ │ │ + beq 4947b4 <__cxa_atexit@plt+0x47e0a4> │ │ │ │ + ldr r3, [pc, #52] @ 4947c4 <__cxa_atexit@plt+0x47e0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 4947a0 <__cxa_atexit@plt+0x47e090> │ │ │ │ + ldr r9, [pc, #48] @ 4947c8 <__cxa_atexit@plt+0x47e0b8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 4947a4 <__cxa_atexit@plt+0x47e094> │ │ │ │ + ldr r2, [pc, #44] @ 4947cc <__cxa_atexit@plt+0x47e0bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 785ec0 <__cxa_atexit@plt+0x76f7b0> │ │ │ │ + b 785f00 <__cxa_atexit@plt+0x76f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #56, 16 @ 0x380000 │ │ │ │ - cmpeq r9, #68, 16 @ 0x440000 │ │ │ │ - cmneq ip, #232, 2 @ 0x3a │ │ │ │ + cmpeq r9, #16, 16 @ 0x100000 │ │ │ │ + cmpeq r9, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq ip, #192, 2 @ 0x30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4947e0 <__cxa_atexit@plt+0x47e0d0> │ │ │ │ + bhi 494808 <__cxa_atexit@plt+0x47e0f8> │ │ │ │ str sl, [r2] │ │ │ │ - ldr r8, [pc, #36] @ 4947f8 <__cxa_atexit@plt+0x47e0e8> │ │ │ │ + ldr r8, [pc, #36] @ 494820 <__cxa_atexit@plt+0x47e110> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b afd854 <__cxa_atexit@plt+0xae7144> │ │ │ │ - ldr r7, [pc, #20] @ 4947fc <__cxa_atexit@plt+0x47e0ec> │ │ │ │ + b afd8ac <__cxa_atexit@plt+0xae719c> │ │ │ │ + ldr r7, [pc, #20] @ 494824 <__cxa_atexit@plt+0x47e114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #84, 30 @ 0x150 │ │ │ │ - cmpeq r9, #4, 16 @ 0x40000 │ │ │ │ + cmneq ip, #44, 30 @ 0xb0 │ │ │ │ + cmpeq r9, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 494838 <__cxa_atexit@plt+0x47e128> │ │ │ │ - ldr r3, [pc, #40] @ 494850 <__cxa_atexit@plt+0x47e140> │ │ │ │ + bcc 494860 <__cxa_atexit@plt+0x47e150> │ │ │ │ + ldr r3, [pc, #40] @ 494878 <__cxa_atexit@plt+0x47e168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 494854 <__cxa_atexit@plt+0x47e144> │ │ │ │ + ldr r7, [pc, #20] @ 49487c <__cxa_atexit@plt+0x47e16c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #136, 8 @ 0x88000000 │ │ │ │ - cmpeq r9, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq r9, #160, 14 @ 0x2800000 │ │ │ │ + cmneq ip, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq r9, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq r9, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 494894 <__cxa_atexit@plt+0x47e184> │ │ │ │ - ldr r2, [pc, #36] @ 49489c <__cxa_atexit@plt+0x47e18c> │ │ │ │ + bhi 4948bc <__cxa_atexit@plt+0x47e1ac> │ │ │ │ + ldr r2, [pc, #36] @ 4948c4 <__cxa_atexit@plt+0x47e1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #20] @ 4948a0 <__cxa_atexit@plt+0x47e190> │ │ │ │ + ldr r8, [pc, #20] @ 4948c8 <__cxa_atexit@plt+0x47e1b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #152 @ 0x98 │ │ │ │ - cmneq ip, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq r9, #96, 14 @ 0x1800000 │ │ │ │ + cmneq ip, #112 @ 0x70 │ │ │ │ + cmneq ip, #116, 28 @ 0x740 │ │ │ │ + cmpeq r9, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 494950 <__cxa_atexit@plt+0x47e240> │ │ │ │ - ldr r3, [pc, #172] @ 494974 <__cxa_atexit@plt+0x47e264> │ │ │ │ + bhi 494978 <__cxa_atexit@plt+0x47e268> │ │ │ │ + ldr r3, [pc, #172] @ 49499c <__cxa_atexit@plt+0x47e28c> │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 494944 <__cxa_atexit@plt+0x47e234> │ │ │ │ + beq 49496c <__cxa_atexit@plt+0x47e25c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #16 │ │ │ │ cmp r1, ip │ │ │ │ - bcc 494960 <__cxa_atexit@plt+0x47e250> │ │ │ │ - ldr r2, [pc, #132] @ 49497c <__cxa_atexit@plt+0x47e26c> │ │ │ │ + bcc 494988 <__cxa_atexit@plt+0x47e278> │ │ │ │ + ldr r2, [pc, #132] @ 4949a4 <__cxa_atexit@plt+0x47e294> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldm r5, {r1, r3} │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #-4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str lr, [r2] │ │ │ │ - ldr r6, [pc, #88] @ 494980 <__cxa_atexit@plt+0x47e270> │ │ │ │ + ldr r6, [pc, #88] @ 4949a8 <__cxa_atexit@plt+0x47e298> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ - ldr r6, [pc, #80] @ 494984 <__cxa_atexit@plt+0x47e274> │ │ │ │ + ldr r6, [pc, #80] @ 4949ac <__cxa_atexit@plt+0x47e29c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b b50d78 <__cxa_atexit@plt+0xb3a668> │ │ │ │ + b b50dd0 <__cxa_atexit@plt+0xb3a6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 494978 <__cxa_atexit@plt+0x47e268> │ │ │ │ + ldr r7, [pc, #32] @ 4949a0 <__cxa_atexit@plt+0x47e290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r9, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq r9, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq ip, #140, 6 @ 0x30000002 │ │ │ │ - cmneq ip, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq r9, #128, 12 @ 0x8000000 │ │ │ │ + cmneq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmneq ip, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq r9, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4949f0 <__cxa_atexit@plt+0x47e2e0> │ │ │ │ + bcc 494a18 <__cxa_atexit@plt+0x47e308> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ - ldr lr, [pc, #64] @ 4949fc <__cxa_atexit@plt+0x47e2ec> │ │ │ │ + ldr lr, [pc, #64] @ 494a24 <__cxa_atexit@plt+0x47e314> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r2, r8} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r3, [pc, #36] @ 494a00 <__cxa_atexit@plt+0x47e2f0> │ │ │ │ + ldr r3, [pc, #36] @ 494a28 <__cxa_atexit@plt+0x47e318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 494a04 <__cxa_atexit@plt+0x47e2f4> │ │ │ │ + ldr r3, [pc, #28] @ 494a2c <__cxa_atexit@plt+0x47e31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b b50d78 <__cxa_atexit@plt+0xb3a668> │ │ │ │ + b b50dd0 <__cxa_atexit@plt+0xb3a6c0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq ip, #216, 4 @ 0x8000000d │ │ │ │ - cmneq ip, #208, 4 │ │ │ │ + cmneq ip, #176, 4 │ │ │ │ + cmneq ip, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 494a40 <__cxa_atexit@plt+0x47e330> │ │ │ │ - ldr r3, [pc, #40] @ 494a58 <__cxa_atexit@plt+0x47e348> │ │ │ │ + bcc 494a68 <__cxa_atexit@plt+0x47e358> │ │ │ │ + ldr r3, [pc, #40] @ 494a80 <__cxa_atexit@plt+0x47e370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 494a5c <__cxa_atexit@plt+0x47e34c> │ │ │ │ + ldr r7, [pc, #20] @ 494a84 <__cxa_atexit@plt+0x47e374> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #220, 30 @ 0x370 │ │ │ │ - cmpeq r9, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq r9, #152, 10 @ 0x26000000 │ │ │ │ + cmneq ip, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq r9, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq r9, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494aa4 <__cxa_atexit@plt+0x47e394> │ │ │ │ - ldr r2, [pc, #44] @ 494ab0 <__cxa_atexit@plt+0x47e3a0> │ │ │ │ + bhi 494acc <__cxa_atexit@plt+0x47e3bc> │ │ │ │ + ldr r2, [pc, #44] @ 494ad8 <__cxa_atexit@plt+0x47e3c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #36] @ 494ab4 <__cxa_atexit@plt+0x47e3a4> │ │ │ │ + ldr r3, [pc, #36] @ 494adc <__cxa_atexit@plt+0x47e3cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 494ab8 <__cxa_atexit@plt+0x47e3a8> │ │ │ │ + ldr r8, [pc, #24] @ 494ae0 <__cxa_atexit@plt+0x47e3d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #140, 28 @ 0x8c0 │ │ │ │ - cmneq ip, #8, 4 @ 0x80000000 │ │ │ │ - cmneq ip, #136, 24 @ 0x8800 │ │ │ │ - cmpeq r9, #60, 10 @ 0xf000000 │ │ │ │ + cmneq ip, #100, 28 @ 0x640 │ │ │ │ + cmneq ip, #224, 2 @ 0x38 │ │ │ │ + cmneq ip, #96, 24 @ 0x6000 │ │ │ │ + cmpeq r9, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494b00 <__cxa_atexit@plt+0x47e3f0> │ │ │ │ - ldr r2, [pc, #44] @ 494b0c <__cxa_atexit@plt+0x47e3fc> │ │ │ │ + bhi 494b28 <__cxa_atexit@plt+0x47e418> │ │ │ │ + ldr r2, [pc, #44] @ 494b34 <__cxa_atexit@plt+0x47e424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #36] @ 494b10 <__cxa_atexit@plt+0x47e400> │ │ │ │ + ldr r3, [pc, #36] @ 494b38 <__cxa_atexit@plt+0x47e428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 494b14 <__cxa_atexit@plt+0x47e404> │ │ │ │ + ldr r8, [pc, #24] @ 494b3c <__cxa_atexit@plt+0x47e42c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #48, 28 @ 0x300 │ │ │ │ - cmneq ip, #180, 2 @ 0x2d │ │ │ │ - cmneq ip, #44, 24 @ 0x2c00 │ │ │ │ - cmpeq r9, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq ip, #8, 28 @ 0x80 │ │ │ │ + cmneq ip, #140, 2 @ 0x23 │ │ │ │ + cmneq ip, #4, 24 @ 0x400 │ │ │ │ + cmpeq r9, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494b5c <__cxa_atexit@plt+0x47e44c> │ │ │ │ - ldr r2, [pc, #44] @ 494b68 <__cxa_atexit@plt+0x47e458> │ │ │ │ + bhi 494b84 <__cxa_atexit@plt+0x47e474> │ │ │ │ + ldr r2, [pc, #44] @ 494b90 <__cxa_atexit@plt+0x47e480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #36] @ 494b6c <__cxa_atexit@plt+0x47e45c> │ │ │ │ + ldr r3, [pc, #36] @ 494b94 <__cxa_atexit@plt+0x47e484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 494b70 <__cxa_atexit@plt+0x47e460> │ │ │ │ + ldr r8, [pc, #24] @ 494b98 <__cxa_atexit@plt+0x47e488> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b ab3a4c <__cxa_atexit@plt+0xa9d33c> │ │ │ │ + b ab3aa4 <__cxa_atexit@plt+0xa9d394> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #212, 26 @ 0x3500 │ │ │ │ - cmneq ip, #96, 2 │ │ │ │ - cmneq ip, #208, 22 @ 0x34000 │ │ │ │ + cmneq ip, #172, 26 @ 0x2b00 │ │ │ │ + cmneq ip, #56, 2 │ │ │ │ + cmneq ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494bb8 <__cxa_atexit@plt+0x47e4a8> │ │ │ │ - ldr r2, [pc, #48] @ 494bc4 <__cxa_atexit@plt+0x47e4b4> │ │ │ │ + bhi 494be0 <__cxa_atexit@plt+0x47e4d0> │ │ │ │ + ldr r2, [pc, #48] @ 494bec <__cxa_atexit@plt+0x47e4dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494bc8 <__cxa_atexit@plt+0x47e4b8> │ │ │ │ + ldr r3, [pc, #40] @ 494bf0 <__cxa_atexit@plt+0x47e4e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494bcc <__cxa_atexit@plt+0x47e4bc> │ │ │ │ + ldr r3, [pc, #32] @ 494bf4 <__cxa_atexit@plt+0x47e4e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #124, 26 @ 0x1f00 │ │ │ │ - cmneq ip, #132, 22 @ 0x21000 │ │ │ │ - cmneq ip, #16, 2 │ │ │ │ + cmneq ip, #84, 26 @ 0x1500 │ │ │ │ + cmneq ip, #92, 22 @ 0x17000 │ │ │ │ + cmneq ip, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494c14 <__cxa_atexit@plt+0x47e504> │ │ │ │ - ldr r2, [pc, #48] @ 494c20 <__cxa_atexit@plt+0x47e510> │ │ │ │ + bhi 494c3c <__cxa_atexit@plt+0x47e52c> │ │ │ │ + ldr r2, [pc, #48] @ 494c48 <__cxa_atexit@plt+0x47e538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494c24 <__cxa_atexit@plt+0x47e514> │ │ │ │ + ldr r3, [pc, #40] @ 494c4c <__cxa_atexit@plt+0x47e53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494c28 <__cxa_atexit@plt+0x47e518> │ │ │ │ + ldr r3, [pc, #32] @ 494c50 <__cxa_atexit@plt+0x47e540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #32, 26 @ 0x800 │ │ │ │ - cmneq ip, #148 @ 0x94 │ │ │ │ - cmneq ip, #184 @ 0xb8 │ │ │ │ + cmneq ip, #248, 24 @ 0xf800 │ │ │ │ + cmneq ip, #108 @ 0x6c │ │ │ │ + cmneq ip, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494c70 <__cxa_atexit@plt+0x47e560> │ │ │ │ - ldr r2, [pc, #48] @ 494c7c <__cxa_atexit@plt+0x47e56c> │ │ │ │ + bhi 494c98 <__cxa_atexit@plt+0x47e588> │ │ │ │ + ldr r2, [pc, #48] @ 494ca4 <__cxa_atexit@plt+0x47e594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494c80 <__cxa_atexit@plt+0x47e570> │ │ │ │ + ldr r3, [pc, #40] @ 494ca8 <__cxa_atexit@plt+0x47e598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494c84 <__cxa_atexit@plt+0x47e574> │ │ │ │ + ldr r3, [pc, #32] @ 494cac <__cxa_atexit@plt+0x47e59c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #196, 24 @ 0xc400 │ │ │ │ - cmneq ip, #108 @ 0x6c │ │ │ │ - cmneq ip, #100 @ 0x64 │ │ │ │ + cmneq ip, #156, 24 @ 0x9c00 │ │ │ │ + cmneq ip, #68 @ 0x44 │ │ │ │ + cmneq ip, #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494ccc <__cxa_atexit@plt+0x47e5bc> │ │ │ │ - ldr r2, [pc, #48] @ 494cd8 <__cxa_atexit@plt+0x47e5c8> │ │ │ │ + bhi 494cf4 <__cxa_atexit@plt+0x47e5e4> │ │ │ │ + ldr r2, [pc, #48] @ 494d00 <__cxa_atexit@plt+0x47e5f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494cdc <__cxa_atexit@plt+0x47e5cc> │ │ │ │ + ldr r3, [pc, #40] @ 494d04 <__cxa_atexit@plt+0x47e5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494ce0 <__cxa_atexit@plt+0x47e5d0> │ │ │ │ + ldr r3, [pc, #32] @ 494d08 <__cxa_atexit@plt+0x47e5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #104, 24 @ 0x6800 │ │ │ │ - cmneq ip, #228, 30 @ 0x390 │ │ │ │ - cmneq ip, #212, 30 @ 0x350 │ │ │ │ + cmneq ip, #64, 24 @ 0x4000 │ │ │ │ + cmneq ip, #188, 30 @ 0x2f0 │ │ │ │ + cmneq ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494d28 <__cxa_atexit@plt+0x47e618> │ │ │ │ - ldr r2, [pc, #48] @ 494d34 <__cxa_atexit@plt+0x47e624> │ │ │ │ + bhi 494d50 <__cxa_atexit@plt+0x47e640> │ │ │ │ + ldr r2, [pc, #48] @ 494d5c <__cxa_atexit@plt+0x47e64c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494d38 <__cxa_atexit@plt+0x47e628> │ │ │ │ + ldr r3, [pc, #40] @ 494d60 <__cxa_atexit@plt+0x47e650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494d3c <__cxa_atexit@plt+0x47e62c> │ │ │ │ + ldr r3, [pc, #32] @ 494d64 <__cxa_atexit@plt+0x47e654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #12, 24 @ 0xc00 │ │ │ │ - cmneq ip, #144, 30 @ 0x240 │ │ │ │ - cmneq ip, #128, 30 @ 0x200 │ │ │ │ + cmneq ip, #228, 22 @ 0x39000 │ │ │ │ + cmneq ip, #104, 30 @ 0x1a0 │ │ │ │ + cmneq ip, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 494d84 <__cxa_atexit@plt+0x47e674> │ │ │ │ - ldr r2, [pc, #48] @ 494d90 <__cxa_atexit@plt+0x47e680> │ │ │ │ + bhi 494dac <__cxa_atexit@plt+0x47e69c> │ │ │ │ + ldr r2, [pc, #48] @ 494db8 <__cxa_atexit@plt+0x47e6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 494d94 <__cxa_atexit@plt+0x47e684> │ │ │ │ + ldr r3, [pc, #40] @ 494dbc <__cxa_atexit@plt+0x47e6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 494d98 <__cxa_atexit@plt+0x47e688> │ │ │ │ + ldr r3, [pc, #32] @ 494dc0 <__cxa_atexit@plt+0x47e6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #176, 22 @ 0x2c000 │ │ │ │ - cmneq ip, #60, 30 @ 0xf0 │ │ │ │ - cmneq ip, #44, 30 @ 0xb0 │ │ │ │ + cmneq ip, #136, 22 @ 0x22000 │ │ │ │ + cmneq ip, #20, 30 @ 0x50 │ │ │ │ + cmneq ip, #4, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 494dd0 <__cxa_atexit@plt+0x47e6c0> │ │ │ │ - ldr r2, [pc, #28] @ 494dd8 <__cxa_atexit@plt+0x47e6c8> │ │ │ │ + bhi 494df8 <__cxa_atexit@plt+0x47e6e8> │ │ │ │ + ldr r2, [pc, #28] @ 494e00 <__cxa_atexit@plt+0x47e6f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 494e58 <__cxa_atexit@plt+0x47e748> │ │ │ │ + beq 494e80 <__cxa_atexit@plt+0x47e770> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 494e7c <__cxa_atexit@plt+0x47e76c> │ │ │ │ + bne 494ea4 <__cxa_atexit@plt+0x47e794> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 494f20 <__cxa_atexit@plt+0x47e810> │ │ │ │ + bhi 494f48 <__cxa_atexit@plt+0x47e838> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f78 <__cxa_atexit@plt+0x47e868> │ │ │ │ - ldr r7, [pc, #356] @ 494fb8 <__cxa_atexit@plt+0x47e8a8> │ │ │ │ + bcc 494fa0 <__cxa_atexit@plt+0x47e890> │ │ │ │ + ldr r7, [pc, #356] @ 494fe0 <__cxa_atexit@plt+0x47e8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 494e9c <__cxa_atexit@plt+0x47e78c> │ │ │ │ + b 494ec4 <__cxa_atexit@plt+0x47e7b4> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f44 <__cxa_atexit@plt+0x47e834> │ │ │ │ - ldr r7, [pc, #304] @ 494fa8 <__cxa_atexit@plt+0x47e898> │ │ │ │ + bcc 494f6c <__cxa_atexit@plt+0x47e85c> │ │ │ │ + ldr r7, [pc, #304] @ 494fd0 <__cxa_atexit@plt+0x47e8c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 494e9c <__cxa_atexit@plt+0x47e78c> │ │ │ │ + b 494ec4 <__cxa_atexit@plt+0x47e7b4> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f50 <__cxa_atexit@plt+0x47e840> │ │ │ │ - ldr r7, [pc, #256] @ 494f9c <__cxa_atexit@plt+0x47e88c> │ │ │ │ + bcc 494f78 <__cxa_atexit@plt+0x47e868> │ │ │ │ + ldr r7, [pc, #256] @ 494fc4 <__cxa_atexit@plt+0x47e8b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #252] @ 494fa0 <__cxa_atexit@plt+0x47e890> │ │ │ │ + ldr r1, [pc, #252] @ 494fc8 <__cxa_atexit@plt+0x47e8b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f6c <__cxa_atexit@plt+0x47e85c> │ │ │ │ - ldr r7, [pc, #228] @ 494fc8 <__cxa_atexit@plt+0x47e8b8> │ │ │ │ + bcc 494f94 <__cxa_atexit@plt+0x47e884> │ │ │ │ + ldr r7, [pc, #228] @ 494ff0 <__cxa_atexit@plt+0x47e8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 494e9c <__cxa_atexit@plt+0x47e78c> │ │ │ │ - ldr r7, [pc, #224] @ 494fd0 <__cxa_atexit@plt+0x47e8c0> │ │ │ │ + b 494ec4 <__cxa_atexit@plt+0x47e7b4> │ │ │ │ + ldr r7, [pc, #224] @ 494ff8 <__cxa_atexit@plt+0x47e8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f84 <__cxa_atexit@plt+0x47e874> │ │ │ │ - ldr r7, [pc, #164] @ 494fc0 <__cxa_atexit@plt+0x47e8b0> │ │ │ │ + bcc 494fac <__cxa_atexit@plt+0x47e89c> │ │ │ │ + ldr r7, [pc, #164] @ 494fe8 <__cxa_atexit@plt+0x47e8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 494e9c <__cxa_atexit@plt+0x47e78c> │ │ │ │ + b 494ec4 <__cxa_atexit@plt+0x47e7b4> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 494f90 <__cxa_atexit@plt+0x47e880> │ │ │ │ - ldr r7, [pc, #112] @ 494fb0 <__cxa_atexit@plt+0x47e8a0> │ │ │ │ + bcc 494fb8 <__cxa_atexit@plt+0x47e8a8> │ │ │ │ + ldr r7, [pc, #112] @ 494fd8 <__cxa_atexit@plt+0x47e8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 494e9c <__cxa_atexit@plt+0x47e78c> │ │ │ │ - ldr r6, [pc, #96] @ 494fac <__cxa_atexit@plt+0x47e89c> │ │ │ │ + b 494ec4 <__cxa_atexit@plt+0x47e7b4> │ │ │ │ + ldr r6, [pc, #96] @ 494fd4 <__cxa_atexit@plt+0x47e8c4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 494f58 <__cxa_atexit@plt+0x47e848> │ │ │ │ - ldr r6, [pc, #76] @ 494fa4 <__cxa_atexit@plt+0x47e894> │ │ │ │ + b 494f80 <__cxa_atexit@plt+0x47e870> │ │ │ │ + ldr r6, [pc, #76] @ 494fcc <__cxa_atexit@plt+0x47e8bc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - ldr r6, [pc, #88] @ 494fcc <__cxa_atexit@plt+0x47e8bc> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + ldr r6, [pc, #88] @ 494ff4 <__cxa_atexit@plt+0x47e8e4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 494f58 <__cxa_atexit@plt+0x47e848> │ │ │ │ - ldr r6, [pc, #60] @ 494fbc <__cxa_atexit@plt+0x47e8ac> │ │ │ │ + b 494f80 <__cxa_atexit@plt+0x47e870> │ │ │ │ + ldr r6, [pc, #60] @ 494fe4 <__cxa_atexit@plt+0x47e8d4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 494f58 <__cxa_atexit@plt+0x47e848> │ │ │ │ - ldr r6, [pc, #56] @ 494fc4 <__cxa_atexit@plt+0x47e8b4> │ │ │ │ + b 494f80 <__cxa_atexit@plt+0x47e870> │ │ │ │ + ldr r6, [pc, #56] @ 494fec <__cxa_atexit@plt+0x47e8dc> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 494f58 <__cxa_atexit@plt+0x47e848> │ │ │ │ - ldr r6, [pc, #28] @ 494fb4 <__cxa_atexit@plt+0x47e8a4> │ │ │ │ + b 494f80 <__cxa_atexit@plt+0x47e870> │ │ │ │ + ldr r6, [pc, #28] @ 494fdc <__cxa_atexit@plt+0x47e8cc> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 494f58 <__cxa_atexit@plt+0x47e848> │ │ │ │ + b 494f80 <__cxa_atexit@plt+0x47e870> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - cmneq ip, #148, 20 @ 0x94000 │ │ │ │ + cmneq ip, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq ip, #104, 20 @ 0x68000 │ │ │ │ + cmneq ip, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 495024 <__cxa_atexit@plt+0x47e914> │ │ │ │ - ldr r7, [pc, #64] @ 49503c <__cxa_atexit@plt+0x47e92c> │ │ │ │ + bcc 49504c <__cxa_atexit@plt+0x47e93c> │ │ │ │ + ldr r7, [pc, #64] @ 495064 <__cxa_atexit@plt+0x47e954> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 495040 <__cxa_atexit@plt+0x47e930> │ │ │ │ + ldr r2, [pc, #48] @ 495068 <__cxa_atexit@plt+0x47e958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 495044 <__cxa_atexit@plt+0x47e934> │ │ │ │ + ldr r3, [pc, #24] @ 49506c <__cxa_atexit@plt+0x47e95c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmneq ip, #40, 18 @ 0xa0000 │ │ │ │ + cmneq ip, #0, 18 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 495098 <__cxa_atexit@plt+0x47e988> │ │ │ │ - ldr r7, [pc, #64] @ 4950b0 <__cxa_atexit@plt+0x47e9a0> │ │ │ │ + bcc 4950c0 <__cxa_atexit@plt+0x47e9b0> │ │ │ │ + ldr r7, [pc, #64] @ 4950d8 <__cxa_atexit@plt+0x47e9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 4950b4 <__cxa_atexit@plt+0x47e9a4> │ │ │ │ + ldr r2, [pc, #48] @ 4950dc <__cxa_atexit@plt+0x47e9cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4950b8 <__cxa_atexit@plt+0x47e9a8> │ │ │ │ + ldr r3, [pc, #24] @ 4950e0 <__cxa_atexit@plt+0x47e9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - cmneq ip, #180, 16 @ 0xb40000 │ │ │ │ + cmneq ip, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49510c <__cxa_atexit@plt+0x47e9fc> │ │ │ │ - ldr r7, [pc, #64] @ 495124 <__cxa_atexit@plt+0x47ea14> │ │ │ │ + bcc 495134 <__cxa_atexit@plt+0x47ea24> │ │ │ │ + ldr r7, [pc, #64] @ 49514c <__cxa_atexit@plt+0x47ea3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 495128 <__cxa_atexit@plt+0x47ea18> │ │ │ │ + ldr r2, [pc, #48] @ 495150 <__cxa_atexit@plt+0x47ea40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 49512c <__cxa_atexit@plt+0x47ea1c> │ │ │ │ + ldr r3, [pc, #24] @ 495154 <__cxa_atexit@plt+0x47ea44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - cmneq ip, #64, 16 @ 0x400000 │ │ │ │ + cmneq ip, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 495180 <__cxa_atexit@plt+0x47ea70> │ │ │ │ - ldr r7, [pc, #64] @ 495198 <__cxa_atexit@plt+0x47ea88> │ │ │ │ + bcc 4951a8 <__cxa_atexit@plt+0x47ea98> │ │ │ │ + ldr r7, [pc, #64] @ 4951c0 <__cxa_atexit@plt+0x47eab0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 49519c <__cxa_atexit@plt+0x47ea8c> │ │ │ │ + ldr r2, [pc, #48] @ 4951c4 <__cxa_atexit@plt+0x47eab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4951a0 <__cxa_atexit@plt+0x47ea90> │ │ │ │ + ldr r3, [pc, #24] @ 4951c8 <__cxa_atexit@plt+0x47eab8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - cmneq ip, #204, 14 @ 0x3300000 │ │ │ │ + cmneq ip, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4951f4 <__cxa_atexit@plt+0x47eae4> │ │ │ │ - ldr r7, [pc, #64] @ 49520c <__cxa_atexit@plt+0x47eafc> │ │ │ │ + bcc 49521c <__cxa_atexit@plt+0x47eb0c> │ │ │ │ + ldr r7, [pc, #64] @ 495234 <__cxa_atexit@plt+0x47eb24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 495210 <__cxa_atexit@plt+0x47eb00> │ │ │ │ + ldr r2, [pc, #48] @ 495238 <__cxa_atexit@plt+0x47eb28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 495214 <__cxa_atexit@plt+0x47eb04> │ │ │ │ + ldr r3, [pc, #24] @ 49523c <__cxa_atexit@plt+0x47eb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - cmneq ip, #88, 14 @ 0x1600000 │ │ │ │ + cmneq ip, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 495268 <__cxa_atexit@plt+0x47eb58> │ │ │ │ - ldr r7, [pc, #64] @ 495280 <__cxa_atexit@plt+0x47eb70> │ │ │ │ + bcc 495290 <__cxa_atexit@plt+0x47eb80> │ │ │ │ + ldr r7, [pc, #64] @ 4952a8 <__cxa_atexit@plt+0x47eb98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 495284 <__cxa_atexit@plt+0x47eb74> │ │ │ │ + ldr r2, [pc, #48] @ 4952ac <__cxa_atexit@plt+0x47eb9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 495288 <__cxa_atexit@plt+0x47eb78> │ │ │ │ + ldr r3, [pc, #24] @ 4952b0 <__cxa_atexit@plt+0x47eba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - cmneq ip, #228, 12 @ 0xe400000 │ │ │ │ + cmneq ip, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4952c4 <__cxa_atexit@plt+0x47ebb4> │ │ │ │ + bhi 4952ec <__cxa_atexit@plt+0x47ebdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 4952cc <__cxa_atexit@plt+0x47ebbc> │ │ │ │ + ldr r1, [pc, #24] @ 4952f4 <__cxa_atexit@plt+0x47ebe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 785c90 <__cxa_atexit@plt+0x76f580> │ │ │ │ + b 785cb8 <__cxa_atexit@plt+0x76f5a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq r9, #116, 28 @ 0x740 │ │ │ │ + cmneq ip, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq r9, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 495308 <__cxa_atexit@plt+0x47ebf8> │ │ │ │ - ldr r3, [pc, #28] @ 495310 <__cxa_atexit@plt+0x47ec00> │ │ │ │ + bhi 495330 <__cxa_atexit@plt+0x47ec20> │ │ │ │ + ldr r3, [pc, #28] @ 495338 <__cxa_atexit@plt+0x47ec28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq r9, #52, 28 @ 0x340 │ │ │ │ + cmpeq r9, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49536c <__cxa_atexit@plt+0x47ec5c> │ │ │ │ - ldr r2, [pc, #60] @ 495378 <__cxa_atexit@plt+0x47ec68> │ │ │ │ + bcc 495394 <__cxa_atexit@plt+0x47ec84> │ │ │ │ + ldr r2, [pc, #60] @ 4953a0 <__cxa_atexit@plt+0x47ec90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #56] @ 49537c <__cxa_atexit@plt+0x47ec6c> │ │ │ │ + ldr lr, [pc, #56] @ 4953a4 <__cxa_atexit@plt+0x47ec94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #52] @ 495380 <__cxa_atexit@plt+0x47ec70> │ │ │ │ + ldr r0, [pc, #52] @ 4953a8 <__cxa_atexit@plt+0x47ec98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ + b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq ip, #212, 10 @ 0x35000000 │ │ │ │ - cmneq ip, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq r9, #196, 26 @ 0x3100 │ │ │ │ + cmneq ip, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq ip, #4, 12 @ 0x400000 │ │ │ │ + cmpeq r9, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4953a4 <__cxa_atexit@plt+0x47ec94> │ │ │ │ + ldr r3, [pc, #12] @ 4953cc <__cxa_atexit@plt+0x47ecbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 9a5a08 <__cxa_atexit@plt+0x98f2f8> │ │ │ │ + b 9a5a60 <__cxa_atexit@plt+0x98f350> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #148, 26 @ 0x2500 │ │ │ │ + cmpeq r9, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4953e0 <__cxa_atexit@plt+0x47ecd0> │ │ │ │ - ldr r3, [pc, #48] @ 4953f8 <__cxa_atexit@plt+0x47ece8> │ │ │ │ + bne 495408 <__cxa_atexit@plt+0x47ecf8> │ │ │ │ + ldr r3, [pc, #48] @ 495420 <__cxa_atexit@plt+0x47ed10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 4953fc <__cxa_atexit@plt+0x47ecec> │ │ │ │ + ldr r3, [pc, #36] @ 495424 <__cxa_atexit@plt+0x47ed14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 98e490 <__cxa_atexit@plt+0x977d80> │ │ │ │ - ldr r7, [pc, #12] @ 4953f4 <__cxa_atexit@plt+0x47ece4> │ │ │ │ + b 98e4e8 <__cxa_atexit@plt+0x977dd8> │ │ │ │ + ldr r7, [pc, #12] @ 49541c <__cxa_atexit@plt+0x47ed0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq ip, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq ip, #244, 16 @ 0xf40000 │ │ │ │ + cmneq ip, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 495428 <__cxa_atexit@plt+0x47ed18> │ │ │ │ + ldr r3, [pc, #24] @ 495450 <__cxa_atexit@plt+0x47ed40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 49542c <__cxa_atexit@plt+0x47ed1c> │ │ │ │ + ldr r3, [pc, #16] @ 495454 <__cxa_atexit@plt+0x47ed44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 785ce8 <__cxa_atexit@plt+0x76f5d8> │ │ │ │ + b 785d10 <__cxa_atexit@plt+0x76f600> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq ip, #124, 26 @ 0x1f00 │ │ │ │ + cmneq ip, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49546c <__cxa_atexit@plt+0x47ed5c> │ │ │ │ + bne 495494 <__cxa_atexit@plt+0x47ed84> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 495488 <__cxa_atexit@plt+0x47ed78> │ │ │ │ + ldr r2, [pc, #48] @ 4954b0 <__cxa_atexit@plt+0x47eda0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 495480 <__cxa_atexit@plt+0x47ed70> │ │ │ │ - b 495498 <__cxa_atexit@plt+0x47ed88> │ │ │ │ - ldr r7, [pc, #24] @ 49548c <__cxa_atexit@plt+0x47ed7c> │ │ │ │ + beq 4954a8 <__cxa_atexit@plt+0x47ed98> │ │ │ │ + b 4954c0 <__cxa_atexit@plt+0x47edb0> │ │ │ │ + ldr r7, [pc, #24] @ 4954b4 <__cxa_atexit@plt+0x47eda4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq ip, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq ip, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #11 │ │ │ │ - bne 4954e8 <__cxa_atexit@plt+0x47edd8> │ │ │ │ - ldr r3, [pc, #80] @ 495504 <__cxa_atexit@plt+0x47edf4> │ │ │ │ + bne 495510 <__cxa_atexit@plt+0x47ee00> │ │ │ │ + ldr r3, [pc, #80] @ 49552c <__cxa_atexit@plt+0x47ee1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 4954fc <__cxa_atexit@plt+0x47edec> │ │ │ │ + beq 495524 <__cxa_atexit@plt+0x47ee14> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 4954e8 <__cxa_atexit@plt+0x47edd8> │ │ │ │ - ldr r3, [pc, #52] @ 495508 <__cxa_atexit@plt+0x47edf8> │ │ │ │ + bne 495510 <__cxa_atexit@plt+0x47ee00> │ │ │ │ + ldr r3, [pc, #52] @ 495530 <__cxa_atexit@plt+0x47ee20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4954fc <__cxa_atexit@plt+0x47edec> │ │ │ │ - b 49556c <__cxa_atexit@plt+0x47ee5c> │ │ │ │ - ldr r7, [pc, #28] @ 49550c <__cxa_atexit@plt+0x47edfc> │ │ │ │ + beq 495524 <__cxa_atexit@plt+0x47ee14> │ │ │ │ + b 495594 <__cxa_atexit@plt+0x47ee84> │ │ │ │ + ldr r7, [pc, #28] @ 495534 <__cxa_atexit@plt+0x47ee24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq ip, #104, 8 @ 0x68000000 │ │ │ │ + cmneq ip, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 495540 <__cxa_atexit@plt+0x47ee30> │ │ │ │ - ldr r3, [pc, #48] @ 49555c <__cxa_atexit@plt+0x47ee4c> │ │ │ │ + bne 495568 <__cxa_atexit@plt+0x47ee58> │ │ │ │ + ldr r3, [pc, #48] @ 495584 <__cxa_atexit@plt+0x47ee74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495554 <__cxa_atexit@plt+0x47ee44> │ │ │ │ - b 49556c <__cxa_atexit@plt+0x47ee5c> │ │ │ │ - ldr r7, [pc, #24] @ 495560 <__cxa_atexit@plt+0x47ee50> │ │ │ │ + beq 49557c <__cxa_atexit@plt+0x47ee6c> │ │ │ │ + b 495594 <__cxa_atexit@plt+0x47ee84> │ │ │ │ + ldr r7, [pc, #24] @ 495588 <__cxa_atexit@plt+0x47ee78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq ip, #16, 8 @ 0x10000000 │ │ │ │ + cmneq ip, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4955d0 <__cxa_atexit@plt+0x47eec0> │ │ │ │ + bne 4955f8 <__cxa_atexit@plt+0x47eee8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ 4955f0 <__cxa_atexit@plt+0x47eee0> │ │ │ │ + ldr r2, [pc, #100] @ 495618 <__cxa_atexit@plt+0x47ef08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 4955e4 <__cxa_atexit@plt+0x47eed4> │ │ │ │ + beq 49560c <__cxa_atexit@plt+0x47eefc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4955d0 <__cxa_atexit@plt+0x47eec0> │ │ │ │ - ldr r2, [pc, #68] @ 4955f4 <__cxa_atexit@plt+0x47eee4> │ │ │ │ + bne 4955f8 <__cxa_atexit@plt+0x47eee8> │ │ │ │ + ldr r2, [pc, #68] @ 49561c <__cxa_atexit@plt+0x47ef0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4955e4 <__cxa_atexit@plt+0x47eed4> │ │ │ │ + beq 49560c <__cxa_atexit@plt+0x47eefc> │ │ │ │ mov r5, r3 │ │ │ │ - b 495660 <__cxa_atexit@plt+0x47ef50> │ │ │ │ - ldr r7, [pc, #32] @ 4955f8 <__cxa_atexit@plt+0x47eee8> │ │ │ │ + b 495688 <__cxa_atexit@plt+0x47ef78> │ │ │ │ + ldr r7, [pc, #32] @ 495620 <__cxa_atexit@plt+0x47ef10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq ip, #128, 6 │ │ │ │ + cmneq ip, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 495634 <__cxa_atexit@plt+0x47ef24> │ │ │ │ - ldr r3, [pc, #56] @ 495650 <__cxa_atexit@plt+0x47ef40> │ │ │ │ + bne 49565c <__cxa_atexit@plt+0x47ef4c> │ │ │ │ + ldr r3, [pc, #56] @ 495678 <__cxa_atexit@plt+0x47ef68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495648 <__cxa_atexit@plt+0x47ef38> │ │ │ │ - b 495660 <__cxa_atexit@plt+0x47ef50> │ │ │ │ - ldr r7, [pc, #24] @ 495654 <__cxa_atexit@plt+0x47ef44> │ │ │ │ + beq 495670 <__cxa_atexit@plt+0x47ef60> │ │ │ │ + b 495688 <__cxa_atexit@plt+0x47ef78> │ │ │ │ + ldr r7, [pc, #24] @ 49567c <__cxa_atexit@plt+0x47ef6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq ip, #28, 6 @ 0x70000000 │ │ │ │ + cmneq ip, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4956c4 <__cxa_atexit@plt+0x47efb4> │ │ │ │ + bne 4956ec <__cxa_atexit@plt+0x47efdc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ 4956e4 <__cxa_atexit@plt+0x47efd4> │ │ │ │ + ldr r2, [pc, #100] @ 49570c <__cxa_atexit@plt+0x47effc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 4956d8 <__cxa_atexit@plt+0x47efc8> │ │ │ │ + beq 495700 <__cxa_atexit@plt+0x47eff0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 4956c4 <__cxa_atexit@plt+0x47efb4> │ │ │ │ - ldr r2, [pc, #68] @ 4956e8 <__cxa_atexit@plt+0x47efd8> │ │ │ │ + bne 4956ec <__cxa_atexit@plt+0x47efdc> │ │ │ │ + ldr r2, [pc, #68] @ 495710 <__cxa_atexit@plt+0x47f000> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4956d8 <__cxa_atexit@plt+0x47efc8> │ │ │ │ + beq 495700 <__cxa_atexit@plt+0x47eff0> │ │ │ │ mov r5, r3 │ │ │ │ - b 495754 <__cxa_atexit@plt+0x47f044> │ │ │ │ - ldr r7, [pc, #32] @ 4956ec <__cxa_atexit@plt+0x47efdc> │ │ │ │ + b 49577c <__cxa_atexit@plt+0x47f06c> │ │ │ │ + ldr r7, [pc, #32] @ 495714 <__cxa_atexit@plt+0x47f004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq ip, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq ip, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 495728 <__cxa_atexit@plt+0x47f018> │ │ │ │ - ldr r3, [pc, #56] @ 495744 <__cxa_atexit@plt+0x47f034> │ │ │ │ + bne 495750 <__cxa_atexit@plt+0x47f040> │ │ │ │ + ldr r3, [pc, #56] @ 49576c <__cxa_atexit@plt+0x47f05c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 49573c <__cxa_atexit@plt+0x47f02c> │ │ │ │ - b 495754 <__cxa_atexit@plt+0x47f044> │ │ │ │ - ldr r7, [pc, #24] @ 495748 <__cxa_atexit@plt+0x47f038> │ │ │ │ + beq 495764 <__cxa_atexit@plt+0x47f054> │ │ │ │ + b 49577c <__cxa_atexit@plt+0x47f06c> │ │ │ │ + ldr r7, [pc, #24] @ 495770 <__cxa_atexit@plt+0x47f060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq ip, #40, 4 @ 0x80000002 │ │ │ │ + cmneq ip, #0, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4957bc <__cxa_atexit@plt+0x47f0ac> │ │ │ │ + bne 4957e4 <__cxa_atexit@plt+0x47f0d4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #104] @ 4957dc <__cxa_atexit@plt+0x47f0cc> │ │ │ │ + ldr r2, [pc, #104] @ 495804 <__cxa_atexit@plt+0x47f0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4957d0 <__cxa_atexit@plt+0x47f0c0> │ │ │ │ + beq 4957f8 <__cxa_atexit@plt+0x47f0e8> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #12 │ │ │ │ - bne 4957bc <__cxa_atexit@plt+0x47f0ac> │ │ │ │ - ldr r5, [pc, #60] @ 4957e0 <__cxa_atexit@plt+0x47f0d0> │ │ │ │ + bne 4957e4 <__cxa_atexit@plt+0x47f0d4> │ │ │ │ + ldr r5, [pc, #60] @ 495808 <__cxa_atexit@plt+0x47f0f8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4957d0 <__cxa_atexit@plt+0x47f0c0> │ │ │ │ + beq 4957f8 <__cxa_atexit@plt+0x47f0e8> │ │ │ │ mov r5, r3 │ │ │ │ - b 49584c <__cxa_atexit@plt+0x47f13c> │ │ │ │ - ldr r7, [pc, #32] @ 4957e4 <__cxa_atexit@plt+0x47f0d4> │ │ │ │ + b 495874 <__cxa_atexit@plt+0x47f164> │ │ │ │ + ldr r7, [pc, #32] @ 49580c <__cxa_atexit@plt+0x47f0fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq ip, #148, 2 @ 0x25 │ │ │ │ + cmneq ip, #108, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ - bne 495820 <__cxa_atexit@plt+0x47f110> │ │ │ │ - ldr r3, [pc, #48] @ 49583c <__cxa_atexit@plt+0x47f12c> │ │ │ │ + bne 495848 <__cxa_atexit@plt+0x47f138> │ │ │ │ + ldr r3, [pc, #48] @ 495864 <__cxa_atexit@plt+0x47f154> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495834 <__cxa_atexit@plt+0x47f124> │ │ │ │ - b 49584c <__cxa_atexit@plt+0x47f13c> │ │ │ │ - ldr r7, [pc, #24] @ 495840 <__cxa_atexit@plt+0x47f130> │ │ │ │ + beq 49585c <__cxa_atexit@plt+0x47f14c> │ │ │ │ + b 495874 <__cxa_atexit@plt+0x47f164> │ │ │ │ + ldr r7, [pc, #24] @ 495868 <__cxa_atexit@plt+0x47f158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq ip, #48, 2 │ │ │ │ + cmneq ip, #8, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 49587c <__cxa_atexit@plt+0x47f16c> │ │ │ │ - ldr r3, [pc, #164] @ 495904 <__cxa_atexit@plt+0x47f1f4> │ │ │ │ + bne 4958a4 <__cxa_atexit@plt+0x47f194> │ │ │ │ + ldr r3, [pc, #164] @ 49592c <__cxa_atexit@plt+0x47f21c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ str r3, [r2] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 495890 <__cxa_atexit@plt+0x47f180> │ │ │ │ + beq 4958b8 <__cxa_atexit@plt+0x47f1a8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49589c <__cxa_atexit@plt+0x47f18c> │ │ │ │ - ldr r7, [pc, #132] @ 495908 <__cxa_atexit@plt+0x47f1f8> │ │ │ │ + bne 4958c4 <__cxa_atexit@plt+0x47f1b4> │ │ │ │ + ldr r7, [pc, #132] @ 495930 <__cxa_atexit@plt+0x47f220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4958f0 <__cxa_atexit@plt+0x47f1e0> │ │ │ │ - ldr r7, [pc, #88] @ 49590c <__cxa_atexit@plt+0x47f1fc> │ │ │ │ + bcc 495918 <__cxa_atexit@plt+0x47f208> │ │ │ │ + ldr r7, [pc, #88] @ 495934 <__cxa_atexit@plt+0x47f224> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ 495910 <__cxa_atexit@plt+0x47f200> │ │ │ │ + ldr lr, [pc, #64] @ 495938 <__cxa_atexit@plt+0x47f228> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq ip, #212 @ 0xd4 │ │ │ │ + cmneq ip, #172 @ 0xac │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - cmneq ip, #104 @ 0x68 │ │ │ │ + cmneq ip, #64 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49593c <__cxa_atexit@plt+0x47f22c> │ │ │ │ - ldr r7, [pc, #112] @ 4959a0 <__cxa_atexit@plt+0x47f290> │ │ │ │ + bne 495964 <__cxa_atexit@plt+0x47f254> │ │ │ │ + ldr r7, [pc, #112] @ 4959c8 <__cxa_atexit@plt+0x47f2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 495990 <__cxa_atexit@plt+0x47f280> │ │ │ │ - ldr r7, [pc, #80] @ 4959a4 <__cxa_atexit@plt+0x47f294> │ │ │ │ + bcc 4959b8 <__cxa_atexit@plt+0x47f2a8> │ │ │ │ + ldr r7, [pc, #80] @ 4959cc <__cxa_atexit@plt+0x47f2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 4959a8 <__cxa_atexit@plt+0x47f298> │ │ │ │ + ldr lr, [pc, #56] @ 4959d0 <__cxa_atexit@plt+0x47f2c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #40 @ 0x28 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ - cmneq ip, #200, 30 @ 0x320 │ │ │ │ - cmpeq r9, #92, 14 @ 0x1700000 │ │ │ │ + cmneq ip, #160, 30 @ 0x280 │ │ │ │ + cmpeq r9, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 495a04 <__cxa_atexit@plt+0x47f2f4> │ │ │ │ - ldr r2, [pc, #64] @ 495a10 <__cxa_atexit@plt+0x47f300> │ │ │ │ + bhi 495a2c <__cxa_atexit@plt+0x47f31c> │ │ │ │ + ldr r2, [pc, #64] @ 495a38 <__cxa_atexit@plt+0x47f328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 495a14 <__cxa_atexit@plt+0x47f304> │ │ │ │ + ldr r1, [pc, #60] @ 495a3c <__cxa_atexit@plt+0x47f32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ stmdb r3, {r1, r2, r7} │ │ │ │ - ldr r3, [pc, #48] @ 495a18 <__cxa_atexit@plt+0x47f308> │ │ │ │ + ldr r3, [pc, #48] @ 495a40 <__cxa_atexit@plt+0x47f330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #44] @ 495a1c <__cxa_atexit@plt+0x47f30c> │ │ │ │ + ldr r8, [pc, #44] @ 495a44 <__cxa_atexit@plt+0x47f334> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #36] @ 495a20 <__cxa_atexit@plt+0x47f310> │ │ │ │ + ldr r9, [pc, #36] @ 495a48 <__cxa_atexit@plt+0x47f338> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #64, 30 @ 0x100 │ │ │ │ - cmneq ip, #248, 4 @ 0x8000000f │ │ │ │ - cmneq ip, #236, 4 @ 0xc000000e │ │ │ │ - cmneq ip, #56, 26 @ 0xe00 │ │ │ │ - cmneq ip, #104 @ 0x68 │ │ │ │ - cmpeq r9, #228, 12 @ 0xe400000 │ │ │ │ + cmneq ip, #24, 30 @ 0x60 │ │ │ │ + cmneq ip, #208, 4 │ │ │ │ + cmneq ip, #196, 4 @ 0x4000000c │ │ │ │ + cmneq ip, #16, 26 @ 0x400 │ │ │ │ + cmneq ip, #64 @ 0x40 │ │ │ │ + cmpeq r9, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 495a7c <__cxa_atexit@plt+0x47f36c> │ │ │ │ - ldr r2, [pc, #64] @ 495a88 <__cxa_atexit@plt+0x47f378> │ │ │ │ + bhi 495aa4 <__cxa_atexit@plt+0x47f394> │ │ │ │ + ldr r2, [pc, #64] @ 495ab0 <__cxa_atexit@plt+0x47f3a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 495a8c <__cxa_atexit@plt+0x47f37c> │ │ │ │ + ldr r1, [pc, #60] @ 495ab4 <__cxa_atexit@plt+0x47f3a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ stmdb r3, {r1, r2, r7} │ │ │ │ - ldr r3, [pc, #48] @ 495a90 <__cxa_atexit@plt+0x47f380> │ │ │ │ + ldr r3, [pc, #48] @ 495ab8 <__cxa_atexit@plt+0x47f3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #44] @ 495a94 <__cxa_atexit@plt+0x47f384> │ │ │ │ + ldr r8, [pc, #44] @ 495abc <__cxa_atexit@plt+0x47f3ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #36] @ 495a98 <__cxa_atexit@plt+0x47f388> │ │ │ │ + ldr r9, [pc, #36] @ 495ac0 <__cxa_atexit@plt+0x47f3b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 786008 <__cxa_atexit@plt+0x76f8f8> │ │ │ │ + b 786048 <__cxa_atexit@plt+0x76f938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #200, 28 @ 0xc80 │ │ │ │ - cmneq ip, #136, 4 @ 0x80000008 │ │ │ │ - cmneq ip, #116, 4 @ 0x40000007 │ │ │ │ - cmneq ip, #192, 24 @ 0xc000 │ │ │ │ - cmneq ip, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq r9, #4, 16 @ 0x40000 │ │ │ │ + cmneq ip, #160, 28 @ 0xa00 │ │ │ │ + cmneq ip, #96, 4 │ │ │ │ + cmneq ip, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq ip, #152, 24 @ 0x9800 │ │ │ │ + cmneq ip, #200, 30 @ 0x320 │ │ │ │ + cmpeq r9, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 495ae4 <__cxa_atexit@plt+0x47f3d4> │ │ │ │ - ldr r7, [pc, #52] @ 495af4 <__cxa_atexit@plt+0x47f3e4> │ │ │ │ + bhi 495b0c <__cxa_atexit@plt+0x47f3fc> │ │ │ │ + ldr r7, [pc, #52] @ 495b1c <__cxa_atexit@plt+0x47f40c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 495ad8 <__cxa_atexit@plt+0x47f3c8> │ │ │ │ + beq 495b00 <__cxa_atexit@plt+0x47f3f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 495b08 <__cxa_atexit@plt+0x47f3f8> │ │ │ │ + b 495b30 <__cxa_atexit@plt+0x47f420> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 495af8 <__cxa_atexit@plt+0x47f3e8> │ │ │ │ + ldr r7, [pc, #12] @ 495b20 <__cxa_atexit@plt+0x47f410> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq r9, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq r9, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq r9, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 495b68 <__cxa_atexit@plt+0x47f458> │ │ │ │ + beq 495b90 <__cxa_atexit@plt+0x47f480> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 495b84 <__cxa_atexit@plt+0x47f474> │ │ │ │ + bne 495bac <__cxa_atexit@plt+0x47f49c> │ │ │ │ bic r1, r3, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #3 │ │ │ │ - beq 495bbc <__cxa_atexit@plt+0x47f4ac> │ │ │ │ + beq 495be4 <__cxa_atexit@plt+0x47f4d4> │ │ │ │ cmp r1, #6 │ │ │ │ - beq 495ba0 <__cxa_atexit@plt+0x47f490> │ │ │ │ + beq 495bc8 <__cxa_atexit@plt+0x47f4b8> │ │ │ │ cmp r1, #7 │ │ │ │ - bne 495be0 <__cxa_atexit@plt+0x47f4d0> │ │ │ │ - ldr r2, [pc, #292] @ 495c78 <__cxa_atexit@plt+0x47f568> │ │ │ │ + bne 495c08 <__cxa_atexit@plt+0x47f4f8> │ │ │ │ + ldr r2, [pc, #292] @ 495ca0 <__cxa_atexit@plt+0x47f590> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 495bd8 <__cxa_atexit@plt+0x47f4c8> │ │ │ │ - b 495c88 <__cxa_atexit@plt+0x47f578> │ │ │ │ - ldr r2, [pc, #236] @ 495c5c <__cxa_atexit@plt+0x47f54c> │ │ │ │ + beq 495c00 <__cxa_atexit@plt+0x47f4f0> │ │ │ │ + b 495cb0 <__cxa_atexit@plt+0x47f5a0> │ │ │ │ + ldr r2, [pc, #236] @ 495c84 <__cxa_atexit@plt+0x47f574> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 495bd8 <__cxa_atexit@plt+0x47f4c8> │ │ │ │ - b 497024 <__cxa_atexit@plt+0x480914> │ │ │ │ - ldr r2, [pc, #204] @ 495c58 <__cxa_atexit@plt+0x47f548> │ │ │ │ + beq 495c00 <__cxa_atexit@plt+0x47f4f0> │ │ │ │ + b 49704c <__cxa_atexit@plt+0x48093c> │ │ │ │ + ldr r2, [pc, #204] @ 495c80 <__cxa_atexit@plt+0x47f570> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 495bd8 <__cxa_atexit@plt+0x47f4c8> │ │ │ │ - b 4978b0 <__cxa_atexit@plt+0x4811a0> │ │ │ │ - ldr r2, [pc, #204] @ 495c74 <__cxa_atexit@plt+0x47f564> │ │ │ │ + beq 495c00 <__cxa_atexit@plt+0x47f4f0> │ │ │ │ + b 4978d8 <__cxa_atexit@plt+0x4811c8> │ │ │ │ + ldr r2, [pc, #204] @ 495c9c <__cxa_atexit@plt+0x47f58c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 495bd8 <__cxa_atexit@plt+0x47f4c8> │ │ │ │ - b 495f3c <__cxa_atexit@plt+0x47f82c> │ │ │ │ - ldr r2, [pc, #172] @ 495c70 <__cxa_atexit@plt+0x47f560> │ │ │ │ + beq 495c00 <__cxa_atexit@plt+0x47f4f0> │ │ │ │ + b 495f64 <__cxa_atexit@plt+0x47f854> │ │ │ │ + ldr r2, [pc, #172] @ 495c98 <__cxa_atexit@plt+0x47f588> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 495bd8 <__cxa_atexit@plt+0x47f4c8> │ │ │ │ - b 4961f0 <__cxa_atexit@plt+0x47fae0> │ │ │ │ + beq 495c00 <__cxa_atexit@plt+0x47f4f0> │ │ │ │ + b 496218 <__cxa_atexit@plt+0x47fb08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #120] @ 495c60 <__cxa_atexit@plt+0x47f550> │ │ │ │ + ldr r3, [pc, #120] @ 495c88 <__cxa_atexit@plt+0x47f578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495c4c <__cxa_atexit@plt+0x47f53c> │ │ │ │ - ldr r2, [pc, #104] @ 495c64 <__cxa_atexit@plt+0x47f554> │ │ │ │ + beq 495c74 <__cxa_atexit@plt+0x47f564> │ │ │ │ + ldr r2, [pc, #104] @ 495c8c <__cxa_atexit@plt+0x47f57c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495c40 <__cxa_atexit@plt+0x47f530> │ │ │ │ - ldr r2, [pc, #80] @ 495c68 <__cxa_atexit@plt+0x47f558> │ │ │ │ + beq 495c68 <__cxa_atexit@plt+0x47f558> │ │ │ │ + ldr r2, [pc, #80] @ 495c90 <__cxa_atexit@plt+0x47f580> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495c40 <__cxa_atexit@plt+0x47f530> │ │ │ │ - ldr r7, [pc, #56] @ 495c6c <__cxa_atexit@plt+0x47f55c> │ │ │ │ + beq 495c68 <__cxa_atexit@plt+0x47f558> │ │ │ │ + ldr r7, [pc, #56] @ 495c94 <__cxa_atexit@plt+0x47f584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1178958,625 +1178968,625 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ @ instruction: 0x000014b0 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r1, r0, r4, ror #7 │ │ │ │ - cmneq ip, #40, 26 @ 0xa00 │ │ │ │ + cmneq ip, #0, 26 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmpeq r9, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq r9, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldrh r1, [r2, #-2] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r1, #4 │ │ │ │ - bne 495d04 <__cxa_atexit@plt+0x47f5f4> │ │ │ │ - ldr r3, [pc, #196] @ 495d74 <__cxa_atexit@plt+0x47f664> │ │ │ │ + bne 495d2c <__cxa_atexit@plt+0x47f61c> │ │ │ │ + ldr r3, [pc, #196] @ 495d9c <__cxa_atexit@plt+0x47f68c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 495d54 <__cxa_atexit@plt+0x47f644> │ │ │ │ - ldr r2, [pc, #180] @ 495d78 <__cxa_atexit@plt+0x47f668> │ │ │ │ + beq 495d7c <__cxa_atexit@plt+0x47f66c> │ │ │ │ + ldr r2, [pc, #180] @ 495da0 <__cxa_atexit@plt+0x47f690> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 495d5c <__cxa_atexit@plt+0x47f64c> │ │ │ │ - ldr r7, [pc, #156] @ 495d7c <__cxa_atexit@plt+0x47f66c> │ │ │ │ + beq 495d84 <__cxa_atexit@plt+0x47f674> │ │ │ │ + ldr r7, [pc, #156] @ 495da4 <__cxa_atexit@plt+0x47f694> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #144] @ 495d80 <__cxa_atexit@plt+0x47f670> │ │ │ │ + ldr r7, [pc, #144] @ 495da8 <__cxa_atexit@plt+0x47f698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #136] @ 495d84 <__cxa_atexit@plt+0x47f674> │ │ │ │ + ldr r8, [pc, #136] @ 495dac <__cxa_atexit@plt+0x47f69c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ - ldr r1, [pc, #92] @ 495d68 <__cxa_atexit@plt+0x47f658> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ + ldr r1, [pc, #92] @ 495d90 <__cxa_atexit@plt+0x47f680> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 495d48 <__cxa_atexit@plt+0x47f638> │ │ │ │ - ldr r2, [pc, #76] @ 495d6c <__cxa_atexit@plt+0x47f65c> │ │ │ │ + beq 495d70 <__cxa_atexit@plt+0x47f660> │ │ │ │ + ldr r2, [pc, #76] @ 495d94 <__cxa_atexit@plt+0x47f684> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495d48 <__cxa_atexit@plt+0x47f638> │ │ │ │ - ldr r7, [pc, #52] @ 495d70 <__cxa_atexit@plt+0x47f660> │ │ │ │ + beq 495d70 <__cxa_atexit@plt+0x47f660> │ │ │ │ + ldr r7, [pc, #52] @ 495d98 <__cxa_atexit@plt+0x47f688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq ip, #32, 24 @ 0x2000 │ │ │ │ + cmneq ip, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - cmneq ip, #140, 24 @ 0x8c00 │ │ │ │ - cmneq ip, #44, 20 @ 0x2c000 │ │ │ │ - cmpeq r9, #148, 6 @ 0x50000002 │ │ │ │ + cmneq ip, #100, 24 @ 0x6400 │ │ │ │ + cmneq ip, #4, 20 @ 0x4000 │ │ │ │ + cmpeq r9, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 495de8 <__cxa_atexit@plt+0x47f6d8> │ │ │ │ + ldr r2, [pc, #72] @ 495e10 <__cxa_atexit@plt+0x47f700> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495de0 <__cxa_atexit@plt+0x47f6d0> │ │ │ │ - ldr r3, [pc, #48] @ 495dec <__cxa_atexit@plt+0x47f6dc> │ │ │ │ + beq 495e08 <__cxa_atexit@plt+0x47f6f8> │ │ │ │ + ldr r3, [pc, #48] @ 495e14 <__cxa_atexit@plt+0x47f704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 495df0 <__cxa_atexit@plt+0x47f6e0> │ │ │ │ + ldr r3, [pc, #32] @ 495e18 <__cxa_atexit@plt+0x47f708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #24] @ 495df4 <__cxa_atexit@plt+0x47f6e4> │ │ │ │ + ldr r8, [pc, #24] @ 495e1c <__cxa_atexit@plt+0x47f70c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq ip, #172, 22 @ 0x2b000 │ │ │ │ - cmneq ip, #76, 18 @ 0x130000 │ │ │ │ - cmpeq r9, #36, 6 @ 0x90000000 │ │ │ │ + cmneq ip, #132, 22 @ 0x21000 │ │ │ │ + cmneq ip, #36, 18 @ 0x90000 │ │ │ │ + cmpeq r9, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 495e30 <__cxa_atexit@plt+0x47f720> │ │ │ │ + ldr r3, [pc, #36] @ 495e58 <__cxa_atexit@plt+0x47f748> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 495e34 <__cxa_atexit@plt+0x47f724> │ │ │ │ + ldr r3, [pc, #20] @ 495e5c <__cxa_atexit@plt+0x47f74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #12] @ 495e38 <__cxa_atexit@plt+0x47f728> │ │ │ │ + ldr r8, [pc, #12] @ 495e60 <__cxa_atexit@plt+0x47f750> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq ip, #92, 22 @ 0x17000 │ │ │ │ - cmneq ip, #252, 16 @ 0xfc0000 │ │ │ │ - cmpeq r9, #224, 4 │ │ │ │ + cmneq ip, #52, 22 @ 0xd000 │ │ │ │ + cmneq ip, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 495ea8 <__cxa_atexit@plt+0x47f798> │ │ │ │ + bcc 495ed0 <__cxa_atexit@plt+0x47f7c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #114 @ 0x72 │ │ │ │ - bne 495e94 <__cxa_atexit@plt+0x47f784> │ │ │ │ + bne 495ebc <__cxa_atexit@plt+0x47f7ac> │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [pc, #72] @ 495eb8 <__cxa_atexit@plt+0x47f7a8> │ │ │ │ + ldr r2, [pc, #72] @ 495ee0 <__cxa_atexit@plt+0x47f7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ - ldr r8, [pc, #48] @ 495ebc <__cxa_atexit@plt+0x47f7ac> │ │ │ │ + ldr r8, [pc, #48] @ 495ee4 <__cxa_atexit@plt+0x47f7d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b58f34 <__cxa_atexit@plt+0xb42824> │ │ │ │ - ldr r7, [pc, #36] @ 495ec0 <__cxa_atexit@plt+0x47f7b0> │ │ │ │ + b b58f8c <__cxa_atexit@plt+0xb4287c> │ │ │ │ + ldr r7, [pc, #36] @ 495ee8 <__cxa_atexit@plt+0x47f7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - cmneq ip, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq ip, #192, 20 @ 0xc0000 │ │ │ │ + cmneq ip, #116, 16 @ 0x740000 │ │ │ │ + cmneq ip, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 495f08 <__cxa_atexit@plt+0x47f7f8> │ │ │ │ + ldr r2, [pc, #52] @ 495f30 <__cxa_atexit@plt+0x47f820> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495efc <__cxa_atexit@plt+0x47f7ec> │ │ │ │ - ldr r7, [pc, #28] @ 495f0c <__cxa_atexit@plt+0x47f7fc> │ │ │ │ + beq 495f24 <__cxa_atexit@plt+0x47f814> │ │ │ │ + ldr r7, [pc, #28] @ 495f34 <__cxa_atexit@plt+0x47f824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #108, 20 @ 0x6c000 │ │ │ │ + cmneq ip, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 495f2c <__cxa_atexit@plt+0x47f81c> │ │ │ │ + ldr r7, [pc, #12] @ 495f54 <__cxa_atexit@plt+0x47f844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #60, 20 @ 0x3c000 │ │ │ │ - cmpeq r9, #252, 2 @ 0x3f │ │ │ │ + cmneq ip, #20, 20 @ 0x14000 │ │ │ │ + cmpeq r9, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldrh r1, [r2, #-2] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 495fb8 <__cxa_atexit@plt+0x47f8a8> │ │ │ │ - ldr r3, [pc, #196] @ 496028 <__cxa_atexit@plt+0x47f918> │ │ │ │ + bne 495fe0 <__cxa_atexit@plt+0x47f8d0> │ │ │ │ + ldr r3, [pc, #196] @ 496050 <__cxa_atexit@plt+0x47f940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 496008 <__cxa_atexit@plt+0x47f8f8> │ │ │ │ - ldr r2, [pc, #180] @ 49602c <__cxa_atexit@plt+0x47f91c> │ │ │ │ + beq 496030 <__cxa_atexit@plt+0x47f920> │ │ │ │ + ldr r2, [pc, #180] @ 496054 <__cxa_atexit@plt+0x47f944> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 496010 <__cxa_atexit@plt+0x47f900> │ │ │ │ - ldr r7, [pc, #156] @ 496030 <__cxa_atexit@plt+0x47f920> │ │ │ │ + beq 496038 <__cxa_atexit@plt+0x47f928> │ │ │ │ + ldr r7, [pc, #156] @ 496058 <__cxa_atexit@plt+0x47f948> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #144] @ 496034 <__cxa_atexit@plt+0x47f924> │ │ │ │ + ldr r7, [pc, #144] @ 49605c <__cxa_atexit@plt+0x47f94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #136] @ 496038 <__cxa_atexit@plt+0x47f928> │ │ │ │ + ldr r8, [pc, #136] @ 496060 <__cxa_atexit@plt+0x47f950> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ - ldr r1, [pc, #92] @ 49601c <__cxa_atexit@plt+0x47f90c> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ + ldr r1, [pc, #92] @ 496044 <__cxa_atexit@plt+0x47f934> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 495ffc <__cxa_atexit@plt+0x47f8ec> │ │ │ │ - ldr r2, [pc, #76] @ 496020 <__cxa_atexit@plt+0x47f910> │ │ │ │ + beq 496024 <__cxa_atexit@plt+0x47f914> │ │ │ │ + ldr r2, [pc, #76] @ 496048 <__cxa_atexit@plt+0x47f938> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 495ffc <__cxa_atexit@plt+0x47f8ec> │ │ │ │ - ldr r7, [pc, #52] @ 496024 <__cxa_atexit@plt+0x47f914> │ │ │ │ + beq 496024 <__cxa_atexit@plt+0x47f914> │ │ │ │ + ldr r7, [pc, #52] @ 49604c <__cxa_atexit@plt+0x47f93c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq ip, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq ip, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - cmneq ip, #216, 18 @ 0x360000 │ │ │ │ - cmneq ip, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq r9, #240 @ 0xf0 │ │ │ │ + cmneq ip, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq ip, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq r9, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 49609c <__cxa_atexit@plt+0x47f98c> │ │ │ │ + ldr r2, [pc, #72] @ 4960c4 <__cxa_atexit@plt+0x47f9b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496094 <__cxa_atexit@plt+0x47f984> │ │ │ │ - ldr r3, [pc, #48] @ 4960a0 <__cxa_atexit@plt+0x47f990> │ │ │ │ + beq 4960bc <__cxa_atexit@plt+0x47f9ac> │ │ │ │ + ldr r3, [pc, #48] @ 4960c8 <__cxa_atexit@plt+0x47f9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 4960a4 <__cxa_atexit@plt+0x47f994> │ │ │ │ + ldr r3, [pc, #32] @ 4960cc <__cxa_atexit@plt+0x47f9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #24] @ 4960a8 <__cxa_atexit@plt+0x47f998> │ │ │ │ + ldr r8, [pc, #24] @ 4960d0 <__cxa_atexit@plt+0x47f9c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq ip, #248, 16 @ 0xf80000 │ │ │ │ - cmneq ip, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq r9, #128 @ 0x80 │ │ │ │ + cmneq ip, #208, 16 @ 0xd00000 │ │ │ │ + cmneq ip, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq r9, #88 @ 0x58 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4960e4 <__cxa_atexit@plt+0x47f9d4> │ │ │ │ + ldr r3, [pc, #36] @ 49610c <__cxa_atexit@plt+0x47f9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 4960e8 <__cxa_atexit@plt+0x47f9d8> │ │ │ │ + ldr r3, [pc, #20] @ 496110 <__cxa_atexit@plt+0x47fa00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #12] @ 4960ec <__cxa_atexit@plt+0x47f9dc> │ │ │ │ + ldr r8, [pc, #12] @ 496114 <__cxa_atexit@plt+0x47fa04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c7b594 <__cxa_atexit@plt+0xc64e84> │ │ │ │ + b c7b66c <__cxa_atexit@plt+0xc64f5c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq ip, #168, 16 @ 0xa80000 │ │ │ │ - cmneq ip, #72, 12 @ 0x4800000 │ │ │ │ - cmpeq r9, #60 @ 0x3c │ │ │ │ + cmneq ip, #128, 16 @ 0x800000 │ │ │ │ + cmneq ip, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq r9, #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 49615c <__cxa_atexit@plt+0x47fa4c> │ │ │ │ + bcc 496184 <__cxa_atexit@plt+0x47fa74> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ - bne 496148 <__cxa_atexit@plt+0x47fa38> │ │ │ │ + bne 496170 <__cxa_atexit@plt+0x47fa60> │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [pc, #72] @ 49616c <__cxa_atexit@plt+0x47fa5c> │ │ │ │ + ldr r2, [pc, #72] @ 496194 <__cxa_atexit@plt+0x47fa84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ - ldr r8, [pc, #48] @ 496170 <__cxa_atexit@plt+0x47fa60> │ │ │ │ + ldr r8, [pc, #48] @ 496198 <__cxa_atexit@plt+0x47fa88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b b55b04 <__cxa_atexit@plt+0xb3f3f4> │ │ │ │ - ldr r7, [pc, #36] @ 496174 <__cxa_atexit@plt+0x47fa64> │ │ │ │ + b b55b5c <__cxa_atexit@plt+0xb3f44c> │ │ │ │ + ldr r7, [pc, #36] @ 49619c <__cxa_atexit@plt+0x47fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ - cmneq ip, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq ip, #12, 16 @ 0xc0000 │ │ │ │ + cmneq ip, #192, 10 @ 0x30000000 │ │ │ │ + cmneq ip, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 4961bc <__cxa_atexit@plt+0x47faac> │ │ │ │ + ldr r2, [pc, #52] @ 4961e4 <__cxa_atexit@plt+0x47fad4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4961b0 <__cxa_atexit@plt+0x47faa0> │ │ │ │ - ldr r7, [pc, #28] @ 4961c0 <__cxa_atexit@plt+0x47fab0> │ │ │ │ + beq 4961d8 <__cxa_atexit@plt+0x47fac8> │ │ │ │ + ldr r7, [pc, #28] @ 4961e8 <__cxa_atexit@plt+0x47fad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq ip, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4961e0 <__cxa_atexit@plt+0x47fad0> │ │ │ │ + ldr r7, [pc, #12] @ 496208 <__cxa_atexit@plt+0x47faf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #136, 14 @ 0x2200000 │ │ │ │ - cmpeq r9, #88 @ 0x58 │ │ │ │ + cmneq ip, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq r9, #48 @ 0x30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ cmp r1, #2 │ │ │ │ - bne 496264 <__cxa_atexit@plt+0x47fb54> │ │ │ │ - ldr r3, [pc, #188] @ 4962d4 <__cxa_atexit@plt+0x47fbc4> │ │ │ │ + bne 49628c <__cxa_atexit@plt+0x47fb7c> │ │ │ │ + ldr r3, [pc, #188] @ 4962fc <__cxa_atexit@plt+0x47fbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2, #1] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4962b4 <__cxa_atexit@plt+0x47fba4> │ │ │ │ - ldr r2, [pc, #164] @ 4962d8 <__cxa_atexit@plt+0x47fbc8> │ │ │ │ + beq 4962dc <__cxa_atexit@plt+0x47fbcc> │ │ │ │ + ldr r2, [pc, #164] @ 496300 <__cxa_atexit@plt+0x47fbf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 4962bc <__cxa_atexit@plt+0x47fbac> │ │ │ │ - ldr r2, [pc, #140] @ 4962dc <__cxa_atexit@plt+0x47fbcc> │ │ │ │ + beq 4962e4 <__cxa_atexit@plt+0x47fbd4> │ │ │ │ + ldr r2, [pc, #140] @ 496304 <__cxa_atexit@plt+0x47fbf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4962b4 <__cxa_atexit@plt+0x47fba4> │ │ │ │ - b 49638c <__cxa_atexit@plt+0x47fc7c> │ │ │ │ - ldr r2, [pc, #92] @ 4962c8 <__cxa_atexit@plt+0x47fbb8> │ │ │ │ + beq 4962dc <__cxa_atexit@plt+0x47fbcc> │ │ │ │ + b 4963b4 <__cxa_atexit@plt+0x47fca4> │ │ │ │ + ldr r2, [pc, #92] @ 4962f0 <__cxa_atexit@plt+0x47fbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4962a8 <__cxa_atexit@plt+0x47fb98> │ │ │ │ - ldr r2, [pc, #76] @ 4962cc <__cxa_atexit@plt+0x47fbbc> │ │ │ │ + beq 4962d0 <__cxa_atexit@plt+0x47fbc0> │ │ │ │ + ldr r2, [pc, #76] @ 4962f4 <__cxa_atexit@plt+0x47fbe4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4962a8 <__cxa_atexit@plt+0x47fb98> │ │ │ │ - ldr r7, [pc, #52] @ 4962d0 <__cxa_atexit@plt+0x47fbc0> │ │ │ │ + beq 4962d0 <__cxa_atexit@plt+0x47fbc0> │ │ │ │ + ldr r7, [pc, #52] @ 4962f8 <__cxa_atexit@plt+0x47fbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - cmneq ip, #192, 12 @ 0xc000000 │ │ │ │ + cmneq ip, #152, 12 @ 0x9800000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmpeq r9, #92, 30 @ 0x170 │ │ │ │ + cmpeq r9, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 496340 <__cxa_atexit@plt+0x47fc30> │ │ │ │ + ldr r2, [pc, #72] @ 496368 <__cxa_atexit@plt+0x47fc58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 49632c <__cxa_atexit@plt+0x47fc1c> │ │ │ │ - ldr r2, [pc, #48] @ 496344 <__cxa_atexit@plt+0x47fc34> │ │ │ │ + beq 496354 <__cxa_atexit@plt+0x47fc44> │ │ │ │ + ldr r2, [pc, #48] @ 49636c <__cxa_atexit@plt+0x47fc5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 496334 <__cxa_atexit@plt+0x47fc24> │ │ │ │ + beq 49635c <__cxa_atexit@plt+0x47fc4c> │ │ │ │ mov r7, r3 │ │ │ │ - b 49638c <__cxa_atexit@plt+0x47fc7c> │ │ │ │ + b 4963b4 <__cxa_atexit@plt+0x47fca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r9, #244, 28 @ 0xf40 │ │ │ │ + cmpeq r9, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 49637c <__cxa_atexit@plt+0x47fc6c> │ │ │ │ + ldr r2, [pc, #28] @ 4963a4 <__cxa_atexit@plt+0x47fc94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 496374 <__cxa_atexit@plt+0x47fc64> │ │ │ │ - b 49638c <__cxa_atexit@plt+0x47fc7c> │ │ │ │ + beq 49639c <__cxa_atexit@plt+0x47fc8c> │ │ │ │ + b 4963b4 <__cxa_atexit@plt+0x47fca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq r9, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq r9, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4963e8 <__cxa_atexit@plt+0x47fcd8> │ │ │ │ - ldr r1, [pc, #156] @ 496444 <__cxa_atexit@plt+0x47fd34> │ │ │ │ + bne 496410 <__cxa_atexit@plt+0x47fd00> │ │ │ │ + ldr r1, [pc, #156] @ 49646c <__cxa_atexit@plt+0x47fd5c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #6] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 496430 <__cxa_atexit@plt+0x47fd20> │ │ │ │ - ldr r3, [pc, #136] @ 496448 <__cxa_atexit@plt+0x47fd38> │ │ │ │ + beq 496458 <__cxa_atexit@plt+0x47fd48> │ │ │ │ + ldr r3, [pc, #136] @ 496470 <__cxa_atexit@plt+0x47fd60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ - ldr r1, [pc, #76] @ 49643c <__cxa_atexit@plt+0x47fd2c> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ + ldr r1, [pc, #76] @ 496464 <__cxa_atexit@plt+0x47fd54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 496430 <__cxa_atexit@plt+0x47fd20> │ │ │ │ - ldr r3, [pc, #56] @ 496440 <__cxa_atexit@plt+0x47fd30> │ │ │ │ + beq 496458 <__cxa_atexit@plt+0x47fd48> │ │ │ │ + ldr r3, [pc, #56] @ 496468 <__cxa_atexit@plt+0x47fd58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmpeq r9, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq r9, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 496488 <__cxa_atexit@plt+0x47fd78> │ │ │ │ + ldr r3, [pc, #40] @ 4964b0 <__cxa_atexit@plt+0x47fda0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r9, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq r9, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 4964c8 <__cxa_atexit@plt+0x47fdb8> │ │ │ │ + ldr r3, [pc, #40] @ 4964f0 <__cxa_atexit@plt+0x47fde0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 9111b8 <__cxa_atexit@plt+0x8faaa8> │ │ │ │ + b 911210 <__cxa_atexit@plt+0x8fab00> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r9, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq r9, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49654c <__cxa_atexit@plt+0x47fe3c> │ │ │ │ + bne 496574 <__cxa_atexit@plt+0x47fe64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 496568 <__cxa_atexit@plt+0x47fe58> │ │ │ │ - ldr r8, [pc, #116] @ 496574 <__cxa_atexit@plt+0x47fe64> │ │ │ │ + bcc 496590 <__cxa_atexit@plt+0x47fe80> │ │ │ │ + ldr r8, [pc, #116] @ 49659c <__cxa_atexit@plt+0x47fe8c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 496578 <__cxa_atexit@plt+0x47fe68> │ │ │ │ + ldr lr, [pc, #112] @ 4965a0 <__cxa_atexit@plt+0x47fe90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ sub r2, r6, #11 │ │ │ │ - ldr r9, [pc, #92] @ 49657c <__cxa_atexit@plt+0x47fe6c> │ │ │ │ + ldr r9, [pc, #92] @ 4965a4 <__cxa_atexit@plt+0x47fe94> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496560 <__cxa_atexit@plt+0x47fe50> │ │ │ │ - b 496590 <__cxa_atexit@plt+0x47fe80> │ │ │ │ - ldr r7, [pc, #44] @ 496580 <__cxa_atexit@plt+0x47fe70> │ │ │ │ + beq 496588 <__cxa_atexit@plt+0x47fe78> │ │ │ │ + b 4965b8 <__cxa_atexit@plt+0x47fea8> │ │ │ │ + ldr r7, [pc, #44] @ 4965a8 <__cxa_atexit@plt+0x47fe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ @ instruction: 0xffffe8a4 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq ip, #8, 8 @ 0x8000000 │ │ │ │ - cmpeq r9, #4, 24 @ 0x400 │ │ │ │ + cmneq ip, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq r9, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ cmp r2, #12 │ │ │ │ - bne 4965c0 <__cxa_atexit@plt+0x47feb0> │ │ │ │ - ldr r3, [pc, #804] @ 4968d0 <__cxa_atexit@plt+0x4801c0> │ │ │ │ + bne 4965e8 <__cxa_atexit@plt+0x47fed8> │ │ │ │ + ldr r3, [pc, #804] @ 4968f8 <__cxa_atexit@plt+0x4801e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #792] @ 4968d4 <__cxa_atexit@plt+0x4801c4> │ │ │ │ + ldr r8, [pc, #792] @ 4968fc <__cxa_atexit@plt+0x4801ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a917ac <__cxa_atexit@plt+0xa7b09c> │ │ │ │ + b a91804 <__cxa_atexit@plt+0xa7b0f4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 496688 <__cxa_atexit@plt+0x47ff78> │ │ │ │ + beq 4966b0 <__cxa_atexit@plt+0x47ffa0> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 496694 <__cxa_atexit@plt+0x47ff84> │ │ │ │ - ldr r1, [pc, #624] @ 496858 <__cxa_atexit@plt+0x480148> │ │ │ │ + bne 4966bc <__cxa_atexit@plt+0x47ffac> │ │ │ │ + ldr r1, [pc, #624] @ 496880 <__cxa_atexit@plt+0x480170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #2 │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #29 │ │ │ │ - bhi 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ + bhi 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @@ -1179602,680 +1179612,680 @@ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldr r2, [pc, #472] @ 49685c <__cxa_atexit@plt+0x48014c> │ │ │ │ + ldr r2, [pc, #472] @ 496884 <__cxa_atexit@plt+0x480174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #452] @ 496854 <__cxa_atexit@plt+0x480144> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #452] @ 49687c <__cxa_atexit@plt+0x48016c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #432] @ 49684c <__cxa_atexit@plt+0x48013c> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #432] @ 496874 <__cxa_atexit@plt+0x480164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #424] @ 496850 <__cxa_atexit@plt+0x480140> │ │ │ │ + ldr r2, [pc, #424] @ 496878 <__cxa_atexit@plt+0x480168> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 90fd94 <__cxa_atexit@plt+0x8f9684> │ │ │ │ - ldr r2, [pc, #488] @ 4968a4 <__cxa_atexit@plt+0x480194> │ │ │ │ + b 90fdec <__cxa_atexit@plt+0x8f96dc> │ │ │ │ + ldr r2, [pc, #488] @ 4968cc <__cxa_atexit@plt+0x4801bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #484] @ 4968b0 <__cxa_atexit@plt+0x4801a0> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #484] @ 4968d8 <__cxa_atexit@plt+0x4801c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #436] @ 496890 <__cxa_atexit@plt+0x480180> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #436] @ 4968b8 <__cxa_atexit@plt+0x4801a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #468] @ 4968c0 <__cxa_atexit@plt+0x4801b0> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #468] @ 4968e8 <__cxa_atexit@plt+0x4801d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #444] @ 4968b8 <__cxa_atexit@plt+0x4801a8> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #444] @ 4968e0 <__cxa_atexit@plt+0x4801d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #376] @ 496884 <__cxa_atexit@plt+0x480174> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #376] @ 4968ac <__cxa_atexit@plt+0x48019c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #436] @ 4968cc <__cxa_atexit@plt+0x4801bc> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #436] @ 4968f4 <__cxa_atexit@plt+0x4801e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #396] @ 4968b4 <__cxa_atexit@plt+0x4801a4> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #396] @ 4968dc <__cxa_atexit@plt+0x4801cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #340] @ 49688c <__cxa_atexit@plt+0x48017c> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #340] @ 4968b4 <__cxa_atexit@plt+0x4801a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #352] @ 4968a8 <__cxa_atexit@plt+0x480198> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #352] @ 4968d0 <__cxa_atexit@plt+0x4801c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #268] @ 496864 <__cxa_atexit@plt+0x480154> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #268] @ 49688c <__cxa_atexit@plt+0x48017c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #268] @ 496870 <__cxa_atexit@plt+0x480160> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #268] @ 496898 <__cxa_atexit@plt+0x480188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #280] @ 496888 <__cxa_atexit@plt+0x480178> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #280] @ 4968b0 <__cxa_atexit@plt+0x4801a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #316] @ 4968bc <__cxa_atexit@plt+0x4801ac> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #316] @ 4968e4 <__cxa_atexit@plt+0x4801d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #208] @ 496860 <__cxa_atexit@plt+0x480150> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #208] @ 496888 <__cxa_atexit@plt+0x480178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #216] @ 496874 <__cxa_atexit@plt+0x480164> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #216] @ 49689c <__cxa_atexit@plt+0x48018c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #208] @ 496878 <__cxa_atexit@plt+0x480168> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #208] @ 4968a0 <__cxa_atexit@plt+0x480190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #224] @ 496894 <__cxa_atexit@plt+0x480184> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #224] @ 4968bc <__cxa_atexit@plt+0x4801ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #212] @ 496898 <__cxa_atexit@plt+0x480188> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #212] @ 4968c0 <__cxa_atexit@plt+0x4801b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #148] @ 496868 <__cxa_atexit@plt+0x480158> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #148] @ 496890 <__cxa_atexit@plt+0x480180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #140] @ 49686c <__cxa_atexit@plt+0x48015c> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #140] @ 496894 <__cxa_atexit@plt+0x480184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #148] @ 496880 <__cxa_atexit@plt+0x480170> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #148] @ 4968a8 <__cxa_atexit@plt+0x480198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #132] @ 49687c <__cxa_atexit@plt+0x48016c> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #132] @ 4968a4 <__cxa_atexit@plt+0x480194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 49669c <__cxa_atexit@plt+0x47ff8c> │ │ │ │ - ldr r2, [pc, #156] @ 4968a0 <__cxa_atexit@plt+0x480190> │ │ │ │ + b 4966c4 <__cxa_atexit@plt+0x47ffb4> │ │ │ │ + ldr r2, [pc, #156] @ 4968c8 <__cxa_atexit@plt+0x4801b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #136] @ 49689c <__cxa_atexit@plt+0x48018c> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #136] @ 4968c4 <__cxa_atexit@plt+0x4801b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #136] @ 4968ac <__cxa_atexit@plt+0x48019c> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #136] @ 4968d4 <__cxa_atexit@plt+0x4801c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #148] @ 4968c8 <__cxa_atexit@plt+0x4801b8> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #148] @ 4968f0 <__cxa_atexit@plt+0x4801e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - ldr r2, [pc, #128] @ 4968c4 <__cxa_atexit@plt+0x4801b4> │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + ldr r2, [pc, #128] @ 4968ec <__cxa_atexit@plt+0x4801dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4966a0 <__cxa_atexit@plt+0x47ff90> │ │ │ │ - cmneq ip, #64, 12 @ 0x4000000 │ │ │ │ + b 4966c8 <__cxa_atexit@plt+0x47ffb8> │ │ │ │ + cmneq ip, #24, 12 @ 0x1800000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq ip, #80, 12 @ 0x5000000 │ │ │ │ - cmneq ip, #252, 12 @ 0xfc00000 │ │ │ │ - cmneq ip, #100, 12 @ 0x6400000 │ │ │ │ - cmneq ip, #92, 10 @ 0x17000000 │ │ │ │ - cmneq ip, #152, 10 @ 0x26000000 │ │ │ │ - cmneq ip, #32, 10 @ 0x8000000 │ │ │ │ - cmneq ip, #24, 10 @ 0x6000000 │ │ │ │ - cmneq ip, #152, 10 @ 0x26000000 │ │ │ │ - cmneq ip, #100, 10 @ 0x19000000 │ │ │ │ - cmneq ip, #92, 10 @ 0x17000000 │ │ │ │ - cmneq ip, #16, 10 @ 0x4000000 │ │ │ │ - cmneq ip, #32, 10 @ 0x8000000 │ │ │ │ - cmneq ip, #4, 12 @ 0x400000 │ │ │ │ - cmneq ip, #164, 10 @ 0x29000000 │ │ │ │ - cmneq ip, #224, 10 @ 0x38000000 │ │ │ │ - cmneq ip, #64, 12 @ 0x4000000 │ │ │ │ - cmneq ip, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq ip, #96, 10 @ 0x18000000 │ │ │ │ - cmneq ip, #20, 10 @ 0x5000000 │ │ │ │ - cmneq ip, #40, 10 @ 0xa000000 │ │ │ │ - cmneq ip, #116, 12 @ 0x7400000 │ │ │ │ - cmneq ip, #236, 10 @ 0x3b000000 │ │ │ │ - cmneq ip, #20, 10 @ 0x5000000 │ │ │ │ - cmneq ip, #112, 12 @ 0x7000000 │ │ │ │ + cmneq ip, #40, 12 @ 0x2800000 │ │ │ │ + cmneq ip, #212, 12 @ 0xd400000 │ │ │ │ + cmneq ip, #60, 12 @ 0x3c00000 │ │ │ │ + cmneq ip, #52, 10 @ 0xd000000 │ │ │ │ + cmneq ip, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq ip, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq ip, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq ip, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq ip, #60, 10 @ 0xf000000 │ │ │ │ + cmneq ip, #52, 10 @ 0xd000000 │ │ │ │ + cmneq ip, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq ip, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq ip, #220, 10 @ 0x37000000 │ │ │ │ + cmneq ip, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq ip, #184, 10 @ 0x2e000000 │ │ │ │ cmneq ip, #24, 12 @ 0x1800000 │ │ │ │ + cmneq ip, #68, 10 @ 0x11000000 │ │ │ │ + cmneq ip, #56, 10 @ 0xe000000 │ │ │ │ + cmneq ip, #236, 8 @ 0xec000000 │ │ │ │ + cmneq ip, #0, 10 │ │ │ │ + cmneq ip, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq ip, #196, 10 @ 0x31000000 │ │ │ │ + cmneq ip, #236, 8 @ 0xec000000 │ │ │ │ cmneq ip, #72, 12 @ 0x4800000 │ │ │ │ - cmneq ip, #200, 10 @ 0x32000000 │ │ │ │ - cmneq ip, #96, 12 @ 0x6000000 │ │ │ │ - cmneq ip, #12, 10 @ 0x3000000 │ │ │ │ - cmneq ip, #32, 10 @ 0x8000000 │ │ │ │ - cmneq ip, #64, 12 @ 0x4000000 │ │ │ │ + cmneq ip, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq ip, #32, 12 @ 0x2000000 │ │ │ │ + cmneq ip, #160, 10 @ 0x28000000 │ │ │ │ + cmneq ip, #56, 12 @ 0x3800000 │ │ │ │ + cmneq ip, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq ip, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq ip, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - cmneq ip, #124, 2 │ │ │ │ - cmpeq r9, #144, 16 @ 0x900000 │ │ │ │ + cmneq ip, #84, 2 │ │ │ │ + cmpeq r9, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496904 <__cxa_atexit@plt+0x4801f4> │ │ │ │ - ldr r7, [pc, #148] @ 49698c <__cxa_atexit@plt+0x48027c> │ │ │ │ + bne 49692c <__cxa_atexit@plt+0x48021c> │ │ │ │ + ldr r7, [pc, #148] @ 4969b4 <__cxa_atexit@plt+0x4802a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 496980 <__cxa_atexit@plt+0x480270> │ │ │ │ + ldr r2, [pc, #116] @ 4969a8 <__cxa_atexit@plt+0x480298> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 496960 <__cxa_atexit@plt+0x480250> │ │ │ │ - ldr r7, [pc, #96] @ 496984 <__cxa_atexit@plt+0x480274> │ │ │ │ + beq 496988 <__cxa_atexit@plt+0x480278> │ │ │ │ + ldr r7, [pc, #96] @ 4969ac <__cxa_atexit@plt+0x48029c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49696c <__cxa_atexit@plt+0x48025c> │ │ │ │ - ldr r3, [pc, #76] @ 496990 <__cxa_atexit@plt+0x480280> │ │ │ │ + bhi 496994 <__cxa_atexit@plt+0x480284> │ │ │ │ + ldr r3, [pc, #76] @ 4969b8 <__cxa_atexit@plt+0x4802a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 496994 <__cxa_atexit@plt+0x480284> │ │ │ │ + ldr r2, [pc, #72] @ 4969bc <__cxa_atexit@plt+0x4802ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r7, r2, #2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 496988 <__cxa_atexit@plt+0x480278> │ │ │ │ + ldr r3, [pc, #20] @ 4969b0 <__cxa_atexit@plt+0x4802a0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #184, 12 @ 0xb800000 │ │ │ │ - cmneq ip, #100 @ 0x64 │ │ │ │ + cmpeq r9, #144, 12 @ 0x9000000 │ │ │ │ + cmneq ip, #60 @ 0x3c │ │ │ │ @ instruction: 0xffffe9d8 │ │ │ │ - cmpeq r9, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq r9, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq r9, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #80] @ 496a00 <__cxa_atexit@plt+0x4802f0> │ │ │ │ + ldr r7, [pc, #80] @ 496a28 <__cxa_atexit@plt+0x480318> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4969ec <__cxa_atexit@plt+0x4802dc> │ │ │ │ - ldr r3, [pc, #52] @ 496a04 <__cxa_atexit@plt+0x4802f4> │ │ │ │ + bhi 496a14 <__cxa_atexit@plt+0x480304> │ │ │ │ + ldr r3, [pc, #52] @ 496a2c <__cxa_atexit@plt+0x48031c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 496a08 <__cxa_atexit@plt+0x4802f8> │ │ │ │ + ldr r2, [pc, #48] @ 496a30 <__cxa_atexit@plt+0x480320> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r7, r2, #2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r3, [pc, #24] @ 496a0c <__cxa_atexit@plt+0x4802fc> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r3, [pc, #24] @ 496a34 <__cxa_atexit@plt+0x480324> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - cmpeq r9, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq r9, #56, 12 @ 0x3800000 │ │ │ │ - cmpeq r9, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq r9, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq r9, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq r9, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496a74 <__cxa_atexit@plt+0x480364> │ │ │ │ - ldr r3, [pc, #96] @ 496a90 <__cxa_atexit@plt+0x480380> │ │ │ │ + bne 496a9c <__cxa_atexit@plt+0x48038c> │ │ │ │ + ldr r3, [pc, #96] @ 496ab8 <__cxa_atexit@plt+0x4803a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496a88 <__cxa_atexit@plt+0x480378> │ │ │ │ - ldr r3, [pc, #76] @ 496a94 <__cxa_atexit@plt+0x480384> │ │ │ │ + beq 496ab0 <__cxa_atexit@plt+0x4803a0> │ │ │ │ + ldr r3, [pc, #76] @ 496abc <__cxa_atexit@plt+0x4803ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #56] @ 496a98 <__cxa_atexit@plt+0x480388> │ │ │ │ + ldr r3, [pc, #56] @ 496ac0 <__cxa_atexit@plt+0x4803b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #48] @ 496a9c <__cxa_atexit@plt+0x48038c> │ │ │ │ + ldr r3, [pc, #48] @ 496ac4 <__cxa_atexit@plt+0x4803b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b b4f438 <__cxa_atexit@plt+0xb38d28> │ │ │ │ - ldr r7, [pc, #36] @ 496aa0 <__cxa_atexit@plt+0x480390> │ │ │ │ + b b4f490 <__cxa_atexit@plt+0xb38d80> │ │ │ │ + ldr r7, [pc, #36] @ 496ac8 <__cxa_atexit@plt+0x4803b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmneq ip, #84, 4 @ 0x40000005 │ │ │ │ - cmneq ip, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq ip, #224, 28 @ 0xe00 │ │ │ │ - cmpeq r9, #180, 12 @ 0xb400000 │ │ │ │ + cmneq ip, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq ip, #36, 4 @ 0x40000002 │ │ │ │ + cmneq ip, #184, 28 @ 0xb80 │ │ │ │ + cmpeq r9, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 496ae4 <__cxa_atexit@plt+0x4803d4> │ │ │ │ + ldr r3, [pc, #44] @ 496b0c <__cxa_atexit@plt+0x4803fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 496ae8 <__cxa_atexit@plt+0x4803d8> │ │ │ │ + ldr r3, [pc, #24] @ 496b10 <__cxa_atexit@plt+0x480400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 496aec <__cxa_atexit@plt+0x4803dc> │ │ │ │ + ldr r3, [pc, #16] @ 496b14 <__cxa_atexit@plt+0x480404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b b4f438 <__cxa_atexit@plt+0xb38d28> │ │ │ │ + b b4f490 <__cxa_atexit@plt+0xb38d80> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #228, 2 @ 0x39 │ │ │ │ - cmneq ip, #220, 2 @ 0x37 │ │ │ │ - cmpeq r9, #44, 10 @ 0xb000000 │ │ │ │ + cmneq ip, #188, 2 @ 0x2f │ │ │ │ + cmneq ip, #180, 2 @ 0x2d │ │ │ │ + cmpeq r9, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496b1c <__cxa_atexit@plt+0x48040c> │ │ │ │ - ldr r7, [pc, #140] @ 496b9c <__cxa_atexit@plt+0x48048c> │ │ │ │ + bne 496b44 <__cxa_atexit@plt+0x480434> │ │ │ │ + ldr r7, [pc, #140] @ 496bc4 <__cxa_atexit@plt+0x4804b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #108] @ 496b90 <__cxa_atexit@plt+0x480480> │ │ │ │ + ldr r3, [pc, #108] @ 496bb8 <__cxa_atexit@plt+0x4804a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496b74 <__cxa_atexit@plt+0x480464> │ │ │ │ - ldr r3, [pc, #88] @ 496b94 <__cxa_atexit@plt+0x480484> │ │ │ │ + beq 496b9c <__cxa_atexit@plt+0x48048c> │ │ │ │ + ldr r3, [pc, #88] @ 496bbc <__cxa_atexit@plt+0x4804ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 496b7c <__cxa_atexit@plt+0x48046c> │ │ │ │ - ldr r1, [pc, #68] @ 496ba0 <__cxa_atexit@plt+0x480490> │ │ │ │ + bhi 496ba4 <__cxa_atexit@plt+0x480494> │ │ │ │ + ldr r1, [pc, #68] @ 496bc8 <__cxa_atexit@plt+0x4804b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ - ldr r7, [pc, #60] @ 496ba4 <__cxa_atexit@plt+0x480494> │ │ │ │ + ldr r7, [pc, #60] @ 496bcc <__cxa_atexit@plt+0x4804bc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #20] @ 496b98 <__cxa_atexit@plt+0x480488> │ │ │ │ + ldr r8, [pc, #20] @ 496bc0 <__cxa_atexit@plt+0x4804b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq r9, #160, 8 @ 0xa0000000 │ │ │ │ - cmneq ip, #76, 28 @ 0x4c0 │ │ │ │ + cmpeq r9, #120, 8 @ 0x78000000 │ │ │ │ + cmneq ip, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0xffffe284 │ │ │ │ - cmpeq r9, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq r9, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq r9, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq r9, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #76] @ 496c0c <__cxa_atexit@plt+0x4804fc> │ │ │ │ + ldr r7, [pc, #76] @ 496c34 <__cxa_atexit@plt+0x480524> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 496bfc <__cxa_atexit@plt+0x4804ec> │ │ │ │ - ldr r2, [pc, #48] @ 496c10 <__cxa_atexit@plt+0x480500> │ │ │ │ + bhi 496c24 <__cxa_atexit@plt+0x480514> │ │ │ │ + ldr r2, [pc, #48] @ 496c38 <__cxa_atexit@plt+0x480528> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [pc, #40] @ 496c14 <__cxa_atexit@plt+0x480504> │ │ │ │ + ldr r7, [pc, #40] @ 496c3c <__cxa_atexit@plt+0x48052c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r8, [pc, #20] @ 496c18 <__cxa_atexit@plt+0x480508> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r8, [pc, #20] @ 496c40 <__cxa_atexit@plt+0x480530> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffe200 │ │ │ │ - cmpeq r9, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq r9, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq r9, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496c44 <__cxa_atexit@plt+0x480534> │ │ │ │ - ldr r3, [pc, #36] @ 496c5c <__cxa_atexit@plt+0x48054c> │ │ │ │ + bne 496c6c <__cxa_atexit@plt+0x48055c> │ │ │ │ + ldr r3, [pc, #36] @ 496c84 <__cxa_atexit@plt+0x480574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 496c58 <__cxa_atexit@plt+0x480548> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 496c80 <__cxa_atexit@plt+0x480570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #16, 26 @ 0x400 │ │ │ │ + cmneq ip, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r5, r5, #16 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ - cmpeq r9, #4, 10 @ 0x1000000 │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ + cmpeq r9, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496cd4 <__cxa_atexit@plt+0x4805c4> │ │ │ │ - ldr r3, [pc, #104] @ 496cfc <__cxa_atexit@plt+0x4805ec> │ │ │ │ + bne 496cfc <__cxa_atexit@plt+0x4805ec> │ │ │ │ + ldr r3, [pc, #104] @ 496d24 <__cxa_atexit@plt+0x480614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 496ce8 <__cxa_atexit@plt+0x4805d8> │ │ │ │ - ldr r3, [pc, #80] @ 496d08 <__cxa_atexit@plt+0x4805f8> │ │ │ │ + bhi 496d10 <__cxa_atexit@plt+0x480600> │ │ │ │ + ldr r3, [pc, #80] @ 496d30 <__cxa_atexit@plt+0x480620> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 496d0c <__cxa_atexit@plt+0x4805fc> │ │ │ │ + ldr r2, [pc, #76] @ 496d34 <__cxa_atexit@plt+0x480624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r7, r2, #2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #40] @ 496d04 <__cxa_atexit@plt+0x4805f4> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #40] @ 496d2c <__cxa_atexit@plt+0x48061c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 496d00 <__cxa_atexit@plt+0x4805f0> │ │ │ │ + ldr r3, [pc, #16] @ 496d28 <__cxa_atexit@plt+0x480618> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq r9, #12, 6 @ 0x30000000 │ │ │ │ - cmneq ip, #128, 24 @ 0x8000 │ │ │ │ + cmpeq r9, #228, 4 @ 0x4000000e │ │ │ │ + cmneq ip, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xffffe664 │ │ │ │ - cmpeq r9, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq r9, #212, 4 @ 0x4000000d │ │ │ │ + cmpeq r9, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq r9, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496d80 <__cxa_atexit@plt+0x480670> │ │ │ │ - ldr r3, [pc, #128] @ 496db0 <__cxa_atexit@plt+0x4806a0> │ │ │ │ + bne 496da8 <__cxa_atexit@plt+0x480698> │ │ │ │ + ldr r3, [pc, #128] @ 496dd8 <__cxa_atexit@plt+0x4806c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496d94 <__cxa_atexit@plt+0x480684> │ │ │ │ - ldr r3, [pc, #108] @ 496db4 <__cxa_atexit@plt+0x4806a4> │ │ │ │ + beq 496dbc <__cxa_atexit@plt+0x4806ac> │ │ │ │ + ldr r3, [pc, #108] @ 496ddc <__cxa_atexit@plt+0x4806cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 496d9c <__cxa_atexit@plt+0x48068c> │ │ │ │ - ldr r1, [pc, #88] @ 496dc0 <__cxa_atexit@plt+0x4806b0> │ │ │ │ + bhi 496dc4 <__cxa_atexit@plt+0x4806b4> │ │ │ │ + ldr r1, [pc, #88] @ 496de8 <__cxa_atexit@plt+0x4806d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ - ldr r7, [pc, #80] @ 496dc4 <__cxa_atexit@plt+0x4806b4> │ │ │ │ + ldr r7, [pc, #80] @ 496dec <__cxa_atexit@plt+0x4806dc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #52] @ 496dbc <__cxa_atexit@plt+0x4806ac> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #52] @ 496de4 <__cxa_atexit@plt+0x4806d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #20] @ 496db8 <__cxa_atexit@plt+0x4806a8> │ │ │ │ + ldr r8, [pc, #20] @ 496de0 <__cxa_atexit@plt+0x4806d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq r9, #72, 4 @ 0x80000004 │ │ │ │ - cmneq ip, #212, 22 @ 0x35000 │ │ │ │ + cmpeq r9, #32, 4 │ │ │ │ + cmneq ip, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xffffe078 │ │ │ │ - cmpeq r9, #120, 4 @ 0x80000007 │ │ │ │ - cmpeq r9, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq r9, #80, 4 │ │ │ │ + cmpeq r9, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #76] @ 496e2c <__cxa_atexit@plt+0x48071c> │ │ │ │ + ldr r7, [pc, #76] @ 496e54 <__cxa_atexit@plt+0x480744> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 496e1c <__cxa_atexit@plt+0x48070c> │ │ │ │ - ldr r2, [pc, #48] @ 496e30 <__cxa_atexit@plt+0x480720> │ │ │ │ + bhi 496e44 <__cxa_atexit@plt+0x480734> │ │ │ │ + ldr r2, [pc, #48] @ 496e58 <__cxa_atexit@plt+0x480748> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [pc, #40] @ 496e34 <__cxa_atexit@plt+0x480724> │ │ │ │ + ldr r7, [pc, #40] @ 496e5c <__cxa_atexit@plt+0x48074c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r8, [pc, #20] @ 496e38 <__cxa_atexit@plt+0x480728> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r8, [pc, #20] @ 496e60 <__cxa_atexit@plt+0x480750> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffdfe0 │ │ │ │ - cmpeq r9, #224, 2 @ 0x38 │ │ │ │ - cmpeq r9, #200, 2 @ 0x32 │ │ │ │ + cmpeq r9, #184, 2 @ 0x2e │ │ │ │ + cmpeq r9, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 496e64 <__cxa_atexit@plt+0x480754> │ │ │ │ - ldr r3, [pc, #36] @ 496e7c <__cxa_atexit@plt+0x48076c> │ │ │ │ + bne 496e8c <__cxa_atexit@plt+0x48077c> │ │ │ │ + ldr r3, [pc, #36] @ 496ea4 <__cxa_atexit@plt+0x480794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 785c78 <__cxa_atexit@plt+0x76f568> │ │ │ │ - ldr r7, [pc, #12] @ 496e78 <__cxa_atexit@plt+0x480768> │ │ │ │ + b 785ca0 <__cxa_atexit@plt+0x76f590> │ │ │ │ + ldr r7, [pc, #12] @ 496ea0 <__cxa_atexit@plt+0x480790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #240, 20 @ 0xf0000 │ │ │ │ + cmneq ip, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 496ec4 <__cxa_atexit@plt+0x4807b4> │ │ │ │ + bcc 496eec <__cxa_atexit@plt+0x4807dc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r1, r9, sl} │ │ │ │ - ldr r0, [pc, #32] @ 496ed0 <__cxa_atexit@plt+0x4807c0> │ │ │ │ + ldr r0, [pc, #32] @ 496ef8 <__cxa_atexit@plt+0x4807e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 785c98 <__cxa_atexit@plt+0x76f588> │ │ │ │ + b 785cc0 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ - cmneq ip, #172, 28 @ 0xac0 │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ + cmneq ip, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 496f18 <__cxa_atexit@plt+0x480808> │ │ │ │ + ldr r2, [pc, #52] @ 496f40 <__cxa_atexit@plt+0x480830> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496f0c <__cxa_atexit@plt+0x4807fc> │ │ │ │ - ldr r7, [pc, #28] @ 496f1c <__cxa_atexit@plt+0x48080c> │ │ │ │ + beq 496f34 <__cxa_atexit@plt+0x480824> │ │ │ │ + ldr r7, [pc, #28] @ 496f44 <__cxa_atexit@plt+0x480834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #92, 20 @ 0x5c000 │ │ │ │ + cmneq ip, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 496f3c <__cxa_atexit@plt+0x48082c> │ │ │ │ + ldr r7, [pc, #12] @ 496f64 <__cxa_atexit@plt+0x480854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #44, 20 @ 0x2c000 │ │ │ │ + cmneq ip, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 496fa0 <__cxa_atexit@plt+0x480890> │ │ │ │ + ldr r2, [pc, #80] @ 496fc8 <__cxa_atexit@plt+0x4808b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496f94 <__cxa_atexit@plt+0x480884> │ │ │ │ - ldr r2, [pc, #56] @ 496fa4 <__cxa_atexit@plt+0x480894> │ │ │ │ + beq 496fbc <__cxa_atexit@plt+0x4808ac> │ │ │ │ + ldr r2, [pc, #56] @ 496fcc <__cxa_atexit@plt+0x4808bc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496f94 <__cxa_atexit@plt+0x480884> │ │ │ │ - ldr r7, [pc, #32] @ 496fa8 <__cxa_atexit@plt+0x480898> │ │ │ │ + beq 496fbc <__cxa_atexit@plt+0x4808ac> │ │ │ │ + ldr r7, [pc, #32] @ 496fd0 <__cxa_atexit@plt+0x4808c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq ip, #212, 18 @ 0x350000 │ │ │ │ + cmneq ip, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 496ff0 <__cxa_atexit@plt+0x4808e0> │ │ │ │ + ldr r2, [pc, #52] @ 497018 <__cxa_atexit@plt+0x480908> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 496fe4 <__cxa_atexit@plt+0x4808d4> │ │ │ │ - ldr r7, [pc, #28] @ 496ff4 <__cxa_atexit@plt+0x4808e4> │ │ │ │ + beq 49700c <__cxa_atexit@plt+0x4808fc> │ │ │ │ + ldr r7, [pc, #28] @ 49701c <__cxa_atexit@plt+0x48090c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq ip, #132, 18 @ 0x210000 │ │ │ │ + cmneq ip, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 497014 <__cxa_atexit@plt+0x480904> │ │ │ │ + ldr r7, [pc, #12] @ 49703c <__cxa_atexit@plt+0x48092c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #84, 18 @ 0x150000 │ │ │ │ - cmpeq r9, #224 @ 0xe0 │ │ │ │ + cmneq ip, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq r9, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ and r1, r3, #3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4970b0 <__cxa_atexit@plt+0x4809a0> │ │ │ │ - ldr r7, [pc, #252] @ 497140 <__cxa_atexit@plt+0x480a30> │ │ │ │ + bne 4970d8 <__cxa_atexit@plt+0x4809c8> │ │ │ │ + ldr r7, [pc, #252] @ 497168 <__cxa_atexit@plt+0x480a58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4970f4 <__cxa_atexit@plt+0x4809e4> │ │ │ │ - ldr r2, [pc, #236] @ 497144 <__cxa_atexit@plt+0x480a34> │ │ │ │ + beq 49711c <__cxa_atexit@plt+0x480a0c> │ │ │ │ + ldr r2, [pc, #236] @ 49716c <__cxa_atexit@plt+0x480a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 497110 <__cxa_atexit@plt+0x480a00> │ │ │ │ + beq 497138 <__cxa_atexit@plt+0x480a28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 497124 <__cxa_atexit@plt+0x480a14> │ │ │ │ - ldr r2, [pc, #196] @ 497148 <__cxa_atexit@plt+0x480a38> │ │ │ │ + bcc 49714c <__cxa_atexit@plt+0x480a3c> │ │ │ │ + ldr r2, [pc, #196] @ 497170 <__cxa_atexit@plt+0x480a60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #192] @ 49714c <__cxa_atexit@plt+0x480a3c> │ │ │ │ + ldr r1, [pc, #192] @ 497174 <__cxa_atexit@plt+0x480a64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #184] @ 497150 <__cxa_atexit@plt+0x480a40> │ │ │ │ + ldr r0, [pc, #184] @ 497178 <__cxa_atexit@plt+0x480a68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 785f50 <__cxa_atexit@plt+0x76f840> │ │ │ │ - ldr r7, [pc, #124] @ 497134 <__cxa_atexit@plt+0x480a24> │ │ │ │ + b 785f90 <__cxa_atexit@plt+0x76f880> │ │ │ │ + ldr r7, [pc, #124] @ 49715c <__cxa_atexit@plt+0x480a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 497100 <__cxa_atexit@plt+0x4809f0> │ │ │ │ - ldr r2, [pc, #108] @ 497138 <__cxa_atexit@plt+0x480a28> │ │ │ │ + beq 497128 <__cxa_atexit@plt+0x480a18> │ │ │ │ + ldr r2, [pc, #108] @ 497160 <__cxa_atexit@plt+0x480a50> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 497118 <__cxa_atexit@plt+0x480a08> │ │ │ │ - ldr r7, [pc, #84] @ 49713c <__cxa_atexit@plt+0x480a2c> │ │ │ │ + beq 497140 <__cxa_atexit@plt+0x480a30> │ │ │ │ + ldr r7, [pc, #84] @ 497164 <__cxa_atexit@plt+0x480a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1180287,4922 +1180297,4922 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 785c80 <__cxa_atexit@plt+0x76f570> │ │ │ │ + b 785ca8 <__cxa_atexit@plt+0x76f598> │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ - cmneq ip, #116, 16 @ 0x740000 │ │ │ │ + cmneq ip, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq ip, #236, 16 @ 0xec0000 │ │ │ │ - cmneq ip, #128, 16 @ 0x800000 │ │ │ │ - cmpeq r9, #164, 30 @ 0x290 │ │ │ │ + cmneq ip, #196, 16 @ 0xc40000 │ │ │ │ + cmneq ip, #88, 16 @ 0x580000 │ │ │ │ + cmpeq r9, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #112] @ 4971dc <__cxa_atexit@plt+0x480acc> │ │ │ │ + ldr r2, [pc, #112] @ 497204 <__cxa_atexit@plt+0x480af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4971c4 <__cxa_atexit@plt+0x480ab4> │ │ │ │ + beq 4971ec <__cxa_atexit@plt+0x480adc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4971cc <__cxa_atexit@plt+0x480abc> │ │ │ │ - ldr r2, [pc, #72] @ 4971e0 <__cxa_atexit@plt+0x480ad0> │ │ │ │ + bcc 4971f4 <__cxa_atexit@plt+0x480ae4> │ │ │ │ + ldr r2, [pc, #72] @ 497208 <__cxa_atexit@plt+0x480af8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 4971e4 <__cxa_atexit@plt+0x480ad4> │ │ │ │ + ldr r1, [pc, #68] @ 49720c <__cxa_atexit@plt+0x480afc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 4971e8 <__cxa_atexit@plt+0x480ad8> │ │ │ │ + ldr r0, [pc, #60] @ 497210 <__cxa_atexit@plt+0x480b00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes